--- /srv/rebuilderd/tmp/rebuilderdomlhoO/inputs/yi_0.19.3-2_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdomlhoO/out/yi_0.19.3-2_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2026-02-22 19:04:13.000000 debian-binary │ -rw-r--r-- 0 0 0 1316 2026-02-22 19:04:13.000000 control.tar.xz │ --rw-r--r-- 0 0 0 7205596 2026-02-22 19:04:13.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 7203096 2026-02-22 19:04:13.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/yi │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -4,21 +4,21 @@ │ │ │ │ There are 10 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ PHDR 0x000034 0x00008034 0x00008034 0x00140 0x00140 R 0x4 │ │ │ │ INTERP 0x000174 0x00008174 0x00008174 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00008000 0x00008000 0x29f8ce0 0x29f8ce0 R E 0x1000 │ │ │ │ + LOAD 0x000000 0x00008000 0x00008000 0x29f8bd0 0x29f8bd0 R E 0x1000 │ │ │ │ LOAD 0x29f9800 0x02a02800 0x02a02800 0x218cd4 0x21b56c RW 0x1000 │ │ │ │ DYNAMIC 0x29f9eec 0x02a02eec 0x02a02eec 0x00110 0x00110 RW 0x4 │ │ │ │ NOTE 0x000190 0x00008190 0x00008190 0x00044 0x00044 R 0x4 │ │ │ │ - GNU_EH_FRAME 0x29f8cd8 0x02a00cd8 0x02a00cd8 0x00008 0x00008 R 0x4 │ │ │ │ + GNU_EH_FRAME 0x29f8bc8 0x02a00bc8 0x02a00bc8 0x00008 0x00008 R 0x4 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ - ARM_EXIDX 0x26c4a84 0x026cca84 0x026cca84 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0x26c49ac 0x026cc9ac 0x026cc9ac 0x00008 0x00008 R 0x4 │ │ │ │ GNU_RELRO 0x29f9800 0x02a02800 0x02a02800 0x00800 0x00800 RW 0x10 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 │ │ │ │ 01 .interp │ │ │ │ 02 .interp .note.ABI-tag .note.gnu.build-id .dynsym .dynstr .gnu.hash .gnu.version .gnu.version_r .rel.dyn .rel.plt .init .plt .text .fini .ARM.exidx .rodata .eh_frame .eh_frame_hdr │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -11,20 +11,20 @@ │ │ │ │ [ 6] .gnu.hash GNU_HASH 0000a99c 00299c 00002c 04 A 4 0 4 │ │ │ │ [ 7] .gnu.version VERSYM 0000a9c8 0029c8 0002da 02 A 4 0 2 │ │ │ │ [ 8] .gnu.version_r VERNEED 0000aca4 002ca4 0001b0 00 A 5 5 4 │ │ │ │ [ 9] .rel.dyn REL 0000ae54 002e54 000110 08 A 4 0 4 │ │ │ │ [10] .rel.plt REL 0000af64 002f64 0009b0 08 AI 4 26 4 │ │ │ │ [11] .init PROGBITS 0000b914 003914 00000c 00 AX 0 0 4 │ │ │ │ [12] .plt PROGBITS 0000b920 003920 000e9c 00 AX 0 0 4 │ │ │ │ - [13] .text PROGBITS 0000c7c0 0047c0 26c02bc 00 AX 0 0 8 │ │ │ │ - [14] .fini PROGBITS 026cca7c 26c4a7c 000008 00 AX 0 0 4 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 026cca84 26c4a84 000008 08 AL 13 0 4 │ │ │ │ - [16] .rodata PROGBITS 026ccac0 26c4ac0 334212 00 A 0 0 64 │ │ │ │ - [17] .eh_frame PROGBITS 02a00cd4 29f8cd4 000004 00 A 0 0 4 │ │ │ │ - [18] .eh_frame_hdr PROGBITS 02a00cd8 29f8cd8 000008 00 A 0 0 4 │ │ │ │ + [13] .text PROGBITS 0000c7c0 0047c0 26c01e4 00 AX 0 0 8 │ │ │ │ + [14] .fini PROGBITS 026cc9a4 26c49a4 000008 00 AX 0 0 4 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 026cc9ac 26c49ac 000008 08 AL 13 0 4 │ │ │ │ + [16] .rodata PROGBITS 026cc9c0 26c49c0 334202 00 A 0 0 64 │ │ │ │ + [17] .eh_frame PROGBITS 02a00bc4 29f8bc4 000004 00 A 0 0 4 │ │ │ │ + [18] .eh_frame_hdr PROGBITS 02a00bc8 29f8bc8 000008 00 A 0 0 4 │ │ │ │ [19] .data.rel.ro.local PROGBITS 02a02800 29f9800 000020 00 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 02a02820 29f9820 000004 04 WA 0 0 4 │ │ │ │ [21] .init_array INIT_ARRAY 02a02824 29f9824 000008 04 WA 0 0 4 │ │ │ │ [22] .data.rel.ro PROGBITS 02a02830 29f9830 0006bc 00 WA 0 0 16 │ │ │ │ [23] .dynamic DYNAMIC 02a02eec 29f9eec 000110 08 WA 5 0 4 │ │ │ │ [24] .data PROGBITS 02a03000 29fa000 213ef4 00 WA 0 0 16 │ │ │ │ [25] .tm_clone_table PROGBITS 02c16ef4 2c0def4 000000 00 WA 0 0 4 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -113,21 +113,21 @@ │ │ │ │ 109: 00000000 0 FUNC GLOBAL DEFAULT UND fflush@GLIBC_2.4 (2) │ │ │ │ 110: 00000000 0 FUNC GLOBAL DEFAULT UND snprintf@GLIBC_2.4 (2) │ │ │ │ 111: 00000000 0 FUNC GLOBAL DEFAULT UND strcmp@GLIBC_2.4 (2) │ │ │ │ 112: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_trylock@GLIBC_2.34 (3) │ │ │ │ 113: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_unlock@GLIBC_2.4 (2) │ │ │ │ 114: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_lock@GLIBC_2.4 (2) │ │ │ │ 115: 00000000 0 FUNC GLOBAL DEFAULT UND set_curterm@NCURSES6_TINFO_5.0.19991023 (20) │ │ │ │ - 116: 00000000 0 FUNC GLOBAL DEFAULT UND tigetnum@NCURSES6_TINFO_5.0.19991023 (20) │ │ │ │ - 117: 00000000 0 FUNC GLOBAL DEFAULT UND tigetflag@NCURSES6_TINFO_5.0.19991023 (20) │ │ │ │ - 118: 00000000 0 FUNC GLOBAL DEFAULT UND tigetstr@NCURSES6_TINFO_5.0.19991023 (20) │ │ │ │ - 119: 00000000 0 FUNC GLOBAL DEFAULT UND setupterm@NCURSES6_TINFO_5.0.19991023 (20) │ │ │ │ - 120: 00000000 0 FUNC GLOBAL DEFAULT UND del_curterm@NCURSES6_TINFO_5.0.19991023 (20) │ │ │ │ - 121: 00000000 0 FUNC GLOBAL DEFAULT UND tputs@NCURSES6_TINFO_5.0.19991023 (20) │ │ │ │ - 122: 00000000 0 FUNC GLOBAL DEFAULT UND tparm@NCURSES6_TINFO_5.0.19991023 (20) │ │ │ │ + 116: 00000000 0 FUNC GLOBAL DEFAULT UND tparm@NCURSES6_TINFO_5.0.19991023 (20) │ │ │ │ + 117: 00000000 0 FUNC GLOBAL DEFAULT UND tigetnum@NCURSES6_TINFO_5.0.19991023 (20) │ │ │ │ + 118: 00000000 0 FUNC GLOBAL DEFAULT UND tigetflag@NCURSES6_TINFO_5.0.19991023 (20) │ │ │ │ + 119: 00000000 0 FUNC GLOBAL DEFAULT UND tigetstr@NCURSES6_TINFO_5.0.19991023 (20) │ │ │ │ + 120: 00000000 0 FUNC GLOBAL DEFAULT UND setupterm@NCURSES6_TINFO_5.0.19991023 (20) │ │ │ │ + 121: 00000000 0 FUNC GLOBAL DEFAULT UND del_curterm@NCURSES6_TINFO_5.0.19991023 (20) │ │ │ │ + 122: 00000000 0 FUNC GLOBAL DEFAULT UND tputs@NCURSES6_TINFO_5.0.19991023 (20) │ │ │ │ 123: 00000000 0 FUNC GLOBAL DEFAULT UND __ioctl_time64@GLIBC_2.34 (3) │ │ │ │ 124: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul │ │ │ │ 125: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul_1 │ │ │ │ 126: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_sub_1 │ │ │ │ 127: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_add_1 │ │ │ │ 128: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_popcount │ │ │ │ 129: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mod_1 │ │ │ │ @@ -234,23 +234,23 @@ │ │ │ │ 230: 00000000 0 FUNC GLOBAL DEFAULT UND log1pf@GLIBC_2.4 (21) │ │ │ │ 231: 00000000 0 FUNC GLOBAL DEFAULT UND log@GLIBC_2.29 (22) │ │ │ │ 232: 00000000 0 FUNC GLOBAL DEFAULT UND sinf@GLIBC_2.4 (21) │ │ │ │ 233: 00000000 0 FUNC GLOBAL DEFAULT UND sinh@GLIBC_2.4 (21) │ │ │ │ 234: 00000000 0 FUNC GLOBAL DEFAULT UND acos@GLIBC_2.4 (21) │ │ │ │ 235: 00000000 0 FUNC GLOBAL DEFAULT UND atanhf@GLIBC_2.4 (21) │ │ │ │ 236: 00000000 0 FUNC GLOBAL DEFAULT UND memset@GLIBC_2.4 (2) │ │ │ │ - 237: 00000000 0 FUNC GLOBAL DEFAULT UND memcpy@GLIBC_2.4 (2) │ │ │ │ - 238: 00000000 0 FUNC GLOBAL DEFAULT UND memmove@GLIBC_2.4 (2) │ │ │ │ - 239: 00000000 0 FUNC GLOBAL DEFAULT UND bcmp@GLIBC_2.4 (2) │ │ │ │ - 240: 00000000 0 FUNC GLOBAL DEFAULT UND memcmp@GLIBC_2.4 (2) │ │ │ │ - 241: 00000000 0 FUNC GLOBAL DEFAULT UND read@GLIBC_2.4 (2) │ │ │ │ - 242: 00000000 0 FUNC GLOBAL DEFAULT UND write@GLIBC_2.4 (2) │ │ │ │ - 243: 00000000 0 FUNC GLOBAL DEFAULT UND tcgetattr@GLIBC_2.4 (2) │ │ │ │ - 244: 00000000 0 FUNC GLOBAL DEFAULT UND tcsetattr@GLIBC_2.4 (2) │ │ │ │ - 245: 00000000 0 FUNC GLOBAL DEFAULT UND malloc@GLIBC_2.4 (2) │ │ │ │ + 237: 00000000 0 FUNC GLOBAL DEFAULT UND memmove@GLIBC_2.4 (2) │ │ │ │ + 238: 00000000 0 FUNC GLOBAL DEFAULT UND memcpy@GLIBC_2.4 (2) │ │ │ │ + 239: 00000000 0 FUNC GLOBAL DEFAULT UND read@GLIBC_2.4 (2) │ │ │ │ + 240: 00000000 0 FUNC GLOBAL DEFAULT UND write@GLIBC_2.4 (2) │ │ │ │ + 241: 00000000 0 FUNC GLOBAL DEFAULT UND tcgetattr@GLIBC_2.4 (2) │ │ │ │ + 242: 00000000 0 FUNC GLOBAL DEFAULT UND tcsetattr@GLIBC_2.4 (2) │ │ │ │ + 243: 00000000 0 FUNC GLOBAL DEFAULT UND bcmp@GLIBC_2.4 (2) │ │ │ │ + 244: 00000000 0 FUNC GLOBAL DEFAULT UND malloc@GLIBC_2.4 (2) │ │ │ │ + 245: 00000000 0 FUNC GLOBAL DEFAULT UND memcmp@GLIBC_2.4 (2) │ │ │ │ 246: 00000000 0 FUNC GLOBAL DEFAULT UND __localtime64_r@GLIBC_2.34 (3) │ │ │ │ 247: 00000000 0 FUNC GLOBAL DEFAULT UND killpg@GLIBC_2.4 (2) │ │ │ │ 248: 00000000 0 FUNC GLOBAL DEFAULT UND getpgid@GLIBC_2.4 (2) │ │ │ │ 249: 00000000 0 FUNC GLOBAL DEFAULT UND posix_spawnp@GLIBC_2.15 (12) │ │ │ │ 250: 00000000 0 FUNC GLOBAL DEFAULT UND pipe@GLIBC_2.4 (2) │ │ │ │ 251: 00000000 0 FUNC GLOBAL DEFAULT UND sysconf@GLIBC_2.4 (2) │ │ │ │ 252: 00000000 0 FUNC GLOBAL DEFAULT UND close@GLIBC_2.4 (2) │ │ │ │ @@ -360,9 +360,9 @@ │ │ │ │ 356: 00000000 0 FUNC GLOBAL DEFAULT UND tcgetpgrp@GLIBC_2.4 (2) │ │ │ │ 357: 00000000 0 FUNC GLOBAL DEFAULT UND tcsetpgrp@GLIBC_2.4 (2) │ │ │ │ 358: 00000000 0 FUNC GLOBAL DEFAULT UND readdir64@GLIBC_2.4 (2) │ │ │ │ 359: 00000000 0 FUNC GLOBAL DEFAULT UND tzset@GLIBC_2.4 (2) │ │ │ │ 360: 00000000 0 FUNC GLOBAL DEFAULT UND memchr@GLIBC_2.4 (2) │ │ │ │ 361: 00000000 0 FUNC GLOBAL DEFAULT UND realloc@GLIBC_2.4 (2) │ │ │ │ 362: 0000c6a8 0 FUNC GLOBAL DEFAULT UND ffi_call@LIBFFI_BASE_8.0 (16) │ │ │ │ - 363: 0000ba30 0 FUNC GLOBAL DEFAULT UND free@GLIBC_2.4 (2) │ │ │ │ + 363: 0000ba24 0 FUNC GLOBAL DEFAULT UND free@GLIBC_2.4 (2) │ │ │ │ 364: 0000c45c 0 FUNC GLOBAL DEFAULT UND ffi_prep_cif@LIBFFI_BASE_8.0 (16) │ │ │ ├── readelf --wide --relocs {} │ │ │ │ @@ -23,47 +23,47 @@ │ │ │ │ 02c1ac98 00004c15 R_ARM_GLOB_DAT 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ 02c16e50 00004d02 R_ARM_ABS32 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ 02c1ac94 00004d15 R_ARM_GLOB_DAT 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ 02c16e80 00004e02 R_ARM_ABS32 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ 02c1ac90 00004e15 R_ARM_GLOB_DAT 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ 02c1ab5c 00006215 R_ARM_GLOB_DAT 00000000 stderr@GLIBC_2.4 │ │ │ │ 02c1ab38 00006c15 R_ARM_GLOB_DAT 00000000 stdout@GLIBC_2.4 │ │ │ │ -02c17850 00007815 R_ARM_GLOB_DAT 00000000 del_curterm@NCURSES6_TINFO_5.0.19991023 │ │ │ │ +02c17a84 00007915 R_ARM_GLOB_DAT 00000000 del_curterm@NCURSES6_TINFO_5.0.19991023 │ │ │ │ 02c1afa8 0000b215 R_ARM_GLOB_DAT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ 02c1afa0 0000b315 R_ARM_GLOB_DAT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ 02c1afa4 0000b415 R_ARM_GLOB_DAT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ 02c1af9c 0000b515 R_ARM_GLOB_DAT 00000000 mknod@GLIBC_2.33 │ │ │ │ 02c16ef8 0000c015 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ 02c18eb8 00011715 R_ARM_GLOB_DAT 00000000 environ@GLIBC_2.4 │ │ │ │ -02c19b18 00016b15 R_ARM_GLOB_DAT 0000ba30 free@GLIBC_2.4 │ │ │ │ +02c19b18 00016b15 R_ARM_GLOB_DAT 0000ba24 free@GLIBC_2.4 │ │ │ │ │ │ │ │ Relocation section '.rel.plt' at offset 0x2f64 contains 310 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ 02c1affc 00000216 R_ARM_JUMP_SLOT 00000000 __libc_start_main@GLIBC_2.34 │ │ │ │ 02c1b000 0000bd16 R_ARM_JUMP_SLOT 00000000 abort@GLIBC_2.4 │ │ │ │ 02c1b004 0000c016 R_ARM_JUMP_SLOT 00000000 __gmon_start__ │ │ │ │ 02c1b008 0000ec16 R_ARM_JUMP_SLOT 00000000 memset@GLIBC_2.4 │ │ │ │ -02c1b00c 0000ed16 R_ARM_JUMP_SLOT 00000000 memcpy@GLIBC_2.4 │ │ │ │ -02c1b010 0000ee16 R_ARM_JUMP_SLOT 00000000 memmove@GLIBC_2.4 │ │ │ │ -02c1b014 0000ef16 R_ARM_JUMP_SLOT 00000000 bcmp@GLIBC_2.4 │ │ │ │ -02c1b018 0000f016 R_ARM_JUMP_SLOT 00000000 memcmp@GLIBC_2.4 │ │ │ │ -02c1b01c 0000f116 R_ARM_JUMP_SLOT 00000000 read@GLIBC_2.4 │ │ │ │ -02c1b020 00007316 R_ARM_JUMP_SLOT 00000000 set_curterm@NCURSES6_TINFO_5.0.19991023 │ │ │ │ -02c1b024 0000f216 R_ARM_JUMP_SLOT 00000000 write@GLIBC_2.4 │ │ │ │ -02c1b028 0000f316 R_ARM_JUMP_SLOT 00000000 tcgetattr@GLIBC_2.4 │ │ │ │ -02c1b02c 0000f416 R_ARM_JUMP_SLOT 00000000 tcsetattr@GLIBC_2.4 │ │ │ │ -02c1b030 00007b16 R_ARM_JUMP_SLOT 00000000 __ioctl_time64@GLIBC_2.34 │ │ │ │ -02c1b034 00007a16 R_ARM_JUMP_SLOT 00000000 tparm@NCURSES6_TINFO_5.0.19991023 │ │ │ │ -02c1b038 00007416 R_ARM_JUMP_SLOT 00000000 tigetnum@NCURSES6_TINFO_5.0.19991023 │ │ │ │ -02c1b03c 00007516 R_ARM_JUMP_SLOT 00000000 tigetflag@NCURSES6_TINFO_5.0.19991023 │ │ │ │ -02c1b040 00007616 R_ARM_JUMP_SLOT 00000000 tigetstr@NCURSES6_TINFO_5.0.19991023 │ │ │ │ -02c1b044 00007716 R_ARM_JUMP_SLOT 00000000 setupterm@NCURSES6_TINFO_5.0.19991023 │ │ │ │ -02c1b048 0000ce16 R_ARM_JUMP_SLOT 00000000 pow@GLIBC_2.29 │ │ │ │ -02c1b04c 0000f516 R_ARM_JUMP_SLOT 00000000 malloc@GLIBC_2.4 │ │ │ │ -02c1b050 00016b16 R_ARM_JUMP_SLOT 0000ba30 free@GLIBC_2.4 │ │ │ │ +02c1b00c 0000ed16 R_ARM_JUMP_SLOT 00000000 memmove@GLIBC_2.4 │ │ │ │ +02c1b010 0000ee16 R_ARM_JUMP_SLOT 00000000 memcpy@GLIBC_2.4 │ │ │ │ +02c1b014 0000ef16 R_ARM_JUMP_SLOT 00000000 read@GLIBC_2.4 │ │ │ │ +02c1b018 00007316 R_ARM_JUMP_SLOT 00000000 set_curterm@NCURSES6_TINFO_5.0.19991023 │ │ │ │ +02c1b01c 0000f016 R_ARM_JUMP_SLOT 00000000 write@GLIBC_2.4 │ │ │ │ +02c1b020 0000f116 R_ARM_JUMP_SLOT 00000000 tcgetattr@GLIBC_2.4 │ │ │ │ +02c1b024 0000f216 R_ARM_JUMP_SLOT 00000000 tcsetattr@GLIBC_2.4 │ │ │ │ +02c1b028 00007b16 R_ARM_JUMP_SLOT 00000000 __ioctl_time64@GLIBC_2.34 │ │ │ │ +02c1b02c 0000f316 R_ARM_JUMP_SLOT 00000000 bcmp@GLIBC_2.4 │ │ │ │ +02c1b030 00007416 R_ARM_JUMP_SLOT 00000000 tparm@NCURSES6_TINFO_5.0.19991023 │ │ │ │ +02c1b034 00007516 R_ARM_JUMP_SLOT 00000000 tigetnum@NCURSES6_TINFO_5.0.19991023 │ │ │ │ +02c1b038 00007616 R_ARM_JUMP_SLOT 00000000 tigetflag@NCURSES6_TINFO_5.0.19991023 │ │ │ │ +02c1b03c 00007716 R_ARM_JUMP_SLOT 00000000 tigetstr@NCURSES6_TINFO_5.0.19991023 │ │ │ │ +02c1b040 00007816 R_ARM_JUMP_SLOT 00000000 setupterm@NCURSES6_TINFO_5.0.19991023 │ │ │ │ +02c1b044 0000ce16 R_ARM_JUMP_SLOT 00000000 pow@GLIBC_2.29 │ │ │ │ +02c1b048 0000f416 R_ARM_JUMP_SLOT 00000000 malloc@GLIBC_2.4 │ │ │ │ +02c1b04c 00016b16 R_ARM_JUMP_SLOT 0000ba24 free@GLIBC_2.4 │ │ │ │ +02c1b050 0000f516 R_ARM_JUMP_SLOT 00000000 memcmp@GLIBC_2.4 │ │ │ │ 02c1b054 0000f816 R_ARM_JUMP_SLOT 00000000 getpgid@GLIBC_2.4 │ │ │ │ 02c1b058 0000f716 R_ARM_JUMP_SLOT 00000000 killpg@GLIBC_2.4 │ │ │ │ 02c1b05c 0000fb16 R_ARM_JUMP_SLOT 00000000 sysconf@GLIBC_2.4 │ │ │ │ 02c1b060 0000fa16 R_ARM_JUMP_SLOT 00000000 pipe@GLIBC_2.4 │ │ │ │ 02c1b064 0000fc16 R_ARM_JUMP_SLOT 00000000 close@GLIBC_2.4 │ │ │ │ 02c1b068 0000ac16 R_ARM_JUMP_SLOT 00000000 __fcntl_time64@GLIBC_2.34 │ │ │ │ 02c1b06c 0000fe16 R_ARM_JUMP_SLOT 00000000 kill@GLIBC_2.4 │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -17,15 +17,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libtinfo.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmp.so.10] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libffi.so.8] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libnuma.so.1] │ │ │ │ 0x0000000c (INIT) 0xb914 │ │ │ │ - 0x0000000d (FINI) 0x26cca7c │ │ │ │ + 0x0000000d (FINI) 0x26cc9a4 │ │ │ │ 0x0000001a (FINI_ARRAY) 0x2a02820 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x00000019 (INIT_ARRAY) 0x2a02824 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 8 (bytes) │ │ │ │ 0x6ffffff0 (VERSYM) 0xa9c8 │ │ │ │ 0x6ffffffe (VERNEED) 0xaca4 │ │ │ │ 0x6fffffff (VERNEEDNUM) 5 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,12 +1,12 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 91ff81a28c333a3297f7a717013013ca3536252f │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: a4485ae432c8100e5e5c199f13fc97ca3b2743ea │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.gold-version │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000009 NT_GNU_GOLD_VERSION (gold version) Version: gold 1.16 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -385,15 +385,15 @@ │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ 3333UUUU │ │ │ │ -3333UUUU` │ │ │ │ +3333UUUU< │ │ │ │ 3333UUUU │ │ │ │ 3333UUUU │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ @@ -413,660 +413,993 @@ │ │ │ │ FRONTEND │ │ │ │ The frontend to use (default is pango) │ │ │ │ Show the version number │ │ │ │ 'CommandLineOptions │ │ │ │ CommandLineOptions │ │ │ │ yi-0.19.3-K6q0zVozWcC8229AVCHI7N-yi │ │ │ │ yi-0.19.3-K6q0zVozWcC8229AVCHI7N-yi:Main.CommandLineOptions │ │ │ │ -'PrefsMod │ │ │ │ -PrefsMod │ │ │ │ -'InfoMod │ │ │ │ -Options.Applicative.Builder │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -disabled option │ │ │ │ -cannot parse value ` │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -Options.Applicative.Builder.Completer │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -'DefaultProp │ │ │ │ -DefaultProp │ │ │ │ -HasMetavar │ │ │ │ -HasValue │ │ │ │ -HasCompleter │ │ │ │ -'ArgumentFields │ │ │ │ -ArgumentFields │ │ │ │ -'CommandFields │ │ │ │ -CommandFields │ │ │ │ -'FlagFields │ │ │ │ -FlagFields │ │ │ │ -'OptionFields │ │ │ │ -OptionFields │ │ │ │ -Options.Applicative.Builder.Internal │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.Mod │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.DefaultProp │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.ArgumentFields │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.CommandFields │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.FlagFields │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.OptionFields │ │ │ │ -Options.Applicative.Extra │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -Invalid option ` │ │ │ │ -Invalid argument ` │ │ │ │ -` expects an argument. │ │ │ │ -The option ` │ │ │ │ -Missing: │ │ │ │ -Did you mean this? │ │ │ │ -Did you mean one of these? │ │ │ │ -Show version information │ │ │ │ -Show this help text │ │ │ │ -Options.Applicative.Help.Chunk │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -Nothing} │ │ │ │ -Chunk {unChunk = │ │ │ │ -Global options: │ │ │ │ -Available options: │ │ │ │ -Available commands: │ │ │ │ -default: │ │ │ │ -'AlwaysRequired │ │ │ │ -'MaybeRequired │ │ │ │ -'NeverRequired │ │ │ │ -Parenthetic │ │ │ │ -'OptDescStyle │ │ │ │ -OptDescStyle │ │ │ │ -Options.Applicative.Help.Core │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -AlwaysRequired │ │ │ │ -MaybeRequired │ │ │ │ -NeverRequired │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Core.NeverRequired │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Core.MaybeRequired │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Core.AlwaysRequired │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Core.OptDescStyle │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -GHC.Internal.List │ │ │ │ +Yi.Config.Default.JavaScriptMode │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN │ │ │ │ +No problems found! │ │ │ │ +Problems in │ │ │ │ +Pattern match failure in 'do' block at src/Yi/Mode/JavaScript.hs:111:3-15 │ │ │ │ +javascript │ │ │ │ +'JSBuffer │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN │ │ │ │ +Yi.Mode.JavaScript │ │ │ │ +JSBuffer │ │ │ │ +'ExprObj │ │ │ │ +'KeyValue │ │ │ │ +'KeyValueErr │ │ │ │ +'ParExpr │ │ │ │ +'ExprFunCall │ │ │ │ +'ExprParen │ │ │ │ +'ExprArr │ │ │ │ +'ExprSimple │ │ │ │ +'ForNormal │ │ │ │ +'ExprCond │ │ │ │ +'ExprTypeOf │ │ │ │ +'ExprNew │ │ │ │ +'ExprPrefix │ │ │ │ +'ArrCont │ │ │ │ +'ExprAnonFun │ │ │ │ +'ExprErr │ │ │ │ +'PostExpr │ │ │ │ +'ArrRest │ │ │ │ +'FunDecl │ │ │ │ +'DoWhile │ │ │ │ +'BlockOne │ │ │ │ +'BlockErr │ │ │ │ +'VarDecl │ │ │ │ +Statement │ │ │ │ +VarDecAss │ │ │ │ +ForContent │ │ │ │ +'ParExprErr │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ -lastError │ │ │ │ -src/Options/Applicative/Help/Levenshtein.hs │ │ │ │ -Options.Applicative.Help.Levenshtein │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -Options.Applicative.Help.Pretty │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -'ParserHelp │ │ │ │ -ParserHelp │ │ │ │ -Options.Applicative.Help.Types │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Types.ParserHelp │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -src/Options/Applicative/Types.hs:134:13-14|case │ │ │ │ -CompletionResult _ │ │ │ │ - │ │ │ │ -CmdStart │ │ │ │ -, prefShowHelpOnEmpty = │ │ │ │ -, prefShowHelpOnError = │ │ │ │ -, prefDisambiguate = │ │ │ │ -ParserPrefs {prefMultiSuffix = │ │ │ │ -True, prefTabulateFill = │ │ │ │ -False, prefTabulateFill = │ │ │ │ -, prefHelpShowGlobal = │ │ │ │ -, prefHelpLongEquals = │ │ │ │ -, prefColumns = │ │ │ │ -, prefBacktrack = │ │ │ │ -Backtrack │ │ │ │ -NoBacktrack │ │ │ │ -SubparserInline │ │ │ │ -OptShort │ │ │ │ -OptLong │ │ │ │ -True, propDescMod = _ } │ │ │ │ -False, propDescMod = _ } │ │ │ │ -, propShowGlobal = │ │ │ │ -, propShowDefault = │ │ │ │ -, propMetaVar = │ │ │ │ -, propHelp = │ │ │ │ -Internal │ │ │ │ -OptProperties { propVisibility = │ │ │ │ -Success │ │ │ │ -Failure │ │ │ │ -CompletionInvoked │ │ │ │ -Intersperse │ │ │ │ -NoIntersperse │ │ │ │ -AllPositionals │ │ │ │ -ForwardOptions │ │ │ │ -ArgumentReachability {argumentIsUnreachable = │ │ │ │ -MarkDefault │ │ │ │ -NoDefault │ │ │ │ -BindNode │ │ │ │ -AltNode │ │ │ │ -MultNode │ │ │ │ -Option {optProps = │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -Options.Applicative.Types │ │ │ │ -IsCmdStart │ │ │ │ -'CmdStart │ │ │ │ -'CmdCont │ │ │ │ -Backtracking │ │ │ │ -'Backtrack │ │ │ │ -'NoBacktrack │ │ │ │ -'SubparserInline │ │ │ │ -ParserPrefs │ │ │ │ -'ParserPrefs │ │ │ │ -'OptLong │ │ │ │ -'OptShort │ │ │ │ -OptVisibility │ │ │ │ -'Internal │ │ │ │ -'Visible │ │ │ │ -OptProperties │ │ │ │ -'OptProperties │ │ │ │ -Completer │ │ │ │ -'Completer │ │ │ │ -CompletionResult │ │ │ │ -'CompletionResult │ │ │ │ -ParserFailure │ │ │ │ -'ParserFailure │ │ │ │ -ParserResult │ │ │ │ -'Success │ │ │ │ -'Failure │ │ │ │ -'CompletionInvoked │ │ │ │ -ArgPolicy │ │ │ │ -'Intersperse │ │ │ │ -'NoIntersperse │ │ │ │ -'AllPositionals │ │ │ │ -'ForwardOptions │ │ │ │ -SomeParser │ │ │ │ -ParseError │ │ │ │ -'UnknownError │ │ │ │ -'ShowHelpText │ │ │ │ -'ErrorMsg │ │ │ │ -'InfoMsg │ │ │ │ -'ExpectsArgError │ │ │ │ -'UnexpectedError │ │ │ │ -'MissingError │ │ │ │ -'CReader │ │ │ │ -OptReader │ │ │ │ -'FlagReader │ │ │ │ -'OptReader │ │ │ │ -'ArgReader │ │ │ │ -'SomeParser │ │ │ │ -ParserInfo │ │ │ │ -'ParserInfo │ │ │ │ -'CmdReader │ │ │ │ -'Context │ │ │ │ -ArgumentReachability │ │ │ │ -'ArgumentReachability │ │ │ │ -AltNodeType │ │ │ │ -'MarkDefault │ │ │ │ -'NoDefault │ │ │ │ -'BindNode │ │ │ │ -'MultNode │ │ │ │ -'AltNode │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Leaf │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.MultNode │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.AltNode │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.BindNode │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.MarkDefault │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.NoDefault │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Context │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ParserInfo │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.NilP │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptP │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.MultP │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.AltP │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.BindP │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Option │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptReader │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.FlagReader │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ArgReader │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CmdReader │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CReader │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ErrorMsg │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.InfoMsg │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ShowHelpText │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.UnknownError │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.MissingError │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ExpectsArgError │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.UnexpectedError │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.SomeParser │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Intersperse │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.NoIntersperse │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.AllPositionals │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ForwardOptions │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Success │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Failure │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CompletionInvoked │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptProperties │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Internal │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Hidden │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Visible │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptShort │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptLong │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ParserPrefs │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Backtrack │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.NoBacktrack │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.SubparserInline │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CmdStart │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CmdCont │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -Options.Applicative.Internal │ │ │ │ -ComplResult │ │ │ │ -'ComplResult │ │ │ │ -'ComplParser │ │ │ │ -'ComplOption │ │ │ │ -Completion │ │ │ │ -'Completion │ │ │ │ -'NondetT │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.TNil │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.TCons │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.ComplParser │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.ComplOption │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.ComplResult │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.C:MonadP │ │ │ │ -'Enriched │ │ │ │ -'Standard │ │ │ │ -Richness │ │ │ │ -Options.Applicative.BashCompletion │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -sh-completion-script │ │ │ │ -ish-completion-script │ │ │ │ -ash-completion-script │ │ │ │ -bash-completion-index │ │ │ │ -ash-completion-word │ │ │ │ -bash-completion-command-desc-length │ │ │ │ -bash-completion-option-desc-length │ │ │ │ -bash-completion-enriched │ │ │ │ -#compdef │ │ │ │ - compadd -f -- $word │ │ │ │ - compadd -l -d desc -- $parts[1] │ │ │ │ - local desc=($(print -f "%-019s -- %s" $parts[1] $parts[2])) │ │ │ │ - else │ │ │ │ - compadd -d desc -- $parts[1] │ │ │ │ - local desc=("$parts[1] ($parts[2])") │ │ │ │ - if [[ $word[1] == "-" ]]; then │ │ │ │ - if [[ -n $parts[2] ]]; then │ │ │ │ - IFS=$'\t' parts=($( echo $word )) │ │ │ │ - # Split the line at a tab if there is one. │ │ │ │ - local -a parts │ │ │ │ -for word in $completions; do │ │ │ │ - "${request[@]}" )) │ │ │ │ -IFS=$'\n' completions=($( │ │ │ │ - request=(${request[@]} --bash-completion-word $arg) │ │ │ │ -for arg in ${words[@]}; do │ │ │ │ -request=(--bash-completion-enriched --bash-completion-index $index) │ │ │ │ -local index=$((CURRENT - 1)) │ │ │ │ -local word │ │ │ │ -local completions │ │ │ │ -local request │ │ │ │ - function _ │ │ │ │ - --arguments '(_ │ │ │ │ -complete --no-files --command │ │ │ │ - end │ │ │ │ - echo -E "$opt" │ │ │ │ - else │ │ │ │ - echo -E "$opt/" │ │ │ │ - if test -d $opt │ │ │ │ - $tmpline) │ │ │ │ - for opt in ( │ │ │ │ - set tmpline $tmpline --bash-completion-word $arg │ │ │ │ - for arg in $cl │ │ │ │ - set -l tmpline --bash-completion-enriched --bash-completion-index $cn │ │ │ │ - set -l cn (count $cn) │ │ │ │ - set -l cn (commandline --tokenize --cut-at-cursor --current-process) │ │ │ │ - # Hack around fish issue #3934 │ │ │ │ - set -l cl (commandline --tokenize --current-process) │ │ │ │ -complete -o filenames -F _ │ │ │ │ - "${CMDLINE[@]}") ) │ │ │ │ - COMPREPLY=( $( │ │ │ │ - done │ │ │ │ - CMDLINE=(${CMDLINE[@]} --bash-completion-word $arg) │ │ │ │ - for arg in ${COMP_WORDS[@]}; do │ │ │ │ - CMDLINE=(--bash-completion-index $COMP_CWORD) │ │ │ │ - local IFS=$'\n' │ │ │ │ - local CMDLINE │ │ │ │ -Enriched │ │ │ │ -Standard │ │ │ │ -src/Options/Applicative/BashCompletion.hs:36:13-14|case │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.BashCompletion.Standard │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.BashCompletion.Enriched │ │ │ │ -'OptWord │ │ │ │ -Options.Applicative.Common │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ -optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Common.OptWord │ │ │ │ -overflow │ │ │ │ -'SetAnsiStyle │ │ │ │ -AnsiStyle │ │ │ │ -'Italicized │ │ │ │ -'Underlined │ │ │ │ -'Background │ │ │ │ -'Foreground │ │ │ │ -Intensity │ │ │ │ -'Magenta │ │ │ │ - styles left at theend of rendering (there should be only 1). Please report this as a bug. │ │ │ │ -There are │ │ │ │ -There is no empty style left at the end of rendering (but there should be). Please report this as a bug. │ │ │ │ -src/Prettyprinter/Render/Terminal/Internal.hs │ │ │ │ -Prettyprinter.Render.Terminal.Internal │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY │ │ │ │ -, ansiUnderlining = │ │ │ │ -, ansiItalics = │ │ │ │ -, ansiBold = │ │ │ │ -, ansiBackground = │ │ │ │ -SetAnsiStyle {ansiForeground = │ │ │ │ -Background │ │ │ │ -Foreground │ │ │ │ -Underlined │ │ │ │ -Italicized │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.SetAnsiStyle │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Italicized │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Underlined │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Bold │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Foreground │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Background │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Vivid │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Dull │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Black │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Red │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Green │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Yellow │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Blue │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Magenta │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Cyan │ │ │ │ -prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.White │ │ │ │ -System.Console.ANSI.Codes │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv │ │ │ │ -src/System/Console/ANSI/Types.hs:161:13-14|case │ │ │ │ - (r g b) is outside of a 6 level (6x6x6) color cube. │ │ │ │ - (gray) is outside of the range 0 to 23. │ │ │ │ -toEnum{Color}: tag ( │ │ │ │ -toEnum{ColorIntensity}: tag ( │ │ │ │ -toEnum{ConsoleLayer}: tag ( │ │ │ │ -toEnum{BlinkSpeed}: tag ( │ │ │ │ -toEnum{Underlining}: tag ( │ │ │ │ -toEnum{ConsoleIntensity}: tag ( │ │ │ │ -) is outside of enumeration's range (0, │ │ │ │ -SetPaletteColor │ │ │ │ -SetColor │ │ │ │ -SetSwapForegroundBackground │ │ │ │ -SetVisible │ │ │ │ -SetItalicized │ │ │ │ -SetDefaultColor │ │ │ │ -SetRGBColor │ │ │ │ -SetBlinkSpeed │ │ │ │ -SetUnderlining │ │ │ │ -SetConsoleIntensity │ │ │ │ -pred{Color}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{Color}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{ColorIntensity}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{ColorIntensity}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{ConsoleLayer}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{ConsoleLayer}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{BlinkSpeed}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{BlinkSpeed}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{Underlining}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{Underlining}: tried to take `succ' of last tag in enumeration │ │ │ │ -pred{ConsoleIntensity}: tried to take `pred' of first tag in enumeration │ │ │ │ -succ{ConsoleIntensity}: tried to take `succ' of last tag in enumeration │ │ │ │ -src/System/Console/ANSI/Types.hs │ │ │ │ -'SetDefaultColor │ │ │ │ -'SetPaletteColor │ │ │ │ -'SetColor │ │ │ │ -'SetBlinkSpeed │ │ │ │ -'SetUnderlining │ │ │ │ -'SetSwapForegroundBackground │ │ │ │ -'SetVisible │ │ │ │ -'SetItalicized │ │ │ │ -'SetConsoleIntensity │ │ │ │ -'SetRGBColor │ │ │ │ -'NormalIntensity │ │ │ │ -'FaintIntensity │ │ │ │ -'BoldIntensity │ │ │ │ -ConsoleIntensity │ │ │ │ -'NoUnderline │ │ │ │ -'DashedUnderline │ │ │ │ -'DottedUnderline │ │ │ │ -'CurlyUnderline │ │ │ │ -'DoubleUnderline │ │ │ │ -'SingleUnderline │ │ │ │ -'NoBlink │ │ │ │ -'RapidBlink │ │ │ │ -'SlowBlink │ │ │ │ -BlinkSpeed │ │ │ │ -'Underlining │ │ │ │ -'Background │ │ │ │ -'Foreground │ │ │ │ -ConsoleLayer │ │ │ │ -ColorIntensity │ │ │ │ -'Magenta │ │ │ │ -System.Console.ANSI.Types │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv │ │ │ │ -SetDefaultColor │ │ │ │ -SetPaletteColor │ │ │ │ -SetRGBColor │ │ │ │ -SetColor │ │ │ │ -SetSwapForegroundBackground │ │ │ │ -SetVisible │ │ │ │ -SetBlinkSpeed │ │ │ │ -SetUnderlining │ │ │ │ -SetItalicized │ │ │ │ -SetConsoleIntensity │ │ │ │ -NormalIntensity │ │ │ │ -FaintIntensity │ │ │ │ -BoldIntensity │ │ │ │ -NoUnderline │ │ │ │ -DashedUnderline │ │ │ │ -DottedUnderline │ │ │ │ -CurlyUnderline │ │ │ │ -DoubleUnderline │ │ │ │ -SingleUnderline │ │ │ │ -RapidBlink │ │ │ │ -SlowBlink │ │ │ │ -Underlining │ │ │ │ -Background │ │ │ │ -Foreground │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Reset │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetConsoleIntensity │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetItalicized │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetUnderlining │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetBlinkSpeed │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetVisible │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetSwapForegroundBackground │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetColor │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetRGBColor │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetPaletteColor │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetDefaultColor │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.BoldIntensity │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.FaintIntensity │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.NormalIntensity │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SingleUnderline │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.DoubleUnderline │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.CurlyUnderline │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.DottedUnderline │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.DashedUnderline │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.NoUnderline │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SlowBlink │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.RapidBlink │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.NoBlink │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Foreground │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Background │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Underlining │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Dull │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Vivid │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Black │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Red │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Green │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Yellow │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Blue │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Magenta │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Cyan │ │ │ │ -ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.White │ │ │ │ -Data.Colour │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -withOpacity │ │ │ │ -transparent │ │ │ │ - `withOpacity` │ │ │ │ -Data.Colour.SRGB.Linear.rgb │ │ │ │ -Data.Colour.SRGB.Linear.rgb │ │ │ │ -Data.Colour.SRGB.sRGB24read: no parse │ │ │ │ -./Data/Colour/SRGB.hs │ │ │ │ -Data.Colour.SRGB │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -'RGBSpace │ │ │ │ -RGBSpace │ │ │ │ -'TransferFunction │ │ │ │ -TransferFunction │ │ │ │ -Data.Colour.RGBSpace │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -Data/Colour/RGBSpace.hs:75:3-34|[r, g, b] │ │ │ │ -Data/Colour/RGBSpace.hs:68:3-34|[r0, g0, b0] │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGBSpace.RGBSpace │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGBSpace.TransferFunction │ │ │ │ -ColourOps │ │ │ │ -AffineSpace │ │ │ │ -AlphaColour │ │ │ │ -./Data/Colour/Internal.hs │ │ │ │ -Data.Colour.Internal │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.C:ColourOps │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.RGBA │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Alpha │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.RGB │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Blue │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Green │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Red │ │ │ │ -Data.Colour.Chan │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -mkRGBGamut │ │ │ │ -'RGBGamut │ │ │ │ -RGBGamut │ │ │ │ -Data.Colour.RGB │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -Data/Colour/RGB.hs:114:3-31|Just o │ │ │ │ -Data/Colour/RGB.hs:113:3-49|[x, y, z] │ │ │ │ -mkRGBGamut │ │ │ │ -, channelBlue = │ │ │ │ -, channelGreen = │ │ │ │ -RGB {channelRed = │ │ │ │ -channelBlue │ │ │ │ -channelGreen │ │ │ │ -channelRed │ │ │ │ -;colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGB.RGBGamut │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGB.RGB │ │ │ │ -Data.Colour.Matrix │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -Data/Colour/Matrix.hs:(29,1)-(34,21)|function inverse │ │ │ │ -Data/Colour/Matrix.hs:(35,1)-(36,41)|function determinant │ │ │ │ -Chromaticity │ │ │ │ -Data.Colour.CIE.Chromaticity │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -mkChromaticity │ │ │ │ -mkChromaticity │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.CIE.Chromaticity.Chroma │ │ │ │ -Data.Colour.SRGB.Linear │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -Data.Colour.CIE.Illuminant │ │ │ │ -colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ -SAnnPush │ │ │ │ -SAnnPop │ │ │ │ -LayoutOptions {layoutPageWidth = │ │ │ │ -AvailablePerLine │ │ │ │ -Unbounded │ │ │ │ -Tried skipping spaces in unannotated data! Please report this as a bug in 'prettyprinter'. │ │ │ │ -'LayoutOptions │ │ │ │ -LayoutOptions │ │ │ │ -'UndoAnn │ │ │ │ -LayoutPipeline │ │ │ │ -'Nesting │ │ │ │ -'WithPageWidth │ │ │ │ -'FlatAlt │ │ │ │ -'Annotated │ │ │ │ -'AvailablePerLine │ │ │ │ -'Unbounded │ │ │ │ -PageWidth │ │ │ │ -'FittingPredicate │ │ │ │ -FittingPredicate │ │ │ │ -'RecordedWhitespace │ │ │ │ -'AnnotationLevel │ │ │ │ -WhitespaceStrippingState │ │ │ │ -'SAnnPush │ │ │ │ -'SAnnPop │ │ │ │ -SimpleDocStream │ │ │ │ -'Shallow │ │ │ │ -FusionDepth │ │ │ │ -'DontRemove │ │ │ │ -AnnotationRemoval │ │ │ │ -'Flattened │ │ │ │ -'NeverFlat │ │ │ │ -'AlreadyFlat │ │ │ │ -FlattenResult │ │ │ │ -libraries/text/src/Data/Text.hs │ │ │ │ -Data.Text │ │ │ │ -text-2.1.3-inplace │ │ │ │ -emptyError │ │ │ │ -src/Prettyprinter/Internal.hs │ │ │ │ -Prettyprinter.Internal │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV │ │ │ │ -overflow │ │ │ │ -src/Prettyprinter/Internal.hs:1597:15-16|case │ │ │ │ +fromJust │ │ │ │ +'Parameters │ │ │ │ +Failable │ │ │ │ +'C:Strokable │ │ │ │ +Strokable │ │ │ │ +Parameters │ │ │ │ +Yi.Syntax.JavaScript.Parameters │ │ │ │ +ParExprErr │ │ │ │ +Yi.Syntax.JavaScript.ParExpr │ │ │ │ +ForNormal │ │ │ │ +Yi.Syntax.JavaScript.ForContent │ │ │ │ +Yi.Syntax.JavaScript.VarDecAss │ │ │ │ +Yi.Syntax.JavaScript.Statement │ │ │ │ +BlockOne │ │ │ │ +BlockErr │ │ │ │ +Yi.Syntax.JavaScript.Block │ │ │ │ +Yi.Syntax.JavaScript.Array │ │ │ │ +ExprPrefix │ │ │ │ +ExprSimple │ │ │ │ +ExprParen │ │ │ │ +ExprAnonFun │ │ │ │ +ExprTypeOf │ │ │ │ +ExprFunCall │ │ │ │ +ExprCond │ │ │ │ +PostExpr │ │ │ │ +Yi.Syntax.JavaScript.Expr │ │ │ │ +KeyValue │ │ │ │ +KeyValueErr │ │ │ │ +Yi.Syntax.JavaScript.KeyValue │ │ │ │ +uniplate not implemented in IsTree (Yi.Syntax.JavaScript.Statement) │ │ │ │ +emptyNode not implemented in IsTree (Yi.Syntax.JavaScript.Statement) │ │ │ │ +src/Yi/Syntax/JavaScript.hs │ │ │ │ +Yi.Syntax.JavaScript │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN │ │ │ │ +ParExpr │ │ │ │ +KeyValue │ │ │ │ +FunDecl │ │ │ │ +VarDecl │ │ │ │ +ForNormal │ │ │ │ +ExprObj │ │ │ │ +ExprParen │ │ │ │ +ExprAnonFun │ │ │ │ +ExprFunCall │ │ │ │ +ExprCond │ │ │ │ +ExprArr │ │ │ │ +ArrRest │ │ │ │ +KeyValueErr │ │ │ │ +ParExprErr │ │ │ │ +DoWhile │ │ │ │ +BlockOne │ │ │ │ +BlockErr │ │ │ │ +ExprPrefix │ │ │ │ +ExprNew │ │ │ │ +ExprSimple │ │ │ │ +ExprTypeOf │ │ │ │ +PostExpr │ │ │ │ +ExprErr │ │ │ │ +ArrCont │ │ │ │ +Parameters │ │ │ │ +foldr1: empty structure │ │ │ │ minimum: empty structure │ │ │ │ maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ foldl1: empty structure │ │ │ │ -src/Prettyprinter/Internal.hs:1775:15-16|case │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.C:Pretty │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Nil │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Cons │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.UndoAnn │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Fail │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Empty │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Char │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Text │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Line │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.FlatAlt │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Cat │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Nest │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Union │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Column │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.WithPageWidth │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Nesting │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Annotated │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.AvailablePerLine │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Unbounded │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.AnnotationLevel │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.RecordedWhitespace │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SFail │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SEmpty │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SChar │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SText │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SLine │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SAnnPush │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SAnnPop │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Shallow │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Deep │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Remove │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.DontRemove │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Flattened │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.AlreadyFlat │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.NeverFlat │ │ │ │ - an empty style stack! Please report this as a bug. │ │ │ │ -Please report this as a bug │ │ │ │ - must not appear in a rendered │ │ │ │ -SimpleDocStream │ │ │ │ -. This is a bug in the layout algorithm! │ │ │ │ -An unpaired style terminator was encountered. This is a bug in the layout algorithm! Please report this as a bug │ │ │ │ -Conversion from SimpleDocStream to SimpleDocTree failed! Please report this as a bug │ │ │ │ -Conversion from SimpleDocStream to SimpleDocTree left unconsumed input! Please report this as a bug │ │ │ │ -src/Prettyprinter/Render/Util/Panic.hs │ │ │ │ -Prettyprinter.Render.Util.Panic │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV │ │ │ │ -Prettyprinter.Symbols.Ascii │ │ │ │ -prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.KeyValue │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.KeyValueErr │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.ExprObj │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.ExprPrefix │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.ExprNew │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.ExprSimple │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.ExprParen │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.ExprAnonFun │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.ExprTypeOf │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.ExprFunCall │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.OpExpr │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.ExprCond │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.ExprArr │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.PostExpr │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.ExprErr │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.ArrCont │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.ArrRest │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.ArrErr │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.Block │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.BlockOne │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.BlockErr │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.FunDecl │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.VarDecl │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.Return │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.While │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.DoWhile │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.For │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.If │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.Else │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.With │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.Comm │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.Expr │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.AssBeg │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.AssRst │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.AssErr │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.ForNormal │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.ForIn │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.ForErr │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.ParExpr │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.ParExprErr │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.Parameters │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.ParErr │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.C:Failable │ │ │ │ +'UnreachableCode │ │ │ │ +'MultipleFunctionDeclaration │ │ │ │ +undefined │ │ │ │ +src/Yi/Verifier/JavaScript.hs │ │ │ │ +Yi.Verifier.JavaScript │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN │ │ │ │ +src/Yi/Verifier/JavaScript.hs:31:24-25|case │ │ │ │ +Unreachable code at │ │ │ │ +' declared more than once: │ │ │ │ +Function ` │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Verifier.JavaScript.Err │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Verifier.JavaScript.Warn │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Verifier.JavaScript.UnreachableCode │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Verifier.JavaScript.MultipleFunctionDeclaration │ │ │ │ +'Comment │ │ │ │ +'Special │ │ │ │ +'ValidName │ │ │ │ +'Unknown │ │ │ │ +'Qualify' │ │ │ │ +'BitNot' │ │ │ │ +'RightShiftZ' │ │ │ │ +'RightShift' │ │ │ │ +'LeftShift' │ │ │ │ +'BitXor' │ │ │ │ +'BitAnd' │ │ │ │ +'NotEqualsType' │ │ │ │ +'EqualsType' │ │ │ │ +'NotEquals' │ │ │ │ +'Equals' │ │ │ │ +'ModuloAssign' │ │ │ │ +'DivideAssign' │ │ │ │ +'MultiplyAssign' │ │ │ │ +'SubtractAssign' │ │ │ │ +'AddAssign' │ │ │ │ +'Assign' │ │ │ │ +'Decrement' │ │ │ │ +'Increment' │ │ │ │ +'Modulo' │ │ │ │ +'Divide' │ │ │ │ +'Multiply' │ │ │ │ +'Subtract' │ │ │ │ +Operator │ │ │ │ +'Undefined' │ │ │ │ +'TypeOf' │ │ │ │ +'Switch' │ │ │ │ +'Return' │ │ │ │ +'InstanceOf' │ │ │ │ +'Function' │ │ │ │ +'Finally' │ │ │ │ +'Delete' │ │ │ │ +'Default' │ │ │ │ +'Continue' │ │ │ │ +Reserved │ │ │ │ +CommentType │ │ │ │ +'AlexAcc │ │ │ │ +'AlexAccSkip │ │ │ │ +'AlexAccNone │ │ │ │ +'AlexLastAcc │ │ │ │ +'AlexLastSkip │ │ │ │ +'AlexNone │ │ │ │ +AlexLastAcc │ │ │ │ +'AlexSkip │ │ │ │ +'AlexError │ │ │ │ +'AlexToken │ │ │ │ +'AlexEOF │ │ │ │ +AlexReturn │ │ │ │ +AlexAddr │ │ │ │ +dist-ghc/build/Yi/Lexer/JavaScript.hs │ │ │ │ +Yi.Lexer.JavaScript │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +GHC.Internal.List │ │ │ │ +ghc-internal │ │ │ │ +src/Yi/Lexer/JavaScript.x:(211,1)-(242,23)|function opToOp │ │ │ │ +continue │ │ │ │ +function │ │ │ │ +instanceof │ │ │ │ +undefined │ │ │ │ +src/Yi/Lexer/JavaScript.x:(247,1)-(275,34)|function resToRes │ │ │ │ +Function │ │ │ │ +Special │ │ │ │ +Comment │ │ │ │ +ValidName │ │ │ │ +src/Yi/Lexer/JavaScript.x:179:30-31|case │ │ │ │ +Qualify' │ │ │ │ +RightShiftZ' │ │ │ │ +RightShift' │ │ │ │ +LeftShift' │ │ │ │ +NotEqualsType' │ │ │ │ +EqualsType' │ │ │ │ +NotEquals' │ │ │ │ +ModuloAssign' │ │ │ │ +DivideAssign' │ │ │ │ +MultiplyAssign' │ │ │ │ +SubtractAssign' │ │ │ │ +AddAssign' │ │ │ │ +Decrement' │ │ │ │ +Increment' │ │ │ │ +Multiply' │ │ │ │ +Subtract' │ │ │ │ +Undefined' │ │ │ │ +InstanceOf' │ │ │ │ +Function' │ │ │ │ +Finally' │ │ │ │ +Default' │ │ │ │ +Continue' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Unknown │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Res │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Str │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Rex │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Op │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Special │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Number │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.ValidName │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Comment │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Const │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Add' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Subtract' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Multiply' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Divide' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Modulo' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Increment' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Decrement' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Assign' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.AddAssign' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.SubtractAssign' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.MultiplyAssign' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.DivideAssign' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.ModuloAssign' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Equals' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.NotEquals' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.GT' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.GTE' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.LT' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.LTE' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.EqualsType' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.NotEqualsType' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.And' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Or' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Not' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.BitAnd' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.BitOr' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.BitXor' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.LeftShift' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.RightShift' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.RightShiftZ' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.BitNot' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Qualify' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Break' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Case' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Catch' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Continue' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Default' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Delete' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Do' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Else' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Finally' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.For' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Function' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.If' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.In' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.InstanceOf' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.New' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Return' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Switch' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.This' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Throw' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Try' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.TypeOf' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Var' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Void' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.While' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.With' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.True' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.False' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Null' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Undefined' │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Line │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Start │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.End │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Text │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.AlexAccNone │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.AlexAcc │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.AlexAccSkip │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.AlexNone │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.AlexLastAcc │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.AlexLastSkip │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.AlexEOF │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.AlexError │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.AlexSkip │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.AlexToken │ │ │ │ +yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.AlexA# │ │ │ │ +then enter the text in that file's own buffer. │ │ │ │ +If you want to create a file, open that file, │ │ │ │ +This buffer is for notes you don't want to save. │ │ │ │ +Yi.Config.Default.Emacs │ │ │ │ +yi-keymap-emacs-0.19.0-1lWl6TXjhUe9Tbu8M6SMy5 │ │ │ │ +yi-keymap-emacs-0.19.0-1lWl6TXjhUe9Tbu8M6SMy5 │ │ │ │ +Yi.Keymap.Emacs │ │ │ │ +'ModeMap │ │ │ │ +Write file: │ │ │ │ +yi-keymap-emacs-0.19.0-1lWl6TXjhUe9Tbu8M6SMy5:Yi.Keymap.Emacs.ModeMap │ │ │ │ +Yi.Keymap.Emacs.KillRing │ │ │ │ +yi-keymap-emacs-0.19.0-1lWl6TXjhUe9Tbu8M6SMy5 │ │ │ │ +src/Yi/Keymap/Emacs/Utils.hs:(105,1)-(134,45)|function askIndividualSave │ │ │ │ +do you want to save the buffer: │ │ │ │ +Modified buffers exist really quit? (y/n) │ │ │ │ + (y,n,q,!): │ │ │ │ +Replacing │ │ │ │ +src/Yi/Keymap/Emacs/Utils.hs:200:9-60|Right re │ │ │ │ +Replace: │ │ │ │ +find file (new tab): │ │ │ │ +kill buffer: │ │ │ │ + changed, close anyway? (y/n) │ │ │ │ +Visit tags table: (default tags) │ │ │ │ +No tags containing │ │ │ │ +Find tag: (default │ │ │ │ +find file (read only): │ │ │ │ +find file: │ │ │ │ +loading │ │ │ │ +character │ │ │ │ +Region has │ │ │ │ +switch to buffer: │ │ │ │ +Yi.Keymap.Emacs.Utils │ │ │ │ +yi-keymap-emacs-0.19.0-1lWl6TXjhUe9Tbu8M6SMy5 │ │ │ │ +Yi.Config.Default.MiscModes │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D │ │ │ │ +objective-c │ │ │ │ +whitespace │ │ │ │ +git-commit │ │ │ │ +COMMIT_EDITMSG │ │ │ │ +svn-commit │ │ │ │ +GNUmakefile │ │ │ │ +Makefile │ │ │ │ +makefile │ │ │ │ +Yi.Modes │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D │ │ │ │ +Buffer List │ │ │ │ +Yi.Mode.Buffers │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D │ │ │ │ +'AlexAcc │ │ │ │ +'AlexAccSkip │ │ │ │ +'AlexAccNone │ │ │ │ +'AlexLastAcc │ │ │ │ +'AlexLastSkip │ │ │ │ +'AlexNone │ │ │ │ +AlexLastAcc │ │ │ │ +'AlexSkip │ │ │ │ +'AlexError │ │ │ │ +'AlexToken │ │ │ │ +'AlexEOF │ │ │ │ +AlexReturn │ │ │ │ +AlexAddr │ │ │ │ +Yi.Lexer.C │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.C.AlexAccNone │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.C.AlexAcc │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.C.AlexAccSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.C.AlexNone │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.C.AlexLastAcc │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.C.AlexLastSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.C.AlexEOF │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.C.AlexError │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.C.AlexSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.C.AlexToken │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.C.AlexA# │ │ │ │ +'AlexAcc │ │ │ │ +'AlexAccPred │ │ │ │ +'AlexAccSkipPred │ │ │ │ +'AlexAccSkip │ │ │ │ +'AlexAccNone │ │ │ │ +'AlexLastAcc │ │ │ │ +'AlexLastSkip │ │ │ │ +'AlexNone │ │ │ │ +AlexLastAcc │ │ │ │ +'AlexSkip │ │ │ │ +'AlexError │ │ │ │ +'AlexToken │ │ │ │ +'AlexEOF │ │ │ │ +AlexReturn │ │ │ │ +AlexAddr │ │ │ │ +Yi.Lexer.Cabal │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cabal.AlexAccNone │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cabal.AlexAcc │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cabal.AlexAccSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cabal.AlexAccPred │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cabal.AlexAccSkipPred │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cabal.AlexNone │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cabal.AlexLastAcc │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cabal.AlexLastSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cabal.AlexEOF │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cabal.AlexError │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cabal.AlexSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cabal.AlexToken │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cabal.AlexA# │ │ │ │ +'AlexAcc │ │ │ │ +'AlexAccSkip │ │ │ │ +'AlexAccNone │ │ │ │ +'AlexLastAcc │ │ │ │ +'AlexLastSkip │ │ │ │ +'AlexNone │ │ │ │ +AlexLastAcc │ │ │ │ +'AlexSkip │ │ │ │ +'AlexError │ │ │ │ +'AlexToken │ │ │ │ +'AlexEOF │ │ │ │ +AlexReturn │ │ │ │ +AlexAddr │ │ │ │ +Yi.Lexer.Clojure │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Clojure.AlexAccNone │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Clojure.AlexAcc │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Clojure.AlexAccSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Clojure.AlexNone │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Clojure.AlexLastAcc │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Clojure.AlexLastSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Clojure.AlexEOF │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Clojure.AlexError │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Clojure.AlexSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Clojure.AlexToken │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Clojure.AlexA# │ │ │ │ +'AlexAcc │ │ │ │ +'AlexAccSkip │ │ │ │ +'AlexAccNone │ │ │ │ +'AlexLastAcc │ │ │ │ +'AlexLastSkip │ │ │ │ +'AlexNone │ │ │ │ +AlexLastAcc │ │ │ │ +'AlexSkip │ │ │ │ +'AlexError │ │ │ │ +'AlexToken │ │ │ │ +'AlexEOF │ │ │ │ +AlexReturn │ │ │ │ +AlexAddr │ │ │ │ +Yi.Lexer.Cplusplus │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cplusplus.AlexAccNone │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cplusplus.AlexAcc │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cplusplus.AlexAccSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cplusplus.AlexNone │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cplusplus.AlexLastAcc │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cplusplus.AlexLastSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cplusplus.AlexEOF │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cplusplus.AlexError │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cplusplus.AlexSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cplusplus.AlexToken │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cplusplus.AlexA# │ │ │ │ +'ComplexExpansion │ │ │ │ +'RuleCommand │ │ │ │ +'IncludeDirective │ │ │ │ +'InComment │ │ │ │ +'TopLevel │ │ │ │ +'AlexAcc │ │ │ │ +'AlexAccPred │ │ │ │ +'AlexAccSkipPred │ │ │ │ +'AlexAccSkip │ │ │ │ +'AlexAccNone │ │ │ │ +'AlexLastAcc │ │ │ │ +'AlexLastSkip │ │ │ │ +'AlexNone │ │ │ │ +AlexLastAcc │ │ │ │ +'AlexSkip │ │ │ │ +'AlexError │ │ │ │ +'AlexToken │ │ │ │ +'AlexEOF │ │ │ │ +AlexReturn │ │ │ │ +AlexAddr │ │ │ │ +dist-ghc/build/Yi/Lexer/GNUMake.hs:262:21-64|lambda │ │ │ │ +dist-ghc/build/Yi/Lexer/GNUMake.hs │ │ │ │ +Yi.Lexer.GNUMake │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D │ │ │ │ +TopLevel │ │ │ │ +InComment │ │ │ │ +IncludeDirective │ │ │ │ +ComplexExpansion │ │ │ │ +RuleCommand │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GNUMake.TopLevel │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GNUMake.InComment │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GNUMake.IncludeDirective │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GNUMake.ComplexExpansion │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GNUMake.RuleCommand │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GNUMake.AlexAccNone │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GNUMake.AlexAcc │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GNUMake.AlexAccSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GNUMake.AlexAccPred │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GNUMake.AlexAccSkipPred │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GNUMake.AlexNone │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GNUMake.AlexLastAcc │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GNUMake.AlexLastSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GNUMake.AlexEOF │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GNUMake.AlexError │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GNUMake.AlexSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GNUMake.AlexToken │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GNUMake.AlexA# │ │ │ │ +'DiffDeclaration │ │ │ │ +'LineComment │ │ │ │ +'MessageLine │ │ │ │ +'Keyword │ │ │ │ +'SecondLine │ │ │ │ +'AlexAcc │ │ │ │ +'AlexAccPred │ │ │ │ +'AlexAccSkipPred │ │ │ │ +'AlexAccSkip │ │ │ │ +'AlexAccNone │ │ │ │ +'AlexLastAcc │ │ │ │ +'AlexLastSkip │ │ │ │ +'AlexNone │ │ │ │ +AlexLastAcc │ │ │ │ +'AlexSkip │ │ │ │ +'AlexError │ │ │ │ +'AlexToken │ │ │ │ +'AlexEOF │ │ │ │ +AlexReturn │ │ │ │ +AlexAddr │ │ │ │ +Yi.Lexer.GitCommit │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D │ │ │ │ +DiffDeclaration │ │ │ │ +LineComment │ │ │ │ +MessageLine │ │ │ │ +SecondLine │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GitCommit.Digest │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GitCommit.SecondLine │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GitCommit.Keyword │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GitCommit.MessageLine │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GitCommit.LineComment │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GitCommit.DiffDeclaration │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GitCommit.AlexAccNone │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GitCommit.AlexAcc │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GitCommit.AlexAccSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GitCommit.AlexAccPred │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GitCommit.AlexAccSkipPred │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GitCommit.AlexNone │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GitCommit.AlexLastAcc │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GitCommit.AlexLastSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GitCommit.AlexEOF │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GitCommit.AlexError │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GitCommit.AlexSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GitCommit.AlexToken │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GitCommit.AlexA# │ │ │ │ +'AlexAcc │ │ │ │ +'AlexAccSkip │ │ │ │ +'AlexAccNone │ │ │ │ +'AlexLastAcc │ │ │ │ +'AlexLastSkip │ │ │ │ +'AlexNone │ │ │ │ +AlexLastAcc │ │ │ │ +'AlexSkip │ │ │ │ +'AlexError │ │ │ │ +'AlexToken │ │ │ │ +'AlexEOF │ │ │ │ +AlexReturn │ │ │ │ +AlexAddr │ │ │ │ +Yi.Lexer.JSON │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.JSON.AlexAccNone │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.JSON.AlexAcc │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.JSON.AlexAccSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.JSON.AlexNone │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.JSON.AlexLastAcc │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.JSON.AlexLastSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.JSON.AlexEOF │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.JSON.AlexError │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.JSON.AlexSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.JSON.AlexToken │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.JSON.AlexA# │ │ │ │ +'AlexAcc │ │ │ │ +'AlexAccSkip │ │ │ │ +'AlexAccNone │ │ │ │ +'AlexLastAcc │ │ │ │ +'AlexLastSkip │ │ │ │ +'AlexNone │ │ │ │ +AlexLastAcc │ │ │ │ +'AlexSkip │ │ │ │ +'AlexError │ │ │ │ +'AlexToken │ │ │ │ +'AlexEOF │ │ │ │ +AlexReturn │ │ │ │ +AlexAddr │ │ │ │ +Yi.Lexer.Java │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Java.AlexAccNone │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Java.AlexAcc │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Java.AlexAccSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Java.AlexNone │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Java.AlexLastAcc │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Java.AlexLastSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Java.AlexEOF │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Java.AlexError │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Java.AlexSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Java.AlexToken │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Java.AlexA# │ │ │ │ +'Special │ │ │ │ +'Comment │ │ │ │ +'Operator │ │ │ │ +'ConsOperator │ │ │ │ +'ReservedOp │ │ │ │ +'Reserved │ │ │ │ +'IndentReserved │ │ │ │ +'ConsIdent │ │ │ │ +'VarIdent │ │ │ │ +'StringTok │ │ │ │ +'CharTok │ │ │ │ +'AlexAcc │ │ │ │ +'AlexAccSkip │ │ │ │ +'AlexAccNone │ │ │ │ +'AlexLastAcc │ │ │ │ +'AlexLastSkip │ │ │ │ +'AlexNone │ │ │ │ +AlexLastAcc │ │ │ │ +'AlexSkip │ │ │ │ +'AlexError │ │ │ │ +'AlexToken │ │ │ │ +'AlexEOF │ │ │ │ +AlexReturn │ │ │ │ +AlexAddr │ │ │ │ +dist-ghc/build/Yi/Lexer/OCaml.hs │ │ │ │ +Yi.Lexer.OCaml │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D │ │ │ │ +src/Yi/Lexer/OCaml.x:119:24-25|case │ │ │ │ +Special │ │ │ │ +Operator │ │ │ │ +ConsOperator │ │ │ │ +ReservedOp │ │ │ │ +Reserved │ │ │ │ +IndentReserved │ │ │ │ +ConsIdent │ │ │ │ +VarIdent │ │ │ │ +StringTok │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.Number │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.CharTok │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.StringTok │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.VarIdent │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.ConsIdent │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.IndentReserved │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.Reserved │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.ReservedOp │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.Special │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.ConsOperator │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.Operator │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.Comment │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.AlexAccNone │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.AlexAcc │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.AlexAccSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.AlexNone │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.AlexLastAcc │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.AlexLastSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.AlexEOF │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.AlexError │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.AlexSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.AlexToken │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.AlexA# │ │ │ │ +'AlexAcc │ │ │ │ +'AlexAccSkip │ │ │ │ +'AlexAccNone │ │ │ │ +'AlexLastAcc │ │ │ │ +'AlexLastSkip │ │ │ │ +'AlexNone │ │ │ │ +AlexLastAcc │ │ │ │ +'AlexSkip │ │ │ │ +'AlexError │ │ │ │ +'AlexToken │ │ │ │ +'AlexEOF │ │ │ │ +AlexReturn │ │ │ │ +AlexAddr │ │ │ │ +Yi.Lexer.ObjectiveC │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.ObjectiveC.AlexAccNone │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.ObjectiveC.AlexAcc │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.ObjectiveC.AlexAccSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.ObjectiveC.AlexNone │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.ObjectiveC.AlexLastAcc │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.ObjectiveC.AlexLastSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.ObjectiveC.AlexEOF │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.ObjectiveC.AlexError │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.ObjectiveC.AlexSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.ObjectiveC.AlexToken │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.ObjectiveC.AlexA# │ │ │ │ +'AlexAcc │ │ │ │ +'AlexAccSkip │ │ │ │ +'AlexAccNone │ │ │ │ +'AlexLastAcc │ │ │ │ +'AlexLastSkip │ │ │ │ +'AlexNone │ │ │ │ +AlexLastAcc │ │ │ │ +'AlexSkip │ │ │ │ +'AlexError │ │ │ │ +'AlexToken │ │ │ │ +'AlexEOF │ │ │ │ +AlexReturn │ │ │ │ +AlexAddr │ │ │ │ +Yi.Lexer.Ott │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ott.AlexAccNone │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ott.AlexAcc │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ott.AlexAccSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ott.AlexNone │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ott.AlexLastAcc │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ott.AlexLastSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ott.AlexEOF │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ott.AlexError │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ott.AlexSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ott.AlexToken │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ott.AlexA# │ │ │ │ +'HlInVariable │ │ │ │ +'HlInString │ │ │ │ +'HlInInterpString │ │ │ │ +'HlInSubstRegex │ │ │ │ +'HlInHeredoc │ │ │ │ +'HlInInterpHeredoc │ │ │ │ +'HlCollectHeredocIdent │ │ │ │ +'HlInPerldoc │ │ │ │ +'HlInInterpHeredocNoIdent │ │ │ │ +'HlStartCollectHeredocIdent │ │ │ │ +'HlInCode │ │ │ │ +'AlexAcc │ │ │ │ +'AlexAccPred │ │ │ │ +'AlexAccSkipPred │ │ │ │ +'AlexAccSkip │ │ │ │ +'AlexAccNone │ │ │ │ +'AlexLastAcc │ │ │ │ +'AlexLastSkip │ │ │ │ +'AlexNone │ │ │ │ +AlexLastAcc │ │ │ │ +'AlexSkip │ │ │ │ +'AlexError │ │ │ │ +'AlexToken │ │ │ │ +'AlexEOF │ │ │ │ +AlexReturn │ │ │ │ +AlexAddr │ │ │ │ +dist-ghc/build/Yi/Lexer/Perl.hs:(711,18)-(714,20)|lambda │ │ │ │ +dist-ghc/build/Yi/Lexer/Perl.hs:(717,24)-(722,134)|case │ │ │ │ +dist-ghc/build/Yi/Lexer/Perl.hs:(725,24)-(730,134)|case │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +GHC.Internal.List │ │ │ │ +ghc-internal │ │ │ │ +increaseVarCastDepth applied to non HlInVariable state │ │ │ │ +decreaseVarCastDepth applied to non HlInVariable state │ │ │ │ +src/Yi/Lexer/Perl.x │ │ │ │ +dist-ghc/build/Yi/Lexer/Perl.hs:747:21-44|lambda │ │ │ │ +dist-ghc/build/Yi/Lexer/Perl.hs:748:21-44|lambda │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D │ │ │ │ +Yi.Lexer.Perl │ │ │ │ +dist-ghc/build/Yi/Lexer/Perl.hs │ │ │ │ +HlInString │ │ │ │ +HlCollectHeredocIdent │ │ │ │ +HlInVariable │ │ │ │ +HlInCode │ │ │ │ +HlInInterpString │ │ │ │ +HlStartCollectHeredocIdent │ │ │ │ +HlInInterpHeredoc │ │ │ │ +HlInInterpHeredocNoIdent │ │ │ │ +HlInHeredoc │ │ │ │ +HlInPerldoc │ │ │ │ +HlInSubstRegex │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.HlInCode │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.HlInInterpString │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.HlInString │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.HlStartCollectHeredocIdent │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.HlCollectHeredocIdent │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.HlInInterpHeredoc │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.HlInInterpHeredocNoIdent │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.HlInHeredoc │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.HlInPerldoc │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.HlInSubstRegex │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.HlInVariable │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.AlexAccNone │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.AlexAcc │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.AlexAccSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.AlexAccPred │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.AlexAccSkipPred │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.AlexNone │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.AlexLastAcc │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.AlexLastSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.AlexEOF │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.AlexError │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.AlexSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.AlexToken │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.AlexA# │ │ │ │ +'SingleDoc │ │ │ │ +'DoubleDoc │ │ │ │ +'SingleQuotes │ │ │ │ +'DoubleQuotes │ │ │ │ +'AlexAcc │ │ │ │ +'AlexAccSkip │ │ │ │ +'AlexAccNone │ │ │ │ +'AlexLastAcc │ │ │ │ +'AlexLastSkip │ │ │ │ +'AlexNone │ │ │ │ +AlexLastAcc │ │ │ │ +'AlexSkip │ │ │ │ +'AlexError │ │ │ │ +'AlexToken │ │ │ │ +'AlexEOF │ │ │ │ +AlexReturn │ │ │ │ +AlexAddr │ │ │ │ +Yi.Lexer.Python │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D │ │ │ │ +SingleDoc │ │ │ │ +DoubleDoc │ │ │ │ +SingleQuotes │ │ │ │ +DoubleQuotes │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Python.Base │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Python.DoubleQuotes │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Python.SingleQuotes │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Python.DoubleDoc │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Python.SingleDoc │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Python.AlexAccNone │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Python.AlexAcc │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Python.AlexAccSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Python.AlexNone │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Python.AlexLastAcc │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Python.AlexLastSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Python.AlexEOF │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Python.AlexError │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Python.AlexSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Python.AlexToken │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Python.AlexA# │ │ │ │ +'AlexAcc │ │ │ │ +'AlexAccSkip │ │ │ │ +'AlexAccNone │ │ │ │ +'AlexLastAcc │ │ │ │ +'AlexLastSkip │ │ │ │ +'AlexNone │ │ │ │ +AlexLastAcc │ │ │ │ +'AlexSkip │ │ │ │ +'AlexError │ │ │ │ +'AlexToken │ │ │ │ +'AlexEOF │ │ │ │ +AlexReturn │ │ │ │ +AlexAddr │ │ │ │ +Yi.Lexer.Ruby │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ruby.AlexAccNone │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ruby.AlexAcc │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ruby.AlexAccSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ruby.AlexNone │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ruby.AlexLastAcc │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ruby.AlexLastSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ruby.AlexEOF │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ruby.AlexError │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ruby.AlexSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ruby.AlexToken │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ruby.AlexA# │ │ │ │ +'HlCommitSummary │ │ │ │ +'HlCommitMessage │ │ │ │ +'AlexAcc │ │ │ │ +'AlexAccPred │ │ │ │ +'AlexAccSkipPred │ │ │ │ +'AlexAccSkip │ │ │ │ +'AlexAccNone │ │ │ │ +'AlexLastAcc │ │ │ │ +'AlexLastSkip │ │ │ │ +'AlexNone │ │ │ │ +AlexLastAcc │ │ │ │ +'AlexSkip │ │ │ │ +'AlexError │ │ │ │ +'AlexToken │ │ │ │ +'AlexEOF │ │ │ │ +AlexReturn │ │ │ │ +AlexAddr │ │ │ │ +Yi.Lexer.SVNCommit │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D │ │ │ │ +src/Yi/Lexer/common.hsinc:(71,5)-(73,61)|function check_accs │ │ │ │ +HlCommitSummary │ │ │ │ +HlCommitMessage │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.SVNCommit.HlCommitMessage │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.SVNCommit.HlCommitSummary │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.SVNCommit.AlexAccNone │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.SVNCommit.AlexAcc │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.SVNCommit.AlexAccSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.SVNCommit.AlexAccPred │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.SVNCommit.AlexAccSkipPred │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.SVNCommit.AlexNone │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.SVNCommit.AlexLastAcc │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.SVNCommit.AlexLastSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.SVNCommit.AlexEOF │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.SVNCommit.AlexError │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.SVNCommit.AlexSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.SVNCommit.AlexToken │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.SVNCommit.AlexA# │ │ │ │ +'AlexAcc │ │ │ │ +'AlexAccSkip │ │ │ │ +'AlexAccNone │ │ │ │ +'AlexLastAcc │ │ │ │ +'AlexLastSkip │ │ │ │ +'AlexNone │ │ │ │ +AlexLastAcc │ │ │ │ +'AlexSkip │ │ │ │ +'AlexError │ │ │ │ +'AlexToken │ │ │ │ +'AlexEOF │ │ │ │ +AlexReturn │ │ │ │ +AlexAddr │ │ │ │ +Yi.Lexer.Srmc │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Srmc.AlexAccNone │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Srmc.AlexAcc │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Srmc.AlexAccSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Srmc.AlexNone │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Srmc.AlexLastAcc │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Srmc.AlexLastSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Srmc.AlexEOF │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Srmc.AlexError │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Srmc.AlexSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Srmc.AlexToken │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Srmc.AlexA# │ │ │ │ +'AlexAcc │ │ │ │ +'AlexAccSkip │ │ │ │ +'AlexAccNone │ │ │ │ +'AlexLastAcc │ │ │ │ +'AlexLastSkip │ │ │ │ +'AlexNone │ │ │ │ +AlexLastAcc │ │ │ │ +'AlexSkip │ │ │ │ +'AlexError │ │ │ │ +'AlexToken │ │ │ │ +'AlexEOF │ │ │ │ +AlexReturn │ │ │ │ +AlexAddr │ │ │ │ +Yi.Lexer.Whitespace │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Whitespace.AlexAccNone │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Whitespace.AlexAcc │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Whitespace.AlexAccSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Whitespace.AlexNone │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Whitespace.AlexLastAcc │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Whitespace.AlexLastSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Whitespace.AlexEOF │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Whitespace.AlexError │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Whitespace.AlexSkip │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Whitespace.AlexToken │ │ │ │ +yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Whitespace.AlexA# │ │ │ │ Yi.Config.Default.Vty │ │ │ │ yi-frontend-vty-0.19.1-G0YWCSPpvGCFLfiu9kRZsr │ │ │ │ VtyInput │ │ │ │ VtyRender │ │ │ │ refresh crashed with IO Error │ │ │ │ refreshing screen. │ │ │ │ src/Yi/Frontend/Vty.hs │ │ │ │ @@ -3379,655 +3712,14 @@ │ │ │ │ : write bound is not data-independent. │ │ │ │ getBound' called from │ │ │ │ ./Blaze/ByteString/Builder/Internal/Write.hs │ │ │ │ Blaze.ByteString.Builder.Internal.Write │ │ │ │ blaze-builder-0.4.4.1-IETbtXv9ANeIFxIssaYex9 │ │ │ │ stimes: positive multiplier expected │ │ │ │ blaze-builder-0.4.4.1-IETbtXv9ANeIFxIssaYex9:Blaze.ByteString.Builder.Internal.Write.Write │ │ │ │ -then enter the text in that file's own buffer. │ │ │ │ -If you want to create a file, open that file, │ │ │ │ -This buffer is for notes you don't want to save. │ │ │ │ -Yi.Config.Default.Emacs │ │ │ │ -yi-keymap-emacs-0.19.0-1lWl6TXjhUe9Tbu8M6SMy5 │ │ │ │ -yi-keymap-emacs-0.19.0-1lWl6TXjhUe9Tbu8M6SMy5 │ │ │ │ -Yi.Keymap.Emacs │ │ │ │ -'ModeMap │ │ │ │ -Write file: │ │ │ │ -yi-keymap-emacs-0.19.0-1lWl6TXjhUe9Tbu8M6SMy5:Yi.Keymap.Emacs.ModeMap │ │ │ │ -Yi.Keymap.Emacs.KillRing │ │ │ │ -yi-keymap-emacs-0.19.0-1lWl6TXjhUe9Tbu8M6SMy5 │ │ │ │ -src/Yi/Keymap/Emacs/Utils.hs:(105,1)-(134,45)|function askIndividualSave │ │ │ │ -do you want to save the buffer: │ │ │ │ -Modified buffers exist really quit? (y/n) │ │ │ │ - (y,n,q,!): │ │ │ │ -Replacing │ │ │ │ -src/Yi/Keymap/Emacs/Utils.hs:200:9-60|Right re │ │ │ │ -Replace: │ │ │ │ -find file (new tab): │ │ │ │ -kill buffer: │ │ │ │ - changed, close anyway? (y/n) │ │ │ │ -Visit tags table: (default tags) │ │ │ │ -No tags containing │ │ │ │ -Find tag: (default │ │ │ │ -find file (read only): │ │ │ │ -find file: │ │ │ │ -loading │ │ │ │ -character │ │ │ │ -Region has │ │ │ │ -switch to buffer: │ │ │ │ -Yi.Keymap.Emacs.Utils │ │ │ │ -yi-keymap-emacs-0.19.0-1lWl6TXjhUe9Tbu8M6SMy5 │ │ │ │ -Yi.Config.Default.MiscModes │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D │ │ │ │ -objective-c │ │ │ │ -whitespace │ │ │ │ -git-commit │ │ │ │ -COMMIT_EDITMSG │ │ │ │ -svn-commit │ │ │ │ -GNUmakefile │ │ │ │ -Makefile │ │ │ │ -makefile │ │ │ │ -Yi.Modes │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D │ │ │ │ -Buffer List │ │ │ │ -Yi.Mode.Buffers │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D │ │ │ │ -'AlexAcc │ │ │ │ -'AlexAccSkip │ │ │ │ -'AlexAccNone │ │ │ │ -'AlexLastAcc │ │ │ │ -'AlexLastSkip │ │ │ │ -'AlexNone │ │ │ │ -AlexLastAcc │ │ │ │ -'AlexSkip │ │ │ │ -'AlexError │ │ │ │ -'AlexToken │ │ │ │ -'AlexEOF │ │ │ │ -AlexReturn │ │ │ │ -AlexAddr │ │ │ │ -Yi.Lexer.C │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.C.AlexAccNone │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.C.AlexAcc │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.C.AlexAccSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.C.AlexNone │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.C.AlexLastAcc │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.C.AlexLastSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.C.AlexEOF │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.C.AlexError │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.C.AlexSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.C.AlexToken │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.C.AlexA# │ │ │ │ -'AlexAcc │ │ │ │ -'AlexAccPred │ │ │ │ -'AlexAccSkipPred │ │ │ │ -'AlexAccSkip │ │ │ │ -'AlexAccNone │ │ │ │ -'AlexLastAcc │ │ │ │ -'AlexLastSkip │ │ │ │ -'AlexNone │ │ │ │ -AlexLastAcc │ │ │ │ -'AlexSkip │ │ │ │ -'AlexError │ │ │ │ -'AlexToken │ │ │ │ -'AlexEOF │ │ │ │ -AlexReturn │ │ │ │ -AlexAddr │ │ │ │ -Yi.Lexer.Cabal │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cabal.AlexAccNone │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cabal.AlexAcc │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cabal.AlexAccSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cabal.AlexAccPred │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cabal.AlexAccSkipPred │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cabal.AlexNone │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cabal.AlexLastAcc │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cabal.AlexLastSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cabal.AlexEOF │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cabal.AlexError │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cabal.AlexSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cabal.AlexToken │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cabal.AlexA# │ │ │ │ -'AlexAcc │ │ │ │ -'AlexAccSkip │ │ │ │ -'AlexAccNone │ │ │ │ -'AlexLastAcc │ │ │ │ -'AlexLastSkip │ │ │ │ -'AlexNone │ │ │ │ -AlexLastAcc │ │ │ │ -'AlexSkip │ │ │ │ -'AlexError │ │ │ │ -'AlexToken │ │ │ │ -'AlexEOF │ │ │ │ -AlexReturn │ │ │ │ -AlexAddr │ │ │ │ -Yi.Lexer.Clojure │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Clojure.AlexAccNone │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Clojure.AlexAcc │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Clojure.AlexAccSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Clojure.AlexNone │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Clojure.AlexLastAcc │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Clojure.AlexLastSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Clojure.AlexEOF │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Clojure.AlexError │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Clojure.AlexSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Clojure.AlexToken │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Clojure.AlexA# │ │ │ │ -'AlexAcc │ │ │ │ -'AlexAccSkip │ │ │ │ -'AlexAccNone │ │ │ │ -'AlexLastAcc │ │ │ │ -'AlexLastSkip │ │ │ │ -'AlexNone │ │ │ │ -AlexLastAcc │ │ │ │ -'AlexSkip │ │ │ │ -'AlexError │ │ │ │ -'AlexToken │ │ │ │ -'AlexEOF │ │ │ │ -AlexReturn │ │ │ │ -AlexAddr │ │ │ │ -Yi.Lexer.Cplusplus │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cplusplus.AlexAccNone │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cplusplus.AlexAcc │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cplusplus.AlexAccSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cplusplus.AlexNone │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cplusplus.AlexLastAcc │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cplusplus.AlexLastSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cplusplus.AlexEOF │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cplusplus.AlexError │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cplusplus.AlexSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cplusplus.AlexToken │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Cplusplus.AlexA# │ │ │ │ -'ComplexExpansion │ │ │ │ -'RuleCommand │ │ │ │ -'IncludeDirective │ │ │ │ -'InComment │ │ │ │ -'TopLevel │ │ │ │ -'AlexAcc │ │ │ │ -'AlexAccPred │ │ │ │ -'AlexAccSkipPred │ │ │ │ -'AlexAccSkip │ │ │ │ -'AlexAccNone │ │ │ │ -'AlexLastAcc │ │ │ │ -'AlexLastSkip │ │ │ │ -'AlexNone │ │ │ │ -AlexLastAcc │ │ │ │ -'AlexSkip │ │ │ │ -'AlexError │ │ │ │ -'AlexToken │ │ │ │ -'AlexEOF │ │ │ │ -AlexReturn │ │ │ │ -AlexAddr │ │ │ │ -dist-ghc/build/Yi/Lexer/GNUMake.hs:262:21-64|lambda │ │ │ │ -dist-ghc/build/Yi/Lexer/GNUMake.hs │ │ │ │ -Yi.Lexer.GNUMake │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D │ │ │ │ -TopLevel │ │ │ │ -InComment │ │ │ │ -IncludeDirective │ │ │ │ -ComplexExpansion │ │ │ │ -RuleCommand │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GNUMake.TopLevel │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GNUMake.InComment │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GNUMake.IncludeDirective │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GNUMake.ComplexExpansion │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GNUMake.RuleCommand │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GNUMake.AlexAccNone │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GNUMake.AlexAcc │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GNUMake.AlexAccSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GNUMake.AlexAccPred │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GNUMake.AlexAccSkipPred │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GNUMake.AlexNone │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GNUMake.AlexLastAcc │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GNUMake.AlexLastSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GNUMake.AlexEOF │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GNUMake.AlexError │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GNUMake.AlexSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GNUMake.AlexToken │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GNUMake.AlexA# │ │ │ │ -'DiffDeclaration │ │ │ │ -'LineComment │ │ │ │ -'MessageLine │ │ │ │ -'Keyword │ │ │ │ -'SecondLine │ │ │ │ -'AlexAcc │ │ │ │ -'AlexAccPred │ │ │ │ -'AlexAccSkipPred │ │ │ │ -'AlexAccSkip │ │ │ │ -'AlexAccNone │ │ │ │ -'AlexLastAcc │ │ │ │ -'AlexLastSkip │ │ │ │ -'AlexNone │ │ │ │ -AlexLastAcc │ │ │ │ -'AlexSkip │ │ │ │ -'AlexError │ │ │ │ -'AlexToken │ │ │ │ -'AlexEOF │ │ │ │ -AlexReturn │ │ │ │ -AlexAddr │ │ │ │ -Yi.Lexer.GitCommit │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D │ │ │ │ -DiffDeclaration │ │ │ │ -LineComment │ │ │ │ -MessageLine │ │ │ │ -SecondLine │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GitCommit.Digest │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GitCommit.SecondLine │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GitCommit.Keyword │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GitCommit.MessageLine │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GitCommit.LineComment │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GitCommit.DiffDeclaration │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GitCommit.AlexAccNone │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GitCommit.AlexAcc │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GitCommit.AlexAccSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GitCommit.AlexAccPred │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GitCommit.AlexAccSkipPred │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GitCommit.AlexNone │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GitCommit.AlexLastAcc │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GitCommit.AlexLastSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GitCommit.AlexEOF │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GitCommit.AlexError │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GitCommit.AlexSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GitCommit.AlexToken │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.GitCommit.AlexA# │ │ │ │ -'AlexAcc │ │ │ │ -'AlexAccSkip │ │ │ │ -'AlexAccNone │ │ │ │ -'AlexLastAcc │ │ │ │ -'AlexLastSkip │ │ │ │ -'AlexNone │ │ │ │ -AlexLastAcc │ │ │ │ -'AlexSkip │ │ │ │ -'AlexError │ │ │ │ -'AlexToken │ │ │ │ -'AlexEOF │ │ │ │ -AlexReturn │ │ │ │ -AlexAddr │ │ │ │ -Yi.Lexer.JSON │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.JSON.AlexAccNone │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.JSON.AlexAcc │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.JSON.AlexAccSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.JSON.AlexNone │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.JSON.AlexLastAcc │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.JSON.AlexLastSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.JSON.AlexEOF │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.JSON.AlexError │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.JSON.AlexSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.JSON.AlexToken │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.JSON.AlexA# │ │ │ │ -'AlexAcc │ │ │ │ -'AlexAccSkip │ │ │ │ -'AlexAccNone │ │ │ │ -'AlexLastAcc │ │ │ │ -'AlexLastSkip │ │ │ │ -'AlexNone │ │ │ │ -AlexLastAcc │ │ │ │ -'AlexSkip │ │ │ │ -'AlexError │ │ │ │ -'AlexToken │ │ │ │ -'AlexEOF │ │ │ │ -AlexReturn │ │ │ │ -AlexAddr │ │ │ │ -Yi.Lexer.Java │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Java.AlexAccNone │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Java.AlexAcc │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Java.AlexAccSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Java.AlexNone │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Java.AlexLastAcc │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Java.AlexLastSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Java.AlexEOF │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Java.AlexError │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Java.AlexSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Java.AlexToken │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Java.AlexA# │ │ │ │ -'Special │ │ │ │ -'Comment │ │ │ │ -'Operator │ │ │ │ -'ConsOperator │ │ │ │ -'ReservedOp │ │ │ │ -'Reserved │ │ │ │ -'IndentReserved │ │ │ │ -'ConsIdent │ │ │ │ -'VarIdent │ │ │ │ -'StringTok │ │ │ │ -'CharTok │ │ │ │ -'AlexAcc │ │ │ │ -'AlexAccSkip │ │ │ │ -'AlexAccNone │ │ │ │ -'AlexLastAcc │ │ │ │ -'AlexLastSkip │ │ │ │ -'AlexNone │ │ │ │ -AlexLastAcc │ │ │ │ -'AlexSkip │ │ │ │ -'AlexError │ │ │ │ -'AlexToken │ │ │ │ -'AlexEOF │ │ │ │ -AlexReturn │ │ │ │ -AlexAddr │ │ │ │ -dist-ghc/build/Yi/Lexer/OCaml.hs │ │ │ │ -Yi.Lexer.OCaml │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D │ │ │ │ -src/Yi/Lexer/OCaml.x:119:24-25|case │ │ │ │ -Special │ │ │ │ -Operator │ │ │ │ -ConsOperator │ │ │ │ -ReservedOp │ │ │ │ -Reserved │ │ │ │ -IndentReserved │ │ │ │ -ConsIdent │ │ │ │ -VarIdent │ │ │ │ -StringTok │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.Number │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.CharTok │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.StringTok │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.VarIdent │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.ConsIdent │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.IndentReserved │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.Reserved │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.ReservedOp │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.Special │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.ConsOperator │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.Operator │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.Comment │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.AlexAccNone │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.AlexAcc │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.AlexAccSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.AlexNone │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.AlexLastAcc │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.AlexLastSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.AlexEOF │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.AlexError │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.AlexSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.AlexToken │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.OCaml.AlexA# │ │ │ │ -'AlexAcc │ │ │ │ -'AlexAccSkip │ │ │ │ -'AlexAccNone │ │ │ │ -'AlexLastAcc │ │ │ │ -'AlexLastSkip │ │ │ │ -'AlexNone │ │ │ │ -AlexLastAcc │ │ │ │ -'AlexSkip │ │ │ │ -'AlexError │ │ │ │ -'AlexToken │ │ │ │ -'AlexEOF │ │ │ │ -AlexReturn │ │ │ │ -AlexAddr │ │ │ │ -Yi.Lexer.ObjectiveC │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.ObjectiveC.AlexAccNone │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.ObjectiveC.AlexAcc │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.ObjectiveC.AlexAccSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.ObjectiveC.AlexNone │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.ObjectiveC.AlexLastAcc │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.ObjectiveC.AlexLastSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.ObjectiveC.AlexEOF │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.ObjectiveC.AlexError │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.ObjectiveC.AlexSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.ObjectiveC.AlexToken │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.ObjectiveC.AlexA# │ │ │ │ -'AlexAcc │ │ │ │ -'AlexAccSkip │ │ │ │ -'AlexAccNone │ │ │ │ -'AlexLastAcc │ │ │ │ -'AlexLastSkip │ │ │ │ -'AlexNone │ │ │ │ -AlexLastAcc │ │ │ │ -'AlexSkip │ │ │ │ -'AlexError │ │ │ │ -'AlexToken │ │ │ │ -'AlexEOF │ │ │ │ -AlexReturn │ │ │ │ -AlexAddr │ │ │ │ -Yi.Lexer.Ott │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ott.AlexAccNone │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ott.AlexAcc │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ott.AlexAccSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ott.AlexNone │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ott.AlexLastAcc │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ott.AlexLastSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ott.AlexEOF │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ott.AlexError │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ott.AlexSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ott.AlexToken │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ott.AlexA# │ │ │ │ -'HlInVariable │ │ │ │ -'HlInString │ │ │ │ -'HlInInterpString │ │ │ │ -'HlInSubstRegex │ │ │ │ -'HlInHeredoc │ │ │ │ -'HlInInterpHeredoc │ │ │ │ -'HlCollectHeredocIdent │ │ │ │ -'HlInPerldoc │ │ │ │ -'HlInInterpHeredocNoIdent │ │ │ │ -'HlStartCollectHeredocIdent │ │ │ │ -'HlInCode │ │ │ │ -'AlexAcc │ │ │ │ -'AlexAccPred │ │ │ │ -'AlexAccSkipPred │ │ │ │ -'AlexAccSkip │ │ │ │ -'AlexAccNone │ │ │ │ -'AlexLastAcc │ │ │ │ -'AlexLastSkip │ │ │ │ -'AlexNone │ │ │ │ -AlexLastAcc │ │ │ │ -'AlexSkip │ │ │ │ -'AlexError │ │ │ │ -'AlexToken │ │ │ │ -'AlexEOF │ │ │ │ -AlexReturn │ │ │ │ -AlexAddr │ │ │ │ -dist-ghc/build/Yi/Lexer/Perl.hs:(711,18)-(714,20)|lambda │ │ │ │ -dist-ghc/build/Yi/Lexer/Perl.hs:(717,24)-(722,134)|case │ │ │ │ -dist-ghc/build/Yi/Lexer/Perl.hs:(725,24)-(730,134)|case │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -GHC.Internal.List │ │ │ │ -ghc-internal │ │ │ │ -increaseVarCastDepth applied to non HlInVariable state │ │ │ │ -decreaseVarCastDepth applied to non HlInVariable state │ │ │ │ -src/Yi/Lexer/Perl.x │ │ │ │ -dist-ghc/build/Yi/Lexer/Perl.hs:747:21-44|lambda │ │ │ │ -dist-ghc/build/Yi/Lexer/Perl.hs:748:21-44|lambda │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D │ │ │ │ -Yi.Lexer.Perl │ │ │ │ -dist-ghc/build/Yi/Lexer/Perl.hs │ │ │ │ -HlInString │ │ │ │ -HlCollectHeredocIdent │ │ │ │ -HlInVariable │ │ │ │ -HlInCode │ │ │ │ -HlInInterpString │ │ │ │ -HlStartCollectHeredocIdent │ │ │ │ -HlInInterpHeredoc │ │ │ │ -HlInInterpHeredocNoIdent │ │ │ │ -HlInHeredoc │ │ │ │ -HlInPerldoc │ │ │ │ -HlInSubstRegex │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.HlInCode │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.HlInInterpString │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.HlInString │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.HlStartCollectHeredocIdent │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.HlCollectHeredocIdent │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.HlInInterpHeredoc │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.HlInInterpHeredocNoIdent │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.HlInHeredoc │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.HlInPerldoc │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.HlInSubstRegex │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.HlInVariable │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.AlexAccNone │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.AlexAcc │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.AlexAccSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.AlexAccPred │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.AlexAccSkipPred │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.AlexNone │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.AlexLastAcc │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.AlexLastSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.AlexEOF │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.AlexError │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.AlexSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.AlexToken │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Perl.AlexA# │ │ │ │ -'SingleDoc │ │ │ │ -'DoubleDoc │ │ │ │ -'SingleQuotes │ │ │ │ -'DoubleQuotes │ │ │ │ -'AlexAcc │ │ │ │ -'AlexAccSkip │ │ │ │ -'AlexAccNone │ │ │ │ -'AlexLastAcc │ │ │ │ -'AlexLastSkip │ │ │ │ -'AlexNone │ │ │ │ -AlexLastAcc │ │ │ │ -'AlexSkip │ │ │ │ -'AlexError │ │ │ │ -'AlexToken │ │ │ │ -'AlexEOF │ │ │ │ -AlexReturn │ │ │ │ -AlexAddr │ │ │ │ -Yi.Lexer.Python │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D │ │ │ │ -SingleDoc │ │ │ │ -DoubleDoc │ │ │ │ -SingleQuotes │ │ │ │ -DoubleQuotes │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Python.Base │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Python.DoubleQuotes │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Python.SingleQuotes │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Python.DoubleDoc │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Python.SingleDoc │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Python.AlexAccNone │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Python.AlexAcc │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Python.AlexAccSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Python.AlexNone │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Python.AlexLastAcc │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Python.AlexLastSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Python.AlexEOF │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Python.AlexError │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Python.AlexSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Python.AlexToken │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Python.AlexA# │ │ │ │ -'AlexAcc │ │ │ │ -'AlexAccSkip │ │ │ │ -'AlexAccNone │ │ │ │ -'AlexLastAcc │ │ │ │ -'AlexLastSkip │ │ │ │ -'AlexNone │ │ │ │ -AlexLastAcc │ │ │ │ -'AlexSkip │ │ │ │ -'AlexError │ │ │ │ -'AlexToken │ │ │ │ -'AlexEOF │ │ │ │ -AlexReturn │ │ │ │ -AlexAddr │ │ │ │ -Yi.Lexer.Ruby │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ruby.AlexAccNone │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ruby.AlexAcc │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ruby.AlexAccSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ruby.AlexNone │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ruby.AlexLastAcc │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ruby.AlexLastSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ruby.AlexEOF │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ruby.AlexError │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ruby.AlexSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ruby.AlexToken │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Ruby.AlexA# │ │ │ │ -'HlCommitSummary │ │ │ │ -'HlCommitMessage │ │ │ │ -'AlexAcc │ │ │ │ -'AlexAccPred │ │ │ │ -'AlexAccSkipPred │ │ │ │ -'AlexAccSkip │ │ │ │ -'AlexAccNone │ │ │ │ -'AlexLastAcc │ │ │ │ -'AlexLastSkip │ │ │ │ -'AlexNone │ │ │ │ -AlexLastAcc │ │ │ │ -'AlexSkip │ │ │ │ -'AlexError │ │ │ │ -'AlexToken │ │ │ │ -'AlexEOF │ │ │ │ -AlexReturn │ │ │ │ -AlexAddr │ │ │ │ -Yi.Lexer.SVNCommit │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D │ │ │ │ -src/Yi/Lexer/common.hsinc:(71,5)-(73,61)|function check_accs │ │ │ │ -HlCommitSummary │ │ │ │ -HlCommitMessage │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.SVNCommit.HlCommitMessage │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.SVNCommit.HlCommitSummary │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.SVNCommit.AlexAccNone │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.SVNCommit.AlexAcc │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.SVNCommit.AlexAccSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.SVNCommit.AlexAccPred │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.SVNCommit.AlexAccSkipPred │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.SVNCommit.AlexNone │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.SVNCommit.AlexLastAcc │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.SVNCommit.AlexLastSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.SVNCommit.AlexEOF │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.SVNCommit.AlexError │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.SVNCommit.AlexSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.SVNCommit.AlexToken │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.SVNCommit.AlexA# │ │ │ │ -'AlexAcc │ │ │ │ -'AlexAccSkip │ │ │ │ -'AlexAccNone │ │ │ │ -'AlexLastAcc │ │ │ │ -'AlexLastSkip │ │ │ │ -'AlexNone │ │ │ │ -AlexLastAcc │ │ │ │ -'AlexSkip │ │ │ │ -'AlexError │ │ │ │ -'AlexToken │ │ │ │ -'AlexEOF │ │ │ │ -AlexReturn │ │ │ │ -AlexAddr │ │ │ │ -Yi.Lexer.Srmc │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Srmc.AlexAccNone │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Srmc.AlexAcc │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Srmc.AlexAccSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Srmc.AlexNone │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Srmc.AlexLastAcc │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Srmc.AlexLastSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Srmc.AlexEOF │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Srmc.AlexError │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Srmc.AlexSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Srmc.AlexToken │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Srmc.AlexA# │ │ │ │ -'AlexAcc │ │ │ │ -'AlexAccSkip │ │ │ │ -'AlexAccNone │ │ │ │ -'AlexLastAcc │ │ │ │ -'AlexLastSkip │ │ │ │ -'AlexNone │ │ │ │ -AlexLastAcc │ │ │ │ -'AlexSkip │ │ │ │ -'AlexError │ │ │ │ -'AlexToken │ │ │ │ -'AlexEOF │ │ │ │ -AlexReturn │ │ │ │ -AlexAddr │ │ │ │ -Yi.Lexer.Whitespace │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Whitespace.AlexAccNone │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Whitespace.AlexAcc │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Whitespace.AlexAccSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Whitespace.AlexNone │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Whitespace.AlexLastAcc │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Whitespace.AlexLastSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Whitespace.AlexEOF │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Whitespace.AlexError │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Whitespace.AlexSkip │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Whitespace.AlexToken │ │ │ │ -yi-misc-modes-0.19.1-GBbBKEEt6OE3wZHoE9aY1D:Yi.Lexer.Whitespace.AlexA# │ │ │ │ Yi.Config.Default.Vim │ │ │ │ yi-keymap-vim-0.19.0-1twOqqMgFY7BgVY9raL07o │ │ │ │ 'VimConfig │ │ │ │ VimConfig │ │ │ │ Yi.Keymap.Vim │ │ │ │ yi-keymap-vim-0.19.0-1twOqqMgFY7BgVY9raL07o │ │ │ │ yi-keymap-vim-0.19.0-1twOqqMgFY7BgVY9raL07o:Yi.Keymap.Vim.VimConfig │ │ │ │ @@ -4463,14 +4155,660 @@ │ │ │ │ Hclip-3.0.0.4-3gu5nUQxx77EY7ffFR7IMZ:System.Hclip.Linux │ │ │ │ Hclip-3.0.0.4-3gu5nUQxx77EY7ffFR7IMZ:System.Hclip.Darwin │ │ │ │ Hclip-3.0.0.4-3gu5nUQxx77EY7ffFR7IMZ:System.Hclip.Windows │ │ │ │ Hclip-3.0.0.4-3gu5nUQxx77EY7ffFR7IMZ:System.Hclip.GetClipboard │ │ │ │ Hclip-3.0.0.4-3gu5nUQxx77EY7ffFR7IMZ:System.Hclip.SetClipboard │ │ │ │ System.IO.Strict │ │ │ │ strict-0.5.1-6zHJYgY6KC0J8ARV1Lf80b │ │ │ │ +'PrefsMod │ │ │ │ +PrefsMod │ │ │ │ +'InfoMod │ │ │ │ +Options.Applicative.Builder │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +disabled option │ │ │ │ +cannot parse value ` │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +Options.Applicative.Builder.Completer │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +'DefaultProp │ │ │ │ +DefaultProp │ │ │ │ +HasMetavar │ │ │ │ +HasValue │ │ │ │ +HasCompleter │ │ │ │ +'ArgumentFields │ │ │ │ +ArgumentFields │ │ │ │ +'CommandFields │ │ │ │ +CommandFields │ │ │ │ +'FlagFields │ │ │ │ +FlagFields │ │ │ │ +'OptionFields │ │ │ │ +OptionFields │ │ │ │ +Options.Applicative.Builder.Internal │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.Mod │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.DefaultProp │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.ArgumentFields │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.CommandFields │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.FlagFields │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Builder.Internal.OptionFields │ │ │ │ +Options.Applicative.Extra │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +Invalid option ` │ │ │ │ +Invalid argument ` │ │ │ │ +` expects an argument. │ │ │ │ +The option ` │ │ │ │ +Missing: │ │ │ │ +Did you mean this? │ │ │ │ +Did you mean one of these? │ │ │ │ +Show version information │ │ │ │ +Show this help text │ │ │ │ +Options.Applicative.Help.Chunk │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +Nothing} │ │ │ │ +Chunk {unChunk = │ │ │ │ +Global options: │ │ │ │ +Available options: │ │ │ │ +Available commands: │ │ │ │ +default: │ │ │ │ +'AlwaysRequired │ │ │ │ +'MaybeRequired │ │ │ │ +'NeverRequired │ │ │ │ +Parenthetic │ │ │ │ +'OptDescStyle │ │ │ │ +OptDescStyle │ │ │ │ +Options.Applicative.Help.Core │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +AlwaysRequired │ │ │ │ +MaybeRequired │ │ │ │ +NeverRequired │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Core.NeverRequired │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Core.MaybeRequired │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Core.AlwaysRequired │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Core.OptDescStyle │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +GHC.Internal.List │ │ │ │ +ghc-internal │ │ │ │ +lastError │ │ │ │ +src/Options/Applicative/Help/Levenshtein.hs │ │ │ │ +Options.Applicative.Help.Levenshtein │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +Options.Applicative.Help.Pretty │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +'ParserHelp │ │ │ │ +ParserHelp │ │ │ │ +Options.Applicative.Help.Types │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Help.Types.ParserHelp │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +src/Options/Applicative/Types.hs:134:13-14|case │ │ │ │ +CompletionResult _ │ │ │ │ + │ │ │ │ +CmdStart │ │ │ │ +, prefShowHelpOnEmpty = │ │ │ │ +, prefShowHelpOnError = │ │ │ │ +, prefDisambiguate = │ │ │ │ +ParserPrefs {prefMultiSuffix = │ │ │ │ +True, prefTabulateFill = │ │ │ │ +False, prefTabulateFill = │ │ │ │ +, prefHelpShowGlobal = │ │ │ │ +, prefHelpLongEquals = │ │ │ │ +, prefColumns = │ │ │ │ +, prefBacktrack = │ │ │ │ +Backtrack │ │ │ │ +NoBacktrack │ │ │ │ +SubparserInline │ │ │ │ +OptShort │ │ │ │ +OptLong │ │ │ │ +True, propDescMod = _ } │ │ │ │ +False, propDescMod = _ } │ │ │ │ +, propShowGlobal = │ │ │ │ +, propShowDefault = │ │ │ │ +, propMetaVar = │ │ │ │ +, propHelp = │ │ │ │ +Internal │ │ │ │ +OptProperties { propVisibility = │ │ │ │ +Success │ │ │ │ +Failure │ │ │ │ +CompletionInvoked │ │ │ │ +Intersperse │ │ │ │ +NoIntersperse │ │ │ │ +AllPositionals │ │ │ │ +ForwardOptions │ │ │ │ +ArgumentReachability {argumentIsUnreachable = │ │ │ │ +MarkDefault │ │ │ │ +NoDefault │ │ │ │ +BindNode │ │ │ │ +AltNode │ │ │ │ +MultNode │ │ │ │ +Option {optProps = │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +Options.Applicative.Types │ │ │ │ +IsCmdStart │ │ │ │ +'CmdStart │ │ │ │ +'CmdCont │ │ │ │ +Backtracking │ │ │ │ +'Backtrack │ │ │ │ +'NoBacktrack │ │ │ │ +'SubparserInline │ │ │ │ +ParserPrefs │ │ │ │ +'ParserPrefs │ │ │ │ +'OptLong │ │ │ │ +'OptShort │ │ │ │ +OptVisibility │ │ │ │ +'Internal │ │ │ │ +'Visible │ │ │ │ +OptProperties │ │ │ │ +'OptProperties │ │ │ │ +Completer │ │ │ │ +'Completer │ │ │ │ +CompletionResult │ │ │ │ +'CompletionResult │ │ │ │ +ParserFailure │ │ │ │ +'ParserFailure │ │ │ │ +ParserResult │ │ │ │ +'Success │ │ │ │ +'Failure │ │ │ │ +'CompletionInvoked │ │ │ │ +ArgPolicy │ │ │ │ +'Intersperse │ │ │ │ +'NoIntersperse │ │ │ │ +'AllPositionals │ │ │ │ +'ForwardOptions │ │ │ │ +SomeParser │ │ │ │ +ParseError │ │ │ │ +'UnknownError │ │ │ │ +'ShowHelpText │ │ │ │ +'ErrorMsg │ │ │ │ +'InfoMsg │ │ │ │ +'ExpectsArgError │ │ │ │ +'UnexpectedError │ │ │ │ +'MissingError │ │ │ │ +'CReader │ │ │ │ +OptReader │ │ │ │ +'FlagReader │ │ │ │ +'OptReader │ │ │ │ +'ArgReader │ │ │ │ +'SomeParser │ │ │ │ +ParserInfo │ │ │ │ +'ParserInfo │ │ │ │ +'CmdReader │ │ │ │ +'Context │ │ │ │ +ArgumentReachability │ │ │ │ +'ArgumentReachability │ │ │ │ +AltNodeType │ │ │ │ +'MarkDefault │ │ │ │ +'NoDefault │ │ │ │ +'BindNode │ │ │ │ +'MultNode │ │ │ │ +'AltNode │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Leaf │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.MultNode │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.AltNode │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.BindNode │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.MarkDefault │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.NoDefault │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Context │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ParserInfo │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.NilP │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptP │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.MultP │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.AltP │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.BindP │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Option │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptReader │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.FlagReader │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ArgReader │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CmdReader │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CReader │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ErrorMsg │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.InfoMsg │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ShowHelpText │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.UnknownError │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.MissingError │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ExpectsArgError │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.UnexpectedError │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.SomeParser │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Intersperse │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.NoIntersperse │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.AllPositionals │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ForwardOptions │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Success │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Failure │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CompletionInvoked │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptProperties │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Internal │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Hidden │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Visible │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptShort │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.OptLong │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.ParserPrefs │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.Backtrack │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.NoBacktrack │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.SubparserInline │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CmdStart │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Types.CmdCont │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +Options.Applicative.Internal │ │ │ │ +ComplResult │ │ │ │ +'ComplResult │ │ │ │ +'ComplParser │ │ │ │ +'ComplOption │ │ │ │ +Completion │ │ │ │ +'Completion │ │ │ │ +'NondetT │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.TNil │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.TCons │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.ComplParser │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.ComplOption │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.ComplResult │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Internal.C:MonadP │ │ │ │ +'Enriched │ │ │ │ +'Standard │ │ │ │ +Richness │ │ │ │ +Options.Applicative.BashCompletion │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +sh-completion-script │ │ │ │ +ish-completion-script │ │ │ │ +ash-completion-script │ │ │ │ +bash-completion-index │ │ │ │ +ash-completion-word │ │ │ │ +bash-completion-command-desc-length │ │ │ │ +bash-completion-option-desc-length │ │ │ │ +bash-completion-enriched │ │ │ │ +#compdef │ │ │ │ + compadd -f -- $word │ │ │ │ + compadd -l -d desc -- $parts[1] │ │ │ │ + local desc=($(print -f "%-019s -- %s" $parts[1] $parts[2])) │ │ │ │ + else │ │ │ │ + compadd -d desc -- $parts[1] │ │ │ │ + local desc=("$parts[1] ($parts[2])") │ │ │ │ + if [[ $word[1] == "-" ]]; then │ │ │ │ + if [[ -n $parts[2] ]]; then │ │ │ │ + IFS=$'\t' parts=($( echo $word )) │ │ │ │ + # Split the line at a tab if there is one. │ │ │ │ + local -a parts │ │ │ │ +for word in $completions; do │ │ │ │ + "${request[@]}" )) │ │ │ │ +IFS=$'\n' completions=($( │ │ │ │ + request=(${request[@]} --bash-completion-word $arg) │ │ │ │ +for arg in ${words[@]}; do │ │ │ │ +request=(--bash-completion-enriched --bash-completion-index $index) │ │ │ │ +local index=$((CURRENT - 1)) │ │ │ │ +local word │ │ │ │ +local completions │ │ │ │ +local request │ │ │ │ + function _ │ │ │ │ + --arguments '(_ │ │ │ │ +complete --no-files --command │ │ │ │ + end │ │ │ │ + echo -E "$opt" │ │ │ │ + else │ │ │ │ + echo -E "$opt/" │ │ │ │ + if test -d $opt │ │ │ │ + $tmpline) │ │ │ │ + for opt in ( │ │ │ │ + set tmpline $tmpline --bash-completion-word $arg │ │ │ │ + for arg in $cl │ │ │ │ + set -l tmpline --bash-completion-enriched --bash-completion-index $cn │ │ │ │ + set -l cn (count $cn) │ │ │ │ + set -l cn (commandline --tokenize --cut-at-cursor --current-process) │ │ │ │ + # Hack around fish issue #3934 │ │ │ │ + set -l cl (commandline --tokenize --current-process) │ │ │ │ +complete -o filenames -F _ │ │ │ │ + "${CMDLINE[@]}") ) │ │ │ │ + COMPREPLY=( $( │ │ │ │ + done │ │ │ │ + CMDLINE=(${CMDLINE[@]} --bash-completion-word $arg) │ │ │ │ + for arg in ${COMP_WORDS[@]}; do │ │ │ │ + CMDLINE=(--bash-completion-index $COMP_CWORD) │ │ │ │ + local IFS=$'\n' │ │ │ │ + local CMDLINE │ │ │ │ +Enriched │ │ │ │ +Standard │ │ │ │ +src/Options/Applicative/BashCompletion.hs:36:13-14|case │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.BashCompletion.Standard │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.BashCompletion.Enriched │ │ │ │ +'OptWord │ │ │ │ +Options.Applicative.Common │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG │ │ │ │ +optparse-applicative-0.18.1.0-3iETsTxEskZ8Kh3DGaB7WG:Options.Applicative.Common.OptWord │ │ │ │ +overflow │ │ │ │ +'SetAnsiStyle │ │ │ │ +AnsiStyle │ │ │ │ +'Italicized │ │ │ │ +'Underlined │ │ │ │ +'Background │ │ │ │ +'Foreground │ │ │ │ +Intensity │ │ │ │ +'Magenta │ │ │ │ + styles left at theend of rendering (there should be only 1). Please report this as a bug. │ │ │ │ +There are │ │ │ │ +There is no empty style left at the end of rendering (but there should be). Please report this as a bug. │ │ │ │ +src/Prettyprinter/Render/Terminal/Internal.hs │ │ │ │ +Prettyprinter.Render.Terminal.Internal │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY │ │ │ │ +, ansiUnderlining = │ │ │ │ +, ansiItalics = │ │ │ │ +, ansiBold = │ │ │ │ +, ansiBackground = │ │ │ │ +SetAnsiStyle {ansiForeground = │ │ │ │ +Background │ │ │ │ +Foreground │ │ │ │ +Underlined │ │ │ │ +Italicized │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.SetAnsiStyle │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Italicized │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Underlined │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Bold │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Foreground │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Background │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Vivid │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Dull │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Black │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Red │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Green │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Yellow │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Blue │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Magenta │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.Cyan │ │ │ │ +prettyprinter-ansi-terminal-1.1.3-3YPg4td3YLH1DEFAyhdkdY:Prettyprinter.Render.Terminal.Internal.White │ │ │ │ +System.Console.ANSI.Codes │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv │ │ │ │ +src/System/Console/ANSI/Types.hs:161:13-14|case │ │ │ │ + (r g b) is outside of a 6 level (6x6x6) color cube. │ │ │ │ + (gray) is outside of the range 0 to 23. │ │ │ │ +toEnum{Color}: tag ( │ │ │ │ +toEnum{ColorIntensity}: tag ( │ │ │ │ +toEnum{ConsoleLayer}: tag ( │ │ │ │ +toEnum{BlinkSpeed}: tag ( │ │ │ │ +toEnum{Underlining}: tag ( │ │ │ │ +toEnum{ConsoleIntensity}: tag ( │ │ │ │ +) is outside of enumeration's range (0, │ │ │ │ +SetPaletteColor │ │ │ │ +SetColor │ │ │ │ +SetSwapForegroundBackground │ │ │ │ +SetVisible │ │ │ │ +SetItalicized │ │ │ │ +SetDefaultColor │ │ │ │ +SetRGBColor │ │ │ │ +SetBlinkSpeed │ │ │ │ +SetUnderlining │ │ │ │ +SetConsoleIntensity │ │ │ │ +pred{Color}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{Color}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{ColorIntensity}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{ColorIntensity}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{ConsoleLayer}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{ConsoleLayer}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{BlinkSpeed}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{BlinkSpeed}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{Underlining}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{Underlining}: tried to take `succ' of last tag in enumeration │ │ │ │ +pred{ConsoleIntensity}: tried to take `pred' of first tag in enumeration │ │ │ │ +succ{ConsoleIntensity}: tried to take `succ' of last tag in enumeration │ │ │ │ +src/System/Console/ANSI/Types.hs │ │ │ │ +'SetDefaultColor │ │ │ │ +'SetPaletteColor │ │ │ │ +'SetColor │ │ │ │ +'SetBlinkSpeed │ │ │ │ +'SetUnderlining │ │ │ │ +'SetSwapForegroundBackground │ │ │ │ +'SetVisible │ │ │ │ +'SetItalicized │ │ │ │ +'SetConsoleIntensity │ │ │ │ +'SetRGBColor │ │ │ │ +'NormalIntensity │ │ │ │ +'FaintIntensity │ │ │ │ +'BoldIntensity │ │ │ │ +ConsoleIntensity │ │ │ │ +'NoUnderline │ │ │ │ +'DashedUnderline │ │ │ │ +'DottedUnderline │ │ │ │ +'CurlyUnderline │ │ │ │ +'DoubleUnderline │ │ │ │ +'SingleUnderline │ │ │ │ +'NoBlink │ │ │ │ +'RapidBlink │ │ │ │ +'SlowBlink │ │ │ │ +BlinkSpeed │ │ │ │ +'Underlining │ │ │ │ +'Background │ │ │ │ +'Foreground │ │ │ │ +ConsoleLayer │ │ │ │ +ColorIntensity │ │ │ │ +'Magenta │ │ │ │ +System.Console.ANSI.Types │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv │ │ │ │ +SetDefaultColor │ │ │ │ +SetPaletteColor │ │ │ │ +SetRGBColor │ │ │ │ +SetColor │ │ │ │ +SetSwapForegroundBackground │ │ │ │ +SetVisible │ │ │ │ +SetBlinkSpeed │ │ │ │ +SetUnderlining │ │ │ │ +SetItalicized │ │ │ │ +SetConsoleIntensity │ │ │ │ +NormalIntensity │ │ │ │ +FaintIntensity │ │ │ │ +BoldIntensity │ │ │ │ +NoUnderline │ │ │ │ +DashedUnderline │ │ │ │ +DottedUnderline │ │ │ │ +CurlyUnderline │ │ │ │ +DoubleUnderline │ │ │ │ +SingleUnderline │ │ │ │ +RapidBlink │ │ │ │ +SlowBlink │ │ │ │ +Underlining │ │ │ │ +Background │ │ │ │ +Foreground │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Reset │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetConsoleIntensity │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetItalicized │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetUnderlining │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetBlinkSpeed │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetVisible │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetSwapForegroundBackground │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetColor │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetRGBColor │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetPaletteColor │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SetDefaultColor │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.BoldIntensity │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.FaintIntensity │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.NormalIntensity │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SingleUnderline │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.DoubleUnderline │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.CurlyUnderline │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.DottedUnderline │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.DashedUnderline │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.NoUnderline │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.SlowBlink │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.RapidBlink │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.NoBlink │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Foreground │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Background │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Underlining │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Dull │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Vivid │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Black │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Red │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Green │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Yellow │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Blue │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Magenta │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.Cyan │ │ │ │ +ansi-terminal-types-1.1.3-BGsCVT2If83CMD8Jun5wzv:System.Console.ANSI.Types.White │ │ │ │ +Data.Colour │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +withOpacity │ │ │ │ +transparent │ │ │ │ + `withOpacity` │ │ │ │ +Data.Colour.SRGB.Linear.rgb │ │ │ │ +Data.Colour.SRGB.Linear.rgb │ │ │ │ +Data.Colour.SRGB.sRGB24read: no parse │ │ │ │ +./Data/Colour/SRGB.hs │ │ │ │ +Data.Colour.SRGB │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +'RGBSpace │ │ │ │ +RGBSpace │ │ │ │ +'TransferFunction │ │ │ │ +TransferFunction │ │ │ │ +Data.Colour.RGBSpace │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +Data/Colour/RGBSpace.hs:75:3-34|[r, g, b] │ │ │ │ +Data/Colour/RGBSpace.hs:68:3-34|[r0, g0, b0] │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGBSpace.RGBSpace │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGBSpace.TransferFunction │ │ │ │ +ColourOps │ │ │ │ +AffineSpace │ │ │ │ +AlphaColour │ │ │ │ +./Data/Colour/Internal.hs │ │ │ │ +Data.Colour.Internal │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.C:ColourOps │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.RGBA │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Alpha │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.RGB │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Blue │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Green │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.Internal.Red │ │ │ │ +Data.Colour.Chan │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +mkRGBGamut │ │ │ │ +'RGBGamut │ │ │ │ +RGBGamut │ │ │ │ +Data.Colour.RGB │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +Data/Colour/RGB.hs:114:3-31|Just o │ │ │ │ +Data/Colour/RGB.hs:113:3-49|[x, y, z] │ │ │ │ +mkRGBGamut │ │ │ │ +, channelBlue = │ │ │ │ +, channelGreen = │ │ │ │ +RGB {channelRed = │ │ │ │ +channelBlue │ │ │ │ +channelGreen │ │ │ │ +channelRed │ │ │ │ +;colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGB.RGBGamut │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.RGB.RGB │ │ │ │ +Data.Colour.Matrix │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +Data/Colour/Matrix.hs:(29,1)-(34,21)|function inverse │ │ │ │ +Data/Colour/Matrix.hs:(35,1)-(36,41)|function determinant │ │ │ │ +Chromaticity │ │ │ │ +Data.Colour.CIE.Chromaticity │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +mkChromaticity │ │ │ │ +mkChromaticity │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA:Data.Colour.CIE.Chromaticity.Chroma │ │ │ │ +Data.Colour.SRGB.Linear │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +Data.Colour.CIE.Illuminant │ │ │ │ +colour-2.3.6-D7eyWYOF7Vd5VKMTqpDCfA │ │ │ │ +SAnnPush │ │ │ │ +SAnnPop │ │ │ │ +LayoutOptions {layoutPageWidth = │ │ │ │ +AvailablePerLine │ │ │ │ +Unbounded │ │ │ │ +Tried skipping spaces in unannotated data! Please report this as a bug in 'prettyprinter'. │ │ │ │ +'LayoutOptions │ │ │ │ +LayoutOptions │ │ │ │ +'UndoAnn │ │ │ │ +LayoutPipeline │ │ │ │ +'Nesting │ │ │ │ +'WithPageWidth │ │ │ │ +'FlatAlt │ │ │ │ +'Annotated │ │ │ │ +'AvailablePerLine │ │ │ │ +'Unbounded │ │ │ │ +PageWidth │ │ │ │ +'FittingPredicate │ │ │ │ +FittingPredicate │ │ │ │ +'RecordedWhitespace │ │ │ │ +'AnnotationLevel │ │ │ │ +WhitespaceStrippingState │ │ │ │ +'SAnnPush │ │ │ │ +'SAnnPop │ │ │ │ +SimpleDocStream │ │ │ │ +'Shallow │ │ │ │ +FusionDepth │ │ │ │ +'DontRemove │ │ │ │ +AnnotationRemoval │ │ │ │ +'Flattened │ │ │ │ +'NeverFlat │ │ │ │ +'AlreadyFlat │ │ │ │ +FlattenResult │ │ │ │ +libraries/text/src/Data/Text.hs │ │ │ │ +Data.Text │ │ │ │ +text-2.1.3-inplace │ │ │ │ +emptyError │ │ │ │ +src/Prettyprinter/Internal.hs │ │ │ │ +Prettyprinter.Internal │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV │ │ │ │ +overflow │ │ │ │ +src/Prettyprinter/Internal.hs:1597:15-16|case │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +src/Prettyprinter/Internal.hs:1775:15-16|case │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.C:Pretty │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Nil │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Cons │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.UndoAnn │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Fail │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Empty │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Char │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Text │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Line │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.FlatAlt │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Cat │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Nest │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Union │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Column │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.WithPageWidth │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Nesting │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Annotated │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.AvailablePerLine │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Unbounded │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.AnnotationLevel │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.RecordedWhitespace │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SFail │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SEmpty │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SChar │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SText │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SLine │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SAnnPush │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.SAnnPop │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Shallow │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Deep │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Remove │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.DontRemove │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.Flattened │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.AlreadyFlat │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV:Prettyprinter.Internal.NeverFlat │ │ │ │ + an empty style stack! Please report this as a bug. │ │ │ │ +Please report this as a bug │ │ │ │ + must not appear in a rendered │ │ │ │ +SimpleDocStream │ │ │ │ +. This is a bug in the layout algorithm! │ │ │ │ +An unpaired style terminator was encountered. This is a bug in the layout algorithm! Please report this as a bug │ │ │ │ +Conversion from SimpleDocStream to SimpleDocTree failed! Please report this as a bug │ │ │ │ +Conversion from SimpleDocStream to SimpleDocTree left unconsumed input! Please report this as a bug │ │ │ │ +src/Prettyprinter/Render/Util/Panic.hs │ │ │ │ +Prettyprinter.Render.Util.Panic │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV │ │ │ │ +Prettyprinter.Symbols.Ascii │ │ │ │ +prettyprinter-1.7.1-K35zp2YrYoHG4xnuHsN7jV │ │ │ │ Yi.Config.Default.HaskellMode │ │ │ │ yi-mode-haskell-0.19.1-FYfO5dNGQU7gAR9WZPHuH │ │ │ │ Insert type of which identifier? │ │ │ │ Couldn't get buffer filename in ghciLoadBuffer │ │ │ │ Command to call for GHCi, currently │ │ │ │ Could not parse as [String], keep old args. │ │ │ │ with, currently │ │ │ │ @@ -4802,352 +5140,14 @@ │ │ │ │ 'GhciProcessName │ │ │ │ , _ghciProcessArgs = │ │ │ │ GhciProcessName {_ghciProcessName = │ │ │ │ yi-mode-haskell-0.19.1-FYfO5dNGQU7gAR9WZPHuH │ │ │ │ Yi.Mode.GHCi │ │ │ │ GhciProcessName │ │ │ │ yi-mode-haskell-0.19.1-FYfO5dNGQU7gAR9WZPHuH:Yi.Mode.GHCi.GhciProcessName │ │ │ │ -Yi.Config.Default.JavaScriptMode │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN │ │ │ │ -No problems found! │ │ │ │ -Problems in │ │ │ │ -Pattern match failure in 'do' block at src/Yi/Mode/JavaScript.hs:111:3-15 │ │ │ │ -javascript │ │ │ │ -'JSBuffer │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN │ │ │ │ -Yi.Mode.JavaScript │ │ │ │ -JSBuffer │ │ │ │ -'ExprObj │ │ │ │ -'KeyValue │ │ │ │ -'KeyValueErr │ │ │ │ -'ParExpr │ │ │ │ -'ExprFunCall │ │ │ │ -'ExprParen │ │ │ │ -'ExprArr │ │ │ │ -'ExprSimple │ │ │ │ -'ForNormal │ │ │ │ -'ExprCond │ │ │ │ -'ExprTypeOf │ │ │ │ -'ExprNew │ │ │ │ -'ExprPrefix │ │ │ │ -'ArrCont │ │ │ │ -'ExprAnonFun │ │ │ │ -'ExprErr │ │ │ │ -'PostExpr │ │ │ │ -'ArrRest │ │ │ │ -'FunDecl │ │ │ │ -'DoWhile │ │ │ │ -'BlockOne │ │ │ │ -'BlockErr │ │ │ │ -'VarDecl │ │ │ │ -Statement │ │ │ │ -VarDecAss │ │ │ │ -ForContent │ │ │ │ -'ParExprErr │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'Parameters │ │ │ │ -Failable │ │ │ │ -'C:Strokable │ │ │ │ -Strokable │ │ │ │ -Parameters │ │ │ │ -Yi.Syntax.JavaScript.Parameters │ │ │ │ -ParExprErr │ │ │ │ -Yi.Syntax.JavaScript.ParExpr │ │ │ │ -ForNormal │ │ │ │ -Yi.Syntax.JavaScript.ForContent │ │ │ │ -Yi.Syntax.JavaScript.VarDecAss │ │ │ │ -Yi.Syntax.JavaScript.Statement │ │ │ │ -BlockOne │ │ │ │ -BlockErr │ │ │ │ -Yi.Syntax.JavaScript.Block │ │ │ │ -Yi.Syntax.JavaScript.Array │ │ │ │ -ExprPrefix │ │ │ │ -ExprSimple │ │ │ │ -ExprParen │ │ │ │ -ExprAnonFun │ │ │ │ -ExprTypeOf │ │ │ │ -ExprFunCall │ │ │ │ -ExprCond │ │ │ │ -PostExpr │ │ │ │ -Yi.Syntax.JavaScript.Expr │ │ │ │ -KeyValue │ │ │ │ -KeyValueErr │ │ │ │ -Yi.Syntax.JavaScript.KeyValue │ │ │ │ -uniplate not implemented in IsTree (Yi.Syntax.JavaScript.Statement) │ │ │ │ -emptyNode not implemented in IsTree (Yi.Syntax.JavaScript.Statement) │ │ │ │ -src/Yi/Syntax/JavaScript.hs │ │ │ │ -Yi.Syntax.JavaScript │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN │ │ │ │ -ParExpr │ │ │ │ -KeyValue │ │ │ │ -FunDecl │ │ │ │ -VarDecl │ │ │ │ -ForNormal │ │ │ │ -ExprObj │ │ │ │ -ExprParen │ │ │ │ -ExprAnonFun │ │ │ │ -ExprFunCall │ │ │ │ -ExprCond │ │ │ │ -ExprArr │ │ │ │ -ArrRest │ │ │ │ -KeyValueErr │ │ │ │ -ParExprErr │ │ │ │ -DoWhile │ │ │ │ -BlockOne │ │ │ │ -BlockErr │ │ │ │ -ExprPrefix │ │ │ │ -ExprNew │ │ │ │ -ExprSimple │ │ │ │ -ExprTypeOf │ │ │ │ -PostExpr │ │ │ │ -ExprErr │ │ │ │ -ArrCont │ │ │ │ -Parameters │ │ │ │ -foldr1: empty structure │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.KeyValue │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.KeyValueErr │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.ExprObj │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.ExprPrefix │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.ExprNew │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.ExprSimple │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.ExprParen │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.ExprAnonFun │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.ExprTypeOf │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.ExprFunCall │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.OpExpr │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.ExprCond │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.ExprArr │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.PostExpr │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.ExprErr │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.ArrCont │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.ArrRest │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.ArrErr │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.Block │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.BlockOne │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.BlockErr │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.FunDecl │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.VarDecl │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.Return │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.While │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.DoWhile │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.For │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.If │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.Else │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.With │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.Comm │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.Expr │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.AssBeg │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.AssRst │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.AssErr │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.ForNormal │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.ForIn │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.ForErr │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.ParExpr │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.ParExprErr │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.Parameters │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.ParErr │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Syntax.JavaScript.C:Failable │ │ │ │ -'UnreachableCode │ │ │ │ -'MultipleFunctionDeclaration │ │ │ │ -undefined │ │ │ │ -src/Yi/Verifier/JavaScript.hs │ │ │ │ -Yi.Verifier.JavaScript │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN │ │ │ │ -src/Yi/Verifier/JavaScript.hs:31:24-25|case │ │ │ │ -Unreachable code at │ │ │ │ -' declared more than once: │ │ │ │ -Function ` │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Verifier.JavaScript.Err │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Verifier.JavaScript.Warn │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Verifier.JavaScript.UnreachableCode │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Verifier.JavaScript.MultipleFunctionDeclaration │ │ │ │ -'Comment │ │ │ │ -'Special │ │ │ │ -'ValidName │ │ │ │ -'Unknown │ │ │ │ -'Qualify' │ │ │ │ -'BitNot' │ │ │ │ -'RightShiftZ' │ │ │ │ -'RightShift' │ │ │ │ -'LeftShift' │ │ │ │ -'BitXor' │ │ │ │ -'BitAnd' │ │ │ │ -'NotEqualsType' │ │ │ │ -'EqualsType' │ │ │ │ -'NotEquals' │ │ │ │ -'Equals' │ │ │ │ -'ModuloAssign' │ │ │ │ -'DivideAssign' │ │ │ │ -'MultiplyAssign' │ │ │ │ -'SubtractAssign' │ │ │ │ -'AddAssign' │ │ │ │ -'Assign' │ │ │ │ -'Decrement' │ │ │ │ -'Increment' │ │ │ │ -'Modulo' │ │ │ │ -'Divide' │ │ │ │ -'Multiply' │ │ │ │ -'Subtract' │ │ │ │ -Operator │ │ │ │ -'Undefined' │ │ │ │ -'TypeOf' │ │ │ │ -'Switch' │ │ │ │ -'Return' │ │ │ │ -'InstanceOf' │ │ │ │ -'Function' │ │ │ │ -'Finally' │ │ │ │ -'Delete' │ │ │ │ -'Default' │ │ │ │ -'Continue' │ │ │ │ -Reserved │ │ │ │ -CommentType │ │ │ │ -'AlexAcc │ │ │ │ -'AlexAccSkip │ │ │ │ -'AlexAccNone │ │ │ │ -'AlexLastAcc │ │ │ │ -'AlexLastSkip │ │ │ │ -'AlexNone │ │ │ │ -AlexLastAcc │ │ │ │ -'AlexSkip │ │ │ │ -'AlexError │ │ │ │ -'AlexToken │ │ │ │ -'AlexEOF │ │ │ │ -AlexReturn │ │ │ │ -AlexAddr │ │ │ │ -dist-ghc/build/Yi/Lexer/JavaScript.hs │ │ │ │ -Yi.Lexer.JavaScript │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -GHC.Internal.List │ │ │ │ -ghc-internal │ │ │ │ -src/Yi/Lexer/JavaScript.x:(211,1)-(242,23)|function opToOp │ │ │ │ -continue │ │ │ │ -function │ │ │ │ -instanceof │ │ │ │ -undefined │ │ │ │ -src/Yi/Lexer/JavaScript.x:(247,1)-(275,34)|function resToRes │ │ │ │ -Function │ │ │ │ -Special │ │ │ │ -Comment │ │ │ │ -ValidName │ │ │ │ -src/Yi/Lexer/JavaScript.x:179:30-31|case │ │ │ │ -Qualify' │ │ │ │ -RightShiftZ' │ │ │ │ -RightShift' │ │ │ │ -LeftShift' │ │ │ │ -NotEqualsType' │ │ │ │ -EqualsType' │ │ │ │ -NotEquals' │ │ │ │ -ModuloAssign' │ │ │ │ -DivideAssign' │ │ │ │ -MultiplyAssign' │ │ │ │ -SubtractAssign' │ │ │ │ -AddAssign' │ │ │ │ -Decrement' │ │ │ │ -Increment' │ │ │ │ -Multiply' │ │ │ │ -Subtract' │ │ │ │ -Undefined' │ │ │ │ -InstanceOf' │ │ │ │ -Function' │ │ │ │ -Finally' │ │ │ │ -Default' │ │ │ │ -Continue' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Unknown │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Res │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Str │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Rex │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Op │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Special │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Number │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.ValidName │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Comment │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Const │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Add' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Subtract' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Multiply' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Divide' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Modulo' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Increment' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Decrement' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Assign' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.AddAssign' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.SubtractAssign' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.MultiplyAssign' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.DivideAssign' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.ModuloAssign' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Equals' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.NotEquals' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.GT' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.GTE' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.LT' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.LTE' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.EqualsType' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.NotEqualsType' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.And' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Or' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Not' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.BitAnd' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.BitOr' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.BitXor' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.LeftShift' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.RightShift' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.RightShiftZ' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.BitNot' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Qualify' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Break' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Case' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Catch' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Continue' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Default' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Delete' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Do' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Else' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Finally' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.For' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Function' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.If' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.In' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.InstanceOf' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.New' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Return' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Switch' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.This' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Throw' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Try' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.TypeOf' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Var' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Void' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.While' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.With' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.True' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.False' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Null' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Undefined' │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Line │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Start │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.End │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.Text │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.AlexAccNone │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.AlexAcc │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.AlexAccSkip │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.AlexNone │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.AlexLastAcc │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.AlexLastSkip │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.AlexEOF │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.AlexError │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.AlexSkip │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.AlexToken │ │ │ │ -yi-mode-javascript-0.19.1-9qBEgWJ73Gj9okn8eCd9rN:Yi.Lexer.JavaScript.AlexA# │ │ │ │ src/Lens/Micro/Internal.hs │ │ │ │ Lens.Micro.Internal │ │ │ │ microlens-0.4.14.0-68P6Jzr9cjTB9PIbBvxWm5 │ │ │ │ sortLinesWithRegion fromMaybe │ │ │ │ src/Yi/Buffer/HighLevel.hs │ │ │ │ libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ GHC.Internal.List │ │ │ │ @@ -7761,14 +7761,25 @@ │ │ │ │ Data.ByteString.Lazy │ │ │ │ libraries/bytestring/Data/ByteString/Lazy.hs │ │ │ │ UTF8Bytes │ │ │ │ 'C:UTF8Bytes │ │ │ │ utf8-string-1.0.2-Hcf4GfMGHw6J5KI5BUWa7M:Codec.Binary.UTF8.Generic.C:UTF8Bytes │ │ │ │ Codec.Binary.UTF8.String │ │ │ │ utf8-string-1.0.2-Hcf4GfMGHw6J5KI5BUWa7M │ │ │ │ +'UnsafeDList │ │ │ │ +Data.DList.stimes: negative multiplier │ │ │ │ +fromList │ │ │ │ +Data.DList.tail: empty DList │ │ │ │ +Data.DList.head: empty DList │ │ │ │ +./Data/DList/Internal.hs │ │ │ │ +Data.DList.Internal │ │ │ │ +dlist-1.0-DC28CIkaVKlAQr1GAQABod │ │ │ │ +fromList │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ invalid slice │ │ │ │ index out of bounds │ │ │ │ negative length │ │ │ │ 'Internal │ │ │ │ checkError │ │ │ │ internalError │ │ │ │ *** Please submit a bug report at http://github.com/haskell/vector │ │ │ │ @@ -8920,25 +8931,14 @@ │ │ │ │ 'WriterT │ │ │ │ Control.Monad.Trans.Writer.Strict │ │ │ │ transformers-0.6.1.1-inplace │ │ │ │ minimum: empty structure │ │ │ │ maximum: empty structure │ │ │ │ foldr1: empty structure │ │ │ │ foldl1: empty structure │ │ │ │ -'UnsafeDList │ │ │ │ -Data.DList.stimes: negative multiplier │ │ │ │ -fromList │ │ │ │ -Data.DList.tail: empty DList │ │ │ │ -Data.DList.head: empty DList │ │ │ │ -./Data/DList/Internal.hs │ │ │ │ -Data.DList.Internal │ │ │ │ -dlist-1.0-DC28CIkaVKlAQr1GAQABod │ │ │ │ -fromList │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ libraries/binary/src/Data/Binary.hs │ │ │ │ Data.Binary │ │ │ │ binary-0.8.9.3-inplace │ │ │ │ Data.Binary.Put │ │ │ │ binary-0.8.9.3-inplace │ │ │ │ stimes: positive multiplier expected │ │ │ │ binary-0.8.9.3-inplace:Data.Binary.Put.PairS │ │ │ │ @@ -13716,20 +13716,20 @@ │ │ │ │ stg_ap_pppp_ret │ │ │ │ stg_ap_ppppp_ret │ │ │ │ stg_ap_pppppp_ret │ │ │ │ M7777UUj │ │ │ │ l8%%"""l%NJFBQlllllllll │ │ │ │ stg_compactWorkerzh │ │ │ │ PROMPT_TAG object (%p) entered! │ │ │ │ -xJ?g$b}v" │ │ │ │ -#Hwte'z^F │ │ │ │ +e*qpPx&> │ │ │ │ ZPK=d` ! │ │ │ │ Ru`YIQiw[g │ │ │ │ +xJ?g$b}v" │ │ │ │ +#Hwte'z^F │ │ │ │ y@S7i>R* │ │ │ │ -e*qpPx&> │ │ │ │ Xb;g{)__ │ │ │ │ z8ODu: │ │ │ │ add ip, pc, #44, 12 @ 0x2c00000 │ │ │ │ add ip, ip, #61440 @ 0xf000 │ │ │ │ ldr pc, [ip, #1704]! @ 0x6a8 │ │ │ │ │ │ │ │ -0000b964 : │ │ │ │ +0000b964 : │ │ │ │ add ip, pc, #44, 12 @ 0x2c00000 │ │ │ │ add ip, ip, #61440 @ 0xf000 │ │ │ │ ldr pc, [ip, #1696]! @ 0x6a0 │ │ │ │ │ │ │ │ -0000b970 : │ │ │ │ +0000b970 : │ │ │ │ add ip, pc, #44, 12 @ 0x2c00000 │ │ │ │ add ip, ip, #61440 @ 0xf000 │ │ │ │ ldr pc, [ip, #1688]! @ 0x698 │ │ │ │ │ │ │ │ -0000b97c : │ │ │ │ +0000b97c : │ │ │ │ add ip, pc, #44, 12 @ 0x2c00000 │ │ │ │ add ip, ip, #61440 @ 0xf000 │ │ │ │ ldr pc, [ip, #1680]! @ 0x690 │ │ │ │ │ │ │ │ -0000b988 : │ │ │ │ +0000b988 : │ │ │ │ add ip, pc, #44, 12 @ 0x2c00000 │ │ │ │ add ip, ip, #61440 @ 0xf000 │ │ │ │ ldr pc, [ip, #1672]! @ 0x688 │ │ │ │ │ │ │ │ -0000b994 : │ │ │ │ +0000b994 : │ │ │ │ add ip, pc, #44, 12 @ 0x2c00000 │ │ │ │ add ip, ip, #61440 @ 0xf000 │ │ │ │ ldr pc, [ip, #1664]! @ 0x680 │ │ │ │ │ │ │ │ -0000b9a0 : │ │ │ │ +0000b9a0 : │ │ │ │ add ip, pc, #44, 12 @ 0x2c00000 │ │ │ │ add ip, ip, #61440 @ 0xf000 │ │ │ │ ldr pc, [ip, #1656]! @ 0x678 │ │ │ │ │ │ │ │ -0000b9ac : │ │ │ │ +0000b9ac : │ │ │ │ add ip, pc, #44, 12 @ 0x2c00000 │ │ │ │ add ip, ip, #61440 @ 0xf000 │ │ │ │ ldr pc, [ip, #1648]! @ 0x670 │ │ │ │ │ │ │ │ -0000b9b8 : │ │ │ │ +0000b9b8 <__ioctl_time64@plt>: │ │ │ │ add ip, pc, #44, 12 @ 0x2c00000 │ │ │ │ add ip, ip, #61440 @ 0xf000 │ │ │ │ ldr pc, [ip, #1640]! @ 0x668 │ │ │ │ │ │ │ │ -0000b9c4 : │ │ │ │ +0000b9c4 : │ │ │ │ add ip, pc, #44, 12 @ 0x2c00000 │ │ │ │ add ip, ip, #61440 @ 0xf000 │ │ │ │ ldr pc, [ip, #1632]! @ 0x660 │ │ │ │ │ │ │ │ -0000b9d0 <__ioctl_time64@plt>: │ │ │ │ +0000b9d0 : │ │ │ │ add ip, pc, #44, 12 @ 0x2c00000 │ │ │ │ add ip, ip, #61440 @ 0xf000 │ │ │ │ ldr pc, [ip, #1624]! @ 0x658 │ │ │ │ │ │ │ │ -0000b9dc : │ │ │ │ +0000b9dc : │ │ │ │ add ip, pc, #44, 12 @ 0x2c00000 │ │ │ │ add ip, ip, #61440 @ 0xf000 │ │ │ │ ldr pc, [ip, #1616]! @ 0x650 │ │ │ │ │ │ │ │ -0000b9e8 : │ │ │ │ +0000b9e8 : │ │ │ │ add ip, pc, #44, 12 @ 0x2c00000 │ │ │ │ add ip, ip, #61440 @ 0xf000 │ │ │ │ ldr pc, [ip, #1608]! @ 0x648 │ │ │ │ │ │ │ │ -0000b9f4 : │ │ │ │ +0000b9f4 : │ │ │ │ add ip, pc, #44, 12 @ 0x2c00000 │ │ │ │ add ip, ip, #61440 @ 0xf000 │ │ │ │ ldr pc, [ip, #1600]! @ 0x640 │ │ │ │ │ │ │ │ -0000ba00 : │ │ │ │ +0000ba00 : │ │ │ │ add ip, pc, #44, 12 @ 0x2c00000 │ │ │ │ add ip, ip, #61440 @ 0xf000 │ │ │ │ ldr pc, [ip, #1592]! @ 0x638 │ │ │ │ │ │ │ │ -0000ba0c : │ │ │ │ +0000ba0c : │ │ │ │ add ip, pc, #44, 12 @ 0x2c00000 │ │ │ │ add ip, ip, #61440 @ 0xf000 │ │ │ │ ldr pc, [ip, #1584]! @ 0x630 │ │ │ │ │ │ │ │ -0000ba18 : │ │ │ │ +0000ba18 : │ │ │ │ add ip, pc, #44, 12 @ 0x2c00000 │ │ │ │ add ip, ip, #61440 @ 0xf000 │ │ │ │ ldr pc, [ip, #1576]! @ 0x628 │ │ │ │ │ │ │ │ -0000ba24 : │ │ │ │ +0000ba24 : │ │ │ │ add ip, pc, #44, 12 @ 0x2c00000 │ │ │ │ add ip, ip, #61440 @ 0xf000 │ │ │ │ ldr pc, [ip, #1568]! @ 0x620 │ │ │ │ │ │ │ │ -0000ba30 : │ │ │ │ +0000ba30 : │ │ │ │ add ip, pc, #44, 12 @ 0x2c00000 │ │ │ │ add ip, ip, #61440 @ 0xf000 │ │ │ │ ldr pc, [ip, #1560]! @ 0x618 │ │ │ │ │ │ │ │ 0000ba3c : │ │ │ │ add ip, pc, #44, 12 @ 0x2c00000 │ │ │ │ add ip, ip, #61440 @ 0xf000 │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -33,15 +33,15 @@ │ │ │ │ cmp sl, r4 │ │ │ │ beq c854 <__cxa_atexit@plt+0xa4> │ │ │ │ ands r2, r5, #1 │ │ │ │ bne c820 <__cxa_atexit@plt+0x70> │ │ │ │ ldr r1, [r4] │ │ │ │ mov r0, r8 │ │ │ │ add r4, r4, #4 │ │ │ │ - bl 3ebee4 <__cxa_atexit@plt+0x3df734> │ │ │ │ + bl 3ffd44 <__cxa_atexit@plt+0x3f3594> │ │ │ │ lsr r5, r5, #1 │ │ │ │ cmp sl, r4 │ │ │ │ bne c830 <__cxa_atexit@plt+0x80> │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp sl, #0 │ │ │ │ beq c854 <__cxa_atexit@plt+0xa4> │ │ │ │ @@ -111,15 +111,15 @@ │ │ │ │ ldrb r0, [r8, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq c998 <__cxa_atexit@plt+0x1e8> │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 3ebeec <__cxa_atexit@plt+0x3df73c> │ │ │ │ + bl 3ffd4c <__cxa_atexit@plt+0x3f359c> │ │ │ │ ldr r0, [r8, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b c8cc <__cxa_atexit@plt+0x11c> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ @@ -131,15 +131,15 @@ │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ bne cbdc <__cxa_atexit@plt+0x42c> │ │ │ │ mov r0, #16 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 3ebef4 <__cxa_atexit@plt+0x3df744> │ │ │ │ + bl 3ffd54 <__cxa_atexit@plt+0x3f35a4> │ │ │ │ ldr ip, [r8] │ │ │ │ str ip, [r0, #8] │ │ │ │ str r0, [r8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [r8, #4] │ │ │ │ str r3, [r0] │ │ │ │ @@ -225,15 +225,15 @@ │ │ │ │ ldrb r0, [r8, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq cb60 <__cxa_atexit@plt+0x3b0> │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 3ebeec <__cxa_atexit@plt+0x3df73c> │ │ │ │ + bl 3ffd4c <__cxa_atexit@plt+0x3f359c> │ │ │ │ ldr r0, [r8, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b ca94 <__cxa_atexit@plt+0x2e4> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ @@ -245,15 +245,15 @@ │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ bne cbfc <__cxa_atexit@plt+0x44c> │ │ │ │ mov r0, #16 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 3ebef4 <__cxa_atexit@plt+0x3df744> │ │ │ │ + bl 3ffd54 <__cxa_atexit@plt+0x3f35a4> │ │ │ │ ldr ip, [r8] │ │ │ │ str ip, [r0, #8] │ │ │ │ str r0, [r8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [r8, #4] │ │ │ │ str r3, [r0] │ │ │ │ @@ -269,32 +269,32 @@ │ │ │ │ b ca94 <__cxa_atexit@plt+0x2e4> │ │ │ │ ldr r1, [pc, #72] @ cc2c <__cxa_atexit@plt+0x47c> │ │ │ │ movw r2, #467 @ 0x1d3 │ │ │ │ ldr r0, [pc, #68] @ cc30 <__cxa_atexit@plt+0x480> │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3ebefc <__cxa_atexit@plt+0x3df74c> │ │ │ │ - bl 3ebf04 <__cxa_atexit@plt+0x3df754> │ │ │ │ + bl 3ffd5c <__cxa_atexit@plt+0x3f35ac> │ │ │ │ + bl 3ffd64 <__cxa_atexit@plt+0x3f35b4> │ │ │ │ ldr r1, [pc, #48] @ cc34 <__cxa_atexit@plt+0x484> │ │ │ │ movw r2, #467 @ 0x1d3 │ │ │ │ ldr r0, [pc, #44] @ cc38 <__cxa_atexit@plt+0x488> │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3ebefc <__cxa_atexit@plt+0x3df74c> │ │ │ │ + bl 3ffd5c <__cxa_atexit@plt+0x3f35ac> │ │ │ │ sbceq lr, r0, #20, 16 @ 0x140000 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ sbceq r0, r1, #96, 30 @ 0x180 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ sbceq r0, r1, #152, 26 @ 0x2600 │ │ │ │ - rsbeq lr, ip, #76, 18 @ 0x130000 │ │ │ │ - rsbeq r9, ip, #76, 4 @ 0xc0000004 │ │ │ │ - rsbeq lr, ip, #44, 18 @ 0xb0000 │ │ │ │ - rsbeq r9, ip, #44, 4 @ 0xc0000002 │ │ │ │ + rsbseq r6, sp, #80, 22 @ 0x14000 │ │ │ │ + rsbseq r1, sp, #80, 8 @ 0x50000000 │ │ │ │ + rsbseq r6, sp, #48, 22 @ 0xc000 │ │ │ │ + rsbseq r1, sp, #48, 8 @ 0x30000000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ cmp r1, r2 │ │ │ │ ldr r9, [pc, #1348] @ d190 <__cxa_atexit@plt+0x9e0> │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r9, pc, r9 │ │ │ │ bcs cd40 <__cxa_atexit@plt+0x590> │ │ │ │ ldr sl, [pc, #1336] @ d194 <__cxa_atexit@plt+0x9e4> │ │ │ │ @@ -334,39 +334,39 @@ │ │ │ │ cmp r4, r5 │ │ │ │ beq cd08 <__cxa_atexit@plt+0x558> │ │ │ │ ands r2, r7, #1 │ │ │ │ bne ccd4 <__cxa_atexit@plt+0x524> │ │ │ │ ldr r1, [r4] │ │ │ │ mov r0, fp │ │ │ │ add r4, r4, #4 │ │ │ │ - bl 3ebee4 <__cxa_atexit@plt+0x3df734> │ │ │ │ + bl 3ffd44 <__cxa_atexit@plt+0x3f3594> │ │ │ │ lsr r7, r7, #1 │ │ │ │ cmp r4, r5 │ │ │ │ bne cce4 <__cxa_atexit@plt+0x534> │ │ │ │ ldr r5, [sp, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrh r3, [r6, #-2] │ │ │ │ add r4, r1, r5, lsl #2 │ │ │ │ cmp r3, #0 │ │ │ │ beq ce00 <__cxa_atexit@plt+0x650> │ │ │ │ ldr r1, [r6, #-12] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, fp │ │ │ │ add r1, r6, r1 │ │ │ │ - bl 3ebee4 <__cxa_atexit@plt+0x3df734> │ │ │ │ + bl 3ffd44 <__cxa_atexit@plt+0x3f3594> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, r4 │ │ │ │ bhi cc80 <__cxa_atexit@plt+0x4d0> │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, fp │ │ │ │ add r6, r4, #8 │ │ │ │ - bl 3ebee4 <__cxa_atexit@plt+0x3df734> │ │ │ │ + bl 3ffd44 <__cxa_atexit@plt+0x3f3594> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r5, [r1, #20] │ │ │ │ cmp r5, #0 │ │ │ │ beq cdfc <__cxa_atexit@plt+0x64c> │ │ │ │ mov r0, r6 │ │ │ │ str r6, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ @@ -385,15 +385,15 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r8, r0 │ │ │ │ mov r5, r0 │ │ │ │ ands r2, r4, #1 │ │ │ │ bne cdc8 <__cxa_atexit@plt+0x618> │ │ │ │ ldr r1, [r5] │ │ │ │ mov r0, fp │ │ │ │ - bl 3ebee4 <__cxa_atexit@plt+0x3df734> │ │ │ │ + bl 3ffd44 <__cxa_atexit@plt+0x3f3594> │ │ │ │ lsr r4, r4, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ subs r7, r7, #1 │ │ │ │ bne cdb4 <__cxa_atexit@plt+0x604> │ │ │ │ ldr r5, [sp, #4] │ │ │ │ add r0, r8, r5, lsl #2 │ │ │ │ add sl, sl, #4 │ │ │ │ @@ -409,20 +409,20 @@ │ │ │ │ bhi cc80 <__cxa_atexit@plt+0x4d0> │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, fp │ │ │ │ add r4, r4, #8 │ │ │ │ - bl 3ebee4 <__cxa_atexit@plt+0x3df734> │ │ │ │ + bl 3ffd44 <__cxa_atexit@plt+0x3f3594> │ │ │ │ b ce00 <__cxa_atexit@plt+0x650> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, fp │ │ │ │ - bl 3ebee4 <__cxa_atexit@plt+0x3df734> │ │ │ │ + bl 3ffd44 <__cxa_atexit@plt+0x3f3594> │ │ │ │ ldr r3, [r4, #8] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r2, [r3, #-12] │ │ │ │ add r0, r4, #12 │ │ │ │ cmp r2, #0 │ │ │ │ beq d154 <__cxa_atexit@plt+0x9a4> │ │ │ │ @@ -446,15 +446,15 @@ │ │ │ │ cmp r8, r4 │ │ │ │ beq cec8 <__cxa_atexit@plt+0x718> │ │ │ │ ands r2, r7, #1 │ │ │ │ bne ce94 <__cxa_atexit@plt+0x6e4> │ │ │ │ ldr r1, [r8] │ │ │ │ mov r0, fp │ │ │ │ add r8, r8, #4 │ │ │ │ - bl 3ebee4 <__cxa_atexit@plt+0x3df734> │ │ │ │ + bl 3ffd44 <__cxa_atexit@plt+0x3f3594> │ │ │ │ lsr r7, r7, #1 │ │ │ │ cmp r8, r4 │ │ │ │ bne cea4 <__cxa_atexit@plt+0x6f4> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ add r4, r0, r3, lsl #2 │ │ │ │ b cf88 <__cxa_atexit@plt+0x7d8> │ │ │ │ @@ -483,15 +483,15 @@ │ │ │ │ mov r7, ip │ │ │ │ mov r4, sl │ │ │ │ str ip, [sp, #4] │ │ │ │ ands r2, r5, #1 │ │ │ │ bne cf50 <__cxa_atexit@plt+0x7a0> │ │ │ │ ldr r1, [r4] │ │ │ │ mov r0, fp │ │ │ │ - bl 3ebee4 <__cxa_atexit@plt+0x3df734> │ │ │ │ + bl 3ffd44 <__cxa_atexit@plt+0x3f3594> │ │ │ │ lsr r5, r5, #1 │ │ │ │ add r4, r4, #4 │ │ │ │ subs r7, r7, #1 │ │ │ │ bne cf3c <__cxa_atexit@plt+0x78c> │ │ │ │ ldr ip, [sp, #4] │ │ │ │ add sl, sl, ip, lsl #2 │ │ │ │ add r8, r8, #4 │ │ │ │ @@ -581,29 +581,29 @@ │ │ │ │ add r4, r0, r4, lsl #2 │ │ │ │ b cf88 <__cxa_atexit@plt+0x7d8> │ │ │ │ ldrb r0, [fp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq d0f0 <__cxa_atexit@plt+0x940> │ │ │ │ mov r0, fp │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 3ebeec <__cxa_atexit@plt+0x3df73c> │ │ │ │ + bl 3ffd4c <__cxa_atexit@plt+0x3f359c> │ │ │ │ ldr r0, [fp, #4] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, #0 │ │ │ │ movw r1, #8191 @ 0x1fff │ │ │ │ ldr ip, [r0] │ │ │ │ b d00c <__cxa_atexit@plt+0x85c> │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #20] │ │ │ │ bl c288 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ bne d174 <__cxa_atexit@plt+0x9c4> │ │ │ │ mov r0, #16 │ │ │ │ - bl 3ebef4 <__cxa_atexit@plt+0x3df744> │ │ │ │ + bl 3ffd54 <__cxa_atexit@plt+0x3f35a4> │ │ │ │ ldr ip, [fp] │ │ │ │ str ip, [r0, #8] │ │ │ │ str r0, [fp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [fp, #4] │ │ │ │ str r3, [r0] │ │ │ │ @@ -619,31 +619,31 @@ │ │ │ │ b d00c <__cxa_atexit@plt+0x85c> │ │ │ │ ldr r7, [r3, #-20] @ 0xffffffec │ │ │ │ and r3, r7, #31 │ │ │ │ lsr r7, r7, #5 │ │ │ │ b ce74 <__cxa_atexit@plt+0x6c4> │ │ │ │ ldr r0, [pc, #56] @ d1a4 <__cxa_atexit@plt+0x9f4> │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3ebefc <__cxa_atexit@plt+0x3df74c> │ │ │ │ - bl 3ebf04 <__cxa_atexit@plt+0x3df754> │ │ │ │ + bl 3ffd5c <__cxa_atexit@plt+0x3f35ac> │ │ │ │ + bl 3ffd64 <__cxa_atexit@plt+0x3f35b4> │ │ │ │ ldr r1, [pc, #44] @ d1a8 <__cxa_atexit@plt+0x9f8> │ │ │ │ movw r2, #467 @ 0x1d3 │ │ │ │ ldr r0, [pc, #40] @ d1ac <__cxa_atexit@plt+0x9fc> │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3ebefc <__cxa_atexit@plt+0x3df74c> │ │ │ │ + bl 3ffd5c <__cxa_atexit@plt+0x3f35ac> │ │ │ │ sbceq lr, r0, #156, 6 @ 0x70000002 │ │ │ │ - addseq r2, pc, #144703488 @ 0x8a00000 │ │ │ │ + addseq r2, pc, #511705088 @ 0x1e800000 │ │ │ │ sbceq r0, r1, #116, 22 @ 0x1d000 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - rsbeq lr, ip, #40, 8 @ 0x28000000 │ │ │ │ - rsbeq lr, ip, #180, 6 @ 0xd0000002 │ │ │ │ - rsbeq r8, ip, #180, 24 @ 0xb400 │ │ │ │ + rsbseq r6, sp, #44, 12 @ 0x2c00000 │ │ │ │ + rsbseq r6, sp, #184, 10 @ 0x2e000000 │ │ │ │ + rsbseq r0, sp, #184, 28 @ 0xb80 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r8, r0 │ │ │ │ ldr fp, [pc, #2668] @ dc2c <__cxa_atexit@plt+0x147c> │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r3, [pc, #2664] @ dc30 <__cxa_atexit@plt+0x1480> │ │ │ │ add fp, pc, fp │ │ │ │ mov r7, r1 │ │ │ │ @@ -696,23 +696,23 @@ │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ bhi dac8 <__cxa_atexit@plt+0x1318> │ │ │ │ add r3, r3, r3 │ │ │ │ ldrh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop {0} │ │ │ │ mov r0, r8 │ │ │ │ - bl 3ebf0c <__cxa_atexit@plt+0x3df75c> │ │ │ │ + bl 3ffd6c <__cxa_atexit@plt+0x3f35bc> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3ebee4 <__cxa_atexit@plt+0x3df734> │ │ │ │ + bl 3ffd44 <__cxa_atexit@plt+0x3f3594> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3ebee4 <__cxa_atexit@plt+0x3df734> │ │ │ │ + bl 3ffd44 <__cxa_atexit@plt+0x3f3594> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ ands r7, r3, #2 │ │ │ │ bne d3dc <__cxa_atexit@plt+0xc2c> │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne d4f4 <__cxa_atexit@plt+0xd44> │ │ │ │ ldr r9, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ @@ -834,15 +834,15 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r2, r4, #4 │ │ │ │ dmb ish │ │ │ │ ldr r7, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3ebee4 <__cxa_atexit@plt+0x3df734> │ │ │ │ + bl 3ffd44 <__cxa_atexit@plt+0x3f3594> │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ubfx r3, r7, #0, #2 │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r2, #0 │ │ │ │ beq d2c4 <__cxa_atexit@plt+0xb14> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ tst r3, #2 │ │ │ │ @@ -880,58 +880,58 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldrh r1, [r3, #12] │ │ │ │ ldr r3, [r2] │ │ │ │ add r3, r3, r1, lsr #2 │ │ │ │ str r3, [r2] │ │ │ │ b d41c <__cxa_atexit@plt+0xc6c> │ │ │ │ mov r0, r8 │ │ │ │ - bl 3ebf0c <__cxa_atexit@plt+0x3df75c> │ │ │ │ + bl 3ffd6c <__cxa_atexit@plt+0x3f35bc> │ │ │ │ ldrh r3, [r7, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ strne r4, [sp, #20] │ │ │ │ movne sl, #0 │ │ │ │ beq d2c4 <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r1, [r4, #4]! │ │ │ │ mov r0, r8 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r2, r4 │ │ │ │ - bl 3ebee4 <__cxa_atexit@plt+0x3df734> │ │ │ │ + bl 3ffd44 <__cxa_atexit@plt+0x3f3594> │ │ │ │ ldrh r3, [r7, #-8] │ │ │ │ cmp sl, r3 │ │ │ │ bcc d598 <__cxa_atexit@plt+0xde8> │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b d2c4 <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne sl, r4, #8 │ │ │ │ movne r7, #0 │ │ │ │ beq d2c4 <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r1, [sl] │ │ │ │ dmb ish │ │ │ │ mov r2, sl │ │ │ │ mov r0, r8 │ │ │ │ - bl 3ebee4 <__cxa_atexit@plt+0x3df734> │ │ │ │ + bl 3ffd44 <__cxa_atexit@plt+0x3f3594> │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r7, r7, #1 │ │ │ │ add sl, sl, #4 │ │ │ │ cmp r3, r7 │ │ │ │ bhi d5d4 <__cxa_atexit@plt+0xe24> │ │ │ │ b d2c4 <__cxa_atexit@plt+0xb14> │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3ebf14 <__cxa_atexit@plt+0x3df764> │ │ │ │ + bl 3ffd74 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ b d2c4 <__cxa_atexit@plt+0xb14> │ │ │ │ ldrh r0, [r7, #-8] │ │ │ │ ldrh r3, [r7, #-6] │ │ │ │ ldr r9, [sp, #12] │ │ │ │ add r0, r0, r3 │ │ │ │ add r0, r0, #1 │ │ │ │ add r0, r4, r0, lsl #2 │ │ │ │ - bl 3ebf1c <__cxa_atexit@plt+0x3df76c> │ │ │ │ + bl 3ffd7c <__cxa_atexit@plt+0x3f35cc> │ │ │ │ cmp r0, #0 │ │ │ │ bne da80 <__cxa_atexit@plt+0x12d0> │ │ │ │ mov r5, #0 │ │ │ │ b d2dc <__cxa_atexit@plt+0xb2c> │ │ │ │ ldr r2, [sp, #16] │ │ │ │ dmb ish │ │ │ │ ldrex r3, [r2] │ │ │ │ @@ -939,106 +939,106 @@ │ │ │ │ bne d660 <__cxa_atexit@plt+0xeb0> │ │ │ │ strex r1, r6, [r2] │ │ │ │ cmp r1, #0 │ │ │ │ bne d648 <__cxa_atexit@plt+0xe98> │ │ │ │ dmb ish │ │ │ │ b d314 <__cxa_atexit@plt+0xb64> │ │ │ │ mov r0, r8 │ │ │ │ - bl 3ebf24 <__cxa_atexit@plt+0x3df774> │ │ │ │ + bl 3ffd84 <__cxa_atexit@plt+0x3f35d4> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3ebee4 <__cxa_atexit@plt+0x3df734> │ │ │ │ + bl 3ffd44 <__cxa_atexit@plt+0x3f3594> │ │ │ │ b d2c4 <__cxa_atexit@plt+0xb14> │ │ │ │ mov r0, r8 │ │ │ │ - bl 3ebf24 <__cxa_atexit@plt+0x3df774> │ │ │ │ + bl 3ffd84 <__cxa_atexit@plt+0x3f35d4> │ │ │ │ b d2c4 <__cxa_atexit@plt+0xb14> │ │ │ │ mov r0, r8 │ │ │ │ - bl 3ebf0c <__cxa_atexit@plt+0x3df75c> │ │ │ │ + bl 3ffd6c <__cxa_atexit@plt+0x3f35bc> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3ebee4 <__cxa_atexit@plt+0x3df734> │ │ │ │ + bl 3ffd44 <__cxa_atexit@plt+0x3f3594> │ │ │ │ b d2c4 <__cxa_atexit@plt+0xb14> │ │ │ │ mov r0, r8 │ │ │ │ - bl 3ebf0c <__cxa_atexit@plt+0x3df75c> │ │ │ │ + bl 3ffd6c <__cxa_atexit@plt+0x3f35bc> │ │ │ │ b d2c4 <__cxa_atexit@plt+0xb14> │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ dmb ish │ │ │ │ mov r0, r8 │ │ │ │ - bl 3ebee4 <__cxa_atexit@plt+0x3df734> │ │ │ │ + bl 3ffd44 <__cxa_atexit@plt+0x3f3594> │ │ │ │ b d2c4 <__cxa_atexit@plt+0xb14> │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ dmb ish │ │ │ │ mov r0, r8 │ │ │ │ - bl 3ebee4 <__cxa_atexit@plt+0x3df734> │ │ │ │ + bl 3ffd44 <__cxa_atexit@plt+0x3f3594> │ │ │ │ add r2, r4, #8 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ dmb ish │ │ │ │ mov r0, r8 │ │ │ │ - bl 3ebee4 <__cxa_atexit@plt+0x3df734> │ │ │ │ + bl 3ffd44 <__cxa_atexit@plt+0x3f3594> │ │ │ │ add r2, r4, #12 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ dmb ish │ │ │ │ mov r0, r8 │ │ │ │ - bl 3ebee4 <__cxa_atexit@plt+0x3df734> │ │ │ │ + bl 3ffd44 <__cxa_atexit@plt+0x3f3594> │ │ │ │ b d2c4 <__cxa_atexit@plt+0xb14> │ │ │ │ mov r0, r8 │ │ │ │ - bl 3ebf24 <__cxa_atexit@plt+0x3df774> │ │ │ │ + bl 3ffd84 <__cxa_atexit@plt+0x3f35d4> │ │ │ │ ldrh r3, [r7, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq d2c4 <__cxa_atexit@plt+0xb14> │ │ │ │ add r2, r4, #4 │ │ │ │ mov sl, r7 │ │ │ │ str r4, [sp, #20] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [r7, #4]! │ │ │ │ mov r0, r8 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r7 │ │ │ │ - bl 3ebee4 <__cxa_atexit@plt+0x3df734> │ │ │ │ + bl 3ffd44 <__cxa_atexit@plt+0x3f3594> │ │ │ │ ldrh r2, [sl, #-8] │ │ │ │ cmp r2, r4 │ │ │ │ bhi d738 <__cxa_atexit@plt+0xf88> │ │ │ │ b d5b8 <__cxa_atexit@plt+0xe08> │ │ │ │ mov r0, r8 │ │ │ │ - bl 3ebf24 <__cxa_atexit@plt+0x3df774> │ │ │ │ + bl 3ffd84 <__cxa_atexit@plt+0x3f35d4> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3ebee4 <__cxa_atexit@plt+0x3df734> │ │ │ │ + bl 3ffd44 <__cxa_atexit@plt+0x3f3594> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3ebee4 <__cxa_atexit@plt+0x3df734> │ │ │ │ + bl 3ffd44 <__cxa_atexit@plt+0x3f3594> │ │ │ │ b d2c4 <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3ebee4 <__cxa_atexit@plt+0x3df734> │ │ │ │ + bl 3ffd44 <__cxa_atexit@plt+0x3f3594> │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3ebf2c <__cxa_atexit@plt+0x3df77c> │ │ │ │ + bl 3ffd8c <__cxa_atexit@plt+0x3f35dc> │ │ │ │ b d2c4 <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r1, r4, #16 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r1, r2, lsl #2 │ │ │ │ bl cc3c <__cxa_atexit@plt+0x48c> │ │ │ │ b d2c4 <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ b d2ac <__cxa_atexit@plt+0xafc> │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3ebf34 <__cxa_atexit@plt+0x3df784> │ │ │ │ + bl 3ffd94 <__cxa_atexit@plt+0x3f35e4> │ │ │ │ b d2c4 <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r3, [pc, #1148] @ dc64 <__cxa_atexit@plt+0x14b4> │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r0, [r2, #9]! │ │ │ │ ldrb ip, [r3] │ │ │ │ dmb ish │ │ │ │ @@ -1059,178 +1059,178 @@ │ │ │ │ add r2, r3, r2, lsl #2 │ │ │ │ bl cc3c <__cxa_atexit@plt+0x48c> │ │ │ │ b d2c4 <__cxa_atexit@plt+0xb14> │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ dmb ish │ │ │ │ mov r0, r8 │ │ │ │ - bl 3ebee4 <__cxa_atexit@plt+0x3df734> │ │ │ │ + bl 3ffd44 <__cxa_atexit@plt+0x3f3594> │ │ │ │ add r2, r4, #8 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ dmb ish │ │ │ │ mov r0, r8 │ │ │ │ - bl 3ebee4 <__cxa_atexit@plt+0x3df734> │ │ │ │ + bl 3ffd44 <__cxa_atexit@plt+0x3f3594> │ │ │ │ b d2c4 <__cxa_atexit@plt+0xb14> │ │ │ │ ldrh r3, [r7, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq d2c4 <__cxa_atexit@plt+0xb14> │ │ │ │ mov r2, r4 │ │ │ │ mov sl, r7 │ │ │ │ str r4, [sp, #20] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [r7, #4]! │ │ │ │ mov r0, r8 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r7 │ │ │ │ - bl 3ebee4 <__cxa_atexit@plt+0x3df734> │ │ │ │ + bl 3ffd44 <__cxa_atexit@plt+0x3f3594> │ │ │ │ ldrh r1, [sl, #-8] │ │ │ │ uxth r2, r4 │ │ │ │ cmp r1, r2 │ │ │ │ bhi d888 <__cxa_atexit@plt+0x10d8> │ │ │ │ b d5b8 <__cxa_atexit@plt+0xe08> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3ebee4 <__cxa_atexit@plt+0x3df734> │ │ │ │ + bl 3ffd44 <__cxa_atexit@plt+0x3f3594> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3ebee4 <__cxa_atexit@plt+0x3df734> │ │ │ │ + bl 3ffd44 <__cxa_atexit@plt+0x3f3594> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3ebee4 <__cxa_atexit@plt+0x3df734> │ │ │ │ + bl 3ffd44 <__cxa_atexit@plt+0x3f3594> │ │ │ │ b d2c4 <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3ebee4 <__cxa_atexit@plt+0x3df734> │ │ │ │ + bl 3ffd44 <__cxa_atexit@plt+0x3f3594> │ │ │ │ ldrh r3, [r4, #10] │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #16 │ │ │ │ mov r0, r8 │ │ │ │ bl c7c0 <__cxa_atexit@plt+0x10> │ │ │ │ b d2c4 <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3ebee4 <__cxa_atexit@plt+0x3df734> │ │ │ │ + bl 3ffd44 <__cxa_atexit@plt+0x3f3594> │ │ │ │ ldrh r3, [r4, #6] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r8 │ │ │ │ bl c7c0 <__cxa_atexit@plt+0x10> │ │ │ │ b d2c4 <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3ebee4 <__cxa_atexit@plt+0x3df734> │ │ │ │ + bl 3ffd44 <__cxa_atexit@plt+0x3f3594> │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add r1, r4, #16 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r1, r2, lsl #2 │ │ │ │ bl cc3c <__cxa_atexit@plt+0x48c> │ │ │ │ b d2c4 <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3ebee4 <__cxa_atexit@plt+0x3df734> │ │ │ │ + bl 3ffd44 <__cxa_atexit@plt+0x3f3594> │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq d2c4 <__cxa_atexit@plt+0xb14> │ │ │ │ ldr r7, [r4, #4] │ │ │ │ b d4e0 <__cxa_atexit@plt+0xd30> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3ebee4 <__cxa_atexit@plt+0x3df734> │ │ │ │ + bl 3ffd44 <__cxa_atexit@plt+0x3f3594> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r8 │ │ │ │ - bl 3ebee4 <__cxa_atexit@plt+0x3df734> │ │ │ │ + bl 3ffd44 <__cxa_atexit@plt+0x3f3594> │ │ │ │ ldr r1, [r4, #16] │ │ │ │ add r2, r4, #16 │ │ │ │ b d2ac <__cxa_atexit@plt+0xafc> │ │ │ │ ldrh r2, [r7, #-8] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ ldr r9, [sp, #12] │ │ │ │ orrs r3, r2, r3 │ │ │ │ beq d638 <__cxa_atexit@plt+0xe88> │ │ │ │ ldrh r0, [r7, #-6] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, r0, r2 │ │ │ │ add r0, r0, #1 │ │ │ │ add r0, r4, r0, lsl #2 │ │ │ │ - bl 3ebf1c <__cxa_atexit@plt+0x3df76c> │ │ │ │ + bl 3ffd7c <__cxa_atexit@plt+0x3f35cc> │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq d638 <__cxa_atexit@plt+0xe88> │ │ │ │ mov r0, r8 │ │ │ │ - bl 3ebf0c <__cxa_atexit@plt+0x3df75c> │ │ │ │ + bl 3ffd6c <__cxa_atexit@plt+0x3f35bc> │ │ │ │ ldrh r3, [r7, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq d638 <__cxa_atexit@plt+0xe88> │ │ │ │ mov sl, #0 │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ mov r0, r8 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r2, r5 │ │ │ │ - bl 3ebee4 <__cxa_atexit@plt+0x3df734> │ │ │ │ + bl 3ffd44 <__cxa_atexit@plt+0x3f3594> │ │ │ │ ldrh r2, [r7, #-8] │ │ │ │ uxth r3, sl │ │ │ │ cmp r2, r3 │ │ │ │ bhi d9fc <__cxa_atexit@plt+0x124c> │ │ │ │ b d638 <__cxa_atexit@plt+0xe88> │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ ldr r9, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq d638 <__cxa_atexit@plt+0xe88> │ │ │ │ add r0, r4, #8 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 3ebf1c <__cxa_atexit@plt+0x3df76c> │ │ │ │ + bl 3ffd7c <__cxa_atexit@plt+0x3f35cc> │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq d638 <__cxa_atexit@plt+0xe88> │ │ │ │ mov r0, r8 │ │ │ │ - bl 3ebf24 <__cxa_atexit@plt+0x3df774> │ │ │ │ + bl 3ffd84 <__cxa_atexit@plt+0x3f35d4> │ │ │ │ b d638 <__cxa_atexit@plt+0xe88> │ │ │ │ add r0, r4, #8 │ │ │ │ ldr r9, [sp, #12] │ │ │ │ - bl 3ebf1c <__cxa_atexit@plt+0x3df76c> │ │ │ │ + bl 3ffd7c <__cxa_atexit@plt+0x3f35cc> │ │ │ │ cmp r0, #0 │ │ │ │ beq d638 <__cxa_atexit@plt+0xe88> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r8 │ │ │ │ add r2, r4, #4 │ │ │ │ - bl 3ebee4 <__cxa_atexit@plt+0x3df734> │ │ │ │ + bl 3ffd44 <__cxa_atexit@plt+0x3f3594> │ │ │ │ b d638 <__cxa_atexit@plt+0xe88> │ │ │ │ ldrh r3, [r7, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq d638 <__cxa_atexit@plt+0xe88> │ │ │ │ mov sl, #0 │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ mov r0, r8 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r2, r5 │ │ │ │ - bl 3ebee4 <__cxa_atexit@plt+0x3df734> │ │ │ │ + bl 3ffd44 <__cxa_atexit@plt+0x3f3594> │ │ │ │ ldrh r2, [r7, #-8] │ │ │ │ uxth r3, sl │ │ │ │ cmp r2, r3 │ │ │ │ bhi da90 <__cxa_atexit@plt+0x12e0> │ │ │ │ b d638 <__cxa_atexit@plt+0xe88> │ │ │ │ ldr r0, [pc, #424] @ dc68 <__cxa_atexit@plt+0x14b8> │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3ebefc <__cxa_atexit@plt+0x3df74c> │ │ │ │ + bl 3ffd5c <__cxa_atexit@plt+0x3f35ac> │ │ │ │ ldr r0, [pc, #412] @ dc6c <__cxa_atexit@plt+0x14bc> │ │ │ │ mov r2, r4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3ebefc <__cxa_atexit@plt+0x3df74c> │ │ │ │ + bl 3ffd5c <__cxa_atexit@plt+0x3f35ac> │ │ │ │ ldr r3, [pc, #396] @ dc70 <__cxa_atexit@plt+0x14c0> │ │ │ │ ldr r2, [fp, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, r2 │ │ │ │ beq dae4 <__cxa_atexit@plt+0x1334> │ │ │ │ mov r7, r4 │ │ │ │ b d1f4 <__cxa_atexit@plt+0xa44> │ │ │ │ @@ -1242,15 +1242,15 @@ │ │ │ │ mov r7, r4 │ │ │ │ b d1f4 <__cxa_atexit@plt+0xa44> │ │ │ │ tst r2, #4 │ │ │ │ bne d314 <__cxa_atexit@plt+0xb64> │ │ │ │ ldr r0, [pc, #336] @ dc74 <__cxa_atexit@plt+0x14c4> │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3ebefc <__cxa_atexit@plt+0x3df74c> │ │ │ │ + bl 3ffd5c <__cxa_atexit@plt+0x3f35ac> │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r9, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ ldreq r5, [r5, #8] │ │ │ │ ldr r3, [r5] │ │ │ │ movw r5, #8160 @ 0x1fe0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -1300,52 +1300,52 @@ │ │ │ │ b db80 <__cxa_atexit@plt+0x13d0> │ │ │ │ ldr r1, [pc, #132] @ dc84 <__cxa_atexit@plt+0x14d4> │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #128] @ dc88 <__cxa_atexit@plt+0x14d8> │ │ │ │ movw r2, #1745 @ 0x6d1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3ebefc <__cxa_atexit@plt+0x3df74c> │ │ │ │ + bl 3ffd5c <__cxa_atexit@plt+0x3f35ac> │ │ │ │ ldr r1, [pc, #112] @ dc8c <__cxa_atexit@plt+0x14dc> │ │ │ │ movw r2, #1755 @ 0x6db │ │ │ │ ldr r0, [pc, #108] @ dc90 <__cxa_atexit@plt+0x14e0> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3ebefc <__cxa_atexit@plt+0x3df74c> │ │ │ │ + bl 3ffd5c <__cxa_atexit@plt+0x3f35ac> │ │ │ │ sbceq sp, r0, #36, 28 @ 0x240 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - addseq r2, pc, #64, 2 │ │ │ │ + addseq r2, pc, #48 @ 0x30 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ - addseq r2, pc, #104 @ 0x68 │ │ │ │ + addseq r1, pc, #88, 30 @ 0x160 │ │ │ │ sbceq r0, r1, #252, 4 @ 0xc000000f │ │ │ │ sbceq r6, r0, #32 │ │ │ │ sbceq r0, r1, #76, 6 @ 0x30000001 │ │ │ │ sbceq r0, r1, #40, 6 @ 0xa0000000 │ │ │ │ sbceq r0, r1, #220, 4 @ 0xc000000d │ │ │ │ sbceq r0, r1, #192, 4 │ │ │ │ sbceq r0, r1, #104, 2 │ │ │ │ sbceq r5, r0, #192, 28 @ 0xc00 │ │ │ │ sbceq r0, r1, #40, 2 │ │ │ │ sbceq r5, r0, #232, 22 @ 0x3a000 │ │ │ │ - rsbeq sp, ip, #8, 22 @ 0x2000 │ │ │ │ - rsbeq sp, ip, #76, 22 @ 0x13000 │ │ │ │ + rsbseq r5, sp, #12, 26 @ 0x300 │ │ │ │ + rsbseq r5, sp, #80, 26 @ 0x1400 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ - rsbeq sp, ip, #212, 20 @ 0xd4000 │ │ │ │ + rsbseq r5, sp, #216, 24 @ 0xd800 │ │ │ │ sbceq pc, r0, #152, 22 @ 0x26000 │ │ │ │ sbceq pc, r0, #124, 22 @ 0x1f000 │ │ │ │ sbceq pc, r0, #68, 22 @ 0x11000 │ │ │ │ - rsbeq sp, ip, #48, 18 @ 0xc0000 │ │ │ │ - rsbeq r8, ip, #48, 4 │ │ │ │ - rsbeq sp, ip, #24, 18 @ 0x60000 │ │ │ │ - rsbeq r8, ip, #56, 4 @ 0x80000003 │ │ │ │ + rsbseq r5, sp, #52, 22 @ 0xd000 │ │ │ │ + rsbseq r0, sp, #52, 8 @ 0x34000000 │ │ │ │ + rsbseq r5, sp, #28, 22 @ 0x7000 │ │ │ │ + rsbseq r0, sp, #60, 8 @ 0x3c000000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r9, r0 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, sp, #28 │ │ │ │ - bl 3ebf3c <__cxa_atexit@plt+0x3df78c> │ │ │ │ + bl 3ffd9c <__cxa_atexit@plt+0x3f35ec> │ │ │ │ ldr r3, [r9] │ │ │ │ ldr r2, [r9, #4] │ │ │ │ orrs r1, r3, r2 │ │ │ │ beq de98 <__cxa_atexit@plt+0x16e8> │ │ │ │ ldr r5, [pc, #944] @ e070 <__cxa_atexit@plt+0x18c0> │ │ │ │ movw r6, #52429 @ 0xcccd │ │ │ │ movt r6, #52428 @ 0xcccc │ │ │ │ @@ -1377,15 +1377,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r4, #4] │ │ │ │ bl c288 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne dfcc <__cxa_atexit@plt+0x181c> │ │ │ │ mov r0, fp │ │ │ │ - bl 3ebf44 <__cxa_atexit@plt+0x3df794> │ │ │ │ + bl 3ffda4 <__cxa_atexit@plt+0x3f35f4> │ │ │ │ mov r0, r5 │ │ │ │ bl c294 │ │ │ │ cmp r0, #0 │ │ │ │ bne dfb4 <__cxa_atexit@plt+0x1804> │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -1480,15 +1480,15 @@ │ │ │ │ add r3, sl, r7, lsl #2 │ │ │ │ add sl, r3, #12 │ │ │ │ ldr r1, [sl], #4 │ │ │ │ dmb ish │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ - bl 3ebee4 <__cxa_atexit@plt+0x3df734> │ │ │ │ + bl 3ffd44 <__cxa_atexit@plt+0x3f3594> │ │ │ │ cmp fp, r7 │ │ │ │ bhi decc <__cxa_atexit@plt+0x171c> │ │ │ │ b de84 <__cxa_atexit@plt+0x16d4> │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ bl d1b0 <__cxa_atexit@plt+0xa00> │ │ │ │ @@ -1513,53 +1513,53 @@ │ │ │ │ ldr fp, [pc, #296] @ e078 <__cxa_atexit@plt+0x18c8> │ │ │ │ add fp, pc, fp │ │ │ │ mov r0, fp │ │ │ │ bl c288 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne e028 <__cxa_atexit@plt+0x1878> │ │ │ │ mov r0, r7 │ │ │ │ - bl 3ebf44 <__cxa_atexit@plt+0x3df794> │ │ │ │ + bl 3ffda4 <__cxa_atexit@plt+0x3f35f4> │ │ │ │ mov r0, fp │ │ │ │ bl c294 │ │ │ │ cmp r0, #0 │ │ │ │ beq de84 <__cxa_atexit@plt+0x16d4> │ │ │ │ ldr r1, [pc, #252] @ e07c <__cxa_atexit@plt+0x18cc> │ │ │ │ movw r2, #1841 @ 0x731 │ │ │ │ ldr r0, [pc, #248] @ e080 <__cxa_atexit@plt+0x18d0> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3ebefc <__cxa_atexit@plt+0x3df74c> │ │ │ │ + bl 3ffd5c <__cxa_atexit@plt+0x3f35ac> │ │ │ │ and r1, r3, #3 │ │ │ │ ldr r7, [sp, #12] │ │ │ │ b de6c <__cxa_atexit@plt+0x16bc> │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 3ebf14 <__cxa_atexit@plt+0x3df764> │ │ │ │ + bl 3ffd74 <__cxa_atexit@plt+0x3f35c4> │ │ │ │ ldr fp, [sp, #4] │ │ │ │ b debc <__cxa_atexit@plt+0x170c> │ │ │ │ ldr r1, [pc, #200] @ e084 <__cxa_atexit@plt+0x18d4> │ │ │ │ movw r2, #885 @ 0x375 │ │ │ │ ldr r0, [pc, #196] @ e088 <__cxa_atexit@plt+0x18d8> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3ebefc <__cxa_atexit@plt+0x3df74c> │ │ │ │ + bl 3ffd5c <__cxa_atexit@plt+0x3f35ac> │ │ │ │ ldr r1, [pc, #184] @ e08c <__cxa_atexit@plt+0x18dc> │ │ │ │ movw r2, #883 @ 0x373 │ │ │ │ ldr r0, [pc, #180] @ e090 <__cxa_atexit@plt+0x18e0> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3ebefc <__cxa_atexit@plt+0x3df74c> │ │ │ │ + bl 3ffd5c <__cxa_atexit@plt+0x3f35ac> │ │ │ │ mov r0, r3 │ │ │ │ add lr, sp, #16 │ │ │ │ b de48 <__cxa_atexit@plt+0x1698> │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 3ebf4c <__cxa_atexit@plt+0x3df79c> │ │ │ │ + b 3ffdac <__cxa_atexit@plt+0x3f35fc> │ │ │ │ add r2, r7, #1 │ │ │ │ movw r0, #52429 @ 0xcccd │ │ │ │ movt r0, #52428 @ 0xcccc │ │ │ │ umull ip, r0, r0, r2 │ │ │ │ bic ip, r0, #3 │ │ │ │ add r0, ip, r0, lsr #2 │ │ │ │ sub r2, r2, r0 │ │ │ │ @@ -1567,42 +1567,42 @@ │ │ │ │ bne de2c <__cxa_atexit@plt+0x167c> │ │ │ │ b df94 <__cxa_atexit@plt+0x17e4> │ │ │ │ ldr r1, [pc, #100] @ e094 <__cxa_atexit@plt+0x18e4> │ │ │ │ movw r2, #1839 @ 0x72f │ │ │ │ ldr r0, [pc, #96] @ e098 <__cxa_atexit@plt+0x18e8> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3ebefc <__cxa_atexit@plt+0x3df74c> │ │ │ │ + bl 3ffd5c <__cxa_atexit@plt+0x3f35ac> │ │ │ │ ldr r1, [pc, #84] @ e09c <__cxa_atexit@plt+0x18ec> │ │ │ │ movw r2, #1837 @ 0x72d │ │ │ │ ldr r0, [pc, #80] @ e0a0 <__cxa_atexit@plt+0x18f0> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3ebefc <__cxa_atexit@plt+0x3df74c> │ │ │ │ + bl 3ffd5c <__cxa_atexit@plt+0x3f35ac> │ │ │ │ ldr r1, [pc, #68] @ e0a4 <__cxa_atexit@plt+0x18f4> │ │ │ │ movw r2, #1832 @ 0x728 │ │ │ │ ldr r0, [pc, #64] @ e0a8 <__cxa_atexit@plt+0x18f8> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3ebefc <__cxa_atexit@plt+0x3df74c> │ │ │ │ + bl 3ffd5c <__cxa_atexit@plt+0x3f35ac> │ │ │ │ sbceq pc, r0, #24, 22 @ 0x6000 │ │ │ │ sbceq pc, r0, #96, 20 @ 0x60000 │ │ │ │ sbceq pc, r0, #152, 16 @ 0x980000 │ │ │ │ - rsbeq sp, ip, #180, 10 @ 0x2d000000 │ │ │ │ - rsbeq r7, ip, #212, 28 @ 0xd40 │ │ │ │ - rsbeq sp, ip, #120, 10 @ 0x1e000000 │ │ │ │ - rsbeq r7, ip, #152, 28 @ 0x980 │ │ │ │ - rsbeq sp, ip, #96, 10 @ 0x18000000 │ │ │ │ - rsbeq r7, ip, #96, 28 @ 0x600 │ │ │ │ - rsbeq sp, ip, #4, 10 @ 0x1000000 │ │ │ │ - rsbeq r7, ip, #4, 28 @ 0x40 │ │ │ │ - rsbeq sp, ip, #236, 8 @ 0xec000000 │ │ │ │ - rsbeq r7, ip, #12, 28 @ 0xc0 │ │ │ │ - rsbeq sp, ip, #212, 8 @ 0xd4000000 │ │ │ │ - rsbeq r7, ip, #212, 26 @ 0x3500 │ │ │ │ + rsbseq r5, sp, #184, 14 @ 0x2e00000 │ │ │ │ + rsbseq r0, sp, #216 @ 0xd8 │ │ │ │ + rsbseq r5, sp, #124, 14 @ 0x1f00000 │ │ │ │ + rsbseq r0, sp, #156 @ 0x9c │ │ │ │ + rsbseq r5, sp, #100, 14 @ 0x1900000 │ │ │ │ + rsbseq r0, sp, #100 @ 0x64 │ │ │ │ + rsbseq r5, sp, #8, 14 @ 0x200000 │ │ │ │ + rsbseq r0, sp, #8 │ │ │ │ + rsbseq r5, sp, #240, 12 @ 0xf000000 │ │ │ │ + rsbseq r0, sp, #16 │ │ │ │ + rsbseq r5, sp, #216, 12 @ 0xd800000 │ │ │ │ + rsbseq pc, ip, #216, 30 @ 0x360 │ │ │ │ push {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr sl, [pc, #720] @ e388 <__cxa_atexit@plt+0x1bd8> │ │ │ │ sub sp, sp, #32 │ │ │ │ add sl, pc, sl │ │ │ │ ldr fp, [sl, #20] │ │ │ │ cmp fp, #0 │ │ │ │ beq e2a8 <__cxa_atexit@plt+0x1af8> │ │ │ │ @@ -1728,15 +1728,15 @@ │ │ │ │ bne e100 <__cxa_atexit@plt+0x1950> │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r5, [sp, #4] │ │ │ │ cmp r7, #0 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bne e2c8 <__cxa_atexit@plt+0x1b18> │ │ │ │ - bl 3ebf54 <__cxa_atexit@plt+0x3df7a4> │ │ │ │ + bl 3ffdb4 <__cxa_atexit@plt+0x3f3604> │ │ │ │ b e294 <__cxa_atexit@plt+0x1ae4> │ │ │ │ ldrh r3, [r6, #4] │ │ │ │ mov r2, #20 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mla r3, r2, r3, r5 │ │ │ │ ldrb r2, [r1] │ │ │ │ ldrh r3, [r3, #12] │ │ │ │ @@ -2098,15 +2098,15 @@ │ │ │ │ dmb ish │ │ │ │ str r2, [r5] │ │ │ │ add r6, r5, #8 │ │ │ │ b e6fc <__cxa_atexit@plt+0x1f4c> │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ strb r2, [r4, #45] @ 0x2d │ │ │ │ - bl 3ebf5c <__cxa_atexit@plt+0x3df7ac> │ │ │ │ + bl 3ffdbc <__cxa_atexit@plt+0x3f360c> │ │ │ │ ldrb r2, [r4, #44] @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq ef70 <__cxa_atexit@plt+0x27c0> │ │ │ │ ldr r2, [pc, #2120] @ f0ec <__cxa_atexit@plt+0x293c> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -2130,15 +2130,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ dmb ish │ │ │ │ str r2, [r5] │ │ │ │ add r6, r5, #16 │ │ │ │ b e6fc <__cxa_atexit@plt+0x1f4c> │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ebf5c <__cxa_atexit@plt+0x3df7ac> │ │ │ │ + bl 3ffdbc <__cxa_atexit@plt+0x3f360c> │ │ │ │ ldrb r2, [r4, #44] @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq eed4 <__cxa_atexit@plt+0x2724> │ │ │ │ ldr r2, [pc, #2000] @ f0f4 <__cxa_atexit@plt+0x2944> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -2277,15 +2277,15 @@ │ │ │ │ add r6, r5, #12 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl fefc <__cxa_atexit@plt+0x374c> │ │ │ │ b e6fc <__cxa_atexit@plt+0x1f4c> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add r0, r5, #16 │ │ │ │ add r1, r0, r1, lsl #2 │ │ │ │ - bl 3ebf64 <__cxa_atexit@plt+0x3df7b4> │ │ │ │ + bl 3ffdc4 <__cxa_atexit@plt+0x3f3614> │ │ │ │ ldr r6, [r5, #12] │ │ │ │ add r6, r6, #4 │ │ │ │ add r6, r5, r6, lsl #2 │ │ │ │ b e6fc <__cxa_atexit@plt+0x1f4c> │ │ │ │ ldr r2, [pc, #1452] @ f11c <__cxa_atexit@plt+0x296c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrb r2, [r2] │ │ │ │ @@ -2298,15 +2298,15 @@ │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ add r2, r6, r2 │ │ │ │ add r6, r5, #16 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl fefc <__cxa_atexit@plt+0x374c> │ │ │ │ b e6fc <__cxa_atexit@plt+0x1f4c> │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ebf6c <__cxa_atexit@plt+0x3df7bc> │ │ │ │ + bl 3ffdcc <__cxa_atexit@plt+0x3f361c> │ │ │ │ mov r6, r0 │ │ │ │ b e6fc <__cxa_atexit@plt+0x1f4c> │ │ │ │ add r0, r5, #4 │ │ │ │ bl fefc <__cxa_atexit@plt+0x374c> │ │ │ │ add r0, r5, #8 │ │ │ │ bl fefc <__cxa_atexit@plt+0x374c> │ │ │ │ add r0, r5, #12 │ │ │ │ @@ -2316,15 +2316,15 @@ │ │ │ │ b e6fc <__cxa_atexit@plt+0x1f4c> │ │ │ │ add r0, r5, #12 │ │ │ │ add r6, r5, #16 │ │ │ │ bl fefc <__cxa_atexit@plt+0x374c> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ add r1, r6, r1, lsl #2 │ │ │ │ - bl 3ebf64 <__cxa_atexit@plt+0x3df7b4> │ │ │ │ + bl 3ffdc4 <__cxa_atexit@plt+0x3f3614> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r6, r6, r2, lsl #2 │ │ │ │ b e6fc <__cxa_atexit@plt+0x1f4c> │ │ │ │ mov r0, r5 │ │ │ │ bl e39c <__cxa_atexit@plt+0x1bec> │ │ │ │ mov r6, r0 │ │ │ │ b e6fc <__cxa_atexit@plt+0x1f4c> │ │ │ │ @@ -2372,15 +2372,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ dmb ish │ │ │ │ str r2, [r5] │ │ │ │ add r6, r5, #16 │ │ │ │ b e6fc <__cxa_atexit@plt+0x1f4c> │ │ │ │ mov r0, r5 │ │ │ │ add r6, r5, #88 @ 0x58 │ │ │ │ - bl 3ebf74 <__cxa_atexit@plt+0x3df7c4> │ │ │ │ + bl 3ffdd4 <__cxa_atexit@plt+0x3f3624> │ │ │ │ b e6fc <__cxa_atexit@plt+0x1f4c> │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r4, #45] @ 0x2d │ │ │ │ add r3, r5, #4 │ │ │ │ ldrh r2, [r6, #-8] │ │ │ │ add r2, r3, r2, lsl #2 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -2450,27 +2450,27 @@ │ │ │ │ b e70c <__cxa_atexit@plt+0x1f5c> │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r4, #45] @ 0x2d │ │ │ │ add r1, r5, #16 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add r1, r1, r2, lsl #2 │ │ │ │ - bl 3ebf64 <__cxa_atexit@plt+0x3df7b4> │ │ │ │ + bl 3ffdc4 <__cxa_atexit@plt+0x3f3614> │ │ │ │ ldr r6, [r5, #4] │ │ │ │ ldrb r2, [r4, #44] @ 0x2c │ │ │ │ add r6, r6, #4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb r2, [r5, #8] │ │ │ │ add r6, r5, r6, lsl #2 │ │ │ │ strb r3, [r4, #45] @ 0x2d │ │ │ │ b e6fc <__cxa_atexit@plt+0x1f4c> │ │ │ │ mov r0, #1 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 3ebf7c <__cxa_atexit@plt+0x3df7cc> │ │ │ │ + bl 3ffddc <__cxa_atexit@plt+0x3f362c> │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r1, [r0, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr ip, [r4, #36] @ 0x24 │ │ │ │ str r0, [ip, r2, lsl #2] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ @@ -2490,15 +2490,15 @@ │ │ │ │ str r3, [r7, #12] │ │ │ │ ldr r3, [lr, #136] @ 0x88 │ │ │ │ cmp r3, r7 │ │ │ │ beq eeac <__cxa_atexit@plt+0x26fc> │ │ │ │ add r1, r2, #2 │ │ │ │ mov r0, r7 │ │ │ │ add r1, ip, r1, lsl #6 │ │ │ │ - bl 3ebf84 <__cxa_atexit@plt+0x3df7d4> │ │ │ │ + bl 3ffde4 <__cxa_atexit@plt+0x3f3634> │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #32] │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [pc, #612] @ f128 <__cxa_atexit@plt+0x2978> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -2627,25 +2627,25 @@ │ │ │ │ add r0, r5, #8 │ │ │ │ add r6, r5, #12 │ │ │ │ bl fefc <__cxa_atexit@plt+0x374c> │ │ │ │ b e6fc <__cxa_atexit@plt+0x1f4c> │ │ │ │ ldr r0, [pc, #128] @ f148 <__cxa_atexit@plt+0x2998> │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3ebefc <__cxa_atexit@plt+0x3df74c> │ │ │ │ + bl 3ffd5c <__cxa_atexit@plt+0x3f35ac> │ │ │ │ sbceq ip, r0, #244, 18 @ 0x3d0000 │ │ │ │ - addseq r0, pc, #14, 30 @ 0x38 │ │ │ │ + addseq r0, pc, #16256 @ 0x3f80 │ │ │ │ sbceq sp, r0, #192, 30 @ 0x300 │ │ │ │ sbceq sp, r0, #44, 30 @ 0xb0 │ │ │ │ - @ instruction: 0xffffcf68 │ │ │ │ - @ instruction: 0xffffcf6c │ │ │ │ + @ instruction: 0xffffcd6c │ │ │ │ + @ instruction: 0xffffcd70 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ - @ instruction: 0xffffc9e4 │ │ │ │ + @ instruction: 0xffffc210 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ - @ instruction: 0xffffc9e8 │ │ │ │ + @ instruction: 0xffffc204 │ │ │ │ sbceq sp, r0, #12, 26 @ 0x300 │ │ │ │ sbceq sp, r0, #228, 24 @ 0xe400 │ │ │ │ sbceq sp, r0, #180, 24 @ 0xb400 │ │ │ │ sbceq sp, r0, #124, 24 @ 0x7c00 │ │ │ │ sbceq sp, r0, #76, 24 @ 0x4c00 │ │ │ │ sbceq sp, r0, #16, 24 @ 0x1000 │ │ │ │ sbceq sp, r0, #224, 22 @ 0x38000 │ │ │ │ @@ -2655,18 +2655,18 @@ │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ - @ instruction: 0xffffc26c │ │ │ │ + @ instruction: 0xffffc71c │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - rsbeq ip, ip, #28, 12 @ 0x1c00000 │ │ │ │ + rsbseq r4, sp, #32, 16 @ 0x200000 │ │ │ │ push {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r8, r0 │ │ │ │ add r0, r0, #8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r5, [pc, #396] @ f2f0 <__cxa_atexit@plt+0x2b40> │ │ │ │ bl 120f0 <__cxa_atexit@plt+0x5940> │ │ │ │ ldr r9, [r8, #8] │ │ │ │ @@ -2974,15 +2974,15 @@ │ │ │ │ dmb ish │ │ │ │ str r2, [r5] │ │ │ │ add r6, r5, #8 │ │ │ │ b f4ac <__cxa_atexit@plt+0x2cfc> │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ strb r2, [r4, #45] @ 0x2d │ │ │ │ - bl 3ebf8c <__cxa_atexit@plt+0x3df7dc> │ │ │ │ + bl 3ffdec <__cxa_atexit@plt+0x3f363c> │ │ │ │ ldrb r2, [r4, #44] @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq fd20 <__cxa_atexit@plt+0x3570> │ │ │ │ ldr r2, [pc, #2120] @ fe9c <__cxa_atexit@plt+0x36ec> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -3006,15 +3006,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ dmb ish │ │ │ │ str r2, [r5] │ │ │ │ add r6, r5, #16 │ │ │ │ b f4ac <__cxa_atexit@plt+0x2cfc> │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ebf8c <__cxa_atexit@plt+0x3df7dc> │ │ │ │ + bl 3ffdec <__cxa_atexit@plt+0x3f363c> │ │ │ │ ldrb r2, [r4, #44] @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq fc84 <__cxa_atexit@plt+0x34d4> │ │ │ │ ldr r2, [pc, #2000] @ fea4 <__cxa_atexit@plt+0x36f4> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -3153,15 +3153,15 @@ │ │ │ │ add r6, r5, #12 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 120f0 <__cxa_atexit@plt+0x5940> │ │ │ │ b f4ac <__cxa_atexit@plt+0x2cfc> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add r0, r5, #16 │ │ │ │ add r1, r0, r1, lsl #2 │ │ │ │ - bl 3ebf94 <__cxa_atexit@plt+0x3df7e4> │ │ │ │ + bl 3ffdf4 <__cxa_atexit@plt+0x3f3644> │ │ │ │ ldr r6, [r5, #12] │ │ │ │ add r6, r6, #4 │ │ │ │ add r6, r5, r6, lsl #2 │ │ │ │ b f4ac <__cxa_atexit@plt+0x2cfc> │ │ │ │ ldr r2, [pc, #1452] @ fecc <__cxa_atexit@plt+0x371c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrb r2, [r2] │ │ │ │ @@ -3174,15 +3174,15 @@ │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ add r2, r6, r2 │ │ │ │ add r6, r5, #16 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 120f0 <__cxa_atexit@plt+0x5940> │ │ │ │ b f4ac <__cxa_atexit@plt+0x2cfc> │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ebf9c <__cxa_atexit@plt+0x3df7ec> │ │ │ │ + bl 3ffdfc <__cxa_atexit@plt+0x3f364c> │ │ │ │ mov r6, r0 │ │ │ │ b f4ac <__cxa_atexit@plt+0x2cfc> │ │ │ │ add r0, r5, #4 │ │ │ │ bl 120f0 <__cxa_atexit@plt+0x5940> │ │ │ │ add r0, r5, #8 │ │ │ │ bl 120f0 <__cxa_atexit@plt+0x5940> │ │ │ │ add r0, r5, #12 │ │ │ │ @@ -3192,15 +3192,15 @@ │ │ │ │ b f4ac <__cxa_atexit@plt+0x2cfc> │ │ │ │ add r0, r5, #12 │ │ │ │ add r6, r5, #16 │ │ │ │ bl 120f0 <__cxa_atexit@plt+0x5940> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ mov r0, r6 │ │ │ │ add r1, r6, r1, lsl #2 │ │ │ │ - bl 3ebf94 <__cxa_atexit@plt+0x3df7e4> │ │ │ │ + bl 3ffdf4 <__cxa_atexit@plt+0x3f3644> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r6, r6, r2, lsl #2 │ │ │ │ b f4ac <__cxa_atexit@plt+0x2cfc> │ │ │ │ mov r0, r5 │ │ │ │ bl f14c <__cxa_atexit@plt+0x299c> │ │ │ │ mov r6, r0 │ │ │ │ b f4ac <__cxa_atexit@plt+0x2cfc> │ │ │ │ @@ -3248,15 +3248,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ dmb ish │ │ │ │ str r2, [r5] │ │ │ │ add r6, r5, #16 │ │ │ │ b f4ac <__cxa_atexit@plt+0x2cfc> │ │ │ │ mov r0, r5 │ │ │ │ add r6, r5, #88 @ 0x58 │ │ │ │ - bl 3ebfa4 <__cxa_atexit@plt+0x3df7f4> │ │ │ │ + bl 3ffe04 <__cxa_atexit@plt+0x3f3654> │ │ │ │ b f4ac <__cxa_atexit@plt+0x2cfc> │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r4, #45] @ 0x2d │ │ │ │ add r3, r5, #4 │ │ │ │ ldrh r2, [r6, #-8] │ │ │ │ add r2, r3, r2, lsl #2 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -3326,27 +3326,27 @@ │ │ │ │ b f4bc <__cxa_atexit@plt+0x2d0c> │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r4, #45] @ 0x2d │ │ │ │ add r1, r5, #16 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add r1, r1, r2, lsl #2 │ │ │ │ - bl 3ebf94 <__cxa_atexit@plt+0x3df7e4> │ │ │ │ + bl 3ffdf4 <__cxa_atexit@plt+0x3f3644> │ │ │ │ ldr r6, [r5, #4] │ │ │ │ ldrb r2, [r4, #44] @ 0x2c │ │ │ │ add r6, r6, #4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb r2, [r5, #8] │ │ │ │ add r6, r5, r6, lsl #2 │ │ │ │ strb r3, [r4, #45] @ 0x2d │ │ │ │ b f4ac <__cxa_atexit@plt+0x2cfc> │ │ │ │ mov r0, #1 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 3ebf7c <__cxa_atexit@plt+0x3df7cc> │ │ │ │ + bl 3ffddc <__cxa_atexit@plt+0x3f362c> │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r1, [r0, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr ip, [r4, #36] @ 0x24 │ │ │ │ str r0, [ip, r2, lsl #2] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ @@ -3366,15 +3366,15 @@ │ │ │ │ str r3, [r7, #12] │ │ │ │ ldr r3, [lr, #136] @ 0x88 │ │ │ │ cmp r3, r7 │ │ │ │ beq fc5c <__cxa_atexit@plt+0x34ac> │ │ │ │ add r1, r2, #2 │ │ │ │ mov r0, r7 │ │ │ │ add r1, ip, r1, lsl #6 │ │ │ │ - bl 3ebf84 <__cxa_atexit@plt+0x3df7d4> │ │ │ │ + bl 3ffde4 <__cxa_atexit@plt+0x3f3634> │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #32] │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [pc, #612] @ fed8 <__cxa_atexit@plt+0x3728> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -3503,25 +3503,25 @@ │ │ │ │ add r0, r5, #8 │ │ │ │ add r6, r5, #12 │ │ │ │ bl 120f0 <__cxa_atexit@plt+0x5940> │ │ │ │ b f4ac <__cxa_atexit@plt+0x2cfc> │ │ │ │ ldr r0, [pc, #128] @ fef8 <__cxa_atexit@plt+0x3748> │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 3ebefc <__cxa_atexit@plt+0x3df74c> │ │ │ │ + bl 3ffd5c <__cxa_atexit@plt+0x3f35ac> │ │ │ │ sbceq fp, r0, #68, 24 @ 0x4400 │ │ │ │ - addseq r0, pc, #52, 6 @ 0xd0000000 │ │ │ │ + addseq r0, pc, #36, 4 @ 0x40000002 │ │ │ │ sbceq sp, r0, #16, 4 │ │ │ │ sbceq sp, r0, #124, 2 │ │ │ │ - @ instruction: 0xffffcf68 │ │ │ │ - @ instruction: 0xffffcf6c │ │ │ │ + @ instruction: 0xffffcd6c │ │ │ │ + @ instruction: 0xffffcd70 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ - @ instruction: 0xffffc9e4 │ │ │ │ + @ instruction: 0xffffc210 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ - @ instruction: 0xffffc9e8 │ │ │ │ + @ instruction: 0xffffc204 │ │ │ │ sbceq ip, r0, #92, 30 @ 0x170 │ │ │ │ sbceq ip, r0, #52, 30 @ 0xd0 │ │ │ │ sbceq ip, r0, #4, 30 │ │ │ │ sbceq ip, r0, #204, 28 @ 0xcc0 │ │ │ │ sbceq ip, r0, #156, 28 @ 0x9c0 │ │ │ │ sbceq ip, r0, #96, 28 @ 0x600 │ │ │ │ sbceq ip, r0, #48, 28 @ 0x300 │ │ │ │ @@ -3531,18 +3531,18 @@ │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ - @ instruction: 0xffffc26c │ │ │ │ + @ instruction: 0xffffc71c │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - rsbeq fp, ip, #108, 16 @ 0x6c0000 │ │ │ │ + rsbseq r3, sp, #112, 20 @ 0x70000 │ │ │ │ push {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [pc, #3980] @ 10e98 <__cxa_atexit@plt+0x46e8> │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r2, [pc, #3968] @ 10e9c <__cxa_atexit@plt+0x46ec> │ │ │ │ @@ -3630,15 +3630,15 @@ │ │ │ │ str r9, [r0, #4] │ │ │ │ str fp, [r3] │ │ │ │ str r6, [r5] │ │ │ │ b 104fc <__cxa_atexit@plt+0x3d4c> │ │ │ │ ldr r5, [pc, #3632] @ 10ea4 <__cxa_atexit@plt+0x46f4> │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r5 │ │ │ │ - bl 3ebefc <__cxa_atexit@plt+0x3df74c> │ │ │ │ + bl 3ffd5c <__cxa_atexit@plt+0x3f35ac> │ │ │ │ ldr lr, [pc, #3732] @ 10f18 <__cxa_atexit@plt+0x4768> │ │ │ │ ldrh r9, [r6, #-8] │ │ │ │ ldrh r0, [r6, #-6] │ │ │ │ ldr r7, [r7, lr] │ │ │ │ add fp, r9, r0 │ │ │ │ ldrb r8, [r7, #80] @ 0x50 │ │ │ │ add r7, fp, #1 │ │ │ │ @@ -4011,15 +4011,15 @@ │ │ │ │ orr r0, r0, #1 │ │ │ │ str r0, [r3] │ │ │ │ str fp, [r5] │ │ │ │ b 104fc <__cxa_atexit@plt+0x3d4c> │ │ │ │ ldr r5, [pc, #2112] @ 10ea8 <__cxa_atexit@plt+0x46f8> │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r5 │ │ │ │ - bl 3ebefc <__cxa_atexit@plt+0x3df74c> │ │ │ │ + bl 3ffd5c <__cxa_atexit@plt+0x3f35ac> │ │ │ │ ldrb r9, [r4, #45] @ 0x2d │ │ │ │ cmp r9, #0 │ │ │ │ bne ffc4 <__cxa_atexit@plt+0x3814> │ │ │ │ mov ip, #1 │ │ │ │ strb ip, [r4, #44] @ 0x2c │ │ │ │ b ffc0 <__cxa_atexit@plt+0x3810> │ │ │ │ ldrb r0, [r4, #45] @ 0x2d │ │ │ │ @@ -4180,15 +4180,15 @@ │ │ │ │ orr r6, r2, #1 │ │ │ │ dmb ish │ │ │ │ str r6, [r3] │ │ │ │ ldr r5, [r5] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 3ebfac <__cxa_atexit@plt+0x3df7fc> │ │ │ │ + bl 3ffe0c <__cxa_atexit@plt+0x3f365c> │ │ │ │ ldr r8, [sp] │ │ │ │ add ip, r8, #16 │ │ │ │ ldr r1, [r8, #4] │ │ │ │ ldr sl, [r8, #12] │ │ │ │ add r7, ip, r1, lsl #2 │ │ │ │ cmp sl, r7 │ │ │ │ bcs 104fc <__cxa_atexit@plt+0x3d4c> │ │ │ │ @@ -4536,41 +4536,41 @@ │ │ │ │ ldr r1, [r7, r3] │ │ │ │ add r6, r1, r2, lsl #3 │ │ │ │ orr fp, r6, fp │ │ │ │ str fp, [r5] │ │ │ │ b 104fc <__cxa_atexit@plt+0x3d4c> │ │ │ │ sbceq fp, r0, #220 @ 0xdc │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - addseq r0, pc, #14336 @ 0x3800 │ │ │ │ - rsbeq r1, sp, #216 @ 0xd8 │ │ │ │ - rsbeq r0, sp, #4, 22 @ 0x1000 │ │ │ │ + addseq r0, pc, #4161536 @ 0x3f8000 │ │ │ │ + rsbseq r9, sp, #220, 4 @ 0xc000000d │ │ │ │ + rsbseq r8, sp, #8, 26 @ 0x200 │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ - @ instruction: 0xffffc138 │ │ │ │ - @ instruction: 0xffffc214 │ │ │ │ + @ instruction: 0xffffc1f0 │ │ │ │ + @ instruction: 0xffffbfc4 │ │ │ │ @ instruction: 0xffffbf68 │ │ │ │ sbceq fp, r0, #96, 2 │ │ │ │ sbceq fp, r0, #-2147483629 @ 0x80000013 │ │ │ │ - addseq pc, lr, #662700032 @ 0x27800000 │ │ │ │ - rsbeq pc, ip, #232, 22 @ 0x3a000 │ │ │ │ + addseq pc, lr, #-1912602624 @ 0x8e000000 │ │ │ │ + rsbseq r7, sp, #236, 26 @ 0x3b00 │ │ │ │ sbceq r1, r0, #80, 28 @ 0x500 │ │ │ │ sbceq r1, r0, #56, 28 @ 0x380 │ │ │ │ sbceq r1, r0, #192, 26 @ 0x3000 │ │ │ │ sbceq r1, r0, #168, 26 @ 0x2a00 │ │ │ │ sbceq r1, r0, #92, 26 @ 0x1700 │ │ │ │ sbceq r1, r0, #64, 26 @ 0x1000 │ │ │ │ sbceq r1, r0, #232, 24 @ 0xe800 │ │ │ │ sbceq r1, r0, #204, 24 @ 0xcc00 │ │ │ │ sbceq sl, r0, #212, 28 @ 0xd40 │ │ │ │ sbceq sl, r0, #164, 28 @ 0xa40 │ │ │ │ sbceq sl, r0, #136, 28 @ 0x880 │ │ │ │ sbceq sl, r0, #140, 28 @ 0x8c0 │ │ │ │ - @ instruction: 0xffffc040 │ │ │ │ + @ instruction: 0xffffc288 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ sbceq sl, r0, #192, 16 @ 0xc00000 │ │ │ │ sbceq sl, r0, #11337728 @ 0xad0000 │ │ │ │ @ instruction: 0xfffffab0 │ │ │ │ sbceq sl, r0, #248, 14 @ 0x3e00000 │ │ │ │ sbceq sl, r0, #60030976 @ 0x3940000 │ │ │ │ sbceq sl, r0, #128, 14 @ 0x2000000 │ │ │ │ @@ -4835,15 +4835,15 @@ │ │ │ │ bcc 112e8 <__cxa_atexit@plt+0x4b38> │ │ │ │ b 101c4 <__cxa_atexit@plt+0x3a14> │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 3ebfb4 <__cxa_atexit@plt+0x3df804> │ │ │ │ + b 3ffe14 <__cxa_atexit@plt+0x3f3664> │ │ │ │ ldr r0, [pc, #-1088] @ 10f18 <__cxa_atexit@plt+0x4768> │ │ │ │ ldrh fp, [r6, #-8] │ │ │ │ ldrh r8, [r6, #-6] │ │ │ │ ldr lr, [r7, r0] │ │ │ │ add r7, fp, r8 │ │ │ │ add r0, r7, #2 │ │ │ │ ldrb ip, [lr, #80] @ 0x50 │ │ │ │ @@ -4926,22 +4926,22 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r3, [r5] │ │ │ │ b ff2c <__cxa_atexit@plt+0x377c> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r8, #2 │ │ │ │ mov r0, #3 │ │ │ │ add r1, sl, r3, lsl #6 │ │ │ │ - bl 3ebfbc <__cxa_atexit@plt+0x3df80c> │ │ │ │ + bl 3ffe1c <__cxa_atexit@plt+0x3f366c> │ │ │ │ ldr r3, [sp] │ │ │ │ b ffe0 <__cxa_atexit@plt+0x3830> │ │ │ │ str r3, [sp] │ │ │ │ add r3, sl, #2 │ │ │ │ mov r0, #2 │ │ │ │ add r1, r8, r3, lsl #6 │ │ │ │ - bl 3ebfbc <__cxa_atexit@plt+0x3df80c> │ │ │ │ + bl 3ffe1c <__cxa_atexit@plt+0x3f366c> │ │ │ │ ldr r3, [sp] │ │ │ │ b 1004c <__cxa_atexit@plt+0x389c> │ │ │ │ ldr r8, [pc, #-1568] @ 10ec8 <__cxa_atexit@plt+0x4718> │ │ │ │ add r5, pc, r8 │ │ │ │ ldrb sl, [r5] │ │ │ │ cmp sl, #0 │ │ │ │ beq 104fc <__cxa_atexit@plt+0x3d4c> │ │ │ │ @@ -4959,15 +4959,15 @@ │ │ │ │ bhi 11534 <__cxa_atexit@plt+0x4d84> │ │ │ │ add r0, r6, r6 │ │ │ │ ldrsh r0, [r2, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop {0} │ │ │ │ ldr r3, [pc, #-1640] @ 10ed4 <__cxa_atexit@plt+0x4724> │ │ │ │ add r0, pc, r3 │ │ │ │ - bl 3ebefc <__cxa_atexit@plt+0x3df74c> │ │ │ │ + bl 3ffd5c <__cxa_atexit@plt+0x3f35ac> │ │ │ │ ldr r5, [pc, #-1584] @ 10f18 <__cxa_atexit@plt+0x4768> │ │ │ │ ldr sl, [r7, r5] │ │ │ │ ldrb r9, [sl, #80] @ 0x50 │ │ │ │ cmp r9, #0 │ │ │ │ bne 11ec0 <__cxa_atexit@plt+0x5710> │ │ │ │ ldrh ip, [fp, #-8] │ │ │ │ ldrh r0, [fp, #-6] │ │ │ │ @@ -5149,265 +5149,265 @@ │ │ │ │ strb ip, [r4, #44] @ 0x2c │ │ │ │ b 104fc <__cxa_atexit@plt+0x3d4c> │ │ │ │ str r3, [sp] │ │ │ │ add r3, fp, #2 │ │ │ │ mov r0, #22 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, lr, r3, lsl #6 │ │ │ │ - bl 3ebfbc <__cxa_atexit@plt+0x3df80c> │ │ │ │ + bl 3ffe1c <__cxa_atexit@plt+0x3f366c> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 109ac <__cxa_atexit@plt+0x41fc> │ │ │ │ str r3, [sp] │ │ │ │ add r3, ip, #2 │ │ │ │ add r1, r6, r3, lsl #6 │ │ │ │ - bl 3ebfbc <__cxa_atexit@plt+0x3df80c> │ │ │ │ + bl 3ffe1c <__cxa_atexit@plt+0x3f366c> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r2, r0 │ │ │ │ b 108d0 <__cxa_atexit@plt+0x4120> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, r9, #2 │ │ │ │ mov r0, #67 @ 0x43 │ │ │ │ str r3, [sp] │ │ │ │ add r1, sl, r2, lsl #6 │ │ │ │ - bl 3ebfbc <__cxa_atexit@plt+0x3df80c> │ │ │ │ + bl 3ffe1c <__cxa_atexit@plt+0x3f366c> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 107f4 <__cxa_atexit@plt+0x4044> │ │ │ │ str r3, [sp] │ │ │ │ add r3, fp, #2 │ │ │ │ mov r0, r7 │ │ │ │ add r1, ip, r3, lsl #6 │ │ │ │ - bl 3ebfbc <__cxa_atexit@plt+0x3df80c> │ │ │ │ + bl 3ffe1c <__cxa_atexit@plt+0x3f366c> │ │ │ │ ldr r3, [sp] │ │ │ │ b 110e0 <__cxa_atexit@plt+0x4930> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r8, #2 │ │ │ │ mov r0, r7 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, sl, r3, lsl #6 │ │ │ │ - bl 3ebfbc <__cxa_atexit@plt+0x3df80c> │ │ │ │ + bl 3ffe1c <__cxa_atexit@plt+0x3f366c> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 100e0 <__cxa_atexit@plt+0x3930> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, sl, #2 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r9, r2, lsl #6 │ │ │ │ - bl 3ebfbc <__cxa_atexit@plt+0x3df80c> │ │ │ │ + bl 3ffe1c <__cxa_atexit@plt+0x3f366c> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 10568 <__cxa_atexit@plt+0x3db8> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, sl, #2 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r8, r2, lsl #6 │ │ │ │ - bl 3ebfbc <__cxa_atexit@plt+0x3df80c> │ │ │ │ + bl 3ffe1c <__cxa_atexit@plt+0x3f366c> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 10234 <__cxa_atexit@plt+0x3a84> │ │ │ │ str r3, [sp] │ │ │ │ add r3, fp, #2 │ │ │ │ mov r0, r9 │ │ │ │ add r1, ip, r3, lsl #6 │ │ │ │ - bl 3ebfbc <__cxa_atexit@plt+0x3df80c> │ │ │ │ + bl 3ffe1c <__cxa_atexit@plt+0x3f366c> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11230 <__cxa_atexit@plt+0x4a80> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r7, #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, sl, r3, lsl #6 │ │ │ │ - bl 3ebfbc <__cxa_atexit@plt+0x3df80c> │ │ │ │ + bl 3ffe1c <__cxa_atexit@plt+0x3f366c> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ b 10fa0 <__cxa_atexit@plt+0x47f0> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, ip, #2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, sl, r2, lsl #6 │ │ │ │ - bl 3ebfbc <__cxa_atexit@plt+0x3df80c> │ │ │ │ + bl 3ffe1c <__cxa_atexit@plt+0x3f366c> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ b 113b8 <__cxa_atexit@plt+0x4c08> │ │ │ │ str r3, [sp] │ │ │ │ add r3, fp, #2 │ │ │ │ mov r0, #4 │ │ │ │ add r1, sl, r3, lsl #6 │ │ │ │ - bl 3ebfbc <__cxa_atexit@plt+0x3df80c> │ │ │ │ + bl 3ffe1c <__cxa_atexit@plt+0x3f366c> │ │ │ │ ldr r3, [sp] │ │ │ │ b 104d4 <__cxa_atexit@plt+0x3d24> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r9, #2 │ │ │ │ mov r0, #3 │ │ │ │ add r1, ip, r3, lsl #6 │ │ │ │ - bl 3ebfbc <__cxa_atexit@plt+0x3df80c> │ │ │ │ + bl 3ffe1c <__cxa_atexit@plt+0x3f366c> │ │ │ │ ldr r3, [sp] │ │ │ │ b 106f8 <__cxa_atexit@plt+0x3f48> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r7, #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, sl, r3, lsl #6 │ │ │ │ - bl 3ebfbc <__cxa_atexit@plt+0x3df80c> │ │ │ │ + bl 3ffe1c <__cxa_atexit@plt+0x3f366c> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ b 10380 <__cxa_atexit@plt+0x3bd0> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r9, #2 │ │ │ │ mov r0, r7 │ │ │ │ add r1, sl, r3, lsl #6 │ │ │ │ - bl 3ebfbc <__cxa_atexit@plt+0x3df80c> │ │ │ │ + bl 3ffe1c <__cxa_atexit@plt+0x3f366c> │ │ │ │ ldr r3, [sp] │ │ │ │ b 10ab4 <__cxa_atexit@plt+0x4304> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, r9, #2 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ add r1, r7, r2, lsl #6 │ │ │ │ - bl 3ebfbc <__cxa_atexit@plt+0x3df80c> │ │ │ │ + bl 3ffe1c <__cxa_atexit@plt+0x3f366c> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 10d60 <__cxa_atexit@plt+0x45b0> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, fp, #2 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r1, sl, r2, lsl #6 │ │ │ │ - bl 3ebfbc <__cxa_atexit@plt+0x3df80c> │ │ │ │ + bl 3ffe1c <__cxa_atexit@plt+0x3f366c> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 10c18 <__cxa_atexit@plt+0x4468> │ │ │ │ sub r0, sl, #1 │ │ │ │ ldr sl, [sl, #-1] │ │ │ │ dmb ish │ │ │ │ b 10738 <__cxa_atexit@plt+0x3f88> │ │ │ │ mov r0, #3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3ebfc4 <__cxa_atexit@plt+0x3df814> │ │ │ │ + bl 3ffe24 <__cxa_atexit@plt+0x3f3674> │ │ │ │ ldr r3, [sp] │ │ │ │ b ffe0 <__cxa_atexit@plt+0x3830> │ │ │ │ mov r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3ebfc4 <__cxa_atexit@plt+0x3df814> │ │ │ │ + bl 3ffe24 <__cxa_atexit@plt+0x3f3674> │ │ │ │ ldr r3, [sp] │ │ │ │ b 1004c <__cxa_atexit@plt+0x389c> │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3ebfc4 <__cxa_atexit@plt+0x3df814> │ │ │ │ + bl 3ffe24 <__cxa_atexit@plt+0x3f3674> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11230 <__cxa_atexit@plt+0x4a80> │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3ebfc4 <__cxa_atexit@plt+0x3df814> │ │ │ │ + bl 3ffe24 <__cxa_atexit@plt+0x3f3674> │ │ │ │ ldr r3, [sp] │ │ │ │ b 110e0 <__cxa_atexit@plt+0x4930> │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 3ebfc4 <__cxa_atexit@plt+0x3df814> │ │ │ │ + bl 3ffe24 <__cxa_atexit@plt+0x3f3674> │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 10fa0 <__cxa_atexit@plt+0x47f0> │ │ │ │ ldr r0, [pc, #-2988] @ 10f08 <__cxa_atexit@plt+0x4758> │ │ │ │ ldr r7, [r7, r0] │ │ │ │ add r8, r7, sl, lsl #3 │ │ │ │ orr sl, r8, fp │ │ │ │ str sl, [r5] │ │ │ │ b 104fc <__cxa_atexit@plt+0x3d4c> │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 3ebfc4 <__cxa_atexit@plt+0x3df814> │ │ │ │ + bl 3ffe24 <__cxa_atexit@plt+0x3f3674> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 10c18 <__cxa_atexit@plt+0x4468> │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 3ebfc4 <__cxa_atexit@plt+0x3df814> │ │ │ │ + bl 3ffe24 <__cxa_atexit@plt+0x3f3674> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 100e0 <__cxa_atexit@plt+0x3930> │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 3ebfc4 <__cxa_atexit@plt+0x3df814> │ │ │ │ + bl 3ffe24 <__cxa_atexit@plt+0x3f3674> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 10234 <__cxa_atexit@plt+0x3a84> │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3ebfc4 <__cxa_atexit@plt+0x3df814> │ │ │ │ + bl 3ffe24 <__cxa_atexit@plt+0x3f3674> │ │ │ │ ldr r3, [sp] │ │ │ │ b 10ab4 <__cxa_atexit@plt+0x4304> │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 3ebfc4 <__cxa_atexit@plt+0x3df814> │ │ │ │ + bl 3ffe24 <__cxa_atexit@plt+0x3f3674> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 10d60 <__cxa_atexit@plt+0x45b0> │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 3ebfc4 <__cxa_atexit@plt+0x3df814> │ │ │ │ + bl 3ffe24 <__cxa_atexit@plt+0x3f3674> │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 113b8 <__cxa_atexit@plt+0x4c08> │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 3ebfc4 <__cxa_atexit@plt+0x3df814> │ │ │ │ + bl 3ffe24 <__cxa_atexit@plt+0x3f3674> │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 10380 <__cxa_atexit@plt+0x3bd0> │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 3ebfc4 <__cxa_atexit@plt+0x3df814> │ │ │ │ + bl 3ffe24 <__cxa_atexit@plt+0x3f3674> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 10568 <__cxa_atexit@plt+0x3db8> │ │ │ │ mov r0, #4 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3ebfc4 <__cxa_atexit@plt+0x3df814> │ │ │ │ + bl 3ffe24 <__cxa_atexit@plt+0x3f3674> │ │ │ │ ldr r3, [sp] │ │ │ │ b 104d4 <__cxa_atexit@plt+0x3d24> │ │ │ │ mov r0, #22 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 3ebfc4 <__cxa_atexit@plt+0x3df814> │ │ │ │ + bl 3ffe24 <__cxa_atexit@plt+0x3f3674> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 109ac <__cxa_atexit@plt+0x41fc> │ │ │ │ str r3, [sp] │ │ │ │ - bl 3ebfc4 <__cxa_atexit@plt+0x3df814> │ │ │ │ + bl 3ffe24 <__cxa_atexit@plt+0x3f3674> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r2, r0 │ │ │ │ b 108d0 <__cxa_atexit@plt+0x4120> │ │ │ │ mov r0, #67 @ 0x43 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 3ebfc4 <__cxa_atexit@plt+0x3df814> │ │ │ │ + bl 3ffe24 <__cxa_atexit@plt+0x3f3674> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 107f4 <__cxa_atexit@plt+0x4044> │ │ │ │ mov r0, #3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3ebfc4 <__cxa_atexit@plt+0x3df814> │ │ │ │ + bl 3ffe24 <__cxa_atexit@plt+0x3f3674> │ │ │ │ ldr r3, [sp] │ │ │ │ b 106f8 <__cxa_atexit@plt+0x3f48> │ │ │ │ mov r0, r3 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 3ebfcc <__cxa_atexit@plt+0x3df81c> │ │ │ │ + b 3ffe2c <__cxa_atexit@plt+0x3f367c> │ │ │ │ ldrh r5, [r1, #20] │ │ │ │ ldr sl, [r4, #40] @ 0x28 │ │ │ │ uxth r9, r5 │ │ │ │ cmp r9, sl │ │ │ │ bcs 104fc <__cxa_atexit@plt+0x3d4c> │ │ │ │ b 11814 <__cxa_atexit@plt+0x5064> │ │ │ │ ldr r5, [r1, #28] │ │ │ │ @@ -5503,15 +5503,15 @@ │ │ │ │ cmp r6, #0 │ │ │ │ bne 104fc <__cxa_atexit@plt+0x3d4c> │ │ │ │ ldr lr, [r4] │ │ │ │ mov r1, r3 │ │ │ │ add r0, lr, #908 @ 0x38c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 3ebfd4 <__cxa_atexit@plt+0x3df824> │ │ │ │ + b 3ffe34 <__cxa_atexit@plt+0x3f3684> │ │ │ │ ldr lr, [pc, #-3760] @ 10f18 <__cxa_atexit@plt+0x4768> │ │ │ │ ldr ip, [r7, lr] │ │ │ │ ldrb r7, [ip, #80] @ 0x50 │ │ │ │ cmp r7, #0 │ │ │ │ bne 11f44 <__cxa_atexit@plt+0x5794> │ │ │ │ ldr sl, [r4, #40] @ 0x28 │ │ │ │ mov r8, r4 │ │ │ │ @@ -5535,15 +5535,15 @@ │ │ │ │ ldr r6, [r3, #4] │ │ │ │ str r6, [r2, #4] │ │ │ │ str ip, [r3] │ │ │ │ str r2, [r5] │ │ │ │ b 104fc <__cxa_atexit@plt+0x3d4c> │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3ebfdc <__cxa_atexit@plt+0x3df82c> │ │ │ │ + bl 3ffe3c <__cxa_atexit@plt+0x3f368c> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11508 <__cxa_atexit@plt+0x4d58> │ │ │ │ ldr fp, [pc, #-3892] @ 10f1c <__cxa_atexit@plt+0x476c> │ │ │ │ add r0, pc, fp │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 104fc <__cxa_atexit@plt+0x3d4c> │ │ │ │ @@ -5559,15 +5559,15 @@ │ │ │ │ cmp r9, r1 │ │ │ │ bcs 104fc <__cxa_atexit@plt+0x3d4c> │ │ │ │ b 11814 <__cxa_atexit@plt+0x5064> │ │ │ │ str r3, [sp] │ │ │ │ add r3, sl, #2 │ │ │ │ mov r0, #2 │ │ │ │ add r1, r8, r3, lsl #6 │ │ │ │ - bl 3ebfbc <__cxa_atexit@plt+0x3df80c> │ │ │ │ + bl 3ffe1c <__cxa_atexit@plt+0x3f366c> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r2, r0 │ │ │ │ b 11e18 <__cxa_atexit@plt+0x5668> │ │ │ │ ldr ip, [r4, #40] @ 0x28 │ │ │ │ cmp r9, ip │ │ │ │ movcc ip, #1 │ │ │ │ strbcc ip, [r4, #44] @ 0x2c │ │ │ │ @@ -5603,19 +5603,19 @@ │ │ │ │ add r8, pc, r6 │ │ │ │ ldrb r7, [r8] │ │ │ │ cmp r7, #0 │ │ │ │ bne 104fc <__cxa_atexit@plt+0x3d4c> │ │ │ │ b 11da8 <__cxa_atexit@plt+0x55f8> │ │ │ │ mov r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3ebfc4 <__cxa_atexit@plt+0x3df814> │ │ │ │ + bl 3ffe24 <__cxa_atexit@plt+0x3f3674> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r2, r0 │ │ │ │ b 11e18 <__cxa_atexit@plt+0x5668> │ │ │ │ - bl 3ebf7c <__cxa_atexit@plt+0x3df7cc> │ │ │ │ + bl 3ffddc <__cxa_atexit@plt+0x3f362c> │ │ │ │ ldr r1, [pc, #368] @ 120d8 <__cxa_atexit@plt+0x5928> │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ add r6, pc, r1 │ │ │ │ str r0, [r8, #8] │ │ │ │ str fp, [r8, #12] │ │ │ │ str r8, [r6] │ │ │ │ @@ -5658,15 +5658,15 @@ │ │ │ │ str r5, [r8, #236] @ 0xec │ │ │ │ ldr r5, [r8, #240] @ 0xf0 │ │ │ │ ldr sl, [sl, #4] │ │ │ │ add r9, r5, sl, lsr #10 │ │ │ │ str r9, [r8, #240] @ 0xf0 │ │ │ │ b 11d70 <__cxa_atexit@plt+0x55c0> │ │ │ │ str r2, [sp] │ │ │ │ - bl 3ebfe4 <__cxa_atexit@plt+0x3df834> │ │ │ │ + bl 3ffe44 <__cxa_atexit@plt+0x3f3694> │ │ │ │ ldr r2, [sp] │ │ │ │ b 11cb0 <__cxa_atexit@plt+0x5500> │ │ │ │ ldr r1, [pc, #160] @ 120dc <__cxa_atexit@plt+0x592c> │ │ │ │ add r2, pc, r1 │ │ │ │ ldrb r6, [r2] │ │ │ │ cmp r6, #0 │ │ │ │ beq 104fc <__cxa_atexit@plt+0x3d4c> │ │ │ │ @@ -5696,18 +5696,18 @@ │ │ │ │ ldrb r2, [r7] │ │ │ │ cmp r2, #0 │ │ │ │ bne 11d3c <__cxa_atexit@plt+0x558c> │ │ │ │ ldr lr, [r4] │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp] │ │ │ │ add r0, lr, #908 @ 0x38c │ │ │ │ - bl 3ebfd4 <__cxa_atexit@plt+0x3df824> │ │ │ │ + bl 3ffe34 <__cxa_atexit@plt+0x3f3684> │ │ │ │ ldr r3, [sp] │ │ │ │ b 11d3c <__cxa_atexit@plt+0x558c> │ │ │ │ - bl 3ebfe4 <__cxa_atexit@plt+0x3df834> │ │ │ │ + bl 3ffe44 <__cxa_atexit@plt+0x3f3694> │ │ │ │ b 11fb8 <__cxa_atexit@plt+0x5808> │ │ │ │ sbceq sl, r0, #5505024 @ 0x540000 │ │ │ │ sbceq sl, r0, #224, 12 @ 0xe000000 │ │ │ │ sbceq sl, r0, #12, 12 @ 0xc00000 │ │ │ │ sbceq sl, r0, #1044381696 @ 0x3e400000 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ sbceq sl, r0, #184, 10 @ 0x2e000000 │ │ │ │ @@ -6678,41 +6678,41 @@ │ │ │ │ bne 134b0 <__cxa_atexit@plt+0x6d00> │ │ │ │ strex r1, r5, [r9] │ │ │ │ cmp r1, #0 │ │ │ │ beq 134b0 <__cxa_atexit@plt+0x6d00> │ │ │ │ b 12ff4 <__cxa_atexit@plt+0x6844> │ │ │ │ sbceq r8, r0, #228, 28 @ 0xe40 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - addseq lr, lr, #16, 20 @ 0x10000 │ │ │ │ + addseq lr, lr, #0, 18 │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ - @ instruction: 0xffffc138 │ │ │ │ - @ instruction: 0xffffc214 │ │ │ │ + @ instruction: 0xffffc1f0 │ │ │ │ + @ instruction: 0xffffbfc4 │ │ │ │ @ instruction: 0xffffbf68 │ │ │ │ sbceq r8, r0, #68, 28 @ 0x440 │ │ │ │ sbceq r8, r0, #800 @ 0x320 │ │ │ │ - addseq sp, lr, #116, 6 @ 0xd0000001 │ │ │ │ + addseq sp, lr, #100, 4 @ 0x40000006 │ │ │ │ sbceq r8, r0, #164, 26 @ 0x2900 │ │ │ │ sbceq r8, r0, #116, 26 @ 0x1d00 │ │ │ │ sbceq r8, r0, #88, 26 @ 0x1600 │ │ │ │ sbceq r8, r0, #92, 26 @ 0x1700 │ │ │ │ - rsbeq sp, ip, #0, 14 │ │ │ │ - rsbeq sp, ip, #16, 14 @ 0x400000 │ │ │ │ - rsbeq sp, ip, #184, 12 @ 0xb800000 │ │ │ │ + rsbseq r5, sp, #4, 18 @ 0x10000 │ │ │ │ + rsbseq r5, sp, #20, 18 @ 0x50000 │ │ │ │ + rsbseq r5, sp, #188, 16 @ 0xbc0000 │ │ │ │ adcseq pc, pc, #8, 18 @ 0x20000 │ │ │ │ adcseq pc, pc, #240, 16 @ 0xf00000 │ │ │ │ adcseq pc, pc, #148, 16 @ 0x940000 │ │ │ │ adcseq pc, pc, #120, 16 @ 0x780000 │ │ │ │ adcseq pc, pc, #32, 16 @ 0x200000 │ │ │ │ adcseq pc, pc, #4, 16 @ 0x40000 │ │ │ │ adcseq pc, pc, #156, 14 @ 0x2700000 │ │ │ │ adcseq pc, pc, #132, 14 @ 0x2100000 │ │ │ │ - @ instruction: 0xffffc040 │ │ │ │ + @ instruction: 0xffffc288 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ @ instruction: 0xfffffab0 │ │ │ │ ldr lr, [pc, #-12] @ 13088 <__cxa_atexit@plt+0x68d8> │ │ │ │ ldrh ip, [r9, #6] │ │ │ │ add r5, ip, #3 │ │ │ │ ldr r0, [r6, lr] │ │ │ │ ldrb r3, [r0, #80] @ 0x50 │ │ │ │ @@ -6900,15 +6900,15 @@ │ │ │ │ beq 13754 <__cxa_atexit@plt+0x6fa4> │ │ │ │ b 13360 <__cxa_atexit@plt+0x6bb0> │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 3ebfec <__cxa_atexit@plt+0x3df83c> │ │ │ │ + b 3ffe4c <__cxa_atexit@plt+0x3f369c> │ │ │ │ ldr r9, [r9, #4] │ │ │ │ str r9, [r8] │ │ │ │ b 12134 <__cxa_atexit@plt+0x5984> │ │ │ │ ldr r2, [pc, #-800] @ 13088 <__cxa_atexit@plt+0x68d8> │ │ │ │ ldr ip, [r6, r2] │ │ │ │ ldrb lr, [ip, #80] @ 0x50 │ │ │ │ cmp lr, #0 │ │ │ │ @@ -7173,22 +7173,22 @@ │ │ │ │ orr sl, r3, sl │ │ │ │ str sl, [r8] │ │ │ │ b 12870 <__cxa_atexit@plt+0x60c0> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r5, #2 │ │ │ │ mov r0, #3 │ │ │ │ add r1, ip, r3, lsl #6 │ │ │ │ - bl 3ebfbc <__cxa_atexit@plt+0x3df80c> │ │ │ │ + bl 3ffe1c <__cxa_atexit@plt+0x3f366c> │ │ │ │ ldr r3, [sp] │ │ │ │ b 121f8 <__cxa_atexit@plt+0x5a48> │ │ │ │ str r3, [sp] │ │ │ │ add r3, r7, #2 │ │ │ │ mov r0, #2 │ │ │ │ add r1, r9, r3, lsl #6 │ │ │ │ - bl 3ebfbc <__cxa_atexit@plt+0x3df80c> │ │ │ │ + bl 3ffe1c <__cxa_atexit@plt+0x3f366c> │ │ │ │ ldr r3, [sp] │ │ │ │ b 1284c <__cxa_atexit@plt+0x609c> │ │ │ │ ldr sl, [pc, #-1996] @ 13038 <__cxa_atexit@plt+0x6888> │ │ │ │ add r7, pc, sl │ │ │ │ ldrb r5, [r7] │ │ │ │ cmp r5, #0 │ │ │ │ beq 12870 <__cxa_atexit@plt+0x60c0> │ │ │ │ @@ -7332,22 +7332,22 @@ │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [r4, #44] @ 0x2c │ │ │ │ mov r3, r1 │ │ │ │ b 12ed8 <__cxa_atexit@plt+0x6728> │ │ │ │ ldr r7, [pc, #-2552] @ 13054 <__cxa_atexit@plt+0x68a4> │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r7 │ │ │ │ - bl 3ebefc <__cxa_atexit@plt+0x3df74c> │ │ │ │ + bl 3ffd5c <__cxa_atexit@plt+0x3f35ac> │ │ │ │ ldr lr, [pc, #-2564] @ 13058 <__cxa_atexit@plt+0x68a8> │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, lr │ │ │ │ - bl 3ebefc <__cxa_atexit@plt+0x3df74c> │ │ │ │ + bl 3ffd5c <__cxa_atexit@plt+0x3f35ac> │ │ │ │ ldr r9, [pc, #-2576] @ 1305c <__cxa_atexit@plt+0x68ac> │ │ │ │ add r0, pc, r9 │ │ │ │ - bl 3ebefc <__cxa_atexit@plt+0x3df74c> │ │ │ │ + bl 3ffd5c <__cxa_atexit@plt+0x3f35ac> │ │ │ │ ldrh r5, [r1, #20] │ │ │ │ ldr r9, [r4, #40] @ 0x28 │ │ │ │ uxth r8, r5 │ │ │ │ cmp r8, r9 │ │ │ │ bcs 12870 <__cxa_atexit@plt+0x60c0> │ │ │ │ b 13948 <__cxa_atexit@plt+0x7198> │ │ │ │ ldr r7, [pc, #-2568] @ 13088 <__cxa_atexit@plt+0x68d8> │ │ │ │ @@ -7469,177 +7469,177 @@ │ │ │ │ strex r0, lr, [sl] │ │ │ │ cmp r0, #0 │ │ │ │ beq 13af8 <__cxa_atexit@plt+0x7348> │ │ │ │ b 13c4c <__cxa_atexit@plt+0x749c> │ │ │ │ add lr, r3, #2 │ │ │ │ mov r0, #22 │ │ │ │ add r1, r2, lr, lsl #6 │ │ │ │ - bl 3ebfbc <__cxa_atexit@plt+0x3df80c> │ │ │ │ + bl 3ffe1c <__cxa_atexit@plt+0x3f366c> │ │ │ │ b 133ec <__cxa_atexit@plt+0x6c3c> │ │ │ │ add r0, r3, #2 │ │ │ │ add r1, lr, r0, lsl #6 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 3ebfbc <__cxa_atexit@plt+0x3df80c> │ │ │ │ + bl 3ffe1c <__cxa_atexit@plt+0x3f366c> │ │ │ │ b 12d80 <__cxa_atexit@plt+0x65d0> │ │ │ │ add lr, r3, #2 │ │ │ │ mov r0, #67 @ 0x43 │ │ │ │ add r1, r2, lr, lsl #6 │ │ │ │ - bl 3ebfbc <__cxa_atexit@plt+0x3df80c> │ │ │ │ + bl 3ffe1c <__cxa_atexit@plt+0x3f366c> │ │ │ │ b 1354c <__cxa_atexit@plt+0x6d9c> │ │ │ │ add r0, r3, #2 │ │ │ │ add r1, lr, r0, lsl #6 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 3ebfbc <__cxa_atexit@plt+0x3df80c> │ │ │ │ + bl 3ffe1c <__cxa_atexit@plt+0x3f366c> │ │ │ │ b 12578 <__cxa_atexit@plt+0x5dc8> │ │ │ │ add r0, r3, #2 │ │ │ │ add r1, lr, r0, lsl #6 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 3ebfbc <__cxa_atexit@plt+0x3df80c> │ │ │ │ + bl 3ffe1c <__cxa_atexit@plt+0x3f366c> │ │ │ │ b 12ef8 <__cxa_atexit@plt+0x6748> │ │ │ │ add lr, r3, #2 │ │ │ │ mov r0, ip │ │ │ │ add r1, r2, lr, lsl #6 │ │ │ │ - bl 3ebfbc <__cxa_atexit@plt+0x3df80c> │ │ │ │ + bl 3ffe1c <__cxa_atexit@plt+0x3f366c> │ │ │ │ mov lr, r0 │ │ │ │ b 1364c <__cxa_atexit@plt+0x6e9c> │ │ │ │ add lr, r3, #2 │ │ │ │ mov r0, ip │ │ │ │ add r1, r2, lr, lsl #6 │ │ │ │ - bl 3ebfbc <__cxa_atexit@plt+0x3df80c> │ │ │ │ + bl 3ffe1c <__cxa_atexit@plt+0x3f366c> │ │ │ │ mov lr, r0 │ │ │ │ b 13270 <__cxa_atexit@plt+0x6ac0> │ │ │ │ add lr, r3, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r2, lr, lsl #6 │ │ │ │ - bl 3ebfbc <__cxa_atexit@plt+0x3df80c> │ │ │ │ + bl 3ffe1c <__cxa_atexit@plt+0x3f366c> │ │ │ │ mov lr, r0 │ │ │ │ b 12b70 <__cxa_atexit@plt+0x63c0> │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, r2, #2 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, lr, r3, lsl #6 │ │ │ │ - bl 3ebfbc <__cxa_atexit@plt+0x3df80c> │ │ │ │ + bl 3ffe1c <__cxa_atexit@plt+0x3f366c> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov ip, r0 │ │ │ │ b 123f4 <__cxa_atexit@plt+0x5c44> │ │ │ │ add r0, r5, #2 │ │ │ │ add r1, r2, r0, lsl #6 │ │ │ │ mov r0, #3 │ │ │ │ - bl 3ebfbc <__cxa_atexit@plt+0x3df80c> │ │ │ │ + bl 3ffe1c <__cxa_atexit@plt+0x3f366c> │ │ │ │ b 12968 <__cxa_atexit@plt+0x61b8> │ │ │ │ add lr, r3, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r2, lr, lsl #6 │ │ │ │ - bl 3ebfbc <__cxa_atexit@plt+0x3df80c> │ │ │ │ + bl 3ffe1c <__cxa_atexit@plt+0x3f366c> │ │ │ │ mov lr, r0 │ │ │ │ b 130e0 <__cxa_atexit@plt+0x6930> │ │ │ │ add r0, r3, #2 │ │ │ │ add r1, r2, r0, lsl #6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ebfbc <__cxa_atexit@plt+0x3df80c> │ │ │ │ + bl 3ffe1c <__cxa_atexit@plt+0x3f366c> │ │ │ │ b 12a04 <__cxa_atexit@plt+0x6254> │ │ │ │ str r2, [sp, #4] │ │ │ │ add r2, ip, #2 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r1, lr, r2, lsl #6 │ │ │ │ - bl 3ebfbc <__cxa_atexit@plt+0x3df80c> │ │ │ │ + bl 3ffe1c <__cxa_atexit@plt+0x3f366c> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 126fc <__cxa_atexit@plt+0x5f4c> │ │ │ │ add r0, r3, #2 │ │ │ │ add r1, lr, r0, lsl #6 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 3ebfbc <__cxa_atexit@plt+0x3df80c> │ │ │ │ + bl 3ffe1c <__cxa_atexit@plt+0x3f366c> │ │ │ │ b 1227c <__cxa_atexit@plt+0x5acc> │ │ │ │ add lr, r3, #2 │ │ │ │ mov r0, #4 │ │ │ │ add r1, r5, lr, lsl #6 │ │ │ │ - bl 3ebfbc <__cxa_atexit@plt+0x3df80c> │ │ │ │ + bl 3ffe1c <__cxa_atexit@plt+0x3f366c> │ │ │ │ b 128c4 <__cxa_atexit@plt+0x6114> │ │ │ │ sub r2, r5, #1 │ │ │ │ ldr r5, [r5, #-1] │ │ │ │ dmb ish │ │ │ │ b 12cc8 <__cxa_atexit@plt+0x6518> │ │ │ │ mov r0, #3 │ │ │ │ str r5, [sp] │ │ │ │ - bl 3ebff4 <__cxa_atexit@plt+0x3df844> │ │ │ │ + bl 3ffe54 <__cxa_atexit@plt+0x3f36a4> │ │ │ │ ldr r3, [sp] │ │ │ │ b 121f8 <__cxa_atexit@plt+0x5a48> │ │ │ │ mov r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 3ebff4 <__cxa_atexit@plt+0x3df844> │ │ │ │ + bl 3ffe54 <__cxa_atexit@plt+0x3f36a4> │ │ │ │ ldr r3, [sp] │ │ │ │ b 1284c <__cxa_atexit@plt+0x609c> │ │ │ │ mov r0, #4 │ │ │ │ - bl 3ebff4 <__cxa_atexit@plt+0x3df844> │ │ │ │ + bl 3ffe54 <__cxa_atexit@plt+0x3f36a4> │ │ │ │ b 128c4 <__cxa_atexit@plt+0x6114> │ │ │ │ mov r0, ip │ │ │ │ - bl 3ebff4 <__cxa_atexit@plt+0x3df844> │ │ │ │ + bl 3ffe54 <__cxa_atexit@plt+0x3f36a4> │ │ │ │ mov lr, r0 │ │ │ │ b 1364c <__cxa_atexit@plt+0x6e9c> │ │ │ │ ldr r1, [pc, #-3484] @ 13080 <__cxa_atexit@plt+0x68d0> │ │ │ │ ldr r9, [r6, r1] │ │ │ │ add r7, r9, fp, lsl #3 │ │ │ │ orr fp, r7, sl │ │ │ │ str fp, [r8] │ │ │ │ b 12870 <__cxa_atexit@plt+0x60c0> │ │ │ │ mov r0, ip │ │ │ │ - bl 3ebff4 <__cxa_atexit@plt+0x3df844> │ │ │ │ + bl 3ffe54 <__cxa_atexit@plt+0x3f36a4> │ │ │ │ b 12d80 <__cxa_atexit@plt+0x65d0> │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ebff4 <__cxa_atexit@plt+0x3df844> │ │ │ │ + bl 3ffe54 <__cxa_atexit@plt+0x3f36a4> │ │ │ │ mov lr, r0 │ │ │ │ b 12b70 <__cxa_atexit@plt+0x63c0> │ │ │ │ mov r0, #22 │ │ │ │ - bl 3ebff4 <__cxa_atexit@plt+0x3df844> │ │ │ │ + bl 3ffe54 <__cxa_atexit@plt+0x3f36a4> │ │ │ │ b 133ec <__cxa_atexit@plt+0x6c3c> │ │ │ │ mov r0, ip │ │ │ │ - bl 3ebff4 <__cxa_atexit@plt+0x3df844> │ │ │ │ + bl 3ffe54 <__cxa_atexit@plt+0x3f36a4> │ │ │ │ mov lr, r0 │ │ │ │ b 13270 <__cxa_atexit@plt+0x6ac0> │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ebff4 <__cxa_atexit@plt+0x3df844> │ │ │ │ + bl 3ffe54 <__cxa_atexit@plt+0x3f36a4> │ │ │ │ mov lr, r0 │ │ │ │ b 130e0 <__cxa_atexit@plt+0x6930> │ │ │ │ mov r0, r3 │ │ │ │ - bl 3ebff4 <__cxa_atexit@plt+0x3df844> │ │ │ │ + bl 3ffe54 <__cxa_atexit@plt+0x3f36a4> │ │ │ │ b 12ef8 <__cxa_atexit@plt+0x6748> │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 3ebff4 <__cxa_atexit@plt+0x3df844> │ │ │ │ + bl 3ffe54 <__cxa_atexit@plt+0x3f36a4> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov ip, r0 │ │ │ │ b 123f4 <__cxa_atexit@plt+0x5c44> │ │ │ │ mov r0, lr │ │ │ │ - bl 3ebff4 <__cxa_atexit@plt+0x3df844> │ │ │ │ + bl 3ffe54 <__cxa_atexit@plt+0x3f36a4> │ │ │ │ b 1227c <__cxa_atexit@plt+0x5acc> │ │ │ │ mov r0, #67 @ 0x43 │ │ │ │ - bl 3ebff4 <__cxa_atexit@plt+0x3df844> │ │ │ │ + bl 3ffe54 <__cxa_atexit@plt+0x3f36a4> │ │ │ │ b 1354c <__cxa_atexit@plt+0x6d9c> │ │ │ │ mov r0, r7 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ - bl 3ebff4 <__cxa_atexit@plt+0x3df844> │ │ │ │ + bl 3ffe54 <__cxa_atexit@plt+0x3f36a4> │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 126fc <__cxa_atexit@plt+0x5f4c> │ │ │ │ mov r0, ip │ │ │ │ - bl 3ebff4 <__cxa_atexit@plt+0x3df844> │ │ │ │ + bl 3ffe54 <__cxa_atexit@plt+0x3f36a4> │ │ │ │ b 12578 <__cxa_atexit@plt+0x5dc8> │ │ │ │ mov r0, r5 │ │ │ │ - bl 3ebff4 <__cxa_atexit@plt+0x3df844> │ │ │ │ + bl 3ffe54 <__cxa_atexit@plt+0x3f36a4> │ │ │ │ b 12a04 <__cxa_atexit@plt+0x6254> │ │ │ │ mov r0, #3 │ │ │ │ - bl 3ebff4 <__cxa_atexit@plt+0x3df844> │ │ │ │ + bl 3ffe54 <__cxa_atexit@plt+0x3f36a4> │ │ │ │ b 12968 <__cxa_atexit@plt+0x61b8> │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 3ebffc <__cxa_atexit@plt+0x3df84c> │ │ │ │ + b 3ffe5c <__cxa_atexit@plt+0x3f36ac> │ │ │ │ ldr r5, [r1, #28] │ │ │ │ movw r2, #8160 @ 0x1fe0 │ │ │ │ cmp r5, #0 │ │ │ │ ldreq r1, [r1, #8] │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r9, [r3, #4] │ │ │ │ lsr r7, r9, #20 │ │ │ │ @@ -7767,18 +7767,18 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne 12870 <__cxa_atexit@plt+0x60c0> │ │ │ │ ldr lr, [r4] │ │ │ │ mov r1, r9 │ │ │ │ add r0, lr, #908 @ 0x38c │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 3ebfd4 <__cxa_atexit@plt+0x3df824> │ │ │ │ + b 3ffe34 <__cxa_atexit@plt+0x3f3684> │ │ │ │ mov r0, r9 │ │ │ │ str r9, [sp] │ │ │ │ - bl 3ebfdc <__cxa_atexit@plt+0x3df82c> │ │ │ │ + bl 3ffe3c <__cxa_atexit@plt+0x3f368c> │ │ │ │ ldr r9, [sp] │ │ │ │ b 13824 <__cxa_atexit@plt+0x7074> │ │ │ │ ldr r0, [pc, #912] @ 144cc <__cxa_atexit@plt+0x7d1c> │ │ │ │ add ip, pc, r0 │ │ │ │ ldrb r3, [ip] │ │ │ │ cmp r3, #0 │ │ │ │ beq 12870 <__cxa_atexit@plt+0x60c0> │ │ │ │ @@ -7826,15 +7826,15 @@ │ │ │ │ orr fp, r6, #1 │ │ │ │ dmb ish │ │ │ │ str fp, [r3] │ │ │ │ ldr r8, [r8] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r8 │ │ │ │ - bl 3ebfac <__cxa_atexit@plt+0x3df7fc> │ │ │ │ + bl 3ffe0c <__cxa_atexit@plt+0x3f365c> │ │ │ │ ldr sl, [sp] │ │ │ │ add ip, sl, #16 │ │ │ │ ldr r1, [sl, #4] │ │ │ │ ldr r2, [sl, #12] │ │ │ │ add r9, ip, r1, lsl #2 │ │ │ │ cmp r2, r9 │ │ │ │ bcs 12870 <__cxa_atexit@plt+0x60c0> │ │ │ │ @@ -7855,22 +7855,22 @@ │ │ │ │ cmp sl, r6 │ │ │ │ movcc r6, #1 │ │ │ │ strbcc r6, [r4, #44] @ 0x2c │ │ │ │ b 14034 <__cxa_atexit@plt+0x7884> │ │ │ │ add lr, r5, #2 │ │ │ │ add r1, r0, lr, lsl #6 │ │ │ │ mov r0, #2 │ │ │ │ - bl 3ebfbc <__cxa_atexit@plt+0x3df80c> │ │ │ │ + bl 3ffe1c <__cxa_atexit@plt+0x3f366c> │ │ │ │ mov r2, r0 │ │ │ │ b 1409c <__cxa_atexit@plt+0x78ec> │ │ │ │ mov r0, #2 │ │ │ │ - bl 3ebff4 <__cxa_atexit@plt+0x3df844> │ │ │ │ + bl 3ffe54 <__cxa_atexit@plt+0x3f36a4> │ │ │ │ mov r2, r0 │ │ │ │ b 1409c <__cxa_atexit@plt+0x78ec> │ │ │ │ - bl 3ebf7c <__cxa_atexit@plt+0x3df7cc> │ │ │ │ + bl 3ffddc <__cxa_atexit@plt+0x3f362c> │ │ │ │ ldr r2, [pc, #564] @ 144d8 <__cxa_atexit@plt+0x7d28> │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r2 │ │ │ │ str r0, [fp, #8] │ │ │ │ str r8, [fp, #12] │ │ │ │ str fp, [r7] │ │ │ │ @@ -7937,20 +7937,20 @@ │ │ │ │ ldrb fp, [r5] │ │ │ │ cmp fp, #0 │ │ │ │ bne 12870 <__cxa_atexit@plt+0x60c0> │ │ │ │ b 14108 <__cxa_atexit@plt+0x7958> │ │ │ │ str r3, [sp] │ │ │ │ add r3, lr, #2 │ │ │ │ add r1, fp, r3, lsl #6 │ │ │ │ - bl 3ebfbc <__cxa_atexit@plt+0x3df80c> │ │ │ │ + bl 3ffe1c <__cxa_atexit@plt+0x3f366c> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r6, r0 │ │ │ │ b 141c8 <__cxa_atexit@plt+0x7a18> │ │ │ │ str r3, [sp] │ │ │ │ - bl 3ebff4 <__cxa_atexit@plt+0x3df844> │ │ │ │ + bl 3ffe54 <__cxa_atexit@plt+0x3f36a4> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r6, r0 │ │ │ │ b 141c8 <__cxa_atexit@plt+0x7a18> │ │ │ │ ldr ip, [pc, #260] @ 144f4 <__cxa_atexit@plt+0x7d44> │ │ │ │ ldr r6, [r6, ip] │ │ │ │ ldr r1, [r6] │ │ │ │ cmp r8, r1 │ │ │ │ @@ -7971,43 +7971,43 @@ │ │ │ │ cmp fp, #0 │ │ │ │ bne 14000 <__cxa_atexit@plt+0x7850> │ │ │ │ ldr lr, [r4] │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, lr, #908 @ 0x38c │ │ │ │ str r3, [sp] │ │ │ │ - bl 3ebfd4 <__cxa_atexit@plt+0x3df824> │ │ │ │ + bl 3ffe34 <__cxa_atexit@plt+0x3f3684> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 14000 <__cxa_atexit@plt+0x7850> │ │ │ │ ldr r2, [r7, #236] @ 0xec │ │ │ │ strd r2, [r5, #8] │ │ │ │ ldr sl, [r7, #236] @ 0xec │ │ │ │ cmp sl, #0 │ │ │ │ strne r5, [sl, #12] │ │ │ │ str r5, [r7, #236] @ 0xec │ │ │ │ ldr r5, [r7, #240] @ 0xf0 │ │ │ │ ldr r9, [r9, #4] │ │ │ │ add r8, r5, r9, lsr #10 │ │ │ │ str r8, [r7, #240] @ 0xf0 │ │ │ │ b 14034 <__cxa_atexit@plt+0x7884> │ │ │ │ - bl 3ebfe4 <__cxa_atexit@plt+0x3df834> │ │ │ │ + bl 3ffe44 <__cxa_atexit@plt+0x3f3694> │ │ │ │ b 13f78 <__cxa_atexit@plt+0x77c8> │ │ │ │ ldr r1, [pc, #104] @ 14500 <__cxa_atexit@plt+0x7d50> │ │ │ │ add r3, pc, r1 │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ beq 12870 <__cxa_atexit@plt+0x60c0> │ │ │ │ ldr sl, [pc, #88] @ 14504 <__cxa_atexit@plt+0x7d54> │ │ │ │ add r6, pc, sl │ │ │ │ ldrb r7, [r6] │ │ │ │ cmp r7, #0 │ │ │ │ bne 12870 <__cxa_atexit@plt+0x60c0> │ │ │ │ b 14108 <__cxa_atexit@plt+0x7958> │ │ │ │ - bl 3ebfe4 <__cxa_atexit@plt+0x3df834> │ │ │ │ + bl 3ffe44 <__cxa_atexit@plt+0x3f3694> │ │ │ │ b 1434c <__cxa_atexit@plt+0x7b9c> │ │ │ │ sbceq r8, r0, #96, 10 @ 0x18000000 │ │ │ │ sbceq r8, r0, #322961408 @ 0x13400000 │ │ │ │ sbceq r8, r0, #12, 10 @ 0x3000000 │ │ │ │ sbceq r8, r0, #-117440512 @ 0xf9000000 │ │ │ │ @ instruction: 0xfffffab0 │ │ │ │ sbceq r8, r0, #164, 6 @ 0x90000002 │ │ │ │ @@ -8021,33 +8021,33 @@ │ │ │ │ sbceq r8, r0, #48, 4 │ │ │ │ sbceq r8, r0, #-805306367 @ 0xd0000001 │ │ │ │ sbceq r8, r0, #176, 2 @ 0x2c │ │ │ │ sbceq r8, r0, #1073741863 @ 0x40000027 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #1 │ │ │ │ - b 3ec004 <__cxa_atexit@plt+0x3df854> │ │ │ │ + b 3ffe64 <__cxa_atexit@plt+0x3f36b4> │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub sp, sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - bl 3ec00c <__cxa_atexit@plt+0x3df85c> │ │ │ │ + bl 3ffe6c <__cxa_atexit@plt+0x3f36bc> │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r0, #1000] @ 0x3e8 │ │ │ │ ldr ip, [r0, #1004] @ 0x3ec │ │ │ │ adds r3, r3, r2 │ │ │ │ str r3, [r0, #1000] @ 0x3e8 │ │ │ │ adc ip, ip, #0 │ │ │ │ str ip, [r0, #1004] @ 0x3ec │ │ │ │ mov r0, #2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 3ec004 <__cxa_atexit@plt+0x3df854> │ │ │ │ + b 3ffe64 <__cxa_atexit@plt+0x3f36b4> │ │ │ │ bleq 506a4 <__cxa_atexit@plt+0x43ef4> │ │ │ │ cdpeq 0, 0, cr15, cr0, cr15, {2} │ │ │ │ strbtmi fp, [sl], -r2, lsl #24 │ │ │ │ strlt fp, [r1], #-1028 @ 0xfffffbfc │ │ │ │ @ instruction: 0xa018f8df │ │ │ │ ldrmi sl, [sl], #773 @ 0x305 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @@ -8228,29 +8228,29 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 14894 <__cxa_atexit@plt+0x80e4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1488c <__cxa_atexit@plt+0x80dc> │ │ │ │ ldr r3, [pc, #56] @ 1489c <__cxa_atexit@plt+0x80ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #44] @ 148a0 <__cxa_atexit@plt+0x80f0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r5, [pc, #36] @ 148a4 <__cxa_atexit@plt+0x80f4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 3eb5cc <__cxa_atexit@plt+0x3dee1c> │ │ │ │ + b 3ff58c <__cxa_atexit@plt+0x3f2ddc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ sbceq r2, r0, #148, 12 @ 0x9400000 │ │ │ │ sbceq r2, r0, #136, 12 @ 0x8800000 │ │ │ │ sbceq r2, r0, #128, 12 @ 0x8000000 │ │ │ │ @@ -8258,41 +8258,41 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 14904 <__cxa_atexit@plt+0x8154> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ cmp r0, #0 │ │ │ │ beq 148fc <__cxa_atexit@plt+0x814c> │ │ │ │ ldr r8, [pc, #48] @ 1490c <__cxa_atexit@plt+0x815c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #44] @ 14910 <__cxa_atexit@plt+0x8160> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #40] @ 14914 <__cxa_atexit@plt+0x8164> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsbeq r8, fp, #536870927 @ 0x2000000f │ │ │ │ + rsbeq r8, fp, #-2147483588 @ 0x8000003c │ │ │ │ addseq lr, lr, #152, 16 @ 0x980000 │ │ │ │ sbceq r2, r0, #12, 12 @ 0xc00000 │ │ │ │ addseq lr, lr, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b 7d5834 <__cxa_atexit@plt+0x7c9084> │ │ │ │ + b 7d56dc <__cxa_atexit@plt+0x7c8f2c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -8352,15 +8352,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 14b40 <__cxa_atexit@plt+0x8390> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ cmp r0, #0 │ │ │ │ beq 14b2c <__cxa_atexit@plt+0x837c> │ │ │ │ ldr r7, [pc, #272] @ 14b64 <__cxa_atexit@plt+0x83b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #268] @ 14b68 <__cxa_atexit@plt+0x83b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #-12] │ │ │ │ @@ -8424,15 +8424,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 14b70 <__cxa_atexit@plt+0x83c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r9 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ sbceq r2, r0, #156, 8 @ 0x9c000000 │ │ │ │ sbceq r2, r0, #164, 8 @ 0xa4000000 │ │ │ │ sbceq r2, r0, #188, 6 @ 0xf0000002 │ │ │ │ sbceq r2, r0, #52, 8 @ 0x34000000 │ │ │ │ sbceq r2, r0, #44, 8 @ 0x2c000000 │ │ │ │ addseq lr, lr, #208, 12 @ 0xd000000 │ │ │ │ @@ -8484,36 +8484,36 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r4, r9 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ mov r4, #60 @ 0x3c │ │ │ │ str r4, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ sbceq r2, r0, #28, 6 @ 0x70000000 │ │ │ │ sbceq r2, r0, #20, 6 @ 0x50000000 │ │ │ │ addseq lr, lr, #236, 12 @ 0xec00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14cb0 <__cxa_atexit@plt+0x8500> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ cmp r0, #0 │ │ │ │ beq 14ca8 <__cxa_atexit@plt+0x84f8> │ │ │ │ ldr r8, [pc, #40] @ 14cb8 <__cxa_atexit@plt+0x8508> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 14cbc <__cxa_atexit@plt+0x850c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 36fd0 <__cxa_atexit@plt+0x2a820> │ │ │ │ + b 4c0a54 <__cxa_atexit@plt+0x4b42a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addseq lr, lr, #172, 12 @ 0xac00000 │ │ │ │ sbceq r2, r0, #96, 4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -8588,54 +8588,54 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14e24 <__cxa_atexit@plt+0x8674> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ cmp r0, #0 │ │ │ │ beq 14e1c <__cxa_atexit@plt+0x866c> │ │ │ │ ldr r8, [pc, #40] @ 14e2c <__cxa_atexit@plt+0x867c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 14e30 <__cxa_atexit@plt+0x8680> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 36fd0 <__cxa_atexit@plt+0x2a820> │ │ │ │ + b 4c0a54 <__cxa_atexit@plt+0x4b42a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addseq lr, lr, #48, 12 @ 0x3000000 │ │ │ │ sbceq r2, r0, #236 @ 0xec │ │ │ │ addseq lr, lr, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 14e98 <__cxa_atexit@plt+0x86e8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ cmp r0, #0 │ │ │ │ beq 14e90 <__cxa_atexit@plt+0x86e0> │ │ │ │ ldr r3, [pc, #56] @ 14ea0 <__cxa_atexit@plt+0x86f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 14ea4 <__cxa_atexit@plt+0x86f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #40] @ 14ea8 <__cxa_atexit@plt+0x86f8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 58d10 <__cxa_atexit@plt+0x4c560> │ │ │ │ + b 4e2794 <__cxa_atexit@plt+0x4d5fe4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addseq lr, lr, #68, 12 @ 0x4400000 │ │ │ │ sbceq r2, r0, #136 @ 0x88 │ │ │ │ sbceq r2, r0, #172 @ 0xac │ │ │ │ @@ -8643,28 +8643,28 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 14f0c <__cxa_atexit@plt+0x875c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ cmp r0, #0 │ │ │ │ beq 14f04 <__cxa_atexit@plt+0x8754> │ │ │ │ ldr r3, [pc, #52] @ 14f14 <__cxa_atexit@plt+0x8764> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #48] @ 14f18 <__cxa_atexit@plt+0x8768> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 14f1c <__cxa_atexit@plt+0x876c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r9, r3, #3 │ │ │ │ mov r5, sl │ │ │ │ - b 58d10 <__cxa_atexit@plt+0x4c560> │ │ │ │ + b 4e2794 <__cxa_atexit@plt+0x4d5fe4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addseq lr, lr, #0, 12 │ │ │ │ addseq lr, lr, #200, 8 @ 0xc8000000 │ │ │ │ sbceq r2, r0, #8 │ │ │ │ @@ -8672,118 +8672,118 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 14f74 <__cxa_atexit@plt+0x87c4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ cmp r0, #0 │ │ │ │ beq 14f6c <__cxa_atexit@plt+0x87bc> │ │ │ │ ldr r8, [pc, #40] @ 14f7c <__cxa_atexit@plt+0x87cc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 14f80 <__cxa_atexit@plt+0x87d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 36fd0 <__cxa_atexit@plt+0x2a820> │ │ │ │ + b 4c0a54 <__cxa_atexit@plt+0x4b42a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addseq lr, lr, #24, 12 @ 0x1800000 │ │ │ │ sbceq r1, r0, #156, 30 @ 0x270 │ │ │ │ addseq lr, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 14fe8 <__cxa_atexit@plt+0x8838> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ cmp r0, #0 │ │ │ │ beq 14fe0 <__cxa_atexit@plt+0x8830> │ │ │ │ ldr r3, [pc, #56] @ 14ff0 <__cxa_atexit@plt+0x8840> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 14ff4 <__cxa_atexit@plt+0x8844> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #40] @ 14ff8 <__cxa_atexit@plt+0x8848> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 58d10 <__cxa_atexit@plt+0x4c560> │ │ │ │ + b 4e2794 <__cxa_atexit@plt+0x4d5fe4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addseq lr, lr, #44, 12 @ 0x2c00000 │ │ │ │ sbceq r1, r0, #56, 30 @ 0xe0 │ │ │ │ sbceq r1, r0, #92, 30 @ 0x170 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 1501c <__cxa_atexit@plt+0x886c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 19774 <__cxa_atexit@plt+0xcfc4> │ │ │ │ + b 4a31f8 <__cxa_atexit@plt+0x496a48> │ │ │ │ sbceq r1, r0, #28, 30 @ 0x70 │ │ │ │ addseq lr, lr, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 15074 <__cxa_atexit@plt+0x88c4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1506c <__cxa_atexit@plt+0x88bc> │ │ │ │ ldr r8, [pc, #40] @ 1507c <__cxa_atexit@plt+0x88cc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 15080 <__cxa_atexit@plt+0x88d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 36fd0 <__cxa_atexit@plt+0x2a820> │ │ │ │ + b 4c0a54 <__cxa_atexit@plt+0x4b42a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addseq lr, lr, #88, 12 @ 0x5800000 │ │ │ │ sbceq r1, r0, #156, 28 @ 0x9c0 │ │ │ │ addseq lr, lr, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 150e8 <__cxa_atexit@plt+0x8938> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ cmp r0, #0 │ │ │ │ beq 150e0 <__cxa_atexit@plt+0x8930> │ │ │ │ ldr r3, [pc, #56] @ 150f0 <__cxa_atexit@plt+0x8940> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 150f4 <__cxa_atexit@plt+0x8944> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #40] @ 150f8 <__cxa_atexit@plt+0x8948> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 58d10 <__cxa_atexit@plt+0x4c560> │ │ │ │ + b 4e2794 <__cxa_atexit@plt+0x4d5fe4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addseq lr, lr, #108, 12 @ 0x6c00000 │ │ │ │ sbceq r1, r0, #56, 28 @ 0x380 │ │ │ │ sbceq r1, r0, #92, 28 @ 0x5c0 │ │ │ │ @@ -8791,15 +8791,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 15170 <__cxa_atexit@plt+0x89c0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ cmp r0, #0 │ │ │ │ beq 15168 <__cxa_atexit@plt+0x89b8> │ │ │ │ ldr lr, [pc, #72] @ 15178 <__cxa_atexit@plt+0x89c8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, #68] @ 1517c <__cxa_atexit@plt+0x89cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #64] @ 15180 <__cxa_atexit@plt+0x89d0> │ │ │ │ @@ -8809,15 +8809,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, lr, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 59ec8 <__cxa_atexit@plt+0x4d718> │ │ │ │ + b 4e394c <__cxa_atexit@plt+0x4d719c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addseq lr, lr, #152, 12 @ 0x9800000 │ │ │ │ sbceq r1, r0, #192, 26 @ 0x3000 │ │ │ │ sbceq r1, r0, #244, 26 @ 0x3d00 │ │ │ │ @@ -8826,29 +8826,29 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 151ec <__cxa_atexit@plt+0x8a3c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ cmp r0, #0 │ │ │ │ beq 151e4 <__cxa_atexit@plt+0x8a34> │ │ │ │ ldr r3, [pc, #56] @ 151f4 <__cxa_atexit@plt+0x8a44> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 151f8 <__cxa_atexit@plt+0x8a48> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #48] @ 151fc <__cxa_atexit@plt+0x8a4c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #3 │ │ │ │ mov r5, sl │ │ │ │ - b 58d10 <__cxa_atexit@plt+0x4c560> │ │ │ │ + b 4e2794 <__cxa_atexit@plt+0x4d5fe4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addseq lr, lr, #240, 2 @ 0x3c │ │ │ │ addseq lr, lr, #32, 12 @ 0x2000000 │ │ │ │ sbceq r1, r0, #44, 26 @ 0xb00 │ │ │ │ @@ -8856,50 +8856,50 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 15254 <__cxa_atexit@plt+0x8aa4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1524c <__cxa_atexit@plt+0x8a9c> │ │ │ │ ldr r8, [pc, #40] @ 1525c <__cxa_atexit@plt+0x8aac> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 15260 <__cxa_atexit@plt+0x8ab0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 36fd0 <__cxa_atexit@plt+0x2a820> │ │ │ │ + b 4c0a54 <__cxa_atexit@plt+0x4b42a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addseq lr, lr, #240, 10 @ 0x3c000000 │ │ │ │ sbceq r1, r0, #188, 24 @ 0xbc00 │ │ │ │ addseq lr, lr, #0, 12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 152b8 <__cxa_atexit@plt+0x8b08> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ cmp r0, #0 │ │ │ │ beq 152b0 <__cxa_atexit@plt+0x8b00> │ │ │ │ ldr r8, [pc, #40] @ 152c0 <__cxa_atexit@plt+0x8b10> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 152c4 <__cxa_atexit@plt+0x8b14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 36fd0 <__cxa_atexit@plt+0x2a820> │ │ │ │ + b 4c0a54 <__cxa_atexit@plt+0x4b42a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ addseq lr, lr, #192, 10 @ 0x30000000 │ │ │ │ sbceq r1, r0, #88, 24 @ 0x5800 │ │ │ │ addseq lr, lr, #84, 12 @ 0x5400000 │ │ │ │ @@ -9029,15 +9029,15 @@ │ │ │ │ sub r7, r6, #55 @ 0x37 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r4, sl │ │ │ │ bx r0 │ │ │ │ mov r4, #108 @ 0x6c │ │ │ │ str r4, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ sbceq r1, r0, #40, 22 @ 0xa000 │ │ │ │ sbceq r1, r0, #56, 22 @ 0xe000 │ │ │ │ sbceq r1, r0, #36, 22 @ 0x9000 │ │ │ │ sbceq r1, r0, #16, 22 @ 0x4000 │ │ │ │ sbceq r1, r0, #4, 22 @ 0x1000 │ │ │ │ sbceq r1, r0, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -9094,15 +9094,15 @@ │ │ │ │ addseq lr, lr, #20, 6 @ 0x50000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b 6c0a60 <__cxa_atexit@plt+0x6b42b0> │ │ │ │ + b 6c0908 <__cxa_atexit@plt+0x6b4158> │ │ │ │ addseq lr, lr, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -9124,15 +9124,15 @@ │ │ │ │ ldr r2, [pc, #76] @ 15688 <__cxa_atexit@plt+0x8ed8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ mov r9, r3 │ │ │ │ - b 6c2bac <__cxa_atexit@plt+0x6b63fc> │ │ │ │ + b 6c2a54 <__cxa_atexit@plt+0x6b62a4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, sl │ │ │ │ @@ -9157,29 +9157,29 @@ │ │ │ │ beq 156d8 <__cxa_atexit@plt+0x8f28> │ │ │ │ ldr r2, [pc, #32] @ 156e4 <__cxa_atexit@plt+0x8f34> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r7 │ │ │ │ - b 6c2bac <__cxa_atexit@plt+0x6b63fc> │ │ │ │ + b 6c2a54 <__cxa_atexit@plt+0x6b62a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ addseq lr, lr, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ 15710 <__cxa_atexit@plt+0x8f60> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov sl, r7 │ │ │ │ - b 6c2bac <__cxa_atexit@plt+0x6b63fc> │ │ │ │ + b 6c2a54 <__cxa_atexit@plt+0x6b62a4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -9191,15 +9191,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 15764 <__cxa_atexit@plt+0x8fb4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ + b 3ff5a4 <__cxa_atexit@plt+0x3f2df4> │ │ │ │ sbceq r1, r0, #216, 14 @ 0x3600000 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ addseq lr, lr, #120, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ @@ -9227,15 +9227,15 @@ │ │ │ │ str r2, [r2, #16] │ │ │ │ str lr, [r2, #20] │ │ │ │ str r1, [r2, #24] │ │ │ │ ldr r3, [pc, #56] @ 1581c <__cxa_atexit@plt+0x906c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ sub r9, r6, #2 │ │ │ │ - b 7a120c <__cxa_atexit@plt+0x794a5c> │ │ │ │ + b 7a10b4 <__cxa_atexit@plt+0x794904> │ │ │ │ mov r6, r2 │ │ │ │ b 15800 <__cxa_atexit@plt+0x9050> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -9247,15 +9247,15 @@ │ │ │ │ addseq sp, lr, #116, 18 @ 0x1d0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 15840 <__cxa_atexit@plt+0x9090> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3eb5ec <__cxa_atexit@plt+0x3dee3c> │ │ │ │ + b 3ff5ac <__cxa_atexit@plt+0x3f2dfc> │ │ │ │ addseq sp, lr, #104, 18 @ 0x1a0000 │ │ │ │ addseq lr, lr, #180 @ 0xb4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #60 @ 0x3c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1588c <__cxa_atexit@plt+0x90dc> │ │ │ │ @@ -9333,19 +9333,19 @@ │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r5, #-16] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ ldr fp, [sp, #28] │ │ │ │ - b 3eb5f4 <__cxa_atexit@plt+0x3dee44> │ │ │ │ + b 3ff5b4 <__cxa_atexit@plt+0x3f2e04> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ addseq sp, lr, #112, 16 @ 0x700000 │ │ │ │ addseq sp, lr, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, lr │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -9378,15 +9378,15 @@ │ │ │ │ ldr r1, [pc, #312] @ 15b6c <__cxa_atexit@plt+0x93bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r9, #-24] @ 0xffffffe8 │ │ │ │ sub r1, r9, #20 │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ stmdb r9, {r2, r3} │ │ │ │ sub sl, r6, #18 │ │ │ │ - b 3eb5fc <__cxa_atexit@plt+0x3dee4c> │ │ │ │ + b 3ff5bc <__cxa_atexit@plt+0x3f2e0c> │ │ │ │ add r6, r9, #84 @ 0x54 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15b38 <__cxa_atexit@plt+0x9388> │ │ │ │ ldr r2, [pc, #228] @ 15b44 <__cxa_atexit@plt+0x9394> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r7, r2, #1 │ │ │ │ str r7, [sp] │ │ │ │ @@ -9437,18 +9437,18 @@ │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r8, [r9, #84] @ 0x54 │ │ │ │ sub r7, r6, #55 @ 0x37 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ sbceq r1, r0, #160, 8 @ 0xa0000000 │ │ │ │ sbceq r1, r0, #236, 8 @ 0xec000000 │ │ │ │ sbceq r1, r0, #100, 8 @ 0x64000000 │ │ │ │ sbceq r1, r0, #148, 8 @ 0x94000000 │ │ │ │ sbceq r1, r0, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ @@ -9494,15 +9494,15 @@ │ │ │ │ str lr, [r3, #60] @ 0x3c │ │ │ │ sub r7, r6, #55 @ 0x37 │ │ │ │ ldm sp, {r4, fp} │ │ │ │ bx r0 │ │ │ │ mov r0, #60 @ 0x3c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov fp, lr │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ sbceq r1, r0, #96, 6 @ 0x80000001 │ │ │ │ addseq sp, lr, #152, 24 @ 0x9800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #96 @ 0x60 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 15c8c <__cxa_atexit@plt+0x94dc> │ │ │ │ @@ -9688,15 +9688,15 @@ │ │ │ │ sub r7, r6, #55 @ 0x37 │ │ │ │ ldr r0, [r5, #88]! @ 0x58 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #124 @ 0x7c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ sbceq r1, r0, #120, 2 │ │ │ │ sbceq r1, r0, #64, 2 │ │ │ │ sbceq r1, r0, #84, 2 │ │ │ │ sbceq r1, r0, #40, 2 │ │ │ │ sbceq r1, r0, #240 @ 0xf0 │ │ │ │ sbceq r1, r0, #108 @ 0x6c │ │ │ │ sbceq r1, r0, #156 @ 0x9c │ │ │ │ @@ -9710,15 +9710,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #36] @ 15f90 <__cxa_atexit@plt+0x97e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ - b 3eb604 <__cxa_atexit@plt+0x3dee54> │ │ │ │ + b 3ff5c4 <__cxa_atexit@plt+0x3f2e14> │ │ │ │ ldr r7, [pc, #16] @ 15f94 <__cxa_atexit@plt+0x97e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ sbceq r1, r0, #12 │ │ │ │ addseq sp, lr, #68, 20 @ 0x44000 │ │ │ │ @@ -9731,26 +9731,26 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 15fd8 <__cxa_atexit@plt+0x9828> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 2feec <__cxa_atexit@plt+0x2373c> │ │ │ │ + b 4b9970 <__cxa_atexit@plt+0x4ad1c0> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ addseq sp, lr, #216, 16 @ 0xd80000 │ │ │ │ sbceq r0, r0, #188, 30 @ 0x2f0 │ │ │ │ addseq sp, lr, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 15ffc <__cxa_atexit@plt+0x984c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 30864 <__cxa_atexit@plt+0x240b4> │ │ │ │ + b 4ba2e8 <__cxa_atexit@plt+0x4adb38> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ addseq sp, lr, #132, 18 @ 0x210000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #92] @ 16070 <__cxa_atexit@plt+0x98c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -9771,15 +9771,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #32] @ 1607c <__cxa_atexit@plt+0x98cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r8, [pc, #20] @ 16080 <__cxa_atexit@plt+0x98d0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3eb60c <__cxa_atexit@plt+0x3dee5c> │ │ │ │ + b 3ff5cc <__cxa_atexit@plt+0x3f2e1c> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ addseq sp, lr, #56, 2 │ │ │ │ sbceq r0, r0, #24, 30 @ 0x60 │ │ │ │ sbceq r0, r0, #20, 30 @ 0x50 │ │ │ │ addseq sp, lr, #0, 18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -9798,15 +9798,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #36] @ 160ec <__cxa_atexit@plt+0x993c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r8, [pc, #24] @ 160f0 <__cxa_atexit@plt+0x9940> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3eb60c <__cxa_atexit@plt+0x3dee5c> │ │ │ │ + b 3ff5cc <__cxa_atexit@plt+0x3f2e1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ addseq sp, lr, #204 @ 0xcc │ │ │ │ sbceq r0, r0, #172, 28 @ 0xac0 │ │ │ │ sbceq r0, r0, #168, 28 @ 0xa80 │ │ │ │ addseq sp, lr, #124, 16 @ 0x7c0000 │ │ │ │ @@ -9834,15 +9834,15 @@ │ │ │ │ ldr r9, [r7, #2] │ │ │ │ str r5, [r3] │ │ │ │ ldr r5, [pc, #100] @ 161c0 <__cxa_atexit@plt+0x9a10> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add sl, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb614 <__cxa_atexit@plt+0x3dee64> │ │ │ │ + b 3ff5d4 <__cxa_atexit@plt+0x3f2e24> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #48] @ 161b0 <__cxa_atexit@plt+0x9a00> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 161b4 <__cxa_atexit@plt+0x9a04> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -9873,15 +9873,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #80] @ 1624c <__cxa_atexit@plt+0x9a9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add sl, r2, #2 │ │ │ │ - b 3eb614 <__cxa_atexit@plt+0x3dee64> │ │ │ │ + b 3ff5d4 <__cxa_atexit@plt+0x3f2e24> │ │ │ │ ldr r3, [pc, #44] @ 1623c <__cxa_atexit@plt+0x9a8c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 16240 <__cxa_atexit@plt+0x9a90> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ @@ -9904,15 +9904,15 @@ │ │ │ │ bne 16284 <__cxa_atexit@plt+0x9ad4> │ │ │ │ ldr r3, [pc, #80] @ 162c0 <__cxa_atexit@plt+0x9b10> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #68] @ 162c4 <__cxa_atexit@plt+0x9b14> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ + b 3ff5dc <__cxa_atexit@plt+0x3f2e2c> │ │ │ │ ldr r3, [pc, #44] @ 162b8 <__cxa_atexit@plt+0x9b08> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 162bc <__cxa_atexit@plt+0x9b0c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ @@ -9954,15 +9954,15 @@ │ │ │ │ ldr r9, [r7, #2] │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [pc, #208] @ 1640c <__cxa_atexit@plt+0x9c5c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ add sl, r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ - b 3eb614 <__cxa_atexit@plt+0x3dee64> │ │ │ │ + b 3ff5d4 <__cxa_atexit@plt+0x3f2e24> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #24 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 163cc <__cxa_atexit@plt+0x9c1c> │ │ │ │ ldr lr, [pc, #144] @ 163f4 <__cxa_atexit@plt+0x9c44> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5, #4] │ │ │ │ @@ -9986,25 +9986,25 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 16414 <__cxa_atexit@plt+0x9c64> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r2, #28]! │ │ │ │ str r8, [r2, #8] │ │ │ │ str r1, [r5, #4]! │ │ │ │ mov r8, r2 │ │ │ │ - b 33b3b0 <__cxa_atexit@plt+0x32ec00> │ │ │ │ + b f63c8 <__cxa_atexit@plt+0xe9c18> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ ldr r7, [pc, #32] @ 16400 <__cxa_atexit@plt+0x9c50> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #4]! │ │ │ │ mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ @ instruction: 0xfffff8c4 │ │ │ │ sbceq r0, r0, #140, 22 @ 0x23000 │ │ │ │ sbceq r0, r0, #132, 22 @ 0x21000 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ addseq ip, lr, #24, 30 @ 0x60 │ │ │ │ sbceq r0, r0, #72, 24 @ 0x4800 │ │ │ │ @@ -10028,15 +10028,15 @@ │ │ │ │ str r5, [r3] │ │ │ │ ldr r5, [pc, #216] @ 16538 <__cxa_atexit@plt+0x9d88> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r5, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ + b 3ff5dc <__cxa_atexit@plt+0x3f2e2c> │ │ │ │ add r6, r8, #24 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 164f4 <__cxa_atexit@plt+0x9d44> │ │ │ │ sub r3, r6, #7 │ │ │ │ str r3, [r5, #16] │ │ │ │ ldr r6, [pc, #140] @ 1651c <__cxa_atexit@plt+0x9d6c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ @@ -10057,28 +10057,28 @@ │ │ │ │ ldr r2, [pc, #92] @ 1652c <__cxa_atexit@plt+0x9d7c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #88] @ 16530 <__cxa_atexit@plt+0x9d80> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r8, #28]! │ │ │ │ str r3, [r8, #8] │ │ │ │ str r1, [r5, #4]! │ │ │ │ - b 33b3b0 <__cxa_atexit@plt+0x32ec00> │ │ │ │ + b f63c8 <__cxa_atexit@plt+0xe9c18> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ ldr r7, [pc, #32] @ 16528 <__cxa_atexit@plt+0x9d78> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #4]! │ │ │ │ mov r7, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ sbceq r0, r0, #248, 20 @ 0xf8000 │ │ │ │ sbceq r0, r0, #108, 20 @ 0x6c000 │ │ │ │ sbceq r0, r0, #100, 20 @ 0x64000 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xffffee00 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @@ -10095,21 +10095,21 @@ │ │ │ │ ldr r3, [pc, #48] @ 16598 <__cxa_atexit@plt+0x9de8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 1659c <__cxa_atexit@plt+0x9dec> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ - b 33b3b0 <__cxa_atexit@plt+0x32ec00> │ │ │ │ + b f63c8 <__cxa_atexit@plt+0xe9c18> │ │ │ │ ldr r3, [pc, #24] @ 165a0 <__cxa_atexit@plt+0x9df0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xffffed60 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ addseq sp, lr, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ @@ -10121,21 +10121,21 @@ │ │ │ │ ldr r3, [pc, #48] @ 16600 <__cxa_atexit@plt+0x9e50> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 16604 <__cxa_atexit@plt+0x9e54> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ - b 33b3b0 <__cxa_atexit@plt+0x32ec00> │ │ │ │ + b f63c8 <__cxa_atexit@plt+0xe9c18> │ │ │ │ ldr r3, [pc, #24] @ 16608 <__cxa_atexit@plt+0x9e58> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xffffecf8 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ addseq sp, lr, #0, 6 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ @@ -10150,18 +10150,18 @@ │ │ │ │ str r3, [r8, #4]! │ │ │ │ add lr, r8, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ ldr r3, [pc, #28] @ 1666c <__cxa_atexit@plt+0x9ebc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add r5, r5, #16 │ │ │ │ - b 7271c4 <__cxa_atexit@plt+0x71aa14> │ │ │ │ + b 72706c <__cxa_atexit@plt+0x71a8bc> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ @ instruction: 0xfffff218 │ │ │ │ sbceq r0, r0, #60, 18 @ 0xf0000 │ │ │ │ addseq sp, lr, #76, 6 @ 0x30000001 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -10171,38 +10171,38 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #36] @ 166c4 <__cxa_atexit@plt+0x9f14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ - b 3eb604 <__cxa_atexit@plt+0x3dee54> │ │ │ │ + b 3ff5c4 <__cxa_atexit@plt+0x3f2e14> │ │ │ │ ldr r7, [pc, #16] @ 166c8 <__cxa_atexit@plt+0x9f18> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff90c │ │ │ │ sbceq r0, r0, #216, 16 @ 0xd80000 │ │ │ │ addseq sp, lr, #16, 6 @ 0x40000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #8] @ 166e8 <__cxa_atexit@plt+0x9f38> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3eb624 <__cxa_atexit@plt+0x3dee74> │ │ │ │ + b 3ff5e4 <__cxa_atexit@plt+0x3f2e34> │ │ │ │ addseq sp, lr, #232, 4 @ 0x8000000e │ │ │ │ addseq sp, lr, #236, 4 @ 0xc000000e │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #8] @ 1670c <__cxa_atexit@plt+0x9f5c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 3eb624 <__cxa_atexit@plt+0x3dee74> │ │ │ │ + b 3ff5e4 <__cxa_atexit@plt+0x3f2e34> │ │ │ │ addseq sp, lr, #196, 4 @ 0x4000000c │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -10220,15 +10220,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ sbceq r0, r0, #236, 14 @ 0x3b00000 │ │ │ │ addseq sp, lr, #164, 4 @ 0x4000000a │ │ │ │ - rsbeq r6, fp, #-1442840576 @ 0xaa000000 │ │ │ │ + rsbeq r6, fp, #-1476395006 @ 0xa8000002 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ push {r4, fp, lr} │ │ │ │ add fp, sp, #8 │ │ │ │ @@ -10268,63998 +10268,65482 @@ │ │ │ │ ldr r3, [ip] │ │ │ │ str r3, [lr] │ │ │ │ ldr r3, [fp, #-68] @ 0xffffffbc │ │ │ │ ldr r2, [pc, #20] @ 1683c <__cxa_atexit@plt+0xa08c> │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [fp, #-76] @ 0xffffffb4 │ │ │ │ ldr r0, [fp, #-72] @ 0xffffffb8 │ │ │ │ - bl 3eb62c <__cxa_atexit@plt+0x3dee7c> │ │ │ │ + bl 3ff5ec <__cxa_atexit@plt+0x3f2e3c> │ │ │ │ sbceq r4, r0, #72, 16 @ 0x480000 │ │ │ │ @ instruction: 0xffffbfa4 │ │ │ │ @ instruction: 0xffffbfa8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 16870 <__cxa_atexit@plt+0xa0c0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 16878 <__cxa_atexit@plt+0xa0c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16920 <__cxa_atexit@plt+0xa170> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - sbceq r0, r0, #236, 12 @ 0xec00000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 168b0 <__cxa_atexit@plt+0xa100> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 168b8 <__cxa_atexit@plt+0xa108> │ │ │ │ + addseq sp, lr, #20, 4 @ 0x40000001 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 16890 <__cxa_atexit@plt+0xa0e0> │ │ │ │ + ldr r2, [pc, #56] @ 1689c <__cxa_atexit@plt+0xa0ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 168a0 <__cxa_atexit@plt+0xa0f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 16888 <__cxa_atexit@plt+0xa0d8> │ │ │ │ + b 168b0 <__cxa_atexit@plt+0xa100> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - sbceq r0, r0, #176, 12 @ 0xb000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + sbceq r0, r0, #224, 12 @ 0xe000000 │ │ │ │ + addseq sp, lr, #176, 2 @ 0x2c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 16900 <__cxa_atexit@plt+0xa150> │ │ │ │ - ldr r2, [pc, #44] @ 16910 <__cxa_atexit@plt+0xa160> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + bcc 1698c <__cxa_atexit@plt+0xa1dc> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r2, [sp, #12] │ │ │ │ + add r2, r7, #19 │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r2, [r7, #31] │ │ │ │ + str r4, [sp, #8] │ │ │ │ + ldr lr, [r7, #35] @ 0x23 │ │ │ │ + add sl, r7, #39 @ 0x27 │ │ │ │ + ldm sl, {r4, r8, r9, sl} │ │ │ │ + ldr r7, [r7, #55] @ 0x37 │ │ │ │ + str fp, [sp, #4] │ │ │ │ + sub fp, r6, #66 @ 0x42 │ │ │ │ + ldr ip, [pc, #128] @ 16998 <__cxa_atexit@plt+0xa1e8> │ │ │ │ + add ip, pc, ip │ │ │ │ + add ip, ip, #1 │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + add r7, r3, #36 @ 0x24 │ │ │ │ + stm r7, {r0, r1, fp} │ │ │ │ + str r2, [r3, #48] @ 0x30 │ │ │ │ + str lr, [r3, #52] @ 0x34 │ │ │ │ + add lr, r3, #56 @ 0x38 │ │ │ │ + stm lr, {r4, r8, r9, sl} │ │ │ │ + ldr r7, [pc, #92] @ 1699c <__cxa_atexit@plt+0xa1ec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmib r3, {r7, ip} │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [pc, #76] @ 169a0 <__cxa_atexit@plt+0xa1f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + sub r7, r6, #55 @ 0x37 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, #72 @ 0x48 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + addseq sp, lr, #68, 2 │ │ │ │ + sbceq r0, r0, #12, 12 @ 0xc00000 │ │ │ │ + sbceq r0, r0, #196, 10 @ 0x31000000 │ │ │ │ + addseq sp, lr, #172 @ 0xac │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 169ac <__cxa_atexit@plt+0xa1fc> │ │ │ │ - ldr r7, [pc, #160] @ 169d4 <__cxa_atexit@plt+0xa224> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 16998 <__cxa_atexit@plt+0xa1e8> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 169a8 <__cxa_atexit@plt+0xa1f8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 169bc <__cxa_atexit@plt+0xa20c> │ │ │ │ - ldr r8, [pc, #120] @ 169dc <__cxa_atexit@plt+0xa22c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #116] @ 169e0 <__cxa_atexit@plt+0xa230> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r9, #2] │ │ │ │ - ldr r3, [r9, #6] │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 16a04 <__cxa_atexit@plt+0xa254> │ │ │ │ + ldr r3, [pc, #76] @ 16a1c <__cxa_atexit@plt+0xa26c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #72] @ 16a20 <__cxa_atexit@plt+0xa270> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r1, r3, lr} │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r3, [pc, #56] @ 16a24 <__cxa_atexit@plt+0xa274> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r3, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r7, [pc, #36] @ 169d8 <__cxa_atexit@plt+0xa228> │ │ │ │ + ldr r7, [pc, #28] @ 16a28 <__cxa_atexit@plt+0xa278> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - addseq sp, lr, #76 @ 0x4c │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 16a4c <__cxa_atexit@plt+0xa29c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 16a54 <__cxa_atexit@plt+0xa2a4> │ │ │ │ - ldr r8, [pc, #80] @ 16a68 <__cxa_atexit@plt+0xa2b8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #76] @ 16a6c <__cxa_atexit@plt+0xa2bc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r1, r2, lr} │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe2c │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xfffffe78 │ │ │ │ + sbceq r0, r0, #52, 10 @ 0xd000000 │ │ │ │ + sbceq r0, r0, #36, 10 @ 0x9000000 │ │ │ │ + addseq sp, lr, #92 @ 0x5c │ │ │ │ + addseq sp, lr, #48 @ 0x30 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 16abc <__cxa_atexit@plt+0xa30c> │ │ │ │ - ldr r3, [pc, #60] @ 16acc <__cxa_atexit@plt+0xa31c> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 16a8c <__cxa_atexit@plt+0xa2dc> │ │ │ │ + ldr r3, [pc, #76] @ 16aa4 <__cxa_atexit@plt+0xa2f4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 16aac <__cxa_atexit@plt+0xa2fc> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r9, [r8, #7] │ │ │ │ - mov r8, r7 │ │ │ │ - b 16920 <__cxa_atexit@plt+0xa170> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r2, [pc, #72] @ 16aa8 <__cxa_atexit@plt+0xa2f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r3, [pc, #56] @ 16aac <__cxa_atexit@plt+0xa2fc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r3, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 16ad0 <__cxa_atexit@plt+0xa320> │ │ │ │ + ldr r7, [pc, #28] @ 16ab0 <__cxa_atexit@plt+0xa300> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq ip, lr, #64, 30 @ 0x100 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 16920 <__cxa_atexit@plt+0xa170> │ │ │ │ - addseq ip, lr, #64, 30 @ 0x100 │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + sbceq r0, r0, #172, 8 @ 0xac000000 │ │ │ │ + sbceq r0, r0, #156, 8 @ 0x9c000000 │ │ │ │ + addseq ip, lr, #212, 30 @ 0x350 │ │ │ │ + addseq sp, lr, #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 16b40 <__cxa_atexit@plt+0xa390> │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 16b18 <__cxa_atexit@plt+0xa368> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 16b38 <__cxa_atexit@plt+0xa388> │ │ │ │ - ldr r8, [pc, #40] @ 16b48 <__cxa_atexit@plt+0xa398> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 16b4c <__cxa_atexit@plt+0xa39c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ + beq 16b10 <__cxa_atexit@plt+0xa360> │ │ │ │ + ldr r3, [pc, #56] @ 16b20 <__cxa_atexit@plt+0xa370> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 16b24 <__cxa_atexit@plt+0xa374> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 3eb644 <__cxa_atexit@plt+0x3dee94> │ │ │ │ + ldr r5, [pc, #40] @ 16b28 <__cxa_atexit@plt+0xa378> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 3ff5f4 <__cxa_atexit@plt+0x3f2e44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq ip, lr, #0, 30 │ │ │ │ - sbceq r0, r0, #208, 6 @ 0x40000003 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 16b84 <__cxa_atexit@plt+0xa3d4> │ │ │ │ - ldr r3, [pc, #32] @ 16b8c <__cxa_atexit@plt+0xa3dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #20] @ 16b90 <__cxa_atexit@plt+0xa3e0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - b 3eb64c <__cxa_atexit@plt+0x3dee9c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + addseq ip, lr, #184, 30 @ 0x2e0 │ │ │ │ + sbceq r0, r0, #8, 8 @ 0x8000000 │ │ │ │ + sbceq r0, r0, #0, 8 │ │ │ │ + addseq ip, lr, #172, 30 @ 0x2b0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 16b90 <__cxa_atexit@plt+0xa3e0> │ │ │ │ + ldr r7, [pc, #80] @ 16ba8 <__cxa_atexit@plt+0xa3f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 16b84 <__cxa_atexit@plt+0xa3d4> │ │ │ │ + ldr r7, [pc, #64] @ 16bac <__cxa_atexit@plt+0xa3fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #56] @ 16bb0 <__cxa_atexit@plt+0xa400> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1733a18 <__cxa_atexit@plt+0x1727268> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - sbceq r0, r0, #212, 6 @ 0x50000003 │ │ │ │ + ldr r7, [pc, #28] @ 16bb4 <__cxa_atexit@plt+0xa404> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + sbceq r0, r0, #32, 8 @ 0x20000000 │ │ │ │ + addseq ip, lr, #88, 30 @ 0x160 │ │ │ │ + addseq ip, lr, #36, 30 @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 16bc0 <__cxa_atexit@plt+0xa410> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 16be4 <__cxa_atexit@plt+0xa434> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 16bc4 <__cxa_atexit@plt+0xa414> │ │ │ │ + ldr r3, [pc, #16] @ 16be8 <__cxa_atexit@plt+0xa438> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb654 <__cxa_atexit@plt+0x3deea4> │ │ │ │ - addseq ip, lr, #116, 28 @ 0x740 │ │ │ │ - sbceq r0, r0, #132, 6 @ 0x10000002 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 16c14 <__cxa_atexit@plt+0xa464> │ │ │ │ - ldr r2, [pc, #56] @ 16c1c <__cxa_atexit@plt+0xa46c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 16c20 <__cxa_atexit@plt+0xa470> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 16c24 <__cxa_atexit@plt+0xa474> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb654 <__cxa_atexit@plt+0x3deea4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - addseq ip, lr, #36, 28 @ 0x240 │ │ │ │ - sbceq r0, r0, #96, 6 @ 0x80000001 │ │ │ │ - sbceq r0, r0, #60, 6 @ 0xf0000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 16c74 <__cxa_atexit@plt+0xa4c4> │ │ │ │ - ldr r2, [pc, #56] @ 16c7c <__cxa_atexit@plt+0xa4cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 16c80 <__cxa_atexit@plt+0xa4d0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 16c84 <__cxa_atexit@plt+0xa4d4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 1733a18 <__cxa_atexit@plt+0x1727268> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + sbceq r0, r0, #192, 6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 16c2c <__cxa_atexit@plt+0xa47c> │ │ │ │ + ldr r2, [pc, #52] @ 16c44 <__cxa_atexit@plt+0xa494> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb654 <__cxa_atexit@plt+0x3deea4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - addseq ip, lr, #212, 26 @ 0x3500 │ │ │ │ - sbceq r0, r0, #0, 6 │ │ │ │ - sbceq r0, r0, #220, 4 @ 0xc000000d │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 16cd4 <__cxa_atexit@plt+0xa524> │ │ │ │ - ldr r2, [pc, #56] @ 16cdc <__cxa_atexit@plt+0xa52c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 16ce0 <__cxa_atexit@plt+0xa530> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 16ce4 <__cxa_atexit@plt+0xa534> │ │ │ │ + ldr r1, [pc, #44] @ 16c48 <__cxa_atexit@plt+0xa498> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb654 <__cxa_atexit@plt+0x3deea4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - addseq ip, lr, #108, 26 @ 0x1b00 │ │ │ │ - sbceq r0, r0, #160, 4 │ │ │ │ - sbceq r0, r0, #124, 4 @ 0xc0000007 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 16d34 <__cxa_atexit@plt+0xa584> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 16d3c <__cxa_atexit@plt+0xa58c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 16d40 <__cxa_atexit@plt+0xa590> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb65c <__cxa_atexit@plt+0x3deeac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - sbceq r0, r0, #64, 4 │ │ │ │ - sbceq r0, r0, #128, 4 │ │ │ │ + ldr r3, [pc, #24] @ 16c4c <__cxa_atexit@plt+0xa49c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + sbceq r0, r0, #252, 4 @ 0xc000000f │ │ │ │ + sbceq r0, r0, #128, 6 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 16d78 <__cxa_atexit@plt+0xa5c8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 16d80 <__cxa_atexit@plt+0xa5d0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ 16c74 <__cxa_atexit@plt+0xa4c4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 17354dc <__cxa_atexit@plt+0x1728d2c> │ │ │ │ + sbceq r0, r0, #44, 6 @ 0xb0000000 │ │ │ │ + addseq ip, lr, #96, 28 @ 0x600 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 16cb8 <__cxa_atexit@plt+0xa508> │ │ │ │ + ldr r3, [pc, #44] @ 16cd0 <__cxa_atexit@plt+0xa520> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #36] @ 16cd4 <__cxa_atexit@plt+0xa524> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 17479cc <__cxa_atexit@plt+0x173b21c> │ │ │ │ + ldr r7, [pc, #24] @ 16cd8 <__cxa_atexit@plt+0xa528> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - sbceq r0, r0, #232, 2 @ 0x3a │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + sbceq r0, r0, #232, 4 @ 0x8000000e │ │ │ │ + addseq ip, lr, #72, 28 @ 0x480 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 16dc4 <__cxa_atexit@plt+0xa614> │ │ │ │ - ldr r2, [pc, #40] @ 16dd4 <__cxa_atexit@plt+0xa624> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + bcc 16d1c <__cxa_atexit@plt+0xa56c> │ │ │ │ + ldr r2, [pc, #40] @ 16d28 <__cxa_atexit@plt+0xa578> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #32] @ 16d2c <__cxa_atexit@plt+0xa57c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + sbceq r0, r0, #12, 4 @ 0xc0000000 │ │ │ │ + sbceq r0, r0, #144, 4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 16e24 <__cxa_atexit@plt+0xa674> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 16e2c <__cxa_atexit@plt+0xa67c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 16e30 <__cxa_atexit@plt+0xa680> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb664 <__cxa_atexit@plt+0x3deeb4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bhi 16d88 <__cxa_atexit@plt+0xa5d8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 16d80 <__cxa_atexit@plt+0xa5d0> │ │ │ │ + ldr r3, [pc, #48] @ 16d90 <__cxa_atexit@plt+0xa5e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #44] @ 16d94 <__cxa_atexit@plt+0xa5e4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 16d98 <__cxa_atexit@plt+0xa5e8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 15c3dd4 <__cxa_atexit@plt+0x15b7624> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - sbceq r0, r0, #80, 2 │ │ │ │ - sbceq r0, r0, #144, 2 @ 0x24 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 16e68 <__cxa_atexit@plt+0xa6b8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 16e70 <__cxa_atexit@plt+0xa6c0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - sbceq r0, r0, #248 @ 0xf8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbeq r5, fp, #3040 @ 0xbe0 │ │ │ │ + sbceq r0, r0, #132, 2 @ 0x21 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 16eb8 <__cxa_atexit@plt+0xa708> │ │ │ │ - ldr r2, [pc, #44] @ 16ec8 <__cxa_atexit@plt+0xa718> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 16f18 <__cxa_atexit@plt+0xa768> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 16f20 <__cxa_atexit@plt+0xa770> │ │ │ │ + bcc 16dec <__cxa_atexit@plt+0xa63c> │ │ │ │ + ldr lr, [pc, #60] @ 16e04 <__cxa_atexit@plt+0xa654> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 16f24 <__cxa_atexit@plt+0xa774> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb65c <__cxa_atexit@plt+0x3deeac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - sbceq r0, r0, #92 @ 0x5c │ │ │ │ - sbceq r0, r0, #156 @ 0x9c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 16f5c <__cxa_atexit@plt+0xa7ac> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 16f64 <__cxa_atexit@plt+0xa7b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - sbceq r0, r0, #4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + ldr r3, [pc, #20] @ 16e08 <__cxa_atexit@plt+0xa658> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3ff5fc <__cxa_atexit@plt+0x3f2e4c> │ │ │ │ + sbceq r0, r0, #216, 2 @ 0x36 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 16fa8 <__cxa_atexit@plt+0xa7f8> │ │ │ │ - ldr r2, [pc, #40] @ 16fb8 <__cxa_atexit@plt+0xa808> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + bcc 16e50 <__cxa_atexit@plt+0xa6a0> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 16e68 <__cxa_atexit@plt+0xa6b8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 16e6c <__cxa_atexit@plt+0xa6bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff5fc <__cxa_atexit@plt+0x3f2e4c> │ │ │ │ + sbceq r0, r0, #96, 2 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + addseq ip, lr, #100, 26 @ 0x1900 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ 16e94 <__cxa_atexit@plt+0xa6e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 836408 <__cxa_atexit@plt+0x829c58> │ │ │ │ + addseq ip, lr, #84, 26 @ 0x1500 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 16ff0 <__cxa_atexit@plt+0xa840> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 16ff8 <__cxa_atexit@plt+0xa848> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + bhi 16ef0 <__cxa_atexit@plt+0xa740> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 16ee8 <__cxa_atexit@plt+0xa738> │ │ │ │ + ldr r3, [pc, #48] @ 16ef8 <__cxa_atexit@plt+0xa748> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #44] @ 16efc <__cxa_atexit@plt+0xa74c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 16f00 <__cxa_atexit@plt+0xa750> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 15c3dd4 <__cxa_atexit@plt+0x15b7624> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq pc, pc, #112, 30 @ 0x1c0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbeq r5, fp, #80, 26 @ 0x1400 │ │ │ │ + sbceq r0, r0, #28 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 17040 <__cxa_atexit@plt+0xa890> │ │ │ │ - ldr r2, [pc, #44] @ 17050 <__cxa_atexit@plt+0xa8a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 170a0 <__cxa_atexit@plt+0xa8f0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 170a8 <__cxa_atexit@plt+0xa8f8> │ │ │ │ + bcc 16f54 <__cxa_atexit@plt+0xa7a4> │ │ │ │ + ldr lr, [pc, #60] @ 16f6c <__cxa_atexit@plt+0xa7bc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 170ac <__cxa_atexit@plt+0xa8fc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb65c <__cxa_atexit@plt+0x3deeac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq pc, pc, #212, 28 @ 0xd40 │ │ │ │ - adcseq pc, pc, #20, 30 @ 0x50 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 170e4 <__cxa_atexit@plt+0xa934> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 170ec <__cxa_atexit@plt+0xa93c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - adcseq pc, pc, #124, 28 @ 0x7c0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + ldr r3, [pc, #20] @ 16f70 <__cxa_atexit@plt+0xa7c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3ff5fc <__cxa_atexit@plt+0x3f2e4c> │ │ │ │ + sbceq r0, r0, #112 @ 0x70 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 17130 <__cxa_atexit@plt+0xa980> │ │ │ │ - ldr r2, [pc, #40] @ 17140 <__cxa_atexit@plt+0xa990> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 17190 <__cxa_atexit@plt+0xa9e0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 17198 <__cxa_atexit@plt+0xa9e8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 1719c <__cxa_atexit@plt+0xa9ec> │ │ │ │ + bcc 16fb8 <__cxa_atexit@plt+0xa808> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 16fd0 <__cxa_atexit@plt+0xa820> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb664 <__cxa_atexit@plt+0x3deeb4> │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 16fd4 <__cxa_atexit@plt+0xa824> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff5fc <__cxa_atexit@plt+0x3f2e4c> │ │ │ │ + adcseq pc, pc, #248, 30 @ 0x3e0 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + addseq ip, lr, #40, 24 @ 0x2800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 17034 <__cxa_atexit@plt+0xa884> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1702c <__cxa_atexit@plt+0xa87c> │ │ │ │ + ldr r8, [pc, #48] @ 1703c <__cxa_atexit@plt+0xa88c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #44] @ 17040 <__cxa_atexit@plt+0xa890> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #32] @ 17044 <__cxa_atexit@plt+0xa894> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq pc, pc, #228, 26 @ 0x3900 │ │ │ │ - adcseq pc, pc, #36, 28 @ 0x240 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 171ec <__cxa_atexit@plt+0xaa3c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 171f4 <__cxa_atexit@plt+0xaa44> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 171f8 <__cxa_atexit@plt+0xaa48> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb65c <__cxa_atexit@plt+0x3deeac> │ │ │ │ + addseq ip, lr, #236, 22 @ 0x3b000 │ │ │ │ + adcseq pc, pc, #228, 28 @ 0xe40 │ │ │ │ + adcseq pc, pc, #128, 30 @ 0x200 │ │ │ │ + addseq ip, lr, #216, 22 @ 0x36000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1709c <__cxa_atexit@plt+0xa8ec> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 17094 <__cxa_atexit@plt+0xa8e4> │ │ │ │ + ldr r8, [pc, #40] @ 170a4 <__cxa_atexit@plt+0xa8f4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 170a8 <__cxa_atexit@plt+0xa8f8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 65d8f0 <__cxa_atexit@plt+0x651140> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq pc, pc, #136, 26 @ 0x2200 │ │ │ │ - adcseq pc, pc, #200, 26 @ 0x3200 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + addseq ip, lr, #156, 22 @ 0x27000 │ │ │ │ + adcseq pc, pc, #116, 28 @ 0x740 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 17230 <__cxa_atexit@plt+0xaa80> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 17238 <__cxa_atexit@plt+0xaa88> │ │ │ │ + bhi 1710c <__cxa_atexit@plt+0xa95c> │ │ │ │ + ldr r2, [pc, #76] @ 17114 <__cxa_atexit@plt+0xa964> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #68] @ 17118 <__cxa_atexit@plt+0xa968> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 17100 <__cxa_atexit@plt+0xa950> │ │ │ │ + ldr r3, [pc, #44] @ 1711c <__cxa_atexit@plt+0xa96c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq pc, pc, #48, 26 @ 0xc00 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + adcseq pc, pc, #124, 28 @ 0x7c0 │ │ │ │ + adcseq pc, pc, #184, 28 @ 0xb80 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 17140 <__cxa_atexit@plt+0xa990> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + adcseq pc, pc, #120, 28 @ 0x780 │ │ │ │ + addseq ip, lr, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1727c <__cxa_atexit@plt+0xaacc> │ │ │ │ - ldr r2, [pc, #40] @ 1728c <__cxa_atexit@plt+0xaadc> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 17198 <__cxa_atexit@plt+0xa9e8> │ │ │ │ + ldr r2, [pc, #56] @ 171a4 <__cxa_atexit@plt+0xa9f4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1718c <__cxa_atexit@plt+0xa9dc> │ │ │ │ + mov r7, r8 │ │ │ │ + b 171b4 <__cxa_atexit@plt+0xaa04> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - addseq ip, lr, #168, 14 @ 0x2a00000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 172c0 <__cxa_atexit@plt+0xab10> │ │ │ │ - ldr r3, [pc, #28] @ 172d0 <__cxa_atexit@plt+0xab20> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - b 3eb66c <__cxa_atexit@plt+0x3deebc> │ │ │ │ - ldr r7, [pc, #12] @ 172d4 <__cxa_atexit@plt+0xab24> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - addseq ip, lr, #140, 14 @ 0x2300000 │ │ │ │ - addseq ip, lr, #100, 14 @ 0x1900000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + addseq ip, lr, #184, 20 @ 0xb8000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1726c <__cxa_atexit@plt+0xaabc> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r0, [r2, #3] │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 17234 <__cxa_atexit@plt+0xaa84> │ │ │ │ + ldr r2, [pc, #176] @ 1728c <__cxa_atexit@plt+0xaadc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r0, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 17264 <__cxa_atexit@plt+0xaab4> │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1727c <__cxa_atexit@plt+0xaacc> │ │ │ │ + ldr r5, [pc, #140] @ 17298 <__cxa_atexit@plt+0xaae8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + sub r1, r0, #1 │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr r0, [pc, #128] @ 1729c <__cxa_atexit@plt+0xaaec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r1} │ │ │ │ + str r5, [r3] │ │ │ │ + sub r8, r2, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [pc, #80] @ 17290 <__cxa_atexit@plt+0xaae0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + str r2, [r6, #12] │ │ │ │ + ldr r6, [pc, #68] @ 17294 <__cxa_atexit@plt+0xaae4> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #1 │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r9, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 99f904 <__cxa_atexit@plt+0x993154> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + adcseq pc, pc, #208, 24 @ 0xd000 │ │ │ │ + adcseq pc, pc, #92, 26 @ 0x1700 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + adcseq pc, pc, #148, 26 @ 0x2500 │ │ │ │ + addseq ip, lr, #192, 18 @ 0x300000 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 17324 <__cxa_atexit@plt+0xab74> │ │ │ │ - ldr r2, [pc, #48] @ 17330 <__cxa_atexit@plt+0xab80> │ │ │ │ + bcc 172ec <__cxa_atexit@plt+0xab3c> │ │ │ │ + ldr r2, [pc, #48] @ 172f8 <__cxa_atexit@plt+0xab48> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 17334 <__cxa_atexit@plt+0xab84> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb674 <__cxa_atexit@plt+0x3deec4> │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r1, [pc, #44] @ 172fc <__cxa_atexit@plt+0xab4c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + sub r2, r0, #1 │ │ │ │ + stmib r3, {r1, r2} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffff854 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq ip, lr, #4, 14 @ 0x100000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 1736c <__cxa_atexit@plt+0xabbc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - ldr r3, [pc, #16] @ 17370 <__cxa_atexit@plt+0xabc0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb67c <__cxa_atexit@plt+0x3deecc> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - adcseq pc, pc, #56, 24 @ 0x3800 │ │ │ │ - addseq ip, lr, #200, 12 @ 0xc800000 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + adcseq pc, pc, #224, 24 @ 0xe000 │ │ │ │ + addseq ip, lr, #96, 18 @ 0x180000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 1739c <__cxa_atexit@plt+0xabec> │ │ │ │ - ldr r7, [pc, #32] @ 173b4 <__cxa_atexit@plt+0xac04> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r3, [pc, #12] @ 173b0 <__cxa_atexit@plt+0xac00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb674 <__cxa_atexit@plt+0x3deec4> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - addseq ip, lr, #176, 12 @ 0xb000000 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 173d4 <__cxa_atexit@plt+0xac24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb684 <__cxa_atexit@plt+0x3deed4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #8] @ 173f4 <__cxa_atexit@plt+0xac44> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b 3eb64c <__cxa_atexit@plt+0x3dee9c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 174b4 <__cxa_atexit@plt+0xad04> │ │ │ │ - ldr r1, [pc, #208] @ 174e8 <__cxa_atexit@plt+0xad38> │ │ │ │ + bne 173a8 <__cxa_atexit@plt+0xabf8> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r1, [pc, #176] @ 173dc <__cxa_atexit@plt+0xac2c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #204] @ 174ec <__cxa_atexit@plt+0xad3c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r1, r3 │ │ │ │ - str lr, [r1, #12]! │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - mov r1, r5 │ │ │ │ - str r8, [r1, #-4]! │ │ │ │ - add r3, r3, #40 @ 0x28 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 174c4 <__cxa_atexit@plt+0xad14> │ │ │ │ - ldr r9, [pc, #136] @ 174f4 <__cxa_atexit@plt+0xad44> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #132] @ 174f8 <__cxa_atexit@plt+0xad48> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #128] @ 174fc <__cxa_atexit@plt+0xad4c> │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 173bc <__cxa_atexit@plt+0xac0c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 173c8 <__cxa_atexit@plt+0xac18> │ │ │ │ + ldr r2, [pc, #140] @ 173e4 <__cxa_atexit@plt+0xac34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr sl, [r5, #28] │ │ │ │ - add r2, r5, #32 │ │ │ │ - ldm r2, {r0, r1, r2} │ │ │ │ - str r9, [r6, #28]! │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldm r5!, {sl, lr} │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r8, [pc, #124] @ 173e8 <__cxa_atexit@plt+0xac38> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #120] @ 173ec <__cxa_atexit@plt+0xac3c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r1, r3, #23 │ │ │ │ + str r8, [r6, #4] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r0, r2, sl} │ │ │ │ + str r9, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + ldr r6, [pc, #88] @ 173f0 <__cxa_atexit@plt+0xac40> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #1 │ │ │ │ + sub r9, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r7, [pc, #36] @ 174f0 <__cxa_atexit@plt+0xad40> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #20 │ │ │ │ + b 99f904 <__cxa_atexit@plt+0x993154> │ │ │ │ + ldr r7, [pc, #48] @ 173e0 <__cxa_atexit@plt+0xac30> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r1] │ │ │ │ - mov r5, r1 │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - @ instruction: 0xfffff7b4 │ │ │ │ - @ instruction: 0xfffff80c │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0xfffffcdc │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - adcseq pc, pc, #28, 22 @ 0x7000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + adcseq pc, pc, #80, 22 @ 0x14000 │ │ │ │ + adcseq pc, pc, #168, 22 @ 0x2a000 │ │ │ │ + adcseq pc, pc, #72, 24 @ 0x4800 │ │ │ │ + adcseq pc, pc, #156, 22 @ 0x27000 │ │ │ │ + adcseq pc, pc, #20, 24 @ 0x1400 │ │ │ │ + addseq ip, lr, #108, 16 @ 0x6c0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - stmda r5, {r7, r8} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1756c <__cxa_atexit@plt+0xadbc> │ │ │ │ - ldr r9, [pc, #92] @ 17584 <__cxa_atexit@plt+0xadd4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #88] @ 17588 <__cxa_atexit@plt+0xadd8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #84] @ 1758c <__cxa_atexit@plt+0xaddc> │ │ │ │ + bcc 1746c <__cxa_atexit@plt+0xacbc> │ │ │ │ + ldr r2, [pc, #92] @ 17478 <__cxa_atexit@plt+0xacc8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr sl, [r5, #28] │ │ │ │ - add r2, r5, #32 │ │ │ │ - ldm r2, {r0, r1, r2} │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r3, [pc, #28] @ 17590 <__cxa_atexit@plt+0xade0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - @ instruction: 0xfffffc20 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - adcseq pc, pc, #96, 20 @ 0x60000 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r0, r8} │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 17658 <__cxa_atexit@plt+0xaea8> │ │ │ │ - ldr r9, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r9, r2 │ │ │ │ - bcc 176b4 <__cxa_atexit@plt+0xaf04> │ │ │ │ - ldr r1, [pc, #332] @ 17710 <__cxa_atexit@plt+0xaf60> │ │ │ │ - add r1, pc, r1 │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldmib r5, {sl, lr} │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r8, [pc, #76] @ 1747c <__cxa_atexit@plt+0xaccc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #72] @ 17480 <__cxa_atexit@plt+0xacd0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r1, r6, #23 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r2, sl} │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + ldr r3, [pc, #40] @ 17484 <__cxa_atexit@plt+0xacd4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r9, r6, #7 │ │ │ │ + b 99f904 <__cxa_atexit@plt+0x993154> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq pc, pc, #228, 20 @ 0xe4000 │ │ │ │ + adcseq pc, pc, #132, 22 @ 0x21000 │ │ │ │ + adcseq pc, pc, #216, 20 @ 0xd8000 │ │ │ │ + adcseq pc, pc, #80, 22 @ 0x14000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - mov r1, r5 │ │ │ │ - str r3, [r1, #8]! │ │ │ │ - ldr ip, [r1, #12] │ │ │ │ - ldr lr, [r1, #20] │ │ │ │ - sub sl, r2, #3 │ │ │ │ - str sl, [r1, #-4] │ │ │ │ - str ip, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - ldr r2, [pc, #284] @ 17714 <__cxa_atexit@plt+0xaf64> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - add ip, r3, #44 @ 0x2c │ │ │ │ - cmp r9, ip │ │ │ │ - bcc 176e4 <__cxa_atexit@plt+0xaf34> │ │ │ │ - ldr lr, [pc, #276] @ 17728 <__cxa_atexit@plt+0xaf78> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #272] @ 1772c <__cxa_atexit@plt+0xaf7c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - str r9, [r6, #32]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - stmda r5, {r0, lr} │ │ │ │ - ldr r6, [pc, #228] @ 17730 <__cxa_atexit@plt+0xaf80> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, ip │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ + sub r6, r5, #24 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 17560 <__cxa_atexit@plt+0xadb0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 176c4 <__cxa_atexit@plt+0xaf14> │ │ │ │ - ldr lr, [pc, #164] @ 1771c <__cxa_atexit@plt+0xaf6c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #160] @ 17720 <__cxa_atexit@plt+0xaf70> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r6, [r5, #12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - stmda r5, {r6, lr} │ │ │ │ - str r1, [r6, #8] │ │ │ │ - ldr r6, [pc, #128] @ 17724 <__cxa_atexit@plt+0xaf74> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r6, [pc, #64] @ 1770c <__cxa_atexit@plt+0xaf5c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #12 │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ + add r6, r3, #60 @ 0x3c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 17568 <__cxa_atexit@plt+0xadb8> │ │ │ │ + ldr r1, [pc, #200] @ 17584 <__cxa_atexit@plt+0xadd4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [pc, #196] @ 17588 <__cxa_atexit@plt+0xadd8> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r9, [pc, #192] @ 1758c <__cxa_atexit@plt+0xaddc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + sub lr, r6, #27 │ │ │ │ + ldr ip, [pc, #180] @ 17590 <__cxa_atexit@plt+0xade0> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r0, [pc, #176] @ 17594 <__cxa_atexit@plt+0xade4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + add r2, sl, #1 │ │ │ │ + ldr r1, [pc, #164] @ 17598 <__cxa_atexit@plt+0xade8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ + add r1, r3, #48 @ 0x30 │ │ │ │ + stm r1, {r0, ip, lr} │ │ │ │ + sub r2, r6, #43 @ 0x2b │ │ │ │ + ldr r1, [pc, #140] @ 1759c <__cxa_atexit@plt+0xadec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #132] @ 175a0 <__cxa_atexit@plt+0xadf0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #124] @ 175a4 <__cxa_atexit@plt+0xadf4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r1, r3, r9} │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + ldr r3, [pc, #96] @ 175a8 <__cxa_atexit@plt+0xadf8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #88] @ 175ac <__cxa_atexit@plt+0xadfc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + sub r9, r6, #15 │ │ │ │ + b 7eb054 <__cxa_atexit@plt+0x7de8a4> │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - ldr r7, [pc, #44] @ 17718 <__cxa_atexit@plt+0xaf68> │ │ │ │ + b 17570 <__cxa_atexit@plt+0xadc0> │ │ │ │ + mov r7, #60 @ 0x3c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 17580 <__cxa_atexit@plt+0xadd0> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r1] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, ip │ │ │ │ - mov r7, sl │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + addseq ip, lr, #252, 12 @ 0xfc00000 │ │ │ │ + @ instruction: 0xfffffbf4 │ │ │ │ + addseq ip, lr, #144, 14 @ 0x2400000 │ │ │ │ + @ instruction: 0xfffffc84 │ │ │ │ + adcseq pc, pc, #220, 20 @ 0xdc000 │ │ │ │ + adcseq pc, pc, #216, 20 @ 0xd8000 │ │ │ │ + adcseq pc, pc, #204, 20 @ 0xcc000 │ │ │ │ + adcseq pc, pc, #240, 18 @ 0x3c0000 │ │ │ │ + adcseq pc, pc, #168, 20 @ 0xa8000 │ │ │ │ + adcseq pc, pc, #140, 20 @ 0x8c000 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xfffffbe0 │ │ │ │ - @ instruction: 0xfffffc4c │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - @ instruction: 0xfffff60c │ │ │ │ - adcseq pc, pc, #244, 16 @ 0xf40000 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - @ instruction: 0xfffffb2c │ │ │ │ - adcseq pc, pc, #76, 18 @ 0x130000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + adcseq pc, pc, #116, 20 @ 0x74000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1779c <__cxa_atexit@plt+0xafec> │ │ │ │ - ldr r1, [pc, #88] @ 177b8 <__cxa_atexit@plt+0xb008> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #84] @ 177bc <__cxa_atexit@plt+0xb00c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #80] @ 177c0 <__cxa_atexit@plt+0xb010> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - mov r8, r2 │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r3, [pc, #32] @ 177c4 <__cxa_atexit@plt+0xb014> │ │ │ │ + bcc 17620 <__cxa_atexit@plt+0xae70> │ │ │ │ + ldr lr, [pc, #92] @ 17638 <__cxa_atexit@plt+0xae88> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + ldmda r5, {r7, r8} │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r9, [pc, #72] @ 1763c <__cxa_atexit@plt+0xae8c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r1, r6, #27 │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r2, r9} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str sl, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #24] @ 17640 <__cxa_atexit@plt+0xae90> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - @ instruction: 0xfffff52c │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - adcseq pc, pc, #40, 16 @ 0x280000 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #8]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 177f0 <__cxa_atexit@plt+0xb040> │ │ │ │ - add r5, r5, #32 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 17898 <__cxa_atexit@plt+0xb0e8> │ │ │ │ - ldr r1, [pc, #196] @ 178cc <__cxa_atexit@plt+0xb11c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr sl, [pc, #192] @ 178d0 <__cxa_atexit@plt+0xb120> │ │ │ │ - add sl, pc, sl │ │ │ │ - mov r8, r6 │ │ │ │ - str r1, [r8, #4]! │ │ │ │ - sub lr, r2, #3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr ip, [r5, #28] │ │ │ │ - str r9, [r5] │ │ │ │ - stmib r5, {r8, lr} │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - str ip, [r8, #16] │ │ │ │ - str sl, [r8, #20] │ │ │ │ - str r9, [r8, #24] │ │ │ │ - add sl, r8, #44 @ 0x2c │ │ │ │ - cmp r0, sl │ │ │ │ - bcc 178a8 <__cxa_atexit@plt+0xb0f8> │ │ │ │ - ldr r2, [pc, #128] @ 178d8 <__cxa_atexit@plt+0xb128> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #124] @ 178dc <__cxa_atexit@plt+0xb12c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [pc, #120] @ 178e0 <__cxa_atexit@plt+0xb130> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r6, #32]! │ │ │ │ - add r2, r6, #8 │ │ │ │ - stm r2, {r1, r8, ip} │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - mov r6, sl │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r0, [pc, #36] @ 178d4 <__cxa_atexit@plt+0xb124> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #20 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, lr │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - @ instruction: 0xfffff4e4 │ │ │ │ - @ instruction: 0xfffff57c │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0xfffff584 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - adcseq pc, pc, #48, 14 @ 0xc00000 │ │ │ │ + b 3ff5fc <__cxa_atexit@plt+0x3f2e4c> │ │ │ │ + adcseq pc, pc, #52, 18 @ 0xd0000 │ │ │ │ + adcseq pc, pc, #204, 18 @ 0x330000 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 17958 <__cxa_atexit@plt+0xb1a8> │ │ │ │ - ldr r9, [pc, #96] @ 17974 <__cxa_atexit@plt+0xb1c4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #92] @ 17978 <__cxa_atexit@plt+0xb1c8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #88] @ 1797c <__cxa_atexit@plt+0xb1cc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr sl, [r5, #32] │ │ │ │ - add r2, r5, #36 @ 0x24 │ │ │ │ - ldm r2, {r0, r1, r2} │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r3, [pc, #32] @ 17980 <__cxa_atexit@plt+0xb1d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - @ instruction: 0xfffff4c8 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - adcseq pc, pc, #116, 12 @ 0x7400000 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 17a44 <__cxa_atexit@plt+0xb294> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 17a6c <__cxa_atexit@plt+0xb2bc> │ │ │ │ - ldr r9, [pc, #236] @ 17aa0 <__cxa_atexit@plt+0xb2f0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #232] @ 17aa4 <__cxa_atexit@plt+0xb2f4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr ip, [r5, #32] │ │ │ │ - sub r3, r3, #3 │ │ │ │ - mov r8, r6 │ │ │ │ - str r9, [r8, #4]! │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r3, r8, #8 │ │ │ │ - stm r3, {r0, r2, ip, lr} │ │ │ │ - str sl, [r8, #24] │ │ │ │ - add r3, r8, #44 @ 0x2c │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 17a7c <__cxa_atexit@plt+0xb2cc> │ │ │ │ - ldr lr, [pc, #184] @ 17ab4 <__cxa_atexit@plt+0xb304> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #180] @ 17ab8 <__cxa_atexit@plt+0xb308> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - str r9, [r6, #32]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - stmda r5, {r0, lr} │ │ │ │ - ldr r6, [pc, #136] @ 17abc <__cxa_atexit@plt+0xb30c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r3, [pc, #96] @ 17aac <__cxa_atexit@plt+0xb2fc> │ │ │ │ + bcc 176ac <__cxa_atexit@plt+0xaefc> │ │ │ │ + ldr r8, [pc, #92] @ 176c4 <__cxa_atexit@plt+0xaf14> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #88] @ 176c8 <__cxa_atexit@plt+0xaf18> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + sub r9, r6, #27 │ │ │ │ + sub sl, r5, #20 │ │ │ │ + ldm sl, {r2, r7, sl} │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r2, lr} │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str sl, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #24] @ 176cc <__cxa_atexit@plt+0xaf1c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #76] @ 17ab0 <__cxa_atexit@plt+0xb300> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r6, [pc, #36] @ 17aa8 <__cxa_atexit@plt+0xb2f8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #20 │ │ │ │ - ldr r7, [r5, #12]! │ │ │ │ + mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - @ instruction: 0xfffff6a4 │ │ │ │ - @ instruction: 0xfffff73c │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - adcseq pc, pc, #52, 10 @ 0xd000000 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - @ instruction: 0xfffff3d8 │ │ │ │ - adcseq pc, pc, #100, 10 @ 0x19000000 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 17b10 <__cxa_atexit@plt+0xb360> │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 17bd4 <__cxa_atexit@plt+0xb424> │ │ │ │ - ldr r7, [pc, #308] @ 17c28 <__cxa_atexit@plt+0xb478> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str ip, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 17bdc <__cxa_atexit@plt+0xb42c> │ │ │ │ - ldr lr, [pc, #232] @ 17c0c <__cxa_atexit@plt+0xb45c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [pc, #228] @ 17c10 <__cxa_atexit@plt+0xb460> │ │ │ │ - add sl, pc, sl │ │ │ │ - sub r1, r3, #3 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - mov r8, r6 │ │ │ │ - str lr, [r8, #16]! │ │ │ │ - sub r9, r3, #35 @ 0x23 │ │ │ │ - ldr lr, [r5, #8] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str sl, [r8, #-12] │ │ │ │ - stmdb r8, {r2, ip} │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str lr, [r8, #12] │ │ │ │ - str r3, [r8, #16] │ │ │ │ - ldr r3, [pc, #164] @ 17c14 <__cxa_atexit@plt+0xb464> │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff5fc <__cxa_atexit@plt+0x3f2e4c> │ │ │ │ + adcseq pc, pc, #168, 16 @ 0xa80000 │ │ │ │ + adcseq pc, pc, #80, 18 @ 0x140000 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + addseq ip, lr, #180, 10 @ 0x2d000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #12 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 17734 <__cxa_atexit@plt+0xaf84> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1772c <__cxa_atexit@plt+0xaf7c> │ │ │ │ + ldr r3, [pc, #56] @ 1773c <__cxa_atexit@plt+0xaf8c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r8, #20] │ │ │ │ - str r2, [r8, #24] │ │ │ │ - add r3, r8, #44 @ 0x2c │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 17bec <__cxa_atexit@plt+0xb43c> │ │ │ │ - ldr lr, [pc, #144] @ 17c1c <__cxa_atexit@plt+0xb46c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #140] @ 17c20 <__cxa_atexit@plt+0xb470> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - str r9, [r6, #44]! @ 0x2c │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - stmda r5, {r0, lr} │ │ │ │ - ldr r6, [pc, #96] @ 17c24 <__cxa_atexit@plt+0xb474> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - mov r6, #12 │ │ │ │ - b 17be0 <__cxa_atexit@plt+0xb430> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r6, [pc, #36] @ 17c18 <__cxa_atexit@plt+0xb468> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #20 │ │ │ │ - ldr r7, [r5, #12]! │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - @ instruction: 0xfffff3ac │ │ │ │ - @ instruction: 0xfffff350 │ │ │ │ - @ instruction: 0xfffff400 │ │ │ │ - @ instruction: 0xfffffcf4 │ │ │ │ - @ instruction: 0xfffffdfc │ │ │ │ - @ instruction: 0xfffff248 │ │ │ │ - adcseq pc, pc, #212, 6 @ 0x50000003 │ │ │ │ - @ instruction: 0xfffff510 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 17c60 <__cxa_atexit@plt+0xb4b0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 17c68 <__cxa_atexit@plt+0xb4b8> │ │ │ │ + ldr r2, [pc, #52] @ 17740 <__cxa_atexit@plt+0xaf90> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #48] @ 17744 <__cxa_atexit@plt+0xaf94> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + b 9c1b24 <__cxa_atexit@plt+0x9b5374> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq pc, pc, #0, 6 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + addseq ip, lr, #104, 10 @ 0x1a000000 │ │ │ │ + adcseq pc, pc, #228, 14 @ 0x3900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 17cac <__cxa_atexit@plt+0xb4fc> │ │ │ │ - ldr r7, [pc, #48] @ 17cc4 <__cxa_atexit@plt+0xb514> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #20] @ 17cc8 <__cxa_atexit@plt+0xb518> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - addseq fp, lr, #168, 26 @ 0x2a00 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 17d28 <__cxa_atexit@plt+0xb578> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 17d30 <__cxa_atexit@plt+0xb580> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 177a4 <__cxa_atexit@plt+0xaff4> │ │ │ │ + ldr lr, [pc, #68] @ 177b0 <__cxa_atexit@plt+0xb000> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #64] @ 177b4 <__cxa_atexit@plt+0xb004> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr ip, [pc, #56] @ 177b8 <__cxa_atexit@plt+0xb008> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r2, r6, #27 │ │ │ │ + str ip, [r3, #4] │ │ │ │ + add ip, r3, #8 │ │ │ │ + stm ip, {r1, r7, lr} │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r2, r8, r9, sl} │ │ │ │ + sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ - adcseq pc, pc, #56, 4 @ 0x80000003 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff60c <__cxa_atexit@plt+0x3f2e5c> │ │ │ │ + adcseq pc, pc, #96, 16 @ 0x600000 │ │ │ │ + adcseq pc, pc, #140, 14 @ 0x2300000 │ │ │ │ + adcseq pc, pc, #80, 16 @ 0x500000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 17d74 <__cxa_atexit@plt+0xb5c4> │ │ │ │ - ldr r7, [pc, #48] @ 17d8c <__cxa_atexit@plt+0xb5dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #20] @ 17d90 <__cxa_atexit@plt+0xb5e0> │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 177e0 <__cxa_atexit@plt+0xb030> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 177f4 <__cxa_atexit@plt+0xb044> │ │ │ │ + ldr r7, [pc, #8] @ 177f0 <__cxa_atexit@plt+0xb040> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - addseq fp, lr, #0, 26 │ │ │ │ - addseq fp, lr, #152, 24 @ 0x9800 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 17de8 <__cxa_atexit@plt+0xb638> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 17de0 <__cxa_atexit@plt+0xb630> │ │ │ │ - ldr r8, [pc, #40] @ 17df0 <__cxa_atexit@plt+0xb640> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 17df4 <__cxa_atexit@plt+0xb644> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 3eb644 <__cxa_atexit@plt+0x3dee94> │ │ │ │ + addseq ip, lr, #208, 8 @ 0xd0000000 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r2, [pc, #132] @ 17884 <__cxa_atexit@plt+0xb0d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #128] @ 17888 <__cxa_atexit@plt+0xb0d8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r5] │ │ │ │ + and r7, r3, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 17854 <__cxa_atexit@plt+0xb0a4> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r0, r7, #3 │ │ │ │ + beq 17868 <__cxa_atexit@plt+0xb0b8> │ │ │ │ + cmp r0, #1 │ │ │ │ + bne 17874 <__cxa_atexit@plt+0xb0c4> │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r1, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1787c <__cxa_atexit@plt+0xb0cc> │ │ │ │ + str r7, [r5] │ │ │ │ + b 17808 <__cxa_atexit@plt+0xb058> │ │ │ │ + ldr r7, [pc, #48] @ 1788c <__cxa_atexit@plt+0xb0dc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq fp, lr, #88, 24 @ 0x5800 │ │ │ │ - adcseq pc, pc, #40, 2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 17e2c <__cxa_atexit@plt+0xb67c> │ │ │ │ - ldr r3, [pc, #32] @ 17e34 <__cxa_atexit@plt+0xb684> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #20] @ 17e38 <__cxa_atexit@plt+0xb688> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - b 3eb64c <__cxa_atexit@plt+0x3dee9c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - adcseq pc, pc, #44, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + adcseq pc, pc, #120, 14 @ 0x1e00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 17e68 <__cxa_atexit@plt+0xb6b8> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 178c8 <__cxa_atexit@plt+0xb118> │ │ │ │ + ldr r3, [pc, #44] @ 178d8 <__cxa_atexit@plt+0xb128> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r3, r3, #1 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 17e6c <__cxa_atexit@plt+0xb6bc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb654 <__cxa_atexit@plt+0x3deea4> │ │ │ │ - addseq fp, lr, #204, 22 @ 0x33000 │ │ │ │ - adcseq pc, pc, #220 @ 0xdc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 17ebc <__cxa_atexit@plt+0xb70c> │ │ │ │ - ldr r2, [pc, #56] @ 17ec4 <__cxa_atexit@plt+0xb714> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 17ec8 <__cxa_atexit@plt+0xb718> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 17ecc <__cxa_atexit@plt+0xb71c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb654 <__cxa_atexit@plt+0x3deea4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 178d0 <__cxa_atexit@plt+0xb120> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 177f4 <__cxa_atexit@plt+0xb044> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - addseq fp, lr, #124, 22 @ 0x1f000 │ │ │ │ - adcseq pc, pc, #184 @ 0xb8 │ │ │ │ - adcseq pc, pc, #148 @ 0x94 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 17f1c <__cxa_atexit@plt+0xb76c> │ │ │ │ - ldr r2, [pc, #56] @ 17f24 <__cxa_atexit@plt+0xb774> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 17f28 <__cxa_atexit@plt+0xb778> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 17f2c <__cxa_atexit@plt+0xb77c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb654 <__cxa_atexit@plt+0x3deea4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - addseq fp, lr, #44, 22 @ 0xb000 │ │ │ │ - adcseq pc, pc, #88 @ 0x58 │ │ │ │ - adcseq pc, pc, #52 @ 0x34 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 177f4 <__cxa_atexit@plt+0xb044> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 17f7c <__cxa_atexit@plt+0xb7cc> │ │ │ │ - ldr r2, [pc, #56] @ 17f84 <__cxa_atexit@plt+0xb7d4> │ │ │ │ + bhi 17968 <__cxa_atexit@plt+0xb1b8> │ │ │ │ + ldr r2, [pc, #120] @ 17984 <__cxa_atexit@plt+0xb1d4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 17f88 <__cxa_atexit@plt+0xb7d8> │ │ │ │ + ldr r1, [pc, #112] @ 17988 <__cxa_atexit@plt+0xb1d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 17f8c <__cxa_atexit@plt+0xb7dc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb654 <__cxa_atexit@plt+0x3deea4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1795c <__cxa_atexit@plt+0xb1ac> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 17970 <__cxa_atexit@plt+0xb1c0> │ │ │ │ + ldr r3, [pc, #72] @ 1798c <__cxa_atexit@plt+0xb1dc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - addseq fp, lr, #196, 20 @ 0xc4000 │ │ │ │ - adcseq lr, pc, #248, 30 @ 0x3e0 │ │ │ │ - adcseq lr, pc, #212, 30 @ 0x350 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 17fdc <__cxa_atexit@plt+0xb82c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 17fe4 <__cxa_atexit@plt+0xb834> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 17fe8 <__cxa_atexit@plt+0xb838> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb65c <__cxa_atexit@plt+0x3deeac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq lr, pc, #152, 30 @ 0x260 │ │ │ │ - adcseq lr, pc, #216, 30 @ 0x360 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 18020 <__cxa_atexit@plt+0xb870> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 18028 <__cxa_atexit@plt+0xb878> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq lr, pc, #64, 30 @ 0x100 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + adcseq pc, pc, #56, 12 @ 0x3800000 │ │ │ │ + adcseq pc, pc, #108, 12 @ 0x6c00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1806c <__cxa_atexit@plt+0xb8bc> │ │ │ │ - ldr r2, [pc, #40] @ 1807c <__cxa_atexit@plt+0xb8cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + bcc 179c8 <__cxa_atexit@plt+0xb218> │ │ │ │ + ldr r2, [pc, #32] @ 179d4 <__cxa_atexit@plt+0xb224> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq pc, pc, #252, 10 @ 0x3f000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 180cc <__cxa_atexit@plt+0xb91c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 180d4 <__cxa_atexit@plt+0xb924> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 180d8 <__cxa_atexit@plt+0xb928> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb664 <__cxa_atexit@plt+0x3deeb4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 17a34 <__cxa_atexit@plt+0xb284> │ │ │ │ + ldr lr, [pc, #72] @ 17a40 <__cxa_atexit@plt+0xb290> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r3, r7, #8 │ │ │ │ + ldm r3, {r0, r1, r3} │ │ │ │ + ldr r8, [pc, #60] @ 17a44 <__cxa_atexit@plt+0xb294> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r2, #-20] @ 0xffffffec │ │ │ │ + sub lr, r2, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 17a28 <__cxa_atexit@plt+0xb278> │ │ │ │ + mov r7, r3 │ │ │ │ + b 17a50 <__cxa_atexit@plt+0xb2a0> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq lr, pc, #168, 28 @ 0xa80 │ │ │ │ - adcseq lr, pc, #232, 28 @ 0xe80 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 18110 <__cxa_atexit@plt+0xb960> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 18118 <__cxa_atexit@plt+0xb968> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - adcseq lr, pc, #80, 28 @ 0x500 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + adcseq pc, pc, #72, 10 @ 0x12000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #104 @ 0x68 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 18160 <__cxa_atexit@plt+0xb9b0> │ │ │ │ - ldr r2, [pc, #44] @ 18170 <__cxa_atexit@plt+0xb9c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + bcc 17b98 <__cxa_atexit@plt+0xb3e8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [sp, #32] │ │ │ │ + str fp, [sp, #48] @ 0x30 │ │ │ │ + ldr fp, [r7, #7] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + ldr sl, [r8, #3] │ │ │ │ + ldr r9, [r8, #7] │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + ldr r2, [r8, #23] │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [r8, #27] │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [r8, #31] │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [r8, #35] @ 0x23 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [r8, #39] @ 0x27 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r2, [r8, #43] @ 0x2b │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [r8, #47] @ 0x2f │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [r8, #51] @ 0x33 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [r8, #55] @ 0x37 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [r8, #59] @ 0x3b │ │ │ │ + str r2, [sp] │ │ │ │ + str r4, [sp, #36] @ 0x24 │ │ │ │ + ldr lr, [r8, #63] @ 0x3f │ │ │ │ + add r8, r8, #67 @ 0x43 │ │ │ │ + ldm r8, {r0, r1, r2, r4, r8} │ │ │ │ + ldr ip, [pc, #184] @ 17ba4 <__cxa_atexit@plt+0xb3f4> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str ip, [r3, #4] │ │ │ │ + sub ip, r6, #99 @ 0x63 │ │ │ │ + str fp, [r3, #100] @ 0x64 │ │ │ │ + str ip, [r3, #104] @ 0x68 │ │ │ │ + ldr fp, [pc, #164] @ 17ba8 <__cxa_atexit@plt+0xb3f8> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str lr, [r3, #68] @ 0x44 │ │ │ │ + add lr, r3, #72 @ 0x48 │ │ │ │ + stm lr, {r0, r1, r2, r4, r8, fp} │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str r7, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r4, [r5, #8] │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ + str r2, [r3, #48] @ 0x30 │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + str r2, [r3, #52] @ 0x34 │ │ │ │ + ldr r2, [sp, #8] │ │ │ │ + str r2, [r3, #56] @ 0x38 │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ + str r2, [r3, #60] @ 0x3c │ │ │ │ + ldr r2, [sp] │ │ │ │ + str r2, [r3, #64] @ 0x40 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + str r2, [r3, #32] │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r4, [r3, #24] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r4, [sp, #36] @ 0x24 │ │ │ │ + ldr fp, [sp, #48] @ 0x30 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ + mov r3, #104 @ 0x68 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq pc, pc, #236, 8 @ 0xec000000 │ │ │ │ + adcseq pc, pc, #216, 8 @ 0xd8000000 │ │ │ │ + addseq ip, lr, #48, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 181c0 <__cxa_atexit@plt+0xba10> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 181c8 <__cxa_atexit@plt+0xba18> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 181cc <__cxa_atexit@plt+0xba1c> │ │ │ │ + bhi 17c24 <__cxa_atexit@plt+0xb474> │ │ │ │ + ldr r2, [pc, #116] @ 17c40 <__cxa_atexit@plt+0xb490> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [pc, #104] @ 17c44 <__cxa_atexit@plt+0xb494> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 17c14 <__cxa_atexit@plt+0xb464> │ │ │ │ + ldr r7, [pc, #80] @ 17c48 <__cxa_atexit@plt+0xb498> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 17c2c <__cxa_atexit@plt+0xb47c> │ │ │ │ + str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r7, fp │ │ │ │ + b 177f4 <__cxa_atexit@plt+0xb044> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb65c <__cxa_atexit@plt+0x3deeac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - adcseq lr, pc, #180, 26 @ 0x2d00 │ │ │ │ - adcseq lr, pc, #244, 26 @ 0x3d00 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 18204 <__cxa_atexit@plt+0xba54> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1820c <__cxa_atexit@plt+0xba5c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq lr, pc, #92, 26 @ 0x1700 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 18250 <__cxa_atexit@plt+0xbaa0> │ │ │ │ - ldr r2, [pc, #40] @ 18260 <__cxa_atexit@plt+0xbab0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r3, #16 │ │ │ │ + ldr r7, [pc, #24] @ 17c4c <__cxa_atexit@plt+0xb49c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 18298 <__cxa_atexit@plt+0xbae8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 182a0 <__cxa_atexit@plt+0xbaf0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq lr, pc, #200, 24 @ 0xc800 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 182e8 <__cxa_atexit@plt+0xbb38> │ │ │ │ - ldr r2, [pc, #44] @ 182f8 <__cxa_atexit@plt+0xbb48> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r3, #16 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + adcseq pc, pc, #116, 6 @ 0xd0000001 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + addseq ip, lr, #132 @ 0x84 │ │ │ │ + addseq ip, lr, #140 @ 0x8c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #44] @ 17c94 <__cxa_atexit@plt+0xb4e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3], #-8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 17c84 <__cxa_atexit@plt+0xb4d4> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 177f4 <__cxa_atexit@plt+0xb044> │ │ │ │ + ldr r7, [pc, #12] @ 17c98 <__cxa_atexit@plt+0xb4e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + addseq ip, lr, #44 @ 0x2c │ │ │ │ + addseq ip, lr, #64 @ 0x40 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 17cc8 <__cxa_atexit@plt+0xb518> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 17ccc <__cxa_atexit@plt+0xb51c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + b 924c40 <__cxa_atexit@plt+0x918490> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + adcseq pc, pc, #36, 6 @ 0x90000000 │ │ │ │ + addseq ip, lr, #0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 685fd8 <__cxa_atexit@plt+0x679828> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 18348 <__cxa_atexit@plt+0xbb98> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 18350 <__cxa_atexit@plt+0xbba0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 18354 <__cxa_atexit@plt+0xbba4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb65c <__cxa_atexit@plt+0x3deeac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 17d48 <__cxa_atexit@plt+0xb598> │ │ │ │ + ldr lr, [pc, #72] @ 17d54 <__cxa_atexit@plt+0xb5a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r3, r7, #8 │ │ │ │ + ldm r3, {r0, r1, r3} │ │ │ │ + ldr r8, [pc, #60] @ 17d58 <__cxa_atexit@plt+0xb5a8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r2, #-20] @ 0xffffffec │ │ │ │ + sub lr, r2, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 17d3c <__cxa_atexit@plt+0xb58c> │ │ │ │ + mov r7, r3 │ │ │ │ + b 17d64 <__cxa_atexit@plt+0xb5b4> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq lr, pc, #44, 24 @ 0x2c00 │ │ │ │ - adcseq lr, pc, #108, 24 @ 0x6c00 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1838c <__cxa_atexit@plt+0xbbdc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 18394 <__cxa_atexit@plt+0xbbe4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - adcseq lr, pc, #212, 22 @ 0x35000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + adcseq pc, pc, #52, 4 @ 0x40000003 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #104 @ 0x68 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 183d8 <__cxa_atexit@plt+0xbc28> │ │ │ │ - ldr r2, [pc, #40] @ 183e8 <__cxa_atexit@plt+0xbc38> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 18438 <__cxa_atexit@plt+0xbc88> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 18440 <__cxa_atexit@plt+0xbc90> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 18444 <__cxa_atexit@plt+0xbc94> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb664 <__cxa_atexit@plt+0x3deeb4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bcc 17eac <__cxa_atexit@plt+0xb6fc> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [sp, #32] │ │ │ │ + str fp, [sp, #48] @ 0x30 │ │ │ │ + ldr fp, [r7, #7] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + ldr sl, [r8, #3] │ │ │ │ + ldr r9, [r8, #7] │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + ldr r2, [r8, #23] │ │ │ │ + str r2, [sp, #44] @ 0x2c │ │ │ │ + ldr r2, [r8, #27] │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ + ldr r2, [r8, #31] │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [r8, #35] @ 0x23 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + ldr r2, [r8, #39] @ 0x27 │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldr r2, [r8, #43] @ 0x2b │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldr r2, [r8, #47] @ 0x2f │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldr r2, [r8, #51] @ 0x33 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [r8, #55] @ 0x37 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [r8, #59] @ 0x3b │ │ │ │ + str r2, [sp] │ │ │ │ + str r4, [sp, #36] @ 0x24 │ │ │ │ + ldr lr, [r8, #63] @ 0x3f │ │ │ │ + add r8, r8, #67 @ 0x43 │ │ │ │ + ldm r8, {r0, r1, r2, r4, r8} │ │ │ │ + ldr ip, [pc, #184] @ 17eb8 <__cxa_atexit@plt+0xb708> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str ip, [r3, #4] │ │ │ │ + sub ip, r6, #99 @ 0x63 │ │ │ │ + str fp, [r3, #100] @ 0x64 │ │ │ │ + str ip, [r3, #104] @ 0x68 │ │ │ │ + ldr fp, [pc, #164] @ 17ebc <__cxa_atexit@plt+0xb70c> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str lr, [r3, #68] @ 0x44 │ │ │ │ + add lr, r3, #72 @ 0x48 │ │ │ │ + stm lr, {r0, r1, r2, r4, r8, fp} │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str r7, [r3, #96] @ 0x60 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r4, [r5, #8] │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ + str r2, [r3, #48] @ 0x30 │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + str r2, [r3, #52] @ 0x34 │ │ │ │ + ldr r2, [sp, #8] │ │ │ │ + str r2, [r3, #56] @ 0x38 │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ + str r2, [r3, #60] @ 0x3c │ │ │ │ + ldr r2, [sp] │ │ │ │ + str r2, [r3, #64] @ 0x40 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + str r2, [r3, #32] │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r4, [r3, #24] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r4, [sp, #36] @ 0x24 │ │ │ │ + ldr fp, [sp, #48] @ 0x30 │ │ │ │ bx r0 │ │ │ │ - adcseq lr, pc, #60, 22 @ 0xf000 │ │ │ │ - adcseq lr, pc, #124, 22 @ 0x1f000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ + mov r3, #104 @ 0x68 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq pc, pc, #216, 2 @ 0x36 │ │ │ │ + adcseq pc, pc, #196, 2 @ 0x31 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 18494 <__cxa_atexit@plt+0xbce4> │ │ │ │ + bhi 17ef0 <__cxa_atexit@plt+0xb740> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 1849c <__cxa_atexit@plt+0xbcec> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 184a0 <__cxa_atexit@plt+0xbcf0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 17ef8 <__cxa_atexit@plt+0xb748> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb65c <__cxa_atexit@plt+0x3deeac> │ │ │ │ + b 3ff614 <__cxa_atexit@plt+0x3f2e64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq lr, pc, #224, 20 @ 0xe0000 │ │ │ │ - adcseq lr, pc, #32, 22 @ 0x8000 │ │ │ │ + adcseq pc, pc, #108 @ 0x6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 184d8 <__cxa_atexit@plt+0xbd28> │ │ │ │ + bhi 17f2c <__cxa_atexit@plt+0xb77c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 184e0 <__cxa_atexit@plt+0xbd30> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 17f34 <__cxa_atexit@plt+0xb784> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff61c <__cxa_atexit@plt+0x3f2e6c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq lr, pc, #136, 20 @ 0x88000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 18524 <__cxa_atexit@plt+0xbd74> │ │ │ │ - ldr r2, [pc, #40] @ 18534 <__cxa_atexit@plt+0xbd84> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - addseq fp, lr, #60, 10 @ 0xf000000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + adcseq pc, pc, #48 @ 0x30 │ │ │ │ + addseq fp, lr, #8, 28 @ 0x80 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 18568 <__cxa_atexit@plt+0xbdb8> │ │ │ │ - ldr r3, [pc, #28] @ 18578 <__cxa_atexit@plt+0xbdc8> │ │ │ │ + sub r7, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 17fe8 <__cxa_atexit@plt+0xb838> │ │ │ │ + ldr r3, [pc, #156] @ 17ff8 <__cxa_atexit@plt+0xb848> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - b 3eb66c <__cxa_atexit@plt+0x3deebc> │ │ │ │ - ldr r7, [pc, #12] @ 1857c <__cxa_atexit@plt+0xbdcc> │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + ldr sl, [r5] │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + tst sl, #3 │ │ │ │ + beq 17fcc <__cxa_atexit@plt+0xb81c> │ │ │ │ + ldr r7, [sl, #3] │ │ │ │ + ldr r2, [pc, #120] @ 17ffc <__cxa_atexit@plt+0xb84c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-16]! │ │ │ │ + ldr r2, [r7, #31] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 17fdc <__cxa_atexit@plt+0xb82c> │ │ │ │ + ldr r3, [pc, #84] @ 18000 <__cxa_atexit@plt+0xb850> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #31] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r9, [r5, #4] │ │ │ │ + ldr r3, [pc, #64] @ 18004 <__cxa_atexit@plt+0xb854> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 65479c <__cxa_atexit@plt+0x647fec> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 18008 <__cxa_atexit@plt+0xb858> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - addseq fp, lr, #32, 10 @ 0x8000000 │ │ │ │ - addseq fp, lr, #248, 8 @ 0xf8000000 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + adcseq pc, pc, #32 │ │ │ │ + addseq fp, lr, #108, 26 @ 0x1b00 │ │ │ │ + addseq fp, lr, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 185cc <__cxa_atexit@plt+0xbe1c> │ │ │ │ - ldr r2, [pc, #48] @ 185d8 <__cxa_atexit@plt+0xbe28> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #88] @ 18080 <__cxa_atexit@plt+0xb8d0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 185dc <__cxa_atexit@plt+0xbe2c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb674 <__cxa_atexit@plt+0x3deec4> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffff854 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq fp, lr, #152, 8 @ 0x98000000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + ldr r1, [r7, #31] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r1, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 18074 <__cxa_atexit@plt+0xb8c4> │ │ │ │ + ldr r3, [pc, #52] @ 18084 <__cxa_atexit@plt+0xb8d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #31] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + ldr r3, [pc, #28] @ 18088 <__cxa_atexit@plt+0xb8d8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 65479c <__cxa_atexit@plt+0x647fec> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + adcseq lr, pc, #120, 30 @ 0x1e0 │ │ │ │ + addseq fp, lr, #184, 24 @ 0xb800 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 18614 <__cxa_atexit@plt+0xbe64> │ │ │ │ + ldr r3, [pc, #36] @ 180c4 <__cxa_atexit@plt+0xb914> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - ldr r3, [pc, #16] @ 18618 <__cxa_atexit@plt+0xbe68> │ │ │ │ + ldr r9, [r7, #31] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r9, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #12] @ 180c8 <__cxa_atexit@plt+0xb918> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb67c <__cxa_atexit@plt+0x3deecc> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - adcseq lr, pc, #144, 18 @ 0x240000 │ │ │ │ - addseq fp, lr, #92, 8 @ 0x5c000000 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 65479c <__cxa_atexit@plt+0x647fec> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + adcseq lr, pc, #40, 30 @ 0xa0 │ │ │ │ + addseq fp, lr, #104, 24 @ 0x6800 │ │ │ │ + andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 18644 <__cxa_atexit@plt+0xbe94> │ │ │ │ - ldr r7, [pc, #32] @ 1865c <__cxa_atexit@plt+0xbeac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r3, [pc, #12] @ 18658 <__cxa_atexit@plt+0xbea8> │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #84] @ 18138 <__cxa_atexit@plt+0xb988> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb674 <__cxa_atexit@plt+0x3deec4> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - addseq fp, lr, #68, 8 @ 0x44000000 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 1867c <__cxa_atexit@plt+0xbecc> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 18128 <__cxa_atexit@plt+0xb978> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + ldr r3, [r9, #11] │ │ │ │ + ldr r2, [pc, #52] @ 1813c <__cxa_atexit@plt+0xb98c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + ldr r2, [r3, #15] │ │ │ │ + ldr r3, [r3, #19] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + stmib r5, {r2, r3, r7} │ │ │ │ + mov r7, r9 │ │ │ │ + b 6a6c50 <__cxa_atexit@plt+0x69a4a0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + addseq fp, lr, #244, 22 @ 0x3d000 │ │ │ │ + andeq r0, r0, r6, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r1, [pc, #32] @ 1817c <__cxa_atexit@plt+0xb9cc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r2, #15] │ │ │ │ + ldr r2, [r2, #19] │ │ │ │ + ldr r3, [r3, #31] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + stmda r5, {r0, r2, r3} │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + mov r9, r7 │ │ │ │ + b 6a6c50 <__cxa_atexit@plt+0x69a4a0> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + addseq fp, lr, #180, 22 @ 0x2d000 │ │ │ │ + andeq r0, r0, r9, lsl #4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #24] @ 181b0 <__cxa_atexit@plt+0xba00> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r5, #32] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r7, [pc, #8] @ 181b4 <__cxa_atexit@plt+0xba04> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + adcseq lr, pc, #60, 28 @ 0x3c0 │ │ │ │ + addseq fp, lr, #108, 22 @ 0x1b000 │ │ │ │ + andeq r0, r0, sl, lsl #8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ 181fc <__cxa_atexit@plt+0xba4c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb684 <__cxa_atexit@plt+0x3deed4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #8] @ 1869c <__cxa_atexit@plt+0xbeec> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 181f4 <__cxa_atexit@plt+0xba44> │ │ │ │ + ldr r3, [pc, #28] @ 18200 <__cxa_atexit@plt+0xba50> │ │ │ │ add r3, pc, r3 │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b 3eb64c <__cxa_atexit@plt+0x3dee9c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 1875c <__cxa_atexit@plt+0xbfac> │ │ │ │ - ldr r1, [pc, #208] @ 18790 <__cxa_atexit@plt+0xbfe0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #204] @ 18794 <__cxa_atexit@plt+0xbfe4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r1, r3 │ │ │ │ - str lr, [r1, #12]! │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - mov r1, r5 │ │ │ │ - str r8, [r1, #-4]! │ │ │ │ - add r3, r3, #40 @ 0x28 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 1876c <__cxa_atexit@plt+0xbfbc> │ │ │ │ - ldr r9, [pc, #136] @ 1879c <__cxa_atexit@plt+0xbfec> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #132] @ 187a0 <__cxa_atexit@plt+0xbff0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #128] @ 187a4 <__cxa_atexit@plt+0xbff4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr sl, [r5, #28] │ │ │ │ - add r2, r5, #32 │ │ │ │ - ldm r2, {r0, r1, r2} │ │ │ │ - str r9, [r6, #28]! │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r7, [pc, #36] @ 18798 <__cxa_atexit@plt+0xbfe8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r1] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - @ instruction: 0xfffff7b4 │ │ │ │ - @ instruction: 0xfffff80c │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0xfffffcdc │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - adcseq lr, pc, #116, 16 @ 0x740000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - stmda r5, {r7, r8} │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 18814 <__cxa_atexit@plt+0xc064> │ │ │ │ - ldr r9, [pc, #92] @ 1882c <__cxa_atexit@plt+0xc07c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #88] @ 18830 <__cxa_atexit@plt+0xc080> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #84] @ 18834 <__cxa_atexit@plt+0xc084> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr sl, [r5, #28] │ │ │ │ - add r2, r5, #32 │ │ │ │ - ldm r2, {r0, r1, r2} │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r3, [pc, #28] @ 18838 <__cxa_atexit@plt+0xc088> │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 6a6c50 <__cxa_atexit@plt+0x69a4a0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + addseq fp, lr, #32, 22 @ 0x8000 │ │ │ │ + andeq r0, r0, sl, lsl #8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 18228 <__cxa_atexit@plt+0xba78> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - @ instruction: 0xfffffc20 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - adcseq lr, pc, #184, 14 @ 0x2e00000 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r0, r8} │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 18900 <__cxa_atexit@plt+0xc150> │ │ │ │ - ldr r9, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r9, r2 │ │ │ │ - bcc 1895c <__cxa_atexit@plt+0xc1ac> │ │ │ │ - ldr r1, [pc, #332] @ 189b8 <__cxa_atexit@plt+0xc208> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - mov r1, r5 │ │ │ │ - str r3, [r1, #8]! │ │ │ │ - ldr ip, [r1, #12] │ │ │ │ - ldr lr, [r1, #20] │ │ │ │ - sub sl, r2, #3 │ │ │ │ - str sl, [r1, #-4] │ │ │ │ - str ip, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - ldr r2, [pc, #284] @ 189bc <__cxa_atexit@plt+0xc20c> │ │ │ │ + mov r9, r7 │ │ │ │ + b 6a6c50 <__cxa_atexit@plt+0x69a4a0> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + addseq fp, lr, #232, 20 @ 0xe8000 │ │ │ │ + andeq r0, r0, sl, lsl #8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #56] @ 18280 <__cxa_atexit@plt+0xbad0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - add ip, r3, #44 @ 0x2c │ │ │ │ - cmp r9, ip │ │ │ │ - bcc 1898c <__cxa_atexit@plt+0xc1dc> │ │ │ │ - ldr lr, [pc, #276] @ 189d0 <__cxa_atexit@plt+0xc220> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #272] @ 189d4 <__cxa_atexit@plt+0xc224> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - str r9, [r6, #32]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - stmda r5, {r0, lr} │ │ │ │ - ldr r6, [pc, #228] @ 189d8 <__cxa_atexit@plt+0xc228> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, ip │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1896c <__cxa_atexit@plt+0xc1bc> │ │ │ │ - ldr lr, [pc, #164] @ 189c4 <__cxa_atexit@plt+0xc214> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #160] @ 189c8 <__cxa_atexit@plt+0xc218> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r6, [r5, #12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - stmda r5, {r6, lr} │ │ │ │ - str r1, [r6, #8] │ │ │ │ - ldr r6, [pc, #128] @ 189cc <__cxa_atexit@plt+0xc21c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r6, [pc, #64] @ 189b4 <__cxa_atexit@plt+0xc204> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #12 │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - ldr r7, [pc, #44] @ 189c0 <__cxa_atexit@plt+0xc210> │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 18274 <__cxa_atexit@plt+0xbac4> │ │ │ │ + ldr r7, [pc, #36] @ 18284 <__cxa_atexit@plt+0xbad4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r1] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, ip │ │ │ │ + ldr r8, [r3, #4] │ │ │ │ + ldr r9, [r3, #24] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ mov r7, sl │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xfffffbe0 │ │ │ │ - @ instruction: 0xfffffc4c │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - @ instruction: 0xfffff60c │ │ │ │ - adcseq lr, pc, #76, 12 @ 0x4c00000 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - @ instruction: 0xfffffb2c │ │ │ │ - adcseq lr, pc, #164, 12 @ 0xa400000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 6bcec8 <__cxa_atexit@plt+0x6b0718> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + addseq fp, lr, #140, 20 @ 0x8c000 │ │ │ │ + andeq r0, r0, fp, lsl #16 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 182b0 <__cxa_atexit@plt+0xbb00> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r9, [r5, #28] │ │ │ │ + str r3, [r5] │ │ │ │ + mov sl, r7 │ │ │ │ + b 6bcec8 <__cxa_atexit@plt+0x6b0718> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + addseq fp, lr, #76, 20 @ 0x4c000 │ │ │ │ + andeq r0, r0, fp, asr #16 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 18a44 <__cxa_atexit@plt+0xc294> │ │ │ │ - ldr r1, [pc, #88] @ 18a60 <__cxa_atexit@plt+0xc2b0> │ │ │ │ + bcc 18314 <__cxa_atexit@plt+0xbb64> │ │ │ │ + ldr r2, [pc, #80] @ 1832c <__cxa_atexit@plt+0xbb7c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #76] @ 18330 <__cxa_atexit@plt+0xbb80> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #84] @ 18a64 <__cxa_atexit@plt+0xc2b4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #80] @ 18a68 <__cxa_atexit@plt+0xc2b8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ + str r2, [r5, #8]! │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + ldr r9, [r5, #36] @ 0x24 │ │ │ │ + str r7, [r5, #24] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - mov r8, r2 │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r3, [pc, #32] @ 18a6c <__cxa_atexit@plt+0xc2bc> │ │ │ │ + str r3, [r5, #36] @ 0x24 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + ldr r3, [pc, #40] @ 18334 <__cxa_atexit@plt+0xbb84> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 8743a4 <__cxa_atexit@plt+0x867bf4> │ │ │ │ + ldr r3, [pc, #28] @ 18338 <__cxa_atexit@plt+0xbb88> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - @ instruction: 0xfffff52c │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - adcseq lr, pc, #128, 10 @ 0x20000000 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xfffff610 │ │ │ │ + adcseq lr, pc, #224, 24 @ 0xe000 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + addseq fp, lr, #180, 18 @ 0x2d0000 │ │ │ │ + andeq r0, r0, r9, lsl #4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r9, [r3, #8]! │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r8, [r5, #-16] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 18a98 <__cxa_atexit@plt+0xc2e8> │ │ │ │ - add r5, r5, #32 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ + bne 18448 <__cxa_atexit@plt+0xbc98> │ │ │ │ + add r2, r6, #104 @ 0x68 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 184b4 <__cxa_atexit@plt+0xbd04> │ │ │ │ + ldr r0, [pc, #356] @ 184e4 <__cxa_atexit@plt+0xbd34> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [r3, #12] │ │ │ │ + ldr r1, [r3, #16] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + str lr, [r6, #8] │ │ │ │ + sub r0, r2, #18 │ │ │ │ + str r0, [r6, #100] @ 0x64 │ │ │ │ + sub r0, r2, #46 @ 0x2e │ │ │ │ + str r0, [r6, #88] @ 0x58 │ │ │ │ + ldr r0, [pc, #320] @ 184e8 <__cxa_atexit@plt+0xbd38> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str fp, [sp] │ │ │ │ + add fp, r0, #1 │ │ │ │ + ldr lr, [pc, #308] @ 184ec <__cxa_atexit@plt+0xbd3c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r6, #92] @ 0x5c │ │ │ │ + str lr, [r6, #80] @ 0x50 │ │ │ │ + str sl, [r6, #76] @ 0x4c │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str ip, [r6, #32] │ │ │ │ + ldr r8, [pc, #280] @ 184f0 <__cxa_atexit@plt+0xbd40> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r1, [pc, #268] @ 184f4 <__cxa_atexit@plt+0xbd44> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r0, #64]! @ 0x40 │ │ │ │ + str r0, [r6, #84] @ 0x54 │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r1, [pc, #252] @ 184f8 <__cxa_atexit@plt+0xbd48> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r0, #36]! @ 0x24 │ │ │ │ + str r6, [r6, #96] @ 0x60 │ │ │ │ + str r6, [r6, #72] @ 0x48 │ │ │ │ + add r1, r6, #44 @ 0x2c │ │ │ │ + stm r1, {r6, sl, lr} │ │ │ │ + str r0, [r6, #56] @ 0x38 │ │ │ │ + str fp, [r6, #60] @ 0x3c │ │ │ │ + ldr r1, [pc, #220] @ 184fc <__cxa_atexit@plt+0xbd4c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #16]! │ │ │ │ + str r6, [r3, #36] @ 0x24 │ │ │ │ + str r8, [r3, #24] │ │ │ │ + ldr r6, [pc, #204] @ 18500 <__cxa_atexit@plt+0xbd50> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #2 │ │ │ │ + sub r9, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3ff62c <__cxa_atexit@plt+0x3f2e7c> │ │ │ │ + add r2, r6, #32 │ │ │ │ cmp r0, r2 │ │ │ │ - bcc 18b40 <__cxa_atexit@plt+0xc390> │ │ │ │ - ldr r1, [pc, #196] @ 18b74 <__cxa_atexit@plt+0xc3c4> │ │ │ │ + bcc 184bc <__cxa_atexit@plt+0xbd0c> │ │ │ │ + ldr r0, [pc, #116] @ 184d0 <__cxa_atexit@plt+0xbd20> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #112] @ 184d4 <__cxa_atexit@plt+0xbd24> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr sl, [pc, #192] @ 18b78 <__cxa_atexit@plt+0xc3c8> │ │ │ │ - add sl, pc, sl │ │ │ │ - mov r8, r6 │ │ │ │ - str r1, [r8, #4]! │ │ │ │ - sub lr, r2, #3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr ip, [r5, #28] │ │ │ │ - str r9, [r5] │ │ │ │ - stmib r5, {r8, lr} │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - str ip, [r8, #16] │ │ │ │ - str sl, [r8, #20] │ │ │ │ - str r9, [r8, #24] │ │ │ │ - add sl, r8, #44 @ 0x2c │ │ │ │ - cmp r0, sl │ │ │ │ - bcc 18b50 <__cxa_atexit@plt+0xc3a0> │ │ │ │ - ldr r2, [pc, #128] @ 18b80 <__cxa_atexit@plt+0xc3d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #124] @ 18b84 <__cxa_atexit@plt+0xc3d4> │ │ │ │ + ldr lr, [pc, #108] @ 184d8 <__cxa_atexit@plt+0xbd28> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r3, [pc, #120] @ 18b88 <__cxa_atexit@plt+0xc3d8> │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r6, [r3, #36] @ 0x24 │ │ │ │ + add r0, lr, #2 │ │ │ │ + ldr r3, [pc, #88] @ 184dc <__cxa_atexit@plt+0xbd2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r6, #32]! │ │ │ │ - add r2, r6, #8 │ │ │ │ - stm r2, {r1, r8, ip} │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - mov r6, sl │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str ip, [r6, #16] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str sl, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + ldr r6, [pc, #60] @ 184e0 <__cxa_atexit@plt+0xbd30> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #2 │ │ │ │ + sub r9, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r0, [pc, #36] @ 18b7c <__cxa_atexit@plt+0xc3cc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #20 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [r3] │ │ │ │ + b 3ff62c <__cxa_atexit@plt+0x3f2e7c> │ │ │ │ + mov r6, #104 @ 0x68 │ │ │ │ + b 184c0 <__cxa_atexit@plt+0xbd10> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, lr │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - @ instruction: 0xfffff4e4 │ │ │ │ - @ instruction: 0xfffff57c │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0xfffff584 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - adcseq lr, pc, #136, 8 @ 0x88000000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffff578 │ │ │ │ + addseq fp, lr, #80, 16 @ 0x500000 │ │ │ │ + adcseq lr, pc, #200, 20 @ 0xc8000 │ │ │ │ + adcseq lr, pc, #76, 22 @ 0x13000 │ │ │ │ + @ instruction: 0xfffff834 │ │ │ │ + adcseq lr, pc, #88, 22 @ 0x16000 │ │ │ │ + adcseq lr, pc, #148, 22 @ 0x25000 │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + @ instruction: 0xfffffb18 │ │ │ │ + @ instruction: 0xfffffac8 │ │ │ │ + @ instruction: 0xfffff8d0 │ │ │ │ + adcseq lr, pc, #188, 22 @ 0x2f000 │ │ │ │ + addseq fp, lr, #192, 14 @ 0x3000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r3, [pc, #16] @ 1852c <__cxa_atexit@plt+0xbd7c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 68bd40 <__cxa_atexit@plt+0x67f590> │ │ │ │ + adcseq lr, pc, #28, 20 @ 0x1c000 │ │ │ │ + addseq fp, lr, #148, 14 @ 0x2500000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r3, [pc, #16] @ 18558 <__cxa_atexit@plt+0xbda8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 68bd40 <__cxa_atexit@plt+0x67f590> │ │ │ │ + adcseq lr, pc, #240, 18 @ 0x3c0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 185b4 <__cxa_atexit@plt+0xbe04> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 185ac <__cxa_atexit@plt+0xbdfc> │ │ │ │ + ldr r3, [pc, #48] @ 185bc <__cxa_atexit@plt+0xbe0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #44] @ 185c0 <__cxa_atexit@plt+0xbe10> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 185c4 <__cxa_atexit@plt+0xbe14> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 15c3dd4 <__cxa_atexit@plt+0x15b7624> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbeq r4, fp, #149946368 @ 0x8f00000 │ │ │ │ + adcseq lr, pc, #88, 18 @ 0x160000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 18c00 <__cxa_atexit@plt+0xc450> │ │ │ │ - ldr r9, [pc, #96] @ 18c1c <__cxa_atexit@plt+0xc46c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #92] @ 18c20 <__cxa_atexit@plt+0xc470> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #88] @ 18c24 <__cxa_atexit@plt+0xc474> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr sl, [r5, #32] │ │ │ │ - add r2, r5, #36 @ 0x24 │ │ │ │ - ldm r2, {r0, r1, r2} │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r3, [pc, #32] @ 18c28 <__cxa_atexit@plt+0xc478> │ │ │ │ + bcc 18624 <__cxa_atexit@plt+0xbe74> │ │ │ │ + ldr r8, [pc, #72] @ 1863c <__cxa_atexit@plt+0xbe8c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #68] @ 18640 <__cxa_atexit@plt+0xbe90> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmda r5, {r1, r2, r7} │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + sub r0, r6, #19 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add r7, r3, #12 │ │ │ │ + stm r7, {r1, r2, lr} │ │ │ │ + str r0, [r3, #24] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #24] @ 18644 <__cxa_atexit@plt+0xbe94> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - @ instruction: 0xfffff4c8 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - adcseq lr, pc, #204, 6 @ 0x30000003 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3ff5fc <__cxa_atexit@plt+0x3f2e4c> │ │ │ │ + adcseq lr, pc, #172, 18 @ 0x2b0000 │ │ │ │ + adcseq lr, pc, #248, 18 @ 0x3e0000 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 18cec <__cxa_atexit@plt+0xc53c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 18d14 <__cxa_atexit@plt+0xc564> │ │ │ │ - ldr r9, [pc, #236] @ 18d48 <__cxa_atexit@plt+0xc598> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #232] @ 18d4c <__cxa_atexit@plt+0xc59c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr ip, [r5, #32] │ │ │ │ - sub r3, r3, #3 │ │ │ │ - mov r8, r6 │ │ │ │ - str r9, [r8, #4]! │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r3, r8, #8 │ │ │ │ - stm r3, {r0, r2, ip, lr} │ │ │ │ - str sl, [r8, #24] │ │ │ │ - add r3, r8, #44 @ 0x2c │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 18d24 <__cxa_atexit@plt+0xc574> │ │ │ │ - ldr lr, [pc, #184] @ 18d5c <__cxa_atexit@plt+0xc5ac> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #180] @ 18d60 <__cxa_atexit@plt+0xc5b0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - str r9, [r6, #32]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - stmda r5, {r0, lr} │ │ │ │ - ldr r6, [pc, #136] @ 18d64 <__cxa_atexit@plt+0xc5b4> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r3, [pc, #96] @ 18d54 <__cxa_atexit@plt+0xc5a4> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1869c <__cxa_atexit@plt+0xbeec> │ │ │ │ + ldr r8, [pc, #72] @ 186b4 <__cxa_atexit@plt+0xbf04> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #68] @ 186b8 <__cxa_atexit@plt+0xbf08> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldmdb r5, {r1, r2, r7} │ │ │ │ + sub r0, r6, #19 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add r7, r3, #12 │ │ │ │ + stm r7, {r1, r2, lr} │ │ │ │ + str r0, [r3, #24] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #24] @ 186bc <__cxa_atexit@plt+0xbf0c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #76] @ 18d58 <__cxa_atexit@plt+0xc5a8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r6, [pc, #36] @ 18d50 <__cxa_atexit@plt+0xc5a0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #20 │ │ │ │ - ldr r7, [r5, #12]! │ │ │ │ + mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - @ instruction: 0xfffff6a4 │ │ │ │ - @ instruction: 0xfffff73c │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - adcseq lr, pc, #140, 4 @ 0xc0000008 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - @ instruction: 0xfffff3d8 │ │ │ │ - adcseq lr, pc, #188, 4 @ 0xc000000b │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 18db8 <__cxa_atexit@plt+0xc608> │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 18e7c <__cxa_atexit@plt+0xc6cc> │ │ │ │ - ldr r7, [pc, #308] @ 18ed0 <__cxa_atexit@plt+0xc720> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str ip, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff5fc <__cxa_atexit@plt+0x3f2e4c> │ │ │ │ + adcseq lr, pc, #52, 18 @ 0xd0000 │ │ │ │ + adcseq lr, pc, #128, 18 @ 0x200000 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + addseq fp, lr, #232, 12 @ 0xe800000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 18730 <__cxa_atexit@plt+0xbf80> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 18728 <__cxa_atexit@plt+0xbf78> │ │ │ │ + ldr r3, [pc, #68] @ 18738 <__cxa_atexit@plt+0xbf88> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #64] @ 1873c <__cxa_atexit@plt+0xbf8c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #52] @ 18740 <__cxa_atexit@plt+0xbf90> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #44] @ 18744 <__cxa_atexit@plt+0xbf94> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 7ae25c <__cxa_atexit@plt+0x7a1aac> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 18e84 <__cxa_atexit@plt+0xc6d4> │ │ │ │ - ldr lr, [pc, #232] @ 18eb4 <__cxa_atexit@plt+0xc704> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [pc, #228] @ 18eb8 <__cxa_atexit@plt+0xc708> │ │ │ │ - add sl, pc, sl │ │ │ │ - sub r1, r3, #3 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - mov r8, r6 │ │ │ │ - str lr, [r8, #16]! │ │ │ │ - sub r9, r3, #35 @ 0x23 │ │ │ │ - ldr lr, [r5, #8] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str sl, [r8, #-12] │ │ │ │ - stmdb r8, {r2, ip} │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str lr, [r8, #12] │ │ │ │ - str r3, [r8, #16] │ │ │ │ - ldr r3, [pc, #164] @ 18ebc <__cxa_atexit@plt+0xc70c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq fp, lr, #172, 12 @ 0xac00000 │ │ │ │ + adcseq lr, pc, #252, 14 @ 0x3f00000 │ │ │ │ + adcseq lr, pc, #76, 16 @ 0x4c0000 │ │ │ │ + adcseq lr, pc, #188, 16 @ 0xbc0000 │ │ │ │ + addseq fp, lr, #132, 12 @ 0x8400000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 187cc <__cxa_atexit@plt+0xc01c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 187c4 <__cxa_atexit@plt+0xc014> │ │ │ │ + ldr r3, [pc, #88] @ 187d4 <__cxa_atexit@plt+0xc024> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r8, #20] │ │ │ │ - str r2, [r8, #24] │ │ │ │ - add r3, r8, #44 @ 0x2c │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 18e94 <__cxa_atexit@plt+0xc6e4> │ │ │ │ - ldr lr, [pc, #144] @ 18ec4 <__cxa_atexit@plt+0xc714> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #140] @ 18ec8 <__cxa_atexit@plt+0xc718> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - str r9, [r6, #44]! @ 0x2c │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - stmda r5, {r0, lr} │ │ │ │ - ldr r6, [pc, #96] @ 18ecc <__cxa_atexit@plt+0xc71c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - mov r6, #12 │ │ │ │ - b 18e88 <__cxa_atexit@plt+0xc6d8> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r6, [pc, #36] @ 18ec0 <__cxa_atexit@plt+0xc710> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #20 │ │ │ │ - ldr r7, [r5, #12]! │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - @ instruction: 0xfffff3ac │ │ │ │ - @ instruction: 0xfffff350 │ │ │ │ - @ instruction: 0xfffff400 │ │ │ │ - @ instruction: 0xfffffcf4 │ │ │ │ - @ instruction: 0xfffffdfc │ │ │ │ - @ instruction: 0xfffff248 │ │ │ │ - adcseq lr, pc, #44, 2 │ │ │ │ - @ instruction: 0xfffff510 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 18f04 <__cxa_atexit@plt+0xc754> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 18f0c <__cxa_atexit@plt+0xc75c> │ │ │ │ + ldr r2, [pc, #84] @ 187d8 <__cxa_atexit@plt+0xc028> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 18fb4 <__cxa_atexit@plt+0xc804> │ │ │ │ + ldr r1, [pc, #80] @ 187dc <__cxa_atexit@plt+0xc02c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #60] @ 187e0 <__cxa_atexit@plt+0xc030> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r2, r5, #1 │ │ │ │ + ldr r5, [pc, #52] @ 187e4 <__cxa_atexit@plt+0xc034> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #1 │ │ │ │ + add r9, r3, #1 │ │ │ │ + mov r5, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + b 782a40 <__cxa_atexit@plt+0x776290> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq lr, pc, #88 @ 0x58 │ │ │ │ + addseq fp, lr, #168, 6 @ 0xa0000002 │ │ │ │ + adcseq lr, pc, #116, 14 @ 0x1d00000 │ │ │ │ + adcseq lr, pc, #108, 16 @ 0x6c0000 │ │ │ │ + adcseq lr, pc, #88, 16 @ 0x580000 │ │ │ │ + adcseq lr, pc, #220, 14 @ 0x3700000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 18f44 <__cxa_atexit@plt+0xc794> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + bhi 1886c <__cxa_atexit@plt+0xc0bc> │ │ │ │ + ldr lr, [pc, #112] @ 18874 <__cxa_atexit@plt+0xc0c4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 18f4c <__cxa_atexit@plt+0xc79c> │ │ │ │ + ldr r1, [pc, #100] @ 18878 <__cxa_atexit@plt+0xc0c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r7} │ │ │ │ + tst r2, #3 │ │ │ │ + beq 18850 <__cxa_atexit@plt+0xc0a0> │ │ │ │ + ldr r1, [pc, #80] @ 1887c <__cxa_atexit@plt+0xc0cc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r2, #3] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 18860 <__cxa_atexit@plt+0xc0b0> │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 784c6c <__cxa_atexit@plt+0x7784bc> │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq lr, pc, #28 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 18f94 <__cxa_atexit@plt+0xc7e4> │ │ │ │ - ldr r2, [pc, #44] @ 18fa4 <__cxa_atexit@plt+0xc7f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 19040 <__cxa_atexit@plt+0xc890> │ │ │ │ - ldr r7, [pc, #160] @ 19068 <__cxa_atexit@plt+0xc8b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 1902c <__cxa_atexit@plt+0xc87c> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1903c <__cxa_atexit@plt+0xc88c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 19050 <__cxa_atexit@plt+0xc8a0> │ │ │ │ - ldr r8, [pc, #120] @ 19070 <__cxa_atexit@plt+0xc8c0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #116] @ 19074 <__cxa_atexit@plt+0xc8c4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r9, #2] │ │ │ │ - ldr r3, [r9, #6] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r1, r3, lr} │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r7, [pc, #36] @ 1906c <__cxa_atexit@plt+0xc8bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - addseq sl, lr, #80, 20 @ 0x50000 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + adcseq lr, pc, #60, 14 @ 0xf00000 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 190e0 <__cxa_atexit@plt+0xc930> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 190e8 <__cxa_atexit@plt+0xc938> │ │ │ │ - ldr r8, [pc, #80] @ 190fc <__cxa_atexit@plt+0xc94c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #76] @ 19100 <__cxa_atexit@plt+0xc950> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r1, r2, lr} │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe2c │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 19150 <__cxa_atexit@plt+0xc9a0> │ │ │ │ - ldr r3, [pc, #60] @ 19160 <__cxa_atexit@plt+0xc9b0> │ │ │ │ + ldr r3, [pc, #40] @ 188b8 <__cxa_atexit@plt+0xc108> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 19140 <__cxa_atexit@plt+0xc990> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r9, [r8, #7] │ │ │ │ - mov r8, r7 │ │ │ │ - b 18fb4 <__cxa_atexit@plt+0xc804> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 19164 <__cxa_atexit@plt+0xc9b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq sl, lr, #68, 18 @ 0x110000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 188b0 <__cxa_atexit@plt+0xc100> │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 18fb4 <__cxa_atexit@plt+0xc804> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 191b4 <__cxa_atexit@plt+0xca04> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 191bc <__cxa_atexit@plt+0xca0c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq sp, pc, #172, 26 @ 0x2b00 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 191e8 <__cxa_atexit@plt+0xca38> │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 191fc <__cxa_atexit@plt+0xca4c> │ │ │ │ - ldr r7, [pc, #8] @ 191f8 <__cxa_atexit@plt+0xca48> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - addseq sl, lr, #196, 16 @ 0xc40000 │ │ │ │ - mov fp, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - ldr r8, [pc, #140] @ 19298 <__cxa_atexit@plt+0xcae8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #136] @ 1929c <__cxa_atexit@plt+0xcaec> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r8, [r5] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 19268 <__cxa_atexit@plt+0xcab8> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 19274 <__cxa_atexit@plt+0xcac4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, r9 │ │ │ │ - add r3, r1, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 19288 <__cxa_atexit@plt+0xcad8> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - str r2, [r1, #16] │ │ │ │ - str lr, [r1, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r1, #8] │ │ │ │ - add r9, r9, #16 │ │ │ │ - b 19214 <__cxa_atexit@plt+0xca64> │ │ │ │ - add r6, r6, r9 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - add r6, r6, r9 │ │ │ │ add r5, r5, #8 │ │ │ │ - bic r7, r0, #3 │ │ │ │ + b 784c6c <__cxa_atexit@plt+0x7784bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 192f8 <__cxa_atexit@plt+0xcb48> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 19308 <__cxa_atexit@plt+0xcb58> │ │ │ │ - ldr r1, [pc, #72] @ 19318 <__cxa_atexit@plt+0xcb68> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - str r6, [r5, #4] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 191fc <__cxa_atexit@plt+0xca4c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 19378 <__cxa_atexit@plt+0xcbc8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 19380 <__cxa_atexit@plt+0xcbd0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq sp, pc, #232, 22 @ 0x3a000 │ │ │ │ + b 784c6c <__cxa_atexit@plt+0x7784bc> │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 193d4 <__cxa_atexit@plt+0xcc24> │ │ │ │ - ldr r3, [pc, #64] @ 193ec <__cxa_atexit@plt+0xcc3c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 193f0 <__cxa_atexit@plt+0xcc40> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 18928 <__cxa_atexit@plt+0xc178> │ │ │ │ + ldr r2, [pc, #60] @ 18938 <__cxa_atexit@plt+0xc188> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r9, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - str r2, [r7, #16] │ │ │ │ - str r7, [r7, #20] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 193f4 <__cxa_atexit@plt+0xcc44> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - adcseq sp, pc, #116, 22 @ 0x1d000 │ │ │ │ - addseq sl, lr, #252, 12 @ 0xfc00000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 19448 <__cxa_atexit@plt+0xcc98> │ │ │ │ - ldr r3, [pc, #64] @ 19460 <__cxa_atexit@plt+0xccb0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 19464 <__cxa_atexit@plt+0xccb4> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #44] @ 1893c <__cxa_atexit@plt+0xc18c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r9, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - str r2, [r7, #16] │ │ │ │ - str r7, [r7, #20] │ │ │ │ - sub r7, r6, #2 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r2, r3, r9} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 19468 <__cxa_atexit@plt+0xccb8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - adcseq sp, pc, #0, 22 │ │ │ │ - addseq sl, lr, #136, 12 @ 0x8800000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + adcseq lr, pc, #0, 12 │ │ │ │ + addseq fp, lr, #184, 8 @ 0xb8000000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 194a0 <__cxa_atexit@plt+0xccf0> │ │ │ │ - ldr r5, [pc, #36] @ 194b0 <__cxa_atexit@plt+0xcd00> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ + bhi 189d8 <__cxa_atexit@plt+0xc228> │ │ │ │ + ldr r3, [pc, #132] @ 189e8 <__cxa_atexit@plt+0xc238> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 189bc <__cxa_atexit@plt+0xc20c> │ │ │ │ + ldr r1, [pc, #112] @ 189ec <__cxa_atexit@plt+0xc23c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r8, #15] │ │ │ │ + ldr r7, [r8, #19] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-12]! │ │ │ │ + stmib r2, {r3, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 189cc <__cxa_atexit@plt+0xc21c> │ │ │ │ + ldr r2, [pc, #80] @ 189f0 <__cxa_atexit@plt+0xc240> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [pc, #76] @ 189f4 <__cxa_atexit@plt+0xc244> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r8, r3 │ │ │ │ + b 89536c <__cxa_atexit@plt+0x888bbc> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #12] @ 194b4 <__cxa_atexit@plt+0xcd04> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq sl, lr, #56, 12 @ 0x3800000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 194d4 <__cxa_atexit@plt+0xcd24> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 19514 <__cxa_atexit@plt+0xcd64> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r2, r3, #11 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr lr, [pc, #44] @ 19524 <__cxa_atexit@plt+0xcd74> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #40] @ 19528 <__cxa_atexit@plt+0xcd78> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7, lr} │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq sp, pc, #164, 20 @ 0xa4000 │ │ │ │ - adcseq sp, pc, #160, 20 @ 0xa0000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 19560 <__cxa_atexit@plt+0xcdb0> │ │ │ │ - ldr r5, [pc, #36] @ 19570 <__cxa_atexit@plt+0xcdc0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #12] @ 19574 <__cxa_atexit@plt+0xcdc4> │ │ │ │ + ldr r7, [pc, #24] @ 189f8 <__cxa_atexit@plt+0xc248> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - addseq sl, lr, #120, 10 @ 0x1e000000 │ │ │ │ - addseq sl, lr, #104, 10 @ 0x1a000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [pc, #4] @ 19594 <__cxa_atexit@plt+0xcde4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ - addseq sl, lr, #88, 10 @ 0x16000000 │ │ │ │ - addseq sl, lr, #72, 10 @ 0x12000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 195f4 <__cxa_atexit@plt+0xce44> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 19600 <__cxa_atexit@plt+0xce50> │ │ │ │ - ldr r2, [pc, #68] @ 19610 <__cxa_atexit@plt+0xce60> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 19614 <__cxa_atexit@plt+0xce64> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 19618 <__cxa_atexit@plt+0xce68> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - rsbeq r3, fp, #7602176 @ 0x740000 │ │ │ │ - adcseq sp, pc, #116, 18 @ 0x1d0000 │ │ │ │ - addseq sl, lr, #196, 8 @ 0xc4000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [pc, #4] @ 19638 <__cxa_atexit@plt+0xce88> │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ - addseq sl, lr, #180, 8 @ 0xb4000000 │ │ │ │ - addseq sl, lr, #164, 8 @ 0xa4000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 19698 <__cxa_atexit@plt+0xcee8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 196a4 <__cxa_atexit@plt+0xcef4> │ │ │ │ - ldr r2, [pc, #68] @ 196b4 <__cxa_atexit@plt+0xcf04> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 196b8 <__cxa_atexit@plt+0xcf08> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 196bc <__cxa_atexit@plt+0xcf0c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - rsbeq r3, fp, #126877696 @ 0x7900000 │ │ │ │ - adcseq sp, pc, #208, 16 @ 0xd00000 │ │ │ │ - addseq sl, lr, #32, 8 @ 0x20000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [pc, #4] @ 196dc <__cxa_atexit@plt+0xcf2c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ - addseq sl, lr, #16, 8 @ 0x10000000 │ │ │ │ - addseq sl, lr, #0, 8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1973c <__cxa_atexit@plt+0xcf8c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 19748 <__cxa_atexit@plt+0xcf98> │ │ │ │ - ldr r2, [pc, #68] @ 19758 <__cxa_atexit@plt+0xcfa8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 1975c <__cxa_atexit@plt+0xcfac> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 19760 <__cxa_atexit@plt+0xcfb0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - rsbeq r3, fp, #893386752 @ 0x35400000 │ │ │ │ - adcseq sp, pc, #44, 16 @ 0x2c0000 │ │ │ │ - addseq sl, lr, #120, 6 @ 0xe0000001 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + addseq fp, lr, #60, 8 @ 0x3c000000 │ │ │ │ + addseq fp, lr, #52, 8 @ 0x34000000 │ │ │ │ + addseq fp, lr, #0, 8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 197b0 <__cxa_atexit@plt+0xd000> │ │ │ │ - ldr r2, [pc, #56] @ 197c0 <__cxa_atexit@plt+0xd010> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #52] @ 197c4 <__cxa_atexit@plt+0xd014> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #44] @ 197c8 <__cxa_atexit@plt+0xd018> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r0, r1, r9} │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb6a4 <__cxa_atexit@plt+0x3deef4> │ │ │ │ - ldr r7, [pc, #20] @ 197cc <__cxa_atexit@plt+0xd01c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - adcseq sp, pc, #20, 16 @ 0x140000 │ │ │ │ - adcseq sp, pc, #252, 14 @ 0x3f00000 │ │ │ │ - addseq sl, lr, #68, 6 @ 0x10000001 │ │ │ │ - addseq sl, lr, #16, 6 @ 0x40000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 19830 <__cxa_atexit@plt+0xd080> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #180] @ 198ac <__cxa_atexit@plt+0xd0fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 19884 <__cxa_atexit@plt+0xd0d4> │ │ │ │ - ldr r2, [pc, #156] @ 198b0 <__cxa_atexit@plt+0xd100> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #3] │ │ │ │ - ldr r7, [r3, #7] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - str r1, [r5, #4] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + ldr r1, [pc, #68] @ 18a60 <__cxa_atexit@plt+0xc2b0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 19894 <__cxa_atexit@plt+0xd0e4> │ │ │ │ - b 19908 <__cxa_atexit@plt+0xd158> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1989c <__cxa_atexit@plt+0xd0ec> │ │ │ │ - ldr r7, [pc, #108] @ 198b4 <__cxa_atexit@plt+0xd104> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - sub r7, r3, #11 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr lr, [pc, #88] @ 198b8 <__cxa_atexit@plt+0xd108> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #84] @ 198bc <__cxa_atexit@plt+0xd10c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - add r2, r6, #12 │ │ │ │ - stm r2, {r1, r6, lr} │ │ │ │ - str r7, [r6, #24] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + beq 18a54 <__cxa_atexit@plt+0xc2a4> │ │ │ │ + ldr r3, [pc, #44] @ 18a64 <__cxa_atexit@plt+0xc2b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [pc, #40] @ 18a68 <__cxa_atexit@plt+0xc2b8> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r9, [r5, #4] │ │ │ │ + b 89536c <__cxa_atexit@plt+0x888bbc> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xfffffd58 │ │ │ │ - adcseq sp, pc, #60, 14 @ 0xf00000 │ │ │ │ - adcseq sp, pc, #56, 14 @ 0xe00000 │ │ │ │ - addseq sl, lr, #32, 4 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + addseq fp, lr, #164, 6 @ 0x90000002 │ │ │ │ + addseq fp, lr, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ 198f8 <__cxa_atexit@plt+0xd148> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 198f0 <__cxa_atexit@plt+0xd140> │ │ │ │ - b 19908 <__cxa_atexit@plt+0xd158> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq sl, lr, #228, 2 @ 0x39 │ │ │ │ + ldr r3, [pc, #28] @ 18a9c <__cxa_atexit@plt+0xc2ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [pc, #20] @ 18aa0 <__cxa_atexit@plt+0xc2f0> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r9, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 89536c <__cxa_atexit@plt+0x888bbc> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + addseq fp, lr, #88, 6 @ 0x60000001 │ │ │ │ + addseq fp, lr, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 19968 <__cxa_atexit@plt+0xd1b8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1998c <__cxa_atexit@plt+0xd1dc> │ │ │ │ - ldr r7, [pc, #116] @ 199a0 <__cxa_atexit@plt+0xd1f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - sub r7, r3, #11 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr lr, [pc, #96] @ 199a4 <__cxa_atexit@plt+0xd1f4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #92] @ 199a8 <__cxa_atexit@plt+0xd1f8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - add r2, r6, #12 │ │ │ │ - stm r2, {r1, r6, lr} │ │ │ │ - str r7, [r6, #24] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #44] @ 1999c <__cxa_atexit@plt+0xd1ec> │ │ │ │ + ldr r3, [pc, #136] @ 18b40 <__cxa_atexit@plt+0xc390> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 19984 <__cxa_atexit@plt+0xd1d4> │ │ │ │ - b 199b8 <__cxa_atexit@plt+0xd208> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - adcseq sp, pc, #88, 12 @ 0x5800000 │ │ │ │ - adcseq sp, pc, #84, 12 @ 0x5400000 │ │ │ │ - addseq sl, lr, #52, 2 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - and r3, r7, #3 │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 18b14 <__cxa_atexit@plt+0xc364> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 19a18 <__cxa_atexit@plt+0xd268> │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 19a44 <__cxa_atexit@plt+0xd294> │ │ │ │ - ldr r7, [pc, #132] @ 19a60 <__cxa_atexit@plt+0xd2b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - sub r7, r3, #11 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr lr, [pc, #112] @ 19a64 <__cxa_atexit@plt+0xd2b4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #108] @ 19a68 <__cxa_atexit@plt+0xd2b8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - add r2, r6, #12 │ │ │ │ - stm r2, {r1, r6, lr} │ │ │ │ - str r7, [r6, #24] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + bne 18b1c <__cxa_atexit@plt+0xc36c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 19a4c <__cxa_atexit@plt+0xd29c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [pc, #40] @ 19a5c <__cxa_atexit@plt+0xd2ac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ + bcc 18b30 <__cxa_atexit@plt+0xc380> │ │ │ │ + ldr r2, [pc, #100] @ 18b48 <__cxa_atexit@plt+0xc398> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #96] @ 18b4c <__cxa_atexit@plt+0xc39c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + sub sl, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ + b 89536c <__cxa_atexit@plt+0x888bbc> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - b 19a50 <__cxa_atexit@plt+0xd2a0> │ │ │ │ + ldr r7, [pc, #32] @ 18b44 <__cxa_atexit@plt+0xc394> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3ff5dc <__cxa_atexit@plt+0x3f2e2c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq sp, pc, #244, 8 @ 0xf4000000 │ │ │ │ - @ instruction: 0xfffffc68 │ │ │ │ - adcseq sp, pc, #168, 10 @ 0x2a000000 │ │ │ │ - adcseq sp, pc, #164, 10 @ 0x29000000 │ │ │ │ - addseq sl, lr, #132 @ 0x84 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 19ab8 <__cxa_atexit@plt+0xd308> │ │ │ │ - ldr r2, [pc, #56] @ 19ac8 <__cxa_atexit@plt+0xd318> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #52] @ 19acc <__cxa_atexit@plt+0xd31c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #44] @ 19ad0 <__cxa_atexit@plt+0xd320> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r0, r1, r9} │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb6a4 <__cxa_atexit@plt+0x3deef4> │ │ │ │ - ldr r7, [pc, #20] @ 19ad4 <__cxa_atexit@plt+0xd324> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd48 │ │ │ │ - adcseq sp, pc, #12, 10 @ 0x3000000 │ │ │ │ - adcseq sp, pc, #244, 8 @ 0xf4000000 │ │ │ │ - addseq sl, lr, #60 @ 0x3c │ │ │ │ - addseq sl, lr, #8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [pc, #4] @ 19af4 <__cxa_atexit@plt+0xd344> │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ - addseq r9, lr, #248, 30 @ 0x3e0 │ │ │ │ - addseq r9, lr, #232, 30 @ 0x3a0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 19b54 <__cxa_atexit@plt+0xd3a4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 19b60 <__cxa_atexit@plt+0xd3b0> │ │ │ │ - ldr r2, [pc, #68] @ 19b70 <__cxa_atexit@plt+0xd3c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 19b74 <__cxa_atexit@plt+0xd3c4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 19b78 <__cxa_atexit@plt+0xd3c8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - rsbeq r3, fp, #1073741871 @ 0x4000002f │ │ │ │ - adcseq sp, pc, #20, 8 @ 0x14000000 │ │ │ │ - addseq r9, lr, #96, 30 @ 0x180 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 19bb4 <__cxa_atexit@plt+0xd404> │ │ │ │ - ldr r3, [pc, #36] @ 19bc4 <__cxa_atexit@plt+0xd414> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #12] @ 19bc8 <__cxa_atexit@plt+0xd418> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - addseq r9, lr, #80, 30 @ 0x140 │ │ │ │ - addseq r9, lr, #20, 30 @ 0x50 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + addseq fp, lr, #160, 4 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + addseq fp, lr, #156, 4 @ 0xc0000009 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 19c14 <__cxa_atexit@plt+0xd464> │ │ │ │ + bne 18bb0 <__cxa_atexit@plt+0xc400> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 19c64 <__cxa_atexit@plt+0xd4b4> │ │ │ │ - ldr r2, [pc, #140] @ 19c88 <__cxa_atexit@plt+0xd4d8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ + bcc 18bc4 <__cxa_atexit@plt+0xc414> │ │ │ │ + ldr r2, [pc, #88] @ 18bd8 <__cxa_atexit@plt+0xc428> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #84] @ 18bdc <__cxa_atexit@plt+0xc42c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + sub sl, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 19c6c <__cxa_atexit@plt+0xd4bc> │ │ │ │ - ldr r7, [pc, #84] @ 19c7c <__cxa_atexit@plt+0xd4cc> │ │ │ │ + b 89536c <__cxa_atexit@plt+0x888bbc> │ │ │ │ + ldr r7, [pc, #28] @ 18bd4 <__cxa_atexit@plt+0xc424> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - sub r7, r3, #11 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ 19c80 <__cxa_atexit@plt+0xd4d0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #60] @ 19c84 <__cxa_atexit@plt+0xd4d4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - add r2, r6, #12 │ │ │ │ - stm r2, {r1, r6, lr} │ │ │ │ - str r7, [r6, #24] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3ff5dc <__cxa_atexit@plt+0x3f2e2c> │ │ │ │ mov r6, #8 │ │ │ │ - b 19c70 <__cxa_atexit@plt+0xd4c0> │ │ │ │ - mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffed8 │ │ │ │ - adcseq sp, pc, #92, 6 @ 0x70000001 │ │ │ │ - adcseq sp, pc, #88, 6 @ 0x60000001 │ │ │ │ - adcseq sp, pc, #44, 6 @ 0xb0000000 │ │ │ │ - addseq r9, lr, #116, 28 @ 0x740 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 19cc4 <__cxa_atexit@plt+0xd514> │ │ │ │ - ldr r3, [pc, #36] @ 19cd4 <__cxa_atexit@plt+0xd524> │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + addseq fp, lr, #12, 4 @ 0xc0000000 │ │ │ │ + @ instruction: 0xfffffd5c │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + addseq fp, lr, #220, 2 @ 0x37 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #64] @ 18c34 <__cxa_atexit@plt+0xc484> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #12] @ 19cd8 <__cxa_atexit@plt+0xd528> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r3, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 18c14 <__cxa_atexit@plt+0xc464> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 18c20 <__cxa_atexit@plt+0xc470> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - addseq r9, lr, #64, 28 @ 0x400 │ │ │ │ - addseq r9, lr, #84, 28 @ 0x540 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 19d00 <__cxa_atexit@plt+0xd550> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq r9, lr, #72, 28 @ 0x480 │ │ │ │ - addseq r9, lr, #56, 28 @ 0x380 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 19d28 <__cxa_atexit@plt+0xd578> │ │ │ │ + ldr r7, [pc, #16] @ 18c38 <__cxa_atexit@plt+0xc488> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - addseq r9, lr, #32, 28 @ 0x200 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 19d5c <__cxa_atexit@plt+0xd5ac> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 19d64 <__cxa_atexit@plt+0xd5b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 479dc <__cxa_atexit@plt+0x3b22c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq sp, pc, #4, 4 @ 0x40000000 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff5dc <__cxa_atexit@plt+0x3f2e2c> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + addseq fp, lr, #156, 2 @ 0x27 │ │ │ │ + addseq fp, lr, #128, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 19dc0 <__cxa_atexit@plt+0xd610> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 19dcc <__cxa_atexit@plt+0xd61c> │ │ │ │ - ldr r1, [pc, #68] @ 19ddc <__cxa_atexit@plt+0xd62c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #64] @ 19de0 <__cxa_atexit@plt+0xd630> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r1, [r8, #4]! │ │ │ │ - str r7, [r8, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + add r5, r5, #12 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 18c68 <__cxa_atexit@plt+0xc4b8> │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - adcseq sp, pc, #176, 2 @ 0x2c │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + ldr r7, [pc, #4] @ 18c78 <__cxa_atexit@plt+0xc4c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 3ff5dc <__cxa_atexit@plt+0x3f2e2c> │ │ │ │ + addseq fp, lr, #80, 2 │ │ │ │ + addseq fp, lr, #152, 2 @ 0x26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 19e54 <__cxa_atexit@plt+0xd6a4> │ │ │ │ - ldr r3, [pc, #96] @ 19e6c <__cxa_atexit@plt+0xd6bc> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 18ce0 <__cxa_atexit@plt+0xc530> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 18cd8 <__cxa_atexit@plt+0xc528> │ │ │ │ + ldr r3, [pc, #56] @ 18ce8 <__cxa_atexit@plt+0xc538> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #92] @ 19e70 <__cxa_atexit@plt+0xd6c0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r3, [pc, #76] @ 19e74 <__cxa_atexit@plt+0xd6c4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r1, [pc, #68] @ 19e78 <__cxa_atexit@plt+0xd6c8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - str r1, [r7, #16] │ │ │ │ - str r7, [r7, #20] │ │ │ │ - str r3, [r7, #24] │ │ │ │ - str r2, [r7, #28] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 19e7c <__cxa_atexit@plt+0xd6cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #32 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - adcseq sp, pc, #148, 2 @ 0x25 │ │ │ │ - adcseq sp, pc, #132, 2 @ 0x21 │ │ │ │ - adcseq sp, pc, #124, 2 │ │ │ │ - addseq r9, lr, #252, 24 @ 0xfc00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 19eb0 <__cxa_atexit@plt+0xd700> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 19eb8 <__cxa_atexit@plt+0xd708> │ │ │ │ + ldr r2, [pc, #52] @ 18cec <__cxa_atexit@plt+0xc53c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 47ac8 <__cxa_atexit@plt+0x3b318> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq sp, pc, #176 @ 0xb0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 19f14 <__cxa_atexit@plt+0xd764> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 19f20 <__cxa_atexit@plt+0xd770> │ │ │ │ - ldr r1, [pc, #68] @ 19f30 <__cxa_atexit@plt+0xd780> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #64] @ 19f34 <__cxa_atexit@plt+0xd784> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r1, [r8, #4]! │ │ │ │ - str r7, [r8, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #40] @ 18cf0 <__cxa_atexit@plt+0xc540> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + add r9, r3, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 7a5320 <__cxa_atexit@plt+0x798b70> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - adcseq sp, pc, #92 @ 0x5c │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + addseq fp, lr, #100, 2 │ │ │ │ + adcseq lr, pc, #64, 4 │ │ │ │ + adcseq lr, pc, #144, 4 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 19fa8 <__cxa_atexit@plt+0xd7f8> │ │ │ │ - ldr r3, [pc, #96] @ 19fc0 <__cxa_atexit@plt+0xd810> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #92] @ 19fc4 <__cxa_atexit@plt+0xd814> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r3, [pc, #76] @ 19fc8 <__cxa_atexit@plt+0xd818> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 18d3c <__cxa_atexit@plt+0xc58c> │ │ │ │ + str r8, [r5] │ │ │ │ + ldr r3, [pc, #52] @ 18d50 <__cxa_atexit@plt+0xc5a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r1, [pc, #68] @ 19fcc <__cxa_atexit@plt+0xd81c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - str r1, [r7, #16] │ │ │ │ - str r7, [r7, #20] │ │ │ │ - str r3, [r7, #24] │ │ │ │ - str r2, [r7, #28] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 19fd0 <__cxa_atexit@plt+0xd820> │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #44] @ 18d54 <__cxa_atexit@plt+0xc5a4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + ldr r3, [pc, #36] @ 18d58 <__cxa_atexit@plt+0xc5a8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b 711328 <__cxa_atexit@plt+0x704b78> │ │ │ │ + ldr r7, [pc, #24] @ 18d5c <__cxa_atexit@plt+0xc5ac> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - adcseq sp, pc, #64 @ 0x40 │ │ │ │ - adcseq sp, pc, #48 @ 0x30 │ │ │ │ - adcseq sp, pc, #40 @ 0x28 │ │ │ │ - addseq r9, lr, #172, 22 @ 0x2b000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + adcseq lr, pc, #232, 2 @ 0x3a │ │ │ │ + adcseq lr, pc, #216, 4 @ 0x8000000d │ │ │ │ + adcseq lr, pc, #208, 4 │ │ │ │ + addseq fp, lr, #68, 2 │ │ │ │ + addseq fp, lr, #60, 2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1a058 <__cxa_atexit@plt+0xd8a8> │ │ │ │ - ldr r3, [pc, #116] @ 1a070 <__cxa_atexit@plt+0xd8c0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r7, #36] @ 0x24 │ │ │ │ - ldr lr, [pc, #104] @ 1a074 <__cxa_atexit@plt+0xd8c4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #100] @ 1a078 <__cxa_atexit@plt+0xd8c8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #92] @ 1a07c <__cxa_atexit@plt+0xd8cc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr sl, [pc, #88] @ 1a080 <__cxa_atexit@plt+0xd8d0> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr ip, [r5] │ │ │ │ - sub r2, r6, #23 │ │ │ │ - sub r0, r6, #30 │ │ │ │ - str sl, [r7, #4] │ │ │ │ - str r9, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - add r8, r7, #16 │ │ │ │ - stm r8, {r0, r1, lr} │ │ │ │ - str r3, [r7, #28] │ │ │ │ - str r2, [r7, #32] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #36] @ 1a084 <__cxa_atexit@plt+0xd8d4> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 18d84 <__cxa_atexit@plt+0xc5d4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - adcseq ip, pc, #172, 30 @ 0x2b0 │ │ │ │ - adcseq ip, pc, #164, 30 @ 0x290 │ │ │ │ - adcseq ip, pc, #120, 30 @ 0x1e0 │ │ │ │ - adcseq ip, pc, #148, 30 @ 0x250 │ │ │ │ - adcseq ip, pc, #248, 28 @ 0xf80 │ │ │ │ - addseq r9, lr, #0, 22 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + addseq fp, lr, #48, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1a110 <__cxa_atexit@plt+0xd960> │ │ │ │ - ldr r3, [pc, #120] @ 1a128 <__cxa_atexit@plt+0xd978> │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 18ddc <__cxa_atexit@plt+0xc62c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 18dd4 <__cxa_atexit@plt+0xc624> │ │ │ │ + ldr r3, [pc, #44] @ 18de4 <__cxa_atexit@plt+0xc634> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r7, #36] @ 0x24 │ │ │ │ - ldr lr, [pc, #108] @ 1a12c <__cxa_atexit@plt+0xd97c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #104] @ 1a130 <__cxa_atexit@plt+0xd980> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r9, [pc, #96] @ 1a134 <__cxa_atexit@plt+0xd984> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr sl, [pc, #92] @ 1a138 <__cxa_atexit@plt+0xd988> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr ip, [r5] │ │ │ │ - sub r2, r6, #23 │ │ │ │ - sub r0, r6, #30 │ │ │ │ - str sl, [r7, #4] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - str r1, [r7, #16] │ │ │ │ - str r0, [r7, #20] │ │ │ │ - str lr, [r7, #24] │ │ │ │ - str r3, [r7, #28] │ │ │ │ - str r2, [r7, #32] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #36] @ 1a13c <__cxa_atexit@plt+0xd98c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #32] @ 18de8 <__cxa_atexit@plt+0xc638> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + b 7f6534 <__cxa_atexit@plt+0x7e9d84> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - adcseq ip, pc, #248, 28 @ 0xf80 │ │ │ │ - adcseq ip, pc, #240, 28 @ 0xf00 │ │ │ │ - adcseq ip, pc, #196, 28 @ 0xc40 │ │ │ │ - adcseq ip, pc, #224, 28 @ 0xe00 │ │ │ │ - adcseq ip, pc, #68, 28 @ 0x440 │ │ │ │ - addseq r9, lr, #76, 20 @ 0x4c000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a170 <__cxa_atexit@plt+0xd9c0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 1a178 <__cxa_atexit@plt+0xd9c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb6ac <__cxa_atexit@plt+0x3deefc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq ip, pc, #240, 26 @ 0x3c00 │ │ │ │ + adcseq lr, pc, #64, 2 │ │ │ │ + adcseq lr, pc, #64, 4 │ │ │ │ + addseq fp, lr, #228 @ 0xe4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1a214 <__cxa_atexit@plt+0xda64> │ │ │ │ - ldr r3, [pc, #136] @ 1a22c <__cxa_atexit@plt+0xda7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #132] @ 1a230 <__cxa_atexit@plt+0xda80> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 18e10 <__cxa_atexit@plt+0xc660> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - sub r3, r6, #23 │ │ │ │ - str r3, [r7, #40] @ 0x28 │ │ │ │ - str r2, [r7, #44] @ 0x2c │ │ │ │ - ldr lr, [pc, #104] @ 1a234 <__cxa_atexit@plt+0xda84> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r1, r6, #30 │ │ │ │ - ldr r3, [pc, #96] @ 1a238 <__cxa_atexit@plt+0xda88> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r9, [pc, #88] @ 1a23c <__cxa_atexit@plt+0xda8c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr sl, [pc, #84] @ 1a240 <__cxa_atexit@plt+0xda90> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str sl, [r7, #12] │ │ │ │ - str r7, [r7, #16] │ │ │ │ - str r9, [r7, #20] │ │ │ │ - str r3, [r7, #24] │ │ │ │ - str r1, [r7, #28] │ │ │ │ - str lr, [r7, #32] │ │ │ │ - str r2, [r7, #36] @ 0x24 │ │ │ │ - sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 1a244 <__cxa_atexit@plt+0xda94> │ │ │ │ + addseq fp, lr, #216 @ 0xd8 │ │ │ │ + addseq fp, lr, #236 @ 0xec │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 18e38 <__cxa_atexit@plt+0xc688> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + addseq fp, lr, #224 @ 0xe0 │ │ │ │ + addseq fp, lr, #116, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #8 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 18eac <__cxa_atexit@plt+0xc6fc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 18ea4 <__cxa_atexit@plt+0xc6f4> │ │ │ │ + ldr r2, [pc, #68] @ 18eb4 <__cxa_atexit@plt+0xc704> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #64] @ 18eb8 <__cxa_atexit@plt+0xc708> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #60] @ 18ebc <__cxa_atexit@plt+0xc70c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #48] @ 18ec0 <__cxa_atexit@plt+0xc710> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + add sl, r2, #2 │ │ │ │ + mov r5, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 7f5a3c <__cxa_atexit@plt+0x7e928c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - adcseq ip, pc, #252, 26 @ 0x3f00 │ │ │ │ - adcseq ip, pc, #228, 26 @ 0x3900 │ │ │ │ - adcseq ip, pc, #180, 26 @ 0x2d00 │ │ │ │ - adcseq ip, pc, #208, 26 @ 0x3400 │ │ │ │ - adcseq ip, pc, #52, 26 @ 0xd00 │ │ │ │ - addseq r9, lr, #76, 18 @ 0x130000 │ │ │ │ - addseq r9, lr, #28, 18 @ 0x70000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a27c <__cxa_atexit@plt+0xdacc> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 1a284 <__cxa_atexit@plt+0xdad4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 36fd0 <__cxa_atexit@plt+0x2a820> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq ip, pc, #228, 24 @ 0xe400 │ │ │ │ + addseq fp, lr, #56, 2 │ │ │ │ + addseq fp, lr, #160 @ 0xa0 │ │ │ │ + adcseq lr, pc, #120 @ 0x78 │ │ │ │ + adcseq lr, pc, #124, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1a318 <__cxa_atexit@plt+0xdb68> │ │ │ │ - ldr r2, [pc, #144] @ 1a338 <__cxa_atexit@plt+0xdb88> │ │ │ │ - add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + addseq fp, lr, #224 @ 0xe0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 18fb4 <__cxa_atexit@plt+0xc804> │ │ │ │ + ldr r7, [pc, #216] @ 18fdc <__cxa_atexit@plt+0xc82c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1a308 <__cxa_atexit@plt+0xdb58> │ │ │ │ + beq 18fa4 <__cxa_atexit@plt+0xc7f4> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ + add r2, r6, #44 @ 0x2c │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 1a320 <__cxa_atexit@plt+0xdb70> │ │ │ │ + bcc 18fc4 <__cxa_atexit@plt+0xc814> │ │ │ │ + ldr r9, [pc, #188] @ 18fe4 <__cxa_atexit@plt+0xc834> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, #184] @ 18fe8 <__cxa_atexit@plt+0xc838> │ │ │ │ + add sl, pc, sl │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - ldr r3, [r8, #11] │ │ │ │ - add lr, r8, #15 │ │ │ │ - ldm lr, {r1, r9, lr} │ │ │ │ - ldr r8, [pc, #92] @ 1a33c <__cxa_atexit@plt+0xdb8c> │ │ │ │ + ldr r3, [r8, #7] │ │ │ │ + sub r0, r2, #17 │ │ │ │ + str r0, [r6, #40] @ 0x28 │ │ │ │ + ldr r0, [pc, #164] @ 18fec <__cxa_atexit@plt+0xc83c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + sub r1, r2, #30 │ │ │ │ + ldr r8, [pc, #152] @ 18ff0 <__cxa_atexit@plt+0xc840> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldmda r5, {r0, ip} │ │ │ │ - str r8, [r6, #4] │ │ │ │ + sub r0, r2, #39 @ 0x27 │ │ │ │ + ldr lr, [pc, #144] @ 18ff4 <__cxa_atexit@plt+0xc844> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5] │ │ │ │ + add sl, sl, #3 │ │ │ │ + str r3, [r6, #44] @ 0x2c │ │ │ │ + str r9, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - add r0, r6, #20 │ │ │ │ - stm r0, {r1, r9, lr} │ │ │ │ - sub r7, r2, #23 │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str sl, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + ldr r7, [pc, #104] @ 18ff8 <__cxa_atexit@plt+0xc848> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 18fe0 <__cxa_atexit@plt+0xc830> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - adcseq ip, pc, #216, 24 @ 0xd800 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + addseq fp, lr, #44 @ 0x2c │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + addseq fp, lr, #172 @ 0xac │ │ │ │ + adcseq lr, pc, #200 @ 0xc8 │ │ │ │ + adcseq lr, pc, #188 @ 0xbc │ │ │ │ + adcseq lr, pc, #180 @ 0xb4 │ │ │ │ + addseq fp, lr, #60 @ 0x3c │ │ │ │ + addseq sl, lr, #200, 30 @ 0x320 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1a398 <__cxa_atexit@plt+0xdbe8> │ │ │ │ + bcc 1909c <__cxa_atexit@plt+0xc8ec> │ │ │ │ + ldr r8, [pc, #132] @ 190a8 <__cxa_atexit@plt+0xc8f8> │ │ │ │ + add r8, pc, r8 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r1, r9, lr} │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - ldr r8, [pc, #44] @ 1a3a4 <__cxa_atexit@plt+0xdbf4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + sub r1, r6, #17 │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + ldr r1, [pc, #108] @ 190ac <__cxa_atexit@plt+0xc8fc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + sub r1, r6, #30 │ │ │ │ + ldr r9, [pc, #96] @ 190b0 <__cxa_atexit@plt+0xc900> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, #92] @ 190b4 <__cxa_atexit@plt+0xc904> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r0, r6, #39 @ 0x27 │ │ │ │ + ldr lr, [pc, #84] @ 190b8 <__cxa_atexit@plt+0xc908> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r9, r9, #3 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ str r8, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ - add r2, r3, #12 │ │ │ │ - stm r2, {r0, r1, r9, lr} │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str sl, [r3, #24] │ │ │ │ + ldr r7, [pc, #48] @ 190bc <__cxa_atexit@plt+0xc90c> │ │ │ │ + add r7, pc, r7 │ │ │ │ str r7, [r3, #28] │ │ │ │ - sub r7, r6, #23 │ │ │ │ + str r1, [r3, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq ip, pc, #64, 24 @ 0x4000 │ │ │ │ - addseq r9, lr, #184, 14 @ 0x2e00000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + adcseq sp, pc, #208, 30 @ 0x340 │ │ │ │ + addseq sl, lr, #140, 30 @ 0x230 │ │ │ │ + adcseq sp, pc, #188, 30 @ 0x2f0 │ │ │ │ + adcseq sp, pc, #180, 30 @ 0x2d0 │ │ │ │ + addseq sl, lr, #64, 30 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1a42c <__cxa_atexit@plt+0xdc7c> │ │ │ │ - ldr r3, [pc, #112] @ 1a444 <__cxa_atexit@plt+0xdc94> │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 19118 <__cxa_atexit@plt+0xc968> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 19110 <__cxa_atexit@plt+0xc960> │ │ │ │ + ldr r3, [pc, #48] @ 19120 <__cxa_atexit@plt+0xc970> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #108] @ 1a448 <__cxa_atexit@plt+0xdc98> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - sub r3, r6, #19 │ │ │ │ - ldr r1, [pc, #92] @ 1a44c <__cxa_atexit@plt+0xdc9c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r2, [pc, #84] @ 1a450 <__cxa_atexit@plt+0xdca0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r9, [pc, #76] @ 1a454 <__cxa_atexit@plt+0xdca4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str lr, [r7, #12] │ │ │ │ - str r7, [r7, #16] │ │ │ │ - str r9, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - str r1, [r7, #28] │ │ │ │ - str r3, [r7, #32] │ │ │ │ + ldr r8, [pc, #44] @ 19124 <__cxa_atexit@plt+0xc974> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 19128 <__cxa_atexit@plt+0xc978> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 15c3dd4 <__cxa_atexit@plt+0x15b7624> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbeq r3, fp, #856064 @ 0xd1000 │ │ │ │ + adcseq sp, pc, #244, 26 @ 0x3d00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1917c <__cxa_atexit@plt+0xc9cc> │ │ │ │ + ldr lr, [pc, #60] @ 19194 <__cxa_atexit@plt+0xc9e4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1a458 <__cxa_atexit@plt+0xdca8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #20] @ 19198 <__cxa_atexit@plt+0xc9e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3ff5fc <__cxa_atexit@plt+0x3f2e4c> │ │ │ │ + adcseq sp, pc, #72, 28 @ 0x480 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 191e0 <__cxa_atexit@plt+0xca30> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 191f8 <__cxa_atexit@plt+0xca48> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 191fc <__cxa_atexit@plt+0xca4c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff5fc <__cxa_atexit@plt+0x3f2e4c> │ │ │ │ + adcseq sp, pc, #208, 26 @ 0x3400 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + addseq sl, lr, #12, 28 @ 0xc0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1925c <__cxa_atexit@plt+0xcaac> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 19254 <__cxa_atexit@plt+0xcaa4> │ │ │ │ + ldr r8, [pc, #48] @ 19264 <__cxa_atexit@plt+0xcab4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #44] @ 19268 <__cxa_atexit@plt+0xcab8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #32] @ 1926c <__cxa_atexit@plt+0xcabc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - adcseq ip, pc, #188, 22 @ 0x2f000 │ │ │ │ - adcseq ip, pc, #172, 22 @ 0x2b000 │ │ │ │ - adcseq ip, pc, #168, 22 @ 0x2a000 │ │ │ │ - addseq r9, lr, #68, 14 @ 0x1100000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq sl, lr, #208, 26 @ 0x3400 │ │ │ │ + adcseq sp, pc, #188, 24 @ 0xbc00 │ │ │ │ + adcseq sp, pc, #88, 26 @ 0x1600 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1a4ec <__cxa_atexit@plt+0xdd3c> │ │ │ │ - ldr r2, [pc, #144] @ 1a50c <__cxa_atexit@plt+0xdd5c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1a4dc <__cxa_atexit@plt+0xdd2c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1a4f4 <__cxa_atexit@plt+0xdd44> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r3, [r8, #11] │ │ │ │ - add lr, r8, #15 │ │ │ │ - ldm lr, {r1, r9, lr} │ │ │ │ - ldr r8, [pc, #92] @ 1a510 <__cxa_atexit@plt+0xdd60> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldmda r5, {r0, ip} │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - add r0, r6, #20 │ │ │ │ - stm r0, {r1, r9, lr} │ │ │ │ - sub r7, r2, #23 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + bhi 192c8 <__cxa_atexit@plt+0xcb18> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 192c0 <__cxa_atexit@plt+0xcb10> │ │ │ │ + ldr r3, [pc, #48] @ 192d0 <__cxa_atexit@plt+0xcb20> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #44] @ 192d4 <__cxa_atexit@plt+0xcb24> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 192d8 <__cxa_atexit@plt+0xcb28> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 15c3dd4 <__cxa_atexit@plt+0x15b7624> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - adcseq ip, pc, #4, 22 @ 0x1000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbeq r3, fp, #491520 @ 0x78000 │ │ │ │ + adcseq sp, pc, #68, 24 @ 0x4400 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1a56c <__cxa_atexit@plt+0xddbc> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r1, r9, lr} │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - ldr r8, [pc, #44] @ 1a578 <__cxa_atexit@plt+0xddc8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - add r2, r3, #12 │ │ │ │ - stm r2, {r0, r1, r9, lr} │ │ │ │ - str r7, [r3, #28] │ │ │ │ - sub r7, r6, #23 │ │ │ │ + bcc 1932c <__cxa_atexit@plt+0xcb7c> │ │ │ │ + ldr lr, [pc, #60] @ 19344 <__cxa_atexit@plt+0xcb94> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 19348 <__cxa_atexit@plt+0xcb98> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3ff5fc <__cxa_atexit@plt+0x3f2e4c> │ │ │ │ + adcseq sp, pc, #152, 24 @ 0x9800 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 19390 <__cxa_atexit@plt+0xcbe0> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 193a8 <__cxa_atexit@plt+0xcbf8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq ip, pc, #108, 20 @ 0x6c000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r3, [pc, #20] @ 193ac <__cxa_atexit@plt+0xcbfc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff5fc <__cxa_atexit@plt+0x3f2e4c> │ │ │ │ + adcseq sp, pc, #32, 24 @ 0x2000 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + addseq sl, lr, #140, 24 @ 0x8c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1a5e8 <__cxa_atexit@plt+0xde38> │ │ │ │ - ldr lr, [pc, #92] @ 1a600 <__cxa_atexit@plt+0xde50> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #88] @ 1a604 <__cxa_atexit@plt+0xde54> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #80] @ 1a608 <__cxa_atexit@plt+0xde58> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r9, [pc, #72] @ 1a60c <__cxa_atexit@plt+0xde5c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r3, r6, #19 │ │ │ │ - str lr, [r7, #4] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - add lr, r7, #16 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - sub r7, r6, #11 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1940c <__cxa_atexit@plt+0xcc5c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 19404 <__cxa_atexit@plt+0xcc54> │ │ │ │ + ldr r8, [pc, #48] @ 19414 <__cxa_atexit@plt+0xcc64> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #44] @ 19418 <__cxa_atexit@plt+0xcc68> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #32] @ 1941c <__cxa_atexit@plt+0xcc6c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 1a610 <__cxa_atexit@plt+0xde60> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - adcseq ip, pc, #0, 20 │ │ │ │ - adcseq ip, pc, #240, 18 @ 0x3c0000 │ │ │ │ - adcseq ip, pc, #236, 18 @ 0x3b0000 │ │ │ │ - addseq r9, lr, #144, 10 @ 0x24000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + addseq sl, lr, #80, 24 @ 0x5000 │ │ │ │ + adcseq sp, pc, #12, 22 @ 0x3000 │ │ │ │ + adcseq sp, pc, #168, 22 @ 0x2a000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 19474 <__cxa_atexit@plt+0xccc4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1946c <__cxa_atexit@plt+0xccbc> │ │ │ │ + ldr r3, [pc, #44] @ 1947c <__cxa_atexit@plt+0xcccc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 19480 <__cxa_atexit@plt+0xccd0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + mov r8, #10 │ │ │ │ + b 15c41f4 <__cxa_atexit@plt+0x15b7a44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1a6b4 <__cxa_atexit@plt+0xdf04> │ │ │ │ - ldr r3, [pc, #132] @ 1a6d4 <__cxa_atexit@plt+0xdf24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmdb r5, {r3, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1a6a4 <__cxa_atexit@plt+0xdef4> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 1a6bc <__cxa_atexit@plt+0xdf0c> │ │ │ │ - ldr lr, [pc, #96] @ 1a6d8 <__cxa_atexit@plt+0xdf28> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + adcseq sp, pc, #156, 20 @ 0x9c000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 194d4 <__cxa_atexit@plt+0xcd24> │ │ │ │ + ldr lr, [pc, #60] @ 194ec <__cxa_atexit@plt+0xcd3c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r3, [pc, #20] @ 194f0 <__cxa_atexit@plt+0xcd40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3ff5fc <__cxa_atexit@plt+0x3f2e4c> │ │ │ │ + adcseq sp, pc, #240, 20 @ 0xf0000 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 19538 <__cxa_atexit@plt+0xcd88> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 19550 <__cxa_atexit@plt+0xcda0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 19554 <__cxa_atexit@plt+0xcda4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff5fc <__cxa_atexit@plt+0x3f2e4c> │ │ │ │ + adcseq sp, pc, #120, 20 @ 0x78000 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 195b0 <__cxa_atexit@plt+0xce00> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 195a8 <__cxa_atexit@plt+0xcdf8> │ │ │ │ + ldr r3, [pc, #48] @ 195b8 <__cxa_atexit@plt+0xce08> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #44] @ 195bc <__cxa_atexit@plt+0xce0c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 195c0 <__cxa_atexit@plt+0xce10> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 15c3dd4 <__cxa_atexit@plt+0x15b7624> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - adcseq ip, pc, #68, 18 @ 0x110000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbeq r3, fp, #53477376 @ 0x3300000 │ │ │ │ + adcseq sp, pc, #92, 18 @ 0x170000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1a728 <__cxa_atexit@plt+0xdf78> │ │ │ │ - ldr lr, [pc, #52] @ 1a734 <__cxa_atexit@plt+0xdf84> │ │ │ │ + bcc 19614 <__cxa_atexit@plt+0xce64> │ │ │ │ + ldr lr, [pc, #60] @ 1962c <__cxa_atexit@plt+0xce7c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 19630 <__cxa_atexit@plt+0xce80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3ff5fc <__cxa_atexit@plt+0x3f2e4c> │ │ │ │ + adcseq sp, pc, #176, 18 @ 0x2c0000 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 19678 <__cxa_atexit@plt+0xcec8> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 19690 <__cxa_atexit@plt+0xcee0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 19694 <__cxa_atexit@plt+0xcee4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff5fc <__cxa_atexit@plt+0x3f2e4c> │ │ │ │ + adcseq sp, pc, #56, 18 @ 0xe0000 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 196f0 <__cxa_atexit@plt+0xcf40> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 196e8 <__cxa_atexit@plt+0xcf38> │ │ │ │ + ldr r3, [pc, #48] @ 196f8 <__cxa_atexit@plt+0xcf48> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #44] @ 196fc <__cxa_atexit@plt+0xcf4c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #36] @ 19700 <__cxa_atexit@plt+0xcf50> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 15c3dd4 <__cxa_atexit@plt+0x15b7624> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq ip, pc, #188, 16 @ 0xbc0000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + rsbeq r3, fp, #224, 8 @ 0xe0000000 │ │ │ │ + adcseq sp, pc, #28, 16 @ 0x1c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1a7bc <__cxa_atexit@plt+0xe00c> │ │ │ │ - ldr r9, [pc, #116] @ 1a7d4 <__cxa_atexit@plt+0xe024> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #112] @ 1a7d8 <__cxa_atexit@plt+0xe028> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #108] @ 1a7dc <__cxa_atexit@plt+0xe02c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #100] @ 1a7e0 <__cxa_atexit@plt+0xe030> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 19754 <__cxa_atexit@plt+0xcfa4> │ │ │ │ + ldr lr, [pc, #60] @ 1976c <__cxa_atexit@plt+0xcfbc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 19770 <__cxa_atexit@plt+0xcfc0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3ff5fc <__cxa_atexit@plt+0x3f2e4c> │ │ │ │ + adcseq sp, pc, #112, 16 @ 0x700000 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 197b8 <__cxa_atexit@plt+0xd008> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 197d0 <__cxa_atexit@plt+0xd020> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r2, r0, #1 │ │ │ │ - ldr sl, [pc, #92] @ 1a7e4 <__cxa_atexit@plt+0xe034> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr ip, [r5] │ │ │ │ - sub r3, r6, #19 │ │ │ │ - sub r0, r6, #27 │ │ │ │ - str r9, [r7, #4] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str lr, [r7, #12] │ │ │ │ - str r0, [r7, #16] │ │ │ │ - str sl, [r7, #20] │ │ │ │ - str r3, [r7, #24] │ │ │ │ - str r2, [r7, #28] │ │ │ │ - str r1, [r7, #32] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - ldr r7, [pc, #36] @ 1a7e8 <__cxa_atexit@plt+0xe038> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #32 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #20] @ 197d4 <__cxa_atexit@plt+0xd024> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff5fc <__cxa_atexit@plt+0x3f2e4c> │ │ │ │ + adcseq sp, pc, #248, 14 @ 0x3e00000 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + addseq sl, lr, #180, 16 @ 0xb40000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 19834 <__cxa_atexit@plt+0xd084> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1982c <__cxa_atexit@plt+0xd07c> │ │ │ │ + ldr r8, [pc, #48] @ 1983c <__cxa_atexit@plt+0xd08c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #44] @ 19840 <__cxa_atexit@plt+0xd090> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r7, [pc, #32] @ 19844 <__cxa_atexit@plt+0xd094> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffebc │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - adcseq ip, pc, #56, 16 @ 0x380000 │ │ │ │ - adcseq ip, pc, #48, 16 @ 0x300000 │ │ │ │ - adcseq ip, pc, #40, 16 @ 0x280000 │ │ │ │ - addseq r9, lr, #192, 6 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq sl, lr, #120, 16 @ 0x780000 │ │ │ │ + adcseq sp, pc, #228, 12 @ 0xe400000 │ │ │ │ + adcseq sp, pc, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1a878 <__cxa_atexit@plt+0xe0c8> │ │ │ │ - ldr r2, [pc, #140] @ 1a898 <__cxa_atexit@plt+0xe0e8> │ │ │ │ + bhi 198ec <__cxa_atexit@plt+0xd13c> │ │ │ │ + ldr r2, [pc, #176] @ 19914 <__cxa_atexit@plt+0xd164> │ │ │ │ add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #168] @ 19918 <__cxa_atexit@plt+0xd168> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 198cc <__cxa_atexit@plt+0xd11c> │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1a868 <__cxa_atexit@plt+0xe0b8> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1a880 <__cxa_atexit@plt+0xe0d0> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r3, [r8, #7] │ │ │ │ - add lr, r8, #15 │ │ │ │ - ldm lr, {r1, r9, lr} │ │ │ │ - ldr r8, [pc, #88] @ 1a89c <__cxa_atexit@plt+0xe0ec> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldmda r5, {r0, ip} │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - add r3, r6, #16 │ │ │ │ - stm r3, {r0, r1, r9, lr} │ │ │ │ - sub r7, r2, #23 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 198d8 <__cxa_atexit@plt+0xd128> │ │ │ │ + str r7, [r3] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 198f4 <__cxa_atexit@plt+0xd144> │ │ │ │ + ldr r3, [pc, #112] @ 19924 <__cxa_atexit@plt+0xd174> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r8] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #64] @ 19920 <__cxa_atexit@plt+0xd170> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #32] @ 1991c <__cxa_atexit@plt+0xd16c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - adcseq ip, pc, #116, 14 @ 0x1d00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + adcseq sp, pc, #224, 12 @ 0xe000000 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + adcseq sp, pc, #172, 12 @ 0xac00000 │ │ │ │ + adcseq sp, pc, #108, 12 @ 0x6c00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 19978 <__cxa_atexit@plt+0xd1c8> │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 1998c <__cxa_atexit@plt+0xd1dc> │ │ │ │ + ldr r2, [pc, #80] @ 199b0 <__cxa_atexit@plt+0xd200> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 199ac <__cxa_atexit@plt+0xd1fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #20] @ 199a8 <__cxa_atexit@plt+0xd1f8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + adcseq sp, pc, #12, 12 @ 0xc00000 │ │ │ │ + adcseq sp, pc, #192, 10 @ 0x30000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1a900 <__cxa_atexit@plt+0xe150> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r7, #15] │ │ │ │ - ldr lr, [r7, #19] │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - ldr r8, [pc, #48] @ 1a90c <__cxa_atexit@plt+0xe15c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - add r1, r3, #16 │ │ │ │ - stm r1, {r0, r9, lr} │ │ │ │ - str r7, [r3, #28] │ │ │ │ - sub r7, r6, #23 │ │ │ │ - bx ip │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq ip, pc, #220, 12 @ 0xdc00000 │ │ │ │ + bcc 199f0 <__cxa_atexit@plt+0xd240> │ │ │ │ + ldr r2, [pc, #44] @ 19a08 <__cxa_atexit@plt+0xd258> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 19a0c <__cxa_atexit@plt+0xd25c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq sp, pc, #68, 10 @ 0x11000000 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1a97c <__cxa_atexit@plt+0xe1cc> │ │ │ │ - ldr lr, [pc, #92] @ 1a994 <__cxa_atexit@plt+0xe1e4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #88] @ 1a998 <__cxa_atexit@plt+0xe1e8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #80] @ 1a99c <__cxa_atexit@plt+0xe1ec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #72] @ 1a9a0 <__cxa_atexit@plt+0xe1f0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ + bcc 19a5c <__cxa_atexit@plt+0xd2ac> │ │ │ │ + ldr r3, [pc, #60] @ 19a74 <__cxa_atexit@plt+0xd2c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r3, r6, #19 │ │ │ │ - str lr, [r7, #4] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r3, [pc, #48] @ 19a78 <__cxa_atexit@plt+0xd2c8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ str r9, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - add lr, r7, #16 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - sub r7, r6, #11 │ │ │ │ + add lr, r7, #12 │ │ │ │ + stm lr, {r3, r7, r9} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 1a9a4 <__cxa_atexit@plt+0xe1f4> │ │ │ │ + ldr r7, [pc, #24] @ 19a7c <__cxa_atexit@plt+0xd2cc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffebc │ │ │ │ - adcseq ip, pc, #108, 12 @ 0x6c00000 │ │ │ │ - adcseq ip, pc, #92, 12 @ 0x5c00000 │ │ │ │ - adcseq ip, pc, #88, 12 @ 0x5800000 │ │ │ │ - addseq r9, lr, #4, 4 @ 0x40000000 │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + adcseq sp, pc, #200, 8 @ 0xc8000000 │ │ │ │ + addseq sl, lr, #80, 12 @ 0x5000000 │ │ │ │ + addseq sl, lr, #108, 12 @ 0x6c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1a9e0 <__cxa_atexit@plt+0xe230> │ │ │ │ - ldr r2, [pc, #36] @ 1a9e8 <__cxa_atexit@plt+0xe238> │ │ │ │ + bhi 19ab4 <__cxa_atexit@plt+0xd304> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 19abc <__cxa_atexit@plt+0xd30c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 1a9ec <__cxa_atexit@plt+0xe23c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r5, #1 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 19c9c <__cxa_atexit@plt+0xd4ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq ip, pc, #140, 10 @ 0x23000000 │ │ │ │ - adcseq ip, pc, #240, 10 @ 0x3c000000 │ │ │ │ - addseq r9, lr, #148, 2 @ 0x25 │ │ │ │ + adcseq sp, pc, #172, 8 @ 0xac000000 │ │ │ │ + addseq sl, lr, #28, 12 @ 0x1c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1aa90 <__cxa_atexit@plt+0xe2e0> │ │ │ │ - ldr r3, [pc, #156] @ 1aaac <__cxa_atexit@plt+0xe2fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #148] @ 1aab0 <__cxa_atexit@plt+0xe300> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1aa84 <__cxa_atexit@plt+0xe2d4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1aa98 <__cxa_atexit@plt+0xe2e8> │ │ │ │ - ldr lr, [pc, #108] @ 1aab4 <__cxa_atexit@plt+0xe304> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r9, [r7, #15] │ │ │ │ - ldr r8, [r7, #19] │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - ldr ip, [r5, #-8]! │ │ │ │ - ldr r0, [pc, #80] @ 1aab8 <__cxa_atexit@plt+0xe308> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r1, r2, lr} │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - sub r7, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + ldrhi r0, [r4, #-12] │ │ │ │ + ldrls r2, [pc, #44] @ 19b0c <__cxa_atexit@plt+0xd35c> │ │ │ │ + addls r2, pc, r2 │ │ │ │ + ldrls r3, [pc, #40] @ 19b10 <__cxa_atexit@plt+0xd360> │ │ │ │ + addls r3, pc, r3 │ │ │ │ + ldrls r1, [r7, #8] │ │ │ │ + strls r2, [r5, #-16]! │ │ │ │ + ldrls r2, [pc, #28] @ 19b14 <__cxa_atexit@plt+0xd364> │ │ │ │ + ldrls r2, [pc, r2] │ │ │ │ + stmibls r5, {r1, r2, r7} │ │ │ │ + ldrls r0, [pc, #20] @ 19b18 <__cxa_atexit@plt+0xd368> │ │ │ │ + ldrls r0, [pc, r0] │ │ │ │ + movls r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - adcseq ip, pc, #52, 10 @ 0xd000000 │ │ │ │ - addseq r9, lr, #68, 2 │ │ │ │ - adcseq ip, pc, #80, 10 @ 0x14000000 │ │ │ │ - addseq r9, lr, #200 @ 0xc8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + addseq sl, lr, #140, 10 @ 0x23000000 │ │ │ │ + adcseq sp, pc, #88, 8 @ 0x58000000 │ │ │ │ + addseq sl, lr, #112, 10 @ 0x1c000000 │ │ │ │ + addseq sl, lr, #176, 10 @ 0x2c000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1ab1c <__cxa_atexit@plt+0xe36c> │ │ │ │ - ldr lr, [pc, #68] @ 1ab28 <__cxa_atexit@plt+0xe378> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r9, [r7, #15] │ │ │ │ - ldr r8, [r7, #19] │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr r0, [pc, #40] @ 1ab2c <__cxa_atexit@plt+0xe37c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r1, r2, lr} │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - sub r7, r6, #23 │ │ │ │ - bx ip │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - addseq r9, lr, #168 @ 0xa8 │ │ │ │ - adcseq ip, pc, #180, 8 @ 0xb4000000 │ │ │ │ - addseq r9, lr, #80 @ 0x50 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #20] @ 19b50 <__cxa_atexit@plt+0xd3a0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + b bcaf8 <__cxa_atexit@plt+0xb0348> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + addseq sl, lr, #104, 10 @ 0x1a000000 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 19b74 <__cxa_atexit@plt+0xd3c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 1458388 <__cxa_atexit@plt+0x144bbd8> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + addseq sl, lr, #56, 10 @ 0xe000000 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ 19bb8 <__cxa_atexit@plt+0xd408> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + b 14585fc <__cxa_atexit@plt+0x144be4c> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1ab70 <__cxa_atexit@plt+0xe3c0> │ │ │ │ - ldr r2, [pc, #36] @ 1ab80 <__cxa_atexit@plt+0xe3d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + bcc 19c0c <__cxa_atexit@plt+0xd45c> │ │ │ │ + ldr lr, [pc, #60] @ 19c24 <__cxa_atexit@plt+0xd474> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - addseq r8, lr, #252, 30 @ 0x3f0 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + ldr r3, [pc, #20] @ 19c28 <__cxa_atexit@plt+0xd478> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3ff5fc <__cxa_atexit@plt+0x3f2e4c> │ │ │ │ + adcseq sp, pc, #184, 6 @ 0xe0000002 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1ac24 <__cxa_atexit@plt+0xe474> │ │ │ │ - ldr r2, [pc, #140] @ 1ac3c <__cxa_atexit@plt+0xe48c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #136] @ 1ac40 <__cxa_atexit@plt+0xe490> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r1, r6, #13 │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr ip, [pc, #116] @ 1ac44 <__cxa_atexit@plt+0xe494> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - ldr r2, [pc, #108] @ 1ac48 <__cxa_atexit@plt+0xe498> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r1, r3 │ │ │ │ - str r2, [r1, #12]! │ │ │ │ - ldr r8, [pc, #96] @ 1ac4c <__cxa_atexit@plt+0xe49c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r2, r3 │ │ │ │ - str r8, [r2, #24]! │ │ │ │ - str r3, [r3, #32] │ │ │ │ - str ip, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - str lr, [r3, #48] @ 0x30 │ │ │ │ - str r0, [r3, #52] @ 0x34 │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r3, r6, #3 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, r3 │ │ │ │ - b 29290 <__cxa_atexit@plt+0x1cae0> │ │ │ │ - ldr r7, [pc, #36] @ 1ac50 <__cxa_atexit@plt+0xe4a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #56 @ 0x38 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffdfc │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - adcseq ip, pc, #244, 6 @ 0xd0000003 │ │ │ │ - adcseq ip, pc, #236, 6 @ 0xb0000003 │ │ │ │ - adcseq ip, pc, #156, 6 @ 0x70000002 │ │ │ │ - addseq r8, lr, #116, 30 @ 0x1d0 │ │ │ │ - addseq r8, lr, #64, 30 @ 0x100 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1acc8 <__cxa_atexit@plt+0xe518> │ │ │ │ - ldr r3, [pc, #96] @ 1acd8 <__cxa_atexit@plt+0xe528> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1acb0 <__cxa_atexit@plt+0xe500> │ │ │ │ - ldr r3, [pc, #76] @ 1acdc <__cxa_atexit@plt+0xe52c> │ │ │ │ + bcc 19c70 <__cxa_atexit@plt+0xd4c0> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #40] @ 19c88 <__cxa_atexit@plt+0xd4d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 19c8c <__cxa_atexit@plt+0xd4dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1acc0 <__cxa_atexit@plt+0xe510> │ │ │ │ - b 1ad38 <__cxa_atexit@plt+0xe588> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff5fc <__cxa_atexit@plt+0x3f2e4c> │ │ │ │ + adcseq sp, pc, #64, 6 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 19d5c <__cxa_atexit@plt+0xd5ac> │ │ │ │ + ldr r7, [pc, #212] @ 19d84 <__cxa_atexit@plt+0xd5d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 19d38 <__cxa_atexit@plt+0xd588> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 19d48 <__cxa_atexit@plt+0xd598> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #48 @ 0x30 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 19d6c <__cxa_atexit@plt+0xd5bc> │ │ │ │ + ldr r7, [pc, #180] @ 19d90 <__cxa_atexit@plt+0xd5e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #176] @ 19d94 <__cxa_atexit@plt+0xd5e4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r8, #2] │ │ │ │ + ldr r3, [r8, #6] │ │ │ │ + ldr r8, [pc, #164] @ 19d98 <__cxa_atexit@plt+0xd5e8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r2, #30 │ │ │ │ + ldr r9, [pc, #152] @ 19d9c <__cxa_atexit@plt+0xd5ec> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5] │ │ │ │ + mov r0, r6 │ │ │ │ + str r8, [r0, #24]! │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str r9, [r6, #36] @ 0x24 │ │ │ │ + str r0, [r6, #40] @ 0x28 │ │ │ │ + str r7, [r6, #44] @ 0x2c │ │ │ │ + add r0, r6, #8 │ │ │ │ + stm r0, {r3, r9, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #60] @ 19d8c <__cxa_atexit@plt+0xd5dc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1ace0 <__cxa_atexit@plt+0xe530> │ │ │ │ + ldr r7, [pc, #36] @ 19d88 <__cxa_atexit@plt+0xd5d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - addseq r8, lr, #216, 28 @ 0xd80 │ │ │ │ - addseq r8, lr, #180, 28 @ 0xb40 │ │ │ │ + mov r7, #48 @ 0x30 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + addseq sl, lr, #144, 6 @ 0x40000002 │ │ │ │ + adcseq sp, pc, #176, 2 @ 0x2c │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + addseq sl, lr, #128, 6 │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + adcseq sp, pc, #72, 4 @ 0x80000004 │ │ │ │ + addseq sl, lr, #76, 6 @ 0x30000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r1, [pc, #32] @ 1ad28 <__cxa_atexit@plt+0xe578> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1ad20 <__cxa_atexit@plt+0xe570> │ │ │ │ - b 1ad38 <__cxa_atexit@plt+0xe588> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - addseq r8, lr, #108, 28 @ 0x6c0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #220] @ 1ae24 <__cxa_atexit@plt+0xe674> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1adf4 <__cxa_atexit@plt+0xe644> │ │ │ │ - ldr ip, [r5] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5] │ │ │ │ - add r2, r6, #56 @ 0x38 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1ae04 <__cxa_atexit@plt+0xe654> │ │ │ │ - ldr r1, [pc, #168] @ 1ae2c <__cxa_atexit@plt+0xe67c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #164] @ 1ae30 <__cxa_atexit@plt+0xe680> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 19e2c <__cxa_atexit@plt+0xd67c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 19e40 <__cxa_atexit@plt+0xd690> │ │ │ │ + ldr r2, [pc, #132] @ 19e54 <__cxa_atexit@plt+0xd6a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #128] @ 19e58 <__cxa_atexit@plt+0xd6a8> │ │ │ │ add lr, pc, lr │ │ │ │ - sub r0, r2, #13 │ │ │ │ - str r0, [r5] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr sl, [pc, #148] @ 1ae34 <__cxa_atexit@plt+0xe684> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - ldr r1, [pc, #140] @ 1ae38 <__cxa_atexit@plt+0xe688> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #12]! │ │ │ │ - ldr r1, [pc, #128] @ 1ae3c <__cxa_atexit@plt+0xe68c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + ldr r8, [pc, #124] @ 19e5c <__cxa_atexit@plt+0xd6ac> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #30 │ │ │ │ + ldr r9, [pc, #100] @ 19e60 <__cxa_atexit@plt+0xd6b0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ mov r0, r6 │ │ │ │ - str r1, [r0, #24]! │ │ │ │ - str r6, [r6, #32] │ │ │ │ - str sl, [r6, #36] @ 0x24 │ │ │ │ - add r1, r6, #40 @ 0x28 │ │ │ │ - stm r1, {r0, r3, lr} │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ + str r8, [r0, #24]! │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str r9, [r6, #36] @ 0x24 │ │ │ │ + str r0, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + add r0, r6, #8 │ │ │ │ + stm r0, {r7, r9, lr} │ │ │ │ str r6, [r6, #20] │ │ │ │ - sub sl, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, ip │ │ │ │ - b 29290 <__cxa_atexit@plt+0x1cae0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #28] @ 19e50 <__cxa_atexit@plt+0xd6a0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1ae28 <__cxa_atexit@plt+0xe678> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #56 @ 0x38 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov sl, ip │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - addseq r8, lr, #148, 26 @ 0x2500 │ │ │ │ - @ instruction: 0xfffffc28 │ │ │ │ - @ instruction: 0xfffffdb0 │ │ │ │ - adcseq ip, pc, #36, 4 @ 0x40000002 │ │ │ │ - adcseq ip, pc, #28, 4 @ 0xc0000001 │ │ │ │ - adcseq ip, pc, #204, 2 @ 0x33 │ │ │ │ - addseq r8, lr, #88, 26 @ 0x1600 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r8, [r5, #12]! │ │ │ │ - ldr ip, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5] │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1aee8 <__cxa_atexit@plt+0xe738> │ │ │ │ - ldr r1, [pc, #136] @ 1af04 <__cxa_atexit@plt+0xe754> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #132] @ 1af08 <__cxa_atexit@plt+0xe758> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r0, r6, #13 │ │ │ │ - str r0, [r5] │ │ │ │ - str r1, [r7, #4]! │ │ │ │ - ldr sl, [pc, #116] @ 1af0c <__cxa_atexit@plt+0xe75c> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - ldr r1, [pc, #108] @ 1af10 <__cxa_atexit@plt+0xe760> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov r3, r7 │ │ │ │ - str r1, [r3, #12]! │ │ │ │ - ldr r1, [pc, #96] @ 1af14 <__cxa_atexit@plt+0xe764> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov r0, r7 │ │ │ │ - str r1, [r0, #24]! │ │ │ │ - str r7, [r7, #32] │ │ │ │ - str sl, [r7, #36] @ 0x24 │ │ │ │ - add r1, r7, #40 @ 0x28 │ │ │ │ - stm r1, {r0, r3, lr} │ │ │ │ - str r2, [r7, #52] @ 0x34 │ │ │ │ - str r7, [r7, #20] │ │ │ │ - sub sl, r6, #3 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, ip │ │ │ │ - b 29290 <__cxa_atexit@plt+0x1cae0> │ │ │ │ - ldr r7, [pc, #40] @ 1af18 <__cxa_atexit@plt+0xe768> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #56 @ 0x38 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov sl, ip │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffb30 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq sp, pc, #204 @ 0xcc │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ - adcseq ip, pc, #44, 2 │ │ │ │ - adcseq ip, pc, #36, 2 │ │ │ │ - adcseq ip, pc, #212 @ 0xd4 │ │ │ │ - addseq r8, lr, #176, 24 @ 0xb000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1af54 <__cxa_atexit@plt+0xe7a4> │ │ │ │ - ldr r3, [pc, #40] @ 1af6c <__cxa_atexit@plt+0xe7bc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1af70 <__cxa_atexit@plt+0xe7c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - adcseq ip, pc, #136 @ 0x88 │ │ │ │ - addseq r8, lr, #104, 24 @ 0x6800 │ │ │ │ + addseq sl, lr, #140, 4 @ 0xc0000008 │ │ │ │ + @ instruction: 0xfffffce8 │ │ │ │ + adcseq sp, pc, #80, 2 │ │ │ │ + addseq sl, lr, #168, 6 @ 0xa0000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1afac <__cxa_atexit@plt+0xe7fc> │ │ │ │ - ldr r2, [pc, #36] @ 1afb4 <__cxa_atexit@plt+0xe804> │ │ │ │ + bhi 19ea4 <__cxa_atexit@plt+0xd6f4> │ │ │ │ + ldr r2, [pc, #40] @ 19eac <__cxa_atexit@plt+0xd6fc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 1afb8 <__cxa_atexit@plt+0xe808> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ 19eb0 <__cxa_atexit@plt+0xd700> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r2, #1 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b c1690 <__cxa_atexit@plt+0xb4ee0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r8, lr, #56, 24 @ 0x3800 │ │ │ │ - adcseq fp, pc, #184, 30 @ 0x2e0 │ │ │ │ - addseq r8, lr, #236, 22 @ 0x3b000 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + adcseq sp, pc, #192 @ 0xc0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r7, r8 │ │ │ │ + ldr r3, [pc, #12] @ 19ed4 <__cxa_atexit@plt+0xd724> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + adcseq sp, pc, #56 @ 0x38 │ │ │ │ + addseq sl, lr, #16, 6 @ 0x40000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1b05c <__cxa_atexit@plt+0xe8ac> │ │ │ │ - ldr r3, [pc, #156] @ 1b078 <__cxa_atexit@plt+0xe8c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 19f18 <__cxa_atexit@plt+0xd768> │ │ │ │ + ldr r2, [pc, #40] @ 19f20 <__cxa_atexit@plt+0xd770> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #148] @ 1b07c <__cxa_atexit@plt+0xe8cc> │ │ │ │ + ldr r1, [pc, #32] @ 19f24 <__cxa_atexit@plt+0xd774> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1b050 <__cxa_atexit@plt+0xe8a0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1b064 <__cxa_atexit@plt+0xe8b4> │ │ │ │ - ldr lr, [pc, #108] @ 1b080 <__cxa_atexit@plt+0xe8d0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r9, [r7, #15] │ │ │ │ - ldr r8, [r7, #19] │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - ldr ip, [r5, #-8]! │ │ │ │ - ldr r0, [pc, #80] @ 1b084 <__cxa_atexit@plt+0xe8d4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r1, r2, lr} │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - sub r7, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 19c9c <__cxa_atexit@plt+0xd4ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - adcseq fp, pc, #104, 30 @ 0x1a0 │ │ │ │ - addseq r8, lr, #156, 22 @ 0x27000 │ │ │ │ - adcseq fp, pc, #132, 30 @ 0x210 │ │ │ │ - addseq r8, lr, #32, 22 @ 0x8000 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + adcseq sp, pc, #76 @ 0x4c │ │ │ │ + addseq sl, lr, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1b0e8 <__cxa_atexit@plt+0xe938> │ │ │ │ - ldr lr, [pc, #68] @ 1b0f4 <__cxa_atexit@plt+0xe944> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r9, [r7, #15] │ │ │ │ - ldr r8, [r7, #19] │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr r0, [pc, #40] @ 1b0f8 <__cxa_atexit@plt+0xe948> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r1, r2, lr} │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - sub r7, r6, #23 │ │ │ │ - bx ip │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - addseq r8, lr, #0, 22 │ │ │ │ - adcseq fp, pc, #232, 28 @ 0xe80 │ │ │ │ - addseq r8, lr, #168, 20 @ 0xa8000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 140bf88 <__cxa_atexit@plt+0x13ff7d8> │ │ │ │ + addseq sl, lr, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 19fac <__cxa_atexit@plt+0xd7fc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r8, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1b13c <__cxa_atexit@plt+0xe98c> │ │ │ │ - ldr r2, [pc, #36] @ 1b14c <__cxa_atexit@plt+0xe99c> │ │ │ │ + bcc 19fb8 <__cxa_atexit@plt+0xd808> │ │ │ │ + ldr r2, [pc, #84] @ 19fc8 <__cxa_atexit@plt+0xd818> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + ldr r1, [pc, #80] @ 19fcc <__cxa_atexit@plt+0xd81c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #72] @ 19fd0 <__cxa_atexit@plt+0xd820> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + ldr r7, [pc, #48] @ 19fd4 <__cxa_atexit@plt+0xd824> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - addseq r8, lr, #84, 20 @ 0x54000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + adcseq ip, pc, #200, 30 @ 0x320 │ │ │ │ + adcseq sp, pc, #0 │ │ │ │ + addseq sl, lr, #244, 2 @ 0x3d │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #84 @ 0x54 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1b23c <__cxa_atexit@plt+0xea8c> │ │ │ │ - ldr r2, [pc, #216] @ 1b258 <__cxa_atexit@plt+0xeaa8> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [pc, #12] @ 19ff8 <__cxa_atexit@plt+0xd848> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + b 91a788 <__cxa_atexit@plt+0x90dfd8> │ │ │ │ + addseq sl, lr, #104 @ 0x68 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1a060 <__cxa_atexit@plt+0xd8b0> │ │ │ │ + ldr r2, [pc, #80] @ 1a068 <__cxa_atexit@plt+0xd8b8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r5] │ │ │ │ - str r1, [sp] │ │ │ │ - mov ip, r7 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - sub r1, r6, #19 │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - sub r1, r6, #43 @ 0x2b │ │ │ │ - str r0, [r3, #8] │ │ │ │ - ldr lr, [pc, #176] @ 1b25c <__cxa_atexit@plt+0xeaac> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r0, r3 │ │ │ │ - str lr, [r0, #12]! │ │ │ │ - ldr r2, [pc, #164] @ 1b260 <__cxa_atexit@plt+0xeab0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov lr, r3 │ │ │ │ - str r2, [lr, #48]! @ 0x30 │ │ │ │ - ldr r7, [pc, #152] @ 1b264 <__cxa_atexit@plt+0xeab4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r2, fp │ │ │ │ - mov fp, r3 │ │ │ │ - str r7, [fp, #24]! │ │ │ │ - str r3, [r3, #56] @ 0x38 │ │ │ │ - ldr r7, [pc, #132] @ 1b268 <__cxa_atexit@plt+0xeab8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #60] @ 0x3c │ │ │ │ - str lr, [r3, #64] @ 0x40 │ │ │ │ - str r1, [r3, #68] @ 0x44 │ │ │ │ - str r0, [r3, #72] @ 0x48 │ │ │ │ - ldr r1, [pc, #112] @ 1b26c <__cxa_atexit@plt+0xeabc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #76] @ 0x4c │ │ │ │ - str r9, [r3, #80] @ 0x50 │ │ │ │ - str r3, [r3, #32] │ │ │ │ - ldr r7, [pc, #96] @ 1b270 <__cxa_atexit@plt+0xeac0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - str fp, [r3, #40] @ 0x28 │ │ │ │ - str r8, [r3, #44] @ 0x2c │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r3, r6, #3 │ │ │ │ - mov r7, ip │ │ │ │ - mov r8, sl │ │ │ │ - ldr r9, [sp] │ │ │ │ - mov sl, r3 │ │ │ │ - mov fp, r2 │ │ │ │ - b 29290 <__cxa_atexit@plt+0x1cae0> │ │ │ │ - ldr r7, [pc, #48] @ 1b274 <__cxa_atexit@plt+0xeac4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #84 @ 0x54 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r9, r0 │ │ │ │ - bx r1 │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - adcseq fp, pc, #36, 28 @ 0x240 │ │ │ │ - adcseq fp, pc, #12, 28 @ 0xc0 │ │ │ │ - adcseq fp, pc, #188, 26 @ 0x2f00 │ │ │ │ - adcseq fp, pc, #240, 26 @ 0x3c00 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - adcseq fp, pc, #200, 26 @ 0x3200 │ │ │ │ - addseq r8, lr, #152, 18 @ 0x260000 │ │ │ │ - addseq r8, lr, #88, 18 @ 0x160000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #72] @ 1a06c <__cxa_atexit@plt+0xd8bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a054 <__cxa_atexit@plt+0xd8a4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + adcseq ip, pc, #44, 30 @ 0xb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b2f0 <__cxa_atexit@plt+0xeb40> │ │ │ │ - ldr r3, [pc, #100] @ 1b300 <__cxa_atexit@plt+0xeb50> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + addseq sl, lr, #216 @ 0xd8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + b 7b6374 <__cxa_atexit@plt+0x7a9bc4> │ │ │ │ + addseq sl, lr, #172 @ 0xac │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1a140 <__cxa_atexit@plt+0xd990> │ │ │ │ + ldr r3, [pc, #112] @ 1a148 <__cxa_atexit@plt+0xd998> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ - str r8, [r7, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1b2d8 <__cxa_atexit@plt+0xeb28> │ │ │ │ - ldr r3, [pc, #76] @ 1b304 <__cxa_atexit@plt+0xeb54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - ldr r7, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ + str r2, [r7, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1a124 <__cxa_atexit@plt+0xd974> │ │ │ │ + ldr r1, [pc, #84] @ 1a14c <__cxa_atexit@plt+0xd99c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r8, #15] │ │ │ │ + ldr r7, [r8, #19] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-12]! │ │ │ │ + str r3, [r2, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1b2e8 <__cxa_atexit@plt+0xeb38> │ │ │ │ - b 1b360 <__cxa_atexit@plt+0xebb0> │ │ │ │ - ldr r0, [r9] │ │ │ │ + beq 1a134 <__cxa_atexit@plt+0xd984> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + mov r8, r3 │ │ │ │ + b 89536c <__cxa_atexit@plt+0x888bbc> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1b308 <__cxa_atexit@plt+0xeb58> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - addseq r8, lr, #236, 16 @ 0xec0000 │ │ │ │ - addseq r8, lr, #200, 16 @ 0xc80000 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + addseq sl, lr, #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + ldr r2, [pc, #44] @ 1a198 <__cxa_atexit@plt+0xd9e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a18c <__cxa_atexit@plt+0xd9dc> │ │ │ │ + ldm r5!, {r8, sl} │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + b 89536c <__cxa_atexit@plt+0x888bbc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + addseq r9, lr, #200, 30 @ 0x320 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldmib r5, {r8, sl} │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 89536c <__cxa_atexit@plt+0x888bbc> │ │ │ │ + addseq r9, lr, #100, 30 @ 0x190 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r1, [pc, #32] @ 1b350 <__cxa_atexit@plt+0xeba0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1a214 <__cxa_atexit@plt+0xda64> │ │ │ │ + ldr r2, [pc, #68] @ 1a220 <__cxa_atexit@plt+0xda70> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + ldr r2, [pc, #56] @ 1a224 <__cxa_atexit@plt+0xda74> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 1b348 <__cxa_atexit@plt+0xeb98> │ │ │ │ - b 1b360 <__cxa_atexit@plt+0xebb0> │ │ │ │ + beq 1a20c <__cxa_atexit@plt+0xda5c> │ │ │ │ + ldr r3, [pc, #40] @ 1a228 <__cxa_atexit@plt+0xda78> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 15f1308 <__cxa_atexit@plt+0x15e4b58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - addseq r8, lr, #128, 16 @ 0x800000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + adcseq ip, pc, #100, 26 @ 0x1900 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + addseq r9, lr, #240, 28 @ 0xf00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #276] @ 1b488 <__cxa_atexit@plt+0xecd8> │ │ │ │ + ldr r3, [pc, #12] @ 1a24c <__cxa_atexit@plt+0xda9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 15f1308 <__cxa_atexit@plt+0x15e4b58> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + addseq r9, lr, #204, 28 @ 0xcc0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #84] @ 1a2b8 <__cxa_atexit@plt+0xdb08> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r1, #3 │ │ │ │ - beq 1b454 <__cxa_atexit@plt+0xeca4> │ │ │ │ - ldm r3, {r9, sl} │ │ │ │ - add r0, r6, #84 @ 0x54 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + str r8, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a2a4 <__cxa_atexit@plt+0xdaf4> │ │ │ │ + ldr r3, [pc, #60] @ 1a2bc <__cxa_atexit@plt+0xdb0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a2b0 <__cxa_atexit@plt+0xdb00> │ │ │ │ + ldr r3, [pc, #40] @ 1a2c0 <__cxa_atexit@plt+0xdb10> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 15ef078 <__cxa_atexit@plt+0x15e28c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r8, [r5, #12]! │ │ │ │ - ldr lr, [r3, #8]! │ │ │ │ - str r9, [r3] │ │ │ │ - str sl, [r5] │ │ │ │ - cmp r2, r0 │ │ │ │ - bcc 1b460 <__cxa_atexit@plt+0xecb0> │ │ │ │ - ldr r2, [pc, #220] @ 1b490 <__cxa_atexit@plt+0xece0> │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + addseq r9, lr, #88, 28 @ 0x580 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ 1a304 <__cxa_atexit@plt+0xdb54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a2fc <__cxa_atexit@plt+0xdb4c> │ │ │ │ + ldr r3, [pc, #24] @ 1a308 <__cxa_atexit@plt+0xdb58> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 15ef078 <__cxa_atexit@plt+0x15e28c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + addseq r9, lr, #16, 28 @ 0x100 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 1a32c <__cxa_atexit@plt+0xdb7c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 15ef078 <__cxa_atexit@plt+0x15e28c8> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + addseq r9, lr, #236, 26 @ 0x3b00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1458388 <__cxa_atexit@plt+0x144bbd8> │ │ │ │ + addseq r9, lr, #244, 26 @ 0x3d00 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1a394 <__cxa_atexit@plt+0xdbe4> │ │ │ │ + ldr r3, [pc, #48] @ 1a39c <__cxa_atexit@plt+0xdbec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + ldr r7, [pc, #16] @ 1a3a0 <__cxa_atexit@plt+0xdbf0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + adcseq ip, pc, #140, 24 @ 0x8c00 │ │ │ │ + addseq r9, lr, #132, 26 @ 0x2100 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #28] @ 1a3e0 <__cxa_atexit@plt+0xdc30> │ │ │ │ add r2, pc, r2 │ │ │ │ - sub r3, r0, #19 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r0, #43 @ 0x2b │ │ │ │ - str lr, [r6, #8] │ │ │ │ - ldr r3, [pc, #196] @ 1b494 <__cxa_atexit@plt+0xece4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - mov lr, r6 │ │ │ │ - str r3, [lr, #12]! │ │ │ │ - ldr r3, [pc, #184] @ 1b498 <__cxa_atexit@plt+0xece8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - mov r7, r6 │ │ │ │ - str r3, [r7, #48]! @ 0x30 │ │ │ │ - ldr r3, [pc, #172] @ 1b49c <__cxa_atexit@plt+0xecec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - mov ip, r6 │ │ │ │ - str r3, [ip, #24]! │ │ │ │ - str r6, [r6, #56] @ 0x38 │ │ │ │ - ldr r3, [pc, #156] @ 1b4a0 <__cxa_atexit@plt+0xecf0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #60] @ 0x3c │ │ │ │ - str r7, [r6, #64] @ 0x40 │ │ │ │ - str r2, [r6, #68] @ 0x44 │ │ │ │ - str lr, [r6, #72] @ 0x48 │ │ │ │ - ldr r7, [pc, #136] @ 1b4a4 <__cxa_atexit@plt+0xecf4> │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1a3d8 <__cxa_atexit@plt+0xdc28> │ │ │ │ + b 1a3f0 <__cxa_atexit@plt+0xdc40> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + addseq r9, lr, #68, 26 @ 0x1100 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r6, [r7, #3] │ │ │ │ + ldr r5, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r1, [pc, #156] @ 1a4a8 <__cxa_atexit@plt+0xdcf8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + str r6, [r3, #8] │ │ │ │ + stmda r3, {r2, r5} │ │ │ │ + mov r5, r3 │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + ands r6, r7, #3 │ │ │ │ + beq 1a46c <__cxa_atexit@plt+0xdcbc> │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 1a478 <__cxa_atexit@plt+0xdcc8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1a49c <__cxa_atexit@plt+0xdcec> │ │ │ │ + ldr r7, [pc, #112] @ 1a4b8 <__cxa_atexit@plt+0xdd08> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #76] @ 0x4c │ │ │ │ - str sl, [r6, #80] @ 0x50 │ │ │ │ - str r6, [r6, #32] │ │ │ │ - ldr r7, [pc, #120] @ 1b4a8 <__cxa_atexit@plt+0xecf8> │ │ │ │ + ldr r2, [pc, #108] @ 1a4bc <__cxa_atexit@plt+0xdd0c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r3, #16] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + ldr r7, [pc, #88] @ 1a4c0 <__cxa_atexit@plt+0xdd10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - str ip, [r6, #40] @ 0x28 │ │ │ │ - str r8, [r6, #44] @ 0x2c │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub sl, r0, #3 │ │ │ │ - mov r6, r0 │ │ │ │ - mov r7, r1 │ │ │ │ - mov r8, r1 │ │ │ │ - b 29290 <__cxa_atexit@plt+0x1cae0> │ │ │ │ - ldr r0, [r1] │ │ │ │ - mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1b48c <__cxa_atexit@plt+0xecdc> │ │ │ │ + ldr r6, [pc, #44] @ 1a4ac <__cxa_atexit@plt+0xdcfc> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #40] @ 1a4b0 <__cxa_atexit@plt+0xdd00> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, #84 @ 0x54 │ │ │ │ - ldr r2, [r4, #-8] │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r0 │ │ │ │ - mov r9, lr │ │ │ │ - mov sl, r1 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - addseq r8, lr, #116, 14 @ 0x1d00000 │ │ │ │ - @ instruction: 0xfffffbc4 │ │ │ │ - adcseq fp, pc, #0, 24 │ │ │ │ - adcseq fp, pc, #232, 22 @ 0x3a000 │ │ │ │ - adcseq fp, pc, #152, 22 @ 0x26000 │ │ │ │ - adcseq fp, pc, #208, 22 @ 0x34000 │ │ │ │ - @ instruction: 0xfffffcec │ │ │ │ - adcseq fp, pc, #168, 22 @ 0x2a000 │ │ │ │ - addseq r8, lr, #40, 14 @ 0xa00000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + str r6, [r5] │ │ │ │ + ldr r0, [pc, #32] @ 1a4b4 <__cxa_atexit@plt+0xdd04> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, ip, asr #3 │ │ │ │ + addseq r9, lr, #28, 24 @ 0x1c00 │ │ │ │ + addseq r9, lr, #16, 24 @ 0x1000 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + adcseq ip, pc, #60, 22 @ 0xf000 │ │ │ │ + addseq r9, lr, #100, 24 @ 0x6400 │ │ │ │ + andeq r0, r0, r6, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [r2, #12]! │ │ │ │ - ldr r9, [r2, #-8] │ │ │ │ - ldr r6, [r2, #-4] │ │ │ │ - ldr r8, [r2, #4] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r9, [r2] │ │ │ │ - str r6, [r2, #4] │ │ │ │ - add r6, r7, #84 @ 0x54 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 1b598 <__cxa_atexit@plt+0xede8> │ │ │ │ - str r8, [sp] │ │ │ │ - mov r8, sl │ │ │ │ - ldr sl, [pc, #188] @ 1b5b8 <__cxa_atexit@plt+0xee08> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - sub r2, r6, #19 │ │ │ │ - str r2, [r5] │ │ │ │ - str sl, [r7, #4]! │ │ │ │ - sub r2, r6, #43 @ 0x2b │ │ │ │ - ldr sl, [pc, #164] @ 1b5bc <__cxa_atexit@plt+0xee0c> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r3, [r7, #8] │ │ │ │ - ldr r3, [pc, #156] @ 1b5c0 <__cxa_atexit@plt+0xee10> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - mov lr, r7 │ │ │ │ - str r3, [lr, #12]! │ │ │ │ - ldr r3, [pc, #144] @ 1b5c4 <__cxa_atexit@plt+0xee14> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - mov r1, r7 │ │ │ │ - str r3, [r1, #48]! @ 0x30 │ │ │ │ - ldr r3, [pc, #132] @ 1b5c8 <__cxa_atexit@plt+0xee18> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - mov ip, r7 │ │ │ │ - str r3, [ip, #24]! │ │ │ │ - str r7, [r7, #56] @ 0x38 │ │ │ │ - str sl, [r7, #60] @ 0x3c │ │ │ │ - add r3, r7, #64 @ 0x40 │ │ │ │ - stm r3, {r1, r2, lr} │ │ │ │ - ldr r3, [pc, #104] @ 1b5cc <__cxa_atexit@plt+0xee1c> │ │ │ │ + mov r8, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 1a51c <__cxa_atexit@plt+0xdd6c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1a540 <__cxa_atexit@plt+0xdd90> │ │ │ │ + ldr r7, [pc, #96] @ 1a558 <__cxa_atexit@plt+0xdda8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #92] @ 1a55c <__cxa_atexit@plt+0xddac> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7, #76] @ 0x4c │ │ │ │ - str r0, [r7, #80] @ 0x50 │ │ │ │ - str r7, [r7, #32] │ │ │ │ - ldr r3, [pc, #88] @ 1b5d0 <__cxa_atexit@plt+0xee20> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #36] @ 0x24 │ │ │ │ - str ip, [r7, #40] @ 0x28 │ │ │ │ - ldr r3, [sp] │ │ │ │ - str r3, [r7, #44] @ 0x2c │ │ │ │ - str r7, [r7, #20] │ │ │ │ - sub sl, r6, #3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 29290 <__cxa_atexit@plt+0x1cae0> │ │ │ │ - ldr r7, [pc, #52] @ 1b5d4 <__cxa_atexit@plt+0xee24> │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + str r2, [r8, #8] │ │ │ │ + ldr r7, [pc, #72] @ 1a560 <__cxa_atexit@plt+0xddb0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r6, [pc, #40] @ 1a54c <__cxa_atexit@plt+0xdd9c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r7, [pc, #36] @ 1a550 <__cxa_atexit@plt+0xdda0> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, #84 @ 0x54 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffa7c │ │ │ │ - adcseq fp, pc, #188, 20 @ 0xbc000 │ │ │ │ - adcseq fp, pc, #172, 20 @ 0xac000 │ │ │ │ - adcseq fp, pc, #148, 20 @ 0x94000 │ │ │ │ - adcseq fp, pc, #68, 20 @ 0x44000 │ │ │ │ - @ instruction: 0xfffffba4 │ │ │ │ - adcseq fp, pc, #96, 20 @ 0x60000 │ │ │ │ - addseq r8, lr, #60, 12 @ 0x3c00000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1b60c <__cxa_atexit@plt+0xee5c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1b614 <__cxa_atexit@plt+0xee64> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r6, [r5] │ │ │ │ + ldr r0, [pc, #28] @ 1a554 <__cxa_atexit@plt+0xdda4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - adcseq fp, pc, #84, 18 @ 0x150000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + addseq r9, lr, #120, 22 @ 0x1e000 │ │ │ │ + addseq r9, lr, #108, 22 @ 0x1b000 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffffcc0 │ │ │ │ + adcseq ip, pc, #140, 20 @ 0x8c000 │ │ │ │ + addseq r9, lr, #164, 22 @ 0x29000 │ │ │ │ + andeq r0, r0, r6, ror #8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 1a588 <__cxa_atexit@plt+0xddd8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 91a788 <__cxa_atexit@plt+0x90dfd8> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + addseq r9, lr, #124, 22 @ 0x1f000 │ │ │ │ + andeq r0, r0, r6, ror #12 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 1a5b4 <__cxa_atexit@plt+0xde04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #16] @ 1a5b8 <__cxa_atexit@plt+0xde08> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 91a788 <__cxa_atexit@plt+0x90dfd8> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + addseq r9, lr, #124, 20 @ 0x7c000 │ │ │ │ + addseq r9, lr, #64, 22 @ 0x10000 │ │ │ │ + andeq r0, r0, r6, ror #12 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #16]! │ │ │ │ + ldr r3, [pc, #24] @ 1a5ec <__cxa_atexit@plt+0xde3c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + ldr r9, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + b 6d9f70 <__cxa_atexit@plt+0x6cd7c0> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1b66c <__cxa_atexit@plt+0xeebc> │ │ │ │ - ldr r2, [pc, #60] @ 1b67c <__cxa_atexit@plt+0xeecc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 1b680 <__cxa_atexit@plt+0xeed0> │ │ │ │ + bcc 1a630 <__cxa_atexit@plt+0xde80> │ │ │ │ + ldr r2, [pc, #40] @ 1a63c <__cxa_atexit@plt+0xde8c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #32] @ 1a640 <__cxa_atexit@plt+0xde90> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #2 │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - adcseq fp, pc, #224, 16 @ 0xe00000 │ │ │ │ - addseq r8, lr, #76, 10 @ 0x13000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq ip, pc, #248, 16 @ 0xf80000 │ │ │ │ + adcseq ip, pc, #240, 16 @ 0xf00000 │ │ │ │ + addseq r9, lr, #184, 20 @ 0xb8000 │ │ │ │ + andeq r0, r0, r6, ror #12 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #16]! │ │ │ │ + ldr r3, [pc, #24] @ 1a674 <__cxa_atexit@plt+0xdec4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + ldr r9, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + b 6d9f70 <__cxa_atexit@plt+0x6cd7c0> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1b6fc <__cxa_atexit@plt+0xef4c> │ │ │ │ - ldr r3, [pc, #100] @ 1b70c <__cxa_atexit@plt+0xef5c> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1a6b8 <__cxa_atexit@plt+0xdf08> │ │ │ │ + ldr r2, [pc, #52] @ 1a6d0 <__cxa_atexit@plt+0xdf20> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #44] @ 1a6d4 <__cxa_atexit@plt+0xdf24> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 1a6d8 <__cxa_atexit@plt+0xdf28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq ip, pc, #112, 16 @ 0x700000 │ │ │ │ + adcseq ip, pc, #104, 16 @ 0x680000 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + addseq r9, lr, #220, 20 @ 0xdc000 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1a764 <__cxa_atexit@plt+0xdfb4> │ │ │ │ + ldr r3, [pc, #108] @ 1a76c <__cxa_atexit@plt+0xdfbc> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r8, [r7, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1b6e4 <__cxa_atexit@plt+0xef34> │ │ │ │ - ldr r3, [pc, #76] @ 1b710 <__cxa_atexit@plt+0xef60> │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r1, r2} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1a74c <__cxa_atexit@plt+0xdf9c> │ │ │ │ + ldr r3, [pc, #76] @ 1a770 <__cxa_atexit@plt+0xdfc0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - ldr r7, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ + ldr r7, [r8, #19] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ + str r8, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 1b6f4 <__cxa_atexit@plt+0xef44> │ │ │ │ - b 1b76c <__cxa_atexit@plt+0xefbc> │ │ │ │ - ldr r0, [r9] │ │ │ │ + beq 1a75c <__cxa_atexit@plt+0xdfac> │ │ │ │ + ldr r3, [pc, #52] @ 1a774 <__cxa_atexit@plt+0xdfc4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff634 <__cxa_atexit@plt+0x3f2e84> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1b714 <__cxa_atexit@plt+0xef64> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - addseq r8, lr, #232, 8 @ 0xe8000000 │ │ │ │ - addseq r8, lr, #188, 8 @ 0xbc000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + addseq r9, lr, #68, 20 @ 0x44000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r1, [pc, #32] @ 1b75c <__cxa_atexit@plt+0xefac> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #48] @ 1a7bc <__cxa_atexit@plt+0xe00c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 1b754 <__cxa_atexit@plt+0xefa4> │ │ │ │ - b 1b76c <__cxa_atexit@plt+0xefbc> │ │ │ │ + beq 1a7b4 <__cxa_atexit@plt+0xe004> │ │ │ │ + ldr r3, [pc, #24] @ 1a7c0 <__cxa_atexit@plt+0xe010> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff634 <__cxa_atexit@plt+0x3f2e84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - addseq r8, lr, #116, 8 @ 0x74000000 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + addseq r9, lr, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1b8a0 <__cxa_atexit@plt+0xf0f0> │ │ │ │ - ldr r9, [pc, #340] @ 1b8d8 <__cxa_atexit@plt+0xf128> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #336] @ 1b8dc <__cxa_atexit@plt+0xf12c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - sub r0, r3, #3 │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r9, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r8, [r7, #-4]! │ │ │ │ - tst lr, #3 │ │ │ │ - beq 1b88c <__cxa_atexit@plt+0xf0dc> │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r2, #8]! │ │ │ │ - ldr r8, [r5, #12]! │ │ │ │ - str r9, [r2] │ │ │ │ + ldr r3, [pc, #12] @ 1a7e4 <__cxa_atexit@plt+0xe034> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - add r0, r6, #92 @ 0x5c │ │ │ │ - cmp r1, r0 │ │ │ │ - bcc 1b8b0 <__cxa_atexit@plt+0xf100> │ │ │ │ - ldr r1, [pc, #248] @ 1b8e4 <__cxa_atexit@plt+0xf134> │ │ │ │ + b 3ff634 <__cxa_atexit@plt+0x3f2e84> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + addseq r9, lr, #212, 18 @ 0x350000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1a838 <__cxa_atexit@plt+0xe088> │ │ │ │ + ldr r3, [pc, #52] @ 1a844 <__cxa_atexit@plt+0xe094> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #48] @ 1a848 <__cxa_atexit@plt+0xe098> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + ldr r3, [pc, #28] @ 1a84c <__cxa_atexit@plt+0xe09c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 7d7f60 <__cxa_atexit@plt+0x7cb7b0> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffff7e8 │ │ │ │ + adcseq ip, pc, #240, 14 @ 0x3c00000 │ │ │ │ + addseq r9, lr, #92, 18 @ 0x170000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ 1a894 <__cxa_atexit@plt+0xe0e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [pc, #40] @ 1a898 <__cxa_atexit@plt+0xe0e8> │ │ │ │ add r1, pc, r1 │ │ │ │ - sub r2, r0, #19 │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + ldr r3, [pc, #32] @ 1a89c <__cxa_atexit@plt+0xe0ec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #24] @ 1a8a0 <__cxa_atexit@plt+0xe0f0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r9, r1, #2 │ │ │ │ + b 7a10b4 <__cxa_atexit@plt+0x794904> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + addseq r9, lr, #68, 16 @ 0x440000 │ │ │ │ + adcseq ip, pc, #164, 14 @ 0x2900000 │ │ │ │ + adcseq ip, pc, #208, 12 @ 0xd000000 │ │ │ │ + addseq r9, lr, #240, 16 @ 0xf00000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #80] @ 1a908 <__cxa_atexit@plt+0xe158> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 1a8f0 <__cxa_atexit@plt+0xe140> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1a8f8 <__cxa_atexit@plt+0xe148> │ │ │ │ + ldr r3, [pc, #56] @ 1a90c <__cxa_atexit@plt+0xe15c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [pc, #48] @ 1a910 <__cxa_atexit@plt+0xe160> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ str r2, [r5] │ │ │ │ - str r1, [r6, #12]! │ │ │ │ - sub r1, r0, #43 @ 0x2b │ │ │ │ - str sl, [r6, #8] │ │ │ │ - ldr sl, [pc, #224] @ 1b8e8 <__cxa_atexit@plt+0xf138> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - mov r7, r6 │ │ │ │ - str sl, [r7, #12]! │ │ │ │ - ldr ip, [pc, #212] @ 1b8ec <__cxa_atexit@plt+0xf13c> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - mov sl, r6 │ │ │ │ - str ip, [sl, #48]! @ 0x30 │ │ │ │ - ldr r2, [pc, #200] @ 1b8f0 <__cxa_atexit@plt+0xf140> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov ip, r6 │ │ │ │ - str r2, [ip, #24]! │ │ │ │ - str r6, [r6, #56] @ 0x38 │ │ │ │ - ldr r2, [pc, #184] @ 1b8f4 <__cxa_atexit@plt+0xf144> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #60] @ 0x3c │ │ │ │ - str sl, [r6, #64] @ 0x40 │ │ │ │ - str r1, [r6, #68] @ 0x44 │ │ │ │ - str r7, [r6, #72] @ 0x48 │ │ │ │ - ldr r1, [pc, #164] @ 1b8f8 <__cxa_atexit@plt+0xf148> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #76] @ 0x4c │ │ │ │ - str r3, [r6, #80] @ 0x50 │ │ │ │ - str r6, [r6, #32] │ │ │ │ - ldr r1, [pc, #148] @ 1b8fc <__cxa_atexit@plt+0xf14c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - str ip, [r6, #40] @ 0x28 │ │ │ │ - str r8, [r6, #44] @ 0x2c │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub sl, r0, #3 │ │ │ │ - mov r6, r0 │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, lr │ │ │ │ - b 29290 <__cxa_atexit@plt+0x1cae0> │ │ │ │ - ldr r0, [lr] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, lr │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3ff5dc <__cxa_atexit@plt+0x3f2e2c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r7, [pc, #40] @ 1b8e0 <__cxa_atexit@plt+0xf130> │ │ │ │ + ldr r8, [pc, #20] @ 1a914 <__cxa_atexit@plt+0xe164> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3ff63c <__cxa_atexit@plt+0x3f2e8c> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + addseq r9, lr, #80, 10 @ 0x14000000 │ │ │ │ + addseq r9, lr, #240, 12 @ 0xf000000 │ │ │ │ + addseq r9, lr, #124, 16 @ 0x7c0000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1a954 <__cxa_atexit@plt+0xe1a4> │ │ │ │ + ldr r3, [pc, #48] @ 1a968 <__cxa_atexit@plt+0xe1b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [pc, #40] @ 1a96c <__cxa_atexit@plt+0xe1bc> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r1, #84 @ 0x54 │ │ │ │ - ldr r3, [r4, #-8] │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r0 │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, lr │ │ │ │ - bx r3 │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - andeq r0, r0, ip, ror r1 │ │ │ │ - addseq r8, lr, #36, 6 @ 0x90000000 │ │ │ │ - @ instruction: 0xfffff78c │ │ │ │ - adcseq fp, pc, #200, 14 @ 0x3200000 │ │ │ │ - adcseq fp, pc, #176, 14 @ 0x2c00000 │ │ │ │ - adcseq fp, pc, #96, 14 @ 0x1800000 │ │ │ │ - adcseq fp, pc, #152, 14 @ 0x2600000 │ │ │ │ - @ instruction: 0xfffff8b4 │ │ │ │ - adcseq fp, pc, #112, 14 @ 0x1c00000 │ │ │ │ - addseq r8, lr, #212, 4 @ 0x4000000d │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3ff5dc <__cxa_atexit@plt+0x3f2e2c> │ │ │ │ + ldr r8, [pc, #8] @ 1a964 <__cxa_atexit@plt+0xe1b4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3ff63c <__cxa_atexit@plt+0x3f2e8c> │ │ │ │ + addseq r9, lr, #148, 12 @ 0x9400000 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + addseq r9, lr, #236, 8 @ 0xec000000 │ │ │ │ + addseq r9, lr, #12, 16 @ 0xc0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [r2, #12]! │ │ │ │ - ldr r9, [r2, #-8] │ │ │ │ - ldr r6, [r2, #-4] │ │ │ │ - ldr r8, [r2, #4] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r9, [r2] │ │ │ │ - str r6, [r2, #4] │ │ │ │ - add r6, r7, #84 @ 0x54 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 1b9ec <__cxa_atexit@plt+0xf23c> │ │ │ │ - str r8, [sp] │ │ │ │ - mov r8, sl │ │ │ │ - ldr sl, [pc, #188] @ 1ba0c <__cxa_atexit@plt+0xf25c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - sub r2, r6, #19 │ │ │ │ - str r2, [r5] │ │ │ │ - str sl, [r7, #4]! │ │ │ │ - sub r2, r6, #43 @ 0x2b │ │ │ │ - ldr sl, [pc, #164] @ 1ba10 <__cxa_atexit@plt+0xf260> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r3, [r7, #8] │ │ │ │ - ldr r3, [pc, #156] @ 1ba14 <__cxa_atexit@plt+0xf264> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1a9e0 <__cxa_atexit@plt+0xe230> │ │ │ │ + ldr r8, [pc, #84] @ 1a9ec <__cxa_atexit@plt+0xe23c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #80] @ 1a9f0 <__cxa_atexit@plt+0xe240> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #76] @ 1a9f4 <__cxa_atexit@plt+0xe244> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r0, r6, #10 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + stmib r3, {r1, r7, r8} │ │ │ │ + str r0, [r3, #16] │ │ │ │ + stmdb r5, {r2, lr} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r3, [pc, #48] @ 1a9f8 <__cxa_atexit@plt+0xe248> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - mov lr, r7 │ │ │ │ - str r3, [lr, #12]! │ │ │ │ - ldr r3, [pc, #144] @ 1ba18 <__cxa_atexit@plt+0xf268> │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #40] @ 1a9fc <__cxa_atexit@plt+0xe24c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - mov r1, r7 │ │ │ │ - str r3, [r1, #48]! @ 0x30 │ │ │ │ - ldr r3, [pc, #132] @ 1ba1c <__cxa_atexit@plt+0xf26c> │ │ │ │ + add r8, r3, #1 │ │ │ │ + sub r9, r6, #2 │ │ │ │ + b 7a5320 <__cxa_atexit@plt+0x798b70> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffff728 │ │ │ │ + @ instruction: 0xfffff700 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + adcseq ip, pc, #88, 12 @ 0x5800000 │ │ │ │ + adcseq ip, pc, #132, 10 @ 0x21000000 │ │ │ │ + addseq r9, lr, #80, 14 @ 0x1400000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1aa6c <__cxa_atexit@plt+0xe2bc> │ │ │ │ + ldr lr, [pc, #80] @ 1aa78 <__cxa_atexit@plt+0xe2c8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r5, #16]! │ │ │ │ + ldr r8, [pc, #72] @ 1aa7c <__cxa_atexit@plt+0xe2cc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r8, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r2, sl} │ │ │ │ + ldr r3, [pc, #32] @ 1aa80 <__cxa_atexit@plt+0xe2d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - mov ip, r7 │ │ │ │ - str r3, [ip, #24]! │ │ │ │ - str r7, [r7, #56] @ 0x38 │ │ │ │ - str sl, [r7, #60] @ 0x3c │ │ │ │ - add r3, r7, #64 @ 0x40 │ │ │ │ - stm r3, {r1, r2, lr} │ │ │ │ - ldr r3, [pc, #104] @ 1ba20 <__cxa_atexit@plt+0xf270> │ │ │ │ + add r8, r3, #1 │ │ │ │ + sub sl, r6, #10 │ │ │ │ + b 79e608 <__cxa_atexit@plt+0x791e58> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffff92c │ │ │ │ + adcseq ip, pc, #236, 10 @ 0x3b000000 │ │ │ │ + adcseq ip, pc, #248, 8 @ 0xf8000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1ab08 <__cxa_atexit@plt+0xe358> │ │ │ │ + ldr r3, [pc, #116] @ 1ab20 <__cxa_atexit@plt+0xe370> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7, #76] @ 0x4c │ │ │ │ - str r0, [r7, #80] @ 0x50 │ │ │ │ - str r7, [r7, #32] │ │ │ │ - ldr r3, [pc, #88] @ 1ba24 <__cxa_atexit@plt+0xf274> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #36] @ 0x24 │ │ │ │ - str ip, [r7, #40] @ 0x28 │ │ │ │ - ldr r3, [sp] │ │ │ │ - str r3, [r7, #44] @ 0x2c │ │ │ │ + ldr lr, [pc, #112] @ 1ab24 <__cxa_atexit@plt+0xe374> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #108] @ 1ab28 <__cxa_atexit@plt+0xe378> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + sub r3, r6, #18 │ │ │ │ + ldr r2, [pc, #92] @ 1ab2c <__cxa_atexit@plt+0xe37c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr sl, [pc, #84] @ 1ab30 <__cxa_atexit@plt+0xe380> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + mov r1, r7 │ │ │ │ + str r9, [r1, #12]! │ │ │ │ str r7, [r7, #20] │ │ │ │ - sub sl, r6, #3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 29290 <__cxa_atexit@plt+0x1cae0> │ │ │ │ - ldr r7, [pc, #52] @ 1ba28 <__cxa_atexit@plt+0xf278> │ │ │ │ + str lr, [r7, #24] │ │ │ │ + add lr, r7, #28 │ │ │ │ + stm lr, {r1, r7, sl} │ │ │ │ + str r2, [r7, #40] @ 0x28 │ │ │ │ + str r3, [r7, #44] @ 0x2c │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 1ab34 <__cxa_atexit@plt+0xe384> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, #84 @ 0x54 │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff628 │ │ │ │ - adcseq fp, pc, #104, 12 @ 0x6800000 │ │ │ │ - adcseq fp, pc, #88, 12 @ 0x5800000 │ │ │ │ - adcseq fp, pc, #64, 12 @ 0x4000000 │ │ │ │ - adcseq fp, pc, #240, 10 @ 0x3c000000 │ │ │ │ - @ instruction: 0xfffff750 │ │ │ │ - adcseq fp, pc, #12, 12 @ 0xc00000 │ │ │ │ - addseq r8, lr, #232, 2 @ 0x3a │ │ │ │ + @ instruction: 0xfffff3c0 │ │ │ │ + @ instruction: 0xfffffc34 │ │ │ │ + @ instruction: 0xfffff48c │ │ │ │ + adcseq ip, pc, #52, 8 @ 0x34000000 │ │ │ │ + adcseq ip, pc, #44, 8 @ 0x2c000000 │ │ │ │ + addseq r9, lr, #16, 14 @ 0x400000 │ │ │ │ + addseq r9, lr, #244, 12 @ 0xf400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 1bad8 <__cxa_atexit@plt+0xf328> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1bae0 <__cxa_atexit@plt+0xf330> │ │ │ │ - ldr lr, [pc, #120] @ 1baf4 <__cxa_atexit@plt+0xf344> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #116] @ 1baf8 <__cxa_atexit@plt+0xf348> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - sub r0, r6, #19 │ │ │ │ - ldr r1, [pc, #96] @ 1bafc <__cxa_atexit@plt+0xf34c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r2, [pc, #88] @ 1bb00 <__cxa_atexit@plt+0xf350> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r8, [pc, #80] @ 1bb04 <__cxa_atexit@plt+0xf354> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r6, r3 │ │ │ │ - b 1bae8 <__cxa_atexit@plt+0xf338> │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + bhi 1ab80 <__cxa_atexit@plt+0xe3d0> │ │ │ │ + ldr r7, [pc, #52] @ 1ab94 <__cxa_atexit@plt+0xe3e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1ab74 <__cxa_atexit@plt+0xe3c4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1aba8 <__cxa_atexit@plt+0xe3f8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - adcseq fp, pc, #204, 8 @ 0xcc000000 │ │ │ │ - adcseq fp, pc, #64, 10 @ 0x10000000 │ │ │ │ - adcseq fp, pc, #88, 8 @ 0x58000000 │ │ │ │ - adcseq fp, pc, #8, 10 @ 0x2000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1bb40 <__cxa_atexit@plt+0xf390> │ │ │ │ - ldr r2, [pc, #36] @ 1bb48 <__cxa_atexit@plt+0xf398> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 1bb4c <__cxa_atexit@plt+0xf39c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r5, #1 │ │ │ │ + ldr r7, [pc, #16] @ 1ab98 <__cxa_atexit@plt+0xe3e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq fp, pc, #44, 8 @ 0x2c000000 │ │ │ │ - adcseq fp, pc, #120, 8 @ 0x78000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1bbf8 <__cxa_atexit@plt+0xf448> │ │ │ │ - ldr r2, [pc, #168] @ 1bc14 <__cxa_atexit@plt+0xf464> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #160] @ 1bc18 <__cxa_atexit@plt+0xf468> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1bbd8 <__cxa_atexit@plt+0xf428> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1bbe4 <__cxa_atexit@plt+0xf434> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1bc00 <__cxa_atexit@plt+0xf450> │ │ │ │ - ldr r3, [pc, #116] @ 1bc20 <__cxa_atexit@plt+0xf470> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + addseq r9, lr, #192, 12 @ 0xc000000 │ │ │ │ + addseq r9, lr, #148, 12 @ 0x9400000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov sl, r4 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1ac68 <__cxa_atexit@plt+0xe4b8> │ │ │ │ + ldr ip, [r7, #3] │ │ │ │ + ldr r4, [r7, #7] │ │ │ │ + str r4, [sp, #8] │ │ │ │ + ldr r4, [r7, #11] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + ldr r4, [r7, #15] │ │ │ │ + str r4, [sp] │ │ │ │ + ldr r4, [r7, #23] │ │ │ │ + str r4, [sp, #12] │ │ │ │ + add lr, r7, #31 │ │ │ │ + ldm lr, {r0, r1, r2, lr} │ │ │ │ + ldr r4, [r7, #47] @ 0x2f │ │ │ │ + ldr r7, [r7, #51] @ 0x33 │ │ │ │ + ldr r8, [pc, #124] @ 1ac78 <__cxa_atexit@plt+0xe4c8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r8, r8, #1 │ │ │ │ + ldr r9, [pc, #116] @ 1ac7c <__cxa_atexit@plt+0xe4cc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r9, r9, #1 │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ + str lr, [r3, #48] @ 0x30 │ │ │ │ + str r4, [r3, #52] @ 0x34 │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + ldr r7, [pc, #84] @ 1ac80 <__cxa_atexit@plt+0xe4d0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmib r3, {r7, ip} │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + sub r7, r6, #51 @ 0x33 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r4, sl │ │ │ │ + bx r0 │ │ │ │ + mov r4, #56 @ 0x38 │ │ │ │ + str r4, [sl, #828] @ 0x33c │ │ │ │ + mov r4, sl │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + addseq r9, lr, #36, 12 @ 0x2400000 │ │ │ │ + addseq r9, lr, #224, 6 @ 0x80000003 │ │ │ │ + adcseq ip, pc, #248, 6 @ 0xe0000003 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1acc8 <__cxa_atexit@plt+0xe518> │ │ │ │ + ldr r3, [pc, #52] @ 1acd8 <__cxa_atexit@plt+0xe528> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #112] @ 1bc24 <__cxa_atexit@plt+0xf474> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1acb8 <__cxa_atexit@plt+0xe508> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #12] @ 1acdc <__cxa_atexit@plt+0xe52c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + addseq r9, lr, #128, 10 @ 0x20000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1ad38 <__cxa_atexit@plt+0xe588> │ │ │ │ + ldr r3, [pc, #52] @ 1ad48 <__cxa_atexit@plt+0xe598> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1ad28 <__cxa_atexit@plt+0xe578> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 1bc1c <__cxa_atexit@plt+0xf46c> │ │ │ │ + ldr r7, [pc, #12] @ 1ad4c <__cxa_atexit@plt+0xe59c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + addseq r9, lr, #20, 10 @ 0x5000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1ae00 <__cxa_atexit@plt+0xe650> │ │ │ │ + ldr r7, [pc, #120] @ 1ae10 <__cxa_atexit@plt+0xe660> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1ade4 <__cxa_atexit@plt+0xe634> │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #10 │ │ │ │ + bne 1add0 <__cxa_atexit@plt+0xe620> │ │ │ │ + ldr r2, [pc, #84] @ 1ae14 <__cxa_atexit@plt+0xe664> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r8, #1] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1adf4 <__cxa_atexit@plt+0xe644> │ │ │ │ + ldr r7, [pc, #64] @ 1ae18 <__cxa_atexit@plt+0xe668> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - adcseq fp, pc, #216, 6 @ 0x60000003 │ │ │ │ - adcseq fp, pc, #160, 6 @ 0x80000002 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - adcseq fp, pc, #108, 6 @ 0xb0000001 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1ae1c <__cxa_atexit@plt+0xe66c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + adcseq ip, pc, #80, 4 │ │ │ │ + addseq r9, lr, #84, 8 @ 0x54000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1bc80 <__cxa_atexit@plt+0xf4d0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1bc94 <__cxa_atexit@plt+0xf4e4> │ │ │ │ - ldr r2, [pc, #84] @ 1bca8 <__cxa_atexit@plt+0xf4f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 1bcac <__cxa_atexit@plt+0xf4fc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #10 │ │ │ │ + bne 1ae54 <__cxa_atexit@plt+0xe6a4> │ │ │ │ + ldr r3, [pc, #44] @ 1ae70 <__cxa_atexit@plt+0xe6c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1ae68 <__cxa_atexit@plt+0xe6b8> │ │ │ │ + ldr r7, [pc, #24] @ 1ae74 <__cxa_atexit@plt+0xe6c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1bca4 <__cxa_atexit@plt+0xf4f4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + adcseq ip, pc, #204, 2 @ 0x33 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 1ae94 <__cxa_atexit@plt+0xe6e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq fp, pc, #4, 6 @ 0x10000000 │ │ │ │ - @ instruction: 0xfffffeb8 │ │ │ │ - adcseq fp, pc, #196, 4 @ 0x4000000c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + adcseq ip, pc, #160, 2 @ 0x28 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1bcfc <__cxa_atexit@plt+0xf54c> │ │ │ │ - ldr r8, [pc, #56] @ 1bd04 <__cxa_atexit@plt+0xf554> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #52] @ 1bd08 <__cxa_atexit@plt+0xf558> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #40] @ 1bd0c <__cxa_atexit@plt+0xf55c> │ │ │ │ + bhi 1aed0 <__cxa_atexit@plt+0xe720> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 1aed8 <__cxa_atexit@plt+0xe728> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - add r8, lr, #1 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq r7, lr, #32, 30 @ 0x80 │ │ │ │ - adcseq fp, pc, #108, 4 @ 0xc0000006 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1bd7c <__cxa_atexit@plt+0xf5cc> │ │ │ │ - ldr lr, [pc, #84] @ 1bd88 <__cxa_atexit@plt+0xf5d8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r8, [r7, #19] │ │ │ │ - ldr r9, [r7, #23] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr lr, [pc, #48] @ 1bd8c <__cxa_atexit@plt+0xf5dc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r0, r3, r8, r9} │ │ │ │ - sub r7, r6, #23 │ │ │ │ - bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - adcseq fp, pc, #92, 4 @ 0xc0000005 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bx r0 │ │ │ │ + adcseq ip, pc, #144 @ 0x90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1bddc <__cxa_atexit@plt+0xf62c> │ │ │ │ + bhi 1af10 <__cxa_atexit@plt+0xe760> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1bde4 <__cxa_atexit@plt+0xf634> │ │ │ │ + ldr r1, [pc, #24] @ 1af18 <__cxa_atexit@plt+0xe768> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 1af28 <__cxa_atexit@plt+0xe778> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq fp, pc, #132, 2 @ 0x21 │ │ │ │ + adcseq ip, pc, #80 @ 0x50 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1be9c <__cxa_atexit@plt+0xf6ec> │ │ │ │ - ldr lr, [pc, #180] @ 1bebc <__cxa_atexit@plt+0xf70c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #168] @ 1bec0 <__cxa_atexit@plt+0xf710> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 1be7c <__cxa_atexit@plt+0xf6cc> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1be88 <__cxa_atexit@plt+0xf6d8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 1bea8 <__cxa_atexit@plt+0xf6f8> │ │ │ │ - ldr r3, [pc, #128] @ 1bec8 <__cxa_atexit@plt+0xf718> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #112] @ 1becc <__cxa_atexit@plt+0xf71c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 1afc0 <__cxa_atexit@plt+0xe810> │ │ │ │ + ldr r6, [pc, #160] @ 1afe0 <__cxa_atexit@plt+0xe830> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str r6, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 1afa0 <__cxa_atexit@plt+0xe7f0> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1afb4 <__cxa_atexit@plt+0xe804> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 1afcc <__cxa_atexit@plt+0xe81c> │ │ │ │ + ldr r2, [pc, #104] @ 1afe4 <__cxa_atexit@plt+0xe834> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 1bec4 <__cxa_atexit@plt+0xf714> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + mov r6, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - adcseq fp, pc, #56, 2 │ │ │ │ - adcseq fp, pc, #252 @ 0xfc │ │ │ │ + mov r7, r8 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - adcseq fp, pc, #196 @ 0xc4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 1bf30 <__cxa_atexit@plt+0xf780> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 1bf44 <__cxa_atexit@plt+0xf794> │ │ │ │ - ldr r2, [pc, #92] @ 1bf58 <__cxa_atexit@plt+0xf7a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #76] @ 1bf5c <__cxa_atexit@plt+0xf7ac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1bf54 <__cxa_atexit@plt+0xf7a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq fp, pc, #84 @ 0x54 │ │ │ │ - @ instruction: 0xfffffeb0 │ │ │ │ - adcseq fp, pc, #16 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1bfb8 <__cxa_atexit@plt+0xf808> │ │ │ │ - ldr r8, [pc, #68] @ 1bfc0 <__cxa_atexit@plt+0xf810> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #64] @ 1bfc4 <__cxa_atexit@plt+0xf814> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r2, r7, #8 │ │ │ │ - ldm r2, {r0, r1, r2} │ │ │ │ - ldr r9, [pc, #52] @ 1bfc8 <__cxa_atexit@plt+0xf818> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - add r8, lr, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - addseq r7, lr, #112, 24 @ 0x7000 │ │ │ │ - adcseq sl, pc, #188, 30 @ 0x2f0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 1b03c <__cxa_atexit@plt+0xe88c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1b04c <__cxa_atexit@plt+0xe89c> │ │ │ │ + ldr r3, [pc, #64] @ 1b058 <__cxa_atexit@plt+0xe8a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r6, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1c03c <__cxa_atexit@plt+0xf88c> │ │ │ │ - ldr lr, [pc, #88] @ 1c048 <__cxa_atexit@plt+0xf898> │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1b0d4 <__cxa_atexit@plt+0xe924> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1b0dc <__cxa_atexit@plt+0xe92c> │ │ │ │ + ldr lr, [pc, #96] @ 1b0f0 <__cxa_atexit@plt+0xe940> │ │ │ │ add lr, pc, lr │ │ │ │ - add r9, r7, #3 │ │ │ │ - ldm r9, {r1, r2, r9} │ │ │ │ - ldr r8, [r7, #19] │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ + ldr r0, [pc, #92] @ 1b0f4 <__cxa_atexit@plt+0xe944> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + ldr r1, [pc, #68] @ 1b0f8 <__cxa_atexit@plt+0xe948> │ │ │ │ + add r1, pc, r1 │ │ │ │ str lr, [r3, #4]! │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #48] @ 1c04c <__cxa_atexit@plt+0xf89c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add sl, r3, #8 │ │ │ │ - stm sl, {r0, r7, lr} │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ add lr, r3, #20 │ │ │ │ - stm lr, {r1, r2, r9} │ │ │ │ - str r3, [r3, #32] │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - bx ip │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffdfc │ │ │ │ - adcseq sl, pc, #156, 30 @ 0x270 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + b 1af28 <__cxa_atexit@plt+0xe778> │ │ │ │ + mov r6, r3 │ │ │ │ + b 1b0e4 <__cxa_atexit@plt+0xe934> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + adcseq fp, pc, #184, 28 @ 0xb80 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #156 @ 0x9c │ │ │ │ - cmp r7, ip │ │ │ │ - bcc 1c2c4 <__cxa_atexit@plt+0xfb14> │ │ │ │ - str r4, [sp, #4] │ │ │ │ - ldr r0, [pc, #592] @ 1c2e0 <__cxa_atexit@plt+0xfb30> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr lr, [r5] │ │ │ │ - ldr r4, [r5, #4] │ │ │ │ - mov r7, r6 │ │ │ │ - str r0, [r7, #12]! │ │ │ │ - str r9, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - ldr r0, [pc, #564] @ 1c2e4 <__cxa_atexit@plt+0xfb34> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r7, {r0, r8} │ │ │ │ - sub r0, ip, #151 @ 0x97 │ │ │ │ - and r2, sl, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 1c1d0 <__cxa_atexit@plt+0xfa20> │ │ │ │ - ldr r2, [pc, #540] @ 1c2e8 <__cxa_atexit@plt+0xfb38> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [sl, #2] │ │ │ │ - str r2, [r6, #36]! @ 0x24 │ │ │ │ - sub r2, ip, #127 @ 0x7f │ │ │ │ - sub r3, ip, #14 │ │ │ │ - ldr r9, [pc, #520] @ 1c2ec <__cxa_atexit@plt+0xfb3c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str fp, [sp] │ │ │ │ - sub fp, ip, #27 │ │ │ │ - ldr r8, [pc, #508] @ 1c2f0 <__cxa_atexit@plt+0xfb40> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r8, [r6, #104] @ 0x68 │ │ │ │ - str fp, [r6, #108] @ 0x6c │ │ │ │ - str r9, [r6, #112] @ 0x70 │ │ │ │ - str r3, [r6, #116] @ 0x74 │ │ │ │ - str r2, [r6, #120] @ 0x78 │ │ │ │ - sub r2, ip, #43 @ 0x2b │ │ │ │ - ldr fp, [pc, #480] @ 1c2f4 <__cxa_atexit@plt+0xfb44> │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - sub r9, ip, #67 @ 0x43 │ │ │ │ - ldr r8, [pc, #472] @ 1c2f8 <__cxa_atexit@plt+0xfb48> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r3, ip, #87 @ 0x57 │ │ │ │ - str r3, [r6, #60] @ 0x3c │ │ │ │ - ldr r3, [pc, #460] @ 1c2fc <__cxa_atexit@plt+0xfb4c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #52] @ 0x34 │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ - str r7, [r6, #28] │ │ │ │ - ldr r3, [pc, #444] @ 1c300 <__cxa_atexit@plt+0xfb50> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #32] │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r4, [r6, #16] │ │ │ │ - ldr r4, [pc, #420] @ 1c304 <__cxa_atexit@plt+0xfb54> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - stmdb r6, {r4, sl} │ │ │ │ - ldr r4, [pc, #412] @ 1c308 <__cxa_atexit@plt+0xfb58> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - mov r3, r6 │ │ │ │ - str r4, [r3, #20]! │ │ │ │ - ldr r4, [pc, #400] @ 1c30c <__cxa_atexit@plt+0xfb5c> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - mov r1, r6 │ │ │ │ - str r4, [r1, #64]! @ 0x40 │ │ │ │ - ldr r4, [pc, #388] @ 1c310 <__cxa_atexit@plt+0xfb60> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - mov r0, r6 │ │ │ │ - str r4, [r0, #40]! @ 0x28 │ │ │ │ - str r0, [r6, #56] @ 0x38 │ │ │ │ - str r7, [r6, #72] @ 0x48 │ │ │ │ - str r8, [r6, #76] @ 0x4c │ │ │ │ - str r1, [r6, #80] @ 0x50 │ │ │ │ - str r9, [r6, #84] @ 0x54 │ │ │ │ - str r3, [r6, #88] @ 0x58 │ │ │ │ - str fp, [r6, #92] @ 0x5c │ │ │ │ - str r2, [r6, #96] @ 0x60 │ │ │ │ - str r6, [r6, #100] @ 0x64 │ │ │ │ - sub r7, ip, #5 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - mov r6, ip │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #320] @ 1c318 <__cxa_atexit@plt+0xfb68> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #316] @ 1c31c <__cxa_atexit@plt+0xfb6c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r2, [r6, #28]! │ │ │ │ - sub r2, ip, #26 │ │ │ │ - ldr r8, [pc, #304] @ 1c320 <__cxa_atexit@plt+0xfb70> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r1, ip, #39 @ 0x27 │ │ │ │ - ldr sl, [pc, #296] @ 1c324 <__cxa_atexit@plt+0xfb74> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str sl, [r6, #100] @ 0x64 │ │ │ │ - str r1, [r6, #104] @ 0x68 │ │ │ │ - str r8, [r6, #108] @ 0x6c │ │ │ │ - str r2, [r6, #112] @ 0x70 │ │ │ │ - sub r8, ip, #55 @ 0x37 │ │ │ │ - sub r2, ip, #79 @ 0x4f │ │ │ │ - sub sl, ip, #99 @ 0x63 │ │ │ │ - str sl, [r6, #56] @ 0x38 │ │ │ │ - ldr r1, [pc, #260] @ 1c328 <__cxa_atexit@plt+0xfb78> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - str r7, [r6, #44] @ 0x2c │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str lr, [r6, #8] │ │ │ │ - str r4, [r6, #12] │ │ │ │ - ldr r1, [pc, #228] @ 1c32c <__cxa_atexit@plt+0xfb7c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov r0, r6 │ │ │ │ - str r1, [r0, #16]! │ │ │ │ - ldr lr, [pc, #216] @ 1c330 <__cxa_atexit@plt+0xfb80> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r1, r6 │ │ │ │ - str lr, [r1, #60]! @ 0x3c │ │ │ │ - ldr lr, [pc, #204] @ 1c334 <__cxa_atexit@plt+0xfb84> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ mov r3, r6 │ │ │ │ - str lr, [r3, #36]! @ 0x24 │ │ │ │ - str r3, [r6, #52] @ 0x34 │ │ │ │ - str r7, [r6, #68] @ 0x44 │ │ │ │ - ldr r7, [pc, #184] @ 1c338 <__cxa_atexit@plt+0xfb88> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #72] @ 0x48 │ │ │ │ - str r1, [r6, #76] @ 0x4c │ │ │ │ - str r2, [r6, #80] @ 0x50 │ │ │ │ - str r0, [r6, #84] @ 0x54 │ │ │ │ - ldr r7, [pc, #164] @ 1c33c <__cxa_atexit@plt+0xfb8c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #88] @ 0x58 │ │ │ │ - str r8, [r6, #92] @ 0x5c │ │ │ │ - str r6, [r6, #96] @ 0x60 │ │ │ │ - ldr r7, [pc, #148] @ 1c340 <__cxa_atexit@plt+0xfb90> │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1b198 <__cxa_atexit@plt+0xe9e8> │ │ │ │ + ldr r7, [pc, #160] @ 1b1c0 <__cxa_atexit@plt+0xea10> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r6, #116]! @ 0x74 │ │ │ │ - sub r7, ip, #17 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ + stmdb r5, {r7, r8, r9} │ │ │ │ + ands r6, sl, #3 │ │ │ │ + beq 1b144 <__cxa_atexit@plt+0xe994> │ │ │ │ + ldmdb r5, {r7, r9} │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 1b158 <__cxa_atexit@plt+0xe9a8> │ │ │ │ + ldr r8, [sl, #2] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 1c314 <__cxa_atexit@plt+0xfb64> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1b1ac <__cxa_atexit@plt+0xe9fc> │ │ │ │ + ldr r2, [pc, #88] @ 1b1c8 <__cxa_atexit@plt+0xea18> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [sl, #3] │ │ │ │ + ldr r1, [sl, #7] │ │ │ │ + ldr r0, [sl, #11] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + mov r9, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r7, [pc, #36] @ 1b1c4 <__cxa_atexit@plt+0xea14> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #156 @ 0x9c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, ip │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff9bc │ │ │ │ - adcseq sl, pc, #236, 28 @ 0xec0 │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - adcseq sl, pc, #252, 28 @ 0xfc0 │ │ │ │ - adcseq sl, pc, #240, 28 @ 0xf00 │ │ │ │ - adcseq sl, pc, #212, 28 @ 0xd40 │ │ │ │ - adcseq sl, pc, #180, 28 @ 0xb40 │ │ │ │ - adcseq sl, pc, #168, 28 @ 0xa80 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - adcseq sl, pc, #140, 28 @ 0x8c0 │ │ │ │ - adcseq sl, pc, #100, 28 @ 0x640 │ │ │ │ - adcseq sl, pc, #76, 28 @ 0x4c0 │ │ │ │ - adcseq sl, pc, #252, 26 @ 0x3f00 │ │ │ │ - addseq r7, lr, #96, 18 @ 0x180000 │ │ │ │ - @ instruction: 0xfffffadc │ │ │ │ - @ instruction: 0xfffffbb8 │ │ │ │ - adcseq sl, pc, #240, 26 @ 0x3c00 │ │ │ │ - adcseq sl, pc, #232, 26 @ 0x3a00 │ │ │ │ - adcseq sl, pc, #180, 26 @ 0x2d00 │ │ │ │ - adcseq sl, pc, #136, 26 @ 0x2200 │ │ │ │ - adcseq sl, pc, #112, 26 @ 0x1c00 │ │ │ │ - adcseq sl, pc, #32, 26 @ 0x800 │ │ │ │ - adcseq sl, pc, #84, 26 @ 0x1500 │ │ │ │ - adcseq sl, pc, #80, 26 @ 0x1400 │ │ │ │ - addseq r7, lr, #116, 18 @ 0x1d0000 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + addseq r9, lr, #200 @ 0xc8 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldmib r5, {r7, r9} │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1b1f4 <__cxa_atexit@plt+0xea44> │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1b238 <__cxa_atexit@plt+0xea88> │ │ │ │ + ldr r1, [pc, #64] @ 1b24c <__cxa_atexit@plt+0xea9c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + ldr r0, [r3, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r0, r3, r9} │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1c388 <__cxa_atexit@plt+0xfbd8> │ │ │ │ - ldr r7, [pc, #52] @ 1c398 <__cxa_atexit@plt+0xfbe8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1c37c <__cxa_atexit@plt+0xfbcc> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1c3a8 <__cxa_atexit@plt+0xfbf8> │ │ │ │ + bhi 1b2c8 <__cxa_atexit@plt+0xeb18> │ │ │ │ + ldr r3, [pc, #104] @ 1b2d8 <__cxa_atexit@plt+0xeb28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 1b298 <__cxa_atexit@plt+0xeae8> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1b2a8 <__cxa_atexit@plt+0xeaf8> │ │ │ │ + ldr r8, [r9, #2] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1c39c <__cxa_atexit@plt+0xfbec> │ │ │ │ + ldr r3, [pc, #48] @ 1b2e0 <__cxa_atexit@plt+0xeb30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r9, #3] │ │ │ │ + ldr r2, [r9, #7] │ │ │ │ + ldr r1, [r9, #11] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r7, [pc, #12] @ 1b2dc <__cxa_atexit@plt+0xeb2c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r7, lr, #160, 16 @ 0xa00000 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + addseq r8, lr, #156, 30 @ 0x270 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1b30c <__cxa_atexit@plt+0xeb5c> │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + ldr r2, [r3, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ - ldr r1, [pc, #104] @ 1c428 <__cxa_atexit@plt+0xfc78> │ │ │ │ + ldr r1, [pc, #16] @ 1b330 <__cxa_atexit@plt+0xeb80> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c40c <__cxa_atexit@plt+0xfc5c> │ │ │ │ - ldr r2, [pc, #76] @ 1c42c <__cxa_atexit@plt+0xfc7c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #-12]! │ │ │ │ - str r3, [r7, #4] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 1c418 <__cxa_atexit@plt+0xfc68> │ │ │ │ - ldmda r5, {r7, r9} │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b 1c074 <__cxa_atexit@plt+0xf8c4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #72] @ 1c490 <__cxa_atexit@plt+0xfce0> │ │ │ │ - add r3, pc, r3 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1b35c <__cxa_atexit@plt+0xebac> │ │ │ │ + ldr r7, [pc, #108] @ 1b3bc <__cxa_atexit@plt+0xec0c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #80] @ 1b3b4 <__cxa_atexit@plt+0xec04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst sl, #3 │ │ │ │ - beq 1c480 <__cxa_atexit@plt+0xfcd0> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r9, [r7, #8]! │ │ │ │ - str r3, [r7] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - mov r5, r7 │ │ │ │ - b 1c074 <__cxa_atexit@plt+0xf8c4> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq 1b39c <__cxa_atexit@plt+0xebec> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1b3a8 <__cxa_atexit@plt+0xebf8> │ │ │ │ + ldr r2, [pc, #48] @ 1b3b8 <__cxa_atexit@plt+0xec08> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + adcseq fp, pc, #36, 24 @ 0x2400 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #12]! │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ + mov r3, r7 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1b3fc <__cxa_atexit@plt+0xec4c> │ │ │ │ + ldr r2, [pc, #32] @ 1b408 <__cxa_atexit@plt+0xec58> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov sl, r7 │ │ │ │ - b 1c074 <__cxa_atexit@plt+0xf8c4> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 1c500 <__cxa_atexit@plt+0xfd50> │ │ │ │ - ldr r7, [pc, #52] @ 1c510 <__cxa_atexit@plt+0xfd60> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1c4f4 <__cxa_atexit@plt+0xfd44> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1c520 <__cxa_atexit@plt+0xfd70> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1b434 <__cxa_atexit@plt+0xec84> │ │ │ │ + ldr r7, [pc, #108] @ 1b494 <__cxa_atexit@plt+0xece4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1c514 <__cxa_atexit@plt+0xfd64> │ │ │ │ + ldr r7, [pc, #80] @ 1b48c <__cxa_atexit@plt+0xecdc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq 1b474 <__cxa_atexit@plt+0xecc4> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1b480 <__cxa_atexit@plt+0xecd0> │ │ │ │ + ldr r2, [pc, #48] @ 1b490 <__cxa_atexit@plt+0xece0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r7, lr, #44, 14 @ 0xb00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + adcseq fp, pc, #76, 22 @ 0x13000 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ + mov r3, r7 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1b4d4 <__cxa_atexit@plt+0xed24> │ │ │ │ + ldr r2, [pc, #32] @ 1b4e0 <__cxa_atexit@plt+0xed30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b518 <__cxa_atexit@plt+0xed68> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1b520 <__cxa_atexit@plt+0xed70> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq fp, pc, #72, 20 @ 0x48000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1b554 <__cxa_atexit@plt+0xeda4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 1b55c <__cxa_atexit@plt+0xedac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff5b4 <__cxa_atexit@plt+0x3f2e04> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq fp, pc, #8, 20 @ 0x8000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - ldr r6, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r1, [pc, #156] @ 1c5d8 <__cxa_atexit@plt+0xfe28> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r6} │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c5a8 <__cxa_atexit@plt+0xfdf8> │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1b5d0 <__cxa_atexit@plt+0xee20> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1c5c8 <__cxa_atexit@plt+0xfe18> │ │ │ │ - ldr r1, [pc, #116] @ 1c5dc <__cxa_atexit@plt+0xfe2c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r0, [pc, #104] @ 1c5e0 <__cxa_atexit@plt+0xfe30> │ │ │ │ + bcc 1b5dc <__cxa_atexit@plt+0xee2c> │ │ │ │ + ldr lr, [pc, #92] @ 1b5ec <__cxa_atexit@plt+0xee3c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #84] @ 1b5f0 <__cxa_atexit@plt+0xee40> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - mov r7, r5 │ │ │ │ - str r1, [r7, #-12]! │ │ │ │ - str r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r8, r6, #2 │ │ │ │ - str r8, [r7, #16] │ │ │ │ - stmib r3, {r0, r1} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 1c5b8 <__cxa_atexit@plt+0xfe08> │ │ │ │ - ldmda r5, {r7, r9} │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - b 1c074 <__cxa_atexit@plt+0xf8c4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r0, [pc, #64] @ 1b5f4 <__cxa_atexit@plt+0xee44> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ + b 3ff64c <__cxa_atexit@plt+0x3f2e9c> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r5, #8 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - adcseq sl, pc, #120, 20 @ 0x78000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + adcseq fp, pc, #180, 18 @ 0x2d0000 │ │ │ │ + adcseq fp, pc, #132, 18 @ 0x210000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1c674 <__cxa_atexit@plt+0xfec4> │ │ │ │ - ldr lr, [pc, #120] @ 1c680 <__cxa_atexit@plt+0xfed0> │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 1b688 <__cxa_atexit@plt+0xeed8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1b694 <__cxa_atexit@plt+0xeee4> │ │ │ │ + ldr lr, [pc, #124] @ 1b6a4 <__cxa_atexit@plt+0xeef4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #116] @ 1c684 <__cxa_atexit@plt+0xfed4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #116] @ 1b6a8 <__cxa_atexit@plt+0xeef8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r1, [pc, #92] @ 1b6ac <__cxa_atexit@plt+0xeefc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - sub r2, r6, #2 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str lr, [r7, #-4]! │ │ │ │ - tst sl, #3 │ │ │ │ - beq 1c664 <__cxa_atexit@plt+0xfeb4> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r9, [r7, #8]! │ │ │ │ - str r3, [r7] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - mov r5, r7 │ │ │ │ - b 1c074 <__cxa_atexit@plt+0xf8c4> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ 1b6b0 <__cxa_atexit@plt+0xef00> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str sl, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #16]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - adcseq sl, pc, #224, 18 @ 0x380000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #12]! │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov sl, r7 │ │ │ │ - b 1c074 <__cxa_atexit@plt+0xf8c4> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + adcseq fp, pc, #28, 18 @ 0x70000 │ │ │ │ + adcseq fp, pc, #220, 18 @ 0x370000 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1c72c <__cxa_atexit@plt+0xff7c> │ │ │ │ - ldr r2, [pc, #104] @ 1c734 <__cxa_atexit@plt+0xff84> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #96] @ 1c738 <__cxa_atexit@plt+0xff88> │ │ │ │ + bhi 1b6e8 <__cxa_atexit@plt+0xef38> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1b6f0 <__cxa_atexit@plt+0xef40> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1c70c <__cxa_atexit@plt+0xff5c> │ │ │ │ - tst r7, #2 │ │ │ │ - bne 1c718 <__cxa_atexit@plt+0xff68> │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1c73c <__cxa_atexit@plt+0xff8c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - adcseq sl, pc, #120, 16 @ 0x780000 │ │ │ │ - adcseq sl, pc, #212, 16 @ 0xd40000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - tst r7, #2 │ │ │ │ - bne 1c764 <__cxa_atexit@plt+0xffb4> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1c778 <__cxa_atexit@plt+0xffc8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - adcseq sl, pc, #136, 16 @ 0x880000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + adcseq fp, pc, #120, 16 @ 0x780000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1c824 <__cxa_atexit@plt+0x10074> │ │ │ │ - ldr r7, [pc, #176] @ 1c84c <__cxa_atexit@plt+0x1009c> │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1b7b4 <__cxa_atexit@plt+0xf004> │ │ │ │ + ldr r7, [pc, #196] @ 1b7dc <__cxa_atexit@plt+0xf02c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1c814 <__cxa_atexit@plt+0x10064> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1c834 <__cxa_atexit@plt+0x10084> │ │ │ │ - ldr lr, [pc, #148] @ 1c854 <__cxa_atexit@plt+0x100a4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - ldr r9, [r8, #19] │ │ │ │ - ldr r8, [r8, #23] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr ip, [r5] │ │ │ │ - ldr lr, [pc, #112] @ 1c858 <__cxa_atexit@plt+0x100a8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str r8, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r2, #23 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + stmdb r2, {r7, r8, r9} │ │ │ │ + ands r3, sl, #3 │ │ │ │ + beq 1b73c <__cxa_atexit@plt+0xef8c> │ │ │ │ + ldr r7, [r2, #-4] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1b748 <__cxa_atexit@plt+0xef98> │ │ │ │ + ldr r8, [sl, #2] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1c850 <__cxa_atexit@plt+0x100a0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add ip, r6, #40 @ 0x28 │ │ │ │ + cmp r1, ip │ │ │ │ + bcc 1b7c8 <__cxa_atexit@plt+0xf018> │ │ │ │ + ldr lr, [pc, #132] @ 1b7e4 <__cxa_atexit@plt+0xf034> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #128] @ 1b7e8 <__cxa_atexit@plt+0xf038> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #124] @ 1b7ec <__cxa_atexit@plt+0xf03c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + add r3, sl, #3 │ │ │ │ + ldm r3, {r0, r1, r3} │ │ │ │ + str r9, [r2, #-12] │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + ldr r8, [r2, #-8] │ │ │ │ + str r6, [r2, #-4] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str lr, [r6, #24]! │ │ │ │ + str r6, [r2, #-8] │ │ │ │ + mov r6, ip │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + ldr r7, [pc, #36] @ 1b7e0 <__cxa_atexit@plt+0xf030> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - addseq r7, lr, #12, 8 @ 0xc000000 │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ - adcseq sl, pc, #208, 14 @ 0x3400000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, ip │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + addseq r8, lr, #180, 20 @ 0xb4000 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + adcseq fp, pc, #188, 16 @ 0xbc0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1c8c8 <__cxa_atexit@plt+0x10118> │ │ │ │ - ldr lr, [pc, #84] @ 1c8d4 <__cxa_atexit@plt+0x10124> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1b818 <__cxa_atexit@plt+0xf068> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #40 @ 0x28 │ │ │ │ + cmp r1, sl │ │ │ │ + bcc 1b880 <__cxa_atexit@plt+0xf0d0> │ │ │ │ + ldr lr, [pc, #96] @ 1b890 <__cxa_atexit@plt+0xf0e0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - add r9, r7, #11 │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [pc, #52] @ 1c8d8 <__cxa_atexit@plt+0x10128> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r0, r8, r9} │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - adcseq sl, pc, #20, 14 @ 0x500000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + ldr r8, [pc, #92] @ 1b894 <__cxa_atexit@plt+0xf0e4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #88] @ 1b898 <__cxa_atexit@plt+0xf0e8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + add r3, r7, #3 │ │ │ │ + ldm r3, {r0, r1, r3} │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r6, [r5, #8] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str lr, [r6, #24]! │ │ │ │ + str r6, [r5, #4] │ │ │ │ + mov r6, sl │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, sl │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + @ instruction: 0xfffffdc4 │ │ │ │ + adcseq fp, pc, #236, 14 @ 0x3b00000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1c96c <__cxa_atexit@plt+0x101bc> │ │ │ │ - ldr r2, [pc, #144] @ 1c98c <__cxa_atexit@plt+0x101dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1c95c <__cxa_atexit@plt+0x101ac> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1c974 <__cxa_atexit@plt+0x101c4> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r3, [r8, #7] │ │ │ │ - add lr, r8, #11 │ │ │ │ - ldm lr, {r1, r9, lr} │ │ │ │ - ldr r8, [pc, #92] @ 1c990 <__cxa_atexit@plt+0x101e0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldmda r5, {r0, ip} │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - add r3, r6, #16 │ │ │ │ - stm r3, {r1, r9, lr} │ │ │ │ - str r0, [r6, #28] │ │ │ │ - sub r7, r2, #23 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r8] │ │ │ │ + bhi 1b8d4 <__cxa_atexit@plt+0xf124> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 1b8dc <__cxa_atexit@plt+0xf12c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - adcseq sl, pc, #132, 12 @ 0x8400000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1c9f0 <__cxa_atexit@plt+0x10240> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - add lr, r7, #7 │ │ │ │ - ldm lr, {r1, r9, lr} │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - ldr r8, [pc, #48] @ 1c9fc <__cxa_atexit@plt+0x1024c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - add r2, r3, #12 │ │ │ │ - stm r2, {r1, r9, lr} │ │ │ │ - str r7, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - sub r7, r6, #23 │ │ │ │ - bx ip │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq sl, pc, #236, 10 @ 0x3b000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1ca80 <__cxa_atexit@plt+0x102d0> │ │ │ │ - ldr lr, [pc, #112] @ 1ca98 <__cxa_atexit@plt+0x102e8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #108] @ 1ca9c <__cxa_atexit@plt+0x102ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #100] @ 1caa0 <__cxa_atexit@plt+0x102f0> │ │ │ │ + adcseq fp, pc, #140, 12 @ 0x8c00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1b95c <__cxa_atexit@plt+0xf1ac> │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #108] @ 1b974 <__cxa_atexit@plt+0xf1c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r9, [pc, #92] @ 1caa4 <__cxa_atexit@plt+0x102f4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr sl, [pc, #88] @ 1caa8 <__cxa_atexit@plt+0x102f8> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr ip, [r5] │ │ │ │ - sub r3, r6, #19 │ │ │ │ - sub r0, r6, #26 │ │ │ │ - str sl, [r7, #4] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str lr, [r7, #12] │ │ │ │ - str r0, [r7, #16] │ │ │ │ - str r9, [r7, #20] │ │ │ │ - add lr, r7, #24 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #36] @ 1caac <__cxa_atexit@plt+0x102fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #32 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffebc │ │ │ │ - adcseq sl, pc, #124, 10 @ 0x1f000000 │ │ │ │ - adcseq sl, pc, #108, 10 @ 0x1b000000 │ │ │ │ - adcseq sl, pc, #104, 10 @ 0x1a000000 │ │ │ │ - adcseq sl, pc, #208, 8 @ 0xd0000000 │ │ │ │ - addseq r7, lr, #200, 2 @ 0x32 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1cb40 <__cxa_atexit@plt+0x10390> │ │ │ │ - ldr r2, [pc, #144] @ 1cb60 <__cxa_atexit@plt+0x103b0> │ │ │ │ + bhi 1b968 <__cxa_atexit@plt+0xf1b8> │ │ │ │ + ldr r2, [pc, #88] @ 1b978 <__cxa_atexit@plt+0xf1c8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ tst r8, #3 │ │ │ │ - beq 1cb30 <__cxa_atexit@plt+0x10380> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1cb48 <__cxa_atexit@plt+0x10398> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r3, [r8, #7] │ │ │ │ - ldr lr, [pc, #100] @ 1cb64 <__cxa_atexit@plt+0x103b4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r1, r2, #18 │ │ │ │ - ldr r8, [pc, #92] @ 1cb68 <__cxa_atexit@plt+0x103b8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldmda r5, {r0, ip} │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r0, r7, r8} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r3, [r6, #24] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r8] │ │ │ │ + beq 1b94c <__cxa_atexit@plt+0xf19c> │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + b 1b9e8 <__cxa_atexit@plt+0xf238> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - adcseq sl, pc, #76, 8 @ 0x4c000000 │ │ │ │ - adcseq sl, pc, #236, 8 @ 0xec000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1cbc8 <__cxa_atexit@plt+0x10418> │ │ │ │ - ldr lr, [pc, #68] @ 1cbd4 <__cxa_atexit@plt+0x10424> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - sub r2, r6, #18 │ │ │ │ - ldr r8, [pc, #48] @ 1cbd8 <__cxa_atexit@plt+0x10428> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r1, r8} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq sl, pc, #188, 6 @ 0xf0000002 │ │ │ │ - adcseq sl, pc, #80, 8 @ 0x50000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1cc60 <__cxa_atexit@plt+0x104b0> │ │ │ │ - ldr lr, [pc, #116] @ 1cc78 <__cxa_atexit@plt+0x104c8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #112] @ 1cc7c <__cxa_atexit@plt+0x104cc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r7, #36] @ 0x24 │ │ │ │ - ldr r2, [pc, #100] @ 1cc80 <__cxa_atexit@plt+0x104d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr sl, [pc, #92] @ 1cc84 <__cxa_atexit@plt+0x104d4> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr ip, [pc, #88] @ 1cc88 <__cxa_atexit@plt+0x104d8> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r1, r6, #19 │ │ │ │ - sub r3, r6, #31 │ │ │ │ - str ip, [r7, #4] │ │ │ │ - add ip, r7, #8 │ │ │ │ - stm ip, {r8, r9, lr} │ │ │ │ - str r3, [r7, #20] │ │ │ │ - str sl, [r7, #24] │ │ │ │ - str r1, [r7, #28] │ │ │ │ - str r2, [r7, #32] │ │ │ │ - sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1cc8c <__cxa_atexit@plt+0x104dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - adcseq sl, pc, #156, 6 @ 0x70000002 │ │ │ │ - adcseq sl, pc, #144, 6 @ 0x40000002 │ │ │ │ - adcseq sl, pc, #136, 6 @ 0x20000002 │ │ │ │ - adcseq sl, pc, #224, 4 │ │ │ │ - addseq r6, lr, #236, 30 @ 0x3b0 │ │ │ │ + adcseq fp, pc, #72, 12 @ 0x4800000 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1cd0c <__cxa_atexit@plt+0x1055c> │ │ │ │ - ldr r3, [pc, #124] @ 1cd2c <__cxa_atexit@plt+0x1057c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmdb r5, {r3, r7} │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1b9d0 <__cxa_atexit@plt+0xf220> │ │ │ │ + ldr r2, [pc, #60] @ 1b9dc <__cxa_atexit@plt+0xf22c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq 1ccfc <__cxa_atexit@plt+0x1054c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 1cd14 <__cxa_atexit@plt+0x10564> │ │ │ │ - ldr r7, [pc, #88] @ 1cd30 <__cxa_atexit@plt+0x10580> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + beq 1b9c4 <__cxa_atexit@plt+0xf214> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1b9e8 <__cxa_atexit@plt+0xf238> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - adcseq sl, pc, #32, 6 @ 0x80000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1cd74 <__cxa_atexit@plt+0x105c4> │ │ │ │ - ldr r2, [pc, #40] @ 1cd80 <__cxa_atexit@plt+0x105d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq sl, pc, #160, 4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 1ba58 <__cxa_atexit@plt+0xf2a8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r9, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1ce08 <__cxa_atexit@plt+0x10658> │ │ │ │ - ldr lr, [pc, #116] @ 1ce20 <__cxa_atexit@plt+0x10670> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #112] @ 1ce24 <__cxa_atexit@plt+0x10674> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #104] @ 1ce28 <__cxa_atexit@plt+0x10678> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r9, [pc, #96] @ 1ce2c <__cxa_atexit@plt+0x1067c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr sl, [pc, #92] @ 1ce30 <__cxa_atexit@plt+0x10680> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr ip, [r5] │ │ │ │ - sub r3, r6, #19 │ │ │ │ - sub r0, r6, #26 │ │ │ │ - str sl, [r7, #4] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str lr, [r7, #12] │ │ │ │ - str r0, [r7, #16] │ │ │ │ - str r9, [r7, #20] │ │ │ │ - str r3, [r7, #24] │ │ │ │ - str r1, [r7, #28] │ │ │ │ - str r2, [r7, #32] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #36] @ 1ce34 <__cxa_atexit@plt+0x10684> │ │ │ │ + bcc 1ba78 <__cxa_atexit@plt+0xf2c8> │ │ │ │ + ldr r2, [pc, #136] @ 1ba98 <__cxa_atexit@plt+0xf2e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r1, [r3, #8] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1ba84 <__cxa_atexit@plt+0xf2d4> │ │ │ │ + ldr r7, [pc, #92] @ 1ba9c <__cxa_atexit@plt+0xf2ec> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #32 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1ba68 <__cxa_atexit@plt+0xf2b8> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1d054 <__cxa_atexit@plt+0x108a4> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r6, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldr r7, [pc, #20] @ 1baa0 <__cxa_atexit@plt+0xf2f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - adcseq sl, pc, #244, 2 @ 0x3d │ │ │ │ - adcseq sl, pc, #236, 2 @ 0x3b │ │ │ │ - adcseq sl, pc, #228, 2 @ 0x39 │ │ │ │ - adcseq sl, pc, #76, 2 │ │ │ │ - addseq r6, lr, #72, 28 @ 0x480 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - b 5c8f4 <__cxa_atexit@plt+0x50144> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1cea4 <__cxa_atexit@plt+0x106f4> │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + andeq r1, r0, r0, lsl r6 │ │ │ │ + addseq r8, lr, #236, 14 @ 0x3b00000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1bb64 <__cxa_atexit@plt+0xf3b4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ + add r6, r2, #32 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1ceb0 <__cxa_atexit@plt+0x10700> │ │ │ │ - ldr r1, [pc, #64] @ 1cec0 <__cxa_atexit@plt+0x10710> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 1cec4 <__cxa_atexit@plt+0x10714> │ │ │ │ + bcc 1bb70 <__cxa_atexit@plt+0xf3c0> │ │ │ │ + ldr lr, [pc, #184] @ 1bb8c <__cxa_atexit@plt+0xf3dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #180] @ 1bb90 <__cxa_atexit@plt+0xf3e0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - sub r8, r6, #1 │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + ldr r9, [pc, #156] @ 1bb94 <__cxa_atexit@plt+0xf3e4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str r7, [r2, #12] │ │ │ │ + str r0, [r2, #16] │ │ │ │ + str r9, [r2, #20] │ │ │ │ + str r0, [r2, #24] │ │ │ │ + str r2, [r2, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 1bb80 <__cxa_atexit@plt+0xf3d0> │ │ │ │ + ldr r3, [pc, #108] @ 1bb98 <__cxa_atexit@plt+0xf3e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + ldr r7, [r6, #-4] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1bb54 <__cxa_atexit@plt+0xf3a4> │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1b9e8 <__cxa_atexit@plt+0xf238> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - adcseq sl, pc, #200 @ 0xc8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdcc │ │ │ │ + adcseq fp, pc, #116, 8 @ 0x74000000 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1cf38 <__cxa_atexit@plt+0x10788> │ │ │ │ - ldr r3, [pc, #96] @ 1cf50 <__cxa_atexit@plt+0x107a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #92] @ 1cf54 <__cxa_atexit@plt+0x107a4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r3, [pc, #76] @ 1cf58 <__cxa_atexit@plt+0x107a8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r1, [pc, #68] @ 1cf5c <__cxa_atexit@plt+0x107ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r9, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - str r1, [r7, #16] │ │ │ │ - str r7, [r7, #20] │ │ │ │ - str r3, [r7, #24] │ │ │ │ - str r2, [r7, #28] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1bbe0 <__cxa_atexit@plt+0xf430> │ │ │ │ + ldr r7, [pc, #52] @ 1bbf4 <__cxa_atexit@plt+0xf444> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1bbd4 <__cxa_atexit@plt+0xf424> │ │ │ │ + mov r7, sl │ │ │ │ + b 1bc04 <__cxa_atexit@plt+0xf454> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 1cf60 <__cxa_atexit@plt+0x107b0> │ │ │ │ + ldr r7, [pc, #16] @ 1bbf8 <__cxa_atexit@plt+0xf448> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - adcseq sl, pc, #176 @ 0xb0 │ │ │ │ - adcseq sl, pc, #160 @ 0xa0 │ │ │ │ - adcseq sl, pc, #152 @ 0x98 │ │ │ │ - addseq r6, lr, #28, 26 @ 0x700 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1cf94 <__cxa_atexit@plt+0x107e4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 1cf9c <__cxa_atexit@plt+0x107ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq r9, pc, #200, 30 @ 0x320 │ │ │ │ - addseq r6, lr, #180, 24 @ 0xb400 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1cfdc <__cxa_atexit@plt+0x1082c> │ │ │ │ - ldr r2, [pc, #32] @ 1cfe4 <__cxa_atexit@plt+0x10834> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - stmdb r5, {r2, r7, r9} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - addseq r6, lr, #112, 24 @ 0x7000 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + addseq r8, lr, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 1d010 <__cxa_atexit@plt+0x10860> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - b 23a10 <__cxa_atexit@plt+0x17260> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1d054 <__cxa_atexit@plt+0x108a4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 1d060 <__cxa_atexit@plt+0x108b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - addseq r6, lr, #244, 22 @ 0x3d000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1d0bc <__cxa_atexit@plt+0x1090c> │ │ │ │ + ldmib r5, {r2, r9} │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 1bc2c <__cxa_atexit@plt+0xf47c> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 1bc58 <__cxa_atexit@plt+0xf4a8> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1bcac <__cxa_atexit@plt+0xf4fc> │ │ │ │ + ldr r7, [pc, #148] @ 1bcd4 <__cxa_atexit@plt+0xf524> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + stmib r5, {r2, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1bca0 <__cxa_atexit@plt+0xf4f0> │ │ │ │ + mov r7, sl │ │ │ │ + b 1d054 <__cxa_atexit@plt+0x108a4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1d0c8 <__cxa_atexit@plt+0x10918> │ │ │ │ - ldr r1, [pc, #64] @ 1d0d8 <__cxa_atexit@plt+0x10928> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1bcc4 <__cxa_atexit@plt+0xf514> │ │ │ │ + ldr r1, [pc, #108] @ 1bcdc <__cxa_atexit@plt+0xf52c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 1d0dc <__cxa_atexit@plt+0x1092c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - sub r8, r6, #1 │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r0, r7, r9} │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r9, r6 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - adcseq r9, pc, #176, 28 @ 0xb00 │ │ │ │ - addseq r6, lr, #116, 22 @ 0x1d000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1d12c <__cxa_atexit@plt+0x1097c> │ │ │ │ - ldr r3, [pc, #56] @ 1d144 <__cxa_atexit@plt+0x10994> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r9, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - ldr r3, [pc, #36] @ 1d148 <__cxa_atexit@plt+0x10998> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1d14c <__cxa_atexit@plt+0x1099c> │ │ │ │ + ldr r7, [pc, #36] @ 1bcd8 <__cxa_atexit@plt+0xf528> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - adcseq r9, pc, #132, 28 @ 0x840 │ │ │ │ - addseq r6, lr, #56, 22 @ 0xe000 │ │ │ │ - addseq r6, lr, #16, 22 @ 0x4000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1d1ec <__cxa_atexit@plt+0x10a3c> │ │ │ │ - ldr r7, [pc, #200] @ 1d23c <__cxa_atexit@plt+0x10a8c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r2] │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1d1fc <__cxa_atexit@plt+0x10a4c> │ │ │ │ - ldr r3, [pc, #176] @ 1d240 <__cxa_atexit@plt+0x10a90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r6 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r9, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - add r3, r7, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1d21c <__cxa_atexit@plt+0x10a6c> │ │ │ │ - ldr lr, [pc, #156] @ 1d250 <__cxa_atexit@plt+0x10aa0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #152] @ 1d254 <__cxa_atexit@plt+0x10aa4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #144] @ 1d258 <__cxa_atexit@plt+0x10aa8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r2, lr, #1 │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - sub r7, r3, #11 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r1, r0, r0, lsl r4 │ │ │ │ + addseq r8, lr, #196, 10 @ 0x31000000 │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1bd48 <__cxa_atexit@plt+0xf598> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 1bd64 <__cxa_atexit@plt+0xf5b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1bd50 <__cxa_atexit@plt+0xf5a0> │ │ │ │ + ldr r3, [pc, #76] @ 1bd68 <__cxa_atexit@plt+0xf5b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1bd38 <__cxa_atexit@plt+0xf588> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 1bc04 <__cxa_atexit@plt+0xf454> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #88] @ 1d24c <__cxa_atexit@plt+0x10a9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 1d248 <__cxa_atexit@plt+0x10a98> │ │ │ │ + ldr r7, [pc, #20] @ 1bd6c <__cxa_atexit@plt+0xf5bc> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r6, [pc, #24] @ 1d244 <__cxa_atexit@plt+0x10a94> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r8, r6, #1 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - adcseq r9, pc, #124, 26 @ 0x1f00 │ │ │ │ - addseq r6, lr, #104, 20 @ 0x68000 │ │ │ │ - addseq r6, lr, #144, 20 @ 0x90000 │ │ │ │ - addseq r6, lr, #192, 20 @ 0xc0000 │ │ │ │ - adcseq r9, pc, #236, 26 @ 0x3b00 │ │ │ │ - adcseq r9, pc, #232, 26 @ 0x3a00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + adcseq fp, pc, #76, 4 @ 0xc0000004 │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + addseq r8, lr, #28, 10 @ 0x7000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1bdd4 <__cxa_atexit@plt+0xf624> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1d2a4 <__cxa_atexit@plt+0x10af4> │ │ │ │ - ldr r2, [pc, #48] @ 1d2b0 <__cxa_atexit@plt+0x10b00> │ │ │ │ + bcc 1bde0 <__cxa_atexit@plt+0xf630> │ │ │ │ + ldr r2, [pc, #80] @ 1bdf0 <__cxa_atexit@plt+0xf640> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 1d2b4 <__cxa_atexit@plt+0x10b04> │ │ │ │ + ldr r1, [pc, #76] @ 1bdf4 <__cxa_atexit@plt+0xf644> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r5, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr sl, [r7, #20] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r5, [r9, #12] │ │ │ │ + str r1, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1b108 <__cxa_atexit@plt+0xe958> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - addseq r6, lr, #244, 18 @ 0x3d0000 │ │ │ │ - adcseq r9, pc, #40, 26 @ 0xa00 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r3, [pc, #12] @ 1d2dc <__cxa_atexit@plt+0x10b2c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3eb6b4 <__cxa_atexit@plt+0x3def04> │ │ │ │ - adcseq r9, pc, #44, 26 @ 0xb00 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1d31c <__cxa_atexit@plt+0x10b6c> │ │ │ │ - ldr r2, [pc, #40] @ 1d32c <__cxa_atexit@plt+0x10b7c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3eb6bc <__cxa_atexit@plt+0x3def0c> │ │ │ │ - mov r3, #8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq fp, pc, #168, 2 @ 0x2a │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d38c <__cxa_atexit@plt+0x10bdc> │ │ │ │ + bhi 1be64 <__cxa_atexit@plt+0xf6b4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ + add r6, r9, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1d398 <__cxa_atexit@plt+0x10be8> │ │ │ │ - ldr r2, [pc, #72] @ 1d3a8 <__cxa_atexit@plt+0x10bf8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #68] @ 1d3ac <__cxa_atexit@plt+0x10bfc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [r7, #16] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ + bcc 1be70 <__cxa_atexit@plt+0xf6c0> │ │ │ │ + ldr lr, [pc, #88] @ 1be80 <__cxa_atexit@plt+0xf6d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #84] @ 1be84 <__cxa_atexit@plt+0xf6d4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r5, [r7, #12] │ │ │ │ + add r8, r7, #16 │ │ │ │ + ldm r8, {r0, r1, r8} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r5, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r1, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - adcseq r9, pc, #232, 22 @ 0x3a000 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + adcseq fp, pc, #32, 2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1bf08 <__cxa_atexit@plt+0xf758> │ │ │ │ + ldr lr, [pc, #108] @ 1bf10 <__cxa_atexit@plt+0xf760> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r3, r7, #8 │ │ │ │ + ldm r3, {r0, r1, r3} │ │ │ │ + ldr r8, [pc, #96] @ 1bf14 <__cxa_atexit@plt+0xf764> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq 1beec <__cxa_atexit@plt+0xf73c> │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1befc <__cxa_atexit@plt+0xf74c> │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + adcseq fp, pc, #156 @ 0x9c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1bf44 <__cxa_atexit@plt+0xf794> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1bfcc <__cxa_atexit@plt+0xf81c> │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #108] @ 1bfe4 <__cxa_atexit@plt+0xf834> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1d3e8 <__cxa_atexit@plt+0x10c38> │ │ │ │ - ldr r2, [pc, #32] @ 1d3f0 <__cxa_atexit@plt+0x10c40> │ │ │ │ + bhi 1bfd8 <__cxa_atexit@plt+0xf828> │ │ │ │ + ldr r2, [pc, #88] @ 1bfe8 <__cxa_atexit@plt+0xf838> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - stmdb r5, {r2, r7, r9} │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1bfbc <__cxa_atexit@plt+0xf80c> │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ + b 1c058 <__cxa_atexit@plt+0xf8a8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ + adcseq sl, pc, #216, 30 @ 0x360 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1c040 <__cxa_atexit@plt+0xf890> │ │ │ │ + ldr r2, [pc, #60] @ 1c04c <__cxa_atexit@plt+0xf89c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1c034 <__cxa_atexit@plt+0xf884> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1c058 <__cxa_atexit@plt+0xf8a8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1d438 <__cxa_atexit@plt+0x10c88> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr lr, [pc, #40] @ 1d444 <__cxa_atexit@plt+0x10c94> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 1c0c8 <__cxa_atexit@plt+0xf918> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1c0e8 <__cxa_atexit@plt+0xf938> │ │ │ │ + ldr r2, [pc, #136] @ 1c108 <__cxa_atexit@plt+0xf958> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r1, [r3, #8] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c0f4 <__cxa_atexit@plt+0xf944> │ │ │ │ + ldr r7, [pc, #92] @ 1c10c <__cxa_atexit@plt+0xf95c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r5, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1c0d8 <__cxa_atexit@plt+0xf928> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1f92c <__cxa_atexit@plt+0x1317c> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r6, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1d49c <__cxa_atexit@plt+0x10cec> │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldr r7, [pc, #20] @ 1c110 <__cxa_atexit@plt+0xf960> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + andeq r3, r0, r8, ror r8 │ │ │ │ + addseq r8, lr, #148, 2 @ 0x25 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c1d0 <__cxa_atexit@plt+0xfa20> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ + add r6, r2, #32 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 1d4a8 <__cxa_atexit@plt+0x10cf8> │ │ │ │ - ldr r1, [pc, #64] @ 1d4b8 <__cxa_atexit@plt+0x10d08> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 1d4bc <__cxa_atexit@plt+0x10d0c> │ │ │ │ + bcc 1c1dc <__cxa_atexit@plt+0xfa2c> │ │ │ │ + ldr lr, [pc, #180] @ 1c1f8 <__cxa_atexit@plt+0xfa48> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #176] @ 1c1fc <__cxa_atexit@plt+0xfa4c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - sub r8, r6, #1 │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + ldr r9, [pc, #152] @ 1c200 <__cxa_atexit@plt+0xfa50> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + str r1, [r2, #8] │ │ │ │ + add lr, r2, #12 │ │ │ │ + stm lr, {r0, r7, r9} │ │ │ │ + str r0, [r2, #24] │ │ │ │ + str r2, [r2, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 1c1ec <__cxa_atexit@plt+0xfa3c> │ │ │ │ + ldr r3, [pc, #108] @ 1c204 <__cxa_atexit@plt+0xfa54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + ldr r7, [r6, #-4] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1c1c0 <__cxa_atexit@plt+0xfa10> │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1c058 <__cxa_atexit@plt+0xf8a8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - adcseq r9, pc, #208, 20 @ 0xd0000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1d508 <__cxa_atexit@plt+0x10d58> │ │ │ │ - ldr r3, [pc, #56] @ 1d520 <__cxa_atexit@plt+0x10d70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r9, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - ldr r3, [pc, #36] @ 1d524 <__cxa_atexit@plt+0x10d74> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 1d528 <__cxa_atexit@plt+0x10d78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - adcseq r9, pc, #168, 20 @ 0xa8000 │ │ │ │ - addseq r6, lr, #124, 14 @ 0x1f00000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r2, r5, #4 │ │ │ │ + @ instruction: 0xfffffd48 │ │ │ │ + adcseq sl, pc, #4, 28 @ 0x40 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 1d5c4 <__cxa_atexit@plt+0x10e14> │ │ │ │ - ldr r7, [pc, #200] @ 1d614 <__cxa_atexit@plt+0x10e64> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r2] │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1d5d4 <__cxa_atexit@plt+0x10e24> │ │ │ │ - ldr r3, [pc, #176] @ 1d618 <__cxa_atexit@plt+0x10e68> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r6 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r9, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - add r3, r7, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1d5f4 <__cxa_atexit@plt+0x10e44> │ │ │ │ - ldr lr, [pc, #156] @ 1d628 <__cxa_atexit@plt+0x10e78> │ │ │ │ + bhi 1c288 <__cxa_atexit@plt+0xfad8> │ │ │ │ + ldr lr, [pc, #108] @ 1c290 <__cxa_atexit@plt+0xfae0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #152] @ 1d62c <__cxa_atexit@plt+0x10e7c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #144] @ 1d630 <__cxa_atexit@plt+0x10e80> │ │ │ │ + add r3, r7, #8 │ │ │ │ + ldm r3, {r0, r1, r3} │ │ │ │ + ldr r8, [pc, #96] @ 1c294 <__cxa_atexit@plt+0xfae4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r2, lr, #1 │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #88] @ 1d624 <__cxa_atexit@plt+0x10e74> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 1d620 <__cxa_atexit@plt+0x10e70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r6, [pc, #24] @ 1d61c <__cxa_atexit@plt+0x10e6c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r8, r6, #1 │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq 1c26c <__cxa_atexit@plt+0xfabc> │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1c27c <__cxa_atexit@plt+0xfacc> │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - adcseq r9, pc, #164, 18 @ 0x290000 │ │ │ │ - addseq r6, lr, #176, 12 @ 0xb000000 │ │ │ │ - addseq r6, lr, #196, 12 @ 0xc400000 │ │ │ │ - addseq r6, lr, #232, 12 @ 0xe800000 │ │ │ │ - adcseq r9, pc, #20, 20 @ 0x14000 │ │ │ │ - adcseq r9, pc, #16, 20 @ 0x10000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1d67c <__cxa_atexit@plt+0x10ecc> │ │ │ │ - ldr r2, [pc, #48] @ 1d688 <__cxa_atexit@plt+0x10ed8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 1d68c <__cxa_atexit@plt+0x10edc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - addseq r6, lr, #28, 12 @ 0x1c00000 │ │ │ │ - adcseq r9, pc, #80, 18 @ 0x140000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1d6d8 <__cxa_atexit@plt+0x10f28> │ │ │ │ - ldr r2, [pc, #52] @ 1d6e0 <__cxa_atexit@plt+0x10f30> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #48] @ 1d6e4 <__cxa_atexit@plt+0x10f34> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #40] @ 1d6e8 <__cxa_atexit@plt+0x10f38> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - add r8, r1, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r6, lr, #224, 10 @ 0x38000000 │ │ │ │ - adcseq r9, pc, #144, 16 @ 0x900000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + adcseq sl, pc, #28, 26 @ 0x700 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1d7a0 <__cxa_atexit@plt+0x10ff0> │ │ │ │ - ldr r3, [pc, #160] @ 1d7bc <__cxa_atexit@plt+0x1100c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #152] @ 1d7c0 <__cxa_atexit@plt+0x11010> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d794 <__cxa_atexit@plt+0x10fe4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1d7a8 <__cxa_atexit@plt+0x10ff8> │ │ │ │ - ldr r2, [pc, #112] @ 1d7c4 <__cxa_atexit@plt+0x11014> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add lr, r2, #1 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r8, r7, #7 │ │ │ │ - ldm r8, {r0, r2, r8} │ │ │ │ - ldr r9, [r7, #23] │ │ │ │ - ldr ip, [r5, #-8]! │ │ │ │ - ldr r7, [pc, #84] @ 1d7c8 <__cxa_atexit@plt+0x11018> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - add r1, r6, #12 │ │ │ │ - stm r1, {r0, r2, r8, lr} │ │ │ │ - str r9, [r6, #28] │ │ │ │ - sub r7, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1c2c4 <__cxa_atexit@plt+0xfb14> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #24 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1c33c <__cxa_atexit@plt+0xfb8c> │ │ │ │ + ldr lr, [pc, #88] @ 1c348 <__cxa_atexit@plt+0xfb98> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r9, [pc, #68] @ 1c34c <__cxa_atexit@plt+0xfb9c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r3, #-20] @ 0xffffffec │ │ │ │ + str r8, [r3, #-16] │ │ │ │ + str r0, [r3, #-12] │ │ │ │ + str r9, [r3, #-8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 1c330 <__cxa_atexit@plt+0xfb80> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1c358 <__cxa_atexit@plt+0xfba8> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - adcseq r9, pc, #40, 16 @ 0x280000 │ │ │ │ - adcseq r9, pc, #172, 16 @ 0xac0000 │ │ │ │ - adcseq r9, pc, #68, 16 @ 0x440000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + adcseq sl, pc, #72, 24 @ 0x4800 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1d82c <__cxa_atexit@plt+0x1107c> │ │ │ │ - ldr r2, [pc, #72] @ 1d838 <__cxa_atexit@plt+0x11088> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add lr, r2, #1 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r8, r7, #7 │ │ │ │ - ldm r8, {r0, r2, r8} │ │ │ │ - ldr r9, [r7, #23] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr r7, [pc, #44] @ 1d83c <__cxa_atexit@plt+0x1108c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, r8, lr} │ │ │ │ - str r9, [r3, #28] │ │ │ │ - sub r7, r6, #23 │ │ │ │ - bx ip │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r9, pc, #16, 16 @ 0x100000 │ │ │ │ - adcseq r9, pc, #168, 14 @ 0x2a00000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + and r6, r3, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 1c3d0 <__cxa_atexit@plt+0xfc20> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1d87c <__cxa_atexit@plt+0x110cc> │ │ │ │ - ldr r2, [pc, #36] @ 1d88c <__cxa_atexit@plt+0x110dc> │ │ │ │ + bcc 1c438 <__cxa_atexit@plt+0xfc88> │ │ │ │ + ldr r2, [pc, #216] @ 1c460 <__cxa_atexit@plt+0xfcb0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr sl, [r3, #2] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r7, [r9, #16] │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c448 <__cxa_atexit@plt+0xfc98> │ │ │ │ + ldr r7, [pc, #172] @ 1c464 <__cxa_atexit@plt+0xfcb4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r5, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1c418 <__cxa_atexit@plt+0xfc68> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1e9b8 <__cxa_atexit@plt+0x12208> │ │ │ │ + ldr r6, [pc, #132] @ 1c45c <__cxa_atexit@plt+0xfcac> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5] │ │ │ │ + ands r6, r7, #3 │ │ │ │ + beq 1c40c <__cxa_atexit@plt+0xfc5c> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 1c428 <__cxa_atexit@plt+0xfc78> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1d918 <__cxa_atexit@plt+0x11168> │ │ │ │ - ldr ip, [pc, #120] @ 1d930 <__cxa_atexit@plt+0x11180> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r1, r6, #9 │ │ │ │ - str r1, [r5] │ │ │ │ - str ip, [r3, #4]! │ │ │ │ - sub r1, r6, #23 │ │ │ │ - ldr ip, [pc, #92] @ 1d934 <__cxa_atexit@plt+0x11184> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr lr, [pc, #88] @ 1d938 <__cxa_atexit@plt+0x11188> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r3, r8, ip} │ │ │ │ - str r1, [r3, #28] │ │ │ │ - ldr r1, [pc, #64] @ 1d93c <__cxa_atexit@plt+0x1118c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - sub r3, r6, #3 │ │ │ │ - mov r8, sl │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 29290 <__cxa_atexit@plt+0x1cae0> │ │ │ │ - ldr r7, [pc, #32] @ 1d940 <__cxa_atexit@plt+0x11190> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldr r7, [pc, #24] @ 1c468 <__cxa_atexit@plt+0xfcb8> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffddc │ │ │ │ - adcseq r9, pc, #44, 14 @ 0xb00000 │ │ │ │ - adcseq r9, pc, #248, 12 @ 0xf800000 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - addseq r6, lr, #128, 6 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + strdeq r2, [r0], -ip │ │ │ │ + addseq r7, lr, #48, 28 @ 0x300 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1c498 <__cxa_atexit@plt+0xfce8> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c50c <__cxa_atexit@plt+0xfd5c> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 1c528 <__cxa_atexit@plt+0xfd78> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1d9b8 <__cxa_atexit@plt+0x11208> │ │ │ │ - ldr r3, [pc, #100] @ 1d9c8 <__cxa_atexit@plt+0x11218> │ │ │ │ + bhi 1c514 <__cxa_atexit@plt+0xfd64> │ │ │ │ + ldr r3, [pc, #76] @ 1c52c <__cxa_atexit@plt+0xfd7c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r8, [r7, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1d9a0 <__cxa_atexit@plt+0x111f0> │ │ │ │ - ldr r3, [pc, #76] @ 1d9cc <__cxa_atexit@plt+0x1121c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - ldr r7, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1d9b0 <__cxa_atexit@plt+0x11200> │ │ │ │ - b 1da20 <__cxa_atexit@plt+0x11270> │ │ │ │ - ldr r0, [r9] │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1c4fc <__cxa_atexit@plt+0xfd4c> │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, sl │ │ │ │ + b 1bc04 <__cxa_atexit@plt+0xf454> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1d9d0 <__cxa_atexit@plt+0x11220> │ │ │ │ + ldr r7, [pc, #20] @ 1c530 <__cxa_atexit@plt+0xfd80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - addseq r6, lr, #228, 4 @ 0x4000000e │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r1, [pc, #32] @ 1da14 <__cxa_atexit@plt+0x11264> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1da0c <__cxa_atexit@plt+0x1125c> │ │ │ │ - b 1da20 <__cxa_atexit@plt+0x11270> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #212] @ 1db04 <__cxa_atexit@plt+0x11354> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r1, #3 │ │ │ │ - beq 1dad0 <__cxa_atexit@plt+0x11320> │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r0, r6, #40 @ 0x28 │ │ │ │ + adcseq sl, pc, #136, 20 @ 0x88000 │ │ │ │ + @ instruction: 0xfffff720 │ │ │ │ + addseq r7, lr, #88, 26 @ 0x1600 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c598 <__cxa_atexit@plt+0xfde8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #12]! │ │ │ │ - ldr lr, [r5, #8]! │ │ │ │ - str r9, [r5] │ │ │ │ - str r7, [r3] │ │ │ │ - cmp r2, r0 │ │ │ │ - bcc 1dae0 <__cxa_atexit@plt+0x11330> │ │ │ │ - ldr r2, [pc, #148] @ 1db0c <__cxa_atexit@plt+0x1135c> │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1c5a4 <__cxa_atexit@plt+0xfdf4> │ │ │ │ + ldr r2, [pc, #80] @ 1c5b4 <__cxa_atexit@plt+0xfe04> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr sl, [pc, #144] @ 1db10 <__cxa_atexit@plt+0x11360> │ │ │ │ - add sl, pc, sl │ │ │ │ - sub r5, r0, #9 │ │ │ │ - str r5, [r3] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r0, #23 │ │ │ │ - ldr ip, [pc, #124] @ 1db14 <__cxa_atexit@plt+0x11364> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r5, [pc, #120] @ 1db18 <__cxa_atexit@plt+0x11368> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str lr, [r6, #8] │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r5, r6, r8, ip} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str sl, [r6, #32] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - sub sl, r0, #3 │ │ │ │ + ldr r1, [pc, #76] @ 1c5b8 <__cxa_atexit@plt+0xfe08> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r5, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr sl, [r7, #20] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r5, [r9, #12] │ │ │ │ + str r1, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r0 │ │ │ │ - mov r7, r1 │ │ │ │ - mov r8, r1 │ │ │ │ - b 29290 <__cxa_atexit@plt+0x1cae0> │ │ │ │ - ldr r0, [r1] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r1 │ │ │ │ + b 1d6c0 <__cxa_atexit@plt+0x10f10> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 1db08 <__cxa_atexit@plt+0x11358> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - ldr r3, [r4, #-8] │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r0 │ │ │ │ - mov r9, lr │ │ │ │ - mov sl, r1 │ │ │ │ - bx r3 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - addseq r6, lr, #184, 2 @ 0x2e │ │ │ │ - @ instruction: 0xfffffc1c │ │ │ │ - @ instruction: 0xfffffdc8 │ │ │ │ - adcseq r9, pc, #108, 10 @ 0x1b000000 │ │ │ │ - adcseq r9, pc, #56, 10 @ 0xe000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr ip, [r2, #12]! │ │ │ │ - ldr r9, [r2, #-8] │ │ │ │ - ldr r6, [r2, #-4] │ │ │ │ - ldr r8, [r2, #4] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r9, [r2] │ │ │ │ - str r6, [r2, #4] │ │ │ │ - add r6, r7, #40 @ 0x28 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 1dbb4 <__cxa_atexit@plt+0x11404> │ │ │ │ - ldr sl, [pc, #120] @ 1dbd8 <__cxa_atexit@plt+0x11428> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr lr, [pc, #116] @ 1dbdc <__cxa_atexit@plt+0x1142c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - sub r2, r6, #9 │ │ │ │ - str r2, [r5] │ │ │ │ - str sl, [r7, #4]! │ │ │ │ - sub r2, r6, #23 │ │ │ │ - ldr sl, [pc, #92] @ 1dbe0 <__cxa_atexit@plt+0x11430> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r3, [pc, #88] @ 1dbe4 <__cxa_atexit@plt+0x11434> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str ip, [r7, #8] │ │ │ │ - add ip, r7, #12 │ │ │ │ - stm ip, {r3, r7, r8, sl} │ │ │ │ - str r2, [r7, #28] │ │ │ │ - str lr, [r7, #32] │ │ │ │ - str r0, [r7, #36] @ 0x24 │ │ │ │ - sub sl, r6, #3 │ │ │ │ - mov r7, r1 │ │ │ │ - mov r8, r1 │ │ │ │ - b 29290 <__cxa_atexit@plt+0x1cae0> │ │ │ │ - ldr r7, [pc, #44] @ 1dbe8 <__cxa_atexit@plt+0x11438> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, #40 @ 0x28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, ip │ │ │ │ - mov sl, r1 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb34 │ │ │ │ - @ instruction: 0xfffffce0 │ │ │ │ - adcseq r9, pc, #128, 8 @ 0x80000000 │ │ │ │ - adcseq r9, pc, #76, 8 @ 0x4c000000 │ │ │ │ - addseq r6, lr, #228 @ 0xe4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq sl, pc, #228, 18 @ 0x390000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1dc20 <__cxa_atexit@plt+0x11470> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 1dc28 <__cxa_atexit@plt+0x11478> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 1c5ec <__cxa_atexit@plt+0xfe3c> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #20] @ 1c5f4 <__cxa_atexit@plt+0xfe44> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff65c <__cxa_atexit@plt+0x3f2eac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r9, pc, #64, 6 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ + adcseq sl, pc, #112, 18 @ 0x1c0000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c65c <__cxa_atexit@plt+0xfeac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1dc80 <__cxa_atexit@plt+0x114d0> │ │ │ │ - ldr r2, [pc, #60] @ 1dc90 <__cxa_atexit@plt+0x114e0> │ │ │ │ + bcc 1c668 <__cxa_atexit@plt+0xfeb8> │ │ │ │ + ldr r2, [pc, #80] @ 1c678 <__cxa_atexit@plt+0xfec8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 1dc94 <__cxa_atexit@plt+0x114e4> │ │ │ │ + ldr r1, [pc, #76] @ 1c67c <__cxa_atexit@plt+0xfecc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #2 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r5, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr sl, [r7, #20] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r5, [r9, #12] │ │ │ │ + str r1, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1d6c0 <__cxa_atexit@plt+0x10f10> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - adcseq r9, pc, #204, 4 @ 0xc000000c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + adcseq sl, pc, #32, 18 @ 0x80000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1dce0 <__cxa_atexit@plt+0x11530> │ │ │ │ - ldr r2, [pc, #52] @ 1dce8 <__cxa_atexit@plt+0x11538> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #48] @ 1dcec <__cxa_atexit@plt+0x1153c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #40] @ 1dcf0 <__cxa_atexit@plt+0x11540> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - add r8, r1, #1 │ │ │ │ + bhi 1c6ec <__cxa_atexit@plt+0xff3c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1c6f8 <__cxa_atexit@plt+0xff48> │ │ │ │ + ldr lr, [pc, #88] @ 1c708 <__cxa_atexit@plt+0xff58> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #84] @ 1c70c <__cxa_atexit@plt+0xff5c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r5, [r7, #12] │ │ │ │ + add r8, r7, #16 │ │ │ │ + ldm r8, {r0, r1, r8} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r5, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r1, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r5, lr, #216, 30 @ 0x360 │ │ │ │ - adcseq r9, pc, #136, 4 @ 0x80000008 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1dda8 <__cxa_atexit@plt+0x115f8> │ │ │ │ - ldr r3, [pc, #160] @ 1ddc4 <__cxa_atexit@plt+0x11614> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #152] @ 1ddc8 <__cxa_atexit@plt+0x11618> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1dd9c <__cxa_atexit@plt+0x115ec> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 1ddb0 <__cxa_atexit@plt+0x11600> │ │ │ │ - ldr r2, [pc, #112] @ 1ddcc <__cxa_atexit@plt+0x1161c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add lr, r2, #1 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r8, r7, #7 │ │ │ │ - ldm r8, {r0, r2, r8} │ │ │ │ - ldr r9, [r7, #23] │ │ │ │ - ldr ip, [r5, #-8]! │ │ │ │ - ldr r7, [pc, #84] @ 1ddd0 <__cxa_atexit@plt+0x11620> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - add r1, r6, #12 │ │ │ │ - stm r1, {r0, r2, r8, lr} │ │ │ │ - str r9, [r6, #28] │ │ │ │ - sub r7, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - adcseq r9, pc, #32, 4 │ │ │ │ - adcseq r9, pc, #164, 4 @ 0x4000000a │ │ │ │ - adcseq r9, pc, #60, 4 @ 0xc0000003 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + adcseq sl, pc, #152, 16 @ 0x980000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub lr, r5, #8 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 1c7b8 <__cxa_atexit@plt+0x10008> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r9, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1de34 <__cxa_atexit@plt+0x11684> │ │ │ │ - ldr r2, [pc, #72] @ 1de40 <__cxa_atexit@plt+0x11690> │ │ │ │ + bcc 1c7c4 <__cxa_atexit@plt+0x10014> │ │ │ │ + ldr r2, [pc, #168] @ 1c7e8 <__cxa_atexit@plt+0x10038> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add lr, r2, #1 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r8, r7, #7 │ │ │ │ - ldm r8, {r0, r2, r8} │ │ │ │ - ldr r9, [r7, #23] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr r7, [pc, #44] @ 1de44 <__cxa_atexit@plt+0x11694> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, r8, lr} │ │ │ │ - str r9, [r3, #28] │ │ │ │ - sub r7, r6, #23 │ │ │ │ - bx ip │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r9, pc, #8, 4 @ 0x80000000 │ │ │ │ - adcseq r9, pc, #160, 2 @ 0x28 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1de84 <__cxa_atexit@plt+0x116d4> │ │ │ │ - ldr r2, [pc, #36] @ 1de94 <__cxa_atexit@plt+0x116e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + add sl, r7, #20 │ │ │ │ + ldm sl, {r0, r3, sl} │ │ │ │ + ldr r7, [pc, #140] @ 1c7ec <__cxa_atexit@plt+0x1003c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r1, [r9, #16] │ │ │ │ + str r0, [r9, #20] │ │ │ │ + str r3, [r9, #24] │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1df0c <__cxa_atexit@plt+0x1175c> │ │ │ │ - ldr r3, [pc, #100] @ 1df1c <__cxa_atexit@plt+0x1176c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r8, [r7, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1def4 <__cxa_atexit@plt+0x11744> │ │ │ │ - ldr r3, [pc, #76] @ 1df20 <__cxa_atexit@plt+0x11770> │ │ │ │ + bhi 1c7d4 <__cxa_atexit@plt+0x10024> │ │ │ │ + ldr r3, [pc, #100] @ 1c7f0 <__cxa_atexit@plt+0x10040> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - ldr r7, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1df04 <__cxa_atexit@plt+0x11754> │ │ │ │ - b 1df74 <__cxa_atexit@plt+0x117c4> │ │ │ │ - ldr r0, [r9] │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1c7a8 <__cxa_atexit@plt+0xfff8> │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 1df24 <__cxa_atexit@plt+0x11774> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - addseq r5, lr, #148, 26 @ 0x2500 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r1, [pc, #32] @ 1df68 <__cxa_atexit@plt+0x117b8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1df60 <__cxa_atexit@plt+0x117b0> │ │ │ │ - b 1df74 <__cxa_atexit@plt+0x117c4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r8, r4 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 1e04c <__cxa_atexit@plt+0x1189c> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r1, [pc, #196] @ 1e060 <__cxa_atexit@plt+0x118b0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #192] @ 1e064 <__cxa_atexit@plt+0x118b4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r2, #3] │ │ │ │ - ldr r9, [r2, #7] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #12]! │ │ │ │ - str r1, [r5] │ │ │ │ - sub r1, r6, #9 │ │ │ │ - str r1, [r2] │ │ │ │ - str lr, [r3, #12]! │ │ │ │ - ldr r1, [pc, #156] @ 1e068 <__cxa_atexit@plt+0x118b8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - str r0, [r3, #-4] │ │ │ │ - sub r4, r6, #23 │ │ │ │ - ldr fp, [pc, #140] @ 1e06c <__cxa_atexit@plt+0x118bc> │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - sub r1, r6, #43 @ 0x2b │ │ │ │ - ldr ip, [pc, #132] @ 1e070 <__cxa_atexit@plt+0x118c0> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - sub sl, r6, #3 │ │ │ │ - ldmib r5, {r0, lr} │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - str lr, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str fp, [r3, #24] │ │ │ │ - str r4, [r3, #28] │ │ │ │ - ldr r4, [pc, #92] @ 1e074 <__cxa_atexit@plt+0x118c4> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r3, #32] │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1e03c <__cxa_atexit@plt+0x1188c> │ │ │ │ - mov r4, r8 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 29290 <__cxa_atexit@plt+0x1cae0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r4, r8 │ │ │ │ - ldr fp, [sp] │ │ │ │ + mov r7, sl │ │ │ │ + b 1bc04 <__cxa_atexit@plt+0xf454> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - mov r7, #48 @ 0x30 │ │ │ │ - str r7, [r8, #828] @ 0x33c │ │ │ │ - mov r4, r8 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0xfffffcf8 │ │ │ │ - @ instruction: 0xfffffc68 │ │ │ │ - adcseq r9, pc, #36 @ 0x24 │ │ │ │ - adcseq r8, pc, #236, 30 @ 0x3b0 │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 29290 <__cxa_atexit@plt+0x1cae0> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 1e10c <__cxa_atexit@plt+0x1195c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e118 <__cxa_atexit@plt+0x11968> │ │ │ │ - ldr lr, [pc, #104] @ 1e128 <__cxa_atexit@plt+0x11978> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #96] @ 1e12c <__cxa_atexit@plt+0x1197c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r0, [pc, #88] @ 1e130 <__cxa_atexit@plt+0x11980> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #72] @ 1e134 <__cxa_atexit@plt+0x11984> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r8, r6, #7 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r6, r3 │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - adcseq r8, pc, #132, 28 @ 0x840 │ │ │ │ - adcseq r8, pc, #40, 28 @ 0x280 │ │ │ │ - adcseq r8, pc, #28, 30 @ 0x70 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 47944 <__cxa_atexit@plt+0x3b194> │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1e1a0 <__cxa_atexit@plt+0x119f0> │ │ │ │ - ldr r0, [pc, #64] @ 1e1b8 <__cxa_atexit@plt+0x11a08> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r5, #4]! │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r8, sl │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, r1 │ │ │ │ - b 29290 <__cxa_atexit@plt+0x1cae0> │ │ │ │ - ldr r7, [pc, #20] @ 1e1bc <__cxa_atexit@plt+0x11a0c> │ │ │ │ + ldr r7, [pc, #24] @ 1c7f4 <__cxa_atexit@plt+0x10044> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, lr │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - addseq r5, lr, #4, 22 @ 0x1000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + adcseq sl, pc, #16, 16 @ 0x100000 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + @ instruction: 0xfffff474 │ │ │ │ + addseq r7, lr, #152, 20 @ 0x98000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c860 <__cxa_atexit@plt+0x100b0> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 1c87c <__cxa_atexit@plt+0x100cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e204 <__cxa_atexit@plt+0x11a54> │ │ │ │ - ldr r7, [pc, #52] @ 1e214 <__cxa_atexit@plt+0x11a64> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1e1f8 <__cxa_atexit@plt+0x11a48> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1e224 <__cxa_atexit@plt+0x11a74> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + bhi 1c868 <__cxa_atexit@plt+0x100b8> │ │ │ │ + ldr r3, [pc, #76] @ 1c880 <__cxa_atexit@plt+0x100d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1c850 <__cxa_atexit@plt+0x100a0> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 1bc04 <__cxa_atexit@plt+0xf454> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 1e218 <__cxa_atexit@plt+0x11a68> │ │ │ │ + ldr r7, [pc, #20] @ 1c884 <__cxa_atexit@plt+0x100d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r5, lr, #164, 20 @ 0xa4000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r1, [pc, #208] @ 1e30c <__cxa_atexit@plt+0x11b5c> │ │ │ │ + adcseq sl, pc, #52, 14 @ 0xd00000 │ │ │ │ + @ instruction: 0xfffff3cc │ │ │ │ + addseq r7, lr, #4, 20 @ 0x4000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1c8f0 <__cxa_atexit@plt+0x10140> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1c8fc <__cxa_atexit@plt+0x1014c> │ │ │ │ + ldr r1, [pc, #84] @ 1c90c <__cxa_atexit@plt+0x1015c> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1e2cc <__cxa_atexit@plt+0x11b1c> │ │ │ │ - ldr r3, [pc, #180] @ 1e310 <__cxa_atexit@plt+0x11b60> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 1e2d8 <__cxa_atexit@plt+0x11b28> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r8, [r1, #4]! │ │ │ │ - str r9, [r5] │ │ │ │ - str sl, [r1] │ │ │ │ - add r0, r6, #16 │ │ │ │ - cmp r7, r0 │ │ │ │ - bcc 1e2e8 <__cxa_atexit@plt+0x11b38> │ │ │ │ - ldr r7, [pc, #112] @ 1e318 <__cxa_atexit@plt+0x11b68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - str r6, [r1] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r0 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r8, r2 │ │ │ │ - b 29290 <__cxa_atexit@plt+0x1cae0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [pc, #80] @ 1c910 <__cxa_atexit@plt+0x10160> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r5, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r5, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1e314 <__cxa_atexit@plt+0x11b64> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r0 │ │ │ │ - mov r9, r3 │ │ │ │ - mov sl, r2 │ │ │ │ - bx r1 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - addseq r5, lr, #188, 18 @ 0x2f0000 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #156] @ 1e3d0 <__cxa_atexit@plt+0x11c20> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 1e39c <__cxa_atexit@plt+0x11bec> │ │ │ │ - ldm r5, {r9, sl} │ │ │ │ - add r0, r6, #16 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r8, [r1, #12]! │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - str r9, [r5] │ │ │ │ - str sl, [r1] │ │ │ │ - cmp r7, r0 │ │ │ │ - bcc 1e3ac <__cxa_atexit@plt+0x11bfc> │ │ │ │ - ldr r7, [pc, #96] @ 1e3d8 <__cxa_atexit@plt+0x11c28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - str r6, [r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r0 │ │ │ │ - mov r7, r3 │ │ │ │ - mov r8, r3 │ │ │ │ - b 29290 <__cxa_atexit@plt+0x1cae0> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 1e3d4 <__cxa_atexit@plt+0x11c24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r0 │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - bx r1 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - addseq r5, lr, #248, 16 @ 0xf80000 │ │ │ │ - @ instruction: 0xfffffd1c │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov lr, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r9, [r2, #12]! │ │ │ │ - ldmdb r2, {r3, r7} │ │ │ │ - ldr r8, [r2, #4] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - stm r2, {r3, r7} │ │ │ │ - add r0, r6, #16 │ │ │ │ - cmp r1, r0 │ │ │ │ - bcc 1e43c <__cxa_atexit@plt+0x11c8c> │ │ │ │ - ldr r1, [pc, #76] @ 1e460 <__cxa_atexit@plt+0x11cb0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - mov r6, r0 │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, lr │ │ │ │ - mov r9, r3 │ │ │ │ - b 29290 <__cxa_atexit@plt+0x1cae0> │ │ │ │ - ldr r7, [pc, #32] @ 1e464 <__cxa_atexit@plt+0x11cb4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r1, #16 │ │ │ │ - ldr r3, [r4, #-8] │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r0 │ │ │ │ - mov sl, lr │ │ │ │ - bx r3 │ │ │ │ - @ instruction: 0xfffffc80 │ │ │ │ - addseq r5, lr, #104, 16 @ 0x680000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq sl, pc, #144, 12 @ 0x9000000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1e4c8 <__cxa_atexit@plt+0x11d18> │ │ │ │ + bhi 1c9b4 <__cxa_atexit@plt+0x10204> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1c9c0 <__cxa_atexit@plt+0x10210> │ │ │ │ + ldr lr, [pc, #160] @ 1c9e4 <__cxa_atexit@plt+0x10234> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #156] @ 1c9e8 <__cxa_atexit@plt+0x10238> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #88] @ 1e4e4 <__cxa_atexit@plt+0x11d34> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #28 │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add sl, r7, #16 │ │ │ │ + ldm sl, {r0, r2, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 1e4d0 <__cxa_atexit@plt+0x11d20> │ │ │ │ - ldr r7, [pc, #68] @ 1e4e8 <__cxa_atexit@plt+0x11d38> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1e4bc <__cxa_atexit@plt+0x11d0c> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1e224 <__cxa_atexit@plt+0x11a74> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + bhi 1c9d0 <__cxa_atexit@plt+0x10220> │ │ │ │ + ldr r3, [pc, #100] @ 1c9ec <__cxa_atexit@plt+0x1023c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1c9a4 <__cxa_atexit@plt+0x101f4> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 1f64c <__cxa_atexit@plt+0x12e9c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 1e4ec <__cxa_atexit@plt+0x11d3c> │ │ │ │ + ldr r7, [pc, #24] @ 1c9f0 <__cxa_atexit@plt+0x10240> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq r8, pc, #196, 20 @ 0xc4000 │ │ │ │ - @ instruction: 0xfffffd7c │ │ │ │ - addseq r5, lr, #216, 14 @ 0x3600000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1e568 <__cxa_atexit@plt+0x11db8> │ │ │ │ - ldr r3, [pc, #104] @ 1e580 <__cxa_atexit@plt+0x11dd0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #20]! │ │ │ │ - sub r3, r6, #31 │ │ │ │ - ldr lr, [pc, #88] @ 1e584 <__cxa_atexit@plt+0x11dd4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r1, r6, #38 @ 0x26 │ │ │ │ - ldr ip, [pc, #80] @ 1e588 <__cxa_atexit@plt+0x11dd8> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r2, [pc, #76] @ 1e58c <__cxa_atexit@plt+0x11ddc> │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + adcseq sl, pc, #4, 12 @ 0x400000 │ │ │ │ + andeq r2, r0, r0, asr #25 │ │ │ │ + addseq r7, lr, #180, 16 @ 0xb40000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub lr, r5, #8 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 1ca9c <__cxa_atexit@plt+0x102ec> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1caa8 <__cxa_atexit@plt+0x102f8> │ │ │ │ + ldr r2, [pc, #168] @ 1cacc <__cxa_atexit@plt+0x1031c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r7, #-16] │ │ │ │ - str r8, [r7, #-12] │ │ │ │ - str ip, [r7, #-8] │ │ │ │ - str r1, [r7, #-4] │ │ │ │ - add r1, r7, #8 │ │ │ │ - stm r1, {r9, sl, lr} │ │ │ │ - str r7, [r7, #20] │ │ │ │ - str r3, [r7, #24] │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 1e590 <__cxa_atexit@plt+0x11de0> │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + add sl, r7, #20 │ │ │ │ + ldm sl, {r0, r3, sl} │ │ │ │ + ldr r7, [pc, #140] @ 1cad0 <__cxa_atexit@plt+0x10320> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r1, [r9, #16] │ │ │ │ + str r0, [r9, #20] │ │ │ │ + str r3, [r9, #24] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1cab8 <__cxa_atexit@plt+0x10308> │ │ │ │ + ldr r3, [pc, #100] @ 1cad4 <__cxa_atexit@plt+0x10324> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1ca8c <__cxa_atexit@plt+0x102dc> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 1e9b8 <__cxa_atexit@plt+0x12208> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - adcseq r8, pc, #180, 20 @ 0xb4000 │ │ │ │ - adcseq r8, pc, #180, 20 @ 0xb4000 │ │ │ │ - adcseq r8, pc, #224, 18 @ 0x380000 │ │ │ │ - addseq r5, lr, #68, 14 @ 0x1100000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e5dc <__cxa_atexit@plt+0x11e2c> │ │ │ │ - ldr r2, [pc, #52] @ 1e5e4 <__cxa_atexit@plt+0x11e34> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #48] @ 1e5e8 <__cxa_atexit@plt+0x11e38> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #40] @ 1e5ec <__cxa_atexit@plt+0x11e3c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - add r8, r1, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r5, lr, #24, 14 @ 0x600000 │ │ │ │ - adcseq r8, pc, #140, 18 @ 0x230000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 47944 <__cxa_atexit@plt+0x3b194> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1e654 <__cxa_atexit@plt+0x11ea4> │ │ │ │ - ldr r2, [pc, #56] @ 1e65c <__cxa_atexit@plt+0x11eac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - ldr r2, [pc, #44] @ 1e660 <__cxa_atexit@plt+0x11eb0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 1e648 <__cxa_atexit@plt+0x11e98> │ │ │ │ - mov r7, r3 │ │ │ │ - b 1e66c <__cxa_atexit@plt+0x11ebc> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - adcseq r8, pc, #28, 18 @ 0x70000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [r2, #11] │ │ │ │ - ldr r1, [pc, #156] @ 1e724 <__cxa_atexit@plt+0x11f74> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r6} │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 1e6f4 <__cxa_atexit@plt+0x11f44> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 1e714 <__cxa_atexit@plt+0x11f64> │ │ │ │ - ldr r2, [pc, #116] @ 1e728 <__cxa_atexit@plt+0x11f78> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #112] @ 1e72c <__cxa_atexit@plt+0x11f7c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - mov r7, r5 │ │ │ │ - str r1, [r7, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1e704 <__cxa_atexit@plt+0x11f54> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - mov r7, r8 │ │ │ │ - b 29290 <__cxa_atexit@plt+0x1cae0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [pc, #24] @ 1cad8 <__cxa_atexit@plt+0x10328> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, lr │ │ │ │ bx r0 │ │ │ │ - mov r5, #12 │ │ │ │ + adcseq sl, pc, #44, 10 @ 0xb000000 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + andeq r1, r0, r4, asr #30 │ │ │ │ + addseq r7, lr, #192, 14 @ 0x3000000 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1cb5c <__cxa_atexit@plt+0x103ac> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1cb64 <__cxa_atexit@plt+0x103b4> │ │ │ │ + ldr r2, [pc, #104] @ 1cb78 <__cxa_atexit@plt+0x103c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr lr, [r7, #24] │ │ │ │ + ldr sl, [r7, #28] │ │ │ │ + ldr r8, [r7, #32] │ │ │ │ + ldr r7, [pc, #68] @ 1cb7c <__cxa_atexit@plt+0x103cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r9, #4]! │ │ │ │ + str r3, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r1, [r9, #16] │ │ │ │ + str r0, [r9, #20] │ │ │ │ + str lr, [r9, #24] │ │ │ │ + str sl, [r9, #28] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + b 1cb6c <__cxa_atexit@plt+0x103bc> │ │ │ │ + mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 1e7a4 <__cxa_atexit@plt+0x11ff4> │ │ │ │ - ldr r1, [pc, #92] @ 1e7b4 <__cxa_atexit@plt+0x12004> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #88] @ 1e7b8 <__cxa_atexit@plt+0x12008> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + adcseq sl, pc, #64, 8 @ 0x40000000 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1cc0c <__cxa_atexit@plt+0x1045c> │ │ │ │ + ldr lr, [pc, #120] @ 1cc18 <__cxa_atexit@plt+0x10468> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r1, [r2, #4]! │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r0, [r2, #8] │ │ │ │ + add r2, r7, #8 │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + ldr r8, [pc, #108] @ 1cc1c <__cxa_atexit@plt+0x1046c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + sub lr, r3, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ands r7, r2, #3 │ │ │ │ + beq 1cbec <__cxa_atexit@plt+0x1043c> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1cbf8 <__cxa_atexit@plt+0x10448> │ │ │ │ + ldr r3, [pc, #72] @ 1cc20 <__cxa_atexit@plt+0x10470> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 1e798 <__cxa_atexit@plt+0x11fe8> │ │ │ │ - ldm r5!, {r9, sl} │ │ │ │ - mov r8, r7 │ │ │ │ - b 29290 <__cxa_atexit@plt+0x1cae0> │ │ │ │ + beq 1cc04 <__cxa_atexit@plt+0x10454> │ │ │ │ + b 1d054 <__cxa_atexit@plt+0x108a4> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r3, #-12] │ │ │ │ + sub r5, r3, #8 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe40 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + adcseq sl, pc, #160, 6 @ 0x80000002 │ │ │ │ + andeq r0, r0, r8, ror r4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1cc68 <__cxa_atexit@plt+0x104b8> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1cc80 <__cxa_atexit@plt+0x104d0> │ │ │ │ + ldr r7, [pc, #64] @ 1cc94 <__cxa_atexit@plt+0x104e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1cc74 <__cxa_atexit@plt+0x104c4> │ │ │ │ + mov r7, sl │ │ │ │ + b 1d054 <__cxa_atexit@plt+0x108a4> │ │ │ │ add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 29290 <__cxa_atexit@plt+0x1cae0> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 1e830 <__cxa_atexit@plt+0x12080> │ │ │ │ - ldr r3, [pc, #76] @ 1e848 <__cxa_atexit@plt+0x12098> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 1e84c <__cxa_atexit@plt+0x1209c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - add r3, r2, #1 │ │ │ │ - ldr r2, [pc, #56] @ 1e850 <__cxa_atexit@plt+0x120a0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r2, [r7, #12] │ │ │ │ - str r7, [r7, #16] │ │ │ │ - str r3, [r7, #20] │ │ │ │ - sub r7, r6, #5 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 1e854 <__cxa_atexit@plt+0x120a4> │ │ │ │ + ldr r7, [pc, #16] @ 1cc98 <__cxa_atexit@plt+0x104e8> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - addseq r5, lr, #192, 8 @ 0xc0000000 │ │ │ │ - adcseq r8, pc, #200, 14 @ 0x3200000 │ │ │ │ - addseq r5, lr, #168, 8 @ 0xa8000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + addseq r7, lr, #240, 10 @ 0x3c000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1e8f4 <__cxa_atexit@plt+0x12144> │ │ │ │ - ldr r7, [pc, #164] @ 1e91c <__cxa_atexit@plt+0x1216c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1e8e4 <__cxa_atexit@plt+0x12134> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1e904 <__cxa_atexit@plt+0x12154> │ │ │ │ - ldr lr, [pc, #136] @ 1e924 <__cxa_atexit@plt+0x12174> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - add sl, r8, #11 │ │ │ │ - ldm sl, {r1, r7, sl} │ │ │ │ - ldr r9, [r8, #23] │ │ │ │ - ldr r8, [r8, #27] │ │ │ │ - add r0, lr, #2 │ │ │ │ - ldr lr, [pc, #108] @ 1e928 <__cxa_atexit@plt+0x12178> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r0, r1, r7, sl} │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - sub r7, r2, #27 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1e920 <__cxa_atexit@plt+0x12170> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - addseq r5, lr, #232, 6 @ 0xa0000003 │ │ │ │ - adcseq r8, pc, #216, 12 @ 0xd800000 │ │ │ │ - adcseq r8, pc, #80, 14 @ 0x1400000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + bhi 1cd38 <__cxa_atexit@plt+0x10588> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1e99c <__cxa_atexit@plt+0x121ec> │ │ │ │ - ldr lr, [pc, #88] @ 1e9a8 <__cxa_atexit@plt+0x121f8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr sl, [r7, #15] │ │ │ │ - ldr r8, [r7, #19] │ │ │ │ - ldr r9, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - add r0, lr, #2 │ │ │ │ - ldr lr, [pc, #56] @ 1e9ac <__cxa_atexit@plt+0x121fc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r0, r2, sl} │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - sub r7, r6, #27 │ │ │ │ - bx ip │ │ │ │ - mov r3, #32 │ │ │ │ + bcc 1cd44 <__cxa_atexit@plt+0x10594> │ │ │ │ + ldr r2, [pc, #156] @ 1cd68 <__cxa_atexit@plt+0x105b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #152] @ 1cd6c <__cxa_atexit@plt+0x105bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr sl, [r7, #20] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1cd54 <__cxa_atexit@plt+0x105a4> │ │ │ │ + ldr r3, [pc, #100] @ 1cd70 <__cxa_atexit@plt+0x105c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1cd28 <__cxa_atexit@plt+0x10578> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 1bc04 <__cxa_atexit@plt+0xf454> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r8, pc, #36, 12 @ 0x2400000 │ │ │ │ - adcseq r8, pc, #152, 12 @ 0x9800000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 1e864 <__cxa_atexit@plt+0x120b4> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1ea5c <__cxa_atexit@plt+0x122ac> │ │ │ │ - ldr r7, [pc, #164] @ 1ea84 <__cxa_atexit@plt+0x122d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1ea4c <__cxa_atexit@plt+0x1229c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1ea6c <__cxa_atexit@plt+0x122bc> │ │ │ │ - ldr lr, [pc, #136] @ 1ea8c <__cxa_atexit@plt+0x122dc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - add sl, r8, #11 │ │ │ │ - ldm sl, {r1, r7, sl} │ │ │ │ - ldr r9, [r8, #23] │ │ │ │ - ldr r8, [r8, #27] │ │ │ │ - add r0, lr, #1 │ │ │ │ - ldr lr, [pc, #108] @ 1ea90 <__cxa_atexit@plt+0x122e0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r0, r1, r7, sl} │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - sub r7, r2, #27 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1ea88 <__cxa_atexit@plt+0x122d8> │ │ │ │ + ldr r7, [pc, #24] @ 1cd74 <__cxa_atexit@plt+0x105c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - addseq r5, lr, #136, 4 @ 0x80000008 │ │ │ │ - adcseq r8, pc, #252, 10 @ 0x3f000000 │ │ │ │ - adcseq r8, pc, #232, 10 @ 0x3a000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1eb04 <__cxa_atexit@plt+0x12354> │ │ │ │ - ldr lr, [pc, #88] @ 1eb10 <__cxa_atexit@plt+0x12360> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr sl, [r7, #15] │ │ │ │ - ldr r8, [r7, #19] │ │ │ │ - ldr r9, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - add r0, lr, #1 │ │ │ │ - ldr lr, [pc, #56] @ 1eb14 <__cxa_atexit@plt+0x12364> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r0, r2, sl} │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - sub r7, r6, #27 │ │ │ │ - bx ip │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r8, pc, #72, 10 @ 0x12000000 │ │ │ │ - adcseq r8, pc, #48, 10 @ 0xc000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 1e9cc <__cxa_atexit@plt+0x1221c> │ │ │ │ - addseq r5, lr, #60 @ 0x3c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + adcseq sl, pc, #124, 4 @ 0xc0000007 │ │ │ │ + @ instruction: 0xffffeef4 │ │ │ │ + addseq r7, lr, #24, 10 @ 0x6000000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1eb5c <__cxa_atexit@plt+0x123ac> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 1eb64 <__cxa_atexit@plt+0x123b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi 1cde4 <__cxa_atexit@plt+0x10634> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1cdf0 <__cxa_atexit@plt+0x10640> │ │ │ │ + ldr r2, [pc, #88] @ 1ce00 <__cxa_atexit@plt+0x10650> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #84] @ 1ce04 <__cxa_atexit@plt+0x10654> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r5, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr sl, [r7, #24] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r5, [r9, #12] │ │ │ │ + str r1, [r9, #16] │ │ │ │ + str r0, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ - b 36fd0 <__cxa_atexit@plt+0x2a820> │ │ │ │ + b 1d6c0 <__cxa_atexit@plt+0x10f10> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r8, pc, #4, 8 @ 0x4000000 │ │ │ │ - addseq r4, lr, #248, 30 @ 0x3e0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + adcseq sl, pc, #160, 2 @ 0x28 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ec18 <__cxa_atexit@plt+0x12468> │ │ │ │ - ldr r7, [pc, #180] @ 1ec40 <__cxa_atexit@plt+0x12490> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ec08 <__cxa_atexit@plt+0x12458> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1ec28 <__cxa_atexit@plt+0x12478> │ │ │ │ - ldr lr, [pc, #152] @ 1ec48 <__cxa_atexit@plt+0x12498> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r1, [r9, #7] │ │ │ │ - ldr r7, [r9, #11] │ │ │ │ - ldr sl, [r9, #19] │ │ │ │ - ldr r8, [r9, #23] │ │ │ │ - ldr r0, [r9, #27] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - ldmda r5, {r0, ip} │ │ │ │ - ldr lr, [pc, #112] @ 1ec4c <__cxa_atexit@plt+0x1249c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - str sl, [r6, #32] │ │ │ │ - str r8, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r2, #27 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + bhi 1ce70 <__cxa_atexit@plt+0x106c0> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 1ce8c <__cxa_atexit@plt+0x106dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1ce78 <__cxa_atexit@plt+0x106c8> │ │ │ │ + ldr r3, [pc, #76] @ 1ce90 <__cxa_atexit@plt+0x106e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1ce60 <__cxa_atexit@plt+0x106b0> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 1bc04 <__cxa_atexit@plt+0xf454> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1ec44 <__cxa_atexit@plt+0x12494> │ │ │ │ + ldr r7, [pc, #20] @ 1ce94 <__cxa_atexit@plt+0x106e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - addseq r5, lr, #212 @ 0xd4 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - adcseq r8, pc, #48, 8 @ 0x30000000 │ │ │ │ - addseq r4, lr, #20, 30 @ 0x50 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1ecc8 <__cxa_atexit@plt+0x12518> │ │ │ │ - ldr lr, [pc, #92] @ 1ecd4 <__cxa_atexit@plt+0x12524> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r8, [r7, #19] │ │ │ │ - ldr r9, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr lr, [pc, #48] @ 1ecd8 <__cxa_atexit@plt+0x12528> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r0, r3, r8, r9} │ │ │ │ - sub r7, r6, #27 │ │ │ │ - bx ip │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffeb8 │ │ │ │ - adcseq r8, pc, #100, 6 @ 0x90000001 │ │ │ │ - addseq r5, lr, #12 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b 1eb78 <__cxa_atexit@plt+0x123c8> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + bx r0 │ │ │ │ + adcseq sl, pc, #36, 2 │ │ │ │ + @ instruction: 0xffffedbc │ │ │ │ + addseq r7, lr, #244, 6 @ 0xd0000003 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ed88 <__cxa_atexit@plt+0x125d8> │ │ │ │ - ldr r7, [pc, #160] @ 1edb0 <__cxa_atexit@plt+0x12600> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ed78 <__cxa_atexit@plt+0x125c8> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1ed98 <__cxa_atexit@plt+0x125e8> │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - ldr r3, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - ldr sl, [r9, #19] │ │ │ │ - ldr lr, [r9, #23] │ │ │ │ - ldr r8, [r9, #27] │ │ │ │ - ldr r9, [pc, #108] @ 1edb8 <__cxa_atexit@plt+0x12608> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldmda r5, {r0, ip} │ │ │ │ - str r9, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - add r1, r6, #20 │ │ │ │ - stm r1, {r0, sl, lr} │ │ │ │ - str r8, [r6, #32] │ │ │ │ - sub r7, r2, #27 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + bhi 1cf00 <__cxa_atexit@plt+0x10750> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 1cf1c <__cxa_atexit@plt+0x1076c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1cf08 <__cxa_atexit@plt+0x10758> │ │ │ │ + ldr r3, [pc, #76] @ 1cf20 <__cxa_atexit@plt+0x10770> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1cef0 <__cxa_atexit@plt+0x10740> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 1bc04 <__cxa_atexit@plt+0xf454> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1edb4 <__cxa_atexit@plt+0x12604> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 1cf24 <__cxa_atexit@plt+0x10774> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - addseq r4, lr, #116, 30 @ 0x1d0 │ │ │ │ - adcseq r8, pc, #192, 4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + bx r0 │ │ │ │ + adcseq sl, pc, #148 @ 0x94 │ │ │ │ + @ instruction: 0xffffed2c │ │ │ │ + addseq r7, lr, #100, 6 @ 0x90000001 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1cf8c <__cxa_atexit@plt+0x107dc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 1ee24 <__cxa_atexit@plt+0x12674> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr lr, [r7, #19] │ │ │ │ - ldr r8, [r7, #23] │ │ │ │ - ldr sl, [r7, #27] │ │ │ │ - ldr r9, [pc, #56] @ 1ee30 <__cxa_atexit@plt+0x12680> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - add r1, r3, #16 │ │ │ │ - stm r1, {r0, r7, lr} │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str sl, [r3, #32] │ │ │ │ - sub r7, r6, #27 │ │ │ │ - bx ip │ │ │ │ - mov r3, #32 │ │ │ │ + bcc 1cf98 <__cxa_atexit@plt+0x107e8> │ │ │ │ + ldr r2, [pc, #80] @ 1cfa8 <__cxa_atexit@plt+0x107f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #76] @ 1cfac <__cxa_atexit@plt+0x107fc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r5, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr sl, [r7, #20] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r5, [r9, #12] │ │ │ │ + str r1, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1d6c0 <__cxa_atexit@plt+0x10f10> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r8, pc, #20, 4 @ 0x40000001 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 1ecfc <__cxa_atexit@plt+0x1254c> │ │ │ │ - addseq r4, lr, #32, 26 @ 0x800 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r9, pc, #240, 30 @ 0x3c0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1ee78 <__cxa_atexit@plt+0x126c8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 1ee80 <__cxa_atexit@plt+0x126d0> │ │ │ │ + bhi 1cfe0 <__cxa_atexit@plt+0x10830> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #20] @ 1cfe8 <__cxa_atexit@plt+0x10838> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 36fd0 <__cxa_atexit@plt+0x2a820> │ │ │ │ + b 3ff65c <__cxa_atexit@plt+0x3f2eac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r8, pc, #232 @ 0xe8 │ │ │ │ - addseq r4, lr, #220, 24 @ 0xdc00 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + adcseq r9, pc, #124, 30 @ 0x1f0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1ef2c <__cxa_atexit@plt+0x1277c> │ │ │ │ - ldr r7, [pc, #172] @ 1ef54 <__cxa_atexit@plt+0x127a4> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1d030 <__cxa_atexit@plt+0x10880> │ │ │ │ + ldr r7, [pc, #52] @ 1d044 <__cxa_atexit@plt+0x10894> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1ef1c <__cxa_atexit@plt+0x1276c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1ef3c <__cxa_atexit@plt+0x1278c> │ │ │ │ - ldr lr, [pc, #144] @ 1ef5c <__cxa_atexit@plt+0x127ac> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - add sl, r9, #7 │ │ │ │ - ldm sl, {r1, r7, sl} │ │ │ │ - ldr r8, [r9, #23] │ │ │ │ - ldr r0, [r9, #27] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - ldmda r5, {r0, ip} │ │ │ │ - ldr lr, [pc, #108] @ 1ef60 <__cxa_atexit@plt+0x127b0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r1, r7, sl} │ │ │ │ - str r6, [r6, #32] │ │ │ │ - str r8, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r2, #27 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1d024 <__cxa_atexit@plt+0x10874> │ │ │ │ + mov r7, sl │ │ │ │ + b 1d054 <__cxa_atexit@plt+0x108a4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1ef58 <__cxa_atexit@plt+0x127a8> │ │ │ │ + ldr r7, [pc, #16] @ 1d048 <__cxa_atexit@plt+0x10898> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - addseq r4, lr, #216, 26 @ 0x3600 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - adcseq r8, pc, #24, 2 │ │ │ │ - addseq r4, lr, #0, 24 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + addseq r7, lr, #64, 4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1efe4 <__cxa_atexit@plt+0x12834> │ │ │ │ - ldr lr, [pc, #100] @ 1eff0 <__cxa_atexit@plt+0x12840> │ │ │ │ + ldmib r5, {r2, r9} │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + beq 1d0d0 <__cxa_atexit@plt+0x10920> │ │ │ │ + cmp r6, #3 │ │ │ │ + bne 1d10c <__cxa_atexit@plt+0x1095c> │ │ │ │ + bic r6, r7, #3 │ │ │ │ + ldr r6, [r6] │ │ │ │ + ldrh r6, [r6, #-2] │ │ │ │ + sub r6, r6, #3 │ │ │ │ + cmp r6, #7 │ │ │ │ + bhi 1d2d8 <__cxa_atexit@plt+0x10b28> │ │ │ │ + add r1, pc, #4 │ │ │ │ + ldr r6, [r1, r6, lsl #2] │ │ │ │ + add pc, r1, r6 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + @ instruction: 0x000001b4 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, lsr r2 │ │ │ │ + andeq r0, r0, ip, asr r1 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d32c <__cxa_atexit@plt+0x10b7c> │ │ │ │ + ldr r1, [pc, #708] @ 1d390 <__cxa_atexit@plt+0x10be0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 1d2a8 <__cxa_atexit@plt+0x10af8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d32c <__cxa_atexit@plt+0x10b7c> │ │ │ │ + ldr r1, [pc, #672] @ 1d388 <__cxa_atexit@plt+0x10bd8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + b 1d310 <__cxa_atexit@plt+0x10b60> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d338 <__cxa_atexit@plt+0x10b88> │ │ │ │ + ldr lr, [pc, #608] @ 1d384 <__cxa_atexit@plt+0x10bd4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r8, [r7, #15] │ │ │ │ - ldr r9, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr lr, [pc, #56] @ 1eff4 <__cxa_atexit@plt+0x12844> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - str r9, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #27 │ │ │ │ - bx ip │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - adcseq r8, pc, #80 @ 0x50 │ │ │ │ - addseq r4, lr, #8, 26 @ 0x200 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b 1ee94 <__cxa_atexit@plt+0x126e4> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1f0a8 <__cxa_atexit@plt+0x128f8> │ │ │ │ - ldr r7, [pc, #164] @ 1f0d0 <__cxa_atexit@plt+0x12920> │ │ │ │ + b 1d310 <__cxa_atexit@plt+0x10b60> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d344 <__cxa_atexit@plt+0x10b94> │ │ │ │ + ldr r1, [pc, #572] @ 1d3a0 <__cxa_atexit@plt+0x10bf0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + b 1d310 <__cxa_atexit@plt+0x10b60> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d350 <__cxa_atexit@plt+0x10ba0> │ │ │ │ + ldr lr, [pc, #512] @ 1d398 <__cxa_atexit@plt+0x10be8> │ │ │ │ + add lr, pc, lr │ │ │ │ + add ip, r7, #1 │ │ │ │ + ldm ip, {r8, sl, ip} │ │ │ │ + add r7, r7, #13 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str ip, [r3, #28] │ │ │ │ + str sl, [r3, #32] │ │ │ │ + b 1d310 <__cxa_atexit@plt+0x10b60> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d338 <__cxa_atexit@plt+0x10b88> │ │ │ │ + ldr lr, [pc, #440] @ 1d39c <__cxa_atexit@plt+0x10bec> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + add r7, r7, #5 │ │ │ │ + b 1d12c <__cxa_atexit@plt+0x1097c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d344 <__cxa_atexit@plt+0x10b94> │ │ │ │ + ldr r1, [pc, #416] @ 1d3a8 <__cxa_atexit@plt+0x10bf8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1d368 <__cxa_atexit@plt+0x10bb8> │ │ │ │ + ldr r7, [pc, #380] @ 1d3ac <__cxa_atexit@plt+0x10bfc> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1f098 <__cxa_atexit@plt+0x128e8> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1f0b8 <__cxa_atexit@plt+0x12908> │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - ldr r3, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - ldr sl, [r9, #15] │ │ │ │ - ldr lr, [r9, #23] │ │ │ │ - ldr r8, [r9, #27] │ │ │ │ - ldr r9, [pc, #112] @ 1f0d8 <__cxa_atexit@plt+0x12928> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldmda r5, {r0, ip} │ │ │ │ - str r9, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str sl, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - sub r7, r2, #27 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + str r7, [r5] │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1d320 <__cxa_atexit@plt+0x10b70> │ │ │ │ + mov r7, sl │ │ │ │ + b 1e9b8 <__cxa_atexit@plt+0x12208> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d35c <__cxa_atexit@plt+0x10bac> │ │ │ │ + ldr lr, [pc, #308] @ 1d394 <__cxa_atexit@plt+0x10be4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr sl, [r7, #5] │ │ │ │ + ldr r1, [r7, #9] │ │ │ │ + ldr r0, [r7, #13] │ │ │ │ + ldr r7, [r7, #17] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r0, r1, sl} │ │ │ │ + b 1d310 <__cxa_atexit@plt+0x10b60> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d32c <__cxa_atexit@plt+0x10b7c> │ │ │ │ + ldr r1, [pc, #252] @ 1d3a4 <__cxa_atexit@plt+0x10bf4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r7, [r7, #9] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + b 1d308 <__cxa_atexit@plt+0x10b58> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d32c <__cxa_atexit@plt+0x10b7c> │ │ │ │ + ldr r1, [pc, #156] @ 1d38c <__cxa_atexit@plt+0x10bdc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r7, [r7, #9] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1f0d4 <__cxa_atexit@plt+0x12924> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldr r7, [pc, #64] @ 1d3b0 <__cxa_atexit@plt+0x10c00> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - addseq r4, lr, #108, 24 @ 0x6c00 │ │ │ │ - adcseq r7, pc, #164, 30 @ 0x290 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1f144 <__cxa_atexit@plt+0x12994> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr lr, [r7, #15] │ │ │ │ - ldr r8, [r7, #23] │ │ │ │ - ldr sl, [r7, #27] │ │ │ │ - ldr r9, [pc, #56] @ 1f150 <__cxa_atexit@plt+0x129a0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r7, r8, sl} │ │ │ │ - sub r7, r6, #27 │ │ │ │ - bx ip │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r7, pc, #244, 28 @ 0xf40 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 1f018 <__cxa_atexit@plt+0x12868> │ │ │ │ - addseq r4, lr, #0, 20 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + @ instruction: 0xffffecd8 │ │ │ │ + @ instruction: 0xfffff030 │ │ │ │ + @ instruction: 0xffffefe4 │ │ │ │ + @ instruction: 0xfffff46c │ │ │ │ + @ instruction: 0xfffff4b4 │ │ │ │ + @ instruction: 0xfffff948 │ │ │ │ + @ instruction: 0xfffffb98 │ │ │ │ + @ instruction: 0xfffffca8 │ │ │ │ + @ instruction: 0xfffffc84 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + andeq r1, r0, r4, lsl #15 │ │ │ │ + addseq r6, lr, #16, 30 @ 0x40 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f198 <__cxa_atexit@plt+0x129e8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 1f1a0 <__cxa_atexit@plt+0x129f0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi 1d3ec <__cxa_atexit@plt+0x10c3c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 1d3f4 <__cxa_atexit@plt+0x10c44> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 36fd0 <__cxa_atexit@plt+0x2a820> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r7, pc, #200, 26 @ 0x3200 │ │ │ │ - addseq r4, lr, #188, 18 @ 0x2f0000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + adcseq r9, pc, #116, 22 @ 0x1d000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1d474 <__cxa_atexit@plt+0x10cc4> │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #108] @ 1d48c <__cxa_atexit@plt+0x10cdc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f24c <__cxa_atexit@plt+0x12a9c> │ │ │ │ - ldr r7, [pc, #172] @ 1f274 <__cxa_atexit@plt+0x12ac4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1f23c <__cxa_atexit@plt+0x12a8c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1f25c <__cxa_atexit@plt+0x12aac> │ │ │ │ - ldr lr, [pc, #144] @ 1f27c <__cxa_atexit@plt+0x12acc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r1, [r9, #7] │ │ │ │ - ldr r7, [r9, #15] │ │ │ │ - ldr sl, [r9, #19] │ │ │ │ - ldr r8, [r9, #23] │ │ │ │ - ldr r0, [r9, #27] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - ldmda r5, {r0, ip} │ │ │ │ - ldr lr, [pc, #104] @ 1f280 <__cxa_atexit@plt+0x12ad0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r1, r6, r7, sl} │ │ │ │ - str r8, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r2, #27 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r9] │ │ │ │ + bhi 1d480 <__cxa_atexit@plt+0x10cd0> │ │ │ │ + ldr r2, [pc, #88] @ 1d490 <__cxa_atexit@plt+0x10ce0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1d464 <__cxa_atexit@plt+0x10cb4> │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1d500 <__cxa_atexit@plt+0x10d50> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1f278 <__cxa_atexit@plt+0x12ac8> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ + adcseq r9, pc, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - addseq r4, lr, #208, 20 @ 0xd0000 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - adcseq r7, pc, #244, 26 @ 0x3d00 │ │ │ │ - addseq r4, lr, #224, 16 @ 0xe00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1f2f8 <__cxa_atexit@plt+0x12b48> │ │ │ │ - ldr lr, [pc, #88] @ 1f304 <__cxa_atexit@plt+0x12b54> │ │ │ │ - add lr, pc, lr │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1d4e8 <__cxa_atexit@plt+0x10d38> │ │ │ │ + ldr r2, [pc, #60] @ 1d4f4 <__cxa_atexit@plt+0x10d44> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - add r9, r7, #15 │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr lr, [pc, #48] @ 1f308 <__cxa_atexit@plt+0x12b58> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - add lr, r3, #28 │ │ │ │ - stm lr, {r0, r8, r9} │ │ │ │ - sub r7, r6, #27 │ │ │ │ - bx ip │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - adcseq r7, pc, #52, 26 @ 0xd00 │ │ │ │ - addseq r4, lr, #12, 20 @ 0xc000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b 1f1b4 <__cxa_atexit@plt+0x12a04> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1f3b0 <__cxa_atexit@plt+0x12c00> │ │ │ │ - ldr r7, [pc, #152] @ 1f3d8 <__cxa_atexit@plt+0x12c28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1f3a0 <__cxa_atexit@plt+0x12bf0> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1f3c0 <__cxa_atexit@plt+0x12c10> │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - ldr r3, [r9, #7] │ │ │ │ - add lr, r9, #15 │ │ │ │ - ldm lr, {r1, sl, lr} │ │ │ │ - ldr r8, [r9, #27] │ │ │ │ - ldr r9, [pc, #104] @ 1f3e0 <__cxa_atexit@plt+0x12c30> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldmda r5, {r0, ip} │ │ │ │ - str r9, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - add r3, r6, #16 │ │ │ │ - stm r3, {r0, r1, sl, lr} │ │ │ │ - str r8, [r6, #32] │ │ │ │ - sub r7, r2, #27 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 1d4dc <__cxa_atexit@plt+0x10d2c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1d500 <__cxa_atexit@plt+0x10d50> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1f3dc <__cxa_atexit@plt+0x12c2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - addseq r4, lr, #124, 18 @ 0x1f0000 │ │ │ │ - adcseq r7, pc, #148, 24 @ 0x9400 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1f44c <__cxa_atexit@plt+0x12c9c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr sl, [r7, #15] │ │ │ │ - ldr lr, [r7, #19] │ │ │ │ - ldr r8, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r9, [pc, #56] @ 1f458 <__cxa_atexit@plt+0x12ca8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - add r1, r3, #16 │ │ │ │ - stm r1, {r0, sl, lr} │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - sub r7, r6, #27 │ │ │ │ - bx ip │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r7, pc, #236, 22 @ 0x3b000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 1f32c <__cxa_atexit@plt+0x12b7c> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 1d570 <__cxa_atexit@plt+0x10dc0> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 1d590 <__cxa_atexit@plt+0x10de0> │ │ │ │ + ldr r2, [pc, #136] @ 1d5b0 <__cxa_atexit@plt+0x10e00> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r1, [r3, #8] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f500 <__cxa_atexit@plt+0x12d50> │ │ │ │ - ldr r7, [pc, #156] @ 1f528 <__cxa_atexit@plt+0x12d78> │ │ │ │ + bhi 1d59c <__cxa_atexit@plt+0x10dec> │ │ │ │ + ldr r7, [pc, #92] @ 1d5b4 <__cxa_atexit@plt+0x10e04> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1f4f0 <__cxa_atexit@plt+0x12d40> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1f510 <__cxa_atexit@plt+0x12d60> │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - ldr r3, [r9, #7] │ │ │ │ - add lr, r9, #11 │ │ │ │ - ldm lr, {r1, sl, lr} │ │ │ │ - ldr r8, [r9, #27] │ │ │ │ - ldr r9, [pc, #108] @ 1f530 <__cxa_atexit@plt+0x12d80> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldmda r5, {r0, ip} │ │ │ │ - str r9, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - add r3, r6, #16 │ │ │ │ - stm r3, {r1, sl, lr} │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - sub r7, r2, #27 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r9] │ │ │ │ + stmib r5, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1d580 <__cxa_atexit@plt+0x10dd0> │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, sl │ │ │ │ + b 1e9b8 <__cxa_atexit@plt+0x12208> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r6, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1f52c <__cxa_atexit@plt+0x12d7c> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldr r7, [pc, #20] @ 1d5b8 <__cxa_atexit@plt+0x10e08> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - addseq r4, lr, #52, 16 @ 0x340000 │ │ │ │ - adcseq r7, pc, #72, 22 @ 0x12000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1f5a0 <__cxa_atexit@plt+0x12df0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr lr, [r7, #15] │ │ │ │ - ldr r8, [r7, #19] │ │ │ │ - ldr sl, [r7, #27] │ │ │ │ - ldr r9, [pc, #60] @ 1f5ac <__cxa_atexit@plt+0x12dfc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - str sl, [r3, #32] │ │ │ │ - sub r7, r6, #27 │ │ │ │ - bx ip │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r7, pc, #156, 20 @ 0x9c000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 1f478 <__cxa_atexit@plt+0x12cc8> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + andeq r1, r0, ip, asr r4 │ │ │ │ + addseq r6, lr, #220, 24 @ 0xdc00 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f668 <__cxa_atexit@plt+0x12eb8> │ │ │ │ - ldr r7, [pc, #176] @ 1f690 <__cxa_atexit@plt+0x12ee0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ + bhi 1d67c <__cxa_atexit@plt+0x10ecc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d688 <__cxa_atexit@plt+0x10ed8> │ │ │ │ + ldr lr, [pc, #184] @ 1d6a4 <__cxa_atexit@plt+0x10ef4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #180] @ 1d6a8 <__cxa_atexit@plt+0x10ef8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + ldr r9, [pc, #156] @ 1d6ac <__cxa_atexit@plt+0x10efc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str r7, [r2, #12] │ │ │ │ + str r0, [r2, #16] │ │ │ │ + str r9, [r2, #20] │ │ │ │ + str r0, [r2, #24] │ │ │ │ + str r2, [r2, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 1d698 <__cxa_atexit@plt+0x10ee8> │ │ │ │ + ldr r3, [pc, #108] @ 1d6b0 <__cxa_atexit@plt+0x10f00> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + ldr r7, [r6, #-4] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ tst r8, #3 │ │ │ │ - beq 1f658 <__cxa_atexit@plt+0x12ea8> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1f678 <__cxa_atexit@plt+0x12ec8> │ │ │ │ - ldr lr, [pc, #148] @ 1f698 <__cxa_atexit@plt+0x12ee8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - ldr r9, [r8, #19] │ │ │ │ - ldr r8, [r8, #23] │ │ │ │ - add lr, lr, #2 │ │ │ │ - ldr sl, [pc, #116] @ 1f69c <__cxa_atexit@plt+0x12eec> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr ip, [r5] │ │ │ │ - str sl, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - sub r7, r2, #27 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ + beq 1d66c <__cxa_atexit@plt+0x10ebc> │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1d500 <__cxa_atexit@plt+0x10d50> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1f694 <__cxa_atexit@plt+0x12ee4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - addseq r4, lr, #212, 12 @ 0xd400000 │ │ │ │ - adcseq r7, pc, #12, 20 @ 0xc000 │ │ │ │ - adcseq r7, pc, #228, 18 @ 0x390000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1f70c <__cxa_atexit@plt+0x12f5c> │ │ │ │ - ldr lr, [pc, #84] @ 1f718 <__cxa_atexit@plt+0x12f68> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - add r9, r7, #11 │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - add lr, lr, #2 │ │ │ │ - ldr sl, [pc, #56] @ 1f71c <__cxa_atexit@plt+0x12f6c> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add r1, r3, #16 │ │ │ │ - stm r1, {r0, r8, r9} │ │ │ │ - str r7, [r3, #28] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - sub r7, r6, #27 │ │ │ │ - bx ip │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r7, pc, #76, 18 @ 0x130000 │ │ │ │ - adcseq r7, pc, #40, 18 @ 0xa0000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 1f5cc <__cxa_atexit@plt+0x12e1c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdcc │ │ │ │ + adcseq r9, pc, #92, 18 @ 0x170000 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1f7d8 <__cxa_atexit@plt+0x13028> │ │ │ │ - ldr r7, [pc, #176] @ 1f800 <__cxa_atexit@plt+0x13050> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1d750 <__cxa_atexit@plt+0x10fa0> │ │ │ │ + ldr r7, [pc, #160] @ 1d778 <__cxa_atexit@plt+0x10fc8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1f7c8 <__cxa_atexit@plt+0x13018> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1f7e8 <__cxa_atexit@plt+0x13038> │ │ │ │ - ldr lr, [pc, #148] @ 1f808 <__cxa_atexit@plt+0x13058> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - ldr r9, [r8, #19] │ │ │ │ - ldr r8, [r8, #23] │ │ │ │ - add lr, lr, #3 │ │ │ │ - ldr sl, [pc, #116] @ 1f80c <__cxa_atexit@plt+0x1305c> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr ip, [r5] │ │ │ │ - str sl, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - sub r7, r2, #27 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + stmdb r5, {r7, r8, r9} │ │ │ │ + ands r6, sl, #3 │ │ │ │ + beq 1d6fc <__cxa_atexit@plt+0x10f4c> │ │ │ │ + ldmdb r5, {r7, r9} │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 1d710 <__cxa_atexit@plt+0x10f60> │ │ │ │ + ldr r8, [sl, #2] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1f804 <__cxa_atexit@plt+0x13054> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1d764 <__cxa_atexit@plt+0x10fb4> │ │ │ │ + ldr r2, [pc, #88] @ 1d780 <__cxa_atexit@plt+0x10fd0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [sl, #3] │ │ │ │ + ldr r1, [sl, #7] │ │ │ │ + ldr r0, [sl, #11] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + mov r9, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r7, [pc, #36] @ 1d77c <__cxa_atexit@plt+0x10fcc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #32 │ │ │ │ + mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - addseq r4, lr, #108, 10 @ 0x1b000000 │ │ │ │ - adcseq r7, pc, #160, 16 @ 0xa00000 │ │ │ │ - adcseq r7, pc, #116, 16 @ 0x740000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + addseq r6, lr, #36, 22 @ 0x9000 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1f87c <__cxa_atexit@plt+0x130cc> │ │ │ │ - ldr lr, [pc, #84] @ 1f888 <__cxa_atexit@plt+0x130d8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - add r9, r7, #11 │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - add lr, lr, #3 │ │ │ │ - ldr sl, [pc, #56] @ 1f88c <__cxa_atexit@plt+0x130dc> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add r1, r3, #16 │ │ │ │ - stm r1, {r0, r8, r9} │ │ │ │ - str r7, [r3, #28] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - sub r7, r6, #27 │ │ │ │ - bx ip │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r7, pc, #224, 14 @ 0x3800000 │ │ │ │ - adcseq r7, pc, #184, 14 @ 0x2e00000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 1f73c <__cxa_atexit@plt+0x12f8c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldmib r5, {r7, r9} │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1d7ac <__cxa_atexit@plt+0x10ffc> │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1d7f0 <__cxa_atexit@plt+0x11040> │ │ │ │ + ldr r1, [pc, #64] @ 1d804 <__cxa_atexit@plt+0x11054> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + ldr r0, [r3, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r0, r3, r9} │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffdfc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d840 <__cxa_atexit@plt+0x11090> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 1d848 <__cxa_atexit@plt+0x11098> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r9, pc, #32, 14 @ 0x800000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1d880 <__cxa_atexit@plt+0x110d0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 1d888 <__cxa_atexit@plt+0x110d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1d898 <__cxa_atexit@plt+0x110e8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r9, pc, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1f948 <__cxa_atexit@plt+0x13198> │ │ │ │ - ldr r7, [pc, #176] @ 1f970 <__cxa_atexit@plt+0x131c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1f938 <__cxa_atexit@plt+0x13188> │ │ │ │ + bhi 1d92c <__cxa_atexit@plt+0x1117c> │ │ │ │ + ldr r6, [pc, #156] @ 1d94c <__cxa_atexit@plt+0x1119c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str r6, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 1d90c <__cxa_atexit@plt+0x1115c> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1d920 <__cxa_atexit@plt+0x11170> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1f958 <__cxa_atexit@plt+0x131a8> │ │ │ │ - ldr lr, [pc, #148] @ 1f978 <__cxa_atexit@plt+0x131c8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - ldr r9, [r8, #19] │ │ │ │ - ldr r8, [r8, #23] │ │ │ │ - add lr, lr, #3 │ │ │ │ - ldr sl, [pc, #116] @ 1f97c <__cxa_atexit@plt+0x131cc> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr ip, [r5] │ │ │ │ - str sl, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - sub r7, r2, #27 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 1d938 <__cxa_atexit@plt+0x11188> │ │ │ │ + ldr r7, [pc, #100] @ 1d950 <__cxa_atexit@plt+0x111a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr sl, [r8, #2] │ │ │ │ + ldr r3, [r8, #6] │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r7, [r9, #4]! │ │ │ │ + str r3, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + b 1ed68 <__cxa_atexit@plt+0x125b8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1f974 <__cxa_atexit@plt+0x131c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + mov r6, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r7, #32 │ │ │ │ + mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - addseq r4, lr, #4, 8 @ 0x4000000 │ │ │ │ - adcseq r7, pc, #52, 14 @ 0xd00000 │ │ │ │ - adcseq r7, pc, #4, 14 @ 0x100000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1f9ec <__cxa_atexit@plt+0x1323c> │ │ │ │ - ldr lr, [pc, #84] @ 1f9f8 <__cxa_atexit@plt+0x13248> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - add r9, r7, #11 │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - add lr, lr, #3 │ │ │ │ - ldr sl, [pc, #56] @ 1f9fc <__cxa_atexit@plt+0x1324c> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add r1, r3, #16 │ │ │ │ - stm r1, {r0, r8, r9} │ │ │ │ - str r7, [r3, #28] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - sub r7, r6, #27 │ │ │ │ - bx ip │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r7, pc, #116, 12 @ 0x7400000 │ │ │ │ - adcseq r7, pc, #72, 12 @ 0x4800000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 1f8ac <__cxa_atexit@plt+0x130fc> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 1d9a8 <__cxa_atexit@plt+0x111f8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r9, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 1fa8c <__cxa_atexit@plt+0x132dc> │ │ │ │ - ldr r3, [pc, #108] @ 1faa4 <__cxa_atexit@plt+0x132f4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add lr, r3, #1 │ │ │ │ - ldr r2, [pc, #100] @ 1faa8 <__cxa_atexit@plt+0x132f8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #137 @ 0x89 │ │ │ │ - ldr r1, [pc, #92] @ 1faac <__cxa_atexit@plt+0x132fc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #84] @ 1fab0 <__cxa_atexit@plt+0x13300> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #2 │ │ │ │ - ldr r3, [pc, #76] @ 1fab4 <__cxa_atexit@plt+0x13304> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - str r0, [r7, #12] │ │ │ │ - str r1, [r7, #16] │ │ │ │ - str r1, [r7, #20] │ │ │ │ - add r0, r7, #24 │ │ │ │ - stm r0, {r1, r2, lr} │ │ │ │ - sub r8, r6, #27 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #36] @ 1fab8 <__cxa_atexit@plt+0x13308> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #32 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bcc 1d9b8 <__cxa_atexit@plt+0x11208> │ │ │ │ + ldr r3, [pc, #64] @ 1d9c4 <__cxa_atexit@plt+0x11214> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1ed68 <__cxa_atexit@plt+0x125b8> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r6, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1da40 <__cxa_atexit@plt+0x11290> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1da48 <__cxa_atexit@plt+0x11298> │ │ │ │ + ldr lr, [pc, #96] @ 1da5c <__cxa_atexit@plt+0x112ac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #92] @ 1da60 <__cxa_atexit@plt+0x112b0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + ldr r1, [pc, #68] @ 1da64 <__cxa_atexit@plt+0x112b4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + b 1d898 <__cxa_atexit@plt+0x110e8> │ │ │ │ + mov r6, r3 │ │ │ │ + b 1da50 <__cxa_atexit@plt+0x112a0> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - adcseq r7, pc, #228, 10 @ 0x39000000 │ │ │ │ - adcseq r7, pc, #16, 10 @ 0x4000000 │ │ │ │ - adcseq r7, pc, #60, 10 @ 0xf000000 │ │ │ │ - adcseq r7, pc, #24, 10 @ 0x6000000 │ │ │ │ - adcseq r7, pc, #164, 10 @ 0x29000000 │ │ │ │ - addseq r4, lr, #208, 4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + @ instruction: 0xfffffe10 │ │ │ │ + adcseq r9, pc, #76, 10 @ 0x13000000 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fb64 <__cxa_atexit@plt+0x133b4> │ │ │ │ - ldr r7, [pc, #176] @ 1fb8c <__cxa_atexit@plt+0x133dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 1fb54 <__cxa_atexit@plt+0x133a4> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1fb74 <__cxa_atexit@plt+0x133c4> │ │ │ │ - ldr r7, [r9, #7] │ │ │ │ - add lr, r9, #11 │ │ │ │ - ldm lr, {r3, ip, lr} │ │ │ │ - ldr r8, [r9, #23] │ │ │ │ - ldr sl, [r9, #27] │ │ │ │ - ldr r0, [r9, #31] │ │ │ │ - ldr r1, [r9, #35] @ 0x23 │ │ │ │ - ldr r9, [pc, #120] @ 1fb94 <__cxa_atexit@plt+0x133e4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r9, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - add r1, r6, #16 │ │ │ │ - stm r1, {r3, ip, lr} │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str sl, [r6, #32] │ │ │ │ - sub r7, r2, #35 @ 0x23 │ │ │ │ - mov r6, r2 │ │ │ │ + bhi 1dad0 <__cxa_atexit@plt+0x11320> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 1daec <__cxa_atexit@plt+0x1133c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1dad8 <__cxa_atexit@plt+0x11328> │ │ │ │ + ldr r3, [pc, #76] @ 1daf0 <__cxa_atexit@plt+0x11340> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1dac0 <__cxa_atexit@plt+0x11310> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 1e9b8 <__cxa_atexit@plt+0x12208> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1fb90 <__cxa_atexit@plt+0x133e0> │ │ │ │ + ldr r7, [pc, #20] @ 1daf4 <__cxa_atexit@plt+0x11344> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - addseq r4, lr, #252, 2 @ 0x3f │ │ │ │ - adcseq r7, pc, #4, 10 @ 0x1000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1fc0c <__cxa_atexit@plt+0x1345c> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r1, sl, lr} │ │ │ │ - ldr r8, [r7, #23] │ │ │ │ - ldr r9, [r7, #27] │ │ │ │ - ldr r0, [r7, #31] │ │ │ │ - ldr r7, [r7, #35] @ 0x23 │ │ │ │ - ldr ip, [pc, #64] @ 1fc18 <__cxa_atexit@plt+0x13468> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str ip, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add r0, r3, #16 │ │ │ │ - stm r0, {r1, sl, lr} │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - sub r7, r6, #35 @ 0x23 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r7, pc, #72, 8 @ 0x48000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 1fac8 <__cxa_atexit@plt+0x13318> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + adcseq r9, pc, #196, 8 @ 0xc4000000 │ │ │ │ + andeq r0, r0, r0, lsl pc │ │ │ │ + addseq r6, lr, #160, 14 @ 0x2800000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 1fcec <__cxa_atexit@plt+0x1353c> │ │ │ │ - ldr r7, [pc, #200] @ 1fd14 <__cxa_atexit@plt+0x13564> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1fcdc <__cxa_atexit@plt+0x1352c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1fcfc <__cxa_atexit@plt+0x1354c> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r3, [r8, #11] │ │ │ │ - str r3, [sp] │ │ │ │ - ldr ip, [r8, #15] │ │ │ │ - ldr sl, [r8, #19] │ │ │ │ - ldr lr, [r8, #23] │ │ │ │ - ldr r9, [r8, #27] │ │ │ │ - ldr r0, [r8, #31] │ │ │ │ - ldr r1, [r8, #35] @ 0x23 │ │ │ │ - ldr r3, [pc, #136] @ 1fd1c <__cxa_atexit@plt+0x1356c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r8, [pc, #128] @ 1fd20 <__cxa_atexit@plt+0x13570> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - ldr r0, [sp] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str ip, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - sub r7, r2, #35 @ 0x23 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ + bhi 1db60 <__cxa_atexit@plt+0x113b0> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 1db7c <__cxa_atexit@plt+0x113cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1db68 <__cxa_atexit@plt+0x113b8> │ │ │ │ + ldr r3, [pc, #76] @ 1db80 <__cxa_atexit@plt+0x113d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1db50 <__cxa_atexit@plt+0x113a0> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 1e9b8 <__cxa_atexit@plt+0x12208> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1fd18 <__cxa_atexit@plt+0x13568> │ │ │ │ + ldr r7, [pc, #20] @ 1db84 <__cxa_atexit@plt+0x113d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - addseq r4, lr, #124 @ 0x7c │ │ │ │ - adcseq r7, pc, #224, 4 │ │ │ │ - adcseq r7, pc, #128, 6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1fda4 <__cxa_atexit@plt+0x135f4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr ip, [r7, #11] │ │ │ │ - ldr sl, [r7, #15] │ │ │ │ - ldr lr, [r7, #19] │ │ │ │ - ldr r8, [r7, #23] │ │ │ │ - ldr r9, [r7, #27] │ │ │ │ - ldr r0, [r7, #31] │ │ │ │ - ldr r7, [r7, #35] @ 0x23 │ │ │ │ - ldr r1, [pc, #72] @ 1fdb0 <__cxa_atexit@plt+0x13600> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #56] @ 1fdb4 <__cxa_atexit@plt+0x13604> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str ip, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - sub r7, r6, #35 @ 0x23 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r7, pc, #12, 4 @ 0xc0000000 │ │ │ │ - adcseq r7, pc, #164, 4 @ 0x4000000a │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 1fc38 <__cxa_atexit@plt+0x13488> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 1fe88 <__cxa_atexit@plt+0x136d8> │ │ │ │ - ldr r7, [pc, #200] @ 1feb0 <__cxa_atexit@plt+0x13700> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 1fe78 <__cxa_atexit@plt+0x136c8> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 1fe98 <__cxa_atexit@plt+0x136e8> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr lr, [r8, #7] │ │ │ │ - ldr ip, [r8, #15] │ │ │ │ - ldr sl, [r8, #19] │ │ │ │ - ldr r0, [r8, #23] │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r9, [r8, #27] │ │ │ │ - ldr r0, [r8, #31] │ │ │ │ - ldr r1, [r8, #35] @ 0x23 │ │ │ │ - ldr r3, [pc, #136] @ 1feb8 <__cxa_atexit@plt+0x13708> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r8, [pc, #128] @ 1febc <__cxa_atexit@plt+0x1370c> │ │ │ │ + adcseq r9, pc, #52, 8 @ 0x34000000 │ │ │ │ + andeq r0, r0, r0, lsl #29 │ │ │ │ + addseq r6, lr, #16, 14 @ 0x400000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1dc14 <__cxa_atexit@plt+0x11464> │ │ │ │ + ldr lr, [pc, #120] @ 1dc20 <__cxa_atexit@plt+0x11470> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r2, r7, #8 │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + ldr r8, [pc, #108] @ 1dc24 <__cxa_atexit@plt+0x11474> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str ip, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - sub r7, r2, #35 @ 0x23 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + sub lr, r3, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ands r7, r2, #3 │ │ │ │ + beq 1dbf4 <__cxa_atexit@plt+0x11444> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1dc00 <__cxa_atexit@plt+0x11450> │ │ │ │ + ldr r3, [pc, #72] @ 1dc28 <__cxa_atexit@plt+0x11478> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1dc0c <__cxa_atexit@plt+0x1145c> │ │ │ │ + b 1e9b8 <__cxa_atexit@plt+0x12208> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 1feb4 <__cxa_atexit@plt+0x13704> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [r3, #-12] │ │ │ │ + sub r5, r3, #8 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - addseq r3, lr, #232, 28 @ 0xe80 │ │ │ │ - adcseq r7, pc, #68, 2 │ │ │ │ - adcseq r7, pc, #228, 2 @ 0x39 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + adcseq r9, pc, #152, 6 @ 0x60000002 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 1ff38 <__cxa_atexit@plt+0x13788> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - ldr sl, [r7, #15] │ │ │ │ - ldr lr, [r7, #19] │ │ │ │ - ldr r8, [r7, #23] │ │ │ │ - ldr r9, [r7, #27] │ │ │ │ - ldr r0, [r7, #31] │ │ │ │ - ldr r7, [r7, #35] @ 0x23 │ │ │ │ - ldr r1, [pc, #64] @ 1ff44 <__cxa_atexit@plt+0x13794> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #48] @ 1ff48 <__cxa_atexit@plt+0x13798> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r2, ip} │ │ │ │ - add r0, r3, #16 │ │ │ │ - stm r0, {r1, sl, lr} │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - sub r7, r6, #35 @ 0x23 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1dc70 <__cxa_atexit@plt+0x114c0> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1dc88 <__cxa_atexit@plt+0x114d8> │ │ │ │ + ldr r7, [pc, #64] @ 1dc9c <__cxa_atexit@plt+0x114ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1dc7c <__cxa_atexit@plt+0x114cc> │ │ │ │ + mov r7, sl │ │ │ │ + b 1e9b8 <__cxa_atexit@plt+0x12208> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r7, pc, #112 @ 0x70 │ │ │ │ - adcseq r7, pc, #8, 2 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 1fdd4 <__cxa_atexit@plt+0x13624> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2001c <__cxa_atexit@plt+0x1386c> │ │ │ │ - ldr r7, [pc, #200] @ 20044 <__cxa_atexit@plt+0x13894> │ │ │ │ + ldr r7, [pc, #16] @ 1dca0 <__cxa_atexit@plt+0x114f0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2000c <__cxa_atexit@plt+0x1385c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 2002c <__cxa_atexit@plt+0x1387c> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr lr, [r8, #7] │ │ │ │ - ldr ip, [r8, #11] │ │ │ │ - ldr sl, [r8, #19] │ │ │ │ - ldr r0, [r8, #23] │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r9, [r8, #27] │ │ │ │ - ldr r0, [r8, #31] │ │ │ │ - ldr r1, [r8, #35] @ 0x23 │ │ │ │ - ldr r3, [pc, #136] @ 2004c <__cxa_atexit@plt+0x1389c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r8, [pc, #128] @ 20050 <__cxa_atexit@plt+0x138a0> │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr sp │ │ │ │ + addseq r6, lr, #240, 10 @ 0x3c000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1dd30 <__cxa_atexit@plt+0x11580> │ │ │ │ + ldr lr, [pc, #120] @ 1dd3c <__cxa_atexit@plt+0x1158c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r2, r7, #8 │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + ldr r8, [pc, #108] @ 1dd40 <__cxa_atexit@plt+0x11590> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str ip, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - sub r7, r2, #35 @ 0x23 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + sub lr, r3, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ands r7, r2, #3 │ │ │ │ + beq 1dd10 <__cxa_atexit@plt+0x11560> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1dd1c <__cxa_atexit@plt+0x1156c> │ │ │ │ + ldr r3, [pc, #72] @ 1dd44 <__cxa_atexit@plt+0x11594> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1dd28 <__cxa_atexit@plt+0x11578> │ │ │ │ + b 1e9b8 <__cxa_atexit@plt+0x12208> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r7, [r3, #-12] │ │ │ │ + sub r5, r3, #8 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 20048 <__cxa_atexit@plt+0x13898> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + adcseq r9, pc, #124, 4 @ 0xc0000007 │ │ │ │ + @ instruction: 0x00000cb8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1dd8c <__cxa_atexit@plt+0x115dc> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1dda4 <__cxa_atexit@plt+0x115f4> │ │ │ │ + ldr r7, [pc, #64] @ 1ddb8 <__cxa_atexit@plt+0x11608> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1dd98 <__cxa_atexit@plt+0x115e8> │ │ │ │ + mov r7, sl │ │ │ │ + b 1e9b8 <__cxa_atexit@plt+0x12208> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1ddbc <__cxa_atexit@plt+0x1160c> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - addseq r3, lr, #92, 26 @ 0x1700 │ │ │ │ - adcseq r6, pc, #176, 30 @ 0x2c0 │ │ │ │ - adcseq r7, pc, #80 @ 0x50 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + andeq r0, r0, ip, lsr ip │ │ │ │ + addseq r6, lr, #212, 8 @ 0xd4000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1de28 <__cxa_atexit@plt+0x11678> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 200d0 <__cxa_atexit@plt+0x13920> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr lr, [r7, #19] │ │ │ │ - ldr r8, [r7, #23] │ │ │ │ - ldr r9, [r7, #27] │ │ │ │ - ldr r0, [r7, #31] │ │ │ │ - ldr r7, [r7, #35] @ 0x23 │ │ │ │ - ldr r1, [pc, #68] @ 200dc <__cxa_atexit@plt+0x1392c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #52] @ 200e0 <__cxa_atexit@plt+0x13930> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r2, ip} │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - sub r7, r6, #35 @ 0x23 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + bcc 1de34 <__cxa_atexit@plt+0x11684> │ │ │ │ + ldr r1, [pc, #84] @ 1de44 <__cxa_atexit@plt+0x11694> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #80] @ 1de48 <__cxa_atexit@plt+0x11698> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r5, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r5, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r6, pc, #220, 28 @ 0xdc0 │ │ │ │ - adcseq r6, pc, #116, 30 @ 0x1d0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 1ff68 <__cxa_atexit@plt+0x137b8> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + adcseq r9, pc, #88, 2 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 201b4 <__cxa_atexit@plt+0x13a04> │ │ │ │ - ldr r7, [pc, #200] @ 201dc <__cxa_atexit@plt+0x13a2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 201a4 <__cxa_atexit@plt+0x139f4> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 201c4 <__cxa_atexit@plt+0x13a14> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr lr, [r8, #7] │ │ │ │ - ldr ip, [r8, #11] │ │ │ │ - ldr sl, [r8, #15] │ │ │ │ - ldr r0, [r8, #23] │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r9, [r8, #27] │ │ │ │ - ldr r0, [r8, #31] │ │ │ │ - ldr r1, [r8, #35] @ 0x23 │ │ │ │ - ldr r3, [pc, #136] @ 201e4 <__cxa_atexit@plt+0x13a34> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r8, [pc, #128] @ 201e8 <__cxa_atexit@plt+0x13a38> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str ip, [r6, #16] │ │ │ │ - str sl, [r6, #20] │ │ │ │ - str r3, [r6, #24] │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - sub r7, r2, #35 @ 0x23 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ + bhi 1deec <__cxa_atexit@plt+0x1173c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1def8 <__cxa_atexit@plt+0x11748> │ │ │ │ + ldr lr, [pc, #160] @ 1df1c <__cxa_atexit@plt+0x1176c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #156] @ 1df20 <__cxa_atexit@plt+0x11770> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add sl, r7, #16 │ │ │ │ + ldm sl, {r0, r2, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1df08 <__cxa_atexit@plt+0x11758> │ │ │ │ + ldr r3, [pc, #100] @ 1df24 <__cxa_atexit@plt+0x11774> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1dedc <__cxa_atexit@plt+0x1172c> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 1e9b8 <__cxa_atexit@plt+0x12208> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 201e0 <__cxa_atexit@plt+0x13a30> │ │ │ │ + ldr r7, [pc, #24] @ 1df28 <__cxa_atexit@plt+0x11778> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - addseq r3, lr, #204, 22 @ 0x33000 │ │ │ │ - adcseq r6, pc, #200, 28 @ 0xc80 │ │ │ │ - adcseq r6, pc, #184, 28 @ 0xb80 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 20264 <__cxa_atexit@plt+0x13ab4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr lr, [r7, #15] │ │ │ │ - ldr r8, [r7, #23] │ │ │ │ - ldr r9, [r7, #27] │ │ │ │ - ldr r0, [r7, #31] │ │ │ │ - ldr r7, [r7, #35] @ 0x23 │ │ │ │ - ldr r1, [pc, #64] @ 20270 <__cxa_atexit@plt+0x13ac0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #48] @ 20274 <__cxa_atexit@plt+0x13ac4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r2, ip} │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - sub r7, r6, #35 @ 0x23 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r6, pc, #244, 26 @ 0x3d00 │ │ │ │ - adcseq r6, pc, #220, 26 @ 0x3700 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 20100 <__cxa_atexit@plt+0x13950> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + adcseq r9, pc, #204 @ 0xcc │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + addseq r6, lr, #112, 6 @ 0xc0000001 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 20348 <__cxa_atexit@plt+0x13b98> │ │ │ │ - ldr r7, [pc, #200] @ 20370 <__cxa_atexit@plt+0x13bc0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 20338 <__cxa_atexit@plt+0x13b88> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 20358 <__cxa_atexit@plt+0x13ba8> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr lr, [r8, #7] │ │ │ │ - ldr ip, [r8, #11] │ │ │ │ - ldr sl, [r8, #15] │ │ │ │ - ldr r0, [r8, #23] │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r9, [r8, #27] │ │ │ │ - ldr r0, [r8, #31] │ │ │ │ - ldr r1, [r8, #35] @ 0x23 │ │ │ │ - ldr r3, [pc, #136] @ 20378 <__cxa_atexit@plt+0x13bc8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #3 │ │ │ │ - ldr r8, [pc, #128] @ 2037c <__cxa_atexit@plt+0x13bcc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str ip, [r6, #16] │ │ │ │ - str sl, [r6, #20] │ │ │ │ - str r3, [r6, #24] │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - sub r7, r2, #35 @ 0x23 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ + bhi 1df94 <__cxa_atexit@plt+0x117e4> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 1dfb0 <__cxa_atexit@plt+0x11800> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1df9c <__cxa_atexit@plt+0x117ec> │ │ │ │ + ldr r3, [pc, #76] @ 1dfb4 <__cxa_atexit@plt+0x11804> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1df84 <__cxa_atexit@plt+0x117d4> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 1bc04 <__cxa_atexit@plt+0xf454> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 20374 <__cxa_atexit@plt+0x13bc4> │ │ │ │ + ldr r7, [pc, #20] @ 1dfb8 <__cxa_atexit@plt+0x11808> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - addseq r3, lr, #64, 20 @ 0x40000 │ │ │ │ - adcseq r6, pc, #56, 26 @ 0xe00 │ │ │ │ - adcseq r6, pc, #36, 26 @ 0x900 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + bx r0 │ │ │ │ + adcseq r9, pc, #0 │ │ │ │ + @ instruction: 0xffffdc98 │ │ │ │ + addseq r6, lr, #208, 4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1e020 <__cxa_atexit@plt+0x11870> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 203f8 <__cxa_atexit@plt+0x13c48> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr lr, [r7, #15] │ │ │ │ - ldr r8, [r7, #23] │ │ │ │ - ldr r9, [r7, #27] │ │ │ │ - ldr r0, [r7, #31] │ │ │ │ - ldr r7, [r7, #35] @ 0x23 │ │ │ │ - ldr r1, [pc, #64] @ 20404 <__cxa_atexit@plt+0x13c54> │ │ │ │ + bcc 1e02c <__cxa_atexit@plt+0x1187c> │ │ │ │ + ldr r2, [pc, #80] @ 1e03c <__cxa_atexit@plt+0x1188c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #76] @ 1e040 <__cxa_atexit@plt+0x11890> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #3 │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #48] @ 20408 <__cxa_atexit@plt+0x13c58> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r2, ip} │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - sub r7, r6, #35 @ 0x23 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r5, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr sl, [r7, #20] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r5, [r9, #12] │ │ │ │ + str r1, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1b108 <__cxa_atexit@plt+0xe958> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r6, pc, #100, 24 @ 0x6400 │ │ │ │ - adcseq r6, pc, #72, 24 @ 0x4800 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 20294 <__cxa_atexit@plt+0x13ae4> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r8, pc, #92, 30 @ 0x170 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 204d8 <__cxa_atexit@plt+0x13d28> │ │ │ │ - ldr r7, [pc, #196] @ 20500 <__cxa_atexit@plt+0x13d50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 204c8 <__cxa_atexit@plt+0x13d18> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 204e8 <__cxa_atexit@plt+0x13d38> │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - ldr r3, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - ldr sl, [r9, #15] │ │ │ │ - ldr r8, [r9, #19] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r9, #27] │ │ │ │ - ldr r0, [r9, #31] │ │ │ │ - ldr r9, [r9, #35] @ 0x23 │ │ │ │ - ldr lr, [r5, #-4] │ │ │ │ - ldr ip, [r5] │ │ │ │ - str ip, [sp, #4] │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - str r9, [r6, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #112] @ 20508 <__cxa_atexit@plt+0x13d58> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str sl, [r6, #20] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str fp, [r6, #32] │ │ │ │ - sub r7, r2, #35 @ 0x23 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr fp, [sp] │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ + bhi 1e0ac <__cxa_atexit@plt+0x118fc> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 1e0c8 <__cxa_atexit@plt+0x11918> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1e0b4 <__cxa_atexit@plt+0x11904> │ │ │ │ + ldr r3, [pc, #76] @ 1e0cc <__cxa_atexit@plt+0x1191c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1e09c <__cxa_atexit@plt+0x118ec> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 1e9b8 <__cxa_atexit@plt+0x12208> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 20504 <__cxa_atexit@plt+0x13d54> │ │ │ │ + ldr r7, [pc, #20] @ 1e0d0 <__cxa_atexit@plt+0x11920> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - addseq r3, lr, #184, 16 @ 0xb80000 │ │ │ │ - adcseq r6, pc, #136, 22 @ 0x22000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 20588 <__cxa_atexit@plt+0x13dd8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - mov ip, fp │ │ │ │ - ldr fp, [r7, #15] │ │ │ │ - ldr r8, [r7, #19] │ │ │ │ - ldr r9, [r7, #27] │ │ │ │ - ldr r0, [r7, #31] │ │ │ │ - ldr r7, [r7, #35] @ 0x23 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #52] @ 20594 <__cxa_atexit@plt+0x13de4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - add r0, r3, #12 │ │ │ │ - stm r0, {r1, sl, fp} │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - sub r7, r6, #35 @ 0x23 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - mov fp, ip │ │ │ │ bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r6, pc, #192, 20 @ 0xc0000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 20428 <__cxa_atexit@plt+0x13c78> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 20664 <__cxa_atexit@plt+0x13eb4> │ │ │ │ - ldr r7, [pc, #196] @ 2068c <__cxa_atexit@plt+0x13edc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 20654 <__cxa_atexit@plt+0x13ea4> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 20674 <__cxa_atexit@plt+0x13ec4> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r8, #7] │ │ │ │ - ldr ip, [r8, #11] │ │ │ │ - ldr sl, [r8, #15] │ │ │ │ - ldr lr, [r8, #19] │ │ │ │ - ldr r9, [r8, #23] │ │ │ │ - ldr r0, [r8, #31] │ │ │ │ - ldr r1, [r8, #35] @ 0x23 │ │ │ │ - ldr r3, [pc, #132] @ 20694 <__cxa_atexit@plt+0x13ee4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r8, [pc, #124] @ 20698 <__cxa_atexit@plt+0x13ee8> │ │ │ │ + adcseq r8, pc, #232, 28 @ 0xe80 │ │ │ │ + andeq r0, r0, r4, lsr r9 │ │ │ │ + addseq r6, lr, #196, 2 @ 0x31 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1e160 <__cxa_atexit@plt+0x119b0> │ │ │ │ + ldr lr, [pc, #120] @ 1e16c <__cxa_atexit@plt+0x119bc> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r2, r7, #8 │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + ldr r8, [pc, #108] @ 1e170 <__cxa_atexit@plt+0x119c0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - add r0, r6, #8 │ │ │ │ - stm r0, {r7, fp, ip} │ │ │ │ - str sl, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r3, [r6, #32] │ │ │ │ - sub r7, r2, #35 @ 0x23 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - ldr fp, [sp] │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + sub lr, r3, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ands r7, r2, #3 │ │ │ │ + beq 1e140 <__cxa_atexit@plt+0x11990> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1e14c <__cxa_atexit@plt+0x1199c> │ │ │ │ + ldr r3, [pc, #72] @ 1e174 <__cxa_atexit@plt+0x119c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1e158 <__cxa_atexit@plt+0x119a8> │ │ │ │ + b 1e9b8 <__cxa_atexit@plt+0x12208> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r7, [r3, #-12] │ │ │ │ + sub r5, r3, #8 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 20690 <__cxa_atexit@plt+0x13ee0> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + adcseq r8, pc, #76, 28 @ 0x4c0 │ │ │ │ + andeq r0, r0, r8, lsl #17 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1e1bc <__cxa_atexit@plt+0x11a0c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1e1d4 <__cxa_atexit@plt+0x11a24> │ │ │ │ + ldr r7, [pc, #64] @ 1e1e8 <__cxa_atexit@plt+0x11a38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1e1c8 <__cxa_atexit@plt+0x11a18> │ │ │ │ + mov r7, sl │ │ │ │ + b 1e9b8 <__cxa_atexit@plt+0x12208> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1e1ec <__cxa_atexit@plt+0x11a3c> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - addseq r3, lr, #52, 14 @ 0xd00000 │ │ │ │ - adcseq r6, pc, #100, 18 @ 0x190000 │ │ │ │ - adcseq r6, pc, #4, 20 @ 0x4000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + andeq r0, r0, ip, lsl #16 │ │ │ │ + addseq r6, lr, #164 @ 0xa4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1e254 <__cxa_atexit@plt+0x11aa4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20718 <__cxa_atexit@plt+0x13f68> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr lr, [r7, #15] │ │ │ │ - ldr r8, [r7, #19] │ │ │ │ - ldr r9, [r7, #23] │ │ │ │ - ldr r0, [r7, #31] │ │ │ │ - ldr r7, [r7, #35] @ 0x23 │ │ │ │ - ldr r1, [pc, #68] @ 20724 <__cxa_atexit@plt+0x13f74> │ │ │ │ + bcc 1e260 <__cxa_atexit@plt+0x11ab0> │ │ │ │ + ldr r2, [pc, #80] @ 1e270 <__cxa_atexit@plt+0x11ac0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #76] @ 1e274 <__cxa_atexit@plt+0x11ac4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #52] @ 20728 <__cxa_atexit@plt+0x13f78> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r2, ip} │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - sub r7, r6, #35 @ 0x23 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r5, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr sl, [r7, #20] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r5, [r9, #12] │ │ │ │ + str r1, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1d6c0 <__cxa_atexit@plt+0x10f10> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r6, pc, #148, 16 @ 0x940000 │ │ │ │ - adcseq r6, pc, #44, 18 @ 0xb0000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 205b4 <__cxa_atexit@plt+0x13e04> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + adcseq r8, pc, #40, 26 @ 0xa00 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 207f0 <__cxa_atexit@plt+0x14040> │ │ │ │ - ldr r7, [pc, #188] @ 20818 <__cxa_atexit@plt+0x14068> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 207e0 <__cxa_atexit@plt+0x14030> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 20800 <__cxa_atexit@plt+0x14050> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r3, [r8, #7] │ │ │ │ - str fp, [sp] │ │ │ │ - add lr, r8, #11 │ │ │ │ - ldm lr, {fp, ip, lr} │ │ │ │ - ldr r9, [r8, #23] │ │ │ │ - ldr sl, [r8, #27] │ │ │ │ - ldr r0, [r8, #35] @ 0x23 │ │ │ │ - ldr r1, [pc, #128] @ 20820 <__cxa_atexit@plt+0x14070> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r8, [pc, #120] @ 20824 <__cxa_atexit@plt+0x14074> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - add r0, r6, #12 │ │ │ │ - stm r0, {r3, fp, ip, lr} │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str sl, [r6, #32] │ │ │ │ - sub r7, r2, #35 @ 0x23 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - ldr fp, [sp] │ │ │ │ + bhi 1e2e0 <__cxa_atexit@plt+0x11b30> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 1e2fc <__cxa_atexit@plt+0x11b4c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1e2e8 <__cxa_atexit@plt+0x11b38> │ │ │ │ + ldr r3, [pc, #76] @ 1e300 <__cxa_atexit@plt+0x11b50> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1e2d0 <__cxa_atexit@plt+0x11b20> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 1e9b8 <__cxa_atexit@plt+0x12208> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 2081c <__cxa_atexit@plt+0x1406c> │ │ │ │ + ldr r7, [pc, #20] @ 1e304 <__cxa_atexit@plt+0x11b54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - addseq r3, lr, #176, 10 @ 0x2c000000 │ │ │ │ - adcseq r6, pc, #212, 14 @ 0x3500000 │ │ │ │ - adcseq r6, pc, #116, 16 @ 0x740000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 20898 <__cxa_atexit@plt+0x140e8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - add lr, r7, #7 │ │ │ │ - ldm lr, {r1, ip, lr} │ │ │ │ - add sl, r7, #19 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r7, [r7, #35] @ 0x23 │ │ │ │ - ldr r0, [pc, #64] @ 208a4 <__cxa_atexit@plt+0x140f4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #2 │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #48] @ 208a8 <__cxa_atexit@plt+0x140f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - add r0, r3, #12 │ │ │ │ - stm r0, {r1, ip, lr} │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - sub r7, r6, #35 @ 0x23 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r6, pc, #16, 14 @ 0x400000 │ │ │ │ - adcseq r6, pc, #168, 14 @ 0x2a00000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 20748 <__cxa_atexit@plt+0x13f98> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + adcseq r8, pc, #180, 24 @ 0xb400 │ │ │ │ + andeq r0, r0, r0, lsl #14 │ │ │ │ + addseq r5, lr, #144, 30 @ 0x240 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 20974 <__cxa_atexit@plt+0x141c4> │ │ │ │ - ldr r7, [pc, #192] @ 2099c <__cxa_atexit@plt+0x141ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 20964 <__cxa_atexit@plt+0x141b4> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #40 @ 0x28 │ │ │ │ - cmp r7, ip │ │ │ │ - bcc 20984 <__cxa_atexit@plt+0x141d4> │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - ldr r3, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r9, #19] │ │ │ │ - ldr r8, [r9, #23] │ │ │ │ - ldr sl, [r9, #27] │ │ │ │ - ldr r2, [r9, #31] │ │ │ │ - ldr r9, [pc, #128] @ 209a4 <__cxa_atexit@plt+0x141f4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ - ldr lr, [r5, #-4] │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r9, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str fp, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str sl, [r6, #32] │ │ │ │ - str lr, [r6, #40] @ 0x28 │ │ │ │ - sub r7, ip, #35 @ 0x23 │ │ │ │ - mov r6, ip │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + bhi 1e370 <__cxa_atexit@plt+0x11bc0> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 1e38c <__cxa_atexit@plt+0x11bdc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1e378 <__cxa_atexit@plt+0x11bc8> │ │ │ │ + ldr r3, [pc, #76] @ 1e390 <__cxa_atexit@plt+0x11be0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1e360 <__cxa_atexit@plt+0x11bb0> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 1e9b8 <__cxa_atexit@plt+0x12208> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 209a0 <__cxa_atexit@plt+0x141f0> │ │ │ │ + ldr r7, [pc, #20] @ 1e394 <__cxa_atexit@plt+0x11be4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, ip │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - addseq r3, lr, #52, 8 @ 0x34000000 │ │ │ │ - adcseq r6, pc, #252, 12 @ 0xfc00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + bx r0 │ │ │ │ + adcseq r8, pc, #36, 24 @ 0x2400 │ │ │ │ + andeq r0, r0, r0, ror r6 │ │ │ │ + addseq r5, lr, #0, 30 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1e400 <__cxa_atexit@plt+0x11c50> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 20a1c <__cxa_atexit@plt+0x1426c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr lr, [r7, #15] │ │ │ │ - add sl, r7, #19 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - ldr ip, [pc, #64] @ 20a28 <__cxa_atexit@plt+0x14278> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str ip, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #35 @ 0x23 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + bcc 1e40c <__cxa_atexit@plt+0x11c5c> │ │ │ │ + ldr r1, [pc, #84] @ 1e41c <__cxa_atexit@plt+0x11c6c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #80] @ 1e420 <__cxa_atexit@plt+0x11c70> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r5, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r5, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r6, pc, #56, 12 @ 0x3800000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 208c8 <__cxa_atexit@plt+0x14118> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - ldr r3, [pc, #8] @ 20a5c <__cxa_atexit@plt+0x142ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - addseq r3, lr, #116, 6 @ 0xd0000001 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 3eb6c4 <__cxa_atexit@plt+0x3def14> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r8, pc, #128, 22 @ 0x20000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 20aa4 <__cxa_atexit@plt+0x142f4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 20aac <__cxa_atexit@plt+0x142fc> │ │ │ │ + bhi 1e4c4 <__cxa_atexit@plt+0x11d14> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1e4d0 <__cxa_atexit@plt+0x11d20> │ │ │ │ + ldr lr, [pc, #160] @ 1e4f4 <__cxa_atexit@plt+0x11d44> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #156] @ 1e4f8 <__cxa_atexit@plt+0x11d48> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq r6, pc, #188, 8 @ 0xbc000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add sl, r7, #16 │ │ │ │ + ldm sl, {r0, r2, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 20ad8 <__cxa_atexit@plt+0x14328> │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ + bhi 1e4e0 <__cxa_atexit@plt+0x11d30> │ │ │ │ + ldr r3, [pc, #100] @ 1e4fc <__cxa_atexit@plt+0x11d4c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1e4b4 <__cxa_atexit@plt+0x11d04> │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 20aec <__cxa_atexit@plt+0x1433c> │ │ │ │ - ldr r7, [pc, #8] @ 20ae8 <__cxa_atexit@plt+0x14338> │ │ │ │ + mov r7, sl │ │ │ │ + b 1e9b8 <__cxa_atexit@plt+0x12208> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 1e500 <__cxa_atexit@plt+0x11d50> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - addseq r3, lr, #148, 8 @ 0x94000000 │ │ │ │ - mov fp, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - ldr lr, [pc, #164] @ 20ba0 <__cxa_atexit@plt+0x143f0> │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + adcseq r8, pc, #244, 20 @ 0xf4000 │ │ │ │ + andeq r0, r0, ip, lsl r5 │ │ │ │ + addseq r5, lr, #152, 26 @ 0x2600 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1e590 <__cxa_atexit@plt+0x11de0> │ │ │ │ + ldr lr, [pc, #120] @ 1e59c <__cxa_atexit@plt+0x11dec> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #160] @ 20ba4 <__cxa_atexit@plt+0x143f4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [r5] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - add r1, r6, r9 │ │ │ │ - bne 20b60 <__cxa_atexit@plt+0x143b0> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r1, #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 20b84 <__cxa_atexit@plt+0x143d4> │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - mov r3, r1 │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - str lr, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str sl, [r1, #16] │ │ │ │ - str r0, [r3, #8] │ │ │ │ + add r2, r7, #8 │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + ldr r8, [pc, #108] @ 1e5a0 <__cxa_atexit@plt+0x11df0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + sub lr, r3, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ands r7, r2, #3 │ │ │ │ + beq 1e570 <__cxa_atexit@plt+0x11dc0> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1e57c <__cxa_atexit@plt+0x11dcc> │ │ │ │ + ldr r3, [pc, #72] @ 1e5a4 <__cxa_atexit@plt+0x11df4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 20b78 <__cxa_atexit@plt+0x143c8> │ │ │ │ - str r7, [r5] │ │ │ │ - add r9, r9, #16 │ │ │ │ - b 20b04 <__cxa_atexit@plt+0x14354> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r6, r1 │ │ │ │ + beq 1e588 <__cxa_atexit@plt+0x11dd8> │ │ │ │ + b 1e9b8 <__cxa_atexit@plt+0x12208> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [r3, #-12] │ │ │ │ + sub r5, r3, #8 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #28] @ 20ba8 <__cxa_atexit@plt+0x143f8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 20c18 <__cxa_atexit@plt+0x14468> │ │ │ │ - ldr lr, [pc, #92] @ 20c30 <__cxa_atexit@plt+0x14480> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 20c34 <__cxa_atexit@plt+0x14484> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str lr, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 20c10 <__cxa_atexit@plt+0x14460> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 20aec <__cxa_atexit@plt+0x1433c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 20c38 <__cxa_atexit@plt+0x14488> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + adcseq r8, pc, #28, 20 @ 0x1c000 │ │ │ │ + andeq r0, r0, r8, asr r4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 20aec <__cxa_atexit@plt+0x1433c> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1e5ec <__cxa_atexit@plt+0x11e3c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 20c98 <__cxa_atexit@plt+0x144e8> │ │ │ │ - ldr r7, [pc, #56] @ 20cac <__cxa_atexit@plt+0x144fc> │ │ │ │ + bhi 1e604 <__cxa_atexit@plt+0x11e54> │ │ │ │ + ldr r7, [pc, #64] @ 1e618 <__cxa_atexit@plt+0x11e68> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 20c8c <__cxa_atexit@plt+0x144dc> │ │ │ │ - str r8, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 20aec <__cxa_atexit@plt+0x1433c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + stm r5, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1e5f8 <__cxa_atexit@plt+0x11e48> │ │ │ │ + mov r7, sl │ │ │ │ + b 1e9b8 <__cxa_atexit@plt+0x12208> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 20cb0 <__cxa_atexit@plt+0x14500> │ │ │ │ + ldr r7, [pc, #16] @ 1e61c <__cxa_atexit@plt+0x11e6c> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + addseq r5, lr, #116, 24 @ 0x7400 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1e6ac <__cxa_atexit@plt+0x11efc> │ │ │ │ + ldr lr, [pc, #120] @ 1e6b8 <__cxa_atexit@plt+0x11f08> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r2, r7, #8 │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + ldr r8, [pc, #108] @ 1e6bc <__cxa_atexit@plt+0x11f0c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + sub lr, r3, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ands r7, r2, #3 │ │ │ │ + beq 1e68c <__cxa_atexit@plt+0x11edc> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1e698 <__cxa_atexit@plt+0x11ee8> │ │ │ │ + ldr r3, [pc, #72] @ 1e6c0 <__cxa_atexit@plt+0x11f10> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1e6a4 <__cxa_atexit@plt+0x11ef4> │ │ │ │ + b 1e9b8 <__cxa_atexit@plt+0x12208> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r3, #-12] │ │ │ │ + sub r5, r3, #8 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r3, lr, #216, 4 @ 0x8000000d │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + adcseq r8, pc, #0, 18 │ │ │ │ + andeq r0, r0, ip, lsr r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1e708 <__cxa_atexit@plt+0x11f58> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 20cd8 <__cxa_atexit@plt+0x14528> │ │ │ │ - stm r5, {r8, r9} │ │ │ │ - mov r7, fp │ │ │ │ - b 20aec <__cxa_atexit@plt+0x1433c> │ │ │ │ - ldr r7, [pc, #12] @ 20cec <__cxa_atexit@plt+0x1453c> │ │ │ │ + bhi 1e720 <__cxa_atexit@plt+0x11f70> │ │ │ │ + ldr r7, [pc, #64] @ 1e734 <__cxa_atexit@plt+0x11f84> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ + stm r5, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1e714 <__cxa_atexit@plt+0x11f64> │ │ │ │ + mov r7, sl │ │ │ │ + b 1e9b8 <__cxa_atexit@plt+0x12208> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 1e738 <__cxa_atexit@plt+0x11f88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq r3, lr, #148, 4 @ 0x40000009 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r3, [pc, #12] @ 20d14 <__cxa_atexit@plt+0x14564> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3eb6b4 <__cxa_atexit@plt+0x3def04> │ │ │ │ - adcseq r6, pc, #244, 4 @ 0x4000000f │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 20d6c <__cxa_atexit@plt+0x145bc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 20d78 <__cxa_atexit@plt+0x145c8> │ │ │ │ - ldr r1, [pc, #64] @ 20d88 <__cxa_atexit@plt+0x145d8> │ │ │ │ + andeq r0, r0, r0, asr #5 │ │ │ │ + addseq r5, lr, #88, 22 @ 0x16000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 1e7a4 <__cxa_atexit@plt+0x11ff4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1e7b0 <__cxa_atexit@plt+0x12000> │ │ │ │ + ldr r1, [pc, #84] @ 1e7c0 <__cxa_atexit@plt+0x12010> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 20d8c <__cxa_atexit@plt+0x145dc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb6bc <__cxa_atexit@plt+0x3def0c> │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r2, [pc, #80] @ 1e7c4 <__cxa_atexit@plt+0x12014> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r5, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r5, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - adcseq r6, pc, #0, 4 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 20dc0 <__cxa_atexit@plt+0x14610> │ │ │ │ - ldr r3, [pc, #32] @ 20dd0 <__cxa_atexit@plt+0x14620> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb6cc <__cxa_atexit@plt+0x3def1c> │ │ │ │ - ldr r7, [pc, #12] @ 20dd4 <__cxa_atexit@plt+0x14624> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + adcseq r8, pc, #220, 14 @ 0x3700000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #28 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1e834 <__cxa_atexit@plt+0x12084> │ │ │ │ + ldr lr, [pc, #88] @ 1e840 <__cxa_atexit@plt+0x12090> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r0, [pc, #64] @ 1e844 <__cxa_atexit@plt+0x12094> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-8] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + str r9, [r3, #-20] @ 0xffffffec │ │ │ │ + str r8, [r3, #-24] @ 0xffffffe8 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1e82c <__cxa_atexit@plt+0x1207c> │ │ │ │ + b 1e850 <__cxa_atexit@plt+0x120a0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - addseq r3, lr, #236, 2 @ 0x3b │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 20e18 <__cxa_atexit@plt+0x14668> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 20e24 <__cxa_atexit@plt+0x14674> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + adcseq r8, pc, #76, 14 @ 0x1300000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 1e8d0 <__cxa_atexit@plt+0x12120> │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 1e910 <__cxa_atexit@plt+0x12160> │ │ │ │ + ldr r0, [pc, #184] @ 1e940 <__cxa_atexit@plt+0x12190> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + str r0, [r9, #4]! │ │ │ │ + str r3, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r1, [r9, #16] │ │ │ │ + str r8, [r9, #20] │ │ │ │ + add r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 20e58 <__cxa_atexit@plt+0x146a8> │ │ │ │ - ldr r3, [pc, #32] @ 20e68 <__cxa_atexit@plt+0x146b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ + bhi 1e928 <__cxa_atexit@plt+0x12178> │ │ │ │ + ldr r2, [pc, #144] @ 1e944 <__cxa_atexit@plt+0x12194> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add lr, r5, #8 │ │ │ │ + stm lr, {r2, r3, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1e900 <__cxa_atexit@plt+0x12150> │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb6cc <__cxa_atexit@plt+0x3def1c> │ │ │ │ - ldr r7, [pc, #12] @ 20e6c <__cxa_atexit@plt+0x146bc> │ │ │ │ + mov r7, sl │ │ │ │ + b 1f230 <__cxa_atexit@plt+0x12a80> │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 1e91c <__cxa_atexit@plt+0x1216c> │ │ │ │ + ldr r7, [pc, #104] @ 1e94c <__cxa_atexit@plt+0x1219c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - addseq r3, lr, #84, 2 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r3, [pc, #12] @ 20e94 <__cxa_atexit@plt+0x146e4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3eb6b4 <__cxa_atexit@plt+0x3def04> │ │ │ │ - adcseq r6, pc, #116, 2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 20eec <__cxa_atexit@plt+0x1473c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 20ef8 <__cxa_atexit@plt+0x14748> │ │ │ │ - ldr r1, [pc, #64] @ 20f08 <__cxa_atexit@plt+0x14758> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 20f0c <__cxa_atexit@plt+0x1475c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb6bc <__cxa_atexit@plt+0x3def0c> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r7, [r9, #4]! │ │ │ │ + str r3, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r1, [r9, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - adcseq r6, pc, #128 @ 0x80 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 20f4c <__cxa_atexit@plt+0x1479c> │ │ │ │ - ldr r3, [pc, #44] @ 20f64 <__cxa_atexit@plt+0x147b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r9, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 20f68 <__cxa_atexit@plt+0x147b8> │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldr r7, [pc, #24] @ 1e948 <__cxa_atexit@plt+0x12198> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ + add r5, r5, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - addseq r3, lr, #104 @ 0x68 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + andeq r0, r0, r8, ror r9 │ │ │ │ + addseq r5, lr, #88, 18 @ 0x160000 │ │ │ │ + @ instruction: 0xfffffc24 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 20fa8 <__cxa_atexit@plt+0x147f8> │ │ │ │ - ldr r3, [pc, #44] @ 20fc0 <__cxa_atexit@plt+0x14810> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r9, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1e994 <__cxa_atexit@plt+0x121e4> │ │ │ │ + ldr r7, [pc, #52] @ 1e9a8 <__cxa_atexit@plt+0x121f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1e988 <__cxa_atexit@plt+0x121d8> │ │ │ │ + mov r7, sl │ │ │ │ + b 1e9b8 <__cxa_atexit@plt+0x12208> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 20fc4 <__cxa_atexit@plt+0x14814> │ │ │ │ + ldr r7, [pc, #16] @ 1e9ac <__cxa_atexit@plt+0x121fc> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - addseq r3, lr, #12 │ │ │ │ - addseq r3, lr, #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 21020 <__cxa_atexit@plt+0x14870> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 21018 <__cxa_atexit@plt+0x14868> │ │ │ │ - ldr r7, [pc, #44] @ 21028 <__cxa_atexit@plt+0x14878> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #32] @ 2102c <__cxa_atexit@plt+0x1487c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r9 │ │ │ │ - b 210c0 <__cxa_atexit@plt+0x14910> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq r5, pc, #252, 28 @ 0xfc0 │ │ │ │ - adcseq r5, pc, #244, 28 @ 0xf40 │ │ │ │ - addseq r2, lr, #184, 30 @ 0x2e0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 21064 <__cxa_atexit@plt+0x148b4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 2106c <__cxa_atexit@plt+0x148bc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 210c0 <__cxa_atexit@plt+0x14910> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r5, pc, #252, 28 @ 0xfc0 │ │ │ │ - addseq r2, lr, #120, 30 @ 0x1e0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + addseq r5, lr, #228, 16 @ 0xe40000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + ldmib r5, {r7, r9} │ │ │ │ + and r6, r2, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + beq 1ea34 <__cxa_atexit@plt+0x12284> │ │ │ │ + cmp r6, #3 │ │ │ │ + bne 1ea58 <__cxa_atexit@plt+0x122a8> │ │ │ │ + bic r6, r2, #3 │ │ │ │ + ldr r6, [r6] │ │ │ │ + ldrh r6, [r6, #-2] │ │ │ │ + sub r6, r6, #3 │ │ │ │ + cmp r6, #9 │ │ │ │ + bhi 1eb74 <__cxa_atexit@plt+0x123c4> │ │ │ │ + add r1, pc, #4 │ │ │ │ + ldr r6, [r1, r6, lsl #2] │ │ │ │ + add pc, r1, r6 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, ip, asr r1 │ │ │ │ + @ instruction: 0x000001b4 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldr r8, [r2, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ebf4 <__cxa_atexit@plt+0x12444> │ │ │ │ + ldr r1, [pc, #460] @ 1ec18 <__cxa_atexit@plt+0x12468> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + b 1eb94 <__cxa_atexit@plt+0x123e4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ebfc <__cxa_atexit@plt+0x1244c> │ │ │ │ + ldr r1, [pc, #420] @ 1ec14 <__cxa_atexit@plt+0x12464> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r2, #3] │ │ │ │ + ldr r0, [r2, #7] │ │ │ │ + ldr r2, [r2, #11] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r2, r9} │ │ │ │ + b 1eba4 <__cxa_atexit@plt+0x123f4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ebfc <__cxa_atexit@plt+0x1244c> │ │ │ │ + ldr r1, [pc, #392] @ 1ec30 <__cxa_atexit@plt+0x12480> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 1eac4 <__cxa_atexit@plt+0x12314> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ebfc <__cxa_atexit@plt+0x1244c> │ │ │ │ + ldr r1, [pc, #356] @ 1ec28 <__cxa_atexit@plt+0x12478> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r2, #1] │ │ │ │ + ldr r0, [r2, #5] │ │ │ │ + ldr r2, [r2, #9] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + b 1eba4 <__cxa_atexit@plt+0x123f4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ebf4 <__cxa_atexit@plt+0x12444> │ │ │ │ + ldr r1, [pc, #300] @ 1ec2c <__cxa_atexit@plt+0x1247c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 1eb8c <__cxa_atexit@plt+0x123dc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ec0c <__cxa_atexit@plt+0x1245c> │ │ │ │ + ldr lr, [pc, #288] @ 1ec3c <__cxa_atexit@plt+0x1248c> │ │ │ │ + add lr, pc, lr │ │ │ │ + b 1ebc8 <__cxa_atexit@plt+0x12418> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ebf4 <__cxa_atexit@plt+0x12444> │ │ │ │ + ldr r1, [pc, #232] @ 1ec20 <__cxa_atexit@plt+0x12470> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 1eb8c <__cxa_atexit@plt+0x123dc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ec0c <__cxa_atexit@plt+0x1245c> │ │ │ │ + ldr lr, [pc, #208] @ 1ec24 <__cxa_atexit@plt+0x12474> │ │ │ │ + add lr, pc, lr │ │ │ │ + b 1ebc8 <__cxa_atexit@plt+0x12418> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ebf4 <__cxa_atexit@plt+0x12444> │ │ │ │ + ldr r1, [pc, #196] @ 1ec34 <__cxa_atexit@plt+0x12484> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 1eb8c <__cxa_atexit@plt+0x123dc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ebf4 <__cxa_atexit@plt+0x12444> │ │ │ │ + ldr r1, [pc, #144] @ 1ec1c <__cxa_atexit@plt+0x1246c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r2, #1] │ │ │ │ + ldr r2, [r2, #5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r9, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ec0c <__cxa_atexit@plt+0x1245c> │ │ │ │ + ldr lr, [pc, #112] @ 1ec38 <__cxa_atexit@plt+0x12488> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r2, #1] │ │ │ │ + ldr r0, [r2, #5] │ │ │ │ + ldr r1, [r2, #9] │ │ │ │ + ldr r2, [r2, #13] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + b 1eba4 <__cxa_atexit@plt+0x123f4> │ │ │ │ + mov r7, #20 │ │ │ │ + b 1ec00 <__cxa_atexit@plt+0x12450> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + mov r7, #28 │ │ │ │ + b 1ec00 <__cxa_atexit@plt+0x12450> │ │ │ │ + @ instruction: 0xffffef5c │ │ │ │ + @ instruction: 0xfffff020 │ │ │ │ + @ instruction: 0xffffef70 │ │ │ │ + @ instruction: 0xfffff054 │ │ │ │ + @ instruction: 0xfffff2fc │ │ │ │ + @ instruction: 0xfffff4fc │ │ │ │ + @ instruction: 0xfffff548 │ │ │ │ + @ instruction: 0xfffff74c │ │ │ │ + @ instruction: 0xfffff70c │ │ │ │ + @ instruction: 0xfffff860 │ │ │ │ + @ instruction: 0xfffffcb0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 210a4 <__cxa_atexit@plt+0x148f4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 210ac <__cxa_atexit@plt+0x148fc> │ │ │ │ + bhi 1eca8 <__cxa_atexit@plt+0x124f8> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 1ecc4 <__cxa_atexit@plt+0x12514> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 210c0 <__cxa_atexit@plt+0x14910> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq r5, pc, #188, 28 @ 0xbc0 │ │ │ │ - addseq r2, lr, #36, 30 @ 0x90 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 2113c <__cxa_atexit@plt+0x1498c> │ │ │ │ - ldr r3, [pc, #120] @ 2114c <__cxa_atexit@plt+0x1499c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 21110 <__cxa_atexit@plt+0x14960> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 21120 <__cxa_atexit@plt+0x14970> │ │ │ │ - ldr r3, [pc, #92] @ 21150 <__cxa_atexit@plt+0x149a0> │ │ │ │ + bhi 1ecb0 <__cxa_atexit@plt+0x12500> │ │ │ │ + ldr r3, [pc, #76] @ 1ecc8 <__cxa_atexit@plt+0x12518> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r2, [r8, #6] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 21134 <__cxa_atexit@plt+0x14984> │ │ │ │ - b 211cc <__cxa_atexit@plt+0x14a1c> │ │ │ │ - ldr r0, [r8] │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1ec98 <__cxa_atexit@plt+0x124e8> │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 21158 <__cxa_atexit@plt+0x149a8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + mov r7, sl │ │ │ │ + b 1e9b8 <__cxa_atexit@plt+0x12208> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 21154 <__cxa_atexit@plt+0x149a4> │ │ │ │ + ldr r7, [pc, #20] @ 1eccc <__cxa_atexit@plt+0x1251c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - addseq r2, lr, #172, 28 @ 0xac0 │ │ │ │ - adcseq r5, pc, #216, 26 @ 0x3600 │ │ │ │ - addseq r2, lr, #140, 28 @ 0x8c0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2119c <__cxa_atexit@plt+0x149ec> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #48] @ 211b8 <__cxa_atexit@plt+0x14a08> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 211b0 <__cxa_atexit@plt+0x14a00> │ │ │ │ - b 211cc <__cxa_atexit@plt+0x14a1c> │ │ │ │ - ldr r7, [pc, #24] @ 211bc <__cxa_atexit@plt+0x14a0c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - adcseq r5, pc, #92, 26 @ 0x1700 │ │ │ │ - addseq r2, lr, #40, 28 @ 0x280 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 21248 <__cxa_atexit@plt+0x14a98> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - cmp r1, #92 @ 0x5c │ │ │ │ - bne 21208 <__cxa_atexit@plt+0x14a58> │ │ │ │ - ldr r3, [pc, #100] @ 21258 <__cxa_atexit@plt+0x14aa8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 2123c <__cxa_atexit@plt+0x14a8c> │ │ │ │ - mov r7, r2 │ │ │ │ - b 21270 <__cxa_atexit@plt+0x14ac0> │ │ │ │ - ldr r1, [pc, #76] @ 2125c <__cxa_atexit@plt+0x14aac> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r1, [pc, #64] @ 21260 <__cxa_atexit@plt+0x14ab0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0xfffffe28 │ │ │ │ - adcseq r5, pc, #44, 26 @ 0xb00 │ │ │ │ - addseq r2, lr, #132, 26 @ 0x2100 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 212c0 <__cxa_atexit@plt+0x14b10> │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 212fc <__cxa_atexit@plt+0x14b4c> │ │ │ │ - ldr r2, [pc, #136] @ 2131c <__cxa_atexit@plt+0x14b6c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #116] @ 21320 <__cxa_atexit@plt+0x14b70> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - b 212f0 <__cxa_atexit@plt+0x14b40> │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 21304 <__cxa_atexit@plt+0x14b54> │ │ │ │ - ldr r7, [pc, #64] @ 21314 <__cxa_atexit@plt+0x14b64> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #56] @ 21318 <__cxa_atexit@plt+0x14b68> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - b 21308 <__cxa_atexit@plt+0x14b58> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - addseq r2, lr, #12, 26 @ 0x300 │ │ │ │ - adcseq r5, pc, #108, 24 @ 0x6c00 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - adcseq r5, pc, #160, 24 @ 0xa000 │ │ │ │ - addseq r2, lr, #220, 24 @ 0xdc00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 2137c <__cxa_atexit@plt+0x14bcc> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 21374 <__cxa_atexit@plt+0x14bc4> │ │ │ │ - ldr r7, [pc, #44] @ 21384 <__cxa_atexit@plt+0x14bd4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #32] @ 21388 <__cxa_atexit@plt+0x14bd8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r9 │ │ │ │ - b 2145c <__cxa_atexit@plt+0x14cac> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq r5, pc, #160, 22 @ 0x28000 │ │ │ │ - adcseq r5, pc, #152, 22 @ 0x26000 │ │ │ │ - addseq r2, lr, #116, 24 @ 0x7400 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 213c0 <__cxa_atexit@plt+0x14c10> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 213c8 <__cxa_atexit@plt+0x14c18> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2145c <__cxa_atexit@plt+0x14cac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r5, pc, #160, 22 @ 0x28000 │ │ │ │ - addseq r2, lr, #52, 24 @ 0x3400 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + adcseq r8, pc, #236, 4 @ 0xc000000e │ │ │ │ + @ instruction: 0xfffffd38 │ │ │ │ + addseq r5, lr, #200, 10 @ 0x32000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 21400 <__cxa_atexit@plt+0x14c50> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 21408 <__cxa_atexit@plt+0x14c58> │ │ │ │ + bhi 1ed38 <__cxa_atexit@plt+0x12588> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1ed44 <__cxa_atexit@plt+0x12594> │ │ │ │ + ldr r1, [pc, #84] @ 1ed54 <__cxa_atexit@plt+0x125a4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #80] @ 1ed58 <__cxa_atexit@plt+0x125a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r5, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r5, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 2145c <__cxa_atexit@plt+0x14cac> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r5, pc, #96, 22 @ 0x18000 │ │ │ │ - addseq r2, lr, #244, 22 @ 0x3d000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 21440 <__cxa_atexit@plt+0x14c90> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 21448 <__cxa_atexit@plt+0x14c98> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 2145c <__cxa_atexit@plt+0x14cac> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r5, pc, #32, 22 @ 0x8000 │ │ │ │ - addseq r2, lr, #160, 22 @ 0x28000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r8, pc, #72, 4 @ 0x80000004 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 214d8 <__cxa_atexit@plt+0x14d28> │ │ │ │ - ldr r3, [pc, #120] @ 214e8 <__cxa_atexit@plt+0x14d38> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 214ac <__cxa_atexit@plt+0x14cfc> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 214bc <__cxa_atexit@plt+0x14d0c> │ │ │ │ - ldr r3, [pc, #92] @ 214ec <__cxa_atexit@plt+0x14d3c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r2, [r8, #6] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 214d0 <__cxa_atexit@plt+0x14d20> │ │ │ │ - b 21568 <__cxa_atexit@plt+0x14db8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 214f4 <__cxa_atexit@plt+0x14d44> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 1edf8 <__cxa_atexit@plt+0x12648> │ │ │ │ + ldr r7, [pc, #160] @ 1ee20 <__cxa_atexit@plt+0x12670> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8, r9} │ │ │ │ + ands r6, sl, #3 │ │ │ │ + beq 1eda4 <__cxa_atexit@plt+0x125f4> │ │ │ │ + ldmdb r5, {r7, r9} │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 1edb8 <__cxa_atexit@plt+0x12608> │ │ │ │ + ldr r8, [sl, #2] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 214f0 <__cxa_atexit@plt+0x14d40> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1ee0c <__cxa_atexit@plt+0x1265c> │ │ │ │ + ldr r2, [pc, #88] @ 1ee28 <__cxa_atexit@plt+0x12678> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [sl, #3] │ │ │ │ + ldr r1, [sl, #7] │ │ │ │ + ldr r0, [sl, #11] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + mov r9, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r7, [pc, #36] @ 1ee24 <__cxa_atexit@plt+0x12674> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - addseq r2, lr, #40, 22 @ 0xa000 │ │ │ │ - adcseq r5, pc, #60, 20 @ 0x3c000 │ │ │ │ - addseq r2, lr, #8, 22 @ 0x2000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 21538 <__cxa_atexit@plt+0x14d88> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + addseq r5, lr, #132, 8 @ 0x84000000 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #48] @ 21554 <__cxa_atexit@plt+0x14da4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2154c <__cxa_atexit@plt+0x14d9c> │ │ │ │ - b 21568 <__cxa_atexit@plt+0x14db8> │ │ │ │ - ldr r7, [pc, #24] @ 21558 <__cxa_atexit@plt+0x14da8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - adcseq r5, pc, #192, 18 @ 0x300000 │ │ │ │ - addseq r2, lr, #164, 20 @ 0xa4000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldmib r5, {r7, r9} │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1ee54 <__cxa_atexit@plt+0x126a4> │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 21658 <__cxa_atexit@plt+0x14ea8> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r0, #34 @ 0x22 │ │ │ │ - beq 215dc <__cxa_atexit@plt+0x14e2c> │ │ │ │ - cmp r0, #92 @ 0x5c │ │ │ │ - bne 215ec <__cxa_atexit@plt+0x14e3c> │ │ │ │ - ldr r2, [pc, #236] @ 21684 <__cxa_atexit@plt+0x14ed4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - ands r2, r3, #3 │ │ │ │ - beq 21618 <__cxa_atexit@plt+0x14e68> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 21624 <__cxa_atexit@plt+0x14e74> │ │ │ │ - ldr r7, [pc, #220] @ 21690 <__cxa_atexit@plt+0x14ee0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #216] @ 21694 <__cxa_atexit@plt+0x14ee4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - mov r7, fp │ │ │ │ - b 21740 <__cxa_atexit@plt+0x14f90> │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [pc, #136] @ 2167c <__cxa_atexit@plt+0x14ecc> │ │ │ │ + bcc 1ee9c <__cxa_atexit@plt+0x126ec> │ │ │ │ + ldr r1, [pc, #68] @ 1eeb0 <__cxa_atexit@plt+0x12700> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + ldr r0, [r3, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ str r1, [r6, #4]! │ │ │ │ - ldr r1, [pc, #124] @ 21680 <__cxa_atexit@plt+0x14ed0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - b 2164c <__cxa_atexit@plt+0x14e9c> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 21668 <__cxa_atexit@plt+0x14eb8> │ │ │ │ - ldr r3, [pc, #80] @ 21688 <__cxa_atexit@plt+0x14ed8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #76] @ 2168c <__cxa_atexit@plt+0x14edc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r9, r6 │ │ │ │ mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - mov r7, #12 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffda0 │ │ │ │ - adcseq r5, pc, #72, 18 @ 0x120000 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - addseq r2, lr, #192, 18 @ 0x300000 │ │ │ │ - adcseq r5, pc, #12, 18 @ 0x30000 │ │ │ │ - rsbeq fp, sl, #38273024 @ 0x2480000 │ │ │ │ - adcseq r5, pc, #68, 20 @ 0x44000 │ │ │ │ - addseq r2, lr, #104, 18 @ 0x1a0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 216e0 <__cxa_atexit@plt+0x14f30> │ │ │ │ - ldr r3, [pc, #120] @ 21730 <__cxa_atexit@plt+0x14f80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #116] @ 21734 <__cxa_atexit@plt+0x14f84> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmda r5, {r2, r7} │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - mov r7, fp │ │ │ │ - b 21740 <__cxa_atexit@plt+0x14f90> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 21720 <__cxa_atexit@plt+0x14f70> │ │ │ │ - ldr r7, [pc, #64] @ 21738 <__cxa_atexit@plt+0x14f88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #56] @ 2173c <__cxa_atexit@plt+0x14f8c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - rsbeq fp, sl, #148897792 @ 0x8e00000 │ │ │ │ - adcseq r5, pc, #64, 18 @ 0x100000 │ │ │ │ - addseq r2, lr, #0, 18 │ │ │ │ - adcseq r5, pc, #72, 16 @ 0x480000 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r2, [pc, #220] @ 21828 <__cxa_atexit@plt+0x15078> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldrb r1, [r7] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 21794 <__cxa_atexit@plt+0x14fe4> │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - ldr r7, [r3, #20] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 217b0 <__cxa_atexit@plt+0x15000> │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - cmp r1, r3 │ │ │ │ - beq 217bc <__cxa_atexit@plt+0x1500c> │ │ │ │ - ldr r7, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - b 2174c <__cxa_atexit@plt+0x14f9c> │ │ │ │ - ldr r3, [pc, #148] @ 21830 <__cxa_atexit@plt+0x15080> │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1ef40 <__cxa_atexit@plt+0x12790> │ │ │ │ + ldr lr, [pc, #120] @ 1ef4c <__cxa_atexit@plt+0x1279c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r2, r7, #8 │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + ldr r8, [pc, #108] @ 1ef50 <__cxa_atexit@plt+0x127a0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + sub lr, r3, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ands r7, r2, #3 │ │ │ │ + beq 1ef20 <__cxa_atexit@plt+0x12770> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1ef2c <__cxa_atexit@plt+0x1277c> │ │ │ │ + ldr r3, [pc, #72] @ 1ef54 <__cxa_atexit@plt+0x127a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 21804 <__cxa_atexit@plt+0x15054> │ │ │ │ - b 21848 <__cxa_atexit@plt+0x15098> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2180c <__cxa_atexit@plt+0x1505c> │ │ │ │ - ldr r7, [pc, #96] @ 21834 <__cxa_atexit@plt+0x15084> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #76] @ 21838 <__cxa_atexit@plt+0x15088> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r1, r2, r6} │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + beq 1ef38 <__cxa_atexit@plt+0x12788> │ │ │ │ + b 1f230 <__cxa_atexit@plt+0x12a80> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [r3, #-12] │ │ │ │ + sub r5, r3, #8 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 2182c <__cxa_atexit@plt+0x1507c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #4]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - @ instruction: 0x000002b8 │ │ │ │ - muleq r0, r0, r2 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0xfffffc00 │ │ │ │ - adcseq r5, pc, #96, 14 @ 0x1800000 │ │ │ │ - addseq r2, lr, #196, 14 @ 0x3100000 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + adcseq r8, pc, #108 @ 0x6c │ │ │ │ + andeq r0, r0, r0, lsr #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2189c <__cxa_atexit@plt+0x150ec> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 21908 <__cxa_atexit@plt+0x15158> │ │ │ │ - ldr r7, [pc, #232] @ 21954 <__cxa_atexit@plt+0x151a4> │ │ │ │ + bne 1ef9c <__cxa_atexit@plt+0x127ec> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1efb4 <__cxa_atexit@plt+0x12804> │ │ │ │ + ldr r7, [pc, #64] @ 1efc8 <__cxa_atexit@plt+0x12818> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #212] @ 21958 <__cxa_atexit@plt+0x151a8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r1, r2, r6} │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + stm r5, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1efa8 <__cxa_atexit@plt+0x127f8> │ │ │ │ + mov r7, sl │ │ │ │ + b 1f230 <__cxa_atexit@plt+0x12a80> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 21924 <__cxa_atexit@plt+0x15174> │ │ │ │ - ldr r7, [pc, #144] @ 21948 <__cxa_atexit@plt+0x15198> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr lr, [pc, #132] @ 2194c <__cxa_atexit@plt+0x1519c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - sub r0, r3, #18 │ │ │ │ - ldr r7, [pc, #116] @ 21950 <__cxa_atexit@plt+0x151a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #225 @ 0xe1 │ │ │ │ - add r7, r7, #512 @ 0x200 │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - add r2, r6, #16 │ │ │ │ - stm r2, {r1, r6, lr} │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r6, [pc, #52] @ 21944 <__cxa_atexit@plt+0x15194> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - ldr r6, [pc, #20] @ 21940 <__cxa_atexit@plt+0x15190> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - @ instruction: 0xfffffb5c │ │ │ │ - adcseq r5, pc, #132, 12 @ 0x8400000 │ │ │ │ - adcseq r5, pc, #80, 14 @ 0x1400000 │ │ │ │ - @ instruction: 0xfffffb68 │ │ │ │ - adcseq r5, pc, #200, 12 @ 0xc800000 │ │ │ │ - addseq r2, lr, #164, 12 @ 0xa400000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 219d4 <__cxa_atexit@plt+0x15224> │ │ │ │ - ldr r7, [pc, #100] @ 219ec <__cxa_atexit@plt+0x1523c> │ │ │ │ + ldr r7, [pc, #16] @ 1efcc <__cxa_atexit@plt+0x1281c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr lr, [pc, #88] @ 219f0 <__cxa_atexit@plt+0x15240> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - sub r0, r6, #18 │ │ │ │ - ldr r7, [pc, #72] @ 219f4 <__cxa_atexit@plt+0x15244> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #225 @ 0xe1 │ │ │ │ - add r7, r7, #512 @ 0x200 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add r2, r3, #16 │ │ │ │ - stm r2, {r1, r3, lr} │ │ │ │ - str r7, [r3, #28] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #28] @ 219f8 <__cxa_atexit@plt+0x15248> │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #5 │ │ │ │ + addseq r5, lr, #204, 4 @ 0xc000000c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1f05c <__cxa_atexit@plt+0x128ac> │ │ │ │ + ldr lr, [pc, #120] @ 1f068 <__cxa_atexit@plt+0x128b8> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r2, r7, #8 │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + ldr r8, [pc, #108] @ 1f06c <__cxa_atexit@plt+0x128bc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + sub lr, r3, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ands r7, r2, #3 │ │ │ │ + beq 1f03c <__cxa_atexit@plt+0x1288c> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1f048 <__cxa_atexit@plt+0x12898> │ │ │ │ + ldr r3, [pc, #72] @ 1f070 <__cxa_atexit@plt+0x128c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ str r3, [r5] │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffa8c │ │ │ │ - adcseq r5, pc, #180, 10 @ 0x2d000000 │ │ │ │ - adcseq r5, pc, #128, 12 @ 0x8000000 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - addseq r2, lr, #4, 12 @ 0x400000 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 21a60 <__cxa_atexit@plt+0x152b0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 21a74 <__cxa_atexit@plt+0x152c4> │ │ │ │ - ldr r7, [pc, #100] @ 21a94 <__cxa_atexit@plt+0x152e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #80] @ 21a98 <__cxa_atexit@plt+0x152e8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r1, r2, r6} │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1f054 <__cxa_atexit@plt+0x128a4> │ │ │ │ + b 1f230 <__cxa_atexit@plt+0x12a80> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 21740 <__cxa_atexit@plt+0x14f90> │ │ │ │ - ldr r6, [pc, #20] @ 21a90 <__cxa_atexit@plt+0x152e0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #12]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0xfffff9a4 │ │ │ │ - adcseq r5, pc, #4, 10 @ 0x1000000 │ │ │ │ - addseq r2, lr, #100, 10 @ 0x19000000 │ │ │ │ + ldr r7, [r3, #-12] │ │ │ │ + sub r5, r3, #8 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + adcseq r7, pc, #80, 30 @ 0x140 │ │ │ │ + andeq r0, r0, r4, lsl #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 21af0 <__cxa_atexit@plt+0x15340> │ │ │ │ - ldr r7, [pc, #68] @ 21b08 <__cxa_atexit@plt+0x15358> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1f0b8 <__cxa_atexit@plt+0x12908> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1f0d0 <__cxa_atexit@plt+0x12920> │ │ │ │ + ldr r7, [pc, #64] @ 1f0e4 <__cxa_atexit@plt+0x12934> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 21b0c <__cxa_atexit@plt+0x1535c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + stm r5, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1f0c4 <__cxa_atexit@plt+0x12914> │ │ │ │ + mov r7, sl │ │ │ │ + b 1f230 <__cxa_atexit@plt+0x12a80> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 21b10 <__cxa_atexit@plt+0x15360> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - @ instruction: 0xfffff910 │ │ │ │ - adcseq r5, pc, #112, 8 @ 0x70000000 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - addseq r2, lr, #244, 8 @ 0xf4000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r7, [pc, #16] @ 1f0e8 <__cxa_atexit@plt+0x12938> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + addseq r5, lr, #176, 2 @ 0x2c │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 21b48 <__cxa_atexit@plt+0x15398> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 21b50 <__cxa_atexit@plt+0x153a0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi 1f188 <__cxa_atexit@plt+0x129d8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1f194 <__cxa_atexit@plt+0x129e4> │ │ │ │ + ldr r2, [pc, #156] @ 1f1b8 <__cxa_atexit@plt+0x12a08> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #152] @ 1f1bc <__cxa_atexit@plt+0x12a0c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 21b60 <__cxa_atexit@plt+0x153b0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq r5, pc, #24, 8 @ 0x18000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr sl, [r7, #20] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 21bdc <__cxa_atexit@plt+0x1542c> │ │ │ │ - ldr r3, [pc, #120] @ 21bec <__cxa_atexit@plt+0x1543c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 21bb0 <__cxa_atexit@plt+0x15400> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 21bc0 <__cxa_atexit@plt+0x15410> │ │ │ │ - ldr r3, [pc, #92] @ 21bf0 <__cxa_atexit@plt+0x15440> │ │ │ │ + bhi 1f1a4 <__cxa_atexit@plt+0x129f4> │ │ │ │ + ldr r3, [pc, #100] @ 1f1c0 <__cxa_atexit@plt+0x12a10> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r2, [r8, #6] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 21bd4 <__cxa_atexit@plt+0x15424> │ │ │ │ - b 21c6c <__cxa_atexit@plt+0x154bc> │ │ │ │ - ldr r0, [r8] │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1f178 <__cxa_atexit@plt+0x129c8> │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, sl │ │ │ │ + b 1f230 <__cxa_atexit@plt+0x12a80> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 21bf8 <__cxa_atexit@plt+0x15448> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 21bf4 <__cxa_atexit@plt+0x15444> │ │ │ │ + ldr r7, [pc, #24] @ 1f1c4 <__cxa_atexit@plt+0x12a14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - addseq r2, lr, #44, 8 @ 0x2c000000 │ │ │ │ - adcseq r5, pc, #56, 6 @ 0xe0000000 │ │ │ │ - addseq r2, lr, #12, 8 @ 0xc000000 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + adcseq r7, pc, #44, 28 @ 0x2c0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + addseq r5, lr, #220 @ 0xdc │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 21c3c <__cxa_atexit@plt+0x1548c> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #48] @ 21c58 <__cxa_atexit@plt+0x154a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 21c50 <__cxa_atexit@plt+0x154a0> │ │ │ │ - b 21c6c <__cxa_atexit@plt+0x154bc> │ │ │ │ - ldr r7, [pc, #24] @ 21c5c <__cxa_atexit@plt+0x154ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1f20c <__cxa_atexit@plt+0x12a5c> │ │ │ │ + ldr r7, [pc, #52] @ 1f220 <__cxa_atexit@plt+0x12a70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1f200 <__cxa_atexit@plt+0x12a50> │ │ │ │ + mov r7, sl │ │ │ │ + b 1f230 <__cxa_atexit@plt+0x12a80> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #16] @ 1f224 <__cxa_atexit@plt+0x12a74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - adcseq r5, pc, #188, 4 @ 0xc000000b │ │ │ │ - addseq r2, lr, #168, 6 @ 0xa0000002 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 21d3c <__cxa_atexit@plt+0x1558c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne 21cdc <__cxa_atexit@plt+0x1552c> │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 21d4c <__cxa_atexit@plt+0x1559c> │ │ │ │ - ldr r3, [pc, #192] @ 21d60 <__cxa_atexit@plt+0x155b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 21d10 <__cxa_atexit@plt+0x15560> │ │ │ │ + addseq r5, lr, #116 @ 0x74 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldmib r5, {r2, r9} │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 21d20 <__cxa_atexit@plt+0x15570> │ │ │ │ - ldr r3, [pc, #164] @ 21d64 <__cxa_atexit@plt+0x155b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r2, [r8, #6] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 21d34 <__cxa_atexit@plt+0x15584> │ │ │ │ - b 21f54 <__cxa_atexit@plt+0x157a4> │ │ │ │ - ldr r2, [pc, #136] @ 21d6c <__cxa_atexit@plt+0x155bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #124] @ 21d70 <__cxa_atexit@plt+0x155c0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ + beq 1f258 <__cxa_atexit@plt+0x12aa8> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 1f2a4 <__cxa_atexit@plt+0x12af4> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1f310 <__cxa_atexit@plt+0x12b60> │ │ │ │ + ldr r1, [pc, #228] @ 1f354 <__cxa_atexit@plt+0x12ba4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + str r0, [r6, #20] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r9, r6 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 21d74 <__cxa_atexit@plt+0x155c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 1f318 <__cxa_atexit@plt+0x12b68> │ │ │ │ + ldr r1, [pc, #140] @ 1f348 <__cxa_atexit@plt+0x12b98> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1f328 <__cxa_atexit@plt+0x12b78> │ │ │ │ + ldr r7, [pc, #104] @ 1f34c <__cxa_atexit@plt+0x12b9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + stmib r5, {r2, r6} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1f300 <__cxa_atexit@plt+0x12b50> │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1e9b8 <__cxa_atexit@plt+0x12208> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ + b 1f31c <__cxa_atexit@plt+0x12b6c> │ │ │ │ + mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r7, [pc, #20] @ 21d68 <__cxa_atexit@plt+0x155b8> │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldr r7, [pc, #32] @ 1f350 <__cxa_atexit@plt+0x12ba0> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #4 │ │ │ │ - muleq r0, r0, r2 │ │ │ │ - addseq r2, lr, #204, 4 @ 0xc000000c │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ - adcseq r5, pc, #88, 4 @ 0x80000005 │ │ │ │ - adcseq r5, pc, #216, 2 @ 0x36 │ │ │ │ - addseq r2, lr, #144, 4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + @ instruction: 0xfffffbfc │ │ │ │ + @ instruction: 0xfffff6d0 │ │ │ │ + addseq r4, lr, #80, 30 @ 0x140 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 21dac <__cxa_atexit@plt+0x155fc> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 21db4 <__cxa_atexit@plt+0x15604> │ │ │ │ + bhi 1f3c0 <__cxa_atexit@plt+0x12c10> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 1f3dc <__cxa_atexit@plt+0x12c2c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 21e48 <__cxa_atexit@plt+0x15698> │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1f3c8 <__cxa_atexit@plt+0x12c18> │ │ │ │ + ldr r3, [pc, #76] @ 1f3e0 <__cxa_atexit@plt+0x12c30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1f3b0 <__cxa_atexit@plt+0x12c00> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 1e9b8 <__cxa_atexit@plt+0x12208> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r5, pc, #180, 2 @ 0x2d │ │ │ │ - addseq r2, lr, #80, 4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r7, [pc, #20] @ 1f3e4 <__cxa_atexit@plt+0x12c34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + adcseq r7, pc, #212, 22 @ 0x35000 │ │ │ │ + @ instruction: 0xfffff620 │ │ │ │ + addseq r4, lr, #176, 28 @ 0xb00 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 21dec <__cxa_atexit@plt+0x1563c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 21df4 <__cxa_atexit@plt+0x15644> │ │ │ │ + bhi 1f450 <__cxa_atexit@plt+0x12ca0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1f45c <__cxa_atexit@plt+0x12cac> │ │ │ │ + ldr r1, [pc, #84] @ 1f46c <__cxa_atexit@plt+0x12cbc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #80] @ 1f470 <__cxa_atexit@plt+0x12cc0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r5, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r5, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 21e48 <__cxa_atexit@plt+0x15698> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r5, pc, #116, 2 │ │ │ │ - addseq r2, lr, #16, 4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r7, pc, #48, 22 @ 0xc000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 21e2c <__cxa_atexit@plt+0x1567c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 21e34 <__cxa_atexit@plt+0x15684> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi 1f514 <__cxa_atexit@plt+0x12d64> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 1f520 <__cxa_atexit@plt+0x12d70> │ │ │ │ + ldr lr, [pc, #160] @ 1f544 <__cxa_atexit@plt+0x12d94> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #156] @ 1f548 <__cxa_atexit@plt+0x12d98> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 21e48 <__cxa_atexit@plt+0x15698> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq r5, pc, #52, 2 │ │ │ │ - addseq r2, lr, #204, 2 @ 0x33 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add sl, r7, #16 │ │ │ │ + ldm sl, {r0, r2, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 21ec4 <__cxa_atexit@plt+0x15714> │ │ │ │ - ldr r3, [pc, #120] @ 21ed4 <__cxa_atexit@plt+0x15724> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 21e98 <__cxa_atexit@plt+0x156e8> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 21ea8 <__cxa_atexit@plt+0x156f8> │ │ │ │ - ldr r3, [pc, #92] @ 21ed8 <__cxa_atexit@plt+0x15728> │ │ │ │ + bhi 1f530 <__cxa_atexit@plt+0x12d80> │ │ │ │ + ldr r3, [pc, #100] @ 1f54c <__cxa_atexit@plt+0x12d9c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r2, [r8, #6] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 21ebc <__cxa_atexit@plt+0x1570c> │ │ │ │ - b 21f54 <__cxa_atexit@plt+0x157a4> │ │ │ │ - ldr r0, [r8] │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1f504 <__cxa_atexit@plt+0x12d54> │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, sl │ │ │ │ + b 1e9b8 <__cxa_atexit@plt+0x12208> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 21ee0 <__cxa_atexit@plt+0x15730> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 21edc <__cxa_atexit@plt+0x1572c> │ │ │ │ + ldr r7, [pc, #24] @ 1f550 <__cxa_atexit@plt+0x12da0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - addseq r2, lr, #84, 2 │ │ │ │ - adcseq r5, pc, #80 @ 0x50 │ │ │ │ - addseq r2, lr, #36, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 21f24 <__cxa_atexit@plt+0x15774> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #48] @ 21f40 <__cxa_atexit@plt+0x15790> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 21f38 <__cxa_atexit@plt+0x15788> │ │ │ │ - b 21f54 <__cxa_atexit@plt+0x157a4> │ │ │ │ - ldr r7, [pc, #24] @ 21f44 <__cxa_atexit@plt+0x15794> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - adcseq r4, pc, #212, 30 @ 0x350 │ │ │ │ - addseq r2, lr, #192 @ 0xc0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 21fe0 <__cxa_atexit@plt+0x15830> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - beq 21f98 <__cxa_atexit@plt+0x157e8> │ │ │ │ - cmp r2, #92 @ 0x5c │ │ │ │ - bne 21fa0 <__cxa_atexit@plt+0x157f0> │ │ │ │ - ldr r3, [pc, #116] @ 21ff8 <__cxa_atexit@plt+0x15848> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 21fd4 <__cxa_atexit@plt+0x15824> │ │ │ │ - mov r7, r8 │ │ │ │ - b 22008 <__cxa_atexit@plt+0x15858> │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 21b60 <__cxa_atexit@plt+0x153b0> │ │ │ │ - ldr r2, [pc, #72] @ 21ff0 <__cxa_atexit@plt+0x15840> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 21ff4 <__cxa_atexit@plt+0x15844> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffdd8 │ │ │ │ - adcseq r4, pc, #148, 30 @ 0x250 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - addseq r2, lr, #12 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2208c <__cxa_atexit@plt+0x158dc> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r3, #6] │ │ │ │ - ldr r1, [pc, #268] @ 22134 <__cxa_atexit@plt+0x15984> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 220c4 <__cxa_atexit@plt+0x15914> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 22118 <__cxa_atexit@plt+0x15968> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - add r7, r6, #4 │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne 220d0 <__cxa_atexit@plt+0x15920> │ │ │ │ - ldr r2, [pc, #220] @ 22140 <__cxa_atexit@plt+0x15990> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #216] @ 22144 <__cxa_atexit@plt+0x15994> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #204] @ 22148 <__cxa_atexit@plt+0x15998> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - add r2, r2, #57 @ 0x39 │ │ │ │ - add r2, r2, #256 @ 0x100 │ │ │ │ - b 220ec <__cxa_atexit@plt+0x1593c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 22108 <__cxa_atexit@plt+0x15958> │ │ │ │ - ldr r7, [pc, #136] @ 2212c <__cxa_atexit@plt+0x1597c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #128] @ 22130 <__cxa_atexit@plt+0x15980> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - b 220fc <__cxa_atexit@plt+0x1594c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #96] @ 22138 <__cxa_atexit@plt+0x15988> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #92] @ 2213c <__cxa_atexit@plt+0x1598c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldm r5, {r1, r2} │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - addseq r1, lr, #132, 30 @ 0x210 │ │ │ │ - adcseq r4, pc, #156, 28 @ 0x9c0 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - @ instruction: 0xfffffce8 │ │ │ │ - adcseq r4, pc, #108, 28 @ 0x6c0 │ │ │ │ - @ instruction: 0xfffffd9c │ │ │ │ - adcseq r4, pc, #224, 28 @ 0xe00 │ │ │ │ - adcseq r4, pc, #176, 30 @ 0x2c0 │ │ │ │ - addseq r1, lr, #188, 28 @ 0xbc0 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + adcseq r7, pc, #164, 20 @ 0xa4000 │ │ │ │ + @ instruction: 0xfffff4cc │ │ │ │ + addseq r4, lr, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 221e0 <__cxa_atexit@plt+0x15a30> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - add r7, r3, #4 │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne 221ac <__cxa_atexit@plt+0x159fc> │ │ │ │ - ldr r2, [pc, #112] @ 221f4 <__cxa_atexit@plt+0x15a44> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #108] @ 221f8 <__cxa_atexit@plt+0x15a48> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r2, [pc, #96] @ 221fc <__cxa_atexit@plt+0x15a4c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - add r2, r2, #57 @ 0x39 │ │ │ │ - add r2, r2, #256 @ 0x100 │ │ │ │ - b 221c8 <__cxa_atexit@plt+0x15a18> │ │ │ │ - ldr r8, [pc, #56] @ 221ec <__cxa_atexit@plt+0x15a3c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #52] @ 221f0 <__cxa_atexit@plt+0x15a40> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffc0c │ │ │ │ - adcseq r4, pc, #144, 26 @ 0x2400 │ │ │ │ - @ instruction: 0xfffffc7c │ │ │ │ - adcseq r4, pc, #192, 26 @ 0x3000 │ │ │ │ - adcseq r4, pc, #144, 28 @ 0x900 │ │ │ │ - addseq r1, lr, #24, 28 @ 0x180 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 22258 <__cxa_atexit@plt+0x15aa8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 22250 <__cxa_atexit@plt+0x15aa0> │ │ │ │ - ldr r7, [pc, #44] @ 22260 <__cxa_atexit@plt+0x15ab0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #32] @ 22264 <__cxa_atexit@plt+0x15ab4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r5, r9 │ │ │ │ - b 21e48 <__cxa_atexit@plt+0x15698> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq r4, pc, #196, 24 @ 0xc400 │ │ │ │ - adcseq r4, pc, #188, 24 @ 0xbc00 │ │ │ │ - addseq r1, lr, #200, 26 @ 0x3200 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 222c4 <__cxa_atexit@plt+0x15b14> │ │ │ │ - ldr r2, [pc, #88] @ 222e0 <__cxa_atexit@plt+0x15b30> │ │ │ │ + bhi 1f5bc <__cxa_atexit@plt+0x12e0c> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 1f5d8 <__cxa_atexit@plt+0x12e28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #16 │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 222cc <__cxa_atexit@plt+0x15b1c> │ │ │ │ - ldr r7, [pc, #64] @ 222e4 <__cxa_atexit@plt+0x15b34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 222b8 <__cxa_atexit@plt+0x15b08> │ │ │ │ - mov r7, r8 │ │ │ │ - b 223b0 <__cxa_atexit@plt+0x15c00> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + bhi 1f5c4 <__cxa_atexit@plt+0x12e14> │ │ │ │ + ldr r3, [pc, #76] @ 1f5dc <__cxa_atexit@plt+0x12e2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1f5ac <__cxa_atexit@plt+0x12dfc> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 1e9b8 <__cxa_atexit@plt+0x12208> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 222e8 <__cxa_atexit@plt+0x15b38> │ │ │ │ + ldr r7, [pc, #20] @ 1f5e0 <__cxa_atexit@plt+0x12e30> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq r4, pc, #200, 24 @ 0xc800 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - addseq r1, lr, #100, 26 @ 0x1900 │ │ │ │ - addseq r1, lr, #68, 26 @ 0x1100 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 22330 <__cxa_atexit@plt+0x15b80> │ │ │ │ - ldr r7, [pc, #48] @ 22340 <__cxa_atexit@plt+0x15b90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 22324 <__cxa_atexit@plt+0x15b74> │ │ │ │ - mov r7, r8 │ │ │ │ - b 223b0 <__cxa_atexit@plt+0x15c00> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 22344 <__cxa_atexit@plt+0x15b94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - addseq r1, lr, #0, 26 │ │ │ │ - addseq r1, lr, #120, 24 @ 0x7800 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + adcseq r7, pc, #216, 18 @ 0x360000 │ │ │ │ + @ instruction: 0xfffff424 │ │ │ │ + addseq r4, lr, #180, 24 @ 0xb400 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2238c <__cxa_atexit@plt+0x15bdc> │ │ │ │ - ldr r7, [pc, #48] @ 2239c <__cxa_atexit@plt+0x15bec> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1f628 <__cxa_atexit@plt+0x12e78> │ │ │ │ + ldr r7, [pc, #52] @ 1f63c <__cxa_atexit@plt+0x12e8c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 22380 <__cxa_atexit@plt+0x15bd0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 223b0 <__cxa_atexit@plt+0x15c00> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1f61c <__cxa_atexit@plt+0x12e6c> │ │ │ │ + mov r7, sl │ │ │ │ + b 1f64c <__cxa_atexit@plt+0x12e9c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 223a0 <__cxa_atexit@plt+0x15bf0> │ │ │ │ + ldr r7, [pc, #16] @ 1f640 <__cxa_atexit@plt+0x12e90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r1, lr, #164, 24 @ 0xa400 │ │ │ │ - addseq r1, lr, #140, 24 @ 0x8c00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2242c <__cxa_atexit@plt+0x15c7c> │ │ │ │ + addseq r4, lr, #92, 24 @ 0x5c00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r1, [pc, #196] @ 22494 <__cxa_atexit@plt+0x15ce4> │ │ │ │ + ldmib r5, {r7, r9} │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 1f674 <__cxa_atexit@plt+0x12ec4> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 1f6a8 <__cxa_atexit@plt+0x12ef8> │ │ │ │ + ldr r8, [r3, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1f6f4 <__cxa_atexit@plt+0x12f44> │ │ │ │ + ldr r1, [pc, #136] @ 1f714 <__cxa_atexit@plt+0x12f64> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 22444 <__cxa_atexit@plt+0x15c94> │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + b 1f6e4 <__cxa_atexit@plt+0x12f34> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 22480 <__cxa_atexit@plt+0x15cd0> │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r9, r6, #4 │ │ │ │ - cmp r1, #39 @ 0x27 │ │ │ │ - bne 22450 <__cxa_atexit@plt+0x15ca0> │ │ │ │ - add r6, r6, #12 │ │ │ │ - ldr r3, [pc, #132] @ 22498 <__cxa_atexit@plt+0x15ce8> │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 1f6fc <__cxa_atexit@plt+0x12f4c> │ │ │ │ + ldr lr, [pc, #80] @ 1f710 <__cxa_atexit@plt+0x12f60> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + add r3, r3, #7 │ │ │ │ + ldm r3, {r0, r1, r3} │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r7, #20 │ │ │ │ + b 1f700 <__cxa_atexit@plt+0x12f50> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffdb8 │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1f7a4 <__cxa_atexit@plt+0x12ff4> │ │ │ │ + ldr lr, [pc, #120] @ 1f7b0 <__cxa_atexit@plt+0x13000> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r2, r7, #8 │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + ldr r8, [pc, #108] @ 1f7b4 <__cxa_atexit@plt+0x13004> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + sub lr, r3, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ands r7, r2, #3 │ │ │ │ + beq 1f784 <__cxa_atexit@plt+0x12fd4> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1f790 <__cxa_atexit@plt+0x12fe0> │ │ │ │ + ldr r3, [pc, #72] @ 1f7b8 <__cxa_atexit@plt+0x13008> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #128] @ 2249c <__cxa_atexit@plt+0x15cec> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r6] │ │ │ │ - str r3, [r9] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r7, [pc, #108] @ 224a0 <__cxa_atexit@plt+0x15cf0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #100] @ 224a4 <__cxa_atexit@plt+0x15cf4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1f79c <__cxa_atexit@plt+0x12fec> │ │ │ │ + b 1f92c <__cxa_atexit@plt+0x1317c> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [r3, #-12] │ │ │ │ + sub r5, r3, #8 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [pc, #80] @ 224a8 <__cxa_atexit@plt+0x15cf8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #76] @ 224ac <__cxa_atexit@plt+0x15cfc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r0, r7, r9} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r1, [r6, #4] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - rsbeq sl, sl, #606208 @ 0x94000 │ │ │ │ - addseq r1, lr, #152, 22 @ 0x26000 │ │ │ │ - addseq r1, lr, #140, 22 @ 0x23000 │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - adcseq r4, pc, #236, 20 @ 0xec000 │ │ │ │ - addseq r1, lr, #128, 22 @ 0x20000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 22534 <__cxa_atexit@plt+0x15d84> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r9, r3, #4 │ │ │ │ - cmp r1, #39 @ 0x27 │ │ │ │ - bne 22508 <__cxa_atexit@plt+0x15d58> │ │ │ │ - add r6, r3, #12 │ │ │ │ - ldr r3, [pc, #80] @ 22540 <__cxa_atexit@plt+0x15d90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #76] @ 22544 <__cxa_atexit@plt+0x15d94> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r6] │ │ │ │ - str r3, [r9] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r1, [pc, #56] @ 22548 <__cxa_atexit@plt+0x15d98> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #52] @ 2254c <__cxa_atexit@plt+0x15d9c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r0, r7, r9} │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r1, [r3, #4] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - rsbeq sl, sl, #4784128 @ 0x490000 │ │ │ │ - @ instruction: 0xfffffd60 │ │ │ │ - adcseq r4, pc, #52, 20 @ 0x34000 │ │ │ │ - addseq r1, lr, #232, 20 @ 0xe8000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 225c0 <__cxa_atexit@plt+0x15e10> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 225b8 <__cxa_atexit@plt+0x15e08> │ │ │ │ - ldr r7, [pc, #96] @ 225e4 <__cxa_atexit@plt+0x15e34> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 225c8 <__cxa_atexit@plt+0x15e18> │ │ │ │ - ldr r3, [pc, #80] @ 225f0 <__cxa_atexit@plt+0x15e40> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #76] @ 225f4 <__cxa_atexit@plt+0x15e44> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + adcseq r7, pc, #8, 16 @ 0x80000 │ │ │ │ + @ instruction: 0x000001b8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1f800 <__cxa_atexit@plt+0x13050> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1f818 <__cxa_atexit@plt+0x13068> │ │ │ │ + ldr r7, [pc, #64] @ 1f82c <__cxa_atexit@plt+0x1307c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r0, [pc, #68] @ 225f8 <__cxa_atexit@plt+0x15e48> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stm r5, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1f80c <__cxa_atexit@plt+0x1305c> │ │ │ │ + mov r7, sl │ │ │ │ + b 1f92c <__cxa_atexit@plt+0x1317c> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 225e8 <__cxa_atexit@plt+0x15e38> │ │ │ │ + ldr r7, [pc, #16] @ 1f830 <__cxa_atexit@plt+0x13080> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #20] @ 225ec <__cxa_atexit@plt+0x15e3c> │ │ │ │ - add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - adcseq r4, pc, #116, 18 @ 0x1d0000 │ │ │ │ - addseq r1, lr, #104, 20 @ 0x68000 │ │ │ │ - addseq r1, lr, #8, 20 @ 0x8000 │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - addseq r1, lr, #56, 20 @ 0x38000 │ │ │ │ - addseq r1, lr, #44, 20 @ 0x2c000 │ │ │ │ - addseq r1, lr, #92, 20 @ 0x5c000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + addseq r4, lr, #112, 20 @ 0x70000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 22658 <__cxa_atexit@plt+0x15ea8> │ │ │ │ - ldr r2, [pc, #88] @ 22674 <__cxa_atexit@plt+0x15ec4> │ │ │ │ + bhi 1f89c <__cxa_atexit@plt+0x130ec> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 1f8b8 <__cxa_atexit@plt+0x13108> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #16 │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 22660 <__cxa_atexit@plt+0x15eb0> │ │ │ │ - ldr r7, [pc, #64] @ 22678 <__cxa_atexit@plt+0x15ec8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2264c <__cxa_atexit@plt+0x15e9c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 22744 <__cxa_atexit@plt+0x15f94> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + bhi 1f8a4 <__cxa_atexit@plt+0x130f4> │ │ │ │ + ldr r3, [pc, #76] @ 1f8bc <__cxa_atexit@plt+0x1310c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1f88c <__cxa_atexit@plt+0x130dc> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 1e9b8 <__cxa_atexit@plt+0x12208> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 2267c <__cxa_atexit@plt+0x15ecc> │ │ │ │ + ldr r7, [pc, #20] @ 1f8c0 <__cxa_atexit@plt+0x13110> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq r4, pc, #52, 18 @ 0xd0000 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - addseq r1, lr, #248, 18 @ 0x3e0000 │ │ │ │ - addseq r1, lr, #216, 18 @ 0x360000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 226c4 <__cxa_atexit@plt+0x15f14> │ │ │ │ - ldr r7, [pc, #48] @ 226d4 <__cxa_atexit@plt+0x15f24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 226b8 <__cxa_atexit@plt+0x15f08> │ │ │ │ - mov r7, r8 │ │ │ │ - b 22744 <__cxa_atexit@plt+0x15f94> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 226d8 <__cxa_atexit@plt+0x15f28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - addseq r1, lr, #148, 18 @ 0x250000 │ │ │ │ - addseq r1, lr, #228, 16 @ 0xe40000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + adcseq r7, pc, #248, 12 @ 0xf800000 │ │ │ │ + @ instruction: 0xfffff144 │ │ │ │ + addseq r4, lr, #212, 18 @ 0x350000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 22720 <__cxa_atexit@plt+0x15f70> │ │ │ │ - ldr r7, [pc, #48] @ 22730 <__cxa_atexit@plt+0x15f80> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 1f908 <__cxa_atexit@plt+0x13158> │ │ │ │ + ldr r7, [pc, #52] @ 1f91c <__cxa_atexit@plt+0x1316c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 22714 <__cxa_atexit@plt+0x15f64> │ │ │ │ - mov r7, r8 │ │ │ │ - b 22744 <__cxa_atexit@plt+0x15f94> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 1f8fc <__cxa_atexit@plt+0x1314c> │ │ │ │ + mov r7, sl │ │ │ │ + b 1f92c <__cxa_atexit@plt+0x1317c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 22734 <__cxa_atexit@plt+0x15f84> │ │ │ │ + ldr r7, [pc, #16] @ 1f920 <__cxa_atexit@plt+0x13170> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r1, lr, #56, 18 @ 0xe0000 │ │ │ │ - addseq r1, lr, #32, 18 @ 0x80000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 227c0 <__cxa_atexit@plt+0x16010> │ │ │ │ + addseq r4, lr, #128, 18 @ 0x200000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r1, [pc, #196] @ 22828 <__cxa_atexit@plt+0x16078> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 227d8 <__cxa_atexit@plt+0x16028> │ │ │ │ + mov r2, r6 │ │ │ │ + ldmib r5, {r7, r9} │ │ │ │ + and r6, r3, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + beq 1f95c <__cxa_atexit@plt+0x131ac> │ │ │ │ + cmp r6, #3 │ │ │ │ + bne 1f980 <__cxa_atexit@plt+0x131d0> │ │ │ │ + ldr r8, [r3, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 22814 <__cxa_atexit@plt+0x16064> │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r9, r6, #4 │ │ │ │ - cmp r1, #39 @ 0x27 │ │ │ │ - bne 227e4 <__cxa_atexit@plt+0x16034> │ │ │ │ - add r6, r6, #12 │ │ │ │ - ldr r3, [pc, #132] @ 2282c <__cxa_atexit@plt+0x1607c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #128] @ 22830 <__cxa_atexit@plt+0x16080> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r6] │ │ │ │ - str r3, [r9] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r7, [pc, #108] @ 22834 <__cxa_atexit@plt+0x16084> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #100] @ 22838 <__cxa_atexit@plt+0x16088> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [pc, #80] @ 2283c <__cxa_atexit@plt+0x1608c> │ │ │ │ + add r6, r2, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1f9bc <__cxa_atexit@plt+0x1320c> │ │ │ │ + ldr r1, [pc, #92] @ 1f9d0 <__cxa_atexit@plt+0x13220> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #76] @ 22840 <__cxa_atexit@plt+0x16090> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r0, r7, r9} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r1, [r6, #4] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - rsbeq sl, sl, #608174080 @ 0x24400000 │ │ │ │ - addseq r1, lr, #4, 16 @ 0x40000 │ │ │ │ - addseq r1, lr, #248, 14 @ 0x3e00000 │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - adcseq r4, pc, #88, 14 @ 0x1600000 │ │ │ │ - addseq r1, lr, #20, 16 @ 0x140000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 228c8 <__cxa_atexit@plt+0x16118> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r9, r3, #4 │ │ │ │ - cmp r1, #39 @ 0x27 │ │ │ │ - bne 2289c <__cxa_atexit@plt+0x160ec> │ │ │ │ - add r6, r3, #12 │ │ │ │ - ldr r3, [pc, #80] @ 228d4 <__cxa_atexit@plt+0x16124> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #76] @ 228d8 <__cxa_atexit@plt+0x16128> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r6] │ │ │ │ - str r3, [r9] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r1, [pc, #56] @ 228dc <__cxa_atexit@plt+0x1612c> │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + b 1f9a0 <__cxa_atexit@plt+0x131f0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 1f9bc <__cxa_atexit@plt+0x1320c> │ │ │ │ + ldr r1, [pc, #52] @ 1f9cc <__cxa_atexit@plt+0x1321c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #52] @ 228e0 <__cxa_atexit@plt+0x16130> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r0, r7, r9} │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r1, [r3, #4] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - rsbeq sl, sl, #-1258291200 @ 0xb5000000 │ │ │ │ - @ instruction: 0xfffffd60 │ │ │ │ - adcseq r4, pc, #160, 12 @ 0xa000000 │ │ │ │ - addseq r1, lr, #124, 14 @ 0x1f00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 22940 <__cxa_atexit@plt+0x16190> │ │ │ │ - ldr r2, [pc, #88] @ 2295c <__cxa_atexit@plt+0x161ac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str r7, [r2, #8] │ │ │ │ + str r9, [r2, #12] │ │ │ │ + str r3, [r2, #16] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r9, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffd84 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 22948 <__cxa_atexit@plt+0x16198> │ │ │ │ - ldr r7, [pc, #64] @ 22960 <__cxa_atexit@plt+0x161b0> │ │ │ │ + bhi 1fa18 <__cxa_atexit@plt+0x13268> │ │ │ │ + ldr r7, [pc, #52] @ 1fa28 <__cxa_atexit@plt+0x13278> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 22934 <__cxa_atexit@plt+0x16184> │ │ │ │ - mov r7, r8 │ │ │ │ - b 22a2c <__cxa_atexit@plt+0x1627c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1fa0c <__cxa_atexit@plt+0x1325c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1fa38 <__cxa_atexit@plt+0x13288> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 22964 <__cxa_atexit@plt+0x161b4> │ │ │ │ + ldr r7, [pc, #12] @ 1fa2c <__cxa_atexit@plt+0x1327c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq r4, pc, #76, 12 @ 0x4c00000 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - addseq r1, lr, #24, 14 @ 0x600000 │ │ │ │ - addseq r1, lr, #248, 12 @ 0xf800000 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + addseq r4, lr, #116, 16 @ 0x740000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 1fa60 <__cxa_atexit@plt+0x132b0> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 1fa90 <__cxa_atexit@plt+0x132e0> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 229ac <__cxa_atexit@plt+0x161fc> │ │ │ │ - ldr r7, [pc, #48] @ 229bc <__cxa_atexit@plt+0x1620c> │ │ │ │ + bhi 1fac4 <__cxa_atexit@plt+0x13314> │ │ │ │ + ldr r7, [pc, #104] @ 1fae0 <__cxa_atexit@plt+0x13330> │ │ │ │ add r7, pc, r7 │ │ │ │ + stm r5, {r3, r9} │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 229a0 <__cxa_atexit@plt+0x161f0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 22a2c <__cxa_atexit@plt+0x1627c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1fab8 <__cxa_atexit@plt+0x13308> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1fcd0 <__cxa_atexit@plt+0x13520> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #56] @ 1fadc <__cxa_atexit@plt+0x1332c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 229c0 <__cxa_atexit@plt+0x16210> │ │ │ │ + ldr r7, [pc, #24] @ 1fae4 <__cxa_atexit@plt+0x13334> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - addseq r1, lr, #180, 12 @ 0xb400000 │ │ │ │ - addseq r1, lr, #252, 10 @ 0x3f000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 22a08 <__cxa_atexit@plt+0x16258> │ │ │ │ - ldr r7, [pc, #48] @ 22a18 <__cxa_atexit@plt+0x16268> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 229fc <__cxa_atexit@plt+0x1624c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 22a2c <__cxa_atexit@plt+0x1627c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 22a1c <__cxa_atexit@plt+0x1626c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r4, asr r2 │ │ │ │ + addseq r4, lr, #204, 14 @ 0x3300000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1fb10 <__cxa_atexit@plt+0x13360> │ │ │ │ + ldr r7, [pc, #60] @ 1fb40 <__cxa_atexit@plt+0x13390> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r1, lr, #88, 12 @ 0x5800000 │ │ │ │ - addseq r1, lr, #64, 12 @ 0x4000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 22aa8 <__cxa_atexit@plt+0x162f8> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r1, [pc, #196] @ 22b10 <__cxa_atexit@plt+0x16360> │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #36] @ 1fb3c <__cxa_atexit@plt+0x1338c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 22ac0 <__cxa_atexit@plt+0x16310> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 22afc <__cxa_atexit@plt+0x1634c> │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r9, r6, #4 │ │ │ │ - cmp r1, #39 @ 0x27 │ │ │ │ - bne 22acc <__cxa_atexit@plt+0x1631c> │ │ │ │ - add r6, r6, #12 │ │ │ │ - ldr r3, [pc, #132] @ 22b14 <__cxa_atexit@plt+0x16364> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #128] @ 22b18 <__cxa_atexit@plt+0x16368> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r6] │ │ │ │ - str r3, [r9] │ │ │ │ + beq 1fb34 <__cxa_atexit@plt+0x13384> │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r7, [pc, #108] @ 22b1c <__cxa_atexit@plt+0x1636c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #100] @ 22b20 <__cxa_atexit@plt+0x16370> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ + mov r7, fp │ │ │ │ + b 1fb5c <__cxa_atexit@plt+0x133ac> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [pc, #80] @ 22b24 <__cxa_atexit@plt+0x16374> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #76] @ 22b28 <__cxa_atexit@plt+0x16378> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r0, r7, r9} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r1, [r6, #4] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - rsbeq sl, sl, #-1879048182 @ 0x9000000a │ │ │ │ - addseq r1, lr, #28, 10 @ 0x7000000 │ │ │ │ - addseq r1, lr, #16, 10 @ 0x4000000 │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - adcseq r4, pc, #112, 8 @ 0x70000000 │ │ │ │ - addseq r1, lr, #52, 10 @ 0xd000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 22bb0 <__cxa_atexit@plt+0x16400> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r9, r3, #4 │ │ │ │ - cmp r1, #39 @ 0x27 │ │ │ │ - bne 22b84 <__cxa_atexit@plt+0x163d4> │ │ │ │ - add r6, r3, #12 │ │ │ │ - ldr r3, [pc, #80] @ 22bbc <__cxa_atexit@plt+0x1640c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #76] @ 22bc0 <__cxa_atexit@plt+0x16410> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r6] │ │ │ │ - str r3, [r9] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r1, [pc, #56] @ 22bc4 <__cxa_atexit@plt+0x16414> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + adcseq r7, pc, #112, 8 @ 0x70000000 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 1fb5c <__cxa_atexit@plt+0x133ac> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 1fbbc <__cxa_atexit@plt+0x1340c> │ │ │ │ + ldr r1, [pc, #112] @ 1fbec <__cxa_atexit@plt+0x1343c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #52] @ 22bc8 <__cxa_atexit@plt+0x16418> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r0, r7, r9} │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r1, [r3, #4] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - rsbeq sl, sl, #1073741875 @ 0x40000033 │ │ │ │ - @ instruction: 0xfffffd60 │ │ │ │ - adcseq r4, pc, #184, 6 @ 0xe0000002 │ │ │ │ - addseq r1, lr, #156, 8 @ 0x9c000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 22c28 <__cxa_atexit@plt+0x16478> │ │ │ │ - ldr r2, [pc, #88] @ 22c44 <__cxa_atexit@plt+0x16494> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #16 │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r7, [r2, #8] │ │ │ │ + sub r7, r2, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 22c30 <__cxa_atexit@plt+0x16480> │ │ │ │ - ldr r7, [pc, #64] @ 22c48 <__cxa_atexit@plt+0x16498> │ │ │ │ + bhi 1fbd4 <__cxa_atexit@plt+0x13424> │ │ │ │ + ldr r7, [pc, #76] @ 1fbf0 <__cxa_atexit@plt+0x13440> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 22c1c <__cxa_atexit@plt+0x1646c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 22d14 <__cxa_atexit@plt+0x16564> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r3, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1fbc8 <__cxa_atexit@plt+0x13418> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1fcd0 <__cxa_atexit@plt+0x13520> │ │ │ │ + ldr r8, [r5], #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 22c4c <__cxa_atexit@plt+0x1649c> │ │ │ │ + ldr r7, [pc, #24] @ 1fbf4 <__cxa_atexit@plt+0x13444> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq r4, pc, #100, 6 @ 0x90000001 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - addseq r1, lr, #56, 8 @ 0x38000000 │ │ │ │ - addseq r1, lr, #24, 8 @ 0x18000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 22c94 <__cxa_atexit@plt+0x164e4> │ │ │ │ - ldr r7, [pc, #48] @ 22ca4 <__cxa_atexit@plt+0x164f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 22c88 <__cxa_atexit@plt+0x164d8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 22d14 <__cxa_atexit@plt+0x16564> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + addseq r4, lr, #188, 12 @ 0xbc00000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1fc20 <__cxa_atexit@plt+0x13470> │ │ │ │ + ldr r7, [pc, #60] @ 1fc50 <__cxa_atexit@plt+0x134a0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 22ca8 <__cxa_atexit@plt+0x164f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [pc, #36] @ 1fc4c <__cxa_atexit@plt+0x1349c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 1fc44 <__cxa_atexit@plt+0x13494> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 1fb5c <__cxa_atexit@plt+0x133ac> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - addseq r1, lr, #212, 6 @ 0x50000003 │ │ │ │ - addseq r1, lr, #20, 6 @ 0x50000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + adcseq r7, pc, #96, 6 @ 0x80000001 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 1fb5c <__cxa_atexit@plt+0x133ac> │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 22cf0 <__cxa_atexit@plt+0x16540> │ │ │ │ - ldr r7, [pc, #48] @ 22d00 <__cxa_atexit@plt+0x16550> │ │ │ │ + bhi 1fcb0 <__cxa_atexit@plt+0x13500> │ │ │ │ + ldr r7, [pc, #52] @ 1fcc0 <__cxa_atexit@plt+0x13510> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 22ce4 <__cxa_atexit@plt+0x16534> │ │ │ │ - mov r7, r8 │ │ │ │ - b 22d14 <__cxa_atexit@plt+0x16564> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1fca4 <__cxa_atexit@plt+0x134f4> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1fcd0 <__cxa_atexit@plt+0x13520> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 22d04 <__cxa_atexit@plt+0x16554> │ │ │ │ + ldr r7, [pc, #12] @ 1fcc4 <__cxa_atexit@plt+0x13514> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r1, lr, #120, 6 @ 0xe0000001 │ │ │ │ - addseq r1, lr, #96, 6 @ 0x80000001 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 22d90 <__cxa_atexit@plt+0x165e0> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r1, [pc, #196] @ 22df8 <__cxa_atexit@plt+0x16648> │ │ │ │ + addseq r4, lr, #224, 10 @ 0x38000000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 1fd44 <__cxa_atexit@plt+0x13594> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 1fd6c <__cxa_atexit@plt+0x135bc> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + sub r2, r2, #3 │ │ │ │ + cmp r2, #7 │ │ │ │ + bhi 1feb0 <__cxa_atexit@plt+0x13700> │ │ │ │ + add r1, pc, #4 │ │ │ │ + ldr r2, [r1, r2, lsl #2] │ │ │ │ + add pc, r1, r2 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + muleq r0, r4, r1 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + ldr r7, [r7, #9] │ │ │ │ + ldr r1, [pc, #436] @ 1fef4 <__cxa_atexit@plt+0x13744> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 22da8 <__cxa_atexit@plt+0x165f8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 22de4 <__cxa_atexit@plt+0x16634> │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r9, r6, #4 │ │ │ │ - cmp r1, #39 @ 0x27 │ │ │ │ - bne 22db4 <__cxa_atexit@plt+0x16604> │ │ │ │ - add r6, r6, #12 │ │ │ │ - ldr r3, [pc, #132] @ 22dfc <__cxa_atexit@plt+0x1664c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #128] @ 22e00 <__cxa_atexit@plt+0x16650> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r6] │ │ │ │ - str r3, [r9] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r7, [pc, #108] @ 22e04 <__cxa_atexit@plt+0x16654> │ │ │ │ + b 1fd58 <__cxa_atexit@plt+0x135a8> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + ldr r1, [pc, #404] @ 1feec <__cxa_atexit@plt+0x1373c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr r0, [pc, #356] @ 1fee8 <__cxa_atexit@plt+0x13738> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r2, [pc, #352] @ 1ff04 <__cxa_atexit@plt+0x13754> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr lr, [pc, #312] @ 1fefc <__cxa_atexit@plt+0x1374c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr r9, [r7, #9] │ │ │ │ + ldr r2, [r7, #13] │ │ │ │ + ldr r0, [r7, #17] │ │ │ │ + ldr r7, [r7, #21] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmda r5, {r0, r7, r9} │ │ │ │ + str lr, [r5, #-16]! │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + ldr r1, [r7, #9] │ │ │ │ + ldr r7, [r7, #13] │ │ │ │ + ldr r0, [pc, #244] @ 1ff00 <__cxa_atexit@plt+0x13750> │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 1fd84 <__cxa_atexit@plt+0x135d4> │ │ │ │ + ldr r2, [pc, #244] @ 1ff0c <__cxa_atexit@plt+0x1375c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 1fed4 <__cxa_atexit@plt+0x13724> │ │ │ │ + ldr r7, [pc, #212] @ 1ff10 <__cxa_atexit@plt+0x13760> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #100] @ 22e08 <__cxa_atexit@plt+0x16658> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r3, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 1fec8 <__cxa_atexit@plt+0x13718> │ │ │ │ + mov r7, r9 │ │ │ │ + b 20fbc <__cxa_atexit@plt+0x1480c> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + ldr r1, [r7, #9] │ │ │ │ + ldr r0, [r7, #13] │ │ │ │ + ldr r7, [r7, #17] │ │ │ │ + ldr lr, [pc, #136] @ 1fef8 <__cxa_atexit@plt+0x13748> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r5, #8] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + str r1, [r5] │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + ldr r7, [r7, #9] │ │ │ │ + ldr r1, [pc, #108] @ 1ff08 <__cxa_atexit@plt+0x13758> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 1fd58 <__cxa_atexit@plt+0x135a8> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + ldr r7, [r7, #9] │ │ │ │ + ldr r1, [pc, #44] @ 1fef0 <__cxa_atexit@plt+0x13740> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 1fd58 <__cxa_atexit@plt+0x135a8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [pc, #56] @ 1ff14 <__cxa_atexit@plt+0x13764> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #80] @ 22e0c <__cxa_atexit@plt+0x1665c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #76] @ 22e10 <__cxa_atexit@plt+0x16660> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r0, r7, r9} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r1, [r6, #4] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + andeq r0, r0, r8, asr lr │ │ │ │ + muleq r0, r8, ip │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r8, lsr #19 │ │ │ │ + andeq r0, r0, r8, lsl #13 │ │ │ │ + andeq r0, r0, r0, asr #10 │ │ │ │ + andeq r0, r0, r4, lsr #6 │ │ │ │ + andeq r0, r0, r8, lsl #6 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r1, r0, ip, ror r1 │ │ │ │ + addseq r4, lr, #196, 6 @ 0x10000003 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 1ff40 <__cxa_atexit@plt+0x13790> │ │ │ │ + ldr r7, [pc, #96] @ 1ff94 <__cxa_atexit@plt+0x137e4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - rsbeq r9, sl, #772 @ 0x304 │ │ │ │ - addseq r1, lr, #52, 4 @ 0x40000003 │ │ │ │ - addseq r1, lr, #40, 4 @ 0x80000002 │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - adcseq r4, pc, #136, 2 @ 0x22 │ │ │ │ - addseq r1, lr, #84, 4 @ 0x40000005 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 22e98 <__cxa_atexit@plt+0x166e8> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r9, r3, #4 │ │ │ │ - cmp r1, #39 @ 0x27 │ │ │ │ - bne 22e6c <__cxa_atexit@plt+0x166bc> │ │ │ │ - add r6, r3, #12 │ │ │ │ - ldr r3, [pc, #80] @ 22ea4 <__cxa_atexit@plt+0x166f4> │ │ │ │ + ldr r3, [pc, #72] @ 1ff90 <__cxa_atexit@plt+0x137e0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #76] @ 22ea8 <__cxa_atexit@plt+0x166f8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r6] │ │ │ │ - str r3, [r9] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r1, [pc, #56] @ 22eac <__cxa_atexit@plt+0x166fc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #52] @ 22eb0 <__cxa_atexit@plt+0x16700> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r0, r7, r9} │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r1, [r3, #4] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - rsbeq r9, sl, #3664 @ 0xe50 │ │ │ │ - @ instruction: 0xfffffd60 │ │ │ │ - adcseq r4, pc, #208 @ 0xd0 │ │ │ │ - addseq r1, lr, #220, 2 @ 0x37 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 22f04 <__cxa_atexit@plt+0x16754> │ │ │ │ - ldr r2, [pc, #56] @ 22f0c <__cxa_atexit@plt+0x1675c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - ldr r2, [pc, #44] @ 22f10 <__cxa_atexit@plt+0x16760> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 22ef8 <__cxa_atexit@plt+0x16748> │ │ │ │ - mov r7, r3 │ │ │ │ - b 22f20 <__cxa_atexit@plt+0x16770> │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 1ff74 <__cxa_atexit@plt+0x137c4> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 1ff7c <__cxa_atexit@plt+0x137cc> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #20] @ 1ff98 <__cxa_atexit@plt+0x137e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - adcseq r4, pc, #108 @ 0x6c │ │ │ │ - addseq r1, lr, #124, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + adcseq r7, pc, #64 @ 0x40 │ │ │ │ + adcseq r7, pc, #164 @ 0xa4 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 22f7c <__cxa_atexit@plt+0x167cc> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r3, #6] │ │ │ │ - ldr r1, [pc, #132] @ 22fc4 <__cxa_atexit@plt+0x16814> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 22f94 <__cxa_atexit@plt+0x167e4> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - cmp r7, #34 @ 0x22 │ │ │ │ - beq 22fa0 <__cxa_atexit@plt+0x167f0> │ │ │ │ - cmp r7, #39 @ 0x27 │ │ │ │ - bne 22fb0 <__cxa_atexit@plt+0x16800> │ │ │ │ - ldr r7, [pc, #92] @ 22fd0 <__cxa_atexit@plt+0x16820> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - b 21b60 <__cxa_atexit@plt+0x153b0> │ │ │ │ - ldr r7, [pc, #80] @ 22fd4 <__cxa_atexit@plt+0x16824> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #72] @ 22fd8 <__cxa_atexit@plt+0x16828> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + bne 1ffc4 <__cxa_atexit@plt+0x13814> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r7, [pc, #12] @ 1ffd8 <__cxa_atexit@plt+0x13828> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + adcseq r7, pc, #92 @ 0x5c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 20004 <__cxa_atexit@plt+0x13854> │ │ │ │ + ldr r7, [pc, #40] @ 20020 <__cxa_atexit@plt+0x13870> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 22fcc <__cxa_atexit@plt+0x1681c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - b 2145c <__cxa_atexit@plt+0x14cac> │ │ │ │ - ldr r7, [pc, #16] @ 22fc8 <__cxa_atexit@plt+0x16818> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5] │ │ │ │ - str r7, [r5] │ │ │ │ - b 210c0 <__cxa_atexit@plt+0x14910> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - addseq r1, lr, #204 @ 0xcc │ │ │ │ - addseq r1, lr, #192 @ 0xc0 │ │ │ │ - addseq r1, lr, #148 @ 0x94 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - cmp r7, #34 @ 0x22 │ │ │ │ - beq 23014 <__cxa_atexit@plt+0x16864> │ │ │ │ - cmp r7, #39 @ 0x27 │ │ │ │ - bne 23024 <__cxa_atexit@plt+0x16874> │ │ │ │ - ldr r7, [pc, #52] @ 23040 <__cxa_atexit@plt+0x16890> │ │ │ │ + ldr r7, [pc, #16] @ 2001c <__cxa_atexit@plt+0x1386c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ - b 21b60 <__cxa_atexit@plt+0x153b0> │ │ │ │ - ldr r7, [pc, #32] @ 2303c <__cxa_atexit@plt+0x1688c> │ │ │ │ + b 20cfc <__cxa_atexit@plt+0x1454c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + adcseq r6, pc, #124, 30 @ 0x1f0 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 2004c <__cxa_atexit@plt+0x1389c> │ │ │ │ + ldr r7, [pc, #100] @ 200a4 <__cxa_atexit@plt+0x138f4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 20088 <__cxa_atexit@plt+0x138d8> │ │ │ │ + ldr r7, [pc, #56] @ 2009c <__cxa_atexit@plt+0x138ec> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - b 2145c <__cxa_atexit@plt+0x14cac> │ │ │ │ - ldr r7, [pc, #12] @ 23038 <__cxa_atexit@plt+0x16888> │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 2007c <__cxa_atexit@plt+0x138cc> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1fa38 <__cxa_atexit@plt+0x13288> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 200a0 <__cxa_atexit@plt+0x138f0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [r5] │ │ │ │ - str r7, [r5] │ │ │ │ - b 210c0 <__cxa_atexit@plt+0x14910> │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r1, lr, #36 @ 0x24 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff9d0 │ │ │ │ + addseq r4, lr, #4, 4 @ 0x40000000 │ │ │ │ + adcseq r6, pc, #52, 30 @ 0xd0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 200d0 <__cxa_atexit@plt+0x13920> │ │ │ │ + ldr r7, [pc, #100] @ 20128 <__cxa_atexit@plt+0x13978> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 23088 <__cxa_atexit@plt+0x168d8> │ │ │ │ - ldr r7, [pc, #52] @ 2309c <__cxa_atexit@plt+0x168ec> │ │ │ │ + bhi 2010c <__cxa_atexit@plt+0x1395c> │ │ │ │ + ldr r7, [pc, #56] @ 20120 <__cxa_atexit@plt+0x13970> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2307c <__cxa_atexit@plt+0x168cc> │ │ │ │ - mov r7, r8 │ │ │ │ - b 22d14 <__cxa_atexit@plt+0x16564> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 20100 <__cxa_atexit@plt+0x13950> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1fa38 <__cxa_atexit@plt+0x13288> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 230a0 <__cxa_atexit@plt+0x168f0> │ │ │ │ + ldr r7, [pc, #16] @ 20124 <__cxa_atexit@plt+0x13974> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffca8 │ │ │ │ - addseq r0, lr, #224, 30 @ 0x380 │ │ │ │ - addseq r0, lr, #188, 30 @ 0x2f0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 230e8 <__cxa_atexit@plt+0x16938> │ │ │ │ - ldr r7, [pc, #52] @ 230fc <__cxa_atexit@plt+0x1694c> │ │ │ │ + @ instruction: 0xfffff94c │ │ │ │ + addseq r4, lr, #128, 2 │ │ │ │ + adcseq r6, pc, #176, 28 @ 0xb00 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 20154 <__cxa_atexit@plt+0x139a4> │ │ │ │ + ldr r7, [pc, #40] @ 20170 <__cxa_atexit@plt+0x139c0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 2016c <__cxa_atexit@plt+0x139bc> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 230dc <__cxa_atexit@plt+0x1692c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 22a2c <__cxa_atexit@plt+0x1627c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + b 20cfc <__cxa_atexit@plt+0x1454c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + adcseq r6, pc, #44, 28 @ 0x2c0 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 2019c <__cxa_atexit@plt+0x139ec> │ │ │ │ + ldr r7, [pc, #116] @ 20204 <__cxa_atexit@plt+0x13a54> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 23100 <__cxa_atexit@plt+0x16950> │ │ │ │ + ldr r7, [pc, #84] @ 201f8 <__cxa_atexit@plt+0x13a48> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff960 │ │ │ │ - addseq r0, lr, #120, 30 @ 0x1e0 │ │ │ │ - addseq r0, lr, #84, 30 @ 0x150 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - sub r7, r5, #4 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 23148 <__cxa_atexit@plt+0x16998> │ │ │ │ - ldr r7, [pc, #52] @ 2315c <__cxa_atexit@plt+0x169ac> │ │ │ │ + bhi 201e8 <__cxa_atexit@plt+0x13a38> │ │ │ │ + ldr r7, [pc, #56] @ 201fc <__cxa_atexit@plt+0x13a4c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2313c <__cxa_atexit@plt+0x1698c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 22744 <__cxa_atexit@plt+0x15f94> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 201dc <__cxa_atexit@plt+0x13a2c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1fa38 <__cxa_atexit@plt+0x13288> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 23160 <__cxa_atexit@plt+0x169b0> │ │ │ │ + ldr r7, [pc, #16] @ 20200 <__cxa_atexit@plt+0x13a50> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff618 │ │ │ │ - addseq r0, lr, #16, 30 @ 0x40 │ │ │ │ - addseq r0, lr, #40, 30 @ 0xa0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 231c8 <__cxa_atexit@plt+0x16a18> │ │ │ │ - ldr r3, [pc, #80] @ 231e0 <__cxa_atexit@plt+0x16a30> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 231e4 <__cxa_atexit@plt+0x16a34> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #57 @ 0x39 │ │ │ │ - add r2, r2, #256 @ 0x100 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r3, [pc, #56] @ 231e8 <__cxa_atexit@plt+0x16a38> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r3, [r7, #12] │ │ │ │ - str r2, [r7, #16] │ │ │ │ - str r7, [r7, #20] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xfffff870 │ │ │ │ + addseq r4, lr, #164 @ 0xa4 │ │ │ │ + adcseq r6, pc, #228, 26 @ 0x3900 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 20230 <__cxa_atexit@plt+0x13a80> │ │ │ │ + ldr r7, [pc, #124] @ 202a0 <__cxa_atexit@plt+0x13af0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 231ec <__cxa_atexit@plt+0x16a3c> │ │ │ │ + ldr r7, [pc, #96] @ 20298 <__cxa_atexit@plt+0x13ae8> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #8]! │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 20278 <__cxa_atexit@plt+0x13ac8> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 20284 <__cxa_atexit@plt+0x13ad4> │ │ │ │ + ldr r2, [pc, #64] @ 2029c <__cxa_atexit@plt+0x13aec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 20278 <__cxa_atexit@plt+0x13ac8> │ │ │ │ + mov r5, r3 │ │ │ │ + b 1fcd0 <__cxa_atexit@plt+0x13520> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd2c │ │ │ │ - adcseq r3, pc, #148, 28 @ 0x940 │ │ │ │ - adcseq r3, pc, #156, 26 @ 0x2700 │ │ │ │ - addseq r0, lr, #216, 28 @ 0xd80 │ │ │ │ - addseq r0, lr, #220, 28 @ 0xdc0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 23258 <__cxa_atexit@plt+0x16aa8> │ │ │ │ - ldr r3, [pc, #84] @ 23268 <__cxa_atexit@plt+0x16ab8> │ │ │ │ + ldr r7, [pc, #24] @ 202a4 <__cxa_atexit@plt+0x13af4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffffa70 │ │ │ │ + adcseq r6, pc, #80, 26 @ 0x1400 │ │ │ │ + adcseq r6, pc, #156, 26 @ 0x2700 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 202dc <__cxa_atexit@plt+0x13b2c> │ │ │ │ + ldr r3, [pc, #52] @ 202f8 <__cxa_atexit@plt+0x13b48> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 23248 <__cxa_atexit@plt+0x16a98> │ │ │ │ - ldr r7, [pc, #64] @ 2326c <__cxa_atexit@plt+0x16abc> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 202f0 <__cxa_atexit@plt+0x13b40> │ │ │ │ + b 1fcd0 <__cxa_atexit@plt+0x13520> │ │ │ │ + ldr r7, [pc, #24] @ 202fc <__cxa_atexit@plt+0x13b4c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffa08 │ │ │ │ + adcseq r6, pc, #68, 26 @ 0x1100 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 20328 <__cxa_atexit@plt+0x13b78> │ │ │ │ + ldr r7, [pc, #40] @ 20344 <__cxa_atexit@plt+0x13b94> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #16] @ 20340 <__cxa_atexit@plt+0x13b90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + adcseq r6, pc, #88, 24 @ 0x5800 │ │ │ │ + andeq r0, r0, r6, lsl #8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 20370 <__cxa_atexit@plt+0x13bc0> │ │ │ │ + ldr r7, [pc, #116] @ 203d8 <__cxa_atexit@plt+0x13c28> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #84] @ 203cc <__cxa_atexit@plt+0x13c1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 203bc <__cxa_atexit@plt+0x13c0c> │ │ │ │ + ldr r7, [pc, #56] @ 203d0 <__cxa_atexit@plt+0x13c20> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #11] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r2, r8} │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb6dc <__cxa_atexit@plt+0x3def2c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 203b0 <__cxa_atexit@plt+0x13c00> │ │ │ │ + mov r7, r9 │ │ │ │ + b 20fbc <__cxa_atexit@plt+0x1480c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 23270 <__cxa_atexit@plt+0x16ac0> │ │ │ │ + ldr r7, [pc, #16] @ 203d4 <__cxa_atexit@plt+0x13c24> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r0, lr, #136, 28 @ 0x880 │ │ │ │ - addseq r0, lr, #92, 28 @ 0x5c0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 2329c <__cxa_atexit@plt+0x16aec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 3eb6dc <__cxa_atexit@plt+0x3def2c> │ │ │ │ + andeq r0, r0, r0, lsr #24 │ │ │ │ + addseq r3, lr, #220, 28 @ 0xdc0 │ │ │ │ + adcseq r6, pc, #16, 24 @ 0x1000 │ │ │ │ + andeq r0, r0, r6, lsl #10 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 20404 <__cxa_atexit@plt+0x13c54> │ │ │ │ + ldr r7, [pc, #40] @ 20420 <__cxa_atexit@plt+0x13c70> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + bx r0 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + ldr r7, [pc, #12] @ 2041c <__cxa_atexit@plt+0x13c6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + str r7, [r5] │ │ │ │ + b 22300 <__cxa_atexit@plt+0x15b50> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - addseq r0, lr, #48, 28 @ 0x300 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 232c8 <__cxa_atexit@plt+0x16b18> │ │ │ │ + adcseq r6, pc, #124, 22 @ 0x1f000 │ │ │ │ + andeq r0, r0, r5, lsl #5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 2044c <__cxa_atexit@plt+0x13c9c> │ │ │ │ + ldr r7, [pc, #40] @ 20468 <__cxa_atexit@plt+0x13cb8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r3, [pc, #12] @ 20464 <__cxa_atexit@plt+0x13cb4> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r9, [pc, #12] @ 232cc <__cxa_atexit@plt+0x16b1c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb6e4 <__cxa_atexit@plt+0x3def34> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - adcseq r3, pc, #112, 26 @ 0x1c00 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + adcseq r6, pc, #52, 22 @ 0xd000 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 23314 <__cxa_atexit@plt+0x16b64> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 23320 <__cxa_atexit@plt+0x16b70> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [pc, #44] @ 23330 <__cxa_atexit@plt+0x16b80> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3eb6ec <__cxa_atexit@plt+0x3def3c> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r3, pc, #152, 24 @ 0x9800 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 23388 <__cxa_atexit@plt+0x16bd8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 23380 <__cxa_atexit@plt+0x16bd0> │ │ │ │ - ldr r3, [pc, #44] @ 23390 <__cxa_atexit@plt+0x16be0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #32] @ 23394 <__cxa_atexit@plt+0x16be4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r9 │ │ │ │ - b 3eb6f4 <__cxa_atexit@plt+0x3def44> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 20494 <__cxa_atexit@plt+0x13ce4> │ │ │ │ + ldr r7, [pc, #104] @ 204f0 <__cxa_atexit@plt+0x13d40> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - adcseq r3, pc, #148, 22 @ 0x25000 │ │ │ │ - adcseq r3, pc, #140, 22 @ 0x23000 │ │ │ │ - addseq r0, lr, #8, 26 @ 0x200 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 23434 <__cxa_atexit@plt+0x16c84> │ │ │ │ - ldr r2, [pc, #164] @ 2345c <__cxa_atexit@plt+0x16cac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #156] @ 23460 <__cxa_atexit@plt+0x16cb0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r9, [r7, #4]! │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 2343c <__cxa_atexit@plt+0x16c8c> │ │ │ │ - ldr r7, [pc, #128] @ 23468 <__cxa_atexit@plt+0x16cb8> │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 204d4 <__cxa_atexit@plt+0x13d24> │ │ │ │ + ldr r7, [pc, #56] @ 204e8 <__cxa_atexit@plt+0x13d38> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #120] @ 2346c <__cxa_atexit@plt+0x16cbc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #57 @ 0x39 │ │ │ │ - add r7, r7, #256 @ 0x100 │ │ │ │ - ldr r3, [pc, #108] @ 23470 <__cxa_atexit@plt+0x16cc0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - ldr r7, [pc, #88] @ 23474 <__cxa_atexit@plt+0x16cc4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #1 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - sub r8, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r7, [r5, #12]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 204c8 <__cxa_atexit@plt+0x13d18> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1fa38 <__cxa_atexit@plt+0x13288> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 23464 <__cxa_atexit@plt+0x16cb4> │ │ │ │ + ldr r7, [pc, #16] @ 204ec <__cxa_atexit@plt+0x13d3c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #24 │ │ │ │ + add r5, r5, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - adcseq r3, pc, #140, 22 @ 0x23000 │ │ │ │ - addseq r0, lr, #100, 24 @ 0x6400 │ │ │ │ - @ instruction: 0xfffffad4 │ │ │ │ - adcseq r3, pc, #56, 24 @ 0x3800 │ │ │ │ - adcseq r3, pc, #72, 22 @ 0x12000 │ │ │ │ - adcseq r3, pc, #228, 20 @ 0xe4000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffff584 │ │ │ │ + addseq r3, lr, #184, 26 @ 0x2e00 │ │ │ │ + adcseq r6, pc, #236, 20 @ 0xec000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 23498 <__cxa_atexit@plt+0x16ce8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ - adcseq r3, pc, #120, 20 @ 0x78000 │ │ │ │ - addseq r0, lr, #4, 24 @ 0x400 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 2351c <__cxa_atexit@plt+0x16d6c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 23524 <__cxa_atexit@plt+0x16d74> │ │ │ │ - ldr r1, [pc, #100] @ 23538 <__cxa_atexit@plt+0x16d88> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #96] @ 2353c <__cxa_atexit@plt+0x16d8c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [pc, #92] @ 23540 <__cxa_atexit@plt+0x16d90> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 23544 <__cxa_atexit@plt+0x16d94> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - add r1, r1, #256 @ 0x100 │ │ │ │ - ldr r0, [pc, #64] @ 23548 <__cxa_atexit@plt+0x16d98> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r6, r3 │ │ │ │ - b 2352c <__cxa_atexit@plt+0x16d7c> │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 2051c <__cxa_atexit@plt+0x13d6c> │ │ │ │ + ldr r7, [pc, #116] @ 20584 <__cxa_atexit@plt+0x13dd4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ - rsbeq r9, sl, #5177344 @ 0x4f0000 │ │ │ │ - adcseq r3, pc, #108, 20 @ 0x6c000 │ │ │ │ - adcseq r3, pc, #52, 22 @ 0xd000 │ │ │ │ - adcseq r3, pc, #68, 20 @ 0x44000 │ │ │ │ - addseq r0, lr, #84, 22 @ 0x15000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 235c8 <__cxa_atexit@plt+0x16e18> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 235d0 <__cxa_atexit@plt+0x16e20> │ │ │ │ - ldr r1, [pc, #96] @ 235e4 <__cxa_atexit@plt+0x16e34> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #92] @ 235e8 <__cxa_atexit@plt+0x16e38> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #72] @ 235ec <__cxa_atexit@plt+0x16e3c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - add r1, r1, #256 @ 0x100 │ │ │ │ - ldr r0, [pc, #60] @ 235f0 <__cxa_atexit@plt+0x16e40> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ - mov r6, r3 │ │ │ │ - b 235d8 <__cxa_atexit@plt+0x16e28> │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [pc, #84] @ 20578 <__cxa_atexit@plt+0x13dc8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 20568 <__cxa_atexit@plt+0x13db8> │ │ │ │ + ldr r7, [pc, #56] @ 2057c <__cxa_atexit@plt+0x13dcc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 2055c <__cxa_atexit@plt+0x13dac> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1fa38 <__cxa_atexit@plt+0x13288> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - adcseq r3, pc, #196, 18 @ 0x310000 │ │ │ │ - adcseq r3, pc, #136, 20 @ 0x88000 │ │ │ │ - adcseq r3, pc, #152, 18 @ 0x260000 │ │ │ │ - addseq r0, lr, #172, 20 @ 0xac000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 23680 <__cxa_atexit@plt+0x16ed0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 23688 <__cxa_atexit@plt+0x16ed8> │ │ │ │ - ldr r1, [pc, #112] @ 2369c <__cxa_atexit@plt+0x16eec> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #108] @ 236a0 <__cxa_atexit@plt+0x16ef0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r8, [pc, #92] @ 236a4 <__cxa_atexit@plt+0x16ef4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #84] @ 236a8 <__cxa_atexit@plt+0x16ef8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - add r1, r1, #256 @ 0x100 │ │ │ │ - ldr lr, [pc, #72] @ 236ac <__cxa_atexit@plt+0x16efc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r6, r3 │ │ │ │ - b 23690 <__cxa_atexit@plt+0x16ee0> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [pc, #16] @ 20580 <__cxa_atexit@plt+0x13dd0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - adcseq r3, pc, #28, 18 @ 0x70000 │ │ │ │ - rsbeq r9, sl, #241172480 @ 0xe600000 │ │ │ │ - adcseq r3, pc, #216, 18 @ 0x360000 │ │ │ │ - adcseq r3, pc, #232, 16 @ 0xe80000 │ │ │ │ - addseq r0, lr, #240, 18 @ 0x3c0000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 2373c <__cxa_atexit@plt+0x16f8c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 23744 <__cxa_atexit@plt+0x16f94> │ │ │ │ - ldr r1, [pc, #112] @ 23758 <__cxa_atexit@plt+0x16fa8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #108] @ 2375c <__cxa_atexit@plt+0x16fac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r8, [pc, #92] @ 23760 <__cxa_atexit@plt+0x16fb0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #84] @ 23764 <__cxa_atexit@plt+0x16fb4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - add r1, r1, #256 @ 0x100 │ │ │ │ - ldr lr, [pc, #72] @ 23768 <__cxa_atexit@plt+0x16fb8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r6, r3 │ │ │ │ - b 2374c <__cxa_atexit@plt+0x16f9c> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xfffff4f0 │ │ │ │ + addseq r3, lr, #36, 26 @ 0x900 │ │ │ │ + adcseq r6, pc, #100, 20 @ 0x64000 │ │ │ │ + andeq r0, r0, r5, lsl #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 205b0 <__cxa_atexit@plt+0x13e00> │ │ │ │ + ldr r7, [pc, #40] @ 205cc <__cxa_atexit@plt+0x13e1c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - adcseq r3, pc, #96, 16 @ 0x600000 │ │ │ │ - rsbeq r9, sl, #47185920 @ 0x2d00000 │ │ │ │ - adcseq r3, pc, #28, 18 @ 0x70000 │ │ │ │ - adcseq r3, pc, #44, 16 @ 0x2c0000 │ │ │ │ - addseq r0, lr, #144, 18 @ 0x240000 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 238a0 <__cxa_atexit@plt+0x170f0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #116 @ 0x74 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 238a8 <__cxa_atexit@plt+0x170f8> │ │ │ │ - ldr r0, [pc, #276] @ 238bc <__cxa_atexit@plt+0x1710c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - str r2, [sp] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r0, [pc, #256] @ 238c0 <__cxa_atexit@plt+0x17110> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r3, #112] @ 0x70 │ │ │ │ - ldr r1, [pc, #244] @ 238c4 <__cxa_atexit@plt+0x17114> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r2, [pc, #236] @ 238c8 <__cxa_atexit@plt+0x17118> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r3, #108] @ 0x6c │ │ │ │ - str r2, [r3, #104] @ 0x68 │ │ │ │ - str r1, [r3, #72] @ 0x48 │ │ │ │ - str r1, [r3, #76] @ 0x4c │ │ │ │ - str r0, [r3, #80] @ 0x50 │ │ │ │ - str r0, [r3, #84] @ 0x54 │ │ │ │ - str r0, [r3, #88] @ 0x58 │ │ │ │ - str r0, [r3, #92] @ 0x5c │ │ │ │ - str r0, [r3, #96] @ 0x60 │ │ │ │ - str r0, [r3, #100] @ 0x64 │ │ │ │ - mov sl, fp │ │ │ │ - sub fp, r6, #70 @ 0x46 │ │ │ │ - ldr r9, [pc, #180] @ 238cc <__cxa_atexit@plt+0x1711c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - sub lr, r6, #82 @ 0x52 │ │ │ │ - ldr r8, [pc, #172] @ 238d0 <__cxa_atexit@plt+0x17120> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r8, [r3, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #164] @ 238d4 <__cxa_atexit@plt+0x17124> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #44] @ 0x2c │ │ │ │ - str lr, [r3, #48] @ 0x30 │ │ │ │ - str r9, [r3, #52] @ 0x34 │ │ │ │ - str fp, [r3, #56] @ 0x38 │ │ │ │ - str r2, [r3, #60] @ 0x3c │ │ │ │ - str r2, [r3, #64] @ 0x40 │ │ │ │ - str r1, [r3, #68] @ 0x44 │ │ │ │ - sub r2, r6, #94 @ 0x5e │ │ │ │ - ldr r1, [pc, #128] @ 238d8 <__cxa_atexit@plt+0x17128> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r9, r1, #1 │ │ │ │ - ldr r1, [pc, #120] @ 238dc <__cxa_atexit@plt+0x1712c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str ip, [r3, #8] │ │ │ │ - ldr r0, [sp] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r0, r1, r3, r9} │ │ │ │ - str r1, [r3, #28] │ │ │ │ - ldr r1, [pc, #96] @ 238e0 <__cxa_atexit@plt+0x17130> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #84] @ 238e4 <__cxa_atexit@plt+0x17134> │ │ │ │ + ldr r3, [pc, #16] @ 205c8 <__cxa_atexit@plt+0x13e18> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - sub r8, r6, #59 @ 0x3b │ │ │ │ - mov fp, sl │ │ │ │ - b bf4178 <__cxa_atexit@plt+0xbe79c8> │ │ │ │ - mov r6, r3 │ │ │ │ - b 238b0 <__cxa_atexit@plt+0x17100> │ │ │ │ - mov r5, #116 @ 0x74 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + adcseq r6, pc, #208, 18 @ 0x340000 │ │ │ │ + andeq r0, r0, r5, lsl #5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 205f8 <__cxa_atexit@plt+0x13e48> │ │ │ │ + ldr r7, [pc, #40] @ 20614 <__cxa_atexit@plt+0x13e64> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - adcseq r3, pc, #64, 16 @ 0x400000 │ │ │ │ - adcseq r3, pc, #100, 16 @ 0x640000 │ │ │ │ - adcseq r3, pc, #176, 14 @ 0x2c00000 │ │ │ │ - adcseq r3, pc, #32, 16 @ 0x200000 │ │ │ │ - adcseq r3, pc, #24, 16 @ 0x180000 │ │ │ │ - addseq r0, lr, #128, 16 @ 0x800000 │ │ │ │ - adcseq r3, pc, #168, 12 @ 0xa800000 │ │ │ │ - adcseq r3, pc, #232, 12 @ 0xe800000 │ │ │ │ - addseq r0, lr, #68, 16 @ 0x440000 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + ldr r7, [pc, #12] @ 20610 <__cxa_atexit@plt+0x13e60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r7, [r5] │ │ │ │ + b 20cfc <__cxa_atexit@plt+0x1454c> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + adcseq r6, pc, #136, 18 @ 0x220000 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2391c <__cxa_atexit@plt+0x1716c> │ │ │ │ - ldr r2, [pc, #28] @ 23928 <__cxa_atexit@plt+0x17178> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 20640 <__cxa_atexit@plt+0x13e90> │ │ │ │ + ldr r7, [pc, #104] @ 2069c <__cxa_atexit@plt+0x13eec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r3, pc, #28, 12 @ 0x1c00000 │ │ │ │ - addseq r0, lr, #188, 14 @ 0x2f00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 239a8 <__cxa_atexit@plt+0x171f8> │ │ │ │ - ldr r2, [pc, #100] @ 239b0 <__cxa_atexit@plt+0x17200> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #92] @ 239b4 <__cxa_atexit@plt+0x17204> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - and r2, r7, #3 │ │ │ │ + ldr r7, [pc, #80] @ 20698 <__cxa_atexit@plt+0x13ee8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #8]! │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 20678 <__cxa_atexit@plt+0x13ec8> │ │ │ │ cmp r2, #2 │ │ │ │ - beq 23984 <__cxa_atexit@plt+0x171d4> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 23990 <__cxa_atexit@plt+0x171e0> │ │ │ │ + bne 20684 <__cxa_atexit@plt+0x13ed4> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 3eb6f4 <__cxa_atexit@plt+0x3def44> │ │ │ │ - ldr r7, [pc, #32] @ 239b8 <__cxa_atexit@plt+0x17208> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #24] @ 239bc <__cxa_atexit@plt+0x1720c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #20] @ 206a0 <__cxa_atexit@plt+0x13ef0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - adcseq r3, pc, #248, 10 @ 0x3e000000 │ │ │ │ - addseq r0, lr, #88, 14 @ 0x1600000 │ │ │ │ - addseq r0, lr, #76, 14 @ 0x1300000 │ │ │ │ - addseq r0, lr, #40, 14 @ 0xa00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + adcseq r6, pc, #64, 18 @ 0x100000 │ │ │ │ + adcseq r6, pc, #156, 18 @ 0x270000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 239e4 <__cxa_atexit@plt+0x17234> │ │ │ │ + bne 206cc <__cxa_atexit@plt+0x13f1c> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3eb6f4 <__cxa_atexit@plt+0x3def44> │ │ │ │ - ldr r7, [pc, #16] @ 239fc <__cxa_atexit@plt+0x1724c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #8] @ 23a00 <__cxa_atexit@plt+0x17250> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r7, [pc, #12] @ 206e0 <__cxa_atexit@plt+0x13f30> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - addseq r0, lr, #4, 14 @ 0x100000 │ │ │ │ - addseq r0, lr, #248, 12 @ 0xf800000 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + adcseq r6, pc, #84, 18 @ 0x150000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 23a60 <__cxa_atexit@plt+0x172b0> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 23a68 <__cxa_atexit@plt+0x172b8> │ │ │ │ - ldr r7, [pc, #76] @ 23a84 <__cxa_atexit@plt+0x172d4> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 2070c <__cxa_atexit@plt+0x13f5c> │ │ │ │ + ldr r7, [pc, #40] @ 20728 <__cxa_atexit@plt+0x13f78> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 20724 <__cxa_atexit@plt+0x13f74> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #72] @ 23a88 <__cxa_atexit@plt+0x172d8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #68] @ 23a8c <__cxa_atexit@plt+0x172dc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r7, r8, r9} │ │ │ │ - str r5, [r2] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r1, #2 │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb6fc <__cxa_atexit@plt+0x3def4c> │ │ │ │ - mov r6, r3 │ │ │ │ - b 23a70 <__cxa_atexit@plt+0x172c0> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 23a80 <__cxa_atexit@plt+0x172d0> │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5] │ │ │ │ + b 20cfc <__cxa_atexit@plt+0x1454c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + adcseq r6, pc, #116, 16 @ 0x740000 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 20754 <__cxa_atexit@plt+0x13fa4> │ │ │ │ + ldr r7, [pc, #100] @ 207ac <__cxa_atexit@plt+0x13ffc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 20790 <__cxa_atexit@plt+0x13fe0> │ │ │ │ + ldr r7, [pc, #56] @ 207a4 <__cxa_atexit@plt+0x13ff4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 20784 <__cxa_atexit@plt+0x13fd4> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1fa38 <__cxa_atexit@plt+0x13288> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 207a8 <__cxa_atexit@plt+0x13ff8> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq r0, lr, #168, 12 @ 0xa800000 │ │ │ │ - @ instruction: 0xfffffd40 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - addseq r0, lr, #160, 12 @ 0xa000000 │ │ │ │ - addseq r0, lr, #88, 12 @ 0x5800000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 23acc <__cxa_atexit@plt+0x1731c> │ │ │ │ - ldr r2, [pc, #32] @ 23ad8 <__cxa_atexit@plt+0x17328> │ │ │ │ + @ instruction: 0xfffff2c8 │ │ │ │ + addseq r3, lr, #252, 20 @ 0xfc000 │ │ │ │ + adcseq r6, pc, #44, 16 @ 0x2c0000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 207d8 <__cxa_atexit@plt+0x14028> │ │ │ │ + ldr r7, [pc, #52] @ 20800 <__cxa_atexit@plt+0x14050> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ 207fc <__cxa_atexit@plt+0x1404c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 207f4 <__cxa_atexit@plt+0x14044> │ │ │ │ + b 2080c <__cxa_atexit@plt+0x1405c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + adcseq r6, pc, #168, 14 @ 0x2a00000 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 20858 <__cxa_atexit@plt+0x140a8> │ │ │ │ + ldr r3, [pc, #176] @ 208d0 <__cxa_atexit@plt+0x14120> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 208bc <__cxa_atexit@plt+0x1410c> │ │ │ │ + ldr r7, [pc, #148] @ 208d4 <__cxa_atexit@plt+0x14124> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 2089c <__cxa_atexit@plt+0x140ec> │ │ │ │ + mov r7, r9 │ │ │ │ + b 20fbc <__cxa_atexit@plt+0x1480c> │ │ │ │ + ldr r2, [pc, #108] @ 208cc <__cxa_atexit@plt+0x1411c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 20890 <__cxa_atexit@plt+0x140e0> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 208a8 <__cxa_atexit@plt+0x140f8> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - addseq r0, lr, #56, 12 @ 0x3800000 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 23b3c <__cxa_atexit@plt+0x1738c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 23b44 <__cxa_atexit@plt+0x17394> │ │ │ │ - ldr r7, [pc, #76] @ 23b60 <__cxa_atexit@plt+0x173b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #72] @ 23b64 <__cxa_atexit@plt+0x173b4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #68] @ 23b68 <__cxa_atexit@plt+0x173b8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r7, r8, r9} │ │ │ │ - str r5, [r2] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r1, #2 │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb6fc <__cxa_atexit@plt+0x3def4c> │ │ │ │ - mov r6, r3 │ │ │ │ - b 23b4c <__cxa_atexit@plt+0x1739c> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 23b5c <__cxa_atexit@plt+0x173ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - addseq r0, lr, #204, 10 @ 0x33000000 │ │ │ │ - @ instruction: 0xfffffc64 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - addseq r0, lr, #196, 10 @ 0x31000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 23bdc <__cxa_atexit@plt+0x1742c> │ │ │ │ + ldr r7, [pc, #44] @ 208dc <__cxa_atexit@plt+0x1412c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - adcseq r3, pc, #60, 6 @ 0xf0000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 23c00 <__cxa_atexit@plt+0x17450> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r7, [pc, #20] @ 208d8 <__cxa_atexit@plt+0x14128> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - adcseq r3, pc, #24, 6 @ 0x60000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 23c24 <__cxa_atexit@plt+0x17474> │ │ │ │ + andeq r0, r0, r0, asr r1 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r8, ror r7 │ │ │ │ + addseq r3, lr, #220, 18 @ 0x370000 │ │ │ │ + adcseq r6, pc, #120, 14 @ 0x1e00000 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 20908 <__cxa_atexit@plt+0x14158> │ │ │ │ + ldr r7, [pc, #104] @ 20964 <__cxa_atexit@plt+0x141b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - adcseq r3, pc, #244, 4 @ 0x4000000f │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 23c48 <__cxa_atexit@plt+0x17498> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r2, [pc, #80] @ 20960 <__cxa_atexit@plt+0x141b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 20940 <__cxa_atexit@plt+0x14190> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 2094c <__cxa_atexit@plt+0x1419c> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq r3, pc, #208, 4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 23c6c <__cxa_atexit@plt+0x174bc> │ │ │ │ + ldr r7, [pc, #20] @ 20968 <__cxa_atexit@plt+0x141b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - adcseq r3, pc, #172, 4 @ 0xc000000a │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 23c90 <__cxa_atexit@plt+0x174e0> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + adcseq r6, pc, #120, 12 @ 0x7800000 │ │ │ │ + adcseq r6, pc, #212, 12 @ 0xd400000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 20994 <__cxa_atexit@plt+0x141e4> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r7, [pc, #12] @ 209a8 <__cxa_atexit@plt+0x141f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - adcseq r3, pc, #136, 4 @ 0x80000008 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 23cb4 <__cxa_atexit@plt+0x17504> │ │ │ │ + adcseq r6, pc, #140, 12 @ 0x8c00000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 209d4 <__cxa_atexit@plt+0x14224> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r7, [pc, #12] @ 209e8 <__cxa_atexit@plt+0x14238> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - adcseq r3, pc, #100, 4 @ 0x40000006 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 23cd8 <__cxa_atexit@plt+0x17528> │ │ │ │ + adcseq r6, pc, #76, 12 @ 0x4c00000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 20a14 <__cxa_atexit@plt+0x14264> │ │ │ │ + ldr r7, [pc, #60] @ 20a44 <__cxa_atexit@plt+0x14294> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - adcseq r3, pc, #64, 4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 23d4c <__cxa_atexit@plt+0x1759c> │ │ │ │ - ldr lr, [pc, #92] @ 23d58 <__cxa_atexit@plt+0x175a8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #80] @ 23d5c <__cxa_atexit@plt+0x175ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r3} │ │ │ │ + ldr r3, [pc, #36] @ 20a40 <__cxa_atexit@plt+0x14290> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 20a38 <__cxa_atexit@plt+0x14288> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 20a60 <__cxa_atexit@plt+0x142b0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + adcseq r6, pc, #108, 10 @ 0x1b000000 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 20a60 <__cxa_atexit@plt+0x142b0> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 20ab0 <__cxa_atexit@plt+0x14300> │ │ │ │ + ldr r2, [pc, #156] @ 20b18 <__cxa_atexit@plt+0x14368> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 20b00 <__cxa_atexit@plt+0x14350> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 2265c <__cxa_atexit@plt+0x15eac> │ │ │ │ + ldr r3, [pc, #92] @ 20b14 <__cxa_atexit@plt+0x14364> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 23d2c <__cxa_atexit@plt+0x1757c> │ │ │ │ + beq 20ae4 <__cxa_atexit@plt+0x14334> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 23d38 <__cxa_atexit@plt+0x17588> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ + bne 20aec <__cxa_atexit@plt+0x1433c> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - sub r5, r5, #8 │ │ │ │ + ldr r7, [pc, #44] @ 20b20 <__cxa_atexit@plt+0x14370> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #20] @ 20b1c <__cxa_atexit@plt+0x1436c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - adcseq r3, pc, #68, 4 @ 0x40000004 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + addseq r3, lr, #168, 14 @ 0x2a00000 │ │ │ │ + adcseq r6, pc, #52, 10 @ 0xd000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 23d7c <__cxa_atexit@plt+0x175cc> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 20b4c <__cxa_atexit@plt+0x1439c> │ │ │ │ + ldr r7, [pc, #60] @ 20b7c <__cxa_atexit@plt+0x143cc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + ldr r3, [pc, #36] @ 20b78 <__cxa_atexit@plt+0x143c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 20b70 <__cxa_atexit@plt+0x143c0> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 20a60 <__cxa_atexit@plt+0x142b0> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 23e00 <__cxa_atexit@plt+0x17650> │ │ │ │ - ldr lr, [pc, #92] @ 23e0c <__cxa_atexit@plt+0x1765c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #80] @ 23e10 <__cxa_atexit@plt+0x17660> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r3} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 23de0 <__cxa_atexit@plt+0x17630> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + adcseq r6, pc, #52, 8 @ 0x34000000 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 20a60 <__cxa_atexit@plt+0x142b0> │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 23dec <__cxa_atexit@plt+0x1763c> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + bne 20bc0 <__cxa_atexit@plt+0x14410> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r7, [pc, #12] @ 20bd4 <__cxa_atexit@plt+0x14424> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - sub r5, r5, #8 │ │ │ │ + adcseq r6, pc, #96, 8 @ 0x60000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 20c00 <__cxa_atexit@plt+0x14450> │ │ │ │ + ldr r7, [pc, #40] @ 20c1c <__cxa_atexit@plt+0x1446c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r3, [pc, #16] @ 20c18 <__cxa_atexit@plt+0x14468> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + adcseq r6, pc, #128, 6 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 20c48 <__cxa_atexit@plt+0x14498> │ │ │ │ + ldr r7, [pc, #40] @ 20c64 <__cxa_atexit@plt+0x144b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - adcseq r3, pc, #144, 2 @ 0x24 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r7, [pc, #16] @ 20c60 <__cxa_atexit@plt+0x144b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r7, [r5] │ │ │ │ + b 1b25c <__cxa_atexit@plt+0xeaac> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + adcseq r6, pc, #56, 6 @ 0xe0000000 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 23e30 <__cxa_atexit@plt+0x17680> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 20c90 <__cxa_atexit@plt+0x144e0> │ │ │ │ + ldr r7, [pc, #104] @ 20cec <__cxa_atexit@plt+0x1453c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r9, [r7, #4]! │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 20cd0 <__cxa_atexit@plt+0x14520> │ │ │ │ + ldr r7, [pc, #56] @ 20ce4 <__cxa_atexit@plt+0x14534> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #12]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 20cc4 <__cxa_atexit@plt+0x14514> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1fa38 <__cxa_atexit@plt+0x13288> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 20ce8 <__cxa_atexit@plt+0x14538> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffed88 │ │ │ │ + addseq r3, lr, #188, 10 @ 0x2f000000 │ │ │ │ + adcseq r6, pc, #240, 4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 23e88 <__cxa_atexit@plt+0x176d8> │ │ │ │ - ldr r7, [pc, #52] @ 23e98 <__cxa_atexit@plt+0x176e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 23e7c <__cxa_atexit@plt+0x176cc> │ │ │ │ - mov r7, r8 │ │ │ │ - b 23ea8 <__cxa_atexit@plt+0x176f8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + bhi 20d68 <__cxa_atexit@plt+0x145b8> │ │ │ │ + ldr r3, [pc, #104] @ 20d78 <__cxa_atexit@plt+0x145c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 20d38 <__cxa_atexit@plt+0x14588> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 20d48 <__cxa_atexit@plt+0x14598> │ │ │ │ + ldr r8, [r9, #2] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 23e9c <__cxa_atexit@plt+0x176ec> │ │ │ │ + ldr r3, [pc, #48] @ 20d80 <__cxa_atexit@plt+0x145d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r9, #3] │ │ │ │ + ldr r2, [r9, #7] │ │ │ │ + ldr r1, [r9, #11] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r7, [pc, #12] @ 20d7c <__cxa_atexit@plt+0x145cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r0, lr, #236, 4 @ 0xc000000e │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + addseq r3, lr, #44, 10 @ 0xb000000 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #164] @ 23f5c <__cxa_atexit@plt+0x177ac> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 20dac <__cxa_atexit@plt+0x145fc> │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + ldr r2, [r3, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + ldr r1, [pc, #16] @ 20dd0 <__cxa_atexit@plt+0x14620> │ │ │ │ add r1, pc, r1 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 20dfc <__cxa_atexit@plt+0x1464c> │ │ │ │ + ldr r7, [pc, #60] @ 20e2c <__cxa_atexit@plt+0x1467c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #36] @ 20e28 <__cxa_atexit@plt+0x14678> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 20e20 <__cxa_atexit@plt+0x14670> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 20e48 <__cxa_atexit@plt+0x14698> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + adcseq r6, pc, #132, 2 @ 0x21 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 20e48 <__cxa_atexit@plt+0x14698> │ │ │ │ + mov fp, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 20ea8 <__cxa_atexit@plt+0x146f8> │ │ │ │ + ldr r1, [pc, #112] @ 20ed8 <__cxa_atexit@plt+0x14728> │ │ │ │ + add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 23f3c <__cxa_atexit@plt+0x1778c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 23f48 <__cxa_atexit@plt+0x17798> │ │ │ │ - ldr r8, [pc, #120] @ 23f60 <__cxa_atexit@plt+0x177b0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #116] @ 23f64 <__cxa_atexit@plt+0x177b4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldm r5, {r1, r2} │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - ldr r1, [pc, #84] @ 23f68 <__cxa_atexit@plt+0x177b8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov r7, r6 │ │ │ │ - str lr, [r7, #16]! │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r7, [r2, #8] │ │ │ │ + sub r7, r2, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 20ec0 <__cxa_atexit@plt+0x14710> │ │ │ │ + ldr r7, [pc, #76] @ 20edc <__cxa_atexit@plt+0x1472c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r3, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 20eb4 <__cxa_atexit@plt+0x14704> │ │ │ │ + mov r7, r9 │ │ │ │ + b 20fbc <__cxa_atexit@plt+0x1480c> │ │ │ │ + ldr r8, [r5], #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 20ee0 <__cxa_atexit@plt+0x14730> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - adcseq r3, pc, #160 @ 0xa0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 23fe4 <__cxa_atexit@plt+0x17834> │ │ │ │ - ldr r2, [pc, #96] @ 23ff0 <__cxa_atexit@plt+0x17840> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #92] @ 23ff4 <__cxa_atexit@plt+0x17844> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r8, [pc, #64] @ 23ff8 <__cxa_atexit@plt+0x17848> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r1, r3 │ │ │ │ - str lr, [r1, #16]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffd50 │ │ │ │ - @ instruction: 0xfffffdfc │ │ │ │ - adcseq r2, pc, #252, 30 @ 0x3f0 │ │ │ │ - addseq r0, lr, #168, 2 @ 0x2a │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 24050 <__cxa_atexit@plt+0x178a0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 24048 <__cxa_atexit@plt+0x17898> │ │ │ │ - ldr r8, [pc, #40] @ 24058 <__cxa_atexit@plt+0x178a8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 2405c <__cxa_atexit@plt+0x178ac> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 3eb644 <__cxa_atexit@plt+0x3dee94> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + addseq r3, lr, #216, 6 @ 0x60000003 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 20f0c <__cxa_atexit@plt+0x1475c> │ │ │ │ + ldr r7, [pc, #60] @ 20f3c <__cxa_atexit@plt+0x1478c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - addseq r0, lr, #104, 2 │ │ │ │ - adcseq r2, pc, #192, 28 @ 0xc00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 24094 <__cxa_atexit@plt+0x178e4> │ │ │ │ - ldr r3, [pc, #32] @ 2409c <__cxa_atexit@plt+0x178ec> │ │ │ │ + ldr r3, [pc, #36] @ 20f38 <__cxa_atexit@plt+0x14788> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #20] @ 240a0 <__cxa_atexit@plt+0x178f0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - b 3eb64c <__cxa_atexit@plt+0x3dee9c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 20f30 <__cxa_atexit@plt+0x14780> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 20e48 <__cxa_atexit@plt+0x14698> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - adcseq r2, pc, #196, 28 @ 0xc40 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + adcseq r6, pc, #116 @ 0x74 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 20e48 <__cxa_atexit@plt+0x14698> │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 20f9c <__cxa_atexit@plt+0x147ec> │ │ │ │ + ldr r7, [pc, #52] @ 20fac <__cxa_atexit@plt+0x147fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 20f90 <__cxa_atexit@plt+0x147e0> │ │ │ │ + mov r7, r9 │ │ │ │ + b 20fbc <__cxa_atexit@plt+0x1480c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 20fb0 <__cxa_atexit@plt+0x14800> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + addseq r3, lr, #252, 4 @ 0xc000000f │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 240d0 <__cxa_atexit@plt+0x17920> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r3, r3, #1 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 21030 <__cxa_atexit@plt+0x14880> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 21044 <__cxa_atexit@plt+0x14894> │ │ │ │ + bic r2, r3, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + sub r2, r2, #3 │ │ │ │ + cmp r2, #9 │ │ │ │ + bhi 210f4 <__cxa_atexit@plt+0x14944> │ │ │ │ + add r1, pc, #4 │ │ │ │ + ldr r2, [r1, r2, lsl #2] │ │ │ │ + add pc, r1, r2 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldr r8, [r3, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r2, [pc, #264] @ 21140 <__cxa_atexit@plt+0x14990> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + b 21104 <__cxa_atexit@plt+0x14954> │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + ldr r2, [r3, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + ldr r1, [pc, #228] @ 2113c <__cxa_atexit@plt+0x1498c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 240d4 <__cxa_atexit@plt+0x17924> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb654 <__cxa_atexit@plt+0x3deea4> │ │ │ │ - addseq r0, lr, #220 @ 0xdc │ │ │ │ - adcseq r2, pc, #116, 28 @ 0x740 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 24124 <__cxa_atexit@plt+0x17974> │ │ │ │ - ldr r2, [pc, #56] @ 2412c <__cxa_atexit@plt+0x1797c> │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r8, [r3, #1] │ │ │ │ + ldr r2, [r3, #5] │ │ │ │ + ldr r3, [r3, #9] │ │ │ │ + ldr r1, [pc, #220] @ 21158 <__cxa_atexit@plt+0x149a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 21058 <__cxa_atexit@plt+0x148a8> │ │ │ │ + ldr r8, [r3, #1] │ │ │ │ + ldr r2, [r3, #5] │ │ │ │ + ldr r3, [r3, #9] │ │ │ │ + ldr r1, [pc, #188] @ 21150 <__cxa_atexit@plt+0x149a0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 21058 <__cxa_atexit@plt+0x148a8> │ │ │ │ + ldr r2, [pc, #180] @ 21154 <__cxa_atexit@plt+0x149a4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 24130 <__cxa_atexit@plt+0x17980> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 24134 <__cxa_atexit@plt+0x17984> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb654 <__cxa_atexit@plt+0x3deea4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - addseq r0, lr, #140 @ 0x8c │ │ │ │ - adcseq r2, pc, #80, 28 @ 0x500 │ │ │ │ - adcseq r2, pc, #44, 28 @ 0x2c0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 24184 <__cxa_atexit@plt+0x179d4> │ │ │ │ - ldr r2, [pc, #56] @ 2418c <__cxa_atexit@plt+0x179dc> │ │ │ │ + b 210fc <__cxa_atexit@plt+0x1494c> │ │ │ │ + ldr r8, [r3, #1] │ │ │ │ + ldr r2, [r3, #5] │ │ │ │ + ldr r1, [r3, #9] │ │ │ │ + ldr r3, [r3, #13] │ │ │ │ + ldr r0, [pc, #168] @ 21164 <__cxa_atexit@plt+0x149b4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 21128 <__cxa_atexit@plt+0x14978> │ │ │ │ + ldr r2, [pc, #128] @ 21148 <__cxa_atexit@plt+0x14998> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 24190 <__cxa_atexit@plt+0x179e0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 24194 <__cxa_atexit@plt+0x179e4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb654 <__cxa_atexit@plt+0x3deea4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 210fc <__cxa_atexit@plt+0x1494c> │ │ │ │ + ldr r8, [r3, #1] │ │ │ │ + ldr r2, [r3, #5] │ │ │ │ + ldr r1, [r3, #9] │ │ │ │ + ldr r3, [r3, #13] │ │ │ │ + ldr r0, [pc, #104] @ 2114c <__cxa_atexit@plt+0x1499c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 21128 <__cxa_atexit@plt+0x14978> │ │ │ │ + ldr r2, [pc, #108] @ 2115c <__cxa_atexit@plt+0x149ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + b 210fc <__cxa_atexit@plt+0x1494c> │ │ │ │ + ldr r2, [pc, #72] @ 21144 <__cxa_atexit@plt+0x14994> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #1] │ │ │ │ + ldr r3, [r3, #5] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r8, [r3, #1] │ │ │ │ + ldr r2, [r3, #5] │ │ │ │ + ldr r1, [r3, #9] │ │ │ │ + ldr r3, [r3, #13] │ │ │ │ + ldr r0, [pc, #56] @ 21160 <__cxa_atexit@plt+0x149b0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + andeq r0, r0, ip, lsl #23 │ │ │ │ + andeq r0, r0, r8, asr fp │ │ │ │ + andeq r0, r0, r0, asr #20 │ │ │ │ + andeq r0, r0, r8, lsl #19 │ │ │ │ + muleq r0, r8, r7 │ │ │ │ + andeq r0, r0, ip, lsl r7 │ │ │ │ + @ instruction: 0x000006bc │ │ │ │ + andeq r0, r0, r0, lsr #11 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, ip, ror #6 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 21190 <__cxa_atexit@plt+0x149e0> │ │ │ │ + ldr r7, [pc, #52] @ 211b8 <__cxa_atexit@plt+0x14a08> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - addseq r0, lr, #60 @ 0x3c │ │ │ │ - adcseq r2, pc, #240, 26 @ 0x3c00 │ │ │ │ - adcseq r2, pc, #204, 26 @ 0x3300 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 241e4 <__cxa_atexit@plt+0x17a34> │ │ │ │ - ldr r2, [pc, #56] @ 241ec <__cxa_atexit@plt+0x17a3c> │ │ │ │ + ldr r3, [pc, #28] @ 211b4 <__cxa_atexit@plt+0x14a04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 211ac <__cxa_atexit@plt+0x149fc> │ │ │ │ + b 211c4 <__cxa_atexit@plt+0x14a14> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + adcseq r5, pc, #240, 26 @ 0x3c00 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 21210 <__cxa_atexit@plt+0x14a60> │ │ │ │ + ldr r2, [pc, #108] @ 21248 <__cxa_atexit@plt+0x14a98> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 241f0 <__cxa_atexit@plt+0x17a40> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 241f4 <__cxa_atexit@plt+0x17a44> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb654 <__cxa_atexit@plt+0x3deea4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7], #-16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 21234 <__cxa_atexit@plt+0x14a84> │ │ │ │ + ldr r7, [pc, #84] @ 2124c <__cxa_atexit@plt+0x14a9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r3, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 21228 <__cxa_atexit@plt+0x14a78> │ │ │ │ + mov r7, r9 │ │ │ │ + b 21fb8 <__cxa_atexit@plt+0x15808> │ │ │ │ + ldr r7, [pc, #60] @ 21254 <__cxa_atexit@plt+0x14aa4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - addseq pc, sp, #212, 30 @ 0x350 │ │ │ │ - adcseq r2, pc, #144, 26 @ 0x2400 │ │ │ │ - adcseq r2, pc, #108, 26 @ 0x1b00 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 24244 <__cxa_atexit@plt+0x17a94> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 2424c <__cxa_atexit@plt+0x17a9c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 24250 <__cxa_atexit@plt+0x17aa0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb65c <__cxa_atexit@plt+0x3deeac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #20] @ 21250 <__cxa_atexit@plt+0x14aa0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq r2, pc, #48, 26 @ 0xc00 │ │ │ │ - adcseq r2, pc, #112, 26 @ 0x1c00 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 242a0 <__cxa_atexit@plt+0x17af0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 242a8 <__cxa_atexit@plt+0x17af8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 242ac <__cxa_atexit@plt+0x17afc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb664 <__cxa_atexit@plt+0x3deeb4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0x00000dbc │ │ │ │ + addseq r3, lr, #108 @ 0x6c │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 21280 <__cxa_atexit@plt+0x14ad0> │ │ │ │ + ldr r7, [pc, #40] @ 2129c <__cxa_atexit@plt+0x14aec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - adcseq r2, pc, #212, 24 @ 0xd400 │ │ │ │ - adcseq r2, pc, #20, 26 @ 0x500 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 24308 <__cxa_atexit@plt+0x17b58> │ │ │ │ - ldr r2, [pc, #68] @ 24310 <__cxa_atexit@plt+0x17b60> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ + ldr r3, [pc, #16] @ 21298 <__cxa_atexit@plt+0x14ae8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + adcseq r5, pc, #0, 26 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 212c8 <__cxa_atexit@plt+0x14b18> │ │ │ │ + ldr r7, [pc, #124] @ 21338 <__cxa_atexit@plt+0x14b88> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #96] @ 21330 <__cxa_atexit@plt+0x14b80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #8]! │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 242fc <__cxa_atexit@plt+0x17b4c> │ │ │ │ + beq 21310 <__cxa_atexit@plt+0x14b60> │ │ │ │ cmp r2, #2 │ │ │ │ - ldreq r0, [r5] │ │ │ │ - ldrne r7, [r5, #-4] │ │ │ │ - bicne r7, r7, #3 │ │ │ │ - ldrne r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + bne 2131c <__cxa_atexit@plt+0x14b6c> │ │ │ │ + ldr r2, [pc, #64] @ 21334 <__cxa_atexit@plt+0x14b84> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 21310 <__cxa_atexit@plt+0x14b60> │ │ │ │ + mov r5, r3 │ │ │ │ + b 20fbc <__cxa_atexit@plt+0x1480c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #24] @ 2133c <__cxa_atexit@plt+0x14b8c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffffcc4 │ │ │ │ + adcseq r5, pc, #184, 24 @ 0xb800 │ │ │ │ + adcseq r5, pc, #4, 26 @ 0x100 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 24330 <__cxa_atexit@plt+0x17b80> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + bne 21374 <__cxa_atexit@plt+0x14bc4> │ │ │ │ + ldr r3, [pc, #52] @ 21390 <__cxa_atexit@plt+0x14be0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 21388 <__cxa_atexit@plt+0x14bd8> │ │ │ │ + b 20fbc <__cxa_atexit@plt+0x1480c> │ │ │ │ + ldr r7, [pc, #24] @ 21394 <__cxa_atexit@plt+0x14be4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2439c <__cxa_atexit@plt+0x17bec> │ │ │ │ - ldr r2, [pc, #68] @ 243a4 <__cxa_atexit@plt+0x17bf4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ + @ instruction: 0xfffffc5c │ │ │ │ + adcseq r5, pc, #172, 24 @ 0xac00 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 213c0 <__cxa_atexit@plt+0x14c10> │ │ │ │ + ldr r7, [pc, #124] @ 21430 <__cxa_atexit@plt+0x14c80> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #96] @ 21428 <__cxa_atexit@plt+0x14c78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #8]! │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 24390 <__cxa_atexit@plt+0x17be0> │ │ │ │ + beq 21408 <__cxa_atexit@plt+0x14c58> │ │ │ │ cmp r2, #2 │ │ │ │ - ldreq r0, [r5] │ │ │ │ - ldrne r7, [r5, #-4] │ │ │ │ - bicne r7, r7, #3 │ │ │ │ - ldrne r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + bne 21414 <__cxa_atexit@plt+0x14c64> │ │ │ │ + ldr r2, [pc, #64] @ 2142c <__cxa_atexit@plt+0x14c7c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 21408 <__cxa_atexit@plt+0x14c58> │ │ │ │ + mov r5, r3 │ │ │ │ + b 20fbc <__cxa_atexit@plt+0x1480c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #24] @ 21434 <__cxa_atexit@plt+0x14c84> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffffbcc │ │ │ │ + adcseq r5, pc, #192, 22 @ 0x30000 │ │ │ │ + adcseq r5, pc, #12, 24 @ 0xc00 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 243c4 <__cxa_atexit@plt+0x17c14> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + bne 2146c <__cxa_atexit@plt+0x14cbc> │ │ │ │ + ldr r3, [pc, #52] @ 21488 <__cxa_atexit@plt+0x14cd8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 21480 <__cxa_atexit@plt+0x14cd0> │ │ │ │ + b 20fbc <__cxa_atexit@plt+0x1480c> │ │ │ │ + ldr r7, [pc, #24] @ 2148c <__cxa_atexit@plt+0x14cdc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 24424 <__cxa_atexit@plt+0x17c74> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 2442c <__cxa_atexit@plt+0x17c7c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 24430 <__cxa_atexit@plt+0x17c80> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb65c <__cxa_atexit@plt+0x3deeac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq r2, pc, #80, 22 @ 0x14000 │ │ │ │ - adcseq r2, pc, #144, 22 @ 0x24000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 244a4 <__cxa_atexit@plt+0x17cf4> │ │ │ │ - ldr lr, [pc, #92] @ 244b0 <__cxa_atexit@plt+0x17d00> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #80] @ 244b4 <__cxa_atexit@plt+0x17d04> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r3} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 24484 <__cxa_atexit@plt+0x17cd4> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 24490 <__cxa_atexit@plt+0x17ce0> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + @ instruction: 0xfffffb64 │ │ │ │ + adcseq r5, pc, #180, 22 @ 0x2d000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 214b8 <__cxa_atexit@plt+0x14d08> │ │ │ │ + ldr r7, [pc, #116] @ 21520 <__cxa_atexit@plt+0x14d70> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - sub r5, r5, #8 │ │ │ │ + ldr r7, [pc, #84] @ 21514 <__cxa_atexit@plt+0x14d64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 21504 <__cxa_atexit@plt+0x14d54> │ │ │ │ + ldr r7, [pc, #56] @ 21518 <__cxa_atexit@plt+0x14d68> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 214f8 <__cxa_atexit@plt+0x14d48> │ │ │ │ + mov r7, r9 │ │ │ │ + b 20fbc <__cxa_atexit@plt+0x1480c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #16] @ 2151c <__cxa_atexit@plt+0x14d6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - adcseq r2, pc, #236, 20 @ 0xec000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + @ instruction: 0xfffffad8 │ │ │ │ + addseq r2, lr, #148, 26 @ 0x2500 │ │ │ │ + adcseq r5, pc, #200, 20 @ 0xc8000 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 244d4 <__cxa_atexit@plt+0x17d24> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 24558 <__cxa_atexit@plt+0x17da8> │ │ │ │ - ldr lr, [pc, #92] @ 24564 <__cxa_atexit@plt+0x17db4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #80] @ 24568 <__cxa_atexit@plt+0x17db8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r3} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 24538 <__cxa_atexit@plt+0x17d88> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 24544 <__cxa_atexit@plt+0x17d94> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 2154c <__cxa_atexit@plt+0x14d9c> │ │ │ │ + ldr r7, [pc, #40] @ 21568 <__cxa_atexit@plt+0x14db8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r3, [pc, #16] @ 21564 <__cxa_atexit@plt+0x14db4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + adcseq r5, pc, #52, 20 @ 0x34000 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 21594 <__cxa_atexit@plt+0x14de4> │ │ │ │ + ldr r7, [pc, #56] @ 215c0 <__cxa_atexit@plt+0x14e10> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + ldr r7, [pc, #32] @ 215bc <__cxa_atexit@plt+0x14e0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 215b4 <__cxa_atexit@plt+0x14e04> │ │ │ │ + b 20fbc <__cxa_atexit@plt+0x1480c> │ │ │ │ ldr r0, [r7] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - adcseq r2, pc, #56, 20 @ 0x38000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + @ instruction: 0xfffffa1c │ │ │ │ + adcseq r5, pc, #236, 18 @ 0x3b0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 24588 <__cxa_atexit@plt+0x17dd8> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 215ec <__cxa_atexit@plt+0x14e3c> │ │ │ │ + ldr r7, [pc, #52] @ 21614 <__cxa_atexit@plt+0x14e64> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + ldr r3, [pc, #28] @ 21610 <__cxa_atexit@plt+0x14e60> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 21608 <__cxa_atexit@plt+0x14e58> │ │ │ │ + b 20fbc <__cxa_atexit@plt+0x1480c> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xfffff9c4 │ │ │ │ + adcseq r5, pc, #148, 18 @ 0x250000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 245e8 <__cxa_atexit@plt+0x17e38> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 245f0 <__cxa_atexit@plt+0x17e40> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 245f4 <__cxa_atexit@plt+0x17e44> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb65c <__cxa_atexit@plt+0x3deeac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 21640 <__cxa_atexit@plt+0x14e90> │ │ │ │ + ldr r7, [pc, #40] @ 2165c <__cxa_atexit@plt+0x14eac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - adcseq r2, pc, #140, 18 @ 0x230000 │ │ │ │ - adcseq r2, pc, #204, 18 @ 0x330000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 24644 <__cxa_atexit@plt+0x17e94> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 2464c <__cxa_atexit@plt+0x17e9c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 24650 <__cxa_atexit@plt+0x17ea0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb664 <__cxa_atexit@plt+0x3deeb4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #16] @ 21658 <__cxa_atexit@plt+0x14ea8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5] │ │ │ │ + b 20cfc <__cxa_atexit@plt+0x1454c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + adcseq r5, pc, #64, 18 @ 0x100000 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 21688 <__cxa_atexit@plt+0x14ed8> │ │ │ │ + ldr r7, [pc, #124] @ 216f8 <__cxa_atexit@plt+0x14f48> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - adcseq r2, pc, #48, 18 @ 0xc0000 │ │ │ │ - adcseq r2, pc, #112, 18 @ 0x1c0000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 246a0 <__cxa_atexit@plt+0x17ef0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 246a8 <__cxa_atexit@plt+0x17ef8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 246ac <__cxa_atexit@plt+0x17efc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #96] @ 216f0 <__cxa_atexit@plt+0x14f40> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 216d0 <__cxa_atexit@plt+0x14f20> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 216dc <__cxa_atexit@plt+0x14f2c> │ │ │ │ + ldr r2, [pc, #64] @ 216f4 <__cxa_atexit@plt+0x14f44> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 216d0 <__cxa_atexit@plt+0x14f20> │ │ │ │ + mov r5, r3 │ │ │ │ + b 20fbc <__cxa_atexit@plt+0x1480c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb65c <__cxa_atexit@plt+0x3deeac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r2, pc, #212, 16 @ 0xd40000 │ │ │ │ - adcseq r2, pc, #20, 18 @ 0x50000 │ │ │ │ - addseq pc, sp, #0, 22 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 246e0 <__cxa_atexit@plt+0x17f30> │ │ │ │ - ldr r3, [pc, #28] @ 246f0 <__cxa_atexit@plt+0x17f40> │ │ │ │ + ldr r7, [pc, #24] @ 216fc <__cxa_atexit@plt+0x14f4c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffff904 │ │ │ │ + adcseq r5, pc, #248, 16 @ 0xf80000 │ │ │ │ + adcseq r5, pc, #68, 18 @ 0x110000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 21734 <__cxa_atexit@plt+0x14f84> │ │ │ │ + ldr r3, [pc, #52] @ 21750 <__cxa_atexit@plt+0x14fa0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - b 3eb66c <__cxa_atexit@plt+0x3deebc> │ │ │ │ - ldr r7, [pc, #12] @ 246f4 <__cxa_atexit@plt+0x17f44> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 21748 <__cxa_atexit@plt+0x14f98> │ │ │ │ + b 20fbc <__cxa_atexit@plt+0x1480c> │ │ │ │ + ldr r7, [pc, #24] @ 21754 <__cxa_atexit@plt+0x14fa4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff89c │ │ │ │ + adcseq r5, pc, #236, 16 @ 0xec0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 21780 <__cxa_atexit@plt+0x14fd0> │ │ │ │ + ldr r7, [pc, #52] @ 217a8 <__cxa_atexit@plt+0x14ff8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ 217a4 <__cxa_atexit@plt+0x14ff4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2179c <__cxa_atexit@plt+0x14fec> │ │ │ │ + b 20fbc <__cxa_atexit@plt+0x1480c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff830 │ │ │ │ + adcseq r5, pc, #0, 16 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 217d4 <__cxa_atexit@plt+0x15024> │ │ │ │ + ldr r7, [pc, #40] @ 217f0 <__cxa_atexit@plt+0x15040> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 217ec <__cxa_atexit@plt+0x1503c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5] │ │ │ │ + b 1b25c <__cxa_atexit@plt+0xeaac> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + adcseq r5, pc, #172, 14 @ 0x2b00000 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 2181c <__cxa_atexit@plt+0x1506c> │ │ │ │ + ldr r7, [pc, #100] @ 21874 <__cxa_atexit@plt+0x150c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 21858 <__cxa_atexit@plt+0x150a8> │ │ │ │ + ldr r7, [pc, #56] @ 2186c <__cxa_atexit@plt+0x150bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 2184c <__cxa_atexit@plt+0x1509c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1fa38 <__cxa_atexit@plt+0x13288> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 21870 <__cxa_atexit@plt+0x150c0> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - addseq pc, sp, #228, 20 @ 0xe4000 │ │ │ │ - addseq pc, sp, #188, 20 @ 0xbc000 │ │ │ │ + @ instruction: 0xffffe200 │ │ │ │ + addseq r2, lr, #52, 20 @ 0x34000 │ │ │ │ + adcseq r5, pc, #100, 14 @ 0x1900000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 24744 <__cxa_atexit@plt+0x17f94> │ │ │ │ - ldr r2, [pc, #48] @ 24750 <__cxa_atexit@plt+0x17fa0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 24754 <__cxa_atexit@plt+0x17fa4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb674 <__cxa_atexit@plt+0x3deec4> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffff944 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq pc, sp, #92, 20 @ 0x5c000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 2478c <__cxa_atexit@plt+0x17fdc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - ldr r3, [pc, #16] @ 24790 <__cxa_atexit@plt+0x17fe0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb67c <__cxa_atexit@plt+0x3deecc> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - adcseq r2, pc, #24, 16 @ 0x180000 │ │ │ │ - addseq pc, sp, #32, 20 @ 0x20000 │ │ │ │ - andeq r0, r0, r6, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 247c4 <__cxa_atexit@plt+0x18014> │ │ │ │ - ldr r7, [pc, #40] @ 247dc <__cxa_atexit@plt+0x1802c> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 218a0 <__cxa_atexit@plt+0x150f0> │ │ │ │ + ldr r7, [pc, #116] @ 21908 <__cxa_atexit@plt+0x15158> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #84] @ 218fc <__cxa_atexit@plt+0x1514c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #28 │ │ │ │ - ldr r0, [pc, #32] @ 247e0 <__cxa_atexit@plt+0x18030> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 218ec <__cxa_atexit@plt+0x1513c> │ │ │ │ + ldr r7, [pc, #56] @ 21900 <__cxa_atexit@plt+0x15150> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 218e0 <__cxa_atexit@plt+0x15130> │ │ │ │ + mov r7, r9 │ │ │ │ + b 20fbc <__cxa_atexit@plt+0x1480c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 21904 <__cxa_atexit@plt+0x15154> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xfffff6f0 │ │ │ │ + addseq r2, lr, #172, 18 @ 0x2b0000 │ │ │ │ + adcseq r5, pc, #224, 12 @ 0xe000000 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 21934 <__cxa_atexit@plt+0x15184> │ │ │ │ + ldr r7, [pc, #40] @ 21950 <__cxa_atexit@plt+0x151a0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #12] @ 247d8 <__cxa_atexit@plt+0x18028> │ │ │ │ + ldr r3, [pc, #16] @ 2194c <__cxa_atexit@plt+0x1519c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 3eb674 <__cxa_atexit@plt+0x3deec4> │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - addseq pc, sp, #8, 20 @ 0x8000 │ │ │ │ - addseq pc, sp, #252, 18 @ 0x3f0000 │ │ │ │ - andeq r0, r0, r6, asr #32 │ │ │ │ + adcseq r5, pc, #76, 12 @ 0x4c00000 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 24800 <__cxa_atexit@plt+0x18050> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb684 <__cxa_atexit@plt+0x3deed4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r6, asr #32 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 2197c <__cxa_atexit@plt+0x151cc> │ │ │ │ + ldr r7, [pc, #124] @ 219ec <__cxa_atexit@plt+0x1523c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #96] @ 219e4 <__cxa_atexit@plt+0x15234> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #8]! │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 219c4 <__cxa_atexit@plt+0x15214> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 219d0 <__cxa_atexit@plt+0x15220> │ │ │ │ + ldr r2, [pc, #64] @ 219e8 <__cxa_atexit@plt+0x15238> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 219c4 <__cxa_atexit@plt+0x15214> │ │ │ │ + mov r5, r3 │ │ │ │ + b 20fbc <__cxa_atexit@plt+0x1480c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 219f0 <__cxa_atexit@plt+0x15240> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffff610 │ │ │ │ + adcseq r5, pc, #4, 12 @ 0x400000 │ │ │ │ + adcseq r5, pc, #80, 12 @ 0x5000000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #8] @ 24820 <__cxa_atexit@plt+0x18070> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 21a28 <__cxa_atexit@plt+0x15278> │ │ │ │ + ldr r3, [pc, #52] @ 21a44 <__cxa_atexit@plt+0x15294> │ │ │ │ add r3, pc, r3 │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b 3eb64c <__cxa_atexit@plt+0x3dee9c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 21a3c <__cxa_atexit@plt+0x1528c> │ │ │ │ + b 20fbc <__cxa_atexit@plt+0x1480c> │ │ │ │ + ldr r7, [pc, #24] @ 21a48 <__cxa_atexit@plt+0x15298> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff5a8 │ │ │ │ + adcseq r5, pc, #248, 10 @ 0x3e000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 248e0 <__cxa_atexit@plt+0x18130> │ │ │ │ - ldr r3, [pc, #204] @ 24910 <__cxa_atexit@plt+0x18160> │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 21a74 <__cxa_atexit@plt+0x152c4> │ │ │ │ + ldr r7, [pc, #112] @ 21ad8 <__cxa_atexit@plt+0x15328> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #84] @ 21ad0 <__cxa_atexit@plt+0x15320> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #200] @ 24914 <__cxa_atexit@plt+0x18164> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - mov r1, r6 │ │ │ │ - str r3, [r1, #4]! │ │ │ │ - str r7, [r1, #20] │ │ │ │ - str r7, [r1, #8] │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r0, [r5] │ │ │ │ - mov r0, r1 │ │ │ │ - str lr, [r0, #12]! │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - add r3, r1, #40 @ 0x28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 248f0 <__cxa_atexit@plt+0x18140> │ │ │ │ - ldr sl, [pc, #132] @ 2491c <__cxa_atexit@plt+0x1816c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr lr, [pc, #128] @ 24920 <__cxa_atexit@plt+0x18170> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #124] @ 24924 <__cxa_atexit@plt+0x18174> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - ldr r1, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - str sl, [r6, #28]! │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r6, [pc, #32] @ 24918 <__cxa_atexit@plt+0x18168> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - @ instruction: 0xfffff898 │ │ │ │ - @ instruction: 0xfffff8f0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - adcseq r2, pc, #240, 12 @ 0xf000000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 24998 <__cxa_atexit@plt+0x181e8> │ │ │ │ - ldr sl, [pc, #96] @ 249b4 <__cxa_atexit@plt+0x18204> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr lr, [pc, #92] @ 249b8 <__cxa_atexit@plt+0x18208> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #88] @ 249bc <__cxa_atexit@plt+0x1820c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - ldr r1, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - str sl, [r3, #4]! │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r3, [pc, #32] @ 249c0 <__cxa_atexit@plt+0x18210> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 21ab4 <__cxa_atexit@plt+0x15304> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 21abc <__cxa_atexit@plt+0x1530c> │ │ │ │ + ldr r3, [pc, #56] @ 21ad4 <__cxa_atexit@plt+0x15324> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - @ instruction: 0xfffffca8 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - adcseq r2, pc, #52, 12 @ 0x3400000 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 21ab4 <__cxa_atexit@plt+0x15304> │ │ │ │ + b 20fbc <__cxa_atexit@plt+0x1480c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 21adc <__cxa_atexit@plt+0x1532c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xfffff51c │ │ │ │ + adcseq r5, pc, #12, 10 @ 0x3000000 │ │ │ │ + adcseq r5, pc, #100, 10 @ 0x19000000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 24a68 <__cxa_atexit@plt+0x182b8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 24ac4 <__cxa_atexit@plt+0x18314> │ │ │ │ - ldr lr, [pc, #300] @ 24b20 <__cxa_atexit@plt+0x18370> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - mov r2, r6 │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str r3, [r2, #16] │ │ │ │ - add sl, r2, #36 @ 0x24 │ │ │ │ - cmp r1, sl │ │ │ │ - bcc 24af8 <__cxa_atexit@plt+0x18348> │ │ │ │ - ldr lr, [pc, #268] @ 24b34 <__cxa_atexit@plt+0x18384> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #264] @ 24b38 <__cxa_atexit@plt+0x18388> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - str r9, [r6, #24]! │ │ │ │ - add r9, r6, #8 │ │ │ │ - stm r9, {r1, r2, r3} │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - stmda r5, {r0, lr} │ │ │ │ - ldr r6, [pc, #224] @ 24b3c <__cxa_atexit@plt+0x1838c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, sl │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 24ad4 <__cxa_atexit@plt+0x18324> │ │ │ │ - ldr r2, [pc, #160] @ 24b28 <__cxa_atexit@plt+0x18378> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #156] @ 24b2c <__cxa_atexit@plt+0x1837c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r6, [r5, #24] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r6, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - ldr r6, [pc, #120] @ 24b30 <__cxa_atexit@plt+0x18380> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r6, [pc, #64] @ 24b1c <__cxa_atexit@plt+0x1836c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #12 │ │ │ │ - ldr r7, [r5, #12]! │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - ldr r6, [pc, #36] @ 24b24 <__cxa_atexit@plt+0x18374> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r7, [r5, #12]! │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, sl │ │ │ │ - mov r9, r2 │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xfffffc64 │ │ │ │ - @ instruction: 0xfffffe2c │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - @ instruction: 0xfffff70c │ │ │ │ - adcseq r2, pc, #224, 8 @ 0xe0000000 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - @ instruction: 0xfffffbcc │ │ │ │ - adcseq r2, pc, #60, 10 @ 0xf000000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 24ba8 <__cxa_atexit@plt+0x183f8> │ │ │ │ - ldr r2, [pc, #88] @ 24bc8 <__cxa_atexit@plt+0x18418> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #84] @ 24bcc <__cxa_atexit@plt+0x1841c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #80] @ 24bd0 <__cxa_atexit@plt+0x18420> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r3, [pc, #36] @ 24bd4 <__cxa_atexit@plt+0x18424> │ │ │ │ + bne 21b14 <__cxa_atexit@plt+0x15364> │ │ │ │ + ldr r3, [pc, #52] @ 21b30 <__cxa_atexit@plt+0x15380> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - @ instruction: 0xfffff62c │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - adcseq r2, pc, #24, 8 @ 0x18000000 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 21b28 <__cxa_atexit@plt+0x15378> │ │ │ │ + b 20fbc <__cxa_atexit@plt+0x1480c> │ │ │ │ + ldr r7, [pc, #24] @ 21b34 <__cxa_atexit@plt+0x15384> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff4bc │ │ │ │ + adcseq r5, pc, #12, 10 @ 0x3000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 24c00 <__cxa_atexit@plt+0x18450> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - mov r7, r3 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 21b60 <__cxa_atexit@plt+0x153b0> │ │ │ │ + ldr r7, [pc, #52] @ 21b88 <__cxa_atexit@plt+0x153d8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 24ca0 <__cxa_atexit@plt+0x184f0> │ │ │ │ - ldr lr, [pc, #184] @ 24cd0 <__cxa_atexit@plt+0x18520> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr sl, [r5, #32] │ │ │ │ - mov r0, r6 │ │ │ │ - str lr, [r0, #4]! │ │ │ │ - str r8, [r5, #-4] │ │ │ │ + ldr r3, [pc, #28] @ 21b84 <__cxa_atexit@plt+0x153d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - add lr, r0, #8 │ │ │ │ - stm lr, {r2, r9, sl} │ │ │ │ - add sl, r0, #36 @ 0x24 │ │ │ │ - cmp r1, sl │ │ │ │ - bcc 24cb0 <__cxa_atexit@plt+0x18500> │ │ │ │ - ldr r9, [pc, #132] @ 24cd8 <__cxa_atexit@plt+0x18528> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #128] @ 24cdc <__cxa_atexit@plt+0x1852c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #124] @ 24ce0 <__cxa_atexit@plt+0x18530> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - ldr r3, [r5, #52] @ 0x34 │ │ │ │ - str r9, [r6, #24]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - mov r6, sl │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r6, [pc, #24] @ 24cd4 <__cxa_atexit@plt+0x18524> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, sl │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - @ instruction: 0xfffff5e4 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0xfffff604 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - adcseq r2, pc, #52, 6 @ 0xd0000000 │ │ │ │ - andeq r0, r0, sl │ │ │ │ + tst r7, #3 │ │ │ │ + beq 21b7c <__cxa_atexit@plt+0x153cc> │ │ │ │ + b 20fbc <__cxa_atexit@plt+0x1480c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff450 │ │ │ │ + adcseq r5, pc, #32, 8 @ 0x20000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 24d4c <__cxa_atexit@plt+0x1859c> │ │ │ │ - ldr lr, [pc, #92] @ 24d64 <__cxa_atexit@plt+0x185b4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #88] @ 24d68 <__cxa_atexit@plt+0x185b8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r1, lr} │ │ │ │ - ldr r3, [pc, #40] @ 24d6c <__cxa_atexit@plt+0x185bc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r3, [pc, #28] @ 24d70 <__cxa_atexit@plt+0x185c0> │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 21bb4 <__cxa_atexit@plt+0x15404> │ │ │ │ + ldr r7, [pc, #52] @ 21bdc <__cxa_atexit@plt+0x1542c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ 21bd8 <__cxa_atexit@plt+0x15428> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0xfffff548 │ │ │ │ - adcseq r2, pc, #84, 4 @ 0x40000005 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, sl │ │ │ │ + tst r7, #3 │ │ │ │ + beq 21bd0 <__cxa_atexit@plt+0x15420> │ │ │ │ + b 20fbc <__cxa_atexit@plt+0x1480c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff3fc │ │ │ │ + adcseq r5, pc, #204, 6 @ 0x30000003 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 24e0c <__cxa_atexit@plt+0x1865c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 24e34 <__cxa_atexit@plt+0x18684> │ │ │ │ - ldr r8, [pc, #188] @ 24e60 <__cxa_atexit@plt+0x186b0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr lr, [r5, #40] @ 0x28 │ │ │ │ - mov r3, r6 │ │ │ │ - str r8, [r3, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 21c08 <__cxa_atexit@plt+0x15458> │ │ │ │ + ldr r7, [pc, #112] @ 21c6c <__cxa_atexit@plt+0x154bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #84] @ 21c64 <__cxa_atexit@plt+0x154b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r7, [r5] │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq 21c4c <__cxa_atexit@plt+0x1549c> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 21c58 <__cxa_atexit@plt+0x154a8> │ │ │ │ + ldr r2, [pc, #52] @ 21c68 <__cxa_atexit@plt+0x154b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r2, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ - add r8, r3, #8 │ │ │ │ - stm r8, {r0, r2, lr} │ │ │ │ - add r2, r3, #36 @ 0x24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 24e44 <__cxa_atexit@plt+0x18694> │ │ │ │ - ldr r9, [pc, #156] @ 24e70 <__cxa_atexit@plt+0x186c0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #152] @ 24e74 <__cxa_atexit@plt+0x186c4> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - ldr r1, [r5, #36] @ 0x24 │ │ │ │ - str sl, [r6, #24]! │ │ │ │ - add sl, r6, #8 │ │ │ │ - stm sl, {r0, r3, lr} │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - stmda r5, {r1, r9} │ │ │ │ - ldr r6, [pc, #120] @ 24e78 <__cxa_atexit@plt+0x186c8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r3, [pc, #84] @ 24e68 <__cxa_atexit@plt+0x186b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #64] @ 24e6c <__cxa_atexit@plt+0x186bc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r6, [pc, #24] @ 24e64 <__cxa_atexit@plt+0x186b4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - @ instruction: 0xfffff7fc │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - adcseq r2, pc, #108, 2 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - @ instruction: 0xfffff47c │ │ │ │ - adcseq r2, pc, #152, 2 @ 0x26 │ │ │ │ - andeq r0, r0, sl │ │ │ │ + mov r8, r7 │ │ │ │ + b 21dac <__cxa_atexit@plt+0x155fc> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + adcseq r5, pc, #120, 6 @ 0xe0000001 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr ip, [r5, #8] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 24eec <__cxa_atexit@plt+0x1873c> │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp sl, r6 │ │ │ │ - bcc 24fac <__cxa_atexit@plt+0x187fc> │ │ │ │ - ldr r2, [pc, #320] @ 24ffc <__cxa_atexit@plt+0x1884c> │ │ │ │ + mov r3, r7 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 21cb0 <__cxa_atexit@plt+0x15500> │ │ │ │ + ldr r2, [pc, #36] @ 21cbc <__cxa_atexit@plt+0x1550c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #316] @ 25000 <__cxa_atexit@plt+0x18850> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str ip, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str lr, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ + ldr r9, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + mov r8, r7 │ │ │ │ + b 21dac <__cxa_atexit@plt+0x155fc> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 21ce8 <__cxa_atexit@plt+0x15538> │ │ │ │ + ldr r7, [pc, #112] @ 21d4c <__cxa_atexit@plt+0x1559c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #84] @ 21d44 <__cxa_atexit@plt+0x15594> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r7, [r5] │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq 21d2c <__cxa_atexit@plt+0x1557c> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 21d38 <__cxa_atexit@plt+0x15588> │ │ │ │ + ldr r2, [pc, #52] @ 21d48 <__cxa_atexit@plt+0x15598> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + mov r8, r7 │ │ │ │ + b 21dac <__cxa_atexit@plt+0x155fc> │ │ │ │ + ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ - str r9, [r7, #16]! │ │ │ │ - mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - add r6, r3, #52 @ 0x34 │ │ │ │ - cmp sl, r6 │ │ │ │ - bcc 24fb8 <__cxa_atexit@plt+0x18808> │ │ │ │ - stm sp, {r7, fp} │ │ │ │ - ldr r6, [pc, #220] @ 24fe0 <__cxa_atexit@plt+0x18830> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r0, [pc, #216] @ 24fe4 <__cxa_atexit@plt+0x18834> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr fp, [r5, #28] │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - mov r2, r3 │ │ │ │ - str r6, [r2, #4]! │ │ │ │ - str ip, [r2, #24] │ │ │ │ - str r1, [r2, #28] │ │ │ │ - str lr, [r2, #8] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - str fp, [r2, #40] @ 0x28 │ │ │ │ - str r9, [r2, #44] @ 0x2c │ │ │ │ - str r7, [r2, #48] @ 0x30 │ │ │ │ - mov r1, r2 │ │ │ │ - str r0, [r1, #32]! │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [pc, #152] @ 24fe8 <__cxa_atexit@plt+0x18838> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #16]! │ │ │ │ - stmib r5, {r2, r6} │ │ │ │ - str r1, [r5, #12] │ │ │ │ - add r6, r2, #68 @ 0x44 │ │ │ │ - cmp sl, r6 │ │ │ │ - bcc 24fc4 <__cxa_atexit@plt+0x18814> │ │ │ │ - ldr lr, [pc, #128] @ 24ff0 <__cxa_atexit@plt+0x18840> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #124] @ 24ff4 <__cxa_atexit@plt+0x18844> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ - str r0, [r3, #56]! @ 0x38 │ │ │ │ - str fp, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r2, lr} │ │ │ │ - ldr r3, [pc, #88] @ 24ff8 <__cxa_atexit@plt+0x18848> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldm sp, {r7, fp} │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - mov r3, #52 @ 0x34 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r3, [pc, #32] @ 24fec <__cxa_atexit@plt+0x1883c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - ldm sp, {r7, fp} │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - @ instruction: 0xfffff3b0 │ │ │ │ - @ instruction: 0xfffff4d0 │ │ │ │ - @ instruction: 0xfffff3f8 │ │ │ │ - @ instruction: 0xfffffd1c │ │ │ │ - @ instruction: 0xfffffe08 │ │ │ │ - @ instruction: 0xfffff2e0 │ │ │ │ - adcseq r1, pc, #248, 30 @ 0x3e0 │ │ │ │ - @ instruction: 0xfffff57c │ │ │ │ - @ instruction: 0xfffff628 │ │ │ │ - addseq pc, sp, #188, 2 @ 0x2f │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + adcseq r5, pc, #152, 4 @ 0x80000009 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 21d90 <__cxa_atexit@plt+0x155e0> │ │ │ │ + ldr r2, [pc, #36] @ 21d9c <__cxa_atexit@plt+0x155ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + mov r8, r7 │ │ │ │ + b 21dac <__cxa_atexit@plt+0x155fc> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 250c8 <__cxa_atexit@plt+0x18918> │ │ │ │ - ldr r3, [pc, #200] @ 250f0 <__cxa_atexit@plt+0x18940> │ │ │ │ + bhi 21e18 <__cxa_atexit@plt+0x15668> │ │ │ │ + ldr r3, [pc, #104] @ 21e28 <__cxa_atexit@plt+0x15678> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 250a8 <__cxa_atexit@plt+0x188f8> │ │ │ │ - ldr r2, [pc, #176] @ 250f4 <__cxa_atexit@plt+0x18944> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r1, [sl, #7] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #-16]! │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r8, [r2, #8]! │ │ │ │ - str r1, [r7, #4] │ │ │ │ - str r3, [r2] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 250b8 <__cxa_atexit@plt+0x18908> │ │ │ │ - ldr r7, [pc, #132] @ 250f8 <__cxa_atexit@plt+0x18948> │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 21de8 <__cxa_atexit@plt+0x15638> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 21df8 <__cxa_atexit@plt+0x15648> │ │ │ │ + ldr r8, [r9, #2] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #48] @ 21e30 <__cxa_atexit@plt+0x15680> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r9, #3] │ │ │ │ + ldr r2, [r9, #7] │ │ │ │ + ldr r1, [r9, #11] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r7, [pc, #12] @ 21e2c <__cxa_atexit@plt+0x1567c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #60 @ 0x3c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + addseq r2, lr, #132, 8 @ 0x84000000 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 21e5c <__cxa_atexit@plt+0x156ac> │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + ldr r2, [r3, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + ldr r1, [pc, #16] @ 21e80 <__cxa_atexit@plt+0x156d0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 21eac <__cxa_atexit@plt+0x156fc> │ │ │ │ + ldr r7, [pc, #40] @ 21ec8 <__cxa_atexit@plt+0x15718> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #16] @ 21ec4 <__cxa_atexit@plt+0x15714> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + adcseq r5, pc, #212 @ 0xd4 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 21ef4 <__cxa_atexit@plt+0x15744> │ │ │ │ + ldr r7, [pc, #104] @ 21f50 <__cxa_atexit@plt+0x157a0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 250d8 <__cxa_atexit@plt+0x18928> │ │ │ │ - ldr r7, [pc, #112] @ 25104 <__cxa_atexit@plt+0x18954> │ │ │ │ + bhi 21f34 <__cxa_atexit@plt+0x15784> │ │ │ │ + ldr r7, [pc, #56] @ 21f48 <__cxa_atexit@plt+0x15798> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r7, [r5, #4]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb66c <__cxa_atexit@plt+0x3deebc> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + tst r9, #3 │ │ │ │ + beq 21f28 <__cxa_atexit@plt+0x15778> │ │ │ │ + mov r7, r9 │ │ │ │ + b 20fbc <__cxa_atexit@plt+0x1480c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 25100 <__cxa_atexit@plt+0x18950> │ │ │ │ + ldr r7, [pc, #16] @ 21f4c <__cxa_atexit@plt+0x1579c> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 250fc <__cxa_atexit@plt+0x1894c> │ │ │ │ + @ instruction: 0xfffff0a8 │ │ │ │ + addseq r2, lr, #100, 6 @ 0x90000001 │ │ │ │ + adcseq r5, pc, #140 @ 0x8c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 21f98 <__cxa_atexit@plt+0x157e8> │ │ │ │ + ldr r7, [pc, #52] @ 21fa8 <__cxa_atexit@plt+0x157f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 21f8c <__cxa_atexit@plt+0x157dc> │ │ │ │ + mov r7, r9 │ │ │ │ + b 21fb8 <__cxa_atexit@plt+0x15808> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 21fac <__cxa_atexit@plt+0x157fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, ip, ror r1 │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - addseq pc, sp, #236 @ 0xec │ │ │ │ - addseq pc, sp, #4, 2 │ │ │ │ - @ instruction: 0xfffff66c │ │ │ │ - addseq pc, sp, #188 @ 0xbc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #132] @ 251a8 <__cxa_atexit@plt+0x189f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + addseq r2, lr, #8, 6 @ 0x20000000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 21fe0 <__cxa_atexit@plt+0x15830> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 22008 <__cxa_atexit@plt+0x15858> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + ldr r1, [pc, #132] @ 22078 <__cxa_atexit@plt+0x158c8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 25184 <__cxa_atexit@plt+0x189d4> │ │ │ │ - ldr r7, [pc, #100] @ 251ac <__cxa_atexit@plt+0x189fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #4]! │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r2, [pc, #92] @ 2206c <__cxa_atexit@plt+0x158bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ str r7, [r5, #8] │ │ │ │ - str r2, [r3] │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 25194 <__cxa_atexit@plt+0x189e4> │ │ │ │ - ldr r7, [pc, #64] @ 251b4 <__cxa_atexit@plt+0x18a04> │ │ │ │ + bhi 22058 <__cxa_atexit@plt+0x158a8> │ │ │ │ + ldr r7, [pc, #60] @ 22070 <__cxa_atexit@plt+0x158c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmda r5, {r8, r9, sl} │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb66c <__cxa_atexit@plt+0x3deebc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + stmib r5, {r3, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 2204c <__cxa_atexit@plt+0x1589c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 20fbc <__cxa_atexit@plt+0x1480c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 251b0 <__cxa_atexit@plt+0x18a00> │ │ │ │ + ldr r7, [pc, #20] @ 22074 <__cxa_atexit@plt+0x158c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - addseq pc, sp, #48 @ 0x30 │ │ │ │ - @ instruction: 0xfffff58c │ │ │ │ - addseq pc, sp, #12 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffef84 │ │ │ │ + addseq r2, lr, #64, 4 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #8]! │ │ │ │ - ldr r7, [pc, #72] @ 25220 <__cxa_atexit@plt+0x18a70> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 220a4 <__cxa_atexit@plt+0x158f4> │ │ │ │ + ldr r7, [pc, #116] @ 2210c <__cxa_atexit@plt+0x1595c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #84] @ 22100 <__cxa_atexit@plt+0x15950> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - stm r3, {r2, r7} │ │ │ │ - sub r7, r3, #52 @ 0x34 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 2520c <__cxa_atexit@plt+0x18a5c> │ │ │ │ - ldr r7, [pc, #44] @ 25224 <__cxa_atexit@plt+0x18a74> │ │ │ │ + bhi 220f0 <__cxa_atexit@plt+0x15940> │ │ │ │ + ldr r7, [pc, #56] @ 22104 <__cxa_atexit@plt+0x15954> │ │ │ │ add r7, pc, r7 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb66c <__cxa_atexit@plt+0x3deebc> │ │ │ │ - ldr r7, [pc, #20] @ 25228 <__cxa_atexit@plt+0x18a78> │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 220e4 <__cxa_atexit@plt+0x15934> │ │ │ │ + mov r7, r9 │ │ │ │ + b 21fb8 <__cxa_atexit@plt+0x15808> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 22108 <__cxa_atexit@plt+0x15958> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0xfffff508 │ │ │ │ - addseq lr, sp, #184, 30 @ 0x2e0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + addseq r2, lr, #176, 2 @ 0x2c │ │ │ │ + adcseq r4, pc, #220, 28 @ 0xdc0 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 25260 <__cxa_atexit@plt+0x18ab0> │ │ │ │ - ldr r2, [pc, #40] @ 25278 <__cxa_atexit@plt+0x18ac8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 2527c <__cxa_atexit@plt+0x18acc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - adcseq r1, pc, #100, 26 @ 0x1900 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 252f0 <__cxa_atexit@plt+0x18b40> │ │ │ │ - ldr lr, [pc, #92] @ 252fc <__cxa_atexit@plt+0x18b4c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #80] @ 25300 <__cxa_atexit@plt+0x18b50> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r3} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 252d0 <__cxa_atexit@plt+0x18b20> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 252dc <__cxa_atexit@plt+0x18b2c> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 22138 <__cxa_atexit@plt+0x15988> │ │ │ │ + ldr r7, [pc, #124] @ 221a8 <__cxa_atexit@plt+0x159f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + ldr r2, [pc, #96] @ 221a0 <__cxa_atexit@plt+0x159f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 22180 <__cxa_atexit@plt+0x159d0> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 2218c <__cxa_atexit@plt+0x159dc> │ │ │ │ + ldr r2, [pc, #64] @ 221a4 <__cxa_atexit@plt+0x159f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 22180 <__cxa_atexit@plt+0x159d0> │ │ │ │ + mov r5, r3 │ │ │ │ + b 21fb8 <__cxa_atexit@plt+0x15808> │ │ │ │ ldr r0, [r7] │ │ │ │ - sub r5, r5, #8 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #24] @ 221ac <__cxa_atexit@plt+0x159fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - adcseq r1, pc, #160, 24 @ 0xa000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + adcseq r4, pc, #72, 28 @ 0x480 │ │ │ │ + adcseq r4, pc, #148, 28 @ 0x940 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 25320 <__cxa_atexit@plt+0x18b70> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + bne 221e4 <__cxa_atexit@plt+0x15a34> │ │ │ │ + ldr r3, [pc, #52] @ 22200 <__cxa_atexit@plt+0x15a50> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 221f8 <__cxa_atexit@plt+0x15a48> │ │ │ │ + b 21fb8 <__cxa_atexit@plt+0x15808> │ │ │ │ + ldr r7, [pc, #24] @ 22204 <__cxa_atexit@plt+0x15a54> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + adcseq r4, pc, #60, 28 @ 0x3c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 253a4 <__cxa_atexit@plt+0x18bf4> │ │ │ │ - ldr lr, [pc, #92] @ 253b0 <__cxa_atexit@plt+0x18c00> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #80] @ 253b4 <__cxa_atexit@plt+0x18c04> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r3} │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 22230 <__cxa_atexit@plt+0x15a80> │ │ │ │ + ldr r7, [pc, #112] @ 22294 <__cxa_atexit@plt+0x15ae4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #84] @ 2228c <__cxa_atexit@plt+0x15adc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 25384 <__cxa_atexit@plt+0x18bd4> │ │ │ │ + beq 22270 <__cxa_atexit@plt+0x15ac0> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 25390 <__cxa_atexit@plt+0x18be0> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + bne 22278 <__cxa_atexit@plt+0x15ac8> │ │ │ │ + ldr r3, [pc, #56] @ 22290 <__cxa_atexit@plt+0x15ae0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 22270 <__cxa_atexit@plt+0x15ac0> │ │ │ │ + b 21fb8 <__cxa_atexit@plt+0x15808> │ │ │ │ ldr r0, [r7] │ │ │ │ - sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #24] @ 22298 <__cxa_atexit@plt+0x15ae8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - adcseq r1, pc, #236, 22 @ 0x3b000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + @ instruction: 0xfffffd5c │ │ │ │ + adcseq r4, pc, #80, 26 @ 0x1400 │ │ │ │ + adcseq r4, pc, #168, 26 @ 0x2a00 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 253d4 <__cxa_atexit@plt+0x18c24> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + bne 222d0 <__cxa_atexit@plt+0x15b20> │ │ │ │ + ldr r3, [pc, #52] @ 222ec <__cxa_atexit@plt+0x15b3c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 222e4 <__cxa_atexit@plt+0x15b34> │ │ │ │ + b 21fb8 <__cxa_atexit@plt+0x15808> │ │ │ │ + ldr r7, [pc, #24] @ 222f0 <__cxa_atexit@plt+0x15b40> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0xfffffcfc │ │ │ │ + adcseq r4, pc, #80, 26 @ 0x1400 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #20 │ │ │ │ - ldr r2, [pc, #180] @ 254b4 <__cxa_atexit@plt+0x18d04> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #176] @ 254b8 <__cxa_atexit@plt+0x18d08> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #172] @ 254bc <__cxa_atexit@plt+0x18d0c> │ │ │ │ - add lr, pc, lr │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 25478 <__cxa_atexit@plt+0x18cc8> │ │ │ │ - and r7, sl, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 25488 <__cxa_atexit@plt+0x18cd8> │ │ │ │ - ldr r7, [sl, #2] │ │ │ │ - ldr r0, [sl, #6] │ │ │ │ - sub sl, r5, #16 │ │ │ │ - stm sl, {r2, r8, r9} │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 25498 <__cxa_atexit@plt+0x18ce8> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 254a4 <__cxa_atexit@plt+0x18cf4> │ │ │ │ - ldr r9, [r5, #-16]! │ │ │ │ - str lr, [r5] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - sub r3, r3, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bls 25418 <__cxa_atexit@plt+0x18c68> │ │ │ │ - ldr r7, [pc, #64] @ 254c0 <__cxa_atexit@plt+0x18d10> │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2239c <__cxa_atexit@plt+0x15bec> │ │ │ │ + ldr r3, [pc, #152] @ 223ac <__cxa_atexit@plt+0x15bfc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 22344 <__cxa_atexit@plt+0x15b94> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 22354 <__cxa_atexit@plt+0x15ba4> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 22370 <__cxa_atexit@plt+0x15bc0> │ │ │ │ + ldr r8, [r9, #1] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #88] @ 223b4 <__cxa_atexit@plt+0x15c04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r9, #2] │ │ │ │ + ldr r2, [r9, #6] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r3, [pc, #56] @ 223b0 <__cxa_atexit@plt+0x15c00> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r9, #3] │ │ │ │ + ldr r2, [r9, #7] │ │ │ │ + ldr r1, [r9, #11] │ │ │ │ + ldr r0, [r9, #15] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r7, [pc, #20] @ 223b8 <__cxa_atexit@plt+0x15c08> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + addseq r1, lr, #8, 30 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 223ec <__cxa_atexit@plt+0x15c3c> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 22408 <__cxa_atexit@plt+0x15c58> │ │ │ │ + ldr r8, [r3, #1] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #56] @ 22434 <__cxa_atexit@plt+0x15c84> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + ldr r2, [r3, #7] │ │ │ │ + ldr r1, [r3, #11] │ │ │ │ + ldr r3, [r3, #15] │ │ │ │ + ldr r0, [pc, #16] @ 22430 <__cxa_atexit@plt+0x15c80> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + str r2, [r5] │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 22460 <__cxa_atexit@plt+0x15cb0> │ │ │ │ + ldr r7, [pc, #100] @ 224b8 <__cxa_atexit@plt+0x15d08> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2249c <__cxa_atexit@plt+0x15cec> │ │ │ │ + ldr r7, [pc, #52] @ 224b0 <__cxa_atexit@plt+0x15d00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r7, r8, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 22490 <__cxa_atexit@plt+0x15ce0> │ │ │ │ + mov r7, r9 │ │ │ │ + b 20fbc <__cxa_atexit@plt+0x1480c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + ldr r7, [pc, #16] @ 224b4 <__cxa_atexit@plt+0x15d04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - addseq lr, sp, #92, 26 @ 0x1700 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + @ instruction: 0xffffeb3c │ │ │ │ + addseq r1, lr, #252, 26 @ 0x3f00 │ │ │ │ + adcseq r4, pc, #32, 22 @ 0x8000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #68] @ 25520 <__cxa_atexit@plt+0x18d70> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - tst sl, #3 │ │ │ │ - beq 25510 <__cxa_atexit@plt+0x18d60> │ │ │ │ - ldr r7, [pc, #36] @ 25524 <__cxa_atexit@plt+0x18d74> │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 224e4 <__cxa_atexit@plt+0x15d34> │ │ │ │ + ldr r7, [pc, #116] @ 2254c <__cxa_atexit@plt+0x15d9c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #84] @ 22540 <__cxa_atexit@plt+0x15d90> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ - b 253f4 <__cxa_atexit@plt+0x18c44> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 22530 <__cxa_atexit@plt+0x15d80> │ │ │ │ + ldr r7, [pc, #56] @ 22544 <__cxa_atexit@plt+0x15d94> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 22524 <__cxa_atexit@plt+0x15d74> │ │ │ │ + mov r7, r9 │ │ │ │ + b 20fbc <__cxa_atexit@plt+0x1480c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r7, [pc, #16] @ 22548 <__cxa_atexit@plt+0x15d98> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xffffeaac │ │ │ │ + addseq r1, lr, #104, 26 @ 0x1a00 │ │ │ │ + adcseq r4, pc, #156, 20 @ 0x9c000 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - ldr r3, [pc, #16] @ 2554c <__cxa_atexit@plt+0x18d9c> │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 22578 <__cxa_atexit@plt+0x15dc8> │ │ │ │ + ldr r7, [pc, #40] @ 22594 <__cxa_atexit@plt+0x15de4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r3, [pc, #12] @ 22590 <__cxa_atexit@plt+0x15de0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - mov sl, r7 │ │ │ │ - b 253f4 <__cxa_atexit@plt+0x18c44> │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + adcseq r4, pc, #8, 20 @ 0x8000 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 255ac <__cxa_atexit@plt+0x18dfc> │ │ │ │ - ldr r2, [pc, #80] @ 255c4 <__cxa_atexit@plt+0x18e14> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #76] @ 255c8 <__cxa_atexit@plt+0x18e18> │ │ │ │ - add lr, pc, lr │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 225c0 <__cxa_atexit@plt+0x15e10> │ │ │ │ + ldr r7, [pc, #104] @ 2261c <__cxa_atexit@plt+0x15e6c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - mov r7, r3 │ │ │ │ - str lr, [r7, #16]! │ │ │ │ - mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 255cc <__cxa_atexit@plt+0x18e1c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - @ instruction: 0xfffffd10 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 22600 <__cxa_atexit@plt+0x15e50> │ │ │ │ + ldr r7, [pc, #56] @ 22614 <__cxa_atexit@plt+0x15e64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 225f4 <__cxa_atexit@plt+0x15e44> │ │ │ │ + mov r7, r9 │ │ │ │ + b 20fbc <__cxa_atexit@plt+0x1480c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 22618 <__cxa_atexit@plt+0x15e68> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffe9dc │ │ │ │ + addseq r1, lr, #152, 24 @ 0x9800 │ │ │ │ + adcseq r4, pc, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 25664 <__cxa_atexit@plt+0x18eb4> │ │ │ │ - ldr r3, [pc, #132] @ 25674 <__cxa_atexit@plt+0x18ec4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 25648 <__cxa_atexit@plt+0x18e98> │ │ │ │ - ldr r3, [pc, #108] @ 25678 <__cxa_atexit@plt+0x18ec8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r9, [r8, #7] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #8]! │ │ │ │ + bhi 22648 <__cxa_atexit@plt+0x15e98> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ - str r7, [r3] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 25658 <__cxa_atexit@plt+0x18ea8> │ │ │ │ - ldr r5, [pc, #68] @ 2567c <__cxa_atexit@plt+0x18ecc> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r7 │ │ │ │ - b 253f4 <__cxa_atexit@plt+0x18c44> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 25680 <__cxa_atexit@plt+0x18ed0> │ │ │ │ + mov r7, fp │ │ │ │ + b 2265c <__cxa_atexit@plt+0x15eac> │ │ │ │ + ldr r7, [pc, #8] @ 22658 <__cxa_atexit@plt+0x15ea8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - addseq lr, sp, #116, 22 @ 0x1d000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + addseq r1, lr, #96, 24 @ 0x6000 │ │ │ │ + mov fp, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [pc, #108] @ 226d8 <__cxa_atexit@plt+0x15f28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ands r1, r2, #3 │ │ │ │ + beq 2269c <__cxa_atexit@plt+0x15eec> │ │ │ │ + ldr r7, [r3] │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 226a8 <__cxa_atexit@plt+0x15ef8> │ │ │ │ + cmp r1, #3 │ │ │ │ + bne 226bc <__cxa_atexit@plt+0x15f0c> │ │ │ │ + ldr r8, [r2, #1] │ │ │ │ + add r5, r3, #8 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [pc, #48] @ 226e0 <__cxa_atexit@plt+0x15f30> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + b 226cc <__cxa_atexit@plt+0x15f1c> │ │ │ │ + ldr r1, [pc, #24] @ 226dc <__cxa_atexit@plt+0x15f2c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r2, #3] │ │ │ │ + ldr r2, [r2, #7] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #76] @ 256e8 <__cxa_atexit@plt+0x18f38> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 22714 <__cxa_atexit@plt+0x15f64> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 22728 <__cxa_atexit@plt+0x15f78> │ │ │ │ + ldr r8, [r3, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r2, [pc, #44] @ 22748 <__cxa_atexit@plt+0x15f98> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - tst sl, #3 │ │ │ │ - beq 256d8 <__cxa_atexit@plt+0x18f28> │ │ │ │ - ldr r3, [pc, #44] @ 256ec <__cxa_atexit@plt+0x18f3c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - ldr r9, [r5] │ │ │ │ - str r3, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - b 253f4 <__cxa_atexit@plt+0x18c44> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + b 22738 <__cxa_atexit@plt+0x15f88> │ │ │ │ + ldr r2, [pc, #20] @ 22744 <__cxa_atexit@plt+0x15f94> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r3, [pc, #16] @ 25714 <__cxa_atexit@plt+0x18f64> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - mov sl, r7 │ │ │ │ - b 253f4 <__cxa_atexit@plt+0x18c44> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2574c <__cxa_atexit@plt+0x18f9c> │ │ │ │ - ldr r2, [pc, #40] @ 25764 <__cxa_atexit@plt+0x18fb4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 22774 <__cxa_atexit@plt+0x15fc4> │ │ │ │ + ldr r7, [pc, #96] @ 227c8 <__cxa_atexit@plt+0x16018> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 25768 <__cxa_atexit@plt+0x18fb8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - adcseq r1, pc, #120, 16 @ 0x780000 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 257b8 <__cxa_atexit@plt+0x19008> │ │ │ │ - ldr r3, [pc, #60] @ 257c8 <__cxa_atexit@plt+0x19018> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 257a8 <__cxa_atexit@plt+0x18ff8> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r9, [r8, #7] │ │ │ │ - mov r8, r7 │ │ │ │ - b 255dc <__cxa_atexit@plt+0x18e2c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + bhi 227ac <__cxa_atexit@plt+0x15ffc> │ │ │ │ + ldr r7, [pc, #52] @ 227c0 <__cxa_atexit@plt+0x16010> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r7, r8, r9} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 227a0 <__cxa_atexit@plt+0x15ff0> │ │ │ │ + mov r7, r9 │ │ │ │ + b 20fbc <__cxa_atexit@plt+0x1480c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 257cc <__cxa_atexit@plt+0x1901c> │ │ │ │ + ldr r7, [pc, #16] @ 227c4 <__cxa_atexit@plt+0x16014> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq lr, sp, #36, 20 @ 0x24000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 255dc <__cxa_atexit@plt+0x18e2c> │ │ │ │ + @ instruction: 0xffffe82c │ │ │ │ + addseq r1, lr, #236, 20 @ 0xec000 │ │ │ │ + adcseq r4, pc, #12, 16 @ 0xc0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 25858 <__cxa_atexit@plt+0x190a8> │ │ │ │ - ldr lr, [pc, #92] @ 25864 <__cxa_atexit@plt+0x190b4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #80] @ 25868 <__cxa_atexit@plt+0x190b8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r3} │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 227f4 <__cxa_atexit@plt+0x16044> │ │ │ │ + ldr r7, [pc, #96] @ 22848 <__cxa_atexit@plt+0x16098> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #72] @ 22844 <__cxa_atexit@plt+0x16094> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 25838 <__cxa_atexit@plt+0x19088> │ │ │ │ + beq 22828 <__cxa_atexit@plt+0x16078> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 25844 <__cxa_atexit@plt+0x19094> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + bne 22830 <__cxa_atexit@plt+0x16080> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 2265c <__cxa_atexit@plt+0x15eac> │ │ │ │ ldr r0, [r7] │ │ │ │ - sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #20] @ 2284c <__cxa_atexit@plt+0x1609c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - adcseq r1, pc, #56, 14 @ 0xe00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + adcseq r4, pc, #140, 14 @ 0x2300000 │ │ │ │ + adcseq r4, pc, #240, 14 @ 0x3c00000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 25888 <__cxa_atexit@plt+0x190d8> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ + bne 22878 <__cxa_atexit@plt+0x160c8> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 2265c <__cxa_atexit@plt+0x15eac> │ │ │ │ + ldr r7, [pc, #12] @ 2288c <__cxa_atexit@plt+0x160dc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ + adcseq r4, pc, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 2590c <__cxa_atexit@plt+0x1915c> │ │ │ │ - ldr lr, [pc, #92] @ 25918 <__cxa_atexit@plt+0x19168> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #80] @ 2591c <__cxa_atexit@plt+0x1916c> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 228c4 <__cxa_atexit@plt+0x16114> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 228cc <__cxa_atexit@plt+0x1611c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r3} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 258ec <__cxa_atexit@plt+0x1913c> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 258f8 <__cxa_atexit@plt+0x19148> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + adcseq r4, pc, #156, 12 @ 0x9c00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov sl, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 22920 <__cxa_atexit@plt+0x16170> │ │ │ │ + ldr r7, [pc, #52] @ 22934 <__cxa_atexit@plt+0x16184> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 22914 <__cxa_atexit@plt+0x16164> │ │ │ │ + mov r7, sl │ │ │ │ + b 2494c <__cxa_atexit@plt+0x1819c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - sub r5, r5, #8 │ │ │ │ + ldr r7, [pc, #16] @ 22938 <__cxa_atexit@plt+0x16188> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + andeq r2, r0, r8, asr #32 │ │ │ │ + addseq r1, lr, #144, 18 @ 0x240000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 22998 <__cxa_atexit@plt+0x161e8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 229a4 <__cxa_atexit@plt+0x161f4> │ │ │ │ + ldr r1, [pc, #72] @ 229b4 <__cxa_atexit@plt+0x16204> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #68] @ 229b8 <__cxa_atexit@plt+0x16208> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + str r0, [r3, #12] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3ff5b4 <__cxa_atexit@plt+0x3f2e04> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - adcseq r1, pc, #132, 12 @ 0x8400000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2593c <__cxa_atexit@plt+0x1918c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - ldr r2, [pc, #172] @ 25a18 <__cxa_atexit@plt+0x19268> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #168] @ 25a1c <__cxa_atexit@plt+0x1926c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #164] @ 25a20 <__cxa_atexit@plt+0x19270> │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + adcseq r4, pc, #220, 10 @ 0x37000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 22a30 <__cxa_atexit@plt+0x16280> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 22a3c <__cxa_atexit@plt+0x1628c> │ │ │ │ + ldr lr, [pc, #96] @ 22a4c <__cxa_atexit@plt+0x1629c> │ │ │ │ add lr, pc, lr │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 259d4 <__cxa_atexit@plt+0x19224> │ │ │ │ - str r2, [r5] │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 259e8 <__cxa_atexit@plt+0x19238> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 259f4 <__cxa_atexit@plt+0x19244> │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r0, [r8, #6] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 25a0c <__cxa_atexit@plt+0x1925c> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r8, [r5] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ - str r0, [r5], #-12 │ │ │ │ - sub r3, r3, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bls 25984 <__cxa_atexit@plt+0x191d4> │ │ │ │ - ldr r7, [pc, #72] @ 25a24 <__cxa_atexit@plt+0x19274> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [pc, #88] @ 22a50 <__cxa_atexit@plt+0x162a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r2, [pc, #68] @ 22a54 <__cxa_atexit@plt+0x162a4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff64c <__cxa_atexit@plt+0x3f2e9c> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 25a28 <__cxa_atexit@plt+0x19278> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mov r8, r7 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq r4, pc, #88, 10 @ 0x16000000 │ │ │ │ + adcseq r4, pc, #40, 10 @ 0xa000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 22ae8 <__cxa_atexit@plt+0x16338> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 22af4 <__cxa_atexit@plt+0x16344> │ │ │ │ + ldr lr, [pc, #124] @ 22b04 <__cxa_atexit@plt+0x16354> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #116] @ 22b08 <__cxa_atexit@plt+0x16358> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr sl, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r1, [pc, #92] @ 22b0c <__cxa_atexit@plt+0x1635c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ 22b10 <__cxa_atexit@plt+0x16360> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str sl, [r3, #32] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #16]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - andeq r0, r0, r4, ror r1 │ │ │ │ - addseq lr, sp, #32, 16 @ 0x200000 │ │ │ │ - adcseq r1, pc, #144, 10 @ 0x24000000 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + adcseq r4, pc, #188, 8 @ 0xbc000000 │ │ │ │ + adcseq r4, pc, #124, 10 @ 0x1f000000 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 22b48 <__cxa_atexit@plt+0x16398> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 22b50 <__cxa_atexit@plt+0x163a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r4, pc, #24, 8 @ 0x18000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 25a8c <__cxa_atexit@plt+0x192dc> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #92] @ 25ab0 <__cxa_atexit@plt+0x19300> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 25aa4 <__cxa_atexit@plt+0x192f4> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #60] @ 25ab4 <__cxa_atexit@plt+0x19304> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 2595c <__cxa_atexit@plt+0x191ac> │ │ │ │ - ldr r7, [pc, #36] @ 25ab8 <__cxa_atexit@plt+0x19308> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mov r8, r7 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 22b98 <__cxa_atexit@plt+0x163e8> │ │ │ │ + ldr r7, [pc, #52] @ 22bac <__cxa_atexit@plt+0x163fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 22b8c <__cxa_atexit@plt+0x163dc> │ │ │ │ + mov r7, sl │ │ │ │ + b 22bbc <__cxa_atexit@plt+0x1640c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #16] @ 22bb0 <__cxa_atexit@plt+0x16400> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - adcseq r1, pc, #248, 8 @ 0xf8000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #20] @ 25ae8 <__cxa_atexit@plt+0x19338> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 2595c <__cxa_atexit@plt+0x191ac> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + addseq r1, lr, #20, 14 @ 0x500000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 22be4 <__cxa_atexit@plt+0x16434> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 22c0c <__cxa_atexit@plt+0x1645c> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 22c80 <__cxa_atexit@plt+0x164d0> │ │ │ │ + ldr r7, [pc, #172] @ 22ca4 <__cxa_atexit@plt+0x164f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 22c74 <__cxa_atexit@plt+0x164c4> │ │ │ │ + mov r7, sl │ │ │ │ + b 2494c <__cxa_atexit@plt+0x1819c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 25b48 <__cxa_atexit@plt+0x19398> │ │ │ │ - ldr r2, [pc, #68] @ 25b54 <__cxa_atexit@plt+0x193a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #64] @ 25b58 <__cxa_atexit@plt+0x193a8> │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 22c94 <__cxa_atexit@plt+0x164e4> │ │ │ │ + ldr lr, [pc, #136] @ 22cac <__cxa_atexit@plt+0x164fc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - mov r7, r3 │ │ │ │ - str lr, [r7, #16]! │ │ │ │ - mov r8, r3 │ │ │ │ + ldr ip, [pc, #132] @ 22cb0 <__cxa_atexit@plt+0x16500> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr sl, [pc, #128] @ 22cb4 <__cxa_atexit@plt+0x16504> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + str ip, [r6, #4]! │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r9, [r6, #36] @ 0x24 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #24]! │ │ │ │ + str sl, [r5] │ │ │ │ + stmib r5, {r0, r6} │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - @ instruction: 0xfffffcdc │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + ldr r7, [pc, #32] @ 22ca8 <__cxa_atexit@plt+0x164f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r1, r0, r0, asr sp │ │ │ │ + addseq r1, lr, #48, 12 @ 0x3000000 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + adcseq r4, pc, #248, 6 @ 0xe0000003 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 22d20 <__cxa_atexit@plt+0x16570> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 22d3c <__cxa_atexit@plt+0x1658c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 25b88 <__cxa_atexit@plt+0x193d8> │ │ │ │ - ldr r5, [pc, #28] @ 25b98 <__cxa_atexit@plt+0x193e8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ + bhi 22d28 <__cxa_atexit@plt+0x16578> │ │ │ │ + ldr r3, [pc, #76] @ 22d40 <__cxa_atexit@plt+0x16590> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 22d10 <__cxa_atexit@plt+0x16560> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 22bbc <__cxa_atexit@plt+0x1640c> │ │ │ │ + ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ - b 2595c <__cxa_atexit@plt+0x191ac> │ │ │ │ - ldr r7, [pc, #12] @ 25b9c <__cxa_atexit@plt+0x193ec> │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 22d44 <__cxa_atexit@plt+0x16594> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq lr, sp, #112, 12 @ 0x7000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + adcseq r4, pc, #116, 4 @ 0x40000007 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + addseq r1, lr, #132, 10 @ 0x21000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 22d78 <__cxa_atexit@plt+0x165c8> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #20] @ 22d80 <__cxa_atexit@plt+0x165d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1b700 <__cxa_atexit@plt+0xef50> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r4, pc, #228, 2 @ 0x39 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 25bd4 <__cxa_atexit@plt+0x19424> │ │ │ │ - ldr r2, [pc, #28] @ 25be0 <__cxa_atexit@plt+0x19430> │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 22e14 <__cxa_atexit@plt+0x16664> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 22e20 <__cxa_atexit@plt+0x16670> │ │ │ │ + ldr lr, [pc, #124] @ 22e30 <__cxa_atexit@plt+0x16680> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #116] @ 22e34 <__cxa_atexit@plt+0x16684> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add sl, r7, #12 │ │ │ │ + ldm sl, {r0, r1, sl} │ │ │ │ + ldr r2, [pc, #96] @ 22e38 <__cxa_atexit@plt+0x16688> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r2, [pc, #84] @ 22e3c <__cxa_atexit@plt+0x1668c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r2, [r3, #20]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - adcseq r1, pc, #240, 6 @ 0xc0000003 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - b 3eb704 <__cxa_atexit@plt+0x3def54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + adcseq r4, pc, #144, 2 @ 0x24 │ │ │ │ + adcseq r4, pc, #84, 4 @ 0x40000005 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 25c60 <__cxa_atexit@plt+0x194b0> │ │ │ │ + bhi 22e74 <__cxa_atexit@plt+0x166c4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #88] @ 25c7c <__cxa_atexit@plt+0x194cc> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 22e7c <__cxa_atexit@plt+0x166cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r4, pc, #236 @ 0xec │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 22f10 <__cxa_atexit@plt+0x16760> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 22f1c <__cxa_atexit@plt+0x1676c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #120] @ 22f2c <__cxa_atexit@plt+0x1677c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add sl, r7, #12 │ │ │ │ + ldm sl, {r1, r9, sl} │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + ldr r2, [pc, #96] @ 22f30 <__cxa_atexit@plt+0x16780> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 25c68 <__cxa_atexit@plt+0x194b8> │ │ │ │ - ldr r7, [pc, #68] @ 25c80 <__cxa_atexit@plt+0x194d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 25c54 <__cxa_atexit@plt+0x194a4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 23ea8 <__cxa_atexit@plt+0x176f8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #88] @ 22f34 <__cxa_atexit@plt+0x16784> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #80] @ 22f38 <__cxa_atexit@plt+0x16788> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + add r0, r3, #12 │ │ │ │ + stm r0, {r1, r9, sl} │ │ │ │ + str r2, [r3, #24]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, lr │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 25c84 <__cxa_atexit@plt+0x194d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + adcseq r4, pc, #156 @ 0x9c │ │ │ │ + adcseq r4, pc, #92, 2 │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 22f70 <__cxa_atexit@plt+0x167c0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 22f78 <__cxa_atexit@plt+0x167c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r1, pc, #44, 6 @ 0xb0000000 │ │ │ │ - @ instruction: 0xffffe268 │ │ │ │ - addseq lr, sp, #12, 10 @ 0x3000000 │ │ │ │ + adcseq r3, pc, #240, 30 @ 0x3c0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 22ffc <__cxa_atexit@plt+0x1684c> │ │ │ │ + ldr lr, [pc, #108] @ 23008 <__cxa_atexit@plt+0x16858> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r3, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #96] @ 2300c <__cxa_atexit@plt+0x1685c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 22fe4 <__cxa_atexit@plt+0x16834> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 22ff0 <__cxa_atexit@plt+0x16840> │ │ │ │ + ldr r3, [r5, #-12] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [r5, #-16] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 3ff664 <__cxa_atexit@plt+0x3f2eb4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + adcseq r3, pc, #164, 30 @ 0x290 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 23038 <__cxa_atexit@plt+0x16888> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff664 <__cxa_atexit@plt+0x3f2eb4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ + mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 3eb704 <__cxa_atexit@plt+0x3def54> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 25ce8 <__cxa_atexit@plt+0x19538> │ │ │ │ - ldr r7, [pc, #52] @ 25cf8 <__cxa_atexit@plt+0x19548> │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 23094 <__cxa_atexit@plt+0x168e4> │ │ │ │ + ldr r7, [pc, #52] @ 230a8 <__cxa_atexit@plt+0x168f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 25cdc <__cxa_atexit@plt+0x1952c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 25d08 <__cxa_atexit@plt+0x19558> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 23088 <__cxa_atexit@plt+0x168d8> │ │ │ │ + mov r7, sl │ │ │ │ + b 27e40 <__cxa_atexit@plt+0x1b690> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 25cfc <__cxa_atexit@plt+0x1954c> │ │ │ │ + ldr r7, [pc, #16] @ 230ac <__cxa_atexit@plt+0x168fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq lr, sp, #64, 10 @ 0x10000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #196] @ 25de0 <__cxa_atexit@plt+0x19630> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - mov r2, r5 │ │ │ │ - str r0, [r2, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 25dc0 <__cxa_atexit@plt+0x19610> │ │ │ │ + andeq r4, r0, r8, asr #27 │ │ │ │ + addseq r1, lr, #52, 4 @ 0x40000003 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 2310c <__cxa_atexit@plt+0x1695c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #56 @ 0x38 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 25dcc <__cxa_atexit@plt+0x1961c> │ │ │ │ - ldr r2, [pc, #148] @ 25de4 <__cxa_atexit@plt+0x19634> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #144] @ 25de8 <__cxa_atexit@plt+0x19638> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r8, [pc, #128] @ 25dec <__cxa_atexit@plt+0x1963c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r6, #16]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldm r5, {r0, r1} │ │ │ │ - str lr, [r6, #-12] │ │ │ │ - str r7, [r6, #-8] │ │ │ │ - str r2, [r6, #-4] │ │ │ │ - sub r7, r3, #51 @ 0x33 │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #23 │ │ │ │ - ldr r2, [pc, #88] @ 25df0 <__cxa_atexit@plt+0x19640> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str sl, [r6, #8] │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r0, r8, r9} │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #11 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 23118 <__cxa_atexit@plt+0x16968> │ │ │ │ + ldr r1, [pc, #72] @ 23128 <__cxa_atexit@plt+0x16978> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #68] @ 2312c <__cxa_atexit@plt+0x1697c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + str r0, [r3, #12] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3ff5b4 <__cxa_atexit@plt+0x3f2e04> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #56 @ 0x38 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - adcseq r1, pc, #24, 4 @ 0x80000001 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + adcseq r3, pc, #104, 28 @ 0x680 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 25e88 <__cxa_atexit@plt+0x196d8> │ │ │ │ - ldr r2, [pc, #124] @ 25e94 <__cxa_atexit@plt+0x196e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #120] @ 25e98 <__cxa_atexit@plt+0x196e8> │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 231a4 <__cxa_atexit@plt+0x169f4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 231b0 <__cxa_atexit@plt+0x16a00> │ │ │ │ + ldr lr, [pc, #96] @ 231c0 <__cxa_atexit@plt+0x16a10> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r8, [pc, #104] @ 25e9c <__cxa_atexit@plt+0x196ec> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r3, #16]! │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - sub r7, r6, #51 @ 0x33 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - ldr r2, [pc, #60] @ 25ea0 <__cxa_atexit@plt+0x196f0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #88] @ 231c4 <__cxa_atexit@plt+0x16a14> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r2, [pc, #68] @ 231c8 <__cxa_atexit@plt+0x16a18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r0, r8, r9} │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - str r3, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #11 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff64c <__cxa_atexit@plt+0x3f2e9c> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #56 @ 0x38 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - @ instruction: 0xfffffdcc │ │ │ │ - @ instruction: 0xfffffe5c │ │ │ │ - adcseq r1, pc, #76, 2 │ │ │ │ - addseq lr, sp, #0, 6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq r3, pc, #228, 26 @ 0x3900 │ │ │ │ + adcseq r3, pc, #180, 26 @ 0x2d00 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 25ef8 <__cxa_atexit@plt+0x19748> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 25ef0 <__cxa_atexit@plt+0x19740> │ │ │ │ - ldr r8, [pc, #40] @ 25f00 <__cxa_atexit@plt+0x19750> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 25f04 <__cxa_atexit@plt+0x19754> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ + bhi 23258 <__cxa_atexit@plt+0x16aa8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 23264 <__cxa_atexit@plt+0x16ab4> │ │ │ │ + ldr lr, [pc, #120] @ 23274 <__cxa_atexit@plt+0x16ac4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #112] @ 23278 <__cxa_atexit@plt+0x16ac8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add sl, r7, #12 │ │ │ │ + ldm sl, {r0, r1, sl} │ │ │ │ + ldr r2, [pc, #92] @ 2327c <__cxa_atexit@plt+0x16acc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r2, [pc, #80] @ 23280 <__cxa_atexit@plt+0x16ad0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r8, sl} │ │ │ │ + str r2, [r3, #20]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ - b 3eb644 <__cxa_atexit@plt+0x3dee94> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq lr, sp, #192, 4 │ │ │ │ - adcseq r1, pc, #24 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + @ instruction: 0xfffffd84 │ │ │ │ + adcseq r3, pc, #72, 26 @ 0x1200 │ │ │ │ + adcseq r3, pc, #12, 28 @ 0xc0 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 25f3c <__cxa_atexit@plt+0x1978c> │ │ │ │ - ldr r3, [pc, #32] @ 25f44 <__cxa_atexit@plt+0x19794> │ │ │ │ - add r3, pc, r3 │ │ │ │ + bhi 232b8 <__cxa_atexit@plt+0x16b08> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #20] @ 25f48 <__cxa_atexit@plt+0x19798> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - b 3eb64c <__cxa_atexit@plt+0x3dee9c> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 232c0 <__cxa_atexit@plt+0x16b10> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - adcseq r1, pc, #28 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + adcseq r3, pc, #168, 24 @ 0xa800 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 23344 <__cxa_atexit@plt+0x16b94> │ │ │ │ + ldr lr, [pc, #108] @ 23350 <__cxa_atexit@plt+0x16ba0> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r3, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #96] @ 23354 <__cxa_atexit@plt+0x16ba4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 2332c <__cxa_atexit@plt+0x16b7c> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 23338 <__cxa_atexit@plt+0x16b88> │ │ │ │ + ldr r3, [r5, #-12] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [r5, #-16] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 3ff664 <__cxa_atexit@plt+0x3f2eb4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + adcseq r3, pc, #92, 24 @ 0x5c00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 25f78 <__cxa_atexit@plt+0x197c8> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 23380 <__cxa_atexit@plt+0x16bd0> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff664 <__cxa_atexit@plt+0x3f2eb4> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 23410 <__cxa_atexit@plt+0x16c60> │ │ │ │ + ldr lr, [pc, #112] @ 23420 <__cxa_atexit@plt+0x16c70> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r2, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #100] @ 23424 <__cxa_atexit@plt+0x16c74> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + sub lr, r3, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 233fc <__cxa_atexit@plt+0x16c4c> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 23404 <__cxa_atexit@plt+0x16c54> │ │ │ │ + ldr r3, [pc, #64] @ 23428 <__cxa_atexit@plt+0x16c78> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r3, r3, #1 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 25f7c <__cxa_atexit@plt+0x197cc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb654 <__cxa_atexit@plt+0x3deea4> │ │ │ │ - addseq lr, sp, #52, 4 @ 0x40000003 │ │ │ │ - adcseq r0, pc, #204, 30 @ 0x330 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 25fcc <__cxa_atexit@plt+0x1981c> │ │ │ │ - ldr r2, [pc, #56] @ 25fd4 <__cxa_atexit@plt+0x19824> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 25fd8 <__cxa_atexit@plt+0x19828> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 25fdc <__cxa_atexit@plt+0x1982c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb654 <__cxa_atexit@plt+0x3deea4> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 233fc <__cxa_atexit@plt+0x16c4c> │ │ │ │ + b 268b4 <__cxa_atexit@plt+0x1a104> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [r3, #-16] │ │ │ │ + sub r5, r3, #8 │ │ │ │ + b 3ff664 <__cxa_atexit@plt+0x3f2eb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - addseq lr, sp, #228, 2 @ 0x39 │ │ │ │ - adcseq r0, pc, #168, 30 @ 0x2a0 │ │ │ │ - adcseq r0, pc, #132, 30 @ 0x210 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2602c <__cxa_atexit@plt+0x1987c> │ │ │ │ - ldr r2, [pc, #56] @ 26034 <__cxa_atexit@plt+0x19884> │ │ │ │ - add r2, pc, r2 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + adcseq r3, pc, #144, 22 @ 0x24000 │ │ │ │ + andeq r3, r0, r8, asr #9 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 23470 <__cxa_atexit@plt+0x16cc0> │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 23484 <__cxa_atexit@plt+0x16cd4> │ │ │ │ + ldr r7, [pc, #60] @ 23498 <__cxa_atexit@plt+0x16ce8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 23478 <__cxa_atexit@plt+0x16cc8> │ │ │ │ + mov r7, sl │ │ │ │ + b 268b4 <__cxa_atexit@plt+0x1a104> │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff664 <__cxa_atexit@plt+0x3f2eb4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 2349c <__cxa_atexit@plt+0x16cec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r3, r0, r4, asr r4 │ │ │ │ + addseq r0, lr, #52, 28 @ 0x340 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2352c <__cxa_atexit@plt+0x16d7c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 23538 <__cxa_atexit@plt+0x16d88> │ │ │ │ + ldr lr, [pc, #120] @ 23548 <__cxa_atexit@plt+0x16d98> │ │ │ │ + add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 26038 <__cxa_atexit@plt+0x19888> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 2603c <__cxa_atexit@plt+0x1988c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ + ldr r0, [pc, #112] @ 2354c <__cxa_atexit@plt+0x16d9c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb654 <__cxa_atexit@plt+0x3deea4> │ │ │ │ + add sl, r7, #12 │ │ │ │ + ldm sl, {r0, r1, sl} │ │ │ │ + ldr r2, [pc, #92] @ 23550 <__cxa_atexit@plt+0x16da0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r2, [pc, #80] @ 23554 <__cxa_atexit@plt+0x16da4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r8, sl} │ │ │ │ + str r2, [r3, #20]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq lr, sp, #148, 2 @ 0x25 │ │ │ │ - adcseq r0, pc, #72, 30 @ 0x120 │ │ │ │ - adcseq r0, pc, #36, 30 @ 0x90 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2608c <__cxa_atexit@plt+0x198dc> │ │ │ │ - ldr r2, [pc, #56] @ 26094 <__cxa_atexit@plt+0x198e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 26098 <__cxa_atexit@plt+0x198e8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 2609c <__cxa_atexit@plt+0x198ec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb654 <__cxa_atexit@plt+0x3deea4> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq lr, sp, #44, 2 │ │ │ │ - adcseq r0, pc, #232, 28 @ 0xe80 │ │ │ │ - adcseq r0, pc, #196, 28 @ 0xc40 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + adcseq r3, pc, #116, 20 @ 0x74000 │ │ │ │ + adcseq r3, pc, #56, 22 @ 0xe000 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 260ec <__cxa_atexit@plt+0x1993c> │ │ │ │ + bhi 2358c <__cxa_atexit@plt+0x16ddc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 260f4 <__cxa_atexit@plt+0x19944> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 260f8 <__cxa_atexit@plt+0x19948> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #24] @ 23594 <__cxa_atexit@plt+0x16de4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb65c <__cxa_atexit@plt+0x3deeac> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r0, pc, #136, 28 @ 0x880 │ │ │ │ - adcseq r0, pc, #200, 28 @ 0xc80 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r9, r8 │ │ │ │ - b 3eb704 <__cxa_atexit@plt+0x3def54> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + adcseq r3, pc, #212, 18 @ 0x350000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 26174 <__cxa_atexit@plt+0x199c4> │ │ │ │ - ldr r2, [pc, #96] @ 26194 <__cxa_atexit@plt+0x199e4> │ │ │ │ + bhi 23600 <__cxa_atexit@plt+0x16e50> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 2361c <__cxa_atexit@plt+0x16e6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 2617c <__cxa_atexit@plt+0x199cc> │ │ │ │ - ldr r7, [pc, #72] @ 26198 <__cxa_atexit@plt+0x199e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 26168 <__cxa_atexit@plt+0x199b8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 23ea8 <__cxa_atexit@plt+0x176f8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + bhi 23608 <__cxa_atexit@plt+0x16e58> │ │ │ │ + ldr r3, [pc, #76] @ 23620 <__cxa_atexit@plt+0x16e70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 235f0 <__cxa_atexit@plt+0x16e40> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 22bbc <__cxa_atexit@plt+0x1640c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 2619c <__cxa_atexit@plt+0x199ec> │ │ │ │ + ldr r7, [pc, #20] @ 23624 <__cxa_atexit@plt+0x16e74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r9, r8 │ │ │ │ bx r0 │ │ │ │ - adcseq r0, pc, #28, 28 @ 0x1c0 │ │ │ │ - @ instruction: 0xffffdd54 │ │ │ │ - addseq sp, sp, #248, 30 @ 0x3e0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r9, r8 │ │ │ │ - b 3eb704 <__cxa_atexit@plt+0x3def54> │ │ │ │ + adcseq r3, pc, #148, 18 @ 0x250000 │ │ │ │ + @ instruction: 0xfffff5e4 │ │ │ │ + addseq r0, lr, #164, 24 @ 0xa400 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 26208 <__cxa_atexit@plt+0x19a58> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 26210 <__cxa_atexit@plt+0x19a60> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 26214 <__cxa_atexit@plt+0x19a64> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + bhi 23658 <__cxa_atexit@plt+0x16ea8> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #20] @ 23660 <__cxa_atexit@plt+0x16eb0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb664 <__cxa_atexit@plt+0x3deeb4> │ │ │ │ + b 250ac <__cxa_atexit@plt+0x188fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r0, pc, #108, 26 @ 0x1b00 │ │ │ │ - adcseq r0, pc, #172, 26 @ 0x2b00 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - b 3eb704 <__cxa_atexit@plt+0x3def54> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + adcseq r3, pc, #4, 18 @ 0x10000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 236f4 <__cxa_atexit@plt+0x16f44> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 23700 <__cxa_atexit@plt+0x16f50> │ │ │ │ + ldr lr, [pc, #124] @ 23710 <__cxa_atexit@plt+0x16f60> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #116] @ 23714 <__cxa_atexit@plt+0x16f64> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2627c <__cxa_atexit@plt+0x19acc> │ │ │ │ - ldr r7, [pc, #52] @ 2628c <__cxa_atexit@plt+0x19adc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 26270 <__cxa_atexit@plt+0x19ac0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 23ea8 <__cxa_atexit@plt+0x176f8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + add sl, r7, #12 │ │ │ │ + ldm sl, {r0, r1, sl} │ │ │ │ + ldr r2, [pc, #96] @ 23718 <__cxa_atexit@plt+0x16f68> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r2, [pc, #84] @ 2371c <__cxa_atexit@plt+0x16f6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r2, [r3, #20]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 26290 <__cxa_atexit@plt+0x19ae0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffdc4c │ │ │ │ - addseq sp, sp, #248, 28 @ 0xf80 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + adcseq r3, pc, #176, 16 @ 0xb00000 │ │ │ │ + adcseq r3, pc, #116, 18 @ 0x1d0000 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - b 3eb704 <__cxa_atexit@plt+0x3def54> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 262fc <__cxa_atexit@plt+0x19b4c> │ │ │ │ + bhi 23754 <__cxa_atexit@plt+0x16fa4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 26304 <__cxa_atexit@plt+0x19b54> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 26308 <__cxa_atexit@plt+0x19b58> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #24] @ 2375c <__cxa_atexit@plt+0x16fac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb65c <__cxa_atexit@plt+0x3deeac> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r0, pc, #120, 24 @ 0x7800 │ │ │ │ - adcseq r0, pc, #184, 24 @ 0xb800 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r9, r8 │ │ │ │ - b 3eb704 <__cxa_atexit@plt+0x3def54> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + adcseq r3, pc, #12, 16 @ 0xc0000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 237e0 <__cxa_atexit@plt+0x17030> │ │ │ │ + ldr lr, [pc, #108] @ 237ec <__cxa_atexit@plt+0x1703c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r3, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #96] @ 237f0 <__cxa_atexit@plt+0x17040> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 237c8 <__cxa_atexit@plt+0x17018> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 237d4 <__cxa_atexit@plt+0x17024> │ │ │ │ + ldr r3, [r5, #-12] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [r5, #-16] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 3ff664 <__cxa_atexit@plt+0x3f2eb4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + adcseq r3, pc, #192, 14 @ 0x3000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2381c <__cxa_atexit@plt+0x1706c> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff664 <__cxa_atexit@plt+0x3f2eb4> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 26384 <__cxa_atexit@plt+0x19bd4> │ │ │ │ - ldr r2, [pc, #96] @ 263a4 <__cxa_atexit@plt+0x19bf4> │ │ │ │ + bhi 23858 <__cxa_atexit@plt+0x170a8> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #20] @ 23860 <__cxa_atexit@plt+0x170b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2638c <__cxa_atexit@plt+0x19bdc> │ │ │ │ - ldr r7, [pc, #72] @ 263a8 <__cxa_atexit@plt+0x19bf8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 26378 <__cxa_atexit@plt+0x19bc8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 23ea8 <__cxa_atexit@plt+0x176f8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r5, r3 │ │ │ │ + b 250ac <__cxa_atexit@plt+0x188fc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + adcseq r3, pc, #4, 14 @ 0x100000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 238f0 <__cxa_atexit@plt+0x17140> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 238fc <__cxa_atexit@plt+0x1714c> │ │ │ │ + ldr lr, [pc, #120] @ 2390c <__cxa_atexit@plt+0x1715c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #112] @ 23910 <__cxa_atexit@plt+0x17160> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add sl, r7, #12 │ │ │ │ + ldm sl, {r0, r1, sl} │ │ │ │ + ldr r2, [pc, #92] @ 23914 <__cxa_atexit@plt+0x17164> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r2, [pc, #80] @ 23918 <__cxa_atexit@plt+0x17168> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r8, sl} │ │ │ │ + str r2, [r3, #20]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 263ac <__cxa_atexit@plt+0x19bfc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r8 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r0, pc, #12, 24 @ 0xc00 │ │ │ │ - @ instruction: 0xffffdb44 │ │ │ │ - addseq sp, sp, #232, 26 @ 0x3a00 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r9, r8 │ │ │ │ - b 3eb704 <__cxa_atexit@plt+0x3def54> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - b 3eb704 <__cxa_atexit@plt+0x3def54> │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + adcseq r3, pc, #176, 12 @ 0xb000000 │ │ │ │ + adcseq r3, pc, #116, 14 @ 0x1d00000 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 26448 <__cxa_atexit@plt+0x19c98> │ │ │ │ + bhi 23950 <__cxa_atexit@plt+0x171a0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #88] @ 26464 <__cxa_atexit@plt+0x19cb4> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 23958 <__cxa_atexit@plt+0x171a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r3, pc, #16, 12 @ 0x1000000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 239ec <__cxa_atexit@plt+0x1723c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 239f8 <__cxa_atexit@plt+0x17248> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #120] @ 23a08 <__cxa_atexit@plt+0x17258> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add sl, r7, #12 │ │ │ │ + ldm sl, {r1, r9, sl} │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + ldr r2, [pc, #96] @ 23a0c <__cxa_atexit@plt+0x1725c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #88] @ 23a10 <__cxa_atexit@plt+0x17260> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #80] @ 23a14 <__cxa_atexit@plt+0x17264> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + add r0, r3, #12 │ │ │ │ + stm r0, {r1, r9, sl} │ │ │ │ + str r2, [r3, #24]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, lr │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r3, pc, #192, 10 @ 0x30000000 │ │ │ │ + adcseq r3, pc, #128, 12 @ 0x8000000 │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 23a80 <__cxa_atexit@plt+0x172d0> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 23a9c <__cxa_atexit@plt+0x172ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 26450 <__cxa_atexit@plt+0x19ca0> │ │ │ │ - ldr r7, [pc, #68] @ 26468 <__cxa_atexit@plt+0x19cb8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2643c <__cxa_atexit@plt+0x19c8c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 23ea8 <__cxa_atexit@plt+0x176f8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + bhi 23a88 <__cxa_atexit@plt+0x172d8> │ │ │ │ + ldr r3, [pc, #76] @ 23aa0 <__cxa_atexit@plt+0x172f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 23a70 <__cxa_atexit@plt+0x172c0> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 22bbc <__cxa_atexit@plt+0x1640c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 2646c <__cxa_atexit@plt+0x19cbc> │ │ │ │ + ldr r7, [pc, #20] @ 23aa4 <__cxa_atexit@plt+0x172f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq r0, pc, #68, 22 @ 0x11000 │ │ │ │ - @ instruction: 0xffffda80 │ │ │ │ - addseq sp, sp, #36, 26 @ 0x900 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - b 3eb704 <__cxa_atexit@plt+0x3def54> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + adcseq r3, pc, #20, 10 @ 0x5000000 │ │ │ │ + @ instruction: 0xfffff164 │ │ │ │ + addseq r0, lr, #36, 16 @ 0x240000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ + mov r3, r6 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 23b44 <__cxa_atexit@plt+0x17394> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #48 @ 0x30 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 23b50 <__cxa_atexit@plt+0x173a0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #132] @ 23b60 <__cxa_atexit@plt+0x173b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add ip, r7, #12 │ │ │ │ + ldm ip, {r1, sl, ip} │ │ │ │ + ldr r9, [r7, #24] │ │ │ │ + ldr r0, [r7, #28] │ │ │ │ + ldr r2, [pc, #104] @ 23b64 <__cxa_atexit@plt+0x173b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #96] @ 23b68 <__cxa_atexit@plt+0x173b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #88] @ 23b6c <__cxa_atexit@plt+0x173bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + str r8, [r3, #8] │ │ │ │ + add r0, r3, #12 │ │ │ │ + stm r0, {r1, sl, ip} │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r2, [r3, #28]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, lr │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r3, pc, #116, 8 @ 0x74000000 │ │ │ │ + adcseq r3, pc, #48, 10 @ 0xc000000 │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 264d8 <__cxa_atexit@plt+0x19d28> │ │ │ │ + bhi 23ba4 <__cxa_atexit@plt+0x173f4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 264e0 <__cxa_atexit@plt+0x19d30> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 264e4 <__cxa_atexit@plt+0x19d34> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #24] @ 23bac <__cxa_atexit@plt+0x173fc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb65c <__cxa_atexit@plt+0x3deeac> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r0, pc, #156, 20 @ 0x9c000 │ │ │ │ - adcseq r0, pc, #220, 20 @ 0xdc000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r9, r8 │ │ │ │ - b 3eb704 <__cxa_atexit@plt+0x3def54> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + adcseq r3, pc, #188, 6 @ 0xf0000002 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 26560 <__cxa_atexit@plt+0x19db0> │ │ │ │ - ldr r2, [pc, #96] @ 26580 <__cxa_atexit@plt+0x19dd0> │ │ │ │ + bhi 23c18 <__cxa_atexit@plt+0x17468> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 23c34 <__cxa_atexit@plt+0x17484> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 26568 <__cxa_atexit@plt+0x19db8> │ │ │ │ - ldr r7, [pc, #72] @ 26584 <__cxa_atexit@plt+0x19dd4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 26554 <__cxa_atexit@plt+0x19da4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 23ea8 <__cxa_atexit@plt+0x176f8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + bhi 23c20 <__cxa_atexit@plt+0x17470> │ │ │ │ + ldr r3, [pc, #76] @ 23c38 <__cxa_atexit@plt+0x17488> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 23c08 <__cxa_atexit@plt+0x17458> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 22bbc <__cxa_atexit@plt+0x1640c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 26588 <__cxa_atexit@plt+0x19dd8> │ │ │ │ + ldr r7, [pc, #20] @ 23c3c <__cxa_atexit@plt+0x1748c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r9, r8 │ │ │ │ bx r0 │ │ │ │ - adcseq r0, pc, #48, 20 @ 0x30000 │ │ │ │ - @ instruction: 0xffffd968 │ │ │ │ - addseq sp, sp, #12, 24 @ 0xc00 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r9, r8 │ │ │ │ - b 3eb704 <__cxa_atexit@plt+0x3def54> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ + adcseq r3, pc, #124, 6 @ 0xf0000001 │ │ │ │ + @ instruction: 0xffffefcc │ │ │ │ + addseq r0, lr, #140, 12 @ 0x8c00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 265f4 <__cxa_atexit@plt+0x19e44> │ │ │ │ + bhi 23c74 <__cxa_atexit@plt+0x174c4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 265fc <__cxa_atexit@plt+0x19e4c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 26600 <__cxa_atexit@plt+0x19e50> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #24] @ 23c7c <__cxa_atexit@plt+0x174cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb664 <__cxa_atexit@plt+0x3deeb4> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r0, pc, #128, 18 @ 0x200000 │ │ │ │ - adcseq r0, pc, #192, 18 @ 0x300000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + adcseq r3, pc, #236, 4 @ 0xc000000e │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 26650 <__cxa_atexit@plt+0x19ea0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 26658 <__cxa_atexit@plt+0x19ea8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 2665c <__cxa_atexit@plt+0x19eac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 23d0c <__cxa_atexit@plt+0x1755c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 23d18 <__cxa_atexit@plt+0x17568> │ │ │ │ + ldr lr, [pc, #120] @ 23d28 <__cxa_atexit@plt+0x17578> │ │ │ │ + add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb65c <__cxa_atexit@plt+0x3deeac> │ │ │ │ + ldr r0, [pc, #112] @ 23d2c <__cxa_atexit@plt+0x1757c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add sl, r7, #12 │ │ │ │ + ldm sl, {r0, r1, sl} │ │ │ │ + ldr r2, [pc, #92] @ 23d30 <__cxa_atexit@plt+0x17580> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r2, [pc, #80] @ 23d34 <__cxa_atexit@plt+0x17584> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r2, [r3, #20]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r0, pc, #36, 18 @ 0x90000 │ │ │ │ - adcseq r0, pc, #100, 18 @ 0x190000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r9, r8 │ │ │ │ - b 3eb704 <__cxa_atexit@plt+0x3def54> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + adcseq r3, pc, #148, 4 @ 0x40000009 │ │ │ │ + adcseq r3, pc, #88, 6 @ 0x60000001 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 266d8 <__cxa_atexit@plt+0x19f28> │ │ │ │ - ldr r2, [pc, #96] @ 266f8 <__cxa_atexit@plt+0x19f48> │ │ │ │ + bhi 23da0 <__cxa_atexit@plt+0x175f0> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 23dbc <__cxa_atexit@plt+0x1760c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 266e0 <__cxa_atexit@plt+0x19f30> │ │ │ │ - ldr r7, [pc, #72] @ 266fc <__cxa_atexit@plt+0x19f4c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 266cc <__cxa_atexit@plt+0x19f1c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 23ea8 <__cxa_atexit@plt+0x176f8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + bhi 23da8 <__cxa_atexit@plt+0x175f8> │ │ │ │ + ldr r3, [pc, #76] @ 23dc0 <__cxa_atexit@plt+0x17610> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 23d90 <__cxa_atexit@plt+0x175e0> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 27a80 <__cxa_atexit@plt+0x1b2d0> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 26700 <__cxa_atexit@plt+0x19f50> │ │ │ │ + ldr r7, [pc, #20] @ 23dc4 <__cxa_atexit@plt+0x17614> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r9, r8 │ │ │ │ - bx r0 │ │ │ │ - adcseq r0, pc, #184, 16 @ 0xb80000 │ │ │ │ - @ instruction: 0xffffd7f0 │ │ │ │ - addseq sp, sp, #148, 20 @ 0x94000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r9, r8 │ │ │ │ - b 3eb704 <__cxa_atexit@plt+0x3def54> │ │ │ │ - addseq sp, sp, #8, 22 @ 0x2000 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #56 @ 0x38 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 26750 <__cxa_atexit@plt+0x19fa0> │ │ │ │ - ldr r3, [pc, #28] @ 26760 <__cxa_atexit@plt+0x19fb0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - b 3eb66c <__cxa_atexit@plt+0x3deebc> │ │ │ │ - ldr r7, [pc, #12] @ 26764 <__cxa_atexit@plt+0x19fb4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - addseq sp, sp, #236, 20 @ 0xec000 │ │ │ │ - addseq sp, sp, #196, 20 @ 0xc4000 │ │ │ │ + adcseq r3, pc, #244, 2 @ 0x3d │ │ │ │ + andeq r3, r0, r8, lsl #26 │ │ │ │ + addseq r0, lr, #28, 10 @ 0x7000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 267b4 <__cxa_atexit@plt+0x1a004> │ │ │ │ - ldr r2, [pc, #48] @ 267c0 <__cxa_atexit@plt+0x1a010> │ │ │ │ + sub lr, r5, #20 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 23e64 <__cxa_atexit@plt+0x176b4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 23e70 <__cxa_atexit@plt+0x176c0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #132] @ 23e80 <__cxa_atexit@plt+0x176d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr sl, [r7, #20] │ │ │ │ + ldr r1, [r7, #24] │ │ │ │ + ldr r2, [pc, #104] @ 23e84 <__cxa_atexit@plt+0x176d4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #96] @ 23e88 <__cxa_atexit@plt+0x176d8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 267c4 <__cxa_atexit@plt+0x1a014> │ │ │ │ - add r1, pc, r1 │ │ │ │ str r2, [r3, #4]! │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb674 <__cxa_atexit@plt+0x3deec4> │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r2, [pc, #88] @ 23e8c <__cxa_atexit@plt+0x176dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r2, [r3, #24]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, lr │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffff77c │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq sp, sp, #100, 20 @ 0x64000 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 267fc <__cxa_atexit@plt+0x1a04c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r3, pc, #84, 2 │ │ │ │ + adcseq r3, pc, #16, 4 │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 23ef8 <__cxa_atexit@plt+0x17748> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 23f14 <__cxa_atexit@plt+0x17764> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 23f00 <__cxa_atexit@plt+0x17750> │ │ │ │ + ldr r3, [pc, #76] @ 23f18 <__cxa_atexit@plt+0x17768> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - ldr r3, [pc, #16] @ 26800 <__cxa_atexit@plt+0x1a050> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb67c <__cxa_atexit@plt+0x3deecc> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - adcseq r0, pc, #168, 14 @ 0x2a00000 │ │ │ │ - addseq sp, sp, #40, 20 @ 0x28000 │ │ │ │ - andeq r0, r0, r7, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 26834 <__cxa_atexit@plt+0x1a084> │ │ │ │ - ldr r7, [pc, #40] @ 2684c <__cxa_atexit@plt+0x1a09c> │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 23ee8 <__cxa_atexit@plt+0x17738> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 268b4 <__cxa_atexit@plt+0x1a104> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 23f1c <__cxa_atexit@plt+0x1776c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #32 │ │ │ │ - ldr r0, [pc, #32] @ 26850 <__cxa_atexit@plt+0x1a0a0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #12] @ 26848 <__cxa_atexit@plt+0x1a098> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb674 <__cxa_atexit@plt+0x3deec4> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - addseq sp, sp, #16, 20 @ 0x10000 │ │ │ │ - addseq sp, sp, #4, 20 @ 0x4000 │ │ │ │ - andeq r0, r0, r7, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 26870 <__cxa_atexit@plt+0x1a0c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb684 <__cxa_atexit@plt+0x3deed4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r7, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #8] @ 26890 <__cxa_atexit@plt+0x1a0e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b 3eb64c <__cxa_atexit@plt+0x3dee9c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + adcseq r3, pc, #156 @ 0x9c │ │ │ │ + andeq r2, r0, r4, ror #19 │ │ │ │ + addseq r0, lr, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 26958 <__cxa_atexit@plt+0x1a1a8> │ │ │ │ - ldr r3, [pc, #216] @ 2698c <__cxa_atexit@plt+0x1a1dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #212] @ 26990 <__cxa_atexit@plt+0x1a1e0> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r0, r6 │ │ │ │ - str r3, [r0, #4]! │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - str r7, [r0, #20] │ │ │ │ - str r7, [r0, #8] │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r1, [r5] │ │ │ │ - mov r1, r0 │ │ │ │ - str lr, [r1, #12]! │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - add r3, r0, #40 @ 0x28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 26968 <__cxa_atexit@plt+0x1a1b8> │ │ │ │ - ldr r9, [pc, #136] @ 26998 <__cxa_atexit@plt+0x1a1e8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #132] @ 2699c <__cxa_atexit@plt+0x1a1ec> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #128] @ 269a0 <__cxa_atexit@plt+0x1a1f0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - str r9, [r6, #28]! │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r6, [pc, #36] @ 26994 <__cxa_atexit@plt+0x1a1e4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #20 │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb70c <__cxa_atexit@plt+0x3def5c> │ │ │ │ - @ instruction: 0xfffff6d0 │ │ │ │ - @ instruction: 0xfffff728 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0xfffffc9c │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - adcseq r0, pc, #120, 12 @ 0x7800000 │ │ │ │ - andeq r0, r0, r6, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 26a18 <__cxa_atexit@plt+0x1a268> │ │ │ │ - ldr r9, [pc, #100] @ 26a38 <__cxa_atexit@plt+0x1a288> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #96] @ 26a3c <__cxa_atexit@plt+0x1a28c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #92] @ 26a40 <__cxa_atexit@plt+0x1a290> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r3, [pc, #36] @ 26a44 <__cxa_atexit@plt+0x1a294> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb70c <__cxa_atexit@plt+0x3def5c> │ │ │ │ - @ instruction: 0xfffffbd8 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - adcseq r0, pc, #180, 10 @ 0x2d000000 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r1, sl} │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 26b44 <__cxa_atexit@plt+0x1a394> │ │ │ │ - ldr ip, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #48 @ 0x30 │ │ │ │ - cmp ip, r2 │ │ │ │ - bcc 26ba0 <__cxa_atexit@plt+0x1a3f0> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - ldr r9, [pc, #388] @ 26c08 <__cxa_atexit@plt+0x1a458> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr fp, [pc, #384] @ 26c0c <__cxa_atexit@plt+0x1a45c> │ │ │ │ - add fp, pc, fp │ │ │ │ - sub r3, r2, #3 │ │ │ │ - str r3, [r5, #24] │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - sub r9, r2, #23 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr lr, [r5, #36] @ 0x24 │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - str fp, [r3, #40] @ 0x28 │ │ │ │ - str r8, [r3, #44] @ 0x2c │ │ │ │ - add r0, r3, #8 │ │ │ │ - stm r0, {r2, sl, lr} │ │ │ │ - ldr r2, [pc, #332] @ 26c10 <__cxa_atexit@plt+0x1a460> │ │ │ │ + sub lr, r5, #20 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 23fc4 <__cxa_atexit@plt+0x17814> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #48 @ 0x30 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 23fd0 <__cxa_atexit@plt+0x17820> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #140] @ 23fe0 <__cxa_atexit@plt+0x17830> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr ip, [r7, #20] │ │ │ │ + ldr r9, [r7, #24] │ │ │ │ + ldr r1, [r7, #28] │ │ │ │ + ldr r2, [pc, #108] @ 23fe4 <__cxa_atexit@plt+0x17834> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #100] @ 23fe8 <__cxa_atexit@plt+0x17838> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r1, [pc, #316] @ 26c14 <__cxa_atexit@plt+0x1a464> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #28]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - add sl, r3, #64 @ 0x40 │ │ │ │ - cmp ip, sl │ │ │ │ - bcc 26bd8 <__cxa_atexit@plt+0x1a428> │ │ │ │ - ldr lr, [pc, #300] @ 26c28 <__cxa_atexit@plt+0x1a478> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #296] @ 26c2c <__cxa_atexit@plt+0x1a47c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ - str r9, [r6, #52]! @ 0x34 │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - stmda r5, {r0, lr} │ │ │ │ - ldr r6, [pc, #252] @ 26c30 <__cxa_atexit@plt+0x1a480> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, sl │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - str sl, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 26bb0 <__cxa_atexit@plt+0x1a400> │ │ │ │ - ldr r2, [pc, #184] @ 26c1c <__cxa_atexit@plt+0x1a46c> │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #92] @ 23fec <__cxa_atexit@plt+0x1783c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #180] @ 26c20 <__cxa_atexit@plt+0x1a470> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r6, [r5, #28] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r6, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - ldr r6, [pc, #144] @ 26c24 <__cxa_atexit@plt+0x1a474> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r6, [pc, #76] @ 26c04 <__cxa_atexit@plt+0x1a454> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, #12 │ │ │ │ - ldr r8, [r5, #12]! │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r6, [r5] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r2, [r3, #28]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, lr │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb70c <__cxa_atexit@plt+0x3def5c> │ │ │ │ - ldr r6, [pc, #56] @ 26c18 <__cxa_atexit@plt+0x1a468> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, #20 │ │ │ │ - ldr r8, [r5, #12]! │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, sl │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 3eb70c <__cxa_atexit@plt+0x3def5c> │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xfffffb84 │ │ │ │ - @ instruction: 0xfffffc80 │ │ │ │ - @ instruction: 0xfffffba4 │ │ │ │ - @ instruction: 0xfffffba8 │ │ │ │ - @ instruction: 0xfffffdc8 │ │ │ │ - andeq r0, r0, r4, ror r1 │ │ │ │ - @ instruction: 0xfffff4d8 │ │ │ │ - adcseq r0, pc, #4, 8 @ 0x4000000 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0xfffffaa8 │ │ │ │ - adcseq r0, pc, #100, 8 @ 0x64000000 │ │ │ │ - andeq r0, r0, r6, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r2, pc, #252, 30 @ 0x3f0 │ │ │ │ + adcseq r3, pc, #180 @ 0xb4 │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 24024 <__cxa_atexit@plt+0x17874> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 2402c <__cxa_atexit@plt+0x1787c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r2, pc, #60, 30 @ 0xf0 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 26ca0 <__cxa_atexit@plt+0x1a4f0> │ │ │ │ - ldr r2, [pc, #92] @ 26cc4 <__cxa_atexit@plt+0x1a514> │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 240e8 <__cxa_atexit@plt+0x17938> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #48 @ 0x30 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 240f4 <__cxa_atexit@plt+0x17944> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #160] @ 24104 <__cxa_atexit@plt+0x17954> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr ip, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr fp, [r7, #20] │ │ │ │ + ldr r9, [r7, #24] │ │ │ │ + ldr sl, [r7, #28] │ │ │ │ + ldr r1, [r7, #32] │ │ │ │ + str r6, [sp] │ │ │ │ + mov r6, r2 │ │ │ │ + ldr lr, [pc, #112] @ 24108 <__cxa_atexit@plt+0x17958> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #104] @ 2410c <__cxa_atexit@plt+0x1795c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #88] @ 26cc8 <__cxa_atexit@plt+0x1a518> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #84] @ 26ccc <__cxa_atexit@plt+0x1a51c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ str r2, [r3, #4]! │ │ │ │ - str sl, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r3, [r5, #40] @ 0x28 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r3, [pc, #40] @ 26cd0 <__cxa_atexit@plt+0x1a520> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb70c <__cxa_atexit@plt+0x3def5c> │ │ │ │ - @ instruction: 0xfffff3dc │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - adcseq r0, pc, #32, 6 @ 0x80000000 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 26d08 <__cxa_atexit@plt+0x1a558> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr ip, [r4, #804] @ 0x324 │ │ │ │ - add r2, sl, #48 @ 0x30 │ │ │ │ - cmp ip, r2 │ │ │ │ - bcc 26de8 <__cxa_atexit@plt+0x1a638> │ │ │ │ - ldr r1, [pc, #248] @ 26e18 <__cxa_atexit@plt+0x1a668> │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub r0, r2, #3 │ │ │ │ - str r0, [r5, #24] │ │ │ │ - sub r0, r2, #23 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr lr, [r5, #36] @ 0x24 │ │ │ │ - mov r6, sl │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - stm r5, {r3, r6} │ │ │ │ - str r8, [r6, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #196] @ 26e1c <__cxa_atexit@plt+0x1a66c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - str r3, [r6, #44] @ 0x2c │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - ldr r3, [pc, #172] @ 26e20 <__cxa_atexit@plt+0x1a670> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - add r3, r6, #64 @ 0x40 │ │ │ │ - ldr r2, [pc, #156] @ 26e24 <__cxa_atexit@plt+0x1a674> │ │ │ │ + ldr r2, [pc, #96] @ 24110 <__cxa_atexit@plt+0x17960> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #28]! │ │ │ │ - str r6, [r5, #12] │ │ │ │ - cmp ip, r3 │ │ │ │ - bcc 26df8 <__cxa_atexit@plt+0x1a648> │ │ │ │ - ldr r9, [pc, #140] @ 26e2c <__cxa_atexit@plt+0x1a67c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #136] @ 26e30 <__cxa_atexit@plt+0x1a680> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #132] @ 26e34 <__cxa_atexit@plt+0x1a684> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r5, #56] @ 0x38 │ │ │ │ - ldr r6, [r5, #60] @ 0x3c │ │ │ │ - str r9, [sl, #52]! @ 0x34 │ │ │ │ - add r9, sl, #8 │ │ │ │ - stm r9, {r0, r1, r6} │ │ │ │ - str sl, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - sub r5, r5, #12 │ │ │ │ - ldr r6, [pc, #36] @ 26e28 <__cxa_atexit@plt+0x1a678> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str fp, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str sl, [r3, #28] │ │ │ │ + str r2, [r3, #32]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, r6 │ │ │ │ + ldm sp, {r6, fp} │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - @ instruction: 0xfffff384 │ │ │ │ - @ instruction: 0xfffff450 │ │ │ │ - @ instruction: 0xfffff390 │ │ │ │ - @ instruction: 0xfffff394 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0xfffff420 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - adcseq r0, pc, #232, 2 @ 0x3a │ │ │ │ - andeq r0, r0, ip │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 26ea0 <__cxa_atexit@plt+0x1a6f0> │ │ │ │ - ldr lr, [pc, #92] @ 26eb8 <__cxa_atexit@plt+0x1a708> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r2, pc, #236, 28 @ 0xec0 │ │ │ │ + adcseq r2, pc, #148, 30 @ 0x250 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 24148 <__cxa_atexit@plt+0x17998> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 24150 <__cxa_atexit@plt+0x179a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r2, pc, #24, 28 @ 0x180 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 241d8 <__cxa_atexit@plt+0x17a28> │ │ │ │ + ldr lr, [pc, #112] @ 241e8 <__cxa_atexit@plt+0x17a38> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #88] @ 26ebc <__cxa_atexit@plt+0x1a70c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ - ldr r0, [r5, #48] @ 0x30 │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r1, lr} │ │ │ │ - ldr r3, [pc, #40] @ 26ec0 <__cxa_atexit@plt+0x1a710> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r3, [pc, #28] @ 26ec4 <__cxa_atexit@plt+0x1a714> │ │ │ │ + add r7, r2, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #100] @ 241ec <__cxa_atexit@plt+0x17a3c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + sub lr, r3, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 241c4 <__cxa_atexit@plt+0x17a14> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 241cc <__cxa_atexit@plt+0x17a1c> │ │ │ │ + ldr r3, [pc, #64] @ 241f0 <__cxa_atexit@plt+0x17a40> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0xfffff35c │ │ │ │ - adcseq r0, pc, #0, 2 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, ip │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 26fbc <__cxa_atexit@plt+0x1a80c> │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #48 @ 0x30 │ │ │ │ - cmp r8, r3 │ │ │ │ - bcc 26fe0 <__cxa_atexit@plt+0x1a830> │ │ │ │ - ldr r1, [pc, #276] @ 2700c <__cxa_atexit@plt+0x1a85c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr lr, [r5, #32] │ │ │ │ - ldr ip, [r5, #36] @ 0x24 │ │ │ │ - sub r2, r3, #23 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - sub r2, r3, #3 │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - mov r2, r6 │ │ │ │ - str r1, [r2, #4]! │ │ │ │ - ldr r3, [pc, #232] @ 27010 <__cxa_atexit@plt+0x1a860> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r5, #48] @ 0x30 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str lr, [r2, #8] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str r1, [r2, #16] │ │ │ │ - ldr r0, [pc, #208] @ 27014 <__cxa_atexit@plt+0x1a864> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #24] │ │ │ │ - str sl, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - str ip, [r2, #44] @ 0x2c │ │ │ │ - mov r0, r2 │ │ │ │ - ldr r3, [pc, #180] @ 27018 <__cxa_atexit@plt+0x1a868> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r0, #28]! │ │ │ │ - str r0, [r5, #24] │ │ │ │ - add r3, r2, #64 @ 0x40 │ │ │ │ - cmp r8, r3 │ │ │ │ - bcc 26ff0 <__cxa_atexit@plt+0x1a840> │ │ │ │ - ldr r9, [pc, #168] @ 27028 <__cxa_atexit@plt+0x1a878> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #164] @ 2702c <__cxa_atexit@plt+0x1a87c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - str sl, [r6, #52]! @ 0x34 │ │ │ │ - str lr, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - stmda r5, {r0, r9} │ │ │ │ - ldr r6, [pc, #128] @ 27030 <__cxa_atexit@plt+0x1a880> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r3, [pc, #92] @ 27020 <__cxa_atexit@plt+0x1a870> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r2, [r5, #40] @ 0x28 │ │ │ │ - stmda r5, {r0, r2, r3} │ │ │ │ - ldr r3, [pc, #76] @ 27024 <__cxa_atexit@plt+0x1a874> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r6, [pc, #36] @ 2701c <__cxa_atexit@plt+0x1a86c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - @ instruction: 0xfffff598 │ │ │ │ - @ instruction: 0xfffff66c │ │ │ │ - @ instruction: 0xfffff5ac │ │ │ │ - @ instruction: 0xfffff5a4 │ │ │ │ - @ instruction: 0xfffffe44 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - adcseq pc, lr, #192, 30 @ 0x300 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - @ instruction: 0xfffff238 │ │ │ │ - adcseq pc, lr, #232, 30 @ 0x3a0 │ │ │ │ - andeq r0, r0, ip │ │ │ │ + tst r7, #3 │ │ │ │ + beq 241c4 <__cxa_atexit@plt+0x17a14> │ │ │ │ + b 2494c <__cxa_atexit@plt+0x1819c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [r3, #-16] │ │ │ │ + sub r5, r3, #8 │ │ │ │ + b 3ff664 <__cxa_atexit@plt+0x3f2eb4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + adcseq r2, pc, #200, 26 @ 0x3200 │ │ │ │ + muleq r0, r8, r7 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r6 │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - ldr lr, [r5, #36] @ 0x24 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 270c0 <__cxa_atexit@plt+0x1a910> │ │ │ │ - add r6, r1, #40 @ 0x28 │ │ │ │ - cmp sl, r6 │ │ │ │ - bcc 271d8 <__cxa_atexit@plt+0x1aa28> │ │ │ │ - mov r7, r0 │ │ │ │ - ldr r0, [pc, #444] @ 2723c <__cxa_atexit@plt+0x1aa8c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr sl, [pc, #440] @ 27240 <__cxa_atexit@plt+0x1aa90> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r3, [r5, #52]! @ 0x34 │ │ │ │ - str r0, [r1, #16]! │ │ │ │ - str ip, [r1, #8] │ │ │ │ - str r2, [r1, #12] │ │ │ │ - str sl, [r1, #16] │ │ │ │ - str r9, [r1, #20] │ │ │ │ - str lr, [r1, #24] │ │ │ │ - ldr r0, [pc, #408] @ 27244 <__cxa_atexit@plt+0x1aa94> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmdb r1, {r0, r7, r8} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - sub r9, r6, #35 @ 0x23 │ │ │ │ - mov r8, r1 │ │ │ │ - bx r3 │ │ │ │ - add r6, r1, #88 @ 0x58 │ │ │ │ - cmp sl, r6 │ │ │ │ - bcc 271e4 <__cxa_atexit@plt+0x1aa34> │ │ │ │ - stm sp, {r4, r7, fp} │ │ │ │ - ldr fp, [pc, #312] @ 27210 <__cxa_atexit@plt+0x1aa60> │ │ │ │ - add fp, pc, fp │ │ │ │ - mov r3, r1 │ │ │ │ - str fp, [r3, #16]! │ │ │ │ - str ip, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - mov r4, r0 │ │ │ │ - ldr r0, [pc, #288] @ 27214 <__cxa_atexit@plt+0x1aa64> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r7, r3, #16 │ │ │ │ - stm r7, {r0, r9, lr} │ │ │ │ - str r2, [r3, #64] @ 0x40 │ │ │ │ - ldr r2, [pc, #272] @ 27218 <__cxa_atexit@plt+0x1aa68> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #68] @ 0x44 │ │ │ │ - str lr, [r3, #72] @ 0x48 │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr fp, [r5, #32] │ │ │ │ - ldr r9, [r5, #48] @ 0x30 │ │ │ │ - ldr r2, [pc, #248] @ 2721c <__cxa_atexit@plt+0x1aa6c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r3, {r2, r4, r8} │ │ │ │ - ldr lr, [pc, #240] @ 27220 <__cxa_atexit@plt+0x1aa70> │ │ │ │ - add lr, pc, lr │ │ │ │ - str fp, [r3, #36] @ 0x24 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - ldr r0, [pc, #224] @ 27224 <__cxa_atexit@plt+0x1aa74> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ - str r8, [r3, #52] @ 0x34 │ │ │ │ - mov ip, r3 │ │ │ │ - ldr r0, [pc, #208] @ 27228 <__cxa_atexit@plt+0x1aa78> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [ip, #28]! │ │ │ │ - mov r2, r3 │ │ │ │ - str lr, [r2, #56]! @ 0x38 │ │ │ │ - sub r0, r6, #3 │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - sub lr, r6, #23 │ │ │ │ - sub r0, r6, #55 @ 0x37 │ │ │ │ - sub r6, r6, #83 @ 0x53 │ │ │ │ - stmib r5, {r3, r6} │ │ │ │ - add r4, r5, #12 │ │ │ │ - stm r4, {r0, ip, lr} │ │ │ │ - str r2, [r5, #24] │ │ │ │ - add r6, r3, #92 @ 0x5c │ │ │ │ - cmp sl, r6 │ │ │ │ - bcc 271f0 <__cxa_atexit@plt+0x1aa40> │ │ │ │ - ldr r3, [pc, #148] @ 27230 <__cxa_atexit@plt+0x1aa80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #144] @ 27234 <__cxa_atexit@plt+0x1aa84> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - str r2, [r1, #92]! @ 0x5c │ │ │ │ - str fp, [r1, #8] │ │ │ │ - str ip, [r1, #12] │ │ │ │ - str r9, [r1, #16] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - stmda r5, {r0, r3} │ │ │ │ - ldr r3, [pc, #108] @ 27238 <__cxa_atexit@plt+0x1aa88> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldm sp, {r4, r7, fp} │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - mov r3, #88 @ 0x58 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r3, [pc, #52] @ 2722c <__cxa_atexit@plt+0x1aa7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - ldr r4, [sp] │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - ldmib sp, {r7, fp} │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - @ instruction: 0xfffff160 │ │ │ │ - @ instruction: 0xfffff1a8 │ │ │ │ - @ instruction: 0xfffff2b0 │ │ │ │ - @ instruction: 0xfffff0fc │ │ │ │ - @ instruction: 0xfffff1fc │ │ │ │ - @ instruction: 0xfffff1d0 │ │ │ │ - @ instruction: 0xfffff15c │ │ │ │ - @ instruction: 0xfffffc44 │ │ │ │ - @ instruction: 0xfffffd30 │ │ │ │ - @ instruction: 0xfffff01c │ │ │ │ - adcseq pc, lr, #204, 26 @ 0x3300 │ │ │ │ - @ instruction: 0xfffff36c │ │ │ │ - @ instruction: 0xfffff3f0 │ │ │ │ - @ instruction: 0xfffff328 │ │ │ │ - addseq ip, sp, #240, 30 @ 0x3c0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 27310 <__cxa_atexit@plt+0x1ab60> │ │ │ │ - ldr r7, [pc, #204] @ 27338 <__cxa_atexit@plt+0x1ab88> │ │ │ │ + bne 24238 <__cxa_atexit@plt+0x17a88> │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2424c <__cxa_atexit@plt+0x17a9c> │ │ │ │ + ldr r7, [pc, #60] @ 24260 <__cxa_atexit@plt+0x17ab0> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r1, r5 │ │ │ │ - str r7, [r1, #-12]! │ │ │ │ - stmib r1, {r8, r9} │ │ │ │ + stm r5, {r7, r8, r9} │ │ │ │ tst sl, #3 │ │ │ │ - beq 272f0 <__cxa_atexit@plt+0x1ab40> │ │ │ │ - ldr lr, [pc, #180] @ 2733c <__cxa_atexit@plt+0x1ab8c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r0, [sl, #7] │ │ │ │ - ldr r7, [sl, #11] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-20]! @ 0xffffffec │ │ │ │ - str r0, [r2, #8] │ │ │ │ - ldr r8, [r2, #12] │ │ │ │ - str r7, [r2, #4] │ │ │ │ - str r3, [r2, #12] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 27300 <__cxa_atexit@plt+0x1ab50> │ │ │ │ - ldr r2, [pc, #132] @ 27340 <__cxa_atexit@plt+0x1ab90> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - sub r7, r5, #68 @ 0x44 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 27320 <__cxa_atexit@plt+0x1ab70> │ │ │ │ - ldr r7, [pc, #112] @ 2734c <__cxa_atexit@plt+0x1ab9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb66c <__cxa_atexit@plt+0x3deebc> │ │ │ │ + beq 24240 <__cxa_atexit@plt+0x17a90> │ │ │ │ + mov r7, sl │ │ │ │ + b 2494c <__cxa_atexit@plt+0x1819c> │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff664 <__cxa_atexit@plt+0x3f2eb4> │ │ │ │ ldr r0, [sl] │ │ │ │ - mov r5, r1 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 27348 <__cxa_atexit@plt+0x1ab98> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 27344 <__cxa_atexit@plt+0x1ab94> │ │ │ │ + ldr r7, [pc, #16] @ 24264 <__cxa_atexit@plt+0x17ab4> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - andeq r0, r0, r8, ror r1 │ │ │ │ - @ instruction: 0x000001b4 │ │ │ │ - addseq ip, sp, #28, 30 @ 0x70 │ │ │ │ - addseq ip, sp, #52, 30 @ 0xd0 │ │ │ │ - @ instruction: 0xfffff494 │ │ │ │ - addseq ip, sp, #236, 28 @ 0xec0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r1, [pc, #120] @ 273e8 <__cxa_atexit@plt+0x1ac38> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r7, r5 │ │ │ │ - str r1, [r7, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 273c8 <__cxa_atexit@plt+0x1ac18> │ │ │ │ - ldr r7, [pc, #88] @ 273ec <__cxa_atexit@plt+0x1ac3c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - sub r7, r5, #56 @ 0x38 │ │ │ │ + andeq r0, r0, r4, lsr #14 │ │ │ │ + addseq r0, lr, #100 @ 0x64 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 242d0 <__cxa_atexit@plt+0x17b20> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 242ec <__cxa_atexit@plt+0x17b3c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 273d8 <__cxa_atexit@plt+0x1ac28> │ │ │ │ - ldr r7, [pc, #60] @ 273f4 <__cxa_atexit@plt+0x1ac44> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb66c <__cxa_atexit@plt+0x3deebc> │ │ │ │ - ldr r0, [r8] │ │ │ │ + bhi 242d8 <__cxa_atexit@plt+0x17b28> │ │ │ │ + ldr r3, [pc, #76] @ 242f0 <__cxa_atexit@plt+0x17b40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 242c0 <__cxa_atexit@plt+0x17b10> │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, sl │ │ │ │ + b 22bbc <__cxa_atexit@plt+0x1640c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 273f0 <__cxa_atexit@plt+0x1ac40> │ │ │ │ + ldr r7, [pc, #20] @ 242f4 <__cxa_atexit@plt+0x17b44> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - addseq ip, sp, #100, 28 @ 0x640 │ │ │ │ - @ instruction: 0xfffff3b8 │ │ │ │ - addseq ip, sp, #68, 28 @ 0x440 │ │ │ │ + adcseq r2, pc, #196, 24 @ 0xc400 │ │ │ │ + @ instruction: 0xffffe914 │ │ │ │ + addseq pc, sp, #212, 30 @ 0x350 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #80] @ 27460 <__cxa_atexit@plt+0x1acb0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2744c <__cxa_atexit@plt+0x1ac9c> │ │ │ │ - ldr r7, [pc, #44] @ 27464 <__cxa_atexit@plt+0x1acb4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb66c <__cxa_atexit@plt+0x3deebc> │ │ │ │ - ldr r7, [pc, #20] @ 27468 <__cxa_atexit@plt+0x1acb8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2438c <__cxa_atexit@plt+0x17bdc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 24398 <__cxa_atexit@plt+0x17be8> │ │ │ │ + ldr lr, [pc, #128] @ 243a8 <__cxa_atexit@plt+0x17bf8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #120] @ 243ac <__cxa_atexit@plt+0x17bfc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr sl, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r1, [pc, #96] @ 243b0 <__cxa_atexit@plt+0x17c00> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r1, [pc, #84] @ 243b4 <__cxa_atexit@plt+0x17c04> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r1, [r3, #20]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xfffff338 │ │ │ │ - addseq ip, sp, #240, 26 @ 0x3c00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + adcseq r2, pc, #28, 24 @ 0x1c00 │ │ │ │ + adcseq r2, pc, #220, 24 @ 0xdc00 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 243e8 <__cxa_atexit@plt+0x17c38> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #20] @ 243f0 <__cxa_atexit@plt+0x17c40> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 250ac <__cxa_atexit@plt+0x188fc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r2, pc, #116, 22 @ 0x1d000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 274a0 <__cxa_atexit@plt+0x1acf0> │ │ │ │ - ldr r2, [pc, #40] @ 274b8 <__cxa_atexit@plt+0x1ad08> │ │ │ │ + sub lr, r5, #20 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 24488 <__cxa_atexit@plt+0x17cd8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 24494 <__cxa_atexit@plt+0x17ce4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #124] @ 244a4 <__cxa_atexit@plt+0x17cf4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add sl, r7, #12 │ │ │ │ + ldm sl, {r1, r9, sl} │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + ldr r2, [pc, #100] @ 244a8 <__cxa_atexit@plt+0x17cf8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8, r9} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #92] @ 244ac <__cxa_atexit@plt+0x17cfc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #84] @ 244b0 <__cxa_atexit@plt+0x17d00> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + add r0, r3, #12 │ │ │ │ + stm r0, {r1, r9, sl} │ │ │ │ + str r2, [r3, #24]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, lr │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 274bc <__cxa_atexit@plt+0x1ad0c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - adcseq pc, lr, #32, 22 @ 0x8000 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - b 3eb704 <__cxa_atexit@plt+0x3def54> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r2, pc, #40, 22 @ 0xa000 │ │ │ │ + adcseq r2, pc, #232, 22 @ 0x3a000 │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2753c <__cxa_atexit@plt+0x1ad8c> │ │ │ │ + bhi 244e8 <__cxa_atexit@plt+0x17d38> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #88] @ 27558 <__cxa_atexit@plt+0x1ada8> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 244f0 <__cxa_atexit@plt+0x17d40> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r2, pc, #120, 20 @ 0x78000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2455c <__cxa_atexit@plt+0x17dac> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 24578 <__cxa_atexit@plt+0x17dc8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 27544 <__cxa_atexit@plt+0x1ad94> │ │ │ │ - ldr r7, [pc, #68] @ 2755c <__cxa_atexit@plt+0x1adac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 27530 <__cxa_atexit@plt+0x1ad80> │ │ │ │ - mov r7, r8 │ │ │ │ - b 23ea8 <__cxa_atexit@plt+0x176f8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + bhi 24564 <__cxa_atexit@plt+0x17db4> │ │ │ │ + ldr r3, [pc, #76] @ 2457c <__cxa_atexit@plt+0x17dcc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 2454c <__cxa_atexit@plt+0x17d9c> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 22bbc <__cxa_atexit@plt+0x1640c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 27560 <__cxa_atexit@plt+0x1adb0> │ │ │ │ + ldr r7, [pc, #20] @ 24580 <__cxa_atexit@plt+0x17dd0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq pc, lr, #80, 20 @ 0x50000 │ │ │ │ - @ instruction: 0xffffc98c │ │ │ │ - addseq ip, sp, #48, 24 @ 0x3000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + adcseq r2, pc, #56, 20 @ 0x38000 │ │ │ │ + @ instruction: 0xffffe688 │ │ │ │ + addseq pc, sp, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - b 3eb704 <__cxa_atexit@plt+0x3def54> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - str r6, [sp] │ │ │ │ - sub r3, r5, #24 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr lr, [pc, #212] @ 27674 <__cxa_atexit@plt+0x1aec4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [pc, #208] @ 27678 <__cxa_atexit@plt+0x1aec8> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r6, [pc, #204] @ 2767c <__cxa_atexit@plt+0x1aecc> │ │ │ │ - add r6, pc, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2762c <__cxa_atexit@plt+0x1ae7c> │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - and r7, r0, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 27644 <__cxa_atexit@plt+0x1ae94> │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [r0, #2] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - ldr r0, [r0, #6] │ │ │ │ - stmdb r5, {r0, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2765c <__cxa_atexit@plt+0x1aeac> │ │ │ │ - add r2, r7, #3 │ │ │ │ - ldm r2, {r0, r1, r2} │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - str ip, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq 27664 <__cxa_atexit@plt+0x1aeb4> │ │ │ │ - ldr r9, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r6, [r5] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r3, r3, #20 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bls 275b8 <__cxa_atexit@plt+0x1ae08> │ │ │ │ - ldr r7, [pc, #76] @ 27680 <__cxa_atexit@plt+0x1aed0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - ldr r6, [sp] │ │ │ │ + bhi 245b8 <__cxa_atexit@plt+0x17e08> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 245c0 <__cxa_atexit@plt+0x17e10> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ + adcseq r2, pc, #168, 18 @ 0x2a0000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2462c <__cxa_atexit@plt+0x17e7c> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 24648 <__cxa_atexit@plt+0x17e98> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 24634 <__cxa_atexit@plt+0x17e84> │ │ │ │ + ldr r3, [pc, #76] @ 2464c <__cxa_atexit@plt+0x17e9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 2461c <__cxa_atexit@plt+0x17e6c> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 22bbc <__cxa_atexit@plt+0x1640c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - b 27668 <__cxa_atexit@plt+0x1aeb8> │ │ │ │ - sub r5, r5, #28 │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r6, [sp] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - andeq r0, r0, r8, ror r1 │ │ │ │ - addseq ip, sp, #32, 24 @ 0x2000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #80] @ 276f0 <__cxa_atexit@plt+0x1af40> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 276e4 <__cxa_atexit@plt+0x1af34> │ │ │ │ - ldr r2, [pc, #48] @ 276f4 <__cxa_atexit@plt+0x1af44> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #-4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r3] │ │ │ │ + ldr r7, [pc, #20] @ 24650 <__cxa_atexit@plt+0x17ea0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 2758c <__cxa_atexit@plt+0x1addc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + adcseq r2, pc, #104, 18 @ 0x1a0000 │ │ │ │ + @ instruction: 0xffffe5b8 │ │ │ │ + addseq pc, sp, #120, 24 @ 0x7800 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 24684 <__cxa_atexit@plt+0x17ed4> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #20] @ 2468c <__cxa_atexit@plt+0x17edc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ + b 250ac <__cxa_atexit@plt+0x188fc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4]! │ │ │ │ - ldr r3, [pc, #20] @ 27720 <__cxa_atexit@plt+0x1af70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 2758c <__cxa_atexit@plt+0x1addc> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + adcseq r2, pc, #216, 16 @ 0xd80000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2779c <__cxa_atexit@plt+0x1afec> │ │ │ │ - ldr r2, [pc, #108] @ 277b4 <__cxa_atexit@plt+0x1b004> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [pc, #104] @ 277b8 <__cxa_atexit@plt+0x1b008> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr lr, [pc, #100] @ 277bc <__cxa_atexit@plt+0x1b00c> │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 24720 <__cxa_atexit@plt+0x17f70> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2472c <__cxa_atexit@plt+0x17f7c> │ │ │ │ + ldr lr, [pc, #124] @ 2473c <__cxa_atexit@plt+0x17f8c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str r2, [r3, #16]! │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str sl, [r3, #-12] │ │ │ │ - str r9, [r3, #-8] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - sub r9, r6, #35 @ 0x23 │ │ │ │ - mov r8, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #28] @ 277c0 <__cxa_atexit@plt+0x1b010> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - @ instruction: 0xfffffd98 │ │ │ │ - @ instruction: 0xfffffd78 │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 27860 <__cxa_atexit@plt+0x1b0b0> │ │ │ │ - ldr r7, [pc, #140] @ 27870 <__cxa_atexit@plt+0x1b0c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #-8]! │ │ │ │ - str r9, [r2, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 27844 <__cxa_atexit@plt+0x1b094> │ │ │ │ - ldr r7, [pc, #116] @ 27874 <__cxa_atexit@plt+0x1b0c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add sl, r8, #3 │ │ │ │ - ldm sl, {r3, r9, sl} │ │ │ │ - mov r1, r5 │ │ │ │ - str r7, [r1, #-16]! │ │ │ │ - str r9, [r1, #8] │ │ │ │ - ldr r7, [r1, #12] │ │ │ │ - str sl, [r1, #4] │ │ │ │ - str r3, [r1, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 27854 <__cxa_atexit@plt+0x1b0a4> │ │ │ │ - ldr r1, [pc, #72] @ 27878 <__cxa_atexit@plt+0x1b0c8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - b 2758c <__cxa_atexit@plt+0x1addc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r1 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #116] @ 24740 <__cxa_atexit@plt+0x17f90> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add sl, r7, #12 │ │ │ │ + ldm sl, {r0, r1, sl} │ │ │ │ + ldr r2, [pc, #96] @ 24744 <__cxa_atexit@plt+0x17f94> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r2, [pc, #84] @ 24748 <__cxa_atexit@plt+0x17f98> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r2, [r3, #20]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 2787c <__cxa_atexit@plt+0x1b0cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - addseq ip, sp, #240, 18 @ 0x3c0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #72] @ 278e4 <__cxa_atexit@plt+0x1b134> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 278d8 <__cxa_atexit@plt+0x1b128> │ │ │ │ - ldr r3, [pc, #40] @ 278e8 <__cxa_atexit@plt+0x1b138> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 2758c <__cxa_atexit@plt+0x1addc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + adcseq r2, pc, #132, 16 @ 0x840000 │ │ │ │ + adcseq r2, pc, #72, 18 @ 0x120000 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 24780 <__cxa_atexit@plt+0x17fd0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 24788 <__cxa_atexit@plt+0x17fd8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ + adcseq r2, pc, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ 27914 <__cxa_atexit@plt+0x1b164> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 2758c <__cxa_atexit@plt+0x1addc> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2794c <__cxa_atexit@plt+0x1b19c> │ │ │ │ - ldr r2, [pc, #40] @ 27964 <__cxa_atexit@plt+0x1b1b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8, r9} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 27968 <__cxa_atexit@plt+0x1b1b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - adcseq pc, lr, #116, 12 @ 0x7400000 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 279b8 <__cxa_atexit@plt+0x1b208> │ │ │ │ - ldr r3, [pc, #60] @ 279c8 <__cxa_atexit@plt+0x1b218> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 279a8 <__cxa_atexit@plt+0x1b1f8> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r9, [r8, #7] │ │ │ │ - mov r8, r7 │ │ │ │ - b 277d0 <__cxa_atexit@plt+0x1b020> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 2480c <__cxa_atexit@plt+0x1805c> │ │ │ │ + ldr lr, [pc, #108] @ 24818 <__cxa_atexit@plt+0x18068> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r3, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #96] @ 2481c <__cxa_atexit@plt+0x1806c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 247f4 <__cxa_atexit@plt+0x18044> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 24800 <__cxa_atexit@plt+0x18050> │ │ │ │ + ldr r3, [r5, #-12] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 279cc <__cxa_atexit@plt+0x1b21c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r8, [r5, #-16] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 3ff664 <__cxa_atexit@plt+0x3f2eb4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq ip, sp, #156, 16 @ 0x9c0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 277d0 <__cxa_atexit@plt+0x1b020> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - b 3eb704 <__cxa_atexit@plt+0x3def54> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + adcseq r2, pc, #148, 14 @ 0x2500000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 24848 <__cxa_atexit@plt+0x18098> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff664 <__cxa_atexit@plt+0x3f2eb4> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 27a64 <__cxa_atexit@plt+0x1b2b4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #88] @ 27a80 <__cxa_atexit@plt+0x1b2d0> │ │ │ │ + bhi 248bc <__cxa_atexit@plt+0x1810c> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 248d8 <__cxa_atexit@plt+0x18128> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 27a6c <__cxa_atexit@plt+0x1b2bc> │ │ │ │ - ldr r7, [pc, #68] @ 27a84 <__cxa_atexit@plt+0x1b2d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 27a58 <__cxa_atexit@plt+0x1b2a8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 23ea8 <__cxa_atexit@plt+0x176f8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + bhi 248c4 <__cxa_atexit@plt+0x18114> │ │ │ │ + ldr r3, [pc, #76] @ 248dc <__cxa_atexit@plt+0x1812c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 248ac <__cxa_atexit@plt+0x180fc> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 268b4 <__cxa_atexit@plt+0x1a104> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 27a88 <__cxa_atexit@plt+0x1b2d8> │ │ │ │ + ldr r7, [pc, #20] @ 248e0 <__cxa_atexit@plt+0x18130> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq pc, lr, #40, 10 @ 0xa000000 │ │ │ │ - @ instruction: 0xffffc464 │ │ │ │ - addseq ip, sp, #8, 14 @ 0x200000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - b 3eb704 <__cxa_atexit@plt+0x3def54> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + adcseq r2, pc, #216, 12 @ 0xd800000 │ │ │ │ + andeq r2, r0, r0, lsr #32 │ │ │ │ + addseq pc, sp, #244, 18 @ 0x3d0000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r2, [pc, #192] @ 27b84 <__cxa_atexit@plt+0x1b3d4> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 24928 <__cxa_atexit@plt+0x18178> │ │ │ │ + ldr r7, [pc, #52] @ 2493c <__cxa_atexit@plt+0x1818c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 2491c <__cxa_atexit@plt+0x1816c> │ │ │ │ + mov r7, sl │ │ │ │ + b 2494c <__cxa_atexit@plt+0x1819c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 24940 <__cxa_atexit@plt+0x18190> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + addseq pc, sp, #136, 18 @ 0x220000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldmib r5, {r8, ip} │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 249cc <__cxa_atexit@plt+0x1821c> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 24a20 <__cxa_atexit@plt+0x18270> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + sub r2, r3, #3 │ │ │ │ + cmp r2, #7 │ │ │ │ + bhi 24cc0 <__cxa_atexit@plt+0x18510> │ │ │ │ + add r3, pc, #4 │ │ │ │ + ldr r2, [r3, r2, lsl #2] │ │ │ │ + add pc, r3, r2 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + muleq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r4, lsl #6 │ │ │ │ + andeq r0, r0, r8, lsr #6 │ │ │ │ + andeq r0, r0, r4, lsr r2 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #40 @ 0x28 │ │ │ │ + cmp r3, sl │ │ │ │ + bcc 24d2c <__cxa_atexit@plt+0x1857c> │ │ │ │ + ldr lr, [pc, #976] @ 24d90 <__cxa_atexit@plt+0x185e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #972] @ 24d94 <__cxa_atexit@plt+0x185e4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #188] @ 27b88 <__cxa_atexit@plt+0x1b3d8> │ │ │ │ + b 24ce0 <__cxa_atexit@plt+0x18530> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #40 @ 0x28 │ │ │ │ + cmp r3, sl │ │ │ │ + bcc 24d2c <__cxa_atexit@plt+0x1857c> │ │ │ │ + ldr lr, [pc, #916] @ 24d78 <__cxa_atexit@plt+0x185c8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #912] @ 24d7c <__cxa_atexit@plt+0x185cc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [pc, #908] @ 24d80 <__cxa_atexit@plt+0x185d0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r2, [r7, #10] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r3, [r6, #32] │ │ │ │ + str ip, [r6, #36] @ 0x24 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str ip, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + b 24d10 <__cxa_atexit@plt+0x18560> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #44 @ 0x2c │ │ │ │ + cmp r1, sl │ │ │ │ + bcc 24d34 <__cxa_atexit@plt+0x18584> │ │ │ │ + ldr r9, [pc, #820] @ 24d6c <__cxa_atexit@plt+0x185bc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #816] @ 24d70 <__cxa_atexit@plt+0x185c0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r3, r7, #3 │ │ │ │ + ldm r3, {r0, r1, r2, r3} │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [pc, #800] @ 24d74 <__cxa_atexit@plt+0x185c4> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #184] @ 27b8c <__cxa_atexit@plt+0x1b3dc> │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + str ip, [r6, #40] @ 0x28 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str ip, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + mov r0, r6 │ │ │ │ + str r9, [r0, #28]! │ │ │ │ + str lr, [r5] │ │ │ │ + b 24d1c <__cxa_atexit@plt+0x1856c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r2 │ │ │ │ + bcc 24d44 <__cxa_atexit@plt+0x18594> │ │ │ │ + ldr lr, [pc, #824] @ 24dd0 <__cxa_atexit@plt+0x18620> │ │ │ │ add lr, pc, lr │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 27b34 <__cxa_atexit@plt+0x1b384> │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 27b48 <__cxa_atexit@plt+0x1b398> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 27b58 <__cxa_atexit@plt+0x1b3a8> │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r0, [r8, #6] │ │ │ │ + ldr r1, [pc, #820] @ 24dd4 <__cxa_atexit@plt+0x18624> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [pc, #816] @ 24dd8 <__cxa_atexit@plt+0x18628> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r3, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r3, [r6, #28] │ │ │ │ + str ip, [r6, #32] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str ip, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #20]! │ │ │ │ str r9, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 27b7c <__cxa_atexit@plt+0x1b3cc> │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + stmib r5, {r0, r6} │ │ │ │ + mov r6, r2 │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #52 @ 0x34 │ │ │ │ + cmp r3, r2 │ │ │ │ + bcc 24d4c <__cxa_atexit@plt+0x1859c> │ │ │ │ + ldr sl, [pc, #716] @ 24dc4 <__cxa_atexit@plt+0x18614> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + ldr r3, [r7, #5] │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r9, [r7, #9] │ │ │ │ + ldr r3, [r7, #13] │ │ │ │ + ldr lr, [r7, #17] │ │ │ │ + ldr r1, [r7, #21] │ │ │ │ + str sl, [r5] │ │ │ │ + ldr sl, [pc, #680] @ 24dc8 <__cxa_atexit@plt+0x18618> │ │ │ │ + add sl, pc, sl │ │ │ │ + str sl, [r6, #4]! │ │ │ │ + str r6, [r5, #8] │ │ │ │ + str r0, [r6, #44] @ 0x2c │ │ │ │ + str ip, [r6, #48] @ 0x30 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str ip, [r6, #16] │ │ │ │ + add lr, r6, #20 │ │ │ │ + stm lr, {r1, r3, r9} │ │ │ │ + ldr r3, [sp] │ │ │ │ + str r3, [r6, #32] │ │ │ │ + ldr r3, [pc, #632] @ 24dcc <__cxa_atexit@plt+0x1861c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6, #36]! @ 0x24 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + mov r6, r2 │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #44 @ 0x2c │ │ │ │ + cmp r3, sl │ │ │ │ + bcc 24d34 <__cxa_atexit@plt+0x18584> │ │ │ │ + ldr r9, [pc, #540] @ 24d98 <__cxa_atexit@plt+0x185e8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #536] @ 24d9c <__cxa_atexit@plt+0x185ec> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + add r3, r7, #5 │ │ │ │ + ldm r3, {r0, r2, r3} │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [pc, #516] @ 24da0 <__cxa_atexit@plt+0x185f0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + str ip, [r6, #40] @ 0x28 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str ip, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + b 24a70 <__cxa_atexit@plt+0x182c0> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #40 @ 0x28 │ │ │ │ + cmp r3, sl │ │ │ │ + bcc 24d2c <__cxa_atexit@plt+0x1857c> │ │ │ │ + ldr lr, [pc, #472] @ 24dac <__cxa_atexit@plt+0x185fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #468] @ 24db0 <__cxa_atexit@plt+0x18600> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #464] @ 24db4 <__cxa_atexit@plt+0x18604> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + ldr r3, [r7, #5] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str ip, [r6, #32] │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + str ip, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #20]! │ │ │ │ str r1, [r5] │ │ │ │ + b 24d1c <__cxa_atexit@plt+0x1856c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #48 @ 0x30 │ │ │ │ + cmp r3, r9 │ │ │ │ + bcc 24d5c <__cxa_atexit@plt+0x185ac> │ │ │ │ + ldr r2, [pc, #392] @ 24db8 <__cxa_atexit@plt+0x18608> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + ldr sl, [r7, #5] │ │ │ │ + add lr, r7, #9 │ │ │ │ + ldm lr, {r1, r3, lr} │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r2, [pc, #368] @ 24dbc <__cxa_atexit@plt+0x1860c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #360] @ 24dc0 <__cxa_atexit@plt+0x18610> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r6, [r5, #8] │ │ │ │ + str r0, [r6, #40] @ 0x28 │ │ │ │ + str ip, [r6, #44] @ 0x2c │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str ip, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str sl, [r6, #28] │ │ │ │ + str r2, [r6, #32]! │ │ │ │ + str r6, [r5, #4] │ │ │ │ + mov r6, r9 │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #40 @ 0x28 │ │ │ │ + cmp r3, sl │ │ │ │ + bcc 24d2c <__cxa_atexit@plt+0x1857c> │ │ │ │ + ldr lr, [pc, #256] @ 24da4 <__cxa_atexit@plt+0x185f4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #252] @ 24da8 <__cxa_atexit@plt+0x185f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + b 24ce0 <__cxa_atexit@plt+0x18530> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, ip │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #40 @ 0x28 │ │ │ │ + cmp r3, sl │ │ │ │ + bcc 24d2c <__cxa_atexit@plt+0x1857c> │ │ │ │ + ldr lr, [pc, #172] @ 24d84 <__cxa_atexit@plt+0x185d4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #168] @ 24d88 <__cxa_atexit@plt+0x185d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #164] @ 24d8c <__cxa_atexit@plt+0x185dc> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + ldr r3, [r7, #5] │ │ │ │ + ldr r1, [r7, #9] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str ip, [r6, #36] @ 0x24 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str ip, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #24]! │ │ │ │ + str r9, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ - sub r3, r3, #16 │ │ │ │ - sub r5, r5, #16 │ │ │ │ + str r6, [r5, #8] │ │ │ │ + mov r6, sl │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + b 24d38 <__cxa_atexit@plt+0x18588> │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, sl │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + b 24d50 <__cxa_atexit@plt+0x185a0> │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r9 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffe44c │ │ │ │ + adcseq r2, pc, #236, 10 @ 0x3b000000 │ │ │ │ + @ instruction: 0xffffe4ec │ │ │ │ + @ instruction: 0xffffe8a4 │ │ │ │ + @ instruction: 0xffffe7e4 │ │ │ │ + adcseq r2, pc, #56, 12 @ 0x3800000 │ │ │ │ + @ instruction: 0xffffe884 │ │ │ │ + @ instruction: 0xffffe7c4 │ │ │ │ + adcseq r2, pc, #68, 6 @ 0x10000001 │ │ │ │ + @ instruction: 0xffffed64 │ │ │ │ + @ instruction: 0xffffeca0 │ │ │ │ + @ instruction: 0xfffff87c │ │ │ │ + adcseq r2, pc, #168, 8 @ 0xa8000000 │ │ │ │ + @ instruction: 0xfffff91c │ │ │ │ + @ instruction: 0xfffffaac │ │ │ │ + @ instruction: 0xfffff9e8 │ │ │ │ + @ instruction: 0xfffffc84 │ │ │ │ + @ instruction: 0xfffffbb4 │ │ │ │ + adcseq r2, pc, #72, 8 @ 0x48000000 │ │ │ │ + adcseq r2, pc, #252, 6 @ 0xf0000003 │ │ │ │ + @ instruction: 0xffffee60 │ │ │ │ + @ instruction: 0xffffef1c │ │ │ │ + adcseq r2, pc, #52, 10 @ 0xd000000 │ │ │ │ + @ instruction: 0xfffff514 │ │ │ │ + @ instruction: 0xfffff5c4 │ │ │ │ + @ instruction: 0xfffffaf0 │ │ │ │ + @ instruction: 0xfffffa58 │ │ │ │ + adcseq r2, pc, #132, 10 @ 0x21000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bls 27adc <__cxa_atexit@plt+0x1b32c> │ │ │ │ - ldr r7, [pc, #84] @ 27b90 <__cxa_atexit@plt+0x1b3e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #52] @ 27b94 <__cxa_atexit@plt+0x1b3e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #48] @ 27b98 <__cxa_atexit@plt+0x1b3e8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - mov r9, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 24e10 <__cxa_atexit@plt+0x18660> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 24e18 <__cxa_atexit@plt+0x18668> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r8, ror r1 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - addseq ip, sp, #56, 14 @ 0xe00000 │ │ │ │ - addseq ip, sp, #12, 12 @ 0xc00000 │ │ │ │ - adcseq pc, lr, #64, 8 @ 0x40000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 27c00 <__cxa_atexit@plt+0x1b450> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #108] @ 27c30 <__cxa_atexit@plt+0x1b480> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ + adcseq r2, pc, #80, 2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov sl, r8 │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 27c24 <__cxa_atexit@plt+0x1b474> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r1, [pc, #72] @ 27c34 <__cxa_atexit@plt+0x1b484> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r5] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - b 27ab4 <__cxa_atexit@plt+0x1b304> │ │ │ │ - ldr r3, [pc, #48] @ 27c38 <__cxa_atexit@plt+0x1b488> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #44] @ 27c3c <__cxa_atexit@plt+0x1b48c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mov r9, r7 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 24e6c <__cxa_atexit@plt+0x186bc> │ │ │ │ + ldr r7, [pc, #52] @ 24e80 <__cxa_atexit@plt+0x186d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 24e60 <__cxa_atexit@plt+0x186b0> │ │ │ │ + mov r7, sl │ │ │ │ + b 268b4 <__cxa_atexit@plt+0x1a104> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #16] @ 24e84 <__cxa_atexit@plt+0x186d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - addseq ip, sp, #100, 10 @ 0x19000000 │ │ │ │ - adcseq pc, lr, #152, 6 @ 0x60000002 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r1, [pc, #20] @ 27c70 <__cxa_atexit@plt+0x1b4c0> │ │ │ │ + andeq r1, r0, r4, ror #20 │ │ │ │ + addseq pc, sp, #76, 8 @ 0x4c000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 24ee4 <__cxa_atexit@plt+0x18734> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 24ef0 <__cxa_atexit@plt+0x18740> │ │ │ │ + ldr r1, [pc, #72] @ 24f00 <__cxa_atexit@plt+0x18750> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - b 27ab4 <__cxa_atexit@plt+0x1b304> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ + ldr r0, [pc, #68] @ 24f04 <__cxa_atexit@plt+0x18754> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + str r0, [r3, #12] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3ff5b4 <__cxa_atexit@plt+0x3f2e04> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + adcseq r2, pc, #144 @ 0x90 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 27cec <__cxa_atexit@plt+0x1b53c> │ │ │ │ - ldr r2, [pc, #96] @ 27cf8 <__cxa_atexit@plt+0x1b548> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [pc, #92] @ 27cfc <__cxa_atexit@plt+0x1b54c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr lr, [pc, #88] @ 27d00 <__cxa_atexit@plt+0x1b550> │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 24f7c <__cxa_atexit@plt+0x187cc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 24f88 <__cxa_atexit@plt+0x187d8> │ │ │ │ + ldr lr, [pc, #96] @ 24f98 <__cxa_atexit@plt+0x187e8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r2, [r3, #16]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str sl, [r3, #-12] │ │ │ │ - str r9, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #88] @ 24f9c <__cxa_atexit@plt+0x187ec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r2, [pc, #68] @ 24fa0 <__cxa_atexit@plt+0x187f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ str r8, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - sub r9, r6, #35 @ 0x23 │ │ │ │ - mov r8, r3 │ │ │ │ - bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff64c <__cxa_atexit@plt+0x3f2e9c> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - @ instruction: 0xfffffd70 │ │ │ │ - @ instruction: 0xfffffd50 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 27d30 <__cxa_atexit@plt+0x1b580> │ │ │ │ - ldr r5, [pc, #28] @ 27d40 <__cxa_atexit@plt+0x1b590> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - b 27ab4 <__cxa_atexit@plt+0x1b304> │ │ │ │ - ldr r7, [pc, #12] @ 27d44 <__cxa_atexit@plt+0x1b594> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq ip, sp, #64, 10 @ 0x10000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq r2, pc, #12 │ │ │ │ + adcseq r1, pc, #220, 30 @ 0x370 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 27d7c <__cxa_atexit@plt+0x1b5cc> │ │ │ │ - ldr r2, [pc, #28] @ 27d88 <__cxa_atexit@plt+0x1b5d8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8, r9} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 25034 <__cxa_atexit@plt+0x18884> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 25040 <__cxa_atexit@plt+0x18890> │ │ │ │ + ldr lr, [pc, #124] @ 25050 <__cxa_atexit@plt+0x188a0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #116] @ 25054 <__cxa_atexit@plt+0x188a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr sl, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r1, [pc, #92] @ 25058 <__cxa_atexit@plt+0x188a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ 2505c <__cxa_atexit@plt+0x188ac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str sl, [r3, #32] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #16]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - adcseq pc, lr, #68, 4 @ 0x40000004 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 27dd0 <__cxa_atexit@plt+0x1b620> │ │ │ │ - ldr r3, [pc, #52] @ 27de0 <__cxa_atexit@plt+0x1b630> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 27dc0 <__cxa_atexit@plt+0x1b610> │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 27de4 <__cxa_atexit@plt+0x1b634> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + adcseq r1, pc, #112, 30 @ 0x1c0 │ │ │ │ + adcseq r2, pc, #48 @ 0x30 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 25094 <__cxa_atexit@plt+0x188e4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 2509c <__cxa_atexit@plt+0x188ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq ip, sp, #188, 8 @ 0xbc000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + adcseq r1, pc, #204, 28 @ 0xcc0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 27e40 <__cxa_atexit@plt+0x1b690> │ │ │ │ - ldr r3, [pc, #52] @ 27e50 <__cxa_atexit@plt+0x1b6a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 27e30 <__cxa_atexit@plt+0x1b680> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 25160 <__cxa_atexit@plt+0x189b0> │ │ │ │ + ldr r7, [pc, #196] @ 25188 <__cxa_atexit@plt+0x189d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r2, {r7, r8, r9} │ │ │ │ + ands r3, sl, #3 │ │ │ │ + beq 250e8 <__cxa_atexit@plt+0x18938> │ │ │ │ + ldr r7, [r2, #-4] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 250f4 <__cxa_atexit@plt+0x18944> │ │ │ │ + ldr r8, [sl, #2] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 27e54 <__cxa_atexit@plt+0x1b6a4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add ip, r6, #40 @ 0x28 │ │ │ │ + cmp r1, ip │ │ │ │ + bcc 25174 <__cxa_atexit@plt+0x189c4> │ │ │ │ + ldr lr, [pc, #132] @ 25190 <__cxa_atexit@plt+0x189e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #128] @ 25194 <__cxa_atexit@plt+0x189e4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #124] @ 25198 <__cxa_atexit@plt+0x189e8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + add r3, sl, #3 │ │ │ │ + ldm r3, {r0, r1, r3} │ │ │ │ + str r9, [r2, #-12] │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + ldr r8, [r2, #-8] │ │ │ │ + str r6, [r2, #-4] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str lr, [r6, #24]! │ │ │ │ + str r6, [r2, #-8] │ │ │ │ + mov r6, ip │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + ldr r7, [pc, #36] @ 2518c <__cxa_atexit@plt+0x189dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq ip, sp, #80, 8 @ 0x50000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r7, #40 @ 0x28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, ip │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + addseq pc, sp, #84, 2 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + adcseq r1, pc, #16, 30 @ 0x40 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 251c4 <__cxa_atexit@plt+0x18a14> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #40 @ 0x28 │ │ │ │ + cmp r1, sl │ │ │ │ + bcc 2522c <__cxa_atexit@plt+0x18a7c> │ │ │ │ + ldr lr, [pc, #96] @ 2523c <__cxa_atexit@plt+0x18a8c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #92] @ 25240 <__cxa_atexit@plt+0x18a90> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #88] @ 25244 <__cxa_atexit@plt+0x18a94> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + add r2, r7, #3 │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r6, [r5, #8] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r3, [r6, #36] @ 0x24 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str lr, [r6, #24]! │ │ │ │ + str r6, [r5, #4] │ │ │ │ + mov r6, sl │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, sl │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + @ instruction: 0xfffffdc4 │ │ │ │ + adcseq r1, pc, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 27ea0 <__cxa_atexit@plt+0x1b6f0> │ │ │ │ + bhi 2527c <__cxa_atexit@plt+0x18acc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 27ea8 <__cxa_atexit@plt+0x1b6f8> │ │ │ │ + ldr r1, [pc, #24] @ 25284 <__cxa_atexit@plt+0x18ad4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq pc, lr, #192 @ 0xc0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 27f3c <__cxa_atexit@plt+0x1b78c> │ │ │ │ - ldr r7, [pc, #152] @ 27f64 <__cxa_atexit@plt+0x1b7b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 27f2c <__cxa_atexit@plt+0x1b77c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 27f4c <__cxa_atexit@plt+0x1b79c> │ │ │ │ - ldr lr, [pc, #124] @ 27f6c <__cxa_atexit@plt+0x1b7bc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r1, [r9, #7] │ │ │ │ - ldr r7, [r9, #11] │ │ │ │ - ldmda r5, {r0, ip} │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #100] @ 27f70 <__cxa_atexit@plt+0x1b7c0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r3, r6, r7} │ │ │ │ - sub r7, r2, #11 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + adcseq r1, pc, #228, 24 @ 0xe400 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + b 26ec4 <__cxa_atexit@plt+0x1a714> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 25300 <__cxa_atexit@plt+0x18b50> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2530c <__cxa_atexit@plt+0x18b5c> │ │ │ │ + ldr r1, [pc, #72] @ 2531c <__cxa_atexit@plt+0x18b6c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #68] @ 25320 <__cxa_atexit@plt+0x18b70> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + str r0, [r3, #12] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3ff5b4 <__cxa_atexit@plt+0x3f2e04> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 27f68 <__cxa_atexit@plt+0x1b7b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - addseq ip, sp, #88, 6 @ 0x60000001 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - adcseq pc, lr, #176 @ 0xb0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + adcseq r1, pc, #116, 24 @ 0x7400 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 27fd0 <__cxa_atexit@plt+0x1b820> │ │ │ │ - ldr lr, [pc, #68] @ 27fdc <__cxa_atexit@plt+0x1b82c> │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 25398 <__cxa_atexit@plt+0x18be8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 253a4 <__cxa_atexit@plt+0x18bf4> │ │ │ │ + ldr lr, [pc, #96] @ 253b4 <__cxa_atexit@plt+0x18c04> │ │ │ │ add lr, pc, lr │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldm r7, {r1, r2, r7} │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #88] @ 253b8 <__cxa_atexit@plt+0x18c08> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r2, [pc, #68] @ 253bc <__cxa_atexit@plt+0x18c0c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #44] @ 27fe0 <__cxa_atexit@plt+0x1b830> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffed8 │ │ │ │ - adcseq pc, lr, #8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 27eb8 <__cxa_atexit@plt+0x1b708> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 28040 <__cxa_atexit@plt+0x1b890> │ │ │ │ - ldr r3, [pc, #60] @ 28050 <__cxa_atexit@plt+0x1b8a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 28030 <__cxa_atexit@plt+0x1b880> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff64c <__cxa_atexit@plt+0x3f2e9c> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 28054 <__cxa_atexit@plt+0x1b8a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq r1, pc, #240, 22 @ 0x3c000 │ │ │ │ + adcseq r1, pc, #192, 22 @ 0x30000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 25450 <__cxa_atexit@plt+0x18ca0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2545c <__cxa_atexit@plt+0x18cac> │ │ │ │ + ldr lr, [pc, #124] @ 2546c <__cxa_atexit@plt+0x18cbc> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #116] @ 25470 <__cxa_atexit@plt+0x18cc0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr sl, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r1, [pc, #92] @ 25474 <__cxa_atexit@plt+0x18cc4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ 25478 <__cxa_atexit@plt+0x18cc8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str sl, [r3, #32] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #16]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq ip, sp, #92, 4 @ 0xc0000005 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + adcseq r1, pc, #84, 22 @ 0x15000 │ │ │ │ + adcseq r1, pc, #20, 24 @ 0x1400 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 28104 <__cxa_atexit@plt+0x1b954> │ │ │ │ - ldr r7, [pc, #152] @ 2812c <__cxa_atexit@plt+0x1b97c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 280f4 <__cxa_atexit@plt+0x1b944> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 28114 <__cxa_atexit@plt+0x1b964> │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - ldr r3, [r9, #7] │ │ │ │ - ldr r9, [r9, #11] │ │ │ │ - ldr lr, [pc, #112] @ 28134 <__cxa_atexit@plt+0x1b984> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r0, r2, #22 │ │ │ │ - ldr r8, [pc, #104] @ 28138 <__cxa_atexit@plt+0x1b988> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldmda r5, {r1, ip} │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r1, r7, r8} │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r0, r3, r9} │ │ │ │ - sub r7, r2, #11 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r9] │ │ │ │ + bhi 254b0 <__cxa_atexit@plt+0x18d00> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 254b8 <__cxa_atexit@plt+0x18d08> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 28130 <__cxa_atexit@plt+0x1b980> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - addseq ip, sp, #156, 2 @ 0x27 │ │ │ │ - adcseq lr, lr, #136, 28 @ 0x880 │ │ │ │ - adcseq lr, lr, #236, 28 @ 0xec0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 281a4 <__cxa_atexit@plt+0x1b9f4> │ │ │ │ - ldr lr, [pc, #80] @ 281b0 <__cxa_atexit@plt+0x1ba00> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - sub r0, r6, #22 │ │ │ │ - ldr r8, [pc, #56] @ 281b4 <__cxa_atexit@plt+0x1ba04> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq lr, lr, #236, 26 @ 0x3b00 │ │ │ │ - adcseq lr, lr, #64, 28 @ 0x400 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 28080 <__cxa_atexit@plt+0x1b8d0> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + adcseq r1, pc, #176, 20 @ 0xb0000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 25524 <__cxa_atexit@plt+0x18d74> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 25540 <__cxa_atexit@plt+0x18d90> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 2820c <__cxa_atexit@plt+0x1ba5c> │ │ │ │ - ldr r3, [pc, #52] @ 2821c <__cxa_atexit@plt+0x1ba6c> │ │ │ │ + bhi 2552c <__cxa_atexit@plt+0x18d7c> │ │ │ │ + ldr r3, [pc, #76] @ 25544 <__cxa_atexit@plt+0x18d94> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 281fc <__cxa_atexit@plt+0x1ba4c> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r0, [r8] │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 25514 <__cxa_atexit@plt+0x18d64> │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, sl │ │ │ │ + b 268b4 <__cxa_atexit@plt+0x1a104> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 28220 <__cxa_atexit@plt+0x1ba70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 25548 <__cxa_atexit@plt+0x18d98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq ip, sp, #156 @ 0x9c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + adcseq r1, pc, #112, 20 @ 0x70000 │ │ │ │ + @ instruction: 0x000013b8 │ │ │ │ + addseq lr, sp, #140, 26 @ 0x2300 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 25580 <__cxa_atexit@plt+0x18dd0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 25588 <__cxa_atexit@plt+0x18dd8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r1, pc, #224, 18 @ 0x380000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 255f4 <__cxa_atexit@plt+0x18e44> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 25610 <__cxa_atexit@plt+0x18e60> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 28284 <__cxa_atexit@plt+0x1bad4> │ │ │ │ - ldr r3, [pc, #60] @ 28294 <__cxa_atexit@plt+0x1bae4> │ │ │ │ + bhi 255fc <__cxa_atexit@plt+0x18e4c> │ │ │ │ + ldr r3, [pc, #76] @ 25614 <__cxa_atexit@plt+0x18e64> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 28274 <__cxa_atexit@plt+0x1bac4> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 255e4 <__cxa_atexit@plt+0x18e34> │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, sl │ │ │ │ + b 268b4 <__cxa_atexit@plt+0x1a104> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 28298 <__cxa_atexit@plt+0x1bae8> │ │ │ │ + ldr r7, [pc, #20] @ 25618 <__cxa_atexit@plt+0x18e68> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq ip, sp, #40 @ 0x28 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + adcseq r1, pc, #160, 18 @ 0x280000 │ │ │ │ + andeq r1, r0, r8, ror #5 │ │ │ │ + addseq lr, sp, #188, 24 @ 0xbc00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 28344 <__cxa_atexit@plt+0x1bb94> │ │ │ │ - ldr r7, [pc, #148] @ 2836c <__cxa_atexit@plt+0x1bbbc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 28334 <__cxa_atexit@plt+0x1bb84> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 28354 <__cxa_atexit@plt+0x1bba4> │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - ldr r3, [r9, #7] │ │ │ │ - ldr lr, [pc, #112] @ 28374 <__cxa_atexit@plt+0x1bbc4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r1, r2, #18 │ │ │ │ - ldr r8, [pc, #104] @ 28378 <__cxa_atexit@plt+0x1bbc8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldmda r5, {r0, ip} │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r0, r7, r8} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r3, [r6, #24] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r9] │ │ │ │ + bhi 25650 <__cxa_atexit@plt+0x18ea0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 25658 <__cxa_atexit@plt+0x18ea8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 28370 <__cxa_atexit@plt+0x1bbc0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - addseq fp, sp, #108, 30 @ 0x1b0 │ │ │ │ - adcseq lr, lr, #72, 24 @ 0x4800 │ │ │ │ - adcseq lr, lr, #248, 24 @ 0xf800 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 283d8 <__cxa_atexit@plt+0x1bc28> │ │ │ │ - ldr lr, [pc, #68] @ 283e4 <__cxa_atexit@plt+0x1bc34> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - sub r2, r6, #18 │ │ │ │ - ldr r8, [pc, #48] @ 283e8 <__cxa_atexit@plt+0x1bc38> │ │ │ │ + adcseq r1, pc, #16, 18 @ 0x40000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 256e0 <__cxa_atexit@plt+0x18f30> │ │ │ │ + ldr lr, [pc, #112] @ 256f0 <__cxa_atexit@plt+0x18f40> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r2, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #100] @ 256f4 <__cxa_atexit@plt+0x18f44> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + sub lr, r3, #16 │ │ │ │ stm lr, {r0, r1, r8} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq lr, lr, #172, 22 @ 0x2b000 │ │ │ │ - adcseq lr, lr, #80, 24 @ 0x5000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 282c4 <__cxa_atexit@plt+0x1bb14> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 28448 <__cxa_atexit@plt+0x1bc98> │ │ │ │ - ldr r3, [pc, #60] @ 28458 <__cxa_atexit@plt+0x1bca8> │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 256cc <__cxa_atexit@plt+0x18f1c> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 256d4 <__cxa_atexit@plt+0x18f24> │ │ │ │ + ldr r3, [pc, #64] @ 256f8 <__cxa_atexit@plt+0x18f48> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 28438 <__cxa_atexit@plt+0x1bc88> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 256cc <__cxa_atexit@plt+0x18f1c> │ │ │ │ + b 268b4 <__cxa_atexit@plt+0x1a104> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r8, [r3, #-16] │ │ │ │ + sub r5, r3, #8 │ │ │ │ + b 3ff664 <__cxa_atexit@plt+0x3f2eb4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + adcseq r1, pc, #192, 16 @ 0xc00000 │ │ │ │ + strdeq r1, [r0], -r8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 25740 <__cxa_atexit@plt+0x18f90> │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 25754 <__cxa_atexit@plt+0x18fa4> │ │ │ │ + ldr r7, [pc, #60] @ 25768 <__cxa_atexit@plt+0x18fb8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 25748 <__cxa_atexit@plt+0x18f98> │ │ │ │ + mov r7, sl │ │ │ │ + b 268b4 <__cxa_atexit@plt+0x1a104> │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff664 <__cxa_atexit@plt+0x3f2eb4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 2845c <__cxa_atexit@plt+0x1bcac> │ │ │ │ + ldr r7, [pc, #16] @ 2576c <__cxa_atexit@plt+0x18fbc> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq fp, sp, #112, 28 @ 0x700 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + andeq r1, r0, r4, lsl #3 │ │ │ │ + addseq lr, sp, #100, 22 @ 0x19000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 257a4 <__cxa_atexit@plt+0x18ff4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 257ac <__cxa_atexit@plt+0x18ffc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 284c8 <__cxa_atexit@plt+0x1bd18> │ │ │ │ - ldr r3, [pc, #60] @ 284d8 <__cxa_atexit@plt+0x1bd28> │ │ │ │ + adcseq r1, pc, #188, 14 @ 0x2f00000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 25834 <__cxa_atexit@plt+0x19084> │ │ │ │ + ldr lr, [pc, #112] @ 25844 <__cxa_atexit@plt+0x19094> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r2, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #100] @ 25848 <__cxa_atexit@plt+0x19098> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + sub lr, r3, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 25820 <__cxa_atexit@plt+0x19070> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 25828 <__cxa_atexit@plt+0x19078> │ │ │ │ + ldr r3, [pc, #64] @ 2584c <__cxa_atexit@plt+0x1909c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 284b8 <__cxa_atexit@plt+0x1bd08> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 25820 <__cxa_atexit@plt+0x19070> │ │ │ │ + b 268b4 <__cxa_atexit@plt+0x1a104> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 284dc <__cxa_atexit@plt+0x1bd2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r8, [r3, #-16] │ │ │ │ + sub r5, r3, #8 │ │ │ │ + b 3ff664 <__cxa_atexit@plt+0x3f2eb4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq fp, sp, #244, 26 @ 0x3d00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + adcseq r1, pc, #108, 14 @ 0x1b00000 │ │ │ │ + andeq r1, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 28540 <__cxa_atexit@plt+0x1bd90> │ │ │ │ - ldr r3, [pc, #52] @ 28550 <__cxa_atexit@plt+0x1bda0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 28530 <__cxa_atexit@plt+0x1bd80> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 25894 <__cxa_atexit@plt+0x190e4> │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 258a8 <__cxa_atexit@plt+0x190f8> │ │ │ │ + ldr r7, [pc, #60] @ 258bc <__cxa_atexit@plt+0x1910c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 2589c <__cxa_atexit@plt+0x190ec> │ │ │ │ + mov r7, sl │ │ │ │ + b 268b4 <__cxa_atexit@plt+0x1a104> │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff664 <__cxa_atexit@plt+0x3f2eb4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 28554 <__cxa_atexit@plt+0x1bda4> │ │ │ │ + ldr r7, [pc, #16] @ 258c0 <__cxa_atexit@plt+0x19110> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq fp, sp, #128, 26 @ 0x2000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ + andeq r1, r0, r0, lsr r0 │ │ │ │ + addseq lr, sp, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 285a0 <__cxa_atexit@plt+0x1bdf0> │ │ │ │ + bhi 258f8 <__cxa_atexit@plt+0x19148> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 285a8 <__cxa_atexit@plt+0x1bdf8> │ │ │ │ + ldr r1, [pc, #24] @ 25900 <__cxa_atexit@plt+0x19150> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq lr, lr, #192, 18 @ 0x300000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 28630 <__cxa_atexit@plt+0x1be80> │ │ │ │ - ldr r3, [pc, #140] @ 28658 <__cxa_atexit@plt+0x1bea8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 28620 <__cxa_atexit@plt+0x1be70> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 28640 <__cxa_atexit@plt+0x1be90> │ │ │ │ - ldr r7, [pc, #112] @ 28660 <__cxa_atexit@plt+0x1beb0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #92] @ 28664 <__cxa_atexit@plt+0x1beb4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #3 │ │ │ │ + adcseq r1, pc, #104, 12 @ 0x6800000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 25994 <__cxa_atexit@plt+0x191e4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 259a0 <__cxa_atexit@plt+0x191f0> │ │ │ │ + ldr lr, [pc, #124] @ 259b0 <__cxa_atexit@plt+0x19200> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #116] @ 259b4 <__cxa_atexit@plt+0x19204> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr sl, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r1, [pc, #92] @ 259b8 <__cxa_atexit@plt+0x19208> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ 259bc <__cxa_atexit@plt+0x1920c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r1, [r3, #20]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + adcseq r1, pc, #16, 12 @ 0x1000000 │ │ │ │ + adcseq r1, pc, #208, 12 @ 0xd000000 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 25a28 <__cxa_atexit@plt+0x19278> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 25a44 <__cxa_atexit@plt+0x19294> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 25a30 <__cxa_atexit@plt+0x19280> │ │ │ │ + ldr r3, [pc, #76] @ 25a48 <__cxa_atexit@plt+0x19298> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 25a18 <__cxa_atexit@plt+0x19268> │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, sl │ │ │ │ + b 268b4 <__cxa_atexit@plt+0x1a104> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 2865c <__cxa_atexit@plt+0x1beac> │ │ │ │ + ldr r7, [pc, #20] @ 25a4c <__cxa_atexit@plt+0x1929c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - addseq fp, sp, #148, 24 @ 0x9400 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - adcseq lr, lr, #56, 20 @ 0x38000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + adcseq r1, pc, #108, 10 @ 0x1b000000 │ │ │ │ + @ instruction: 0x00000eb4 │ │ │ │ + addseq lr, sp, #136, 16 @ 0x880000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 286bc <__cxa_atexit@plt+0x1bf0c> │ │ │ │ - ldr r2, [pc, #60] @ 286c8 <__cxa_atexit@plt+0x1bf18> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 286cc <__cxa_atexit@plt+0x1bf1c> │ │ │ │ + sub lr, r5, #20 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 25ae4 <__cxa_atexit@plt+0x19334> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 25af0 <__cxa_atexit@plt+0x19340> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #124] @ 25b00 <__cxa_atexit@plt+0x19350> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - adcseq lr, lr, #156, 18 @ 0x270000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 285b8 <__cxa_atexit@plt+0x1be08> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 28730 <__cxa_atexit@plt+0x1bf80> │ │ │ │ - ldr r3, [pc, #64] @ 28748 <__cxa_atexit@plt+0x1bf98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 2874c <__cxa_atexit@plt+0x1bf9c> │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add sl, r7, #12 │ │ │ │ + ldm sl, {r1, r9, sl} │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + ldr r2, [pc, #100] @ 25b04 <__cxa_atexit@plt+0x19354> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #52] @ 28750 <__cxa_atexit@plt+0x1bfa0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r3, r3, #1 │ │ │ │ - stmib r7, {r1, r2, r3, r8} │ │ │ │ - sub r7, r6, #11 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #92] @ 25b08 <__cxa_atexit@plt+0x19358> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #84] @ 25b0c <__cxa_atexit@plt+0x1935c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + add r0, r3, #12 │ │ │ │ + stm r0, {r1, r9, sl} │ │ │ │ + str r2, [r3, #24]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, lr │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 28754 <__cxa_atexit@plt+0x1bfa4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq fp, sp, #100, 20 @ 0x64000 │ │ │ │ - adcseq lr, lr, #152, 16 @ 0x980000 │ │ │ │ - adcseq lr, lr, #148, 16 @ 0x940000 │ │ │ │ - addseq fp, sp, #156, 22 @ 0x27000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + adcseq r1, pc, #204, 8 @ 0xcc000000 │ │ │ │ + adcseq r1, pc, #140, 10 @ 0x23000000 │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 287f0 <__cxa_atexit@plt+0x1c040> │ │ │ │ - ldr r7, [pc, #160] @ 28818 <__cxa_atexit@plt+0x1c068> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 287e0 <__cxa_atexit@plt+0x1c030> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 28800 <__cxa_atexit@plt+0x1c050> │ │ │ │ - ldr lr, [pc, #132] @ 28820 <__cxa_atexit@plt+0x1c070> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r3, [r8, #7] │ │ │ │ - add r9, r8, #11 │ │ │ │ - ldm r9, {r1, r7, r9} │ │ │ │ - ldr r8, [r8, #23] │ │ │ │ - add r0, lr, #1 │ │ │ │ - ldr lr, [pc, #108] @ 28824 <__cxa_atexit@plt+0x1c074> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r1, r7, r9} │ │ │ │ - str r8, [r6, #28] │ │ │ │ - sub r7, r2, #23 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r8] │ │ │ │ + bhi 25b44 <__cxa_atexit@plt+0x19394> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 25b4c <__cxa_atexit@plt+0x1939c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r1, pc, #28, 8 @ 0x1c000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 25bb8 <__cxa_atexit@plt+0x19408> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 25bd4 <__cxa_atexit@plt+0x19424> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 25bc0 <__cxa_atexit@plt+0x19410> │ │ │ │ + ldr r3, [pc, #76] @ 25bd8 <__cxa_atexit@plt+0x19428> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 25ba8 <__cxa_atexit@plt+0x193f8> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 22bbc <__cxa_atexit@plt+0x1640c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 2881c <__cxa_atexit@plt+0x1c06c> │ │ │ │ + ldr r7, [pc, #20] @ 25bdc <__cxa_atexit@plt+0x1942c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + adcseq r1, pc, #220, 6 @ 0x70000003 │ │ │ │ + @ instruction: 0xffffd02c │ │ │ │ + addseq lr, sp, #236, 12 @ 0xec00000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 25c10 <__cxa_atexit@plt+0x19460> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #20] @ 25c18 <__cxa_atexit@plt+0x19468> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - addseq fp, sp, #224, 20 @ 0xe0000 │ │ │ │ - adcseq lr, lr, #168, 16 @ 0xa80000 │ │ │ │ - adcseq lr, lr, #0, 16 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 1b700 <__cxa_atexit@plt+0xef50> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r1, pc, #76, 6 @ 0x30000001 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 28888 <__cxa_atexit@plt+0x1c0d8> │ │ │ │ - ldr r2, [pc, #72] @ 28894 <__cxa_atexit@plt+0x1c0e4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - add lr, r7, #7 │ │ │ │ - ldm lr, {r1, r9, lr} │ │ │ │ - ldr r8, [r7, #19] │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr r0, [pc, #44] @ 28898 <__cxa_atexit@plt+0x1c0e8> │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 25cac <__cxa_atexit@plt+0x194fc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 25cb8 <__cxa_atexit@plt+0x19508> │ │ │ │ + ldr lr, [pc, #124] @ 25cc8 <__cxa_atexit@plt+0x19518> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #116] @ 25ccc <__cxa_atexit@plt+0x1951c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - add r0, r3, #12 │ │ │ │ - stm r0, {r1, r9, lr} │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - sub r7, r6, #23 │ │ │ │ - bx ip │ │ │ │ - mov r3, #28 │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add sl, r7, #12 │ │ │ │ + ldm sl, {r0, r1, sl} │ │ │ │ + ldr r2, [pc, #96] @ 25cd0 <__cxa_atexit@plt+0x19520> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r2, [pc, #84] @ 25cd4 <__cxa_atexit@plt+0x19524> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r2, [r3, #20]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq lr, lr, #248, 14 @ 0x3e00000 │ │ │ │ - adcseq lr, lr, #76, 14 @ 0x1300000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + adcseq r1, pc, #248, 4 @ 0x8000000f │ │ │ │ + adcseq r1, pc, #188, 6 @ 0xf0000002 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 28934 <__cxa_atexit@plt+0x1c184> │ │ │ │ - ldr r7, [pc, #160] @ 2895c <__cxa_atexit@plt+0x1c1ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 28924 <__cxa_atexit@plt+0x1c174> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 28944 <__cxa_atexit@plt+0x1c194> │ │ │ │ - ldr lr, [pc, #132] @ 28964 <__cxa_atexit@plt+0x1c1b4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - add r9, r8, #7 │ │ │ │ - ldm r9, {r1, r7, r9} │ │ │ │ - ldr r8, [r8, #23] │ │ │ │ - add r0, lr, #1 │ │ │ │ - ldr lr, [pc, #108] @ 28968 <__cxa_atexit@plt+0x1c1b8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r1, r7, r9} │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - sub r7, r2, #23 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r8] │ │ │ │ + bhi 25d0c <__cxa_atexit@plt+0x1955c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 25d14 <__cxa_atexit@plt+0x19564> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 28960 <__cxa_atexit@plt+0x1c1b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - addseq fp, sp, #180, 18 @ 0x2d0000 │ │ │ │ - adcseq lr, lr, #32, 14 @ 0x800000 │ │ │ │ - adcseq lr, lr, #188, 12 @ 0xbc00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 289cc <__cxa_atexit@plt+0x1c21c> │ │ │ │ - ldr r2, [pc, #72] @ 289d8 <__cxa_atexit@plt+0x1c228> │ │ │ │ + adcseq r1, pc, #84, 4 @ 0x40000005 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 25d80 <__cxa_atexit@plt+0x195d0> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 25d9c <__cxa_atexit@plt+0x195ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add lr, r2, #1 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r8, r7, #7 │ │ │ │ - ldm r8, {r0, r2, r8} │ │ │ │ - ldr r9, [r7, #23] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr r7, [pc, #44] @ 289dc <__cxa_atexit@plt+0x1c22c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, r8, lr} │ │ │ │ - str r9, [r3, #28] │ │ │ │ - sub r7, r6, #23 │ │ │ │ - bx ip │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq lr, lr, #112, 12 @ 0x7000000 │ │ │ │ - adcseq lr, lr, #8, 12 @ 0x800000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 28a38 <__cxa_atexit@plt+0x1c288> │ │ │ │ - ldr r3, [pc, #72] @ 28a50 <__cxa_atexit@plt+0x1c2a0> │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 25d88 <__cxa_atexit@plt+0x195d8> │ │ │ │ + ldr r3, [pc, #76] @ 25da0 <__cxa_atexit@plt+0x195f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ 28a54 <__cxa_atexit@plt+0x1c2a4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #60] @ 28a58 <__cxa_atexit@plt+0x1c2a8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r3, r3, #1 │ │ │ │ - stmib r7, {r1, r8} │ │ │ │ - str r3, [r7, #12] │ │ │ │ - str r2, [r7, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 25d70 <__cxa_atexit@plt+0x195c0> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 268b4 <__cxa_atexit@plt+0x1a104> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 28a5c <__cxa_atexit@plt+0x1c2ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 25da4 <__cxa_atexit@plt+0x195f4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - addseq fp, sp, #100, 14 @ 0x1900000 │ │ │ │ - adcseq lr, lr, #152, 10 @ 0x26000000 │ │ │ │ - adcseq lr, lr, #148, 10 @ 0x25000000 │ │ │ │ - addseq fp, sp, #200, 16 @ 0xc80000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + adcseq r1, pc, #20, 4 @ 0x40000001 │ │ │ │ + andeq r0, r0, ip, asr fp │ │ │ │ + addseq lr, sp, #48, 10 @ 0xc000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 28ac0 <__cxa_atexit@plt+0x1c310> │ │ │ │ - ldr r2, [pc, #76] @ 28ac8 <__cxa_atexit@plt+0x1c318> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #68] @ 28acc <__cxa_atexit@plt+0x1c31c> │ │ │ │ + bhi 25ddc <__cxa_atexit@plt+0x1962c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 25de4 <__cxa_atexit@plt+0x19634> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 28ab4 <__cxa_atexit@plt+0x1c304> │ │ │ │ - ldr r3, [pc, #44] @ 28ad0 <__cxa_atexit@plt+0x1c320> │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r1, pc, #132, 2 @ 0x21 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 25e6c <__cxa_atexit@plt+0x196bc> │ │ │ │ + ldr lr, [pc, #112] @ 25e7c <__cxa_atexit@plt+0x196cc> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r2, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #100] @ 25e80 <__cxa_atexit@plt+0x196d0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + sub lr, r3, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 25e58 <__cxa_atexit@plt+0x196a8> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 25e60 <__cxa_atexit@plt+0x196b0> │ │ │ │ + ldr r3, [pc, #64] @ 25e84 <__cxa_atexit@plt+0x196d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 25e58 <__cxa_atexit@plt+0x196a8> │ │ │ │ + b 268b4 <__cxa_atexit@plt+0x1a104> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r8, [r3, #-16] │ │ │ │ + sub r5, r3, #8 │ │ │ │ + b 3ff664 <__cxa_atexit@plt+0x3f2eb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - adcseq lr, lr, #200, 8 @ 0xc8000000 │ │ │ │ - addseq fp, sp, #104, 16 @ 0x680000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + adcseq r1, pc, #52, 2 │ │ │ │ + andeq r0, r0, ip, ror #20 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 28af4 <__cxa_atexit@plt+0x1c344> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - addseq fp, sp, #40, 16 @ 0x280000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 28b70 <__cxa_atexit@plt+0x1c3c0> │ │ │ │ - ldr r3, [pc, #104] @ 28b88 <__cxa_atexit@plt+0x1c3d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #100] @ 28b8c <__cxa_atexit@plt+0x1c3dc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #84] @ 28b90 <__cxa_atexit@plt+0x1c3e0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - mov r1, r7 │ │ │ │ - str r3, [r1, #12]! │ │ │ │ - ldr r3, [pc, #72] @ 28b94 <__cxa_atexit@plt+0x1c3e4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - mov r2, r7 │ │ │ │ - str r3, [r2, #24]! │ │ │ │ - str r7, [r7, #32] │ │ │ │ - str lr, [r7, #36] @ 0x24 │ │ │ │ - str r2, [r7, #40] @ 0x28 │ │ │ │ - str r1, [r7, #44] @ 0x2c │ │ │ │ - str r7, [r7, #20] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 25ecc <__cxa_atexit@plt+0x1971c> │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 25ee0 <__cxa_atexit@plt+0x19730> │ │ │ │ + ldr r7, [pc, #60] @ 25ef4 <__cxa_atexit@plt+0x19744> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 25ed4 <__cxa_atexit@plt+0x19724> │ │ │ │ + mov r7, sl │ │ │ │ + b 268b4 <__cxa_atexit@plt+0x1a104> │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff664 <__cxa_atexit@plt+0x3f2eb4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 28b98 <__cxa_atexit@plt+0x1c3e8> │ │ │ │ + ldr r7, [pc, #16] @ 25ef8 <__cxa_atexit@plt+0x19748> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + addseq lr, sp, #216, 6 @ 0x60000003 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 25f2c <__cxa_atexit@plt+0x1977c> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #20] @ 25f34 <__cxa_atexit@plt+0x19784> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 250ac <__cxa_atexit@plt+0x188fc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r1, pc, #48 @ 0x30 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 25fcc <__cxa_atexit@plt+0x1981c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 25fd8 <__cxa_atexit@plt+0x19828> │ │ │ │ + ldr lr, [pc, #128] @ 25fe8 <__cxa_atexit@plt+0x19838> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #120] @ 25fec <__cxa_atexit@plt+0x1983c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr sl, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r1, [pc, #96] @ 25ff0 <__cxa_atexit@plt+0x19840> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r1, [pc, #84] @ 25ff4 <__cxa_atexit@plt+0x19844> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r1, [r3, #20]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - adcseq lr, lr, #232, 6 @ 0xa0000003 │ │ │ │ - adcseq lr, lr, #140, 8 @ 0x8c000000 │ │ │ │ - adcseq lr, lr, #60, 8 @ 0x3c000000 │ │ │ │ - addseq fp, sp, #164, 14 @ 0x2900000 │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + adcseq r0, pc, #220, 30 @ 0x370 │ │ │ │ + adcseq r1, pc, #156 @ 0x9c │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 28bcc <__cxa_atexit@plt+0x1c41c> │ │ │ │ + bhi 2602c <__cxa_atexit@plt+0x1987c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 28bd4 <__cxa_atexit@plt+0x1c424> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 26034 <__cxa_atexit@plt+0x19884> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb714 <__cxa_atexit@plt+0x3def64> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq lr, lr, #144, 6 @ 0x40000002 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + adcseq r0, pc, #52, 30 @ 0xd0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 260a0 <__cxa_atexit@plt+0x198f0> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 260bc <__cxa_atexit@plt+0x1990c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 28c4c <__cxa_atexit@plt+0x1c49c> │ │ │ │ - ldr r3, [pc, #100] @ 28c5c <__cxa_atexit@plt+0x1c4ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 28c3c <__cxa_atexit@plt+0x1c48c> │ │ │ │ - ldr r7, [pc, #76] @ 28c60 <__cxa_atexit@plt+0x1c4b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #72] @ 28c64 <__cxa_atexit@plt+0x1c4b4> │ │ │ │ + bhi 260a8 <__cxa_atexit@plt+0x198f8> │ │ │ │ + ldr r3, [pc, #76] @ 260c0 <__cxa_atexit@plt+0x19910> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r8] │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 26090 <__cxa_atexit@plt+0x198e0> │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, sl │ │ │ │ + b 268b4 <__cxa_atexit@plt+0x1a104> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 28c68 <__cxa_atexit@plt+0x1c4b8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 260c4 <__cxa_atexit@plt+0x19914> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - addseq fp, sp, #84, 26 @ 0x1500 │ │ │ │ - addseq fp, sp, #60, 26 @ 0xf00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 28ca0 <__cxa_atexit@plt+0x1c4f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [pc, #24] @ 28ca4 <__cxa_atexit@plt+0x1c4f4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - add r8, r0, #1 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq fp, sp, #228, 24 @ 0xe400 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 28d1c <__cxa_atexit@plt+0x1c56c> │ │ │ │ - ldr lr, [pc, #92] @ 28d28 <__cxa_atexit@plt+0x1c578> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r9, r7, #3 │ │ │ │ - ldm r9, {r1, r2, r9} │ │ │ │ - ldr r8, [r7, #19] │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #52] @ 28d2c <__cxa_atexit@plt+0x1c57c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r1, r2, r9} │ │ │ │ - str r3, [r3, #32] │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - bx ip │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - adcseq lr, lr, #192, 4 │ │ │ │ + adcseq r0, pc, #244, 28 @ 0xf40 │ │ │ │ + andeq r0, r0, ip, lsr r8 │ │ │ │ + addseq lr, sp, #16, 4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 28dc4 <__cxa_atexit@plt+0x1c614> │ │ │ │ + bhi 260fc <__cxa_atexit@plt+0x1994c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #140] @ 28de0 <__cxa_atexit@plt+0x1c630> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 26104 <__cxa_atexit@plt+0x19954> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r0, pc, #100, 28 @ 0x640 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 26170 <__cxa_atexit@plt+0x199c0> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 2618c <__cxa_atexit@plt+0x199dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 28dcc <__cxa_atexit@plt+0x1c61c> │ │ │ │ - ldr r2, [pc, #120] @ 28de4 <__cxa_atexit@plt+0x1c634> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-16]! │ │ │ │ - str r9, [r3, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 28db4 <__cxa_atexit@plt+0x1c604> │ │ │ │ - ldr r3, [pc, #96] @ 28de8 <__cxa_atexit@plt+0x1c638> │ │ │ │ + bhi 26178 <__cxa_atexit@plt+0x199c8> │ │ │ │ + ldr r3, [pc, #76] @ 26190 <__cxa_atexit@plt+0x199e0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - ldr r0, [pc, #84] @ 28dec <__cxa_atexit@plt+0x1c63c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - add r8, r0, #1 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 26160 <__cxa_atexit@plt+0x199b0> │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, sl │ │ │ │ + b 268b4 <__cxa_atexit@plt+0x1a104> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 28df0 <__cxa_atexit@plt+0x1c640> │ │ │ │ + ldr r7, [pc, #20] @ 26194 <__cxa_atexit@plt+0x199e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq lr, lr, #252, 2 @ 0x3f │ │ │ │ + adcseq r0, pc, #36, 28 @ 0x240 │ │ │ │ + andeq r0, r0, ip, ror #14 │ │ │ │ + addseq lr, sp, #64, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 261cc <__cxa_atexit@plt+0x19a1c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 261d4 <__cxa_atexit@plt+0x19a24> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r0, pc, #148, 26 @ 0x2500 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 26264 <__cxa_atexit@plt+0x19ab4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 26270 <__cxa_atexit@plt+0x19ac0> │ │ │ │ + ldr lr, [pc, #120] @ 26280 <__cxa_atexit@plt+0x19ad0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #112] @ 26284 <__cxa_atexit@plt+0x19ad4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add sl, r7, #12 │ │ │ │ + ldm sl, {r0, r1, sl} │ │ │ │ + ldr r2, [pc, #92] @ 26288 <__cxa_atexit@plt+0x19ad8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r2, [pc, #80] @ 2628c <__cxa_atexit@plt+0x19adc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r2, [r3, #20]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - addseq fp, sp, #216, 22 @ 0x36000 │ │ │ │ - addseq fp, sp, #188, 22 @ 0x2f000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 28e48 <__cxa_atexit@plt+0x1c698> │ │ │ │ - ldr r3, [pc, #68] @ 28e60 <__cxa_atexit@plt+0x1c6b0> │ │ │ │ + adcseq r0, pc, #60, 26 @ 0xf00 │ │ │ │ + adcseq r0, pc, #0, 28 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 262f8 <__cxa_atexit@plt+0x19b48> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 26314 <__cxa_atexit@plt+0x19b64> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 26300 <__cxa_atexit@plt+0x19b50> │ │ │ │ + ldr r3, [pc, #76] @ 26318 <__cxa_atexit@plt+0x19b68> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r3, [pc, #56] @ 28e64 <__cxa_atexit@plt+0x1c6b4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - str r3, [r7, #16] │ │ │ │ - str sl, [r7, #20] │ │ │ │ - str r7, [r7, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 262e8 <__cxa_atexit@plt+0x19b38> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 268b4 <__cxa_atexit@plt+0x1a104> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 28e68 <__cxa_atexit@plt+0x1c6b8> │ │ │ │ + ldr r7, [pc, #20] @ 2631c <__cxa_atexit@plt+0x19b6c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - adcseq lr, lr, #188, 2 @ 0x2f │ │ │ │ - addseq fp, sp, #68, 22 @ 0x11000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 28ec8 <__cxa_atexit@plt+0x1c718> │ │ │ │ - ldr r2, [pc, #72] @ 28ed0 <__cxa_atexit@plt+0x1c720> │ │ │ │ - add r2, pc, r2 │ │ │ │ + adcseq r0, pc, #156, 24 @ 0x9c00 │ │ │ │ + andeq r0, r0, r4, ror #11 │ │ │ │ + addseq sp, sp, #184, 30 @ 0x2e0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 263bc <__cxa_atexit@plt+0x19c0c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 263c8 <__cxa_atexit@plt+0x19c18> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #64] @ 28ed4 <__cxa_atexit@plt+0x1c724> │ │ │ │ + ldr r1, [pc, #132] @ 263d8 <__cxa_atexit@plt+0x19c28> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 28ebc <__cxa_atexit@plt+0x1c70c> │ │ │ │ - ldr r7, [pc, #40] @ 28ed8 <__cxa_atexit@plt+0x1c728> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr sl, [r7, #20] │ │ │ │ + ldr r1, [r7, #24] │ │ │ │ + ldr r2, [pc, #104] @ 263dc <__cxa_atexit@plt+0x19c2c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #96] @ 263e0 <__cxa_atexit@plt+0x19c30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #88] @ 263e4 <__cxa_atexit@plt+0x19c34> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r2, [r3, #24]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, lr │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - adcseq lr, lr, #188 @ 0xbc │ │ │ │ - adcseq lr, lr, #220 @ 0xdc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 28ef8 <__cxa_atexit@plt+0x1c748> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq lr, lr, #160 @ 0xa0 │ │ │ │ + adcseq r0, pc, #252, 22 @ 0x3f000 │ │ │ │ + adcseq r0, pc, #184, 24 @ 0xb800 │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 28f48 <__cxa_atexit@plt+0x1c798> │ │ │ │ - ldr r8, [pc, #56] @ 28f50 <__cxa_atexit@plt+0x1c7a0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #52] @ 28f54 <__cxa_atexit@plt+0x1c7a4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ + bhi 2641c <__cxa_atexit@plt+0x19c6c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #40] @ 28f58 <__cxa_atexit@plt+0x1c7a8> │ │ │ │ + ldr r1, [pc, #24] @ 26424 <__cxa_atexit@plt+0x19c74> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - add r8, lr, #1 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq fp, sp, #80, 20 @ 0x50000 │ │ │ │ - adcseq lr, lr, #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 28fc8 <__cxa_atexit@plt+0x1c818> │ │ │ │ - ldr lr, [pc, #84] @ 28fd4 <__cxa_atexit@plt+0x1c824> │ │ │ │ + adcseq r0, pc, #68, 22 @ 0x11000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 264ac <__cxa_atexit@plt+0x19cfc> │ │ │ │ + ldr lr, [pc, #112] @ 264bc <__cxa_atexit@plt+0x19d0c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r8, [r7, #19] │ │ │ │ - ldr r9, [r7, #23] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr lr, [pc, #48] @ 28fd8 <__cxa_atexit@plt+0x1c828> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r0, r3, r8, r9} │ │ │ │ - sub r7, r6, #23 │ │ │ │ - bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - adcseq lr, lr, #16 │ │ │ │ + add r7, r2, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #100] @ 264c0 <__cxa_atexit@plt+0x19d10> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + sub lr, r3, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 26498 <__cxa_atexit@plt+0x19ce8> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 264a0 <__cxa_atexit@plt+0x19cf0> │ │ │ │ + ldr r3, [pc, #64] @ 264c4 <__cxa_atexit@plt+0x19d14> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 26498 <__cxa_atexit@plt+0x19ce8> │ │ │ │ + b 268b4 <__cxa_atexit@plt+0x1a104> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [r3, #-16] │ │ │ │ + sub r5, r3, #8 │ │ │ │ + b 3ff664 <__cxa_atexit@plt+0x3f2eb4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + adcseq r0, pc, #244, 20 @ 0xf4000 │ │ │ │ + andeq r0, r0, ip, lsr #8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2650c <__cxa_atexit@plt+0x19d5c> │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 26520 <__cxa_atexit@plt+0x19d70> │ │ │ │ + ldr r7, [pc, #60] @ 26534 <__cxa_atexit@plt+0x19d84> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 26514 <__cxa_atexit@plt+0x19d64> │ │ │ │ + mov r7, sl │ │ │ │ + b 268b4 <__cxa_atexit@plt+0x1a104> │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff664 <__cxa_atexit@plt+0x3f2eb4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 26538 <__cxa_atexit@plt+0x19d88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x000003b8 │ │ │ │ + addseq sp, sp, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 29010 <__cxa_atexit@plt+0x1c860> │ │ │ │ + bhi 26570 <__cxa_atexit@plt+0x19dc0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 29018 <__cxa_atexit@plt+0x1c868> │ │ │ │ + ldr r1, [pc, #24] @ 26578 <__cxa_atexit@plt+0x19dc8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq sp, lr, #80, 30 @ 0x140 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 290d0 <__cxa_atexit@plt+0x1c920> │ │ │ │ - ldr lr, [pc, #180] @ 290f0 <__cxa_atexit@plt+0x1c940> │ │ │ │ + adcseq r0, pc, #240, 18 @ 0x3c0000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2660c <__cxa_atexit@plt+0x19e5c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 26618 <__cxa_atexit@plt+0x19e68> │ │ │ │ + ldr lr, [pc, #124] @ 26628 <__cxa_atexit@plt+0x19e78> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #168] @ 290f4 <__cxa_atexit@plt+0x1c944> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #116] @ 2662c <__cxa_atexit@plt+0x19e7c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr sl, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r1, [pc, #92] @ 26630 <__cxa_atexit@plt+0x19e80> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r1, [pc, #80] @ 26634 <__cxa_atexit@plt+0x19e84> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r1, [r3, #20]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + adcseq r0, pc, #152, 18 @ 0x260000 │ │ │ │ + adcseq r0, pc, #88, 20 @ 0x58000 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 266bc <__cxa_atexit@plt+0x19f0c> │ │ │ │ + ldr lr, [pc, #112] @ 266cc <__cxa_atexit@plt+0x19f1c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r2, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #100] @ 266d0 <__cxa_atexit@plt+0x19f20> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + sub lr, r3, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r2, [r3, #-4] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 290b0 <__cxa_atexit@plt+0x1c900> │ │ │ │ + beq 266a8 <__cxa_atexit@plt+0x19ef8> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 290bc <__cxa_atexit@plt+0x1c90c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 290dc <__cxa_atexit@plt+0x1c92c> │ │ │ │ - ldr r3, [pc, #128] @ 290fc <__cxa_atexit@plt+0x1c94c> │ │ │ │ + bne 266b0 <__cxa_atexit@plt+0x19f00> │ │ │ │ + ldr r3, [pc, #64] @ 266d4 <__cxa_atexit@plt+0x19f24> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #112] @ 29100 <__cxa_atexit@plt+0x1c950> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 266a8 <__cxa_atexit@plt+0x19ef8> │ │ │ │ + b 27510 <__cxa_atexit@plt+0x1ad60> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 290f8 <__cxa_atexit@plt+0x1c948> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ + ldr r8, [r3, #-16] │ │ │ │ + sub r5, r3, #8 │ │ │ │ + b 3ff664 <__cxa_atexit@plt+0x3f2eb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - adcseq sp, lr, #4, 30 │ │ │ │ - adcseq sp, lr, #200, 28 @ 0xc80 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - adcseq sp, lr, #144, 28 @ 0x900 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + adcseq r0, pc, #228, 16 @ 0xe40000 │ │ │ │ + andeq r0, r0, r8, ror lr │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 29164 <__cxa_atexit@plt+0x1c9b4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 29178 <__cxa_atexit@plt+0x1c9c8> │ │ │ │ - ldr r2, [pc, #92] @ 2918c <__cxa_atexit@plt+0x1c9dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #76] @ 29190 <__cxa_atexit@plt+0x1c9e0> │ │ │ │ + bne 2671c <__cxa_atexit@plt+0x19f6c> │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 26730 <__cxa_atexit@plt+0x19f80> │ │ │ │ + ldr r7, [pc, #60] @ 26744 <__cxa_atexit@plt+0x19f94> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 26724 <__cxa_atexit@plt+0x19f74> │ │ │ │ + mov r7, sl │ │ │ │ + b 27510 <__cxa_atexit@plt+0x1ad60> │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff664 <__cxa_atexit@plt+0x3f2eb4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 26748 <__cxa_atexit@plt+0x19f98> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #28 │ │ │ │ + addseq sp, sp, #144, 22 @ 0x24000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 267e0 <__cxa_atexit@plt+0x1a030> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 267ec <__cxa_atexit@plt+0x1a03c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #124] @ 267fc <__cxa_atexit@plt+0x1a04c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add sl, r7, #12 │ │ │ │ + ldm sl, {r1, r9, sl} │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + ldr r2, [pc, #100] @ 26800 <__cxa_atexit@plt+0x1a050> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #92] @ 26804 <__cxa_atexit@plt+0x1a054> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #84] @ 26808 <__cxa_atexit@plt+0x1a058> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + add r0, r3, #12 │ │ │ │ + stm r0, {r1, r9, sl} │ │ │ │ + str r2, [r3, #24]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, lr │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 29188 <__cxa_atexit@plt+0x1c9d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq sp, lr, #32, 28 @ 0x200 │ │ │ │ - @ instruction: 0xfffffeb0 │ │ │ │ - adcseq sp, lr, #220, 26 @ 0x3700 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ + adcseq r0, pc, #208, 14 @ 0x3400000 │ │ │ │ + adcseq r0, pc, #144, 16 @ 0x900000 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 291ec <__cxa_atexit@plt+0x1ca3c> │ │ │ │ - ldr r8, [pc, #68] @ 291f4 <__cxa_atexit@plt+0x1ca44> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #64] @ 291f8 <__cxa_atexit@plt+0x1ca48> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r2, r7, #8 │ │ │ │ - ldm r2, {r0, r1, r2} │ │ │ │ - ldr r9, [pc, #52] @ 291fc <__cxa_atexit@plt+0x1ca4c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - add r8, lr, #1 │ │ │ │ + bhi 26840 <__cxa_atexit@plt+0x1a090> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 26848 <__cxa_atexit@plt+0x1a098> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - addseq fp, sp, #184, 14 @ 0x2e00000 │ │ │ │ - adcseq sp, lr, #136, 26 @ 0x2200 │ │ │ │ + adcseq r0, pc, #32, 14 @ 0x800000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 26890 <__cxa_atexit@plt+0x1a0e0> │ │ │ │ + ldr r7, [pc, #52] @ 268a4 <__cxa_atexit@plt+0x1a0f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 26884 <__cxa_atexit@plt+0x1a0d4> │ │ │ │ + mov r7, sl │ │ │ │ + b 268b4 <__cxa_atexit@plt+0x1a104> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 268a8 <__cxa_atexit@plt+0x1a0f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + addseq sp, sp, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 2692c <__cxa_atexit@plt+0x1a17c> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 26968 <__cxa_atexit@plt+0x1a1b8> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + sub r2, r2, #3 │ │ │ │ + cmp r2, #9 │ │ │ │ + bhi 26b70 <__cxa_atexit@plt+0x1a3c0> │ │ │ │ + add r1, pc, #4 │ │ │ │ + ldr r2, [r1, r2, lsl #2] │ │ │ │ + add pc, r1, r2 │ │ │ │ + andeq r0, r0, r4, ror #3 │ │ │ │ + andeq r0, r0, r8, lsl #4 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r8, asr r2 │ │ │ │ + andeq r0, r0, r0, ror #5 │ │ │ │ + andeq r0, r0, r8, lsr #3 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #36 @ 0x24 │ │ │ │ + cmp r1, lr │ │ │ │ + bcc 26c48 <__cxa_atexit@plt+0x1a498> │ │ │ │ + ldr r9, [pc, #832] @ 26c84 <__cxa_atexit@plt+0x1a4d4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [pc, #828] @ 26c88 <__cxa_atexit@plt+0x1a4d8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr sl, [pc, #824] @ 26c8c <__cxa_atexit@plt+0x1a4dc> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + str r1, [r6, #28] │ │ │ │ + b 26ba8 <__cxa_atexit@plt+0x1a3f8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #40 @ 0x28 │ │ │ │ + cmp r1, sl │ │ │ │ + bcc 26c58 <__cxa_atexit@plt+0x1a4a8> │ │ │ │ + ldr lr, [pc, #760] @ 26c78 <__cxa_atexit@plt+0x1a4c8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [pc, #756] @ 26c7c <__cxa_atexit@plt+0x1a4cc> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r9, [pc, #752] @ 26c80 <__cxa_atexit@plt+0x1a4d0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + str ip, [r6, #4]! │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str r3, [r6, #36] @ 0x24 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #24]! │ │ │ │ + str r9, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str r6, [r5, #8] │ │ │ │ + mov r6, sl │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 29270 <__cxa_atexit@plt+0x1cac0> │ │ │ │ - ldr lr, [pc, #88] @ 2927c <__cxa_atexit@plt+0x1cacc> │ │ │ │ + add sl, r6, #40 @ 0x28 │ │ │ │ + cmp r2, sl │ │ │ │ + bcc 26c58 <__cxa_atexit@plt+0x1a4a8> │ │ │ │ + ldr lr, [pc, #728] @ 26cc4 <__cxa_atexit@plt+0x1a514> │ │ │ │ add lr, pc, lr │ │ │ │ - add r9, r7, #3 │ │ │ │ - ldm r9, {r1, r2, r9} │ │ │ │ - ldr r8, [r7, #19] │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #48] @ 29280 <__cxa_atexit@plt+0x1cad0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add sl, r3, #8 │ │ │ │ - stm sl, {r0, r7, lr} │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r1, r2, r9} │ │ │ │ - str r3, [r3, #32] │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - bx ip │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffdfc │ │ │ │ - adcseq sp, lr, #104, 26 @ 0x1a00 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 293a4 <__cxa_atexit@plt+0x1cbf4> │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - and r7, r8, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 29344 <__cxa_atexit@plt+0x1cb94> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr ip, [pc, #724] @ 26cc8 <__cxa_atexit@plt+0x1a518> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r9, [pc, #720] @ 26ccc <__cxa_atexit@plt+0x1a51c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r1, [r7, #9] │ │ │ │ + str ip, [r6, #4]! │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r3, [r6, #36] @ 0x24 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + b 269b4 <__cxa_atexit@plt+0x1a204> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #60 @ 0x3c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 293b4 <__cxa_atexit@plt+0x1cc04> │ │ │ │ - ldr lr, [pc, #312] @ 29408 <__cxa_atexit@plt+0x1cc58> │ │ │ │ + add sl, r6, #40 @ 0x28 │ │ │ │ + cmp r2, sl │ │ │ │ + bcc 26c58 <__cxa_atexit@plt+0x1a4a8> │ │ │ │ + ldr lr, [pc, #628] @ 26cb0 <__cxa_atexit@plt+0x1a500> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - str lr, [r6, #12]! │ │ │ │ - ldr r2, [pc, #288] @ 2940c <__cxa_atexit@plt+0x1cc5c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r6, {r2, r7} │ │ │ │ - ldr lr, [pc, #280] @ 29410 <__cxa_atexit@plt+0x1cc60> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r2, r3, #55 @ 0x37 │ │ │ │ - sub r7, r3, #14 │ │ │ │ - ldr r1, [pc, #268] @ 29414 <__cxa_atexit@plt+0x1cc64> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - str r7, [r6, #44] @ 0x2c │ │ │ │ - str r2, [r6, #48] @ 0x30 │ │ │ │ - sub r1, r3, #27 │ │ │ │ - ldr r2, [pc, #248] @ 29418 <__cxa_atexit@plt+0x1cc68> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r7, r6, #8 │ │ │ │ - stm r7, {r0, r9, sl, lr} │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ + ldr ip, [pc, #624] @ 26cb4 <__cxa_atexit@plt+0x1a504> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r9, [pc, #620] @ 26cb8 <__cxa_atexit@plt+0x1a508> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r1, [r7, #9] │ │ │ │ + str ip, [r6, #4]! │ │ │ │ str r2, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 293d0 <__cxa_atexit@plt+0x1cc20> │ │ │ │ - ldr r7, [pc, #160] @ 293fc <__cxa_atexit@plt+0x1cc4c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr lr, [pc, #140] @ 29400 <__cxa_atexit@plt+0x1cc50> │ │ │ │ + str r3, [r6, #36] @ 0x24 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + b 269b8 <__cxa_atexit@plt+0x1a208> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #36 @ 0x24 │ │ │ │ + cmp r0, lr │ │ │ │ + bcc 26c48 <__cxa_atexit@plt+0x1a498> │ │ │ │ + ldr r9, [pc, #556] @ 26cbc <__cxa_atexit@plt+0x1a50c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [pc, #552] @ 26cc0 <__cxa_atexit@plt+0x1a510> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 26b90 <__cxa_atexit@plt+0x1a3e0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 26c68 <__cxa_atexit@plt+0x1a4b8> │ │ │ │ + ldr r9, [pc, #560] @ 26ce4 <__cxa_atexit@plt+0x1a534> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #556] @ 26ce8 <__cxa_atexit@plt+0x1a538> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - sub r7, r3, #15 │ │ │ │ - ldr r8, [pc, #132] @ 29404 <__cxa_atexit@plt+0x1cc54> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r1, r6, r8} │ │ │ │ - str r7, [r6, #32] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + add ip, r7, #1 │ │ │ │ + ldm ip, {r0, sl, ip} │ │ │ │ + ldr r1, [r7, #13] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [pc, #536] @ 26cec <__cxa_atexit@plt+0x1a53c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + b 26b34 <__cxa_atexit@plt+0x1a384> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #36 @ 0x24 │ │ │ │ + cmp r0, lr │ │ │ │ + bcc 26c48 <__cxa_atexit@plt+0x1a498> │ │ │ │ + ldr r9, [pc, #428] @ 26c9c <__cxa_atexit@plt+0x1a4ec> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [pc, #424] @ 26ca0 <__cxa_atexit@plt+0x1a4f0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 26b90 <__cxa_atexit@plt+0x1a3e0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 26c68 <__cxa_atexit@plt+0x1a4b8> │ │ │ │ + ldr r9, [pc, #400] @ 26ca4 <__cxa_atexit@plt+0x1a4f4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #396] @ 26ca8 <__cxa_atexit@plt+0x1a4f8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add ip, r7, #1 │ │ │ │ + ldm ip, {r0, sl, ip} │ │ │ │ + ldr r1, [r7, #13] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [pc, #376] @ 26cac <__cxa_atexit@plt+0x1a4fc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + str r3, [r6, #40] @ 0x28 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + b 26c24 <__cxa_atexit@plt+0x1a474> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #36 @ 0x24 │ │ │ │ + cmp r0, lr │ │ │ │ + bcc 26c48 <__cxa_atexit@plt+0x1a498> │ │ │ │ + ldr r9, [pc, #364] @ 26cd0 <__cxa_atexit@plt+0x1a520> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [pc, #360] @ 26cd4 <__cxa_atexit@plt+0x1a524> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 26b90 <__cxa_atexit@plt+0x1a3e0> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #36 @ 0x24 │ │ │ │ + cmp r0, lr │ │ │ │ + bcc 26c48 <__cxa_atexit@plt+0x1a498> │ │ │ │ + ldr r9, [pc, #264] @ 26c90 <__cxa_atexit@plt+0x1a4e0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [pc, #260] @ 26c94 <__cxa_atexit@plt+0x1a4e4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [pc, #256] @ 26c98 <__cxa_atexit@plt+0x1a4e8> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r3, [r6, #32] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + mov r0, r6 │ │ │ │ + str r9, [r0, #20]! │ │ │ │ + str sl, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str r6, [r5, #8] │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 26c68 <__cxa_atexit@plt+0x1a4b8> │ │ │ │ + ldr r9, [pc, #236] @ 26cd8 <__cxa_atexit@plt+0x1a528> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #232] @ 26cdc <__cxa_atexit@plt+0x1a52c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + ldr sl, [r7, #5] │ │ │ │ + ldr r1, [r7, #9] │ │ │ │ + ldr ip, [r7, #13] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [pc, #208] @ 26ce0 <__cxa_atexit@plt+0x1a530> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + str r3, [r6, #40] @ 0x28 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str ip, [r6, #20] │ │ │ │ + str sl, [r6, #24] │ │ │ │ + mov r0, r6 │ │ │ │ + str r9, [r0, #28]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str r6, [r5, #8] │ │ │ │ + mov r6, r2 │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + mov r0, #36 @ 0x24 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, sl │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffeb00 │ │ │ │ + @ instruction: 0xffffea3c │ │ │ │ + adcseq r0, pc, #156, 12 @ 0x9c00000 │ │ │ │ + @ instruction: 0xffffec0c │ │ │ │ + @ instruction: 0xffffeb74 │ │ │ │ + adcseq r0, pc, #216, 12 @ 0xd800000 │ │ │ │ + @ instruction: 0xffffea98 │ │ │ │ + @ instruction: 0xffffea00 │ │ │ │ + adcseq r0, pc, #148, 8 @ 0x94000000 │ │ │ │ + @ instruction: 0xffffec84 │ │ │ │ + @ instruction: 0xffffeb68 │ │ │ │ + @ instruction: 0xffffef40 │ │ │ │ + adcseq r0, pc, #16, 10 @ 0x4000000 │ │ │ │ + @ instruction: 0xffffefe0 │ │ │ │ + @ instruction: 0xfffff2a0 │ │ │ │ + @ instruction: 0xfffff1dc │ │ │ │ + adcseq r0, pc, #224, 10 @ 0x38000000 │ │ │ │ + @ instruction: 0xfffff31c │ │ │ │ + @ instruction: 0xfffff284 │ │ │ │ + @ instruction: 0xfffff610 │ │ │ │ + @ instruction: 0xfffff548 │ │ │ │ + adcseq r0, pc, #48, 12 @ 0x3000000 │ │ │ │ + @ instruction: 0xfffff568 │ │ │ │ + @ instruction: 0xfffff4d0 │ │ │ │ + @ instruction: 0xfffff738 │ │ │ │ + adcseq r0, pc, #56, 8 @ 0x38000000 │ │ │ │ + @ instruction: 0xfffff7dc │ │ │ │ + @ instruction: 0xfffffc9c │ │ │ │ + adcseq r0, pc, #112, 10 @ 0x1c000000 │ │ │ │ + @ instruction: 0xfffffd3c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 26d58 <__cxa_atexit@plt+0x1a5a8> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 26d74 <__cxa_atexit@plt+0x1a5c4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 26d60 <__cxa_atexit@plt+0x1a5b0> │ │ │ │ + ldr r3, [pc, #76] @ 26d78 <__cxa_atexit@plt+0x1a5c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 26d48 <__cxa_atexit@plt+0x1a598> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 268b4 <__cxa_atexit@plt+0x1a104> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 293f8 <__cxa_atexit@plt+0x1cc48> │ │ │ │ + ldr r7, [pc, #20] @ 26d7c <__cxa_atexit@plt+0x1a5cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #56] @ 293f4 <__cxa_atexit@plt+0x1cc44> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #60 @ 0x3c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-16]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r7, [pc, #24] @ 293f0 <__cxa_atexit@plt+0x1cc40> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - addseq fp, sp, #236, 10 @ 0x3b000000 │ │ │ │ - @ instruction: 0xfffffba4 │ │ │ │ - adcseq sp, lr, #116, 24 @ 0x7400 │ │ │ │ - adcseq sp, lr, #100, 24 @ 0x6400 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - adcseq sp, lr, #0, 26 │ │ │ │ - adcseq sp, lr, #240, 24 @ 0xf000 │ │ │ │ - adcseq sp, lr, #216, 24 @ 0xd800 │ │ │ │ - adcseq sp, lr, #196, 24 @ 0xc400 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 294c0 <__cxa_atexit@plt+0x1cd10> │ │ │ │ - ldr r2, [pc, #148] @ 294d8 <__cxa_atexit@plt+0x1cd28> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [r7, #2] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str r2, [r3, #12]! │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r1, [pc, #120] @ 294dc <__cxa_atexit@plt+0x1cd2c> │ │ │ │ + adcseq r0, pc, #60, 4 @ 0xc0000003 │ │ │ │ + @ instruction: 0xfffffb84 │ │ │ │ + addseq sp, sp, #88, 10 @ 0x16000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 26db4 <__cxa_atexit@plt+0x1a604> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 26dbc <__cxa_atexit@plt+0x1a60c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r9, [pc, #112] @ 294e0 <__cxa_atexit@plt+0x1cd30> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - sub r7, r6, #55 @ 0x37 │ │ │ │ - sub r1, r6, #14 │ │ │ │ - ldr r0, [pc, #100] @ 294e4 <__cxa_atexit@plt+0x1cd34> │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r0, pc, #172, 2 @ 0x2b │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 26e4c <__cxa_atexit@plt+0x1a69c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 26e58 <__cxa_atexit@plt+0x1a6a8> │ │ │ │ + ldr lr, [pc, #120] @ 26e68 <__cxa_atexit@plt+0x1a6b8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #112] @ 26e6c <__cxa_atexit@plt+0x1a6bc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - sub r0, r6, #27 │ │ │ │ - ldr r1, [pc, #80] @ 294e8 <__cxa_atexit@plt+0x1cd38> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add sl, r7, #12 │ │ │ │ + ldm sl, {r0, r1, sl} │ │ │ │ + ldr r2, [pc, #92] @ 26e70 <__cxa_atexit@plt+0x1a6c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r2, [pc, #80] @ 26e74 <__cxa_atexit@plt+0x1a6c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r0, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #36] @ 294ec <__cxa_atexit@plt+0x1cd3c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #60 @ 0x3c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffd54 │ │ │ │ - adcseq sp, lr, #136, 22 @ 0x22000 │ │ │ │ - adcseq sp, lr, #120, 22 @ 0x1e000 │ │ │ │ - adcseq sp, lr, #96, 22 @ 0x18000 │ │ │ │ - adcseq sp, lr, #76, 22 @ 0x13000 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 29564 <__cxa_atexit@plt+0x1cdb4> │ │ │ │ - ldr r7, [pc, #104] @ 29580 <__cxa_atexit@plt+0x1cdd0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr lr, [pc, #92] @ 29584 <__cxa_atexit@plt+0x1cdd4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r6, #15 │ │ │ │ - ldr r8, [pc, #72] @ 29588 <__cxa_atexit@plt+0x1cdd8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r2, [r3, #8] │ │ │ │ + str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #32] @ 2958c <__cxa_atexit@plt+0x1cddc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffff9e8 │ │ │ │ - adcseq sp, lr, #192, 20 @ 0xc0000 │ │ │ │ - adcseq sp, lr, #164, 20 @ 0xa4000 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r2, [r3, #20]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + adcseq r0, pc, #84, 2 │ │ │ │ + adcseq r0, pc, #24, 4 @ 0x80000001 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 26eac <__cxa_atexit@plt+0x1a6fc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 26eb4 <__cxa_atexit@plt+0x1a704> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r0, pc, #180 @ 0xb4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 29614 <__cxa_atexit@plt+0x1ce64> │ │ │ │ - ldr r3, [pc, #116] @ 29624 <__cxa_atexit@plt+0x1ce74> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 295f8 <__cxa_atexit@plt+0x1ce48> │ │ │ │ - ldr r2, [pc, #92] @ 29628 <__cxa_atexit@plt+0x1ce78> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r9, [r8, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-16]! │ │ │ │ - str r9, [r3, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 29608 <__cxa_atexit@plt+0x1ce58> │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 29290 <__cxa_atexit@plt+0x1cae0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 26f78 <__cxa_atexit@plt+0x1a7c8> │ │ │ │ + ldr r7, [pc, #196] @ 26fa0 <__cxa_atexit@plt+0x1a7f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r2, {r7, r8, r9} │ │ │ │ + ands r3, sl, #3 │ │ │ │ + beq 26f00 <__cxa_atexit@plt+0x1a750> │ │ │ │ + ldr r7, [r2, #-4] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 26f0c <__cxa_atexit@plt+0x1a75c> │ │ │ │ + ldr r8, [sl, #2] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 2962c <__cxa_atexit@plt+0x1ce7c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add ip, r6, #40 @ 0x28 │ │ │ │ + cmp r1, ip │ │ │ │ + bcc 26f8c <__cxa_atexit@plt+0x1a7dc> │ │ │ │ + ldr lr, [pc, #132] @ 26fa8 <__cxa_atexit@plt+0x1a7f8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #128] @ 26fac <__cxa_atexit@plt+0x1a7fc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #124] @ 26fb0 <__cxa_atexit@plt+0x1a800> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + add r3, sl, #3 │ │ │ │ + ldm r3, {r0, r1, r3} │ │ │ │ + str r9, [r2, #-12] │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + ldr r8, [r2, #-8] │ │ │ │ + str r6, [r2, #-4] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str lr, [r6, #24]! │ │ │ │ + str r6, [r2, #-8] │ │ │ │ + mov r6, ip │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + ldr r7, [pc, #36] @ 26fa4 <__cxa_atexit@plt+0x1a7f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - addseq fp, sp, #128, 6 │ │ │ │ + mov r7, #40 @ 0x28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, ip │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + addseq sp, sp, #68, 6 @ 0x10000001 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + adcseq r0, pc, #248 @ 0xf8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #44] @ 29674 <__cxa_atexit@plt+0x1cec4> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 26fdc <__cxa_atexit@plt+0x1a82c> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #40 @ 0x28 │ │ │ │ + cmp r1, sl │ │ │ │ + bcc 27044 <__cxa_atexit@plt+0x1a894> │ │ │ │ + ldr lr, [pc, #96] @ 27054 <__cxa_atexit@plt+0x1a8a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #92] @ 27058 <__cxa_atexit@plt+0x1a8a8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #88] @ 2705c <__cxa_atexit@plt+0x1a8ac> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + add r2, r7, #3 │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r6, [r5, #8] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r3, [r6, #36] @ 0x24 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str lr, [r6, #24]! │ │ │ │ + str r6, [r5, #4] │ │ │ │ + mov r6, sl │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, sl │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + @ instruction: 0xfffffdc8 │ │ │ │ + adcseq r0, pc, #40 @ 0x28 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 270e4 <__cxa_atexit@plt+0x1a934> │ │ │ │ + ldr lr, [pc, #112] @ 270f4 <__cxa_atexit@plt+0x1a944> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r2, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #100] @ 270f8 <__cxa_atexit@plt+0x1a948> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + sub lr, r3, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 270d0 <__cxa_atexit@plt+0x1a920> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 270d8 <__cxa_atexit@plt+0x1a928> │ │ │ │ + ldr r3, [pc, #64] @ 270fc <__cxa_atexit@plt+0x1a94c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 29664 <__cxa_atexit@plt+0x1ceb4> │ │ │ │ - ldm r5!, {r9, sl} │ │ │ │ - b 29290 <__cxa_atexit@plt+0x1cae0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 270d0 <__cxa_atexit@plt+0x1a920> │ │ │ │ + b 27510 <__cxa_atexit@plt+0x1ad60> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r8, [r3, #-16] │ │ │ │ + sub r5, r3, #8 │ │ │ │ + b 3ff664 <__cxa_atexit@plt+0x3f2eb4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + adcseq pc, lr, #188, 28 @ 0xbc0 │ │ │ │ + andeq r0, r0, r0, asr r4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 27144 <__cxa_atexit@plt+0x1a994> │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 27158 <__cxa_atexit@plt+0x1a9a8> │ │ │ │ + ldr r7, [pc, #60] @ 2716c <__cxa_atexit@plt+0x1a9bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 2714c <__cxa_atexit@plt+0x1a99c> │ │ │ │ + mov r7, sl │ │ │ │ + b 27510 <__cxa_atexit@plt+0x1ad60> │ │ │ │ add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 29290 <__cxa_atexit@plt+0x1cae0> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 296c8 <__cxa_atexit@plt+0x1cf18> │ │ │ │ - ldr r3, [pc, #40] @ 296e0 <__cxa_atexit@plt+0x1cf30> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9, sl} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + b 3ff664 <__cxa_atexit@plt+0x3f2eb4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 296e4 <__cxa_atexit@plt+0x1cf34> │ │ │ │ + ldr r7, [pc, #16] @ 27170 <__cxa_atexit@plt+0x1a9c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq sp, lr, #248, 16 @ 0xf80000 │ │ │ │ - addseq fp, sp, #208, 4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 29720 <__cxa_atexit@plt+0x1cf70> │ │ │ │ - ldr r3, [pc, #40] @ 29738 <__cxa_atexit@plt+0x1cf88> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + addseq sp, sp, #104, 2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 271dc <__cxa_atexit@plt+0x1aa2c> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 271f8 <__cxa_atexit@plt+0x1aa48> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 271e4 <__cxa_atexit@plt+0x1aa34> │ │ │ │ + ldr r3, [pc, #76] @ 271fc <__cxa_atexit@plt+0x1aa4c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 271cc <__cxa_atexit@plt+0x1aa1c> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 268b4 <__cxa_atexit@plt+0x1a104> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 2973c <__cxa_atexit@plt+0x1cf8c> │ │ │ │ + ldr r7, [pc, #20] @ 27200 <__cxa_atexit@plt+0x1aa50> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq sp, lr, #164, 16 @ 0xa40000 │ │ │ │ - addseq fp, sp, #124, 4 @ 0xc0000007 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 29778 <__cxa_atexit@plt+0x1cfc8> │ │ │ │ - ldr r3, [pc, #40] @ 29790 <__cxa_atexit@plt+0x1cfe0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + adcseq pc, lr, #184, 26 @ 0x2e00 │ │ │ │ + @ instruction: 0xfffff700 │ │ │ │ + addseq sp, sp, #212 @ 0xd4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 27288 <__cxa_atexit@plt+0x1aad8> │ │ │ │ + ldr lr, [pc, #112] @ 27298 <__cxa_atexit@plt+0x1aae8> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r2, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #100] @ 2729c <__cxa_atexit@plt+0x1aaec> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + sub lr, r3, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 27274 <__cxa_atexit@plt+0x1aac4> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 2727c <__cxa_atexit@plt+0x1aacc> │ │ │ │ + ldr r3, [pc, #64] @ 272a0 <__cxa_atexit@plt+0x1aaf0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 27274 <__cxa_atexit@plt+0x1aac4> │ │ │ │ + b 27510 <__cxa_atexit@plt+0x1ad60> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 29794 <__cxa_atexit@plt+0x1cfe4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r8, [r3, #-16] │ │ │ │ + sub r5, r3, #8 │ │ │ │ + b 3ff664 <__cxa_atexit@plt+0x3f2eb4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - adcseq sp, lr, #216, 16 @ 0xd80000 │ │ │ │ - addseq fp, sp, #40, 4 @ 0x80000002 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 297d0 <__cxa_atexit@plt+0x1d020> │ │ │ │ - ldr r3, [pc, #40] @ 297e8 <__cxa_atexit@plt+0x1d038> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + adcseq pc, lr, #24, 26 @ 0x600 │ │ │ │ + andeq r0, r0, ip, lsr #5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 272e8 <__cxa_atexit@plt+0x1ab38> │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 272fc <__cxa_atexit@plt+0x1ab4c> │ │ │ │ + ldr r7, [pc, #60] @ 27310 <__cxa_atexit@plt+0x1ab60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 272f0 <__cxa_atexit@plt+0x1ab40> │ │ │ │ + mov r7, sl │ │ │ │ + b 27510 <__cxa_atexit@plt+0x1ad60> │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff664 <__cxa_atexit@plt+0x3f2eb4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 297ec <__cxa_atexit@plt+0x1d03c> │ │ │ │ + ldr r7, [pc, #16] @ 27314 <__cxa_atexit@plt+0x1ab64> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq sp, lr, #56, 16 @ 0x380000 │ │ │ │ - addseq fp, sp, #212, 2 @ 0x35 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 29828 <__cxa_atexit@plt+0x1d078> │ │ │ │ - ldr r3, [pc, #40] @ 29840 <__cxa_atexit@plt+0x1d090> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + andeq r0, r0, r8, lsr r2 │ │ │ │ + addseq ip, sp, #196, 30 @ 0x310 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 27380 <__cxa_atexit@plt+0x1abd0> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 2739c <__cxa_atexit@plt+0x1abec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 27388 <__cxa_atexit@plt+0x1abd8> │ │ │ │ + ldr r3, [pc, #76] @ 273a0 <__cxa_atexit@plt+0x1abf0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 27370 <__cxa_atexit@plt+0x1abc0> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 27510 <__cxa_atexit@plt+0x1ad60> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 29844 <__cxa_atexit@plt+0x1d094> │ │ │ │ + ldr r7, [pc, #20] @ 273a4 <__cxa_atexit@plt+0x1abf4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + adcseq pc, lr, #20, 24 @ 0x1400 │ │ │ │ + @ instruction: 0x000001b8 │ │ │ │ + addseq ip, sp, #56, 30 @ 0xe0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 2743c <__cxa_atexit@plt+0x1ac8c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 27448 <__cxa_atexit@plt+0x1ac98> │ │ │ │ + ldr lr, [pc, #128] @ 27458 <__cxa_atexit@plt+0x1aca8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #120] @ 2745c <__cxa_atexit@plt+0x1acac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr sl, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r1, [pc, #96] @ 27460 <__cxa_atexit@plt+0x1acb0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r1, [pc, #84] @ 27464 <__cxa_atexit@plt+0x1acb4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r1, [r3, #20]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + adcseq pc, lr, #108, 22 @ 0x1b000 │ │ │ │ + adcseq pc, lr, #44, 24 @ 0x2c00 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2749c <__cxa_atexit@plt+0x1acec> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 274a4 <__cxa_atexit@plt+0x1acf4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq sp, lr, #240, 14 @ 0x3c00000 │ │ │ │ - addseq fp, sp, #128, 2 │ │ │ │ + adcseq pc, lr, #196, 20 @ 0xc4000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 29880 <__cxa_atexit@plt+0x1d0d0> │ │ │ │ - ldr r3, [pc, #40] @ 29898 <__cxa_atexit@plt+0x1d0e8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9, sl} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 274ec <__cxa_atexit@plt+0x1ad3c> │ │ │ │ + ldr r7, [pc, #52] @ 27500 <__cxa_atexit@plt+0x1ad50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 274e0 <__cxa_atexit@plt+0x1ad30> │ │ │ │ + mov r7, sl │ │ │ │ + b 27510 <__cxa_atexit@plt+0x1ad60> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 2989c <__cxa_atexit@plt+0x1d0ec> │ │ │ │ + ldr r7, [pc, #16] @ 27504 <__cxa_atexit@plt+0x1ad54> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq sp, lr, #76, 14 @ 0x1300000 │ │ │ │ - addseq fp, sp, #44, 2 │ │ │ │ - rsbeq r3, sl, #59768832 @ 0x3900000 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + addseq ip, sp, #212, 26 @ 0x3500 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 2753c <__cxa_atexit@plt+0x1ad8c> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 27598 <__cxa_atexit@plt+0x1ade8> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 27600 <__cxa_atexit@plt+0x1ae50> │ │ │ │ + ldr lr, [pc, #200] @ 2761c <__cxa_atexit@plt+0x1ae6c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #196] @ 27620 <__cxa_atexit@plt+0x1ae70> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r9, [pc, #192] @ 27624 <__cxa_atexit@plt+0x1ae74> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr ip, [r7, #6] │ │ │ │ + ldr r0, [r7, #10] │ │ │ │ + str sl, [r6, #4]! │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str ip, [r6, #20] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #24]! │ │ │ │ + b 275ec <__cxa_atexit@plt+0x1ae3c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 27600 <__cxa_atexit@plt+0x1ae50> │ │ │ │ + ldr lr, [pc, #96] @ 27610 <__cxa_atexit@plt+0x1ae60> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #92] @ 27614 <__cxa_atexit@plt+0x1ae64> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r9, [pc, #88] @ 27618 <__cxa_atexit@plt+0x1ae68> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str sl, [r6, #4]! │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #20]! │ │ │ │ + str r9, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str r6, [r5, #8] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffbc8 │ │ │ │ + @ instruction: 0xfffffaac │ │ │ │ + adcseq pc, lr, #108, 20 @ 0x6c000 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + adcseq pc, lr, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 27690 <__cxa_atexit@plt+0x1aee0> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 276ac <__cxa_atexit@plt+0x1aefc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 27698 <__cxa_atexit@plt+0x1aee8> │ │ │ │ + ldr r3, [pc, #76] @ 276b0 <__cxa_atexit@plt+0x1af00> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 27680 <__cxa_atexit@plt+0x1aed0> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 268b4 <__cxa_atexit@plt+0x1a104> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - rsbeq r3, sl, #133169152 @ 0x7f00000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsbeq r3, sl, #214958080 @ 0xcd00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r7, [pc, #20] @ 276b4 <__cxa_atexit@plt+0x1af04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rsbeq r3, sl, #7864320 @ 0x780000 │ │ │ │ + adcseq pc, lr, #4, 18 @ 0x10000 │ │ │ │ + @ instruction: 0xfffff24c │ │ │ │ + addseq ip, sp, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 276ec <__cxa_atexit@plt+0x1af3c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 276f4 <__cxa_atexit@plt+0x1af44> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsbeq r3, sl, #28835840 @ 0x1b80000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + adcseq pc, lr, #116, 16 @ 0x740000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 27784 <__cxa_atexit@plt+0x1afd4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 27790 <__cxa_atexit@plt+0x1afe0> │ │ │ │ + ldr lr, [pc, #120] @ 277a0 <__cxa_atexit@plt+0x1aff0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #112] @ 277a4 <__cxa_atexit@plt+0x1aff4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add sl, r7, #12 │ │ │ │ + ldm sl, {r0, r1, sl} │ │ │ │ + ldr r2, [pc, #92] @ 277a8 <__cxa_atexit@plt+0x1aff8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r2, [pc, #80] @ 277ac <__cxa_atexit@plt+0x1affc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r2, [r3, #20]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsbeq r3, sl, #49020928 @ 0x2ec0000 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + adcseq pc, lr, #28, 16 @ 0x1c0000 │ │ │ │ + adcseq pc, lr, #224, 16 @ 0xe00000 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 27818 <__cxa_atexit@plt+0x1b068> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 27834 <__cxa_atexit@plt+0x1b084> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 27820 <__cxa_atexit@plt+0x1b070> │ │ │ │ + ldr r3, [pc, #76] @ 27838 <__cxa_atexit@plt+0x1b088> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 27808 <__cxa_atexit@plt+0x1b058> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 268b4 <__cxa_atexit@plt+0x1a104> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 2998c <__cxa_atexit@plt+0x1d1dc> │ │ │ │ - ldr lr, [pc, #76] @ 299a4 <__cxa_atexit@plt+0x1d1f4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #72] @ 299a8 <__cxa_atexit@plt+0x1d1f8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r1, [pc, #68] @ 299ac <__cxa_atexit@plt+0x1d1fc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r3, r6, #9 │ │ │ │ - sub r2, r6, #18 │ │ │ │ - stmib r7, {r1, r8, r9} │ │ │ │ - str r2, [r7, #16] │ │ │ │ - str lr, [r7, #20] │ │ │ │ - str r3, [r7, #24] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 299b0 <__cxa_atexit@plt+0x1d200> │ │ │ │ + ldr r7, [pc, #20] @ 2783c <__cxa_atexit@plt+0x1b08c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq sp, lr, #68, 12 @ 0x4400000 │ │ │ │ - adcseq sp, lr, #232, 12 @ 0xe800000 │ │ │ │ - adcseq sp, lr, #184, 10 @ 0x2e000000 │ │ │ │ - addseq fp, sp, #36 @ 0x24 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 299d4 <__cxa_atexit@plt+0x1d224> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + adcseq pc, lr, #124, 14 @ 0x1f00000 │ │ │ │ + @ instruction: 0xfffff0c4 │ │ │ │ + addseq ip, sp, #152, 20 @ 0x98000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 278dc <__cxa_atexit@plt+0x1b12c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 278e8 <__cxa_atexit@plt+0x1b138> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #132] @ 278f8 <__cxa_atexit@plt+0x1b148> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr sl, [r7, #20] │ │ │ │ + ldr r1, [r7, #24] │ │ │ │ + ldr r2, [pc, #104] @ 278fc <__cxa_atexit@plt+0x1b14c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #96] @ 27900 <__cxa_atexit@plt+0x1b150> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #88] @ 27904 <__cxa_atexit@plt+0x1b154> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r2, [r3, #24]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, lr │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq sl, sp, #244, 30 @ 0x3d0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq pc, lr, #220, 12 @ 0xdc00000 │ │ │ │ + adcseq pc, lr, #152, 14 @ 0x2600000 │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 29a10 <__cxa_atexit@plt+0x1d260> │ │ │ │ - ldr r2, [pc, #36] @ 29a18 <__cxa_atexit@plt+0x1d268> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 29a1c <__cxa_atexit@plt+0x1d26c> │ │ │ │ + bhi 2793c <__cxa_atexit@plt+0x1b18c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 27944 <__cxa_atexit@plt+0x1b194> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq sl, sp, #216, 30 @ 0x360 │ │ │ │ - adcseq sp, lr, #84, 10 @ 0x15000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + adcseq pc, lr, #36, 12 @ 0x2400000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 29a58 <__cxa_atexit@plt+0x1d2a8> │ │ │ │ - ldr r2, [pc, #36] @ 29a60 <__cxa_atexit@plt+0x1d2b0> │ │ │ │ + bhi 279b0 <__cxa_atexit@plt+0x1b200> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 279cc <__cxa_atexit@plt+0x1b21c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 29a64 <__cxa_atexit@plt+0x1d2b4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 279b8 <__cxa_atexit@plt+0x1b208> │ │ │ │ + ldr r3, [pc, #76] @ 279d0 <__cxa_atexit@plt+0x1b220> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 279a0 <__cxa_atexit@plt+0x1b1f0> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 268b4 <__cxa_atexit@plt+0x1a104> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq sp, lr, #20, 10 @ 0x5000000 │ │ │ │ - adcseq sp, lr, #96, 10 @ 0x18000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + ldr r7, [pc, #20] @ 279d4 <__cxa_atexit@plt+0x1b224> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + adcseq pc, lr, #228, 10 @ 0x39000000 │ │ │ │ + @ instruction: 0xffffef2c │ │ │ │ + addseq ip, sp, #0, 18 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 29b10 <__cxa_atexit@plt+0x1d360> │ │ │ │ - ldr r2, [pc, #168] @ 29b2c <__cxa_atexit@plt+0x1d37c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #160] @ 29b30 <__cxa_atexit@plt+0x1d380> │ │ │ │ + bhi 27a0c <__cxa_atexit@plt+0x1b25c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 27a14 <__cxa_atexit@plt+0x1b264> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 29af0 <__cxa_atexit@plt+0x1d340> │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq pc, lr, #84, 10 @ 0x15000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 27a5c <__cxa_atexit@plt+0x1b2ac> │ │ │ │ + ldr r7, [pc, #52] @ 27a70 <__cxa_atexit@plt+0x1b2c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 27a50 <__cxa_atexit@plt+0x1b2a0> │ │ │ │ + mov r7, sl │ │ │ │ + b 27a80 <__cxa_atexit@plt+0x1b2d0> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 27a74 <__cxa_atexit@plt+0x1b2c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + addseq ip, sp, #104, 16 @ 0x680000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 29afc <__cxa_atexit@plt+0x1d34c> │ │ │ │ + beq 27aac <__cxa_atexit@plt+0x1b2fc> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 27b0c <__cxa_atexit@plt+0x1b35c> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ + add r2, r6, #36 @ 0x24 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 29b18 <__cxa_atexit@plt+0x1d368> │ │ │ │ - ldr r3, [pc, #116] @ 29b38 <__cxa_atexit@plt+0x1d388> │ │ │ │ + bcc 27b7c <__cxa_atexit@plt+0x1b3cc> │ │ │ │ + ldr lr, [pc, #228] @ 27ba8 <__cxa_atexit@plt+0x1b3f8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #224] @ 27bac <__cxa_atexit@plt+0x1b3fc> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r9, [pc, #220] @ 27bb0 <__cxa_atexit@plt+0x1b400> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + str sl, [r6, #4]! │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r3, [r6, #32] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #20]! │ │ │ │ + str r9, [r5] │ │ │ │ + stmib r5, {r0, r6} │ │ │ │ + mov r6, r2 │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #44 @ 0x2c │ │ │ │ + cmp r1, sl │ │ │ │ + bcc 27b8c <__cxa_atexit@plt+0x1b3dc> │ │ │ │ + ldr r9, [pc, #120] @ 27b9c <__cxa_atexit@plt+0x1b3ec> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #116] @ 27ba0 <__cxa_atexit@plt+0x1b3f0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr ip, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r1, [r7, #15] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [pc, #92] @ 27ba4 <__cxa_atexit@plt+0x1b3f4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + str r3, [r6, #40] @ 0x28 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str ip, [r6, #24] │ │ │ │ + mov r0, r6 │ │ │ │ + str r9, [r0, #28]! │ │ │ │ + str lr, [r5] │ │ │ │ + stmib r5, {r0, r6} │ │ │ │ + mov r6, sl │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, sl │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffd20 │ │ │ │ + adcseq pc, lr, #0, 10 │ │ │ │ + @ instruction: 0xfffffdc4 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + adcseq pc, lr, #88, 10 @ 0x16000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 27c38 <__cxa_atexit@plt+0x1b488> │ │ │ │ + ldr lr, [pc, #112] @ 27c48 <__cxa_atexit@plt+0x1b498> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r2, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #100] @ 27c4c <__cxa_atexit@plt+0x1b49c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + sub lr, r3, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 27c24 <__cxa_atexit@plt+0x1b474> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 27c2c <__cxa_atexit@plt+0x1b47c> │ │ │ │ + ldr r3, [pc, #64] @ 27c50 <__cxa_atexit@plt+0x1b4a0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #112] @ 29b3c <__cxa_atexit@plt+0x1d38c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 27c24 <__cxa_atexit@plt+0x1b474> │ │ │ │ + b 27e40 <__cxa_atexit@plt+0x1b690> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 29b34 <__cxa_atexit@plt+0x1d384> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ + ldr r8, [r3, #-16] │ │ │ │ + sub r5, r3, #8 │ │ │ │ + b 3ff664 <__cxa_atexit@plt+0x3f2eb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - adcseq sp, lr, #192, 8 @ 0xc0000000 │ │ │ │ - adcseq sp, lr, #136, 8 @ 0x88000000 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - adcseq sp, lr, #84, 8 @ 0x54000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + adcseq pc, lr, #104, 6 @ 0xa0000001 │ │ │ │ + andeq r0, r0, ip, lsr #4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 29b98 <__cxa_atexit@plt+0x1d3e8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 29bac <__cxa_atexit@plt+0x1d3fc> │ │ │ │ - ldr r2, [pc, #84] @ 29bc0 <__cxa_atexit@plt+0x1d410> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 29bc4 <__cxa_atexit@plt+0x1d414> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + bne 27c98 <__cxa_atexit@plt+0x1b4e8> │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 27cac <__cxa_atexit@plt+0x1b4fc> │ │ │ │ + ldr r7, [pc, #60] @ 27cc0 <__cxa_atexit@plt+0x1b510> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 27ca0 <__cxa_atexit@plt+0x1b4f0> │ │ │ │ + mov r7, sl │ │ │ │ + b 27e40 <__cxa_atexit@plt+0x1b690> │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff664 <__cxa_atexit@plt+0x3f2eb4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 29bbc <__cxa_atexit@plt+0x1d40c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [pc, #16] @ 27cc4 <__cxa_atexit@plt+0x1b514> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq sp, lr, #236, 6 @ 0xb0000003 │ │ │ │ - @ instruction: 0xfffffeb8 │ │ │ │ - adcseq sp, lr, #172, 6 @ 0xb0000002 │ │ │ │ + @ instruction: 0x000001b8 │ │ │ │ + addseq ip, sp, #28, 12 @ 0x1c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 29c14 <__cxa_atexit@plt+0x1d464> │ │ │ │ - ldr r8, [pc, #56] @ 29c1c <__cxa_atexit@plt+0x1d46c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #52] @ 29c20 <__cxa_atexit@plt+0x1d470> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ + bhi 27cfc <__cxa_atexit@plt+0x1b54c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #40] @ 29c24 <__cxa_atexit@plt+0x1d474> │ │ │ │ + ldr r1, [pc, #24] @ 27d04 <__cxa_atexit@plt+0x1b554> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - add r8, lr, #1 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq sl, sp, #244, 26 @ 0x3d00 │ │ │ │ - adcseq sp, lr, #84, 6 @ 0x50000001 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 29c94 <__cxa_atexit@plt+0x1d4e4> │ │ │ │ - ldr lr, [pc, #84] @ 29ca0 <__cxa_atexit@plt+0x1d4f0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r8, [r7, #19] │ │ │ │ - ldr r9, [r7, #23] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr lr, [pc, #48] @ 29ca4 <__cxa_atexit@plt+0x1d4f4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r0, r3, r8, r9} │ │ │ │ - sub r7, r6, #23 │ │ │ │ - bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - adcseq sp, lr, #68, 6 @ 0x10000001 │ │ │ │ + adcseq pc, lr, #100, 4 @ 0x40000006 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 27d70 <__cxa_atexit@plt+0x1b5c0> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ 27d8c <__cxa_atexit@plt+0x1b5dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 27d78 <__cxa_atexit@plt+0x1b5c8> │ │ │ │ + ldr r3, [pc, #76] @ 27d90 <__cxa_atexit@plt+0x1b5e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 27d60 <__cxa_atexit@plt+0x1b5b0> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 268b4 <__cxa_atexit@plt+0x1a104> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 27d94 <__cxa_atexit@plt+0x1b5e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + adcseq pc, lr, #36, 4 @ 0x40000002 │ │ │ │ + @ instruction: 0xffffeb6c │ │ │ │ + addseq ip, sp, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 29cdc <__cxa_atexit@plt+0x1d52c> │ │ │ │ + bhi 27dcc <__cxa_atexit@plt+0x1b61c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 29ce4 <__cxa_atexit@plt+0x1d534> │ │ │ │ + ldr r1, [pc, #24] @ 27dd4 <__cxa_atexit@plt+0x1b624> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq sp, lr, #132, 4 @ 0x40000008 │ │ │ │ + adcseq pc, lr, #148, 2 @ 0x25 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 27e1c <__cxa_atexit@plt+0x1b66c> │ │ │ │ + ldr r7, [pc, #52] @ 27e30 <__cxa_atexit@plt+0x1b680> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 27e10 <__cxa_atexit@plt+0x1b660> │ │ │ │ + mov r7, sl │ │ │ │ + b 27e40 <__cxa_atexit@plt+0x1b690> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 27e34 <__cxa_atexit@plt+0x1b684> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + addseq ip, sp, #172, 8 @ 0xac000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 27e6c <__cxa_atexit@plt+0x1b6bc> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 27ea0 <__cxa_atexit@plt+0x1b6f0> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 27f04 <__cxa_atexit@plt+0x1b754> │ │ │ │ + ldr lr, [pc, #156] @ 27f20 <__cxa_atexit@plt+0x1b770> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #152] @ 27f24 <__cxa_atexit@plt+0x1b774> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r9, [pc, #148] @ 27f28 <__cxa_atexit@plt+0x1b778> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + b 27ed0 <__cxa_atexit@plt+0x1b720> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 27f04 <__cxa_atexit@plt+0x1b754> │ │ │ │ + ldr lr, [pc, #92] @ 27f14 <__cxa_atexit@plt+0x1b764> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #88] @ 27f18 <__cxa_atexit@plt+0x1b768> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r9, [pc, #84] @ 27f1c <__cxa_atexit@plt+0x1b76c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str sl, [r6, #4]! │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #20]! │ │ │ │ + str r9, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str r6, [r5, #8] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff654 <__cxa_atexit@plt+0x3f2ea4> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + @ instruction: 0xfffffcf8 │ │ │ │ + adcseq pc, lr, #100, 2 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + adcseq pc, lr, #152, 2 @ 0x26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 29d9c <__cxa_atexit@plt+0x1d5ec> │ │ │ │ - ldr lr, [pc, #180] @ 29dbc <__cxa_atexit@plt+0x1d60c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #168] @ 29dc0 <__cxa_atexit@plt+0x1d610> │ │ │ │ + bhi 27f6c <__cxa_atexit@plt+0x1b7bc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 27f74 <__cxa_atexit@plt+0x1b7c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 29d7c <__cxa_atexit@plt+0x1d5cc> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 29d88 <__cxa_atexit@plt+0x1d5d8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 29da8 <__cxa_atexit@plt+0x1d5f8> │ │ │ │ - ldr r3, [pc, #128] @ 29dc8 <__cxa_atexit@plt+0x1d618> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #112] @ 29dcc <__cxa_atexit@plt+0x1d61c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #32] @ 27f78 <__cxa_atexit@plt+0x1b7c8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + b 3ff66c <__cxa_atexit@plt+0x3f2ebc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 29dc4 <__cxa_atexit@plt+0x1d614> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ + adcseq pc, lr, #0 │ │ │ │ + adcseq lr, lr, #224, 30 @ 0x380 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 27fc4 <__cxa_atexit@plt+0x1b814> │ │ │ │ + ldr r7, [pc, #56] @ 27fdc <__cxa_atexit@plt+0x1b82c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #52] @ 27fe0 <__cxa_atexit@plt+0x1b830> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r7, r2, #2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r7, [pc, #24] @ 27fe4 <__cxa_atexit@plt+0x1b834> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + addseq ip, sp, #236, 4 @ 0xc000000e │ │ │ │ + addseq ip, sp, #8, 6 @ 0x20000000 │ │ │ │ + addseq ip, sp, #232, 4 @ 0x8000000e │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 28040 <__cxa_atexit@plt+0x1b890> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 28038 <__cxa_atexit@plt+0x1b888> │ │ │ │ + ldr r3, [pc, #44] @ 28048 <__cxa_atexit@plt+0x1b898> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #32] @ 2804c <__cxa_atexit@plt+0x1b89c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff674 <__cxa_atexit@plt+0x3f2ec4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - adcseq sp, lr, #56, 4 @ 0x80000003 │ │ │ │ - adcseq sp, lr, #252, 2 @ 0x3f │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - adcseq sp, lr, #196, 2 @ 0x31 │ │ │ │ + adcseq lr, lr, #220, 28 @ 0xdc0 │ │ │ │ + adcseq pc, lr, #4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 29e30 <__cxa_atexit@plt+0x1d680> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 29e44 <__cxa_atexit@plt+0x1d694> │ │ │ │ - ldr r2, [pc, #92] @ 29e58 <__cxa_atexit@plt+0x1d6a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r8 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #76] @ 29e5c <__cxa_atexit@plt+0x1d6ac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + addseq ip, sp, #104, 4 @ 0x80000006 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 28104 <__cxa_atexit@plt+0x1b954> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 2810c <__cxa_atexit@plt+0x1b95c> │ │ │ │ + ldr r7, [pc, #152] @ 28140 <__cxa_atexit@plt+0x1b990> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #148] @ 28144 <__cxa_atexit@plt+0x1b994> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r9} │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + sub r9, r6, #2 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 28124 <__cxa_atexit@plt+0x1b974> │ │ │ │ + ldr r7, [pc, #120] @ 28148 <__cxa_atexit@plt+0x1b998> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #116] @ 2814c <__cxa_atexit@plt+0x1b99c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r2, r7, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 280f4 <__cxa_atexit@plt+0x1b944> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 2494c <__cxa_atexit@plt+0x1819c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ mov r6, r3 │ │ │ │ + b 28114 <__cxa_atexit@plt+0x1b964> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #60] @ 28158 <__cxa_atexit@plt+0x1b9a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 29e54 <__cxa_atexit@plt+0x1d6a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [pc, #36] @ 28150 <__cxa_atexit@plt+0x1b9a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #32] @ 28154 <__cxa_atexit@plt+0x1b9a4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq sp, lr, #84, 2 │ │ │ │ - @ instruction: 0xfffffeb0 │ │ │ │ - adcseq sp, lr, #16, 2 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + adcseq lr, lr, #136, 28 @ 0x880 │ │ │ │ + addseq ip, sp, #20, 4 @ 0x40000001 │ │ │ │ + @ instruction: 0xffffc870 │ │ │ │ + addseq ip, sp, #140, 2 @ 0x23 │ │ │ │ + addseq ip, sp, #176, 2 @ 0x2c │ │ │ │ + addseq ip, sp, #216, 2 @ 0x36 │ │ │ │ + addseq ip, sp, #116, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 281b4 <__cxa_atexit@plt+0x1ba04> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 281ac <__cxa_atexit@plt+0x1b9fc> │ │ │ │ + ldr r3, [pc, #44] @ 281bc <__cxa_atexit@plt+0x1ba0c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #32] @ 281c0 <__cxa_atexit@plt+0x1ba10> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff674 <__cxa_atexit@plt+0x3f2ec4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq lr, lr, #104, 26 @ 0x1a00 │ │ │ │ + adcseq lr, lr, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 29eb8 <__cxa_atexit@plt+0x1d708> │ │ │ │ - ldr r8, [pc, #68] @ 29ec0 <__cxa_atexit@plt+0x1d710> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #64] @ 29ec4 <__cxa_atexit@plt+0x1d714> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r2, r7, #8 │ │ │ │ - ldm r2, {r0, r1, r2} │ │ │ │ - ldr r9, [pc, #52] @ 29ec8 <__cxa_atexit@plt+0x1d718> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - add r8, lr, #1 │ │ │ │ + bhi 281fc <__cxa_atexit@plt+0x1ba4c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 28204 <__cxa_atexit@plt+0x1ba54> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - addseq sl, sp, #92, 22 @ 0x17000 │ │ │ │ - adcseq sp, lr, #188 @ 0xbc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 29f3c <__cxa_atexit@plt+0x1d78c> │ │ │ │ - ldr lr, [pc, #88] @ 29f48 <__cxa_atexit@plt+0x1d798> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r9, r7, #3 │ │ │ │ - ldm r9, {r1, r2, r9} │ │ │ │ - ldr r8, [r7, #19] │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #48] @ 29f4c <__cxa_atexit@plt+0x1d79c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add sl, r3, #8 │ │ │ │ - stm sl, {r0, r7, lr} │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r1, r2, r9} │ │ │ │ - str r3, [r3, #32] │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - bx ip │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ + adcseq lr, lr, #100, 26 @ 0x1900 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 28244 <__cxa_atexit@plt+0x1ba94> │ │ │ │ + ldr r2, [pc, #36] @ 2824c <__cxa_atexit@plt+0x1ba9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2829c <__cxa_atexit@plt+0x1baec> │ │ │ │ + ldr r2, [pc, #52] @ 282a8 <__cxa_atexit@plt+0x1baf8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r0, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r1, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffdfc │ │ │ │ - adcseq sp, lr, #156 @ 0x9c │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + addseq ip, sp, #68 @ 0x44 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 2834c <__cxa_atexit@plt+0x1bb9c> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #136 @ 0x88 │ │ │ │ - cmp r7, ip │ │ │ │ - bcc 2a16c <__cxa_atexit@plt+0x1d9bc> │ │ │ │ - ldr r1, [pc, #532] @ 2a188 <__cxa_atexit@plt+0x1d9d8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r5] │ │ │ │ - mov r7, r6 │ │ │ │ - str r1, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - and r1, r9, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 2a08c <__cxa_atexit@plt+0x1d8dc> │ │ │ │ - ldr r2, [pc, #500] @ 2a18c <__cxa_atexit@plt+0x1d9dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r9, #2] │ │ │ │ - str r2, [r6, #24]! │ │ │ │ - sub r1, ip, #119 @ 0x77 │ │ │ │ - sub r2, ip, #14 │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [pc, #476] @ 2a190 <__cxa_atexit@plt+0x1d9e0> │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - sub lr, ip, #27 │ │ │ │ - ldr r8, [pc, #468] @ 2a194 <__cxa_atexit@plt+0x1d9e4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r8, [r6, #96] @ 0x60 │ │ │ │ - str lr, [r6, #100] @ 0x64 │ │ │ │ - str fp, [r6, #104] @ 0x68 │ │ │ │ - str r2, [r6, #108] @ 0x6c │ │ │ │ - str r1, [r6, #112] @ 0x70 │ │ │ │ - sub lr, ip, #43 @ 0x2b │ │ │ │ - ldr fp, [pc, #440] @ 2a198 <__cxa_atexit@plt+0x1d9e8> │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - sub r2, ip, #67 @ 0x43 │ │ │ │ - ldr r8, [pc, #432] @ 2a19c <__cxa_atexit@plt+0x1d9ec> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [pc, #428] @ 2a1a0 <__cxa_atexit@plt+0x1d9f0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r6, #52] @ 0x34 │ │ │ │ - ldr r1, [pc, #416] @ 2a1a4 <__cxa_atexit@plt+0x1d9f4> │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 28354 <__cxa_atexit@plt+0x1bba4> │ │ │ │ + ldr r7, [pc, #164] @ 28388 <__cxa_atexit@plt+0x1bbd8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #160] @ 2838c <__cxa_atexit@plt+0x1bbdc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - ldr r0, [pc, #388] @ 2a1a8 <__cxa_atexit@plt+0x1d9f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r6, {r0, r9} │ │ │ │ - ldr r0, [pc, #380] @ 2a1ac <__cxa_atexit@plt+0x1d9fc> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #152] @ 28390 <__cxa_atexit@plt+0x1bbe0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - mov r1, r6 │ │ │ │ - str r0, [r1, #20]! │ │ │ │ - ldr r9, [pc, #368] @ 2a1b0 <__cxa_atexit@plt+0x1da00> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r0, r6 │ │ │ │ - str r9, [r0, #56]! @ 0x38 │ │ │ │ - ldr r9, [pc, #356] @ 2a1b4 <__cxa_atexit@plt+0x1da04> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r3, r6 │ │ │ │ - str r9, [r3, #32]! │ │ │ │ - str r3, [r6, #48] @ 0x30 │ │ │ │ - str r7, [r6, #64] @ 0x40 │ │ │ │ - str r8, [r6, #68] @ 0x44 │ │ │ │ - str r0, [r6, #72] @ 0x48 │ │ │ │ - str r2, [r6, #76] @ 0x4c │ │ │ │ - add r0, r6, #80 @ 0x50 │ │ │ │ - stm r0, {r1, fp, lr} │ │ │ │ - str r6, [r6, #92] @ 0x5c │ │ │ │ - sub r7, ip, #5 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mov r6, ip │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [pc, #296] @ 2a1bc <__cxa_atexit@plt+0x1da0c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #292] @ 2a1c0 <__cxa_atexit@plt+0x1da10> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r0, [r6, #16]! │ │ │ │ - sub r0, ip, #26 │ │ │ │ - ldr r9, [pc, #280] @ 2a1c4 <__cxa_atexit@plt+0x1da14> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - sub r1, ip, #39 @ 0x27 │ │ │ │ - ldr r2, [pc, #272] @ 2a1c8 <__cxa_atexit@plt+0x1da18> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #92] @ 0x5c │ │ │ │ - str r1, [r6, #96] @ 0x60 │ │ │ │ - str r9, [r6, #100] @ 0x64 │ │ │ │ - str r0, [r6, #104] @ 0x68 │ │ │ │ - sub r1, ip, #55 @ 0x37 │ │ │ │ - sub r2, ip, #79 @ 0x4f │ │ │ │ - add r8, r8, #1 │ │ │ │ - ldr r9, [pc, #240] @ 2a1cc <__cxa_atexit@plt+0x1da1c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str sl, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - ldr sl, [pc, #224] @ 2a1d0 <__cxa_atexit@plt+0x1da20> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - mov r3, r6 │ │ │ │ - str sl, [r3, #16]! │ │ │ │ - ldr sl, [pc, #212] @ 2a1d4 <__cxa_atexit@plt+0x1da24> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - mov r0, r6 │ │ │ │ - str sl, [r0, #52]! @ 0x34 │ │ │ │ - ldr sl, [pc, #200] @ 2a1d8 <__cxa_atexit@plt+0x1da28> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - mov lr, r6 │ │ │ │ - str sl, [lr, #28]! │ │ │ │ - add sl, r6, #36 @ 0x24 │ │ │ │ - stm sl, {r7, r9, lr} │ │ │ │ - str r8, [r6, #48] @ 0x30 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - ldr r7, [pc, #172] @ 2a1dc <__cxa_atexit@plt+0x1da2c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #64] @ 0x40 │ │ │ │ - add lr, r6, #68 @ 0x44 │ │ │ │ - stm lr, {r0, r2, r3} │ │ │ │ - ldr r7, [pc, #156] @ 2a1e0 <__cxa_atexit@plt+0x1da30> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #80] @ 0x50 │ │ │ │ - str r1, [r6, #84] @ 0x54 │ │ │ │ - str r6, [r6, #88] @ 0x58 │ │ │ │ - ldr r7, [pc, #140] @ 2a1e4 <__cxa_atexit@plt+0x1da34> │ │ │ │ + stmdb r5, {r0, r1, r9} │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + sub r9, r6, #1 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2836c <__cxa_atexit@plt+0x1bbbc> │ │ │ │ + ldr r7, [pc, #124] @ 28394 <__cxa_atexit@plt+0x1bbe4> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r6, #108]! @ 0x6c │ │ │ │ - sub r7, ip, #17 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r2, [pc, #120] @ 28398 <__cxa_atexit@plt+0x1bbe8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub lr, r5, #24 │ │ │ │ + stm lr, {r2, r7, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 2833c <__cxa_atexit@plt+0x1bb8c> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 2494c <__cxa_atexit@plt+0x1819c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 2a1b8 <__cxa_atexit@plt+0x1da08> │ │ │ │ + mov r6, r3 │ │ │ │ + b 2835c <__cxa_atexit@plt+0x1bbac> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 283a4 <__cxa_atexit@plt+0x1bbf4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #136 @ 0x88 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, ip │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffa68 │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ - adcseq sp, lr, #44 @ 0x2c │ │ │ │ - adcseq sp, lr, #36 @ 0x24 │ │ │ │ - adcseq sp, lr, #8 │ │ │ │ - adcseq ip, lr, #232, 30 @ 0x3a0 │ │ │ │ - addseq sl, sp, #196, 18 @ 0x310000 │ │ │ │ - adcseq ip, lr, #212, 30 @ 0x350 │ │ │ │ - adcseq ip, lr, #200, 30 @ 0x320 │ │ │ │ - adcseq ip, lr, #160, 30 @ 0x280 │ │ │ │ - adcseq ip, lr, #136, 30 @ 0x220 │ │ │ │ - adcseq ip, lr, #56, 30 @ 0xe0 │ │ │ │ - addseq sl, sp, #164, 16 @ 0xa40000 │ │ │ │ - @ instruction: 0xfffffb38 │ │ │ │ - addseq sl, sp, #28, 18 @ 0x70000 │ │ │ │ - adcseq ip, lr, #52, 30 @ 0xd0 │ │ │ │ - adcseq ip, lr, #44, 30 @ 0xb0 │ │ │ │ - adcseq ip, lr, #252, 28 @ 0xfc0 │ │ │ │ - adcseq ip, lr, #224, 28 @ 0xe00 │ │ │ │ - adcseq ip, lr, #200, 28 @ 0xc80 │ │ │ │ - adcseq ip, lr, #120, 28 @ 0x780 │ │ │ │ - adcseq ip, lr, #164, 28 @ 0xa40 │ │ │ │ - adcseq ip, lr, #164, 28 @ 0xa40 │ │ │ │ - addseq sl, sp, #180, 16 @ 0xb40000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2a298 <__cxa_atexit@plt+0x1dae8> │ │ │ │ - ldr r7, [pc, #160] @ 2a2a8 <__cxa_atexit@plt+0x1daf8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2a270 <__cxa_atexit@plt+0x1dac0> │ │ │ │ - ldr lr, [pc, #140] @ 2a2ac <__cxa_atexit@plt+0x1dafc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - ldr r0, [r8, #11] │ │ │ │ - mov r1, r5 │ │ │ │ - str lr, [r1, #-12]! │ │ │ │ - stmib r1, {r0, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2a280 <__cxa_atexit@plt+0x1dad0> │ │ │ │ - ldr r1, [pc, #104] @ 2a2b0 <__cxa_atexit@plt+0x1db00> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - str r1, [r5, #-16]! │ │ │ │ - str sl, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 2a28c <__cxa_atexit@plt+0x1dadc> │ │ │ │ - str r0, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - b 29f5c <__cxa_atexit@plt+0x1d7ac> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 2a2b4 <__cxa_atexit@plt+0x1db04> │ │ │ │ + ldr r7, [pc, #40] @ 2839c <__cxa_atexit@plt+0x1bbec> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #36] @ 283a0 <__cxa_atexit@plt+0x1bbf0> │ │ │ │ + add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - addseq sl, sp, #124, 14 @ 0x1f00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r1, [pc, #100] @ 2a33c <__cxa_atexit@plt+0x1db8c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2a320 <__cxa_atexit@plt+0x1db70> │ │ │ │ - ldr r3, [pc, #72] @ 2a340 <__cxa_atexit@plt+0x1db90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - str sl, [r7, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 2a32c <__cxa_atexit@plt+0x1db7c> │ │ │ │ - ldmda r5, {r7, r8} │ │ │ │ - str r7, [r5] │ │ │ │ - b 29f5c <__cxa_atexit@plt+0x1d7ac> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #56] @ 2a394 <__cxa_atexit@plt+0x1dbe4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq 2a384 <__cxa_atexit@plt+0x1dbd4> │ │ │ │ - ldr sl, [r5] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - str r7, [r5] │ │ │ │ - b 29f5c <__cxa_atexit@plt+0x1d7ac> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #12]! │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 29f5c <__cxa_atexit@plt+0x1d7ac> │ │ │ │ - addseq sl, sp, #96, 12 @ 0x6000000 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + adcseq lr, lr, #72, 26 @ 0x1200 │ │ │ │ + adcseq lr, lr, #52, 26 @ 0xd00 │ │ │ │ + addseq fp, sp, #228, 30 @ 0x390 │ │ │ │ + @ instruction: 0xffffc628 │ │ │ │ + addseq fp, sp, #68, 30 @ 0x110 │ │ │ │ + addseq fp, sp, #128, 30 @ 0x200 │ │ │ │ + addseq fp, sp, #168, 30 @ 0x2a0 │ │ │ │ + addseq fp, sp, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 2a420 <__cxa_atexit@plt+0x1dc70> │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 28400 <__cxa_atexit@plt+0x1bc50> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2a418 <__cxa_atexit@plt+0x1dc68> │ │ │ │ - ldr r3, [pc, #60] @ 2a428 <__cxa_atexit@plt+0x1dc78> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ 2a42c <__cxa_atexit@plt+0x1dc7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ 2a430 <__cxa_atexit@plt+0x1dc80> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + beq 283f8 <__cxa_atexit@plt+0x1bc48> │ │ │ │ + ldr r3, [pc, #44] @ 28408 <__cxa_atexit@plt+0x1bc58> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #36] @ 2a434 <__cxa_atexit@plt+0x1dc84> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ + ldr r5, [pc, #32] @ 2840c <__cxa_atexit@plt+0x1bc5c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff674 <__cxa_atexit@plt+0x3f2ec4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - addseq sl, sp, #44, 12 @ 0x2c00000 │ │ │ │ - adcseq ip, lr, #252, 20 @ 0xfc000 │ │ │ │ - addseq sl, sp, #16, 12 @ 0x1000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2a46c <__cxa_atexit@plt+0x1dcbc> │ │ │ │ - ldr r2, [pc, #28] @ 2a478 <__cxa_atexit@plt+0x1dcc8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq ip, lr, #240, 22 @ 0x3c000 │ │ │ │ - addseq sl, sp, #212, 10 @ 0x35000000 │ │ │ │ + adcseq lr, lr, #28, 22 @ 0x7000 │ │ │ │ + adcseq lr, lr, #68, 24 @ 0x4400 │ │ │ │ + addseq fp, sp, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 2a4d0 <__cxa_atexit@plt+0x1dd20> │ │ │ │ + bhi 28464 <__cxa_atexit@plt+0x1bcb4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2a4c8 <__cxa_atexit@plt+0x1dd18> │ │ │ │ - ldr r8, [pc, #40] @ 2a4d8 <__cxa_atexit@plt+0x1dd28> │ │ │ │ + beq 2845c <__cxa_atexit@plt+0x1bcac> │ │ │ │ + ldr r8, [pc, #40] @ 2846c <__cxa_atexit@plt+0x1bcbc> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 2a4dc <__cxa_atexit@plt+0x1dd2c> │ │ │ │ + ldr r3, [pc, #36] @ 28470 <__cxa_atexit@plt+0x1bcc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 36fd0 <__cxa_atexit@plt+0x2a820> │ │ │ │ + b 3ff67c <__cxa_atexit@plt+0x3f2ecc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq sl, sp, #148, 10 @ 0x25000000 │ │ │ │ - adcseq ip, lr, #64, 20 @ 0x40000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2a518 <__cxa_atexit@plt+0x1dd68> │ │ │ │ - ldr r2, [pc, #36] @ 2a520 <__cxa_atexit@plt+0x1dd70> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 2a524 <__cxa_atexit@plt+0x1dd74> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - add r8, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 58d10 <__cxa_atexit@plt+0x4c560> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq ip, lr, #84, 20 @ 0x54000 │ │ │ │ - adcseq ip, lr, #72, 22 @ 0x12000 │ │ │ │ - addseq sl, sp, #208, 10 @ 0x34000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ + addseq fp, sp, #224, 28 @ 0xe00 │ │ │ │ + adcseq lr, lr, #172, 20 @ 0xac000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 2a604 <__cxa_atexit@plt+0x1de54> │ │ │ │ - ldr r3, [pc, #216] @ 2a620 <__cxa_atexit@plt+0x1de70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #208] @ 2a624 <__cxa_atexit@plt+0x1de74> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2a5f8 <__cxa_atexit@plt+0x1de48> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #56 @ 0x38 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 2a60c <__cxa_atexit@plt+0x1de5c> │ │ │ │ - ldr lr, [pc, #168] @ 2a628 <__cxa_atexit@plt+0x1de78> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - ldr r1, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #132] @ 2a62c <__cxa_atexit@plt+0x1de7c> │ │ │ │ + bhi 284f4 <__cxa_atexit@plt+0x1bd44> │ │ │ │ + ldr lr, [pc, #108] @ 284fc <__cxa_atexit@plt+0x1bd4c> │ │ │ │ add lr, pc, lr │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - str r2, [r6, #44] @ 0x2c │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - sub r0, r3, #37 @ 0x25 │ │ │ │ - ldr r1, [pc, #108] @ 2a630 <__cxa_atexit@plt+0x1de80> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r7, lr, #3 │ │ │ │ - ldr r2, [pc, #100] @ 2a634 <__cxa_atexit@plt+0x1de84> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str sl, [r6, #8] │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r2, r6, r7} │ │ │ │ - str r1, [r6, #24] │ │ │ │ - add lr, r6, #28 │ │ │ │ - stm lr, {r0, r8, r9} │ │ │ │ - sub r7, r3, #27 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r3, r7, #8 │ │ │ │ + ldm r3, {r0, r1, r3} │ │ │ │ + ldr r8, [pc, #96] @ 28500 <__cxa_atexit@plt+0x1bd50> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq 284d8 <__cxa_atexit@plt+0x1bd28> │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 284e8 <__cxa_atexit@plt+0x1bd38> │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #56 @ 0x38 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - adcseq ip, lr, #252, 18 @ 0x3f0000 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - addseq sl, sp, #88, 10 @ 0x16000000 │ │ │ │ - adcseq ip, lr, #72, 20 @ 0x48000 │ │ │ │ - adcseq ip, lr, #132, 20 @ 0x84000 │ │ │ │ - addseq sl, sp, #192, 8 @ 0xc0000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + adcseq lr, lr, #176, 20 @ 0xb0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 28530 <__cxa_atexit@plt+0x1bd80> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2a6d4 <__cxa_atexit@plt+0x1df24> │ │ │ │ - ldr lr, [pc, #128] @ 2a6e0 <__cxa_atexit@plt+0x1df30> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - ldr r1, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #92] @ 2a6e4 <__cxa_atexit@plt+0x1df34> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - sub r0, r6, #37 @ 0x25 │ │ │ │ - ldr r1, [pc, #68] @ 2a6e8 <__cxa_atexit@plt+0x1df38> │ │ │ │ + bcc 28594 <__cxa_atexit@plt+0x1bde4> │ │ │ │ + ldr r2, [pc, #64] @ 285a4 <__cxa_atexit@plt+0x1bdf4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ 285a8 <__cxa_atexit@plt+0x1bdf8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r7, lr, #3 │ │ │ │ - ldr r2, [pc, #60] @ 2a6ec <__cxa_atexit@plt+0x1df3c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r2, r3, r7} │ │ │ │ - str r1, [r3, #24] │ │ │ │ - add lr, r3, #28 │ │ │ │ - stm lr, {r0, r8, r9} │ │ │ │ - sub r7, r6, #27 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #56 @ 0x38 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - addseq sl, sp, #120, 8 @ 0x78000000 │ │ │ │ - adcseq ip, lr, #104, 18 @ 0x1a0000 │ │ │ │ - adcseq ip, lr, #164, 18 @ 0x290000 │ │ │ │ - addseq sl, sp, #4, 8 @ 0x4000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + adcseq lr, lr, #180, 18 @ 0x2d0000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 28658 <__cxa_atexit@plt+0x1bea8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 28660 <__cxa_atexit@plt+0x1beb0> │ │ │ │ + ldr r7, [pc, #180] @ 28698 <__cxa_atexit@plt+0x1bee8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #176] @ 2869c <__cxa_atexit@plt+0x1beec> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #172] @ 286a0 <__cxa_atexit@plt+0x1bef0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #164] @ 286a4 <__cxa_atexit@plt+0x1bef4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, lr} │ │ │ │ + sub r9, r6, #2 │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2a77c <__cxa_atexit@plt+0x1dfcc> │ │ │ │ - ldr r7, [pc, #144] @ 2a7a4 <__cxa_atexit@plt+0x1dff4> │ │ │ │ + bhi 2867c <__cxa_atexit@plt+0x1becc> │ │ │ │ + ldr r7, [pc, #132] @ 286a8 <__cxa_atexit@plt+0x1bef8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2a76c <__cxa_atexit@plt+0x1dfbc> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 2a78c <__cxa_atexit@plt+0x1dfdc> │ │ │ │ - ldr r7, [pc, #116] @ 2a7ac <__cxa_atexit@plt+0x1dffc> │ │ │ │ + ldr r2, [pc, #128] @ 286ac <__cxa_atexit@plt+0x1befc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub lr, r5, #24 │ │ │ │ + stm lr, {r2, r7, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 28648 <__cxa_atexit@plt+0x1be98> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 2494c <__cxa_atexit@plt+0x1819c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 28668 <__cxa_atexit@plt+0x1beb8> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #72] @ 286b8 <__cxa_atexit@plt+0x1bf08> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #96] @ 2a7b0 <__cxa_atexit@plt+0x1e000> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r7, [pc, #44] @ 286b0 <__cxa_atexit@plt+0x1bf00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #40] @ 286b4 <__cxa_atexit@plt+0x1bf04> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + adcseq lr, lr, #152, 18 @ 0x260000 │ │ │ │ + adcseq lr, lr, #56, 18 @ 0xe0000 │ │ │ │ + addseq fp, sp, #240, 24 @ 0xf000 │ │ │ │ + @ instruction: 0xffffc31c │ │ │ │ + addseq fp, sp, #52, 24 @ 0x3400 │ │ │ │ + addseq fp, sp, #136, 24 @ 0x8800 │ │ │ │ + addseq fp, sp, #232, 24 @ 0xe800 │ │ │ │ + addseq fp, sp, #132, 24 @ 0x8400 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 286e4 <__cxa_atexit@plt+0x1bf34> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + addseq fp, sp, #108, 24 @ 0x6c00 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 28744 <__cxa_atexit@plt+0x1bf94> │ │ │ │ + ldr r7, [pc, #84] @ 28764 <__cxa_atexit@plt+0x1bfb4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #80] @ 28768 <__cxa_atexit@plt+0x1bfb8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 28738 <__cxa_atexit@plt+0x1bf88> │ │ │ │ + mov r7, sl │ │ │ │ + b 2494c <__cxa_atexit@plt+0x1819c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 2876c <__cxa_atexit@plt+0x1bfbc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #28] @ 28770 <__cxa_atexit@plt+0x1bfc0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 2a7a8 <__cxa_atexit@plt+0x1dff8> │ │ │ │ + @ instruction: 0xffffc238 │ │ │ │ + adcseq lr, lr, #28, 18 @ 0x70000 │ │ │ │ + addseq fp, sp, #108, 22 @ 0x1b000 │ │ │ │ + adcseq lr, lr, #224, 16 @ 0xe00000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 287ac <__cxa_atexit@plt+0x1bffc> │ │ │ │ + ldr r3, [pc, #40] @ 287c4 <__cxa_atexit@plt+0x1c014> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 287c8 <__cxa_atexit@plt+0x1c018> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - addseq sl, sp, #160, 6 @ 0x80000002 │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - adcseq ip, lr, #192, 14 @ 0x3000000 │ │ │ │ - addseq sl, sp, #68, 6 @ 0x10000001 │ │ │ │ + adcseq lr, lr, #176, 14 @ 0x2c00000 │ │ │ │ + addseq fp, sp, #184, 22 @ 0x2e000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2a80c <__cxa_atexit@plt+0x1e05c> │ │ │ │ - ldr r2, [pc, #60] @ 2a818 <__cxa_atexit@plt+0x1e068> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r8 │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 28838 <__cxa_atexit@plt+0x1c088> │ │ │ │ + ldr r3, [pc, #112] @ 28860 <__cxa_atexit@plt+0x1c0b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #108] @ 28864 <__cxa_atexit@plt+0x1c0b4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #40] @ 2a81c <__cxa_atexit@plt+0x1e06c> │ │ │ │ + ldr r1, [pc, #104] @ 28868 <__cxa_atexit@plt+0x1c0b8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add r3, r3, #2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 28828 <__cxa_atexit@plt+0x1c078> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 1d054 <__cxa_atexit@plt+0x108a4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 2886c <__cxa_atexit@plt+0x1c0bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #40] @ 28870 <__cxa_atexit@plt+0x1c0c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #36] @ 28874 <__cxa_atexit@plt+0x1c0c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + add r9, r2, #1 │ │ │ │ + add r8, r3, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffd54 │ │ │ │ - adcseq ip, lr, #28, 14 @ 0x700000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + addseq fp, sp, #124, 22 @ 0x1f000 │ │ │ │ + @ instruction: 0xffff4858 │ │ │ │ + adcseq lr, lr, #0, 14 │ │ │ │ + addseq fp, sp, #56, 20 @ 0x38000 │ │ │ │ + addseq fp, sp, #36, 22 @ 0x9000 │ │ │ │ + adcseq lr, lr, #176, 12 @ 0xb000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2a858 <__cxa_atexit@plt+0x1e0a8> │ │ │ │ - ldr r2, [pc, #36] @ 2a860 <__cxa_atexit@plt+0x1e0b0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 2a864 <__cxa_atexit@plt+0x1e0b4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r5, #1 │ │ │ │ + bhi 288b0 <__cxa_atexit@plt+0x1c100> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 288b8 <__cxa_atexit@plt+0x1c108> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq ip, lr, #20, 14 @ 0x500000 │ │ │ │ - adcseq ip, lr, #120, 14 @ 0x1e00000 │ │ │ │ - addseq sl, sp, #180, 4 @ 0x4000000b │ │ │ │ + adcseq lr, lr, #176, 12 @ 0xb000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2a8cc <__cxa_atexit@plt+0x1e11c> │ │ │ │ - ldr r2, [pc, #76] @ 2a8d4 <__cxa_atexit@plt+0x1e124> │ │ │ │ + bhi 288f8 <__cxa_atexit@plt+0x1c148> │ │ │ │ + ldr r2, [pc, #36] @ 28900 <__cxa_atexit@plt+0x1c150> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #68] @ 2a8d8 <__cxa_atexit@plt+0x1e128> │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 28950 <__cxa_atexit@plt+0x1c1a0> │ │ │ │ + ldr r2, [pc, #52] @ 2895c <__cxa_atexit@plt+0x1c1ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + str r1, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 289f8 <__cxa_atexit@plt+0x1c248> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 28a00 <__cxa_atexit@plt+0x1c250> │ │ │ │ + ldr r7, [pc, #164] @ 28a38 <__cxa_atexit@plt+0x1c288> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #160] @ 28a3c <__cxa_atexit@plt+0x1c28c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + stmdb r5, {r1, r9} │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + sub r8, r6, #1 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 28a18 <__cxa_atexit@plt+0x1c268> │ │ │ │ + ldr r7, [pc, #132] @ 28a40 <__cxa_atexit@plt+0x1c290> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #128] @ 28a44 <__cxa_atexit@plt+0x1c294> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2a8c0 <__cxa_atexit@plt+0x1e110> │ │ │ │ - ldr r3, [pc, #44] @ 2a8dc <__cxa_atexit@plt+0x1e12c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3eb5f4 <__cxa_atexit@plt+0x3dee44> │ │ │ │ - ldr r0, [r7] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 289e8 <__cxa_atexit@plt+0x1c238> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1d054 <__cxa_atexit@plt+0x108a4> │ │ │ │ + ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 28a08 <__cxa_atexit@plt+0x1c258> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 28a50 <__cxa_atexit@plt+0x1c2a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - adcseq ip, lr, #188, 12 @ 0xbc00000 │ │ │ │ - addseq sl, sp, #116, 4 @ 0x40000007 │ │ │ │ - addseq sl, sp, #60, 4 @ 0xc0000003 │ │ │ │ + ldr r7, [pc, #40] @ 28a48 <__cxa_atexit@plt+0x1c298> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #36] @ 28a4c <__cxa_atexit@plt+0x1c29c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + adcseq lr, lr, #156, 10 @ 0x27000000 │ │ │ │ + @ instruction: 0xffff4694 │ │ │ │ + adcseq lr, lr, #112, 12 @ 0x7000000 │ │ │ │ + addseq fp, sp, #88, 16 @ 0x580000 │ │ │ │ + adcseq lr, lr, #12, 12 @ 0xc00000 │ │ │ │ + addseq fp, sp, #100, 18 @ 0x190000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2a904 <__cxa_atexit@plt+0x1e154> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3eb5f4 <__cxa_atexit@plt+0x3dee44> │ │ │ │ - addseq sl, sp, #48, 4 │ │ │ │ - addseq sl, sp, #0, 4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 2a9a8 <__cxa_atexit@plt+0x1e1f8> │ │ │ │ - ldr r3, [pc, #156] @ 2a9c4 <__cxa_atexit@plt+0x1e214> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 28ac8 <__cxa_atexit@plt+0x1c318> │ │ │ │ + ldr r3, [pc, #124] @ 28af0 <__cxa_atexit@plt+0x1c340> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #148] @ 2a9c8 <__cxa_atexit@plt+0x1e218> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2a99c <__cxa_atexit@plt+0x1e1ec> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 2a9b0 <__cxa_atexit@plt+0x1e200> │ │ │ │ - ldr lr, [pc, #108] @ 2a9cc <__cxa_atexit@plt+0x1e21c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r9, [r7, #15] │ │ │ │ - ldr r8, [r7, #19] │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - ldr ip, [r5, #-8]! │ │ │ │ - ldr r0, [pc, #80] @ 2a9d0 <__cxa_atexit@plt+0x1e220> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r1, r2, lr} │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - sub r7, r3, #23 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 28ab8 <__cxa_atexit@plt+0x1c308> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 28ad8 <__cxa_atexit@plt+0x1c328> │ │ │ │ + ldr r2, [pc, #96] @ 28af8 <__cxa_atexit@plt+0x1c348> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [sl, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r8, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #36] @ 28af4 <__cxa_atexit@plt+0x1c344> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - adcseq ip, lr, #28, 12 @ 0x1c00000 │ │ │ │ - addseq sl, sp, #176, 2 @ 0x2c │ │ │ │ - adcseq ip, lr, #56, 12 @ 0x3800000 │ │ │ │ - addseq sl, sp, #52, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + addseq fp, sp, #168, 16 @ 0xa80000 │ │ │ │ + adcseq lr, lr, #24, 10 @ 0x6000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2aa34 <__cxa_atexit@plt+0x1e284> │ │ │ │ - ldr lr, [pc, #68] @ 2aa40 <__cxa_atexit@plt+0x1e290> │ │ │ │ - add lr, pc, lr │ │ │ │ + bcc 28b40 <__cxa_atexit@plt+0x1c390> │ │ │ │ + ldr r2, [pc, #44] @ 28b4c <__cxa_atexit@plt+0x1c39c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r9, [r7, #15] │ │ │ │ - ldr r8, [r7, #19] │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr r0, [pc, #40] @ 2aa44 <__cxa_atexit@plt+0x1e294> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r1, r2, lr} │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - sub r7, r6, #23 │ │ │ │ - bx ip │ │ │ │ - mov r3, #28 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - addseq sl, sp, #20, 2 │ │ │ │ - adcseq ip, lr, #156, 10 @ 0x27000000 │ │ │ │ - addseq sl, sp, #188 @ 0xbc │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq lr, lr, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2aa88 <__cxa_atexit@plt+0x1e2d8> │ │ │ │ - ldr r2, [pc, #36] @ 2aa98 <__cxa_atexit@plt+0x1e2e8> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r8 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 28be0 <__cxa_atexit@plt+0x1c430> │ │ │ │ + ldr r7, [pc, #172] @ 28c20 <__cxa_atexit@plt+0x1c470> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #129 @ 0x81 │ │ │ │ + ldr r3, [pc, #164] @ 28c24 <__cxa_atexit@plt+0x1c474> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 28bf4 <__cxa_atexit@plt+0x1c444> │ │ │ │ + ldr r7, [pc, #144] @ 28c28 <__cxa_atexit@plt+0x1c478> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #140] @ 28c2c <__cxa_atexit@plt+0x1c47c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r1, [pc, #136] @ 28c30 <__cxa_atexit@plt+0x1c480> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add r7, r7, #3 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 28bd0 <__cxa_atexit@plt+0x1c420> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1d054 <__cxa_atexit@plt+0x108a4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #88] @ 28c40 <__cxa_atexit@plt+0x1c490> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r8, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + ldr r7, [pc, #56] @ 28c34 <__cxa_atexit@plt+0x1c484> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #52] @ 28c38 <__cxa_atexit@plt+0x1c488> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r3, [pc, #48] @ 28c3c <__cxa_atexit@plt+0x1c48c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r5, #3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + adcseq lr, lr, #224, 6 @ 0x80000003 │ │ │ │ + adcseq lr, lr, #184, 6 @ 0xe0000002 │ │ │ │ + addseq fp, sp, #224, 14 @ 0x3800000 │ │ │ │ + @ instruction: 0xffff44b0 │ │ │ │ + adcseq lr, lr, #140, 8 @ 0x8c000000 │ │ │ │ + addseq fp, sp, #124, 12 @ 0x7c00000 │ │ │ │ + addseq fp, sp, #116, 14 @ 0x1d00000 │ │ │ │ + adcseq lr, lr, #40, 8 @ 0x28000000 │ │ │ │ + addseq fp, sp, #148, 14 @ 0x2500000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 28c74 <__cxa_atexit@plt+0x1c4c4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 28c7c <__cxa_atexit@plt+0x1c4cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff664 <__cxa_atexit@plt+0x3f2eb4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq lr, lr, #236, 4 @ 0xc000000e │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 28cb4 <__cxa_atexit@plt+0x1c504> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 28cbc <__cxa_atexit@plt+0x1c50c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq lr, lr, #172, 4 @ 0xc000000a │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2ab38 <__cxa_atexit@plt+0x1e388> │ │ │ │ - ldr r2, [pc, #140] @ 2ab50 <__cxa_atexit@plt+0x1e3a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #136] @ 2ab54 <__cxa_atexit@plt+0x1e3a4> │ │ │ │ + sub sl, r5, #20 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 28d38 <__cxa_atexit@plt+0x1c588> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 28d44 <__cxa_atexit@plt+0x1c594> │ │ │ │ + ldr lr, [pc, #100] @ 28d54 <__cxa_atexit@plt+0x1c5a4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr ip, [pc, #132] @ 2ab58 <__cxa_atexit@plt+0x1e3a8> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r1, [r5] │ │ │ │ - sub r0, r6, #13 │ │ │ │ - str r0, [r5] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r0, [pc, #112] @ 2ab5c <__cxa_atexit@plt+0x1e3ac> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 28d58 <__cxa_atexit@plt+0x1c5a8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r2, r3 │ │ │ │ - str ip, [r2, #12]! │ │ │ │ - ldr r8, [pc, #96] @ 2ab60 <__cxa_atexit@plt+0x1e3b0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov ip, r3 │ │ │ │ - str r8, [ip, #24]! │ │ │ │ - str r3, [r3, #32] │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - str ip, [r3, #40] @ 0x28 │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ - str lr, [r3, #48] @ 0x30 │ │ │ │ - str r1, [r3, #52] @ 0x34 │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r3, r6, #3 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, r3 │ │ │ │ - b 29290 <__cxa_atexit@plt+0x1cae0> │ │ │ │ - ldr r7, [pc, #36] @ 2ab64 <__cxa_atexit@plt+0x1e3b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #56 @ 0x38 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r2, [pc, #68] @ 28d5c <__cxa_atexit@plt+0x1c5ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + mov r5, sl │ │ │ │ + b 3ff684 <__cxa_atexit@plt+0x3f2ed4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd60 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0xfffffd9c │ │ │ │ - adcseq ip, lr, #216, 8 @ 0xd8000000 │ │ │ │ - adcseq ip, lr, #136, 8 @ 0x88000000 │ │ │ │ - addseq r9, sp, #236, 30 @ 0x3b0 │ │ │ │ - addseq r9, sp, #184, 30 @ 0x2e0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + adcseq lr, lr, #84, 4 @ 0x40000005 │ │ │ │ + adcseq lr, lr, #20, 6 @ 0x50000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 28da0 <__cxa_atexit@plt+0x1c5f0> │ │ │ │ + ldr r2, [pc, #40] @ 28da8 <__cxa_atexit@plt+0x1c5f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r8, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 28dfc <__cxa_atexit@plt+0x1c64c> │ │ │ │ + ldr lr, [pc, #56] @ 28e08 <__cxa_atexit@plt+0x1c658> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add r3, r5, #8 │ │ │ │ + ldm r3, {r0, r2, r3} │ │ │ │ + str lr, [r8, #4]! │ │ │ │ + str r0, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r2, [r8, #16] │ │ │ │ + str r1, [r8, #20] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 28e38 <__cxa_atexit@plt+0x1c688> │ │ │ │ + ldr r2, [pc, #28] @ 28e48 <__cxa_atexit@plt+0x1c698> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff68c <__cxa_atexit@plt+0x3f2edc> │ │ │ │ + ldr r7, [pc, #12] @ 28e4c <__cxa_atexit@plt+0x1c69c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + addseq fp, sp, #64, 10 @ 0x10000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 28f00 <__cxa_atexit@plt+0x1c750> │ │ │ │ + ldr r8, [pc, #184] @ 28f2c <__cxa_atexit@plt+0x1c77c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #180] @ 28f30 <__cxa_atexit@plt+0x1c780> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #8]! │ │ │ │ + ldr r9, [pc, #168] @ 28f34 <__cxa_atexit@plt+0x1c784> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [r3, #-4] │ │ │ │ + ldr sl, [r3, #4] │ │ │ │ + str r8, [r2, #4]! │ │ │ │ + str r9, [r3] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str lr, [r2, #12] │ │ │ │ + str r7, [r2, #16] │ │ │ │ + str r0, [r2, #20] │ │ │ │ + sub r8, r6, #5 │ │ │ │ + sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 2abdc <__cxa_atexit@plt+0x1e42c> │ │ │ │ - ldr r3, [pc, #96] @ 2abec <__cxa_atexit@plt+0x1e43c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2abc4 <__cxa_atexit@plt+0x1e414> │ │ │ │ - ldr r3, [pc, #76] @ 2abf0 <__cxa_atexit@plt+0x1e440> │ │ │ │ + bhi 28f0c <__cxa_atexit@plt+0x1c75c> │ │ │ │ + ldr r3, [pc, #112] @ 28f38 <__cxa_atexit@plt+0x1c788> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2abd4 <__cxa_atexit@plt+0x1e424> │ │ │ │ - b 2ac4c <__cxa_atexit@plt+0x1e49c> │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r2, [pc, #108] @ 28f3c <__cxa_atexit@plt+0x1c78c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmda r5, {r3, r8} │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 28ef0 <__cxa_atexit@plt+0x1c740> │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, sl │ │ │ │ + b 1d054 <__cxa_atexit@plt+0x108a4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 2abf4 <__cxa_atexit@plt+0x1e444> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldr r7, [pc, #44] @ 28f40 <__cxa_atexit@plt+0x1c790> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #40] @ 28f44 <__cxa_atexit@plt+0x1c794> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - addseq r9, sp, #88, 30 @ 0x160 │ │ │ │ - addseq r9, sp, #44, 30 @ 0xb0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r1, [pc, #32] @ 2ac3c <__cxa_atexit@plt+0x1e48c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2ac34 <__cxa_atexit@plt+0x1e484> │ │ │ │ - b 2ac4c <__cxa_atexit@plt+0x1e49c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + adcseq lr, lr, #172 @ 0xac │ │ │ │ + @ instruction: 0xffff4188 │ │ │ │ + adcseq lr, lr, #100, 2 │ │ │ │ + addseq fp, sp, #100, 6 @ 0x90000001 │ │ │ │ + adcseq lr, lr, #24, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 28f78 <__cxa_atexit@plt+0x1c7c8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 28f80 <__cxa_atexit@plt+0x1c7d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff694 <__cxa_atexit@plt+0x3f2ee4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq sp, lr, #232, 30 @ 0x3a0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 28fd0 <__cxa_atexit@plt+0x1c820> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 28fd8 <__cxa_atexit@plt+0x1c828> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 28fdc <__cxa_atexit@plt+0x1c82c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff69c <__cxa_atexit@plt+0x3f2eec> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq sp, lr, #164, 30 @ 0x290 │ │ │ │ + adcseq lr, lr, #120 @ 0x78 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2901c <__cxa_atexit@plt+0x1c86c> │ │ │ │ + ldr r2, [pc, #36] @ 29024 <__cxa_atexit@plt+0x1c874> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - addseq r9, sp, #228, 28 @ 0xe40 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #220] @ 2ad38 <__cxa_atexit@plt+0x1e588> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq 2ad08 <__cxa_atexit@plt+0x1e558> │ │ │ │ - ldr ip, [r5] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5] │ │ │ │ - add r2, r6, #56 @ 0x38 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 2ad18 <__cxa_atexit@plt+0x1e568> │ │ │ │ - ldr r1, [pc, #168] @ 2ad40 <__cxa_atexit@plt+0x1e590> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #164] @ 2ad44 <__cxa_atexit@plt+0x1e594> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #160] @ 2ad48 <__cxa_atexit@plt+0x1e598> │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r3, r2, #13 │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr sl, [pc, #144] @ 2ad4c <__cxa_atexit@plt+0x1e59c> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r8, [r6, #8] │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 29074 <__cxa_atexit@plt+0x1c8c4> │ │ │ │ + ldr r2, [pc, #52] @ 29080 <__cxa_atexit@plt+0x1c8d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ mov r3, r6 │ │ │ │ - str r0, [r3, #12]! │ │ │ │ - ldr r0, [pc, #128] @ 2ad50 <__cxa_atexit@plt+0x1e5a0> │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 29134 <__cxa_atexit@plt+0x1c984> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 2913c <__cxa_atexit@plt+0x1c98c> │ │ │ │ + ldr r7, [pc, #188] @ 29178 <__cxa_atexit@plt+0x1c9c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #184] @ 2917c <__cxa_atexit@plt+0x1c9cc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #180] @ 29180 <__cxa_atexit@plt+0x1c9d0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - mov r1, r6 │ │ │ │ - str r0, [r1, #24]! │ │ │ │ - str r6, [r6, #32] │ │ │ │ - str sl, [r6, #36] @ 0x24 │ │ │ │ - add r0, r6, #40 @ 0x28 │ │ │ │ - stm r0, {r1, r3, lr} │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub sl, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, ip │ │ │ │ - b 29290 <__cxa_atexit@plt+0x1cae0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + sub r8, r6, #1 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 29158 <__cxa_atexit@plt+0x1c9a8> │ │ │ │ + ldr r7, [pc, #140] @ 29184 <__cxa_atexit@plt+0x1c9d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #136] @ 29188 <__cxa_atexit@plt+0x1c9d8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 29124 <__cxa_atexit@plt+0x1c974> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1d054 <__cxa_atexit@plt+0x108a4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 2ad3c <__cxa_atexit@plt+0x1e58c> │ │ │ │ + mov r6, r3 │ │ │ │ + b 29144 <__cxa_atexit@plt+0x1c994> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #72] @ 29194 <__cxa_atexit@plt+0x1c9e4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov sl, ip │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - addseq r9, sp, #12, 28 @ 0xc0 │ │ │ │ - @ instruction: 0xfffffb8c │ │ │ │ - @ instruction: 0xfffffdb4 │ │ │ │ - @ instruction: 0xfffffbc8 │ │ │ │ - adcseq ip, lr, #8, 6 @ 0x20000000 │ │ │ │ - adcseq ip, lr, #184, 4 @ 0x8000000b │ │ │ │ - addseq r9, sp, #208, 26 @ 0x3400 │ │ │ │ + ldr r7, [pc, #44] @ 2918c <__cxa_atexit@plt+0x1c9dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #40] @ 29190 <__cxa_atexit@plt+0x1c9e0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + adcseq sp, lr, #108, 28 @ 0x6c0 │ │ │ │ + @ instruction: 0xffff3f58 │ │ │ │ + adcseq sp, lr, #52, 30 @ 0xd0 │ │ │ │ + addseq fp, sp, #24, 2 │ │ │ │ + adcseq sp, lr, #204, 28 @ 0xcc0 │ │ │ │ + addseq fp, sp, #56, 4 @ 0x80000003 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 291c8 <__cxa_atexit@plt+0x1ca18> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 291d0 <__cxa_atexit@plt+0x1ca20> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6a4 <__cxa_atexit@plt+0x3f2ef4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq sp, lr, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r8, [r5, #12]! │ │ │ │ - ldr ip, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5] │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 2adfc <__cxa_atexit@plt+0x1e64c> │ │ │ │ - ldr r1, [pc, #136] @ 2ae18 <__cxa_atexit@plt+0x1e668> │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 29220 <__cxa_atexit@plt+0x1ca70> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 29228 <__cxa_atexit@plt+0x1ca78> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 2922c <__cxa_atexit@plt+0x1ca7c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6ac <__cxa_atexit@plt+0x3f2efc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq sp, lr, #84, 26 @ 0x1500 │ │ │ │ + adcseq sp, lr, #40, 28 @ 0x280 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2926c <__cxa_atexit@plt+0x1cabc> │ │ │ │ + ldr r2, [pc, #36] @ 29274 <__cxa_atexit@plt+0x1cac4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 292c4 <__cxa_atexit@plt+0x1cb14> │ │ │ │ + ldr r2, [pc, #52] @ 292d0 <__cxa_atexit@plt+0x1cb20> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 29384 <__cxa_atexit@plt+0x1cbd4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 2938c <__cxa_atexit@plt+0x1cbdc> │ │ │ │ + ldr r7, [pc, #188] @ 293c8 <__cxa_atexit@plt+0x1cc18> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #184] @ 293cc <__cxa_atexit@plt+0x1cc1c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #132] @ 2ae1c <__cxa_atexit@plt+0x1e66c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #128] @ 2ae20 <__cxa_atexit@plt+0x1e670> │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r3, r6, #13 │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r7, #4]! │ │ │ │ - ldr sl, [pc, #112] @ 2ae24 <__cxa_atexit@plt+0x1e674> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - mov r3, r7 │ │ │ │ - str r0, [r3, #12]! │ │ │ │ - ldr r0, [pc, #96] @ 2ae28 <__cxa_atexit@plt+0x1e678> │ │ │ │ + ldr r0, [pc, #180] @ 293d0 <__cxa_atexit@plt+0x1cc20> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - mov r1, r7 │ │ │ │ - str r0, [r1, #24]! │ │ │ │ - str r7, [r7, #32] │ │ │ │ - str sl, [r7, #36] @ 0x24 │ │ │ │ - add r0, r7, #40 @ 0x28 │ │ │ │ - stm r0, {r1, r3, lr} │ │ │ │ - str r2, [r7, #52] @ 0x34 │ │ │ │ - str r7, [r7, #20] │ │ │ │ - sub sl, r6, #3 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, ip │ │ │ │ - b 29290 <__cxa_atexit@plt+0x1cae0> │ │ │ │ - ldr r7, [pc, #40] @ 2ae2c <__cxa_atexit@plt+0x1e67c> │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + sub r8, r6, #1 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 293a8 <__cxa_atexit@plt+0x1cbf8> │ │ │ │ + ldr r7, [pc, #140] @ 293d4 <__cxa_atexit@plt+0x1cc24> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #136] @ 293d8 <__cxa_atexit@plt+0x1cc28> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 29374 <__cxa_atexit@plt+0x1cbc4> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1d054 <__cxa_atexit@plt+0x108a4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 29394 <__cxa_atexit@plt+0x1cbe4> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #72] @ 293e4 <__cxa_atexit@plt+0x1cc34> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov sl, ip │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffa94 │ │ │ │ - @ instruction: 0xfffffcbc │ │ │ │ - @ instruction: 0xfffffad0 │ │ │ │ - adcseq ip, lr, #16, 4 │ │ │ │ - adcseq ip, lr, #192, 2 @ 0x30 │ │ │ │ - addseq r9, sp, #40, 26 @ 0xa00 │ │ │ │ - addseq r9, sp, #32, 26 @ 0x800 │ │ │ │ + ldr r7, [pc, #44] @ 293dc <__cxa_atexit@plt+0x1cc2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #40] @ 293e0 <__cxa_atexit@plt+0x1cc30> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + adcseq sp, lr, #28, 24 @ 0x1c00 │ │ │ │ + @ instruction: 0xffff3d08 │ │ │ │ + adcseq sp, lr, #228, 24 @ 0xe400 │ │ │ │ + addseq sl, sp, #200, 28 @ 0xc80 │ │ │ │ + adcseq sp, lr, #124, 24 @ 0x7c00 │ │ │ │ + addseq sl, sp, #236, 30 @ 0x3b0 │ │ │ │ + addseq sl, sp, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 2ae84 <__cxa_atexit@plt+0x1e6d4> │ │ │ │ + bhi 2943c <__cxa_atexit@plt+0x1cc8c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2ae7c <__cxa_atexit@plt+0x1e6cc> │ │ │ │ - ldr r8, [pc, #40] @ 2ae8c <__cxa_atexit@plt+0x1e6dc> │ │ │ │ + beq 29434 <__cxa_atexit@plt+0x1cc84> │ │ │ │ + ldr r8, [pc, #40] @ 29444 <__cxa_atexit@plt+0x1cc94> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 2ae90 <__cxa_atexit@plt+0x1e6e0> │ │ │ │ + ldr r3, [pc, #36] @ 29448 <__cxa_atexit@plt+0x1cc98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 36fd0 <__cxa_atexit@plt+0x2a820> │ │ │ │ + b 3ff67c <__cxa_atexit@plt+0x3f2ecc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r9, sp, #224, 24 @ 0xe000 │ │ │ │ - adcseq ip, lr, #140 @ 0x8c │ │ │ │ - addseq r9, sp, #220, 24 @ 0xdc00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 2aefc <__cxa_atexit@plt+0x1e74c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 2aef4 <__cxa_atexit@plt+0x1e744> │ │ │ │ - ldr r3, [pc, #60] @ 2af04 <__cxa_atexit@plt+0x1e754> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ 2af08 <__cxa_atexit@plt+0x1e758> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ 2af0c <__cxa_atexit@plt+0x1e75c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #36] @ 2af10 <__cxa_atexit@plt+0x1e760> │ │ │ │ + addseq sl, sp, #112, 30 @ 0x1c0 │ │ │ │ + adcseq sp, lr, #212, 20 @ 0xd4000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 294f0 <__cxa_atexit@plt+0x1cd40> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [pc, #168] @ 29518 <__cxa_atexit@plt+0x1cd68> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - addseq r9, sp, #168, 24 @ 0xa800 │ │ │ │ - adcseq ip, lr, #32 │ │ │ │ - addseq r9, sp, #140, 24 @ 0x8c00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2af48 <__cxa_atexit@plt+0x1e798> │ │ │ │ - ldr r2, [pc, #28] @ 2af54 <__cxa_atexit@plt+0x1e7a4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq ip, lr, #20, 2 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #92 @ 0x5c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 2b0a4 <__cxa_atexit@plt+0x1e8f4> │ │ │ │ - ldr sl, [pc, #268] @ 2b0bc <__cxa_atexit@plt+0x1e90c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r9, [pc, #264] @ 2b0c0 <__cxa_atexit@plt+0x1e910> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #260] @ 2b0c4 <__cxa_atexit@plt+0x1e914> │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + and r0, r1, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 294b8 <__cxa_atexit@plt+0x1cd08> │ │ │ │ + ldr lr, [pc, #152] @ 29520 <__cxa_atexit@plt+0x1cd70> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr ip, [pc, #256] @ 2b0c8 <__cxa_atexit@plt+0x1e918> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r3, [pc, #252] @ 2b0cc <__cxa_atexit@plt+0x1e91c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r7, #92] @ 0x5c │ │ │ │ - ldr r3, [pc, #240] @ 2b0d0 <__cxa_atexit@plt+0x1e920> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #84] @ 0x54 │ │ │ │ - ldr r3, [pc, #232] @ 2b0d4 <__cxa_atexit@plt+0x1e924> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #76] @ 0x4c │ │ │ │ - ldr r3, [pc, #224] @ 2b0d8 <__cxa_atexit@plt+0x1e928> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #64] @ 0x40 │ │ │ │ - ldr r3, [pc, #216] @ 2b0dc <__cxa_atexit@plt+0x1e92c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #48] @ 0x30 │ │ │ │ - ldr r3, [pc, #208] @ 2b0e0 <__cxa_atexit@plt+0x1e930> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r7, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #196] @ 2b0e4 <__cxa_atexit@plt+0x1e934> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #188] @ 2b0e8 <__cxa_atexit@plt+0x1e938> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #184] @ 2b0ec <__cxa_atexit@plt+0x1e93c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - sub r1, r6, #14 │ │ │ │ - str r1, [r7, #88] @ 0x58 │ │ │ │ - sub r1, r6, #27 │ │ │ │ - str r1, [r7, #80] @ 0x50 │ │ │ │ - sub r1, r6, #43 @ 0x2b │ │ │ │ - str r1, [r7, #68] @ 0x44 │ │ │ │ - sub r1, r6, #71 @ 0x47 │ │ │ │ - str r1, [r7, #60] @ 0x3c │ │ │ │ - sub r1, r6, #55 @ 0x37 │ │ │ │ - str r1, [r7, #56] @ 0x38 │ │ │ │ - sub r1, r6, #63 @ 0x3f │ │ │ │ - str r1, [r7, #44] @ 0x2c │ │ │ │ - sub r1, r6, #79 @ 0x4f │ │ │ │ - sub r0, r6, #86 @ 0x56 │ │ │ │ - stmib r7, {r2, r8} │ │ │ │ - str r3, [r7, #12] │ │ │ │ - str r0, [r7, #16] │ │ │ │ - str sl, [r7, #20] │ │ │ │ - str r0, [r7, #24] │ │ │ │ - str ip, [r7, #28] │ │ │ │ - str r1, [r7, #32] │ │ │ │ - add r0, r9, #1 │ │ │ │ - str r0, [r7, #72] @ 0x48 │ │ │ │ - add r3, lr, #2 │ │ │ │ - str r3, [r7, #52] @ 0x34 │ │ │ │ - sub r7, r6, #5 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 2b0f0 <__cxa_atexit@plt+0x1e940> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #92 @ 0x5c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - addseq r9, sp, #244, 22 @ 0x3d000 │ │ │ │ - addseq r9, sp, #220, 22 @ 0x37000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - adcseq ip, lr, #136 @ 0x88 │ │ │ │ - adcseq ip, lr, #0 │ │ │ │ - adcseq fp, lr, #248, 30 @ 0x3e0 │ │ │ │ - adcseq fp, lr, #240, 30 @ 0x3c0 │ │ │ │ - adcseq fp, lr, #208, 30 @ 0x340 │ │ │ │ - adcseq fp, lr, #204, 30 @ 0x330 │ │ │ │ - adcseq fp, lr, #184, 30 @ 0x2e0 │ │ │ │ - adcseq fp, lr, #112, 30 @ 0x1c0 │ │ │ │ - adcseq fp, lr, #188, 30 @ 0x2f0 │ │ │ │ - addseq r9, sp, #32, 22 @ 0x8000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2b180 <__cxa_atexit@plt+0x1e9d0> │ │ │ │ - ldr r3, [pc, #148] @ 2b1a8 <__cxa_atexit@plt+0x1e9f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 2b15c <__cxa_atexit@plt+0x1e9ac> │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 2b16c <__cxa_atexit@plt+0x1e9bc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldr r0, [pc, #148] @ 29524 <__cxa_atexit@plt+0x1cd74> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [r1, #2] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6b4 <__cxa_atexit@plt+0x3f2f04> │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2b190 <__cxa_atexit@plt+0x1e9e0> │ │ │ │ - ldr r7, [pc, #116] @ 2b1b4 <__cxa_atexit@plt+0x1ea04> │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 294f8 <__cxa_atexit@plt+0x1cd48> │ │ │ │ + ldr r7, [pc, #80] @ 29528 <__cxa_atexit@plt+0x1cd78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r0, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 2b1b0 <__cxa_atexit@plt+0x1ea00> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 2b1ac <__cxa_atexit@plt+0x1e9fc> │ │ │ │ + ldr r7, [pc, #28] @ 2951c <__cxa_atexit@plt+0x1cd6c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, #8 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq sp, lr, #224, 20 @ 0xe0000 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - addseq r9, sp, #84, 20 @ 0x54000 │ │ │ │ - adcseq fp, lr, #24, 28 @ 0x180 │ │ │ │ - adcseq fp, lr, #224, 26 @ 0x3800 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + adcseq sp, lr, #156, 22 @ 0x27000 │ │ │ │ + adcseq sp, lr, #72, 20 @ 0x48000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 2b1fc <__cxa_atexit@plt+0x1ea4c> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2954c <__cxa_atexit@plt+0x1cd9c> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2b210 <__cxa_atexit@plt+0x1ea60> │ │ │ │ - ldr r2, [pc, #64] @ 2b224 <__cxa_atexit@plt+0x1ea74> │ │ │ │ + bcc 2957c <__cxa_atexit@plt+0x1cdcc> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #32] @ 2958c <__cxa_atexit@plt+0x1cddc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 2b220 <__cxa_atexit@plt+0x1ea70> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq fp, lr, #136, 26 @ 0x2200 │ │ │ │ - adcseq fp, lr, #60, 26 @ 0xf00 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 2b288 <__cxa_atexit@plt+0x1ead8> │ │ │ │ - ldr r7, [pc, #80] @ 2b29c <__cxa_atexit@plt+0x1eaec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 2b274 <__cxa_atexit@plt+0x1eac4> │ │ │ │ - ldr r3, [pc, #64] @ 2b2a0 <__cxa_atexit@plt+0x1eaf0> │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq sp, lr, #180, 18 @ 0x2d0000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 295cc <__cxa_atexit@plt+0x1ce1c> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #40] @ 295e8 <__cxa_atexit@plt+0x1ce38> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 295ec <__cxa_atexit@plt+0x1ce3c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2b280 <__cxa_atexit@plt+0x1ead0> │ │ │ │ - b 2b2e0 <__cxa_atexit@plt+0x1eb30> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq sp, lr, #96, 18 @ 0x180000 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 29678 <__cxa_atexit@plt+0x1cec8> │ │ │ │ + ldr r6, [pc, #132] @ 29698 <__cxa_atexit@plt+0x1cee8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r6, r7, r8} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 29664 <__cxa_atexit@plt+0x1ceb4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 29684 <__cxa_atexit@plt+0x1ced4> │ │ │ │ + ldr r2, [pc, #88] @ 2969c <__cxa_atexit@plt+0x1ceec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r7} │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 2b2a4 <__cxa_atexit@plt+0x1eaf4> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r9, sp, #80, 18 @ 0x140000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 2b2d4 <__cxa_atexit@plt+0x1eb24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2b2cc <__cxa_atexit@plt+0x1eb1c> │ │ │ │ - b 2b2e0 <__cxa_atexit@plt+0x1eb30> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 296ec <__cxa_atexit@plt+0x1cf3c> │ │ │ │ + ldr r2, [pc, #52] @ 296f8 <__cxa_atexit@plt+0x1cf48> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + str r7, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + addseq sl, sp, #168, 24 @ 0xa800 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 297b4 <__cxa_atexit@plt+0x1d004> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 297bc <__cxa_atexit@plt+0x1d00c> │ │ │ │ + ldr r7, [pc, #192] @ 297f8 <__cxa_atexit@plt+0x1d048> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #188] @ 297fc <__cxa_atexit@plt+0x1d04c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #184] @ 29800 <__cxa_atexit@plt+0x1d050> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #176] @ 29804 <__cxa_atexit@plt+0x1d054> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, lr} │ │ │ │ + sub r8, r6, #1 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 297d8 <__cxa_atexit@plt+0x1d028> │ │ │ │ + ldr r7, [pc, #144] @ 29808 <__cxa_atexit@plt+0x1d058> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #140] @ 2980c <__cxa_atexit@plt+0x1d05c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 297a4 <__cxa_atexit@plt+0x1cff4> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1d054 <__cxa_atexit@plt+0x108a4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 2b338 <__cxa_atexit@plt+0x1eb88> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 2b350 <__cxa_atexit@plt+0x1eba0> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 2b368 <__cxa_atexit@plt+0x1ebb8> │ │ │ │ - ldr r3, [pc, #136] @ 2b398 <__cxa_atexit@plt+0x1ebe8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #5] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, r9} │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 2b368 <__cxa_atexit@plt+0x1ebb8> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 2b37c <__cxa_atexit@plt+0x1ebcc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ + b 297c4 <__cxa_atexit@plt+0x1d014> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #76] @ 29818 <__cxa_atexit@plt+0x1d068> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #84] @ 2b394 <__cxa_atexit@plt+0x1ebe4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb5f4 <__cxa_atexit@plt+0x3dee44> │ │ │ │ - ldr r3, [pc, #56] @ 2b390 <__cxa_atexit@plt+0x1ebe0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb5f4 <__cxa_atexit@plt+0x3dee44> │ │ │ │ - ldr r7, [pc, #48] @ 2b3a0 <__cxa_atexit@plt+0x1ebf0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [pc, #48] @ 29810 <__cxa_atexit@plt+0x1d060> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #44] @ 29814 <__cxa_atexit@plt+0x1d064> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 2b39c <__cxa_atexit@plt+0x1ebec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb5f4 <__cxa_atexit@plt+0x3dee44> │ │ │ │ - adcseq fp, lr, #4, 26 @ 0x100 │ │ │ │ - adcseq fp, lr, #28, 26 @ 0x700 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - adcseq fp, lr, #220, 24 @ 0xdc00 │ │ │ │ - adcseq fp, lr, #144, 22 @ 0x24000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + adcseq sp, lr, #68, 16 @ 0x440000 │ │ │ │ + adcseq sp, lr, #228, 14 @ 0x3900000 │ │ │ │ + @ instruction: 0xffff38d8 │ │ │ │ + adcseq sp, lr, #180, 16 @ 0xb40000 │ │ │ │ + addseq sl, sp, #152, 20 @ 0x98000 │ │ │ │ + adcseq sp, lr, #76, 16 @ 0x4c0000 │ │ │ │ + addseq sl, sp, #244, 22 @ 0x3d000 │ │ │ │ + addseq sl, sp, #140, 22 @ 0x23000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 2b3cc <__cxa_atexit@plt+0x1ec1c> │ │ │ │ - ldr r7, [pc, #40] @ 2b3e8 <__cxa_atexit@plt+0x1ec38> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 2b3e4 <__cxa_atexit@plt+0x1ec34> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb5f4 <__cxa_atexit@plt+0x3dee44> │ │ │ │ - adcseq fp, lr, #140, 24 @ 0x8c00 │ │ │ │ - adcseq fp, lr, #64, 22 @ 0x10000 │ │ │ │ - addseq r9, sp, #88, 16 @ 0x580000 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 29844 <__cxa_atexit@plt+0x1d094> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + addseq sl, sp, #116, 22 @ 0x1d000 │ │ │ │ + addseq sl, sp, #140, 22 @ 0x23000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 2b440 <__cxa_atexit@plt+0x1ec90> │ │ │ │ + bhi 2989c <__cxa_atexit@plt+0x1d0ec> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2b438 <__cxa_atexit@plt+0x1ec88> │ │ │ │ - ldr r3, [pc, #40] @ 2b448 <__cxa_atexit@plt+0x1ec98> │ │ │ │ + beq 29894 <__cxa_atexit@plt+0x1d0e4> │ │ │ │ + ldr r8, [pc, #40] @ 298a4 <__cxa_atexit@plt+0x1d0f4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 298a8 <__cxa_atexit@plt+0x1d0f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r8, [pc, #28] @ 2b44c <__cxa_atexit@plt+0x1ec9c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ mov r5, r9 │ │ │ │ - b 14b56c <__cxa_atexit@plt+0x13edbc> │ │ │ │ + b 3ff67c <__cxa_atexit@plt+0x3f2ecc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq fp, lr, #216, 20 @ 0xd8000 │ │ │ │ - adcseq fp, lr, #52, 24 @ 0x3400 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 2b470 <__cxa_atexit@plt+0x1ecc0> │ │ │ │ + addseq sl, sp, #76, 22 @ 0x13000 │ │ │ │ + adcseq sp, lr, #116, 12 @ 0x7400000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 29950 <__cxa_atexit@plt+0x1d1a0> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [pc, #168] @ 29978 <__cxa_atexit@plt+0x1d1c8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + and r0, r1, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 29918 <__cxa_atexit@plt+0x1d168> │ │ │ │ + ldr lr, [pc, #152] @ 29980 <__cxa_atexit@plt+0x1d1d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #148] @ 29984 <__cxa_atexit@plt+0x1d1d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [r1, #2] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6bc <__cxa_atexit@plt+0x3f2f0c> │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 29958 <__cxa_atexit@plt+0x1d1a8> │ │ │ │ + ldr r7, [pc, #80] @ 29988 <__cxa_atexit@plt+0x1d1d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq fp, lr, #168, 20 @ 0xa8000 │ │ │ │ - andeq r0, r2, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2b49c <__cxa_atexit@plt+0x1ecec> │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 2b4b0 <__cxa_atexit@plt+0x1ed00> │ │ │ │ - ldr r7, [pc, #8] @ 2b4ac <__cxa_atexit@plt+0x1ecfc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 2997c <__cxa_atexit@plt+0x1d1cc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r6, #8 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq sp, lr, #128, 12 @ 0x8000000 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + adcseq sp, lr, #60, 14 @ 0xf00000 │ │ │ │ + adcseq sp, lr, #232, 10 @ 0x3a000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 299ac <__cxa_atexit@plt+0x1d1fc> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - addseq r9, sp, #228, 14 @ 0x3900000 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r3, [pc, #92] @ 2b518 <__cxa_atexit@plt+0x1ed68> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 299dc <__cxa_atexit@plt+0x1d22c> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #32] @ 299ec <__cxa_atexit@plt+0x1d23c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq sp, lr, #84, 10 @ 0x15000000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 29a2c <__cxa_atexit@plt+0x1d27c> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #40] @ 29a48 <__cxa_atexit@plt+0x1d298> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 29a4c <__cxa_atexit@plt+0x1d29c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 2b4f4 <__cxa_atexit@plt+0x1ed44> │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - subs r2, r2, #1 │ │ │ │ - beq 2b508 <__cxa_atexit@plt+0x1ed58> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2b510 <__cxa_atexit@plt+0x1ed60> │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - b 2b4bc <__cxa_atexit@plt+0x1ed0c> │ │ │ │ - ldr r7, [pc, #32] @ 2b51c <__cxa_atexit@plt+0x1ed6c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq sp, lr, #0, 10 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 29ad8 <__cxa_atexit@plt+0x1d328> │ │ │ │ + ldr r6, [pc, #132] @ 29af8 <__cxa_atexit@plt+0x1d348> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r6, r7, r8} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 29ac4 <__cxa_atexit@plt+0x1d314> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 29ae4 <__cxa_atexit@plt+0x1d334> │ │ │ │ + ldr r2, [pc, #88] @ 29afc <__cxa_atexit@plt+0x1d34c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r7} │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - adcseq fp, lr, #4, 20 @ 0x4000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b 2b4b0 <__cxa_atexit@plt+0x1ed00> │ │ │ │ - addseq r9, sp, #76, 14 @ 0x1300000 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 29b4c <__cxa_atexit@plt+0x1d39c> │ │ │ │ + ldr r2, [pc, #52] @ 29b58 <__cxa_atexit@plt+0x1d3a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + str r7, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + addseq sl, sp, #132, 16 @ 0x840000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 2b590 <__cxa_atexit@plt+0x1ede0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 2b588 <__cxa_atexit@plt+0x1edd8> │ │ │ │ - ldr r3, [pc, #44] @ 2b598 <__cxa_atexit@plt+0x1ede8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #32] @ 2b59c <__cxa_atexit@plt+0x1edec> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r9 │ │ │ │ - b 7d738 <__cxa_atexit@plt+0x70f88> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 29c14 <__cxa_atexit@plt+0x1d464> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 29c1c <__cxa_atexit@plt+0x1d46c> │ │ │ │ + ldr r7, [pc, #192] @ 29c58 <__cxa_atexit@plt+0x1d4a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #188] @ 29c5c <__cxa_atexit@plt+0x1d4ac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #184] @ 29c60 <__cxa_atexit@plt+0x1d4b0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #176] @ 29c64 <__cxa_atexit@plt+0x1d4b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, lr} │ │ │ │ + sub r8, r6, #1 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 29c38 <__cxa_atexit@plt+0x1d488> │ │ │ │ + ldr r7, [pc, #144] @ 29c68 <__cxa_atexit@plt+0x1d4b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #140] @ 29c6c <__cxa_atexit@plt+0x1d4bc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 29c04 <__cxa_atexit@plt+0x1d454> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1d054 <__cxa_atexit@plt+0x108a4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 29c24 <__cxa_atexit@plt+0x1d474> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #76] @ 29c78 <__cxa_atexit@plt+0x1d4c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 29c70 <__cxa_atexit@plt+0x1d4c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #44] @ 29c74 <__cxa_atexit@plt+0x1d4c4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - adcseq fp, lr, #140, 18 @ 0x230000 │ │ │ │ - adcseq fp, lr, #236, 20 @ 0xec000 │ │ │ │ - addseq r9, sp, #0, 14 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + adcseq sp, lr, #228, 6 @ 0x90000003 │ │ │ │ + adcseq sp, lr, #132, 6 @ 0x10000002 │ │ │ │ + @ instruction: 0xffff3478 │ │ │ │ + adcseq sp, lr, #84, 8 @ 0x54000000 │ │ │ │ + addseq sl, sp, #56, 12 @ 0x3800000 │ │ │ │ + adcseq sp, lr, #236, 6 @ 0xb0000003 │ │ │ │ + addseq sl, sp, #208, 14 @ 0x3400000 │ │ │ │ + addseq sl, sp, #104, 14 @ 0x1a00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 29ca4 <__cxa_atexit@plt+0x1d4f4> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + addseq sl, sp, #80, 14 @ 0x1400000 │ │ │ │ + addseq sl, sp, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 2b5f4 <__cxa_atexit@plt+0x1ee44> │ │ │ │ + bhi 29cfc <__cxa_atexit@plt+0x1d54c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2b5ec <__cxa_atexit@plt+0x1ee3c> │ │ │ │ - ldr r8, [pc, #40] @ 2b5fc <__cxa_atexit@plt+0x1ee4c> │ │ │ │ + beq 29cf4 <__cxa_atexit@plt+0x1d544> │ │ │ │ + ldr r8, [pc, #40] @ 29d04 <__cxa_atexit@plt+0x1d554> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 2b600 <__cxa_atexit@plt+0x1ee50> │ │ │ │ + ldr r3, [pc, #36] @ 29d08 <__cxa_atexit@plt+0x1d558> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 14b56c <__cxa_atexit@plt+0x13edbc> │ │ │ │ + b 3ff67c <__cxa_atexit@plt+0x3f2ecc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r9, sp, #16, 12 @ 0x1000000 │ │ │ │ - adcseq fp, lr, #28, 18 @ 0x70000 │ │ │ │ - addseq r9, sp, #188, 12 @ 0xbc00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 2b658 <__cxa_atexit@plt+0x1eea8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 2b650 <__cxa_atexit@plt+0x1eea0> │ │ │ │ - ldr r8, [pc, #40] @ 2b660 <__cxa_atexit@plt+0x1eeb0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 2b664 <__cxa_atexit@plt+0x1eeb4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 14b56c <__cxa_atexit@plt+0x13edbc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + addseq sl, sp, #40, 14 @ 0xa00000 │ │ │ │ + adcseq sp, lr, #20, 4 @ 0x40000001 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 29d8c <__cxa_atexit@plt+0x1d5dc> │ │ │ │ + ldr lr, [pc, #108] @ 29d94 <__cxa_atexit@plt+0x1d5e4> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r3, r7, #8 │ │ │ │ + ldm r3, {r0, r1, r3} │ │ │ │ + ldr r8, [pc, #96] @ 29d98 <__cxa_atexit@plt+0x1d5e8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq 29d70 <__cxa_atexit@plt+0x1d5c0> │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 29d80 <__cxa_atexit@plt+0x1d5d0> │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r9, [r3, #2] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r9, sp, #192, 10 @ 0x30000000 │ │ │ │ - adcseq fp, lr, #184, 16 @ 0xb80000 │ │ │ │ - addseq r9, sp, #120, 12 @ 0x7800000 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + adcseq sp, lr, #24, 4 @ 0x80000001 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 29dc8 <__cxa_atexit@plt+0x1d618> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 29e2c <__cxa_atexit@plt+0x1d67c> │ │ │ │ + ldr r2, [pc, #64] @ 29e3c <__cxa_atexit@plt+0x1d68c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ 29e40 <__cxa_atexit@plt+0x1d690> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + adcseq sp, lr, #28, 2 │ │ │ │ + addseq sl, sp, #216, 10 @ 0x36000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 2b6bc <__cxa_atexit@plt+0x1ef0c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 2b6b4 <__cxa_atexit@plt+0x1ef04> │ │ │ │ - ldr r8, [pc, #40] @ 2b6c4 <__cxa_atexit@plt+0x1ef14> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 2b6c8 <__cxa_atexit@plt+0x1ef18> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 14b56c <__cxa_atexit@plt+0x13edbc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 29ee4 <__cxa_atexit@plt+0x1d734> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 29eec <__cxa_atexit@plt+0x1d73c> │ │ │ │ + ldr r7, [pc, #168] @ 29f28 <__cxa_atexit@plt+0x1d778> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #164] @ 29f2c <__cxa_atexit@plt+0x1d77c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + sub r8, r6, #2 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 29f08 <__cxa_atexit@plt+0x1d758> │ │ │ │ + ldr r7, [pc, #136] @ 29f30 <__cxa_atexit@plt+0x1d780> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #132] @ 29f34 <__cxa_atexit@plt+0x1d784> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 29ed4 <__cxa_atexit@plt+0x1d724> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1d054 <__cxa_atexit@plt+0x108a4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 29ef4 <__cxa_atexit@plt+0x1d744> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #68] @ 29f40 <__cxa_atexit@plt+0x1d790> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 29f38 <__cxa_atexit@plt+0x1d788> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #36] @ 29f3c <__cxa_atexit@plt+0x1d78c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - addseq r9, sp, #112, 10 @ 0x1c000000 │ │ │ │ - adcseq fp, lr, #84, 16 @ 0x540000 │ │ │ │ - addseq r9, sp, #84, 12 @ 0x5400000 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + @ instruction: 0xffff31a8 │ │ │ │ + adcseq sp, lr, #220 @ 0xdc │ │ │ │ + addseq sl, sp, #104, 6 @ 0xa0000001 │ │ │ │ + adcseq sp, lr, #116 @ 0x74 │ │ │ │ + addseq sl, sp, #60, 10 @ 0xf000000 │ │ │ │ + addseq sl, sp, #220, 8 @ 0xdc000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 29f6c <__cxa_atexit@plt+0x1d7bc> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + addseq sl, sp, #196, 8 @ 0xc4000000 │ │ │ │ + addseq sl, sp, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 2b72c <__cxa_atexit@plt+0x1ef7c> │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 29fc8 <__cxa_atexit@plt+0x1d818> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 2b724 <__cxa_atexit@plt+0x1ef74> │ │ │ │ - ldr r9, [pc, #52] @ 2b734 <__cxa_atexit@plt+0x1ef84> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, #48] @ 2b738 <__cxa_atexit@plt+0x1ef88> │ │ │ │ + beq 29fc0 <__cxa_atexit@plt+0x1d810> │ │ │ │ + ldr r3, [pc, #44] @ 29fd0 <__cxa_atexit@plt+0x1d820> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #36] @ 2b73c <__cxa_atexit@plt+0x1ef8c> │ │ │ │ + ldr r5, [pc, #32] @ 29fd4 <__cxa_atexit@plt+0x1d824> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ + mov r5, r9 │ │ │ │ + b 99e47c <__cxa_atexit@plt+0x991ccc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r9, sp, #40, 12 @ 0x2800000 │ │ │ │ - adcseq fp, lr, #240, 14 @ 0x3c00000 │ │ │ │ - adcseq fp, lr, #232, 14 @ 0x3a00000 │ │ │ │ - addseq r9, sp, #244, 10 @ 0x3d000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 2b79c <__cxa_atexit@plt+0x1efec> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 2b794 <__cxa_atexit@plt+0x1efe4> │ │ │ │ - ldr r8, [pc, #48] @ 2b7a4 <__cxa_atexit@plt+0x1eff4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #44] @ 2b7a8 <__cxa_atexit@plt+0x1eff8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, #40] @ 2b7ac <__cxa_atexit@plt+0x1effc> │ │ │ │ + adcseq ip, lr, #84, 30 @ 0x150 │ │ │ │ + adcseq sp, lr, #132 @ 0x84 │ │ │ │ + addseq sl, sp, #208, 8 @ 0xd0000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2a028 <__cxa_atexit@plt+0x1d878> │ │ │ │ + ldr r2, [pc, #56] @ 2a034 <__cxa_atexit@plt+0x1d884> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 2a038 <__cxa_atexit@plt+0x1d888> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, sl │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 2a03c <__cxa_atexit@plt+0x1d88c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rsbeq r1, sl, #48, 20 @ 0x30000 │ │ │ │ - addseq r9, sp, #192, 10 @ 0x30000000 │ │ │ │ - adcseq fp, lr, #116, 14 @ 0x1d00000 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq sp, lr, #40 @ 0x28 │ │ │ │ + adcseq ip, lr, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2b7e0 <__cxa_atexit@plt+0x1f030> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 2b7e8 <__cxa_atexit@plt+0x1f038> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 2b890 <__cxa_atexit@plt+0x1f0e0> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq sl, sp, #80, 8 @ 0x50000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2a0a0 <__cxa_atexit@plt+0x1d8f0> │ │ │ │ + ldr r3, [pc, #48] @ 2a0b0 <__cxa_atexit@plt+0x1d900> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 2a0b4 <__cxa_atexit@plt+0x1d904> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq fp, lr, #128, 14 @ 0x2000000 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq ip, lr, #164, 30 @ 0x290 │ │ │ │ + addseq sl, sp, #236, 6 @ 0xb0000003 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2b84c <__cxa_atexit@plt+0x1f09c> │ │ │ │ - ldr r2, [pc, #76] @ 2b854 <__cxa_atexit@plt+0x1f0a4> │ │ │ │ + bhi 2a17c <__cxa_atexit@plt+0x1d9cc> │ │ │ │ + ldr r2, [pc, #188] @ 2a198 <__cxa_atexit@plt+0x1d9e8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #68] @ 2b858 <__cxa_atexit@plt+0x1f0a8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2b840 <__cxa_atexit@plt+0x1f090> │ │ │ │ - ldr r3, [pc, #44] @ 2b85c <__cxa_atexit@plt+0x1f0ac> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 58d10 <__cxa_atexit@plt+0x4c560> │ │ │ │ - ldr r0, [r7] │ │ │ │ + beq 2a164 <__cxa_atexit@plt+0x1d9b4> │ │ │ │ + ldr r2, [pc, #160] @ 2a19c <__cxa_atexit@plt+0x1d9ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2a170 <__cxa_atexit@plt+0x1d9c0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 2a184 <__cxa_atexit@plt+0x1d9d4> │ │ │ │ + ldr ip, [pc, #112] @ 2a1a0 <__cxa_atexit@plt+0x1d9f0> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 2a1a4 <__cxa_atexit@plt+0x1d9f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - adcseq fp, lr, #60, 14 @ 0xf00000 │ │ │ │ - adcseq fp, lr, #60, 16 @ 0x3c0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2b880 <__cxa_atexit@plt+0x1f0d0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 58d10 <__cxa_atexit@plt+0x4c560> │ │ │ │ - adcseq fp, lr, #252, 14 @ 0x3f00000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2b93c <__cxa_atexit@plt+0x1f18c> │ │ │ │ - ldr r7, [pc, #192] @ 2b964 <__cxa_atexit@plt+0x1f1b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 2b918 <__cxa_atexit@plt+0x1f168> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 2b928 <__cxa_atexit@plt+0x1f178> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 2b94c <__cxa_atexit@plt+0x1f19c> │ │ │ │ - ldr r9, [pc, #160] @ 2b970 <__cxa_atexit@plt+0x1f1c0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, #156] @ 2b974 <__cxa_atexit@plt+0x1f1c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #152] @ 2b978 <__cxa_atexit@plt+0x1f1c8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r8, #2] │ │ │ │ - ldr r7, [r8, #6] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - mov r3, r6 │ │ │ │ - str r9, [r3, #12]! │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r3, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - sub r7, r2, #5 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 2b96c <__cxa_atexit@plt+0x1f1bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 2b968 <__cxa_atexit@plt+0x1f1b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - addseq r9, sp, #24, 8 @ 0x18000000 │ │ │ │ - addseq r9, sp, #72, 6 @ 0x20000001 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - adcseq fp, lr, #116, 14 @ 0x1d00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2b9f0 <__cxa_atexit@plt+0x1f240> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2ba04 <__cxa_atexit@plt+0x1f254> │ │ │ │ - ldr r8, [pc, #112] @ 2ba18 <__cxa_atexit@plt+0x1f268> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #108] @ 2ba1c <__cxa_atexit@plt+0x1f26c> │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq sl, sp, #0, 6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 2a240 <__cxa_atexit@plt+0x1da90> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #104] @ 2ba20 <__cxa_atexit@plt+0x1f270> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2a220 <__cxa_atexit@plt+0x1da70> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 2a22c <__cxa_atexit@plt+0x1da7c> │ │ │ │ + ldr lr, [pc, #84] @ 2a244 <__cxa_atexit@plt+0x1da94> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 2a248 <__cxa_atexit@plt+0x1da98> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ str r1, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - mov r1, r6 │ │ │ │ - str r8, [r1, #12]! │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - sub r7, r3, #5 │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 2ba14 <__cxa_atexit@plt+0x1f264> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - addseq r9, sp, #128, 4 │ │ │ │ - @ instruction: 0xfffffe48 │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - adcseq fp, lr, #156, 12 @ 0x9c00000 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq sl, sp, #92, 4 @ 0xc0000005 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub lr, r5, #16 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 2baf4 <__cxa_atexit@plt+0x1f344> │ │ │ │ - ldr r1, [pc, #208] @ 2bb14 <__cxa_atexit@plt+0x1f364> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2a2a4 <__cxa_atexit@plt+0x1daf4> │ │ │ │ + ldr r2, [pc, #60] @ 2a2b0 <__cxa_atexit@plt+0x1db00> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 2a2b4 <__cxa_atexit@plt+0x1db04> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r3, [pc, #196] @ 2bb18 <__cxa_atexit@plt+0x1f368> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 2baa8 <__cxa_atexit@plt+0x1f2f8> │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 2ba94 <__cxa_atexit@plt+0x1f2e4> │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 2bab4 <__cxa_atexit@plt+0x1f304> │ │ │ │ - bic r0, r7, #3 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 2bab4 <__cxa_atexit@plt+0x1f304> │ │ │ │ - ldr r7, [pc, #128] @ 2bb1c <__cxa_atexit@plt+0x1f36c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 2bb00 <__cxa_atexit@plt+0x1f350> │ │ │ │ - ldr r7, [pc, #84] @ 2bb20 <__cxa_atexit@plt+0x1f370> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #76] @ 2bb24 <__cxa_atexit@plt+0x1f374> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r0, #20 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - adcseq fp, lr, #252, 8 @ 0xfc000000 │ │ │ │ - adcseq fp, lr, #212, 10 @ 0x35000000 │ │ │ │ - adcseq fp, lr, #168, 10 @ 0x2a000000 │ │ │ │ - adcseq fp, lr, #160, 10 @ 0x28000000 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 2bb5c <__cxa_atexit@plt+0x1f3ac> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 2bb70 <__cxa_atexit@plt+0x1f3c0> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2bb70 <__cxa_atexit@plt+0x1f3c0> │ │ │ │ - ldr r7, [pc, #92] @ 2bbc0 <__cxa_atexit@plt+0x1f410> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 2bbb0 <__cxa_atexit@plt+0x1f400> │ │ │ │ - ldr r7, [pc, #60] @ 2bbc4 <__cxa_atexit@plt+0x1f414> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #52] @ 2bbc8 <__cxa_atexit@plt+0x1f418> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq fp, lr, #12, 10 @ 0x3000000 │ │ │ │ - adcseq fp, lr, #236, 8 @ 0xec000000 │ │ │ │ - adcseq fp, lr, #228, 8 @ 0xe4000000 │ │ │ │ - addseq r9, sp, #196 @ 0xc4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2bc2c <__cxa_atexit@plt+0x1f47c> │ │ │ │ - ldr r2, [pc, #72] @ 2bc34 <__cxa_atexit@plt+0x1f484> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq sl, sp, #216, 2 @ 0x36 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2a320 <__cxa_atexit@plt+0x1db70> │ │ │ │ + ldr r2, [pc, #56] @ 2a32c <__cxa_atexit@plt+0x1db7c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r2, [pc, #52] @ 2bc38 <__cxa_atexit@plt+0x1f488> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - add lr, r5, #8 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 2bc20 <__cxa_atexit@plt+0x1f470> │ │ │ │ - mov r7, r3 │ │ │ │ - b 2bc48 <__cxa_atexit@plt+0x1f498> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 2a330 <__cxa_atexit@plt+0x1db80> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 2a334 <__cxa_atexit@plt+0x1db84> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - adcseq fp, lr, #76, 6 @ 0x30000001 │ │ │ │ - addseq r9, sp, #84 @ 0x54 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq ip, lr, #48, 26 @ 0xc00 │ │ │ │ + adcseq ip, lr, #232, 22 @ 0x3a000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq sl, sp, #88, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2bca0 <__cxa_atexit@plt+0x1f4f0> │ │ │ │ - ldr r3, [pc, #88] @ 2bcbc <__cxa_atexit@plt+0x1f50c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 2bcb4 <__cxa_atexit@plt+0x1f504> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2bca0 <__cxa_atexit@plt+0x1f4f0> │ │ │ │ - ldr r3, [pc, #60] @ 2bcc0 <__cxa_atexit@plt+0x1f510> │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2a398 <__cxa_atexit@plt+0x1dbe8> │ │ │ │ + ldr r3, [pc, #48] @ 2a3a8 <__cxa_atexit@plt+0x1dbf8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 2a3ac <__cxa_atexit@plt+0x1dbfc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq ip, lr, #172, 24 @ 0xac00 │ │ │ │ + addseq sl, sp, #244 @ 0xf4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2a474 <__cxa_atexit@plt+0x1dcc4> │ │ │ │ + ldr r2, [pc, #188] @ 2a490 <__cxa_atexit@plt+0x1dce0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2bcb4 <__cxa_atexit@plt+0x1f504> │ │ │ │ - b 2bd2c <__cxa_atexit@plt+0x1f57c> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + beq 2a45c <__cxa_atexit@plt+0x1dcac> │ │ │ │ + ldr r2, [pc, #160] @ 2a494 <__cxa_atexit@plt+0x1dce4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2a468 <__cxa_atexit@plt+0x1dcb8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 2a47c <__cxa_atexit@plt+0x1dccc> │ │ │ │ + ldr ip, [pc, #112] @ 2a498 <__cxa_atexit@plt+0x1dce8> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 2a49c <__cxa_atexit@plt+0x1dcec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - addseq r8, sp, #204, 30 @ 0x330 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq sl, sp, #8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2bd00 <__cxa_atexit@plt+0x1f550> │ │ │ │ - ldr r3, [pc, #56] @ 2bd1c <__cxa_atexit@plt+0x1f56c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 2a538 <__cxa_atexit@plt+0x1dd88> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 2bd14 <__cxa_atexit@plt+0x1f564> │ │ │ │ - b 2bd2c <__cxa_atexit@plt+0x1f57c> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ - bx r0 │ │ │ │ + beq 2a518 <__cxa_atexit@plt+0x1dd68> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 2a524 <__cxa_atexit@plt+0x1dd74> │ │ │ │ + ldr lr, [pc, #84] @ 2a53c <__cxa_atexit@plt+0x1dd8c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 2a540 <__cxa_atexit@plt+0x1dd90> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r8, sp, #112, 30 @ 0x1c0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq r9, sp, #100, 30 @ 0x190 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 2bddc <__cxa_atexit@plt+0x1f62c> │ │ │ │ - ldr r6, [pc, #288] @ 2be64 <__cxa_atexit@plt+0x1f6b4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r6, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2be4c <__cxa_atexit@plt+0x1f69c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 2be58 <__cxa_atexit@plt+0x1f6a8> │ │ │ │ - ldr r2, [pc, #244] @ 2be68 <__cxa_atexit@plt+0x1f6b8> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2a59c <__cxa_atexit@plt+0x1ddec> │ │ │ │ + ldr r2, [pc, #60] @ 2a5a8 <__cxa_atexit@plt+0x1ddf8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #240] @ 2be6c <__cxa_atexit@plt+0x1f6bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #236] @ 2be70 <__cxa_atexit@plt+0x1f6c0> │ │ │ │ + ldr r1, [pc, #56] @ 2a5ac <__cxa_atexit@plt+0x1ddfc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r9, sp, #224, 28 @ 0xe00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2a600 <__cxa_atexit@plt+0x1de50> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 2a608 <__cxa_atexit@plt+0x1de58> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 2a3c0 <__cxa_atexit@plt+0x1dc10> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq ip, lr, #96, 18 @ 0x180000 │ │ │ │ + addseq r9, sp, #168, 28 @ 0xa80 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2a69c <__cxa_atexit@plt+0x1deec> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2a6a4 <__cxa_atexit@plt+0x1def4> │ │ │ │ + ldr r1, [pc, #116] @ 2a6b8 <__cxa_atexit@plt+0x1df08> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #232] @ 2be74 <__cxa_atexit@plt+0x1f6c4> │ │ │ │ + ldr r0, [pc, #112] @ 2a6bc <__cxa_atexit@plt+0x1df0c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r2, [pc, #212] @ 2be78 <__cxa_atexit@plt+0x1f6c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r7, [r9, #20] │ │ │ │ - str r7, [r9, #8] │ │ │ │ - mov r7, r5 │ │ │ │ - str r0, [r7, #-12]! │ │ │ │ - ldr r2, [pc, #184] @ 2be7c <__cxa_atexit@plt+0x1f6cc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - mov r8, r9 │ │ │ │ - str r2, [r8, #12]! │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3eb71c <__cxa_atexit@plt+0x3def6c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 2be58 <__cxa_atexit@plt+0x1f6a8> │ │ │ │ - ldr r3, [pc, #140] @ 2be80 <__cxa_atexit@plt+0x1f6d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #136] @ 2be84 <__cxa_atexit@plt+0x1f6d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #132] @ 2be88 <__cxa_atexit@plt+0x1f6d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #128] @ 2be8c <__cxa_atexit@plt+0x1f6dc> │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #88] @ 2a6c0 <__cxa_atexit@plt+0x1df10> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldmib r5, {r0, sl} │ │ │ │ - add r3, r3, #1 │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r3, [pc, #104] @ 2be90 <__cxa_atexit@plt+0x1f6e0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r0, [r9, #20] │ │ │ │ - str r0, [r9, #8] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #84] @ 2be94 <__cxa_atexit@plt+0x1f6e4> │ │ │ │ + ldr lr, [pc, #80] @ 2a6c4 <__cxa_atexit@plt+0x1df14> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + ldr r3, [pc, #56] @ 2a6c8 <__cxa_atexit@plt+0x1df18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - mov r8, r9 │ │ │ │ - str r3, [r8, #12]! │ │ │ │ - b 3eb71c <__cxa_atexit@plt+0x3def6c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ + add r8, r3, #1 │ │ │ │ + sub sl, r6, #6 │ │ │ │ + b 99e36c <__cxa_atexit@plt+0x991bbc> │ │ │ │ + mov r6, r3 │ │ │ │ + b 2a6ac <__cxa_atexit@plt+0x1defc> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq ip, lr, #4, 18 @ 0x10000 │ │ │ │ + adcseq ip, lr, #220, 18 @ 0x370000 │ │ │ │ + adcseq ip, lr, #216, 16 @ 0xd80000 │ │ │ │ + adcseq ip, lr, #168, 18 @ 0x2a0000 │ │ │ │ + addseq r9, sp, #232, 26 @ 0x3a00 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2a73c <__cxa_atexit@plt+0x1df8c> │ │ │ │ + ldr lr, [pc, #88] @ 2a74c <__cxa_atexit@plt+0x1df9c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 2a750 <__cxa_atexit@plt+0x1dfa0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 2a754 <__cxa_atexit@plt+0x1dfa4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 2a0c8 <__cxa_atexit@plt+0x1d918> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - addseq r8, sp, #172, 28 @ 0xac0 │ │ │ │ - addseq r8, sp, #28, 30 @ 0x70 │ │ │ │ - andeq r0, r0, ip, asr #3 │ │ │ │ - adcseq fp, lr, #116, 2 │ │ │ │ - adcseq fp, lr, #36, 4 @ 0x40000002 │ │ │ │ - adcseq fp, lr, #184, 4 @ 0x8000000b │ │ │ │ - addseq r8, sp, #44, 28 @ 0x2c0 │ │ │ │ - addseq r8, sp, #156, 28 @ 0x9c0 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - adcseq fp, lr, #244 @ 0xf4 │ │ │ │ - adcseq fp, lr, #160, 2 @ 0x28 │ │ │ │ - adcseq fp, lr, #60, 4 @ 0xc0000003 │ │ │ │ - addseq r8, sp, #248, 26 @ 0x3e00 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + adcseq ip, lr, #52, 18 @ 0xd0000 │ │ │ │ + adcseq ip, lr, #48, 16 @ 0x300000 │ │ │ │ + addseq r9, sp, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 2bf28 <__cxa_atexit@plt+0x1f778> │ │ │ │ - ldr r2, [pc, #116] @ 2bf34 <__cxa_atexit@plt+0x1f784> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #112] @ 2bf38 <__cxa_atexit@plt+0x1f788> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #108] @ 2bf3c <__cxa_atexit@plt+0x1f78c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ 2bf40 <__cxa_atexit@plt+0x1f790> │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 2a7c0 <__cxa_atexit@plt+0x1e010> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2a7cc <__cxa_atexit@plt+0x1e01c> │ │ │ │ + ldr r1, [pc, #80] @ 2a7dc <__cxa_atexit@plt+0x1e02c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 2a7e0 <__cxa_atexit@plt+0x1e030> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 2a7e4 <__cxa_atexit@plt+0x1e034> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r2, [pc, #84] @ 2bf44 <__cxa_atexit@plt+0x1f794> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r7, [r9, #20] │ │ │ │ - str r7, [r9, #8] │ │ │ │ - mov r7, r5 │ │ │ │ - str r0, [r7, #-12]! │ │ │ │ - ldr r2, [pc, #56] @ 2bf48 <__cxa_atexit@plt+0x1f798> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - mov r8, r9 │ │ │ │ - str r2, [r8, #12]! │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3eb71c <__cxa_atexit@plt+0x3def6c> │ │ │ │ - mov r3, #24 │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 2a3c0 <__cxa_atexit@plt+0x1dc10> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - addseq r8, sp, #96, 26 @ 0x1800 │ │ │ │ - addseq r8, sp, #208, 26 @ 0x3400 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - adcseq fp, lr, #40 @ 0x28 │ │ │ │ - adcseq fp, lr, #216 @ 0xd8 │ │ │ │ - adcseq fp, lr, #108, 2 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r8, sp, #84, 28 @ 0x540 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2bfb4 <__cxa_atexit@plt+0x1f804> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 2bfbc <__cxa_atexit@plt+0x1f80c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 14b56c <__cxa_atexit@plt+0x13edbc> │ │ │ │ + adcseq ip, lr, #196, 14 @ 0x3100000 │ │ │ │ + adcseq ip, lr, #176, 16 @ 0xb00000 │ │ │ │ + adcseq ip, lr, #160, 14 @ 0x2800000 │ │ │ │ + addseq r9, sp, #204, 24 @ 0xcc00 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2a878 <__cxa_atexit@plt+0x1e0c8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2a880 <__cxa_atexit@plt+0x1e0d0> │ │ │ │ + ldr r1, [pc, #116] @ 2a894 <__cxa_atexit@plt+0x1e0e4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #112] @ 2a898 <__cxa_atexit@plt+0x1e0e8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #88] @ 2a89c <__cxa_atexit@plt+0x1e0ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #80] @ 2a8a0 <__cxa_atexit@plt+0x1e0f0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + ldr r3, [pc, #56] @ 2a8a4 <__cxa_atexit@plt+0x1e0f4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + sub sl, r6, #6 │ │ │ │ + b 99e36c <__cxa_atexit@plt+0x991bbc> │ │ │ │ + mov r6, r3 │ │ │ │ + b 2a888 <__cxa_atexit@plt+0x1e0d8> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - adcseq sl, lr, #172, 30 @ 0x2b0 │ │ │ │ - addseq r8, sp, #20, 28 @ 0x140 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2bff4 <__cxa_atexit@plt+0x1f844> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 2bffc <__cxa_atexit@plt+0x1f84c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 14b56c <__cxa_atexit@plt+0x13edbc> │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + adcseq ip, lr, #40, 14 @ 0xa00000 │ │ │ │ + adcseq ip, lr, #0, 16 │ │ │ │ + adcseq ip, lr, #252, 12 @ 0xfc00000 │ │ │ │ + adcseq ip, lr, #204, 14 @ 0x3300000 │ │ │ │ + addseq r9, sp, #12, 24 @ 0xc00 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2a918 <__cxa_atexit@plt+0x1e168> │ │ │ │ + ldr lr, [pc, #88] @ 2a928 <__cxa_atexit@plt+0x1e178> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 2a92c <__cxa_atexit@plt+0x1e17c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 2a930 <__cxa_atexit@plt+0x1e180> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 2a0c8 <__cxa_atexit@plt+0x1d918> │ │ │ │ + mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq sl, lr, #108, 30 @ 0x1b0 │ │ │ │ - addseq r8, sp, #12, 26 @ 0x300 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [pc, #4] @ 2c01c <__cxa_atexit@plt+0x1f86c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ - addseq r8, sp, #252, 24 @ 0xfc00 │ │ │ │ - addseq r8, sp, #180, 26 @ 0x2d00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + adcseq ip, lr, #88, 14 @ 0x1600000 │ │ │ │ + adcseq ip, lr, #84, 12 @ 0x5400000 │ │ │ │ + addseq r9, sp, #128, 22 @ 0x20000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2c054 <__cxa_atexit@plt+0x1f8a4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 2c05c <__cxa_atexit@plt+0x1f8ac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + bhi 2a9a8 <__cxa_atexit@plt+0x1e1f8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2a9b4 <__cxa_atexit@plt+0x1e204> │ │ │ │ + ldr lr, [pc, #92] @ 2a9c4 <__cxa_atexit@plt+0x1e214> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ 2a9c8 <__cxa_atexit@plt+0x1e218> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r8, [pc, #64] @ 2a9cc <__cxa_atexit@plt+0x1e21c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ - b 14b56c <__cxa_atexit@plt+0x13edbc> │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq sl, lr, #12, 30 @ 0x30 │ │ │ │ - addseq r8, sp, #116, 26 @ 0x1d00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2c094 <__cxa_atexit@plt+0x1f8e4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 2c09c <__cxa_atexit@plt+0x1f8ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 14b56c <__cxa_atexit@plt+0x13edbc> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq sl, lr, #204, 28 @ 0xcc0 │ │ │ │ - addseq r8, sp, #128, 24 @ 0x8000 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + adcseq ip, lr, #224, 10 @ 0x38000000 │ │ │ │ + rsbeq r2, sl, #3489792 @ 0x354000 │ │ │ │ + addseq r9, sp, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2aa20 <__cxa_atexit@plt+0x1e270> │ │ │ │ + ldr r2, [pc, #56] @ 2aa2c <__cxa_atexit@plt+0x1e27c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr sl, [pc, #4] @ 2c0c0 <__cxa_atexit@plt+0x1f910> │ │ │ │ - add sl, pc, sl │ │ │ │ - b 3eb5fc <__cxa_atexit@plt+0x3dee4c> │ │ │ │ - addseq r8, sp, #108, 24 @ 0x6c00 │ │ │ │ - addseq r8, sp, #16, 26 @ 0x400 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2c0f8 <__cxa_atexit@plt+0x1f948> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 2c100 <__cxa_atexit@plt+0x1f950> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 14b56c <__cxa_atexit@plt+0x13edbc> │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 2aa30 <__cxa_atexit@plt+0x1e280> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 2aa34 <__cxa_atexit@plt+0x1e284> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq sl, lr, #104, 28 @ 0x680 │ │ │ │ - addseq r8, sp, #28, 24 @ 0x1c00 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq ip, lr, #48, 12 @ 0x3000000 │ │ │ │ + adcseq ip, lr, #232, 8 @ 0xe8000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r9, sp, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr sl, [pc, #4] @ 2c124 <__cxa_atexit@plt+0x1f974> │ │ │ │ - add sl, pc, sl │ │ │ │ - b 3eb5fc <__cxa_atexit@plt+0x3dee4c> │ │ │ │ - addseq r8, sp, #8, 24 @ 0x800 │ │ │ │ - addseq r8, sp, #172, 24 @ 0xac00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2c15c <__cxa_atexit@plt+0x1f9ac> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 2c164 <__cxa_atexit@plt+0x1f9b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 14b56c <__cxa_atexit@plt+0x13edbc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq sl, lr, #4, 28 @ 0x40 │ │ │ │ - addseq r8, sp, #152, 24 @ 0x9800 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2c1b4 <__cxa_atexit@plt+0x1fa04> │ │ │ │ - ldr r3, [pc, #52] @ 2c1bc <__cxa_atexit@plt+0x1fa0c> │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2aa98 <__cxa_atexit@plt+0x1e2e8> │ │ │ │ + ldr r3, [pc, #48] @ 2aaa8 <__cxa_atexit@plt+0x1e2f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2c1ac <__cxa_atexit@plt+0x1f9fc> │ │ │ │ - b 2c1cc <__cxa_atexit@plt+0x1fa1c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 2aaac <__cxa_atexit@plt+0x1e2fc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r8, sp, #64, 24 @ 0x4000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 2c228 <__cxa_atexit@plt+0x1fa78> │ │ │ │ - cmp r6, #3 │ │ │ │ - bne 2c268 <__cxa_atexit@plt+0x1fab8> │ │ │ │ - bic r6, r7, #3 │ │ │ │ - ldr r6, [r6] │ │ │ │ - ldrh r6, [r6, #-2] │ │ │ │ - cmp r6, #4 │ │ │ │ - beq 2c32c <__cxa_atexit@plt+0x1fb7c> │ │ │ │ - cmp r6, #5 │ │ │ │ - beq 2c2f0 <__cxa_atexit@plt+0x1fb40> │ │ │ │ - cmp r6, #6 │ │ │ │ - bne 2c2c8 <__cxa_atexit@plt+0x1fb18> │ │ │ │ - ldr r6, [pc, #412] @ 2c3ac <__cxa_atexit@plt+0x1fbfc> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r6, [r5, #8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2c368 <__cxa_atexit@plt+0x1fbb8> │ │ │ │ - mov r6, r9 │ │ │ │ - b 2c3c8 <__cxa_atexit@plt+0x1fc18> │ │ │ │ - ldr r6, [pc, #364] @ 2c39c <__cxa_atexit@plt+0x1fbec> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - mov r3, r5 │ │ │ │ - str r6, [r3, #8]! │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq 2c2e0 <__cxa_atexit@plt+0x1fb30> │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 2c2c8 <__cxa_atexit@plt+0x1fb18> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2c374 <__cxa_atexit@plt+0x1fbc4> │ │ │ │ - ldr r3, [pc, #316] @ 2c3a0 <__cxa_atexit@plt+0x1fbf0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 2c2a4 <__cxa_atexit@plt+0x1faf4> │ │ │ │ - ldr r6, [pc, #288] @ 2c390 <__cxa_atexit@plt+0x1fbe0> │ │ │ │ - add r6, pc, r6 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq ip, lr, #172, 10 @ 0x2b000000 │ │ │ │ + addseq r9, sp, #244, 18 @ 0x3d0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2ab74 <__cxa_atexit@plt+0x1e3c4> │ │ │ │ + ldr r2, [pc, #188] @ 2ab90 <__cxa_atexit@plt+0x1e3e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ - str r6, [r3, #8]! │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq 2c2e0 <__cxa_atexit@plt+0x1fb30> │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 2c2c8 <__cxa_atexit@plt+0x1fb18> │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2ab5c <__cxa_atexit@plt+0x1e3ac> │ │ │ │ + ldr r2, [pc, #160] @ 2ab94 <__cxa_atexit@plt+0x1e3e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2ab68 <__cxa_atexit@plt+0x1e3b8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2c374 <__cxa_atexit@plt+0x1fbc4> │ │ │ │ - ldr r3, [pc, #240] @ 2c394 <__cxa_atexit@plt+0x1fbe4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #236] @ 2c398 <__cxa_atexit@plt+0x1fbe8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r7, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - str r9, [r9, #16] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #212] @ 2c3a4 <__cxa_atexit@plt+0x1fbf4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 2ab7c <__cxa_atexit@plt+0x1e3cc> │ │ │ │ + ldr ip, [pc, #112] @ 2ab98 <__cxa_atexit@plt+0x1e3e8> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 2ab9c <__cxa_atexit@plt+0x1e3ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 2c384 <__cxa_atexit@plt+0x1fbd4> │ │ │ │ - ldr r3, [pc, #168] @ 2c3b0 <__cxa_atexit@plt+0x1fc00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #164] @ 2c3b4 <__cxa_atexit@plt+0x1fc04> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #160] @ 2c3b8 <__cxa_atexit@plt+0x1fc08> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r6, [pc, #108] @ 2c3a8 <__cxa_atexit@plt+0x1fbf8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 2c358 <__cxa_atexit@plt+0x1fba8> │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r3 │ │ │ │ - b 2c7a0 <__cxa_atexit@plt+0x1fff0> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r0, lsr r9 │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - adcseq sl, lr, #116, 24 @ 0x7400 │ │ │ │ - andeq r0, r0, r8, ror #17 │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - adcseq sl, lr, #188, 24 @ 0xbc00 │ │ │ │ - andeq r0, r0, r0, ror #8 │ │ │ │ - @ instruction: 0x000001b4 │ │ │ │ - @ instruction: 0xfffffd00 │ │ │ │ - andeq r0, r0, r4, lsl #8 │ │ │ │ - rsbeq r0, sl, #2912 @ 0xb60 │ │ │ │ - addseq r8, sp, #52, 20 @ 0x34000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r9, sp, #8, 18 @ 0x20000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2c43c <__cxa_atexit@plt+0x1fc8c> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r1, [pc, #196] @ 2c4ac <__cxa_atexit@plt+0x1fcfc> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 2ac38 <__cxa_atexit@plt+0x1e488> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 2c45c <__cxa_atexit@plt+0x1fcac> │ │ │ │ + beq 2ac18 <__cxa_atexit@plt+0x1e468> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 2c498 <__cxa_atexit@plt+0x1fce8> │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r9, r6, #4 │ │ │ │ - cmp r1, #45 @ 0x2d │ │ │ │ - bne 2c468 <__cxa_atexit@plt+0x1fcb8> │ │ │ │ - ldr r1, [pc, #148] @ 2c4bc <__cxa_atexit@plt+0x1fd0c> │ │ │ │ + bcc 2ac24 <__cxa_atexit@plt+0x1e474> │ │ │ │ + ldr lr, [pc, #84] @ 2ac3c <__cxa_atexit@plt+0x1e48c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 2ac40 <__cxa_atexit@plt+0x1e490> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #144] @ 2c4c0 <__cxa_atexit@plt+0x1fd10> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #140] @ 2c4c4 <__cxa_atexit@plt+0x1fd14> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 2c480 <__cxa_atexit@plt+0x1fcd0> │ │ │ │ - ldr r3, [pc, #132] @ 2c4c8 <__cxa_atexit@plt+0x1fd18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #128] @ 2c4cc <__cxa_atexit@plt+0x1fd1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [pc, #120] @ 2c4d0 <__cxa_atexit@plt+0x1fd20> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #64] @ 2c4b0 <__cxa_atexit@plt+0x1fd00> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 2c4b4 <__cxa_atexit@plt+0x1fd04> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #56] @ 2c4b8 <__cxa_atexit@plt+0x1fd08> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r0, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffc38 │ │ │ │ - andeq r0, r0, ip, lsl #3 │ │ │ │ - rsbeq r0, sl, #36, 26 @ 0x900 │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - rsbeq r0, sl, #5696 @ 0x1640 │ │ │ │ - andeq r0, r0, r8, asr #4 │ │ │ │ - addseq r8, sp, #0, 18 │ │ │ │ - addseq r8, sp, #244, 16 @ 0xf40000 │ │ │ │ - addseq r8, sp, #12, 18 @ 0x30000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq r9, sp, #100, 16 @ 0x640000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2c550 <__cxa_atexit@plt+0x1fda0> │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r9, r3, #4 │ │ │ │ - cmp r1, #45 @ 0x2d │ │ │ │ - bne 2c524 <__cxa_atexit@plt+0x1fd74> │ │ │ │ - ldr r1, [pc, #88] @ 2c568 <__cxa_atexit@plt+0x1fdb8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #84] @ 2c56c <__cxa_atexit@plt+0x1fdbc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #80] @ 2c570 <__cxa_atexit@plt+0x1fdc0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 2c53c <__cxa_atexit@plt+0x1fd8c> │ │ │ │ - ldr r1, [pc, #48] @ 2c55c <__cxa_atexit@plt+0x1fdac> │ │ │ │ + bcc 2ac9c <__cxa_atexit@plt+0x1e4ec> │ │ │ │ + ldr r2, [pc, #60] @ 2aca8 <__cxa_atexit@plt+0x1e4f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 2acac <__cxa_atexit@plt+0x1e4fc> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #44] @ 2c560 <__cxa_atexit@plt+0x1fdb0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #40] @ 2c564 <__cxa_atexit@plt+0x1fdb4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r0, [r5] │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffb7c │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - rsbeq r0, sl, #104, 24 @ 0x6800 │ │ │ │ - @ instruction: 0xfffffbfc │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - rsbeq r0, sl, #28928 @ 0x7100 │ │ │ │ - addseq r8, sp, #96, 16 @ 0x600000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2c5cc <__cxa_atexit@plt+0x1fe1c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2c5e0 <__cxa_atexit@plt+0x1fe30> │ │ │ │ - ldr r2, [pc, #80] @ 2c5f4 <__cxa_atexit@plt+0x1fe44> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 2c5f8 <__cxa_atexit@plt+0x1fe48> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 2c5f0 <__cxa_atexit@plt+0x1fe40> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq sl, lr, #184, 18 @ 0x2e0000 │ │ │ │ - @ instruction: 0xfffffb8c │ │ │ │ - adcseq sl, lr, #116, 18 @ 0x1d0000 │ │ │ │ - addseq r8, sp, #216, 14 @ 0x3600000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2c654 <__cxa_atexit@plt+0x1fea4> │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r9, sp, #224, 14 @ 0x3800000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 2aac0 <__cxa_atexit@plt+0x1e310> │ │ │ │ + addseq r9, sp, #200, 14 @ 0x3200000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2c668 <__cxa_atexit@plt+0x1feb8> │ │ │ │ - ldr r2, [pc, #80] @ 2c67c <__cxa_atexit@plt+0x1fecc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 2c680 <__cxa_atexit@plt+0x1fed0> │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2ad2c <__cxa_atexit@plt+0x1e57c> │ │ │ │ + ldr r1, [pc, #52] @ 2ad3c <__cxa_atexit@plt+0x1e58c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 2c678 <__cxa_atexit@plt+0x1fec8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #36] @ 2ad40 <__cxa_atexit@plt+0x1e590> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 2aac0 <__cxa_atexit@plt+0x1e310> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq sl, lr, #48, 18 @ 0xc0000 │ │ │ │ - @ instruction: 0xfffffaa0 │ │ │ │ - adcseq sl, lr, #236, 16 @ 0xec0000 │ │ │ │ - addseq r8, sp, #80, 14 @ 0x1400000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2c6dc <__cxa_atexit@plt+0x1ff2c> │ │ │ │ + adcseq ip, lr, #64, 6 │ │ │ │ + adcseq ip, lr, #48, 4 │ │ │ │ + addseq r9, sp, #100, 14 @ 0x1900000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2ada8 <__cxa_atexit@plt+0x1e5f8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2c6f0 <__cxa_atexit@plt+0x1ff40> │ │ │ │ - ldr r2, [pc, #80] @ 2c704 <__cxa_atexit@plt+0x1ff54> │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2adb4 <__cxa_atexit@plt+0x1e604> │ │ │ │ + ldr r2, [pc, #76] @ 2adc4 <__cxa_atexit@plt+0x1e614> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 2c708 <__cxa_atexit@plt+0x1ff58> │ │ │ │ + ldr r1, [pc, #72] @ 2adc8 <__cxa_atexit@plt+0x1e618> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ 2adcc <__cxa_atexit@plt+0x1e61c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 2c700 <__cxa_atexit@plt+0x1ff50> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq sl, lr, #168, 16 @ 0xa80000 │ │ │ │ - @ instruction: 0xfffff9b4 │ │ │ │ - adcseq sl, lr, #100, 16 @ 0x640000 │ │ │ │ - addseq r8, sp, #200, 12 @ 0xc800000 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + adcseq ip, lr, #208, 2 @ 0x34 │ │ │ │ + rsbeq r2, sl, #910163968 @ 0x36400000 │ │ │ │ + addseq r9, sp, #224, 12 @ 0xe000000 │ │ │ │ + andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2c764 <__cxa_atexit@plt+0x1ffb4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2c778 <__cxa_atexit@plt+0x1ffc8> │ │ │ │ - ldr r2, [pc, #80] @ 2c78c <__cxa_atexit@plt+0x1ffdc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 2c790 <__cxa_atexit@plt+0x1ffe0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 2c788 <__cxa_atexit@plt+0x1ffd8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq sl, lr, #32, 16 @ 0x200000 │ │ │ │ - @ instruction: 0xfffff8ec │ │ │ │ - adcseq sl, lr, #220, 14 @ 0x3700000 │ │ │ │ - addseq r8, sp, #48, 12 @ 0x3000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 2c7ec <__cxa_atexit@plt+0x2003c> │ │ │ │ - ldr r2, [pc, #232] @ 2c89c <__cxa_atexit@plt+0x200ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2c824 <__cxa_atexit@plt+0x20074> │ │ │ │ - ldr r3, [pc, #208] @ 2c8a0 <__cxa_atexit@plt+0x200f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #204] @ 2c8a4 <__cxa_atexit@plt+0x200f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 3f090 <__cxa_atexit@plt+0x328e0> │ │ │ │ - ldr r2, [pc, #148] @ 2c888 <__cxa_atexit@plt+0x200d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2aeb8 <__cxa_atexit@plt+0x1e708> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #12]! │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 2c830 <__cxa_atexit@plt+0x20080> │ │ │ │ + str r8, [r3, #-12]! │ │ │ │ + str sl, [r3, #4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + and r2, r9, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 2c838 <__cxa_atexit@plt+0x20088> │ │ │ │ - ldr r7, [pc, #128] @ 2c898 <__cxa_atexit@plt+0x200e8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [pc, #76] @ 2c88c <__cxa_atexit@plt+0x200dc> │ │ │ │ + bne 2ae84 <__cxa_atexit@plt+0x1e6d4> │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 2aec8 <__cxa_atexit@plt+0x1e718> │ │ │ │ + ldr r1, [pc, #196] @ 2aee8 <__cxa_atexit@plt+0x1e738> │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #4]! │ │ │ │ - str r1, [r2] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2c87c <__cxa_atexit@plt+0x200cc> │ │ │ │ - ldr r2, [pc, #52] @ 2c890 <__cxa_atexit@plt+0x200e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - ldr r5, [pc, #36] @ 2c894 <__cxa_atexit@plt+0x200e4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3f090 <__cxa_atexit@plt+0x328e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - andeq r0, r0, r8, ror #3 │ │ │ │ - andeq r0, r0, r4, lsl #4 │ │ │ │ - adcseq sl, lr, #144, 14 @ 0x2400000 │ │ │ │ - adcseq sl, lr, #116, 14 @ 0x1d00000 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - adcseq sl, lr, #40, 16 @ 0x280000 │ │ │ │ - addseq r8, sp, #28, 10 @ 0x7000000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 2c8d8 <__cxa_atexit@plt+0x20128> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #24] @ 2c8dc <__cxa_atexit@plt+0x2012c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 3f090 <__cxa_atexit@plt+0x328e0> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - adcseq sl, lr, #60, 14 @ 0xf00000 │ │ │ │ - addseq r8, sp, #212, 8 @ 0xd4000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2c960 <__cxa_atexit@plt+0x201b0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2c974 <__cxa_atexit@plt+0x201c4> │ │ │ │ - ldr lr, [pc, #120] @ 2c988 <__cxa_atexit@plt+0x201d8> │ │ │ │ + ldr r0, [r2, #2] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + add r9, r6, #12 │ │ │ │ + sub r1, r3, #31 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 2ae90 <__cxa_atexit@plt+0x1e6e0> │ │ │ │ + ldr lr, [pc, #160] @ 2aeec <__cxa_atexit@plt+0x1e73c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - sub r1, r3, #13 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r8, [pc, #104] @ 2c98c <__cxa_atexit@plt+0x201dc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r2, r3, #25 │ │ │ │ - ldr r9, [pc, #96] @ 2c990 <__cxa_atexit@plt+0x201e0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [pc, #92] @ 2c994 <__cxa_atexit@plt+0x201e4> │ │ │ │ + ldr r0, [pc, #156] @ 2aef0 <__cxa_atexit@plt+0x1e740> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - str r9, [r6, #4] │ │ │ │ - add sl, r6, #8 │ │ │ │ - stm sl, {r0, r7, r9, lr} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ 2c984 <__cxa_atexit@plt+0x201d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - addseq r8, sp, #160, 6 @ 0x80000002 │ │ │ │ - addseq r8, sp, #232, 6 @ 0xa0000003 │ │ │ │ - adcseq sl, lr, #252, 10 @ 0x3f000000 │ │ │ │ - adcseq sl, lr, #80, 14 @ 0x1400000 │ │ │ │ - adcseq sl, lr, #76, 14 @ 0x1300000 │ │ │ │ - addseq r8, sp, #44, 8 @ 0x2c000000 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 2c9c4 <__cxa_atexit@plt+0x20214> │ │ │ │ - ldr r7, [pc, #100] @ 2ca1c <__cxa_atexit@plt+0x2026c> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r7, [pc, #148] @ 2aef4 <__cxa_atexit@plt+0x1e744> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + add r8, r6, #20 │ │ │ │ + stm r8, {r1, r2, r7} │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r9, [r6, #36] @ 0x24 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #68] @ 2ca10 <__cxa_atexit@plt+0x20260> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2ca04 <__cxa_atexit@plt+0x20254> │ │ │ │ - ldr r3, [pc, #44] @ 2ca14 <__cxa_atexit@plt+0x20264> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 2ca18 <__cxa_atexit@plt+0x20268> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 3f090 <__cxa_atexit@plt+0x328e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - adcseq sl, lr, #16, 12 @ 0x1000000 │ │ │ │ - adcseq sl, lr, #212, 10 @ 0x35000000 │ │ │ │ - addseq r8, sp, #164, 6 @ 0x90000002 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 2ca50 <__cxa_atexit@plt+0x202a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #24] @ 2ca54 <__cxa_atexit@plt+0x202a4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 3f090 <__cxa_atexit@plt+0x328e0> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - adcseq sl, lr, #196, 10 @ 0x31000000 │ │ │ │ - addseq r8, sp, #92, 6 @ 0x70000001 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2cad8 <__cxa_atexit@plt+0x20328> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2caec <__cxa_atexit@plt+0x2033c> │ │ │ │ - ldr lr, [pc, #120] @ 2cb00 <__cxa_atexit@plt+0x20350> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - sub r1, r3, #13 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r8, [pc, #104] @ 2cb04 <__cxa_atexit@plt+0x20354> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r2, r3, #25 │ │ │ │ - ldr r9, [pc, #96] @ 2cb08 <__cxa_atexit@plt+0x20358> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [pc, #92] @ 2cb0c <__cxa_atexit@plt+0x2035c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - str r9, [r6, #4] │ │ │ │ - add sl, r6, #8 │ │ │ │ - stm sl, {r0, r7, r9, lr} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + mov r8, fp │ │ │ │ + b 2aff0 <__cxa_atexit@plt+0x1e840> │ │ │ │ + add r3, r6, #24 │ │ │ │ + ldr r0, [pc, #100] @ 2af00 <__cxa_atexit@plt+0x1e750> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #96] @ 2af04 <__cxa_atexit@plt+0x1e754> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r0, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ 2cafc <__cxa_atexit@plt+0x2034c> │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + ldr r7, [pc, #60] @ 2aefc <__cxa_atexit@plt+0x1e74c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ + ldr r7, [pc, #40] @ 2aef8 <__cxa_atexit@plt+0x1e748> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - addseq r8, sp, #40, 4 @ 0x80000002 │ │ │ │ - addseq r8, sp, #112, 4 │ │ │ │ - adcseq sl, lr, #132, 8 @ 0x84000000 │ │ │ │ - adcseq sl, lr, #216, 10 @ 0x36000000 │ │ │ │ - adcseq sl, lr, #212, 10 @ 0x35000000 │ │ │ │ - addseq r8, sp, #196, 4 @ 0x4000000c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffc98 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + adcseq ip, lr, #248, 2 @ 0x3e │ │ │ │ + adcseq ip, lr, #236 @ 0xec │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + addseq r9, sp, #12, 12 @ 0xc00000 │ │ │ │ + @ instruction: 0xfffffe34 │ │ │ │ + rsbeq r2, sl, #-922746880 @ 0xc9000000 │ │ │ │ + addseq r9, sp, #160, 10 @ 0x28000000 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2cb68 <__cxa_atexit@plt+0x203b8> │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2cb7c <__cxa_atexit@plt+0x203cc> │ │ │ │ - ldr r2, [pc, #80] @ 2cb90 <__cxa_atexit@plt+0x203e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 2cb94 <__cxa_atexit@plt+0x203e4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 2cb8c <__cxa_atexit@plt+0x203dc> │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2afbc <__cxa_atexit@plt+0x1e80c> │ │ │ │ + ldr r1, [pc, #160] @ 2afd4 <__cxa_atexit@plt+0x1e824> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldmib r5, {r2, lr} │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + add r9, r3, #12 │ │ │ │ + sub r1, r6, #31 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble 2af94 <__cxa_atexit@plt+0x1e7e4> │ │ │ │ + ldr r0, [pc, #124] @ 2afd8 <__cxa_atexit@plt+0x1e828> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #120] @ 2afdc <__cxa_atexit@plt+0x1e82c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r7, [pc, #112] @ 2afe0 <__cxa_atexit@plt+0x1e830> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + str r9, [r3, #36] @ 0x24 │ │ │ │ + ldr r1, [r5, #16]! │ │ │ │ + str r0, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r1 │ │ │ │ + add r6, r3, #24 │ │ │ │ + ldr r0, [pc, #72] @ 2afe8 <__cxa_atexit@plt+0x1e838> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #68] @ 2afec <__cxa_atexit@plt+0x1e83c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + ldr r3, [pc, #32] @ 2afe4 <__cxa_atexit@plt+0x1e834> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #36 @ 0x24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffb88 │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + adcseq ip, lr, #232 @ 0xe8 │ │ │ │ + adcseq fp, lr, #220, 30 @ 0x370 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0xfffffd30 │ │ │ │ + rsbeq r2, sl, #335544323 @ 0x14000003 │ │ │ │ + mov fp, r8 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 2b0c0 <__cxa_atexit@plt+0x1e910> │ │ │ │ + ldr r8, [pc, #208] @ 2b0e0 <__cxa_atexit@plt+0x1e930> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #204] @ 2b0e4 <__cxa_atexit@plt+0x1e934> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [r2, #3] │ │ │ │ + ldr lr, [r2, #7] │ │ │ │ + ldr r1, [r2, #11] │ │ │ │ + ldm r5, {r2, sl} │ │ │ │ + str r9, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + add r9, r6, #20 │ │ │ │ + sub r1, r3, #39 @ 0x27 │ │ │ │ + sub r0, r3, #47 @ 0x2f │ │ │ │ + cmp r2, #10 │ │ │ │ + ble 2b08c <__cxa_atexit@plt+0x1e8dc> │ │ │ │ + ldr r8, [pc, #148] @ 2b0e8 <__cxa_atexit@plt+0x1e938> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #144] @ 2b0ec <__cxa_atexit@plt+0x1e93c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r2, [pc, #136] @ 2b0f0 <__cxa_atexit@plt+0x1e940> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add ip, r6, #28 │ │ │ │ + stm ip, {r1, sl, lr} │ │ │ │ + add lr, r6, #40 @ 0x28 │ │ │ │ + stm lr, {r0, r2, r7, r9} │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r8, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq sl, lr, #28, 8 @ 0x1c000000 │ │ │ │ - @ instruction: 0xfffff488 │ │ │ │ - adcseq sl, lr, #216, 6 @ 0x60000003 │ │ │ │ - addseq r8, sp, #60, 4 @ 0xc0000003 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2cbf0 <__cxa_atexit@plt+0x20440> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2cc04 <__cxa_atexit@plt+0x20454> │ │ │ │ - ldr r2, [pc, #80] @ 2cc18 <__cxa_atexit@plt+0x20468> │ │ │ │ + bx r0 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + ldr r2, [pc, #96] @ 2b0f8 <__cxa_atexit@plt+0x1e948> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 2cc1c <__cxa_atexit@plt+0x2046c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + ldr r8, [pc, #92] @ 2b0fc <__cxa_atexit@plt+0x1e94c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str sl, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + str r0, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #20] │ │ │ │ + add r5, r5, #12 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 2cc14 <__cxa_atexit@plt+0x20464> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + ldr r7, [pc, #44] @ 2b0f4 <__cxa_atexit@plt+0x1e944> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq sl, lr, #148, 6 @ 0x50000002 │ │ │ │ - @ instruction: 0xfffff3c0 │ │ │ │ - adcseq sl, lr, #80, 6 @ 0x40000001 │ │ │ │ - addseq r8, sp, #120, 2 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffff3ac │ │ │ │ + @ instruction: 0xfffff0ac │ │ │ │ + @ instruction: 0xfffff8e8 │ │ │ │ + adcseq fp, lr, #240, 30 @ 0x3c0 │ │ │ │ + adcseq fp, lr, #228, 28 @ 0xe40 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0xfffff63c │ │ │ │ + rsbeq r2, sl, #268435468 @ 0x1000000c │ │ │ │ + addseq r9, sp, #180, 6 @ 0xd0000002 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 2aff0 <__cxa_atexit@plt+0x1e840> │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2cc58 <__cxa_atexit@plt+0x204a8> │ │ │ │ + bhi 2b16c <__cxa_atexit@plt+0x1e9bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 2cc60 <__cxa_atexit@plt+0x204b0> │ │ │ │ + ldr lr, [pc, #52] @ 2b174 <__cxa_atexit@plt+0x1e9c4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 2b178 <__cxa_atexit@plt+0x1e9c8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 2b17c <__cxa_atexit@plt+0x1e9cc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 2ced8 <__cxa_atexit@plt+0x20728> │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq sl, lr, #8, 6 @ 0x20000000 │ │ │ │ - addseq r8, sp, #52, 2 │ │ │ │ + adcseq fp, lr, #16, 28 @ 0x100 │ │ │ │ + adcseq fp, lr, #12, 28 @ 0xc0 │ │ │ │ + adcseq fp, lr, #216, 28 @ 0xd80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2cc9c <__cxa_atexit@plt+0x204ec> │ │ │ │ + bhi 2b1c0 <__cxa_atexit@plt+0x1ea10> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 2cca4 <__cxa_atexit@plt+0x204f4> │ │ │ │ + ldr r1, [pc, #36] @ 2b1c8 <__cxa_atexit@plt+0x1ea18> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ 2b1cc <__cxa_atexit@plt+0x1ea1c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 2ccb8 <__cxa_atexit@plt+0x20508> │ │ │ │ + b 3ff6d4 <__cxa_atexit@plt+0x3f2f24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq sl, lr, #196, 4 @ 0x4000000c │ │ │ │ - addseq r8, sp, #236 @ 0xec │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + adcseq fp, lr, #172, 26 @ 0x2b00 │ │ │ │ + adcseq fp, lr, #140, 26 @ 0x2300 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2cd50 <__cxa_atexit@plt+0x205a0> │ │ │ │ - ldr r2, [pc, #140] @ 2cd58 <__cxa_atexit@plt+0x205a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-16]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 2cd34 <__cxa_atexit@plt+0x20584> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 2cd44 <__cxa_atexit@plt+0x20594> │ │ │ │ - ldr r7, [pc, #88] @ 2cd5c <__cxa_atexit@plt+0x205ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r8, #2] │ │ │ │ - ldr r2, [r8, #6] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r7, [pc, #64] @ 2cd60 <__cxa_atexit@plt+0x205b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r2, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - b 425e4 <__cxa_atexit@plt+0x35e34> │ │ │ │ - ldr r0, [r8] │ │ │ │ + bhi 2b220 <__cxa_atexit@plt+0x1ea70> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 2b228 <__cxa_atexit@plt+0x1ea78> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 2b22c <__cxa_atexit@plt+0x1ea7c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 2b230 <__cxa_atexit@plt+0x1ea80> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - adcseq sl, lr, #220, 4 @ 0xc000000d │ │ │ │ - addseq r8, sp, #52 @ 0x34 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2cdac <__cxa_atexit@plt+0x205fc> │ │ │ │ - ldr r3, [pc, #60] @ 2cdc0 <__cxa_atexit@plt+0x20610> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ldr r3, [pc, #32] @ 2cdc4 <__cxa_atexit@plt+0x20614> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 425e4 <__cxa_atexit@plt+0x35e34> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #16 │ │ │ │ + adcseq fp, lr, #92, 26 @ 0x1700 │ │ │ │ + adcseq fp, lr, #88, 26 @ 0x1600 │ │ │ │ + adcseq fp, lr, #36, 28 @ 0x240 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2b268 <__cxa_atexit@plt+0x1eab8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 2b270 <__cxa_atexit@plt+0x1eac0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - adcseq sl, lr, #88, 4 @ 0x80000005 │ │ │ │ - addseq r7, sp, #208, 30 @ 0x340 │ │ │ │ + adcseq fp, lr, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2cea4 <__cxa_atexit@plt+0x206f4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - cmp r2, #3 │ │ │ │ - bge 2ce34 <__cxa_atexit@plt+0x20684> │ │ │ │ - ldr r2, [pc, #196] @ 2cec0 <__cxa_atexit@plt+0x20710> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #176] @ 2cec4 <__cxa_atexit@plt+0x20714> │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2b2f4 <__cxa_atexit@plt+0x1eb44> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2b2fc <__cxa_atexit@plt+0x1eb4c> │ │ │ │ + ldr r1, [pc, #104] @ 2b310 <__cxa_atexit@plt+0x1eb60> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ 2b314 <__cxa_atexit@plt+0x1eb64> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 2b318 <__cxa_atexit@plt+0x1eb68> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 2b31c <__cxa_atexit@plt+0x1eb6c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ + b 2b304 <__cxa_atexit@plt+0x1eb54> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #116] @ 2ceb4 <__cxa_atexit@plt+0x20704> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str sl, [r5, #12] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 2ce8c <__cxa_atexit@plt+0x206dc> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 2ce94 <__cxa_atexit@plt+0x206e4> │ │ │ │ - ldr r3, [pc, #80] @ 2ceb8 <__cxa_atexit@plt+0x20708> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ldr r3, [pc, #56] @ 2cebc <__cxa_atexit@plt+0x2070c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 425e4 <__cxa_atexit@plt+0x35e34> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq fp, lr, #160, 24 @ 0xa000 │ │ │ │ + adcseq fp, lr, #120, 26 @ 0x1e00 │ │ │ │ + adcseq fp, lr, #116, 24 @ 0x7400 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2b38c <__cxa_atexit@plt+0x1ebdc> │ │ │ │ + ldr lr, [pc, #88] @ 2b39c <__cxa_atexit@plt+0x1ebec> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 2b3a0 <__cxa_atexit@plt+0x1ebf0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 2b3a4 <__cxa_atexit@plt+0x1ebf4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - adcseq sl, lr, #120, 2 │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ - adcseq sl, lr, #56, 2 │ │ │ │ - addseq r7, sp, #204, 28 @ 0xcc0 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + adcseq fp, lr, #228, 24 @ 0xe400 │ │ │ │ + adcseq fp, lr, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 2cf7c <__cxa_atexit@plt+0x207cc> │ │ │ │ - ldr r3, [pc, #176] @ 2cf9c <__cxa_atexit@plt+0x207ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2b400 <__cxa_atexit@plt+0x1ec50> │ │ │ │ + ldr r2, [pc, #64] @ 2b410 <__cxa_atexit@plt+0x1ec60> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 2cf58 <__cxa_atexit@plt+0x207a8> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 2cf68 <__cxa_atexit@plt+0x207b8> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 2cf84 <__cxa_atexit@plt+0x207d4> │ │ │ │ - ldr r9, [pc, #132] @ 2cfa4 <__cxa_atexit@plt+0x207f4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #128] @ 2cfa8 <__cxa_atexit@plt+0x207f8> │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr lr, [pc, #48] @ 2b414 <__cxa_atexit@plt+0x1ec64> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ - ldr r0, [r8, #6] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r0, r7, lr} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 2ccb8 <__cxa_atexit@plt+0x20508> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 2cfa0 <__cxa_atexit@plt+0x207f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - adcseq r9, lr, #144, 30 @ 0x240 │ │ │ │ - @ instruction: 0xfffffd08 │ │ │ │ - @ instruction: 0xfffffd8c │ │ │ │ - addseq r7, sp, #236, 26 @ 0x3b00 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + rsbeq r1, sl, #500 @ 0x1f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2d018 <__cxa_atexit@plt+0x20868> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2d02c <__cxa_atexit@plt+0x2087c> │ │ │ │ - ldr r2, [pc, #100] @ 2d040 <__cxa_atexit@plt+0x20890> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #96] @ 2d044 <__cxa_atexit@plt+0x20894> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldmib r5, {r0, r1} │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r7, r3, #7 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 2b47c <__cxa_atexit@plt+0x1eccc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2b488 <__cxa_atexit@plt+0x1ecd8> │ │ │ │ + ldr r1, [pc, #80] @ 2b498 <__cxa_atexit@plt+0x1ece8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 2b49c <__cxa_atexit@plt+0x1ecec> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 2b4a0 <__cxa_atexit@plt+0x1ecf0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ - b 2ccb8 <__cxa_atexit@plt+0x20508> │ │ │ │ - ldr r7, [pc, #28] @ 2d03c <__cxa_atexit@plt+0x2088c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r9, lr, #224, 28 @ 0xe00 │ │ │ │ - @ instruction: 0xfffffc4c │ │ │ │ - @ instruction: 0xfffffcd0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2d090 <__cxa_atexit@plt+0x208e0> │ │ │ │ - ldr r2, [pc, #52] @ 2d098 <__cxa_atexit@plt+0x208e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ 2d09c <__cxa_atexit@plt+0x208ec> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq fp, lr, #8, 22 @ 0x2000 │ │ │ │ + adcseq fp, lr, #244, 22 @ 0x3d000 │ │ │ │ + adcseq fp, lr, #228, 20 @ 0xe4000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2b524 <__cxa_atexit@plt+0x1ed74> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2b52c <__cxa_atexit@plt+0x1ed7c> │ │ │ │ + ldr r1, [pc, #104] @ 2b540 <__cxa_atexit@plt+0x1ed90> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ 2b544 <__cxa_atexit@plt+0x1ed94> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 2b548 <__cxa_atexit@plt+0x1ed98> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r5, [pc, #28] @ 2d0a0 <__cxa_atexit@plt+0x208f0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #161 @ 0xa1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1352a8 <__cxa_atexit@plt+0x128af8> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 2b54c <__cxa_atexit@plt+0x1ed9c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + b 2b534 <__cxa_atexit@plt+0x1ed84> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - adcseq r9, lr, #224, 28 @ 0xe00 │ │ │ │ - adcseq r9, lr, #208, 28 @ 0xd00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq fp, lr, #112, 20 @ 0x70000 │ │ │ │ + adcseq fp, lr, #72, 22 @ 0x12000 │ │ │ │ + adcseq fp, lr, #68, 20 @ 0x44000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2d0d8 <__cxa_atexit@plt+0x20928> │ │ │ │ - ldr r2, [pc, #28] @ 2d0e4 <__cxa_atexit@plt+0x20934> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + bcc 2b5bc <__cxa_atexit@plt+0x1ee0c> │ │ │ │ + ldr lr, [pc, #88] @ 2b5cc <__cxa_atexit@plt+0x1ee1c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 2b5d0 <__cxa_atexit@plt+0x1ee20> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 2b5d4 <__cxa_atexit@plt+0x1ee24> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r9, lr, #192, 30 @ 0x300 │ │ │ │ - addseq r7, sp, #188, 24 @ 0xbc00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + adcseq fp, lr, #180, 20 @ 0xb4000 │ │ │ │ + adcseq fp, lr, #176, 18 @ 0x2c0000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2d124 <__cxa_atexit@plt+0x20974> │ │ │ │ - ldr r3, [pc, #36] @ 2d12c <__cxa_atexit@plt+0x2097c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2d11c <__cxa_atexit@plt+0x2096c> │ │ │ │ - b 2d13c <__cxa_atexit@plt+0x2098c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq r7, sp, #116, 24 @ 0x7400 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #6 │ │ │ │ - bne 2d1d4 <__cxa_atexit@plt+0x20a24> │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r2, [pc, #168] @ 2d208 <__cxa_atexit@plt+0x20a58> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2d1e8 <__cxa_atexit@plt+0x20a38> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 2d1f4 <__cxa_atexit@plt+0x20a44> │ │ │ │ - ldr lr, [pc, #132] @ 2d210 <__cxa_atexit@plt+0x20a60> │ │ │ │ + bhi 2b648 <__cxa_atexit@plt+0x1ee98> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2b654 <__cxa_atexit@plt+0x1eea4> │ │ │ │ + ldr lr, [pc, #92] @ 2b664 <__cxa_atexit@plt+0x1eeb4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #128] @ 2d214 <__cxa_atexit@plt+0x20a64> │ │ │ │ + ldr r1, [pc, #88] @ 2b668 <__cxa_atexit@plt+0x1eeb8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r8, [pc, #64] @ 2b66c <__cxa_atexit@plt+0x1eebc> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r1, [r5] │ │ │ │ - sub r0, r2, #3 │ │ │ │ - ldr r9, [pc, #112] @ 2d218 <__cxa_atexit@plt+0x20a68> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - ldr r6, [pc, #92] @ 2d21c <__cxa_atexit@plt+0x20a6c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r8, r6, #1 │ │ │ │ - add r9, r9, #2 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 78484 <__cxa_atexit@plt+0x6bcd4> │ │ │ │ - ldr r7, [pc, #48] @ 2d20c <__cxa_atexit@plt+0x20a5c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - adcseq r9, lr, #176, 26 @ 0x2c00 │ │ │ │ - @ instruction: 0xfffffd48 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - addseq r7, sp, #56, 20 @ 0x38000 │ │ │ │ - adcseq r9, lr, #64, 28 @ 0x400 │ │ │ │ - addseq r7, sp, #132, 22 @ 0x21000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + adcseq fp, lr, #64, 18 @ 0x100000 │ │ │ │ + rsbeq r1, sl, #3392 @ 0xd40 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2d284 <__cxa_atexit@plt+0x20ad4> │ │ │ │ - ldr lr, [pc, #72] @ 2d290 <__cxa_atexit@plt+0x20ae0> │ │ │ │ + bcc 2b6e0 <__cxa_atexit@plt+0x1ef30> │ │ │ │ + ldr lr, [pc, #88] @ 2b6f0 <__cxa_atexit@plt+0x1ef40> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #68] @ 2d294 <__cxa_atexit@plt+0x20ae4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - sub r2, r6, #3 │ │ │ │ - ldr r9, [pc, #52] @ 2d298 <__cxa_atexit@plt+0x20ae8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - ldr r3, [pc, #36] @ 2d29c <__cxa_atexit@plt+0x20aec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - add r9, r9, #2 │ │ │ │ - b 78484 <__cxa_atexit@plt+0x6bcd4> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffc8c │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - addseq r7, sp, #124, 18 @ 0x1f0000 │ │ │ │ - adcseq r9, lr, #136, 26 @ 0x2200 │ │ │ │ - addseq r7, sp, #4, 22 @ 0x1000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 2d2c0 <__cxa_atexit@plt+0x20b10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 773a4 <__cxa_atexit@plt+0x6abf4> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - addseq r7, sp, #224, 20 @ 0xe0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 2d2e4 <__cxa_atexit@plt+0x20b34> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 78de0 <__cxa_atexit@plt+0x6c630> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - addseq r7, sp, #188, 20 @ 0xbc000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [pc, #12] @ 2d30c <__cxa_atexit@plt+0x20b5c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - b 2ced8 <__cxa_atexit@plt+0x20728> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - addseq r7, sp, #116, 20 @ 0x74000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 2d338 <__cxa_atexit@plt+0x20b88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 3eb724 <__cxa_atexit@plt+0x3def74> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - addseq r7, sp, #72, 20 @ 0x48000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 2d380 <__cxa_atexit@plt+0x20bd0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #44] @ 2d384 <__cxa_atexit@plt+0x20bd4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #40] @ 2d388 <__cxa_atexit@plt+0x20bd8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - cmp r7, #2 │ │ │ │ - movlt r2, r3 │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - ldr r3, [pc, #20] @ 2d38c <__cxa_atexit@plt+0x20bdc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3eb5f4 <__cxa_atexit@plt+0x3dee44> │ │ │ │ - addseq r7, sp, #136, 18 @ 0x220000 │ │ │ │ - addseq r7, sp, #96, 18 @ 0x180000 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - adcseq r9, lr, #20, 26 @ 0x500 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 2d3ac <__cxa_atexit@plt+0x20bfc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 369f8 <__cxa_atexit@plt+0x2a248> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2d438 <__cxa_atexit@plt+0x20c88> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2d44c <__cxa_atexit@plt+0x20c9c> │ │ │ │ - ldr r2, [pc, #132] @ 2d460 <__cxa_atexit@plt+0x20cb0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr lr, [pc, #116] @ 2d464 <__cxa_atexit@plt+0x20cb4> │ │ │ │ + ldr r1, [pc, #84] @ 2b6f4 <__cxa_atexit@plt+0x1ef44> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ 2b6f8 <__cxa_atexit@plt+0x1ef48> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #108] @ 2d468 <__cxa_atexit@plt+0x20cb8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - sub r2, r3, #13 │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - ldr r8, [pc, #92] @ 2d46c <__cxa_atexit@plt+0x20cbc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r2, r3, #25 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r0, r6, lr} │ │ │ │ - add lr, r6, #28 │ │ │ │ - stm lr, {r1, r2, r8} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add r2, r3, #16 │ │ │ │ + stm r2, {r0, r7, lr} │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ - ldr r7, [pc, #28] @ 2d45c <__cxa_atexit@plt+0x20cac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r9, lr, #76, 22 @ 0x13000 │ │ │ │ - @ instruction: 0xfffffc70 │ │ │ │ - adcseq r9, lr, #144, 24 @ 0x9000 │ │ │ │ - adcseq r9, lr, #148, 24 @ 0x9400 │ │ │ │ - adcseq r9, lr, #16, 22 @ 0x4000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq fp, lr, #172, 18 @ 0x2b0000 │ │ │ │ + adcseq fp, lr, #140, 16 @ 0x8c0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2d4a8 <__cxa_atexit@plt+0x20cf8> │ │ │ │ - ldr r2, [pc, #36] @ 2d4b0 <__cxa_atexit@plt+0x20d00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 2d4b4 <__cxa_atexit@plt+0x20d04> │ │ │ │ + bhi 2b74c <__cxa_atexit@plt+0x1ef9c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 2b754 <__cxa_atexit@plt+0x1efa4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 2b758 <__cxa_atexit@plt+0x1efa8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 2b75c <__cxa_atexit@plt+0x1efac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - add r8, r2, #1 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 58d10 <__cxa_atexit@plt+0x4c560> │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r7, sp, #248, 14 @ 0x3e00000 │ │ │ │ - adcseq r9, lr, #188, 20 @ 0xbc000 │ │ │ │ + adcseq fp, lr, #48, 16 @ 0x300000 │ │ │ │ + adcseq fp, lr, #44, 16 @ 0x2c0000 │ │ │ │ + adcseq fp, lr, #248, 16 @ 0xf80000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 2d564 <__cxa_atexit@plt+0x20db4> │ │ │ │ - ldr r3, [pc, #172] @ 2d580 <__cxa_atexit@plt+0x20dd0> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2b7bc <__cxa_atexit@plt+0x1f00c> │ │ │ │ + ldr r2, [pc, #48] @ 2b7cc <__cxa_atexit@plt+0x1f01c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #44] @ 2b7d0 <__cxa_atexit@plt+0x1f020> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #164] @ 2d584 <__cxa_atexit@plt+0x20dd4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2d558 <__cxa_atexit@plt+0x20da8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 2d56c <__cxa_atexit@plt+0x20dbc> │ │ │ │ - ldr lr, [pc, #124] @ 2d588 <__cxa_atexit@plt+0x20dd8> │ │ │ │ - add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - add sl, r7, #11 │ │ │ │ - ldm sl, {r0, r8, r9, sl} │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - ldr ip, [r5, #-8]! │ │ │ │ - ldr r7, [pc, #88] @ 2d58c <__cxa_atexit@plt+0x20ddc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r0, r8, r9, sl} │ │ │ │ - sub r7, r3, #27 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - adcseq r9, lr, #112, 20 @ 0x70000 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - adcseq r9, lr, #216, 20 @ 0xd8000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + rsbeq r1, sl, #205824 @ 0x32400 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2d5fc <__cxa_atexit@plt+0x20e4c> │ │ │ │ - ldr lr, [pc, #84] @ 2d608 <__cxa_atexit@plt+0x20e58> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - add sl, r7, #11 │ │ │ │ - ldm sl, {r0, r8, r9, sl} │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr r7, [pc, #48] @ 2d60c <__cxa_atexit@plt+0x20e5c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r0, r8, r9, sl} │ │ │ │ - sub r7, r6, #27 │ │ │ │ - bx ip │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - adcseq r9, lr, #48, 20 @ 0x30000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2d644 <__cxa_atexit@plt+0x20e94> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 2d64c <__cxa_atexit@plt+0x20e9c> │ │ │ │ + bcc 2b81c <__cxa_atexit@plt+0x1f06c> │ │ │ │ + ldr r1, [pc, #52] @ 2b82c <__cxa_atexit@plt+0x1f07c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #36] @ 2b830 <__cxa_atexit@plt+0x1f080> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ - b 2d82c <__cxa_atexit@plt+0x2107c> │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r9, lr, #28, 18 @ 0x70000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + adcseq fp, lr, #80, 16 @ 0x500000 │ │ │ │ + adcseq fp, lr, #64, 14 @ 0x1000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2d688 <__cxa_atexit@plt+0x20ed8> │ │ │ │ - ldr r2, [pc, #36] @ 2d690 <__cxa_atexit@plt+0x20ee0> │ │ │ │ + bhi 2b894 <__cxa_atexit@plt+0x1f0e4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2b8a0 <__cxa_atexit@plt+0x1f0f0> │ │ │ │ + ldr r2, [pc, #76] @ 2b8b0 <__cxa_atexit@plt+0x1f100> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 2d694 <__cxa_atexit@plt+0x20ee4> │ │ │ │ + ldr r1, [pc, #72] @ 2b8b4 <__cxa_atexit@plt+0x1f104> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - add r8, r2, #1 │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ 2b8b8 <__cxa_atexit@plt+0x1f108> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 58d10 <__cxa_atexit@plt+0x4c560> │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r7, sp, #24, 12 @ 0x1800000 │ │ │ │ - adcseq r9, lr, #220, 16 @ 0xdc0000 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + adcseq fp, lr, #228, 12 @ 0xe400000 │ │ │ │ + rsbeq r1, sl, #970752 @ 0xed000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 2d6e4 <__cxa_atexit@plt+0x20f34> │ │ │ │ - ldr r2, [pc, #56] @ 2d6f0 <__cxa_atexit@plt+0x20f40> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2b920 <__cxa_atexit@plt+0x1f170> │ │ │ │ + ldr r2, [pc, #76] @ 2b930 <__cxa_atexit@plt+0x1f180> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 2d6f4 <__cxa_atexit@plt+0x20f44> │ │ │ │ + ldr r1, [pc, #72] @ 2b934 <__cxa_atexit@plt+0x1f184> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2d6dc <__cxa_atexit@plt+0x20f2c> │ │ │ │ - b 2d700 <__cxa_atexit@plt+0x20f50> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ 2b938 <__cxa_atexit@plt+0x1f188> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - adcseq r9, lr, #140, 16 @ 0x8c0000 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq fp, lr, #96, 14 @ 0x1800000 │ │ │ │ + adcseq fp, lr, #72, 12 @ 0x4800000 │ │ │ │ + andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #140] @ 2d794 <__cxa_atexit@plt+0x20fe4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2d77c <__cxa_atexit@plt+0x20fcc> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2b9e0 <__cxa_atexit@plt+0x1f230> │ │ │ │ + mov r7, r5 │ │ │ │ + str r8, [r7, #-12]! │ │ │ │ + stmib r7, {r9, sl} │ │ │ │ + and r3, sl, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 2b9b8 <__cxa_atexit@plt+0x1f208> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 2d784 <__cxa_atexit@plt+0x20fd4> │ │ │ │ - ldr lr, [pc, #104] @ 2d798 <__cxa_atexit@plt+0x20fe8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - add sl, r7, #11 │ │ │ │ - ldm sl, {r0, r8, r9, sl} │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr r7, [pc, #68] @ 2d79c <__cxa_atexit@plt+0x20fec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r0, r8, r9, sl} │ │ │ │ - sub r7, r3, #27 │ │ │ │ + bcc 2b9f0 <__cxa_atexit@plt+0x1f240> │ │ │ │ + ldr r1, [pc, #132] @ 2ba0c <__cxa_atexit@plt+0x1f25c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + mov r2, r6 │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r7, [r2, #12] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble 2b9c4 <__cxa_atexit@plt+0x1f214> │ │ │ │ + ldr r1, [pc, #96] @ 2ba14 <__cxa_atexit@plt+0x1f264> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 2b9cc <__cxa_atexit@plt+0x1f21c> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 2babc <__cxa_atexit@plt+0x1f30c> │ │ │ │ + ldr r1, [pc, #68] @ 2ba10 <__cxa_atexit@plt+0x1f260> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 2ba1c <__cxa_atexit@plt+0x1f26c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #32] @ 2ba18 <__cxa_atexit@plt+0x1f268> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - adcseq r9, lr, #180, 16 @ 0xb40000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffd78 │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + addseq r8, sp, #236, 20 @ 0xec000 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2d80c <__cxa_atexit@plt+0x2105c> │ │ │ │ - ldr lr, [pc, #84] @ 2d818 <__cxa_atexit@plt+0x21068> │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2ba94 <__cxa_atexit@plt+0x1f2e4> │ │ │ │ + ldr lr, [pc, #100] @ 2baac <__cxa_atexit@plt+0x1f2fc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - add sl, r7, #11 │ │ │ │ - ldm sl, {r0, r8, r9, sl} │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ + ldmib r5, {r0, r1} │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + mov r3, r2 │ │ │ │ str lr, [r3, #4]! │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr r7, [pc, #48] @ 2d81c <__cxa_atexit@plt+0x2106c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r1, [r3, #8] │ │ │ │ + str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r0, r8, r9, sl} │ │ │ │ - sub r7, r6, #27 │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble 2ba7c <__cxa_atexit@plt+0x1f2cc> │ │ │ │ + ldr r1, [pc, #60] @ 2bab4 <__cxa_atexit@plt+0x1f304> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 2ba84 <__cxa_atexit@plt+0x1f2d4> │ │ │ │ + ldr r1, [pc, #44] @ 2bab0 <__cxa_atexit@plt+0x1f300> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r2, #20] │ │ │ │ + str r3, [r2, #24] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ 2bab8 <__cxa_atexit@plt+0x1f308> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffcb8 │ │ │ │ + @ instruction: 0xfffffcf8 │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + mov fp, r7 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2bb7c <__cxa_atexit@plt+0x1f3cc> │ │ │ │ + ldr lr, [pc, #180] @ 2bb94 <__cxa_atexit@plt+0x1f3e4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r8, [pc, #164] @ 2bb98 <__cxa_atexit@plt+0x1f3e8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r3, r2 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldm r5, {r0, lr} │ │ │ │ + ldr sl, [pc, #148] @ 2bb9c <__cxa_atexit@plt+0x1f3ec> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + mov r1, r3 │ │ │ │ + str r8, [r1, #32]! │ │ │ │ + mov r0, r3 │ │ │ │ + str sl, [r0, #16]! │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r6, #11 │ │ │ │ + cmp lr, #10 │ │ │ │ + ble 2bb60 <__cxa_atexit@plt+0x1f3b0> │ │ │ │ + ldr lr, [pc, #88] @ 2bba0 <__cxa_atexit@plt+0x1f3f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r2, #52] @ 0x34 │ │ │ │ + str r1, [r2, #56] @ 0x38 │ │ │ │ + str r0, [r2, #60] @ 0x3c │ │ │ │ + str r3, [r2, #64] @ 0x40 │ │ │ │ bx ip │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - adcseq r9, lr, #32, 16 @ 0x200000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 2d8e0 <__cxa_atexit@plt+0x21130> │ │ │ │ - ldr r3, [pc, #192] @ 2d900 <__cxa_atexit@plt+0x21150> │ │ │ │ + ldr lr, [pc, #64] @ 2bba8 <__cxa_atexit@plt+0x1f3f8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r2, #52] @ 0x34 │ │ │ │ + add lr, r2, #56 @ 0x38 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #32] @ 2bba4 <__cxa_atexit@plt+0x1f3f4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + mov r2, #64 @ 0x40 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffff640 │ │ │ │ + @ instruction: 0xfffff6e0 │ │ │ │ + @ instruction: 0xfffff67c │ │ │ │ + @ instruction: 0xfffffb30 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0xfffff848 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 2babc <__cxa_atexit@plt+0x1f30c> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 2bc38 <__cxa_atexit@plt+0x1f488> │ │ │ │ + ldr r3, [pc, #100] @ 2bc48 <__cxa_atexit@plt+0x1f498> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 2bc18 <__cxa_atexit@plt+0x1f468> │ │ │ │ + ldr r3, [pc, #84] @ 2bc4c <__cxa_atexit@plt+0x1f49c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r9, #3] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ str r3, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 2d8c4 <__cxa_atexit@plt+0x21114> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 2d8d4 <__cxa_atexit@plt+0x21124> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 2d8e8 <__cxa_atexit@plt+0x21138> │ │ │ │ - ldr r9, [pc, #144] @ 2d904 <__cxa_atexit@plt+0x21154> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #140] @ 2d908 <__cxa_atexit@plt+0x21158> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r8, #2] │ │ │ │ - ldr r2, [r8, #6] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - ldr r8, [pc, #116] @ 2d90c <__cxa_atexit@plt+0x2115c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - mov r2, r6 │ │ │ │ - str lr, [r2, #16]! │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 2bc28 <__cxa_atexit@plt+0x1f478> │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + b 2b948 <__cxa_atexit@plt+0x1f198> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 2bc50 <__cxa_atexit@plt+0x1f4a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffda0 │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - adcseq r9, lr, #180, 12 @ 0xb400000 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + addseq r8, sp, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2d98c <__cxa_atexit@plt+0x211dc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2d998 <__cxa_atexit@plt+0x211e8> │ │ │ │ - ldr r2, [pc, #108] @ 2d9a8 <__cxa_atexit@plt+0x211f8> │ │ │ │ + ldr r3, [pc, #48] @ 2bc94 <__cxa_atexit@plt+0x1f4e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r5, #8] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 2bc88 <__cxa_atexit@plt+0x1f4d8> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 2b948 <__cxa_atexit@plt+0x1f198> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov sl, r7 │ │ │ │ + b 2b948 <__cxa_atexit@plt+0x1f198> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2bd68 <__cxa_atexit@plt+0x1f5b8> │ │ │ │ + ldr r7, [pc, #196] @ 2bd98 <__cxa_atexit@plt+0x1f5e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #188] @ 2bd9c <__cxa_atexit@plt+0x1f5ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #129 @ 0x81 │ │ │ │ + ldr r1, [pc, #180] @ 2bda0 <__cxa_atexit@plt+0x1f5f0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub lr, r3, #16 │ │ │ │ + stm lr, {r1, r2, r9} │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 2bd7c <__cxa_atexit@plt+0x1f5cc> │ │ │ │ + ldr r7, [pc, #156] @ 2bdac <__cxa_atexit@plt+0x1f5fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #152] @ 2bdb0 <__cxa_atexit@plt+0x1f600> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #104] @ 2d9ac <__cxa_atexit@plt+0x211fc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r8, [pc, #80] @ 2d9b0 <__cxa_atexit@plt+0x21200> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r0, r6 │ │ │ │ - str lr, [r0, #16]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #6 │ │ │ │ + ldr r1, [pc, #148] @ 2bdb4 <__cxa_atexit@plt+0x1f604> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #144] @ 2bdb8 <__cxa_atexit@plt+0x1f608> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #24]! │ │ │ │ + mov r1, r6 │ │ │ │ + str r0, [r1, #12]! │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r8, [r6, #48] @ 0x30 │ │ │ │ + str r7, [r6, #52] @ 0x34 │ │ │ │ + sub r7, r3, #14 │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ + b 3ff6dc <__cxa_atexit@plt+0x3f2f2c> │ │ │ │ + ldr r7, [pc, #56] @ 2bda8 <__cxa_atexit@plt+0x1f5f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ + ldr r7, [pc, #32] @ 2bda4 <__cxa_atexit@plt+0x1f5f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffcd8 │ │ │ │ - @ instruction: 0xfffffd58 │ │ │ │ - adcseq r9, lr, #236, 10 @ 0x3b000000 │ │ │ │ - addseq r7, sp, #192, 6 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 2da48 <__cxa_atexit@plt+0x21298> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 2da54 <__cxa_atexit@plt+0x212a4> │ │ │ │ - ldr r1, [pc, #124] @ 2da64 <__cxa_atexit@plt+0x212b4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #120] @ 2da68 <__cxa_atexit@plt+0x212b8> │ │ │ │ + bx r0 │ │ │ │ + adcseq fp, lr, #44, 4 @ 0xc0000002 │ │ │ │ + adcseq fp, lr, #116, 4 @ 0x40000007 │ │ │ │ + adcseq fp, lr, #100, 6 @ 0x90000001 │ │ │ │ + addseq r8, sp, #92, 14 @ 0x1700000 │ │ │ │ + addseq r8, sp, #108, 14 @ 0x1b00000 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr pc │ │ │ │ + andeq r0, r0, r8, asr #4 │ │ │ │ + andeq r0, r0, r8, ror #2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2be4c <__cxa_atexit@plt+0x1f69c> │ │ │ │ + ldr r2, [pc, #152] @ 2be74 <__cxa_atexit@plt+0x1f6c4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 2be58 <__cxa_atexit@plt+0x1f6a8> │ │ │ │ + ldr r7, [pc, #128] @ 2be7c <__cxa_atexit@plt+0x1f6cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #124] @ 2be80 <__cxa_atexit@plt+0x1f6d0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - ldr r9, [pc, #104] @ 2da6c <__cxa_atexit@plt+0x212bc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - sub r1, r6, #14 │ │ │ │ - ldr r3, [pc, #88] @ 2da70 <__cxa_atexit@plt+0x212c0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [pc, #80] @ 2da74 <__cxa_atexit@plt+0x212c4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r7, [r2, #8] │ │ │ │ - str lr, [r2, #12] │ │ │ │ - add lr, r2, #16 │ │ │ │ - stm lr, {r2, r3, r9} │ │ │ │ - str r1, [r2, #28] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - mov r5, sl │ │ │ │ - b 2d82c <__cxa_atexit@plt+0x2107c> │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r1, [pc, #120] @ 2be84 <__cxa_atexit@plt+0x1f6d4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r6, #20]! │ │ │ │ + sub r7, r3, #38 @ 0x26 │ │ │ │ + sub r0, r3, #31 │ │ │ │ + ldr r2, [pc, #104] @ 2be88 <__cxa_atexit@plt+0x1f6d8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sub r9, r6, #16 │ │ │ │ + stm r9, {r1, r8, lr} │ │ │ │ + str r8, [r6, #-4] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff6e4 <__cxa_atexit@plt+0x3f2f34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #24] @ 2be78 <__cxa_atexit@plt+0x1f6c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - @ instruction: 0xfffffacc │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - adcseq r9, lr, #232, 8 @ 0xe8000000 │ │ │ │ - adcseq r9, lr, #40, 10 @ 0xa000000 │ │ │ │ - addseq r7, sp, #252, 4 @ 0xc000000f │ │ │ │ + adcseq fp, lr, #116, 2 │ │ │ │ + addseq r8, sp, #132, 12 @ 0x8400000 │ │ │ │ + andeq r1, r0, r0, lsl r5 │ │ │ │ + strdeq r1, [r0], -r8 │ │ │ │ + andeq r1, r0, ip, lsl #7 │ │ │ │ + adcseq fp, lr, #52, 4 @ 0x40000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r3, [pc, #56] @ 2dac8 <__cxa_atexit@plt+0x21318> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7], #-8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2dab4 <__cxa_atexit@plt+0x21304> │ │ │ │ - mov r3, #1 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 2b4b0 <__cxa_atexit@plt+0x1ed00> │ │ │ │ - ldr r7, [pc, #16] @ 2dacc <__cxa_atexit@plt+0x2131c> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2bf24 <__cxa_atexit@plt+0x1f774> │ │ │ │ + ldr r2, [pc, #160] @ 2bf4c <__cxa_atexit@plt+0x1f79c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 2bf30 <__cxa_atexit@plt+0x1f780> │ │ │ │ + ldr r7, [pc, #136] @ 2bf54 <__cxa_atexit@plt+0x1f7a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #132] @ 2bf58 <__cxa_atexit@plt+0x1f7a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #128] @ 2bf5c <__cxa_atexit@plt+0x1f7ac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #124] @ 2bf60 <__cxa_atexit@plt+0x1f7b0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #24]! │ │ │ │ + mov r1, r6 │ │ │ │ + str r0, [r1, #12]! │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r8, [r6, #48] @ 0x30 │ │ │ │ + str r7, [r6, #52] @ 0x34 │ │ │ │ + sub r7, r3, #14 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff6e4 <__cxa_atexit@plt+0x3f2f34> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 2bf50 <__cxa_atexit@plt+0x1f7a0> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, #1 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq r7, sp, #204, 2 @ 0x33 │ │ │ │ - addseq r7, sp, #164, 4 @ 0x4000000a │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 2daf0 <__cxa_atexit@plt+0x21340> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 2b890 <__cxa_atexit@plt+0x1f0e0> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - addseq r7, sp, #128, 4 │ │ │ │ + adcseq fp, lr, #164 @ 0xa4 │ │ │ │ + addseq r8, sp, #168, 10 @ 0x2a000000 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + andeq r0, r0, r8, ror sp │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 2db24 <__cxa_atexit@plt+0x21374> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 2db28 <__cxa_atexit@plt+0x21378> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov sl, r7 │ │ │ │ - b 3aab8 <__cxa_atexit@plt+0x2e308> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - adcseq r9, lr, #92, 8 @ 0x5c000000 │ │ │ │ - addseq r7, sp, #40, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2dbac <__cxa_atexit@plt+0x213fc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2dbc0 <__cxa_atexit@plt+0x21410> │ │ │ │ - ldr lr, [pc, #120] @ 2dbd4 <__cxa_atexit@plt+0x21424> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2c010 <__cxa_atexit@plt+0x1f860> │ │ │ │ + ldr r2, [pc, #180] @ 2c038 <__cxa_atexit@plt+0x1f888> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #68 @ 0x44 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 2c01c <__cxa_atexit@plt+0x1f86c> │ │ │ │ + ldr r7, [pc, #156] @ 2c040 <__cxa_atexit@plt+0x1f890> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #152] @ 2c044 <__cxa_atexit@plt+0x1f894> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - sub r1, r3, #13 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r8, [pc, #104] @ 2dbd8 <__cxa_atexit@plt+0x21428> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r2, r3, #25 │ │ │ │ - ldr r9, [pc, #96] @ 2dbdc <__cxa_atexit@plt+0x2142c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [pc, #92] @ 2dbe0 <__cxa_atexit@plt+0x21430> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - str r9, [r6, #4] │ │ │ │ - add sl, r6, #8 │ │ │ │ - stm sl, {r0, r7, r9, lr} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + ldr r1, [pc, #148] @ 2c048 <__cxa_atexit@plt+0x1f898> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #144] @ 2c04c <__cxa_atexit@plt+0x1f89c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #140] @ 2c050 <__cxa_atexit@plt+0x1f8a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #12]! │ │ │ │ + sub r7, r3, #62 @ 0x3e │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + stmdb r6, {r1, r8} │ │ │ │ + mov r1, r6 │ │ │ │ + str r0, [r1, #12]! │ │ │ │ + mov r0, r6 │ │ │ │ + str r2, [r0, #24]! │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + str r1, [r6, #56] @ 0x38 │ │ │ │ + sub r7, r3, #18 │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ 2dbd0 <__cxa_atexit@plt+0x21420> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + b 3ff6e4 <__cxa_atexit@plt+0x3f2f34> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ + ldr r7, [pc, #24] @ 2c03c <__cxa_atexit@plt+0x1f88c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #68 @ 0x44 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r9, lr, #216, 6 @ 0x60000003 │ │ │ │ - addseq r7, sp, #0, 2 │ │ │ │ - adcseq r9, lr, #176, 6 @ 0xc0000002 │ │ │ │ - adcseq r9, lr, #4, 10 @ 0x1000000 │ │ │ │ - adcseq r9, lr, #12, 10 @ 0x3000000 │ │ │ │ - addseq r7, sp, #64, 4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #80 @ 0x50 │ │ │ │ + bx r0 │ │ │ │ + adcseq sl, lr, #204, 30 @ 0x330 │ │ │ │ + addseq r8, sp, #200, 8 @ 0xc8000000 │ │ │ │ + andeq r1, r0, ip, asr #13 │ │ │ │ + andeq r5, r0, ip, asr #21 │ │ │ │ + andeq r1, r0, r8, lsr #12 │ │ │ │ + andeq r1, r0, r4, lsl #15 │ │ │ │ + andeq r1, r0, ip, asr #16 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2dc78 <__cxa_atexit@plt+0x214c8> │ │ │ │ - ldr lr, [pc, #124] @ 2dc80 <__cxa_atexit@plt+0x214d0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r3, [r7, #20] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-24]! @ 0xffffffe8 │ │ │ │ - ldr lr, [pc, #96] @ 2dc84 <__cxa_atexit@plt+0x214d4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - stmib r2, {r0, r8} │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str lr, [r2, #16] │ │ │ │ - str r7, [r2, #20] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 2dc60 <__cxa_atexit@plt+0x214b0> │ │ │ │ - ldr r2, [pc, #68] @ 2dc88 <__cxa_atexit@plt+0x214d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #15] │ │ │ │ - ldr r7, [r3, #31] │ │ │ │ - str r2, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2dc70 <__cxa_atexit@plt+0x214c0> │ │ │ │ - b 2dcd8 <__cxa_atexit@plt+0x21528> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + bhi 2c094 <__cxa_atexit@plt+0x1f8e4> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 2c09c <__cxa_atexit@plt+0x1f8ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 2c0a0 <__cxa_atexit@plt+0x1f8f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #217 @ 0xd9 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + adcseq sl, lr, #216, 28 @ 0xd80 │ │ │ │ + adcseq sl, lr, #208, 28 @ 0xd00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2c0e0 <__cxa_atexit@plt+0x1f930> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [pc, #32] @ 2c0e8 <__cxa_atexit@plt+0x1f938> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #24] @ 2c0ec <__cxa_atexit@plt+0x1f93c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #217 @ 0xd9 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6ec <__cxa_atexit@plt+0x3f2f3c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + adcseq sl, lr, #136, 28 @ 0x880 │ │ │ │ + adcseq sl, lr, #128, 28 @ 0x800 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2c124 <__cxa_atexit@plt+0x1f974> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 2c12c <__cxa_atexit@plt+0x1f97c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - adcseq r9, lr, #44, 6 @ 0xb0000000 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - addseq r7, sp, #152, 2 @ 0x26 │ │ │ │ + adcseq sl, lr, #60, 28 @ 0x3c0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - ldr r1, [pc, #28] @ 2dcc8 <__cxa_atexit@plt+0x21518> │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2c194 <__cxa_atexit@plt+0x1f9e4> │ │ │ │ + ldr r1, [pc, #80] @ 2c1a4 <__cxa_atexit@plt+0x1f9f4> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2dcc0 <__cxa_atexit@plt+0x21510> │ │ │ │ - b 2dcd8 <__cxa_atexit@plt+0x21528> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq r7, sp, #88, 2 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 2dd50 <__cxa_atexit@plt+0x215a0> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 2de0c <__cxa_atexit@plt+0x2165c> │ │ │ │ - ldr lr, [pc, #288] @ 2de20 <__cxa_atexit@plt+0x21670> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #284] @ 2de24 <__cxa_atexit@plt+0x21674> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str lr, [r8, #4]! │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r3, [r8, #12] │ │ │ │ - str r0, [r8, #16] │ │ │ │ - mov r8, r6 │ │ │ │ - b 2dd7c <__cxa_atexit@plt+0x215cc> │ │ │ │ - ldr r6, [pc, #192] @ 2de18 <__cxa_atexit@plt+0x21668> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r6, r6, #1 │ │ │ │ - str r6, [r5, #12] │ │ │ │ - str r6, [r5, #20] │ │ │ │ - str r6, [r5, #-20] @ 0xffffffec │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - str r6, [r5, #-12] │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - str r6, [r5, #-4] │ │ │ │ - str r6, [r5] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 2ddf0 <__cxa_atexit@plt+0x21640> │ │ │ │ - ldr lr, [pc, #148] @ 2de28 <__cxa_atexit@plt+0x21678> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [pc, #144] @ 2de2c <__cxa_atexit@plt+0x2167c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r1, [pc, #140] @ 2de30 <__cxa_atexit@plt+0x21680> │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #60] @ 2c1a8 <__cxa_atexit@plt+0x1f9f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r9, r1, #1 │ │ │ │ - str r9, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - ldr r1, [r5, #52] @ 0x34 │ │ │ │ - ldr r0, [r5, #56] @ 0x38 │ │ │ │ - ldr r3, [r5, #64] @ 0x40 │ │ │ │ - ldr r2, [pc, #116] @ 2de34 <__cxa_atexit@plt+0x21684> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str sl, [r5, #24] │ │ │ │ - str lr, [r8, #4]! │ │ │ │ - add lr, r8, #8 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - mov sl, r9 │ │ │ │ - b 44a88 <__cxa_atexit@plt+0x382d8> │ │ │ │ - sub r5, r5, #24 │ │ │ │ - ldr r3, [pc, #32] @ 2de1c <__cxa_atexit@plt+0x2166c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - mov r3, #20 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #52] @ 2c1ac <__cxa_atexit@plt+0x1f9fc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r9, lr, #52, 4 @ 0x40000003 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0xfffffcbc │ │ │ │ - adcseq r9, lr, #132, 4 @ 0x40000008 │ │ │ │ - @ instruction: 0xffffe3dc │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - adcseq r9, lr, #232, 2 @ 0x3a │ │ │ │ - adcseq r9, lr, #212, 4 @ 0x4000000d │ │ │ │ - addseq r6, sp, #220, 30 @ 0x370 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + adcseq sl, lr, #216, 28 @ 0xd80 │ │ │ │ + adcseq sl, lr, #212, 26 @ 0x3500 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ + mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2debc <__cxa_atexit@plt+0x2170c> │ │ │ │ - ldr lr, [pc, #116] @ 2ded4 <__cxa_atexit@plt+0x21724> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [pc, #112] @ 2ded8 <__cxa_atexit@plt+0x21728> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r1, [pc, #108] @ 2dedc <__cxa_atexit@plt+0x2172c> │ │ │ │ + bcc 2c200 <__cxa_atexit@plt+0x1fa50> │ │ │ │ + ldr r2, [pc, #56] @ 2c210 <__cxa_atexit@plt+0x1fa60> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [pc, #44] @ 2c214 <__cxa_atexit@plt+0x1fa64> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + rsbeq r1, sl, #80, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 2c27c <__cxa_atexit@plt+0x1facc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2c288 <__cxa_atexit@plt+0x1fad8> │ │ │ │ + ldr r1, [pc, #80] @ 2c298 <__cxa_atexit@plt+0x1fae8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr ip, [r5, #28] │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - ldr r2, [r5, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #88] @ 2dee0 <__cxa_atexit@plt+0x21730> │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 2c29c <__cxa_atexit@plt+0x1faec> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 2c2a0 <__cxa_atexit@plt+0x1faf0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r9, r0, #1 │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - stmda r5, {r1, sl} │ │ │ │ - str lr, [r8, #4]! │ │ │ │ - str r3, [r8, #8] │ │ │ │ - str ip, [r8, #12] │ │ │ │ - str r2, [r8, #16] │ │ │ │ - str r9, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov sl, r9 │ │ │ │ - b 44a88 <__cxa_atexit@plt+0x382d8> │ │ │ │ - ldr r3, [pc, #32] @ 2dee4 <__cxa_atexit@plt+0x21734> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - @ instruction: 0xffffe310 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - adcseq r9, lr, #36, 4 @ 0x40000002 │ │ │ │ - adcseq r9, lr, #4, 2 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - addseq r6, sp, #188, 28 @ 0xbc0 │ │ │ │ - andeq r1, r0, fp, lsl #16 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov lr, fp │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq sl, lr, #8, 26 @ 0x200 │ │ │ │ + adcseq sl, lr, #244, 26 @ 0x3d00 │ │ │ │ + adcseq sl, lr, #228, 24 @ 0xe400 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - str r8, [r5, #44] @ 0x2c │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str sl, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2dfb4 <__cxa_atexit@plt+0x21804> │ │ │ │ - ldr r8, [pc, #172] @ 2dfd0 <__cxa_atexit@plt+0x21820> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r4, [sp] │ │ │ │ - ldr r4, [r5, #-4] │ │ │ │ - ldm r5, {r1, r2, sl, ip} │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr fp, [r5, #52] @ 0x34 │ │ │ │ - str lr, [sp, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - ldr lr, [r5, #48] @ 0x30 │ │ │ │ - str r8, [r5, #52] @ 0x34 │ │ │ │ - ldr r8, [r5, #44] @ 0x2c │ │ │ │ - ldr r7, [pc, #128] @ 2dfd4 <__cxa_atexit@plt+0x21824> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - stmib r3, {r7, lr} │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r4, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r1, r2, sl, ip} │ │ │ │ - sub r7, r6, #31 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr lr, [r3, #28]! │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - ldr r1, [r3, #-4] │ │ │ │ - ldmib r3, {r0, r2, sl} │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - str r7, [r3] │ │ │ │ - stmib r3, {r1, lr} │ │ │ │ + bcc 2c308 <__cxa_atexit@plt+0x1fb58> │ │ │ │ + ldr r2, [pc, #80] @ 2c318 <__cxa_atexit@plt+0x1fb68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #60] @ 2c31c <__cxa_atexit@plt+0x1fb6c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, #52] @ 2c320 <__cxa_atexit@plt+0x1fb70> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 44a88 <__cxa_atexit@plt+0x382d8> │ │ │ │ - ldr r0, [pc, #28] @ 2dfd8 <__cxa_atexit@plt+0x21828> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - mov fp, lr │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - @ instruction: 0x000001b0 │ │ │ │ - adcseq r9, lr, #68, 2 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq r6, sp, #200, 26 @ 0x3200 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r9, r4 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq sl, lr, #100, 26 @ 0x1900 │ │ │ │ + adcseq sl, lr, #96, 24 @ 0x6000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2c38c <__cxa_atexit@plt+0x1fbdc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2e0a4 <__cxa_atexit@plt+0x218f4> │ │ │ │ - ldr r8, [pc, #184] @ 2e0c0 <__cxa_atexit@plt+0x21910> │ │ │ │ + bcc 2c398 <__cxa_atexit@plt+0x1fbe8> │ │ │ │ + ldr r2, [pc, #84] @ 2c3a8 <__cxa_atexit@plt+0x1fbf8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 2c3ac <__cxa_atexit@plt+0x1fbfc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #60] @ 2c3b0 <__cxa_atexit@plt+0x1fc00> │ │ │ │ add r8, pc, r8 │ │ │ │ - str fp, [sp, #12] │ │ │ │ - ldr r4, [r5, #4] │ │ │ │ - str r4, [sp] │ │ │ │ - ldr r4, [r5, #8] │ │ │ │ - add ip, r5, #12 │ │ │ │ - ldm ip, {r2, sl, ip} │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r1, [r5, #60] @ 0x3c │ │ │ │ - str r1, [sp, #8] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr lr, [r5, #56] @ 0x38 │ │ │ │ - str r8, [r5, #60] @ 0x3c │ │ │ │ - ldr r8, [r5, #52] @ 0x34 │ │ │ │ - ldr fp, [pc, #128] @ 2e0c4 <__cxa_atexit@plt+0x21914> │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - stmib r3, {fp, lr} │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r4, [r3, #24] │ │ │ │ - add lr, r3, #28 │ │ │ │ - stm lr, {r2, sl, ip} │ │ │ │ - sub r7, r6, #31 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr lr, [r3, #36]! @ 0x24 │ │ │ │ - str r7, [r5, #56] @ 0x38 │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - ldr r1, [r3, #-4] │ │ │ │ - ldmib r3, {r0, r2, sl} │ │ │ │ - ldr r8, [r3, #32] │ │ │ │ - str r2, [r5, #52] @ 0x34 │ │ │ │ - str r7, [r3] │ │ │ │ - stmib r3, {r1, lr} │ │ │ │ - str r0, [r3, #12] │ │ │ │ - mov r4, r9 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - ldmib sp, {r7, r9, fp} │ │ │ │ - b 44a88 <__cxa_atexit@plt+0x382d8> │ │ │ │ - ldr r4, [pc, #28] @ 2e0c8 <__cxa_atexit@plt+0x21918> │ │ │ │ - add r4, pc, r4 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r9, #828] @ 0x33c │ │ │ │ - str r4, [r5] │ │ │ │ - mov r4, r9 │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - adcseq r9, lr, #84 @ 0x54 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - addseq r6, sp, #216, 24 @ 0xd800 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2e1a8 <__cxa_atexit@plt+0x219f8> │ │ │ │ - ldr r8, [pc, #192] @ 2e1c0 <__cxa_atexit@plt+0x21a10> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r2, [sp] │ │ │ │ - ldm r5, {r9, sl, ip} │ │ │ │ - str fp, [sp, #12] │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - str r7, [sp, #8] │ │ │ │ - ldr lr, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - str r8, [r3, #40]! @ 0x28 │ │ │ │ - ldr r7, [pc, #140] @ 2e1c4 <__cxa_atexit@plt+0x21a14> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [pc, #136] @ 2e1c8 <__cxa_atexit@plt+0x21a18> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #1 │ │ │ │ - str r7, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r0, [r3, #-32] @ 0xffffffe0 │ │ │ │ - str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [sp] │ │ │ │ - sub lr, r3, #20 │ │ │ │ - stm lr, {r7, r9, sl, ip} │ │ │ │ - str fp, [r3, #-4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - sub r7, r6, #43 @ 0x2b │ │ │ │ - str r8, [r5] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r7, [pc, #60] @ 2e1cc <__cxa_atexit@plt+0x21a1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - mov r9, r3 │ │ │ │ - mov sl, r8 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 44a88 <__cxa_atexit@plt+0x382d8> │ │ │ │ - ldr r3, [pc, #32] @ 2e1d0 <__cxa_atexit@plt+0x21a20> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #48 @ 0x30 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - @ instruction: 0xffffeff0 │ │ │ │ - adcseq r8, lr, #96, 30 @ 0x180 │ │ │ │ - adcseq r8, lr, #76, 28 @ 0x4c0 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - addseq r6, sp, #208, 22 @ 0x34000 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 2e2a8 <__cxa_atexit@plt+0x21af8> │ │ │ │ - ldr r3, [pc, #196] @ 2e2c0 <__cxa_atexit@plt+0x21b10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #192] @ 2e2c4 <__cxa_atexit@plt+0x21b14> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #12]! │ │ │ │ - str r1, [sp, #4] │ │ │ │ - str r3, [r9, #40]! @ 0x28 │ │ │ │ - ldr ip, [r5, #16] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - ldr r2, [pc, #164] @ 2e2c8 <__cxa_atexit@plt+0x21b18> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #1 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r7, [sp] │ │ │ │ - ldr lr, [r5, #8] │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str fp, [sp, #8] │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - ldr sl, [pc, #108] @ 2e2cc <__cxa_atexit@plt+0x21b1c> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str sl, [r9, #-36] @ 0xffffffdc │ │ │ │ - str r3, [r9, #-32] @ 0xffffffe0 │ │ │ │ - str ip, [r9, #-28] @ 0xffffffe4 │ │ │ │ - str r2, [r9, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r9, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - str r1, [r9, #-16] │ │ │ │ - str r0, [r9, #-12] │ │ │ │ - str lr, [r9, #-8] │ │ │ │ - str fp, [r9, #-4] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r7, [r9, #8] │ │ │ │ - sub r7, r6, #43 @ 0x2b │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r7, [sp] │ │ │ │ - mov sl, r8 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 44a88 <__cxa_atexit@plt+0x382d8> │ │ │ │ - ldr r2, [pc, #32] @ 2e2d0 <__cxa_atexit@plt+0x21b20> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r2, [r5] │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - @ instruction: 0xffffeef4 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - adcseq r8, lr, #104, 26 @ 0x1a00 │ │ │ │ - adcseq r8, lr, #56, 28 @ 0x380 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, fp │ │ │ │ - mov r3, r6 │ │ │ │ - mov fp, r4 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2e34c <__cxa_atexit@plt+0x21b9c> │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ - ldm r5, {r4, r8, r9, sl, lr} │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr ip, [pc, #76] @ 2e36c <__cxa_atexit@plt+0x21bbc> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - stmib r3, {ip, lr} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r4, r8, r9, sl} │ │ │ │ - sub r7, r6, #31 │ │ │ │ - mov r4, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 2e370 <__cxa_atexit@plt+0x21bc0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - str r2, [fp, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - mov r4, fp │ │ │ │ - mov fp, r1 │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - adcseq r8, lr, #120, 26 @ 0x1e00 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq sl, lr, #244, 22 @ 0x3d000 │ │ │ │ + rsbeq r0, sl, #196, 30 @ 0x310 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2e3d4 <__cxa_atexit@plt+0x21c24> │ │ │ │ - ldr r7, [r5, #36]! @ 0x24 │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldmdb r5, {r0, r8, r9, sl, lr} │ │ │ │ - ldr ip, [pc, #60] @ 2e3ec <__cxa_atexit@plt+0x21c3c> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - stmib r3, {ip, lr} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r0, r8, r9, sl} │ │ │ │ - sub r7, r6, #31 │ │ │ │ - ldr r0, [sp] │ │ │ │ + bcc 2c420 <__cxa_atexit@plt+0x1fc70> │ │ │ │ + ldr lr, [pc, #84] @ 2c430 <__cxa_atexit@plt+0x1fc80> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 2c434 <__cxa_atexit@plt+0x1fc84> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ 2c438 <__cxa_atexit@plt+0x1fc88> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 2e3f0 <__cxa_atexit@plt+0x21c40> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - adcseq r8, lr, #232, 24 @ 0xe800 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + adcseq sl, lr, #104, 24 @ 0x6800 │ │ │ │ + adcseq sl, lr, #76, 22 @ 0x13000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2e43c <__cxa_atexit@plt+0x21c8c> │ │ │ │ - ldr r2, [pc, #52] @ 2e444 <__cxa_atexit@plt+0x21c94> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ 2e448 <__cxa_atexit@plt+0x21c98> │ │ │ │ + bhi 2c48c <__cxa_atexit@plt+0x1fcdc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 2c494 <__cxa_atexit@plt+0x1fce4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 2c498 <__cxa_atexit@plt+0x1fce8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 2c49c <__cxa_atexit@plt+0x1fcec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq sl, lr, #240, 20 @ 0xf0000 │ │ │ │ + adcseq sl, lr, #236, 20 @ 0xec000 │ │ │ │ + adcseq sl, lr, #184, 22 @ 0x2e000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2c4e0 <__cxa_atexit@plt+0x1fd30> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r5, [pc, #28] @ 2e44c <__cxa_atexit@plt+0x21c9c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 2c4e8 <__cxa_atexit@plt+0x1fd38> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 2c4ec <__cxa_atexit@plt+0x1fd3c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb5f4 <__cxa_atexit@plt+0x3dee44> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - adcseq r8, lr, #52, 22 @ 0xd000 │ │ │ │ - adcseq r8, lr, #108, 24 @ 0x6c00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2e470 <__cxa_atexit@plt+0x21cc0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb72c <__cxa_atexit@plt+0x3def7c> │ │ │ │ - adcseq r8, lr, #160, 20 @ 0xa0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + adcseq sl, lr, #140, 20 @ 0x8c000 │ │ │ │ + adcseq sl, lr, #132, 20 @ 0x84000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2c52c <__cxa_atexit@plt+0x1fd7c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b 3eb734 <__cxa_atexit@plt+0x3def84> │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [pc, #32] @ 2c534 <__cxa_atexit@plt+0x1fd84> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #24] @ 2c538 <__cxa_atexit@plt+0x1fd88> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #217 @ 0xd9 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6ec <__cxa_atexit@plt+0x3f2f3c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq sl, lr, #60, 20 @ 0x3c000 │ │ │ │ + adcseq sl, lr, #52, 20 @ 0x34000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 2e4bc <__cxa_atexit@plt+0x21d0c> │ │ │ │ - ldr r3, [pc, #36] @ 2e4cc <__cxa_atexit@plt+0x21d1c> │ │ │ │ - add r3, pc, r3 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2c570 <__cxa_atexit@plt+0x1fdc0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r1, [pc, #24] @ 2c578 <__cxa_atexit@plt+0x1fdc8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - addseq r6, sp, #136, 16 @ 0x880000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov sl, r6 │ │ │ │ - mov r3, r5 │ │ │ │ + adcseq sl, lr, #240, 18 @ 0x3c0000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 2e548 <__cxa_atexit@plt+0x21d98> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2e550 <__cxa_atexit@plt+0x21da0> │ │ │ │ - ldr r2, [pc, #92] @ 2e564 <__cxa_atexit@plt+0x21db4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #88] @ 2e568 <__cxa_atexit@plt+0x21db8> │ │ │ │ + bhi 2c5fc <__cxa_atexit@plt+0x1fe4c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2c604 <__cxa_atexit@plt+0x1fe54> │ │ │ │ + ldr r1, [pc, #104] @ 2c618 <__cxa_atexit@plt+0x1fe68> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ 2c61c <__cxa_atexit@plt+0x1fe6c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 2c620 <__cxa_atexit@plt+0x1fe70> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - str r3, [sl, #24] │ │ │ │ - str r1, [sl, #8] │ │ │ │ - str r0, [sl, #12] │ │ │ │ - ldr r3, [pc, #48] @ 2e56c <__cxa_atexit@plt+0x21dbc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - mov r9, sl │ │ │ │ - str r3, [r9, #16]! │ │ │ │ - b 3f990 <__cxa_atexit@plt+0x331e0> │ │ │ │ - mov r6, sl │ │ │ │ - b 2e558 <__cxa_atexit@plt+0x21da8> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 2c624 <__cxa_atexit@plt+0x1fe74> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + b 2c60c <__cxa_atexit@plt+0x1fe5c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - adcseq r8, lr, #64, 20 @ 0x40000 │ │ │ │ - adcseq r8, lr, #100, 22 @ 0x19000 │ │ │ │ - addseq r6, sp, #244, 14 @ 0x3d00000 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #96 @ 0x60 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 2e5e8 <__cxa_atexit@plt+0x21e38> │ │ │ │ - ldr r2, [pc, #96] @ 2e5f4 <__cxa_atexit@plt+0x21e44> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #32] │ │ │ │ - ldr lr, [r3, #28] │ │ │ │ - ldr r8, [r3, #24] │ │ │ │ - str r2, [r5, #-36]! @ 0xffffffdc │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r2, [pc, #72] @ 2e5f8 <__cxa_atexit@plt+0x21e48> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - ldr r2, [r3, #8] │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - ldr r0, [r3, #16] │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - add r0, r5, #12 │ │ │ │ - stm r0, {r1, r3, r8} │ │ │ │ - stmib r5, {r2, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2e5e0 <__cxa_atexit@plt+0x21e30> │ │ │ │ - b 2e608 <__cxa_atexit@plt+0x21e58> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq sl, lr, #152, 18 @ 0x260000 │ │ │ │ + adcseq sl, lr, #112, 20 @ 0x70000 │ │ │ │ + adcseq sl, lr, #108, 18 @ 0x1b0000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2c694 <__cxa_atexit@plt+0x1fee4> │ │ │ │ + ldr lr, [pc, #88] @ 2c6a4 <__cxa_atexit@plt+0x1fef4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 2c6a8 <__cxa_atexit@plt+0x1fef8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 2c6ac <__cxa_atexit@plt+0x1fefc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - adcseq r8, lr, #160, 18 @ 0x280000 │ │ │ │ - addseq r6, sp, #104, 14 @ 0x1a00000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2e650 <__cxa_atexit@plt+0x21ea0> │ │ │ │ - ldr r3, [pc, #112] @ 2e68c <__cxa_atexit@plt+0x21edc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2e67c <__cxa_atexit@plt+0x21ecc> │ │ │ │ - ldr r3, [pc, #92] @ 2e690 <__cxa_atexit@plt+0x21ee0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2e67c <__cxa_atexit@plt+0x21ecc> │ │ │ │ - b 2e6dc <__cxa_atexit@plt+0x21f2c> │ │ │ │ - ldr r3, [pc, #44] @ 2e684 <__cxa_atexit@plt+0x21ed4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #40] @ 2e688 <__cxa_atexit@plt+0x21ed8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2e67c <__cxa_atexit@plt+0x21ecc> │ │ │ │ - b 2e6dc <__cxa_atexit@plt+0x21f2c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - adcseq r8, lr, #160, 16 @ 0xa00000 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - addseq r6, sp, #208, 12 @ 0xd000000 │ │ │ │ - andeq r0, r0, r6, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 2e6cc <__cxa_atexit@plt+0x21f1c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2e6c4 <__cxa_atexit@plt+0x21f14> │ │ │ │ - b 2e6dc <__cxa_atexit@plt+0x21f2c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq r6, sp, #148, 12 @ 0x9400000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + adcseq sl, lr, #220, 18 @ 0x370000 │ │ │ │ + adcseq sl, lr, #216, 16 @ 0xd80000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 2e77c <__cxa_atexit@plt+0x21fcc> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - cmp r6, #3 │ │ │ │ - bne 2e748 <__cxa_atexit@plt+0x21f98> │ │ │ │ - bic r6, r7, #3 │ │ │ │ - ldr r6, [r6] │ │ │ │ - ldrh r6, [r6, #-2] │ │ │ │ - cmp r6, #4 │ │ │ │ - beq 2e7d8 <__cxa_atexit@plt+0x22028> │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 2e748 <__cxa_atexit@plt+0x21f98> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2e804 <__cxa_atexit@plt+0x22054> │ │ │ │ - ldr r3, [pc, #264] @ 2e834 <__cxa_atexit@plt+0x22084> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #252] @ 2e838 <__cxa_atexit@plt+0x22088> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 3c954 <__cxa_atexit@plt+0x301a4> │ │ │ │ - ldr r7, [pc, #204] @ 2e81c <__cxa_atexit@plt+0x2206c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 2e7c8 <__cxa_atexit@plt+0x22018> │ │ │ │ - ldr r6, [pc, #188] @ 2e820 <__cxa_atexit@plt+0x22070> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - str r6, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2e7f8 <__cxa_atexit@plt+0x22048> │ │ │ │ - mov r6, r9 │ │ │ │ - b 2ebf0 <__cxa_atexit@plt+0x22440> │ │ │ │ - ldr r6, [pc, #160] @ 2e824 <__cxa_atexit@plt+0x22074> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [pc, #156] @ 2e828 <__cxa_atexit@plt+0x22078> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r6, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2e7f8 <__cxa_atexit@plt+0x22048> │ │ │ │ - mov r6, r9 │ │ │ │ - b 2f210 <__cxa_atexit@plt+0x22a60> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #80] @ 2e830 <__cxa_atexit@plt+0x22080> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r6, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2e7f8 <__cxa_atexit@plt+0x22048> │ │ │ │ - mov r6, r9 │ │ │ │ - b 2e848 <__cxa_atexit@plt+0x22098> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 2e82c <__cxa_atexit@plt+0x2207c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - andeq r0, r0, r8, ror #8 │ │ │ │ - andeq r0, r0, r8, lsl #9 │ │ │ │ - andeq r0, r0, r8, lsl #21 │ │ │ │ - adcseq r8, lr, #0, 16 │ │ │ │ - @ instruction: 0x000004b8 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r4, lsl #12 │ │ │ │ - adcseq r8, lr, #140, 16 @ 0x8c0000 │ │ │ │ - addseq r6, sp, #40, 10 @ 0xa000000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2e890 <__cxa_atexit@plt+0x220e0> │ │ │ │ - ldr r3, [pc, #112] @ 2e8d8 <__cxa_atexit@plt+0x22128> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 2e8c8 <__cxa_atexit@plt+0x22118> │ │ │ │ - ldr r3, [pc, #96] @ 2e8dc <__cxa_atexit@plt+0x2212c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2e8c8 <__cxa_atexit@plt+0x22118> │ │ │ │ - b 2e920 <__cxa_atexit@plt+0x22170> │ │ │ │ - ldr r3, [pc, #56] @ 2e8d0 <__cxa_atexit@plt+0x22120> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 2e8c8 <__cxa_atexit@plt+0x22118> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - ldr r2, [pc, #32] @ 2e8d4 <__cxa_atexit@plt+0x22124> │ │ │ │ + bcc 2c708 <__cxa_atexit@plt+0x1ff58> │ │ │ │ + ldr r2, [pc, #64] @ 2c718 <__cxa_atexit@plt+0x1ff68> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2e8c8 <__cxa_atexit@plt+0x22118> │ │ │ │ - b 2ea34 <__cxa_atexit@plt+0x22284> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr lr, [pc, #48] @ 2c71c <__cxa_atexit@plt+0x1ff6c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - andeq r0, r0, ip, ror r1 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - addseq r6, sp, #132, 8 @ 0x84000000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 2e910 <__cxa_atexit@plt+0x22160> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2e908 <__cxa_atexit@plt+0x22158> │ │ │ │ - b 2e920 <__cxa_atexit@plt+0x22170> │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + rsbeq r0, sl, #164, 22 @ 0x29000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 2c784 <__cxa_atexit@plt+0x1ffd4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2c790 <__cxa_atexit@plt+0x1ffe0> │ │ │ │ + ldr r1, [pc, #80] @ 2c7a0 <__cxa_atexit@plt+0x1fff0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 2c7a4 <__cxa_atexit@plt+0x1fff4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 2c7a8 <__cxa_atexit@plt+0x1fff8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq r6, sp, #80, 8 @ 0x50000000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 2e968 <__cxa_atexit@plt+0x221b8> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 2e9c0 <__cxa_atexit@plt+0x22210> │ │ │ │ - ldr r3, [pc, #156] @ 2e9e4 <__cxa_atexit@plt+0x22234> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #140] @ 2e9e8 <__cxa_atexit@plt+0x22238> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 3c954 <__cxa_atexit@plt+0x301a4> │ │ │ │ - ldr r6, [pc, #104] @ 2e9d8 <__cxa_atexit@plt+0x22228> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [pc, #100] @ 2e9dc <__cxa_atexit@plt+0x2222c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r6, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2e9b4 <__cxa_atexit@plt+0x22204> │ │ │ │ - mov r6, r9 │ │ │ │ - b 2f210 <__cxa_atexit@plt+0x22a60> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 2e9e0 <__cxa_atexit@plt+0x22230> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - muleq r0, ip, r8 │ │ │ │ - adcseq r8, lr, #20, 12 @ 0x1400000 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r8, ror #7 │ │ │ │ - adcseq r8, lr, #108, 12 @ 0x6c00000 │ │ │ │ - addseq r6, sp, #120, 6 @ 0xe0000001 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - ldr r2, [pc, #28] @ 2ea24 <__cxa_atexit@plt+0x22274> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2ea1c <__cxa_atexit@plt+0x2226c> │ │ │ │ - b 2ea34 <__cxa_atexit@plt+0x22284> │ │ │ │ - ldr r0, [r7] │ │ │ │ + adcseq sl, lr, #0, 16 │ │ │ │ + adcseq sl, lr, #236, 16 @ 0xec0000 │ │ │ │ + adcseq sl, lr, #220, 14 @ 0x3700000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2c82c <__cxa_atexit@plt+0x2007c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2c834 <__cxa_atexit@plt+0x20084> │ │ │ │ + ldr r1, [pc, #104] @ 2c848 <__cxa_atexit@plt+0x20098> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ 2c84c <__cxa_atexit@plt+0x2009c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 2c850 <__cxa_atexit@plt+0x200a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 2c854 <__cxa_atexit@plt+0x200a4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + b 2c83c <__cxa_atexit@plt+0x2008c> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq r6, sp, #60, 6 @ 0xf0000000 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 2ea84 <__cxa_atexit@plt+0x222d4> │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq sl, lr, #104, 14 @ 0x1a00000 │ │ │ │ + adcseq sl, lr, #64, 16 @ 0x400000 │ │ │ │ + adcseq sl, lr, #60, 14 @ 0xf00000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2eab0 <__cxa_atexit@plt+0x22300> │ │ │ │ - ldr r2, [pc, #108] @ 2ead0 <__cxa_atexit@plt+0x22320> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r3, [pc, #92] @ 2ead4 <__cxa_atexit@plt+0x22324> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - b 3c954 <__cxa_atexit@plt+0x301a4> │ │ │ │ - ldr r6, [pc, #60] @ 2eac8 <__cxa_atexit@plt+0x22318> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r6, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2eaa4 <__cxa_atexit@plt+0x222f4> │ │ │ │ - mov r6, r9 │ │ │ │ - b 2eae4 <__cxa_atexit@plt+0x22334> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ + bcc 2c8c4 <__cxa_atexit@plt+0x20114> │ │ │ │ + ldr lr, [pc, #88] @ 2c8d4 <__cxa_atexit@plt+0x20124> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 2c8d8 <__cxa_atexit@plt+0x20128> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 2c8dc <__cxa_atexit@plt+0x2012c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 2eacc <__cxa_atexit@plt+0x2231c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, ip, lsl #4 │ │ │ │ - andeq r0, r0, ip, asr #5 │ │ │ │ - adcseq r8, lr, #80, 10 @ 0x14000000 │ │ │ │ - addseq r6, sp, #140, 4 @ 0xc0000008 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + adcseq sl, lr, #172, 14 @ 0x2b00000 │ │ │ │ + adcseq sl, lr, #168, 12 @ 0xa800000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 2eb2c <__cxa_atexit@plt+0x2237c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 2eb84 <__cxa_atexit@plt+0x223d4> │ │ │ │ - ldr r3, [pc, #156] @ 2eba8 <__cxa_atexit@plt+0x223f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #140] @ 2ebac <__cxa_atexit@plt+0x223fc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 3c954 <__cxa_atexit@plt+0x301a4> │ │ │ │ - ldr r6, [pc, #104] @ 2eb9c <__cxa_atexit@plt+0x223ec> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [pc, #100] @ 2eba0 <__cxa_atexit@plt+0x223f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r6, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2eb78 <__cxa_atexit@plt+0x223c8> │ │ │ │ - mov r6, r9 │ │ │ │ - b 2f210 <__cxa_atexit@plt+0x22a60> │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2c950 <__cxa_atexit@plt+0x201a0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2c95c <__cxa_atexit@plt+0x201ac> │ │ │ │ + ldr lr, [pc, #92] @ 2c96c <__cxa_atexit@plt+0x201bc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ 2c970 <__cxa_atexit@plt+0x201c0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r8, [pc, #64] @ 2c974 <__cxa_atexit@plt+0x201c4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 2eba4 <__cxa_atexit@plt+0x223f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - adcseq r8, lr, #80, 8 @ 0x50000000 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - andeq r0, r0, r4, lsr #4 │ │ │ │ - adcseq r8, lr, #168, 8 @ 0xa8000000 │ │ │ │ - addseq r6, sp, #180, 2 @ 0x2d │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 2ebe0 <__cxa_atexit@plt+0x22430> │ │ │ │ - add r3, pc, r3 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + adcseq sl, lr, #56, 12 @ 0x3800000 │ │ │ │ + rsbeq r0, sl, #92, 18 @ 0x170000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2c9e8 <__cxa_atexit@plt+0x20238> │ │ │ │ + ldr lr, [pc, #88] @ 2c9f8 <__cxa_atexit@plt+0x20248> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ 2c9fc <__cxa_atexit@plt+0x2024c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2ebd8 <__cxa_atexit@plt+0x22428> │ │ │ │ - b 2ebf0 <__cxa_atexit@plt+0x22440> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ 2ca00 <__cxa_atexit@plt+0x20250> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add r2, r3, #16 │ │ │ │ + stm r2, {r0, r7, lr} │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq r6, sp, #128, 2 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 2ec38 <__cxa_atexit@plt+0x22488> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 2ec90 <__cxa_atexit@plt+0x224e0> │ │ │ │ - ldr r3, [pc, #156] @ 2ecb4 <__cxa_atexit@plt+0x22504> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #140] @ 2ecb8 <__cxa_atexit@plt+0x22508> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 3c954 <__cxa_atexit@plt+0x301a4> │ │ │ │ - ldr r6, [pc, #104] @ 2eca8 <__cxa_atexit@plt+0x224f8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [pc, #100] @ 2ecac <__cxa_atexit@plt+0x224fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq sl, lr, #164, 12 @ 0xa400000 │ │ │ │ + adcseq sl, lr, #132, 10 @ 0x21000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2ca54 <__cxa_atexit@plt+0x202a4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 2ca5c <__cxa_atexit@plt+0x202ac> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 2ca60 <__cxa_atexit@plt+0x202b0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 2ca64 <__cxa_atexit@plt+0x202b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r6, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2ec84 <__cxa_atexit@plt+0x224d4> │ │ │ │ - mov r6, r9 │ │ │ │ - b 2f210 <__cxa_atexit@plt+0x22a60> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 2ecb0 <__cxa_atexit@plt+0x22500> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - andeq r0, r0, ip, asr #11 │ │ │ │ - adcseq r8, lr, #68, 6 @ 0x10000001 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - adcseq r8, lr, #156, 6 @ 0x70000002 │ │ │ │ - addseq r6, sp, #168 @ 0xa8 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + adcseq sl, lr, #40, 10 @ 0xa000000 │ │ │ │ + adcseq sl, lr, #36, 10 @ 0x9000000 │ │ │ │ + adcseq sl, lr, #240, 10 @ 0x3c000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2ed04 <__cxa_atexit@plt+0x22554> │ │ │ │ - ldr r3, [pc, #56] @ 2ed1c <__cxa_atexit@plt+0x2256c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ 2ed20 <__cxa_atexit@plt+0x22570> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 3c954 <__cxa_atexit@plt+0x301a4> │ │ │ │ - ldr r3, [pc, #24] @ 2ed24 <__cxa_atexit@plt+0x22574> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - adcseq r8, lr, #208, 4 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - addseq r6, sp, #48 @ 0x30 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 2ed78 <__cxa_atexit@plt+0x225c8> │ │ │ │ + bcc 2cac4 <__cxa_atexit@plt+0x20314> │ │ │ │ + ldr r2, [pc, #48] @ 2cad4 <__cxa_atexit@plt+0x20324> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #44] @ 2cad8 <__cxa_atexit@plt+0x20328> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 2ed7c <__cxa_atexit@plt+0x225cc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #48] @ 2ed80 <__cxa_atexit@plt+0x225d0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #1 │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r9, r8 │ │ │ │ - mov sl, r8 │ │ │ │ - b 44a88 <__cxa_atexit@plt+0x382d8> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - adcseq r8, lr, #80, 6 @ 0x40000001 │ │ │ │ - adcseq r8, lr, #60, 4 @ 0xc0000003 │ │ │ │ - addseq r5, sp, #212, 30 @ 0x350 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov lr, r7 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + rsbeq r0, sl, #9764864 @ 0x950000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2ee60 <__cxa_atexit@plt+0x226b0> │ │ │ │ - ldr r1, [pc, #196] @ 2ee7c <__cxa_atexit@plt+0x226cc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r0, [sp, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - sub r1, r6, #43 @ 0x2b │ │ │ │ - str r1, [r5, #12] │ │ │ │ - ldr r1, [pc, #164] @ 2ee80 <__cxa_atexit@plt+0x226d0> │ │ │ │ + bcc 2cb24 <__cxa_atexit@plt+0x20374> │ │ │ │ + ldr r1, [pc, #52] @ 2cb34 <__cxa_atexit@plt+0x20384> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #40]! @ 0x28 │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - sub ip, r5, #4 │ │ │ │ - ldm ip, {r2, r7, ip} │ │ │ │ - ldr r0, [pc, #144] @ 2ee84 <__cxa_atexit@plt+0x226d4> │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #36] @ 2cb38 <__cxa_atexit@plt+0x20388> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #1 │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - str lr, [sp] │ │ │ │ - ldr lr, [r5, #8] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r8, [r5] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str fp, [sp, #8] │ │ │ │ - ldr fp, [r5, #-8]! │ │ │ │ - ldr sl, [pc, #100] @ 2ee88 <__cxa_atexit@plt+0x226d8> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str sl, [r3, #-36] @ 0xffffffdc │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - sub sl, r3, #32 │ │ │ │ - stm sl, {r0, r1, fp} │ │ │ │ - sub r0, r3, #20 │ │ │ │ - stm r0, {r2, r7, ip, lr} │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - str r8, [r5] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - ldr r7, [sp] │ │ │ │ - mov r9, r8 │ │ │ │ - mov sl, r8 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 44a88 <__cxa_atexit@plt+0x382d8> │ │ │ │ - ldr r0, [pc, #36] @ 2ee8c <__cxa_atexit@plt+0x226dc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r0, [r5, #-16]! │ │ │ │ - mov r7, lr │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - andeq r0, r0, r8, ror #3 │ │ │ │ - adcseq r8, lr, #200, 4 @ 0x8000000c │ │ │ │ - adcseq r8, lr, #152, 2 @ 0x26 │ │ │ │ - adcseq r8, lr, #116, 4 @ 0x40000007 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq r5, sp, #200, 28 @ 0xc80 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov lr, r7 │ │ │ │ - mov r3, r6 │ │ │ │ + bx r0 │ │ │ │ + adcseq sl, lr, #72, 10 @ 0x12000000 │ │ │ │ + adcseq sl, lr, #56, 8 @ 0x38000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2cb9c <__cxa_atexit@plt+0x203ec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ + add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2ef68 <__cxa_atexit@plt+0x227b8> │ │ │ │ - ldr r2, [pc, #200] @ 2ef84 <__cxa_atexit@plt+0x227d4> │ │ │ │ + bcc 2cba8 <__cxa_atexit@plt+0x203f8> │ │ │ │ + ldr r2, [pc, #76] @ 2cbb8 <__cxa_atexit@plt+0x20408> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #196] @ 2ef88 <__cxa_atexit@plt+0x227d8> │ │ │ │ + ldr r1, [pc, #72] @ 2cbbc <__cxa_atexit@plt+0x2040c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #40]! @ 0x28 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r0, [sp] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - ldr r2, [pc, #172] @ 2ef8c <__cxa_atexit@plt+0x227dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #1 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - str r8, [r5] │ │ │ │ - str fp, [sp, #8] │ │ │ │ - ldr fp, [r5, #32] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - str lr, [sp, #4] │ │ │ │ - ldr lr, [r5, #16] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - ldr r9, [pc, #108] @ 2ef90 <__cxa_atexit@plt+0x227e0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r9, [r3, #-36] @ 0xffffffdc │ │ │ │ - str sl, [r3, #-32] @ 0xffffffe0 │ │ │ │ - str r2, [r3, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [sp] │ │ │ │ - str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [r3, #-20] @ 0xffffffec │ │ │ │ - sub r2, r3, #16 │ │ │ │ - stm r2, {r1, ip, lr} │ │ │ │ - str r0, [r3, #-4] │ │ │ │ - sub r7, r6, #43 @ 0x2b │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str fp, [r3, #8] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - mov r9, r8 │ │ │ │ - mov sl, r8 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 44a88 <__cxa_atexit@plt+0x382d8> │ │ │ │ - ldr r0, [pc, #36] @ 2ef94 <__cxa_atexit@plt+0x227e4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ 2cbc0 <__cxa_atexit@plt+0x20410> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r0, [r5] │ │ │ │ - mov r7, lr │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - adcseq r8, lr, #224, 2 @ 0x38 │ │ │ │ - adcseq r8, lr, #172 @ 0xac │ │ │ │ - adcseq r8, lr, #116, 2 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - addseq r5, sp, #192, 26 @ 0x3000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov lr, r7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + adcseq sl, lr, #220, 6 @ 0x70000003 │ │ │ │ + rsbeq r0, sl, #48496640 @ 0x2e40000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2f074 <__cxa_atexit@plt+0x228c4> │ │ │ │ - ldr r1, [pc, #196] @ 2f090 <__cxa_atexit@plt+0x228e0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r0, [sp, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - sub r1, r6, #43 @ 0x2b │ │ │ │ - str r1, [r5, #12] │ │ │ │ - ldr r1, [pc, #164] @ 2f094 <__cxa_atexit@plt+0x228e4> │ │ │ │ + bcc 2cc28 <__cxa_atexit@plt+0x20478> │ │ │ │ + ldr r2, [pc, #76] @ 2cc38 <__cxa_atexit@plt+0x20488> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 2cc3c <__cxa_atexit@plt+0x2048c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #40]! @ 0x28 │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - sub ip, r5, #4 │ │ │ │ - ldm ip, {r2, r7, ip} │ │ │ │ - ldr r0, [pc, #144] @ 2f098 <__cxa_atexit@plt+0x228e8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #1 │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - str lr, [sp] │ │ │ │ - ldr lr, [r5, #8] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r8, [r5] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str fp, [sp, #8] │ │ │ │ - ldr fp, [r5, #-8]! │ │ │ │ - ldr sl, [pc, #100] @ 2f09c <__cxa_atexit@plt+0x228ec> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str sl, [r3, #-36] @ 0xffffffdc │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - sub sl, r3, #32 │ │ │ │ - stm sl, {r0, r1, fp} │ │ │ │ - sub r0, r3, #20 │ │ │ │ - stm r0, {r2, r7, ip, lr} │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - str r8, [r5] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - ldr r7, [sp] │ │ │ │ - mov r9, r8 │ │ │ │ - mov sl, r3 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 44a88 <__cxa_atexit@plt+0x382d8> │ │ │ │ - ldr r0, [pc, #36] @ 2f0a0 <__cxa_atexit@plt+0x228f0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r0, [r5, #-16]! │ │ │ │ - mov r7, lr │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - adcseq r8, lr, #184 @ 0xb8 │ │ │ │ - adcseq r7, lr, #132, 30 @ 0x210 │ │ │ │ - adcseq r8, lr, #96 @ 0x60 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq r5, sp, #180, 24 @ 0xb400 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov lr, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 2f178 <__cxa_atexit@plt+0x229c8> │ │ │ │ - ldr r3, [pc, #196] @ 2f194 <__cxa_atexit@plt+0x229e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #192] @ 2f198 <__cxa_atexit@plt+0x229e8> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ 2cc40 <__cxa_atexit@plt+0x20490> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [sl, #40]! @ 0x28 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r0, [sp] │ │ │ │ - ldr ip, [r5, #24] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - ldr r3, [pc, #168] @ 2f19c <__cxa_atexit@plt+0x229ec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r8, [r5] │ │ │ │ - str fp, [sp, #8] │ │ │ │ - ldr fp, [r5, #32] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - str lr, [sp, #4] │ │ │ │ - ldr lr, [r5, #16] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - ldr r9, [pc, #104] @ 2f1a0 <__cxa_atexit@plt+0x229f0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r9, [sl, #-36] @ 0xffffffdc │ │ │ │ - str ip, [sl, #-32] @ 0xffffffe0 │ │ │ │ - str r3, [sl, #-28] @ 0xffffffe4 │ │ │ │ - ldr r3, [sp] │ │ │ │ - str r3, [sl, #-24] @ 0xffffffe8 │ │ │ │ - str r2, [sl, #-20] @ 0xffffffec │ │ │ │ - sub r2, sl, #16 │ │ │ │ - stm r2, {r1, r7, lr} │ │ │ │ - str r0, [sl, #-4] │ │ │ │ - sub r7, r6, #43 @ 0x2b │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str fp, [sl, #8] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - mov r9, r8 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 44a88 <__cxa_atexit@plt+0x382d8> │ │ │ │ - ldr r0, [pc, #36] @ 2f1a4 <__cxa_atexit@plt+0x229f4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r0, [r5] │ │ │ │ - mov r7, lr │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - adcseq r7, lr, #208, 30 @ 0x340 │ │ │ │ - adcseq r7, lr, #152, 28 @ 0x980 │ │ │ │ - adcseq r7, lr, #96, 30 @ 0x180 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - addseq r5, sp, #176, 22 @ 0x2c000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #68] @ 2f200 <__cxa_atexit@plt+0x22a50> │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq sl, lr, #88, 8 @ 0x58000000 │ │ │ │ + adcseq sl, lr, #64, 6 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2cca0 <__cxa_atexit@plt+0x204f0> │ │ │ │ + ldr r3, [pc, #68] @ 2cca8 <__cxa_atexit@plt+0x204f8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - str r9, [r5, #24] │ │ │ │ - str r8, [r5, #28] │ │ │ │ - str sl, [r5, #20] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2f1f8 <__cxa_atexit@plt+0x22a48> │ │ │ │ - b 2f210 <__cxa_atexit@plt+0x22a60> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r0, [r7, #10] │ │ │ │ + ldr r7, [r7, #14] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + stmib r5, {r0, r2} │ │ │ │ + add lr, r5, #12 │ │ │ │ + stm lr, {r1, r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 2cc94 <__cxa_atexit@plt+0x204e4> │ │ │ │ + mov r7, r9 │ │ │ │ + b 2ccb4 <__cxa_atexit@plt+0x20504> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - addseq r5, sp, #84, 22 @ 0x15000 │ │ │ │ - andeq r8, r0, lr │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 2f2a0 <__cxa_atexit@plt+0x22af0> │ │ │ │ - ldr r1, [pc, #260] @ 2f328 <__cxa_atexit@plt+0x22b78> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 2cd38 <__cxa_atexit@plt+0x20588> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 2cd68 <__cxa_atexit@plt+0x205b8> │ │ │ │ + ldr r1, [pc, #452] @ 2ce9c <__cxa_atexit@plt+0x206ec> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [pc, #256] @ 2f32c <__cxa_atexit@plt+0x22b7c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r2, r7, #1 │ │ │ │ - str r2, [r5, #52] @ 0x34 │ │ │ │ - str r2, [r5, #56] @ 0x38 │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-12]! │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2f30c <__cxa_atexit@plt+0x22b5c> │ │ │ │ - ldr lr, [pc, #196] @ 2f330 <__cxa_atexit@plt+0x22b80> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - ldr ip, [r5, #40] @ 0x28 │ │ │ │ - ldr sl, [r5, #44] @ 0x2c │ │ │ │ - ldr r9, [r5, #52] @ 0x34 │ │ │ │ - ldr r8, [r5, #56] @ 0x38 │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r1, r7, lr} │ │ │ │ - str ip, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 44a88 <__cxa_atexit@plt+0x382d8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 2f318 <__cxa_atexit@plt+0x22b68> │ │ │ │ - ldr lr, [pc, #124] @ 2f334 <__cxa_atexit@plt+0x22b84> │ │ │ │ + beq 2ce14 <__cxa_atexit@plt+0x20664> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 2ce64 <__cxa_atexit@plt+0x206b4> │ │ │ │ + ldr lr, [pc, #412] @ 2cea0 <__cxa_atexit@plt+0x206f0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #120] @ 2f338 <__cxa_atexit@plt+0x22b88> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #112] @ 2f33c <__cxa_atexit@plt+0x22b8c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #1 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #100] @ 2f340 <__cxa_atexit@plt+0x22b90> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r6, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - stmda r5, {r1, lr} │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r9, r8 │ │ │ │ - mov sl, r8 │ │ │ │ - b 44a88 <__cxa_atexit@plt+0x382d8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r4, lsl #6 │ │ │ │ - adcseq r7, lr, #96, 26 @ 0x1800 │ │ │ │ - andeq r0, r0, r4, lsl #6 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - adcseq r7, lr, #212, 26 @ 0x3500 │ │ │ │ - adcseq r7, lr, #192, 24 @ 0xc000 │ │ │ │ - adcseq r7, lr, #208, 26 @ 0x3400 │ │ │ │ - addseq r5, sp, #20, 20 @ 0x14000 │ │ │ │ - andeq r8, r0, lr │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #60] @ 0x3c │ │ │ │ - str r8, [r5, #16] │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - sub r5, r5, #12 │ │ │ │ - b 2f370 <__cxa_atexit@plt+0x22bc0> │ │ │ │ - addseq r5, sp, #244, 18 @ 0x3d0000 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str fp, [sp, #12] │ │ │ │ - mov r1, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #68 @ 0x44 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2f454 <__cxa_atexit@plt+0x22ca4> │ │ │ │ - ldr r2, [pc, #224] @ 2f474 <__cxa_atexit@plt+0x22cc4> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #4]! │ │ │ │ + str r7, [r1, #8] │ │ │ │ + str r2, [r1, #12] │ │ │ │ + add r5, r5, #24 │ │ │ │ + sub r7, r3, #3 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble 2ce28 <__cxa_atexit@plt+0x20678> │ │ │ │ + ldr r2, [pc, #372] @ 2cea8 <__cxa_atexit@plt+0x206f8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr fp, [r5, #4]! │ │ │ │ - str r2, [r3, #40]! @ 0x28 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add ip, r5, #8 │ │ │ │ - ldm ip, {r2, r7, sl, ip} │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - str r1, [sp, #8] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - ldr lr, [r5, #68] @ 0x44 │ │ │ │ - ldr r1, [pc, #184] @ 2f478 <__cxa_atexit@plt+0x22cc8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #1 │ │ │ │ - ldr r1, [r5, #60] @ 0x3c │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [pc, #168] @ 2f47c <__cxa_atexit@plt+0x22ccc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #-36] @ 0xffffffdc │ │ │ │ - str lr, [r3, #-32] @ 0xffffffe0 │ │ │ │ - str r0, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str fp, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r9, [r3, #-20] @ 0xffffffec │ │ │ │ - stmdb r3, {r2, r7, sl, ip} │ │ │ │ - sub r7, r6, #63 @ 0x3f │ │ │ │ - ldr lr, [pc, #136] @ 2f480 <__cxa_atexit@plt+0x22cd0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #64] @ 0x40 │ │ │ │ - ldr r0, [r5, #76] @ 0x4c │ │ │ │ - ldr r4, [r5, #80] @ 0x50 │ │ │ │ - sub r1, r6, #2 │ │ │ │ - stm r5, {r1, r8} │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r1, [pc, #96] @ 2f484 <__cxa_atexit@plt+0x22cd4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - ldr r1, [sp] │ │ │ │ - add r7, r3, #8 │ │ │ │ - stm r7, {r1, r2, r4} │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - ldmib sp, {r4, r7} │ │ │ │ - mov r9, r8 │ │ │ │ - mov sl, r8 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 44a88 <__cxa_atexit@plt+0x382d8> │ │ │ │ - ldr r3, [pc, #44] @ 2f488 <__cxa_atexit@plt+0x22cd8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #68 @ 0x44 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + b 2ce30 <__cxa_atexit@plt+0x20680> │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + ldr r3, [r3, #10] │ │ │ │ + ldr r0, [pc, #332] @ 2ce98 <__cxa_atexit@plt+0x206e8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r5, #16] │ │ │ │ + str r2, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - mov r7, r1 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - @ instruction: 0xfffff144 │ │ │ │ - adcseq r7, lr, #204, 22 @ 0x33000 │ │ │ │ - adcseq r7, lr, #196, 24 @ 0xc400 │ │ │ │ - adcseq r7, lr, #40, 22 @ 0xa000 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - andeq lr, r6, lr │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #128] @ 2f51c <__cxa_atexit@plt+0x22d6c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5, #68] @ 0x44 │ │ │ │ - str r7, [r5, #72] @ 0x48 │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r7, [r5, #64] @ 0x40 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ - str r1, [r5, #52] @ 0x34 │ │ │ │ - str sl, [r5, #56] @ 0x38 │ │ │ │ - str r9, [r5, #60] @ 0x3c │ │ │ │ - str r0, [r5, #16] │ │ │ │ + str r0, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 2ce14 <__cxa_atexit@plt+0x20664> │ │ │ │ + b 2cf44 <__cxa_atexit@plt+0x20794> │ │ │ │ + ldr r1, [pc, #280] @ 2ce88 <__cxa_atexit@plt+0x206d8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str r0, [r2, #16] │ │ │ │ + str r3, [r2, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 2f510 <__cxa_atexit@plt+0x22d60> │ │ │ │ - ldr lr, [pc, #72] @ 2f520 <__cxa_atexit@plt+0x22d70> │ │ │ │ + beq 2ce1c <__cxa_atexit@plt+0x2066c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r9 │ │ │ │ + bcc 2ce74 <__cxa_atexit@plt+0x206c4> │ │ │ │ + ldr lr, [pc, #228] @ 2ce8c <__cxa_atexit@plt+0x206dc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - ldr r3, [r5, #52] @ 0x34 │ │ │ │ - ldr ip, [r5, #56] @ 0x38 │ │ │ │ - ldr sl, [r5, #60] @ 0x3c │ │ │ │ - ldr r9, [r5, #68] @ 0x44 │ │ │ │ - ldr r8, [r5, #72] @ 0x48 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - stm r5, {r0, r2} │ │ │ │ - add r0, r5, #8 │ │ │ │ - stm r0, {r1, r7, lr} │ │ │ │ - str ip, [r5, #-8]! │ │ │ │ - b 44a88 <__cxa_atexit@plt+0x382d8> │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + ldr lr, [pc, #196] @ 2ce90 <__cxa_atexit@plt+0x206e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r3, [r2, #8] │ │ │ │ + str r0, [r2, #12] │ │ │ │ + str r7, [r2, #24] │ │ │ │ + str r1, [r2, #28] │ │ │ │ + mov r1, r2 │ │ │ │ + str lr, [r1, #16]! │ │ │ │ + add r5, r5, #24 │ │ │ │ + sub r7, r9, #7 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 2ce44 <__cxa_atexit@plt+0x20694> │ │ │ │ + ldr r3, [pc, #152] @ 2ce94 <__cxa_atexit@plt+0x206e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r6, #36] @ 0x24 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r8, r1, lsl r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #52] @ 2f568 <__cxa_atexit@plt+0x22db8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r3, [r5, #48] @ 0x30 │ │ │ │ - ldr ip, [r5, #52] @ 0x34 │ │ │ │ - ldr sl, [r5, #56] @ 0x38 │ │ │ │ - ldr r9, [r5, #64] @ 0x40 │ │ │ │ - ldr r8, [r5, #68] @ 0x44 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r0, r2} │ │ │ │ - stmib r5, {r1, r7, lr} │ │ │ │ - str ip, [r5, #-12]! │ │ │ │ - b 44a88 <__cxa_atexit@plt+0x382d8> │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq lr, r7, lr │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str sl, [r5, #60] @ 0x3c │ │ │ │ - str r9, [r5, #64] @ 0x40 │ │ │ │ - str r8, [r5, #68] @ 0x44 │ │ │ │ - str r7, [r5, #72] @ 0x48 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2f660 <__cxa_atexit@plt+0x22eb0> │ │ │ │ - ldr r2, [pc, #216] @ 2f678 <__cxa_atexit@plt+0x22ec8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldmib r5, {r8, ip} │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r1, [r5, #40] @ 0x28 │ │ │ │ - str r1, [sp, #20] │ │ │ │ - ldr r1, [r5, #72] @ 0x48 │ │ │ │ - str r2, [r5, #72] @ 0x48 │ │ │ │ - str fp, [sp, #16] │ │ │ │ - ldr fp, [r5, #68] @ 0x44 │ │ │ │ - str r7, [sp, #12] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - ldr lr, [r5, #64] @ 0x40 │ │ │ │ - ldr r0, [r5, #60] @ 0x3c │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - str r2, [sp, #8] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r4, [r2, #48]! @ 0x30 │ │ │ │ - str r4, [sp] │ │ │ │ - ldr r4, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [pc, #136] @ 2f67c <__cxa_atexit@plt+0x22ecc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - add r7, r3, #8 │ │ │ │ - stm r7, {r1, fp, lr} │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str ip, [r3, #32] │ │ │ │ - str sl, [r3, #36] @ 0x24 │ │ │ │ - str r4, [r2] │ │ │ │ - sub r7, r6, #31 │ │ │ │ - str r7, [r5, #68] @ 0x44 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r4, [r5, #24] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - str r1, [r5, #52] @ 0x34 │ │ │ │ - str r7, [r5, #56] @ 0x38 │ │ │ │ - str r4, [r5, #60] @ 0x3c │ │ │ │ - str r3, [r5, #64] @ 0x40 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - ldr r8, [sp] │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - b 44a88 <__cxa_atexit@plt+0x382d8> │ │ │ │ - ldr r3, [pc, #24] @ 2f680 <__cxa_atexit@plt+0x22ed0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - adcseq r7, lr, #164, 20 @ 0xa4000 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, ip, r3, lsl r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2f770 <__cxa_atexit@plt+0x22fc0> │ │ │ │ - ldr r2, [pc, #224] @ 2f78c <__cxa_atexit@plt+0x22fdc> │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #116] @ 2cea4 <__cxa_atexit@plt+0x206f4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #52]! @ 0x34 │ │ │ │ - str r7, [sp, #28] │ │ │ │ - str fp, [sp, #32] │ │ │ │ - ldr r7, [r5, #-48] @ 0xffffffd0 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - ldr r7, [r5, #-44] @ 0xffffffd4 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ - str r7, [sp] │ │ │ │ - ldr ip, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - str r1, [sp, #24] │ │ │ │ - str r4, [sp, #20] │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr fp, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r8, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r4, [r5, #-8] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - ldr r4, [r5, #-4] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr r4, [pc, #116] @ 2f790 <__cxa_atexit@plt+0x22fe0> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - stmib r3, {r4, r7, lr} │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - str ip, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r5] │ │ │ │ - sub r4, r6, #31 │ │ │ │ - str r4, [r5, #20] │ │ │ │ - stmib r5, {r8, fp} │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - ldr r9, [sp, #12] │ │ │ │ - ldr sl, [sp, #16] │ │ │ │ - add fp, sp, #20 │ │ │ │ - ldm fp, {r4, r7, r8, fp} │ │ │ │ - b 44a88 <__cxa_atexit@plt+0x382d8> │ │ │ │ - ldr r3, [pc, #28] @ 2f794 <__cxa_atexit@plt+0x22fe4> │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #96] @ 2ceac <__cxa_atexit@plt+0x206fc> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - mov r7, r1 │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - adcseq r7, lr, #124, 18 @ 0x1f0000 │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r6, #36] @ 0x24 │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r9 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0x000002b8 │ │ │ │ + @ instruction: 0xfffff2b0 │ │ │ │ + @ instruction: 0xfffff2dc │ │ │ │ + @ instruction: 0xfffff5c0 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffffd04 │ │ │ │ + @ instruction: 0xfffffc54 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + @ instruction: 0xfffff36c │ │ │ │ + andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, fp │ │ │ │ - mov r3, r6 │ │ │ │ - mov fp, r4 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2f810 <__cxa_atexit@plt+0x23060> │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ - ldm r5, {r4, r8, r9, sl, lr} │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr ip, [pc, #76] @ 2f830 <__cxa_atexit@plt+0x23080> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - stmib r3, {ip, lr} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r4, r8, r9, sl} │ │ │ │ - sub r7, r6, #31 │ │ │ │ - mov r4, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2cf24 <__cxa_atexit@plt+0x20774> │ │ │ │ + ldr lr, [pc, #92] @ 2cf30 <__cxa_atexit@plt+0x20780> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + mov r3, r2 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + add r5, r5, #24 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 2cf0c <__cxa_atexit@plt+0x2075c> │ │ │ │ + ldr r1, [pc, #48] @ 2cf38 <__cxa_atexit@plt+0x20788> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 2cf14 <__cxa_atexit@plt+0x20764> │ │ │ │ + ldr r1, [pc, #32] @ 2cf34 <__cxa_atexit@plt+0x20784> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r2, #20] │ │ │ │ + str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 2f834 <__cxa_atexit@plt+0x23084> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - str r2, [fp, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - mov r4, fp │ │ │ │ - mov fp, r1 │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - adcseq r7, lr, #180, 16 @ 0xb40000 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffb34 │ │ │ │ + @ instruction: 0xfffffb70 │ │ │ │ + @ instruction: 0xfffffcc4 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2f898 <__cxa_atexit@plt+0x230e8> │ │ │ │ - ldr r7, [r5, #36]! @ 0x24 │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldmdb r5, {r0, r8, r9, sl, lr} │ │ │ │ - ldr ip, [pc, #60] @ 2f8b0 <__cxa_atexit@plt+0x23100> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - stmib r3, {ip, lr} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r0, r8, r9, sl} │ │ │ │ - sub r7, r6, #31 │ │ │ │ - ldr r0, [sp] │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2d004 <__cxa_atexit@plt+0x20854> │ │ │ │ + ldr r8, [pc, #176] @ 2d010 <__cxa_atexit@plt+0x20860> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add ip, r5, #8 │ │ │ │ + ldm ip, {r7, sl, ip} │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + mov r3, r2 │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr r0, [pc, #132] @ 2d014 <__cxa_atexit@plt+0x20864> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [pc, #128] @ 2d018 <__cxa_atexit@plt+0x20868> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str ip, [r3, #28] │ │ │ │ + str sl, [r3, #40] @ 0x28 │ │ │ │ + str r9, [r3, #44] @ 0x2c │ │ │ │ + mov r1, r3 │ │ │ │ + str r0, [r1, #32]! │ │ │ │ + mov r0, r3 │ │ │ │ + str r7, [r0, #16]! │ │ │ │ + add r5, r5, #28 │ │ │ │ + sub r7, r6, #11 │ │ │ │ + cmp lr, #10 │ │ │ │ + ble 2cfe8 <__cxa_atexit@plt+0x20838> │ │ │ │ + ldr lr, [pc, #76] @ 2d01c <__cxa_atexit@plt+0x2086c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r2, #52] @ 0x34 │ │ │ │ + str r1, [r2, #56] @ 0x38 │ │ │ │ + str r0, [r2, #60] @ 0x3c │ │ │ │ + str r3, [r2, #64] @ 0x40 │ │ │ │ + bx ip │ │ │ │ + ldr lr, [pc, #48] @ 2d020 <__cxa_atexit@plt+0x20870> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r2, #52] @ 0x34 │ │ │ │ + add lr, r2, #56 @ 0x38 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + bx ip │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffff4e0 │ │ │ │ + @ instruction: 0xfffff564 │ │ │ │ + @ instruction: 0xfffff50c │ │ │ │ + @ instruction: 0xfffff9b0 │ │ │ │ + @ instruction: 0xfffff6c8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2d0c8 <__cxa_atexit@plt+0x20918> │ │ │ │ + ldr lr, [pc, #140] @ 2d0d4 <__cxa_atexit@plt+0x20924> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldmib r5, {r7, r9} │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + mov r3, r2 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #112] @ 2d0d8 <__cxa_atexit@plt+0x20928> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + mov r1, r3 │ │ │ │ + str lr, [r1, #16]! │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 2d0ac <__cxa_atexit@plt+0x208fc> │ │ │ │ + ldr lr, [pc, #68] @ 2d0dc <__cxa_atexit@plt+0x2092c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r2, #36] @ 0x24 │ │ │ │ + str r1, [r2, #40] @ 0x28 │ │ │ │ + str r3, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 2f8b4 <__cxa_atexit@plt+0x23104> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - adcseq r7, lr, #36, 16 @ 0x240000 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - addseq r5, sp, #168, 8 @ 0xa8000000 │ │ │ │ + ldr lr, [pc, #44] @ 2d0e0 <__cxa_atexit@plt+0x20930> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r2, #36] @ 0x24 │ │ │ │ + str r3, [r2, #40] @ 0x28 │ │ │ │ + str r1, [r2, #44] @ 0x2c │ │ │ │ + bx r0 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffff010 │ │ │ │ + @ instruction: 0xfffff040 │ │ │ │ + @ instruction: 0xfffff324 │ │ │ │ + @ instruction: 0xfffff104 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2d164 <__cxa_atexit@plt+0x209b4> │ │ │ │ + ldr r3, [pc, #112] @ 2d17c <__cxa_atexit@plt+0x209cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #108] @ 2d180 <__cxa_atexit@plt+0x209d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #104] @ 2d184 <__cxa_atexit@plt+0x209d4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #100] @ 2d188 <__cxa_atexit@plt+0x209d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + mov r3, r7 │ │ │ │ + str r1, [r3, #24]! │ │ │ │ + mov r1, r7 │ │ │ │ + str r2, [r1, #12]! │ │ │ │ + str r8, [r7, #32] │ │ │ │ + str lr, [r7, #36] @ 0x24 │ │ │ │ + str r7, [r7, #40] @ 0x28 │ │ │ │ + str r1, [r7, #44] @ 0x2c │ │ │ │ + str r8, [r7, #48] @ 0x30 │ │ │ │ + str r3, [r7, #52] @ 0x34 │ │ │ │ + sub r7, r6, #14 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 2d18c <__cxa_atexit@plt+0x209dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffecb4 │ │ │ │ + @ instruction: 0xfffffb38 │ │ │ │ + @ instruction: 0xffffee4c │ │ │ │ + @ instruction: 0xffffed6c │ │ │ │ + addseq r7, sp, #116, 6 @ 0xd0000001 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 2f94c <__cxa_atexit@plt+0x2319c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr lr, [r7, #15] │ │ │ │ - add ip, r7, #19 │ │ │ │ - ldm ip, {r9, sl, ip} │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r7, #31] │ │ │ │ - ldr r7, [pc, #88] @ 2f95c <__cxa_atexit@plt+0x231ac> │ │ │ │ + bcc 2d1d4 <__cxa_atexit@plt+0x20a24> │ │ │ │ + ldr r2, [pc, #40] @ 2d1ec <__cxa_atexit@plt+0x20a3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff6f4 <__cxa_atexit@plt+0x3f2f44> │ │ │ │ + ldr r7, [pc, #20] @ 2d1f0 <__cxa_atexit@plt+0x20a40> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [pc, #80] @ 2f960 <__cxa_atexit@plt+0x231b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - str sl, [r3, #32] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #40] @ 0x28 │ │ │ │ - str ip, [r3, #44] @ 0x2c │ │ │ │ - str fp, [r3, #48] @ 0x30 │ │ │ │ - sub r7, r6, #11 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #52 @ 0x34 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffec74 │ │ │ │ - adcseq r7, lr, #160, 14 @ 0x2800000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #120 @ 0x78 │ │ │ │ - cmp r3, lr │ │ │ │ - bcc 2fa30 <__cxa_atexit@plt+0x23280> │ │ │ │ - ldr r3, [pc, #196] @ 2fa4c <__cxa_atexit@plt+0x2329c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #192] @ 2fa50 <__cxa_atexit@plt+0x232a0> │ │ │ │ + andeq r0, r0, r8, asr #5 │ │ │ │ + addseq r7, sp, #12, 6 @ 0x30000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2d2b4 <__cxa_atexit@plt+0x20b04> │ │ │ │ + ldr r7, [pc, #196] @ 2d2e4 <__cxa_atexit@plt+0x20b34> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #188] @ 2d2e8 <__cxa_atexit@plt+0x20b38> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #129 @ 0x81 │ │ │ │ + ldr r1, [pc, #180] @ 2d2ec <__cxa_atexit@plt+0x20b3c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub lr, r3, #16 │ │ │ │ + stm lr, {r1, r2, r9} │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 2d2c8 <__cxa_atexit@plt+0x20b18> │ │ │ │ + ldr r7, [pc, #156] @ 2d2f8 <__cxa_atexit@plt+0x20b48> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #152] @ 2d2fc <__cxa_atexit@plt+0x20b4c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #188] @ 2fa54 <__cxa_atexit@plt+0x232a4> │ │ │ │ + ldr r1, [pc, #148] @ 2d300 <__cxa_atexit@plt+0x20b50> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr ip, [pc, #184] @ 2fa58 <__cxa_atexit@plt+0x232a8> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r0, [pc, #180] @ 2fa5c <__cxa_atexit@plt+0x232ac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r9, [r6, #36] @ 0x24 │ │ │ │ + ldr r0, [pc, #144] @ 2d304 <__cxa_atexit@plt+0x20b54> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ - str r8, [r6, #68] @ 0x44 │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - str r9, [r6, #64] @ 0x40 │ │ │ │ - str sl, [r6, #56] @ 0x38 │ │ │ │ - str sl, [r6, #44] @ 0x2c │ │ │ │ mov r7, r6 │ │ │ │ - str r3, [r7, #12]! │ │ │ │ - str r7, [r6, #112] @ 0x70 │ │ │ │ - mov r3, r6 │ │ │ │ - str r2, [r3, #28]! │ │ │ │ - mov r2, r6 │ │ │ │ - str r1, [r2, #72]! @ 0x48 │ │ │ │ + str r1, [r7, #24]! │ │ │ │ mov r1, r6 │ │ │ │ - str ip, [r1, #48]! @ 0x30 │ │ │ │ - str r3, [r6, #80] @ 0x50 │ │ │ │ - ldr r7, [pc, #96] @ 2fa60 <__cxa_atexit@plt+0x232b0> │ │ │ │ + str r0, [r1, #12]! │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r8, [r6, #48] @ 0x30 │ │ │ │ + str r7, [r6, #52] @ 0x34 │ │ │ │ + sub r7, r3, #14 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff6dc <__cxa_atexit@plt+0x3f2f2c> │ │ │ │ + ldr r7, [pc, #56] @ 2d2f4 <__cxa_atexit@plt+0x20b44> │ │ │ │ add r7, pc, r7 │ │ │ │ - add ip, r6, #84 @ 0x54 │ │ │ │ - stm ip, {r7, r8, sl} │ │ │ │ - add r7, r6, #96 @ 0x60 │ │ │ │ - stm r7, {r1, r2, r9} │ │ │ │ - str r3, [r6, #108] @ 0x6c │ │ │ │ - str r3, [r6, #60] @ 0x3c │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #116] @ 0x74 │ │ │ │ - sub r7, lr, #31 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mov r6, lr │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 2fa64 <__cxa_atexit@plt+0x232b4> │ │ │ │ + ldr r7, [pc, #32] @ 2d2f0 <__cxa_atexit@plt+0x20b40> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r0, #120 @ 0x78 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - bx r1 │ │ │ │ - @ instruction: 0xffffc0a0 │ │ │ │ - @ instruction: 0xffffc244 │ │ │ │ - @ instruction: 0xffffea60 │ │ │ │ - @ instruction: 0xffffe24c │ │ │ │ - adcseq r7, lr, #204, 12 @ 0xcc00000 │ │ │ │ - @ instruction: 0xfffffec4 │ │ │ │ - addseq r5, sp, #4, 8 @ 0x4000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + adcseq r9, lr, #224, 24 @ 0xe000 │ │ │ │ + adcseq r9, lr, #40, 26 @ 0xa00 │ │ │ │ + adcseq r9, lr, #24, 28 @ 0x180 │ │ │ │ + addseq r7, sp, #16, 4 │ │ │ │ + addseq r7, sp, #32, 4 │ │ │ │ + @ instruction: 0xffffeb64 │ │ │ │ + @ instruction: 0xfffff9e8 │ │ │ │ + @ instruction: 0xffffecfc │ │ │ │ + @ instruction: 0xffffec1c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2d3a0 <__cxa_atexit@plt+0x20bf0> │ │ │ │ + ldr r2, [pc, #160] @ 2d3c8 <__cxa_atexit@plt+0x20c18> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 2d3ac <__cxa_atexit@plt+0x20bfc> │ │ │ │ + ldr r7, [pc, #136] @ 2d3d0 <__cxa_atexit@plt+0x20c20> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #132] @ 2d3d4 <__cxa_atexit@plt+0x20c24> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #128] @ 2d3d8 <__cxa_atexit@plt+0x20c28> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #124] @ 2d3dc <__cxa_atexit@plt+0x20c2c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 2faa0 <__cxa_atexit@plt+0x232f0> │ │ │ │ - ldr r3, [pc, #40] @ 2fab8 <__cxa_atexit@plt+0x23308> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + str r1, [r7, #24]! │ │ │ │ + mov r1, r6 │ │ │ │ + str r0, [r1, #12]! │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r8, [r6, #48] @ 0x30 │ │ │ │ + str r7, [r6, #52] @ 0x34 │ │ │ │ + sub r7, r3, #14 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff6e4 <__cxa_atexit@plt+0x3f2f34> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 2fabc <__cxa_atexit@plt+0x2330c> │ │ │ │ + ldr r7, [pc, #24] @ 2d3cc <__cxa_atexit@plt+0x20c1c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq r7, lr, #12, 10 @ 0x3000000 │ │ │ │ - addseq r5, sp, #168, 6 @ 0xa0000002 │ │ │ │ + adcseq r9, lr, #40, 24 @ 0x2800 │ │ │ │ + addseq r7, sp, #44, 2 │ │ │ │ + @ instruction: 0xffffea78 │ │ │ │ + @ instruction: 0xfffff8fc │ │ │ │ + @ instruction: 0xffffec10 │ │ │ │ + @ instruction: 0xffffeb30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 2faf8 <__cxa_atexit@plt+0x23348> │ │ │ │ - ldr r3, [pc, #40] @ 2fb10 <__cxa_atexit@plt+0x23360> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ + bcc 2d45c <__cxa_atexit@plt+0x20cac> │ │ │ │ + ldr r3, [pc, #108] @ 2d474 <__cxa_atexit@plt+0x20cc4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #104] @ 2d478 <__cxa_atexit@plt+0x20cc8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #100] @ 2d47c <__cxa_atexit@plt+0x20ccc> │ │ │ │ + add r9, pc, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #2 │ │ │ │ + str r3, [r7, #20]! │ │ │ │ + sub r3, r6, #38 @ 0x26 │ │ │ │ + sub r2, r6, #31 │ │ │ │ + ldr r1, [pc, #80] @ 2d480 <__cxa_atexit@plt+0x20cd0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r7, #-16] │ │ │ │ + str r8, [r7, #-12] │ │ │ │ + str lr, [r7, #-8] │ │ │ │ + str r8, [r7, #-4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r2, [r7, #20] │ │ │ │ + str r3, [r7, #24] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 2fb14 <__cxa_atexit@plt+0x23364> │ │ │ │ + ldr r7, [pc, #32] @ 2d484 <__cxa_atexit@plt+0x20cd4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r7, lr, #64, 8 @ 0x40000000 │ │ │ │ - addseq r5, sp, #84, 6 @ 0x50000001 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + @ instruction: 0xfffffd80 │ │ │ │ + adcseq r9, lr, #36, 24 @ 0x2400 │ │ │ │ + addseq r7, sp, #128 @ 0x80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2fb50 <__cxa_atexit@plt+0x233a0> │ │ │ │ - ldr r2, [pc, #36] @ 2fb58 <__cxa_atexit@plt+0x233a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 2fb5c <__cxa_atexit@plt+0x233ac> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2d534 <__cxa_atexit@plt+0x20d84> │ │ │ │ + ldr r2, [pc, #180] @ 2d55c <__cxa_atexit@plt+0x20dac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #176] @ 2d560 <__cxa_atexit@plt+0x20db0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 58d10 <__cxa_atexit@plt+0x4c560> │ │ │ │ + add r1, r1, #129 @ 0x81 │ │ │ │ + ldr r0, [pc, #168] @ 2d564 <__cxa_atexit@plt+0x20db4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r3, {r0, r1, r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 2d540 <__cxa_atexit@plt+0x20d90> │ │ │ │ + ldr r7, [pc, #144] @ 2d56c <__cxa_atexit@plt+0x20dbc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #140] @ 2d570 <__cxa_atexit@plt+0x20dc0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #136] @ 2d574 <__cxa_atexit@plt+0x20dc4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #132] @ 2d578 <__cxa_atexit@plt+0x20dc8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #24]! │ │ │ │ + mov r1, r6 │ │ │ │ + str r0, [r1, #12]! │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r8, [r6, #48] @ 0x30 │ │ │ │ + str r7, [r6, #52] @ 0x34 │ │ │ │ + sub r7, r3, #14 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff6fc <__cxa_atexit@plt+0x3f2f4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - addseq r5, sp, #32, 6 @ 0x80000000 │ │ │ │ - adcseq r7, lr, #20, 8 @ 0x14000000 │ │ │ │ - addseq r5, sp, #240, 4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + ldr r7, [pc, #32] @ 2d568 <__cxa_atexit@plt+0x20db8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + adcseq r9, lr, #168, 20 @ 0xa8000 │ │ │ │ + adcseq r9, lr, #164, 20 @ 0xa4000 │ │ │ │ + adcseq r9, lr, #124, 20 @ 0x7c000 │ │ │ │ + addseq r6, sp, #152, 30 @ 0x260 │ │ │ │ + @ instruction: 0xffffe8e4 │ │ │ │ + @ instruction: 0xfffff768 │ │ │ │ + @ instruction: 0xffffea7c │ │ │ │ + @ instruction: 0xffffe99c │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2d5b4 <__cxa_atexit@plt+0x20e04> │ │ │ │ + ldr r2, [pc, #40] @ 2d5cc <__cxa_atexit@plt+0x20e1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff6f4 <__cxa_atexit@plt+0x3f2f44> │ │ │ │ + ldr r7, [pc, #20] @ 2d5d0 <__cxa_atexit@plt+0x20e20> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + addseq r6, sp, #44, 30 @ 0xb0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 2fba0 <__cxa_atexit@plt+0x233f0> │ │ │ │ - ldr r2, [pc, #40] @ 2fba8 <__cxa_atexit@plt+0x233f8> │ │ │ │ + bhi 2d630 <__cxa_atexit@plt+0x20e80> │ │ │ │ + ldr r2, [pc, #68] @ 2d63c <__cxa_atexit@plt+0x20e8c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #28] @ 2fbac <__cxa_atexit@plt+0x233fc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r5, {r2, r7, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 2d620 <__cxa_atexit@plt+0x20e70> │ │ │ │ + ldr r8, [r5, #-8]! │ │ │ │ + ldr r7, [pc, #44] @ 2d640 <__cxa_atexit@plt+0x20e90> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r9, #0 │ │ │ │ + b 332e4 <__cxa_atexit@plt+0x26b34> │ │ │ │ + ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ - b 752a4 <__cxa_atexit@plt+0x68af4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - adcseq r7, lr, #192, 6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 2fbd0 <__cxa_atexit@plt+0x23420> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 58d10 <__cxa_atexit@plt+0x4c560> │ │ │ │ - addseq r5, sp, #144, 4 │ │ │ │ - addseq r5, sp, #124, 4 @ 0xc0000007 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + adcseq r9, lr, #36, 18 @ 0x90000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 2fcb8 <__cxa_atexit@plt+0x23508> │ │ │ │ - ldr lr, [pc, #224] @ 2fcd8 <__cxa_atexit@plt+0x23528> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #212] @ 2fcdc <__cxa_atexit@plt+0x2352c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 2fcac <__cxa_atexit@plt+0x234fc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #72 @ 0x48 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 2fcc4 <__cxa_atexit@plt+0x23514> │ │ │ │ - ldr lr, [pc, #176] @ 2fce0 <__cxa_atexit@plt+0x23530> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - add ip, r7, #15 │ │ │ │ - ldm ip, {r0, r9, sl, ip} │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #148] @ 2fce4 <__cxa_atexit@plt+0x23534> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r3, [pc, #16] @ 2d668 <__cxa_atexit@plt+0x20eb8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, #0 │ │ │ │ + mov sl, r7 │ │ │ │ + b 332e4 <__cxa_atexit@plt+0x26b34> │ │ │ │ + adcseq r9, lr, #224, 16 @ 0xe00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2d6fc <__cxa_atexit@plt+0x20f4c> │ │ │ │ + ldr r2, [pc, #152] @ 2d724 <__cxa_atexit@plt+0x20f74> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 2d708 <__cxa_atexit@plt+0x20f58> │ │ │ │ + ldr r7, [pc, #128] @ 2d72c <__cxa_atexit@plt+0x20f7c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #124] @ 2d730 <__cxa_atexit@plt+0x20f80> │ │ │ │ add lr, pc, lr │ │ │ │ - str r1, [r6, #8] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - str r2, [r6, #52] @ 0x34 │ │ │ │ - add r2, r6, #56 @ 0x38 │ │ │ │ - stm r2, {r0, r9, sl, ip} │ │ │ │ - sub r0, r3, #37 @ 0x25 │ │ │ │ - ldr r9, [pc, #120] @ 2fce8 <__cxa_atexit@plt+0x23538> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr sl, [pc, #116] @ 2fcec <__cxa_atexit@plt+0x2353c> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - mov r2, r6 │ │ │ │ - str lr, [r2, #12]! │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str sl, [r6, #28] │ │ │ │ - add lr, r6, #32 │ │ │ │ - stm lr, {r2, r6, r9} │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - str r8, [r6, #48] @ 0x30 │ │ │ │ - sub r7, r3, #27 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ + ldr r1, [pc, #120] @ 2d734 <__cxa_atexit@plt+0x20f84> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r6, #20]! │ │ │ │ + sub r7, r3, #38 @ 0x26 │ │ │ │ + sub r0, r3, #31 │ │ │ │ + ldr r2, [pc, #104] @ 2d738 <__cxa_atexit@plt+0x20f88> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sub r9, r6, #16 │ │ │ │ + stm r9, {r1, r8, lr} │ │ │ │ + str r8, [r6, #-4] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ + b 3ff6e4 <__cxa_atexit@plt+0x3f2f34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #72 @ 0x48 │ │ │ │ + ldr r7, [pc, #24] @ 2d728 <__cxa_atexit@plt+0x20f78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - adcseq r7, lr, #72, 6 @ 0x20000001 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - adcseq r7, lr, #156, 6 @ 0x70000002 │ │ │ │ - adcseq r7, lr, #104, 6 @ 0xa0000001 │ │ │ │ - addseq r5, sp, #96, 2 │ │ │ │ + bx r0 │ │ │ │ + adcseq r9, lr, #196, 16 @ 0xc40000 │ │ │ │ + addseq r6, sp, #228, 26 @ 0x3900 │ │ │ │ + andeq r6, r0, r8, asr #32 │ │ │ │ + andeq r5, r0, r8, lsl pc │ │ │ │ + andeq r5, r0, ip, lsr #29 │ │ │ │ + adcseq r9, lr, #132, 18 @ 0x210000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #72 @ 0x48 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 2fd90 <__cxa_atexit@plt+0x235e0> │ │ │ │ - ldr lr, [pc, #132] @ 2fd9c <__cxa_atexit@plt+0x235ec> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - add ip, r7, #15 │ │ │ │ - ldm ip, {r0, r9, sl, ip} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #104] @ 2fda0 <__cxa_atexit@plt+0x235f0> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2d7cc <__cxa_atexit@plt+0x2101c> │ │ │ │ + ldr r2, [pc, #152] @ 2d7f4 <__cxa_atexit@plt+0x21044> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 2d7d8 <__cxa_atexit@plt+0x21028> │ │ │ │ + ldr r7, [pc, #128] @ 2d7fc <__cxa_atexit@plt+0x2104c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #124] @ 2d800 <__cxa_atexit@plt+0x21050> │ │ │ │ add lr, pc, lr │ │ │ │ - str r1, [r3, #8] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - add r2, r3, #56 @ 0x38 │ │ │ │ - stm r2, {r0, r9, sl, ip} │ │ │ │ - sub r0, r6, #37 @ 0x25 │ │ │ │ - ldr r9, [pc, #76] @ 2fda4 <__cxa_atexit@plt+0x235f4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr sl, [pc, #72] @ 2fda8 <__cxa_atexit@plt+0x235f8> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - mov r2, r3 │ │ │ │ - str lr, [r2, #12]! │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - add lr, r3, #32 │ │ │ │ - stm lr, {r2, r3, r9} │ │ │ │ - str r0, [r3, #44] @ 0x2c │ │ │ │ - str r8, [r3, #48] @ 0x30 │ │ │ │ - sub r7, r6, #27 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r1, [pc, #120] @ 2d804 <__cxa_atexit@plt+0x21054> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r6, #20]! │ │ │ │ + sub r7, r3, #38 @ 0x26 │ │ │ │ + sub r0, r3, #31 │ │ │ │ + ldr r2, [pc, #104] @ 2d808 <__cxa_atexit@plt+0x21058> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sub r9, r6, #16 │ │ │ │ + stm r9, {r1, r8, lr} │ │ │ │ + str r8, [r6, #-4] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff6e4 <__cxa_atexit@plt+0x3f2f34> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #72 @ 0x48 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - adcseq r7, lr, #180, 4 @ 0x4000000b │ │ │ │ - adcseq r7, lr, #128, 4 │ │ │ │ - addseq r5, sp, #136 @ 0x88 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 2fe98 <__cxa_atexit@plt+0x236e8> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - ldr r2, [pc, #232] @ 2fec0 <__cxa_atexit@plt+0x23710> │ │ │ │ + ldr r7, [pc, #24] @ 2d7f8 <__cxa_atexit@plt+0x21048> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + adcseq r9, lr, #244, 14 @ 0x3d00000 │ │ │ │ + addseq r6, sp, #4, 26 @ 0x100 │ │ │ │ + @ instruction: 0xfffffb90 │ │ │ │ + @ instruction: 0xfffffa78 │ │ │ │ + @ instruction: 0xfffffa0c │ │ │ │ + adcseq r9, lr, #180, 16 @ 0xb40000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2d8b8 <__cxa_atexit@plt+0x21108> │ │ │ │ + ldr r2, [pc, #180] @ 2d8e0 <__cxa_atexit@plt+0x21130> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - stmdb r5, {r1, r2, r7} │ │ │ │ - add r2, r6, #120 @ 0x78 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 2fea0 <__cxa_atexit@plt+0x236f0> │ │ │ │ - ldr r7, [pc, #212] @ 2fec8 <__cxa_atexit@plt+0x23718> │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #68 @ 0x44 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 2d8c4 <__cxa_atexit@plt+0x21114> │ │ │ │ + ldr r7, [pc, #156] @ 2d8e8 <__cxa_atexit@plt+0x21138> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #208] @ 2fecc <__cxa_atexit@plt+0x2371c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #204] @ 2fed0 <__cxa_atexit@plt+0x23720> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #200] @ 2fed4 <__cxa_atexit@plt+0x23724> │ │ │ │ + ldr lr, [pc, #152] @ 2d8ec <__cxa_atexit@plt+0x2113c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr ip, [pc, #196] @ 2fed8 <__cxa_atexit@plt+0x23728> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r6, #4]! │ │ │ │ - str r8, [r6, #68] @ 0x44 │ │ │ │ - str r9, [r6, #64] @ 0x40 │ │ │ │ - str sl, [r6, #56] @ 0x38 │ │ │ │ - str r9, [r6, #36] @ 0x24 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - str sl, [r6, #44] @ 0x2c │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ + ldr r1, [pc, #148] @ 2d8f0 <__cxa_atexit@plt+0x21140> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #144] @ 2d8f4 <__cxa_atexit@plt+0x21144> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #140] @ 2d8f8 <__cxa_atexit@plt+0x21148> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #12]! │ │ │ │ + sub r7, r3, #62 @ 0x3e │ │ │ │ + str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ + stmdb r6, {r1, r8} │ │ │ │ mov r1, r6 │ │ │ │ - str r7, [r1, #12]! │ │ │ │ - str r1, [r6, #112] @ 0x70 │ │ │ │ - mov r1, r6 │ │ │ │ - str r3, [r1, #28]! │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #72]! @ 0x48 │ │ │ │ + str r0, [r1, #12]! │ │ │ │ mov r0, r6 │ │ │ │ - str lr, [r0, #48]! @ 0x30 │ │ │ │ - str r1, [r6, #80] @ 0x50 │ │ │ │ - ldr r7, [pc, #112] @ 2fedc <__cxa_atexit@plt+0x2372c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add lr, r6, #84 @ 0x54 │ │ │ │ - stm lr, {r7, r8, sl} │ │ │ │ - add lr, r6, #96 @ 0x60 │ │ │ │ - stm lr, {r0, r3, r9} │ │ │ │ - str r1, [r6, #108] @ 0x6c │ │ │ │ - str r1, [r6, #60] @ 0x3c │ │ │ │ - str r6, [r6, #116] @ 0x74 │ │ │ │ - sub r7, r2, #31 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + str r2, [r0, #24]! │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + str r1, [r6, #56] @ 0x38 │ │ │ │ + sub r7, r3, #18 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff6e4 <__cxa_atexit@plt+0x3f2f34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 2fec4 <__cxa_atexit@plt+0x23714> │ │ │ │ + ldr r7, [pc, #24] @ 2d8e4 <__cxa_atexit@plt+0x21134> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #120 @ 0x78 │ │ │ │ + mov r6, #68 @ 0x44 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + adcseq r9, lr, #36, 14 @ 0x900000 │ │ │ │ + addseq r6, sp, #32, 24 @ 0x2000 │ │ │ │ + @ instruction: 0xfffffe24 │ │ │ │ + andeq r4, r0, r4, lsr #4 │ │ │ │ + @ instruction: 0xfffffd80 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2d94c <__cxa_atexit@plt+0x2119c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 2d954 <__cxa_atexit@plt+0x211a4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 2d958 <__cxa_atexit@plt+0x211a8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 2d95c <__cxa_atexit@plt+0x211ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r7, lr, #120, 2 │ │ │ │ - addseq r4, sp, #148, 30 @ 0x250 │ │ │ │ - @ instruction: 0xffffbc34 │ │ │ │ - @ instruction: 0xffffbdd8 │ │ │ │ - @ instruction: 0xffffe5f4 │ │ │ │ - @ instruction: 0xffffdde0 │ │ │ │ - adcseq r7, lr, #96, 4 │ │ │ │ - @ instruction: 0xfffffa58 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + adcseq r9, lr, #48, 12 @ 0x3000000 │ │ │ │ + adcseq r9, lr, #44, 12 @ 0x2c00000 │ │ │ │ + adcseq r9, lr, #248, 12 @ 0xf800000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2d9b0 <__cxa_atexit@plt+0x21200> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 2d9b8 <__cxa_atexit@plt+0x21208> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 2d9bc <__cxa_atexit@plt+0x2120c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 2d9c0 <__cxa_atexit@plt+0x21210> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r9, lr, #204, 10 @ 0x33000000 │ │ │ │ + adcseq r9, lr, #200, 10 @ 0x32000000 │ │ │ │ + adcseq r9, lr, #148, 12 @ 0x9400000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2d9f8 <__cxa_atexit@plt+0x21248> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 2da00 <__cxa_atexit@plt+0x21250> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r9, lr, #104, 10 @ 0x1a000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - sub r5, r5, #28 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 2ff8c <__cxa_atexit@plt+0x237dc> │ │ │ │ + bhi 2da88 <__cxa_atexit@plt+0x212d8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 2ff94 <__cxa_atexit@plt+0x237e4> │ │ │ │ - ldr ip, [pc, #156] @ 2ffb4 <__cxa_atexit@plt+0x23804> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [pc, #152] @ 2ffb8 <__cxa_atexit@plt+0x23808> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #148] @ 2ffbc <__cxa_atexit@plt+0x2380c> │ │ │ │ + bcc 2da90 <__cxa_atexit@plt+0x212e0> │ │ │ │ + ldr r1, [pc, #108] @ 2daa4 <__cxa_atexit@plt+0x212f4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ 2daa8 <__cxa_atexit@plt+0x212f8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r1, [pc, #140] @ 2ffc0 <__cxa_atexit@plt+0x23810> │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 2daac <__cxa_atexit@plt+0x212fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str sl, [r2, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r2, #-24] @ 0xffffffe8 │ │ │ │ - sub r1, r2, #20 │ │ │ │ - stm r1, {r0, r8, ip} │ │ │ │ - stmdb r2, {r8, r9} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r3, [r3, #36] @ 0x24 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 2dab0 <__cxa_atexit@plt+0x21300> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - ldr r2, [pc, #96] @ 2ffc4 <__cxa_atexit@plt+0x23814> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r9, r3 │ │ │ │ - str r2, [r9, #28]! │ │ │ │ - ldr r2, [pc, #84] @ 2ffc8 <__cxa_atexit@plt+0x23818> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #16]! │ │ │ │ - ldr r2, [pc, #76] @ 2ffcc <__cxa_atexit@plt+0x2381c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov sl, r3 │ │ │ │ - b 7c2cc <__cxa_atexit@plt+0x6fb1c> │ │ │ │ + sub sl, r6, #6 │ │ │ │ + b 3ff6f4 <__cxa_atexit@plt+0x3f2f44> │ │ │ │ mov r6, r3 │ │ │ │ - b 2ff9c <__cxa_atexit@plt+0x237ec> │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 2ffb0 <__cxa_atexit@plt+0x23800> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 2da98 <__cxa_atexit@plt+0x212e8> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - addseq r4, sp, #192, 28 @ 0xc00 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0xfffffcbc │ │ │ │ - adcseq r6, lr, #216, 30 @ 0x360 │ │ │ │ - adcseq r7, lr, #100 @ 0x64 │ │ │ │ - adcseq r7, lr, #24, 2 │ │ │ │ - adcseq r7, lr, #84 @ 0x54 │ │ │ │ - adcseq r7, lr, #232 @ 0xe8 │ │ │ │ - addseq r4, sp, #100, 28 @ 0x640 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #28] @ 3000c <__cxa_atexit@plt+0x2385c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 30004 <__cxa_atexit@plt+0x23854> │ │ │ │ - b 3001c <__cxa_atexit@plt+0x2386c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq r9, lr, #16, 10 @ 0x4000000 │ │ │ │ + adcseq r9, lr, #228, 10 @ 0x39000000 │ │ │ │ + adcseq r9, lr, #224, 8 @ 0xe0000000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2db24 <__cxa_atexit@plt+0x21374> │ │ │ │ + ldr lr, [pc, #92] @ 2db34 <__cxa_atexit@plt+0x21384> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 2db38 <__cxa_atexit@plt+0x21388> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 2db3c <__cxa_atexit@plt+0x2138c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r2, r8, lr} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq r4, sp, #36, 28 @ 0x240 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3007c <__cxa_atexit@plt+0x238cc> │ │ │ │ - ldr r3, [pc, #256] @ 30130 <__cxa_atexit@plt+0x23980> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #12]! │ │ │ │ - ands r0, r7, #3 │ │ │ │ - beq 300d8 <__cxa_atexit@plt+0x23928> │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + adcseq r9, lr, #76, 10 @ 0x13000000 │ │ │ │ + adcseq r9, lr, #72, 8 @ 0x48000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2dba0 <__cxa_atexit@plt+0x213f0> │ │ │ │ + ldr sl, [pc, #72] @ 2dbb0 <__cxa_atexit@plt+0x21400> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr lr, [pc, #52] @ 2dbb4 <__cxa_atexit@plt+0x21404> │ │ │ │ + add lr, pc, lr │ │ │ │ + str sl, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r8, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + str r2, [r9, #24] │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + rsbeq pc, r9, #217055232 @ 0xcf00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 2dc1c <__cxa_atexit@plt+0x2146c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 300e4 <__cxa_atexit@plt+0x23934> │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 3011c <__cxa_atexit@plt+0x2396c> │ │ │ │ - ldr r2, [pc, #208] @ 30134 <__cxa_atexit@plt+0x23984> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2dc28 <__cxa_atexit@plt+0x21478> │ │ │ │ + ldr r1, [pc, #80] @ 2dc38 <__cxa_atexit@plt+0x21488> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 2dc3c <__cxa_atexit@plt+0x2148c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 2dc40 <__cxa_atexit@plt+0x21490> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3010c <__cxa_atexit@plt+0x2395c> │ │ │ │ - ldr r2, [pc, #164] @ 30138 <__cxa_atexit@plt+0x23988> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #136] @ 3013c <__cxa_atexit@plt+0x2398c> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r9, lr, #104, 6 @ 0xa0000001 │ │ │ │ + adcseq r9, lr, #84, 8 @ 0x54000000 │ │ │ │ + adcseq r9, lr, #68, 6 @ 0x10000001 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2dcc8 <__cxa_atexit@plt+0x21518> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2dcd0 <__cxa_atexit@plt+0x21520> │ │ │ │ + ldr r1, [pc, #108] @ 2dce4 <__cxa_atexit@plt+0x21534> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ 2dce8 <__cxa_atexit@plt+0x21538> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 2dcec <__cxa_atexit@plt+0x2153c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 2dcf0 <__cxa_atexit@plt+0x21540> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub sl, r6, #6 │ │ │ │ + b 3ff6f4 <__cxa_atexit@plt+0x3f2f44> │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 2dcd8 <__cxa_atexit@plt+0x21528> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 3011c <__cxa_atexit@plt+0x2396c> │ │ │ │ - ldr r2, [pc, #76] @ 30140 <__cxa_atexit@plt+0x23990> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - adcseq r7, lr, #80 @ 0x50 │ │ │ │ - @ instruction: 0xfffffd20 │ │ │ │ - adcseq r7, lr, #4 │ │ │ │ - adcseq r6, lr, #200, 30 @ 0x320 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r9, lr, #208, 4 │ │ │ │ + adcseq r9, lr, #164, 6 @ 0x90000002 │ │ │ │ + adcseq r9, lr, #160, 4 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 30188 <__cxa_atexit@plt+0x239d8> │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 301ac <__cxa_atexit@plt+0x239fc> │ │ │ │ - ldr r2, [pc, #68] @ 301b8 <__cxa_atexit@plt+0x23a08> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + bcc 2dd64 <__cxa_atexit@plt+0x215b4> │ │ │ │ + ldr lr, [pc, #92] @ 2dd74 <__cxa_atexit@plt+0x215c4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 2dd78 <__cxa_atexit@plt+0x215c8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 2dd7c <__cxa_atexit@plt+0x215cc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r2, r8, lr} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + adcseq r9, lr, #12, 6 @ 0x30000000 │ │ │ │ + adcseq r9, lr, #8, 4 @ 0x80000000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2ddf0 <__cxa_atexit@plt+0x21640> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 301ac <__cxa_atexit@plt+0x239fc> │ │ │ │ - ldr r2, [pc, #36] @ 301bc <__cxa_atexit@plt+0x23a0c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ + bcc 2ddf8 <__cxa_atexit@plt+0x21648> │ │ │ │ + ldr lr, [pc, #88] @ 2de0c <__cxa_atexit@plt+0x2165c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ 2de10 <__cxa_atexit@plt+0x21660> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add sl, r7, #16 │ │ │ │ + ldm sl, {r0, r2, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + ldr r8, [pc, #56] @ 2de14 <__cxa_atexit@plt+0x21664> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + add lr, r9, #16 │ │ │ │ + stm lr, {r0, r2, sl} │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + b 2de00 <__cxa_atexit@plt+0x21650> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r9, lr, #148, 2 @ 0x25 │ │ │ │ + rsbeq pc, r9, #1929379840 @ 0x73000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2de8c <__cxa_atexit@plt+0x216dc> │ │ │ │ + ldr lr, [pc, #92] @ 2de9c <__cxa_atexit@plt+0x216ec> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r9, [r7, #15] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r7, [pc, #68] @ 2dea0 <__cxa_atexit@plt+0x216f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr lr, [pc, #60] @ 2dea4 <__cxa_atexit@plt+0x216f4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r0, r8, r9, lr} │ │ │ │ + str r7, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r6, lr, #64, 30 @ 0x100 │ │ │ │ - adcseq r6, lr, #36, 30 @ 0x90 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r9, lr, #240, 2 @ 0x3c │ │ │ │ + adcseq r9, lr, #228 @ 0xe4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 301f4 <__cxa_atexit@plt+0x23a44> │ │ │ │ + bhi 2def8 <__cxa_atexit@plt+0x21748> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 301fc <__cxa_atexit@plt+0x23a4c> │ │ │ │ + ldr lr, [pc, #52] @ 2df00 <__cxa_atexit@plt+0x21750> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 2df04 <__cxa_atexit@plt+0x21754> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 2df08 <__cxa_atexit@plt+0x21758> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r9, lr, #132 @ 0x84 │ │ │ │ + adcseq r9, lr, #128 @ 0x80 │ │ │ │ + adcseq r9, lr, #76, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2df4c <__cxa_atexit@plt+0x2179c> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 2df54 <__cxa_atexit@plt+0x217a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 2df58 <__cxa_atexit@plt+0x217a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r6, lr, #108, 26 @ 0x1b00 │ │ │ │ - addseq r4, sp, #112, 24 @ 0x7000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #32 │ │ │ │ + adcseq r9, lr, #32 │ │ │ │ + adcseq r9, lr, #24 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 30250 <__cxa_atexit@plt+0x23aa0> │ │ │ │ - ldr r2, [pc, #56] @ 30258 <__cxa_atexit@plt+0x23aa8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - ldr r2, [pc, #44] @ 3025c <__cxa_atexit@plt+0x23aac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 30244 <__cxa_atexit@plt+0x23a94> │ │ │ │ - mov r7, r3 │ │ │ │ - b 3026c <__cxa_atexit@plt+0x23abc> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + bhi 2df90 <__cxa_atexit@plt+0x217e0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 2df98 <__cxa_atexit@plt+0x217e8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + adcseq r8, lr, #208, 30 @ 0x340 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2e000 <__cxa_atexit@plt+0x21850> │ │ │ │ + ldr r1, [pc, #80] @ 2e010 <__cxa_atexit@plt+0x21860> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #60] @ 2e014 <__cxa_atexit@plt+0x21864> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #52] @ 2e018 <__cxa_atexit@plt+0x21868> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - adcseq r6, lr, #32, 26 @ 0x800 │ │ │ │ - addseq r4, sp, #16, 24 @ 0x1000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r2, [pc, #104] @ 302e4 <__cxa_atexit@plt+0x23b34> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 302d8 <__cxa_atexit@plt+0x23b28> │ │ │ │ - ldr r2, [pc, #80] @ 302e8 <__cxa_atexit@plt+0x23b38> │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + adcseq r9, lr, #108 @ 0x6c │ │ │ │ + adcseq r8, lr, #104, 30 @ 0x1a0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2e06c <__cxa_atexit@plt+0x218bc> │ │ │ │ + ldr r2, [pc, #56] @ 2e07c <__cxa_atexit@plt+0x218cc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5] │ │ │ │ - stmda r5, {r2, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 302d8 <__cxa_atexit@plt+0x23b28> │ │ │ │ - add lr, r7, #3 │ │ │ │ - ldm lr, {r9, sl, lr} │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r1, [r7, #19] │ │ │ │ - add ip, r7, #23 │ │ │ │ - ldm ip, {r0, r3, ip} │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmda r5, {r0, r3, ip} │ │ │ │ - str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 4707c <__cxa_atexit@plt+0x3a8cc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - addseq r4, sp, #132, 22 @ 0x21000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #76] @ 3034c <__cxa_atexit@plt+0x23b9c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [pc, #44] @ 2e080 <__cxa_atexit@plt+0x218d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 30344 <__cxa_atexit@plt+0x23b94> │ │ │ │ - add lr, r7, #3 │ │ │ │ - ldm lr, {r9, sl, lr} │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r1, [r7, #19] │ │ │ │ - add ip, r7, #23 │ │ │ │ - ldm ip, {r0, r3, ip} │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - sub r1, r5, #4 │ │ │ │ - stm r1, {r0, r3, ip} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - b 4707c <__cxa_atexit@plt+0x3a8cc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - addseq r4, sp, #32, 22 @ 0x8000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add lr, r7, #3 │ │ │ │ - ldm lr, {r9, sl, lr} │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r1, [r7, #19] │ │ │ │ - add ip, r7, #23 │ │ │ │ - ldm ip, {r0, r3, ip} │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - sub r1, r5, #4 │ │ │ │ - stm r1, {r0, r3, ip} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - b 4707c <__cxa_atexit@plt+0x3a8cc> │ │ │ │ - addseq r4, sp, #220, 20 @ 0xdc000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 303f8 <__cxa_atexit@plt+0x23c48> │ │ │ │ - ldr r7, [pc, #84] @ 30410 <__cxa_atexit@plt+0x23c60> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #80] @ 30414 <__cxa_atexit@plt+0x23c64> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r3, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #24] │ │ │ │ - mov r7, r3 │ │ │ │ - str r2, [r7, #28]! │ │ │ │ - ldr r2, [pc, #44] @ 30418 <__cxa_atexit@plt+0x23c68> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #16]! │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 3041c <__cxa_atexit@plt+0x23c6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe08 │ │ │ │ - @ instruction: 0xfffffe44 │ │ │ │ - adcseq r6, lr, #156, 22 @ 0x27000 │ │ │ │ - addseq r4, sp, #132, 20 @ 0x84000 │ │ │ │ - addseq r4, sp, #88, 20 @ 0x58000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r1, r5, #4 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 304c4 <__cxa_atexit@plt+0x23d14> │ │ │ │ - ldr r7, [pc, #200] @ 3050c <__cxa_atexit@plt+0x23d5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r1] │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 304d4 <__cxa_atexit@plt+0x23d24> │ │ │ │ - ldr r7, [pc, #176] @ 30510 <__cxa_atexit@plt+0x23d60> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #172] @ 30514 <__cxa_atexit@plt+0x23d64> │ │ │ │ - add r2, pc, r2 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + rsbeq pc, r9, #156, 4 @ 0xc0000009 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r3, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #24] │ │ │ │ - mov r7, r3 │ │ │ │ - str r2, [r7, #28]! │ │ │ │ - ldr lr, [pc, #136] @ 30518 <__cxa_atexit@plt+0x23d68> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r2, r3, #48 @ 0x30 │ │ │ │ - str lr, [r3, #16]! │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 304f4 <__cxa_atexit@plt+0x23d44> │ │ │ │ - ldr r1, [pc, #124] @ 30524 <__cxa_atexit@plt+0x23d74> │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 2e0e8 <__cxa_atexit@plt+0x21938> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2e0f4 <__cxa_atexit@plt+0x21944> │ │ │ │ + ldr r1, [pc, #80] @ 2e104 <__cxa_atexit@plt+0x21954> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ - str r3, [r6, #52] @ 0x34 │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 30520 <__cxa_atexit@plt+0x23d70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 3051c <__cxa_atexit@plt+0x23d6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r1 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 2e108 <__cxa_atexit@plt+0x21958> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 2e10c <__cxa_atexit@plt+0x2195c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - @ instruction: 0xfffffda0 │ │ │ │ - adcseq r6, lr, #248, 20 @ 0xf8000 │ │ │ │ - addseq r4, sp, #168, 18 @ 0x2a0000 │ │ │ │ - addseq r4, sp, #192, 18 @ 0x300000 │ │ │ │ - adcseq r6, lr, #104, 20 @ 0x68000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r8, lr, #156, 28 @ 0x9c0 │ │ │ │ + adcseq r8, lr, #136, 30 @ 0x220 │ │ │ │ + adcseq r8, lr, #120, 28 @ 0x780 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3055c <__cxa_atexit@plt+0x23dac> │ │ │ │ - ldr r2, [pc, #28] @ 30568 <__cxa_atexit@plt+0x23db8> │ │ │ │ + bcc 2e174 <__cxa_atexit@plt+0x219c4> │ │ │ │ + ldr r2, [pc, #80] @ 2e184 <__cxa_atexit@plt+0x219d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #60] @ 2e188 <__cxa_atexit@plt+0x219d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, #52] @ 2e18c <__cxa_atexit@plt+0x219dc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq r8, lr, #248, 28 @ 0xf80 │ │ │ │ + adcseq r8, lr, #244, 26 @ 0x3d00 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2e1f8 <__cxa_atexit@plt+0x21a48> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2e204 <__cxa_atexit@plt+0x21a54> │ │ │ │ + ldr r2, [pc, #84] @ 2e214 <__cxa_atexit@plt+0x21a64> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 2e218 <__cxa_atexit@plt+0x21a68> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #60] @ 2e21c <__cxa_atexit@plt+0x21a6c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - adcseq r6, lr, #196, 18 @ 0x310000 │ │ │ │ - addseq r4, sp, #4, 18 @ 0x10000 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq r8, lr, #136, 26 @ 0x2200 │ │ │ │ + rsbeq pc, r9, #16, 2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #32 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2e28c <__cxa_atexit@plt+0x21adc> │ │ │ │ + ldr lr, [pc, #84] @ 2e29c <__cxa_atexit@plt+0x21aec> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 2e2a0 <__cxa_atexit@plt+0x21af0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ 2e2a4 <__cxa_atexit@plt+0x21af4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + adcseq r8, lr, #252, 26 @ 0x3f00 │ │ │ │ + adcseq r8, lr, #224, 24 @ 0xe000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 30628 <__cxa_atexit@plt+0x23e78> │ │ │ │ - ldr r1, [pc, #164] @ 30630 <__cxa_atexit@plt+0x23e80> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ + bhi 2e2f8 <__cxa_atexit@plt+0x21b48> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #144] @ 30634 <__cxa_atexit@plt+0x23e84> │ │ │ │ + ldr lr, [pc, #52] @ 2e300 <__cxa_atexit@plt+0x21b50> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 2e304 <__cxa_atexit@plt+0x21b54> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 2e308 <__cxa_atexit@plt+0x21b58> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 3060c <__cxa_atexit@plt+0x23e5c> │ │ │ │ - ldr r1, [pc, #128] @ 30638 <__cxa_atexit@plt+0x23e88> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r2, #3] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3061c <__cxa_atexit@plt+0x23e6c> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr lr, [r7, #31] │ │ │ │ - ldr r0, [r7, #27] │ │ │ │ - ldr r1, [r7, #19] │ │ │ │ - str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r3, [r7, #23] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - b 4707c <__cxa_atexit@plt+0x3a8cc> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - adcseq r6, lr, #172, 18 @ 0x2b0000 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - addseq r4, sp, #52, 16 @ 0x340000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #76] @ 3069c <__cxa_atexit@plt+0x23eec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 30694 <__cxa_atexit@plt+0x23ee4> │ │ │ │ - add lr, r7, #3 │ │ │ │ - ldm lr, {r9, sl, lr} │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r1, [r7, #19] │ │ │ │ - add ip, r7, #23 │ │ │ │ - ldm ip, {r0, r3, ip} │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - sub r1, r5, #4 │ │ │ │ - stm r1, {r0, r3, ip} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - b 4707c <__cxa_atexit@plt+0x3a8cc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - addseq r4, sp, #208, 14 @ 0x3400000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add lr, r7, #3 │ │ │ │ - ldm lr, {r9, sl, lr} │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r1, [r7, #19] │ │ │ │ - add ip, r7, #23 │ │ │ │ - ldm ip, {r0, r3, ip} │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - sub r1, r5, #4 │ │ │ │ - stm r1, {r0, r3, ip} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - b 4707c <__cxa_atexit@plt+0x3a8cc> │ │ │ │ - addseq r4, sp, #144, 14 @ 0x2400000 │ │ │ │ + adcseq r8, lr, #132, 24 @ 0x8400 │ │ │ │ + adcseq r8, lr, #128, 24 @ 0x8000 │ │ │ │ + adcseq r8, lr, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #32 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3079c <__cxa_atexit@plt+0x23fec> │ │ │ │ - ldr r1, [pc, #164] @ 307a4 <__cxa_atexit@plt+0x23ff4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ + bhi 2e34c <__cxa_atexit@plt+0x21b9c> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - ldr r1, [pc, #144] @ 307a8 <__cxa_atexit@plt+0x23ff8> │ │ │ │ + ldr r1, [pc, #36] @ 2e354 <__cxa_atexit@plt+0x21ba4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 30780 <__cxa_atexit@plt+0x23fd0> │ │ │ │ - ldr r1, [pc, #128] @ 307ac <__cxa_atexit@plt+0x23ffc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r2, #3] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 30790 <__cxa_atexit@plt+0x23fe0> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr lr, [r7, #31] │ │ │ │ - ldr r0, [r7, #27] │ │ │ │ - ldr r1, [r7, #19] │ │ │ │ - str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r3, [r7, #23] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - b 4707c <__cxa_atexit@plt+0x3a8cc> │ │ │ │ - ldr r0, [r2] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 2e358 <__cxa_atexit@plt+0x21ba8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + adcseq r8, lr, #32, 24 @ 0x2000 │ │ │ │ + adcseq r8, lr, #24, 24 @ 0x1800 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2e390 <__cxa_atexit@plt+0x21be0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 2e398 <__cxa_atexit@plt+0x21be8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - adcseq r6, lr, #56, 16 @ 0x380000 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - addseq r4, sp, #192, 12 @ 0xc000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #76] @ 30810 <__cxa_atexit@plt+0x24060> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 30808 <__cxa_atexit@plt+0x24058> │ │ │ │ - add lr, r7, #3 │ │ │ │ - ldm lr, {r9, sl, lr} │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r1, [r7, #19] │ │ │ │ - add ip, r7, #23 │ │ │ │ - ldm ip, {r0, r3, ip} │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - sub r1, r5, #4 │ │ │ │ - stm r1, {r0, r3, ip} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - b 4707c <__cxa_atexit@plt+0x3a8cc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - addseq r4, sp, #92, 12 @ 0x5c00000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add lr, r7, #3 │ │ │ │ - ldm lr, {r9, sl, lr} │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r1, [r7, #19] │ │ │ │ - add ip, r7, #23 │ │ │ │ - ldm ip, {r0, r3, ip} │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - sub r1, r5, #4 │ │ │ │ - stm r1, {r0, r3, ip} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - b 4707c <__cxa_atexit@plt+0x3a8cc> │ │ │ │ - addseq r4, sp, #124, 12 @ 0x7c00000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 308f4 <__cxa_atexit@plt+0x24144> │ │ │ │ - ldr r3, [pc, #140] @ 30904 <__cxa_atexit@plt+0x24154> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 308a8 <__cxa_atexit@plt+0x240f8> │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 308b8 <__cxa_atexit@plt+0x24108> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 308e8 <__cxa_atexit@plt+0x24138> │ │ │ │ - ldr r7, [pc, #112] @ 30910 <__cxa_atexit@plt+0x24160> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #1] │ │ │ │ - b 308c4 <__cxa_atexit@plt+0x24114> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 30908 <__cxa_atexit@plt+0x24158> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #2] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #56] @ 3090c <__cxa_atexit@plt+0x2415c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #2 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, #4 │ │ │ │ - mov r9, #4 │ │ │ │ - b 3eb604 <__cxa_atexit@plt+0x3dee54> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 30914 <__cxa_atexit@plt+0x24164> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - adcseq r6, lr, #236, 14 @ 0x3b00000 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - addseq r4, sp, #248, 10 @ 0x3e000000 │ │ │ │ - addseq r4, sp, #188, 10 @ 0x2f000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 30948 <__cxa_atexit@plt+0x24198> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 30974 <__cxa_atexit@plt+0x241c4> │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - ldr r2, [pc, #68] @ 30988 <__cxa_atexit@plt+0x241d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - b 30954 <__cxa_atexit@plt+0x241a4> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [pc, #44] @ 30980 <__cxa_atexit@plt+0x241d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #32] @ 30984 <__cxa_atexit@plt+0x241d4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - mov r8, #4 │ │ │ │ - mov r9, #4 │ │ │ │ - b 3eb604 <__cxa_atexit@plt+0x3dee54> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - adcseq r6, lr, #92, 14 @ 0x1700000 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - addseq r4, sp, #24, 10 @ 0x6000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [pc, #12] @ 309b0 <__cxa_atexit@plt+0x24200> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - addseq r4, sp, #240, 8 @ 0xf0000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 309e8 <__cxa_atexit@plt+0x24238> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 309ec <__cxa_atexit@plt+0x2423c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - ldr r8, [pc, #16] @ 309f0 <__cxa_atexit@plt+0x24240> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r9, r7 │ │ │ │ - b 3eb60c <__cxa_atexit@plt+0x3dee5c> │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - adcseq r6, lr, #44, 12 @ 0x2c00000 │ │ │ │ - adcseq r6, lr, #160, 10 @ 0x28000000 │ │ │ │ - addseq r4, sp, #164, 8 @ 0xa4000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3eb73c <__cxa_atexit@plt+0x3def8c> │ │ │ │ - addseq r4, sp, #176, 8 @ 0xb0000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [pc, #12] @ 30a2c <__cxa_atexit@plt+0x2427c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - addseq r4, sp, #136, 8 @ 0x88000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r6, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r2, [pc, #212] @ 30b2c <__cxa_atexit@plt+0x2437c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r6} │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - ands r0, r7, #3 │ │ │ │ - beq 30acc <__cxa_atexit@plt+0x2431c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr lr, [r2, #-4]! │ │ │ │ - ldr r8, [r5] │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 30adc <__cxa_atexit@plt+0x2432c> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 30b1c <__cxa_atexit@plt+0x2436c> │ │ │ │ - ldr r0, [pc, #152] @ 30b30 <__cxa_atexit@plt+0x24380> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #148] @ 30b34 <__cxa_atexit@plt+0x24384> │ │ │ │ + adcseq r8, lr, #208, 22 @ 0x34000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2e400 <__cxa_atexit@plt+0x21c50> │ │ │ │ + ldr r1, [pc, #80] @ 2e410 <__cxa_atexit@plt+0x21c60> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmda r5, {r0, r7} │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str lr, [r9, #12] │ │ │ │ - ldr r5, [pc, #128] @ 30b38 <__cxa_atexit@plt+0x24388> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #2 │ │ │ │ - ldr r8, [pc, #120] @ 30b3c <__cxa_atexit@plt+0x2438c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb60c <__cxa_atexit@plt+0x3dee5c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r9 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #60] @ 2e414 <__cxa_atexit@plt+0x21c64> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #52] @ 2e418 <__cxa_atexit@plt+0x21c68> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 30b1c <__cxa_atexit@plt+0x2436c> │ │ │ │ - ldr r0, [pc, #84] @ 30b40 <__cxa_atexit@plt+0x24390> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #80] @ 30b44 <__cxa_atexit@plt+0x24394> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r0, [r5] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str lr, [r9, #12] │ │ │ │ - ldr r3, [pc, #60] @ 30b48 <__cxa_atexit@plt+0x24398> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - ldr r8, [pc, #52] @ 30b4c <__cxa_atexit@plt+0x2439c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 3eb60c <__cxa_atexit@plt+0x3dee5c> │ │ │ │ - mov r5, #16 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0xfffffc48 │ │ │ │ - adcseq r6, lr, #188, 8 @ 0xbc000000 │ │ │ │ - adcseq r6, lr, #0, 12 │ │ │ │ - andeq r0, r0, r0, ror r1 │ │ │ │ - @ instruction: 0xfffffa80 │ │ │ │ - adcseq r6, lr, #104, 8 @ 0x68000000 │ │ │ │ - adcseq r6, lr, #104, 8 @ 0x68000000 │ │ │ │ - addseq r4, sp, #104, 6 @ 0xa0000001 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + adcseq r8, lr, #108, 24 @ 0x6c00 │ │ │ │ + adcseq r8, lr, #104, 22 @ 0x1a000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r9, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - add r6, r6, #16 │ │ │ │ - ldr lr, [r5, #8]! │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r2, #-4]! │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 30bcc <__cxa_atexit@plt+0x2441c> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 30c0c <__cxa_atexit@plt+0x2445c> │ │ │ │ - ldr r0, [pc, #136] @ 30c1c <__cxa_atexit@plt+0x2446c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #132] @ 30c20 <__cxa_atexit@plt+0x24470> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r0, [r2] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str lr, [r9, #8] │ │ │ │ - str r8, [r9, #12] │ │ │ │ - ldr r5, [pc, #108] @ 30c24 <__cxa_atexit@plt+0x24474> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #2 │ │ │ │ - ldr r8, [pc, #100] @ 30c28 <__cxa_atexit@plt+0x24478> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb60c <__cxa_atexit@plt+0x3dee5c> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 30c0c <__cxa_atexit@plt+0x2445c> │ │ │ │ - ldr r0, [pc, #80] @ 30c2c <__cxa_atexit@plt+0x2447c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #76] @ 30c30 <__cxa_atexit@plt+0x24480> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r0, [r5] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str lr, [r9, #8] │ │ │ │ - str r8, [r9, #12] │ │ │ │ - ldr r3, [pc, #56] @ 30c34 <__cxa_atexit@plt+0x24484> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - ldr r8, [pc, #48] @ 30c38 <__cxa_atexit@plt+0x24488> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 3eb60c <__cxa_atexit@plt+0x3dee5c> │ │ │ │ - mov r5, #16 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xfffffb4c │ │ │ │ - adcseq r6, lr, #188, 6 @ 0xf0000002 │ │ │ │ - adcseq r6, lr, #0, 10 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xfffff990 │ │ │ │ - adcseq r6, lr, #120, 6 @ 0xe0000001 │ │ │ │ - adcseq r6, lr, #120, 6 @ 0xe0000001 │ │ │ │ - addseq r4, sp, #80, 4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb744 <__cxa_atexit@plt+0x3def94> │ │ │ │ - addseq r4, sp, #56, 4 @ 0x80000003 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 30c74 <__cxa_atexit@plt+0x244c4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3eb744 <__cxa_atexit@plt+0x3def94> │ │ │ │ - adcseq r6, lr, #8, 8 @ 0x8000000 │ │ │ │ - addseq r4, sp, #112, 4 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b 30864 <__cxa_atexit@plt+0x240b4> │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 30ccc <__cxa_atexit@plt+0x2451c> │ │ │ │ - ldr r2, [pc, #48] @ 30cdc <__cxa_atexit@plt+0x2452c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2e46c <__cxa_atexit@plt+0x21cbc> │ │ │ │ + ldr r2, [pc, #56] @ 2e47c <__cxa_atexit@plt+0x21ccc> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9} │ │ │ │ - ldr r5, [pc, #40] @ 30ce0 <__cxa_atexit@plt+0x24530> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, #4 │ │ │ │ - mov r9, #4 │ │ │ │ - b 3eb604 <__cxa_atexit@plt+0x3dee54> │ │ │ │ - ldr r7, [pc, #16] @ 30ce4 <__cxa_atexit@plt+0x24534> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [pc, #44] @ 2e480 <__cxa_atexit@plt+0x21cd0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - adcseq r6, lr, #192, 4 │ │ │ │ - addseq r4, sp, #64, 4 │ │ │ │ - addseq r4, sp, #20, 4 @ 0x40000001 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + rsbeq lr, r9, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r6, [pc, #212] @ 30ddc <__cxa_atexit@plt+0x2462c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r9, [r2, #8]! │ │ │ │ - str r6, [r2] │ │ │ │ - ldr r8, [r2, #-4] │ │ │ │ - sub r5, r2, #28 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 30db8 <__cxa_atexit@plt+0x24608> │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 2e4e8 <__cxa_atexit@plt+0x21d38> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 30dc0 <__cxa_atexit@plt+0x24610> │ │ │ │ - ldr r2, [pc, #168] @ 30de4 <__cxa_atexit@plt+0x24634> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #164] @ 30de8 <__cxa_atexit@plt+0x24638> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #160] @ 30dec <__cxa_atexit@plt+0x2463c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r1, [pc, #152] @ 30df0 <__cxa_atexit@plt+0x24640> │ │ │ │ + bcc 2e4f4 <__cxa_atexit@plt+0x21d44> │ │ │ │ + ldr r1, [pc, #80] @ 2e504 <__cxa_atexit@plt+0x21d54> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str sl, [r7, #-20] @ 0xffffffec │ │ │ │ - str r1, [r7, #-16] │ │ │ │ - str r0, [r7, #-12] │ │ │ │ - str r8, [r7, #-8] │ │ │ │ - sub r0, r7, #4 │ │ │ │ - stm r0, {r2, r8, r9} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r3, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #24] │ │ │ │ - ldr r7, [pc, #104] @ 30df4 <__cxa_atexit@plt+0x24644> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r9, r3 │ │ │ │ - str r7, [r9, #28]! │ │ │ │ - ldr r7, [pc, #92] @ 30df8 <__cxa_atexit@plt+0x24648> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #16]! │ │ │ │ - ldr r7, [pc, #84] @ 30dfc <__cxa_atexit@plt+0x2464c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, sl │ │ │ │ - mov sl, r3 │ │ │ │ - b 7c2cc <__cxa_atexit@plt+0x6fb1c> │ │ │ │ - mov r6, r3 │ │ │ │ - b 30dc8 <__cxa_atexit@plt+0x24618> │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 30de0 <__cxa_atexit@plt+0x24630> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 2e508 <__cxa_atexit@plt+0x21d58> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 2e50c <__cxa_atexit@plt+0x21d5c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - addseq r4, sp, #148 @ 0x94 │ │ │ │ - @ instruction: 0xfffff29c │ │ │ │ - @ instruction: 0xffffee98 │ │ │ │ - adcseq r6, lr, #180, 2 @ 0x2d │ │ │ │ - adcseq r6, lr, #64, 4 │ │ │ │ - adcseq r6, lr, #240, 4 │ │ │ │ - adcseq r6, lr, #44, 4 @ 0xc0000002 │ │ │ │ - adcseq r6, lr, #192, 4 │ │ │ │ - addseq r4, sp, #236 @ 0xec │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 30864 <__cxa_atexit@plt+0x240b4> │ │ │ │ - addseq r4, sp, #240 @ 0xf0 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 30e5c <__cxa_atexit@plt+0x246ac> │ │ │ │ - ldr r2, [pc, #48] @ 30e6c <__cxa_atexit@plt+0x246bc> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r8, lr, #156, 20 @ 0x9c000 │ │ │ │ + adcseq r8, lr, #136, 22 @ 0x22000 │ │ │ │ + adcseq r8, lr, #120, 20 @ 0x78000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2e574 <__cxa_atexit@plt+0x21dc4> │ │ │ │ + ldr r2, [pc, #80] @ 2e584 <__cxa_atexit@plt+0x21dd4> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9} │ │ │ │ - ldr r5, [pc, #40] @ 30e70 <__cxa_atexit@plt+0x246c0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, #4 │ │ │ │ - mov r9, #4 │ │ │ │ - b 3eb604 <__cxa_atexit@plt+0x3dee54> │ │ │ │ - ldr r7, [pc, #16] @ 30e74 <__cxa_atexit@plt+0x246c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #60] @ 2e588 <__cxa_atexit@plt+0x21dd8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, #52] @ 2e58c <__cxa_atexit@plt+0x21ddc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - adcseq r6, lr, #48, 2 │ │ │ │ - addseq r4, sp, #176 @ 0xb0 │ │ │ │ - addseq r4, sp, #144 @ 0x90 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq r8, lr, #248, 20 @ 0xf8000 │ │ │ │ + adcseq r8, lr, #244, 18 @ 0x3d0000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 30ebc <__cxa_atexit@plt+0x2470c> │ │ │ │ - ldr r2, [pc, #48] @ 30ecc <__cxa_atexit@plt+0x2471c> │ │ │ │ + bhi 2e5f8 <__cxa_atexit@plt+0x21e48> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2e604 <__cxa_atexit@plt+0x21e54> │ │ │ │ + ldr r2, [pc, #84] @ 2e614 <__cxa_atexit@plt+0x21e64> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - ldr r5, [pc, #40] @ 30ed0 <__cxa_atexit@plt+0x24720> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #2 │ │ │ │ + ldr r1, [pc, #80] @ 2e618 <__cxa_atexit@plt+0x21e68> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #60] @ 2e61c <__cxa_atexit@plt+0x21e6c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, #4 │ │ │ │ - mov r9, #4 │ │ │ │ - b 3eb604 <__cxa_atexit@plt+0x3dee54> │ │ │ │ - ldr r7, [pc, #16] @ 30ed4 <__cxa_atexit@plt+0x24724> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - adcseq r6, lr, #208 @ 0xd0 │ │ │ │ - addseq r4, sp, #108 @ 0x6c │ │ │ │ - addseq r4, sp, #36 @ 0x24 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq r8, lr, #136, 18 @ 0x220000 │ │ │ │ + rsbeq lr, r9, #28, 26 @ 0x700 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r6, [pc, #232] @ 30fe0 <__cxa_atexit@plt+0x24830> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r9, [r2, #4]! │ │ │ │ - str r6, [r2] │ │ │ │ - sub r5, r2, #28 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 30fb0 <__cxa_atexit@plt+0x24800> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 30fb8 <__cxa_atexit@plt+0x24808> │ │ │ │ - ldr r8, [pc, #196] @ 30fec <__cxa_atexit@plt+0x2483c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #192] @ 30ff0 <__cxa_atexit@plt+0x24840> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2e68c <__cxa_atexit@plt+0x21edc> │ │ │ │ + ldr lr, [pc, #84] @ 2e69c <__cxa_atexit@plt+0x21eec> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #188] @ 30ff4 <__cxa_atexit@plt+0x24844> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r1, [pc, #180] @ 30ff8 <__cxa_atexit@plt+0x24848> │ │ │ │ + ldr r1, [pc, #80] @ 2e6a0 <__cxa_atexit@plt+0x21ef0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r2, [pc, #172] @ 30ffc <__cxa_atexit@plt+0x2484c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str sl, [r7, #-24] @ 0xffffffe8 │ │ │ │ - str r2, [r7, #-20] @ 0xffffffec │ │ │ │ - str r1, [r7, #-16] │ │ │ │ - str r0, [r7, #-12] │ │ │ │ - str r8, [r7, #-8] │ │ │ │ - stmda r7, {r0, r9} │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r3, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #24] │ │ │ │ - ldr r7, [pc, #124] @ 31000 <__cxa_atexit@plt+0x24850> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r9, r3 │ │ │ │ - str r7, [r9, #28]! │ │ │ │ - ldr r7, [pc, #112] @ 31004 <__cxa_atexit@plt+0x24854> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #16]! │ │ │ │ - ldr r7, [pc, #104] @ 31008 <__cxa_atexit@plt+0x24858> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, sl │ │ │ │ - mov sl, r3 │ │ │ │ - b 7c2cc <__cxa_atexit@plt+0x6fb1c> │ │ │ │ - mov r6, r3 │ │ │ │ - b 30fc0 <__cxa_atexit@plt+0x24810> │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #28] @ 30fe4 <__cxa_atexit@plt+0x24834> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #24] @ 30fe8 <__cxa_atexit@plt+0x24838> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ + ldr lr, [pc, #56] @ 2e6a4 <__cxa_atexit@plt+0x21ef4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - addseq r3, sp, #156, 28 @ 0x9c0 │ │ │ │ - adcseq r5, lr, #172, 30 @ 0x2b0 │ │ │ │ - @ instruction: 0xfffff0b0 │ │ │ │ - @ instruction: 0xffffecac │ │ │ │ - adcseq r6, lr, #68 @ 0x44 │ │ │ │ - adcseq r5, lr, #188, 30 @ 0x2f0 │ │ │ │ - adcseq r6, lr, #72 @ 0x48 │ │ │ │ - adcseq r6, lr, #248 @ 0xf8 │ │ │ │ - adcseq r6, lr, #52 @ 0x34 │ │ │ │ - adcseq r6, lr, #200 @ 0xc8 │ │ │ │ - addseq r3, sp, #224, 28 @ 0xe00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 30864 <__cxa_atexit@plt+0x240b4> │ │ │ │ - addseq r3, sp, #0, 30 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + adcseq r8, lr, #252, 18 @ 0x3f0000 │ │ │ │ + adcseq r8, lr, #224, 16 @ 0xe00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2e6f8 <__cxa_atexit@plt+0x21f48> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 2e700 <__cxa_atexit@plt+0x21f50> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 2e704 <__cxa_atexit@plt+0x21f54> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 2e708 <__cxa_atexit@plt+0x21f58> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r8, lr, #132, 16 @ 0x840000 │ │ │ │ + adcseq r8, lr, #128, 16 @ 0x800000 │ │ │ │ + adcseq r8, lr, #76, 18 @ 0x130000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 31068 <__cxa_atexit@plt+0x248b8> │ │ │ │ - ldr r2, [pc, #48] @ 31078 <__cxa_atexit@plt+0x248c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - ldr r5, [pc, #40] @ 3107c <__cxa_atexit@plt+0x248cc> │ │ │ │ + bhi 2e748 <__cxa_atexit@plt+0x21f98> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [pc, #32] @ 2e750 <__cxa_atexit@plt+0x21fa0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #24] @ 2e754 <__cxa_atexit@plt+0x21fa4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #2 │ │ │ │ + add r9, r5, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, #4 │ │ │ │ - mov r9, #4 │ │ │ │ - b 3eb604 <__cxa_atexit@plt+0x3dee54> │ │ │ │ - ldr r7, [pc, #16] @ 31080 <__cxa_atexit@plt+0x248d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 3ff6ec <__cxa_atexit@plt+0x3f2f3c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - adcseq r5, lr, #36, 30 @ 0x90 │ │ │ │ - addseq r3, sp, #192, 28 @ 0xc00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 310dc <__cxa_atexit@plt+0x2492c> │ │ │ │ - ldr r1, [pc, #68] @ 310e8 <__cxa_atexit@plt+0x24938> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r2, [pc, #60] @ 310ec <__cxa_atexit@plt+0x2493c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 310d0 <__cxa_atexit@plt+0x24920> │ │ │ │ - mov r7, r2 │ │ │ │ - b 310f8 <__cxa_atexit@plt+0x24948> │ │ │ │ - ldr r0, [r2] │ │ │ │ + adcseq r8, lr, #32, 16 @ 0x200000 │ │ │ │ + adcseq r8, lr, #24, 16 @ 0x180000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2e78c <__cxa_atexit@plt+0x21fdc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 2e794 <__cxa_atexit@plt+0x21fe4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - adcseq r5, lr, #160, 28 @ 0xa00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3116c <__cxa_atexit@plt+0x249bc> │ │ │ │ - ldr r3, [pc, #140] @ 31198 <__cxa_atexit@plt+0x249e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 31180 <__cxa_atexit@plt+0x249d0> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3116c <__cxa_atexit@plt+0x249bc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 31188 <__cxa_atexit@plt+0x249d8> │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - sub r1, r3, #14 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr lr, [pc, #80] @ 311a0 <__cxa_atexit@plt+0x249f0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #76] @ 311a4 <__cxa_atexit@plt+0x249f4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7, lr} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #40] @ 3119c <__cxa_atexit@plt+0x249ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - addseq r3, sp, #236, 26 @ 0x3b00 │ │ │ │ - adcseq r5, lr, #208, 26 @ 0x3400 │ │ │ │ - adcseq r5, lr, #244, 26 @ 0x3d00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 31208 <__cxa_atexit@plt+0x24a58> │ │ │ │ + adcseq r8, lr, #212, 14 @ 0x3500000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3121c <__cxa_atexit@plt+0x24a6c> │ │ │ │ - ldr lr, [pc, #92] @ 31230 <__cxa_atexit@plt+0x24a80> │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2e7fc <__cxa_atexit@plt+0x2204c> │ │ │ │ + ldr r1, [pc, #80] @ 2e80c <__cxa_atexit@plt+0x2205c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #60] @ 2e810 <__cxa_atexit@plt+0x22060> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #52] @ 2e814 <__cxa_atexit@plt+0x22064> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r1, r3, #14 │ │ │ │ - ldr r8, [pc, #76] @ 31234 <__cxa_atexit@plt+0x24a84> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 3122c <__cxa_atexit@plt+0x24a7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - addseq r3, sp, #80, 26 @ 0x1400 │ │ │ │ - adcseq r5, lr, #120, 26 @ 0x1e00 │ │ │ │ - adcseq r5, lr, #56, 26 @ 0xe00 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + adcseq r8, lr, #112, 16 @ 0x700000 │ │ │ │ + adcseq r8, lr, #108, 14 @ 0x1b00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 31274 <__cxa_atexit@plt+0x24ac4> │ │ │ │ - ldr r3, [pc, #44] @ 3128c <__cxa_atexit@plt+0x24adc> │ │ │ │ + bcc 2e868 <__cxa_atexit@plt+0x220b8> │ │ │ │ + ldr r2, [pc, #56] @ 2e878 <__cxa_atexit@plt+0x220c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [pc, #44] @ 2e87c <__cxa_atexit@plt+0x220cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 31290 <__cxa_atexit@plt+0x24ae0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe28 │ │ │ │ - addseq r3, sp, #240, 24 @ 0xf000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 312ec <__cxa_atexit@plt+0x24b3c> │ │ │ │ - ldr r1, [pc, #68] @ 312f8 <__cxa_atexit@plt+0x24b48> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r2, [pc, #60] @ 312fc <__cxa_atexit@plt+0x24b4c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 312e0 <__cxa_atexit@plt+0x24b30> │ │ │ │ - mov r7, r2 │ │ │ │ - b 31308 <__cxa_atexit@plt+0x24b58> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - adcseq r5, lr, #144, 24 @ 0x9000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3137c <__cxa_atexit@plt+0x24bcc> │ │ │ │ - ldr r3, [pc, #216] @ 313f4 <__cxa_atexit@plt+0x24c44> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ands r0, r7, #3 │ │ │ │ - beq 31390 <__cxa_atexit@plt+0x24be0> │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + rsbeq lr, r9, #741376 @ 0xb5000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 2e8e4 <__cxa_atexit@plt+0x22134> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 31398 <__cxa_atexit@plt+0x24be8> │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 313e4 <__cxa_atexit@plt+0x24c34> │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - sub r1, r3, #14 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr lr, [pc, #152] @ 313f8 <__cxa_atexit@plt+0x24c48> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #148] @ 313fc <__cxa_atexit@plt+0x24c4c> │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2e8f0 <__cxa_atexit@plt+0x22140> │ │ │ │ + ldr r1, [pc, #80] @ 2e900 <__cxa_atexit@plt+0x22150> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 2e904 <__cxa_atexit@plt+0x22154> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 2e908 <__cxa_atexit@plt+0x22158> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7, lr} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #124] @ 31400 <__cxa_atexit@plt+0x24c50> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 313e4 <__cxa_atexit@plt+0x24c34> │ │ │ │ - ldr lr, [pc, #92] @ 31404 <__cxa_atexit@plt+0x24c54> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #88] @ 31408 <__cxa_atexit@plt+0x24c58> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #80] @ 3140c <__cxa_atexit@plt+0x24c5c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r7, r3, #14 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - adcseq r5, lr, #192, 22 @ 0x30000 │ │ │ │ - adcseq r5, lr, #228, 22 @ 0x39000 │ │ │ │ - adcseq r5, lr, #8, 24 @ 0x800 │ │ │ │ - adcseq r5, lr, #120, 22 @ 0x1e000 │ │ │ │ - adcseq r5, lr, #80, 22 @ 0x14000 │ │ │ │ - adcseq r5, lr, #144, 22 @ 0x24000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + adcseq r8, lr, #160, 12 @ 0xa000000 │ │ │ │ + adcseq r8, lr, #140, 14 @ 0x2300000 │ │ │ │ + adcseq r8, lr, #124, 12 @ 0x7c00000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 31468 <__cxa_atexit@plt+0x24cb8> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 314b0 <__cxa_atexit@plt+0x24d00> │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - sub r1, r6, #14 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr lr, [pc, #108] @ 314bc <__cxa_atexit@plt+0x24d0c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #104] @ 314c0 <__cxa_atexit@plt+0x24d10> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r2, r7, lr} │ │ │ │ - str r1, [r3, #20] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx ip │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 314b0 <__cxa_atexit@plt+0x24d00> │ │ │ │ - ldr lr, [pc, #76] @ 314c4 <__cxa_atexit@plt+0x24d14> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2e970 <__cxa_atexit@plt+0x221c0> │ │ │ │ + ldr r2, [pc, #80] @ 2e980 <__cxa_atexit@plt+0x221d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #60] @ 2e984 <__cxa_atexit@plt+0x221d4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, #52] @ 2e988 <__cxa_atexit@plt+0x221d8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #72] @ 314c8 <__cxa_atexit@plt+0x24d18> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #64] @ 314cc <__cxa_atexit@plt+0x24d1c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r7, r6, #14 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r5, lr, #208, 20 @ 0xd0000 │ │ │ │ - adcseq r5, lr, #244, 20 @ 0xf4000 │ │ │ │ - adcseq r5, lr, #168, 20 @ 0xa8000 │ │ │ │ - adcseq r5, lr, #128, 20 @ 0x80000 │ │ │ │ - adcseq r5, lr, #192, 20 @ 0xc0000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 3150c <__cxa_atexit@plt+0x24d5c> │ │ │ │ - ldr r3, [pc, #44] @ 31524 <__cxa_atexit@plt+0x24d74> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 31528 <__cxa_atexit@plt+0x24d78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffda0 │ │ │ │ - addseq r3, sp, #92, 20 @ 0x5c000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 31594 <__cxa_atexit@plt+0x24de4> │ │ │ │ - ldr r3, [pc, #88] @ 315a4 <__cxa_atexit@plt+0x24df4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 31570 <__cxa_atexit@plt+0x24dc0> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 31580 <__cxa_atexit@plt+0x24dd0> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 315ac <__cxa_atexit@plt+0x24dfc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 315a8 <__cxa_atexit@plt+0x24df8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - addseq r3, sp, #216, 18 @ 0x360000 │ │ │ │ - adcseq r5, lr, #4, 20 @ 0x4000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 315d8 <__cxa_atexit@plt+0x24e28> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 315ec <__cxa_atexit@plt+0x24e3c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - adcseq r5, lr, #172, 18 @ 0x2b0000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq r8, lr, #252, 12 @ 0xfc00000 │ │ │ │ + adcseq r8, lr, #248, 10 @ 0x3e000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 31684 <__cxa_atexit@plt+0x24ed4> │ │ │ │ - ldr r7, [pc, #132] @ 31694 <__cxa_atexit@plt+0x24ee4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 31668 <__cxa_atexit@plt+0x24eb8> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 31654 <__cxa_atexit@plt+0x24ea4> │ │ │ │ - ldr r2, [pc, #108] @ 31698 <__cxa_atexit@plt+0x24ee8> │ │ │ │ + bhi 2e9f4 <__cxa_atexit@plt+0x22244> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2ea00 <__cxa_atexit@plt+0x22250> │ │ │ │ + ldr r2, [pc, #84] @ 2ea10 <__cxa_atexit@plt+0x22260> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 31678 <__cxa_atexit@plt+0x24ec8> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 31654 <__cxa_atexit@plt+0x24ea4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #80] @ 2ea14 <__cxa_atexit@plt+0x22264> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #60] @ 2ea18 <__cxa_atexit@plt+0x22268> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 3169c <__cxa_atexit@plt+0x24eec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq r8, lr, #140, 10 @ 0x23000000 │ │ │ │ + rsbeq lr, r9, #671744 @ 0xa4000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2ea88 <__cxa_atexit@plt+0x222d8> │ │ │ │ + ldr lr, [pc, #84] @ 2ea98 <__cxa_atexit@plt+0x222e8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 2ea9c <__cxa_atexit@plt+0x222ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ 2eaa0 <__cxa_atexit@plt+0x222f0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 316a0 <__cxa_atexit@plt+0x24ef0> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - adcseq r5, lr, #48, 18 @ 0xc0000 │ │ │ │ - addseq r3, sp, #236, 16 @ 0xec0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 316e8 <__cxa_atexit@plt+0x24f38> │ │ │ │ - ldr r2, [pc, #60] @ 316fc <__cxa_atexit@plt+0x24f4c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 316f4 <__cxa_atexit@plt+0x24f44> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 316e8 <__cxa_atexit@plt+0x24f38> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 31700 <__cxa_atexit@plt+0x24f50> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - adcseq r5, lr, #156, 16 @ 0x9c0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldreq r7, [r5, #4] │ │ │ │ - ldrne r7, [pc, #12] @ 3172c <__cxa_atexit@plt+0x24f7c> │ │ │ │ - ldrne r7, [pc, r7] │ │ │ │ - addne r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + adcseq r8, lr, #0, 12 │ │ │ │ + adcseq r8, lr, #228, 8 @ 0xe4000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2eaf4 <__cxa_atexit@plt+0x22344> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 2eafc <__cxa_atexit@plt+0x2234c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 2eb00 <__cxa_atexit@plt+0x22350> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 2eb04 <__cxa_atexit@plt+0x22354> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r5, lr, #108, 16 @ 0x6c0000 │ │ │ │ + adcseq r8, lr, #136, 8 @ 0x88000000 │ │ │ │ + adcseq r8, lr, #132, 8 @ 0x84000000 │ │ │ │ + adcseq r8, lr, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 31764 <__cxa_atexit@plt+0x24fb4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + bhi 2eb48 <__cxa_atexit@plt+0x22398> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 3176c <__cxa_atexit@plt+0x24fbc> │ │ │ │ + ldr r1, [pc, #36] @ 2eb50 <__cxa_atexit@plt+0x223a0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 2eb54 <__cxa_atexit@plt+0x223a4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r5, lr, #252, 14 @ 0x3f00000 │ │ │ │ + adcseq r8, lr, #36, 8 @ 0x24000000 │ │ │ │ + adcseq r8, lr, #28, 8 @ 0x1c000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 31824 <__cxa_atexit@plt+0x25074> │ │ │ │ - ldr lr, [pc, #180] @ 31844 <__cxa_atexit@plt+0x25094> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #168] @ 31848 <__cxa_atexit@plt+0x25098> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 31804 <__cxa_atexit@plt+0x25054> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 31810 <__cxa_atexit@plt+0x25060> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 31830 <__cxa_atexit@plt+0x25080> │ │ │ │ - ldr r3, [pc, #128] @ 31850 <__cxa_atexit@plt+0x250a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r1, [pc, #108] @ 31854 <__cxa_atexit@plt+0x250a4> │ │ │ │ + bhi 2eba8 <__cxa_atexit@plt+0x223f8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 2ebb0 <__cxa_atexit@plt+0x22400> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 2ebb4 <__cxa_atexit@plt+0x22404> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 2ebb8 <__cxa_atexit@plt+0x22408> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 3184c <__cxa_atexit@plt+0x2509c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + adcseq r8, lr, #212, 6 @ 0x50000003 │ │ │ │ + adcseq r8, lr, #208, 6 @ 0x40000003 │ │ │ │ + adcseq r8, lr, #156, 8 @ 0x9c000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2ebf8 <__cxa_atexit@plt+0x22448> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [pc, #32] @ 2ec00 <__cxa_atexit@plt+0x22450> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #24] @ 2ec04 <__cxa_atexit@plt+0x22454> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - adcseq r5, lr, #176, 14 @ 0x2c00000 │ │ │ │ - adcseq r5, lr, #116, 14 @ 0x1d00000 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - adcseq r5, lr, #56, 14 @ 0xe00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 318b8 <__cxa_atexit@plt+0x25108> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 318cc <__cxa_atexit@plt+0x2511c> │ │ │ │ - ldr r2, [pc, #92] @ 318e0 <__cxa_atexit@plt+0x25130> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #72] @ 318e4 <__cxa_atexit@plt+0x25134> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 318dc <__cxa_atexit@plt+0x2512c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + b 3ff6ec <__cxa_atexit@plt+0x3f2f3c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r5, lr, #204, 12 @ 0xcc00000 │ │ │ │ - @ instruction: 0xfffffeb0 │ │ │ │ - adcseq r5, lr, #132, 12 @ 0x8400000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + adcseq r8, lr, #112, 6 @ 0xc0000001 │ │ │ │ + adcseq r8, lr, #104, 6 @ 0xa0000001 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3194c <__cxa_atexit@plt+0x2519c> │ │ │ │ - ldr r2, [pc, #76] @ 31954 <__cxa_atexit@plt+0x251a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 3192c <__cxa_atexit@plt+0x2517c> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 31938 <__cxa_atexit@plt+0x25188> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - b 3eb74c <__cxa_atexit@plt+0x3def9c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 2ec3c <__cxa_atexit@plt+0x2248c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 2ec44 <__cxa_atexit@plt+0x22494> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 31958 <__cxa_atexit@plt+0x251a8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + adcseq r8, lr, #36, 6 @ 0x90000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2ecc8 <__cxa_atexit@plt+0x22518> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2ecd0 <__cxa_atexit@plt+0x22520> │ │ │ │ + ldr r1, [pc, #104] @ 2ece4 <__cxa_atexit@plt+0x22534> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ 2ece8 <__cxa_atexit@plt+0x22538> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 2ecec <__cxa_atexit@plt+0x2253c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 2ecf0 <__cxa_atexit@plt+0x22540> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + b 2ecd8 <__cxa_atexit@plt+0x22528> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq r8, lr, #204, 4 @ 0xc000000c │ │ │ │ + adcseq r8, lr, #164, 6 @ 0x90000002 │ │ │ │ + adcseq r8, lr, #160, 4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2ed7c <__cxa_atexit@plt+0x225cc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2ed84 <__cxa_atexit@plt+0x225d4> │ │ │ │ + ldr lr, [pc, #112] @ 2ed98 <__cxa_atexit@plt+0x225e8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #108] @ 2ed9c <__cxa_atexit@plt+0x225ec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #80] @ 2eda0 <__cxa_atexit@plt+0x225f0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #72] @ 2eda4 <__cxa_atexit@plt+0x225f4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + b 2ed8c <__cxa_atexit@plt+0x225dc> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - adcseq r5, lr, #76, 12 @ 0x4c00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 31980 <__cxa_atexit@plt+0x251d0> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb74c <__cxa_atexit@plt+0x3def9c> │ │ │ │ - ldr r7, [pc, #12] @ 31994 <__cxa_atexit@plt+0x251e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + adcseq r8, lr, #32, 4 │ │ │ │ + adcseq r8, lr, #244, 4 @ 0x4000000f │ │ │ │ + adcseq r8, lr, #240, 2 @ 0x3c │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2ee18 <__cxa_atexit@plt+0x22668> │ │ │ │ + ldr lr, [pc, #92] @ 2ee28 <__cxa_atexit@plt+0x22678> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 2ee2c <__cxa_atexit@plt+0x2267c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 2ee30 <__cxa_atexit@plt+0x22680> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r2, r8, lr} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r5, lr, #4, 12 @ 0x400000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + adcseq r8, lr, #88, 4 @ 0x80000005 │ │ │ │ + adcseq r8, lr, #84, 2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 319e8 <__cxa_atexit@plt+0x25238> │ │ │ │ - ldr r3, [pc, #64] @ 31a00 <__cxa_atexit@plt+0x25250> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 31a04 <__cxa_atexit@plt+0x25254> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - str r2, [r7, #16] │ │ │ │ - str r7, [r7, #20] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 31a08 <__cxa_atexit@plt+0x25258> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ + bcc 2ee94 <__cxa_atexit@plt+0x226e4> │ │ │ │ + ldr sl, [pc, #72] @ 2eea4 <__cxa_atexit@plt+0x226f4> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr lr, [pc, #52] @ 2eea8 <__cxa_atexit@plt+0x226f8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str sl, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + str r2, [r9, #24] │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdb4 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - addseq r3, sp, #140, 10 @ 0x23000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 31a74 <__cxa_atexit@plt+0x252c4> │ │ │ │ - ldr r3, [pc, #88] @ 31a84 <__cxa_atexit@plt+0x252d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 31a50 <__cxa_atexit@plt+0x252a0> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 31a60 <__cxa_atexit@plt+0x252b0> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 31a8c <__cxa_atexit@plt+0x252dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 31a88 <__cxa_atexit@plt+0x252d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - addseq r3, sp, #4, 10 @ 0x1000000 │ │ │ │ - adcseq r5, lr, #36, 10 @ 0x9000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 31ab8 <__cxa_atexit@plt+0x25308> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + rsbeq lr, r9, #228, 6 @ 0x90000003 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 2ef10 <__cxa_atexit@plt+0x22760> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2ef1c <__cxa_atexit@plt+0x2276c> │ │ │ │ + ldr r1, [pc, #80] @ 2ef2c <__cxa_atexit@plt+0x2277c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 2ef30 <__cxa_atexit@plt+0x22780> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 2ef34 <__cxa_atexit@plt+0x22784> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 31acc <__cxa_atexit@plt+0x2531c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r5, lr, #204, 8 @ 0xcc000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 31b58 <__cxa_atexit@plt+0x253a8> │ │ │ │ - ldr r3, [pc, #144] @ 31b80 <__cxa_atexit@plt+0x253d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 31b34 <__cxa_atexit@plt+0x25384> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 31b44 <__cxa_atexit@plt+0x25394> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 31b68 <__cxa_atexit@plt+0x253b8> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [pc, #104] @ 31b8c <__cxa_atexit@plt+0x253dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ + adcseq r8, lr, #116 @ 0x74 │ │ │ │ + adcseq r8, lr, #96, 2 │ │ │ │ + adcseq r8, lr, #80 @ 0x50 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2efb8 <__cxa_atexit@plt+0x22808> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2efc0 <__cxa_atexit@plt+0x22810> │ │ │ │ + ldr r1, [pc, #104] @ 2efd4 <__cxa_atexit@plt+0x22824> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ 2efd8 <__cxa_atexit@plt+0x22828> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 2efdc <__cxa_atexit@plt+0x2282c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 2efe0 <__cxa_atexit@plt+0x22830> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ + b 2efc8 <__cxa_atexit@plt+0x22818> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 31b88 <__cxa_atexit@plt+0x253d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r7, lr, #220, 30 @ 0x370 │ │ │ │ + adcseq r8, lr, #180 @ 0xb4 │ │ │ │ + adcseq r7, lr, #176, 30 @ 0x2c0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2f06c <__cxa_atexit@plt+0x228bc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2f074 <__cxa_atexit@plt+0x228c4> │ │ │ │ + ldr lr, [pc, #112] @ 2f088 <__cxa_atexit@plt+0x228d8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #108] @ 2f08c <__cxa_atexit@plt+0x228dc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #80] @ 2f090 <__cxa_atexit@plt+0x228e0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #72] @ 2f094 <__cxa_atexit@plt+0x228e4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + b 2f07c <__cxa_atexit@plt+0x228cc> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 31b84 <__cxa_atexit@plt+0x253d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + adcseq r7, lr, #48, 30 @ 0xc0 │ │ │ │ + adcseq r8, lr, #4 │ │ │ │ + adcseq r7, lr, #0, 30 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2f108 <__cxa_atexit@plt+0x22958> │ │ │ │ + ldr lr, [pc, #92] @ 2f118 <__cxa_atexit@plt+0x22968> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 2f11c <__cxa_atexit@plt+0x2296c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 2f120 <__cxa_atexit@plt+0x22970> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r2, r8, lr} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - addseq r3, sp, #36, 8 @ 0x24000000 │ │ │ │ - adcseq r5, lr, #64, 8 @ 0x40000000 │ │ │ │ - adcseq r5, lr, #252, 6 @ 0xf0000003 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 31bd4 <__cxa_atexit@plt+0x25424> │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + adcseq r7, lr, #104, 30 @ 0x1a0 │ │ │ │ + adcseq r7, lr, #100, 28 @ 0x640 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2f194 <__cxa_atexit@plt+0x229e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 31be8 <__cxa_atexit@plt+0x25438> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #56] @ 31bfc <__cxa_atexit@plt+0x2544c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + add r6, r9, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2f19c <__cxa_atexit@plt+0x229ec> │ │ │ │ + ldr lr, [pc, #88] @ 2f1b0 <__cxa_atexit@plt+0x22a00> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ 2f1b4 <__cxa_atexit@plt+0x22a04> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add sl, r7, #16 │ │ │ │ + ldm sl, {r0, r2, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + ldr r8, [pc, #56] @ 2f1b8 <__cxa_atexit@plt+0x22a08> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + add lr, r9, #16 │ │ │ │ + stm lr, {r0, r2, sl} │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + b 2f1a4 <__cxa_atexit@plt+0x229f4> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 31bf8 <__cxa_atexit@plt+0x25448> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r7, lr, #240, 26 @ 0x3c00 │ │ │ │ + rsbeq lr, r9, #216 @ 0xd8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2f234 <__cxa_atexit@plt+0x22a84> │ │ │ │ + ldr lr, [pc, #96] @ 2f244 <__cxa_atexit@plt+0x22a94> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, r7, #3 │ │ │ │ + ldm r9, {r1, r2, r9} │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #76] @ 2f248 <__cxa_atexit@plt+0x22a98> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #68] @ 2f24c <__cxa_atexit@plt+0x22a9c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r5, lr, #176, 6 @ 0xc0000002 │ │ │ │ - adcseq r5, lr, #92, 6 @ 0x70000001 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r7, lr, #80, 28 @ 0x500 │ │ │ │ + adcseq r7, lr, #68, 26 @ 0x1100 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 31c34 <__cxa_atexit@plt+0x25484> │ │ │ │ + bhi 2f2a0 <__cxa_atexit@plt+0x22af0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 31c3c <__cxa_atexit@plt+0x2548c> │ │ │ │ + ldr lr, [pc, #52] @ 2f2a8 <__cxa_atexit@plt+0x22af8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 2f2ac <__cxa_atexit@plt+0x22afc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 2f2b0 <__cxa_atexit@plt+0x22b00> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r5, lr, #44, 6 @ 0xb0000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 31ce0 <__cxa_atexit@plt+0x25530> │ │ │ │ - ldr r3, [pc, #168] @ 31d08 <__cxa_atexit@plt+0x25558> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 31cbc <__cxa_atexit@plt+0x2550c> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 31ccc <__cxa_atexit@plt+0x2551c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 31cf0 <__cxa_atexit@plt+0x25540> │ │ │ │ - ldr r7, [pc, #136] @ 31d14 <__cxa_atexit@plt+0x25564> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r1, [r9, #2] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #116] @ 31d18 <__cxa_atexit@plt+0x25568> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 31d10 <__cxa_atexit@plt+0x25560> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 31d0c <__cxa_atexit@plt+0x2555c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - addseq r3, sp, #160, 4 │ │ │ │ - adcseq r5, lr, #184, 4 @ 0x8000000b │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - adcseq r5, lr, #124, 4 @ 0xc0000007 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 31d7c <__cxa_atexit@plt+0x255cc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 31d90 <__cxa_atexit@plt+0x255e0> │ │ │ │ - ldr r2, [pc, #92] @ 31da4 <__cxa_atexit@plt+0x255f4> │ │ │ │ + adcseq r7, lr, #220, 24 @ 0xdc00 │ │ │ │ + adcseq r7, lr, #216, 24 @ 0xd800 │ │ │ │ + adcseq r7, lr, #164, 26 @ 0x2900 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2f314 <__cxa_atexit@plt+0x22b64> │ │ │ │ + ldr r2, [pc, #76] @ 2f31c <__cxa_atexit@plt+0x22b6c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #72] @ 31da8 <__cxa_atexit@plt+0x255f8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 31da0 <__cxa_atexit@plt+0x255f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r5, lr, #8, 4 @ 0x80000000 │ │ │ │ - @ instruction: 0xfffffebc │ │ │ │ - adcseq r5, lr, #192, 2 @ 0x30 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 31e0c <__cxa_atexit@plt+0x2565c> │ │ │ │ - ldr r3, [pc, #80] @ 31e1c <__cxa_atexit@plt+0x2566c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 31dec <__cxa_atexit@plt+0x2563c> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 31dfc <__cxa_atexit@plt+0x2564c> │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r0, [pc, #64] @ 2f320 <__cxa_atexit@plt+0x22b70> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 2f304 <__cxa_atexit@plt+0x22b54> │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r9, #11 │ │ │ │ + b 2b948 <__cxa_atexit@plt+0x1f198> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 31e20 <__cxa_atexit@plt+0x25670> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - addseq r3, sp, #136, 2 @ 0x22 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + adcseq r7, lr, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 31e40 <__cxa_atexit@plt+0x25690> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ + mov r9, #11 │ │ │ │ + mov sl, r7 │ │ │ │ + b 2b948 <__cxa_atexit@plt+0x1f198> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2f3a0 <__cxa_atexit@plt+0x22bf0> │ │ │ │ + ldr r2, [pc, #76] @ 2f3a8 <__cxa_atexit@plt+0x22bf8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r0, [pc, #64] @ 2f3ac <__cxa_atexit@plt+0x22bfc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 2f390 <__cxa_atexit@plt+0x22be0> │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r9, #11 │ │ │ │ + b 3527c <__cxa_atexit@plt+0x28acc> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 31eb8 <__cxa_atexit@plt+0x25708> │ │ │ │ - ldr r3, [pc, #84] @ 31ec8 <__cxa_atexit@plt+0x25718> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 31e94 <__cxa_atexit@plt+0x256e4> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 31ea4 <__cxa_atexit@plt+0x256f4> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r8, [r8, #2] │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 31ed0 <__cxa_atexit@plt+0x25720> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 31ecc <__cxa_atexit@plt+0x2571c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - addseq r3, sp, #224 @ 0xe0 │ │ │ │ - adcseq r5, lr, #224 @ 0xe0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + adcseq r7, lr, #228, 22 @ 0x39000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 31efc <__cxa_atexit@plt+0x2574c> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #12] @ 31f10 <__cxa_atexit@plt+0x25760> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - adcseq r5, lr, #136 @ 0x88 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 31f4c <__cxa_atexit@plt+0x2579c> │ │ │ │ - ldr r3, [pc, #40] @ 31f64 <__cxa_atexit@plt+0x257b4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 31f68 <__cxa_atexit@plt+0x257b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - adcseq r4, lr, #228, 30 @ 0x390 │ │ │ │ - addseq r3, sp, #80 @ 0x50 │ │ │ │ + mov r9, #11 │ │ │ │ + mov sl, r7 │ │ │ │ + b 3527c <__cxa_atexit@plt+0x28acc> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 31fa8 <__cxa_atexit@plt+0x257f8> │ │ │ │ + bhi 2f400 <__cxa_atexit@plt+0x22c50> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r2, [pc, #32] @ 31fb0 <__cxa_atexit@plt+0x25800> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #24] @ 31fb4 <__cxa_atexit@plt+0x25804> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #129 @ 0x81 │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 2f408 <__cxa_atexit@plt+0x22c58> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb754 <__cxa_atexit@plt+0x3defa4> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r4, lr, #192, 30 @ 0x300 │ │ │ │ - adcseq r4, lr, #184, 30 @ 0x2e0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 31ff0 <__cxa_atexit@plt+0x25840> │ │ │ │ - ldr r8, [pc, #36] @ 31ff8 <__cxa_atexit@plt+0x25848> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ 31ffc <__cxa_atexit@plt+0x2584c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ + adcseq r7, lr, #96, 22 @ 0x18000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2f48c <__cxa_atexit@plt+0x22cdc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2f494 <__cxa_atexit@plt+0x22ce4> │ │ │ │ + ldr r1, [pc, #104] @ 2f4a8 <__cxa_atexit@plt+0x22cf8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ 2f4ac <__cxa_atexit@plt+0x22cfc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 2f4b0 <__cxa_atexit@plt+0x22d00> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 2f4b4 <__cxa_atexit@plt+0x22d04> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + b 2f49c <__cxa_atexit@plt+0x22cec> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rsbeq fp, r9, #1006632960 @ 0x3c000000 │ │ │ │ - adcseq r4, lr, #112, 30 @ 0x1c0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 3203c <__cxa_atexit@plt+0x2588c> │ │ │ │ - ldr r2, [pc, #40] @ 3204c <__cxa_atexit@plt+0x2589c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r7, [r8, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r3, #12 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq r7, lr, #8, 22 @ 0x2000 │ │ │ │ + adcseq r7, lr, #224, 22 @ 0x38000 │ │ │ │ + adcseq r7, lr, #220, 20 @ 0xdc000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2f524 <__cxa_atexit@plt+0x22d74> │ │ │ │ + ldr lr, [pc, #88] @ 2f534 <__cxa_atexit@plt+0x22d84> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 2f538 <__cxa_atexit@plt+0x22d88> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 2f53c <__cxa_atexit@plt+0x22d8c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + adcseq r7, lr, #76, 22 @ 0x13000 │ │ │ │ + adcseq r7, lr, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 32098 <__cxa_atexit@plt+0x258e8> │ │ │ │ - ldr r2, [pc, #48] @ 320a8 <__cxa_atexit@plt+0x258f8> │ │ │ │ + bcc 2f598 <__cxa_atexit@plt+0x22de8> │ │ │ │ + ldr r2, [pc, #64] @ 2f5a8 <__cxa_atexit@plt+0x22df8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 320ac <__cxa_atexit@plt+0x258fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr lr, [pc, #48] @ 2f5ac <__cxa_atexit@plt+0x22dfc> │ │ │ │ + add lr, pc, lr │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r3, #16 │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - rsbeq fp, r9, #1342177286 @ 0x50000006 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + rsbeq sp, r9, #59136 @ 0xe700 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 32118 <__cxa_atexit@plt+0x25968> │ │ │ │ + bhi 2f614 <__cxa_atexit@plt+0x22e64> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 32124 <__cxa_atexit@plt+0x25974> │ │ │ │ - ldr r8, [pc, #84] @ 32134 <__cxa_atexit@plt+0x25984> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #80] @ 32138 <__cxa_atexit@plt+0x25988> │ │ │ │ + bcc 2f620 <__cxa_atexit@plt+0x22e70> │ │ │ │ + ldr r1, [pc, #80] @ 2f630 <__cxa_atexit@plt+0x22e80> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 3213c <__cxa_atexit@plt+0x2598c> │ │ │ │ + ldr r5, [pc, #72] @ 2f634 <__cxa_atexit@plt+0x22e84> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ - ldr r0, [pc, #60] @ 32140 <__cxa_atexit@plt+0x25990> │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 2f638 <__cxa_atexit@plt+0x22e88> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r5} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r9, r6, #6 │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsbeq fp, r9, #805306368 @ 0x30000000 │ │ │ │ - adcseq r4, lr, #104, 28 @ 0x680 │ │ │ │ - adcseq r4, lr, #212, 30 @ 0x350 │ │ │ │ - adcseq r4, lr, #72, 28 @ 0x480 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 32180 <__cxa_atexit@plt+0x259d0> │ │ │ │ - ldr r2, [pc, #40] @ 32190 <__cxa_atexit@plt+0x259e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r7, [r8, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r3, #12 │ │ │ │ + adcseq r7, lr, #112, 18 @ 0x1c0000 │ │ │ │ + adcseq r7, lr, #92, 20 @ 0x5c000 │ │ │ │ + adcseq r7, lr, #76, 18 @ 0x130000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2f6bc <__cxa_atexit@plt+0x22f0c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2f6c4 <__cxa_atexit@plt+0x22f14> │ │ │ │ + ldr r1, [pc, #104] @ 2f6d8 <__cxa_atexit@plt+0x22f28> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ 2f6dc <__cxa_atexit@plt+0x22f2c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 2f6e0 <__cxa_atexit@plt+0x22f30> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 2f6e4 <__cxa_atexit@plt+0x22f34> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + b 2f6cc <__cxa_atexit@plt+0x22f1c> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r7, lr, #216, 16 @ 0xd80000 │ │ │ │ + adcseq r7, lr, #176, 18 @ 0x2c0000 │ │ │ │ + adcseq r7, lr, #172, 16 @ 0xac0000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2f754 <__cxa_atexit@plt+0x22fa4> │ │ │ │ + ldr lr, [pc, #88] @ 2f764 <__cxa_atexit@plt+0x22fb4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 2f768 <__cxa_atexit@plt+0x22fb8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 2f76c <__cxa_atexit@plt+0x22fbc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + adcseq r7, lr, #28, 18 @ 0x70000 │ │ │ │ + adcseq r7, lr, #24, 16 @ 0x180000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 321f4 <__cxa_atexit@plt+0x25a44> │ │ │ │ + bhi 2f7e0 <__cxa_atexit@plt+0x23030> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ + add r6, r9, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 32200 <__cxa_atexit@plt+0x25a50> │ │ │ │ - ldr r2, [pc, #76] @ 32210 <__cxa_atexit@plt+0x25a60> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 32214 <__cxa_atexit@plt+0x25a64> │ │ │ │ + bcc 2f7ec <__cxa_atexit@plt+0x2303c> │ │ │ │ + ldr lr, [pc, #92] @ 2f7fc <__cxa_atexit@plt+0x2304c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ 2f800 <__cxa_atexit@plt+0x23050> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 32218 <__cxa_atexit@plt+0x25a68> │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r8, [pc, #64] @ 2f804 <__cxa_atexit@plt+0x23054> │ │ │ │ add r8, pc, r8 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ + str lr, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - adcseq r4, lr, #132, 26 @ 0x2100 │ │ │ │ - rsbeq fp, r9, #1073741825 @ 0x40000001 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + adcseq r7, lr, #168, 14 @ 0x2a00000 │ │ │ │ + rsbeq sp, r9, #651264 @ 0x9f000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 32280 <__cxa_atexit@plt+0x25ad0> │ │ │ │ - ldr r2, [pc, #76] @ 32290 <__cxa_atexit@plt+0x25ae0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 32294 <__cxa_atexit@plt+0x25ae4> │ │ │ │ + bcc 2f878 <__cxa_atexit@plt+0x230c8> │ │ │ │ + ldr lr, [pc, #88] @ 2f888 <__cxa_atexit@plt+0x230d8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ 2f88c <__cxa_atexit@plt+0x230dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 32298 <__cxa_atexit@plt+0x25ae8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #8] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ 2f890 <__cxa_atexit@plt+0x230e0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ + add r2, r3, #16 │ │ │ │ + stm r2, {r0, r7, lr} │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - adcseq r4, lr, #128, 28 @ 0x800 │ │ │ │ - adcseq r4, lr, #232, 24 @ 0xe800 │ │ │ │ - andeq r0, r3, r5, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 32304 <__cxa_atexit@plt+0x25b54> │ │ │ │ - ldr r7, [pc, #88] @ 3231c <__cxa_atexit@plt+0x25b6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r2 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - cmp r9, #10 │ │ │ │ - ble 322ec <__cxa_atexit@plt+0x25b3c> │ │ │ │ - ldr r1, [pc, #60] @ 32324 <__cxa_atexit@plt+0x25b74> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b 322f4 <__cxa_atexit@plt+0x25b44> │ │ │ │ - ldr r1, [pc, #44] @ 32320 <__cxa_atexit@plt+0x25b70> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r3, [r2, #24] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 32328 <__cxa_atexit@plt+0x25b78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffcac │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - @ instruction: 0xffffff3c │ │ │ │ - addseq r2, sp, #248, 24 @ 0xf800 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 323cc <__cxa_atexit@plt+0x25c1c> │ │ │ │ - ldr r3, [pc, #172] @ 323f8 <__cxa_atexit@plt+0x25c48> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 323a0 <__cxa_atexit@plt+0x25bf0> │ │ │ │ - ldmdb r5, {r8, sl} │ │ │ │ - ldr r9, [r9, #3] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 323dc <__cxa_atexit@plt+0x25c2c> │ │ │ │ - ldr r7, [pc, #132] @ 323fc <__cxa_atexit@plt+0x25c4c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, r6 │ │ │ │ - str r7, [r2, #4]! │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - cmp r9, #10 │ │ │ │ - ble 323b0 <__cxa_atexit@plt+0x25c00> │ │ │ │ - ldr r1, [pc, #104] @ 32404 <__cxa_atexit@plt+0x25c54> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b 323b8 <__cxa_atexit@plt+0x25c08> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [pc, #72] @ 32400 <__cxa_atexit@plt+0x25c50> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 3240c <__cxa_atexit@plt+0x25c5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 32408 <__cxa_atexit@plt+0x25c58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0xfffffbf8 │ │ │ │ - @ instruction: 0xfffffca0 │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - addseq r2, sp, #32, 24 @ 0x2000 │ │ │ │ - addseq r2, sp, #52, 24 @ 0x3400 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r7, lr, #20, 16 @ 0x140000 │ │ │ │ + adcseq r7, lr, #244, 12 @ 0xf400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldmib r6, {r8, sl} │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 32484 <__cxa_atexit@plt+0x25cd4> │ │ │ │ - ldr r7, [pc, #88] @ 3249c <__cxa_atexit@plt+0x25cec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r2 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - cmp r9, #10 │ │ │ │ - ble 3246c <__cxa_atexit@plt+0x25cbc> │ │ │ │ - ldr r1, [pc, #60] @ 324a4 <__cxa_atexit@plt+0x25cf4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b 32474 <__cxa_atexit@plt+0x25cc4> │ │ │ │ - ldr r1, [pc, #44] @ 324a0 <__cxa_atexit@plt+0x25cf0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r3, [r2, #24] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 324a8 <__cxa_atexit@plt+0x25cf8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffb2c │ │ │ │ - @ instruction: 0xfffffbe4 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - addseq r2, sp, #120, 22 @ 0x1e000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 32504 <__cxa_atexit@plt+0x25d54> │ │ │ │ - ldr r7, [pc, #68] @ 32520 <__cxa_atexit@plt+0x25d70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #64] @ 32524 <__cxa_atexit@plt+0x25d74> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 32528 <__cxa_atexit@plt+0x25d78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, #0 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffa94 │ │ │ │ - @ instruction: 0xfffffb74 │ │ │ │ - addseq r2, sp, #248, 20 @ 0xf8000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 32560 <__cxa_atexit@plt+0x25db0> │ │ │ │ - ldr r2, [pc, #36] @ 32578 <__cxa_atexit@plt+0x25dc8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3eb75c <__cxa_atexit@plt+0x3defac> │ │ │ │ - ldr r7, [pc, #20] @ 3257c <__cxa_atexit@plt+0x25dcc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2f8e4 <__cxa_atexit@plt+0x23134> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 2f8ec <__cxa_atexit@plt+0x2313c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 2f8f0 <__cxa_atexit@plt+0x23140> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 2f8f4 <__cxa_atexit@plt+0x23144> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - addseq r2, sp, #164, 20 @ 0xa4000 │ │ │ │ - addseq r2, sp, #156, 20 @ 0x9c000 │ │ │ │ + adcseq r7, lr, #152, 12 @ 0x9800000 │ │ │ │ + adcseq r7, lr, #148, 12 @ 0x9400000 │ │ │ │ + adcseq r7, lr, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 325d0 <__cxa_atexit@plt+0x25e20> │ │ │ │ - ldr lr, [pc, #56] @ 325d8 <__cxa_atexit@plt+0x25e28> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #52] @ 325dc <__cxa_atexit@plt+0x25e2c> │ │ │ │ + bhi 2f938 <__cxa_atexit@plt+0x23188> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 2f940 <__cxa_atexit@plt+0x23190> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r2, [pc, #36] @ 325e0 <__cxa_atexit@plt+0x25e30> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, lr} │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 2f944 <__cxa_atexit@plt+0x23194> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb764 <__cxa_atexit@plt+0x3defb4> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r2, sp, #132, 20 @ 0x84000 │ │ │ │ - adcseq r4, lr, #40, 22 @ 0xa000 │ │ │ │ - adcseq r4, lr, #24, 22 @ 0x6000 │ │ │ │ - addseq r2, sp, #76, 20 @ 0x4c000 │ │ │ │ + adcseq r7, lr, #52, 12 @ 0x3400000 │ │ │ │ + adcseq r7, lr, #44, 12 @ 0x2c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 32688 <__cxa_atexit@plt+0x25ed8> │ │ │ │ - ldr r6, [pc, #156] @ 326a4 <__cxa_atexit@plt+0x25ef4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq 32660 <__cxa_atexit@plt+0x25eb0> │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 32670 <__cxa_atexit@plt+0x25ec0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 32694 <__cxa_atexit@plt+0x25ee4> │ │ │ │ - ldr r3, [pc, #112] @ 326b0 <__cxa_atexit@plt+0x25f00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - ldr r8, [pc, #88] @ 326b4 <__cxa_atexit@plt+0x25f04> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 2f97c <__cxa_atexit@plt+0x231cc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 2f984 <__cxa_atexit@plt+0x231d4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 326a8 <__cxa_atexit@plt+0x25ef8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #44] @ 326ac <__cxa_atexit@plt+0x25efc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + adcseq r7, lr, #228, 10 @ 0x39000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2f9ec <__cxa_atexit@plt+0x2323c> │ │ │ │ + ldr r1, [pc, #80] @ 2f9fc <__cxa_atexit@plt+0x2324c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #60] @ 2fa00 <__cxa_atexit@plt+0x23250> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #52] @ 2fa04 <__cxa_atexit@plt+0x23254> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r5, #16 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - addseq r2, sp, #152, 18 @ 0x260000 │ │ │ │ - addseq r2, sp, #144, 18 @ 0x240000 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - adcseq r4, lr, #124, 20 @ 0x7c000 │ │ │ │ - addseq r2, sp, #120, 18 @ 0x1e0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + adcseq r7, lr, #128, 12 @ 0x8000000 │ │ │ │ + adcseq r7, lr, #124, 10 @ 0x1f000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 32710 <__cxa_atexit@plt+0x25f60> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 3272c <__cxa_atexit@plt+0x25f7c> │ │ │ │ - ldr r3, [pc, #84] @ 32740 <__cxa_atexit@plt+0x25f90> │ │ │ │ + bcc 2fa58 <__cxa_atexit@plt+0x232a8> │ │ │ │ + ldr r2, [pc, #56] @ 2fa68 <__cxa_atexit@plt+0x232b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [pc, #44] @ 2fa6c <__cxa_atexit@plt+0x232bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r8, [pc, #56] @ 32744 <__cxa_atexit@plt+0x25f94> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r7, [pc, #32] @ 32738 <__cxa_atexit@plt+0x25f88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #24] @ 3273c <__cxa_atexit@plt+0x25f8c> │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + rsbeq sp, r9, #13697024 @ 0xd10000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 2fad4 <__cxa_atexit@plt+0x23324> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2fae0 <__cxa_atexit@plt+0x23330> │ │ │ │ + ldr r1, [pc, #80] @ 2faf0 <__cxa_atexit@plt+0x23340> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 2faf4 <__cxa_atexit@plt+0x23344> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 2faf8 <__cxa_atexit@plt+0x23348> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - mov r6, r9 │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - addseq r2, sp, #248, 16 @ 0xf80000 │ │ │ │ - addseq r2, sp, #236, 16 @ 0xec0000 │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - adcseq r4, lr, #204, 18 @ 0x330000 │ │ │ │ - addseq r2, sp, #228, 16 @ 0xe40000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r7, lr, #176, 8 @ 0xb0000000 │ │ │ │ + adcseq r7, lr, #156, 10 @ 0x27000000 │ │ │ │ + adcseq r7, lr, #140, 8 @ 0x8c000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 32794 <__cxa_atexit@plt+0x25fe4> │ │ │ │ - ldr r1, [pc, #56] @ 327ac <__cxa_atexit@plt+0x25ffc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #52] @ 327b0 <__cxa_atexit@plt+0x26000> │ │ │ │ + bcc 2fb60 <__cxa_atexit@plt+0x233b0> │ │ │ │ + ldr r2, [pc, #80] @ 2fb70 <__cxa_atexit@plt+0x233c0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r7, [pc, #24] @ 327b4 <__cxa_atexit@plt+0x26004> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #60] @ 2fb74 <__cxa_atexit@plt+0x233c4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, #52] @ 2fb78 <__cxa_atexit@plt+0x233c8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - rsbeq sl, r9, #107520 @ 0x1a400 │ │ │ │ - addseq r2, sp, #172, 16 @ 0xac0000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq r7, lr, #12, 10 @ 0x3000000 │ │ │ │ + adcseq r7, lr, #8, 8 @ 0x8000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2fbe4 <__cxa_atexit@plt+0x23434> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 327f8 <__cxa_atexit@plt+0x26048> │ │ │ │ - ldr r2, [pc, #36] @ 32810 <__cxa_atexit@plt+0x26060> │ │ │ │ + bcc 2fbf0 <__cxa_atexit@plt+0x23440> │ │ │ │ + ldr r2, [pc, #84] @ 2fc00 <__cxa_atexit@plt+0x23450> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3eb75c <__cxa_atexit@plt+0x3defac> │ │ │ │ - ldr r7, [pc, #20] @ 32814 <__cxa_atexit@plt+0x26064> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r1, [pc, #80] @ 2fc04 <__cxa_atexit@plt+0x23454> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #60] @ 2fc08 <__cxa_atexit@plt+0x23458> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffcc8 │ │ │ │ - addseq r2, sp, #12, 16 @ 0xc0000 │ │ │ │ - addseq r2, sp, #36, 16 @ 0x240000 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq r7, lr, #156, 6 @ 0x70000002 │ │ │ │ + rsbeq sp, r9, #18087936 @ 0x1140000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r9, r8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3286c <__cxa_atexit@plt+0x260bc> │ │ │ │ - ldr r1, [pc, #56] @ 32884 <__cxa_atexit@plt+0x260d4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #52] @ 32888 <__cxa_atexit@plt+0x260d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r7, [pc, #24] @ 3288c <__cxa_atexit@plt+0x260dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffda0 │ │ │ │ - rsbeq sl, r9, #593920 @ 0x91000 │ │ │ │ - addseq r2, sp, #212, 14 @ 0x3500000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - b 32338 <__cxa_atexit@plt+0x25b88> │ │ │ │ - addseq r2, sp, #144, 14 @ 0x2400000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 32928 <__cxa_atexit@plt+0x26178> │ │ │ │ - ldr sl, [pc, #104] @ 32940 <__cxa_atexit@plt+0x26190> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [pc, #100] @ 32944 <__cxa_atexit@plt+0x26194> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #96] @ 32948 <__cxa_atexit@plt+0x26198> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #92] @ 3294c <__cxa_atexit@plt+0x2619c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + bcc 2fc78 <__cxa_atexit@plt+0x234c8> │ │ │ │ + ldr lr, [pc, #84] @ 2fc88 <__cxa_atexit@plt+0x234d8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 2fc8c <__cxa_atexit@plt+0x234dc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r1, r6, #34 @ 0x22 │ │ │ │ - sub r3, r6, #27 │ │ │ │ - str r3, [r7, #36] @ 0x24 │ │ │ │ - str r1, [r7, #40] @ 0x28 │ │ │ │ - sub r1, r6, #18 │ │ │ │ - stmib r7, {r2, r8, sl} │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str r9, [r7, #20] │ │ │ │ - str r8, [r7, #24] │ │ │ │ - str lr, [r7, #28] │ │ │ │ - str r1, [r7, #32] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ 2fc90 <__cxa_atexit@plt+0x234e0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 32950 <__cxa_atexit@plt+0x261a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - adcseq r4, lr, #236, 14 @ 0x3b00000 │ │ │ │ - addseq r2, sp, #32, 14 @ 0x800000 │ │ │ │ - addseq r2, sp, #4, 14 @ 0x100000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - b 3eb76c <__cxa_atexit@plt+0x3defbc> │ │ │ │ - addseq r2, sp, #216, 12 @ 0xd800000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - b 3eb774 <__cxa_atexit@plt+0x3defc4> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + adcseq r7, lr, #16, 8 @ 0x10000000 │ │ │ │ + adcseq r7, lr, #244, 4 @ 0x4000000f │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 329f4 <__cxa_atexit@plt+0x26244> │ │ │ │ - ldr r3, [pc, #80] @ 32a0c <__cxa_atexit@plt+0x2625c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #76] @ 32a10 <__cxa_atexit@plt+0x26260> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #72] @ 32a14 <__cxa_atexit@plt+0x26264> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2fce4 <__cxa_atexit@plt+0x23534> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 2fcec <__cxa_atexit@plt+0x2353c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r1, r6, #22 │ │ │ │ - sub r2, r6, #14 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str lr, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - str r1, [r7, #28] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + ldr r0, [pc, #48] @ 2fcf0 <__cxa_atexit@plt+0x23540> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 2fcf4 <__cxa_atexit@plt+0x23544> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 32a18 <__cxa_atexit@plt+0x26268> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + adcseq r7, lr, #152, 4 @ 0x80000009 │ │ │ │ + adcseq r7, lr, #148, 4 @ 0x40000009 │ │ │ │ + adcseq r7, lr, #96, 6 @ 0x80000001 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2fd58 <__cxa_atexit@plt+0x235a8> │ │ │ │ + ldr r2, [pc, #76] @ 2fd60 <__cxa_atexit@plt+0x235b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r0, [pc, #64] @ 2fd64 <__cxa_atexit@plt+0x235b4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 2fd48 <__cxa_atexit@plt+0x23598> │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r9, #11 │ │ │ │ + b 34414 <__cxa_atexit@plt+0x27c64> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - adcseq r4, lr, #20, 14 @ 0x500000 │ │ │ │ - addseq r2, sp, #116, 12 @ 0x7400000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + adcseq r7, lr, #44, 4 @ 0xc0000002 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, #11 │ │ │ │ + mov sl, r7 │ │ │ │ + b 34414 <__cxa_atexit@plt+0x27c64> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 2fdc0 <__cxa_atexit@plt+0x23610> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [pc, #32] @ 2fdc8 <__cxa_atexit@plt+0x23618> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #24] @ 2fdcc <__cxa_atexit@plt+0x2361c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #217 @ 0xd9 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6ec <__cxa_atexit@plt+0x3f2f3c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + adcseq r7, lr, #168, 2 @ 0x2a │ │ │ │ + adcseq r7, lr, #160, 2 @ 0x28 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 32a84 <__cxa_atexit@plt+0x262d4> │ │ │ │ + bhi 2fe04 <__cxa_atexit@plt+0x23654> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 32a8c <__cxa_atexit@plt+0x262dc> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 2fe0c <__cxa_atexit@plt+0x2365c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3eb77c <__cxa_atexit@plt+0x3defcc> │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r4, lr, #220, 8 @ 0xdc000000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 32ad4 <__cxa_atexit@plt+0x26324> │ │ │ │ - ldr r7, [pc, #52] @ 32ae4 <__cxa_atexit@plt+0x26334> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 32ac8 <__cxa_atexit@plt+0x26318> │ │ │ │ - mov r7, r9 │ │ │ │ - b 32af4 <__cxa_atexit@plt+0x26344> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 32ae8 <__cxa_atexit@plt+0x26338> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r2, sp, #172, 10 @ 0x2b000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 32b84 <__cxa_atexit@plt+0x263d4> │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r1, [pc, #172] @ 32bc0 <__cxa_atexit@plt+0x26410> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ + adcseq r7, lr, #92, 2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 32b94 <__cxa_atexit@plt+0x263e4> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 32ba0 <__cxa_atexit@plt+0x263f0> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 2fe90 <__cxa_atexit@plt+0x236e0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 32bac <__cxa_atexit@plt+0x263fc> │ │ │ │ - ldr lr, [pc, #120] @ 32bc4 <__cxa_atexit@plt+0x26414> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldm r5, {r1, r2} │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #100] @ 32bc8 <__cxa_atexit@plt+0x26418> │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 2fe98 <__cxa_atexit@plt+0x236e8> │ │ │ │ + ldr r1, [pc, #104] @ 2feac <__cxa_atexit@plt+0x236fc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ 2feb0 <__cxa_atexit@plt+0x23700> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 2feb4 <__cxa_atexit@plt+0x23704> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 2feb8 <__cxa_atexit@plt+0x23708> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, #12 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 2fea0 <__cxa_atexit@plt+0x236f0> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - adcseq r4, lr, #188, 6 @ 0xf0000002 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 32c34 <__cxa_atexit@plt+0x26484> │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq r7, lr, #4, 2 │ │ │ │ + adcseq r7, lr, #220, 2 @ 0x37 │ │ │ │ + adcseq r7, lr, #216 @ 0xd8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 32c40 <__cxa_atexit@plt+0x26490> │ │ │ │ - ldr r2, [pc, #88] @ 32c50 <__cxa_atexit@plt+0x264a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr lr, [pc, #64] @ 32c54 <__cxa_atexit@plt+0x264a4> │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 2ff28 <__cxa_atexit@plt+0x23778> │ │ │ │ + ldr lr, [pc, #88] @ 2ff38 <__cxa_atexit@plt+0x23788> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 2ff3c <__cxa_atexit@plt+0x2378c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 2ff40 <__cxa_atexit@plt+0x23790> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + adcseq r7, lr, #72, 2 │ │ │ │ + adcseq r7, lr, #68 @ 0x44 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 2ff9c <__cxa_atexit@plt+0x237ec> │ │ │ │ + ldr r2, [pc, #64] @ 2ffac <__cxa_atexit@plt+0x237fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr lr, [pc, #48] @ 2ffb0 <__cxa_atexit@plt+0x23800> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + rsbeq sp, r9, #240, 4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 30018 <__cxa_atexit@plt+0x23868> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 30024 <__cxa_atexit@plt+0x23874> │ │ │ │ + ldr r1, [pc, #80] @ 30034 <__cxa_atexit@plt+0x23884> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 30038 <__cxa_atexit@plt+0x23888> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 3003c <__cxa_atexit@plt+0x2388c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe58 │ │ │ │ - adcseq r4, lr, #12, 6 @ 0x30000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 32c9c <__cxa_atexit@plt+0x264ec> │ │ │ │ - ldr r7, [pc, #52] @ 32cac <__cxa_atexit@plt+0x264fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 32c90 <__cxa_atexit@plt+0x264e0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 32cbc <__cxa_atexit@plt+0x2650c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 32cb0 <__cxa_atexit@plt+0x26500> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r2, sp, #232, 6 @ 0xa0000003 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 32d68 <__cxa_atexit@plt+0x265b8> │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r1, [pc, #200] @ 32da4 <__cxa_atexit@plt+0x265f4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + adcseq r6, lr, #108, 30 @ 0x1b0 │ │ │ │ + adcseq r7, lr, #88 @ 0x58 │ │ │ │ + adcseq r6, lr, #72, 30 @ 0x120 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 32d78 <__cxa_atexit@plt+0x265c8> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 32d84 <__cxa_atexit@plt+0x265d4> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 300c0 <__cxa_atexit@plt+0x23910> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 32d90 <__cxa_atexit@plt+0x265e0> │ │ │ │ - ldr lr, [pc, #152] @ 32da8 <__cxa_atexit@plt+0x265f8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr ip, [r2, #8]! │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [pc, #132] @ 32dac <__cxa_atexit@plt+0x265fc> │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 300c8 <__cxa_atexit@plt+0x23918> │ │ │ │ + ldr r1, [pc, #104] @ 300dc <__cxa_atexit@plt+0x2392c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ 300e0 <__cxa_atexit@plt+0x23930> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 300e4 <__cxa_atexit@plt+0x23934> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #3 │ │ │ │ - sub r0, r3, #13 │ │ │ │ - ldr r8, [pc, #120] @ 32db0 <__cxa_atexit@plt+0x26600> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r5, r3, #25 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add sl, r6, #8 │ │ │ │ - stm sl, {r1, r7, lr} │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str r5, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r5, r2 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 300e8 <__cxa_atexit@plt+0x23938> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 300d0 <__cxa_atexit@plt+0x23920> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - adcseq r4, lr, #112, 6 @ 0xc0000001 │ │ │ │ - adcseq r4, lr, #92, 6 @ 0x70000001 │ │ │ │ - adcseq r4, lr, #232, 2 @ 0x3a │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 32e2c <__cxa_atexit@plt+0x2667c> │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r6, lr, #212, 28 @ 0xd40 │ │ │ │ + adcseq r6, lr, #172, 30 @ 0x2b0 │ │ │ │ + adcseq r6, lr, #168, 28 @ 0xa80 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 32e38 <__cxa_atexit@plt+0x26688> │ │ │ │ - ldr lr, [pc, #104] @ 32e48 <__cxa_atexit@plt+0x26698> │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 30158 <__cxa_atexit@plt+0x239a8> │ │ │ │ + ldr lr, [pc, #88] @ 30168 <__cxa_atexit@plt+0x239b8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 3016c <__cxa_atexit@plt+0x239bc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 30170 <__cxa_atexit@plt+0x239c0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - ldr r1, [pc, #92] @ 32e4c <__cxa_atexit@plt+0x2669c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #3 │ │ │ │ - sub r9, r3, #13 │ │ │ │ - ldr r8, [pc, #80] @ 32e50 <__cxa_atexit@plt+0x266a0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r0, r3, #25 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add sl, r6, #8 │ │ │ │ - stm sl, {r1, r7, lr} │ │ │ │ - str r2, [r6, #20] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r0, r8, r9} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r4, lr, #160, 4 │ │ │ │ - adcseq r4, lr, #148, 4 @ 0x40000009 │ │ │ │ - adcseq r4, lr, #32, 2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 32e98 <__cxa_atexit@plt+0x266e8> │ │ │ │ - ldr r7, [pc, #52] @ 32ea8 <__cxa_atexit@plt+0x266f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 32e8c <__cxa_atexit@plt+0x266dc> │ │ │ │ - mov r7, r8 │ │ │ │ - b 32eb8 <__cxa_atexit@plt+0x26708> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 32eac <__cxa_atexit@plt+0x266fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r2, sp, #240, 2 @ 0x3c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 32f64 <__cxa_atexit@plt+0x267b4> │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r1, [pc, #200] @ 32fa0 <__cxa_atexit@plt+0x267f0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 32f74 <__cxa_atexit@plt+0x267c4> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 32f80 <__cxa_atexit@plt+0x267d0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 32f8c <__cxa_atexit@plt+0x267dc> │ │ │ │ - ldr lr, [pc, #152] @ 32fa4 <__cxa_atexit@plt+0x267f4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr ip, [r2, #8]! │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [pc, #132] @ 32fa8 <__cxa_atexit@plt+0x267f8> │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + adcseq r6, lr, #24, 30 @ 0x60 │ │ │ │ + adcseq r6, lr, #20, 28 @ 0x140 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 301e4 <__cxa_atexit@plt+0x23a34> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 301f0 <__cxa_atexit@plt+0x23a40> │ │ │ │ + ldr lr, [pc, #92] @ 30200 <__cxa_atexit@plt+0x23a50> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ 30204 <__cxa_atexit@plt+0x23a54> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #3 │ │ │ │ - sub r0, r3, #13 │ │ │ │ - ldr r8, [pc, #120] @ 32fac <__cxa_atexit@plt+0x267fc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r5, r3, #25 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add sl, r6, #8 │ │ │ │ - stm sl, {r1, r7, lr} │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str r5, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r8, [pc, #64] @ 30208 <__cxa_atexit@plt+0x23a58> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - adcseq r4, lr, #116, 2 │ │ │ │ - adcseq r4, lr, #192, 2 @ 0x30 │ │ │ │ - adcseq r3, lr, #236, 30 @ 0x3b0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 33028 <__cxa_atexit@plt+0x26878> │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + adcseq r6, lr, #164, 26 @ 0x2900 │ │ │ │ + rsbeq sp, r9, #168 @ 0xa8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 33034 <__cxa_atexit@plt+0x26884> │ │ │ │ - ldr lr, [pc, #104] @ 33044 <__cxa_atexit@plt+0x26894> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - ldr r1, [pc, #92] @ 33048 <__cxa_atexit@plt+0x26898> │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3027c <__cxa_atexit@plt+0x23acc> │ │ │ │ + ldr lr, [pc, #88] @ 3028c <__cxa_atexit@plt+0x23adc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ 30290 <__cxa_atexit@plt+0x23ae0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #3 │ │ │ │ - sub r9, r3, #13 │ │ │ │ - ldr r8, [pc, #80] @ 3304c <__cxa_atexit@plt+0x2689c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r0, r3, #25 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add sl, r6, #8 │ │ │ │ - stm sl, {r1, r7, lr} │ │ │ │ - str r2, [r6, #20] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r0, r8, r9} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ 30294 <__cxa_atexit@plt+0x23ae4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add r2, r3, #16 │ │ │ │ + stm r2, {r0, r7, lr} │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r4, lr, #164 @ 0xa4 │ │ │ │ - adcseq r4, lr, #248 @ 0xf8 │ │ │ │ - adcseq r3, lr, #36, 30 @ 0x90 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r6, lr, #16, 28 @ 0x100 │ │ │ │ + adcseq r6, lr, #240, 24 @ 0xf000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3309c <__cxa_atexit@plt+0x268ec> │ │ │ │ + bhi 302e8 <__cxa_atexit@plt+0x23b38> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 330a4 <__cxa_atexit@plt+0x268f4> │ │ │ │ + ldr lr, [pc, #52] @ 302f0 <__cxa_atexit@plt+0x23b40> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 330a8 <__cxa_atexit@plt+0x268f8> │ │ │ │ + ldr r0, [pc, #48] @ 302f4 <__cxa_atexit@plt+0x23b44> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 302f8 <__cxa_atexit@plt+0x23b48> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb784 <__cxa_atexit@plt+0x3defd4> │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r3, lr, #216, 28 @ 0xd80 │ │ │ │ - adcseq r3, lr, #24, 30 @ 0x60 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 330f0 <__cxa_atexit@plt+0x26940> │ │ │ │ - ldr r7, [pc, #52] @ 33100 <__cxa_atexit@plt+0x26950> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 330e4 <__cxa_atexit@plt+0x26934> │ │ │ │ - mov r7, r9 │ │ │ │ - b 33110 <__cxa_atexit@plt+0x26960> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 33104 <__cxa_atexit@plt+0x26954> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r1, sp, #156, 30 @ 0x270 │ │ │ │ + adcseq r6, lr, #148, 24 @ 0x9400 │ │ │ │ + adcseq r6, lr, #144, 24 @ 0x9000 │ │ │ │ + adcseq r6, lr, #92, 26 @ 0x1700 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 3319c <__cxa_atexit@plt+0x269ec> │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r1, [pc, #168] @ 331d8 <__cxa_atexit@plt+0x26a28> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 331ac <__cxa_atexit@plt+0x269fc> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 331b8 <__cxa_atexit@plt+0x26a08> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 331c4 <__cxa_atexit@plt+0x26a14> │ │ │ │ - ldr lr, [pc, #116] @ 331dc <__cxa_atexit@plt+0x26a2c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldm r5, {r1, r2} │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #96] @ 331e0 <__cxa_atexit@plt+0x26a30> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - add r2, r6, #12 │ │ │ │ - stm r2, {r1, r7, lr} │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, #12 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3033c <__cxa_atexit@plt+0x23b8c> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 30344 <__cxa_atexit@plt+0x23b94> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 30348 <__cxa_atexit@plt+0x23b98> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #217 @ 0xd9 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + adcseq r6, lr, #48, 24 @ 0x3000 │ │ │ │ + adcseq r6, lr, #40, 24 @ 0x2800 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 30380 <__cxa_atexit@plt+0x23bd0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 30388 <__cxa_atexit@plt+0x23bd8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - adcseq r3, lr, #160, 26 @ 0x2800 │ │ │ │ + adcseq r6, lr, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 33248 <__cxa_atexit@plt+0x26a98> │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 33254 <__cxa_atexit@plt+0x26aa4> │ │ │ │ - ldr r2, [pc, #84] @ 33264 <__cxa_atexit@plt+0x26ab4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr lr, [pc, #68] @ 33268 <__cxa_atexit@plt+0x26ab8> │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 303f0 <__cxa_atexit@plt+0x23c40> │ │ │ │ + ldr r1, [pc, #80] @ 30400 <__cxa_atexit@plt+0x23c50> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #60] @ 30404 <__cxa_atexit@plt+0x23c54> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #52] @ 30408 <__cxa_atexit@plt+0x23c58> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - add r2, r6, #12 │ │ │ │ - stm r2, {r1, r7, lr} │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + adcseq r6, lr, #124, 24 @ 0x7c00 │ │ │ │ + adcseq r6, lr, #120, 22 @ 0x1e000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3045c <__cxa_atexit@plt+0x23cac> │ │ │ │ + ldr r2, [pc, #56] @ 3046c <__cxa_atexit@plt+0x23cbc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [pc, #44] @ 30470 <__cxa_atexit@plt+0x23cc0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + rsbeq ip, r9, #3472 @ 0xd90 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 304d8 <__cxa_atexit@plt+0x23d28> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 304e4 <__cxa_atexit@plt+0x23d34> │ │ │ │ + ldr r1, [pc, #80] @ 304f4 <__cxa_atexit@plt+0x23d44> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 304f8 <__cxa_atexit@plt+0x23d48> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 304fc <__cxa_atexit@plt+0x23d4c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe44 │ │ │ │ - adcseq r3, lr, #252, 24 @ 0xfc00 │ │ │ │ - addseq r1, sp, #80, 28 @ 0x500 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 332c0 <__cxa_atexit@plt+0x26b10> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 332b8 <__cxa_atexit@plt+0x26b08> │ │ │ │ - ldr r8, [pc, #40] @ 332c8 <__cxa_atexit@plt+0x26b18> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 332cc <__cxa_atexit@plt+0x26b1c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 3eb644 <__cxa_atexit@plt+0x3dee94> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r1, sp, #16, 28 @ 0x100 │ │ │ │ - adcseq r3, lr, #80, 24 @ 0x5000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 33304 <__cxa_atexit@plt+0x26b54> │ │ │ │ - ldr r3, [pc, #32] @ 3330c <__cxa_atexit@plt+0x26b5c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #20] @ 33310 <__cxa_atexit@plt+0x26b60> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - b 3eb64c <__cxa_atexit@plt+0x3dee9c> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - adcseq r3, lr, #84, 24 @ 0x5400 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 33340 <__cxa_atexit@plt+0x26b90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 33344 <__cxa_atexit@plt+0x26b94> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb654 <__cxa_atexit@plt+0x3deea4> │ │ │ │ - addseq r1, sp, #132, 26 @ 0x2100 │ │ │ │ - adcseq r3, lr, #4, 24 @ 0x400 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 33394 <__cxa_atexit@plt+0x26be4> │ │ │ │ - ldr r2, [pc, #56] @ 3339c <__cxa_atexit@plt+0x26bec> │ │ │ │ + adcseq r6, lr, #172, 20 @ 0xac000 │ │ │ │ + adcseq r6, lr, #152, 22 @ 0x26000 │ │ │ │ + adcseq r6, lr, #136, 20 @ 0x88000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 30564 <__cxa_atexit@plt+0x23db4> │ │ │ │ + ldr r2, [pc, #80] @ 30574 <__cxa_atexit@plt+0x23dc4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 333a0 <__cxa_atexit@plt+0x26bf0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 333a4 <__cxa_atexit@plt+0x26bf4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #60] @ 30578 <__cxa_atexit@plt+0x23dc8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb654 <__cxa_atexit@plt+0x3deea4> │ │ │ │ + ldr lr, [pc, #52] @ 3057c <__cxa_atexit@plt+0x23dcc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq r1, sp, #52, 26 @ 0xd00 │ │ │ │ - adcseq r3, lr, #224, 22 @ 0x38000 │ │ │ │ - adcseq r3, lr, #188, 22 @ 0x2f000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq r6, lr, #8, 22 @ 0x2000 │ │ │ │ + adcseq r6, lr, #4, 20 @ 0x4000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 333f4 <__cxa_atexit@plt+0x26c44> │ │ │ │ - ldr r2, [pc, #56] @ 333fc <__cxa_atexit@plt+0x26c4c> │ │ │ │ + bhi 305e8 <__cxa_atexit@plt+0x23e38> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 305f4 <__cxa_atexit@plt+0x23e44> │ │ │ │ + ldr r2, [pc, #84] @ 30604 <__cxa_atexit@plt+0x23e54> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 33400 <__cxa_atexit@plt+0x26c50> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 33404 <__cxa_atexit@plt+0x26c54> │ │ │ │ + ldr r1, [pc, #80] @ 30608 <__cxa_atexit@plt+0x23e58> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #60] @ 3060c <__cxa_atexit@plt+0x23e5c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb654 <__cxa_atexit@plt+0x3deea4> │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r1, sp, #228, 24 @ 0xe400 │ │ │ │ - adcseq r3, lr, #128, 22 @ 0x20000 │ │ │ │ - adcseq r3, lr, #92, 22 @ 0x17000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 33454 <__cxa_atexit@plt+0x26ca4> │ │ │ │ - ldr r2, [pc, #56] @ 3345c <__cxa_atexit@plt+0x26cac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 33460 <__cxa_atexit@plt+0x26cb0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 33464 <__cxa_atexit@plt+0x26cb4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb654 <__cxa_atexit@plt+0x3deea4> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r1, sp, #124, 24 @ 0x7c00 │ │ │ │ - adcseq r3, lr, #32, 22 @ 0x8000 │ │ │ │ - adcseq r3, lr, #252, 20 @ 0xfc000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq r6, lr, #152, 18 @ 0x260000 │ │ │ │ + rsbeq ip, r9, #4928 @ 0x1340 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3067c <__cxa_atexit@plt+0x23ecc> │ │ │ │ + ldr lr, [pc, #84] @ 3068c <__cxa_atexit@plt+0x23edc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 30690 <__cxa_atexit@plt+0x23ee0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ 30694 <__cxa_atexit@plt+0x23ee4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + adcseq r6, lr, #12, 20 @ 0xc000 │ │ │ │ + adcseq r6, lr, #240, 16 @ 0xf00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 334b4 <__cxa_atexit@plt+0x26d04> │ │ │ │ + bhi 306e8 <__cxa_atexit@plt+0x23f38> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 334bc <__cxa_atexit@plt+0x26d0c> │ │ │ │ + ldr lr, [pc, #52] @ 306f0 <__cxa_atexit@plt+0x23f40> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 334c0 <__cxa_atexit@plt+0x26d10> │ │ │ │ + ldr r0, [pc, #48] @ 306f4 <__cxa_atexit@plt+0x23f44> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 306f8 <__cxa_atexit@plt+0x23f48> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb664 <__cxa_atexit@plt+0x3deeb4> │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r3, lr, #192, 20 @ 0xc0000 │ │ │ │ - adcseq r3, lr, #0, 22 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ + adcseq r6, lr, #148, 16 @ 0x940000 │ │ │ │ + adcseq r6, lr, #144, 16 @ 0x900000 │ │ │ │ + adcseq r6, lr, #92, 18 @ 0x170000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 33510 <__cxa_atexit@plt+0x26d60> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + bhi 3073c <__cxa_atexit@plt+0x23f8c> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 33518 <__cxa_atexit@plt+0x26d68> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 3351c <__cxa_atexit@plt+0x26d6c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #36] @ 30744 <__cxa_atexit@plt+0x23f94> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 30748 <__cxa_atexit@plt+0x23f98> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb65c <__cxa_atexit@plt+0x3deeac> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r3, lr, #100, 20 @ 0x64000 │ │ │ │ - adcseq r3, lr, #164, 20 @ 0xa4000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + adcseq r6, lr, #48, 16 @ 0x300000 │ │ │ │ + adcseq r6, lr, #40, 16 @ 0x280000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3356c <__cxa_atexit@plt+0x26dbc> │ │ │ │ + bhi 3079c <__cxa_atexit@plt+0x23fec> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 33574 <__cxa_atexit@plt+0x26dc4> │ │ │ │ + ldr lr, [pc, #52] @ 307a4 <__cxa_atexit@plt+0x23ff4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 33578 <__cxa_atexit@plt+0x26dc8> │ │ │ │ + ldr r0, [pc, #48] @ 307a8 <__cxa_atexit@plt+0x23ff8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 307ac <__cxa_atexit@plt+0x23ffc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb65c <__cxa_atexit@plt+0x3deeac> │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r3, lr, #8, 20 @ 0x8000 │ │ │ │ - adcseq r3, lr, #72, 20 @ 0x48000 │ │ │ │ + adcseq r6, lr, #224, 14 @ 0x3800000 │ │ │ │ + adcseq r6, lr, #220, 14 @ 0x3700000 │ │ │ │ + adcseq r6, lr, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 335c0 <__cxa_atexit@plt+0x26e10> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + bhi 307f0 <__cxa_atexit@plt+0x24040> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #40] @ 335c8 <__cxa_atexit@plt+0x26e18> │ │ │ │ + ldr r1, [pc, #36] @ 307f8 <__cxa_atexit@plt+0x24048> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #36] @ 335cc <__cxa_atexit@plt+0x26e1c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 307fc <__cxa_atexit@plt+0x2404c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb784 <__cxa_atexit@plt+0x3defd4> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r3, lr, #176, 18 @ 0x2c0000 │ │ │ │ - adcseq r3, lr, #240, 18 @ 0x3c0000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ + adcseq r6, lr, #124, 14 @ 0x1f00000 │ │ │ │ + adcseq r6, lr, #116, 14 @ 0x1d00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3361c <__cxa_atexit@plt+0x26e6c> │ │ │ │ + bhi 30834 <__cxa_atexit@plt+0x24084> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 33624 <__cxa_atexit@plt+0x26e74> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 33628 <__cxa_atexit@plt+0x26e78> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #24] @ 3083c <__cxa_atexit@plt+0x2408c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb784 <__cxa_atexit@plt+0x3defd4> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r3, lr, #88, 18 @ 0x160000 │ │ │ │ - adcseq r3, lr, #152, 18 @ 0x260000 │ │ │ │ + adcseq r6, lr, #44, 14 @ 0xb00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 33678 <__cxa_atexit@plt+0x26ec8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 308c0 <__cxa_atexit@plt+0x24110> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 308c8 <__cxa_atexit@plt+0x24118> │ │ │ │ + ldr r1, [pc, #104] @ 308dc <__cxa_atexit@plt+0x2412c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ 308e0 <__cxa_atexit@plt+0x24130> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 308e4 <__cxa_atexit@plt+0x24134> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 308e8 <__cxa_atexit@plt+0x24138> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + b 308d0 <__cxa_atexit@plt+0x24120> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq r6, lr, #212, 12 @ 0xd400000 │ │ │ │ + adcseq r6, lr, #172, 14 @ 0x2b00000 │ │ │ │ + adcseq r6, lr, #168, 12 @ 0xa800000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 30974 <__cxa_atexit@plt+0x241c4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 3097c <__cxa_atexit@plt+0x241cc> │ │ │ │ + ldr lr, [pc, #112] @ 30990 <__cxa_atexit@plt+0x241e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #108] @ 30994 <__cxa_atexit@plt+0x241e4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 33680 <__cxa_atexit@plt+0x26ed0> │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #80] @ 30998 <__cxa_atexit@plt+0x241e8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #72] @ 3099c <__cxa_atexit@plt+0x241ec> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 33684 <__cxa_atexit@plt+0x26ed4> │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + b 30984 <__cxa_atexit@plt+0x241d4> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + adcseq r6, lr, #40, 12 @ 0x2800000 │ │ │ │ + adcseq r6, lr, #252, 12 @ 0xfc00000 │ │ │ │ + adcseq r6, lr, #248, 10 @ 0x3e000000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 30a10 <__cxa_atexit@plt+0x24260> │ │ │ │ + ldr lr, [pc, #92] @ 30a20 <__cxa_atexit@plt+0x24270> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 30a24 <__cxa_atexit@plt+0x24274> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb65c <__cxa_atexit@plt+0x3deeac> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 30a28 <__cxa_atexit@plt+0x24278> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r2, r8, lr} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + adcseq r6, lr, #96, 12 @ 0x6000000 │ │ │ │ + adcseq r6, lr, #92, 10 @ 0x17000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 30a8c <__cxa_atexit@plt+0x242dc> │ │ │ │ + ldr sl, [pc, #72] @ 30a9c <__cxa_atexit@plt+0x242ec> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr lr, [pc, #52] @ 30aa0 <__cxa_atexit@plt+0x242f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str sl, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + str r2, [r9, #24] │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r3, lr, #252, 16 @ 0xfc0000 │ │ │ │ - adcseq r3, lr, #60, 18 @ 0xf0000 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + rsbeq ip, r9, #1114112 @ 0x110000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 336cc <__cxa_atexit@plt+0x26f1c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #40] @ 336d4 <__cxa_atexit@plt+0x26f24> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 30b08 <__cxa_atexit@plt+0x24358> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 30b14 <__cxa_atexit@plt+0x24364> │ │ │ │ + ldr r1, [pc, #80] @ 30b24 <__cxa_atexit@plt+0x24374> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #36] @ 336d8 <__cxa_atexit@plt+0x26f28> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb784 <__cxa_atexit@plt+0x3defd4> │ │ │ │ + ldr r5, [pc, #72] @ 30b28 <__cxa_atexit@plt+0x24378> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 30b2c <__cxa_atexit@plt+0x2437c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r3, lr, #164, 16 @ 0xa40000 │ │ │ │ - adcseq r3, lr, #228, 16 @ 0xe40000 │ │ │ │ + adcseq r6, lr, #124, 8 @ 0x7c000000 │ │ │ │ + adcseq r6, lr, #104, 10 @ 0x1a000000 │ │ │ │ + adcseq r6, lr, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 33728 <__cxa_atexit@plt+0x26f78> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 30bb0 <__cxa_atexit@plt+0x24400> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 30bb8 <__cxa_atexit@plt+0x24408> │ │ │ │ + ldr r1, [pc, #104] @ 30bcc <__cxa_atexit@plt+0x2441c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ 30bd0 <__cxa_atexit@plt+0x24420> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 30bd4 <__cxa_atexit@plt+0x24424> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 30bd8 <__cxa_atexit@plt+0x24428> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + b 30bc0 <__cxa_atexit@plt+0x24410> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r6, lr, #228, 6 @ 0x90000003 │ │ │ │ + adcseq r6, lr, #188, 8 @ 0xbc000000 │ │ │ │ + adcseq r6, lr, #184, 6 @ 0xe0000002 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 30c64 <__cxa_atexit@plt+0x244b4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 30c6c <__cxa_atexit@plt+0x244bc> │ │ │ │ + ldr lr, [pc, #112] @ 30c80 <__cxa_atexit@plt+0x244d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #108] @ 30c84 <__cxa_atexit@plt+0x244d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 33730 <__cxa_atexit@plt+0x26f80> │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #80] @ 30c88 <__cxa_atexit@plt+0x244d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #72] @ 30c8c <__cxa_atexit@plt+0x244dc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 33734 <__cxa_atexit@plt+0x26f84> │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + b 30c74 <__cxa_atexit@plt+0x244c4> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + adcseq r6, lr, #56, 6 @ 0xe0000000 │ │ │ │ + adcseq r6, lr, #12, 8 @ 0xc000000 │ │ │ │ + adcseq r6, lr, #8, 6 @ 0x20000000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 30d00 <__cxa_atexit@plt+0x24550> │ │ │ │ + ldr lr, [pc, #92] @ 30d10 <__cxa_atexit@plt+0x24560> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 30d14 <__cxa_atexit@plt+0x24564> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb65c <__cxa_atexit@plt+0x3deeac> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 30d18 <__cxa_atexit@plt+0x24568> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r2, r8, lr} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r3, lr, #76, 16 @ 0x4c0000 │ │ │ │ - adcseq r3, lr, #140, 16 @ 0x8c0000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + adcseq r6, lr, #112, 6 @ 0xc0000001 │ │ │ │ + adcseq r6, lr, #108, 4 @ 0xc0000006 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 30d8c <__cxa_atexit@plt+0x245dc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 30d94 <__cxa_atexit@plt+0x245e4> │ │ │ │ + ldr lr, [pc, #88] @ 30da8 <__cxa_atexit@plt+0x245f8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ 30dac <__cxa_atexit@plt+0x245fc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add sl, r7, #16 │ │ │ │ + ldm sl, {r0, r2, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + ldr r8, [pc, #56] @ 30db0 <__cxa_atexit@plt+0x24600> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + add lr, r9, #16 │ │ │ │ + stm lr, {r0, r2, sl} │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + b 30d9c <__cxa_atexit@plt+0x245ec> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r6, lr, #248, 2 @ 0x3e │ │ │ │ + rsbeq ip, r9, #20971520 @ 0x1400000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 30e2c <__cxa_atexit@plt+0x2467c> │ │ │ │ + ldr lr, [pc, #96] @ 30e3c <__cxa_atexit@plt+0x2468c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, r7, #3 │ │ │ │ + ldm r9, {r1, r2, r9} │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #76] @ 30e40 <__cxa_atexit@plt+0x24690> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #68] @ 30e44 <__cxa_atexit@plt+0x24694> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r6, lr, #88, 4 @ 0x80000005 │ │ │ │ + adcseq r6, lr, #76, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 33784 <__cxa_atexit@plt+0x26fd4> │ │ │ │ + bhi 30e98 <__cxa_atexit@plt+0x246e8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 3378c <__cxa_atexit@plt+0x26fdc> │ │ │ │ + ldr lr, [pc, #52] @ 30ea0 <__cxa_atexit@plt+0x246f0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 33790 <__cxa_atexit@plt+0x26fe0> │ │ │ │ + ldr r0, [pc, #48] @ 30ea4 <__cxa_atexit@plt+0x246f4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 30ea8 <__cxa_atexit@plt+0x246f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb65c <__cxa_atexit@plt+0x3deeac> │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r3, lr, #240, 14 @ 0x3c00000 │ │ │ │ - adcseq r3, lr, #48, 16 @ 0x300000 │ │ │ │ + adcseq r6, lr, #228 @ 0xe4 │ │ │ │ + adcseq r6, lr, #224 @ 0xe0 │ │ │ │ + adcseq r6, lr, #172, 2 @ 0x2b │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 337d8 <__cxa_atexit@plt+0x27028> │ │ │ │ + bhi 30ee8 <__cxa_atexit@plt+0x24738> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #40] @ 337e0 <__cxa_atexit@plt+0x27030> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #36] @ 337e4 <__cxa_atexit@plt+0x27034> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [pc, #32] @ 30ef0 <__cxa_atexit@plt+0x24740> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #24] @ 30ef4 <__cxa_atexit@plt+0x24744> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb784 <__cxa_atexit@plt+0x3defd4> │ │ │ │ + b 3ff6ec <__cxa_atexit@plt+0x3f2f3c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r3, lr, #152, 14 @ 0x2600000 │ │ │ │ - adcseq r3, lr, #216, 14 @ 0x3600000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + adcseq r6, lr, #128 @ 0x80 │ │ │ │ + adcseq r6, lr, #120 @ 0x78 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 33834 <__cxa_atexit@plt+0x27084> │ │ │ │ + bhi 30f48 <__cxa_atexit@plt+0x24798> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 3383c <__cxa_atexit@plt+0x2708c> │ │ │ │ + ldr lr, [pc, #52] @ 30f50 <__cxa_atexit@plt+0x247a0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 33840 <__cxa_atexit@plt+0x27090> │ │ │ │ + ldr r0, [pc, #48] @ 30f54 <__cxa_atexit@plt+0x247a4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 30f58 <__cxa_atexit@plt+0x247a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb65c <__cxa_atexit@plt+0x3deeac> │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r3, lr, #64, 14 @ 0x1000000 │ │ │ │ - adcseq r3, lr, #128, 14 @ 0x2000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ + adcseq r6, lr, #52 @ 0x34 │ │ │ │ + adcseq r6, lr, #48 @ 0x30 │ │ │ │ + adcseq r6, lr, #252 @ 0xfc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 33890 <__cxa_atexit@plt+0x270e0> │ │ │ │ + bhi 30f98 <__cxa_atexit@plt+0x247e8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 33898 <__cxa_atexit@plt+0x270e8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 3389c <__cxa_atexit@plt+0x270ec> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [pc, #32] @ 30fa0 <__cxa_atexit@plt+0x247f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #24] @ 30fa4 <__cxa_atexit@plt+0x247f4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb65c <__cxa_atexit@plt+0x3deeac> │ │ │ │ + b 3ff6ec <__cxa_atexit@plt+0x3f2f3c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r3, lr, #228, 12 @ 0xe400000 │ │ │ │ - adcseq r3, lr, #36, 14 @ 0x900000 │ │ │ │ + adcseq r5, lr, #208, 30 @ 0x340 │ │ │ │ + adcseq r5, lr, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 338e4 <__cxa_atexit@plt+0x27134> │ │ │ │ + bhi 30fdc <__cxa_atexit@plt+0x2482c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #40] @ 338ec <__cxa_atexit@plt+0x2713c> │ │ │ │ + ldr r1, [pc, #24] @ 30fe4 <__cxa_atexit@plt+0x24834> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #36] @ 338f0 <__cxa_atexit@plt+0x27140> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb784 <__cxa_atexit@plt+0x3defd4> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r3, lr, #140, 12 @ 0x8c00000 │ │ │ │ - adcseq r3, lr, #204, 12 @ 0xcc00000 │ │ │ │ + adcseq r5, lr, #132, 30 @ 0x210 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 33940 <__cxa_atexit@plt+0x27190> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 33948 <__cxa_atexit@plt+0x27198> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 3394c <__cxa_atexit@plt+0x2719c> │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 31068 <__cxa_atexit@plt+0x248b8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 31070 <__cxa_atexit@plt+0x248c0> │ │ │ │ + ldr r1, [pc, #104] @ 31084 <__cxa_atexit@plt+0x248d4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ 31088 <__cxa_atexit@plt+0x248d8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb664 <__cxa_atexit@plt+0x3deeb4> │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 3108c <__cxa_atexit@plt+0x248dc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 31090 <__cxa_atexit@plt+0x248e0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + b 31078 <__cxa_atexit@plt+0x248c8> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - adcseq r3, lr, #52, 12 @ 0x3400000 │ │ │ │ - adcseq r3, lr, #116, 12 @ 0x7400000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq r5, lr, #44, 30 @ 0xb0 │ │ │ │ + adcseq r6, lr, #4 │ │ │ │ + adcseq r5, lr, #0, 30 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3399c <__cxa_atexit@plt+0x271ec> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3111c <__cxa_atexit@plt+0x2496c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 31124 <__cxa_atexit@plt+0x24974> │ │ │ │ + ldr lr, [pc, #112] @ 31138 <__cxa_atexit@plt+0x24988> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #108] @ 3113c <__cxa_atexit@plt+0x2498c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 339a4 <__cxa_atexit@plt+0x271f4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 339a8 <__cxa_atexit@plt+0x271f8> │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #80] @ 31140 <__cxa_atexit@plt+0x24990> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb65c <__cxa_atexit@plt+0x3deeac> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #72] @ 31144 <__cxa_atexit@plt+0x24994> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + b 3112c <__cxa_atexit@plt+0x2497c> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - adcseq r3, lr, #216, 10 @ 0x36000000 │ │ │ │ - adcseq r3, lr, #24, 12 @ 0x1800000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + adcseq r5, lr, #128, 28 @ 0x800 │ │ │ │ + adcseq r5, lr, #84, 30 @ 0x150 │ │ │ │ + adcseq r5, lr, #80, 28 @ 0x500 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 339f8 <__cxa_atexit@plt+0x27248> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 33a00 <__cxa_atexit@plt+0x27250> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 33a04 <__cxa_atexit@plt+0x27254> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 311b8 <__cxa_atexit@plt+0x24a08> │ │ │ │ + ldr lr, [pc, #92] @ 311c8 <__cxa_atexit@plt+0x24a18> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 311cc <__cxa_atexit@plt+0x24a1c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb65c <__cxa_atexit@plt+0x3deeac> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 311d0 <__cxa_atexit@plt+0x24a20> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r2, r8, lr} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + adcseq r5, lr, #184, 28 @ 0xb80 │ │ │ │ + adcseq r5, lr, #180, 26 @ 0x2d00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 31234 <__cxa_atexit@plt+0x24a84> │ │ │ │ + ldr sl, [pc, #72] @ 31244 <__cxa_atexit@plt+0x24a94> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr lr, [pc, #52] @ 31248 <__cxa_atexit@plt+0x24a98> │ │ │ │ + add lr, pc, lr │ │ │ │ + str sl, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + str r2, [r9, #24] │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r3, lr, #124, 10 @ 0x1f000000 │ │ │ │ - adcseq r3, lr, #188, 10 @ 0x2f000000 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + rsbeq ip, r9, #115 @ 0x73 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 33a4c <__cxa_atexit@plt+0x2729c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #40] @ 33a54 <__cxa_atexit@plt+0x272a4> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 312b0 <__cxa_atexit@plt+0x24b00> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 312bc <__cxa_atexit@plt+0x24b0c> │ │ │ │ + ldr r1, [pc, #80] @ 312cc <__cxa_atexit@plt+0x24b1c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #36] @ 33a58 <__cxa_atexit@plt+0x272a8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb784 <__cxa_atexit@plt+0x3defd4> │ │ │ │ + ldr r5, [pc, #72] @ 312d0 <__cxa_atexit@plt+0x24b20> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 312d4 <__cxa_atexit@plt+0x24b24> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r3, lr, #36, 10 @ 0x9000000 │ │ │ │ - adcseq r3, lr, #100, 10 @ 0x19000000 │ │ │ │ - addseq r1, sp, #108, 12 @ 0x6c00000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 33a90 <__cxa_atexit@plt+0x272e0> │ │ │ │ - ldr r3, [pc, #32] @ 33aa0 <__cxa_atexit@plt+0x272f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - mov r8, r9 │ │ │ │ - b 3eb66c <__cxa_atexit@plt+0x3deebc> │ │ │ │ - ldr r7, [pc, #12] @ 33aa4 <__cxa_atexit@plt+0x272f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq r1, sp, #76, 12 @ 0x4c00000 │ │ │ │ - addseq r1, sp, #36, 12 @ 0x2400000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + adcseq r5, lr, #212, 24 @ 0xd400 │ │ │ │ + adcseq r5, lr, #192, 26 @ 0x3000 │ │ │ │ + adcseq r5, lr, #176, 24 @ 0xb000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 33af4 <__cxa_atexit@plt+0x27344> │ │ │ │ - ldr r2, [pc, #48] @ 33b00 <__cxa_atexit@plt+0x27350> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 33b04 <__cxa_atexit@plt+0x27354> │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 31358 <__cxa_atexit@plt+0x24ba8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 31360 <__cxa_atexit@plt+0x24bb0> │ │ │ │ + ldr r1, [pc, #104] @ 31374 <__cxa_atexit@plt+0x24bc4> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb674 <__cxa_atexit@plt+0x3deec4> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffff804 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq r1, sp, #196, 10 @ 0x31000000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 33b3c <__cxa_atexit@plt+0x2738c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - ldr r3, [pc, #16] @ 33b40 <__cxa_atexit@plt+0x27390> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb67c <__cxa_atexit@plt+0x3deecc> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - adcseq r3, lr, #104, 8 @ 0x68000000 │ │ │ │ - addseq r1, sp, #136, 10 @ 0x22000000 │ │ │ │ - andeq r0, r0, r6, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 33b74 <__cxa_atexit@plt+0x273c4> │ │ │ │ - ldr r7, [pc, #40] @ 33b8c <__cxa_atexit@plt+0x273dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #28 │ │ │ │ - ldr r0, [pc, #32] @ 33b90 <__cxa_atexit@plt+0x273e0> │ │ │ │ + ldr r0, [pc, #100] @ 31378 <__cxa_atexit@plt+0x24bc8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #12] @ 33b88 <__cxa_atexit@plt+0x273d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb674 <__cxa_atexit@plt+0x3deec4> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - addseq r1, sp, #112, 10 @ 0x1c000000 │ │ │ │ - addseq r1, sp, #100, 10 @ 0x19000000 │ │ │ │ - andeq r0, r0, r6, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 33bb0 <__cxa_atexit@plt+0x27400> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb684 <__cxa_atexit@plt+0x3deed4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r6, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #8] @ 33bd0 <__cxa_atexit@plt+0x27420> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b 3eb64c <__cxa_atexit@plt+0x3dee9c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 33cb4 <__cxa_atexit@plt+0x27504> │ │ │ │ - ldr r9, [pc, #240] @ 33ce8 <__cxa_atexit@plt+0x27538> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #236] @ 33cec <__cxa_atexit@plt+0x2753c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #232] @ 33cf0 <__cxa_atexit@plt+0x27540> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - mov r0, r6 │ │ │ │ - str r9, [r0, #4]! │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str r2, [r0, #20] │ │ │ │ - str r2, [r0, #8] │ │ │ │ - str lr, [r0, #12]! │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 33ca4 <__cxa_atexit@plt+0x274f4> │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 33cc8 <__cxa_atexit@plt+0x27518> │ │ │ │ - ldr lr, [pc, #156] @ 33cf8 <__cxa_atexit@plt+0x27548> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #152] @ 33cfc <__cxa_atexit@plt+0x2754c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldm r5, {r1, sl} │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r9, [r6, #28]! │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - ldr r6, [pc, #108] @ 33d00 <__cxa_atexit@plt+0x27550> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 3137c <__cxa_atexit@plt+0x24bcc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 31380 <__cxa_atexit@plt+0x24bd0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 31368 <__cxa_atexit@plt+0x24bb8> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r5, lr, #60, 24 @ 0x3c00 │ │ │ │ + adcseq r5, lr, #20, 26 @ 0x500 │ │ │ │ + adcseq r5, lr, #16, 24 @ 0x1000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3140c <__cxa_atexit@plt+0x24c5c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 31414 <__cxa_atexit@plt+0x24c64> │ │ │ │ + ldr lr, [pc, #112] @ 31428 <__cxa_atexit@plt+0x24c78> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #108] @ 3142c <__cxa_atexit@plt+0x24c7c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #80] @ 31430 <__cxa_atexit@plt+0x24c80> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #72] @ 31434 <__cxa_atexit@plt+0x24c84> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r6, [pc, #36] @ 33cf4 <__cxa_atexit@plt+0x27544> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r5, #20 │ │ │ │ + b 3141c <__cxa_atexit@plt+0x24c6c> │ │ │ │ + mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r2] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - @ instruction: 0xfffff754 │ │ │ │ - @ instruction: 0xfffff7ac │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, ror #3 │ │ │ │ - @ instruction: 0xfffffc94 │ │ │ │ - adcseq r3, lr, #4, 6 @ 0x10000000 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + adcseq r5, lr, #144, 22 @ 0x24000 │ │ │ │ + adcseq r5, lr, #100, 24 @ 0x6400 │ │ │ │ + adcseq r5, lr, #96, 22 @ 0x18000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r8, [r5] │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 33d7c <__cxa_atexit@plt+0x275cc> │ │ │ │ - ldr r9, [pc, #96] @ 33d94 <__cxa_atexit@plt+0x275e4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #92] @ 33d98 <__cxa_atexit@plt+0x275e8> │ │ │ │ + bcc 314a8 <__cxa_atexit@plt+0x24cf8> │ │ │ │ + ldr lr, [pc, #92] @ 314b8 <__cxa_atexit@plt+0x24d08> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #88] @ 33d9c <__cxa_atexit@plt+0x275ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr sl, [r5, #28] │ │ │ │ - ldr r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - str r9, [r3, #4]! │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 314bc <__cxa_atexit@plt+0x24d0c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 314c0 <__cxa_atexit@plt+0x24d10> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r3, [pc, #28] @ 33da0 <__cxa_atexit@plt+0x275f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - @ instruction: 0xfffffbc4 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - adcseq r3, lr, #84, 4 @ 0x40000005 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r7, lsl #8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r2, r8, lr} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + adcseq r5, lr, #200, 22 @ 0x32000 │ │ │ │ + adcseq r5, lr, #196, 20 @ 0xc4000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 31534 <__cxa_atexit@plt+0x24d84> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3153c <__cxa_atexit@plt+0x24d8c> │ │ │ │ + ldr lr, [pc, #88] @ 31550 <__cxa_atexit@plt+0x24da0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ 31554 <__cxa_atexit@plt+0x24da4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add sl, r7, #16 │ │ │ │ + ldm sl, {r0, r2, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + ldr r8, [pc, #56] @ 31558 <__cxa_atexit@plt+0x24da8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + add lr, r9, #16 │ │ │ │ + stm lr, {r0, r2, sl} │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + b 31544 <__cxa_atexit@plt+0x24d94> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r5, lr, #80, 20 @ 0x50000 │ │ │ │ + rsbeq fp, r9, #6592 @ 0x19c0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ - str r8, [r5] │ │ │ │ - str r7, [r5, #24] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 33e18 <__cxa_atexit@plt+0x27668> │ │ │ │ - ldr r9, [pc, #96] @ 33e30 <__cxa_atexit@plt+0x27680> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #92] @ 33e34 <__cxa_atexit@plt+0x27684> │ │ │ │ + bcc 315d4 <__cxa_atexit@plt+0x24e24> │ │ │ │ + ldr lr, [pc, #96] @ 315e4 <__cxa_atexit@plt+0x24e34> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #88] @ 33e38 <__cxa_atexit@plt+0x27688> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr sl, [r5, #28] │ │ │ │ - ldr r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - str r9, [r3, #4]! │ │ │ │ + add r9, r7, #3 │ │ │ │ + ldm r9, {r1, r2, r9} │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #76] @ 315e8 <__cxa_atexit@plt+0x24e38> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #68] @ 315ec <__cxa_atexit@plt+0x24e3c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r3, [pc, #28] @ 33e3c <__cxa_atexit@plt+0x2768c> │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r5, lr, #176, 20 @ 0xb0000 │ │ │ │ + adcseq r5, lr, #164, 18 @ 0x290000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 31640 <__cxa_atexit@plt+0x24e90> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 31648 <__cxa_atexit@plt+0x24e98> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 3164c <__cxa_atexit@plt+0x24e9c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 31650 <__cxa_atexit@plt+0x24ea0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r5, lr, #60, 18 @ 0xf0000 │ │ │ │ + adcseq r5, lr, #56, 18 @ 0xe0000 │ │ │ │ + adcseq r5, lr, #4, 20 @ 0x4000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 316b0 <__cxa_atexit@plt+0x24f00> │ │ │ │ + ldr r2, [pc, #48] @ 316c0 <__cxa_atexit@plt+0x24f10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #44] @ 316c4 <__cxa_atexit@plt+0x24f14> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - @ instruction: 0xfffffb28 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - adcseq r3, lr, #184, 2 @ 0x2e │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 33e74 <__cxa_atexit@plt+0x276c4> │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - add r9, r5, #4 │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 33ed0 <__cxa_atexit@plt+0x27720> │ │ │ │ - mov r5, r9 │ │ │ │ - mov r8, fp │ │ │ │ - b 34004 <__cxa_atexit@plt+0x27854> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r2, #4]! │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 33f70 <__cxa_atexit@plt+0x277c0> │ │ │ │ - ldr lr, [pc, #344] @ 33fec <__cxa_atexit@plt+0x2783c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #340] @ 33ff0 <__cxa_atexit@plt+0x27840> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - stmda r5, {r6, lr} │ │ │ │ - str r1, [r6, #8] │ │ │ │ - ldr r6, [pc, #308] @ 33ff4 <__cxa_atexit@plt+0x27844> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 33f94 <__cxa_atexit@plt+0x277e4> │ │ │ │ - ldr sl, [pc, #244] @ 33fdc <__cxa_atexit@plt+0x2782c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r3, [pc, #240] @ 33fe0 <__cxa_atexit@plt+0x27830> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add lr, r3, #1 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - str lr, [r5, #28] │ │ │ │ - mov r8, r6 │ │ │ │ - str sl, [r8, #4]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r8, #8] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - str r0, [r8, #16] │ │ │ │ - add r2, r8, #36 @ 0x24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 33fb4 <__cxa_atexit@plt+0x27804> │ │ │ │ - ldr lr, [pc, #200] @ 33ff8 <__cxa_atexit@plt+0x27848> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #196] @ 33ffc <__cxa_atexit@plt+0x2784c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - str r9, [r6, #24]! │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - stmda r5, {r1, lr} │ │ │ │ - ldr r6, [pc, #160] @ 34000 <__cxa_atexit@plt+0x27850> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r6, [pc, #96] @ 33fd8 <__cxa_atexit@plt+0x27828> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r6, [r5, #4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - ldr r6, [pc, #76] @ 33fe8 <__cxa_atexit@plt+0x27838> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r0, [pc, #40] @ 33fe4 <__cxa_atexit@plt+0x27834> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #20 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [r9] │ │ │ │ - mov r5, r9 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, lr │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffa6c │ │ │ │ - adcseq r3, lr, #156 @ 0x9c │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r0, r8, ror #8 │ │ │ │ - @ instruction: 0xfffff570 │ │ │ │ - adcseq r3, lr, #216 @ 0xd8 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - @ instruction: 0xfffff9c0 │ │ │ │ - adcseq r3, lr, #56 @ 0x38 │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 340dc <__cxa_atexit@plt+0x2792c> │ │ │ │ - str r8, [sp] │ │ │ │ - ldr r1, [pc, #256] @ 34124 <__cxa_atexit@plt+0x27974> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r2, #2] │ │ │ │ - mov r8, r6 │ │ │ │ - str r1, [r8, #4]! │ │ │ │ - sub lr, r3, #2 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - str lr, [r5, #24] │ │ │ │ - str r8, [r5] │ │ │ │ - ldr ip, [pc, #212] @ 34128 <__cxa_atexit@plt+0x27978> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r3, [r8, #8] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - str r1, [r8, #16] │ │ │ │ - ldr r2, [pc, #196] @ 3412c <__cxa_atexit@plt+0x2797c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov fp, r8 │ │ │ │ - str ip, [fp, #20]! │ │ │ │ - str sl, [r8, #28] │ │ │ │ - str r9, [r8, #32] │ │ │ │ - str r2, [r8, #36] @ 0x24 │ │ │ │ - str fp, [r8, #40] @ 0x28 │ │ │ │ - add r2, r8, #60 @ 0x3c │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 34100 <__cxa_atexit@plt+0x27950> │ │ │ │ - ldr lr, [pc, #164] @ 34138 <__cxa_atexit@plt+0x27988> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #160] @ 3413c <__cxa_atexit@plt+0x2798c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [pc, #156] @ 34140 <__cxa_atexit@plt+0x27990> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + rsbeq fp, r9, #36096 @ 0x8d00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 31710 <__cxa_atexit@plt+0x24f60> │ │ │ │ + ldr r1, [pc, #52] @ 31720 <__cxa_atexit@plt+0x24f70> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #36] @ 31724 <__cxa_atexit@plt+0x24f74> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-16]! │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr sl, [r5, #28] │ │ │ │ - str lr, [r6, #48]! @ 0x30 │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, sl │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r7, [pc, #80] @ 34134 <__cxa_atexit@plt+0x27984> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ - mov fp, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r0, [pc, #40] @ 34130 <__cxa_atexit@plt+0x27980> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #20 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, lr │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - @ instruction: 0xfffff98c │ │ │ │ - @ instruction: 0xfffff9b8 │ │ │ │ - adcseq r2, lr, #184, 28 @ 0xb80 │ │ │ │ - @ instruction: 0xfffffca0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0xfffff864 │ │ │ │ - @ instruction: 0xfffffda8 │ │ │ │ - adcseq r2, lr, #244, 28 @ 0xf40 │ │ │ │ - andeq r0, r0, r8, lsl #16 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #28] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 34004 <__cxa_atexit@plt+0x27854> │ │ │ │ - andeq r0, r0, r8, lsl #16 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 34208 <__cxa_atexit@plt+0x27a58> │ │ │ │ - ldr r9, [pc, #204] @ 3424c <__cxa_atexit@plt+0x27a9c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #200] @ 34250 <__cxa_atexit@plt+0x27aa0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add lr, r2, #1 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - str lr, [r5, #28] │ │ │ │ - mov r8, r6 │ │ │ │ - str r9, [r8, #4]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r2, [r8, #8] │ │ │ │ - str r3, [r8, #12] │ │ │ │ - str r1, [r8, #16] │ │ │ │ - add r3, r8, #36 @ 0x24 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 34228 <__cxa_atexit@plt+0x27a78> │ │ │ │ - ldr lr, [pc, #148] @ 3425c <__cxa_atexit@plt+0x27aac> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #144] @ 34260 <__cxa_atexit@plt+0x27ab0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - str r9, [r6, #24]! │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - stmda r5, {r0, lr} │ │ │ │ - ldr r6, [pc, #108] @ 34264 <__cxa_atexit@plt+0x27ab4> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r6, [pc, #72] @ 34258 <__cxa_atexit@plt+0x27aa8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #32] @ 34254 <__cxa_atexit@plt+0x27aa4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #20 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - @ instruction: 0xfffff7d4 │ │ │ │ - adcseq r2, lr, #4, 28 @ 0x40 │ │ │ │ - @ instruction: 0xfffffb74 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0xfffffc7c │ │ │ │ - @ instruction: 0xfffff728 │ │ │ │ - adcseq r2, lr, #160, 26 @ 0x2800 │ │ │ │ - andeq r0, r0, r7, lsl #8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + adcseq r5, lr, #92, 18 @ 0x170000 │ │ │ │ + adcseq r5, lr, #76, 16 @ 0x4c0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 31788 <__cxa_atexit@plt+0x24fd8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 31794 <__cxa_atexit@plt+0x24fe4> │ │ │ │ + ldr r2, [pc, #76] @ 317a4 <__cxa_atexit@plt+0x24ff4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 317a8 <__cxa_atexit@plt+0x24ff8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ 317ac <__cxa_atexit@plt+0x24ffc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + adcseq r5, lr, #240, 14 @ 0x3c00000 │ │ │ │ + rsbeq fp, r9, #181248 @ 0x2c400 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ - str r8, [r5] │ │ │ │ - str r7, [r5, #24] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 342d0 <__cxa_atexit@plt+0x27b20> │ │ │ │ - ldr r1, [pc, #84] @ 342e8 <__cxa_atexit@plt+0x27b38> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #80] @ 342ec <__cxa_atexit@plt+0x27b3c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #76] @ 342f0 <__cxa_atexit@plt+0x27b40> │ │ │ │ + bcc 31814 <__cxa_atexit@plt+0x25064> │ │ │ │ + ldr r2, [pc, #76] @ 31824 <__cxa_atexit@plt+0x25074> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 31828 <__cxa_atexit@plt+0x25078> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ 3182c <__cxa_atexit@plt+0x2507c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - mov r8, r2 │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r3, [pc, #28] @ 342f4 <__cxa_atexit@plt+0x27b44> │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq r5, lr, #108, 16 @ 0x6c0000 │ │ │ │ + adcseq r5, lr, #84, 14 @ 0x1500000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 31880 <__cxa_atexit@plt+0x250d0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 31888 <__cxa_atexit@plt+0x250d8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 3188c <__cxa_atexit@plt+0x250dc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 31890 <__cxa_atexit@plt+0x250e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r5, lr, #252, 12 @ 0xfc00000 │ │ │ │ + adcseq r5, lr, #248, 12 @ 0xf800000 │ │ │ │ + adcseq r5, lr, #196, 14 @ 0x3100000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 318f0 <__cxa_atexit@plt+0x25140> │ │ │ │ + ldr r2, [pc, #48] @ 31900 <__cxa_atexit@plt+0x25150> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #44] @ 31904 <__cxa_atexit@plt+0x25154> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - @ instruction: 0xfffff178 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - adcseq r2, lr, #244, 24 @ 0xf400 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 3431c <__cxa_atexit@plt+0x27b6c> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r3, #3 │ │ │ │ - mov r8, fp │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 34334 <__cxa_atexit@plt+0x27b84> │ │ │ │ - b 34338 <__cxa_atexit@plt+0x27b88> │ │ │ │ - b 34490 <__cxa_atexit@plt+0x27ce0> │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + rsbeq fp, r9, #356352 @ 0x57000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 34418 <__cxa_atexit@plt+0x27c68> │ │ │ │ - ldr lr, [pc, #256] @ 34458 <__cxa_atexit@plt+0x27ca8> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - ldr sl, [r9, #2] │ │ │ │ - sub r3, r3, #2 │ │ │ │ - str r3, [r5, #24] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr ip, [r5, #16] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - mov r8, r6 │ │ │ │ - str lr, [r8, #4]! │ │ │ │ - ldr lr, [pc, #212] @ 3445c <__cxa_atexit@plt+0x27cac> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r8, [r5] │ │ │ │ - str r0, [r8, #8] │ │ │ │ - str r3, [r8, #12] │ │ │ │ - str r1, [r8, #16] │ │ │ │ - ldr r0, [pc, #192] @ 34460 <__cxa_atexit@plt+0x27cb0> │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 31950 <__cxa_atexit@plt+0x251a0> │ │ │ │ + ldr r1, [pc, #52] @ 31960 <__cxa_atexit@plt+0x251b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #36] @ 31964 <__cxa_atexit@plt+0x251b4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - mov r1, r8 │ │ │ │ - str lr, [r1, #20]! │ │ │ │ - str ip, [r8, #28] │ │ │ │ - str sl, [r8, #32] │ │ │ │ - str r0, [r8, #36] @ 0x24 │ │ │ │ - str r1, [r8, #40] @ 0x28 │ │ │ │ - add r3, r8, #60 @ 0x3c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 34438 <__cxa_atexit@plt+0x27c88> │ │ │ │ - ldr r9, [pc, #160] @ 3446c <__cxa_atexit@plt+0x27cbc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #156] @ 34470 <__cxa_atexit@plt+0x27cc0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #152] @ 34474 <__cxa_atexit@plt+0x27cc4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr sl, [r5, #32] │ │ │ │ - ldr r1, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - str r9, [r6, #48]! @ 0x30 │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r7, [pc, #72] @ 34468 <__cxa_atexit@plt+0x27cb8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r6, [pc, #36] @ 34464 <__cxa_atexit@plt+0x27cb4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - @ instruction: 0xfffff4f0 │ │ │ │ - @ instruction: 0xfffff51c │ │ │ │ - adcseq r2, lr, #128, 22 @ 0x20000 │ │ │ │ - andeq r0, r0, r8, ror r1 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xfffff0a0 │ │ │ │ - andeq r0, r0, r8, lsl #5 │ │ │ │ - adcseq r2, lr, #188, 22 @ 0x2f000 │ │ │ │ - andeq r0, r0, r8, lsl #16 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #28] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 34338 <__cxa_atexit@plt+0x27b88> │ │ │ │ - mov fp, r8 │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + adcseq r5, lr, #28, 14 @ 0x700000 │ │ │ │ + adcseq r5, lr, #12, 12 @ 0xc00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 319c8 <__cxa_atexit@plt+0x25218> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 34540 <__cxa_atexit@plt+0x27d90> │ │ │ │ - ldr lr, [pc, #212] @ 34580 <__cxa_atexit@plt+0x27dd0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #208] @ 34584 <__cxa_atexit@plt+0x27dd4> │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 319d4 <__cxa_atexit@plt+0x25224> │ │ │ │ + ldr r2, [pc, #76] @ 319e4 <__cxa_atexit@plt+0x25234> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 319e8 <__cxa_atexit@plt+0x25238> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r9, r1, #1 │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - str r9, [r5, #24] │ │ │ │ - mov r8, r6 │ │ │ │ - str lr, [r8, #4]! │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - str r8, [r5] │ │ │ │ - add lr, r8, #8 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - add r3, r8, #36 @ 0x24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 34560 <__cxa_atexit@plt+0x27db0> │ │ │ │ - ldr r9, [pc, #156] @ 34590 <__cxa_atexit@plt+0x27de0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #152] @ 34594 <__cxa_atexit@plt+0x27de4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #148] @ 34598 <__cxa_atexit@plt+0x27de8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr sl, [r5, #32] │ │ │ │ - ldr r1, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - str r9, [r6, #24]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r7, [pc, #68] @ 3458c <__cxa_atexit@plt+0x27ddc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r6, #20 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r6, [pc, #32] @ 34588 <__cxa_atexit@plt+0x27dd8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - @ instruction: 0xfffff340 │ │ │ │ - adcseq r2, lr, #216, 20 @ 0xd8000 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0xffffef78 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - adcseq r2, lr, #148, 20 @ 0x94000 │ │ │ │ - andeq r0, r0, r8, lsl #16 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #28] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 34490 <__cxa_atexit@plt+0x27ce0> │ │ │ │ - andeq r0, r0, r7, lsl #8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ 319ec <__cxa_atexit@plt+0x2523c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + adcseq r5, lr, #176, 10 @ 0x2c000000 │ │ │ │ + rsbeq fp, r9, #2015232 @ 0x1ec000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - str r8, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3462c <__cxa_atexit@plt+0x27e7c> │ │ │ │ - ldr r9, [pc, #100] @ 34648 <__cxa_atexit@plt+0x27e98> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #96] @ 3464c <__cxa_atexit@plt+0x27e9c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #92] @ 34650 <__cxa_atexit@plt+0x27ea0> │ │ │ │ + bcc 31a54 <__cxa_atexit@plt+0x252a4> │ │ │ │ + ldr r2, [pc, #76] @ 31a64 <__cxa_atexit@plt+0x252b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 31a68 <__cxa_atexit@plt+0x252b8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ 31a6c <__cxa_atexit@plt+0x252bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr sl, [r5, #32] │ │ │ │ - ldr r1, [r5, #40] @ 0x28 │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ + str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r3, [pc, #32] @ 34654 <__cxa_atexit@plt+0x27ea4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - @ instruction: 0xffffee88 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - adcseq r2, lr, #164, 18 @ 0x290000 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq r5, lr, #44, 12 @ 0x2c00000 │ │ │ │ + adcseq r5, lr, #20, 10 @ 0x5000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 31acc <__cxa_atexit@plt+0x2531c> │ │ │ │ + ldr lr, [pc, #68] @ 31ad4 <__cxa_atexit@plt+0x25324> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + add r7, r7, #10 │ │ │ │ + ldm r7, {r0, r3, r7} │ │ │ │ + str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + stmib r5, {r1, r2, r3, r7} │ │ │ │ + str r0, [r5, #20] │ │ │ │ + str r8, [r5, #24] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 31ac0 <__cxa_atexit@plt+0x25310> │ │ │ │ + mov r7, r9 │ │ │ │ + b 31ae0 <__cxa_atexit@plt+0x25330> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3468c <__cxa_atexit@plt+0x27edc> │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - add r9, r5, #4 │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 346b8 <__cxa_atexit@plt+0x27f08> │ │ │ │ - mov r5, r9 │ │ │ │ - mov r8, fp │ │ │ │ - b 347c0 <__cxa_atexit@plt+0x28010> │ │ │ │ - ldr r3, [pc, #280] @ 347ac <__cxa_atexit@plt+0x27ffc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #256] @ 347b0 <__cxa_atexit@plt+0x28000> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 31b70 <__cxa_atexit@plt+0x253c0> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 31c10 <__cxa_atexit@plt+0x25460> │ │ │ │ + bic r2, r3, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + sub r2, r2, #3 │ │ │ │ + cmp r2, #9 │ │ │ │ + bhi 31dd4 <__cxa_atexit@plt+0x25624> │ │ │ │ + add r1, pc, #4 │ │ │ │ + ldr r2, [r1, r2, lsl #2] │ │ │ │ + add pc, r1, r2 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r0, lsr #4 │ │ │ │ + muleq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, asr #3 │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + andeq r0, r0, r8, asr r2 │ │ │ │ + andeq r0, r0, r0, lsl #5 │ │ │ │ + andeq r0, r0, r8, ror #3 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + ldr r2, [pc, #764] @ 31e4c <__cxa_atexit@plt+0x2569c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r3, #1] │ │ │ │ + ldr r3, [r3, #5] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + str r1, [r5, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 31e1c <__cxa_atexit@plt+0x2566c> │ │ │ │ + b 32628 <__cxa_atexit@plt+0x25e78> │ │ │ │ + ldr r0, [pc, #704] @ 31e38 <__cxa_atexit@plt+0x25688> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + str r0, [r5] │ │ │ │ + str r2, [r5, #24] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 31e1c <__cxa_atexit@plt+0x2566c> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 34754 <__cxa_atexit@plt+0x27fa4> │ │ │ │ - ldr r3, [pc, #204] @ 3479c <__cxa_atexit@plt+0x27fec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr sl, [r1, #8]! │ │ │ │ - mov r8, r6 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - ldr r2, [r1, #20] │ │ │ │ - ldr ip, [r1, #28] │ │ │ │ - str r8, [r1] │ │ │ │ - ldr r3, [pc, #172] @ 347a0 <__cxa_atexit@plt+0x27ff0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add lr, r3, #1 │ │ │ │ - str lr, [r1, #24] │ │ │ │ - add r3, r8, #8 │ │ │ │ - stm r3, {r2, sl, ip} │ │ │ │ - add sl, r8, #36 @ 0x24 │ │ │ │ + add sl, r6, #44 @ 0x2c │ │ │ │ cmp r0, sl │ │ │ │ - bcc 34774 <__cxa_atexit@plt+0x27fc4> │ │ │ │ - ldr lr, [pc, #156] @ 347b4 <__cxa_atexit@plt+0x28004> │ │ │ │ + bcc 31e24 <__cxa_atexit@plt+0x25674> │ │ │ │ + ldr lr, [pc, #656] @ 31e3c <__cxa_atexit@plt+0x2568c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #152] @ 347b8 <__cxa_atexit@plt+0x28008> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - str r0, [r6, #24]! │ │ │ │ - add r0, r6, #8 │ │ │ │ - stm r0, {r2, r8, ip} │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - stmda r5, {r3, lr} │ │ │ │ - ldr r6, [pc, #120] @ 347bc <__cxa_atexit@plt+0x2800c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ + ldr r8, [pc, #652] @ 31e40 <__cxa_atexit@plt+0x25690> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #4]! │ │ │ │ + str r7, [r0, #8] │ │ │ │ + str r2, [r0, #12] │ │ │ │ + str r1, [r0, #24] │ │ │ │ + str r3, [r0, #28] │ │ │ │ + mov r2, r0 │ │ │ │ + str r8, [r2, #16]! │ │ │ │ + add r5, r5, #28 │ │ │ │ + sub r7, sl, #7 │ │ │ │ + cmp r9, #10 │ │ │ │ + ble 31c40 <__cxa_atexit@plt+0x25490> │ │ │ │ + ldr r3, [pc, #588] @ 31e44 <__cxa_atexit@plt+0x25694> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r5] │ │ │ │ + str r3, [r6, #36] @ 0x24 │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + str r0, [r6, #44] @ 0x2c │ │ │ │ mov r6, sl │ │ │ │ - mov r8, r1 │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r6, [pc, #76] @ 347a8 <__cxa_atexit@plt+0x27ff8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r0, [pc, #40] @ 347a4 <__cxa_atexit@plt+0x27ff4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - ldr r9, [r9] │ │ │ │ - str r0, [r1] │ │ │ │ - mov r5, r1 │ │ │ │ + bx r1 │ │ │ │ + ldr r2, [pc, #540] @ 31e34 <__cxa_atexit@plt+0x25684> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + ldr r0, [r3, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r0, [r5, #20] │ │ │ │ + str r1, [r5, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 31e1c <__cxa_atexit@plt+0x2566c> │ │ │ │ + b 32874 <__cxa_atexit@plt+0x260c4> │ │ │ │ + ldr r3, [pc, #556] @ 31e74 <__cxa_atexit@plt+0x256c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r5] │ │ │ │ + str r3, [r6, #36] @ 0x24 │ │ │ │ + str r0, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ mov r6, sl │ │ │ │ - mov r7, lr │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - @ instruction: 0xfffff010 │ │ │ │ - adcseq r2, lr, #152, 16 @ 0x980000 │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - muleq r0, r8, r3 │ │ │ │ - adcseq r2, lr, #232, 16 @ 0xe80000 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0xffffed4c │ │ │ │ - adcseq r2, lr, #84, 16 @ 0x540000 │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr r9, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r9, r3 │ │ │ │ - bcc 34898 <__cxa_atexit@plt+0x280e8> │ │ │ │ - stm sp, {r7, r8} │ │ │ │ - ldr r1, [pc, #260] @ 348e4 <__cxa_atexit@plt+0x28134> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr fp, [r2, #2] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr lr, [r2, #4]! │ │ │ │ - mov r8, r6 │ │ │ │ - str r1, [r8, #4]! │ │ │ │ - sub r7, r3, #2 │ │ │ │ - ldr r3, [r2, #16] │ │ │ │ - ldr r0, [r2, #20] │ │ │ │ - ldr r1, [r2, #28] │ │ │ │ - str r8, [r2] │ │ │ │ - str r7, [r2, #24] │ │ │ │ - mov ip, r8 │ │ │ │ - ldr sl, [pc, #208] @ 348e8 <__cxa_atexit@plt+0x28138> │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [ip, #20]! │ │ │ │ - str r0, [r8, #8] │ │ │ │ - str lr, [r8, #12] │ │ │ │ - str r1, [r8, #16] │ │ │ │ - str r3, [r8, #28] │ │ │ │ - str fp, [r8, #32] │ │ │ │ - ldr r3, [pc, #180] @ 348ec <__cxa_atexit@plt+0x2813c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r8, #36] @ 0x24 │ │ │ │ - str ip, [r8, #40] @ 0x28 │ │ │ │ - add r3, r8, #60 @ 0x3c │ │ │ │ - cmp r9, r3 │ │ │ │ - bcc 348bc <__cxa_atexit@plt+0x2810c> │ │ │ │ - ldr r9, [pc, #164] @ 348f8 <__cxa_atexit@plt+0x28148> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #160] @ 348fc <__cxa_atexit@plt+0x2814c> │ │ │ │ + bx r1 │ │ │ │ + ldr r2, [pc, #500] @ 31e5c <__cxa_atexit@plt+0x256ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r3, #1] │ │ │ │ + ldr r0, [r3, #5] │ │ │ │ + ldr r3, [r3, #9] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r0, [r5, #20] │ │ │ │ + str r1, [r5, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 31e1c <__cxa_atexit@plt+0x2566c> │ │ │ │ + b 32280 <__cxa_atexit@plt+0x25ad0> │ │ │ │ + ldr r2, [pc, #472] @ 31e70 <__cxa_atexit@plt+0x256c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 31e1c <__cxa_atexit@plt+0x2566c> │ │ │ │ + b 31e80 <__cxa_atexit@plt+0x256d0> │ │ │ │ + ldr r2, [pc, #412] @ 31e54 <__cxa_atexit@plt+0x256a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r3, #1] │ │ │ │ + ldr r0, [r3, #5] │ │ │ │ + ldr r3, [r3, #9] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r0, [r5, #20] │ │ │ │ + str r1, [r5, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 31e1c <__cxa_atexit@plt+0x2566c> │ │ │ │ + b 3242c <__cxa_atexit@plt+0x25c7c> │ │ │ │ + ldr r2, [pc, #368] @ 31e58 <__cxa_atexit@plt+0x256a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r3, #1] │ │ │ │ + ldr r3, [r3, #5] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #24] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 31e1c <__cxa_atexit@plt+0x2566c> │ │ │ │ + b 32368 <__cxa_atexit@plt+0x25bb8> │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + ldr r1, [r3, #5] │ │ │ │ + ldr r0, [r3, #9] │ │ │ │ + ldr r3, [r3, #13] │ │ │ │ + ldr lr, [pc, #328] @ 31e68 <__cxa_atexit@plt+0x256b8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #156] @ 34900 <__cxa_atexit@plt+0x28150> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - str r9, [r6, #48]! @ 0x30 │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - stmib r5, {r6, r7, lr} │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [sp] │ │ │ │ - mov r8, r2 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r7, [pc, #84] @ 348f4 <__cxa_atexit@plt+0x28144> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - mov fp, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r6, [pc, #44] @ 348f0 <__cxa_atexit@plt+0x28140> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r1, #20 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - ldr r9, [r5] │ │ │ │ - str r6, [r5, #4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - @ instruction: 0xffffef5c │ │ │ │ - @ instruction: 0xffffef80 │ │ │ │ - adcseq r2, lr, #232, 12 @ 0xe800000 │ │ │ │ - @ instruction: 0xfffffcf4 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffec18 │ │ │ │ - @ instruction: 0xfffffe00 │ │ │ │ - adcseq r2, lr, #52, 14 @ 0xd00000 │ │ │ │ - andeq r1, r0, r9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #32] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 347c0 <__cxa_atexit@plt+0x28010> │ │ │ │ - andeq r1, r0, r9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 349c4 <__cxa_atexit@plt+0x28214> │ │ │ │ - ldr r3, [pc, #204] @ 34a0c <__cxa_atexit@plt+0x2825c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r9, [r2, #8]! │ │ │ │ - mov r8, r6 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - ldr r3, [r2, #20] │ │ │ │ - ldr ip, [r2, #28] │ │ │ │ - str r8, [r2] │ │ │ │ - ldr r1, [pc, #172] @ 34a10 <__cxa_atexit@plt+0x28260> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add lr, r1, #1 │ │ │ │ - str lr, [r2, #24] │ │ │ │ - add r1, r8, #8 │ │ │ │ - stm r1, {r3, r9, ip} │ │ │ │ - add sl, r8, #36 @ 0x24 │ │ │ │ - cmp r0, sl │ │ │ │ - bcc 349e4 <__cxa_atexit@plt+0x28234> │ │ │ │ - ldr lr, [pc, #148] @ 34a1c <__cxa_atexit@plt+0x2826c> │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str r2, [r5, #24] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str lr, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 31e1c <__cxa_atexit@plt+0x2566c> │ │ │ │ + b 31f98 <__cxa_atexit@plt+0x257e8> │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + ldr r1, [r3, #5] │ │ │ │ + ldr r0, [r3, #9] │ │ │ │ + ldr r3, [r3, #13] │ │ │ │ + ldr lr, [pc, #248] @ 31e50 <__cxa_atexit@plt+0x256a0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #144] @ 34a20 <__cxa_atexit@plt+0x28270> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r0, [r6, #24]! │ │ │ │ - add r0, r6, #8 │ │ │ │ - stm r0, {r3, r8, ip} │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - stmda r5, {r1, lr} │ │ │ │ - ldr r6, [pc, #112] @ 34a24 <__cxa_atexit@plt+0x28274> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, sl │ │ │ │ - mov r8, r2 │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r6, [pc, #76] @ 34a18 <__cxa_atexit@plt+0x28268> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r0, [pc, #40] @ 34a14 <__cxa_atexit@plt+0x28264> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #20 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ + str r2, [r5, #24] │ │ │ │ + str r1, [r5, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ - mov r5, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str lr, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 31e1c <__cxa_atexit@plt+0x2566c> │ │ │ │ + b 32510 <__cxa_atexit@plt+0x25d60> │ │ │ │ + ldr r2, [pc, #224] @ 31e60 <__cxa_atexit@plt+0x256b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r3, #1] │ │ │ │ + ldr r3, [r3, #5] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #24] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 31e1c <__cxa_atexit@plt+0x2566c> │ │ │ │ + b 321bc <__cxa_atexit@plt+0x25a0c> │ │ │ │ + ldr lr, [pc, #188] @ 31e64 <__cxa_atexit@plt+0x256b4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r3, #1] │ │ │ │ + add r3, r3, #5 │ │ │ │ + ldm r3, {r0, r2, r3} │ │ │ │ + str lr, [r5] │ │ │ │ + str r1, [r5, #24] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r0, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 31e1c <__cxa_atexit@plt+0x2566c> │ │ │ │ + b 320b0 <__cxa_atexit@plt+0x25900> │ │ │ │ + ldr r2, [pc, #108] @ 31e48 <__cxa_atexit@plt+0x25698> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r3, #1] │ │ │ │ + ldr r3, [r3, #5] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #24] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 31e1c <__cxa_atexit@plt+0x2566c> │ │ │ │ + b 326ec <__cxa_atexit@plt+0x25f3c> │ │ │ │ + ldr r2, [pc, #104] @ 31e6c <__cxa_atexit@plt+0x256bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 31e1c <__cxa_atexit@plt+0x2566c> │ │ │ │ + b 31f0c <__cxa_atexit@plt+0x2575c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ - mov r7, lr │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - @ instruction: 0xffffeda0 │ │ │ │ - adcseq r2, lr, #40, 12 @ 0x2800000 │ │ │ │ - @ instruction: 0xfffffbcc │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0xfffffcd4 │ │ │ │ - @ instruction: 0xffffeadc │ │ │ │ - adcseq r2, lr, #228, 10 @ 0x39000000 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr ip │ │ │ │ + andeq r0, r0, r4, lsr ip │ │ │ │ + @ instruction: 0xffffc300 │ │ │ │ + @ instruction: 0xffffc35c │ │ │ │ + @ instruction: 0xffffc630 │ │ │ │ + andeq r0, r0, ip, lsl #18 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0x000007b4 │ │ │ │ + andeq r0, r0, r0, ror r7 │ │ │ │ + andeq r0, r0, ip, ror r6 │ │ │ │ + andeq r0, r0, r4, lsl r6 │ │ │ │ + andeq r0, r0, r8, lsr r4 │ │ │ │ + andeq r0, r0, r4, lsl #6 │ │ │ │ + andeq r0, r0, r4, ror r2 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, r4, ror #3 │ │ │ │ + @ instruction: 0xffffc3dc │ │ │ │ + andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #4]! │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 34a78 <__cxa_atexit@plt+0x282c8> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r8, [r7, #24]! │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 34b5c <__cxa_atexit@plt+0x283ac> │ │ │ │ - ldr r7, [pc, #360] @ 34bc8 <__cxa_atexit@plt+0x28418> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #28]! │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 34b40 <__cxa_atexit@plt+0x28390> │ │ │ │ - mov r7, r9 │ │ │ │ - b 33110 <__cxa_atexit@plt+0x26960> │ │ │ │ - and r2, r9, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 34aa4 <__cxa_atexit@plt+0x282f4> │ │ │ │ - ldr r2, [r9, #2] │ │ │ │ - and r1, sl, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 34b4c <__cxa_atexit@plt+0x2839c> │ │ │ │ - str r2, [r5, #32] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b 34bdc <__cxa_atexit@plt+0x2842c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 34b70 <__cxa_atexit@plt+0x283c0> │ │ │ │ - ldr r3, [pc, #252] @ 34bb8 <__cxa_atexit@plt+0x28408> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r9, [r2, #8]! │ │ │ │ - mov r8, r6 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - ldr r3, [r2, #20] │ │ │ │ - ldr ip, [r2, #28] │ │ │ │ - str r8, [r2] │ │ │ │ - ldr r1, [pc, #220] @ 34bbc <__cxa_atexit@plt+0x2840c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add lr, r1, #1 │ │ │ │ - str lr, [r2, #24] │ │ │ │ - add r1, r8, #8 │ │ │ │ - stm r1, {r3, r9, ip} │ │ │ │ - add r9, r8, #36 @ 0x24 │ │ │ │ - cmp r0, r9 │ │ │ │ - bcc 34b90 <__cxa_atexit@plt+0x283e0> │ │ │ │ - ldr lr, [pc, #204] @ 34bd0 <__cxa_atexit@plt+0x28420> │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 31eec <__cxa_atexit@plt+0x2573c> │ │ │ │ + ldr lr, [pc, #92] @ 31ef8 <__cxa_atexit@plt+0x25748> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #200] @ 34bd4 <__cxa_atexit@plt+0x28424> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r0, [r6, #24]! │ │ │ │ - add r0, r6, #8 │ │ │ │ - stm r0, {r3, r8, ip} │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - stmda r5, {r1, lr} │ │ │ │ - ldr r6, [pc, #168] @ 34bd8 <__cxa_atexit@plt+0x28428> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, r9 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + mov r3, r2 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + add r5, r5, #28 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 31ed4 <__cxa_atexit@plt+0x25724> │ │ │ │ + ldr r1, [pc, #48] @ 31f00 <__cxa_atexit@plt+0x25750> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 31edc <__cxa_atexit@plt+0x2572c> │ │ │ │ + ldr r1, [pc, #32] @ 31efc <__cxa_atexit@plt+0x2574c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r2, #20] │ │ │ │ + str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - str sl, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r8, fp │ │ │ │ - b 34d7c <__cxa_atexit@plt+0x285cc> │ │ │ │ - ldr r7, [pc, #104] @ 34bcc <__cxa_atexit@plt+0x2841c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #40 @ 0x28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffff998 │ │ │ │ + @ instruction: 0xfffff9d4 │ │ │ │ + @ instruction: 0xfffffb28 │ │ │ │ + andeq r0, r0, r6, asr #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 31f78 <__cxa_atexit@plt+0x257c8> │ │ │ │ + ldr lr, [pc, #92] @ 31f84 <__cxa_atexit@plt+0x257d4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + mov r3, r2 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + add r5, r5, #28 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 31f60 <__cxa_atexit@plt+0x257b0> │ │ │ │ + ldr r1, [pc, #48] @ 31f8c <__cxa_atexit@plt+0x257dc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 31f68 <__cxa_atexit@plt+0x257b8> │ │ │ │ + ldr r1, [pc, #32] @ 31f88 <__cxa_atexit@plt+0x257d8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r2, #20] │ │ │ │ + str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #76] @ 34bc4 <__cxa_atexit@plt+0x28414> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r0, [pc, #40] @ 34bc0 <__cxa_atexit@plt+0x28410> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #20 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, lr │ │ │ │ - mov r9, sl │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - @ instruction: 0xffffea0c │ │ │ │ - adcseq r2, lr, #172, 8 @ 0xac000000 │ │ │ │ - @ instruction: 0xfffffa20 │ │ │ │ - andeq r0, r0, r4, ror r3 │ │ │ │ - @ instruction: 0xffffe6ac │ │ │ │ - addseq r0, sp, #48, 10 @ 0xc000000 │ │ │ │ - @ instruction: 0xfffffb58 │ │ │ │ - @ instruction: 0xffffe960 │ │ │ │ - adcseq r2, lr, #104, 8 @ 0x68000000 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr ip, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #72 @ 0x48 │ │ │ │ - cmp ip, r3 │ │ │ │ - bcc 34cf0 <__cxa_atexit@plt+0x28540> │ │ │ │ - str r7, [sp] │ │ │ │ - stmib sp, {r4, r8} │ │ │ │ - ldr r9, [pc, #324] @ 34d44 <__cxa_atexit@plt+0x28594> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r2, [r2, #2] │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffff6cc │ │ │ │ + @ instruction: 0xfffff708 │ │ │ │ + @ instruction: 0xfffff85c │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #84 @ 0x54 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 32084 <__cxa_atexit@plt+0x258d4> │ │ │ │ + str fp, [sp] │ │ │ │ + ldr r8, [pc, #216] @ 32090 <__cxa_atexit@plt+0x258e0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr fp, [r7, #3] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr ip, [r5, #12] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r4, [r5, #32] │ │ │ │ - mov r8, r6 │ │ │ │ - str r9, [r8, #4]! │ │ │ │ - ldr r7, [pc, #292] @ 34d48 <__cxa_atexit@plt+0x28598> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r2, [r8, #16] │ │ │ │ - ldr r9, [pc, #280] @ 34d4c <__cxa_atexit@plt+0x2859c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r9, [r8, #20] │ │ │ │ - str r0, [r8, #12] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr lr, [r2, #4]! │ │ │ │ - mov fp, r8 │ │ │ │ - str r7, [fp, #28]! │ │ │ │ - str sl, [r8, #36] @ 0x24 │ │ │ │ - str lr, [r8, #40] @ 0x28 │ │ │ │ - mov lr, r4 │ │ │ │ - str r4, [r8, #44] @ 0x2c │ │ │ │ - str fp, [r2] │ │ │ │ - mov r7, r8 │ │ │ │ - ldr r4, [pc, #228] @ 34d50 <__cxa_atexit@plt+0x285a0> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r7, #48]! @ 0x30 │ │ │ │ - str r1, [r8, #56] @ 0x38 │ │ │ │ - str r0, [r8, #60] @ 0x3c │ │ │ │ - str r9, [r8, #64] @ 0x40 │ │ │ │ - str r7, [r8, #68] @ 0x44 │ │ │ │ - sub r9, r3, #46 @ 0x2e │ │ │ │ - sub r1, r3, #2 │ │ │ │ - str r1, [r5, #28] │ │ │ │ - str r8, [r8, #24] │ │ │ │ - str r9, [r5] │ │ │ │ - add r3, r8, #88 @ 0x58 │ │ │ │ - cmp ip, r3 │ │ │ │ - bcc 34d14 <__cxa_atexit@plt+0x28564> │ │ │ │ - ldr r7, [pc, #180] @ 34d5c <__cxa_atexit@plt+0x285ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #176] @ 34d60 <__cxa_atexit@plt+0x285b0> │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + ldr lr, [r5, #28] │ │ │ │ + mov r3, r2 │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + ldr lr, [pc, #164] @ 32094 <__cxa_atexit@plt+0x258e4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + ldr r1, [pc, #152] @ 32098 <__cxa_atexit@plt+0x258e8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #172] @ 34d64 <__cxa_atexit@plt+0x285b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - str r7, [r6, #76]! @ 0x4c │ │ │ │ - add r2, r6, #8 │ │ │ │ - stm r2, {sl, fp, lr} │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [sp] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r7, [pc, #96] @ 34d58 <__cxa_atexit@plt+0x285a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #72 @ 0x48 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - mov fp, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r7, [pc, #56] @ 34d54 <__cxa_atexit@plt+0x285a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #20 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - mov r8, fp │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - @ instruction: 0xffffe9d4 │ │ │ │ - @ instruction: 0xffffea0c │ │ │ │ - adcseq r2, lr, #236, 4 @ 0xc000000e │ │ │ │ - @ instruction: 0xffffea20 │ │ │ │ - @ instruction: 0xfffff89c │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xffffe7c4 │ │ │ │ - @ instruction: 0xfffff9ac │ │ │ │ - adcseq r2, lr, #224, 4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b 34bdc <__cxa_atexit@plt+0x2842c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 34e68 <__cxa_atexit@plt+0x286b8> │ │ │ │ - mov sl, r7 │ │ │ │ - str r8, [sp] │ │ │ │ - ldr r7, [pc, #280] @ 34eb4 <__cxa_atexit@plt+0x28704> │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + str ip, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [pc, #140] @ 3209c <__cxa_atexit@plt+0x258ec> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #276] @ 34eb8 <__cxa_atexit@plt+0x28708> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ - mov r8, r6 │ │ │ │ - str r9, [r8, #4]! │ │ │ │ - sub r2, r2, #2 │ │ │ │ - ldr ip, [r3, #-4] │ │ │ │ - ldr fp, [r3, #16] │ │ │ │ - ldr lr, [r3, #20] │ │ │ │ - ldr r9, [r3, #24] │ │ │ │ - str r8, [r3] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - mov r2, r8 │ │ │ │ - str r7, [r2, #20]! │ │ │ │ - ldr r7, [r3, #28] │ │ │ │ - str lr, [r8, #8] │ │ │ │ - str r0, [r8, #12] │ │ │ │ - str r7, [r8, #16] │ │ │ │ - str r9, [r3, #-4] │ │ │ │ - str fp, [r8, #28] │ │ │ │ - str ip, [r8, #32] │ │ │ │ - ldr r7, [pc, #192] @ 34ebc <__cxa_atexit@plt+0x2870c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r8, #36] @ 0x24 │ │ │ │ - str r2, [r8, #40] @ 0x28 │ │ │ │ - add r2, r8, #60 @ 0x3c │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 34e8c <__cxa_atexit@plt+0x286dc> │ │ │ │ - ldr lr, [pc, #176] @ 34ec8 <__cxa_atexit@plt+0x28718> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #172] @ 34ecc <__cxa_atexit@plt+0x2871c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - ldr r1, [r5, #36] @ 0x24 │ │ │ │ - str r9, [r6, #48]! @ 0x30 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - stmda r5, {r0, lr} │ │ │ │ - ldr r7, [pc, #128] @ 34ed0 <__cxa_atexit@plt+0x28720> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, sl │ │ │ │ + str sl, [r3, #56] @ 0x38 │ │ │ │ + str r9, [r3, #60] @ 0x3c │ │ │ │ mov r8, r3 │ │ │ │ + str lr, [r8, #48]! @ 0x30 │ │ │ │ + mov r0, r3 │ │ │ │ + str r1, [r0, #32]! │ │ │ │ + mov r1, r3 │ │ │ │ + str r7, [r1, #16]! │ │ │ │ + add r5, r5, #32 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + cmp fp, #10 │ │ │ │ + ble 3205c <__cxa_atexit@plt+0x258ac> │ │ │ │ + ldr lr, [pc, #92] @ 320a4 <__cxa_atexit@plt+0x258f4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r2, #68] @ 0x44 │ │ │ │ + str r8, [r2, #72] @ 0x48 │ │ │ │ + str r0, [r2, #76] @ 0x4c │ │ │ │ + b 32074 <__cxa_atexit@plt+0x258c4> │ │ │ │ + ldr lr, [pc, #60] @ 320a0 <__cxa_atexit@plt+0x258f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r2, #68] @ 0x44 │ │ │ │ + str r0, [r2, #72] @ 0x48 │ │ │ │ + str r8, [r2, #76] @ 0x4c │ │ │ │ + str r1, [r2, #80] @ 0x50 │ │ │ │ + str r3, [r2, #84] @ 0x54 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r6, [pc, #84] @ 34ec4 <__cxa_atexit@plt+0x28714> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - mov fp, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r6, [pc, #44] @ 34ec0 <__cxa_atexit@plt+0x28710> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - str r6, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - @ instruction: 0xffffe7e4 │ │ │ │ - @ instruction: 0xffffe780 │ │ │ │ - adcseq r2, lr, #36, 2 │ │ │ │ - @ instruction: 0xfffff724 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xfffff844 │ │ │ │ - @ instruction: 0xffffe64c │ │ │ │ - adcseq r2, lr, #72, 2 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b 34d7c <__cxa_atexit@plt+0x285cc> │ │ │ │ - andeq r1, r0, r9 │ │ │ │ + bx ip │ │ │ │ + mov r3, #84 @ 0x54 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffee94 │ │ │ │ + @ instruction: 0xffffef70 │ │ │ │ + @ instruction: 0xffffeefc │ │ │ │ + @ instruction: 0xffffeea0 │ │ │ │ + @ instruction: 0xfffff178 │ │ │ │ + @ instruction: 0xfffff51c │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 34f90 <__cxa_atexit@plt+0x287e0> │ │ │ │ - ldr r3, [pc, #204] @ 34fd8 <__cxa_atexit@plt+0x28828> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r9, [r2, #8]! │ │ │ │ - mov r8, r6 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - ldr r3, [r2, #20] │ │ │ │ - ldr ip, [r2, #28] │ │ │ │ - str r8, [r2] │ │ │ │ - ldr r1, [pc, #172] @ 34fdc <__cxa_atexit@plt+0x2882c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add lr, r1, #1 │ │ │ │ - str lr, [r2, #24] │ │ │ │ - add r1, r8, #8 │ │ │ │ - stm r1, {r3, r9, ip} │ │ │ │ - add sl, r8, #36 @ 0x24 │ │ │ │ - cmp r0, sl │ │ │ │ - bcc 34fb0 <__cxa_atexit@plt+0x28800> │ │ │ │ - ldr lr, [pc, #148] @ 34fe8 <__cxa_atexit@plt+0x28838> │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #84 @ 0x54 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 32190 <__cxa_atexit@plt+0x259e0> │ │ │ │ + str fp, [sp] │ │ │ │ + ldr lr, [pc, #204] @ 3219c <__cxa_atexit@plt+0x259ec> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #144] @ 34fec <__cxa_atexit@plt+0x2883c> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldmib r5, {r7, r9, ip} │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + mov r3, r2 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + ldr fp, [pc, #164] @ 321a0 <__cxa_atexit@plt+0x259f0> │ │ │ │ + add fp, pc, fp │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + str ip, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [pc, #152] @ 321a4 <__cxa_atexit@plt+0x259f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str sl, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r9, [r3, #56] @ 0x38 │ │ │ │ + str r0, [r3, #60] @ 0x3c │ │ │ │ + mov lr, r3 │ │ │ │ + ldr r0, [pc, #128] @ 321a8 <__cxa_atexit@plt+0x259f8> │ │ │ │ add r0, pc, r0 │ │ │ │ + str r0, [lr, #48]! @ 0x30 │ │ │ │ + mov r1, r3 │ │ │ │ + str fp, [r1, #32]! │ │ │ │ + mov r0, r3 │ │ │ │ + str r7, [r0, #16]! │ │ │ │ + add r5, r5, #28 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 32168 <__cxa_atexit@plt+0x259b8> │ │ │ │ + ldr r8, [pc, #92] @ 321b0 <__cxa_atexit@plt+0x25a00> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r8, [r2, #68] @ 0x44 │ │ │ │ + str lr, [r2, #72] @ 0x48 │ │ │ │ + str r1, [r2, #76] @ 0x4c │ │ │ │ + b 32180 <__cxa_atexit@plt+0x259d0> │ │ │ │ + ldr r8, [pc, #60] @ 321ac <__cxa_atexit@plt+0x259fc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r8, [r2, #68] @ 0x44 │ │ │ │ + str r1, [r2, #72] @ 0x48 │ │ │ │ + str lr, [r2, #76] @ 0x4c │ │ │ │ + str r0, [r2, #80] @ 0x50 │ │ │ │ + str r3, [r2, #84] @ 0x54 │ │ │ │ + ldr fp, [sp] │ │ │ │ + bx ip │ │ │ │ + mov r3, #84 @ 0x54 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffe5cc │ │ │ │ + @ instruction: 0xffffe654 │ │ │ │ + @ instruction: 0xffffe5f4 │ │ │ │ + @ instruction: 0xffffe68c │ │ │ │ + @ instruction: 0xffffe8c4 │ │ │ │ + @ instruction: 0xffffec68 │ │ │ │ + andeq r0, r0, r6, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3225c <__cxa_atexit@plt+0x25aac> │ │ │ │ + ldr lr, [pc, #144] @ 32268 <__cxa_atexit@plt+0x25ab8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r0, [r6, #24]! │ │ │ │ - add r0, r6, #8 │ │ │ │ - stm r0, {r3, r8, ip} │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - stmda r5, {r1, lr} │ │ │ │ - ldr r6, [pc, #112] @ 34ff0 <__cxa_atexit@plt+0x28840> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, sl │ │ │ │ - mov r8, r2 │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r6, [pc, #76] @ 34fe4 <__cxa_atexit@plt+0x28834> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r0, [pc, #40] @ 34fe0 <__cxa_atexit@plt+0x28830> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #20 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, lr │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - @ instruction: 0xffffe5bc │ │ │ │ - adcseq r2, lr, #92 @ 0x5c │ │ │ │ - @ instruction: 0xfffff600 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0xfffff708 │ │ │ │ - @ instruction: 0xffffe510 │ │ │ │ - adcseq r2, lr, #24 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 35040 <__cxa_atexit@plt+0x28890> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 35048 <__cxa_atexit@plt+0x28898> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 3504c <__cxa_atexit@plt+0x2889c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb784 <__cxa_atexit@plt+0x3defd4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq r1, lr, #52, 30 @ 0xd0 │ │ │ │ - adcseq r1, lr, #116, 30 @ 0x1d0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3509c <__cxa_atexit@plt+0x288ec> │ │ │ │ - ldr r3, [pc, #52] @ 350a4 <__cxa_atexit@plt+0x288f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r7, r8, r9} │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 35090 <__cxa_atexit@plt+0x288e0> │ │ │ │ - mov r7, r9 │ │ │ │ - b 35138 <__cxa_atexit@plt+0x28988> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + mov r3, r2 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #112] @ 3226c <__cxa_atexit@plt+0x25abc> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + mov r1, r3 │ │ │ │ + str lr, [r1, #16]! │ │ │ │ + add r5, r5, #28 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 32240 <__cxa_atexit@plt+0x25a90> │ │ │ │ + ldr lr, [pc, #68] @ 32270 <__cxa_atexit@plt+0x25ac0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r2, #36] @ 0x24 │ │ │ │ + str r1, [r2, #40] @ 0x28 │ │ │ │ + str r3, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr lr, [pc, #44] @ 32274 <__cxa_atexit@plt+0x25ac4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r2, #36] @ 0x24 │ │ │ │ + str r3, [r2, #40] @ 0x28 │ │ │ │ + str r1, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [pc, #104] @ 35128 <__cxa_atexit@plt+0x28978> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - ands r2, r3, #3 │ │ │ │ - beq 35108 <__cxa_atexit@plt+0x28958> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffe0c4 │ │ │ │ + @ instruction: 0xffffe104 │ │ │ │ + @ instruction: 0xffffe3ec │ │ │ │ + @ instruction: 0xffffe1cc │ │ │ │ + andeq r0, r0, r6, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 32340 <__cxa_atexit@plt+0x25b90> │ │ │ │ + ldr r8, [pc, #176] @ 3234c <__cxa_atexit@plt+0x25b9c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + mov r3, r2 │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + ldr r8, [pc, #140] @ 32350 <__cxa_atexit@plt+0x25ba0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [pc, #128] @ 32354 <__cxa_atexit@plt+0x25ba4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str sl, [r3, #40] @ 0x28 │ │ │ │ + str r9, [r3, #44] @ 0x2c │ │ │ │ + mov r1, r3 │ │ │ │ + str r8, [r1, #32]! │ │ │ │ + mov r0, r3 │ │ │ │ + str r7, [r0, #16]! │ │ │ │ + add r5, r5, #28 │ │ │ │ + sub r7, r6, #11 │ │ │ │ + cmp lr, #10 │ │ │ │ + ble 32324 <__cxa_atexit@plt+0x25b74> │ │ │ │ + ldr lr, [pc, #76] @ 32358 <__cxa_atexit@plt+0x25ba8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r2, #52] @ 0x34 │ │ │ │ + str r1, [r2, #56] @ 0x38 │ │ │ │ + str r0, [r2, #60] @ 0x3c │ │ │ │ + str r3, [r2, #64] @ 0x40 │ │ │ │ + bx ip │ │ │ │ + ldr lr, [pc, #48] @ 3235c <__cxa_atexit@plt+0x25bac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r2, #52] @ 0x34 │ │ │ │ + add lr, r2, #56 @ 0x38 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + bx ip │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffd9fc │ │ │ │ + @ instruction: 0xffffdac4 │ │ │ │ + @ instruction: 0xffffda28 │ │ │ │ + @ instruction: 0xffffdf08 │ │ │ │ + @ instruction: 0xffffdc20 │ │ │ │ + andeq r0, r0, r6, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 32408 <__cxa_atexit@plt+0x25c58> │ │ │ │ + ldr lr, [pc, #144] @ 32414 <__cxa_atexit@plt+0x25c64> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 35118 <__cxa_atexit@plt+0x28968> │ │ │ │ - ldr r2, [pc, #68] @ 3512c <__cxa_atexit@plt+0x2897c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 35120 <__cxa_atexit@plt+0x28970> │ │ │ │ - b 351dc <__cxa_atexit@plt+0x28a2c> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + mov r3, r2 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #112] @ 32418 <__cxa_atexit@plt+0x25c68> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + mov r1, r3 │ │ │ │ + str lr, [r1, #16]! │ │ │ │ + add r5, r5, #28 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 323ec <__cxa_atexit@plt+0x25c3c> │ │ │ │ + ldr lr, [pc, #68] @ 3241c <__cxa_atexit@plt+0x25c6c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r2, #36] @ 0x24 │ │ │ │ + str r1, [r2, #40] @ 0x28 │ │ │ │ + str r3, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #12 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr lr, [pc, #44] @ 32420 <__cxa_atexit@plt+0x25c70> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r2, #36] @ 0x24 │ │ │ │ + str r3, [r2, #40] @ 0x28 │ │ │ │ + str r1, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffd514 │ │ │ │ + @ instruction: 0xffffd554 │ │ │ │ + @ instruction: 0xffffd83c │ │ │ │ + @ instruction: 0xffffd61c │ │ │ │ + andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 324e8 <__cxa_atexit@plt+0x25d38> │ │ │ │ + ldr r8, [pc, #172] @ 324f4 <__cxa_atexit@plt+0x25d44> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + mov r3, r2 │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + ldr r8, [pc, #140] @ 324f8 <__cxa_atexit@plt+0x25d48> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [pc, #128] @ 324fc <__cxa_atexit@plt+0x25d4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + str r9, [r3, #44] @ 0x2c │ │ │ │ + mov r1, r3 │ │ │ │ + str r8, [r1, #32]! │ │ │ │ + mov r0, r3 │ │ │ │ + str r7, [r0, #16]! │ │ │ │ + add r5, r5, #28 │ │ │ │ + sub r7, r6, #11 │ │ │ │ + cmp lr, #10 │ │ │ │ + ble 324cc <__cxa_atexit@plt+0x25d1c> │ │ │ │ + ldr lr, [pc, #76] @ 32500 <__cxa_atexit@plt+0x25d50> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r2, #52] @ 0x34 │ │ │ │ + str r1, [r2, #56] @ 0x38 │ │ │ │ + str r0, [r2, #60] @ 0x3c │ │ │ │ + str r3, [r2, #64] @ 0x40 │ │ │ │ + bx ip │ │ │ │ + ldr lr, [pc, #48] @ 32504 <__cxa_atexit@plt+0x25d54> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r2, #52] @ 0x34 │ │ │ │ + add lr, r2, #56 @ 0x38 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + bx ip │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffce0c │ │ │ │ + @ instruction: 0xffffced8 │ │ │ │ + @ instruction: 0xffffce3c │ │ │ │ + @ instruction: 0xffffd35c │ │ │ │ + @ instruction: 0xffffd074 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #84 @ 0x54 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 325fc <__cxa_atexit@plt+0x25e4c> │ │ │ │ + str fp, [sp] │ │ │ │ + ldr r8, [pc, #216] @ 32608 <__cxa_atexit@plt+0x25e58> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr fp, [r7, #3] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 351a0 <__cxa_atexit@plt+0x289f0> │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r1, [pc, #112] @ 351cc <__cxa_atexit@plt+0x28a1c> │ │ │ │ + ldr ip, [r5, #12] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + ldr lr, [r5, #28] │ │ │ │ + mov r3, r2 │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + ldr lr, [pc, #164] @ 3260c <__cxa_atexit@plt+0x25e5c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + ldr r1, [pc, #152] @ 32610 <__cxa_atexit@plt+0x25e60> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 351b0 <__cxa_atexit@plt+0x28a00> │ │ │ │ - ldr r9, [r5] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 351bc <__cxa_atexit@plt+0x28a0c> │ │ │ │ - ldr r2, [pc, #72] @ 351d0 <__cxa_atexit@plt+0x28a20> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldmib r5, {r3, r8} │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, r7} │ │ │ │ - mov r7, r3 │ │ │ │ - b 3505c <__cxa_atexit@plt+0x288ac> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + str ip, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [pc, #140] @ 32614 <__cxa_atexit@plt+0x25e64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str sl, [r3, #56] @ 0x38 │ │ │ │ + str r9, [r3, #60] @ 0x3c │ │ │ │ + mov r8, r3 │ │ │ │ + str lr, [r8, #48]! @ 0x30 │ │ │ │ + mov r0, r3 │ │ │ │ + str r1, [r0, #32]! │ │ │ │ + mov r1, r3 │ │ │ │ + str r7, [r1, #16]! │ │ │ │ + add r5, r5, #32 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + cmp fp, #10 │ │ │ │ + ble 325d4 <__cxa_atexit@plt+0x25e24> │ │ │ │ + ldr lr, [pc, #92] @ 3261c <__cxa_atexit@plt+0x25e6c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r2, #68] @ 0x44 │ │ │ │ + str r8, [r2, #72] @ 0x48 │ │ │ │ + str r0, [r2, #76] @ 0x4c │ │ │ │ + b 325ec <__cxa_atexit@plt+0x25e3c> │ │ │ │ + ldr lr, [pc, #60] @ 32618 <__cxa_atexit@plt+0x25e68> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r2, #68] @ 0x44 │ │ │ │ + str r0, [r2, #72] @ 0x48 │ │ │ │ + str r8, [r2, #76] @ 0x4c │ │ │ │ + str r1, [r2, #80] @ 0x50 │ │ │ │ + str r3, [r2, #84] @ 0x54 │ │ │ │ + ldr fp, [sp] │ │ │ │ + bx ip │ │ │ │ + mov r3, #84 @ 0x54 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffc578 │ │ │ │ + @ instruction: 0xffffc658 │ │ │ │ + @ instruction: 0xffffc5e4 │ │ │ │ + @ instruction: 0xffffc584 │ │ │ │ + @ instruction: 0xffffc860 │ │ │ │ + @ instruction: 0xffffcc04 │ │ │ │ + andeq r0, r0, r6, asr #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 326c8 <__cxa_atexit@plt+0x25f18> │ │ │ │ + ldr lr, [pc, #144] @ 326d4 <__cxa_atexit@plt+0x25f24> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + mov r3, r2 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #112] @ 326d8 <__cxa_atexit@plt+0x25f28> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + mov r1, r3 │ │ │ │ + str lr, [r1, #16]! │ │ │ │ + add r5, r5, #28 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 326ac <__cxa_atexit@plt+0x25efc> │ │ │ │ + ldr lr, [pc, #68] @ 326dc <__cxa_atexit@plt+0x25f2c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r2, #36] @ 0x24 │ │ │ │ + str r1, [r2, #40] @ 0x28 │ │ │ │ + str r3, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr lr, [pc, #44] @ 326e0 <__cxa_atexit@plt+0x25f30> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r2, #36] @ 0x24 │ │ │ │ + str r3, [r2, #40] @ 0x28 │ │ │ │ + str r1, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - str r9, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 350a8 <__cxa_atexit@plt+0x288f8> │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffc068 │ │ │ │ + @ instruction: 0xffffc0a8 │ │ │ │ + @ instruction: 0xffffc38c │ │ │ │ + @ instruction: 0xffffc16c │ │ │ │ + andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 35248 <__cxa_atexit@plt+0x28a98> │ │ │ │ - ldr r1, [pc, #116] @ 35270 <__cxa_atexit@plt+0x28ac0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r0, [r2, #2] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 35264 <__cxa_atexit@plt+0x28ab4> │ │ │ │ - stmda r5, {r7, r8, r9} │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [pc, #68] @ 35274 <__cxa_atexit@plt+0x28ac4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq 35258 <__cxa_atexit@plt+0x28aa8> │ │ │ │ - mov r7, r9 │ │ │ │ - b 35138 <__cxa_atexit@plt+0x28988> │ │ │ │ - str r9, [r5, #16] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b 350a8 <__cxa_atexit@plt+0x288f8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3278c <__cxa_atexit@plt+0x25fdc> │ │ │ │ + ldr lr, [pc, #144] @ 32798 <__cxa_atexit@plt+0x25fe8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + mov r3, r2 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #112] @ 3279c <__cxa_atexit@plt+0x25fec> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + mov r1, r3 │ │ │ │ + str lr, [r1, #16]! │ │ │ │ + add r5, r5, #28 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 32770 <__cxa_atexit@plt+0x25fc0> │ │ │ │ + ldr lr, [pc, #68] @ 327a0 <__cxa_atexit@plt+0x25ff0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r2, #36] @ 0x24 │ │ │ │ + str r1, [r2, #40] @ 0x28 │ │ │ │ + str r3, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr lr, [pc, #44] @ 327a4 <__cxa_atexit@plt+0x25ff4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r2, #36] @ 0x24 │ │ │ │ + str r3, [r2, #40] @ 0x28 │ │ │ │ + str r1, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffbba4 │ │ │ │ + @ instruction: 0xffffbbe4 │ │ │ │ + @ instruction: 0xffffbecc │ │ │ │ + @ instruction: 0xffffbcac │ │ │ │ + andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 352dc <__cxa_atexit@plt+0x28b2c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 352e8 <__cxa_atexit@plt+0x28b38> │ │ │ │ - ldr r2, [pc, #84] @ 352f8 <__cxa_atexit@plt+0x28b48> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr lr, [pc, #68] @ 352fc <__cxa_atexit@plt+0x28b4c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - add r2, r6, #12 │ │ │ │ - stm r2, {r1, r7, lr} │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 32850 <__cxa_atexit@plt+0x260a0> │ │ │ │ + ldr lr, [pc, #144] @ 3285c <__cxa_atexit@plt+0x260ac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + mov r3, r2 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #112] @ 32860 <__cxa_atexit@plt+0x260b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + mov r1, r3 │ │ │ │ + str lr, [r1, #16]! │ │ │ │ + add r5, r5, #28 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 32834 <__cxa_atexit@plt+0x26084> │ │ │ │ + ldr lr, [pc, #68] @ 32864 <__cxa_atexit@plt+0x260b4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r2, #36] @ 0x24 │ │ │ │ + str r1, [r2, #40] @ 0x28 │ │ │ │ + str r3, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ + ldr lr, [pc, #44] @ 32868 <__cxa_atexit@plt+0x260b8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r2, #36] @ 0x24 │ │ │ │ + str r3, [r2, #40] @ 0x28 │ │ │ │ + str r1, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffd54 │ │ │ │ - adcseq r1, lr, #104, 24 @ 0x6800 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffb6e0 │ │ │ │ + @ instruction: 0xffffb720 │ │ │ │ + @ instruction: 0xffffba08 │ │ │ │ + @ instruction: 0xffffb7e8 │ │ │ │ + andeq r0, r0, r6, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3290c <__cxa_atexit@plt+0x2615c> │ │ │ │ + ldr r9, [pc, #136] @ 32918 <__cxa_atexit@plt+0x26168> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldmib r5, {r7, r8} │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr lr, [r5, #20] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + mov r3, r2 │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + ldr r9, [pc, #104] @ 3291c <__cxa_atexit@plt+0x2616c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + mov r0, r3 │ │ │ │ + str r9, [r0, #16]! │ │ │ │ + add r5, r5, #28 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + cmp sl, #10 │ │ │ │ + ble 328e8 <__cxa_atexit@plt+0x26138> │ │ │ │ + ldr r1, [pc, #64] @ 32924 <__cxa_atexit@plt+0x26174> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 328f0 <__cxa_atexit@plt+0x26140> │ │ │ │ + ldr r1, [pc, #48] @ 32920 <__cxa_atexit@plt+0x26170> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r1, [r2, #36] @ 0x24 │ │ │ │ + str r8, [r2, #40] @ 0x28 │ │ │ │ + str lr, [r2, #44] @ 0x2c │ │ │ │ + str r0, [r2, #48] @ 0x30 │ │ │ │ + str r3, [r2, #52] @ 0x34 │ │ │ │ + bx ip │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffb070 │ │ │ │ + @ instruction: 0xffffb0b0 │ │ │ │ + @ instruction: 0xffffb258 │ │ │ │ + @ instruction: 0xffffb53c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #68 @ 0x44 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 3536c <__cxa_atexit@plt+0x28bbc> │ │ │ │ - ldr r3, [pc, #108] @ 35394 <__cxa_atexit@plt+0x28be4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 35384 <__cxa_atexit@plt+0x28bd4> │ │ │ │ - ldr r3, [pc, #84] @ 35398 <__cxa_atexit@plt+0x28be8> │ │ │ │ + bcc 329bc <__cxa_atexit@plt+0x2620c> │ │ │ │ + ldr r3, [pc, #132] @ 329d4 <__cxa_atexit@plt+0x26224> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r7, r9} │ │ │ │ - str r8, [r5, #12] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 35360 <__cxa_atexit@plt+0x28bb0> │ │ │ │ - mov r7, sl │ │ │ │ - b 35138 <__cxa_atexit@plt+0x28988> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + ldr lr, [pc, #128] @ 329d8 <__cxa_atexit@plt+0x26228> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #124] @ 329dc <__cxa_atexit@plt+0x2622c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #120] @ 329e0 <__cxa_atexit@plt+0x26230> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #116] @ 329e4 <__cxa_atexit@plt+0x26234> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + sub r3, r6, #62 @ 0x3e │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + stmdb r7, {r1, r8} │ │ │ │ + mov r1, r7 │ │ │ │ + str r2, [r1, #12]! │ │ │ │ + mov r2, r7 │ │ │ │ + str r9, [r2, #24]! │ │ │ │ + str r8, [r7, #32] │ │ │ │ + str lr, [r7, #36] @ 0x24 │ │ │ │ + str r3, [r7, #40] @ 0x28 │ │ │ │ + str r8, [r7, #44] @ 0x2c │ │ │ │ + str r2, [r7, #48] @ 0x30 │ │ │ │ + str r7, [r7, #52] @ 0x34 │ │ │ │ + str r1, [r7, #56] @ 0x38 │ │ │ │ + sub r7, r6, #18 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 3539c <__cxa_atexit@plt+0x28bec> │ │ │ │ + ldr r7, [pc, #36] @ 329e8 <__cxa_atexit@plt+0x26238> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #68 @ 0x44 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ + @ instruction: 0xffffad20 │ │ │ │ + @ instruction: 0xfffff120 │ │ │ │ + @ instruction: 0xffffac7c │ │ │ │ + @ instruction: 0xffffadd8 │ │ │ │ + @ instruction: 0xffffaea0 │ │ │ │ + addseq r1, sp, #40, 22 @ 0xa000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 32a3c <__cxa_atexit@plt+0x2628c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 32a44 <__cxa_atexit@plt+0x26294> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 32a48 <__cxa_atexit@plt+0x26298> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 32a4c <__cxa_atexit@plt+0x2629c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd30 │ │ │ │ - @ instruction: 0xfffffdf0 │ │ │ │ - addseq pc, ip, #120, 26 @ 0x1e00 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 35448 <__cxa_atexit@plt+0x28c98> │ │ │ │ - ldr r7, [pc, #152] @ 35458 <__cxa_atexit@plt+0x28ca8> │ │ │ │ - add r7, pc, r7 │ │ │ │ + adcseq r4, lr, #64, 10 @ 0x10000000 │ │ │ │ + adcseq r4, lr, #60, 10 @ 0xf000000 │ │ │ │ + adcseq r4, lr, #8, 12 @ 0x800000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 32aa0 <__cxa_atexit@plt+0x262f0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 32aa8 <__cxa_atexit@plt+0x262f8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 32aac <__cxa_atexit@plt+0x262fc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 32ab0 <__cxa_atexit@plt+0x26300> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r4, lr, #220, 8 @ 0xdc000000 │ │ │ │ + adcseq r4, lr, #216, 8 @ 0xd8000000 │ │ │ │ + adcseq r4, lr, #164, 10 @ 0x29000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 3541c <__cxa_atexit@plt+0x28c6c> │ │ │ │ - ldr r1, [pc, #128] @ 3545c <__cxa_atexit@plt+0x28cac> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - ldr sl, [r9, #7] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-12]! │ │ │ │ - str sl, [r2, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3542c <__cxa_atexit@plt+0x28c7c> │ │ │ │ - ldr r1, [pc, #96] @ 35460 <__cxa_atexit@plt+0x28cb0> │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 32b84 <__cxa_atexit@plt+0x263d4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #208] @ 32bac <__cxa_atexit@plt+0x263fc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #204] @ 32bb0 <__cxa_atexit@plt+0x26400> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r9, [pc, #196] @ 32bb4 <__cxa_atexit@plt+0x26404> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + str r9, [r3, #-20] @ 0xffffffec │ │ │ │ + sub r9, r3, #16 │ │ │ │ + stm r9, {r0, r2, lr} │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + add r3, r6, #68 @ 0x44 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 32b90 <__cxa_atexit@plt+0x263e0> │ │ │ │ + ldr r7, [pc, #164] @ 32bbc <__cxa_atexit@plt+0x2640c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #160] @ 32bc0 <__cxa_atexit@plt+0x26410> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #156] @ 32bc4 <__cxa_atexit@plt+0x26414> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r7, [r3] │ │ │ │ - str r1, [r2] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 35438 <__cxa_atexit@plt+0x28c88> │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - mov r9, r7 │ │ │ │ - b 3530c <__cxa_atexit@plt+0x28b5c> │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r0, [pc, #152] @ 32bc8 <__cxa_atexit@plt+0x26418> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #148] @ 32bcc <__cxa_atexit@plt+0x2641c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #12]! │ │ │ │ + sub r7, r3, #62 @ 0x3e │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + stmdb r6, {r1, r8} │ │ │ │ + mov r1, r6 │ │ │ │ + str r0, [r1, #12]! │ │ │ │ + mov r0, r6 │ │ │ │ + str r2, [r0, #24]! │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + str r1, [r6, #56] @ 0x38 │ │ │ │ + sub r7, r3, #18 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff704 <__cxa_atexit@plt+0x3f2f54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 35464 <__cxa_atexit@plt+0x28cb4> │ │ │ │ + ldr r7, [pc, #32] @ 32bb8 <__cxa_atexit@plt+0x26408> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #68 @ 0x44 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - addseq pc, ip, #160, 24 @ 0xa000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #88] @ 354d8 <__cxa_atexit@plt+0x28d28> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq 354b8 <__cxa_atexit@plt+0x28d08> │ │ │ │ - ldr r3, [pc, #64] @ 354dc <__cxa_atexit@plt+0x28d2c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5] │ │ │ │ - stmda r5, {r3, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 354c8 <__cxa_atexit@plt+0x28d18> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3530c <__cxa_atexit@plt+0x28b5c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + adcseq r4, lr, #116, 8 @ 0x74000000 │ │ │ │ + adcseq r4, lr, #112, 8 @ 0x70000000 │ │ │ │ + adcseq r4, lr, #60, 10 @ 0xf000000 │ │ │ │ + addseq r1, sp, #84, 18 @ 0x150000 │ │ │ │ + @ instruction: 0xffffab58 │ │ │ │ + @ instruction: 0xffffef58 │ │ │ │ + @ instruction: 0xffffaab4 │ │ │ │ + @ instruction: 0xffffac10 │ │ │ │ + @ instruction: 0xffffacd8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 32c04 <__cxa_atexit@plt+0x26454> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 32c0c <__cxa_atexit@plt+0x2645c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + adcseq r4, lr, #92, 6 @ 0x70000001 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 32c90 <__cxa_atexit@plt+0x264e0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 32c98 <__cxa_atexit@plt+0x264e8> │ │ │ │ + ldr r1, [pc, #104] @ 32cac <__cxa_atexit@plt+0x264fc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ 32cb0 <__cxa_atexit@plt+0x26500> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 32cb4 <__cxa_atexit@plt+0x26504> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 32cb8 <__cxa_atexit@plt+0x26508> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + b 32ca0 <__cxa_atexit@plt+0x264f0> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 3551c <__cxa_atexit@plt+0x28d6c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 35510 <__cxa_atexit@plt+0x28d60> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r9, r7 │ │ │ │ - b 3530c <__cxa_atexit@plt+0x28b5c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq r4, lr, #4, 6 @ 0x10000000 │ │ │ │ + adcseq r4, lr, #220, 6 @ 0x70000003 │ │ │ │ + adcseq r4, lr, #216, 4 @ 0x8000000d │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 32d28 <__cxa_atexit@plt+0x26578> │ │ │ │ + ldr lr, [pc, #88] @ 32d38 <__cxa_atexit@plt+0x26588> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 32d3c <__cxa_atexit@plt+0x2658c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 32d40 <__cxa_atexit@plt+0x26590> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov sl, r7 │ │ │ │ - b 3530c <__cxa_atexit@plt+0x28b5c> │ │ │ │ - addseq pc, ip, #156, 22 @ 0x27000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 35590 <__cxa_atexit@plt+0x28de0> │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r8, [r7, #1] │ │ │ │ - sub r1, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 355a0 <__cxa_atexit@plt+0x28df0> │ │ │ │ - ldr r2, [pc, #64] @ 355bc <__cxa_atexit@plt+0x28e0c> │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + adcseq r4, lr, #72, 6 @ 0x20000001 │ │ │ │ + adcseq r4, lr, #68, 4 @ 0x40000004 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 32d9c <__cxa_atexit@plt+0x265ec> │ │ │ │ + ldr r2, [pc, #64] @ 32dac <__cxa_atexit@plt+0x265fc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - mov r8, r9 │ │ │ │ - b 3eb66c <__cxa_atexit@plt+0x3deebc> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr lr, [pc, #48] @ 32db0 <__cxa_atexit@plt+0x26600> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 355b8 <__cxa_atexit@plt+0x28e08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + rsbeq sl, r9, #-1979711488 @ 0x8a000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 32e18 <__cxa_atexit@plt+0x26668> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 32e24 <__cxa_atexit@plt+0x26674> │ │ │ │ + ldr r1, [pc, #80] @ 32e34 <__cxa_atexit@plt+0x26684> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 32e38 <__cxa_atexit@plt+0x26688> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 32e3c <__cxa_atexit@plt+0x2668c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - mov sl, r3 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq pc, ip, #60, 22 @ 0xf000 │ │ │ │ - @ instruction: 0xffffe534 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 353ac <__cxa_atexit@plt+0x28bfc> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 35628 <__cxa_atexit@plt+0x28e78> │ │ │ │ - ldr r7, [pc, #52] @ 35638 <__cxa_atexit@plt+0x28e88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 3561c <__cxa_atexit@plt+0x28e6c> │ │ │ │ - mov r7, r9 │ │ │ │ - b 33110 <__cxa_atexit@plt+0x26960> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 3563c <__cxa_atexit@plt+0x28e8c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + adcseq r4, lr, #108, 2 │ │ │ │ + adcseq r4, lr, #88, 4 @ 0x80000005 │ │ │ │ + adcseq r4, lr, #72, 2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 32ec0 <__cxa_atexit@plt+0x26710> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 32ec8 <__cxa_atexit@plt+0x26718> │ │ │ │ + ldr r1, [pc, #104] @ 32edc <__cxa_atexit@plt+0x2672c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ 32ee0 <__cxa_atexit@plt+0x26730> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 32ee4 <__cxa_atexit@plt+0x26734> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 32ee8 <__cxa_atexit@plt+0x26738> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + b 32ed0 <__cxa_atexit@plt+0x26720> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffdb08 │ │ │ │ - addseq pc, ip, #100, 20 @ 0x64000 │ │ │ │ - addseq pc, ip, #152, 20 @ 0x98000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 356bc <__cxa_atexit@plt+0x28f0c> │ │ │ │ - ldr sl, [pc, #104] @ 356d4 <__cxa_atexit@plt+0x28f24> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [pc, #100] @ 356d8 <__cxa_atexit@plt+0x28f28> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #96] @ 356dc <__cxa_atexit@plt+0x28f2c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #92] @ 356e0 <__cxa_atexit@plt+0x28f30> │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r4, lr, #212 @ 0xd4 │ │ │ │ + adcseq r4, lr, #172, 2 @ 0x2b │ │ │ │ + adcseq r4, lr, #168 @ 0xa8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 32f58 <__cxa_atexit@plt+0x267a8> │ │ │ │ + ldr lr, [pc, #88] @ 32f68 <__cxa_atexit@plt+0x267b8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 32f6c <__cxa_atexit@plt+0x267bc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 32f70 <__cxa_atexit@plt+0x267c0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r1, r6, #33 @ 0x21 │ │ │ │ - sub r3, r6, #27 │ │ │ │ - str r3, [r7, #36] @ 0x24 │ │ │ │ - str r1, [r7, #40] @ 0x28 │ │ │ │ - sub r1, r6, #18 │ │ │ │ - stmib r7, {r2, r8, sl} │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str r9, [r7, #20] │ │ │ │ - str r8, [r7, #24] │ │ │ │ - str lr, [r7, #28] │ │ │ │ - str r1, [r7, #32] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 356e4 <__cxa_atexit@plt+0x28f34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + adcseq r4, lr, #24, 2 │ │ │ │ + adcseq r4, lr, #20 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 32fe4 <__cxa_atexit@plt+0x26834> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 32ff0 <__cxa_atexit@plt+0x26840> │ │ │ │ + ldr lr, [pc, #92] @ 33000 <__cxa_atexit@plt+0x26850> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ 33004 <__cxa_atexit@plt+0x26854> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r8, [pc, #64] @ 33008 <__cxa_atexit@plt+0x26858> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - adcseq r1, lr, #100, 20 @ 0x64000 │ │ │ │ - addseq pc, ip, #48, 20 @ 0x30000 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + adcseq r3, lr, #164, 30 @ 0x290 │ │ │ │ + rsbeq sl, r9, #536870916 @ 0x20000004 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3307c <__cxa_atexit@plt+0x268cc> │ │ │ │ + ldr lr, [pc, #88] @ 3308c <__cxa_atexit@plt+0x268dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ 33090 <__cxa_atexit@plt+0x268e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ 33094 <__cxa_atexit@plt+0x268e4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add r2, r3, #16 │ │ │ │ + stm r2, {r0, r7, lr} │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r4, lr, #16 │ │ │ │ + adcseq r3, lr, #240, 28 @ 0xf00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 35734 <__cxa_atexit@plt+0x28f84> │ │ │ │ + bhi 330e8 <__cxa_atexit@plt+0x26938> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 3573c <__cxa_atexit@plt+0x28f8c> │ │ │ │ + ldr lr, [pc, #52] @ 330f0 <__cxa_atexit@plt+0x26940> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 35740 <__cxa_atexit@plt+0x28f90> │ │ │ │ + ldr r0, [pc, #48] @ 330f4 <__cxa_atexit@plt+0x26944> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 330f8 <__cxa_atexit@plt+0x26948> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb784 <__cxa_atexit@plt+0x3defd4> │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r1, lr, #64, 16 @ 0x400000 │ │ │ │ - adcseq r1, lr, #128, 16 @ 0x800000 │ │ │ │ + adcseq r3, lr, #148, 28 @ 0x940 │ │ │ │ + adcseq r3, lr, #144, 28 @ 0x900 │ │ │ │ + adcseq r3, lr, #92, 30 @ 0x170 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 35790 <__cxa_atexit@plt+0x28fe0> │ │ │ │ - ldr r3, [pc, #52] @ 35798 <__cxa_atexit@plt+0x28fe8> │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 33158 <__cxa_atexit@plt+0x269a8> │ │ │ │ + ldr r2, [pc, #48] @ 33168 <__cxa_atexit@plt+0x269b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #44] @ 3316c <__cxa_atexit@plt+0x269bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r7, r8} │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 35784 <__cxa_atexit@plt+0x28fd4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 35834 <__cxa_atexit@plt+0x29084> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - mov fp, r7 │ │ │ │ - ldm r5, {r3, r7} │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - ldr r2, [pc, #112] @ 35820 <__cxa_atexit@plt+0x29070> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 357f4 <__cxa_atexit@plt+0x29044> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 35800 <__cxa_atexit@plt+0x29050> │ │ │ │ - ldr r2, [pc, #80] @ 35824 <__cxa_atexit@plt+0x29074> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 35814 <__cxa_atexit@plt+0x29064> │ │ │ │ - mov r7, r3 │ │ │ │ - b 358dc <__cxa_atexit@plt+0x2912c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 35828 <__cxa_atexit@plt+0x29078> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + rsbeq sl, r9, #1073741846 @ 0x40000016 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 331b8 <__cxa_atexit@plt+0x26a08> │ │ │ │ + ldr r1, [pc, #52] @ 331c8 <__cxa_atexit@plt+0x26a18> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #36] @ 331cc <__cxa_atexit@plt+0x26a1c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - adcseq r1, lr, #132, 14 @ 0x2100000 │ │ │ │ + adcseq r3, lr, #180, 28 @ 0xb40 │ │ │ │ + adcseq r3, lr, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 35898 <__cxa_atexit@plt+0x290e8> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #116] @ 358c8 <__cxa_atexit@plt+0x29118> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 33230 <__cxa_atexit@plt+0x26a80> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3323c <__cxa_atexit@plt+0x26a8c> │ │ │ │ + ldr r2, [pc, #76] @ 3324c <__cxa_atexit@plt+0x26a9c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 358ac <__cxa_atexit@plt+0x290fc> │ │ │ │ - ldr r8, [r5] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 358b8 <__cxa_atexit@plt+0x29108> │ │ │ │ - ldr r1, [pc, #80] @ 358cc <__cxa_atexit@plt+0x2911c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - stm r5, {r0, r7} │ │ │ │ + ldr r1, [pc, #72] @ 33250 <__cxa_atexit@plt+0x26aa0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ 33254 <__cxa_atexit@plt+0x26aa4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 35750 <__cxa_atexit@plt+0x28fa0> │ │ │ │ - ldr r7, [pc, #48] @ 358d0 <__cxa_atexit@plt+0x29120> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 3579c <__cxa_atexit@plt+0x28fec> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - adcseq r1, lr, #236, 12 @ 0xec00000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 3593c <__cxa_atexit@plt+0x2918c> │ │ │ │ - ldr r2, [pc, #104] @ 35960 <__cxa_atexit@plt+0x291b0> │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + adcseq r3, lr, #72, 26 @ 0x1200 │ │ │ │ + rsbeq sl, r9, #125 @ 0x7d │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 332bc <__cxa_atexit@plt+0x26b0c> │ │ │ │ + ldr r2, [pc, #76] @ 332cc <__cxa_atexit@plt+0x26b1c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r1, [r3, #2] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 35958 <__cxa_atexit@plt+0x291a8> │ │ │ │ - ldr r3, [pc, #72] @ 35964 <__cxa_atexit@plt+0x291b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r7, r8} │ │ │ │ + ldr r1, [pc, #72] @ 332d0 <__cxa_atexit@plt+0x26b20> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 3594c <__cxa_atexit@plt+0x2919c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 35834 <__cxa_atexit@plt+0x29084> │ │ │ │ - str r8, [r5, #12] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b 3579c <__cxa_atexit@plt+0x28fec> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ 332d4 <__cxa_atexit@plt+0x26b24> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq r3, lr, #196, 26 @ 0x3100 │ │ │ │ + adcseq r3, lr, #172, 24 @ 0xac00 │ │ │ │ + andeq r0, r3, r5, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 3337c <__cxa_atexit@plt+0x26bcc> │ │ │ │ + mov r7, r5 │ │ │ │ + str r8, [r7, #-12]! │ │ │ │ + stmib r7, {r9, sl} │ │ │ │ + and r3, sl, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 359cc <__cxa_atexit@plt+0x2921c> │ │ │ │ + bne 33354 <__cxa_atexit@plt+0x26ba4> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 359d8 <__cxa_atexit@plt+0x29228> │ │ │ │ - ldr r2, [pc, #84] @ 359e8 <__cxa_atexit@plt+0x29238> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bcc 3338c <__cxa_atexit@plt+0x26bdc> │ │ │ │ + ldr r1, [pc, #132] @ 333a8 <__cxa_atexit@plt+0x26bf8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr lr, [pc, #68] @ 359ec <__cxa_atexit@plt+0x2923c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - add r2, r6, #12 │ │ │ │ - stm r2, {r1, r7, lr} │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + mov r2, r6 │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r7, [r2, #12] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble 33360 <__cxa_atexit@plt+0x26bb0> │ │ │ │ + ldr r1, [pc, #96] @ 333b0 <__cxa_atexit@plt+0x26c00> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 33368 <__cxa_atexit@plt+0x26bb8> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 33458 <__cxa_atexit@plt+0x26ca8> │ │ │ │ + ldr r1, [pc, #68] @ 333ac <__cxa_atexit@plt+0x26bfc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ + ldr r7, [pc, #52] @ 333b8 <__cxa_atexit@plt+0x26c08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r6, [pc, #32] @ 333b4 <__cxa_atexit@plt+0x26c04> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffd58 │ │ │ │ - adcseq r1, lr, #120, 10 @ 0x1e000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffd78 │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + addseq r1, sp, #108, 2 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 35a58 <__cxa_atexit@plt+0x292a8> │ │ │ │ - ldr r3, [pc, #100] @ 35a7c <__cxa_atexit@plt+0x292cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ + bcc 33430 <__cxa_atexit@plt+0x26c80> │ │ │ │ + ldr lr, [pc, #100] @ 33448 <__cxa_atexit@plt+0x26c98> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmib r5, {r0, r1} │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + mov r3, r2 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ sub r7, r6, #3 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 35a70 <__cxa_atexit@plt+0x292c0> │ │ │ │ - ldr r3, [pc, #76] @ 35a80 <__cxa_atexit@plt+0x292d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 35a4c <__cxa_atexit@plt+0x2929c> │ │ │ │ - mov r7, r9 │ │ │ │ - b 35834 <__cxa_atexit@plt+0x29084> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble 33418 <__cxa_atexit@plt+0x26c68> │ │ │ │ + ldr r1, [pc, #60] @ 33450 <__cxa_atexit@plt+0x26ca0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 33420 <__cxa_atexit@plt+0x26c70> │ │ │ │ + ldr r1, [pc, #44] @ 3344c <__cxa_atexit@plt+0x26c9c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r2, #20] │ │ │ │ + str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 35a84 <__cxa_atexit@plt+0x292d4> │ │ │ │ + ldr r3, [pc, #28] @ 33454 <__cxa_atexit@plt+0x26ca4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffcb8 │ │ │ │ + @ instruction: 0xfffffcf8 │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + mov fp, r7 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 33518 <__cxa_atexit@plt+0x26d68> │ │ │ │ + ldr lr, [pc, #180] @ 33530 <__cxa_atexit@plt+0x26d80> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r8, [pc, #164] @ 33534 <__cxa_atexit@plt+0x26d84> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r3, r2 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldm r5, {r0, lr} │ │ │ │ + ldr sl, [pc, #148] @ 33538 <__cxa_atexit@plt+0x26d88> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + mov r1, r3 │ │ │ │ + str r8, [r1, #32]! │ │ │ │ + mov r0, r3 │ │ │ │ + str sl, [r0, #16]! │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r6, #11 │ │ │ │ + cmp lr, #10 │ │ │ │ + ble 334fc <__cxa_atexit@plt+0x26d4c> │ │ │ │ + ldr lr, [pc, #88] @ 3353c <__cxa_atexit@plt+0x26d8c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r2, #52] @ 0x34 │ │ │ │ + str r1, [r2, #56] @ 0x38 │ │ │ │ + str r0, [r2, #60] @ 0x3c │ │ │ │ + str r3, [r2, #64] @ 0x40 │ │ │ │ + bx ip │ │ │ │ + ldr lr, [pc, #64] @ 33544 <__cxa_atexit@plt+0x26d94> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r2, #52] @ 0x34 │ │ │ │ + add lr, r2, #56 @ 0x38 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #32] @ 33540 <__cxa_atexit@plt+0x26d90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #64 @ 0x40 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffff574 │ │ │ │ + @ instruction: 0xfffff628 │ │ │ │ + @ instruction: 0xfffff5b0 │ │ │ │ + @ instruction: 0xfffffb30 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0xfffff848 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 33458 <__cxa_atexit@plt+0x26ca8> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 335a4 <__cxa_atexit@plt+0x26df4> │ │ │ │ + ldr r2, [pc, #40] @ 335bc <__cxa_atexit@plt+0x26e0c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff6f4 <__cxa_atexit@plt+0x3f2f44> │ │ │ │ + ldr r7, [pc, #20] @ 335c0 <__cxa_atexit@plt+0x26e10> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd34 │ │ │ │ - @ instruction: 0xfffffdfc │ │ │ │ - addseq pc, ip, #156, 12 @ 0x9c00000 │ │ │ │ + andeq r0, r0, ip, lsl r4 │ │ │ │ + addseq r0, sp, #80, 30 @ 0x140 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 359fc <__cxa_atexit@plt+0x2924c> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 35af0 <__cxa_atexit@plt+0x29340> │ │ │ │ - ldr r7, [pc, #52] @ 35b00 <__cxa_atexit@plt+0x29350> │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 33698 <__cxa_atexit@plt+0x26ee8> │ │ │ │ + ldr r7, [pc, #216] @ 336c8 <__cxa_atexit@plt+0x26f18> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #208] @ 336cc <__cxa_atexit@plt+0x26f1c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #129 @ 0x81 │ │ │ │ + ldr r1, [pc, #200] @ 336d0 <__cxa_atexit@plt+0x26f20> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub lr, r3, #16 │ │ │ │ + stm lr, {r1, r2, r9} │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #68 @ 0x44 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 336ac <__cxa_atexit@plt+0x26efc> │ │ │ │ + ldr r7, [pc, #176] @ 336dc <__cxa_atexit@plt+0x26f2c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 35ae4 <__cxa_atexit@plt+0x29334> │ │ │ │ - mov r7, r9 │ │ │ │ - b 33110 <__cxa_atexit@plt+0x26960> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr lr, [pc, #172] @ 336e0 <__cxa_atexit@plt+0x26f30> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #168] @ 336e4 <__cxa_atexit@plt+0x26f34> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #164] @ 336e8 <__cxa_atexit@plt+0x26f38> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #160] @ 336ec <__cxa_atexit@plt+0x26f3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #12]! │ │ │ │ + sub r7, r3, #62 @ 0x3e │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + stmdb r6, {r1, r8} │ │ │ │ + mov r1, r6 │ │ │ │ + str r0, [r1, #12]! │ │ │ │ + mov r0, r6 │ │ │ │ + str r2, [r0, #24]! │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + str r1, [r6, #56] @ 0x38 │ │ │ │ + sub r7, r3, #18 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff6dc <__cxa_atexit@plt+0x3f2f2c> │ │ │ │ + ldr r7, [pc, #56] @ 336d8 <__cxa_atexit@plt+0x26f28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 35b04 <__cxa_atexit@plt+0x29354> │ │ │ │ + ldr r7, [pc, #32] @ 336d4 <__cxa_atexit@plt+0x26f24> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #68 @ 0x44 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffd640 │ │ │ │ - addseq pc, ip, #156, 10 @ 0x27000000 │ │ │ │ - addseq pc, ip, #224, 10 @ 0x38000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub lr, r5, #12 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 35c14 <__cxa_atexit@plt+0x29464> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 35c1c <__cxa_atexit@plt+0x2946c> │ │ │ │ - ldr r7, [pc, #304] @ 35c6c <__cxa_atexit@plt+0x294bc> │ │ │ │ + adcseq r3, lr, #16, 18 @ 0x40000 │ │ │ │ + adcseq r3, lr, #88, 18 @ 0x160000 │ │ │ │ + adcseq r3, lr, #72, 20 @ 0x48000 │ │ │ │ + addseq r0, sp, #56, 28 @ 0x380 │ │ │ │ + addseq r0, sp, #88, 28 @ 0x580 │ │ │ │ + @ instruction: 0xffffa044 │ │ │ │ + @ instruction: 0xffffe444 │ │ │ │ + @ instruction: 0xffff9fa0 │ │ │ │ + @ instruction: 0xffffa0fc │ │ │ │ + @ instruction: 0xffffa1c4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3379c <__cxa_atexit@plt+0x26fec> │ │ │ │ + ldr r2, [pc, #180] @ 337c4 <__cxa_atexit@plt+0x27014> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #68 @ 0x44 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 337a8 <__cxa_atexit@plt+0x26ff8> │ │ │ │ + ldr r7, [pc, #156] @ 337cc <__cxa_atexit@plt+0x2701c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #300] @ 35c70 <__cxa_atexit@plt+0x294c0> │ │ │ │ + ldr lr, [pc, #152] @ 337d0 <__cxa_atexit@plt+0x27020> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #148] @ 337d4 <__cxa_atexit@plt+0x27024> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #144] @ 337d8 <__cxa_atexit@plt+0x27028> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #296] @ 35c74 <__cxa_atexit@plt+0x294c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r6, {r0, r8} │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - sub r0, r3, #2 │ │ │ │ - sub r3, r3, #11 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r3, r6, #56 @ 0x38 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 35c38 <__cxa_atexit@plt+0x29488> │ │ │ │ - ldr sl, [pc, #248] @ 35c78 <__cxa_atexit@plt+0x294c8> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [pc, #244] @ 35c7c <__cxa_atexit@plt+0x294cc> │ │ │ │ + ldr r2, [pc, #140] @ 337dc <__cxa_atexit@plt+0x2702c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr ip, [pc, #240] @ 35c80 <__cxa_atexit@plt+0x294d0> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r9, [pc, #236] @ 35c84 <__cxa_atexit@plt+0x294d4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - sub r0, r3, #33 @ 0x21 │ │ │ │ - sub r7, r3, #27 │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - str r0, [r6, #56] @ 0x38 │ │ │ │ - sub r0, r3, #18 │ │ │ │ - add r7, r6, #20 │ │ │ │ - stm r7, {r2, r8, sl} │ │ │ │ + str r7, [r6, #12]! │ │ │ │ + sub r7, r3, #62 @ 0x3e │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + stmdb r6, {r1, r8} │ │ │ │ + mov r1, r6 │ │ │ │ + str r0, [r1, #12]! │ │ │ │ + mov r0, r6 │ │ │ │ + str r2, [r0, #24]! │ │ │ │ str r8, [r6, #32] │ │ │ │ - str ip, [r6, #36] @ 0x24 │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - str r9, [r6, #44] @ 0x2c │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ - sub r7, r3, #11 │ │ │ │ - add r3, r6, #76 @ 0x4c │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 35c58 <__cxa_atexit@plt+0x294a8> │ │ │ │ - ldr r2, [pc, #176] @ 35c90 <__cxa_atexit@plt+0x294e0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldmda r5, {r0, ip} │ │ │ │ - ldr r1, [pc, #160] @ 35c94 <__cxa_atexit@plt+0x294e4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #60] @ 0x3c │ │ │ │ - str r7, [r6, #64] @ 0x40 │ │ │ │ - str r2, [r6, #68] @ 0x44 │ │ │ │ - str r0, [r6, #72] @ 0x48 │ │ │ │ - str lr, [r6, #76] @ 0x4c │ │ │ │ - sub r7, r3, #15 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + str r1, [r6, #56] @ 0x38 │ │ │ │ + sub r7, r3, #18 │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - mov r3, r6 │ │ │ │ - b 35c24 <__cxa_atexit@plt+0x29474> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #96] @ 35c8c <__cxa_atexit@plt+0x294dc> │ │ │ │ + b 3ff6e4 <__cxa_atexit@plt+0x3f2f34> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 337c8 <__cxa_atexit@plt+0x27018> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #68 @ 0x44 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 35c88 <__cxa_atexit@plt+0x294d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r0, #40 @ 0x28 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r3 │ │ │ │ - bx r1 │ │ │ │ - mov r0, #20 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - @ instruction: 0xfffffa48 │ │ │ │ - @ instruction: 0xfffff9c0 │ │ │ │ - @ instruction: 0xfffffa50 │ │ │ │ - adcseq r1, lr, #80, 10 @ 0x14000000 │ │ │ │ - addseq pc, ip, #180, 8 @ 0xb4000000 │ │ │ │ - addseq pc, ip, #212, 8 @ 0xd4000000 │ │ │ │ - adcseq r1, lr, #172, 6 @ 0xb0000002 │ │ │ │ - adcseq r1, lr, #248, 8 @ 0xf8000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 35ce8 <__cxa_atexit@plt+0x29538> │ │ │ │ - ldr r2, [pc, #56] @ 35cf4 <__cxa_atexit@plt+0x29544> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add lr, r2, #1 │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ 35cf8 <__cxa_atexit@plt+0x29548> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, lr} │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r1, lr, #208, 4 │ │ │ │ - adcseq r1, lr, #24, 8 @ 0x18000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + adcseq r3, lr, #64, 16 @ 0x400000 │ │ │ │ + addseq r0, sp, #60, 26 @ 0xf00 │ │ │ │ + @ instruction: 0xffff9f40 │ │ │ │ + @ instruction: 0xffffe340 │ │ │ │ + @ instruction: 0xffff9e9c │ │ │ │ + @ instruction: 0xffff9ff8 │ │ │ │ + @ instruction: 0xffffa0c0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 35d54 <__cxa_atexit@plt+0x295a4> │ │ │ │ - ldr r3, [pc, #72] @ 35d64 <__cxa_atexit@plt+0x295b4> │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3385c <__cxa_atexit@plt+0x270ac> │ │ │ │ + ldr r3, [pc, #108] @ 33874 <__cxa_atexit@plt+0x270c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 35d38 <__cxa_atexit@plt+0x29588> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 35d48 <__cxa_atexit@plt+0x29598> │ │ │ │ - ldr r7, [r9, #2] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr lr, [pc, #104] @ 33878 <__cxa_atexit@plt+0x270c8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #100] @ 3387c <__cxa_atexit@plt+0x270cc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #20]! │ │ │ │ + sub r3, r6, #38 @ 0x26 │ │ │ │ + sub r2, r6, #31 │ │ │ │ + ldr r1, [pc, #80] @ 33880 <__cxa_atexit@plt+0x270d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r7, #-16] │ │ │ │ + str r8, [r7, #-12] │ │ │ │ + str lr, [r7, #-8] │ │ │ │ + str r8, [r7, #-4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r2, [r7, #20] │ │ │ │ + str r3, [r7, #24] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb6c4 <__cxa_atexit@plt+0x3def14> │ │ │ │ - ldr r7, [pc, #12] @ 35d68 <__cxa_atexit@plt+0x295b8> │ │ │ │ + ldr r7, [pc, #32] @ 33884 <__cxa_atexit@plt+0x270d4> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - addseq pc, ip, #172, 6 @ 0xb0000002 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 35d8c <__cxa_atexit@plt+0x295dc> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb6c4 <__cxa_atexit@plt+0x3def14> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + @ instruction: 0xfffffdbc │ │ │ │ + @ instruction: 0xfffffd50 │ │ │ │ + adcseq r3, lr, #36, 16 @ 0x240000 │ │ │ │ + addseq r0, sp, #144, 24 @ 0x9000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 35e08 <__cxa_atexit@plt+0x29658> │ │ │ │ - ldr r3, [pc, #96] @ 35e18 <__cxa_atexit@plt+0x29668> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 35de0 <__cxa_atexit@plt+0x29630> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 35df4 <__cxa_atexit@plt+0x29644> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 35e20 <__cxa_atexit@plt+0x29670> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 33954 <__cxa_atexit@plt+0x271a4> │ │ │ │ + ldr r7, [pc, #216] @ 33984 <__cxa_atexit@plt+0x271d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 35e1c <__cxa_atexit@plt+0x2966c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r2, [pc, #208] @ 33988 <__cxa_atexit@plt+0x271d8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #129 @ 0x81 │ │ │ │ + ldr r1, [pc, #200] @ 3398c <__cxa_atexit@plt+0x271dc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub lr, r3, #16 │ │ │ │ + stm lr, {r1, r2, r9} │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #68 @ 0x44 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 33968 <__cxa_atexit@plt+0x271b8> │ │ │ │ + ldr r7, [pc, #176] @ 33998 <__cxa_atexit@plt+0x271e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #172] @ 3399c <__cxa_atexit@plt+0x271ec> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #168] @ 339a0 <__cxa_atexit@plt+0x271f0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #164] @ 339a4 <__cxa_atexit@plt+0x271f4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #160] @ 339a8 <__cxa_atexit@plt+0x271f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #12]! │ │ │ │ + sub r7, r3, #62 @ 0x3e │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + stmdb r6, {r1, r8} │ │ │ │ + mov r1, r6 │ │ │ │ + str r0, [r1, #12]! │ │ │ │ + mov r0, r6 │ │ │ │ + str r2, [r0, #24]! │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + str r1, [r6, #56] @ 0x38 │ │ │ │ + sub r7, r3, #18 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff6dc <__cxa_atexit@plt+0x3f2f2c> │ │ │ │ + ldr r7, [pc, #56] @ 33994 <__cxa_atexit@plt+0x271e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 35e24 <__cxa_atexit@plt+0x29674> │ │ │ │ + ldr r7, [pc, #32] @ 33990 <__cxa_atexit@plt+0x271e0> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #68 @ 0x44 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - adcseq r1, lr, #120, 2 │ │ │ │ - adcseq r1, lr, #24, 4 @ 0x80000001 │ │ │ │ - addseq pc, ip, #252, 4 @ 0xc000000f │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 35e5c <__cxa_atexit@plt+0x296ac> │ │ │ │ + adcseq r3, lr, #84, 12 @ 0x5400000 │ │ │ │ + adcseq r3, lr, #156, 12 @ 0x9c00000 │ │ │ │ + adcseq r3, lr, #140, 14 @ 0x2300000 │ │ │ │ + addseq r0, sp, #124, 22 @ 0x1f000 │ │ │ │ + addseq r0, sp, #156, 22 @ 0x27000 │ │ │ │ + @ instruction: 0xffff9d88 │ │ │ │ + @ instruction: 0xffffe188 │ │ │ │ + @ instruction: 0xffff9ce4 │ │ │ │ + @ instruction: 0xffff9e40 │ │ │ │ + @ instruction: 0xffff9f08 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 33a6c <__cxa_atexit@plt+0x272bc> │ │ │ │ + ldr r2, [pc, #200] @ 33a94 <__cxa_atexit@plt+0x272e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 35e60 <__cxa_atexit@plt+0x296b0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - adcseq r1, lr, #200, 2 @ 0x32 │ │ │ │ - adcseq r1, lr, #52, 2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 35ed8 <__cxa_atexit@plt+0x29728> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 35ee4 <__cxa_atexit@plt+0x29734> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #92] @ 35ef4 <__cxa_atexit@plt+0x29744> │ │ │ │ + ldr r1, [pc, #196] @ 33a98 <__cxa_atexit@plt+0x272e8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r8, [r7, #16] │ │ │ │ - ldr lr, [pc, #72] @ 35ef8 <__cxa_atexit@plt+0x29748> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r0, r6, #7 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - ldr r0, [pc, #60] @ 35efc <__cxa_atexit@plt+0x2974c> │ │ │ │ + add r1, r1, #129 @ 0x81 │ │ │ │ + ldr r0, [pc, #188] @ 33a9c <__cxa_atexit@plt+0x272ec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb78c <__cxa_atexit@plt+0x3defdc> │ │ │ │ + stmdb r3, {r0, r1, r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #68 @ 0x44 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 33a78 <__cxa_atexit@plt+0x272c8> │ │ │ │ + ldr r7, [pc, #164] @ 33aa4 <__cxa_atexit@plt+0x272f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #160] @ 33aa8 <__cxa_atexit@plt+0x272f8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #156] @ 33aac <__cxa_atexit@plt+0x272fc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #152] @ 33ab0 <__cxa_atexit@plt+0x27300> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #148] @ 33ab4 <__cxa_atexit@plt+0x27304> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #12]! │ │ │ │ + sub r7, r3, #62 @ 0x3e │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + stmdb r6, {r1, r8} │ │ │ │ + mov r1, r6 │ │ │ │ + str r0, [r1, #12]! │ │ │ │ + mov r0, r6 │ │ │ │ + str r2, [r0, #24]! │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + str r1, [r6, #56] @ 0x38 │ │ │ │ + sub r7, r3, #18 │ │ │ │ mov r6, r3 │ │ │ │ + b 3ff6fc <__cxa_atexit@plt+0x3f2f4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #32] @ 33aa0 <__cxa_atexit@plt+0x272f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #68 @ 0x44 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq r1, lr, #184 @ 0xb8 │ │ │ │ - adcseq r1, lr, #64, 4 │ │ │ │ - adcseq r1, lr, #120 @ 0x78 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + adcseq r3, lr, #132, 10 @ 0x21000000 │ │ │ │ + adcseq r3, lr, #128, 10 @ 0x20000000 │ │ │ │ + adcseq r3, lr, #88, 10 @ 0x16000000 │ │ │ │ + addseq r0, sp, #108, 20 @ 0x6c000 │ │ │ │ + @ instruction: 0xffff9c70 │ │ │ │ + @ instruction: 0xffffe070 │ │ │ │ + @ instruction: 0xffff9bcc │ │ │ │ + @ instruction: 0xffff9d28 │ │ │ │ + @ instruction: 0xffff9df0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 35fa8 <__cxa_atexit@plt+0x297f8> │ │ │ │ - ldr r3, [pc, #176] @ 35fd0 <__cxa_atexit@plt+0x29820> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 35f84 <__cxa_atexit@plt+0x297d4> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 35f94 <__cxa_atexit@plt+0x297e4> │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 35fb8 <__cxa_atexit@plt+0x29808> │ │ │ │ - ldr lr, [pc, #144] @ 35fdc <__cxa_atexit@plt+0x2982c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r9, #2] │ │ │ │ - ldr r1, [r9, #6] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #120] @ 35fe0 <__cxa_atexit@plt+0x29830> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - add r2, r6, #12 │ │ │ │ - stm r2, {r1, r7, lr} │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 35fd8 <__cxa_atexit@plt+0x29828> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 35fd4 <__cxa_atexit@plt+0x29824> │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 33af0 <__cxa_atexit@plt+0x27340> │ │ │ │ + ldr r2, [pc, #40] @ 33b08 <__cxa_atexit@plt+0x27358> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff6f4 <__cxa_atexit@plt+0x3f2f44> │ │ │ │ + ldr r7, [pc, #20] @ 33b0c <__cxa_atexit@plt+0x2735c> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - addseq pc, ip, #40, 4 @ 0x80000002 │ │ │ │ - adcseq r0, lr, #240, 30 @ 0x3c0 │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - adcseq r0, lr, #184, 30 @ 0x2e0 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + addseq r0, sp, #4, 20 @ 0x4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3604c <__cxa_atexit@plt+0x2989c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 36060 <__cxa_atexit@plt+0x298b0> │ │ │ │ - ldr r2, [pc, #100] @ 36074 <__cxa_atexit@plt+0x298c4> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 33bd0 <__cxa_atexit@plt+0x27420> │ │ │ │ + ldr r2, [pc, #200] @ 33bf8 <__cxa_atexit@plt+0x27448> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #196] @ 33bfc <__cxa_atexit@plt+0x2744c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #129 @ 0x81 │ │ │ │ + ldr r0, [pc, #188] @ 33c00 <__cxa_atexit@plt+0x27450> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r3, {r0, r1, r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #68 @ 0x44 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 33bdc <__cxa_atexit@plt+0x2742c> │ │ │ │ + ldr r7, [pc, #164] @ 33c08 <__cxa_atexit@plt+0x27458> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #160] @ 33c0c <__cxa_atexit@plt+0x2745c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #156] @ 33c10 <__cxa_atexit@plt+0x27460> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #152] @ 33c14 <__cxa_atexit@plt+0x27464> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #148] @ 33c18 <__cxa_atexit@plt+0x27468> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr lr, [pc, #76] @ 36078 <__cxa_atexit@plt+0x298c8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + str r7, [r6, #12]! │ │ │ │ + sub r7, r3, #62 @ 0x3e │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + stmdb r6, {r1, r8} │ │ │ │ + mov r1, r6 │ │ │ │ + str r0, [r1, #12]! │ │ │ │ + mov r0, r6 │ │ │ │ + str r2, [r0, #24]! │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + str r1, [r6, #56] @ 0x38 │ │ │ │ + sub r7, r3, #18 │ │ │ │ mov r6, r3 │ │ │ │ + b 3ff6fc <__cxa_atexit@plt+0x3f2f4c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 36070 <__cxa_atexit@plt+0x298c0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ + ldr r7, [pc, #32] @ 33c04 <__cxa_atexit@plt+0x27454> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #68 @ 0x44 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r0, lr, #56, 30 @ 0xe0 │ │ │ │ - @ instruction: 0xfffffe58 │ │ │ │ - adcseq r0, lr, #244, 28 @ 0xf40 │ │ │ │ + bx r0 │ │ │ │ + adcseq r3, lr, #32, 8 @ 0x20000000 │ │ │ │ + adcseq r3, lr, #28, 8 @ 0x1c000000 │ │ │ │ + adcseq r3, lr, #244, 6 @ 0xd0000003 │ │ │ │ + addseq r0, sp, #8, 18 @ 0x20000 │ │ │ │ + @ instruction: 0xffff9b0c │ │ │ │ + @ instruction: 0xffffdf0c │ │ │ │ + @ instruction: 0xffff9a68 │ │ │ │ + @ instruction: 0xffff9bc4 │ │ │ │ + @ instruction: 0xffff9c8c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 360e4 <__cxa_atexit@plt+0x29934> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #88] @ 360fc <__cxa_atexit@plt+0x2994c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - sub r3, r5, #24 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 360f0 <__cxa_atexit@plt+0x29940> │ │ │ │ - ldr r3, [pc, #68] @ 36100 <__cxa_atexit@plt+0x29950> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 360d8 <__cxa_atexit@plt+0x29928> │ │ │ │ - mov r7, r8 │ │ │ │ - b 362bc <__cxa_atexit@plt+0x29b0c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + bhi 33c6c <__cxa_atexit@plt+0x274bc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 33c74 <__cxa_atexit@plt+0x274c4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 33c78 <__cxa_atexit@plt+0x274c8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 33c7c <__cxa_atexit@plt+0x274cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + adcseq r3, lr, #16, 6 @ 0x40000000 │ │ │ │ + adcseq r3, lr, #12, 6 @ 0x30000000 │ │ │ │ + adcseq r3, lr, #216, 6 @ 0x60000003 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 33cd0 <__cxa_atexit@plt+0x27520> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 33cd8 <__cxa_atexit@plt+0x27528> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 33cdc <__cxa_atexit@plt+0x2752c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 33ce0 <__cxa_atexit@plt+0x27530> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r0, lr, #172, 28 @ 0xac0 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ + adcseq r3, lr, #172, 4 @ 0xc000000a │ │ │ │ + adcseq r3, lr, #168, 4 @ 0x8000000a │ │ │ │ + adcseq r3, lr, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 36134 <__cxa_atexit@plt+0x29984> │ │ │ │ + bhi 33d18 <__cxa_atexit@plt+0x27568> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 3613c <__cxa_atexit@plt+0x2998c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 33d20 <__cxa_atexit@plt+0x27570> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 135a08 <__cxa_atexit@plt+0x129258> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r0, lr, #40, 28 @ 0x280 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + adcseq r3, lr, #72, 4 @ 0x80000004 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 361e8 <__cxa_atexit@plt+0x29a38> │ │ │ │ + bhi 33da8 <__cxa_atexit@plt+0x275f8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 361f0 <__cxa_atexit@plt+0x29a40> │ │ │ │ - ldr lr, [pc, #144] @ 36204 <__cxa_atexit@plt+0x29a54> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - ldr r0, [pc, #136] @ 36208 <__cxa_atexit@plt+0x29a58> │ │ │ │ + bcc 33db0 <__cxa_atexit@plt+0x27600> │ │ │ │ + ldr r1, [pc, #108] @ 33dc4 <__cxa_atexit@plt+0x27614> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ 33dc8 <__cxa_atexit@plt+0x27618> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #-8] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r9, [pc, #116] @ 3620c <__cxa_atexit@plt+0x29a5c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str lr, [r2, #-12] │ │ │ │ - str r9, [r3, #16]! │ │ │ │ - sub r2, r6, #33 @ 0x21 │ │ │ │ - ldr lr, [pc, #100] @ 36210 <__cxa_atexit@plt+0x29a60> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #96] @ 36214 <__cxa_atexit@plt+0x29a64> │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 33dcc <__cxa_atexit@plt+0x2761c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #3 │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - str r0, [r3, #-4] │ │ │ │ - add r0, r3, #8 │ │ │ │ - stm r0, {r8, sl, lr} │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - ldr r3, [pc, #60] @ 36218 <__cxa_atexit@plt+0x29a68> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #145 @ 0x91 │ │ │ │ - sub r9, r6, #5 │ │ │ │ - b 1352a8 <__cxa_atexit@plt+0x128af8> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 33dd0 <__cxa_atexit@plt+0x27620> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub sl, r6, #6 │ │ │ │ + b 3ff6f4 <__cxa_atexit@plt+0x3f2f44> │ │ │ │ mov r6, r3 │ │ │ │ - b 361f8 <__cxa_atexit@plt+0x29a48> │ │ │ │ - mov r5, #40 @ 0x28 │ │ │ │ + b 33db8 <__cxa_atexit@plt+0x27608> │ │ │ │ + mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - adcseq r0, lr, #208, 26 @ 0x3400 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - adcseq r0, lr, #212, 28 @ 0xd40 │ │ │ │ - adcseq r0, lr, #208, 28 @ 0xd00 │ │ │ │ - adcseq r0, lr, #120, 26 @ 0x1e00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq r3, lr, #240, 2 @ 0x3c │ │ │ │ + adcseq r3, lr, #196, 4 @ 0x4000000c │ │ │ │ + adcseq r3, lr, #192, 2 @ 0x30 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 36250 <__cxa_atexit@plt+0x29aa0> │ │ │ │ - ldr r2, [pc, #28] @ 3625c <__cxa_atexit@plt+0x29aac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + bcc 33e44 <__cxa_atexit@plt+0x27694> │ │ │ │ + ldr lr, [pc, #92] @ 33e54 <__cxa_atexit@plt+0x276a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 33e58 <__cxa_atexit@plt+0x276a8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 33e5c <__cxa_atexit@plt+0x276ac> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r2, r8, lr} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r0, lr, #72, 28 @ 0x480 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 362a8 <__cxa_atexit@plt+0x29af8> │ │ │ │ - ldr r3, [pc, #48] @ 362b0 <__cxa_atexit@plt+0x29b00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 3629c <__cxa_atexit@plt+0x29aec> │ │ │ │ - mov r7, r8 │ │ │ │ - b 362bc <__cxa_atexit@plt+0x29b0c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + adcseq r3, lr, #44, 4 @ 0xc0000002 │ │ │ │ + adcseq r3, lr, #40, 2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 33ec0 <__cxa_atexit@plt+0x27710> │ │ │ │ + ldr sl, [pc, #72] @ 33ed0 <__cxa_atexit@plt+0x27720> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr lr, [pc, #52] @ 33ed4 <__cxa_atexit@plt+0x27724> │ │ │ │ + add lr, pc, lr │ │ │ │ + str sl, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r8, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + str r2, [r9, #24] │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + rsbeq r9, r9, #-2080374783 @ 0x84000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 36360 <__cxa_atexit@plt+0x29bb0> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r1, [pc, #184] @ 36394 <__cxa_atexit@plt+0x29be4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 36374 <__cxa_atexit@plt+0x29bc4> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 33f3c <__cxa_atexit@plt+0x2778c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #48 @ 0x30 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 36380 <__cxa_atexit@plt+0x29bd0> │ │ │ │ - ldr lr, [pc, #148] @ 3639c <__cxa_atexit@plt+0x29bec> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldm r5, {r1, r8} │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #120] @ 363a0 <__cxa_atexit@plt+0x29bf0> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - ldr r0, [pc, #108] @ 363a4 <__cxa_atexit@plt+0x29bf4> │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 33f48 <__cxa_atexit@plt+0x27798> │ │ │ │ + ldr r1, [pc, #80] @ 33f58 <__cxa_atexit@plt+0x277a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 33f5c <__cxa_atexit@plt+0x277ac> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 33f60 <__cxa_atexit@plt+0x277b0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - mov r1, r6 │ │ │ │ - str lr, [r1, #16]! │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - add lr, r6, #36 @ 0x24 │ │ │ │ - stm lr, {r0, r1, r6} │ │ │ │ - sub r7, r3, #6 │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #48] @ 36398 <__cxa_atexit@plt+0x29be8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ + adcseq r3, lr, #72 @ 0x48 │ │ │ │ + adcseq r3, lr, #52, 2 │ │ │ │ + adcseq r3, lr, #36 @ 0x24 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 33fe8 <__cxa_atexit@plt+0x27838> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 33ff0 <__cxa_atexit@plt+0x27840> │ │ │ │ + ldr r1, [pc, #108] @ 34004 <__cxa_atexit@plt+0x27854> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ 34008 <__cxa_atexit@plt+0x27858> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 3400c <__cxa_atexit@plt+0x2785c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 34010 <__cxa_atexit@plt+0x27860> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub sl, r6, #6 │ │ │ │ + b 3ff6f4 <__cxa_atexit@plt+0x3f2f44> │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - adcseq r0, lr, #152, 22 @ 0x26000 │ │ │ │ - @ instruction: 0xfffffd78 │ │ │ │ - @ instruction: 0xfffffe1c │ │ │ │ - adcseq r0, lr, #20, 24 @ 0x1400 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 33ff8 <__cxa_atexit@plt+0x27848> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r2, lr, #176, 30 @ 0x2c0 │ │ │ │ + adcseq r3, lr, #132 @ 0x84 │ │ │ │ + adcseq r2, lr, #128, 30 @ 0x200 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 34084 <__cxa_atexit@plt+0x278d4> │ │ │ │ + ldr lr, [pc, #92] @ 34094 <__cxa_atexit@plt+0x278e4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 34098 <__cxa_atexit@plt+0x278e8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 3409c <__cxa_atexit@plt+0x278ec> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r2, r8, lr} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + adcseq r2, lr, #236, 30 @ 0x3b0 │ │ │ │ + adcseq r2, lr, #232, 28 @ 0xe80 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 34110 <__cxa_atexit@plt+0x27960> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3641c <__cxa_atexit@plt+0x29c6c> │ │ │ │ - ldr r8, [pc, #92] @ 36428 <__cxa_atexit@plt+0x29c78> │ │ │ │ + bcc 34118 <__cxa_atexit@plt+0x27968> │ │ │ │ + ldr lr, [pc, #88] @ 3412c <__cxa_atexit@plt+0x2797c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ 34130 <__cxa_atexit@plt+0x27980> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add sl, r7, #16 │ │ │ │ + ldm sl, {r0, r2, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + ldr r8, [pc, #56] @ 34134 <__cxa_atexit@plt+0x27984> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #88] @ 3642c <__cxa_atexit@plt+0x29c7c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #84] @ 36430 <__cxa_atexit@plt+0x29c80> │ │ │ │ + str r3, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + add lr, r9, #16 │ │ │ │ + stm lr, {r0, r2, sl} │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + b 34120 <__cxa_atexit@plt+0x27970> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r2, lr, #116, 28 @ 0x740 │ │ │ │ + rsbeq r9, r9, #1073741825 @ 0x40000001 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 341ac <__cxa_atexit@plt+0x279fc> │ │ │ │ + ldr lr, [pc, #92] @ 341bc <__cxa_atexit@plt+0x27a0c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r9, [r7, #15] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r7, [pc, #68] @ 341c0 <__cxa_atexit@plt+0x27a10> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr lr, [pc, #60] @ 341c4 <__cxa_atexit@plt+0x27a14> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r2} │ │ │ │ - mov r7, r3 │ │ │ │ - str r8, [r7, #16]! │ │ │ │ + ldr ip, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - add r1, r3, #24 │ │ │ │ - stm r1, {r0, r9, sl, lr} │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - str r3, [r3, #44] @ 0x2c │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r0, r8, r9, lr} │ │ │ │ + str r7, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffd78 │ │ │ │ - @ instruction: 0xfffffcac │ │ │ │ - adcseq r0, lr, #112, 22 @ 0x1c000 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r2, lr, #208, 28 @ 0xd00 │ │ │ │ + adcseq r2, lr, #196, 26 @ 0x3100 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 36464 <__cxa_atexit@plt+0x29cb4> │ │ │ │ + bhi 34218 <__cxa_atexit@plt+0x27a68> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 3646c <__cxa_atexit@plt+0x29cbc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 34220 <__cxa_atexit@plt+0x27a70> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 34224 <__cxa_atexit@plt+0x27a74> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 34228 <__cxa_atexit@plt+0x27a78> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 135b70 <__cxa_atexit@plt+0x1293c0> │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r0, lr, #248, 20 @ 0xf8000 │ │ │ │ + adcseq r2, lr, #100, 26 @ 0x1900 │ │ │ │ + adcseq r2, lr, #96, 26 @ 0x1800 │ │ │ │ + adcseq r2, lr, #44, 28 @ 0x2c0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 34288 <__cxa_atexit@plt+0x27ad8> │ │ │ │ + ldr r2, [pc, #48] @ 34298 <__cxa_atexit@plt+0x27ae8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #44] @ 3429c <__cxa_atexit@plt+0x27aec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + rsbeq r9, r9, #54 @ 0x36 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r6, r5, #16 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 36504 <__cxa_atexit@plt+0x29d54> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 36510 <__cxa_atexit@plt+0x29d60> │ │ │ │ - ldr r1, [pc, #140] @ 3652c <__cxa_atexit@plt+0x29d7c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #136] @ 36530 <__cxa_atexit@plt+0x29d80> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bcc 342e8 <__cxa_atexit@plt+0x27b38> │ │ │ │ + ldr r1, [pc, #52] @ 342f8 <__cxa_atexit@plt+0x27b48> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r7, [pc, #120] @ 36534 <__cxa_atexit@plt+0x29d84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-12]! │ │ │ │ - sub r1, r3, #16 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 36520 <__cxa_atexit@plt+0x29d70> │ │ │ │ - ldr r3, [pc, #88] @ 36538 <__cxa_atexit@plt+0x29d88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 364f8 <__cxa_atexit@plt+0x29d48> │ │ │ │ - mov r7, r8 │ │ │ │ - b 362bc <__cxa_atexit@plt+0x29b0c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #36] @ 342fc <__cxa_atexit@plt+0x27b4c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, r3 │ │ │ │ + adcseq r2, lr, #132, 26 @ 0x2100 │ │ │ │ + adcseq r2, lr, #116, 24 @ 0x7400 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 34360 <__cxa_atexit@plt+0x27bb0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3436c <__cxa_atexit@plt+0x27bbc> │ │ │ │ + ldr r2, [pc, #76] @ 3437c <__cxa_atexit@plt+0x27bcc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 34380 <__cxa_atexit@plt+0x27bd0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ 34384 <__cxa_atexit@plt+0x27bd4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + adcseq r2, lr, #24, 24 @ 0x1800 │ │ │ │ + rsbeq r8, r9, #360 @ 0x168 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 343ec <__cxa_atexit@plt+0x27c3c> │ │ │ │ + ldr r2, [pc, #76] @ 343fc <__cxa_atexit@plt+0x27c4c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 34400 <__cxa_atexit@plt+0x27c50> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ 34404 <__cxa_atexit@plt+0x27c54> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdc8 │ │ │ │ - adcseq r0, lr, #168, 20 @ 0xa8000 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0xfffffdd8 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq r2, lr, #148, 24 @ 0x9400 │ │ │ │ + adcseq r2, lr, #124, 22 @ 0x1f000 │ │ │ │ + andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 344ac <__cxa_atexit@plt+0x27cfc> │ │ │ │ + mov r7, r5 │ │ │ │ + str r8, [r7, #-12]! │ │ │ │ + stmib r7, {r9, sl} │ │ │ │ + and r3, sl, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 365e4 <__cxa_atexit@plt+0x29e34> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r1, [pc, #200] @ 36628 <__cxa_atexit@plt+0x29e78> │ │ │ │ + bne 34484 <__cxa_atexit@plt+0x27cd4> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 344bc <__cxa_atexit@plt+0x27d0c> │ │ │ │ + ldr r1, [pc, #132] @ 344d8 <__cxa_atexit@plt+0x27d28> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 365f8 <__cxa_atexit@plt+0x29e48> │ │ │ │ - ldr r1, [r5] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 36604 <__cxa_atexit@plt+0x29e54> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 36614 <__cxa_atexit@plt+0x29e64> │ │ │ │ - ldr lr, [pc, #152] @ 36630 <__cxa_atexit@plt+0x29e80> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - sub r8, r3, #17 │ │ │ │ - ldr lr, [pc, #128] @ 36634 <__cxa_atexit@plt+0x29e84> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #124] @ 36638 <__cxa_atexit@plt+0x29e88> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - add r9, r6, #8 │ │ │ │ - stm r9, {r2, r7, lr} │ │ │ │ - add r2, r6, #20 │ │ │ │ - stm r2, {r0, r6, lr} │ │ │ │ - str r1, [r6, #32] │ │ │ │ - str r8, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #5 │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + mov r2, r6 │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r7, [r2, #12] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble 34490 <__cxa_atexit@plt+0x27ce0> │ │ │ │ + ldr r1, [pc, #96] @ 344e0 <__cxa_atexit@plt+0x27d30> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 34498 <__cxa_atexit@plt+0x27ce8> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 34588 <__cxa_atexit@plt+0x27dd8> │ │ │ │ + ldr r1, [pc, #68] @ 344dc <__cxa_atexit@plt+0x27d2c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #64] @ 3662c <__cxa_atexit@plt+0x29e7c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r1, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #52] @ 344e8 <__cxa_atexit@plt+0x27d38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r6, [pc, #32] @ 344e4 <__cxa_atexit@plt+0x27d34> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - adcseq r0, lr, #8, 22 @ 0x2000 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - adcseq r0, lr, #204, 20 @ 0xcc000 │ │ │ │ - adcseq r0, lr, #60, 22 @ 0xf000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffd78 │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + addseq r0, sp, #76 @ 0x4c │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 366b8 <__cxa_atexit@plt+0x29f08> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 366c8 <__cxa_atexit@plt+0x29f18> │ │ │ │ - ldr lr, [pc, #108] @ 366d8 <__cxa_atexit@plt+0x29f28> │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 34560 <__cxa_atexit@plt+0x27db0> │ │ │ │ + ldr lr, [pc, #100] @ 34578 <__cxa_atexit@plt+0x27dc8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - sub r8, r3, #17 │ │ │ │ - ldr lr, [pc, #84] @ 366dc <__cxa_atexit@plt+0x29f2c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #80] @ 366e0 <__cxa_atexit@plt+0x29f30> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - add r9, r6, #8 │ │ │ │ - stm r9, {r1, r7, lr} │ │ │ │ - add r1, r6, #20 │ │ │ │ - stm r1, {r0, r6, lr} │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r8, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldmib r5, {r0, r1} │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + mov r3, r2 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble 34548 <__cxa_atexit@plt+0x27d98> │ │ │ │ + ldr r1, [pc, #60] @ 34580 <__cxa_atexit@plt+0x27dd0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 34550 <__cxa_atexit@plt+0x27da0> │ │ │ │ + ldr r1, [pc, #44] @ 3457c <__cxa_atexit@plt+0x27dcc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r2, #20] │ │ │ │ + str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffdcc │ │ │ │ - adcseq r0, lr, #248, 18 @ 0x3e0000 │ │ │ │ - adcseq r0, lr, #104, 20 @ 0x68000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 36784 <__cxa_atexit@plt+0x29fd4> │ │ │ │ - ldr r3, [pc, #168] @ 367ac <__cxa_atexit@plt+0x29ffc> │ │ │ │ + ldr r3, [pc, #28] @ 34584 <__cxa_atexit@plt+0x27dd4> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 36760 <__cxa_atexit@plt+0x29fb0> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 36770 <__cxa_atexit@plt+0x29fc0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 36794 <__cxa_atexit@plt+0x29fe4> │ │ │ │ - ldr r7, [pc, #136] @ 367b8 <__cxa_atexit@plt+0x2a008> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #132] @ 367bc <__cxa_atexit@plt+0x2a00c> │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffcb8 │ │ │ │ + @ instruction: 0xfffffcf8 │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + mov fp, r7 │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 34638 <__cxa_atexit@plt+0x27e88> │ │ │ │ + ldr r0, [pc, #164] @ 34650 <__cxa_atexit@plt+0x27ea0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r8, [pc, #148] @ 34654 <__cxa_atexit@plt+0x27ea4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r3, r1 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + ldm r5, {r0, r9} │ │ │ │ + ldr sl, [pc, #132] @ 34658 <__cxa_atexit@plt+0x27ea8> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r2, r3 │ │ │ │ + str r8, [r2, #28]! │ │ │ │ + mov r0, r3 │ │ │ │ + str sl, [r0, #12]! │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + cmp r9, #10 │ │ │ │ + ble 34614 <__cxa_atexit@plt+0x27e64> │ │ │ │ + ldr r8, [pc, #80] @ 34660 <__cxa_atexit@plt+0x27eb0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3461c <__cxa_atexit@plt+0x27e6c> │ │ │ │ + ldr r8, [pc, #64] @ 3465c <__cxa_atexit@plt+0x27eac> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r8, [r1, #48] @ 0x30 │ │ │ │ + str r3, [r1, #52] @ 0x34 │ │ │ │ + str lr, [r1, #56] @ 0x38 │ │ │ │ + str r2, [r1, #60] @ 0x3c │ │ │ │ + str r0, [r1, #64] @ 0x40 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #36] @ 34664 <__cxa_atexit@plt+0x27eb4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #64 @ 0x40 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffff568 │ │ │ │ + @ instruction: 0xfffff6c4 │ │ │ │ + @ instruction: 0xfffff64c │ │ │ │ + @ instruction: 0xfffff84c │ │ │ │ + @ instruction: 0xfffffb30 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 34588 <__cxa_atexit@plt+0x27dd8> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 34740 <__cxa_atexit@plt+0x27f90> │ │ │ │ + ldr r2, [pc, #200] @ 34768 <__cxa_atexit@plt+0x27fb8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r1, [pc, #196] @ 3476c <__cxa_atexit@plt+0x27fbc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #129 @ 0x81 │ │ │ │ + ldr r0, [pc, #188] @ 34770 <__cxa_atexit@plt+0x27fc0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r3, {r0, r1, r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #72 @ 0x48 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 3474c <__cxa_atexit@plt+0x27f9c> │ │ │ │ + ldr r7, [pc, #164] @ 34778 <__cxa_atexit@plt+0x27fc8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #160] @ 3477c <__cxa_atexit@plt+0x27fcc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #156] @ 34780 <__cxa_atexit@plt+0x27fd0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #152] @ 34784 <__cxa_atexit@plt+0x27fd4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #148] @ 34788 <__cxa_atexit@plt+0x27fd8> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #24]! │ │ │ │ + mov r1, r6 │ │ │ │ + str r0, [r1, #36]! @ 0x24 │ │ │ │ + mov r0, r6 │ │ │ │ + str r2, [r0, #12]! │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str lr, [r6, #48] @ 0x30 │ │ │ │ + str r8, [r6, #52] @ 0x34 │ │ │ │ + str r6, [r6, #56] @ 0x38 │ │ │ │ + add lr, r6, #60 @ 0x3c │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + sub r7, r3, #18 │ │ │ │ mov r6, r3 │ │ │ │ + b 3ff6fc <__cxa_atexit@plt+0x3f2f4c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 367b4 <__cxa_atexit@plt+0x2a004> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 367b0 <__cxa_atexit@plt+0x2a000> │ │ │ │ + ldr r7, [pc, #32] @ 34774 <__cxa_atexit@plt+0x27fc4> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - addseq lr, ip, #112, 20 @ 0x70000 │ │ │ │ - adcseq r0, lr, #20, 16 @ 0x140000 │ │ │ │ - @ instruction: 0xfffffd44 │ │ │ │ - adcseq r0, lr, #232, 14 @ 0x3a00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3681c <__cxa_atexit@plt+0x2a06c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 36830 <__cxa_atexit@plt+0x2a080> │ │ │ │ - ldr r2, [pc, #88] @ 36844 <__cxa_atexit@plt+0x2a094> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #76] @ 36848 <__cxa_atexit@plt+0x2a098> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 36840 <__cxa_atexit@plt+0x2a090> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + adcseq r2, lr, #176, 16 @ 0xb00000 │ │ │ │ + adcseq r2, lr, #172, 16 @ 0xac0000 │ │ │ │ + adcseq r2, lr, #132, 16 @ 0x840000 │ │ │ │ + addseq pc, ip, #180, 26 @ 0x2d00 │ │ │ │ + andeq r0, r0, r0, lsr pc │ │ │ │ + andeq r5, r0, r8, lsl r7 │ │ │ │ + andeq r1, r0, r4, asr #1 │ │ │ │ + andeq r1, r0, ip, lsl #3 │ │ │ │ + andeq r0, r0, r4, ror #31 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 347dc <__cxa_atexit@plt+0x2802c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 347e4 <__cxa_atexit@plt+0x28034> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 347e8 <__cxa_atexit@plt+0x28038> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 347ec <__cxa_atexit@plt+0x2803c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r0, lr, #104, 14 @ 0x1a00000 │ │ │ │ - @ instruction: 0xfffffc88 │ │ │ │ - adcseq r0, lr, #36, 14 @ 0x900000 │ │ │ │ - addseq lr, ip, #172, 18 @ 0x2b0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + adcseq r2, lr, #160, 14 @ 0x2800000 │ │ │ │ + adcseq r2, lr, #156, 14 @ 0x2700000 │ │ │ │ + adcseq r2, lr, #104, 16 @ 0x680000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 36880 <__cxa_atexit@plt+0x2a0d0> │ │ │ │ + bhi 34840 <__cxa_atexit@plt+0x28090> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 34848 <__cxa_atexit@plt+0x28098> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 3484c <__cxa_atexit@plt+0x2809c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 34850 <__cxa_atexit@plt+0x280a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 36888 <__cxa_atexit@plt+0x2a0d8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r2, lr, #60, 14 @ 0xf00000 │ │ │ │ + adcseq r2, lr, #56, 14 @ 0xe00000 │ │ │ │ + adcseq r2, lr, #4, 16 @ 0x40000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 34888 <__cxa_atexit@plt+0x280d8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 34890 <__cxa_atexit@plt+0x280e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 14b56c <__cxa_atexit@plt+0x13edbc> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r0, lr, #224, 12 @ 0xe000000 │ │ │ │ - addseq lr, ip, #104, 18 @ 0x1a0000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 36928 <__cxa_atexit@plt+0x2a178> │ │ │ │ - ldr r3, [pc, #160] @ 36950 <__cxa_atexit@plt+0x2a1a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 36904 <__cxa_atexit@plt+0x2a154> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 36914 <__cxa_atexit@plt+0x2a164> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 36938 <__cxa_atexit@plt+0x2a188> │ │ │ │ - ldr r7, [pc, #128] @ 3695c <__cxa_atexit@plt+0x2a1ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #124] @ 36960 <__cxa_atexit@plt+0x2a1b0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + adcseq r2, lr, #216, 12 @ 0xd800000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 34918 <__cxa_atexit@plt+0x28168> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 34920 <__cxa_atexit@plt+0x28170> │ │ │ │ + ldr r1, [pc, #108] @ 34934 <__cxa_atexit@plt+0x28184> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ 34938 <__cxa_atexit@plt+0x28188> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 3493c <__cxa_atexit@plt+0x2818c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 34940 <__cxa_atexit@plt+0x28190> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub sl, r6, #6 │ │ │ │ + b 3ff6f4 <__cxa_atexit@plt+0x3f2f44> │ │ │ │ mov r6, r3 │ │ │ │ + b 34928 <__cxa_atexit@plt+0x28178> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 36958 <__cxa_atexit@plt+0x2a1a8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq r2, lr, #128, 12 @ 0x8000000 │ │ │ │ + adcseq r2, lr, #84, 14 @ 0x1500000 │ │ │ │ + adcseq r2, lr, #80, 12 @ 0x5000000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 349b4 <__cxa_atexit@plt+0x28204> │ │ │ │ + ldr lr, [pc, #92] @ 349c4 <__cxa_atexit@plt+0x28214> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 349c8 <__cxa_atexit@plt+0x28218> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 349cc <__cxa_atexit@plt+0x2821c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r2, r8, lr} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 36954 <__cxa_atexit@plt+0x2a1a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + adcseq r2, lr, #188, 12 @ 0xbc00000 │ │ │ │ + adcseq r2, lr, #184, 10 @ 0x2e000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 34a30 <__cxa_atexit@plt+0x28280> │ │ │ │ + ldr sl, [pc, #72] @ 34a40 <__cxa_atexit@plt+0x28290> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr lr, [pc, #52] @ 34a44 <__cxa_atexit@plt+0x28294> │ │ │ │ + add lr, pc, lr │ │ │ │ + str sl, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r8, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + str r2, [r9, #24] │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - addseq lr, ip, #220, 16 @ 0xdc0000 │ │ │ │ - adcseq r0, lr, #112, 12 @ 0x7000000 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - adcseq r0, lr, #60, 12 @ 0x3c00000 │ │ │ │ - addseq lr, ip, #148, 16 @ 0x940000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 369bc <__cxa_atexit@plt+0x2a20c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 369d0 <__cxa_atexit@plt+0x2a220> │ │ │ │ - ldr r2, [pc, #80] @ 369e4 <__cxa_atexit@plt+0x2a234> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 369e8 <__cxa_atexit@plt+0x2a238> │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + rsbeq r8, r9, #61341696 @ 0x3a80000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 34aac <__cxa_atexit@plt+0x282fc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 34ab8 <__cxa_atexit@plt+0x28308> │ │ │ │ + ldr r1, [pc, #80] @ 34ac8 <__cxa_atexit@plt+0x28318> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 34acc <__cxa_atexit@plt+0x2831c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 34ad0 <__cxa_atexit@plt+0x28320> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 369e0 <__cxa_atexit@plt+0x2a230> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + adcseq r2, lr, #216, 8 @ 0xd8000000 │ │ │ │ + adcseq r2, lr, #196, 10 @ 0x31000000 │ │ │ │ + adcseq r2, lr, #180, 8 @ 0xb4000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 34b58 <__cxa_atexit@plt+0x283a8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 34b60 <__cxa_atexit@plt+0x283b0> │ │ │ │ + ldr r1, [pc, #108] @ 34b74 <__cxa_atexit@plt+0x283c4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ 34b78 <__cxa_atexit@plt+0x283c8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 34b7c <__cxa_atexit@plt+0x283cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 34b80 <__cxa_atexit@plt+0x283d0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub sl, r6, #6 │ │ │ │ + b 3ff6f4 <__cxa_atexit@plt+0x3f2f44> │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r0, lr, #200, 10 @ 0x32000000 │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - adcseq r0, lr, #132, 10 @ 0x21000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 36a2c <__cxa_atexit@plt+0x2a27c> │ │ │ │ - ldr r7, [pc, #48] @ 36a3c <__cxa_atexit@plt+0x2a28c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 36a20 <__cxa_atexit@plt+0x2a270> │ │ │ │ - mov r7, r8 │ │ │ │ - b 36ac8 <__cxa_atexit@plt+0x2a318> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + b 34b68 <__cxa_atexit@plt+0x283b8> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 36a40 <__cxa_atexit@plt+0x2a290> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r2, lr, #64, 8 @ 0x40000000 │ │ │ │ + adcseq r2, lr, #20, 10 @ 0x5000000 │ │ │ │ + adcseq r2, lr, #16, 8 @ 0x10000000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 34bf4 <__cxa_atexit@plt+0x28444> │ │ │ │ + ldr lr, [pc, #92] @ 34c04 <__cxa_atexit@plt+0x28454> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 34c08 <__cxa_atexit@plt+0x28458> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 34c0c <__cxa_atexit@plt+0x2845c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r2, r8, lr} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - addseq lr, ip, #224, 14 @ 0x3800000 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [pc, #100] @ 36ab4 <__cxa_atexit@plt+0x2a304> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r5] │ │ │ │ - str r7, [r5] │ │ │ │ - ands r7, r3, #3 │ │ │ │ - beq 36a8c <__cxa_atexit@plt+0x2a2dc> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 36a98 <__cxa_atexit@plt+0x2a2e8> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #64] @ 36ab8 <__cxa_atexit@plt+0x2a308> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 36aac <__cxa_atexit@plt+0x2a2fc> │ │ │ │ - b 36b5c <__cxa_atexit@plt+0x2a3ac> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + adcseq r2, lr, #124, 8 @ 0x7c000000 │ │ │ │ + adcseq r2, lr, #120, 6 @ 0xe0000001 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 34c80 <__cxa_atexit@plt+0x284d0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 34c88 <__cxa_atexit@plt+0x284d8> │ │ │ │ + ldr lr, [pc, #88] @ 34c9c <__cxa_atexit@plt+0x284ec> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ 34ca0 <__cxa_atexit@plt+0x284f0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add sl, r7, #16 │ │ │ │ + ldm sl, {r0, r2, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + ldr r8, [pc, #56] @ 34ca4 <__cxa_atexit@plt+0x284f4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + add lr, r9, #16 │ │ │ │ + stm lr, {r0, r2, sl} │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + b 34c90 <__cxa_atexit@plt+0x284e0> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 36abc <__cxa_atexit@plt+0x2a30c> │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r2, lr, #4, 6 @ 0x10000000 │ │ │ │ + rsbeq r8, r9, #595591168 @ 0x23800000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 34d1c <__cxa_atexit@plt+0x2856c> │ │ │ │ + ldr lr, [pc, #92] @ 34d2c <__cxa_atexit@plt+0x2857c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r9, [r7, #15] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r7, [pc, #68] @ 34d30 <__cxa_atexit@plt+0x28580> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr lr, [pc, #60] @ 34d34 <__cxa_atexit@plt+0x28584> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r0, r8, r9, lr} │ │ │ │ + str r7, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - adcseq r0, lr, #236, 8 @ 0xec000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 36b20 <__cxa_atexit@plt+0x2a370> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #96] @ 36b48 <__cxa_atexit@plt+0x2a398> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r2, lr, #96, 6 @ 0x80000001 │ │ │ │ + adcseq r2, lr, #84, 4 @ 0x40000005 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 36b34 <__cxa_atexit@plt+0x2a384> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 36b40 <__cxa_atexit@plt+0x2a390> │ │ │ │ - ldr r3, [pc, #64] @ 36b4c <__cxa_atexit@plt+0x2a39c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r8, [r5] │ │ │ │ - stmda r5, {r2, r7} │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 369f8 <__cxa_atexit@plt+0x2a248> │ │ │ │ - ldr r7, [pc, #40] @ 36b50 <__cxa_atexit@plt+0x2a3a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 34e08 <__cxa_atexit@plt+0x28658> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #208] @ 34e30 <__cxa_atexit@plt+0x28680> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #204] @ 34e34 <__cxa_atexit@plt+0x28684> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r9, [pc, #196] @ 34e38 <__cxa_atexit@plt+0x28688> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + str r9, [r3, #-20] @ 0xffffffec │ │ │ │ + sub r9, r3, #16 │ │ │ │ + stm r9, {r0, r2, lr} │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + add r3, r6, #72 @ 0x48 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 34e14 <__cxa_atexit@plt+0x28664> │ │ │ │ + ldr r7, [pc, #164] @ 34e40 <__cxa_atexit@plt+0x28690> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #160] @ 34e44 <__cxa_atexit@plt+0x28694> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #156] @ 34e48 <__cxa_atexit@plt+0x28698> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #152] @ 34e4c <__cxa_atexit@plt+0x2869c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #148] @ 34e50 <__cxa_atexit@plt+0x286a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #24]! │ │ │ │ + mov r1, r6 │ │ │ │ + str r0, [r1, #36]! @ 0x24 │ │ │ │ + mov r0, r6 │ │ │ │ + str r2, [r0, #12]! │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str lr, [r6, #48] @ 0x30 │ │ │ │ + str r8, [r6, #52] @ 0x34 │ │ │ │ + str r6, [r6, #56] @ 0x38 │ │ │ │ + add lr, r6, #60 @ 0x3c │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + sub r7, r3, #18 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff704 <__cxa_atexit@plt+0x3f2f54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, fp │ │ │ │ - b 36a44 <__cxa_atexit@plt+0x2a294> │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - adcseq r0, lr, #100, 8 @ 0x64000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 36bac <__cxa_atexit@plt+0x2a3fc> │ │ │ │ - ldr r2, [pc, #104] @ 36bd8 <__cxa_atexit@plt+0x2a428> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 36bc4 <__cxa_atexit@plt+0x2a414> │ │ │ │ - ldr r7, [pc, #68] @ 36bdc <__cxa_atexit@plt+0x2a42c> │ │ │ │ + ldr r7, [pc, #32] @ 34e3c <__cxa_atexit@plt+0x2868c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 36bb8 <__cxa_atexit@plt+0x2a408> │ │ │ │ - mov r7, r8 │ │ │ │ - b 36ac8 <__cxa_atexit@plt+0x2a318> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 36a44 <__cxa_atexit@plt+0x2a294> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r6, #72 @ 0x48 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 36be0 <__cxa_atexit@plt+0x2a430> │ │ │ │ - add r7, pc, r7 │ │ │ │ + adcseq r2, lr, #240, 2 @ 0x3c │ │ │ │ + adcseq r2, lr, #236, 2 @ 0x3b │ │ │ │ + adcseq r2, lr, #184, 4 @ 0x8000000b │ │ │ │ + addseq pc, ip, #236, 12 @ 0xec00000 │ │ │ │ + andeq r0, r0, r8, ror #16 │ │ │ │ + andeq r5, r0, r0, asr r0 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r4, asr #21 │ │ │ │ + andeq r0, r0, ip, lsl r9 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 34eb0 <__cxa_atexit@plt+0x28700> │ │ │ │ + ldr r2, [pc, #48] @ 34ec0 <__cxa_atexit@plt+0x28710> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #44] @ 34ec4 <__cxa_atexit@plt+0x28714> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - addseq lr, ip, #72, 12 @ 0x4800000 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + rsbeq r8, r9, #68, 8 @ 0x44000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 36c5c <__cxa_atexit@plt+0x2a4ac> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 36c68 <__cxa_atexit@plt+0x2a4b8> │ │ │ │ - ldr lr, [pc, #104] @ 36c78 <__cxa_atexit@plt+0x2a4c8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - ldr r1, [pc, #92] @ 36c7c <__cxa_atexit@plt+0x2a4cc> │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 34f10 <__cxa_atexit@plt+0x28760> │ │ │ │ + ldr r1, [pc, #52] @ 34f20 <__cxa_atexit@plt+0x28770> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #3 │ │ │ │ - sub r9, r3, #13 │ │ │ │ - ldr r8, [pc, #80] @ 36c80 <__cxa_atexit@plt+0x2a4d0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r0, r3, #25 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add sl, r6, #8 │ │ │ │ - stm sl, {r1, r7, lr} │ │ │ │ - str r2, [r6, #20] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r0, r8, r9} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r0, lr, #112, 8 @ 0x70000000 │ │ │ │ - adcseq r0, lr, #112, 8 @ 0x70000000 │ │ │ │ - adcseq r0, lr, #240, 4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 36cc4 <__cxa_atexit@plt+0x2a514> │ │ │ │ - ldr r7, [pc, #48] @ 36cd4 <__cxa_atexit@plt+0x2a524> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 36cb8 <__cxa_atexit@plt+0x2a508> │ │ │ │ - mov r7, r8 │ │ │ │ - b 36d60 <__cxa_atexit@plt+0x2a5b0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 36cd8 <__cxa_atexit@plt+0x2a528> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #36] @ 34f24 <__cxa_atexit@plt+0x28774> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - addseq lr, ip, #92, 10 @ 0x17000000 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [pc, #100] @ 36d4c <__cxa_atexit@plt+0x2a59c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r5] │ │ │ │ - str r7, [r5] │ │ │ │ - ands r7, r3, #3 │ │ │ │ - beq 36d24 <__cxa_atexit@plt+0x2a574> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 36d30 <__cxa_atexit@plt+0x2a580> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #64] @ 36d50 <__cxa_atexit@plt+0x2a5a0> │ │ │ │ + adcseq r2, lr, #92, 2 │ │ │ │ + adcseq r2, lr, #76 @ 0x4c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 34f88 <__cxa_atexit@plt+0x287d8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 34f94 <__cxa_atexit@plt+0x287e4> │ │ │ │ + ldr r2, [pc, #76] @ 34fa4 <__cxa_atexit@plt+0x287f4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 36d44 <__cxa_atexit@plt+0x2a594> │ │ │ │ - b 36df4 <__cxa_atexit@plt+0x2a644> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 36d54 <__cxa_atexit@plt+0x2a5a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r1, [pc, #72] @ 34fa8 <__cxa_atexit@plt+0x287f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ 34fac <__cxa_atexit@plt+0x287fc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - adcseq r0, lr, #84, 4 @ 0x40000005 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 36db8 <__cxa_atexit@plt+0x2a608> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #96] @ 36de0 <__cxa_atexit@plt+0x2a630> │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + adcseq r1, lr, #240, 30 @ 0x3c0 │ │ │ │ + rsbeq r8, r9, #104, 6 @ 0xa0000001 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 35014 <__cxa_atexit@plt+0x28864> │ │ │ │ + ldr r2, [pc, #76] @ 35024 <__cxa_atexit@plt+0x28874> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 36dcc <__cxa_atexit@plt+0x2a61c> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 36dd8 <__cxa_atexit@plt+0x2a628> │ │ │ │ - ldr r3, [pc, #64] @ 36de4 <__cxa_atexit@plt+0x2a634> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r8, [r5] │ │ │ │ - stmda r5, {r2, r7} │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 36c90 <__cxa_atexit@plt+0x2a4e0> │ │ │ │ - ldr r7, [pc, #40] @ 36de8 <__cxa_atexit@plt+0x2a638> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r1, [pc, #72] @ 35028 <__cxa_atexit@plt+0x28878> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ 3502c <__cxa_atexit@plt+0x2887c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq r2, lr, #108 @ 0x6c │ │ │ │ + adcseq r1, lr, #84, 30 @ 0x150 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 35080 <__cxa_atexit@plt+0x288d0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 35088 <__cxa_atexit@plt+0x288d8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 3508c <__cxa_atexit@plt+0x288dc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 35090 <__cxa_atexit@plt+0x288e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, fp │ │ │ │ - b 36cdc <__cxa_atexit@plt+0x2a52c> │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - adcseq r0, lr, #204, 2 @ 0x33 │ │ │ │ + adcseq r1, lr, #252, 28 @ 0xfc0 │ │ │ │ + adcseq r1, lr, #248, 28 @ 0xf80 │ │ │ │ + adcseq r1, lr, #196, 30 @ 0x310 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 36e44 <__cxa_atexit@plt+0x2a694> │ │ │ │ - ldr r2, [pc, #104] @ 36e70 <__cxa_atexit@plt+0x2a6c0> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 350f0 <__cxa_atexit@plt+0x28940> │ │ │ │ + ldr r2, [pc, #48] @ 35100 <__cxa_atexit@plt+0x28950> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 36e5c <__cxa_atexit@plt+0x2a6ac> │ │ │ │ - ldr r7, [pc, #68] @ 36e74 <__cxa_atexit@plt+0x2a6c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 36e50 <__cxa_atexit@plt+0x2a6a0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 36d60 <__cxa_atexit@plt+0x2a5b0> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 36cdc <__cxa_atexit@plt+0x2a52c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 36e78 <__cxa_atexit@plt+0x2a6c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #44] @ 35104 <__cxa_atexit@plt+0x28954> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - addseq lr, ip, #196, 6 @ 0x10000003 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + rsbeq r8, r9, #-536870912 @ 0xe0000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 36f18 <__cxa_atexit@plt+0x2a768> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 36f24 <__cxa_atexit@plt+0x2a774> │ │ │ │ - ldr lr, [pc, #140] @ 36f34 <__cxa_atexit@plt+0x2a784> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #136] @ 36f38 <__cxa_atexit@plt+0x2a788> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - ldr r2, [pc, #124] @ 36f3c <__cxa_atexit@plt+0x2a78c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #3 │ │ │ │ - sub r0, r3, #13 │ │ │ │ - ldr r8, [pc, #112] @ 36f40 <__cxa_atexit@plt+0x2a790> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r1, r3, #37 @ 0x25 │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - sub r0, r3, #25 │ │ │ │ - add r1, lr, #3 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r9, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 35150 <__cxa_atexit@plt+0x289a0> │ │ │ │ + ldr r1, [pc, #52] @ 35160 <__cxa_atexit@plt+0x289b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #36] @ 35164 <__cxa_atexit@plt+0x289b4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - addseq lr, ip, #112, 6 @ 0xc0000001 │ │ │ │ - adcseq r0, lr, #208, 2 @ 0x34 │ │ │ │ - adcseq r0, lr, #208, 2 @ 0x34 │ │ │ │ - adcseq r0, lr, #80 @ 0x50 │ │ │ │ - addseq lr, ip, #180, 4 @ 0x4000000b │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + adcseq r1, lr, #28, 30 @ 0x70 │ │ │ │ + adcseq r1, lr, #12, 28 @ 0xc0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 36f78 <__cxa_atexit@plt+0x2a7c8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 36f80 <__cxa_atexit@plt+0x2a7d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + bhi 351c8 <__cxa_atexit@plt+0x28a18> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 351d4 <__cxa_atexit@plt+0x28a24> │ │ │ │ + ldr r2, [pc, #76] @ 351e4 <__cxa_atexit@plt+0x28a34> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 351e8 <__cxa_atexit@plt+0x28a38> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ 351ec <__cxa_atexit@plt+0x28a3c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 14b56c <__cxa_atexit@plt+0x13edbc> │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq pc, sp, #232, 30 @ 0x3a0 │ │ │ │ - addseq lr, ip, #116, 4 @ 0x40000007 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 36fb8 <__cxa_atexit@plt+0x2a808> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 36fc0 <__cxa_atexit@plt+0x2a810> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 14b56c <__cxa_atexit@plt+0x13edbc> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq pc, sp, #168, 30 @ 0x2a0 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + adcseq r1, lr, #176, 26 @ 0x2c00 │ │ │ │ + rsbeq r8, r9, #-2147483636 @ 0x8000000c │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, r8 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 36ffc <__cxa_atexit@plt+0x2a84c> │ │ │ │ - ldr r3, [pc, #40] @ 37010 <__cxa_atexit@plt+0x2a860> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #32] @ 37014 <__cxa_atexit@plt+0x2a864> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3eb794 <__cxa_atexit@plt+0x3defe4> │ │ │ │ - ldr r7, [pc, #20] @ 37018 <__cxa_atexit@plt+0x2a868> │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 35254 <__cxa_atexit@plt+0x28aa4> │ │ │ │ + ldr r2, [pc, #76] @ 35264 <__cxa_atexit@plt+0x28ab4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 35268 <__cxa_atexit@plt+0x28ab8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ 3526c <__cxa_atexit@plt+0x28abc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - adcseq r0, lr, #8, 2 │ │ │ │ - addseq lr, ip, #40, 4 @ 0x80000002 │ │ │ │ - addseq lr, ip, #8, 4 @ 0x80000000 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq r1, lr, #44, 28 @ 0x2c0 │ │ │ │ + adcseq r1, lr, #20, 26 @ 0x500 │ │ │ │ + andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 35374 <__cxa_atexit@plt+0x28bc4> │ │ │ │ + mov r7, r5 │ │ │ │ + str r8, [r7, #-12]! │ │ │ │ + stmib r7, {r9, sl} │ │ │ │ + and r3, sl, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 37054 <__cxa_atexit@plt+0x2a8a4> │ │ │ │ - ldr r3, [pc, #48] @ 3706c <__cxa_atexit@plt+0x2a8bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ 37070 <__cxa_atexit@plt+0x2a8c0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 3eb79c <__cxa_atexit@plt+0x3defec> │ │ │ │ - ldr r7, [pc, #12] @ 37068 <__cxa_atexit@plt+0x2a8b8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + beq 352f4 <__cxa_atexit@plt+0x28b44> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 35340 <__cxa_atexit@plt+0x28b90> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 35384 <__cxa_atexit@plt+0x28bd4> │ │ │ │ + ldr r1, [pc, #248] @ 353bc <__cxa_atexit@plt+0x28c0c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + mov r2, r6 │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r7, [r2, #12] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble 3534c <__cxa_atexit@plt+0x28b9c> │ │ │ │ + ldr r1, [pc, #212] @ 353c4 <__cxa_atexit@plt+0x28c14> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 35360 <__cxa_atexit@plt+0x28bb0> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 35390 <__cxa_atexit@plt+0x28be0> │ │ │ │ + ldr r1, [pc, #156] @ 353ac <__cxa_atexit@plt+0x28bfc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + mov r2, r6 │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r7, [r2, #12] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble 35358 <__cxa_atexit@plt+0x28ba8> │ │ │ │ + ldr r1, [pc, #120] @ 353b4 <__cxa_atexit@plt+0x28c04> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 35360 <__cxa_atexit@plt+0x28bb0> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 35508 <__cxa_atexit@plt+0x28d58> │ │ │ │ + ldr r1, [pc, #108] @ 353c0 <__cxa_atexit@plt+0x28c10> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 35360 <__cxa_atexit@plt+0x28bb0> │ │ │ │ + ldr r1, [pc, #80] @ 353b0 <__cxa_atexit@plt+0x28c00> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq pc, sp, #48, 30 @ 0xc0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - adcseq r0, lr, #180 @ 0xb4 │ │ │ │ - addseq lr, ip, #176, 2 @ 0x2c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #136] @ 37110 <__cxa_atexit@plt+0x2a960> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 370d0 <__cxa_atexit@plt+0x2a920> │ │ │ │ - ldr r9, [r5] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 370dc <__cxa_atexit@plt+0x2a92c> │ │ │ │ - ldr r2, [pc, #108] @ 3711c <__cxa_atexit@plt+0x2a96c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r2, r7} │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 370f8 <__cxa_atexit@plt+0x2a948> │ │ │ │ - ldr r3, [pc, #88] @ 37120 <__cxa_atexit@plt+0x2a970> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 370e8 <__cxa_atexit@plt+0x2a938> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #80] @ 353cc <__cxa_atexit@plt+0x28c1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #60] @ 353c8 <__cxa_atexit@plt+0x28c18> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b 35398 <__cxa_atexit@plt+0x28be8> │ │ │ │ + ldr r6, [pc, #32] @ 353b8 <__cxa_atexit@plt+0x28c08> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-16]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffa2c │ │ │ │ + @ instruction: 0xfffffb10 │ │ │ │ + @ instruction: 0xfffffc7c │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + @ instruction: 0xfffffd5c │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + addseq pc, ip, #136, 2 @ 0x22 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 35444 <__cxa_atexit@plt+0x28c94> │ │ │ │ + ldr lr, [pc, #100] @ 3545c <__cxa_atexit@plt+0x28cac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmib r5, {r0, r1} │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + mov r3, r2 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble 3542c <__cxa_atexit@plt+0x28c7c> │ │ │ │ + ldr r1, [pc, #60] @ 35464 <__cxa_atexit@plt+0x28cb4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 35434 <__cxa_atexit@plt+0x28c84> │ │ │ │ + ldr r1, [pc, #44] @ 35460 <__cxa_atexit@plt+0x28cb0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r2, #20] │ │ │ │ + str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 37114 <__cxa_atexit@plt+0x2a964> │ │ │ │ + ldr r3, [pc, #28] @ 35468 <__cxa_atexit@plt+0x28cb8> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ 37118 <__cxa_atexit@plt+0x2a968> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3eb794 <__cxa_atexit@plt+0x3defe4> │ │ │ │ - ldr r7, [pc, #36] @ 37124 <__cxa_atexit@plt+0x2a974> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffc3c │ │ │ │ + @ instruction: 0xfffffc7c │ │ │ │ + @ instruction: 0xfffffdd0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 354e0 <__cxa_atexit@plt+0x28d30> │ │ │ │ + ldr lr, [pc, #100] @ 354f8 <__cxa_atexit@plt+0x28d48> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmib r5, {r0, r1} │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + mov r3, r2 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble 354c8 <__cxa_atexit@plt+0x28d18> │ │ │ │ + ldr r1, [pc, #60] @ 35500 <__cxa_atexit@plt+0x28d50> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 354d0 <__cxa_atexit@plt+0x28d20> │ │ │ │ + ldr r1, [pc, #44] @ 354fc <__cxa_atexit@plt+0x28d4c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r2, #20] │ │ │ │ + str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - adcseq r0, lr, #12 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - addseq lr, ip, #44, 2 │ │ │ │ - addseq lr, ip, #252 @ 0xfc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 3717c <__cxa_atexit@plt+0x2a9cc> │ │ │ │ - ldr r3, [pc, #96] @ 371b0 <__cxa_atexit@plt+0x2aa00> │ │ │ │ + ldr r3, [pc, #28] @ 35504 <__cxa_atexit@plt+0x28d54> │ │ │ │ add r3, pc, r3 │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3719c <__cxa_atexit@plt+0x2a9ec> │ │ │ │ - ldr r3, [pc, #88] @ 371c0 <__cxa_atexit@plt+0x2aa10> │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffff8a8 │ │ │ │ + @ instruction: 0xfffff9a0 │ │ │ │ + @ instruction: 0xfffffaf4 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + mov fp, r7 │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 355b8 <__cxa_atexit@plt+0x28e08> │ │ │ │ + ldr r0, [pc, #164] @ 355d0 <__cxa_atexit@plt+0x28e20> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r8, [pc, #148] @ 355d4 <__cxa_atexit@plt+0x28e24> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r3, r1 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + ldm r5, {r0, r9} │ │ │ │ + ldr sl, [pc, #132] @ 355d8 <__cxa_atexit@plt+0x28e28> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r2, r3 │ │ │ │ + str r8, [r2, #28]! │ │ │ │ + mov r0, r3 │ │ │ │ + str sl, [r0, #12]! │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + cmp r9, #10 │ │ │ │ + ble 35594 <__cxa_atexit@plt+0x28de4> │ │ │ │ + ldr r8, [pc, #80] @ 355e0 <__cxa_atexit@plt+0x28e30> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3559c <__cxa_atexit@plt+0x28dec> │ │ │ │ + ldr r8, [pc, #64] @ 355dc <__cxa_atexit@plt+0x28e2c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r8, [r1, #48] @ 0x30 │ │ │ │ + str r3, [r1, #52] @ 0x34 │ │ │ │ + str lr, [r1, #56] @ 0x38 │ │ │ │ + str r2, [r1, #60] @ 0x3c │ │ │ │ + str r0, [r1, #64] @ 0x40 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #36] @ 355e4 <__cxa_atexit@plt+0x28e34> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #64 @ 0x40 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #80] @ 371c4 <__cxa_atexit@plt+0x2aa14> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3eb794 <__cxa_atexit@plt+0x3defe4> │ │ │ │ - ldr r5, [pc, #52] @ 371b8 <__cxa_atexit@plt+0x2aa08> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r5, [pc, #44] @ 371bc <__cxa_atexit@plt+0x2aa0c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffff158 │ │ │ │ + @ instruction: 0xfffff2b4 │ │ │ │ + @ instruction: 0xfffff23c │ │ │ │ + @ instruction: 0xfffff43c │ │ │ │ + @ instruction: 0xfffff720 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 35508 <__cxa_atexit@plt+0x28d58> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 35690 <__cxa_atexit@plt+0x28ee0> │ │ │ │ + ldr r2, [pc, #152] @ 356b8 <__cxa_atexit@plt+0x28f08> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #148] @ 356bc <__cxa_atexit@plt+0x28f0c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #129 @ 0x81 │ │ │ │ + ldr r0, [pc, #140] @ 356c0 <__cxa_atexit@plt+0x28f10> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r3, {r0, r1, r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 3569c <__cxa_atexit@plt+0x28eec> │ │ │ │ + ldr r7, [pc, #116] @ 356c8 <__cxa_atexit@plt+0x28f18> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #112] @ 356cc <__cxa_atexit@plt+0x28f1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #108] @ 356d0 <__cxa_atexit@plt+0x28f20> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #12]! │ │ │ │ + str r8, [r6, #20] │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff6fc <__cxa_atexit@plt+0x3f2f4c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb794 <__cxa_atexit@plt+0x3defe4> │ │ │ │ - ldr r7, [pc, #16] @ 371b4 <__cxa_atexit@plt+0x2aa04> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 356c4 <__cxa_atexit@plt+0x28f14> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - addseq lr, ip, #136 @ 0x88 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - adcseq pc, sp, #108, 30 @ 0x1b0 │ │ │ │ - @ instruction: 0xfffffebc │ │ │ │ - adcseq pc, sp, #136, 30 @ 0x220 │ │ │ │ - addseq lr, ip, #48 @ 0x30 │ │ │ │ + adcseq r1, lr, #48, 18 @ 0xc0000 │ │ │ │ + adcseq r1, lr, #44, 18 @ 0xb0000 │ │ │ │ + adcseq r1, lr, #4, 18 @ 0x10000 │ │ │ │ + addseq lr, ip, #120, 28 @ 0x780 │ │ │ │ + andeq r7, r0, ip, ror #3 │ │ │ │ + andeq r7, r0, r4, ror #27 │ │ │ │ + andeq r7, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 37258 <__cxa_atexit@plt+0x2aaa8> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 35764 <__cxa_atexit@plt+0x28fb4> │ │ │ │ + ldr r2, [pc, #152] @ 3578c <__cxa_atexit@plt+0x28fdc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 37294 <__cxa_atexit@plt+0x2aae4> │ │ │ │ - ldr r1, [pc, #184] @ 372b4 <__cxa_atexit@plt+0x2ab04> │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 35770 <__cxa_atexit@plt+0x28fc0> │ │ │ │ + ldr r7, [pc, #128] @ 35794 <__cxa_atexit@plt+0x28fe4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #124] @ 35798 <__cxa_atexit@plt+0x28fe8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #120] @ 3579c <__cxa_atexit@plt+0x28fec> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r1, [r6, #16]! │ │ │ │ - sub r9, r3, #13 │ │ │ │ - ldr lr, [pc, #164] @ 372b8 <__cxa_atexit@plt+0x2ab08> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r0, r3, #37 @ 0x25 │ │ │ │ - ldr r8, [pc, #156] @ 372bc <__cxa_atexit@plt+0x2ab0c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [pc, #152] @ 372c0 <__cxa_atexit@plt+0x2ab10> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #3 │ │ │ │ - str r8, [r6, #-12] │ │ │ │ - stmdb r6, {r1, r7} │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ + str r7, [r6, #20]! │ │ │ │ + sub r7, r3, #38 @ 0x26 │ │ │ │ + sub r0, r3, #31 │ │ │ │ + ldr r2, [pc, #104] @ 357a0 <__cxa_atexit@plt+0x28ff0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sub r9, r6, #16 │ │ │ │ + stm r9, {r1, r8, lr} │ │ │ │ + str r8, [r6, #-4] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 3729c <__cxa_atexit@plt+0x2aaec> │ │ │ │ - ldr r7, [pc, #64] @ 372ac <__cxa_atexit@plt+0x2aafc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #60] @ 372b0 <__cxa_atexit@plt+0x2ab00> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + str r7, [r6, #24] │ │ │ │ + sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ + b 3ff6e4 <__cxa_atexit@plt+0x3f2f34> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 35790 <__cxa_atexit@plt+0x28fe0> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ - b 372a0 <__cxa_atexit@plt+0x2aaf0> │ │ │ │ - mov r6, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffce0 │ │ │ │ - adcseq pc, sp, #172, 24 @ 0xac00 │ │ │ │ - @ instruction: 0xfffffd90 │ │ │ │ - adcseq pc, sp, #12, 26 @ 0x300 │ │ │ │ - adcseq pc, sp, #96, 28 @ 0x600 │ │ │ │ - adcseq pc, sp, #188, 28 @ 0xbc0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 37358 <__cxa_atexit@plt+0x2aba8> │ │ │ │ - ldr r7, [pc, #132] @ 37368 <__cxa_atexit@plt+0x2abb8> │ │ │ │ + bx r0 │ │ │ │ + adcseq r1, lr, #92, 16 @ 0x5c0000 │ │ │ │ + addseq lr, ip, #124, 26 @ 0x1f00 │ │ │ │ + @ instruction: 0xffffdfe0 │ │ │ │ + @ instruction: 0xffffdeb0 │ │ │ │ + @ instruction: 0xffffde44 │ │ │ │ + adcseq r1, lr, #28, 18 @ 0x70000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 35834 <__cxa_atexit@plt+0x29084> │ │ │ │ + ldr r2, [pc, #152] @ 3585c <__cxa_atexit@plt+0x290ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 35840 <__cxa_atexit@plt+0x29090> │ │ │ │ + ldr r7, [pc, #128] @ 35864 <__cxa_atexit@plt+0x290b4> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 3732c <__cxa_atexit@plt+0x2ab7c> │ │ │ │ - ldr r1, [pc, #116] @ 3736c <__cxa_atexit@plt+0x2abbc> │ │ │ │ + ldr lr, [pc, #124] @ 35868 <__cxa_atexit@plt+0x290b8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #120] @ 3586c <__cxa_atexit@plt+0x290bc> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 3733c <__cxa_atexit@plt+0x2ab8c> │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 37348 <__cxa_atexit@plt+0x2ab98> │ │ │ │ - ldr r7, [pc, #76] @ 37370 <__cxa_atexit@plt+0x2abc0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r6, #20]! │ │ │ │ + sub r7, r3, #38 @ 0x26 │ │ │ │ + sub r0, r3, #31 │ │ │ │ + ldr r2, [pc, #104] @ 35870 <__cxa_atexit@plt+0x290c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sub r9, r6, #16 │ │ │ │ + stm r9, {r1, r8, lr} │ │ │ │ + str r8, [r6, #-4] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff6e4 <__cxa_atexit@plt+0x3f2f34> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 37378 <__cxa_atexit@plt+0x2abc8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 37374 <__cxa_atexit@plt+0x2abc4> │ │ │ │ + ldr r7, [pc, #24] @ 35860 <__cxa_atexit@plt+0x290b0> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - adcseq pc, sp, #220, 24 @ 0xdc00 │ │ │ │ - addseq sp, ip, #220, 28 @ 0xdc0 │ │ │ │ - adcseq pc, sp, #36, 24 @ 0x2400 │ │ │ │ + adcseq r1, lr, #140, 14 @ 0x2300000 │ │ │ │ + addseq lr, ip, #200, 24 @ 0xc800 │ │ │ │ + andeq r6, r0, ip, lsr ip │ │ │ │ + andeq r6, r0, ip, lsl #22 │ │ │ │ + andeq r6, r0, r0, lsr #21 │ │ │ │ + adcseq r1, lr, #76, 16 @ 0x4c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #80] @ 373e0 <__cxa_atexit@plt+0x2ac30> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 373c8 <__cxa_atexit@plt+0x2ac18> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 373d0 <__cxa_atexit@plt+0x2ac20> │ │ │ │ - ldr r7, [pc, #36] @ 373e4 <__cxa_atexit@plt+0x2ac34> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 373e8 <__cxa_atexit@plt+0x2ac38> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - adcseq pc, sp, #64, 24 @ 0x4000 │ │ │ │ - adcseq pc, sp, #156, 22 @ 0x27000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ 37428 <__cxa_atexit@plt+0x2ac78> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 35920 <__cxa_atexit@plt+0x29170> │ │ │ │ + ldr r2, [pc, #180] @ 35948 <__cxa_atexit@plt+0x29198> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #40] @ 3742c <__cxa_atexit@plt+0x2ac7c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - adcseq pc, sp, #4, 24 @ 0x400 │ │ │ │ - adcseq pc, sp, #112, 22 @ 0x1c000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 374b4 <__cxa_atexit@plt+0x2ad04> │ │ │ │ - ldr r7, [pc, #116] @ 374c4 <__cxa_atexit@plt+0x2ad14> │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #68 @ 0x44 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 3592c <__cxa_atexit@plt+0x2917c> │ │ │ │ + ldr r7, [pc, #156] @ 35950 <__cxa_atexit@plt+0x291a0> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 37498 <__cxa_atexit@plt+0x2ace8> │ │ │ │ - ldr r1, [pc, #100] @ 374c8 <__cxa_atexit@plt+0x2ad18> │ │ │ │ + ldr lr, [pc, #152] @ 35954 <__cxa_atexit@plt+0x291a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #148] @ 35958 <__cxa_atexit@plt+0x291a8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 374a8 <__cxa_atexit@plt+0x2acf8> │ │ │ │ - ldr r7, [pc, #72] @ 374cc <__cxa_atexit@plt+0x2ad1c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r2, r1 │ │ │ │ - addeq r7, r7, #4 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #144] @ 3595c <__cxa_atexit@plt+0x291ac> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #140] @ 35960 <__cxa_atexit@plt+0x291b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #12]! │ │ │ │ + sub r7, r3, #62 @ 0x3e │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + stmdb r6, {r1, r8} │ │ │ │ + mov r1, r6 │ │ │ │ + str r0, [r1, #12]! │ │ │ │ + mov r0, r6 │ │ │ │ + str r2, [r0, #24]! │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + str r1, [r6, #56] @ 0x38 │ │ │ │ + sub r7, r3, #18 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff6e4 <__cxa_atexit@plt+0x3f2f34> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 374d0 <__cxa_atexit@plt+0x2ad20> │ │ │ │ + ldr r7, [pc, #24] @ 3594c <__cxa_atexit@plt+0x2919c> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #68 @ 0x44 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - adcseq pc, sp, #124, 24 @ 0x7c00 │ │ │ │ - addseq sp, ip, #132, 26 @ 0x2100 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ 37528 <__cxa_atexit@plt+0x2ad78> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 37520 <__cxa_atexit@plt+0x2ad70> │ │ │ │ - ldr r7, [pc, #32] @ 3752c <__cxa_atexit@plt+0x2ad7c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r3, r2 │ │ │ │ - addeq r7, r7, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + adcseq r1, lr, #188, 12 @ 0xbc00000 │ │ │ │ + addseq lr, ip, #184, 22 @ 0x2e000 │ │ │ │ + @ instruction: 0xffff7dbc │ │ │ │ + @ instruction: 0xffffc1bc │ │ │ │ + @ instruction: 0xffff7d18 │ │ │ │ + @ instruction: 0xffff7e74 │ │ │ │ + @ instruction: 0xffff7f3c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 359b4 <__cxa_atexit@plt+0x29204> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 359bc <__cxa_atexit@plt+0x2920c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 359c0 <__cxa_atexit@plt+0x29210> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 359c4 <__cxa_atexit@plt+0x29214> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - adcseq pc, sp, #244, 22 @ 0x3d000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 37560 <__cxa_atexit@plt+0x2adb0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ - addeq r3, r3, #4 │ │ │ │ - ldr r7, [r3] │ │ │ │ + adcseq r1, lr, #200, 10 @ 0x32000000 │ │ │ │ + adcseq r1, lr, #196, 10 @ 0x31000000 │ │ │ │ + adcseq r1, lr, #144, 12 @ 0x9000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 35a18 <__cxa_atexit@plt+0x29268> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 35a20 <__cxa_atexit@plt+0x29270> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 35a24 <__cxa_atexit@plt+0x29274> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 35a28 <__cxa_atexit@plt+0x29278> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq pc, sp, #192, 22 @ 0x30000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 375e0 <__cxa_atexit@plt+0x2ae30> │ │ │ │ - ldr r3, [pc, #108] @ 375f0 <__cxa_atexit@plt+0x2ae40> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 375b0 <__cxa_atexit@plt+0x2ae00> │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 375c0 <__cxa_atexit@plt+0x2ae10> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 375cc <__cxa_atexit@plt+0x2ae1c> │ │ │ │ - ldr r8, [pc, #80] @ 375fc <__cxa_atexit@plt+0x2ae4c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 375d4 <__cxa_atexit@plt+0x2ae24> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + adcseq r1, lr, #100, 10 @ 0x19000000 │ │ │ │ + adcseq r1, lr, #96, 10 @ 0x18000000 │ │ │ │ + adcseq r1, lr, #44, 12 @ 0x2c00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 35a8c <__cxa_atexit@plt+0x292dc> │ │ │ │ + ldr r2, [pc, #76] @ 35a94 <__cxa_atexit@plt+0x292e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r0, [pc, #64] @ 35a98 <__cxa_atexit@plt+0x292e8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 35a7c <__cxa_atexit@plt+0x292cc> │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r9, #11 │ │ │ │ + b 2b948 <__cxa_atexit@plt+0x1f198> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #48] @ 375f8 <__cxa_atexit@plt+0x2ae48> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 375d4 <__cxa_atexit@plt+0x2ae24> │ │ │ │ - ldr r8, [pc, #32] @ 375f4 <__cxa_atexit@plt+0x2ae44> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r7, [pc, #24] @ 37600 <__cxa_atexit@plt+0x2ae50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsbeq r5, r9, #784 @ 0x310 │ │ │ │ - rsbeq r5, r9, #752 @ 0x2f0 │ │ │ │ - rsbeq r5, r9, #60, 28 @ 0x3c0 │ │ │ │ - addseq sp, ip, #108, 24 @ 0x6c00 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + adcseq r1, lr, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 37634 <__cxa_atexit@plt+0x2ae84> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 37644 <__cxa_atexit@plt+0x2ae94> │ │ │ │ - ldr r8, [pc, #48] @ 3765c <__cxa_atexit@plt+0x2aeac> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r8, [pc, #28] @ 37658 <__cxa_atexit@plt+0x2aea8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r8, [pc, #8] @ 37654 <__cxa_atexit@plt+0x2aea4> │ │ │ │ - add r8, pc, r8 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - rsbeq r5, r9, #11840 @ 0x2e40 │ │ │ │ - rsbeq r5, r9, #11968 @ 0x2ec0 │ │ │ │ - rsbeq r5, r9, #188, 26 @ 0x2f00 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 376dc <__cxa_atexit@plt+0x2af2c> │ │ │ │ - ldr r3, [pc, #108] @ 376ec <__cxa_atexit@plt+0x2af3c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 376ac <__cxa_atexit@plt+0x2aefc> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 376bc <__cxa_atexit@plt+0x2af0c> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 376c8 <__cxa_atexit@plt+0x2af18> │ │ │ │ - ldr r3, [pc, #80] @ 376f8 <__cxa_atexit@plt+0x2af48> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 376d0 <__cxa_atexit@plt+0x2af20> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r9, #11 │ │ │ │ + mov sl, r7 │ │ │ │ + b 2b948 <__cxa_atexit@plt+0x1f198> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 35b18 <__cxa_atexit@plt+0x29368> │ │ │ │ + ldr r2, [pc, #76] @ 35b20 <__cxa_atexit@plt+0x29370> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r0, [pc, #64] @ 35b24 <__cxa_atexit@plt+0x29374> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 35b08 <__cxa_atexit@plt+0x29358> │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r9, #11 │ │ │ │ + b 3527c <__cxa_atexit@plt+0x28acc> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 376f4 <__cxa_atexit@plt+0x2af44> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 376d0 <__cxa_atexit@plt+0x2af20> │ │ │ │ - ldr r3, [pc, #32] @ 376f0 <__cxa_atexit@plt+0x2af40> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r7, [pc, #24] @ 376fc <__cxa_atexit@plt+0x2af4c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsbeq r5, r9, #3392 @ 0xd40 │ │ │ │ - rsbeq r5, r9, #3264 @ 0xcc0 │ │ │ │ - rsbeq r5, r9, #64, 26 @ 0x1000 │ │ │ │ - addseq sp, ip, #116, 22 @ 0x1d000 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + adcseq r1, lr, #108, 8 @ 0x6c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 37730 <__cxa_atexit@plt+0x2af80> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 37740 <__cxa_atexit@plt+0x2af90> │ │ │ │ - ldr r8, [pc, #48] @ 37758 <__cxa_atexit@plt+0x2afa8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r8, [pc, #28] @ 37754 <__cxa_atexit@plt+0x2afa4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r8, [pc, #8] @ 37750 <__cxa_atexit@plt+0x2afa0> │ │ │ │ - add r8, pc, r8 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - rsbeq r5, r9, #48384 @ 0xbd00 │ │ │ │ - rsbeq r5, r9, #48896 @ 0xbf00 │ │ │ │ - rsbeq r5, r9, #192, 24 @ 0xc000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 37780 <__cxa_atexit@plt+0x2afd0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3eb75c <__cxa_atexit@plt+0x3defac> │ │ │ │ - addseq sp, ip, #224, 20 @ 0xe0000 │ │ │ │ - addseq sp, ip, #12, 22 @ 0x3000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 37818 <__cxa_atexit@plt+0x2b068> │ │ │ │ - ldr r3, [pc, #128] @ 37828 <__cxa_atexit@plt+0x2b078> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - and r3, r8, #3 │ │ │ │ - add r2, pc, #4 │ │ │ │ - ldr r3, [r2, r3, lsl #2] │ │ │ │ - add pc, r2, r3 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r9, #11 │ │ │ │ + mov sl, r7 │ │ │ │ + b 3527c <__cxa_atexit@plt+0x28acc> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 35b78 <__cxa_atexit@plt+0x293c8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 35b80 <__cxa_atexit@plt+0x293d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 37834 <__cxa_atexit@plt+0x2b084> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #76] @ 37838 <__cxa_atexit@plt+0x2b088> │ │ │ │ + adcseq r1, lr, #232, 6 @ 0xa0000003 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 35c04 <__cxa_atexit@plt+0x29454> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 35c0c <__cxa_atexit@plt+0x2945c> │ │ │ │ + ldr r1, [pc, #104] @ 35c20 <__cxa_atexit@plt+0x29470> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ 35c24 <__cxa_atexit@plt+0x29474> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 35c28 <__cxa_atexit@plt+0x29478> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 35c2c <__cxa_atexit@plt+0x2947c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + b 35c14 <__cxa_atexit@plt+0x29464> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 3783c <__cxa_atexit@plt+0x2b08c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #64] @ 37840 <__cxa_atexit@plt+0x2b090> │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq r1, lr, #144, 6 @ 0x40000002 │ │ │ │ + adcseq r1, lr, #104, 8 @ 0x68000000 │ │ │ │ + adcseq r1, lr, #100, 6 @ 0x90000001 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 35cb8 <__cxa_atexit@plt+0x29508> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 35cc0 <__cxa_atexit@plt+0x29510> │ │ │ │ + ldr lr, [pc, #112] @ 35cd4 <__cxa_atexit@plt+0x29524> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #108] @ 35cd8 <__cxa_atexit@plt+0x29528> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #80] @ 35cdc <__cxa_atexit@plt+0x2952c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #72] @ 35ce0 <__cxa_atexit@plt+0x29530> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + b 35cc8 <__cxa_atexit@plt+0x29518> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 3782c <__cxa_atexit@plt+0x2b07c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #28] @ 37830 <__cxa_atexit@plt+0x2b080> │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + adcseq r1, lr, #228, 4 @ 0x4000000e │ │ │ │ + adcseq r1, lr, #184, 6 @ 0xe0000002 │ │ │ │ + adcseq r1, lr, #180, 4 @ 0x4000000b │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 35d54 <__cxa_atexit@plt+0x295a4> │ │ │ │ + ldr lr, [pc, #92] @ 35d64 <__cxa_atexit@plt+0x295b4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 35d68 <__cxa_atexit@plt+0x295b8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 35d6c <__cxa_atexit@plt+0x295bc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r2, r8, lr} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 37844 <__cxa_atexit@plt+0x2b094> │ │ │ │ - add r7, pc, r7 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + adcseq r1, lr, #28, 6 @ 0x70000000 │ │ │ │ + adcseq r1, lr, #24, 4 @ 0x80000001 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 35dd0 <__cxa_atexit@plt+0x29620> │ │ │ │ + ldr sl, [pc, #72] @ 35de0 <__cxa_atexit@plt+0x29630> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr lr, [pc, #52] @ 35de4 <__cxa_atexit@plt+0x29634> │ │ │ │ + add lr, pc, lr │ │ │ │ + str sl, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + str r2, [r9, #24] │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - addseq sp, ip, #84, 20 @ 0x54000 │ │ │ │ - addseq sp, ip, #76, 20 @ 0x4c000 │ │ │ │ - addseq sp, ip, #144, 20 @ 0x90000 │ │ │ │ - addseq sp, ip, #136, 20 @ 0x88000 │ │ │ │ - addseq sp, ip, #144, 20 @ 0x90000 │ │ │ │ - addseq sp, ip, #136, 20 @ 0x88000 │ │ │ │ - addseq sp, ip, #144, 20 @ 0x90000 │ │ │ │ - addseq sp, ip, #76, 20 @ 0x4c000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 37878 <__cxa_atexit@plt+0x2b0c8> │ │ │ │ - ldr r7, [pc, #36] @ 3788c <__cxa_atexit@plt+0x2b0dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - cmp r3, #3 │ │ │ │ - ldreq r7, [pc, #32] @ 37894 <__cxa_atexit@plt+0x2b0e4> │ │ │ │ - addeq r7, pc, r7 │ │ │ │ - b 37880 <__cxa_atexit@plt+0x2b0d0> │ │ │ │ - ldr r7, [pc, #16] @ 37890 <__cxa_atexit@plt+0x2b0e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + rsbeq r7, r9, #100, 8 @ 0x64000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 35e4c <__cxa_atexit@plt+0x2969c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 35e58 <__cxa_atexit@plt+0x296a8> │ │ │ │ + ldr r1, [pc, #80] @ 35e68 <__cxa_atexit@plt+0x296b8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 35e6c <__cxa_atexit@plt+0x296bc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 35e70 <__cxa_atexit@plt+0x296c0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq sp, ip, #248, 18 @ 0x3e0000 │ │ │ │ - addseq sp, ip, #244, 18 @ 0x3d0000 │ │ │ │ - addseq sp, ip, #20, 20 @ 0x14000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3791c <__cxa_atexit@plt+0x2b16c> │ │ │ │ - ldr r7, [pc, #116] @ 3792c <__cxa_atexit@plt+0x2b17c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 37900 <__cxa_atexit@plt+0x2b150> │ │ │ │ - ldr r1, [pc, #100] @ 37930 <__cxa_atexit@plt+0x2b180> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r1, lr, #56, 2 │ │ │ │ + adcseq r1, lr, #36, 4 @ 0x40000002 │ │ │ │ + adcseq r1, lr, #20, 2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 35ef4 <__cxa_atexit@plt+0x29744> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 35efc <__cxa_atexit@plt+0x2974c> │ │ │ │ + ldr r1, [pc, #104] @ 35f10 <__cxa_atexit@plt+0x29760> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 37910 <__cxa_atexit@plt+0x2b160> │ │ │ │ - ldr r7, [pc, #72] @ 37934 <__cxa_atexit@plt+0x2b184> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r2, r1 │ │ │ │ - addcc r7, r7, #4 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7] │ │ │ │ + ldr r0, [pc, #100] @ 35f14 <__cxa_atexit@plt+0x29764> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 35f18 <__cxa_atexit@plt+0x29768> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 35f1c <__cxa_atexit@plt+0x2976c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + b 35f04 <__cxa_atexit@plt+0x29754> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r1, lr, #160 @ 0xa0 │ │ │ │ + adcseq r1, lr, #120, 2 │ │ │ │ + adcseq r1, lr, #116 @ 0x74 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 35fa8 <__cxa_atexit@plt+0x297f8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 35fb0 <__cxa_atexit@plt+0x29800> │ │ │ │ + ldr lr, [pc, #112] @ 35fc4 <__cxa_atexit@plt+0x29814> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #108] @ 35fc8 <__cxa_atexit@plt+0x29818> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #80] @ 35fcc <__cxa_atexit@plt+0x2981c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #72] @ 35fd0 <__cxa_atexit@plt+0x29820> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + b 35fb8 <__cxa_atexit@plt+0x29808> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + adcseq r0, lr, #244, 30 @ 0x3d0 │ │ │ │ + adcseq r1, lr, #200 @ 0xc8 │ │ │ │ + adcseq r0, lr, #196, 30 @ 0x310 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 36044 <__cxa_atexit@plt+0x29894> │ │ │ │ + ldr lr, [pc, #92] @ 36054 <__cxa_atexit@plt+0x298a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 36058 <__cxa_atexit@plt+0x298a8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 3605c <__cxa_atexit@plt+0x298ac> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r2, r8, lr} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + adcseq r1, lr, #44 @ 0x2c │ │ │ │ + adcseq r0, lr, #40, 30 @ 0xa0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 360d0 <__cxa_atexit@plt+0x29920> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 360d8 <__cxa_atexit@plt+0x29928> │ │ │ │ + ldr lr, [pc, #88] @ 360ec <__cxa_atexit@plt+0x2993c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ 360f0 <__cxa_atexit@plt+0x29940> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add sl, r7, #16 │ │ │ │ + ldm sl, {r0, r2, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + ldr r8, [pc, #56] @ 360f4 <__cxa_atexit@plt+0x29944> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + add lr, r9, #16 │ │ │ │ + stm lr, {r0, r2, sl} │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + b 360e0 <__cxa_atexit@plt+0x29930> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 37938 <__cxa_atexit@plt+0x2b188> │ │ │ │ - add r7, pc, r7 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r0, lr, #180, 28 @ 0xb40 │ │ │ │ + rsbeq r7, r9, #88, 2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 36170 <__cxa_atexit@plt+0x299c0> │ │ │ │ + ldr lr, [pc, #96] @ 36180 <__cxa_atexit@plt+0x299d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, r7, #3 │ │ │ │ + ldm r9, {r1, r2, r9} │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #76] @ 36184 <__cxa_atexit@plt+0x299d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #68] @ 36188 <__cxa_atexit@plt+0x299d8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - adcseq pc, sp, #20, 16 @ 0x140000 │ │ │ │ - addseq sp, ip, #168, 18 @ 0x2a0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ 37990 <__cxa_atexit@plt+0x2b1e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 37988 <__cxa_atexit@plt+0x2b1d8> │ │ │ │ - ldr r7, [pc, #32] @ 37994 <__cxa_atexit@plt+0x2b1e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r3, r2 │ │ │ │ - addcc r7, r7, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - adcseq pc, sp, #140, 14 @ 0x2300000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 379c8 <__cxa_atexit@plt+0x2b218> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ - addlt r3, r3, #4 │ │ │ │ - ldr r7, [r3] │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r0, lr, #20, 30 @ 0x50 │ │ │ │ + adcseq r0, lr, #8, 28 @ 0x80 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 361dc <__cxa_atexit@plt+0x29a2c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 361e4 <__cxa_atexit@plt+0x29a34> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 361e8 <__cxa_atexit@plt+0x29a38> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 361ec <__cxa_atexit@plt+0x29a3c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq pc, sp, #88, 14 @ 0x1600000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + adcseq r0, lr, #160, 26 @ 0x2800 │ │ │ │ + adcseq r0, lr, #156, 26 @ 0x2700 │ │ │ │ + adcseq r0, lr, #104, 28 @ 0x680 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 37a78 <__cxa_atexit@plt+0x2b2c8> │ │ │ │ - ldr r7, [pc, #156] @ 37a88 <__cxa_atexit@plt+0x2b2d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 37a34 <__cxa_atexit@plt+0x2b284> │ │ │ │ - ldr r1, [pc, #140] @ 37a8c <__cxa_atexit@plt+0x2b2dc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 37a44 <__cxa_atexit@plt+0x2b294> │ │ │ │ - cmp r2, r1 │ │ │ │ - bcs 37a50 <__cxa_atexit@plt+0x2b2a0> │ │ │ │ - ldr r7, [pc, #108] @ 37a94 <__cxa_atexit@plt+0x2b2e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + bhi 3622c <__cxa_atexit@plt+0x29a7c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [pc, #32] @ 36234 <__cxa_atexit@plt+0x29a84> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #24] @ 36238 <__cxa_atexit@plt+0x29a88> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + b 3ff6ec <__cxa_atexit@plt+0x3f2f3c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + adcseq r0, lr, #60, 26 @ 0xf00 │ │ │ │ + adcseq r0, lr, #52, 26 @ 0xd00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 36270 <__cxa_atexit@plt+0x29ac0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 36278 <__cxa_atexit@plt+0x29ac8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bne 37a68 <__cxa_atexit@plt+0x2b2b8> │ │ │ │ - ldr r7, [pc, #48] @ 37a90 <__cxa_atexit@plt+0x2b2e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 37a9c <__cxa_atexit@plt+0x2b2ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 37a98 <__cxa_atexit@plt+0x2b2e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - adcseq pc, sp, #164, 12 @ 0xa400000 │ │ │ │ - adcseq pc, sp, #224, 12 @ 0xe000000 │ │ │ │ - addseq sp, ip, #80, 16 @ 0x500000 │ │ │ │ - adcseq pc, sp, #156, 12 @ 0x9c00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #104] @ 37b1c <__cxa_atexit@plt+0x2b36c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 37aec <__cxa_atexit@plt+0x2b33c> │ │ │ │ - cmp r3, r2 │ │ │ │ - bcs 37af4 <__cxa_atexit@plt+0x2b344> │ │ │ │ - ldr r7, [pc, #68] @ 37b24 <__cxa_atexit@plt+0x2b374> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bne 37b0c <__cxa_atexit@plt+0x2b35c> │ │ │ │ - ldr r7, [pc, #28] @ 37b20 <__cxa_atexit@plt+0x2b370> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 37b28 <__cxa_atexit@plt+0x2b378> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - adcseq pc, sp, #0, 12 │ │ │ │ - adcseq pc, sp, #40, 12 @ 0x2800000 │ │ │ │ - adcseq pc, sp, #248, 10 @ 0x3e000000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 37b5c <__cxa_atexit@plt+0x2b3ac> │ │ │ │ - ldr r7, [pc, #56] @ 37b88 <__cxa_atexit@plt+0x2b3d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bne 37b74 <__cxa_atexit@plt+0x2b3c4> │ │ │ │ - ldr r7, [pc, #24] @ 37b84 <__cxa_atexit@plt+0x2b3d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + adcseq r0, lr, #240, 24 @ 0xf000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 36300 <__cxa_atexit@plt+0x29b50> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 36308 <__cxa_atexit@plt+0x29b58> │ │ │ │ + ldr r1, [pc, #108] @ 3631c <__cxa_atexit@plt+0x29b6c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ 36320 <__cxa_atexit@plt+0x29b70> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 36324 <__cxa_atexit@plt+0x29b74> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 36328 <__cxa_atexit@plt+0x29b78> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub sl, r6, #6 │ │ │ │ + b 3ff6f4 <__cxa_atexit@plt+0x3f2f44> │ │ │ │ + mov r6, r3 │ │ │ │ + b 36310 <__cxa_atexit@plt+0x29b60> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 37b8c <__cxa_atexit@plt+0x2b3dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq r0, lr, #152, 24 @ 0x9800 │ │ │ │ + adcseq r0, lr, #108, 26 @ 0x1b00 │ │ │ │ + adcseq r0, lr, #104, 24 @ 0x6800 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3639c <__cxa_atexit@plt+0x29bec> │ │ │ │ + ldr lr, [pc, #92] @ 363ac <__cxa_atexit@plt+0x29bfc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 363b0 <__cxa_atexit@plt+0x29c00> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 363b4 <__cxa_atexit@plt+0x29c04> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r2, r8, lr} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq pc, sp, #152, 10 @ 0x26000000 │ │ │ │ - adcseq pc, sp, #184, 10 @ 0x2e000000 │ │ │ │ - adcseq pc, sp, #144, 10 @ 0x24000000 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + adcseq r0, lr, #212, 24 @ 0xd400 │ │ │ │ + adcseq r0, lr, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 37bdc <__cxa_atexit@plt+0x2b42c> │ │ │ │ - ldr r3, [pc, #60] @ 37bec <__cxa_atexit@plt+0x2b43c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 37bcc <__cxa_atexit@plt+0x2b41c> │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 37bf0 <__cxa_atexit@plt+0x2b440> │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 36418 <__cxa_atexit@plt+0x29c68> │ │ │ │ + ldr sl, [pc, #72] @ 36428 <__cxa_atexit@plt+0x29c78> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr lr, [pc, #52] @ 3642c <__cxa_atexit@plt+0x29c7c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str sl, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r8, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + str r2, [r9, #24] │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq sp, ip, #240, 12 @ 0xf000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + rsbeq r6, r9, #592 @ 0x250 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 36494 <__cxa_atexit@plt+0x29ce4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 364a0 <__cxa_atexit@plt+0x29cf0> │ │ │ │ + ldr r1, [pc, #80] @ 364b0 <__cxa_atexit@plt+0x29d00> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 364b4 <__cxa_atexit@plt+0x29d04> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 364b8 <__cxa_atexit@plt+0x29d08> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 37c5c <__cxa_atexit@plt+0x2b4ac> │ │ │ │ - ldr r3, [pc, #60] @ 37c6c <__cxa_atexit@plt+0x2b4bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 37c4c <__cxa_atexit@plt+0x2b49c> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + adcseq r0, lr, #240, 20 @ 0xf0000 │ │ │ │ + adcseq r0, lr, #220, 22 @ 0x37000 │ │ │ │ + adcseq r0, lr, #204, 20 @ 0xcc000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 36540 <__cxa_atexit@plt+0x29d90> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 36548 <__cxa_atexit@plt+0x29d98> │ │ │ │ + ldr r1, [pc, #108] @ 3655c <__cxa_atexit@plt+0x29dac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ 36560 <__cxa_atexit@plt+0x29db0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 36564 <__cxa_atexit@plt+0x29db4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 36568 <__cxa_atexit@plt+0x29db8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub sl, r6, #6 │ │ │ │ + b 3ff6f4 <__cxa_atexit@plt+0x3f2f44> │ │ │ │ + mov r6, r3 │ │ │ │ + b 36550 <__cxa_atexit@plt+0x29da0> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 37c70 <__cxa_atexit@plt+0x2b4c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r0, lr, #88, 20 @ 0x58000 │ │ │ │ + adcseq r0, lr, #44, 22 @ 0xb000 │ │ │ │ + adcseq r0, lr, #40, 20 @ 0x28000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 365dc <__cxa_atexit@plt+0x29e2c> │ │ │ │ + ldr lr, [pc, #92] @ 365ec <__cxa_atexit@plt+0x29e3c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 365f0 <__cxa_atexit@plt+0x29e40> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 365f4 <__cxa_atexit@plt+0x29e44> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r2, r8, lr} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq sp, ip, #116, 12 @ 0x7400000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + adcseq r0, lr, #148, 20 @ 0x94000 │ │ │ │ + adcseq r0, lr, #144, 18 @ 0x240000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 36668 <__cxa_atexit@plt+0x29eb8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 36670 <__cxa_atexit@plt+0x29ec0> │ │ │ │ + ldr lr, [pc, #88] @ 36684 <__cxa_atexit@plt+0x29ed4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ 36688 <__cxa_atexit@plt+0x29ed8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add sl, r7, #16 │ │ │ │ + ldm sl, {r0, r2, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + ldr r8, [pc, #56] @ 3668c <__cxa_atexit@plt+0x29edc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + add lr, r9, #16 │ │ │ │ + stm lr, {r0, r2, sl} │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + b 36678 <__cxa_atexit@plt+0x29ec8> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r0, lr, #28, 18 @ 0x70000 │ │ │ │ + rsbeq r6, r9, #205824 @ 0x32400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 37cdc <__cxa_atexit@plt+0x2b52c> │ │ │ │ - ldr r3, [pc, #60] @ 37cec <__cxa_atexit@plt+0x2b53c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 37ccc <__cxa_atexit@plt+0x2b51c> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 37cf0 <__cxa_atexit@plt+0x2b540> │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 36704 <__cxa_atexit@plt+0x29f54> │ │ │ │ + ldr lr, [pc, #92] @ 36714 <__cxa_atexit@plt+0x29f64> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r9, [r7, #15] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r7, [pc, #68] @ 36718 <__cxa_atexit@plt+0x29f68> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr lr, [pc, #60] @ 3671c <__cxa_atexit@plt+0x29f6c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r0, r8, r9, lr} │ │ │ │ + str r7, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq sp, ip, #248, 10 @ 0x3e000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r0, lr, #120, 18 @ 0x1e0000 │ │ │ │ + adcseq r0, lr, #108, 16 @ 0x6c0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 36770 <__cxa_atexit@plt+0x29fc0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 36778 <__cxa_atexit@plt+0x29fc8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 3677c <__cxa_atexit@plt+0x29fcc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 36780 <__cxa_atexit@plt+0x29fd0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq sp, ip, #228, 10 @ 0x39000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + adcseq r0, lr, #12, 16 @ 0xc0000 │ │ │ │ + adcseq r0, lr, #8, 16 @ 0x80000 │ │ │ │ + adcseq r0, lr, #212, 16 @ 0xd40000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 37d6c <__cxa_atexit@plt+0x2b5bc> │ │ │ │ - ldr r2, [pc, #88] @ 37d88 <__cxa_atexit@plt+0x2b5d8> │ │ │ │ + bhi 367c0 <__cxa_atexit@plt+0x2a010> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [pc, #32] @ 367c8 <__cxa_atexit@plt+0x2a018> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 37d74 <__cxa_atexit@plt+0x2b5c4> │ │ │ │ - ldr r7, [pc, #64] @ 37d8c <__cxa_atexit@plt+0x2b5dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 37d60 <__cxa_atexit@plt+0x2b5b0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 381f4 <__cxa_atexit@plt+0x2ba44> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + ldr r5, [pc, #24] @ 367cc <__cxa_atexit@plt+0x2a01c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #217 @ 0xd9 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6ec <__cxa_atexit@plt+0x3f2f3c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 37d90 <__cxa_atexit@plt+0x2b5e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + adcseq r0, lr, #168, 14 @ 0x2a00000 │ │ │ │ + adcseq r0, lr, #160, 14 @ 0x2800000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3680c <__cxa_atexit@plt+0x2a05c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [pc, #32] @ 36814 <__cxa_atexit@plt+0x2a064> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #24] @ 36818 <__cxa_atexit@plt+0x2a068> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ + b 3ff6ec <__cxa_atexit@plt+0x3f2f3c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq pc, sp, #32, 4 │ │ │ │ - andeq r0, r0, r4, lsr #9 │ │ │ │ - addseq sp, ip, #128, 10 @ 0x20000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + adcseq r0, lr, #92, 14 @ 0x1700000 │ │ │ │ + adcseq r0, lr, #84, 14 @ 0x1500000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 37e20 <__cxa_atexit@plt+0x2b670> │ │ │ │ - ldr r2, [pc, #120] @ 37e28 <__cxa_atexit@plt+0x2b678> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 37e2c <__cxa_atexit@plt+0x2b67c> │ │ │ │ + bhi 36850 <__cxa_atexit@plt+0x2a0a0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 36858 <__cxa_atexit@plt+0x2a0a8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - ldrne r2, [pc, #92] @ 37e30 <__cxa_atexit@plt+0x2b680> │ │ │ │ - addne r2, pc, r2 │ │ │ │ - ldrne r7, [r7, #11] │ │ │ │ - strne r2, [r3] │ │ │ │ - andsne r2, r7, #3 │ │ │ │ - bne 37df0 <__cxa_atexit@plt+0x2b640> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 37e0c <__cxa_atexit@plt+0x2b65c> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + adcseq r0, lr, #16, 14 @ 0x400000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 37e34 <__cxa_atexit@plt+0x2b684> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 368dc <__cxa_atexit@plt+0x2a12c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 368e4 <__cxa_atexit@plt+0x2a134> │ │ │ │ + ldr r1, [pc, #104] @ 368f8 <__cxa_atexit@plt+0x2a148> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ 368fc <__cxa_atexit@plt+0x2a14c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 36900 <__cxa_atexit@plt+0x2a150> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 36904 <__cxa_atexit@plt+0x2a154> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + b 368ec <__cxa_atexit@plt+0x2a13c> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - adcseq pc, sp, #148, 2 @ 0x25 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - adcseq pc, sp, #224, 4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ 37e90 <__cxa_atexit@plt+0x2b6e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 37e74 <__cxa_atexit@plt+0x2b6c4> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 37e7c <__cxa_atexit@plt+0x2b6cc> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 37e94 <__cxa_atexit@plt+0x2b6e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - adcseq pc, sp, #112, 4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 37ec0 <__cxa_atexit@plt+0x2b710> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 37ed4 <__cxa_atexit@plt+0x2b724> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq r0, lr, #184, 12 @ 0xb800000 │ │ │ │ + adcseq r0, lr, #144, 14 @ 0x2400000 │ │ │ │ + adcseq r0, lr, #140, 12 @ 0x8c00000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 36974 <__cxa_atexit@plt+0x2a1c4> │ │ │ │ + ldr lr, [pc, #88] @ 36984 <__cxa_atexit@plt+0x2a1d4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 36988 <__cxa_atexit@plt+0x2a1d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 3698c <__cxa_atexit@plt+0x2a1dc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq pc, sp, #44, 4 @ 0xc0000002 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + adcseq r0, lr, #252, 12 @ 0xfc00000 │ │ │ │ + adcseq r0, lr, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 37f20 <__cxa_atexit@plt+0x2b770> │ │ │ │ - ldr r2, [pc, #48] @ 37f2c <__cxa_atexit@plt+0x2b77c> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 369e8 <__cxa_atexit@plt+0x2a238> │ │ │ │ + ldr r2, [pc, #64] @ 369f8 <__cxa_atexit@plt+0x2a248> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 37f18 <__cxa_atexit@plt+0x2b768> │ │ │ │ - b 37f38 <__cxa_atexit@plt+0x2b788> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr lr, [pc, #48] @ 369fc <__cxa_atexit@plt+0x2a24c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + rsbeq r6, r9, #5898240 @ 0x5a0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #156] @ 37fdc <__cxa_atexit@plt+0x2b82c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 37f78 <__cxa_atexit@plt+0x2b7c8> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 37f80 <__cxa_atexit@plt+0x2b7d0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - sub r7, r3, r7 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 37fc0 <__cxa_atexit@plt+0x2b810> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r2, [pc, #64] @ 37fe4 <__cxa_atexit@plt+0x2b834> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 37fe0 <__cxa_atexit@plt+0x2b830> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 36a64 <__cxa_atexit@plt+0x2a2b4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 36a70 <__cxa_atexit@plt+0x2a2c0> │ │ │ │ + ldr r1, [pc, #80] @ 36a80 <__cxa_atexit@plt+0x2a2d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 36a84 <__cxa_atexit@plt+0x2a2d4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 36a88 <__cxa_atexit@plt+0x2a2d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb7a4 <__cxa_atexit@plt+0x3deff4> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - adcseq pc, sp, #108, 2 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 38014 <__cxa_atexit@plt+0x2b864> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - sub r7, r3, r7 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 38054 <__cxa_atexit@plt+0x2b8a4> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r2, [pc, #60] @ 38074 <__cxa_atexit@plt+0x2b8c4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 38070 <__cxa_atexit@plt+0x2b8c0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb7a4 <__cxa_atexit@plt+0x3deff4> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - adcseq pc, sp, #216 @ 0xd8 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + adcseq r0, lr, #32, 10 @ 0x8000000 │ │ │ │ + adcseq r0, lr, #12, 12 @ 0xc00000 │ │ │ │ + adcseq r0, lr, #252, 8 @ 0xfc000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 380bc <__cxa_atexit@plt+0x2b90c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r2, [pc, #48] @ 380d4 <__cxa_atexit@plt+0x2b924> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #5 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 36b0c <__cxa_atexit@plt+0x2a35c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 36b14 <__cxa_atexit@plt+0x2a364> │ │ │ │ + ldr r1, [pc, #104] @ 36b28 <__cxa_atexit@plt+0x2a378> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ 36b2c <__cxa_atexit@plt+0x2a37c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 36b30 <__cxa_atexit@plt+0x2a380> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 36b34 <__cxa_atexit@plt+0x2a384> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + b 36b1c <__cxa_atexit@plt+0x2a36c> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 380d8 <__cxa_atexit@plt+0x2b928> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb7a4 <__cxa_atexit@plt+0x3deff4> │ │ │ │ - adcseq pc, sp, #108 @ 0x6c │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r0, lr, #136, 8 @ 0x88000000 │ │ │ │ + adcseq r0, lr, #96, 10 @ 0x18000000 │ │ │ │ + adcseq r0, lr, #92, 8 @ 0x5c000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 38134 <__cxa_atexit@plt+0x2b984> │ │ │ │ - ldr lr, [pc, #64] @ 38144 <__cxa_atexit@plt+0x2b994> │ │ │ │ + bcc 36ba4 <__cxa_atexit@plt+0x2a3f4> │ │ │ │ + ldr lr, [pc, #88] @ 36bb4 <__cxa_atexit@plt+0x2a404> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r1, r6, #15 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #48] @ 38148 <__cxa_atexit@plt+0x2b998> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 36bb8 <__cxa_atexit@plt+0x2a408> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 36bbc <__cxa_atexit@plt+0x2a40c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffddc │ │ │ │ - adcseq lr, sp, #252, 30 @ 0x3f0 │ │ │ │ - addseq sp, ip, #156, 2 @ 0x27 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + adcseq r0, lr, #204, 8 @ 0xcc000000 │ │ │ │ + adcseq r0, lr, #200, 6 @ 0x20000003 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 38180 <__cxa_atexit@plt+0x2b9d0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 38188 <__cxa_atexit@plt+0x2b9d8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + bhi 36c30 <__cxa_atexit@plt+0x2a480> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 36c3c <__cxa_atexit@plt+0x2a48c> │ │ │ │ + ldr lr, [pc, #92] @ 36c4c <__cxa_atexit@plt+0x2a49c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ 36c50 <__cxa_atexit@plt+0x2a4a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r8, [pc, #64] @ 36c54 <__cxa_atexit@plt+0x2a4a4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ - b 14b56c <__cxa_atexit@plt+0x13edbc> │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq lr, sp, #224, 26 @ 0x3800 │ │ │ │ - addseq sp, ip, #88, 2 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 381d0 <__cxa_atexit@plt+0x2ba20> │ │ │ │ - ldr r7, [pc, #48] @ 381e0 <__cxa_atexit@plt+0x2ba30> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 381c4 <__cxa_atexit@plt+0x2ba14> │ │ │ │ - mov r7, r8 │ │ │ │ - b 381f4 <__cxa_atexit@plt+0x2ba44> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 381e4 <__cxa_atexit@plt+0x2ba34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq sp, ip, #36, 2 │ │ │ │ - addseq sp, ip, #12, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 382dc <__cxa_atexit@plt+0x2bb2c> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r1, [pc, #252] @ 38310 <__cxa_atexit@plt+0x2bb60> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 382f0 <__cxa_atexit@plt+0x2bb40> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #76 @ 0x4c │ │ │ │ - cmp r1, ip │ │ │ │ - bcc 382fc <__cxa_atexit@plt+0x2bb4c> │ │ │ │ - ldr r2, [pc, #216] @ 38318 <__cxa_atexit@plt+0x2bb68> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #212] @ 3831c <__cxa_atexit@plt+0x2bb6c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr sl, [pc, #200] @ 38320 <__cxa_atexit@plt+0x2bb70> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, ip, #19 │ │ │ │ - sub r0, ip, #37 @ 0x25 │ │ │ │ - sub lr, ip, #47 @ 0x2f │ │ │ │ - ldr r8, [pc, #180] @ 38324 <__cxa_atexit@plt+0x2bb74> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r9, [r5] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - mov r9, r6 │ │ │ │ - str r3, [r9, #40]! @ 0x28 │ │ │ │ - mov r3, r6 │ │ │ │ - str sl, [r3, #12]! │ │ │ │ - str r7, [r6, #20] │ │ │ │ - ldr r7, [pc, #148] @ 38328 <__cxa_atexit@plt+0x2bb78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #24] │ │ │ │ - add r7, r6, #28 │ │ │ │ - stm r7, {r3, r8, lr} │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #128] @ 3832c <__cxa_atexit@plt+0x2bb7c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - str r9, [r6, #56] @ 0x38 │ │ │ │ - str r0, [r6, #60] @ 0x3c │ │ │ │ - ldr r7, [pc, #112] @ 38330 <__cxa_atexit@plt+0x2bb80> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #64] @ 0x40 │ │ │ │ - str r2, [r6, #68] @ 0x44 │ │ │ │ - str r6, [r6, #72] @ 0x48 │ │ │ │ - sub r7, ip, #6 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mov r6, ip │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 38314 <__cxa_atexit@plt+0x2bb64> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #76 @ 0x4c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, ip │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - adcseq lr, sp, #28, 24 @ 0x1c00 │ │ │ │ - @ instruction: 0xfffffad8 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - @ instruction: 0xfffffb40 │ │ │ │ - adcseq lr, sp, #24, 28 @ 0x180 │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - adcseq lr, sp, #100, 24 @ 0x6400 │ │ │ │ - adcseq lr, sp, #140, 24 @ 0x8c00 │ │ │ │ - addseq ip, ip, #192, 30 @ 0x300 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + adcseq r0, lr, #88, 6 @ 0x60000001 │ │ │ │ + rsbeq r6, r9, #18874368 @ 0x1200000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #76 @ 0x4c │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 38400 <__cxa_atexit@plt+0x2bc50> │ │ │ │ - ldr r2, [pc, #176] @ 3840c <__cxa_atexit@plt+0x2bc5c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r8, fp │ │ │ │ - ldr fp, [pc, #168] @ 38410 <__cxa_atexit@plt+0x2bc60> │ │ │ │ - add fp, pc, fp │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [pc, #156] @ 38414 <__cxa_atexit@plt+0x2bc64> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - sub r2, r6, #19 │ │ │ │ - sub r0, r6, #37 @ 0x25 │ │ │ │ - sub lr, r6, #47 @ 0x2f │ │ │ │ - ldr sl, [pc, #136] @ 38418 <__cxa_atexit@plt+0x2bc68> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - mov r9, r3 │ │ │ │ - str fp, [r9, #40]! @ 0x28 │ │ │ │ - mov fp, r3 │ │ │ │ - str ip, [fp, #12]! │ │ │ │ - str r7, [r3, #20] │ │ │ │ - ldr r7, [pc, #104] @ 3841c <__cxa_atexit@plt+0x2bc6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #24] │ │ │ │ - str fp, [r3, #28] │ │ │ │ - str sl, [r3, #32] │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #80] @ 38420 <__cxa_atexit@plt+0x2bc70> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - str r9, [r3, #56] @ 0x38 │ │ │ │ - str r0, [r3, #60] @ 0x3c │ │ │ │ - ldr r7, [pc, #64] @ 38424 <__cxa_atexit@plt+0x2bc74> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #64] @ 0x40 │ │ │ │ - str r2, [r3, #68] @ 0x44 │ │ │ │ - str r3, [r3, #72] @ 0x48 │ │ │ │ + bcc 36cc8 <__cxa_atexit@plt+0x2a518> │ │ │ │ + ldr lr, [pc, #88] @ 36cd8 <__cxa_atexit@plt+0x2a528> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ 36cdc <__cxa_atexit@plt+0x2a52c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ 36ce0 <__cxa_atexit@plt+0x2a530> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add r2, r3, #16 │ │ │ │ + stm r2, {r0, r7, lr} │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ sub r7, r6, #6 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - mov fp, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #76 @ 0x4c │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffff9bc │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - @ instruction: 0xfffffa20 │ │ │ │ - adcseq lr, sp, #248, 24 @ 0xf800 │ │ │ │ - @ instruction: 0xfffffd30 │ │ │ │ - adcseq lr, sp, #64, 22 @ 0x10000 │ │ │ │ - adcseq lr, sp, #104, 22 @ 0x1a000 │ │ │ │ - addseq ip, ip, #204, 28 @ 0xcc0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r0, lr, #196, 6 @ 0x10000003 │ │ │ │ + adcseq r0, lr, #164, 4 @ 0x4000000a │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 36d34 <__cxa_atexit@plt+0x2a584> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 36d3c <__cxa_atexit@plt+0x2a58c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 36d40 <__cxa_atexit@plt+0x2a590> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 36d44 <__cxa_atexit@plt+0x2a594> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r0, lr, #72, 4 @ 0x80000004 │ │ │ │ + adcseq r0, lr, #68, 4 @ 0x40000004 │ │ │ │ + adcseq r0, lr, #16, 6 @ 0x40000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 38478 <__cxa_atexit@plt+0x2bcc8> │ │ │ │ - ldr r2, [pc, #56] @ 38480 <__cxa_atexit@plt+0x2bcd0> │ │ │ │ + bhi 36da8 <__cxa_atexit@plt+0x2a5f8> │ │ │ │ + ldr r2, [pc, #76] @ 36db0 <__cxa_atexit@plt+0x2a600> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r0, [pc, #44] @ 38484 <__cxa_atexit@plt+0x2bcd4> │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r0, [pc, #64] @ 36db4 <__cxa_atexit@plt+0x2a604> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [pc, #28] @ 38488 <__cxa_atexit@plt+0x2bcd8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ + tst sl, #3 │ │ │ │ + beq 36d98 <__cxa_atexit@plt+0x2a5e8> │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r9, #11 │ │ │ │ + b 34414 <__cxa_atexit@plt+0x27c64> │ │ │ │ + ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb72c <__cxa_atexit@plt+0x3def7c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - adcseq lr, sp, #248, 20 @ 0xf8000 │ │ │ │ - adcseq lr, sp, #148, 20 @ 0x94000 │ │ │ │ - addseq ip, ip, #104, 28 @ 0x680 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #72] @ 384ec <__cxa_atexit@plt+0x2bd3c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 384dc <__cxa_atexit@plt+0x2bd2c> │ │ │ │ - ldr r7, [pc, #52] @ 384f0 <__cxa_atexit@plt+0x2bd40> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 384d0 <__cxa_atexit@plt+0x2bd20> │ │ │ │ - mov r7, r8 │ │ │ │ - b 381f4 <__cxa_atexit@plt+0x2ba44> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 384f4 <__cxa_atexit@plt+0x2bd44> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0xfffffd34 │ │ │ │ - addseq ip, ip, #24, 28 @ 0x180 │ │ │ │ + adcseq r0, lr, #220, 2 @ 0x37 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 366f0 <__cxa_atexit@plt+0x29f40> │ │ │ │ - addseq ip, ip, #224, 26 @ 0x3800 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 3855c <__cxa_atexit@plt+0x2bdac> │ │ │ │ - ldr r2, [pc, #48] @ 38568 <__cxa_atexit@plt+0x2bdb8> │ │ │ │ + mov r9, #11 │ │ │ │ + mov sl, r7 │ │ │ │ + b 34414 <__cxa_atexit@plt+0x27c64> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 36e34 <__cxa_atexit@plt+0x2a684> │ │ │ │ + ldr r2, [pc, #76] @ 36e3c <__cxa_atexit@plt+0x2a68c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 38550 <__cxa_atexit@plt+0x2bda0> │ │ │ │ - mov r7, r9 │ │ │ │ - b 38578 <__cxa_atexit@plt+0x2bdc8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r0, [pc, #64] @ 36e40 <__cxa_atexit@plt+0x2a690> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 36e24 <__cxa_atexit@plt+0x2a674> │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r9, #11 │ │ │ │ + b 3527c <__cxa_atexit@plt+0x28acc> │ │ │ │ + ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq ip, ip, #136, 26 @ 0x2200 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #160] @ 38620 <__cxa_atexit@plt+0x2be70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 385f4 <__cxa_atexit@plt+0x2be44> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 385fc <__cxa_atexit@plt+0x2be4c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 38610 <__cxa_atexit@plt+0x2be60> │ │ │ │ - ldr r2, [pc, #108] @ 38628 <__cxa_atexit@plt+0x2be78> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr lr, [pc, #84] @ 3862c <__cxa_atexit@plt+0x2be7c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r2, r7, lr} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 38624 <__cxa_atexit@plt+0x2be74> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - addseq ip, ip, #220, 24 @ 0xdc00 │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - adcseq lr, sp, #56, 18 @ 0xe0000 │ │ │ │ - addseq ip, ip, #196, 24 @ 0xc400 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + adcseq r0, lr, #80, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 386a0 <__cxa_atexit@plt+0x2bef0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 386b4 <__cxa_atexit@plt+0x2bf04> │ │ │ │ - ldr r2, [pc, #96] @ 386c8 <__cxa_atexit@plt+0x2bf18> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr lr, [pc, #72] @ 386cc <__cxa_atexit@plt+0x2bf1c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r2, r7, lr} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 386c4 <__cxa_atexit@plt+0x2bf14> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, #11 │ │ │ │ + mov sl, r7 │ │ │ │ + b 3527c <__cxa_atexit@plt+0x28acc> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 36e94 <__cxa_atexit@plt+0x2a6e4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 36e9c <__cxa_atexit@plt+0x2a6ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - addseq ip, ip, #56, 24 @ 0x3800 │ │ │ │ - @ instruction: 0xfffffdc8 │ │ │ │ - adcseq lr, sp, #140, 16 @ 0x8c0000 │ │ │ │ - addseq ip, ip, #32, 24 @ 0x2000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + adcseq r0, lr, #204 @ 0xcc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 38748 <__cxa_atexit@plt+0x2bf98> │ │ │ │ + bhi 36f20 <__cxa_atexit@plt+0x2a770> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #20 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 38750 <__cxa_atexit@plt+0x2bfa0> │ │ │ │ - ldr r3, [pc, #100] @ 38774 <__cxa_atexit@plt+0x2bfc4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #96] @ 38778 <__cxa_atexit@plt+0x2bfc8> │ │ │ │ + bcc 36f28 <__cxa_atexit@plt+0x2a778> │ │ │ │ + ldr r1, [pc, #104] @ 36f3c <__cxa_atexit@plt+0x2a78c> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #88] @ 3877c <__cxa_atexit@plt+0x2bfcc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r2, #4]! │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r2, [r2, #16] │ │ │ │ - ldr r3, [pc, #68] @ 38780 <__cxa_atexit@plt+0x2bfd0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - sub r9, r6, #2 │ │ │ │ - b 78484 <__cxa_atexit@plt+0x6bcd4> │ │ │ │ - mov r6, r2 │ │ │ │ - b 38758 <__cxa_atexit@plt+0x2bfa8> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 38770 <__cxa_atexit@plt+0x2bfc0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, sl │ │ │ │ - bx r0 │ │ │ │ - addseq ip, ip, #164, 22 @ 0x29000 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - adcseq lr, sp, #244, 18 @ 0x3d0000 │ │ │ │ - adcseq lr, sp, #196, 16 @ 0xc40000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 387a0 <__cxa_atexit@plt+0x2bff0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 773a4 <__cxa_atexit@plt+0x6abf4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 78de0 <__cxa_atexit@plt+0x6c630> │ │ │ │ - addseq ip, ip, #44, 22 @ 0xb000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 38898 <__cxa_atexit@plt+0x2c0e8> │ │ │ │ - ldr r3, [pc, #228] @ 388c0 <__cxa_atexit@plt+0x2c110> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 38818 <__cxa_atexit@plt+0x2c068> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 38828 <__cxa_atexit@plt+0x2c078> │ │ │ │ - ldr r5, [pc, #204] @ 388c4 <__cxa_atexit@plt+0x2c114> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r9, [r8, #2] │ │ │ │ - str r5, [r7] │ │ │ │ - ldr r3, [pc, #192] @ 388c8 <__cxa_atexit@plt+0x2c118> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 388a8 <__cxa_atexit@plt+0x2c0f8> │ │ │ │ - sub r9, r3, #18 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r1, [pc, #136] @ 388d0 <__cxa_atexit@plt+0x2c120> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add sl, r1, #1 │ │ │ │ - ldr lr, [pc, #128] @ 388d4 <__cxa_atexit@plt+0x2c124> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #124] @ 388d8 <__cxa_atexit@plt+0x2c128> │ │ │ │ + ldr r0, [pc, #100] @ 36f40 <__cxa_atexit@plt+0x2a790> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - sub r7, r3, #27 │ │ │ │ - ldr r1, [pc, #112] @ 388dc <__cxa_atexit@plt+0x2c12c> │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 36f44 <__cxa_atexit@plt+0x2a794> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, lr} │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str sl, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - sub r2, r3, #6 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 36f48 <__cxa_atexit@plt+0x2a798> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - b 14b56c <__cxa_atexit@plt+0x13edbc> │ │ │ │ - ldr r7, [pc, #44] @ 388cc <__cxa_atexit@plt+0x2c11c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 36f30 <__cxa_atexit@plt+0x2a780> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - @ instruction: 0x000001b4 │ │ │ │ - adcseq lr, sp, #20, 18 @ 0x50000 │ │ │ │ - addseq ip, ip, #60, 24 @ 0x3c00 │ │ │ │ - adcseq lr, sp, #216, 16 @ 0xd80000 │ │ │ │ - adcseq lr, sp, #248, 12 @ 0xf800000 │ │ │ │ - adcseq lr, sp, #164, 12 @ 0xa400000 │ │ │ │ - adcseq lr, sp, #184, 16 @ 0xb80000 │ │ │ │ - addseq ip, ip, #8, 20 @ 0x8000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 38914 <__cxa_atexit@plt+0x2c164> │ │ │ │ - ldr r3, [pc, #140] @ 3898c <__cxa_atexit@plt+0x2c1dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r8, [pc, #128] @ 38990 <__cxa_atexit@plt+0x2c1e0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq r0, lr, #116 @ 0x74 │ │ │ │ + adcseq r0, lr, #76, 2 │ │ │ │ + adcseq r0, lr, #72 @ 0x48 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3897c <__cxa_atexit@plt+0x2c1cc> │ │ │ │ - sub r8, r3, #18 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r0, [pc, #96] @ 38994 <__cxa_atexit@plt+0x2c1e4> │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 36fb8 <__cxa_atexit@plt+0x2a808> │ │ │ │ + ldr lr, [pc, #88] @ 36fc8 <__cxa_atexit@plt+0x2a818> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 36fcc <__cxa_atexit@plt+0x2a81c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r9, r0, #1 │ │ │ │ - ldr lr, [pc, #88] @ 38998 <__cxa_atexit@plt+0x2c1e8> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 36fd0 <__cxa_atexit@plt+0x2a820> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r2, [pc, #84] @ 3899c <__cxa_atexit@plt+0x2c1ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - sub r0, r3, #27 │ │ │ │ - ldr r1, [pc, #72] @ 389a0 <__cxa_atexit@plt+0x2c1f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, sl, lr} │ │ │ │ - add r1, r6, #16 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - add r5, r5, #4 │ │ │ │ - sub r8, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 14b56c <__cxa_atexit@plt+0x13edbc> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - adcseq lr, sp, #12, 16 @ 0xc0000 │ │ │ │ - adcseq lr, sp, #236, 14 @ 0x3b00000 │ │ │ │ - adcseq lr, sp, #12, 12 @ 0xc00000 │ │ │ │ - adcseq lr, sp, #184, 10 @ 0x2e000000 │ │ │ │ - adcseq lr, sp, #204, 14 @ 0x3300000 │ │ │ │ - addseq ip, ip, #68, 18 @ 0x110000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 14b56c <__cxa_atexit@plt+0x13edbc> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 38a1c <__cxa_atexit@plt+0x2c26c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 38a14 <__cxa_atexit@plt+0x2c264> │ │ │ │ - ldr r3, [pc, #56] @ 38a24 <__cxa_atexit@plt+0x2c274> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r5, [pc, #44] @ 38a28 <__cxa_atexit@plt+0x2c278> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #2 │ │ │ │ - ldr r5, [pc, #36] @ 38a2c <__cxa_atexit@plt+0x2c27c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 3eb7ac <__cxa_atexit@plt+0x3deffc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq lr, sp, #12, 10 @ 0x3000000 │ │ │ │ - adcseq lr, sp, #44, 14 @ 0xb00000 │ │ │ │ - adcseq lr, sp, #248, 8 @ 0xf8000000 │ │ │ │ - addseq ip, ip, #208, 20 @ 0xd0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 38a84 <__cxa_atexit@plt+0x2c2d4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 38a7c <__cxa_atexit@plt+0x2c2cc> │ │ │ │ - ldr r8, [pc, #40] @ 38a8c <__cxa_atexit@plt+0x2c2dc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 38a90 <__cxa_atexit@plt+0x2c2e0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 14b56c <__cxa_atexit@plt+0x13edbc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq ip, ip, #128, 20 @ 0x80000 │ │ │ │ - adcseq lr, sp, #140, 8 @ 0x8c000000 │ │ │ │ - addseq ip, ip, #92, 20 @ 0x5c000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 38b58 <__cxa_atexit@plt+0x2c3a8> │ │ │ │ - ldr r2, [pc, #172] @ 38b60 <__cxa_atexit@plt+0x2c3b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #164] @ 38b64 <__cxa_atexit@plt+0x2c3b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 38b04 <__cxa_atexit@plt+0x2c354> │ │ │ │ - ldr r2, [pc, #140] @ 38b68 <__cxa_atexit@plt+0x2c3b8> │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + adcseq r0, lr, #184 @ 0xb8 │ │ │ │ + adcseq pc, sp, #180, 30 @ 0x2d0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3702c <__cxa_atexit@plt+0x2a87c> │ │ │ │ + ldr r2, [pc, #64] @ 3703c <__cxa_atexit@plt+0x2a88c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - add r1, pc, #4 │ │ │ │ - ldr r2, [r1, r2, lsl #2] │ │ │ │ - add pc, r1, r2 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr lr, [pc, #48] @ 37040 <__cxa_atexit@plt+0x2a890> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #96] @ 38b78 <__cxa_atexit@plt+0x2c3c8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 3eb7ac <__cxa_atexit@plt+0x3deffc> │ │ │ │ - ldr r7, [pc, #60] @ 38b6c <__cxa_atexit@plt+0x2c3bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #52] @ 38b70 <__cxa_atexit@plt+0x2c3c0> │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + rsbeq r6, r9, #-536870911 @ 0xe0000001 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 370a8 <__cxa_atexit@plt+0x2a8f8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 370b4 <__cxa_atexit@plt+0x2a904> │ │ │ │ + ldr r1, [pc, #80] @ 370c4 <__cxa_atexit@plt+0x2a914> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 370c8 <__cxa_atexit@plt+0x2a918> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 370cc <__cxa_atexit@plt+0x2a91c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #44] @ 38b74 <__cxa_atexit@plt+0x2c3c4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 3eb7ac <__cxa_atexit@plt+0x3deffc> │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - adcseq lr, sp, #144, 8 @ 0x90000000 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - addseq ip, ip, #200, 18 @ 0x320000 │ │ │ │ - addseq ip, ip, #188, 18 @ 0x2f0000 │ │ │ │ - adcseq lr, sp, #224, 10 @ 0x38000000 │ │ │ │ - adcseq lr, sp, #16, 12 @ 0x1000000 │ │ │ │ - addseq ip, ip, #116, 18 @ 0x1d0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #120] @ 38c08 <__cxa_atexit@plt+0x2c458> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - add r2, pc, #4 │ │ │ │ - ldr r3, [r2, r3, lsl #2] │ │ │ │ - add pc, r2, r3 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #80] @ 38c18 <__cxa_atexit@plt+0x2c468> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3eb7ac <__cxa_atexit@plt+0x3deffc> │ │ │ │ - ldr r7, [pc, #44] @ 38c0c <__cxa_atexit@plt+0x2c45c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #36] @ 38c10 <__cxa_atexit@plt+0x2c460> │ │ │ │ + adcseq pc, sp, #220, 28 @ 0xdc0 │ │ │ │ + adcseq pc, sp, #200, 30 @ 0x320 │ │ │ │ + adcseq pc, sp, #184, 28 @ 0xb80 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 37150 <__cxa_atexit@plt+0x2a9a0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 37158 <__cxa_atexit@plt+0x2a9a8> │ │ │ │ + ldr r1, [pc, #104] @ 3716c <__cxa_atexit@plt+0x2a9bc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ 37170 <__cxa_atexit@plt+0x2a9c0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 37174 <__cxa_atexit@plt+0x2a9c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 37178 <__cxa_atexit@plt+0x2a9c8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + b 37160 <__cxa_atexit@plt+0x2a9b0> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 38c14 <__cxa_atexit@plt+0x2c464> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3eb7ac <__cxa_atexit@plt+0x3deffc> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - addseq ip, ip, #24, 18 @ 0x60000 │ │ │ │ - addseq ip, ip, #12, 18 @ 0x30000 │ │ │ │ - adcseq lr, sp, #48, 10 @ 0xc000000 │ │ │ │ - adcseq lr, sp, #96, 10 @ 0x18000000 │ │ │ │ - addseq ip, ip, #212, 16 @ 0xd40000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - beq 38c54 <__cxa_atexit@plt+0x2c4a4> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 38c6c <__cxa_atexit@plt+0x2c4bc> │ │ │ │ - ldr r3, [pc, #76] @ 38c90 <__cxa_atexit@plt+0x2c4e0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3eb7ac <__cxa_atexit@plt+0x3deffc> │ │ │ │ - ldr r3, [pc, #48] @ 38c8c <__cxa_atexit@plt+0x2c4dc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3eb7ac <__cxa_atexit@plt+0x3deffc> │ │ │ │ - ldr r7, [pc, #16] @ 38c84 <__cxa_atexit@plt+0x2c4d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #8] @ 38c88 <__cxa_atexit@plt+0x2c4d8> │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq pc, sp, #68, 28 @ 0x440 │ │ │ │ + adcseq pc, sp, #28, 30 @ 0x70 │ │ │ │ + adcseq pc, sp, #24, 28 @ 0x180 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 371e8 <__cxa_atexit@plt+0x2aa38> │ │ │ │ + ldr lr, [pc, #88] @ 371f8 <__cxa_atexit@plt+0x2aa48> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 371fc <__cxa_atexit@plt+0x2aa4c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 37200 <__cxa_atexit@plt+0x2aa50> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq ip, ip, #132, 16 @ 0x840000 │ │ │ │ - addseq ip, ip, #120, 16 @ 0x780000 │ │ │ │ - adcseq lr, sp, #204, 8 @ 0xcc000000 │ │ │ │ - adcseq lr, sp, #228, 8 @ 0xe4000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + adcseq pc, sp, #136, 28 @ 0x880 │ │ │ │ + adcseq pc, sp, #132, 26 @ 0x2100 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 38d1c <__cxa_atexit@plt+0x2c56c> │ │ │ │ - ldr r2, [pc, #116] @ 38d24 <__cxa_atexit@plt+0x2c574> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #108] @ 38d28 <__cxa_atexit@plt+0x2c578> │ │ │ │ + bhi 37274 <__cxa_atexit@plt+0x2aac4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 37280 <__cxa_atexit@plt+0x2aad0> │ │ │ │ + ldr lr, [pc, #92] @ 37290 <__cxa_atexit@plt+0x2aae0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ 37294 <__cxa_atexit@plt+0x2aae4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - and r7, r8, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 38cec <__cxa_atexit@plt+0x2c53c> │ │ │ │ - cmp r7, #0 │ │ │ │ - bne 38d08 <__cxa_atexit@plt+0x2c558> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 38d30 <__cxa_atexit@plt+0x2c580> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r8, [pc, #64] @ 37298 <__cxa_atexit@plt+0x2aae8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r9, #0 │ │ │ │ - b 3eb724 <__cxa_atexit@plt+0x3def74> │ │ │ │ - ldr r7, [pc, #28] @ 38d2c <__cxa_atexit@plt+0x2c57c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - adcseq lr, sp, #148, 4 @ 0x40000009 │ │ │ │ - adcseq lr, sp, #28, 8 @ 0x1c000000 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 38d60 <__cxa_atexit@plt+0x2c5b0> │ │ │ │ - ldr r3, [pc, #40] @ 38d78 <__cxa_atexit@plt+0x2c5c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 3eb724 <__cxa_atexit@plt+0x3def74> │ │ │ │ - ldr r7, [pc, #12] @ 38d74 <__cxa_atexit@plt+0x2c5c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq lr, sp, #196, 6 @ 0x10000003 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 38dac <__cxa_atexit@plt+0x2c5fc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #28] @ 38db0 <__cxa_atexit@plt+0x2c600> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #3 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - cmp r7, #1 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + adcseq pc, sp, #20, 26 @ 0x500 │ │ │ │ + rsbeq r5, r9, #856 @ 0x358 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3730c <__cxa_atexit@plt+0x2ab5c> │ │ │ │ + ldr lr, [pc, #88] @ 3731c <__cxa_atexit@plt+0x2ab6c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ 37320 <__cxa_atexit@plt+0x2ab70> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ 37324 <__cxa_atexit@plt+0x2ab74> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add r2, r3, #16 │ │ │ │ + stm r2, {r0, r7, lr} │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq lr, sp, #164, 6 @ 0x90000002 │ │ │ │ - adcseq lr, sp, #160, 6 @ 0x80000002 │ │ │ │ - addseq ip, ip, #52, 10 @ 0xd000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq pc, sp, #128, 26 @ 0x2000 │ │ │ │ + adcseq pc, sp, #96, 24 @ 0x6000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 38de8 <__cxa_atexit@plt+0x2c638> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 38df0 <__cxa_atexit@plt+0x2c640> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi 37378 <__cxa_atexit@plt+0x2abc8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 14b56c <__cxa_atexit@plt+0x13edbc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq lr, sp, #120, 2 │ │ │ │ - addseq ip, ip, #244, 8 @ 0xf4000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 38e28 <__cxa_atexit@plt+0x2c678> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 37380 <__cxa_atexit@plt+0x2abd0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 37384 <__cxa_atexit@plt+0x2abd4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 37388 <__cxa_atexit@plt+0x2abd8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 38e30 <__cxa_atexit@plt+0x2c680> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 14b56c <__cxa_atexit@plt+0x13edbc> │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq lr, sp, #56, 2 │ │ │ │ - addseq ip, ip, #180, 8 @ 0xb4000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + adcseq pc, sp, #4, 24 @ 0x400 │ │ │ │ + adcseq pc, sp, #0, 24 │ │ │ │ + adcseq pc, sp, #204, 24 @ 0xcc00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 38e68 <__cxa_atexit@plt+0x2c6b8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 38e70 <__cxa_atexit@plt+0x2c6c0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + bhi 373ec <__cxa_atexit@plt+0x2ac3c> │ │ │ │ + ldr r2, [pc, #76] @ 373f4 <__cxa_atexit@plt+0x2ac44> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r0, [pc, #64] @ 373f8 <__cxa_atexit@plt+0x2ac48> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 373dc <__cxa_atexit@plt+0x2ac2c> │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r9, #11 │ │ │ │ + b 3527c <__cxa_atexit@plt+0x28acc> │ │ │ │ + ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ - b 14b56c <__cxa_atexit@plt+0x13edbc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - adcseq lr, sp, #248 @ 0xf8 │ │ │ │ - addseq ip, ip, #116, 8 @ 0x74000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 38ea8 <__cxa_atexit@plt+0x2c6f8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 38eb0 <__cxa_atexit@plt+0x2c700> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 14b56c <__cxa_atexit@plt+0x13edbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq lr, sp, #184 @ 0xb8 │ │ │ │ - addseq ip, ip, #52, 8 @ 0x34000000 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + adcseq pc, sp, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, #11 │ │ │ │ + mov sl, r7 │ │ │ │ + b 3527c <__cxa_atexit@plt+0x28acc> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 38ee8 <__cxa_atexit@plt+0x2c738> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 38ef0 <__cxa_atexit@plt+0x2c740> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi 37468 <__cxa_atexit@plt+0x2acb8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 14b56c <__cxa_atexit@plt+0x13edbc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq lr, sp, #120 @ 0x78 │ │ │ │ - addseq ip, ip, #244, 6 @ 0xd0000003 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 38f28 <__cxa_atexit@plt+0x2c778> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 37470 <__cxa_atexit@plt+0x2acc0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 37474 <__cxa_atexit@plt+0x2acc4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 37478 <__cxa_atexit@plt+0x2acc8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 38f30 <__cxa_atexit@plt+0x2c780> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 14b56c <__cxa_atexit@plt+0x13edbc> │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq lr, sp, #56 @ 0x38 │ │ │ │ - addseq ip, ip, #180, 6 @ 0xd0000002 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + adcseq pc, sp, #20, 22 @ 0x5000 │ │ │ │ + adcseq pc, sp, #16, 22 @ 0x4000 │ │ │ │ + adcseq pc, sp, #220, 22 @ 0x37000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 38f68 <__cxa_atexit@plt+0x2c7b8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 38f70 <__cxa_atexit@plt+0x2c7c0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + bhi 374dc <__cxa_atexit@plt+0x2ad2c> │ │ │ │ + ldr r2, [pc, #76] @ 374e4 <__cxa_atexit@plt+0x2ad34> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r0, [pc, #64] @ 374e8 <__cxa_atexit@plt+0x2ad38> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 374cc <__cxa_atexit@plt+0x2ad1c> │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r9, #11 │ │ │ │ + b 34414 <__cxa_atexit@plt+0x27c64> │ │ │ │ + ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ - b 14b56c <__cxa_atexit@plt+0x13edbc> │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq sp, sp, #248, 30 @ 0x3e0 │ │ │ │ - addseq ip, ip, #116, 6 @ 0xd0000001 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + adcseq pc, sp, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, #11 │ │ │ │ + mov sl, r7 │ │ │ │ + b 34414 <__cxa_atexit@plt+0x27c64> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 38fa8 <__cxa_atexit@plt+0x2c7f8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 38fb0 <__cxa_atexit@plt+0x2c800> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi 37544 <__cxa_atexit@plt+0x2ad94> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [pc, #32] @ 3754c <__cxa_atexit@plt+0x2ad9c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #24] @ 37550 <__cxa_atexit@plt+0x2ada0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ - b 14b56c <__cxa_atexit@plt+0x13edbc> │ │ │ │ + b 3ff6ec <__cxa_atexit@plt+0x3f2f3c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq sp, sp, #184, 30 @ 0x2e0 │ │ │ │ + adcseq pc, sp, #36, 20 @ 0x24000 │ │ │ │ + adcseq pc, sp, #28, 20 @ 0x1c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 38fe4 <__cxa_atexit@plt+0x2c834> │ │ │ │ + bhi 37588 <__cxa_atexit@plt+0x2add8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 38fec <__cxa_atexit@plt+0x2c83c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 37590 <__cxa_atexit@plt+0x2ade0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 101e98 <__cxa_atexit@plt+0xf56e8> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq sp, sp, #120, 30 @ 0x1e0 │ │ │ │ + adcseq pc, sp, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 39030 <__cxa_atexit@plt+0x2c880> │ │ │ │ - ldr r2, [pc, #44] @ 39038 <__cxa_atexit@plt+0x2c888> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r9, r7, #8 │ │ │ │ - ldm r9, {r1, r8, r9} │ │ │ │ - ldr r0, [pc, #32] @ 3903c <__cxa_atexit@plt+0x2c88c> │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 37614 <__cxa_atexit@plt+0x2ae64> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 3761c <__cxa_atexit@plt+0x2ae6c> │ │ │ │ + ldr r1, [pc, #104] @ 37630 <__cxa_atexit@plt+0x2ae80> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ 37634 <__cxa_atexit@plt+0x2ae84> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb5ec <__cxa_atexit@plt+0x3dee3c> │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 37638 <__cxa_atexit@plt+0x2ae88> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 3763c <__cxa_atexit@plt+0x2ae8c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + b 37624 <__cxa_atexit@plt+0x2ae74> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - adcseq sp, sp, #52, 30 @ 0xd0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 390a4 <__cxa_atexit@plt+0x2c8f4> │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq pc, sp, #128, 18 @ 0x200000 │ │ │ │ + adcseq pc, sp, #88, 20 @ 0x58000 │ │ │ │ + adcseq pc, sp, #84, 18 @ 0x150000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 376c8 <__cxa_atexit@plt+0x2af18> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 390b4 <__cxa_atexit@plt+0x2c904> │ │ │ │ - ldr lr, [pc, #84] @ 390c4 <__cxa_atexit@plt+0x2c914> │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 376d0 <__cxa_atexit@plt+0x2af20> │ │ │ │ + ldr lr, [pc, #112] @ 376e4 <__cxa_atexit@plt+0x2af34> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #64] @ 390c8 <__cxa_atexit@plt+0x2c918> │ │ │ │ + ldr r0, [pc, #108] @ 376e8 <__cxa_atexit@plt+0x2af38> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #80] @ 376ec <__cxa_atexit@plt+0x2af3c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #72] @ 376f0 <__cxa_atexit@plt+0x2af40> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r1, r7, lr} │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #5 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ + b 376d8 <__cxa_atexit@plt+0x2af28> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + adcseq pc, sp, #212, 16 @ 0xd40000 │ │ │ │ + adcseq pc, sp, #168, 18 @ 0x2a0000 │ │ │ │ + adcseq pc, sp, #164, 16 @ 0xa40000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 37780 <__cxa_atexit@plt+0x2afd0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 37788 <__cxa_atexit@plt+0x2afd8> │ │ │ │ + ldr lr, [pc, #116] @ 3779c <__cxa_atexit@plt+0x2afec> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #112] @ 377a0 <__cxa_atexit@plt+0x2aff0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #80] @ 377a4 <__cxa_atexit@plt+0x2aff4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #72] @ 377a8 <__cxa_atexit@plt+0x2aff8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r2, r3, #16 │ │ │ │ + stm r2, {r1, r8, lr} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - adcseq sp, sp, #248, 30 @ 0x3e0 │ │ │ │ - addseq ip, ip, #100, 8 @ 0x64000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3914c <__cxa_atexit@plt+0x2c99c> │ │ │ │ - ldr lr, [pc, #104] @ 39154 <__cxa_atexit@plt+0x2c9a4> │ │ │ │ + b 37790 <__cxa_atexit@plt+0x2afe0> │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + adcseq pc, sp, #32, 16 @ 0x200000 │ │ │ │ + adcseq pc, sp, #240, 16 @ 0xf00000 │ │ │ │ + adcseq pc, sp, #236, 14 @ 0x3b00000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3781c <__cxa_atexit@plt+0x2b06c> │ │ │ │ + ldr lr, [pc, #92] @ 3782c <__cxa_atexit@plt+0x2b07c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ - add r3, r7, #12 │ │ │ │ - ldm r3, {r0, r2, r3} │ │ │ │ - str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr lr, [pc, #84] @ 39158 <__cxa_atexit@plt+0x2c9a8> │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + add r9, r7, #16 │ │ │ │ + ldm r9, {r2, r8, r9} │ │ │ │ + ldr r7, [r7, #28] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 37830 <__cxa_atexit@plt+0x2b080> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 37834 <__cxa_atexit@plt+0x2b084> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - stmib r5, {r0, r2} │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str lr, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 39138 <__cxa_atexit@plt+0x2c988> │ │ │ │ - ldr r2, [pc, #56] @ 3915c <__cxa_atexit@plt+0x2c9ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #7] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 39144 <__cxa_atexit@plt+0x2c994> │ │ │ │ - b 391a0 <__cxa_atexit@plt+0x2c9f0> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r2, r8, r9, lr} │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - adcseq sp, sp, #76, 28 @ 0x4c0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - addseq ip, ip, #208, 6 @ 0x40000003 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 39190 <__cxa_atexit@plt+0x2c9e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 39188 <__cxa_atexit@plt+0x2c9d8> │ │ │ │ - b 391a0 <__cxa_atexit@plt+0x2c9f0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq ip, ip, #156, 6 @ 0x70000002 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r1, [r7, #19] │ │ │ │ - ldr r0, [r7, #23] │ │ │ │ - ldr lr, [pc, #92] @ 39214 <__cxa_atexit@plt+0x2ca64> │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + adcseq pc, sp, #84, 16 @ 0x540000 │ │ │ │ + adcseq pc, sp, #80, 14 @ 0x1400000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 37898 <__cxa_atexit@plt+0x2b0e8> │ │ │ │ + ldr lr, [pc, #72] @ 378a8 <__cxa_atexit@plt+0x2b0f8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - stmda r5, {r0, r2} │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 39200 <__cxa_atexit@plt+0x2ca50> │ │ │ │ - ldr r3, [pc, #56] @ 39218 <__cxa_atexit@plt+0x2ca68> │ │ │ │ - add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3920c <__cxa_atexit@plt+0x2ca5c> │ │ │ │ - b 39268 <__cxa_atexit@plt+0x2cab8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + add sl, r7, #11 │ │ │ │ + ldm sl, {r0, r3, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + ldr lr, [pc, #48] @ 378ac <__cxa_atexit@plt+0x2b0fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r1, [r9, #16] │ │ │ │ + add r1, r9, #20 │ │ │ │ + stm r1, {r0, r3, sl} │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + rsbeq r5, r9, #282624 @ 0x45000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 37914 <__cxa_atexit@plt+0x2b164> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 37920 <__cxa_atexit@plt+0x2b170> │ │ │ │ + ldr r1, [pc, #80] @ 37930 <__cxa_atexit@plt+0x2b180> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 37934 <__cxa_atexit@plt+0x2b184> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 37938 <__cxa_atexit@plt+0x2b188> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - addseq ip, ip, #20, 6 @ 0x50000000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r1, [pc, #28] @ 39258 <__cxa_atexit@plt+0x2caa8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 39250 <__cxa_atexit@plt+0x2caa0> │ │ │ │ - b 39268 <__cxa_atexit@plt+0x2cab8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq ip, ip, #212, 4 @ 0x4000000d │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 39290 <__cxa_atexit@plt+0x2cae0> │ │ │ │ - ldr r3, [pc, #60] @ 392b8 <__cxa_atexit@plt+0x2cb08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 392ac <__cxa_atexit@plt+0x2cafc> │ │ │ │ - b 392c8 <__cxa_atexit@plt+0x2cb18> │ │ │ │ - ldr r3, [pc, #28] @ 392b4 <__cxa_atexit@plt+0x2cb04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 392ac <__cxa_atexit@plt+0x2cafc> │ │ │ │ - b 39368 <__cxa_atexit@plt+0x2cbb8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq ip, ip, #116, 4 @ 0x40000007 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 392f0 <__cxa_atexit@plt+0x2cb40> │ │ │ │ - ldr r3, [pc, #124] @ 39358 <__cxa_atexit@plt+0x2cba8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 39330 <__cxa_atexit@plt+0x2cb80> │ │ │ │ - b 39368 <__cxa_atexit@plt+0x2cbb8> │ │ │ │ - ldr r7, [pc, #88] @ 39350 <__cxa_atexit@plt+0x2cba0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #28]! │ │ │ │ - ldr r2, [pc, #76] @ 39354 <__cxa_atexit@plt+0x2cba4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r3, #-12] │ │ │ │ - add r9, r2, #1 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 39338 <__cxa_atexit@plt+0x2cb88> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 39344 <__cxa_atexit@plt+0x2cb94> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - b 31c4c <__cxa_atexit@plt+0x2549c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, ip, lr │ │ │ │ - adcseq sp, sp, #132, 24 @ 0x8400 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq ip, ip, #212, 2 @ 0x35 │ │ │ │ - andeq r0, r0, r8, lsl #17 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 393c4 <__cxa_atexit@plt+0x2cc14> │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 393e0 <__cxa_atexit@plt+0x2cc30> │ │ │ │ - ldr r7, [pc, #200] @ 3944c <__cxa_atexit@plt+0x2cc9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r3, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 39420 <__cxa_atexit@plt+0x2cc70> │ │ │ │ - ldr r2, [pc, #176] @ 39450 <__cxa_atexit@plt+0x2cca0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #172] @ 39454 <__cxa_atexit@plt+0x2cca4> │ │ │ │ + adcseq pc, sp, #112, 12 @ 0x7000000 │ │ │ │ + adcseq pc, sp, #92, 14 @ 0x1700000 │ │ │ │ + adcseq pc, sp, #76, 12 @ 0x4c00000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 379bc <__cxa_atexit@plt+0x2b20c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 379c4 <__cxa_atexit@plt+0x2b214> │ │ │ │ + ldr r1, [pc, #104] @ 379d8 <__cxa_atexit@plt+0x2b228> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r7, #27] │ │ │ │ - ldr r9, [r5, #32] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r0, [r5, #28] │ │ │ │ - add r8, r1, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb5f4 <__cxa_atexit@plt+0x3dee44> │ │ │ │ - ldr r3, [pc, #124] @ 39448 <__cxa_atexit@plt+0x2cc98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3942c <__cxa_atexit@plt+0x2cc7c> │ │ │ │ - b 39464 <__cxa_atexit@plt+0x2ccb4> │ │ │ │ - ldr r7, [pc, #88] @ 39440 <__cxa_atexit@plt+0x2cc90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #28]! │ │ │ │ - ldr r2, [pc, #76] @ 39444 <__cxa_atexit@plt+0x2cc94> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r3, #-12] │ │ │ │ - add r9, r2, #1 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 39420 <__cxa_atexit@plt+0x2cc70> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 39434 <__cxa_atexit@plt+0x2cc84> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - b 31c4c <__cxa_atexit@plt+0x2549c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #27 │ │ │ │ - adcseq sp, sp, #148, 22 @ 0x25000 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r8, lsr #3 │ │ │ │ - andeq r0, r0, r8, asr #3 │ │ │ │ - addseq ip, ip, #52, 2 │ │ │ │ - addseq ip, ip, #216 @ 0xd8 │ │ │ │ - andeq r0, r0, r7, asr #8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 394b0 <__cxa_atexit@plt+0x2cd00> │ │ │ │ - ldr r3, [pc, #160] @ 39518 <__cxa_atexit@plt+0x2cd68> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 394f0 <__cxa_atexit@plt+0x2cd40> │ │ │ │ - ldr r3, [pc, #140] @ 3951c <__cxa_atexit@plt+0x2cd6c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #136] @ 39520 <__cxa_atexit@plt+0x2cd70> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 3eb5f4 <__cxa_atexit@plt+0x3dee44> │ │ │ │ - ldr r7, [pc, #88] @ 39510 <__cxa_atexit@plt+0x2cd60> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #24]! │ │ │ │ - ldr r2, [pc, #76] @ 39514 <__cxa_atexit@plt+0x2cd64> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r3, #-12] │ │ │ │ - add r9, r2, #1 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 394f8 <__cxa_atexit@plt+0x2cd48> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 39504 <__cxa_atexit@plt+0x2cd54> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - add r5, r5, #32 │ │ │ │ - b 31c4c <__cxa_atexit@plt+0x2549c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [pc, #100] @ 379dc <__cxa_atexit@plt+0x2b22c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 379e0 <__cxa_atexit@plt+0x2b230> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 379e4 <__cxa_atexit@plt+0x2b234> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + b 379cc <__cxa_atexit@plt+0x2b21c> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - adcseq sp, sp, #196, 20 @ 0xc4000 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - addseq ip, ip, #68 @ 0x44 │ │ │ │ - addseq ip, ip, #12 │ │ │ │ - andeq r0, r0, r7, asr #12 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 39558 <__cxa_atexit@plt+0x2cda8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #28] @ 3955c <__cxa_atexit@plt+0x2cdac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 3eb5f4 <__cxa_atexit@plt+0x3dee44> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq fp, ip, #156, 30 @ 0x270 │ │ │ │ - addseq fp, ip, #192, 30 @ 0x300 │ │ │ │ - andeq r0, r0, r7, asr #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 395c8 <__cxa_atexit@plt+0x2ce18> │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq pc, sp, #216, 10 @ 0x36000000 │ │ │ │ + adcseq pc, sp, #176, 12 @ 0xb000000 │ │ │ │ + adcseq pc, sp, #172, 10 @ 0x2b000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 37a70 <__cxa_atexit@plt+0x2b2c0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 395f8 <__cxa_atexit@plt+0x2ce48> │ │ │ │ - ldr lr, [pc, #124] @ 39614 <__cxa_atexit@plt+0x2ce64> │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 37a78 <__cxa_atexit@plt+0x2b2c8> │ │ │ │ + ldr lr, [pc, #112] @ 37a8c <__cxa_atexit@plt+0x2b2dc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #104] @ 39618 <__cxa_atexit@plt+0x2ce68> │ │ │ │ + ldr r0, [pc, #108] @ 37a90 <__cxa_atexit@plt+0x2b2e0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #80] @ 37a94 <__cxa_atexit@plt+0x2b2e4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #72] @ 37a98 <__cxa_atexit@plt+0x2b2e8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r0, r1, r2, lr} │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r2, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 395d4 <__cxa_atexit@plt+0x2ce24> │ │ │ │ - ldr r3, [pc, #60] @ 3960c <__cxa_atexit@plt+0x2ce5c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r2, r3, #1 │ │ │ │ - ldr r3, [pc, #52] @ 39610 <__cxa_atexit@plt+0x2ce60> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - str r2, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 395f0 <__cxa_atexit@plt+0x2ce40> │ │ │ │ - b 39628 <__cxa_atexit@plt+0x2ce78> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq sp, sp, #188, 18 @ 0x2f0000 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0xfffffa5c │ │ │ │ - adcseq sp, sp, #112, 18 @ 0x1c0000 │ │ │ │ - addseq fp, ip, #4, 30 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 39654 <__cxa_atexit@plt+0x2cea4> │ │ │ │ - ldr r3, [pc, #108] @ 396b0 <__cxa_atexit@plt+0x2cf00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 396a0 <__cxa_atexit@plt+0x2cef0> │ │ │ │ - b 396c0 <__cxa_atexit@plt+0x2cf10> │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 39688 <__cxa_atexit@plt+0x2ced8> │ │ │ │ - ldr r2, [pc, #64] @ 396ac <__cxa_atexit@plt+0x2cefc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #2] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 396a0 <__cxa_atexit@plt+0x2cef0> │ │ │ │ - b 39f80 <__cxa_atexit@plt+0x2d7d0> │ │ │ │ - ldr r3, [pc, #24] @ 396a8 <__cxa_atexit@plt+0x2cef8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 396a0 <__cxa_atexit@plt+0x2cef0> │ │ │ │ - b 3a070 <__cxa_atexit@plt+0x2d8c0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0, lsl r9 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - addseq fp, ip, #108, 28 @ 0x6c0 │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 3970c <__cxa_atexit@plt+0x2cf5c> │ │ │ │ - ldr r2, [pc, #144] @ 39768 <__cxa_atexit@plt+0x2cfb8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 39744 <__cxa_atexit@plt+0x2cf94> │ │ │ │ - ldr r3, [pc, #120] @ 3976c <__cxa_atexit@plt+0x2cfbc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 397a0 <__cxa_atexit@plt+0x2cff0> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r3, #16]! │ │ │ │ - ldr r1, [pc, #72] @ 39764 <__cxa_atexit@plt+0x2cfb4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r3, #-12] │ │ │ │ - stm r3, {r1, r2} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 3974c <__cxa_atexit@plt+0x2cf9c> │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 39758 <__cxa_atexit@plt+0x2cfa8> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 31c4c <__cxa_atexit@plt+0x2549c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r9 │ │ │ │ + b 37a80 <__cxa_atexit@plt+0x2b2d0> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror sl │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - adcseq sp, sp, #152, 16 @ 0x980000 │ │ │ │ - addseq fp, ip, #176, 26 @ 0x2c00 │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 3979c <__cxa_atexit@plt+0x2cfec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 397a0 <__cxa_atexit@plt+0x2cff0> │ │ │ │ - adcseq sp, sp, #8, 16 @ 0x80000 │ │ │ │ - mov fp, r7 │ │ │ │ - add r2, r6, #6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - ldr lr, [pc, #216] @ 3988c <__cxa_atexit@plt+0x2d0dc> │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + adcseq pc, sp, #44, 10 @ 0xb000000 │ │ │ │ + adcseq pc, sp, #0, 12 │ │ │ │ + adcseq pc, sp, #252, 8 @ 0xfc000000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 37b28 <__cxa_atexit@plt+0x2b378> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 37b30 <__cxa_atexit@plt+0x2b380> │ │ │ │ + ldr lr, [pc, #116] @ 37b44 <__cxa_atexit@plt+0x2b394> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #212] @ 39890 <__cxa_atexit@plt+0x2d0e0> │ │ │ │ + ldr r0, [pc, #112] @ 37b48 <__cxa_atexit@plt+0x2b398> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 39810 <__cxa_atexit@plt+0x2d060> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r1, r2, #2 │ │ │ │ - cmp r3, r1 │ │ │ │ - bcc 39874 <__cxa_atexit@plt+0x2d0c4> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - stmda r6, {r0, r1} │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-4]! │ │ │ │ - str r2, [r3, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 39840 <__cxa_atexit@plt+0x2d090> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - stmib r5, {r1, r7} │ │ │ │ - add r2, r2, #8 │ │ │ │ - add r6, r6, #8 │ │ │ │ - b 397bc <__cxa_atexit@plt+0x2d00c> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub r6, r6, #8 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3984c <__cxa_atexit@plt+0x2d09c> │ │ │ │ - ldr r3, [pc, #104] @ 39894 <__cxa_atexit@plt+0x2d0e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3986c <__cxa_atexit@plt+0x2d0bc> │ │ │ │ - b 39968 <__cxa_atexit@plt+0x2d1b8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 39864 <__cxa_atexit@plt+0x2d0b4> │ │ │ │ - mov r7, fp │ │ │ │ - b 39d90 <__cxa_atexit@plt+0x2d5e0> │ │ │ │ - mov r7, fp │ │ │ │ - b 39ea4 <__cxa_atexit@plt+0x2d6f4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #80] @ 37b4c <__cxa_atexit@plt+0x2b39c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #72] @ 37b50 <__cxa_atexit@plt+0x2b3a0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r2, r3, #16 │ │ │ │ + stm r2, {r1, r8, lr} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + b 37b38 <__cxa_atexit@plt+0x2b388> │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 39898 <__cxa_atexit@plt+0x2d0e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, ip, lsl #3 │ │ │ │ - adcseq sp, sp, #100, 14 @ 0x1900000 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq fp, ip, #132, 24 @ 0x8400 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + adcseq pc, sp, #120, 8 @ 0x78000000 │ │ │ │ + adcseq pc, sp, #72, 10 @ 0x12000000 │ │ │ │ + adcseq pc, sp, #68, 8 @ 0x44000000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 39914 <__cxa_atexit@plt+0x2d164> │ │ │ │ - ldr lr, [pc, #100] @ 3992c <__cxa_atexit@plt+0x2d17c> │ │ │ │ + bcc 37bc4 <__cxa_atexit@plt+0x2b414> │ │ │ │ + ldr lr, [pc, #92] @ 37bd4 <__cxa_atexit@plt+0x2b424> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r1, [pc, #88] @ 39930 <__cxa_atexit@plt+0x2d180> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - sub r2, r6, #2 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str lr, [r5] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3990c <__cxa_atexit@plt+0x2d15c> │ │ │ │ - add r3, r5, #4 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 397a0 <__cxa_atexit@plt+0x2cff0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + add r9, r7, #16 │ │ │ │ + ldm r9, {r2, r8, r9} │ │ │ │ + ldr r7, [r7, #28] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 37bd8 <__cxa_atexit@plt+0x2b428> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 37bdc <__cxa_atexit@plt+0x2b42c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r2, r8, r9, lr} │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 39934 <__cxa_atexit@plt+0x2d184> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - adcseq sp, sp, #72, 12 @ 0x4800000 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - addseq fp, ip, #232, 22 @ 0x3a000 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 397a0 <__cxa_atexit@plt+0x2cff0> │ │ │ │ - addseq fp, ip, #196, 22 @ 0x31000 │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r3, #3 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 39990 <__cxa_atexit@plt+0x2d1e0> │ │ │ │ - mov r7, fp │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 399a0 <__cxa_atexit@plt+0x2d1f0> │ │ │ │ - b 399a8 <__cxa_atexit@plt+0x2d1f8> │ │ │ │ - mov r7, fp │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 399a4 <__cxa_atexit@plt+0x2d1f4> │ │ │ │ - b 39bac <__cxa_atexit@plt+0x2d3fc> │ │ │ │ - b 39ab4 <__cxa_atexit@plt+0x2d304> │ │ │ │ - b 39cc0 <__cxa_atexit@plt+0x2d510> │ │ │ │ - mov fp, r7 │ │ │ │ - mov r2, r6 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + adcseq pc, sp, #172, 8 @ 0xac000000 │ │ │ │ + adcseq pc, sp, #168, 6 @ 0xa0000002 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #12]! │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 39a68 <__cxa_atexit@plt+0x2d2b8> │ │ │ │ - ldr sl, [pc, #176] @ 39a80 <__cxa_atexit@plt+0x2d2d0> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r8, [pc, #172] @ 39a84 <__cxa_atexit@plt+0x2d2d4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #168] @ 39a88 <__cxa_atexit@plt+0x2d2d8> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 37c50 <__cxa_atexit@plt+0x2b4a0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 37c58 <__cxa_atexit@plt+0x2b4a8> │ │ │ │ + ldr lr, [pc, #88] @ 37c6c <__cxa_atexit@plt+0x2b4bc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr ip, [r7, #2] │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - sub r9, r6, #2 │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r8, [r2, #4]! │ │ │ │ - sub r0, r6, #13 │ │ │ │ - str r0, [r2, #40] @ 0x28 │ │ │ │ - ldr r8, [pc, #128] @ 39a8c <__cxa_atexit@plt+0x2d2dc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r0, r6, #25 │ │ │ │ - ldr sl, [pc, #120] @ 39a90 <__cxa_atexit@plt+0x2d2e0> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - str lr, [r2, #16] │ │ │ │ - add lr, r2, #20 │ │ │ │ - stm lr, {r2, sl, ip} │ │ │ │ - str r0, [r2, #32] │ │ │ │ - str r8, [r2, #36] @ 0x24 │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 39a50 <__cxa_atexit@plt+0x2d2a0> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 39a5c <__cxa_atexit@plt+0x2d2ac> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 31c4c <__cxa_atexit@plt+0x2549c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 39a94 <__cxa_atexit@plt+0x2d2e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r4, asr #15 │ │ │ │ - @ instruction: 0xfffff5a4 │ │ │ │ - addseq fp, ip, #56, 22 @ 0xe000 │ │ │ │ - adcseq sp, sp, #20, 10 @ 0x5000000 │ │ │ │ - adcseq sp, sp, #104, 12 @ 0x6800000 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq fp, ip, #136, 20 @ 0x88000 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 399a8 <__cxa_atexit@plt+0x2d1f8> │ │ │ │ - mov fp, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 39b5c <__cxa_atexit@plt+0x2d3ac> │ │ │ │ - ldr r7, [pc, #164] @ 39b78 <__cxa_atexit@plt+0x2d3c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, #160] @ 39b7c <__cxa_atexit@plt+0x2d3cc> │ │ │ │ + ldr r1, [pc, #84] @ 37c70 <__cxa_atexit@plt+0x2b4c0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add ip, r7, #16 │ │ │ │ + ldm ip, {r0, r2, sl, ip} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + ldr r8, [pc, #56] @ 37c74 <__cxa_atexit@plt+0x2b4c4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #156] @ 39b80 <__cxa_atexit@plt+0x2d3d0> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - sub r0, r6, #13 │ │ │ │ - sub r9, r6, #2 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - ldr sl, [pc, #128] @ 39b84 <__cxa_atexit@plt+0x2d3d4> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r2, [pc, #124] @ 39b88 <__cxa_atexit@plt+0x2d3d8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add ip, r3, #8 │ │ │ │ - stm ip, {r1, r2, r8} │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #12]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 39b44 <__cxa_atexit@plt+0x2d394> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 39b50 <__cxa_atexit@plt+0x2d3a0> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 31c4c <__cxa_atexit@plt+0x2549c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r3, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + add lr, r9, #16 │ │ │ │ + stm lr, {r0, r2, sl, ip} │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + b 37c60 <__cxa_atexit@plt+0x2b4b0> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 39b8c <__cxa_atexit@plt+0x2d3dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r3, #32 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffff468 │ │ │ │ - addseq fp, ip, #60, 20 @ 0x3c000 │ │ │ │ - @ instruction: 0x000006b0 │ │ │ │ - adcseq sp, sp, #28, 8 @ 0x1c000000 │ │ │ │ - adcseq sp, sp, #116, 10 @ 0x1d000000 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - addseq fp, ip, #144, 18 @ 0x240000 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 39ab4 <__cxa_atexit@plt+0x2d304> │ │ │ │ - mov fp, r7 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r3, #12]! │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq pc, sp, #52, 6 @ 0xd0000000 │ │ │ │ + rsbeq r5, r9, #139460608 @ 0x8500000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 39c70 <__cxa_atexit@plt+0x2d4c0> │ │ │ │ - ldr r8, [pc, #184] @ 39c8c <__cxa_atexit@plt+0x2d4dc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #180] @ 39c90 <__cxa_atexit@plt+0x2d4e0> │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 37cf8 <__cxa_atexit@plt+0x2b548> │ │ │ │ + ldr lr, [pc, #104] @ 37d08 <__cxa_atexit@plt+0x2b558> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr ip, [r5, #16] │ │ │ │ - sub r9, r6, #2 │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - ldr r8, [r1, #2] │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - sub r1, r6, #13 │ │ │ │ - str r1, [r2, #40] @ 0x28 │ │ │ │ - ldr lr, [pc, #140] @ 39c94 <__cxa_atexit@plt+0x2d4e4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r1, r6, #25 │ │ │ │ - ldr sl, [pc, #132] @ 39c98 <__cxa_atexit@plt+0x2d4e8> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [pc, #128] @ 39c9c <__cxa_atexit@plt+0x2d4ec> │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r1, r2, sl} │ │ │ │ + ldr r9, [r7, #15] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #80] @ 37d0c <__cxa_atexit@plt+0x2b55c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - str ip, [r2, #8] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - add ip, r2, #16 │ │ │ │ - stm ip, {r0, r2, sl} │ │ │ │ - str r8, [r2, #28] │ │ │ │ - str r1, [r2, #32] │ │ │ │ - str lr, [r2, #36] @ 0x24 │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 39c58 <__cxa_atexit@plt+0x2d4a8> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 39c64 <__cxa_atexit@plt+0x2d4b4> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 31c4c <__cxa_atexit@plt+0x2549c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 39ca0 <__cxa_atexit@plt+0x2d4f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #72] @ 37d10 <__cxa_atexit@plt+0x2b560> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r1 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r0, asr #11 │ │ │ │ - @ instruction: 0xfffff320 │ │ │ │ - adcseq sp, sp, #24, 6 @ 0x60000000 │ │ │ │ - adcseq sp, sp, #108, 8 @ 0x6c000000 │ │ │ │ - adcseq sp, sp, #104, 8 @ 0x68000000 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - addseq fp, ip, #68, 12 @ 0x4400000 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 39bac <__cxa_atexit@plt+0x2d3fc> │ │ │ │ - mov fp, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 39d48 <__cxa_atexit@plt+0x2d598> │ │ │ │ - ldr r2, [pc, #132] @ 39d64 <__cxa_atexit@plt+0x2d5b4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #128] @ 39d68 <__cxa_atexit@plt+0x2d5b8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - sub r9, r6, #2 │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #104] @ 39d6c <__cxa_atexit@plt+0x2d5bc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #12]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 39d30 <__cxa_atexit@plt+0x2d580> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 39d3c <__cxa_atexit@plt+0x2d58c> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 31c4c <__cxa_atexit@plt+0x2549c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 39d70 <__cxa_atexit@plt+0x2d5c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffff1dc │ │ │ │ - andeq r0, r0, ip, lsr #9 │ │ │ │ - adcseq sp, sp, #28, 4 @ 0xc0000001 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - addseq fp, ip, #116, 10 @ 0x1d000000 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 39cc0 <__cxa_atexit@plt+0x2d510> │ │ │ │ - mov fp, r7 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r3, #12]! │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 39e54 <__cxa_atexit@plt+0x2d6a4> │ │ │ │ - ldr r8, [pc, #184] @ 39e70 <__cxa_atexit@plt+0x2d6c0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #180] @ 39e74 <__cxa_atexit@plt+0x2d6c4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr ip, [r5, #16] │ │ │ │ - sub r9, r6, #2 │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - ldr r8, [r1, #2] │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - sub r1, r6, #13 │ │ │ │ - str r1, [r2, #40] @ 0x28 │ │ │ │ - ldr lr, [pc, #140] @ 39e78 <__cxa_atexit@plt+0x2d6c8> │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq pc, sp, #144, 6 @ 0x40000002 │ │ │ │ + adcseq pc, sp, #132, 4 @ 0x40000008 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 37d64 <__cxa_atexit@plt+0x2b5b4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 37d6c <__cxa_atexit@plt+0x2b5bc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - sub r1, r6, #25 │ │ │ │ - ldr sl, [pc, #132] @ 39e7c <__cxa_atexit@plt+0x2d6cc> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [pc, #128] @ 39e80 <__cxa_atexit@plt+0x2d6d0> │ │ │ │ + ldr r0, [pc, #48] @ 37d70 <__cxa_atexit@plt+0x2b5c0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - str ip, [r2, #8] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - add ip, r2, #16 │ │ │ │ - stm ip, {r0, r2, sl} │ │ │ │ - str r8, [r2, #28] │ │ │ │ - str r1, [r2, #32] │ │ │ │ - str lr, [r2, #36] @ 0x24 │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 39e3c <__cxa_atexit@plt+0x2d68c> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 39e48 <__cxa_atexit@plt+0x2d698> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 31c4c <__cxa_atexit@plt+0x2549c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 39e84 <__cxa_atexit@plt+0x2d6d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r1 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffff0bc │ │ │ │ - adcseq sp, sp, #52, 2 │ │ │ │ - adcseq sp, sp, #136, 4 @ 0x80000008 │ │ │ │ - adcseq sp, sp, #132, 4 @ 0x40000008 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - addseq fp, ip, #96, 8 @ 0x60000000 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 39d90 <__cxa_atexit@plt+0x2d5e0> │ │ │ │ - mov fp, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 39f2c <__cxa_atexit@plt+0x2d77c> │ │ │ │ - ldr r2, [pc, #132] @ 39f48 <__cxa_atexit@plt+0x2d798> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #128] @ 39f4c <__cxa_atexit@plt+0x2d79c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - sub r9, r6, #2 │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #104] @ 39f50 <__cxa_atexit@plt+0x2d7a0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #12]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 39f14 <__cxa_atexit@plt+0x2d764> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 39f20 <__cxa_atexit@plt+0x2d770> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 31c4c <__cxa_atexit@plt+0x2549c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 37d74 <__cxa_atexit@plt+0x2b5c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 39f54 <__cxa_atexit@plt+0x2d7a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xffffef78 │ │ │ │ - andeq r0, r0, r8, asr #5 │ │ │ │ - adcseq sp, sp, #56 @ 0x38 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - addseq fp, ip, #144, 6 @ 0x40000002 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 39ea4 <__cxa_atexit@plt+0x2d6f4> │ │ │ │ - addseq fp, ip, #116, 6 @ 0xd0000001 │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 39ff8 <__cxa_atexit@plt+0x2d848> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3a044 <__cxa_atexit@plt+0x2d894> │ │ │ │ - ldr r2, [pc, #172] @ 3a054 <__cxa_atexit@plt+0x2d8a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - sub r0, r6, #2 │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr lr, [pc, #152] @ 3a058 <__cxa_atexit@plt+0x2d8a8> │ │ │ │ + adcseq pc, sp, #24, 4 @ 0x80000001 │ │ │ │ + adcseq pc, sp, #20, 4 @ 0x40000001 │ │ │ │ + adcseq pc, sp, #224, 4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 37dc8 <__cxa_atexit@plt+0x2b618> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 37dd0 <__cxa_atexit@plt+0x2b620> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #148] @ 3a05c <__cxa_atexit@plt+0x2d8ac> │ │ │ │ + ldr r0, [pc, #48] @ 37dd4 <__cxa_atexit@plt+0x2b624> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - sub r2, r6, #13 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - ldr r8, [pc, #132] @ 3a060 <__cxa_atexit@plt+0x2d8b0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r2, r6, #25 │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add r7, r3, #16 │ │ │ │ - stm r7, {r0, r3, lr} │ │ │ │ - add lr, r3, #28 │ │ │ │ - stm lr, {r1, r2, r8} │ │ │ │ - ldr r7, [pc, #80] @ 3a050 <__cxa_atexit@plt+0x2d8a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #16]! │ │ │ │ - ldr r7, [r3, #-12] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 3a02c <__cxa_atexit@plt+0x2d87c> │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 3a038 <__cxa_atexit@plt+0x2d888> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 31c4c <__cxa_atexit@plt+0x2549c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 37dd8 <__cxa_atexit@plt+0x2b628> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - @ instruction: 0xffffee54 │ │ │ │ - adcseq sp, sp, #192 @ 0xc0 │ │ │ │ - adcseq sp, sp, #188 @ 0xbc │ │ │ │ - adcseq ip, sp, #68, 30 @ 0x110 │ │ │ │ - addseq fp, ip, #132, 4 @ 0x40000008 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3a0f0 <__cxa_atexit@plt+0x2d940> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3a16c <__cxa_atexit@plt+0x2d9bc> │ │ │ │ - ldr r2, [pc, #240] @ 3a184 <__cxa_atexit@plt+0x2d9d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [pc, #236] @ 3a188 <__cxa_atexit@plt+0x2d9d8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr lr, [pc, #228] @ 3a18c <__cxa_atexit@plt+0x2d9dc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r1, r5 │ │ │ │ - str r0, [r1, #16]! │ │ │ │ - sub r0, r3, #2 │ │ │ │ - ldr r2, [r1, #-12] │ │ │ │ - str r0, [r1, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - ands r7, r2, #3 │ │ │ │ - beq 3a13c <__cxa_atexit@plt+0x2d98c> │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 3a15c <__cxa_atexit@plt+0x2d9ac> │ │ │ │ - ldr r8, [r2, #2] │ │ │ │ - add r5, r5, #24 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 31c4c <__cxa_atexit@plt+0x2549c> │ │ │ │ - ldr r7, [pc, #132] @ 3a17c <__cxa_atexit@plt+0x2d9cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #16]! │ │ │ │ - ldr r2, [pc, #120] @ 3a180 <__cxa_atexit@plt+0x2d9d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r3, #-12] │ │ │ │ - add r9, r2, #1 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 3a130 <__cxa_atexit@plt+0x2d980> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 3a150 <__cxa_atexit@plt+0x2d9a0> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 31c4c <__cxa_atexit@plt+0x2549c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + adcseq pc, sp, #180, 2 @ 0x2d │ │ │ │ + adcseq pc, sp, #176, 2 @ 0x2c │ │ │ │ + adcseq pc, sp, #124, 4 @ 0xc0000007 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 37e1c <__cxa_atexit@plt+0x2b66c> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 37e24 <__cxa_atexit@plt+0x2b674> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 37e28 <__cxa_atexit@plt+0x2b678> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r9 │ │ │ │ + adcseq pc, sp, #80, 2 │ │ │ │ + adcseq pc, sp, #72, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 37e8c <__cxa_atexit@plt+0x2b6dc> │ │ │ │ + ldr r2, [pc, #76] @ 37e94 <__cxa_atexit@plt+0x2b6e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r0, [pc, #64] @ 37e98 <__cxa_atexit@plt+0x2b6e8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 37e7c <__cxa_atexit@plt+0x2b6cc> │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r9, #11 │ │ │ │ + b 3be40 <__cxa_atexit@plt+0x2f690> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - adcseq ip, sp, #132, 28 @ 0x840 │ │ │ │ - @ instruction: 0xffffed28 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - adcseq ip, sp, #120, 28 @ 0x780 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + adcseq pc, sp, #248 @ 0xf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3a1b4 <__cxa_atexit@plt+0x2da04> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 31c4c <__cxa_atexit@plt+0x2549c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - mov r7, r9 │ │ │ │ + mov r9, #11 │ │ │ │ + mov sl, r7 │ │ │ │ + b 3be40 <__cxa_atexit@plt+0x2f690> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 37f08 <__cxa_atexit@plt+0x2b758> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 37f10 <__cxa_atexit@plt+0x2b760> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 37f14 <__cxa_atexit@plt+0x2b764> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 37f18 <__cxa_atexit@plt+0x2b768> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + adcseq pc, sp, #116 @ 0x74 │ │ │ │ + adcseq pc, sp, #112 @ 0x70 │ │ │ │ + adcseq pc, sp, #60, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 3a224 <__cxa_atexit@plt+0x2da74> │ │ │ │ - ldr r7, [pc, #84] @ 3a23c <__cxa_atexit@plt+0x2da8c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #80] @ 3a240 <__cxa_atexit@plt+0x2da90> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 37f7c <__cxa_atexit@plt+0x2b7cc> │ │ │ │ + ldr r2, [pc, #76] @ 37f84 <__cxa_atexit@plt+0x2b7d4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 3a244 <__cxa_atexit@plt+0x2da94> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str sl, [r3, #8] │ │ │ │ - add lr, r3, #32 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - str r3, [r3, #20] │ │ │ │ - mov r7, r3 │ │ │ │ - str r2, [r7, #24]! │ │ │ │ - str r1, [r3, #12]! │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 3a248 <__cxa_atexit@plt+0x2da98> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffe8b4 │ │ │ │ - @ instruction: 0xffffeee4 │ │ │ │ - @ instruction: 0xffffeaa0 │ │ │ │ - addseq fp, ip, #28, 6 @ 0x70000000 │ │ │ │ - addseq fp, ip, #32, 6 @ 0x80000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 3a2a0 <__cxa_atexit@plt+0x2daf0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 3a298 <__cxa_atexit@plt+0x2dae8> │ │ │ │ - ldr r8, [pc, #40] @ 3a2a8 <__cxa_atexit@plt+0x2daf8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 3a2ac <__cxa_atexit@plt+0x2dafc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 14b56c <__cxa_atexit@plt+0x13edbc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r0, [pc, #64] @ 37f88 <__cxa_atexit@plt+0x2b7d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 37f6c <__cxa_atexit@plt+0x2b7bc> │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r9, #11 │ │ │ │ + b 3527c <__cxa_atexit@plt+0x28acc> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq fp, ip, #224, 4 │ │ │ │ - adcseq ip, sp, #112, 24 @ 0x7000 │ │ │ │ - addseq fp, ip, #56 @ 0x38 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + adcseq pc, sp, #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, #11 │ │ │ │ + mov sl, r7 │ │ │ │ + b 3527c <__cxa_atexit@plt+0x28acc> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3a2e4 <__cxa_atexit@plt+0x2db34> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 3a2ec <__cxa_atexit@plt+0x2db3c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi 37fdc <__cxa_atexit@plt+0x2b82c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 37fe4 <__cxa_atexit@plt+0x2b834> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 14b56c <__cxa_atexit@plt+0x13edbc> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq ip, sp, #124, 24 @ 0x7c00 │ │ │ │ - addseq fp, ip, #156, 4 @ 0xc0000009 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + adcseq lr, sp, #132, 30 @ 0x210 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3a348 <__cxa_atexit@plt+0x2db98> │ │ │ │ - ldr lr, [pc, #64] @ 3a354 <__cxa_atexit@plt+0x2dba4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - ldr r1, [pc, #52] @ 3a358 <__cxa_atexit@plt+0x2dba8> │ │ │ │ + bhi 38068 <__cxa_atexit@plt+0x2b8b8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 38070 <__cxa_atexit@plt+0x2b8c0> │ │ │ │ + ldr r1, [pc, #104] @ 38084 <__cxa_atexit@plt+0x2b8d4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ 38088 <__cxa_atexit@plt+0x2b8d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 3808c <__cxa_atexit@plt+0x2b8dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r2, #-16] │ │ │ │ - stmdb r2, {r0, r1, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 3a33c <__cxa_atexit@plt+0x2db8c> │ │ │ │ - mov r7, r3 │ │ │ │ - b 3a368 <__cxa_atexit@plt+0x2dbb8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 38090 <__cxa_atexit@plt+0x2b8e0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + b 38078 <__cxa_atexit@plt+0x2b8c8> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - adcseq ip, sp, #44, 24 @ 0x2c00 │ │ │ │ - addseq fp, ip, #48, 4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3a440 <__cxa_atexit@plt+0x2dc90> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #84 @ 0x54 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3a450 <__cxa_atexit@plt+0x2dca0> │ │ │ │ - ldr r0, [pc, #208] @ 3a460 <__cxa_atexit@plt+0x2dcb0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #204] @ 3a464 <__cxa_atexit@plt+0x2dcb4> │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq lr, sp, #44, 30 @ 0xb0 │ │ │ │ + adcseq pc, sp, #4 │ │ │ │ + adcseq lr, sp, #0, 30 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3811c <__cxa_atexit@plt+0x2b96c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 38124 <__cxa_atexit@plt+0x2b974> │ │ │ │ + ldr lr, [pc, #112] @ 38138 <__cxa_atexit@plt+0x2b988> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - sub r0, r3, #17 │ │ │ │ - ldr r7, [pc, #188] @ 3a468 <__cxa_atexit@plt+0x2dcb8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #72] @ 0x48 │ │ │ │ - str r1, [r6, #76] @ 0x4c │ │ │ │ - str r0, [r6, #80] @ 0x50 │ │ │ │ - sub r9, r3, #29 │ │ │ │ - ldr r1, [pc, #168] @ 3a46c <__cxa_atexit@plt+0x2dcbc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add sl, r1, #3 │ │ │ │ - sub ip, r3, #41 @ 0x29 │ │ │ │ - ldr r0, [pc, #156] @ 3a470 <__cxa_atexit@plt+0x2dcc0> │ │ │ │ + ldr r0, [pc, #108] @ 3813c <__cxa_atexit@plt+0x2b98c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - ldr r1, [pc, #148] @ 3a474 <__cxa_atexit@plt+0x2dcc4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #3 │ │ │ │ - sub r2, r3, #53 @ 0x35 │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ - str r0, [r6, #52] @ 0x34 │ │ │ │ - str ip, [r6, #56] @ 0x38 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - str sl, [r6, #64] @ 0x40 │ │ │ │ - str r9, [r6, #68] @ 0x44 │ │ │ │ - sub r0, r3, #65 @ 0x41 │ │ │ │ - ldr r1, [pc, #100] @ 3a478 <__cxa_atexit@plt+0x2dcc8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #3 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - add r2, r6, #16 │ │ │ │ - stm r2, {r1, r6, r7, lr} │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #5 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #80] @ 38140 <__cxa_atexit@plt+0x2b990> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #72] @ 38144 <__cxa_atexit@plt+0x2b994> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ + b 3812c <__cxa_atexit@plt+0x2b97c> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r1, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #84 @ 0x54 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - addseq fp, ip, #236, 2 @ 0x3b │ │ │ │ - adcseq ip, sp, #212, 24 @ 0xd400 │ │ │ │ - adcseq ip, sp, #32, 26 @ 0x800 │ │ │ │ - adcseq ip, sp, #100, 26 @ 0x1900 │ │ │ │ - adcseq ip, sp, #92, 26 @ 0x1700 │ │ │ │ - adcseq ip, sp, #112, 24 @ 0x7000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + adcseq lr, sp, #128, 28 @ 0x800 │ │ │ │ + adcseq lr, sp, #84, 30 @ 0x150 │ │ │ │ + adcseq lr, sp, #80, 28 @ 0x500 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3a4c4 <__cxa_atexit@plt+0x2dd14> │ │ │ │ - ldr r2, [pc, #48] @ 3a4d0 <__cxa_atexit@plt+0x2dd20> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3a4bc <__cxa_atexit@plt+0x2dd0c> │ │ │ │ - b 3a4dc <__cxa_atexit@plt+0x2dd2c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #156] @ 3a580 <__cxa_atexit@plt+0x2ddd0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3a51c <__cxa_atexit@plt+0x2dd6c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 3a524 <__cxa_atexit@plt+0x2dd74> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - sub r7, r3, r7 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3a564 <__cxa_atexit@plt+0x2ddb4> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r2, [pc, #64] @ 3a588 <__cxa_atexit@plt+0x2ddd8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r3, #5 │ │ │ │ + bhi 381d4 <__cxa_atexit@plt+0x2ba24> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 381dc <__cxa_atexit@plt+0x2ba2c> │ │ │ │ + ldr lr, [pc, #116] @ 381f0 <__cxa_atexit@plt+0x2ba40> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #112] @ 381f4 <__cxa_atexit@plt+0x2ba44> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #80] @ 381f8 <__cxa_atexit@plt+0x2ba48> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #72] @ 381fc <__cxa_atexit@plt+0x2ba4c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r2, r3, #16 │ │ │ │ + stm r2, {r1, r8, lr} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ + b 381e4 <__cxa_atexit@plt+0x2ba34> │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 3a584 <__cxa_atexit@plt+0x2ddd4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + adcseq lr, sp, #204, 26 @ 0x3300 │ │ │ │ + adcseq lr, sp, #156, 28 @ 0x9c0 │ │ │ │ + adcseq lr, sp, #152, 26 @ 0x2600 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3828c <__cxa_atexit@plt+0x2badc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 38294 <__cxa_atexit@plt+0x2bae4> │ │ │ │ + ldr lr, [pc, #116] @ 382a8 <__cxa_atexit@plt+0x2baf8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #112] @ 382ac <__cxa_atexit@plt+0x2bafc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + add r9, r7, #16 │ │ │ │ + ldm r9, {r1, r8, r9} │ │ │ │ + ldr r7, [r7, #28] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #80] @ 382b0 <__cxa_atexit@plt+0x2bb00> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #72] @ 382b4 <__cxa_atexit@plt+0x2bb04> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add r2, r3, #16 │ │ │ │ + stm r2, {r1, r8, r9, lr} │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb7a4 <__cxa_atexit@plt+0x3deff4> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - adcseq ip, sp, #200, 22 @ 0x32000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 3a5b8 <__cxa_atexit@plt+0x2de08> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ + b 3829c <__cxa_atexit@plt+0x2baec> │ │ │ │ + mov r5, #40 @ 0x28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - sub r7, r3, r7 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + adcseq lr, sp, #20, 26 @ 0x500 │ │ │ │ + adcseq lr, sp, #228, 26 @ 0x3900 │ │ │ │ + adcseq lr, sp, #224, 24 @ 0xe000 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3a5f8 <__cxa_atexit@plt+0x2de48> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r2, [pc, #60] @ 3a618 <__cxa_atexit@plt+0x2de68> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 38330 <__cxa_atexit@plt+0x2bb80> │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + add lr, r7, #12 │ │ │ │ + ldm lr, {r1, sl, lr} │ │ │ │ + ldr r8, [r7, #24] │ │ │ │ + ldr r9, [r7, #28] │ │ │ │ + ldr r7, [r7, #32] │ │ │ │ + ldr r0, [pc, #76] @ 38340 <__cxa_atexit@plt+0x2bb90> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + ldr r0, [pc, #68] @ 38344 <__cxa_atexit@plt+0x2bb94> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr ip, [pc, #60] @ 38348 <__cxa_atexit@plt+0x2bb98> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add r2, r3, #12 │ │ │ │ + stm r2, {r1, sl, lr} │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r8, r9, ip} │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 3a614 <__cxa_atexit@plt+0x2de64> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb7a4 <__cxa_atexit@plt+0x3deff4> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - adcseq ip, sp, #52, 22 @ 0xd000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + adcseq lr, sp, #68, 26 @ 0x1100 │ │ │ │ + adcseq lr, sp, #64, 24 @ 0x4000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 383ac <__cxa_atexit@plt+0x2bbfc> │ │ │ │ + ldr lr, [pc, #72] @ 383bc <__cxa_atexit@plt+0x2bc0c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + add ip, r7, #11 │ │ │ │ + ldm ip, {r0, r3, sl, ip} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + ldr lr, [pc, #48] @ 383c0 <__cxa_atexit@plt+0x2bc10> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r1, [r9, #16] │ │ │ │ + add r1, r9, #20 │ │ │ │ + stm r1, {r0, r3, sl, ip} │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + rsbeq r4, r9, #2640 @ 0xa50 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r7, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 38470 <__cxa_atexit@plt+0x2bcc0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3a660 <__cxa_atexit@plt+0x2deb0> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r2, [pc, #48] @ 3a678 <__cxa_atexit@plt+0x2dec8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #5 │ │ │ │ + bcc 38478 <__cxa_atexit@plt+0x2bcc8> │ │ │ │ + ldr r1, [pc, #164] @ 384a0 <__cxa_atexit@plt+0x2bcf0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r1, r3} │ │ │ │ + ldr r1, [pc, #156] @ 384a4 <__cxa_atexit@plt+0x2bcf4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #140] @ 384a8 <__cxa_atexit@plt+0x2bcf8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r9, {r0, r1, r3} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + add r6, r9, #48 @ 0x30 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 38490 <__cxa_atexit@plt+0x2bce0> │ │ │ │ + ldr lr, [pc, #116] @ 384ac <__cxa_atexit@plt+0x2bcfc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + add ip, r7, #11 │ │ │ │ + ldm ip, {r0, r3, sl, ip} │ │ │ │ + str lr, [r9, #16]! │ │ │ │ + ldr lr, [pc, #92] @ 384b0 <__cxa_atexit@plt+0x2bd00> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r1, [r9, #16] │ │ │ │ + add r1, r9, #20 │ │ │ │ + stm r1, {r0, r3, sl, ip} │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + b 38480 <__cxa_atexit@plt+0x2bcd0> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 3a67c <__cxa_atexit@plt+0x2decc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb7a4 <__cxa_atexit@plt+0x3deff4> │ │ │ │ - adcseq ip, sp, #200, 20 @ 0xc8000 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + adcseq lr, sp, #84, 22 @ 0x15000 │ │ │ │ + adcseq lr, sp, #64, 24 @ 0x4000 │ │ │ │ + adcseq lr, sp, #48, 22 @ 0xc000 │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + rsbeq r4, r9, #14400 @ 0x3840 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3a6d8 <__cxa_atexit@plt+0x2df28> │ │ │ │ - ldr lr, [pc, #64] @ 3a6e8 <__cxa_atexit@plt+0x2df38> │ │ │ │ - add lr, pc, lr │ │ │ │ + bcc 38518 <__cxa_atexit@plt+0x2bd68> │ │ │ │ + ldr r2, [pc, #76] @ 38528 <__cxa_atexit@plt+0x2bd78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 3852c <__cxa_atexit@plt+0x2bd7c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r1, r6, #15 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #48] @ 3a6ec <__cxa_atexit@plt+0x2df3c> │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ 38530 <__cxa_atexit@plt+0x2bd80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str lr, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ - sub r7, r6, #1 │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffddc │ │ │ │ - adcseq ip, sp, #88, 20 @ 0x58000 │ │ │ │ - addseq sl, ip, #168, 28 @ 0xa80 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + adcseq lr, sp, #104, 22 @ 0x1a000 │ │ │ │ + adcseq lr, sp, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov sl, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r6, r5, #12 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 3a790 <__cxa_atexit@plt+0x2dfe0> │ │ │ │ - ldr r6, [pc, #156] @ 3a7b8 <__cxa_atexit@plt+0x2e008> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str r6, [r5, #-8]! │ │ │ │ - str sl, [r5, #4] │ │ │ │ - add r6, r3, #48 @ 0x30 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 3a7a0 <__cxa_atexit@plt+0x2dff0> │ │ │ │ - ldr r7, [pc, #120] @ 3a7bc <__cxa_atexit@plt+0x2e00c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #116] @ 3a7c0 <__cxa_atexit@plt+0x2e010> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #112] @ 3a7c4 <__cxa_atexit@plt+0x2e014> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #108] @ 3a7c8 <__cxa_atexit@plt+0x2e018> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - add lr, r3, #32 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r0, [r3, #24]! │ │ │ │ - mov r7, r3 │ │ │ │ - tst r3, #3 │ │ │ │ - beq 3a78c <__cxa_atexit@plt+0x2dfdc> │ │ │ │ - b 3a80c <__cxa_atexit@plt+0x2e05c> │ │ │ │ - b 390d8 <__cxa_atexit@plt+0x2c928> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r9, sl │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 38584 <__cxa_atexit@plt+0x2bdd4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 3858c <__cxa_atexit@plt+0x2bddc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 38590 <__cxa_atexit@plt+0x2bde0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 38594 <__cxa_atexit@plt+0x2bde4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 3a7cc <__cxa_atexit@plt+0x2e01c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + adcseq lr, sp, #248, 18 @ 0x3e0000 │ │ │ │ + adcseq lr, sp, #244, 18 @ 0x3d0000 │ │ │ │ + adcseq lr, sp, #192, 20 @ 0xc0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 385f8 <__cxa_atexit@plt+0x2be48> │ │ │ │ + ldr r2, [pc, #76] @ 38600 <__cxa_atexit@plt+0x2be50> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r0, [pc, #64] @ 38604 <__cxa_atexit@plt+0x2be54> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 385e8 <__cxa_atexit@plt+0x2be38> │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r9, #11 │ │ │ │ + b 34414 <__cxa_atexit@plt+0x27c64> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - @ instruction: 0xffffe350 │ │ │ │ - @ instruction: 0xffffe544 │ │ │ │ - @ instruction: 0xffffe978 │ │ │ │ - addseq sl, ip, #160, 26 @ 0x2800 │ │ │ │ - addseq sl, ip, #188, 26 @ 0x2f00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 3a7fc <__cxa_atexit@plt+0x2e04c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3a7f4 <__cxa_atexit@plt+0x2e044> │ │ │ │ - b 3a80c <__cxa_atexit@plt+0x2e05c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - addseq sl, ip, #140, 26 @ 0x2300 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + adcseq lr, sp, #140, 18 @ 0x230000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3a854 <__cxa_atexit@plt+0x2e0a4> │ │ │ │ - ldr r3, [pc, #80] @ 3a870 <__cxa_atexit@plt+0x2e0c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3a868 <__cxa_atexit@plt+0x2e0b8> │ │ │ │ - ldr r3, [pc, #52] @ 3a874 <__cxa_atexit@plt+0x2e0c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3a868 <__cxa_atexit@plt+0x2e0b8> │ │ │ │ - b 3a8bc <__cxa_atexit@plt+0x2e10c> │ │ │ │ - ldr r7, [pc, #28] @ 3a878 <__cxa_atexit@plt+0x2e0c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, #11 │ │ │ │ + mov sl, r7 │ │ │ │ + b 34414 <__cxa_atexit@plt+0x27c64> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 38684 <__cxa_atexit@plt+0x2bed4> │ │ │ │ + ldr r2, [pc, #76] @ 3868c <__cxa_atexit@plt+0x2bedc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r0, [pc, #64] @ 38690 <__cxa_atexit@plt+0x2bee0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 38674 <__cxa_atexit@plt+0x2bec4> │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r9, #11 │ │ │ │ + b 3527c <__cxa_atexit@plt+0x28acc> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - adcseq ip, sp, #48, 14 @ 0xc00000 │ │ │ │ - addseq sl, ip, #16, 26 @ 0x400 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + adcseq lr, sp, #0, 18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 3a8ac <__cxa_atexit@plt+0x2e0fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3a8a4 <__cxa_atexit@plt+0x2e0f4> │ │ │ │ - b 3a8bc <__cxa_atexit@plt+0x2e10c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, #11 │ │ │ │ + mov sl, r7 │ │ │ │ + b 3527c <__cxa_atexit@plt+0x28acc> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 386ec <__cxa_atexit@plt+0x2bf3c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [pc, #32] @ 386f4 <__cxa_atexit@plt+0x2bf44> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #24] @ 386f8 <__cxa_atexit@plt+0x2bf48> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #217 @ 0xd9 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6ec <__cxa_atexit@plt+0x3f2f3c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq sl, ip, #220, 24 @ 0xdc00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [r3, #15] │ │ │ │ - ldr r1, [pc, #220] @ 3a9ac <__cxa_atexit@plt+0x2e1fc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ + adcseq lr, sp, #124, 16 @ 0x7c0000 │ │ │ │ + adcseq lr, sp, #116, 16 @ 0x740000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 38730 <__cxa_atexit@plt+0x2bf80> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 38738 <__cxa_atexit@plt+0x2bf88> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq lr, sp, #48, 16 @ 0x300000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 3a978 <__cxa_atexit@plt+0x2e1c8> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3a984 <__cxa_atexit@plt+0x2e1d4> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 387bc <__cxa_atexit@plt+0x2c00c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #52 @ 0x34 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 3a998 <__cxa_atexit@plt+0x2e1e8> │ │ │ │ - ldr r8, [pc, #176] @ 3a9b4 <__cxa_atexit@plt+0x2e204> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldm r5, {r1, sl} │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - sub r0, r3, #31 │ │ │ │ - ldr r9, [pc, #152] @ 3a9b8 <__cxa_atexit@plt+0x2e208> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - sub r2, r3, #15 │ │ │ │ - ldr lr, [pc, #144] @ 3a9bc <__cxa_atexit@plt+0x2e20c> │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 387c4 <__cxa_atexit@plt+0x2c014> │ │ │ │ + ldr r1, [pc, #104] @ 387d8 <__cxa_atexit@plt+0x2c028> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ 387dc <__cxa_atexit@plt+0x2c02c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 387e0 <__cxa_atexit@plt+0x2c030> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 387e4 <__cxa_atexit@plt+0x2c034> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - sub r8, r3, #21 │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - str lr, [r6, #44] @ 0x2c │ │ │ │ - str r2, [r6, #48] @ 0x30 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - ldr r7, [pc, #116] @ 3a9c0 <__cxa_atexit@plt+0x2e210> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - ldr r7, [pc, #96] @ 3a9c4 <__cxa_atexit@plt+0x2e214> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str sl, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #2 │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 387cc <__cxa_atexit@plt+0x2c01c> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 3a9b0 <__cxa_atexit@plt+0x2e200> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #52 @ 0x34 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - adcseq ip, sp, #0, 12 │ │ │ │ - @ instruction: 0xfffff9f4 │ │ │ │ - adcseq ip, sp, #104, 14 @ 0x1a00000 │ │ │ │ - adcseq ip, sp, #244, 10 @ 0x3d000000 │ │ │ │ - @ instruction: 0xfffffd3c │ │ │ │ - adcseq ip, sp, #172, 10 @ 0x2b000000 │ │ │ │ - addseq sl, ip, #196, 22 @ 0x31000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3aa6c <__cxa_atexit@plt+0x2e2bc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #52 @ 0x34 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3aa80 <__cxa_atexit@plt+0x2e2d0> │ │ │ │ - ldr r2, [pc, #156] @ 3aa94 <__cxa_atexit@plt+0x2e2e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldmdb r5, {r2, sl} │ │ │ │ - sub r0, r3, #31 │ │ │ │ - ldr r9, [pc, #132] @ 3aa98 <__cxa_atexit@plt+0x2e2e8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - sub r1, r3, #15 │ │ │ │ - ldr lr, [pc, #124] @ 3aa9c <__cxa_atexit@plt+0x2e2ec> │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq lr, sp, #216, 14 @ 0x3600000 │ │ │ │ + adcseq lr, sp, #176, 16 @ 0xb00000 │ │ │ │ + adcseq lr, sp, #172, 14 @ 0x2b00000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 38870 <__cxa_atexit@plt+0x2c0c0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 38878 <__cxa_atexit@plt+0x2c0c8> │ │ │ │ + ldr lr, [pc, #112] @ 3888c <__cxa_atexit@plt+0x2c0dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #108] @ 38890 <__cxa_atexit@plt+0x2c0e0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #80] @ 38894 <__cxa_atexit@plt+0x2c0e4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #72] @ 38898 <__cxa_atexit@plt+0x2c0e8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - sub r8, r3, #21 │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - str lr, [r6, #44] @ 0x2c │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - ldr r7, [pc, #96] @ 3aaa0 <__cxa_atexit@plt+0x2e2f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - ldr r7, [pc, #76] @ 3aaa4 <__cxa_atexit@plt+0x2e2f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str sl, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #2 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ 3aa90 <__cxa_atexit@plt+0x2e2e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + b 38880 <__cxa_atexit@plt+0x2c0d0> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #52 @ 0x34 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq ip, sp, #24, 10 @ 0x6000000 │ │ │ │ - @ instruction: 0xfffff900 │ │ │ │ - adcseq ip, sp, #116, 12 @ 0x7400000 │ │ │ │ - adcseq ip, sp, #0, 10 │ │ │ │ - @ instruction: 0xfffffc48 │ │ │ │ - adcseq ip, sp, #184, 8 @ 0xb8000000 │ │ │ │ - addseq sl, ip, #240, 20 @ 0xf0000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3ab40 <__cxa_atexit@plt+0x2e390> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 3ab48 <__cxa_atexit@plt+0x2e398> │ │ │ │ - ldr ip, [pc, #132] @ 3ab64 <__cxa_atexit@plt+0x2e3b4> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r1, [pc, #128] @ 3ab68 <__cxa_atexit@plt+0x2e3b8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #120] @ 3ab6c <__cxa_atexit@plt+0x2e3bc> │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + adcseq lr, sp, #44, 14 @ 0xb00000 │ │ │ │ + adcseq lr, sp, #0, 16 │ │ │ │ + adcseq lr, sp, #252, 12 @ 0xfc00000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3890c <__cxa_atexit@plt+0x2c15c> │ │ │ │ + ldr lr, [pc, #92] @ 3891c <__cxa_atexit@plt+0x2c16c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 38920 <__cxa_atexit@plt+0x2c170> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - sub lr, r6, #23 │ │ │ │ - str ip, [r5, #-8] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - ldr r5, [pc, #104] @ 3ab70 <__cxa_atexit@plt+0x2e3c0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r5, r5, #3 │ │ │ │ - stmib r2, {r0, r5} │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - ldr r0, [pc, #84] @ 3ab74 <__cxa_atexit@plt+0x2e3c4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r1, r2, #20 │ │ │ │ - stm r1, {r0, r9, lr} │ │ │ │ - ldr r5, [pc, #72] @ 3ab78 <__cxa_atexit@plt+0x2e3c8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - mov r5, r3 │ │ │ │ - b 78484 <__cxa_atexit@plt+0x6bcd4> │ │ │ │ - mov r6, r2 │ │ │ │ - b 3ab50 <__cxa_atexit@plt+0x2e3a0> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 3ab60 <__cxa_atexit@plt+0x2e3b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 38924 <__cxa_atexit@plt+0x2c174> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r2, r8, lr} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq sl, ip, #92, 20 @ 0x5c000 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - adcseq ip, sp, #140, 8 @ 0x8c000000 │ │ │ │ - adcseq ip, sp, #76, 12 @ 0x4c00000 │ │ │ │ - addseq sl, ip, #80, 20 @ 0x50000 │ │ │ │ - @ instruction: 0xfffffbdc │ │ │ │ - adcseq ip, sp, #208, 8 @ 0xd0000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 3ab98 <__cxa_atexit@plt+0x2e3e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 773a4 <__cxa_atexit@plt+0x6abf4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 3abb8 <__cxa_atexit@plt+0x2e408> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 78de0 <__cxa_atexit@plt+0x6c630> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 3abe4 <__cxa_atexit@plt+0x2e434> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 3abe8 <__cxa_atexit@plt+0x2e438> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 3eb7b4 <__cxa_atexit@plt+0x3df004> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - adcseq ip, sp, #208, 6 @ 0x40000003 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + adcseq lr, sp, #100, 14 @ 0x1900000 │ │ │ │ + adcseq lr, sp, #96, 12 @ 0x6000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 3ac28 <__cxa_atexit@plt+0x2e478> │ │ │ │ - ldr r3, [pc, #36] @ 3ac34 <__cxa_atexit@plt+0x2e484> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 366f0 <__cxa_atexit@plt+0x29f40> │ │ │ │ - mov r3, #12 │ │ │ │ + bcc 38988 <__cxa_atexit@plt+0x2c1d8> │ │ │ │ + ldr sl, [pc, #72] @ 38998 <__cxa_atexit@plt+0x2c1e8> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr lr, [pc, #52] @ 3899c <__cxa_atexit@plt+0x2c1ec> │ │ │ │ + add lr, pc, lr │ │ │ │ + str sl, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + str r2, [r9, #24] │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq ip, sp, #8, 10 @ 0x2000000 │ │ │ │ - addseq sl, ip, #112, 18 @ 0x1c0000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + rsbeq r4, r9, #13762560 @ 0xd20000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 3acdc <__cxa_atexit@plt+0x2e52c> │ │ │ │ + bhi 38a04 <__cxa_atexit@plt+0x2c254> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 3ace4 <__cxa_atexit@plt+0x2e534> │ │ │ │ - mov ip, r7 │ │ │ │ - ldr r0, [pc, #148] @ 3ad10 <__cxa_atexit@plt+0x2e560> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #144] @ 3ad14 <__cxa_atexit@plt+0x2e564> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #1 │ │ │ │ - ldr r1, [pc, #136] @ 3ad18 <__cxa_atexit@plt+0x2e568> │ │ │ │ + bcc 38a10 <__cxa_atexit@plt+0x2c260> │ │ │ │ + ldr r1, [pc, #80] @ 38a20 <__cxa_atexit@plt+0x2c270> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r7, [pc, #128] @ 3ad1c <__cxa_atexit@plt+0x2e56c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - sub lr, r6, #23 │ │ │ │ - stmdb r5, {r0, r9} │ │ │ │ - ldr r0, [pc, #116] @ 3ad20 <__cxa_atexit@plt+0x2e570> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r0, r0, #3 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - add r5, r3, #8 │ │ │ │ - stm r5, {r0, r1, r8} │ │ │ │ - ldr r0, [pc, #96] @ 3ad24 <__cxa_atexit@plt+0x2e574> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r1, r3, #20 │ │ │ │ - stm r1, {r0, r9, lr} │ │ │ │ - sub r9, r6, #6 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 38a24 <__cxa_atexit@plt+0x2c274> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 38a28 <__cxa_atexit@plt+0x2c278> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, ip │ │ │ │ - b 78484 <__cxa_atexit@plt+0x6bcd4> │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ - b 3acec <__cxa_atexit@plt+0x2e53c> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 3ad08 <__cxa_atexit@plt+0x2e558> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #16] @ 3ad0c <__cxa_atexit@plt+0x2e55c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq sl, ip, #192, 16 @ 0xc00000 │ │ │ │ - adcseq ip, sp, #4, 6 @ 0x10000000 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - adcseq ip, sp, #124, 6 @ 0xf0000001 │ │ │ │ - adcseq ip, sp, #228, 4 @ 0x4000000e │ │ │ │ - adcseq ip, sp, #164, 8 @ 0xa4000000 │ │ │ │ - addseq sl, ip, #172, 16 @ 0xac0000 │ │ │ │ - @ instruction: 0xfffffa38 │ │ │ │ - addseq sl, ip, #128, 16 @ 0x800000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov lr, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3adcc <__cxa_atexit@plt+0x2e61c> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq lr, sp, #128, 10 @ 0x20000000 │ │ │ │ + adcseq lr, sp, #108, 12 @ 0x6c00000 │ │ │ │ + adcseq lr, sp, #92, 10 @ 0x17000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 38aac <__cxa_atexit@plt+0x2c2fc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #28 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 3add4 <__cxa_atexit@plt+0x2e624> │ │ │ │ - ldr ip, [pc, #156] @ 3ae04 <__cxa_atexit@plt+0x2e654> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r8, [pc, #152] @ 3ae08 <__cxa_atexit@plt+0x2e658> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #148] @ 3ae0c <__cxa_atexit@plt+0x2e65c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r0, [pc, #140] @ 3ae10 <__cxa_atexit@plt+0x2e660> │ │ │ │ + bcc 38ab4 <__cxa_atexit@plt+0x2c304> │ │ │ │ + ldr r1, [pc, #104] @ 38ac8 <__cxa_atexit@plt+0x2c318> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ 38acc <__cxa_atexit@plt+0x2c31c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - sub sl, r6, #23 │ │ │ │ - str ip, [r5, #-8] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - add r5, r8, #3 │ │ │ │ - stmib r2, {r0, r5} │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r1, [r2, #16] │ │ │ │ - ldr r0, [pc, #108] @ 3ae14 <__cxa_atexit@plt+0x2e664> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r1, r2, #20 │ │ │ │ - stm r1, {r0, r9, sl} │ │ │ │ - ldr r5, [pc, #96] @ 3ae18 <__cxa_atexit@plt+0x2e668> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - mov r5, r3 │ │ │ │ - mov sl, lr │ │ │ │ - b 78484 <__cxa_atexit@plt+0x6bcd4> │ │ │ │ - mov r6, r2 │ │ │ │ - b 3addc <__cxa_atexit@plt+0x2e62c> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #24] @ 3adfc <__cxa_atexit@plt+0x2e64c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #20] @ 3ae00 <__cxa_atexit@plt+0x2e650> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov sl, lr │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 38ad0 <__cxa_atexit@plt+0x2c320> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 38ad4 <__cxa_atexit@plt+0x2c324> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + b 38abc <__cxa_atexit@plt+0x2c30c> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - addseq sl, ip, #208, 14 @ 0x3400000 │ │ │ │ - adcseq ip, sp, #136, 2 @ 0x22 │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - addseq sl, ip, #232, 14 @ 0x3a00000 │ │ │ │ - adcseq ip, sp, #252, 2 @ 0x3f │ │ │ │ - adcseq ip, sp, #188, 6 @ 0xf0000002 │ │ │ │ - @ instruction: 0xfffff954 │ │ │ │ - adcseq ip, sp, #72, 4 @ 0x80000004 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3aeb0 <__cxa_atexit@plt+0x2e700> │ │ │ │ - ldr r7, [pc, #132] @ 3aec0 <__cxa_atexit@plt+0x2e710> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 3ae84 <__cxa_atexit@plt+0x2e6d4> │ │ │ │ - ldr r1, [pc, #116] @ 3aec4 <__cxa_atexit@plt+0x2e714> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 3ae94 <__cxa_atexit@plt+0x2e6e4> │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, r1 │ │ │ │ - bcs 3aea0 <__cxa_atexit@plt+0x2e6f0> │ │ │ │ - ldr r7, [pc, #76] @ 3aec8 <__cxa_atexit@plt+0x2e718> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq lr, sp, #232, 8 @ 0xe8000000 │ │ │ │ + adcseq lr, sp, #192, 10 @ 0x30000000 │ │ │ │ + adcseq lr, sp, #188, 8 @ 0xbc000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 38b60 <__cxa_atexit@plt+0x2c3b0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 38b68 <__cxa_atexit@plt+0x2c3b8> │ │ │ │ + ldr lr, [pc, #112] @ 38b7c <__cxa_atexit@plt+0x2c3cc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #108] @ 38b80 <__cxa_atexit@plt+0x2c3d0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #80] @ 38b84 <__cxa_atexit@plt+0x2c3d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #72] @ 38b88 <__cxa_atexit@plt+0x2c3d8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + b 38b70 <__cxa_atexit@plt+0x2c3c0> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + adcseq lr, sp, #60, 8 @ 0x3c000000 │ │ │ │ + adcseq lr, sp, #16, 10 @ 0x4000000 │ │ │ │ + adcseq lr, sp, #12, 8 @ 0xc000000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 38bfc <__cxa_atexit@plt+0x2c44c> │ │ │ │ + ldr lr, [pc, #92] @ 38c0c <__cxa_atexit@plt+0x2c45c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 38c10 <__cxa_atexit@plt+0x2c460> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 38c14 <__cxa_atexit@plt+0x2c464> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r2, r8, lr} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + adcseq lr, sp, #116, 8 @ 0x74000000 │ │ │ │ + adcseq lr, sp, #112, 6 @ 0xc0000001 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 38c88 <__cxa_atexit@plt+0x2c4d8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 38c90 <__cxa_atexit@plt+0x2c4e0> │ │ │ │ + ldr lr, [pc, #88] @ 38ca4 <__cxa_atexit@plt+0x2c4f4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ 38ca8 <__cxa_atexit@plt+0x2c4f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add sl, r7, #16 │ │ │ │ + ldm sl, {r0, r2, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + ldr r8, [pc, #56] @ 38cac <__cxa_atexit@plt+0x2c4fc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + add lr, r9, #16 │ │ │ │ + stm lr, {r0, r2, sl} │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + b 38c98 <__cxa_atexit@plt+0x2c4e8> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 3aed0 <__cxa_atexit@plt+0x2e720> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3aecc <__cxa_atexit@plt+0x2e71c> │ │ │ │ - add r7, pc, r7 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq lr, sp, #252, 4 @ 0xc000000f │ │ │ │ + rsbeq r4, r9, #830472192 @ 0x31800000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 38d28 <__cxa_atexit@plt+0x2c578> │ │ │ │ + ldr lr, [pc, #96] @ 38d38 <__cxa_atexit@plt+0x2c588> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, r7, #3 │ │ │ │ + ldm r9, {r1, r2, r9} │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #76] @ 38d3c <__cxa_atexit@plt+0x2c58c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #68] @ 38d40 <__cxa_atexit@plt+0x2c590> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - adcseq ip, sp, #132, 2 @ 0x21 │ │ │ │ - addseq sl, ip, #20, 14 @ 0x500000 │ │ │ │ - adcseq ip, sp, #204 @ 0xcc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #80] @ 3af38 <__cxa_atexit@plt+0x2e788> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 3af20 <__cxa_atexit@plt+0x2e770> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - bcs 3af28 <__cxa_atexit@plt+0x2e778> │ │ │ │ - ldr r7, [pc, #36] @ 3af3c <__cxa_atexit@plt+0x2e78c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 3af40 <__cxa_atexit@plt+0x2e790> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - adcseq ip, sp, #232 @ 0xe8 │ │ │ │ - adcseq ip, sp, #68 @ 0x44 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ 3af80 <__cxa_atexit@plt+0x2e7d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #40] @ 3af84 <__cxa_atexit@plt+0x2e7d4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - addlt r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - adcseq ip, sp, #172 @ 0xac │ │ │ │ - adcseq ip, sp, #24 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 3b010 <__cxa_atexit@plt+0x2e860> │ │ │ │ - ldr r3, [pc, #120] @ 3b020 <__cxa_atexit@plt+0x2e870> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 3aff4 <__cxa_atexit@plt+0x2e844> │ │ │ │ - ldr r7, [pc, #96] @ 3b024 <__cxa_atexit@plt+0x2e874> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-16]! │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - sub r1, r2, #1 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 3b004 <__cxa_atexit@plt+0x2e854> │ │ │ │ - cmp r2, r1 │ │ │ │ - ldrcs r7, [r5, #-4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq lr, sp, #92, 6 @ 0x70000001 │ │ │ │ + adcseq lr, sp, #80, 4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 38d94 <__cxa_atexit@plt+0x2c5e4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 38d9c <__cxa_atexit@plt+0x2c5ec> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 38da0 <__cxa_atexit@plt+0x2c5f0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 38da4 <__cxa_atexit@plt+0x2c5f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 3b028 <__cxa_atexit@plt+0x2e878> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - addseq sl, ip, #184, 10 @ 0x2e000000 │ │ │ │ + adcseq lr, sp, #232, 2 @ 0x3a │ │ │ │ + adcseq lr, sp, #228, 2 @ 0x39 │ │ │ │ + adcseq lr, sp, #176, 4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #72] @ 3b088 <__cxa_atexit@plt+0x2e8d8> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 38e08 <__cxa_atexit@plt+0x2c658> │ │ │ │ + ldr r2, [pc, #76] @ 38e10 <__cxa_atexit@plt+0x2c660> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 3b07c <__cxa_atexit@plt+0x2e8cc> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3], #12 │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r7, r2 │ │ │ │ - ldrge r7, [r5, #8] │ │ │ │ - ldrlt r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r0, [pc, #64] @ 38e14 <__cxa_atexit@plt+0x2c664> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 38df8 <__cxa_atexit@plt+0x2c648> │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r9, #11 │ │ │ │ + b 3527c <__cxa_atexit@plt+0x28acc> │ │ │ │ + ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - mov r2, #12 │ │ │ │ - cmp r3, r7 │ │ │ │ - movlt r2, #8 │ │ │ │ - ldr r7, [r5, r2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + adcseq lr, sp, #124, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, #11 │ │ │ │ + mov sl, r7 │ │ │ │ + b 3527c <__cxa_atexit@plt+0x28acc> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3b154 <__cxa_atexit@plt+0x2e9a4> │ │ │ │ - ldr r7, [pc, #132] @ 3b164 <__cxa_atexit@plt+0x2e9b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 3b128 <__cxa_atexit@plt+0x2e978> │ │ │ │ - ldr r1, [pc, #116] @ 3b168 <__cxa_atexit@plt+0x2e9b8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 3b138 <__cxa_atexit@plt+0x2e988> │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, r1 │ │ │ │ - bcs 3b144 <__cxa_atexit@plt+0x2e994> │ │ │ │ - ldr r7, [pc, #76] @ 3b16c <__cxa_atexit@plt+0x2e9bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 38e68 <__cxa_atexit@plt+0x2c6b8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 38e70 <__cxa_atexit@plt+0x2c6c0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 3b174 <__cxa_atexit@plt+0x2e9c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3b170 <__cxa_atexit@plt+0x2e9c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + adcseq lr, sp, #248 @ 0xf8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 38ed8 <__cxa_atexit@plt+0x2c728> │ │ │ │ + ldr r1, [pc, #80] @ 38ee8 <__cxa_atexit@plt+0x2c738> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #60] @ 38eec <__cxa_atexit@plt+0x2c73c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #52] @ 38ef0 <__cxa_atexit@plt+0x2c740> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - adcseq fp, sp, #224, 28 @ 0xe00 │ │ │ │ - addseq sl, ip, #120, 8 @ 0x78000000 │ │ │ │ - adcseq fp, sp, #40, 28 @ 0x280 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #80] @ 3b1dc <__cxa_atexit@plt+0x2ea2c> │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + adcseq lr, sp, #148, 2 @ 0x25 │ │ │ │ + adcseq lr, sp, #144 @ 0x90 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 38f44 <__cxa_atexit@plt+0x2c794> │ │ │ │ + ldr r2, [pc, #56] @ 38f54 <__cxa_atexit@plt+0x2c7a4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 3b1c4 <__cxa_atexit@plt+0x2ea14> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - bcs 3b1cc <__cxa_atexit@plt+0x2ea1c> │ │ │ │ - ldr r7, [pc, #36] @ 3b1e0 <__cxa_atexit@plt+0x2ea30> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [pc, #44] @ 38f58 <__cxa_atexit@plt+0x2c7a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + rsbeq r4, r9, #2013265922 @ 0x78000002 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 38fc0 <__cxa_atexit@plt+0x2c810> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 38fcc <__cxa_atexit@plt+0x2c81c> │ │ │ │ + ldr r1, [pc, #80] @ 38fdc <__cxa_atexit@plt+0x2c82c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 38fe0 <__cxa_atexit@plt+0x2c830> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 38fe4 <__cxa_atexit@plt+0x2c834> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 3b1e4 <__cxa_atexit@plt+0x2ea34> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - adcseq fp, sp, #68, 28 @ 0x440 │ │ │ │ - adcseq fp, sp, #160, 26 @ 0x2800 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ 3b224 <__cxa_atexit@plt+0x2ea74> │ │ │ │ + adcseq sp, sp, #196, 30 @ 0x310 │ │ │ │ + adcseq lr, sp, #176 @ 0xb0 │ │ │ │ + adcseq sp, sp, #160, 30 @ 0x280 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3904c <__cxa_atexit@plt+0x2c89c> │ │ │ │ + ldr r2, [pc, #80] @ 3905c <__cxa_atexit@plt+0x2c8ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #60] @ 39060 <__cxa_atexit@plt+0x2c8b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #40] @ 3b228 <__cxa_atexit@plt+0x2ea78> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - addlt r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, #52] @ 39064 <__cxa_atexit@plt+0x2c8b4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq fp, sp, #8, 28 @ 0x80 │ │ │ │ - adcseq fp, sp, #116, 26 @ 0x1d00 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq lr, sp, #32 │ │ │ │ + adcseq sp, sp, #28, 30 @ 0x70 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3b2b0 <__cxa_atexit@plt+0x2eb00> │ │ │ │ - ldr r7, [pc, #116] @ 3b2c0 <__cxa_atexit@plt+0x2eb10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 3b294 <__cxa_atexit@plt+0x2eae4> │ │ │ │ - ldr r1, [pc, #100] @ 3b2c4 <__cxa_atexit@plt+0x2eb14> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 3b2a4 <__cxa_atexit@plt+0x2eaf4> │ │ │ │ - ldr r7, [pc, #72] @ 3b2c8 <__cxa_atexit@plt+0x2eb18> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r2, r1 │ │ │ │ - addcc r7, r7, #4 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3b2cc <__cxa_atexit@plt+0x2eb1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - adcseq fp, sp, #128, 28 @ 0x800 │ │ │ │ - addseq sl, ip, #32, 6 @ 0x80000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ 3b324 <__cxa_atexit@plt+0x2eb74> │ │ │ │ + bhi 390d0 <__cxa_atexit@plt+0x2c920> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 390dc <__cxa_atexit@plt+0x2c92c> │ │ │ │ + ldr r2, [pc, #84] @ 390ec <__cxa_atexit@plt+0x2c93c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 3b31c <__cxa_atexit@plt+0x2eb6c> │ │ │ │ - ldr r7, [pc, #32] @ 3b328 <__cxa_atexit@plt+0x2eb78> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r3, r2 │ │ │ │ - addcc r7, r7, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - adcseq fp, sp, #248, 26 @ 0x3e00 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 3b35c <__cxa_atexit@plt+0x2ebac> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ - addlt r3, r3, #4 │ │ │ │ - ldr r7, [r3] │ │ │ │ - bx r0 │ │ │ │ - adcseq fp, sp, #196, 26 @ 0x3100 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 3b3e8 <__cxa_atexit@plt+0x2ec38> │ │ │ │ - ldr r3, [pc, #120] @ 3b3f8 <__cxa_atexit@plt+0x2ec48> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 3b3cc <__cxa_atexit@plt+0x2ec1c> │ │ │ │ - ldr r7, [pc, #96] @ 3b3fc <__cxa_atexit@plt+0x2ec4c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-16]! │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - sub r1, r2, #1 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 3b3dc <__cxa_atexit@plt+0x2ec2c> │ │ │ │ - cmp r2, r1 │ │ │ │ - ldrcc r7, [r5, #-4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #80] @ 390f0 <__cxa_atexit@plt+0x2c940> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #60] @ 390f4 <__cxa_atexit@plt+0x2c944> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 3b400 <__cxa_atexit@plt+0x2ec50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - addseq sl, ip, #236, 2 @ 0x3b │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq sp, sp, #176, 28 @ 0xb00 │ │ │ │ + rsbeq r4, r9, #536870913 @ 0x20000001 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #72] @ 3b460 <__cxa_atexit@plt+0x2ecb0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 3b454 <__cxa_atexit@plt+0x2eca4> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3], #12 │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r7, r2 │ │ │ │ - ldrge r7, [r5, #4] │ │ │ │ - ldrlt r7, [r5, #8] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 39164 <__cxa_atexit@plt+0x2c9b4> │ │ │ │ + ldr lr, [pc, #84] @ 39174 <__cxa_atexit@plt+0x2c9c4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 39178 <__cxa_atexit@plt+0x2c9c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ 3917c <__cxa_atexit@plt+0x2c9cc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - mov r2, #8 │ │ │ │ - cmp r3, r7 │ │ │ │ - movlt r2, #12 │ │ │ │ - ldr r7, [r5, r2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #16 │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + adcseq sp, sp, #36, 30 @ 0x90 │ │ │ │ + adcseq sp, sp, #8, 28 @ 0x80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3b4c8 <__cxa_atexit@plt+0x2ed18> │ │ │ │ + bhi 391d0 <__cxa_atexit@plt+0x2ca20> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 3b4d0 <__cxa_atexit@plt+0x2ed20> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 391d8 <__cxa_atexit@plt+0x2ca28> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 391dc <__cxa_atexit@plt+0x2ca2c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 391e0 <__cxa_atexit@plt+0x2ca30> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 4307c <__cxa_atexit@plt+0x368cc> │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq fp, sp, #148, 20 @ 0x94000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + adcseq sp, sp, #172, 26 @ 0x2b00 │ │ │ │ + adcseq sp, sp, #168, 26 @ 0x2a00 │ │ │ │ + adcseq sp, sp, #116, 28 @ 0x740 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3b520 <__cxa_atexit@plt+0x2ed70> │ │ │ │ - ldr r2, [pc, #56] @ 3b528 <__cxa_atexit@plt+0x2ed78> │ │ │ │ + bhi 39244 <__cxa_atexit@plt+0x2ca94> │ │ │ │ + ldr r2, [pc, #76] @ 3924c <__cxa_atexit@plt+0x2ca9c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 3b52c <__cxa_atexit@plt+0x2ed7c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r0, [pc, #64] @ 39250 <__cxa_atexit@plt+0x2caa0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - ldr r5, [pc, #28] @ 3b530 <__cxa_atexit@plt+0x2ed80> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 39234 <__cxa_atexit@plt+0x2ca84> │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r9, #11 │ │ │ │ + b 34414 <__cxa_atexit@plt+0x27c64> │ │ │ │ + ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ - b 101684 <__cxa_atexit@plt+0xf4ed4> │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - adcseq fp, sp, #84, 20 @ 0x54000 │ │ │ │ - adcseq fp, sp, #48, 24 @ 0x3000 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + adcseq sp, sp, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 3b5a4 <__cxa_atexit@plt+0x2edf4> │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 3b5d8 <__cxa_atexit@plt+0x2ee28> │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - sub r8, r3, #17 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr lr, [pc, #136] @ 3b5f8 <__cxa_atexit@plt+0x2ee48> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #132] @ 3b5fc <__cxa_atexit@plt+0x2ee4c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - ldr r1, [pc, #124] @ 3b600 <__cxa_atexit@plt+0x2ee50> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 3b5e0 <__cxa_atexit@plt+0x2ee30> │ │ │ │ - ldr r7, [pc, #56] @ 3b5f0 <__cxa_atexit@plt+0x2ee40> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r1, [pc, #48] @ 3b5f4 <__cxa_atexit@plt+0x2ee44> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - b 3b5e4 <__cxa_atexit@plt+0x2ee34> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq fp, sp, #140, 22 @ 0x23000 │ │ │ │ - adcseq fp, sp, #188, 20 @ 0xbc000 │ │ │ │ - adcseq fp, sp, #216, 22 @ 0x36000 │ │ │ │ - adcseq fp, sp, #204, 22 @ 0x33000 │ │ │ │ - adcseq fp, sp, #252, 20 @ 0xfc000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 3b644 <__cxa_atexit@plt+0x2ee94> │ │ │ │ - ldr r7, [pc, #48] @ 3b654 <__cxa_atexit@plt+0x2eea4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 3b638 <__cxa_atexit@plt+0x2ee88> │ │ │ │ - mov r7, r8 │ │ │ │ - b 3b664 <__cxa_atexit@plt+0x2eeb4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 3b658 <__cxa_atexit@plt+0x2eea8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r9, ip, #188, 30 @ 0x2f0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3b6bc <__cxa_atexit@plt+0x2ef0c> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #96] @ 3b6e4 <__cxa_atexit@plt+0x2ef34> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, #11 │ │ │ │ + mov sl, r7 │ │ │ │ + b 34414 <__cxa_atexit@plt+0x27c64> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 392d0 <__cxa_atexit@plt+0x2cb20> │ │ │ │ + ldr r2, [pc, #76] @ 392d8 <__cxa_atexit@plt+0x2cb28> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3b6d0 <__cxa_atexit@plt+0x2ef20> │ │ │ │ - ldr r3, [pc, #72] @ 3b6e8 <__cxa_atexit@plt+0x2ef38> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3b6dc <__cxa_atexit@plt+0x2ef2c> │ │ │ │ - b 3b730 <__cxa_atexit@plt+0x2ef80> │ │ │ │ - ldr r7, [pc, #40] @ 3b6ec <__cxa_atexit@plt+0x2ef3c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r0, [pc, #64] @ 392dc <__cxa_atexit@plt+0x2cb2c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 392c0 <__cxa_atexit@plt+0x2cb10> │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r9, #11 │ │ │ │ + b 3527c <__cxa_atexit@plt+0x28acc> │ │ │ │ + ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - adcseq fp, sp, #200, 16 @ 0xc80000 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + adcseq sp, sp, #180, 24 @ 0xb400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ 3b724 <__cxa_atexit@plt+0x2ef74> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3b71c <__cxa_atexit@plt+0x2ef6c> │ │ │ │ - b 3b730 <__cxa_atexit@plt+0x2ef80> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, #11 │ │ │ │ + mov sl, r7 │ │ │ │ + b 3527c <__cxa_atexit@plt+0x28acc> │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - mvn r2, r2 │ │ │ │ - tst r2, #3 │ │ │ │ - bne 3b7f8 <__cxa_atexit@plt+0x2f048> │ │ │ │ - ldr r2, [pc, #384] @ 3b8d4 <__cxa_atexit@plt+0x2f124> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 3b854 <__cxa_atexit@plt+0x2f0a4> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 3b860 <__cxa_atexit@plt+0x2f0b0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 3b888 <__cxa_atexit@plt+0x2f0d8> │ │ │ │ - ldr lr, [pc, #344] @ 3b8d8 <__cxa_atexit@plt+0x2f128> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r9, r2, #17 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [pc, #332] @ 3b8dc <__cxa_atexit@plt+0x2f12c> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 39330 <__cxa_atexit@plt+0x2cb80> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 39338 <__cxa_atexit@plt+0x2cb88> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add ip, r1, #3 │ │ │ │ - ldr r0, [pc, #324] @ 3b8e0 <__cxa_atexit@plt+0x2f130> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - ldr sl, [pc, #316] @ 3b8e4 <__cxa_atexit@plt+0x2f134> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - sub r1, r2, #5 │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str sl, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r0, sl, ip} │ │ │ │ - str r9, [r6, #24] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 3b8ac <__cxa_atexit@plt+0x2f0fc> │ │ │ │ - ldr r7, [pc, #264] @ 3b8e8 <__cxa_atexit@plt+0x2f138> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 3b878 <__cxa_atexit@plt+0x2f0c8> │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3b664 <__cxa_atexit@plt+0x2eeb4> │ │ │ │ - ldr r2, [pc, #196] @ 3b8c4 <__cxa_atexit@plt+0x2f114> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 3b854 <__cxa_atexit@plt+0x2f0a4> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 3b860 <__cxa_atexit@plt+0x2f0b0> │ │ │ │ - ldr r3, [pc, #172] @ 3b8c8 <__cxa_atexit@plt+0x2f118> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 3b89c <__cxa_atexit@plt+0x2f0ec> │ │ │ │ - ldr r7, [pc, #140] @ 3b8cc <__cxa_atexit@plt+0x2f11c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 3b86c <__cxa_atexit@plt+0x2f0bc> │ │ │ │ - mov r7, r8 │ │ │ │ - b 3b664 <__cxa_atexit@plt+0x2eeb4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b 3bbdc <__cxa_atexit@plt+0x2f42c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r7, [pc, #44] @ 3b8d0 <__cxa_atexit@plt+0x2f120> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 3b8ec <__cxa_atexit@plt+0x2f13c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ + adcseq sp, sp, #48, 24 @ 0x3000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 393bc <__cxa_atexit@plt+0x2cc0c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 393c4 <__cxa_atexit@plt+0x2cc14> │ │ │ │ + ldr r1, [pc, #104] @ 393d8 <__cxa_atexit@plt+0x2cc28> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ 393dc <__cxa_atexit@plt+0x2cc2c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 393e0 <__cxa_atexit@plt+0x2cc30> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 393e4 <__cxa_atexit@plt+0x2cc34> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + b 393cc <__cxa_atexit@plt+0x2cc1c> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #5 │ │ │ │ - andeq r0, r0, r0, asr #6 │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - addseq r9, ip, #100, 26 @ 0x1900 │ │ │ │ - andeq r0, r0, r0, lsr #3 │ │ │ │ - andeq r0, r0, r8, ror #4 │ │ │ │ - adcseq fp, sp, #168, 18 @ 0x2a0000 │ │ │ │ - adcseq fp, sp, #160, 18 @ 0x280000 │ │ │ │ - adcseq fp, sp, #216, 16 @ 0xd80000 │ │ │ │ - @ instruction: 0xfffffe80 │ │ │ │ - addseq r9, ip, #84, 26 @ 0x1500 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3b998 <__cxa_atexit@plt+0x2f1e8> │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq sp, sp, #216, 22 @ 0x36000 │ │ │ │ + adcseq sp, sp, #176, 24 @ 0xb000 │ │ │ │ + adcseq sp, sp, #172, 22 @ 0x2b000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov sl, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3b9b0 <__cxa_atexit@plt+0x2f200> │ │ │ │ - ldr lr, [pc, #172] @ 3b9cc <__cxa_atexit@plt+0x2f21c> │ │ │ │ + bcc 39454 <__cxa_atexit@plt+0x2cca4> │ │ │ │ + ldr lr, [pc, #88] @ 39464 <__cxa_atexit@plt+0x2ccb4> │ │ │ │ add lr, pc, lr │ │ │ │ - sub r1, r6, #17 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [pc, #160] @ 3b9d0 <__cxa_atexit@plt+0x2f220> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 39468 <__cxa_atexit@plt+0x2ccb8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - ldr r2, [pc, #152] @ 3b9d4 <__cxa_atexit@plt+0x2f224> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #3 │ │ │ │ - ldr r9, [pc, #144] @ 3b9d8 <__cxa_atexit@plt+0x2f228> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - sub r3, r6, #5 │ │ │ │ - str lr, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r9, [sl, #4] │ │ │ │ - str r7, [sl, #8] │ │ │ │ - str r2, [sl, #12] │ │ │ │ - str r9, [sl, #16] │ │ │ │ - str r0, [sl, #20] │ │ │ │ - str r1, [sl, #24] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 3b9bc <__cxa_atexit@plt+0x2f20c> │ │ │ │ - ldr r7, [pc, #88] @ 3b9dc <__cxa_atexit@plt+0x2f22c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 3b9a4 <__cxa_atexit@plt+0x2f1f4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 3b664 <__cxa_atexit@plt+0x2eeb4> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 3bbdc <__cxa_atexit@plt+0x2f42c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r7, [pc, #28] @ 3b9e0 <__cxa_atexit@plt+0x2f230> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - adcseq fp, sp, #8, 16 @ 0x80000 │ │ │ │ - adcseq fp, sp, #0, 16 │ │ │ │ - adcseq fp, sp, #56, 14 @ 0xe00000 │ │ │ │ - @ instruction: 0xfffffcdc │ │ │ │ - addseq r9, ip, #68, 24 @ 0x4400 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3ba70 <__cxa_atexit@plt+0x2f2c0> │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 3ba9c <__cxa_atexit@plt+0x2f2ec> │ │ │ │ - ldr r1, [pc, #164] @ 3bab8 <__cxa_atexit@plt+0x2f308> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r1, [r6, #16]! │ │ │ │ - sub r9, r3, #13 │ │ │ │ - ldr lr, [pc, #144] @ 3babc <__cxa_atexit@plt+0x2f30c> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 3946c <__cxa_atexit@plt+0x2ccbc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - sub r0, r3, #37 @ 0x25 │ │ │ │ - ldr r8, [pc, #136] @ 3bac0 <__cxa_atexit@plt+0x2f310> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [pc, #132] @ 3bac4 <__cxa_atexit@plt+0x2f314> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #3 │ │ │ │ - str r8, [r6, #-12] │ │ │ │ - stmdb r6, {r1, r7} │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 3baa4 <__cxa_atexit@plt+0x2f2f4> │ │ │ │ - ldr r7, [pc, #48] @ 3bab4 <__cxa_atexit@plt+0x2f304> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - b 3baa8 <__cxa_atexit@plt+0x2f2f8> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq fp, sp, #156, 8 @ 0x9c000000 │ │ │ │ - @ instruction: 0xfffffac4 │ │ │ │ - adcseq fp, sp, #244, 8 @ 0xf4000000 │ │ │ │ - adcseq fp, sp, #72, 12 @ 0x4800000 │ │ │ │ - adcseq fp, sp, #12, 14 @ 0x300000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3bb20 <__cxa_atexit@plt+0x2f370> │ │ │ │ - ldr r2, [pc, #104] @ 3bb4c <__cxa_atexit@plt+0x2f39c> │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + adcseq sp, sp, #28, 24 @ 0x1c00 │ │ │ │ + adcseq sp, sp, #24, 22 @ 0x6000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 394c8 <__cxa_atexit@plt+0x2cd18> │ │ │ │ + ldr r2, [pc, #64] @ 394d8 <__cxa_atexit@plt+0x2cd28> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 3bb38 <__cxa_atexit@plt+0x2f388> │ │ │ │ - ldr r7, [pc, #68] @ 3bb50 <__cxa_atexit@plt+0x2f3a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 3bb2c <__cxa_atexit@plt+0x2f37c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 3b664 <__cxa_atexit@plt+0x2eeb4> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 3bbdc <__cxa_atexit@plt+0x2f42c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3bb54 <__cxa_atexit@plt+0x2f3a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr lr, [pc, #48] @ 394dc <__cxa_atexit@plt+0x2cd2c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0xfffffb54 │ │ │ │ - addseq r9, ip, #200, 20 @ 0xc8000 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + rsbeq r3, r9, #9344 @ 0x2480 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3bbb8 <__cxa_atexit@plt+0x2f408> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3bbc4 <__cxa_atexit@plt+0x2f414> │ │ │ │ - ldr r2, [pc, #80] @ 3bbd4 <__cxa_atexit@plt+0x2f424> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #64] @ 3bbd8 <__cxa_atexit@plt+0x2f428> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 39544 <__cxa_atexit@plt+0x2cd94> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 39550 <__cxa_atexit@plt+0x2cda0> │ │ │ │ + ldr r1, [pc, #80] @ 39560 <__cxa_atexit@plt+0x2cdb0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 39564 <__cxa_atexit@plt+0x2cdb4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 39568 <__cxa_atexit@plt+0x2cdb8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + adcseq sp, sp, #64, 20 @ 0x40000 │ │ │ │ + adcseq sp, sp, #44, 22 @ 0xb000 │ │ │ │ + adcseq sp, sp, #28, 20 @ 0x1c000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 395ec <__cxa_atexit@plt+0x2ce3c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 395f4 <__cxa_atexit@plt+0x2ce44> │ │ │ │ + ldr r1, [pc, #104] @ 39608 <__cxa_atexit@plt+0x2ce58> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ 3960c <__cxa_atexit@plt+0x2ce5c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 39610 <__cxa_atexit@plt+0x2ce60> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 39614 <__cxa_atexit@plt+0x2ce64> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffff918 │ │ │ │ - adcseq fp, sp, #136, 6 @ 0x20000002 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [pc, #148] @ 3bc7c <__cxa_atexit@plt+0x2f4cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r5] │ │ │ │ - str r7, [r5] │ │ │ │ - ands r7, r3, #3 │ │ │ │ - beq 3bc48 <__cxa_atexit@plt+0x2f498> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 3bc54 <__cxa_atexit@plt+0x2f4a4> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #112] @ 3bc80 <__cxa_atexit@plt+0x2f4d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3bc68 <__cxa_atexit@plt+0x2f4b8> │ │ │ │ - ldr r3, [pc, #88] @ 3bc84 <__cxa_atexit@plt+0x2f4d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3bc74 <__cxa_atexit@plt+0x2f4c4> │ │ │ │ - b 3b730 <__cxa_atexit@plt+0x2ef80> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 3bc88 <__cxa_atexit@plt+0x2f4d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + b 395fc <__cxa_atexit@plt+0x2ce4c> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq sp, sp, #168, 18 @ 0x2a0000 │ │ │ │ + adcseq sp, sp, #128, 20 @ 0x80000 │ │ │ │ + adcseq sp, sp, #124, 18 @ 0x1f0000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 39684 <__cxa_atexit@plt+0x2ced4> │ │ │ │ + ldr lr, [pc, #88] @ 39694 <__cxa_atexit@plt+0x2cee4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 39698 <__cxa_atexit@plt+0x2cee8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 3969c <__cxa_atexit@plt+0x2ceec> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffa78 │ │ │ │ - @ instruction: 0xfffffae4 │ │ │ │ - @ instruction: 0xfffffb00 │ │ │ │ - adcseq fp, sp, #48, 6 @ 0xc0000000 │ │ │ │ - addseq r9, ip, #168, 18 @ 0x2a0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 3bce0 <__cxa_atexit@plt+0x2f530> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 3bcd8 <__cxa_atexit@plt+0x2f528> │ │ │ │ - ldr r8, [pc, #40] @ 3bce8 <__cxa_atexit@plt+0x2f538> │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + adcseq sp, sp, #236, 18 @ 0x3b0000 │ │ │ │ + adcseq sp, sp, #232, 16 @ 0xe80000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 39710 <__cxa_atexit@plt+0x2cf60> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3971c <__cxa_atexit@plt+0x2cf6c> │ │ │ │ + ldr lr, [pc, #92] @ 3972c <__cxa_atexit@plt+0x2cf7c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ 39730 <__cxa_atexit@plt+0x2cf80> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r8, [pc, #64] @ 39734 <__cxa_atexit@plt+0x2cf84> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 3bcec <__cxa_atexit@plt+0x2f53c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 14b56c <__cxa_atexit@plt+0x13edbc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r9, ip, #104, 18 @ 0x1a0000 │ │ │ │ - adcseq fp, sp, #48, 4 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + adcseq sp, sp, #120, 16 @ 0x780000 │ │ │ │ + rsbeq r3, r9, #75776 @ 0x12800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 3bd50 <__cxa_atexit@plt+0x2f5a0> │ │ │ │ - str r8, [r7, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #76] @ 3bd68 <__cxa_atexit@plt+0x2f5b8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r2, [pc, #68] @ 3bd6c <__cxa_atexit@plt+0x2f5bc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r7, {r2, r3} │ │ │ │ - str r3, [r7, #12] │ │ │ │ - str r3, [r7, #16] │ │ │ │ - str r3, [r7, #20] │ │ │ │ - str r3, [r7, #24] │ │ │ │ - str r3, [r7, #28] │ │ │ │ - str r3, [r7, #32] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #31 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 3bd70 <__cxa_atexit@plt+0x2f5c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 397a8 <__cxa_atexit@plt+0x2cff8> │ │ │ │ + ldr lr, [pc, #88] @ 397b8 <__cxa_atexit@plt+0x2d008> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ 397bc <__cxa_atexit@plt+0x2d00c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ 397c0 <__cxa_atexit@plt+0x2d010> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add r2, r3, #16 │ │ │ │ + stm r2, {r0, r7, lr} │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq fp, sp, #112, 4 │ │ │ │ - adcseq fp, sp, #112, 6 @ 0xc0000001 │ │ │ │ - addseq r9, ip, #20, 18 @ 0x50000 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq sp, sp, #228, 16 @ 0xe40000 │ │ │ │ + adcseq sp, sp, #196, 14 @ 0x3100000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 39814 <__cxa_atexit@plt+0x2d064> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 3981c <__cxa_atexit@plt+0x2d06c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 39820 <__cxa_atexit@plt+0x2d070> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 39824 <__cxa_atexit@plt+0x2d074> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq sp, sp, #104, 14 @ 0x1a00000 │ │ │ │ + adcseq sp, sp, #100, 14 @ 0x1900000 │ │ │ │ + adcseq sp, sp, #48, 16 @ 0x300000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 3bdd4 <__cxa_atexit@plt+0x2f624> │ │ │ │ - ldr r3, [pc, #80] @ 3bdec <__cxa_atexit@plt+0x2f63c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r7, #36] @ 0x24 │ │ │ │ - ldr r2, [pc, #68] @ 3bdf0 <__cxa_atexit@plt+0x2f640> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r7, {r2, r3} │ │ │ │ - str r3, [r7, #12] │ │ │ │ - str r3, [r7, #16] │ │ │ │ - str r3, [r7, #20] │ │ │ │ - str r3, [r7, #24] │ │ │ │ - str r8, [r7, #28] │ │ │ │ - str r3, [r7, #32] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #31 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 3bdf4 <__cxa_atexit@plt+0x2f644> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + bcc 39884 <__cxa_atexit@plt+0x2d0d4> │ │ │ │ + ldr r2, [pc, #48] @ 39894 <__cxa_atexit@plt+0x2d0e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #44] @ 39898 <__cxa_atexit@plt+0x2d0e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq fp, sp, #240, 2 @ 0x3c │ │ │ │ - adcseq fp, sp, #236, 4 @ 0xc000000e │ │ │ │ - addseq r9, ip, #148, 16 @ 0x940000 │ │ │ │ - addseq r9, ip, #156, 16 @ 0x9c0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 3be4c <__cxa_atexit@plt+0x2f69c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 3be44 <__cxa_atexit@plt+0x2f694> │ │ │ │ - ldr r8, [pc, #40] @ 3be54 <__cxa_atexit@plt+0x2f6a4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 3be58 <__cxa_atexit@plt+0x2f6a8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 14b56c <__cxa_atexit@plt+0x13edbc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - addseq r9, ip, #92, 16 @ 0x5c0000 │ │ │ │ - adcseq fp, sp, #196 @ 0xc4 │ │ │ │ - addseq r9, ip, #88, 16 @ 0x580000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 3beb0 <__cxa_atexit@plt+0x2f700> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 3bea8 <__cxa_atexit@plt+0x2f6f8> │ │ │ │ - ldr r8, [pc, #40] @ 3beb8 <__cxa_atexit@plt+0x2f708> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 3bebc <__cxa_atexit@plt+0x2f70c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 14b56c <__cxa_atexit@plt+0x13edbc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + rsbeq r3, r9, #100, 20 @ 0x64000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 398e4 <__cxa_atexit@plt+0x2d134> │ │ │ │ + ldr r1, [pc, #52] @ 398f4 <__cxa_atexit@plt+0x2d144> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #36] @ 398f8 <__cxa_atexit@plt+0x2d148> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq r9, ip, #228, 14 @ 0x3900000 │ │ │ │ - adcseq fp, sp, #96 @ 0x60 │ │ │ │ - addseq r9, ip, #20, 16 @ 0x140000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + adcseq sp, sp, #136, 14 @ 0x2200000 │ │ │ │ + adcseq sp, sp, #120, 12 @ 0x7800000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3bf3c <__cxa_atexit@plt+0x2f78c> │ │ │ │ - ldr r2, [pc, #100] @ 3bf44 <__cxa_atexit@plt+0x2f794> │ │ │ │ + bhi 3995c <__cxa_atexit@plt+0x2d1ac> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 39968 <__cxa_atexit@plt+0x2d1b8> │ │ │ │ + ldr r2, [pc, #76] @ 39978 <__cxa_atexit@plt+0x2d1c8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #92] @ 3bf48 <__cxa_atexit@plt+0x2f798> │ │ │ │ + ldr r1, [pc, #72] @ 3997c <__cxa_atexit@plt+0x2d1cc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 3bf18 <__cxa_atexit@plt+0x2f768> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 3bf24 <__cxa_atexit@plt+0x2f774> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ 39980 <__cxa_atexit@plt+0x2d1d0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 14b56c <__cxa_atexit@plt+0x13edbc> │ │ │ │ - ldr r7, [pc, #32] @ 3bf4c <__cxa_atexit@plt+0x2f79c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #24] @ 3bf50 <__cxa_atexit@plt+0x2f7a0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - adcseq fp, sp, #100 @ 0x64 │ │ │ │ - addseq r9, ip, #160, 14 @ 0x2800000 │ │ │ │ - addseq r9, ip, #148, 14 @ 0x2500000 │ │ │ │ - addseq r9, ip, #128, 14 @ 0x2000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3bf78 <__cxa_atexit@plt+0x2f7c8> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 14b56c <__cxa_atexit@plt+0x13edbc> │ │ │ │ - ldr r7, [pc, #16] @ 3bf90 <__cxa_atexit@plt+0x2f7e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #8] @ 3bf94 <__cxa_atexit@plt+0x2f7e4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r9, ip, #76, 14 @ 0x1300000 │ │ │ │ - addseq r9, ip, #64, 14 @ 0x1000000 │ │ │ │ - addseq r9, ip, #56, 14 @ 0xe00000 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + adcseq sp, sp, #28, 12 @ 0x1c00000 │ │ │ │ + rsbeq r3, r9, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 3c044 <__cxa_atexit@plt+0x2f894> │ │ │ │ - ldr r7, [pc, #152] @ 3c058 <__cxa_atexit@plt+0x2f8a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - ands r7, r9, #3 │ │ │ │ - beq 3c018 <__cxa_atexit@plt+0x2f868> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 3c028 <__cxa_atexit@plt+0x2f878> │ │ │ │ - ldr r2, [pc, #124] @ 3c05c <__cxa_atexit@plt+0x2f8ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r9, #2] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3c03c <__cxa_atexit@plt+0x2f88c> │ │ │ │ - ldr r2, [pc, #100] @ 3c060 <__cxa_atexit@plt+0x2f8b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r3] │ │ │ │ - ldr r3, [pc, #84] @ 3c064 <__cxa_atexit@plt+0x2f8b4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3eb5f4 <__cxa_atexit@plt+0x3dee44> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 3c06c <__cxa_atexit@plt+0x2f8bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 3c068 <__cxa_atexit@plt+0x2f8b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - adcseq fp, sp, #64, 2 │ │ │ │ - addseq r9, ip, #160, 12 @ 0xa000000 │ │ │ │ - adcseq sl, sp, #92, 30 @ 0x170 │ │ │ │ - addseq r9, ip, #100, 12 @ 0x6400000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3c0d4 <__cxa_atexit@plt+0x2f924> │ │ │ │ - ldr r2, [pc, #100] @ 3c0f4 <__cxa_atexit@plt+0x2f944> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3c0e8 <__cxa_atexit@plt+0x2f938> │ │ │ │ - ldr r2, [pc, #72] @ 3c0f8 <__cxa_atexit@plt+0x2f948> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r5] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r5, [pc, #52] @ 3c0fc <__cxa_atexit@plt+0x2f94c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb5f4 <__cxa_atexit@plt+0x3dee44> │ │ │ │ - ldr r7, [pc, #36] @ 3c100 <__cxa_atexit@plt+0x2f950> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - adcseq fp, sp, #136 @ 0x88 │ │ │ │ - adcseq sl, sp, #176, 28 @ 0xb00 │ │ │ │ - addseq r9, ip, #208, 10 @ 0x34000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 3c138 <__cxa_atexit@plt+0x2f988> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ldr r3, [pc, #12] @ 3c13c <__cxa_atexit@plt+0x2f98c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3eb5f4 <__cxa_atexit@plt+0x3dee44> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - adcseq fp, sp, #32 │ │ │ │ - addseq r9, ip, #148, 10 @ 0x25000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 3c160 <__cxa_atexit@plt+0x2f9b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 369f8 <__cxa_atexit@plt+0x2a248> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - addseq r9, ip, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3c1f0 <__cxa_atexit@plt+0x2fa40> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3c204 <__cxa_atexit@plt+0x2fa54> │ │ │ │ - ldr r2, [pc, #132] @ 3c218 <__cxa_atexit@plt+0x2fa68> │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 399e8 <__cxa_atexit@plt+0x2d238> │ │ │ │ + ldr r2, [pc, #76] @ 399f8 <__cxa_atexit@plt+0x2d248> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str r2, [r6, #16]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 3c21c <__cxa_atexit@plt+0x2fa6c> │ │ │ │ + ldr r1, [pc, #72] @ 399fc <__cxa_atexit@plt+0x2d24c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #3 │ │ │ │ - ldr r0, [pc, #104] @ 3c220 <__cxa_atexit@plt+0x2fa70> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r6, {r0, r1, r7} │ │ │ │ - sub r7, r3, #13 │ │ │ │ - ldr lr, [pc, #92] @ 3c224 <__cxa_atexit@plt+0x2fa74> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r1, r3, #37 @ 0x25 │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ 3c214 <__cxa_atexit@plt+0x2fa64> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq sl, sp, #148, 26 @ 0x2500 │ │ │ │ - @ instruction: 0xfffffd34 │ │ │ │ - adcseq sl, sp, #228, 28 @ 0xe40 │ │ │ │ - adcseq sl, sp, #200, 28 @ 0xc80 │ │ │ │ - adcseq sl, sp, #88, 26 @ 0x1600 │ │ │ │ - addseq r9, ip, #192, 8 @ 0xc0000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 3c270 <__cxa_atexit@plt+0x2fac0> │ │ │ │ - ldr r7, [pc, #52] @ 3c280 <__cxa_atexit@plt+0x2fad0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 3c264 <__cxa_atexit@plt+0x2fab4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 3c294 <__cxa_atexit@plt+0x2fae4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 3c284 <__cxa_atexit@plt+0x2fad4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r9, ip, #136, 8 @ 0x88000000 │ │ │ │ - addseq r9, ip, #100, 8 @ 0x64000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #104] @ 3c308 <__cxa_atexit@plt+0x2fb58> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 3c2f4 <__cxa_atexit@plt+0x2fb44> │ │ │ │ - ldr r1, [pc, #80] @ 3c30c <__cxa_atexit@plt+0x2fb5c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - sub r2, r2, #1 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3c2f4 <__cxa_atexit@plt+0x2fb44> │ │ │ │ - ldr r3, [pc, #52] @ 3c310 <__cxa_atexit@plt+0x2fb60> │ │ │ │ - add r3, pc, r3 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3c300 <__cxa_atexit@plt+0x2fb50> │ │ │ │ - b 3c3bc <__cxa_atexit@plt+0x2fc0c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ 39a00 <__cxa_atexit@plt+0x2d250> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - addseq r9, ip, #216, 6 @ 0x60000003 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq sp, sp, #152, 12 @ 0x9800000 │ │ │ │ + adcseq sp, sp, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #68] @ 3c370 <__cxa_atexit@plt+0x2fbc0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3c368 <__cxa_atexit@plt+0x2fbb8> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #32] @ 3c374 <__cxa_atexit@plt+0x2fbc4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3c368 <__cxa_atexit@plt+0x2fbb8> │ │ │ │ - b 3c3bc <__cxa_atexit@plt+0x2fc0c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - addseq r9, ip, #116, 6 @ 0xd0000001 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #28] @ 3c3ac <__cxa_atexit@plt+0x2fbfc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3c3a4 <__cxa_atexit@plt+0x2fbf4> │ │ │ │ - b 3c3bc <__cxa_atexit@plt+0x2fc0c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq r9, ip, #60, 6 @ 0xf0000000 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 3c42c <__cxa_atexit@plt+0x2fc7c> │ │ │ │ - ldr r2, [pc, #164] @ 3c47c <__cxa_atexit@plt+0x2fccc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 3c440 <__cxa_atexit@plt+0x2fc90> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 3c448 <__cxa_atexit@plt+0x2fc98> │ │ │ │ - ldr r2, [pc, #132] @ 3c480 <__cxa_atexit@plt+0x2fcd0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 3c45c <__cxa_atexit@plt+0x2fcac> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 3c468 <__cxa_atexit@plt+0x2fcb8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 3c488 <__cxa_atexit@plt+0x2fcd8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 3c48c <__cxa_atexit@plt+0x2fcdc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3eb7bc <__cxa_atexit@plt+0x3df00c> │ │ │ │ - ldr r7, [pc, #20] @ 3c484 <__cxa_atexit@plt+0x2fcd4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #16 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - adcseq sl, sp, #228, 24 @ 0xe400 │ │ │ │ - adcseq sl, sp, #204, 22 @ 0x33000 │ │ │ │ - adcseq sl, sp, #36, 22 @ 0x9000 │ │ │ │ - addseq r9, ip, #92, 4 @ 0xc0000005 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3c4e4 <__cxa_atexit@plt+0x2fd34> │ │ │ │ - ldr r2, [pc, #104] @ 3c518 <__cxa_atexit@plt+0x2fd68> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 3c4f8 <__cxa_atexit@plt+0x2fd48> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 3c504 <__cxa_atexit@plt+0x2fd54> │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3eb7bc <__cxa_atexit@plt+0x3df00c> │ │ │ │ - ldr r7, [pc, #48] @ 3c51c <__cxa_atexit@plt+0x2fd6c> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 39a44 <__cxa_atexit@plt+0x2d294> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 39a4c <__cxa_atexit@plt+0x2d29c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 39a50 <__cxa_atexit@plt+0x2d2a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r8, r7, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3c520 <__cxa_atexit@plt+0x2fd70> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #16 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - adcseq sl, sp, #136, 20 @ 0x88000 │ │ │ │ - adcseq sl, sp, #72, 24 @ 0x4800 │ │ │ │ - addseq r9, ip, #200, 2 @ 0x32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3c54c <__cxa_atexit@plt+0x2fd9c> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb7bc <__cxa_atexit@plt+0x3df00c> │ │ │ │ - ldr r7, [pc, #12] @ 3c560 <__cxa_atexit@plt+0x2fdb0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - adcseq sl, sp, #0, 24 │ │ │ │ - addseq r9, ip, #188, 2 @ 0x2f │ │ │ │ + adcseq sp, sp, #40, 10 @ 0xa000000 │ │ │ │ + adcseq sp, sp, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 3c604 <__cxa_atexit@plt+0x2fe54> │ │ │ │ - ldr r2, [pc, #176] @ 3c638 <__cxa_atexit@plt+0x2fe88> │ │ │ │ - add r2, pc, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 39a90 <__cxa_atexit@plt+0x2d2e0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r1, [pc, #164] @ 3c63c <__cxa_atexit@plt+0x2fe8c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - sub r2, r3, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 3c610 <__cxa_atexit@plt+0x2fe60> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 3c618 <__cxa_atexit@plt+0x2fe68> │ │ │ │ - ldr r5, [pc, #128] @ 3c644 <__cxa_atexit@plt+0x2fe94> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #124] @ 3c648 <__cxa_atexit@plt+0x2fe98> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r5, [pc, #116] @ 3c64c <__cxa_atexit@plt+0x2fe9c> │ │ │ │ + ldr r2, [pc, #32] @ 39a98 <__cxa_atexit@plt+0x2d2e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #24] @ 39a9c <__cxa_atexit@plt+0x2d2ec> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - str r5, [r6, #4]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - ldr r6, [pc, #96] @ 3c650 <__cxa_atexit@plt+0x2fea0> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r8, r6, #1 │ │ │ │ - sub r9, r3, #2 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 78484 <__cxa_atexit@plt+0x6bcd4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r9, r5, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ + b 3ff6ec <__cxa_atexit@plt+0x3f2f3c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, r6 │ │ │ │ - b 3c620 <__cxa_atexit@plt+0x2fe70> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #24] @ 3c640 <__cxa_atexit@plt+0x2fe90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r9, sl │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - adcseq sl, sp, #184, 18 @ 0x2e0000 │ │ │ │ - addseq r8, ip, #220, 24 @ 0xdc00 │ │ │ │ - @ instruction: 0xffffc1c4 │ │ │ │ - @ instruction: 0xffffbf50 │ │ │ │ - adcseq sl, sp, #64, 22 @ 0x10000 │ │ │ │ - adcseq sl, sp, #16, 20 @ 0x10000 │ │ │ │ - addseq r9, ip, #188 @ 0xbc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 3c680 <__cxa_atexit@plt+0x2fed0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #20] @ 3c684 <__cxa_atexit@plt+0x2fed4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - add r8, r2, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - b 3eb7c4 <__cxa_atexit@plt+0x3df014> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq r9, ip, #144 @ 0x90 │ │ │ │ - addseq r9, ip, #92 @ 0x5c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 3c6ac <__cxa_atexit@plt+0x2fefc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 3eb5f4 <__cxa_atexit@plt+0x3dee44> │ │ │ │ - addseq r9, ip, #80 @ 0x50 │ │ │ │ - addseq r9, ip, #80 @ 0x50 │ │ │ │ + adcseq sp, sp, #216, 8 @ 0xd8000000 │ │ │ │ + adcseq sp, sp, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 3c770 <__cxa_atexit@plt+0x2ffc0> │ │ │ │ - ldr r3, [pc, #220] @ 3c7ac <__cxa_atexit@plt+0x2fffc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r1, [pc, #208] @ 3c7b0 <__cxa_atexit@plt+0x30000> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 39ad4 <__cxa_atexit@plt+0x2d324> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 39adc <__cxa_atexit@plt+0x2d32c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - sub r1, r5, #20 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 3c778 <__cxa_atexit@plt+0x2ffc8> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 3c780 <__cxa_atexit@plt+0x2ffd0> │ │ │ │ - ldr ip, [pc, #176] @ 3c7bc <__cxa_atexit@plt+0x3000c> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r2, [pc, #172] @ 3c7c0 <__cxa_atexit@plt+0x30010> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #1 │ │ │ │ - ldr r2, [pc, #164] @ 3c7c4 <__cxa_atexit@plt+0x30014> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr r0, [pc, #156] @ 3c7c8 <__cxa_atexit@plt+0x30018> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub lr, r3, #23 │ │ │ │ - str ip, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - ldr r5, [pc, #140] @ 3c7cc <__cxa_atexit@plt+0x3001c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r5, r5, #3 │ │ │ │ - stmib r6, {r0, r5} │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - ldr r0, [pc, #120] @ 3c7d0 <__cxa_atexit@plt+0x30020> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r2, r6, #20 │ │ │ │ - stm r2, {r0, r9, lr} │ │ │ │ - sub r9, r3, #6 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 78484 <__cxa_atexit@plt+0x6bcd4> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + adcseq sp, sp, #140, 8 @ 0x8c000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - b 3c788 <__cxa_atexit@plt+0x2ffd8> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #36] @ 3c7b4 <__cxa_atexit@plt+0x30004> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r6, [pc, #32] @ 3c7b8 <__cxa_atexit@plt+0x30008> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r8, r6, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - adcseq sl, sp, #112, 16 @ 0x700000 │ │ │ │ - addseq r8, ip, #36, 28 @ 0x240 │ │ │ │ - adcseq sl, sp, #104, 16 @ 0x680000 │ │ │ │ - @ instruction: 0xffffe474 │ │ │ │ - adcseq sl, sp, #236, 16 @ 0xec0000 │ │ │ │ - adcseq sl, sp, #84, 16 @ 0x540000 │ │ │ │ - adcseq sl, sp, #20, 20 @ 0x14000 │ │ │ │ - addseq r8, ip, #24, 28 @ 0x180 │ │ │ │ - @ instruction: 0xffffdfa4 │ │ │ │ - addseq r8, ip, #208, 28 @ 0xd00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3c854 <__cxa_atexit@plt+0x300a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3c868 <__cxa_atexit@plt+0x300b8> │ │ │ │ - ldr lr, [pc, #120] @ 3c87c <__cxa_atexit@plt+0x300cc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - sub r1, r3, #13 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r8, [pc, #104] @ 3c880 <__cxa_atexit@plt+0x300d0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r2, r3, #25 │ │ │ │ - ldr r9, [pc, #96] @ 3c884 <__cxa_atexit@plt+0x300d4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [pc, #92] @ 3c888 <__cxa_atexit@plt+0x300d8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - str r9, [r6, #4] │ │ │ │ - add sl, r6, #8 │ │ │ │ - stm sl, {r0, r7, r9, lr} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ 3c878 <__cxa_atexit@plt+0x300c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq sl, sp, #48, 14 @ 0xc00000 │ │ │ │ - addseq r8, ip, #168, 28 @ 0xa80 │ │ │ │ - adcseq sl, sp, #8, 14 @ 0x200000 │ │ │ │ - adcseq sl, sp, #92, 16 @ 0x5c0000 │ │ │ │ - adcseq sl, sp, #100, 16 @ 0x640000 │ │ │ │ - addseq r8, ip, #164, 28 @ 0xa40 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 3c918 <__cxa_atexit@plt+0x30168> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 3c920 <__cxa_atexit@plt+0x30170> │ │ │ │ - ldr lr, [pc, #112] @ 3c934 <__cxa_atexit@plt+0x30184> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #108] @ 3c938 <__cxa_atexit@plt+0x30188> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 39b44 <__cxa_atexit@plt+0x2d394> │ │ │ │ + ldr r1, [pc, #80] @ 39b54 <__cxa_atexit@plt+0x2d3a4> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ - ldr r8, [pc, #92] @ 3c93c <__cxa_atexit@plt+0x3018c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #84] @ 3c940 <__cxa_atexit@plt+0x30190> │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #60] @ 39b58 <__cxa_atexit@plt+0x2d3a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #52] @ 39b5c <__cxa_atexit@plt+0x2d3ac> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - mov r1, r3 │ │ │ │ - str r8, [r1, #16]! │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #40] @ 0x28 │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 36c90 <__cxa_atexit@plt+0x2a4e0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 3c928 <__cxa_atexit@plt+0x30178> │ │ │ │ - mov r5, #44 @ 0x2c │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffca8 │ │ │ │ - adcseq sl, sp, #132, 12 @ 0x8400000 │ │ │ │ - @ instruction: 0xfffffdd8 │ │ │ │ - adcseq sl, sp, #96, 12 @ 0x6000000 │ │ │ │ - addseq r8, ip, #232, 26 @ 0x3a00 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + adcseq sp, sp, #40, 10 @ 0xa000000 │ │ │ │ + adcseq sp, sp, #36, 8 @ 0x24000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 3c984 <__cxa_atexit@plt+0x301d4> │ │ │ │ - ldr r3, [pc, #44] @ 3c99c <__cxa_atexit@plt+0x301ec> │ │ │ │ + bcc 39bb0 <__cxa_atexit@plt+0x2d400> │ │ │ │ + ldr r2, [pc, #56] @ 39bc0 <__cxa_atexit@plt+0x2d410> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [pc, #44] @ 39bc4 <__cxa_atexit@plt+0x2d414> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3c9a0 <__cxa_atexit@plt+0x301f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - addseq r8, ip, #188, 26 @ 0x2f00 │ │ │ │ - addseq r8, ip, #152, 26 @ 0x2600 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #4 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + rsbeq r3, r9, #16252928 @ 0xf80000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 3ca48 <__cxa_atexit@plt+0x30298> │ │ │ │ - ldr r7, [pc, #196] @ 3ca8c <__cxa_atexit@plt+0x302dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ + bhi 39c2c <__cxa_atexit@plt+0x2d47c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r2] │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 3ca58 <__cxa_atexit@plt+0x302a8> │ │ │ │ - ldr r3, [pc, #172] @ 3ca90 <__cxa_atexit@plt+0x302e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r6 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - add r3, r7, #48 @ 0x30 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 3ca78 <__cxa_atexit@plt+0x302c8> │ │ │ │ - ldr r2, [pc, #148] @ 3ca9c <__cxa_atexit@plt+0x302ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r6, #52] @ 0x34 │ │ │ │ - ldr r1, [pc, #136] @ 3caa0 <__cxa_atexit@plt+0x302f0> │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 39c38 <__cxa_atexit@plt+0x2d488> │ │ │ │ + ldr r1, [pc, #80] @ 39c48 <__cxa_atexit@plt+0x2d498> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - str r7, [r6, #44] @ 0x2c │ │ │ │ - str r2, [r6, #48] @ 0x30 │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r3, #31 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 3ca98 <__cxa_atexit@plt+0x302e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 3ca94 <__cxa_atexit@plt+0x302e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 39c4c <__cxa_atexit@plt+0x2d49c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 39c50 <__cxa_atexit@plt+0x2d4a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0xfffffeb0 │ │ │ │ - addseq r8, ip, #232, 24 @ 0xe800 │ │ │ │ - addseq r8, ip, #0, 26 │ │ │ │ - adcseq sl, sp, #132, 10 @ 0x21000000 │ │ │ │ - adcseq sl, sp, #128, 12 @ 0x8000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq sp, sp, #88, 6 @ 0x60000001 │ │ │ │ + adcseq sp, sp, #68, 8 @ 0x44000000 │ │ │ │ + adcseq sp, sp, #52, 6 @ 0xd0000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3cb00 <__cxa_atexit@plt+0x30350> │ │ │ │ - ldr r2, [pc, #68] @ 3cb0c <__cxa_atexit@plt+0x3035c> │ │ │ │ + bcc 39cb8 <__cxa_atexit@plt+0x2d508> │ │ │ │ + ldr r2, [pc, #80] @ 39cc8 <__cxa_atexit@plt+0x2d518> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #60] @ 39ccc <__cxa_atexit@plt+0x2d51c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #56] @ 3cb10 <__cxa_atexit@plt+0x30360> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ + ldr lr, [pc, #52] @ 39cd0 <__cxa_atexit@plt+0x2d520> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #31 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq sl, sp, #196, 8 @ 0xc4000000 │ │ │ │ - adcseq sl, sp, #192, 10 @ 0x30000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 3cb74 <__cxa_atexit@plt+0x303c4> │ │ │ │ - ldr r3, [pc, #80] @ 3cb8c <__cxa_atexit@plt+0x303dc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r7, #36] @ 0x24 │ │ │ │ - ldr r2, [pc, #68] @ 3cb90 <__cxa_atexit@plt+0x303e0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r7, {r2, r3} │ │ │ │ - str r3, [r7, #12] │ │ │ │ - str r3, [r7, #16] │ │ │ │ - str r3, [r7, #20] │ │ │ │ - str r8, [r7, #24] │ │ │ │ - str r3, [r7, #28] │ │ │ │ - str r3, [r7, #32] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #31 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 3cb94 <__cxa_atexit@plt+0x303e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq sl, sp, #80, 8 @ 0x50000000 │ │ │ │ - adcseq sl, sp, #76, 10 @ 0x13000000 │ │ │ │ - addseq r8, ip, #220, 22 @ 0x37000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 3cbf8 <__cxa_atexit@plt+0x30448> │ │ │ │ - ldr r3, [pc, #80] @ 3cc10 <__cxa_atexit@plt+0x30460> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r7, #36] @ 0x24 │ │ │ │ - ldr r2, [pc, #68] @ 3cc14 <__cxa_atexit@plt+0x30464> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r7, {r2, r3} │ │ │ │ - str r3, [r7, #12] │ │ │ │ - str r3, [r7, #16] │ │ │ │ - str r8, [r7, #20] │ │ │ │ - str r3, [r7, #24] │ │ │ │ - str r3, [r7, #28] │ │ │ │ - str r3, [r7, #32] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #31 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq sp, sp, #180, 6 @ 0xd0000002 │ │ │ │ + adcseq sp, sp, #176, 4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 39d3c <__cxa_atexit@plt+0x2d58c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 39d48 <__cxa_atexit@plt+0x2d598> │ │ │ │ + ldr r2, [pc, #84] @ 39d58 <__cxa_atexit@plt+0x2d5a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 39d5c <__cxa_atexit@plt+0x2d5ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #60] @ 39d60 <__cxa_atexit@plt+0x2d5b0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 3cc18 <__cxa_atexit@plt+0x30468> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq sl, sp, #204, 6 @ 0x30000003 │ │ │ │ - adcseq sl, sp, #200, 8 @ 0xc8000000 │ │ │ │ - addseq r8, ip, #92, 22 @ 0x17000 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq sp, sp, #68, 4 @ 0x40000004 │ │ │ │ + rsbeq r3, r9, #746586112 @ 0x2c800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 3cc7c <__cxa_atexit@plt+0x304cc> │ │ │ │ - ldr r3, [pc, #80] @ 3cc94 <__cxa_atexit@plt+0x304e4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r7, #36] @ 0x24 │ │ │ │ - ldr r2, [pc, #68] @ 3cc98 <__cxa_atexit@plt+0x304e8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r7, {r2, r3} │ │ │ │ - str r3, [r7, #12] │ │ │ │ - str r3, [r7, #16] │ │ │ │ - str r3, [r7, #20] │ │ │ │ - str r3, [r7, #24] │ │ │ │ - str r3, [r7, #28] │ │ │ │ - str r8, [r7, #32] │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 39dd0 <__cxa_atexit@plt+0x2d620> │ │ │ │ + ldr lr, [pc, #84] @ 39de0 <__cxa_atexit@plt+0x2d630> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 39de4 <__cxa_atexit@plt+0x2d634> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #31 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ 39de8 <__cxa_atexit@plt+0x2d638> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 3cc9c <__cxa_atexit@plt+0x304ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq sl, sp, #72, 6 @ 0x20000001 │ │ │ │ - adcseq sl, sp, #68, 8 @ 0x44000000 │ │ │ │ - addseq r8, ip, #220, 20 @ 0xdc000 │ │ │ │ - addseq r8, ip, #208, 20 @ 0xd0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 3ccf4 <__cxa_atexit@plt+0x30544> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 3ccec <__cxa_atexit@plt+0x3053c> │ │ │ │ - ldr r8, [pc, #40] @ 3ccfc <__cxa_atexit@plt+0x3054c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 3cd00 <__cxa_atexit@plt+0x30550> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 14b56c <__cxa_atexit@plt+0x13edbc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + adcseq sp, sp, #184, 4 @ 0x8000000b │ │ │ │ + adcseq sp, sp, #156, 2 @ 0x27 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 39e54 <__cxa_atexit@plt+0x2d6a4> │ │ │ │ + ldr lr, [pc, #80] @ 39e5c <__cxa_atexit@plt+0x2d6ac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + add r7, r7, #10 │ │ │ │ + ldm r7, {r0, r3, r7} │ │ │ │ + str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r0, [r5, #12] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + str r8, [r5, #24] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 39e48 <__cxa_atexit@plt+0x2d698> │ │ │ │ + mov r7, r9 │ │ │ │ + b 39e68 <__cxa_atexit@plt+0x2d6b8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq r8, ip, #144, 20 @ 0x90000 │ │ │ │ - adcseq sl, sp, #28, 4 @ 0xc0000001 │ │ │ │ - addseq r8, ip, #140, 20 @ 0x8c000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 3cdc4 <__cxa_atexit@plt+0x30614> │ │ │ │ - ldr r3, [pc, #220] @ 3ce00 <__cxa_atexit@plt+0x30650> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r1, [pc, #208] @ 3ce04 <__cxa_atexit@plt+0x30654> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - sub r1, r5, #20 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 3cdcc <__cxa_atexit@plt+0x3061c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 3cdd4 <__cxa_atexit@plt+0x30624> │ │ │ │ - ldr ip, [pc, #176] @ 3ce10 <__cxa_atexit@plt+0x30660> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r8, [pc, #172] @ 3ce14 <__cxa_atexit@plt+0x30664> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, #168] @ 3ce18 <__cxa_atexit@plt+0x30668> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr r0, [pc, #160] @ 3ce1c <__cxa_atexit@plt+0x3066c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub lr, r3, #23 │ │ │ │ - str ip, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - add r5, r8, #3 │ │ │ │ - stmib r6, {r0, r5} │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - ldr r0, [pc, #128] @ 3ce20 <__cxa_atexit@plt+0x30670> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r2, r6, #20 │ │ │ │ - stm r2, {r0, r9, lr} │ │ │ │ - ldr r6, [pc, #116] @ 3ce24 <__cxa_atexit@plt+0x30674> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r8, r6, #1 │ │ │ │ - sub r9, r3, #6 │ │ │ │ - mov r5, r1 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 39ef8 <__cxa_atexit@plt+0x2d748> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 39f28 <__cxa_atexit@plt+0x2d778> │ │ │ │ + bic r2, r3, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + sub r2, r2, #3 │ │ │ │ + cmp r2, #7 │ │ │ │ + bhi 3a1e4 <__cxa_atexit@plt+0x2da34> │ │ │ │ + add r1, pc, #4 │ │ │ │ + ldr r2, [r1, r2, lsl #2] │ │ │ │ + add pc, r1, r2 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r4, ror #4 │ │ │ │ + andeq r0, r0, r0, asr r1 │ │ │ │ + muleq r0, r0, r1 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r4, lsr #5 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ + ldr r2, [pc, #988] @ 3a2ac <__cxa_atexit@plt+0x2dafc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r3, #1] │ │ │ │ + ldr r0, [r3, #5] │ │ │ │ + ldr r3, [r3, #9] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r0, [r5, #20] │ │ │ │ + str r1, [r5, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3a214 <__cxa_atexit@plt+0x2da64> │ │ │ │ + b 3a988 <__cxa_atexit@plt+0x2e1d8> │ │ │ │ + ldr r2, [pc, #932] @ 3a2a4 <__cxa_atexit@plt+0x2daf4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r3, #2] │ │ │ │ + ldr r0, [r3, #6] │ │ │ │ + ldr r3, [r3, #10] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r0, [r5, #20] │ │ │ │ + str r1, [r5, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3a214 <__cxa_atexit@plt+0x2da64> │ │ │ │ + b 3ab54 <__cxa_atexit@plt+0x2e3a4> │ │ │ │ + ldr lr, [pc, #880] @ 3a2a0 <__cxa_atexit@plt+0x2daf0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + add r3, r3, #7 │ │ │ │ + ldm r3, {r0, r2, r3} │ │ │ │ + str lr, [r5] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r0, [r5, #20] │ │ │ │ + str r1, [r5, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3a214 <__cxa_atexit@plt+0x2da64> │ │ │ │ + b 3ac10 <__cxa_atexit@plt+0x2e460> │ │ │ │ + ldr r1, [pc, #856] @ 3a2bc <__cxa_atexit@plt+0x2db0c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + ldr r0, [r3, #5] │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #20] │ │ │ │ + str r2, [r5, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3a214 <__cxa_atexit@plt+0x2da64> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 3a278 <__cxa_atexit@plt+0x2dac8> │ │ │ │ + ldr lr, [pc, #808] @ 3a2c0 <__cxa_atexit@plt+0x2db10> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #804] @ 3a2c4 <__cxa_atexit@plt+0x2db14> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #4]! │ │ │ │ + str r7, [r1, #24] │ │ │ │ + str r0, [r1, #28] │ │ │ │ + str r7, [r1, #8] │ │ │ │ + str r2, [r1, #12] │ │ │ │ + mov r2, r1 │ │ │ │ + str r8, [r2, #16]! │ │ │ │ + add r5, r5, #28 │ │ │ │ + sub r7, r3, #7 │ │ │ │ + cmp r9, #10 │ │ │ │ + ble 3a21c <__cxa_atexit@plt+0x2da6c> │ │ │ │ + ldr lr, [pc, #744] @ 3a2c8 <__cxa_atexit@plt+0x2db18> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ mov r6, r3 │ │ │ │ - b 78484 <__cxa_atexit@plt+0x6bcd4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, r6 │ │ │ │ - b 3cddc <__cxa_atexit@plt+0x3062c> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #36] @ 3ce08 <__cxa_atexit@plt+0x30658> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r6, [pc, #32] @ 3ce0c <__cxa_atexit@plt+0x3065c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r8, r6, #2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr lr, [pc, #692] @ 3a2b4 <__cxa_atexit@plt+0x2db04> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r3, #1] │ │ │ │ + ldr r8, [r3, #5] │ │ │ │ + ldr r2, [r3, #9] │ │ │ │ + ldr r0, [r3, #13] │ │ │ │ + ldr r9, [r3, #17] │ │ │ │ + ldr r3, [r3, #21] │ │ │ │ + str r1, [r5, #24] │ │ │ │ + add r1, r5, #8 │ │ │ │ + stm r1, {r0, r2, r8} │ │ │ │ + stmda r5, {r3, r9} │ │ │ │ + str lr, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3a214 <__cxa_atexit@plt+0x2da64> │ │ │ │ + b 3a6f8 <__cxa_atexit@plt+0x2df48> │ │ │ │ + ldr lr, [pc, #632] @ 3a2b8 <__cxa_atexit@plt+0x2db08> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r3, #1] │ │ │ │ + add r3, r3, #5 │ │ │ │ + ldm r3, {r0, r2, r3} │ │ │ │ + str lr, [r5] │ │ │ │ + str r0, [r5, #20] │ │ │ │ + str r1, [r5, #24] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3a214 <__cxa_atexit@plt+0x2da64> │ │ │ │ + b 3a5f4 <__cxa_atexit@plt+0x2de44> │ │ │ │ + ldr r1, [pc, #620] @ 3a2e0 <__cxa_atexit@plt+0x2db30> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #1] │ │ │ │ + ldr r2, [r3, #5] │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #24] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3a214 <__cxa_atexit@plt+0x2da64> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r9 │ │ │ │ + bcc 3a280 <__cxa_atexit@plt+0x2dad0> │ │ │ │ + ldr lr, [pc, #572] @ 3a2e4 <__cxa_atexit@plt+0x2db34> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #568] @ 3a2e8 <__cxa_atexit@plt+0x2db38> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + ldr ip, [r7, #3] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #4]! │ │ │ │ + str r0, [r1, #8] │ │ │ │ + str r3, [r1, #12] │ │ │ │ + str sl, [r1, #24] │ │ │ │ + str r2, [r1, #28] │ │ │ │ + mov r2, r1 │ │ │ │ + str r8, [r2, #16]! │ │ │ │ + add r5, r5, #28 │ │ │ │ + sub r7, r9, #7 │ │ │ │ + cmp ip, #10 │ │ │ │ + ble 3a23c <__cxa_atexit@plt+0x2da8c> │ │ │ │ + ldr r3, [pc, #504] @ 3a2ec <__cxa_atexit@plt+0x2db3c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r6, #36] @ 0x24 │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - adcseq sl, sp, #28, 4 @ 0xc0000001 │ │ │ │ - addseq r8, ip, #208, 14 @ 0x3400000 │ │ │ │ - adcseq sl, sp, #136, 2 @ 0x22 │ │ │ │ - @ instruction: 0xffffde20 │ │ │ │ - addseq r8, ip, #240, 14 @ 0x3c00000 │ │ │ │ - adcseq sl, sp, #4, 4 @ 0x40000000 │ │ │ │ - adcseq sl, sp, #196, 6 @ 0x10000003 │ │ │ │ - @ instruction: 0xffffd95c │ │ │ │ - adcseq sl, sp, #80, 4 │ │ │ │ - addseq r8, ip, #88, 18 @ 0x160000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3cea8 <__cxa_atexit@plt+0x306f8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3cebc <__cxa_atexit@plt+0x3070c> │ │ │ │ - ldr lr, [pc, #120] @ 3ced0 <__cxa_atexit@plt+0x30720> │ │ │ │ + ldr lr, [pc, #412] @ 3a2b0 <__cxa_atexit@plt+0x2db00> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - sub r1, r3, #13 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r8, [pc, #104] @ 3ced4 <__cxa_atexit@plt+0x30724> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r2, r3, #25 │ │ │ │ - ldr r9, [pc, #96] @ 3ced8 <__cxa_atexit@plt+0x30728> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [pc, #92] @ 3cedc <__cxa_atexit@plt+0x3072c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - str r9, [r6, #4] │ │ │ │ - add sl, r6, #8 │ │ │ │ - stm sl, {r0, r7, r9, lr} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + ldr r8, [r3, #1] │ │ │ │ + ldr r0, [r3, #5] │ │ │ │ + ldr r2, [r3, #9] │ │ │ │ + ldr r1, [r3, #13] │ │ │ │ + ldr r3, [r3, #17] │ │ │ │ + str lr, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r0, [r5, #20] │ │ │ │ + str r8, [r5, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3a214 <__cxa_atexit@plt+0x2da64> │ │ │ │ + b 3a858 <__cxa_atexit@plt+0x2e0a8> │ │ │ │ + ldr r2, [pc, #376] @ 3a2cc <__cxa_atexit@plt+0x2db1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r3, #1] │ │ │ │ + ldr r0, [r3, #5] │ │ │ │ + ldr r3, [r3, #9] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r0, [r5, #20] │ │ │ │ + str r1, [r5, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3a214 <__cxa_atexit@plt+0x2da64> │ │ │ │ + b 3a450 <__cxa_atexit@plt+0x2dca0> │ │ │ │ + ldr r1, [pc, #332] @ 3a2d0 <__cxa_atexit@plt+0x2db20> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r5, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3a214 <__cxa_atexit@plt+0x2da64> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 3a290 <__cxa_atexit@plt+0x2dae0> │ │ │ │ + ldr lr, [pc, #292] @ 3a2d4 <__cxa_atexit@plt+0x2db24> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #4]! │ │ │ │ + str r7, [r1, #8] │ │ │ │ + str r2, [r1, #12] │ │ │ │ + add r5, r5, #28 │ │ │ │ + sub r7, r3, #3 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble 3a25c <__cxa_atexit@plt+0x2daac> │ │ │ │ + ldr r2, [pc, #252] @ 3a2dc <__cxa_atexit@plt+0x2db2c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + b 3a264 <__cxa_atexit@plt+0x2dab4> │ │ │ │ + ldr r2, [pc, #188] @ 3a2a8 <__cxa_atexit@plt+0x2daf8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r3, #1] │ │ │ │ + ldr r0, [r3, #5] │ │ │ │ + ldr r3, [r3, #9] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r0, [r5, #20] │ │ │ │ + str r1, [r5, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3a214 <__cxa_atexit@plt+0x2da64> │ │ │ │ + b 3aa6c <__cxa_atexit@plt+0x2e2bc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr lr, [pc, #204] @ 3a2f0 <__cxa_atexit@plt+0x2db40> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ 3cecc <__cxa_atexit@plt+0x3071c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ + ldr r3, [pc, #176] @ 3a2f4 <__cxa_atexit@plt+0x2db44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r6, #36] @ 0x24 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #116] @ 3a2d8 <__cxa_atexit@plt+0x2db28> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + b 3a294 <__cxa_atexit@plt+0x2dae4> │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r9 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq sl, sp, #220 @ 0xdc │ │ │ │ - addseq r8, ip, #48, 18 @ 0xc0000 │ │ │ │ - adcseq sl, sp, #180 @ 0xb4 │ │ │ │ - adcseq sl, sp, #8, 4 @ 0x80000000 │ │ │ │ - adcseq sl, sp, #16, 4 │ │ │ │ - addseq r8, ip, #172, 16 @ 0xac0000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, asr ip │ │ │ │ + andeq r0, r0, ip, ror r8 │ │ │ │ + @ instruction: 0x00000ab4 │ │ │ │ + andeq r0, r0, r0, asr #14 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0x000005b0 │ │ │ │ + andeq r0, r0, ip, asr #11 │ │ │ │ + @ instruction: 0xffffedb0 │ │ │ │ + @ instruction: 0xffffee0c │ │ │ │ + @ instruction: 0xfffff120 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, ip, lsr r2 │ │ │ │ + @ instruction: 0xfffff618 │ │ │ │ + @ instruction: 0xfffff5e0 │ │ │ │ + @ instruction: 0xfffff7ac │ │ │ │ + andeq r0, r0, r8, lsl #5 │ │ │ │ + @ instruction: 0xfffff960 │ │ │ │ + @ instruction: 0xfffff9a8 │ │ │ │ + @ instruction: 0xfffffc78 │ │ │ │ + @ instruction: 0xffffecd8 │ │ │ │ + @ instruction: 0xfffff924 │ │ │ │ + andeq r0, r0, r6, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 3cf5c <__cxa_atexit@plt+0x307ac> │ │ │ │ - ldr r3, [pc, #104] @ 3cf74 <__cxa_atexit@plt+0x307c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #100] @ 3cf78 <__cxa_atexit@plt+0x307c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ + bcc 3a3a0 <__cxa_atexit@plt+0x2dbf0> │ │ │ │ + ldr lr, [pc, #144] @ 3a3ac <__cxa_atexit@plt+0x2dbfc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + mov r3, r2 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #112] @ 3a3b0 <__cxa_atexit@plt+0x2dc00> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + mov r1, r3 │ │ │ │ + str lr, [r1, #16]! │ │ │ │ + add r5, r5, #28 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 3a384 <__cxa_atexit@plt+0x2dbd4> │ │ │ │ + ldr lr, [pc, #68] @ 3a3b4 <__cxa_atexit@plt+0x2dc04> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r3, [pc, #84] @ 3cf7c <__cxa_atexit@plt+0x307cc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - str r3, [r7, #16] │ │ │ │ - str r2, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - str r2, [r7, #28] │ │ │ │ - str r2, [r7, #32] │ │ │ │ - str r2, [r7, #36] @ 0x24 │ │ │ │ - str r2, [r7, #40] @ 0x28 │ │ │ │ - str r7, [r7, #44] @ 0x2c │ │ │ │ - str r2, [r7, #48] @ 0x30 │ │ │ │ - sub r7, r6, #31 │ │ │ │ + str lr, [r2, #36] @ 0x24 │ │ │ │ + str r1, [r2, #40] @ 0x28 │ │ │ │ + str r3, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 3cf80 <__cxa_atexit@plt+0x307d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #52 @ 0x34 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr lr, [pc, #44] @ 3a3b8 <__cxa_atexit@plt+0x2dc08> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r2, #36] @ 0x24 │ │ │ │ + str r3, [r2, #40] @ 0x28 │ │ │ │ + str r1, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe00 │ │ │ │ - adcseq sl, sp, #120 @ 0x78 │ │ │ │ - adcseq sl, sp, #112, 2 │ │ │ │ - addseq r8, ip, #68, 16 @ 0x440000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffff6ec │ │ │ │ + @ instruction: 0xfffff718 │ │ │ │ + @ instruction: 0xfffff9fc │ │ │ │ + @ instruction: 0xfffff7dc │ │ │ │ + andeq r0, r0, r6, asr #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 3cfe0 <__cxa_atexit@plt+0x30830> │ │ │ │ - ldr r3, [pc, #76] @ 3cff8 <__cxa_atexit@plt+0x30848> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r7, #36] @ 0x24 │ │ │ │ - ldr r2, [pc, #64] @ 3cffc <__cxa_atexit@plt+0x3084c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r7, {r2, r3, r8} │ │ │ │ - str r3, [r7, #16] │ │ │ │ - str r3, [r7, #20] │ │ │ │ - str r3, [r7, #24] │ │ │ │ - str r3, [r7, #28] │ │ │ │ - str r3, [r7, #32] │ │ │ │ + bcc 3a430 <__cxa_atexit@plt+0x2dc80> │ │ │ │ + ldr lr, [pc, #92] @ 3a43c <__cxa_atexit@plt+0x2dc8c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + mov r3, r2 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + add r5, r5, #28 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 3a418 <__cxa_atexit@plt+0x2dc68> │ │ │ │ + ldr r1, [pc, #48] @ 3a444 <__cxa_atexit@plt+0x2dc94> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 3a420 <__cxa_atexit@plt+0x2dc70> │ │ │ │ + ldr r1, [pc, #32] @ 3a440 <__cxa_atexit@plt+0x2dc90> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #31 │ │ │ │ + str r1, [r2, #20] │ │ │ │ + str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 3d000 <__cxa_atexit@plt+0x30850> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - adcseq r9, sp, #224, 30 @ 0x380 │ │ │ │ - adcseq sl, sp, #220 @ 0xdc │ │ │ │ - addseq r8, ip, #200, 14 @ 0x3200000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffff3e8 │ │ │ │ + @ instruction: 0xfffff424 │ │ │ │ + @ instruction: 0xfffff578 │ │ │ │ + andeq r0, r0, r6, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 3d064 <__cxa_atexit@plt+0x308b4> │ │ │ │ - ldr r3, [pc, #80] @ 3d07c <__cxa_atexit@plt+0x308cc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r7, #36] @ 0x24 │ │ │ │ - ldr r2, [pc, #68] @ 3d080 <__cxa_atexit@plt+0x308d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r7, {r2, r3} │ │ │ │ - str r3, [r7, #12] │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str r3, [r7, #20] │ │ │ │ - str r3, [r7, #24] │ │ │ │ - str r3, [r7, #28] │ │ │ │ - str r3, [r7, #32] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #31 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 3d084 <__cxa_atexit@plt+0x308d4> │ │ │ │ + bcc 3a50c <__cxa_atexit@plt+0x2dd5c> │ │ │ │ + ldr r8, [pc, #172] @ 3a518 <__cxa_atexit@plt+0x2dd68> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + mov r3, r2 │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + ldr r8, [pc, #140] @ 3a51c <__cxa_atexit@plt+0x2dd6c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [pc, #128] @ 3a520 <__cxa_atexit@plt+0x2dd70> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + str r9, [r3, #44] @ 0x2c │ │ │ │ + mov r1, r3 │ │ │ │ + str r8, [r1, #32]! │ │ │ │ + mov r0, r3 │ │ │ │ + str r7, [r0, #16]! │ │ │ │ + add r5, r5, #28 │ │ │ │ + sub r7, r6, #11 │ │ │ │ + cmp lr, #10 │ │ │ │ + ble 3a4f0 <__cxa_atexit@plt+0x2dd40> │ │ │ │ + ldr lr, [pc, #76] @ 3a524 <__cxa_atexit@plt+0x2dd74> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r2, #52] @ 0x34 │ │ │ │ + str r1, [r2, #56] @ 0x38 │ │ │ │ + str r0, [r2, #60] @ 0x3c │ │ │ │ + str r3, [r2, #64] @ 0x40 │ │ │ │ + bx ip │ │ │ │ + ldr lr, [pc, #48] @ 3a528 <__cxa_atexit@plt+0x2dd78> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r2, #52] @ 0x34 │ │ │ │ + add lr, r2, #56 @ 0x38 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + bx ip │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - adcseq r9, sp, #96, 30 @ 0x180 │ │ │ │ - adcseq sl, sp, #92 @ 0x5c │ │ │ │ - addseq r8, ip, #72, 14 @ 0x1200000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffed18 │ │ │ │ + @ instruction: 0xffffede4 │ │ │ │ + @ instruction: 0xffffed48 │ │ │ │ + @ instruction: 0xfffff268 │ │ │ │ + @ instruction: 0xffffef80 │ │ │ │ + andeq r0, r0, r6, asr #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 3d0e8 <__cxa_atexit@plt+0x30938> │ │ │ │ - ldr r3, [pc, #80] @ 3d100 <__cxa_atexit@plt+0x30950> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r7, #36] @ 0x24 │ │ │ │ - ldr r2, [pc, #68] @ 3d104 <__cxa_atexit@plt+0x30954> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r7, {r2, r8} │ │ │ │ - str r3, [r7, #12] │ │ │ │ - str r3, [r7, #16] │ │ │ │ - str r3, [r7, #20] │ │ │ │ - str r3, [r7, #24] │ │ │ │ - str r3, [r7, #28] │ │ │ │ - str r3, [r7, #32] │ │ │ │ + bcc 3a5d0 <__cxa_atexit@plt+0x2de20> │ │ │ │ + ldr r8, [pc, #140] @ 3a5dc <__cxa_atexit@plt+0x2de2c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #136] @ 3a5e0 <__cxa_atexit@plt+0x2de30> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + mov r3, r2 │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + mov r1, r3 │ │ │ │ + str lr, [r1, #16]! │ │ │ │ + add r5, r5, #28 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + cmp r9, #10 │ │ │ │ + ble 3a5b4 <__cxa_atexit@plt+0x2de04> │ │ │ │ + ldr lr, [pc, #68] @ 3a5e4 <__cxa_atexit@plt+0x2de34> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #31 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 3d108 <__cxa_atexit@plt+0x30958> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - adcseq r9, sp, #220, 28 @ 0xdc0 │ │ │ │ - adcseq r9, sp, #216, 30 @ 0x360 │ │ │ │ - addseq r8, ip, #200, 12 @ 0xc800000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3d1a8 <__cxa_atexit@plt+0x309f8> │ │ │ │ - ldr r2, [pc, #136] @ 3d1b0 <__cxa_atexit@plt+0x30a00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ 3d1b4 <__cxa_atexit@plt+0x30a04> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 3d174 <__cxa_atexit@plt+0x309c4> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 3d180 <__cxa_atexit@plt+0x309d0> │ │ │ │ - ldr r2, [pc, #96] @ 3d1b8 <__cxa_atexit@plt+0x30a08> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 3d180 <__cxa_atexit@plt+0x309d0> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 3d194 <__cxa_atexit@plt+0x309e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 3d1c0 <__cxa_atexit@plt+0x30a10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 3d1bc <__cxa_atexit@plt+0x30a0c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ + str lr, [r2, #36] @ 0x24 │ │ │ │ + str r1, [r2, #40] @ 0x28 │ │ │ │ + str r3, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr lr, [pc, #44] @ 3a5e8 <__cxa_atexit@plt+0x2de38> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r2, #36] @ 0x24 │ │ │ │ + str r3, [r2, #40] @ 0x28 │ │ │ │ + str r1, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - adcseq r9, sp, #28, 28 @ 0x1c0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - addseq r8, ip, #32, 12 @ 0x2000000 │ │ │ │ - addseq r8, ip, #56, 12 @ 0x3800000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffe7f8 │ │ │ │ + @ instruction: 0xffffe854 │ │ │ │ + @ instruction: 0xffffeb60 │ │ │ │ + @ instruction: 0xffffe940 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3d204 <__cxa_atexit@plt+0x30a54> │ │ │ │ - ldr r3, [pc, #76] @ 3d22c <__cxa_atexit@plt+0x30a7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r3, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 3d204 <__cxa_atexit@plt+0x30a54> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 3d218 <__cxa_atexit@plt+0x30a68> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 3d234 <__cxa_atexit@plt+0x30a84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 3d230 <__cxa_atexit@plt+0x30a80> │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #84 @ 0x54 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3a6cc <__cxa_atexit@plt+0x2df1c> │ │ │ │ + ldr lr, [pc, #200] @ 3a6d8 <__cxa_atexit@plt+0x2df28> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldmib r5, {r7, r9, ip} │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + mov r3, r2 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + ldr r1, [pc, #160] @ 3a6dc <__cxa_atexit@plt+0x2df2c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + ldr r0, [pc, #148] @ 3a6e0 <__cxa_atexit@plt+0x2df30> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + str ip, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [pc, #136] @ 3a6e4 <__cxa_atexit@plt+0x2df34> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - addseq r8, ip, #156, 10 @ 0x27000000 │ │ │ │ - addseq r8, ip, #180, 10 @ 0x2d000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + str sl, [r3, #56] @ 0x38 │ │ │ │ + str r9, [r3, #60] @ 0x3c │ │ │ │ + mov lr, r3 │ │ │ │ + str r1, [lr, #48]! @ 0x30 │ │ │ │ + mov r1, r3 │ │ │ │ + str r0, [r1, #32]! │ │ │ │ + mov r0, r3 │ │ │ │ + str r7, [r0, #16]! │ │ │ │ + add r5, r5, #28 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 3a6a8 <__cxa_atexit@plt+0x2def8> │ │ │ │ + ldr r8, [pc, #88] @ 3a6ec <__cxa_atexit@plt+0x2df3c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r8, [r2, #68] @ 0x44 │ │ │ │ + str lr, [r2, #72] @ 0x48 │ │ │ │ + str r1, [r2, #76] @ 0x4c │ │ │ │ + b 3a6c0 <__cxa_atexit@plt+0x2df10> │ │ │ │ + ldr r8, [pc, #56] @ 3a6e8 <__cxa_atexit@plt+0x2df38> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r8, [r2, #68] @ 0x44 │ │ │ │ + str r1, [r2, #72] @ 0x48 │ │ │ │ + str lr, [r2, #76] @ 0x4c │ │ │ │ + str r0, [r2, #80] @ 0x50 │ │ │ │ + str r3, [r2, #84] @ 0x54 │ │ │ │ + bx ip │ │ │ │ + mov r3, #84 @ 0x54 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffdf28 │ │ │ │ + @ instruction: 0xffffe078 │ │ │ │ + @ instruction: 0xffffdfdc │ │ │ │ + @ instruction: 0xffffdf40 │ │ │ │ + @ instruction: 0xffffe280 │ │ │ │ + @ instruction: 0xffffe624 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 3d26c <__cxa_atexit@plt+0x30abc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #32] @ 3d270 <__cxa_atexit@plt+0x30ac0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - addseq r8, ip, #120, 10 @ 0x1e000000 │ │ │ │ - addseq r8, ip, #108, 10 @ 0x1b000000 │ │ │ │ - addseq r8, ip, #72, 10 @ 0x12000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3d2a0 <__cxa_atexit@plt+0x30af0> │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 3d2a8 <__cxa_atexit@plt+0x30af8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov fp, r7 │ │ │ │ - ldm r5, {r3, r7} │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - ldr r2, [pc, #136] @ 3d344 <__cxa_atexit@plt+0x30b94> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 3d314 <__cxa_atexit@plt+0x30b64> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 3d320 <__cxa_atexit@plt+0x30b70> │ │ │ │ - ldr r3, [pc, #104] @ 3d348 <__cxa_atexit@plt+0x30b98> │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #132 @ 0x84 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3a824 <__cxa_atexit@plt+0x2e074> │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr r3, [r5, #32] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r7, [sp] │ │ │ │ + add r9, r5, #12 │ │ │ │ + ldm r9, {r7, r8, r9} │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + ldr r1, [r5, #28] │ │ │ │ + str r7, [r2, #12] │ │ │ │ + str r3, [r2, #16] │ │ │ │ + str r7, [r2, #28] │ │ │ │ + str r0, [r2, #32] │ │ │ │ + ldr sl, [pc, #236] @ 3a830 <__cxa_atexit@plt+0x2e080> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r2, #44] @ 0x2c │ │ │ │ + str r1, [r2, #48] @ 0x30 │ │ │ │ + ldr r9, [pc, #224] @ 3a834 <__cxa_atexit@plt+0x2e084> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r2, #76] @ 0x4c │ │ │ │ + ldr r3, [pc, #216] @ 3a838 <__cxa_atexit@plt+0x2e088> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r2, [r7, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 3d334 <__cxa_atexit@plt+0x30b84> │ │ │ │ - ldr r3, [pc, #72] @ 3d34c <__cxa_atexit@plt+0x30b9c> │ │ │ │ + str r7, [r2, #60] @ 0x3c │ │ │ │ + str r8, [r2, #64] @ 0x40 │ │ │ │ + mov r8, r2 │ │ │ │ + str sl, [r8, #4]! │ │ │ │ + mov sl, r2 │ │ │ │ + str r9, [sl, #20]! │ │ │ │ + mov r9, r2 │ │ │ │ + str r3, [r9, #36]! @ 0x24 │ │ │ │ + ldr r3, [pc, #180] @ 3a83c <__cxa_atexit@plt+0x2e08c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - mov r5, r7 │ │ │ │ - b 3e9f0 <__cxa_atexit@plt+0x32240> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 3d350 <__cxa_atexit@plt+0x30ba0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - adcseq r9, sp, #100, 24 @ 0x6400 │ │ │ │ - addseq r8, ip, #108, 8 @ 0x6c000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3d3a8 <__cxa_atexit@plt+0x30bf8> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r3, [pc, #80] @ 3d3cc <__cxa_atexit@plt+0x30c1c> │ │ │ │ + mov r1, r2 │ │ │ │ + str r3, [r1, #52]! @ 0x34 │ │ │ │ + ldr r3, [pc, #168] @ 3a840 <__cxa_atexit@plt+0x2e090> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq 3d3bc <__cxa_atexit@plt+0x30c0c> │ │ │ │ - ldr r3, [pc, #56] @ 3d3d0 <__cxa_atexit@plt+0x30c20> │ │ │ │ + mov r0, r2 │ │ │ │ + str r3, [r0, #68]! @ 0x44 │ │ │ │ + ldr ip, [pc, #156] @ 3a844 <__cxa_atexit@plt+0x2e094> │ │ │ │ + add ip, pc, ip │ │ │ │ + mov r3, r2 │ │ │ │ + str ip, [r3, #84]! @ 0x54 │ │ │ │ + ldr ip, [pc, #144] @ 3a848 <__cxa_atexit@plt+0x2e098> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr fp, [r5, #8] │ │ │ │ + str fp, [r3, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str ip, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + add lr, r3, #28 │ │ │ │ + stm lr, {r1, r9, sl} │ │ │ │ + str r8, [r3, #40]! @ 0x28 │ │ │ │ + sub r7, r6, #31 │ │ │ │ + ldr r1, [sp] │ │ │ │ + cmp r1, #10 │ │ │ │ + ble 3a814 <__cxa_atexit@plt+0x2e064> │ │ │ │ + ldr r3, [pc, #80] @ 3a84c <__cxa_atexit@plt+0x2e09c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - mov r5, r7 │ │ │ │ - b 3e9f0 <__cxa_atexit@plt+0x32240> │ │ │ │ - ldr r7, [pc, #36] @ 3d3d4 <__cxa_atexit@plt+0x30c24> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + str r3, [r2, #128] @ 0x80 │ │ │ │ + str r7, [r2, #132] @ 0x84 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - adcseq r9, sp, #220, 22 @ 0x37000 │ │ │ │ - addseq r8, ip, #232, 6 @ 0xa0000003 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 3d3fc <__cxa_atexit@plt+0x30c4c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 3e9f0 <__cxa_atexit@plt+0x32240> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - addseq r8, ip, #192, 6 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 3d438 <__cxa_atexit@plt+0x30c88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3d430 <__cxa_atexit@plt+0x30c80> │ │ │ │ - b 3d448 <__cxa_atexit@plt+0x30c98> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq r8, ip, #132, 6 @ 0x10000002 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - mvn r3, r3 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 3d4b0 <__cxa_atexit@plt+0x30d00> │ │ │ │ - ldr r3, [pc, #232] @ 3d550 <__cxa_atexit@plt+0x30da0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 3d508 <__cxa_atexit@plt+0x30d58> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 3d510 <__cxa_atexit@plt+0x30d60> │ │ │ │ - ldr r1, [pc, #208] @ 3d554 <__cxa_atexit@plt+0x30da4> │ │ │ │ + mov r3, #132 @ 0x84 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffd5d4 │ │ │ │ + @ instruction: 0xffffd628 │ │ │ │ + @ instruction: 0xffffd680 │ │ │ │ + @ instruction: 0xffffd6a8 │ │ │ │ + @ instruction: 0xffffd724 │ │ │ │ + @ instruction: 0xffffd778 │ │ │ │ + @ instruction: 0xffffdb9c │ │ │ │ + @ instruction: 0xffffdcc0 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #104 @ 0x68 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3a958 <__cxa_atexit@plt+0x2e1a8> │ │ │ │ + str fp, [sp] │ │ │ │ + ldr r8, [pc, #236] @ 3a964 <__cxa_atexit@plt+0x2e1b4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldmib r5, {r7, sl} │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr ip, [r5, #16] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + mov r3, r2 │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + ldr fp, [pc, #200] @ 3a968 <__cxa_atexit@plt+0x2e1b8> │ │ │ │ + add fp, pc, fp │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + ldr r0, [pc, #180] @ 3a96c <__cxa_atexit@plt+0x2e1bc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + str ip, [r3, #44] @ 0x2c │ │ │ │ + ldr r1, [pc, #168] @ 3a970 <__cxa_atexit@plt+0x2e1c0> │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [r2, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r8, [r2, #-4] │ │ │ │ - stm r2, {r1, r7} │ │ │ │ - sub r7, r2, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 3d52c <__cxa_atexit@plt+0x30d7c> │ │ │ │ - str r3, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 3d2a8 <__cxa_atexit@plt+0x30af8> │ │ │ │ - ldr r3, [pc, #144] @ 3d548 <__cxa_atexit@plt+0x30d98> │ │ │ │ + ldr ip, [pc, #164] @ 3a974 <__cxa_atexit@plt+0x2e1c4> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + str r9, [r3, #60] @ 0x3c │ │ │ │ + mov r8, r3 │ │ │ │ + str fp, [r8, #16]! │ │ │ │ + mov r9, r3 │ │ │ │ + str r0, [r9, #32]! │ │ │ │ + mov r0, r3 │ │ │ │ + str r1, [r0, #48]! @ 0x30 │ │ │ │ + mov r1, r3 │ │ │ │ + str ip, [r1, #64]! @ 0x40 │ │ │ │ + str r7, [r3, #72] @ 0x48 │ │ │ │ + str sl, [r3, #76] @ 0x4c │ │ │ │ + add r5, r5, #28 │ │ │ │ + sub r7, r6, #19 │ │ │ │ + cmp lr, #10 │ │ │ │ + ble 3a92c <__cxa_atexit@plt+0x2e17c> │ │ │ │ + ldr lr, [pc, #100] @ 3a97c <__cxa_atexit@plt+0x2e1cc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r2, #84] @ 0x54 │ │ │ │ + str r1, [r2, #88] @ 0x58 │ │ │ │ + str r0, [r2, #92] @ 0x5c │ │ │ │ + b 3a944 <__cxa_atexit@plt+0x2e194> │ │ │ │ + ldr lr, [pc, #68] @ 3a978 <__cxa_atexit@plt+0x2e1c8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r2, #84] @ 0x54 │ │ │ │ + str r0, [r2, #88] @ 0x58 │ │ │ │ + str r1, [r2, #92] @ 0x5c │ │ │ │ + str r9, [r2, #96] @ 0x60 │ │ │ │ + str r8, [r2, #100] @ 0x64 │ │ │ │ + str r3, [r2, #104] @ 0x68 │ │ │ │ + ldr fp, [sp] │ │ │ │ + bx ip │ │ │ │ + mov r3, #104 @ 0x68 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffcab4 │ │ │ │ + @ instruction: 0xffffcaf0 │ │ │ │ + @ instruction: 0xffffcb64 │ │ │ │ + @ instruction: 0xffffcbb8 │ │ │ │ + @ instruction: 0xffffcc3c │ │ │ │ + @ instruction: 0xffffcf0c │ │ │ │ + @ instruction: 0xffffd368 │ │ │ │ + andeq r0, r0, r6, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3aa44 <__cxa_atexit@plt+0x2e294> │ │ │ │ + ldr r8, [pc, #172] @ 3aa50 <__cxa_atexit@plt+0x2e2a0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + mov r3, r2 │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + ldr r8, [pc, #140] @ 3aa54 <__cxa_atexit@plt+0x2e2a4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [pc, #128] @ 3aa58 <__cxa_atexit@plt+0x2e2a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + str r9, [r3, #44] @ 0x2c │ │ │ │ + mov r1, r3 │ │ │ │ + str r8, [r1, #32]! │ │ │ │ + mov r0, r3 │ │ │ │ + str r7, [r0, #16]! │ │ │ │ + add r5, r5, #28 │ │ │ │ + sub r7, r6, #11 │ │ │ │ + cmp lr, #10 │ │ │ │ + ble 3aa28 <__cxa_atexit@plt+0x2e278> │ │ │ │ + ldr lr, [pc, #76] @ 3aa5c <__cxa_atexit@plt+0x2e2ac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r2, #52] @ 0x34 │ │ │ │ + str r1, [r2, #56] @ 0x38 │ │ │ │ + str r0, [r2, #60] @ 0x3c │ │ │ │ + str r3, [r2, #64] @ 0x40 │ │ │ │ + bx ip │ │ │ │ + ldr lr, [pc, #48] @ 3aa60 <__cxa_atexit@plt+0x2e2b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r2, #52] @ 0x34 │ │ │ │ + add lr, r2, #56 @ 0x38 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + bx ip │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffc344 │ │ │ │ + @ instruction: 0xffffc410 │ │ │ │ + @ instruction: 0xffffc374 │ │ │ │ + @ instruction: 0xffffc894 │ │ │ │ + @ instruction: 0xffffc5ac │ │ │ │ + andeq r0, r0, r6, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3ab2c <__cxa_atexit@plt+0x2e37c> │ │ │ │ + ldr r8, [pc, #176] @ 3ab38 <__cxa_atexit@plt+0x2e388> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + mov r3, r2 │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r8, [pc, #140] @ 3ab3c <__cxa_atexit@plt+0x2e38c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [pc, #128] @ 3ab40 <__cxa_atexit@plt+0x2e390> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str sl, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + str r9, [r3, #44] @ 0x2c │ │ │ │ + mov r1, r3 │ │ │ │ + str r8, [r1, #32]! │ │ │ │ + mov r0, r3 │ │ │ │ + str r7, [r0, #16]! │ │ │ │ + add r5, r5, #28 │ │ │ │ + sub r7, r6, #11 │ │ │ │ + cmp lr, #10 │ │ │ │ + ble 3ab10 <__cxa_atexit@plt+0x2e360> │ │ │ │ + ldr lr, [pc, #76] @ 3ab44 <__cxa_atexit@plt+0x2e394> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r2, #52] @ 0x34 │ │ │ │ + str r1, [r2, #56] @ 0x38 │ │ │ │ + str r0, [r2, #60] @ 0x3c │ │ │ │ + str r3, [r2, #64] @ 0x40 │ │ │ │ + bx ip │ │ │ │ + ldr lr, [pc, #48] @ 3ab48 <__cxa_atexit@plt+0x2e398> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r2, #52] @ 0x34 │ │ │ │ + add lr, r2, #56 @ 0x38 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + bx ip │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffbc9c │ │ │ │ + @ instruction: 0xffffbd24 │ │ │ │ + @ instruction: 0xffffbcc8 │ │ │ │ + @ instruction: 0xffffc168 │ │ │ │ + @ instruction: 0xffffbe80 │ │ │ │ + andeq r0, r0, r6, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3abec <__cxa_atexit@plt+0x2e43c> │ │ │ │ + ldr r9, [pc, #136] @ 3abf8 <__cxa_atexit@plt+0x2e448> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldmib r5, {r7, r8} │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr lr, [r5, #20] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + mov r3, r2 │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + ldr r9, [pc, #104] @ 3abfc <__cxa_atexit@plt+0x2e44c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + mov r0, r3 │ │ │ │ + str r9, [r0, #16]! │ │ │ │ + add r5, r5, #28 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + cmp sl, #10 │ │ │ │ + ble 3abc8 <__cxa_atexit@plt+0x2e418> │ │ │ │ + ldr r1, [pc, #64] @ 3ac04 <__cxa_atexit@plt+0x2e454> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 3abd0 <__cxa_atexit@plt+0x2e420> │ │ │ │ + ldr r1, [pc, #48] @ 3ac00 <__cxa_atexit@plt+0x2e450> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r1, [r2, #36] @ 0x24 │ │ │ │ + str r8, [r2, #40] @ 0x28 │ │ │ │ + str lr, [r2, #44] @ 0x2c │ │ │ │ + str r0, [r2, #48] @ 0x30 │ │ │ │ + str r3, [r2, #52] @ 0x34 │ │ │ │ + bx ip │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffb620 │ │ │ │ + @ instruction: 0xffffb660 │ │ │ │ + @ instruction: 0xffffb7f0 │ │ │ │ + @ instruction: 0xffffbad4 │ │ │ │ + andeq r0, r0, r6, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #84 @ 0x54 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3acf4 <__cxa_atexit@plt+0x2e544> │ │ │ │ + str fp, [sp] │ │ │ │ + ldr lr, [pc, #208] @ 3ad00 <__cxa_atexit@plt+0x2e550> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + mov r3, r2 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr ip, [pc, #172] @ 3ad04 <__cxa_atexit@plt+0x2e554> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + ldr r7, [pc, #152] @ 3ad08 <__cxa_atexit@plt+0x2e558> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr fp, [pc, #148] @ 3ad0c <__cxa_atexit@plt+0x2e55c> │ │ │ │ + add fp, pc, fp │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + str sl, [r3, #44] @ 0x2c │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ + str r9, [r3, #60] @ 0x3c │ │ │ │ + mov lr, r3 │ │ │ │ + str ip, [lr, #48]! @ 0x30 │ │ │ │ + mov r1, r3 │ │ │ │ + str r7, [r1, #32]! │ │ │ │ + mov r0, r3 │ │ │ │ + str fp, [r0, #16]! │ │ │ │ + add r5, r5, #28 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 3accc <__cxa_atexit@plt+0x2e51c> │ │ │ │ + ldr r8, [pc, #92] @ 3ad14 <__cxa_atexit@plt+0x2e564> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r8, [r2, #68] @ 0x44 │ │ │ │ + str lr, [r2, #72] @ 0x48 │ │ │ │ + str r1, [r2, #76] @ 0x4c │ │ │ │ + b 3ace4 <__cxa_atexit@plt+0x2e534> │ │ │ │ + ldr r8, [pc, #60] @ 3ad10 <__cxa_atexit@plt+0x2e560> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r8, [r2, #68] @ 0x44 │ │ │ │ + str r1, [r2, #72] @ 0x48 │ │ │ │ + str lr, [r2, #76] @ 0x4c │ │ │ │ + str r0, [r2, #80] @ 0x50 │ │ │ │ + str r3, [r2, #84] @ 0x54 │ │ │ │ + ldr fp, [sp] │ │ │ │ + bx ip │ │ │ │ + mov r3, #84 @ 0x54 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffad38 │ │ │ │ + @ instruction: 0xffffae64 │ │ │ │ + @ instruction: 0xffffadc0 │ │ │ │ + @ instruction: 0xffffad54 │ │ │ │ + @ instruction: 0xffffb0a4 │ │ │ │ + @ instruction: 0xffffb448 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #72 @ 0x48 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3adb0 <__cxa_atexit@plt+0x2e600> │ │ │ │ + ldr r3, [pc, #136] @ 3adc8 <__cxa_atexit@plt+0x2e618> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 3d508 <__cxa_atexit@plt+0x30d58> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 3d51c <__cxa_atexit@plt+0x30d6c> │ │ │ │ - ldr r2, [pc, #112] @ 3d54c <__cxa_atexit@plt+0x30d9c> │ │ │ │ + ldr lr, [pc, #132] @ 3adcc <__cxa_atexit@plt+0x2e61c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #128] @ 3add0 <__cxa_atexit@plt+0x2e620> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #124] @ 3add4 <__cxa_atexit@plt+0x2e624> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 3d53c <__cxa_atexit@plt+0x30d8c> │ │ │ │ - str r8, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 3d2a8 <__cxa_atexit@plt+0x30af8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r9, [pc, #120] @ 3add8 <__cxa_atexit@plt+0x2e628> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r7, #32] │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + mov r3, r7 │ │ │ │ + str r1, [r3, #24]! │ │ │ │ + mov r1, r7 │ │ │ │ + str r2, [r1, #36]! @ 0x24 │ │ │ │ + mov r2, r7 │ │ │ │ + str r9, [r2, #12]! │ │ │ │ + str r8, [r7, #44] @ 0x2c │ │ │ │ + str lr, [r7, #48] @ 0x30 │ │ │ │ + str r8, [r7, #52] @ 0x34 │ │ │ │ + str r7, [r7, #56] @ 0x38 │ │ │ │ + str r2, [r7, #60] @ 0x3c │ │ │ │ + str r1, [r7, #64] @ 0x40 │ │ │ │ + str r3, [r7, #68] @ 0x44 │ │ │ │ + sub r7, r6, #18 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - b 3d520 <__cxa_atexit@plt+0x30d70> │ │ │ │ - str r8, [r5, #12] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b 3d2a8 <__cxa_atexit@plt+0x30af8> │ │ │ │ + ldr r7, [pc, #36] @ 3addc <__cxa_atexit@plt+0x2e62c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xffffa8c4 │ │ │ │ + @ instruction: 0xfffff0ac │ │ │ │ + @ instruction: 0xffffaa58 │ │ │ │ + @ instruction: 0xffffab20 │ │ │ │ + @ instruction: 0xffffa978 │ │ │ │ + addseq r9, ip, #80, 14 @ 0x1400000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3ae30 <__cxa_atexit@plt+0x2e680> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 3ae38 <__cxa_atexit@plt+0x2e688> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 3ae3c <__cxa_atexit@plt+0x2e68c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 3ae40 <__cxa_atexit@plt+0x2e690> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror #4 │ │ │ │ - @ instruction: 0x000002b8 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - addseq r8, ip, #104, 4 @ 0x80000006 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 3d5a8 <__cxa_atexit@plt+0x30df8> │ │ │ │ - ldr r1, [pc, #76] @ 3d5c8 <__cxa_atexit@plt+0x30e18> │ │ │ │ - add r1, pc, r1 │ │ │ │ + adcseq ip, sp, #76, 2 │ │ │ │ + adcseq ip, sp, #72, 2 │ │ │ │ + adcseq ip, sp, #20, 4 @ 0x40000001 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - ldr r2, [r2, #2] │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - stm r3, {r1, r2} │ │ │ │ - sub r2, r3, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 3d5bc <__cxa_atexit@plt+0x30e0c> │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - mov r7, fp │ │ │ │ - b 3d2a8 <__cxa_atexit@plt+0x30af8> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b 3d2a8 <__cxa_atexit@plt+0x30af8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3d678 <__cxa_atexit@plt+0x30ec8> │ │ │ │ - add r3, r6, #56 @ 0x38 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 3d6dc <__cxa_atexit@plt+0x30f2c> │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - sub sl, r3, #13 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr lr, [pc, #252] @ 3d704 <__cxa_atexit@plt+0x30f54> │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3af14 <__cxa_atexit@plt+0x2e764> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #208] @ 3af3c <__cxa_atexit@plt+0x2e78c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - sub r1, r3, #49 @ 0x31 │ │ │ │ - sub r0, r3, #25 │ │ │ │ - ldr r7, [pc, #240] @ 3d708 <__cxa_atexit@plt+0x30f58> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - sub r2, r3, #37 @ 0x25 │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - add r2, r6, #44 @ 0x2c │ │ │ │ - stm r2, {r0, r1, lr} │ │ │ │ - str sl, [r6, #56] @ 0x38 │ │ │ │ - ldr r2, [pc, #212] @ 3d70c <__cxa_atexit@plt+0x30f5c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #3 │ │ │ │ - ldr r1, [pc, #204] @ 3d710 <__cxa_atexit@plt+0x30f60> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #3 │ │ │ │ - ldr r0, [pc, #196] @ 3d714 <__cxa_atexit@plt+0x30f64> │ │ │ │ + ldr r0, [pc, #204] @ 3af40 <__cxa_atexit@plt+0x2e790> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - b 3d6d0 <__cxa_atexit@plt+0x30f20> │ │ │ │ - add r3, r6, #32 │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r9, [pc, #196] @ 3af44 <__cxa_atexit@plt+0x2e794> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + str r9, [r3, #-20] @ 0xffffffec │ │ │ │ + sub r9, r3, #16 │ │ │ │ + stm r9, {r0, r2, lr} │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + add r3, r6, #68 @ 0x44 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 3d6e4 <__cxa_atexit@plt+0x30f34> │ │ │ │ - ldr lr, [pc, #104] @ 3d6f4 <__cxa_atexit@plt+0x30f44> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #100] @ 3d6f8 <__cxa_atexit@plt+0x30f48> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #3 │ │ │ │ - ldr r8, [pc, #92] @ 3d6fc <__cxa_atexit@plt+0x30f4c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [pc, #88] @ 3d700 <__cxa_atexit@plt+0x30f50> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r7, r0, #3 │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - sub r0, r3, #13 │ │ │ │ - sub r2, r3, #25 │ │ │ │ - stmib r6, {r8, r9} │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - add r7, r6, #20 │ │ │ │ - stm r7, {r1, r2, lr} │ │ │ │ - str r0, [r6, #32] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + bcc 3af20 <__cxa_atexit@plt+0x2e770> │ │ │ │ + ldr r7, [pc, #164] @ 3af4c <__cxa_atexit@plt+0x2e79c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #160] @ 3af50 <__cxa_atexit@plt+0x2e7a0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #156] @ 3af54 <__cxa_atexit@plt+0x2e7a4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #152] @ 3af58 <__cxa_atexit@plt+0x2e7a8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #148] @ 3af5c <__cxa_atexit@plt+0x2e7ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #12]! │ │ │ │ + sub r7, r3, #62 @ 0x3e │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + stmdb r6, {r1, r8} │ │ │ │ + mov r1, r6 │ │ │ │ + str r0, [r1, #12]! │ │ │ │ + mov r0, r6 │ │ │ │ + str r2, [r0, #24]! │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + str r1, [r6, #56] @ 0x38 │ │ │ │ + sub r7, r3, #18 │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - mov r6, #56 @ 0x38 │ │ │ │ - b 3d6e8 <__cxa_atexit@plt+0x30f38> │ │ │ │ - mov r6, #32 │ │ │ │ + b 3ff704 <__cxa_atexit@plt+0x3f2f54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 3af48 <__cxa_atexit@plt+0x2e798> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #68 @ 0x44 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r9, sp, #148, 16 @ 0x940000 │ │ │ │ - adcseq r9, sp, #164, 20 @ 0xa4000 │ │ │ │ - adcseq r9, sp, #224, 18 @ 0x380000 │ │ │ │ - adcseq r9, sp, #148, 20 @ 0x94000 │ │ │ │ - adcseq r9, sp, #24, 18 @ 0x60000 │ │ │ │ - adcseq r9, sp, #104, 20 @ 0x68000 │ │ │ │ - adcseq r9, sp, #0, 22 │ │ │ │ - adcseq r9, sp, #248, 20 @ 0xf8000 │ │ │ │ - adcseq r9, sp, #148, 20 @ 0x94000 │ │ │ │ - addseq r8, ip, #168 @ 0xa8 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 3d770 <__cxa_atexit@plt+0x30fc0> │ │ │ │ - ldr r2, [pc, #76] @ 3d78c <__cxa_atexit@plt+0x30fdc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 3d780 <__cxa_atexit@plt+0x30fd0> │ │ │ │ - str r8, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 3d2a8 <__cxa_atexit@plt+0x30af8> │ │ │ │ - str r8, [r5, #12] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b 3d2a8 <__cxa_atexit@plt+0x30af8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ + adcseq ip, sp, #228 @ 0xe4 │ │ │ │ + adcseq ip, sp, #224 @ 0xe0 │ │ │ │ + adcseq ip, sp, #172, 2 @ 0x2b │ │ │ │ + addseq r9, ip, #196, 10 @ 0x31000000 │ │ │ │ + @ instruction: 0xffff27c8 │ │ │ │ + @ instruction: 0xffff6bc8 │ │ │ │ + @ instruction: 0xffff2724 │ │ │ │ + @ instruction: 0xffff2880 │ │ │ │ + @ instruction: 0xffff2948 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3d808 <__cxa_atexit@plt+0x31058> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3d814 <__cxa_atexit@plt+0x31064> │ │ │ │ - ldr lr, [pc, #104] @ 3d824 <__cxa_atexit@plt+0x31074> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3afb0 <__cxa_atexit@plt+0x2e800> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 3afb8 <__cxa_atexit@plt+0x2e808> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - ldr r1, [pc, #92] @ 3d828 <__cxa_atexit@plt+0x31078> │ │ │ │ + ldr r0, [pc, #48] @ 3afbc <__cxa_atexit@plt+0x2e80c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 3afc0 <__cxa_atexit@plt+0x2e810> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #3 │ │ │ │ - sub r9, r3, #13 │ │ │ │ - ldr r8, [pc, #80] @ 3d82c <__cxa_atexit@plt+0x3107c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r0, r3, #25 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add sl, r6, #8 │ │ │ │ - stm sl, {r1, r7, lr} │ │ │ │ - str r2, [r6, #20] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r0, r8, r9} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r9, sp, #196, 16 @ 0xc40000 │ │ │ │ - adcseq r9, sp, #24, 18 @ 0x60000 │ │ │ │ - adcseq r9, sp, #68, 14 @ 0x1100000 │ │ │ │ - addseq r7, ip, #144, 30 @ 0x240 │ │ │ │ + adcseq fp, sp, #204, 30 @ 0x330 │ │ │ │ + adcseq fp, sp, #200, 30 @ 0x320 │ │ │ │ + adcseq ip, sp, #148 @ 0x94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3d8a0 <__cxa_atexit@plt+0x310f0> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3b094 <__cxa_atexit@plt+0x2e8e4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #208] @ 3b0bc <__cxa_atexit@plt+0x2e90c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #204] @ 3b0c0 <__cxa_atexit@plt+0x2e910> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r9, [pc, #196] @ 3b0c4 <__cxa_atexit@plt+0x2e914> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 3d8ac <__cxa_atexit@plt+0x310fc> │ │ │ │ - ldr r1, [pc, #100] @ 3d8c8 <__cxa_atexit@plt+0x31118> │ │ │ │ + str r9, [r3, #-20] @ 0xffffffec │ │ │ │ + sub r9, r3, #16 │ │ │ │ + stm r9, {r0, r2, lr} │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + add r3, r6, #68 @ 0x44 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 3b0a0 <__cxa_atexit@plt+0x2e8f0> │ │ │ │ + ldr r7, [pc, #164] @ 3b0cc <__cxa_atexit@plt+0x2e91c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #160] @ 3b0d0 <__cxa_atexit@plt+0x2e920> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #156] @ 3b0d4 <__cxa_atexit@plt+0x2e924> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #96] @ 3d8cc <__cxa_atexit@plt+0x3111c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - sub r2, r5, #24 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 3d8bc <__cxa_atexit@plt+0x3110c> │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 3d2a8 <__cxa_atexit@plt+0x30af8> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [pc, #152] @ 3b0d8 <__cxa_atexit@plt+0x2e928> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #148] @ 3b0dc <__cxa_atexit@plt+0x2e92c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #12]! │ │ │ │ + sub r7, r3, #62 @ 0x3e │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + stmdb r6, {r1, r8} │ │ │ │ + mov r1, r6 │ │ │ │ + str r0, [r1, #12]! │ │ │ │ + mov r0, r6 │ │ │ │ + str r2, [r0, #24]! │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + str r1, [r6, #56] @ 0x38 │ │ │ │ + sub r7, r3, #18 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff704 <__cxa_atexit@plt+0x3f2f54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 3b0c8 <__cxa_atexit@plt+0x2e918> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #68 @ 0x44 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffa1c │ │ │ │ - adcseq r9, sp, #228, 12 @ 0xe400000 │ │ │ │ - addseq r7, ip, #240, 28 @ 0xf00 │ │ │ │ + adcseq fp, sp, #100, 30 @ 0x190 │ │ │ │ + adcseq fp, sp, #96, 30 @ 0x180 │ │ │ │ + adcseq ip, sp, #44 @ 0x2c │ │ │ │ + addseq r9, ip, #68, 8 @ 0x44000000 │ │ │ │ + @ instruction: 0xffff2648 │ │ │ │ + @ instruction: 0xffff6a48 │ │ │ │ + @ instruction: 0xffff25a4 │ │ │ │ + @ instruction: 0xffff2700 │ │ │ │ + @ instruction: 0xffff27c8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3d918 <__cxa_atexit@plt+0x31168> │ │ │ │ + bhi 3b114 <__cxa_atexit@plt+0x2e964> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ 3d930 <__cxa_atexit@plt+0x31180> │ │ │ │ + ldr r1, [pc, #24] @ 3b11c <__cxa_atexit@plt+0x2e96c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 3d920 <__cxa_atexit@plt+0x31170> │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 3d968 <__cxa_atexit@plt+0x311b8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r9, sp, #88, 12 @ 0x5800000 │ │ │ │ - addseq r7, ip, #136, 28 @ 0x880 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3d960 <__cxa_atexit@plt+0x311b0> │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 3d968 <__cxa_atexit@plt+0x311b8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov fp, r7 │ │ │ │ - ldm r5, {r3, r7} │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - ldr r2, [pc, #136] @ 3da04 <__cxa_atexit@plt+0x31254> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 3d9d4 <__cxa_atexit@plt+0x31224> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 3d9e0 <__cxa_atexit@plt+0x31230> │ │ │ │ - ldr r3, [pc, #104] @ 3da08 <__cxa_atexit@plt+0x31258> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r2, [r7, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 3d9f4 <__cxa_atexit@plt+0x31244> │ │ │ │ - ldr r3, [pc, #72] @ 3da0c <__cxa_atexit@plt+0x3125c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - mov r5, r7 │ │ │ │ - b 3e9f0 <__cxa_atexit@plt+0x32240> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 3da10 <__cxa_atexit@plt+0x31260> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - adcseq r9, sp, #24, 10 @ 0x6000000 │ │ │ │ - addseq r7, ip, #172, 26 @ 0x2b00 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3da68 <__cxa_atexit@plt+0x312b8> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r3, [pc, #80] @ 3da8c <__cxa_atexit@plt+0x312dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq 3da7c <__cxa_atexit@plt+0x312cc> │ │ │ │ - ldr r3, [pc, #56] @ 3da90 <__cxa_atexit@plt+0x312e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - mov r5, r7 │ │ │ │ - b 3e9f0 <__cxa_atexit@plt+0x32240> │ │ │ │ - ldr r7, [pc, #36] @ 3da94 <__cxa_atexit@plt+0x312e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - adcseq r9, sp, #144, 8 @ 0x90000000 │ │ │ │ - addseq r7, ip, #40, 26 @ 0xa00 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 3dabc <__cxa_atexit@plt+0x3130c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 3e9f0 <__cxa_atexit@plt+0x32240> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - addseq r7, ip, #0, 26 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #152] @ 3db6c <__cxa_atexit@plt+0x313bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r3, #3 │ │ │ │ - beq 3db3c <__cxa_atexit@plt+0x3138c> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 3db48 <__cxa_atexit@plt+0x31398> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 3db58 <__cxa_atexit@plt+0x313a8> │ │ │ │ - ldr r3, [pc, #100] @ 3db70 <__cxa_atexit@plt+0x313c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr lr, [pc, #84] @ 3db74 <__cxa_atexit@plt+0x313c4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r1, r3, lr} │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b 3d968 <__cxa_atexit@plt+0x311b8> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0xfffffdcc │ │ │ │ - adcseq r9, sp, #44, 8 @ 0x2c000000 │ │ │ │ - addseq r7, ip, #72, 24 @ 0x4800 │ │ │ │ + adcseq fp, sp, #76, 28 @ 0x4c0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3dbe0 <__cxa_atexit@plt+0x31430> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 3dbf0 <__cxa_atexit@plt+0x31440> │ │ │ │ - ldr r7, [pc, #84] @ 3dc00 <__cxa_atexit@plt+0x31450> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ 3dc04 <__cxa_atexit@plt+0x31454> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r2, r7, lr} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b 3d968 <__cxa_atexit@plt+0x311b8> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffd2c │ │ │ │ - adcseq r9, sp, #136, 6 @ 0x20000002 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3dc84 <__cxa_atexit@plt+0x314d4> │ │ │ │ + bhi 3b1a0 <__cxa_atexit@plt+0x2e9f0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 3dc8c <__cxa_atexit@plt+0x314dc> │ │ │ │ - ldr r1, [pc, #100] @ 3dca0 <__cxa_atexit@plt+0x314f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - sub r8, r6, #17 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [pc, #84] @ 3dca4 <__cxa_atexit@plt+0x314f4> │ │ │ │ + bcc 3b1a8 <__cxa_atexit@plt+0x2e9f8> │ │ │ │ + ldr r1, [pc, #104] @ 3b1bc <__cxa_atexit@plt+0x2ea0c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ 3b1c0 <__cxa_atexit@plt+0x2ea10> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - ldr lr, [pc, #76] @ 3dca8 <__cxa_atexit@plt+0x314f8> │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 3b1c4 <__cxa_atexit@plt+0x2ea14> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 3b1c8 <__cxa_atexit@plt+0x2ea18> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r2, [pc, #72] @ 3dcac <__cxa_atexit@plt+0x314fc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #3 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add r9, r3, #8 │ │ │ │ - stm r9, {r1, r2, lr} │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - sub r8, r6, #5 │ │ │ │ - b 43af8 <__cxa_atexit@plt+0x37348> │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ - b 3dc94 <__cxa_atexit@plt+0x314e4> │ │ │ │ - mov r5, #24 │ │ │ │ + b 3b1b0 <__cxa_atexit@plt+0x2ea00> │ │ │ │ + mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - adcseq r9, sp, #20, 6 @ 0x50000000 │ │ │ │ - adcseq r9, sp, #8, 10 @ 0x2000000 │ │ │ │ - adcseq r9, sp, #36, 8 @ 0x24000000 │ │ │ │ - adcseq r9, sp, #248, 8 @ 0xf8000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3dce0 <__cxa_atexit@plt+0x31530> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 3dce8 <__cxa_atexit@plt+0x31538> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 43af8 <__cxa_atexit@plt+0x37348> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq r9, sp, #128, 4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq fp, sp, #244, 26 @ 0x3d00 │ │ │ │ + adcseq fp, sp, #204, 28 @ 0xcc0 │ │ │ │ + adcseq fp, sp, #200, 26 @ 0x3200 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3dd68 <__cxa_atexit@plt+0x315b8> │ │ │ │ + bhi 3b254 <__cxa_atexit@plt+0x2eaa4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ + add r6, r3, #32 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 3dd70 <__cxa_atexit@plt+0x315c0> │ │ │ │ - ldr r1, [pc, #100] @ 3dd84 <__cxa_atexit@plt+0x315d4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - sub r8, r6, #17 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [pc, #84] @ 3dd88 <__cxa_atexit@plt+0x315d8> │ │ │ │ + bcc 3b25c <__cxa_atexit@plt+0x2eaac> │ │ │ │ + ldr lr, [pc, #112] @ 3b270 <__cxa_atexit@plt+0x2eac0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #108] @ 3b274 <__cxa_atexit@plt+0x2eac4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - ldr lr, [pc, #76] @ 3dd8c <__cxa_atexit@plt+0x315dc> │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #80] @ 3b278 <__cxa_atexit@plt+0x2eac8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #72] @ 3b27c <__cxa_atexit@plt+0x2eacc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r2, [pc, #72] @ 3dd90 <__cxa_atexit@plt+0x315e0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #3 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add r9, r3, #8 │ │ │ │ - stm r9, {r1, r2, lr} │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - sub r8, r6, #5 │ │ │ │ - b 43af8 <__cxa_atexit@plt+0x37348> │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ - b 3dd78 <__cxa_atexit@plt+0x315c8> │ │ │ │ - mov r5, #24 │ │ │ │ + b 3b264 <__cxa_atexit@plt+0x2eab4> │ │ │ │ + mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - adcseq r9, sp, #48, 4 │ │ │ │ - adcseq r9, sp, #4, 8 @ 0x4000000 │ │ │ │ - adcseq r9, sp, #64, 6 │ │ │ │ - adcseq r9, sp, #244, 6 @ 0xd0000003 │ │ │ │ - addseq r7, ip, #44, 20 @ 0x2c000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + adcseq fp, sp, #72, 26 @ 0x1200 │ │ │ │ + adcseq fp, sp, #28, 28 @ 0x1c0 │ │ │ │ + adcseq fp, sp, #24, 26 @ 0x600 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - sub r6, r5, #24 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 3de18 <__cxa_atexit@plt+0x31668> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3de24 <__cxa_atexit@plt+0x31674> │ │ │ │ - ldr r2, [pc, #120] @ 3de40 <__cxa_atexit@plt+0x31690> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #116] @ 3de44 <__cxa_atexit@plt+0x31694> │ │ │ │ + bcc 3b2f0 <__cxa_atexit@plt+0x2eb40> │ │ │ │ + ldr lr, [pc, #92] @ 3b300 <__cxa_atexit@plt+0x2eb50> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 3b304 <__cxa_atexit@plt+0x2eb54> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 3b308 <__cxa_atexit@plt+0x2eb58> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r2, r8, lr} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + adcseq fp, sp, #128, 26 @ 0x2000 │ │ │ │ + adcseq fp, sp, #124, 24 @ 0x7c00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3b36c <__cxa_atexit@plt+0x2ebbc> │ │ │ │ + ldr sl, [pc, #72] @ 3b37c <__cxa_atexit@plt+0x2ebcc> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr lr, [pc, #52] @ 3b380 <__cxa_atexit@plt+0x2ebd0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str sl, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + str r2, [r9, #24] │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + rsbeq r1, r9, #248, 28 @ 0xf80 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 3b3e8 <__cxa_atexit@plt+0x2ec38> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 3b3f4 <__cxa_atexit@plt+0x2ec44> │ │ │ │ + ldr r1, [pc, #80] @ 3b404 <__cxa_atexit@plt+0x2ec54> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - ldr r0, [pc, #96] @ 3de48 <__cxa_atexit@plt+0x31698> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r3, #-16]! │ │ │ │ - str r1, [r3, #4] │ │ │ │ - sub r2, r3, #16 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 3de34 <__cxa_atexit@plt+0x31684> │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 3d968 <__cxa_atexit@plt+0x311b8> │ │ │ │ + ldr r5, [pc, #72] @ 3b408 <__cxa_atexit@plt+0x2ec58> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 3b40c <__cxa_atexit@plt+0x2ec5c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffb78 │ │ │ │ - adcseq r9, sp, #128, 2 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3de8c <__cxa_atexit@plt+0x316dc> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r1, [pc, #104] @ 3dedc <__cxa_atexit@plt+0x3172c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3dec8 <__cxa_atexit@plt+0x31718> │ │ │ │ - b 3dee8 <__cxa_atexit@plt+0x31738> │ │ │ │ - ldr r3, [pc, #60] @ 3ded0 <__cxa_atexit@plt+0x31720> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 3ded4 <__cxa_atexit@plt+0x31724> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #52] @ 3ded8 <__cxa_atexit@plt+0x31728> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r1, r7, #1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, r2, #3 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3dec8 <__cxa_atexit@plt+0x31718> │ │ │ │ - b 3e0e8 <__cxa_atexit@plt+0x31938> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r2 │ │ │ │ - addseq r7, ip, #40, 18 @ 0xa0000 │ │ │ │ - adcseq r9, sp, #232 @ 0xe8 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ + adcseq fp, sp, #156, 22 @ 0x27000 │ │ │ │ + adcseq fp, sp, #136, 24 @ 0x8800 │ │ │ │ + adcseq fp, sp, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r2, r5, #8 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 3df30 <__cxa_atexit@plt+0x31780> │ │ │ │ - ldr r7, [pc, #224] @ 3dfe0 <__cxa_atexit@plt+0x31830> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 3dfc0 <__cxa_atexit@plt+0x31810> │ │ │ │ - ldr r7, [pc, #200] @ 3dfe4 <__cxa_atexit@plt+0x31834> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 3df9c <__cxa_atexit@plt+0x317ec> │ │ │ │ - mov r7, r8 │ │ │ │ - b 3b664 <__cxa_atexit@plt+0x2eeb4> │ │ │ │ - ldr r7, [pc, #156] @ 3dfd4 <__cxa_atexit@plt+0x31824> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 3df8c <__cxa_atexit@plt+0x317dc> │ │ │ │ - ldr r1, [pc, #136] @ 3dfd8 <__cxa_atexit@plt+0x31828> │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3b490 <__cxa_atexit@plt+0x2ece0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 3b498 <__cxa_atexit@plt+0x2ece8> │ │ │ │ + ldr r1, [pc, #104] @ 3b4ac <__cxa_atexit@plt+0x2ecfc> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - mov r3, r5 │ │ │ │ + ldr r0, [pc, #100] @ 3b4b0 <__cxa_atexit@plt+0x2ed00> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3dfa8 <__cxa_atexit@plt+0x317f8> │ │ │ │ - ldr r1, [pc, #104] @ 3dfdc <__cxa_atexit@plt+0x3182c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - stm r5, {r1, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 3dfb4 <__cxa_atexit@plt+0x31804> │ │ │ │ - mov r7, r3 │ │ │ │ - b 3e0e8 <__cxa_atexit@plt+0x31938> │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r1, [pc, #76] @ 3b4b4 <__cxa_atexit@plt+0x2ed04> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 3b4b8 <__cxa_atexit@plt+0x2ed08> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + b 3b4a0 <__cxa_atexit@plt+0x2ecf0> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 3dfe8 <__cxa_atexit@plt+0x31838> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq fp, sp, #4, 22 @ 0x1000 │ │ │ │ + adcseq fp, sp, #220, 22 @ 0x37000 │ │ │ │ + adcseq fp, sp, #216, 20 @ 0xd8000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3b544 <__cxa_atexit@plt+0x2ed94> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 3b54c <__cxa_atexit@plt+0x2ed9c> │ │ │ │ + ldr lr, [pc, #112] @ 3b560 <__cxa_atexit@plt+0x2edb0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #108] @ 3b564 <__cxa_atexit@plt+0x2edb4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #80] @ 3b568 <__cxa_atexit@plt+0x2edb8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #72] @ 3b56c <__cxa_atexit@plt+0x2edbc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + b 3b554 <__cxa_atexit@plt+0x2eda4> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - andeq r0, r0, r0, ror r1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xffffd744 │ │ │ │ - addseq r7, ip, #64, 12 @ 0x4000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #44] @ 3e02c <__cxa_atexit@plt+0x3187c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #40] @ 3e030 <__cxa_atexit@plt+0x31880> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, r2, #3 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3e024 <__cxa_atexit@plt+0x31874> │ │ │ │ - b 3e0e8 <__cxa_atexit@plt+0x31938> │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + adcseq fp, sp, #88, 20 @ 0x58000 │ │ │ │ + adcseq fp, sp, #44, 22 @ 0xb000 │ │ │ │ + adcseq fp, sp, #40, 20 @ 0x28000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3b5e0 <__cxa_atexit@plt+0x2ee30> │ │ │ │ + ldr lr, [pc, #92] @ 3b5f0 <__cxa_atexit@plt+0x2ee40> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 3b5f4 <__cxa_atexit@plt+0x2ee44> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 3b5f8 <__cxa_atexit@plt+0x2ee48> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r2, r8, lr} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq r7, ip, #196, 14 @ 0x3100000 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #80] @ 3e0a0 <__cxa_atexit@plt+0x318f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + adcseq fp, sp, #144, 20 @ 0x90000 │ │ │ │ + adcseq fp, sp, #140, 18 @ 0x230000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3e088 <__cxa_atexit@plt+0x318d8> │ │ │ │ - ldm r5, {r2, r3} │ │ │ │ - ldr r1, [pc, #52] @ 3e0a4 <__cxa_atexit@plt+0x318f4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r7} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 3e094 <__cxa_atexit@plt+0x318e4> │ │ │ │ - mov r7, r3 │ │ │ │ - b 3e0e8 <__cxa_atexit@plt+0x31938> │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3b66c <__cxa_atexit@plt+0x2eebc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3b674 <__cxa_atexit@plt+0x2eec4> │ │ │ │ + ldr lr, [pc, #88] @ 3b688 <__cxa_atexit@plt+0x2eed8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ 3b68c <__cxa_atexit@plt+0x2eedc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add sl, r7, #16 │ │ │ │ + ldm sl, {r0, r2, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + ldr r8, [pc, #56] @ 3b690 <__cxa_atexit@plt+0x2eee0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + add lr, r9, #16 │ │ │ │ + stm lr, {r0, r2, sl} │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + b 3b67c <__cxa_atexit@plt+0x2eecc> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq fp, sp, #24, 18 @ 0x60000 │ │ │ │ + rsbeq r1, r9, #236, 22 @ 0x3b000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3b70c <__cxa_atexit@plt+0x2ef5c> │ │ │ │ + ldr lr, [pc, #96] @ 3b71c <__cxa_atexit@plt+0x2ef6c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, r7, #3 │ │ │ │ + ldm r9, {r1, r2, r9} │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #76] @ 3b720 <__cxa_atexit@plt+0x2ef70> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #68] @ 3b724 <__cxa_atexit@plt+0x2ef74> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq fp, sp, #120, 18 @ 0x1e0000 │ │ │ │ + adcseq fp, sp, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldmib r5, {r2, r7} │ │ │ │ - ldr r1, [pc, #28] @ 3e0dc <__cxa_atexit@plt+0x3192c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3e0d4 <__cxa_atexit@plt+0x31924> │ │ │ │ - b 3e0e8 <__cxa_atexit@plt+0x31938> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3b778 <__cxa_atexit@plt+0x2efc8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 3b780 <__cxa_atexit@plt+0x2efd0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 3b784 <__cxa_atexit@plt+0x2efd4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 3b788 <__cxa_atexit@plt+0x2efd8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 3e110 <__cxa_atexit@plt+0x31960> │ │ │ │ - ldr r3, [pc, #176] @ 3e1ac <__cxa_atexit@plt+0x319fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3e180 <__cxa_atexit@plt+0x319d0> │ │ │ │ - b 3e1c4 <__cxa_atexit@plt+0x31a14> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3e16c <__cxa_atexit@plt+0x319bc> │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #12]! │ │ │ │ + adcseq fp, sp, #4, 16 @ 0x40000 │ │ │ │ + adcseq fp, sp, #0, 16 │ │ │ │ + adcseq fp, sp, #204, 16 @ 0xcc0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3b85c <__cxa_atexit@plt+0x2f0ac> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #208] @ 3b884 <__cxa_atexit@plt+0x2f0d4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #204] @ 3b888 <__cxa_atexit@plt+0x2f0d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r9, [pc, #196] @ 3b88c <__cxa_atexit@plt+0x2f0dc> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ + str r9, [r3, #-20] @ 0xffffffec │ │ │ │ + sub r9, r3, #16 │ │ │ │ + stm r9, {r0, r2, lr} │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + add r3, r6, #68 @ 0x44 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 3e188 <__cxa_atexit@plt+0x319d8> │ │ │ │ - ldr r2, [pc, #116] @ 3e1b4 <__cxa_atexit@plt+0x31a04> │ │ │ │ + bcc 3b868 <__cxa_atexit@plt+0x2f0b8> │ │ │ │ + ldr r7, [pc, #164] @ 3b894 <__cxa_atexit@plt+0x2f0e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #160] @ 3b898 <__cxa_atexit@plt+0x2f0e8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #156] @ 3b89c <__cxa_atexit@plt+0x2f0ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #152] @ 3b8a0 <__cxa_atexit@plt+0x2f0f0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #148] @ 3b8a4 <__cxa_atexit@plt+0x2f0f4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #112] @ 3e1b8 <__cxa_atexit@plt+0x31a08> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + str r7, [r6, #12]! │ │ │ │ + sub r7, r3, #62 @ 0x3e │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + stmdb r6, {r1, r8} │ │ │ │ + mov r1, r6 │ │ │ │ + str r0, [r1, #12]! │ │ │ │ + mov r0, r6 │ │ │ │ + str r2, [r0, #24]! │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + str r1, [r6, #56] @ 0x38 │ │ │ │ + sub r7, r3, #18 │ │ │ │ mov r6, r3 │ │ │ │ + b 3ff704 <__cxa_atexit@plt+0x3f2f54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 3e1b0 <__cxa_atexit@plt+0x31a00> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 3e1a8 <__cxa_atexit@plt+0x319f8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r0, lsl r2 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - adcseq r8, sp, #24, 28 @ 0x180 │ │ │ │ - @ instruction: 0xfffffacc │ │ │ │ - adcseq r8, sp, #216, 26 @ 0x3600 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - mvn r3, r3 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 3e208 <__cxa_atexit@plt+0x31a58> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 3e25c <__cxa_atexit@plt+0x31aac> │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #8]! │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 3e270 <__cxa_atexit@plt+0x31ac0> │ │ │ │ - ldr r2, [pc, #164] @ 3e2a8 <__cxa_atexit@plt+0x31af8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - b 3e230 <__cxa_atexit@plt+0x31a80> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 3e25c <__cxa_atexit@plt+0x31aac> │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #8]! │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 3e27c <__cxa_atexit@plt+0x31acc> │ │ │ │ - ldr r2, [pc, #108] @ 3e29c <__cxa_atexit@plt+0x31aec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #104] @ 3e2a0 <__cxa_atexit@plt+0x31af0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + ldr r7, [pc, #32] @ 3b890 <__cxa_atexit@plt+0x2f0e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #68 @ 0x44 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 3e2b0 <__cxa_atexit@plt+0x31b00> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + adcseq fp, sp, #156, 14 @ 0x2700000 │ │ │ │ + adcseq fp, sp, #152, 14 @ 0x2600000 │ │ │ │ + adcseq fp, sp, #100, 16 @ 0x640000 │ │ │ │ + addseq r8, ip, #124, 24 @ 0x7c00 │ │ │ │ + @ instruction: 0xffff1e80 │ │ │ │ + @ instruction: 0xffff6280 │ │ │ │ + @ instruction: 0xffff1ddc │ │ │ │ + @ instruction: 0xffff1f38 │ │ │ │ + @ instruction: 0xffff2000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3b8dc <__cxa_atexit@plt+0x2f12c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 3b8e4 <__cxa_atexit@plt+0x2f134> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #52] @ 3e2ac <__cxa_atexit@plt+0x31afc> │ │ │ │ - add r6, pc, r6 │ │ │ │ - b 3e284 <__cxa_atexit@plt+0x31ad4> │ │ │ │ - ldr r6, [pc, #32] @ 3e2a4 <__cxa_atexit@plt+0x31af4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffa84 │ │ │ │ - adcseq r8, sp, #232, 24 @ 0xe800 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0xfffffaec │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - adcseq r8, sp, #40, 26 @ 0xa00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + adcseq fp, sp, #132, 12 @ 0x8400000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3e304 <__cxa_atexit@plt+0x31b54> │ │ │ │ - ldr r2, [pc, #64] @ 3e31c <__cxa_atexit@plt+0x31b6c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ 3e320 <__cxa_atexit@plt+0x31b70> │ │ │ │ + bcc 3b94c <__cxa_atexit@plt+0x2f19c> │ │ │ │ + ldr r1, [pc, #80] @ 3b95c <__cxa_atexit@plt+0x2f1ac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #60] @ 3b960 <__cxa_atexit@plt+0x2f1b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - sub r7, r6, #2 │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #52] @ 3b964 <__cxa_atexit@plt+0x2f1b4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 3e324 <__cxa_atexit@plt+0x31b74> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffa14 │ │ │ │ - adcseq r8, sp, #60, 24 @ 0x3c00 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + adcseq fp, sp, #32, 14 @ 0x800000 │ │ │ │ + adcseq fp, sp, #28, 12 @ 0x1c00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3e378 <__cxa_atexit@plt+0x31bc8> │ │ │ │ - ldr r2, [pc, #64] @ 3e390 <__cxa_atexit@plt+0x31be0> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3b9b8 <__cxa_atexit@plt+0x2f208> │ │ │ │ + ldr r2, [pc, #56] @ 3b9c8 <__cxa_atexit@plt+0x2f218> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ 3e394 <__cxa_atexit@plt+0x31be4> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [pc, #44] @ 3b9cc <__cxa_atexit@plt+0x2f21c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + rsbeq r1, r9, #294912 @ 0x48000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 3ba34 <__cxa_atexit@plt+0x2f284> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 3ba40 <__cxa_atexit@plt+0x2f290> │ │ │ │ + ldr r1, [pc, #80] @ 3ba50 <__cxa_atexit@plt+0x2f2a0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - sub r7, r6, #2 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 3ba54 <__cxa_atexit@plt+0x2f2a4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 3ba58 <__cxa_atexit@plt+0x2f2a8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 3e398 <__cxa_atexit@plt+0x31be8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffff964 │ │ │ │ - adcseq r8, sp, #200, 22 @ 0x32000 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq fp, sp, #80, 10 @ 0x14000000 │ │ │ │ + adcseq fp, sp, #60, 12 @ 0x3c00000 │ │ │ │ + adcseq fp, sp, #44, 10 @ 0xb000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3e3ec <__cxa_atexit@plt+0x31c3c> │ │ │ │ - ldr r2, [pc, #64] @ 3e404 <__cxa_atexit@plt+0x31c54> │ │ │ │ + bcc 3bac0 <__cxa_atexit@plt+0x2f310> │ │ │ │ + ldr r2, [pc, #80] @ 3bad0 <__cxa_atexit@plt+0x2f320> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ 3e408 <__cxa_atexit@plt+0x31c58> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 3e40c <__cxa_atexit@plt+0x31c5c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffff848 │ │ │ │ - adcseq r8, sp, #84, 22 @ 0x15000 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - addseq r6, ip, #216, 28 @ 0xd80 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3e444 <__cxa_atexit@plt+0x31c94> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 3e44c <__cxa_atexit@plt+0x31c9c> │ │ │ │ + ldr r2, [pc, #60] @ 3bad4 <__cxa_atexit@plt+0x2f324> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 14b56c <__cxa_atexit@plt+0x13edbc> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, #52] @ 3bad8 <__cxa_atexit@plt+0x2f328> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r8, sp, #28, 22 @ 0x7000 │ │ │ │ - addseq r6, ip, #152, 28 @ 0x980 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq fp, sp, #172, 10 @ 0x2b000000 │ │ │ │ + adcseq fp, sp, #168, 8 @ 0xa8000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3e484 <__cxa_atexit@plt+0x31cd4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 3e48c <__cxa_atexit@plt+0x31cdc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 14b56c <__cxa_atexit@plt+0x13edbc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq r8, sp, #220, 20 @ 0xdc000 │ │ │ │ - addseq r7, ip, #48, 6 @ 0xc0000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3e4fc <__cxa_atexit@plt+0x31d4c> │ │ │ │ - ldr r2, [pc, #84] @ 3e504 <__cxa_atexit@plt+0x31d54> │ │ │ │ + bhi 3bb44 <__cxa_atexit@plt+0x2f394> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3bb50 <__cxa_atexit@plt+0x2f3a0> │ │ │ │ + ldr r2, [pc, #84] @ 3bb60 <__cxa_atexit@plt+0x2f3b0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-16]! │ │ │ │ - ldr r2, [pc, #64] @ 3e508 <__cxa_atexit@plt+0x31d58> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 3e4ec <__cxa_atexit@plt+0x31d3c> │ │ │ │ - ldr r7, [pc, #48] @ 3e50c <__cxa_atexit@plt+0x31d5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3e9f0 <__cxa_atexit@plt+0x32240> │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r1, [pc, #80] @ 3bb64 <__cxa_atexit@plt+0x2f3b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #60] @ 3bb68 <__cxa_atexit@plt+0x2f3b8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - adcseq r8, sp, #136, 20 @ 0x88000 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - addseq r7, ip, #176, 4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 3e534 <__cxa_atexit@plt+0x31d84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 3e9f0 <__cxa_atexit@plt+0x32240> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - addseq r6, ip, #176, 26 @ 0x2c00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq fp, sp, #60, 8 @ 0x3c000000 │ │ │ │ + rsbeq r1, r9, #35127296 @ 0x2180000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3bbd8 <__cxa_atexit@plt+0x2f428> │ │ │ │ + ldr lr, [pc, #84] @ 3bbe8 <__cxa_atexit@plt+0x2f438> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 3bbec <__cxa_atexit@plt+0x2f43c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ 3e570 <__cxa_atexit@plt+0x31dc0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3e568 <__cxa_atexit@plt+0x31db8> │ │ │ │ - b 3e580 <__cxa_atexit@plt+0x31dd0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ 3bbf0 <__cxa_atexit@plt+0x2f440> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq r6, ip, #116, 26 @ 0x1d00 │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + adcseq fp, sp, #176, 8 @ 0xb0000000 │ │ │ │ + adcseq fp, sp, #148, 6 @ 0x50000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - tst r2, #2 │ │ │ │ - bne 3e5dc <__cxa_atexit@plt+0x31e2c> │ │ │ │ - ldr r2, [pc, #132] @ 3e624 <__cxa_atexit@plt+0x31e74> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 3e5f8 <__cxa_atexit@plt+0x31e48> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 3e604 <__cxa_atexit@plt+0x31e54> │ │ │ │ - ldr r2, [pc, #108] @ 3e628 <__cxa_atexit@plt+0x31e78> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 3e618 <__cxa_atexit@plt+0x31e68> │ │ │ │ - mov r7, r3 │ │ │ │ - b 3e89c <__cxa_atexit@plt+0x320ec> │ │ │ │ - ldr r5, [pc, #72] @ 3e62c <__cxa_atexit@plt+0x31e7c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 3e5f8 <__cxa_atexit@plt+0x31e48> │ │ │ │ - mov r5, r3 │ │ │ │ - b 3e640 <__cxa_atexit@plt+0x31e90> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3bc44 <__cxa_atexit@plt+0x2f494> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 3bc4c <__cxa_atexit@plt+0x2f49c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 3bc50 <__cxa_atexit@plt+0x2f4a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 3bc54 <__cxa_atexit@plt+0x2f4a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 3e630 <__cxa_atexit@plt+0x31e80> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r0, r2 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - adcseq r8, sp, #128, 18 @ 0x200000 │ │ │ │ - addseq r6, ip, #180, 24 @ 0xb400 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3e688 <__cxa_atexit@plt+0x31ed8> │ │ │ │ - ldr r3, [pc, #80] @ 3e6a4 <__cxa_atexit@plt+0x31ef4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3e69c <__cxa_atexit@plt+0x31eec> │ │ │ │ - ldr r3, [pc, #52] @ 3e6a8 <__cxa_atexit@plt+0x31ef8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3e69c <__cxa_atexit@plt+0x31eec> │ │ │ │ - b 3e6f0 <__cxa_atexit@plt+0x31f40> │ │ │ │ - ldr r7, [pc, #28] @ 3e6ac <__cxa_atexit@plt+0x31efc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - adcseq r8, sp, #252, 16 @ 0xfc0000 │ │ │ │ - addseq r6, ip, #56, 24 @ 0x3800 │ │ │ │ + adcseq fp, sp, #56, 6 @ 0xe0000000 │ │ │ │ + adcseq fp, sp, #52, 6 @ 0xd0000000 │ │ │ │ + adcseq fp, sp, #0, 8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 3e6e0 <__cxa_atexit@plt+0x31f30> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3bcb4 <__cxa_atexit@plt+0x2f504> │ │ │ │ + ldr r2, [pc, #48] @ 3bcc4 <__cxa_atexit@plt+0x2f514> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #44] @ 3bcc8 <__cxa_atexit@plt+0x2f518> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3e6d8 <__cxa_atexit@plt+0x31f28> │ │ │ │ - b 3e6f0 <__cxa_atexit@plt+0x31f40> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq r6, ip, #4, 24 @ 0x400 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3e788 <__cxa_atexit@plt+0x31fd8> │ │ │ │ - add r3, r6, #56 @ 0x38 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 3e7ec <__cxa_atexit@plt+0x3203c> │ │ │ │ - ldr r1, [pc, #252] @ 3e814 <__cxa_atexit@plt+0x32064> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - sub r1, r3, #13 │ │ │ │ - str r1, [r6, #52] @ 0x34 │ │ │ │ - ldr r1, [pc, #232] @ 3e818 <__cxa_atexit@plt+0x32068> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - sub r1, r3, #25 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - ldr lr, [pc, #216] @ 3e81c <__cxa_atexit@plt+0x3206c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r0, r3, #37 @ 0x25 │ │ │ │ - ldr r1, [pc, #208] @ 3e820 <__cxa_atexit@plt+0x32070> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #3 │ │ │ │ - ldr r2, [pc, #200] @ 3e824 <__cxa_atexit@plt+0x32074> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #3 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str sl, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str lr, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - b 3e7e0 <__cxa_atexit@plt+0x32030> │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 3e7f4 <__cxa_atexit@plt+0x32044> │ │ │ │ - ldr lr, [pc, #104] @ 3e804 <__cxa_atexit@plt+0x32054> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #100] @ 3e808 <__cxa_atexit@plt+0x32058> │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + rsbeq r1, r9, #30408704 @ 0x1d00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3bd14 <__cxa_atexit@plt+0x2f564> │ │ │ │ + ldr r1, [pc, #52] @ 3bd24 <__cxa_atexit@plt+0x2f574> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r9, r1, #3 │ │ │ │ - ldr r8, [pc, #92] @ 3e80c <__cxa_atexit@plt+0x3205c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [pc, #88] @ 3e810 <__cxa_atexit@plt+0x32060> │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #36] @ 3bd28 <__cxa_atexit@plt+0x2f578> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r7, r0, #3 │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - sub r0, r3, #13 │ │ │ │ - sub r1, r3, #25 │ │ │ │ - stmib r6, {r8, sl} │ │ │ │ - add r2, r6, #12 │ │ │ │ - stm r2, {r7, r8, r9} │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - mov r6, #56 @ 0x38 │ │ │ │ - b 3e7f8 <__cxa_atexit@plt+0x32048> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r8, sp, #132, 14 @ 0x2100000 │ │ │ │ - adcseq r8, sp, #148, 18 @ 0x250000 │ │ │ │ - adcseq r8, sp, #208, 16 @ 0xd00000 │ │ │ │ - adcseq r8, sp, #132, 18 @ 0x210000 │ │ │ │ - @ instruction: 0xfffffd40 │ │ │ │ - adcseq r8, sp, #240, 14 @ 0x3c00000 │ │ │ │ - adcseq r8, sp, #60, 18 @ 0xf0000 │ │ │ │ - adcseq r8, sp, #232, 18 @ 0x3a0000 │ │ │ │ - adcseq r8, sp, #224, 18 @ 0x380000 │ │ │ │ - addseq r6, ip, #192, 20 @ 0xc0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3e86c <__cxa_atexit@plt+0x320bc> │ │ │ │ - ldr r3, [pc, #64] @ 3e888 <__cxa_atexit@plt+0x320d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3e880 <__cxa_atexit@plt+0x320d0> │ │ │ │ - b 3e89c <__cxa_atexit@plt+0x320ec> │ │ │ │ - ldr r7, [pc, #24] @ 3e88c <__cxa_atexit@plt+0x320dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - adcseq r8, sp, #24, 14 @ 0x600000 │ │ │ │ - addseq r6, ip, #88, 20 @ 0x58000 │ │ │ │ + adcseq fp, sp, #88, 6 @ 0x60000001 │ │ │ │ + adcseq fp, sp, #72, 4 @ 0x80000004 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #148] @ 3e938 <__cxa_atexit@plt+0x32188> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 3e914 <__cxa_atexit@plt+0x32164> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3e91c <__cxa_atexit@plt+0x3216c> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3bd8c <__cxa_atexit@plt+0x2f5dc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3e928 <__cxa_atexit@plt+0x32178> │ │ │ │ - ldr r2, [pc, #104] @ 3e93c <__cxa_atexit@plt+0x3218c> │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3bd98 <__cxa_atexit@plt+0x2f5e8> │ │ │ │ + ldr r2, [pc, #76] @ 3bda8 <__cxa_atexit@plt+0x2f5f8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr lr, [pc, #92] @ 3e940 <__cxa_atexit@plt+0x32190> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - sub r2, r3, #13 │ │ │ │ - ldr r8, [pc, #80] @ 3e944 <__cxa_atexit@plt+0x32194> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r1, r6, r8} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #72] @ 3bdac <__cxa_atexit@plt+0x2f5fc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ 3bdb0 <__cxa_atexit@plt+0x2f600> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0xfffffb44 │ │ │ │ - adcseq r8, sp, #156, 14 @ 0x2700000 │ │ │ │ - adcseq r8, sp, #44, 12 @ 0x2c00000 │ │ │ │ - addseq r6, ip, #160, 18 @ 0x280000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3e9b8 <__cxa_atexit@plt+0x32208> │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + adcseq fp, sp, #236, 2 @ 0x3b │ │ │ │ + rsbeq r1, r9, #272629760 @ 0x10400000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3e9c4 <__cxa_atexit@plt+0x32214> │ │ │ │ - ldr r2, [pc, #92] @ 3e9d4 <__cxa_atexit@plt+0x32224> │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3be18 <__cxa_atexit@plt+0x2f668> │ │ │ │ + ldr r2, [pc, #76] @ 3be28 <__cxa_atexit@plt+0x2f678> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr lr, [pc, #80] @ 3e9d8 <__cxa_atexit@plt+0x32228> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - sub r2, r3, #13 │ │ │ │ - ldr r8, [pc, #68] @ 3e9dc <__cxa_atexit@plt+0x3222c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r1, r6, r8} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r1, [pc, #72] @ 3be2c <__cxa_atexit@plt+0x2f67c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ 3be30 <__cxa_atexit@plt+0x2f680> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffaa0 │ │ │ │ - adcseq r8, sp, #248, 12 @ 0xf800000 │ │ │ │ - adcseq r8, sp, #136, 10 @ 0x22000000 │ │ │ │ - addseq r6, ip, #4, 18 @ 0x10000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq fp, sp, #104, 4 @ 0x80000006 │ │ │ │ + adcseq fp, sp, #80, 2 │ │ │ │ + andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 3eb48 <__cxa_atexit@plt+0x32398> │ │ │ │ - and r7, r9, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 3ea7c <__cxa_atexit@plt+0x322cc> │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 3ead8 <__cxa_atexit@plt+0x32328> │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 3eae8 <__cxa_atexit@plt+0x32338> │ │ │ │ + bhi 3bf7c <__cxa_atexit@plt+0x2f7cc> │ │ │ │ + mov r7, r5 │ │ │ │ + str r8, [r7, #-12]! │ │ │ │ + stmib r7, {r9, sl} │ │ │ │ + and r3, sl, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 3beb8 <__cxa_atexit@plt+0x2f708> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 3bf34 <__cxa_atexit@plt+0x2f784> │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 3eb78 <__cxa_atexit@plt+0x323c8> │ │ │ │ - ldr r2, [pc, #384] @ 3ebc4 <__cxa_atexit@plt+0x32414> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #380] @ 3ebc8 <__cxa_atexit@plt+0x32418> │ │ │ │ + bcc 3bf8c <__cxa_atexit@plt+0x2f7dc> │ │ │ │ + ldr r1, [pc, #332] @ 3bfd4 <__cxa_atexit@plt+0x2f824> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - add r2, r1, #1 │ │ │ │ - ldr r1, [pc, #360] @ 3ebcc <__cxa_atexit@plt+0x3241c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - b 3eb3c <__cxa_atexit@plt+0x3238c> │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 3eb58 <__cxa_atexit@plt+0x323a8> │ │ │ │ - ldr r7, [pc, #268] @ 3eba4 <__cxa_atexit@plt+0x323f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #264] @ 3eba8 <__cxa_atexit@plt+0x323f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #260] @ 3ebac <__cxa_atexit@plt+0x323fc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r1, [r9, #2] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ mov r2, r6 │ │ │ │ - str r7, [r2, #12]! │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - b 3eb3c <__cxa_atexit@plt+0x3238c> │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r7, [r2, #12] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble 3bf40 <__cxa_atexit@plt+0x2f790> │ │ │ │ + ldr r1, [pc, #296] @ 3bfdc <__cxa_atexit@plt+0x2f82c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 3bf48 <__cxa_atexit@plt+0x2f798> │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3eb88 <__cxa_atexit@plt+0x323d8> │ │ │ │ - ldr r2, [pc, #176] @ 3ebb4 <__cxa_atexit@plt+0x32404> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #172] @ 3ebb8 <__cxa_atexit@plt+0x32408> │ │ │ │ + add r9, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r9 │ │ │ │ + bcc 3bfa8 <__cxa_atexit@plt+0x2f7f8> │ │ │ │ + ldr r1, [pc, #240] @ 3bfc4 <__cxa_atexit@plt+0x2f814> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #236] @ 3bfc8 <__cxa_atexit@plt+0x2f818> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + mov r2, r6 │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str r8, [r2, #24] │ │ │ │ + str r7, [r2, #28] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r0, [r2, #12] │ │ │ │ + mov r1, r2 │ │ │ │ + str lr, [r1, #16]! │ │ │ │ + sub r7, r9, #7 │ │ │ │ + cmp r3, #10 │ │ │ │ + ble 3bf5c <__cxa_atexit@plt+0x2f7ac> │ │ │ │ + ldr r3, [pc, #176] @ 3bfcc <__cxa_atexit@plt+0x2f81c> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - add r2, lr, #1 │ │ │ │ - ldr lr, [pc, #148] @ 3ebbc <__cxa_atexit@plt+0x3240c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - add r7, r6, #12 │ │ │ │ - stm r7, {r1, r8, lr} │ │ │ │ - str r6, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + str r3, [r6, #36] @ 0x24 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 3c158 <__cxa_atexit@plt+0x2f9a8> │ │ │ │ + ldr r1, [pc, #144] @ 3bfd8 <__cxa_atexit@plt+0x2f828> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #132] @ 3ebd4 <__cxa_atexit@plt+0x32424> │ │ │ │ + ldr r3, [pc, #132] @ 3bfe8 <__cxa_atexit@plt+0x2f838> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r6, #36] @ 0x24 │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #96] @ 3bfe4 <__cxa_atexit@plt+0x2f834> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 3ebb0 <__cxa_atexit@plt+0x32400> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r6, [pc, #80] @ 3ebd0 <__cxa_atexit@plt+0x32420> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #28 │ │ │ │ - b 3eb94 <__cxa_atexit@plt+0x323e4> │ │ │ │ - ldr r6, [pc, #48] @ 3ebc0 <__cxa_atexit@plt+0x32410> │ │ │ │ + ldr r6, [pc, #76] @ 3bfe0 <__cxa_atexit@plt+0x2f830> │ │ │ │ add r6, pc, r6 │ │ │ │ - mov r2, #32 │ │ │ │ + mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ + str r6, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xffffeda0 │ │ │ │ - @ instruction: 0xffffe670 │ │ │ │ - adcseq r8, sp, #104, 8 @ 0x68000000 │ │ │ │ - andeq r0, r0, r8, lsr #3 │ │ │ │ - @ instruction: 0xfffff298 │ │ │ │ - addseq r6, ip, #176, 24 @ 0xb000 │ │ │ │ - adcseq r8, sp, #232, 6 @ 0xa0000003 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0xfffffa54 │ │ │ │ - addseq r6, ip, #112, 26 @ 0x1c00 │ │ │ │ - adcseq r8, sp, #172, 8 @ 0xac000000 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - addseq r6, ip, #120, 24 @ 0x7800 │ │ │ │ - addseq r6, ip, #232, 22 @ 0x3a000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3ec40 <__cxa_atexit@plt+0x32490> │ │ │ │ - ldr r2, [pc, #84] @ 3ec58 <__cxa_atexit@plt+0x324a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 3ec5c <__cxa_atexit@plt+0x324ac> │ │ │ │ - add r1, pc, r1 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldr r6, [pc, #32] @ 3bfd0 <__cxa_atexit@plt+0x2f820> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-16]! │ │ │ │ + mov r6, r9 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffff858 │ │ │ │ + @ instruction: 0xfffff8b4 │ │ │ │ + @ instruction: 0xfffffc58 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + @ instruction: 0xfffffd2c │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + addseq r8, ip, #136, 10 @ 0x22000000 │ │ │ │ + @ instruction: 0xfffffa0c │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3c060 <__cxa_atexit@plt+0x2f8b0> │ │ │ │ + ldr lr, [pc, #100] @ 3c078 <__cxa_atexit@plt+0x2f8c8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmib r5, {r0, r1} │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - add r2, r1, #1 │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr lr, [pc, #56] @ 3ec60 <__cxa_atexit@plt+0x324b0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r3, #8 │ │ │ │ - stm r8, {r1, r7, lr} │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + mov r3, r2 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble 3c048 <__cxa_atexit@plt+0x2f898> │ │ │ │ + ldr r1, [pc, #60] @ 3c080 <__cxa_atexit@plt+0x2f8d0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 3c050 <__cxa_atexit@plt+0x2f8a0> │ │ │ │ + ldr r1, [pc, #44] @ 3c07c <__cxa_atexit@plt+0x2f8cc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r2, #20] │ │ │ │ + str r3, [r2, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 3ec64 <__cxa_atexit@plt+0x324b4> │ │ │ │ + ldr r3, [pc, #28] @ 3c084 <__cxa_atexit@plt+0x2f8d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #28 │ │ │ │ + mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffff894 │ │ │ │ - addseq r6, ip, #176, 22 @ 0x2c000 │ │ │ │ - adcseq r8, sp, #232, 4 @ 0x8000000e │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - addseq r6, ip, #88, 22 @ 0x16000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3ecd8 <__cxa_atexit@plt+0x32528> │ │ │ │ - ldr r2, [pc, #92] @ 3ecf0 <__cxa_atexit@plt+0x32540> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #88] @ 3ecf4 <__cxa_atexit@plt+0x32544> │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffbe4 │ │ │ │ + @ instruction: 0xfffffc24 │ │ │ │ + @ instruction: 0xfffffd78 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3c12c <__cxa_atexit@plt+0x2f97c> │ │ │ │ + ldr r8, [pc, #148] @ 3c144 <__cxa_atexit@plt+0x2f994> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #144] @ 3c148 <__cxa_atexit@plt+0x2f998> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - add r0, lr, #1 │ │ │ │ - ldr lr, [pc, #60] @ 3ecf8 <__cxa_atexit@plt+0x32548> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - add r7, r3, #12 │ │ │ │ - stm r7, {r1, r2, lr} │ │ │ │ - str r3, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldmib r5, {r1, r9} │ │ │ │ + mov r3, r2 │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + mov r1, r3 │ │ │ │ + str lr, [r1, #16]! │ │ │ │ + add r5, r5, #16 │ │ │ │ sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #28] @ 3ecfc <__cxa_atexit@plt+0x3254c> │ │ │ │ + cmp r9, #10 │ │ │ │ + ble 3c110 <__cxa_atexit@plt+0x2f960> │ │ │ │ + ldr lr, [pc, #80] @ 3c14c <__cxa_atexit@plt+0x2f99c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r2, #36] @ 0x24 │ │ │ │ + str r1, [r2, #40] @ 0x28 │ │ │ │ + str r3, [r2, #44] @ 0x2c │ │ │ │ + bx r0 │ │ │ │ + ldr lr, [pc, #60] @ 3c154 <__cxa_atexit@plt+0x2f9a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r2, #36] @ 0x24 │ │ │ │ + str r3, [r2, #40] @ 0x28 │ │ │ │ + str r1, [r2, #44] @ 0x2c │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ 3c150 <__cxa_atexit@plt+0x2f9a0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #32 │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffff108 │ │ │ │ - addseq r6, ip, #32, 22 @ 0x8000 │ │ │ │ - adcseq r8, sp, #84, 4 @ 0x40000005 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - addseq r6, ip, #192, 20 @ 0xc0000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3ed70 <__cxa_atexit@plt+0x325c0> │ │ │ │ - ldr r2, [pc, #92] @ 3ed88 <__cxa_atexit@plt+0x325d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #88] @ 3ed8c <__cxa_atexit@plt+0x325dc> │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffff67c │ │ │ │ + @ instruction: 0xfffff6d8 │ │ │ │ + @ instruction: 0xfffffa78 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + @ instruction: 0xfffff858 │ │ │ │ + mov sl, r7 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #84 @ 0x54 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3c23c <__cxa_atexit@plt+0x2fa8c> │ │ │ │ + ldr lr, [pc, #220] @ 3c258 <__cxa_atexit@plt+0x2faa8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - ldr r8, [pc, #64] @ 3ed90 <__cxa_atexit@plt+0x325e0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr ip, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + mov r3, r2 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldm r5, {r1, fp} │ │ │ │ + ldr r8, [pc, #188] @ 3c25c <__cxa_atexit@plt+0x2faac> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #56] @ 0x38 │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str ip, [r3, #28] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + mov lr, r3 │ │ │ │ + ldr r0, [pc, #148] @ 3c260 <__cxa_atexit@plt+0x2fab0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [lr, #48]! @ 0x30 │ │ │ │ mov r1, r3 │ │ │ │ - str lr, [r1, #12]! │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str r3, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 3ed94 <__cxa_atexit@plt+0x325e4> │ │ │ │ + ldr r0, [pc, #136] @ 3c264 <__cxa_atexit@plt+0x2fab4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #32]! │ │ │ │ + mov r0, r3 │ │ │ │ + str r8, [r0, #16]! │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + cmp fp, #10 │ │ │ │ + ble 3c214 <__cxa_atexit@plt+0x2fa64> │ │ │ │ + ldr r8, [pc, #108] @ 3c26c <__cxa_atexit@plt+0x2fabc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r8, [r2, #68] @ 0x44 │ │ │ │ + str lr, [r2, #72] @ 0x48 │ │ │ │ + str r1, [r2, #76] @ 0x4c │ │ │ │ + b 3c22c <__cxa_atexit@plt+0x2fa7c> │ │ │ │ + ldr r8, [pc, #76] @ 3c268 <__cxa_atexit@plt+0x2fab8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r8, [r2, #68] @ 0x44 │ │ │ │ + str r1, [r2, #72] @ 0x48 │ │ │ │ + str lr, [r2, #76] @ 0x4c │ │ │ │ + str r0, [r2, #80] @ 0x50 │ │ │ │ + str r3, [r2, #84] @ 0x54 │ │ │ │ + mov fp, sl │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #44] @ 3c270 <__cxa_atexit@plt+0x2fac0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ + mov r2, #84 @ 0x54 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xffffe3e4 │ │ │ │ - @ instruction: 0xffffeb04 │ │ │ │ - adcseq r8, sp, #192, 2 @ 0x30 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - addseq r6, ip, #164, 14 @ 0x2900000 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov fp, sl │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffec68 │ │ │ │ + @ instruction: 0xffffeca8 │ │ │ │ + @ instruction: 0xffffedfc │ │ │ │ + @ instruction: 0xffffed88 │ │ │ │ + @ instruction: 0xfffff0f8 │ │ │ │ + @ instruction: 0xfffff49c │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 3c158 <__cxa_atexit@plt+0x2f9a8> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ - sub r1, r5, #4 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 3ee58 <__cxa_atexit@plt+0x326a8> │ │ │ │ - ldr r3, [pc, #232] @ 3eea8 <__cxa_atexit@plt+0x326f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r3, [r1] │ │ │ │ - add r3, r6, #48 @ 0x30 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 3ee64 <__cxa_atexit@plt+0x326b4> │ │ │ │ - ldr r7, [pc, #204] @ 3eeac <__cxa_atexit@plt+0x326fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #200] @ 3eeb0 <__cxa_atexit@plt+0x32700> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3c2d0 <__cxa_atexit@plt+0x2fb20> │ │ │ │ + ldr r2, [pc, #40] @ 3c2e8 <__cxa_atexit@plt+0x2fb38> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #196] @ 3eeb4 <__cxa_atexit@plt+0x32704> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #192] @ 3eeb8 <__cxa_atexit@plt+0x32708> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str sl, [r3, #44] @ 0x2c │ │ │ │ - str r3, [r3, #20] │ │ │ │ - mov r7, r3 │ │ │ │ - str lr, [r7, #24]! │ │ │ │ - add r2, r3, #56 @ 0x38 │ │ │ │ - str r9, [r3, #12]! │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 3ee90 <__cxa_atexit@plt+0x326e0> │ │ │ │ - ldr r1, [pc, #136] @ 3eec4 <__cxa_atexit@plt+0x32714> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #52] @ 0x34 │ │ │ │ - str r7, [r6, #56] @ 0x38 │ │ │ │ - str r3, [r6, #60] @ 0x3c │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff6f4 <__cxa_atexit@plt+0x3f2f44> │ │ │ │ + ldr r7, [pc, #20] @ 3c2ec <__cxa_atexit@plt+0x2fb3c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #80] @ 3eebc <__cxa_atexit@plt+0x3270c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [pc, #76] @ 3eec0 <__cxa_atexit@plt+0x32710> │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + addseq r8, ip, #60, 4 @ 0xc0000003 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3c3c4 <__cxa_atexit@plt+0x2fc14> │ │ │ │ + ldr r7, [pc, #216] @ 3c3f4 <__cxa_atexit@plt+0x2fc44> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #208] @ 3c3f8 <__cxa_atexit@plt+0x2fc48> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #129 @ 0x81 │ │ │ │ + ldr r1, [pc, #200] @ 3c3fc <__cxa_atexit@plt+0x2fc4c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub lr, r3, #16 │ │ │ │ + stm lr, {r1, r2, r9} │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #72 @ 0x48 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 3c3d8 <__cxa_atexit@plt+0x2fc28> │ │ │ │ + ldr r7, [pc, #176] @ 3c408 <__cxa_atexit@plt+0x2fc58> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, #48 @ 0x30 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r9, r6, #1 │ │ │ │ - mov r5, r1 │ │ │ │ + ldr lr, [pc, #172] @ 3c40c <__cxa_atexit@plt+0x2fc5c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #168] @ 3c410 <__cxa_atexit@plt+0x2fc60> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #164] @ 3c414 <__cxa_atexit@plt+0x2fc64> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #160] @ 3c418 <__cxa_atexit@plt+0x2fc68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #24]! │ │ │ │ + mov r1, r6 │ │ │ │ + str r0, [r1, #36]! @ 0x24 │ │ │ │ + mov r0, r6 │ │ │ │ + str r2, [r0, #12]! │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str lr, [r6, #48] @ 0x30 │ │ │ │ + str r8, [r6, #52] @ 0x34 │ │ │ │ + str r6, [r6, #56] @ 0x38 │ │ │ │ + add lr, r6, #60 @ 0x3c │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + sub r7, r3, #18 │ │ │ │ mov r6, r3 │ │ │ │ + b 3ff6dc <__cxa_atexit@plt+0x3f2f2c> │ │ │ │ + ldr r7, [pc, #56] @ 3c404 <__cxa_atexit@plt+0x2fc54> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + ldr r7, [pc, #32] @ 3c400 <__cxa_atexit@plt+0x2fc50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #72 @ 0x48 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - @ instruction: 0xffff9cbc │ │ │ │ - addseq r6, ip, #44, 16 @ 0x2c0000 │ │ │ │ - @ instruction: 0xffffa2e4 │ │ │ │ - @ instruction: 0xffff9ea0 │ │ │ │ - addseq r6, ip, #168, 14 @ 0x2a00000 │ │ │ │ - addseq r6, ip, #212, 12 @ 0xd400000 │ │ │ │ - adcseq r8, sp, #212 @ 0xd4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3eefc <__cxa_atexit@plt+0x3274c> │ │ │ │ - ldr r2, [pc, #28] @ 3ef08 <__cxa_atexit@plt+0x32758> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - adcseq r8, sp, #36 @ 0x24 │ │ │ │ - addseq r6, ip, #48, 12 @ 0x3000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + adcseq sl, sp, #228, 22 @ 0x39000 │ │ │ │ + adcseq sl, sp, #44, 24 @ 0x2c00 │ │ │ │ + adcseq sl, sp, #28, 26 @ 0x700 │ │ │ │ + addseq r8, ip, #40, 2 │ │ │ │ + addseq r8, ip, #76, 2 │ │ │ │ + @ instruction: 0xffff92ac │ │ │ │ + @ instruction: 0xffffda94 │ │ │ │ + @ instruction: 0xffff9440 │ │ │ │ + @ instruction: 0xffff9508 │ │ │ │ + @ instruction: 0xffff9360 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - sub r1, r5, #4 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 3efcc <__cxa_atexit@plt+0x3281c> │ │ │ │ - ldr r3, [pc, #232] @ 3f01c <__cxa_atexit@plt+0x3286c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r3, [r1] │ │ │ │ - add r3, r6, #48 @ 0x30 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 3efd8 <__cxa_atexit@plt+0x32828> │ │ │ │ - ldr r7, [pc, #204] @ 3f020 <__cxa_atexit@plt+0x32870> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3c4c8 <__cxa_atexit@plt+0x2fd18> │ │ │ │ + ldr r2, [pc, #180] @ 3c4f0 <__cxa_atexit@plt+0x2fd40> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #72 @ 0x48 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 3c4d4 <__cxa_atexit@plt+0x2fd24> │ │ │ │ + ldr r7, [pc, #156] @ 3c4f8 <__cxa_atexit@plt+0x2fd48> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #200] @ 3f024 <__cxa_atexit@plt+0x32874> │ │ │ │ + ldr lr, [pc, #152] @ 3c4fc <__cxa_atexit@plt+0x2fd4c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #148] @ 3c500 <__cxa_atexit@plt+0x2fd50> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #144] @ 3c504 <__cxa_atexit@plt+0x2fd54> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #140] @ 3c508 <__cxa_atexit@plt+0x2fd58> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #196] @ 3f028 <__cxa_atexit@plt+0x32878> │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #24]! │ │ │ │ + mov r1, r6 │ │ │ │ + str r0, [r1, #36]! @ 0x24 │ │ │ │ + mov r0, r6 │ │ │ │ + str r2, [r0, #12]! │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str lr, [r6, #48] @ 0x30 │ │ │ │ + str r8, [r6, #52] @ 0x34 │ │ │ │ + str r6, [r6, #56] @ 0x38 │ │ │ │ + add lr, r6, #60 @ 0x3c │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + sub r7, r3, #18 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff6e4 <__cxa_atexit@plt+0x3f2f34> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 3c4f4 <__cxa_atexit@plt+0x2fd44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #72 @ 0x48 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + adcseq sl, sp, #20, 22 @ 0x5000 │ │ │ │ + addseq r8, ip, #44 @ 0x2c │ │ │ │ + @ instruction: 0xffff91a8 │ │ │ │ + @ instruction: 0xffffd990 │ │ │ │ + @ instruction: 0xffff933c │ │ │ │ + @ instruction: 0xffff9404 │ │ │ │ + @ instruction: 0xffff925c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3c588 <__cxa_atexit@plt+0x2fdd8> │ │ │ │ + ldr r3, [pc, #108] @ 3c5a0 <__cxa_atexit@plt+0x2fdf0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #104] @ 3c5a4 <__cxa_atexit@plt+0x2fdf4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #192] @ 3f02c <__cxa_atexit@plt+0x3287c> │ │ │ │ + ldr r9, [pc, #100] @ 3c5a8 <__cxa_atexit@plt+0x2fdf8> │ │ │ │ add r9, pc, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str sl, [r3, #44] @ 0x2c │ │ │ │ - str r3, [r3, #20] │ │ │ │ - mov r7, r3 │ │ │ │ - str lr, [r7, #24]! │ │ │ │ - add r2, r3, #56 @ 0x38 │ │ │ │ - str r9, [r3, #12]! │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 3f004 <__cxa_atexit@plt+0x32854> │ │ │ │ - ldr r1, [pc, #136] @ 3f038 <__cxa_atexit@plt+0x32888> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #52] @ 0x34 │ │ │ │ - str r7, [r6, #56] @ 0x38 │ │ │ │ - str r3, [r6, #60] @ 0x3c │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + str r3, [r7, #20]! │ │ │ │ + sub r3, r6, #38 @ 0x26 │ │ │ │ + sub r2, r6, #31 │ │ │ │ + ldr r1, [pc, #80] @ 3c5ac <__cxa_atexit@plt+0x2fdfc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r7, #-16] │ │ │ │ + str r8, [r7, #-12] │ │ │ │ + str lr, [r7, #-8] │ │ │ │ + str r8, [r7, #-4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r2, [r7, #20] │ │ │ │ + str r3, [r7, #24] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 3c5b0 <__cxa_atexit@plt+0x2fe00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #80] @ 3f030 <__cxa_atexit@plt+0x32880> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [pc, #76] @ 3f034 <__cxa_atexit@plt+0x32884> │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + @ instruction: 0xfffffdbc │ │ │ │ + @ instruction: 0xfffffd50 │ │ │ │ + adcseq sl, sp, #248, 20 @ 0xf8000 │ │ │ │ + addseq r7, ip, #128, 30 @ 0x200 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3c674 <__cxa_atexit@plt+0x2fec4> │ │ │ │ + ldr r2, [pc, #200] @ 3c69c <__cxa_atexit@plt+0x2feec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #196] @ 3c6a0 <__cxa_atexit@plt+0x2fef0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #129 @ 0x81 │ │ │ │ + ldr r0, [pc, #188] @ 3c6a4 <__cxa_atexit@plt+0x2fef4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r3, {r0, r1, r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #72 @ 0x48 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 3c680 <__cxa_atexit@plt+0x2fed0> │ │ │ │ + ldr r7, [pc, #164] @ 3c6ac <__cxa_atexit@plt+0x2fefc> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, #48 @ 0x30 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r9, r6, #1 │ │ │ │ - mov r5, r1 │ │ │ │ + ldr lr, [pc, #160] @ 3c6b0 <__cxa_atexit@plt+0x2ff00> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #156] @ 3c6b4 <__cxa_atexit@plt+0x2ff04> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #152] @ 3c6b8 <__cxa_atexit@plt+0x2ff08> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #148] @ 3c6bc <__cxa_atexit@plt+0x2ff0c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #24]! │ │ │ │ + mov r1, r6 │ │ │ │ + str r0, [r1, #36]! @ 0x24 │ │ │ │ + mov r0, r6 │ │ │ │ + str r2, [r0, #12]! │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str lr, [r6, #48] @ 0x30 │ │ │ │ + str r8, [r6, #52] @ 0x34 │ │ │ │ + str r6, [r6, #56] @ 0x38 │ │ │ │ + add lr, r6, #60 @ 0x3c │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + sub r7, r3, #18 │ │ │ │ mov r6, r3 │ │ │ │ + b 3ff6fc <__cxa_atexit@plt+0x3f2f4c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + ldr r7, [pc, #32] @ 3c6a8 <__cxa_atexit@plt+0x2fef8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #72 @ 0x48 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - @ instruction: 0xffff9b48 │ │ │ │ - addseq r6, ip, #184, 12 @ 0xb800000 │ │ │ │ - @ instruction: 0xffffa170 │ │ │ │ - @ instruction: 0xffff9d2c │ │ │ │ - addseq r6, ip, #52, 12 @ 0x3400000 │ │ │ │ - addseq r6, ip, #96, 10 @ 0x18000000 │ │ │ │ - adcseq r7, sp, #96, 30 @ 0x180 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + adcseq sl, sp, #124, 18 @ 0x1f0000 │ │ │ │ + adcseq sl, sp, #120, 18 @ 0x1e0000 │ │ │ │ + adcseq sl, sp, #80, 18 @ 0x140000 │ │ │ │ + addseq r7, ip, #128, 28 @ 0x800 │ │ │ │ + @ instruction: 0xffff8ffc │ │ │ │ + @ instruction: 0xffffd7e4 │ │ │ │ + @ instruction: 0xffff9190 │ │ │ │ + @ instruction: 0xffff9258 │ │ │ │ + @ instruction: 0xffff90b0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3f070 <__cxa_atexit@plt+0x328c0> │ │ │ │ - ldr r2, [pc, #28] @ 3f07c <__cxa_atexit@plt+0x328cc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ + bcc 3c6f8 <__cxa_atexit@plt+0x2ff48> │ │ │ │ + ldr r2, [pc, #40] @ 3c710 <__cxa_atexit@plt+0x2ff60> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff6f4 <__cxa_atexit@plt+0x3f2f44> │ │ │ │ + ldr r7, [pc, #20] @ 3c714 <__cxa_atexit@plt+0x2ff64> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - adcseq r7, sp, #176, 28 @ 0xb00 │ │ │ │ - addseq r6, ip, #68, 14 @ 0x1100000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + addseq r7, ip, #20, 28 @ 0x140 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 3f134 <__cxa_atexit@plt+0x32984> │ │ │ │ - ldr r7, [pc, #180] @ 3f15c <__cxa_atexit@plt+0x329ac> │ │ │ │ + bhi 3c7e4 <__cxa_atexit@plt+0x30034> │ │ │ │ + ldr r7, [pc, #216] @ 3c814 <__cxa_atexit@plt+0x30064> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #208] @ 3c818 <__cxa_atexit@plt+0x30068> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #129 @ 0x81 │ │ │ │ + ldr r1, [pc, #200] @ 3c81c <__cxa_atexit@plt+0x3006c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub lr, r3, #16 │ │ │ │ + stm lr, {r1, r2, r9} │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #72 @ 0x48 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 3c7f8 <__cxa_atexit@plt+0x30048> │ │ │ │ + ldr r7, [pc, #176] @ 3c828 <__cxa_atexit@plt+0x30078> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - ands r1, r8, #3 │ │ │ │ - beq 3f0e4 <__cxa_atexit@plt+0x32934> │ │ │ │ - ldmdb r3, {r2, sl} │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r7, r6, #8 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 3f0f0 <__cxa_atexit@plt+0x32940> │ │ │ │ - cmp r3, r7 │ │ │ │ - bcc 3f148 <__cxa_atexit@plt+0x32998> │ │ │ │ - ldr r3, [pc, #148] @ 3f16c <__cxa_atexit@plt+0x329bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #144] @ 3f170 <__cxa_atexit@plt+0x329c0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b 3f108 <__cxa_atexit@plt+0x32958> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - cmp r3, r7 │ │ │ │ - bcc 3f148 <__cxa_atexit@plt+0x32998> │ │ │ │ - ldr r3, [pc, #96] @ 3f160 <__cxa_atexit@plt+0x329b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #92] @ 3f164 <__cxa_atexit@plt+0x329b4> │ │ │ │ + ldr lr, [pc, #172] @ 3c82c <__cxa_atexit@plt+0x3007c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #168] @ 3c830 <__cxa_atexit@plt+0x30080> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r6, [pc, #76] @ 3f168 <__cxa_atexit@plt+0x329b8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r3, r6, #1 │ │ │ │ - sub r9, r7, #2 │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 78484 <__cxa_atexit@plt+0x6bcd4> │ │ │ │ - ldr r7, [pc, #56] @ 3f174 <__cxa_atexit@plt+0x329c4> │ │ │ │ + ldr r0, [pc, #164] @ 3c834 <__cxa_atexit@plt+0x30084> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #160] @ 3c838 <__cxa_atexit@plt+0x30088> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #24]! │ │ │ │ + mov r1, r6 │ │ │ │ + str r0, [r1, #36]! @ 0x24 │ │ │ │ + mov r0, r6 │ │ │ │ + str r2, [r0, #12]! │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str lr, [r6, #48] @ 0x30 │ │ │ │ + str r8, [r6, #52] @ 0x34 │ │ │ │ + str r6, [r6, #56] @ 0x38 │ │ │ │ + add lr, r6, #60 @ 0x3c │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + sub r7, r3, #18 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff6dc <__cxa_atexit@plt+0x3f2f2c> │ │ │ │ + ldr r7, [pc, #56] @ 3c824 <__cxa_atexit@plt+0x30074> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + ldr r7, [pc, #32] @ 3c820 <__cxa_atexit@plt+0x30070> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #72 @ 0x48 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffca4 │ │ │ │ - andeq r0, r0, ip, asr r3 │ │ │ │ - adcseq r7, sp, #228, 28 @ 0xe40 │ │ │ │ - @ instruction: 0xfffffe40 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - addseq r6, ip, #164, 12 @ 0xa400000 │ │ │ │ - addseq r6, ip, #80, 12 @ 0x5000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldmib r5, {r2, sl} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 3f1bc <__cxa_atexit@plt+0x32a0c> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 3f1f4 <__cxa_atexit@plt+0x32a44> │ │ │ │ - ldr r1, [pc, #92] @ 3f20c <__cxa_atexit@plt+0x32a5c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #88] @ 3f210 <__cxa_atexit@plt+0x32a60> │ │ │ │ - add r0, pc, r0 │ │ │ │ - b 3f1d4 <__cxa_atexit@plt+0x32a24> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 3f1f4 <__cxa_atexit@plt+0x32a44> │ │ │ │ - ldr r1, [pc, #52] @ 3f200 <__cxa_atexit@plt+0x32a50> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #48] @ 3f204 <__cxa_atexit@plt+0x32a54> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 3f208 <__cxa_atexit@plt+0x32a58> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - sub r9, r6, #2 │ │ │ │ - b 78484 <__cxa_atexit@plt+0x6bcd4> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffbd8 │ │ │ │ - muleq r0, r0, r2 │ │ │ │ - adcseq r7, sp, #24, 28 @ 0x180 │ │ │ │ - @ instruction: 0xfffffd68 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - addseq r6, ip, #172, 10 @ 0x2b000000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 3f234 <__cxa_atexit@plt+0x32a84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 773a4 <__cxa_atexit@plt+0x6abf4> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - addseq r6, ip, #136, 10 @ 0x22000000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 3f25c <__cxa_atexit@plt+0x32aac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - mov r9, r7 │ │ │ │ - b 3e9f0 <__cxa_atexit@plt+0x32240> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ 3f294 <__cxa_atexit@plt+0x32ae4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3f28c <__cxa_atexit@plt+0x32adc> │ │ │ │ - b 3f2a0 <__cxa_atexit@plt+0x32af0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + adcseq sl, sp, #196, 14 @ 0x3100000 │ │ │ │ + adcseq sl, sp, #12, 16 @ 0xc0000 │ │ │ │ + adcseq sl, sp, #252, 16 @ 0xfc0000 │ │ │ │ + addseq r7, ip, #8, 26 @ 0x200 │ │ │ │ + addseq r7, ip, #44, 26 @ 0xb00 │ │ │ │ + @ instruction: 0xffff8e8c │ │ │ │ + @ instruction: 0xffffd674 │ │ │ │ + @ instruction: 0xffff9020 │ │ │ │ + @ instruction: 0xffff90e8 │ │ │ │ + @ instruction: 0xffff8f40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #4]! │ │ │ │ - mvn r3, r3 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 3f344 <__cxa_atexit@plt+0x32b94> │ │ │ │ - ldr r3, [pc, #200] @ 3f388 <__cxa_atexit@plt+0x32bd8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 3f354 <__cxa_atexit@plt+0x32ba4> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3f360 <__cxa_atexit@plt+0x32bb0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 3f374 <__cxa_atexit@plt+0x32bc4> │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - sub r9, r3, #13 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr lr, [pc, #152] @ 3f390 <__cxa_atexit@plt+0x32be0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r1, r3, #25 │ │ │ │ - ldr r0, [pc, #144] @ 3f394 <__cxa_atexit@plt+0x32be4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - ldr r8, [pc, #136] @ 3f398 <__cxa_atexit@plt+0x32be8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [pc, #132] @ 3f39c <__cxa_atexit@plt+0x32bec> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3c8cc <__cxa_atexit@plt+0x3011c> │ │ │ │ + ldr r2, [pc, #152] @ 3c8f4 <__cxa_atexit@plt+0x30144> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #3 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - add r2, r6, #20 │ │ │ │ - stm r2, {r0, r1, lr} │ │ │ │ - str r9, [r6, #32] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 3f38c <__cxa_atexit@plt+0x32bdc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - adcseq r7, sp, #36, 24 @ 0x2400 │ │ │ │ - adcseq r7, sp, #40, 24 @ 0x2800 │ │ │ │ - adcseq r7, sp, #52, 28 @ 0x340 │ │ │ │ - adcseq r7, sp, #112, 26 @ 0x1c00 │ │ │ │ - adcseq r7, sp, #36, 28 @ 0x240 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3f424 <__cxa_atexit@plt+0x32c74> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3f438 <__cxa_atexit@plt+0x32c88> │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - sub r9, r3, #13 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr lr, [pc, #116] @ 3f44c <__cxa_atexit@plt+0x32c9c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r1, r3, #25 │ │ │ │ - ldr r0, [pc, #108] @ 3f450 <__cxa_atexit@plt+0x32ca0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - ldr r8, [pc, #100] @ 3f454 <__cxa_atexit@plt+0x32ca4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [pc, #96] @ 3f458 <__cxa_atexit@plt+0x32ca8> │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 3c8d8 <__cxa_atexit@plt+0x30128> │ │ │ │ + ldr r7, [pc, #128] @ 3c8fc <__cxa_atexit@plt+0x3014c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #124] @ 3c900 <__cxa_atexit@plt+0x30150> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #120] @ 3c904 <__cxa_atexit@plt+0x30154> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r6, #20]! │ │ │ │ + sub r7, r3, #38 @ 0x26 │ │ │ │ + sub r0, r3, #31 │ │ │ │ + ldr r2, [pc, #104] @ 3c908 <__cxa_atexit@plt+0x30158> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #3 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ + sub r9, r6, #16 │ │ │ │ + stm r9, {r1, r8, lr} │ │ │ │ + str r8, [r6, #-4] │ │ │ │ + str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - add r2, r6, #20 │ │ │ │ - stm r2, {r0, r1, lr} │ │ │ │ - str r9, [r6, #32] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ 3f448 <__cxa_atexit@plt+0x32c98> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + b 3ff6e4 <__cxa_atexit@plt+0x3f2f34> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ + ldr r7, [pc, #24] @ 3c8f8 <__cxa_atexit@plt+0x30148> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r7, sp, #96, 22 @ 0x18000 │ │ │ │ - adcseq r7, sp, #72, 22 @ 0x12000 │ │ │ │ - adcseq r7, sp, #84, 26 @ 0x1500 │ │ │ │ - adcseq r7, sp, #144, 24 @ 0x9000 │ │ │ │ - adcseq r7, sp, #68, 26 @ 0x1100 │ │ │ │ - addseq r6, ip, #100, 6 @ 0x90000001 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 3f47c <__cxa_atexit@plt+0x32ccc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 773a4 <__cxa_atexit@plt+0x6abf4> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - addseq r6, ip, #64, 6 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 3f4a0 <__cxa_atexit@plt+0x32cf0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 5de28 <__cxa_atexit@plt+0x51678> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - addseq r6, ip, #28, 6 @ 0x70000000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 3f4c8 <__cxa_atexit@plt+0x32d18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - mov r9, r7 │ │ │ │ - b 3e9f0 <__cxa_atexit@plt+0x32240> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ 3f500 <__cxa_atexit@plt+0x32d50> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 3f4f8 <__cxa_atexit@plt+0x32d48> │ │ │ │ - b 3f50c <__cxa_atexit@plt+0x32d5c> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + adcseq sl, sp, #244, 12 @ 0xf400000 │ │ │ │ + addseq r7, ip, #64, 24 @ 0x4000 │ │ │ │ + @ instruction: 0x000012b8 │ │ │ │ + andeq r1, r0, r0, asr #3 │ │ │ │ + andeq r1, r0, r4, asr r1 │ │ │ │ + adcseq sl, sp, #180, 14 @ 0x2d00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #4]! │ │ │ │ - mvn r3, r3 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 3f5b0 <__cxa_atexit@plt+0x32e00> │ │ │ │ - ldr r3, [pc, #200] @ 3f5f4 <__cxa_atexit@plt+0x32e44> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 3f5c0 <__cxa_atexit@plt+0x32e10> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3f5cc <__cxa_atexit@plt+0x32e1c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 3f5e0 <__cxa_atexit@plt+0x32e30> │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - sub r9, r3, #13 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr lr, [pc, #152] @ 3f5fc <__cxa_atexit@plt+0x32e4c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r1, r3, #25 │ │ │ │ - ldr r0, [pc, #144] @ 3f600 <__cxa_atexit@plt+0x32e50> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - ldr r8, [pc, #136] @ 3f604 <__cxa_atexit@plt+0x32e54> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [pc, #132] @ 3f608 <__cxa_atexit@plt+0x32e58> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3c9b8 <__cxa_atexit@plt+0x30208> │ │ │ │ + ldr r2, [pc, #180] @ 3c9e0 <__cxa_atexit@plt+0x30230> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #3 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - add r2, r6, #20 │ │ │ │ - stm r2, {r0, r1, lr} │ │ │ │ - str r9, [r6, #32] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #68 @ 0x44 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 3c9c4 <__cxa_atexit@plt+0x30214> │ │ │ │ + ldr r7, [pc, #156] @ 3c9e8 <__cxa_atexit@plt+0x30238> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #152] @ 3c9ec <__cxa_atexit@plt+0x3023c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #148] @ 3c9f0 <__cxa_atexit@plt+0x30240> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #144] @ 3c9f4 <__cxa_atexit@plt+0x30244> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #140] @ 3c9f8 <__cxa_atexit@plt+0x30248> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #12]! │ │ │ │ + sub r7, r3, #62 @ 0x3e │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + stmdb r6, {r1, r8} │ │ │ │ + mov r1, r6 │ │ │ │ + str r0, [r1, #12]! │ │ │ │ + mov r0, r6 │ │ │ │ + str r2, [r0, #24]! │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + str r1, [r6, #56] @ 0x38 │ │ │ │ + sub r7, r3, #18 │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 3f5f8 <__cxa_atexit@plt+0x32e48> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + b 3ff6e4 <__cxa_atexit@plt+0x3f2f34> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ + ldr r7, [pc, #24] @ 3c9e4 <__cxa_atexit@plt+0x30234> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #68 @ 0x44 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - adcseq r7, sp, #184, 18 @ 0x2e0000 │ │ │ │ - adcseq r7, sp, #188, 18 @ 0x2f0000 │ │ │ │ - adcseq r7, sp, #200, 22 @ 0x32000 │ │ │ │ - adcseq r7, sp, #4, 22 @ 0x1000 │ │ │ │ - adcseq r7, sp, #184, 22 @ 0x2e000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3f690 <__cxa_atexit@plt+0x32ee0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3f6a4 <__cxa_atexit@plt+0x32ef4> │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - sub r9, r3, #13 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr lr, [pc, #116] @ 3f6b8 <__cxa_atexit@plt+0x32f08> │ │ │ │ + bx r0 │ │ │ │ + adcseq sl, sp, #36, 12 @ 0x2400000 │ │ │ │ + addseq r7, ip, #32, 22 @ 0x8000 │ │ │ │ + @ instruction: 0xffff0d24 │ │ │ │ + @ instruction: 0xffff5124 │ │ │ │ + @ instruction: 0xffff0c80 │ │ │ │ + @ instruction: 0xffff0ddc │ │ │ │ + @ instruction: 0xffff0ea4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3ca4c <__cxa_atexit@plt+0x3029c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 3ca54 <__cxa_atexit@plt+0x302a4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - sub r1, r3, #25 │ │ │ │ - ldr r0, [pc, #108] @ 3f6bc <__cxa_atexit@plt+0x32f0c> │ │ │ │ + ldr r0, [pc, #48] @ 3ca58 <__cxa_atexit@plt+0x302a8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #3 │ │ │ │ - ldr r8, [pc, #100] @ 3f6c0 <__cxa_atexit@plt+0x32f10> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [pc, #96] @ 3f6c4 <__cxa_atexit@plt+0x32f14> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #3 │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - add r2, r6, #20 │ │ │ │ - stm r2, {r0, r1, lr} │ │ │ │ - str r9, [r6, #32] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ 3f6b4 <__cxa_atexit@plt+0x32f04> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 3ca5c <__cxa_atexit@plt+0x302ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r7, sp, #244, 16 @ 0xf40000 │ │ │ │ - adcseq r7, sp, #220, 16 @ 0xdc0000 │ │ │ │ - adcseq r7, sp, #232, 20 @ 0xe8000 │ │ │ │ - adcseq r7, sp, #36, 20 @ 0x24000 │ │ │ │ - adcseq r7, sp, #216, 20 @ 0xd8000 │ │ │ │ - addseq r6, ip, #12, 2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r7, [pc, #8] @ 3f6f0 <__cxa_atexit@plt+0x32f40> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - b 3f090 <__cxa_atexit@plt+0x328e0> │ │ │ │ - adcseq r7, sp, #24, 18 @ 0x60000 │ │ │ │ - addseq r6, ip, #228 @ 0xe4 │ │ │ │ + adcseq sl, sp, #48, 10 @ 0xc000000 │ │ │ │ + adcseq sl, sp, #44, 10 @ 0xb000000 │ │ │ │ + adcseq sl, sp, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3f740 <__cxa_atexit@plt+0x32f90> │ │ │ │ - ldr r2, [pc, #52] @ 3f748 <__cxa_atexit@plt+0x32f98> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ + bhi 3ca9c <__cxa_atexit@plt+0x302ec> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ - ldr r1, [pc, #40] @ 3f74c <__cxa_atexit@plt+0x32f9c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 3f750 <__cxa_atexit@plt+0x32fa0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ + ldr r2, [pc, #32] @ 3caa4 <__cxa_atexit@plt+0x302f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #24] @ 3caa8 <__cxa_atexit@plt+0x302f8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ - b 3f090 <__cxa_atexit@plt+0x328e0> │ │ │ │ + b 3ff6ec <__cxa_atexit@plt+0x3f2f3c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - adcseq r7, sp, #44, 16 @ 0x2c0000 │ │ │ │ - adcseq r7, sp, #64, 16 @ 0x400000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 3f77c <__cxa_atexit@plt+0x32fcc> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 3f790 <__cxa_atexit@plt+0x32fe0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - adcseq r7, sp, #112, 18 @ 0x1c0000 │ │ │ │ - addseq r6, ip, #68 @ 0x44 │ │ │ │ + adcseq sl, sp, #204, 8 @ 0xcc000000 │ │ │ │ + adcseq sl, sp, #196, 8 @ 0xc4000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 3f814 <__cxa_atexit@plt+0x33064> │ │ │ │ + bhi 3cae0 <__cxa_atexit@plt+0x30330> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 3cae8 <__cxa_atexit@plt+0x30338> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq sl, sp, #128, 8 @ 0x80000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #16 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3f820 <__cxa_atexit@plt+0x33070> │ │ │ │ - ldr lr, [pc, #104] @ 3f830 <__cxa_atexit@plt+0x33080> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #96] @ 3f834 <__cxa_atexit@plt+0x33084> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ + bcc 3cb50 <__cxa_atexit@plt+0x303a0> │ │ │ │ + ldr r1, [pc, #80] @ 3cb60 <__cxa_atexit@plt+0x303b0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ - ldr r2, [pc, #80] @ 3f838 <__cxa_atexit@plt+0x33088> │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #60] @ 3cb64 <__cxa_atexit@plt+0x303b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #52] @ 3cb68 <__cxa_atexit@plt+0x303b8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + adcseq sl, sp, #28, 10 @ 0x7000000 │ │ │ │ + adcseq sl, sp, #24, 8 @ 0x18000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3cbbc <__cxa_atexit@plt+0x3040c> │ │ │ │ + ldr r2, [pc, #56] @ 3cbcc <__cxa_atexit@plt+0x3041c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - str r1, [sl, #8] │ │ │ │ - str r0, [sl, #12] │ │ │ │ - ldr r5, [pc, #60] @ 3f83c <__cxa_atexit@plt+0x3308c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [pc, #44] @ 3cbd0 <__cxa_atexit@plt+0x30420> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + rsbeq r0, r9, #43253760 @ 0x2940000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 3cc38 <__cxa_atexit@plt+0x30488> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 3cc44 <__cxa_atexit@plt+0x30494> │ │ │ │ + ldr r1, [pc, #80] @ 3cc54 <__cxa_atexit@plt+0x304a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 3cc58 <__cxa_atexit@plt+0x304a8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - add r2, r5, #153 @ 0x99 │ │ │ │ - add r9, r2, #256 @ 0x100 │ │ │ │ - add r8, r5, #201 @ 0xc9 │ │ │ │ - mov r5, r3 │ │ │ │ - b 436b8 <__cxa_atexit@plt+0x36f08> │ │ │ │ - mov r6, sl │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 3cc5c <__cxa_atexit@plt+0x304ac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - adcseq r7, sp, #124, 14 @ 0x1f00000 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - adcseq r7, sp, #84, 14 @ 0x1500000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + adcseq sl, sp, #76, 6 @ 0x30000001 │ │ │ │ + adcseq sl, sp, #56, 8 @ 0x38000000 │ │ │ │ + adcseq sl, sp, #40, 6 @ 0xa0000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3f874 <__cxa_atexit@plt+0x330c4> │ │ │ │ - ldr r2, [pc, #28] @ 3f880 <__cxa_atexit@plt+0x330d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r7, sp, #36, 16 @ 0x240000 │ │ │ │ - addseq r5, ip, #100, 20 @ 0x64000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3f8b8 <__cxa_atexit@plt+0x33108> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 3f8c0 <__cxa_atexit@plt+0x33110> │ │ │ │ + bcc 3ccc4 <__cxa_atexit@plt+0x30514> │ │ │ │ + ldr r2, [pc, #80] @ 3ccd4 <__cxa_atexit@plt+0x30524> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #60] @ 3ccd8 <__cxa_atexit@plt+0x30528> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 14b56c <__cxa_atexit@plt+0x13edbc> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, #52] @ 3ccdc <__cxa_atexit@plt+0x3052c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r7, sp, #168, 12 @ 0xa800000 │ │ │ │ - addseq r5, ip, #36, 30 @ 0x90 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq sl, sp, #168, 6 @ 0xa0000002 │ │ │ │ + adcseq sl, sp, #164, 4 @ 0x4000000a │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r8, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 3f954 <__cxa_atexit@plt+0x331a4> │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3cd48 <__cxa_atexit@plt+0x30598> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #40 @ 0x28 │ │ │ │ + add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3f95c <__cxa_atexit@plt+0x331ac> │ │ │ │ - ldr r2, [pc, #116] @ 3f970 <__cxa_atexit@plt+0x331c0> │ │ │ │ + bcc 3cd54 <__cxa_atexit@plt+0x305a4> │ │ │ │ + ldr r2, [pc, #84] @ 3cd64 <__cxa_atexit@plt+0x305b4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #112] @ 3f974 <__cxa_atexit@plt+0x331c4> │ │ │ │ + ldr r1, [pc, #80] @ 3cd68 <__cxa_atexit@plt+0x305b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr lr, [pc, #92] @ 3f978 <__cxa_atexit@plt+0x331c8> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r3, [r8, #36] @ 0x24 │ │ │ │ - ldr r2, [pc, #80] @ 3f97c <__cxa_atexit@plt+0x331cc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r3, [pc, #72] @ 3f980 <__cxa_atexit@plt+0x331d0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r1, [r8, #8] │ │ │ │ - add r1, r8, #12 │ │ │ │ - stm r1, {r0, r3, r8} │ │ │ │ - str r2, [r8, #24] │ │ │ │ - str lr, [r8, #28]! │ │ │ │ - sub r9, r6, #18 │ │ │ │ - b 104364 <__cxa_atexit@plt+0xf7bb4> │ │ │ │ - mov r6, r8 │ │ │ │ - b 3f964 <__cxa_atexit@plt+0x331b4> │ │ │ │ - mov r5, #40 @ 0x28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r8, [pc, #60] @ 3cd6c <__cxa_atexit@plt+0x305bc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - adcseq r7, sp, #76, 12 @ 0x4c00000 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - adcseq r7, sp, #212, 10 @ 0x35000000 │ │ │ │ - adcseq r7, sp, #20, 12 @ 0x1400000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq sl, sp, #56, 4 @ 0x80000003 │ │ │ │ + rsbeq r0, r9, #26214400 @ 0x1900000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 3fa14 <__cxa_atexit@plt+0x33264> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #32 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 3fa1c <__cxa_atexit@plt+0x3326c> │ │ │ │ - ldr r1, [pc, #128] @ 3fa38 <__cxa_atexit@plt+0x33288> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #124] @ 3fa3c <__cxa_atexit@plt+0x3328c> │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3cddc <__cxa_atexit@plt+0x3062c> │ │ │ │ + ldr lr, [pc, #84] @ 3cdec <__cxa_atexit@plt+0x3063c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [pc, #120] @ 3fa40 <__cxa_atexit@plt+0x33290> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r0, r6, #5 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - ldr r5, [pc, #100] @ 3fa44 <__cxa_atexit@plt+0x33294> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #3 │ │ │ │ - ldr r1, [pc, #92] @ 3fa48 <__cxa_atexit@plt+0x33298> │ │ │ │ + ldr r1, [pc, #80] @ 3cdf0 <__cxa_atexit@plt+0x30640> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str sl, [r2, #8] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r5, [r2, #24] │ │ │ │ - str r2, [r2, #28] │ │ │ │ - ldr r0, [pc, #64] @ 3fa4c <__cxa_atexit@plt+0x3329c> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ 3cdf4 <__cxa_atexit@plt+0x30644> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + adcseq sl, sp, #172, 4 @ 0xc000000a │ │ │ │ + adcseq sl, sp, #144, 2 @ 0x24 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3ce48 <__cxa_atexit@plt+0x30698> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 3ce50 <__cxa_atexit@plt+0x306a0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 3ce54 <__cxa_atexit@plt+0x306a4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 3ce58 <__cxa_atexit@plt+0x306a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3fa24 <__cxa_atexit@plt+0x33274> │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 3fa34 <__cxa_atexit@plt+0x33284> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + adcseq sl, sp, #52, 2 │ │ │ │ + adcseq sl, sp, #48, 2 │ │ │ │ + adcseq sl, sp, #252, 2 @ 0x3f │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3ce9c <__cxa_atexit@plt+0x306ec> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 3cea4 <__cxa_atexit@plt+0x306f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #28] @ 3cea8 <__cxa_atexit@plt+0x306f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #217 @ 0xd9 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r5, ip, #212, 26 @ 0x3500 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - addseq r5, ip, #132, 24 @ 0x8400 │ │ │ │ - adcseq r7, sp, #164, 12 @ 0xa400000 │ │ │ │ - adcseq r7, sp, #148, 12 @ 0x9400000 │ │ │ │ - addseq r5, ip, #64, 24 @ 0x4000 │ │ │ │ - addseq r5, ip, #244, 22 @ 0x3d000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 3fa74 <__cxa_atexit@plt+0x332c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 101684 <__cxa_atexit@plt+0xf4ed4> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - addseq r5, ip, #204, 22 @ 0x33000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 3fae4 <__cxa_atexit@plt+0x33334> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3fb20 <__cxa_atexit@plt+0x33370> │ │ │ │ - ldr lr, [pc, #172] @ 3fb58 <__cxa_atexit@plt+0x333a8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r9, [pc, #160] @ 3fb5c <__cxa_atexit@plt+0x333ac> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - sub r2, r3, #17 │ │ │ │ - ldr r8, [pc, #152] @ 3fb60 <__cxa_atexit@plt+0x333b0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stmib r6, {r9, lr} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - b 3fb14 <__cxa_atexit@plt+0x33364> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 3fb30 <__cxa_atexit@plt+0x33380> │ │ │ │ - ldr r7, [pc, #80] @ 3fb4c <__cxa_atexit@plt+0x3339c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #72] @ 3fb50 <__cxa_atexit@plt+0x333a0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ + adcseq sl, sp, #208 @ 0xd0 │ │ │ │ + adcseq sl, sp, #200 @ 0xc8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3cee0 <__cxa_atexit@plt+0x30730> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 3cee8 <__cxa_atexit@plt+0x30738> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #60] @ 3fb64 <__cxa_atexit@plt+0x333b4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - b 3fb3c <__cxa_atexit@plt+0x3338c> │ │ │ │ - ldr r6, [pc, #28] @ 3fb54 <__cxa_atexit@plt+0x333a4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - addseq r5, ip, #80, 22 @ 0x14000 │ │ │ │ - adcseq r7, sp, #120, 10 @ 0x1e000000 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - addseq r5, ip, #160, 22 @ 0x28000 │ │ │ │ - adcseq r7, sp, #196, 10 @ 0x31000000 │ │ │ │ - adcseq r7, sp, #128, 12 @ 0x8000000 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq r5, ip, #220, 20 @ 0xdc000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + adcseq sl, sp, #128 @ 0x80 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 3fbd0 <__cxa_atexit@plt+0x33420> │ │ │ │ - ldr lr, [pc, #84] @ 3fbe8 <__cxa_atexit@plt+0x33438> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r9, [pc, #72] @ 3fbec <__cxa_atexit@plt+0x3343c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - sub r2, r6, #17 │ │ │ │ - ldr r8, [pc, #64] @ 3fbf0 <__cxa_atexit@plt+0x33440> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stmib r3, {r9, lr} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - sub r7, r6, #5 │ │ │ │ + bcc 3cf50 <__cxa_atexit@plt+0x307a0> │ │ │ │ + ldr r1, [pc, #80] @ 3cf60 <__cxa_atexit@plt+0x307b0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #60] @ 3cf64 <__cxa_atexit@plt+0x307b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #52] @ 3cf68 <__cxa_atexit@plt+0x307b8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 3fbf4 <__cxa_atexit@plt+0x33444> │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + adcseq sl, sp, #28, 2 │ │ │ │ + adcseq sl, sp, #24 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3cfbc <__cxa_atexit@plt+0x3080c> │ │ │ │ + ldr r2, [pc, #56] @ 3cfcc <__cxa_atexit@plt+0x3081c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [pc, #44] @ 3cfd0 <__cxa_atexit@plt+0x30820> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - addseq r5, ip, #184, 20 @ 0xb8000 │ │ │ │ - adcseq r7, sp, #220, 8 @ 0xdc000000 │ │ │ │ - adcseq r7, sp, #152, 10 @ 0x26000000 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - addseq r5, ip, #76, 20 @ 0x4c000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 3fc44 <__cxa_atexit@plt+0x33494> │ │ │ │ - ldr r7, [pc, #56] @ 3fc5c <__cxa_atexit@plt+0x334ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #48] @ 3fc60 <__cxa_atexit@plt+0x334b0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 3fc64 <__cxa_atexit@plt+0x334b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - addseq r5, ip, #40, 20 @ 0x28000 │ │ │ │ - adcseq r7, sp, #80, 8 @ 0x50000000 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - addseq r5, ip, #108, 22 @ 0x1b000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r7, [pc, #8] @ 3fc90 <__cxa_atexit@plt+0x334e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - b 3f090 <__cxa_atexit@plt+0x328e0> │ │ │ │ - adcseq r7, sp, #236, 4 @ 0xc000000e │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 3fccc <__cxa_atexit@plt+0x3351c> │ │ │ │ - ldr r3, [pc, #40] @ 3fce4 <__cxa_atexit@plt+0x33534> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9, sl} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 3fce8 <__cxa_atexit@plt+0x33538> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - adcseq r7, sp, #132, 8 @ 0x84000000 │ │ │ │ - addseq r5, ip, #68, 22 @ 0x11000 │ │ │ │ - rsbeq sp, r8, #8126464 @ 0x7c0000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq sp, r8, #104, 14 @ 0x1a00000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq sp, r8, #46399488 @ 0x2c40000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq sp, r8, #65798144 @ 0x3ec0000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - addseq r5, ip, #196, 24 @ 0xc400 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 3fda4 <__cxa_atexit@plt+0x335f4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 3fd9c <__cxa_atexit@plt+0x335ec> │ │ │ │ - ldr r3, [pc, #44] @ 3fdac <__cxa_atexit@plt+0x335fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 3fdb0 <__cxa_atexit@plt+0x33600> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b 3eb7cc <__cxa_atexit@plt+0x3df01c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - addseq r5, ip, #132, 24 @ 0x8400 │ │ │ │ - adcseq r7, sp, #112, 2 │ │ │ │ - addseq r5, ip, #180, 24 @ 0xb400 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 3fe0c <__cxa_atexit@plt+0x3365c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 3fe04 <__cxa_atexit@plt+0x33654> │ │ │ │ - ldr r3, [pc, #44] @ 3fe14 <__cxa_atexit@plt+0x33664> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 3fe18 <__cxa_atexit@plt+0x33668> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b 3eb7cc <__cxa_atexit@plt+0x3df01c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - addseq r5, ip, #116, 24 @ 0x7400 │ │ │ │ - adcseq r7, sp, #8, 2 │ │ │ │ - addseq r5, ip, #164, 24 @ 0xa400 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 3fe74 <__cxa_atexit@plt+0x336c4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 3fe6c <__cxa_atexit@plt+0x336bc> │ │ │ │ - ldr r3, [pc, #44] @ 3fe7c <__cxa_atexit@plt+0x336cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 3fe80 <__cxa_atexit@plt+0x336d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b 3eb7cc <__cxa_atexit@plt+0x3df01c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - addseq r5, ip, #100, 24 @ 0x6400 │ │ │ │ - adcseq r7, sp, #160 @ 0xa0 │ │ │ │ - addseq r5, ip, #148, 24 @ 0x9400 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 3fedc <__cxa_atexit@plt+0x3372c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 3fed4 <__cxa_atexit@plt+0x33724> │ │ │ │ - ldr r3, [pc, #44] @ 3fee4 <__cxa_atexit@plt+0x33734> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 3fee8 <__cxa_atexit@plt+0x33738> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b 3eb7cc <__cxa_atexit@plt+0x3df01c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - addseq r5, ip, #84, 24 @ 0x5400 │ │ │ │ - adcseq r7, sp, #56 @ 0x38 │ │ │ │ - addseq r5, ip, #132, 24 @ 0x8400 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 3ff44 <__cxa_atexit@plt+0x33794> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 3ff3c <__cxa_atexit@plt+0x3378c> │ │ │ │ - ldr r3, [pc, #44] @ 3ff4c <__cxa_atexit@plt+0x3379c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 3ff50 <__cxa_atexit@plt+0x337a0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b 3eb7cc <__cxa_atexit@plt+0x3df01c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - addseq r5, ip, #68, 24 @ 0x4400 │ │ │ │ - adcseq r6, sp, #208, 30 @ 0x340 │ │ │ │ - addseq r5, ip, #60, 24 @ 0x3c00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 3ffac <__cxa_atexit@plt+0x337fc> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 3ffa4 <__cxa_atexit@plt+0x337f4> │ │ │ │ - ldr r3, [pc, #44] @ 3ffb4 <__cxa_atexit@plt+0x33804> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 3ffb8 <__cxa_atexit@plt+0x33808> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b 3eb7d4 <__cxa_atexit@plt+0x3df024> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - addseq r5, ip, #192, 18 @ 0x300000 │ │ │ │ - adcseq r6, sp, #104, 30 @ 0x1a0 │ │ │ │ - addseq r5, ip, #244, 22 @ 0x3d000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 40014 <__cxa_atexit@plt+0x33864> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 4000c <__cxa_atexit@plt+0x3385c> │ │ │ │ - ldr r3, [pc, #44] @ 4001c <__cxa_atexit@plt+0x3386c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 40020 <__cxa_atexit@plt+0x33870> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b 3eb7d4 <__cxa_atexit@plt+0x3df024> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - addseq r5, ip, #144, 18 @ 0x240000 │ │ │ │ - adcseq r6, sp, #0, 30 │ │ │ │ - addseq r5, ip, #172, 22 @ 0x2b000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 4007c <__cxa_atexit@plt+0x338cc> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 40074 <__cxa_atexit@plt+0x338c4> │ │ │ │ - ldr r3, [pc, #44] @ 40084 <__cxa_atexit@plt+0x338d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 40088 <__cxa_atexit@plt+0x338d8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b 3eb7d4 <__cxa_atexit@plt+0x3df024> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - addseq r5, ip, #96, 18 @ 0x180000 │ │ │ │ - adcseq r6, sp, #152, 28 @ 0x980 │ │ │ │ - mov r7, r6 │ │ │ │ - ldm r5, {r3, r9, sl} │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #68 @ 0x44 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 40108 <__cxa_atexit@plt+0x33958> │ │ │ │ - ldr r8, [pc, #120] @ 40124 <__cxa_atexit@plt+0x33974> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add ip, r5, #12 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - str r8, [r7, #4]! │ │ │ │ - str r3, [r7, #8] │ │ │ │ - str r1, [r7, #12] │ │ │ │ - mov lr, r7 │ │ │ │ - ldr r8, [pc, #88] @ 40128 <__cxa_atexit@plt+0x33978> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [lr, #16]! │ │ │ │ - str sl, [r7, #24] │ │ │ │ - str r9, [r7, #28] │ │ │ │ - str r3, [r7, #32] │ │ │ │ - add r3, r7, #36 @ 0x24 │ │ │ │ - stm r3, {r0, r2, r7, ip} │ │ │ │ - str r1, [r7, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #56] @ 4012c <__cxa_atexit@plt+0x3397c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r7, #56 @ 0x38 │ │ │ │ - stm r1, {r0, r7, lr} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 40130 <__cxa_atexit@plt+0x33980> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r3, r9, sl} │ │ │ │ - mov r3, #68 @ 0x44 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - andeq r1, r0, r8, ror r4 │ │ │ │ - adcseq r6, sp, #88, 28 @ 0x580 │ │ │ │ - addseq r5, ip, #36, 22 @ 0x9000 │ │ │ │ - addseq r5, ip, #108, 20 @ 0x6c000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 401a8 <__cxa_atexit@plt+0x339f8> │ │ │ │ - ldr r2, [pc, #92] @ 401b0 <__cxa_atexit@plt+0x33a00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #84] @ 401b4 <__cxa_atexit@plt+0x33a04> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 4018c <__cxa_atexit@plt+0x339dc> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 40198 <__cxa_atexit@plt+0x339e8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r7, [pc, #24] @ 401b8 <__cxa_atexit@plt+0x33a08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - adcseq r6, sp, #240, 26 @ 0x3c00 │ │ │ │ - addseq r5, ip, #8, 20 @ 0x8000 │ │ │ │ - addseq r5, ip, #228, 18 @ 0x390000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - ldreq r7, [r7, #2] │ │ │ │ - ldrne r7, [pc, #8] @ 401e4 <__cxa_atexit@plt+0x33a34> │ │ │ │ - addne r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - addseq r5, ip, #204, 18 @ 0x330000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 40234 <__cxa_atexit@plt+0x33a84> │ │ │ │ - ldr r2, [pc, #56] @ 4023c <__cxa_atexit@plt+0x33a8c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 40240 <__cxa_atexit@plt+0x33a90> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 40244 <__cxa_atexit@plt+0x33a94> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb654 <__cxa_atexit@plt+0x3deea4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - addseq r5, ip, #4, 14 @ 0x100000 │ │ │ │ - adcseq r6, sp, #64, 26 @ 0x1000 │ │ │ │ - adcseq r6, sp, #28, 26 @ 0x700 │ │ │ │ - addseq r5, ip, #88, 18 @ 0x160000 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + rsbeq r0, r9, #-1275068414 @ 0xb4000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #20 │ │ │ │ + sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 402c8 <__cxa_atexit@plt+0x33b18> │ │ │ │ + bhi 3d038 <__cxa_atexit@plt+0x30888> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 402d4 <__cxa_atexit@plt+0x33b24> │ │ │ │ - ldr r9, [pc, #104] @ 402e4 <__cxa_atexit@plt+0x33b34> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #100] @ 402e8 <__cxa_atexit@plt+0x33b38> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ 402ec <__cxa_atexit@plt+0x33b3c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [pc, #76] @ 402f0 <__cxa_atexit@plt+0x33b40> │ │ │ │ + bcc 3d044 <__cxa_atexit@plt+0x30894> │ │ │ │ + ldr r1, [pc, #80] @ 3d054 <__cxa_atexit@plt+0x308a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #12]! │ │ │ │ - str r3, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 3d058 <__cxa_atexit@plt+0x308a8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 3d05c <__cxa_atexit@plt+0x308ac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 3eb7dc <__cxa_atexit@plt+0x3df02c> │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - adcseq r6, sp, #192, 24 @ 0xc000 │ │ │ │ - adcseq r6, sp, #244, 24 @ 0xf400 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 40340 <__cxa_atexit@plt+0x33b90> │ │ │ │ - ldr r2, [pc, #56] @ 40348 <__cxa_atexit@plt+0x33b98> │ │ │ │ + adcseq r9, sp, #76, 30 @ 0x130 │ │ │ │ + adcseq sl, sp, #56 @ 0x38 │ │ │ │ + adcseq r9, sp, #40, 30 @ 0xa0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3d0c4 <__cxa_atexit@plt+0x30914> │ │ │ │ + ldr r2, [pc, #80] @ 3d0d4 <__cxa_atexit@plt+0x30924> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 4034c <__cxa_atexit@plt+0x33b9c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 40350 <__cxa_atexit@plt+0x33ba0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #60] @ 3d0d8 <__cxa_atexit@plt+0x30928> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb654 <__cxa_atexit@plt+0x3deea4> │ │ │ │ + ldr lr, [pc, #52] @ 3d0dc <__cxa_atexit@plt+0x3092c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq r5, ip, #248, 10 @ 0x3e000000 │ │ │ │ - adcseq r6, sp, #52, 24 @ 0x3400 │ │ │ │ - adcseq r6, sp, #16, 24 @ 0x1000 │ │ │ │ - addseq r5, ip, #108, 16 @ 0x6c0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq r9, sp, #168, 30 @ 0x2a0 │ │ │ │ + adcseq r9, sp, #164, 28 @ 0xa40 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 403c8 <__cxa_atexit@plt+0x33c18> │ │ │ │ - ldr r2, [pc, #92] @ 403d0 <__cxa_atexit@plt+0x33c20> │ │ │ │ + bhi 3d148 <__cxa_atexit@plt+0x30998> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3d154 <__cxa_atexit@plt+0x309a4> │ │ │ │ + ldr r2, [pc, #84] @ 3d164 <__cxa_atexit@plt+0x309b4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #84] @ 403d4 <__cxa_atexit@plt+0x33c24> │ │ │ │ + ldr r1, [pc, #80] @ 3d168 <__cxa_atexit@plt+0x309b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 403ac <__cxa_atexit@plt+0x33bfc> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 403b8 <__cxa_atexit@plt+0x33c08> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #60] @ 3d16c <__cxa_atexit@plt+0x309bc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r7, [pc, #24] @ 403d8 <__cxa_atexit@plt+0x33c28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - adcseq r6, sp, #208, 22 @ 0x34000 │ │ │ │ - addseq r5, ip, #8, 16 @ 0x80000 │ │ │ │ - addseq r5, ip, #228, 14 @ 0x3900000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - ldreq r7, [r7, #2] │ │ │ │ - ldrne r7, [pc, #8] @ 40404 <__cxa_atexit@plt+0x33c54> │ │ │ │ - addne r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - addseq r5, ip, #204, 14 @ 0x3300000 │ │ │ │ - addseq r5, ip, #216, 14 @ 0x3600000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 4047c <__cxa_atexit@plt+0x33ccc> │ │ │ │ - ldr r2, [pc, #92] @ 40484 <__cxa_atexit@plt+0x33cd4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #84] @ 40488 <__cxa_atexit@plt+0x33cd8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 40460 <__cxa_atexit@plt+0x33cb0> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 4046c <__cxa_atexit@plt+0x33cbc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r7, [pc, #24] @ 4048c <__cxa_atexit@plt+0x33cdc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - adcseq r6, sp, #28, 22 @ 0x7000 │ │ │ │ - addseq r5, ip, #116, 14 @ 0x1d00000 │ │ │ │ - addseq r5, ip, #80, 14 @ 0x1400000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - ldreq r7, [r7, #2] │ │ │ │ - ldrne r7, [pc, #8] @ 404b8 <__cxa_atexit@plt+0x33d08> │ │ │ │ - addne r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - addseq r5, ip, #56, 14 @ 0xe00000 │ │ │ │ - addseq r5, ip, #52, 14 @ 0xd00000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 4054c <__cxa_atexit@plt+0x33d9c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 40558 <__cxa_atexit@plt+0x33da8> │ │ │ │ - ldr lr, [pc, #120] @ 40568 <__cxa_atexit@plt+0x33db8> │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq r9, sp, #56, 28 @ 0x380 │ │ │ │ + rsbeq r0, r9, #268435458 @ 0x10000002 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3d1dc <__cxa_atexit@plt+0x30a2c> │ │ │ │ + ldr lr, [pc, #84] @ 3d1ec <__cxa_atexit@plt+0x30a3c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #116] @ 4056c <__cxa_atexit@plt+0x33dbc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r9, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - ldr sl, [pc, #92] @ 40570 <__cxa_atexit@plt+0x33dc0> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr ip, [pc, #88] @ 40574 <__cxa_atexit@plt+0x33dc4> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str sl, [r2, #4]! │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str ip, [r5, #-40] @ 0xffffffd8 │ │ │ │ - str r2, [r5, #-36] @ 0xffffffdc │ │ │ │ - str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb7e4 <__cxa_atexit@plt+0x3df034> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r1, [pc, #80] @ 3d1f0 <__cxa_atexit@plt+0x30a40> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ 3d1f4 <__cxa_atexit@plt+0x30a44> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - adcseq r6, sp, #88, 20 @ 0x58000 │ │ │ │ - @ instruction: 0xfffffe48 │ │ │ │ - adcseq r6, sp, #124, 20 @ 0x7c000 │ │ │ │ - addseq r5, ip, #104, 12 @ 0x6800000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 4059c <__cxa_atexit@plt+0x33dec> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 405dc <__cxa_atexit@plt+0x33e2c> │ │ │ │ - ldr r2, [pc, #56] @ 405ec <__cxa_atexit@plt+0x33e3c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r1, [pc, #48] @ 405f0 <__cxa_atexit@plt+0x33e40> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb7ec <__cxa_atexit@plt+0x3df03c> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe5c │ │ │ │ - adcseq r6, sp, #216, 18 @ 0x360000 │ │ │ │ - addseq r5, ip, #252, 10 @ 0x3f000000 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + adcseq r9, sp, #172, 28 @ 0xac0 │ │ │ │ + adcseq r9, sp, #144, 26 @ 0x2400 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4067c <__cxa_atexit@plt+0x33ecc> │ │ │ │ - ldr lr, [pc, #112] @ 40684 <__cxa_atexit@plt+0x33ed4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr sl, [r7, #16] │ │ │ │ - ldr r0, [r7, #24] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #88] @ 40688 <__cxa_atexit@plt+0x33ed8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r2, [pc, #80] @ 4068c <__cxa_atexit@plt+0x33edc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r2, [r7, #36] @ 0x24 │ │ │ │ - str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r1, [r7, #40] @ 0x28 │ │ │ │ - str r2, [r5, #-44] @ 0xffffffd4 │ │ │ │ - ldr r8, [r7, #32] │ │ │ │ - str r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r2, [r7, #28] │ │ │ │ - str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str ip, [r5, #-28] @ 0xffffffe4 │ │ │ │ - sub lr, r5, #24 │ │ │ │ - stm lr, {r2, r9, sl} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - adcseq r6, sp, #32, 18 @ 0x80000 │ │ │ │ - adcseq r6, sp, #92, 18 @ 0x170000 │ │ │ │ - addseq r5, ip, #96, 10 @ 0x18000000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [r2, #16]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 406bc <__cxa_atexit@plt+0x33f0c> │ │ │ │ - add r5, r5, #28 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #24 │ │ │ │ - cmp r0, sl │ │ │ │ - bcc 40710 <__cxa_atexit@plt+0x33f60> │ │ │ │ - ldr r0, [pc, #76] @ 40720 <__cxa_atexit@plt+0x33f70> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr ip, [r5, #20] │ │ │ │ - ldr lr, [r5, #24] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - ldr r0, [pc, #52] @ 40724 <__cxa_atexit@plt+0x33f74> │ │ │ │ + bhi 3d248 <__cxa_atexit@plt+0x30a98> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr lr, [pc, #52] @ 3d250 <__cxa_atexit@plt+0x30aa0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #48] @ 3d254 <__cxa_atexit@plt+0x30aa4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r5, r5, #16 │ │ │ │ - stm r5, {r0, r1, r6} │ │ │ │ - str r9, [r6, #8] │ │ │ │ - add r0, r6, #12 │ │ │ │ - stm r0, {r3, ip, lr} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, sl │ │ │ │ - b 3eb7dc <__cxa_atexit@plt+0x3df02c> │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, sl │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffdf0 │ │ │ │ - adcseq r6, sp, #168, 16 @ 0xa80000 │ │ │ │ - addseq r5, ip, #80, 6 @ 0x40000001 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 407ac <__cxa_atexit@plt+0x33ffc> │ │ │ │ - ldr r2, [pc, #108] @ 407b4 <__cxa_atexit@plt+0x34004> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #100] @ 407b8 <__cxa_atexit@plt+0x34008> │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + ldr r1, [pc, #40] @ 3d258 <__cxa_atexit@plt+0x30aa8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 40780 <__cxa_atexit@plt+0x33fd0> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 40794 <__cxa_atexit@plt+0x33fe4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r1, r5, #16 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 407bc <__cxa_atexit@plt+0x3400c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #24] @ 407c0 <__cxa_atexit@plt+0x34010> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ + b 3ff6cc <__cxa_atexit@plt+0x3f2f1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - adcseq r6, sp, #252, 14 @ 0x3f00000 │ │ │ │ - addseq r5, ip, #228, 4 @ 0x4000000e │ │ │ │ - addseq r5, ip, #216, 4 @ 0x8000000d │ │ │ │ - addseq r5, ip, #180, 4 @ 0x4000000b │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 407f0 <__cxa_atexit@plt+0x34040> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 40808 <__cxa_atexit@plt+0x34058> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #8] @ 4080c <__cxa_atexit@plt+0x3405c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - addseq r5, ip, #136, 4 @ 0x80000008 │ │ │ │ - addseq r5, ip, #124, 4 @ 0xc0000007 │ │ │ │ - addseq r5, ip, #16, 4 │ │ │ │ + adcseq r9, sp, #52, 26 @ 0xd00 │ │ │ │ + adcseq r9, sp, #48, 26 @ 0xc00 │ │ │ │ + adcseq r9, sp, #252, 26 @ 0x3f00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 40894 <__cxa_atexit@plt+0x340e4> │ │ │ │ - ldr r2, [pc, #108] @ 4089c <__cxa_atexit@plt+0x340ec> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3d2b8 <__cxa_atexit@plt+0x30b08> │ │ │ │ + ldr r2, [pc, #48] @ 3d2c8 <__cxa_atexit@plt+0x30b18> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #100] @ 408a0 <__cxa_atexit@plt+0x340f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 40868 <__cxa_atexit@plt+0x340b8> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 4087c <__cxa_atexit@plt+0x340cc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 408a4 <__cxa_atexit@plt+0x340f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #24] @ 408a8 <__cxa_atexit@plt+0x340f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - adcseq r6, sp, #20, 14 @ 0x500000 │ │ │ │ - addseq r5, ip, #164, 2 @ 0x29 │ │ │ │ - addseq r5, ip, #152, 2 @ 0x26 │ │ │ │ - addseq r5, ip, #116, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 408d8 <__cxa_atexit@plt+0x34128> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 408f0 <__cxa_atexit@plt+0x34140> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #8] @ 408f4 <__cxa_atexit@plt+0x34144> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - addseq r5, ip, #72, 2 │ │ │ │ - addseq r5, ip, #60, 2 │ │ │ │ - addseq r5, ip, #8, 6 @ 0x20000000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r1, r6 │ │ │ │ - sub lr, r5, #16 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 409c0 <__cxa_atexit@plt+0x34210> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 409cc <__cxa_atexit@plt+0x3421c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #188] @ 409ec <__cxa_atexit@plt+0x3423c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr r0, [r7, #24] │ │ │ │ - ldr r7, [r7, #28] │ │ │ │ - ldr r3, [pc, #160] @ 409f0 <__cxa_atexit@plt+0x34240> │ │ │ │ + ldr r3, [pc, #44] @ 3d2cc <__cxa_atexit@plt+0x30b1c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r1, #4]! │ │ │ │ - str r0, [r1, #20] │ │ │ │ - ldr r0, [pc, #148] @ 409f4 <__cxa_atexit@plt+0x34244> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r7, [r1, #8] │ │ │ │ - str r0, [r1, #12]! │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - sub r0, r5, #84 @ 0x54 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 409dc <__cxa_atexit@plt+0x3422c> │ │ │ │ - ldr lr, [pc, #116] @ 409f8 <__cxa_atexit@plt+0x34248> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - ldr r1, [r2, #8] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r7, [r2, #16] │ │ │ │ - str lr, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r1, r3, r7} │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r2, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 409b4 <__cxa_atexit@plt+0x34204> │ │ │ │ - mov r7, r8 │ │ │ │ - b 40d40 <__cxa_atexit@plt+0x34590> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r2 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r6, sp, #32, 12 @ 0x2000000 │ │ │ │ - @ instruction: 0xfffffde0 │ │ │ │ - @ instruction: 0xfffffeb8 │ │ │ │ - @ instruction: 0x000003b8 │ │ │ │ - addseq r5, ip, #44, 2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 40a80 <__cxa_atexit@plt+0x342d0> │ │ │ │ - ldr r2, [pc, #108] @ 40a88 <__cxa_atexit@plt+0x342d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #100] @ 40a8c <__cxa_atexit@plt+0x342dc> │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + rsbeq r0, r9, #185 @ 0xb9 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3d318 <__cxa_atexit@plt+0x30b68> │ │ │ │ + ldr r1, [pc, #52] @ 3d328 <__cxa_atexit@plt+0x30b78> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 40a54 <__cxa_atexit@plt+0x342a4> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 40a68 <__cxa_atexit@plt+0x342b8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 40a90 <__cxa_atexit@plt+0x342e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #24] @ 40a94 <__cxa_atexit@plt+0x342e4> │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #36] @ 3d32c <__cxa_atexit@plt+0x30b7c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - adcseq r6, sp, #40, 10 @ 0xa000000 │ │ │ │ - addseq r5, ip, #192 @ 0xc0 │ │ │ │ - addseq r5, ip, #180 @ 0xb4 │ │ │ │ - addseq r5, ip, #144 @ 0x90 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 40ac4 <__cxa_atexit@plt+0x34314> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 40adc <__cxa_atexit@plt+0x3432c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #8] @ 40ae0 <__cxa_atexit@plt+0x34330> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - addseq r5, ip, #100 @ 0x64 │ │ │ │ - addseq r5, ip, #88 @ 0x58 │ │ │ │ - addseq r4, ip, #236, 30 @ 0x3b0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + adcseq r9, sp, #84, 26 @ 0x1500 │ │ │ │ + adcseq r9, sp, #68, 24 @ 0x4400 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 40b68 <__cxa_atexit@plt+0x343b8> │ │ │ │ - ldr r2, [pc, #108] @ 40b70 <__cxa_atexit@plt+0x343c0> │ │ │ │ + bhi 3d390 <__cxa_atexit@plt+0x30be0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3d39c <__cxa_atexit@plt+0x30bec> │ │ │ │ + ldr r2, [pc, #76] @ 3d3ac <__cxa_atexit@plt+0x30bfc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #100] @ 40b74 <__cxa_atexit@plt+0x343c4> │ │ │ │ + ldr r1, [pc, #72] @ 3d3b0 <__cxa_atexit@plt+0x30c00> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 40b3c <__cxa_atexit@plt+0x3438c> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 40b50 <__cxa_atexit@plt+0x343a0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ 3d3b4 <__cxa_atexit@plt+0x30c04> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 40b78 <__cxa_atexit@plt+0x343c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #24] @ 40b7c <__cxa_atexit@plt+0x343cc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - adcseq r6, sp, #64, 8 @ 0x40000000 │ │ │ │ - addseq r4, ip, #128, 30 @ 0x200 │ │ │ │ - addseq r4, ip, #116, 30 @ 0x1d0 │ │ │ │ - addseq r4, ip, #80, 30 @ 0x140 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 40bac <__cxa_atexit@plt+0x343fc> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 40bc4 <__cxa_atexit@plt+0x34414> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #8] @ 40bc8 <__cxa_atexit@plt+0x34418> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r4, ip, #36, 30 @ 0x90 │ │ │ │ - addseq r4, ip, #24, 30 @ 0x60 │ │ │ │ - addseq r5, ip, #52 @ 0x34 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r1, r6 │ │ │ │ - sub lr, r5, #16 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 40c94 <__cxa_atexit@plt+0x344e4> │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + adcseq r9, sp, #232, 22 @ 0x3a000 │ │ │ │ + rsbeq pc, r8, #884 @ 0x374 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #24 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 40ca0 <__cxa_atexit@plt+0x344f0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #188] @ 40cc0 <__cxa_atexit@plt+0x34510> │ │ │ │ + bcc 3d41c <__cxa_atexit@plt+0x30c6c> │ │ │ │ + ldr r2, [pc, #76] @ 3d42c <__cxa_atexit@plt+0x30c7c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 3d430 <__cxa_atexit@plt+0x30c80> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ 3d434 <__cxa_atexit@plt+0x30c84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr r0, [r7, #24] │ │ │ │ - ldr r7, [r7, #28] │ │ │ │ - ldr r3, [pc, #160] @ 40cc4 <__cxa_atexit@plt+0x34514> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r1, #4]! │ │ │ │ - str r0, [r1, #20] │ │ │ │ - ldr r0, [pc, #148] @ 40cc8 <__cxa_atexit@plt+0x34518> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r7, [r1, #8] │ │ │ │ - str r0, [r1, #12]! │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - sub r0, r5, #84 @ 0x54 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 40cb0 <__cxa_atexit@plt+0x34500> │ │ │ │ - ldr lr, [pc, #116] @ 40ccc <__cxa_atexit@plt+0x3451c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - ldr r1, [r2, #8] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r7, [r2, #16] │ │ │ │ - str lr, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r1, r3, r7} │ │ │ │ - add lr, r5, #20 │ │ │ │ - stm lr, {r2, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 40c88 <__cxa_atexit@plt+0x344d8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 40d40 <__cxa_atexit@plt+0x34590> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r2 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r6, sp, #76, 6 @ 0x30000001 │ │ │ │ - @ instruction: 0xfffffde0 │ │ │ │ - @ instruction: 0xfffffeb8 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - addseq r4, ip, #44, 30 @ 0xb0 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #68 @ 0x44 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 40d28 <__cxa_atexit@plt+0x34578> │ │ │ │ - ldr lr, [pc, #60] @ 40d30 <__cxa_atexit@plt+0x34580> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - str lr, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - stmib r5, {r0, r1, r2, r3, r7, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 40d1c <__cxa_atexit@plt+0x3456c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 40d40 <__cxa_atexit@plt+0x34590> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq r9, sp, #100, 24 @ 0x6400 │ │ │ │ + adcseq r9, sp, #76, 22 @ 0x13000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3d494 <__cxa_atexit@plt+0x30ce4> │ │ │ │ + ldr r2, [pc, #68] @ 3d4a0 <__cxa_atexit@plt+0x30cf0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 3d488 <__cxa_atexit@plt+0x30cd8> │ │ │ │ + mov r7, r9 │ │ │ │ + b 3d4ac <__cxa_atexit@plt+0x30cfc> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq r4, ip, #204, 28 @ 0xcc0 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 40da8 <__cxa_atexit@plt+0x345f8> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #116] @ 40dd0 <__cxa_atexit@plt+0x34620> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 40dbc <__cxa_atexit@plt+0x3460c> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 40da8 <__cxa_atexit@plt+0x345f8> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #68] @ 40dd4 <__cxa_atexit@plt+0x34624> │ │ │ │ + beq 3d530 <__cxa_atexit@plt+0x30d80> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 3d5d0 <__cxa_atexit@plt+0x30e20> │ │ │ │ + ldr r1, [pc, #592] @ 3d720 <__cxa_atexit@plt+0x30f70> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r5] │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 40dc8 <__cxa_atexit@plt+0x34618> │ │ │ │ - b 40e4c <__cxa_atexit@plt+0x3469c> │ │ │ │ - ldr r7, [pc, #40] @ 40dd8 <__cxa_atexit@plt+0x34628> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - adcseq r6, sp, #80, 2 │ │ │ │ - addseq r4, ip, #36, 28 @ 0x240 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 40e1c <__cxa_atexit@plt+0x3466c> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #52] @ 40e38 <__cxa_atexit@plt+0x34688> │ │ │ │ - add r1, pc, r1 │ │ │ │ + beq 3d66c <__cxa_atexit@plt+0x30ebc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 3d6d0 <__cxa_atexit@plt+0x30f20> │ │ │ │ + ldr lr, [pc, #552] @ 3d724 <__cxa_atexit@plt+0x30f74> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 40e30 <__cxa_atexit@plt+0x34680> │ │ │ │ - b 40e4c <__cxa_atexit@plt+0x3469c> │ │ │ │ - ldr r7, [pc, #24] @ 40e3c <__cxa_atexit@plt+0x3468c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - adcseq r6, sp, #220 @ 0xdc │ │ │ │ - addseq r4, ip, #192, 26 @ 0x3000 │ │ │ │ - andeq r0, r0, ip │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 40e80 <__cxa_atexit@plt+0x346d0> │ │ │ │ - ldr r2, [pc, #264] @ 40f68 <__cxa_atexit@plt+0x347b8> │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #4]! │ │ │ │ + str r7, [r1, #8] │ │ │ │ + str r2, [r1, #12] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r7, r3, #3 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble 3d674 <__cxa_atexit@plt+0x30ec4> │ │ │ │ + ldr r2, [pc, #512] @ 3d72c <__cxa_atexit@plt+0x30f7c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stmda r5, {r1, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq 40f3c <__cxa_atexit@plt+0x3478c> │ │ │ │ - mov r7, r3 │ │ │ │ - b 40f84 <__cxa_atexit@plt+0x347d4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #88 @ 0x58 │ │ │ │ - cmp r2, r8 │ │ │ │ - bcc 40f48 <__cxa_atexit@plt+0x34798> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #8] │ │ │ │ - ldr ip, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - ldr lr, [r5, #44] @ 0x2c │ │ │ │ - ldr sl, [r5, #48] @ 0x30 │ │ │ │ - ldr r9, [pc, #172] @ 40f6c <__cxa_atexit@plt+0x347bc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str sl, [r6, #20] │ │ │ │ - str ip, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - str fp, [r6, #40] @ 0x28 │ │ │ │ + b 3d67c <__cxa_atexit@plt+0x30ecc> │ │ │ │ + ldr r0, [pc, #472] @ 3d710 <__cxa_atexit@plt+0x30f60> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + str r0, [r5] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3d66c <__cxa_atexit@plt+0x30ebc> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #44 @ 0x2c │ │ │ │ + cmp r0, sl │ │ │ │ + bcc 3d6e0 <__cxa_atexit@plt+0x30f30> │ │ │ │ + ldr lr, [pc, #424] @ 3d714 <__cxa_atexit@plt+0x30f64> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #420] @ 3d718 <__cxa_atexit@plt+0x30f68> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ mov r0, r6 │ │ │ │ - ldr r1, [pc, #124] @ 40f70 <__cxa_atexit@plt+0x347c0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r0, #44]! @ 0x2c │ │ │ │ - str r0, [r6, #84] @ 0x54 │ │ │ │ - ldr r1, [pc, #112] @ 40f74 <__cxa_atexit@plt+0x347c4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #52]! @ 0x34 │ │ │ │ - ldr r2, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r3, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str r3, [r6, #52] @ 0x34 │ │ │ │ - add r3, r6, #56 @ 0x38 │ │ │ │ - stm r3, {r2, r6, r7, lr} │ │ │ │ - str sl, [r6, #72] @ 0x48 │ │ │ │ - str r1, [r6, #76] @ 0x4c │ │ │ │ - str r6, [r6, #80] @ 0x50 │ │ │ │ - sub r7, r8, #6 │ │ │ │ - mov r6, r8 │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 40f64 <__cxa_atexit@plt+0x347b4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, #88 @ 0x58 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r8 │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - andeq r0, r0, ip, lsl r4 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - @ instruction: 0xfffff73c │ │ │ │ - @ instruction: 0xfffffa0c │ │ │ │ - adcseq r6, sp, #72 @ 0x48 │ │ │ │ - addseq r4, ip, #136, 24 @ 0x8800 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 40fc4 <__cxa_atexit@plt+0x34814> │ │ │ │ - ldr r3, [pc, #264] @ 410a0 <__cxa_atexit@plt+0x348f0> │ │ │ │ + str lr, [r0, #4]! │ │ │ │ + str r7, [r0, #8] │ │ │ │ + str r2, [r0, #12] │ │ │ │ + str r1, [r0, #24] │ │ │ │ + str r3, [r0, #28] │ │ │ │ + mov r2, r0 │ │ │ │ + str r8, [r2, #16]! │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r7, sl, #7 │ │ │ │ + cmp r9, #10 │ │ │ │ + ble 3d690 <__cxa_atexit@plt+0x30ee0> │ │ │ │ + ldr r3, [pc, #356] @ 3d71c <__cxa_atexit@plt+0x30f6c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - stm r5, {r0, r7} │ │ │ │ - ldr r3, [pc, #232] @ 410a4 <__cxa_atexit@plt+0x348f4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #88 @ 0x58 │ │ │ │ - cmp r2, r8 │ │ │ │ - bcc 41080 <__cxa_atexit@plt+0x348d0> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - ldr ip, [r5, #24] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - ldr r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r3, [r5, #44] @ 0x2c │ │ │ │ - ldr r0, [r5, #48] @ 0x30 │ │ │ │ - ldr lr, [r5, #52] @ 0x34 │ │ │ │ - ldr sl, [r5, #56] @ 0x38 │ │ │ │ - ldr r9, [pc, #164] @ 410a8 <__cxa_atexit@plt+0x348f8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str sl, [r6, #20] │ │ │ │ - str ip, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r7, [r6, #32] │ │ │ │ + ldr r1, [r5] │ │ │ │ str r3, [r6, #36] @ 0x24 │ │ │ │ - str fp, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + str r0, [r6, #44] @ 0x2c │ │ │ │ + mov r6, sl │ │ │ │ + bx r1 │ │ │ │ + ldr r0, [pc, #296] @ 3d700 <__cxa_atexit@plt+0x30f50> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + ldr r2, [r3, #7] │ │ │ │ + str r0, [r5] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3d66c <__cxa_atexit@plt+0x30ebc> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #44 @ 0x2c │ │ │ │ + cmp r0, r9 │ │ │ │ + bcc 3d6f0 <__cxa_atexit@plt+0x30f40> │ │ │ │ + ldr lr, [pc, #248] @ 3d704 <__cxa_atexit@plt+0x30f54> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #244] @ 3d708 <__cxa_atexit@plt+0x30f58> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldmib r5, {r3, sl} │ │ │ │ + ldr ip, [r7, #3] │ │ │ │ mov r0, r6 │ │ │ │ - ldr r1, [pc, #116] @ 410ac <__cxa_atexit@plt+0x348fc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r0, #44]! @ 0x2c │ │ │ │ - str r0, [r6, #84] @ 0x54 │ │ │ │ - ldr r1, [pc, #104] @ 410b0 <__cxa_atexit@plt+0x34900> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #60]! @ 0x3c │ │ │ │ - ldr r2, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r3, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str r3, [r6, #52] @ 0x34 │ │ │ │ - add r3, r6, #56 @ 0x38 │ │ │ │ - stm r3, {r2, r6, r7, lr} │ │ │ │ - str sl, [r6, #72] @ 0x48 │ │ │ │ - str r1, [r6, #76] @ 0x4c │ │ │ │ - str r6, [r6, #80] @ 0x50 │ │ │ │ - sub r7, r8, #6 │ │ │ │ - mov r6, r8 │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 4109c <__cxa_atexit@plt+0x348ec> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, #88 @ 0x58 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #8]! │ │ │ │ - mov r6, r8 │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - andeq r0, r0, r4, ror #5 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - adcseq r5, sp, #220, 30 @ 0x370 │ │ │ │ - @ instruction: 0xfffff5f8 │ │ │ │ - @ instruction: 0xfffff8c8 │ │ │ │ - adcseq r5, sp, #4, 30 │ │ │ │ - addseq r4, ip, #76, 22 @ 0x13000 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 410f8 <__cxa_atexit@plt+0x34948> │ │ │ │ - ldr r3, [pc, #256] @ 411d4 <__cxa_atexit@plt+0x34a24> │ │ │ │ + str lr, [r0, #4]! │ │ │ │ + str r3, [r0, #8] │ │ │ │ + str r1, [r0, #12] │ │ │ │ + str sl, [r0, #24] │ │ │ │ + str r2, [r0, #28] │ │ │ │ + mov r2, r0 │ │ │ │ + str r8, [r2, #16]! │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r7, r9, #7 │ │ │ │ + cmp ip, #10 │ │ │ │ + ble 3d6b0 <__cxa_atexit@plt+0x30f00> │ │ │ │ + ldr r3, [pc, #184] @ 3d70c <__cxa_atexit@plt+0x30f5c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r5, #48] @ 0x30 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - ldr r3, [pc, #232] @ 411d8 <__cxa_atexit@plt+0x34a28> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #88 @ 0x58 │ │ │ │ - cmp r2, r8 │ │ │ │ - bcc 411b4 <__cxa_atexit@plt+0x34a04> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #20] │ │ │ │ - ldr ip, [r5, #28] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [r5, #48] @ 0x30 │ │ │ │ - ldr r0, [r5, #52] @ 0x34 │ │ │ │ - ldr lr, [r5, #56] @ 0x38 │ │ │ │ - ldr sl, [r5, #60] @ 0x3c │ │ │ │ - ldr r9, [pc, #164] @ 411dc <__cxa_atexit@plt+0x34a2c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str sl, [r6, #20] │ │ │ │ - str ip, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r7, [r6, #32] │ │ │ │ + ldr r1, [r5] │ │ │ │ str r3, [r6, #36] @ 0x24 │ │ │ │ - str fp, [r6, #40] @ 0x28 │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r1, [pc, #116] @ 411e0 <__cxa_atexit@plt+0x34a30> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r0, #44]! @ 0x2c │ │ │ │ - str r0, [r6, #84] @ 0x54 │ │ │ │ - ldr r1, [pc, #104] @ 411e4 <__cxa_atexit@plt+0x34a34> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #64]! @ 0x40 │ │ │ │ - ldr r2, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r3, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str r3, [r6, #52] @ 0x34 │ │ │ │ - add r3, r6, #56 @ 0x38 │ │ │ │ - stm r3, {r2, r6, r7, lr} │ │ │ │ - str sl, [r6, #72] @ 0x48 │ │ │ │ - str r1, [r6, #76] @ 0x4c │ │ │ │ - str r6, [r6, #80] @ 0x50 │ │ │ │ - sub r7, r8, #6 │ │ │ │ - mov r6, r8 │ │ │ │ - ldr fp, [sp] │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + str r0, [r6, #44] @ 0x2c │ │ │ │ + mov r6, r9 │ │ │ │ + bx r1 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 411d0 <__cxa_atexit@plt+0x34a20> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, #88 @ 0x58 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #12]! │ │ │ │ - mov r6, r8 │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - @ instruction: 0x000001b0 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - adcseq r5, sp, #168, 28 @ 0xa80 │ │ │ │ - @ instruction: 0xfffff4c4 │ │ │ │ - @ instruction: 0xfffff794 │ │ │ │ - adcseq r5, sp, #208, 26 @ 0x3400 │ │ │ │ - addseq r4, ip, #24, 20 @ 0x18000 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 41264 <__cxa_atexit@plt+0x34ab4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 41320 <__cxa_atexit@plt+0x34b70> │ │ │ │ - ldr r7, [pc, #324] @ 4135c <__cxa_atexit@plt+0x34bac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr ip, [r5, #60]! @ 0x3c │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr lr, [pc, #312] @ 41360 <__cxa_atexit@plt+0x34bb0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #-56] @ 0xffffffc8 │ │ │ │ - ldr r1, [r5, #-52] @ 0xffffffcc │ │ │ │ - ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ - ldmdb r5, {r0, r2, r7} │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - add r1, r6, #24 │ │ │ │ - stm r1, {r2, r7, lr} │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #6 │ │ │ │ + ldr r2, [pc, #172] @ 3d728 <__cxa_atexit@plt+0x30f78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #88 @ 0x58 │ │ │ │ - cmp r2, r8 │ │ │ │ - bcc 41330 <__cxa_atexit@plt+0x34b80> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - ldr ip, [r5, #24] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - ldr r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r3, [r5, #44] @ 0x2c │ │ │ │ - ldr r0, [r5, #48] @ 0x30 │ │ │ │ - ldr lr, [r5, #52] @ 0x34 │ │ │ │ - ldr sl, [r5, #56] @ 0x38 │ │ │ │ - ldr r9, [pc, #172] @ 41350 <__cxa_atexit@plt+0x34ba0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str sl, [r6, #20] │ │ │ │ - str ip, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - str fp, [r6, #40] @ 0x28 │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r1, [pc, #124] @ 41354 <__cxa_atexit@plt+0x34ba4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r0, #44]! @ 0x2c │ │ │ │ - str r0, [r6, #84] @ 0x54 │ │ │ │ - ldr r1, [pc, #112] @ 41358 <__cxa_atexit@plt+0x34ba8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #60]! @ 0x3c │ │ │ │ - ldr r2, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r3, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str r3, [r6, #52] @ 0x34 │ │ │ │ - add r3, r6, #56 @ 0x38 │ │ │ │ - stm r3, {r2, r6, r7, lr} │ │ │ │ - str sl, [r6, #72] @ 0x48 │ │ │ │ - str r1, [r6, #76] @ 0x4c │ │ │ │ - str r6, [r6, #80] @ 0x50 │ │ │ │ - sub r7, r8, #6 │ │ │ │ - mov r6, r8 │ │ │ │ - ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ + ldr r3, [pc, #156] @ 3d734 <__cxa_atexit@plt+0x30f84> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r5] │ │ │ │ + str r3, [r6, #36] @ 0x24 │ │ │ │ + str r0, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + mov r6, sl │ │ │ │ + bx r1 │ │ │ │ + ldr r3, [pc, #120] @ 3d730 <__cxa_atexit@plt+0x30f80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r5] │ │ │ │ + str r3, [r6, #36] @ 0x24 │ │ │ │ + str r0, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + mov r6, r9 │ │ │ │ + bx r1 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r6, [pc, #20] @ 4134c <__cxa_atexit@plt+0x34b9c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, #88 @ 0x58 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, sl │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r9 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0x000002b4 │ │ │ │ + @ instruction: 0xfffff3f4 │ │ │ │ + @ instruction: 0xfffff450 │ │ │ │ + @ instruction: 0xfffff724 │ │ │ │ + muleq r0, r0, r2 │ │ │ │ + @ instruction: 0xfffff890 │ │ │ │ + @ instruction: 0xfffff8ec │ │ │ │ + @ instruction: 0xfffffbc0 │ │ │ │ + andeq r0, r0, ip, ror #4 │ │ │ │ + @ instruction: 0xfffffd00 │ │ │ │ + @ instruction: 0xfffffbfc │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + @ instruction: 0xfffff4bc │ │ │ │ + @ instruction: 0xfffff8dc │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3d7ac <__cxa_atexit@plt+0x30ffc> │ │ │ │ + ldr lr, [pc, #92] @ 3d7b8 <__cxa_atexit@plt+0x31008> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + mov r3, r2 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 3d794 <__cxa_atexit@plt+0x30fe4> │ │ │ │ + ldr r1, [pc, #48] @ 3d7c0 <__cxa_atexit@plt+0x31010> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 3d79c <__cxa_atexit@plt+0x30fec> │ │ │ │ + ldr r1, [pc, #32] @ 3d7bc <__cxa_atexit@plt+0x3100c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r2, #20] │ │ │ │ + str r3, [r2, #24] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #8]! │ │ │ │ - mov r6, r8 │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0xfffff358 │ │ │ │ - @ instruction: 0xfffff628 │ │ │ │ - adcseq r5, sp, #100, 24 @ 0x6400 │ │ │ │ - @ instruction: 0xfffff9bc │ │ │ │ - adcseq r5, sp, #36, 26 @ 0x900 │ │ │ │ - addseq r4, ip, #156, 16 @ 0x9c0000 │ │ │ │ - andeq r0, r0, ip │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #88 @ 0x58 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 41430 <__cxa_atexit@plt+0x34c80> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr ip, [r5, #24] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - ldr lr, [r5, #44] @ 0x2c │ │ │ │ - ldr r0, [r5, #48] @ 0x30 │ │ │ │ - ldr r8, [pc, #148] @ 41448 <__cxa_atexit@plt+0x34c98> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - add r8, r3, #8 │ │ │ │ - stm r8, {r2, r7, lr} │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str ip, [r3, #32] │ │ │ │ - str fp, [r3, #36] @ 0x24 │ │ │ │ - str r9, [r3, #40] @ 0x28 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffaa0 │ │ │ │ + @ instruction: 0xfffffadc │ │ │ │ + @ instruction: 0xfffffc30 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3d86c <__cxa_atexit@plt+0x310bc> │ │ │ │ + ldr lr, [pc, #144] @ 3d878 <__cxa_atexit@plt+0x310c8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + mov r3, r2 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #112] @ 3d87c <__cxa_atexit@plt+0x310cc> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ mov r1, r3 │ │ │ │ - ldr r2, [pc, #104] @ 4144c <__cxa_atexit@plt+0x34c9c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r1, #44]! @ 0x2c │ │ │ │ - str r1, [r3, #84] @ 0x54 │ │ │ │ - ldr r9, [pc, #92] @ 41450 <__cxa_atexit@plt+0x34ca0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #52]! @ 0x34 │ │ │ │ - ldr r7, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r2, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ - str r7, [r3, #56] @ 0x38 │ │ │ │ - str r3, [r3, #60] @ 0x3c │ │ │ │ - str r1, [r3, #64] @ 0x40 │ │ │ │ - str lr, [r3, #68] @ 0x44 │ │ │ │ - str r0, [r3, #72] @ 0x48 │ │ │ │ - str r9, [r3, #76] @ 0x4c │ │ │ │ - str r3, [r3, #80] @ 0x50 │ │ │ │ - sub r7, r6, #6 │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #28] @ 41454 <__cxa_atexit@plt+0x34ca4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #88 @ 0x58 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - @ instruction: 0xfffff248 │ │ │ │ - @ instruction: 0xfffff51c │ │ │ │ - adcseq r5, sp, #88, 22 @ 0x16000 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - addseq r4, ip, #40, 14 @ 0xa00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 414dc <__cxa_atexit@plt+0x34d2c> │ │ │ │ - ldr r2, [pc, #108] @ 414e4 <__cxa_atexit@plt+0x34d34> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #100] @ 414e8 <__cxa_atexit@plt+0x34d38> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 414b0 <__cxa_atexit@plt+0x34d00> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 414c4 <__cxa_atexit@plt+0x34d14> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 414ec <__cxa_atexit@plt+0x34d3c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #24] @ 414f0 <__cxa_atexit@plt+0x34d40> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - adcseq r5, sp, #204, 20 @ 0xcc000 │ │ │ │ - addseq r4, ip, #188, 12 @ 0xbc00000 │ │ │ │ - addseq r4, ip, #176, 12 @ 0xb000000 │ │ │ │ - addseq r4, ip, #140, 12 @ 0x8c00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 41520 <__cxa_atexit@plt+0x34d70> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + str lr, [r1, #16]! │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 3d850 <__cxa_atexit@plt+0x310a0> │ │ │ │ + ldr lr, [pc, #68] @ 3d880 <__cxa_atexit@plt+0x310d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r2, #36] @ 0x24 │ │ │ │ + str r1, [r2, #40] @ 0x28 │ │ │ │ + str r3, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 41538 <__cxa_atexit@plt+0x34d88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #8] @ 4153c <__cxa_atexit@plt+0x34d8c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr lr, [pc, #44] @ 3d884 <__cxa_atexit@plt+0x310d4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r2, #36] @ 0x24 │ │ │ │ + str r3, [r2, #40] @ 0x28 │ │ │ │ + str r1, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - addseq r4, ip, #96, 12 @ 0x6000000 │ │ │ │ - addseq r4, ip, #84, 12 @ 0x5400000 │ │ │ │ - addseq r4, ip, #220, 12 @ 0xdc00000 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffff614 │ │ │ │ + @ instruction: 0xfffff654 │ │ │ │ + @ instruction: 0xfffff93c │ │ │ │ + @ instruction: 0xfffff71c │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ - sub sl, r5, #16 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 4163c <__cxa_atexit@plt+0x34e8c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 41648 <__cxa_atexit@plt+0x34e98> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #244] @ 4166c <__cxa_atexit@plt+0x34ebc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr ip, [r7, #12] │ │ │ │ - add r9, r7, #16 │ │ │ │ - ldm r9, {r3, r8, r9} │ │ │ │ - ldr r0, [r7, #28] │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r0, [r7, #32] │ │ │ │ - ldr r7, [r7, #36] @ 0x24 │ │ │ │ - ldr lr, [pc, #204] @ 41670 <__cxa_atexit@plt+0x34ec0> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3d930 <__cxa_atexit@plt+0x31180> │ │ │ │ + ldr lr, [pc, #144] @ 3d93c <__cxa_atexit@plt+0x3118c> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - str r7, [r2, #40] @ 0x28 │ │ │ │ - ldr r7, [pc, #192] @ 41674 <__cxa_atexit@plt+0x34ec4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r2, #8] │ │ │ │ - ldr lr, [pc, #184] @ 41678 <__cxa_atexit@plt+0x34ec8> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + mov r3, r2 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #112] @ 3d940 <__cxa_atexit@plt+0x31190> │ │ │ │ add lr, pc, lr │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - mov r0, r2 │ │ │ │ - str r7, [r0, #32]! │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r1, [r2, #16] │ │ │ │ - str ip, [r2, #20] │ │ │ │ - str r3, [r2, #24] │ │ │ │ - str r2, [r2, #28] │ │ │ │ - str lr, [r2, #12]! │ │ │ │ - sub r7, r5, #84 @ 0x54 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 41658 <__cxa_atexit@plt+0x34ea8> │ │ │ │ - ldr lr, [pc, #132] @ 4167c <__cxa_atexit@plt+0x34ecc> │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + mov r1, r3 │ │ │ │ + str lr, [r1, #16]! │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 3d914 <__cxa_atexit@plt+0x31164> │ │ │ │ + ldr lr, [pc, #68] @ 3d944 <__cxa_atexit@plt+0x31194> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - ldr r1, [r2, #8] │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ - ldr r7, [r2, #16] │ │ │ │ - str lr, [r5, #-48]! @ 0xffffffd0 │ │ │ │ - stmib r5, {r0, r1, r3, r7} │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r9, [r5, #24] │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 41630 <__cxa_atexit@plt+0x34e80> │ │ │ │ - mov r7, r8 │ │ │ │ - b 40d40 <__cxa_atexit@plt+0x34590> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r2, #36] @ 0x24 │ │ │ │ + str r1, [r2, #40] @ 0x28 │ │ │ │ + str r3, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr lr, [pc, #44] @ 3d948 <__cxa_atexit@plt+0x31198> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r2, #36] @ 0x24 │ │ │ │ + str r3, [r2, #40] @ 0x28 │ │ │ │ + str r1, [r2, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - mov r7, r2 │ │ │ │ - ldr sl, [sp] │ │ │ │ - bx r0 │ │ │ │ - adcseq r5, sp, #216, 18 @ 0x360000 │ │ │ │ - @ instruction: 0xffffed54 │ │ │ │ - @ instruction: 0xfffffeac │ │ │ │ - @ instruction: 0xfffff71c │ │ │ │ - @ instruction: 0xfffff744 │ │ │ │ - @ instruction: 0xffffe9f4 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffff154 │ │ │ │ + @ instruction: 0xfffff194 │ │ │ │ + @ instruction: 0xfffff478 │ │ │ │ + @ instruction: 0xfffff258 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r7, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #68 @ 0x44 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 41714 <__cxa_atexit@plt+0x34f64> │ │ │ │ - ldr ip, [pc, #128] @ 41734 <__cxa_atexit@plt+0x34f84> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldmib r5, {r0, r2, r3} │ │ │ │ - str ip, [r7, #4]! │ │ │ │ + bcc 3d9b0 <__cxa_atexit@plt+0x31200> │ │ │ │ + ldr r3, [pc, #84] @ 3d9c8 <__cxa_atexit@plt+0x31218> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #80] @ 3d9cc <__cxa_atexit@plt+0x3121c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #76] @ 3d9d0 <__cxa_atexit@plt+0x31220> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ str r8, [r7, #8] │ │ │ │ - str r3, [r7, #12] │ │ │ │ - mov lr, r7 │ │ │ │ - ldr ip, [pc, #100] @ 41738 <__cxa_atexit@plt+0x34f88> │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [lr, #16]! │ │ │ │ - str sl, [r7, #24] │ │ │ │ - str r9, [r7, #28] │ │ │ │ - str r8, [r7, #32] │ │ │ │ - str r1, [r7, #36] @ 0x24 │ │ │ │ - str r0, [r7, #40] @ 0x28 │ │ │ │ - str r7, [r7, #44] @ 0x2c │ │ │ │ - str r2, [r7, #48] @ 0x30 │ │ │ │ - str r3, [r7, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #60] @ 4173c <__cxa_atexit@plt+0x34f8c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r7, #56 @ 0x38 │ │ │ │ - stm r1, {r0, r7, lr} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + mov r3, r7 │ │ │ │ + str r1, [r3, #12]! │ │ │ │ + str r8, [r7, #20] │ │ │ │ + add lr, r7, #24 │ │ │ │ + stm lr, {r2, r3, r8} │ │ │ │ + str r7, [r7, #36] @ 0x24 │ │ │ │ + sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 41740 <__cxa_atexit@plt+0x34f90> │ │ │ │ + ldr r7, [pc, #28] @ 3d9d4 <__cxa_atexit@plt+0x31224> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #68 @ 0x44 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffeb9c │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - adcseq r5, sp, #76, 16 @ 0x4c0000 │ │ │ │ - addseq r4, ip, #24, 10 @ 0x6000000 │ │ │ │ - addseq r4, ip, #104, 10 @ 0x1a000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 4179c <__cxa_atexit@plt+0x34fec> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 41794 <__cxa_atexit@plt+0x34fe4> │ │ │ │ - ldr r3, [pc, #44] @ 417a4 <__cxa_atexit@plt+0x34ff4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 417a8 <__cxa_atexit@plt+0x34ff8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b 3eb7cc <__cxa_atexit@plt+0x3df01c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - addseq r4, ip, #40, 10 @ 0xa000000 │ │ │ │ - adcseq r5, sp, #120, 14 @ 0x1e00000 │ │ │ │ - addseq r4, ip, #32, 10 @ 0x8000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 41804 <__cxa_atexit@plt+0x35054> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 417fc <__cxa_atexit@plt+0x3504c> │ │ │ │ - ldr r3, [pc, #44] @ 4180c <__cxa_atexit@plt+0x3505c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 41810 <__cxa_atexit@plt+0x35060> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b 3eb7d4 <__cxa_atexit@plt+0x3df024> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - addseq r4, ip, #136, 8 @ 0x88000000 │ │ │ │ - adcseq r5, sp, #16, 14 @ 0x400000 │ │ │ │ - addseq r4, ip, #232, 8 @ 0xe8000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 41850 <__cxa_atexit@plt+0x350a0> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr r1, [pc, #24] @ 41858 <__cxa_atexit@plt+0x350a8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 41b88 <__cxa_atexit@plt+0x353d8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r5, sp, #16, 14 @ 0x400000 │ │ │ │ - addseq r4, ip, #144, 8 @ 0x90000000 │ │ │ │ + @ instruction: 0xffffeecc │ │ │ │ + @ instruction: 0xfffffac4 │ │ │ │ + @ instruction: 0xffffef8c │ │ │ │ + addseq r6, ip, #100, 22 @ 0x19000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 41918 <__cxa_atexit@plt+0x35168> │ │ │ │ - ldr r2, [pc, #164] @ 41920 <__cxa_atexit@plt+0x35170> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3da1c <__cxa_atexit@plt+0x3126c> │ │ │ │ + ldr r2, [pc, #40] @ 3da34 <__cxa_atexit@plt+0x31284> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #156] @ 41924 <__cxa_atexit@plt+0x35174> │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff6f4 <__cxa_atexit@plt+0x3f2f44> │ │ │ │ + ldr r7, [pc, #20] @ 3da38 <__cxa_atexit@plt+0x31288> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r3 │ │ │ │ + addseq r6, ip, #4, 22 @ 0x1000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3dae0 <__cxa_atexit@plt+0x31330> │ │ │ │ + ldr r7, [pc, #168] @ 3db10 <__cxa_atexit@plt+0x31360> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #160] @ 3db14 <__cxa_atexit@plt+0x31364> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #129 @ 0x81 │ │ │ │ + ldr r1, [pc, #152] @ 3db18 <__cxa_atexit@plt+0x31368> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 418c8 <__cxa_atexit@plt+0x35118> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 418d4 <__cxa_atexit@plt+0x35124> │ │ │ │ - ldr r2, [pc, #124] @ 41928 <__cxa_atexit@plt+0x35178> │ │ │ │ + sub lr, r3, #16 │ │ │ │ + stm lr, {r1, r2, r9} │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 3daf4 <__cxa_atexit@plt+0x31344> │ │ │ │ + ldr r7, [pc, #128] @ 3db24 <__cxa_atexit@plt+0x31374> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #124] @ 3db28 <__cxa_atexit@plt+0x31378> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 418ec <__cxa_atexit@plt+0x3513c> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 41900 <__cxa_atexit@plt+0x35150> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #120] @ 3db2c <__cxa_atexit@plt+0x3137c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #12]! │ │ │ │ + str r8, [r6, #20] │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff6dc <__cxa_atexit@plt+0x3f2f2c> │ │ │ │ + ldr r7, [pc, #56] @ 3db20 <__cxa_atexit@plt+0x31370> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #88] @ 41934 <__cxa_atexit@plt+0x35184> │ │ │ │ + ldr r7, [pc, #32] @ 3db1c <__cxa_atexit@plt+0x3136c> │ │ │ │ add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #80] @ 41938 <__cxa_atexit@plt+0x35188> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + adcseq r9, sp, #152, 8 @ 0x98000000 │ │ │ │ + adcseq r9, sp, #224, 8 @ 0xe0000000 │ │ │ │ + adcseq r9, sp, #208, 10 @ 0x34000000 │ │ │ │ + addseq r6, ip, #32, 20 @ 0x20000 │ │ │ │ + addseq r6, ip, #60, 20 @ 0x3c000 │ │ │ │ + @ instruction: 0xffffed9c │ │ │ │ + @ instruction: 0xfffff994 │ │ │ │ + @ instruction: 0xffffee5c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 4192c <__cxa_atexit@plt+0x3517c> │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3dbac <__cxa_atexit@plt+0x313fc> │ │ │ │ + ldr r2, [pc, #132] @ 3dbd4 <__cxa_atexit@plt+0x31424> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 3dbb8 <__cxa_atexit@plt+0x31408> │ │ │ │ + ldr r7, [pc, #108] @ 3dbdc <__cxa_atexit@plt+0x3142c> │ │ │ │ add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #28] @ 41930 <__cxa_atexit@plt+0x35180> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ + ldr r2, [pc, #104] @ 3dbe0 <__cxa_atexit@plt+0x31430> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #100] @ 3dbe4 <__cxa_atexit@plt+0x31434> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #12]! │ │ │ │ + str r8, [r6, #20] │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff6e4 <__cxa_atexit@plt+0x3f2f34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - adcseq r5, sp, #200, 12 @ 0xc800000 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - addseq r4, ip, #220, 6 @ 0x70000003 │ │ │ │ - addseq r4, ip, #208, 6 @ 0x40000003 │ │ │ │ - addseq r4, ip, #232, 6 @ 0xa0000003 │ │ │ │ - addseq r4, ip, #220, 6 @ 0x70000003 │ │ │ │ - addseq r4, ip, #176, 6 @ 0xc0000002 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 41980 <__cxa_atexit@plt+0x351d0> │ │ │ │ - ldr r3, [pc, #104] @ 419c4 <__cxa_atexit@plt+0x35214> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r3, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 41998 <__cxa_atexit@plt+0x351e8> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 419ac <__cxa_atexit@plt+0x351fc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 419d0 <__cxa_atexit@plt+0x35220> │ │ │ │ + ldr r7, [pc, #24] @ 3dbd8 <__cxa_atexit@plt+0x31428> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #64] @ 419d4 <__cxa_atexit@plt+0x35224> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + adcseq r9, sp, #0, 8 │ │ │ │ + addseq r6, ip, #92, 18 @ 0x170000 │ │ │ │ + @ instruction: 0xffffecd0 │ │ │ │ + @ instruction: 0xfffff8c8 │ │ │ │ + @ instruction: 0xffffed90 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3dc64 <__cxa_atexit@plt+0x314b4> │ │ │ │ + ldr r3, [pc, #108] @ 3dc7c <__cxa_atexit@plt+0x314cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #104] @ 3dc80 <__cxa_atexit@plt+0x314d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #100] @ 3dc84 <__cxa_atexit@plt+0x314d4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #20]! │ │ │ │ + sub r3, r6, #38 @ 0x26 │ │ │ │ + sub r2, r6, #31 │ │ │ │ + ldr r1, [pc, #80] @ 3dc88 <__cxa_atexit@plt+0x314d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r7, #-16] │ │ │ │ + str r8, [r7, #-12] │ │ │ │ + str lr, [r7, #-8] │ │ │ │ + str r8, [r7, #-4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r2, [r7, #20] │ │ │ │ + str r3, [r7, #24] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 419c8 <__cxa_atexit@plt+0x35218> │ │ │ │ + ldr r7, [pc, #32] @ 3dc8c <__cxa_atexit@plt+0x314dc> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #12] @ 419cc <__cxa_atexit@plt+0x3521c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - addseq r4, ip, #48, 6 @ 0xc0000000 │ │ │ │ - addseq r4, ip, #36, 6 @ 0x90000000 │ │ │ │ - addseq r4, ip, #60, 6 @ 0xf0000000 │ │ │ │ - addseq r4, ip, #48, 6 @ 0xc0000000 │ │ │ │ - addseq r4, ip, #4, 6 @ 0x10000000 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + @ instruction: 0xfffffe2c │ │ │ │ + @ instruction: 0xfffffdc0 │ │ │ │ + adcseq r9, sp, #28, 8 @ 0x1c000000 │ │ │ │ + addseq r6, ip, #180, 16 @ 0xb40000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 41a04 <__cxa_atexit@plt+0x35254> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 41a1c <__cxa_atexit@plt+0x3526c> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3dd2c <__cxa_atexit@plt+0x3157c> │ │ │ │ + ldr r7, [pc, #168] @ 3dd5c <__cxa_atexit@plt+0x315ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #160] @ 3dd60 <__cxa_atexit@plt+0x315b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #129 @ 0x81 │ │ │ │ + ldr r1, [pc, #152] @ 3dd64 <__cxa_atexit@plt+0x315b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub lr, r3, #16 │ │ │ │ + stm lr, {r1, r2, r9} │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 3dd40 <__cxa_atexit@plt+0x31590> │ │ │ │ + ldr r7, [pc, #128] @ 3dd70 <__cxa_atexit@plt+0x315c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #8] @ 41a20 <__cxa_atexit@plt+0x35270> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - addseq r4, ip, #216, 4 @ 0x8000000d │ │ │ │ - addseq r4, ip, #204, 4 @ 0xc000000c │ │ │ │ - addseq r4, ip, #216, 4 @ 0x8000000d │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 41b1c <__cxa_atexit@plt+0x3536c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 41b24 <__cxa_atexit@plt+0x35374> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r3, [pc, #264] @ 41b60 <__cxa_atexit@plt+0x353b0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr lr, [r7, #12] │ │ │ │ - ldr r8, [r7, #16] │ │ │ │ - ldr ip, [r7, #20] │ │ │ │ - ldr r3, [r7, #24] │ │ │ │ - ldr r2, [r7, #28] │ │ │ │ - ldr r7, [r7, #32] │ │ │ │ - ldr sl, [pc, #228] @ 41b64 <__cxa_atexit@plt+0x353b4> │ │ │ │ - add sl, pc, sl │ │ │ │ - mov r1, r6 │ │ │ │ - str sl, [r1, #4]! │ │ │ │ - str r7, [r1, #8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ - add r3, r1, #76 @ 0x4c │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 41b38 <__cxa_atexit@plt+0x35388> │ │ │ │ - ldr r1, [pc, #188] @ 41b6c <__cxa_atexit@plt+0x353bc> │ │ │ │ + ldr r2, [pc, #124] @ 3dd74 <__cxa_atexit@plt+0x315c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #120] @ 3dd78 <__cxa_atexit@plt+0x315c8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r0, [sp] │ │ │ │ - str r1, [r6, #16]! │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - mov r0, lr │ │ │ │ - mov lr, r6 │ │ │ │ - ldr sl, [pc, #148] @ 41b70 <__cxa_atexit@plt+0x353c0> │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [lr, #16]! │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - add r8, r6, #28 │ │ │ │ - stm r8, {r0, r9, ip} │ │ │ │ - add r0, r6, #40 @ 0x28 │ │ │ │ - stm r0, {r1, r6, r7} │ │ │ │ - str r2, [r6, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #112] @ 41b74 <__cxa_atexit@plt+0x353c4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r6, #56 @ 0x38 │ │ │ │ - stm r1, {r0, r6, lr} │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [sp] │ │ │ │ - bx r0 │ │ │ │ - mov r3, r6 │ │ │ │ - b 41b2c <__cxa_atexit@plt+0x3537c> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #12]! │ │ │ │ + str r8, [r6, #20] │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ + b 3ff6dc <__cxa_atexit@plt+0x3f2f2c> │ │ │ │ + ldr r7, [pc, #56] @ 3dd6c <__cxa_atexit@plt+0x315bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 41b68 <__cxa_atexit@plt+0x353b8> │ │ │ │ + ldr r7, [pc, #32] @ 3dd68 <__cxa_atexit@plt+0x315b8> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #68 @ 0x44 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r9, [r5, #-36]! @ 0xffffffdc │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq r5, sp, #248, 8 @ 0xf8000000 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - addseq r4, ip, #244 @ 0xf4 │ │ │ │ - @ instruction: 0xffffe7a0 │ │ │ │ - @ instruction: 0xfffffa6c │ │ │ │ - adcseq r5, sp, #72, 8 @ 0x48000000 │ │ │ │ - addseq r4, ip, #128, 2 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + adcseq r9, sp, #76, 4 @ 0xc0000004 │ │ │ │ + adcseq r9, sp, #148, 4 @ 0x40000009 │ │ │ │ + adcseq r9, sp, #132, 6 @ 0x10000002 │ │ │ │ + addseq r6, ip, #212, 14 @ 0x3500000 │ │ │ │ + addseq r6, ip, #240, 14 @ 0x3c00000 │ │ │ │ + @ instruction: 0xffffeb50 │ │ │ │ + @ instruction: 0xfffff748 │ │ │ │ + @ instruction: 0xffffec10 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #28 │ │ │ │ + sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 41c18 <__cxa_atexit@plt+0x35468> │ │ │ │ - ldr lr, [pc, #132] @ 41c24 <__cxa_atexit@plt+0x35474> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - ldr r2, [r7, #9] │ │ │ │ - str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r3, #-24] @ 0xffffffe8 │ │ │ │ - stmdb r3, {r0, r2, r7, r8, sl} │ │ │ │ - ands r7, r9, #3 │ │ │ │ - beq 41bec <__cxa_atexit@plt+0x3543c> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 41bf8 <__cxa_atexit@plt+0x35448> │ │ │ │ - ldr r2, [pc, #88] @ 41c28 <__cxa_atexit@plt+0x35478> │ │ │ │ + bhi 3de0c <__cxa_atexit@plt+0x3165c> │ │ │ │ + ldr r2, [pc, #152] @ 3de34 <__cxa_atexit@plt+0x31684> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #148] @ 3de38 <__cxa_atexit@plt+0x31688> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #129 @ 0x81 │ │ │ │ + ldr r0, [pc, #140] @ 3de3c <__cxa_atexit@plt+0x3168c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r3, {r0, r1, r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 3de18 <__cxa_atexit@plt+0x31668> │ │ │ │ + ldr r7, [pc, #116] @ 3de44 <__cxa_atexit@plt+0x31694> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #112] @ 3de48 <__cxa_atexit@plt+0x31698> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r9, #6] │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - str r2, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 41c10 <__cxa_atexit@plt+0x35460> │ │ │ │ - b 41c9c <__cxa_atexit@plt+0x354ec> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 41c2c <__cxa_atexit@plt+0x3547c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r1, [pc, #108] @ 3de4c <__cxa_atexit@plt+0x3169c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #12]! │ │ │ │ + str r8, [r6, #20] │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff6fc <__cxa_atexit@plt+0x3f2f4c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 3de40 <__cxa_atexit@plt+0x31690> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - adcseq r5, sp, #0, 6 │ │ │ │ - addseq r4, ip, #204 @ 0xcc │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 41c6c <__cxa_atexit@plt+0x354bc> │ │ │ │ - ldr r3, [pc, #56] @ 41c88 <__cxa_atexit@plt+0x354d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 41c80 <__cxa_atexit@plt+0x354d0> │ │ │ │ - b 41c9c <__cxa_atexit@plt+0x354ec> │ │ │ │ - ldr r7, [pc, #24] @ 41c8c <__cxa_atexit@plt+0x354dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - adcseq r5, sp, #140, 4 @ 0xc0000008 │ │ │ │ - addseq r4, ip, #108 @ 0x6c │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 41d38 <__cxa_atexit@plt+0x35588> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #72 @ 0x48 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 41d4c <__cxa_atexit@plt+0x3559c> │ │ │ │ - ldr lr, [pc, #160] @ 41d60 <__cxa_atexit@plt+0x355b0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldmib r5, {r9, ip} │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r2, r5, #16 │ │ │ │ - ldm r2, {r0, r1, r2} │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #128] @ 41d64 <__cxa_atexit@plt+0x355b4> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - ldr r0, [pc, #108] @ 41d68 <__cxa_atexit@plt+0x355b8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str ip, [r6, #36] @ 0x24 │ │ │ │ - str sl, [r6, #40] @ 0x28 │ │ │ │ - add r9, r6, #44 @ 0x2c │ │ │ │ - stm r9, {r1, r2, r8} │ │ │ │ - str r7, [r6, #56] @ 0x38 │ │ │ │ - str r0, [r6, #60] @ 0x3c │ │ │ │ - mov r0, r6 │ │ │ │ - str lr, [r0, #24]! │ │ │ │ - str r0, [r6, #64] @ 0x40 │ │ │ │ - str r6, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 41d5c <__cxa_atexit@plt+0x355ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #72 @ 0x48 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r5, sp, #192, 2 @ 0x30 │ │ │ │ - @ instruction: 0xfffffb5c │ │ │ │ - @ instruction: 0xfffffd48 │ │ │ │ - adcseq r5, sp, #80, 4 │ │ │ │ - addseq r3, ip, #140, 30 @ 0x230 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + adcseq r9, sp, #180, 2 @ 0x2d │ │ │ │ + adcseq r9, sp, #176, 2 @ 0x2c │ │ │ │ + adcseq r9, sp, #136, 2 @ 0x22 │ │ │ │ + addseq r6, ip, #252, 12 @ 0xfc00000 │ │ │ │ + @ instruction: 0xffffea70 │ │ │ │ + @ instruction: 0xfffff668 │ │ │ │ + @ instruction: 0xffffeb30 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 41dc0 <__cxa_atexit@plt+0x35610> │ │ │ │ - ldr r0, [pc, #64] @ 41dd8 <__cxa_atexit@plt+0x35628> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - stmib r7, {r0, r8, r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r7, r6, #9 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3de88 <__cxa_atexit@plt+0x316d8> │ │ │ │ + ldr r2, [pc, #40] @ 3dea0 <__cxa_atexit@plt+0x316f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, r1 │ │ │ │ - b 41b88 <__cxa_atexit@plt+0x353d8> │ │ │ │ - ldr r7, [pc, #20] @ 41ddc <__cxa_atexit@plt+0x3562c> │ │ │ │ + b 3ff6f4 <__cxa_atexit@plt+0x3f2f44> │ │ │ │ + ldr r7, [pc, #20] @ 3dea4 <__cxa_atexit@plt+0x316f4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - addseq r3, ip, #76, 30 @ 0x130 │ │ │ │ - addseq r4, ip, #128 @ 0x80 │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + addseq r6, ip, #152, 12 @ 0x9800000 │ │ │ │ + addseq r6, ip, #232, 10 @ 0x3a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 41e38 <__cxa_atexit@plt+0x35688> │ │ │ │ + mov r8, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3df68 <__cxa_atexit@plt+0x317b8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 41e30 <__cxa_atexit@plt+0x35680> │ │ │ │ - ldr r3, [pc, #44] @ 41e40 <__cxa_atexit@plt+0x35690> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 41e44 <__cxa_atexit@plt+0x35694> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b 3eb7f4 <__cxa_atexit@plt+0x3df044> │ │ │ │ + beq 3df5c <__cxa_atexit@plt+0x317ac> │ │ │ │ + ldr r7, [pc, #184] @ 3df98 <__cxa_atexit@plt+0x317e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 3df74 <__cxa_atexit@plt+0x317c4> │ │ │ │ + ldr r7, [pc, #164] @ 3dfa4 <__cxa_atexit@plt+0x317f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #160] @ 3dfa8 <__cxa_atexit@plt+0x317f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #156] @ 3dfac <__cxa_atexit@plt+0x317fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #152] @ 3dfb0 <__cxa_atexit@plt+0x31800> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #148] @ 3dfb4 <__cxa_atexit@plt+0x31804> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + mov r7, r6 │ │ │ │ + str r0, [r7, #24]! │ │ │ │ + mov r0, r6 │ │ │ │ + str r1, [r0, #12]! │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + add lr, r6, #44 @ 0x2c │ │ │ │ + stm lr, {r0, r2, r7} │ │ │ │ + sub r7, r3, #14 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff70c <__cxa_atexit@plt+0x3f2f5c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - addseq r4, ip, #64 @ 0x40 │ │ │ │ - adcseq r5, sp, #220 @ 0xdc │ │ │ │ - addseq r4, ip, #56 @ 0x38 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 41ea0 <__cxa_atexit@plt+0x356f0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 41e98 <__cxa_atexit@plt+0x356e8> │ │ │ │ - ldr r3, [pc, #44] @ 41ea8 <__cxa_atexit@plt+0x356f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 41eac <__cxa_atexit@plt+0x356fc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b 3eb7d4 <__cxa_atexit@plt+0x3df024> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #32] @ 3df9c <__cxa_atexit@plt+0x317ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #28] @ 3dfa0 <__cxa_atexit@plt+0x317f0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - addseq r3, ip, #196, 28 @ 0xc40 │ │ │ │ - adcseq r5, sp, #116 @ 0x74 │ │ │ │ - addseq r3, ip, #240, 30 @ 0x3c0 │ │ │ │ + adcseq r9, sp, #24 │ │ │ │ + addseq r6, ip, #100, 10 @ 0x19000000 │ │ │ │ + addseq r6, ip, #20, 10 @ 0x5000000 │ │ │ │ + @ instruction: 0xfffedec0 │ │ │ │ + addseq r6, ip, #144, 10 @ 0x24000000 │ │ │ │ + @ instruction: 0xfffeed3c │ │ │ │ + @ instruction: 0xfffee050 │ │ │ │ + @ instruction: 0xfffedf70 │ │ │ │ + addseq r6, ip, #104, 10 @ 0x1a000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r7, [pc, #28] @ 3dff0 <__cxa_atexit@plt+0x31840> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #24] @ 3dff4 <__cxa_atexit@plt+0x31844> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #129 @ 0x81 │ │ │ │ + ldr r3, [pc, #16] @ 3dff8 <__cxa_atexit@plt+0x31848> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + addseq r6, ip, #88, 10 @ 0x16000000 │ │ │ │ + adcseq r8, sp, #120, 30 @ 0x1e0 │ │ │ │ + adcseq r8, sp, #24, 30 @ 0x60 │ │ │ │ + addseq r6, ip, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 41f08 <__cxa_atexit@plt+0x35758> │ │ │ │ + bhi 3e05c <__cxa_atexit@plt+0x318ac> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 41f00 <__cxa_atexit@plt+0x35750> │ │ │ │ - ldr r3, [pc, #44] @ 41f10 <__cxa_atexit@plt+0x35760> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 41f14 <__cxa_atexit@plt+0x35764> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + beq 3e054 <__cxa_atexit@plt+0x318a4> │ │ │ │ + ldr r7, [pc, #52] @ 3e064 <__cxa_atexit@plt+0x318b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #48] @ 3e068 <__cxa_atexit@plt+0x318b8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - add r8, r3, #2 │ │ │ │ + ldr r5, [pc, #36] @ 3e06c <__cxa_atexit@plt+0x318bc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #129 @ 0x81 │ │ │ │ mov r5, r9 │ │ │ │ - b 3eb7d4 <__cxa_atexit@plt+0x3df024> │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r3, ip, #156, 28 @ 0x9c0 │ │ │ │ - adcseq r5, sp, #12 │ │ │ │ + addseq r6, ip, #252, 8 @ 0xfc000000 │ │ │ │ + adcseq r8, sp, #192, 28 @ 0xc00 │ │ │ │ + adcseq r8, sp, #12, 30 @ 0x30 │ │ │ │ + addseq r6, ip, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 41f40 <__cxa_atexit@plt+0x35790> │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 41f54 <__cxa_atexit@plt+0x357a4> │ │ │ │ - ldr r7, [pc, #8] @ 41f50 <__cxa_atexit@plt+0x357a0> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #4] @ 3e094 <__cxa_atexit@plt+0x318e4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 3ff6f4 <__cxa_atexit@plt+0x3f2f44> │ │ │ │ + addseq r6, ip, #180, 8 @ 0xb4000000 │ │ │ │ + addseq r6, ip, #48, 10 @ 0xc000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r8 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3e0f4 <__cxa_atexit@plt+0x31944> │ │ │ │ + ldr r7, [pc, #72] @ 3e10c <__cxa_atexit@plt+0x3195c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r2, {r7, r9} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 3e0e8 <__cxa_atexit@plt+0x31938> │ │ │ │ + ldr r7, [pc, #56] @ 3e110 <__cxa_atexit@plt+0x31960> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r3 │ │ │ │ + b 3f194 <__cxa_atexit@plt+0x329e4> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 3e114 <__cxa_atexit@plt+0x31964> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - addseq r3, ip, #128, 30 @ 0x200 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r3, [pc, #76] @ 41fac <__cxa_atexit@plt+0x357fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 41f90 <__cxa_atexit@plt+0x357e0> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + adcseq r8, sp, #96, 28 @ 0x600 │ │ │ │ + addseq r6, ip, #192, 8 @ 0xc0000000 │ │ │ │ + addseq r6, ip, #180, 8 @ 0xb4000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 3e13c <__cxa_atexit@plt+0x3198c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3f194 <__cxa_atexit@plt+0x329e4> │ │ │ │ + adcseq r8, sp, #12, 28 @ 0xc0 │ │ │ │ + addseq r6, ip, #104, 6 @ 0xa0000001 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3e190 <__cxa_atexit@plt+0x319e0> │ │ │ │ + ldr r2, [pc, #56] @ 3e19c <__cxa_atexit@plt+0x319ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 3e1a0 <__cxa_atexit@plt+0x319f0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 3e1a4 <__cxa_atexit@plt+0x319f4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq r8, sp, #192, 28 @ 0xc00 │ │ │ │ + adcseq r8, sp, #120, 26 @ 0x1e00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r6, ip, #232, 4 @ 0x8000000e │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3e208 <__cxa_atexit@plt+0x31a58> │ │ │ │ + ldr r3, [pc, #48] @ 3e218 <__cxa_atexit@plt+0x31a68> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 3e21c <__cxa_atexit@plt+0x31a6c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq r8, sp, #60, 28 @ 0x3c0 │ │ │ │ + addseq r6, ip, #132, 4 @ 0x40000008 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3e2e4 <__cxa_atexit@plt+0x31b34> │ │ │ │ + ldr r2, [pc, #188] @ 3e300 <__cxa_atexit@plt+0x31b50> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 41fa4 <__cxa_atexit@plt+0x357f4> │ │ │ │ - str r7, [r5] │ │ │ │ - b 41f60 <__cxa_atexit@plt+0x357b0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + beq 3e2cc <__cxa_atexit@plt+0x31b1c> │ │ │ │ + ldr r2, [pc, #160] @ 3e304 <__cxa_atexit@plt+0x31b54> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3e2d8 <__cxa_atexit@plt+0x31b28> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 3e2ec <__cxa_atexit@plt+0x31b3c> │ │ │ │ + ldr ip, [pc, #112] @ 3e308 <__cxa_atexit@plt+0x31b58> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 3e30c <__cxa_atexit@plt+0x31b5c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r6, ip, #152, 2 @ 0x26 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 3e3a8 <__cxa_atexit@plt+0x31bf8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3e388 <__cxa_atexit@plt+0x31bd8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 3e394 <__cxa_atexit@plt+0x31be4> │ │ │ │ + ldr lr, [pc, #84] @ 3e3ac <__cxa_atexit@plt+0x31bfc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 3e3b0 <__cxa_atexit@plt+0x31c00> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq r6, ip, #244 @ 0xf4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3e40c <__cxa_atexit@plt+0x31c5c> │ │ │ │ + ldr r2, [pc, #60] @ 3e418 <__cxa_atexit@plt+0x31c68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 3e41c <__cxa_atexit@plt+0x31c6c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 41f54 <__cxa_atexit@plt+0x357a4> │ │ │ │ - addseq r3, ip, #236, 28 @ 0xec0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r6, ip, #112 @ 0x70 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3e488 <__cxa_atexit@plt+0x31cd8> │ │ │ │ + ldr r2, [pc, #56] @ 3e494 <__cxa_atexit@plt+0x31ce4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 3e498 <__cxa_atexit@plt+0x31ce8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 3e49c <__cxa_atexit@plt+0x31cec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq r8, sp, #200, 22 @ 0x32000 │ │ │ │ + adcseq r8, sp, #128, 20 @ 0x80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r5, ip, #240, 30 @ 0x3c0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3e500 <__cxa_atexit@plt+0x31d50> │ │ │ │ + ldr r3, [pc, #48] @ 3e510 <__cxa_atexit@plt+0x31d60> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 3e514 <__cxa_atexit@plt+0x31d64> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq r8, sp, #68, 22 @ 0x11000 │ │ │ │ + addseq r5, ip, #140, 30 @ 0x230 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 42048 <__cxa_atexit@plt+0x35898> │ │ │ │ - ldr r2, [pc, #108] @ 42050 <__cxa_atexit@plt+0x358a0> │ │ │ │ + bhi 3e5dc <__cxa_atexit@plt+0x31e2c> │ │ │ │ + ldr r2, [pc, #188] @ 3e5f8 <__cxa_atexit@plt+0x31e48> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #100] @ 42054 <__cxa_atexit@plt+0x358a4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 4201c <__cxa_atexit@plt+0x3586c> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 42030 <__cxa_atexit@plt+0x35880> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3e5c4 <__cxa_atexit@plt+0x31e14> │ │ │ │ + ldr r2, [pc, #160] @ 3e5fc <__cxa_atexit@plt+0x31e4c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3e5d0 <__cxa_atexit@plt+0x31e20> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 3e5e4 <__cxa_atexit@plt+0x31e34> │ │ │ │ + ldr ip, [pc, #112] @ 3e600 <__cxa_atexit@plt+0x31e50> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 3e604 <__cxa_atexit@plt+0x31e54> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 42058 <__cxa_atexit@plt+0x358a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #24] @ 4205c <__cxa_atexit@plt+0x358ac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - adcseq r4, sp, #96, 30 @ 0x180 │ │ │ │ - addseq r3, ip, #128, 28 @ 0x800 │ │ │ │ - addseq r3, ip, #116, 28 @ 0x740 │ │ │ │ - addseq r3, ip, #80, 28 @ 0x500 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r5, ip, #160, 28 @ 0xa00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 4208c <__cxa_atexit@plt+0x358dc> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 3e6a0 <__cxa_atexit@plt+0x31ef0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3e680 <__cxa_atexit@plt+0x31ed0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 3e68c <__cxa_atexit@plt+0x31edc> │ │ │ │ + ldr lr, [pc, #84] @ 3e6a4 <__cxa_atexit@plt+0x31ef4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 3e6a8 <__cxa_atexit@plt+0x31ef8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 420a4 <__cxa_atexit@plt+0x358f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #8] @ 420a8 <__cxa_atexit@plt+0x358f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - addseq r3, ip, #36, 28 @ 0x240 │ │ │ │ - addseq r3, ip, #24, 28 @ 0x180 │ │ │ │ - addseq r3, ip, #228, 26 @ 0x3900 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq r5, ip, #252, 26 @ 0x3f00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3e704 <__cxa_atexit@plt+0x31f54> │ │ │ │ + ldr r2, [pc, #60] @ 3e710 <__cxa_atexit@plt+0x31f60> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 3e714 <__cxa_atexit@plt+0x31f64> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r5, ip, #156, 28 @ 0x9c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 42130 <__cxa_atexit@plt+0x35980> │ │ │ │ - ldr r2, [pc, #108] @ 42138 <__cxa_atexit@plt+0x35988> │ │ │ │ + bhi 3e78c <__cxa_atexit@plt+0x31fdc> │ │ │ │ + ldr r2, [pc, #68] @ 3e794 <__cxa_atexit@plt+0x31fe4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #100] @ 4213c <__cxa_atexit@plt+0x3598c> │ │ │ │ + ldr r1, [pc, #60] @ 3e798 <__cxa_atexit@plt+0x31fe8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 42104 <__cxa_atexit@plt+0x35954> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 42118 <__cxa_atexit@plt+0x35968> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 42140 <__cxa_atexit@plt+0x35990> │ │ │ │ - add r7, pc, r7 │ │ │ │ + tst r9, #3 │ │ │ │ + beq 3e77c <__cxa_atexit@plt+0x31fcc> │ │ │ │ sub r5, r5, #8 │ │ │ │ - ldr r0, [pc, #24] @ 42144 <__cxa_atexit@plt+0x35994> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + mov r8, #11 │ │ │ │ + b 464c4 <__cxa_atexit@plt+0x39d14> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - adcseq r4, sp, #120, 28 @ 0x780 │ │ │ │ - addseq r3, ip, #120, 26 @ 0x1e00 │ │ │ │ - addseq r3, ip, #108, 26 @ 0x1b00 │ │ │ │ - addseq r3, ip, #72, 26 @ 0x1200 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + adcseq r8, sp, #244, 14 @ 0x3d00000 │ │ │ │ + addseq r5, ip, #48, 28 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 42174 <__cxa_atexit@plt+0x359c4> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 4218c <__cxa_atexit@plt+0x359dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r0, [pc, #8] @ 42190 <__cxa_atexit@plt+0x359e0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 464c4 <__cxa_atexit@plt+0x39d14> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3e7ec <__cxa_atexit@plt+0x3203c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 3e7f4 <__cxa_atexit@plt+0x32044> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r3, ip, #28, 26 @ 0x700 │ │ │ │ - addseq r3, ip, #16, 26 @ 0x400 │ │ │ │ - addseq r3, ip, #88, 26 @ 0x1600 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + adcseq r8, sp, #116, 14 @ 0x1d00000 │ │ │ │ + addseq r5, ip, #176, 24 @ 0xb000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 422dc <__cxa_atexit@plt+0x35b2c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 422e4 <__cxa_atexit@plt+0x35b34> │ │ │ │ - str fp, [sp] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #364] @ 42338 <__cxa_atexit@plt+0x35b88> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - sub r3, r3, #18 │ │ │ │ - ldr lr, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - ldr sl, [r7, #24] │ │ │ │ - ldr r9, [pc, #332] @ 4233c <__cxa_atexit@plt+0x35b8c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ mov r3, r6 │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - ldr r7, [pc, #316] @ 42340 <__cxa_atexit@plt+0x35b90> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #121 @ 0x79 │ │ │ │ - ldr r9, [pc, #308] @ 42344 <__cxa_atexit@plt+0x35b94> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [pc, #304] @ 42348 <__cxa_atexit@plt+0x35b98> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - mov r1, r3 │ │ │ │ - str ip, [r1, #24]! │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - add fp, r3, #100 @ 0x64 │ │ │ │ - cmp r0, fp │ │ │ │ - bcc 422f8 <__cxa_atexit@plt+0x35b48> │ │ │ │ - ldr r1, [pc, #260] @ 42358 <__cxa_atexit@plt+0x35ba8> │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3e87c <__cxa_atexit@plt+0x320cc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 3e884 <__cxa_atexit@plt+0x320d4> │ │ │ │ + ldr r1, [pc, #104] @ 3e898 <__cxa_atexit@plt+0x320e8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr ip, [r5, #-8]! │ │ │ │ - str r1, [r6, #40]! @ 0x28 │ │ │ │ - ldr r1, [pc, #248] @ 4235c <__cxa_atexit@plt+0x35bac> │ │ │ │ + ldr r0, [pc, #100] @ 3e89c <__cxa_atexit@plt+0x320ec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 3e8a0 <__cxa_atexit@plt+0x320f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - ldr r9, [pc, #224] @ 42360 <__cxa_atexit@plt+0x35bb0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - add r9, r9, #1 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr sl, [pc, #212] @ 42364 <__cxa_atexit@plt+0x35bb4> │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r3, #16]! │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - str r8, [r6, #36] @ 0x24 │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - str r2, [r6, #48] @ 0x30 │ │ │ │ - str r0, [r6, #52] @ 0x34 │ │ │ │ - ldr r7, [pc, #168] @ 42368 <__cxa_atexit@plt+0x35bb8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #56] @ 0x38 │ │ │ │ - str r6, [r6, #60] @ 0x3c │ │ │ │ - str r3, [r6, #64] @ 0x40 │ │ │ │ - sub r7, fp, #6 │ │ │ │ - mov r6, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx ip │ │ │ │ - mov r3, r6 │ │ │ │ - b 422ec <__cxa_atexit@plt+0x35b3c> │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr lr, [pc, #68] @ 3e8a4 <__cxa_atexit@plt+0x320f4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3e528 <__cxa_atexit@plt+0x31d78> │ │ │ │ mov r6, r3 │ │ │ │ + b 3e88c <__cxa_atexit@plt+0x320dc> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 4234c <__cxa_atexit@plt+0x35b9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r0, #68 @ 0x44 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [pc, #64] @ 42350 <__cxa_atexit@plt+0x35ba0> │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq r8, sp, #24, 14 @ 0x600000 │ │ │ │ + adcseq r8, sp, #240, 14 @ 0x3c00000 │ │ │ │ + adcseq r8, sp, #236, 12 @ 0xec00000 │ │ │ │ + addseq r5, ip, #0, 24 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3e918 <__cxa_atexit@plt+0x32168> │ │ │ │ + ldr lr, [pc, #88] @ 3e928 <__cxa_atexit@plt+0x32178> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 3e92c <__cxa_atexit@plt+0x3217c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - str r0, [r5, #-36]! @ 0xffffffdc │ │ │ │ + ldr lr, [pc, #56] @ 3e930 <__cxa_atexit@plt+0x32180> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3e230 <__cxa_atexit@plt+0x31a80> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + adcseq r8, sp, #88, 14 @ 0x1600000 │ │ │ │ + adcseq r8, sp, #84, 12 @ 0x5400000 │ │ │ │ + addseq r5, ip, #112, 22 @ 0x1c000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3e990 <__cxa_atexit@plt+0x321e0> │ │ │ │ + ldr r2, [pc, #64] @ 3e9a0 <__cxa_atexit@plt+0x321f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr lr, [pc, #48] @ 3e9a4 <__cxa_atexit@plt+0x321f4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldr r1, [pc, #48] @ 42354 <__cxa_atexit@plt+0x35ba4> │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + rsbeq lr, r8, #9830400 @ 0x960000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 3ea0c <__cxa_atexit@plt+0x3225c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 3ea18 <__cxa_atexit@plt+0x32268> │ │ │ │ + ldr r1, [pc, #80] @ 3ea28 <__cxa_atexit@plt+0x32278> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - stmib r5, {r1, lr} │ │ │ │ - mov r6, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 3ea2c <__cxa_atexit@plt+0x3227c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 3ea30 <__cxa_atexit@plt+0x32280> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r4, sp, #132, 26 @ 0x2100 │ │ │ │ - @ instruction: 0xfffffddc │ │ │ │ - adcseq r4, sp, #80, 26 @ 0x1400 │ │ │ │ - adcseq r4, sp, #60, 26 @ 0xf00 │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - addseq r3, ip, #52, 18 @ 0xd0000 │ │ │ │ - adcseq r4, sp, #80, 28 @ 0x500 │ │ │ │ - adcseq r4, sp, #64, 28 @ 0x400 │ │ │ │ - @ instruction: 0xffffdffc │ │ │ │ - adcseq r4, sp, #252, 28 @ 0xfc0 │ │ │ │ - adcseq r4, sp, #228, 28 @ 0xe40 │ │ │ │ - @ instruction: 0xfffff2b8 │ │ │ │ - adcseq r4, sp, #140, 24 @ 0x8c00 │ │ │ │ - addseq r3, ip, #160, 18 @ 0x280000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r8, sp, #120, 10 @ 0x1e000000 │ │ │ │ + adcseq r8, sp, #100, 12 @ 0x6400000 │ │ │ │ + adcseq r8, sp, #84, 10 @ 0x15000000 │ │ │ │ + addseq r5, ip, #116, 20 @ 0x74000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ - sub lr, r5, #20 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 4242c <__cxa_atexit@plt+0x35c7c> │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3eab8 <__cxa_atexit@plt+0x32308> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 42434 <__cxa_atexit@plt+0x35c84> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #224] @ 42480 <__cxa_atexit@plt+0x35cd0> │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 3eac0 <__cxa_atexit@plt+0x32310> │ │ │ │ + ldr r1, [pc, #104] @ 3ead4 <__cxa_atexit@plt+0x32324> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ 3ead8 <__cxa_atexit@plt+0x32328> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r3, [r7, #20] │ │ │ │ - ldr r9, [pc, #200] @ 42484 <__cxa_atexit@plt+0x35cd4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - sub r2, r2, #6 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r9, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 42448 <__cxa_atexit@plt+0x35c98> │ │ │ │ - ldr r7, [pc, #168] @ 42494 <__cxa_atexit@plt+0x35ce4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #-16] │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r1, [pc, #156] @ 42498 <__cxa_atexit@plt+0x35ce8> │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 3eadc <__cxa_atexit@plt+0x3232c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #148] @ 4249c <__cxa_atexit@plt+0x35cec> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r7, [r6, #16] │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r0, r1, sl} │ │ │ │ - sub r5, r5, #8 │ │ │ │ - sub r7, r2, #9 │ │ │ │ - mov r6, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 41b88 <__cxa_atexit@plt+0x353d8> │ │ │ │ - mov r2, r6 │ │ │ │ - b 4243c <__cxa_atexit@plt+0x35c8c> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr lr, [pc, #68] @ 3eae0 <__cxa_atexit@plt+0x32330> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3e528 <__cxa_atexit@plt+0x31d78> │ │ │ │ + mov r6, r3 │ │ │ │ + b 3eac8 <__cxa_atexit@plt+0x32318> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r2 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 42488 <__cxa_atexit@plt+0x35cd8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [pc, #44] @ 4248c <__cxa_atexit@plt+0x35cdc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #1 │ │ │ │ - ldr r0, [pc, #36] @ 42490 <__cxa_atexit@plt+0x35ce0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - add r9, r0, #1 │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r2 │ │ │ │ - bx r1 │ │ │ │ - adcseq r4, sp, #176, 22 @ 0x2c000 │ │ │ │ - adcseq r4, sp, #144, 22 @ 0x24000 │ │ │ │ - addseq r3, ip, #196, 16 @ 0xc40000 │ │ │ │ - adcseq r4, sp, #0, 26 │ │ │ │ - adcseq r4, sp, #248, 24 @ 0xf800 │ │ │ │ - @ instruction: 0xfffff798 │ │ │ │ - adcseq r4, sp, #104, 26 @ 0x1a00 │ │ │ │ - adcseq r4, sp, #88, 26 @ 0x1600 │ │ │ │ - addseq r3, ip, #108, 16 @ 0x6c0000 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + adcseq r8, sp, #220, 8 @ 0xdc000000 │ │ │ │ + adcseq r8, sp, #180, 10 @ 0x2d000000 │ │ │ │ + adcseq r8, sp, #176, 8 @ 0xb0000000 │ │ │ │ + addseq r5, ip, #196, 18 @ 0x310000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ - sub lr, r5, #20 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 42560 <__cxa_atexit@plt+0x35db0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 42568 <__cxa_atexit@plt+0x35db8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #224] @ 425b4 <__cxa_atexit@plt+0x35e04> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3eb54 <__cxa_atexit@plt+0x323a4> │ │ │ │ + ldr lr, [pc, #88] @ 3eb64 <__cxa_atexit@plt+0x323b4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r3, [r7, #20] │ │ │ │ - ldr r9, [pc, #200] @ 425b8 <__cxa_atexit@plt+0x35e08> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - sub r2, r2, #6 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r9, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 4257c <__cxa_atexit@plt+0x35dcc> │ │ │ │ - ldr r7, [pc, #168] @ 425c8 <__cxa_atexit@plt+0x35e18> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r5, #-16] │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldr r1, [pc, #156] @ 425cc <__cxa_atexit@plt+0x35e1c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #148] @ 425d0 <__cxa_atexit@plt+0x35e20> │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 3eb68 <__cxa_atexit@plt+0x323b8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - str r7, [r6, #16] │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r0, r1, sl} │ │ │ │ - sub r5, r5, #8 │ │ │ │ - sub r7, r2, #9 │ │ │ │ - mov r6, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 41b88 <__cxa_atexit@plt+0x353d8> │ │ │ │ - mov r2, r6 │ │ │ │ - b 42570 <__cxa_atexit@plt+0x35dc0> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr lr, [pc, #56] @ 3eb6c <__cxa_atexit@plt+0x323bc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3e230 <__cxa_atexit@plt+0x31a80> │ │ │ │ + mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r2 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 425bc <__cxa_atexit@plt+0x35e0c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [pc, #44] @ 425c0 <__cxa_atexit@plt+0x35e10> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #1 │ │ │ │ - ldr r0, [pc, #36] @ 425c4 <__cxa_atexit@plt+0x35e14> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - add r9, r0, #1 │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r2 │ │ │ │ - bx r1 │ │ │ │ - adcseq r4, sp, #124, 20 @ 0x7c000 │ │ │ │ - adcseq r4, sp, #92, 20 @ 0x5c000 │ │ │ │ - addseq r3, ip, #144, 14 @ 0x2400000 │ │ │ │ - adcseq r4, sp, #204, 22 @ 0x33000 │ │ │ │ - adcseq r4, sp, #196, 22 @ 0x31000 │ │ │ │ - @ instruction: 0xfffff664 │ │ │ │ - adcseq r4, sp, #52, 24 @ 0x3400 │ │ │ │ - adcseq r4, sp, #36, 24 @ 0x2400 │ │ │ │ - addseq r3, ip, #40, 18 @ 0xa0000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 42630 <__cxa_atexit@plt+0x35e80> │ │ │ │ - ldr r7, [pc, #72] @ 42640 <__cxa_atexit@plt+0x35e90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 42624 <__cxa_atexit@plt+0x35e74> │ │ │ │ - ldr r7, [pc, #52] @ 42644 <__cxa_atexit@plt+0x35e94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, #0 │ │ │ │ - b 3eb724 <__cxa_atexit@plt+0x3def74> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + adcseq r8, sp, #28, 10 @ 0x7000000 │ │ │ │ + adcseq r8, sp, #24, 8 @ 0x18000000 │ │ │ │ + addseq r5, ip, #56, 18 @ 0xe0000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3ebe4 <__cxa_atexit@plt+0x32434> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3ebf0 <__cxa_atexit@plt+0x32440> │ │ │ │ + ldr lr, [pc, #92] @ 3ec00 <__cxa_atexit@plt+0x32450> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ 3ec04 <__cxa_atexit@plt+0x32454> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r8, [pc, #64] @ 3ec08 <__cxa_atexit@plt+0x32458> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 42648 <__cxa_atexit@plt+0x35e98> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - addseq r3, ip, #232, 16 @ 0xe80000 │ │ │ │ - addseq r3, ip, #180, 16 @ 0xb40000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 42670 <__cxa_atexit@plt+0x35ec0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 3eb724 <__cxa_atexit@plt+0x3def74> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - addseq r3, ip, #140, 16 @ 0x8c0000 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + adcseq r8, sp, #164, 6 @ 0x90000002 │ │ │ │ + rsbeq lr, r8, #69206016 @ 0x4200000 │ │ │ │ + addseq r5, ip, #152, 16 @ 0x980000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 426bc <__cxa_atexit@plt+0x35f0c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 426b4 <__cxa_atexit@plt+0x35f04> │ │ │ │ - ldr r3, [pc, #28] @ 426c0 <__cxa_atexit@plt+0x35f10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 3eb724 <__cxa_atexit@plt+0x3def74> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - addseq r3, ip, #60, 16 @ 0x3c0000 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 426e8 <__cxa_atexit@plt+0x35f38> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 3eb724 <__cxa_atexit@plt+0x3def74> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - addseq r3, ip, #20, 16 @ 0x140000 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r8, r6 │ │ │ │ - mov lr, r5 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #76 @ 0x4c │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 42890 <__cxa_atexit@plt+0x360e0> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r7, [pc, #428] @ 428cc <__cxa_atexit@plt+0x3611c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr ip, [pc, #424] @ 428d0 <__cxa_atexit@plt+0x36120> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr sl, [pc, #420] @ 428d4 <__cxa_atexit@plt+0x36124> │ │ │ │ - add sl, pc, sl │ │ │ │ - mov r3, lr │ │ │ │ - ldr r1, [r3, #12]! │ │ │ │ - str r7, [r8, #4]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mov r9, r8 │ │ │ │ - str ip, [r9, #28]! │ │ │ │ - mov r7, r8 │ │ │ │ - str sl, [r7, #52]! @ 0x34 │ │ │ │ - mov sl, r2 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - str r2, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - str r0, [r8, #16] │ │ │ │ - str r9, [r8, #20] │ │ │ │ - str r7, [r8, #24] │ │ │ │ - str r2, [r8, #60] @ 0x3c │ │ │ │ - add fp, r8, #64 @ 0x40 │ │ │ │ - stm fp, {r0, r1, r8} │ │ │ │ - str r2, [r8, #36] @ 0x24 │ │ │ │ - str r1, [r8, #40] @ 0x28 │ │ │ │ - str r0, [r8, #44] @ 0x2c │ │ │ │ - str r8, [r8, #48] @ 0x30 │ │ │ │ - ldr r0, [r3, #-8] │ │ │ │ - subs r1, r0, sl │ │ │ │ - bne 427d8 <__cxa_atexit@plt+0x36028> │ │ │ │ - ldr r0, [pc, #336] @ 428f0 <__cxa_atexit@plt+0x36140> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 42828 <__cxa_atexit@plt+0x36078> │ │ │ │ - add r7, lr, #12 │ │ │ │ - ldr fp, [sp] │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 428b0 <__cxa_atexit@plt+0x36100> │ │ │ │ - ldr r3, [pc, #316] @ 42900 <__cxa_atexit@plt+0x36150> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r7] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 41f54 <__cxa_atexit@plt+0x357a4> │ │ │ │ - cmp r1, #0 │ │ │ │ - ble 42834 <__cxa_atexit@plt+0x36084> │ │ │ │ - ldr r0, [pc, #252] @ 428e4 <__cxa_atexit@plt+0x36134> │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r1, r1, #1 │ │ │ │ - str r1, [r5] │ │ │ │ - str r0, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - beq 4287c <__cxa_atexit@plt+0x360cc> │ │ │ │ - ldr r0, [pc, #224] @ 428e8 <__cxa_atexit@plt+0x36138> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr sl, [lr, #16]! │ │ │ │ - ldr r1, [pc, #216] @ 428ec <__cxa_atexit@plt+0x3613c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r0, [lr] │ │ │ │ - add r8, r1, #2 │ │ │ │ - mov r5, lr │ │ │ │ - mov r9, r7 │ │ │ │ - b 3eb7fc <__cxa_atexit@plt+0x3df04c> │ │ │ │ - mov r7, r8 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 421a0 <__cxa_atexit@plt+0x359f0> │ │ │ │ - ldr r0, [pc, #156] @ 428d8 <__cxa_atexit@plt+0x36128> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mvn r1, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - str r0, [r3] │ │ │ │ - tst r9, #3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - beq 42884 <__cxa_atexit@plt+0x360d4> │ │ │ │ - ldr r0, [pc, #128] @ 428dc <__cxa_atexit@plt+0x3612c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr sl, [lr, #16]! │ │ │ │ - ldr r1, [pc, #120] @ 428e0 <__cxa_atexit@plt+0x36130> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r0, [lr] │ │ │ │ - add r8, r1, #2 │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb7fc <__cxa_atexit@plt+0x3df04c> │ │ │ │ - mov r5, r3 │ │ │ │ - b 424ac <__cxa_atexit@plt+0x35cfc> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 42378 <__cxa_atexit@plt+0x35bc8> │ │ │ │ - ldr r0, [pc, #100] @ 428fc <__cxa_atexit@plt+0x3614c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #76 @ 0x4c │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [lr] │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb7a4 <__cxa_atexit@plt+0x3deff4> │ │ │ │ - ldr r7, [pc, #60] @ 428f4 <__cxa_atexit@plt+0x36144> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #56] @ 428f8 <__cxa_atexit@plt+0x36148> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r5, lr, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffa7c │ │ │ │ - @ instruction: 0xfffffc4c │ │ │ │ - @ instruction: 0xfffffd78 │ │ │ │ - andeq r0, r0, r8, asr #3 │ │ │ │ - andeq r0, r0, r0, ror #3 │ │ │ │ - addseq r3, ip, #76 @ 0x4c │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - muleq r0, ip, r1 │ │ │ │ - addseq r3, ip, #224 @ 0xe0 │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - addseq r3, ip, #16, 12 @ 0x1000000 │ │ │ │ - addseq r3, ip, #184, 10 @ 0x2e000000 │ │ │ │ - @ instruction: 0xfffffe5c │ │ │ │ - addseq r3, ip, #180, 12 @ 0xb400000 │ │ │ │ - addseq r3, ip, #108, 10 @ 0x1b000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4293c <__cxa_atexit@plt+0x3618c> │ │ │ │ - ldr r3, [pc, #48] @ 42958 <__cxa_atexit@plt+0x361a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 41f54 <__cxa_atexit@plt+0x357a4> │ │ │ │ - ldr r7, [pc, #24] @ 4295c <__cxa_atexit@plt+0x361ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #20] @ 42960 <__cxa_atexit@plt+0x361b0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r5, r5, #4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3ec80 <__cxa_atexit@plt+0x324d0> │ │ │ │ + ldr lr, [pc, #88] @ 3ec90 <__cxa_atexit@plt+0x324e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ 3ec94 <__cxa_atexit@plt+0x324e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ 3ec98 <__cxa_atexit@plt+0x324e8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add r2, r3, #16 │ │ │ │ + stm r2, {r0, r7, lr} │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq r3, ip, #80, 10 @ 0x14000000 │ │ │ │ - addseq r3, ip, #132, 10 @ 0x21000000 │ │ │ │ - addseq r3, ip, #44, 10 @ 0xb000000 │ │ │ │ - addseq r3, ip, #116, 10 @ 0x1d000000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 42994 <__cxa_atexit@plt+0x361e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #4]! │ │ │ │ - ldr r2, [pc, #20] @ 42998 <__cxa_atexit@plt+0x361e8> │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + adcseq r8, sp, #12, 8 @ 0xc000000 │ │ │ │ + adcseq r8, sp, #236, 4 @ 0xc000000e │ │ │ │ + addseq r5, ip, #12, 16 @ 0xc0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3ecec <__cxa_atexit@plt+0x3253c> │ │ │ │ + ldr r2, [pc, #56] @ 3ecf8 <__cxa_atexit@plt+0x32548> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - add r8, r2, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - b 3eb7fc <__cxa_atexit@plt+0x3df04c> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - addseq r2, ip, #112, 30 @ 0x1c0 │ │ │ │ - addseq r3, ip, #212, 8 @ 0xd4000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 429d4 <__cxa_atexit@plt+0x36224> │ │ │ │ - ldr r3, [pc, #48] @ 429f0 <__cxa_atexit@plt+0x36240> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 41f54 <__cxa_atexit@plt+0x357a4> │ │ │ │ - ldr r7, [pc, #24] @ 429f4 <__cxa_atexit@plt+0x36244> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #20] @ 429f8 <__cxa_atexit@plt+0x36248> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 3ecfc <__cxa_atexit@plt+0x3254c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 3ed00 <__cxa_atexit@plt+0x32550> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - addseq r3, ip, #184, 8 @ 0xb8000000 │ │ │ │ - addseq r3, ip, #236, 8 @ 0xec000000 │ │ │ │ - addseq r3, ip, #148, 8 @ 0x94000000 │ │ │ │ - addseq r3, ip, #200, 8 @ 0xc8000000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 42a2c <__cxa_atexit@plt+0x3627c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #4]! │ │ │ │ - ldr r2, [pc, #20] @ 42a30 <__cxa_atexit@plt+0x36280> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - add r8, r2, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - b 3eb7fc <__cxa_atexit@plt+0x3df04c> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - addseq r2, ip, #152, 28 @ 0x980 │ │ │ │ - addseq r3, ip, #60, 8 @ 0x3c000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq r8, sp, #100, 6 @ 0x90000001 │ │ │ │ + adcseq r8, sp, #28, 4 @ 0xc0000001 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 42a6c <__cxa_atexit@plt+0x362bc> │ │ │ │ - ldr r3, [pc, #48] @ 42a88 <__cxa_atexit@plt+0x362d8> │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r5, ip, #140, 14 @ 0x2300000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3ed64 <__cxa_atexit@plt+0x325b4> │ │ │ │ + ldr r3, [pc, #48] @ 3ed74 <__cxa_atexit@plt+0x325c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 41f54 <__cxa_atexit@plt+0x357a4> │ │ │ │ - ldr r7, [pc, #24] @ 42a8c <__cxa_atexit@plt+0x362dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #20] @ 42a90 <__cxa_atexit@plt+0x362e0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 3ed78 <__cxa_atexit@plt+0x325c8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq r3, ip, #32, 8 @ 0x20000000 │ │ │ │ - addseq r3, ip, #84, 8 @ 0x54000000 │ │ │ │ - addseq r3, ip, #252, 6 @ 0xf0000003 │ │ │ │ - addseq r3, ip, #168, 8 @ 0xa8000000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq r8, sp, #224, 4 │ │ │ │ + addseq r5, ip, #40, 14 @ 0xa00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 42b44 <__cxa_atexit@plt+0x36394> │ │ │ │ - ldr r7, [pc, #176] @ 42b68 <__cxa_atexit@plt+0x363b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 42b28 <__cxa_atexit@plt+0x36378> │ │ │ │ - ldr r2, [pc, #160] @ 42b6c <__cxa_atexit@plt+0x363bc> │ │ │ │ + bhi 3ee40 <__cxa_atexit@plt+0x32690> │ │ │ │ + ldr r2, [pc, #188] @ 3ee5c <__cxa_atexit@plt+0x326ac> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 42b38 <__cxa_atexit@plt+0x36388> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 42b54 <__cxa_atexit@plt+0x363a4> │ │ │ │ - ldr r3, [pc, #120] @ 42b74 <__cxa_atexit@plt+0x363c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #-4]! │ │ │ │ - add r0, r7, #3 │ │ │ │ - vldr d0, [r0] │ │ │ │ - ldr r0, [pc, #104] @ 42b78 <__cxa_atexit@plt+0x363c8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r1} │ │ │ │ - str r3, [r5] │ │ │ │ - vstr d0, [r6, #12] │ │ │ │ - sub r8, r2, #11 │ │ │ │ - mov r6, r2 │ │ │ │ - b 152998 <__cxa_atexit@plt+0x1461e8> │ │ │ │ - ldr r0, [r9] │ │ │ │ + beq 3ee28 <__cxa_atexit@plt+0x32678> │ │ │ │ + ldr r2, [pc, #160] @ 3ee60 <__cxa_atexit@plt+0x326b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3ee34 <__cxa_atexit@plt+0x32684> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 3ee48 <__cxa_atexit@plt+0x32698> │ │ │ │ + ldr ip, [pc, #112] @ 3ee64 <__cxa_atexit@plt+0x326b4> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 3ee68 <__cxa_atexit@plt+0x326b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 42b70 <__cxa_atexit@plt+0x363c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - addseq r3, ip, #8, 8 @ 0x8000000 │ │ │ │ - andeq r0, r0, r8, lsl #3 │ │ │ │ - adcseq r4, sp, #88, 12 @ 0x5800000 │ │ │ │ - addseq r3, ip, #196, 6 @ 0x10000003 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r5, ip, #60, 12 @ 0x3c00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #116] @ 42c04 <__cxa_atexit@plt+0x36454> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 3ef04 <__cxa_atexit@plt+0x32754> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 42bec <__cxa_atexit@plt+0x3643c> │ │ │ │ + beq 3eee4 <__cxa_atexit@plt+0x32734> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 42bf4 <__cxa_atexit@plt+0x36444> │ │ │ │ - ldr r1, [pc, #72] @ 42c08 <__cxa_atexit@plt+0x36458> │ │ │ │ + bcc 3eef0 <__cxa_atexit@plt+0x32740> │ │ │ │ + ldr lr, [pc, #84] @ 3ef08 <__cxa_atexit@plt+0x32758> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 3ef0c <__cxa_atexit@plt+0x3275c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - add r0, r7, #3 │ │ │ │ - vldr d0, [r0] │ │ │ │ - ldr r0, [pc, #56] @ 42c0c <__cxa_atexit@plt+0x3645c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - str r1, [r5] │ │ │ │ - vstr d0, [r6, #12] │ │ │ │ - sub r8, r3, #11 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 152998 <__cxa_atexit@plt+0x1461e8> │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - adcseq r4, sp, #148, 10 @ 0x25000000 │ │ │ │ - addseq r3, ip, #48, 6 @ 0xc0000000 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq r5, ip, #152, 10 @ 0x26000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 42c68 <__cxa_atexit@plt+0x364b8> │ │ │ │ - ldr r2, [pc, #60] @ 42c74 <__cxa_atexit@plt+0x364c4> │ │ │ │ + bcc 3ef68 <__cxa_atexit@plt+0x327b8> │ │ │ │ + ldr r2, [pc, #60] @ 3ef74 <__cxa_atexit@plt+0x327c4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 42c78 <__cxa_atexit@plt+0x364c8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - add r0, r7, #3 │ │ │ │ - vldr d0, [r0] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ + ldr r1, [pc, #56] @ 3ef78 <__cxa_atexit@plt+0x327c8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ str r2, [r5] │ │ │ │ - vstr d0, [r3, #12] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - b 152998 <__cxa_atexit@plt+0x1461e8> │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - adcseq r4, sp, #40, 10 @ 0xa000000 │ │ │ │ - addseq r3, ip, #196, 4 @ 0x4000000c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 42c9c <__cxa_atexit@plt+0x364ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 952a8 <__cxa_atexit@plt+0x88af8> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 151c500 <__cxa_atexit@plt+0x150fd50> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r5, ip, #20, 10 @ 0x5000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 3ed8c <__cxa_atexit@plt+0x325dc> │ │ │ │ + addseq r5, ip, #248, 8 @ 0xf8000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 42d10 <__cxa_atexit@plt+0x36560> │ │ │ │ - ldr r3, [pc, #76] @ 42d28 <__cxa_atexit@plt+0x36578> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #72] @ 42d2c <__cxa_atexit@plt+0x3657c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r1, r6, #17 │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r2, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - str r3, [r7, #16] │ │ │ │ - str r8, [r7, #20] │ │ │ │ - str r1, [r7, #24] │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 42d30 <__cxa_atexit@plt+0x36580> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ + bcc 3eff8 <__cxa_atexit@plt+0x32848> │ │ │ │ + ldr r2, [pc, #48] @ 3f008 <__cxa_atexit@plt+0x32858> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #44] @ 3f00c <__cxa_atexit@plt+0x3285c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r4, sp, #164, 6 @ 0x90000002 │ │ │ │ - adcseq r4, sp, #0, 8 │ │ │ │ - addseq r3, ip, #116, 4 @ 0x40000007 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 42d90 <__cxa_atexit@plt+0x365e0> │ │ │ │ - ldr r3, [pc, #76] @ 42da8 <__cxa_atexit@plt+0x365f8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #72] @ 42dac <__cxa_atexit@plt+0x365fc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r1, r6, #17 │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r2, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - str r3, [r7, #16] │ │ │ │ - str r8, [r7, #20] │ │ │ │ - str r1, [r7, #24] │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 42db0 <__cxa_atexit@plt+0x36600> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + rsbeq lr, r8, #-1879048181 @ 0x9000000b │ │ │ │ + addseq r5, ip, #152, 8 @ 0x98000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3f05c <__cxa_atexit@plt+0x328ac> │ │ │ │ + ldr r1, [pc, #52] @ 3f06c <__cxa_atexit@plt+0x328bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #36] @ 3f070 <__cxa_atexit@plt+0x328c0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ed8c <__cxa_atexit@plt+0x325dc> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r4, sp, #36, 6 @ 0x90000000 │ │ │ │ - adcseq r4, sp, #44, 6 @ 0xb0000000 │ │ │ │ - addseq r3, ip, #248, 2 @ 0x3e │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 42e20 <__cxa_atexit@plt+0x36670> │ │ │ │ - ldr r2, [pc, #88] @ 42e2c <__cxa_atexit@plt+0x3667c> │ │ │ │ + adcseq r8, sp, #16 │ │ │ │ + adcseq r7, sp, #0, 30 │ │ │ │ + addseq r5, ip, #52, 8 @ 0x34000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3f0d8 <__cxa_atexit@plt+0x32928> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3f0e4 <__cxa_atexit@plt+0x32934> │ │ │ │ + ldr r2, [pc, #76] @ 3f0f4 <__cxa_atexit@plt+0x32944> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #80] @ 42e30 <__cxa_atexit@plt+0x36680> │ │ │ │ + ldr r1, [pc, #72] @ 3f0f8 <__cxa_atexit@plt+0x32948> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 42e18 <__cxa_atexit@plt+0x36668> │ │ │ │ - ldr r3, [pc, #52] @ 42e34 <__cxa_atexit@plt+0x36684> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 42e38 <__cxa_atexit@plt+0x36688> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - add r9, r2, #3 │ │ │ │ - mov r8, r7 │ │ │ │ - b 101684 <__cxa_atexit@plt+0xf4ed4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ 3f0fc <__cxa_atexit@plt+0x3294c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - adcseq r4, sp, #112, 2 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - addseq r3, ip, #164, 2 @ 0x29 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 42e64 <__cxa_atexit@plt+0x366b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #20] @ 42e68 <__cxa_atexit@plt+0x366b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - add r9, r2, #3 │ │ │ │ - mov r8, r7 │ │ │ │ - b 101684 <__cxa_atexit@plt+0xf4ed4> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - addseq r3, ip, #88, 2 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + adcseq r7, sp, #160, 28 @ 0xa00 │ │ │ │ + rsbeq lr, r8, #1073741877 @ 0x40000035 │ │ │ │ + addseq r5, ip, #164, 6 @ 0x90000002 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 42ee0 <__cxa_atexit@plt+0x36730> │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 42f24 <__cxa_atexit@plt+0x36774> │ │ │ │ - ldr r8, [pc, #196] @ 42f60 <__cxa_atexit@plt+0x367b0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #192] @ 42f64 <__cxa_atexit@plt+0x367b4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3f168 <__cxa_atexit@plt+0x329b8> │ │ │ │ + ldr r2, [pc, #76] @ 3f178 <__cxa_atexit@plt+0x329c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 3f17c <__cxa_atexit@plt+0x329cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - sub r1, r3, #17 │ │ │ │ - ldr r9, [pc, #176] @ 42f68 <__cxa_atexit@plt+0x367b8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - add r2, r8, #3 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r0, r2, r9} │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ 3f180 <__cxa_atexit@plt+0x329d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + adcseq r7, sp, #24, 30 @ 0x60 │ │ │ │ + adcseq r7, sp, #0, 28 │ │ │ │ + addseq r5, ip, #68, 8 @ 0x44000000 │ │ │ │ + andeq r0, r2, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 3f220 <__cxa_atexit@plt+0x32a70> │ │ │ │ + mov r7, r5 │ │ │ │ + str r8, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + and r3, r9, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 3f1f8 <__cxa_atexit@plt+0x32a48> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ + add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 42f34 <__cxa_atexit@plt+0x36784> │ │ │ │ - ldr r7, [pc, #96] @ 42f58 <__cxa_atexit@plt+0x367a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #92] @ 42f5c <__cxa_atexit@plt+0x367ac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - add r7, r7, #3 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r3, #5 │ │ │ │ + bcc 3f230 <__cxa_atexit@plt+0x32a80> │ │ │ │ + ldr r2, [pc, #120] @ 3f24c <__cxa_atexit@plt+0x32a9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + sub r2, r3, #11 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 3f204 <__cxa_atexit@plt+0x32a54> │ │ │ │ + ldr r1, [pc, #96] @ 3f254 <__cxa_atexit@plt+0x32aa4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 3f20c <__cxa_atexit@plt+0x32a5c> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 3f2f8 <__cxa_atexit@plt+0x32b48> │ │ │ │ + ldr r1, [pc, #68] @ 3f250 <__cxa_atexit@plt+0x32aa0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #40] @ 42f54 <__cxa_atexit@plt+0x367a4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ - b 42f40 <__cxa_atexit@plt+0x36790> │ │ │ │ - ldr r6, [pc, #20] @ 42f50 <__cxa_atexit@plt+0x367a0> │ │ │ │ + ldr r7, [pc, #52] @ 3f25c <__cxa_atexit@plt+0x32aac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #32] @ 3f258 <__cxa_atexit@plt+0x32aa8> │ │ │ │ add r6, pc, r6 │ │ │ │ - mov r2, #12 │ │ │ │ + mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ + str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r3, ip, #180 @ 0xb4 │ │ │ │ - adcseq r4, sp, #128, 2 │ │ │ │ - addseq r3, ip, #16, 2 │ │ │ │ - adcseq r4, sp, #220, 2 @ 0x37 │ │ │ │ - adcseq r4, sp, #144, 4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 42fd4 <__cxa_atexit@plt+0x36824> │ │ │ │ - ldr r8, [pc, #88] @ 42fec <__cxa_atexit@plt+0x3683c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #84] @ 42ff0 <__cxa_atexit@plt+0x36840> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - sub r1, r6, #17 │ │ │ │ - ldr r9, [pc, #68] @ 42ff4 <__cxa_atexit@plt+0x36844> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - add r2, r8, #3 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r2, r9} │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #28] @ 42ff8 <__cxa_atexit@plt+0x36848> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - addseq r3, ip, #24 │ │ │ │ - adcseq r4, sp, #228 @ 0xe4 │ │ │ │ - adcseq r4, sp, #152, 2 @ 0x26 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffbb4 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + addseq r5, ip, #156, 6 @ 0x70000002 │ │ │ │ + addseq r5, ip, #72, 4 @ 0x80000004 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4304c <__cxa_atexit@plt+0x3689c> │ │ │ │ - ldr r7, [pc, #64] @ 43064 <__cxa_atexit@plt+0x368b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #60] @ 43068 <__cxa_atexit@plt+0x368b8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - add r7, r7, #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #5 │ │ │ │ + bcc 3f2d0 <__cxa_atexit@plt+0x32b20> │ │ │ │ + ldr r2, [pc, #92] @ 3f2e8 <__cxa_atexit@plt+0x32b38> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r2, r6, #11 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble 3f2b8 <__cxa_atexit@plt+0x32b08> │ │ │ │ + ldr r1, [pc, #60] @ 3f2f0 <__cxa_atexit@plt+0x32b40> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 3f2c0 <__cxa_atexit@plt+0x32b10> │ │ │ │ + ldr r1, [pc, #44] @ 3f2ec <__cxa_atexit@plt+0x32b3c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 4306c <__cxa_atexit@plt+0x368bc> │ │ │ │ + ldr r3, [pc, #28] @ 3f2f4 <__cxa_atexit@plt+0x32b44> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ + mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - addseq r2, ip, #136, 30 @ 0x220 │ │ │ │ - adcseq r4, sp, #84 @ 0x54 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffafc │ │ │ │ + @ instruction: 0xfffffcf8 │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + mov fp, r7 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 430d4 <__cxa_atexit@plt+0x36924> │ │ │ │ - ldr r3, [pc, #84] @ 430ec <__cxa_atexit@plt+0x3693c> │ │ │ │ + bcc 3f3a8 <__cxa_atexit@plt+0x32bf8> │ │ │ │ + ldr r8, [pc, #164] @ 3f3c0 <__cxa_atexit@plt+0x32c10> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #160] @ 3f3c4 <__cxa_atexit@plt+0x32c14> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r9, [r5], #8 │ │ │ │ + mov r3, r2 │ │ │ │ + str r8, [r3, #20]! │ │ │ │ + ldr r8, [pc, #136] @ 3f3c8 <__cxa_atexit@plt+0x32c18> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #-16] │ │ │ │ + str r0, [r3, #-12] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + sub r0, r6, #31 │ │ │ │ + sub r1, r6, #39 @ 0x27 │ │ │ │ + cmp r9, #10 │ │ │ │ + ble 3f388 <__cxa_atexit@plt+0x32bd8> │ │ │ │ + ldr lr, [pc, #92] @ 3f3cc <__cxa_atexit@plt+0x32c1c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r2, #32] │ │ │ │ + str r3, [r2, #36] @ 0x24 │ │ │ │ + str r0, [r2, #40] @ 0x28 │ │ │ │ + str r1, [r2, #44] @ 0x2c │ │ │ │ + bx ip │ │ │ │ + ldr lr, [pc, #68] @ 3f3d4 <__cxa_atexit@plt+0x32c24> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r2, #32] │ │ │ │ + str r0, [r2, #36] @ 0x24 │ │ │ │ + str r3, [r2, #40] @ 0x28 │ │ │ │ + str r1, [r2, #44] @ 0x2c │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #32] @ 3f3d0 <__cxa_atexit@plt+0x32c20> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 430f0 <__cxa_atexit@plt+0x36940> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #16]! │ │ │ │ - sub r3, r6, #29 │ │ │ │ - ldr r1, [pc, #64] @ 430f4 <__cxa_atexit@plt+0x36944> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r2, r2, #3 │ │ │ │ - stmdb r7, {r1, r2, r9} │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r1, [r7, #12] │ │ │ │ - str r7, [r7, #16] │ │ │ │ - str r3, [r7, #20] │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 430f8 <__cxa_atexit@plt+0x36948> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd20 │ │ │ │ - addseq r2, ip, #28, 30 @ 0x70 │ │ │ │ - adcseq r3, sp, #204, 30 @ 0x330 │ │ │ │ - addseq r2, ip, #240, 28 @ 0xf00 │ │ │ │ + mov r2, #44 @ 0x2c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffff41c │ │ │ │ + @ instruction: 0xfffff200 │ │ │ │ + @ instruction: 0xffffeeec │ │ │ │ + @ instruction: 0xfffff8a8 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0xfffff5b0 │ │ │ │ + addseq r5, ip, #244, 2 @ 0x3d │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 3f2f8 <__cxa_atexit@plt+0x32b48> │ │ │ │ + addseq r5, ip, #180 @ 0xb4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 43138 <__cxa_atexit@plt+0x36988> │ │ │ │ - ldr r2, [pc, #40] @ 43140 <__cxa_atexit@plt+0x36990> │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3f444 <__cxa_atexit@plt+0x32c94> │ │ │ │ + ldr r2, [pc, #56] @ 3f450 <__cxa_atexit@plt+0x32ca0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #28] @ 43144 <__cxa_atexit@plt+0x36994> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1352a8 <__cxa_atexit@plt+0x128af8> │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 3f454 <__cxa_atexit@plt+0x32ca4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 3f458 <__cxa_atexit@plt+0x32ca8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - adcseq r3, sp, #40, 28 @ 0x280 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq r7, sp, #12, 24 @ 0xc00 │ │ │ │ + adcseq r7, sp, #196, 20 @ 0xc4000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 4317c <__cxa_atexit@plt+0x369cc> │ │ │ │ - ldr r2, [pc, #28] @ 43188 <__cxa_atexit@plt+0x369d8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r5, ip, #52 @ 0x34 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3f4bc <__cxa_atexit@plt+0x32d0c> │ │ │ │ + ldr r3, [pc, #48] @ 3f4cc <__cxa_atexit@plt+0x32d1c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 3f4d0 <__cxa_atexit@plt+0x32d20> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r3, sp, #28, 30 @ 0x70 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq r7, sp, #136, 22 @ 0x22000 │ │ │ │ + addseq r4, ip, #208, 30 @ 0x340 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43210 <__cxa_atexit@plt+0x36a60> │ │ │ │ - ldr r2, [pc, #108] @ 43218 <__cxa_atexit@plt+0x36a68> │ │ │ │ + bhi 3f598 <__cxa_atexit@plt+0x32de8> │ │ │ │ + ldr r2, [pc, #188] @ 3f5b4 <__cxa_atexit@plt+0x32e04> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r8} │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 43204 <__cxa_atexit@plt+0x36a54> │ │ │ │ - ldr r1, [pc, #76] @ 4321c <__cxa_atexit@plt+0x36a6c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ + beq 3f580 <__cxa_atexit@plt+0x32dd0> │ │ │ │ + ldr r2, [pc, #160] @ 3f5b8 <__cxa_atexit@plt+0x32e08> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 43204 <__cxa_atexit@plt+0x36a54> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r2, r7 │ │ │ │ - ldrne r7, [r5, #-12] │ │ │ │ - ldreq r7, [r5, #-8] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + beq 3f58c <__cxa_atexit@plt+0x32ddc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 3f5a0 <__cxa_atexit@plt+0x32df0> │ │ │ │ + ldr ip, [pc, #112] @ 3f5bc <__cxa_atexit@plt+0x32e0c> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 3f5c0 <__cxa_atexit@plt+0x32e10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #68] @ 43274 <__cxa_atexit@plt+0x36ac4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r4, ip, #228, 28 @ 0xe40 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 3f65c <__cxa_atexit@plt+0x32eac> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 4326c <__cxa_atexit@plt+0x36abc> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, r5, #16 │ │ │ │ - cmp r2, r7 │ │ │ │ - ldrne r7, [r5, #4] │ │ │ │ - ldreq r7, [r5, #8] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mov r2, #4 │ │ │ │ - cmp r3, r7 │ │ │ │ - moveq r2, #8 │ │ │ │ - ldr r7, [r5, r2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + beq 3f63c <__cxa_atexit@plt+0x32e8c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 3f648 <__cxa_atexit@plt+0x32e98> │ │ │ │ + ldr lr, [pc, #84] @ 3f660 <__cxa_atexit@plt+0x32eb0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 3f664 <__cxa_atexit@plt+0x32eb4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #16 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq r4, ip, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43300 <__cxa_atexit@plt+0x36b50> │ │ │ │ - ldr lr, [pc, #64] @ 43310 <__cxa_atexit@plt+0x36b60> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - sub r2, r6, #19 │ │ │ │ - ldr r9, [pc, #48] @ 43314 <__cxa_atexit@plt+0x36b64> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r1, r7, r8, r9} │ │ │ │ - str r2, [r3, #24] │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bcc 3f6c0 <__cxa_atexit@plt+0x32f10> │ │ │ │ + ldr r2, [pc, #60] @ 3f6cc <__cxa_atexit@plt+0x32f1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 3f6d0 <__cxa_atexit@plt+0x32f20> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffec4 │ │ │ │ - adcseq r3, sp, #164, 26 @ 0x2900 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r4, ip, #188, 26 @ 0x2f00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 43360 <__cxa_atexit@plt+0x36bb0> │ │ │ │ - ldr r2, [pc, #48] @ 4336c <__cxa_atexit@plt+0x36bbc> │ │ │ │ + bhi 3f73c <__cxa_atexit@plt+0x32f8c> │ │ │ │ + ldr r2, [pc, #56] @ 3f748 <__cxa_atexit@plt+0x32f98> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 43358 <__cxa_atexit@plt+0x36ba8> │ │ │ │ - b 43378 <__cxa_atexit@plt+0x36bc8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 3f74c <__cxa_atexit@plt+0x32f9c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 3f750 <__cxa_atexit@plt+0x32fa0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq r7, sp, #20, 18 @ 0x50000 │ │ │ │ + adcseq r7, sp, #204, 14 @ 0x3300000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #156] @ 4341c <__cxa_atexit@plt+0x36c6c> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r4, ip, #60, 26 @ 0xf00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3f7b4 <__cxa_atexit@plt+0x33004> │ │ │ │ + ldr r3, [pc, #48] @ 3f7c4 <__cxa_atexit@plt+0x33014> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 3f7c8 <__cxa_atexit@plt+0x33018> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq r7, sp, #144, 16 @ 0x900000 │ │ │ │ + addseq r4, ip, #216, 24 @ 0xd800 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3f890 <__cxa_atexit@plt+0x330e0> │ │ │ │ + ldr r2, [pc, #188] @ 3f8ac <__cxa_atexit@plt+0x330fc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 433b8 <__cxa_atexit@plt+0x36c08> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 433c0 <__cxa_atexit@plt+0x36c10> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3f878 <__cxa_atexit@plt+0x330c8> │ │ │ │ + ldr r2, [pc, #160] @ 3f8b0 <__cxa_atexit@plt+0x33100> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3f884 <__cxa_atexit@plt+0x330d4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 3f898 <__cxa_atexit@plt+0x330e8> │ │ │ │ + ldr ip, [pc, #112] @ 3f8b4 <__cxa_atexit@plt+0x33104> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 3f8b8 <__cxa_atexit@plt+0x33108> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - sub r7, r3, r7 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 43400 <__cxa_atexit@plt+0x36c50> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r2, [pc, #64] @ 43424 <__cxa_atexit@plt+0x36c74> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 43420 <__cxa_atexit@plt+0x36c70> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r4, ip, #236, 22 @ 0x3b000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 3f954 <__cxa_atexit@plt+0x331a4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 3f934 <__cxa_atexit@plt+0x33184> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 3f940 <__cxa_atexit@plt+0x33190> │ │ │ │ + ldr lr, [pc, #84] @ 3f958 <__cxa_atexit@plt+0x331a8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 3f95c <__cxa_atexit@plt+0x331ac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb7a4 <__cxa_atexit@plt+0x3deff4> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - adcseq r3, sp, #44, 26 @ 0xb00 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 43454 <__cxa_atexit@plt+0x36ca4> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ - bx r0 │ │ │ │ - sub r7, r3, r7 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 43494 <__cxa_atexit@plt+0x36ce4> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r2, [pc, #60] @ 434b4 <__cxa_atexit@plt+0x36d04> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 434b0 <__cxa_atexit@plt+0x36d00> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb7a4 <__cxa_atexit@plt+0x3deff4> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - adcseq r3, sp, #152, 24 @ 0x9800 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq r4, ip, #72, 22 @ 0x12000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 434fc <__cxa_atexit@plt+0x36d4c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r2, [pc, #48] @ 43514 <__cxa_atexit@plt+0x36d64> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 43518 <__cxa_atexit@plt+0x36d68> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb7a4 <__cxa_atexit@plt+0x3deff4> │ │ │ │ - adcseq r3, sp, #44, 24 @ 0x2c00 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + bcc 3f9b8 <__cxa_atexit@plt+0x33208> │ │ │ │ + ldr r2, [pc, #60] @ 3f9c4 <__cxa_atexit@plt+0x33214> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 3f9c8 <__cxa_atexit@plt+0x33218> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r4, ip, #196, 20 @ 0xc4000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3fa1c <__cxa_atexit@plt+0x3326c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 3fa24 <__cxa_atexit@plt+0x33274> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3f7dc <__cxa_atexit@plt+0x3302c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r7, sp, #68, 10 @ 0x11000000 │ │ │ │ + addseq r4, ip, #164, 22 @ 0x29000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3fab8 <__cxa_atexit@plt+0x33308> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 3fac0 <__cxa_atexit@plt+0x33310> │ │ │ │ + ldr r1, [pc, #116] @ 3fad4 <__cxa_atexit@plt+0x33324> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #112] @ 3fad8 <__cxa_atexit@plt+0x33328> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr lr, [pc, #92] @ 3fadc <__cxa_atexit@plt+0x3332c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #84] @ 3fae0 <__cxa_atexit@plt+0x33330> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r8, [pc, #76] @ 3fae4 <__cxa_atexit@plt+0x33334> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub sl, r6, #6 │ │ │ │ + add r8, lr, #2 │ │ │ │ + b 3ff6f4 <__cxa_atexit@plt+0x3f2f44> │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fac8 <__cxa_atexit@plt+0x33318> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq r7, sp, #232, 8 @ 0xe8000000 │ │ │ │ + addseq r4, ip, #60, 22 @ 0xf000 │ │ │ │ + adcseq r7, sp, #184, 10 @ 0x2e000000 │ │ │ │ + adcseq r7, sp, #180, 8 @ 0xb4000000 │ │ │ │ + addseq r4, ip, #228, 20 @ 0xe4000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43574 <__cxa_atexit@plt+0x36dc4> │ │ │ │ - ldr lr, [pc, #64] @ 43584 <__cxa_atexit@plt+0x36dd4> │ │ │ │ + bcc 3fb58 <__cxa_atexit@plt+0x333a8> │ │ │ │ + ldr lr, [pc, #88] @ 3fb68 <__cxa_atexit@plt+0x333b8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r1, r6, #15 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #48] @ 43588 <__cxa_atexit@plt+0x36dd8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 3fb6c <__cxa_atexit@plt+0x333bc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 3fb70 <__cxa_atexit@plt+0x333c0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3f4e4 <__cxa_atexit@plt+0x32d34> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffddc │ │ │ │ - adcseq r3, sp, #188, 22 @ 0x2f000 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + adcseq r7, sp, #24, 10 @ 0x6000000 │ │ │ │ + adcseq r7, sp, #20, 8 @ 0x14000000 │ │ │ │ + addseq r4, ip, #84, 20 @ 0x54000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 43620 <__cxa_atexit@plt+0x36e70> │ │ │ │ - ldr r2, [pc, #124] @ 43628 <__cxa_atexit@plt+0x36e78> │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 3fbd0 <__cxa_atexit@plt+0x33420> │ │ │ │ + ldr r2, [pc, #64] @ 3fbe0 <__cxa_atexit@plt+0x33430> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 43604 <__cxa_atexit@plt+0x36e54> │ │ │ │ - ldr r1, [pc, #88] @ 4362c <__cxa_atexit@plt+0x36e7c> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr lr, [pc, #48] @ 3fbe4 <__cxa_atexit@plt+0x33434> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + rsbeq sp, r8, #162529280 @ 0x9b00000 │ │ │ │ + addseq r4, ip, #192, 16 @ 0xc00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 3fc50 <__cxa_atexit@plt+0x334a0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 3fc5c <__cxa_atexit@plt+0x334ac> │ │ │ │ + ldr r1, [pc, #80] @ 3fc6c <__cxa_atexit@plt+0x334bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 3fc70 <__cxa_atexit@plt+0x334c0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 3fc74 <__cxa_atexit@plt+0x334c4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3f7dc <__cxa_atexit@plt+0x3302c> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r7, sp, #52, 6 @ 0xd0000000 │ │ │ │ + adcseq r7, sp, #32, 8 @ 0x20000000 │ │ │ │ + adcseq r7, sp, #16, 6 @ 0x40000000 │ │ │ │ + addseq r4, ip, #84, 18 @ 0x150000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3fd08 <__cxa_atexit@plt+0x33558> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 3fd10 <__cxa_atexit@plt+0x33560> │ │ │ │ + ldr r1, [pc, #116] @ 3fd24 <__cxa_atexit@plt+0x33574> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 43614 <__cxa_atexit@plt+0x36e64> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, r7 │ │ │ │ - ldrgt r7, [r5, #-8] │ │ │ │ - ldrle r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #112] @ 3fd28 <__cxa_atexit@plt+0x33578> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + ldr lr, [pc, #92] @ 3fd2c <__cxa_atexit@plt+0x3357c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #84] @ 3fd30 <__cxa_atexit@plt+0x33580> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r8, [pc, #76] @ 3fd34 <__cxa_atexit@plt+0x33584> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub sl, r6, #6 │ │ │ │ + add r8, lr, #2 │ │ │ │ + b 3ff6f4 <__cxa_atexit@plt+0x3f2f44> │ │ │ │ + mov r6, r3 │ │ │ │ + b 3fd18 <__cxa_atexit@plt+0x33568> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + adcseq r7, sp, #152, 4 @ 0x80000009 │ │ │ │ + addseq r4, ip, #236, 16 @ 0xec0000 │ │ │ │ + adcseq r7, sp, #104, 6 @ 0xa0000001 │ │ │ │ + adcseq r7, sp, #100, 4 @ 0x40000006 │ │ │ │ + addseq r4, ip, #148, 16 @ 0x940000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3fda8 <__cxa_atexit@plt+0x335f8> │ │ │ │ + ldr lr, [pc, #88] @ 3fdb8 <__cxa_atexit@plt+0x33608> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 3fdbc <__cxa_atexit@plt+0x3360c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 3fdc0 <__cxa_atexit@plt+0x33610> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3f4e4 <__cxa_atexit@plt+0x32d34> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + adcseq r7, sp, #200, 4 @ 0x8000000c │ │ │ │ + adcseq r7, sp, #196, 2 @ 0x31 │ │ │ │ + addseq r4, ip, #8, 16 @ 0x80000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 3fe38 <__cxa_atexit@plt+0x33688> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3fe44 <__cxa_atexit@plt+0x33694> │ │ │ │ + ldr lr, [pc, #92] @ 3fe54 <__cxa_atexit@plt+0x336a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ 3fe58 <__cxa_atexit@plt+0x336a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r8, [pc, #64] @ 3fe5c <__cxa_atexit@plt+0x336ac> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + adcseq r7, sp, #80, 2 │ │ │ │ + rsbeq sp, r8, #855638016 @ 0x33000000 │ │ │ │ + addseq r4, ip, #104, 14 @ 0x1a00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 43680 <__cxa_atexit@plt+0x36ed0> │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 3fed4 <__cxa_atexit@plt+0x33724> │ │ │ │ + ldr lr, [pc, #88] @ 3fee4 <__cxa_atexit@plt+0x33734> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ 3fee8 <__cxa_atexit@plt+0x33738> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 43678 <__cxa_atexit@plt+0x36ec8> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ 3feec <__cxa_atexit@plt+0x3373c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add r2, r3, #16 │ │ │ │ + stm r2, {r0, r7, lr} │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + adcseq r7, sp, #184, 2 @ 0x2e │ │ │ │ + adcseq r7, sp, #152 @ 0x98 │ │ │ │ + addseq r4, ip, #184, 10 @ 0x2e000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r0, [r3, #16]! │ │ │ │ - cmp r2, r7 │ │ │ │ - ldrgt r7, [r5, #8] │ │ │ │ - ldrle r7, [r5, #12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 3ff40 <__cxa_atexit@plt+0x33790> │ │ │ │ + ldr r2, [pc, #56] @ 3ff4c <__cxa_atexit@plt+0x3379c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 3ff50 <__cxa_atexit@plt+0x337a0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 3ff54 <__cxa_atexit@plt+0x337a4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + adcseq r7, sp, #16, 2 │ │ │ │ + adcseq r6, sp, #200, 30 @ 0x320 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mov r2, #12 │ │ │ │ - cmp r3, r7 │ │ │ │ - movgt r2, #8 │ │ │ │ - ldr r7, [r5, r2] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r4, ip, #56, 10 @ 0xe000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 43774 <__cxa_atexit@plt+0x36fc4> │ │ │ │ - ldr r3, [pc, #184] @ 4378c <__cxa_atexit@plt+0x36fdc> │ │ │ │ + bcc 3ffb8 <__cxa_atexit@plt+0x33808> │ │ │ │ + ldr r3, [pc, #48] @ 3ffc8 <__cxa_atexit@plt+0x33818> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr ip, [pc, #180] @ 43790 <__cxa_atexit@plt+0x36fe0> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r1, [pc, #176] @ 43794 <__cxa_atexit@plt+0x36fe4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #172] @ 43798 <__cxa_atexit@plt+0x36fe8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - sub r3, r6, #37 @ 0x25 │ │ │ │ - str r3, [r7, #72] @ 0x48 │ │ │ │ - str r9, [r7, #76] @ 0x4c │ │ │ │ - sub r3, r6, #17 │ │ │ │ - sub r2, r6, #27 │ │ │ │ - ldr r9, [pc, #144] @ 4379c <__cxa_atexit@plt+0x36fec> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - sub lr, r6, #45 @ 0x2d │ │ │ │ - add r0, r0, #3 │ │ │ │ - str r0, [r7, #40] @ 0x28 │ │ │ │ - str lr, [r7, #44] @ 0x2c │ │ │ │ - str r1, [r7, #48] @ 0x30 │ │ │ │ - str sl, [r7, #52] @ 0x34 │ │ │ │ - str r9, [r7, #56] @ 0x38 │ │ │ │ - str r2, [r7, #60] @ 0x3c │ │ │ │ - str ip, [r7, #64] @ 0x40 │ │ │ │ - str r3, [r7, #68] @ 0x44 │ │ │ │ - ldr r3, [pc, #100] @ 437a0 <__cxa_atexit@plt+0x36ff0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - sub r2, r6, #59 @ 0x3b │ │ │ │ - ldr r1, [pc, #92] @ 437a4 <__cxa_atexit@plt+0x36ff4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str sl, [r7, #12] │ │ │ │ - ldr r0, [pc, #80] @ 437a8 <__cxa_atexit@plt+0x36ff8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add lr, r7, #16 │ │ │ │ - stm lr, {r0, r7, sl} │ │ │ │ - add lr, r7, #28 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - sub r7, r6, #11 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 437ac <__cxa_atexit@plt+0x36ffc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #80 @ 0x50 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 3ffcc <__cxa_atexit@plt+0x3381c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffa2c │ │ │ │ - @ instruction: 0xfffffeb8 │ │ │ │ - @ instruction: 0xfffffe40 │ │ │ │ - addseq r2, ip, #144, 16 @ 0x900000 │ │ │ │ - adcseq r3, sp, #124, 18 @ 0x1f0000 │ │ │ │ - adcseq r3, sp, #68, 18 @ 0x110000 │ │ │ │ - adcseq r3, sp, #204, 18 @ 0x330000 │ │ │ │ - @ instruction: 0xfffffb58 │ │ │ │ - addseq r2, ip, #84, 16 @ 0x540000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub lr, r5, #4 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 438b4 <__cxa_atexit@plt+0x37104> │ │ │ │ - ldr r7, [pc, #300] @ 438fc <__cxa_atexit@plt+0x3714c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr ip, [r4, #804] @ 0x324 │ │ │ │ - str r7, [lr] │ │ │ │ - add r3, r6, #80 @ 0x50 │ │ │ │ - cmp ip, r3 │ │ │ │ - bcc 438c4 <__cxa_atexit@plt+0x37114> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r2, [pc, #272] @ 43900 <__cxa_atexit@plt+0x37150> │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq r7, sp, #140 @ 0x8c │ │ │ │ + addseq r4, ip, #212, 8 @ 0xd4000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 40094 <__cxa_atexit@plt+0x338e4> │ │ │ │ + ldr r2, [pc, #188] @ 400b0 <__cxa_atexit@plt+0x33900> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r7, r6 │ │ │ │ - str r2, [r7, #4]! │ │ │ │ - sub r2, r3, #37 @ 0x25 │ │ │ │ - str r2, [r7, #72] @ 0x48 │ │ │ │ - str r9, [r7, #76] @ 0x4c │ │ │ │ - sub r9, r3, #17 │ │ │ │ - sub r1, r3, #27 │ │ │ │ - ldr fp, [pc, #240] @ 43904 <__cxa_atexit@plt+0x37154> │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - sub r0, r3, #45 @ 0x2d │ │ │ │ - ldr r2, [pc, #232] @ 43908 <__cxa_atexit@plt+0x37158> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4007c <__cxa_atexit@plt+0x338cc> │ │ │ │ + ldr r2, [pc, #160] @ 400b4 <__cxa_atexit@plt+0x33904> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r2, r2, #3 │ │ │ │ - str r2, [r7, #40] @ 0x28 │ │ │ │ - str r0, [r7, #44] @ 0x2c │ │ │ │ - ldr r0, [pc, #216] @ 4390c <__cxa_atexit@plt+0x3715c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r2, r7, #48 @ 0x30 │ │ │ │ - stm r2, {r0, sl, fp} │ │ │ │ - str r1, [r7, #60] @ 0x3c │ │ │ │ - ldr r0, [pc, #200] @ 43910 <__cxa_atexit@plt+0x37160> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r7, #64] @ 0x40 │ │ │ │ - str r9, [r7, #68] @ 0x44 │ │ │ │ - ldr r9, [pc, #188] @ 43914 <__cxa_atexit@plt+0x37164> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - sub r1, r3, #59 @ 0x3b │ │ │ │ - ldr r2, [pc, #180] @ 43918 <__cxa_atexit@plt+0x37168> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str sl, [r7, #12] │ │ │ │ - ldr r0, [pc, #168] @ 4391c <__cxa_atexit@plt+0x3716c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r8, r7, #16 │ │ │ │ - stm r8, {r0, r7, sl} │ │ │ │ - str r2, [r7, #28] │ │ │ │ - str r1, [r7, #32] │ │ │ │ - str r9, [r7, #36] @ 0x24 │ │ │ │ - add r2, r7, #84 @ 0x54 │ │ │ │ - sub r7, r3, #11 │ │ │ │ - cmp ip, r2 │ │ │ │ - bcc 438e4 <__cxa_atexit@plt+0x37134> │ │ │ │ - str fp, [r6, #84] @ 0x54 │ │ │ │ - str r7, [r6, #88] @ 0x58 │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r2, #1 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr fp, [sp] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 40088 <__cxa_atexit@plt+0x338d8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 4009c <__cxa_atexit@plt+0x338ec> │ │ │ │ + ldr ip, [pc, #112] @ 400b8 <__cxa_atexit@plt+0x33908> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 400bc <__cxa_atexit@plt+0x3390c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #104] @ 43924 <__cxa_atexit@plt+0x37174> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 43920 <__cxa_atexit@plt+0x37170> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #80 @ 0x50 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, lr │ │ │ │ + bx r0 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r4, ip, #232, 6 @ 0xa0000003 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 40158 <__cxa_atexit@plt+0x339a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 40138 <__cxa_atexit@plt+0x33988> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 40144 <__cxa_atexit@plt+0x33994> │ │ │ │ + ldr lr, [pc, #84] @ 4015c <__cxa_atexit@plt+0x339ac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 40160 <__cxa_atexit@plt+0x339b0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r2 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - @ instruction: 0xfffff910 │ │ │ │ - adcseq r3, sp, #116, 16 @ 0x740000 │ │ │ │ - addseq r2, ip, #92, 14 @ 0x1700000 │ │ │ │ - @ instruction: 0xfffffcf0 │ │ │ │ - @ instruction: 0xfffffd4c │ │ │ │ - adcseq r3, sp, #40, 16 @ 0x280000 │ │ │ │ - adcseq r3, sp, #176, 16 @ 0xb00000 │ │ │ │ - @ instruction: 0xfffffa3c │ │ │ │ - addseq r2, ip, #4, 14 @ 0x100000 │ │ │ │ - addseq r2, ip, #24, 14 @ 0x600000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq r4, ip, #68, 6 @ 0x10000001 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4395c <__cxa_atexit@plt+0x371ac> │ │ │ │ - ldr r2, [pc, #28] @ 43968 <__cxa_atexit@plt+0x371b8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ + bcc 401bc <__cxa_atexit@plt+0x33a0c> │ │ │ │ + ldr r2, [pc, #60] @ 401c8 <__cxa_atexit@plt+0x33a18> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 401cc <__cxa_atexit@plt+0x33a1c> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r4, ip, #228, 6 @ 0x90000003 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 40244 <__cxa_atexit@plt+0x33a94> │ │ │ │ + ldr r2, [pc, #68] @ 4024c <__cxa_atexit@plt+0x33a9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #60] @ 40250 <__cxa_atexit@plt+0x33aa0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 40234 <__cxa_atexit@plt+0x33a84> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + b 464c4 <__cxa_atexit@plt+0x39d14> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + adcseq r6, sp, #60, 26 @ 0xf00 │ │ │ │ + addseq r4, ip, #120, 6 @ 0xe0000001 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 464c4 <__cxa_atexit@plt+0x39d14> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 402a4 <__cxa_atexit@plt+0x33af4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 402ac <__cxa_atexit@plt+0x33afc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r6, sp, #188, 24 @ 0xbc00 │ │ │ │ + addseq r4, ip, #248, 2 @ 0x3e │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 40318 <__cxa_atexit@plt+0x33b68> │ │ │ │ + ldr r1, [pc, #80] @ 40328 <__cxa_atexit@plt+0x33b78> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #60] @ 4032c <__cxa_atexit@plt+0x33b7c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #52] @ 40330 <__cxa_atexit@plt+0x33b80> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ffe0 <__cxa_atexit@plt+0x33830> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r3, sp, #60, 14 @ 0xf00000 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + adcseq r6, sp, #84, 26 @ 0x1500 │ │ │ │ + adcseq r6, sp, #80, 24 @ 0x5000 │ │ │ │ + addseq r4, ip, #112, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 439f0 <__cxa_atexit@plt+0x37240> │ │ │ │ - ldr r2, [pc, #108] @ 439f8 <__cxa_atexit@plt+0x37248> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 40388 <__cxa_atexit@plt+0x33bd8> │ │ │ │ + ldr r2, [pc, #56] @ 40398 <__cxa_atexit@plt+0x33be8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 439e4 <__cxa_atexit@plt+0x37234> │ │ │ │ - ldr r1, [pc, #72] @ 439fc <__cxa_atexit@plt+0x3724c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 439e4 <__cxa_atexit@plt+0x37234> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, r7 │ │ │ │ - ldrne r7, [r5, #-8] │ │ │ │ - ldreq r7, [r5, #-12] │ │ │ │ + ldr r3, [pc, #44] @ 4039c <__cxa_atexit@plt+0x33bec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + rsbeq ip, r8, #128, 30 @ 0x200 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 40404 <__cxa_atexit@plt+0x33c54> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 40410 <__cxa_atexit@plt+0x33c60> │ │ │ │ + ldr r1, [pc, #80] @ 40420 <__cxa_atexit@plt+0x33c70> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 40424 <__cxa_atexit@plt+0x33c74> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 40428 <__cxa_atexit@plt+0x33c78> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ + adcseq r6, sp, #128, 22 @ 0x20000 │ │ │ │ + adcseq r6, sp, #108, 24 @ 0x6c00 │ │ │ │ + adcseq r6, sp, #92, 22 @ 0x17000 │ │ │ │ + addseq r4, ip, #124 @ 0x7c │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 43a50 <__cxa_atexit@plt+0x372a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 43a48 <__cxa_atexit@plt+0x37298> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #16]! │ │ │ │ - cmp r2, r7 │ │ │ │ - ldrne r7, [r5, #8] │ │ │ │ - ldreq r7, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 40494 <__cxa_atexit@plt+0x33ce4> │ │ │ │ + ldr r2, [pc, #80] @ 404a4 <__cxa_atexit@plt+0x33cf4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #60] @ 404a8 <__cxa_atexit@plt+0x33cf8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, #52] @ 404ac <__cxa_atexit@plt+0x33cfc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ffe0 <__cxa_atexit@plt+0x33830> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + adcseq r6, sp, #216, 22 @ 0x36000 │ │ │ │ + adcseq r6, sp, #212, 20 @ 0xd4000 │ │ │ │ + addseq r3, ip, #248, 30 @ 0x3e0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4051c <__cxa_atexit@plt+0x33d6c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 40528 <__cxa_atexit@plt+0x33d78> │ │ │ │ + ldr r2, [pc, #84] @ 40538 <__cxa_atexit@plt+0x33d88> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 4053c <__cxa_atexit@plt+0x33d8c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #60] @ 40540 <__cxa_atexit@plt+0x33d90> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mov r2, #8 │ │ │ │ - cmp r3, r7 │ │ │ │ - moveq r2, #4 │ │ │ │ - ldr r7, [r5, r2] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + adcseq r6, sp, #100, 20 @ 0x64000 │ │ │ │ + rsbeq ip, r8, #236, 26 @ 0x3b00 │ │ │ │ + addseq r3, ip, #96, 30 @ 0x180 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 43ad4 <__cxa_atexit@plt+0x37324> │ │ │ │ - ldr lr, [pc, #64] @ 43ae4 <__cxa_atexit@plt+0x37334> │ │ │ │ + bcc 405b4 <__cxa_atexit@plt+0x33e04> │ │ │ │ + ldr lr, [pc, #84] @ 405c4 <__cxa_atexit@plt+0x33e14> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + ldr r1, [pc, #80] @ 405c8 <__cxa_atexit@plt+0x33e18> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - sub r2, r6, #19 │ │ │ │ - ldr r9, [pc, #48] @ 43ae8 <__cxa_atexit@plt+0x37338> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ ldr r0, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r1, r7, r8, r9} │ │ │ │ - str r2, [r3, #24] │ │ │ │ - sub r7, r6, #1 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ 405cc <__cxa_atexit@plt+0x33e1c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - adcseq r3, sp, #208, 10 @ 0x34000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov ip, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 43b9c <__cxa_atexit@plt+0x373ec> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 43ba4 <__cxa_atexit@plt+0x373f4> │ │ │ │ - ldr r1, [pc, #160] @ 43bc4 <__cxa_atexit@plt+0x37414> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r8, [pc, #156] @ 43bc8 <__cxa_atexit@plt+0x37418> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub lr, r6, #15 │ │ │ │ - sub sl, r6, #25 │ │ │ │ - str sl, [r3, #36] @ 0x24 │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - str lr, [r3, #44] @ 0x2c │ │ │ │ - sub r2, r6, #37 @ 0x25 │ │ │ │ - sub r1, r6, #1 │ │ │ │ - ldr r0, [pc, #124] @ 43bcc <__cxa_atexit@plt+0x3741c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - ldr r5, [pc, #116] @ 43bd0 <__cxa_atexit@plt+0x37420> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r5, r5, #3 │ │ │ │ - stmib r3, {r8, ip} │ │ │ │ - mov r0, #2 │ │ │ │ - str r0, [r3, #12] │ │ │ │ - ldr r0, [pc, #96] @ 43bd4 <__cxa_atexit@plt+0x37424> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r5, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - ldr r5, [pc, #80] @ 43bd8 <__cxa_atexit@plt+0x37428> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - mov r5, r9 │ │ │ │ - mov r8, r1 │ │ │ │ - b 100e30 <__cxa_atexit@plt+0xf4680> │ │ │ │ - mov r6, r3 │ │ │ │ - b 43bac <__cxa_atexit@plt+0x373fc> │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 43bc0 <__cxa_atexit@plt+0x37410> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, ip │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + adcseq r6, sp, #212, 20 @ 0xd4000 │ │ │ │ + adcseq r6, sp, #184, 18 @ 0x2e0000 │ │ │ │ + addseq r3, ip, #216, 28 @ 0xd80 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 40620 <__cxa_atexit@plt+0x33e70> │ │ │ │ + ldr r2, [pc, #56] @ 4062c <__cxa_atexit@plt+0x33e7c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 40630 <__cxa_atexit@plt+0x33e80> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 40634 <__cxa_atexit@plt+0x33e84> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - addseq r2, ip, #36, 8 @ 0x24000000 │ │ │ │ - adcseq r3, sp, #240, 10 @ 0x3c000000 │ │ │ │ - adcseq r3, sp, #228, 10 @ 0x39000000 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - addseq r2, ip, #32, 8 @ 0x20000000 │ │ │ │ - adcseq r3, sp, #12, 10 @ 0x3000000 │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq r6, sp, #48, 20 @ 0x30000 │ │ │ │ + adcseq r6, sp, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #1 │ │ │ │ - bne 43c28 <__cxa_atexit@plt+0x37478> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 43c30 <__cxa_atexit@plt+0x37480> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - ldr r1, [pc, #44] @ 43c44 <__cxa_atexit@plt+0x37494> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r3, r7} │ │ │ │ - sub r7, r2, #5 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r3, sp, #48, 10 @ 0xc000000 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 44a88 <__cxa_atexit@plt+0x382d8> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r3, ip, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 40698 <__cxa_atexit@plt+0x33ee8> │ │ │ │ + ldr r3, [pc, #48] @ 406a8 <__cxa_atexit@plt+0x33ef8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 406ac <__cxa_atexit@plt+0x33efc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq r6, sp, #172, 18 @ 0x2b0000 │ │ │ │ + addseq r3, ip, #244, 26 @ 0x3d00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43ca0 <__cxa_atexit@plt+0x374f0> │ │ │ │ - ldr r2, [pc, #60] @ 43ca8 <__cxa_atexit@plt+0x374f8> │ │ │ │ + bhi 40774 <__cxa_atexit@plt+0x33fc4> │ │ │ │ + ldr r2, [pc, #188] @ 40790 <__cxa_atexit@plt+0x33fe0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - ldr r2, [pc, #44] @ 43cac <__cxa_atexit@plt+0x374fc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r5, {r1, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 43c94 <__cxa_atexit@plt+0x374e4> │ │ │ │ - mov r7, r3 │ │ │ │ - b 43cb8 <__cxa_atexit@plt+0x37508> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4075c <__cxa_atexit@plt+0x33fac> │ │ │ │ + ldr r2, [pc, #160] @ 40794 <__cxa_atexit@plt+0x33fe4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 40768 <__cxa_atexit@plt+0x33fb8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 4077c <__cxa_atexit@plt+0x33fcc> │ │ │ │ + ldr ip, [pc, #112] @ 40798 <__cxa_atexit@plt+0x33fe8> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 4079c <__cxa_atexit@plt+0x33fec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - adcseq r3, sp, #208, 4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r3, ip, #8, 26 @ 0x200 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 43d48 <__cxa_atexit@plt+0x37598> │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r1, [pc, #172] @ 43d84 <__cxa_atexit@plt+0x375d4> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 40838 <__cxa_atexit@plt+0x34088> │ │ │ │ add r1, pc, r1 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 43d58 <__cxa_atexit@plt+0x375a8> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 43d64 <__cxa_atexit@plt+0x375b4> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 40818 <__cxa_atexit@plt+0x34068> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ + add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 43d70 <__cxa_atexit@plt+0x375c0> │ │ │ │ - ldr lr, [pc, #124] @ 43d88 <__cxa_atexit@plt+0x375d8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #8]! │ │ │ │ - ldr r5, [r5] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - sub r1, r3, #13 │ │ │ │ - ldr r8, [pc, #100] @ 43d8c <__cxa_atexit@plt+0x375dc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r5, r7, r8} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r5, r2 │ │ │ │ + bcc 40824 <__cxa_atexit@plt+0x34074> │ │ │ │ + ldr lr, [pc, #84] @ 4083c <__cxa_atexit@plt+0x3408c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 40840 <__cxa_atexit@plt+0x34090> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - adcseq r3, sp, #116, 6 @ 0xd0000001 │ │ │ │ - adcseq r3, sp, #248, 2 @ 0x3e │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq r3, ip, #100, 24 @ 0x6400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 43df0 <__cxa_atexit@plt+0x37640> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 43dfc <__cxa_atexit@plt+0x3764c> │ │ │ │ - ldr lr, [pc, #80] @ 43e0c <__cxa_atexit@plt+0x3765c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - sub r1, r3, #13 │ │ │ │ - ldr r8, [pc, #64] @ 43e10 <__cxa_atexit@plt+0x37660> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4089c <__cxa_atexit@plt+0x340ec> │ │ │ │ + ldr r2, [pc, #60] @ 408a8 <__cxa_atexit@plt+0x340f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 408ac <__cxa_atexit@plt+0x340fc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r3, ip, #4, 26 @ 0x100 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 40924 <__cxa_atexit@plt+0x34174> │ │ │ │ + ldr r2, [pc, #68] @ 4092c <__cxa_atexit@plt+0x3417c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #60] @ 40930 <__cxa_atexit@plt+0x34180> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 40914 <__cxa_atexit@plt+0x34164> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + b 464c4 <__cxa_atexit@plt+0x39d14> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r3, sp, #196, 4 @ 0x4000000c │ │ │ │ - adcseq r3, sp, #80, 2 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + adcseq r6, sp, #92, 12 @ 0x5c00000 │ │ │ │ + addseq r3, ip, #152, 24 @ 0x9800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 464c4 <__cxa_atexit@plt+0x39d14> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 43e64 <__cxa_atexit@plt+0x376b4> │ │ │ │ - ldr r2, [pc, #60] @ 43e6c <__cxa_atexit@plt+0x376bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - ldr r2, [pc, #44] @ 43e70 <__cxa_atexit@plt+0x376c0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r5, {r1, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 43e58 <__cxa_atexit@plt+0x376a8> │ │ │ │ - mov r7, r3 │ │ │ │ - b 43e7c <__cxa_atexit@plt+0x376cc> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + bhi 40984 <__cxa_atexit@plt+0x341d4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 4098c <__cxa_atexit@plt+0x341dc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - adcseq r3, sp, #12, 2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 43f0c <__cxa_atexit@plt+0x3775c> │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r1, [pc, #172] @ 43f48 <__cxa_atexit@plt+0x37798> │ │ │ │ + adcseq r6, sp, #220, 10 @ 0x37000000 │ │ │ │ + addseq r3, ip, #24, 22 @ 0x6000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 409f8 <__cxa_atexit@plt+0x34248> │ │ │ │ + ldr r1, [pc, #80] @ 40a08 <__cxa_atexit@plt+0x34258> │ │ │ │ add r1, pc, r1 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 43f1c <__cxa_atexit@plt+0x3776c> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 43f28 <__cxa_atexit@plt+0x37778> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 43f34 <__cxa_atexit@plt+0x37784> │ │ │ │ - ldr lr, [pc, #124] @ 43f4c <__cxa_atexit@plt+0x3779c> │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #60] @ 40a0c <__cxa_atexit@plt+0x3425c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #52] @ 40a10 <__cxa_atexit@plt+0x34260> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #8]! │ │ │ │ - ldr r5, [r5] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - sub r1, r3, #13 │ │ │ │ - ldr r8, [pc, #100] @ 43f50 <__cxa_atexit@plt+0x377a0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r5, r7, r8} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 406c0 <__cxa_atexit@plt+0x33f10> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + adcseq r6, sp, #116, 12 @ 0x7400000 │ │ │ │ + adcseq r6, sp, #112, 10 @ 0x1c000000 │ │ │ │ + addseq r3, ip, #144, 20 @ 0x90000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 40a68 <__cxa_atexit@plt+0x342b8> │ │ │ │ + ldr r2, [pc, #56] @ 40a78 <__cxa_atexit@plt+0x342c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [pc, #44] @ 40a7c <__cxa_atexit@plt+0x342cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + rsbeq ip, r8, #172, 16 @ 0xac0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 40ae4 <__cxa_atexit@plt+0x34334> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 40af0 <__cxa_atexit@plt+0x34340> │ │ │ │ + ldr r1, [pc, #80] @ 40b00 <__cxa_atexit@plt+0x34350> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 40b04 <__cxa_atexit@plt+0x34354> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 40b08 <__cxa_atexit@plt+0x34358> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + adcseq r6, sp, #160, 8 @ 0xa0000000 │ │ │ │ + adcseq r6, sp, #140, 10 @ 0x23000000 │ │ │ │ + adcseq r6, sp, #124, 8 @ 0x7c000000 │ │ │ │ + addseq r3, ip, #156, 18 @ 0x270000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 40b74 <__cxa_atexit@plt+0x343c4> │ │ │ │ + ldr r2, [pc, #80] @ 40b84 <__cxa_atexit@plt+0x343d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #60] @ 40b88 <__cxa_atexit@plt+0x343d8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, #52] @ 40b8c <__cxa_atexit@plt+0x343dc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 406c0 <__cxa_atexit@plt+0x33f10> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + adcseq r6, sp, #248, 8 @ 0xf8000000 │ │ │ │ + adcseq r6, sp, #244, 6 @ 0xd0000003 │ │ │ │ + addseq r3, ip, #24, 18 @ 0x60000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 40bfc <__cxa_atexit@plt+0x3444c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 40c08 <__cxa_atexit@plt+0x34458> │ │ │ │ + ldr r2, [pc, #84] @ 40c18 <__cxa_atexit@plt+0x34468> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 40c1c <__cxa_atexit@plt+0x3446c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #60] @ 40c20 <__cxa_atexit@plt+0x34470> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - adcseq r3, sp, #176, 2 @ 0x2c │ │ │ │ - adcseq r3, sp, #52 @ 0x34 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + adcseq r6, sp, #132, 6 @ 0x10000002 │ │ │ │ + rsbeq ip, r8, #24, 14 @ 0x600000 │ │ │ │ + addseq r3, ip, #128, 16 @ 0x800000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 43fb4 <__cxa_atexit@plt+0x37804> │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 43fc0 <__cxa_atexit@plt+0x37810> │ │ │ │ - ldr lr, [pc, #80] @ 43fd0 <__cxa_atexit@plt+0x37820> │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 40c94 <__cxa_atexit@plt+0x344e4> │ │ │ │ + ldr lr, [pc, #84] @ 40ca4 <__cxa_atexit@plt+0x344f4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 40ca8 <__cxa_atexit@plt+0x344f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ 40cac <__cxa_atexit@plt+0x344fc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - sub r1, r3, #13 │ │ │ │ - ldr r8, [pc, #64] @ 43fd4 <__cxa_atexit@plt+0x37824> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r3, sp, #0, 2 │ │ │ │ - adcseq r2, sp, #140, 30 @ 0x230 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + adcseq r6, sp, #244, 6 @ 0xd0000003 │ │ │ │ + adcseq r6, sp, #216, 4 @ 0x8000000d │ │ │ │ + addseq r3, ip, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 44028 <__cxa_atexit@plt+0x37878> │ │ │ │ - ldr r2, [pc, #60] @ 44030 <__cxa_atexit@plt+0x37880> │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 40d00 <__cxa_atexit@plt+0x34550> │ │ │ │ + ldr r2, [pc, #56] @ 40d0c <__cxa_atexit@plt+0x3455c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - ldr r2, [pc, #44] @ 44034 <__cxa_atexit@plt+0x37884> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r5, {r1, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 4401c <__cxa_atexit@plt+0x3786c> │ │ │ │ - mov r7, r3 │ │ │ │ - b 44040 <__cxa_atexit@plt+0x37890> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 40d10 <__cxa_atexit@plt+0x34560> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 40d14 <__cxa_atexit@plt+0x34564> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - adcseq r2, sp, #72, 30 @ 0x120 │ │ │ │ + adcseq r6, sp, #80, 6 @ 0x40000001 │ │ │ │ + adcseq r6, sp, #8, 4 @ 0x80000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 440d0 <__cxa_atexit@plt+0x37920> │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r1, [pc, #172] @ 4410c <__cxa_atexit@plt+0x3795c> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r3, ip, #120, 14 @ 0x1e00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 40d78 <__cxa_atexit@plt+0x345c8> │ │ │ │ + ldr r3, [pc, #48] @ 40d88 <__cxa_atexit@plt+0x345d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 40d8c <__cxa_atexit@plt+0x345dc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq r6, sp, #204, 4 @ 0xc000000c │ │ │ │ + addseq r3, ip, #20, 14 @ 0x500000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 40e54 <__cxa_atexit@plt+0x346a4> │ │ │ │ + ldr r2, [pc, #188] @ 40e70 <__cxa_atexit@plt+0x346c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 40e3c <__cxa_atexit@plt+0x3468c> │ │ │ │ + ldr r2, [pc, #160] @ 40e74 <__cxa_atexit@plt+0x346c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 40e48 <__cxa_atexit@plt+0x34698> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 40e5c <__cxa_atexit@plt+0x346ac> │ │ │ │ + ldr ip, [pc, #112] @ 40e78 <__cxa_atexit@plt+0x346c8> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 40e7c <__cxa_atexit@plt+0x346cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r3, ip, #40, 12 @ 0x2800000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 40f18 <__cxa_atexit@plt+0x34768> │ │ │ │ add r1, pc, r1 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 440e0 <__cxa_atexit@plt+0x37930> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 440ec <__cxa_atexit@plt+0x3793c> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 40ef8 <__cxa_atexit@plt+0x34748> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ + add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 440f8 <__cxa_atexit@plt+0x37948> │ │ │ │ - ldr lr, [pc, #124] @ 44110 <__cxa_atexit@plt+0x37960> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #8]! │ │ │ │ - ldr r5, [r5] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - sub r1, r3, #13 │ │ │ │ - ldr r8, [pc, #100] @ 44114 <__cxa_atexit@plt+0x37964> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r5, r7, r8} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r5, r2 │ │ │ │ + bcc 40f04 <__cxa_atexit@plt+0x34754> │ │ │ │ + ldr lr, [pc, #84] @ 40f1c <__cxa_atexit@plt+0x3476c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 40f20 <__cxa_atexit@plt+0x34770> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - adcseq r2, sp, #236, 30 @ 0x3b0 │ │ │ │ - adcseq r2, sp, #112, 28 @ 0x700 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq r3, ip, #132, 10 @ 0x21000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 44178 <__cxa_atexit@plt+0x379c8> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 44184 <__cxa_atexit@plt+0x379d4> │ │ │ │ - ldr lr, [pc, #80] @ 44194 <__cxa_atexit@plt+0x379e4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - sub r1, r3, #13 │ │ │ │ - ldr r8, [pc, #64] @ 44198 <__cxa_atexit@plt+0x379e8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 40f7c <__cxa_atexit@plt+0x347cc> │ │ │ │ + ldr r2, [pc, #60] @ 40f88 <__cxa_atexit@plt+0x347d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 40f8c <__cxa_atexit@plt+0x347dc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r3, ip, #36, 12 @ 0x2400000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 40ff0 <__cxa_atexit@plt+0x34840> │ │ │ │ + ldr r2, [pc, #48] @ 40ffc <__cxa_atexit@plt+0x3484c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ 41000 <__cxa_atexit@plt+0x34850> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [pc, #36] @ 41004 <__cxa_atexit@plt+0x34854> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #217 @ 0xd9 │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 3ff6ec <__cxa_atexit@plt+0x3f2f3c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r2, sp, #60, 30 @ 0xf0 │ │ │ │ - adcseq r2, sp, #200, 26 @ 0x3200 │ │ │ │ + addseq r3, ip, #180, 10 @ 0x2d000000 │ │ │ │ + adcseq r5, sp, #124, 30 @ 0x1f0 │ │ │ │ + adcseq r5, sp, #116, 30 @ 0x1d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 441ec <__cxa_atexit@plt+0x37a3c> │ │ │ │ - ldr r2, [pc, #60] @ 441f4 <__cxa_atexit@plt+0x37a44> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - ldr r2, [pc, #44] @ 441f8 <__cxa_atexit@plt+0x37a48> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r5, {r1, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 441e0 <__cxa_atexit@plt+0x37a30> │ │ │ │ - mov r7, r3 │ │ │ │ - b 44204 <__cxa_atexit@plt+0x37a54> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + bhi 4103c <__cxa_atexit@plt+0x3488c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 41044 <__cxa_atexit@plt+0x34894> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - adcseq r2, sp, #132, 26 @ 0x2100 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 44294 <__cxa_atexit@plt+0x37ae4> │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r1, [pc, #172] @ 442d0 <__cxa_atexit@plt+0x37b20> │ │ │ │ + adcseq r5, sp, #36, 30 @ 0x90 │ │ │ │ + addseq r3, ip, #96, 8 @ 0x60000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 410b0 <__cxa_atexit@plt+0x34900> │ │ │ │ + ldr r1, [pc, #80] @ 410c0 <__cxa_atexit@plt+0x34910> │ │ │ │ add r1, pc, r1 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 442a4 <__cxa_atexit@plt+0x37af4> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 442b0 <__cxa_atexit@plt+0x37b00> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 442bc <__cxa_atexit@plt+0x37b0c> │ │ │ │ - ldr lr, [pc, #124] @ 442d4 <__cxa_atexit@plt+0x37b24> │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #60] @ 410c4 <__cxa_atexit@plt+0x34914> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #52] @ 410c8 <__cxa_atexit@plt+0x34918> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #8]! │ │ │ │ - ldr r5, [r5] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - sub r1, r3, #13 │ │ │ │ - ldr r8, [pc, #100] @ 442d8 <__cxa_atexit@plt+0x37b28> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r5, r7, r8} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 40da0 <__cxa_atexit@plt+0x345f0> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + adcseq r5, sp, #188, 30 @ 0x2f0 │ │ │ │ + adcseq r5, sp, #184, 28 @ 0xb80 │ │ │ │ + addseq r3, ip, #216, 6 @ 0x60000003 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 41120 <__cxa_atexit@plt+0x34970> │ │ │ │ + ldr r2, [pc, #56] @ 41130 <__cxa_atexit@plt+0x34980> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [pc, #44] @ 41134 <__cxa_atexit@plt+0x34984> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + rsbeq ip, r8, #1073741887 @ 0x4000003f │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 4119c <__cxa_atexit@plt+0x349ec> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 411a8 <__cxa_atexit@plt+0x349f8> │ │ │ │ + ldr r1, [pc, #80] @ 411b8 <__cxa_atexit@plt+0x34a08> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 411bc <__cxa_atexit@plt+0x34a0c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 411c0 <__cxa_atexit@plt+0x34a10> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + adcseq r5, sp, #232, 26 @ 0x3a00 │ │ │ │ + adcseq r5, sp, #212, 28 @ 0xd40 │ │ │ │ + adcseq r5, sp, #196, 26 @ 0x3100 │ │ │ │ + addseq r3, ip, #228, 4 @ 0x4000000e │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4122c <__cxa_atexit@plt+0x34a7c> │ │ │ │ + ldr r2, [pc, #80] @ 4123c <__cxa_atexit@plt+0x34a8c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #60] @ 41240 <__cxa_atexit@plt+0x34a90> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, #52] @ 41244 <__cxa_atexit@plt+0x34a94> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 40da0 <__cxa_atexit@plt+0x345f0> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + adcseq r5, sp, #64, 28 @ 0x400 │ │ │ │ + adcseq r5, sp, #60, 26 @ 0xf00 │ │ │ │ + addseq r3, ip, #96, 4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 412b4 <__cxa_atexit@plt+0x34b04> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 412c0 <__cxa_atexit@plt+0x34b10> │ │ │ │ + ldr r2, [pc, #84] @ 412d0 <__cxa_atexit@plt+0x34b20> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 412d4 <__cxa_atexit@plt+0x34b24> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #60] @ 412d8 <__cxa_atexit@plt+0x34b28> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - adcseq r2, sp, #40, 28 @ 0x280 │ │ │ │ - adcseq r2, sp, #172, 24 @ 0xac00 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + adcseq r5, sp, #204, 24 @ 0xcc00 │ │ │ │ + rsbeq ip, r8, #105 @ 0x69 │ │ │ │ + addseq r3, ip, #200, 2 @ 0x32 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 4433c <__cxa_atexit@plt+0x37b8c> │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 44348 <__cxa_atexit@plt+0x37b98> │ │ │ │ - ldr lr, [pc, #80] @ 44358 <__cxa_atexit@plt+0x37ba8> │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4134c <__cxa_atexit@plt+0x34b9c> │ │ │ │ + ldr lr, [pc, #84] @ 4135c <__cxa_atexit@plt+0x34bac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 41360 <__cxa_atexit@plt+0x34bb0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ 41364 <__cxa_atexit@plt+0x34bb4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - sub r1, r3, #13 │ │ │ │ - ldr r8, [pc, #64] @ 4435c <__cxa_atexit@plt+0x37bac> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r2, sp, #120, 26 @ 0x1e00 │ │ │ │ - adcseq r2, sp, #4, 24 @ 0x400 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + adcseq r5, sp, #60, 26 @ 0xf00 │ │ │ │ + adcseq r5, sp, #32, 24 @ 0x2000 │ │ │ │ + addseq r3, ip, #64, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 443b0 <__cxa_atexit@plt+0x37c00> │ │ │ │ - ldr r2, [pc, #60] @ 443b8 <__cxa_atexit@plt+0x37c08> │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 413b8 <__cxa_atexit@plt+0x34c08> │ │ │ │ + ldr r2, [pc, #56] @ 413c4 <__cxa_atexit@plt+0x34c14> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - ldr r2, [pc, #44] @ 443bc <__cxa_atexit@plt+0x37c0c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r5, {r1, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 443a4 <__cxa_atexit@plt+0x37bf4> │ │ │ │ - mov r7, r3 │ │ │ │ - b 443c8 <__cxa_atexit@plt+0x37c18> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 413c8 <__cxa_atexit@plt+0x34c18> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 413cc <__cxa_atexit@plt+0x34c1c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - adcseq r2, sp, #192, 22 @ 0x30000 │ │ │ │ + adcseq r5, sp, #152, 24 @ 0x9800 │ │ │ │ + adcseq r5, sp, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 44458 <__cxa_atexit@plt+0x37ca8> │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r1, [pc, #172] @ 44494 <__cxa_atexit@plt+0x37ce4> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r3, ip, #192 @ 0xc0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 41430 <__cxa_atexit@plt+0x34c80> │ │ │ │ + ldr r3, [pc, #48] @ 41440 <__cxa_atexit@plt+0x34c90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 41444 <__cxa_atexit@plt+0x34c94> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq r5, sp, #20, 24 @ 0x1400 │ │ │ │ + addseq r3, ip, #92 @ 0x5c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4150c <__cxa_atexit@plt+0x34d5c> │ │ │ │ + ldr r2, [pc, #188] @ 41528 <__cxa_atexit@plt+0x34d78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 414f4 <__cxa_atexit@plt+0x34d44> │ │ │ │ + ldr r2, [pc, #160] @ 4152c <__cxa_atexit@plt+0x34d7c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 41500 <__cxa_atexit@plt+0x34d50> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 41514 <__cxa_atexit@plt+0x34d64> │ │ │ │ + ldr ip, [pc, #112] @ 41530 <__cxa_atexit@plt+0x34d80> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 41534 <__cxa_atexit@plt+0x34d84> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r2, ip, #112, 30 @ 0x1c0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 415d0 <__cxa_atexit@plt+0x34e20> │ │ │ │ add r1, pc, r1 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 44468 <__cxa_atexit@plt+0x37cb8> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 44474 <__cxa_atexit@plt+0x37cc4> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 415b0 <__cxa_atexit@plt+0x34e00> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ + add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 44480 <__cxa_atexit@plt+0x37cd0> │ │ │ │ - ldr lr, [pc, #124] @ 44498 <__cxa_atexit@plt+0x37ce8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #8]! │ │ │ │ - ldr r5, [r5] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - sub r1, r3, #13 │ │ │ │ - ldr r8, [pc, #100] @ 4449c <__cxa_atexit@plt+0x37cec> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r5, r7, r8} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r5, r2 │ │ │ │ + bcc 415bc <__cxa_atexit@plt+0x34e0c> │ │ │ │ + ldr lr, [pc, #84] @ 415d4 <__cxa_atexit@plt+0x34e24> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 415d8 <__cxa_atexit@plt+0x34e28> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - adcseq r2, sp, #100, 24 @ 0x6400 │ │ │ │ - adcseq r2, sp, #232, 20 @ 0xe8000 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq r2, ip, #204, 28 @ 0xcc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 44500 <__cxa_atexit@plt+0x37d50> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 4450c <__cxa_atexit@plt+0x37d5c> │ │ │ │ - ldr lr, [pc, #80] @ 4451c <__cxa_atexit@plt+0x37d6c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - sub r1, r3, #13 │ │ │ │ - ldr r8, [pc, #64] @ 44520 <__cxa_atexit@plt+0x37d70> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 41634 <__cxa_atexit@plt+0x34e84> │ │ │ │ + ldr r2, [pc, #60] @ 41640 <__cxa_atexit@plt+0x34e90> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 41644 <__cxa_atexit@plt+0x34e94> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r2, ip, #108, 30 @ 0x1b0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 416bc <__cxa_atexit@plt+0x34f0c> │ │ │ │ + ldr r2, [pc, #68] @ 416c4 <__cxa_atexit@plt+0x34f14> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #60] @ 416c8 <__cxa_atexit@plt+0x34f18> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 416ac <__cxa_atexit@plt+0x34efc> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + b 464c4 <__cxa_atexit@plt+0x39d14> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r2, sp, #180, 22 @ 0x2d000 │ │ │ │ - adcseq r2, sp, #64, 20 @ 0x40000 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + adcseq r5, sp, #196, 16 @ 0xc40000 │ │ │ │ + addseq r2, ip, #0, 30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 464c4 <__cxa_atexit@plt+0x39d14> │ │ │ │ + addseq r2, ip, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 44574 <__cxa_atexit@plt+0x37dc4> │ │ │ │ - ldr r2, [pc, #60] @ 4457c <__cxa_atexit@plt+0x37dcc> │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 41738 <__cxa_atexit@plt+0x34f88> │ │ │ │ + ldr r2, [pc, #56] @ 41744 <__cxa_atexit@plt+0x34f94> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - ldr r2, [pc, #44] @ 44580 <__cxa_atexit@plt+0x37dd0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r5, {r1, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 44568 <__cxa_atexit@plt+0x37db8> │ │ │ │ - mov r7, r3 │ │ │ │ - b 4458c <__cxa_atexit@plt+0x37ddc> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 41748 <__cxa_atexit@plt+0x34f98> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 4174c <__cxa_atexit@plt+0x34f9c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - adcseq r2, sp, #252, 18 @ 0x3f0000 │ │ │ │ + adcseq r5, sp, #24, 18 @ 0x60000 │ │ │ │ + adcseq r5, sp, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 4461c <__cxa_atexit@plt+0x37e6c> │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r1, [pc, #172] @ 44658 <__cxa_atexit@plt+0x37ea8> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r2, ip, #64, 26 @ 0x1000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 417b0 <__cxa_atexit@plt+0x35000> │ │ │ │ + ldr r3, [pc, #48] @ 417c0 <__cxa_atexit@plt+0x35010> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 417c4 <__cxa_atexit@plt+0x35014> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq r5, sp, #148, 16 @ 0x940000 │ │ │ │ + addseq r2, ip, #220, 24 @ 0xdc00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4188c <__cxa_atexit@plt+0x350dc> │ │ │ │ + ldr r2, [pc, #188] @ 418a8 <__cxa_atexit@plt+0x350f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 41874 <__cxa_atexit@plt+0x350c4> │ │ │ │ + ldr r2, [pc, #160] @ 418ac <__cxa_atexit@plt+0x350fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 41880 <__cxa_atexit@plt+0x350d0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 41894 <__cxa_atexit@plt+0x350e4> │ │ │ │ + ldr ip, [pc, #112] @ 418b0 <__cxa_atexit@plt+0x35100> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 418b4 <__cxa_atexit@plt+0x35104> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r2, ip, #240, 22 @ 0x3c000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 41950 <__cxa_atexit@plt+0x351a0> │ │ │ │ add r1, pc, r1 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 4462c <__cxa_atexit@plt+0x37e7c> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 44638 <__cxa_atexit@plt+0x37e88> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 41930 <__cxa_atexit@plt+0x35180> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ + add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 44644 <__cxa_atexit@plt+0x37e94> │ │ │ │ - ldr lr, [pc, #124] @ 4465c <__cxa_atexit@plt+0x37eac> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #8]! │ │ │ │ - ldr r5, [r5] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - sub r1, r3, #13 │ │ │ │ - ldr r8, [pc, #100] @ 44660 <__cxa_atexit@plt+0x37eb0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r5, r7, r8} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r5, r2 │ │ │ │ + bcc 4193c <__cxa_atexit@plt+0x3518c> │ │ │ │ + ldr lr, [pc, #84] @ 41954 <__cxa_atexit@plt+0x351a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 41958 <__cxa_atexit@plt+0x351a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - adcseq r2, sp, #160, 20 @ 0xa0000 │ │ │ │ - adcseq r2, sp, #36, 18 @ 0x90000 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq r2, ip, #76, 22 @ 0x13000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 446c4 <__cxa_atexit@plt+0x37f14> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 446d0 <__cxa_atexit@plt+0x37f20> │ │ │ │ - ldr lr, [pc, #80] @ 446e0 <__cxa_atexit@plt+0x37f30> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - sub r1, r3, #13 │ │ │ │ - ldr r8, [pc, #64] @ 446e4 <__cxa_atexit@plt+0x37f34> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 419b4 <__cxa_atexit@plt+0x35204> │ │ │ │ + ldr r2, [pc, #60] @ 419c0 <__cxa_atexit@plt+0x35210> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 419c4 <__cxa_atexit@plt+0x35214> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r2, ip, #236, 22 @ 0x3b000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 41a28 <__cxa_atexit@plt+0x35278> │ │ │ │ + ldr r2, [pc, #48] @ 41a34 <__cxa_atexit@plt+0x35284> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ 41a38 <__cxa_atexit@plt+0x35288> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [pc, #36] @ 41a3c <__cxa_atexit@plt+0x3528c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #217 @ 0xd9 │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 3ff6ec <__cxa_atexit@plt+0x3f2f3c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r2, sp, #240, 18 @ 0x3c0000 │ │ │ │ - adcseq r2, sp, #124, 16 @ 0x7c0000 │ │ │ │ + addseq r2, ip, #124, 22 @ 0x1f000 │ │ │ │ + adcseq r5, sp, #68, 10 @ 0x11000000 │ │ │ │ + adcseq r5, sp, #60, 10 @ 0xf000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 44738 <__cxa_atexit@plt+0x37f88> │ │ │ │ - ldr r2, [pc, #60] @ 44740 <__cxa_atexit@plt+0x37f90> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - ldr r2, [pc, #44] @ 44744 <__cxa_atexit@plt+0x37f94> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r5, {r1, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 4472c <__cxa_atexit@plt+0x37f7c> │ │ │ │ - mov r7, r3 │ │ │ │ - b 44750 <__cxa_atexit@plt+0x37fa0> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + bhi 41a74 <__cxa_atexit@plt+0x352c4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 41a7c <__cxa_atexit@plt+0x352cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - adcseq r2, sp, #56, 16 @ 0x380000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 447e0 <__cxa_atexit@plt+0x38030> │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r1, [pc, #172] @ 4481c <__cxa_atexit@plt+0x3806c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + adcseq r5, sp, #236, 8 @ 0xec000000 │ │ │ │ + addseq r2, ip, #40, 20 @ 0x28000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 447f0 <__cxa_atexit@plt+0x38040> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 447fc <__cxa_atexit@plt+0x3804c> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 41b04 <__cxa_atexit@plt+0x35354> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 44808 <__cxa_atexit@plt+0x38058> │ │ │ │ - ldr lr, [pc, #124] @ 44820 <__cxa_atexit@plt+0x38070> │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 41b0c <__cxa_atexit@plt+0x3535c> │ │ │ │ + ldr r1, [pc, #104] @ 41b20 <__cxa_atexit@plt+0x35370> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ 41b24 <__cxa_atexit@plt+0x35374> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 41b28 <__cxa_atexit@plt+0x35378> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 41b2c <__cxa_atexit@plt+0x3537c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #8]! │ │ │ │ - ldr r5, [r5] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - sub r1, r3, #13 │ │ │ │ - ldr r8, [pc, #100] @ 44824 <__cxa_atexit@plt+0x38074> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r5, r7, r8} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r5, r2 │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 417d8 <__cxa_atexit@plt+0x35028> │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 41b14 <__cxa_atexit@plt+0x35364> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq r5, sp, #144, 8 @ 0x90000000 │ │ │ │ + adcseq r5, sp, #104, 10 @ 0x1a000000 │ │ │ │ + adcseq r5, sp, #100, 8 @ 0x64000000 │ │ │ │ + addseq r2, ip, #120, 18 @ 0x1e0000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 41bbc <__cxa_atexit@plt+0x3540c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 41bc4 <__cxa_atexit@plt+0x35414> │ │ │ │ + ldr lr, [pc, #112] @ 41bd8 <__cxa_atexit@plt+0x35428> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #108] @ 41bdc <__cxa_atexit@plt+0x3542c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #80] @ 41be0 <__cxa_atexit@plt+0x35430> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #72] @ 41be4 <__cxa_atexit@plt+0x35434> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - adcseq r2, sp, #220, 16 @ 0xdc0000 │ │ │ │ - adcseq r2, sp, #96, 14 @ 0x1800000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 44888 <__cxa_atexit@plt+0x380d8> │ │ │ │ + b 41bcc <__cxa_atexit@plt+0x3541c> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + adcseq r5, sp, #224, 6 @ 0x80000003 │ │ │ │ + adcseq r5, sp, #180, 8 @ 0xb4000000 │ │ │ │ + adcseq r5, sp, #176, 6 @ 0xc0000002 │ │ │ │ + addseq r2, ip, #192, 16 @ 0xc00000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 44894 <__cxa_atexit@plt+0x380e4> │ │ │ │ - ldr lr, [pc, #80] @ 448a4 <__cxa_atexit@plt+0x380f4> │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 41c5c <__cxa_atexit@plt+0x354ac> │ │ │ │ + ldr lr, [pc, #92] @ 41c6c <__cxa_atexit@plt+0x354bc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 41c70 <__cxa_atexit@plt+0x354c0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 41c74 <__cxa_atexit@plt+0x354c4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - sub r1, r3, #13 │ │ │ │ - ldr r8, [pc, #64] @ 448a8 <__cxa_atexit@plt+0x380f8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r2, r8, lr} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 41458 <__cxa_atexit@plt+0x34ca8> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + adcseq r5, sp, #20, 8 @ 0x14000000 │ │ │ │ + adcseq r5, sp, #16, 6 @ 0x40000000 │ │ │ │ + addseq r2, ip, #44, 16 @ 0x2c0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 41cdc <__cxa_atexit@plt+0x3552c> │ │ │ │ + ldr sl, [pc, #72] @ 41cec <__cxa_atexit@plt+0x3553c> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr lr, [pc, #52] @ 41cf0 <__cxa_atexit@plt+0x35540> │ │ │ │ + add lr, pc, lr │ │ │ │ + str sl, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + str r2, [r9, #24] │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r2, sp, #44, 16 @ 0x2c0000 │ │ │ │ - adcseq r2, sp, #184, 12 @ 0xb800000 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + rsbeq fp, r8, #156, 10 @ 0x27000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 448fc <__cxa_atexit@plt+0x3814c> │ │ │ │ - ldr r2, [pc, #60] @ 44904 <__cxa_atexit@plt+0x38154> │ │ │ │ - add r2, pc, r2 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 41d58 <__cxa_atexit@plt+0x355a8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 41d64 <__cxa_atexit@plt+0x355b4> │ │ │ │ + ldr r1, [pc, #80] @ 41d74 <__cxa_atexit@plt+0x355c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 41d78 <__cxa_atexit@plt+0x355c8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - ldr r2, [pc, #44] @ 44908 <__cxa_atexit@plt+0x38158> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r5, {r1, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 448f0 <__cxa_atexit@plt+0x38140> │ │ │ │ - mov r7, r3 │ │ │ │ - b 44914 <__cxa_atexit@plt+0x38164> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 41d7c <__cxa_atexit@plt+0x355cc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - adcseq r2, sp, #116, 12 @ 0x7400000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 449a4 <__cxa_atexit@plt+0x381f4> │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r1, [pc, #172] @ 449e0 <__cxa_atexit@plt+0x38230> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + adcseq r5, sp, #44, 4 @ 0xc0000002 │ │ │ │ + adcseq r5, sp, #24, 6 @ 0x60000000 │ │ │ │ + adcseq r5, sp, #8, 4 @ 0x80000000 │ │ │ │ + addseq r2, ip, #40, 14 @ 0xa00000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 449b4 <__cxa_atexit@plt+0x38204> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 449c0 <__cxa_atexit@plt+0x38210> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 41e04 <__cxa_atexit@plt+0x35654> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 449cc <__cxa_atexit@plt+0x3821c> │ │ │ │ - ldr lr, [pc, #124] @ 449e4 <__cxa_atexit@plt+0x38234> │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 41e0c <__cxa_atexit@plt+0x3565c> │ │ │ │ + ldr r1, [pc, #104] @ 41e20 <__cxa_atexit@plt+0x35670> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ 41e24 <__cxa_atexit@plt+0x35674> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 41e28 <__cxa_atexit@plt+0x35678> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 41e2c <__cxa_atexit@plt+0x3567c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r2, #8]! │ │ │ │ - ldr r5, [r5] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - sub r1, r3, #13 │ │ │ │ - ldr r8, [pc, #100] @ 449e8 <__cxa_atexit@plt+0x38238> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r5, r7, r8} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r5, r2 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 417d8 <__cxa_atexit@plt+0x35028> │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 41e14 <__cxa_atexit@plt+0x35664> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + adcseq r5, sp, #144, 2 @ 0x24 │ │ │ │ + adcseq r5, sp, #104, 4 @ 0x80000006 │ │ │ │ + adcseq r5, sp, #100, 2 │ │ │ │ + addseq r2, ip, #120, 12 @ 0x7800000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 41ebc <__cxa_atexit@plt+0x3570c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 41ec4 <__cxa_atexit@plt+0x35714> │ │ │ │ + ldr lr, [pc, #112] @ 41ed8 <__cxa_atexit@plt+0x35728> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #108] @ 41edc <__cxa_atexit@plt+0x3572c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #80] @ 41ee0 <__cxa_atexit@plt+0x35730> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #72] @ 41ee4 <__cxa_atexit@plt+0x35734> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - adcseq r2, sp, #24, 14 @ 0x600000 │ │ │ │ - adcseq r2, sp, #156, 10 @ 0x27000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 44a4c <__cxa_atexit@plt+0x3829c> │ │ │ │ + b 41ecc <__cxa_atexit@plt+0x3571c> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + adcseq r5, sp, #224 @ 0xe0 │ │ │ │ + adcseq r5, sp, #180, 2 @ 0x2d │ │ │ │ + adcseq r5, sp, #176 @ 0xb0 │ │ │ │ + addseq r2, ip, #192, 10 @ 0x30000000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 44a58 <__cxa_atexit@plt+0x382a8> │ │ │ │ - ldr lr, [pc, #80] @ 44a68 <__cxa_atexit@plt+0x382b8> │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 41f5c <__cxa_atexit@plt+0x357ac> │ │ │ │ + ldr lr, [pc, #92] @ 41f6c <__cxa_atexit@plt+0x357bc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 41f70 <__cxa_atexit@plt+0x357c0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 41f74 <__cxa_atexit@plt+0x357c4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - sub r1, r3, #13 │ │ │ │ - ldr r8, [pc, #64] @ 44a6c <__cxa_atexit@plt+0x382bc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r2, r8, lr} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 41458 <__cxa_atexit@plt+0x34ca8> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + adcseq r5, sp, #20, 2 │ │ │ │ + adcseq r5, sp, #16 │ │ │ │ + addseq r2, ip, #48, 10 @ 0xc000000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 41fec <__cxa_atexit@plt+0x3583c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 41ff4 <__cxa_atexit@plt+0x35844> │ │ │ │ + ldr lr, [pc, #88] @ 42008 <__cxa_atexit@plt+0x35858> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ 4200c <__cxa_atexit@plt+0x3585c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add sl, r7, #16 │ │ │ │ + ldm sl, {r0, r2, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + ldr r8, [pc, #56] @ 42010 <__cxa_atexit@plt+0x35860> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + add lr, r9, #16 │ │ │ │ + stm lr, {r0, r2, sl} │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + b 41ffc <__cxa_atexit@plt+0x3584c> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r2, sp, #104, 12 @ 0x6800000 │ │ │ │ - adcseq r2, sp, #244, 8 @ 0xf4000000 │ │ │ │ - @ instruction: 0xfffff1c0 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r9, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + adcseq r4, sp, #152, 30 @ 0x260 │ │ │ │ + rsbeq fp, r8, #128, 4 │ │ │ │ + addseq r2, ip, #144, 8 @ 0x90000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #128 @ 0x80 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 44bdc <__cxa_atexit@plt+0x3842c> │ │ │ │ - str r9, [sp, #16] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r8, [sp, #12] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr ip, [r0, #3] │ │ │ │ - ldr r7, [r0, #7] │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r7, [r0, #11] │ │ │ │ - stmib sp, {r7, sl} │ │ │ │ - ldr sl, [r0, #15] │ │ │ │ - ldr r2, [r0, #19] │ │ │ │ - ldr r1, [r0, #23] │ │ │ │ - ldr lr, [r0, #27] │ │ │ │ - ldr r0, [r0, #31] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 42090 <__cxa_atexit@plt+0x358e0> │ │ │ │ + ldr lr, [pc, #96] @ 420a0 <__cxa_atexit@plt+0x358f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, r7, #3 │ │ │ │ + ldm r9, {r1, r2, r9} │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #76] @ 420a4 <__cxa_atexit@plt+0x358f4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #68] @ 420a8 <__cxa_atexit@plt+0x358f8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - ldr r1, [pc, #264] @ 44bfc <__cxa_atexit@plt+0x3844c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r3, #60] @ 0x3c │ │ │ │ - ldr r2, [pc, #256] @ 44c00 <__cxa_atexit@plt+0x38450> │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + adcseq r4, sp, #244, 30 @ 0x3d0 │ │ │ │ + adcseq r4, sp, #232, 28 @ 0xe80 │ │ │ │ + addseq r2, ip, #252, 6 @ 0xf0000003 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 420fc <__cxa_atexit@plt+0x3594c> │ │ │ │ + ldr r2, [pc, #56] @ 42108 <__cxa_atexit@plt+0x35958> │ │ │ │ add r2, pc, r2 │ │ │ │ - str sl, [r3, #76] @ 0x4c │ │ │ │ - mov sl, r3 │ │ │ │ - str r1, [sl, #36]! @ 0x24 │ │ │ │ - mov r0, r3 │ │ │ │ - str r2, [r0, #20]! │ │ │ │ - ldr r1, [pc, #232] @ 44c04 <__cxa_atexit@plt+0x38454> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov lr, r3 │ │ │ │ - str r1, [lr, #4]! │ │ │ │ - ldr r1, [pc, #220] @ 44c08 <__cxa_atexit@plt+0x38458> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r2, r3 │ │ │ │ - str r1, [r2, #52]! @ 0x34 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r7, [r1, #8]! │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - str r2, [r1] │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r2, [r3, #64] @ 0x40 │ │ │ │ - ldr r8, [pc, #180] @ 44c0c <__cxa_atexit@plt+0x3845c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r2, r3 │ │ │ │ - str r8, [r2, #68]! @ 0x44 │ │ │ │ - ldr r7, [pc, #168] @ 44c10 <__cxa_atexit@plt+0x38460> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #84]! @ 0x54 │ │ │ │ - str ip, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r3, #44] @ 0x2c │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r9, [r3, #-4] │ │ │ │ - ldr r8, [pc, #112] @ 44c14 <__cxa_atexit@plt+0x38464> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - str r8, [r7, #32]! │ │ │ │ - ldr r9, [pc, #100] @ 44c18 <__cxa_atexit@plt+0x38468> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov r8, r3 │ │ │ │ - str r9, [r8, #16]! │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r9, r3 │ │ │ │ - mov sl, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 4210c <__cxa_atexit@plt+0x3595c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 42110 <__cxa_atexit@plt+0x35960> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 44c1c <__cxa_atexit@plt+0x3846c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #128 @ 0x80 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq r4, sp, #84, 30 @ 0x150 │ │ │ │ + adcseq r4, sp, #12, 28 @ 0xc0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r2, ip, #124, 6 @ 0xf0000001 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 42174 <__cxa_atexit@plt+0x359c4> │ │ │ │ + ldr r3, [pc, #48] @ 42184 <__cxa_atexit@plt+0x359d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 42188 <__cxa_atexit@plt+0x359d8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff4e8 │ │ │ │ - @ instruction: 0xfffff318 │ │ │ │ - @ instruction: 0xfffff138 │ │ │ │ - @ instruction: 0xfffff674 │ │ │ │ - @ instruction: 0xfffff80c │ │ │ │ - @ instruction: 0xfffff9c0 │ │ │ │ - @ instruction: 0xfffffd0c │ │ │ │ - @ instruction: 0xfffffb38 │ │ │ │ - addseq r1, ip, #248, 6 @ 0xe0000003 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 44ce8 <__cxa_atexit@plt+0x38538> │ │ │ │ - ldr r3, [pc, #184] @ 44cf8 <__cxa_atexit@plt+0x38548> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 44ccc <__cxa_atexit@plt+0x3851c> │ │ │ │ - add sl, r8, #3 │ │ │ │ - ldm sl, {r2, r9, sl} │ │ │ │ - ldr r7, [r8, #15] │ │ │ │ - ldr r1, [r8, #31] │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq r4, sp, #208, 28 @ 0xd00 │ │ │ │ + addseq r2, ip, #24, 6 @ 0x60000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 42250 <__cxa_atexit@plt+0x35aa0> │ │ │ │ + ldr r2, [pc, #188] @ 4226c <__cxa_atexit@plt+0x35abc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r7, [r8, #19] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - ldr r1, [r8, #23] │ │ │ │ - ldr r0, [r8, #27] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - ldr r0, [pc, #116] @ 44cfc <__cxa_atexit@plt+0x3854c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str sl, [r3, #-4] │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - mov r1, r3 │ │ │ │ - str r0, [r1, #-8]! │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 44cdc <__cxa_atexit@plt+0x3852c> │ │ │ │ - ldr r1, [pc, #72] @ 44d00 <__cxa_atexit@plt+0x38550> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ + beq 42238 <__cxa_atexit@plt+0x35a88> │ │ │ │ + ldr r2, [pc, #160] @ 42270 <__cxa_atexit@plt+0x35ac0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 42244 <__cxa_atexit@plt+0x35a94> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 42258 <__cxa_atexit@plt+0x35aa8> │ │ │ │ + ldr ip, [pc, #112] @ 42274 <__cxa_atexit@plt+0x35ac4> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 42278 <__cxa_atexit@plt+0x35ac8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 44a88 <__cxa_atexit@plt+0x382d8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 44d04 <__cxa_atexit@plt+0x38554> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - addseq r1, ip, #240, 4 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r2, ip, #44, 4 @ 0xc0000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr r3, [r7, #19] │ │ │ │ - add sl, r7, #23 │ │ │ │ - ldm sl, {r2, r9, sl} │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr ip, [pc, #84] @ 44d8c <__cxa_atexit@plt+0x385dc> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - stmdb r5, {r2, r9, sl} │ │ │ │ - stm r5, {r8, lr} │ │ │ │ - mov r3, r5 │ │ │ │ - str ip, [r3, #-28]! @ 0xffffffe4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 42314 <__cxa_atexit@plt+0x35b64> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 44d80 <__cxa_atexit@plt+0x385d0> │ │ │ │ - ldr r3, [pc, #44] @ 44d90 <__cxa_atexit@plt+0x385e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - sub r5, r5, #20 │ │ │ │ - b 44a88 <__cxa_atexit@plt+0x382d8> │ │ │ │ + beq 422f4 <__cxa_atexit@plt+0x35b44> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 42300 <__cxa_atexit@plt+0x35b50> │ │ │ │ + ldr lr, [pc, #84] @ 42318 <__cxa_atexit@plt+0x35b68> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 4231c <__cxa_atexit@plt+0x35b6c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 44dc0 <__cxa_atexit@plt+0x38610> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 44a88 <__cxa_atexit@plt+0x382d8> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, fp │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq r2, ip, #136, 2 @ 0x22 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - mov fp, r4 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 44e3c <__cxa_atexit@plt+0x3868c> │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ - ldm r5, {r4, r8, r9, sl, lr} │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr ip, [pc, #76] @ 44e5c <__cxa_atexit@plt+0x386ac> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - stmib r3, {ip, lr} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r4, r8, r9, sl} │ │ │ │ - sub r7, r6, #31 │ │ │ │ - mov r4, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 44e60 <__cxa_atexit@plt+0x386b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - str r2, [fp, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - mov r4, fp │ │ │ │ - mov fp, r1 │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - adcseq r2, sp, #136, 4 @ 0x80000008 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + bcc 42378 <__cxa_atexit@plt+0x35bc8> │ │ │ │ + ldr r2, [pc, #60] @ 42384 <__cxa_atexit@plt+0x35bd4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 42388 <__cxa_atexit@plt+0x35bd8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 44ec4 <__cxa_atexit@plt+0x38714> │ │ │ │ - ldr r7, [r5, #36]! @ 0x24 │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldmdb r5, {r0, r8, r9, sl, lr} │ │ │ │ - ldr ip, [pc, #60] @ 44edc <__cxa_atexit@plt+0x3872c> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - stmib r3, {ip, lr} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r0, r8, r9, sl} │ │ │ │ - sub r7, r6, #31 │ │ │ │ - ldr r0, [sp] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 44ee0 <__cxa_atexit@plt+0x38730> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - adcseq r2, sp, #248, 2 @ 0x3e │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - stm sp, {r4, r6} │ │ │ │ - sub lr, r5, #36 @ 0x24 │ │ │ │ - ldr ip, [pc, #228] @ 44fe4 <__cxa_atexit@plt+0x38834> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr sl, [pc, #224] @ 44fe8 <__cxa_atexit@plt+0x38838> │ │ │ │ - add sl, pc, sl │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 44fa0 <__cxa_atexit@plt+0x387f0> │ │ │ │ - str ip, [r5, #-8] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - ands r0, r9, #3 │ │ │ │ - beq 44fb8 <__cxa_atexit@plt+0x38808> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 44fcc <__cxa_atexit@plt+0x3881c> │ │ │ │ - ldr r0, [r9, #2] │ │ │ │ - ldr r1, [r9, #6] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r2, ip, #40, 4 @ 0x80000002 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 42400 <__cxa_atexit@plt+0x35c50> │ │ │ │ + ldr r2, [pc, #68] @ 42408 <__cxa_atexit@plt+0x35c58> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #60] @ 4240c <__cxa_atexit@plt+0x35c5c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 44fd4 <__cxa_atexit@plt+0x38824> │ │ │ │ - add r3, r7, #3 │ │ │ │ - ldm r3, {r0, r1, r2, r3} │ │ │ │ - ldr r6, [r7, #31] │ │ │ │ - ldr r4, [pc, #144] @ 44fec <__cxa_atexit@plt+0x3883c> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #-36]! @ 0xffffffdc │ │ │ │ - ldr r4, [r7, #27] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [r7, #23] │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - str r4, [r5, #16] │ │ │ │ - str r6, [r5, #20] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - str r1, [r5, #28] │ │ │ │ - str r0, [r5, #32] │ │ │ │ - sub lr, lr, #36 @ 0x24 │ │ │ │ - cmp fp, lr │ │ │ │ - bls 44f10 <__cxa_atexit@plt+0x38760> │ │ │ │ - ldr r7, [pc, #72] @ 44ff0 <__cxa_atexit@plt+0x38840> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - bx r0 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 423f0 <__cxa_atexit@plt+0x35c40> │ │ │ │ sub r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + b 48978 <__cxa_atexit@plt+0x3c1c8> │ │ │ │ ldr r0, [r9] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 44fd8 <__cxa_atexit@plt+0x38828> │ │ │ │ - sub r5, r5, #12 │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - bx r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - andeq r0, r0, r8, lsr #3 │ │ │ │ - addseq r1, ip, #60 @ 0x3c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 45084 <__cxa_atexit@plt+0x388d4> │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r1, [pc, #128] @ 450a0 <__cxa_atexit@plt+0x388f0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 45094 <__cxa_atexit@plt+0x388e4> │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr ip, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr r3, [r7, #19] │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - stmdb r5, {r1, r7, ip} │ │ │ │ - stm r5, {sl, lr} │ │ │ │ - ldr r7, [pc, #40] @ 450a4 <__cxa_atexit@plt+0x388f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 44ef0 <__cxa_atexit@plt+0x38740> │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + adcseq r4, sp, #128, 22 @ 0x20000 │ │ │ │ + addseq r2, ip, #188, 2 @ 0x2f │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 48978 <__cxa_atexit@plt+0x3c1c8> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 42460 <__cxa_atexit@plt+0x35cb0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 42468 <__cxa_atexit@plt+0x35cb8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr ip, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr r3, [r7, #19] │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r1, r7, ip} │ │ │ │ - stmib r5, {sl, lr} │ │ │ │ - ldr r7, [pc, #8] @ 450fc <__cxa_atexit@plt+0x3894c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 44ef0 <__cxa_atexit@plt+0x38740> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - ldr lr, [pc, #44] @ 45140 <__cxa_atexit@plt+0x38990> │ │ │ │ + adcseq r4, sp, #0, 22 │ │ │ │ + addseq r2, ip, #88 @ 0x58 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 42524 <__cxa_atexit@plt+0x35d74> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 42530 <__cxa_atexit@plt+0x35d80> │ │ │ │ + ldr r8, [pc, #160] @ 42540 <__cxa_atexit@plt+0x35d90> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #156] @ 42544 <__cxa_atexit@plt+0x35d94> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldmib r5, {r0, r2, r3} │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str lr, [r5, #24] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - add lr, r5, #8 │ │ │ │ - stm lr, {r0, r2, r3} │ │ │ │ - stm r5, {r1, ip} │ │ │ │ - b 44a88 <__cxa_atexit@plt+0x382d8> │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, fp │ │ │ │ - mov r3, r6 │ │ │ │ - mov fp, r4 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 451bc <__cxa_atexit@plt+0x38a0c> │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ - ldm r5, {r4, r8, r9, sl, lr} │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr ip, [pc, #76] @ 451dc <__cxa_atexit@plt+0x38a2c> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - stmib r3, {ip, lr} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r4, r8, r9, sl} │ │ │ │ - sub r7, r6, #31 │ │ │ │ - mov r4, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #148] @ 42548 <__cxa_atexit@plt+0x35d98> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + sub r1, r6, #6 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + ldr r1, [pc, #112] @ 4254c <__cxa_atexit@plt+0x35d9c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #104] @ 42550 <__cxa_atexit@plt+0x35da0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r2, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r2, #20] │ │ │ │ + str r2, [r2, #24] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 42514 <__cxa_atexit@plt+0x35d64> │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, #11 │ │ │ │ + b 2ade0 <__cxa_atexit@plt+0x1e630> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 451e0 <__cxa_atexit@plt+0x38a30> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - str r2, [fp, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - mov r4, fp │ │ │ │ - mov fp, r1 │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - adcseq r1, sp, #8, 30 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + adcseq r4, sp, #156, 20 @ 0x9c000 │ │ │ │ + adcseq r4, sp, #104, 22 @ 0x1a000 │ │ │ │ + adcseq r4, sp, #100, 20 @ 0x64000 │ │ │ │ + addseq r1, ip, #112, 30 @ 0x1c0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 2ade0 <__cxa_atexit@plt+0x1e630> │ │ │ │ + addseq r1, ip, #244, 30 @ 0x3d0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45244 <__cxa_atexit@plt+0x38a94> │ │ │ │ - ldr r7, [r5, #36]! @ 0x24 │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldmdb r5, {r0, r8, r9, sl, lr} │ │ │ │ - ldr ip, [pc, #60] @ 4525c <__cxa_atexit@plt+0x38aac> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - stmib r3, {ip, lr} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r0, r8, r9, sl} │ │ │ │ - sub r7, r6, #31 │ │ │ │ - ldr r0, [sp] │ │ │ │ + bcc 425e4 <__cxa_atexit@plt+0x35e34> │ │ │ │ + ldr lr, [pc, #88] @ 425f4 <__cxa_atexit@plt+0x35e44> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 425f8 <__cxa_atexit@plt+0x35e48> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 425fc <__cxa_atexit@plt+0x35e4c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 4219c <__cxa_atexit@plt+0x359ec> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 45260 <__cxa_atexit@plt+0x38ab0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - adcseq r1, sp, #120, 28 @ 0x780 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + adcseq r4, sp, #140, 20 @ 0x8c000 │ │ │ │ + adcseq r4, sp, #136, 18 @ 0x220000 │ │ │ │ + addseq r1, ip, #100, 30 @ 0x190 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 452b0 <__cxa_atexit@plt+0x38b00> │ │ │ │ - ldr r3, [pc, #60] @ 452c0 <__cxa_atexit@plt+0x38b10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 452a0 <__cxa_atexit@plt+0x38af0> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r9, [r8, #7] │ │ │ │ - mov r8, r7 │ │ │ │ - b 44ef0 <__cxa_atexit@plt+0x38740> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 452c4 <__cxa_atexit@plt+0x38b14> │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 4265c <__cxa_atexit@plt+0x35eac> │ │ │ │ + ldr r2, [pc, #64] @ 4266c <__cxa_atexit@plt+0x35ebc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr lr, [pc, #48] @ 42670 <__cxa_atexit@plt+0x35ec0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq r0, ip, #48, 26 @ 0xc00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 44ef0 <__cxa_atexit@plt+0x38740> │ │ │ │ - addseq r0, ip, #48, 26 @ 0xc00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + rsbeq sl, r8, #8960 @ 0x2300 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 426d8 <__cxa_atexit@plt+0x35f28> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 426e4 <__cxa_atexit@plt+0x35f34> │ │ │ │ + ldr r1, [pc, #80] @ 426f4 <__cxa_atexit@plt+0x35f44> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 426f8 <__cxa_atexit@plt+0x35f48> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 426fc <__cxa_atexit@plt+0x35f4c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r4, sp, #172, 16 @ 0xac0000 │ │ │ │ + adcseq r4, sp, #152, 18 @ 0x260000 │ │ │ │ + adcseq r4, sp, #136, 16 @ 0x880000 │ │ │ │ + addseq r1, ip, #196, 26 @ 0x3100 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 45334 <__cxa_atexit@plt+0x38b84> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 4532c <__cxa_atexit@plt+0x38b7c> │ │ │ │ - ldr r8, [pc, #40] @ 4533c <__cxa_atexit@plt+0x38b8c> │ │ │ │ + bhi 427b0 <__cxa_atexit@plt+0x36000> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 427bc <__cxa_atexit@plt+0x3600c> │ │ │ │ + ldr r8, [pc, #152] @ 427cc <__cxa_atexit@plt+0x3601c> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 45340 <__cxa_atexit@plt+0x38b90> │ │ │ │ + ldr lr, [pc, #148] @ 427d0 <__cxa_atexit@plt+0x36020> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #140] @ 427d4 <__cxa_atexit@plt+0x36024> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + add r7, r7, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + sub r3, r6, #6 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + ldr r3, [pc, #108] @ 427d8 <__cxa_atexit@plt+0x36028> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 3eb644 <__cxa_atexit@plt+0x3dee94> │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr lr, [pc, #100] @ 427dc <__cxa_atexit@plt+0x3602c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r2, #8 │ │ │ │ + stm r8, {r0, r1, lr} │ │ │ │ + str r3, [r2, #20] │ │ │ │ + str r2, [r2, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 427a4 <__cxa_atexit@plt+0x35ff4> │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 2ade0 <__cxa_atexit@plt+0x1e630> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r9 │ │ │ │ bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r0, ip, #240, 24 @ 0xf000 │ │ │ │ - adcseq r1, sp, #220, 22 @ 0x37000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 45378 <__cxa_atexit@plt+0x38bc8> │ │ │ │ - ldr r3, [pc, #32] @ 45380 <__cxa_atexit@plt+0x38bd0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #20] @ 45384 <__cxa_atexit@plt+0x38bd4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - b 3eb64c <__cxa_atexit@plt+0x3dee9c> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - adcseq r1, sp, #224, 22 @ 0x38000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 453b4 <__cxa_atexit@plt+0x38c04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 453b8 <__cxa_atexit@plt+0x38c08> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb654 <__cxa_atexit@plt+0x3deea4> │ │ │ │ - addseq r0, ip, #100, 24 @ 0x6400 │ │ │ │ - adcseq r1, sp, #144, 22 @ 0x24000 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + adcseq r4, sp, #8, 16 @ 0x80000 │ │ │ │ + adcseq r4, sp, #216, 16 @ 0xd80000 │ │ │ │ + adcseq r4, sp, #212, 14 @ 0x3500000 │ │ │ │ + addseq r1, ip, #228, 24 @ 0xe400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 2ade0 <__cxa_atexit@plt+0x1e630> │ │ │ │ + addseq r1, ip, #104, 26 @ 0x1a00 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 42870 <__cxa_atexit@plt+0x360c0> │ │ │ │ + ldr lr, [pc, #88] @ 42880 <__cxa_atexit@plt+0x360d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 42884 <__cxa_atexit@plt+0x360d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 42888 <__cxa_atexit@plt+0x360d8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 4219c <__cxa_atexit@plt+0x359ec> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + adcseq r4, sp, #0, 16 │ │ │ │ + adcseq r4, sp, #252, 12 @ 0xfc00000 │ │ │ │ + addseq r1, ip, #220, 24 @ 0xdc00 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45408 <__cxa_atexit@plt+0x38c58> │ │ │ │ - ldr r2, [pc, #56] @ 45410 <__cxa_atexit@plt+0x38c60> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 45414 <__cxa_atexit@plt+0x38c64> │ │ │ │ + bhi 42900 <__cxa_atexit@plt+0x36150> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4290c <__cxa_atexit@plt+0x3615c> │ │ │ │ + ldr lr, [pc, #92] @ 4291c <__cxa_atexit@plt+0x3616c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ 42920 <__cxa_atexit@plt+0x36170> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 45418 <__cxa_atexit@plt+0x38c68> │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r8, [pc, #64] @ 42924 <__cxa_atexit@plt+0x36174> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + adcseq r4, sp, #136, 12 @ 0x8800000 │ │ │ │ + rsbeq sl, r8, #2080768 @ 0x1fc000 │ │ │ │ + addseq r1, ip, #60, 24 @ 0x3c00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4299c <__cxa_atexit@plt+0x361ec> │ │ │ │ + ldr lr, [pc, #88] @ 429ac <__cxa_atexit@plt+0x361fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ 429b0 <__cxa_atexit@plt+0x36200> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ 429b4 <__cxa_atexit@plt+0x36204> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add r2, r3, #16 │ │ │ │ + stm r2, {r0, r7, lr} │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + adcseq r4, sp, #240, 12 @ 0xf000000 │ │ │ │ + adcseq r4, sp, #208, 10 @ 0x34000000 │ │ │ │ + addseq r1, ip, #240, 20 @ 0xf0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 42a08 <__cxa_atexit@plt+0x36258> │ │ │ │ + ldr r2, [pc, #56] @ 42a14 <__cxa_atexit@plt+0x36264> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 42a18 <__cxa_atexit@plt+0x36268> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 42a1c <__cxa_atexit@plt+0x3626c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb654 <__cxa_atexit@plt+0x3deea4> │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq r4, sp, #72, 12 @ 0x4800000 │ │ │ │ + adcseq r4, sp, #0, 10 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r1, ip, #112, 20 @ 0x70000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 42a80 <__cxa_atexit@plt+0x362d0> │ │ │ │ + ldr r3, [pc, #48] @ 42a90 <__cxa_atexit@plt+0x362e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 42a94 <__cxa_atexit@plt+0x362e4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq r0, ip, #20, 24 @ 0x1400 │ │ │ │ - adcseq r1, sp, #108, 22 @ 0x1b000 │ │ │ │ - adcseq r1, sp, #72, 22 @ 0x12000 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq r4, sp, #196, 10 @ 0x31000000 │ │ │ │ + addseq r1, ip, #12, 20 @ 0xc000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45468 <__cxa_atexit@plt+0x38cb8> │ │ │ │ - ldr r2, [pc, #56] @ 45470 <__cxa_atexit@plt+0x38cc0> │ │ │ │ + bhi 42b5c <__cxa_atexit@plt+0x363ac> │ │ │ │ + ldr r2, [pc, #188] @ 42b78 <__cxa_atexit@plt+0x363c8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 45474 <__cxa_atexit@plt+0x38cc4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 45478 <__cxa_atexit@plt+0x38cc8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 42b44 <__cxa_atexit@plt+0x36394> │ │ │ │ + ldr r2, [pc, #160] @ 42b7c <__cxa_atexit@plt+0x363cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 42b50 <__cxa_atexit@plt+0x363a0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 42b64 <__cxa_atexit@plt+0x363b4> │ │ │ │ + ldr ip, [pc, #112] @ 42b80 <__cxa_atexit@plt+0x363d0> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 42b84 <__cxa_atexit@plt+0x363d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb654 <__cxa_atexit@plt+0x3deea4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r0, ip, #196, 22 @ 0x31000 │ │ │ │ - adcseq r1, sp, #12, 22 @ 0x3000 │ │ │ │ - adcseq r1, sp, #232, 20 @ 0xe8000 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r1, ip, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 42c20 <__cxa_atexit@plt+0x36470> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 42c00 <__cxa_atexit@plt+0x36450> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 42c0c <__cxa_atexit@plt+0x3645c> │ │ │ │ + ldr lr, [pc, #84] @ 42c24 <__cxa_atexit@plt+0x36474> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 42c28 <__cxa_atexit@plt+0x36478> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq r1, ip, #124, 16 @ 0x7c0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 42c84 <__cxa_atexit@plt+0x364d4> │ │ │ │ + ldr r2, [pc, #60] @ 42c90 <__cxa_atexit@plt+0x364e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 42c94 <__cxa_atexit@plt+0x364e4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r1, ip, #28, 18 @ 0x70000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 454c8 <__cxa_atexit@plt+0x38d18> │ │ │ │ - ldr r2, [pc, #56] @ 454d0 <__cxa_atexit@plt+0x38d20> │ │ │ │ + bhi 42d0c <__cxa_atexit@plt+0x3655c> │ │ │ │ + ldr r2, [pc, #68] @ 42d14 <__cxa_atexit@plt+0x36564> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 454d4 <__cxa_atexit@plt+0x38d24> │ │ │ │ + ldr r1, [pc, #60] @ 42d18 <__cxa_atexit@plt+0x36568> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 454d8 <__cxa_atexit@plt+0x38d28> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 42cfc <__cxa_atexit@plt+0x3654c> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + b 464c4 <__cxa_atexit@plt+0x39d14> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb654 <__cxa_atexit@plt+0x3deea4> │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r0, ip, #92, 22 @ 0x17000 │ │ │ │ - adcseq r1, sp, #172, 20 @ 0xac000 │ │ │ │ - adcseq r1, sp, #136, 20 @ 0x88000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + adcseq r4, sp, #116, 4 @ 0x40000007 │ │ │ │ + addseq r1, ip, #176, 16 @ 0xb00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 464c4 <__cxa_atexit@plt+0x39d14> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 45528 <__cxa_atexit@plt+0x38d78> │ │ │ │ + bhi 42d6c <__cxa_atexit@plt+0x365bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 45530 <__cxa_atexit@plt+0x38d80> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 45534 <__cxa_atexit@plt+0x38d84> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #24] @ 42d74 <__cxa_atexit@plt+0x365c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb65c <__cxa_atexit@plt+0x3deeac> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r1, sp, #76, 20 @ 0x4c000 │ │ │ │ - adcseq r1, sp, #140, 20 @ 0x8c000 │ │ │ │ + adcseq r4, sp, #244, 2 @ 0x3d │ │ │ │ + addseq r1, ip, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 45584 <__cxa_atexit@plt+0x38dd4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 4558c <__cxa_atexit@plt+0x38ddc> │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 42de0 <__cxa_atexit@plt+0x36630> │ │ │ │ + ldr r1, [pc, #80] @ 42df0 <__cxa_atexit@plt+0x36640> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #60] @ 42df4 <__cxa_atexit@plt+0x36644> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #52] @ 42df8 <__cxa_atexit@plt+0x36648> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 45590 <__cxa_atexit@plt+0x38de0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb664 <__cxa_atexit@plt+0x3deeb4> │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 42aa8 <__cxa_atexit@plt+0x362f8> │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r1, sp, #240, 18 @ 0x3c0000 │ │ │ │ - adcseq r1, sp, #48, 20 @ 0x30000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 455e0 <__cxa_atexit@plt+0x38e30> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 455e8 <__cxa_atexit@plt+0x38e38> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 455ec <__cxa_atexit@plt+0x38e3c> │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + adcseq r4, sp, #140, 4 @ 0xc0000008 │ │ │ │ + adcseq r4, sp, #136, 2 @ 0x22 │ │ │ │ + addseq r1, ip, #168, 12 @ 0xa800000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 42e50 <__cxa_atexit@plt+0x366a0> │ │ │ │ + ldr r2, [pc, #56] @ 42e60 <__cxa_atexit@plt+0x366b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [pc, #44] @ 42e64 <__cxa_atexit@plt+0x366b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + rsbeq sl, r8, #-654311424 @ 0xd9000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 42ecc <__cxa_atexit@plt+0x3671c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 42ed8 <__cxa_atexit@plt+0x36728> │ │ │ │ + ldr r1, [pc, #80] @ 42ee8 <__cxa_atexit@plt+0x36738> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 42eec <__cxa_atexit@plt+0x3673c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 42ef0 <__cxa_atexit@plt+0x36740> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb65c <__cxa_atexit@plt+0x3deeac> │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r1, sp, #148, 18 @ 0x250000 │ │ │ │ - adcseq r1, sp, #212, 18 @ 0x350000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 4563c <__cxa_atexit@plt+0x38e8c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 45644 <__cxa_atexit@plt+0x38e94> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 45648 <__cxa_atexit@plt+0x38e98> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb65c <__cxa_atexit@plt+0x3deeac> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r1, sp, #56, 18 @ 0xe0000 │ │ │ │ - adcseq r1, sp, #120, 18 @ 0x1e0000 │ │ │ │ + adcseq r4, sp, #184 @ 0xb8 │ │ │ │ + adcseq r4, sp, #164, 2 @ 0x29 │ │ │ │ + adcseq r4, sp, #148 @ 0x94 │ │ │ │ + addseq r1, ip, #180, 10 @ 0x2d000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 45698 <__cxa_atexit@plt+0x38ee8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 456a0 <__cxa_atexit@plt+0x38ef0> │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 42f5c <__cxa_atexit@plt+0x367ac> │ │ │ │ + ldr r2, [pc, #80] @ 42f6c <__cxa_atexit@plt+0x367bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #60] @ 42f70 <__cxa_atexit@plt+0x367c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, #52] @ 42f74 <__cxa_atexit@plt+0x367c4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 456a4 <__cxa_atexit@plt+0x38ef4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb664 <__cxa_atexit@plt+0x3deeb4> │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 42aa8 <__cxa_atexit@plt+0x362f8> │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r1, sp, #220, 16 @ 0xdc0000 │ │ │ │ - adcseq r1, sp, #28, 18 @ 0x70000 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + adcseq r4, sp, #16, 2 │ │ │ │ + adcseq r4, sp, #12 │ │ │ │ + addseq r1, ip, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 456f4 <__cxa_atexit@plt+0x38f44> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 456fc <__cxa_atexit@plt+0x38f4c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 45700 <__cxa_atexit@plt+0x38f50> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + bhi 42fe4 <__cxa_atexit@plt+0x36834> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 42ff0 <__cxa_atexit@plt+0x36840> │ │ │ │ + ldr r2, [pc, #84] @ 43000 <__cxa_atexit@plt+0x36850> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 43004 <__cxa_atexit@plt+0x36854> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #60] @ 43008 <__cxa_atexit@plt+0x36858> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb65c <__cxa_atexit@plt+0x3deeac> │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r1, sp, #128, 16 @ 0x800000 │ │ │ │ - adcseq r1, sp, #192, 16 @ 0xc00000 │ │ │ │ - addseq r0, ip, #24, 18 @ 0x60000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #108 @ 0x6c │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 45734 <__cxa_atexit@plt+0x38f84> │ │ │ │ - ldr r3, [pc, #28] @ 45744 <__cxa_atexit@plt+0x38f94> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - b 3eb66c <__cxa_atexit@plt+0x3deebc> │ │ │ │ - ldr r7, [pc, #12] @ 45748 <__cxa_atexit@plt+0x38f98> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - addseq r0, ip, #252, 16 @ 0xfc0000 │ │ │ │ - addseq r0, ip, #212, 16 @ 0xd40000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + adcseq r3, sp, #156, 30 @ 0x270 │ │ │ │ + rsbeq sl, r8, #335544321 @ 0x14000001 │ │ │ │ + addseq r1, ip, #152, 8 @ 0x98000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45798 <__cxa_atexit@plt+0x38fe8> │ │ │ │ - ldr r2, [pc, #48] @ 457a4 <__cxa_atexit@plt+0x38ff4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 457a8 <__cxa_atexit@plt+0x38ff8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb674 <__cxa_atexit@plt+0x3deec4> │ │ │ │ - mov r3, #12 │ │ │ │ + bcc 4307c <__cxa_atexit@plt+0x368cc> │ │ │ │ + ldr lr, [pc, #84] @ 4308c <__cxa_atexit@plt+0x368dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 43090 <__cxa_atexit@plt+0x368e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ 43094 <__cxa_atexit@plt+0x368e4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffbd4 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq r0, ip, #116, 16 @ 0x740000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 457e0 <__cxa_atexit@plt+0x39030> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - ldr r3, [pc, #16] @ 457e4 <__cxa_atexit@plt+0x39034> │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + adcseq r4, sp, #12 │ │ │ │ + adcseq r3, sp, #240, 28 @ 0xf00 │ │ │ │ + addseq r1, ip, #16, 8 @ 0x10000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 430e8 <__cxa_atexit@plt+0x36938> │ │ │ │ + ldr r2, [pc, #56] @ 430f4 <__cxa_atexit@plt+0x36944> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 430f8 <__cxa_atexit@plt+0x36948> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb67c <__cxa_atexit@plt+0x3deecc> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - adcseq r1, sp, #196, 14 @ 0x3100000 │ │ │ │ - addseq r0, ip, #56, 16 @ 0x380000 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 45818 <__cxa_atexit@plt+0x39068> │ │ │ │ - ldr r7, [pc, #40] @ 45830 <__cxa_atexit@plt+0x39080> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #24 │ │ │ │ - ldr r0, [pc, #32] @ 45834 <__cxa_atexit@plt+0x39084> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 430fc <__cxa_atexit@plt+0x3694c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #12] @ 4582c <__cxa_atexit@plt+0x3907c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb674 <__cxa_atexit@plt+0x3deec4> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - addseq r0, ip, #32, 16 @ 0x200000 │ │ │ │ - addseq r0, ip, #20, 16 @ 0x140000 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq r3, sp, #104, 30 @ 0x1a0 │ │ │ │ + adcseq r3, sp, #32, 28 @ 0x200 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 45854 <__cxa_atexit@plt+0x390a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3eb684 <__cxa_atexit@plt+0x3deed4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #8] @ 45874 <__cxa_atexit@plt+0x390c4> │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r1, ip, #144, 6 @ 0x40000002 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 43160 <__cxa_atexit@plt+0x369b0> │ │ │ │ + ldr r3, [pc, #48] @ 43170 <__cxa_atexit@plt+0x369c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b 3eb64c <__cxa_atexit@plt+0x3dee9c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 45958 <__cxa_atexit@plt+0x391a8> │ │ │ │ - ldr r9, [pc, #240] @ 4598c <__cxa_atexit@plt+0x391dc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #236] @ 45990 <__cxa_atexit@plt+0x391e0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #232] @ 45994 <__cxa_atexit@plt+0x391e4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - mov r0, r6 │ │ │ │ - str r9, [r0, #4]! │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r2, [r0, #20] │ │ │ │ - str r2, [r0, #8] │ │ │ │ - str lr, [r0, #12]! │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 43174 <__cxa_atexit@plt+0x369c4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq r3, sp, #228, 28 @ 0xe40 │ │ │ │ + addseq r1, ip, #44, 6 @ 0xb0000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4323c <__cxa_atexit@plt+0x36a8c> │ │ │ │ + ldr r2, [pc, #188] @ 43258 <__cxa_atexit@plt+0x36aa8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 43224 <__cxa_atexit@plt+0x36a74> │ │ │ │ + ldr r2, [pc, #160] @ 4325c <__cxa_atexit@plt+0x36aac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 43230 <__cxa_atexit@plt+0x36a80> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 43244 <__cxa_atexit@plt+0x36a94> │ │ │ │ + ldr ip, [pc, #112] @ 43260 <__cxa_atexit@plt+0x36ab0> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 43264 <__cxa_atexit@plt+0x36ab4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r1, ip, #64, 4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 43300 <__cxa_atexit@plt+0x36b50> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ - str r8, [r2, #-8]! │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 45948 <__cxa_atexit@plt+0x39198> │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ + beq 432e0 <__cxa_atexit@plt+0x36b30> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 4596c <__cxa_atexit@plt+0x391bc> │ │ │ │ - ldr lr, [pc, #156] @ 4599c <__cxa_atexit@plt+0x391ec> │ │ │ │ + bcc 432ec <__cxa_atexit@plt+0x36b3c> │ │ │ │ + ldr lr, [pc, #84] @ 43304 <__cxa_atexit@plt+0x36b54> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #152] @ 459a0 <__cxa_atexit@plt+0x391f0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldm r5, {r1, sl} │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r9, [r6, #28]! │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - ldr r6, [pc, #108] @ 459a4 <__cxa_atexit@plt+0x391f4> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r1, [pc, #80] @ 43308 <__cxa_atexit@plt+0x36b58> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r6, [pc, #36] @ 45998 <__cxa_atexit@plt+0x391e8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r2] │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - @ instruction: 0xfffffb24 │ │ │ │ - @ instruction: 0xfffffb7c │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, ror #3 │ │ │ │ - @ instruction: 0xfffffd48 │ │ │ │ - adcseq r1, sp, #96, 12 @ 0x6000000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq r1, ip, #156, 2 @ 0x27 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r8, [r5] │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45a20 <__cxa_atexit@plt+0x39270> │ │ │ │ - ldr r9, [pc, #96] @ 45a38 <__cxa_atexit@plt+0x39288> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #92] @ 45a3c <__cxa_atexit@plt+0x3928c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #88] @ 45a40 <__cxa_atexit@plt+0x39290> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr sl, [r5, #28] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - ldr r2, [r5, #40] @ 0x28 │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ + bcc 43364 <__cxa_atexit@plt+0x36bb4> │ │ │ │ + ldr r2, [pc, #60] @ 43370 <__cxa_atexit@plt+0x36bc0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 43374 <__cxa_atexit@plt+0x36bc4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r3, [pc, #28] @ 45a44 <__cxa_atexit@plt+0x39294> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - @ instruction: 0xfffffc78 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - adcseq r1, sp, #176, 10 @ 0x2c000000 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r1, ip, #60, 4 @ 0xc0000003 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 433d8 <__cxa_atexit@plt+0x36c28> │ │ │ │ + ldr r2, [pc, #48] @ 433e4 <__cxa_atexit@plt+0x36c34> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ 433e8 <__cxa_atexit@plt+0x36c38> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [pc, #36] @ 433ec <__cxa_atexit@plt+0x36c3c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #217 @ 0xd9 │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 3ff6ec <__cxa_atexit@plt+0x3f2f3c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + addseq r1, ip, #204, 2 @ 0x33 │ │ │ │ + adcseq r3, sp, #148, 22 @ 0x25000 │ │ │ │ + adcseq r3, sp, #140, 22 @ 0x23000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 43424 <__cxa_atexit@plt+0x36c74> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 4342c <__cxa_atexit@plt+0x36c7c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r3, sp, #60, 22 @ 0xf000 │ │ │ │ + addseq r1, ip, #156, 2 @ 0x27 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 434e8 <__cxa_atexit@plt+0x36d38> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 434f4 <__cxa_atexit@plt+0x36d44> │ │ │ │ + ldr r8, [pc, #160] @ 43504 <__cxa_atexit@plt+0x36d54> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #156] @ 43508 <__cxa_atexit@plt+0x36d58> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #148] @ 4350c <__cxa_atexit@plt+0x36d5c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + sub r1, r6, #6 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + ldr r1, [pc, #112] @ 43510 <__cxa_atexit@plt+0x36d60> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #104] @ 43514 <__cxa_atexit@plt+0x36d64> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r2, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r2, #20] │ │ │ │ + str r2, [r2, #24] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 434d8 <__cxa_atexit@plt+0x36d28> │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, #11 │ │ │ │ + b 54bb4 <__cxa_atexit@plt+0x48404> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + adcseq r3, sp, #216, 20 @ 0xd8000 │ │ │ │ + adcseq r3, sp, #164, 22 @ 0x29000 │ │ │ │ + adcseq r3, sp, #160, 20 @ 0xa0000 │ │ │ │ + addseq r1, ip, #180 @ 0xb4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 54bb4 <__cxa_atexit@plt+0x48404> │ │ │ │ + addseq r1, ip, #148 @ 0x94 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ - str r8, [r5] │ │ │ │ - str r7, [r5, #20] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45abc <__cxa_atexit@plt+0x3930c> │ │ │ │ - ldr r9, [pc, #96] @ 45ad4 <__cxa_atexit@plt+0x39324> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #92] @ 45ad8 <__cxa_atexit@plt+0x39328> │ │ │ │ + bcc 435a8 <__cxa_atexit@plt+0x36df8> │ │ │ │ + ldr lr, [pc, #88] @ 435b8 <__cxa_atexit@plt+0x36e08> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #88] @ 45adc <__cxa_atexit@plt+0x3932c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr sl, [r5, #28] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - ldr r2, [r5, #40] @ 0x28 │ │ │ │ - str r9, [r3, #4]! │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 435bc <__cxa_atexit@plt+0x36e0c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 435c0 <__cxa_atexit@plt+0x36e10> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r3, [pc, #28] @ 45ae0 <__cxa_atexit@plt+0x39330> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - @ instruction: 0xfffffbdc │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - adcseq r1, sp, #20, 10 @ 0x5000000 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 45b34 <__cxa_atexit@plt+0x39384> │ │ │ │ - ldr lr, [pc, #184] @ 45bb8 <__cxa_atexit@plt+0x39408> │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 43188 <__cxa_atexit@plt+0x369d8> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + adcseq r3, sp, #200, 20 @ 0xc8000 │ │ │ │ + adcseq r3, sp, #196, 18 @ 0x310000 │ │ │ │ + addseq r1, ip, #4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 43620 <__cxa_atexit@plt+0x36e70> │ │ │ │ + ldr r2, [pc, #64] @ 43630 <__cxa_atexit@plt+0x36e80> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr lr, [pc, #48] @ 43634 <__cxa_atexit@plt+0x36e84> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - add ip, r3, #3 │ │ │ │ - ldm ip, {r8, r9, sl, ip} │ │ │ │ - ldr r1, [r3, #19] │ │ │ │ - ldr r0, [r3, #23] │ │ │ │ - ldr r7, [r3, #27] │ │ │ │ - ldr r2, [r3, #31] │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - stmda r5, {r2, r3, lr} │ │ │ │ - str ip, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 44a88 <__cxa_atexit@plt+0x382d8> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r2, #4]! │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + rsbeq r9, r8, #108, 24 @ 0x6c00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 4369c <__cxa_atexit@plt+0x36eec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 45b90 <__cxa_atexit@plt+0x393e0> │ │ │ │ - ldr lr, [pc, #104] @ 45bbc <__cxa_atexit@plt+0x3940c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #100] @ 45bc0 <__cxa_atexit@plt+0x39410> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - stmda r5, {r6, lr} │ │ │ │ - str r1, [r6, #8] │ │ │ │ - ldr r6, [pc, #68] @ 45bc4 <__cxa_atexit@plt+0x39414> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r6, [pc, #28] @ 45bb4 <__cxa_atexit@plt+0x39404> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r6, [r5, #4] │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 436a8 <__cxa_atexit@plt+0x36ef8> │ │ │ │ + ldr r1, [pc, #80] @ 436b8 <__cxa_atexit@plt+0x36f08> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 436bc <__cxa_atexit@plt+0x36f0c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 436c0 <__cxa_atexit@plt+0x36f10> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x000002b0 │ │ │ │ - @ instruction: 0xfffff924 │ │ │ │ - adcseq r1, sp, #24, 8 @ 0x18000000 │ │ │ │ - andeq r0, r0, r7, lsl #8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - str r8, [r5, #16] │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - sub r5, r5, #12 │ │ │ │ - b 45bec <__cxa_atexit@plt+0x3943c> │ │ │ │ - andeq r0, r0, lr │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr ip, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #56 @ 0x38 │ │ │ │ - cmp ip, r2 │ │ │ │ - bcc 45d0c <__cxa_atexit@plt+0x3955c> │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r7, [sp] │ │ │ │ - str fp, [sp, #20] │ │ │ │ - ldr lr, [pc, #324] @ 45d54 <__cxa_atexit@plt+0x395a4> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #32]! │ │ │ │ - mov r8, r6 │ │ │ │ - str lr, [r8, #4]! │ │ │ │ - ldr r1, [r3, #-28] @ 0xffffffe4 │ │ │ │ - ldr sl, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [r3, #-16] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr r4, [r3, #-12] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr r4, [r3, #-8] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - ldr fp, [r3, #-4] │ │ │ │ - ldr lr, [r3, #16] │ │ │ │ - ldr r9, [r3, #20] │ │ │ │ - ldr r4, [r3, #24] │ │ │ │ - str lr, [r8, #8] │ │ │ │ - str r0, [r8, #12] │ │ │ │ - str r4, [r8, #16] │ │ │ │ - ldr r4, [pc, #240] @ 45d58 <__cxa_atexit@plt+0x395a8> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - add lr, r8, #20 │ │ │ │ - stm lr, {r4, r9, fp} │ │ │ │ - str r1, [r8, #32] │ │ │ │ - str sl, [r8, #36] @ 0x24 │ │ │ │ - sub r4, r2, #31 │ │ │ │ - str r4, [r3, #20] │ │ │ │ - str r8, [r3] │ │ │ │ - str r7, [r8, #40] @ 0x28 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r8, #44] @ 0x2c │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r8, #48] @ 0x30 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r8, #52] @ 0x34 │ │ │ │ - add r2, r8, #72 @ 0x48 │ │ │ │ - cmp ip, r2 │ │ │ │ - bcc 45d28 <__cxa_atexit@plt+0x39578> │ │ │ │ - ldr r7, [pc, #176] @ 45d64 <__cxa_atexit@plt+0x395b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #172] @ 45d68 <__cxa_atexit@plt+0x395b8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r3, sp, #232, 16 @ 0xe80000 │ │ │ │ + adcseq r3, sp, #212, 18 @ 0x350000 │ │ │ │ + adcseq r3, sp, #196, 16 @ 0xc40000 │ │ │ │ + addseq r0, ip, #8, 30 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 43774 <__cxa_atexit@plt+0x36fc4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 43780 <__cxa_atexit@plt+0x36fd0> │ │ │ │ + ldr r8, [pc, #152] @ 43790 <__cxa_atexit@plt+0x36fe0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #148] @ 43794 <__cxa_atexit@plt+0x36fe4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r3, [pc, #168] @ 45d6c <__cxa_atexit@plt+0x395bc> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #140] @ 43798 <__cxa_atexit@plt+0x36fe8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + add r7, r7, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + sub r3, r6, #6 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + ldr r3, [pc, #108] @ 4379c <__cxa_atexit@plt+0x36fec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #16]! │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - ldr r4, [r5, #40] @ 0x28 │ │ │ │ - str r7, [r6, #60]! @ 0x3c │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r4, [r6, #16] │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [sp] │ │ │ │ - mov r8, r3 │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r3, [pc, #76] @ 45d60 <__cxa_atexit@plt+0x395b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r6, #56 @ 0x38 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - ldr r6, [pc, #44] @ 45d5c <__cxa_atexit@plt+0x395ac> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, #20 │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #52] @ 0x34 │ │ │ │ - str r6, [r5, #32] │ │ │ │ - mov r5, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr lr, [pc, #100] @ 437a0 <__cxa_atexit@plt+0x36ff0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r2, #8 │ │ │ │ + stm r8, {r0, r1, lr} │ │ │ │ + str r3, [r2, #20] │ │ │ │ + str r2, [r2, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 43768 <__cxa_atexit@plt+0x36fb8> │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 54bb4 <__cxa_atexit@plt+0x48404> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r9 │ │ │ │ + bx r0 │ │ │ │ mov r6, r2 │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - @ instruction: 0xfffffa9c │ │ │ │ - adcseq r1, sp, #48, 8 @ 0x30000000 │ │ │ │ - @ instruction: 0xfffffd1c │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - @ instruction: 0xfffff99c │ │ │ │ - @ instruction: 0xfffffe2c │ │ │ │ - adcseq r1, sp, #212, 4 @ 0x4000000d │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + adcseq r3, sp, #68, 16 @ 0x440000 │ │ │ │ + adcseq r3, sp, #20, 18 @ 0x50000 │ │ │ │ + adcseq r3, sp, #16, 16 @ 0x100000 │ │ │ │ + addseq r0, ip, #40, 28 @ 0x280 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 54bb4 <__cxa_atexit@plt+0x48404> │ │ │ │ + addseq r0, ip, #8, 28 @ 0x80 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ - str r8, [r5] │ │ │ │ - str r7, [r5, #20] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 45dd8 <__cxa_atexit@plt+0x39628> │ │ │ │ - ldr r1, [pc, #84] @ 45df0 <__cxa_atexit@plt+0x39640> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #80] @ 45df4 <__cxa_atexit@plt+0x39644> │ │ │ │ + bcc 43834 <__cxa_atexit@plt+0x37084> │ │ │ │ + ldr lr, [pc, #88] @ 43844 <__cxa_atexit@plt+0x37094> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #76] @ 45df8 <__cxa_atexit@plt+0x39648> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - mov r8, r2 │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r3, [pc, #28] @ 45dfc <__cxa_atexit@plt+0x3964c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - @ instruction: 0xfffff6e4 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - adcseq r1, sp, #236, 2 @ 0x3b │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 45e24 <__cxa_atexit@plt+0x39674> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 43848 <__cxa_atexit@plt+0x37098> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 4384c <__cxa_atexit@plt+0x3709c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 43188 <__cxa_atexit@plt+0x369d8> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - add lr, r7, #3 │ │ │ │ - ldm lr, {r8, r9, sl, lr} │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - ldr r1, [r7, #23] │ │ │ │ - ldr r0, [r7, #27] │ │ │ │ - ldr r3, [r7, #31] │ │ │ │ - ldr ip, [pc, #20] @ 45e58 <__cxa_atexit@plt+0x396a8> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - stmda r5, {r0, r3, r7, ip} │ │ │ │ - str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 44a88 <__cxa_atexit@plt+0x382d8> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - sub r5, r5, #16 │ │ │ │ - b 45e7c <__cxa_atexit@plt+0x396cc> │ │ │ │ - andeq r0, r0, pc │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #56 @ 0x38 │ │ │ │ - cmp r3, sl │ │ │ │ - bcc 45fa4 <__cxa_atexit@plt+0x397f4> │ │ │ │ - str r7, [sp] │ │ │ │ - add lr, sp, #16 │ │ │ │ - stm lr, {r3, r4, fp} │ │ │ │ - ldr lr, [pc, #332] @ 45fec <__cxa_atexit@plt+0x3983c> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #36]! @ 0x24 │ │ │ │ - mov r8, r6 │ │ │ │ - str lr, [r8, #4]! │ │ │ │ - sub r9, r3, #32 │ │ │ │ - ldm r9, {r1, r2, r9} │ │ │ │ - ldr r7, [r3, #-20] @ 0xffffffec │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r7, [r3, #-16] │ │ │ │ - str r7, [sp, #8] │ │ │ │ - ldr fp, [r3, #-12] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr r4, [r3, #-4] │ │ │ │ - ldr lr, [r3, #16] │ │ │ │ - ldr ip, [r3, #24] │ │ │ │ - str lr, [r8, #8] │ │ │ │ - str r0, [r8, #12] │ │ │ │ - str ip, [r8, #16] │ │ │ │ - ldr r7, [pc, #252] @ 45ff0 <__cxa_atexit@plt+0x39840> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r8, #20] │ │ │ │ - str r4, [r8, #24] │ │ │ │ - add lr, r8, #28 │ │ │ │ - stm lr, {r1, r2, r9} │ │ │ │ - ldr r9, [r3, #20] │ │ │ │ - sub r7, sl, #31 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r8, #40] @ 0x28 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r8, #44] @ 0x2c │ │ │ │ - str fp, [r8, #48] @ 0x30 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r8, #52] @ 0x34 │ │ │ │ - str r9, [r3, #-4] │ │ │ │ - str r8, [r3] │ │ │ │ - add r2, r8, #72 @ 0x48 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 45fc0 <__cxa_atexit@plt+0x39810> │ │ │ │ - ldr r7, [pc, #176] @ 45ffc <__cxa_atexit@plt+0x3984c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #172] @ 46000 <__cxa_atexit@plt+0x39850> │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + adcseq r3, sp, #60, 16 @ 0x3c0000 │ │ │ │ + adcseq r3, sp, #56, 14 @ 0xe00000 │ │ │ │ + addseq r0, ip, #124, 26 @ 0x1f00 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 438c4 <__cxa_atexit@plt+0x37114> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 438d0 <__cxa_atexit@plt+0x37120> │ │ │ │ + ldr lr, [pc, #92] @ 438e0 <__cxa_atexit@plt+0x37130> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r3, [pc, #168] @ 46004 <__cxa_atexit@plt+0x39854> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #16]! │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - ldr r4, [r5, #44] @ 0x2c │ │ │ │ - str r7, [r6, #60]! @ 0x3c │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r4, [r6, #16] │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [sp] │ │ │ │ - mov r8, r3 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r6, [pc, #76] @ 45ff8 <__cxa_atexit@plt+0x39848> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, #56 @ 0x38 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, sl │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - ldr r6, [pc, #44] @ 45ff4 <__cxa_atexit@plt+0x39844> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, #20 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #56] @ 0x38 │ │ │ │ - str r6, [r5, #36] @ 0x24 │ │ │ │ + ldr r1, [pc, #88] @ 438e4 <__cxa_atexit@plt+0x37134> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r8, [pc, #64] @ 438e8 <__cxa_atexit@plt+0x37138> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - @ instruction: 0xfffff640 │ │ │ │ - adcseq r1, sp, #164, 2 @ 0x29 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ - @ instruction: 0xfffff5f0 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - adcseq r1, sp, #60 @ 0x3c │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + adcseq r3, sp, #196, 12 @ 0xc400000 │ │ │ │ + rsbeq r9, r8, #200, 18 @ 0x320000 │ │ │ │ + addseq r0, ip, #220, 24 @ 0xdc00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - str r8, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 46080 <__cxa_atexit@plt+0x398d0> │ │ │ │ - ldr r9, [pc, #100] @ 4609c <__cxa_atexit@plt+0x398ec> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #96] @ 460a0 <__cxa_atexit@plt+0x398f0> │ │ │ │ + bcc 43960 <__cxa_atexit@plt+0x371b0> │ │ │ │ + ldr lr, [pc, #88] @ 43970 <__cxa_atexit@plt+0x371c0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #92] @ 460a4 <__cxa_atexit@plt+0x398f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr sl, [r5, #32] │ │ │ │ - ldr r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ + ldr r1, [pc, #84] @ 43974 <__cxa_atexit@plt+0x371c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ 43978 <__cxa_atexit@plt+0x371c8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r3, [pc, #32] @ 460a8 <__cxa_atexit@plt+0x398f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - @ instruction: 0xfffff504 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - adcseq r0, sp, #80, 30 @ 0x140 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 460fc <__cxa_atexit@plt+0x3994c> │ │ │ │ - ldr lr, [pc, #104] @ 46130 <__cxa_atexit@plt+0x39980> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - add ip, r3, #3 │ │ │ │ - ldm ip, {r8, r9, sl, ip} │ │ │ │ - ldr r1, [r3, #19] │ │ │ │ - ldr r0, [r3, #23] │ │ │ │ - ldr r7, [r3, #27] │ │ │ │ - ldr r2, [r3, #31] │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - stmda r5, {r2, r3, lr} │ │ │ │ - str ip, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 44a88 <__cxa_atexit@plt+0x382d8> │ │ │ │ - ldr r3, [pc, #36] @ 46128 <__cxa_atexit@plt+0x39978> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #12] @ 4612c <__cxa_atexit@plt+0x3997c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - andeq r0, r0, r0, ror #3 │ │ │ │ - adcseq r0, sp, #120, 28 @ 0x780 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r8, lsl #16 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - str r8, [r5, #16] │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - sub r5, r5, #12 │ │ │ │ - b 46158 <__cxa_atexit@plt+0x399a8> │ │ │ │ - andeq r0, r0, pc │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr ip, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #56 @ 0x38 │ │ │ │ - cmp ip, r2 │ │ │ │ - bcc 46278 <__cxa_atexit@plt+0x39ac8> │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r7, [sp] │ │ │ │ - str fp, [sp, #20] │ │ │ │ - ldr lr, [pc, #328] @ 462c4 <__cxa_atexit@plt+0x39b14> │ │ │ │ - add lr, pc, lr │ │ │ │ + add r2, r3, #16 │ │ │ │ + stm r2, {r0, r7, lr} │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + adcseq r3, sp, #44, 14 @ 0xb00000 │ │ │ │ + adcseq r3, sp, #12, 12 @ 0xc00000 │ │ │ │ + addseq r0, ip, #44, 22 @ 0xb000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r0, [r3, #36]! @ 0x24 │ │ │ │ - mov r8, r6 │ │ │ │ - str lr, [r8, #4]! │ │ │ │ - ldr r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - ldr sl, [r3, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r4, [r3, #-20] @ 0xffffffec │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr r4, [r3, #-16] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr r4, [r3, #-12] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - ldr fp, [r3, #-8] │ │ │ │ - ldr lr, [r3, #16] │ │ │ │ - ldr r9, [r3, #20] │ │ │ │ - ldr r4, [r3, #24] │ │ │ │ - str lr, [r8, #8] │ │ │ │ - str r0, [r8, #12] │ │ │ │ - str r4, [r8, #16] │ │ │ │ - ldr r4, [pc, #244] @ 462c8 <__cxa_atexit@plt+0x39b18> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - add lr, r8, #20 │ │ │ │ - stm lr, {r4, r9, fp} │ │ │ │ - str r1, [r8, #32] │ │ │ │ - str sl, [r8, #36] @ 0x24 │ │ │ │ - sub r4, r2, #31 │ │ │ │ - str r4, [r3, #20] │ │ │ │ - str r8, [r3] │ │ │ │ - str r7, [r8, #40] @ 0x28 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r8, #44] @ 0x2c │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r7, [r8, #48] @ 0x30 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r8, #52] @ 0x34 │ │ │ │ - add r2, r8, #72 @ 0x48 │ │ │ │ - cmp ip, r2 │ │ │ │ - bcc 46294 <__cxa_atexit@plt+0x39ae4> │ │ │ │ - ldr r7, [pc, #180] @ 462d4 <__cxa_atexit@plt+0x39b24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #176] @ 462d8 <__cxa_atexit@plt+0x39b28> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [pc, #172] @ 462dc <__cxa_atexit@plt+0x39b2c> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 439cc <__cxa_atexit@plt+0x3721c> │ │ │ │ + ldr r2, [pc, #56] @ 439d8 <__cxa_atexit@plt+0x37228> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 439dc <__cxa_atexit@plt+0x3722c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #16]! │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - ldr r4, [r5, #44] @ 0x2c │ │ │ │ - str r7, [r6, #60]! @ 0x3c │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r4, [r6, #16] │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [sp] │ │ │ │ - mov r8, r3 │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r3, [pc, #80] @ 462d0 <__cxa_atexit@plt+0x39b20> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r6, #56 @ 0x38 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - ldr r6, [pc, #48] @ 462cc <__cxa_atexit@plt+0x39b1c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r1, #20 │ │ │ │ - ldr r9, [r5, #32] │ │ │ │ - ldr r7, [r5, #56] @ 0x38 │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #36] @ 0x24 │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 439e0 <__cxa_atexit@plt+0x37230> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - @ instruction: 0xfffff478 │ │ │ │ - adcseq r0, sp, #196, 28 @ 0xc40 │ │ │ │ - @ instruction: 0xfffffd70 │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - @ instruction: 0xfffff31c │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - adcseq r0, sp, #104, 26 @ 0x1a00 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 46304 <__cxa_atexit@plt+0x39b54> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - b 44c2c <__cxa_atexit@plt+0x3847c> │ │ │ │ - ldr lr, [r8, #3] │ │ │ │ - ldr r9, [r8, #7] │ │ │ │ - ldr sl, [r8, #11] │ │ │ │ - ldr r3, [r8, #15] │ │ │ │ - ldr r2, [r8, #19] │ │ │ │ - ldr r1, [r8, #23] │ │ │ │ - ldr r0, [r8, #27] │ │ │ │ - ldr r7, [r8, #31] │ │ │ │ - ldr ip, [pc, #52] @ 46360 <__cxa_atexit@plt+0x39bb0> │ │ │ │ - add ip, pc, ip │ │ │ │ - str lr, [r5, #28] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmda r5, {r0, r7, r9} │ │ │ │ - str r2, [r5, #-48] @ 0xffffffd0 │ │ │ │ - str r1, [r5, #-44] @ 0xffffffd4 │ │ │ │ - sub r1, r5, #40 @ 0x28 │ │ │ │ - stm r1, {r0, r7, r8, ip} │ │ │ │ - str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r3, [r5, #-52]! @ 0xffffffcc │ │ │ │ - mov r8, lr │ │ │ │ - b 44a88 <__cxa_atexit@plt+0x382d8> │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr lr, [pc, #84] @ 463cc <__cxa_atexit@plt+0x39c1c> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - ldr ip, [r5, #72] @ 0x48 │ │ │ │ - str r9, [r5, #72] @ 0x48 │ │ │ │ - ldr r9, [r5, #100] @ 0x64 │ │ │ │ - str r7, [r5, #100] @ 0x64 │ │ │ │ - ldr r7, [r5, #68] @ 0x44 │ │ │ │ - str sl, [r5, #68] @ 0x44 │ │ │ │ - ldr r0, [r5, #76] @ 0x4c │ │ │ │ - str r8, [r5, #76] @ 0x4c │ │ │ │ - ldr sl, [r5, #48] @ 0x30 │ │ │ │ - ldr r1, [r5, #56] @ 0x38 │ │ │ │ - ldr r3, [r5, #60] @ 0x3c │ │ │ │ - ldr r2, [r5, #64] @ 0x40 │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str lr, [r5, #24] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, ip │ │ │ │ - b 44a88 <__cxa_atexit@plt+0x382d8> │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r7, r0, r4, lsl lr │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str sl, [r5, #44] @ 0x2c │ │ │ │ - str r9, [r5, #48] @ 0x30 │ │ │ │ - str r8, [r5, #52] @ 0x34 │ │ │ │ - str r7, [r5, #56] @ 0x38 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - b 463f8 <__cxa_atexit@plt+0x39c48> │ │ │ │ - andeq ip, r0, r9, lsl r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq r3, sp, #132, 12 @ 0x8400000 │ │ │ │ + adcseq r3, sp, #60, 10 @ 0xf000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r0, r6, #92 @ 0x5c │ │ │ │ - cmp r2, r0 │ │ │ │ - bcc 4656c <__cxa_atexit@plt+0x39dbc> │ │ │ │ - str r4, [sp, #20] │ │ │ │ - str r7, [sp] │ │ │ │ - str fp, [sp, #24] │ │ │ │ - ldr r9, [pc, #408] @ 465b4 <__cxa_atexit@plt+0x39e04> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr ip, [r5, #48] @ 0x30 │ │ │ │ - ldr r4, [r5, #52] @ 0x34 │ │ │ │ - ldr r1, [r5, #56] @ 0x38 │ │ │ │ - ldr r3, [r5, #60] @ 0x3c │ │ │ │ - mov r8, r6 │ │ │ │ - str r9, [r8, #40]! @ 0x28 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ - mov r7, r0 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr lr, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - ldr r0, [r5, #92] @ 0x5c │ │ │ │ - str r0, [sp, #12] │ │ │ │ - ldr r0, [pc, #348] @ 465b8 <__cxa_atexit@plt+0x39e08> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r8, #-36] @ 0xffffffdc │ │ │ │ - str r3, [r8, #-32] @ 0xffffffe0 │ │ │ │ - sub r0, r8, #28 │ │ │ │ - stm r0, {r1, r4, ip} │ │ │ │ - str r9, [r8, #-16] │ │ │ │ - str lr, [r8, #-12] │ │ │ │ - stmdb r8, {sl, fp} │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [r2, #76]! @ 0x4c │ │ │ │ - ldr r1, [r2, #20] │ │ │ │ - ldr r0, [r2, #24] │ │ │ │ - ldr fp, [r2, #-52] @ 0xffffffcc │ │ │ │ - ldr r4, [r2, #-48] @ 0xffffffd0 │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr r4, [r2, #-44] @ 0xffffffd4 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - ldr sl, [r2, #-40] @ 0xffffffd8 │ │ │ │ - ldr r4, [r2, #-12] │ │ │ │ - ldr lr, [r2, #-8] │ │ │ │ - ldr ip, [r2, #-4] │ │ │ │ - ldr r9, [sp, #12] │ │ │ │ - str r9, [r8, #8] │ │ │ │ - str r3, [r8, #12] │ │ │ │ - str r0, [r8, #16] │ │ │ │ - ldr r0, [pc, #248] @ 465bc <__cxa_atexit@plt+0x39e0c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r3, r8, #20 │ │ │ │ - stm r3, {r0, r1, ip, lr} │ │ │ │ - str r4, [r8, #36] @ 0x24 │ │ │ │ - sub r4, r7, #31 │ │ │ │ - str r4, [r2, #20] │ │ │ │ - str fp, [r8, #40] @ 0x28 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - str r4, [r8, #44] @ 0x2c │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - str r4, [r8, #48] @ 0x30 │ │ │ │ - str sl, [r8, #52] @ 0x34 │ │ │ │ - sub r9, r7, #87 @ 0x57 │ │ │ │ - str r9, [r2, #-4] │ │ │ │ - str r8, [r2] │ │ │ │ - add r3, r8, #72 @ 0x48 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 46588 <__cxa_atexit@plt+0x39dd8> │ │ │ │ - ldr r7, [pc, #180] @ 465c8 <__cxa_atexit@plt+0x39e18> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #176] @ 465cc <__cxa_atexit@plt+0x39e1c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #172] @ 465d0 <__cxa_atexit@plt+0x39e20> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #56]! @ 0x38 │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - ldr r4, [r5, #44] @ 0x2c │ │ │ │ - str r7, [r6, #96]! @ 0x60 │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r4, [r6, #16] │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [sp] │ │ │ │ - mov r8, r2 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r6, [pc, #80] @ 465c4 <__cxa_atexit@plt+0x39e14> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, #92 @ 0x5c │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r0, ip, #172, 20 @ 0xac000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 43a44 <__cxa_atexit@plt+0x37294> │ │ │ │ + ldr r3, [pc, #48] @ 43a54 <__cxa_atexit@plt+0x372a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 43a58 <__cxa_atexit@plt+0x372a8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r0 │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - ldr r6, [pc, #48] @ 465c0 <__cxa_atexit@plt+0x39e10> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, #20 │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #96] @ 0x60 │ │ │ │ - str r6, [r5, #76] @ 0x4c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - @ instruction: 0xfffff17c │ │ │ │ - adcseq r0, sp, #60, 24 @ 0x3c00 │ │ │ │ - adcseq r0, sp, #212, 22 @ 0x35000 │ │ │ │ - @ instruction: 0xfffffa7c │ │ │ │ - @ instruction: 0xfffffe80 │ │ │ │ - @ instruction: 0xfffff028 │ │ │ │ - @ instruction: 0xfffffb94 │ │ │ │ - adcseq r0, sp, #116, 20 @ 0x74000 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq r3, sp, #0, 12 │ │ │ │ + addseq r0, ip, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - stm sp, {r4, r6} │ │ │ │ - sub ip, r5, #68 @ 0x44 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr sl, [pc, #272] @ 46704 <__cxa_atexit@plt+0x39f54> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r9, [pc, #268] @ 46708 <__cxa_atexit@plt+0x39f58> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r0, ip, r3 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 466e8 <__cxa_atexit@plt+0x39f38> │ │ │ │ - and r0, r8, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 46690 <__cxa_atexit@plt+0x39ee0> │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - add r0, r5, r3 │ │ │ │ - str sl, [r0, #-8] │ │ │ │ - str r1, [r0, #-4] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 43b20 <__cxa_atexit@plt+0x37370> │ │ │ │ + ldr r2, [pc, #188] @ 43b3c <__cxa_atexit@plt+0x3738c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 466c4 <__cxa_atexit@plt+0x39f14> │ │ │ │ - add lr, r7, #3 │ │ │ │ - ldm lr, {r1, r2, lr} │ │ │ │ - ldr r6, [r7, #15] │ │ │ │ - ldr r4, [r7, #31] │ │ │ │ - str r9, [r0, #-36] @ 0xffffffdc │ │ │ │ - ldr r8, [r0, #-4] │ │ │ │ - str r1, [r0, #-4] │ │ │ │ - ldr r1, [r7, #19] │ │ │ │ - str r4, [r0, #-12] │ │ │ │ - ldr r4, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - str r7, [r0, #-16] │ │ │ │ - str r4, [r0, #-20] @ 0xffffffec │ │ │ │ - str r1, [r0, #-24] @ 0xffffffe8 │ │ │ │ - str r6, [r0, #-28] @ 0xffffffe4 │ │ │ │ - str lr, [r0, #-32] @ 0xffffffe0 │ │ │ │ - str r2, [r0, #-8] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 466d4 <__cxa_atexit@plt+0x39f24> │ │ │ │ - ldr r7, [pc, #136] @ 4670c <__cxa_atexit@plt+0x39f5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r0, #-36] @ 0xffffffdc │ │ │ │ - sub r3, r3, #36 @ 0x24 │ │ │ │ - b 465fc <__cxa_atexit@plt+0x39e4c> │ │ │ │ - ldr r7, [pc, #124] @ 46714 <__cxa_atexit@plt+0x39f64> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, r3]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, r7 │ │ │ │ - mov sl, r7 │ │ │ │ - bx r0 │ │ │ │ - sub r5, r0, #8 │ │ │ │ + beq 43b08 <__cxa_atexit@plt+0x37358> │ │ │ │ + ldr r2, [pc, #160] @ 43b40 <__cxa_atexit@plt+0x37390> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 43b14 <__cxa_atexit@plt+0x37364> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 43b28 <__cxa_atexit@plt+0x37378> │ │ │ │ + ldr ip, [pc, #112] @ 43b44 <__cxa_atexit@plt+0x37394> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 43b48 <__cxa_atexit@plt+0x37398> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - sub r5, r0, #36 @ 0x24 │ │ │ │ - ldr r0, [r8] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 46710 <__cxa_atexit@plt+0x39f60> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, r3 │ │ │ │ - ldr r4, [sp] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - andeq r0, r0, r0, lsr #3 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - addseq pc, fp, #140, 18 @ 0x230000 │ │ │ │ - adcseq r0, sp, #244, 16 @ 0xf40000 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r0, ip, #92, 18 @ 0x170000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr r3, [r7, #19] │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - ldr sl, [r7, #27] │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr ip, [pc, #68] @ 46790 <__cxa_atexit@plt+0x39fe0> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - sub r0, r5, #4 │ │ │ │ - stm r0, {r7, r9, lr} │ │ │ │ - str ip, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - tst r8, #3 │ │ │ │ - beq 46784 <__cxa_atexit@plt+0x39fd4> │ │ │ │ - ldr r7, [pc, #24] @ 46794 <__cxa_atexit@plt+0x39fe4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - b 465e0 <__cxa_atexit@plt+0x39e30> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 467b4 <__cxa_atexit@plt+0x3a004> │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 43be4 <__cxa_atexit@plt+0x37434> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 465e0 <__cxa_atexit@plt+0x39e30> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - sub r5, r5, #16 │ │ │ │ - b 467d8 <__cxa_atexit@plt+0x3a028> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 43bc4 <__cxa_atexit@plt+0x37414> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 43bd0 <__cxa_atexit@plt+0x37420> │ │ │ │ + ldr lr, [pc, #84] @ 43be8 <__cxa_atexit@plt+0x37438> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 43bec <__cxa_atexit@plt+0x3743c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq r0, ip, #184, 16 @ 0xb80000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - mov r8, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 46894 <__cxa_atexit@plt+0x3a0e4> │ │ │ │ - ldr r7, [r5, #44]! @ 0x2c │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r9, [r5, #-36] @ 0xffffffdc │ │ │ │ - sub lr, r5, #32 │ │ │ │ - ldm lr, {r2, r7, lr} │ │ │ │ - ldr r4, [r5, #-20] @ 0xffffffec │ │ │ │ - str fp, [sp, #16] │ │ │ │ - ldr fp, [r5, #-16] │ │ │ │ - ldr ip, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - str r0, [sp, #8] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - str r0, [sp] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r0, [pc, #116] @ 468b0 <__cxa_atexit@plt+0x3a100> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, ip} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - add r0, r3, #20 │ │ │ │ - stm r0, {r2, r7, lr} │ │ │ │ - str r4, [r3, #32] │ │ │ │ - str fp, [r3, #36] @ 0x24 │ │ │ │ - str sl, [r5] │ │ │ │ - sub r7, r6, #31 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r4, [r5, #8] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r4, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r4, r8 │ │ │ │ - ldm sp, {r8, r9, sl} │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - b 44a88 <__cxa_atexit@plt+0x382d8> │ │ │ │ - ldr r4, [pc, #24] @ 468b4 <__cxa_atexit@plt+0x3a104> │ │ │ │ - add r4, pc, r4 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r8, #828] @ 0x33c │ │ │ │ - str r4, [r5] │ │ │ │ - mov r4, r8 │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - adcseq r0, sp, #92, 16 @ 0x5c0000 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 46900 <__cxa_atexit@plt+0x3a150> │ │ │ │ - ldr r7, [pc, #56] @ 46910 <__cxa_atexit@plt+0x3a160> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 468f4 <__cxa_atexit@plt+0x3a144> │ │ │ │ - ldr r7, [pc, #40] @ 46914 <__cxa_atexit@plt+0x3a164> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - b 465e0 <__cxa_atexit@plt+0x39e30> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 46918 <__cxa_atexit@plt+0x3a168> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ + bcc 43c48 <__cxa_atexit@plt+0x37498> │ │ │ │ + ldr r2, [pc, #60] @ 43c54 <__cxa_atexit@plt+0x374a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 43c58 <__cxa_atexit@plt+0x374a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - addseq pc, fp, #120, 14 @ 0x1e00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 46938 <__cxa_atexit@plt+0x3a188> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 465e0 <__cxa_atexit@plt+0x39e30> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r0, ip, #88, 18 @ 0x160000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 43cd0 <__cxa_atexit@plt+0x37520> │ │ │ │ + ldr r2, [pc, #68] @ 43cd8 <__cxa_atexit@plt+0x37528> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #60] @ 43cdc <__cxa_atexit@plt+0x3752c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 43cc0 <__cxa_atexit@plt+0x37510> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + b 464c4 <__cxa_atexit@plt+0x39d14> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + adcseq r3, sp, #176, 4 │ │ │ │ + addseq r0, ip, #236, 16 @ 0xec0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, fp │ │ │ │ - mov r3, r6 │ │ │ │ - mov fp, r4 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 469b4 <__cxa_atexit@plt+0x3a204> │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ - ldm r5, {r4, r8, r9, sl, lr} │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr ip, [pc, #76] @ 469d4 <__cxa_atexit@plt+0x3a224> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - stmib r3, {ip, lr} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r4, r8, r9, sl} │ │ │ │ - sub r7, r6, #31 │ │ │ │ - mov r4, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 464c4 <__cxa_atexit@plt+0x39d14> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 43d30 <__cxa_atexit@plt+0x37580> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 43d38 <__cxa_atexit@plt+0x37588> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 469d8 <__cxa_atexit@plt+0x3a228> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - str r2, [fp, #828] @ 0x33c │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - mov r4, fp │ │ │ │ - mov fp, r1 │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - adcseq r0, sp, #16, 14 @ 0x400000 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + adcseq r3, sp, #48, 4 │ │ │ │ + addseq r0, ip, #108, 14 @ 0x1b00000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 46a3c <__cxa_atexit@plt+0x3a28c> │ │ │ │ - ldr r7, [r5, #36]! @ 0x24 │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldmdb r5, {r0, r8, r9, sl, lr} │ │ │ │ - ldr ip, [pc, #60] @ 46a54 <__cxa_atexit@plt+0x3a2a4> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - stmib r3, {ip, lr} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r0, r8, r9, sl} │ │ │ │ - sub r7, r6, #31 │ │ │ │ - ldr r0, [sp] │ │ │ │ + bcc 43da4 <__cxa_atexit@plt+0x375f4> │ │ │ │ + ldr r1, [pc, #80] @ 43db4 <__cxa_atexit@plt+0x37604> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #60] @ 43db8 <__cxa_atexit@plt+0x37608> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #52] @ 43dbc <__cxa_atexit@plt+0x3760c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 43a6c <__cxa_atexit@plt+0x372bc> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 46a58 <__cxa_atexit@plt+0x3a2a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - adcseq r0, sp, #128, 12 @ 0x8000000 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ + adcseq r3, sp, #200, 4 @ 0x8000000c │ │ │ │ + adcseq r3, sp, #196, 2 @ 0x31 │ │ │ │ + addseq r0, ip, #228, 12 @ 0xe400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 46aa8 <__cxa_atexit@plt+0x3a2f8> │ │ │ │ - ldr r3, [pc, #60] @ 46ab8 <__cxa_atexit@plt+0x3a308> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 43e14 <__cxa_atexit@plt+0x37664> │ │ │ │ + ldr r2, [pc, #56] @ 43e24 <__cxa_atexit@plt+0x37674> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [pc, #44] @ 43e28 <__cxa_atexit@plt+0x37678> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 46a98 <__cxa_atexit@plt+0x3a2e8> │ │ │ │ - ldr r7, [r8, #31] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 46abc <__cxa_atexit@plt+0x3a30c> │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq pc, fp, #236, 10 @ 0x3b000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + rsbeq r9, r8, #138412032 @ 0x8400000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 43e90 <__cxa_atexit@plt+0x376e0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 43e9c <__cxa_atexit@plt+0x376ec> │ │ │ │ + ldr r1, [pc, #80] @ 43eac <__cxa_atexit@plt+0x376fc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 43eb0 <__cxa_atexit@plt+0x37700> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 43eb4 <__cxa_atexit@plt+0x37704> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 46b28 <__cxa_atexit@plt+0x3a378> │ │ │ │ - ldr r3, [pc, #60] @ 46b38 <__cxa_atexit@plt+0x3a388> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 46b18 <__cxa_atexit@plt+0x3a368> │ │ │ │ - ldr r7, [r8, #27] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + adcseq r3, sp, #244 @ 0xf4 │ │ │ │ + adcseq r3, sp, #224, 2 @ 0x38 │ │ │ │ + adcseq r3, sp, #208 @ 0xd0 │ │ │ │ + addseq r0, ip, #240, 10 @ 0x3c000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 43f20 <__cxa_atexit@plt+0x37770> │ │ │ │ + ldr r2, [pc, #80] @ 43f30 <__cxa_atexit@plt+0x37780> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #60] @ 43f34 <__cxa_atexit@plt+0x37784> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, #52] @ 43f38 <__cxa_atexit@plt+0x37788> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 43a6c <__cxa_atexit@plt+0x372bc> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 46b3c <__cxa_atexit@plt+0x3a38c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + adcseq r3, sp, #76, 2 │ │ │ │ + adcseq r3, sp, #72 @ 0x48 │ │ │ │ + addseq r0, ip, #108, 10 @ 0x1b000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 43fa8 <__cxa_atexit@plt+0x377f8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 43fb4 <__cxa_atexit@plt+0x37804> │ │ │ │ + ldr r2, [pc, #84] @ 43fc4 <__cxa_atexit@plt+0x37814> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 43fc8 <__cxa_atexit@plt+0x37818> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #60] @ 43fcc <__cxa_atexit@plt+0x3781c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq pc, fp, #112, 10 @ 0x1c000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + adcseq r2, sp, #216, 30 @ 0x360 │ │ │ │ + rsbeq r9, r8, #872415234 @ 0x34000002 │ │ │ │ + addseq r0, ip, #212, 8 @ 0xd4000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 46ba8 <__cxa_atexit@plt+0x3a3f8> │ │ │ │ - ldr r3, [pc, #60] @ 46bb8 <__cxa_atexit@plt+0x3a408> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 46b98 <__cxa_atexit@plt+0x3a3e8> │ │ │ │ - ldr r7, [r8, #23] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 44040 <__cxa_atexit@plt+0x37890> │ │ │ │ + ldr lr, [pc, #84] @ 44050 <__cxa_atexit@plt+0x378a0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 44054 <__cxa_atexit@plt+0x378a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ 44058 <__cxa_atexit@plt+0x378a8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 46bbc <__cxa_atexit@plt+0x3a40c> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq pc, fp, #244, 8 @ 0xf4000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 46c28 <__cxa_atexit@plt+0x3a478> │ │ │ │ - ldr r3, [pc, #60] @ 46c38 <__cxa_atexit@plt+0x3a488> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 46c18 <__cxa_atexit@plt+0x3a468> │ │ │ │ - ldr r7, [r8, #19] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 46c3c <__cxa_atexit@plt+0x3a48c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + adcseq r3, sp, #72 @ 0x48 │ │ │ │ + adcseq r2, sp, #44, 30 @ 0xb0 │ │ │ │ + addseq r0, ip, #76, 8 @ 0x4c000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 440ac <__cxa_atexit@plt+0x378fc> │ │ │ │ + ldr r2, [pc, #56] @ 440b8 <__cxa_atexit@plt+0x37908> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 440bc <__cxa_atexit@plt+0x3790c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 440c0 <__cxa_atexit@plt+0x37910> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - addseq pc, fp, #120, 8 @ 0x78000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + adcseq r2, sp, #164, 30 @ 0x290 │ │ │ │ + adcseq r2, sp, #92, 28 @ 0x5c0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 46ca8 <__cxa_atexit@plt+0x3a4f8> │ │ │ │ - ldr r3, [pc, #60] @ 46cb8 <__cxa_atexit@plt+0x3a508> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r0, ip, #204, 6 @ 0x30000003 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 44124 <__cxa_atexit@plt+0x37974> │ │ │ │ + ldr r3, [pc, #48] @ 44134 <__cxa_atexit@plt+0x37984> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 46c98 <__cxa_atexit@plt+0x3a4e8> │ │ │ │ - ldr r7, [r8, #15] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 46cbc <__cxa_atexit@plt+0x3a50c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq pc, fp, #252, 6 @ 0xf0000003 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 44138 <__cxa_atexit@plt+0x37988> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq r2, sp, #32, 30 @ 0x80 │ │ │ │ + addseq r0, ip, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 46d28 <__cxa_atexit@plt+0x3a578> │ │ │ │ - ldr r3, [pc, #60] @ 46d38 <__cxa_atexit@plt+0x3a588> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 46d18 <__cxa_atexit@plt+0x3a568> │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 46d3c <__cxa_atexit@plt+0x3a58c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq pc, fp, #128, 6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 44200 <__cxa_atexit@plt+0x37a50> │ │ │ │ + ldr r2, [pc, #188] @ 4421c <__cxa_atexit@plt+0x37a6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 441e8 <__cxa_atexit@plt+0x37a38> │ │ │ │ + ldr r2, [pc, #160] @ 44220 <__cxa_atexit@plt+0x37a70> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 441f4 <__cxa_atexit@plt+0x37a44> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 44208 <__cxa_atexit@plt+0x37a58> │ │ │ │ + ldr ip, [pc, #112] @ 44224 <__cxa_atexit@plt+0x37a74> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 44228 <__cxa_atexit@plt+0x37a78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 46da8 <__cxa_atexit@plt+0x3a5f8> │ │ │ │ - ldr r3, [pc, #60] @ 46db8 <__cxa_atexit@plt+0x3a608> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 46d98 <__cxa_atexit@plt+0x3a5e8> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 46dbc <__cxa_atexit@plt+0x3a60c> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq pc, fp, #4, 6 @ 0x10000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 46e28 <__cxa_atexit@plt+0x3a678> │ │ │ │ - ldr r3, [pc, #60] @ 46e38 <__cxa_atexit@plt+0x3a688> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 46e18 <__cxa_atexit@plt+0x3a668> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r0, ip, #124, 4 @ 0xc0000007 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 442c4 <__cxa_atexit@plt+0x37b14> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 442a4 <__cxa_atexit@plt+0x37af4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 442b0 <__cxa_atexit@plt+0x37b00> │ │ │ │ + ldr lr, [pc, #84] @ 442c8 <__cxa_atexit@plt+0x37b18> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 442cc <__cxa_atexit@plt+0x37b1c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 46e3c <__cxa_atexit@plt+0x3a68c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq r0, ip, #216, 2 @ 0x36 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 44328 <__cxa_atexit@plt+0x37b78> │ │ │ │ + ldr r2, [pc, #60] @ 44334 <__cxa_atexit@plt+0x37b84> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 44338 <__cxa_atexit@plt+0x37b88> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - addseq pc, fp, #136, 4 @ 0x80000008 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 4707c <__cxa_atexit@plt+0x3a8cc> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r0, ip, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 46eac <__cxa_atexit@plt+0x3a6fc> │ │ │ │ - ldr r2, [pc, #52] @ 46eb4 <__cxa_atexit@plt+0x3a704> │ │ │ │ + bhi 443b0 <__cxa_atexit@plt+0x37c00> │ │ │ │ + ldr r2, [pc, #68] @ 443b8 <__cxa_atexit@plt+0x37c08> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #44] @ 46eb8 <__cxa_atexit@plt+0x3a708> │ │ │ │ + ldr r1, [pc, #60] @ 443bc <__cxa_atexit@plt+0x37c0c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r5, [pc, #28] @ 46ebc <__cxa_atexit@plt+0x3a70c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #145 @ 0x91 │ │ │ │ + tst r9, #3 │ │ │ │ + beq 443a0 <__cxa_atexit@plt+0x37bf0> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + b 464c4 <__cxa_atexit@plt+0x39d14> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - b 1352a8 <__cxa_atexit@plt+0x128af8> │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - adcseq r0, sp, #196 @ 0xc4 │ │ │ │ - adcseq r0, sp, #180 @ 0xb4 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + adcseq r2, sp, #208, 22 @ 0x34000 │ │ │ │ + addseq r0, ip, #12, 4 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 464c4 <__cxa_atexit@plt+0x39d14> │ │ │ │ + addseq r0, ip, #204 @ 0xcc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4442c <__cxa_atexit@plt+0x37c7c> │ │ │ │ + ldr r2, [pc, #56] @ 44438 <__cxa_atexit@plt+0x37c88> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 4443c <__cxa_atexit@plt+0x37c8c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 44440 <__cxa_atexit@plt+0x37c90> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq r2, sp, #36, 24 @ 0x2400 │ │ │ │ + adcseq r2, sp, #220, 20 @ 0xdc000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r0, ip, #76 @ 0x4c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 444a4 <__cxa_atexit@plt+0x37cf4> │ │ │ │ + ldr r3, [pc, #48] @ 444b4 <__cxa_atexit@plt+0x37d04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 444b8 <__cxa_atexit@plt+0x37d08> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq r2, sp, #160, 22 @ 0x28000 │ │ │ │ + addseq pc, fp, #232, 30 @ 0x3a0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 44580 <__cxa_atexit@plt+0x37dd0> │ │ │ │ + ldr r2, [pc, #188] @ 4459c <__cxa_atexit@plt+0x37dec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 44568 <__cxa_atexit@plt+0x37db8> │ │ │ │ + ldr r2, [pc, #160] @ 445a0 <__cxa_atexit@plt+0x37df0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 44574 <__cxa_atexit@plt+0x37dc4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 44588 <__cxa_atexit@plt+0x37dd8> │ │ │ │ + ldr ip, [pc, #112] @ 445a4 <__cxa_atexit@plt+0x37df4> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 445a8 <__cxa_atexit@plt+0x37df8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq pc, fp, #252, 28 @ 0xfc0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 44644 <__cxa_atexit@plt+0x37e94> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 44624 <__cxa_atexit@plt+0x37e74> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 44630 <__cxa_atexit@plt+0x37e80> │ │ │ │ + ldr lr, [pc, #84] @ 44648 <__cxa_atexit@plt+0x37e98> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 4464c <__cxa_atexit@plt+0x37e9c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq pc, fp, #88, 28 @ 0x580 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 46ef4 <__cxa_atexit@plt+0x3a744> │ │ │ │ - ldr r2, [pc, #28] @ 46f00 <__cxa_atexit@plt+0x3a750> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ + bcc 446a8 <__cxa_atexit@plt+0x37ef8> │ │ │ │ + ldr r2, [pc, #60] @ 446b4 <__cxa_atexit@plt+0x37f04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 446b8 <__cxa_atexit@plt+0x37f08> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r0, sp, #164, 2 @ 0x29 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq pc, fp, #248, 28 @ 0xf80 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 46fac <__cxa_atexit@plt+0x3a7fc> │ │ │ │ - ldr r2, [pc, #168] @ 46fc8 <__cxa_atexit@plt+0x3a818> │ │ │ │ + bhi 44730 <__cxa_atexit@plt+0x37f80> │ │ │ │ + ldr r2, [pc, #68] @ 44738 <__cxa_atexit@plt+0x37f88> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #160] @ 46fcc <__cxa_atexit@plt+0x3a81c> │ │ │ │ + ldr r1, [pc, #60] @ 4473c <__cxa_atexit@plt+0x37f8c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 46f8c <__cxa_atexit@plt+0x3a7dc> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 46f98 <__cxa_atexit@plt+0x3a7e8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 46fb4 <__cxa_atexit@plt+0x3a804> │ │ │ │ - ldr r3, [pc, #116] @ 46fd4 <__cxa_atexit@plt+0x3a824> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #112] @ 46fd8 <__cxa_atexit@plt+0x3a828> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 44720 <__cxa_atexit@plt+0x37f70> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + b 464c4 <__cxa_atexit@plt+0x39d14> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 46fd0 <__cxa_atexit@plt+0x3a820> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - adcseq r0, sp, #36 @ 0x24 │ │ │ │ - adcseq pc, ip, #236, 30 @ 0x3b0 │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - adcseq pc, ip, #184, 30 @ 0x2e0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + adcseq r2, sp, #80, 16 @ 0x500000 │ │ │ │ + addseq pc, fp, #140, 28 @ 0x8c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 47034 <__cxa_atexit@plt+0x3a884> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 47048 <__cxa_atexit@plt+0x3a898> │ │ │ │ - ldr r2, [pc, #84] @ 4705c <__cxa_atexit@plt+0x3a8ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 47060 <__cxa_atexit@plt+0x3a8b0> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 464c4 <__cxa_atexit@plt+0x39d14> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 44790 <__cxa_atexit@plt+0x37fe0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 44798 <__cxa_atexit@plt+0x37fe8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 47058 <__cxa_atexit@plt+0x3a8a8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + adcseq r2, sp, #208, 14 @ 0x3400000 │ │ │ │ + addseq pc, fp, #12, 26 @ 0x300 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 44820 <__cxa_atexit@plt+0x38070> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 44828 <__cxa_atexit@plt+0x38078> │ │ │ │ + ldr r1, [pc, #104] @ 4483c <__cxa_atexit@plt+0x3808c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ 44840 <__cxa_atexit@plt+0x38090> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 44844 <__cxa_atexit@plt+0x38094> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 44848 <__cxa_atexit@plt+0x38098> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 444cc <__cxa_atexit@plt+0x37d1c> │ │ │ │ + mov r6, r3 │ │ │ │ + b 44830 <__cxa_atexit@plt+0x38080> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq r2, sp, #116, 14 @ 0x1d00000 │ │ │ │ + adcseq r2, sp, #76, 16 @ 0x4c0000 │ │ │ │ + adcseq r2, sp, #72, 14 @ 0x1200000 │ │ │ │ + addseq pc, fp, #92, 24 @ 0x5c00 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 448d8 <__cxa_atexit@plt+0x38128> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 448e0 <__cxa_atexit@plt+0x38130> │ │ │ │ + ldr lr, [pc, #112] @ 448f4 <__cxa_atexit@plt+0x38144> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #108] @ 448f8 <__cxa_atexit@plt+0x38148> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #80] @ 448fc <__cxa_atexit@plt+0x3814c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #72] @ 44900 <__cxa_atexit@plt+0x38150> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq pc, ip, #80, 30 @ 0x140 │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - adcseq pc, ip, #16, 30 @ 0x40 │ │ │ │ - @ instruction: 0xfffffde0 │ │ │ │ - andeq r0, r0, r9, lsr #32 │ │ │ │ - addseq pc, fp, #172, 2 @ 0x2b │ │ │ │ - andeq r0, r9, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + b 448e8 <__cxa_atexit@plt+0x38138> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + adcseq r2, sp, #196, 12 @ 0xc400000 │ │ │ │ + adcseq r2, sp, #152, 14 @ 0x2600000 │ │ │ │ + adcseq r2, sp, #148, 12 @ 0x9400000 │ │ │ │ + addseq pc, fp, #164, 22 @ 0x29000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #108 @ 0x6c │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47188 <__cxa_atexit@plt+0x3a9d8> │ │ │ │ - ldr r2, [pc, #272] @ 471a8 <__cxa_atexit@plt+0x3a9f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr ip, [r5, #8] │ │ │ │ - str fp, [sp, #12] │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - str r7, [sp, #8] │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r2, [r3, #40]! @ 0x28 │ │ │ │ - ldr r0, [pc, #240] @ 471ac <__cxa_atexit@plt+0x3a9fc> │ │ │ │ + bcc 44978 <__cxa_atexit@plt+0x381c8> │ │ │ │ + ldr lr, [pc, #92] @ 44988 <__cxa_atexit@plt+0x381d8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 4498c <__cxa_atexit@plt+0x381dc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r1, r0, #1 │ │ │ │ - str r4, [sp] │ │ │ │ - mov r4, sl │ │ │ │ - sub sl, r6, #102 @ 0x66 │ │ │ │ - sub r0, r6, #90 @ 0x5a │ │ │ │ - str r0, [r3, #-4] │ │ │ │ - sub r0, r6, #78 @ 0x4e │ │ │ │ - str r0, [r3, #20] │ │ │ │ - ldr r0, [pc, #204] @ 471b0 <__cxa_atexit@plt+0x3aa00> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 44990 <__cxa_atexit@plt+0x381e0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r2, r8, lr} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 4414c <__cxa_atexit@plt+0x3799c> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + adcseq r2, sp, #248, 12 @ 0xf800000 │ │ │ │ + adcseq r2, sp, #244, 10 @ 0x3d000000 │ │ │ │ + addseq pc, fp, #16, 22 @ 0x4000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 449f8 <__cxa_atexit@plt+0x38248> │ │ │ │ + ldr sl, [pc, #72] @ 44a08 <__cxa_atexit@plt+0x38258> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr lr, [pc, #52] @ 44a0c <__cxa_atexit@plt+0x3825c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str sl, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + str r2, [r9, #24] │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + rsbeq r8, r8, #10813440 @ 0xa50000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 44a74 <__cxa_atexit@plt+0x382c4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 44a80 <__cxa_atexit@plt+0x382d0> │ │ │ │ + ldr r1, [pc, #80] @ 44a90 <__cxa_atexit@plt+0x382e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 44a94 <__cxa_atexit@plt+0x382e4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 44a98 <__cxa_atexit@plt+0x382e8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r2, sp, #16, 10 @ 0x4000000 │ │ │ │ + adcseq r2, sp, #252, 10 @ 0x3f000000 │ │ │ │ + adcseq r2, sp, #236, 8 @ 0xec000000 │ │ │ │ + addseq pc, fp, #12, 20 @ 0xc000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - ldr lr, [r2, #16]! │ │ │ │ - str r0, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r9, [r3, #-32] @ 0xffffffe0 │ │ │ │ - str r1, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r3, #-20] @ 0xffffffec │ │ │ │ - str sl, [r3, #-16] │ │ │ │ - str r0, [r3, #-12] │ │ │ │ - str fp, [r3, #-8] │ │ │ │ - str r0, [r3, #24] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 44b20 <__cxa_atexit@plt+0x38370> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 44b28 <__cxa_atexit@plt+0x38378> │ │ │ │ + ldr r1, [pc, #104] @ 44b3c <__cxa_atexit@plt+0x3838c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ 44b40 <__cxa_atexit@plt+0x38390> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 44b44 <__cxa_atexit@plt+0x38394> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 44b48 <__cxa_atexit@plt+0x38398> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - str ip, [r3, #8] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - sub r1, r6, #54 @ 0x36 │ │ │ │ - str r1, [r3, #32] │ │ │ │ - sub lr, r6, #18 │ │ │ │ - sub r9, r6, #30 │ │ │ │ - sub sl, r6, #42 @ 0x2a │ │ │ │ - ldr fp, [r5] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r7, [pc, #112] @ 471b4 <__cxa_atexit@plt+0x3aa04> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2] │ │ │ │ - str r8, [r5, #20] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str fp, [r3, #40] @ 0x28 │ │ │ │ - str sl, [r3, #44] @ 0x2c │ │ │ │ - add r1, r3, #48 @ 0x30 │ │ │ │ - stm r1, {r0, r4, r9} │ │ │ │ - str r0, [r3, #60] @ 0x3c │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - str lr, [r3, #68] @ 0x44 │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ - ldr r4, [sp] │ │ │ │ + b 444cc <__cxa_atexit@plt+0x37d1c> │ │ │ │ + mov r6, r3 │ │ │ │ + b 44b30 <__cxa_atexit@plt+0x38380> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 36c90 <__cxa_atexit@plt+0x2a4e0> │ │ │ │ - ldr r7, [pc, #40] @ 471b8 <__cxa_atexit@plt+0x3aa08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #108 @ 0x6c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ - adcseq pc, ip, #68, 28 @ 0x440 │ │ │ │ - adcseq pc, ip, #104, 28 @ 0x680 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - addseq pc, fp, #160 @ 0xa0 │ │ │ │ - addseq pc, fp, #96 @ 0x60 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + adcseq r2, sp, #116, 8 @ 0x74000000 │ │ │ │ + adcseq r2, sp, #76, 10 @ 0x13000000 │ │ │ │ + adcseq r2, sp, #72, 8 @ 0x48000000 │ │ │ │ + addseq pc, fp, #92, 18 @ 0x170000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - ldr lr, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 47228 <__cxa_atexit@plt+0x3aa78> │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 47270 <__cxa_atexit@plt+0x3aac0> │ │ │ │ - ldr r8, [pc, #136] @ 47280 <__cxa_atexit@plt+0x3aad0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r1, #267386880 @ 0xff00000 │ │ │ │ - orr r1, r1, #805306368 @ 0x30000000 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r0, [pc, #116] @ 47284 <__cxa_atexit@plt+0x3aad4> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 44bd8 <__cxa_atexit@plt+0x38428> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 44be0 <__cxa_atexit@plt+0x38430> │ │ │ │ + ldr lr, [pc, #112] @ 44bf4 <__cxa_atexit@plt+0x38444> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #108] @ 44bf8 <__cxa_atexit@plt+0x38448> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r8, [r5] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - b 152998 <__cxa_atexit@plt+0x1461e8> │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 47270 <__cxa_atexit@plt+0x3aac0> │ │ │ │ - ldr r8, [pc, #80] @ 47288 <__cxa_atexit@plt+0x3aad8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r1, #267386880 @ 0xff00000 │ │ │ │ - orr r1, r1, #805306368 @ 0x30000000 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r0, [pc, #64] @ 4728c <__cxa_atexit@plt+0x3aadc> │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #80] @ 44bfc <__cxa_atexit@plt+0x3844c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, lr} │ │ │ │ - str r2, [r3, #12] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #72] @ 44c00 <__cxa_atexit@plt+0x38450> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r3, [pc, #44] @ 47290 <__cxa_atexit@plt+0x3aae0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - sub r8, r6, #11 │ │ │ │ - b 152998 <__cxa_atexit@plt+0x1461e8> │ │ │ │ - mov r5, #16 │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + b 44be8 <__cxa_atexit@plt+0x38438> │ │ │ │ + mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - adcseq pc, ip, #88, 30 @ 0x160 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - adcseq pc, ip, #28, 30 @ 0x70 │ │ │ │ - adcseq pc, ip, #144, 28 @ 0x900 │ │ │ │ - addseq lr, fp, #136, 30 @ 0x220 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 472b4 <__cxa_atexit@plt+0x3ab04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 952a8 <__cxa_atexit@plt+0x88af8> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + adcseq r2, sp, #196, 6 @ 0x10000003 │ │ │ │ + adcseq r2, sp, #152, 8 @ 0x98000000 │ │ │ │ + adcseq r2, sp, #148, 6 @ 0x50000002 │ │ │ │ + addseq pc, fp, #164, 16 @ 0xa40000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 44c78 <__cxa_atexit@plt+0x384c8> │ │ │ │ + ldr lr, [pc, #92] @ 44c88 <__cxa_atexit@plt+0x384d8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 44c8c <__cxa_atexit@plt+0x384dc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 44c90 <__cxa_atexit@plt+0x384e0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r2, r8, lr} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 4414c <__cxa_atexit@plt+0x3799c> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + adcseq r2, sp, #248, 6 @ 0xe0000003 │ │ │ │ + adcseq r2, sp, #244, 4 @ 0x4000000f │ │ │ │ + addseq pc, fp, #20, 16 @ 0x140000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 44d08 <__cxa_atexit@plt+0x38558> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 44d10 <__cxa_atexit@plt+0x38560> │ │ │ │ + ldr lr, [pc, #88] @ 44d24 <__cxa_atexit@plt+0x38574> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ 44d28 <__cxa_atexit@plt+0x38578> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add sl, r7, #16 │ │ │ │ + ldm sl, {r0, r2, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + ldr r8, [pc, #56] @ 44d2c <__cxa_atexit@plt+0x3857c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + add lr, r9, #16 │ │ │ │ + stm lr, {r0, r2, sl} │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + b 44d18 <__cxa_atexit@plt+0x38568> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + adcseq r2, sp, #124, 4 @ 0xc0000007 │ │ │ │ + rsbeq r8, r8, #574619648 @ 0x22400000 │ │ │ │ + addseq pc, fp, #116, 14 @ 0x1d00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 44dac <__cxa_atexit@plt+0x385fc> │ │ │ │ + ldr lr, [pc, #96] @ 44dbc <__cxa_atexit@plt+0x3860c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, r7, #3 │ │ │ │ + ldm r9, {r1, r2, r9} │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #76] @ 44dc0 <__cxa_atexit@plt+0x38610> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #68] @ 44dc4 <__cxa_atexit@plt+0x38614> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + adcseq r2, sp, #216, 4 @ 0x8000000d │ │ │ │ + adcseq r2, sp, #204, 2 @ 0x33 │ │ │ │ + addseq pc, fp, #224, 12 @ 0xe000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 44e18 <__cxa_atexit@plt+0x38668> │ │ │ │ + ldr r2, [pc, #56] @ 44e24 <__cxa_atexit@plt+0x38674> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 44e28 <__cxa_atexit@plt+0x38678> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 44e2c <__cxa_atexit@plt+0x3867c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq r2, sp, #56, 4 @ 0x80000003 │ │ │ │ + adcseq r2, sp, #240 @ 0xf0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 151c500 <__cxa_atexit@plt+0x150fd50> │ │ │ │ - addseq lr, fp, #80, 30 @ 0x140 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 472ec <__cxa_atexit@plt+0x3ab3c> │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq pc, fp, #96, 12 @ 0x6000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 44e90 <__cxa_atexit@plt+0x386e0> │ │ │ │ + ldr r3, [pc, #48] @ 44ea0 <__cxa_atexit@plt+0x386f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 952a8 <__cxa_atexit@plt+0x88af8> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 151c500 <__cxa_atexit@plt+0x150fd50> │ │ │ │ - addseq lr, fp, #32, 30 @ 0x80 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 473b0 <__cxa_atexit@plt+0x3ac00> │ │ │ │ - ldr r7, [pc, #152] @ 473c0 <__cxa_atexit@plt+0x3ac10> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 44ea4 <__cxa_atexit@plt+0x386f4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq r2, sp, #180, 2 @ 0x2d │ │ │ │ + addseq pc, fp, #252, 10 @ 0x3f000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 44f6c <__cxa_atexit@plt+0x387bc> │ │ │ │ + ldr r2, [pc, #188] @ 44f88 <__cxa_atexit@plt+0x387d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - str r9, [r3, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 47394 <__cxa_atexit@plt+0x3abe4> │ │ │ │ - ldr r2, [pc, #128] @ 473c4 <__cxa_atexit@plt+0x3ac14> │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 44f54 <__cxa_atexit@plt+0x387a4> │ │ │ │ + ldr r2, [pc, #160] @ 44f8c <__cxa_atexit@plt+0x387dc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 473a4 <__cxa_atexit@plt+0x3abf4> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr lr, [r7, #31] │ │ │ │ - ldr r0, [r7, #27] │ │ │ │ - ldr r1, [r7, #19] │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r3, [r7, #23] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - b 4707c <__cxa_atexit@plt+0x3a8cc> │ │ │ │ - ldr r0, [r8] │ │ │ │ + beq 44f60 <__cxa_atexit@plt+0x387b0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 44f74 <__cxa_atexit@plt+0x387c4> │ │ │ │ + ldr ip, [pc, #112] @ 44f90 <__cxa_atexit@plt+0x387e0> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 44f94 <__cxa_atexit@plt+0x387e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 473c8 <__cxa_atexit@plt+0x3ac18> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - addseq lr, fp, #128, 28 @ 0x800 │ │ │ │ - addseq lr, fp, #92, 28 @ 0x5c0 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq pc, fp, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #76] @ 4742c <__cxa_atexit@plt+0x3ac7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 47424 <__cxa_atexit@plt+0x3ac74> │ │ │ │ - add lr, r7, #3 │ │ │ │ - ldm lr, {r9, sl, lr} │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r1, [r7, #19] │ │ │ │ - add ip, r7, #23 │ │ │ │ - ldm ip, {r0, r3, ip} │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - sub r1, r5, #4 │ │ │ │ - stm r1, {r0, r3, ip} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - b 4707c <__cxa_atexit@plt+0x3a8cc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - addseq lr, fp, #248, 26 @ 0x3e00 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add lr, r7, #3 │ │ │ │ - ldm lr, {r9, sl, lr} │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r1, [r7, #19] │ │ │ │ - add ip, r7, #23 │ │ │ │ - ldm ip, {r0, r3, ip} │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - sub r1, r5, #4 │ │ │ │ - stm r1, {r0, r3, ip} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - b 4707c <__cxa_atexit@plt+0x3a8cc> │ │ │ │ - addseq lr, fp, #184, 26 @ 0x2e00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 47500 <__cxa_atexit@plt+0x3ad50> │ │ │ │ - ldr r1, [pc, #120] @ 4750c <__cxa_atexit@plt+0x3ad5c> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 45030 <__cxa_atexit@plt+0x38880> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ + str r3, [r5] │ │ │ │ mov r2, r5 │ │ │ │ - str r1, [r2, #-12]! │ │ │ │ - ldr r1, [pc, #104] @ 47510 <__cxa_atexit@plt+0x3ad60> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r2, {r1, r3} │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 474f4 <__cxa_atexit@plt+0x3ad44> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr lr, [r7, #31] │ │ │ │ - ldr r0, [r7, #27] │ │ │ │ - ldr r1, [r7, #19] │ │ │ │ - str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r3, [r7, #23] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - mov r8, #80 @ 0x50 │ │ │ │ - b 4707c <__cxa_atexit@plt+0x3a8cc> │ │ │ │ + beq 45010 <__cxa_atexit@plt+0x38860> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 4501c <__cxa_atexit@plt+0x3886c> │ │ │ │ + ldr lr, [pc, #84] @ 45034 <__cxa_atexit@plt+0x38884> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 45038 <__cxa_atexit@plt+0x38888> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - adcseq pc, ip, #168, 20 @ 0xa8000 │ │ │ │ - addseq lr, fp, #20, 26 @ 0x500 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq pc, fp, #108, 8 @ 0x6c000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - add lr, r7, #3 │ │ │ │ - ldm lr, {r9, sl, lr} │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r1, [r7, #19] │ │ │ │ - add r8, r7, #23 │ │ │ │ - ldm r8, {r0, r3, r8} │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmda r5, {r0, r3, r8} │ │ │ │ - str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r8, #80 @ 0x50 │ │ │ │ - b 4707c <__cxa_atexit@plt+0x3a8cc> │ │ │ │ - addseq lr, fp, #212, 24 @ 0xd400 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 47598 <__cxa_atexit@plt+0x3ade8> │ │ │ │ - ldr r7, [pc, #52] @ 475b0 <__cxa_atexit@plt+0x3ae00> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - ldr r7, [pc, #40] @ 475b4 <__cxa_atexit@plt+0x3ae04> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #24] @ 475b8 <__cxa_atexit@plt+0x3ae08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 45094 <__cxa_atexit@plt+0x388e4> │ │ │ │ + ldr r2, [pc, #60] @ 450a0 <__cxa_atexit@plt+0x388f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 450a4 <__cxa_atexit@plt+0x388f4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq pc, fp, #148, 8 @ 0x94000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 45108 <__cxa_atexit@plt+0x38958> │ │ │ │ + ldr r2, [pc, #48] @ 45114 <__cxa_atexit@plt+0x38964> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ 45118 <__cxa_atexit@plt+0x38968> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [pc, #36] @ 4511c <__cxa_atexit@plt+0x3896c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #217 @ 0xd9 │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 3ff6ec <__cxa_atexit@plt+0x3f2f3c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ - adcseq pc, ip, #224, 22 @ 0x38000 │ │ │ │ - addseq lr, fp, #168, 24 @ 0xa800 │ │ │ │ - addseq lr, fp, #104, 24 @ 0x6800 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4764c <__cxa_atexit@plt+0x3ae9c> │ │ │ │ - ldr r3, [pc, #124] @ 4765c <__cxa_atexit@plt+0x3aeac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 4763c <__cxa_atexit@plt+0x3ae8c> │ │ │ │ - ldr r7, [pc, #100] @ 47660 <__cxa_atexit@plt+0x3aeb0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - ldr r3, [r8, #11] │ │ │ │ - ldr r2, [r8, #15] │ │ │ │ - ldr r1, [r8, #31] │ │ │ │ - ldr r0, [r8, #27] │ │ │ │ - str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r3, [r8, #19] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - ldr r7, [r8, #23] │ │ │ │ - stmib r5, {r2, r3, r7} │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, #80 @ 0x50 │ │ │ │ - b 4707c <__cxa_atexit@plt+0x3a8cc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 47664 <__cxa_atexit@plt+0x3aeb4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + addseq pc, fp, #120, 8 @ 0x78000000 │ │ │ │ + adcseq r1, sp, #100, 28 @ 0x640 │ │ │ │ + adcseq r1, sp, #92, 28 @ 0x5c0 │ │ │ │ + addseq pc, fp, #136, 6 @ 0x20000002 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 45170 <__cxa_atexit@plt+0x389c0> │ │ │ │ + ldr r2, [pc, #56] @ 4517c <__cxa_atexit@plt+0x389cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 45180 <__cxa_atexit@plt+0x389d0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 45184 <__cxa_atexit@plt+0x389d4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - addseq lr, fp, #252, 22 @ 0x3f000 │ │ │ │ - addseq lr, fp, #192, 22 @ 0x30000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #60] @ 476b8 <__cxa_atexit@plt+0x3af08> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r8, [r7, #11] │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - ldr r3, [r7, #23] │ │ │ │ - ldr r2, [r7, #27] │ │ │ │ - ldr ip, [r7, #31] │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmda r5, {r2, ip, lr} │ │ │ │ - str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r8, #80 @ 0x50 │ │ │ │ - b 4707c <__cxa_atexit@plt+0x3a8cc> │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq r1, sp, #224, 28 @ 0xe00 │ │ │ │ + adcseq r1, sp, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ - addseq lr, fp, #112, 22 @ 0x1c000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 476fc <__cxa_atexit@plt+0x3af4c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3eb75c <__cxa_atexit@plt+0x3defac> │ │ │ │ - addseq lr, fp, #92, 22 @ 0x17000 │ │ │ │ - addseq lr, fp, #36, 22 @ 0x9000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 47788 <__cxa_atexit@plt+0x3afd8> │ │ │ │ - ldr r3, [pc, #116] @ 47798 <__cxa_atexit@plt+0x3afe8> │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq pc, fp, #8, 6 @ 0x20000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 451e8 <__cxa_atexit@plt+0x38a38> │ │ │ │ + ldr r3, [pc, #48] @ 451f8 <__cxa_atexit@plt+0x38a48> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 47778 <__cxa_atexit@plt+0x3afc8> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - ldr r3, [r8, #15] │ │ │ │ - ldr r2, [r8, #31] │ │ │ │ - ldr r1, [r8, #27] │ │ │ │ - ldr r0, [r8, #19] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [r8, #23] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, #80 @ 0x50 │ │ │ │ - b 4707c <__cxa_atexit@plt+0x3a8cc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 4779c <__cxa_atexit@plt+0x3afec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - addseq lr, fp, #208, 20 @ 0xd0000 │ │ │ │ - addseq lr, fp, #136, 20 @ 0x88000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add lr, r7, #3 │ │ │ │ - ldm lr, {r9, sl, lr} │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r1, [r7, #19] │ │ │ │ - add r8, r7, #23 │ │ │ │ - ldm r8, {r0, r3, r8} │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmda r5, {r0, r3, r8} │ │ │ │ - str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r8, #80 @ 0x50 │ │ │ │ - b 4707c <__cxa_atexit@plt+0x3a8cc> │ │ │ │ - mov r7, r6 │ │ │ │ - ldr ip, [r5] │ │ │ │ - ldmib r5, {r1, lr} │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 47840 <__cxa_atexit@plt+0x3b090> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r3, [r5, #-20] @ 0xffffffec │ │ │ │ - sub sl, r5, #16 │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldr r8, [pc, #72] @ 47860 <__cxa_atexit@plt+0x3b0b0> │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 451fc <__cxa_atexit@plt+0x38a4c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - stmib r7, {r8, ip} │ │ │ │ - str r1, [r7, #12] │ │ │ │ - str lr, [r7, #16] │ │ │ │ - str r3, [r7, #20] │ │ │ │ - add lr, r7, #24 │ │ │ │ - stm lr, {r0, r2, sl} │ │ │ │ - str r9, [r7, #36] @ 0x24 │ │ │ │ - sub r7, r6, #31 │ │ │ │ - ldr r0, [sp] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 47864 <__cxa_atexit@plt+0x3b0b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str ip, [r5] │ │ │ │ - stmib r5, {r1, lr} │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq pc, ip, #128, 16 @ 0x800000 │ │ │ │ - addseq lr, fp, #52, 20 @ 0x34000 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r8, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r0, fp │ │ │ │ - mov r7, r6 │ │ │ │ - mov fp, r4 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 478f0 <__cxa_atexit@plt+0x3b140> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add lr, r5, #8 │ │ │ │ - ldm lr, {r1, r4, lr} │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr ip, [pc, #88] @ 47918 <__cxa_atexit@plt+0x3b168> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r7, #4] │ │ │ │ - add r0, r7, #8 │ │ │ │ - stm r0, {r8, r9, sl} │ │ │ │ - str r3, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - add r0, r7, #28 │ │ │ │ - stm r0, {r1, r4, lr} │ │ │ │ - sub r7, r6, #31 │ │ │ │ - mov r4, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 4791c <__cxa_atexit@plt+0x3b16c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [fp, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r1, [fp, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r4, fp │ │ │ │ - mov fp, r0 │ │ │ │ - bx r1 │ │ │ │ - adcseq pc, ip, #216, 14 @ 0x3600000 │ │ │ │ - addseq lr, fp, #132, 18 @ 0x210000 │ │ │ │ - rsbeq r5, r8, #1104 @ 0x450 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq r1, sp, #92, 28 @ 0x5c0 │ │ │ │ + addseq pc, fp, #164, 4 @ 0x4000000a │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 452c4 <__cxa_atexit@plt+0x38b14> │ │ │ │ + ldr r2, [pc, #188] @ 452e0 <__cxa_atexit@plt+0x38b30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 452ac <__cxa_atexit@plt+0x38afc> │ │ │ │ + ldr r2, [pc, #160] @ 452e4 <__cxa_atexit@plt+0x38b34> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 452b8 <__cxa_atexit@plt+0x38b08> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 452cc <__cxa_atexit@plt+0x38b1c> │ │ │ │ + ldr ip, [pc, #112] @ 452e8 <__cxa_atexit@plt+0x38b38> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 452ec <__cxa_atexit@plt+0x38b3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 47968 <__cxa_atexit@plt+0x3b1b8> │ │ │ │ - ldr r3, [pc, #32] @ 47978 <__cxa_atexit@plt+0x3b1c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r7, [pc, #12] @ 4797c <__cxa_atexit@plt+0x3b1cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - addseq lr, fp, #16, 18 @ 0x40000 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq pc, fp, #184, 2 @ 0x2e │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 479c0 <__cxa_atexit@plt+0x3b210> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 479cc <__cxa_atexit@plt+0x3b21c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq pc, ip, #200, 14 @ 0x3200000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 47a40 <__cxa_atexit@plt+0x3b290> │ │ │ │ - ldr r3, [pc, #120] @ 47a68 <__cxa_atexit@plt+0x3b2b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 47a30 <__cxa_atexit@plt+0x3b280> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 47a50 <__cxa_atexit@plt+0x3b2a0> │ │ │ │ - ldr r7, [pc, #92] @ 47a70 <__cxa_atexit@plt+0x3b2c0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 45388 <__cxa_atexit@plt+0x38bd8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 45368 <__cxa_atexit@plt+0x38bb8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 45374 <__cxa_atexit@plt+0x38bc4> │ │ │ │ + ldr lr, [pc, #84] @ 4538c <__cxa_atexit@plt+0x38bdc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 45390 <__cxa_atexit@plt+0x38be0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ + str r0, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 47a6c <__cxa_atexit@plt+0x3b2bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq lr, fp, #60, 16 @ 0x3c0000 │ │ │ │ - adcseq pc, ip, #96, 14 @ 0x1800000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq pc, fp, #20, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47aac <__cxa_atexit@plt+0x3b2fc> │ │ │ │ - ldr r2, [pc, #32] @ 47ab8 <__cxa_atexit@plt+0x3b308> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + bcc 453ec <__cxa_atexit@plt+0x38c3c> │ │ │ │ + ldr r2, [pc, #60] @ 453f8 <__cxa_atexit@plt+0x38c48> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 453fc <__cxa_atexit@plt+0x38c4c> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq pc, ip, #220, 12 @ 0xdc00000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 47b24 <__cxa_atexit@plt+0x3b374> │ │ │ │ - ldr r3, [pc, #112] @ 47b4c <__cxa_atexit@plt+0x3b39c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 47b14 <__cxa_atexit@plt+0x3b364> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 47b34 <__cxa_atexit@plt+0x3b384> │ │ │ │ - ldr r7, [pc, #84] @ 47b54 <__cxa_atexit@plt+0x3b3a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - stmib r6, {r7, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq pc, fp, #180, 2 @ 0x2d │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 45460 <__cxa_atexit@plt+0x38cb0> │ │ │ │ + ldr r2, [pc, #48] @ 4546c <__cxa_atexit@plt+0x38cbc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ 45470 <__cxa_atexit@plt+0x38cc0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [pc, #36] @ 45474 <__cxa_atexit@plt+0x38cc4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #217 @ 0xd9 │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 3ff6ec <__cxa_atexit@plt+0x3f2f3c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + addseq pc, fp, #68, 2 │ │ │ │ + adcseq r1, sp, #12, 22 @ 0x3000 │ │ │ │ + adcseq r1, sp, #4, 22 @ 0x1000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 454ac <__cxa_atexit@plt+0x38cfc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 454b4 <__cxa_atexit@plt+0x38d04> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 47b50 <__cxa_atexit@plt+0x3b3a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + adcseq r1, sp, #180, 20 @ 0xb4000 │ │ │ │ + addseq lr, fp, #240, 30 @ 0x3c0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4553c <__cxa_atexit@plt+0x38d8c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 45544 <__cxa_atexit@plt+0x38d94> │ │ │ │ + ldr r1, [pc, #104] @ 45558 <__cxa_atexit@plt+0x38da8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ 4555c <__cxa_atexit@plt+0x38dac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 45560 <__cxa_atexit@plt+0x38db0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 45564 <__cxa_atexit@plt+0x38db4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 45210 <__cxa_atexit@plt+0x38a60> │ │ │ │ + mov r6, r3 │ │ │ │ + b 4554c <__cxa_atexit@plt+0x38d9c> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq r1, sp, #88, 20 @ 0x58000 │ │ │ │ + adcseq r1, sp, #48, 22 @ 0xc000 │ │ │ │ + adcseq r1, sp, #44, 20 @ 0x2c000 │ │ │ │ + addseq lr, fp, #64, 30 @ 0x100 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 455f4 <__cxa_atexit@plt+0x38e44> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 455fc <__cxa_atexit@plt+0x38e4c> │ │ │ │ + ldr lr, [pc, #112] @ 45610 <__cxa_atexit@plt+0x38e60> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #108] @ 45614 <__cxa_atexit@plt+0x38e64> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #80] @ 45618 <__cxa_atexit@plt+0x38e68> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #72] @ 4561c <__cxa_atexit@plt+0x38e6c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - addseq lr, fp, #92, 14 @ 0x1700000 │ │ │ │ - adcseq pc, ip, #76, 10 @ 0x13000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 45604 <__cxa_atexit@plt+0x38e54> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + adcseq r1, sp, #168, 18 @ 0x2a0000 │ │ │ │ + adcseq r1, sp, #124, 20 @ 0x7c000 │ │ │ │ + adcseq r1, sp, #120, 18 @ 0x1e0000 │ │ │ │ + addseq lr, fp, #136, 28 @ 0x880 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 47b8c <__cxa_atexit@plt+0x3b3dc> │ │ │ │ - ldr r2, [pc, #28] @ 47b98 <__cxa_atexit@plt+0x3b3e8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + bcc 45694 <__cxa_atexit@plt+0x38ee4> │ │ │ │ + ldr lr, [pc, #92] @ 456a4 <__cxa_atexit@plt+0x38ef4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 456a8 <__cxa_atexit@plt+0x38ef8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 456ac <__cxa_atexit@plt+0x38efc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r2, r8, lr} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 44eb8 <__cxa_atexit@plt+0x38708> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq pc, ip, #208, 8 @ 0xd0000000 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + adcseq r1, sp, #220, 18 @ 0x370000 │ │ │ │ + adcseq r1, sp, #216, 16 @ 0xd80000 │ │ │ │ + addseq lr, fp, #244, 26 @ 0x3d00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 47bd4 <__cxa_atexit@plt+0x3b424> │ │ │ │ - ldr r3, [pc, #40] @ 47bec <__cxa_atexit@plt+0x3b43c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 47bf0 <__cxa_atexit@plt+0x3b440> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + bcc 45714 <__cxa_atexit@plt+0x38f64> │ │ │ │ + ldr sl, [pc, #72] @ 45724 <__cxa_atexit@plt+0x38f74> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr lr, [pc, #52] @ 45728 <__cxa_atexit@plt+0x38f78> │ │ │ │ + add lr, pc, lr │ │ │ │ + str sl, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + str r2, [r9, #24] │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq pc, ip, #100, 6 @ 0x90000001 │ │ │ │ - addseq lr, fp, #176, 12 @ 0xb000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 47c2c <__cxa_atexit@plt+0x3b47c> │ │ │ │ - ldr r3, [pc, #40] @ 47c44 <__cxa_atexit@plt+0x3b494> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #2 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + rsbeq r7, r8, #150528 @ 0x24c00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 45790 <__cxa_atexit@plt+0x38fe0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 4579c <__cxa_atexit@plt+0x38fec> │ │ │ │ + ldr r1, [pc, #80] @ 457ac <__cxa_atexit@plt+0x38ffc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 457b0 <__cxa_atexit@plt+0x39000> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 457b4 <__cxa_atexit@plt+0x39004> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 47c48 <__cxa_atexit@plt+0x3b498> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq pc, ip, #12, 6 @ 0x30000000 │ │ │ │ - addseq lr, fp, #88, 12 @ 0x5800000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 47c98 <__cxa_atexit@plt+0x3b4e8> │ │ │ │ - ldr r3, [pc, #60] @ 47cb0 <__cxa_atexit@plt+0x3b500> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #56] @ 47cb4 <__cxa_atexit@plt+0x3b504> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r1, r6, #11 │ │ │ │ - stmib r7, {r2, r8} │ │ │ │ - str r3, [r7, #12] │ │ │ │ - str r1, [r7, #16] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + adcseq r1, sp, #244, 14 @ 0x3d00000 │ │ │ │ + adcseq r1, sp, #224, 16 @ 0xe00000 │ │ │ │ + adcseq r1, sp, #208, 14 @ 0x3400000 │ │ │ │ + addseq lr, fp, #240, 24 @ 0xf000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4583c <__cxa_atexit@plt+0x3908c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 45844 <__cxa_atexit@plt+0x39094> │ │ │ │ + ldr r1, [pc, #104] @ 45858 <__cxa_atexit@plt+0x390a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ 4585c <__cxa_atexit@plt+0x390ac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 45860 <__cxa_atexit@plt+0x390b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 45864 <__cxa_atexit@plt+0x390b4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 45210 <__cxa_atexit@plt+0x38a60> │ │ │ │ + mov r6, r3 │ │ │ │ + b 4584c <__cxa_atexit@plt+0x3909c> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 47cb8 <__cxa_atexit@plt+0x3b508> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + adcseq r1, sp, #88, 14 @ 0x1600000 │ │ │ │ + adcseq r1, sp, #48, 16 @ 0x300000 │ │ │ │ + adcseq r1, sp, #44, 14 @ 0xb00000 │ │ │ │ + addseq lr, fp, #64, 24 @ 0x4000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 458f4 <__cxa_atexit@plt+0x39144> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 458fc <__cxa_atexit@plt+0x3914c> │ │ │ │ + ldr lr, [pc, #112] @ 45910 <__cxa_atexit@plt+0x39160> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #108] @ 45914 <__cxa_atexit@plt+0x39164> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #80] @ 45918 <__cxa_atexit@plt+0x39168> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #72] @ 4591c <__cxa_atexit@plt+0x3916c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + b 45904 <__cxa_atexit@plt+0x39154> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + adcseq r1, sp, #168, 12 @ 0xa800000 │ │ │ │ + adcseq r1, sp, #124, 14 @ 0x1f00000 │ │ │ │ + adcseq r1, sp, #120, 12 @ 0x7800000 │ │ │ │ + addseq lr, fp, #136, 22 @ 0x22000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 45994 <__cxa_atexit@plt+0x391e4> │ │ │ │ + ldr lr, [pc, #92] @ 459a4 <__cxa_atexit@plt+0x391f4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 459a8 <__cxa_atexit@plt+0x391f8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 459ac <__cxa_atexit@plt+0x391fc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r2, r8, lr} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 44eb8 <__cxa_atexit@plt+0x38708> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq pc, ip, #40, 6 @ 0xa0000000 │ │ │ │ - adcseq pc, ip, #36, 6 @ 0x90000000 │ │ │ │ - addseq lr, fp, #244, 10 @ 0x3d000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 47d08 <__cxa_atexit@plt+0x3b558> │ │ │ │ - ldr r3, [pc, #60] @ 47d20 <__cxa_atexit@plt+0x3b570> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #56] @ 47d24 <__cxa_atexit@plt+0x3b574> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r1, r6, #11 │ │ │ │ - stmib r7, {r2, r8} │ │ │ │ - str r3, [r7, #12] │ │ │ │ - str r1, [r7, #16] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + adcseq r1, sp, #220, 12 @ 0xdc00000 │ │ │ │ + adcseq r1, sp, #216, 10 @ 0x36000000 │ │ │ │ + addseq lr, fp, #248, 20 @ 0xf8000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 45a24 <__cxa_atexit@plt+0x39274> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 45a2c <__cxa_atexit@plt+0x3927c> │ │ │ │ + ldr lr, [pc, #88] @ 45a40 <__cxa_atexit@plt+0x39290> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ 45a44 <__cxa_atexit@plt+0x39294> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add sl, r7, #16 │ │ │ │ + ldm sl, {r0, r2, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + ldr r8, [pc, #56] @ 45a48 <__cxa_atexit@plt+0x39298> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + add lr, r9, #16 │ │ │ │ + stm lr, {r0, r2, sl} │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + b 45a34 <__cxa_atexit@plt+0x39284> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 47d28 <__cxa_atexit@plt+0x3b578> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + adcseq r1, sp, #96, 10 @ 0x18000000 │ │ │ │ + rsbeq r7, r8, #7798784 @ 0x770000 │ │ │ │ + addseq lr, fp, #88, 20 @ 0x58000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 45ac8 <__cxa_atexit@plt+0x39318> │ │ │ │ + ldr lr, [pc, #96] @ 45ad8 <__cxa_atexit@plt+0x39328> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, r7, #3 │ │ │ │ + ldm r9, {r1, r2, r9} │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #76] @ 45adc <__cxa_atexit@plt+0x3932c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #68] @ 45ae0 <__cxa_atexit@plt+0x39330> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq pc, ip, #184, 4 @ 0x8000000b │ │ │ │ - adcseq pc, ip, #180, 4 @ 0x4000000b │ │ │ │ - addseq lr, fp, #132, 10 @ 0x21000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 47d64 <__cxa_atexit@plt+0x3b5b4> │ │ │ │ - ldr r3, [pc, #40] @ 47d7c <__cxa_atexit@plt+0x3b5cc> │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + adcseq r1, sp, #188, 10 @ 0x2f000000 │ │ │ │ + adcseq r1, sp, #176, 8 @ 0xb0000000 │ │ │ │ + addseq lr, fp, #196, 18 @ 0x310000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 45b34 <__cxa_atexit@plt+0x39384> │ │ │ │ + ldr r2, [pc, #56] @ 45b40 <__cxa_atexit@plt+0x39390> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 45b44 <__cxa_atexit@plt+0x39394> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 47d80 <__cxa_atexit@plt+0x3b5d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 45b48 <__cxa_atexit@plt+0x39398> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq pc, ip, #72, 4 @ 0x80000004 │ │ │ │ - addseq lr, fp, #48, 10 @ 0xc000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq r1, sp, #28, 10 @ 0x7000000 │ │ │ │ + adcseq r1, sp, #212, 6 @ 0x50000003 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq lr, fp, #68, 18 @ 0x110000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 47dbc <__cxa_atexit@plt+0x3b60c> │ │ │ │ - ldr r3, [pc, #40] @ 47dd4 <__cxa_atexit@plt+0x3b624> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 47dd8 <__cxa_atexit@plt+0x3b628> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bcc 45bac <__cxa_atexit@plt+0x393fc> │ │ │ │ + ldr r3, [pc, #48] @ 45bbc <__cxa_atexit@plt+0x3940c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 45bc0 <__cxa_atexit@plt+0x39410> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq pc, ip, #240, 2 @ 0x3c │ │ │ │ - addseq lr, fp, #216, 8 @ 0xd8000000 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq r1, sp, #152, 8 @ 0x98000000 │ │ │ │ + addseq lr, fp, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 47e4c <__cxa_atexit@plt+0x3b69c> │ │ │ │ - ldr r7, [pc, #96] @ 47e5c <__cxa_atexit@plt+0x3b6ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 47e30 <__cxa_atexit@plt+0x3b680> │ │ │ │ - ldr r2, [pc, #80] @ 47e60 <__cxa_atexit@plt+0x3b6b0> │ │ │ │ + bhi 45c88 <__cxa_atexit@plt+0x394d8> │ │ │ │ + ldr r2, [pc, #188] @ 45ca4 <__cxa_atexit@plt+0x394f4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - str r2, [r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 47e40 <__cxa_atexit@plt+0x3b690> │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + beq 45c70 <__cxa_atexit@plt+0x394c0> │ │ │ │ + ldr r2, [pc, #160] @ 45ca8 <__cxa_atexit@plt+0x394f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 45c7c <__cxa_atexit@plt+0x394cc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 45c90 <__cxa_atexit@plt+0x394e0> │ │ │ │ + ldr ip, [pc, #112] @ 45cac <__cxa_atexit@plt+0x394fc> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 45cb0 <__cxa_atexit@plt+0x39500> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 47e64 <__cxa_atexit@plt+0x3b6b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - addseq pc, fp, #96, 22 @ 0x18000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 47ea4 <__cxa_atexit@plt+0x3b6f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq lr, fp, #244, 14 @ 0x3d00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 45d4c <__cxa_atexit@plt+0x3959c> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 47e9c <__cxa_atexit@plt+0x3b6ec> │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ + beq 45d2c <__cxa_atexit@plt+0x3957c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 45d38 <__cxa_atexit@plt+0x39588> │ │ │ │ + ldr lr, [pc, #84] @ 45d50 <__cxa_atexit@plt+0x395a0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 45d54 <__cxa_atexit@plt+0x395a4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq lr, fp, #80, 14 @ 0x1400000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 45db0 <__cxa_atexit@plt+0x39600> │ │ │ │ + ldr r2, [pc, #60] @ 45dbc <__cxa_atexit@plt+0x3960c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 45dc0 <__cxa_atexit@plt+0x39610> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq lr, fp, #204, 12 @ 0xcc00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 45bd4 <__cxa_atexit@plt+0x39424> │ │ │ │ + addseq lr, fp, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 47f34 <__cxa_atexit@plt+0x3b784> │ │ │ │ - ldr r7, [pc, #96] @ 47f44 <__cxa_atexit@plt+0x3b794> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 47f18 <__cxa_atexit@plt+0x3b768> │ │ │ │ - ldr r2, [pc, #80] @ 47f48 <__cxa_atexit@plt+0x3b798> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 45e40 <__cxa_atexit@plt+0x39690> │ │ │ │ + ldr r2, [pc, #48] @ 45e50 <__cxa_atexit@plt+0x396a0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 47f28 <__cxa_atexit@plt+0x3b778> │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 47f4c <__cxa_atexit@plt+0x3b79c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - addseq pc, fp, #124, 20 @ 0x7c000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 47f8c <__cxa_atexit@plt+0x3b7dc> │ │ │ │ + ldr r3, [pc, #44] @ 45e54 <__cxa_atexit@plt+0x396a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 47f84 <__cxa_atexit@plt+0x3b7d4> │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + rsbeq r7, r8, #-50331648 @ 0xfd000000 │ │ │ │ + addseq lr, fp, #80, 12 @ 0x5000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 45ea4 <__cxa_atexit@plt+0x396f4> │ │ │ │ + ldr r1, [pc, #52] @ 45eb4 <__cxa_atexit@plt+0x39704> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #36] @ 45eb8 <__cxa_atexit@plt+0x39708> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 45bd4 <__cxa_atexit@plt+0x39424> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + adcseq r1, sp, #200, 2 @ 0x32 │ │ │ │ + adcseq r1, sp, #184 @ 0xb8 │ │ │ │ + addseq lr, fp, #236, 10 @ 0x3b000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4801c <__cxa_atexit@plt+0x3b86c> │ │ │ │ - ldr r7, [pc, #96] @ 4802c <__cxa_atexit@plt+0x3b87c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 48000 <__cxa_atexit@plt+0x3b850> │ │ │ │ - ldr r2, [pc, #80] @ 48030 <__cxa_atexit@plt+0x3b880> │ │ │ │ + bhi 45f20 <__cxa_atexit@plt+0x39770> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 45f2c <__cxa_atexit@plt+0x3977c> │ │ │ │ + ldr r2, [pc, #76] @ 45f3c <__cxa_atexit@plt+0x3978c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 48010 <__cxa_atexit@plt+0x3b860> │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #72] @ 45f40 <__cxa_atexit@plt+0x39790> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ 45f44 <__cxa_atexit@plt+0x39794> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 48034 <__cxa_atexit@plt+0x3b884> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - addseq pc, fp, #152, 18 @ 0x260000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 48074 <__cxa_atexit@plt+0x3b8c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 4806c <__cxa_atexit@plt+0x3b8bc> │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + adcseq r1, sp, #88 @ 0x58 │ │ │ │ + rsbeq r7, r8, #419430400 @ 0x19000000 │ │ │ │ + addseq lr, fp, #92, 10 @ 0x17000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 48104 <__cxa_atexit@plt+0x3b954> │ │ │ │ - ldr r7, [pc, #96] @ 48114 <__cxa_atexit@plt+0x3b964> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 480e8 <__cxa_atexit@plt+0x3b938> │ │ │ │ - ldr r2, [pc, #80] @ 48118 <__cxa_atexit@plt+0x3b968> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 45fb0 <__cxa_atexit@plt+0x39800> │ │ │ │ + ldr r2, [pc, #76] @ 45fc0 <__cxa_atexit@plt+0x39810> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 480f8 <__cxa_atexit@plt+0x3b948> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #72] @ 45fc4 <__cxa_atexit@plt+0x39814> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ 45fc8 <__cxa_atexit@plt+0x39818> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + adcseq r1, sp, #208 @ 0xd0 │ │ │ │ + adcseq r0, sp, #184, 30 @ 0x2e0 │ │ │ │ + addseq lr, fp, #220, 8 @ 0xdc000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4601c <__cxa_atexit@plt+0x3986c> │ │ │ │ + ldr r2, [pc, #56] @ 46028 <__cxa_atexit@plt+0x39878> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 4602c <__cxa_atexit@plt+0x3987c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 46030 <__cxa_atexit@plt+0x39880> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 4811c <__cxa_atexit@plt+0x3b96c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - addseq pc, fp, #180, 16 @ 0xb40000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq r1, sp, #52 @ 0x34 │ │ │ │ + adcseq r0, sp, #236, 28 @ 0xec0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 4815c <__cxa_atexit@plt+0x3b9ac> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq lr, fp, #92, 8 @ 0x5c000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 46094 <__cxa_atexit@plt+0x398e4> │ │ │ │ + ldr r3, [pc, #48] @ 460a4 <__cxa_atexit@plt+0x398f4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 48154 <__cxa_atexit@plt+0x3b9a4> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 460a8 <__cxa_atexit@plt+0x398f8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq r0, sp, #176, 30 @ 0x2c0 │ │ │ │ + addseq lr, fp, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 481ec <__cxa_atexit@plt+0x3ba3c> │ │ │ │ - ldr r7, [pc, #96] @ 481fc <__cxa_atexit@plt+0x3ba4c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 481d0 <__cxa_atexit@plt+0x3ba20> │ │ │ │ - ldr r2, [pc, #80] @ 48200 <__cxa_atexit@plt+0x3ba50> │ │ │ │ + bhi 46170 <__cxa_atexit@plt+0x399c0> │ │ │ │ + ldr r2, [pc, #188] @ 4618c <__cxa_atexit@plt+0x399dc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 481e0 <__cxa_atexit@plt+0x3ba30> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 46158 <__cxa_atexit@plt+0x399a8> │ │ │ │ + ldr r2, [pc, #160] @ 46190 <__cxa_atexit@plt+0x399e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 46164 <__cxa_atexit@plt+0x399b4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 46178 <__cxa_atexit@plt+0x399c8> │ │ │ │ + ldr ip, [pc, #112] @ 46194 <__cxa_atexit@plt+0x399e4> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 46198 <__cxa_atexit@plt+0x399e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 48204 <__cxa_atexit@plt+0x3ba54> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - addseq pc, fp, #208, 14 @ 0x3400000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 48244 <__cxa_atexit@plt+0x3ba94> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq lr, fp, #12, 6 @ 0x30000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 46234 <__cxa_atexit@plt+0x39a84> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 4823c <__cxa_atexit@plt+0x3ba8c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ + beq 46214 <__cxa_atexit@plt+0x39a64> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 46220 <__cxa_atexit@plt+0x39a70> │ │ │ │ + ldr lr, [pc, #84] @ 46238 <__cxa_atexit@plt+0x39a88> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 4623c <__cxa_atexit@plt+0x39a8c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq lr, fp, #104, 4 @ 0x80000006 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 46298 <__cxa_atexit@plt+0x39ae8> │ │ │ │ + ldr r2, [pc, #60] @ 462a4 <__cxa_atexit@plt+0x39af4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 462a8 <__cxa_atexit@plt+0x39af8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq lr, fp, #228, 2 @ 0x39 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 460bc <__cxa_atexit@plt+0x3990c> │ │ │ │ + addseq lr, fp, #200, 2 @ 0x32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 482c4 <__cxa_atexit@plt+0x3bb14> │ │ │ │ - ldr r3, [pc, #40] @ 482dc <__cxa_atexit@plt+0x3bb2c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 482e0 <__cxa_atexit@plt+0x3bb30> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ + bcc 46328 <__cxa_atexit@plt+0x39b78> │ │ │ │ + ldr r2, [pc, #48] @ 46338 <__cxa_atexit@plt+0x39b88> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #44] @ 4633c <__cxa_atexit@plt+0x39b8c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq lr, ip, #196, 28 @ 0xc40 │ │ │ │ - addseq pc, fp, #28, 14 @ 0x700000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + rsbeq r7, r8, #31 │ │ │ │ + addseq lr, fp, #104, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 4831c <__cxa_atexit@plt+0x3bb6c> │ │ │ │ - ldr r3, [pc, #40] @ 48334 <__cxa_atexit@plt+0x3bb84> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 48338 <__cxa_atexit@plt+0x3bb88> │ │ │ │ - add r7, pc, r7 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4638c <__cxa_atexit@plt+0x39bdc> │ │ │ │ + ldr r1, [pc, #52] @ 4639c <__cxa_atexit@plt+0x39bec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #36] @ 463a0 <__cxa_atexit@plt+0x39bf0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 460bc <__cxa_atexit@plt+0x3990c> │ │ │ │ mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq lr, ip, #108, 28 @ 0x6c0 │ │ │ │ - addseq pc, fp, #196, 12 @ 0xc400000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 483ac <__cxa_atexit@plt+0x3bbfc> │ │ │ │ - ldr r3, [pc, #96] @ 483bc <__cxa_atexit@plt+0x3bc0c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 48384 <__cxa_atexit@plt+0x3bbd4> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 48398 <__cxa_atexit@plt+0x3bbe8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + adcseq r0, sp, #224, 24 @ 0xe000 │ │ │ │ + adcseq r0, sp, #208, 22 @ 0x34000 │ │ │ │ + addseq lr, fp, #4, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 46408 <__cxa_atexit@plt+0x39c58> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 46414 <__cxa_atexit@plt+0x39c64> │ │ │ │ + ldr r2, [pc, #76] @ 46424 <__cxa_atexit@plt+0x39c74> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 46428 <__cxa_atexit@plt+0x39c78> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ 4642c <__cxa_atexit@plt+0x39c7c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 483c4 <__cxa_atexit@plt+0x3bc14> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 483c0 <__cxa_atexit@plt+0x3bc10> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + adcseq r0, sp, #112, 22 @ 0x1c000 │ │ │ │ + rsbeq r6, r8, #59, 30 @ 0xec │ │ │ │ + addseq lr, fp, #116 @ 0x74 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 46498 <__cxa_atexit@plt+0x39ce8> │ │ │ │ + ldr r2, [pc, #76] @ 464a8 <__cxa_atexit@plt+0x39cf8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 464ac <__cxa_atexit@plt+0x39cfc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ 464b0 <__cxa_atexit@plt+0x39d00> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 483c8 <__cxa_atexit@plt+0x3bc18> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - adcseq lr, ip, #96, 24 @ 0x6000 │ │ │ │ - adcseq lr, ip, #232, 22 @ 0x3a000 │ │ │ │ - addseq pc, fp, #60, 12 @ 0x3c00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 48400 <__cxa_atexit@plt+0x3bc50> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 48404 <__cxa_atexit@plt+0x3bc54> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - adcseq lr, ip, #152, 22 @ 0x26000 │ │ │ │ - adcseq lr, ip, #28, 24 @ 0x1c00 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + adcseq r0, sp, #232, 22 @ 0x3a000 │ │ │ │ + adcseq r0, sp, #208, 20 @ 0xd0000 │ │ │ │ + addseq lr, fp, #20, 2 │ │ │ │ + andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 48478 <__cxa_atexit@plt+0x3bcc8> │ │ │ │ - ldr r3, [pc, #96] @ 48488 <__cxa_atexit@plt+0x3bcd8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 48450 <__cxa_atexit@plt+0x3bca0> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 48464 <__cxa_atexit@plt+0x3bcb4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 48490 <__cxa_atexit@plt+0x3bce0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 4848c <__cxa_atexit@plt+0x3bcdc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 48494 <__cxa_atexit@plt+0x3bce4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - adcseq lr, ip, #8, 22 @ 0x2000 │ │ │ │ - adcseq lr, ip, #168, 22 @ 0x2a000 │ │ │ │ - addseq pc, fp, #116, 10 @ 0x1d000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 484cc <__cxa_atexit@plt+0x3bd1c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 484d0 <__cxa_atexit@plt+0x3bd20> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ + bhi 46860 <__cxa_atexit@plt+0x3a0b0> │ │ │ │ + and r7, r9, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - adcseq lr, ip, #88, 22 @ 0x16000 │ │ │ │ - adcseq lr, ip, #196, 20 @ 0xc4000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 48538 <__cxa_atexit@plt+0x3bd88> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 48540 <__cxa_atexit@plt+0x3bd90> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq lr, ip, #40, 20 @ 0x28000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 485b4 <__cxa_atexit@plt+0x3be04> │ │ │ │ - ldr r3, [pc, #68] @ 485cc <__cxa_atexit@plt+0x3be1c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 485d0 <__cxa_atexit@plt+0x3be20> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str sl, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - str r2, [r7, #16] │ │ │ │ - str r7, [r7, #20] │ │ │ │ - sub r3, r6, #3 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #24] @ 485d4 <__cxa_atexit@plt+0x3be24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - addseq pc, fp, #68, 8 @ 0x44000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - b 3eb77c <__cxa_atexit@plt+0x3defcc> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 48630 <__cxa_atexit@plt+0x3be80> │ │ │ │ - ldr r3, [pc, #48] @ 48648 <__cxa_atexit@plt+0x3be98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, sl} │ │ │ │ - str r9, [r7, #12] │ │ │ │ - sub r3, r6, #7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #20] @ 4864c <__cxa_atexit@plt+0x3be9c> │ │ │ │ + beq 46598 <__cxa_atexit@plt+0x39de8> │ │ │ │ + cmp r7, #3 │ │ │ │ + bne 46608 <__cxa_atexit@plt+0x39e58> │ │ │ │ + bic r7, r9, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r3, [r7, #-2] │ │ │ │ + mov r7, r5 │ │ │ │ + str r8, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + sub r3, r3, #3 │ │ │ │ + cmp r3, #9 │ │ │ │ + bhi 4676c <__cxa_atexit@plt+0x39fbc> │ │ │ │ + add r2, pc, #4 │ │ │ │ + ldr r3, [r2, r3, lsl #2] │ │ │ │ + add pc, r2, r3 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r4, ror #3 │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, ip, asr #4 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0x000002b4 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 468ac <__cxa_atexit@plt+0x3a0fc> │ │ │ │ + ldr lr, [pc, #960] @ 46918 <__cxa_atexit@plt+0x3a168> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r1, [pc, #948] @ 4691c <__cxa_atexit@plt+0x3a16c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #12]! │ │ │ │ + str r7, [r2, #8] │ │ │ │ + str r1, [r2, #-8] │ │ │ │ + str r0, [r2, #-4] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + sub r1, r3, #27 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 46820 <__cxa_atexit@plt+0x3a070> │ │ │ │ + ldr lr, [pc, #912] @ 46924 <__cxa_atexit@plt+0x3a174> │ │ │ │ + add lr, pc, lr │ │ │ │ + b 465f0 <__cxa_atexit@plt+0x39e40> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 46870 <__cxa_atexit@plt+0x3a0c0> │ │ │ │ + ldr lr, [pc, #828] @ 468f0 <__cxa_atexit@plt+0x3a140> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r9, #2] │ │ │ │ + ldr r0, [r9, #6] │ │ │ │ + ldr r7, [pc, #816] @ 468f4 <__cxa_atexit@plt+0x3a144> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #12]! │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r7, [r2, #-8] │ │ │ │ + str r1, [r2, #-4] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + sub r1, r3, #27 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 46618 <__cxa_atexit@plt+0x39e68> │ │ │ │ + ldr lr, [pc, #780] @ 468fc <__cxa_atexit@plt+0x3a14c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - addseq pc, fp, #204, 6 @ 0x30000003 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 486b0 <__cxa_atexit@plt+0x3bf00> │ │ │ │ - ldr r3, [pc, #60] @ 486c0 <__cxa_atexit@plt+0x3bf10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 486a0 <__cxa_atexit@plt+0x3bef0> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 473bc <__cxa_atexit@plt+0x3ac0c> │ │ │ │ + ldr lr, [pc, #728] @ 468f8 <__cxa_atexit@plt+0x3a148> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 486c4 <__cxa_atexit@plt+0x3bf14> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq pc, fp, #84, 6 @ 0x50000001 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 48730 <__cxa_atexit@plt+0x3bf80> │ │ │ │ - ldr r3, [pc, #60] @ 48740 <__cxa_atexit@plt+0x3bf90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 48720 <__cxa_atexit@plt+0x3bf70> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + mov r7, fp │ │ │ │ + b 46da4 <__cxa_atexit@plt+0x3a5f4> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 46890 <__cxa_atexit@plt+0x3a0e0> │ │ │ │ + ldr r2, [pc, #772] @ 46964 <__cxa_atexit@plt+0x3a1b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + sub r2, r3, #11 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 46808 <__cxa_atexit@plt+0x3a058> │ │ │ │ + ldr r1, [pc, #748] @ 4696c <__cxa_atexit@plt+0x3a1bc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 4684c <__cxa_atexit@plt+0x3a09c> │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 48744 <__cxa_atexit@plt+0x3bf94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq pc, fp, #216, 4 @ 0x8000000d │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 487b0 <__cxa_atexit@plt+0x3c000> │ │ │ │ - ldr r3, [pc, #60] @ 487c0 <__cxa_atexit@plt+0x3c010> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 487a0 <__cxa_atexit@plt+0x3bff0> │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + mov r7, fp │ │ │ │ + b 46f58 <__cxa_atexit@plt+0x3a7a8> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 468a0 <__cxa_atexit@plt+0x3a0f0> │ │ │ │ + ldr lr, [pc, #640] @ 4692c <__cxa_atexit@plt+0x3a17c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r1, [pc, #628] @ 46930 <__cxa_atexit@plt+0x3a180> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #12]! │ │ │ │ + str r7, [r2, #8] │ │ │ │ + str r1, [r2, #-8] │ │ │ │ + str r0, [r2, #-4] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + sub r1, r3, #27 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 46814 <__cxa_atexit@plt+0x3a064> │ │ │ │ + ldr lr, [pc, #592] @ 46938 <__cxa_atexit@plt+0x3a188> │ │ │ │ + add lr, pc, lr │ │ │ │ + b 465f0 <__cxa_atexit@plt+0x39e40> │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 487c4 <__cxa_atexit@plt+0x3c014> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq pc, fp, #92, 4 @ 0xc0000005 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 48830 <__cxa_atexit@plt+0x3c080> │ │ │ │ - ldr r3, [pc, #60] @ 48840 <__cxa_atexit@plt+0x3c090> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 48820 <__cxa_atexit@plt+0x3c070> │ │ │ │ - ldr r7, [r8, #15] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + mov r7, fp │ │ │ │ + b 46aa8 <__cxa_atexit@plt+0x3a2f8> │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 48844 <__cxa_atexit@plt+0x3c094> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq pc, fp, #224, 2 @ 0x38 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 488b0 <__cxa_atexit@plt+0x3c100> │ │ │ │ - ldr r3, [pc, #60] @ 488c0 <__cxa_atexit@plt+0x3c110> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 488a0 <__cxa_atexit@plt+0x3c0f0> │ │ │ │ - ldr r7, [r8, #19] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + mov r7, fp │ │ │ │ + b 47040 <__cxa_atexit@plt+0x3a890> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 468b8 <__cxa_atexit@plt+0x3a108> │ │ │ │ + ldr lr, [pc, #544] @ 46940 <__cxa_atexit@plt+0x3a190> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r1, [pc, #532] @ 46944 <__cxa_atexit@plt+0x3a194> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #12]! │ │ │ │ + str r7, [r2, #8] │ │ │ │ + str r1, [r2, #-8] │ │ │ │ + str r0, [r2, #-4] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + sub r1, r3, #27 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 4682c <__cxa_atexit@plt+0x3a07c> │ │ │ │ + ldr lr, [pc, #496] @ 4694c <__cxa_atexit@plt+0x3a19c> │ │ │ │ + add lr, pc, lr │ │ │ │ + b 465f0 <__cxa_atexit@plt+0x39e40> │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, fp │ │ │ │ + b 46bc0 <__cxa_atexit@plt+0x3a410> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 468c4 <__cxa_atexit@plt+0x3a114> │ │ │ │ + ldr lr, [pc, #380] @ 46904 <__cxa_atexit@plt+0x3a154> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r1, [pc, #368] @ 46908 <__cxa_atexit@plt+0x3a158> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #12]! │ │ │ │ + str r7, [r2, #8] │ │ │ │ + str r1, [r2, #-8] │ │ │ │ + str r0, [r2, #-4] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + sub r1, r3, #27 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 46838 <__cxa_atexit@plt+0x3a088> │ │ │ │ + ldr lr, [pc, #332] @ 46910 <__cxa_atexit@plt+0x3a160> │ │ │ │ + add lr, pc, lr │ │ │ │ + b 465f0 <__cxa_atexit@plt+0x39e40> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 468e0 <__cxa_atexit@plt+0x3a130> │ │ │ │ + ldr r2, [pc, #368] @ 46954 <__cxa_atexit@plt+0x3a1a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + sub r2, r3, #11 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 46844 <__cxa_atexit@plt+0x3a094> │ │ │ │ + ldr r1, [pc, #344] @ 4695c <__cxa_atexit@plt+0x3a1ac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 4684c <__cxa_atexit@plt+0x3a09c> │ │ │ │ + ldr r1, [pc, #344] @ 46968 <__cxa_atexit@plt+0x3a1b8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 4684c <__cxa_atexit@plt+0x3a09c> │ │ │ │ + ldr lr, [pc, #280] @ 46934 <__cxa_atexit@plt+0x3a184> │ │ │ │ + add lr, pc, lr │ │ │ │ + b 46620 <__cxa_atexit@plt+0x39e70> │ │ │ │ + ldr lr, [pc, #248] @ 46920 <__cxa_atexit@plt+0x3a170> │ │ │ │ + add lr, pc, lr │ │ │ │ + b 46620 <__cxa_atexit@plt+0x39e70> │ │ │ │ + ldr lr, [pc, #276] @ 46948 <__cxa_atexit@plt+0x3a198> │ │ │ │ + add lr, pc, lr │ │ │ │ + b 46620 <__cxa_atexit@plt+0x39e70> │ │ │ │ + ldr lr, [pc, #204] @ 4690c <__cxa_atexit@plt+0x3a15c> │ │ │ │ + add lr, pc, lr │ │ │ │ + b 46620 <__cxa_atexit@plt+0x39e70> │ │ │ │ + ldr r1, [pc, #268] @ 46958 <__cxa_atexit@plt+0x3a1a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 488c4 <__cxa_atexit@plt+0x3c114> │ │ │ │ + ldr r7, [pc, #268] @ 46974 <__cxa_atexit@plt+0x3a1c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq pc, fp, #100, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 48930 <__cxa_atexit@plt+0x3c180> │ │ │ │ - ldr r3, [pc, #60] @ 48940 <__cxa_atexit@plt+0x3c190> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 48920 <__cxa_atexit@plt+0x3c170> │ │ │ │ - ldr r7, [r8, #23] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 48944 <__cxa_atexit@plt+0x3c194> │ │ │ │ + ldr r7, [pc, #136] @ 46900 <__cxa_atexit@plt+0x3a150> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq pc, fp, #232 @ 0xe8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldr r6, [pc, #216] @ 46970 <__cxa_atexit@plt+0x3a1c0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #16 │ │ │ │ + b 468d0 <__cxa_atexit@plt+0x3a120> │ │ │ │ + ldr r6, [pc, #148] @ 4693c <__cxa_atexit@plt+0x3a18c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b 468cc <__cxa_atexit@plt+0x3a11c> │ │ │ │ + ldr r6, [pc, #116] @ 46928 <__cxa_atexit@plt+0x3a178> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b 468cc <__cxa_atexit@plt+0x3a11c> │ │ │ │ + ldr r6, [pc, #144] @ 46950 <__cxa_atexit@plt+0x3a1a0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b 468cc <__cxa_atexit@plt+0x3a11c> │ │ │ │ + ldr r6, [pc, #72] @ 46914 <__cxa_atexit@plt+0x3a164> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-12]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldr r6, [pc, #120] @ 46960 <__cxa_atexit@plt+0x3a1b0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #16 │ │ │ │ + b 468d0 <__cxa_atexit@plt+0x3a120> │ │ │ │ + @ instruction: 0xffff9c3c │ │ │ │ + @ instruction: 0xffff9a18 │ │ │ │ + @ instruction: 0xffff9d20 │ │ │ │ + @ instruction: 0xffff9f60 │ │ │ │ + andeq r0, r0, r0, lsl #21 │ │ │ │ + @ instruction: 0xffffa148 │ │ │ │ + @ instruction: 0xffff9f24 │ │ │ │ + @ instruction: 0xffffa1e0 │ │ │ │ + @ instruction: 0xffffa46c │ │ │ │ + andeq r0, r0, r0, ror #18 │ │ │ │ + @ instruction: 0xffffaa58 │ │ │ │ + @ instruction: 0xffffa834 │ │ │ │ + @ instruction: 0xffffa8b0 │ │ │ │ + @ instruction: 0xffffad54 │ │ │ │ + andeq r0, r0, ip, lsr #17 │ │ │ │ + @ instruction: 0xffffc60c │ │ │ │ + @ instruction: 0xffffc3e8 │ │ │ │ + @ instruction: 0xffffc5ec │ │ │ │ + @ instruction: 0xffffc930 │ │ │ │ + andeq r0, r0, ip, ror #11 │ │ │ │ + @ instruction: 0xffffd55c │ │ │ │ + @ instruction: 0xffffd338 │ │ │ │ + @ instruction: 0xffffd598 │ │ │ │ + @ instruction: 0xffffd880 │ │ │ │ + andeq r0, r0, r0, lsr #8 │ │ │ │ + @ instruction: 0xfffff3ec │ │ │ │ + @ instruction: 0xfffff5b4 │ │ │ │ + @ instruction: 0xfffff750 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + @ instruction: 0xfffffa58 │ │ │ │ + @ instruction: 0xfffffad8 │ │ │ │ + @ instruction: 0xfffffdbc │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + addseq sp, fp, #100, 26 @ 0x1900 │ │ │ │ + addseq sp, fp, #48, 22 @ 0xc000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 469e8 <__cxa_atexit@plt+0x3a238> │ │ │ │ + ldr r2, [pc, #92] @ 46a00 <__cxa_atexit@plt+0x3a250> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r2, r6, #11 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble 469d0 <__cxa_atexit@plt+0x3a220> │ │ │ │ + ldr r1, [pc, #60] @ 46a08 <__cxa_atexit@plt+0x3a258> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 469d8 <__cxa_atexit@plt+0x3a228> │ │ │ │ + ldr r1, [pc, #44] @ 46a04 <__cxa_atexit@plt+0x3a254> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 489b0 <__cxa_atexit@plt+0x3c200> │ │ │ │ - ldr r3, [pc, #60] @ 489c0 <__cxa_atexit@plt+0x3c210> │ │ │ │ + ldr r3, [pc, #28] @ 46a0c <__cxa_atexit@plt+0x3a25c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 489a0 <__cxa_atexit@plt+0x3c1f0> │ │ │ │ - ldr r7, [r8, #27] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 489c4 <__cxa_atexit@plt+0x3c214> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq pc, fp, #108 @ 0x6c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffff714 │ │ │ │ + @ instruction: 0xfffff910 │ │ │ │ + @ instruction: 0xfffffa70 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + addseq sp, fp, #152, 20 @ 0x98000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 46a80 <__cxa_atexit@plt+0x3a2d0> │ │ │ │ + ldr r2, [pc, #92] @ 46a98 <__cxa_atexit@plt+0x3a2e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r2, r6, #11 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble 46a68 <__cxa_atexit@plt+0x3a2b8> │ │ │ │ + ldr r1, [pc, #60] @ 46aa0 <__cxa_atexit@plt+0x3a2f0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 46a70 <__cxa_atexit@plt+0x3a2c0> │ │ │ │ + ldr r1, [pc, #44] @ 46a9c <__cxa_atexit@plt+0x3a2ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 48a30 <__cxa_atexit@plt+0x3c280> │ │ │ │ - ldr r3, [pc, #60] @ 48a40 <__cxa_atexit@plt+0x3c290> │ │ │ │ + ldr r3, [pc, #28] @ 46aa4 <__cxa_atexit@plt+0x3a2f4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 48a20 <__cxa_atexit@plt+0x3c270> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 48a44 <__cxa_atexit@plt+0x3c294> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffff194 │ │ │ │ + @ instruction: 0xfffff390 │ │ │ │ + @ instruction: 0xfffff4f0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + mov fp, r7 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 46b70 <__cxa_atexit@plt+0x3a3c0> │ │ │ │ + ldr lr, [pc, #188] @ 46b88 <__cxa_atexit@plt+0x3a3d8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + ldr r7, [r7, #13] │ │ │ │ + ldr r9, [r5], #8 │ │ │ │ + mov r3, r2 │ │ │ │ + str lr, [r3, #12]! │ │ │ │ + ldr lr, [pc, #156] @ 46b8c <__cxa_atexit@plt+0x3a3dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r3, #28] │ │ │ │ + ldr r7, [pc, #148] @ 46b90 <__cxa_atexit@plt+0x3a3e0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq lr, fp, #240, 30 @ 0x3c0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 48ab0 <__cxa_atexit@plt+0x3c300> │ │ │ │ - ldr r3, [pc, #60] @ 48ac0 <__cxa_atexit@plt+0x3c310> │ │ │ │ + ldr sl, [pc, #144] @ 46b94 <__cxa_atexit@plt+0x3a3e4> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + mov r0, r3 │ │ │ │ + str sl, [r0, #20]! │ │ │ │ + sub r7, r6, #15 │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + sub lr, r6, #55 @ 0x37 │ │ │ │ + cmp r9, #10 │ │ │ │ + ble 46b4c <__cxa_atexit@plt+0x3a39c> │ │ │ │ + ldr r8, [pc, #100] @ 46b9c <__cxa_atexit@plt+0x3a3ec> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r8, [r2, #44] @ 0x2c │ │ │ │ + str r0, [r2, #48] @ 0x30 │ │ │ │ + str r1, [r2, #52] @ 0x34 │ │ │ │ + b 46b64 <__cxa_atexit@plt+0x3a3b4> │ │ │ │ + ldr r8, [pc, #68] @ 46b98 <__cxa_atexit@plt+0x3a3e8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r8, [r2, #44] @ 0x2c │ │ │ │ + str r1, [r2, #48] @ 0x30 │ │ │ │ + str r0, [r2, #52] @ 0x34 │ │ │ │ + str r3, [r2, #56] @ 0x38 │ │ │ │ + str lr, [r2, #60] @ 0x3c │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #40] @ 46ba0 <__cxa_atexit@plt+0x3a3f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 48aa0 <__cxa_atexit@plt+0x3c2f0> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 48ac4 <__cxa_atexit@plt+0x3c314> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq lr, fp, #116, 30 @ 0x1d0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r2, #60 @ 0x3c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffe5fc │ │ │ │ + @ instruction: 0xffffe71c │ │ │ │ + @ instruction: 0xffffe3b8 │ │ │ │ + @ instruction: 0xffffe91c │ │ │ │ + @ instruction: 0xffffeb68 │ │ │ │ + @ instruction: 0xffffef20 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + addseq sp, fp, #40, 20 @ 0x28000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 48b28 <__cxa_atexit@plt+0x3c378> │ │ │ │ - ldr r3, [pc, #52] @ 48b38 <__cxa_atexit@plt+0x3c388> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 48b18 <__cxa_atexit@plt+0x3c368> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 48b3c <__cxa_atexit@plt+0x3c38c> │ │ │ │ + mov r7, fp │ │ │ │ + b 46aa8 <__cxa_atexit@plt+0x3a2f8> │ │ │ │ + mov fp, r7 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 46c88 <__cxa_atexit@plt+0x3a4d8> │ │ │ │ + ldr lr, [pc, #188] @ 46ca0 <__cxa_atexit@plt+0x3a4f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + ldr r7, [r7, #13] │ │ │ │ + ldr r9, [r5], #8 │ │ │ │ + mov r3, r2 │ │ │ │ + str lr, [r3, #12]! │ │ │ │ + ldr lr, [pc, #156] @ 46ca4 <__cxa_atexit@plt+0x3a4f4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r3, #28] │ │ │ │ + ldr r7, [pc, #148] @ 46ca8 <__cxa_atexit@plt+0x3a4f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq lr, fp, #0, 30 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 48b98 <__cxa_atexit@plt+0x3c3e8> │ │ │ │ - ldr r3, [pc, #52] @ 48ba8 <__cxa_atexit@plt+0x3c3f8> │ │ │ │ + ldr sl, [pc, #144] @ 46cac <__cxa_atexit@plt+0x3a4fc> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + mov r0, r3 │ │ │ │ + str sl, [r0, #20]! │ │ │ │ + sub r7, r6, #15 │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + sub lr, r6, #55 @ 0x37 │ │ │ │ + cmp r9, #10 │ │ │ │ + ble 46c64 <__cxa_atexit@plt+0x3a4b4> │ │ │ │ + ldr r8, [pc, #100] @ 46cb4 <__cxa_atexit@plt+0x3a504> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r8, [r2, #44] @ 0x2c │ │ │ │ + str r0, [r2, #48] @ 0x30 │ │ │ │ + str r1, [r2, #52] @ 0x34 │ │ │ │ + b 46c7c <__cxa_atexit@plt+0x3a4cc> │ │ │ │ + ldr r8, [pc, #68] @ 46cb0 <__cxa_atexit@plt+0x3a500> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r8, [r2, #44] @ 0x2c │ │ │ │ + str r1, [r2, #48] @ 0x30 │ │ │ │ + str r0, [r2, #52] @ 0x34 │ │ │ │ + str r3, [r2, #56] @ 0x38 │ │ │ │ + str lr, [r2, #60] @ 0x3c │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #40] @ 46cb8 <__cxa_atexit@plt+0x3a508> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 48b88 <__cxa_atexit@plt+0x3c3d8> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 48bac <__cxa_atexit@plt+0x3c3fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq lr, fp, #148, 28 @ 0x940 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + mov r2, #60 @ 0x3c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffd778 │ │ │ │ + @ instruction: 0xffffd8c0 │ │ │ │ + @ instruction: 0xffffd534 │ │ │ │ + @ instruction: 0xffffdac0 │ │ │ │ + @ instruction: 0xffffdd34 │ │ │ │ + @ instruction: 0xffffe0ec │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + addseq sp, fp, #16, 18 @ 0x40000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 48cb0 <__cxa_atexit@plt+0x3c500> │ │ │ │ - ldr r3, [pc, #60] @ 48cc0 <__cxa_atexit@plt+0x3c510> │ │ │ │ + mov r7, fp │ │ │ │ + b 46bc0 <__cxa_atexit@plt+0x3a410> │ │ │ │ + addseq sp, fp, #244, 16 @ 0xf40000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 46d78 <__cxa_atexit@plt+0x3a5c8> │ │ │ │ + ldr r8, [pc, #140] @ 46d90 <__cxa_atexit@plt+0x3a5e0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #136] @ 46d94 <__cxa_atexit@plt+0x3a5e4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + mov r3, r2 │ │ │ │ + str r8, [r3, #12]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + sub r0, r6, #27 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble 46d5c <__cxa_atexit@plt+0x3a5ac> │ │ │ │ + ldr lr, [pc, #80] @ 46d98 <__cxa_atexit@plt+0x3a5e8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5] │ │ │ │ + str lr, [r2, #24] │ │ │ │ + str r3, [r2, #28] │ │ │ │ + str r0, [r2, #32] │ │ │ │ + bx r1 │ │ │ │ + ldr lr, [pc, #60] @ 46da0 <__cxa_atexit@plt+0x3a5f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5] │ │ │ │ + str lr, [r2, #24] │ │ │ │ + str r0, [r2, #28] │ │ │ │ + str r3, [r2, #32] │ │ │ │ + bx r1 │ │ │ │ + ldr r3, [pc, #28] @ 46d9c <__cxa_atexit@plt+0x3a5ec> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 48ca0 <__cxa_atexit@plt+0x3c4f0> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 48cc4 <__cxa_atexit@plt+0x3c514> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq lr, fp, #160, 26 @ 0x2800 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 48d30 <__cxa_atexit@plt+0x3c580> │ │ │ │ - ldr r3, [pc, #60] @ 48d40 <__cxa_atexit@plt+0x3c590> │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffcf78 │ │ │ │ + @ instruction: 0xffffcd5c │ │ │ │ + @ instruction: 0xffffd294 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + @ instruction: 0xffffd068 │ │ │ │ + mov fp, r7 │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 46e44 <__cxa_atexit@plt+0x3a694> │ │ │ │ + ldr lr, [pc, #148] @ 46e5c <__cxa_atexit@plt+0x3a6ac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + ldr r9, [r7, #5] │ │ │ │ + ldr r7, [r7, #9] │ │ │ │ + ldr r8, [pc, #132] @ 46e60 <__cxa_atexit@plt+0x3a6b0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r3, r1 │ │ │ │ + str lr, [r3, #12]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + ldr r2, [r5], #8 │ │ │ │ + sub r0, r6, #31 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble 46e24 <__cxa_atexit@plt+0x3a674> │ │ │ │ + ldr lr, [pc, #88] @ 46e64 <__cxa_atexit@plt+0x3a6b4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5] │ │ │ │ + str lr, [r1, #24] │ │ │ │ + str r3, [r1, #28] │ │ │ │ + str r9, [r1, #32] │ │ │ │ + str r0, [r1, #36] @ 0x24 │ │ │ │ + bx r2 │ │ │ │ + ldr lr, [pc, #64] @ 46e6c <__cxa_atexit@plt+0x3a6bc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5] │ │ │ │ + str lr, [r1, #24] │ │ │ │ + str r9, [r1, #28] │ │ │ │ + str r3, [r1, #32] │ │ │ │ + str r0, [r1, #36] @ 0x24 │ │ │ │ + bx r2 │ │ │ │ + ldr r3, [pc, #28] @ 46e68 <__cxa_atexit@plt+0x3a6b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 48d20 <__cxa_atexit@plt+0x3c570> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 48d44 <__cxa_atexit@plt+0x3c594> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq lr, fp, #36, 26 @ 0x900 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r2, #36 @ 0x24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffc5d0 │ │ │ │ + @ instruction: 0xffffc3a8 │ │ │ │ + @ instruction: 0xffffcaec │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0xffffc7a4 │ │ │ │ + addseq sp, fp, #92, 14 @ 0x1700000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 48db0 <__cxa_atexit@plt+0x3c600> │ │ │ │ - ldr r3, [pc, #60] @ 48dc0 <__cxa_atexit@plt+0x3c610> │ │ │ │ + mov r7, fp │ │ │ │ + b 46da4 <__cxa_atexit@plt+0x3a5f4> │ │ │ │ + addseq sp, fp, #64, 14 @ 0x1000000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 46f2c <__cxa_atexit@plt+0x3a77c> │ │ │ │ + ldr r8, [pc, #140] @ 46f44 <__cxa_atexit@plt+0x3a794> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #136] @ 46f48 <__cxa_atexit@plt+0x3a798> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + mov r3, r2 │ │ │ │ + str r8, [r3, #12]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + sub r0, r6, #27 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble 46f10 <__cxa_atexit@plt+0x3a760> │ │ │ │ + ldr lr, [pc, #80] @ 46f4c <__cxa_atexit@plt+0x3a79c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5] │ │ │ │ + str lr, [r2, #24] │ │ │ │ + str r3, [r2, #28] │ │ │ │ + str r0, [r2, #32] │ │ │ │ + bx r1 │ │ │ │ + ldr lr, [pc, #60] @ 46f54 <__cxa_atexit@plt+0x3a7a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5] │ │ │ │ + str lr, [r2, #24] │ │ │ │ + str r0, [r2, #28] │ │ │ │ + str r3, [r2, #32] │ │ │ │ + bx r1 │ │ │ │ + ldr r3, [pc, #28] @ 46f50 <__cxa_atexit@plt+0x3a7a0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 48da0 <__cxa_atexit@plt+0x3c5f0> │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 48dc4 <__cxa_atexit@plt+0x3c614> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq lr, fp, #168, 24 @ 0xa800 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 48e30 <__cxa_atexit@plt+0x3c680> │ │ │ │ - ldr r3, [pc, #60] @ 48e40 <__cxa_atexit@plt+0x3c690> │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffbe00 │ │ │ │ + @ instruction: 0xffffbbe4 │ │ │ │ + @ instruction: 0xffffc11c │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + @ instruction: 0xffffbef0 │ │ │ │ + mov fp, r7 │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 46ff8 <__cxa_atexit@plt+0x3a848> │ │ │ │ + ldr lr, [pc, #148] @ 47010 <__cxa_atexit@plt+0x3a860> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + ldr r9, [r7, #5] │ │ │ │ + ldr r7, [r7, #9] │ │ │ │ + ldr r8, [pc, #132] @ 47014 <__cxa_atexit@plt+0x3a864> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r3, r1 │ │ │ │ + str lr, [r3, #12]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + ldr r2, [r5], #8 │ │ │ │ + sub r0, r6, #31 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble 46fd8 <__cxa_atexit@plt+0x3a828> │ │ │ │ + ldr lr, [pc, #88] @ 47018 <__cxa_atexit@plt+0x3a868> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5] │ │ │ │ + str lr, [r1, #24] │ │ │ │ + str r3, [r1, #28] │ │ │ │ + str r9, [r1, #32] │ │ │ │ + str r0, [r1, #36] @ 0x24 │ │ │ │ + bx r2 │ │ │ │ + ldr lr, [pc, #64] @ 47020 <__cxa_atexit@plt+0x3a870> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5] │ │ │ │ + str lr, [r1, #24] │ │ │ │ + str r9, [r1, #28] │ │ │ │ + str r3, [r1, #32] │ │ │ │ + str r0, [r1, #36] @ 0x24 │ │ │ │ + bx r2 │ │ │ │ + ldr r3, [pc, #28] @ 4701c <__cxa_atexit@plt+0x3a86c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 48e20 <__cxa_atexit@plt+0x3c670> │ │ │ │ - ldr r7, [r8, #15] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 48e44 <__cxa_atexit@plt+0x3c694> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq lr, fp, #44, 24 @ 0x2c00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r2, #36 @ 0x24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffb430 │ │ │ │ + @ instruction: 0xffffb208 │ │ │ │ + @ instruction: 0xffffb974 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0xffffb62c │ │ │ │ + addseq sp, fp, #168, 10 @ 0x2a000000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 48eb0 <__cxa_atexit@plt+0x3c700> │ │ │ │ - ldr r3, [pc, #60] @ 48ec0 <__cxa_atexit@plt+0x3c710> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 48ea0 <__cxa_atexit@plt+0x3c6f0> │ │ │ │ - ldr r7, [r8, #19] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 48ec4 <__cxa_atexit@plt+0x3c714> │ │ │ │ + mov r7, fp │ │ │ │ + b 46f58 <__cxa_atexit@plt+0x3a7a8> │ │ │ │ + mov fp, r7 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 47108 <__cxa_atexit@plt+0x3a958> │ │ │ │ + ldr lr, [pc, #188] @ 47120 <__cxa_atexit@plt+0x3a970> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + ldr r7, [r7, #13] │ │ │ │ + ldr r9, [r5], #8 │ │ │ │ + mov r3, r2 │ │ │ │ + str lr, [r3, #12]! │ │ │ │ + ldr lr, [pc, #156] @ 47124 <__cxa_atexit@plt+0x3a974> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r3, #28] │ │ │ │ + ldr r7, [pc, #148] @ 47128 <__cxa_atexit@plt+0x3a978> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq lr, fp, #176, 22 @ 0x2c000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 48f30 <__cxa_atexit@plt+0x3c780> │ │ │ │ - ldr r3, [pc, #60] @ 48f40 <__cxa_atexit@plt+0x3c790> │ │ │ │ + ldr sl, [pc, #144] @ 4712c <__cxa_atexit@plt+0x3a97c> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + mov r0, r3 │ │ │ │ + str sl, [r0, #20]! │ │ │ │ + sub r7, r6, #15 │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + sub lr, r6, #55 @ 0x37 │ │ │ │ + cmp r9, #10 │ │ │ │ + ble 470e4 <__cxa_atexit@plt+0x3a934> │ │ │ │ + ldr r8, [pc, #100] @ 47134 <__cxa_atexit@plt+0x3a984> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r8, [r2, #44] @ 0x2c │ │ │ │ + str r0, [r2, #48] @ 0x30 │ │ │ │ + str r1, [r2, #52] @ 0x34 │ │ │ │ + b 470fc <__cxa_atexit@plt+0x3a94c> │ │ │ │ + ldr r8, [pc, #68] @ 47130 <__cxa_atexit@plt+0x3a980> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r8, [r2, #44] @ 0x2c │ │ │ │ + str r1, [r2, #48] @ 0x30 │ │ │ │ + str r0, [r2, #52] @ 0x34 │ │ │ │ + str r3, [r2, #56] @ 0x38 │ │ │ │ + str lr, [r2, #60] @ 0x3c │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #40] @ 47138 <__cxa_atexit@plt+0x3a988> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 48f20 <__cxa_atexit@plt+0x3c770> │ │ │ │ - ldr r7, [r8, #23] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 48f44 <__cxa_atexit@plt+0x3c794> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq lr, fp, #52, 22 @ 0xd000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r2, #60 @ 0x3c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffa604 │ │ │ │ + @ instruction: 0xffffa74c │ │ │ │ + @ instruction: 0xffffa3c0 │ │ │ │ + @ instruction: 0xffffa94c │ │ │ │ + @ instruction: 0xffffab98 │ │ │ │ + @ instruction: 0xffffaf50 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + addseq sp, fp, #144, 8 @ 0x90000000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 48fb0 <__cxa_atexit@plt+0x3c800> │ │ │ │ - ldr r3, [pc, #60] @ 48fc0 <__cxa_atexit@plt+0x3c810> │ │ │ │ + mov r7, fp │ │ │ │ + b 47040 <__cxa_atexit@plt+0x3a890> │ │ │ │ + addseq sp, fp, #116, 8 @ 0x74000000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 471f8 <__cxa_atexit@plt+0x3aa48> │ │ │ │ + ldr r8, [pc, #140] @ 47210 <__cxa_atexit@plt+0x3aa60> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #136] @ 47214 <__cxa_atexit@plt+0x3aa64> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + mov r3, r2 │ │ │ │ + str r8, [r3, #12]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + sub r0, r6, #27 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble 471dc <__cxa_atexit@plt+0x3aa2c> │ │ │ │ + ldr lr, [pc, #80] @ 47218 <__cxa_atexit@plt+0x3aa68> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5] │ │ │ │ + str lr, [r2, #24] │ │ │ │ + str r3, [r2, #28] │ │ │ │ + str r0, [r2, #32] │ │ │ │ + bx r1 │ │ │ │ + ldr lr, [pc, #60] @ 47220 <__cxa_atexit@plt+0x3aa70> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5] │ │ │ │ + str lr, [r2, #24] │ │ │ │ + str r0, [r2, #28] │ │ │ │ + str r3, [r2, #32] │ │ │ │ + bx r1 │ │ │ │ + ldr r3, [pc, #28] @ 4721c <__cxa_atexit@plt+0x3aa6c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 48fa0 <__cxa_atexit@plt+0x3c7f0> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 48fc4 <__cxa_atexit@plt+0x3c814> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq lr, fp, #184, 20 @ 0xb8000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 49030 <__cxa_atexit@plt+0x3c880> │ │ │ │ - ldr r3, [pc, #60] @ 49040 <__cxa_atexit@plt+0x3c890> │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffff9e2c │ │ │ │ + @ instruction: 0xffff9c10 │ │ │ │ + @ instruction: 0xffffa120 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + @ instruction: 0xffff9ef4 │ │ │ │ + addseq sp, fp, #168, 6 @ 0xa0000002 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 472c4 <__cxa_atexit@plt+0x3ab14> │ │ │ │ + ldr r8, [pc, #140] @ 472dc <__cxa_atexit@plt+0x3ab2c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #136] @ 472e0 <__cxa_atexit@plt+0x3ab30> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + mov r3, r2 │ │ │ │ + str r8, [r3, #12]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + sub r0, r6, #27 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble 472a8 <__cxa_atexit@plt+0x3aaf8> │ │ │ │ + ldr lr, [pc, #80] @ 472e4 <__cxa_atexit@plt+0x3ab34> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5] │ │ │ │ + str lr, [r2, #24] │ │ │ │ + str r3, [r2, #28] │ │ │ │ + str r0, [r2, #32] │ │ │ │ + bx r1 │ │ │ │ + ldr lr, [pc, #60] @ 472ec <__cxa_atexit@plt+0x3ab3c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5] │ │ │ │ + str lr, [r2, #24] │ │ │ │ + str r0, [r2, #28] │ │ │ │ + str r3, [r2, #32] │ │ │ │ + bx r1 │ │ │ │ + ldr r3, [pc, #28] @ 472e8 <__cxa_atexit@plt+0x3ab38> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 49020 <__cxa_atexit@plt+0x3c870> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 49044 <__cxa_atexit@plt+0x3c894> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq lr, fp, #60, 20 @ 0x3c000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 490b0 <__cxa_atexit@plt+0x3c900> │ │ │ │ - ldr r3, [pc, #60] @ 490c0 <__cxa_atexit@plt+0x3c910> │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffff9680 │ │ │ │ + @ instruction: 0xffff9464 │ │ │ │ + @ instruction: 0xffff999c │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + @ instruction: 0xffff9770 │ │ │ │ + addseq sp, fp, #220, 4 @ 0xc000000d │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 47390 <__cxa_atexit@plt+0x3abe0> │ │ │ │ + ldr r8, [pc, #140] @ 473a8 <__cxa_atexit@plt+0x3abf8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #136] @ 473ac <__cxa_atexit@plt+0x3abfc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + mov r3, r2 │ │ │ │ + str r8, [r3, #12]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + sub r0, r6, #27 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble 47374 <__cxa_atexit@plt+0x3abc4> │ │ │ │ + ldr lr, [pc, #80] @ 473b0 <__cxa_atexit@plt+0x3ac00> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5] │ │ │ │ + str lr, [r2, #24] │ │ │ │ + str r3, [r2, #28] │ │ │ │ + str r0, [r2, #32] │ │ │ │ + bx r1 │ │ │ │ + ldr lr, [pc, #60] @ 473b8 <__cxa_atexit@plt+0x3ac08> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5] │ │ │ │ + str lr, [r2, #24] │ │ │ │ + str r0, [r2, #28] │ │ │ │ + str r3, [r2, #32] │ │ │ │ + bx r1 │ │ │ │ + ldr r3, [pc, #28] @ 473b4 <__cxa_atexit@plt+0x3ac04> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 490a0 <__cxa_atexit@plt+0x3c8f0> │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 490c4 <__cxa_atexit@plt+0x3c914> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq lr, fp, #192, 18 @ 0x300000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffff8ed4 │ │ │ │ + @ instruction: 0xffff8cb8 │ │ │ │ + @ instruction: 0xffff91f0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + @ instruction: 0xffff8fc4 │ │ │ │ + mov fp, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 47454 <__cxa_atexit@plt+0x3aca4> │ │ │ │ + ldr lr, [pc, #140] @ 4746c <__cxa_atexit@plt+0x3acbc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #136] @ 47470 <__cxa_atexit@plt+0x3acc0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 49130 <__cxa_atexit@plt+0x3c980> │ │ │ │ - ldr r3, [pc, #60] @ 49140 <__cxa_atexit@plt+0x3c990> │ │ │ │ + ldr r2, [r5], #8 │ │ │ │ + stmib r3, {r0, r1, lr} │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + sub r0, r6, #19 │ │ │ │ + sub r1, r6, #27 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble 47434 <__cxa_atexit@plt+0x3ac84> │ │ │ │ + ldr lr, [pc, #88] @ 47474 <__cxa_atexit@plt+0x3acc4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + bx r2 │ │ │ │ + ldr lr, [pc, #64] @ 4747c <__cxa_atexit@plt+0x3accc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + bx r2 │ │ │ │ + ldr r3, [pc, #28] @ 47478 <__cxa_atexit@plt+0x3acc8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 49120 <__cxa_atexit@plt+0x3c970> │ │ │ │ - ldr r7, [r8, #15] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 49144 <__cxa_atexit@plt+0x3c994> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq lr, fp, #68, 18 @ 0x110000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffff83f8 │ │ │ │ + @ instruction: 0xffff80f8 │ │ │ │ + @ instruction: 0xffff8a50 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0xffff8744 │ │ │ │ + addseq sp, fp, #76, 2 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r7, fp │ │ │ │ + b 473bc <__cxa_atexit@plt+0x3ac0c> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 491b0 <__cxa_atexit@plt+0x3ca00> │ │ │ │ - ldr r3, [pc, #60] @ 491c0 <__cxa_atexit@plt+0x3ca10> │ │ │ │ + bhi 47508 <__cxa_atexit@plt+0x3ad58> │ │ │ │ + ldr r3, [pc, #92] @ 47518 <__cxa_atexit@plt+0x3ad68> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ - beq 491a0 <__cxa_atexit@plt+0x3c9f0> │ │ │ │ - ldr r7, [r8, #19] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 491c4 <__cxa_atexit@plt+0x3ca14> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq lr, fp, #200, 16 @ 0xc80000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 49230 <__cxa_atexit@plt+0x3ca80> │ │ │ │ - ldr r3, [pc, #60] @ 49240 <__cxa_atexit@plt+0x3ca90> │ │ │ │ + beq 474e8 <__cxa_atexit@plt+0x3ad38> │ │ │ │ + ldr r3, [pc, #76] @ 4751c <__cxa_atexit@plt+0x3ad6c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 49220 <__cxa_atexit@plt+0x3ca70> │ │ │ │ - ldr r7, [r8, #23] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 474f8 <__cxa_atexit@plt+0x3ad48> │ │ │ │ + b 464c4 <__cxa_atexit@plt+0x39d14> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 49244 <__cxa_atexit@plt+0x3ca94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq lr, fp, #76, 16 @ 0x4c0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 492b0 <__cxa_atexit@plt+0x3cb00> │ │ │ │ - ldr r3, [pc, #60] @ 492c0 <__cxa_atexit@plt+0x3cb10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 492a0 <__cxa_atexit@plt+0x3caf0> │ │ │ │ - ldr r7, [r8, #27] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 492c4 <__cxa_atexit@plt+0x3cb14> │ │ │ │ + ldr r7, [pc, #16] @ 47520 <__cxa_atexit@plt+0x3ad70> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq lr, fp, #208, 14 @ 0x3400000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 49330 <__cxa_atexit@plt+0x3cb80> │ │ │ │ - ldr r3, [pc, #60] @ 49340 <__cxa_atexit@plt+0x3cb90> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + addseq sp, fp, #196 @ 0xc4 │ │ │ │ + addseq sp, fp, #168 @ 0xa8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ 47560 <__cxa_atexit@plt+0x3adb0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 49320 <__cxa_atexit@plt+0x3cb70> │ │ │ │ - ldr r7, [r8, #31] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 49344 <__cxa_atexit@plt+0x3cb94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq lr, fp, #84, 14 @ 0x1500000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 47554 <__cxa_atexit@plt+0x3ada4> │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 464c4 <__cxa_atexit@plt+0x39d14> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + addseq sp, fp, #104 @ 0x68 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 464c4 <__cxa_atexit@plt+0x39d14> │ │ │ │ + addseq sp, fp, #72 @ 0x48 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 493b0 <__cxa_atexit@plt+0x3cc00> │ │ │ │ - ldr r3, [pc, #60] @ 493c0 <__cxa_atexit@plt+0x3cc10> │ │ │ │ + bhi 475ec <__cxa_atexit@plt+0x3ae3c> │ │ │ │ + ldr r3, [pc, #88] @ 47600 <__cxa_atexit@plt+0x3ae50> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 493a0 <__cxa_atexit@plt+0x3cbf0> │ │ │ │ - ldr r7, [r8, #35] @ 0x23 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r9, #3 │ │ │ │ + beq 475dc <__cxa_atexit@plt+0x3ae2c> │ │ │ │ + ldr r7, [pc, #68] @ 47604 <__cxa_atexit@plt+0x3ae54> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [pc, #60] @ 47608 <__cxa_atexit@plt+0x3ae58> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r8, #0 │ │ │ │ + b 464c4 <__cxa_atexit@plt+0x39d14> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 493c4 <__cxa_atexit@plt+0x3cc14> │ │ │ │ + ldr r7, [pc, #24] @ 4760c <__cxa_atexit@plt+0x3ae5c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq lr, fp, #216, 12 @ 0xd800000 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + adcseq pc, ip, #120, 18 @ 0x1e0000 │ │ │ │ + adcseq pc, ip, #52, 18 @ 0xd0000 │ │ │ │ + addseq sp, fp, #76 @ 0x4c │ │ │ │ + addseq ip, fp, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #35] @ 0x23 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - addseq lr, fp, #212, 12 @ 0xd400000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 47644 <__cxa_atexit@plt+0x3ae94> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #20] @ 47648 <__cxa_atexit@plt+0x3ae98> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b 464c4 <__cxa_atexit@plt+0x39d14> │ │ │ │ + adcseq pc, ip, #220, 16 @ 0xdc0000 │ │ │ │ + adcseq pc, ip, #4, 18 @ 0x10000 │ │ │ │ + addseq ip, fp, #124, 30 @ 0x1f0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 49458 <__cxa_atexit@plt+0x3cca8> │ │ │ │ - ldr r3, [pc, #96] @ 49468 <__cxa_atexit@plt+0x3ccb8> │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ 47674 <__cxa_atexit@plt+0x3aec4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 49430 <__cxa_atexit@plt+0x3cc80> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 49444 <__cxa_atexit@plt+0x3cc94> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 49474 <__cxa_atexit@plt+0x3ccc4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #56] @ 49478 <__cxa_atexit@plt+0x3ccc8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 4946c <__cxa_atexit@plt+0x3ccbc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #28] @ 49470 <__cxa_atexit@plt+0x3ccc0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 4947c <__cxa_atexit@plt+0x3cccc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - addseq lr, fp, #100, 12 @ 0x6400000 │ │ │ │ - addseq lr, fp, #92, 12 @ 0x5c00000 │ │ │ │ - addseq lr, fp, #100, 12 @ 0x6400000 │ │ │ │ - addseq lr, fp, #92, 12 @ 0x5c00000 │ │ │ │ - addseq lr, fp, #116, 12 @ 0x7400000 │ │ │ │ - addseq lr, fp, #60, 12 @ 0x3c00000 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3ff6f4 <__cxa_atexit@plt+0x3f2f44> │ │ │ │ + addseq ip, fp, #228, 30 @ 0x390 │ │ │ │ + addseq ip, fp, #80, 30 @ 0x140 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 494b8 <__cxa_atexit@plt+0x3cd08> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #32] @ 494bc <__cxa_atexit@plt+0x3cd0c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, r2 │ │ │ │ - add r5, r5, #4 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r8 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 476d4 <__cxa_atexit@plt+0x3af24> │ │ │ │ + ldr r7, [pc, #72] @ 476ec <__cxa_atexit@plt+0x3af3c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r2, {r7, r9} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 476c8 <__cxa_atexit@plt+0x3af18> │ │ │ │ + ldr r7, [pc, #56] @ 476f0 <__cxa_atexit@plt+0x3af40> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r3 │ │ │ │ + b 464c4 <__cxa_atexit@plt+0x39d14> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - addseq lr, fp, #8, 12 @ 0x800000 │ │ │ │ - addseq lr, fp, #20, 12 @ 0x1400000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 49528 <__cxa_atexit@plt+0x3cd78> │ │ │ │ - ldr r3, [pc, #88] @ 49538 <__cxa_atexit@plt+0x3cd88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 49504 <__cxa_atexit@plt+0x3cd54> │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 49514 <__cxa_atexit@plt+0x3cd64> │ │ │ │ - ldr r8, [pc, #64] @ 49540 <__cxa_atexit@plt+0x3cd90> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 4951c <__cxa_atexit@plt+0x3cd6c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #32] @ 4953c <__cxa_atexit@plt+0x3cd8c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r7, [pc, #20] @ 49544 <__cxa_atexit@plt+0x3cd94> │ │ │ │ + ldr r7, [pc, #24] @ 476f4 <__cxa_atexit@plt+0x3af44> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - rsbeq r4, r8, #708837376 @ 0x2a400000 │ │ │ │ - rsbeq r4, r8, #876609536 @ 0x34400000 │ │ │ │ - addseq lr, fp, #172, 10 @ 0x2b000000 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + adcseq pc, ip, #128, 16 @ 0x800000 │ │ │ │ + addseq ip, fp, #116, 30 @ 0x1d0 │ │ │ │ + addseq ip, fp, #212, 28 @ 0xd40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 4957c <__cxa_atexit@plt+0x3cdcc> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 4771c <__cxa_atexit@plt+0x3af6c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b 464c4 <__cxa_atexit@plt+0x39d14> │ │ │ │ + adcseq pc, ip, #44, 16 @ 0x2c0000 │ │ │ │ + addseq ip, fp, #136, 26 @ 0x2200 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 47770 <__cxa_atexit@plt+0x3afc0> │ │ │ │ + ldr r2, [pc, #56] @ 4777c <__cxa_atexit@plt+0x3afcc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ 49580 <__cxa_atexit@plt+0x3cdd0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r3, r5, #8 │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r8, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 47780 <__cxa_atexit@plt+0x3afd0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 47784 <__cxa_atexit@plt+0x3afd4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - rsbeq r4, r8, #507510784 @ 0x1e400000 │ │ │ │ - rsbeq r4, r8, #423624704 @ 0x19400000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 495ec <__cxa_atexit@plt+0x3ce3c> │ │ │ │ - ldr r3, [pc, #88] @ 495fc <__cxa_atexit@plt+0x3ce4c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 495c8 <__cxa_atexit@plt+0x3ce18> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 495d8 <__cxa_atexit@plt+0x3ce28> │ │ │ │ - ldr r3, [pc, #64] @ 49604 <__cxa_atexit@plt+0x3ce54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 495e0 <__cxa_atexit@plt+0x3ce30> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 49600 <__cxa_atexit@plt+0x3ce50> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r7, [pc, #20] @ 49608 <__cxa_atexit@plt+0x3ce58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - rsbeq r4, r8, #-452984832 @ 0xe5000000 │ │ │ │ - rsbeq r4, r8, #54525952 @ 0x3400000 │ │ │ │ - addseq lr, fp, #236, 8 @ 0xec000000 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq pc, ip, #224, 16 @ 0xe00000 │ │ │ │ + adcseq pc, ip, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 49640 <__cxa_atexit@plt+0x3ce90> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ 49644 <__cxa_atexit@plt+0x3ce94> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r3, r5, #8 │ │ │ │ - and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r8, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - rsbeq r4, r8, #-1258291200 @ 0xb5000000 │ │ │ │ - rsbeq r4, r8, #-1593835520 @ 0xa1000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 4966c <__cxa_atexit@plt+0x3cebc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3eb75c <__cxa_atexit@plt+0x3defac> │ │ │ │ - addseq lr, fp, #124, 8 @ 0x7c000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 496c0 <__cxa_atexit@plt+0x3cf10> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 496c8 <__cxa_atexit@plt+0x3cf18> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 496cc <__cxa_atexit@plt+0x3cf1c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 496d0 <__cxa_atexit@plt+0x3cf20> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r1, r5, #16 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb764 <__cxa_atexit@plt+0x3defb4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq sp, ip, #188, 16 @ 0xbc0000 │ │ │ │ - adcseq sp, ip, #184, 16 @ 0xb80000 │ │ │ │ - adcseq sp, ip, #240, 16 @ 0xf00000 │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq ip, fp, #8, 26 @ 0x200 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 49730 <__cxa_atexit@plt+0x3cf80> │ │ │ │ - ldr r2, [pc, #48] @ 49740 <__cxa_atexit@plt+0x3cf90> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 49744 <__cxa_atexit@plt+0x3cf94> │ │ │ │ + bcc 477e8 <__cxa_atexit@plt+0x3b038> │ │ │ │ + ldr r3, [pc, #48] @ 477f8 <__cxa_atexit@plt+0x3b048> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ + ldr r8, [pc, #24] @ 477fc <__cxa_atexit@plt+0x3b04c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - rsbeq r4, r8, #224, 6 @ 0x80000003 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 49790 <__cxa_atexit@plt+0x3cfe0> │ │ │ │ - ldr r1, [pc, #52] @ 497a0 <__cxa_atexit@plt+0x3cff0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 497a4 <__cxa_atexit@plt+0x3cff4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r1, r7} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq sp, ip, #92, 18 @ 0x170000 │ │ │ │ - adcseq sp, ip, #204, 14 @ 0x3300000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq pc, ip, #92, 16 @ 0x5c0000 │ │ │ │ + addseq ip, fp, #164, 24 @ 0xa400 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 49808 <__cxa_atexit@plt+0x3d058> │ │ │ │ + bhi 478c4 <__cxa_atexit@plt+0x3b114> │ │ │ │ + ldr r2, [pc, #188] @ 478e0 <__cxa_atexit@plt+0x3b130> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 478ac <__cxa_atexit@plt+0x3b0fc> │ │ │ │ + ldr r2, [pc, #160] @ 478e4 <__cxa_atexit@plt+0x3b134> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 478b8 <__cxa_atexit@plt+0x3b108> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 49814 <__cxa_atexit@plt+0x3d064> │ │ │ │ - ldr r2, [pc, #76] @ 49824 <__cxa_atexit@plt+0x3d074> │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 478cc <__cxa_atexit@plt+0x3b11c> │ │ │ │ + ldr ip, [pc, #112] @ 478e8 <__cxa_atexit@plt+0x3b138> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 478ec <__cxa_atexit@plt+0x3b13c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 49828 <__cxa_atexit@plt+0x3d078> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 4982c <__cxa_atexit@plt+0x3d07c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - adcseq sp, ip, #112, 14 @ 0x1c00000 │ │ │ │ - rsbeq r4, r8, #4, 6 @ 0x10000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq ip, fp, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 47988 <__cxa_atexit@plt+0x3b1d8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 47968 <__cxa_atexit@plt+0x3b1b8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 47974 <__cxa_atexit@plt+0x3b1c4> │ │ │ │ + ldr lr, [pc, #84] @ 4798c <__cxa_atexit@plt+0x3b1dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 47990 <__cxa_atexit@plt+0x3b1e0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq ip, fp, #20, 22 @ 0x5000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 49894 <__cxa_atexit@plt+0x3d0e4> │ │ │ │ - ldr r2, [pc, #76] @ 498a4 <__cxa_atexit@plt+0x3d0f4> │ │ │ │ + bcc 479ec <__cxa_atexit@plt+0x3b23c> │ │ │ │ + ldr r2, [pc, #60] @ 479f8 <__cxa_atexit@plt+0x3b248> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 498a8 <__cxa_atexit@plt+0x3d0f8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 498ac <__cxa_atexit@plt+0x3d0fc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r1, [pc, #56] @ 479fc <__cxa_atexit@plt+0x3b24c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - adcseq sp, ip, #108, 16 @ 0x6c0000 │ │ │ │ - adcseq sp, ip, #212, 12 @ 0xd400000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 4990c <__cxa_atexit@plt+0x3d15c> │ │ │ │ - ldr r2, [pc, #68] @ 49918 <__cxa_atexit@plt+0x3d168> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq ip, fp, #144, 20 @ 0x90000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 47a68 <__cxa_atexit@plt+0x3b2b8> │ │ │ │ + ldr r2, [pc, #56] @ 47a74 <__cxa_atexit@plt+0x3b2c4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - stmdb r5, {r2, r7, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 498fc <__cxa_atexit@plt+0x3d14c> │ │ │ │ - ldr r8, [r5, #-8]! │ │ │ │ - ldr r7, [pc, #44] @ 4991c <__cxa_atexit@plt+0x3d16c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r9, #0 │ │ │ │ - b 4a608 <__cxa_atexit@plt+0x3de58> │ │ │ │ - ldr r0, [sl] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 47a78 <__cxa_atexit@plt+0x3b2c8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 47a7c <__cxa_atexit@plt+0x3b2cc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - adcseq sp, ip, #72, 12 @ 0x4800000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq pc, ip, #232, 10 @ 0x3a000000 │ │ │ │ + adcseq pc, ip, #160, 8 @ 0xa0000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #16] @ 49944 <__cxa_atexit@plt+0x3d194> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r9, #0 │ │ │ │ - mov sl, r7 │ │ │ │ - b 4a608 <__cxa_atexit@plt+0x3de58> │ │ │ │ - adcseq sp, ip, #4, 12 @ 0x400000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 3eb75c <__cxa_atexit@plt+0x3defac> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq ip, fp, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 499ac <__cxa_atexit@plt+0x3d1fc> │ │ │ │ - ldr r2, [pc, #56] @ 499bc <__cxa_atexit@plt+0x3d20c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #44] @ 499c0 <__cxa_atexit@plt+0x3d210> │ │ │ │ + bcc 47ae0 <__cxa_atexit@plt+0x3b330> │ │ │ │ + ldr r3, [pc, #48] @ 47af0 <__cxa_atexit@plt+0x3b340> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r0, [r9, #12] │ │ │ │ - str r8, [r9, #16] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 47af4 <__cxa_atexit@plt+0x3b344> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - rsbeq r4, r8, #-2147483626 @ 0x80000016 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq pc, ip, #100, 10 @ 0x19000000 │ │ │ │ + addseq ip, fp, #172, 18 @ 0x2b0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r8 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 49a20 <__cxa_atexit@plt+0x3d270> │ │ │ │ - ldr r2, [pc, #68] @ 49a2c <__cxa_atexit@plt+0x3d27c> │ │ │ │ + bhi 47bbc <__cxa_atexit@plt+0x3b40c> │ │ │ │ + ldr r2, [pc, #188] @ 47bd8 <__cxa_atexit@plt+0x3b428> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - stmdb r5, {r2, r7, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 49a10 <__cxa_atexit@plt+0x3d260> │ │ │ │ - ldr r8, [r5, #-8]! │ │ │ │ - ldr r7, [pc, #44] @ 49a30 <__cxa_atexit@plt+0x3d280> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r9, #0 │ │ │ │ - b 4a608 <__cxa_atexit@plt+0x3de58> │ │ │ │ - ldr r0, [sl] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 47ba4 <__cxa_atexit@plt+0x3b3f4> │ │ │ │ + ldr r2, [pc, #160] @ 47bdc <__cxa_atexit@plt+0x3b42c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 47bb0 <__cxa_atexit@plt+0x3b400> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 47bc4 <__cxa_atexit@plt+0x3b414> │ │ │ │ + ldr ip, [pc, #112] @ 47be0 <__cxa_atexit@plt+0x3b430> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 47be4 <__cxa_atexit@plt+0x3b434> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - adcseq sp, ip, #52, 10 @ 0xd000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #16] @ 49a58 <__cxa_atexit@plt+0x3d2a8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq ip, fp, #192, 16 @ 0xc00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 47c80 <__cxa_atexit@plt+0x3b4d0> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ - mov r9, #0 │ │ │ │ - mov sl, r7 │ │ │ │ - b 4a608 <__cxa_atexit@plt+0x3de58> │ │ │ │ - adcseq sp, ip, #240, 8 @ 0xf0000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 49aa8 <__cxa_atexit@plt+0x3d2f8> │ │ │ │ - ldr r2, [pc, #56] @ 49ab8 <__cxa_atexit@plt+0x3d308> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [pc, #36] @ 49abc <__cxa_atexit@plt+0x3d30c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub sl, r6, #6 │ │ │ │ - b 3eb75c <__cxa_atexit@plt+0x3defac> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - adcseq sp, ip, #72, 12 @ 0x4800000 │ │ │ │ - adcseq sp, ip, #180, 8 @ 0xb4000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 49b28 <__cxa_atexit@plt+0x3d378> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 49b34 <__cxa_atexit@plt+0x3d384> │ │ │ │ - ldr r2, [pc, #84] @ 49b44 <__cxa_atexit@plt+0x3d394> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 49b48 <__cxa_atexit@plt+0x3d398> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 49b4c <__cxa_atexit@plt+0x3d39c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 47c60 <__cxa_atexit@plt+0x3b4b0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 47c6c <__cxa_atexit@plt+0x3b4bc> │ │ │ │ + ldr lr, [pc, #84] @ 47c84 <__cxa_atexit@plt+0x3b4d4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 47c88 <__cxa_atexit@plt+0x3b4d8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - adcseq sp, ip, #88, 8 @ 0x58000000 │ │ │ │ - rsbeq r3, r8, #888 @ 0x378 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq ip, fp, #28, 16 @ 0x1c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 49bb4 <__cxa_atexit@plt+0x3d404> │ │ │ │ - ldr lr, [pc, #76] @ 49bc4 <__cxa_atexit@plt+0x3d414> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #72] @ 49bc8 <__cxa_atexit@plt+0x3d418> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #48] @ 49bcc <__cxa_atexit@plt+0x3d41c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r9, r3, #8 │ │ │ │ - stm r9, {r2, r7, r8, lr} │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #32 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - adcseq sp, ip, #76, 10 @ 0x13000000 │ │ │ │ - adcseq sp, ip, #176, 6 @ 0xc0000002 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 49c20 <__cxa_atexit@plt+0x3d470> │ │ │ │ - ldr r2, [pc, #56] @ 49c2c <__cxa_atexit@plt+0x3d47c> │ │ │ │ + bcc 47ce4 <__cxa_atexit@plt+0x3b534> │ │ │ │ + ldr r2, [pc, #60] @ 47cf0 <__cxa_atexit@plt+0x3b540> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 49c10 <__cxa_atexit@plt+0x3d460> │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - mov r9, #0 │ │ │ │ - b 4a608 <__cxa_atexit@plt+0x3de58> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ + ldr r1, [pc, #56] @ 47cf4 <__cxa_atexit@plt+0x3b544> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - mov r9, #0 │ │ │ │ - mov sl, r7 │ │ │ │ - b 4a608 <__cxa_atexit@plt+0x3de58> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 49c7c <__cxa_atexit@plt+0x3d4cc> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 49c84 <__cxa_atexit@plt+0x3d4d4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb75c <__cxa_atexit@plt+0x3defac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq sp, ip, #224, 4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq ip, fp, #152, 14 @ 0x2600000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 49cb8 <__cxa_atexit@plt+0x3d508> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 49cc0 <__cxa_atexit@plt+0x3d510> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb75c <__cxa_atexit@plt+0x3defac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq sp, ip, #164, 4 @ 0x4000000a │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 49d8c <__cxa_atexit@plt+0x3d5dc> │ │ │ │ - ldr lr, [pc, #200] @ 49da8 <__cxa_atexit@plt+0x3d5f8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - add r7, r7, #12 │ │ │ │ - ldm r7, {r0, r3, r7} │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r3} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 49d2c <__cxa_atexit@plt+0x3d57c> │ │ │ │ - ldmdb r5, {r9, sl, lr} │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 49d38 <__cxa_atexit@plt+0x3d588> │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 49d94 <__cxa_atexit@plt+0x3d5e4> │ │ │ │ - ldr r0, [pc, #156] @ 49dbc <__cxa_atexit@plt+0x3d60c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #152] @ 49dc0 <__cxa_atexit@plt+0x3d610> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 49d50 <__cxa_atexit@plt+0x3d5a0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 49d94 <__cxa_atexit@plt+0x3d5e4> │ │ │ │ - ldr r0, [pc, #100] @ 49dac <__cxa_atexit@plt+0x3d5fc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #96] @ 49db0 <__cxa_atexit@plt+0x3d600> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - ldr r0, [pc, #88] @ 49db4 <__cxa_atexit@plt+0x3d604> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r1, [pc, #80] @ 49db8 <__cxa_atexit@plt+0x3d608> │ │ │ │ + bhi 47d48 <__cxa_atexit@plt+0x3b598> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 47d50 <__cxa_atexit@plt+0x3b5a0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str sl, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r9, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 47b08 <__cxa_atexit@plt+0x3b358> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - rsbeq r3, r8, #7488 @ 0x1d40 │ │ │ │ - adcseq sp, ip, #32, 8 @ 0x20000000 │ │ │ │ - adcseq sp, ip, #228, 2 @ 0x39 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - rsbeq r3, r8, #10816 @ 0x2a40 │ │ │ │ + adcseq pc, ip, #24, 4 @ 0x80000001 │ │ │ │ + addseq ip, fp, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 47de4 <__cxa_atexit@plt+0x3b634> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 49e0c <__cxa_atexit@plt+0x3d65c> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 49e60 <__cxa_atexit@plt+0x3d6b0> │ │ │ │ - ldr r1, [pc, #124] @ 49e7c <__cxa_atexit@plt+0x3d6cc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #120] @ 49e80 <__cxa_atexit@plt+0x3d6d0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 49e24 <__cxa_atexit@plt+0x3d674> │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 49e60 <__cxa_atexit@plt+0x3d6b0> │ │ │ │ - ldr r1, [pc, #80] @ 49e6c <__cxa_atexit@plt+0x3d6bc> │ │ │ │ + bcc 47dec <__cxa_atexit@plt+0x3b63c> │ │ │ │ + ldr r1, [pc, #116] @ 47e00 <__cxa_atexit@plt+0x3b650> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #76] @ 49e70 <__cxa_atexit@plt+0x3d6c0> │ │ │ │ - add r8, pc, r8 │ │ │ │ + ldr r0, [pc, #112] @ 47e04 <__cxa_atexit@plt+0x3b654> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr lr, [pc, #92] @ 47e08 <__cxa_atexit@plt+0x3b658> │ │ │ │ + add lr, pc, lr │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #68] @ 49e74 <__cxa_atexit@plt+0x3d6c4> │ │ │ │ + ldr r1, [pc, #84] @ 47e0c <__cxa_atexit@plt+0x3b65c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r2, [pc, #60] @ 49e78 <__cxa_atexit@plt+0x3d6c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ + ldr r8, [pc, #76] @ 47e10 <__cxa_atexit@plt+0x3b660> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub sl, r6, #6 │ │ │ │ + add r8, lr, #2 │ │ │ │ + b 3ff6f4 <__cxa_atexit@plt+0x3f2f44> │ │ │ │ + mov r6, r3 │ │ │ │ + b 47df4 <__cxa_atexit@plt+0x3b644> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq pc, ip, #188, 2 @ 0x2f │ │ │ │ + addseq ip, fp, #180, 16 @ 0xb40000 │ │ │ │ + adcseq pc, ip, #140, 4 @ 0xc0000008 │ │ │ │ + adcseq pc, ip, #136, 2 @ 0x22 │ │ │ │ + addseq ip, fp, #184, 14 @ 0x2e00000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 47e84 <__cxa_atexit@plt+0x3b6d4> │ │ │ │ + ldr lr, [pc, #88] @ 47e94 <__cxa_atexit@plt+0x3b6e4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 47e98 <__cxa_atexit@plt+0x3b6e8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 47e9c <__cxa_atexit@plt+0x3b6ec> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 47810 <__cxa_atexit@plt+0x3b060> │ │ │ │ mov r3, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - rsbeq r3, r8, #41216 @ 0xa100 │ │ │ │ - adcseq sp, ip, #76, 6 @ 0x30000001 │ │ │ │ - adcseq sp, ip, #16, 2 │ │ │ │ - @ instruction: 0xfffffe8c │ │ │ │ - rsbeq r3, r8, #51456 @ 0xc900 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + adcseq pc, ip, #236, 2 @ 0x3b │ │ │ │ + adcseq pc, ip, #232 @ 0xe8 │ │ │ │ + addseq ip, fp, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 49edc <__cxa_atexit@plt+0x3d72c> │ │ │ │ - ldr r2, [pc, #64] @ 49eec <__cxa_atexit@plt+0x3d73c> │ │ │ │ + bcc 47efc <__cxa_atexit@plt+0x3b74c> │ │ │ │ + ldr r2, [pc, #64] @ 47f0c <__cxa_atexit@plt+0x3b75c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ - ldr lr, [pc, #48] @ 49ef0 <__cxa_atexit@plt+0x3d740> │ │ │ │ + ldr lr, [pc, #48] @ 47f10 <__cxa_atexit@plt+0x3b760> │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ - str r0, [r9, #12] │ │ │ │ - str r8, [r9, #16] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ mov r8, lr │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe1c │ │ │ │ - rsbeq r3, r8, #9472 @ 0x2500 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 49f50 <__cxa_atexit@plt+0x3d7a0> │ │ │ │ - ldr r2, [pc, #68] @ 49f5c <__cxa_atexit@plt+0x3d7ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - stmdb r5, {r2, r7, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 49f40 <__cxa_atexit@plt+0x3d790> │ │ │ │ - ldr r8, [r5, #-8]! │ │ │ │ - ldr r7, [pc, #44] @ 49f60 <__cxa_atexit@plt+0x3d7b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r9, #0 │ │ │ │ - b 4a608 <__cxa_atexit@plt+0x3de58> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - adcseq sp, ip, #4 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + rsbeq r5, r8, #1744830464 @ 0x68000000 │ │ │ │ + addseq ip, fp, #148, 10 @ 0x25000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #16] @ 49f88 <__cxa_atexit@plt+0x3d7d8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r9, #0 │ │ │ │ - mov sl, r7 │ │ │ │ - b 4a608 <__cxa_atexit@plt+0x3de58> │ │ │ │ - adcseq ip, ip, #192, 30 @ 0x300 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 49ff4 <__cxa_atexit@plt+0x3d844> │ │ │ │ + bhi 47f7c <__cxa_atexit@plt+0x3b7cc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 4a000 <__cxa_atexit@plt+0x3d850> │ │ │ │ - ldr r1, [pc, #84] @ 4a010 <__cxa_atexit@plt+0x3d860> │ │ │ │ + bcc 47f88 <__cxa_atexit@plt+0x3b7d8> │ │ │ │ + ldr r1, [pc, #80] @ 47f98 <__cxa_atexit@plt+0x3b7e8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #76] @ 4a014 <__cxa_atexit@plt+0x3d864> │ │ │ │ + ldr r5, [pc, #72] @ 47f9c <__cxa_atexit@plt+0x3b7ec> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 4a018 <__cxa_atexit@plt+0x3d868> │ │ │ │ + ldr r0, [pc, #56] @ 47fa0 <__cxa_atexit@plt+0x3b7f0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r5} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub sl, r6, #6 │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 3eb75c <__cxa_atexit@plt+0x3defac> │ │ │ │ + mov r7, r1 │ │ │ │ + b 47b08 <__cxa_atexit@plt+0x3b358> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq ip, ip, #148, 30 @ 0x250 │ │ │ │ - adcseq sp, ip, #0, 2 │ │ │ │ - adcseq ip, ip, #108, 30 @ 0x1b0 │ │ │ │ + adcseq pc, ip, #8 │ │ │ │ + adcseq pc, ip, #244 @ 0xf4 │ │ │ │ + adcseq lr, ip, #228, 30 @ 0x390 │ │ │ │ + addseq ip, fp, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 4a084 <__cxa_atexit@plt+0x3d8d4> │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 48034 <__cxa_atexit@plt+0x3b884> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 4a090 <__cxa_atexit@plt+0x3d8e0> │ │ │ │ - ldr r1, [pc, #84] @ 4a0a0 <__cxa_atexit@plt+0x3d8f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #76] @ 4a0a4 <__cxa_atexit@plt+0x3d8f4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 4a0a8 <__cxa_atexit@plt+0x3d8f8> │ │ │ │ + bcc 4803c <__cxa_atexit@plt+0x3b88c> │ │ │ │ + ldr r1, [pc, #116] @ 48050 <__cxa_atexit@plt+0x3b8a0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #112] @ 48054 <__cxa_atexit@plt+0x3b8a4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r5} │ │ │ │ - str r1, [r3, #12] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + ldr lr, [pc, #92] @ 48058 <__cxa_atexit@plt+0x3b8a8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #84] @ 4805c <__cxa_atexit@plt+0x3b8ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r8, [pc, #76] @ 48060 <__cxa_atexit@plt+0x3b8b0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ sub sl, r6, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb75c <__cxa_atexit@plt+0x3defac> │ │ │ │ + add r8, lr, #2 │ │ │ │ + b 3ff6f4 <__cxa_atexit@plt+0x3f2f44> │ │ │ │ mov r6, r3 │ │ │ │ + b 48044 <__cxa_atexit@plt+0x3b894> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq ip, ip, #4, 30 │ │ │ │ - adcseq sp, ip, #112 @ 0x70 │ │ │ │ - adcseq ip, ip, #220, 28 @ 0xdc0 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + adcseq lr, ip, #108, 30 @ 0x1b0 │ │ │ │ + addseq ip, fp, #100, 12 @ 0x6400000 │ │ │ │ + adcseq pc, ip, #60 @ 0x3c │ │ │ │ + adcseq lr, ip, #56, 30 @ 0xe0 │ │ │ │ + addseq ip, fp, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 4a174 <__cxa_atexit@plt+0x3d9c4> │ │ │ │ - ldr lr, [pc, #200] @ 4a190 <__cxa_atexit@plt+0x3d9e0> │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 480d4 <__cxa_atexit@plt+0x3b924> │ │ │ │ + ldr lr, [pc, #88] @ 480e4 <__cxa_atexit@plt+0x3b934> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #8] │ │ │ │ - add r7, r7, #12 │ │ │ │ - ldm r7, {r0, r3, r7} │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r3} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 4a114 <__cxa_atexit@plt+0x3d964> │ │ │ │ - ldmdb r5, {r9, sl, lr} │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 4a120 <__cxa_atexit@plt+0x3d970> │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 4a17c <__cxa_atexit@plt+0x3d9cc> │ │ │ │ - ldr r0, [pc, #156] @ 4a1a4 <__cxa_atexit@plt+0x3d9f4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #152] @ 4a1a8 <__cxa_atexit@plt+0x3d9f8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 4a138 <__cxa_atexit@plt+0x3d988> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 4a17c <__cxa_atexit@plt+0x3d9cc> │ │ │ │ - ldr r0, [pc, #100] @ 4a194 <__cxa_atexit@plt+0x3d9e4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #96] @ 4a198 <__cxa_atexit@plt+0x3d9e8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - ldr r0, [pc, #88] @ 4a19c <__cxa_atexit@plt+0x3d9ec> │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 480e8 <__cxa_atexit@plt+0x3b938> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r1, [pc, #80] @ 4a1a0 <__cxa_atexit@plt+0x3d9f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r9, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - rsbeq r3, r8, #2310144 @ 0x234000 │ │ │ │ - adcseq sp, ip, #56 @ 0x38 │ │ │ │ - adcseq ip, ip, #252, 26 @ 0x3f00 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - rsbeq r3, r8, #3162112 @ 0x304000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 4a1f4 <__cxa_atexit@plt+0x3da44> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 4a248 <__cxa_atexit@plt+0x3da98> │ │ │ │ - ldr r1, [pc, #124] @ 4a264 <__cxa_atexit@plt+0x3dab4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #120] @ 4a268 <__cxa_atexit@plt+0x3dab8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 4a20c <__cxa_atexit@plt+0x3da5c> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 4a248 <__cxa_atexit@plt+0x3da98> │ │ │ │ - ldr r1, [pc, #80] @ 4a254 <__cxa_atexit@plt+0x3daa4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #76] @ 4a258 <__cxa_atexit@plt+0x3daa8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #68] @ 4a25c <__cxa_atexit@plt+0x3daac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r2, [pc, #60] @ 4a260 <__cxa_atexit@plt+0x3dab0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ + ldr lr, [pc, #56] @ 480ec <__cxa_atexit@plt+0x3b93c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 47810 <__cxa_atexit@plt+0x3b060> │ │ │ │ mov r3, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffd8c │ │ │ │ - rsbeq r3, r8, #12124160 @ 0xb90000 │ │ │ │ - adcseq ip, ip, #100, 30 @ 0x190 │ │ │ │ - adcseq ip, ip, #40, 26 @ 0xa00 │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ - rsbeq r3, r8, #14745600 @ 0xe10000 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + adcseq lr, ip, #156, 30 @ 0x270 │ │ │ │ + adcseq lr, ip, #152, 28 @ 0x980 │ │ │ │ + addseq ip, fp, #220, 8 @ 0xdc000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4a2dc <__cxa_atexit@plt+0x3db2c> │ │ │ │ + bhi 48164 <__cxa_atexit@plt+0x3b9b4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4a2e8 <__cxa_atexit@plt+0x3db38> │ │ │ │ - ldr lr, [pc, #92] @ 4a2f8 <__cxa_atexit@plt+0x3db48> │ │ │ │ + bcc 48170 <__cxa_atexit@plt+0x3b9c0> │ │ │ │ + ldr lr, [pc, #92] @ 48180 <__cxa_atexit@plt+0x3b9d0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 4a2fc <__cxa_atexit@plt+0x3db4c> │ │ │ │ + ldr r1, [pc, #88] @ 48184 <__cxa_atexit@plt+0x3b9d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r2, [r7, #20] │ │ │ │ - ldr r8, [pc, #64] @ 4a300 <__cxa_atexit@plt+0x3db50> │ │ │ │ + ldr r8, [pc, #64] @ 48188 <__cxa_atexit@plt+0x3b9d8> │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - adcseq ip, ip, #172, 24 @ 0xac00 │ │ │ │ - rsbeq r3, r8, #2424832 @ 0x250000 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + adcseq lr, ip, #36, 28 @ 0x240 │ │ │ │ + rsbeq r5, r8, #178 @ 0xb2 │ │ │ │ + addseq ip, fp, #60, 8 @ 0x3c000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4a378 <__cxa_atexit@plt+0x3dbc8> │ │ │ │ - ldr lr, [pc, #92] @ 4a388 <__cxa_atexit@plt+0x3dbd8> │ │ │ │ + bcc 48200 <__cxa_atexit@plt+0x3ba50> │ │ │ │ + ldr lr, [pc, #88] @ 48210 <__cxa_atexit@plt+0x3ba60> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 4a38c <__cxa_atexit@plt+0x3dbdc> │ │ │ │ + ldr r1, [pc, #84] @ 48214 <__cxa_atexit@plt+0x3ba64> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr ip, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #60] @ 4a390 <__cxa_atexit@plt+0x3dbe0> │ │ │ │ + ldr lr, [pc, #56] @ 48218 <__cxa_atexit@plt+0x3ba68> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add r2, r3, #16 │ │ │ │ + stm r2, {r0, r7, lr} │ │ │ │ str r1, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - adcseq ip, ip, #152, 26 @ 0x2600 │ │ │ │ - adcseq ip, ip, #248, 22 @ 0x3e000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + adcseq lr, ip, #140, 28 @ 0x8c0 │ │ │ │ + adcseq lr, ip, #108, 26 @ 0x1b00 │ │ │ │ + addseq ip, fp, #176, 6 @ 0xc0000002 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4a3f4 <__cxa_atexit@plt+0x3dc44> │ │ │ │ - ldr r2, [pc, #76] @ 4a3fc <__cxa_atexit@plt+0x3dc4c> │ │ │ │ + bhi 48278 <__cxa_atexit@plt+0x3bac8> │ │ │ │ + ldr r2, [pc, #68] @ 48280 <__cxa_atexit@plt+0x3bad0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r0, [pc, #64] @ 4a400 <__cxa_atexit@plt+0x3dc50> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 4a3e4 <__cxa_atexit@plt+0x3dc34> │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #60] @ 48284 <__cxa_atexit@plt+0x3bad4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 48268 <__cxa_atexit@plt+0x3bab8> │ │ │ │ sub r5, r5, #8 │ │ │ │ - mov r9, #11 │ │ │ │ - b 4a608 <__cxa_atexit@plt+0x3de58> │ │ │ │ - ldr r0, [sl] │ │ │ │ + mov r8, #11 │ │ │ │ + b 4f844 <__cxa_atexit@plt+0x43094> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - adcseq ip, ip, #144, 22 @ 0x24000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, #11 │ │ │ │ - mov sl, r7 │ │ │ │ - b 4a608 <__cxa_atexit@plt+0x3de58> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + adcseq lr, ip, #8, 26 @ 0x200 │ │ │ │ + addseq ip, fp, #68, 6 @ 0x10000001 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 4f844 <__cxa_atexit@plt+0x43094> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4a47c <__cxa_atexit@plt+0x3dccc> │ │ │ │ - ldr r2, [pc, #48] @ 4a48c <__cxa_atexit@plt+0x3dcdc> │ │ │ │ + bcc 48300 <__cxa_atexit@plt+0x3bb50> │ │ │ │ + ldr r2, [pc, #48] @ 48310 <__cxa_atexit@plt+0x3bb60> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 4a490 <__cxa_atexit@plt+0x3dce0> │ │ │ │ + ldr r3, [pc, #44] @ 48314 <__cxa_atexit@plt+0x3bb64> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rsbeq r3, r8, #124780544 @ 0x7700000 │ │ │ │ + rsbeq r4, r8, #244, 30 @ 0x3d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4a4dc <__cxa_atexit@plt+0x3dd2c> │ │ │ │ - ldr r1, [pc, #52] @ 4a4ec <__cxa_atexit@plt+0x3dd3c> │ │ │ │ + bcc 48360 <__cxa_atexit@plt+0x3bbb0> │ │ │ │ + ldr r1, [pc, #52] @ 48370 <__cxa_atexit@plt+0x3bbc0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 4a4f0 <__cxa_atexit@plt+0x3dd40> │ │ │ │ + ldr r0, [pc, #36] @ 48374 <__cxa_atexit@plt+0x3bbc4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq ip, ip, #16, 24 @ 0x1000 │ │ │ │ - adcseq ip, ip, #128, 20 @ 0x80000 │ │ │ │ + adcseq lr, ip, #12, 26 @ 0x300 │ │ │ │ + adcseq lr, ip, #252, 22 @ 0x3f000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4a554 <__cxa_atexit@plt+0x3dda4> │ │ │ │ + bhi 483d8 <__cxa_atexit@plt+0x3bc28> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4a560 <__cxa_atexit@plt+0x3ddb0> │ │ │ │ - ldr r2, [pc, #76] @ 4a570 <__cxa_atexit@plt+0x3ddc0> │ │ │ │ + bcc 483e4 <__cxa_atexit@plt+0x3bc34> │ │ │ │ + ldr r2, [pc, #76] @ 483f4 <__cxa_atexit@plt+0x3bc44> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 4a574 <__cxa_atexit@plt+0x3ddc4> │ │ │ │ + ldr r1, [pc, #72] @ 483f8 <__cxa_atexit@plt+0x3bc48> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 4a578 <__cxa_atexit@plt+0x3ddc8> │ │ │ │ + ldr r8, [pc, #56] @ 483fc <__cxa_atexit@plt+0x3bc4c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - adcseq ip, ip, #36, 20 @ 0x24000 │ │ │ │ - rsbeq r3, r8, #650117120 @ 0x26c00000 │ │ │ │ + adcseq lr, ip, #160, 22 @ 0x28000 │ │ │ │ + rsbeq r4, r8, #24, 30 @ 0x60 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4a5e0 <__cxa_atexit@plt+0x3de30> │ │ │ │ - ldr r2, [pc, #76] @ 4a5f0 <__cxa_atexit@plt+0x3de40> │ │ │ │ + bcc 48464 <__cxa_atexit@plt+0x3bcb4> │ │ │ │ + ldr r2, [pc, #76] @ 48474 <__cxa_atexit@plt+0x3bcc4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 4a5f4 <__cxa_atexit@plt+0x3de44> │ │ │ │ + ldr r1, [pc, #72] @ 48478 <__cxa_atexit@plt+0x3bcc8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 4a5f8 <__cxa_atexit@plt+0x3de48> │ │ │ │ + ldr r2, [pc, #52] @ 4847c <__cxa_atexit@plt+0x3bccc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - adcseq ip, ip, #32, 22 @ 0x8000 │ │ │ │ - adcseq ip, ip, #136, 18 @ 0x220000 │ │ │ │ - andeq r0, r3, r5, lsl r0 │ │ │ │ + adcseq lr, ip, #28, 24 @ 0x1c00 │ │ │ │ + adcseq lr, ip, #4, 22 @ 0x1000 │ │ │ │ + addseq ip, fp, #40 @ 0x28 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 484d0 <__cxa_atexit@plt+0x3bd20> │ │ │ │ + ldr r2, [pc, #56] @ 484dc <__cxa_atexit@plt+0x3bd2c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 484e0 <__cxa_atexit@plt+0x3bd30> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 484e4 <__cxa_atexit@plt+0x3bd34> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq lr, ip, #128, 22 @ 0x20000 │ │ │ │ + adcseq lr, ip, #56, 20 @ 0x38000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq fp, fp, #168, 30 @ 0x2a0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 48548 <__cxa_atexit@plt+0x3bd98> │ │ │ │ + ldr r3, [pc, #48] @ 48558 <__cxa_atexit@plt+0x3bda8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 4855c <__cxa_atexit@plt+0x3bdac> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq lr, ip, #252, 20 @ 0xfc000 │ │ │ │ + addseq fp, fp, #68, 30 @ 0x110 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 48624 <__cxa_atexit@plt+0x3be74> │ │ │ │ + ldr r2, [pc, #188] @ 48640 <__cxa_atexit@plt+0x3be90> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4860c <__cxa_atexit@plt+0x3be5c> │ │ │ │ + ldr r2, [pc, #160] @ 48644 <__cxa_atexit@plt+0x3be94> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 48618 <__cxa_atexit@plt+0x3be68> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 4862c <__cxa_atexit@plt+0x3be7c> │ │ │ │ + ldr ip, [pc, #112] @ 48648 <__cxa_atexit@plt+0x3be98> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 4864c <__cxa_atexit@plt+0x3be9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq fp, fp, #88, 28 @ 0x580 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 486e8 <__cxa_atexit@plt+0x3bf38> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 486c8 <__cxa_atexit@plt+0x3bf18> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 486d4 <__cxa_atexit@plt+0x3bf24> │ │ │ │ + ldr lr, [pc, #84] @ 486ec <__cxa_atexit@plt+0x3bf3c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 486f0 <__cxa_atexit@plt+0x3bf40> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq fp, fp, #180, 26 @ 0x2d00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4874c <__cxa_atexit@plt+0x3bf9c> │ │ │ │ + ldr r2, [pc, #60] @ 48758 <__cxa_atexit@plt+0x3bfa8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 4875c <__cxa_atexit@plt+0x3bfac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq fp, fp, #48, 26 @ 0xc00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 48570 <__cxa_atexit@plt+0x3bdc0> │ │ │ │ + addseq fp, fp, #20, 26 @ 0x500 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 487dc <__cxa_atexit@plt+0x3c02c> │ │ │ │ + ldr r2, [pc, #48] @ 487ec <__cxa_atexit@plt+0x3c03c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #44] @ 487f0 <__cxa_atexit@plt+0x3c040> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + rsbeq r4, r8, #34816 @ 0x8800 │ │ │ │ + addseq fp, fp, #180, 24 @ 0xb400 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 48840 <__cxa_atexit@plt+0x3c090> │ │ │ │ + ldr r1, [pc, #52] @ 48850 <__cxa_atexit@plt+0x3c0a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #36] @ 48854 <__cxa_atexit@plt+0x3c0a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 48570 <__cxa_atexit@plt+0x3bdc0> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + adcseq lr, ip, #44, 16 @ 0x2c0000 │ │ │ │ + adcseq lr, ip, #28, 14 @ 0x700000 │ │ │ │ + addseq fp, fp, #80, 24 @ 0x5000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 488bc <__cxa_atexit@plt+0x3c10c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 488c8 <__cxa_atexit@plt+0x3c118> │ │ │ │ + ldr r2, [pc, #76] @ 488d8 <__cxa_atexit@plt+0x3c128> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 488dc <__cxa_atexit@plt+0x3c12c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ 488e0 <__cxa_atexit@plt+0x3c130> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + adcseq lr, ip, #188, 12 @ 0xbc00000 │ │ │ │ + rsbeq r4, r8, #253952 @ 0x3e000 │ │ │ │ + addseq fp, fp, #192, 22 @ 0x30000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4894c <__cxa_atexit@plt+0x3c19c> │ │ │ │ + ldr r2, [pc, #76] @ 4895c <__cxa_atexit@plt+0x3c1ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 48960 <__cxa_atexit@plt+0x3c1b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ 48964 <__cxa_atexit@plt+0x3c1b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + adcseq lr, ip, #52, 14 @ 0xd00000 │ │ │ │ + adcseq lr, ip, #28, 12 @ 0x1c00000 │ │ │ │ + addseq fp, fp, #96, 24 @ 0x6000 │ │ │ │ + andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4a784 <__cxa_atexit@plt+0x3dfd4> │ │ │ │ - and r7, sl, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 4a694 <__cxa_atexit@plt+0x3dee4> │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 4a6d4 <__cxa_atexit@plt+0x3df24> │ │ │ │ - bic r7, sl, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r3, [r7, #-2] │ │ │ │ + bhi 48a6c <__cxa_atexit@plt+0x3c2bc> │ │ │ │ mov r7, r5 │ │ │ │ - str r8, [r7, #-12]! │ │ │ │ - stmib r7, {r9, sl} │ │ │ │ + str r8, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + and r3, r9, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 489e4 <__cxa_atexit@plt+0x3c234> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 4a720 <__cxa_atexit@plt+0x3df70> │ │ │ │ + bne 48a28 <__cxa_atexit@plt+0x3c278> │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ + add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 4a7c4 <__cxa_atexit@plt+0x3e014> │ │ │ │ - ldr r1, [pc, #416] @ 4a804 <__cxa_atexit@plt+0x3e054> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ + bcc 48a7c <__cxa_atexit@plt+0x3c2cc> │ │ │ │ + ldr r2, [pc, #248] @ 48ab8 <__cxa_atexit@plt+0x3c308> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - mov r2, r6 │ │ │ │ - str r1, [r2, #4]! │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ - cmp r0, #10 │ │ │ │ - ble 4a768 <__cxa_atexit@plt+0x3dfb8> │ │ │ │ - ldr r1, [pc, #380] @ 4a80c <__cxa_atexit@plt+0x3e05c> │ │ │ │ + sub r2, r3, #11 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 48a34 <__cxa_atexit@plt+0x3c284> │ │ │ │ + ldr r1, [pc, #224] @ 48ac0 <__cxa_atexit@plt+0x3c310> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 4a770 <__cxa_atexit@plt+0x3dfc0> │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + b 48a3c <__cxa_atexit@plt+0x3c28c> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 4a794 <__cxa_atexit@plt+0x3dfe4> │ │ │ │ - sub r7, r3, #7 │ │ │ │ - ldr r2, [sl, #2] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - sub r1, r3, #14 │ │ │ │ - cmp r0, #10 │ │ │ │ - ble 4a72c <__cxa_atexit@plt+0x3df7c> │ │ │ │ - ldr lr, [pc, #304] @ 4a7f8 <__cxa_atexit@plt+0x3e048> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #300] @ 4a7fc <__cxa_atexit@plt+0x3e04c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 4a73c <__cxa_atexit@plt+0x3df8c> │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 4a7a4 <__cxa_atexit@plt+0x3dff4> │ │ │ │ - ldr r7, [pc, #240] @ 4a7e0 <__cxa_atexit@plt+0x3e030> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [sl, #3] │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 48a8c <__cxa_atexit@plt+0x3c2dc> │ │ │ │ + ldr r1, [pc, #168] @ 48aa8 <__cxa_atexit@plt+0x3c2f8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ mov r2, r6 │ │ │ │ - str r7, [r2, #4]! │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r0, [r2, #12] │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str r7, [r2, #8] │ │ │ │ sub r7, r3, #3 │ │ │ │ - cmp r1, #10 │ │ │ │ - ble 4a75c <__cxa_atexit@plt+0x3dfac> │ │ │ │ - ldr r1, [pc, #204] @ 4a7e8 <__cxa_atexit@plt+0x3e038> │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 48a50 <__cxa_atexit@plt+0x3c2a0> │ │ │ │ + ldr r1, [pc, #140] @ 48ab0 <__cxa_atexit@plt+0x3c300> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 4a770 <__cxa_atexit@plt+0x3dfc0> │ │ │ │ + b 48a58 <__cxa_atexit@plt+0x3c2a8> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ - b 4a8b4 <__cxa_atexit@plt+0x3e104> │ │ │ │ - ldr lr, [pc, #188] @ 4a7f0 <__cxa_atexit@plt+0x3e040> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #184] @ 4a7f4 <__cxa_atexit@plt+0x3e044> │ │ │ │ - add r9, pc, r9 │ │ │ │ + b 48c00 <__cxa_atexit@plt+0x3c450> │ │ │ │ + ldr r1, [pc, #128] @ 48abc <__cxa_atexit@plt+0x3c30c> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ - str r9, [r6, #4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #128] @ 4a7e4 <__cxa_atexit@plt+0x3e034> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b 4a770 <__cxa_atexit@plt+0x3dfc0> │ │ │ │ - ldr r1, [pc, #152] @ 4a808 <__cxa_atexit@plt+0x3e058> │ │ │ │ + ldr r1, [pc, #84] @ 48aac <__cxa_atexit@plt+0x3c2fc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #136] @ 4a814 <__cxa_atexit@plt+0x3e064> │ │ │ │ + ldr r7, [pc, #84] @ 48ac8 <__cxa_atexit@plt+0x3c318> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #100] @ 4a800 <__cxa_atexit@plt+0x3e050> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #20 │ │ │ │ - b 4a7b0 <__cxa_atexit@plt+0x3e000> │ │ │ │ - ldr r7, [pc, #64] @ 4a7ec <__cxa_atexit@plt+0x3e03c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r6, [pc, #68] @ 4a810 <__cxa_atexit@plt+0x3e060> │ │ │ │ + ldr r6, [pc, #64] @ 48ac4 <__cxa_atexit@plt+0x3c314> │ │ │ │ add r6, pc, r6 │ │ │ │ - mov r2, #24 │ │ │ │ + mov r2, #16 │ │ │ │ + b 48a98 <__cxa_atexit@plt+0x3c2e8> │ │ │ │ + ldr r6, [pc, #32] @ 48ab4 <__cxa_atexit@plt+0x3c304> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #-16]! │ │ │ │ + str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xffffef84 │ │ │ │ - @ instruction: 0xffffef8c │ │ │ │ - @ instruction: 0xfffff11c │ │ │ │ - andeq r0, r0, ip, lsl #5 │ │ │ │ - @ instruction: 0xfffff230 │ │ │ │ - @ instruction: 0xfffff17c │ │ │ │ - @ instruction: 0xfffff490 │ │ │ │ - @ instruction: 0xfffff2fc │ │ │ │ - andeq r0, r0, r8, ror #3 │ │ │ │ - @ instruction: 0xfffffd34 │ │ │ │ - @ instruction: 0xfffffccc │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffff824 │ │ │ │ + @ instruction: 0xfffff868 │ │ │ │ + @ instruction: 0xfffff9e4 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffffbac │ │ │ │ + @ instruction: 0xfffffd60 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - addseq sp, fp, #112, 6 @ 0xc0000001 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + addseq fp, fp, #228, 22 @ 0x39000 │ │ │ │ + addseq fp, fp, #220, 18 @ 0x370000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 48b3c <__cxa_atexit@plt+0x3c38c> │ │ │ │ + ldr r2, [pc, #92] @ 48b54 <__cxa_atexit@plt+0x3c3a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r2, r6, #11 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble 48b24 <__cxa_atexit@plt+0x3c374> │ │ │ │ + ldr r1, [pc, #60] @ 48b5c <__cxa_atexit@plt+0x3c3ac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 48b2c <__cxa_atexit@plt+0x3c37c> │ │ │ │ + ldr r1, [pc, #44] @ 48b58 <__cxa_atexit@plt+0x3c3a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ 48b60 <__cxa_atexit@plt+0x3c3b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffa74 │ │ │ │ + @ instruction: 0xfffffc70 │ │ │ │ + @ instruction: 0xfffffdd0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + addseq fp, fp, #104, 20 @ 0x68000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ + str r7, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4a88c <__cxa_atexit@plt+0x3e0dc> │ │ │ │ - ldr lr, [pc, #100] @ 4a8a4 <__cxa_atexit@plt+0x3e0f4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldmib r5, {r0, r1} │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ + bcc 48bd8 <__cxa_atexit@plt+0x3c428> │ │ │ │ + ldr r1, [pc, #96] @ 48bf0 <__cxa_atexit@plt+0x3c440> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ mov r3, r2 │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ sub r7, r6, #3 │ │ │ │ - cmp r1, #10 │ │ │ │ - ble 4a874 <__cxa_atexit@plt+0x3e0c4> │ │ │ │ - ldr r1, [pc, #60] @ 4a8ac <__cxa_atexit@plt+0x3e0fc> │ │ │ │ + cmp r0, #10 │ │ │ │ + ble 48bc0 <__cxa_atexit@plt+0x3c410> │ │ │ │ + ldr r1, [pc, #60] @ 48bf8 <__cxa_atexit@plt+0x3c448> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 4a87c <__cxa_atexit@plt+0x3e0cc> │ │ │ │ - ldr r1, [pc, #44] @ 4a8a8 <__cxa_atexit@plt+0x3e0f8> │ │ │ │ + b 48bc8 <__cxa_atexit@plt+0x3c418> │ │ │ │ + ldr r1, [pc, #44] @ 48bf4 <__cxa_atexit@plt+0x3c444> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r3, [r2, #24] │ │ │ │ + str r1, [r2, #16] │ │ │ │ + str r3, [r2, #20] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 4a8b0 <__cxa_atexit@plt+0x3e100> │ │ │ │ + ldr r3, [pc, #28] @ 48bfc <__cxa_atexit@plt+0x3c44c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ + mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffb58 │ │ │ │ - @ instruction: 0xfffffbc0 │ │ │ │ - @ instruction: 0xfffffd14 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffff694 │ │ │ │ + @ instruction: 0xfffff6f8 │ │ │ │ + @ instruction: 0xfffff84c │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4a93c <__cxa_atexit@plt+0x3e18c> │ │ │ │ - ldr lr, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldm r5, {r0, r2} │ │ │ │ - add r5, r5, #12 │ │ │ │ + bcc 48c98 <__cxa_atexit@plt+0x3c4e8> │ │ │ │ + ldr lr, [pc, #140] @ 48cb0 <__cxa_atexit@plt+0x3c500> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #136] @ 48cb4 <__cxa_atexit@plt+0x3c504> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r2, [r5], #8 │ │ │ │ + stmib r3, {r0, r1, lr} │ │ │ │ + str r7, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ + sub r0, r6, #19 │ │ │ │ + sub r1, r6, #27 │ │ │ │ cmp r2, #10 │ │ │ │ - ble 4a908 <__cxa_atexit@plt+0x3e158> │ │ │ │ - ldr r8, [pc, #104] @ 4a95c <__cxa_atexit@plt+0x3e1ac> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #100] @ 4a960 <__cxa_atexit@plt+0x3e1b0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr ip, [r5] │ │ │ │ - sub r2, r6, #18 │ │ │ │ - b 4a920 <__cxa_atexit@plt+0x3e170> │ │ │ │ - ldr r8, [pc, #68] @ 4a954 <__cxa_atexit@plt+0x3e1a4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #64] @ 4a958 <__cxa_atexit@plt+0x3e1a8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr ip, [r5] │ │ │ │ - sub r2, r6, #19 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #32] @ 4a964 <__cxa_atexit@plt+0x3e1b4> │ │ │ │ + ble 48c78 <__cxa_atexit@plt+0x3c4c8> │ │ │ │ + ldr lr, [pc, #88] @ 48cb8 <__cxa_atexit@plt+0x3c508> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + bx r2 │ │ │ │ + ldr lr, [pc, #64] @ 48cc0 <__cxa_atexit@plt+0x3c510> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + bx r2 │ │ │ │ + ldr r3, [pc, #28] @ 48cbc <__cxa_atexit@plt+0x3c50c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ + mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffff57c │ │ │ │ - @ instruction: 0xfffff2c0 │ │ │ │ - @ instruction: 0xfffffa18 │ │ │ │ - @ instruction: 0xfffff600 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffeee0 │ │ │ │ + @ instruction: 0xffffebe0 │ │ │ │ + @ instruction: 0xfffff538 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0xfffff22c │ │ │ │ + addseq fp, fp, #8, 18 @ 0x20000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 4a8b4 <__cxa_atexit@plt+0x3e104> │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 4aa04 <__cxa_atexit@plt+0x3e254> │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - ldr r2, [r2, #2] │ │ │ │ - sub r0, r6, #14 │ │ │ │ - cmp r1, #10 │ │ │ │ - ble 4a9d8 <__cxa_atexit@plt+0x3e228> │ │ │ │ - ldr r8, [pc, #92] @ 4aa28 <__cxa_atexit@plt+0x3e278> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #88] @ 4aa2c <__cxa_atexit@plt+0x3e27c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b 4a9e8 <__cxa_atexit@plt+0x3e238> │ │ │ │ - ldr r8, [pc, #64] @ 4aa20 <__cxa_atexit@plt+0x3e270> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 4aa24 <__cxa_atexit@plt+0x3e274> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr ip, [r5] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str lr, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #36] @ 4aa30 <__cxa_atexit@plt+0x3e280> │ │ │ │ + b 48c00 <__cxa_atexit@plt+0x3c450> │ │ │ │ + addseq fp, fp, #232, 16 @ 0xe80000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r8 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 48d3c <__cxa_atexit@plt+0x3c58c> │ │ │ │ + ldr r7, [pc, #72] @ 48d54 <__cxa_atexit@plt+0x3c5a4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + stmdb r2, {r7, r9} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 48d30 <__cxa_atexit@plt+0x3c580> │ │ │ │ + ldr r7, [pc, #56] @ 48d58 <__cxa_atexit@plt+0x3c5a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xffffef84 │ │ │ │ - @ instruction: 0xffffeed0 │ │ │ │ - @ instruction: 0xfffff18c │ │ │ │ - @ instruction: 0xffffeff8 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 4aaa8 <__cxa_atexit@plt+0x3e2f8> │ │ │ │ - ldr lr, [pc, #100] @ 4aac0 <__cxa_atexit@plt+0x3e310> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldmib r5, {r0, r1} │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r3, r2 │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - cmp r1, #10 │ │ │ │ - ble 4aa90 <__cxa_atexit@plt+0x3e2e0> │ │ │ │ - ldr r1, [pc, #60] @ 4aac8 <__cxa_atexit@plt+0x3e318> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b 4aa98 <__cxa_atexit@plt+0x3e2e8> │ │ │ │ - ldr r1, [pc, #44] @ 4aac4 <__cxa_atexit@plt+0x3e314> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r3, [r2, #24] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 4aacc <__cxa_atexit@plt+0x3e31c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xffffec18 │ │ │ │ - @ instruction: 0xffffec58 │ │ │ │ - @ instruction: 0xffffedac │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4ab44 <__cxa_atexit@plt+0x3e394> │ │ │ │ - ldr r3, [pc, #100] @ 4ab54 <__cxa_atexit@plt+0x3e3a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 4ab24 <__cxa_atexit@plt+0x3e374> │ │ │ │ - ldr r3, [pc, #84] @ 4ab58 <__cxa_atexit@plt+0x3e3a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r9, #3] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 4ab34 <__cxa_atexit@plt+0x3e384> │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - b 4a608 <__cxa_atexit@plt+0x3de58> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r3 │ │ │ │ + b 4f844 <__cxa_atexit@plt+0x43094> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 4ab5c <__cxa_atexit@plt+0x3e3ac> │ │ │ │ + ldr r7, [pc, #24] @ 48d5c <__cxa_atexit@plt+0x3c5ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - addseq ip, fp, #180, 30 @ 0x2d0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + adcseq lr, ip, #24, 4 @ 0x80000001 │ │ │ │ + addseq fp, fp, #28, 18 @ 0x70000 │ │ │ │ + addseq fp, fp, #108, 16 @ 0x6c0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 48d84 <__cxa_atexit@plt+0x3c5d4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b 4f844 <__cxa_atexit@plt+0x43094> │ │ │ │ + adcseq lr, ip, #196, 2 @ 0x31 │ │ │ │ + addseq fp, fp, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 48dd8 <__cxa_atexit@plt+0x3c628> │ │ │ │ + ldr r2, [pc, #56] @ 48de4 <__cxa_atexit@plt+0x3c634> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 48de8 <__cxa_atexit@plt+0x3c638> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 48dec <__cxa_atexit@plt+0x3c63c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq lr, ip, #120, 4 @ 0x80000007 │ │ │ │ + adcseq lr, ip, #48, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 4aba0 <__cxa_atexit@plt+0x3e3f0> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq fp, fp, #160, 12 @ 0xa000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 48e50 <__cxa_atexit@plt+0x3c6a0> │ │ │ │ + ldr r3, [pc, #48] @ 48e60 <__cxa_atexit@plt+0x3c6b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 4ab94 <__cxa_atexit@plt+0x3e3e4> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 4a608 <__cxa_atexit@plt+0x3de58> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 48e64 <__cxa_atexit@plt+0x3c6b4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov sl, r7 │ │ │ │ - b 4a608 <__cxa_atexit@plt+0x3de58> │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq lr, ip, #244, 2 @ 0x3d │ │ │ │ + addseq fp, fp, #60, 12 @ 0x3c00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4ac0c <__cxa_atexit@plt+0x3e45c> │ │ │ │ - ldr r2, [pc, #56] @ 4ac18 <__cxa_atexit@plt+0x3e468> │ │ │ │ + bhi 48f2c <__cxa_atexit@plt+0x3c77c> │ │ │ │ + ldr r2, [pc, #188] @ 48f48 <__cxa_atexit@plt+0x3c798> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 4abfc <__cxa_atexit@plt+0x3e44c> │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - mov r9, #0 │ │ │ │ - b 4a608 <__cxa_atexit@plt+0x3de58> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, #0 │ │ │ │ - mov sl, r7 │ │ │ │ - b 4a608 <__cxa_atexit@plt+0x3de58> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 48f14 <__cxa_atexit@plt+0x3c764> │ │ │ │ + ldr r2, [pc, #160] @ 48f4c <__cxa_atexit@plt+0x3c79c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 48f20 <__cxa_atexit@plt+0x3c770> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 4ac6c <__cxa_atexit@plt+0x3e4bc> │ │ │ │ - ldr r2, [pc, #36] @ 4ac84 <__cxa_atexit@plt+0x3e4d4> │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 48f34 <__cxa_atexit@plt+0x3c784> │ │ │ │ + ldr ip, [pc, #112] @ 48f50 <__cxa_atexit@plt+0x3c7a0> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 48f54 <__cxa_atexit@plt+0x3c7a4> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3eb75c <__cxa_atexit@plt+0x3defac> │ │ │ │ - ldr r7, [pc, #20] @ 4ac88 <__cxa_atexit@plt+0x3e4d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - addseq ip, fp, #144, 28 @ 0x900 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 4acf4 <__cxa_atexit@plt+0x3e544> │ │ │ │ - ldr r7, [pc, #88] @ 4ad0c <__cxa_atexit@plt+0x3e55c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 4ace8 <__cxa_atexit@plt+0x3e538> │ │ │ │ - ldr r7, [pc, #72] @ 4ad10 <__cxa_atexit@plt+0x3e560> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - ldr r7, [pc, #64] @ 4ad14 <__cxa_atexit@plt+0x3e564> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - mov r9, #0 │ │ │ │ - b 4a608 <__cxa_atexit@plt+0x3de58> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 4ad18 <__cxa_atexit@plt+0x3e568> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - adcseq ip, ip, #112, 4 │ │ │ │ - adcseq ip, ip, #44, 4 @ 0xc0000002 │ │ │ │ - addseq ip, fp, #12, 28 @ 0xc0 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq fp, fp, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 4ad50 <__cxa_atexit@plt+0x3e5a0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 48ff0 <__cxa_atexit@plt+0x3c840> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 4ad54 <__cxa_atexit@plt+0x3e5a4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r9, #0 │ │ │ │ - mov sl, r7 │ │ │ │ - b 4a608 <__cxa_atexit@plt+0x3de58> │ │ │ │ - adcseq ip, ip, #12, 4 @ 0xc0000000 │ │ │ │ - adcseq ip, ip, #200, 2 @ 0x32 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 48fd0 <__cxa_atexit@plt+0x3c820> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 48fdc <__cxa_atexit@plt+0x3c82c> │ │ │ │ + ldr lr, [pc, #84] @ 48ff4 <__cxa_atexit@plt+0x3c844> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 48ff8 <__cxa_atexit@plt+0x3c848> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq fp, fp, #172, 8 @ 0xac000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4ad98 <__cxa_atexit@plt+0x3e5e8> │ │ │ │ - ldr r2, [pc, #36] @ 4adb0 <__cxa_atexit@plt+0x3e600> │ │ │ │ + bcc 49054 <__cxa_atexit@plt+0x3c8a4> │ │ │ │ + ldr r2, [pc, #60] @ 49060 <__cxa_atexit@plt+0x3c8b0> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3eb75c <__cxa_atexit@plt+0x3defac> │ │ │ │ - ldr r7, [pc, #20] @ 4adb4 <__cxa_atexit@plt+0x3e604> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r1, [pc, #56] @ 49064 <__cxa_atexit@plt+0x3c8b4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ - addseq ip, fp, #100, 26 @ 0x1900 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4ae20 <__cxa_atexit@plt+0x3e670> │ │ │ │ - ldr r3, [pc, #84] @ 4ae34 <__cxa_atexit@plt+0x3e684> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 4ae10 <__cxa_atexit@plt+0x3e660> │ │ │ │ - ldr r3, [pc, #68] @ 4ae38 <__cxa_atexit@plt+0x3e688> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq fp, fp, #40, 8 @ 0x28000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 490d0 <__cxa_atexit@plt+0x3c920> │ │ │ │ + ldr r2, [pc, #56] @ 490dc <__cxa_atexit@plt+0x3c92c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 490e0 <__cxa_atexit@plt+0x3c930> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r2, [pc, #60] @ 4ae3c <__cxa_atexit@plt+0x3e68c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - b 4a608 <__cxa_atexit@plt+0x3de58> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 4ae40 <__cxa_atexit@plt+0x3e690> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 490e4 <__cxa_atexit@plt+0x3c934> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - adcseq ip, ip, #12, 2 │ │ │ │ - adcseq ip, ip, #56, 2 │ │ │ │ - addseq ip, fp, #224, 24 @ 0xe000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq sp, ip, #128, 30 @ 0x200 │ │ │ │ + adcseq sp, ip, #56, 28 @ 0x380 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - b 4aadc <__cxa_atexit@plt+0x3e32c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq fp, fp, #168, 6 @ 0xa0000002 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4aed8 <__cxa_atexit@plt+0x3e728> │ │ │ │ - ldr sl, [pc, #104] @ 4aef0 <__cxa_atexit@plt+0x3e740> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [pc, #100] @ 4aef4 <__cxa_atexit@plt+0x3e744> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #96] @ 4aef8 <__cxa_atexit@plt+0x3e748> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #92] @ 4aefc <__cxa_atexit@plt+0x3e74c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r1, r6, #34 @ 0x22 │ │ │ │ - sub r3, r6, #27 │ │ │ │ - str r3, [r7, #36] @ 0x24 │ │ │ │ - str r1, [r7, #40] @ 0x28 │ │ │ │ - sub r1, r6, #18 │ │ │ │ - stmib r7, {r2, r8, sl} │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str r9, [r7, #20] │ │ │ │ - str r8, [r7, #24] │ │ │ │ - str lr, [r7, #28] │ │ │ │ - str r1, [r7, #32] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 4af00 <__cxa_atexit@plt+0x3e750> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bcc 49148 <__cxa_atexit@plt+0x3c998> │ │ │ │ + ldr r3, [pc, #48] @ 49158 <__cxa_atexit@plt+0x3c9a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 4915c <__cxa_atexit@plt+0x3c9ac> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - adcseq ip, ip, #60, 4 @ 0xc0000003 │ │ │ │ - addseq ip, fp, #44, 24 @ 0x2c00 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq sp, ip, #252, 28 @ 0xfc0 │ │ │ │ + addseq fp, fp, #68, 6 @ 0x10000001 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4af98 <__cxa_atexit@plt+0x3e7e8> │ │ │ │ - ldr r7, [pc, #132] @ 4afa8 <__cxa_atexit@plt+0x3e7f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 4af6c <__cxa_atexit@plt+0x3e7bc> │ │ │ │ - ldr r1, [pc, #116] @ 4afac <__cxa_atexit@plt+0x3e7fc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 4af7c <__cxa_atexit@plt+0x3e7cc> │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 4af88 <__cxa_atexit@plt+0x3e7d8> │ │ │ │ - ldr r7, [pc, #76] @ 4afb0 <__cxa_atexit@plt+0x3e800> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + bhi 49224 <__cxa_atexit@plt+0x3ca74> │ │ │ │ + ldr r2, [pc, #188] @ 49240 <__cxa_atexit@plt+0x3ca90> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4920c <__cxa_atexit@plt+0x3ca5c> │ │ │ │ + ldr r2, [pc, #160] @ 49244 <__cxa_atexit@plt+0x3ca94> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 49218 <__cxa_atexit@plt+0x3ca68> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 4922c <__cxa_atexit@plt+0x3ca7c> │ │ │ │ + ldr ip, [pc, #112] @ 49248 <__cxa_atexit@plt+0x3ca98> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 4924c <__cxa_atexit@plt+0x3ca9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 4afb8 <__cxa_atexit@plt+0x3e808> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4afb4 <__cxa_atexit@plt+0x3e804> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - adcseq ip, ip, #156 @ 0x9c │ │ │ │ - addseq ip, fp, #112, 22 @ 0x1c000 │ │ │ │ - adcseq fp, ip, #228, 30 @ 0x390 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq fp, fp, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #80] @ 4b020 <__cxa_atexit@plt+0x3e870> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 4b008 <__cxa_atexit@plt+0x3e858> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 4b010 <__cxa_atexit@plt+0x3e860> │ │ │ │ - ldr r7, [pc, #36] @ 4b024 <__cxa_atexit@plt+0x3e874> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 4b028 <__cxa_atexit@plt+0x3e878> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - adcseq ip, ip, #0 │ │ │ │ - adcseq fp, ip, #92, 30 @ 0x170 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ 4b068 <__cxa_atexit@plt+0x3e8b8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #40] @ 4b06c <__cxa_atexit@plt+0x3e8bc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - adcseq fp, ip, #196, 30 @ 0x310 │ │ │ │ - adcseq fp, ip, #48, 30 @ 0xc0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 4b0f4 <__cxa_atexit@plt+0x3e944> │ │ │ │ - ldr r7, [pc, #116] @ 4b104 <__cxa_atexit@plt+0x3e954> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 4b0d8 <__cxa_atexit@plt+0x3e928> │ │ │ │ - ldr r1, [pc, #100] @ 4b108 <__cxa_atexit@plt+0x3e958> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 492e8 <__cxa_atexit@plt+0x3cb38> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 4b0e8 <__cxa_atexit@plt+0x3e938> │ │ │ │ - ldr r7, [pc, #72] @ 4b10c <__cxa_atexit@plt+0x3e95c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r2, r1 │ │ │ │ - addeq r7, r7, #4 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 492c8 <__cxa_atexit@plt+0x3cb18> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 492d4 <__cxa_atexit@plt+0x3cb24> │ │ │ │ + ldr lr, [pc, #84] @ 492ec <__cxa_atexit@plt+0x3cb3c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 492f0 <__cxa_atexit@plt+0x3cb40> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4b110 <__cxa_atexit@plt+0x3e960> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - adcseq ip, ip, #60 @ 0x3c │ │ │ │ - addseq ip, fp, #24, 20 @ 0x18000 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq fp, fp, #180, 2 @ 0x2d │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4934c <__cxa_atexit@plt+0x3cb9c> │ │ │ │ + ldr r2, [pc, #60] @ 49358 <__cxa_atexit@plt+0x3cba8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 4935c <__cxa_atexit@plt+0x3cbac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ 4b168 <__cxa_atexit@plt+0x3e9b8> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq fp, fp, #84, 4 @ 0x40000005 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 493d4 <__cxa_atexit@plt+0x3cc24> │ │ │ │ + ldr r2, [pc, #68] @ 493dc <__cxa_atexit@plt+0x3cc2c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 4b160 <__cxa_atexit@plt+0x3e9b0> │ │ │ │ - ldr r7, [pc, #32] @ 4b16c <__cxa_atexit@plt+0x3e9bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r3, r2 │ │ │ │ - addeq r7, r7, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #60] @ 493e0 <__cxa_atexit@plt+0x3cc30> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 493c4 <__cxa_atexit@plt+0x3cc14> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + b 48978 <__cxa_atexit@plt+0x3c1c8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - adcseq fp, ip, #180, 30 @ 0x2d0 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 4b1a0 <__cxa_atexit@plt+0x3e9f0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ - addeq r3, r3, #4 │ │ │ │ - ldr r7, [r3] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq fp, ip, #128, 30 @ 0x200 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + adcseq sp, ip, #172, 22 @ 0x2b000 │ │ │ │ + addseq fp, fp, #232, 2 @ 0x3a │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 48978 <__cxa_atexit@plt+0x3c1c8> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4b200 <__cxa_atexit@plt+0x3ea50> │ │ │ │ - ldr r2, [pc, #72] @ 4b208 <__cxa_atexit@plt+0x3ea58> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 4b1f4 <__cxa_atexit@plt+0x3ea44> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - cmp r2, #2 │ │ │ │ - ldrne r8, [pc, #40] @ 4b210 <__cxa_atexit@plt+0x3ea60> │ │ │ │ - addne r8, pc, r8 │ │ │ │ - ldreq r8, [pc, #28] @ 4b20c <__cxa_atexit@plt+0x3ea5c> │ │ │ │ - addeq r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 49434 <__cxa_atexit@plt+0x3cc84> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 4943c <__cxa_atexit@plt+0x3cc8c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - rsbeq r2, r8, #10027008 @ 0x990000 │ │ │ │ - rsbeq r2, r8, #10944512 @ 0xa70000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 4b248 <__cxa_atexit@plt+0x3ea98> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ 4b24c <__cxa_atexit@plt+0x3ea9c> │ │ │ │ + adcseq sp, ip, #44, 22 @ 0xb000 │ │ │ │ + addseq fp, fp, #132 @ 0x84 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 494f8 <__cxa_atexit@plt+0x3cd48> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 49504 <__cxa_atexit@plt+0x3cd54> │ │ │ │ + ldr r8, [pc, #160] @ 49514 <__cxa_atexit@plt+0x3cd64> │ │ │ │ add r8, pc, r8 │ │ │ │ - add r3, r5, #8 │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r8, r2 │ │ │ │ + ldr lr, [pc, #156] @ 49518 <__cxa_atexit@plt+0x3cd68> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #148] @ 4951c <__cxa_atexit@plt+0x3cd6c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + sub r1, r6, #6 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + ldr r1, [pc, #112] @ 49520 <__cxa_atexit@plt+0x3cd70> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #104] @ 49524 <__cxa_atexit@plt+0x3cd74> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r2, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r2, #20] │ │ │ │ + str r2, [r2, #24] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 494e8 <__cxa_atexit@plt+0x3cd38> │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, #11 │ │ │ │ + b 2ade0 <__cxa_atexit@plt+0x1e630> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - rsbeq r2, r8, #6619136 @ 0x650000 │ │ │ │ - rsbeq r2, r8, #6488064 @ 0x630000 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + adcseq sp, ip, #200, 20 @ 0xc8000 │ │ │ │ + adcseq sp, ip, #148, 22 @ 0x25000 │ │ │ │ + adcseq sp, ip, #144, 20 @ 0x90000 │ │ │ │ + addseq sl, fp, #156, 30 @ 0x270 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 2ade0 <__cxa_atexit@plt+0x1e630> │ │ │ │ + addseq fp, fp, #32 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 495d4 <__cxa_atexit@plt+0x3ce24> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 495dc <__cxa_atexit@plt+0x3ce2c> │ │ │ │ + ldr lr, [pc, #112] @ 495f0 <__cxa_atexit@plt+0x3ce40> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #108] @ 495f4 <__cxa_atexit@plt+0x3ce44> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #80] @ 495f8 <__cxa_atexit@plt+0x3ce48> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #72] @ 495fc <__cxa_atexit@plt+0x3ce4c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 49170 <__cxa_atexit@plt+0x3c9c0> │ │ │ │ + mov r6, r3 │ │ │ │ + b 495e4 <__cxa_atexit@plt+0x3ce34> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + adcseq sp, ip, #200, 18 @ 0x320000 │ │ │ │ + adcseq sp, ip, #156, 20 @ 0x9c000 │ │ │ │ + adcseq sp, ip, #152, 18 @ 0x260000 │ │ │ │ + addseq sl, fp, #104, 30 @ 0x1a0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 49674 <__cxa_atexit@plt+0x3cec4> │ │ │ │ + ldr lr, [pc, #92] @ 49684 <__cxa_atexit@plt+0x3ced4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 49688 <__cxa_atexit@plt+0x3ced8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 4968c <__cxa_atexit@plt+0x3cedc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r2, r8, lr} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 48e78 <__cxa_atexit@plt+0x3c6c8> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + adcseq sp, ip, #252, 18 @ 0x3f0000 │ │ │ │ + adcseq sp, ip, #248, 16 @ 0xf80000 │ │ │ │ + addseq sl, fp, #212, 28 @ 0xd40 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 496f4 <__cxa_atexit@plt+0x3cf44> │ │ │ │ + ldr sl, [pc, #72] @ 49704 <__cxa_atexit@plt+0x3cf54> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr lr, [pc, #52] @ 49708 <__cxa_atexit@plt+0x3cf58> │ │ │ │ + add lr, pc, lr │ │ │ │ + str sl, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + str r2, [r9, #24] │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + rsbeq r3, r8, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 4b2f4 <__cxa_atexit@plt+0x3eb44> │ │ │ │ - ldr r3, [pc, #164] @ 4b310 <__cxa_atexit@plt+0x3eb60> │ │ │ │ - add r3, pc, r3 │ │ │ │ + bhi 49770 <__cxa_atexit@plt+0x3cfc0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 4977c <__cxa_atexit@plt+0x3cfcc> │ │ │ │ + ldr r1, [pc, #80] @ 4978c <__cxa_atexit@plt+0x3cfdc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 49790 <__cxa_atexit@plt+0x3cfe0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 4b2ac <__cxa_atexit@plt+0x3eafc> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - ldr lr, [r5, #-4] │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 4b2b8 <__cxa_atexit@plt+0x3eb08> │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 4b2fc <__cxa_atexit@plt+0x3eb4c> │ │ │ │ - ldr r8, [pc, #120] @ 4b320 <__cxa_atexit@plt+0x3eb70> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 4b2c8 <__cxa_atexit@plt+0x3eb18> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 49794 <__cxa_atexit@plt+0x3cfe4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 4b2fc <__cxa_atexit@plt+0x3eb4c> │ │ │ │ - ldr r8, [pc, #76] @ 4b314 <__cxa_atexit@plt+0x3eb64> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq sp, ip, #20, 16 @ 0x140000 │ │ │ │ + adcseq sp, ip, #0, 18 │ │ │ │ + adcseq sp, ip, #240, 14 @ 0x3c00000 │ │ │ │ + addseq sl, fp, #44, 26 @ 0xb00 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 49848 <__cxa_atexit@plt+0x3d098> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 49854 <__cxa_atexit@plt+0x3d0a4> │ │ │ │ + ldr r8, [pc, #152] @ 49864 <__cxa_atexit@plt+0x3d0b4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r0, [pc, #72] @ 4b318 <__cxa_atexit@plt+0x3eb68> │ │ │ │ + ldr lr, [pc, #148] @ 49868 <__cxa_atexit@plt+0x3d0b8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #140] @ 4986c <__cxa_atexit@plt+0x3d0bc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r1, [pc, #64] @ 4b31c <__cxa_atexit@plt+0x3eb6c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - sub r9, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + add r7, r7, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + sub r3, r6, #6 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + ldr r3, [pc, #108] @ 49870 <__cxa_atexit@plt+0x3d0c0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr lr, [pc, #100] @ 49874 <__cxa_atexit@plt+0x3d0c4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r2, #8 │ │ │ │ + stm r8, {r0, r1, lr} │ │ │ │ + str r3, [r2, #20] │ │ │ │ + str r2, [r2, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4983c <__cxa_atexit@plt+0x3d08c> │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 2ade0 <__cxa_atexit@plt+0x1e630> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - rsbeq r2, r8, #52166656 @ 0x31c0000 │ │ │ │ - adcseq fp, ip, #248, 26 @ 0x3e00 │ │ │ │ - adcseq fp, ip, #112, 24 @ 0x7000 │ │ │ │ - rsbeq r2, r8, #58982400 @ 0x3840000 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + adcseq sp, ip, #112, 14 @ 0x1c00000 │ │ │ │ + adcseq sp, ip, #64, 16 @ 0x400000 │ │ │ │ + adcseq sp, ip, #60, 14 @ 0xf00000 │ │ │ │ + addseq sl, fp, #76, 24 @ 0x4c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 2ade0 <__cxa_atexit@plt+0x1e630> │ │ │ │ + addseq sl, fp, #208, 24 @ 0xd000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 49924 <__cxa_atexit@plt+0x3d174> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 4b35c <__cxa_atexit@plt+0x3ebac> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 4b398 <__cxa_atexit@plt+0x3ebe8> │ │ │ │ - ldr r8, [pc, #88] @ 4b3b0 <__cxa_atexit@plt+0x3ec00> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 4b36c <__cxa_atexit@plt+0x3ebbc> │ │ │ │ + add r6, r3, #32 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 4b398 <__cxa_atexit@plt+0x3ebe8> │ │ │ │ - ldr r8, [pc, #56] @ 4b3a4 <__cxa_atexit@plt+0x3ebf4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #52] @ 4b3a8 <__cxa_atexit@plt+0x3ebf8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #44] @ 4b3ac <__cxa_atexit@plt+0x3ebfc> │ │ │ │ + bcc 4992c <__cxa_atexit@plt+0x3d17c> │ │ │ │ + ldr lr, [pc, #112] @ 49940 <__cxa_atexit@plt+0x3d190> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #108] @ 49944 <__cxa_atexit@plt+0x3d194> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #4] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #80] @ 49948 <__cxa_atexit@plt+0x3d198> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #72] @ 4994c <__cxa_atexit@plt+0x3d19c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 49170 <__cxa_atexit@plt+0x3c9c0> │ │ │ │ + mov r6, r3 │ │ │ │ + b 49934 <__cxa_atexit@plt+0x3d184> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + adcseq sp, ip, #120, 12 @ 0x7800000 │ │ │ │ + adcseq sp, ip, #76, 14 @ 0x1300000 │ │ │ │ + adcseq sp, ip, #72, 12 @ 0x4800000 │ │ │ │ + addseq sl, fp, #24, 24 @ 0x1800 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 499c4 <__cxa_atexit@plt+0x3d214> │ │ │ │ + ldr lr, [pc, #92] @ 499d4 <__cxa_atexit@plt+0x3d224> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 499d8 <__cxa_atexit@plt+0x3d228> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 499dc <__cxa_atexit@plt+0x3d22c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r3, #12 │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r2, r8, lr} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 48e78 <__cxa_atexit@plt+0x3c6c8> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - rsbeq r2, r8, #9175040 @ 0x8c0000 │ │ │ │ - adcseq fp, ip, #84, 26 @ 0x1500 │ │ │ │ - adcseq fp, ip, #204, 22 @ 0x33000 │ │ │ │ - rsbeq r2, r8, #12845056 @ 0xc40000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + adcseq sp, ip, #172, 12 @ 0xac00000 │ │ │ │ + adcseq sp, ip, #168, 10 @ 0x2a000000 │ │ │ │ + addseq sl, fp, #136, 22 @ 0x22000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 4b414 <__cxa_atexit@plt+0x3ec64> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 49a54 <__cxa_atexit@plt+0x3d2a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ + add r6, r9, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4b420 <__cxa_atexit@plt+0x3ec70> │ │ │ │ - ldr r2, [pc, #76] @ 4b430 <__cxa_atexit@plt+0x3ec80> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 4b434 <__cxa_atexit@plt+0x3ec84> │ │ │ │ + bcc 49a5c <__cxa_atexit@plt+0x3d2ac> │ │ │ │ + ldr lr, [pc, #88] @ 49a70 <__cxa_atexit@plt+0x3d2c0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ 49a74 <__cxa_atexit@plt+0x3d2c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 4b438 <__cxa_atexit@plt+0x3ec88> │ │ │ │ + add sl, r7, #16 │ │ │ │ + ldm sl, {r0, r2, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + ldr r8, [pc, #56] @ 49a78 <__cxa_atexit@plt+0x3d2c8> │ │ │ │ add r8, pc, r8 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ + str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ + add lr, r9, #16 │ │ │ │ + stm lr, {r0, r2, sl} │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ mov r6, r9 │ │ │ │ + b 49a64 <__cxa_atexit@plt+0x3d2b4> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ - adcseq fp, ip, #100, 22 @ 0x19000 │ │ │ │ - rsbeq r2, r8, #157286400 @ 0x9600000 │ │ │ │ - andeq r0, r3, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 4b4cc <__cxa_atexit@plt+0x3ed1c> │ │ │ │ - add r3, r2, #4 │ │ │ │ - cmp r8, #10 │ │ │ │ - ble 4b4a4 <__cxa_atexit@plt+0x3ecf4> │ │ │ │ - ldr r7, [pc, #116] @ 4b4e4 <__cxa_atexit@plt+0x3ed34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #112] @ 4b4e8 <__cxa_atexit@plt+0x3ed38> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #104] @ 4b4ec <__cxa_atexit@plt+0x3ed3c> │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + adcseq sp, ip, #48, 10 @ 0xc000000 │ │ │ │ + rsbeq r3, r8, #212, 14 @ 0x3500000 │ │ │ │ + addseq sl, fp, #232, 20 @ 0xe8000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 49af8 <__cxa_atexit@plt+0x3d348> │ │ │ │ + ldr lr, [pc, #96] @ 49b08 <__cxa_atexit@plt+0x3d358> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, r7, #3 │ │ │ │ + ldm r9, {r1, r2, r9} │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #76] @ 49b0c <__cxa_atexit@plt+0x3d35c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - add lr, r2, #20 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r2, #4] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #68] @ 49b10 <__cxa_atexit@plt+0x3d360> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - add r6, r2, #16 │ │ │ │ - ldr r1, [pc, #68] @ 4b4f4 <__cxa_atexit@plt+0x3ed44> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #64] @ 4b4f8 <__cxa_atexit@plt+0x3ed48> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str sl, [r2, #12] │ │ │ │ - str r9, [r2, #16] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - mov r9, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r7, [pc, #28] @ 4b4f0 <__cxa_atexit@plt+0x3ed40> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - adcseq fp, ip, #84, 24 @ 0x5400 │ │ │ │ - adcseq fp, ip, #200, 20 @ 0xc8000 │ │ │ │ - addseq ip, fp, #100, 12 @ 0x6400000 │ │ │ │ - @ instruction: 0xfffffcf8 │ │ │ │ - rsbeq r2, r8, #931135488 @ 0x37800000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4b5d0 <__cxa_atexit@plt+0x3ee20> │ │ │ │ - ldr r3, [pc, #228] @ 4b600 <__cxa_atexit@plt+0x3ee50> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 4b58c <__cxa_atexit@plt+0x3eddc> │ │ │ │ - ldmdb r5, {r9, sl} │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #28 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcc 4b5e0 <__cxa_atexit@plt+0x3ee30> │ │ │ │ - add r3, r6, #4 │ │ │ │ - cmp r2, #10 │ │ │ │ - ble 4b59c <__cxa_atexit@plt+0x3edec> │ │ │ │ - ldr r7, [pc, #176] @ 4b604 <__cxa_atexit@plt+0x3ee54> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #172] @ 4b608 <__cxa_atexit@plt+0x3ee58> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [pc, #164] @ 4b60c <__cxa_atexit@plt+0x3ee5c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r0, r2, r3} │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r1, #6 │ │ │ │ - mov r6, r1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - add r7, r6, #16 │ │ │ │ - ldr r1, [pc, #112] @ 4b618 <__cxa_atexit@plt+0x3ee68> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #108] @ 4b61c <__cxa_atexit@plt+0x3ee6c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r7, [pc, #60] @ 4b614 <__cxa_atexit@plt+0x3ee64> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 4b610 <__cxa_atexit@plt+0x3ee60> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - adcseq fp, ip, #112, 22 @ 0x1c000 │ │ │ │ - adcseq fp, ip, #228, 18 @ 0x390000 │ │ │ │ - addseq ip, fp, #80, 10 @ 0x14000000 │ │ │ │ - addseq ip, fp, #100, 10 @ 0x19000000 │ │ │ │ - @ instruction: 0xfffffc00 │ │ │ │ - rsbeq r2, r8, #-436207616 @ 0xe6000000 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + adcseq sp, ip, #140, 10 @ 0x23000000 │ │ │ │ + adcseq sp, ip, #128, 8 @ 0x80000000 │ │ │ │ + addseq sl, fp, #148, 18 @ 0x250000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldmib r3, {r9, sl} │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 4b6c0 <__cxa_atexit@plt+0x3ef10> │ │ │ │ - add r2, r6, #4 │ │ │ │ - cmp r8, #10 │ │ │ │ - ble 4b694 <__cxa_atexit@plt+0x3eee4> │ │ │ │ - ldr r7, [pc, #128] @ 4b6dc <__cxa_atexit@plt+0x3ef2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #124] @ 4b6e0 <__cxa_atexit@plt+0x3ef30> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #116] @ 4b6e4 <__cxa_atexit@plt+0x3ef34> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r0, r1, r2} │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r3, r6, #16 │ │ │ │ - ldr r1, [pc, #76] @ 4b6ec <__cxa_atexit@plt+0x3ef3c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #72] @ 4b6f0 <__cxa_atexit@plt+0x3ef40> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r9, r2 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r7, [pc, #32] @ 4b6e8 <__cxa_atexit@plt+0x3ef38> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd5c │ │ │ │ - adcseq fp, ip, #104, 20 @ 0x68000 │ │ │ │ - adcseq fp, ip, #220, 16 @ 0xdc0000 │ │ │ │ - addseq ip, fp, #112, 8 @ 0x70000000 │ │ │ │ - @ instruction: 0xfffffb08 │ │ │ │ - rsbeq r2, r8, #-1207959549 @ 0xb8000003 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 4b744 <__cxa_atexit@plt+0x3ef94> │ │ │ │ - ldr r6, [pc, #60] @ 4b760 <__cxa_atexit@plt+0x3efb0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r8, [pc, #56] @ 4b764 <__cxa_atexit@plt+0x3efb4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r6, [r3, #4]! │ │ │ │ - str sl, [r3, #8] │ │ │ │ - mov r6, r3 │ │ │ │ - str r9, [r6, #12]! │ │ │ │ - mov r9, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r7, [pc, #28] @ 4b768 <__cxa_atexit@plt+0x3efb8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, #0 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffa84 │ │ │ │ - rsbeq r2, r8, #-1476395007 @ 0xa8000001 │ │ │ │ - addseq ip, fp, #236, 6 @ 0xb0000003 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 4b790 <__cxa_atexit@plt+0x3efe0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3eb75c <__cxa_atexit@plt+0x3defac> │ │ │ │ - addseq ip, fp, #184, 6 @ 0xe0000002 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 4b7ec <__cxa_atexit@plt+0x3f03c> │ │ │ │ - ldr r6, [pc, #84] @ 4b814 <__cxa_atexit@plt+0x3f064> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r8, [pc, #80] @ 4b818 <__cxa_atexit@plt+0x3f068> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r6, [r3, #4]! │ │ │ │ - ldr r6, [pc, #72] @ 4b81c <__cxa_atexit@plt+0x3f06c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r6, r6, #1 │ │ │ │ - str r6, [r3, #8] │ │ │ │ - mov r6, r3 │ │ │ │ - str r9, [r6, #12]! │ │ │ │ - mov r9, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r7, [pc, #44] @ 4b820 <__cxa_atexit@plt+0x3f070> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r3, [pc, #32] @ 4b824 <__cxa_atexit@plt+0x3f074> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 49b64 <__cxa_atexit@plt+0x3d3b4> │ │ │ │ + ldr r2, [pc, #56] @ 49b70 <__cxa_atexit@plt+0x3d3c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 49b74 <__cxa_atexit@plt+0x3d3c4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 49b78 <__cxa_atexit@plt+0x3d3c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, #0 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff9e8 │ │ │ │ - rsbeq r2, r8, #-536870900 @ 0xe000000c │ │ │ │ - adcseq fp, ip, #44, 14 @ 0xb00000 │ │ │ │ - addseq ip, fp, #68, 6 @ 0x10000001 │ │ │ │ - adcseq fp, ip, #252, 12 @ 0xfc00000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4b8c4 <__cxa_atexit@plt+0x3f114> │ │ │ │ - ldr r3, [pc, #172] @ 4b8f4 <__cxa_atexit@plt+0x3f144> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 4b8a8 <__cxa_atexit@plt+0x3f0f8> │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 4b8d4 <__cxa_atexit@plt+0x3f124> │ │ │ │ - sub r2, r3, #1 │ │ │ │ - ldr r1, [pc, #132] @ 4b8f8 <__cxa_atexit@plt+0x3f148> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 4b8b8 <__cxa_atexit@plt+0x3f108> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 4b8e4 <__cxa_atexit@plt+0x3f134> │ │ │ │ - sub r3, r1, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - ldrlt r7, [r5, #-4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 4b8fc <__cxa_atexit@plt+0x3f14c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r9, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r2, [r3, #-2] │ │ │ │ - b 4b86c <__cxa_atexit@plt+0x3f0bc> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 4b894 <__cxa_atexit@plt+0x3f0e4> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - addseq ip, fp, #148, 4 @ 0x40000009 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq sp, ip, #236, 8 @ 0xec000000 │ │ │ │ + adcseq sp, ip, #164, 6 @ 0x90000002 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 4b96c <__cxa_atexit@plt+0x3f1bc> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #100] @ 4b98c <__cxa_atexit@plt+0x3f1dc> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq sl, fp, #20, 18 @ 0x50000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 49bdc <__cxa_atexit@plt+0x3d42c> │ │ │ │ + ldr r3, [pc, #48] @ 49bec <__cxa_atexit@plt+0x3d43c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 49bf0 <__cxa_atexit@plt+0x3d440> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq sp, ip, #104, 8 @ 0x68000000 │ │ │ │ + addseq sl, fp, #176, 16 @ 0xb00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 49cb8 <__cxa_atexit@plt+0x3d508> │ │ │ │ + ldr r2, [pc, #188] @ 49cd4 <__cxa_atexit@plt+0x3d524> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 4b960 <__cxa_atexit@plt+0x3f1b0> │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 4b97c <__cxa_atexit@plt+0x3f1cc> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - add r3, r5, #12 │ │ │ │ - cmp r2, r7 │ │ │ │ - ldrge r7, [r5, #4] │ │ │ │ - ldrlt r7, [r5, #8] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 49ca0 <__cxa_atexit@plt+0x3d4f0> │ │ │ │ + ldr r2, [pc, #160] @ 49cd8 <__cxa_atexit@plt+0x3d528> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 49cac <__cxa_atexit@plt+0x3d4fc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 49cc0 <__cxa_atexit@plt+0x3d510> │ │ │ │ + ldr ip, [pc, #112] @ 49cdc <__cxa_atexit@plt+0x3d52c> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 49ce0 <__cxa_atexit@plt+0x3d530> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 4b920 <__cxa_atexit@plt+0x3f170> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 4b94c <__cxa_atexit@plt+0x3f19c> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r1, r3} │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #3 │ │ │ │ - beq 4b9c8 <__cxa_atexit@plt+0x3f218> │ │ │ │ - sub r7, r0, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - movlt r3, r2 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #16 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 4b9b0 <__cxa_atexit@plt+0x3f200> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 4ba6c <__cxa_atexit@plt+0x3f2bc> │ │ │ │ - ldr r7, [pc, #164] @ 4ba9c <__cxa_atexit@plt+0x3f2ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 4ba50 <__cxa_atexit@plt+0x3f2a0> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 4ba7c <__cxa_atexit@plt+0x3f2cc> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #132] @ 4baa0 <__cxa_atexit@plt+0x3f2f0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 4ba60 <__cxa_atexit@plt+0x3f2b0> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 4ba8c <__cxa_atexit@plt+0x3f2dc> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r3, [pc, #104] @ 4baa4 <__cxa_atexit@plt+0x3f2f4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r2, r7 │ │ │ │ - addlt r3, r3, #4 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r3] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 4baa8 <__cxa_atexit@plt+0x3f2f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r2, r9, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b 4ba14 <__cxa_atexit@plt+0x3f264> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 4ba34 <__cxa_atexit@plt+0x3f284> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - adcseq fp, ip, #196, 12 @ 0xc400000 │ │ │ │ - addseq ip, fp, #240 @ 0xf0 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq sl, fp, #196, 14 @ 0x3100000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 4bb10 <__cxa_atexit@plt+0x3f360> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #92] @ 4bb30 <__cxa_atexit@plt+0x3f380> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 4bb08 <__cxa_atexit@plt+0x3f358> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 4bb20 <__cxa_atexit@plt+0x3f370> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #64] @ 4bb34 <__cxa_atexit@plt+0x3f384> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 49d7c <__cxa_atexit@plt+0x3d5cc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 49d5c <__cxa_atexit@plt+0x3d5ac> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 49d68 <__cxa_atexit@plt+0x3d5b8> │ │ │ │ + ldr lr, [pc, #84] @ 49d80 <__cxa_atexit@plt+0x3d5d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 49d84 <__cxa_atexit@plt+0x3d5d4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 4bacc <__cxa_atexit@plt+0x3f31c> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 4baec <__cxa_atexit@plt+0x3f33c> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - adcseq fp, ip, #12, 12 @ 0xc00000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq sl, fp, #32, 14 @ 0x800000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 49de0 <__cxa_atexit@plt+0x3d630> │ │ │ │ + ldr r2, [pc, #60] @ 49dec <__cxa_atexit@plt+0x3d63c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 49df0 <__cxa_atexit@plt+0x3d640> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 4bb70 <__cxa_atexit@plt+0x3f3c0> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #36] @ 4bb80 <__cxa_atexit@plt+0x3f3d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 4bb54 <__cxa_atexit@plt+0x3f3a4> │ │ │ │ - adcseq fp, ip, #164, 10 @ 0x29000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq sl, fp, #132, 12 @ 0x8400000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4bc28 <__cxa_atexit@plt+0x3f478> │ │ │ │ - ldr r7, [pc, #180] @ 4bc58 <__cxa_atexit@plt+0x3f4a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 4bbfc <__cxa_atexit@plt+0x3f44c> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 4bc38 <__cxa_atexit@plt+0x3f488> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #148] @ 4bc5c <__cxa_atexit@plt+0x3f4ac> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 4bc0c <__cxa_atexit@plt+0x3f45c> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 4bc48 <__cxa_atexit@plt+0x3f498> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, r7 │ │ │ │ - bge 4bc18 <__cxa_atexit@plt+0x3f468> │ │ │ │ - ldr r7, [pc, #108] @ 4bc60 <__cxa_atexit@plt+0x3f4b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + bhi 49e50 <__cxa_atexit@plt+0x3d6a0> │ │ │ │ + ldr r8, [pc, #44] @ 49e58 <__cxa_atexit@plt+0x3d6a8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #40] @ 49e5c <__cxa_atexit@plt+0x3d6ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #32] @ 49e60 <__cxa_atexit@plt+0x3d6b0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r9, r5, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + b 3ff6ec <__cxa_atexit@plt+0x3f2f3c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + addseq sl, fp, #108, 12 @ 0x6c00000 │ │ │ │ + adcseq sp, ip, #28, 2 │ │ │ │ + adcseq sp, ip, #20, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 49e98 <__cxa_atexit@plt+0x3d6e8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 49ea0 <__cxa_atexit@plt+0x3d6f0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 4bc68 <__cxa_atexit@plt+0x3f4b8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + adcseq sp, ip, #200 @ 0xc8 │ │ │ │ + addseq sl, fp, #40, 14 @ 0xa00000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 49f34 <__cxa_atexit@plt+0x3d784> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 49f3c <__cxa_atexit@plt+0x3d78c> │ │ │ │ + ldr r1, [pc, #116] @ 49f50 <__cxa_atexit@plt+0x3d7a0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #112] @ 49f54 <__cxa_atexit@plt+0x3d7a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr lr, [pc, #92] @ 49f58 <__cxa_atexit@plt+0x3d7a8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #84] @ 49f5c <__cxa_atexit@plt+0x3d7ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r8, [pc, #76] @ 49f60 <__cxa_atexit@plt+0x3d7b0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub sl, r6, #6 │ │ │ │ + add r8, lr, #2 │ │ │ │ + b 3ff6f4 <__cxa_atexit@plt+0x3f2f44> │ │ │ │ + mov r6, r3 │ │ │ │ + b 49f44 <__cxa_atexit@plt+0x3d794> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 4bc64 <__cxa_atexit@plt+0x3f4b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq sp, ip, #108 @ 0x6c │ │ │ │ + addseq sl, fp, #116, 14 @ 0x1d00000 │ │ │ │ + adcseq sp, ip, #60, 2 │ │ │ │ + adcseq sp, ip, #56 @ 0x38 │ │ │ │ + addseq sl, fp, #104, 12 @ 0x6800000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 49fd4 <__cxa_atexit@plt+0x3d824> │ │ │ │ + ldr lr, [pc, #88] @ 49fe4 <__cxa_atexit@plt+0x3d834> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 49fe8 <__cxa_atexit@plt+0x3d838> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 49fec <__cxa_atexit@plt+0x3d83c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 49c04 <__cxa_atexit@plt+0x3d454> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bic r2, r8, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b 4bbc0 <__cxa_atexit@plt+0x3f410> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 4bbe0 <__cxa_atexit@plt+0x3f430> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - adcseq fp, ip, #12, 8 @ 0xc000000 │ │ │ │ - addseq fp, fp, #56, 30 @ 0xe0 │ │ │ │ - adcseq fp, ip, #84, 6 @ 0x50000001 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 4bce0 <__cxa_atexit@plt+0x3f530> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #108] @ 4bd00 <__cxa_atexit@plt+0x3f550> │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + adcseq sp, ip, #156 @ 0x9c │ │ │ │ + adcseq ip, ip, #152, 30 @ 0x260 │ │ │ │ + addseq sl, fp, #216, 10 @ 0x36000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 4a04c <__cxa_atexit@plt+0x3d89c> │ │ │ │ + ldr r2, [pc, #64] @ 4a05c <__cxa_atexit@plt+0x3d8ac> │ │ │ │ add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 4bcc8 <__cxa_atexit@plt+0x3f518> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 4bcf0 <__cxa_atexit@plt+0x3f540> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 4bcd0 <__cxa_atexit@plt+0x3f520> │ │ │ │ - ldr r7, [pc, #68] @ 4bd04 <__cxa_atexit@plt+0x3f554> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 4bd08 <__cxa_atexit@plt+0x3f558> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr lr, [pc, #48] @ 4a060 <__cxa_atexit@plt+0x3d8b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 4bc8c <__cxa_atexit@plt+0x3f4dc> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 4bcac <__cxa_atexit@plt+0x3f4fc> │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - adcseq fp, ip, #64, 6 │ │ │ │ - adcseq fp, ip, #156, 4 @ 0xc0000009 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 4bd4c <__cxa_atexit@plt+0x3f59c> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ 4bd5c <__cxa_atexit@plt+0x3f5ac> │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + rsbeq r3, r8, #1073741883 @ 0x4000003b │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 4a0c8 <__cxa_atexit@plt+0x3d918> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 4a0d4 <__cxa_atexit@plt+0x3d924> │ │ │ │ + ldr r1, [pc, #80] @ 4a0e4 <__cxa_atexit@plt+0x3d934> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #40] @ 4bd60 <__cxa_atexit@plt+0x3f5b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - addlt r7, r1, #1 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 4a0e8 <__cxa_atexit@plt+0x3d938> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 4a0ec <__cxa_atexit@plt+0x3d93c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 4bd28 <__cxa_atexit@plt+0x3f578> │ │ │ │ - adcseq fp, ip, #208, 4 │ │ │ │ - adcseq fp, ip, #60, 4 @ 0xc0000003 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4be00 <__cxa_atexit@plt+0x3f650> │ │ │ │ - ldr r3, [pc, #172] @ 4be30 <__cxa_atexit@plt+0x3f680> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 4bde4 <__cxa_atexit@plt+0x3f634> │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 4be10 <__cxa_atexit@plt+0x3f660> │ │ │ │ - sub r2, r3, #1 │ │ │ │ - ldr r1, [pc, #132] @ 4be34 <__cxa_atexit@plt+0x3f684> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq ip, ip, #188, 28 @ 0xbc0 │ │ │ │ + adcseq ip, ip, #168, 30 @ 0x2a0 │ │ │ │ + adcseq ip, ip, #152, 28 @ 0x980 │ │ │ │ + addseq sl, fp, #220, 8 @ 0xdc000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4a180 <__cxa_atexit@plt+0x3d9d0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 4a188 <__cxa_atexit@plt+0x3d9d8> │ │ │ │ + ldr r1, [pc, #116] @ 4a19c <__cxa_atexit@plt+0x3d9ec> │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-16]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 4bdf4 <__cxa_atexit@plt+0x3f644> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 4be20 <__cxa_atexit@plt+0x3f670> │ │ │ │ - sub r3, r1, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - ldrge r7, [r5, #-4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #112] @ 4a1a0 <__cxa_atexit@plt+0x3d9f0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + ldr lr, [pc, #92] @ 4a1a4 <__cxa_atexit@plt+0x3d9f4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #84] @ 4a1a8 <__cxa_atexit@plt+0x3d9f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r8, [pc, #76] @ 4a1ac <__cxa_atexit@plt+0x3d9fc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub sl, r6, #6 │ │ │ │ + add r8, lr, #2 │ │ │ │ + b 3ff6f4 <__cxa_atexit@plt+0x3f2f44> │ │ │ │ + mov r6, r3 │ │ │ │ + b 4a190 <__cxa_atexit@plt+0x3d9e0> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + adcseq ip, ip, #32, 28 @ 0x200 │ │ │ │ + addseq sl, fp, #40, 10 @ 0xa000000 │ │ │ │ + adcseq ip, ip, #240, 28 @ 0xf00 │ │ │ │ + adcseq ip, ip, #236, 26 @ 0x3b00 │ │ │ │ + addseq sl, fp, #28, 8 @ 0x1c000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4a220 <__cxa_atexit@plt+0x3da70> │ │ │ │ + ldr lr, [pc, #88] @ 4a230 <__cxa_atexit@plt+0x3da80> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 4a234 <__cxa_atexit@plt+0x3da84> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 4a238 <__cxa_atexit@plt+0x3da88> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 49c04 <__cxa_atexit@plt+0x3d454> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + adcseq ip, ip, #80, 28 @ 0x500 │ │ │ │ + adcseq ip, ip, #76, 26 @ 0x1300 │ │ │ │ + addseq sl, fp, #144, 6 @ 0x40000002 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4a2b0 <__cxa_atexit@plt+0x3db00> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4a2bc <__cxa_atexit@plt+0x3db0c> │ │ │ │ + ldr lr, [pc, #92] @ 4a2cc <__cxa_atexit@plt+0x3db1c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ 4a2d0 <__cxa_atexit@plt+0x3db20> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r8, [pc, #64] @ 4a2d4 <__cxa_atexit@plt+0x3db24> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 4be38 <__cxa_atexit@plt+0x3f688> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + adcseq ip, ip, #216, 24 @ 0xd800 │ │ │ │ + rsbeq r2, r8, #548 @ 0x224 │ │ │ │ + addseq sl, fp, #240, 4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4a34c <__cxa_atexit@plt+0x3db9c> │ │ │ │ + ldr lr, [pc, #88] @ 4a35c <__cxa_atexit@plt+0x3dbac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ 4a360 <__cxa_atexit@plt+0x3dbb0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ 4a364 <__cxa_atexit@plt+0x3dbb4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add r2, r3, #16 │ │ │ │ + stm r2, {r0, r7, lr} │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bic r3, r9, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r2, [r3, #-2] │ │ │ │ - b 4bda8 <__cxa_atexit@plt+0x3f5f8> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 4bdd0 <__cxa_atexit@plt+0x3f620> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - addseq fp, fp, #100, 26 @ 0x1900 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + adcseq ip, ip, #64, 26 @ 0x1000 │ │ │ │ + adcseq ip, ip, #32, 24 @ 0x2000 │ │ │ │ + addseq sl, fp, #64, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 4bea8 <__cxa_atexit@plt+0x3f6f8> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #100] @ 4bec8 <__cxa_atexit@plt+0x3f718> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 4be9c <__cxa_atexit@plt+0x3f6ec> │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 4beb8 <__cxa_atexit@plt+0x3f708> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - add r3, r5, #12 │ │ │ │ - cmp r2, r7 │ │ │ │ - ldrge r7, [r5, #8] │ │ │ │ - ldrlt r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4a3b8 <__cxa_atexit@plt+0x3dc08> │ │ │ │ + ldr r2, [pc, #56] @ 4a3c4 <__cxa_atexit@plt+0x3dc14> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 4a3c8 <__cxa_atexit@plt+0x3dc18> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 4a3cc <__cxa_atexit@plt+0x3dc1c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 4be5c <__cxa_atexit@plt+0x3f6ac> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 4be88 <__cxa_atexit@plt+0x3f6d8> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq ip, ip, #152, 24 @ 0x9800 │ │ │ │ + adcseq ip, ip, #80, 22 @ 0x14000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r1, r3} │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #3 │ │ │ │ - beq 4bf04 <__cxa_atexit@plt+0x3f754> │ │ │ │ - sub r7, r0, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - movlt r2, r3 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq sl, fp, #192 @ 0xc0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 4a430 <__cxa_atexit@plt+0x3dc80> │ │ │ │ + ldr r3, [pc, #48] @ 4a440 <__cxa_atexit@plt+0x3dc90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 4a444 <__cxa_atexit@plt+0x3dc94> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 4beec <__cxa_atexit@plt+0x3f73c> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq ip, ip, #20, 24 @ 0x1400 │ │ │ │ + addseq sl, fp, #92 @ 0x5c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4bfb8 <__cxa_atexit@plt+0x3f808> │ │ │ │ - ldr r7, [pc, #180] @ 4bfe8 <__cxa_atexit@plt+0x3f838> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 4bf8c <__cxa_atexit@plt+0x3f7dc> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 4bfc8 <__cxa_atexit@plt+0x3f818> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #148] @ 4bfec <__cxa_atexit@plt+0x3f83c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 4bf9c <__cxa_atexit@plt+0x3f7ec> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 4bfd8 <__cxa_atexit@plt+0x3f828> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, r7 │ │ │ │ - bge 4bfa8 <__cxa_atexit@plt+0x3f7f8> │ │ │ │ - ldr r7, [pc, #108] @ 4bff0 <__cxa_atexit@plt+0x3f840> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + bhi 4a50c <__cxa_atexit@plt+0x3dd5c> │ │ │ │ + ldr r2, [pc, #188] @ 4a528 <__cxa_atexit@plt+0x3dd78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4a4f4 <__cxa_atexit@plt+0x3dd44> │ │ │ │ + ldr r2, [pc, #160] @ 4a52c <__cxa_atexit@plt+0x3dd7c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4a500 <__cxa_atexit@plt+0x3dd50> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 4a514 <__cxa_atexit@plt+0x3dd64> │ │ │ │ + ldr ip, [pc, #112] @ 4a530 <__cxa_atexit@plt+0x3dd80> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 4a534 <__cxa_atexit@plt+0x3dd84> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 4bff8 <__cxa_atexit@plt+0x3f848> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 4bff4 <__cxa_atexit@plt+0x3f844> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r2, r9, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b 4bf50 <__cxa_atexit@plt+0x3f7a0> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 4bf70 <__cxa_atexit@plt+0x3f7c0> │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r9, fp, #112, 30 @ 0x1c0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 4a5d0 <__cxa_atexit@plt+0x3de20> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4a5b0 <__cxa_atexit@plt+0x3de00> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 4a5bc <__cxa_atexit@plt+0x3de0c> │ │ │ │ + ldr lr, [pc, #84] @ 4a5d4 <__cxa_atexit@plt+0x3de24> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 4a5d8 <__cxa_atexit@plt+0x3de28> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - adcseq fp, ip, #124 @ 0x7c │ │ │ │ - addseq fp, fp, #176, 22 @ 0x2c000 │ │ │ │ - adcseq sl, ip, #196, 30 @ 0x310 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq r9, fp, #204, 28 @ 0xcc0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4a634 <__cxa_atexit@plt+0x3de84> │ │ │ │ + ldr r2, [pc, #60] @ 4a640 <__cxa_atexit@plt+0x3de90> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 4a644 <__cxa_atexit@plt+0x3de94> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 4c070 <__cxa_atexit@plt+0x3f8c0> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #108] @ 4c090 <__cxa_atexit@plt+0x3f8e0> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r9, fp, #108, 30 @ 0x1b0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4a6a8 <__cxa_atexit@plt+0x3def8> │ │ │ │ + ldr r2, [pc, #48] @ 4a6b4 <__cxa_atexit@plt+0x3df04> │ │ │ │ add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 4c058 <__cxa_atexit@plt+0x3f8a8> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 4c080 <__cxa_atexit@plt+0x3f8d0> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 4c060 <__cxa_atexit@plt+0x3f8b0> │ │ │ │ - ldr r7, [pc, #68] @ 4c094 <__cxa_atexit@plt+0x3f8e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #44] @ 4a6b8 <__cxa_atexit@plt+0x3df08> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [pc, #36] @ 4a6bc <__cxa_atexit@plt+0x3df0c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #217 @ 0xd9 │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 3ff6ec <__cxa_atexit@plt+0x3f2f3c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 4c098 <__cxa_atexit@plt+0x3f8e8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + addseq r9, fp, #252, 28 @ 0xfc0 │ │ │ │ + adcseq ip, ip, #196, 16 @ 0xc40000 │ │ │ │ + adcseq ip, ip, #188, 16 @ 0xbc0000 │ │ │ │ + addseq r9, fp, #208, 26 @ 0x3400 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4a704 <__cxa_atexit@plt+0x3df54> │ │ │ │ + ldr r8, [pc, #44] @ 4a70c <__cxa_atexit@plt+0x3df5c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #40] @ 4a710 <__cxa_atexit@plt+0x3df60> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #32] @ 4a714 <__cxa_atexit@plt+0x3df64> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r9, r5, #217 @ 0xd9 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6ec <__cxa_atexit@plt+0x3f2f3c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 4c01c <__cxa_atexit@plt+0x3f86c> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 4c03c <__cxa_atexit@plt+0x3f88c> │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - adcseq sl, ip, #176, 30 @ 0x2c0 │ │ │ │ - adcseq sl, ip, #12, 30 @ 0x30 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 4c0dc <__cxa_atexit@plt+0x3f92c> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ 4c0ec <__cxa_atexit@plt+0x3f93c> │ │ │ │ + addseq r9, fp, #184, 26 @ 0x2e00 │ │ │ │ + adcseq ip, ip, #104, 16 @ 0x680000 │ │ │ │ + adcseq ip, ip, #96, 16 @ 0x600000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4a74c <__cxa_atexit@plt+0x3df9c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 4a754 <__cxa_atexit@plt+0x3dfa4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #40] @ 4c0f0 <__cxa_atexit@plt+0x3f940> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - addlt r7, r1, #1 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 4c0b8 <__cxa_atexit@plt+0x3f908> │ │ │ │ - adcseq sl, ip, #64, 30 @ 0x100 │ │ │ │ - adcseq sl, ip, #172, 28 @ 0xac0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ + adcseq ip, ip, #20, 16 @ 0x140000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4c138 <__cxa_atexit@plt+0x3f988> │ │ │ │ - ldr r7, [pc, #52] @ 4c14c <__cxa_atexit@plt+0x3f99c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 4c12c <__cxa_atexit@plt+0x3f97c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 4c15c <__cxa_atexit@plt+0x3f9ac> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + bhi 4a7d8 <__cxa_atexit@plt+0x3e028> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 4a7e0 <__cxa_atexit@plt+0x3e030> │ │ │ │ + ldr r1, [pc, #104] @ 4a7f4 <__cxa_atexit@plt+0x3e044> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ 4a7f8 <__cxa_atexit@plt+0x3e048> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 4a7fc <__cxa_atexit@plt+0x3e04c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 4a800 <__cxa_atexit@plt+0x3e050> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + b 4a7e8 <__cxa_atexit@plt+0x3e038> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 4c150 <__cxa_atexit@plt+0x3f9a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq ip, ip, #188, 14 @ 0x2f00000 │ │ │ │ + adcseq ip, ip, #148, 16 @ 0x940000 │ │ │ │ + adcseq ip, ip, #144, 14 @ 0x2400000 │ │ │ │ + addseq r9, fp, #164, 24 @ 0xa400 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4a874 <__cxa_atexit@plt+0x3e0c4> │ │ │ │ + ldr lr, [pc, #88] @ 4a884 <__cxa_atexit@plt+0x3e0d4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 4a888 <__cxa_atexit@plt+0x3e0d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 4a88c <__cxa_atexit@plt+0x3e0dc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 4a458 <__cxa_atexit@plt+0x3dca8> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq fp, fp, #52, 20 @ 0x34000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 4c1b8 <__cxa_atexit@plt+0x3fa08> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #136] @ 4c204 <__cxa_atexit@plt+0x3fa54> │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + adcseq ip, ip, #252, 14 @ 0x3f00000 │ │ │ │ + adcseq ip, ip, #248, 12 @ 0xf800000 │ │ │ │ + addseq r9, fp, #20, 24 @ 0x1400 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 4a8ec <__cxa_atexit@plt+0x3e13c> │ │ │ │ + ldr r2, [pc, #64] @ 4a8fc <__cxa_atexit@plt+0x3e14c> │ │ │ │ add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 4c1b0 <__cxa_atexit@plt+0x3fa00> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 4c1c8 <__cxa_atexit@plt+0x3fa18> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 4c1dc <__cxa_atexit@plt+0x3fa2c> │ │ │ │ - ldr r7, [pc, #104] @ 4c20c <__cxa_atexit@plt+0x3fa5c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 4c174 <__cxa_atexit@plt+0x3f9c4> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - blt 4c19c <__cxa_atexit@plt+0x3f9ec> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bne 4c1f4 <__cxa_atexit@plt+0x3fa44> │ │ │ │ - ldr r7, [pc, #28] @ 4c208 <__cxa_atexit@plt+0x3fa58> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr lr, [pc, #48] @ 4a900 <__cxa_atexit@plt+0x3e150> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4c210 <__cxa_atexit@plt+0x3fa60> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + rsbeq r2, r8, #1409024 @ 0x158000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 4a968 <__cxa_atexit@plt+0x3e1b8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 4a974 <__cxa_atexit@plt+0x3e1c4> │ │ │ │ + ldr r1, [pc, #80] @ 4a984 <__cxa_atexit@plt+0x3e1d4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 4a988 <__cxa_atexit@plt+0x3e1d8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 4a98c <__cxa_atexit@plt+0x3e1dc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - adcseq sl, ip, #24, 30 @ 0x60 │ │ │ │ - adcseq sl, ip, #100, 30 @ 0x190 │ │ │ │ - adcseq sl, ip, #16, 30 @ 0x40 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 4c24c <__cxa_atexit@plt+0x3fa9c> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 4c260 <__cxa_atexit@plt+0x3fab0> │ │ │ │ - ldr r7, [pc, #76] @ 4c28c <__cxa_atexit@plt+0x3fadc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - blt 4c238 <__cxa_atexit@plt+0x3fa88> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bne 4c278 <__cxa_atexit@plt+0x3fac8> │ │ │ │ - ldr r7, [pc, #24] @ 4c288 <__cxa_atexit@plt+0x3fad8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + adcseq ip, ip, #28, 12 @ 0x1c00000 │ │ │ │ + adcseq ip, ip, #8, 14 @ 0x200000 │ │ │ │ + adcseq ip, ip, #248, 10 @ 0x3e000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4aa10 <__cxa_atexit@plt+0x3e260> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 4aa18 <__cxa_atexit@plt+0x3e268> │ │ │ │ + ldr r1, [pc, #104] @ 4aa2c <__cxa_atexit@plt+0x3e27c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ 4aa30 <__cxa_atexit@plt+0x3e280> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 4aa34 <__cxa_atexit@plt+0x3e284> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 4aa38 <__cxa_atexit@plt+0x3e288> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + b 4aa20 <__cxa_atexit@plt+0x3e270> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 4c290 <__cxa_atexit@plt+0x3fae0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq ip, ip, #132, 10 @ 0x21000000 │ │ │ │ + adcseq ip, ip, #92, 12 @ 0x5c00000 │ │ │ │ + adcseq ip, ip, #88, 10 @ 0x16000000 │ │ │ │ + addseq r9, fp, #108, 20 @ 0x6c000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4aaac <__cxa_atexit@plt+0x3e2fc> │ │ │ │ + ldr lr, [pc, #88] @ 4aabc <__cxa_atexit@plt+0x3e30c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 4aac0 <__cxa_atexit@plt+0x3e310> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 4aac4 <__cxa_atexit@plt+0x3e314> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 4a458 <__cxa_atexit@plt+0x3dca8> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq sl, ip, #148, 28 @ 0x940 │ │ │ │ - adcseq sl, ip, #200, 28 @ 0xc80 │ │ │ │ - adcseq sl, ip, #140, 28 @ 0x8c0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + adcseq ip, ip, #196, 10 @ 0x31000000 │ │ │ │ + adcseq ip, ip, #192, 8 @ 0xc0000000 │ │ │ │ + addseq r9, fp, #224, 18 @ 0x380000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4c328 <__cxa_atexit@plt+0x3fb78> │ │ │ │ - ldr r7, [pc, #164] @ 4c358 <__cxa_atexit@plt+0x3fba8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 4c30c <__cxa_atexit@plt+0x3fb5c> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 4c338 <__cxa_atexit@plt+0x3fb88> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #132] @ 4c35c <__cxa_atexit@plt+0x3fbac> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 4c31c <__cxa_atexit@plt+0x3fb6c> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 4c348 <__cxa_atexit@plt+0x3fb98> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r3, [pc, #104] @ 4c360 <__cxa_atexit@plt+0x3fbb0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r2, r7 │ │ │ │ - addlt r3, r3, #4 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r3] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + bhi 4ab3c <__cxa_atexit@plt+0x3e38c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4ab48 <__cxa_atexit@plt+0x3e398> │ │ │ │ + ldr lr, [pc, #92] @ 4ab58 <__cxa_atexit@plt+0x3e3a8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ 4ab5c <__cxa_atexit@plt+0x3e3ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r8, [pc, #64] @ 4ab60 <__cxa_atexit@plt+0x3e3b0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 4c364 <__cxa_atexit@plt+0x3fbb4> │ │ │ │ - add r7, pc, r7 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + adcseq ip, ip, #76, 8 @ 0x4c000000 │ │ │ │ + rsbeq r2, r8, #1572864 @ 0x180000 │ │ │ │ + addseq r9, fp, #64, 18 @ 0x100000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4abd8 <__cxa_atexit@plt+0x3e428> │ │ │ │ + ldr lr, [pc, #88] @ 4abe8 <__cxa_atexit@plt+0x3e438> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ 4abec <__cxa_atexit@plt+0x3e43c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ 4abf0 <__cxa_atexit@plt+0x3e440> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add r2, r3, #16 │ │ │ │ + stm r2, {r0, r7, lr} │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bic r2, r8, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b 4c2d0 <__cxa_atexit@plt+0x3fb20> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 4c2f0 <__cxa_atexit@plt+0x3fb40> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - adcseq sl, ip, #8, 28 @ 0x80 │ │ │ │ - addseq fp, fp, #72, 16 @ 0x480000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 4c3cc <__cxa_atexit@plt+0x3fc1c> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #92] @ 4c3ec <__cxa_atexit@plt+0x3fc3c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 4c3c4 <__cxa_atexit@plt+0x3fc14> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 4c3dc <__cxa_atexit@plt+0x3fc2c> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #64] @ 4c3f0 <__cxa_atexit@plt+0x3fc40> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 4c388 <__cxa_atexit@plt+0x3fbd8> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 4c3a8 <__cxa_atexit@plt+0x3fbf8> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - adcseq sl, ip, #80, 26 @ 0x1400 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 4c42c <__cxa_atexit@plt+0x3fc7c> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #36] @ 4c43c <__cxa_atexit@plt+0x3fc8c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 4c410 <__cxa_atexit@plt+0x3fc60> │ │ │ │ - adcseq sl, ip, #232, 24 @ 0xe800 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 4c488 <__cxa_atexit@plt+0x3fcd8> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 4c494 <__cxa_atexit@plt+0x3fce4> │ │ │ │ - bic r3, r8, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #56] @ 4c4a8 <__cxa_atexit@plt+0x3fcf8> │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + adcseq ip, ip, #180, 8 @ 0xb4000000 │ │ │ │ + adcseq ip, ip, #148, 6 @ 0x50000002 │ │ │ │ + addseq r9, fp, #180, 16 @ 0xb40000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4ac44 <__cxa_atexit@plt+0x3e494> │ │ │ │ + ldr r2, [pc, #56] @ 4ac50 <__cxa_atexit@plt+0x3e4a0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - ldr r8, [pc, #48] @ 4c4ac <__cxa_atexit@plt+0x3fcfc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - cmp r3, #3 │ │ │ │ - moveq r8, r2 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r8, [pc, #20] @ 4c4a4 <__cxa_atexit@plt+0x3fcf4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r8, [pc, #4] @ 4c4a0 <__cxa_atexit@plt+0x3fcf0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - rsbeq r1, r8, #759169024 @ 0x2d400000 │ │ │ │ - rsbeq r1, r8, #859832320 @ 0x33400000 │ │ │ │ - rsbeq r1, r8, #10485760 @ 0xa00000 │ │ │ │ - rsbeq r1, r8, #1002438656 @ 0x3bc00000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4c54c <__cxa_atexit@plt+0x3fd9c> │ │ │ │ - ldr r3, [pc, #140] @ 4c55c <__cxa_atexit@plt+0x3fdac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 4c510 <__cxa_atexit@plt+0x3fd60> │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 4c520 <__cxa_atexit@plt+0x3fd70> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 4c52c <__cxa_atexit@plt+0x3fd7c> │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 4c538 <__cxa_atexit@plt+0x3fd88> │ │ │ │ - ldr r8, [pc, #96] @ 4c56c <__cxa_atexit@plt+0x3fdbc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 4c540 <__cxa_atexit@plt+0x3fd90> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #60] @ 4c564 <__cxa_atexit@plt+0x3fdb4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 4c540 <__cxa_atexit@plt+0x3fd90> │ │ │ │ - ldr r8, [pc, #44] @ 4c560 <__cxa_atexit@plt+0x3fdb0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 4c540 <__cxa_atexit@plt+0x3fd90> │ │ │ │ - ldr r8, [pc, #40] @ 4c568 <__cxa_atexit@plt+0x3fdb8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r7, [pc, #28] @ 4c570 <__cxa_atexit@plt+0x3fdc0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 4ac54 <__cxa_atexit@plt+0x3e4a4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 4ac58 <__cxa_atexit@plt+0x3e4a8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - rsbeq r1, r8, #121634816 @ 0x7400000 │ │ │ │ - rsbeq r1, r8, #222298112 @ 0xd400000 │ │ │ │ - rsbeq r1, r8, #180355072 @ 0xac00000 │ │ │ │ - rsbeq r1, r8, #461373440 @ 0x1b800000 │ │ │ │ - addseq fp, fp, #124, 12 @ 0x7c00000 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq ip, ip, #12, 8 @ 0xc000000 │ │ │ │ + adcseq ip, ip, #196, 4 @ 0x4000000c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 4c5a4 <__cxa_atexit@plt+0x3fdf4> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 4c5d0 <__cxa_atexit@plt+0x3fe20> │ │ │ │ - ldr r8, [pc, #72] @ 4c5e4 <__cxa_atexit@plt+0x3fe34> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #52] @ 4c5e8 <__cxa_atexit@plt+0x3fe38> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - ldr r8, [pc, #44] @ 4c5ec <__cxa_atexit@plt+0x3fe3c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - cmp r3, #3 │ │ │ │ - moveq r8, r2 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r8, [pc, #8] @ 4c5e0 <__cxa_atexit@plt+0x3fe30> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - rsbeq r1, r8, #2030043136 @ 0x79000000 │ │ │ │ - rsbeq r1, r8, #-1056964608 @ 0xc1000000 │ │ │ │ - rsbeq r1, r8, #-973078528 @ 0xc6000000 │ │ │ │ - rsbeq r1, r8, #-1426063360 @ 0xab000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4c68c <__cxa_atexit@plt+0x3fedc> │ │ │ │ - ldr r3, [pc, #140] @ 4c69c <__cxa_atexit@plt+0x3feec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 4c650 <__cxa_atexit@plt+0x3fea0> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 4c660 <__cxa_atexit@plt+0x3feb0> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 4c66c <__cxa_atexit@plt+0x3febc> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 4c678 <__cxa_atexit@plt+0x3fec8> │ │ │ │ - ldr r3, [pc, #96] @ 4c6ac <__cxa_atexit@plt+0x3fefc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 4c680 <__cxa_atexit@plt+0x3fed0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #60] @ 4c6a4 <__cxa_atexit@plt+0x3fef4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 4c680 <__cxa_atexit@plt+0x3fed0> │ │ │ │ - ldr r3, [pc, #44] @ 4c6a0 <__cxa_atexit@plt+0x3fef0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 4c680 <__cxa_atexit@plt+0x3fed0> │ │ │ │ - ldr r3, [pc, #40] @ 4c6a8 <__cxa_atexit@plt+0x3fef8> │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r9, fp, #52, 16 @ 0x340000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 4acbc <__cxa_atexit@plt+0x3e50c> │ │ │ │ + ldr r3, [pc, #48] @ 4accc <__cxa_atexit@plt+0x3e51c> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r7, [pc, #28] @ 4c6b0 <__cxa_atexit@plt+0x3ff00> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 4acd0 <__cxa_atexit@plt+0x3e520> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - rsbeq r1, r8, #1946157059 @ 0x74000003 │ │ │ │ - rsbeq r1, r8, #-738197501 @ 0xd4000003 │ │ │ │ - rsbeq r1, r8, #-1409286141 @ 0xac000003 │ │ │ │ - rsbeq r1, r8, #771751936 @ 0x2e000000 │ │ │ │ - addseq fp, fp, #64, 10 @ 0x10000000 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq ip, ip, #136, 6 @ 0x20000002 │ │ │ │ + addseq r9, fp, #208, 14 @ 0x3400000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 4c6e4 <__cxa_atexit@plt+0x3ff34> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 4c710 <__cxa_atexit@plt+0x3ff60> │ │ │ │ - ldr r8, [pc, #72] @ 4c724 <__cxa_atexit@plt+0x3ff74> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #52] @ 4c728 <__cxa_atexit@plt+0x3ff78> │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4ad98 <__cxa_atexit@plt+0x3e5e8> │ │ │ │ + ldr r2, [pc, #188] @ 4adb4 <__cxa_atexit@plt+0x3e604> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - ldr r8, [pc, #44] @ 4c72c <__cxa_atexit@plt+0x3ff7c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - cmp r3, #3 │ │ │ │ - moveq r8, r2 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r8, [pc, #8] @ 4c720 <__cxa_atexit@plt+0x3ff70> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - rsbeq r1, r8, #-469762048 @ 0xe4000000 │ │ │ │ - rsbeq r1, r8, #67108866 @ 0x4000002 │ │ │ │ - rsbeq r1, r8, #402653186 @ 0x18000002 │ │ │ │ - rsbeq r1, r8, #-1409286143 @ 0xac000001 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 4c754 <__cxa_atexit@plt+0x3ffa4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3eb75c <__cxa_atexit@plt+0x3defac> │ │ │ │ - addseq fp, fp, #136, 8 @ 0x88000000 │ │ │ │ - addseq fp, fp, #120, 8 @ 0x78000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4c814 <__cxa_atexit@plt+0x40064> │ │ │ │ - ldr r3, [pc, #168] @ 4c824 <__cxa_atexit@plt+0x40074> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - and r3, r8, #3 │ │ │ │ - add r2, pc, #4 │ │ │ │ - ldr r3, [r2, r3, lsl #2] │ │ │ │ - add pc, r2, r3 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #120] @ 4c830 <__cxa_atexit@plt+0x40080> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #116] @ 4c834 <__cxa_atexit@plt+0x40084> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 4c800 <__cxa_atexit@plt+0x40050> │ │ │ │ - ldr r7, [pc, #88] @ 4c838 <__cxa_atexit@plt+0x40088> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #84] @ 4c83c <__cxa_atexit@plt+0x4008c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 4c828 <__cxa_atexit@plt+0x40078> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #48] @ 4c82c <__cxa_atexit@plt+0x4007c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 4c844 <__cxa_atexit@plt+0x40094> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #56] @ 4c848 <__cxa_atexit@plt+0x40098> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 4c840 <__cxa_atexit@plt+0x40090> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - addseq fp, fp, #196, 6 @ 0x10000003 │ │ │ │ - addseq fp, fp, #188, 6 @ 0xf0000002 │ │ │ │ - addseq fp, fp, #236, 6 @ 0xb0000003 │ │ │ │ - addseq fp, fp, #228, 6 @ 0x90000003 │ │ │ │ - addseq fp, fp, #156, 6 @ 0x70000002 │ │ │ │ - addseq fp, fp, #148, 6 @ 0x50000002 │ │ │ │ - addseq fp, fp, #216, 6 @ 0x60000003 │ │ │ │ - addseq fp, fp, #136, 6 @ 0x20000002 │ │ │ │ - addseq fp, fp, #128, 6 │ │ │ │ - addseq fp, fp, #136, 6 @ 0x20000002 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 4c8a0 <__cxa_atexit@plt+0x400f0> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [pc, #68] @ 4c8b4 <__cxa_atexit@plt+0x40104> │ │ │ │ - add r7, pc, r7 │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 4c8a8 <__cxa_atexit@plt+0x400f8> │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #52] @ 4c8bc <__cxa_atexit@plt+0x4010c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - ldr r7, [pc, #44] @ 4c8c0 <__cxa_atexit@plt+0x40110> │ │ │ │ - add r7, pc, r7 │ │ │ │ - cmp r2, #3 │ │ │ │ - moveq r7, r3 │ │ │ │ - b 4c8a8 <__cxa_atexit@plt+0x400f8> │ │ │ │ - ldr r7, [pc, #16] @ 4c8b8 <__cxa_atexit@plt+0x40108> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - addseq fp, fp, #72, 6 @ 0x20000001 │ │ │ │ - addseq fp, fp, #252, 4 @ 0xc000000f │ │ │ │ - addseq fp, fp, #244, 4 @ 0x4000000f │ │ │ │ - addseq fp, fp, #252, 4 @ 0xc000000f │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4c94c <__cxa_atexit@plt+0x4019c> │ │ │ │ - ldr r3, [pc, #120] @ 4c95c <__cxa_atexit@plt+0x401ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 4c930 <__cxa_atexit@plt+0x40180> │ │ │ │ - ldr r7, [pc, #96] @ 4c960 <__cxa_atexit@plt+0x401b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3, #-16]! │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - sub r1, r2, #1 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 4c940 <__cxa_atexit@plt+0x40190> │ │ │ │ - cmp r2, r1 │ │ │ │ - ldrcc r7, [r5, #-4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4ad80 <__cxa_atexit@plt+0x3e5d0> │ │ │ │ + ldr r2, [pc, #160] @ 4adb8 <__cxa_atexit@plt+0x3e608> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4ad8c <__cxa_atexit@plt+0x3e5dc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 4ada0 <__cxa_atexit@plt+0x3e5f0> │ │ │ │ + ldr ip, [pc, #112] @ 4adbc <__cxa_atexit@plt+0x3e60c> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 4adc0 <__cxa_atexit@plt+0x3e610> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 4c964 <__cxa_atexit@plt+0x401b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r9, fp, #228, 12 @ 0xe400000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 4ae5c <__cxa_atexit@plt+0x3e6ac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4ae3c <__cxa_atexit@plt+0x3e68c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 4ae48 <__cxa_atexit@plt+0x3e698> │ │ │ │ + ldr lr, [pc, #84] @ 4ae60 <__cxa_atexit@plt+0x3e6b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 4ae64 <__cxa_atexit@plt+0x3e6b4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - addseq fp, fp, #188, 4 @ 0xc000000b │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq r9, fp, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4aec0 <__cxa_atexit@plt+0x3e710> │ │ │ │ + ldr r2, [pc, #60] @ 4aecc <__cxa_atexit@plt+0x3e71c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 4aed0 <__cxa_atexit@plt+0x3e720> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #72] @ 4c9c4 <__cxa_atexit@plt+0x40214> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r9, fp, #224, 12 @ 0xe000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4af48 <__cxa_atexit@plt+0x3e798> │ │ │ │ + ldr r2, [pc, #68] @ 4af50 <__cxa_atexit@plt+0x3e7a0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 4c9b8 <__cxa_atexit@plt+0x40208> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3], #12 │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r7, r2 │ │ │ │ - ldrge r7, [r5, #4] │ │ │ │ - ldrlt r7, [r5, #8] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #60] @ 4af54 <__cxa_atexit@plt+0x3e7a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 4af38 <__cxa_atexit@plt+0x3e788> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + b 48978 <__cxa_atexit@plt+0x3c1c8> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - mov r2, #8 │ │ │ │ - cmp r3, r7 │ │ │ │ - movlt r2, #12 │ │ │ │ - ldr r7, [r5, r2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + adcseq ip, ip, #56 @ 0x38 │ │ │ │ + addseq r9, fp, #116, 12 @ 0x7400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 48978 <__cxa_atexit@plt+0x3c1c8> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4ca80 <__cxa_atexit@plt+0x402d0> │ │ │ │ - ldr r7, [pc, #116] @ 4ca90 <__cxa_atexit@plt+0x402e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 4ca64 <__cxa_atexit@plt+0x402b4> │ │ │ │ - ldr r1, [pc, #100] @ 4ca94 <__cxa_atexit@plt+0x402e4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 4ca74 <__cxa_atexit@plt+0x402c4> │ │ │ │ - ldr r7, [pc, #72] @ 4ca98 <__cxa_atexit@plt+0x402e8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r2, r1 │ │ │ │ - addcc r7, r7, #4 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7] │ │ │ │ + bhi 4afa8 <__cxa_atexit@plt+0x3e7f8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 4afb0 <__cxa_atexit@plt+0x3e800> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + adcseq fp, ip, #184, 30 @ 0x2e0 │ │ │ │ + addseq r9, fp, #24, 12 @ 0x1800000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4b06c <__cxa_atexit@plt+0x3e8bc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 4b078 <__cxa_atexit@plt+0x3e8c8> │ │ │ │ + ldr r8, [pc, #160] @ 4b088 <__cxa_atexit@plt+0x3e8d8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #156] @ 4b08c <__cxa_atexit@plt+0x3e8dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #148] @ 4b090 <__cxa_atexit@plt+0x3e8e0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + sub r1, r6, #6 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + ldr r1, [pc, #112] @ 4b094 <__cxa_atexit@plt+0x3e8e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #104] @ 4b098 <__cxa_atexit@plt+0x3e8e8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r2, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r2, #20] │ │ │ │ + str r2, [r2, #24] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 4b05c <__cxa_atexit@plt+0x3e8ac> │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, #11 │ │ │ │ + b 54bb4 <__cxa_atexit@plt+0x48404> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4ca9c <__cxa_atexit@plt+0x402ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - adcseq sl, ip, #176, 12 @ 0xb000000 │ │ │ │ - addseq fp, fp, #140, 2 @ 0x23 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + adcseq fp, ip, #84, 30 @ 0x150 │ │ │ │ + adcseq ip, ip, #32 │ │ │ │ + adcseq fp, ip, #28, 30 @ 0x70 │ │ │ │ + addseq r9, fp, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ 4caf4 <__cxa_atexit@plt+0x40344> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 54bb4 <__cxa_atexit@plt+0x48404> │ │ │ │ + addseq r9, fp, #16, 10 @ 0x4000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4b12c <__cxa_atexit@plt+0x3e97c> │ │ │ │ + ldr lr, [pc, #88] @ 4b13c <__cxa_atexit@plt+0x3e98c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 4b140 <__cxa_atexit@plt+0x3e990> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 4b144 <__cxa_atexit@plt+0x3e994> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 4ace4 <__cxa_atexit@plt+0x3e534> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + adcseq fp, ip, #68, 30 @ 0x110 │ │ │ │ + adcseq fp, ip, #64, 28 @ 0x400 │ │ │ │ + addseq r9, fp, #128, 8 @ 0x80000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 4b1a4 <__cxa_atexit@plt+0x3e9f4> │ │ │ │ + ldr r2, [pc, #64] @ 4b1b4 <__cxa_atexit@plt+0x3ea04> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 4caec <__cxa_atexit@plt+0x4033c> │ │ │ │ - ldr r7, [pc, #32] @ 4caf8 <__cxa_atexit@plt+0x40348> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r3, r2 │ │ │ │ - addcc r7, r7, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr lr, [pc, #48] @ 4b1b8 <__cxa_atexit@plt+0x3ea08> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + rsbeq r2, r8, #166 @ 0xa6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 4b220 <__cxa_atexit@plt+0x3ea70> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 4b22c <__cxa_atexit@plt+0x3ea7c> │ │ │ │ + ldr r1, [pc, #80] @ 4b23c <__cxa_atexit@plt+0x3ea8c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 4b240 <__cxa_atexit@plt+0x3ea90> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 4b244 <__cxa_atexit@plt+0x3ea94> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - adcseq sl, ip, #40, 12 @ 0x2800000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 4cb2c <__cxa_atexit@plt+0x4037c> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq fp, ip, #100, 26 @ 0x1900 │ │ │ │ + adcseq fp, ip, #80, 28 @ 0x500 │ │ │ │ + adcseq fp, ip, #64, 26 @ 0x1000 │ │ │ │ + addseq r9, fp, #132, 6 @ 0x10000002 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 4b2f8 <__cxa_atexit@plt+0x3eb48> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 4b304 <__cxa_atexit@plt+0x3eb54> │ │ │ │ + ldr r8, [pc, #152] @ 4b314 <__cxa_atexit@plt+0x3eb64> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #148] @ 4b318 <__cxa_atexit@plt+0x3eb68> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #140] @ 4b31c <__cxa_atexit@plt+0x3eb6c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + add r7, r7, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + sub r3, r6, #6 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + ldr r3, [pc, #108] @ 4b320 <__cxa_atexit@plt+0x3eb70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ - addlt r3, r3, #4 │ │ │ │ - ldr r7, [r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr lr, [pc, #100] @ 4b324 <__cxa_atexit@plt+0x3eb74> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r2, #8 │ │ │ │ + stm r8, {r0, r1, lr} │ │ │ │ + str r3, [r2, #20] │ │ │ │ + str r2, [r2, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4b2ec <__cxa_atexit@plt+0x3eb3c> │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 54bb4 <__cxa_atexit@plt+0x48404> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - adcseq sl, ip, #244, 10 @ 0x3d000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 4cbc4 <__cxa_atexit@plt+0x40414> │ │ │ │ - ldr r7, [pc, #132] @ 4cbd4 <__cxa_atexit@plt+0x40424> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 4cb98 <__cxa_atexit@plt+0x403e8> │ │ │ │ - ldr r1, [pc, #116] @ 4cbd8 <__cxa_atexit@plt+0x40428> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 4cba8 <__cxa_atexit@plt+0x403f8> │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, r1 │ │ │ │ - bcs 4cbb4 <__cxa_atexit@plt+0x40404> │ │ │ │ - ldr r7, [pc, #76] @ 4cbdc <__cxa_atexit@plt+0x4042c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + adcseq fp, ip, #192, 24 @ 0xc000 │ │ │ │ + adcseq fp, ip, #144, 26 @ 0x2400 │ │ │ │ + adcseq fp, ip, #140, 24 @ 0x8c00 │ │ │ │ + addseq r9, fp, #164, 4 @ 0x4000000a │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 54bb4 <__cxa_atexit@plt+0x48404> │ │ │ │ + addseq r9, fp, #132, 4 @ 0x40000008 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4b3b8 <__cxa_atexit@plt+0x3ec08> │ │ │ │ + ldr lr, [pc, #88] @ 4b3c8 <__cxa_atexit@plt+0x3ec18> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 4b3cc <__cxa_atexit@plt+0x3ec1c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 4b3d0 <__cxa_atexit@plt+0x3ec20> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 4ace4 <__cxa_atexit@plt+0x3e534> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + adcseq fp, ip, #184, 24 @ 0xb800 │ │ │ │ + adcseq fp, ip, #180, 22 @ 0x2d000 │ │ │ │ + addseq r9, fp, #248, 2 @ 0x3e │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4b448 <__cxa_atexit@plt+0x3ec98> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4b454 <__cxa_atexit@plt+0x3eca4> │ │ │ │ + ldr lr, [pc, #92] @ 4b464 <__cxa_atexit@plt+0x3ecb4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ 4b468 <__cxa_atexit@plt+0x3ecb8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r8, [pc, #64] @ 4b46c <__cxa_atexit@plt+0x3ecbc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 4cbe4 <__cxa_atexit@plt+0x40434> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4cbe0 <__cxa_atexit@plt+0x40430> │ │ │ │ - add r7, pc, r7 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + adcseq fp, ip, #64, 22 @ 0x10000 │ │ │ │ + rsbeq r1, r8, #2, 28 │ │ │ │ + addseq r9, fp, #88, 2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4b4e4 <__cxa_atexit@plt+0x3ed34> │ │ │ │ + ldr lr, [pc, #88] @ 4b4f4 <__cxa_atexit@plt+0x3ed44> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ 4b4f8 <__cxa_atexit@plt+0x3ed48> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ 4b4fc <__cxa_atexit@plt+0x3ed4c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add r2, r3, #16 │ │ │ │ + stm r2, {r0, r7, lr} │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - adcseq sl, ip, #112, 8 @ 0x70000000 │ │ │ │ - addseq fp, fp, #76 @ 0x4c │ │ │ │ - adcseq sl, ip, #184, 6 @ 0xe0000002 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #80] @ 4cc4c <__cxa_atexit@plt+0x4049c> │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + adcseq fp, ip, #168, 22 @ 0x2a000 │ │ │ │ + adcseq fp, ip, #136, 20 @ 0x88000 │ │ │ │ + addseq r8, fp, #168, 30 @ 0x2a0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4b550 <__cxa_atexit@plt+0x3eda0> │ │ │ │ + ldr r2, [pc, #56] @ 4b55c <__cxa_atexit@plt+0x3edac> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 4cc34 <__cxa_atexit@plt+0x40484> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - bcs 4cc3c <__cxa_atexit@plt+0x4048c> │ │ │ │ - ldr r7, [pc, #36] @ 4cc50 <__cxa_atexit@plt+0x404a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 4cc54 <__cxa_atexit@plt+0x404a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - adcseq sl, ip, #212, 6 @ 0x50000003 │ │ │ │ - adcseq sl, ip, #48, 6 @ 0xc0000000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ 4cc94 <__cxa_atexit@plt+0x404e4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #40] @ 4cc98 <__cxa_atexit@plt+0x404e8> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 4b560 <__cxa_atexit@plt+0x3edb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - addlt r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 4b564 <__cxa_atexit@plt+0x3edb4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq sl, ip, #152, 6 @ 0x60000002 │ │ │ │ - adcseq sl, ip, #4, 6 @ 0x10000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4cd24 <__cxa_atexit@plt+0x40574> │ │ │ │ - ldr r3, [pc, #120] @ 4cd34 <__cxa_atexit@plt+0x40584> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq fp, ip, #0, 22 │ │ │ │ + adcseq fp, ip, #184, 18 @ 0x2e0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r8, fp, #40, 30 @ 0xa0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 4b5c8 <__cxa_atexit@plt+0x3ee18> │ │ │ │ + ldr r3, [pc, #48] @ 4b5d8 <__cxa_atexit@plt+0x3ee28> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 4cd08 <__cxa_atexit@plt+0x40558> │ │ │ │ - ldr r7, [pc, #96] @ 4cd38 <__cxa_atexit@plt+0x40588> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 4b5dc <__cxa_atexit@plt+0x3ee2c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq fp, ip, #124, 20 @ 0x7c000 │ │ │ │ + addseq r8, fp, #196, 28 @ 0xc40 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4b6a4 <__cxa_atexit@plt+0x3eef4> │ │ │ │ + ldr r2, [pc, #188] @ 4b6c0 <__cxa_atexit@plt+0x3ef10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3, #-16]! │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - sub r1, r2, #1 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 4cd18 <__cxa_atexit@plt+0x40568> │ │ │ │ - cmp r2, r1 │ │ │ │ - ldrcs r7, [r5, #-4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4b68c <__cxa_atexit@plt+0x3eedc> │ │ │ │ + ldr r2, [pc, #160] @ 4b6c4 <__cxa_atexit@plt+0x3ef14> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4b698 <__cxa_atexit@plt+0x3eee8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 4b6ac <__cxa_atexit@plt+0x3eefc> │ │ │ │ + ldr ip, [pc, #112] @ 4b6c8 <__cxa_atexit@plt+0x3ef18> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 4b6cc <__cxa_atexit@plt+0x3ef1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 4cd3c <__cxa_atexit@plt+0x4058c> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - addseq sl, fp, #240, 28 @ 0xf00 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #72] @ 4cd9c <__cxa_atexit@plt+0x405ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r8, fp, #216, 26 @ 0x3600 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 4b768 <__cxa_atexit@plt+0x3efb8> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 4cd90 <__cxa_atexit@plt+0x405e0> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3], #12 │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r7, r2 │ │ │ │ - ldrge r7, [r5, #8] │ │ │ │ - ldrlt r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4b748 <__cxa_atexit@plt+0x3ef98> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 4b754 <__cxa_atexit@plt+0x3efa4> │ │ │ │ + ldr lr, [pc, #84] @ 4b76c <__cxa_atexit@plt+0x3efbc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 4b770 <__cxa_atexit@plt+0x3efc0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq r8, fp, #52, 26 @ 0xd00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4b7cc <__cxa_atexit@plt+0x3f01c> │ │ │ │ + ldr r2, [pc, #60] @ 4b7d8 <__cxa_atexit@plt+0x3f028> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 4b7dc <__cxa_atexit@plt+0x3f02c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - mov r2, #12 │ │ │ │ - cmp r3, r7 │ │ │ │ - movlt r2, #8 │ │ │ │ - ldr r7, [r5, r2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #16 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r8, fp, #212, 26 @ 0x3500 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4ce68 <__cxa_atexit@plt+0x406b8> │ │ │ │ - ldr r7, [pc, #132] @ 4ce78 <__cxa_atexit@plt+0x406c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 4ce3c <__cxa_atexit@plt+0x4068c> │ │ │ │ - ldr r1, [pc, #116] @ 4ce7c <__cxa_atexit@plt+0x406cc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ + bhi 4b854 <__cxa_atexit@plt+0x3f0a4> │ │ │ │ + ldr r2, [pc, #68] @ 4b85c <__cxa_atexit@plt+0x3f0ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #60] @ 4b860 <__cxa_atexit@plt+0x3f0b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 4ce4c <__cxa_atexit@plt+0x4069c> │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, r1 │ │ │ │ - bcs 4ce58 <__cxa_atexit@plt+0x406a8> │ │ │ │ - ldr r7, [pc, #76] @ 4ce80 <__cxa_atexit@plt+0x406d0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 4b844 <__cxa_atexit@plt+0x3f094> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + b 48978 <__cxa_atexit@plt+0x3c1c8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 4ce88 <__cxa_atexit@plt+0x406d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4ce84 <__cxa_atexit@plt+0x406d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - adcseq sl, ip, #204, 2 @ 0x33 │ │ │ │ - addseq sl, fp, #176, 26 @ 0x2c00 │ │ │ │ - adcseq sl, ip, #20, 2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #80] @ 4cef0 <__cxa_atexit@plt+0x40740> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + adcseq fp, ip, #44, 14 @ 0xb00000 │ │ │ │ + addseq r8, fp, #104, 26 @ 0x1a00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 48978 <__cxa_atexit@plt+0x3c1c8> │ │ │ │ + addseq r8, fp, #40, 24 @ 0x2800 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4b8d0 <__cxa_atexit@plt+0x3f120> │ │ │ │ + ldr r2, [pc, #56] @ 4b8dc <__cxa_atexit@plt+0x3f12c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 4ced8 <__cxa_atexit@plt+0x40728> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - bcs 4cee0 <__cxa_atexit@plt+0x40730> │ │ │ │ - ldr r7, [pc, #36] @ 4cef4 <__cxa_atexit@plt+0x40744> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 4cef8 <__cxa_atexit@plt+0x40748> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 4b8e0 <__cxa_atexit@plt+0x3f130> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 4b8e4 <__cxa_atexit@plt+0x3f134> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - adcseq sl, ip, #48, 2 │ │ │ │ - adcseq sl, ip, #140 @ 0x8c │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq fp, ip, #128, 14 @ 0x2000000 │ │ │ │ + adcseq fp, ip, #56, 12 @ 0x3800000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ 4cf38 <__cxa_atexit@plt+0x40788> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #40] @ 4cf3c <__cxa_atexit@plt+0x4078c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - addlt r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r8, fp, #168, 22 @ 0x2a000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 4b948 <__cxa_atexit@plt+0x3f198> │ │ │ │ + ldr r3, [pc, #48] @ 4b958 <__cxa_atexit@plt+0x3f1a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 4b95c <__cxa_atexit@plt+0x3f1ac> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq sl, ip, #244 @ 0xf4 │ │ │ │ - adcseq sl, ip, #96 @ 0x60 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq fp, ip, #252, 12 @ 0xfc00000 │ │ │ │ + addseq r8, fp, #68, 22 @ 0x11000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4cfec <__cxa_atexit@plt+0x4083c> │ │ │ │ - ldr r7, [pc, #156] @ 4cffc <__cxa_atexit@plt+0x4084c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 4cfa8 <__cxa_atexit@plt+0x407f8> │ │ │ │ - ldr r1, [pc, #140] @ 4d000 <__cxa_atexit@plt+0x40850> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 4cfb8 <__cxa_atexit@plt+0x40808> │ │ │ │ - cmp r2, r1 │ │ │ │ - bcs 4cfc4 <__cxa_atexit@plt+0x40814> │ │ │ │ - ldr r7, [pc, #108] @ 4d008 <__cxa_atexit@plt+0x40858> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + bhi 4ba24 <__cxa_atexit@plt+0x3f274> │ │ │ │ + ldr r2, [pc, #188] @ 4ba40 <__cxa_atexit@plt+0x3f290> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4ba0c <__cxa_atexit@plt+0x3f25c> │ │ │ │ + ldr r2, [pc, #160] @ 4ba44 <__cxa_atexit@plt+0x3f294> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4ba18 <__cxa_atexit@plt+0x3f268> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 4ba2c <__cxa_atexit@plt+0x3f27c> │ │ │ │ + ldr ip, [pc, #112] @ 4ba48 <__cxa_atexit@plt+0x3f298> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 4ba4c <__cxa_atexit@plt+0x3f29c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bne 4cfdc <__cxa_atexit@plt+0x4082c> │ │ │ │ - ldr r7, [pc, #48] @ 4d004 <__cxa_atexit@plt+0x40854> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 4d010 <__cxa_atexit@plt+0x40860> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 4d00c <__cxa_atexit@plt+0x4085c> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - adcseq sl, ip, #48, 2 │ │ │ │ - adcseq sl, ip, #108, 2 │ │ │ │ - addseq sl, fp, #48, 24 @ 0x3000 │ │ │ │ - adcseq sl, ip, #40, 2 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r8, fp, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #104] @ 4d090 <__cxa_atexit@plt+0x408e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 4d060 <__cxa_atexit@plt+0x408b0> │ │ │ │ - cmp r3, r2 │ │ │ │ - bcs 4d068 <__cxa_atexit@plt+0x408b8> │ │ │ │ - ldr r7, [pc, #68] @ 4d098 <__cxa_atexit@plt+0x408e8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 4bae8 <__cxa_atexit@plt+0x3f338> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4bac8 <__cxa_atexit@plt+0x3f318> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 4bad4 <__cxa_atexit@plt+0x3f324> │ │ │ │ + ldr lr, [pc, #84] @ 4baec <__cxa_atexit@plt+0x3f33c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 4baf0 <__cxa_atexit@plt+0x3f340> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bne 4d080 <__cxa_atexit@plt+0x408d0> │ │ │ │ - ldr r7, [pc, #28] @ 4d094 <__cxa_atexit@plt+0x408e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4d09c <__cxa_atexit@plt+0x408ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - adcseq sl, ip, #140 @ 0x8c │ │ │ │ - adcseq sl, ip, #180 @ 0xb4 │ │ │ │ - adcseq sl, ip, #132 @ 0x84 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq r8, fp, #180, 18 @ 0x2d0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4bb4c <__cxa_atexit@plt+0x3f39c> │ │ │ │ + ldr r2, [pc, #60] @ 4bb58 <__cxa_atexit@plt+0x3f3a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 4bb5c <__cxa_atexit@plt+0x3f3ac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 4d0d0 <__cxa_atexit@plt+0x40920> │ │ │ │ - ldr r7, [pc, #56] @ 4d0fc <__cxa_atexit@plt+0x4094c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bne 4d0e8 <__cxa_atexit@plt+0x40938> │ │ │ │ - ldr r7, [pc, #24] @ 4d0f8 <__cxa_atexit@plt+0x40948> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 4d100 <__cxa_atexit@plt+0x40950> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - adcseq sl, ip, #36 @ 0x24 │ │ │ │ - adcseq sl, ip, #68 @ 0x44 │ │ │ │ - adcseq sl, ip, #28 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r8, fp, #24, 18 @ 0x60000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4d188 <__cxa_atexit@plt+0x409d8> │ │ │ │ - ldr r7, [pc, #116] @ 4d198 <__cxa_atexit@plt+0x409e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 4d16c <__cxa_atexit@plt+0x409bc> │ │ │ │ - ldr r1, [pc, #100] @ 4d19c <__cxa_atexit@plt+0x409ec> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 4d17c <__cxa_atexit@plt+0x409cc> │ │ │ │ - ldr r7, [pc, #72] @ 4d1a0 <__cxa_atexit@plt+0x409f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r2, r1 │ │ │ │ - addcc r7, r7, #4 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7] │ │ │ │ + bhi 4bbbc <__cxa_atexit@plt+0x3f40c> │ │ │ │ + ldr r8, [pc, #44] @ 4bbc4 <__cxa_atexit@plt+0x3f414> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #40] @ 4bbc8 <__cxa_atexit@plt+0x3f418> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #32] @ 4bbcc <__cxa_atexit@plt+0x3f41c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r9, r5, #217 @ 0xd9 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6ec <__cxa_atexit@plt+0x3f2f3c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + addseq r8, fp, #0, 18 │ │ │ │ + adcseq fp, ip, #176, 6 @ 0xc0000002 │ │ │ │ + adcseq fp, ip, #168, 6 @ 0xa0000002 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4bc04 <__cxa_atexit@plt+0x3f454> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 4bc0c <__cxa_atexit@plt+0x3f45c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + adcseq fp, ip, #92, 6 @ 0x70000001 │ │ │ │ + addseq r8, fp, #188, 18 @ 0x2f0000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4bcc8 <__cxa_atexit@plt+0x3f518> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 4bcd4 <__cxa_atexit@plt+0x3f524> │ │ │ │ + ldr r8, [pc, #160] @ 4bce4 <__cxa_atexit@plt+0x3f534> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #156] @ 4bce8 <__cxa_atexit@plt+0x3f538> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #148] @ 4bcec <__cxa_atexit@plt+0x3f53c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + sub r1, r6, #6 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + ldr r1, [pc, #112] @ 4bcf0 <__cxa_atexit@plt+0x3f540> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #104] @ 4bcf4 <__cxa_atexit@plt+0x3f544> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r2, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r2, #20] │ │ │ │ + str r2, [r2, #24] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 4bcb8 <__cxa_atexit@plt+0x3f508> │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, #11 │ │ │ │ + b 54bb4 <__cxa_atexit@plt+0x48404> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4d1a4 <__cxa_atexit@plt+0x409f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - adcseq r9, ip, #168, 30 @ 0x2a0 │ │ │ │ - addseq sl, fp, #152, 20 @ 0x98000 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + adcseq fp, ip, #248, 4 @ 0x8000000f │ │ │ │ + adcseq fp, ip, #196, 6 @ 0x10000003 │ │ │ │ + adcseq fp, ip, #192, 4 │ │ │ │ + addseq r8, fp, #212, 16 @ 0xd40000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ 4d1fc <__cxa_atexit@plt+0x40a4c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 4d1f4 <__cxa_atexit@plt+0x40a44> │ │ │ │ - ldr r7, [pc, #32] @ 4d200 <__cxa_atexit@plt+0x40a50> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r3, r2 │ │ │ │ - addcc r7, r7, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 54bb4 <__cxa_atexit@plt+0x48404> │ │ │ │ + addseq r8, fp, #180, 16 @ 0xb40000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4bda4 <__cxa_atexit@plt+0x3f5f4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 4bdac <__cxa_atexit@plt+0x3f5fc> │ │ │ │ + ldr lr, [pc, #112] @ 4bdc0 <__cxa_atexit@plt+0x3f610> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #108] @ 4bdc4 <__cxa_atexit@plt+0x3f614> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #80] @ 4bdc8 <__cxa_atexit@plt+0x3f618> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #72] @ 4bdcc <__cxa_atexit@plt+0x3f61c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 4b970 <__cxa_atexit@plt+0x3f1c0> │ │ │ │ + mov r6, r3 │ │ │ │ + b 4bdb4 <__cxa_atexit@plt+0x3f604> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + adcseq fp, ip, #248, 2 @ 0x3e │ │ │ │ + adcseq fp, ip, #204, 4 @ 0xc000000c │ │ │ │ + adcseq fp, ip, #200, 2 @ 0x32 │ │ │ │ + addseq r8, fp, #252, 14 @ 0x3f00000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4be60 <__cxa_atexit@plt+0x3f6b0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 4be68 <__cxa_atexit@plt+0x3f6b8> │ │ │ │ + ldr lr, [pc, #116] @ 4be7c <__cxa_atexit@plt+0x3f6cc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #112] @ 4be80 <__cxa_atexit@plt+0x3f6d0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #80] @ 4be84 <__cxa_atexit@plt+0x3f6d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #72] @ 4be88 <__cxa_atexit@plt+0x3f6d8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r2, r3, #16 │ │ │ │ + stm r2, {r1, r8, lr} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + b 4be70 <__cxa_atexit@plt+0x3f6c0> │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - adcseq r9, ip, #32, 30 @ 0x80 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 4d234 <__cxa_atexit@plt+0x40a84> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ - addlt r3, r3, #4 │ │ │ │ - ldr r7, [r3] │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + adcseq fp, ip, #64, 2 │ │ │ │ + adcseq fp, ip, #16, 4 │ │ │ │ + adcseq fp, ip, #12, 2 │ │ │ │ + addseq r8, fp, #64, 14 @ 0x1000000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4bf00 <__cxa_atexit@plt+0x3f750> │ │ │ │ + ldr lr, [pc, #92] @ 4bf10 <__cxa_atexit@plt+0x3f760> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + add r9, r7, #16 │ │ │ │ + ldm r9, {r2, r8, r9} │ │ │ │ + ldr r7, [r7, #28] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 4bf14 <__cxa_atexit@plt+0x3f764> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 4bf18 <__cxa_atexit@plt+0x3f768> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r2, r8, r9, lr} │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 4b5f0 <__cxa_atexit@plt+0x3ee40> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r9, ip, #236, 28 @ 0xec0 │ │ │ │ - addseq sl, fp, #44, 20 @ 0x2c000 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + adcseq fp, ip, #112, 2 │ │ │ │ + adcseq fp, ip, #108 @ 0x6c │ │ │ │ + addseq r8, fp, #172, 12 @ 0xac00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4d2cc <__cxa_atexit@plt+0x40b1c> │ │ │ │ - ldr r3, [pc, #128] @ 4d2dc <__cxa_atexit@plt+0x40b2c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - and r3, r8, #3 │ │ │ │ - add r2, pc, #4 │ │ │ │ - ldr r3, [r2, r3, lsl #2] │ │ │ │ - add pc, r2, r3 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 4bf80 <__cxa_atexit@plt+0x3f7d0> │ │ │ │ + ldr lr, [pc, #72] @ 4bf90 <__cxa_atexit@plt+0x3f7e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + add sl, r7, #11 │ │ │ │ + ldm sl, {r0, r3, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + ldr lr, [pc, #48] @ 4bf94 <__cxa_atexit@plt+0x3f7e4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r1, [r9, #16] │ │ │ │ + add r1, r9, #20 │ │ │ │ + stm r1, {r0, r3, sl} │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 4d2e8 <__cxa_atexit@plt+0x40b38> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #76] @ 4d2ec <__cxa_atexit@plt+0x40b3c> │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + rsbeq r1, r8, #1946157057 @ 0x74000001 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 4bffc <__cxa_atexit@plt+0x3f84c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 4c008 <__cxa_atexit@plt+0x3f858> │ │ │ │ + ldr r1, [pc, #80] @ 4c018 <__cxa_atexit@plt+0x3f868> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 4c01c <__cxa_atexit@plt+0x3f86c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 4c020 <__cxa_atexit@plt+0x3f870> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 4d2f0 <__cxa_atexit@plt+0x40b40> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #64] @ 4d2f4 <__cxa_atexit@plt+0x40b44> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 4d2e0 <__cxa_atexit@plt+0x40b30> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #28] @ 4d2e4 <__cxa_atexit@plt+0x40b34> │ │ │ │ + adcseq sl, ip, #136, 30 @ 0x220 │ │ │ │ + adcseq fp, ip, #116 @ 0x74 │ │ │ │ + adcseq sl, ip, #100, 30 @ 0x190 │ │ │ │ + addseq r8, fp, #168, 10 @ 0x2a000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 4c0d4 <__cxa_atexit@plt+0x3f924> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 4c0e0 <__cxa_atexit@plt+0x3f930> │ │ │ │ + ldr r8, [pc, #152] @ 4c0f0 <__cxa_atexit@plt+0x3f940> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #148] @ 4c0f4 <__cxa_atexit@plt+0x3f944> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #140] @ 4c0f8 <__cxa_atexit@plt+0x3f948> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 4d2f8 <__cxa_atexit@plt+0x40b48> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - addseq sl, fp, #156, 18 @ 0x270000 │ │ │ │ - addseq sl, fp, #148, 18 @ 0x250000 │ │ │ │ - addseq sl, fp, #176, 18 @ 0x2c0000 │ │ │ │ - addseq sl, fp, #168, 18 @ 0x2a0000 │ │ │ │ - addseq sl, fp, #136, 18 @ 0x220000 │ │ │ │ - addseq sl, fp, #128, 18 @ 0x200000 │ │ │ │ - addseq sl, fp, #176, 18 @ 0x2c0000 │ │ │ │ - addseq sl, fp, #108, 18 @ 0x1b0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 4d32c <__cxa_atexit@plt+0x40b7c> │ │ │ │ - ldr r7, [pc, #36] @ 4d340 <__cxa_atexit@plt+0x40b90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - cmp r3, #3 │ │ │ │ - ldreq r7, [pc, #32] @ 4d348 <__cxa_atexit@plt+0x40b98> │ │ │ │ - addeq r7, pc, r7 │ │ │ │ - b 4d334 <__cxa_atexit@plt+0x40b84> │ │ │ │ - ldr r7, [pc, #16] @ 4d344 <__cxa_atexit@plt+0x40b94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + add r7, r7, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + sub r3, r6, #6 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + ldr r3, [pc, #108] @ 4c0fc <__cxa_atexit@plt+0x3f94c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr lr, [pc, #100] @ 4c100 <__cxa_atexit@plt+0x3f950> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r2, #8 │ │ │ │ + stm r8, {r0, r1, lr} │ │ │ │ + str r3, [r2, #20] │ │ │ │ + str r2, [r2, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4c0c8 <__cxa_atexit@plt+0x3f918> │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 54bb4 <__cxa_atexit@plt+0x48404> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - addseq sl, fp, #64, 18 @ 0x100000 │ │ │ │ - addseq sl, fp, #20, 18 @ 0x50000 │ │ │ │ - addseq sl, fp, #12, 18 @ 0x30000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4d3c8 <__cxa_atexit@plt+0x40c18> │ │ │ │ - ldr r3, [pc, #108] @ 4d3d8 <__cxa_atexit@plt+0x40c28> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 4d398 <__cxa_atexit@plt+0x40be8> │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 4d3a8 <__cxa_atexit@plt+0x40bf8> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 4d3b4 <__cxa_atexit@plt+0x40c04> │ │ │ │ - ldr r8, [pc, #80] @ 4d3e4 <__cxa_atexit@plt+0x40c34> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 4d3bc <__cxa_atexit@plt+0x40c0c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #48] @ 4d3e0 <__cxa_atexit@plt+0x40c30> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 4d3bc <__cxa_atexit@plt+0x40c0c> │ │ │ │ - ldr r8, [pc, #32] @ 4d3dc <__cxa_atexit@plt+0x40c2c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r7, [pc, #24] @ 4d3e8 <__cxa_atexit@plt+0x40c38> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsbeq r0, r8, #56623104 @ 0x3600000 │ │ │ │ - rsbeq r0, r8, #78643200 @ 0x4b00000 │ │ │ │ - rsbeq r0, r8, #115343360 @ 0x6e00000 │ │ │ │ - addseq sl, fp, #188, 16 @ 0xbc0000 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + adcseq sl, ip, #228, 28 @ 0xe40 │ │ │ │ + adcseq sl, ip, #180, 30 @ 0x2d0 │ │ │ │ + adcseq sl, ip, #176, 28 @ 0xb00 │ │ │ │ + addseq r8, fp, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 4d41c <__cxa_atexit@plt+0x40c6c> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 4d42c <__cxa_atexit@plt+0x40c7c> │ │ │ │ - ldr r8, [pc, #48] @ 4d444 <__cxa_atexit@plt+0x40c94> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r8, [pc, #28] @ 4d440 <__cxa_atexit@plt+0x40c90> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r8, [pc, #8] @ 4d43c <__cxa_atexit@plt+0x40c8c> │ │ │ │ - add r8, pc, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - rsbeq r0, r8, #796917760 @ 0x2f800000 │ │ │ │ - rsbeq r0, r8, #901775360 @ 0x35c00000 │ │ │ │ - rsbeq r0, r8, #998244352 @ 0x3b800000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4d4c4 <__cxa_atexit@plt+0x40d14> │ │ │ │ - ldr r3, [pc, #108] @ 4d4d4 <__cxa_atexit@plt+0x40d24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 4d494 <__cxa_atexit@plt+0x40ce4> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 4d4a4 <__cxa_atexit@plt+0x40cf4> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 4d4b0 <__cxa_atexit@plt+0x40d00> │ │ │ │ - ldr r3, [pc, #80] @ 4d4e0 <__cxa_atexit@plt+0x40d30> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 4d4b8 <__cxa_atexit@plt+0x40d08> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 54bb4 <__cxa_atexit@plt+0x48404> │ │ │ │ + addseq r8, fp, #168, 8 @ 0xa8000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4c1b0 <__cxa_atexit@plt+0x3fa00> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 4c1b8 <__cxa_atexit@plt+0x3fa08> │ │ │ │ + ldr lr, [pc, #112] @ 4c1cc <__cxa_atexit@plt+0x3fa1c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #108] @ 4c1d0 <__cxa_atexit@plt+0x3fa20> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #80] @ 4c1d4 <__cxa_atexit@plt+0x3fa24> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #72] @ 4c1d8 <__cxa_atexit@plt+0x3fa28> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 4b970 <__cxa_atexit@plt+0x3f1c0> │ │ │ │ + mov r6, r3 │ │ │ │ + b 4c1c0 <__cxa_atexit@plt+0x3fa10> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 4d4dc <__cxa_atexit@plt+0x40d2c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 4d4b8 <__cxa_atexit@plt+0x40d08> │ │ │ │ - ldr r3, [pc, #32] @ 4d4d8 <__cxa_atexit@plt+0x40d28> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r7, [pc, #24] @ 4d4e4 <__cxa_atexit@plt+0x40d34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + adcseq sl, ip, #236, 26 @ 0x3b00 │ │ │ │ + adcseq sl, ip, #192, 28 @ 0xc00 │ │ │ │ + adcseq sl, ip, #188, 26 @ 0x2f00 │ │ │ │ + addseq r8, fp, #240, 6 @ 0xc0000003 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4c26c <__cxa_atexit@plt+0x3fabc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 4c274 <__cxa_atexit@plt+0x3fac4> │ │ │ │ + ldr lr, [pc, #116] @ 4c288 <__cxa_atexit@plt+0x3fad8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #112] @ 4c28c <__cxa_atexit@plt+0x3fadc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #80] @ 4c290 <__cxa_atexit@plt+0x3fae0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #72] @ 4c294 <__cxa_atexit@plt+0x3fae4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r2, r3, #16 │ │ │ │ + stm r2, {r1, r8, lr} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + b 4c27c <__cxa_atexit@plt+0x3facc> │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsbeq r0, r8, #243269632 @ 0xe800000 │ │ │ │ - rsbeq r0, r8, #331350016 @ 0x13c00000 │ │ │ │ - rsbeq r0, r8, #478150656 @ 0x1c800000 │ │ │ │ - addseq sl, fp, #196, 14 @ 0x3100000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 4d518 <__cxa_atexit@plt+0x40d68> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 4d528 <__cxa_atexit@plt+0x40d78> │ │ │ │ - ldr r8, [pc, #48] @ 4d540 <__cxa_atexit@plt+0x40d90> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r8, [pc, #28] @ 4d53c <__cxa_atexit@plt+0x40d8c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r8, [pc, #8] @ 4d538 <__cxa_atexit@plt+0x40d88> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - rsbeq r0, r8, #-1040187392 @ 0xc2000000 │ │ │ │ - rsbeq r0, r8, #-620756992 @ 0xdb000000 │ │ │ │ - rsbeq r0, r8, #-234881024 @ 0xf2000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 4d568 <__cxa_atexit@plt+0x40db8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3eb75c <__cxa_atexit@plt+0x3defac> │ │ │ │ - addseq sl, fp, #48, 14 @ 0xc00000 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 4e248 <__cxa_atexit@plt+0x41a98> │ │ │ │ - addseq sl, fp, #72, 14 @ 0x1200000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + adcseq sl, ip, #52, 26 @ 0xd00 │ │ │ │ + adcseq sl, ip, #4, 28 @ 0x40 │ │ │ │ + adcseq sl, ip, #0, 26 │ │ │ │ + addseq r8, fp, #52, 6 @ 0xd0000000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4c30c <__cxa_atexit@plt+0x3fb5c> │ │ │ │ + ldr lr, [pc, #92] @ 4c31c <__cxa_atexit@plt+0x3fb6c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + add r9, r7, #16 │ │ │ │ + ldm r9, {r2, r8, r9} │ │ │ │ + ldr r7, [r7, #28] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 4c320 <__cxa_atexit@plt+0x3fb70> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 4c324 <__cxa_atexit@plt+0x3fb74> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r2, r8, r9, lr} │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 4b5f0 <__cxa_atexit@plt+0x3ee40> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + adcseq sl, ip, #100, 26 @ 0x1900 │ │ │ │ + adcseq sl, ip, #96, 24 @ 0x6000 │ │ │ │ + addseq r8, fp, #164, 4 @ 0x4000000a │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4d5b4 <__cxa_atexit@plt+0x40e04> │ │ │ │ - ldr r2, [pc, #40] @ 4d5c0 <__cxa_atexit@plt+0x40e10> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r3, [pc, #32] @ 4d5c4 <__cxa_atexit@plt+0x40e14> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - mov r9, #0 │ │ │ │ - b 322a8 <__cxa_atexit@plt+0x25af8> │ │ │ │ + bhi 4c39c <__cxa_atexit@plt+0x3fbec> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4c3a4 <__cxa_atexit@plt+0x3fbf4> │ │ │ │ + ldr lr, [pc, #88] @ 4c3b8 <__cxa_atexit@plt+0x3fc08> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ 4c3bc <__cxa_atexit@plt+0x3fc0c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add ip, r7, #16 │ │ │ │ + ldm ip, {r0, r2, sl, ip} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + ldr r8, [pc, #56] @ 4c3c0 <__cxa_atexit@plt+0x3fc10> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + add lr, r9, #16 │ │ │ │ + stm lr, {r0, r2, sl, ip} │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + b 4c3ac <__cxa_atexit@plt+0x3fbfc> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq r9, ip, #184, 18 @ 0x2e0000 │ │ │ │ - adcseq r9, ip, #220, 22 @ 0x37000 │ │ │ │ - addseq sl, fp, #232, 12 @ 0xe800000 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + adcseq sl, ip, #232, 22 @ 0x3a000 │ │ │ │ + rsbeq r0, r8, #57, 30 @ 0xe4 │ │ │ │ + addseq r8, fp, #4, 4 @ 0x40000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4c448 <__cxa_atexit@plt+0x3fc98> │ │ │ │ + ldr lr, [pc, #104] @ 4c458 <__cxa_atexit@plt+0x3fca8> │ │ │ │ + add lr, pc, lr │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r1, r2, sl} │ │ │ │ + ldr r9, [r7, #15] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #80] @ 4c45c <__cxa_atexit@plt+0x3fcac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #72] @ 4c460 <__cxa_atexit@plt+0x3fcb0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + adcseq sl, ip, #64, 24 @ 0x4000 │ │ │ │ + adcseq sl, ip, #52, 22 @ 0xd000 │ │ │ │ + addseq r8, fp, #104, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4c4c0 <__cxa_atexit@plt+0x3fd10> │ │ │ │ + ldr r2, [pc, #68] @ 4c4c8 <__cxa_atexit@plt+0x3fd18> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #60] @ 4c4cc <__cxa_atexit@plt+0x3fd1c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 4c4b0 <__cxa_atexit@plt+0x3fd00> │ │ │ │ sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 4d610 <__cxa_atexit@plt+0x40e60> │ │ │ │ - ldr r2, [pc, #48] @ 4d61c <__cxa_atexit@plt+0x40e6c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r3, [pc, #40] @ 4d620 <__cxa_atexit@plt+0x40e70> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #32] @ 4d624 <__cxa_atexit@plt+0x40e74> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 3eb754 <__cxa_atexit@plt+0x3defa4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r8, #11 │ │ │ │ + b 464c4 <__cxa_atexit@plt+0x39d14> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - adcseq r9, ip, #100, 18 @ 0x190000 │ │ │ │ - adcseq r9, ip, #140, 22 @ 0x23000 │ │ │ │ - adcseq r9, ip, #132, 22 @ 0x21000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + adcseq sl, ip, #192, 20 @ 0xc0000 │ │ │ │ + addseq r8, fp, #252 @ 0xfc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 464c4 <__cxa_atexit@plt+0x39d14> │ │ │ │ + addseq r8, fp, #224 @ 0xe0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4d684 <__cxa_atexit@plt+0x40ed4> │ │ │ │ - ldr r2, [pc, #72] @ 4d68c <__cxa_atexit@plt+0x40edc> │ │ │ │ + bhi 4c548 <__cxa_atexit@plt+0x3fd98> │ │ │ │ + ldr r2, [pc, #68] @ 4c550 <__cxa_atexit@plt+0x3fda0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 4d678 <__cxa_atexit@plt+0x40ec8> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - cmp r2, #2 │ │ │ │ - ldrne r8, [pc, #40] @ 4d694 <__cxa_atexit@plt+0x40ee4> │ │ │ │ - addne r8, pc, r8 │ │ │ │ - ldreq r8, [pc, #28] @ 4d690 <__cxa_atexit@plt+0x40ee0> │ │ │ │ - addeq r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #60] @ 4c554 <__cxa_atexit@plt+0x3fda4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 4c538 <__cxa_atexit@plt+0x3fd88> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + b 539a8 <__cxa_atexit@plt+0x471f8> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - rsbeq r0, r8, #335544320 @ 0x14000000 │ │ │ │ - rsbeq r0, r8, #-1811939328 @ 0x94000000 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + adcseq sl, ip, #56, 20 @ 0x38000 │ │ │ │ + addseq r8, fp, #116 @ 0x74 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 539a8 <__cxa_atexit@plt+0x471f8> │ │ │ │ + addseq r8, fp, #88 @ 0x58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 4d6cc <__cxa_atexit@plt+0x40f1c> │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4c5d0 <__cxa_atexit@plt+0x3fe20> │ │ │ │ + ldr r2, [pc, #68] @ 4c5d8 <__cxa_atexit@plt+0x3fe28> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ 4d6d0 <__cxa_atexit@plt+0x40f20> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r3, r5, #8 │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r8, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #60] @ 4c5dc <__cxa_atexit@plt+0x3fe2c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 4c5c0 <__cxa_atexit@plt+0x3fe10> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + b 48978 <__cxa_atexit@plt+0x3c1c8> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - rsbeq r0, r8, #268435469 @ 0x1000000d │ │ │ │ - rsbeq r0, r8, #268435470 @ 0x1000000e │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + adcseq sl, ip, #176, 18 @ 0x2c0000 │ │ │ │ + addseq r7, fp, #236, 30 @ 0x3b0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 48978 <__cxa_atexit@plt+0x3c1c8> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4d734 <__cxa_atexit@plt+0x40f84> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 4d740 <__cxa_atexit@plt+0x40f90> │ │ │ │ - ldr r2, [pc, #76] @ 4d750 <__cxa_atexit@plt+0x40fa0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 4d754 <__cxa_atexit@plt+0x40fa4> │ │ │ │ + bhi 4c630 <__cxa_atexit@plt+0x3fe80> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 4c638 <__cxa_atexit@plt+0x3fe88> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 4d758 <__cxa_atexit@plt+0x40fa8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r6, r9 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + adcseq sl, ip, #48, 18 @ 0xc0000 │ │ │ │ + addseq r7, fp, #108, 28 @ 0x6c0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4c6d8 <__cxa_atexit@plt+0x3ff28> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 4c6e0 <__cxa_atexit@plt+0x3ff30> │ │ │ │ + ldr lr, [pc, #128] @ 4c6f4 <__cxa_atexit@plt+0x3ff44> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r0, r6, #6 │ │ │ │ + ldr sl, [pc, #108] @ 4c6f8 <__cxa_atexit@plt+0x3ff48> │ │ │ │ + add sl, pc, sl │ │ │ │ + str lr, [r2, #-8] │ │ │ │ + str r0, [r2, #-4] │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + ldr r2, [pc, #92] @ 4c6fc <__cxa_atexit@plt+0x3ff4c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [pc, #84] @ 4c700 <__cxa_atexit@plt+0x3ff50> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r2, r3} │ │ │ │ + ldr r3, [pc, #64] @ 4c704 <__cxa_atexit@plt+0x3ff54> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #56] @ 4c708 <__cxa_atexit@plt+0x3ff58> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + mov r6, r3 │ │ │ │ + b 4c6e8 <__cxa_atexit@plt+0x3ff38> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - adcseq r9, ip, #68, 16 @ 0x440000 │ │ │ │ - rsbeq r0, r8, #-1610612728 @ 0xa0000008 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + adcseq sl, ip, #164, 18 @ 0x290000 │ │ │ │ + adcseq sl, ip, #160, 16 @ 0xa00000 │ │ │ │ + adcseq sl, ip, #120, 18 @ 0x1e0000 │ │ │ │ + adcseq sl, ip, #48, 16 @ 0x300000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r7, fp, #132, 26 @ 0x2100 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r8, r6 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4d79c <__cxa_atexit@plt+0x40fec> │ │ │ │ - ldr r3, [pc, #44] @ 4d7ac <__cxa_atexit@plt+0x40ffc> │ │ │ │ + bcc 4c774 <__cxa_atexit@plt+0x3ffc4> │ │ │ │ + ldr r3, [pc, #56] @ 4c784 <__cxa_atexit@plt+0x3ffd4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r3, #16 │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + ldr r8, [pc, #24] @ 4c788 <__cxa_atexit@plt+0x3ffd8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + adcseq sl, ip, #208, 16 @ 0xd00000 │ │ │ │ + addseq r7, fp, #28, 26 @ 0x700 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4d818 <__cxa_atexit@plt+0x41068> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 4d824 <__cxa_atexit@plt+0x41074> │ │ │ │ - ldr r2, [pc, #84] @ 4d834 <__cxa_atexit@plt+0x41084> │ │ │ │ + bhi 4c86c <__cxa_atexit@plt+0x400bc> │ │ │ │ + ldr lr, [pc, #220] @ 4c888 <__cxa_atexit@plt+0x400d8> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r3, r7, #8 │ │ │ │ + ldm r3, {r0, r1, r3} │ │ │ │ + mov r2, r5 │ │ │ │ + str lr, [r2, #-20]! @ 0xffffffec │ │ │ │ + ldr lr, [pc, #200] @ 4c88c <__cxa_atexit@plt+0x400dc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str lr, [r2, #12] │ │ │ │ + str r7, [r2, #16] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 4c850 <__cxa_atexit@plt+0x400a0> │ │ │ │ + ldr r0, [pc, #172] @ 4c890 <__cxa_atexit@plt+0x400e0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + ldr r7, [r3, #11] │ │ │ │ + mov r2, r5 │ │ │ │ + str r0, [r2, #-24]! @ 0xffffffe8 │ │ │ │ + str r1, [r2, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4c860 <__cxa_atexit@plt+0x400b0> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 4c874 <__cxa_atexit@plt+0x400c4> │ │ │ │ + ldr r2, [pc, #124] @ 4c894 <__cxa_atexit@plt+0x400e4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 4d838 <__cxa_atexit@plt+0x41088> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 4d83c <__cxa_atexit@plt+0x4108c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r6, r9 │ │ │ │ + ldr lr, [pc, #120] @ 4c898 <__cxa_atexit@plt+0x400e8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #-16]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + mov r6, r3 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + adcseq sl, ip, #140, 14 @ 0x2300000 │ │ │ │ + andeq r0, r0, r8, ror r1 │ │ │ │ + @ instruction: 0x000001b4 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + addseq r7, fp, #12, 24 @ 0xc00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #144] @ 4c948 <__cxa_atexit@plt+0x40198> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4c928 <__cxa_atexit@plt+0x40178> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #20 │ │ │ │ + cmp r1, lr │ │ │ │ + bcc 4c934 <__cxa_atexit@plt+0x40184> │ │ │ │ + ldr r2, [pc, #104] @ 4c94c <__cxa_atexit@plt+0x4019c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r3, [r2, #4]! │ │ │ │ + str r6, [r5, #8] │ │ │ │ + ldr r5, [pc, #68] @ 4c950 <__cxa_atexit@plt+0x401a0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r0, #20 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + addseq r7, fp, #84, 22 @ 0x15000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4c9b4 <__cxa_atexit@plt+0x40204> │ │ │ │ + ldr r2, [pc, #68] @ 4c9c0 <__cxa_atexit@plt+0x40210> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ 4c9c4 <__cxa_atexit@plt+0x40214> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - adcseq r9, ip, #104, 14 @ 0x1a00000 │ │ │ │ - rsbeq r0, r8, #-2147483601 @ 0x8000002f │ │ │ │ - addseq sl, fp, #100, 8 @ 0x64000000 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0xfffffda8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r7, fp, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4d8cc <__cxa_atexit@plt+0x4111c> │ │ │ │ + bhi 4ca6c <__cxa_atexit@plt+0x402bc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #32 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 4d8d4 <__cxa_atexit@plt+0x41124> │ │ │ │ - ldr lr, [pc, #112] @ 4d8e8 <__cxa_atexit@plt+0x41138> │ │ │ │ + bcc 4ca74 <__cxa_atexit@plt+0x402c4> │ │ │ │ + ldr lr, [pc, #112] @ 4ca88 <__cxa_atexit@plt+0x402d8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #108] @ 4d8ec <__cxa_atexit@plt+0x4113c> │ │ │ │ + ldr r0, [pc, #108] @ 4ca8c <__cxa_atexit@plt+0x402dc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #80] @ 4d8f0 <__cxa_atexit@plt+0x41140> │ │ │ │ + ldr r0, [pc, #80] @ 4ca90 <__cxa_atexit@plt+0x402e0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #72] @ 4d8f4 <__cxa_atexit@plt+0x41144> │ │ │ │ + ldr lr, [pc, #72] @ 4ca94 <__cxa_atexit@plt+0x402e4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ + str r8, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 3eb804 <__cxa_atexit@plt+0x3df054> │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ - b 4d8dc <__cxa_atexit@plt+0x4112c> │ │ │ │ + b 4ca7c <__cxa_atexit@plt+0x402cc> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff3c │ │ │ │ - adcseq r9, ip, #208, 12 @ 0xd000000 │ │ │ │ - adcseq r9, ip, #236, 16 @ 0xec0000 │ │ │ │ - adcseq r9, ip, #160, 12 @ 0xa000000 │ │ │ │ - addseq sl, fp, #172, 6 @ 0xb0000002 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + adcseq sl, ip, #48, 10 @ 0xc000000 │ │ │ │ + adcseq sl, ip, #4, 12 @ 0x400000 │ │ │ │ + adcseq sl, ip, #0, 10 │ │ │ │ + addseq r7, fp, #16, 20 @ 0x10000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4d98c <__cxa_atexit@plt+0x411dc> │ │ │ │ + bhi 4cb28 <__cxa_atexit@plt+0x40378> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #36 @ 0x24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 4d994 <__cxa_atexit@plt+0x411e4> │ │ │ │ - ldr lr, [pc, #120] @ 4d9a8 <__cxa_atexit@plt+0x411f8> │ │ │ │ + bcc 4cb30 <__cxa_atexit@plt+0x40380> │ │ │ │ + ldr lr, [pc, #116] @ 4cb44 <__cxa_atexit@plt+0x40394> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #116] @ 4d9ac <__cxa_atexit@plt+0x411fc> │ │ │ │ + ldr r0, [pc, #112] @ 4cb48 <__cxa_atexit@plt+0x40398> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ - ldr r9, [r7, #20] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #88] @ 4d9b0 <__cxa_atexit@plt+0x41200> │ │ │ │ + ldr r0, [pc, #80] @ 4cb4c <__cxa_atexit@plt+0x4039c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #80] @ 4d9b4 <__cxa_atexit@plt+0x41204> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #76] @ 4d9b8 <__cxa_atexit@plt+0x41208> │ │ │ │ + ldr lr, [pc, #72] @ 4cb50 <__cxa_atexit@plt+0x403a0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ + str r9, [r3, #12] │ │ │ │ add r2, r3, #16 │ │ │ │ - stm r2, {r1, r9, lr} │ │ │ │ + stm r2, {r1, r8, lr} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ - b 4d99c <__cxa_atexit@plt+0x411ec> │ │ │ │ + b 4cb38 <__cxa_atexit@plt+0x40388> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - adcseq r9, ip, #24, 12 @ 0x1800000 │ │ │ │ - adcseq r9, ip, #52, 16 @ 0x340000 │ │ │ │ - rsbeq r0, r8, #111 @ 0x6f │ │ │ │ - adcseq r9, ip, #224, 10 @ 0x38000000 │ │ │ │ - addseq sl, fp, #232, 4 @ 0x8000000e │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + adcseq sl, ip, #120, 8 @ 0x78000000 │ │ │ │ + adcseq sl, ip, #72, 10 @ 0x12000000 │ │ │ │ + adcseq sl, ip, #68, 8 @ 0x44000000 │ │ │ │ + addseq r7, fp, #84, 18 @ 0x150000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 4da0c <__cxa_atexit@plt+0x4125c> │ │ │ │ - ldr lr, [pc, #56] @ 4da1c <__cxa_atexit@plt+0x4126c> │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4cc10 <__cxa_atexit@plt+0x40460> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 4cc18 <__cxa_atexit@plt+0x40468> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr ip, [r7, #12] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr sl, [r7, #24] │ │ │ │ + ldr r9, [r7, #28] │ │ │ │ + sub r0, r6, #6 │ │ │ │ + ldr lr, [pc, #128] @ 4cc2c <__cxa_atexit@plt+0x4047c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - add r7, r7, #16 │ │ │ │ - ldm r7, {r0, r3, r7} │ │ │ │ - str lr, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - str r0, [r8, #16] │ │ │ │ - str r3, [r8, #20] │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r3, #24 │ │ │ │ + str lr, [r2, #-8] │ │ │ │ + str r0, [r2, #-4] │ │ │ │ + ldr r2, [pc, #116] @ 4cc30 <__cxa_atexit@plt+0x40480> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #108] @ 4cc34 <__cxa_atexit@plt+0x40484> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [pc, #100] @ 4cc38 <__cxa_atexit@plt+0x40488> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + str fp, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str sl, [r3, #24] │ │ │ │ + add lr, r3, #28 │ │ │ │ + stm lr, {r0, r2, r3} │ │ │ │ + ldr r3, [pc, #68] @ 4cc3c <__cxa_atexit@plt+0x4048c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #60] @ 4cc40 <__cxa_atexit@plt+0x40490> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + mov r6, r3 │ │ │ │ + b 4cc20 <__cxa_atexit@plt+0x40470> │ │ │ │ + mov r5, #40 @ 0x28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - addseq sl, fp, #128, 4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + adcseq sl, ip, #124, 8 @ 0x7c000000 │ │ │ │ + adcseq sl, ip, #120, 6 @ 0xe0000001 │ │ │ │ + adcseq sl, ip, #68, 8 @ 0x44000000 │ │ │ │ + adcseq sl, ip, #252, 4 @ 0xc000000f │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r7, fp, #76, 16 @ 0x4c0000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4da84 <__cxa_atexit@plt+0x412d4> │ │ │ │ - ldr sl, [pc, #72] @ 4da94 <__cxa_atexit@plt+0x412e4> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr lr, [pc, #52] @ 4da98 <__cxa_atexit@plt+0x412e8> │ │ │ │ + bcc 4ccb4 <__cxa_atexit@plt+0x40504> │ │ │ │ + ldr lr, [pc, #64] @ 4ccc4 <__cxa_atexit@plt+0x40514> │ │ │ │ add lr, pc, lr │ │ │ │ - str sl, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add sl, r7, #16 │ │ │ │ + ldm sl, {r0, r3, r8, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r3, [r9, #20] │ │ │ │ - str r2, [r9, #24] │ │ │ │ - mov r8, lr │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add lr, r9, #16 │ │ │ │ + stm lr, {r0, r3, r8, sl} │ │ │ │ + ldr r8, [pc, #24] @ 4ccc8 <__cxa_atexit@plt+0x40518> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - rsbeq pc, r7, #128, 30 @ 0x200 │ │ │ │ - addseq sl, fp, #8, 4 @ 0x80000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 4db04 <__cxa_atexit@plt+0x41354> │ │ │ │ - ldr sl, [pc, #72] @ 4db14 <__cxa_atexit@plt+0x41364> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr lr, [pc, #52] @ 4db18 <__cxa_atexit@plt+0x41368> │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + adcseq sl, ip, #144, 6 @ 0x40000002 │ │ │ │ + addseq r7, fp, #220, 14 @ 0x3700000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4cd44 <__cxa_atexit@plt+0x40594> │ │ │ │ + ldr lr, [pc, #96] @ 4cd4c <__cxa_atexit@plt+0x4059c> │ │ │ │ add lr, pc, lr │ │ │ │ - str sl, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r3, [r9, #20] │ │ │ │ - str r2, [r9, #24] │ │ │ │ - mov r8, lr │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - rsbeq pc, r7, #0, 30 │ │ │ │ - addseq sl, fp, #136, 2 @ 0x22 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 4db84 <__cxa_atexit@plt+0x413d4> │ │ │ │ - ldr sl, [pc, #72] @ 4db94 <__cxa_atexit@plt+0x413e4> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr lr, [pc, #52] @ 4db98 <__cxa_atexit@plt+0x413e8> │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr r3, [r7, #28] │ │ │ │ + str lr, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + ldr lr, [pc, #64] @ 4cd50 <__cxa_atexit@plt+0x405a0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + add r2, r5, #8 │ │ │ │ + stm r2, {r0, r1, r9} │ │ │ │ + str r8, [r5, #20] │ │ │ │ + str lr, [r5, #24] │ │ │ │ + str r7, [r5, #28] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 4cd38 <__cxa_atexit@plt+0x40588> │ │ │ │ + mov r7, r3 │ │ │ │ + b 4cd60 <__cxa_atexit@plt+0x405b0> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + adcseq sl, ip, #64, 4 │ │ │ │ + addseq r7, fp, #84, 14 @ 0x1500000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #164] @ 4ce14 <__cxa_atexit@plt+0x40664> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4cdf4 <__cxa_atexit@plt+0x40644> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r8, r6, #32 │ │ │ │ + cmp r1, r8 │ │ │ │ + bcc 4ce00 <__cxa_atexit@plt+0x40650> │ │ │ │ + ldr r2, [pc, #124] @ 4ce18 <__cxa_atexit@plt+0x40668> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str fp, [sp] │ │ │ │ + ldr lr, [pc, #116] @ 4ce1c <__cxa_atexit@plt+0x4066c> │ │ │ │ add lr, pc, lr │ │ │ │ - str sl, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r3, [r9, #20] │ │ │ │ - str r2, [r9, #24] │ │ │ │ - mov r8, lr │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr fp, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r1, [r2, #16]! │ │ │ │ + str r6, [r5, #20] │ │ │ │ + str lr, [r2] │ │ │ │ + ldr lr, [r5] │ │ │ │ + ldmib r5, {r3, ip} │ │ │ │ + ldr r5, [r5, #12] │ │ │ │ + add r6, r6, #8 │ │ │ │ + stm r6, {r0, r1, r3, r5, ip, lr} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r8 │ │ │ │ + mov r8, fp │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r8 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + addseq r7, fp, #136, 12 @ 0x8800000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4ce98 <__cxa_atexit@plt+0x406e8> │ │ │ │ + ldr r2, [pc, #92] @ 4cea4 <__cxa_atexit@plt+0x406f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #88] @ 4cea8 <__cxa_atexit@plt+0x406f8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r5, #20]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr ip, [r5, #-16] │ │ │ │ + ldmdb r5, {r0, r1, lr} │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str fp, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str ip, [r3, #28] │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r7, fp, #228, 10 @ 0x39000000 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + mov r9, r4 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4cf84 <__cxa_atexit@plt+0x407d4> │ │ │ │ + ldr r1, [r9, #804] @ 0x324 │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 4cf8c <__cxa_atexit@plt+0x407dc> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r4, [r7, #12] │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr fp, [r7, #16] │ │ │ │ + add ip, r7, #20 │ │ │ │ + ldm ip, {r8, sl, ip} │ │ │ │ + ldr r0, [r7, #32] │ │ │ │ + str r0, [sp] │ │ │ │ + sub lr, r6, #6 │ │ │ │ + ldr r0, [pc, #128] @ 4cfa4 <__cxa_atexit@plt+0x407f4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmdb r2, {r0, lr} │ │ │ │ + ldr r2, [pc, #120] @ 4cfa8 <__cxa_atexit@plt+0x407f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #112] @ 4cfac <__cxa_atexit@plt+0x407fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [pc, #104] @ 4cfb0 <__cxa_atexit@plt+0x40800> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r4, fp} │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r8, sl, ip} │ │ │ │ + add lr, r3, #32 │ │ │ │ + stm lr, {r0, r2, r3} │ │ │ │ + ldr r4, [pc, #76] @ 4cfb4 <__cxa_atexit@plt+0x40804> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + add r8, r4, #1 │ │ │ │ + ldr r4, [pc, #68] @ 4cfb8 <__cxa_atexit@plt+0x40808> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + add sl, r4, #1 │ │ │ │ + mov r4, r9 │ │ │ │ + ldm sp, {r9, fp} │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + mov r6, r3 │ │ │ │ + b 4cf94 <__cxa_atexit@plt+0x407e4> │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ + str r5, [r9, #828] @ 0x33c │ │ │ │ + ldr r0, [r9, #-12] │ │ │ │ + mov r4, r9 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - rsbeq pc, r7, #128, 28 @ 0x800 │ │ │ │ - addseq sl, fp, #8, 2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + @ instruction: 0xfffffda4 │ │ │ │ + adcseq sl, ip, #8, 2 │ │ │ │ + adcseq sl, ip, #4 │ │ │ │ + adcseq sl, ip, #212 @ 0xd4 │ │ │ │ + adcseq r9, ip, #140, 30 @ 0x230 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r7, fp, #212, 8 @ 0xd4000000 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4dc04 <__cxa_atexit@plt+0x41454> │ │ │ │ - ldr sl, [pc, #72] @ 4dc14 <__cxa_atexit@plt+0x41464> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr lr, [pc, #52] @ 4dc18 <__cxa_atexit@plt+0x41468> │ │ │ │ + bcc 4d02c <__cxa_atexit@plt+0x4087c> │ │ │ │ + ldr lr, [pc, #64] @ 4d03c <__cxa_atexit@plt+0x4088c> │ │ │ │ add lr, pc, lr │ │ │ │ - str sl, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add ip, r7, #16 │ │ │ │ + ldm ip, {r0, r3, r8, sl, ip} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r3, [r9, #20] │ │ │ │ - str r2, [r9, #24] │ │ │ │ - mov r8, lr │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add lr, r9, #16 │ │ │ │ + stm lr, {r0, r3, r8, sl, ip} │ │ │ │ + ldr r8, [pc, #24] @ 4d040 <__cxa_atexit@plt+0x40890> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - rsbeq pc, r7, #0, 28 │ │ │ │ - addseq sl, fp, #136 @ 0x88 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + adcseq sl, ip, #24 │ │ │ │ + addseq r7, fp, #100, 8 @ 0x64000000 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 4dc68 <__cxa_atexit@plt+0x414b8> │ │ │ │ - ldr r2, [pc, #52] @ 4dc74 <__cxa_atexit@plt+0x414c4> │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 4d0a8 <__cxa_atexit@plt+0x408f8> │ │ │ │ + ldr r2, [pc, #76] @ 4d0b4 <__cxa_atexit@plt+0x40904> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - stmdb r3, {r0, r1} │ │ │ │ + ldr r7, [r3, #32] │ │ │ │ + ldr r1, [r3, #28] │ │ │ │ + ldr lr, [r3, #24] │ │ │ │ + str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + add r3, r3, #12 │ │ │ │ + ldm r3, {r0, r2, r3} │ │ │ │ + stmib r5, {r1, r2, lr} │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r0, [r5, #20] │ │ │ │ + str r8, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4dc60 <__cxa_atexit@plt+0x414b0> │ │ │ │ - b 4dc84 <__cxa_atexit@plt+0x414d4> │ │ │ │ + beq 4d0a0 <__cxa_atexit@plt+0x408f0> │ │ │ │ + b 4d0c4 <__cxa_atexit@plt+0x40914> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq sl, fp, #44 @ 0x2c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + addseq r7, fp, #240, 6 @ 0xc0000003 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 4dcc8 <__cxa_atexit@plt+0x41518> │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 4dce4 <__cxa_atexit@plt+0x41534> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 4dd10 <__cxa_atexit@plt+0x41560> │ │ │ │ - ldr r1, [pc, #112] @ 4dd2c <__cxa_atexit@plt+0x4157c> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #200] @ 4d19c <__cxa_atexit@plt+0x409ec> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #108] @ 4dd30 <__cxa_atexit@plt+0x41580> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 4dcfc <__cxa_atexit@plt+0x4154c> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 4dd10 <__cxa_atexit@plt+0x41560> │ │ │ │ - ldr r1, [pc, #76] @ 4dd24 <__cxa_atexit@plt+0x41574> │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4d17c <__cxa_atexit@plt+0x409cc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #36 @ 0x24 │ │ │ │ + cmp r1, r9 │ │ │ │ + bcc 4d188 <__cxa_atexit@plt+0x409d8> │ │ │ │ + ldr r1, [pc, #160] @ 4d1a0 <__cxa_atexit@plt+0x409f0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #72] @ 4dd28 <__cxa_atexit@plt+0x41578> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 4dcfc <__cxa_atexit@plt+0x4154c> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 4dd10 <__cxa_atexit@plt+0x41560> │ │ │ │ - ldr r1, [pc, #40] @ 4dd1c <__cxa_atexit@plt+0x4156c> │ │ │ │ + ldr lr, [pc, #156] @ 4d1a4 <__cxa_atexit@plt+0x409f4> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r2, #20]! │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + str r1, [r2] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [r5] │ │ │ │ + ldmib r5, {r3, ip} │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r5, #12] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + str r6, [r5, #24] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str ip, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str fp, [r6, #24] │ │ │ │ + str r3, [r6, #28] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r8, [sp, #8] │ │ │ │ + ldr r9, [sp, #4] │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r9 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, asr r1 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + addseq r7, fp, #0, 6 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r8, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r8 │ │ │ │ + bcc 4d234 <__cxa_atexit@plt+0x40a84> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [pc, #116] @ 4d244 <__cxa_atexit@plt+0x40a94> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #112] @ 4d248 <__cxa_atexit@plt+0x40a98> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #36] @ 4dd20 <__cxa_atexit@plt+0x41570> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffdb0 │ │ │ │ - rsbeq pc, r7, #62976 @ 0xf600 │ │ │ │ - @ instruction: 0xfffffe4c │ │ │ │ - rsbeq pc, r7, #1728 @ 0x6c0 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - rsbeq pc, r7, #3968 @ 0xf80 │ │ │ │ - addseq r9, fp, #108, 30 @ 0x1b0 │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr fp, [r5, #24]! │ │ │ │ + ldr r6, [r7, #3] │ │ │ │ + str r6, [sp] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr ip, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r6, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, lr} │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str fp, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r0, r6, ip} │ │ │ │ + mov r6, r8 │ │ │ │ + ldm sp, {r8, fp} │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r8 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r7, fp, #64, 4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4dd88 <__cxa_atexit@plt+0x415d8> │ │ │ │ - ldr r2, [pc, #56] @ 4dd98 <__cxa_atexit@plt+0x415e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #44] @ 4dd9c <__cxa_atexit@plt+0x415ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ + bcc 4d2c8 <__cxa_atexit@plt+0x40b18> │ │ │ │ + ldr lr, [pc, #72] @ 4d2d8 <__cxa_atexit@plt+0x40b28> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + add ip, r7, #11 │ │ │ │ + ldm ip, {r0, r3, sl, ip} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + ldr lr, [pc, #48] @ 4d2dc <__cxa_atexit@plt+0x40b2c> │ │ │ │ + add lr, pc, lr │ │ │ │ str r8, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r3, #20 │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r1, [r9, #16] │ │ │ │ + add r1, r9, #20 │ │ │ │ + stm r1, {r0, r3, sl, ip} │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec4 │ │ │ │ - rsbeq pc, r7, #39424 @ 0x9a00 │ │ │ │ - addseq r9, fp, #4, 30 │ │ │ │ + @ instruction: 0xfffffdbc │ │ │ │ + rsbeq pc, r7, #548 @ 0x224 │ │ │ │ + addseq r7, fp, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ + mov r7, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4d390 <__cxa_atexit@plt+0x40be0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4de34 <__cxa_atexit@plt+0x41684> │ │ │ │ - ldr r1, [pc, #140] @ 4de58 <__cxa_atexit@plt+0x416a8> │ │ │ │ + bcc 4d398 <__cxa_atexit@plt+0x40be8> │ │ │ │ + ldr r1, [pc, #164] @ 4d3c0 <__cxa_atexit@plt+0x40c10> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r1, r3} │ │ │ │ + ldr r1, [pc, #156] @ 4d3c4 <__cxa_atexit@plt+0x40c14> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #124] @ 4de5c <__cxa_atexit@plt+0x416ac> │ │ │ │ + ldr r0, [pc, #140] @ 4d3c8 <__cxa_atexit@plt+0x40c18> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r9, {r0, r1, r3} │ │ │ │ sub r8, r6, #6 │ │ │ │ - add r6, r9, #40 @ 0x28 │ │ │ │ + add r6, r9, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4de48 <__cxa_atexit@plt+0x41698> │ │ │ │ - ldr sl, [pc, #100] @ 4de60 <__cxa_atexit@plt+0x416b0> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr lr, [pc, #80] @ 4de64 <__cxa_atexit@plt+0x416b4> │ │ │ │ + bcc 4d3b0 <__cxa_atexit@plt+0x40c00> │ │ │ │ + ldr lr, [pc, #116] @ 4d3cc <__cxa_atexit@plt+0x40c1c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + add ip, r7, #11 │ │ │ │ + ldm ip, {r0, r3, sl, ip} │ │ │ │ + str lr, [r9, #16]! │ │ │ │ + ldr lr, [pc, #92] @ 4d3d0 <__cxa_atexit@plt+0x40c20> │ │ │ │ add lr, pc, lr │ │ │ │ - str sl, [r9, #16]! │ │ │ │ str r8, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r3, [r9, #20] │ │ │ │ - str r2, [r9, #24] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r1, [r9, #16] │ │ │ │ + add r1, r9, #20 │ │ │ │ + stm r1, {r0, r3, sl, ip} │ │ │ │ mov r8, lr │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r7, #12 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + b 4d3a0 <__cxa_atexit@plt+0x40bf0> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r9, ip, #252, 4 @ 0xc000000f │ │ │ │ - adcseq r9, ip, #108, 2 │ │ │ │ - @ instruction: 0xfffffbc8 │ │ │ │ - rsbeq pc, r7, #208, 22 @ 0x34000 │ │ │ │ - addseq r9, fp, #60, 28 @ 0x3c0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r9, r6 │ │ │ │ + adcseq r9, ip, #52, 24 @ 0x3400 │ │ │ │ + adcseq r9, ip, #32, 26 @ 0x800 │ │ │ │ + adcseq r9, ip, #16, 24 @ 0x1000 │ │ │ │ + @ instruction: 0xfffffcf4 │ │ │ │ + rsbeq pc, r7, #3088 @ 0xc10 │ │ │ │ + addseq r7, fp, #208 @ 0xd0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4defc <__cxa_atexit@plt+0x4174c> │ │ │ │ - ldr r1, [pc, #140] @ 4df20 <__cxa_atexit@plt+0x41770> │ │ │ │ + bcc 4d43c <__cxa_atexit@plt+0x40c8c> │ │ │ │ + ldr r2, [pc, #76] @ 4d44c <__cxa_atexit@plt+0x40c9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 4d450 <__cxa_atexit@plt+0x40ca0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #124] @ 4df24 <__cxa_atexit@plt+0x41774> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r9, {r0, r1, r3} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - add r6, r9, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 4df10 <__cxa_atexit@plt+0x41760> │ │ │ │ - ldr sl, [pc, #100] @ 4df28 <__cxa_atexit@plt+0x41778> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr lr, [pc, #80] @ 4df2c <__cxa_atexit@plt+0x4177c> │ │ │ │ - add lr, pc, lr │ │ │ │ - str sl, [r9, #16]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r3, [r9, #20] │ │ │ │ - str r2, [r9, #24] │ │ │ │ - mov r8, lr │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r7, #12 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ 4d454 <__cxa_atexit@plt+0x40ca4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r9, ip, #52, 4 @ 0x40000003 │ │ │ │ - adcseq r9, ip, #164 @ 0xa4 │ │ │ │ - @ instruction: 0xfffffb00 │ │ │ │ - rsbeq pc, r7, #8, 22 @ 0x2000 │ │ │ │ - addseq r9, fp, #116, 26 @ 0x1d00 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + adcseq r9, ip, #68, 24 @ 0x4400 │ │ │ │ + adcseq r9, ip, #44, 22 @ 0xb000 │ │ │ │ + addseq r7, fp, #80 @ 0x50 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4d4a8 <__cxa_atexit@plt+0x40cf8> │ │ │ │ + ldr r2, [pc, #56] @ 4d4b4 <__cxa_atexit@plt+0x40d04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 4d4b8 <__cxa_atexit@plt+0x40d08> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 4d4bc <__cxa_atexit@plt+0x40d0c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq r9, ip, #168, 22 @ 0x2a000 │ │ │ │ + adcseq r9, ip, #96, 20 @ 0x60000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r6, fp, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 4d520 <__cxa_atexit@plt+0x40d70> │ │ │ │ + ldr r3, [pc, #48] @ 4d530 <__cxa_atexit@plt+0x40d80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 4d534 <__cxa_atexit@plt+0x40d84> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq r9, ip, #36, 22 @ 0x9000 │ │ │ │ + addseq r6, fp, #108, 30 @ 0x1b0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4d5fc <__cxa_atexit@plt+0x40e4c> │ │ │ │ + ldr r2, [pc, #188] @ 4d618 <__cxa_atexit@plt+0x40e68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4d5e4 <__cxa_atexit@plt+0x40e34> │ │ │ │ + ldr r2, [pc, #160] @ 4d61c <__cxa_atexit@plt+0x40e6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4d5f0 <__cxa_atexit@plt+0x40e40> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 4d604 <__cxa_atexit@plt+0x40e54> │ │ │ │ + ldr ip, [pc, #112] @ 4d620 <__cxa_atexit@plt+0x40e70> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 4d624 <__cxa_atexit@plt+0x40e74> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r6, fp, #128, 28 @ 0x800 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 4d6c0 <__cxa_atexit@plt+0x40f10> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4d6a0 <__cxa_atexit@plt+0x40ef0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 4d6ac <__cxa_atexit@plt+0x40efc> │ │ │ │ + ldr lr, [pc, #84] @ 4d6c4 <__cxa_atexit@plt+0x40f14> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 4d6c8 <__cxa_atexit@plt+0x40f18> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq r6, fp, #220, 26 @ 0x3700 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4dfc4 <__cxa_atexit@plt+0x41814> │ │ │ │ - ldr r1, [pc, #140] @ 4dfe8 <__cxa_atexit@plt+0x41838> │ │ │ │ + bcc 4d724 <__cxa_atexit@plt+0x40f74> │ │ │ │ + ldr r2, [pc, #60] @ 4d730 <__cxa_atexit@plt+0x40f80> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 4d734 <__cxa_atexit@plt+0x40f84> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r6, fp, #124, 28 @ 0x7c0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4d7ac <__cxa_atexit@plt+0x40ffc> │ │ │ │ + ldr r2, [pc, #68] @ 4d7b4 <__cxa_atexit@plt+0x41004> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #60] @ 4d7b8 <__cxa_atexit@plt+0x41008> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #124] @ 4dfec <__cxa_atexit@plt+0x4183c> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 4d79c <__cxa_atexit@plt+0x40fec> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + b 48978 <__cxa_atexit@plt+0x3c1c8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + adcseq r9, ip, #212, 14 @ 0x3500000 │ │ │ │ + addseq r6, fp, #16, 28 @ 0x100 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 48978 <__cxa_atexit@plt+0x3c1c8> │ │ │ │ + addseq r6, fp, #244, 26 @ 0x3d00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4d820 <__cxa_atexit@plt+0x41070> │ │ │ │ + ldr r2, [pc, #48] @ 4d82c <__cxa_atexit@plt+0x4107c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ 4d830 <__cxa_atexit@plt+0x41080> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [pc, #36] @ 4d834 <__cxa_atexit@plt+0x41084> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #217 @ 0xd9 │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 3ff6ec <__cxa_atexit@plt+0x3f2f3c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + addseq r6, fp, #172, 26 @ 0x2b00 │ │ │ │ + adcseq r9, ip, #76, 14 @ 0x1300000 │ │ │ │ + adcseq r9, ip, #68, 14 @ 0x1100000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4d86c <__cxa_atexit@plt+0x410bc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 4d874 <__cxa_atexit@plt+0x410c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r9, ip, #244, 12 @ 0xf400000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4d8f8 <__cxa_atexit@plt+0x41148> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 4d900 <__cxa_atexit@plt+0x41150> │ │ │ │ + ldr r1, [pc, #104] @ 4d914 <__cxa_atexit@plt+0x41164> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ 4d918 <__cxa_atexit@plt+0x41168> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r9, {r0, r1, r3} │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 4d91c <__cxa_atexit@plt+0x4116c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 4d920 <__cxa_atexit@plt+0x41170> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ sub r8, r6, #6 │ │ │ │ - add r6, r9, #40 @ 0x28 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + b 4d908 <__cxa_atexit@plt+0x41158> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq r9, ip, #156, 12 @ 0x9c00000 │ │ │ │ + adcseq r9, ip, #116, 14 @ 0x1d00000 │ │ │ │ + adcseq r9, ip, #112, 12 @ 0x7000000 │ │ │ │ + addseq r6, fp, #168, 24 @ 0xa800 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r8, r5, #16 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 4d9d8 <__cxa_atexit@plt+0x41228> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 4d9e4 <__cxa_atexit@plt+0x41234> │ │ │ │ + ldr lr, [pc, #156] @ 4d9f4 <__cxa_atexit@plt+0x41244> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #148] @ 4d9f8 <__cxa_atexit@plt+0x41248> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + sub r0, r6, #6 │ │ │ │ + add r9, r7, #8 │ │ │ │ + ldm r9, {r1, r2, r9} │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + ldr sl, [pc, #124] @ 4d9fc <__cxa_atexit@plt+0x4124c> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + ldr r0, [pc, #108] @ 4da00 <__cxa_atexit@plt+0x41250> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #100] @ 4da04 <__cxa_atexit@plt+0x41254> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r1, r2, r9, lr} │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4d9cc <__cxa_atexit@plt+0x4121c> │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 54bb4 <__cxa_atexit@plt+0x48404> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + adcseq r9, ip, #236, 10 @ 0x3b000000 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + adcseq r9, ip, #176, 12 @ 0xb000000 │ │ │ │ + adcseq r9, ip, #172, 10 @ 0x2b000000 │ │ │ │ + addseq r6, fp, #196, 22 @ 0x31000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 54bb4 <__cxa_atexit@plt+0x48404> │ │ │ │ + addseq r6, fp, #164, 22 @ 0x29000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4dfd8 <__cxa_atexit@plt+0x41828> │ │ │ │ - ldr sl, [pc, #100] @ 4dff0 <__cxa_atexit@plt+0x41840> │ │ │ │ + bcc 4da9c <__cxa_atexit@plt+0x412ec> │ │ │ │ + ldr lr, [pc, #92] @ 4daac <__cxa_atexit@plt+0x412fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 4dab0 <__cxa_atexit@plt+0x41300> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 4dab4 <__cxa_atexit@plt+0x41304> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r2, r8, lr} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 4d548 <__cxa_atexit@plt+0x40d98> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + adcseq r9, ip, #212, 10 @ 0x35000000 │ │ │ │ + adcseq r9, ip, #208, 8 @ 0xd0000000 │ │ │ │ + addseq r6, fp, #16, 22 @ 0x4000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 4db1c <__cxa_atexit@plt+0x4136c> │ │ │ │ + ldr sl, [pc, #72] @ 4db2c <__cxa_atexit@plt+0x4137c> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ - ldr lr, [pc, #80] @ 4dff4 <__cxa_atexit@plt+0x41844> │ │ │ │ + ldr lr, [pc, #52] @ 4db30 <__cxa_atexit@plt+0x41380> │ │ │ │ add lr, pc, lr │ │ │ │ - str sl, [r9, #16]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ + str sl, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ mov r8, lr │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r7, #12 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r9, ip, #108, 2 │ │ │ │ - adcseq r8, ip, #220, 30 @ 0x370 │ │ │ │ - @ instruction: 0xfffffa38 │ │ │ │ - rsbeq pc, r7, #64, 20 @ 0x40000 │ │ │ │ - addseq r9, fp, #172, 24 @ 0xac00 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + rsbeq pc, r7, #16252928 @ 0xf80000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 4db98 <__cxa_atexit@plt+0x413e8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 4dba4 <__cxa_atexit@plt+0x413f4> │ │ │ │ + ldr r1, [pc, #80] @ 4dbb4 <__cxa_atexit@plt+0x41404> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 4dbb8 <__cxa_atexit@plt+0x41408> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 4dbbc <__cxa_atexit@plt+0x4140c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r9, ip, #236, 6 @ 0xb0000003 │ │ │ │ + adcseq r9, ip, #216, 8 @ 0xd8000000 │ │ │ │ + adcseq r9, ip, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4e048 <__cxa_atexit@plt+0x41898> │ │ │ │ - ldr r2, [pc, #56] @ 4e054 <__cxa_atexit@plt+0x418a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ + bhi 4dc40 <__cxa_atexit@plt+0x41490> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 4dc48 <__cxa_atexit@plt+0x41498> │ │ │ │ + ldr r1, [pc, #104] @ 4dc5c <__cxa_atexit@plt+0x414ac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ 4dc60 <__cxa_atexit@plt+0x414b0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - str r0, [r3, #-4] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 4dc64 <__cxa_atexit@plt+0x414b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 4dc68 <__cxa_atexit@plt+0x414b8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + b 4dc50 <__cxa_atexit@plt+0x414a0> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r9, ip, #84, 6 @ 0x50000001 │ │ │ │ + adcseq r9, ip, #44, 8 @ 0x2c000000 │ │ │ │ + adcseq r9, ip, #40, 6 @ 0xa0000000 │ │ │ │ + addseq r6, fp, #96, 18 @ 0x180000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r8, r5, #16 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 4dd20 <__cxa_atexit@plt+0x41570> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 4dd2c <__cxa_atexit@plt+0x4157c> │ │ │ │ + ldr lr, [pc, #156] @ 4dd3c <__cxa_atexit@plt+0x4158c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #148] @ 4dd40 <__cxa_atexit@plt+0x41590> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + sub r0, r6, #6 │ │ │ │ + add r9, r7, #8 │ │ │ │ + ldm r9, {r1, r2, r9} │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + ldr sl, [pc, #124] @ 4dd44 <__cxa_atexit@plt+0x41594> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + ldr r0, [pc, #108] @ 4dd48 <__cxa_atexit@plt+0x41598> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #100] @ 4dd4c <__cxa_atexit@plt+0x4159c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r1, r2, r9, lr} │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4e040 <__cxa_atexit@plt+0x41890> │ │ │ │ - b 4e064 <__cxa_atexit@plt+0x418b4> │ │ │ │ + beq 4dd14 <__cxa_atexit@plt+0x41564> │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 54bb4 <__cxa_atexit@plt+0x48404> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + adcseq r9, ip, #164, 4 @ 0x4000000a │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + adcseq r9, ip, #104, 6 @ 0xa0000001 │ │ │ │ + adcseq r9, ip, #100, 4 @ 0x40000006 │ │ │ │ + addseq r6, fp, #124, 16 @ 0x7c0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 54bb4 <__cxa_atexit@plt+0x48404> │ │ │ │ + addseq r6, fp, #92, 16 @ 0x5c0000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4dde4 <__cxa_atexit@plt+0x41634> │ │ │ │ + ldr lr, [pc, #92] @ 4ddf4 <__cxa_atexit@plt+0x41644> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 4ddf8 <__cxa_atexit@plt+0x41648> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 4ddfc <__cxa_atexit@plt+0x4164c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r2, r8, lr} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 4d548 <__cxa_atexit@plt+0x40d98> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + adcseq r9, ip, #140, 4 @ 0xc0000008 │ │ │ │ + adcseq r9, ip, #136, 2 @ 0x22 │ │ │ │ + addseq r6, fp, #204, 14 @ 0x3300000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4de74 <__cxa_atexit@plt+0x416c4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4de7c <__cxa_atexit@plt+0x416cc> │ │ │ │ + ldr lr, [pc, #88] @ 4de90 <__cxa_atexit@plt+0x416e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ 4de94 <__cxa_atexit@plt+0x416e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add sl, r7, #16 │ │ │ │ + ldm sl, {r0, r2, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + ldr r8, [pc, #56] @ 4de98 <__cxa_atexit@plt+0x416e8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + add lr, r9, #16 │ │ │ │ + stm lr, {r0, r2, sl} │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + b 4de84 <__cxa_atexit@plt+0x416d4> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r9, fp, #76, 24 @ 0x4c00 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + adcseq r9, ip, #16, 2 │ │ │ │ + rsbeq pc, r7, #1744830467 @ 0x68000003 │ │ │ │ + addseq r6, fp, #44, 14 @ 0xb00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4df18 <__cxa_atexit@plt+0x41768> │ │ │ │ + ldr lr, [pc, #96] @ 4df28 <__cxa_atexit@plt+0x41778> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, r7, #3 │ │ │ │ + ldm r9, {r1, r2, r9} │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #76] @ 4df2c <__cxa_atexit@plt+0x4177c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #68] @ 4df30 <__cxa_atexit@plt+0x41780> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + adcseq r9, ip, #108, 2 │ │ │ │ + adcseq r9, ip, #96 @ 0x60 │ │ │ │ + addseq r6, fp, #116, 10 @ 0x1d000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4df84 <__cxa_atexit@plt+0x417d4> │ │ │ │ + ldr r2, [pc, #56] @ 4df90 <__cxa_atexit@plt+0x417e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 4df94 <__cxa_atexit@plt+0x417e4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 4df98 <__cxa_atexit@plt+0x417e8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq r9, ip, #204 @ 0xcc │ │ │ │ + adcseq r8, ip, #132, 30 @ 0x210 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r6, fp, #244, 8 @ 0xf4000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ - ldmib r5, {r2, r3} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 4e0a4 <__cxa_atexit@plt+0x418f4> │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 4e0c0 <__cxa_atexit@plt+0x41910> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 4e0ec <__cxa_atexit@plt+0x4193c> │ │ │ │ - ldr r1, [pc, #112] @ 4e108 <__cxa_atexit@plt+0x41958> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 4dffc <__cxa_atexit@plt+0x4184c> │ │ │ │ + ldr r3, [pc, #48] @ 4e00c <__cxa_atexit@plt+0x4185c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 4e010 <__cxa_atexit@plt+0x41860> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq r9, ip, #72 @ 0x48 │ │ │ │ + addseq r6, fp, #144, 8 @ 0x90000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4e0d8 <__cxa_atexit@plt+0x41928> │ │ │ │ + ldr r2, [pc, #188] @ 4e0f4 <__cxa_atexit@plt+0x41944> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4e0c0 <__cxa_atexit@plt+0x41910> │ │ │ │ + ldr r2, [pc, #160] @ 4e0f8 <__cxa_atexit@plt+0x41948> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4e0cc <__cxa_atexit@plt+0x4191c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 4e0e0 <__cxa_atexit@plt+0x41930> │ │ │ │ + ldr ip, [pc, #112] @ 4e0fc <__cxa_atexit@plt+0x4194c> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 4e100 <__cxa_atexit@plt+0x41950> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r6, fp, #164, 6 @ 0x90000002 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 4e19c <__cxa_atexit@plt+0x419ec> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #108] @ 4e10c <__cxa_atexit@plt+0x4195c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 4e0d8 <__cxa_atexit@plt+0x41928> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 4e0ec <__cxa_atexit@plt+0x4193c> │ │ │ │ - ldr r1, [pc, #76] @ 4e100 <__cxa_atexit@plt+0x41950> │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4e17c <__cxa_atexit@plt+0x419cc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 4e188 <__cxa_atexit@plt+0x419d8> │ │ │ │ + ldr lr, [pc, #84] @ 4e1a0 <__cxa_atexit@plt+0x419f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 4e1a4 <__cxa_atexit@plt+0x419f4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #72] @ 4e104 <__cxa_atexit@plt+0x41954> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 4e0d8 <__cxa_atexit@plt+0x41928> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 4e0ec <__cxa_atexit@plt+0x4193c> │ │ │ │ - ldr r1, [pc, #40] @ 4e0f8 <__cxa_atexit@plt+0x41948> │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq r6, fp, #0, 6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4e200 <__cxa_atexit@plt+0x41a50> │ │ │ │ + ldr r2, [pc, #60] @ 4e20c <__cxa_atexit@plt+0x41a5c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 4e210 <__cxa_atexit@plt+0x41a60> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #36] @ 4e0fc <__cxa_atexit@plt+0x4194c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffcd8 │ │ │ │ - rsbeq pc, r7, #425984 @ 0x68000 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - rsbeq pc, r7, #1032192 @ 0xfc000 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - rsbeq pc, r7, #1605632 @ 0x188000 │ │ │ │ - addseq r9, fp, #148, 22 @ 0x25000 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r6, fp, #160, 6 @ 0x80000002 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4e288 <__cxa_atexit@plt+0x41ad8> │ │ │ │ + ldr r2, [pc, #68] @ 4e290 <__cxa_atexit@plt+0x41ae0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #60] @ 4e294 <__cxa_atexit@plt+0x41ae4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 4e278 <__cxa_atexit@plt+0x41ac8> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + b 48978 <__cxa_atexit@plt+0x3c1c8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + adcseq r8, ip, #248, 24 @ 0xf800 │ │ │ │ + addseq r6, fp, #52, 6 @ 0xd0000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 48978 <__cxa_atexit@plt+0x3c1c8> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4e2e8 <__cxa_atexit@plt+0x41b38> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 4e2f0 <__cxa_atexit@plt+0x41b40> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r8, ip, #120, 24 @ 0x7800 │ │ │ │ + addseq r6, fp, #180, 2 @ 0x2d │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4e35c <__cxa_atexit@plt+0x41bac> │ │ │ │ + ldr r1, [pc, #80] @ 4e36c <__cxa_atexit@plt+0x41bbc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #60] @ 4e370 <__cxa_atexit@plt+0x41bc0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #52] @ 4e374 <__cxa_atexit@plt+0x41bc4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 4e024 <__cxa_atexit@plt+0x41874> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + adcseq r8, ip, #16, 26 @ 0x400 │ │ │ │ + adcseq r8, ip, #12, 24 @ 0xc00 │ │ │ │ + addseq r6, fp, #44, 2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 4e3cc <__cxa_atexit@plt+0x41c1c> │ │ │ │ + ldr r2, [pc, #56] @ 4e3dc <__cxa_atexit@plt+0x41c2c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [pc, #44] @ 4e3e0 <__cxa_atexit@plt+0x41c30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + rsbeq lr, r7, #22, 30 @ 0x58 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 4e448 <__cxa_atexit@plt+0x41c98> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 4e454 <__cxa_atexit@plt+0x41ca4> │ │ │ │ + ldr r1, [pc, #80] @ 4e464 <__cxa_atexit@plt+0x41cb4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 4e468 <__cxa_atexit@plt+0x41cb8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 4e46c <__cxa_atexit@plt+0x41cbc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r8, ip, #60, 22 @ 0xf000 │ │ │ │ + adcseq r8, ip, #40, 24 @ 0x2800 │ │ │ │ + adcseq r8, ip, #24, 22 @ 0x6000 │ │ │ │ + addseq r6, fp, #56 @ 0x38 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4e4d8 <__cxa_atexit@plt+0x41d28> │ │ │ │ + ldr r2, [pc, #80] @ 4e4e8 <__cxa_atexit@plt+0x41d38> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #60] @ 4e4ec <__cxa_atexit@plt+0x41d3c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, #52] @ 4e4f0 <__cxa_atexit@plt+0x41d40> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 4e024 <__cxa_atexit@plt+0x41874> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + adcseq r8, ip, #148, 22 @ 0x25000 │ │ │ │ + adcseq r8, ip, #144, 20 @ 0x90000 │ │ │ │ + addseq r5, fp, #180, 30 @ 0x2d0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4e17c <__cxa_atexit@plt+0x419cc> │ │ │ │ + bhi 4e560 <__cxa_atexit@plt+0x41db0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4e188 <__cxa_atexit@plt+0x419d8> │ │ │ │ - ldr r2, [pc, #84] @ 4e198 <__cxa_atexit@plt+0x419e8> │ │ │ │ + bcc 4e56c <__cxa_atexit@plt+0x41dbc> │ │ │ │ + ldr r2, [pc, #84] @ 4e57c <__cxa_atexit@plt+0x41dcc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 4e19c <__cxa_atexit@plt+0x419ec> │ │ │ │ + ldr r1, [pc, #80] @ 4e580 <__cxa_atexit@plt+0x41dd0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 4e1a0 <__cxa_atexit@plt+0x419f0> │ │ │ │ + ldr r8, [pc, #60] @ 4e584 <__cxa_atexit@plt+0x41dd4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffebc │ │ │ │ - adcseq r8, ip, #4, 28 @ 0x40 │ │ │ │ - rsbeq pc, r7, #10878976 @ 0xa60000 │ │ │ │ - addseq r9, fp, #252, 20 @ 0xfc000 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + adcseq r8, ip, #32, 20 @ 0x20000 │ │ │ │ + rsbeq lr, r7, #8320 @ 0x2080 │ │ │ │ + addseq r5, fp, #28, 30 @ 0x70 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4e214 <__cxa_atexit@plt+0x41a64> │ │ │ │ - ldr lr, [pc, #84] @ 4e224 <__cxa_atexit@plt+0x41a74> │ │ │ │ + bcc 4e5f8 <__cxa_atexit@plt+0x41e48> │ │ │ │ + ldr lr, [pc, #84] @ 4e608 <__cxa_atexit@plt+0x41e58> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #80] @ 4e228 <__cxa_atexit@plt+0x41a78> │ │ │ │ + ldr r1, [pc, #80] @ 4e60c <__cxa_atexit@plt+0x41e5c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 4e22c <__cxa_atexit@plt+0x41a7c> │ │ │ │ + ldr lr, [pc, #56] @ 4e610 <__cxa_atexit@plt+0x41e60> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r3, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - adcseq r8, ip, #244, 28 @ 0xf40 │ │ │ │ - adcseq r8, ip, #88, 26 @ 0x1600 │ │ │ │ - @ instruction: 0xfffff324 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #56 @ 0x38 │ │ │ │ - cmp r7, lr │ │ │ │ - bcc 4e2e8 <__cxa_atexit@plt+0x41b38> │ │ │ │ - ldr r7, [pc, #172] @ 4e30c <__cxa_atexit@plt+0x41b5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr ip, [pc, #168] @ 4e310 <__cxa_atexit@plt+0x41b60> │ │ │ │ - add ip, pc, ip │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - mov r0, r3 │ │ │ │ - str ip, [r0, #12]! │ │ │ │ - str r2, [r3, #20] │ │ │ │ - ldr r2, [pc, #128] @ 4e314 <__cxa_atexit@plt+0x41b64> │ │ │ │ + adcseq r8, ip, #144, 20 @ 0x90000 │ │ │ │ + adcseq r8, ip, #116, 18 @ 0x1d0000 │ │ │ │ + addseq r5, fp, #148, 28 @ 0x940 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4e664 <__cxa_atexit@plt+0x41eb4> │ │ │ │ + ldr r2, [pc, #56] @ 4e670 <__cxa_atexit@plt+0x41ec0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #40] @ 0x28 │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r7, lr, #7 │ │ │ │ - sub r2, lr, #27 │ │ │ │ - cmp r8, #10 │ │ │ │ - ble 4e2c8 <__cxa_atexit@plt+0x41b18> │ │ │ │ - ldr r0, [pc, #88] @ 4e31c <__cxa_atexit@plt+0x41b6c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - b 4e2d0 <__cxa_atexit@plt+0x41b20> │ │ │ │ - ldr r0, [pc, #72] @ 4e318 <__cxa_atexit@plt+0x41b68> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r5] │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ - str r2, [r6, #52] @ 0x34 │ │ │ │ - str r9, [r6, #56] @ 0x38 │ │ │ │ - mov r6, lr │ │ │ │ - bx r1 │ │ │ │ - ldr r7, [pc, #48] @ 4e320 <__cxa_atexit@plt+0x41b70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r0, #56 @ 0x38 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r6, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 4e674 <__cxa_atexit@plt+0x41ec4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 4e678 <__cxa_atexit@plt+0x41ec8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff31c │ │ │ │ - @ instruction: 0xfffff368 │ │ │ │ - @ instruction: 0xfffff798 │ │ │ │ - @ instruction: 0xfffffa70 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - addseq r9, fp, #224, 18 @ 0x380000 │ │ │ │ - addseq r9, fp, #160, 18 @ 0x280000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4e3b4 <__cxa_atexit@plt+0x41c04> │ │ │ │ - ldr r7, [pc, #124] @ 4e3c4 <__cxa_atexit@plt+0x41c14> │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq r8, ip, #236, 18 @ 0x3b0000 │ │ │ │ + adcseq r8, ip, #164, 16 @ 0xa40000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r5, fp, #20, 28 @ 0x140 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 4e6dc <__cxa_atexit@plt+0x41f2c> │ │ │ │ + ldr r3, [pc, #48] @ 4e6ec <__cxa_atexit@plt+0x41f3c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 4e6f0 <__cxa_atexit@plt+0x41f40> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq r8, ip, #104, 18 @ 0x1a0000 │ │ │ │ + addseq r5, fp, #176, 26 @ 0x2c00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4e7b8 <__cxa_atexit@plt+0x42008> │ │ │ │ + ldr r2, [pc, #188] @ 4e7d4 <__cxa_atexit@plt+0x42024> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - str r9, [r3, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 4e398 <__cxa_atexit@plt+0x41be8> │ │ │ │ - ldr r2, [pc, #100] @ 4e3c8 <__cxa_atexit@plt+0x41c18> │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4e7a0 <__cxa_atexit@plt+0x41ff0> │ │ │ │ + ldr r2, [pc, #160] @ 4e7d8 <__cxa_atexit@plt+0x42028> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4e3a8 <__cxa_atexit@plt+0x41bf8> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - b 4e248 <__cxa_atexit@plt+0x41a98> │ │ │ │ - ldr r0, [r8] │ │ │ │ + beq 4e7ac <__cxa_atexit@plt+0x41ffc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 4e7c0 <__cxa_atexit@plt+0x42010> │ │ │ │ + ldr ip, [pc, #112] @ 4e7dc <__cxa_atexit@plt+0x4202c> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 4e7e0 <__cxa_atexit@plt+0x42030> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 4e3cc <__cxa_atexit@plt+0x41c1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - addseq r9, fp, #40, 18 @ 0xa0000 │ │ │ │ - addseq r9, fp, #248, 16 @ 0xf80000 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r5, fp, #196, 24 @ 0xc400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 4e420 <__cxa_atexit@plt+0x41c70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, r8} │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 4e87c <__cxa_atexit@plt+0x420cc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 4e418 <__cxa_atexit@plt+0x41c68> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 4e248 <__cxa_atexit@plt+0x41a98> │ │ │ │ + beq 4e85c <__cxa_atexit@plt+0x420ac> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 4e868 <__cxa_atexit@plt+0x420b8> │ │ │ │ + ldr lr, [pc, #84] @ 4e880 <__cxa_atexit@plt+0x420d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 4e884 <__cxa_atexit@plt+0x420d4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq r9, fp, #164, 16 @ 0xa40000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 4e248 <__cxa_atexit@plt+0x41a98> │ │ │ │ - addseq r9, fp, #112, 16 @ 0x700000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r5 │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4e534 <__cxa_atexit@plt+0x41d84> │ │ │ │ - ldr r7, [pc, #248] @ 4e574 <__cxa_atexit@plt+0x41dc4> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 4e528 <__cxa_atexit@plt+0x41d78> │ │ │ │ - ldr r0, [pc, #224] @ 4e578 <__cxa_atexit@plt+0x41dc8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr lr, [r8, #7] │ │ │ │ - ldr sl, [r8, #11] │ │ │ │ - ldr r1, [r8, #15] │ │ │ │ - str r0, [r2, #-8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - ldr r0, [r8, #19] │ │ │ │ - str sl, [r2, #-20] @ 0xffffffec │ │ │ │ - str r1, [r2, #-16] │ │ │ │ - str r0, [r2, #-12] │ │ │ │ - add r3, r6, #56 @ 0x38 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 4e548 <__cxa_atexit@plt+0x41d98> │ │ │ │ - ldr r2, [pc, #176] @ 4e584 <__cxa_atexit@plt+0x41dd4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq r5, fp, #32, 24 @ 0x2000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4e8e0 <__cxa_atexit@plt+0x42130> │ │ │ │ + ldr r2, [pc, #60] @ 4e8ec <__cxa_atexit@plt+0x4213c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #172] @ 4e588 <__cxa_atexit@plt+0x41dd8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr ip, [pc, #168] @ 4e58c <__cxa_atexit@plt+0x41ddc> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r7, [pc, #164] @ 4e590 <__cxa_atexit@plt+0x41de0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r9, [r6, #52] @ 0x34 │ │ │ │ - sub r9, r3, #27 │ │ │ │ - str lr, [r6, #8] │ │ │ │ + ldr r1, [pc, #56] @ 4e8f0 <__cxa_atexit@plt+0x42140> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r5, fp, #192, 24 @ 0xc000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4e968 <__cxa_atexit@plt+0x421b8> │ │ │ │ + ldr r2, [pc, #68] @ 4e970 <__cxa_atexit@plt+0x421c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #60] @ 4e974 <__cxa_atexit@plt+0x421c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 4e958 <__cxa_atexit@plt+0x421a8> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + b 48978 <__cxa_atexit@plt+0x3c1c8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + adcseq r8, ip, #24, 12 @ 0x1800000 │ │ │ │ + addseq r5, fp, #84, 24 @ 0x5400 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 48978 <__cxa_atexit@plt+0x3c1c8> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4e9c8 <__cxa_atexit@plt+0x42218> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 4e9d0 <__cxa_atexit@plt+0x42220> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r8, ip, #152, 10 @ 0x26000000 │ │ │ │ + addseq r5, fp, #248, 22 @ 0x3e000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ - str r7, [r2, #12]! │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str ip, [r6, #24] │ │ │ │ - add lr, r6, #28 │ │ │ │ - stm lr, {r0, r2, sl} │ │ │ │ - add lr, r6, #40 @ 0x28 │ │ │ │ - stm lr, {r6, r8, r9} │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb80c <__cxa_atexit@plt+0x3df05c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4ea8c <__cxa_atexit@plt+0x422dc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 4ea98 <__cxa_atexit@plt+0x422e8> │ │ │ │ + ldr r8, [pc, #160] @ 4eaa8 <__cxa_atexit@plt+0x422f8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #156] @ 4eaac <__cxa_atexit@plt+0x422fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #148] @ 4eab0 <__cxa_atexit@plt+0x42300> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + sub r1, r6, #6 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + ldr r1, [pc, #112] @ 4eab4 <__cxa_atexit@plt+0x42304> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #104] @ 4eab8 <__cxa_atexit@plt+0x42308> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r2, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r2, #20] │ │ │ │ + str r2, [r2, #24] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 4ea7c <__cxa_atexit@plt+0x422cc> │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, #11 │ │ │ │ + b 54bb4 <__cxa_atexit@plt+0x48404> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 4e580 <__cxa_atexit@plt+0x41dd0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 4e57c <__cxa_atexit@plt+0x41dcc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r0, #56 @ 0x38 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r2, #-32]! @ 0xffffffe0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + adcseq r8, ip, #52, 10 @ 0xd000000 │ │ │ │ + adcseq r8, ip, #0, 12 │ │ │ │ + adcseq r8, ip, #252, 8 @ 0xfc000000 │ │ │ │ + addseq r5, fp, #16, 22 @ 0x4000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 54bb4 <__cxa_atexit@plt+0x48404> │ │ │ │ + addseq r5, fp, #240, 20 @ 0xf0000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4eb4c <__cxa_atexit@plt+0x4239c> │ │ │ │ + ldr lr, [pc, #88] @ 4eb5c <__cxa_atexit@plt+0x423ac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 4eb60 <__cxa_atexit@plt+0x423b0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 4eb64 <__cxa_atexit@plt+0x423b4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 4e704 <__cxa_atexit@plt+0x41f54> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + adcseq r8, ip, #36, 10 @ 0x9000000 │ │ │ │ + adcseq r8, ip, #32, 8 @ 0x20000000 │ │ │ │ + addseq r5, fp, #96, 20 @ 0x60000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 4ebc4 <__cxa_atexit@plt+0x42414> │ │ │ │ + ldr r2, [pc, #64] @ 4ebd4 <__cxa_atexit@plt+0x42424> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr lr, [pc, #48] @ 4ebd8 <__cxa_atexit@plt+0x42428> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r2, {r9, lr} │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + rsbeq lr, r7, #157286400 @ 0x9600000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 4ec40 <__cxa_atexit@plt+0x42490> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 4ec4c <__cxa_atexit@plt+0x4249c> │ │ │ │ + ldr r1, [pc, #80] @ 4ec5c <__cxa_atexit@plt+0x424ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 4ec60 <__cxa_atexit@plt+0x424b0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 4ec64 <__cxa_atexit@plt+0x424b4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - adcseq r8, ip, #160, 20 @ 0xa0000 │ │ │ │ - addseq r9, fp, #128, 14 @ 0x2000000 │ │ │ │ - addseq r9, fp, #176, 14 @ 0x2c00000 │ │ │ │ - @ instruction: 0xfffff0a8 │ │ │ │ - @ instruction: 0xfffff864 │ │ │ │ - @ instruction: 0xfffff548 │ │ │ │ - @ instruction: 0xfffff0e4 │ │ │ │ - addseq r9, fp, #52, 14 @ 0xd00000 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r8, ip, #68, 6 @ 0x10000001 │ │ │ │ + adcseq r8, ip, #48, 8 @ 0x30000000 │ │ │ │ + adcseq r8, ip, #32, 6 @ 0x80000000 │ │ │ │ + addseq r5, fp, #100, 18 @ 0x190000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 4ed18 <__cxa_atexit@plt+0x42568> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 4ed24 <__cxa_atexit@plt+0x42574> │ │ │ │ + ldr r8, [pc, #152] @ 4ed34 <__cxa_atexit@plt+0x42584> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #148] @ 4ed38 <__cxa_atexit@plt+0x42588> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #140] @ 4ed3c <__cxa_atexit@plt+0x4258c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + add r7, r7, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + sub r3, r6, #6 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + ldr r3, [pc, #108] @ 4ed40 <__cxa_atexit@plt+0x42590> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr lr, [pc, #100] @ 4ed44 <__cxa_atexit@plt+0x42594> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r2, #8 │ │ │ │ + stm r8, {r0, r1, lr} │ │ │ │ + str r3, [r2, #20] │ │ │ │ + str r2, [r2, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 4ed0c <__cxa_atexit@plt+0x4255c> │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 54bb4 <__cxa_atexit@plt+0x48404> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + adcseq r8, ip, #160, 4 │ │ │ │ + adcseq r8, ip, #112, 6 @ 0xc0000001 │ │ │ │ + adcseq r8, ip, #108, 4 @ 0xc0000006 │ │ │ │ + addseq r5, fp, #132, 16 @ 0x840000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 54bb4 <__cxa_atexit@plt+0x48404> │ │ │ │ + addseq r5, fp, #100, 16 @ 0x640000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ - ldr r8, [pc, #188] @ 4e668 <__cxa_atexit@plt+0x41eb8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r6, [r7, #15] │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - stmda r5, {r6, r7, r8} │ │ │ │ - add r6, r3, #56 @ 0x38 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4e640 <__cxa_atexit@plt+0x41e90> │ │ │ │ - ldr r2, [pc, #140] @ 4e66c <__cxa_atexit@plt+0x41ebc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #136] @ 4e670 <__cxa_atexit@plt+0x41ec0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldmda r5, {r1, ip} │ │ │ │ - str sl, [r3, #8] │ │ │ │ - ldr sl, [pc, #116] @ 4e674 <__cxa_atexit@plt+0x41ec4> │ │ │ │ - add sl, pc, sl │ │ │ │ - str lr, [r3, #52] @ 0x34 │ │ │ │ - sub r2, r6, #27 │ │ │ │ - mov r0, r3 │ │ │ │ - str sl, [r0, #12]! │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - str r9, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [pc, #72] @ 4e678 <__cxa_atexit@plt+0x41ec8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #44] @ 0x2c │ │ │ │ - str r2, [r3, #48] @ 0x30 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #52] @ 4e67c <__cxa_atexit@plt+0x41ecc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r0, #56 @ 0x38 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str sl, [r5, #8] │ │ │ │ + bcc 4edd8 <__cxa_atexit@plt+0x42628> │ │ │ │ + ldr lr, [pc, #88] @ 4ede8 <__cxa_atexit@plt+0x42638> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 4edec <__cxa_atexit@plt+0x4263c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 4edf0 <__cxa_atexit@plt+0x42640> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 4e704 <__cxa_atexit@plt+0x41f54> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r8, ip, #140, 18 @ 0x230000 │ │ │ │ - @ instruction: 0xffffef9c │ │ │ │ - @ instruction: 0xfffff444 │ │ │ │ - @ instruction: 0xffffefd0 │ │ │ │ - @ instruction: 0xfffff710 │ │ │ │ - addseq r9, fp, #136, 12 @ 0x8800000 │ │ │ │ - addseq r9, fp, #96, 12 @ 0x6000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 4e6a8 <__cxa_atexit@plt+0x41ef8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3eb75c <__cxa_atexit@plt+0x3defac> │ │ │ │ - addseq r9, fp, #76, 12 @ 0x4c00000 │ │ │ │ - addseq r9, fp, #24, 12 @ 0x1800000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4e79c <__cxa_atexit@plt+0x41fec> │ │ │ │ - ldr r3, [pc, #260] @ 4e7d4 <__cxa_atexit@plt+0x42024> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 4e78c <__cxa_atexit@plt+0x41fdc> │ │ │ │ - ldr r7, [pc, #240] @ 4e7d8 <__cxa_atexit@plt+0x42028> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - add r2, r6, #56 @ 0x38 │ │ │ │ - ldr r7, [pc, #224] @ 4e7dc <__cxa_atexit@plt+0x4202c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r1, r7, #1 │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - ldr r7, [r8, #19] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr lr, [r8, #7] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - stmdb r3, {r0, r7} │ │ │ │ - cmp sl, r2 │ │ │ │ - bcc 4e7ac <__cxa_atexit@plt+0x41ffc> │ │ │ │ - ldr r5, [pc, #180] @ 4e7e8 <__cxa_atexit@plt+0x42038> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r8, [pc, #176] @ 4e7ec <__cxa_atexit@plt+0x4203c> │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + adcseq r8, ip, #152, 4 @ 0x80000009 │ │ │ │ + adcseq r8, ip, #148, 2 @ 0x25 │ │ │ │ + addseq r5, fp, #216, 14 @ 0x3600000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4ee68 <__cxa_atexit@plt+0x426b8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4ee74 <__cxa_atexit@plt+0x426c4> │ │ │ │ + ldr lr, [pc, #92] @ 4ee84 <__cxa_atexit@plt+0x426d4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ 4ee88 <__cxa_atexit@plt+0x426d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r8, [pc, #64] @ 4ee8c <__cxa_atexit@plt+0x426dc> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr sl, [pc, #172] @ 4e7f0 <__cxa_atexit@plt+0x42040> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr ip, [pc, #168] @ 4e7f4 <__cxa_atexit@plt+0x42044> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r5, [r6, #4]! │ │ │ │ - str r9, [r6, #52] @ 0x34 │ │ │ │ - sub r9, r2, #27 │ │ │ │ - str lr, [r6, #8] │ │ │ │ - mov r5, r6 │ │ │ │ - str ip, [r5, #12]! │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r5, [r6, #32] │ │ │ │ - add lr, r6, #36 @ 0x24 │ │ │ │ - stm lr, {r1, r6, r8, r9} │ │ │ │ - sub r7, r2, #7 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb80c <__cxa_atexit@plt+0x3df05c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 4e7e4 <__cxa_atexit@plt+0x42034> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 4e7e0 <__cxa_atexit@plt+0x42030> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r0, #56 @ 0x38 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + adcseq r8, ip, #32, 2 │ │ │ │ + rsbeq lr, r7, #-939524093 @ 0xc8000003 │ │ │ │ + addseq r5, fp, #56, 14 @ 0xe00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4ef04 <__cxa_atexit@plt+0x42754> │ │ │ │ + ldr lr, [pc, #88] @ 4ef14 <__cxa_atexit@plt+0x42764> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ 4ef18 <__cxa_atexit@plt+0x42768> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ 4ef1c <__cxa_atexit@plt+0x4276c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add r2, r3, #16 │ │ │ │ + stm r2, {r0, r7, lr} │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, lr} │ │ │ │ - mov r6, r2 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - adcseq r8, ip, #80, 16 @ 0x500000 │ │ │ │ - adcseq r8, ip, #4, 16 @ 0x40000 │ │ │ │ - addseq r9, fp, #28, 10 @ 0x7000000 │ │ │ │ - addseq r9, fp, #88, 10 @ 0x16000000 │ │ │ │ - @ instruction: 0xffffee48 │ │ │ │ - @ instruction: 0xfffff604 │ │ │ │ - @ instruction: 0xfffff2e8 │ │ │ │ - @ instruction: 0xffffee84 │ │ │ │ - addseq r9, fp, #208, 8 @ 0xd0000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #216] @ 4e8e4 <__cxa_atexit@plt+0x42134> │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + adcseq r8, ip, #136, 2 @ 0x22 │ │ │ │ + adcseq r8, ip, #104 @ 0x68 │ │ │ │ + addseq r5, fp, #136, 10 @ 0x22000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 4ef70 <__cxa_atexit@plt+0x427c0> │ │ │ │ + ldr r2, [pc, #56] @ 4ef7c <__cxa_atexit@plt+0x427cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 4ef80 <__cxa_atexit@plt+0x427d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r2, r3, #1 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - ldr r8, [pc, #188] @ 4e8e8 <__cxa_atexit@plt+0x42138> │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 4ef84 <__cxa_atexit@plt+0x427d4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq r8, ip, #224 @ 0xe0 │ │ │ │ + adcseq r7, ip, #152, 30 @ 0x260 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r5, fp, #8, 10 @ 0x2000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 4efe8 <__cxa_atexit@plt+0x42838> │ │ │ │ + ldr r3, [pc, #48] @ 4eff8 <__cxa_atexit@plt+0x42848> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 4effc <__cxa_atexit@plt+0x4284c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - stmdb r5, {r3, r7, r8} │ │ │ │ - str r2, [r5] │ │ │ │ - add r3, r6, #56 @ 0x38 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 4e8b8 <__cxa_atexit@plt+0x42108> │ │ │ │ - ldr r0, [pc, #156] @ 4e8ec <__cxa_atexit@plt+0x4213c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #152] @ 4e8f0 <__cxa_atexit@plt+0x42140> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr ip, [pc, #148] @ 4e8f4 <__cxa_atexit@plt+0x42144> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r2, [r5, #-4]! │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str lr, [r6, #52] @ 0x34 │ │ │ │ - sub lr, r3, #27 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - mov r0, r6 │ │ │ │ - str ip, [r0, #12]! │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str sl, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #84] @ 4e8f8 <__cxa_atexit@plt+0x42148> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - str lr, [r6, #48] @ 0x30 │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r2 │ │ │ │ - ldr r7, [pc, #60] @ 4e8fc <__cxa_atexit@plt+0x4214c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r0, #56 @ 0x38 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - mov r6, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r8, ip, #244, 12 @ 0xf400000 │ │ │ │ - adcseq r8, ip, #12, 14 @ 0x300000 │ │ │ │ - @ instruction: 0xffffed2c │ │ │ │ - @ instruction: 0xfffff1d4 │ │ │ │ - @ instruction: 0xffffed70 │ │ │ │ - @ instruction: 0xfffff49c │ │ │ │ - addseq r9, fp, #16, 8 @ 0x10000000 │ │ │ │ - addseq r9, fp, #36, 8 @ 0x24000000 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq r8, ip, #92 @ 0x5c │ │ │ │ + addseq r5, fp, #164, 8 @ 0xa4000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #24 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4e954 <__cxa_atexit@plt+0x421a4> │ │ │ │ - ldr r3, [pc, #60] @ 4e95c <__cxa_atexit@plt+0x421ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ + bhi 4f0c4 <__cxa_atexit@plt+0x42914> │ │ │ │ + ldr r2, [pc, #188] @ 4f0e0 <__cxa_atexit@plt+0x42930> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4e94c <__cxa_atexit@plt+0x4219c> │ │ │ │ - ldr r3, [pc, #40] @ 4e960 <__cxa_atexit@plt+0x421b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ + beq 4f0ac <__cxa_atexit@plt+0x428fc> │ │ │ │ + ldr r2, [pc, #160] @ 4f0e4 <__cxa_atexit@plt+0x42934> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 4e94c <__cxa_atexit@plt+0x4219c> │ │ │ │ - b 4e9a4 <__cxa_atexit@plt+0x421f4> │ │ │ │ + beq 4f0b8 <__cxa_atexit@plt+0x42908> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 4f0cc <__cxa_atexit@plt+0x4291c> │ │ │ │ + ldr ip, [pc, #112] @ 4f0e8 <__cxa_atexit@plt+0x42938> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 4f0ec <__cxa_atexit@plt+0x4293c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - addseq r9, fp, #192, 6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r5, fp, #184, 6 @ 0xe0000002 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 4e994 <__cxa_atexit@plt+0x421e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 4f188 <__cxa_atexit@plt+0x429d8> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 4e98c <__cxa_atexit@plt+0x421dc> │ │ │ │ - b 4e9a4 <__cxa_atexit@plt+0x421f4> │ │ │ │ + beq 4f168 <__cxa_atexit@plt+0x429b8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 4f174 <__cxa_atexit@plt+0x429c4> │ │ │ │ + ldr lr, [pc, #84] @ 4f18c <__cxa_atexit@plt+0x429dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 4f190 <__cxa_atexit@plt+0x429e0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq r9, fp, #140, 6 @ 0x30000002 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #228] @ 4ea90 <__cxa_atexit@plt+0x422e0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r2, r3, #1 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr ip, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - ldr r8, [pc, #200] @ 4ea94 <__cxa_atexit@plt+0x422e4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - ldr sl, [pc, #192] @ 4ea98 <__cxa_atexit@plt+0x422e8> │ │ │ │ - add sl, pc, sl │ │ │ │ - str ip, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r1, r5, #16 │ │ │ │ - stm r1, {r3, r7, r8} │ │ │ │ - stmda r5, {r2, sl} │ │ │ │ - add r3, r6, #56 @ 0x38 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 4ea64 <__cxa_atexit@plt+0x422b4> │ │ │ │ - ldr r0, [pc, #160] @ 4ea9c <__cxa_atexit@plt+0x422ec> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr sl, [pc, #156] @ 4eaa0 <__cxa_atexit@plt+0x422f0> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r8, [pc, #152] @ 4eaa4 <__cxa_atexit@plt+0x422f4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r5, #-8]! │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str lr, [r6, #52] @ 0x34 │ │ │ │ - sub lr, r3, #27 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - mov r0, r6 │ │ │ │ - str r8, [r0, #12]! │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str ip, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #88] @ 4eaa8 <__cxa_atexit@plt+0x422f8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - str lr, [r6, #48] @ 0x30 │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r2 │ │ │ │ - ldr r7, [pc, #64] @ 4eaac <__cxa_atexit@plt+0x422fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r0, #56 @ 0x38 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str r9, [r5, #8] │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - adcseq r8, ip, #84, 10 @ 0x15000000 │ │ │ │ - adcseq r8, ip, #108, 10 @ 0x1b000000 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0xffffeb80 │ │ │ │ - @ instruction: 0xfffff028 │ │ │ │ - @ instruction: 0xffffebc4 │ │ │ │ - @ instruction: 0xfffff2f0 │ │ │ │ - addseq r9, fp, #100, 4 @ 0x40000006 │ │ │ │ - addseq r9, fp, #96, 4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq r5, fp, #20, 6 @ 0x50000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [pc, #12] @ 4ead0 <__cxa_atexit@plt+0x42320> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r5, r5, #4 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4f1ec <__cxa_atexit@plt+0x42a3c> │ │ │ │ + ldr r2, [pc, #60] @ 4f1f8 <__cxa_atexit@plt+0x42a48> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 4f1fc <__cxa_atexit@plt+0x42a4c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ - addseq r9, fp, #84, 4 @ 0x40000005 │ │ │ │ - addseq r9, fp, #76, 4 @ 0xc0000004 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r5, fp, #144, 4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 4f010 <__cxa_atexit@plt+0x42860> │ │ │ │ + addseq r5, fp, #116, 4 @ 0x40000007 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 4eb18 <__cxa_atexit@plt+0x42368> │ │ │ │ - ldr r2, [pc, #48] @ 4eb30 <__cxa_atexit@plt+0x42380> │ │ │ │ + bcc 4f27c <__cxa_atexit@plt+0x42acc> │ │ │ │ + ldr r2, [pc, #48] @ 4f28c <__cxa_atexit@plt+0x42adc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 4eb34 <__cxa_atexit@plt+0x42384> │ │ │ │ + ldr r3, [pc, #44] @ 4f290 <__cxa_atexit@plt+0x42ae0> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r7, [pc, #24] @ 4eb38 <__cxa_atexit@plt+0x42388> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe08 │ │ │ │ - rsbeq lr, r7, #984 @ 0x3d8 │ │ │ │ - addseq r9, fp, #28, 4 @ 0xc0000001 │ │ │ │ - addseq r9, fp, #244, 2 @ 0x3d │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + rsbeq lr, r7, #108 @ 0x6c │ │ │ │ + addseq r5, fp, #20, 4 @ 0x40000001 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 4eb9c <__cxa_atexit@plt+0x423ec> │ │ │ │ - ldr r2, [pc, #104] @ 4ebd0 <__cxa_atexit@plt+0x42420> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - stmdb r6, {r2, sl} │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 4ebb4 <__cxa_atexit@plt+0x42404> │ │ │ │ - ldr r2, [pc, #88] @ 4ebdc <__cxa_atexit@plt+0x4242c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4f2e0 <__cxa_atexit@plt+0x42b30> │ │ │ │ + ldr r1, [pc, #52] @ 4f2f0 <__cxa_atexit@plt+0x42b40> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #36] @ 4f2f4 <__cxa_atexit@plt+0x42b44> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 4f010 <__cxa_atexit@plt+0x42860> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + adcseq r7, ip, #140, 26 @ 0x2300 │ │ │ │ + adcseq r7, ip, #124, 24 @ 0x7c00 │ │ │ │ + addseq r5, fp, #176, 2 @ 0x2c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4f35c <__cxa_atexit@plt+0x42bac> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4f368 <__cxa_atexit@plt+0x42bb8> │ │ │ │ + ldr r2, [pc, #76] @ 4f378 <__cxa_atexit@plt+0x42bc8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #84] @ 4ebe0 <__cxa_atexit@plt+0x42430> │ │ │ │ + ldr r1, [pc, #72] @ 4f37c <__cxa_atexit@plt+0x42bcc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ 4f380 <__cxa_atexit@plt+0x42bd0> │ │ │ │ add r8, pc, r8 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - mov r9, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r7, [pc, #52] @ 4ebd8 <__cxa_atexit@plt+0x42428> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r3 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 4ebd4 <__cxa_atexit@plt+0x42424> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r8, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - addseq r9, fp, #128, 2 │ │ │ │ - addseq r9, fp, #160, 2 @ 0x28 │ │ │ │ - @ instruction: 0xfffffd84 │ │ │ │ - rsbeq lr, r7, #456 @ 0x1c8 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + adcseq r7, ip, #28, 24 @ 0x1c00 │ │ │ │ + rsbeq sp, r7, #136, 30 @ 0x220 │ │ │ │ + addseq r5, fp, #32, 2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ - addseq r9, fp, #52, 2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 4ec60 <__cxa_atexit@plt+0x424b0> │ │ │ │ - ldr r2, [pc, #104] @ 4ec90 <__cxa_atexit@plt+0x424e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - stmdb r6, {r2, r9} │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 4ec78 <__cxa_atexit@plt+0x424c8> │ │ │ │ - ldr r1, [pc, #88] @ 4ec9c <__cxa_atexit@plt+0x424ec> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #84] @ 4eca0 <__cxa_atexit@plt+0x424f0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4f3ec <__cxa_atexit@plt+0x42c3c> │ │ │ │ + ldr r2, [pc, #76] @ 4f3fc <__cxa_atexit@plt+0x42c4c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r7, [pc, #48] @ 4ec98 <__cxa_atexit@plt+0x424e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r1, [pc, #72] @ 4f400 <__cxa_atexit@plt+0x42c50> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ 4f404 <__cxa_atexit@plt+0x42c54> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 4ec94 <__cxa_atexit@plt+0x424e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - addseq r9, fp, #188 @ 0xbc │ │ │ │ - addseq r9, fp, #228 @ 0xe4 │ │ │ │ - @ instruction: 0xfffffcc4 │ │ │ │ - rsbeq lr, r7, #2848 @ 0xb20 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + adcseq r7, ip, #148, 24 @ 0x9400 │ │ │ │ + adcseq r7, ip, #124, 22 @ 0x1f000 │ │ │ │ + addseq r5, fp, #196, 2 @ 0x31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ - addseq r9, fp, #132 @ 0x84 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 4ece4 <__cxa_atexit@plt+0x42534> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3eb75c <__cxa_atexit@plt+0x3defac> │ │ │ │ - addseq r9, fp, #112 @ 0x70 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 4ed2c <__cxa_atexit@plt+0x4257c> │ │ │ │ - ldr r7, [pc, #52] @ 4ed3c <__cxa_atexit@plt+0x4258c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4f464 <__cxa_atexit@plt+0x42cb4> │ │ │ │ + ldr r2, [pc, #68] @ 4f46c <__cxa_atexit@plt+0x42cbc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #60] @ 4f470 <__cxa_atexit@plt+0x42cc0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ tst r9, #3 │ │ │ │ - beq 4ed20 <__cxa_atexit@plt+0x42570> │ │ │ │ - mov r7, r9 │ │ │ │ - b 4ed4c <__cxa_atexit@plt+0x4259c> │ │ │ │ + beq 4f454 <__cxa_atexit@plt+0x42ca4> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + b 464c4 <__cxa_atexit@plt+0x39d14> │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 4ed40 <__cxa_atexit@plt+0x42590> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r9, fp, #60 @ 0x3c │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + adcseq r7, ip, #28, 22 @ 0x7000 │ │ │ │ + addseq r5, fp, #88, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 464c4 <__cxa_atexit@plt+0x39d14> │ │ │ │ + addseq r5, fp, #0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub r3, r5, #4 │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 4eda8 <__cxa_atexit@plt+0x425f8> │ │ │ │ - ldr lr, [pc, #156] @ 4ee0c <__cxa_atexit@plt+0x4265c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #2] │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - stm r5, {r0, r2} │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 4ede8 <__cxa_atexit@plt+0x42638> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 4edf4 <__cxa_atexit@plt+0x42644> │ │ │ │ - ldr r2, [pc, #124] @ 4ee10 <__cxa_atexit@plt+0x42660> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - stmda r5, {r2, r7} │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4f4d4 <__cxa_atexit@plt+0x42d24> │ │ │ │ + ldr r8, [pc, #44] @ 4f4dc <__cxa_atexit@plt+0x42d2c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #40] @ 4f4e0 <__cxa_atexit@plt+0x42d30> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #32] @ 4f4e4 <__cxa_atexit@plt+0x42d34> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r9, r5, #217 @ 0xd9 │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb814 <__cxa_atexit@plt+0x3df064> │ │ │ │ - ldr lr, [pc, #88] @ 4ee08 <__cxa_atexit@plt+0x42658> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #3] │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - stm r5, {r0, r2} │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 4ede8 <__cxa_atexit@plt+0x42638> │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 4eddc <__cxa_atexit@plt+0x4262c> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmp r2, r3 │ │ │ │ - bcs 4ee00 <__cxa_atexit@plt+0x42650> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + b 3ff6ec <__cxa_atexit@plt+0x3f2f3c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + addseq r4, fp, #232, 30 @ 0x3a0 │ │ │ │ + adcseq r7, ip, #152, 20 @ 0x98000 │ │ │ │ + adcseq r7, ip, #144, 20 @ 0x90000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4f51c <__cxa_atexit@plt+0x42d6c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 4f524 <__cxa_atexit@plt+0x42d74> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + adcseq r7, ip, #68, 20 @ 0x44000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4f58c <__cxa_atexit@plt+0x42ddc> │ │ │ │ + ldr r1, [pc, #80] @ 4f59c <__cxa_atexit@plt+0x42dec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #60] @ 4f5a0 <__cxa_atexit@plt+0x42df0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #52] @ 4f5a4 <__cxa_atexit@plt+0x42df4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + adcseq r7, ip, #224, 20 @ 0xe0000 │ │ │ │ + adcseq r7, ip, #220, 18 @ 0x370000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 4ee40 <__cxa_atexit@plt+0x42690> │ │ │ │ - ldr r3, [pc, #28] @ 4ee4c <__cxa_atexit@plt+0x4269c> │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 4f5f8 <__cxa_atexit@plt+0x42e48> │ │ │ │ + ldr r2, [pc, #56] @ 4f608 <__cxa_atexit@plt+0x42e58> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [pc, #44] @ 4f60c <__cxa_atexit@plt+0x42e5c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b 3eb814 <__cxa_atexit@plt+0x3df064> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + rsbeq sp, r7, #62976 @ 0xf600 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - ldreq r7, [r5, #8] │ │ │ │ - ldrne r7, [r5, #4] │ │ │ │ - strne r7, [r5, #8] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 4ee94 <__cxa_atexit@plt+0x426e4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - cmp r2, r3 │ │ │ │ - ldrcc r7, [r5, #8] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 4f674 <__cxa_atexit@plt+0x42ec4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 4f680 <__cxa_atexit@plt+0x42ed0> │ │ │ │ + ldr r1, [pc, #80] @ 4f690 <__cxa_atexit@plt+0x42ee0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 4f694 <__cxa_atexit@plt+0x42ee4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 4f698 <__cxa_atexit@plt+0x42ee8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 4eef0 <__cxa_atexit@plt+0x42740> │ │ │ │ - ldr r7, [pc, #52] @ 4ef04 <__cxa_atexit@plt+0x42754> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 4eee4 <__cxa_atexit@plt+0x42734> │ │ │ │ - mov r7, r8 │ │ │ │ - b 4ef14 <__cxa_atexit@plt+0x42764> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 4ef08 <__cxa_atexit@plt+0x42758> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + adcseq r7, ip, #16, 18 @ 0x40000 │ │ │ │ + adcseq r7, ip, #252, 18 @ 0x3f0000 │ │ │ │ + adcseq r7, ip, #236, 16 @ 0xec0000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4f700 <__cxa_atexit@plt+0x42f50> │ │ │ │ + ldr r2, [pc, #80] @ 4f710 <__cxa_atexit@plt+0x42f60> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #60] @ 4f714 <__cxa_atexit@plt+0x42f64> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, #52] @ 4f718 <__cxa_atexit@plt+0x42f68> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r8, fp, #124, 28 @ 0x7c0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 4ef68 <__cxa_atexit@plt+0x427b8> │ │ │ │ - ldr r0, [pc, #148] @ 4efcc <__cxa_atexit@plt+0x4281c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r9, [r2, #2] │ │ │ │ - stm r5, {r0, r9} │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 4efa8 <__cxa_atexit@plt+0x427f8> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 4efb0 <__cxa_atexit@plt+0x42800> │ │ │ │ - ldr r5, [pc, #120] @ 4efd0 <__cxa_atexit@plt+0x42820> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - str r5, [r3] │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq r7, ip, #108, 18 @ 0x1b0000 │ │ │ │ + adcseq r7, ip, #104, 16 @ 0x680000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 4f784 <__cxa_atexit@plt+0x42fd4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4f790 <__cxa_atexit@plt+0x42fe0> │ │ │ │ + ldr r2, [pc, #84] @ 4f7a0 <__cxa_atexit@plt+0x42ff0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 4f7a4 <__cxa_atexit@plt+0x42ff4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #60] @ 4f7a8 <__cxa_atexit@plt+0x42ff8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb814 <__cxa_atexit@plt+0x3df064> │ │ │ │ - ldr r0, [pc, #84] @ 4efc4 <__cxa_atexit@plt+0x42814> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [r2, #3] │ │ │ │ - stm r5, {r0, r3} │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 4efa8 <__cxa_atexit@plt+0x427f8> │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 4ef94 <__cxa_atexit@plt+0x427e4> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r3, r7 │ │ │ │ - bcs 4efb0 <__cxa_atexit@plt+0x42800> │ │ │ │ - ldr r7, [pc, #44] @ 4efc8 <__cxa_atexit@plt+0x42818> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 4efd4 <__cxa_atexit@plt+0x42824> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - adcseq r8, ip, #100 @ 0x64 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - adcseq r7, ip, #188, 30 @ 0x2f0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 4f004 <__cxa_atexit@plt+0x42854> │ │ │ │ - ldr r3, [pc, #40] @ 4f01c <__cxa_atexit@plt+0x4286c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb814 <__cxa_atexit@plt+0x3df064> │ │ │ │ - ldr r7, [pc, #12] @ 4f018 <__cxa_atexit@plt+0x42868> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r7, ip, #104, 30 @ 0x1a0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 4f054 <__cxa_atexit@plt+0x428a4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 4f058 <__cxa_atexit@plt+0x428a8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r7, ip, #208, 30 @ 0x340 │ │ │ │ - adcseq r7, ip, #60, 30 @ 0xf0 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 4f080 <__cxa_atexit@plt+0x428d0> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r3, r7 │ │ │ │ - bcs 4f094 <__cxa_atexit@plt+0x428e4> │ │ │ │ - ldr r7, [pc, #36] @ 4f0ac <__cxa_atexit@plt+0x428fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq r7, ip, #252, 14 @ 0x3f00000 │ │ │ │ + rsbeq sp, r7, #108544 @ 0x1a800 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4f818 <__cxa_atexit@plt+0x43068> │ │ │ │ + ldr lr, [pc, #84] @ 4f828 <__cxa_atexit@plt+0x43078> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 4f82c <__cxa_atexit@plt+0x4307c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ 4f830 <__cxa_atexit@plt+0x43080> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 4f0a8 <__cxa_atexit@plt+0x428f8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r7, ip, #216, 28 @ 0xd80 │ │ │ │ - adcseq r7, ip, #120, 30 @ 0x1e0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + adcseq r7, ip, #112, 16 @ 0x700000 │ │ │ │ + adcseq r7, ip, #84, 14 @ 0x1500000 │ │ │ │ + addseq r4, fp, #148, 26 @ 0x2500 │ │ │ │ + andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 4f0f4 <__cxa_atexit@plt+0x42944> │ │ │ │ - ldr r7, [pc, #52] @ 4f104 <__cxa_atexit@plt+0x42954> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 4f0e8 <__cxa_atexit@plt+0x42938> │ │ │ │ - mov r7, r9 │ │ │ │ - b 4f114 <__cxa_atexit@plt+0x42964> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 4f108 <__cxa_atexit@plt+0x42958> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r8, fp, #124, 24 @ 0x7c00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub r3, r5, #4 │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 4f170 <__cxa_atexit@plt+0x429c0> │ │ │ │ - ldr lr, [pc, #144] @ 4f1c8 <__cxa_atexit@plt+0x42a18> │ │ │ │ + bhi 4fa98 <__cxa_atexit@plt+0x432e8> │ │ │ │ + and r7, r9, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq 4f8c0 <__cxa_atexit@plt+0x43110> │ │ │ │ + cmp r7, #3 │ │ │ │ + bne 4f8d0 <__cxa_atexit@plt+0x43120> │ │ │ │ + bic r7, r9, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r3, [r7, #-2] │ │ │ │ + mov r7, r5 │ │ │ │ + str r8, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + sub r3, r3, #3 │ │ │ │ + cmp r3, #7 │ │ │ │ + bhi 4fa30 <__cxa_atexit@plt+0x43280> │ │ │ │ + add r2, pc, #4 │ │ │ │ + ldr r3, [r2, r3, lsl #2] │ │ │ │ + add pc, r2, r3 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r1 │ │ │ │ + andeq r0, r0, ip, asr r1 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 50170 <__cxa_atexit@plt+0x439c0> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 50354 <__cxa_atexit@plt+0x43ba4> │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 5043c <__cxa_atexit@plt+0x43c8c> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 4faa8 <__cxa_atexit@plt+0x432f8> │ │ │ │ + ldr lr, [pc, #488] @ 4fae4 <__cxa_atexit@plt+0x43334> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r2, #2] │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - stm r5, {r0, r2} │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 4f1ac <__cxa_atexit@plt+0x429fc> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 4f1b8 <__cxa_atexit@plt+0x42a08> │ │ │ │ - ldr r2, [pc, #112] @ 4f1cc <__cxa_atexit@plt+0x42a1c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - stmda r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb814 <__cxa_atexit@plt+0x3df064> │ │ │ │ - ldr lr, [pc, #76] @ 4f1c4 <__cxa_atexit@plt+0x42a14> │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r1, [pc, #476] @ 4fae8 <__cxa_atexit@plt+0x43338> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #12]! │ │ │ │ + str r7, [r2, #8] │ │ │ │ + str r1, [r2, #-8] │ │ │ │ + str r0, [r2, #-4] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + sub r1, r3, #27 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 4fa3c <__cxa_atexit@plt+0x4328c> │ │ │ │ + ldr lr, [pc, #436] @ 4faec <__cxa_atexit@plt+0x4333c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r2, #3] │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - stm r5, {r0, r2} │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 4f1ac <__cxa_atexit@plt+0x429fc> │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 4f1a4 <__cxa_atexit@plt+0x429f4> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmp r2, r3 │ │ │ │ - bcs 4f1b8 <__cxa_atexit@plt+0x42a08> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 4ff3c <__cxa_atexit@plt+0x4378c> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 4fe38 <__cxa_atexit@plt+0x43688> │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 4fab8 <__cxa_atexit@plt+0x43308> │ │ │ │ + ldr r1, [pc, #384] @ 4fb04 <__cxa_atexit@plt+0x43354> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr lr, [pc, #372] @ 4fb08 <__cxa_atexit@plt+0x43358> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r2, r6 │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str r7, [r2, #20] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + mov r1, r2 │ │ │ │ + str lr, [r1, #12]! │ │ │ │ + sub r7, r3, #7 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 4fa5c <__cxa_atexit@plt+0x432ac> │ │ │ │ + ldr lr, [pc, #332] @ 4fb0c <__cxa_atexit@plt+0x4335c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 4f1fc <__cxa_atexit@plt+0x42a4c> │ │ │ │ - ldr r3, [pc, #28] @ 4f208 <__cxa_atexit@plt+0x42a58> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b 3eb814 <__cxa_atexit@plt+0x3df064> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 50058 <__cxa_atexit@plt+0x438a8> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 4fc84 <__cxa_atexit@plt+0x434d4> │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r7, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - tst r7, #3 │ │ │ │ - moveq r3, #4 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 4f254 <__cxa_atexit@plt+0x42aa4> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - ldrcs r7, [r5, #8] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + bcc 4fac8 <__cxa_atexit@plt+0x43318> │ │ │ │ + ldr r2, [pc, #232] @ 4faf4 <__cxa_atexit@plt+0x43344> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + sub r2, r3, #11 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 4fa7c <__cxa_atexit@plt+0x432cc> │ │ │ │ + ldr r1, [pc, #208] @ 4fafc <__cxa_atexit@plt+0x4334c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 4fa84 <__cxa_atexit@plt+0x432d4> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 50258 <__cxa_atexit@plt+0x43aa8> │ │ │ │ + ldr lr, [pc, #212] @ 4fb18 <__cxa_atexit@plt+0x43368> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 4f2a0 <__cxa_atexit@plt+0x42af0> │ │ │ │ - ldr r7, [pc, #52] @ 4f2b4 <__cxa_atexit@plt+0x42b04> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 4f294 <__cxa_atexit@plt+0x42ae4> │ │ │ │ - mov r7, r9 │ │ │ │ - b 4f2c4 <__cxa_atexit@plt+0x42b14> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr lr, [pc, #184] @ 4fb1c <__cxa_atexit@plt+0x4336c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [pc, #116] @ 4faf8 <__cxa_atexit@plt+0x43348> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 4f2b8 <__cxa_atexit@plt+0x42b08> │ │ │ │ + ldr r7, [pc, #116] @ 4fb14 <__cxa_atexit@plt+0x43364> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r8, fp, #212, 20 @ 0xd4000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 4f318 <__cxa_atexit@plt+0x42b68> │ │ │ │ - ldr r0, [pc, #148] @ 4f37c <__cxa_atexit@plt+0x42bcc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r9, [r2, #2] │ │ │ │ - stm r5, {r0, r9} │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 4f358 <__cxa_atexit@plt+0x42ba8> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 4f360 <__cxa_atexit@plt+0x42bb0> │ │ │ │ - ldr r5, [pc, #120] @ 4f380 <__cxa_atexit@plt+0x42bd0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb814 <__cxa_atexit@plt+0x3df064> │ │ │ │ - ldr r0, [pc, #84] @ 4f374 <__cxa_atexit@plt+0x42bc4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [r2, #3] │ │ │ │ - stm r5, {r0, r3} │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 4f358 <__cxa_atexit@plt+0x42ba8> │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 4f344 <__cxa_atexit@plt+0x42b94> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r3, r7 │ │ │ │ - bcs 4f360 <__cxa_atexit@plt+0x42bb0> │ │ │ │ - ldr r7, [pc, #44] @ 4f378 <__cxa_atexit@plt+0x42bc8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r6, [pc, #64] @ 4faf0 <__cxa_atexit@plt+0x43340> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #32 │ │ │ │ + b 4fad4 <__cxa_atexit@plt+0x43324> │ │ │ │ + ldr r6, [pc, #80] @ 4fb10 <__cxa_atexit@plt+0x43360> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #36 @ 0x24 │ │ │ │ + b 4fad4 <__cxa_atexit@plt+0x43324> │ │ │ │ + ldr r6, [pc, #48] @ 4fb00 <__cxa_atexit@plt+0x43350> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-12]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffe938 │ │ │ │ + @ instruction: 0xffffe714 │ │ │ │ + @ instruction: 0xffffec5c │ │ │ │ + andeq r0, r0, r4, asr #5 │ │ │ │ + @ instruction: 0xfffff600 │ │ │ │ + @ instruction: 0xfffff7b8 │ │ │ │ + @ instruction: 0xfffff964 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + @ instruction: 0xfffffa8c │ │ │ │ + @ instruction: 0xfffffb04 │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + addseq r4, fp, #200, 22 @ 0x32000 │ │ │ │ + @ instruction: 0xffffe940 │ │ │ │ + @ instruction: 0xfffffb4c │ │ │ │ + addseq r4, fp, #172, 20 @ 0xac000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 4fbc0 <__cxa_atexit@plt+0x43410> │ │ │ │ + ldr r1, [pc, #140] @ 4fbd8 <__cxa_atexit@plt+0x43428> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #136] @ 4fbdc <__cxa_atexit@plt+0x4342c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + mov r3, r2 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r1, r3 │ │ │ │ + str lr, [r1, #12]! │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 4fba4 <__cxa_atexit@plt+0x433f4> │ │ │ │ + ldr lr, [pc, #80] @ 4fbe0 <__cxa_atexit@plt+0x43430> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r2, #28] │ │ │ │ + str r1, [r2, #32] │ │ │ │ + str r3, [r2, #36] @ 0x24 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 4f384 <__cxa_atexit@plt+0x42bd4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr lr, [pc, #60] @ 4fbe8 <__cxa_atexit@plt+0x43438> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r2, #28] │ │ │ │ + str r3, [r2, #32] │ │ │ │ + str r1, [r2, #36] @ 0x24 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - adcseq r7, ip, #180, 24 @ 0xb400 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - adcseq r7, ip, #12, 24 @ 0xc00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 4f3b4 <__cxa_atexit@plt+0x42c04> │ │ │ │ - ldr r3, [pc, #40] @ 4f3cc <__cxa_atexit@plt+0x42c1c> │ │ │ │ + ldr r3, [pc, #28] @ 4fbe4 <__cxa_atexit@plt+0x43434> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ + mov r2, #36 @ 0x24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3eb814 <__cxa_atexit@plt+0x3df064> │ │ │ │ - ldr r7, [pc, #12] @ 4f3c8 <__cxa_atexit@plt+0x42c18> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffff8c4 │ │ │ │ + @ instruction: 0xfffff944 │ │ │ │ + @ instruction: 0xfffffc24 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + @ instruction: 0xfffffa04 │ │ │ │ + addseq r4, fp, #188, 16 @ 0xbc0000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 4fc5c <__cxa_atexit@plt+0x434ac> │ │ │ │ + ldr r2, [pc, #92] @ 4fc74 <__cxa_atexit@plt+0x434c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r2, r6, #11 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble 4fc44 <__cxa_atexit@plt+0x43494> │ │ │ │ + ldr r1, [pc, #60] @ 4fc7c <__cxa_atexit@plt+0x434cc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 4fc4c <__cxa_atexit@plt+0x4349c> │ │ │ │ + ldr r1, [pc, #44] @ 4fc78 <__cxa_atexit@plt+0x434c8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ - adcseq r7, ip, #184, 22 @ 0x2e000 │ │ │ │ + ldr r3, [pc, #28] @ 4fc80 <__cxa_atexit@plt+0x434d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffff3f4 │ │ │ │ + @ instruction: 0xfffff5f0 │ │ │ │ + @ instruction: 0xfffff750 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + mov fp, r7 │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 4fd24 <__cxa_atexit@plt+0x43574> │ │ │ │ + ldr lr, [pc, #148] @ 4fd3c <__cxa_atexit@plt+0x4358c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + ldr r9, [r7, #5] │ │ │ │ + ldr r7, [r7, #9] │ │ │ │ + ldr r8, [pc, #132] @ 4fd40 <__cxa_atexit@plt+0x43590> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r3, r1 │ │ │ │ + str lr, [r3, #12]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + ldr r2, [r5], #8 │ │ │ │ + sub r0, r6, #31 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble 4fd04 <__cxa_atexit@plt+0x43554> │ │ │ │ + ldr lr, [pc, #88] @ 4fd44 <__cxa_atexit@plt+0x43594> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5] │ │ │ │ + str lr, [r1, #24] │ │ │ │ + str r3, [r1, #28] │ │ │ │ + str r9, [r1, #32] │ │ │ │ + str r0, [r1, #36] @ 0x24 │ │ │ │ + bx r2 │ │ │ │ + ldr lr, [pc, #64] @ 4fd4c <__cxa_atexit@plt+0x4359c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5] │ │ │ │ + str lr, [r1, #24] │ │ │ │ + str r9, [r1, #28] │ │ │ │ + str r3, [r1, #32] │ │ │ │ + str r0, [r1, #36] @ 0x24 │ │ │ │ + bx r2 │ │ │ │ + ldr r3, [pc, #28] @ 4fd48 <__cxa_atexit@plt+0x43598> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #36 @ 0x24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffec6c │ │ │ │ + @ instruction: 0xffffea44 │ │ │ │ + @ instruction: 0xfffff1b0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0xffffee68 │ │ │ │ + addseq r4, fp, #124, 16 @ 0x7c0000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 4fc84 <__cxa_atexit@plt+0x434d4> │ │ │ │ + addseq r4, fp, #96, 16 @ 0x600000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 4fe0c <__cxa_atexit@plt+0x4365c> │ │ │ │ + ldr r8, [pc, #140] @ 4fe24 <__cxa_atexit@plt+0x43674> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #136] @ 4fe28 <__cxa_atexit@plt+0x43678> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + mov r3, r2 │ │ │ │ + str r8, [r3, #12]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + sub r0, r6, #27 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble 4fdf0 <__cxa_atexit@plt+0x43640> │ │ │ │ + ldr lr, [pc, #80] @ 4fe2c <__cxa_atexit@plt+0x4367c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5] │ │ │ │ + str lr, [r2, #24] │ │ │ │ + str r3, [r2, #28] │ │ │ │ + str r0, [r2, #32] │ │ │ │ + bx r1 │ │ │ │ + ldr lr, [pc, #60] @ 4fe34 <__cxa_atexit@plt+0x43684> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5] │ │ │ │ + str lr, [r2, #24] │ │ │ │ + str r0, [r2, #28] │ │ │ │ + str r3, [r2, #32] │ │ │ │ + bx r1 │ │ │ │ + ldr r3, [pc, #28] @ 4fe30 <__cxa_atexit@plt+0x43680> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffe49c │ │ │ │ + @ instruction: 0xffffe280 │ │ │ │ + @ instruction: 0xffffe7b8 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + @ instruction: 0xffffe58c │ │ │ │ + mov fp, r7 │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 4fef0 <__cxa_atexit@plt+0x43740> │ │ │ │ + ldr r8, [pc, #172] @ 4ff08 <__cxa_atexit@plt+0x43758> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr lr, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + ldr r7, [r7, #13] │ │ │ │ + ldr r9, [r5], #8 │ │ │ │ + mov r3, r1 │ │ │ │ + str r8, [r3, #12]! │ │ │ │ + ldr r8, [pc, #140] @ 4ff0c <__cxa_atexit@plt+0x4375c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r7, [pc, #132] @ 4ff10 <__cxa_atexit@plt+0x43760> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + mov r2, r3 │ │ │ │ + str r7, [r2, #12]! │ │ │ │ + sub r7, r6, #15 │ │ │ │ + sub r0, r6, #47 @ 0x2f │ │ │ │ + cmp r9, #10 │ │ │ │ + ble 4fecc <__cxa_atexit@plt+0x4371c> │ │ │ │ + ldr r8, [pc, #96] @ 4ff18 <__cxa_atexit@plt+0x43768> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r8, [r1, #36] @ 0x24 │ │ │ │ + str r2, [r1, #40] @ 0x28 │ │ │ │ + str r3, [r1, #44] @ 0x2c │ │ │ │ + b 4fee4 <__cxa_atexit@plt+0x43734> │ │ │ │ + ldr r8, [pc, #64] @ 4ff14 <__cxa_atexit@plt+0x43764> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r8, [r1, #36] @ 0x24 │ │ │ │ + str r3, [r1, #40] @ 0x28 │ │ │ │ + str r2, [r1, #44] @ 0x2c │ │ │ │ + str lr, [r1, #48] @ 0x30 │ │ │ │ + str r0, [r1, #52] @ 0x34 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #36] @ 4ff1c <__cxa_atexit@plt+0x4376c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #52 @ 0x34 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffd8fc │ │ │ │ + @ instruction: 0xffffd6c4 │ │ │ │ + @ instruction: 0xffffd954 │ │ │ │ + @ instruction: 0xffffdbf0 │ │ │ │ + @ instruction: 0xffffdff0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 4f404 <__cxa_atexit@plt+0x42c54> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 4f408 <__cxa_atexit@plt+0x42c58> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - adcseq r7, ip, #32, 24 @ 0x2000 │ │ │ │ - adcseq r7, ip, #140, 22 @ 0x23000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 4f430 <__cxa_atexit@plt+0x42c80> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r3, r7 │ │ │ │ - bcs 4f444 <__cxa_atexit@plt+0x42c94> │ │ │ │ - ldr r7, [pc, #36] @ 4f45c <__cxa_atexit@plt+0x42cac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + addseq r4, fp, #172, 12 @ 0xac00000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 4fe38 <__cxa_atexit@plt+0x43688> │ │ │ │ + mov fp, r7 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #72 @ 0x48 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5000c <__cxa_atexit@plt+0x4385c> │ │ │ │ + str fp, [sp] │ │ │ │ + ldr lr, [pc, #192] @ 50024 <__cxa_atexit@plt+0x43874> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r9, [r7, #5] │ │ │ │ + add sl, r7, #9 │ │ │ │ + ldm sl, {r0, r1, sl} │ │ │ │ + ldr r7, [r7, #21] │ │ │ │ + mov r3, r2 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #160] @ 50028 <__cxa_atexit@plt+0x43878> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [pc, #156] @ 5002c <__cxa_atexit@plt+0x4387c> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr fp, [pc, #152] @ 50030 <__cxa_atexit@plt+0x43880> │ │ │ │ + add fp, pc, fp │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r0, r3 │ │ │ │ + str ip, [r0, #12]! │ │ │ │ + mov r1, r3 │ │ │ │ + str fp, [r1, #24]! │ │ │ │ + str r7, [r3, #32] │ │ │ │ + str lr, [r3, #36] @ 0x24 │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str sl, [r3, #44] @ 0x2c │ │ │ │ + add lr, r3, #48 @ 0x30 │ │ │ │ + stm lr, {r0, r3, r9} │ │ │ │ + str r8, [r3, #60]! @ 0x3c │ │ │ │ + ldr r1, [r5] │ │ │ │ + sub r7, r6, #31 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble 4fffc <__cxa_atexit@plt+0x4384c> │ │ │ │ + ldr r3, [pc, #80] @ 50034 <__cxa_atexit@plt+0x43884> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ + str r3, [r2, #68] @ 0x44 │ │ │ │ + str r7, [r2, #72] @ 0x48 │ │ │ │ + sub r7, r6, #3 │ │ │ │ + ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 4f458 <__cxa_atexit@plt+0x42ca8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ + mov r6, r3 │ │ │ │ + ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - adcseq r7, ip, #40, 22 @ 0xa000 │ │ │ │ - adcseq r7, ip, #200, 22 @ 0x32000 │ │ │ │ + ldr r3, [pc, #36] @ 50038 <__cxa_atexit@plt+0x43888> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #72 @ 0x48 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffc508 │ │ │ │ + @ instruction: 0xffffd2e8 │ │ │ │ + @ instruction: 0xffffc564 │ │ │ │ + @ instruction: 0xffffc5e4 │ │ │ │ + @ instruction: 0xffffd3fc │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + addseq r4, fp, #144, 10 @ 0x24000000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 4ff3c <__cxa_atexit@plt+0x4378c> │ │ │ │ + mov fp, r7 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 50120 <__cxa_atexit@plt+0x43970> │ │ │ │ + ldr r8, [pc, #188] @ 50138 <__cxa_atexit@plt+0x43988> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add lr, r7, #5 │ │ │ │ + ldm lr, {r0, r1, lr} │ │ │ │ + ldr r7, [r7, #17] │ │ │ │ + ldr sl, [pc, #168] @ 5013c <__cxa_atexit@plt+0x4398c> │ │ │ │ + add sl, pc, sl │ │ │ │ + mov r3, r2 │ │ │ │ + str r8, [r3, #12]! │ │ │ │ + ldr r8, [pc, #156] @ 50140 <__cxa_atexit@plt+0x43990> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r3, #28] │ │ │ │ + ldr r7, [pc, #148] @ 50144 <__cxa_atexit@plt+0x43994> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + stmdb r3, {r8, r9} │ │ │ │ + mov r1, r3 │ │ │ │ + str r7, [r1, #20]! │ │ │ │ + sub r7, r6, #19 │ │ │ │ + sub r9, r6, #39 @ 0x27 │ │ │ │ + sub r8, r6, #59 @ 0x3b │ │ │ │ + ldr r0, [r5], #8 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble 500f8 <__cxa_atexit@plt+0x43948> │ │ │ │ + ldr r0, [pc, #100] @ 5014c <__cxa_atexit@plt+0x4399c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr ip, [r5] │ │ │ │ + add sl, r2, #44 @ 0x2c │ │ │ │ + stm sl, {r0, r1, lr} │ │ │ │ + b 50110 <__cxa_atexit@plt+0x43960> │ │ │ │ + ldr r0, [pc, #72] @ 50148 <__cxa_atexit@plt+0x43998> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r0, [r2, #44] @ 0x2c │ │ │ │ + str lr, [r2, #48] @ 0x30 │ │ │ │ + str r1, [r2, #52] @ 0x34 │ │ │ │ + str r9, [r2, #56] @ 0x38 │ │ │ │ + str r3, [r2, #60] @ 0x3c │ │ │ │ + str r8, [r2, #64] @ 0x40 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #40] @ 50150 <__cxa_atexit@plt+0x439a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #64 @ 0x40 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffb784 │ │ │ │ + @ instruction: 0xffffb8d8 │ │ │ │ + @ instruction: 0xffffb548 │ │ │ │ + @ instruction: 0xffffbad0 │ │ │ │ + @ instruction: 0xffffbe28 │ │ │ │ + @ instruction: 0xffffc2e8 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + addseq r4, fp, #120, 8 @ 0x78000000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 50058 <__cxa_atexit@plt+0x438a8> │ │ │ │ + mov fp, r7 │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 50210 <__cxa_atexit@plt+0x43a60> │ │ │ │ + ldr lr, [pc, #148] @ 50228 <__cxa_atexit@plt+0x43a78> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + ldr r9, [r7, #5] │ │ │ │ + ldr r7, [r7, #9] │ │ │ │ + ldr r8, [pc, #132] @ 5022c <__cxa_atexit@plt+0x43a7c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r3, r1 │ │ │ │ + str lr, [r3, #12]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + ldr r2, [r5], #8 │ │ │ │ + sub r0, r6, #31 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble 501f0 <__cxa_atexit@plt+0x43a40> │ │ │ │ + ldr lr, [pc, #88] @ 50230 <__cxa_atexit@plt+0x43a80> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5] │ │ │ │ + str lr, [r1, #24] │ │ │ │ + str r3, [r1, #28] │ │ │ │ + str r9, [r1, #32] │ │ │ │ + str r0, [r1, #36] @ 0x24 │ │ │ │ + bx r2 │ │ │ │ + ldr lr, [pc, #64] @ 50238 <__cxa_atexit@plt+0x43a88> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5] │ │ │ │ + str lr, [r1, #24] │ │ │ │ + str r9, [r1, #28] │ │ │ │ + str r3, [r1, #32] │ │ │ │ + str r0, [r1, #36] @ 0x24 │ │ │ │ + bx r2 │ │ │ │ + ldr r3, [pc, #28] @ 50234 <__cxa_atexit@plt+0x43a84> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #36 @ 0x24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffad60 │ │ │ │ + @ instruction: 0xffffab38 │ │ │ │ + @ instruction: 0xffffb2a4 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0xffffaf5c │ │ │ │ + addseq r4, fp, #144, 6 @ 0x40000002 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 50170 <__cxa_atexit@plt+0x439c0> │ │ │ │ + mov fp, r7 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 50308 <__cxa_atexit@plt+0x43b58> │ │ │ │ + ldr r8, [pc, #164] @ 50320 <__cxa_atexit@plt+0x43b70> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #160] @ 50324 <__cxa_atexit@plt+0x43b74> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r9, [r5], #8 │ │ │ │ + mov r3, r2 │ │ │ │ + str r8, [r3, #12]! │ │ │ │ + ldr r8, [pc, #136] @ 50328 <__cxa_atexit@plt+0x43b78> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + mov r1, r3 │ │ │ │ + str r8, [r1, #12]! │ │ │ │ + sub r7, r6, #11 │ │ │ │ + sub r0, r6, #43 @ 0x2b │ │ │ │ + cmp r9, #10 │ │ │ │ + ble 502e8 <__cxa_atexit@plt+0x43b38> │ │ │ │ + ldr lr, [pc, #92] @ 5032c <__cxa_atexit@plt+0x43b7c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r2, #36] @ 0x24 │ │ │ │ + str r1, [r2, #40] @ 0x28 │ │ │ │ + str r3, [r2, #44] @ 0x2c │ │ │ │ + str r0, [r2, #48] @ 0x30 │ │ │ │ + bx ip │ │ │ │ + ldr lr, [pc, #68] @ 50334 <__cxa_atexit@plt+0x43b84> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r2, #36] @ 0x24 │ │ │ │ + str r3, [r2, #40] @ 0x28 │ │ │ │ + str r1, [r2, #44] @ 0x2c │ │ │ │ + str r0, [r2, #48] @ 0x30 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #32] @ 50330 <__cxa_atexit@plt+0x43b80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #48 @ 0x30 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffa3ec │ │ │ │ + @ instruction: 0xffffa1d0 │ │ │ │ + @ instruction: 0xffffa428 │ │ │ │ + @ instruction: 0xffffa8a0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0xffffa5ac │ │ │ │ + addseq r4, fp, #148, 4 @ 0x40000009 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 50258 <__cxa_atexit@plt+0x43aa8> │ │ │ │ + mov fp, r7 │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 503f4 <__cxa_atexit@plt+0x43c44> │ │ │ │ + ldr lr, [pc, #148] @ 5040c <__cxa_atexit@plt+0x43c5c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + ldr r8, [pc, #132] @ 50410 <__cxa_atexit@plt+0x43c60> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r3, r1 │ │ │ │ + str lr, [r3, #12]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + ldr r2, [r5], #8 │ │ │ │ + sub r0, r6, #31 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble 503d4 <__cxa_atexit@plt+0x43c24> │ │ │ │ + ldr lr, [pc, #88] @ 50414 <__cxa_atexit@plt+0x43c64> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5] │ │ │ │ + str lr, [r1, #24] │ │ │ │ + str r3, [r1, #28] │ │ │ │ + str r9, [r1, #32] │ │ │ │ + str r0, [r1, #36] @ 0x24 │ │ │ │ + bx r2 │ │ │ │ + ldr lr, [pc, #64] @ 5041c <__cxa_atexit@plt+0x43c6c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5] │ │ │ │ + str lr, [r1, #24] │ │ │ │ + str r9, [r1, #28] │ │ │ │ + str r3, [r1, #32] │ │ │ │ + str r0, [r1, #36] @ 0x24 │ │ │ │ + bx r2 │ │ │ │ + ldr r3, [pc, #28] @ 50418 <__cxa_atexit@plt+0x43c68> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #36 @ 0x24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffff9a9c │ │ │ │ + @ instruction: 0xffff9874 │ │ │ │ + @ instruction: 0xffff9f28 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0xffff9c20 │ │ │ │ + addseq r4, fp, #172, 2 @ 0x2b │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 50354 <__cxa_atexit@plt+0x43ba4> │ │ │ │ + mov fp, r7 │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 504f4 <__cxa_atexit@plt+0x43d44> │ │ │ │ + ldr r8, [pc, #172] @ 5050c <__cxa_atexit@plt+0x43d5c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr lr, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr r9, [r5], #8 │ │ │ │ + mov r3, r1 │ │ │ │ + str r8, [r3, #20]! │ │ │ │ + ldr r8, [pc, #140] @ 50510 <__cxa_atexit@plt+0x43d60> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + ldr r7, [pc, #132] @ 50514 <__cxa_atexit@plt+0x43d64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + sub r7, r6, #15 │ │ │ │ + sub r2, r6, #35 @ 0x23 │ │ │ │ + sub r0, r6, #43 @ 0x2b │ │ │ │ + cmp r9, #10 │ │ │ │ + ble 504d0 <__cxa_atexit@plt+0x43d20> │ │ │ │ + ldr r8, [pc, #96] @ 5051c <__cxa_atexit@plt+0x43d6c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r8, [r1, #32] │ │ │ │ + str r3, [r1, #36] @ 0x24 │ │ │ │ + str lr, [r1, #40] @ 0x28 │ │ │ │ + b 504e8 <__cxa_atexit@plt+0x43d38> │ │ │ │ + ldr r8, [pc, #64] @ 50518 <__cxa_atexit@plt+0x43d68> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r8, [r1, #32] │ │ │ │ + str lr, [r1, #36] @ 0x24 │ │ │ │ + str r3, [r1, #40] @ 0x28 │ │ │ │ + str r2, [r1, #44] @ 0x2c │ │ │ │ + str r0, [r1, #48] @ 0x30 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #36] @ 50520 <__cxa_atexit@plt+0x43d70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #48 @ 0x30 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffff8f20 │ │ │ │ + @ instruction: 0xffff8ce8 │ │ │ │ + @ instruction: 0xffff89e4 │ │ │ │ + @ instruction: 0xffff91c4 │ │ │ │ + @ instruction: 0xffff95cc │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + addseq r4, fp, #168 @ 0xa8 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 5043c <__cxa_atexit@plt+0x43c8c> │ │ │ │ + addseq r4, fp, #136 @ 0x88 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r8 │ │ │ │ + mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4f4a4 <__cxa_atexit@plt+0x42cf4> │ │ │ │ - ldr r7, [pc, #52] @ 4f4b8 <__cxa_atexit@plt+0x42d08> │ │ │ │ + bhi 5059c <__cxa_atexit@plt+0x43dec> │ │ │ │ + ldr r7, [pc, #72] @ 505b4 <__cxa_atexit@plt+0x43e04> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 4f498 <__cxa_atexit@plt+0x42ce8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 4f4c8 <__cxa_atexit@plt+0x42d18> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + stmdb r2, {r7, r9} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 50590 <__cxa_atexit@plt+0x43de0> │ │ │ │ + ldr r7, [pc, #56] @ 505b8 <__cxa_atexit@plt+0x43e08> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r3 │ │ │ │ + b 51878 <__cxa_atexit@plt+0x450c8> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 4f4bc <__cxa_atexit@plt+0x42d0c> │ │ │ │ + ldr r7, [pc, #24] @ 505bc <__cxa_atexit@plt+0x43e0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r8, fp, #212, 16 @ 0xd40000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - and r1, r3, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 4f50c <__cxa_atexit@plt+0x42d5c> │ │ │ │ - ldr r1, [pc, #164] @ 4f58c <__cxa_atexit@plt+0x42ddc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r3, #2] │ │ │ │ - stm r5, {r1, r8} │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 4f540 <__cxa_atexit@plt+0x42d90> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 4f56c <__cxa_atexit@plt+0x42dbc> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb814 <__cxa_atexit@plt+0x3df064> │ │ │ │ - ldr r1, [pc, #108] @ 4f580 <__cxa_atexit@plt+0x42dd0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 4f540 <__cxa_atexit@plt+0x42d90> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 4f548 <__cxa_atexit@plt+0x42d98> │ │ │ │ - ldr r7, [pc, #80] @ 4f584 <__cxa_atexit@plt+0x42dd4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 4f568 <__cxa_atexit@plt+0x42db8> │ │ │ │ - ldr r7, [pc, #44] @ 4f588 <__cxa_atexit@plt+0x42dd8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - bls 4f52c <__cxa_atexit@plt+0x42d7c> │ │ │ │ - ldr r7, [pc, #28] @ 4f590 <__cxa_atexit@plt+0x42de0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - adcseq r7, ip, #212, 22 @ 0x35000 │ │ │ │ - adcseq r7, ip, #168, 22 @ 0x2a000 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - adcseq r7, ip, #152, 22 @ 0x26000 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + adcseq r6, ip, #184, 18 @ 0x2e0000 │ │ │ │ + addseq r4, fp, #204 @ 0xcc │ │ │ │ + addseq r4, fp, #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 4f5b8 <__cxa_atexit@plt+0x42e08> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb814 <__cxa_atexit@plt+0x3df064> │ │ │ │ - ldr r7, [pc, #12] @ 4f5cc <__cxa_atexit@plt+0x42e1c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - adcseq r7, ip, #76, 22 @ 0x13000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 4f5f8 <__cxa_atexit@plt+0x42e48> │ │ │ │ - ldr r7, [pc, #80] @ 4f63c <__cxa_atexit@plt+0x42e8c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 4f61c <__cxa_atexit@plt+0x42e6c> │ │ │ │ - ldr r7, [pc, #36] @ 4f634 <__cxa_atexit@plt+0x42e84> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - bls 4f5e4 <__cxa_atexit@plt+0x42e34> │ │ │ │ - ldr r7, [pc, #16] @ 4f638 <__cxa_atexit@plt+0x42e88> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - adcseq r7, ip, #244, 20 @ 0xf4000 │ │ │ │ - adcseq r7, ip, #228, 20 @ 0xe4000 │ │ │ │ - adcseq r7, ip, #28, 22 @ 0x7000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 505e4 <__cxa_atexit@plt+0x43e34> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + b 51878 <__cxa_atexit@plt+0x450c8> │ │ │ │ + adcseq r6, ip, #100, 18 @ 0x190000 │ │ │ │ + addseq r3, fp, #192, 28 @ 0xc00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4f684 <__cxa_atexit@plt+0x42ed4> │ │ │ │ - ldr r7, [pc, #52] @ 4f698 <__cxa_atexit@plt+0x42ee8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 4f678 <__cxa_atexit@plt+0x42ec8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 4f6a8 <__cxa_atexit@plt+0x42ef8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 4f69c <__cxa_atexit@plt+0x42eec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi 50638 <__cxa_atexit@plt+0x43e88> │ │ │ │ + ldr r2, [pc, #56] @ 50644 <__cxa_atexit@plt+0x43e94> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 50648 <__cxa_atexit@plt+0x43e98> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 5064c <__cxa_atexit@plt+0x43e9c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r8, fp, #248, 12 @ 0xf800000 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq r6, ip, #24, 20 @ 0x18000 │ │ │ │ + adcseq r6, ip, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r3, fp, #64, 28 @ 0x400 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 506b0 <__cxa_atexit@plt+0x43f00> │ │ │ │ + ldr r3, [pc, #48] @ 506c0 <__cxa_atexit@plt+0x43f10> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 506c4 <__cxa_atexit@plt+0x43f14> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq r6, ip, #148, 18 @ 0x250000 │ │ │ │ + addseq r3, fp, #220, 26 @ 0x3700 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5078c <__cxa_atexit@plt+0x43fdc> │ │ │ │ + ldr r2, [pc, #188] @ 507a8 <__cxa_atexit@plt+0x43ff8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 4f6fc <__cxa_atexit@plt+0x42f4c> │ │ │ │ - ldr r0, [pc, #168] @ 4f774 <__cxa_atexit@plt+0x42fc4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r9, [r2, #2] │ │ │ │ - stm r5, {r0, r9} │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 4f730 <__cxa_atexit@plt+0x42f80> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 4f738 <__cxa_atexit@plt+0x42f88> │ │ │ │ - ldr r5, [pc, #140] @ 4f778 <__cxa_atexit@plt+0x42fc8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - str r5, [r3] │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 50774 <__cxa_atexit@plt+0x43fc4> │ │ │ │ + ldr r2, [pc, #160] @ 507ac <__cxa_atexit@plt+0x43ffc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 50780 <__cxa_atexit@plt+0x43fd0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 50794 <__cxa_atexit@plt+0x43fe4> │ │ │ │ + ldr ip, [pc, #112] @ 507b0 <__cxa_atexit@plt+0x44000> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 507b4 <__cxa_atexit@plt+0x44004> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb814 <__cxa_atexit@plt+0x3df064> │ │ │ │ - ldr r0, [pc, #104] @ 4f76c <__cxa_atexit@plt+0x42fbc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [r2, #3] │ │ │ │ - stm r5, {r0, r3} │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 4f730 <__cxa_atexit@plt+0x42f80> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 4f74c <__cxa_atexit@plt+0x42f9c> │ │ │ │ - ldr r7, [pc, #76] @ 4f770 <__cxa_atexit@plt+0x42fc0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 4f780 <__cxa_atexit@plt+0x42fd0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #36] @ 4f77c <__cxa_atexit@plt+0x42fcc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addcc r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - adcseq r7, ip, #80, 16 @ 0x500000 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - adcseq r7, ip, #168, 18 @ 0x2a0000 │ │ │ │ - adcseq r7, ip, #192, 16 @ 0xc00000 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r3, fp, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 4f7b0 <__cxa_atexit@plt+0x43000> │ │ │ │ - ldr r3, [pc, #40] @ 4f7c8 <__cxa_atexit@plt+0x43018> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 50850 <__cxa_atexit@plt+0x440a0> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3eb814 <__cxa_atexit@plt+0x3df064> │ │ │ │ - ldr r7, [pc, #12] @ 4f7c4 <__cxa_atexit@plt+0x43014> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - adcseq r7, ip, #72, 16 @ 0x480000 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 4f800 <__cxa_atexit@plt+0x43050> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 4f804 <__cxa_atexit@plt+0x43054> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mvn r7, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ + beq 50830 <__cxa_atexit@plt+0x44080> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 5083c <__cxa_atexit@plt+0x4408c> │ │ │ │ + ldr lr, [pc, #84] @ 50854 <__cxa_atexit@plt+0x440a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 50858 <__cxa_atexit@plt+0x440a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - adcseq r7, ip, #152, 14 @ 0x2600000 │ │ │ │ - adcseq r7, ip, #28, 16 @ 0x1c0000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq r3, fp, #76, 24 @ 0x4c00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 508b4 <__cxa_atexit@plt+0x44104> │ │ │ │ + ldr r2, [pc, #60] @ 508c0 <__cxa_atexit@plt+0x44110> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 508c4 <__cxa_atexit@plt+0x44114> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 4f830 <__cxa_atexit@plt+0x43080> │ │ │ │ - ldr r7, [pc, #48] @ 4f854 <__cxa_atexit@plt+0x430a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #24] @ 4f858 <__cxa_atexit@plt+0x430a8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addcc r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - adcseq r7, ip, #80, 14 @ 0x1400000 │ │ │ │ - adcseq r7, ip, #192, 16 @ 0xc00000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r3, fp, #236, 24 @ 0xec00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4f8a0 <__cxa_atexit@plt+0x430f0> │ │ │ │ - ldr r7, [pc, #64] @ 4f8c0 <__cxa_atexit@plt+0x43110> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 4f894 <__cxa_atexit@plt+0x430e4> │ │ │ │ - mov r7, r9 │ │ │ │ - b 4f6a8 <__cxa_atexit@plt+0x42ef8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 4f8c4 <__cxa_atexit@plt+0x43114> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi 50928 <__cxa_atexit@plt+0x44178> │ │ │ │ + ldr r2, [pc, #48] @ 50934 <__cxa_atexit@plt+0x44184> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ 50938 <__cxa_atexit@plt+0x44188> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [pc, #36] @ 5093c <__cxa_atexit@plt+0x4418c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #217 @ 0xd9 │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + b 3ff6ec <__cxa_atexit@plt+0x3f2f3c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - addseq r8, fp, #220, 8 @ 0xdc000000 │ │ │ │ - addseq r8, fp, #188, 8 @ 0xbc000000 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, r3, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 4f944 <__cxa_atexit@plt+0x43194> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 4f94c <__cxa_atexit@plt+0x4319c> │ │ │ │ - ldr r1, [pc, #96] @ 4f960 <__cxa_atexit@plt+0x431b0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr lr, [pc, #80] @ 4f964 <__cxa_atexit@plt+0x431b4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #76] @ 4f968 <__cxa_atexit@plt+0x431b8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r1, [pc, #68] @ 4f96c <__cxa_atexit@plt+0x431bc> │ │ │ │ + addseq r3, fp, #144, 24 @ 0x9000 │ │ │ │ + adcseq r6, ip, #68, 12 @ 0x4400000 │ │ │ │ + adcseq r6, ip, #60, 12 @ 0x3c00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 50974 <__cxa_atexit@plt+0x441c4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 5097c <__cxa_atexit@plt+0x441cc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - add r1, r3, #8 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - str r8, [r3, #20] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r9, r6, #14 │ │ │ │ - b 3eb81c <__cxa_atexit@plt+0x3df06c> │ │ │ │ - mov r6, r3 │ │ │ │ - b 4f954 <__cxa_atexit@plt+0x431a4> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - adcseq r7, ip, #80, 12 @ 0x5000000 │ │ │ │ - adcseq r7, ip, #16, 16 @ 0x100000 │ │ │ │ - adcseq r7, ip, #116, 16 @ 0x740000 │ │ │ │ - adcseq r7, ip, #36, 12 @ 0x2400000 │ │ │ │ - addseq r8, fp, #20, 8 @ 0x14000000 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, r3, lsl r0 │ │ │ │ + adcseq r6, ip, #236, 10 @ 0x3b000000 │ │ │ │ + addseq r3, fp, #40, 22 @ 0xa000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4f9f0 <__cxa_atexit@plt+0x43240> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - cmp r2, #39 @ 0x27 │ │ │ │ - bne 4f9b0 <__cxa_atexit@plt+0x43200> │ │ │ │ - ldr r8, [pc, #88] @ 4fa00 <__cxa_atexit@plt+0x43250> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r7, [pc, #76] @ 4fa04 <__cxa_atexit@plt+0x43254> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #72] @ 4fa08 <__cxa_atexit@plt+0x43258> │ │ │ │ + bcc 509e8 <__cxa_atexit@plt+0x44238> │ │ │ │ + ldr r1, [pc, #80] @ 509f8 <__cxa_atexit@plt+0x44248> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #60] @ 509fc <__cxa_atexit@plt+0x4424c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [pc, #56] @ 4fa0c <__cxa_atexit@plt+0x4325c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ + ldr lr, [pc, #52] @ 50a00 <__cxa_atexit@plt+0x44250> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 506d8 <__cxa_atexit@plt+0x43f28> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r7, ip, #236, 14 @ 0x3b00000 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - adcseq r7, ip, #208, 14 @ 0x3400000 │ │ │ │ - adcseq r7, ip, #120, 10 @ 0x1e000000 │ │ │ │ - addseq r8, fp, #116, 6 @ 0xd0000001 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, r3, lsl r0 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + adcseq r6, ip, #132, 12 @ 0x8400000 │ │ │ │ + adcseq r6, ip, #128, 10 @ 0x20000000 │ │ │ │ + addseq r3, fp, #160, 20 @ 0xa0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 50a58 <__cxa_atexit@plt+0x442a8> │ │ │ │ + ldr r2, [pc, #56] @ 50a68 <__cxa_atexit@plt+0x442b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [pc, #44] @ 50a6c <__cxa_atexit@plt+0x442bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + rsbeq ip, r7, #147456 @ 0x24000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 4faa4 <__cxa_atexit@plt+0x432f4> │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 50ad4 <__cxa_atexit@plt+0x44324> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 4faac <__cxa_atexit@plt+0x432fc> │ │ │ │ - ldr r1, [pc, #120] @ 4fac0 <__cxa_atexit@plt+0x43310> │ │ │ │ + bcc 50ae0 <__cxa_atexit@plt+0x44330> │ │ │ │ + ldr r1, [pc, #80] @ 50af0 <__cxa_atexit@plt+0x44340> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr lr, [pc, #104] @ 4fac4 <__cxa_atexit@plt+0x43314> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub sl, r6, #26 │ │ │ │ - ldr r1, [pc, #96] @ 4fac8 <__cxa_atexit@plt+0x43318> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r9, [pc, #88] @ 4facc <__cxa_atexit@plt+0x4331c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [pc, #84] @ 4fad0 <__cxa_atexit@plt+0x43320> │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 50af4 <__cxa_atexit@plt+0x44344> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 50af8 <__cxa_atexit@plt+0x44348> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - add ip, r3, #8 │ │ │ │ - stm ip, {r0, r2, r9} │ │ │ │ - add r0, r3, #20 │ │ │ │ - stm r0, {r1, sl, lr} │ │ │ │ - str r8, [r3, #32] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r9, r6, #14 │ │ │ │ - b 3eb81c <__cxa_atexit@plt+0x3df06c> │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ - b 4fab4 <__cxa_atexit@plt+0x43304> │ │ │ │ - mov r5, #32 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - adcseq r7, ip, #8, 10 @ 0x2000000 │ │ │ │ - adcseq r7, ip, #200, 12 @ 0xc800000 │ │ │ │ - adcseq r7, ip, #40, 14 @ 0xa00000 │ │ │ │ - adcseq r7, ip, #216, 8 @ 0xd8000000 │ │ │ │ - adcseq r7, ip, #76, 12 @ 0x4c00000 │ │ │ │ - addseq r8, fp, #176, 4 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, r3, lsl r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r6, ip, #176, 8 @ 0xb0000000 │ │ │ │ + adcseq r6, ip, #156, 10 @ 0x27000000 │ │ │ │ + adcseq r6, ip, #140, 8 @ 0x8c000000 │ │ │ │ + addseq r3, fp, #172, 18 @ 0x2b0000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4fb78 <__cxa_atexit@plt+0x433c8> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - cmp r1, #39 @ 0x27 │ │ │ │ - bne 4fb34 <__cxa_atexit@plt+0x43384> │ │ │ │ - str r2, [r3, #12]! │ │ │ │ - ldr r2, [pc, #120] @ 4fb88 <__cxa_atexit@plt+0x433d8> │ │ │ │ + bcc 50b64 <__cxa_atexit@plt+0x443b4> │ │ │ │ + ldr r2, [pc, #80] @ 50b74 <__cxa_atexit@plt+0x443c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #60] @ 50b78 <__cxa_atexit@plt+0x443c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #112] @ 4fb8c <__cxa_atexit@plt+0x433dc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r2} │ │ │ │ - sub r9, r6, #22 │ │ │ │ - ldr r8, [pc, #100] @ 4fb90 <__cxa_atexit@plt+0x433e0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - add r7, r3, #4 │ │ │ │ - ldr lr, [pc, #84] @ 4fb94 <__cxa_atexit@plt+0x433e4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #80] @ 4fb98 <__cxa_atexit@plt+0x433e8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r8, [pc, #72] @ 4fb9c <__cxa_atexit@plt+0x433ec> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ + ldr lr, [pc, #52] @ 50b7c <__cxa_atexit@plt+0x443cc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 506d8 <__cxa_atexit@plt+0x43f28> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r7, ip, #184, 10 @ 0x2e000000 │ │ │ │ - adcseq r7, ip, #48, 8 @ 0x30000000 │ │ │ │ - adcseq r7, ip, #104, 12 @ 0x6800000 │ │ │ │ - @ instruction: 0xfffffed8 │ │ │ │ - adcseq r7, ip, #72, 12 @ 0x4800000 │ │ │ │ - adcseq r7, ip, #248, 6 @ 0xe0000003 │ │ │ │ - addseq r8, fp, #228, 2 @ 0x39 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, r3, lsl r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + adcseq r6, ip, #8, 10 @ 0x2000000 │ │ │ │ + adcseq r6, ip, #4, 8 @ 0x4000000 │ │ │ │ + addseq r3, fp, #40, 18 @ 0xa0000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 4fc04 <__cxa_atexit@plt+0x43454> │ │ │ │ + bhi 50bec <__cxa_atexit@plt+0x4443c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ + add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 4fc10 <__cxa_atexit@plt+0x43460> │ │ │ │ - ldr r2, [pc, #76] @ 4fc20 <__cxa_atexit@plt+0x43470> │ │ │ │ + bcc 50bf8 <__cxa_atexit@plt+0x44448> │ │ │ │ + ldr r2, [pc, #84] @ 50c08 <__cxa_atexit@plt+0x44458> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 4fc24 <__cxa_atexit@plt+0x43474> │ │ │ │ + ldr r1, [pc, #80] @ 50c0c <__cxa_atexit@plt+0x4445c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 4fc28 <__cxa_atexit@plt+0x43478> │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #60] @ 50c10 <__cxa_atexit@plt+0x44460> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - adcseq r7, ip, #116, 6 @ 0xd0000001 │ │ │ │ - rsbeq sp, r7, #7552 @ 0x1d80 │ │ │ │ - addseq r8, fp, #120 @ 0x78 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + adcseq r6, ip, #148, 6 @ 0x50000002 │ │ │ │ + rsbeq ip, r7, #30670848 @ 0x1d40000 │ │ │ │ + addseq r3, fp, #144, 16 @ 0x900000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 4fc94 <__cxa_atexit@plt+0x434e4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 4fca0 <__cxa_atexit@plt+0x434f0> │ │ │ │ - ldr r1, [pc, #80] @ 4fcb0 <__cxa_atexit@plt+0x43500> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 50c84 <__cxa_atexit@plt+0x444d4> │ │ │ │ + ldr lr, [pc, #84] @ 50c94 <__cxa_atexit@plt+0x444e4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 50c98 <__cxa_atexit@plt+0x444e8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 4fcb4 <__cxa_atexit@plt+0x43504> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 4fcb8 <__cxa_atexit@plt+0x43508> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r5} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb804 <__cxa_atexit@plt+0x3df054> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ 50c9c <__cxa_atexit@plt+0x444ec> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r7, ip, #240, 4 │ │ │ │ - adcseq r7, ip, #32, 10 @ 0x8000000 │ │ │ │ - adcseq r7, ip, #204, 4 @ 0xc000000c │ │ │ │ - addseq r7, fp, #232, 30 @ 0x3a0 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + adcseq r6, ip, #4, 8 @ 0x4000000 │ │ │ │ + adcseq r6, ip, #232, 4 @ 0x8000000e │ │ │ │ + addseq r3, fp, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ + mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 4fd40 <__cxa_atexit@plt+0x43590> │ │ │ │ + bhi 50cf0 <__cxa_atexit@plt+0x44540> │ │ │ │ + ldr r2, [pc, #56] @ 50cfc <__cxa_atexit@plt+0x4454c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 50d00 <__cxa_atexit@plt+0x44550> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 50d04 <__cxa_atexit@plt+0x44554> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq r6, ip, #96, 6 @ 0x80000001 │ │ │ │ + adcseq r6, ip, #24, 4 @ 0x80000001 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r3, fp, #136, 14 @ 0x2200000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 50d68 <__cxa_atexit@plt+0x445b8> │ │ │ │ + ldr r3, [pc, #48] @ 50d78 <__cxa_atexit@plt+0x445c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 50d7c <__cxa_atexit@plt+0x445cc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq r6, ip, #220, 4 @ 0xc000000d │ │ │ │ + addseq r3, fp, #36, 14 @ 0x900000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 50e44 <__cxa_atexit@plt+0x44694> │ │ │ │ + ldr r2, [pc, #188] @ 50e60 <__cxa_atexit@plt+0x446b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 50e2c <__cxa_atexit@plt+0x4467c> │ │ │ │ + ldr r2, [pc, #160] @ 50e64 <__cxa_atexit@plt+0x446b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 50e38 <__cxa_atexit@plt+0x44688> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 50e4c <__cxa_atexit@plt+0x4469c> │ │ │ │ + ldr ip, [pc, #112] @ 50e68 <__cxa_atexit@plt+0x446b8> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 50e6c <__cxa_atexit@plt+0x446bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r3, fp, #56, 12 @ 0x3800000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 50f08 <__cxa_atexit@plt+0x44758> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 50ee8 <__cxa_atexit@plt+0x44738> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 4fd48 <__cxa_atexit@plt+0x43598> │ │ │ │ - ldr r1, [pc, #104] @ 4fd5c <__cxa_atexit@plt+0x435ac> │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 50ef4 <__cxa_atexit@plt+0x44744> │ │ │ │ + ldr lr, [pc, #84] @ 50f0c <__cxa_atexit@plt+0x4475c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 50f10 <__cxa_atexit@plt+0x44760> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq r3, fp, #148, 10 @ 0x25000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 50f6c <__cxa_atexit@plt+0x447bc> │ │ │ │ + ldr r2, [pc, #60] @ 50f78 <__cxa_atexit@plt+0x447c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 50f7c <__cxa_atexit@plt+0x447cc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r3, fp, #52, 12 @ 0x3400000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 50ff4 <__cxa_atexit@plt+0x44844> │ │ │ │ + ldr r2, [pc, #68] @ 50ffc <__cxa_atexit@plt+0x4484c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #60] @ 51000 <__cxa_atexit@plt+0x44850> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 50fe4 <__cxa_atexit@plt+0x44834> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + b 464c4 <__cxa_atexit@plt+0x39d14> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + adcseq r5, ip, #140, 30 @ 0x230 │ │ │ │ + addseq r3, fp, #200, 10 @ 0x32000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 464c4 <__cxa_atexit@plt+0x39d14> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 51054 <__cxa_atexit@plt+0x448a4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - sub r9, r6, #18 │ │ │ │ - ldr r0, [pc, #84] @ 4fd60 <__cxa_atexit@plt+0x435b0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #76] @ 4fd64 <__cxa_atexit@plt+0x435b4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #72] @ 4fd68 <__cxa_atexit@plt+0x435b8> │ │ │ │ + ldr r1, [pc, #24] @ 5105c <__cxa_atexit@plt+0x448ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add sl, r3, #8 │ │ │ │ - stm sl, {r1, r2, lr} │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 3eb804 <__cxa_atexit@plt+0x3df054> │ │ │ │ - mov r6, r3 │ │ │ │ - b 4fd50 <__cxa_atexit@plt+0x435a0> │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - adcseq r7, ip, #92, 4 @ 0xc0000005 │ │ │ │ - adcseq r7, ip, #128, 8 @ 0x80000000 │ │ │ │ - adcseq r7, ip, #52, 4 @ 0x40000003 │ │ │ │ - adcseq r7, ip, #168, 6 @ 0xa0000002 │ │ │ │ - addseq r7, fp, #56, 30 @ 0xe0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + adcseq r5, ip, #12, 30 @ 0x30 │ │ │ │ + addseq r3, fp, #72, 8 @ 0x48000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 4fdf4 <__cxa_atexit@plt+0x43644> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 4fdfc <__cxa_atexit@plt+0x4364c> │ │ │ │ - ldr r1, [pc, #108] @ 4fe10 <__cxa_atexit@plt+0x43660> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 510c8 <__cxa_atexit@plt+0x44918> │ │ │ │ + ldr r1, [pc, #80] @ 510d8 <__cxa_atexit@plt+0x44928> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ 4fe14 <__cxa_atexit@plt+0x43664> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ - ldr r8, [pc, #88] @ 4fe18 <__cxa_atexit@plt+0x43668> │ │ │ │ - add r8, pc, r8 │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #80] @ 4fe1c <__cxa_atexit@plt+0x4366c> │ │ │ │ + ldr r1, [pc, #60] @ 510dc <__cxa_atexit@plt+0x4492c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #72] @ 4fe20 <__cxa_atexit@plt+0x43670> │ │ │ │ + ldr lr, [pc, #52] @ 510e0 <__cxa_atexit@plt+0x44930> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r6, r3 │ │ │ │ - b 4fe04 <__cxa_atexit@plt+0x43654> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 50d90 <__cxa_atexit@plt+0x445e0> │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - adcseq r7, ip, #164, 2 @ 0x29 │ │ │ │ - rsbeq sp, r7, #176, 22 @ 0x2c000 │ │ │ │ - adcseq r7, ip, #192, 6 │ │ │ │ - adcseq r7, ip, #116, 2 │ │ │ │ - andeq r0, r3, r3, lsl r0 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + adcseq r5, ip, #164, 30 @ 0x290 │ │ │ │ + adcseq r5, ip, #160, 28 @ 0xa00 │ │ │ │ + addseq r3, fp, #192, 6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r6, r5, #16 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 4ff84 <__cxa_atexit@plt+0x437d4> │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - add r6, r3, #28 │ │ │ │ - and r2, r9, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 4fec0 <__cxa_atexit@plt+0x43710> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 4ff98 <__cxa_atexit@plt+0x437e8> │ │ │ │ - sub r9, r6, #6 │ │ │ │ - ldr r0, [r2, #2] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - add sl, r3, #4 │ │ │ │ - cmp r8, #10 │ │ │ │ - ble 4ff20 <__cxa_atexit@plt+0x43770> │ │ │ │ - ldr lr, [pc, #324] @ 4ffd0 <__cxa_atexit@plt+0x43820> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #320] @ 4ffd4 <__cxa_atexit@plt+0x43824> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r7, [pc, #312] @ 4ffd8 <__cxa_atexit@plt+0x43828> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r3, #12 │ │ │ │ - stm r8, {r0, r1, r7} │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 51138 <__cxa_atexit@plt+0x44988> │ │ │ │ + ldr r2, [pc, #56] @ 51148 <__cxa_atexit@plt+0x44998> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [pc, #44] @ 5114c <__cxa_atexit@plt+0x4499c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + rsbeq ip, r7, #268435459 @ 0x10000003 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 511b4 <__cxa_atexit@plt+0x44a04> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 4ffa4 <__cxa_atexit@plt+0x437f4> │ │ │ │ - ldr r2, [r2, #3] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - add r9, r3, #4 │ │ │ │ - cmp r8, #10 │ │ │ │ - ble 4ff60 <__cxa_atexit@plt+0x437b0> │ │ │ │ - ldr lr, [pc, #212] @ 4ffc0 <__cxa_atexit@plt+0x43810> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #208] @ 4ffc4 <__cxa_atexit@plt+0x43814> │ │ │ │ + bcc 511c0 <__cxa_atexit@plt+0x44a10> │ │ │ │ + ldr r1, [pc, #80] @ 511d0 <__cxa_atexit@plt+0x44a20> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 511d4 <__cxa_atexit@plt+0x44a24> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 511d8 <__cxa_atexit@plt+0x44a28> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r7, [pc, #200] @ 4ffc8 <__cxa_atexit@plt+0x43818> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r3, #12 │ │ │ │ - stm r8, {r1, r2, r7} │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr lr, [pc, #196] @ 4ffec <__cxa_atexit@plt+0x4383c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #192] @ 4fff0 <__cxa_atexit@plt+0x43840> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, #188] @ 4fff4 <__cxa_atexit@plt+0x43844> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr ip, [pc, #180] @ 4fff8 <__cxa_atexit@plt+0x43848> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - add r6, r3, #16 │ │ │ │ - ldr r0, [pc, #120] @ 4ffe4 <__cxa_atexit@plt+0x43834> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #116] @ 4ffe8 <__cxa_atexit@plt+0x43838> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r7, [pc, #84] @ 4ffe0 <__cxa_atexit@plt+0x43830> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 4ffdc <__cxa_atexit@plt+0x4382c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 4ffac <__cxa_atexit@plt+0x437fc> │ │ │ │ - ldr r7, [pc, #32] @ 4ffcc <__cxa_atexit@plt+0x4381c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffcbc │ │ │ │ - adcseq r7, ip, #216, 2 @ 0x36 │ │ │ │ - adcseq r7, ip, #76 @ 0x4c │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - adcseq r7, ip, #56, 4 @ 0x80000003 │ │ │ │ - adcseq r7, ip, #172 @ 0xac │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - addseq r7, fp, #12, 28 @ 0xc0 │ │ │ │ - @ instruction: 0xfffffa0c │ │ │ │ - rsbeq sp, r7, #3964928 @ 0x3c8000 │ │ │ │ - @ instruction: 0xfffffd0c │ │ │ │ - rsbeq sp, r7, #64, 20 @ 0x40000 │ │ │ │ - adcseq r7, ip, #84, 4 @ 0x40000005 │ │ │ │ - adcseq r7, ip, #8 │ │ │ │ - addseq r7, fp, #168, 24 @ 0xa800 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r5, ip, #208, 26 @ 0x3400 │ │ │ │ + adcseq r5, ip, #188, 28 @ 0xbc0 │ │ │ │ + adcseq r5, ip, #172, 26 @ 0x2b00 │ │ │ │ + addseq r3, fp, #204, 4 @ 0xc000000c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 500b4 <__cxa_atexit@plt+0x43904> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - add lr, r3, #4 │ │ │ │ - cmp r2, #10 │ │ │ │ - ble 50074 <__cxa_atexit@plt+0x438c4> │ │ │ │ - ldr r8, [pc, #132] @ 500cc <__cxa_atexit@plt+0x4391c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #128] @ 500d0 <__cxa_atexit@plt+0x43920> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #120] @ 500d4 <__cxa_atexit@plt+0x43924> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add sl, r3, #12 │ │ │ │ - stm sl, {r0, r1, r2, r7, lr} │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr sl, [pc, #96] @ 500dc <__cxa_atexit@plt+0x4392c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r8, [pc, #92] @ 500e0 <__cxa_atexit@plt+0x43930> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, #88] @ 500e4 <__cxa_atexit@plt+0x43934> │ │ │ │ + bcc 51244 <__cxa_atexit@plt+0x44a94> │ │ │ │ + ldr r2, [pc, #80] @ 51254 <__cxa_atexit@plt+0x44aa4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #60] @ 51258 <__cxa_atexit@plt+0x44aa8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr ip, [pc, #80] @ 500e8 <__cxa_atexit@plt+0x43938> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ + ldr lr, [pc, #52] @ 5125c <__cxa_atexit@plt+0x44aac> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str sl, [r3, #4] │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r3, [pc, #28] @ 500d8 <__cxa_atexit@plt+0x43928> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffd2c │ │ │ │ - adcseq r7, ip, #124 @ 0x7c │ │ │ │ - adcseq r6, ip, #240, 28 @ 0xf00 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0xfffffbb8 │ │ │ │ - rsbeq sp, r7, #236, 16 @ 0xec0000 │ │ │ │ - adcseq r7, ip, #0, 2 │ │ │ │ - adcseq r6, ip, #180, 28 @ 0xb40 │ │ │ │ - addseq r7, fp, #152, 24 @ 0x9800 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 50d90 <__cxa_atexit@plt+0x445e0> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + adcseq r5, ip, #40, 28 @ 0x280 │ │ │ │ + adcseq r5, ip, #36, 26 @ 0x900 │ │ │ │ + addseq r3, fp, #72, 4 @ 0x80000004 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 512cc <__cxa_atexit@plt+0x44b1c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 512d8 <__cxa_atexit@plt+0x44b28> │ │ │ │ + ldr r2, [pc, #84] @ 512e8 <__cxa_atexit@plt+0x44b38> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 512ec <__cxa_atexit@plt+0x44b3c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #60] @ 512f0 <__cxa_atexit@plt+0x44b40> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + adcseq r5, ip, #180, 24 @ 0xb400 │ │ │ │ + rsbeq ip, r7, #157 @ 0x9d │ │ │ │ + addseq r3, fp, #176, 2 @ 0x2c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 50188 <__cxa_atexit@plt+0x439d8> │ │ │ │ - ldmib r5, {r0, r1} │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - add r9, r3, #4 │ │ │ │ - cmp r0, #10 │ │ │ │ - ble 50160 <__cxa_atexit@plt+0x439b0> │ │ │ │ - ldr lr, [pc, #116] @ 501a0 <__cxa_atexit@plt+0x439f0> │ │ │ │ + bcc 51364 <__cxa_atexit@plt+0x44bb4> │ │ │ │ + ldr lr, [pc, #84] @ 51374 <__cxa_atexit@plt+0x44bc4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #112] @ 501a4 <__cxa_atexit@plt+0x439f4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r7, [pc, #104] @ 501a8 <__cxa_atexit@plt+0x439f8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r3, #12 │ │ │ │ - stm r8, {r1, r2, r7} │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ + ldr r1, [pc, #80] @ 51378 <__cxa_atexit@plt+0x44bc8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ 5137c <__cxa_atexit@plt+0x44bcc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - add r6, r3, #16 │ │ │ │ - ldr r0, [pc, #68] @ 501b0 <__cxa_atexit@plt+0x43a00> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #64] @ 501b4 <__cxa_atexit@plt+0x43a04> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r3, [pc, #28] @ 501ac <__cxa_atexit@plt+0x439fc> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + adcseq r5, ip, #36, 26 @ 0x900 │ │ │ │ + adcseq r5, ip, #8, 24 @ 0x800 │ │ │ │ + addseq r3, fp, #40, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 513d0 <__cxa_atexit@plt+0x44c20> │ │ │ │ + ldr r2, [pc, #56] @ 513dc <__cxa_atexit@plt+0x44c2c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 513e0 <__cxa_atexit@plt+0x44c30> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 513e4 <__cxa_atexit@plt+0x44c34> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq r5, ip, #128, 24 @ 0x8000 │ │ │ │ + adcseq r5, ip, #56, 22 @ 0xe000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r3, fp, #168 @ 0xa8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 51448 <__cxa_atexit@plt+0x44c98> │ │ │ │ + ldr r3, [pc, #48] @ 51458 <__cxa_atexit@plt+0x44ca8> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 5145c <__cxa_atexit@plt+0x44cac> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq r5, ip, #252, 22 @ 0x3f000 │ │ │ │ + addseq r3, fp, #68 @ 0x44 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 51524 <__cxa_atexit@plt+0x44d74> │ │ │ │ + ldr r2, [pc, #188] @ 51540 <__cxa_atexit@plt+0x44d90> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5150c <__cxa_atexit@plt+0x44d5c> │ │ │ │ + ldr r2, [pc, #160] @ 51544 <__cxa_atexit@plt+0x44d94> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 51518 <__cxa_atexit@plt+0x44d68> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 5152c <__cxa_atexit@plt+0x44d7c> │ │ │ │ + ldr ip, [pc, #112] @ 51548 <__cxa_atexit@plt+0x44d98> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 5154c <__cxa_atexit@plt+0x44d9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r2, fp, #88, 30 @ 0x160 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 515e8 <__cxa_atexit@plt+0x44e38> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffa7c │ │ │ │ - adcseq r6, ip, #152, 30 @ 0x260 │ │ │ │ - adcseq r6, ip, #12, 28 @ 0xc0 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - @ instruction: 0xfffff80c │ │ │ │ - rsbeq sp, r7, #63438848 @ 0x3c80000 │ │ │ │ - addseq r7, fp, #212, 22 @ 0x35000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 515c8 <__cxa_atexit@plt+0x44e18> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 515d4 <__cxa_atexit@plt+0x44e24> │ │ │ │ + ldr lr, [pc, #84] @ 515ec <__cxa_atexit@plt+0x44e3c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 515f0 <__cxa_atexit@plt+0x44e40> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq r2, fp, #180, 28 @ 0xb40 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5164c <__cxa_atexit@plt+0x44e9c> │ │ │ │ + ldr r2, [pc, #60] @ 51658 <__cxa_atexit@plt+0x44ea8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 5165c <__cxa_atexit@plt+0x44eac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r2, fp, #48, 28 @ 0x300 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 51470 <__cxa_atexit@plt+0x44cc0> │ │ │ │ + addseq r2, fp, #20, 28 @ 0x140 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 516dc <__cxa_atexit@plt+0x44f2c> │ │ │ │ + ldr r2, [pc, #48] @ 516ec <__cxa_atexit@plt+0x44f3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #44] @ 516f0 <__cxa_atexit@plt+0x44f40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + rsbeq fp, r7, #38144 @ 0x9500 │ │ │ │ + addseq r2, fp, #180, 26 @ 0x2d00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 51740 <__cxa_atexit@plt+0x44f90> │ │ │ │ + ldr r1, [pc, #52] @ 51750 <__cxa_atexit@plt+0x44fa0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #36] @ 51754 <__cxa_atexit@plt+0x44fa4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 51470 <__cxa_atexit@plt+0x44cc0> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + adcseq r5, ip, #44, 18 @ 0xb0000 │ │ │ │ + adcseq r5, ip, #28, 16 @ 0x1c0000 │ │ │ │ + addseq r2, fp, #80, 26 @ 0x1400 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 517bc <__cxa_atexit@plt+0x4500c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 517c8 <__cxa_atexit@plt+0x45018> │ │ │ │ + ldr r2, [pc, #76] @ 517d8 <__cxa_atexit@plt+0x45028> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 517dc <__cxa_atexit@plt+0x4502c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ 517e0 <__cxa_atexit@plt+0x45030> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + adcseq r5, ip, #188, 14 @ 0x2f00000 │ │ │ │ + rsbeq fp, r7, #181248 @ 0x2c400 │ │ │ │ + addseq r2, fp, #192, 24 @ 0xc000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5184c <__cxa_atexit@plt+0x4509c> │ │ │ │ + ldr r2, [pc, #76] @ 5185c <__cxa_atexit@plt+0x450ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 51860 <__cxa_atexit@plt+0x450b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ 51864 <__cxa_atexit@plt+0x450b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + adcseq r5, ip, #52, 16 @ 0x340000 │ │ │ │ + adcseq r5, ip, #28, 14 @ 0x700000 │ │ │ │ + addseq r2, fp, #96, 26 @ 0x1800 │ │ │ │ + andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 50234 <__cxa_atexit@plt+0x43a84> │ │ │ │ - ldr r3, [pc, #104] @ 50244 <__cxa_atexit@plt+0x43a94> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 50214 <__cxa_atexit@plt+0x43a64> │ │ │ │ - ldr r3, [pc, #88] @ 50248 <__cxa_atexit@plt+0x43a98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 50224 <__cxa_atexit@plt+0x43a74> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - mov r7, r9 │ │ │ │ - b 4fe30 <__cxa_atexit@plt+0x43680> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + bhi 519f0 <__cxa_atexit@plt+0x45240> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + and r7, r9, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq 518dc <__cxa_atexit@plt+0x4512c> │ │ │ │ + cmp r7, #3 │ │ │ │ + bne 51938 <__cxa_atexit@plt+0x45188> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 51a00 <__cxa_atexit@plt+0x45250> │ │ │ │ + ldr r2, [pc, #424] @ 51a60 <__cxa_atexit@plt+0x452b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + sub r2, r3, #11 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 519a8 <__cxa_atexit@plt+0x451f8> │ │ │ │ + ldr r1, [pc, #400] @ 51a68 <__cxa_atexit@plt+0x452b8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 519b0 <__cxa_atexit@plt+0x45200> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 51a10 <__cxa_atexit@plt+0x45260> │ │ │ │ + ldr lr, [pc, #340] @ 51a4c <__cxa_atexit@plt+0x4529c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r1, [pc, #328] @ 51a50 <__cxa_atexit@plt+0x452a0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #12]! │ │ │ │ + str r7, [r2, #8] │ │ │ │ + str r1, [r2, #-8] │ │ │ │ + str r0, [r2, #-4] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + sub r1, r3, #27 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 519c4 <__cxa_atexit@plt+0x45214> │ │ │ │ + ldr lr, [pc, #292] @ 51a58 <__cxa_atexit@plt+0x452a8> │ │ │ │ + add lr, pc, lr │ │ │ │ + b 51990 <__cxa_atexit@plt+0x451e0> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 51a1c <__cxa_atexit@plt+0x4526c> │ │ │ │ + ldr lr, [pc, #228] @ 51a38 <__cxa_atexit@plt+0x45288> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #216] @ 51a3c <__cxa_atexit@plt+0x4528c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #12]! │ │ │ │ + str r7, [r2, #8] │ │ │ │ + str r1, [r2, #-8] │ │ │ │ + str r0, [r2, #-4] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + sub r1, r3, #27 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 519d0 <__cxa_atexit@plt+0x45220> │ │ │ │ + ldr lr, [pc, #180] @ 51a44 <__cxa_atexit@plt+0x45294> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r1, [pc, #180] @ 51a64 <__cxa_atexit@plt+0x452b4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr lr, [pc, #136] @ 51a54 <__cxa_atexit@plt+0x452a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + b 519d8 <__cxa_atexit@plt+0x45228> │ │ │ │ + ldr lr, [pc, #104] @ 51a40 <__cxa_atexit@plt+0x45290> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 5024c <__cxa_atexit@plt+0x43a9c> │ │ │ │ + ldr r7, [pc, #120] @ 51a70 <__cxa_atexit@plt+0x452c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - addseq r7, fp, #108, 22 @ 0x1b000 │ │ │ │ - addseq r7, fp, #64, 22 @ 0x10000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r6, [pc, #100] @ 51a6c <__cxa_atexit@plt+0x452bc> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #16 │ │ │ │ + b 51a28 <__cxa_atexit@plt+0x45278> │ │ │ │ + ldr r6, [pc, #68] @ 51a5c <__cxa_atexit@plt+0x452ac> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b 51a24 <__cxa_atexit@plt+0x45274> │ │ │ │ + ldr r6, [pc, #36] @ 51a48 <__cxa_atexit@plt+0x45298> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-12]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffef94 │ │ │ │ + @ instruction: 0xffffed70 │ │ │ │ + @ instruction: 0xfffff038 │ │ │ │ + @ instruction: 0xfffff290 │ │ │ │ + @ instruction: 0x000001bc │ │ │ │ + @ instruction: 0xfffff6a8 │ │ │ │ + @ instruction: 0xfffff484 │ │ │ │ + @ instruction: 0xfffff724 │ │ │ │ + @ instruction: 0xfffff9cc │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffffbb4 │ │ │ │ + @ instruction: 0xfffffcec │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + addseq r2, fp, #128, 24 @ 0x8000 │ │ │ │ + addseq r2, fp, #52, 20 @ 0x34000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 50290 <__cxa_atexit@plt+0x43ae0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 50288 <__cxa_atexit@plt+0x43ad8> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 51ae4 <__cxa_atexit@plt+0x45334> │ │ │ │ + ldr r2, [pc, #92] @ 51afc <__cxa_atexit@plt+0x4534c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ add r5, r5, #12 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4fe30 <__cxa_atexit@plt+0x43680> │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r2, r6, #11 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble 51acc <__cxa_atexit@plt+0x4531c> │ │ │ │ + ldr r1, [pc, #60] @ 51b04 <__cxa_atexit@plt+0x45354> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 51ad4 <__cxa_atexit@plt+0x45324> │ │ │ │ + ldr r1, [pc, #44] @ 51b00 <__cxa_atexit@plt+0x45350> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq r7, fp, #252, 20 @ 0xfc000 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ + ldr r3, [pc, #28] @ 51b08 <__cxa_atexit@plt+0x45358> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffff9cc │ │ │ │ + @ instruction: 0xfffffbc8 │ │ │ │ + @ instruction: 0xfffffd28 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + addseq r2, fp, #192, 20 @ 0xc0000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 51bac <__cxa_atexit@plt+0x453fc> │ │ │ │ + ldr r8, [pc, #140] @ 51bc4 <__cxa_atexit@plt+0x45414> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #136] @ 51bc8 <__cxa_atexit@plt+0x45418> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + mov r3, r2 │ │ │ │ + str r8, [r3, #12]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ add r5, r5, #12 │ │ │ │ - mov r9, r7 │ │ │ │ - b 4fe30 <__cxa_atexit@plt+0x43680> │ │ │ │ - addseq r7, fp, #220, 20 @ 0xdc000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + sub r7, r6, #7 │ │ │ │ + sub r0, r6, #27 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble 51b90 <__cxa_atexit@plt+0x453e0> │ │ │ │ + ldr lr, [pc, #80] @ 51bcc <__cxa_atexit@plt+0x4541c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5] │ │ │ │ + str lr, [r2, #24] │ │ │ │ + str r3, [r2, #28] │ │ │ │ + str r0, [r2, #32] │ │ │ │ + bx r1 │ │ │ │ + ldr lr, [pc, #60] @ 51bd4 <__cxa_atexit@plt+0x45424> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5] │ │ │ │ + str lr, [r2, #24] │ │ │ │ + str r0, [r2, #28] │ │ │ │ + str r3, [r2, #32] │ │ │ │ + bx r1 │ │ │ │ + ldr r3, [pc, #28] @ 51bd0 <__cxa_atexit@plt+0x45420> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffff468 │ │ │ │ + @ instruction: 0xfffff24c │ │ │ │ + @ instruction: 0xfffff784 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + @ instruction: 0xfffff558 │ │ │ │ + addseq r2, fp, #244, 18 @ 0x3d0000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 51c78 <__cxa_atexit@plt+0x454c8> │ │ │ │ + ldr r8, [pc, #140] @ 51c90 <__cxa_atexit@plt+0x454e0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #136] @ 51c94 <__cxa_atexit@plt+0x454e4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + mov r3, r2 │ │ │ │ + str r8, [r3, #12]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + sub r0, r6, #27 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble 51c5c <__cxa_atexit@plt+0x454ac> │ │ │ │ + ldr lr, [pc, #80] @ 51c98 <__cxa_atexit@plt+0x454e8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5] │ │ │ │ + str lr, [r2, #24] │ │ │ │ + str r3, [r2, #28] │ │ │ │ + str r0, [r2, #32] │ │ │ │ + bx r1 │ │ │ │ + ldr lr, [pc, #60] @ 51ca0 <__cxa_atexit@plt+0x454f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5] │ │ │ │ + str lr, [r2, #24] │ │ │ │ + str r0, [r2, #28] │ │ │ │ + str r3, [r2, #32] │ │ │ │ + bx r1 │ │ │ │ + ldr r3, [pc, #28] @ 51c9c <__cxa_atexit@plt+0x454ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffece4 │ │ │ │ + @ instruction: 0xffffeac8 │ │ │ │ + @ instruction: 0xffffefd8 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + @ instruction: 0xffffedac │ │ │ │ + addseq r2, fp, #36, 18 @ 0x90000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ + mov r9, r8 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 50304 <__cxa_atexit@plt+0x43b54> │ │ │ │ - ldr r3, [pc, #64] @ 50314 <__cxa_atexit@plt+0x43b64> │ │ │ │ + bhi 51d10 <__cxa_atexit@plt+0x45560> │ │ │ │ + ldr r3, [pc, #88] @ 51d24 <__cxa_atexit@plt+0x45574> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 502f4 <__cxa_atexit@plt+0x43b44> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r9, r8 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r9, #3 │ │ │ │ + beq 51d00 <__cxa_atexit@plt+0x45550> │ │ │ │ + ldr r7, [pc, #68] @ 51d28 <__cxa_atexit@plt+0x45578> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [pc, #60] @ 51d2c <__cxa_atexit@plt+0x4557c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #4] │ │ │ │ mov r8, #0 │ │ │ │ - b 4fe30 <__cxa_atexit@plt+0x43680> │ │ │ │ - ldr r0, [r8] │ │ │ │ + b 51878 <__cxa_atexit@plt+0x450c8> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 50318 <__cxa_atexit@plt+0x43b68> │ │ │ │ + ldr r7, [pc, #24] @ 51d30 <__cxa_atexit@plt+0x45580> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - addseq r7, fp, #164, 20 @ 0xa4000 │ │ │ │ - addseq r7, fp, #116, 20 @ 0x74000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + adcseq r5, ip, #84, 4 @ 0x40000005 │ │ │ │ + adcseq r5, ip, #16, 4 │ │ │ │ + addseq r2, fp, #104, 18 @ 0x1a0000 │ │ │ │ + addseq r2, fp, #152, 16 @ 0x980000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ + ldr r3, [pc, #32] @ 51d68 <__cxa_atexit@plt+0x455b8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #20] @ 51d6c <__cxa_atexit@plt+0x455bc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ - b 4fe30 <__cxa_atexit@plt+0x43680> │ │ │ │ - addseq r7, fp, #104, 20 @ 0x68000 │ │ │ │ + b 51878 <__cxa_atexit@plt+0x450c8> │ │ │ │ + adcseq r5, ip, #184, 2 @ 0x2e │ │ │ │ + adcseq r5, ip, #224, 2 @ 0x38 │ │ │ │ + addseq r2, fp, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 50364 <__cxa_atexit@plt+0x43bb4> │ │ │ │ + ldr r3, [pc, #8] @ 51d98 <__cxa_atexit@plt+0x455e8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 3eb75c <__cxa_atexit@plt+0x3defac> │ │ │ │ - addseq r7, fp, #84, 20 @ 0x54000 │ │ │ │ - addseq r7, fp, #36, 20 @ 0x24000 │ │ │ │ + b 3ff6f4 <__cxa_atexit@plt+0x3f2f44> │ │ │ │ + addseq r2, fp, #224, 16 @ 0xe00000 │ │ │ │ + addseq r2, fp, #44, 16 @ 0x2c0000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 51e0c <__cxa_atexit@plt+0x4565c> │ │ │ │ + ldr r3, [pc, #92] @ 51e1c <__cxa_atexit@plt+0x4566c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 51dec <__cxa_atexit@plt+0x4563c> │ │ │ │ + ldr r3, [pc, #76] @ 51e20 <__cxa_atexit@plt+0x45670> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 51dfc <__cxa_atexit@plt+0x4564c> │ │ │ │ + b 51878 <__cxa_atexit@plt+0x450c8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 51e24 <__cxa_atexit@plt+0x45674> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + addseq r2, fp, #124, 16 @ 0x7c0000 │ │ │ │ + addseq r2, fp, #164, 14 @ 0x2900000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ 51e64 <__cxa_atexit@plt+0x456b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 51e58 <__cxa_atexit@plt+0x456a8> │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 51878 <__cxa_atexit@plt+0x450c8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + addseq r2, fp, #100, 14 @ 0x1900000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 51878 <__cxa_atexit@plt+0x450c8> │ │ │ │ + addseq r2, fp, #68, 14 @ 0x1100000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ - sub r7, r5, #4 │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 503c4 <__cxa_atexit@plt+0x43c14> │ │ │ │ - ldr r3, [pc, #72] @ 503d8 <__cxa_atexit@plt+0x43c28> │ │ │ │ + bhi 51ef0 <__cxa_atexit@plt+0x45740> │ │ │ │ + ldr r3, [pc, #88] @ 51f04 <__cxa_atexit@plt+0x45754> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ tst r9, #3 │ │ │ │ - beq 503b4 <__cxa_atexit@plt+0x43c04> │ │ │ │ - ldr r7, [pc, #56] @ 503dc <__cxa_atexit@plt+0x43c2c> │ │ │ │ + beq 51ee0 <__cxa_atexit@plt+0x45730> │ │ │ │ + ldr r7, [pc, #68] @ 51f08 <__cxa_atexit@plt+0x45758> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ - mov r7, r9 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [pc, #60] @ 51f0c <__cxa_atexit@plt+0x4575c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #4] │ │ │ │ mov r8, #0 │ │ │ │ - b 4fe30 <__cxa_atexit@plt+0x43680> │ │ │ │ + b 4f844 <__cxa_atexit@plt+0x43094> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 503e0 <__cxa_atexit@plt+0x43c30> │ │ │ │ + ldr r7, [pc, #24] @ 51f10 <__cxa_atexit@plt+0x45760> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - adcseq r6, ip, #92, 22 @ 0x17000 │ │ │ │ - addseq r7, fp, #244, 18 @ 0x3d0000 │ │ │ │ - addseq r7, fp, #172, 18 @ 0x2b0000 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + adcseq r5, ip, #116 @ 0x74 │ │ │ │ + adcseq r5, ip, #48 @ 0x30 │ │ │ │ + addseq r2, fp, #160, 14 @ 0x2800000 │ │ │ │ + addseq r2, fp, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 5040c <__cxa_atexit@plt+0x43c5c> │ │ │ │ + ldr r3, [pc, #32] @ 51f48 <__cxa_atexit@plt+0x45798> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - add r5, r5, #4 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #20] @ 51f4c <__cxa_atexit@plt+0x4579c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ - b 4fe30 <__cxa_atexit@plt+0x43680> │ │ │ │ - adcseq r6, ip, #8, 22 @ 0x2000 │ │ │ │ - ldm r5, {r8, lr} │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 50488 <__cxa_atexit@plt+0x43cd8> │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - ldr r2, [pc, #112] @ 504a0 <__cxa_atexit@plt+0x43cf0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r9, [r0, #3] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [r0, #7] │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [r0, #11] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r1, [r0, #15] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - ldr r1, [r0, #19] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [r0, #23] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r1, [r0, #27] │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r1, [r0, #31] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ldr r0, [r0, #35] @ 0x23 │ │ │ │ - str lr, [r5, #36] @ 0x24 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb7bc <__cxa_atexit@plt+0x3df00c> │ │ │ │ - ldr r7, [pc, #20] @ 504a4 <__cxa_atexit@plt+0x43cf4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stm r5, {r8, lr} │ │ │ │ - str r1, [r5, #8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - addseq r7, fp, #76, 18 @ 0x130000 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - andeq r0, r0, sl │ │ │ │ + b 4f844 <__cxa_atexit@plt+0x43094> │ │ │ │ + adcseq r4, ip, #216, 30 @ 0x360 │ │ │ │ + adcseq r5, ip, #0 │ │ │ │ + addseq r2, fp, #120, 12 @ 0x7800000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, sl, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ 51f78 <__cxa_atexit@plt+0x457c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 3ff6f4 <__cxa_atexit@plt+0x3f2f44> │ │ │ │ + addseq r2, fp, #240, 12 @ 0xf000000 │ │ │ │ + addseq r2, fp, #76, 12 @ 0x4c00000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 50534 <__cxa_atexit@plt+0x43d84> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r2, [pc, #116] @ 5054c <__cxa_atexit@plt+0x43d9c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-40] @ 0xffffffd8 │ │ │ │ - ldr r2, [r1, #3] │ │ │ │ - str sl, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r0, [r1, #7] │ │ │ │ - str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r0, [r1, #11] │ │ │ │ - str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r0, [r1, #15] │ │ │ │ - str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r0, [r1, #19] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [r1, #23] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - ldr r0, [r1, #27] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - ldr r0, [r1, #31] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r1, [r1, #35] @ 0x23 │ │ │ │ - str r9, [r5, #24] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r2 │ │ │ │ - b 3eb7bc <__cxa_atexit@plt+0x3df00c> │ │ │ │ - ldr r7, [pc, #20] @ 50550 <__cxa_atexit@plt+0x43da0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - addseq r7, fp, #160, 16 @ 0xa00000 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 505a4 <__cxa_atexit@plt+0x43df4> │ │ │ │ - ldr r3, [pc, #80] @ 505c0 <__cxa_atexit@plt+0x43e10> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 51fec <__cxa_atexit@plt+0x4583c> │ │ │ │ + ldr r3, [pc, #92] @ 51ffc <__cxa_atexit@plt+0x4584c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #64] @ 0x40 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 505b8 <__cxa_atexit@plt+0x43e08> │ │ │ │ - ldr r2, [pc, #60] @ 505c4 <__cxa_atexit@plt+0x43e14> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #64] @ 0x40 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 505b8 <__cxa_atexit@plt+0x43e08> │ │ │ │ - b 50614 <__cxa_atexit@plt+0x43e64> │ │ │ │ - ldr r7, [pc, #28] @ 505c8 <__cxa_atexit@plt+0x43e18> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #68]! @ 0x44 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - adcseq r6, ip, #84, 20 @ 0x54000 │ │ │ │ - andseq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 50608 <__cxa_atexit@plt+0x43e58> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #64] @ 0x40 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 50600 <__cxa_atexit@plt+0x43e50> │ │ │ │ - b 50614 <__cxa_atexit@plt+0x43e64> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andseq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #64] @ 0x40 │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 50668 <__cxa_atexit@plt+0x43eb8> │ │ │ │ - ldr r7, [pc, #96] @ 50690 <__cxa_atexit@plt+0x43ee0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #8]! │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 5067c <__cxa_atexit@plt+0x43ecc> │ │ │ │ - ldr r3, [pc, #72] @ 50694 <__cxa_atexit@plt+0x43ee4> │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 51fcc <__cxa_atexit@plt+0x4581c> │ │ │ │ + ldr r3, [pc, #76] @ 52000 <__cxa_atexit@plt+0x45850> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12]! │ │ │ │ - sub r2, r2, #1 │ │ │ │ - str r2, [r5, #52] @ 0x34 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 50688 <__cxa_atexit@plt+0x43ed8> │ │ │ │ - b 506e4 <__cxa_atexit@plt+0x43f34> │ │ │ │ - ldr r7, [pc, #40] @ 50698 <__cxa_atexit@plt+0x43ee8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #68]! @ 0x44 │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 51fdc <__cxa_atexit@plt+0x4582c> │ │ │ │ + b 4f844 <__cxa_atexit@plt+0x43094> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #16] @ 52004 <__cxa_atexit@plt+0x45854> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - adcseq r6, ip, #144, 18 @ 0x240000 │ │ │ │ - andeq r0, r4, lr │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 506d8 <__cxa_atexit@plt+0x43f28> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #52] @ 0x34 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 506d0 <__cxa_atexit@plt+0x43f20> │ │ │ │ - b 506e4 <__cxa_atexit@plt+0x43f34> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r2, sp │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #52] @ 0x34 │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 50734 <__cxa_atexit@plt+0x43f84> │ │ │ │ - ldr r3, [pc, #80] @ 50750 <__cxa_atexit@plt+0x43fa0> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + addseq r2, fp, #180, 12 @ 0xb400000 │ │ │ │ + addseq r2, fp, #196, 10 @ 0x31000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ 52044 <__cxa_atexit@plt+0x45894> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 50748 <__cxa_atexit@plt+0x43f98> │ │ │ │ - ldr r2, [pc, #60] @ 50754 <__cxa_atexit@plt+0x43fa4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #48] @ 0x30 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 50748 <__cxa_atexit@plt+0x43f98> │ │ │ │ - b 507a4 <__cxa_atexit@plt+0x43ff4> │ │ │ │ - ldr r7, [pc, #28] @ 50758 <__cxa_atexit@plt+0x43fa8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #56]! @ 0x38 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 52038 <__cxa_atexit@plt+0x45888> │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 4f844 <__cxa_atexit@plt+0x43094> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - adcseq r6, ip, #196, 16 @ 0xc40000 │ │ │ │ - andeq r0, r2, sp, lsl #16 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 50798 <__cxa_atexit@plt+0x43fe8> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + addseq r2, fp, #132, 10 @ 0x21000000 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 4f844 <__cxa_atexit@plt+0x43094> │ │ │ │ + addseq r2, fp, #68, 8 @ 0x44000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 520b4 <__cxa_atexit@plt+0x45904> │ │ │ │ + ldr r2, [pc, #56] @ 520c0 <__cxa_atexit@plt+0x45910> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #48] @ 0x30 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 50790 <__cxa_atexit@plt+0x43fe0> │ │ │ │ - b 507a4 <__cxa_atexit@plt+0x43ff4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 520c4 <__cxa_atexit@plt+0x45914> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 520c8 <__cxa_atexit@plt+0x45918> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r1, ip, lsl #8 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq r4, ip, #156, 30 @ 0x270 │ │ │ │ + adcseq r4, ip, #84, 28 @ 0x540 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #48] @ 0x30 │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 507f4 <__cxa_atexit@plt+0x44044> │ │ │ │ - ldr r3, [pc, #80] @ 50810 <__cxa_atexit@plt+0x44060> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r2, fp, #196, 6 @ 0x10000003 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5212c <__cxa_atexit@plt+0x4597c> │ │ │ │ + ldr r3, [pc, #48] @ 5213c <__cxa_atexit@plt+0x4598c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 50808 <__cxa_atexit@plt+0x44058> │ │ │ │ - ldr r2, [pc, #60] @ 50814 <__cxa_atexit@plt+0x44064> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #44] @ 0x2c │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 50808 <__cxa_atexit@plt+0x44058> │ │ │ │ - b 50864 <__cxa_atexit@plt+0x440b4> │ │ │ │ - ldr r7, [pc, #28] @ 50818 <__cxa_atexit@plt+0x44068> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #52]! @ 0x34 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 52140 <__cxa_atexit@plt+0x45990> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - adcseq r6, ip, #4, 16 @ 0x40000 │ │ │ │ - andeq r0, r1, ip, lsl #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 50858 <__cxa_atexit@plt+0x440a8> │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq r4, ip, #24, 30 @ 0x60 │ │ │ │ + addseq r2, fp, #96, 6 @ 0x80000001 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 52208 <__cxa_atexit@plt+0x45a58> │ │ │ │ + ldr r2, [pc, #188] @ 52224 <__cxa_atexit@plt+0x45a74> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #44] @ 0x2c │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 50850 <__cxa_atexit@plt+0x440a0> │ │ │ │ - b 50864 <__cxa_atexit@plt+0x440b4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r8, r0, fp, lsl #12 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #44] @ 0x2c │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 508b4 <__cxa_atexit@plt+0x44104> │ │ │ │ - ldr r3, [pc, #80] @ 508d0 <__cxa_atexit@plt+0x44120> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 508c8 <__cxa_atexit@plt+0x44118> │ │ │ │ - ldr r3, [pc, #60] @ 508d4 <__cxa_atexit@plt+0x44124> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 508c8 <__cxa_atexit@plt+0x44118> │ │ │ │ - b 5091c <__cxa_atexit@plt+0x4416c> │ │ │ │ - ldr r7, [pc, #28] @ 508d8 <__cxa_atexit@plt+0x44128> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - adcseq r6, ip, #68, 14 @ 0x1100000 │ │ │ │ - andeq r8, r0, fp, lsl #28 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 50910 <__cxa_atexit@plt+0x44160> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 50908 <__cxa_atexit@plt+0x44158> │ │ │ │ - b 5091c <__cxa_atexit@plt+0x4416c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r4, r0, sl, lsl #14 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #40] @ 0x28 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 50968 <__cxa_atexit@plt+0x441b8> │ │ │ │ - ldr r3, [pc, #80] @ 50984 <__cxa_atexit@plt+0x441d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 5097c <__cxa_atexit@plt+0x441cc> │ │ │ │ - ldr r2, [pc, #60] @ 50988 <__cxa_atexit@plt+0x441d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 5097c <__cxa_atexit@plt+0x441cc> │ │ │ │ - b 509d8 <__cxa_atexit@plt+0x44228> │ │ │ │ - ldr r7, [pc, #28] @ 5098c <__cxa_atexit@plt+0x441dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - adcseq r6, ip, #144, 12 @ 0x9000000 │ │ │ │ - andeq r4, r0, sl, lsl #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 509cc <__cxa_atexit@plt+0x4421c> │ │ │ │ + beq 521f0 <__cxa_atexit@plt+0x45a40> │ │ │ │ + ldr r2, [pc, #160] @ 52228 <__cxa_atexit@plt+0x45a78> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r5] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 509c4 <__cxa_atexit@plt+0x44214> │ │ │ │ - b 509d8 <__cxa_atexit@plt+0x44228> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r2, r0, r9, lsl #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 50a40 <__cxa_atexit@plt+0x44290> │ │ │ │ - ldr r3, [pc, #116] @ 50a68 <__cxa_atexit@plt+0x442b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 50a54 <__cxa_atexit@plt+0x442a4> │ │ │ │ - ldr r1, [pc, #96] @ 50a6c <__cxa_atexit@plt+0x442bc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r0, [r3, #32] │ │ │ │ - str r1, [r3] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 50a5c <__cxa_atexit@plt+0x442ac> │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 50a40 <__cxa_atexit@plt+0x44290> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - add r5, r5, #40 @ 0x28 │ │ │ │ - b 3eb824 <__cxa_atexit@plt+0x3df074> │ │ │ │ - ldr r7, [pc, #40] @ 50a70 <__cxa_atexit@plt+0x442c0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + beq 521fc <__cxa_atexit@plt+0x45a4c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 52210 <__cxa_atexit@plt+0x45a60> │ │ │ │ + ldr ip, [pc, #112] @ 5222c <__cxa_atexit@plt+0x45a7c> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 52230 <__cxa_atexit@plt+0x45a80> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - adcseq r6, ip, #184, 10 @ 0x2e000000 │ │ │ │ - andeq r2, r0, r9, lsl #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r1, [pc, #96] @ 50ae8 <__cxa_atexit@plt+0x44338> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - sub r2, r2, #1 │ │ │ │ - str r2, [r3, #32] │ │ │ │ - str r1, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 50ac8 <__cxa_atexit@plt+0x44318> │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 50ad4 <__cxa_atexit@plt+0x44324> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - add r5, r5, #40 @ 0x28 │ │ │ │ - b 3eb824 <__cxa_atexit@plt+0x3df074> │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 50aec <__cxa_atexit@plt+0x4433c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - adcseq r6, ip, #36, 10 @ 0x9000000 │ │ │ │ - andeq r1, r0, r8, asr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - and r2, r7, #3 │ │ │ │ - sub r2, r2, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 50b1c <__cxa_atexit@plt+0x4436c> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - b 3eb824 <__cxa_atexit@plt+0x3df074> │ │ │ │ - ldr r7, [pc, #12] @ 50b30 <__cxa_atexit@plt+0x44380> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - bx r0 │ │ │ │ - adcseq r6, ip, #220, 8 @ 0xdc000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 50b78 <__cxa_atexit@plt+0x443c8> │ │ │ │ - ldr r7, [pc, #52] @ 50b88 <__cxa_atexit@plt+0x443d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 50b6c <__cxa_atexit@plt+0x443bc> │ │ │ │ - mov r7, r8 │ │ │ │ - b 50b98 <__cxa_atexit@plt+0x443e8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 50b8c <__cxa_atexit@plt+0x443dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r7, fp, #96, 4 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r2, fp, #116, 4 @ 0x40000007 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr lr, [r7, #35] @ 0x23 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r8, [r3, #7] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - ldr r2, [r3, #15] │ │ │ │ - add sl, r3, #19 │ │ │ │ - ldm sl, {r1, r9, sl} │ │ │ │ - ldr r3, [r3, #31] │ │ │ │ - ldr ip, [pc, #108] @ 50c30 <__cxa_atexit@plt+0x44480> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - sub r0, r5, #20 │ │ │ │ - stm r0, {r1, r9, sl} │ │ │ │ - stmdb r5, {r3, lr} │ │ │ │ - str r8, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str ip, [r3, #-32]! @ 0xffffffe0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 522cc <__cxa_atexit@plt+0x45b1c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 50c14 <__cxa_atexit@plt+0x44464> │ │ │ │ - ldr r1, [pc, #64] @ 50c34 <__cxa_atexit@plt+0x44484> │ │ │ │ + beq 522ac <__cxa_atexit@plt+0x45afc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 522b8 <__cxa_atexit@plt+0x45b08> │ │ │ │ + ldr lr, [pc, #84] @ 522d0 <__cxa_atexit@plt+0x45b20> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 522d4 <__cxa_atexit@plt+0x45b24> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 50c20 <__cxa_atexit@plt+0x44470> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 50c78 <__cxa_atexit@plt+0x444c8> │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #32] @ 50c6c <__cxa_atexit@plt+0x444bc> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq r2, fp, #208, 2 @ 0x34 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 52330 <__cxa_atexit@plt+0x45b80> │ │ │ │ + ldr r2, [pc, #60] @ 5233c <__cxa_atexit@plt+0x45b8c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ + ldr r1, [pc, #56] @ 52340 <__cxa_atexit@plt+0x45b90> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ str r2, [r5] │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 50c64 <__cxa_atexit@plt+0x444b4> │ │ │ │ - b 50c78 <__cxa_atexit@plt+0x444c8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - ldr lr, [r5, #32] │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r0, [r5, #28] │ │ │ │ - str r1, [r5, #32] │ │ │ │ - sub r3, r5, #28 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r2, fp, #112, 4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 50d28 <__cxa_atexit@plt+0x44578> │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #112] @ 50d40 <__cxa_atexit@plt+0x44590> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r9, [r0, #3] │ │ │ │ - str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [r0, #7] │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [r0, #11] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r1, [r0, #15] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - ldr r1, [r0, #19] │ │ │ │ + bhi 523b8 <__cxa_atexit@plt+0x45c08> │ │ │ │ + ldr r2, [pc, #68] @ 523c0 <__cxa_atexit@plt+0x45c10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #60] @ 523c4 <__cxa_atexit@plt+0x45c14> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r1, [r0, #23] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r1, [r0, #27] │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r1, [r0, #31] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ldr r0, [r0, #35] @ 0x23 │ │ │ │ - str lr, [r5, #36] @ 0x24 │ │ │ │ - str r0, [r5, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 523a8 <__cxa_atexit@plt+0x45bf8> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + b 464c4 <__cxa_atexit@plt+0x39d14> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb7bc <__cxa_atexit@plt+0x3df00c> │ │ │ │ - ldr r7, [pc, #20] @ 50d44 <__cxa_atexit@plt+0x44594> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stm r5, {r8, lr} │ │ │ │ - str sl, [r5, #8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff888 │ │ │ │ - addseq r7, fp, #172 @ 0xac │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #68 @ 0x44 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 50d8c <__cxa_atexit@plt+0x445dc> │ │ │ │ - ldr r7, [pc, #52] @ 50d9c <__cxa_atexit@plt+0x445ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 50d80 <__cxa_atexit@plt+0x445d0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 50dac <__cxa_atexit@plt+0x445fc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 50da0 <__cxa_atexit@plt+0x445f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r7, fp, #80 @ 0x50 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str fp, [sp] │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - add ip, r7, #11 │ │ │ │ - ldm ip, {r0, r1, r8, r9, sl, ip} │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ldr r2, [r3, #35] @ 0x23 │ │ │ │ - ldr fp, [pc, #136] @ 50e60 <__cxa_atexit@plt+0x446b0> │ │ │ │ - add fp, pc, fp │ │ │ │ - sub r3, r5, #28 │ │ │ │ - stm r3, {r0, r1, r8, r9, sl, ip} │ │ │ │ - stmda r5, {r2, lr} │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + adcseq r4, ip, #200, 22 @ 0x32000 │ │ │ │ + addseq r2, fp, #4, 4 @ 0x40000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 464c4 <__cxa_atexit@plt+0x39d14> │ │ │ │ + addseq r2, fp, #196 @ 0xc4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - str fp, [r3, #-32]! @ 0xffffffe0 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 50e50 <__cxa_atexit@plt+0x446a0> │ │ │ │ - ldr lr, [pc, #104] @ 50e64 <__cxa_atexit@plt+0x446b4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r8, [r7, #11] │ │ │ │ - ldr ip, [r7, #15] │ │ │ │ - ldr r3, [r7, #19] │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - ldr r1, [r7, #27] │ │ │ │ - ldr fp, [r7, #31] │ │ │ │ - str lr, [r5, #-60]! @ 0xffffffc4 │ │ │ │ - ldr r0, [r7, #35] @ 0x23 │ │ │ │ - str ip, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str fp, [r5, #20] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - str r8, [r5, #28] │ │ │ │ - ldr r8, [r5, #64] @ 0x40 │ │ │ │ - str sl, [r5, #64] @ 0x40 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 3eb7bc <__cxa_atexit@plt+0x3df00c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str fp, [sp] │ │ │ │ - mov fp, r6 │ │ │ │ - mov r6, r4 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r4, [r7, #11] │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - add ip, r7, #19 │ │ │ │ - ldm ip, {r0, r2, sl, ip} │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - ldr lr, [r7, #35] @ 0x23 │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #32] @ 50ec8 <__cxa_atexit@plt+0x44718> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - stmdb r5, {r0, r2, sl, ip, lr} │ │ │ │ - str r4, [r5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r4, r6 │ │ │ │ - mov r6, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 3eb7bc <__cxa_atexit@plt+0x3df00c> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 50f1c <__cxa_atexit@plt+0x4476c> │ │ │ │ - ldr r3, [pc, #80] @ 50f38 <__cxa_atexit@plt+0x44788> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #60] @ 0x3c │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 50f30 <__cxa_atexit@plt+0x44780> │ │ │ │ - ldr r2, [pc, #60] @ 50f3c <__cxa_atexit@plt+0x4478c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #64] @ 0x40 │ │ │ │ - str r2, [r5] │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #64] @ 0x40 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 50f30 <__cxa_atexit@plt+0x44780> │ │ │ │ - b 50f8c <__cxa_atexit@plt+0x447dc> │ │ │ │ - ldr r7, [pc, #28] @ 50f40 <__cxa_atexit@plt+0x44790> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #68]! @ 0x44 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - adcseq r6, ip, #80 @ 0x50 │ │ │ │ - andeq r0, r8, r0, lsl r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 50f80 <__cxa_atexit@plt+0x447d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #64] @ 0x40 │ │ │ │ - str r2, [r5] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #64] @ 0x40 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 50f78 <__cxa_atexit@plt+0x447c8> │ │ │ │ - b 50f8c <__cxa_atexit@plt+0x447dc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andseq r0, r8, r0, lsl r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #64] @ 0x40 │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 50fdc <__cxa_atexit@plt+0x4482c> │ │ │ │ - ldr r3, [pc, #80] @ 50ff8 <__cxa_atexit@plt+0x44848> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 50ff0 <__cxa_atexit@plt+0x44840> │ │ │ │ - ldr r2, [pc, #60] @ 50ffc <__cxa_atexit@plt+0x4484c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r2, [r5] │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #64] @ 0x40 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 50ff0 <__cxa_atexit@plt+0x44840> │ │ │ │ - b 5104c <__cxa_atexit@plt+0x4489c> │ │ │ │ - ldr r7, [pc, #28] @ 51000 <__cxa_atexit@plt+0x44850> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #68]! @ 0x44 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - adcseq r5, ip, #144, 30 @ 0x240 │ │ │ │ - andseq r1, r8, r0, lsl r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 51040 <__cxa_atexit@plt+0x44890> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 52434 <__cxa_atexit@plt+0x45c84> │ │ │ │ + ldr r2, [pc, #56] @ 52440 <__cxa_atexit@plt+0x45c90> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r2, [r5] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #64] @ 0x40 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 51038 <__cxa_atexit@plt+0x44888> │ │ │ │ - b 5104c <__cxa_atexit@plt+0x4489c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 52444 <__cxa_atexit@plt+0x45c94> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 52448 <__cxa_atexit@plt+0x45c98> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andseq r1, r8, r0, lsl r8 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq r4, ip, #28, 24 @ 0x1c00 │ │ │ │ + adcseq r4, ip, #212, 20 @ 0xd4000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #64] @ 0x40 │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 5109c <__cxa_atexit@plt+0x448ec> │ │ │ │ - ldr r3, [pc, #80] @ 510b8 <__cxa_atexit@plt+0x44908> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r2, fp, #68 @ 0x44 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 524ac <__cxa_atexit@plt+0x45cfc> │ │ │ │ + ldr r3, [pc, #48] @ 524bc <__cxa_atexit@plt+0x45d0c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 510b0 <__cxa_atexit@plt+0x44900> │ │ │ │ - ldr r2, [pc, #60] @ 510bc <__cxa_atexit@plt+0x4490c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #60] @ 0x3c │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 510b0 <__cxa_atexit@plt+0x44900> │ │ │ │ - b 5110c <__cxa_atexit@plt+0x4495c> │ │ │ │ - ldr r7, [pc, #28] @ 510c0 <__cxa_atexit@plt+0x44910> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #68]! @ 0x44 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 524c0 <__cxa_atexit@plt+0x45d10> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - adcseq r5, ip, #208, 28 @ 0xd00 │ │ │ │ - andseq r3, r8, r0, lsl r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 51100 <__cxa_atexit@plt+0x44950> │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq r4, ip, #152, 22 @ 0x26000 │ │ │ │ + addseq r1, fp, #224, 30 @ 0x380 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 52588 <__cxa_atexit@plt+0x45dd8> │ │ │ │ + ldr r2, [pc, #188] @ 525a4 <__cxa_atexit@plt+0x45df4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #60] @ 0x3c │ │ │ │ - str r2, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 510f8 <__cxa_atexit@plt+0x44948> │ │ │ │ - b 5110c <__cxa_atexit@plt+0x4495c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r1, ip, pc, lsl #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #60] @ 0x3c │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 5115c <__cxa_atexit@plt+0x449ac> │ │ │ │ - ldr r3, [pc, #80] @ 51178 <__cxa_atexit@plt+0x449c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 51170 <__cxa_atexit@plt+0x449c0> │ │ │ │ - ldr r2, [pc, #60] @ 5117c <__cxa_atexit@plt+0x449cc> │ │ │ │ + beq 52570 <__cxa_atexit@plt+0x45dc0> │ │ │ │ + ldr r2, [pc, #160] @ 525a8 <__cxa_atexit@plt+0x45df8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #56] @ 0x38 │ │ │ │ - str r2, [r5] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 51170 <__cxa_atexit@plt+0x449c0> │ │ │ │ - b 511cc <__cxa_atexit@plt+0x44a1c> │ │ │ │ - ldr r7, [pc, #28] @ 51180 <__cxa_atexit@plt+0x449d0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #64]! @ 0x40 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - adcseq r5, ip, #16, 28 @ 0x100 │ │ │ │ - andeq r3, ip, pc, lsl #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 511c0 <__cxa_atexit@plt+0x44a10> │ │ │ │ + beq 5257c <__cxa_atexit@plt+0x45dcc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 52590 <__cxa_atexit@plt+0x45de0> │ │ │ │ + ldr ip, [pc, #112] @ 525ac <__cxa_atexit@plt+0x45dfc> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 525b0 <__cxa_atexit@plt+0x45e00> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #56] @ 0x38 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 511b8 <__cxa_atexit@plt+0x44a08> │ │ │ │ - b 511cc <__cxa_atexit@plt+0x44a1c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r1, r6, lr, lsl #28 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #56] @ 0x38 │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 5121c <__cxa_atexit@plt+0x44a6c> │ │ │ │ - ldr r3, [pc, #80] @ 51238 <__cxa_atexit@plt+0x44a88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 51230 <__cxa_atexit@plt+0x44a80> │ │ │ │ - ldr r3, [pc, #60] @ 5123c <__cxa_atexit@plt+0x44a8c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #52] @ 0x34 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 51230 <__cxa_atexit@plt+0x44a80> │ │ │ │ - b 51284 <__cxa_atexit@plt+0x44ad4> │ │ │ │ - ldr r7, [pc, #28] @ 51240 <__cxa_atexit@plt+0x44a90> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #60]! @ 0x3c │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - adcseq r5, ip, #80, 26 @ 0x1400 │ │ │ │ - andeq r3, r6, lr, lsl #28 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 51278 <__cxa_atexit@plt+0x44ac8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #52] @ 0x34 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 51270 <__cxa_atexit@plt+0x44ac0> │ │ │ │ - b 51284 <__cxa_atexit@plt+0x44ad4> │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r1, r3, sp, lsl #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #52] @ 0x34 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 512d0 <__cxa_atexit@plt+0x44b20> │ │ │ │ - ldr r3, [pc, #80] @ 512ec <__cxa_atexit@plt+0x44b3c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 512e4 <__cxa_atexit@plt+0x44b34> │ │ │ │ - ldr r2, [pc, #60] @ 512f0 <__cxa_atexit@plt+0x44b40> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #48] @ 0x30 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 512e4 <__cxa_atexit@plt+0x44b34> │ │ │ │ - b 51340 <__cxa_atexit@plt+0x44b90> │ │ │ │ - ldr r7, [pc, #28] @ 512f4 <__cxa_atexit@plt+0x44b44> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #56]! @ 0x38 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - adcseq r5, ip, #156, 24 @ 0x9c00 │ │ │ │ - andeq r3, r3, sp, lsl #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 51334 <__cxa_atexit@plt+0x44b84> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #48] @ 0x30 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5132c <__cxa_atexit@plt+0x44b7c> │ │ │ │ - b 51340 <__cxa_atexit@plt+0x44b90> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r9, r1, ip, lsl #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #48] @ 0x30 │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 51390 <__cxa_atexit@plt+0x44be0> │ │ │ │ - ldr r3, [pc, #80] @ 513ac <__cxa_atexit@plt+0x44bfc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r1, fp, #244, 28 @ 0xf40 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 5264c <__cxa_atexit@plt+0x45e9c> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 513a4 <__cxa_atexit@plt+0x44bf4> │ │ │ │ - ldr r2, [pc, #60] @ 513b0 <__cxa_atexit@plt+0x44c00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #44] @ 0x2c │ │ │ │ - str r2, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 513a4 <__cxa_atexit@plt+0x44bf4> │ │ │ │ - b 51400 <__cxa_atexit@plt+0x44c50> │ │ │ │ - ldr r7, [pc, #28] @ 513b4 <__cxa_atexit@plt+0x44c04> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #52]! @ 0x34 │ │ │ │ - bx r0 │ │ │ │ + beq 5262c <__cxa_atexit@plt+0x45e7c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 52638 <__cxa_atexit@plt+0x45e88> │ │ │ │ + ldr lr, [pc, #84] @ 52650 <__cxa_atexit@plt+0x45ea0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 52654 <__cxa_atexit@plt+0x45ea4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - adcseq r5, ip, #220, 22 @ 0x37000 │ │ │ │ - andeq fp, r1, ip, lsl #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 513f4 <__cxa_atexit@plt+0x44c44> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq r1, fp, #80, 28 @ 0x500 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 526b0 <__cxa_atexit@plt+0x45f00> │ │ │ │ + ldr r2, [pc, #60] @ 526bc <__cxa_atexit@plt+0x45f0c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #44] @ 0x2c │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 513ec <__cxa_atexit@plt+0x44c3c> │ │ │ │ - b 51400 <__cxa_atexit@plt+0x44c50> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq sp, r0, fp, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #44] @ 0x2c │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 51470 <__cxa_atexit@plt+0x44cc0> │ │ │ │ - ldr r3, [pc, #140] @ 514a8 <__cxa_atexit@plt+0x44cf8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 51484 <__cxa_atexit@plt+0x44cd4> │ │ │ │ - ldr r1, [pc, #120] @ 514ac <__cxa_atexit@plt+0x44cfc> │ │ │ │ + ldr r1, [pc, #56] @ 526c0 <__cxa_atexit@plt+0x45f10> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #40]! @ 0x28 │ │ │ │ - ldr r7, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r2, [r3, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5148c <__cxa_atexit@plt+0x44cdc> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - cmp r2, r7 │ │ │ │ - bne 51498 <__cxa_atexit@plt+0x44ce8> │ │ │ │ - ldr r7, [pc, #72] @ 514b0 <__cxa_atexit@plt+0x44d00> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 514b4 <__cxa_atexit@plt+0x44d04> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 514b8 <__cxa_atexit@plt+0x44d08> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - adcseq r5, ip, #152, 22 @ 0x26000 │ │ │ │ - adcseq r5, ip, #252, 20 @ 0xfc000 │ │ │ │ - adcseq r5, ip, #212, 20 @ 0xd4000 │ │ │ │ - andeq pc, r0, fp, asr #31 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #92] @ 51528 <__cxa_atexit@plt+0x44d78> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r1, fp, #240, 28 @ 0xf00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 52738 <__cxa_atexit@plt+0x45f88> │ │ │ │ + ldr r2, [pc, #68] @ 52740 <__cxa_atexit@plt+0x45f90> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #40]! @ 0x28 │ │ │ │ - ldr r7, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5150c <__cxa_atexit@plt+0x44d5c> │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 51518 <__cxa_atexit@plt+0x44d68> │ │ │ │ - ldr r7, [pc, #40] @ 5152c <__cxa_atexit@plt+0x44d7c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #60] @ 52744 <__cxa_atexit@plt+0x45f94> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 52728 <__cxa_atexit@plt+0x45f78> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + b 464c4 <__cxa_atexit@plt+0x39d14> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 51530 <__cxa_atexit@plt+0x44d80> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - adcseq r5, ip, #252, 20 @ 0xfc000 │ │ │ │ - adcseq r5, ip, #84, 20 @ 0x54000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 51568 <__cxa_atexit@plt+0x44db8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r7, [pc, #20] @ 5156c <__cxa_atexit@plt+0x44dbc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - cmp r1, r2 │ │ │ │ - addeq r7, r3, #1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r5, ip, #188, 20 @ 0xbc000 │ │ │ │ - adcseq r5, ip, #28, 20 @ 0x1c000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + adcseq r4, ip, #72, 16 @ 0x480000 │ │ │ │ + addseq r1, fp, #132, 28 @ 0x840 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 464c4 <__cxa_atexit@plt+0x39d14> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 51604 <__cxa_atexit@plt+0x44e54> │ │ │ │ - ldr r7, [pc, #132] @ 51614 <__cxa_atexit@plt+0x44e64> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 515d8 <__cxa_atexit@plt+0x44e28> │ │ │ │ - ldr r1, [pc, #116] @ 51618 <__cxa_atexit@plt+0x44e68> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 515e8 <__cxa_atexit@plt+0x44e38> │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 515f4 <__cxa_atexit@plt+0x44e44> │ │ │ │ - ldr r7, [pc, #76] @ 5161c <__cxa_atexit@plt+0x44e6c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 52798 <__cxa_atexit@plt+0x45fe8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 527a0 <__cxa_atexit@plt+0x45ff0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 51624 <__cxa_atexit@plt+0x44e74> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 51620 <__cxa_atexit@plt+0x44e70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - adcseq r5, ip, #48, 20 @ 0x30000 │ │ │ │ - addseq r6, fp, #236, 14 @ 0x3b00000 │ │ │ │ - adcseq r5, ip, #120, 18 @ 0x1e0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #80] @ 5168c <__cxa_atexit@plt+0x44edc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 51674 <__cxa_atexit@plt+0x44ec4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 5167c <__cxa_atexit@plt+0x44ecc> │ │ │ │ - ldr r7, [pc, #36] @ 51690 <__cxa_atexit@plt+0x44ee0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 51694 <__cxa_atexit@plt+0x44ee4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - adcseq r5, ip, #148, 18 @ 0x250000 │ │ │ │ - adcseq r5, ip, #240, 16 @ 0xf00000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ 516d4 <__cxa_atexit@plt+0x44f24> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #40] @ 516d8 <__cxa_atexit@plt+0x44f28> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - adcseq r5, ip, #88, 18 @ 0x160000 │ │ │ │ - adcseq r5, ip, #196, 16 @ 0xc40000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 51760 <__cxa_atexit@plt+0x44fb0> │ │ │ │ - ldr r7, [pc, #116] @ 51770 <__cxa_atexit@plt+0x44fc0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 51744 <__cxa_atexit@plt+0x44f94> │ │ │ │ - ldr r1, [pc, #100] @ 51774 <__cxa_atexit@plt+0x44fc4> │ │ │ │ + adcseq r4, ip, #200, 14 @ 0x3200000 │ │ │ │ + addseq r1, fp, #4, 26 @ 0x100 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 52828 <__cxa_atexit@plt+0x46078> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 52830 <__cxa_atexit@plt+0x46080> │ │ │ │ + ldr r1, [pc, #104] @ 52844 <__cxa_atexit@plt+0x46094> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 51754 <__cxa_atexit@plt+0x44fa4> │ │ │ │ - ldr r7, [pc, #72] @ 51778 <__cxa_atexit@plt+0x44fc8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r2, r1 │ │ │ │ - addeq r7, r7, #4 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7] │ │ │ │ + ldr r0, [pc, #100] @ 52848 <__cxa_atexit@plt+0x46098> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 5284c <__cxa_atexit@plt+0x4609c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 52850 <__cxa_atexit@plt+0x460a0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 524d4 <__cxa_atexit@plt+0x45d24> │ │ │ │ + mov r6, r3 │ │ │ │ + b 52838 <__cxa_atexit@plt+0x46088> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq r4, ip, #108, 14 @ 0x1b00000 │ │ │ │ + adcseq r4, ip, #68, 16 @ 0x440000 │ │ │ │ + adcseq r4, ip, #64, 14 @ 0x1000000 │ │ │ │ + addseq r1, fp, #84, 24 @ 0x5400 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 528e0 <__cxa_atexit@plt+0x46130> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 528e8 <__cxa_atexit@plt+0x46138> │ │ │ │ + ldr lr, [pc, #112] @ 528fc <__cxa_atexit@plt+0x4614c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #108] @ 52900 <__cxa_atexit@plt+0x46150> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #80] @ 52904 <__cxa_atexit@plt+0x46154> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #72] @ 52908 <__cxa_atexit@plt+0x46158> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + b 528f0 <__cxa_atexit@plt+0x46140> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + adcseq r4, ip, #188, 12 @ 0xbc00000 │ │ │ │ + adcseq r4, ip, #144, 14 @ 0x2400000 │ │ │ │ + adcseq r4, ip, #140, 12 @ 0x8c00000 │ │ │ │ + addseq r1, fp, #156, 22 @ 0x27000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 52980 <__cxa_atexit@plt+0x461d0> │ │ │ │ + ldr lr, [pc, #92] @ 52990 <__cxa_atexit@plt+0x461e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 52994 <__cxa_atexit@plt+0x461e4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 52998 <__cxa_atexit@plt+0x461e8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r2, r8, lr} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 52154 <__cxa_atexit@plt+0x459a4> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5177c <__cxa_atexit@plt+0x44fcc> │ │ │ │ - add r7, pc, r7 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + adcseq r4, ip, #240, 12 @ 0xf000000 │ │ │ │ + adcseq r4, ip, #236, 10 @ 0x3b000000 │ │ │ │ + addseq r1, fp, #8, 22 @ 0x2000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 52a00 <__cxa_atexit@plt+0x46250> │ │ │ │ + ldr sl, [pc, #72] @ 52a10 <__cxa_atexit@plt+0x46260> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + ldr lr, [pc, #52] @ 52a14 <__cxa_atexit@plt+0x46264> │ │ │ │ + add lr, pc, lr │ │ │ │ + str sl, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + str r2, [r9, #24] │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - adcseq r5, ip, #208, 18 @ 0x340000 │ │ │ │ - addseq r6, fp, #148, 12 @ 0x9400000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ 517d4 <__cxa_atexit@plt+0x45024> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 517cc <__cxa_atexit@plt+0x4501c> │ │ │ │ - ldr r7, [pc, #32] @ 517d8 <__cxa_atexit@plt+0x45028> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r3, r2 │ │ │ │ - addeq r7, r7, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - adcseq r5, ip, #72, 18 @ 0x120000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 5180c <__cxa_atexit@plt+0x4505c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ - addeq r3, r3, #4 │ │ │ │ - ldr r7, [r3] │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + rsbeq sl, r7, #100, 16 @ 0x640000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 52a7c <__cxa_atexit@plt+0x462cc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 52a88 <__cxa_atexit@plt+0x462d8> │ │ │ │ + ldr r1, [pc, #80] @ 52a98 <__cxa_atexit@plt+0x462e8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 52a9c <__cxa_atexit@plt+0x462ec> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 52aa0 <__cxa_atexit@plt+0x462f0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r5, ip, #20, 18 @ 0x50000 │ │ │ │ - addseq r6, fp, #48, 12 @ 0x3000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 518a4 <__cxa_atexit@plt+0x450f4> │ │ │ │ - ldr r3, [pc, #128] @ 518b4 <__cxa_atexit@plt+0x45104> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - and r3, r8, #3 │ │ │ │ - add r2, pc, #4 │ │ │ │ - ldr r3, [r2, r3, lsl #2] │ │ │ │ - add pc, r2, r3 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 518c0 <__cxa_atexit@plt+0x45110> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #76] @ 518c4 <__cxa_atexit@plt+0x45114> │ │ │ │ + adcseq r4, ip, #8, 10 @ 0x2000000 │ │ │ │ + adcseq r4, ip, #244, 10 @ 0x3d000000 │ │ │ │ + adcseq r4, ip, #228, 8 @ 0xe4000000 │ │ │ │ + addseq r1, fp, #4, 20 @ 0x4000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 52b28 <__cxa_atexit@plt+0x46378> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 52b30 <__cxa_atexit@plt+0x46380> │ │ │ │ + ldr r1, [pc, #104] @ 52b44 <__cxa_atexit@plt+0x46394> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #100] @ 52b48 <__cxa_atexit@plt+0x46398> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #76] @ 52b4c <__cxa_atexit@plt+0x4639c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #68] @ 52b50 <__cxa_atexit@plt+0x463a0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 524d4 <__cxa_atexit@plt+0x45d24> │ │ │ │ + mov r6, r3 │ │ │ │ + b 52b38 <__cxa_atexit@plt+0x46388> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 518c8 <__cxa_atexit@plt+0x45118> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #64] @ 518cc <__cxa_atexit@plt+0x4511c> │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + adcseq r4, ip, #108, 8 @ 0x6c000000 │ │ │ │ + adcseq r4, ip, #68, 10 @ 0x11000000 │ │ │ │ + adcseq r4, ip, #64, 8 @ 0x40000000 │ │ │ │ + addseq r1, fp, #84, 18 @ 0x150000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 52be0 <__cxa_atexit@plt+0x46430> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 52be8 <__cxa_atexit@plt+0x46438> │ │ │ │ + ldr lr, [pc, #112] @ 52bfc <__cxa_atexit@plt+0x4644c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #108] @ 52c00 <__cxa_atexit@plt+0x46450> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 518b8 <__cxa_atexit@plt+0x45108> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #28] @ 518bc <__cxa_atexit@plt+0x4510c> │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #80] @ 52c04 <__cxa_atexit@plt+0x46454> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #72] @ 52c08 <__cxa_atexit@plt+0x46458> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ + b 52bf0 <__cxa_atexit@plt+0x46440> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 518d0 <__cxa_atexit@plt+0x45120> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - addseq r6, fp, #160, 10 @ 0x28000000 │ │ │ │ - addseq r6, fp, #152, 10 @ 0x26000000 │ │ │ │ - addseq r6, fp, #180, 10 @ 0x2d000000 │ │ │ │ - addseq r6, fp, #172, 10 @ 0x2b000000 │ │ │ │ - addseq r6, fp, #140, 10 @ 0x23000000 │ │ │ │ - addseq r6, fp, #132, 10 @ 0x21000000 │ │ │ │ - addseq r6, fp, #180, 10 @ 0x2d000000 │ │ │ │ - addseq r6, fp, #112, 10 @ 0x1c000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 51904 <__cxa_atexit@plt+0x45154> │ │ │ │ - ldr r7, [pc, #36] @ 51918 <__cxa_atexit@plt+0x45168> │ │ │ │ - add r7, pc, r7 │ │ │ │ - cmp r3, #3 │ │ │ │ - ldreq r7, [pc, #32] @ 51920 <__cxa_atexit@plt+0x45170> │ │ │ │ - addeq r7, pc, r7 │ │ │ │ - b 5190c <__cxa_atexit@plt+0x4515c> │ │ │ │ - ldr r7, [pc, #16] @ 5191c <__cxa_atexit@plt+0x4516c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + adcseq r4, ip, #188, 6 @ 0xf0000002 │ │ │ │ + adcseq r4, ip, #144, 8 @ 0x90000000 │ │ │ │ + adcseq r4, ip, #140, 6 @ 0x30000002 │ │ │ │ + addseq r1, fp, #156, 16 @ 0x9c0000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 52c80 <__cxa_atexit@plt+0x464d0> │ │ │ │ + ldr lr, [pc, #92] @ 52c90 <__cxa_atexit@plt+0x464e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 52c94 <__cxa_atexit@plt+0x464e4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 52c98 <__cxa_atexit@plt+0x464e8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + stm r1, {r2, r8, lr} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 52154 <__cxa_atexit@plt+0x459a4> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq r6, fp, #68, 10 @ 0x11000000 │ │ │ │ - addseq r6, fp, #24, 10 @ 0x6000000 │ │ │ │ - addseq r6, fp, #16, 10 @ 0x4000000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 519a0 <__cxa_atexit@plt+0x451f0> │ │ │ │ - ldr r3, [pc, #108] @ 519b0 <__cxa_atexit@plt+0x45200> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 51970 <__cxa_atexit@plt+0x451c0> │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 51980 <__cxa_atexit@plt+0x451d0> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 5198c <__cxa_atexit@plt+0x451dc> │ │ │ │ - ldr r8, [pc, #80] @ 519bc <__cxa_atexit@plt+0x4520c> │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + adcseq r4, ip, #240, 6 @ 0xc0000003 │ │ │ │ + adcseq r4, ip, #236, 4 @ 0xc000000e │ │ │ │ + addseq r1, fp, #12, 16 @ 0xc0000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 52d10 <__cxa_atexit@plt+0x46560> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 52d18 <__cxa_atexit@plt+0x46568> │ │ │ │ + ldr lr, [pc, #88] @ 52d2c <__cxa_atexit@plt+0x4657c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ 52d30 <__cxa_atexit@plt+0x46580> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add sl, r7, #16 │ │ │ │ + ldm sl, {r0, r2, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + ldr r8, [pc, #56] @ 52d34 <__cxa_atexit@plt+0x46584> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 51994 <__cxa_atexit@plt+0x451e4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + str r3, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + add lr, r9, #16 │ │ │ │ + stm lr, {r0, r2, sl} │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + b 52d20 <__cxa_atexit@plt+0x46570> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #48] @ 519b8 <__cxa_atexit@plt+0x45208> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 51994 <__cxa_atexit@plt+0x451e4> │ │ │ │ - ldr r8, [pc, #32] @ 519b4 <__cxa_atexit@plt+0x45204> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r7, [pc, #24] @ 519c0 <__cxa_atexit@plt+0x45210> │ │ │ │ - add r7, pc, r7 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + adcseq r4, ip, #116, 4 @ 0x40000007 │ │ │ │ + rsbeq sl, r7, #72, 10 @ 0x12000000 │ │ │ │ + addseq r1, fp, #108, 14 @ 0x1b00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 52db4 <__cxa_atexit@plt+0x46604> │ │ │ │ + ldr lr, [pc, #96] @ 52dc4 <__cxa_atexit@plt+0x46614> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, r7, #3 │ │ │ │ + ldm r9, {r1, r2, r9} │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #76] @ 52dc8 <__cxa_atexit@plt+0x46618> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #68] @ 52dcc <__cxa_atexit@plt+0x4661c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsbeq fp, r7, #172, 30 @ 0x2b0 │ │ │ │ - rsbeq fp, r7, #776 @ 0x308 │ │ │ │ - rsbeq fp, r7, #936 @ 0x3a8 │ │ │ │ - addseq r6, fp, #192, 8 @ 0xc0000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 519f4 <__cxa_atexit@plt+0x45244> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 51a04 <__cxa_atexit@plt+0x45254> │ │ │ │ - ldr r8, [pc, #48] @ 51a1c <__cxa_atexit@plt+0x4526c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r8, [pc, #28] @ 51a18 <__cxa_atexit@plt+0x45268> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r8, [pc, #8] @ 51a14 <__cxa_atexit@plt+0x45264> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - rsbeq fp, r7, #52, 30 @ 0xd0 │ │ │ │ - rsbeq fp, r7, #312 @ 0x138 │ │ │ │ - rsbeq fp, r7, #424 @ 0x1a8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 51a9c <__cxa_atexit@plt+0x452ec> │ │ │ │ - ldr r3, [pc, #108] @ 51aac <__cxa_atexit@plt+0x452fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 51a6c <__cxa_atexit@plt+0x452bc> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 51a7c <__cxa_atexit@plt+0x452cc> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 51a88 <__cxa_atexit@plt+0x452d8> │ │ │ │ - ldr r3, [pc, #80] @ 51ab8 <__cxa_atexit@plt+0x45308> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 51a90 <__cxa_atexit@plt+0x452e0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 51ab4 <__cxa_atexit@plt+0x45304> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 51a90 <__cxa_atexit@plt+0x452e0> │ │ │ │ - ldr r3, [pc, #32] @ 51ab0 <__cxa_atexit@plt+0x45300> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r7, [pc, #24] @ 51abc <__cxa_atexit@plt+0x4530c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + adcseq r4, ip, #208, 4 │ │ │ │ + adcseq r4, ip, #196, 2 @ 0x31 │ │ │ │ + addseq r1, fp, #216, 12 @ 0xd800000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 52e20 <__cxa_atexit@plt+0x46670> │ │ │ │ + ldr r2, [pc, #56] @ 52e2c <__cxa_atexit@plt+0x4667c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 52e30 <__cxa_atexit@plt+0x46680> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 52e34 <__cxa_atexit@plt+0x46684> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - rsbeq fp, r7, #176, 28 @ 0xb00 │ │ │ │ - rsbeq fp, r7, #3168 @ 0xc60 │ │ │ │ - rsbeq fp, r7, #3808 @ 0xee0 │ │ │ │ - addseq r6, fp, #200, 6 @ 0x20000003 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq r4, ip, #48, 4 │ │ │ │ + adcseq r4, ip, #232 @ 0xe8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 51af0 <__cxa_atexit@plt+0x45340> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 51b00 <__cxa_atexit@plt+0x45350> │ │ │ │ - ldr r8, [pc, #48] @ 51b18 <__cxa_atexit@plt+0x45368> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r8, [pc, #28] @ 51b14 <__cxa_atexit@plt+0x45364> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r8, [pc, #8] @ 51b10 <__cxa_atexit@plt+0x45360> │ │ │ │ - add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - rsbeq fp, r7, #56, 28 @ 0x380 │ │ │ │ - rsbeq fp, r7, #1312 @ 0x520 │ │ │ │ - rsbeq fp, r7, #1760 @ 0x6e0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 51b40 <__cxa_atexit@plt+0x45390> │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r1, fp, #88, 12 @ 0x5800000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 52e98 <__cxa_atexit@plt+0x466e8> │ │ │ │ + ldr r3, [pc, #48] @ 52ea8 <__cxa_atexit@plt+0x466f8> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3eb75c <__cxa_atexit@plt+0x3defac> │ │ │ │ - addseq r6, fp, #52, 6 @ 0xd0000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 51b7c <__cxa_atexit@plt+0x453cc> │ │ │ │ - ldr r8, [pc, #36] @ 51b84 <__cxa_atexit@plt+0x453d4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ 51b88 <__cxa_atexit@plt+0x453d8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 52eac <__cxa_atexit@plt+0x466fc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rsbeq fp, r7, #712 @ 0x2c8 │ │ │ │ - adcseq r5, ip, #228, 6 @ 0x90000003 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq r4, ip, #172, 2 @ 0x2b │ │ │ │ + addseq r1, fp, #244, 10 @ 0x3d000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 51c04 <__cxa_atexit@plt+0x45454> │ │ │ │ - ldr r6, [pc, #116] @ 51c20 <__cxa_atexit@plt+0x45470> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ + bhi 52f74 <__cxa_atexit@plt+0x467c4> │ │ │ │ + ldr r2, [pc, #188] @ 52f90 <__cxa_atexit@plt+0x467e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 52f5c <__cxa_atexit@plt+0x467ac> │ │ │ │ + ldr r2, [pc, #160] @ 52f94 <__cxa_atexit@plt+0x467e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 51bf4 <__cxa_atexit@plt+0x45444> │ │ │ │ + beq 52f68 <__cxa_atexit@plt+0x467b8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 51c10 <__cxa_atexit@plt+0x45460> │ │ │ │ - ldr r3, [pc, #72] @ 51c24 <__cxa_atexit@plt+0x45474> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - mov r8, #0 │ │ │ │ - b 3eb82c <__cxa_atexit@plt+0x3df07c> │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 52f7c <__cxa_atexit@plt+0x467cc> │ │ │ │ + ldr ip, [pc, #112] @ 52f98 <__cxa_atexit@plt+0x467e8> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 52f9c <__cxa_atexit@plt+0x467ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, sl │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r1, fp, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 51c68 <__cxa_atexit@plt+0x454b8> │ │ │ │ - ldr r3, [pc, #40] @ 51c74 <__cxa_atexit@plt+0x454c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 53038 <__cxa_atexit@plt+0x46888> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 53018 <__cxa_atexit@plt+0x46868> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 53024 <__cxa_atexit@plt+0x46874> │ │ │ │ + ldr lr, [pc, #84] @ 5303c <__cxa_atexit@plt+0x4688c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 53040 <__cxa_atexit@plt+0x46890> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq r1, fp, #100, 8 @ 0x64000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5309c <__cxa_atexit@plt+0x468ec> │ │ │ │ + ldr r2, [pc, #60] @ 530a8 <__cxa_atexit@plt+0x468f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 530ac <__cxa_atexit@plt+0x468fc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ ldr r2, [r5, #4] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #0 │ │ │ │ - b 3eb82c <__cxa_atexit@plt+0x3df07c> │ │ │ │ - mov r3, #12 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r1, fp, #4, 10 @ 0x1000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 51cb0 <__cxa_atexit@plt+0x45500> │ │ │ │ - ldr r8, [pc, #36] @ 51cb8 <__cxa_atexit@plt+0x45508> │ │ │ │ - add r8, pc, r8 │ │ │ │ + bhi 53124 <__cxa_atexit@plt+0x46974> │ │ │ │ + ldr r2, [pc, #68] @ 5312c <__cxa_atexit@plt+0x4697c> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ 51cbc <__cxa_atexit@plt+0x4550c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #60] @ 53130 <__cxa_atexit@plt+0x46980> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 53114 <__cxa_atexit@plt+0x46964> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r8, #11 │ │ │ │ + b 464c4 <__cxa_atexit@plt+0x39d14> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsbeq fp, r7, #2016 @ 0x7e0 │ │ │ │ - adcseq r5, ip, #176, 4 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + adcseq r3, ip, #92, 28 @ 0x5c0 │ │ │ │ + addseq r1, fp, #152, 8 @ 0x98000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + b 464c4 <__cxa_atexit@plt+0x39d14> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 51d38 <__cxa_atexit@plt+0x45588> │ │ │ │ - ldr r6, [pc, #116] @ 51d54 <__cxa_atexit@plt+0x455a4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 51d28 <__cxa_atexit@plt+0x45578> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 51d44 <__cxa_atexit@plt+0x45594> │ │ │ │ - ldr r3, [pc, #72] @ 51d58 <__cxa_atexit@plt+0x455a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - mov r8, #0 │ │ │ │ - b 3eb82c <__cxa_atexit@plt+0x3df07c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 53184 <__cxa_atexit@plt+0x469d4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 5318c <__cxa_atexit@plt+0x469dc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, sl │ │ │ │ - bx r0 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, sl │ │ │ │ bx r0 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 51d9c <__cxa_atexit@plt+0x455ec> │ │ │ │ - ldr r3, [pc, #40] @ 51da8 <__cxa_atexit@plt+0x455f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #0 │ │ │ │ - b 3eb82c <__cxa_atexit@plt+0x3df07c> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ + adcseq r3, ip, #220, 26 @ 0x3700 │ │ │ │ + addseq r1, fp, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 51e54 <__cxa_atexit@plt+0x456a4> │ │ │ │ - ldr r6, [pc, #164] @ 51e70 <__cxa_atexit@plt+0x456c0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r6, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ands r0, r7, #3 │ │ │ │ - beq 51e1c <__cxa_atexit@plt+0x4566c> │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 51e2c <__cxa_atexit@plt+0x4567c> │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 51e60 <__cxa_atexit@plt+0x456b0> │ │ │ │ - ldr r0, [pc, #108] @ 51e7c <__cxa_atexit@plt+0x456cc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #104] @ 51e80 <__cxa_atexit@plt+0x456d0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 51e44 <__cxa_atexit@plt+0x45694> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 51e60 <__cxa_atexit@plt+0x456b0> │ │ │ │ - ldr r0, [pc, #56] @ 51e74 <__cxa_atexit@plt+0x456c4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [pc, #52] @ 51e78 <__cxa_atexit@plt+0x456c8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r0, [r9, #4]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str lr, [r9, #12] │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ + bcc 531f8 <__cxa_atexit@plt+0x46a48> │ │ │ │ + ldr r1, [pc, #80] @ 53208 <__cxa_atexit@plt+0x46a58> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #60] @ 5320c <__cxa_atexit@plt+0x46a5c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, #52] @ 53210 <__cxa_atexit@plt+0x46a60> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r0, r7, lr} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 52ec0 <__cxa_atexit@plt+0x46710> │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r5, #16 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffd54 │ │ │ │ - rsbeq fp, r7, #577536 @ 0x8d000 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - rsbeq fp, r7, #651264 @ 0x9f000 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + adcseq r3, ip, #116, 28 @ 0x740 │ │ │ │ + adcseq r3, ip, #112, 26 @ 0x1c00 │ │ │ │ + addseq r1, fp, #144, 4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 51ec8 <__cxa_atexit@plt+0x45718> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 51ef4 <__cxa_atexit@plt+0x45744> │ │ │ │ - ldr r1, [pc, #76] @ 51f08 <__cxa_atexit@plt+0x45758> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #72] @ 51f0c <__cxa_atexit@plt+0x4575c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 51ee0 <__cxa_atexit@plt+0x45730> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 51ef4 <__cxa_atexit@plt+0x45744> │ │ │ │ - ldr r1, [pc, #40] @ 51f00 <__cxa_atexit@plt+0x45750> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #36] @ 51f04 <__cxa_atexit@plt+0x45754> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffcb8 │ │ │ │ - rsbeq fp, r7, #3948544 @ 0x3c4000 │ │ │ │ - @ instruction: 0xfffffe08 │ │ │ │ - rsbeq fp, r7, #3981312 @ 0x3cc000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + andeq r0, r1, fp │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 51f5c <__cxa_atexit@plt+0x457ac> │ │ │ │ - ldr r3, [pc, #56] @ 51f6c <__cxa_atexit@plt+0x457bc> │ │ │ │ + bcc 53268 <__cxa_atexit@plt+0x46ab8> │ │ │ │ + ldr r2, [pc, #56] @ 53278 <__cxa_atexit@plt+0x46ac8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [pc, #44] @ 5327c <__cxa_atexit@plt+0x46acc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #40] @ 51f70 <__cxa_atexit@plt+0x457c0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ mov r3, #20 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - rsbeq fp, r7, #164, 18 @ 0x290000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r8, r5, #8 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 52000 <__cxa_atexit@plt+0x45850> │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + rsbeq sl, r7, #98 @ 0x62 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 532e4 <__cxa_atexit@plt+0x46b34> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #20 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 5200c <__cxa_atexit@plt+0x4585c> │ │ │ │ - ldr lr, [pc, #120] @ 5201c <__cxa_atexit@plt+0x4586c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - add r7, r7, #12 │ │ │ │ - ldm r7, {r1, r3, r7} │ │ │ │ - ldr r0, [pc, #104] @ 52020 <__cxa_atexit@plt+0x45870> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #4]! │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r3, [r2, #16] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 51ff4 <__cxa_atexit@plt+0x45844> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - cmp r2, #2 │ │ │ │ - ldrne r8, [pc, #64] @ 52028 <__cxa_atexit@plt+0x45878> │ │ │ │ - ldrne r8, [pc, r8] │ │ │ │ - ldreq r8, [pc, #52] @ 52024 <__cxa_atexit@plt+0x45874> │ │ │ │ - ldreq r8, [pc, r8] │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ + bcc 532f0 <__cxa_atexit@plt+0x46b40> │ │ │ │ + ldr r1, [pc, #80] @ 53300 <__cxa_atexit@plt+0x46b50> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #72] @ 53304 <__cxa_atexit@plt+0x46b54> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #56] @ 53308 <__cxa_atexit@plt+0x46b58> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - adcseq r5, ip, #168, 2 @ 0x2a │ │ │ │ - adcseq r5, ip, #180, 2 @ 0x2d │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r3, r5, #8 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - and r5, r7, #3 │ │ │ │ - ldr r2, [pc, #24] @ 52060 <__cxa_atexit@plt+0x458b0> │ │ │ │ + adcseq r3, ip, #160, 24 @ 0xa000 │ │ │ │ + adcseq r3, ip, #140, 26 @ 0x2300 │ │ │ │ + adcseq r3, ip, #124, 24 @ 0x7c00 │ │ │ │ + addseq r1, fp, #156, 2 @ 0x27 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 53374 <__cxa_atexit@plt+0x46bc4> │ │ │ │ + ldr r2, [pc, #80] @ 53384 <__cxa_atexit@plt+0x46bd4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #60] @ 53388 <__cxa_atexit@plt+0x46bd8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - cmp r5, #2 │ │ │ │ - ldr r8, [pc, #16] @ 52064 <__cxa_atexit@plt+0x458b4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - moveq r8, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - adcseq r5, ip, #80, 2 │ │ │ │ - adcseq r5, ip, #72, 2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, #52] @ 5338c <__cxa_atexit@plt+0x46bdc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 52ec0 <__cxa_atexit@plt+0x46710> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + adcseq r3, ip, #248, 24 @ 0xf800 │ │ │ │ + adcseq r3, ip, #244, 22 @ 0x3d000 │ │ │ │ + addseq r1, fp, #24, 2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 520d8 <__cxa_atexit@plt+0x45928> │ │ │ │ + bhi 533fc <__cxa_atexit@plt+0x46c4c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #24 │ │ │ │ + add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 520e4 <__cxa_atexit@plt+0x45934> │ │ │ │ - ldr lr, [pc, #92] @ 520f4 <__cxa_atexit@plt+0x45944> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 520f8 <__cxa_atexit@plt+0x45948> │ │ │ │ + bcc 53408 <__cxa_atexit@plt+0x46c58> │ │ │ │ + ldr r2, [pc, #84] @ 53418 <__cxa_atexit@plt+0x46c68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 5341c <__cxa_atexit@plt+0x46c6c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr r8, [pc, #64] @ 520fc <__cxa_atexit@plt+0x4594c> │ │ │ │ + ldr r8, [pc, #60] @ 53420 <__cxa_atexit@plt+0x46c70> │ │ │ │ add r8, pc, r8 │ │ │ │ - str lr, [r9, #4]! │ │ │ │ + str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - str r2, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - adcseq r4, ip, #176, 28 @ 0xb00 │ │ │ │ - rsbeq fp, r7, #72, 16 @ 0x480000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov sl, r6 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 52194 <__cxa_atexit@plt+0x459e4> │ │ │ │ - ldr lr, [pc, #144] @ 521b0 <__cxa_atexit@plt+0x45a00> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - add r7, r7, #16 │ │ │ │ - ldm r7, {r0, r6, r7} │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 52184 <__cxa_atexit@plt+0x459d4> │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + adcseq r3, ip, #132, 22 @ 0x21000 │ │ │ │ + rsbeq r9, r7, #3296 @ 0xce0 │ │ │ │ + addseq r1, fp, #128 @ 0x80 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #24 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 521a0 <__cxa_atexit@plt+0x459f0> │ │ │ │ - ldr r3, [pc, #88] @ 521b4 <__cxa_atexit@plt+0x45a04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - ldr r3, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - add lr, sl, #8 │ │ │ │ - stm lr, {r0, r1, r2, r3} │ │ │ │ - mov r8, #0 │ │ │ │ - b 3eb82c <__cxa_atexit@plt+0x3df07c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, sl │ │ │ │ + bcc 53494 <__cxa_atexit@plt+0x46ce4> │ │ │ │ + ldr lr, [pc, #84] @ 534a4 <__cxa_atexit@plt+0x46cf4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 534a8 <__cxa_atexit@plt+0x46cf8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #56] @ 534ac <__cxa_atexit@plt+0x46cfc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, sl │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + adcseq r3, ip, #244, 22 @ 0x3d000 │ │ │ │ + adcseq r3, ip, #216, 20 @ 0xd8000 │ │ │ │ + addseq r0, fp, #248, 30 @ 0x3e0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 53500 <__cxa_atexit@plt+0x46d50> │ │ │ │ + ldr r2, [pc, #56] @ 5350c <__cxa_atexit@plt+0x46d5c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 53510 <__cxa_atexit@plt+0x46d60> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 53514 <__cxa_atexit@plt+0x46d64> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq r3, ip, #80, 22 @ 0x14000 │ │ │ │ + adcseq r3, ip, #8, 20 @ 0x8000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 52208 <__cxa_atexit@plt+0x45a58> │ │ │ │ - ldr r3, [pc, #56] @ 52214 <__cxa_atexit@plt+0x45a64> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - add lr, sl, #8 │ │ │ │ - stm lr, {r0, r1, r2, r3} │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r8, #0 │ │ │ │ - b 3eb82c <__cxa_atexit@plt+0x3df07c> │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r0, fp, #120, 30 @ 0x1e0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 5226c <__cxa_atexit@plt+0x45abc> │ │ │ │ - ldr lr, [pc, #64] @ 5227c <__cxa_atexit@plt+0x45acc> │ │ │ │ - add lr, pc, lr │ │ │ │ + bcc 53578 <__cxa_atexit@plt+0x46dc8> │ │ │ │ + ldr r3, [pc, #48] @ 53588 <__cxa_atexit@plt+0x46dd8> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - add sl, r7, #16 │ │ │ │ - ldm sl, {r0, r3, sl} │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - ldr r8, [pc, #40] @ 52280 <__cxa_atexit@plt+0x45ad0> │ │ │ │ - add r8, pc, r8 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - add lr, r9, #16 │ │ │ │ - stm lr, {r0, r3, sl} │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r3, #28 │ │ │ │ + ldr r8, [pc, #24] @ 5358c <__cxa_atexit@plt+0x46ddc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - rsbeq fp, r7, #196, 12 @ 0xc400000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r8, r5, #8 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 52330 <__cxa_atexit@plt+0x45b80> │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq r3, ip, #204, 20 @ 0xcc000 │ │ │ │ + addseq r0, fp, #20, 30 @ 0x50 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 53654 <__cxa_atexit@plt+0x46ea4> │ │ │ │ + ldr r2, [pc, #188] @ 53670 <__cxa_atexit@plt+0x46ec0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5363c <__cxa_atexit@plt+0x46e8c> │ │ │ │ + ldr r2, [pc, #160] @ 53674 <__cxa_atexit@plt+0x46ec4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 53648 <__cxa_atexit@plt+0x46e98> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 5365c <__cxa_atexit@plt+0x46eac> │ │ │ │ + ldr ip, [pc, #112] @ 53678 <__cxa_atexit@plt+0x46ec8> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 5367c <__cxa_atexit@plt+0x46ecc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r0, fp, #40, 28 @ 0x280 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 53718 <__cxa_atexit@plt+0x46f68> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 536f8 <__cxa_atexit@plt+0x46f48> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 5233c <__cxa_atexit@plt+0x45b8c> │ │ │ │ - ldr lr, [pc, #152] @ 5234c <__cxa_atexit@plt+0x45b9c> │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 53704 <__cxa_atexit@plt+0x46f54> │ │ │ │ + ldr lr, [pc, #84] @ 5371c <__cxa_atexit@plt+0x46f6c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr ip, [r7, #8] │ │ │ │ - add sl, r7, #12 │ │ │ │ - ldm sl, {r1, r3, r9, sl} │ │ │ │ - ldr r7, [r7, #28] │ │ │ │ - ldr r0, [pc, #132] @ 52350 <__cxa_atexit@plt+0x45ba0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #4]! │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str ip, [r2, #8] │ │ │ │ - add lr, r2, #12 │ │ │ │ - stm lr, {r1, r3, r9, sl} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 5230c <__cxa_atexit@plt+0x45b5c> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 52318 <__cxa_atexit@plt+0x45b68> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 52324 <__cxa_atexit@plt+0x45b74> │ │ │ │ - ldr r8, [pc, #84] @ 5235c <__cxa_atexit@plt+0x45bac> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ + ldr r1, [pc, #80] @ 53720 <__cxa_atexit@plt+0x46f70> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #56] @ 52358 <__cxa_atexit@plt+0x45ba8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r8, [pc, #40] @ 52354 <__cxa_atexit@plt+0x45ba4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq r0, fp, #132, 26 @ 0x2100 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5377c <__cxa_atexit@plt+0x46fcc> │ │ │ │ + ldr r2, [pc, #60] @ 53788 <__cxa_atexit@plt+0x46fd8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 5378c <__cxa_atexit@plt+0x46fdc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - rsbeq fp, r7, #20, 12 @ 0x1400000 │ │ │ │ - rsbeq fp, r7, #44040192 @ 0x2a00000 │ │ │ │ - rsbeq fp, r7, #81788928 @ 0x4e00000 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 52390 <__cxa_atexit@plt+0x45be0> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 523a0 <__cxa_atexit@plt+0x45bf0> │ │ │ │ - ldr r8, [pc, #48] @ 523b8 <__cxa_atexit@plt+0x45c08> │ │ │ │ - add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r8, [pc, #28] @ 523b4 <__cxa_atexit@plt+0x45c04> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r8, [pc, #8] @ 523b0 <__cxa_atexit@plt+0x45c00> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - rsbeq fp, r7, #152, 10 @ 0x26000000 │ │ │ │ - rsbeq fp, r7, #746586112 @ 0x2c800000 │ │ │ │ - rsbeq fp, r7, #864026624 @ 0x33800000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5241c <__cxa_atexit@plt+0x45c6c> │ │ │ │ - ldr lr, [pc, #72] @ 5242c <__cxa_atexit@plt+0x45c7c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - add sl, r7, #11 │ │ │ │ - ldm sl, {r0, r3, sl} │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - ldr lr, [pc, #48] @ 52430 <__cxa_atexit@plt+0x45c80> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - str r1, [r9, #16] │ │ │ │ - add r1, r9, #20 │ │ │ │ - stm r1, {r0, r3, sl} │ │ │ │ - mov r8, lr │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r3, #32 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - rsbeq fp, r7, #188743680 @ 0xb400000 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r0, fp, #0, 26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ + b 535a0 <__cxa_atexit@plt+0x46df0> │ │ │ │ + addseq r0, fp, #228, 24 @ 0xe400 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 52498 <__cxa_atexit@plt+0x45ce8> │ │ │ │ - ldr lr, [pc, #72] @ 524a8 <__cxa_atexit@plt+0x45cf8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - add sl, r7, #11 │ │ │ │ - ldm sl, {r0, r3, sl} │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - ldr lr, [pc, #48] @ 524ac <__cxa_atexit@plt+0x45cfc> │ │ │ │ - add lr, pc, lr │ │ │ │ + bcc 5380c <__cxa_atexit@plt+0x4705c> │ │ │ │ + ldr r2, [pc, #48] @ 5381c <__cxa_atexit@plt+0x4706c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #44] @ 53820 <__cxa_atexit@plt+0x47070> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - str r1, [r9, #16] │ │ │ │ - add r1, r9, #20 │ │ │ │ - stm r1, {r0, r3, sl} │ │ │ │ - mov r8, lr │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r3, #32 │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe28 │ │ │ │ - rsbeq fp, r7, #-1325400064 @ 0xb1000000 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + rsbeq r9, r7, #806912 @ 0xc5000 │ │ │ │ + addseq r0, fp, #132, 24 @ 0x8400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 53870 <__cxa_atexit@plt+0x470c0> │ │ │ │ + ldr r1, [pc, #52] @ 53880 <__cxa_atexit@plt+0x470d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 52514 <__cxa_atexit@plt+0x45d64> │ │ │ │ - ldr lr, [pc, #72] @ 52524 <__cxa_atexit@plt+0x45d74> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - add sl, r7, #11 │ │ │ │ - ldm sl, {r0, r3, sl} │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - ldr lr, [pc, #48] @ 52528 <__cxa_atexit@plt+0x45d78> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - str r1, [r9, #16] │ │ │ │ - add r1, r9, #20 │ │ │ │ - stm r1, {r0, r3, sl} │ │ │ │ - mov r8, lr │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r3, #32 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #36] @ 53884 <__cxa_atexit@plt+0x470d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 535a0 <__cxa_atexit@plt+0x46df0> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdac │ │ │ │ - rsbeq fp, r7, #889192448 @ 0x35000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + adcseq r3, ip, #252, 14 @ 0x3f00000 │ │ │ │ + adcseq r3, ip, #236, 12 @ 0xec00000 │ │ │ │ + addseq r0, fp, #32, 24 @ 0x2000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 525e0 <__cxa_atexit@plt+0x45e30> │ │ │ │ - ldr r6, [pc, #176] @ 525fc <__cxa_atexit@plt+0x45e4c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r6, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ands r0, r7, #3 │ │ │ │ - beq 525a8 <__cxa_atexit@plt+0x45df8> │ │ │ │ - ldmdb r5, {r1, lr} │ │ │ │ + bhi 538ec <__cxa_atexit@plt+0x4713c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 525b8 <__cxa_atexit@plt+0x45e08> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 525ec <__cxa_atexit@plt+0x45e3c> │ │ │ │ - ldr r0, [pc, #112] @ 52600 <__cxa_atexit@plt+0x45e50> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r9, #4]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str lr, [r9, #12] │ │ │ │ - ldr r8, [pc, #96] @ 52604 <__cxa_atexit@plt+0x45e54> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bcc 538f8 <__cxa_atexit@plt+0x47148> │ │ │ │ + ldr r2, [pc, #76] @ 53908 <__cxa_atexit@plt+0x47158> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 5390c <__cxa_atexit@plt+0x4715c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ 53910 <__cxa_atexit@plt+0x47160> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 525ec <__cxa_atexit@plt+0x45e3c> │ │ │ │ - ldr r0, [pc, #64] @ 52608 <__cxa_atexit@plt+0x45e58> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r9, #4]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str lr, [r9, #12] │ │ │ │ - ldr r8, [pc, #48] @ 5260c <__cxa_atexit@plt+0x45e5c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r5, #16 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - adcseq r4, ip, #244, 22 @ 0x3d000 │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ - adcseq r4, ip, #192, 22 @ 0x30000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldmib r5, {r2, r3} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 52660 <__cxa_atexit@plt+0x45eb0> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 5268c <__cxa_atexit@plt+0x45edc> │ │ │ │ - ldr r1, [pc, #84] @ 52698 <__cxa_atexit@plt+0x45ee8> │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + adcseq r3, ip, #140, 12 @ 0x8c00000 │ │ │ │ + rsbeq r9, r7, #3686400 @ 0x384000 │ │ │ │ + addseq r0, fp, #144, 22 @ 0x24000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5397c <__cxa_atexit@plt+0x471cc> │ │ │ │ + ldr r2, [pc, #76] @ 5398c <__cxa_atexit@plt+0x471dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 53990 <__cxa_atexit@plt+0x471e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #52] @ 53994 <__cxa_atexit@plt+0x471e4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + adcseq r3, ip, #4, 14 @ 0x100000 │ │ │ │ + adcseq r3, ip, #236, 10 @ 0x3b000000 │ │ │ │ + addseq r0, fp, #48, 24 @ 0x3000 │ │ │ │ + andeq r0, r2, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 53acc <__cxa_atexit@plt+0x4731c> │ │ │ │ + mov r7, r5 │ │ │ │ + str r8, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + and r3, r9, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 53a14 <__cxa_atexit@plt+0x47264> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 53a84 <__cxa_atexit@plt+0x472d4> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 53adc <__cxa_atexit@plt+0x4732c> │ │ │ │ + ldr r2, [pc, #296] @ 53b18 <__cxa_atexit@plt+0x47368> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + sub r2, r3, #11 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 53a90 <__cxa_atexit@plt+0x472e0> │ │ │ │ + ldr r1, [pc, #272] @ 53b20 <__cxa_atexit@plt+0x47370> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r3, [r9, #12] │ │ │ │ + b 53a98 <__cxa_atexit@plt+0x472e8> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 53aec <__cxa_atexit@plt+0x4733c> │ │ │ │ + ldr lr, [pc, #216] @ 53b08 <__cxa_atexit@plt+0x47358> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r1, [pc, #204] @ 53b0c <__cxa_atexit@plt+0x4735c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #12]! │ │ │ │ + str r7, [r2, #8] │ │ │ │ + str r1, [r2, #-8] │ │ │ │ + str r0, [r2, #-4] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + sub r1, r3, #27 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 53aac <__cxa_atexit@plt+0x472fc> │ │ │ │ + ldr lr, [pc, #164] @ 53b10 <__cxa_atexit@plt+0x47360> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 53c94 <__cxa_atexit@plt+0x474e4> │ │ │ │ + ldr r1, [pc, #132] @ 53b1c <__cxa_atexit@plt+0x4736c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr lr, [pc, #120] @ 53b2c <__cxa_atexit@plt+0x4737c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #84] @ 53b28 <__cxa_atexit@plt+0x47378> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #64] @ 53b24 <__cxa_atexit@plt+0x47374> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #16 │ │ │ │ + b 53af8 <__cxa_atexit@plt+0x47348> │ │ │ │ + ldr r6, [pc, #32] @ 53b14 <__cxa_atexit@plt+0x47364> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-12]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffff6a0 │ │ │ │ + @ instruction: 0xfffff47c │ │ │ │ + @ instruction: 0xfffff9c4 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffffbac │ │ │ │ + @ instruction: 0xfffffd34 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + addseq r0, fp, #220, 22 @ 0x37000 │ │ │ │ + @ instruction: 0xfffff76c │ │ │ │ + addseq r0, fp, #120, 18 @ 0x1e0000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 53ba0 <__cxa_atexit@plt+0x473f0> │ │ │ │ + ldr r2, [pc, #92] @ 53bb8 <__cxa_atexit@plt+0x47408> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ add r5, r5, #12 │ │ │ │ - ldr r8, [pc, #64] @ 5269c <__cxa_atexit@plt+0x45eec> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 5268c <__cxa_atexit@plt+0x45edc> │ │ │ │ - ldr r1, [pc, #48] @ 526a0 <__cxa_atexit@plt+0x45ef0> │ │ │ │ + sub r7, r6, #3 │ │ │ │ + sub r2, r6, #11 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble 53b88 <__cxa_atexit@plt+0x473d8> │ │ │ │ + ldr r1, [pc, #60] @ 53bc0 <__cxa_atexit@plt+0x47410> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r3, [r9, #12] │ │ │ │ + b 53b90 <__cxa_atexit@plt+0x473e0> │ │ │ │ + ldr r1, [pc, #44] @ 53bbc <__cxa_atexit@plt+0x4740c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ 53bc4 <__cxa_atexit@plt+0x47414> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffa40 │ │ │ │ + @ instruction: 0xfffffc3c │ │ │ │ + @ instruction: 0xfffffd9c │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + addseq r0, fp, #4, 20 @ 0x4000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 53c68 <__cxa_atexit@plt+0x474b8> │ │ │ │ + ldr r8, [pc, #140] @ 53c80 <__cxa_atexit@plt+0x474d0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #136] @ 53c84 <__cxa_atexit@plt+0x474d4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + mov r3, r2 │ │ │ │ + str r8, [r3, #12]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ add r5, r5, #12 │ │ │ │ - ldr r8, [pc, #28] @ 526a4 <__cxa_atexit@plt+0x45ef4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ - adcseq r4, ip, #60, 22 @ 0xf000 │ │ │ │ - @ instruction: 0xfffffdc8 │ │ │ │ - adcseq r4, ip, #20, 22 @ 0x5000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + sub r7, r6, #7 │ │ │ │ + sub r0, r6, #27 │ │ │ │ + cmp r1, #10 │ │ │ │ + ble 53c4c <__cxa_atexit@plt+0x4749c> │ │ │ │ + ldr lr, [pc, #80] @ 53c88 <__cxa_atexit@plt+0x474d8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5] │ │ │ │ + str lr, [r2, #24] │ │ │ │ + str r3, [r2, #28] │ │ │ │ + str r0, [r2, #32] │ │ │ │ + bx r1 │ │ │ │ + ldr lr, [pc, #60] @ 53c90 <__cxa_atexit@plt+0x474e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5] │ │ │ │ + str lr, [r2, #24] │ │ │ │ + str r0, [r2, #28] │ │ │ │ + str r3, [r2, #32] │ │ │ │ + bx r1 │ │ │ │ + ldr r3, [pc, #28] @ 53c8c <__cxa_atexit@plt+0x474dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffff4dc │ │ │ │ + @ instruction: 0xfffff2c0 │ │ │ │ + @ instruction: 0xfffff7f8 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + @ instruction: 0xfffff5cc │ │ │ │ + mov fp, r7 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 53d5c <__cxa_atexit@plt+0x475ac> │ │ │ │ + ldr lr, [pc, #188] @ 53d74 <__cxa_atexit@plt+0x475c4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr r9, [r5], #8 │ │ │ │ + mov r3, r2 │ │ │ │ + str lr, [r3, #12]! │ │ │ │ + ldr lr, [pc, #156] @ 53d78 <__cxa_atexit@plt+0x475c8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r3, #28] │ │ │ │ + ldr r7, [pc, #148] @ 53d7c <__cxa_atexit@plt+0x475cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr sl, [pc, #144] @ 53d80 <__cxa_atexit@plt+0x475d0> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + mov r0, r3 │ │ │ │ + str sl, [r0, #20]! │ │ │ │ + sub r7, r6, #15 │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + sub lr, r6, #55 @ 0x37 │ │ │ │ + cmp r9, #10 │ │ │ │ + ble 53d38 <__cxa_atexit@plt+0x47588> │ │ │ │ + ldr r8, [pc, #100] @ 53d88 <__cxa_atexit@plt+0x475d8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r8, [r2, #44] @ 0x2c │ │ │ │ + str r0, [r2, #48] @ 0x30 │ │ │ │ + str r1, [r2, #52] @ 0x34 │ │ │ │ + b 53d50 <__cxa_atexit@plt+0x475a0> │ │ │ │ + ldr r8, [pc, #68] @ 53d84 <__cxa_atexit@plt+0x475d4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r8, [r2, #44] @ 0x2c │ │ │ │ + str r1, [r2, #48] @ 0x30 │ │ │ │ + str r0, [r2, #52] @ 0x34 │ │ │ │ + str r3, [r2, #56] @ 0x38 │ │ │ │ + str lr, [r2, #60] @ 0x3c │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #40] @ 53d8c <__cxa_atexit@plt+0x475dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #60 @ 0x3c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffe6ac │ │ │ │ + @ instruction: 0xffffe7f4 │ │ │ │ + @ instruction: 0xffffe468 │ │ │ │ + @ instruction: 0xffffe9f4 │ │ │ │ + @ instruction: 0xffffec68 │ │ │ │ + @ instruction: 0xfffff020 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + addseq r0, fp, #60, 16 @ 0x3c0000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 53c94 <__cxa_atexit@plt+0x474e4> │ │ │ │ + addseq r0, fp, #252, 12 @ 0xfc00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 53dfc <__cxa_atexit@plt+0x4764c> │ │ │ │ + ldr r2, [pc, #56] @ 53e08 <__cxa_atexit@plt+0x47658> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 53e0c <__cxa_atexit@plt+0x4765c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 53e10 <__cxa_atexit@plt+0x47660> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq r3, ip, #84, 4 @ 0x40000005 │ │ │ │ + adcseq r3, ip, #12, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r0, fp, #124, 12 @ 0x7c00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 526f4 <__cxa_atexit@plt+0x45f44> │ │ │ │ - ldr r3, [pc, #56] @ 52704 <__cxa_atexit@plt+0x45f54> │ │ │ │ + bcc 53e74 <__cxa_atexit@plt+0x476c4> │ │ │ │ + ldr r3, [pc, #48] @ 53e84 <__cxa_atexit@plt+0x476d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #40] @ 52708 <__cxa_atexit@plt+0x45f58> │ │ │ │ - add r8, pc, r8 │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r3, #20 │ │ │ │ + ldr r8, [pc, #24] @ 53e88 <__cxa_atexit@plt+0x476d8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - rsbeq fp, r7, #-1073741797 @ 0xc000001b │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r8, r5, #8 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 52798 <__cxa_atexit@plt+0x45fe8> │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq r3, ip, #208, 2 @ 0x34 │ │ │ │ + addseq r0, fp, #24, 12 @ 0x1800000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 53f50 <__cxa_atexit@plt+0x477a0> │ │ │ │ + ldr r2, [pc, #188] @ 53f6c <__cxa_atexit@plt+0x477bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 53f38 <__cxa_atexit@plt+0x47788> │ │ │ │ + ldr r2, [pc, #160] @ 53f70 <__cxa_atexit@plt+0x477c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 53f44 <__cxa_atexit@plt+0x47794> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 53f58 <__cxa_atexit@plt+0x477a8> │ │ │ │ + ldr ip, [pc, #112] @ 53f74 <__cxa_atexit@plt+0x477c4> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 53f78 <__cxa_atexit@plt+0x477c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r0, fp, #44, 10 @ 0xb000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 54014 <__cxa_atexit@plt+0x47864> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 53ff4 <__cxa_atexit@plt+0x47844> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 527a4 <__cxa_atexit@plt+0x45ff4> │ │ │ │ - ldr lr, [pc, #120] @ 527b4 <__cxa_atexit@plt+0x46004> │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 54000 <__cxa_atexit@plt+0x47850> │ │ │ │ + ldr lr, [pc, #84] @ 54018 <__cxa_atexit@plt+0x47868> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - add r7, r7, #12 │ │ │ │ - ldm r7, {r1, r3, r7} │ │ │ │ - ldr r0, [pc, #104] @ 527b8 <__cxa_atexit@plt+0x46008> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #4]! │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r3, [r2, #16] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 5278c <__cxa_atexit@plt+0x45fdc> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - cmp r2, #2 │ │ │ │ - ldrne r8, [pc, #64] @ 527c0 <__cxa_atexit@plt+0x46010> │ │ │ │ - ldrne r8, [pc, r8] │ │ │ │ - ldreq r8, [pc, #52] @ 527bc <__cxa_atexit@plt+0x4600c> │ │ │ │ - ldreq r8, [pc, r8] │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ + ldr r1, [pc, #80] @ 5401c <__cxa_atexit@plt+0x4786c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq r0, fp, #136, 8 @ 0x88000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 54078 <__cxa_atexit@plt+0x478c8> │ │ │ │ + ldr r2, [pc, #60] @ 54084 <__cxa_atexit@plt+0x478d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 54088 <__cxa_atexit@plt+0x478d8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r0, fp, #4, 8 @ 0x4000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 540f4 <__cxa_atexit@plt+0x47944> │ │ │ │ + ldr r2, [pc, #56] @ 54100 <__cxa_atexit@plt+0x47950> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 54104 <__cxa_atexit@plt+0x47954> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 54108 <__cxa_atexit@plt+0x47958> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - adcseq r4, ip, #16, 20 @ 0x10000 │ │ │ │ - adcseq r4, ip, #28, 20 @ 0x1c000 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq r2, ip, #92, 30 @ 0x170 │ │ │ │ + adcseq r2, ip, #20, 28 @ 0x140 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r3, r5, #8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ - and r5, r7, #3 │ │ │ │ - ldr r2, [pc, #24] @ 527f8 <__cxa_atexit@plt+0x46048> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r5, #2 │ │ │ │ - ldr r8, [pc, #16] @ 527fc <__cxa_atexit@plt+0x4604c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - moveq r8, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - adcseq r4, ip, #184, 18 @ 0x2e0000 │ │ │ │ - adcseq r4, ip, #176, 18 @ 0x2c0000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r0, fp, #132, 6 @ 0x10000002 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 52854 <__cxa_atexit@plt+0x460a4> │ │ │ │ - ldr lr, [pc, #64] @ 52864 <__cxa_atexit@plt+0x460b4> │ │ │ │ - add lr, pc, lr │ │ │ │ + bcc 5416c <__cxa_atexit@plt+0x479bc> │ │ │ │ + ldr r3, [pc, #48] @ 5417c <__cxa_atexit@plt+0x479cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r3, [r7, #20] │ │ │ │ - ldr r8, [pc, #44] @ 52868 <__cxa_atexit@plt+0x460b8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str lr, [r9, #4]! │ │ │ │ + str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r3, [r9, #20] │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r3, #24 │ │ │ │ + ldr r8, [pc, #24] @ 54180 <__cxa_atexit@plt+0x479d0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - rsbeq fp, r7, #44 @ 0x2c │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r8, r5, #8 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 528fc <__cxa_atexit@plt+0x4614c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 52908 <__cxa_atexit@plt+0x46158> │ │ │ │ - ldr lr, [pc, #124] @ 52918 <__cxa_atexit@plt+0x46168> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - add r9, r7, #12 │ │ │ │ - ldm r9, {r1, r3, r9} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #104] @ 5291c <__cxa_atexit@plt+0x4616c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #4]! │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str sl, [r2, #8] │ │ │ │ - add lr, r2, #12 │ │ │ │ - stm lr, {r1, r3, r9} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 528f0 <__cxa_atexit@plt+0x46140> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - cmp r2, #2 │ │ │ │ - ldrne r8, [pc, #64] @ 52924 <__cxa_atexit@plt+0x46174> │ │ │ │ - ldrne r8, [pc, r8] │ │ │ │ - ldreq r8, [pc, #52] @ 52920 <__cxa_atexit@plt+0x46170> │ │ │ │ - ldreq r8, [pc, r8] │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq r2, ip, #216, 28 @ 0xd80 │ │ │ │ + addseq r0, fp, #32, 6 @ 0x80000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 54248 <__cxa_atexit@plt+0x47a98> │ │ │ │ + ldr r2, [pc, #188] @ 54264 <__cxa_atexit@plt+0x47ab4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 54230 <__cxa_atexit@plt+0x47a80> │ │ │ │ + ldr r2, [pc, #160] @ 54268 <__cxa_atexit@plt+0x47ab8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5423c <__cxa_atexit@plt+0x47a8c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 54250 <__cxa_atexit@plt+0x47aa0> │ │ │ │ + ldr ip, [pc, #112] @ 5426c <__cxa_atexit@plt+0x47abc> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 54270 <__cxa_atexit@plt+0x47ac0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq r0, fp, #52, 4 @ 0x40000003 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 5430c <__cxa_atexit@plt+0x47b5c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 542ec <__cxa_atexit@plt+0x47b3c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 542f8 <__cxa_atexit@plt+0x47b48> │ │ │ │ + ldr lr, [pc, #84] @ 54310 <__cxa_atexit@plt+0x47b60> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 54314 <__cxa_atexit@plt+0x47b64> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - adcseq r4, ip, #172, 16 @ 0xac0000 │ │ │ │ - adcseq r4, ip, #184, 16 @ 0xb80000 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq r0, fp, #144, 2 @ 0x24 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 54370 <__cxa_atexit@plt+0x47bc0> │ │ │ │ + ldr r2, [pc, #60] @ 5437c <__cxa_atexit@plt+0x47bcc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 54380 <__cxa_atexit@plt+0x47bd0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r3, r5, #8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ - and r5, r7, #3 │ │ │ │ - ldr r2, [pc, #24] @ 5295c <__cxa_atexit@plt+0x461ac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r5, #2 │ │ │ │ - ldr r8, [pc, #16] @ 52960 <__cxa_atexit@plt+0x461b0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - moveq r8, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - adcseq r4, ip, #84, 16 @ 0x540000 │ │ │ │ - adcseq r4, ip, #76, 16 @ 0x4c0000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r9, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 529d4 <__cxa_atexit@plt+0x46224> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 529dc <__cxa_atexit@plt+0x4622c> │ │ │ │ - ldr lr, [pc, #88] @ 529f0 <__cxa_atexit@plt+0x46240> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #84] @ 529f4 <__cxa_atexit@plt+0x46244> │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq r0, fp, #12, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 543d4 <__cxa_atexit@plt+0x47c24> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 543dc <__cxa_atexit@plt+0x47c2c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - add sl, r7, #16 │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - ldr r8, [pc, #56] @ 529f8 <__cxa_atexit@plt+0x46248> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - add lr, r9, #16 │ │ │ │ - stm lr, {r0, r2, sl} │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r6, r9 │ │ │ │ - b 529e4 <__cxa_atexit@plt+0x46234> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 54194 <__cxa_atexit@plt+0x479e4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffed8 │ │ │ │ - adcseq r4, ip, #176, 10 @ 0x2c000000 │ │ │ │ - rsbeq sl, r7, #3088 @ 0xc10 │ │ │ │ - addseq r5, fp, #168, 4 @ 0x8000000a │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + adcseq r2, ip, #140, 22 @ 0x23000 │ │ │ │ + addseq r0, fp, #236, 2 @ 0x3b │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 52a8c <__cxa_atexit@plt+0x462dc> │ │ │ │ + bhi 54470 <__cxa_atexit@plt+0x47cc0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 52a94 <__cxa_atexit@plt+0x462e4> │ │ │ │ - ldr lr, [pc, #116] @ 52aa8 <__cxa_atexit@plt+0x462f8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #112] @ 52aac <__cxa_atexit@plt+0x462fc> │ │ │ │ + bcc 54478 <__cxa_atexit@plt+0x47cc8> │ │ │ │ + ldr r1, [pc, #116] @ 5448c <__cxa_atexit@plt+0x47cdc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #112] @ 54490 <__cxa_atexit@plt+0x47ce0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr ip, [r7, #12] │ │ │ │ - add sl, r7, #16 │ │ │ │ - ldm sl, {r1, r9, sl} │ │ │ │ - ldr r8, [r7, #28] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #80] @ 52ab0 <__cxa_atexit@plt+0x46300> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #72] @ 52ab4 <__cxa_atexit@plt+0x46304> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr lr, [pc, #92] @ 54494 <__cxa_atexit@plt+0x47ce4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #84] @ 54498 <__cxa_atexit@plt+0x47ce8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r8, [pc, #76] @ 5449c <__cxa_atexit@plt+0x47cec> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ str r2, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - add r2, r3, #16 │ │ │ │ - stm r2, {r1, r9, sl, lr} │ │ │ │ - str r0, [r3, #32] │ │ │ │ - str r3, [r3, #36] @ 0x24 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 3eb804 <__cxa_atexit@plt+0x3df054> │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub sl, r6, #6 │ │ │ │ + add r8, lr, #2 │ │ │ │ + b 3ff6f4 <__cxa_atexit@plt+0x3f2f44> │ │ │ │ mov r6, r3 │ │ │ │ - b 52a9c <__cxa_atexit@plt+0x462ec> │ │ │ │ - mov r5, #40 @ 0x28 │ │ │ │ + b 54480 <__cxa_atexit@plt+0x47cd0> │ │ │ │ + mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - adcseq r4, ip, #20, 10 @ 0x5000000 │ │ │ │ - adcseq r4, ip, #44, 14 @ 0xb00000 │ │ │ │ - adcseq r4, ip, #224, 8 @ 0xe0000000 │ │ │ │ - addseq r5, fp, #232, 2 @ 0x3a │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq r2, ip, #48, 22 @ 0xc000 │ │ │ │ + addseq r0, fp, #24, 4 @ 0x80000001 │ │ │ │ + adcseq r2, ip, #0, 24 │ │ │ │ + adcseq r2, ip, #252, 20 @ 0xfc000 │ │ │ │ + addseq r0, fp, #44, 2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ - mov sl, r4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #68 @ 0x44 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 52ba0 <__cxa_atexit@plt+0x463f0> │ │ │ │ - ldr lr, [pc, #204] @ 52bb4 <__cxa_atexit@plt+0x46404> │ │ │ │ + bcc 54510 <__cxa_atexit@plt+0x47d60> │ │ │ │ + ldr lr, [pc, #88] @ 54520 <__cxa_atexit@plt+0x47d70> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - ldr r4, [r7, #11] │ │ │ │ - str r4, [sp, #4] │ │ │ │ - ldr r9, [r7, #15] │ │ │ │ - ldr r4, [r7, #19] │ │ │ │ - str r4, [sp] │ │ │ │ - ldr r0, [r7, #23] │ │ │ │ - ldr r4, [r7, #27] │ │ │ │ - ldr r1, [r7, #31] │ │ │ │ - ldr r2, [r7, #35] @ 0x23 │ │ │ │ - str lr, [r3, #28]! │ │ │ │ - str fp, [sp, #12] │ │ │ │ - ldr fp, [pc, #144] @ 52bb8 <__cxa_atexit@plt+0x46408> │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - add fp, fp, #1 │ │ │ │ - sub lr, r6, #63 @ 0x3f │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r4, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - ldr r4, [pc, #108] @ 52bbc <__cxa_atexit@plt+0x4640c> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r4, [r3, #32] │ │ │ │ - str fp, [r3, #36] @ 0x24 │ │ │ │ - ldr r4, [pc, #96] @ 52bc0 <__cxa_atexit@plt+0x46410> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r8, [pc, #92] @ 52bc4 <__cxa_atexit@plt+0x46414> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r4, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - str r4, [r3, #-20] @ 0xffffffec │ │ │ │ - str ip, [r3, #-16] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - str r4, [r3, #-12] │ │ │ │ - str r9, [r3, #-8] │ │ │ │ - ldr r4, [sp] │ │ │ │ - str r4, [r3, #-4] │ │ │ │ - str r3, [r3, #40] @ 0x28 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - mov r4, sl │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r4, #68 @ 0x44 │ │ │ │ - ldr r0, [sl, #-8] │ │ │ │ - str r4, [sl, #828] @ 0x33c │ │ │ │ - mov r4, sl │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 54524 <__cxa_atexit@plt+0x47d74> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 54528 <__cxa_atexit@plt+0x47d78> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 53e9c <__cxa_atexit@plt+0x476ec> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - adcseq r4, ip, #100, 12 @ 0x6400000 │ │ │ │ - adcseq r4, ip, #252, 6 @ 0xf0000003 │ │ │ │ - @ instruction: 0xfffff864 │ │ │ │ - rsbeq sl, r7, #3008 @ 0xbc0 │ │ │ │ - addseq r5, fp, #220 @ 0xdc │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + adcseq r2, ip, #96, 22 @ 0x18000 │ │ │ │ + adcseq r2, ip, #92, 20 @ 0x5c000 │ │ │ │ + addseq pc, sl, #124, 30 @ 0x1f0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 52c30 <__cxa_atexit@plt+0x46480> │ │ │ │ + bhi 54594 <__cxa_atexit@plt+0x47de4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 52c3c <__cxa_atexit@plt+0x4648c> │ │ │ │ - ldr r1, [pc, #80] @ 52c4c <__cxa_atexit@plt+0x4649c> │ │ │ │ + bcc 545a0 <__cxa_atexit@plt+0x47df0> │ │ │ │ + ldr r1, [pc, #80] @ 545b0 <__cxa_atexit@plt+0x47e00> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 52c50 <__cxa_atexit@plt+0x464a0> │ │ │ │ + ldr r5, [pc, #72] @ 545b4 <__cxa_atexit@plt+0x47e04> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r5, r5, #1 │ │ │ │ - ldr r0, [pc, #56] @ 52c54 <__cxa_atexit@plt+0x464a4> │ │ │ │ + ldr r0, [pc, #56] @ 545b8 <__cxa_atexit@plt+0x47e08> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ - b 52ac8 <__cxa_atexit@plt+0x46318> │ │ │ │ + b 54194 <__cxa_atexit@plt+0x479e4> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r4, ip, #84, 6 @ 0x50000001 │ │ │ │ - adcseq r4, ip, #192, 8 @ 0xc0000000 │ │ │ │ - adcseq r4, ip, #48, 6 @ 0xc0000000 │ │ │ │ - addseq r5, fp, #72 @ 0x48 │ │ │ │ - andeq r0, r3, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #68 @ 0x44 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 52d34 <__cxa_atexit@plt+0x46584> │ │ │ │ - stm sp, {r5, sl, fp} │ │ │ │ - ldr r7, [r9, #35] @ 0x23 │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - add ip, r9, #7 │ │ │ │ - ldm ip, {r0, fp, ip} │ │ │ │ - ldr sl, [r9, #19] │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r8, [r9, #23] │ │ │ │ - ldr lr, [r9, #27] │ │ │ │ - ldr r9, [r9, #31] │ │ │ │ - mov r3, r2 │ │ │ │ - str r1, [r3, #40]! @ 0x28 │ │ │ │ - str r0, [r3, #-4] │ │ │ │ - ldr r0, [pc, #148] @ 52d4c <__cxa_atexit@plt+0x4659c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r1, r3, #36 @ 0x24 │ │ │ │ - stm r1, {r0, r7, r9, lr} │ │ │ │ - sub lr, r3, #20 │ │ │ │ - stm lr, {r8, sl, ip} │ │ │ │ - str fp, [r3, #-8] │ │ │ │ - sub r7, r6, #63 @ 0x3f │ │ │ │ - cmp r5, #10 │ │ │ │ - ble 52d24 <__cxa_atexit@plt+0x46574> │ │ │ │ - ldr r3, [pc, #112] @ 52d50 <__cxa_atexit@plt+0x465a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #108] @ 52d54 <__cxa_atexit@plt+0x465a4> │ │ │ │ + adcseq r2, ip, #240, 18 @ 0x3c0000 │ │ │ │ + adcseq r2, ip, #220, 20 @ 0xdc000 │ │ │ │ + adcseq r2, ip, #204, 18 @ 0x330000 │ │ │ │ + addseq r0, fp, #16 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5464c <__cxa_atexit@plt+0x47e9c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 54654 <__cxa_atexit@plt+0x47ea4> │ │ │ │ + ldr r1, [pc, #116] @ 54668 <__cxa_atexit@plt+0x47eb8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #112] @ 5466c <__cxa_atexit@plt+0x47ebc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + ldr lr, [pc, #92] @ 54670 <__cxa_atexit@plt+0x47ec0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #84] @ 54674 <__cxa_atexit@plt+0x47ec4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r5, [sp] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r2, #44]! @ 0x2c │ │ │ │ - ldr r3, [pc, #88] @ 52d58 <__cxa_atexit@plt+0x465a8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r7, [r2, #8] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - str r3, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r2, [r2, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [sp] │ │ │ │ + ldr r8, [pc, #76] @ 54678 <__cxa_atexit@plt+0x47ec8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub sl, r6, #6 │ │ │ │ + add r8, lr, #2 │ │ │ │ + b 3ff6f4 <__cxa_atexit@plt+0x3f2f44> │ │ │ │ mov r6, r3 │ │ │ │ - ldmib sp, {r8, fp} │ │ │ │ - b 52ac8 <__cxa_atexit@plt+0x46318> │ │ │ │ - ldr r7, [pc, #32] @ 52d5c <__cxa_atexit@plt+0x465ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #68 @ 0x44 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + b 5465c <__cxa_atexit@plt+0x47eac> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - adcseq r4, ip, #228, 6 @ 0x90000003 │ │ │ │ - adcseq r4, ip, #76, 4 @ 0xc0000004 │ │ │ │ - addseq r5, fp, #76, 2 │ │ │ │ - addseq r5, fp, #28, 2 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 52dd8 <__cxa_atexit@plt+0x46628> │ │ │ │ - ldr r3, [pc, #100] @ 52de8 <__cxa_atexit@plt+0x46638> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9, sl} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 52db8 <__cxa_atexit@plt+0x46608> │ │ │ │ - ldr r3, [pc, #84] @ 52dec <__cxa_atexit@plt+0x4663c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 52dc8 <__cxa_atexit@plt+0x46618> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - b 52c68 <__cxa_atexit@plt+0x464b8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + adcseq r2, ip, #84, 18 @ 0x150000 │ │ │ │ + addseq r0, fp, #60 @ 0x3c │ │ │ │ + adcseq r2, ip, #36, 20 @ 0x24000 │ │ │ │ + adcseq r2, ip, #32, 18 @ 0x80000 │ │ │ │ + addseq pc, sl, #80, 30 @ 0x140 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 546ec <__cxa_atexit@plt+0x47f3c> │ │ │ │ + ldr lr, [pc, #88] @ 546fc <__cxa_atexit@plt+0x47f4c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #64] @ 54700 <__cxa_atexit@plt+0x47f50> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr lr, [pc, #56] @ 54704 <__cxa_atexit@plt+0x47f54> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 53e9c <__cxa_atexit@plt+0x476ec> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + adcseq r2, ip, #132, 18 @ 0x210000 │ │ │ │ + adcseq r2, ip, #128, 16 @ 0x800000 │ │ │ │ + addseq pc, sl, #196, 28 @ 0xc40 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5477c <__cxa_atexit@plt+0x47fcc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 54788 <__cxa_atexit@plt+0x47fd8> │ │ │ │ + ldr lr, [pc, #92] @ 54798 <__cxa_atexit@plt+0x47fe8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ 5479c <__cxa_atexit@plt+0x47fec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r8, [pc, #64] @ 547a0 <__cxa_atexit@plt+0x47ff0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 52df0 <__cxa_atexit@plt+0x46640> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - addseq r5, fp, #176 @ 0xb0 │ │ │ │ - addseq r5, fp, #140 @ 0x8c │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + adcseq r2, ip, #12, 16 @ 0xc0000 │ │ │ │ + rsbeq r8, r7, #659456 @ 0xa1000 │ │ │ │ + addseq pc, sl, #4, 26 @ 0x100 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 52e34 <__cxa_atexit@plt+0x46684> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 52e28 <__cxa_atexit@plt+0x46678> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 52c68 <__cxa_atexit@plt+0x464b8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq r5, fp, #72 @ 0x48 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r9, r7 │ │ │ │ - b 52c68 <__cxa_atexit@plt+0x464b8> │ │ │ │ - addseq r5, fp, #40 @ 0x28 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 52f00 <__cxa_atexit@plt+0x46750> │ │ │ │ - ldr r3, [pc, #188] @ 52f34 <__cxa_atexit@plt+0x46784> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 52ef0 <__cxa_atexit@plt+0x46740> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #68 @ 0x44 │ │ │ │ - cmp r7, ip │ │ │ │ - bcc 52f10 <__cxa_atexit@plt+0x46760> │ │ │ │ - ldr r7, [r8, #35] @ 0x23 │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - ldr lr, [r8, #11] │ │ │ │ - ldr r9, [r8, #15] │ │ │ │ - ldr r0, [r8, #19] │ │ │ │ - ldr r3, [r8, #23] │ │ │ │ - str sl, [sp] │ │ │ │ - ldr sl, [r8, #27] │ │ │ │ - ldr r8, [r8, #31] │ │ │ │ - str r2, [r6, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 52f40 <__cxa_atexit@plt+0x46790> │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub r2, r6, #36 @ 0x24 │ │ │ │ - stm r2, {r1, r7, r8, sl} │ │ │ │ - str r3, [r6, #-20] @ 0xffffffec │ │ │ │ - sub r1, r6, #16 │ │ │ │ - stm r1, {r0, r9, lr} │ │ │ │ - sub r7, ip, #63 @ 0x3f │ │ │ │ - ldr r8, [sp] │ │ │ │ - b 52ac8 <__cxa_atexit@plt+0x46318> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 52f3c <__cxa_atexit@plt+0x4678c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 52f38 <__cxa_atexit@plt+0x46788> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #68 @ 0x44 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, ip │ │ │ │ - mov r9, r8 │ │ │ │ - mov r8, #0 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 547f4 <__cxa_atexit@plt+0x48044> │ │ │ │ + ldr r2, [pc, #56] @ 54800 <__cxa_atexit@plt+0x48050> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 54804 <__cxa_atexit@plt+0x48054> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #28] @ 54808 <__cxa_atexit@plt+0x48058> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b c5f8c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - addseq r4, fp, #112, 30 @ 0x1c0 │ │ │ │ - addseq r4, fp, #144, 30 @ 0x240 │ │ │ │ - @ instruction: 0xfffffbf4 │ │ │ │ - addseq r4, fp, #60, 30 @ 0xf0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq r2, ip, #92, 16 @ 0x5c0000 │ │ │ │ + adcseq r2, ip, #20, 14 @ 0x500000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr sl, [r7, #4] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #68 @ 0x44 │ │ │ │ - cmp r7, ip │ │ │ │ - bcc 52fd0 <__cxa_atexit@plt+0x46820> │ │ │ │ - ldr r7, [r9, #35] @ 0x23 │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - ldr r1, [r9, #7] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr lr, [r9, #11] │ │ │ │ - ldr r8, [r9, #15] │ │ │ │ - ldr r0, [r9, #19] │ │ │ │ - ldr r3, [r9, #23] │ │ │ │ - mov fp, sl │ │ │ │ - ldr sl, [r9, #27] │ │ │ │ - ldr r9, [r9, #31] │ │ │ │ - str r2, [r6, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #-4] │ │ │ │ - ldr r1, [pc, #68] @ 52ff0 <__cxa_atexit@plt+0x46840> │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq pc, sl, #132, 24 @ 0x8400 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5486c <__cxa_atexit@plt+0x480bc> │ │ │ │ + ldr r3, [pc, #48] @ 5487c <__cxa_atexit@plt+0x480cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + ldr r8, [pc, #24] @ 54880 <__cxa_atexit@plt+0x480d0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + adcseq r2, ip, #216, 14 @ 0x3600000 │ │ │ │ + addseq pc, sl, #32, 24 @ 0x2000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 54948 <__cxa_atexit@plt+0x48198> │ │ │ │ + ldr r2, [pc, #188] @ 54964 <__cxa_atexit@plt+0x481b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 54930 <__cxa_atexit@plt+0x48180> │ │ │ │ + ldr r2, [pc, #160] @ 54968 <__cxa_atexit@plt+0x481b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r1, r5 │ │ │ │ + str r2, [r1, #-12]! │ │ │ │ + str r0, [r1, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5493c <__cxa_atexit@plt+0x4818c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 54950 <__cxa_atexit@plt+0x481a0> │ │ │ │ + ldr ip, [pc, #112] @ 5496c <__cxa_atexit@plt+0x481bc> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #108] @ 54970 <__cxa_atexit@plt+0x481c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + addseq pc, sl, #52, 22 @ 0xd000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #124] @ 54a0c <__cxa_atexit@plt+0x4825c> │ │ │ │ add r1, pc, r1 │ │ │ │ - sub r2, r6, #36 @ 0x24 │ │ │ │ - stm r2, {r1, r7, r9, sl} │ │ │ │ - str r3, [r6, #-20] @ 0xffffffec │ │ │ │ - sub r1, r6, #16 │ │ │ │ - stm r1, {r0, r8, lr} │ │ │ │ - sub r7, ip, #63 @ 0x3f │ │ │ │ + str r3, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 549ec <__cxa_atexit@plt+0x4823c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 549f8 <__cxa_atexit@plt+0x48248> │ │ │ │ + ldr lr, [pc, #84] @ 54a10 <__cxa_atexit@plt+0x48260> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #80] @ 54a14 <__cxa_atexit@plt+0x48264> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + addseq pc, sl, #144, 20 @ 0x90000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 54a70 <__cxa_atexit@plt+0x482c0> │ │ │ │ + ldr r2, [pc, #60] @ 54a7c <__cxa_atexit@plt+0x482cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #56] @ 54a80 <__cxa_atexit@plt+0x482d0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 99b514 <__cxa_atexit@plt+0x98ed64> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + addseq pc, sl, #12, 20 @ 0xc000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 54894 <__cxa_atexit@plt+0x480e4> │ │ │ │ + addseq pc, sl, #244, 18 @ 0x3d0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 54b00 <__cxa_atexit@plt+0x48350> │ │ │ │ + ldr r1, [pc, #52] @ 54b10 <__cxa_atexit@plt+0x48360> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #36] @ 54b14 <__cxa_atexit@plt+0x48364> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 54894 <__cxa_atexit@plt+0x480e4> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + adcseq r2, ip, #108, 10 @ 0x1b000000 │ │ │ │ + adcseq r2, ip, #92, 8 @ 0x5c000000 │ │ │ │ + addseq pc, sl, #144, 18 @ 0x240000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 54b7c <__cxa_atexit@plt+0x483cc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 54b88 <__cxa_atexit@plt+0x483d8> │ │ │ │ + ldr r2, [pc, #76] @ 54b98 <__cxa_atexit@plt+0x483e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 54b9c <__cxa_atexit@plt+0x483ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ 54ba0 <__cxa_atexit@plt+0x483f0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + adcseq r2, ip, #252, 6 @ 0xf0000003 │ │ │ │ + rsbeq r8, r7, #16252928 @ 0xf80000 │ │ │ │ + addseq pc, sl, #36, 20 @ 0x24000 │ │ │ │ + andeq r0, r3, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 54c8c <__cxa_atexit@plt+0x484dc> │ │ │ │ + mov r3, r5 │ │ │ │ + str r8, [r3, #-12]! │ │ │ │ + str sl, [r3, #4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + and r2, r9, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 54c58 <__cxa_atexit@plt+0x484a8> │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 54c9c <__cxa_atexit@plt+0x484ec> │ │ │ │ + ldr r1, [pc, #196] @ 54cbc <__cxa_atexit@plt+0x4850c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r2, #2] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + add r9, r6, #12 │ │ │ │ + sub r1, r3, #31 │ │ │ │ + cmp r8, #10 │ │ │ │ + ble 54c64 <__cxa_atexit@plt+0x484b4> │ │ │ │ + ldr lr, [pc, #160] @ 54cc0 <__cxa_atexit@plt+0x48510> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #156] @ 54cc4 <__cxa_atexit@plt+0x48514> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r7, [pc, #148] @ 54cc8 <__cxa_atexit@plt+0x48518> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r6, #20 │ │ │ │ + stm r8, {r1, r2, r7} │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r9, [r6, #36] @ 0x24 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r5, r3 │ │ │ │ mov r8, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 52ac8 <__cxa_atexit@plt+0x46318> │ │ │ │ - ldr r7, [pc, #28] @ 52ff4 <__cxa_atexit@plt+0x46844> │ │ │ │ + b 54dc4 <__cxa_atexit@plt+0x48614> │ │ │ │ + add r3, r6, #24 │ │ │ │ + ldr r0, [pc, #100] @ 54cd4 <__cxa_atexit@plt+0x48524> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #96] @ 54cd8 <__cxa_atexit@plt+0x48528> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + ldr r7, [pc, #60] @ 54cd0 <__cxa_atexit@plt+0x48520> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #68 @ 0x44 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, ip │ │ │ │ - mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb18 │ │ │ │ - addseq r4, fp, #176, 28 @ 0xb00 │ │ │ │ - addseq r4, fp, #148, 28 @ 0x940 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r7, [pc, #40] @ 54ccc <__cxa_atexit@plt+0x4851c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffc98 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + adcseq r2, ip, #36, 8 @ 0x24000000 │ │ │ │ + adcseq r2, ip, #24, 6 @ 0x60000000 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + addseq pc, sl, #36, 20 @ 0x24000 │ │ │ │ + @ instruction: 0xfffffe34 │ │ │ │ + rsbeq r8, r7, #48234496 @ 0x2e00000 │ │ │ │ + addseq pc, sl, #204, 14 @ 0x3300000 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 54d90 <__cxa_atexit@plt+0x485e0> │ │ │ │ + ldr r1, [pc, #160] @ 54da8 <__cxa_atexit@plt+0x485f8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldmib r5, {r2, lr} │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + add r9, r3, #12 │ │ │ │ + sub r1, r6, #31 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble 54d68 <__cxa_atexit@plt+0x485b8> │ │ │ │ + ldr r0, [pc, #124] @ 54dac <__cxa_atexit@plt+0x485fc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #120] @ 54db0 <__cxa_atexit@plt+0x48600> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r7, [pc, #112] @ 54db4 <__cxa_atexit@plt+0x48604> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + str r9, [r3, #36] @ 0x24 │ │ │ │ + ldr r1, [r5, #16]! │ │ │ │ + str r0, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r1 │ │ │ │ + add r6, r3, #24 │ │ │ │ + ldr r0, [pc, #72] @ 54dbc <__cxa_atexit@plt+0x4860c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #68] @ 54dc0 <__cxa_atexit@plt+0x48610> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + ldr r3, [pc, #32] @ 54db8 <__cxa_atexit@plt+0x48608> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #36 @ 0x24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffb88 │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + adcseq r2, ip, #20, 6 @ 0x50000000 │ │ │ │ + adcseq r2, ip, #8, 4 @ 0x80000000 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0xfffffd30 │ │ │ │ + rsbeq r8, r7, #176160768 @ 0xa800000 │ │ │ │ + mov fp, r8 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 54e94 <__cxa_atexit@plt+0x486e4> │ │ │ │ + ldr r8, [pc, #208] @ 54eb4 <__cxa_atexit@plt+0x48704> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #204] @ 54eb8 <__cxa_atexit@plt+0x48708> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [r2, #3] │ │ │ │ + ldr lr, [r2, #7] │ │ │ │ + ldr r1, [r2, #11] │ │ │ │ + ldm r5, {r2, sl} │ │ │ │ + str r9, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + add r9, r6, #20 │ │ │ │ + sub r1, r3, #39 @ 0x27 │ │ │ │ + sub r0, r3, #47 @ 0x2f │ │ │ │ + cmp r2, #10 │ │ │ │ + ble 54e60 <__cxa_atexit@plt+0x486b0> │ │ │ │ + ldr r8, [pc, #148] @ 54ebc <__cxa_atexit@plt+0x4870c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #144] @ 54ec0 <__cxa_atexit@plt+0x48710> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #136] @ 54ec4 <__cxa_atexit@plt+0x48714> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add ip, r6, #28 │ │ │ │ + stm ip, {r1, sl, lr} │ │ │ │ + add lr, r6, #40 @ 0x28 │ │ │ │ + stm lr, {r0, r2, r7, r9} │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r8, [r6, #20] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + ldr r2, [pc, #96] @ 54ecc <__cxa_atexit@plt+0x4871c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #92] @ 54ed0 <__cxa_atexit@plt+0x48720> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str sl, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + str r0, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #20] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff594 <__cxa_atexit@plt+0x3f2de4> │ │ │ │ + ldr r7, [pc, #44] @ 54ec8 <__cxa_atexit@plt+0x48718> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffff3ac │ │ │ │ + @ instruction: 0xfffff0ac │ │ │ │ + @ instruction: 0xfffff8e8 │ │ │ │ + adcseq r2, ip, #28, 4 @ 0xc0000001 │ │ │ │ + adcseq r2, ip, #16, 2 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0xfffff63c │ │ │ │ + rsbeq r8, r7, #872415234 @ 0x34000002 │ │ │ │ + addseq pc, sl, #248, 12 @ 0xf800000 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 54dc4 <__cxa_atexit@plt+0x48614> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 53020 <__cxa_atexit@plt+0x46870> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 54f64 <__cxa_atexit@plt+0x487b4> │ │ │ │ + ldr r3, [pc, #100] @ 54f74 <__cxa_atexit@plt+0x487c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3eb75c <__cxa_atexit@plt+0x3defac> │ │ │ │ - addseq r4, fp, #128, 28 @ 0x800 │ │ │ │ - addseq r4, fp, #88, 28 @ 0x580 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + stmdb r5, {r3, r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 54f44 <__cxa_atexit@plt+0x48794> │ │ │ │ + ldr r3, [pc, #84] @ 54f78 <__cxa_atexit@plt+0x487c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r9, #3] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 54f54 <__cxa_atexit@plt+0x487a4> │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + b 34414 <__cxa_atexit@plt+0x27c64> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 54f7c <__cxa_atexit@plt+0x487cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + addseq pc, sl, #84, 14 @ 0x1500000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ 54fc0 <__cxa_atexit@plt+0x48810> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r5, #8] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 54fb4 <__cxa_atexit@plt+0x48804> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 34414 <__cxa_atexit@plt+0x27c64> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov sl, r7 │ │ │ │ + b 34414 <__cxa_atexit@plt+0x27c64> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - sub r7, r5, #4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 530d0 <__cxa_atexit@plt+0x46920> │ │ │ │ - ldr r3, [pc, #196] @ 53110 <__cxa_atexit@plt+0x46960> │ │ │ │ + bhi 55050 <__cxa_atexit@plt+0x488a0> │ │ │ │ + ldr r3, [pc, #100] @ 55060 <__cxa_atexit@plt+0x488b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ + stmdb r5, {r3, r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 530c0 <__cxa_atexit@plt+0x46910> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #68 @ 0x44 │ │ │ │ - cmp r7, ip │ │ │ │ - bcc 530e4 <__cxa_atexit@plt+0x46934> │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - ldr r1, [r9, #7] │ │ │ │ - ldr lr, [r9, #11] │ │ │ │ - ldr r8, [r9, #15] │ │ │ │ - ldr r3, [r9, #19] │ │ │ │ - add sl, r9, #23 │ │ │ │ - ldm sl, {r0, r7, r9, sl} │ │ │ │ - str r2, [r6, #40]! @ 0x28 │ │ │ │ - str r1, [r6, #-4] │ │ │ │ - ldr r1, [pc, #140] @ 53120 <__cxa_atexit@plt+0x46970> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #-36] @ 0xffffffdc │ │ │ │ - str sl, [r6, #-32] @ 0xffffffe0 │ │ │ │ - str r9, [r6, #-28] @ 0xffffffe4 │ │ │ │ - str r7, [r6, #-24] @ 0xffffffe8 │ │ │ │ - sub r1, r6, #20 │ │ │ │ - stm r1, {r0, r3, r8, lr} │ │ │ │ - ldr r7, [pc, #112] @ 53124 <__cxa_atexit@plt+0x46974> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - sub r7, ip, #63 @ 0x3f │ │ │ │ - b 52ac8 <__cxa_atexit@plt+0x46318> │ │ │ │ + beq 55030 <__cxa_atexit@plt+0x48880> │ │ │ │ + ldr r3, [pc, #84] @ 55064 <__cxa_atexit@plt+0x488b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r9, #3] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 55040 <__cxa_atexit@plt+0x48890> │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + b 332e4 <__cxa_atexit@plt+0x26b34> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 5311c <__cxa_atexit@plt+0x4696c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 55068 <__cxa_atexit@plt+0x488b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 53114 <__cxa_atexit@plt+0x46964> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + addseq pc, sl, #108, 12 @ 0x6c00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ 550ac <__cxa_atexit@plt+0x488fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r5, #8] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 550a0 <__cxa_atexit@plt+0x488f0> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 332e4 <__cxa_atexit@plt+0x26b34> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov sl, r7 │ │ │ │ + b 332e4 <__cxa_atexit@plt+0x26b34> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5513c <__cxa_atexit@plt+0x4898c> │ │ │ │ + ldr r3, [pc, #100] @ 5514c <__cxa_atexit@plt+0x4899c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 5511c <__cxa_atexit@plt+0x4896c> │ │ │ │ + ldr r3, [pc, #84] @ 55150 <__cxa_atexit@plt+0x489a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r9, #3] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 5512c <__cxa_atexit@plt+0x4897c> │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + b 3527c <__cxa_atexit@plt+0x28acc> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 55154 <__cxa_atexit@plt+0x489a4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #68 @ 0x44 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r6, [pc, #28] @ 53118 <__cxa_atexit@plt+0x46968> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add sl, r6, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, ip │ │ │ │ - mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - addseq r4, fp, #156, 26 @ 0x2700 │ │ │ │ - adcseq r3, ip, #4, 28 @ 0x40 │ │ │ │ - addseq r4, fp, #208, 26 @ 0x3400 │ │ │ │ - @ instruction: 0xfffffa30 │ │ │ │ - adcseq r3, ip, #76, 28 @ 0x4c0 │ │ │ │ - addseq r4, fp, #88, 26 @ 0x1600 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + addseq pc, sl, #132, 10 @ 0x21000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ 55198 <__cxa_atexit@plt+0x489e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r5, #8] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 5518c <__cxa_atexit@plt+0x489dc> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3527c <__cxa_atexit@plt+0x28acc> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov sl, r7 │ │ │ │ + b 3527c <__cxa_atexit@plt+0x28acc> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #68 @ 0x44 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 531b4 <__cxa_atexit@plt+0x46a04> │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - ldr r1, [r9, #7] │ │ │ │ - ldr lr, [r9, #11] │ │ │ │ - ldr r8, [r9, #15] │ │ │ │ - ldr ip, [r9, #19] │ │ │ │ - ldr r7, [r9, #23] │ │ │ │ - add sl, r9, #27 │ │ │ │ - ldm sl, {r0, r9, sl} │ │ │ │ - str r2, [r3, #40]! @ 0x28 │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - ldr r1, [pc, #92] @ 531dc <__cxa_atexit@plt+0x46a2c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-36] @ 0xffffffdc │ │ │ │ - str sl, [r3, #-32] @ 0xffffffe0 │ │ │ │ - str r9, [r3, #-28] @ 0xffffffe4 │ │ │ │ - sub r1, r3, #24 │ │ │ │ - stm r1, {r0, r7, ip} │ │ │ │ - str r8, [r3, #-12] │ │ │ │ - str lr, [r3, #-8] │ │ │ │ - ldr r7, [pc, #60] @ 531e0 <__cxa_atexit@plt+0x46a30> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - sub r7, r6, #63 @ 0x3f │ │ │ │ - mov r6, r3 │ │ │ │ - b 52ac8 <__cxa_atexit@plt+0x46318> │ │ │ │ - ldr r7, [pc, #40] @ 531e4 <__cxa_atexit@plt+0x46a34> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 55228 <__cxa_atexit@plt+0x48a78> │ │ │ │ + ldr r3, [pc, #100] @ 55238 <__cxa_atexit@plt+0x48a88> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 55208 <__cxa_atexit@plt+0x48a58> │ │ │ │ + ldr r3, [pc, #84] @ 5523c <__cxa_atexit@plt+0x48a8c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r9, #3] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 55218 <__cxa_atexit@plt+0x48a68> │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + b 3be40 <__cxa_atexit@plt+0x2f690> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 55240 <__cxa_atexit@plt+0x48a90> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #68 @ 0x44 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r3, [pc, #28] @ 531e8 <__cxa_atexit@plt+0x46a38> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff944 │ │ │ │ - adcseq r3, ip, #92, 26 @ 0x1700 │ │ │ │ - addseq r4, fp, #204, 24 @ 0xcc00 │ │ │ │ - adcseq r3, ip, #52, 26 @ 0xd00 │ │ │ │ - addseq r4, fp, #244, 24 @ 0xf400 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + addseq pc, sl, #156, 8 @ 0x9c000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ 55284 <__cxa_atexit@plt+0x48ad4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r5, #8] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 55278 <__cxa_atexit@plt+0x48ac8> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3be40 <__cxa_atexit@plt+0x2f690> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov sl, r7 │ │ │ │ + b 3be40 <__cxa_atexit@plt+0x2f690> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 53260 <__cxa_atexit@plt+0x46ab0> │ │ │ │ - ldr r3, [pc, #96] @ 53270 <__cxa_atexit@plt+0x46ac0> │ │ │ │ + bhi 55310 <__cxa_atexit@plt+0x48b60> │ │ │ │ + ldr r3, [pc, #96] @ 55320 <__cxa_atexit@plt+0x48b70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 53238 <__cxa_atexit@plt+0x46a88> │ │ │ │ + beq 552e8 <__cxa_atexit@plt+0x48b38> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 5324c <__cxa_atexit@plt+0x46a9c> │ │ │ │ + bne 552fc <__cxa_atexit@plt+0x48b4c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 5327c <__cxa_atexit@plt+0x46acc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #56] @ 53280 <__cxa_atexit@plt+0x46ad0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r7, [pc, #56] @ 55328 <__cxa_atexit@plt+0x48b78> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 53274 <__cxa_atexit@plt+0x46ac4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #28] @ 53278 <__cxa_atexit@plt+0x46ac8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r7, [pc, #32] @ 55324 <__cxa_atexit@plt+0x48b74> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 53284 <__cxa_atexit@plt+0x46ad4> │ │ │ │ + ldr r7, [pc, #20] @ 5532c <__cxa_atexit@plt+0x48b7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - addseq r4, fp, #132, 24 @ 0x8400 │ │ │ │ - addseq r4, fp, #124, 24 @ 0x7c00 │ │ │ │ - addseq r4, fp, #132, 24 @ 0x8400 │ │ │ │ - addseq r4, fp, #124, 24 @ 0x7c00 │ │ │ │ - addseq r4, fp, #148, 24 @ 0x9400 │ │ │ │ - addseq r4, fp, #92, 24 @ 0x5c00 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + adcseq r1, ip, #36, 26 @ 0x900 │ │ │ │ + adcseq r1, ip, #132, 24 @ 0x8400 │ │ │ │ + addseq pc, sl, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 532c0 <__cxa_atexit@plt+0x46b10> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #32] @ 532c4 <__cxa_atexit@plt+0x46b14> │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 55364 <__cxa_atexit@plt+0x48bb4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 55368 <__cxa_atexit@plt+0x48bb8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - moveq r3, r2 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r3] │ │ │ │ + addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - addseq r4, fp, #40, 24 @ 0x2800 │ │ │ │ - addseq r4, fp, #52, 24 @ 0x3400 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + adcseq r1, ip, #52, 24 @ 0x3400 │ │ │ │ + adcseq r1, ip, #224, 24 @ 0xe000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 53330 <__cxa_atexit@plt+0x46b80> │ │ │ │ - ldr r3, [pc, #88] @ 53340 <__cxa_atexit@plt+0x46b90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 5330c <__cxa_atexit@plt+0x46b5c> │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 5331c <__cxa_atexit@plt+0x46b6c> │ │ │ │ - ldr r8, [pc, #64] @ 53348 <__cxa_atexit@plt+0x46b98> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 53324 <__cxa_atexit@plt+0x46b74> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 553a4 <__cxa_atexit@plt+0x48bf4> │ │ │ │ + ldr r3, [pc, #40] @ 553bc <__cxa_atexit@plt+0x48c0c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #32] @ 53344 <__cxa_atexit@plt+0x46b94> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r7, [pc, #20] @ 5334c <__cxa_atexit@plt+0x46b9c> │ │ │ │ + ldr r7, [pc, #20] @ 553c0 <__cxa_atexit@plt+0x48c10> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - rsbeq sl, r7, #109051904 @ 0x6800000 │ │ │ │ - rsbeq sl, r7, #264241152 @ 0xfc00000 │ │ │ │ - addseq r4, fp, #204, 22 @ 0x33000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 53384 <__cxa_atexit@plt+0x46bd4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ 53388 <__cxa_atexit@plt+0x46bd8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r3, r5, #8 │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r8, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - rsbeq sl, r7, #-419430400 @ 0xe7000000 │ │ │ │ - rsbeq sl, r7, #-704643072 @ 0xd6000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + adcseq r1, ip, #196, 24 @ 0xc400 │ │ │ │ + addseq pc, sl, #40, 6 @ 0xa0000000 │ │ │ │ + addseq pc, sl, #184, 6 @ 0xe0000002 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 55424 <__cxa_atexit@plt+0x48c74> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 5541c <__cxa_atexit@plt+0x48c6c> │ │ │ │ + ldr r3, [pc, #52] @ 5542c <__cxa_atexit@plt+0x48c7c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #48] @ 55430 <__cxa_atexit@plt+0x48c80> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #44] @ 55434 <__cxa_atexit@plt+0x48c84> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 3ff71c <__cxa_atexit@plt+0x3f2f6c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq pc, sl, #100, 6 @ 0x90000001 │ │ │ │ + addseq pc, sl, #112, 6 @ 0xc0000001 │ │ │ │ + adcseq r1, ip, #240, 20 @ 0xf0000 │ │ │ │ + addseq pc, sl, #180, 6 @ 0xd0000002 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 55498 <__cxa_atexit@plt+0x48ce8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 55490 <__cxa_atexit@plt+0x48ce0> │ │ │ │ + ldr r3, [pc, #52] @ 554a0 <__cxa_atexit@plt+0x48cf0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #48] @ 554a4 <__cxa_atexit@plt+0x48cf4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #44] @ 554a8 <__cxa_atexit@plt+0x48cf8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, sl │ │ │ │ + b 3ff71c <__cxa_atexit@plt+0x3f2f6c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq pc, sl, #96, 6 @ 0x80000001 │ │ │ │ + addseq pc, sl, #108, 6 @ 0xb0000001 │ │ │ │ + adcseq r1, ip, #124, 20 @ 0x7c000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 533f4 <__cxa_atexit@plt+0x46c44> │ │ │ │ - ldr r3, [pc, #88] @ 53404 <__cxa_atexit@plt+0x46c54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 533d0 <__cxa_atexit@plt+0x46c20> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 533e0 <__cxa_atexit@plt+0x46c30> │ │ │ │ - ldr r3, [pc, #64] @ 5340c <__cxa_atexit@plt+0x46c5c> │ │ │ │ + bhi 5551c <__cxa_atexit@plt+0x48d6c> │ │ │ │ + ldr r3, [pc, #96] @ 5552c <__cxa_atexit@plt+0x48d7c> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 533e8 <__cxa_atexit@plt+0x46c38> │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq 554f4 <__cxa_atexit@plt+0x48d44> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 55508 <__cxa_atexit@plt+0x48d58> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 53408 <__cxa_atexit@plt+0x46c58> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r7, [pc, #20] @ 53410 <__cxa_atexit@plt+0x46c60> │ │ │ │ + ldr r7, [pc, #56] @ 55534 <__cxa_atexit@plt+0x48d84> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 55530 <__cxa_atexit@plt+0x48d80> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 55538 <__cxa_atexit@plt+0x48d88> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - rsbeq sl, r7, #1442840576 @ 0x56000000 │ │ │ │ - rsbeq sl, r7, #2063597568 @ 0x7b000000 │ │ │ │ - addseq r4, fp, #12, 22 @ 0x3000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 53448 <__cxa_atexit@plt+0x46c98> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #32] @ 5344c <__cxa_atexit@plt+0x46c9c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r3, r5, #8 │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r8, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - rsbeq sl, r7, #587202560 @ 0x23000000 │ │ │ │ - rsbeq sl, r7, #301989888 @ 0x12000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + adcseq r1, ip, #24, 22 @ 0x6000 │ │ │ │ + adcseq r1, ip, #120, 20 @ 0x78000 │ │ │ │ + addseq pc, sl, #244, 4 @ 0x4000000f │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 53474 <__cxa_atexit@plt+0x46cc4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3eb75c <__cxa_atexit@plt+0x3defac> │ │ │ │ - addseq r4, fp, #156, 20 @ 0x9c000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 55570 <__cxa_atexit@plt+0x48dc0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 55574 <__cxa_atexit@plt+0x48dc4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + adcseq r1, ip, #40, 20 @ 0x28000 │ │ │ │ + adcseq r1, ip, #212, 20 @ 0xd4000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 534b0 <__cxa_atexit@plt+0x46d00> │ │ │ │ - ldr r3, [pc, #40] @ 534c8 <__cxa_atexit@plt+0x46d18> │ │ │ │ + bcc 555b0 <__cxa_atexit@plt+0x48e00> │ │ │ │ + ldr r3, [pc, #40] @ 555c8 <__cxa_atexit@plt+0x48e18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #5 │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 534cc <__cxa_atexit@plt+0x46d1c> │ │ │ │ + ldr r7, [pc, #20] @ 555cc <__cxa_atexit@plt+0x48e1c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r3, ip, #64, 22 @ 0x10000 │ │ │ │ - addseq r4, fp, #120, 20 @ 0x78000 │ │ │ │ + adcseq r1, ip, #188, 20 @ 0xbc000 │ │ │ │ + addseq pc, sl, #100, 4 @ 0x40000006 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 53508 <__cxa_atexit@plt+0x46d58> │ │ │ │ - ldr r2, [pc, #32] @ 53510 <__cxa_atexit@plt+0x46d60> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 55640 <__cxa_atexit@plt+0x48e90> │ │ │ │ + ldr r3, [pc, #96] @ 55650 <__cxa_atexit@plt+0x48ea0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq 55618 <__cxa_atexit@plt+0x48e68> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 5562c <__cxa_atexit@plt+0x48e7c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ 55658 <__cxa_atexit@plt+0x48ea8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 55654 <__cxa_atexit@plt+0x48ea4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 5565c <__cxa_atexit@plt+0x48eac> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + adcseq r1, ip, #244, 18 @ 0x3d0000 │ │ │ │ + adcseq r1, ip, #84, 18 @ 0x150000 │ │ │ │ + addseq pc, sl, #232, 2 @ 0x3a │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - ldreq r7, [r5, #4] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 55694 <__cxa_atexit@plt+0x48ee4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 55698 <__cxa_atexit@plt+0x48ee8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + adcseq r1, ip, #4, 18 @ 0x10000 │ │ │ │ + adcseq r1, ip, #176, 18 @ 0x2c0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 535cc <__cxa_atexit@plt+0x46e1c> │ │ │ │ - ldr r7, [pc, #164] @ 535f4 <__cxa_atexit@plt+0x46e44> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 535bc <__cxa_atexit@plt+0x46e0c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 535dc <__cxa_atexit@plt+0x46e2c> │ │ │ │ - ldr lr, [pc, #136] @ 535fc <__cxa_atexit@plt+0x46e4c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r9, #3] │ │ │ │ - ldr r1, [r9, #7] │ │ │ │ - ldr r8, [pc, #124] @ 53600 <__cxa_atexit@plt+0x46e50> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r7, r2, #19 │ │ │ │ - ldr r9, [pc, #116] @ 53604 <__cxa_atexit@plt+0x46e54> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - sub r0, r2, #26 │ │ │ │ - ldmda r5, {r3, ip} │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r0, r1, r9, sl} │ │ │ │ - str r7, [r6, #32] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 556d4 <__cxa_atexit@plt+0x48f24> │ │ │ │ + ldr r3, [pc, #40] @ 556ec <__cxa_atexit@plt+0x48f3c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 535f8 <__cxa_atexit@plt+0x46e48> │ │ │ │ + ldr r7, [pc, #20] @ 556f0 <__cxa_atexit@plt+0x48f40> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - addseq r4, fp, #96, 18 @ 0x180000 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - adcseq r3, ip, #164, 18 @ 0x290000 │ │ │ │ - adcseq r3, ip, #72, 20 @ 0x48000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 53674 <__cxa_atexit@plt+0x46ec4> │ │ │ │ - ldr lr, [pc, #84] @ 53680 <__cxa_atexit@plt+0x46ed0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #80] @ 53684 <__cxa_atexit@plt+0x46ed4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - sub r1, r6, #19 │ │ │ │ - ldr r9, [pc, #60] @ 53688 <__cxa_atexit@plt+0x46ed8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - sub r0, r6, #26 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r0, r7, r9, sl} │ │ │ │ - str r1, [r3, #32] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffeac │ │ │ │ - adcseq r3, ip, #244, 16 @ 0xf40000 │ │ │ │ - adcseq r3, ip, #140, 18 @ 0x230000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + bx r0 │ │ │ │ + adcseq r1, ip, #156, 18 @ 0x270000 │ │ │ │ + addseq pc, sl, #88, 2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 536f0 <__cxa_atexit@plt+0x46f40> │ │ │ │ - ldr r3, [pc, #84] @ 53700 <__cxa_atexit@plt+0x46f50> │ │ │ │ + bhi 55764 <__cxa_atexit@plt+0x48fb4> │ │ │ │ + ldr r3, [pc, #96] @ 55774 <__cxa_atexit@plt+0x48fc4> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 536d0 <__cxa_atexit@plt+0x46f20> │ │ │ │ - cmp r3, #2 │ │ │ │ - cmpne r3, #3 │ │ │ │ - bne 536e0 <__cxa_atexit@plt+0x46f30> │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq 5573c <__cxa_atexit@plt+0x48f8c> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 55750 <__cxa_atexit@plt+0x48fa0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #56] @ 5577c <__cxa_atexit@plt+0x48fcc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 55778 <__cxa_atexit@plt+0x48fc8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 53704 <__cxa_atexit@plt+0x46f54> │ │ │ │ + ldr r7, [pc, #20] @ 55780 <__cxa_atexit@plt+0x48fd0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - addseq r4, fp, #64, 16 @ 0x400000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + adcseq r1, ip, #208, 16 @ 0xd00000 │ │ │ │ + adcseq r1, ip, #48, 16 @ 0x300000 │ │ │ │ + addseq pc, sl, #220 @ 0xdc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - cmpne r3, #3 │ │ │ │ - bne 53728 <__cxa_atexit@plt+0x46f78> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 557b8 <__cxa_atexit@plt+0x49008> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 557bc <__cxa_atexit@plt+0x4900c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ + adcseq r1, ip, #224, 14 @ 0x3800000 │ │ │ │ + adcseq r1, ip, #140, 16 @ 0x8c0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 557f8 <__cxa_atexit@plt+0x49048> │ │ │ │ + ldr r3, [pc, #40] @ 55810 <__cxa_atexit@plt+0x49060> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r7, [pc, #20] @ 55814 <__cxa_atexit@plt+0x49064> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + adcseq r1, ip, #124, 16 @ 0x7c0000 │ │ │ │ + addseq pc, sl, #76 @ 0x4c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 5379c <__cxa_atexit@plt+0x46fec> │ │ │ │ - ldr r3, [pc, #80] @ 537ac <__cxa_atexit@plt+0x46ffc> │ │ │ │ + bhi 55888 <__cxa_atexit@plt+0x490d8> │ │ │ │ + ldr r3, [pc, #96] @ 55898 <__cxa_atexit@plt+0x490e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 53780 <__cxa_atexit@plt+0x46fd0> │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - cmpne r3, #3 │ │ │ │ - bne 53790 <__cxa_atexit@plt+0x46fe0> │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + beq 55860 <__cxa_atexit@plt+0x490b0> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 55874 <__cxa_atexit@plt+0x490c4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #12] @ 537b0 <__cxa_atexit@plt+0x47000> │ │ │ │ + ldr r7, [pc, #56] @ 558a0 <__cxa_atexit@plt+0x490f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 5589c <__cxa_atexit@plt+0x490ec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 558a4 <__cxa_atexit@plt+0x490f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - addseq r4, fp, #152, 14 @ 0x2600000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + adcseq r1, ip, #172, 14 @ 0x2b00000 │ │ │ │ + adcseq r1, ip, #12, 14 @ 0x300000 │ │ │ │ + addseq lr, sl, #208, 30 @ 0x340 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - cmpne r3, #3 │ │ │ │ - bne 537d4 <__cxa_atexit@plt+0x47024> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ + ldr r2, [pc, #36] @ 558dc <__cxa_atexit@plt+0x4912c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 558e0 <__cxa_atexit@plt+0x49130> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5381c <__cxa_atexit@plt+0x4706c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 53824 <__cxa_atexit@plt+0x47074> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r3, ip, #68, 14 @ 0x1100000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + adcseq r1, ip, #188, 12 @ 0xbc00000 │ │ │ │ + adcseq r1, ip, #104, 14 @ 0x1a00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 538a8 <__cxa_atexit@plt+0x470f8> │ │ │ │ - ldr r3, [pc, #112] @ 538c0 <__cxa_atexit@plt+0x47110> │ │ │ │ - add r3, pc, r3 │ │ │ │ + bcc 5591c <__cxa_atexit@plt+0x4916c> │ │ │ │ + ldr r3, [pc, #40] @ 55934 <__cxa_atexit@plt+0x49184> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr lr, [pc, #100] @ 538c4 <__cxa_atexit@plt+0x47114> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str sl, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #88] @ 538c8 <__cxa_atexit@plt+0x47118> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r1, r7 │ │ │ │ - str r2, [r1, #16]! │ │ │ │ - ldr r2, [pc, #76] @ 538cc <__cxa_atexit@plt+0x4711c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r3, r7 │ │ │ │ - str r2, [r3, #28]! │ │ │ │ - str r7, [r7, #36] @ 0x24 │ │ │ │ - str lr, [r7, #40] @ 0x28 │ │ │ │ - str r8, [r7, #44] @ 0x2c │ │ │ │ - str r3, [r7, #48] @ 0x30 │ │ │ │ - str r1, [r7, #52] @ 0x34 │ │ │ │ - str r7, [r7, #24] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 538d0 <__cxa_atexit@plt+0x47120> │ │ │ │ + ldr r7, [pc, #20] @ 55938 <__cxa_atexit@plt+0x49188> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #56 @ 0x38 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - adcseq r3, ip, #80, 16 @ 0x500000 │ │ │ │ - adcseq r3, ip, #96, 14 @ 0x1800000 │ │ │ │ - adcseq r3, ip, #8, 14 @ 0x200000 │ │ │ │ - addseq r4, fp, #144, 12 @ 0x9000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 53908 <__cxa_atexit@plt+0x47158> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 53910 <__cxa_atexit@plt+0x47160> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + adcseq r1, ip, #92, 14 @ 0x1700000 │ │ │ │ + addseq lr, sl, #64, 30 @ 0x100 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 559b0 <__cxa_atexit@plt+0x49200> │ │ │ │ + ldr r3, [pc, #100] @ 559c0 <__cxa_atexit@plt+0x49210> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 55990 <__cxa_atexit@plt+0x491e0> │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r7, #12 │ │ │ │ + bne 559a0 <__cxa_atexit@plt+0x491f0> │ │ │ │ + ldr r7, [pc, #60] @ 559c4 <__cxa_atexit@plt+0x49214> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - adcseq r3, ip, #88, 12 @ 0x5800000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 53968 <__cxa_atexit@plt+0x471b8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 53974 <__cxa_atexit@plt+0x471c4> │ │ │ │ - ldr r2, [pc, #64] @ 53984 <__cxa_atexit@plt+0x471d4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - ldr r2, [pc, #48] @ 53988 <__cxa_atexit@plt+0x471d8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r5, [r8, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #36] @ 559cc <__cxa_atexit@plt+0x4921c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - adcseq r3, ip, #12, 12 @ 0xc00000 │ │ │ │ - adcseq r3, ip, #112, 12 @ 0x7000000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + ldr r7, [pc, #16] @ 559c8 <__cxa_atexit@plt+0x49218> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + adcseq r1, ip, #236, 10 @ 0x3b000000 │ │ │ │ + addseq lr, sl, #192, 28 @ 0xc00 │ │ │ │ + adcseq r1, ip, #128, 12 @ 0x8000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldr r3, [pc, #32] @ 55a08 <__cxa_atexit@plt+0x49258> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [pc, #28] @ 55a0c <__cxa_atexit@plt+0x4925c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrh r1, [r7, #-2] │ │ │ │ + add r7, r2, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + cmp r1, #12 │ │ │ │ + addeq r7, r3, #2 │ │ │ │ + bx r0 │ │ │ │ + adcseq r1, ip, #140, 10 @ 0x23000000 │ │ │ │ + adcseq r1, ip, #56, 12 @ 0x3800000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #72 @ 0x48 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 53a20 <__cxa_atexit@plt+0x47270> │ │ │ │ - ldr ip, [pc, #132] @ 53a38 <__cxa_atexit@plt+0x47288> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r2, [pc, #128] @ 53a3c <__cxa_atexit@plt+0x4728c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #124] @ 53a40 <__cxa_atexit@plt+0x47290> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + bcc 55a48 <__cxa_atexit@plt+0x49298> │ │ │ │ + ldr r3, [pc, #40] @ 55a60 <__cxa_atexit@plt+0x492b0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ - str r2, [r7, #4]! │ │ │ │ - str sl, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #104] @ 53a44 <__cxa_atexit@plt+0x47294> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r1, r7 │ │ │ │ - str r2, [r1, #16]! │ │ │ │ - ldr r2, [pc, #92] @ 53a48 <__cxa_atexit@plt+0x47298> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r3, r7 │ │ │ │ - str r2, [r3, #28]! │ │ │ │ - mov r2, r7 │ │ │ │ - str ip, [r2, #40]! @ 0x28 │ │ │ │ - add r9, r7, #48 @ 0x30 │ │ │ │ - stm r9, {r7, r8, lr} │ │ │ │ - str r2, [r7, #60] @ 0x3c │ │ │ │ - str r3, [r7, #64] @ 0x40 │ │ │ │ - str r1, [r7, #68] @ 0x44 │ │ │ │ - str r7, [r7, #36] @ 0x24 │ │ │ │ - str r7, [r7, #24] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 53a4c <__cxa_atexit@plt+0x4729c> │ │ │ │ + ldr r7, [pc, #20] @ 55a64 <__cxa_atexit@plt+0x492b4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #72 @ 0x48 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - adcseq r3, ip, #236, 12 @ 0xec00000 │ │ │ │ - adcseq r3, ip, #244, 10 @ 0x3d000000 │ │ │ │ - adcseq r3, ip, #156, 10 @ 0x27000000 │ │ │ │ - addseq r4, fp, #28, 10 @ 0x7000000 │ │ │ │ + adcseq r1, ip, #52, 12 @ 0x3400000 │ │ │ │ + addseq lr, sl, #44, 28 @ 0x2c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov sl, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #72 @ 0x48 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 53af0 <__cxa_atexit@plt+0x47340> │ │ │ │ - ldr ip, [pc, #132] @ 53b08 <__cxa_atexit@plt+0x47358> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r2, [pc, #128] @ 53b0c <__cxa_atexit@plt+0x4735c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #124] @ 53b10 <__cxa_atexit@plt+0x47360> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 55ad8 <__cxa_atexit@plt+0x49328> │ │ │ │ + ldr r3, [pc, #96] @ 55ae8 <__cxa_atexit@plt+0x49338> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 55ab0 <__cxa_atexit@plt+0x49300> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 55ac4 <__cxa_atexit@plt+0x49314> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ 55af0 <__cxa_atexit@plt+0x49340> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - ldr r2, [pc, #104] @ 53b14 <__cxa_atexit@plt+0x47364> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r1, r3 │ │ │ │ - str r2, [r1, #16]! │ │ │ │ - ldr r2, [pc, #92] @ 53b18 <__cxa_atexit@plt+0x47368> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 55aec <__cxa_atexit@plt+0x4933c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 55af4 <__cxa_atexit@plt+0x49344> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + adcseq r1, ip, #92, 10 @ 0x17000000 │ │ │ │ + adcseq r1, ip, #188, 8 @ 0xbc000000 │ │ │ │ + addseq lr, sl, #176, 26 @ 0x2c00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 55b2c <__cxa_atexit@plt+0x4937c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 55b30 <__cxa_atexit@plt+0x49380> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ - str r2, [r7, #28]! │ │ │ │ - mov r2, r3 │ │ │ │ - str ip, [r2, #40]! @ 0x28 │ │ │ │ - add r9, r3, #48 @ 0x30 │ │ │ │ - stm r9, {r3, r8, lr} │ │ │ │ - str r2, [r3, #60] @ 0x3c │ │ │ │ - str r7, [r3, #64] @ 0x40 │ │ │ │ - str r1, [r3, #68] @ 0x44 │ │ │ │ - str r3, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 53b1c <__cxa_atexit@plt+0x4736c> │ │ │ │ + adcseq r1, ip, #108, 8 @ 0x6c000000 │ │ │ │ + adcseq r1, ip, #24, 10 @ 0x6000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 55b6c <__cxa_atexit@plt+0x493bc> │ │ │ │ + ldr r3, [pc, #40] @ 55b84 <__cxa_atexit@plt+0x493d4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 55b88 <__cxa_atexit@plt+0x493d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #72 @ 0x48 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - @ instruction: 0xfffffe4c │ │ │ │ - adcseq r3, ip, #28, 12 @ 0x1c00000 │ │ │ │ - adcseq r3, ip, #36, 10 @ 0x9000000 │ │ │ │ - adcseq r3, ip, #204, 8 @ 0xcc000000 │ │ │ │ - addseq r4, fp, #76, 8 @ 0x4c000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + adcseq r1, ip, #20, 10 @ 0x5000000 │ │ │ │ + addseq lr, sl, #32, 26 @ 0x800 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 53bc0 <__cxa_atexit@plt+0x47410> │ │ │ │ - ldr r3, [pc, #168] @ 53be8 <__cxa_atexit@plt+0x47438> │ │ │ │ + bhi 55bdc <__cxa_atexit@plt+0x4942c> │ │ │ │ + ldr r3, [pc, #64] @ 55bec <__cxa_atexit@plt+0x4943c> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 53ba4 <__cxa_atexit@plt+0x473f4> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 53bb4 <__cxa_atexit@plt+0x47404> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 53bd0 <__cxa_atexit@plt+0x47420> │ │ │ │ - ldr lr, [pc, #132] @ 53bf0 <__cxa_atexit@plt+0x47440> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 55bcc <__cxa_atexit@plt+0x4941c> │ │ │ │ + ldr r7, [pc, #48] @ 55bf0 <__cxa_atexit@plt+0x49440> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r1, [r9, #2] │ │ │ │ - sub r7, r3, #15 │ │ │ │ - ldr r8, [pc, #112] @ 53bf4 <__cxa_atexit@plt+0x47444> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 53bec <__cxa_atexit@plt+0x4743c> │ │ │ │ + ldr r7, [pc, #16] @ 55bf4 <__cxa_atexit@plt+0x49444> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - addseq r4, fp, #144, 6 @ 0x40000002 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - adcseq r3, ip, #52, 10 @ 0xd000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + adcseq r1, ip, #104, 8 @ 0x68000000 │ │ │ │ + addseq lr, sl, #196, 24 @ 0xc400 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 53c58 <__cxa_atexit@plt+0x474a8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 53c60 <__cxa_atexit@plt+0x474b0> │ │ │ │ - ldr lr, [pc, #76] @ 53c70 <__cxa_atexit@plt+0x474c0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r1, r3, #15 │ │ │ │ - ldr r8, [pc, #60] @ 53c74 <__cxa_atexit@plt+0x474c4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [pc, #12] @ 55c14 <__cxa_atexit@plt+0x49464> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + adcseq r1, ip, #32, 8 @ 0x20000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 55c50 <__cxa_atexit@plt+0x494a0> │ │ │ │ + ldr r3, [pc, #40] @ 55c68 <__cxa_atexit@plt+0x494b8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - adcseq r3, ip, #128, 8 @ 0x80000000 │ │ │ │ - addseq r4, fp, #220, 4 @ 0xc000000d │ │ │ │ + ldr r7, [pc, #20] @ 55c6c <__cxa_atexit@plt+0x494bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + adcseq r1, ip, #52, 8 @ 0x34000000 │ │ │ │ + addseq lr, sl, #84, 24 @ 0x5400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 53cb4 <__cxa_atexit@plt+0x47504> │ │ │ │ - ldr r8, [pc, #36] @ 53cbc <__cxa_atexit@plt+0x4750c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ 53cc0 <__cxa_atexit@plt+0x47510> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi 55ca8 <__cxa_atexit@plt+0x494f8> │ │ │ │ + ldr r2, [pc, #36] @ 55cb0 <__cxa_atexit@plt+0x49500> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 55cb4 <__cxa_atexit@plt+0x49504> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r4, fp, #196, 4 @ 0x4000000c │ │ │ │ - adcseq r3, ip, #172, 4 @ 0xc000000a │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + addseq lr, sl, #72, 20 @ 0x48000 │ │ │ │ + adcseq r1, ip, #188, 4 @ 0xc000000b │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 53d10 <__cxa_atexit@plt+0x47560> │ │ │ │ - ldr r2, [pc, #52] @ 53d18 <__cxa_atexit@plt+0x47568> │ │ │ │ + bhi 55cf0 <__cxa_atexit@plt+0x49540> │ │ │ │ + ldr r2, [pc, #36] @ 55cf8 <__cxa_atexit@plt+0x49548> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 53d04 <__cxa_atexit@plt+0x47554> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - mov r8, #0 │ │ │ │ - b 3eb82c <__cxa_atexit@plt+0x3df07c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #32] @ 55cfc <__cxa_atexit@plt+0x4954c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #0 │ │ │ │ - b 3eb82c <__cxa_atexit@plt+0x3df07c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r3, [pc, #12] @ 53d5c <__cxa_atexit@plt+0x475ac> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3eb834 <__cxa_atexit@plt+0x3df084> │ │ │ │ - adcseq r3, ip, #56, 8 @ 0x38000000 │ │ │ │ + addseq lr, sl, #216, 22 @ 0x36000 │ │ │ │ + adcseq r1, ip, #116, 4 @ 0x40000007 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 53e08 <__cxa_atexit@plt+0x47658> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 53e10 <__cxa_atexit@plt+0x47660> │ │ │ │ - ldr lr, [pc, #144] @ 53e24 <__cxa_atexit@plt+0x47674> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #140] @ 53e28 <__cxa_atexit@plt+0x47678> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r2, r9, sl} │ │ │ │ - ldr r8, [pc, #124] @ 53e2c <__cxa_atexit@plt+0x4767c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - ldr r0, [pc, #116] @ 53e30 <__cxa_atexit@plt+0x47680> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r0, #1 │ │ │ │ - sub r0, r6, #23 │ │ │ │ - ldr r1, [pc, #104] @ 53e34 <__cxa_atexit@plt+0x47684> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr ip, [pc, #96] @ 53e38 <__cxa_atexit@plt+0x47688> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str ip, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add r1, r3, #16 │ │ │ │ - stm r1, {r8, r9, ip} │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r9, r6, #14 │ │ │ │ - sub sl, r6, #34 @ 0x22 │ │ │ │ - b 3eb83c <__cxa_atexit@plt+0x3df08c> │ │ │ │ - mov r6, r3 │ │ │ │ - b 53e18 <__cxa_atexit@plt+0x47668> │ │ │ │ - mov r5, #40 @ 0x28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 55d5c <__cxa_atexit@plt+0x495ac> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 55d68 <__cxa_atexit@plt+0x495b8> │ │ │ │ + ldr r1, [pc, #72] @ 55d78 <__cxa_atexit@plt+0x495c8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #68] @ 55d7c <__cxa_atexit@plt+0x495cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - adcseq r3, ip, #180, 2 @ 0x2d │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - adcseq r3, ip, #68, 2 │ │ │ │ - adcseq r3, ip, #252, 4 @ 0xc000000f │ │ │ │ - adcseq r3, ip, #116, 2 │ │ │ │ - addseq r4, fp, #44, 2 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq r1, ip, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 53f70 <__cxa_atexit@plt+0x477c0> │ │ │ │ - ldr lr, [pc, #304] @ 53f90 <__cxa_atexit@plt+0x477e0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - ldr r0, [r3, #16] │ │ │ │ - ldr r7, [r3, #20] │ │ │ │ - mov r2, r5 │ │ │ │ - str lr, [r2, #-24]! @ 0xffffffe8 │ │ │ │ - ldr lr, [pc, #276] @ 53f94 <__cxa_atexit@plt+0x477e4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - stmib r2, {r0, r8} │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str lr, [r2, #16] │ │ │ │ - str r3, [r2, #20] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 53f64 <__cxa_atexit@plt+0x477b4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #32 │ │ │ │ - cmp r1, r9 │ │ │ │ - bcc 53f7c <__cxa_atexit@plt+0x477cc> │ │ │ │ - ldr r8, [pc, #232] @ 53f98 <__cxa_atexit@plt+0x477e8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr sl, [pc, #228] @ 53f9c <__cxa_atexit@plt+0x477ec> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - sub r0, r9, #6 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldm lr, {r0, r8, lr} │ │ │ │ - str fp, [sp, #8] │ │ │ │ - ldr fp, [r7, #23] │ │ │ │ - str r4, [sp] │ │ │ │ - ldr r4, [r7, #27] │ │ │ │ - ldr ip, [r7, #31] │ │ │ │ - str sl, [r6, #4]! │ │ │ │ - ldr sl, [pc, #148] @ 53fa0 <__cxa_atexit@plt+0x477f0> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - add r3, sl, #1 │ │ │ │ - ldr sl, [pc, #140] @ 53fa4 <__cxa_atexit@plt+0x477f4> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str ip, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str sl, [r6, #20] │ │ │ │ - str r3, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - str r0, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - stmib r5, {r8, lr} │ │ │ │ - str fp, [r5, #12] │ │ │ │ - str r4, [r5, #16] │ │ │ │ - ldr r4, [sp] │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 55de8 <__cxa_atexit@plt+0x49638> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 55df4 <__cxa_atexit@plt+0x49644> │ │ │ │ + ldr r1, [pc, #84] @ 55e04 <__cxa_atexit@plt+0x49654> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #80] @ 55e08 <__cxa_atexit@plt+0x49658> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ mov r6, r9 │ │ │ │ - mov r8, #80 @ 0x50 │ │ │ │ - ldr r9, [sp, #16] │ │ │ │ - ldr sl, [sp, #12] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 4707c <__cxa_atexit@plt+0x3a8cc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r9 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - adcseq r3, ip, #208 @ 0xd0 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffeac │ │ │ │ - adcseq r3, ip, #148, 4 @ 0x40000009 │ │ │ │ - adcseq r3, ip, #52 @ 0x34 │ │ │ │ - addseq r3, fp, #192, 30 @ 0x300 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r9, r4 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 54080 <__cxa_atexit@plt+0x478d0> │ │ │ │ - ldr r4, [pc, #188] @ 54090 <__cxa_atexit@plt+0x478e0> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr sl, [pc, #184] @ 54094 <__cxa_atexit@plt+0x478e4> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r4, [r5, #8] │ │ │ │ - sub r0, r6, #6 │ │ │ │ - str r0, [r5, #12] │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr r4, [r7, #7] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr r4, [r7, #11] │ │ │ │ - str r4, [sp] │ │ │ │ - ldr r4, [r7, #15] │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - ldr lr, [r7, #23] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r7, #27] │ │ │ │ - ldr r8, [r7, #31] │ │ │ │ - str sl, [r3, #4]! │ │ │ │ - ldr sl, [pc, #104] @ 54098 <__cxa_atexit@plt+0x478e8> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - add sl, sl, #1 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - add r8, r3, #8 │ │ │ │ - stm r8, {r1, r2, ip} │ │ │ │ - ldr r1, [pc, #84] @ 5409c <__cxa_atexit@plt+0x478ec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str sl, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - str fp, [r5] │ │ │ │ - stmdb r5, {r0, lr} │ │ │ │ - str r4, [r5, #-12] │ │ │ │ - ldr r4, [sp] │ │ │ │ - str r4, [r5, #-16]! │ │ │ │ - mov r4, r9 │ │ │ │ - mov r8, #80 @ 0x50 │ │ │ │ - ldr r9, [sp, #12] │ │ │ │ - ldr sl, [sp, #8] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 4707c <__cxa_atexit@plt+0x3a8cc> │ │ │ │ - mov r4, #32 │ │ │ │ - str r4, [r9, #828] @ 0x33c │ │ │ │ - mov r4, r9 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - adcseq r3, ip, #112, 2 │ │ │ │ - adcseq r2, ip, #4, 30 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ - addseq r3, fp, #176, 28 @ 0xb00 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq r1, ip, #152, 2 @ 0x26 │ │ │ │ + addseq lr, sl, #152, 20 @ 0x98000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 54160 <__cxa_atexit@plt+0x479b0> │ │ │ │ - ldr r3, [pc, #164] @ 5417c <__cxa_atexit@plt+0x479cc> │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 55e8c <__cxa_atexit@plt+0x496dc> │ │ │ │ + ldr r3, [pc, #100] @ 55e94 <__cxa_atexit@plt+0x496e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ + str r2, [r7, #4] │ │ │ │ + add lr, r7, #8 │ │ │ │ + stm lr, {r1, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 55e74 <__cxa_atexit@plt+0x496c4> │ │ │ │ + ldr r3, [pc, #60] @ 55e98 <__cxa_atexit@plt+0x496e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [sl, #3] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str sl, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 54154 <__cxa_atexit@plt+0x479a4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 54168 <__cxa_atexit@plt+0x479b8> │ │ │ │ - ldr lr, [pc, #120] @ 54180 <__cxa_atexit@plt+0x479d0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldmda r5, {r0, ip} │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr r1, [pc, #96] @ 54184 <__cxa_atexit@plt+0x479d4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #88] @ 54188 <__cxa_atexit@plt+0x479d8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - add r2, r6, #16 │ │ │ │ - stm r2, {r0, r8, lr} │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ + beq 55e84 <__cxa_atexit@plt+0x496d4> │ │ │ │ + b 55ee0 <__cxa_atexit@plt+0x49730> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffd3c │ │ │ │ - adcseq r2, ip, #168, 30 @ 0x2a0 │ │ │ │ - adcseq r2, ip, #28, 28 @ 0x1c0 │ │ │ │ - addseq r3, fp, #220, 26 @ 0x3700 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + addseq lr, sl, #12, 20 @ 0xc000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 54200 <__cxa_atexit@plt+0x47a50> │ │ │ │ - ldr lr, [pc, #88] @ 5420c <__cxa_atexit@plt+0x47a5c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #60] @ 54210 <__cxa_atexit@plt+0x47a60> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #52] @ 54214 <__cxa_atexit@plt+0x47a64> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - add r2, r3, #16 │ │ │ │ - stm r2, {r0, r8, lr} │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx ip │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffc90 │ │ │ │ - adcseq r2, ip, #248, 28 @ 0xf80 │ │ │ │ - adcseq r2, ip, #108, 26 @ 0x1b00 │ │ │ │ - addseq r3, fp, #76, 26 @ 0x1300 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 54264 <__cxa_atexit@plt+0x47ab4> │ │ │ │ - ldr r2, [pc, #48] @ 54274 <__cxa_atexit@plt+0x47ac4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 54278 <__cxa_atexit@plt+0x47ac8> │ │ │ │ + ldr r3, [pc, #32] @ 55ed0 <__cxa_atexit@plt+0x49720> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 55ec8 <__cxa_atexit@plt+0x49718> │ │ │ │ + b 55ee0 <__cxa_atexit@plt+0x49730> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - rsbeq r9, r7, #118784 @ 0x1d000 │ │ │ │ - addseq r3, fp, #236, 24 @ 0xec00 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 54314 <__cxa_atexit@plt+0x47b64> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5431c <__cxa_atexit@plt+0x47b6c> │ │ │ │ - ldr r1, [pc, #144] @ 54344 <__cxa_atexit@plt+0x47b94> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r1, [pc, #136] @ 54348 <__cxa_atexit@plt+0x47b98> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #120] @ 5434c <__cxa_atexit@plt+0x47b9c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r9, {r0, r1, r7} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - add r6, r9, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 54330 <__cxa_atexit@plt+0x47b80> │ │ │ │ - ldr r7, [pc, #96] @ 54350 <__cxa_atexit@plt+0x47ba0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #92] @ 54354 <__cxa_atexit@plt+0x47ba4> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + addseq lr, sl, #212, 18 @ 0x350000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 55f60 <__cxa_atexit@plt+0x497b0> │ │ │ │ + add r1, r5, #4 │ │ │ │ + ldr r3, [pc, #184] @ 55fb0 <__cxa_atexit@plt+0x49800> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r3, [r1] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 55f6c <__cxa_atexit@plt+0x497bc> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 55f98 <__cxa_atexit@plt+0x497e8> │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + add r9, r6, #4 │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 55f7c <__cxa_atexit@plt+0x497cc> │ │ │ │ + ldr r2, [pc, #120] @ 55fb4 <__cxa_atexit@plt+0x49804> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #3] │ │ │ │ - str r7, [r9, #16]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r6, r9 │ │ │ │ - b 54324 <__cxa_atexit@plt+0x47b74> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + add r5, r5, #24 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #24 │ │ │ │ + b 202b29c <__cxa_atexit@plt+0x201eaec> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r6, r6, #12 │ │ │ │ + ldr r3, [pc, #48] @ 55fb8 <__cxa_atexit@plt+0x49808> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r1, [r6] │ │ │ │ + str r3, [r9] │ │ │ │ + add r5, r5, #24 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - adcseq r2, ip, #156, 24 @ 0x9c00 │ │ │ │ - adcseq r2, ip, #8, 28 @ 0x80 │ │ │ │ - adcseq r2, ip, #120, 24 @ 0x7800 │ │ │ │ - @ instruction: 0xfffffdd0 │ │ │ │ - rsbeq r9, r7, #1851392 @ 0x1c4000 │ │ │ │ - addseq r3, fp, #12, 24 @ 0xc00 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + @ instruction: 0xfffffcec │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 543c0 <__cxa_atexit@plt+0x47c10> │ │ │ │ - ldr r2, [pc, #76] @ 543d0 <__cxa_atexit@plt+0x47c20> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 5603c <__cxa_atexit@plt+0x4988c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + add r9, r3, #4 │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 56020 <__cxa_atexit@plt+0x49870> │ │ │ │ + ldr r2, [pc, #76] @ 5604c <__cxa_atexit@plt+0x4989c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 543d4 <__cxa_atexit@plt+0x47c24> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 543d8 <__cxa_atexit@plt+0x47c28> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #8] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r2, [r3, #4] │ │ │ │ str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ + str r7, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - adcseq r2, ip, #64, 26 @ 0x1000 │ │ │ │ - adcseq r2, ip, #168, 22 @ 0x2a000 │ │ │ │ - andeq r0, r2, sp │ │ │ │ + str r0, [r3, #24] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + add r6, r3, #12 │ │ │ │ + ldr r3, [pc, #36] @ 56050 <__cxa_atexit@plt+0x498a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r1, [r6] │ │ │ │ + str r3, [r9] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffd84 │ │ │ │ + @ instruction: 0xfffffc48 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 54454 <__cxa_atexit@plt+0x47ca4> │ │ │ │ - ldr r7, [pc, #104] @ 5446c <__cxa_atexit@plt+0x47cbc> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 56080 <__cxa_atexit@plt+0x498d0> │ │ │ │ + ldr r2, [pc, #28] @ 56090 <__cxa_atexit@plt+0x498e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + ldr r7, [pc, #12] @ 56094 <__cxa_atexit@plt+0x498e4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #100] @ 54470 <__cxa_atexit@plt+0x47cc0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r3, r2 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - cmp r8, #10 │ │ │ │ - ble 54448 <__cxa_atexit@plt+0x47c98> │ │ │ │ - ldr r3, [pc, #64] @ 54474 <__cxa_atexit@plt+0x47cc4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r2, #24] │ │ │ │ - str r7, [r2, #28] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - add r6, r3, #16 │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + addseq lr, sl, #52, 16 @ 0x340000 │ │ │ │ + addseq lr, sl, #16, 16 @ 0x100000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 560dc <__cxa_atexit@plt+0x4992c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 560e8 <__cxa_atexit@plt+0x49938> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 54478 <__cxa_atexit@plt+0x47cc8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff87c │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - addseq r3, fp, #32, 22 @ 0x8000 │ │ │ │ - addseq r3, fp, #216, 20 @ 0xd8000 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffd54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 544b8 <__cxa_atexit@plt+0x47d08> │ │ │ │ - ldr r8, [pc, #36] @ 544c0 <__cxa_atexit@plt+0x47d10> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ 544c4 <__cxa_atexit@plt+0x47d14> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi 56124 <__cxa_atexit@plt+0x49974> │ │ │ │ + ldr r2, [pc, #36] @ 5612c <__cxa_atexit@plt+0x4997c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 56130 <__cxa_atexit@plt+0x49980> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r3, fp, #192, 20 @ 0xc0000 │ │ │ │ - adcseq r2, ip, #168, 20 @ 0xa8000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + addseq lr, sl, #164, 14 @ 0x2900000 │ │ │ │ + adcseq r0, ip, #64, 28 @ 0x400 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 54514 <__cxa_atexit@plt+0x47d64> │ │ │ │ - ldr r2, [pc, #52] @ 5451c <__cxa_atexit@plt+0x47d6c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 54508 <__cxa_atexit@plt+0x47d58> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - mov r8, #0 │ │ │ │ - b 3eb82c <__cxa_atexit@plt+0x3df07c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 56194 <__cxa_atexit@plt+0x499e4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 561a0 <__cxa_atexit@plt+0x499f0> │ │ │ │ + ldr r1, [pc, #76] @ 561b0 <__cxa_atexit@plt+0x49a00> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #72] @ 561b4 <__cxa_atexit@plt+0x49a04> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #0 │ │ │ │ - b 3eb82c <__cxa_atexit@plt+0x3df07c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r3, [pc, #12] @ 54560 <__cxa_atexit@plt+0x47db0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3eb834 <__cxa_atexit@plt+0x3df084> │ │ │ │ - adcseq r2, ip, #52, 24 @ 0x3400 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq r0, ip, #228, 26 @ 0x3900 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 5460c <__cxa_atexit@plt+0x47e5c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 54614 <__cxa_atexit@plt+0x47e64> │ │ │ │ - ldr lr, [pc, #144] @ 54628 <__cxa_atexit@plt+0x47e78> │ │ │ │ + bhi 56228 <__cxa_atexit@plt+0x49a78> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 56230 <__cxa_atexit@plt+0x49a80> │ │ │ │ + ldr lr, [pc, #88] @ 56244 <__cxa_atexit@plt+0x49a94> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #140] @ 5462c <__cxa_atexit@plt+0x47e7c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r2, r9, sl} │ │ │ │ - ldr r8, [pc, #124] @ 54630 <__cxa_atexit@plt+0x47e80> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - ldr r0, [pc, #116] @ 54634 <__cxa_atexit@plt+0x47e84> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r0, #1 │ │ │ │ - sub r0, r6, #23 │ │ │ │ - ldr r1, [pc, #104] @ 54638 <__cxa_atexit@plt+0x47e88> │ │ │ │ + ldr r1, [pc, #84] @ 56248 <__cxa_atexit@plt+0x49a98> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr ip, [pc, #96] @ 5463c <__cxa_atexit@plt+0x47e8c> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str ip, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add r1, r3, #16 │ │ │ │ - stm r1, {r8, r9, ip} │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r9, r6, #14 │ │ │ │ - sub sl, r6, #34 @ 0x22 │ │ │ │ - b 3eb83c <__cxa_atexit@plt+0x3df08c> │ │ │ │ - mov r6, r3 │ │ │ │ - b 5461c <__cxa_atexit@plt+0x47e6c> │ │ │ │ - mov r5, #40 @ 0x28 │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + add sl, r7, #20 │ │ │ │ + ldm sl, {r2, r8, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r3, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + b 56238 <__cxa_atexit@plt+0x49a88> │ │ │ │ + mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - adcseq r2, ip, #176, 18 @ 0x2c0000 │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - adcseq r2, ip, #64, 18 @ 0x100000 │ │ │ │ - adcseq r2, ip, #248, 20 @ 0xf8000 │ │ │ │ - adcseq r2, ip, #112, 18 @ 0x1c0000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #24 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 546f4 <__cxa_atexit@plt+0x47f44> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 54700 <__cxa_atexit@plt+0x47f50> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #156] @ 54710 <__cxa_atexit@plt+0x47f60> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr lr, [r7, #16] │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - ldr r0, [r7, #24] │ │ │ │ - sub r1, r6, #6 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - ldr r1, [pc, #120] @ 54714 <__cxa_atexit@plt+0x47f64> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #108] @ 54718 <__cxa_atexit@plt+0x47f68> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [pc, #100] @ 5471c <__cxa_atexit@plt+0x47f6c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #92] @ 54720 <__cxa_atexit@plt+0x47f70> │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + adcseq r0, ip, #92, 26 @ 0x1700 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 56284 <__cxa_atexit@plt+0x49ad4> │ │ │ │ + ldr r2, [pc, #36] @ 5628c <__cxa_atexit@plt+0x49adc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 56290 <__cxa_atexit@plt+0x49ae0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr ip, [pc, #84] @ 54724 <__cxa_atexit@plt+0x47f74> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb764 <__cxa_atexit@plt+0x3defb4> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq r2, ip, #220, 16 @ 0xdc0000 │ │ │ │ - adcseq r2, ip, #236, 20 @ 0xec000 │ │ │ │ - adcseq r2, ip, #40, 20 @ 0x28000 │ │ │ │ - @ instruction: 0xfffffeb0 │ │ │ │ - adcseq r2, ip, #220, 20 @ 0xdc000 │ │ │ │ - adcseq r2, ip, #124, 16 @ 0x7c0000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 547d8 <__cxa_atexit@plt+0x48028> │ │ │ │ - ldr r3, [pc, #176] @ 547f4 <__cxa_atexit@plt+0x48044> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 547cc <__cxa_atexit@plt+0x4801c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 547e0 <__cxa_atexit@plt+0x48030> │ │ │ │ - ldr r0, [pc, #128] @ 547f8 <__cxa_atexit@plt+0x48048> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - ldmda r5, {r0, r1, ip} │ │ │ │ - ldr r2, [pc, #104] @ 547fc <__cxa_atexit@plt+0x4804c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r9, [pc, #96] @ 54800 <__cxa_atexit@plt+0x48050> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ - adcseq r2, ip, #56, 18 @ 0xe0000 │ │ │ │ - adcseq r2, ip, #172, 14 @ 0x2b00000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 54878 <__cxa_atexit@plt+0x480c8> │ │ │ │ - ldr lr, [pc, #92] @ 54884 <__cxa_atexit@plt+0x480d4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldmdb r5, {r0, r1} │ │ │ │ - ldr r2, [pc, #64] @ 54888 <__cxa_atexit@plt+0x480d8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #56] @ 5488c <__cxa_atexit@plt+0x480dc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - add r1, r3, #20 │ │ │ │ - stm r1, {r0, r8, lr} │ │ │ │ - str r2, [r3, #32] │ │ │ │ - str r3, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe1c │ │ │ │ - adcseq r2, ip, #132, 16 @ 0x840000 │ │ │ │ - adcseq r2, ip, #248, 12 @ 0xf800000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + addseq lr, sl, #108, 8 @ 0x6c000000 │ │ │ │ + adcseq r0, ip, #224, 24 @ 0xe000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 548e0 <__cxa_atexit@plt+0x48130> │ │ │ │ - ldr r2, [pc, #56] @ 548f0 <__cxa_atexit@plt+0x48140> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 562e4 <__cxa_atexit@plt+0x49b34> │ │ │ │ + ldr r2, [pc, #56] @ 562f0 <__cxa_atexit@plt+0x49b40> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #44] @ 548f4 <__cxa_atexit@plt+0x48144> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r3, #20 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + stmdb r3, {r1, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 562d8 <__cxa_atexit@plt+0x49b28> │ │ │ │ + mov r7, sl │ │ │ │ + b 562fc <__cxa_atexit@plt+0x49b4c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - rsbeq r9, r7, #-2080374782 @ 0x84000002 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ - mov r7, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 54994 <__cxa_atexit@plt+0x481e4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + and r6, r3, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 56348 <__cxa_atexit@plt+0x49b98> │ │ │ │ add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5499c <__cxa_atexit@plt+0x481ec> │ │ │ │ - ldr r1, [pc, #148] @ 549c4 <__cxa_atexit@plt+0x48214> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r7, {r1, r3} │ │ │ │ - ldr r1, [pc, #140] @ 549c8 <__cxa_atexit@plt+0x48218> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #124] @ 549cc <__cxa_atexit@plt+0x4821c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r9, {r0, r1, r3} │ │ │ │ - sub r8, r6, #6 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5638c <__cxa_atexit@plt+0x49bdc> │ │ │ │ + ldr r1, [pc, #116] @ 563a8 <__cxa_atexit@plt+0x49bf8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [r3, #2] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ add r6, r9, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 549b4 <__cxa_atexit@plt+0x48204> │ │ │ │ - ldr r2, [pc, #100] @ 549d0 <__cxa_atexit@plt+0x48220> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #88] @ 549d4 <__cxa_atexit@plt+0x48224> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r9, #16]! │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 56394 <__cxa_atexit@plt+0x49be4> │ │ │ │ + ldr lr, [pc, #72] @ 563a4 <__cxa_atexit@plt+0x49bf4> │ │ │ │ + add lr, pc, lr │ │ │ │ + add sl, r3, #3 │ │ │ │ + ldm sl, {r0, r1, sl} │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str lr, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r6, r9 │ │ │ │ - b 549a4 <__cxa_atexit@plt+0x481f4> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r7 │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r7, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + str r3, [r9, #24] │ │ │ │ + str r1, [r9, #28] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r7, #12 │ │ │ │ + b 56398 <__cxa_atexit@plt+0x49be8> │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - adcseq r2, ip, #32, 12 @ 0x2000000 │ │ │ │ - adcseq r2, ip, #140, 14 @ 0x2300000 │ │ │ │ - adcseq r2, ip, #252, 10 @ 0x3f000000 │ │ │ │ - @ instruction: 0xfffffdc0 │ │ │ │ - rsbeq r9, r7, #-805306354 @ 0xd000000e │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 54a3c <__cxa_atexit@plt+0x4828c> │ │ │ │ - ldr r2, [pc, #76] @ 54a4c <__cxa_atexit@plt+0x4829c> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 563d8 <__cxa_atexit@plt+0x49c28> │ │ │ │ + ldr r2, [pc, #28] @ 563e8 <__cxa_atexit@plt+0x49c38> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 54a50 <__cxa_atexit@plt+0x482a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 54a54 <__cxa_atexit@plt+0x482a4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ - adcseq r2, ip, #196, 12 @ 0xc400000 │ │ │ │ - adcseq r2, ip, #44, 10 @ 0xb000000 │ │ │ │ - addseq r3, fp, #248, 8 @ 0xf8000000 │ │ │ │ - andeq r0, r3, r5, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 54ad8 <__cxa_atexit@plt+0x48328> │ │ │ │ - ldr r7, [pc, #108] @ 54af0 <__cxa_atexit@plt+0x48340> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #104] @ 54af4 <__cxa_atexit@plt+0x48344> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r3, r2 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - cmp r9, #10 │ │ │ │ - ble 54acc <__cxa_atexit@plt+0x4831c> │ │ │ │ - ldr r3, [pc, #64] @ 54af8 <__cxa_atexit@plt+0x48348> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r2, #28] │ │ │ │ - str r7, [r2, #32] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - add r6, r3, #20 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 54afc <__cxa_atexit@plt+0x4834c> │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + ldr r7, [pc, #12] @ 563ec <__cxa_atexit@plt+0x49c3c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffa00 │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - addseq r3, fp, #172, 8 @ 0xac000000 │ │ │ │ - addseq r3, fp, #128, 8 @ 0x80000000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 54bb8 <__cxa_atexit@plt+0x48408> │ │ │ │ - ldr r3, [pc, #192] @ 54be4 <__cxa_atexit@plt+0x48434> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 54b9c <__cxa_atexit@plt+0x483ec> │ │ │ │ - ldmdb r5, {r8, sl} │ │ │ │ - ldr r9, [r9, #3] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 54bc8 <__cxa_atexit@plt+0x48418> │ │ │ │ - ldr r7, [pc, #152] @ 54be8 <__cxa_atexit@plt+0x48438> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #148] @ 54bec <__cxa_atexit@plt+0x4843c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r2, r6 │ │ │ │ - str r7, [r2, #4]! │ │ │ │ - str sl, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - str r2, [r2, #20] │ │ │ │ - sub r7, r3, #15 │ │ │ │ - cmp r9, #10 │ │ │ │ - ble 54bac <__cxa_atexit@plt+0x483fc> │ │ │ │ - ldr r2, [pc, #108] @ 54bf0 <__cxa_atexit@plt+0x48440> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + addseq lr, sl, #236, 8 @ 0xec000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 56430 <__cxa_atexit@plt+0x49c80> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 5643c <__cxa_atexit@plt+0x49c8c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - add r6, r2, #20 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 54bf8 <__cxa_atexit@plt+0x48448> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 54bf4 <__cxa_atexit@plt+0x48444> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #32 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0xfffff934 │ │ │ │ - @ instruction: 0xfffffd40 │ │ │ │ - @ instruction: 0xfffffe5c │ │ │ │ - addseq r3, fp, #188, 6 @ 0xf0000002 │ │ │ │ - addseq r3, fp, #212, 6 @ 0x50000003 │ │ │ │ - addseq r3, fp, #136, 6 @ 0x20000002 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldmib r6, {r8, sl} │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #32 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 54c88 <__cxa_atexit@plt+0x484d8> │ │ │ │ - ldr r7, [pc, #108] @ 54ca0 <__cxa_atexit@plt+0x484f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #104] @ 54ca4 <__cxa_atexit@plt+0x484f4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r3, r2 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - cmp r9, #10 │ │ │ │ - ble 54c7c <__cxa_atexit@plt+0x484cc> │ │ │ │ - ldr r3, [pc, #64] @ 54ca8 <__cxa_atexit@plt+0x484f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r2, #28] │ │ │ │ - str r7, [r2, #32] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - add r6, r3, #20 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 54cac <__cxa_atexit@plt+0x484fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #32 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff850 │ │ │ │ - @ instruction: 0xfffffc5c │ │ │ │ - @ instruction: 0xfffffd78 │ │ │ │ - addseq r3, fp, #252, 4 @ 0xc000000f │ │ │ │ - addseq r3, fp, #208, 4 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 54d14 <__cxa_atexit@plt+0x48564> │ │ │ │ - ldr r7, [pc, #76] @ 54d30 <__cxa_atexit@plt+0x48580> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #72] @ 54d34 <__cxa_atexit@plt+0x48584> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 56490 <__cxa_atexit@plt+0x49ce0> │ │ │ │ + ldr r2, [pc, #56] @ 5649c <__cxa_atexit@plt+0x49cec> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - add r3, r3, #20 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 56480 <__cxa_atexit@plt+0x49cd0> │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + mov r9, #0 │ │ │ │ + b 2b948 <__cxa_atexit@plt+0x1f198> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 54d38 <__cxa_atexit@plt+0x48588> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, #0 │ │ │ │ + mov r8, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff7a0 │ │ │ │ - @ instruction: 0xfffffbac │ │ │ │ - addseq r3, fp, #112, 4 │ │ │ │ - addseq r3, fp, #68, 4 @ 0x40000004 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, #0 │ │ │ │ + mov sl, r7 │ │ │ │ + b 2b948 <__cxa_atexit@plt+0x1f198> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 54d74 <__cxa_atexit@plt+0x485c4> │ │ │ │ - ldr r2, [pc, #36] @ 54d8c <__cxa_atexit@plt+0x485dc> │ │ │ │ + bcc 564f0 <__cxa_atexit@plt+0x49d40> │ │ │ │ + ldr r2, [pc, #36] @ 56508 <__cxa_atexit@plt+0x49d58> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 3eb75c <__cxa_atexit@plt+0x3defac> │ │ │ │ - ldr r7, [pc, #20] @ 54d90 <__cxa_atexit@plt+0x485e0> │ │ │ │ + b 3ff6f4 <__cxa_atexit@plt+0x3f2f44> │ │ │ │ + ldr r7, [pc, #20] @ 5650c <__cxa_atexit@plt+0x49d5c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - addseq r3, fp, #32, 4 │ │ │ │ - addseq r3, fp, #236, 2 @ 0x3b │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + addseq lr, sl, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 54e10 <__cxa_atexit@plt+0x48660> │ │ │ │ - ldr r7, [pc, #136] @ 54e48 <__cxa_atexit@plt+0x48698> │ │ │ │ + bhi 56578 <__cxa_atexit@plt+0x49dc8> │ │ │ │ + ldr r7, [pc, #88] @ 56590 <__cxa_atexit@plt+0x49de0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 5656c <__cxa_atexit@plt+0x49dbc> │ │ │ │ + ldr r7, [pc, #72] @ 56594 <__cxa_atexit@plt+0x49de4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + ldr r7, [pc, #64] @ 56598 <__cxa_atexit@plt+0x49de8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #128] @ 54e4c <__cxa_atexit@plt+0x4869c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 54e28 <__cxa_atexit@plt+0x48678> │ │ │ │ - ldr r7, [pc, #112] @ 54e58 <__cxa_atexit@plt+0x486a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 54e5c <__cxa_atexit@plt+0x486ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - str sl, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - add r6, r6, #20 │ │ │ │ - sub r7, r3, #15 │ │ │ │ - b 3eb80c <__cxa_atexit@plt+0x3df05c> │ │ │ │ - ldr r7, [pc, #60] @ 54e54 <__cxa_atexit@plt+0x486a4> │ │ │ │ + ldr r8, [r3, #-4] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + mov r9, #0 │ │ │ │ + b 2b948 <__cxa_atexit@plt+0x1f198> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 5659c <__cxa_atexit@plt+0x49dec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 54e50 <__cxa_atexit@plt+0x486a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + adcseq r0, ip, #236, 18 @ 0x3b0000 │ │ │ │ + adcseq r0, ip, #168, 18 @ 0x2a0000 │ │ │ │ + addseq lr, sl, #92, 6 @ 0x70000001 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 565d4 <__cxa_atexit@plt+0x49e24> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #28] @ 565d8 <__cxa_atexit@plt+0x49e28> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ mov r9, #0 │ │ │ │ - bx r0 │ │ │ │ - adcseq r2, ip, #64, 2 │ │ │ │ - adcseq r2, ip, #108, 2 │ │ │ │ - addseq r3, fp, #92, 2 │ │ │ │ - addseq r3, fp, #140, 2 @ 0x23 │ │ │ │ - @ instruction: 0xfffff69c │ │ │ │ - @ instruction: 0xfffffaa8 │ │ │ │ - addseq r3, fp, #48, 2 │ │ │ │ + mov sl, r7 │ │ │ │ + b 2b948 <__cxa_atexit@plt+0x1f198> │ │ │ │ + adcseq r0, ip, #136, 18 @ 0x220000 │ │ │ │ + adcseq r0, ip, #68, 18 @ 0x110000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 54ea4 <__cxa_atexit@plt+0x486f4> │ │ │ │ - ldr r2, [pc, #36] @ 54ebc <__cxa_atexit@plt+0x4870c> │ │ │ │ + bcc 5661c <__cxa_atexit@plt+0x49e6c> │ │ │ │ + ldr r2, [pc, #36] @ 56634 <__cxa_atexit@plt+0x49e84> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 3eb75c <__cxa_atexit@plt+0x3defac> │ │ │ │ - ldr r7, [pc, #20] @ 54ec0 <__cxa_atexit@plt+0x48710> │ │ │ │ + b 3ff6f4 <__cxa_atexit@plt+0x3f2f44> │ │ │ │ + ldr r7, [pc, #20] @ 56638 <__cxa_atexit@plt+0x49e88> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - addseq r3, fp, #240 @ 0xf0 │ │ │ │ - addseq r3, fp, #212 @ 0xd4 │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + addseq lr, sl, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ - mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 54f44 <__cxa_atexit@plt+0x48794> │ │ │ │ - ldr r7, [pc, #136] @ 54f7c <__cxa_atexit@plt+0x487cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #128] @ 54f80 <__cxa_atexit@plt+0x487d0> │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 566a4 <__cxa_atexit@plt+0x49ef4> │ │ │ │ + ldr r3, [pc, #84] @ 566b8 <__cxa_atexit@plt+0x49f08> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 56694 <__cxa_atexit@plt+0x49ee4> │ │ │ │ + ldr r3, [pc, #68] @ 566bc <__cxa_atexit@plt+0x49f0c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r2, [pc, #60] @ 566c0 <__cxa_atexit@plt+0x49f10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 54f5c <__cxa_atexit@plt+0x487ac> │ │ │ │ - ldr r7, [pc, #112] @ 54f8c <__cxa_atexit@plt+0x487dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 54f90 <__cxa_atexit@plt+0x487e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - str sl, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - add r6, r6, #20 │ │ │ │ - sub r7, r3, #15 │ │ │ │ - b 3eb80c <__cxa_atexit@plt+0x3df05c> │ │ │ │ - ldr r7, [pc, #60] @ 54f88 <__cxa_atexit@plt+0x487d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, sl │ │ │ │ + stmdb r5, {r2, r3} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 2b948 <__cxa_atexit@plt+0x1f198> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 54f84 <__cxa_atexit@plt+0x487d4> │ │ │ │ + ldr r7, [pc, #24] @ 566c4 <__cxa_atexit@plt+0x49f14> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r9, #0 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - adcseq r2, ip, #12 │ │ │ │ - adcseq r2, ip, #56 @ 0x38 │ │ │ │ - addseq r3, fp, #40 @ 0x28 │ │ │ │ - addseq r3, fp, #88 @ 0x58 │ │ │ │ - @ instruction: 0xfffff568 │ │ │ │ - @ instruction: 0xfffff974 │ │ │ │ - addseq r2, fp, #244, 30 @ 0x3d0 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + adcseq r0, ip, #136, 16 @ 0x880000 │ │ │ │ + adcseq r0, ip, #180, 16 @ 0xb40000 │ │ │ │ + addseq lr, sl, #48, 4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b 54b10 <__cxa_atexit@plt+0x48360> │ │ │ │ + b 2bbd0 <__cxa_atexit@plt+0x1f420> │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 5502c <__cxa_atexit@plt+0x4887c> │ │ │ │ - ldr sl, [pc, #104] @ 55044 <__cxa_atexit@plt+0x48894> │ │ │ │ + bcc 5675c <__cxa_atexit@plt+0x49fac> │ │ │ │ + ldr sl, [pc, #104] @ 56774 <__cxa_atexit@plt+0x49fc4> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r2, [pc, #100] @ 55048 <__cxa_atexit@plt+0x48898> │ │ │ │ + ldr r2, [pc, #100] @ 56778 <__cxa_atexit@plt+0x49fc8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #96] @ 5504c <__cxa_atexit@plt+0x4889c> │ │ │ │ + ldr r9, [pc, #96] @ 5677c <__cxa_atexit@plt+0x49fcc> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #92] @ 55050 <__cxa_atexit@plt+0x488a0> │ │ │ │ + ldr lr, [pc, #92] @ 56780 <__cxa_atexit@plt+0x49fd0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5] │ │ │ │ sub r1, r6, #34 @ 0x22 │ │ │ │ sub r3, r6, #27 │ │ │ │ str r3, [r7, #36] @ 0x24 │ │ │ │ str r1, [r7, #40] @ 0x28 │ │ │ │ sub r1, r6, #18 │ │ │ │ @@ -74267,1264 +75751,594 @@ │ │ │ │ str r8, [r7, #16] │ │ │ │ str r9, [r7, #20] │ │ │ │ str r8, [r7, #24] │ │ │ │ str lr, [r7, #28] │ │ │ │ str r1, [r7, #32] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 55054 <__cxa_atexit@plt+0x488a4> │ │ │ │ + ldr r7, [pc, #32] @ 56784 <__cxa_atexit@plt+0x49fd4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - adcseq r2, ip, #232 @ 0xe8 │ │ │ │ - addseq r2, fp, #120, 30 @ 0x1e0 │ │ │ │ + adcseq r0, ip, #48, 18 @ 0xc0000 │ │ │ │ + addseq lr, sl, #124, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [pc, #4] @ 55074 <__cxa_atexit@plt+0x488c4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - rsbeq r8, r7, #46399488 @ 0x2c40000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 550e0 <__cxa_atexit@plt+0x48930> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 550ec <__cxa_atexit@plt+0x4893c> │ │ │ │ - ldr r8, [pc, #84] @ 550fc <__cxa_atexit@plt+0x4894c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #80] @ 55100 <__cxa_atexit@plt+0x48950> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 55104 <__cxa_atexit@plt+0x48954> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [pc, #60] @ 55108 <__cxa_atexit@plt+0x48958> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r5} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsbeq r8, r7, #31719424 @ 0x1e40000 │ │ │ │ - adcseq r1, ip, #160, 28 @ 0xa00 │ │ │ │ - adcseq r2, ip, #12 │ │ │ │ - adcseq r1, ip, #128, 28 @ 0x800 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 551bc <__cxa_atexit@plt+0x48a0c> │ │ │ │ - ldr r7, [pc, #184] @ 551e4 <__cxa_atexit@plt+0x48a34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, sl} │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 567d8 <__cxa_atexit@plt+0x4a028> │ │ │ │ + ldr r3, [pc, #64] @ 567e8 <__cxa_atexit@plt+0x4a038> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 55198 <__cxa_atexit@plt+0x489e8> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 551cc <__cxa_atexit@plt+0x48a1c> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - cmp r7, #10 │ │ │ │ - ble 551a8 <__cxa_atexit@plt+0x489f8> │ │ │ │ - ldr r7, [pc, #136] @ 551e8 <__cxa_atexit@plt+0x48a38> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #132] @ 551ec <__cxa_atexit@plt+0x48a3c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #116] @ 551f0 <__cxa_atexit@plt+0x48a40> │ │ │ │ + beq 567c8 <__cxa_atexit@plt+0x4a018> │ │ │ │ + ldr r7, [pc, #48] @ 567ec <__cxa_atexit@plt+0x4a03c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #72] @ 551f8 <__cxa_atexit@plt+0x48a48> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r7, [pc, #48] @ 551f4 <__cxa_atexit@plt+0x48a44> │ │ │ │ + ldr r7, [pc, #16] @ 567f0 <__cxa_atexit@plt+0x4a040> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - adcseq r1, ip, #100, 30 @ 0x190 │ │ │ │ - adcseq r1, ip, #208, 26 @ 0x3400 │ │ │ │ - addseq r2, fp, #20, 28 @ 0x140 │ │ │ │ - rsbeq r8, r7, #118489088 @ 0x7100000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + adcseq r0, ip, #108, 16 @ 0x6c0000 │ │ │ │ + addseq lr, sl, #4, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 55278 <__cxa_atexit@plt+0x48ac8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - cmp r2, #10 │ │ │ │ - ble 55264 <__cxa_atexit@plt+0x48ab4> │ │ │ │ - ldr r7, [pc, #84] @ 55284 <__cxa_atexit@plt+0x48ad4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #80] @ 55288 <__cxa_atexit@plt+0x48ad8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r7, [pc, #64] @ 5528c <__cxa_atexit@plt+0x48adc> │ │ │ │ + ldr r7, [pc, #12] @ 56810 <__cxa_atexit@plt+0x4a060> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #36] @ 55290 <__cxa_atexit@plt+0x48ae0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe4c │ │ │ │ - adcseq r1, ip, #148, 28 @ 0x940 │ │ │ │ - adcseq r1, ip, #0, 26 │ │ │ │ - rsbeq r8, r7, #759169024 @ 0x2d400000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r8, [pc, #4] @ 552ac <__cxa_atexit@plt+0x48afc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - rsbeq r8, r7, #507510784 @ 0x1e400000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + adcseq r0, ip, #36, 16 @ 0x240000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 552d4 <__cxa_atexit@plt+0x48b24> │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 56864 <__cxa_atexit@plt+0x4a0b4> │ │ │ │ + ldr r3, [pc, #64] @ 56874 <__cxa_atexit@plt+0x4a0c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3eb75c <__cxa_atexit@plt+0x3defac> │ │ │ │ - addseq r2, fp, #16, 26 @ 0x400 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 55340 <__cxa_atexit@plt+0x48b90> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 5534c <__cxa_atexit@plt+0x48b9c> │ │ │ │ - ldr r8, [pc, #84] @ 5535c <__cxa_atexit@plt+0x48bac> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #80] @ 55360 <__cxa_atexit@plt+0x48bb0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #72] @ 55364 <__cxa_atexit@plt+0x48bb4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [pc, #60] @ 55368 <__cxa_atexit@plt+0x48bb8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r5} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 56854 <__cxa_atexit@plt+0x4a0a4> │ │ │ │ + ldr r7, [pc, #48] @ 56878 <__cxa_atexit@plt+0x4a0c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - rsbeq r8, r7, #104857600 @ 0x6400000 │ │ │ │ - adcseq r1, ip, #64, 24 @ 0x4000 │ │ │ │ - adcseq r1, ip, #172, 26 @ 0x2b00 │ │ │ │ - adcseq r1, ip, #32, 24 @ 0x2000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 553cc <__cxa_atexit@plt+0x48c1c> │ │ │ │ - ldr r1, [pc, #80] @ 553e4 <__cxa_atexit@plt+0x48c34> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #76] @ 553e8 <__cxa_atexit@plt+0x48c38> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #68] @ 553ec <__cxa_atexit@plt+0x48c3c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #60] @ 553f0 <__cxa_atexit@plt+0x48c40> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - sub r9, r6, #6 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r7, [pc, #32] @ 553f4 <__cxa_atexit@plt+0x48c44> │ │ │ │ + ldr r7, [pc, #16] @ 5687c <__cxa_atexit@plt+0x4a0cc> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - rsbeq r8, r7, #169869312 @ 0xa200000 │ │ │ │ - adcseq r1, ip, #36, 26 @ 0x900 │ │ │ │ - adcseq r1, ip, #152, 22 @ 0x26000 │ │ │ │ - addseq r2, fp, #16, 24 @ 0x1000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 55470 <__cxa_atexit@plt+0x48cc0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 55478 <__cxa_atexit@plt+0x48cc8> │ │ │ │ - ldr r8, [pc, #96] @ 5548c <__cxa_atexit@plt+0x48cdc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #92] @ 55490 <__cxa_atexit@plt+0x48ce0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - sub r2, r6, #18 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [pc, #76] @ 55494 <__cxa_atexit@plt+0x48ce4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, #68] @ 55498 <__cxa_atexit@plt+0x48ce8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add r9, r3, #8 │ │ │ │ - stm r9, {r0, r1, lr} │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r6, r3 │ │ │ │ - b 55480 <__cxa_atexit@plt+0x48cd0> │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - rsbeq r8, r7, #-738197501 @ 0xd4000003 │ │ │ │ - adcseq r1, ip, #28, 22 @ 0x7000 │ │ │ │ - adcseq r1, ip, #128, 24 @ 0x8000 │ │ │ │ - adcseq r1, ip, #248, 20 @ 0xf8000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 55514 <__cxa_atexit@plt+0x48d64> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 55520 <__cxa_atexit@plt+0x48d70> │ │ │ │ - ldr r1, [pc, #100] @ 55530 <__cxa_atexit@plt+0x48d80> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #96] @ 55534 <__cxa_atexit@plt+0x48d84> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [pc, #92] @ 55538 <__cxa_atexit@plt+0x48d88> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 5553c <__cxa_atexit@plt+0x48d8c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #68] @ 55540 <__cxa_atexit@plt+0x48d90> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r5, [r3, #8] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - sub r9, r6, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + adcseq r0, ip, #224, 14 @ 0x3800000 │ │ │ │ + addseq lr, sl, #124 @ 0x7c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 5689c <__cxa_atexit@plt+0x4a0ec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - rsbeq r8, r7, #444596224 @ 0x1a800000 │ │ │ │ - adcseq r1, ip, #116, 20 @ 0x74000 │ │ │ │ - adcseq r1, ip, #220, 22 @ 0x37000 │ │ │ │ - adcseq r1, ip, #80, 20 @ 0x50000 │ │ │ │ + adcseq r0, ip, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 555a0 <__cxa_atexit@plt+0x48df0> │ │ │ │ - ldr r3, [pc, #76] @ 555b8 <__cxa_atexit@plt+0x48e08> │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 568f0 <__cxa_atexit@plt+0x4a140> │ │ │ │ + ldr r3, [pc, #64] @ 56900 <__cxa_atexit@plt+0x4a150> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #72] @ 555bc <__cxa_atexit@plt+0x48e0c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 568e0 <__cxa_atexit@plt+0x4a130> │ │ │ │ + ldr r7, [pc, #48] @ 56904 <__cxa_atexit@plt+0x4a154> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r3, [pc, #56] @ 555c0 <__cxa_atexit@plt+0x48e10> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r3, [r7, #12] │ │ │ │ - str r2, [r7, #16] │ │ │ │ - str r7, [r7, #20] │ │ │ │ - sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 555c4 <__cxa_atexit@plt+0x48e14> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 56908 <__cxa_atexit@plt+0x4a158> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - adcseq r1, ip, #88, 22 @ 0x16000 │ │ │ │ - adcseq r1, ip, #196, 18 @ 0x310000 │ │ │ │ - addseq r2, fp, #64, 20 @ 0x40000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 55618 <__cxa_atexit@plt+0x48e68> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #52] @ 55620 <__cxa_atexit@plt+0x48e70> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #48] @ 55624 <__cxa_atexit@plt+0x48e74> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #217 @ 0xd9 │ │ │ │ - ldr r1, [pc, #40] @ 55628 <__cxa_atexit@plt+0x48e78> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r1, r5, #16 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb764 <__cxa_atexit@plt+0x3defb4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + adcseq r0, ip, #84, 14 @ 0x1500000 │ │ │ │ + addseq sp, sl, #244, 30 @ 0x3d0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 56928 <__cxa_atexit@plt+0x4a178> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - adcseq r1, ip, #100, 18 @ 0x190000 │ │ │ │ - adcseq r1, ip, #96, 18 @ 0x180000 │ │ │ │ - adcseq r1, ip, #152, 18 @ 0x260000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + adcseq r0, ip, #12, 14 @ 0x300000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 55688 <__cxa_atexit@plt+0x48ed8> │ │ │ │ - ldr r2, [pc, #48] @ 55698 <__cxa_atexit@plt+0x48ee8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 5569c <__cxa_atexit@plt+0x48eec> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5697c <__cxa_atexit@plt+0x4a1cc> │ │ │ │ + ldr r3, [pc, #64] @ 5698c <__cxa_atexit@plt+0x4a1dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5696c <__cxa_atexit@plt+0x4a1bc> │ │ │ │ + ldr r7, [pc, #48] @ 56990 <__cxa_atexit@plt+0x4a1e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - rsbeq r8, r7, #188, 6 @ 0xf0000002 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 556e8 <__cxa_atexit@plt+0x48f38> │ │ │ │ - ldr r1, [pc, #52] @ 556f8 <__cxa_atexit@plt+0x48f48> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 556fc <__cxa_atexit@plt+0x48f4c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r1, r7} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - adcseq r1, ip, #4, 20 @ 0x4000 │ │ │ │ - adcseq r1, ip, #116, 16 @ 0x740000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 55760 <__cxa_atexit@plt+0x48fb0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5576c <__cxa_atexit@plt+0x48fbc> │ │ │ │ - ldr r2, [pc, #76] @ 5577c <__cxa_atexit@plt+0x48fcc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 55780 <__cxa_atexit@plt+0x48fd0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 55784 <__cxa_atexit@plt+0x48fd4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #16] @ 56994 <__cxa_atexit@plt+0x4a1e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + adcseq r0, ip, #200, 12 @ 0xc800000 │ │ │ │ + addseq sp, sl, #108, 30 @ 0x1b0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 569b4 <__cxa_atexit@plt+0x4a204> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - adcseq r1, ip, #24, 16 @ 0x180000 │ │ │ │ - rsbeq r8, r7, #224, 4 │ │ │ │ + adcseq r0, ip, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 557ec <__cxa_atexit@plt+0x4903c> │ │ │ │ - ldr r2, [pc, #76] @ 557fc <__cxa_atexit@plt+0x4904c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 55800 <__cxa_atexit@plt+0x49050> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 56a08 <__cxa_atexit@plt+0x4a258> │ │ │ │ + ldr r3, [pc, #64] @ 56a18 <__cxa_atexit@plt+0x4a268> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 569f8 <__cxa_atexit@plt+0x4a248> │ │ │ │ + ldr r7, [pc, #48] @ 56a1c <__cxa_atexit@plt+0x4a26c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 55804 <__cxa_atexit@plt+0x49054> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - adcseq r1, ip, #20, 18 @ 0x50000 │ │ │ │ - adcseq r1, ip, #124, 14 @ 0x1f00000 │ │ │ │ - addseq r2, fp, #108, 14 @ 0x1b00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 55884 <__cxa_atexit@plt+0x490d4> │ │ │ │ - ldr r2, [pc, #132] @ 558b0 <__cxa_atexit@plt+0x49100> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 55890 <__cxa_atexit@plt+0x490e0> │ │ │ │ - ldr r7, [pc, #108] @ 558b8 <__cxa_atexit@plt+0x49108> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #104] @ 558bc <__cxa_atexit@plt+0x4910c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #100] @ 558c0 <__cxa_atexit@plt+0x49110> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - sub r7, r3, #11 │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb844 <__cxa_atexit@plt+0x3df094> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 558b4 <__cxa_atexit@plt+0x49104> │ │ │ │ + ldr r7, [pc, #16] @ 56a20 <__cxa_atexit@plt+0x4a270> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, #11 │ │ │ │ bx r0 │ │ │ │ - adcseq r1, ip, #36, 14 @ 0x900000 │ │ │ │ - addseq r2, fp, #228, 12 @ 0xe400000 │ │ │ │ - @ instruction: 0xffffe434 │ │ │ │ - @ instruction: 0xffffeb10 │ │ │ │ - @ instruction: 0xffffe9c8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + adcseq r0, ip, #60, 12 @ 0x3c00000 │ │ │ │ + addseq sp, sl, #228, 28 @ 0xe40 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 56a40 <__cxa_atexit@plt+0x4a290> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + adcseq r0, ip, #244, 10 @ 0x3d000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 55920 <__cxa_atexit@plt+0x49170> │ │ │ │ - ldr r2, [pc, #48] @ 55930 <__cxa_atexit@plt+0x49180> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #44] @ 55934 <__cxa_atexit@plt+0x49184> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - rsbeq r8, r7, #1073741835 @ 0x4000000b │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 55980 <__cxa_atexit@plt+0x491d0> │ │ │ │ - ldr r1, [pc, #52] @ 55990 <__cxa_atexit@plt+0x491e0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #36] @ 55994 <__cxa_atexit@plt+0x491e4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r1, r7} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - adcseq r1, ip, #108, 14 @ 0x1b00000 │ │ │ │ - adcseq r1, ip, #220, 10 @ 0x37000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ + mov sl, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 559f8 <__cxa_atexit@plt+0x49248> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 55a04 <__cxa_atexit@plt+0x49254> │ │ │ │ - ldr r2, [pc, #76] @ 55a14 <__cxa_atexit@plt+0x49264> │ │ │ │ + bhi 56a94 <__cxa_atexit@plt+0x4a2e4> │ │ │ │ + ldr r2, [pc, #56] @ 56aa0 <__cxa_atexit@plt+0x4a2f0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 55a18 <__cxa_atexit@plt+0x49268> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 55a1c <__cxa_atexit@plt+0x4926c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 56a84 <__cxa_atexit@plt+0x4a2d4> │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + mov r9, #0 │ │ │ │ + b 332e4 <__cxa_atexit@plt+0x26b34> │ │ │ │ + ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - adcseq r1, ip, #128, 10 @ 0x20000000 │ │ │ │ - rsbeq r8, r7, #81 @ 0x51 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, #0 │ │ │ │ + mov sl, r7 │ │ │ │ + b 332e4 <__cxa_atexit@plt+0x26b34> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 55a84 <__cxa_atexit@plt+0x492d4> │ │ │ │ - ldr r2, [pc, #76] @ 55a94 <__cxa_atexit@plt+0x492e4> │ │ │ │ + bcc 56af4 <__cxa_atexit@plt+0x4a344> │ │ │ │ + ldr r2, [pc, #36] @ 56b0c <__cxa_atexit@plt+0x4a35c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 55a98 <__cxa_atexit@plt+0x492e8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 55a9c <__cxa_atexit@plt+0x492ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 3ff6f4 <__cxa_atexit@plt+0x3f2f44> │ │ │ │ + ldr r7, [pc, #20] @ 56b10 <__cxa_atexit@plt+0x4a360> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - adcseq r1, ip, #124, 12 @ 0x7c00000 │ │ │ │ - adcseq r1, ip, #228, 8 @ 0xe4000000 │ │ │ │ - addseq r2, fp, #208, 8 @ 0xd0000000 │ │ │ │ - andeq r0, r3, r5, lsl r0 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + addseq sp, sl, #252, 26 @ 0x3f00 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 55bb8 <__cxa_atexit@plt+0x49408> │ │ │ │ - and r7, sl, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 55af0 <__cxa_atexit@plt+0x49340> │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 55b34 <__cxa_atexit@plt+0x49384> │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r9, #10 │ │ │ │ - ldrle r7, [pc, #328] @ 55c28 <__cxa_atexit@plt+0x49478> │ │ │ │ - addle r7, pc, r7 │ │ │ │ - ldrgt r7, [pc, #312] @ 55c20 <__cxa_atexit@plt+0x49470> │ │ │ │ - addgt r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 55bc8 <__cxa_atexit@plt+0x49418> │ │ │ │ - ldr r7, [pc, #260] @ 55c10 <__cxa_atexit@plt+0x49460> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [sl, #2] │ │ │ │ - mov r2, r6 │ │ │ │ - str r7, [r2, #4]! │ │ │ │ - str r1, [r2, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - cmp r9, #10 │ │ │ │ - ble 55b80 <__cxa_atexit@plt+0x493d0> │ │ │ │ - ldr r1, [pc, #232] @ 55c18 <__cxa_atexit@plt+0x49468> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b 55b88 <__cxa_atexit@plt+0x493d8> │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 55be0 <__cxa_atexit@plt+0x49430> │ │ │ │ - ldr r7, [pc, #176] @ 55c00 <__cxa_atexit@plt+0x49450> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [sl, #3] │ │ │ │ - mov r2, r6 │ │ │ │ - str r7, [r2, #4]! │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - cmp r1, #10 │ │ │ │ - ble 55b9c <__cxa_atexit@plt+0x493ec> │ │ │ │ - ldr r1, [pc, #140] @ 55c08 <__cxa_atexit@plt+0x49458> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b 55ba4 <__cxa_atexit@plt+0x493f4> │ │ │ │ - ldr r1, [pc, #140] @ 55c14 <__cxa_atexit@plt+0x49464> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [pc, #96] @ 55c04 <__cxa_atexit@plt+0x49454> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #100] @ 55c24 <__cxa_atexit@plt+0x49474> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 55c1c <__cxa_atexit@plt+0x4946c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - b 55bf4 <__cxa_atexit@plt+0x49444> │ │ │ │ - ldr r7, [pc, #36] @ 55c0c <__cxa_atexit@plt+0x4945c> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 56b7c <__cxa_atexit@plt+0x4a3cc> │ │ │ │ + ldr r7, [pc, #88] @ 56b94 <__cxa_atexit@plt+0x4a3e4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffa7c │ │ │ │ - @ instruction: 0xfffffaa4 │ │ │ │ - @ instruction: 0xfffffc14 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0xfffffd04 │ │ │ │ - @ instruction: 0xfffffd58 │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - addseq r2, fp, #0, 10 │ │ │ │ - addseq r2, fp, #44, 8 @ 0x2c000000 │ │ │ │ - addseq r2, fp, #4, 10 @ 0x1000000 │ │ │ │ - addseq r2, fp, #72, 6 @ 0x20000001 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 55ca0 <__cxa_atexit@plt+0x494f0> │ │ │ │ - ldr r1, [pc, #96] @ 55cb8 <__cxa_atexit@plt+0x49508> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - mov r3, r2 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - cmp r0, #10 │ │ │ │ - ble 55c88 <__cxa_atexit@plt+0x494d8> │ │ │ │ - ldr r1, [pc, #60] @ 55cc0 <__cxa_atexit@plt+0x49510> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b 55c90 <__cxa_atexit@plt+0x494e0> │ │ │ │ - ldr r1, [pc, #44] @ 55cbc <__cxa_atexit@plt+0x4950c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r2, #16] │ │ │ │ - str r3, [r2, #20] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 55cc4 <__cxa_atexit@plt+0x49514> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffbb8 │ │ │ │ - @ instruction: 0xfffffc50 │ │ │ │ - @ instruction: 0xfffffda4 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 55d3c <__cxa_atexit@plt+0x4958c> │ │ │ │ - ldr lr, [pc, #100] @ 55d54 <__cxa_atexit@plt+0x495a4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldmib r5, {r0, r1} │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r3, r2 │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - cmp r1, #10 │ │ │ │ - ble 55d24 <__cxa_atexit@plt+0x49574> │ │ │ │ - ldr r1, [pc, #60] @ 55d5c <__cxa_atexit@plt+0x495ac> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b 55d2c <__cxa_atexit@plt+0x4957c> │ │ │ │ - ldr r1, [pc, #44] @ 55d58 <__cxa_atexit@plt+0x495a8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - str r3, [r2, #24] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 55d60 <__cxa_atexit@plt+0x495b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffff8dc │ │ │ │ - @ instruction: 0xfffff91c │ │ │ │ - @ instruction: 0xfffffa70 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - addseq r2, fp, #124, 4 @ 0xc0000007 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 55ddc <__cxa_atexit@plt+0x4962c> │ │ │ │ - ldr r3, [pc, #100] @ 55dec <__cxa_atexit@plt+0x4963c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 55dbc <__cxa_atexit@plt+0x4960c> │ │ │ │ - ldr r3, [pc, #84] @ 55df0 <__cxa_atexit@plt+0x49640> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r9, #3] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ tst sl, #3 │ │ │ │ - beq 55dcc <__cxa_atexit@plt+0x4961c> │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - b 55ab0 <__cxa_atexit@plt+0x49300> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + beq 56b70 <__cxa_atexit@plt+0x4a3c0> │ │ │ │ + ldr r7, [pc, #72] @ 56b98 <__cxa_atexit@plt+0x4a3e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + ldr r7, [pc, #64] @ 56b9c <__cxa_atexit@plt+0x4a3ec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r8, [r3, #-4] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + mov r9, #0 │ │ │ │ + b 34414 <__cxa_atexit@plt+0x27c64> │ │ │ │ ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 55df4 <__cxa_atexit@plt+0x49644> │ │ │ │ + ldr r7, [pc, #28] @ 56ba0 <__cxa_atexit@plt+0x4a3f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - addseq r2, fp, #16, 4 │ │ │ │ - addseq r2, fp, #236, 2 @ 0x3b │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 55e3c <__cxa_atexit@plt+0x4968c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + adcseq r0, ip, #232, 6 @ 0xa0000003 │ │ │ │ + adcseq r0, ip, #164, 6 @ 0x90000002 │ │ │ │ + addseq sp, sl, #120, 26 @ 0x1e00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 56bd8 <__cxa_atexit@plt+0x4a428> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - tst sl, #3 │ │ │ │ - beq 55e30 <__cxa_atexit@plt+0x49680> │ │ │ │ + ldr r3, [pc, #28] @ 56bdc <__cxa_atexit@plt+0x4a42c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 55ab0 <__cxa_atexit@plt+0x49300> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r2, fp, #164, 2 @ 0x29 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - add r5, r5, #12 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r9, #0 │ │ │ │ mov sl, r7 │ │ │ │ - b 55ab0 <__cxa_atexit@plt+0x49300> │ │ │ │ - addseq r2, fp, #132, 2 @ 0x21 │ │ │ │ + b 34414 <__cxa_atexit@plt+0x27c64> │ │ │ │ + adcseq r0, ip, #132, 6 @ 0x10000002 │ │ │ │ + adcseq r0, ip, #64, 6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov sl, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 55eb0 <__cxa_atexit@plt+0x49700> │ │ │ │ - ldr r2, [pc, #56] @ 55ebc <__cxa_atexit@plt+0x4970c> │ │ │ │ + bhi 56c30 <__cxa_atexit@plt+0x4a480> │ │ │ │ + ldr r2, [pc, #56] @ 56c3c <__cxa_atexit@plt+0x4a48c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ tst sl, #3 │ │ │ │ - beq 55ea0 <__cxa_atexit@plt+0x496f0> │ │ │ │ + beq 56c20 <__cxa_atexit@plt+0x4a470> │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ mov r9, #0 │ │ │ │ - b 55ab0 <__cxa_atexit@plt+0x49300> │ │ │ │ + b 34414 <__cxa_atexit@plt+0x27c64> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r2, fp, #36, 2 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov sl, r7 │ │ │ │ - b 55ab0 <__cxa_atexit@plt+0x49300> │ │ │ │ - addseq r2, fp, #0, 2 │ │ │ │ + b 34414 <__cxa_atexit@plt+0x27c64> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 55f18 <__cxa_atexit@plt+0x49768> │ │ │ │ - ldr r2, [pc, #36] @ 55f30 <__cxa_atexit@plt+0x49780> │ │ │ │ + bcc 56c90 <__cxa_atexit@plt+0x4a4e0> │ │ │ │ + ldr r2, [pc, #36] @ 56ca8 <__cxa_atexit@plt+0x4a4f8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 3eb75c <__cxa_atexit@plt+0x3defac> │ │ │ │ - ldr r7, [pc, #20] @ 55f34 <__cxa_atexit@plt+0x49784> │ │ │ │ + b 3ff6f4 <__cxa_atexit@plt+0x3f2f44> │ │ │ │ + ldr r7, [pc, #20] @ 56cac <__cxa_atexit@plt+0x4a4fc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - addseq r2, fp, #220 @ 0xdc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 55f8c <__cxa_atexit@plt+0x497dc> │ │ │ │ - ldr r2, [pc, #64] @ 55f94 <__cxa_atexit@plt+0x497e4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #217 @ 0xd9 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr lr, [pc, #48] @ 55f98 <__cxa_atexit@plt+0x497e8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #44] @ 55f9c <__cxa_atexit@plt+0x497ec> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb764 <__cxa_atexit@plt+0x3defb4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + addseq sp, sl, #104, 24 @ 0x6800 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 56cf0 <__cxa_atexit@plt+0x4a540> │ │ │ │ + ldr r2, [pc, #36] @ 56d08 <__cxa_atexit@plt+0x4a558> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 3ff6f4 <__cxa_atexit@plt+0x3f2f44> │ │ │ │ + ldr r7, [pc, #20] @ 56d0c <__cxa_atexit@plt+0x4a55c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r1, ip, #0 │ │ │ │ - adcseq r1, ip, #108, 2 │ │ │ │ - adcseq r0, ip, #144, 30 @ 0x240 │ │ │ │ - addseq r1, fp, #212, 30 @ 0x350 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + addseq sp, sl, #8, 24 @ 0x800 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 56028 <__cxa_atexit@plt+0x49878> │ │ │ │ - ldr r2, [pc, #144] @ 56054 <__cxa_atexit@plt+0x498a4> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 56d78 <__cxa_atexit@plt+0x4a5c8> │ │ │ │ + ldr r3, [pc, #84] @ 56d8c <__cxa_atexit@plt+0x4a5dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 56d68 <__cxa_atexit@plt+0x4a5b8> │ │ │ │ + ldr r3, [pc, #68] @ 56d90 <__cxa_atexit@plt+0x4a5e0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r2, [pc, #60] @ 56d94 <__cxa_atexit@plt+0x4a5e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #136] @ 56058 <__cxa_atexit@plt+0x498a8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r2} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 56034 <__cxa_atexit@plt+0x49884> │ │ │ │ - ldr r7, [pc, #112] @ 56060 <__cxa_atexit@plt+0x498b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #108] @ 56064 <__cxa_atexit@plt+0x498b4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #104] @ 56068 <__cxa_atexit@plt+0x498b8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - sub r7, r3, #11 │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb80c <__cxa_atexit@plt+0x3df05c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + stmdb r5, {r2, r3} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 34414 <__cxa_atexit@plt+0x27c64> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 5605c <__cxa_atexit@plt+0x498ac> │ │ │ │ + ldr r7, [pc, #24] @ 56d98 <__cxa_atexit@plt+0x4a5e8> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, #11 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - adcseq r0, ip, #60, 30 @ 0xf0 │ │ │ │ - adcseq r0, ip, #104, 30 @ 0x1a0 │ │ │ │ - addseq r1, fp, #64, 30 @ 0x100 │ │ │ │ - @ instruction: 0xffffdc90 │ │ │ │ - @ instruction: 0xffffe36c │ │ │ │ - @ instruction: 0xffffe224 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + adcseq r0, ip, #180, 2 @ 0x2d │ │ │ │ + adcseq r0, ip, #224, 2 @ 0x38 │ │ │ │ + addseq sp, sl, #124, 22 @ 0x1f000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + b 54efc <__cxa_atexit@plt+0x4874c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 560d8 <__cxa_atexit@plt+0x49928> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 560e4 <__cxa_atexit@plt+0x49934> │ │ │ │ - ldr r8, [pc, #88] @ 560f4 <__cxa_atexit@plt+0x49944> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #84] @ 560f8 <__cxa_atexit@plt+0x49948> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #76] @ 560fc <__cxa_atexit@plt+0x4994c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r1, [pc, #68] @ 56100 <__cxa_atexit@plt+0x49950> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #60] @ 56104 <__cxa_atexit@plt+0x49954> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r1, r5} │ │ │ │ - sub r9, r6, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 56e30 <__cxa_atexit@plt+0x4a680> │ │ │ │ + ldr sl, [pc, #104] @ 56e48 <__cxa_atexit@plt+0x4a698> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [pc, #100] @ 56e4c <__cxa_atexit@plt+0x4a69c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #96] @ 56e50 <__cxa_atexit@plt+0x4a6a0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #92] @ 56e54 <__cxa_atexit@plt+0x4a6a4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #34 @ 0x22 │ │ │ │ + sub r3, r6, #27 │ │ │ │ + str r3, [r7, #36] @ 0x24 │ │ │ │ + str r1, [r7, #40] @ 0x28 │ │ │ │ + sub r1, r6, #18 │ │ │ │ + stmib r7, {r2, r8, sl} │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r9, [r7, #20] │ │ │ │ + str r8, [r7, #24] │ │ │ │ + str lr, [r7, #28] │ │ │ │ + str r1, [r7, #32] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r7, [pc, #32] @ 56e58 <__cxa_atexit@plt+0x4a6a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsbeq r7, r7, #34865152 @ 0x2140000 │ │ │ │ - adcseq r0, ip, #172, 28 @ 0xac0 │ │ │ │ - adcseq r0, ip, #80, 28 @ 0x500 │ │ │ │ - adcseq r1, ip, #12 │ │ │ │ - adcseq r0, ip, #132, 28 @ 0x840 │ │ │ │ - addseq r1, fp, #104, 28 @ 0x680 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + adcseq r0, ip, #92, 4 @ 0xc0000005 │ │ │ │ + addseq sp, sl, #204, 20 @ 0xcc000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 56150 <__cxa_atexit@plt+0x499a0> │ │ │ │ - ldr r7, [pc, #52] @ 56164 <__cxa_atexit@plt+0x499b4> │ │ │ │ + bhi 56ec4 <__cxa_atexit@plt+0x4a714> │ │ │ │ + ldr r7, [pc, #88] @ 56edc <__cxa_atexit@plt+0x4a72c> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 56144 <__cxa_atexit@plt+0x49994> │ │ │ │ - mov r7, r9 │ │ │ │ - b 56178 <__cxa_atexit@plt+0x499c8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + tst sl, #3 │ │ │ │ + beq 56eb8 <__cxa_atexit@plt+0x4a708> │ │ │ │ + ldr r7, [pc, #72] @ 56ee0 <__cxa_atexit@plt+0x4a730> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + ldr r7, [pc, #64] @ 56ee4 <__cxa_atexit@plt+0x4a734> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r8, [r3, #-4] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + mov r9, #0 │ │ │ │ + b 332e4 <__cxa_atexit@plt+0x26b34> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 56168 <__cxa_atexit@plt+0x499b8> │ │ │ │ + ldr r7, [pc, #28] @ 56ee8 <__cxa_atexit@plt+0x4a738> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r1, fp, #172, 28 @ 0xac0 │ │ │ │ - addseq r1, fp, #8, 28 @ 0x80 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + adcseq r0, ip, #160 @ 0xa0 │ │ │ │ + adcseq r0, ip, #92 @ 0x5c │ │ │ │ + addseq sp, sl, #60, 20 @ 0x3c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 561dc <__cxa_atexit@plt+0x49a2c> │ │ │ │ - cmp r6, #3 │ │ │ │ - bne 5620c <__cxa_atexit@plt+0x49a5c> │ │ │ │ - add r6, r9, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 56244 <__cxa_atexit@plt+0x49a94> │ │ │ │ - ldr r3, [pc, #208] @ 56278 <__cxa_atexit@plt+0x49ac8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #204] @ 5627c <__cxa_atexit@plt+0x49acc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - ldr r3, [pc, #196] @ 56280 <__cxa_atexit@plt+0x49ad0> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 56f20 <__cxa_atexit@plt+0x4a770> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #28] @ 56f24 <__cxa_atexit@plt+0x4a774> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ - ldr r2, [pc, #188] @ 56284 <__cxa_atexit@plt+0x49ad4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add lr, r9, #8 │ │ │ │ - stm lr, {r2, r3, r9} │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 56250 <__cxa_atexit@plt+0x49aa0> │ │ │ │ - ldr r3, [pc, #128] @ 56270 <__cxa_atexit@plt+0x49ac0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #124] @ 56274 <__cxa_atexit@plt+0x49ac4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5625c <__cxa_atexit@plt+0x49aac> │ │ │ │ - ldr r3, [pc, #72] @ 56268 <__cxa_atexit@plt+0x49ab8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #68] @ 5626c <__cxa_atexit@plt+0x49abc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffd1c │ │ │ │ - rsbeq r7, r7, #4, 16 @ 0x40000 │ │ │ │ - @ instruction: 0xfffffdb8 │ │ │ │ - rsbeq r7, r7, #3997696 @ 0x3d0000 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - rsbeq r7, r7, #9306112 @ 0x8e0000 │ │ │ │ - adcseq r0, ip, #16, 30 @ 0x40 │ │ │ │ - adcseq r0, ip, #132, 26 @ 0x2100 │ │ │ │ - addseq r1, fp, #104, 26 @ 0x1a00 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r9, #0 │ │ │ │ + mov sl, r7 │ │ │ │ + b 332e4 <__cxa_atexit@plt+0x26b34> │ │ │ │ + adcseq r0, ip, #60 @ 0x3c │ │ │ │ + adcseq pc, fp, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 562cc <__cxa_atexit@plt+0x49b1c> │ │ │ │ - ldr r2, [pc, #36] @ 562e4 <__cxa_atexit@plt+0x49b34> │ │ │ │ + bcc 56f68 <__cxa_atexit@plt+0x4a7b8> │ │ │ │ + ldr r2, [pc, #36] @ 56f80 <__cxa_atexit@plt+0x4a7d0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 3eb75c <__cxa_atexit@plt+0x3defac> │ │ │ │ - ldr r7, [pc, #20] @ 562e8 <__cxa_atexit@plt+0x49b38> │ │ │ │ + b 3ff6f4 <__cxa_atexit@plt+0x3f2f44> │ │ │ │ + ldr r7, [pc, #20] @ 56f84 <__cxa_atexit@plt+0x4a7d4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffba8 │ │ │ │ - addseq r1, fp, #40, 26 @ 0xa00 │ │ │ │ - addseq r1, fp, #12, 26 @ 0x300 │ │ │ │ + @ instruction: 0xfffffaf0 │ │ │ │ + addseq sp, sl, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r5 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5633c <__cxa_atexit@plt+0x49b8c> │ │ │ │ - ldr r7, [pc, #52] @ 56350 <__cxa_atexit@plt+0x49ba0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 56330 <__cxa_atexit@plt+0x49b80> │ │ │ │ - mov r7, r9 │ │ │ │ - b 56178 <__cxa_atexit@plt+0x499c8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 56ff0 <__cxa_atexit@plt+0x4a840> │ │ │ │ + ldr r3, [pc, #84] @ 57004 <__cxa_atexit@plt+0x4a854> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 56fe0 <__cxa_atexit@plt+0x4a830> │ │ │ │ + ldr r3, [pc, #68] @ 57008 <__cxa_atexit@plt+0x4a858> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r2, [pc, #60] @ 5700c <__cxa_atexit@plt+0x4a85c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r3} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 332e4 <__cxa_atexit@plt+0x26b34> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 56354 <__cxa_atexit@plt+0x49ba4> │ │ │ │ + ldr r7, [pc, #24] @ 57010 <__cxa_atexit@plt+0x4a860> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe58 │ │ │ │ - addseq r1, fp, #192, 24 @ 0xc000 │ │ │ │ - addseq r1, fp, #144, 24 @ 0x9000 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + adcseq pc, fp, #60, 30 @ 0xf0 │ │ │ │ + adcseq pc, fp, #104, 30 @ 0x1a0 │ │ │ │ + addseq sp, sl, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b 55d74 <__cxa_atexit@plt+0x495c4> │ │ │ │ + b 54fe8 <__cxa_atexit@plt+0x48838> │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 563f0 <__cxa_atexit@plt+0x49c40> │ │ │ │ - ldr sl, [pc, #104] @ 56408 <__cxa_atexit@plt+0x49c58> │ │ │ │ + bcc 570a8 <__cxa_atexit@plt+0x4a8f8> │ │ │ │ + ldr sl, [pc, #104] @ 570c0 <__cxa_atexit@plt+0x4a910> │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r2, [pc, #100] @ 5640c <__cxa_atexit@plt+0x49c5c> │ │ │ │ + ldr r2, [pc, #100] @ 570c4 <__cxa_atexit@plt+0x4a914> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #96] @ 56410 <__cxa_atexit@plt+0x49c60> │ │ │ │ + ldr r9, [pc, #96] @ 570c8 <__cxa_atexit@plt+0x4a918> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #92] @ 56414 <__cxa_atexit@plt+0x49c64> │ │ │ │ + ldr lr, [pc, #92] @ 570cc <__cxa_atexit@plt+0x4a91c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5] │ │ │ │ sub r1, r6, #34 @ 0x22 │ │ │ │ sub r3, r6, #27 │ │ │ │ str r3, [r7, #36] @ 0x24 │ │ │ │ str r1, [r7, #40] @ 0x28 │ │ │ │ sub r1, r6, #18 │ │ │ │ @@ -75532,274430 +76346,263661 @@ │ │ │ │ str r8, [r7, #16] │ │ │ │ str r9, [r7, #20] │ │ │ │ str r8, [r7, #24] │ │ │ │ str lr, [r7, #28] │ │ │ │ str r1, [r7, #32] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 56418 <__cxa_atexit@plt+0x49c68> │ │ │ │ + ldr r7, [pc, #32] @ 570d0 <__cxa_atexit@plt+0x4a920> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - adcseq r0, ip, #36, 26 @ 0x900 │ │ │ │ - addseq r1, fp, #20, 24 @ 0x1400 │ │ │ │ - addseq r1, fp, #152, 22 @ 0x26000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 56440 <__cxa_atexit@plt+0x49c90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #8] @ 56444 <__cxa_atexit@plt+0x49c94> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - addseq r1, fp, #140, 22 @ 0x23000 │ │ │ │ - addseq r1, fp, #132, 22 @ 0x21000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + adcseq pc, fp, #228, 30 @ 0x390 │ │ │ │ + addseq sp, sl, #92, 16 @ 0x5c0000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 56468 <__cxa_atexit@plt+0x49cb8> │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5713c <__cxa_atexit@plt+0x4a98c> │ │ │ │ + ldr r7, [pc, #88] @ 57154 <__cxa_atexit@plt+0x4a9a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 57130 <__cxa_atexit@plt+0x4a980> │ │ │ │ + ldr r7, [pc, #72] @ 57158 <__cxa_atexit@plt+0x4a9a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + ldr r7, [pc, #64] @ 5715c <__cxa_atexit@plt+0x4a9ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r8, [r3, #-4] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + mov r9, #0 │ │ │ │ + b 3be40 <__cxa_atexit@plt+0x2f690> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 57160 <__cxa_atexit@plt+0x4a9b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - adcseq r0, ip, #164, 20 @ 0xa4000 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + adcseq pc, fp, #40, 28 @ 0x280 │ │ │ │ + adcseq pc, fp, #228, 26 @ 0x3900 │ │ │ │ + addseq sp, sl, #204, 14 @ 0x3300000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 57198 <__cxa_atexit@plt+0x4a9e8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #28] @ 5719c <__cxa_atexit@plt+0x4a9ec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r9, #0 │ │ │ │ + mov sl, r7 │ │ │ │ + b 3be40 <__cxa_atexit@plt+0x2f690> │ │ │ │ + adcseq pc, fp, #196, 26 @ 0x3100 │ │ │ │ + adcseq pc, fp, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + mov sl, r8 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 564a0 <__cxa_atexit@plt+0x49cf0> │ │ │ │ - ldr r2, [pc, #28] @ 564a8 <__cxa_atexit@plt+0x49cf8> │ │ │ │ + bhi 571f0 <__cxa_atexit@plt+0x4aa40> │ │ │ │ + ldr r2, [pc, #56] @ 571fc <__cxa_atexit@plt+0x4aa4c> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 571e0 <__cxa_atexit@plt+0x4aa30> │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + mov r9, #0 │ │ │ │ + b 3be40 <__cxa_atexit@plt+0x2f690> │ │ │ │ + ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 5650c <__cxa_atexit@plt+0x49d5c> │ │ │ │ - ldr r1, [pc, #96] @ 5652c <__cxa_atexit@plt+0x49d7c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - ldr r2, [r2, #2] │ │ │ │ - str r1, [r3] │ │ │ │ - ldr r8, [r3, #4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - sub r2, r3, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 56520 <__cxa_atexit@plt+0x49d70> │ │ │ │ - ldr r3, [pc, #60] @ 56534 <__cxa_atexit@plt+0x49d84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r5, {r7, r8} │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #28] @ 56530 <__cxa_atexit@plt+0x49d80> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r8, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - adcseq r0, ip, #236, 18 @ 0x3b0000 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 56578 <__cxa_atexit@plt+0x49dc8> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 56584 <__cxa_atexit@plt+0x49dd4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r0, ip, #236, 18 @ 0x3b0000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, #0 │ │ │ │ + mov sl, r7 │ │ │ │ + b 3be40 <__cxa_atexit@plt+0x2f690> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 565fc <__cxa_atexit@plt+0x49e4c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 56604 <__cxa_atexit@plt+0x49e54> │ │ │ │ - ldr r7, [pc, #112] @ 5662c <__cxa_atexit@plt+0x49e7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #108] @ 56630 <__cxa_atexit@plt+0x49e80> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r7, r8} │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5661c <__cxa_atexit@plt+0x49e6c> │ │ │ │ - ldr r2, [pc, #84] @ 56638 <__cxa_atexit@plt+0x49e88> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 57250 <__cxa_atexit@plt+0x4aaa0> │ │ │ │ + ldr r2, [pc, #36] @ 57268 <__cxa_atexit@plt+0x4aab8> │ │ │ │ add r2, pc, r2 │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r2, r7, r9} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r6, r3 │ │ │ │ - b 5660c <__cxa_atexit@plt+0x49e5c> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #32] @ 56634 <__cxa_atexit@plt+0x49e84> │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 3ff6f4 <__cxa_atexit@plt+0x3f2f44> │ │ │ │ + ldr r7, [pc, #20] @ 5726c <__cxa_atexit@plt+0x4aabc> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffeb8 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - addseq r1, fp, #44, 20 @ 0x2c000 │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + addseq sp, sl, #188, 12 @ 0xbc00000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 56670 <__cxa_atexit@plt+0x49ec0> │ │ │ │ - ldr r2, [pc, #28] @ 5667c <__cxa_atexit@plt+0x49ecc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ + bcc 572b0 <__cxa_atexit@plt+0x4ab00> │ │ │ │ + ldr r2, [pc, #36] @ 572c8 <__cxa_atexit@plt+0x4ab18> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 3ff6f4 <__cxa_atexit@plt+0x3f2f44> │ │ │ │ + ldr r7, [pc, #20] @ 572cc <__cxa_atexit@plt+0x4ab1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r0, ip, #200, 16 @ 0xc80000 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + addseq sp, sl, #92, 12 @ 0x5c00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 566b4 <__cxa_atexit@plt+0x49f04> │ │ │ │ - ldr r2, [pc, #28] @ 566bc <__cxa_atexit@plt+0x49f0c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 56720 <__cxa_atexit@plt+0x49f70> │ │ │ │ - ldr r2, [pc, #88] @ 56734 <__cxa_atexit@plt+0x49f84> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - ldr r1, [r1, #2] │ │ │ │ - str r2, [r3] │ │ │ │ - ldr r8, [r3, #4] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - sub r2, r3, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 56728 <__cxa_atexit@plt+0x49f78> │ │ │ │ - ldr r3, [pc, #44] @ 56738 <__cxa_atexit@plt+0x49f88> │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 57338 <__cxa_atexit@plt+0x4ab88> │ │ │ │ + ldr r3, [pc, #84] @ 5734c <__cxa_atexit@plt+0x4ab9c> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmda r5, {r7, r8} │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 57328 <__cxa_atexit@plt+0x4ab78> │ │ │ │ + ldr r3, [pc, #68] @ 57350 <__cxa_atexit@plt+0x4aba0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r2, [pc, #60] @ 57354 <__cxa_atexit@plt+0x4aba4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r3} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + b 3be40 <__cxa_atexit@plt+0x2f690> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 57358 <__cxa_atexit@plt+0x4aba8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 56794 <__cxa_atexit@plt+0x49fe4> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 567dc <__cxa_atexit@plt+0x4a02c> │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - sub r1, r6, #14 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr lr, [pc, #108] @ 567e8 <__cxa_atexit@plt+0x4a038> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #104] @ 567ec <__cxa_atexit@plt+0x4a03c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r2, r7, lr} │ │ │ │ - str r1, [r3, #20] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx ip │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 567dc <__cxa_atexit@plt+0x4a02c> │ │ │ │ - ldr lr, [pc, #76] @ 567f0 <__cxa_atexit@plt+0x4a040> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #72] @ 567f4 <__cxa_atexit@plt+0x4a044> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, #64] @ 567f8 <__cxa_atexit@plt+0x4a048> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r7, r6, #14 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - sub r7, r6, #2 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r0, ip, #172, 14 @ 0x2b00000 │ │ │ │ - adcseq r0, ip, #200, 14 @ 0x3200000 │ │ │ │ - adcseq r0, ip, #132, 14 @ 0x2100000 │ │ │ │ - adcseq r0, ip, #84, 14 @ 0x1500000 │ │ │ │ - adcseq r0, ip, #148, 14 @ 0x2500000 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + adcseq pc, fp, #244, 22 @ 0x3d000 │ │ │ │ + adcseq pc, fp, #32, 24 @ 0x2000 │ │ │ │ + addseq sp, sl, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + b 551c0 <__cxa_atexit@plt+0x48a10> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 56854 <__cxa_atexit@plt+0x4a0a4> │ │ │ │ - ldr r3, [pc, #84] @ 56878 <__cxa_atexit@plt+0x4a0c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5686c <__cxa_atexit@plt+0x4a0bc> │ │ │ │ - ldr r2, [pc, #64] @ 56880 <__cxa_atexit@plt+0x4a0d0> │ │ │ │ + bcc 573f0 <__cxa_atexit@plt+0x4ac40> │ │ │ │ + ldr sl, [pc, #104] @ 57408 <__cxa_atexit@plt+0x4ac58> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [pc, #100] @ 5740c <__cxa_atexit@plt+0x4ac5c> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r7, r9} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #32] @ 5687c <__cxa_atexit@plt+0x4a0cc> │ │ │ │ + ldr r9, [pc, #96] @ 57410 <__cxa_atexit@plt+0x4ac60> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #92] @ 57414 <__cxa_atexit@plt+0x4ac64> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #34 @ 0x22 │ │ │ │ + sub r3, r6, #27 │ │ │ │ + str r3, [r7, #36] @ 0x24 │ │ │ │ + str r1, [r7, #40] @ 0x28 │ │ │ │ + sub r1, r6, #18 │ │ │ │ + stmib r7, {r2, r8, sl} │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r9, [r7, #20] │ │ │ │ + str r8, [r7, #24] │ │ │ │ + str lr, [r7, #28] │ │ │ │ + str r1, [r7, #32] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 57418 <__cxa_atexit@plt+0x4ac68> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - addseq r1, fp, #232, 14 @ 0x3a00000 │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + adcseq pc, fp, #156, 24 @ 0x9c00 │ │ │ │ + addseq sp, sl, #32, 10 @ 0x8000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 568b8 <__cxa_atexit@plt+0x4a108> │ │ │ │ - ldr r3, [pc, #36] @ 568c8 <__cxa_atexit@plt+0x4a118> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9, sl} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #12] @ 568cc <__cxa_atexit@plt+0x4a11c> │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 57484 <__cxa_atexit@plt+0x4acd4> │ │ │ │ + ldr r7, [pc, #88] @ 5749c <__cxa_atexit@plt+0x4acec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 57478 <__cxa_atexit@plt+0x4acc8> │ │ │ │ + ldr r7, [pc, #72] @ 574a0 <__cxa_atexit@plt+0x4acf0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + ldr r7, [pc, #64] @ 574a4 <__cxa_atexit@plt+0x4acf4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r8, [r3, #-4] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + mov r9, #0 │ │ │ │ + b 3527c <__cxa_atexit@plt+0x28acc> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 574a8 <__cxa_atexit@plt+0x4acf8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq r1, fp, #136, 14 @ 0x2200000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + adcseq pc, fp, #224, 20 @ 0xe0000 │ │ │ │ + adcseq pc, fp, #156, 20 @ 0x9c000 │ │ │ │ + addseq sp, sl, #144, 8 @ 0x90000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 568f0 <__cxa_atexit@plt+0x4a140> │ │ │ │ - ldmib r5, {r7, r8} │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r3, [pc, #36] @ 574e0 <__cxa_atexit@plt+0x4ad30> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #28] @ 574e4 <__cxa_atexit@plt+0x4ad34> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r9, #0 │ │ │ │ + mov sl, r7 │ │ │ │ + b 3527c <__cxa_atexit@plt+0x28acc> │ │ │ │ + adcseq pc, fp, #124, 20 @ 0x7c000 │ │ │ │ + adcseq pc, fp, #56, 20 @ 0x38000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 57538 <__cxa_atexit@plt+0x4ad88> │ │ │ │ + ldr r2, [pc, #56] @ 57544 <__cxa_atexit@plt+0x4ad94> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 57528 <__cxa_atexit@plt+0x4ad78> │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + mov r9, #0 │ │ │ │ + b 3527c <__cxa_atexit@plt+0x28acc> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, #0 │ │ │ │ + mov sl, r7 │ │ │ │ + b 3527c <__cxa_atexit@plt+0x28acc> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5692c <__cxa_atexit@plt+0x4a17c> │ │ │ │ - ldr r3, [pc, #36] @ 5693c <__cxa_atexit@plt+0x4a18c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9, sl} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #12] @ 56940 <__cxa_atexit@plt+0x4a190> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 57598 <__cxa_atexit@plt+0x4ade8> │ │ │ │ + ldr r2, [pc, #36] @ 575b0 <__cxa_atexit@plt+0x4ae00> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 3ff6f4 <__cxa_atexit@plt+0x3f2f44> │ │ │ │ + ldr r7, [pc, #20] @ 575b4 <__cxa_atexit@plt+0x4ae04> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq r1, fp, #24, 14 @ 0x600000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5696c <__cxa_atexit@plt+0x4a1bc> │ │ │ │ - ldmib r5, {r3, r9} │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + addseq sp, sl, #128, 6 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3eb77c <__cxa_atexit@plt+0x3defcc> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 575f8 <__cxa_atexit@plt+0x4ae48> │ │ │ │ + ldr r2, [pc, #36] @ 57610 <__cxa_atexit@plt+0x4ae60> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 3ff6f4 <__cxa_atexit@plt+0x3f2f44> │ │ │ │ + ldr r7, [pc, #20] @ 57614 <__cxa_atexit@plt+0x4ae64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + addseq sp, sl, #32, 6 @ 0x80000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 569a8 <__cxa_atexit@plt+0x4a1f8> │ │ │ │ - ldr r3, [pc, #36] @ 569b8 <__cxa_atexit@plt+0x4a208> │ │ │ │ + bhi 57680 <__cxa_atexit@plt+0x4aed0> │ │ │ │ + ldr r3, [pc, #84] @ 57694 <__cxa_atexit@plt+0x4aee4> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9, sl} │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 57670 <__cxa_atexit@plt+0x4aec0> │ │ │ │ + ldr r3, [pc, #68] @ 57698 <__cxa_atexit@plt+0x4aee8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r2, [pc, #60] @ 5769c <__cxa_atexit@plt+0x4aeec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r3} │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #12] @ 569bc <__cxa_atexit@plt+0x4a20c> │ │ │ │ + mov r9, #0 │ │ │ │ + b 3527c <__cxa_atexit@plt+0x28acc> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 576a0 <__cxa_atexit@plt+0x4aef0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq r1, fp, #160, 12 @ 0xa000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 569f4 <__cxa_atexit@plt+0x4a244> │ │ │ │ - ldr r2, [pc, #36] @ 56a00 <__cxa_atexit@plt+0x4a250> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + adcseq pc, fp, #172, 16 @ 0xac0000 │ │ │ │ + adcseq pc, fp, #216, 16 @ 0xd80000 │ │ │ │ + addseq sp, sl, #148, 4 @ 0x40000009 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - ldreq r7, [r5, #4] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + b 550d4 <__cxa_atexit@plt+0x48924> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 56a54 <__cxa_atexit@plt+0x4a2a4> │ │ │ │ - ldr r3, [pc, #36] @ 56a64 <__cxa_atexit@plt+0x4a2b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9, sl} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #12] @ 56a68 <__cxa_atexit@plt+0x4a2b8> │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 57738 <__cxa_atexit@plt+0x4af88> │ │ │ │ + ldr sl, [pc, #104] @ 57750 <__cxa_atexit@plt+0x4afa0> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [pc, #100] @ 57754 <__cxa_atexit@plt+0x4afa4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #96] @ 57758 <__cxa_atexit@plt+0x4afa8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #92] @ 5775c <__cxa_atexit@plt+0x4afac> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #34 @ 0x22 │ │ │ │ + sub r3, r6, #27 │ │ │ │ + str r3, [r7, #36] @ 0x24 │ │ │ │ + str r1, [r7, #40] @ 0x28 │ │ │ │ + sub r1, r6, #18 │ │ │ │ + stmib r7, {r2, r8, sl} │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r9, [r7, #20] │ │ │ │ + str r8, [r7, #24] │ │ │ │ + str lr, [r7, #28] │ │ │ │ + str r1, [r7, #32] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 57760 <__cxa_atexit@plt+0x4afb0> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq r1, fp, #248, 10 @ 0x3e000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 56a8c <__cxa_atexit@plt+0x4a2dc> │ │ │ │ - ldmib r5, {r7, r8} │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + adcseq pc, fp, #84, 18 @ 0x150000 │ │ │ │ + addseq sp, sl, #228, 2 @ 0x39 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 56ac8 <__cxa_atexit@plt+0x4a318> │ │ │ │ + bhi 57798 <__cxa_atexit@plt+0x4afe8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 56ad0 <__cxa_atexit@plt+0x4a320> │ │ │ │ + ldr r1, [pc, #24] @ 577a0 <__cxa_atexit@plt+0x4aff0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r0, ip, #152, 8 @ 0x98000000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 56b08 <__cxa_atexit@plt+0x4a358> │ │ │ │ - ldr r3, [pc, #36] @ 56b18 <__cxa_atexit@plt+0x4a368> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9, sl} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #12] @ 56b1c <__cxa_atexit@plt+0x4a36c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq r1, fp, #72, 10 @ 0x12000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 56b58 <__cxa_atexit@plt+0x4a3a8> │ │ │ │ - ldr r2, [pc, #36] @ 56b60 <__cxa_atexit@plt+0x4a3b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ + adcseq pc, fp, #200, 14 @ 0x3200000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 56bc4 <__cxa_atexit@plt+0x4a414> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 56bcc <__cxa_atexit@plt+0x4a41c> │ │ │ │ - ldr r2, [pc, #76] @ 56bdc <__cxa_atexit@plt+0x4a42c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #56] @ 56be0 <__cxa_atexit@plt+0x4a430> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 577e0 <__cxa_atexit@plt+0x4b030> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #28] @ 577f0 <__cxa_atexit@plt+0x4b040> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - adcseq r0, ip, #128, 6 │ │ │ │ + adcseq pc, fp, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 56c1c <__cxa_atexit@plt+0x4a46c> │ │ │ │ - ldr r3, [pc, #40] @ 56c34 <__cxa_atexit@plt+0x4a484> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ + bcc 57844 <__cxa_atexit@plt+0x4b094> │ │ │ │ + ldr r3, [pc, #64] @ 5785c <__cxa_atexit@plt+0x4b0ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #60] @ 57860 <__cxa_atexit@plt+0x4b0b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #2 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r8, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 56c38 <__cxa_atexit@plt+0x4a488> │ │ │ │ + ldr r7, [pc, #24] @ 57864 <__cxa_atexit@plt+0x4b0b4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r0, ip, #28, 6 @ 0x70000000 │ │ │ │ - addseq r1, fp, #56, 8 @ 0x38000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 56cb8 <__cxa_atexit@plt+0x4a508> │ │ │ │ - ldr lr, [pc, #104] @ 56cc4 <__cxa_atexit@plt+0x4a514> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #92] @ 56cc8 <__cxa_atexit@plt+0x4a518> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 56ca4 <__cxa_atexit@plt+0x4a4f4> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 56cb0 <__cxa_atexit@plt+0x4a500> │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + addseq sp, sl, #220 @ 0xdc │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 578e8 <__cxa_atexit@plt+0x4b138> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #124] @ 57910 <__cxa_atexit@plt+0x4b160> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + sub r8, r2, #1 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 578f4 <__cxa_atexit@plt+0x4b144> │ │ │ │ + cmp r8, #0 │ │ │ │ + beq 578dc <__cxa_atexit@plt+0x4b12c> │ │ │ │ + ldr r7, [pc, #92] @ 57918 <__cxa_atexit@plt+0x4b168> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + mov r8, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + bic r7, sl, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - adcseq r0, ip, #228, 4 @ 0x4000000e │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 56cfc <__cxa_atexit@plt+0x4a54c> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 56d38 <__cxa_atexit@plt+0x4a588> │ │ │ │ - ldr r3, [pc, #36] @ 56d48 <__cxa_atexit@plt+0x4a598> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9, sl} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #12] @ 56d4c <__cxa_atexit@plt+0x4a59c> │ │ │ │ + ldr r7, [pc, #24] @ 57914 <__cxa_atexit@plt+0x4b164> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq r1, fp, #32, 6 @ 0x80000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 56d6c <__cxa_atexit@plt+0x4a5bc> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #28] @ 56d90 <__cxa_atexit@plt+0x4a5e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 56db0 <__cxa_atexit@plt+0x4a600> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 56dfc <__cxa_atexit@plt+0x4a64c> │ │ │ │ - ldr r2, [pc, #68] @ 56e0c <__cxa_atexit@plt+0x4a65c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 56e10 <__cxa_atexit@plt+0x4a660> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - adcseq r0, ip, #192, 2 @ 0x30 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 56e48 <__cxa_atexit@plt+0x4a698> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 56e50 <__cxa_atexit@plt+0x4a6a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r0, ip, #24, 2 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + adcseq pc, fp, #188, 12 @ 0xbc00000 │ │ │ │ + addseq sp, sl, #48 @ 0x30 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r3, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 57974 <__cxa_atexit@plt+0x4b1c4> │ │ │ │ + cmp r8, #0 │ │ │ │ + beq 57968 <__cxa_atexit@plt+0x4b1b8> │ │ │ │ + ldr r7, [pc, #76] @ 57994 <__cxa_atexit@plt+0x4b1e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + mov r8, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + bic r7, sl, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 56ec8 <__cxa_atexit@plt+0x4a718> │ │ │ │ - ldr r1, [pc, #64] @ 56ed8 <__cxa_atexit@plt+0x4a728> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [pc, #52] @ 56edc <__cxa_atexit@plt+0x4a72c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r3, #24 │ │ │ │ + ldr r7, [pc, #20] @ 57990 <__cxa_atexit@plt+0x4b1e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + addseq ip, sl, #176, 30 @ 0x2c0 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + addseq ip, sl, #140, 30 @ 0x230 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 56f1c <__cxa_atexit@plt+0x4a76c> │ │ │ │ - ldr r3, [pc, #44] @ 56f34 <__cxa_atexit@plt+0x4a784> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 57a34 <__cxa_atexit@plt+0x4b284> │ │ │ │ + ldr r3, [pc, #176] @ 57a6c <__cxa_atexit@plt+0x4b2bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r9, sl} │ │ │ │ - sub r3, r6, #7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #20] @ 56f38 <__cxa_atexit@plt+0x4a788> │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 57a18 <__cxa_atexit@plt+0x4b268> │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 57a44 <__cxa_atexit@plt+0x4b294> │ │ │ │ + cmp r8, #0 │ │ │ │ + beq 57a28 <__cxa_atexit@plt+0x4b278> │ │ │ │ + ldr r7, [pc, #140] @ 57a7c <__cxa_atexit@plt+0x4b2cc> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - addseq r1, fp, #64, 2 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 56fa4 <__cxa_atexit@plt+0x4a7f4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 56fb0 <__cxa_atexit@plt+0x4a800> │ │ │ │ - ldr r1, [pc, #64] @ 56fc0 <__cxa_atexit@plt+0x4a810> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 56fc4 <__cxa_atexit@plt+0x4a814> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #132] @ 57a80 <__cxa_atexit@plt+0x4b2d0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + mov r8, r6 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc4 │ │ │ │ - adcseq pc, fp, #200, 30 @ 0x320 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + bic r7, sl, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 57038 <__cxa_atexit@plt+0x4a888> │ │ │ │ - ldr r3, [pc, #68] @ 57050 <__cxa_atexit@plt+0x4a8a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 57054 <__cxa_atexit@plt+0x4a8a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str sl, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - str r2, [r7, #16] │ │ │ │ - str r7, [r7, #20] │ │ │ │ - sub r3, r6, #3 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #24] @ 57058 <__cxa_atexit@plt+0x4a8a8> │ │ │ │ + ldr r7, [pc, #60] @ 57a78 <__cxa_atexit@plt+0x4b2c8> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - addseq r1, fp, #40 @ 0x28 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 57090 <__cxa_atexit@plt+0x4a8e0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 57098 <__cxa_atexit@plt+0x4a8e8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #36] @ 57a70 <__cxa_atexit@plt+0x4b2c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r6, [pc, #24] @ 57a74 <__cxa_atexit@plt+0x4b2c4> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r9, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq pc, fp, #208, 28 @ 0xd00 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + addseq ip, sl, #224, 28 @ 0xe00 │ │ │ │ + adcseq pc, fp, #28, 12 @ 0x1c00000 │ │ │ │ + addseq ip, sl, #0, 30 │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + adcseq pc, fp, #124, 12 @ 0x7c00000 │ │ │ │ + addseq ip, sl, #164, 28 @ 0xa40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr sl, [r3, #4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 57af4 <__cxa_atexit@plt+0x4b344> │ │ │ │ + cmp r8, #0 │ │ │ │ + beq 57ae8 <__cxa_atexit@plt+0x4b338> │ │ │ │ + ldr r7, [pc, #100] @ 57b24 <__cxa_atexit@plt+0x4b374> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #92] @ 57b28 <__cxa_atexit@plt+0x4b378> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + mov r8, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + bic r7, sl, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 57108 <__cxa_atexit@plt+0x4a958> │ │ │ │ - ldr r3, [pc, #64] @ 57120 <__cxa_atexit@plt+0x4a970> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 57124 <__cxa_atexit@plt+0x4a974> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str sl, [r7, #12] │ │ │ │ - str r2, [r7, #16] │ │ │ │ - str r7, [r7, #20] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #24] @ 57128 <__cxa_atexit@plt+0x4a978> │ │ │ │ + ldr r7, [pc, #32] @ 57b1c <__cxa_atexit@plt+0x4b36c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - addseq r0, fp, #92, 30 @ 0x170 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 57160 <__cxa_atexit@plt+0x4a9b0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 57168 <__cxa_atexit@plt+0x4a9b8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq pc, fp, #0, 28 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 571a0 <__cxa_atexit@plt+0x4a9f0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 571a8 <__cxa_atexit@plt+0x4a9f8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq pc, fp, #192, 26 @ 0x3000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 571f0 <__cxa_atexit@plt+0x4aa40> │ │ │ │ - ldr r2, [pc, #44] @ 57200 <__cxa_atexit@plt+0x4aa50> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 57260 <__cxa_atexit@plt+0x4aab0> │ │ │ │ - ldr lr, [pc, #68] @ 57270 <__cxa_atexit@plt+0x4aac0> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - ldr r1, [pc, #56] @ 57274 <__cxa_atexit@plt+0x4aac4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - sub r8, r6, #7 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r3, #28 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r6, [pc, #20] @ 57b20 <__cxa_atexit@plt+0x4b370> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r9, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + addseq ip, sl, #48, 28 @ 0x300 │ │ │ │ + adcseq pc, fp, #108, 10 @ 0x1b000000 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + adcseq pc, fp, #172, 10 @ 0x2b000000 │ │ │ │ + addseq ip, sl, #100, 28 @ 0x640 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 572c0 <__cxa_atexit@plt+0x4ab10> │ │ │ │ - ldr r3, [pc, #56] @ 572d8 <__cxa_atexit@plt+0x4ab28> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 57b84 <__cxa_atexit@plt+0x4b3d4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 57b7c <__cxa_atexit@plt+0x4b3cc> │ │ │ │ + ldr r3, [pc, #44] @ 57b8c <__cxa_atexit@plt+0x4b3dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r5], #4 │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r2, [r7, #8] │ │ │ │ - str sl, [r7, #12] │ │ │ │ - str r8, [r7, #16] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #20] @ 572dc <__cxa_atexit@plt+0x4ab2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r2, [pc, #40] @ 57b90 <__cxa_atexit@plt+0x4b3e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff72c <__cxa_atexit@plt+0x3f2f7c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - addseq r0, fp, #168, 26 @ 0x2a00 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 57314 <__cxa_atexit@plt+0x4ab64> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 5731c <__cxa_atexit@plt+0x4ab6c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq pc, fp, #76, 24 @ 0x4c00 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 57364 <__cxa_atexit@plt+0x4abb4> │ │ │ │ - ldr r2, [pc, #44] @ 57374 <__cxa_atexit@plt+0x4abc4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + addseq ip, sl, #36, 28 @ 0x240 │ │ │ │ + adcseq pc, fp, #144, 6 @ 0x40000002 │ │ │ │ + addseq ip, sl, #8, 28 @ 0x80 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 573b0 <__cxa_atexit@plt+0x4ac00> │ │ │ │ - ldr r3, [pc, #40] @ 573c8 <__cxa_atexit@plt+0x4ac18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8, sl} │ │ │ │ - sub r8, r6, #7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #20] @ 573cc <__cxa_atexit@plt+0x4ac1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - addseq r0, fp, #188, 24 @ 0xbc00 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 57404 <__cxa_atexit@plt+0x4ac54> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 5740c <__cxa_atexit@plt+0x4ac5c> │ │ │ │ + bhi 57bd4 <__cxa_atexit@plt+0x4b424> │ │ │ │ + ldr r2, [pc, #44] @ 57be4 <__cxa_atexit@plt+0x4b434> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #40] @ 57be8 <__cxa_atexit@plt+0x4b438> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq pc, fp, #92, 22 @ 0x17000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 57454 <__cxa_atexit@plt+0x4aca4> │ │ │ │ - ldr r2, [pc, #44] @ 57464 <__cxa_atexit@plt+0x4acb4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 574a8 <__cxa_atexit@plt+0x4acf8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 574b8 <__cxa_atexit@plt+0x4ad08> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r1, r8} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r8, r6, #7 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 574fc <__cxa_atexit@plt+0x4ad4c> │ │ │ │ - ldr r3, [pc, #48] @ 57514 <__cxa_atexit@plt+0x4ad64> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, sl} │ │ │ │ - str r9, [r7, #12] │ │ │ │ - sub r3, r6, #7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #20] @ 57518 <__cxa_atexit@plt+0x4ad68> │ │ │ │ + b 3ff734 <__cxa_atexit@plt+0x3f2f84> │ │ │ │ + ldr r7, [pc, #16] @ 57bec <__cxa_atexit@plt+0x4b43c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - addseq r0, fp, #132, 22 @ 0x21000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + adcseq pc, fp, #120, 6 @ 0xe0000001 │ │ │ │ + addseq ip, sl, #220, 26 @ 0x3700 │ │ │ │ + addseq ip, sl, #176, 26 @ 0x2c00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 57c18 <__cxa_atexit@plt+0x4b468> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + addseq ip, sl, #152, 26 @ 0x2600 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 575c0 <__cxa_atexit@plt+0x4ae10> │ │ │ │ - ldr r7, [pc, #180] @ 575f0 <__cxa_atexit@plt+0x4ae40> │ │ │ │ + bhi 57cc0 <__cxa_atexit@plt+0x4b510> │ │ │ │ + ldr r7, [pc, #148] @ 57cd0 <__cxa_atexit@plt+0x4b520> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 57594 <__cxa_atexit@plt+0x4ade4> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 575d0 <__cxa_atexit@plt+0x4ae20> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #148] @ 575f4 <__cxa_atexit@plt+0x4ae44> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 575a4 <__cxa_atexit@plt+0x4adf4> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 575e0 <__cxa_atexit@plt+0x4ae30> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, r7 │ │ │ │ - bne 575b0 <__cxa_atexit@plt+0x4ae00> │ │ │ │ - ldr r7, [pc, #108] @ 575f8 <__cxa_atexit@plt+0x4ae48> │ │ │ │ + str r7, [r3] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 57c90 <__cxa_atexit@plt+0x4b4e0> │ │ │ │ + ldr r2, [pc, #132] @ 57cd4 <__cxa_atexit@plt+0x4b524> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 57ca0 <__cxa_atexit@plt+0x4b4f0> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #5 │ │ │ │ + ldreq r7, [r7, #1] │ │ │ │ + cmpeq r7, #33 @ 0x21 │ │ │ │ + beq 57cac <__cxa_atexit@plt+0x4b4fc> │ │ │ │ + ldr r7, [pc, #92] @ 57ce0 <__cxa_atexit@plt+0x4b530> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 57600 <__cxa_atexit@plt+0x4ae50> │ │ │ │ + ldr r7, [pc, #36] @ 57cd8 <__cxa_atexit@plt+0x4b528> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 575fc <__cxa_atexit@plt+0x4ae4c> │ │ │ │ + ldr r7, [pc, #20] @ 57cdc <__cxa_atexit@plt+0x4b52c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r2, r8, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b 57558 <__cxa_atexit@plt+0x4ada8> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 57578 <__cxa_atexit@plt+0x4adc8> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - adcseq pc, fp, #116, 20 @ 0x74000 │ │ │ │ - addseq r0, fp, #196, 20 @ 0xc4000 │ │ │ │ - adcseq pc, fp, #188, 18 @ 0x2f0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + adcseq pc, fp, #192, 4 │ │ │ │ + addseq ip, sl, #248, 24 @ 0xf800 │ │ │ │ + adcseq pc, fp, #164, 6 @ 0x90000002 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 57678 <__cxa_atexit@plt+0x4aec8> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #108] @ 57698 <__cxa_atexit@plt+0x4aee8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 57660 <__cxa_atexit@plt+0x4aeb0> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 57688 <__cxa_atexit@plt+0x4aed8> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 57668 <__cxa_atexit@plt+0x4aeb8> │ │ │ │ - ldr r7, [pc, #68] @ 5769c <__cxa_atexit@plt+0x4aeec> │ │ │ │ + ldr r3, [pc, #92] @ 57d50 <__cxa_atexit@plt+0x4b5a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 57d34 <__cxa_atexit@plt+0x4b584> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #5 │ │ │ │ + ldreq r7, [r7, #1] │ │ │ │ + cmpeq r7, #33 @ 0x21 │ │ │ │ + beq 57d3c <__cxa_atexit@plt+0x4b58c> │ │ │ │ + ldr r7, [pc, #48] @ 57d58 <__cxa_atexit@plt+0x4b5a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 576a0 <__cxa_atexit@plt+0x4aef0> │ │ │ │ + ldr r7, [pc, #16] @ 57d54 <__cxa_atexit@plt+0x4b5a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 57624 <__cxa_atexit@plt+0x4ae74> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 57644 <__cxa_atexit@plt+0x4ae94> │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - adcseq pc, fp, #168, 18 @ 0x2a0000 │ │ │ │ - adcseq pc, fp, #4, 18 @ 0x10000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + adcseq pc, fp, #48, 4 │ │ │ │ + adcseq pc, fp, #0, 6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 576e4 <__cxa_atexit@plt+0x4af34> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ 576f4 <__cxa_atexit@plt+0x4af44> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #40] @ 576f8 <__cxa_atexit@plt+0x4af48> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - addeq r7, r1, #1 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r2, [r3] │ │ │ │ + ldr r3, [pc, #56] @ 57dac <__cxa_atexit@plt+0x4b5fc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #5 │ │ │ │ + bne 57da0 <__cxa_atexit@plt+0x4b5f0> │ │ │ │ + ldr r2, [pc, #40] @ 57db0 <__cxa_atexit@plt+0x4b600> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + add r7, r3, #1 │ │ │ │ + cmp r1, #33 @ 0x21 │ │ │ │ + addeq r7, r2, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 576c0 <__cxa_atexit@plt+0x4af10> │ │ │ │ - adcseq pc, fp, #56, 18 @ 0xe0000 │ │ │ │ - adcseq pc, fp, #164, 16 @ 0xa40000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + add r7, r3, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + adcseq pc, fp, #180, 4 @ 0x4000000b │ │ │ │ + adcseq pc, fp, #236, 2 @ 0x3b │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 57790 <__cxa_atexit@plt+0x4afe0> │ │ │ │ - ldr r7, [pc, #164] @ 577c0 <__cxa_atexit@plt+0x4b010> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 57774 <__cxa_atexit@plt+0x4afc4> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 577a0 <__cxa_atexit@plt+0x4aff0> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #132] @ 577c4 <__cxa_atexit@plt+0x4b014> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 57784 <__cxa_atexit@plt+0x4afd4> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 577b0 <__cxa_atexit@plt+0x4b000> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - ldr r3, [pc, #104] @ 577c8 <__cxa_atexit@plt+0x4b018> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r2, r7 │ │ │ │ - addeq r3, r3, #4 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r3] │ │ │ │ - bx r0 │ │ │ │ + b 9a4f1c <__cxa_atexit@plt+0x99876c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 99d720 <__cxa_atexit@plt+0x990f70> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 57e3c <__cxa_atexit@plt+0x4b68c> │ │ │ │ + ldr r3, [pc, #88] @ 57e4c <__cxa_atexit@plt+0x4b69c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 57e24 <__cxa_atexit@plt+0x4b674> │ │ │ │ + ldr r3, [pc, #68] @ 57e50 <__cxa_atexit@plt+0x4b6a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 57e34 <__cxa_atexit@plt+0x4b684> │ │ │ │ + b 57e94 <__cxa_atexit@plt+0x4b6e4> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 577cc <__cxa_atexit@plt+0x4b01c> │ │ │ │ + ldr r7, [pc, #16] @ 57e54 <__cxa_atexit@plt+0x4b6a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r2, r8, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b 57738 <__cxa_atexit@plt+0x4af88> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 57758 <__cxa_atexit@plt+0x4afa8> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - adcseq pc, fp, #160, 18 @ 0x280000 │ │ │ │ - addseq r0, fp, #248, 16 @ 0xf80000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + addseq ip, sl, #204, 22 @ 0x33000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 57834 <__cxa_atexit@plt+0x4b084> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #92] @ 57854 <__cxa_atexit@plt+0x4b0a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 5782c <__cxa_atexit@plt+0x4b07c> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 57844 <__cxa_atexit@plt+0x4b094> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #64] @ 57858 <__cxa_atexit@plt+0x4b0a8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ + ldr r3, [pc, #32] @ 57e88 <__cxa_atexit@plt+0x4b6d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 57e80 <__cxa_atexit@plt+0x4b6d0> │ │ │ │ + b 57e94 <__cxa_atexit@plt+0x4b6e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ - b 577f0 <__cxa_atexit@plt+0x4b040> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 57810 <__cxa_atexit@plt+0x4b060> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - adcseq pc, fp, #232, 16 @ 0xe80000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 57894 <__cxa_atexit@plt+0x4b0e4> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #36] @ 578a4 <__cxa_atexit@plt+0x4b0f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addeq r2, r2, #4 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + cmp r3, #7 │ │ │ │ + cmpne r3, #9 │ │ │ │ + bne 57ef4 <__cxa_atexit@plt+0x4b744> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 57f08 <__cxa_atexit@plt+0x4b758> │ │ │ │ + ldr lr, [pc, #80] @ 57f18 <__cxa_atexit@plt+0x4b768> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #76] @ 57f1c <__cxa_atexit@plt+0x4b76c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + sub r7, r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 57878 <__cxa_atexit@plt+0x4b0c8> │ │ │ │ - adcseq pc, fp, #128, 16 @ 0x800000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r7, [pc, #36] @ 57f20 <__cxa_atexit@plt+0x4b770> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq pc, fp, #180, 2 @ 0x2d │ │ │ │ + adcseq pc, fp, #176, 2 @ 0x2c │ │ │ │ + adcseq pc, fp, #136, 2 @ 0x22 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5793c <__cxa_atexit@plt+0x4b18c> │ │ │ │ - ldr r7, [pc, #132] @ 5794c <__cxa_atexit@plt+0x4b19c> │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 57f64 <__cxa_atexit@plt+0x4b7b4> │ │ │ │ + ldr r7, [pc, #48] @ 57f74 <__cxa_atexit@plt+0x4b7c4> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 57910 <__cxa_atexit@plt+0x4b160> │ │ │ │ - ldr r1, [pc, #116] @ 57950 <__cxa_atexit@plt+0x4b1a0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 57920 <__cxa_atexit@plt+0x4b170> │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 5792c <__cxa_atexit@plt+0x4b17c> │ │ │ │ - ldr r7, [pc, #76] @ 57954 <__cxa_atexit@plt+0x4b1a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 57f58 <__cxa_atexit@plt+0x4b7a8> │ │ │ │ + mov r7, r8 │ │ │ │ + b 57f84 <__cxa_atexit@plt+0x4b7d4> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 5795c <__cxa_atexit@plt+0x4b1ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 57958 <__cxa_atexit@plt+0x4b1a8> │ │ │ │ + ldr r7, [pc, #12] @ 57f78 <__cxa_atexit@plt+0x4b7c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - adcseq pc, fp, #248, 12 @ 0xf800000 │ │ │ │ - addseq r0, fp, #136, 14 @ 0x2200000 │ │ │ │ - adcseq pc, fp, #64, 12 @ 0x4000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + addseq ip, sl, #184, 20 @ 0xb8000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #80] @ 579c4 <__cxa_atexit@plt+0x4b214> │ │ │ │ + ldr r2, [pc, #176] @ 5803c <__cxa_atexit@plt+0x4b88c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 579ac <__cxa_atexit@plt+0x4b1fc> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 579b4 <__cxa_atexit@plt+0x4b204> │ │ │ │ - ldr r7, [pc, #36] @ 579c8 <__cxa_atexit@plt+0x4b218> │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 58008 <__cxa_atexit@plt+0x4b858> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #6 │ │ │ │ + bne 58014 <__cxa_atexit@plt+0x4b864> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 58028 <__cxa_atexit@plt+0x4b878> │ │ │ │ + ldr r7, [pc, #116] @ 58044 <__cxa_atexit@plt+0x4b894> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr lr, [pc, #112] @ 58048 <__cxa_atexit@plt+0x4b898> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + sub r1, r2, #11 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r5, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + sub r7, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 579cc <__cxa_atexit@plt+0x4b21c> │ │ │ │ + ldr r7, [pc, #36] @ 58040 <__cxa_atexit@plt+0x4b890> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - adcseq pc, fp, #92, 12 @ 0x5c00000 │ │ │ │ - adcseq pc, fp, #184, 10 @ 0x2e000000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + adcseq pc, fp, #104 @ 0x68 │ │ │ │ + adcseq pc, fp, #176 @ 0xb0 │ │ │ │ + adcseq pc, fp, #164 @ 0xa4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ 57a0c <__cxa_atexit@plt+0x4b25c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #40] @ 57a10 <__cxa_atexit@plt+0x4b260> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #6 │ │ │ │ + bne 580b0 <__cxa_atexit@plt+0x4b900> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 580c4 <__cxa_atexit@plt+0x4b914> │ │ │ │ + ldr r7, [pc, #88] @ 580d8 <__cxa_atexit@plt+0x4b928> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr lr, [pc, #84] @ 580dc <__cxa_atexit@plt+0x4b92c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - add r3, r3, #2 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + sub r2, r3, #11 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + sub r7, r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq pc, fp, #32, 12 @ 0x2000000 │ │ │ │ - adcseq pc, fp, #140, 10 @ 0x23000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r7, [pc, #28] @ 580d4 <__cxa_atexit@plt+0x4b924> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq lr, fp, #204, 30 @ 0x330 │ │ │ │ + adcseq pc, fp, #0 │ │ │ │ + adcseq lr, fp, #244, 30 @ 0x3d0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 57a98 <__cxa_atexit@plt+0x4b2e8> │ │ │ │ - ldr r7, [pc, #116] @ 57aa8 <__cxa_atexit@plt+0x4b2f8> │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 58120 <__cxa_atexit@plt+0x4b970> │ │ │ │ + ldr r7, [pc, #48] @ 58130 <__cxa_atexit@plt+0x4b980> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 57a7c <__cxa_atexit@plt+0x4b2cc> │ │ │ │ - ldr r1, [pc, #100] @ 57aac <__cxa_atexit@plt+0x4b2fc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 57a8c <__cxa_atexit@plt+0x4b2dc> │ │ │ │ - ldr r7, [pc, #72] @ 57ab0 <__cxa_atexit@plt+0x4b300> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r2, r1 │ │ │ │ - addeq r7, r7, #4 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 58114 <__cxa_atexit@plt+0x4b964> │ │ │ │ + mov r7, r8 │ │ │ │ + b 58140 <__cxa_atexit@plt+0x4b990> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 57ab4 <__cxa_atexit@plt+0x4b304> │ │ │ │ + ldr r7, [pc, #12] @ 58134 <__cxa_atexit@plt+0x4b984> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - adcseq pc, fp, #152, 12 @ 0x9800000 │ │ │ │ - addseq r0, fp, #48, 12 @ 0x3000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + addseq ip, sl, #16, 18 @ 0x40000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #64] @ 57b0c <__cxa_atexit@plt+0x4b35c> │ │ │ │ + ldr r2, [pc, #176] @ 581f8 <__cxa_atexit@plt+0x4ba48> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 57b04 <__cxa_atexit@plt+0x4b354> │ │ │ │ - ldr r7, [pc, #32] @ 57b10 <__cxa_atexit@plt+0x4b360> │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 581c4 <__cxa_atexit@plt+0x4ba14> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 581d0 <__cxa_atexit@plt+0x4ba20> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 581e4 <__cxa_atexit@plt+0x4ba34> │ │ │ │ + ldr r7, [pc, #116] @ 58200 <__cxa_atexit@plt+0x4ba50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - cmp r3, r2 │ │ │ │ - addeq r7, r7, #4 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7] │ │ │ │ + ldr lr, [pc, #112] @ 58204 <__cxa_atexit@plt+0x4ba54> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + sub r1, r2, #11 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r5, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + sub r7, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - adcseq pc, fp, #16, 12 @ 0x1000000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldr r7, [pc, #36] @ 581fc <__cxa_atexit@plt+0x4ba4c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + adcseq lr, fp, #172, 28 @ 0xac0 │ │ │ │ + adcseq lr, fp, #244, 28 @ 0xf40 │ │ │ │ + adcseq lr, fp, #232, 28 @ 0xe80 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 57b44 <__cxa_atexit@plt+0x4b394> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5826c <__cxa_atexit@plt+0x4babc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 58280 <__cxa_atexit@plt+0x4bad0> │ │ │ │ + ldr r7, [pc, #88] @ 58294 <__cxa_atexit@plt+0x4bae4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr lr, [pc, #84] @ 58298 <__cxa_atexit@plt+0x4bae8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ - addeq r3, r3, #4 │ │ │ │ - ldr r7, [r3] │ │ │ │ - bx r0 │ │ │ │ - adcseq pc, fp, #220, 10 @ 0x37000000 │ │ │ │ - addseq r0, fp, #188, 10 @ 0x2f000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 57b9c <__cxa_atexit@plt+0x4b3ec> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 57b94 <__cxa_atexit@plt+0x4b3e4> │ │ │ │ - ldr r8, [pc, #40] @ 57ba4 <__cxa_atexit@plt+0x4b3f4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 57ba8 <__cxa_atexit@plt+0x4b3f8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 201280c <__cxa_atexit@plt+0x200605c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + sub r2, r3, #11 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + sub r7, r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #28] @ 58290 <__cxa_atexit@plt+0x4bae0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - rsbeq r5, r7, #29952 @ 0x7500 │ │ │ │ - adcseq pc, fp, #116, 6 @ 0xd0000001 │ │ │ │ - addseq r0, fp, #96, 10 @ 0x18000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq lr, fp, #16, 28 @ 0x100 │ │ │ │ + adcseq lr, fp, #68, 28 @ 0x440 │ │ │ │ + adcseq lr, fp, #56, 28 @ 0x380 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 57bf4 <__cxa_atexit@plt+0x4b444> │ │ │ │ - ldr r7, [pc, #52] @ 57c04 <__cxa_atexit@plt+0x4b454> │ │ │ │ + bhi 582dc <__cxa_atexit@plt+0x4bb2c> │ │ │ │ + ldr r7, [pc, #48] @ 582ec <__cxa_atexit@plt+0x4bb3c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 57be8 <__cxa_atexit@plt+0x4b438> │ │ │ │ + beq 582d0 <__cxa_atexit@plt+0x4bb20> │ │ │ │ mov r7, r8 │ │ │ │ - b 57c18 <__cxa_atexit@plt+0x4b468> │ │ │ │ + b 582fc <__cxa_atexit@plt+0x4bb4c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 57c08 <__cxa_atexit@plt+0x4b458> │ │ │ │ + ldr r7, [pc, #12] @ 582f0 <__cxa_atexit@plt+0x4bb40> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r0, fp, #44, 10 @ 0xb000000 │ │ │ │ - addseq r0, fp, #4, 10 @ 0x1000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #116] @ 57c98 <__cxa_atexit@plt+0x4b4e8> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + addseq ip, sl, #104, 14 @ 0x1a00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #176] @ 583b4 <__cxa_atexit@plt+0x4bc04> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 57c70 <__cxa_atexit@plt+0x4b4c0> │ │ │ │ - ldr r7, [r5] │ │ │ │ - sub r3, r2, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 57c7c <__cxa_atexit@plt+0x4b4cc> │ │ │ │ - ldr r3, [pc, #64] @ 57c9c <__cxa_atexit@plt+0x4b4ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 57c90 <__cxa_atexit@plt+0x4b4e0> │ │ │ │ - b 57d10 <__cxa_atexit@plt+0x4b560> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 57ca0 <__cxa_atexit@plt+0x4b4f0> │ │ │ │ + beq 58380 <__cxa_atexit@plt+0x4bbd0> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #4 │ │ │ │ + bne 5838c <__cxa_atexit@plt+0x4bbdc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 583a0 <__cxa_atexit@plt+0x4bbf0> │ │ │ │ + ldr r7, [pc, #116] @ 583bc <__cxa_atexit@plt+0x4bc0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #112] @ 583c0 <__cxa_atexit@plt+0x4bc10> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + sub r1, r2, #11 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r5, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + sub r7, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - adcseq pc, fp, #124, 6 @ 0xf0000001 │ │ │ │ - addseq r0, fp, #108, 8 @ 0x6c000000 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 57ce0 <__cxa_atexit@plt+0x4b530> │ │ │ │ - ldr r3, [pc, #48] @ 57cfc <__cxa_atexit@plt+0x4b54c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 57cf4 <__cxa_atexit@plt+0x4b544> │ │ │ │ - b 57d10 <__cxa_atexit@plt+0x4b560> │ │ │ │ - ldr r7, [pc, #24] @ 57d00 <__cxa_atexit@plt+0x4b550> │ │ │ │ + ldr r7, [pc, #36] @ 583b8 <__cxa_atexit@plt+0x4bc08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - adcseq pc, fp, #24, 6 @ 0x60000000 │ │ │ │ - addseq r0, fp, #12, 8 @ 0xc000000 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + adcseq lr, fp, #240, 24 @ 0xf000 │ │ │ │ + adcseq lr, fp, #56, 26 @ 0xe00 │ │ │ │ + adcseq lr, fp, #44, 26 @ 0xb00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - and r1, r3, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 57d4c <__cxa_atexit@plt+0x4b59c> │ │ │ │ - ldr r1, [pc, #148] @ 57dc4 <__cxa_atexit@plt+0x4b614> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r3, #2] │ │ │ │ - stm r5, {r1, r8} │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 57d8c <__cxa_atexit@plt+0x4b5dc> │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 57d84 <__cxa_atexit@plt+0x4b5d4> │ │ │ │ - b 57d6c <__cxa_atexit@plt+0x4b5bc> │ │ │ │ - ldr r1, [pc, #100] @ 57db8 <__cxa_atexit@plt+0x4b608> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 57d84 <__cxa_atexit@plt+0x4b5d4> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 57d98 <__cxa_atexit@plt+0x4b5e8> │ │ │ │ - ldr r7, [pc, #72] @ 57dbc <__cxa_atexit@plt+0x4b60c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #64] @ 57dc0 <__cxa_atexit@plt+0x4b610> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb7bc <__cxa_atexit@plt+0x3df00c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #36] @ 57dc8 <__cxa_atexit@plt+0x4b618> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addeq r2, r2, #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #4 │ │ │ │ + bne 58428 <__cxa_atexit@plt+0x4bc78> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 5843c <__cxa_atexit@plt+0x4bc8c> │ │ │ │ + ldr r7, [pc, #88] @ 58450 <__cxa_atexit@plt+0x4bca0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr lr, [pc, #84] @ 58454 <__cxa_atexit@plt+0x4bca4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - addseq r0, fp, #164, 6 @ 0x90000002 │ │ │ │ - addseq r0, fp, #152, 6 @ 0x60000002 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - adcseq pc, fp, #92, 6 @ 0x70000001 │ │ │ │ - addseq r0, fp, #68, 6 @ 0x10000001 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 57df4 <__cxa_atexit@plt+0x4b644> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb7bc <__cxa_atexit@plt+0x3df00c> │ │ │ │ - ldr r7, [pc, #16] @ 57e0c <__cxa_atexit@plt+0x4b65c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #8] @ 57e10 <__cxa_atexit@plt+0x4b660> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - addseq r0, fp, #28, 6 @ 0x70000000 │ │ │ │ - addseq r0, fp, #16, 6 @ 0x40000000 │ │ │ │ - addseq r0, fp, #252, 4 @ 0xc000000f │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 57e44 <__cxa_atexit@plt+0x4b694> │ │ │ │ - ldr r7, [pc, #56] @ 57e6c <__cxa_atexit@plt+0x4b6bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #48] @ 57e70 <__cxa_atexit@plt+0x4b6c0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + sub r2, r3, #11 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + sub r7, r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 5844c <__cxa_atexit@plt+0x4bc9c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r2, [pc, #16] @ 57e68 <__cxa_atexit@plt+0x4b6b8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - cmp r3, r7 │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - adcseq pc, fp, #168, 4 @ 0x8000000a │ │ │ │ - addseq r0, fp, #228, 4 @ 0x4000000e │ │ │ │ - addseq r0, fp, #216, 4 @ 0x8000000d │ │ │ │ - addseq r0, fp, #152, 4 @ 0x80000009 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq lr, fp, #84, 24 @ 0x5400 │ │ │ │ + adcseq lr, fp, #136, 24 @ 0x8800 │ │ │ │ + adcseq lr, fp, #124, 24 @ 0x7c00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 57ebc <__cxa_atexit@plt+0x4b70c> │ │ │ │ - ldr r7, [pc, #52] @ 57ecc <__cxa_atexit@plt+0x4b71c> │ │ │ │ + bhi 58498 <__cxa_atexit@plt+0x4bce8> │ │ │ │ + ldr r7, [pc, #48] @ 584a8 <__cxa_atexit@plt+0x4bcf8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 57eb0 <__cxa_atexit@plt+0x4b700> │ │ │ │ + beq 5848c <__cxa_atexit@plt+0x4bcdc> │ │ │ │ mov r7, r8 │ │ │ │ - b 57ee0 <__cxa_atexit@plt+0x4b730> │ │ │ │ + b 584b8 <__cxa_atexit@plt+0x4bd08> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 57ed0 <__cxa_atexit@plt+0x4b720> │ │ │ │ + ldr r7, [pc, #12] @ 584ac <__cxa_atexit@plt+0x4bcfc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r0, fp, #108, 4 @ 0xc0000006 │ │ │ │ - addseq r0, fp, #60, 4 @ 0xc0000003 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #116] @ 57f60 <__cxa_atexit@plt+0x4b7b0> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + addseq ip, sl, #192, 10 @ 0x30000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #176] @ 58570 <__cxa_atexit@plt+0x4bdc0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 57f38 <__cxa_atexit@plt+0x4b788> │ │ │ │ - ldr r7, [r5] │ │ │ │ - sub r3, r2, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 57f44 <__cxa_atexit@plt+0x4b794> │ │ │ │ - ldr r3, [pc, #64] @ 57f64 <__cxa_atexit@plt+0x4b7b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 57f58 <__cxa_atexit@plt+0x4b7a8> │ │ │ │ - b 57fd8 <__cxa_atexit@plt+0x4b828> │ │ │ │ + beq 5853c <__cxa_atexit@plt+0x4bd8c> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #8 │ │ │ │ + bne 58548 <__cxa_atexit@plt+0x4bd98> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 5855c <__cxa_atexit@plt+0x4bdac> │ │ │ │ + ldr r7, [pc, #116] @ 58578 <__cxa_atexit@plt+0x4bdc8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr lr, [pc, #112] @ 5857c <__cxa_atexit@plt+0x4bdcc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + sub r1, r2, #11 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r5, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + sub r7, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 57f68 <__cxa_atexit@plt+0x4b7b8> │ │ │ │ + ldr r7, [pc, #36] @ 58574 <__cxa_atexit@plt+0x4bdc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + adcseq lr, fp, #52, 22 @ 0xd000 │ │ │ │ + adcseq lr, fp, #124, 22 @ 0x1f000 │ │ │ │ + adcseq lr, fp, #112, 22 @ 0x1c000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #8 │ │ │ │ + bne 585e4 <__cxa_atexit@plt+0x4be34> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 585f8 <__cxa_atexit@plt+0x4be48> │ │ │ │ + ldr r7, [pc, #88] @ 5860c <__cxa_atexit@plt+0x4be5c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr lr, [pc, #84] @ 58610 <__cxa_atexit@plt+0x4be60> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + sub r2, r3, #11 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + sub r7, r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - adcseq pc, fp, #40 @ 0x28 │ │ │ │ - addseq r0, fp, #164, 2 @ 0x29 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 57fa8 <__cxa_atexit@plt+0x4b7f8> │ │ │ │ - ldr r3, [pc, #48] @ 57fc4 <__cxa_atexit@plt+0x4b814> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 57fbc <__cxa_atexit@plt+0x4b80c> │ │ │ │ - b 57fd8 <__cxa_atexit@plt+0x4b828> │ │ │ │ - ldr r7, [pc, #24] @ 57fc8 <__cxa_atexit@plt+0x4b818> │ │ │ │ + ldr r7, [pc, #28] @ 58608 <__cxa_atexit@plt+0x4be58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq lr, fp, #152, 20 @ 0x98000 │ │ │ │ + adcseq lr, fp, #204, 20 @ 0xcc000 │ │ │ │ + adcseq lr, fp, #192, 20 @ 0xc0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, sp │ │ │ │ + andeq r0, r0, lr │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq 5868c <__cxa_atexit@plt+0x4bedc> │ │ │ │ + cmp r7, #3 │ │ │ │ + bne 58698 <__cxa_atexit@plt+0x4bee8> │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + sub r7, r7, #3 │ │ │ │ + cmp r7, #9 │ │ │ │ + bhi 5870c <__cxa_atexit@plt+0x4bf5c> │ │ │ │ + add r3, pc, #4 │ │ │ │ + ldr r7, [r3, r7, lsl #2] │ │ │ │ + add pc, r3, r7 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + ldr r7, [pc, #168] @ 58730 <__cxa_atexit@plt+0x4bf80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 586a0 <__cxa_atexit@plt+0x4bef0> │ │ │ │ + ldr r7, [pc, #148] @ 58728 <__cxa_atexit@plt+0x4bf78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 586a0 <__cxa_atexit@plt+0x4bef0> │ │ │ │ + ldr r7, [pc, #132] @ 58724 <__cxa_atexit@plt+0x4bf74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - adcseq lr, fp, #196, 30 @ 0x310 │ │ │ │ - addseq r0, fp, #68, 2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ + ldr r7, [pc, #140] @ 58740 <__cxa_atexit@plt+0x4bf90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 586a0 <__cxa_atexit@plt+0x4bef0> │ │ │ │ + ldr r7, [pc, #148] @ 58754 <__cxa_atexit@plt+0x4bfa4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 586a0 <__cxa_atexit@plt+0x4bef0> │ │ │ │ + ldr r7, [pc, #108] @ 58738 <__cxa_atexit@plt+0x4bf88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 586a0 <__cxa_atexit@plt+0x4bef0> │ │ │ │ + ldr r7, [pc, #100] @ 5873c <__cxa_atexit@plt+0x4bf8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 586a0 <__cxa_atexit@plt+0x4bef0> │ │ │ │ + ldr r7, [pc, #104] @ 5874c <__cxa_atexit@plt+0x4bf9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 586a0 <__cxa_atexit@plt+0x4bef0> │ │ │ │ + ldr r7, [pc, #68] @ 58734 <__cxa_atexit@plt+0x4bf84> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 586a0 <__cxa_atexit@plt+0x4bef0> │ │ │ │ + ldr r7, [pc, #72] @ 58744 <__cxa_atexit@plt+0x4bf94> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 586a0 <__cxa_atexit@plt+0x4bef0> │ │ │ │ + ldr r7, [pc, #64] @ 58748 <__cxa_atexit@plt+0x4bf98> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 586a0 <__cxa_atexit@plt+0x4bef0> │ │ │ │ + ldr r7, [pc, #24] @ 5872c <__cxa_atexit@plt+0x4bf7c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 586a0 <__cxa_atexit@plt+0x4bef0> │ │ │ │ + ldr r7, [pc, #48] @ 58750 <__cxa_atexit@plt+0x4bfa0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 586a0 <__cxa_atexit@plt+0x4bef0> │ │ │ │ + addseq ip, sl, #132, 16 @ 0x840000 │ │ │ │ + addseq ip, sl, #116, 16 @ 0x740000 │ │ │ │ + addseq ip, sl, #216, 14 @ 0x3600000 │ │ │ │ + addseq ip, sl, #72, 16 @ 0x480000 │ │ │ │ + addseq ip, sl, #196, 14 @ 0x3100000 │ │ │ │ + addseq ip, sl, #204, 14 @ 0x3300000 │ │ │ │ + addseq ip, sl, #164, 14 @ 0x2900000 │ │ │ │ + addseq ip, sl, #172, 14 @ 0x2b00000 │ │ │ │ + addseq ip, sl, #72, 14 @ 0x1200000 │ │ │ │ + addseq ip, sl, #32, 14 @ 0x800000 │ │ │ │ + addseq ip, sl, #40, 14 @ 0xa00000 │ │ │ │ + addseq ip, sl, #200, 10 @ 0x32000000 │ │ │ │ + addseq ip, sl, #48, 14 @ 0xc00000 │ │ │ │ + addseq ip, sl, #232, 24 @ 0xe800 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 5802c <__cxa_atexit@plt+0x4b87c> │ │ │ │ - ldr r0, [pc, #168] @ 580a4 <__cxa_atexit@plt+0x4b8f4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r8, [r2, #2] │ │ │ │ - stm r5, {r0, r8} │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 58064 <__cxa_atexit@plt+0x4b8b4> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 5804c <__cxa_atexit@plt+0x4b89c> │ │ │ │ - ldr r5, [pc, #140] @ 580a8 <__cxa_atexit@plt+0x4b8f8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb7bc <__cxa_atexit@plt+0x3df00c> │ │ │ │ - ldr r0, [pc, #104] @ 5809c <__cxa_atexit@plt+0x4b8ec> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [r2, #3] │ │ │ │ - stm r5, {r0, r3} │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 58064 <__cxa_atexit@plt+0x4b8b4> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 5806c <__cxa_atexit@plt+0x4b8bc> │ │ │ │ - ldr r7, [pc, #92] @ 580b0 <__cxa_atexit@plt+0x4b900> │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 587a0 <__cxa_atexit@plt+0x4bff0> │ │ │ │ + ldr r7, [pc, #52] @ 587b4 <__cxa_atexit@plt+0x4c004> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #84] @ 580b4 <__cxa_atexit@plt+0x4b904> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 5808c <__cxa_atexit@plt+0x4b8dc> │ │ │ │ - ldr r7, [pc, #28] @ 580a0 <__cxa_atexit@plt+0x4b8f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 58794 <__cxa_atexit@plt+0x4bfe4> │ │ │ │ + mov r7, r9 │ │ │ │ + b 587c8 <__cxa_atexit@plt+0x4c018> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 580ac <__cxa_atexit@plt+0x4b8fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r7, [pc, #16] @ 587b8 <__cxa_atexit@plt+0x4c008> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - adcseq lr, fp, #124, 30 @ 0x1f0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - adcseq lr, fp, #224, 28 @ 0xe00 │ │ │ │ - addseq r0, fp, #196 @ 0xc4 │ │ │ │ - addseq r0, fp, #184 @ 0xb8 │ │ │ │ - addseq r0, fp, #88 @ 0x58 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + addseq ip, sl, #216, 24 @ 0xd800 │ │ │ │ + addseq ip, sl, #136, 24 @ 0x8800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 580e8 <__cxa_atexit@plt+0x4b938> │ │ │ │ - ldr r3, [pc, #48] @ 58108 <__cxa_atexit@plt+0x4b958> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb7bc <__cxa_atexit@plt+0x3df00c> │ │ │ │ - ldr r7, [pc, #16] @ 58100 <__cxa_atexit@plt+0x4b950> │ │ │ │ + beq 5882c <__cxa_atexit@plt+0x4c07c> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 58838 <__cxa_atexit@plt+0x4c088> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + sub r7, r7, #3 │ │ │ │ + cmp r7, #7 │ │ │ │ + bhi 588a0 <__cxa_atexit@plt+0x4c0f0> │ │ │ │ + add r3, pc, #4 │ │ │ │ + ldr r7, [r3, r7, lsl #2] │ │ │ │ + add pc, r3, r7 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + ldr r7, [pc, #144] @ 588b8 <__cxa_atexit@plt+0x4c108> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #8] @ 58104 <__cxa_atexit@plt+0x4b954> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + b 58840 <__cxa_atexit@plt+0x4c090> │ │ │ │ + ldr r7, [pc, #124] @ 588b0 <__cxa_atexit@plt+0x4c100> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 58840 <__cxa_atexit@plt+0x4c090> │ │ │ │ + ldr r7, [pc, #108] @ 588ac <__cxa_atexit@plt+0x4c0fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - addseq r0, fp, #40 @ 0x28 │ │ │ │ - addseq r0, fp, #28 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ + ldr r7, [pc, #116] @ 588c8 <__cxa_atexit@plt+0x4c118> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 58840 <__cxa_atexit@plt+0x4c090> │ │ │ │ + ldr r7, [pc, #96] @ 588c0 <__cxa_atexit@plt+0x4c110> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 58840 <__cxa_atexit@plt+0x4c090> │ │ │ │ + ldr r7, [pc, #88] @ 588c4 <__cxa_atexit@plt+0x4c114> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 58840 <__cxa_atexit@plt+0x4c090> │ │ │ │ + ldr r7, [pc, #92] @ 588d4 <__cxa_atexit@plt+0x4c124> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 58840 <__cxa_atexit@plt+0x4c090> │ │ │ │ + ldr r7, [pc, #56] @ 588bc <__cxa_atexit@plt+0x4c10c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 58840 <__cxa_atexit@plt+0x4c090> │ │ │ │ + ldr r7, [pc, #60] @ 588cc <__cxa_atexit@plt+0x4c11c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 58840 <__cxa_atexit@plt+0x4c090> │ │ │ │ + ldr r7, [pc, #52] @ 588d0 <__cxa_atexit@plt+0x4c120> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 58840 <__cxa_atexit@plt+0x4c090> │ │ │ │ + ldr r7, [pc, #12] @ 588b4 <__cxa_atexit@plt+0x4c104> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 58840 <__cxa_atexit@plt+0x4c090> │ │ │ │ + addseq ip, sl, #240, 22 @ 0x3c000 │ │ │ │ + addseq ip, sl, #224, 22 @ 0x38000 │ │ │ │ + addseq ip, sl, #80, 22 @ 0x14000 │ │ │ │ + addseq ip, sl, #180, 22 @ 0x2d000 │ │ │ │ + addseq ip, sl, #60, 22 @ 0xf000 │ │ │ │ + addseq ip, sl, #68, 22 @ 0x11000 │ │ │ │ + addseq ip, sl, #28, 22 @ 0x7000 │ │ │ │ + addseq ip, sl, #24, 22 @ 0x6000 │ │ │ │ + addseq ip, sl, #192, 20 @ 0xc0000 │ │ │ │ + addseq ip, sl, #176, 18 @ 0x2c0000 │ │ │ │ + addseq ip, sl, #188, 20 @ 0xbc000 │ │ │ │ + addseq sp, sl, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 58140 <__cxa_atexit@plt+0x4b990> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 5893c <__cxa_atexit@plt+0x4c18c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 58934 <__cxa_atexit@plt+0x4c184> │ │ │ │ + ldr r3, [pc, #56] @ 58944 <__cxa_atexit@plt+0x4c194> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 58948 <__cxa_atexit@plt+0x4c198> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 58144 <__cxa_atexit@plt+0x4b994> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #40] @ 5894c <__cxa_atexit@plt+0x4c19c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 3ff5f4 <__cxa_atexit@plt+0x3f2e44> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - adcseq lr, fp, #228, 28 @ 0xe40 │ │ │ │ - adcseq lr, fp, #80, 28 @ 0x500 │ │ │ │ - addseq pc, sl, #200, 30 @ 0x320 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq sp, sl, #172 @ 0xac │ │ │ │ + adcseq lr, fp, #228, 10 @ 0x39000000 │ │ │ │ + adcseq lr, fp, #220, 10 @ 0x37000000 │ │ │ │ + addseq sp, sl, #64, 2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 58980 <__cxa_atexit@plt+0x4c1d0> │ │ │ │ + ldr r5, [pc, #28] @ 58990 <__cxa_atexit@plt+0x4c1e0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 2017450 <__cxa_atexit@plt+0x200aca0> │ │ │ │ + ldr r7, [pc, #12] @ 58994 <__cxa_atexit@plt+0x4c1e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + addseq sp, sl, #36, 2 │ │ │ │ + addseq sp, sl, #252 @ 0xfc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 58178 <__cxa_atexit@plt+0x4b9c8> │ │ │ │ - ldr r7, [pc, #72] @ 581b0 <__cxa_atexit@plt+0x4ba00> │ │ │ │ + ldr r8, [pc, #12] @ 589b8 <__cxa_atexit@plt+0x4c208> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3ff73c <__cxa_atexit@plt+0x3f2f8c> │ │ │ │ + addseq sp, sl, #224 @ 0xe0 │ │ │ │ + addseq sp, sl, #240 @ 0xf0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 589f8 <__cxa_atexit@plt+0x4c248> │ │ │ │ + ldr r9, [pc, #36] @ 58a00 <__cxa_atexit@plt+0x4c250> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 58a04 <__cxa_atexit@plt+0x4c254> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff744 <__cxa_atexit@plt+0x3f2f94> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq sp, sl, #176 @ 0xb0 │ │ │ │ + adcseq lr, fp, #104, 10 @ 0x1a000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 58a3c <__cxa_atexit@plt+0x4c28c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 58a44 <__cxa_atexit@plt+0x4c294> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq lr, fp, #36, 10 @ 0x9000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 58af4 <__cxa_atexit@plt+0x4c344> │ │ │ │ + ldr r2, [pc, #168] @ 58b10 <__cxa_atexit@plt+0x4c360> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 58ad4 <__cxa_atexit@plt+0x4c324> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 58ae0 <__cxa_atexit@plt+0x4c330> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 58afc <__cxa_atexit@plt+0x4c34c> │ │ │ │ + ldr r7, [pc, #120] @ 58b18 <__cxa_atexit@plt+0x4c368> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [pc, #64] @ 581b4 <__cxa_atexit@plt+0x4ba04> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #100] @ 58b1c <__cxa_atexit@plt+0x4c36c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #2 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 5819c <__cxa_atexit@plt+0x4b9ec> │ │ │ │ - ldr r7, [pc, #24] @ 581ac <__cxa_atexit@plt+0x4b9fc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 58b14 <__cxa_atexit@plt+0x4c364> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + adcseq lr, fp, #164, 8 @ 0xa4000000 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + adcseq lr, fp, #104, 8 @ 0x68000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 58b80 <__cxa_atexit@plt+0x4c3d0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 58b94 <__cxa_atexit@plt+0x4c3e4> │ │ │ │ + ldr r7, [pc, #92] @ 58ba8 <__cxa_atexit@plt+0x4c3f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #72] @ 58bac <__cxa_atexit@plt+0x4c3fc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 581b8 <__cxa_atexit@plt+0x4ba08> │ │ │ │ + ldr r7, [pc, #28] @ 58ba4 <__cxa_atexit@plt+0x4c3f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - adcseq lr, fp, #108, 28 @ 0x6c0 │ │ │ │ - addseq pc, sl, #176, 30 @ 0x2c0 │ │ │ │ - addseq pc, sl, #164, 30 @ 0x290 │ │ │ │ - adcseq lr, fp, #208, 26 @ 0x3400 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq lr, fp, #4, 8 @ 0x4000000 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + adcseq lr, fp, #188, 6 @ 0xf0000002 │ │ │ │ + addseq ip, sl, #248, 28 @ 0xf80 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 5821c <__cxa_atexit@plt+0x4ba6c> │ │ │ │ - ldr r3, [pc, #60] @ 58234 <__cxa_atexit@plt+0x4ba84> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #56] @ 58238 <__cxa_atexit@plt+0x4ba88> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bcc 58c04 <__cxa_atexit@plt+0x4c454> │ │ │ │ + ldr r3, [pc, #64] @ 58c1c <__cxa_atexit@plt+0x4c46c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #60] @ 58c20 <__cxa_atexit@plt+0x4c470> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r1, r6, #10 │ │ │ │ - stmib r7, {r2, r8} │ │ │ │ - str r3, [r7, #12] │ │ │ │ - str r1, [r7, #16] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 5823c <__cxa_atexit@plt+0x4ba8c> │ │ │ │ + ldr r7, [pc, #24] @ 58c24 <__cxa_atexit@plt+0x4c474> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq lr, fp, #244, 26 @ 0x3d00 │ │ │ │ - adcseq lr, fp, #32, 26 @ 0x800 │ │ │ │ - addseq pc, sl, #136, 30 @ 0x220 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + addseq ip, sl, #184, 28 @ 0xb80 │ │ │ │ + addseq ip, sl, #44, 30 @ 0xb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - ldr r3, [pc, #8] @ 58260 <__cxa_atexit@plt+0x4bab0> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 58c80 <__cxa_atexit@plt+0x4c4d0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 58c78 <__cxa_atexit@plt+0x4c4c8> │ │ │ │ + ldr r3, [pc, #44] @ 58c88 <__cxa_atexit@plt+0x4c4d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - addseq pc, sl, #84, 30 @ 0x150 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5829c <__cxa_atexit@plt+0x4baec> │ │ │ │ - ldr r3, [pc, #40] @ 582b4 <__cxa_atexit@plt+0x4bb04> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #5 │ │ │ │ + ldr r2, [pc, #40] @ 58c8c <__cxa_atexit@plt+0x4c4dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff74c <__cxa_atexit@plt+0x3f2f9c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 582b8 <__cxa_atexit@plt+0x4bb08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq lr, fp, #200, 26 @ 0x3200 │ │ │ │ - addseq pc, sl, #16, 30 @ 0x40 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + addseq ip, sl, #236, 28 @ 0xec0 │ │ │ │ + adcseq lr, fp, #148, 4 @ 0x40000009 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 582f0 <__cxa_atexit@plt+0x4bb40> │ │ │ │ - ldr r3, [pc, #36] @ 58300 <__cxa_atexit@plt+0x4bb50> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #12] @ 58304 <__cxa_atexit@plt+0x4bb54> │ │ │ │ + ldr r7, [pc, #12] @ 58cb0 <__cxa_atexit@plt+0x4c500> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq pc, sl, #192, 28 @ 0xc00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5834c <__cxa_atexit@plt+0x4bb9c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 58354 <__cxa_atexit@plt+0x4bba4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #40] @ 58364 <__cxa_atexit@plt+0x4bbb4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq lr, fp, #236, 22 @ 0x3b000 │ │ │ │ + addseq ip, sl, #216, 28 @ 0xd80 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 583a0 <__cxa_atexit@plt+0x4bbf0> │ │ │ │ + bhi 58cec <__cxa_atexit@plt+0x4c53c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 583a8 <__cxa_atexit@plt+0x4bbf8> │ │ │ │ + ldr r1, [pc, #24] @ 58cf4 <__cxa_atexit@plt+0x4c544> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3eb77c <__cxa_atexit@plt+0x3defcc> │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq lr, fp, #192, 22 @ 0x30000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 583e4 <__cxa_atexit@plt+0x4bc34> │ │ │ │ - ldr r2, [pc, #40] @ 583f4 <__cxa_atexit@plt+0x4bc44> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5] │ │ │ │ - stmdb r5, {r2, r8, sl} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #12] @ 583f8 <__cxa_atexit@plt+0x4bc48> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + adcseq lr, fp, #116, 4 @ 0x40000007 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #32 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 58d70 <__cxa_atexit@plt+0x4c5c0> │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r2, [pc, #80] @ 58d7c <__cxa_atexit@plt+0x4c5cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + ldr r2, [r7, #28] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + ldr r0, [pc, #64] @ 58d80 <__cxa_atexit@plt+0x4c5d0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str r9, [r3, #-20] @ 0xffffffec │ │ │ │ + sub r1, r3, #32 │ │ │ │ + stm r1, {r0, r8, lr} │ │ │ │ + tst r2, #3 │ │ │ │ + beq 58d64 <__cxa_atexit@plt+0x4c5b4> │ │ │ │ + mov r7, r2 │ │ │ │ + b 58d8c <__cxa_atexit@plt+0x4c5dc> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - addseq pc, sl, #208, 26 @ 0x3400 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + adcseq lr, fp, #36, 4 @ 0x40000002 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 58430 <__cxa_atexit@plt+0x4bc80> │ │ │ │ - ldr r3, [pc, #32] @ 58438 <__cxa_atexit@plt+0x4bc88> │ │ │ │ + ldr r3, [pc, #160] @ 58e34 <__cxa_atexit@plt+0x4c684> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + str r2, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 58e08 <__cxa_atexit@plt+0x4c658> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 58e24 <__cxa_atexit@plt+0x4c674> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r2, r7 │ │ │ │ + bne 58e10 <__cxa_atexit@plt+0x4c660> │ │ │ │ + ldr r7, [pc, #104] @ 58e38 <__cxa_atexit@plt+0x4c688> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr lr, [pc, #80] @ 58e3c <__cxa_atexit@plt+0x4c68c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add r2, r6, #12 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #24 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + adcseq lr, fp, #52, 2 │ │ │ │ + andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 584a4 <__cxa_atexit@plt+0x4bcf4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 584ac <__cxa_atexit@plt+0x4bcfc> │ │ │ │ - ldr r2, [pc, #84] @ 584bc <__cxa_atexit@plt+0x4bd0c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #60] @ 584c0 <__cxa_atexit@plt+0x4bd10> │ │ │ │ + bcc 58ebc <__cxa_atexit@plt+0x4c70c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + cmp r2, r7 │ │ │ │ + bne 58ea8 <__cxa_atexit@plt+0x4c6f8> │ │ │ │ + ldr r7, [pc, #92] @ 58ecc <__cxa_atexit@plt+0x4c71c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr lr, [pc, #68] @ 58ed0 <__cxa_atexit@plt+0x4c720> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add r2, r6, #12 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #24 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - adcseq lr, fp, #164, 20 @ 0xa4000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + adcseq lr, fp, #148 @ 0x94 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 584f8 <__cxa_atexit@plt+0x4bd48> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 58500 <__cxa_atexit@plt+0x4bd50> │ │ │ │ + bhi 58f50 <__cxa_atexit@plt+0x4c7a0> │ │ │ │ + ldr r2, [pc, #124] @ 58f6c <__cxa_atexit@plt+0x4c7bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ 58f70 <__cxa_atexit@plt+0x4c7c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 58f44 <__cxa_atexit@plt+0x4c794> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 58f58 <__cxa_atexit@plt+0x4c7a8> │ │ │ │ + ldr r3, [pc, #76] @ 58f74 <__cxa_atexit@plt+0x4c7c4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq lr, fp, #104, 20 @ 0x68000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + adcseq lr, fp, #84 @ 0x54 │ │ │ │ + adcseq lr, fp, #136 @ 0x88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 58538 <__cxa_atexit@plt+0x4bd88> │ │ │ │ - ldr r3, [pc, #36] @ 58548 <__cxa_atexit@plt+0x4bd98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #12] @ 5854c <__cxa_atexit@plt+0x4bd9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq pc, sl, #128, 24 @ 0x8000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 585b0 <__cxa_atexit@plt+0x4be00> │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 585b8 <__cxa_atexit@plt+0x4be08> │ │ │ │ - ldr r2, [pc, #76] @ 585c8 <__cxa_atexit@plt+0x4be18> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #56] @ 585cc <__cxa_atexit@plt+0x4be1c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 58fb4 <__cxa_atexit@plt+0x4c804> │ │ │ │ + ldr r2, [pc, #36] @ 58fc0 <__cxa_atexit@plt+0x4c810> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - adcseq lr, fp, #148, 18 @ 0x250000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq lr, fp, #20 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 58610 <__cxa_atexit@plt+0x4be60> │ │ │ │ - ldr r3, [pc, #36] @ 58620 <__cxa_atexit@plt+0x4be70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #12] @ 58624 <__cxa_atexit@plt+0x4be74> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - addseq pc, sl, #168, 22 @ 0x2a000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 586b4 <__cxa_atexit@plt+0x4bf04> │ │ │ │ - ldr r7, [pc, #148] @ 586dc <__cxa_atexit@plt+0x4bf2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ + bhi 59088 <__cxa_atexit@plt+0x4c8d8> │ │ │ │ + ldr r2, [pc, #196] @ 590a8 <__cxa_atexit@plt+0x4c8f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 586a4 <__cxa_atexit@plt+0x4bef4> │ │ │ │ + beq 59078 <__cxa_atexit@plt+0x4c8c8> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ + add r2, r6, #56 @ 0x38 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 586c4 <__cxa_atexit@plt+0x4bf14> │ │ │ │ - ldr lr, [pc, #120] @ 586e4 <__cxa_atexit@plt+0x4bf34> │ │ │ │ - add lr, pc, lr │ │ │ │ + bcc 59090 <__cxa_atexit@plt+0x4c8e0> │ │ │ │ + ldr r7, [pc, #148] @ 590ac <__cxa_atexit@plt+0x4c8fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r3, [r9, #3] │ │ │ │ - ldr r1, [r9, #7] │ │ │ │ - sub r7, r2, #19 │ │ │ │ - ldr r8, [pc, #104] @ 586e8 <__cxa_atexit@plt+0x4bf38> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldmda r5, {r0, ip} │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r0, r1, r8} │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ + ldr lr, [r9, #7] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r8, [r5, #-16] │ │ │ │ + ldmda r5, {r0, r1, r7, ip} │ │ │ │ + ldr r9, [pc, #124] @ 590b0 <__cxa_atexit@plt+0x4c900> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, #120] @ 590b4 <__cxa_atexit@plt+0x4c904> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r3, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + mov r7, r6 │ │ │ │ + str r9, [r7, #32]! │ │ │ │ + str r3, [r6, #40] @ 0x28 │ │ │ │ + str sl, [r6, #44] @ 0x2c │ │ │ │ + str r7, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 586e0 <__cxa_atexit@plt+0x4bf30> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #24 │ │ │ │ + mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - addseq pc, sl, #8, 22 @ 0x2000 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - adcseq lr, fp, #88, 18 @ 0x160000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffffce4 │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + adcseq lr, fp, #76 @ 0x4c │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 58748 <__cxa_atexit@plt+0x4bf98> │ │ │ │ - ldr lr, [pc, #68] @ 58754 <__cxa_atexit@plt+0x4bfa4> │ │ │ │ + bcc 59144 <__cxa_atexit@plt+0x4c994> │ │ │ │ + ldr lr, [pc, #116] @ 59150 <__cxa_atexit@plt+0x4c9a0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - sub r2, r6, #19 │ │ │ │ - ldr r8, [pc, #48] @ 58758 <__cxa_atexit@plt+0x4bfa8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r7, r8} │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #84] @ 59154 <__cxa_atexit@plt+0x4c9a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #80] @ 59158 <__cxa_atexit@plt+0x4c9a8> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #32]! │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str sl, [r3, #44] @ 0x2c │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ + str r3, [r3, #52] @ 0x34 │ │ │ │ sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - mov r3, #24 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - adcseq lr, fp, #176, 16 @ 0xb00000 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffc20 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + adcseq sp, fp, #128, 30 @ 0x200 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 587c4 <__cxa_atexit@plt+0x4c014> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 587e0 <__cxa_atexit@plt+0x4c030> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 587cc <__cxa_atexit@plt+0x4c01c> │ │ │ │ - ldr r3, [pc, #76] @ 587e4 <__cxa_atexit@plt+0x4c034> │ │ │ │ + bhi 591f4 <__cxa_atexit@plt+0x4ca44> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 591fc <__cxa_atexit@plt+0x4ca4c> │ │ │ │ + ldr r1, [pc, #152] @ 59228 <__cxa_atexit@plt+0x4ca78> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr ip, [pc, #148] @ 5922c <__cxa_atexit@plt+0x4ca7c> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr lr, [pc, #144] @ 59230 <__cxa_atexit@plt+0x4ca80> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #140] @ 59234 <__cxa_atexit@plt+0x4ca84> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r2, {r1, sl} │ │ │ │ + str r9, [r2, #12] │ │ │ │ + str ip, [r5] │ │ │ │ + sub r1, r6, #5 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + add r2, lr, #1 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 59214 <__cxa_atexit@plt+0x4ca64> │ │ │ │ + ldr r3, [pc, #92] @ 59240 <__cxa_atexit@plt+0x4ca90> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 587b4 <__cxa_atexit@plt+0x4c004> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 58d6c <__cxa_atexit@plt+0x4c5bc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r2 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + mov r6, r2 │ │ │ │ + b 59204 <__cxa_atexit@plt+0x4ca54> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ 5923c <__cxa_atexit@plt+0x4ca8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 587e8 <__cxa_atexit@plt+0x4c038> │ │ │ │ + ldr r7, [pc, #28] @ 59238 <__cxa_atexit@plt+0x4ca88> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq lr, fp, #208, 14 @ 0x3400000 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - addseq pc, sl, #248, 18 @ 0x3e0000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + addseq ip, sl, #236, 18 @ 0x3b0000 │ │ │ │ + adcseq sp, fp, #168, 28 @ 0xa80 │ │ │ │ + addseq fp, sl, #176, 12 @ 0xb000000 │ │ │ │ + addseq ip, sl, #132, 18 @ 0x210000 │ │ │ │ + @ instruction: 0xffffd210 │ │ │ │ + addseq ip, sl, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #64] @ 59298 <__cxa_atexit@plt+0x4cae8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 5927c <__cxa_atexit@plt+0x4cacc> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 59288 <__cxa_atexit@plt+0x4cad8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r7, [pc, #12] @ 5929c <__cxa_atexit@plt+0x4caec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + addseq ip, sl, #220, 16 @ 0xdc0000 │ │ │ │ + addseq ip, sl, #196, 16 @ 0xc40000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 592c8 <__cxa_atexit@plt+0x4cb18> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + addseq ip, sl, #172, 16 @ 0xac0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 588a0 <__cxa_atexit@plt+0x4c0f0> │ │ │ │ - ldr r7, [pc, #188] @ 588c8 <__cxa_atexit@plt+0x4c118> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 58890 <__cxa_atexit@plt+0x4c0e0> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #48 @ 0x30 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 588b0 <__cxa_atexit@plt+0x4c100> │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - ldr ip, [r9, #7] │ │ │ │ - ldr sl, [r9, #11] │ │ │ │ - ldr r8, [r9, #15] │ │ │ │ - ldr lr, [r9, #19] │ │ │ │ - ldr r0, [r9, #23] │ │ │ │ - ldr r1, [r9, #27] │ │ │ │ - ldr r3, [pc, #132] @ 588d0 <__cxa_atexit@plt+0x4c120> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 588d4 <__cxa_atexit@plt+0x4c124> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - add r0, r6, #16 │ │ │ │ - stm r0, {r1, r6, ip} │ │ │ │ - str sl, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - str lr, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r2, #27 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ + bhi 592fc <__cxa_atexit@plt+0x4cb4c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 59304 <__cxa_atexit@plt+0x4cb54> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff754 <__cxa_atexit@plt+0x3f2fa4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + adcseq sp, fp, #100, 24 @ 0x6400 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 593b0 <__cxa_atexit@plt+0x4cc00> │ │ │ │ + ldr r3, [pc, #144] @ 593b8 <__cxa_atexit@plt+0x4cc08> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r1, r2} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 59380 <__cxa_atexit@plt+0x4cbd0> │ │ │ │ + ldr r1, [pc, #112] @ 593bc <__cxa_atexit@plt+0x4cc0c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 59390 <__cxa_atexit@plt+0x4cbe0> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 593a8 <__cxa_atexit@plt+0x4cbf8> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 588cc <__cxa_atexit@plt+0x4c11c> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #40] @ 593c0 <__cxa_atexit@plt+0x4cc10> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #48 @ 0x30 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + adcseq sp, fp, #160, 22 @ 0x28000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #84] @ 59430 <__cxa_atexit@plt+0x4cc80> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 59408 <__cxa_atexit@plt+0x4cc58> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 59424 <__cxa_atexit@plt+0x4cc74> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - addseq pc, sl, #32, 18 @ 0x80000 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - adcseq lr, fp, #168, 14 @ 0x2a00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ldr r3, [pc, #24] @ 59434 <__cxa_atexit@plt+0x4cc84> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + adcseq sp, fp, #28, 22 @ 0x7000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 58954 <__cxa_atexit@plt+0x4c1a4> │ │ │ │ - ldr lr, [pc, #100] @ 58960 <__cxa_atexit@plt+0x4c1b0> │ │ │ │ - add lr, pc, lr │ │ │ │ - add ip, r7, #3 │ │ │ │ - ldm ip, {r1, sl, ip} │ │ │ │ - ldr r8, [r7, #15] │ │ │ │ - ldr r9, [r7, #19] │ │ │ │ - ldr r0, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - str r7, [r3, #44] @ 0x2c │ │ │ │ - ldr r7, [pc, #56] @ 58964 <__cxa_atexit@plt+0x4c1b4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r3, sl, ip} │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r9, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #27 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 59468 <__cxa_atexit@plt+0x4ccb8> │ │ │ │ + ldr r3, [pc, #32] @ 59474 <__cxa_atexit@plt+0x4ccc4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + adcseq sp, fp, #228, 20 @ 0xe4000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 594e4 <__cxa_atexit@plt+0x4cd34> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 594f0 <__cxa_atexit@plt+0x4cd40> │ │ │ │ + ldr r1, [pc, #84] @ 59500 <__cxa_atexit@plt+0x4cd50> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r0, r1, #1 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r1, [pc, #72] @ 59504 <__cxa_atexit@plt+0x4cd54> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r1, r8} │ │ │ │ + str r0, [r2, #12] │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr r1, [pc, #56] @ 59508 <__cxa_atexit@plt+0x4cd58> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - adcseq lr, fp, #224, 12 @ 0xe000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + adcseq sp, fp, #124, 22 @ 0x1f000 │ │ │ │ + adcseq sp, fp, #84, 20 @ 0x54000 │ │ │ │ + adcseq sp, fp, #104, 20 @ 0x68000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 58998 <__cxa_atexit@plt+0x4c1e8> │ │ │ │ + bhi 59544 <__cxa_atexit@plt+0x4cd94> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 589a0 <__cxa_atexit@plt+0x4c1f0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 5954c <__cxa_atexit@plt+0x4cd9c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb74c <__cxa_atexit@plt+0x3def9c> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq lr, fp, #196, 10 @ 0x31000000 │ │ │ │ + adcseq sp, fp, #28, 20 @ 0x1c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 589d4 <__cxa_atexit@plt+0x4c224> │ │ │ │ + bhi 59584 <__cxa_atexit@plt+0x4cdd4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 589dc <__cxa_atexit@plt+0x4c22c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 5958c <__cxa_atexit@plt+0x4cddc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 59008 <__cxa_atexit@plt+0x4c858> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq sp, fp, #220, 18 @ 0x370000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 59618 <__cxa_atexit@plt+0x4ce68> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 59624 <__cxa_atexit@plt+0x4ce74> │ │ │ │ + ldr lr, [pc, #116] @ 59634 <__cxa_atexit@plt+0x4ce84> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #108] @ 59638 <__cxa_atexit@plt+0x4ce88> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #80] @ 5963c <__cxa_atexit@plt+0x4ce8c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #68] @ 59640 <__cxa_atexit@plt+0x4ce90> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r2, [pc, #60] @ 59644 <__cxa_atexit@plt+0x4ce94> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r2, r3, r5} │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq lr, fp, #136, 10 @ 0x22000000 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + adcseq sp, fp, #132, 18 @ 0x210000 │ │ │ │ + adcseq sp, fp, #76, 18 @ 0x130000 │ │ │ │ + adcseq sp, fp, #44, 20 @ 0x2c000 │ │ │ │ + adcseq sp, fp, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 58a14 <__cxa_atexit@plt+0x4c264> │ │ │ │ + bhi 5967c <__cxa_atexit@plt+0x4cecc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 58a1c <__cxa_atexit@plt+0x4c26c> │ │ │ │ + ldr r1, [pc, #24] @ 59684 <__cxa_atexit@plt+0x4ced4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq lr, fp, #76, 10 @ 0x13000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + adcseq sp, fp, #228, 16 @ 0xe40000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 58a60 <__cxa_atexit@plt+0x4c2b0> │ │ │ │ - ldr r2, [pc, #40] @ 58a70 <__cxa_atexit@plt+0x4c2c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r3, #16 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 59708 <__cxa_atexit@plt+0x4cf58> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 59714 <__cxa_atexit@plt+0x4cf64> │ │ │ │ + ldr lr, [pc, #104] @ 59724 <__cxa_atexit@plt+0x4cf74> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, #88] @ 59728 <__cxa_atexit@plt+0x4cf78> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #76] @ 5972c <__cxa_atexit@plt+0x4cf7c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #68] @ 59730 <__cxa_atexit@plt+0x4cf80> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r3, r5} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 58b04 <__cxa_atexit@plt+0x4c354> │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq sp, fp, #104, 16 @ 0x680000 │ │ │ │ + adcseq sp, fp, #148, 16 @ 0x940000 │ │ │ │ + adcseq sp, fp, #36, 16 @ 0x240000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 597ac <__cxa_atexit@plt+0x4cffc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 58b10 <__cxa_atexit@plt+0x4c360> │ │ │ │ - ldr r1, [pc, #144] @ 58b34 <__cxa_atexit@plt+0x4c384> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #140] @ 58b38 <__cxa_atexit@plt+0x4c388> │ │ │ │ + bcc 597b8 <__cxa_atexit@plt+0x4d008> │ │ │ │ + ldr lr, [pc, #100] @ 597c8 <__cxa_atexit@plt+0x4d018> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 597cc <__cxa_atexit@plt+0x4d01c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - sub r8, r6, #2 │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 58b20 <__cxa_atexit@plt+0x4c370> │ │ │ │ - ldr r3, [pc, #100] @ 58b3c <__cxa_atexit@plt+0x4c38c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 58af4 <__cxa_atexit@plt+0x4c344> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 58d6c <__cxa_atexit@plt+0x4c5bc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r2 │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #64] @ 597d0 <__cxa_atexit@plt+0x4d020> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 58b40 <__cxa_atexit@plt+0x4c390> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - adcseq lr, fp, #164, 8 @ 0xa4000000 │ │ │ │ - muleq r0, r0, r2 │ │ │ │ - addseq pc, sl, #164, 12 @ 0xa400000 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + adcseq sp, fp, #224, 14 @ 0x3800000 │ │ │ │ + adcseq sp, fp, #156, 16 @ 0x9c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 58bac <__cxa_atexit@plt+0x4c3fc> │ │ │ │ + bhi 59808 <__cxa_atexit@plt+0x4d058> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 58bc8 <__cxa_atexit@plt+0x4c418> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 58bb4 <__cxa_atexit@plt+0x4c404> │ │ │ │ - ldr r3, [pc, #76] @ 58bcc <__cxa_atexit@plt+0x4c41c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 58b9c <__cxa_atexit@plt+0x4c3ec> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 58d6c <__cxa_atexit@plt+0x4c5bc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 58bd0 <__cxa_atexit@plt+0x4c420> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 59810 <__cxa_atexit@plt+0x4d060> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq lr, fp, #232, 6 @ 0xa0000003 │ │ │ │ - andeq r0, r0, r8, ror #3 │ │ │ │ - addseq pc, sl, #16, 12 @ 0x1000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + adcseq sp, fp, #88, 14 @ 0x1600000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 58c3c <__cxa_atexit@plt+0x4c48c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 58c58 <__cxa_atexit@plt+0x4c4a8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 58c44 <__cxa_atexit@plt+0x4c494> │ │ │ │ - ldr r3, [pc, #76] @ 58c5c <__cxa_atexit@plt+0x4c4ac> │ │ │ │ + bhi 59898 <__cxa_atexit@plt+0x4d0e8> │ │ │ │ + ldr lr, [pc, #108] @ 598a0 <__cxa_atexit@plt+0x4d0f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + mov r7, r5 │ │ │ │ + str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ + stmib r7, {r0, r2, r3} │ │ │ │ + str r1, [r7, #16] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 59880 <__cxa_atexit@plt+0x4d0d0> │ │ │ │ + ldr r3, [pc, #64] @ 598a4 <__cxa_atexit@plt+0x4d0f4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 58c2c <__cxa_atexit@plt+0x4c47c> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 58d6c <__cxa_atexit@plt+0x4c5bc> │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 59890 <__cxa_atexit@plt+0x4d0e0> │ │ │ │ + b 598e8 <__cxa_atexit@plt+0x4d138> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 58c60 <__cxa_atexit@plt+0x4c4b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq lr, fp, #88, 6 @ 0x60000001 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - addseq pc, sl, #128, 10 @ 0x20000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 58c9c <__cxa_atexit@plt+0x4c4ec> │ │ │ │ - ldr r2, [pc, #32] @ 58ca4 <__cxa_atexit@plt+0x4c4f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [pc, #28] @ 598dc <__cxa_atexit@plt+0x4d12c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 598d4 <__cxa_atexit@plt+0x4d124> │ │ │ │ + b 598e8 <__cxa_atexit@plt+0x4d138> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 58ce8 <__cxa_atexit@plt+0x4c538> │ │ │ │ - ldr r7, [pc, #52] @ 58cfc <__cxa_atexit@plt+0x4c54c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 58cdc <__cxa_atexit@plt+0x4c52c> │ │ │ │ - mov r7, r9 │ │ │ │ - b 58d6c <__cxa_atexit@plt+0x4c5bc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 58d00 <__cxa_atexit@plt+0x4c550> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - addseq pc, sl, #220, 8 @ 0xdc000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + mov ip, fp │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 58d48 <__cxa_atexit@plt+0x4c598> │ │ │ │ - ldr r7, [pc, #52] @ 58d5c <__cxa_atexit@plt+0x4c5ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 58d3c <__cxa_atexit@plt+0x4c58c> │ │ │ │ - mov r7, r9 │ │ │ │ - b 58d6c <__cxa_atexit@plt+0x4c5bc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 58d60 <__cxa_atexit@plt+0x4c5b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq pc, sl, #124, 8 @ 0x7c000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 58df0 <__cxa_atexit@plt+0x4c640> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 58e34 <__cxa_atexit@plt+0x4c684> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ + ldr r8, [r3, #12]! │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 58e78 <__cxa_atexit@plt+0x4c6c8> │ │ │ │ - cmp r3, #4 │ │ │ │ - bne 58ed4 <__cxa_atexit@plt+0x4c724> │ │ │ │ - add r3, r6, #24 │ │ │ │ + ldr sl, [r3, #-8] │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r9, [r2, #4]! │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 59974 <__cxa_atexit@plt+0x4d1c4> │ │ │ │ + add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 58f20 <__cxa_atexit@plt+0x4c770> │ │ │ │ - ldr lr, [pc, #420] @ 58f5c <__cxa_atexit@plt+0x4c7ac> │ │ │ │ + bcc 599d8 <__cxa_atexit@plt+0x4d228> │ │ │ │ + ldr lr, [pc, #232] @ 59a0c <__cxa_atexit@plt+0x4d25c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - sub r0, r3, #19 │ │ │ │ - ldr r8, [pc, #400] @ 58f60 <__cxa_atexit@plt+0x4c7b0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 58f20 <__cxa_atexit@plt+0x4c770> │ │ │ │ - ldr r1, [pc, #312] @ 58f40 <__cxa_atexit@plt+0x4c790> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #308] @ 58f44 <__cxa_atexit@plt+0x4c794> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - add r1, r6, #8 │ │ │ │ - stm r1, {r2, r7, lr} │ │ │ │ + ldr r0, [pc, #228] @ 59a10 <__cxa_atexit@plt+0x4d260> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub r1, r3, #7 │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r5, [pc, #208] @ 59a14 <__cxa_atexit@plt+0x4d264> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #200] @ 59a18 <__cxa_atexit@plt+0x4d268> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + str r5, [r6, #24] │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 58f20 <__cxa_atexit@plt+0x4c770> │ │ │ │ - ldr r1, [pc, #280] @ 58f64 <__cxa_atexit@plt+0x4c7b4> │ │ │ │ + mov fp, ip │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 599ec <__cxa_atexit@plt+0x4d23c> │ │ │ │ + ldr r1, [pc, #120] @ 59a00 <__cxa_atexit@plt+0x4d250> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #276] @ 58f68 <__cxa_atexit@plt+0x4c7b8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr fp, [r5, #8] │ │ │ │ + ldr lr, [r5, #20] │ │ │ │ str r1, [r6, #4]! │ │ │ │ - add r1, r6, #8 │ │ │ │ - stm r1, {r2, r7, lr} │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #3 │ │ │ │ + add r0, r6, #8 │ │ │ │ + stm r0, {r8, r9, sl} │ │ │ │ + add r0, r6, #28 │ │ │ │ + stm r0, {r8, sl, lr} │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r0, [pc, #84] @ 59a04 <__cxa_atexit@plt+0x4d254> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #20]! │ │ │ │ + ldr r0, [pc, #76] @ 59a08 <__cxa_atexit@plt+0x4d258> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add lr, r5, #12 │ │ │ │ + stm lr, {r0, r1, r6} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, fp │ │ │ │ + mov fp, ip │ │ │ │ + b 3ff76c <__cxa_atexit@plt+0x3f2fbc> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 58f30 <__cxa_atexit@plt+0x4c780> │ │ │ │ - ldr lr, [pc, #196] @ 58f50 <__cxa_atexit@plt+0x4c7a0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #192] @ 58f54 <__cxa_atexit@plt+0x4c7a4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #188] @ 58f58 <__cxa_atexit@plt+0x4c7a8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - mov r7, r6 │ │ │ │ - str lr, [r7, #16]! │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - b 58f14 <__cxa_atexit@plt+0x4c764> │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 58f38 <__cxa_atexit@plt+0x4c788> │ │ │ │ - ldr lr, [pc, #96] @ 58f48 <__cxa_atexit@plt+0x4c798> │ │ │ │ - add lr, pc, lr │ │ │ │ + mov fp, ip │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov fp, ip │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + adcseq sp, fp, #112, 12 @ 0x7000000 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + adcseq sp, fp, #12, 12 @ 0xc00000 │ │ │ │ + adcseq sp, fp, #48, 12 @ 0x3000000 │ │ │ │ + adcseq sp, fp, #192, 10 @ 0x30000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub ip, r5, #12 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 59aac <__cxa_atexit@plt+0x4d2fc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 59ab8 <__cxa_atexit@plt+0x4d308> │ │ │ │ ldr r1, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #76] @ 58f4c <__cxa_atexit@plt+0x4c79c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - sub r7, r3, #5 │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + sub lr, r6, #15 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r8, [pc, #96] @ 59ac8 <__cxa_atexit@plt+0x4d318> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + stmdb r5, {r8, r9, lr} │ │ │ │ + ldr r5, [pc, #88] @ 59acc <__cxa_atexit@plt+0x4d31c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r5, [pc, #68] @ 59ad0 <__cxa_atexit@plt+0x4d320> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r1, r3, fp} │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, r1 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - b 58f24 <__cxa_atexit@plt+0x4c774> │ │ │ │ - mov r6, #28 │ │ │ │ - b 58f24 <__cxa_atexit@plt+0x4c774> │ │ │ │ - @ instruction: 0xfffffba0 │ │ │ │ - adcseq lr, fp, #212, 2 @ 0x35 │ │ │ │ - @ instruction: 0xfffffb90 │ │ │ │ - adcseq lr, fp, #84, 2 │ │ │ │ - @ instruction: 0xfffffd4c │ │ │ │ - @ instruction: 0xfffffcb4 │ │ │ │ - adcseq lr, fp, #68, 2 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - adcseq lr, fp, #168, 6 @ 0xa0000002 │ │ │ │ - @ instruction: 0xfffffb20 │ │ │ │ - adcseq lr, fp, #152, 2 @ 0x26 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + adcseq sp, fp, #196, 10 @ 0x31000000 │ │ │ │ + @ instruction: 0xfffffa9c │ │ │ │ + @ instruction: 0xfffffd90 │ │ │ │ + addseq sl, sl, #240, 26 @ 0x3c00 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 58fd4 <__cxa_atexit@plt+0x4c824> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 58ff0 <__cxa_atexit@plt+0x4c840> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 58fdc <__cxa_atexit@plt+0x4c82c> │ │ │ │ - ldr r3, [pc, #76] @ 58ff4 <__cxa_atexit@plt+0x4c844> │ │ │ │ + bhi 59b94 <__cxa_atexit@plt+0x4d3e4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 59ba0 <__cxa_atexit@plt+0x4d3f0> │ │ │ │ + str r3, [sp] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #180] @ 59bc4 <__cxa_atexit@plt+0x4d414> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r1, [r7, #24] │ │ │ │ + ldr ip, [pc, #152] @ 59bc8 <__cxa_atexit@plt+0x4d418> │ │ │ │ + add ip, pc, ip │ │ │ │ + sub lr, r6, #19 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + sub r3, r6, #9 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r3, [pc, #132] @ 59bcc <__cxa_atexit@plt+0x4d41c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str ip, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + ldr r3, [pc, #116] @ 59bd0 <__cxa_atexit@plt+0x4d420> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 58fc4 <__cxa_atexit@plt+0x4c814> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 593f4 <__cxa_atexit@plt+0x4cc44> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + str r3, [r2, #12] │ │ │ │ + str r0, [r2, #16] │ │ │ │ + str sl, [r2, #20] │ │ │ │ + str r9, [r2, #24] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + sub r2, r5, #32 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 59bb0 <__cxa_atexit@plt+0x4d400> │ │ │ │ + ldr r3, [pc, #84] @ 59bd8 <__cxa_atexit@plt+0x4d428> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 58ff8 <__cxa_atexit@plt+0x4c848> │ │ │ │ + ldr r7, [pc, #28] @ 59bd4 <__cxa_atexit@plt+0x4d424> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - adcseq sp, fp, #192, 30 @ 0x300 │ │ │ │ - andeq r0, r0, r8, asr #8 │ │ │ │ - addseq pc, sl, #240, 2 @ 0x3c │ │ │ │ - andeq r0, r2, pc │ │ │ │ + adcseq sp, fp, #64, 8 @ 0x40000000 │ │ │ │ + @ instruction: 0xfffff950 │ │ │ │ + adcseq sp, fp, #8, 10 @ 0x2000000 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + addseq sl, sl, #20, 26 @ 0x500 │ │ │ │ + @ instruction: 0xffffc870 │ │ │ │ + addseq sl, sl, #228, 24 @ 0xe400 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5908c <__cxa_atexit@plt+0x4c8dc> │ │ │ │ - ldr r7, [pc, #152] @ 590b4 <__cxa_atexit@plt+0x4c904> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5907c <__cxa_atexit@plt+0x4c8cc> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 5909c <__cxa_atexit@plt+0x4c8ec> │ │ │ │ - ldr lr, [pc, #124] @ 590bc <__cxa_atexit@plt+0x4c90c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r1, [r9, #7] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #100] @ 590c0 <__cxa_atexit@plt+0x4c910> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 590b8 <__cxa_atexit@plt+0x4c908> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 59c34 <__cxa_atexit@plt+0x4d484> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 59c3c <__cxa_atexit@plt+0x4d48c> │ │ │ │ + ldr r1, [pc, #68] @ 59c58 <__cxa_atexit@plt+0x4d4a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #64] @ 59c5c <__cxa_atexit@plt+0x4d4ac> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff774 <__cxa_atexit@plt+0x3f2fc4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 59c44 <__cxa_atexit@plt+0x4d494> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 59c54 <__cxa_atexit@plt+0x4d4a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - addseq pc, sl, #60, 2 │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - adcseq sp, fp, #140, 30 @ 0x230 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + addseq fp, sl, #84, 30 @ 0x150 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0xfffff6b4 │ │ │ │ + addseq sl, sl, #100, 24 @ 0x6400 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 59120 <__cxa_atexit@plt+0x4c970> │ │ │ │ - ldr r2, [pc, #68] @ 5912c <__cxa_atexit@plt+0x4c97c> │ │ │ │ + bcc 59cdc <__cxa_atexit@plt+0x4d52c> │ │ │ │ + ldr r2, [pc, #96] @ 59ce8 <__cxa_atexit@plt+0x4d538> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr lr, [pc, #44] @ 59130 <__cxa_atexit@plt+0x4c980> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ + ldr lr, [pc, #92] @ 59cec <__cxa_atexit@plt+0x4d53c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r1, [pc, #84] @ 59cf0 <__cxa_atexit@plt+0x4d540> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + ldmdb r5, {r2, r9} │ │ │ │ + ldmib r5, {r0, sl} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r9, sl} │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - adcseq sp, fp, #228, 28 @ 0xe40 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ + @ instruction: 0xfffff680 │ │ │ │ + adcseq sp, fp, #144, 6 @ 0x40000002 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 59164 <__cxa_atexit@plt+0x4c9b4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 5916c <__cxa_atexit@plt+0x4c9bc> │ │ │ │ + bhi 59d24 <__cxa_atexit@plt+0x4d574> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 59d2c <__cxa_atexit@plt+0x4d57c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 58634 <__cxa_atexit@plt+0x4be84> │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq sp, fp, #248, 26 @ 0x3e00 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + adcseq sp, fp, #60, 4 @ 0xc0000003 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 591a0 <__cxa_atexit@plt+0x4c9f0> │ │ │ │ + bhi 59d68 <__cxa_atexit@plt+0x4d5b8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 591a8 <__cxa_atexit@plt+0x4c9f8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 59d70 <__cxa_atexit@plt+0x4d5c0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 58634 <__cxa_atexit@plt+0x4be84> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq sp, fp, #188, 26 @ 0x2f00 │ │ │ │ + adcseq sp, fp, #248, 2 @ 0x3e │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 591dc <__cxa_atexit@plt+0x4ca2c> │ │ │ │ + bhi 59da8 <__cxa_atexit@plt+0x4d5f8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 591e4 <__cxa_atexit@plt+0x4ca34> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 59db0 <__cxa_atexit@plt+0x4d600> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 587f8 <__cxa_atexit@plt+0x4c048> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq sp, fp, #128, 26 @ 0x2000 │ │ │ │ + adcseq sp, fp, #184, 2 @ 0x2e │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5927c <__cxa_atexit@plt+0x4cacc> │ │ │ │ - ldr r2, [pc, #148] @ 5929c <__cxa_atexit@plt+0x4caec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5926c <__cxa_atexit@plt+0x4cabc> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 59284 <__cxa_atexit@plt+0x4cad4> │ │ │ │ - ldr lr, [pc, #112] @ 592a0 <__cxa_atexit@plt+0x4caf0> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 59e18 <__cxa_atexit@plt+0x4d668> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 59e24 <__cxa_atexit@plt+0x4d674> │ │ │ │ + ldr lr, [pc, #76] @ 59e34 <__cxa_atexit@plt+0x4d684> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #88] @ 592a4 <__cxa_atexit@plt+0x4caf4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [pc, #64] @ 59e38 <__cxa_atexit@plt+0x4d688> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq sp, fp, #64, 2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 59ea8 <__cxa_atexit@plt+0x4d6f8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 59eb4 <__cxa_atexit@plt+0x4d704> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #76] @ 59ec4 <__cxa_atexit@plt+0x4d714> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr sl, [pc, #68] @ 59ec8 <__cxa_atexit@plt+0x4d718> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - adcseq sp, fp, #196, 24 @ 0xc400 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 59300 <__cxa_atexit@plt+0x4cb50> │ │ │ │ - ldr r2, [pc, #64] @ 5930c <__cxa_atexit@plt+0x4cb5c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr lr, [pc, #40] @ 59310 <__cxa_atexit@plt+0x4cb60> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r3, #8 │ │ │ │ - stm r8, {r2, r7, lr} │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - adcseq sp, fp, #40, 24 @ 0x2800 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq sp, fp, #168, 2 @ 0x2a │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ + sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 59368 <__cxa_atexit@plt+0x4cbb8> │ │ │ │ + bhi 59f4c <__cxa_atexit@plt+0x4d79c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ + add r6, r3, #32 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 59374 <__cxa_atexit@plt+0x4cbc4> │ │ │ │ - ldr r1, [pc, #64] @ 59384 <__cxa_atexit@plt+0x4cbd4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 59388 <__cxa_atexit@plt+0x4cbd8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - sub r8, r6, #3 │ │ │ │ + bcc 59f58 <__cxa_atexit@plt+0x4d7a8> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + sub lr, r6, #7 │ │ │ │ + ldr ip, [pc, #92] @ 59f68 <__cxa_atexit@plt+0x4d7b8> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + stmdb r5, {r9, lr} │ │ │ │ + ldr r5, [pc, #80] @ 59f6c <__cxa_atexit@plt+0x4d7bc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r5, [pc, #60] @ 59f70 <__cxa_atexit@plt+0x4d7c0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ mov r5, r2 │ │ │ │ - b 3eb5f4 <__cxa_atexit@plt+0x3dee44> │ │ │ │ + mov r8, r1 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffeac │ │ │ │ - adcseq sp, fp, #4, 24 @ 0x400 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + adcseq sp, fp, #32, 2 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + addseq sl, sl, #76, 18 @ 0x130000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 593d0 <__cxa_atexit@plt+0x4cc20> │ │ │ │ - ldr r7, [pc, #52] @ 593e4 <__cxa_atexit@plt+0x4cc34> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5a000 <__cxa_atexit@plt+0x4d850> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5a008 <__cxa_atexit@plt+0x4d858> │ │ │ │ + ldr lr, [pc, #136] @ 5a034 <__cxa_atexit@plt+0x4d884> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [pc, #132] @ 5a038 <__cxa_atexit@plt+0x4d888> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [pc, #128] @ 5a03c <__cxa_atexit@plt+0x4d88c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub r0, r6, #5 │ │ │ │ + str ip, [r2, #4]! │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + str r9, [r2, #8] │ │ │ │ + str lr, [r2, #12] │ │ │ │ + str r9, [r2, #16] │ │ │ │ + str sl, [r2, #20] │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5a020 <__cxa_atexit@plt+0x4d870> │ │ │ │ + ldr r3, [pc, #88] @ 5a048 <__cxa_atexit@plt+0x4d898> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + mov r6, r2 │ │ │ │ + b 5a010 <__cxa_atexit@plt+0x4d860> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #44] @ 5a044 <__cxa_atexit@plt+0x4d894> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 593c4 <__cxa_atexit@plt+0x4cc14> │ │ │ │ - mov r7, r9 │ │ │ │ - b 593f4 <__cxa_atexit@plt+0x4cc44> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 593e8 <__cxa_atexit@plt+0x4cc38> │ │ │ │ + ldr r7, [pc, #24] @ 5a040 <__cxa_atexit@plt+0x4d890> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq lr, sl, #252, 26 @ 0x3f00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 5946c <__cxa_atexit@plt+0x4ccbc> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 5948c <__cxa_atexit@plt+0x4ccdc> │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 594e0 <__cxa_atexit@plt+0x4cd30> │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 59528 <__cxa_atexit@plt+0x4cd78> │ │ │ │ - ldr lr, [pc, #284] @ 59554 <__cxa_atexit@plt+0x4cda4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #264] @ 59558 <__cxa_atexit@plt+0x4cda8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r3, r7, lr} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r2, #5 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #204] @ 59540 <__cxa_atexit@plt+0x4cd90> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r8, [r7, #6] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 59520 <__cxa_atexit@plt+0x4cd70> │ │ │ │ - ldr lr, [pc, #160] @ 59544 <__cxa_atexit@plt+0x4cd94> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #136] @ 59548 <__cxa_atexit@plt+0x4cd98> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r1, r6, r7} │ │ │ │ - sub r7, r2, #11 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 59530 <__cxa_atexit@plt+0x4cd80> │ │ │ │ - ldr r1, [pc, #88] @ 5954c <__cxa_atexit@plt+0x4cd9c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #84] @ 59550 <__cxa_atexit@plt+0x4cda0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - add r1, r6, #8 │ │ │ │ - stm r1, {r3, r7, lr} │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r2, #1 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - b 59534 <__cxa_atexit@plt+0x4cd84> │ │ │ │ - mov r6, #28 │ │ │ │ - b 59534 <__cxa_atexit@plt+0x4cd84> │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0xfffffc94 │ │ │ │ - adcseq sp, fp, #20, 22 @ 0x5000 │ │ │ │ - @ instruction: 0xfffffc80 │ │ │ │ - adcseq sp, fp, #8, 22 @ 0x2000 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - adcseq sp, fp, #116, 22 @ 0x1d000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5959c <__cxa_atexit@plt+0x4cdec> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 595a8 <__cxa_atexit@plt+0x4cdf8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq sp, fp, #236, 22 @ 0x3b000 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + @ instruction: 0xfffffd44 │ │ │ │ + adcseq sp, fp, #112 @ 0x70 │ │ │ │ + addseq sl, sl, #164, 16 @ 0xa40000 │ │ │ │ + addseq fp, sl, #144, 22 @ 0x24000 │ │ │ │ + @ instruction: 0xffffc404 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 5961c <__cxa_atexit@plt+0x4ce6c> │ │ │ │ - ldr r3, [pc, #124] @ 59644 <__cxa_atexit@plt+0x4ce94> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmdb r5, {r3, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - sub r3, r5, #16 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 59624 <__cxa_atexit@plt+0x4ce74> │ │ │ │ - ldr r7, [pc, #100] @ 59648 <__cxa_atexit@plt+0x4ce98> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #96] @ 5964c <__cxa_atexit@plt+0x4ce9c> │ │ │ │ + bhi 5a07c <__cxa_atexit@plt+0x4d8cc> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 5a084 <__cxa_atexit@plt+0x4d8d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #2 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5960c <__cxa_atexit@plt+0x4ce5c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 58d6c <__cxa_atexit@plt+0x4c5bc> │ │ │ │ - ldr r0, [r9] │ │ │ │ + b 3ff754 <__cxa_atexit@plt+0x3f2fa4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq ip, fp, #228, 28 @ 0xe40 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5a130 <__cxa_atexit@plt+0x4d980> │ │ │ │ + ldr r3, [pc, #144] @ 5a138 <__cxa_atexit@plt+0x4d988> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r1, r2} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5a100 <__cxa_atexit@plt+0x4d950> │ │ │ │ + ldr r1, [pc, #112] @ 5a13c <__cxa_atexit@plt+0x4d98c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 5a110 <__cxa_atexit@plt+0x4d960> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 5a128 <__cxa_atexit@plt+0x4d978> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 59650 <__cxa_atexit@plt+0x4cea0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #32] @ 59654 <__cxa_atexit@plt+0x4cea4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #2 │ │ │ │ + ldr r3, [pc, #40] @ 5a140 <__cxa_atexit@plt+0x4d990> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - adcseq sp, fp, #136, 18 @ 0x220000 │ │ │ │ - @ instruction: 0xfffff784 │ │ │ │ - adcseq sp, fp, #184, 22 @ 0x2e000 │ │ │ │ - addseq lr, sl, #160, 22 @ 0x28000 │ │ │ │ - adcseq sp, fp, #112, 22 @ 0x1c000 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + adcseq ip, fp, #32, 28 @ 0x200 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #84] @ 5a1b0 <__cxa_atexit@plt+0x4da00> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 5a188 <__cxa_atexit@plt+0x4d9d8> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 5a1a4 <__cxa_atexit@plt+0x4d9f4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ldr r3, [pc, #24] @ 5a1b4 <__cxa_atexit@plt+0x4da04> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + adcseq ip, fp, #156, 26 @ 0x2700 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5a1e8 <__cxa_atexit@plt+0x4da38> │ │ │ │ + ldr r3, [pc, #32] @ 5a1f4 <__cxa_atexit@plt+0x4da44> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + adcseq ip, fp, #100, 26 @ 0x1900 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 59694 <__cxa_atexit@plt+0x4cee4> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #28] @ 596a4 <__cxa_atexit@plt+0x4cef4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - sub r7, r6, #5 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5a264 <__cxa_atexit@plt+0x4dab4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5a270 <__cxa_atexit@plt+0x4dac0> │ │ │ │ + ldr r1, [pc, #84] @ 5a280 <__cxa_atexit@plt+0x4dad0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r0, r1, #1 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r1, [pc, #72] @ 5a284 <__cxa_atexit@plt+0x4dad4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r1, r8} │ │ │ │ + str r0, [r2, #12] │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr r1, [pc, #56] @ 5a288 <__cxa_atexit@plt+0x4dad8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - adcseq sp, fp, #204, 18 @ 0x330000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 596f4 <__cxa_atexit@plt+0x4cf44> │ │ │ │ - ldr r3, [pc, #60] @ 5970c <__cxa_atexit@plt+0x4cf5c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 59710 <__cxa_atexit@plt+0x4cf60> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r2, [r7, #12] │ │ │ │ - str r7, [r7, #16] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 59714 <__cxa_atexit@plt+0x4cf64> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - addseq lr, sl, #220, 20 @ 0xdc000 │ │ │ │ + adcseq ip, fp, #252, 26 @ 0x3f00 │ │ │ │ + adcseq ip, fp, #212, 24 @ 0xd400 │ │ │ │ + adcseq ip, fp, #232, 24 @ 0xe800 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5a2c4 <__cxa_atexit@plt+0x4db14> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 5a2cc <__cxa_atexit@plt+0x4db1c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq ip, fp, #156, 24 @ 0x9c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 59780 <__cxa_atexit@plt+0x4cfd0> │ │ │ │ + bhi 5a304 <__cxa_atexit@plt+0x4db54> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 5979c <__cxa_atexit@plt+0x4cfec> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 5a30c <__cxa_atexit@plt+0x4db5c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq ip, fp, #92, 24 @ 0x5c00 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 5a390 <__cxa_atexit@plt+0x4dbe0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5a39c <__cxa_atexit@plt+0x4dbec> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #104] @ 5a3ac <__cxa_atexit@plt+0x4dbfc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr sl, [pc, #72] @ 5a3b0 <__cxa_atexit@plt+0x4dc00> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [pc, #68] @ 5a3b4 <__cxa_atexit@plt+0x4dc04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 59788 <__cxa_atexit@plt+0x4cfd8> │ │ │ │ - ldr r3, [pc, #76] @ 597a0 <__cxa_atexit@plt+0x4cff0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 59770 <__cxa_atexit@plt+0x4cfc0> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 58d6c <__cxa_atexit@plt+0x4c5bc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + ldr r2, [pc, #56] @ 5a3b8 <__cxa_atexit@plt+0x4dc08> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r5, r3, #8 │ │ │ │ + stm r5, {r0, r1, r2, r3, lr} │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 597a4 <__cxa_atexit@plt+0x4cff4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + adcseq ip, fp, #12, 24 @ 0xc00 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + adcseq ip, fp, #200, 22 @ 0x32000 │ │ │ │ + adcseq ip, fp, #144, 22 @ 0x24000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5a3f0 <__cxa_atexit@plt+0x4dc40> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 5a3f8 <__cxa_atexit@plt+0x4dc48> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq sp, fp, #20, 16 @ 0x140000 │ │ │ │ - @ instruction: 0xfffff614 │ │ │ │ - addseq lr, sl, #60, 20 @ 0x3c000 │ │ │ │ + adcseq ip, fp, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 597e4 <__cxa_atexit@plt+0x4d034> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #28] @ 597f4 <__cxa_atexit@plt+0x4d044> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5a47c <__cxa_atexit@plt+0x4dccc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5a488 <__cxa_atexit@plt+0x4dcd8> │ │ │ │ + ldr lr, [pc, #104] @ 5a498 <__cxa_atexit@plt+0x4dce8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, #88] @ 5a49c <__cxa_atexit@plt+0x4dcec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #76] @ 5a4a0 <__cxa_atexit@plt+0x4dcf0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #68] @ 5a4a4 <__cxa_atexit@plt+0x4dcf4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r3, r5} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - adcseq sp, fp, #124, 16 @ 0x7c0000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 59848 <__cxa_atexit@plt+0x4d098> │ │ │ │ - ldr r3, [pc, #64] @ 59860 <__cxa_atexit@plt+0x4d0b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 59864 <__cxa_atexit@plt+0x4d0b4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - str r2, [r7, #16] │ │ │ │ - str r7, [r7, #20] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq ip, fp, #244, 20 @ 0xf4000 │ │ │ │ + adcseq ip, fp, #32, 22 @ 0x8000 │ │ │ │ + adcseq ip, fp, #176, 20 @ 0xb0000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 5a520 <__cxa_atexit@plt+0x4dd70> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5a52c <__cxa_atexit@plt+0x4dd7c> │ │ │ │ + ldr lr, [pc, #100] @ 5a53c <__cxa_atexit@plt+0x4dd8c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 5a540 <__cxa_atexit@plt+0x4dd90> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #64] @ 5a544 <__cxa_atexit@plt+0x4dd94> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 59868 <__cxa_atexit@plt+0x4d0b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - addseq lr, sl, #140, 18 @ 0x230000 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + adcseq ip, fp, #108, 20 @ 0x6c000 │ │ │ │ + adcseq ip, fp, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 598ec <__cxa_atexit@plt+0x4d13c> │ │ │ │ - ldr r3, [pc, #108] @ 59914 <__cxa_atexit@plt+0x4d164> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 59904 <__cxa_atexit@plt+0x4d154> │ │ │ │ - ldr r3, [pc, #84] @ 59918 <__cxa_atexit@plt+0x4d168> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 598dc <__cxa_atexit@plt+0x4d12c> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 58d6c <__cxa_atexit@plt+0x4c5bc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5a61c <__cxa_atexit@plt+0x4de6c> │ │ │ │ + ldr lr, [pc, #212] @ 5a63c <__cxa_atexit@plt+0x4de8c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5a60c <__cxa_atexit@plt+0x4de5c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #44 @ 0x2c │ │ │ │ + cmp r2, sl │ │ │ │ + bcc 5a624 <__cxa_atexit@plt+0x4de74> │ │ │ │ + ldr lr, [pc, #152] @ 5a640 <__cxa_atexit@plt+0x4de90> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #148] @ 5a644 <__cxa_atexit@plt+0x4de94> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #144] @ 5a648 <__cxa_atexit@plt+0x4de98> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #-12]! │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr ip, [r8, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldmib r5, {r3, r7} │ │ │ │ + str r6, [r5, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #24]! │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str ip, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + add lr, r6, #32 │ │ │ │ + stm lr, {r0, r2, r7} │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff76c <__cxa_atexit@plt+0x3f2fbc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 59920 <__cxa_atexit@plt+0x4d170> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r8 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + adcseq ip, fp, #116, 20 @ 0x74000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5a6d0 <__cxa_atexit@plt+0x4df20> │ │ │ │ + ldr lr, [pc, #108] @ 5a6dc <__cxa_atexit@plt+0x4df2c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #104] @ 5a6e0 <__cxa_atexit@plt+0x4df30> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #100] @ 5a6e4 <__cxa_atexit@plt+0x4df34> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [r5, #8]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r0, #4]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + mov r3, r0 │ │ │ │ + str lr, [r3, #24]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str sl, [r0, #8] │ │ │ │ + str r2, [r0, #12] │ │ │ │ + str ip, [r0, #16] │ │ │ │ + str r1, [r0, #20] │ │ │ │ + str r2, [r0, #32] │ │ │ │ + str r1, [r0, #36] @ 0x24 │ │ │ │ + str r9, [r0, #40] @ 0x28 │ │ │ │ + b 3ff76c <__cxa_atexit@plt+0x3f2fbc> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + @ instruction: 0xfffffc9c │ │ │ │ + adcseq ip, fp, #172, 18 @ 0x2b0000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub ip, r5, #12 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 5a778 <__cxa_atexit@plt+0x4dfc8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5a784 <__cxa_atexit@plt+0x4dfd4> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + sub lr, r6, #15 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r8, [pc, #96] @ 5a794 <__cxa_atexit@plt+0x4dfe4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + stmdb r5, {r8, r9, lr} │ │ │ │ + ldr r5, [pc, #88] @ 5a798 <__cxa_atexit@plt+0x4dfe8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r5, [pc, #68] @ 5a79c <__cxa_atexit@plt+0x4dfec> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r1, r3, fp} │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, r1 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 5991c <__cxa_atexit@plt+0x4d16c> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - @ instruction: 0xfffff4a4 │ │ │ │ - addseq lr, sl, #192, 16 @ 0xc00000 │ │ │ │ - addseq lr, sl, #236, 16 @ 0xec0000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + adcseq ip, fp, #248, 16 @ 0xf80000 │ │ │ │ + @ instruction: 0xfffffb50 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + addseq sl, sl, #36, 2 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 599c4 <__cxa_atexit@plt+0x4d214> │ │ │ │ + bhi 5a860 <__cxa_atexit@plt+0x4e0b0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ + add r6, r2, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 599d0 <__cxa_atexit@plt+0x4d220> │ │ │ │ - ldr r1, [pc, #140] @ 599f4 <__cxa_atexit@plt+0x4d244> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #136] @ 599f8 <__cxa_atexit@plt+0x4d248> │ │ │ │ + bcc 5a86c <__cxa_atexit@plt+0x4e0bc> │ │ │ │ + str r3, [sp] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #180] @ 5a890 <__cxa_atexit@plt+0x4e0e0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - stmib r2, {r1, r7} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 599e0 <__cxa_atexit@plt+0x4d230> │ │ │ │ - ldr r3, [pc, #100] @ 599fc <__cxa_atexit@plt+0x4d24c> │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r1, [r7, #24] │ │ │ │ + ldr ip, [pc, #152] @ 5a894 <__cxa_atexit@plt+0x4e0e4> │ │ │ │ + add ip, pc, ip │ │ │ │ + sub lr, r6, #19 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + sub r3, r6, #9 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r3, [pc, #132] @ 5a898 <__cxa_atexit@plt+0x4e0e8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str ip, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + ldr r3, [pc, #116] @ 5a89c <__cxa_atexit@plt+0x4e0ec> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 599b4 <__cxa_atexit@plt+0x4d204> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 58d6c <__cxa_atexit@plt+0x4c5bc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + str r3, [r2, #12] │ │ │ │ + str r0, [r2, #16] │ │ │ │ + str sl, [r2, #20] │ │ │ │ + str r9, [r2, #24] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + sub r2, r5, #32 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5a87c <__cxa_atexit@plt+0x4e0cc> │ │ │ │ + ldr r3, [pc, #84] @ 5a8a4 <__cxa_atexit@plt+0x4e0f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 59a00 <__cxa_atexit@plt+0x4d250> │ │ │ │ + ldr r7, [pc, #28] @ 5a8a0 <__cxa_atexit@plt+0x4e0f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc4 │ │ │ │ - adcseq sp, fp, #224, 10 @ 0x38000000 │ │ │ │ - @ instruction: 0xfffff3d0 │ │ │ │ - addseq lr, sl, #228, 14 @ 0x3900000 │ │ │ │ + adcseq ip, fp, #116, 14 @ 0x1d00000 │ │ │ │ + @ instruction: 0xfffffa04 │ │ │ │ + adcseq ip, fp, #60, 16 @ 0x3c0000 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + addseq sl, sl, #72 @ 0x48 │ │ │ │ + @ instruction: 0xffffbba4 │ │ │ │ + addseq sl, sl, #24 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5a900 <__cxa_atexit@plt+0x4e150> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5a908 <__cxa_atexit@plt+0x4e158> │ │ │ │ + ldr r1, [pc, #68] @ 5a924 <__cxa_atexit@plt+0x4e174> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #64] @ 5a928 <__cxa_atexit@plt+0x4e178> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff774 <__cxa_atexit@plt+0x3f2fc4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 5a910 <__cxa_atexit@plt+0x4e160> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 5a920 <__cxa_atexit@plt+0x4e170> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + addseq fp, sl, #152, 4 @ 0x80000009 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0xfffff768 │ │ │ │ + addseq r9, sl, #152, 30 @ 0x260 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5a9a8 <__cxa_atexit@plt+0x4e1f8> │ │ │ │ + ldr r2, [pc, #96] @ 5a9b4 <__cxa_atexit@plt+0x4e204> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #92] @ 5a9b8 <__cxa_atexit@plt+0x4e208> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r1, [pc, #84] @ 5a9bc <__cxa_atexit@plt+0x4e20c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + ldmdb r5, {r2, r9} │ │ │ │ + ldmib r5, {r0, sl} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r9, sl} │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ + @ instruction: 0xfffff734 │ │ │ │ + adcseq ip, fp, #196, 12 @ 0xc400000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 59ab8 <__cxa_atexit@plt+0x4d308> │ │ │ │ - ldr r7, [pc, #188] @ 59ae0 <__cxa_atexit@plt+0x4d330> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 59aa8 <__cxa_atexit@plt+0x4d2f8> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #48 @ 0x30 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 59ac8 <__cxa_atexit@plt+0x4d318> │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - ldr ip, [r9, #7] │ │ │ │ - ldr sl, [r9, #11] │ │ │ │ - ldr r8, [r9, #15] │ │ │ │ - ldr lr, [r9, #19] │ │ │ │ - ldr r0, [r9, #23] │ │ │ │ - ldr r1, [r9, #27] │ │ │ │ - ldr r3, [pc, #132] @ 59ae8 <__cxa_atexit@plt+0x4d338> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - ldr r0, [pc, #112] @ 59aec <__cxa_atexit@plt+0x4d33c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - add r1, r6, #16 │ │ │ │ - stm r1, {r0, r6, ip} │ │ │ │ - str sl, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - str lr, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r2, #27 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ + bhi 5aa0c <__cxa_atexit@plt+0x4e25c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 5aa14 <__cxa_atexit@plt+0x4e264> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + adcseq ip, fp, #84, 10 @ 0x15000000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5aa80 <__cxa_atexit@plt+0x4e2d0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5aa8c <__cxa_atexit@plt+0x4e2dc> │ │ │ │ + ldr r2, [pc, #84] @ 5aa9c <__cxa_atexit@plt+0x4e2ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 5aaa0 <__cxa_atexit@plt+0x4e2f0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 59ae4 <__cxa_atexit@plt+0x4d334> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #48 @ 0x30 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - addseq lr, sl, #52, 14 @ 0xd00000 │ │ │ │ - @ instruction: 0xfffffed8 │ │ │ │ - adcseq sp, fp, #144, 10 @ 0x24000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq ip, fp, #0, 10 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 59b68 <__cxa_atexit@plt+0x4d3b8> │ │ │ │ - ldr lr, [pc, #96] @ 59b74 <__cxa_atexit@plt+0x4d3c4> │ │ │ │ - add lr, pc, lr │ │ │ │ - add ip, r7, #3 │ │ │ │ - ldm ip, {r1, sl, ip} │ │ │ │ - ldr r8, [r7, #15] │ │ │ │ - ldr r9, [r7, #19] │ │ │ │ - ldr r0, [r7, #23] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - str r7, [r3, #44] @ 0x2c │ │ │ │ - ldr r7, [pc, #52] @ 59b78 <__cxa_atexit@plt+0x4d3c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r3, sl, ip} │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r9, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #27 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ + bcc 5aaf8 <__cxa_atexit@plt+0x4e348> │ │ │ │ + ldr r2, [pc, #60] @ 5ab08 <__cxa_atexit@plt+0x4e358> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldmib r7, {r1, r7} │ │ │ │ + ldr r0, [r5], #4 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe28 │ │ │ │ - adcseq sp, fp, #200, 8 @ 0xc8000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + addseq r9, sl, #180, 26 @ 0x2d00 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub lr, r5, #12 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 5aba0 <__cxa_atexit@plt+0x4e3f0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5aba8 <__cxa_atexit@plt+0x4e3f8> │ │ │ │ + ldr ip, [pc, #144] @ 5abd4 <__cxa_atexit@plt+0x4e424> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [pc, #140] @ 5abd8 <__cxa_atexit@plt+0x4e428> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str sl, [r5, #4] │ │ │ │ + add r3, ip, #2 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + ldr r3, [pc, #112] @ 5abdc <__cxa_atexit@plt+0x4e42c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #4]! │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 59bec <__cxa_atexit@plt+0x4d43c> │ │ │ │ - ldr r3, [pc, #124] @ 59c14 <__cxa_atexit@plt+0x4d464> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmdb r5, {r3, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 59bf4 <__cxa_atexit@plt+0x4d444> │ │ │ │ - ldr r7, [pc, #100] @ 59c18 <__cxa_atexit@plt+0x4d468> │ │ │ │ + bhi 5abc0 <__cxa_atexit@plt+0x4e410> │ │ │ │ + ldr r3, [pc, #88] @ 5abe8 <__cxa_atexit@plt+0x4e438> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + mov r6, r2 │ │ │ │ + b 5abb0 <__cxa_atexit@plt+0x4e400> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #44] @ 5abe4 <__cxa_atexit@plt+0x4e434> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #96] @ 59c1c <__cxa_atexit@plt+0x4d46c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 59bdc <__cxa_atexit@plt+0x4d42c> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 58d6c <__cxa_atexit@plt+0x4c5bc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 59c20 <__cxa_atexit@plt+0x4d470> │ │ │ │ + ldr r7, [pc, #24] @ 5abe0 <__cxa_atexit@plt+0x4e430> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #32] @ 59c24 <__cxa_atexit@plt+0x4d474> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, lr │ │ │ │ bx r0 │ │ │ │ - adcseq sp, fp, #184, 6 @ 0xe0000002 │ │ │ │ - @ instruction: 0xfffff1b4 │ │ │ │ - adcseq sp, fp, #112, 6 @ 0xc0000001 │ │ │ │ - addseq lr, sl, #208, 10 @ 0x34000000 │ │ │ │ - adcseq sp, fp, #40, 6 @ 0xa0000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + addseq fp, sl, #116 @ 0x74 │ │ │ │ + adcseq ip, fp, #64, 10 @ 0x10000000 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + addseq r9, sl, #4, 26 @ 0x100 │ │ │ │ + addseq fp, sl, #4 │ │ │ │ + @ instruction: 0xffffb864 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r9, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 59c60 <__cxa_atexit@plt+0x4d4b0> │ │ │ │ - ldr r2, [pc, #36] @ 59c68 <__cxa_atexit@plt+0x4d4b8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 59c6c <__cxa_atexit@plt+0x4d4bc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r5, #1 │ │ │ │ + bhi 5ac3c <__cxa_atexit@plt+0x4e48c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 5ac44 <__cxa_atexit@plt+0x4e494> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq sp, fp, #12, 6 @ 0x30000000 │ │ │ │ - adcseq sp, fp, #176, 4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + adcseq ip, fp, #36, 6 @ 0x90000000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 59cac <__cxa_atexit@plt+0x4d4fc> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #28] @ 59cbc <__cxa_atexit@plt+0x4d50c> │ │ │ │ + bcc 5aca8 <__cxa_atexit@plt+0x4e4f8> │ │ │ │ + ldr r2, [pc, #72] @ 5acb8 <__cxa_atexit@plt+0x4e508> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #68] @ 5acbc <__cxa_atexit@plt+0x4e50c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r8} │ │ │ │ + ldr r0, [r5], #4 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r3, #12 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq sp, fp, #172, 4 @ 0xc000000a │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 59d14 <__cxa_atexit@plt+0x4d564> │ │ │ │ - ldr r2, [pc, #60] @ 59d20 <__cxa_atexit@plt+0x4d570> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - stmdb r3, {r0, r1, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 59d08 <__cxa_atexit@plt+0x4d558> │ │ │ │ - mov r7, r8 │ │ │ │ - b 59d2c <__cxa_atexit@plt+0x4d57c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 59dd4 <__cxa_atexit@plt+0x4d624> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 59de8 <__cxa_atexit@plt+0x4d638> │ │ │ │ - ldr lr, [pc, #196] @ 59e14 <__cxa_atexit@plt+0x4d664> │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + adcseq ip, fp, #212, 4 @ 0x4000000d │ │ │ │ + addseq r9, sl, #0, 24 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5ad58 <__cxa_atexit@plt+0x4e5a8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5ad60 <__cxa_atexit@plt+0x4e5b0> │ │ │ │ + ldr lr, [pc, #148] @ 5ad8c <__cxa_atexit@plt+0x4e5dc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r1, [pc, #184] @ 59e18 <__cxa_atexit@plt+0x4d668> │ │ │ │ + ldr r0, [pc, #144] @ 5ad90 <__cxa_atexit@plt+0x4e5e0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #140] @ 5ad94 <__cxa_atexit@plt+0x4e5e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - sub r3, r3, #7 │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - add r3, r6, #48 @ 0x30 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 59df8 <__cxa_atexit@plt+0x4d648> │ │ │ │ - ldr r7, [pc, #148] @ 59e20 <__cxa_atexit@plt+0x4d670> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #144] @ 59e24 <__cxa_atexit@plt+0x4d674> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #140] @ 59e28 <__cxa_atexit@plt+0x4d678> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r6, #16]! │ │ │ │ - sub r7, r3, #17 │ │ │ │ add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #124] @ 59e2c <__cxa_atexit@plt+0x4d67c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r1, r2, r8} │ │ │ │ - str r7, [r6, #32] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb80c <__cxa_atexit@plt+0x3df05c> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #16 │ │ │ │ + ldr ip, [pc, #132] @ 5ad98 <__cxa_atexit@plt+0x4e5e8> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + add r0, r0, #2 │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + str ip, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r9, [r2, #4] │ │ │ │ + sub r2, r5, #28 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5ad78 <__cxa_atexit@plt+0x4e5c8> │ │ │ │ + ldr r3, [pc, #92] @ 5ada4 <__cxa_atexit@plt+0x4e5f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + mov r6, r2 │ │ │ │ + b 5ad68 <__cxa_atexit@plt+0x4e5b8> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ 5ada0 <__cxa_atexit@plt+0x4e5f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r7, [pc, #28] @ 59e1c <__cxa_atexit@plt+0x4d66c> │ │ │ │ + ldr r7, [pc, #28] @ 5ad9c <__cxa_atexit@plt+0x4e5ec> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - adcseq sp, fp, #216, 2 @ 0x36 │ │ │ │ - addseq lr, sl, #8, 8 @ 0x8000000 │ │ │ │ - @ instruction: 0xfffffdf4 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - addseq sp, sl, #64, 24 @ 0x4000 │ │ │ │ - adcseq sp, fp, #48, 4 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + addseq sl, sl, #196, 28 @ 0xc40 │ │ │ │ + adcseq ip, fp, #248, 2 @ 0x3e │ │ │ │ + adcseq ip, fp, #120, 6 @ 0xe0000001 │ │ │ │ + addseq r9, sl, #76, 22 @ 0x13000 │ │ │ │ + addseq sl, sl, #88, 28 @ 0x580 │ │ │ │ + @ instruction: 0xffffb6ac │ │ │ │ andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5adf4 <__cxa_atexit@plt+0x4e644> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 5adfc <__cxa_atexit@plt+0x4e64c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq ip, fp, #108, 2 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 59ea0 <__cxa_atexit@plt+0x4d6f0> │ │ │ │ - ldr r2, [pc, #88] @ 59eb0 <__cxa_atexit@plt+0x4d700> │ │ │ │ + bcc 5ae4c <__cxa_atexit@plt+0x4e69c> │ │ │ │ + ldr r2, [pc, #52] @ 5ae5c <__cxa_atexit@plt+0x4e6ac> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #84] @ 59eb4 <__cxa_atexit@plt+0x4d704> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - sub r2, r6, #23 │ │ │ │ - ldr r9, [pc, #60] @ 59eb8 <__cxa_atexit@plt+0x4d708> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ str r8, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r1, r3, r9} │ │ │ │ - str r7, [r3, #32] │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdd4 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - adcseq sp, fp, #252, 4 @ 0xc000000f │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + addseq r9, sl, #100, 20 @ 0x64000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 5af10 <__cxa_atexit@plt+0x4e760> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5af1c <__cxa_atexit@plt+0x4e76c> │ │ │ │ + ldr lr, [pc, #172] @ 5af40 <__cxa_atexit@plt+0x4e790> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #164] @ 5af44 <__cxa_atexit@plt+0x4e794> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr ip, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r3, [r7, #20] │ │ │ │ + ldr sl, [pc, #140] @ 5af48 <__cxa_atexit@plt+0x4e798> │ │ │ │ + add sl, pc, sl │ │ │ │ + sub r0, r6, #15 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + sub r0, r6, #5 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + ldr r0, [pc, #120] @ 5af4c <__cxa_atexit@plt+0x4e79c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str sl, [r2, #4] │ │ │ │ + str r3, [r2, #8] │ │ │ │ + str lr, [r2, #12] │ │ │ │ + str ip, [r2, #16] │ │ │ │ + str r1, [r2, #20] │ │ │ │ + sub r2, r5, #28 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5af2c <__cxa_atexit@plt+0x4e77c> │ │ │ │ + ldr r3, [pc, #84] @ 5af54 <__cxa_atexit@plt+0x4e7a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 5af50 <__cxa_atexit@plt+0x4e7a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r9 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + adcseq ip, fp, #176 @ 0xb0 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + adcseq ip, fp, #88, 2 │ │ │ │ + addseq r9, sl, #152, 18 @ 0x260000 │ │ │ │ + @ instruction: 0xffffb4f4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + addseq r9, sl, #84, 18 @ 0x150000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 59f30 <__cxa_atexit@plt+0x4d780> │ │ │ │ - ldr r3, [pc, #100] @ 59f48 <__cxa_atexit@plt+0x4d798> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #96] @ 59f4c <__cxa_atexit@plt+0x4d79c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #92] @ 59f50 <__cxa_atexit@plt+0x4d7a0> │ │ │ │ + bcc 5afd4 <__cxa_atexit@plt+0x4e824> │ │ │ │ + ldr r2, [pc, #84] @ 5afec <__cxa_atexit@plt+0x4e83c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 5aff0 <__cxa_atexit@plt+0x4e840> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - sub r3, r6, #17 │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r2, [pc, #72] @ 59f54 <__cxa_atexit@plt+0x4d7a4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r2, [r7, #12] │ │ │ │ - str r7, [r7, #16] │ │ │ │ - str r1, [r7, #20] │ │ │ │ - str lr, [r7, #24] │ │ │ │ - str r8, [r7, #28] │ │ │ │ - str r3, [r7, #32] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str r5, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str sl, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r7, [r7, #28] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 59f58 <__cxa_atexit@plt+0x4d7a8> │ │ │ │ + ldr r7, [pc, #24] @ 5aff4 <__cxa_atexit@plt+0x4e844> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc9c │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - addseq sp, sl, #232, 20 @ 0xe8000 │ │ │ │ - adcseq sp, fp, #212 @ 0xd4 │ │ │ │ - addseq lr, sl, #208, 4 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + addseq sl, sl, #244, 22 @ 0x3d000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 59ff0 <__cxa_atexit@plt+0x4d840> │ │ │ │ - ldr r7, [pc, #160] @ 5a020 <__cxa_atexit@plt+0x4d870> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #156] @ 5a024 <__cxa_atexit@plt+0x4d874> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 5a004 <__cxa_atexit@plt+0x4d854> │ │ │ │ - ldr r7, [pc, #136] @ 5a030 <__cxa_atexit@plt+0x4d880> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #132] @ 5a034 <__cxa_atexit@plt+0x4d884> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #128] @ 5a038 <__cxa_atexit@plt+0x4d888> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - sub r7, r3, #17 │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #112] @ 5a03c <__cxa_atexit@plt+0x4d88c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r1, r2, r8} │ │ │ │ - str r7, [r6, #32] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb80c <__cxa_atexit@plt+0x3df05c> │ │ │ │ - ldr r7, [pc, #52] @ 5a02c <__cxa_atexit@plt+0x4d87c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 5a028 <__cxa_atexit@plt+0x4d878> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - addseq lr, sl, #44, 4 @ 0xc0000002 │ │ │ │ - adcseq ip, fp, #176, 30 @ 0x2c0 │ │ │ │ - addseq lr, sl, #252, 2 @ 0x3f │ │ │ │ - addseq lr, sl, #20, 4 @ 0x40000001 │ │ │ │ - @ instruction: 0xfffffbd8 │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - addseq sp, sl, #36, 20 @ 0x24000 │ │ │ │ - adcseq sp, fp, #20 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5a0c8 <__cxa_atexit@plt+0x4d918> │ │ │ │ - ldr r2, [pc, #144] @ 5a0f0 <__cxa_atexit@plt+0x4d940> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ + mov r7, r8 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5b044 <__cxa_atexit@plt+0x4e894> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 5a0d4 <__cxa_atexit@plt+0x4d924> │ │ │ │ - ldr r7, [pc, #120] @ 5a0f8 <__cxa_atexit@plt+0x4d948> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #116] @ 5a0fc <__cxa_atexit@plt+0x4d94c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #112] @ 5a100 <__cxa_atexit@plt+0x4d950> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - sub r7, r3, #17 │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #96] @ 5a104 <__cxa_atexit@plt+0x4d954> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r1, r2, r8} │ │ │ │ - str r7, [r6, #32] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb844 <__cxa_atexit@plt+0x3df094> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 5b04c <__cxa_atexit@plt+0x4e89c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 5a0f4 <__cxa_atexit@plt+0x4d944> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - adcseq ip, fp, #240, 28 @ 0xf00 │ │ │ │ - addseq lr, sl, #44, 2 │ │ │ │ - @ instruction: 0xfffffb00 │ │ │ │ - @ instruction: 0xfffffdb0 │ │ │ │ - addseq sp, sl, #76, 18 @ 0x130000 │ │ │ │ - adcseq ip, fp, #60, 30 @ 0xf0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + adcseq fp, fp, #28, 30 @ 0x70 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5a168 <__cxa_atexit@plt+0x4d9b8> │ │ │ │ - ldr ip, [r5] │ │ │ │ - sub r2, r6, #10 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr lr, [pc, #60] @ 5a178 <__cxa_atexit@plt+0x4d9c8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r1, r6, #22 │ │ │ │ - ldr r9, [pc, #52] @ 5a17c <__cxa_atexit@plt+0x4d9cc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [pc, #48] @ 5a180 <__cxa_atexit@plt+0x4d9d0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7, r8, r9} │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx ip │ │ │ │ - mov r3, #28 │ │ │ │ + bcc 5b098 <__cxa_atexit@plt+0x4e8e8> │ │ │ │ + ldr r2, [pc, #48] @ 5b0a8 <__cxa_atexit@plt+0x4e8f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq ip, fp, #176, 28 @ 0xb00 │ │ │ │ - adcseq ip, fp, #216, 26 @ 0x3600 │ │ │ │ - adcseq ip, fp, #252, 26 @ 0x3f00 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5a1bc <__cxa_atexit@plt+0x4da0c> │ │ │ │ - ldr r2, [pc, #32] @ 5a1cc <__cxa_atexit@plt+0x4da1c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r3, #8 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + addseq r9, sl, #20, 16 @ 0x140000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5b130 <__cxa_atexit@plt+0x4e980> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5b138 <__cxa_atexit@plt+0x4e988> │ │ │ │ + ldr r1, [pc, #128] @ 5b164 <__cxa_atexit@plt+0x4e9b4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #124] @ 5b168 <__cxa_atexit@plt+0x4e9b8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #120] @ 5b16c <__cxa_atexit@plt+0x4e9bc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r1, r6, #1 │ │ │ │ + add r0, r0, #1 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, sl} │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5b150 <__cxa_atexit@plt+0x4e9a0> │ │ │ │ + ldr r3, [pc, #88] @ 5b178 <__cxa_atexit@plt+0x4e9c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r2 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + mov r6, r2 │ │ │ │ + b 5b140 <__cxa_atexit@plt+0x4e990> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #44] @ 5b174 <__cxa_atexit@plt+0x4e9c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ + ldr r7, [pc, #24] @ 5b170 <__cxa_atexit@plt+0x4e9c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + addseq sl, sl, #236, 20 @ 0xec000 │ │ │ │ + adcseq fp, fp, #92, 30 @ 0x170 │ │ │ │ + addseq r9, sl, #116, 14 @ 0x1d00000 │ │ │ │ + addseq sl, sl, #148, 20 @ 0x94000 │ │ │ │ + @ instruction: 0xffffb2d4 │ │ │ │ + addseq sl, sl, #92, 20 @ 0x5c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5a234 <__cxa_atexit@plt+0x4da84> │ │ │ │ - ldr r3, [pc, #84] @ 5a24c <__cxa_atexit@plt+0x4da9c> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5b1e8 <__cxa_atexit@plt+0x4ea38> │ │ │ │ + ldr r3, [pc, #88] @ 5b1f8 <__cxa_atexit@plt+0x4ea48> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 5a250 <__cxa_atexit@plt+0x4daa0> │ │ │ │ - add r2, pc, r2 │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 5b1c8 <__cxa_atexit@plt+0x4ea18> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 5b1d4 <__cxa_atexit@plt+0x4ea24> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 5b200 <__cxa_atexit@plt+0x4ea50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 5b1dc <__cxa_atexit@plt+0x4ea2c> │ │ │ │ + ldr r7, [pc, #32] @ 5b1fc <__cxa_atexit@plt+0x4ea4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - sub r3, r6, #15 │ │ │ │ - ldr r1, [pc, #64] @ 5a254 <__cxa_atexit@plt+0x4daa4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r2, [r7, #12] │ │ │ │ - str r7, [r7, #16] │ │ │ │ - str r1, [r7, #20] │ │ │ │ - str r8, [r7, #24] │ │ │ │ - str r3, [r7, #28] │ │ │ │ - sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 5a258 <__cxa_atexit@plt+0x4daa8> │ │ │ │ + ldr r7, [pc, #20] @ 5b204 <__cxa_atexit@plt+0x4ea54> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe4c │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - adcseq ip, fp, #100, 30 @ 0x190 │ │ │ │ - addseq sp, sl, #212, 30 @ 0x350 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5a2e4 <__cxa_atexit@plt+0x4db34> │ │ │ │ - ldr r2, [pc, #144] @ 5a30c <__cxa_atexit@plt+0x4db5c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 5a2f0 <__cxa_atexit@plt+0x4db40> │ │ │ │ - ldr r7, [pc, #120] @ 5a314 <__cxa_atexit@plt+0x4db64> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + addseq sl, sl, #208, 10 @ 0x34000000 │ │ │ │ + addseq sl, sl, #148, 10 @ 0x25000000 │ │ │ │ + addseq sl, sl, #4, 20 @ 0x4000 │ │ │ │ + addseq sl, sl, #212, 18 @ 0x350000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 5b240 <__cxa_atexit@plt+0x4ea90> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #32] @ 5b244 <__cxa_atexit@plt+0x4ea94> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r3, r3, #1 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + addseq sl, sl, #72, 10 @ 0x12000000 │ │ │ │ + addseq sl, sl, #136, 10 @ 0x22000000 │ │ │ │ + addseq sl, sl, #44, 10 @ 0xb000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 5b26c <__cxa_atexit@plt+0x4eabc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #116] @ 5a318 <__cxa_atexit@plt+0x4db68> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + addseq sl, sl, #32, 10 @ 0x8000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 5b290 <__cxa_atexit@plt+0x4eae0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + adcseq fp, fp, #8, 26 @ 0x200 │ │ │ │ + addseq sl, sl, #0, 18 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov lr, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5b30c <__cxa_atexit@plt+0x4eb5c> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 5b31c <__cxa_atexit@plt+0x4eb6c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 5b324 <__cxa_atexit@plt+0x4eb74> │ │ │ │ + ldr r0, [pc, #104] @ 5b34c <__cxa_atexit@plt+0x4eb9c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #100] @ 5b350 <__cxa_atexit@plt+0x4eba0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #112] @ 5a31c <__cxa_atexit@plt+0x4db6c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - sub r7, r3, #17 │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #96] @ 5a320 <__cxa_atexit@plt+0x4db70> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r1, r2, r8} │ │ │ │ - str r7, [r6, #32] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r5, #24 │ │ │ │ + stm r2, {r0, r6, r8, r9, lr} │ │ │ │ + str r9, [r6, #8] │ │ │ │ + mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb844 <__cxa_atexit@plt+0x3df094> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff774 <__cxa_atexit@plt+0x3f2fc4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, lr │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 5a310 <__cxa_atexit@plt+0x4db60> │ │ │ │ + mov r3, r6 │ │ │ │ + b 5b32c <__cxa_atexit@plt+0x4eb7c> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 5b348 <__cxa_atexit@plt+0x4eb98> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ + mov sl, lr │ │ │ │ bx r0 │ │ │ │ - adcseq ip, fp, #212, 24 @ 0xd400 │ │ │ │ - addseq sp, sl, #16, 30 @ 0x40 │ │ │ │ - @ instruction: 0xfffff8e4 │ │ │ │ - @ instruction: 0xfffffb94 │ │ │ │ - addseq sp, sl, #48, 14 @ 0xc00000 │ │ │ │ - adcseq ip, fp, #32, 26 @ 0x800 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5a360 <__cxa_atexit@plt+0x4dbb0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #28] @ 5a370 <__cxa_atexit@plt+0x4dbc0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r8} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r3, #12 │ │ │ │ + addseq sl, sl, #108, 16 @ 0x6c0000 │ │ │ │ + @ instruction: 0xffffe984 │ │ │ │ + @ instruction: 0xffffdfe4 │ │ │ │ + addseq sl, sl, #80, 16 @ 0x500000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov lr, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5b3cc <__cxa_atexit@plt+0x4ec1c> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 5b3dc <__cxa_atexit@plt+0x4ec2c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 5b3e4 <__cxa_atexit@plt+0x4ec34> │ │ │ │ + ldr r0, [pc, #104] @ 5b40c <__cxa_atexit@plt+0x4ec5c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #100] @ 5b410 <__cxa_atexit@plt+0x4ec60> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r5, #24 │ │ │ │ + stm r2, {r0, r6, r8, r9, lr} │ │ │ │ + str r9, [r6, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff774 <__cxa_atexit@plt+0x3f2fc4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, lr │ │ │ │ bx r0 │ │ │ │ - adcseq ip, fp, #248, 22 @ 0x3e000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5a3b4 <__cxa_atexit@plt+0x4dc04> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ 5a3c4 <__cxa_atexit@plt+0x4dc14> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r1, r8} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r8, r6, #7 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r3, #12 │ │ │ │ + b 5b3ec <__cxa_atexit@plt+0x4ec3c> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 5b408 <__cxa_atexit@plt+0x4ec58> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov sl, lr │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5a428 <__cxa_atexit@plt+0x4dc78> │ │ │ │ - ldr lr, [pc, #72] @ 5a438 <__cxa_atexit@plt+0x4dc88> │ │ │ │ + addseq sl, sl, #188, 14 @ 0x2f00000 │ │ │ │ + @ instruction: 0xfffff590 │ │ │ │ + @ instruction: 0xffffeca4 │ │ │ │ + addseq sl, sl, #136, 14 @ 0x2200000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5b4ac <__cxa_atexit@plt+0x4ecfc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5b4b4 <__cxa_atexit@plt+0x4ed04> │ │ │ │ + ldr lr, [pc, #136] @ 5b4e0 <__cxa_atexit@plt+0x4ed30> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - sub r2, r6, #19 │ │ │ │ - ldr r9, [pc, #56] @ 5a43c <__cxa_atexit@plt+0x4dc8c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - adcseq ip, fp, #116, 26 @ 0x1d00 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5a48c <__cxa_atexit@plt+0x4dcdc> │ │ │ │ - ldr r3, [pc, #60] @ 5a4a4 <__cxa_atexit@plt+0x4dcf4> │ │ │ │ + ldr ip, [pc, #132] @ 5b4e4 <__cxa_atexit@plt+0x4ed34> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [pc, #128] @ 5b4e8 <__cxa_atexit@plt+0x4ed38> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub r0, r6, #5 │ │ │ │ + str ip, [r2, #4]! │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + str r9, [r2, #8] │ │ │ │ + str lr, [r2, #12] │ │ │ │ + str r9, [r2, #16] │ │ │ │ + str sl, [r2, #20] │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5b4cc <__cxa_atexit@plt+0x4ed1c> │ │ │ │ + ldr r3, [pc, #88] @ 5b4f4 <__cxa_atexit@plt+0x4ed44> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 5a4a8 <__cxa_atexit@plt+0x4dcf8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - add lr, r7, #12 │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - sub r7, r6, #7 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + mov r6, r2 │ │ │ │ + b 5b4bc <__cxa_atexit@plt+0x4ed0c> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #44] @ 5b4f0 <__cxa_atexit@plt+0x4ed40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 5a4ac <__cxa_atexit@plt+0x4dcfc> │ │ │ │ + ldr r7, [pc, #24] @ 5b4ec <__cxa_atexit@plt+0x4ed3c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - addseq sp, sl, #128, 26 @ 0x2000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xffffea7c │ │ │ │ + @ instruction: 0xffffe898 │ │ │ │ + adcseq fp, fp, #196, 22 @ 0x31000 │ │ │ │ + addseq r9, sl, #248, 6 @ 0xe0000003 │ │ │ │ + addseq sl, sl, #228, 12 @ 0xe400000 │ │ │ │ + @ instruction: 0xffffaf58 │ │ │ │ + addseq sl, sl, #140, 12 @ 0x8c00000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov lr, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r1, r6 │ │ │ │ + sub r0, r5, #4 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 5b5a8 <__cxa_atexit@plt+0x4edf8> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5b5bc <__cxa_atexit@plt+0x4ee0c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r1, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 5a530 <__cxa_atexit@plt+0x4dd80> │ │ │ │ - ldr r3, [pc, #108] @ 5a558 <__cxa_atexit@plt+0x4dda8> │ │ │ │ + bcc 5b5c4 <__cxa_atexit@plt+0x4ee14> │ │ │ │ + ldr r0, [pc, #172] @ 5b5f8 <__cxa_atexit@plt+0x4ee48> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [pc, #168] @ 5b5fc <__cxa_atexit@plt+0x4ee4c> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5a548 <__cxa_atexit@plt+0x4dd98> │ │ │ │ - ldr r3, [pc, #84] @ 5a55c <__cxa_atexit@plt+0x4ddac> │ │ │ │ + ldr ip, [pc, #164] @ 5b600 <__cxa_atexit@plt+0x4ee50> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + stmib r1, {r0, lr} │ │ │ │ + str r9, [r1, #12] │ │ │ │ + sub r0, r6, #5 │ │ │ │ + add r1, r3, #1 │ │ │ │ + str ip, [r5, #-20] @ 0xffffffec │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r0, r1, sl} │ │ │ │ + ldr r3, [pc, #132] @ 5b604 <__cxa_atexit@plt+0x4ee54> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5a520 <__cxa_atexit@plt+0x4dd70> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 593f4 <__cxa_atexit@plt+0x4cc44> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 5a564 <__cxa_atexit@plt+0x4ddb4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5b5e4 <__cxa_atexit@plt+0x4ee34> │ │ │ │ + ldr r2, [pc, #120] @ 5b610 <__cxa_atexit@plt+0x4ee60> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, lr │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 5a560 <__cxa_atexit@plt+0x4ddb0> │ │ │ │ + mov r6, r1 │ │ │ │ + b 5b5cc <__cxa_atexit@plt+0x4ee1c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #56] @ 5b60c <__cxa_atexit@plt+0x4ee5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r5, r0 │ │ │ │ + mov sl, lr │ │ │ │ + bx r1 │ │ │ │ + ldr r7, [pc, #28] @ 5b608 <__cxa_atexit@plt+0x4ee58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - @ instruction: 0xffffeee8 │ │ │ │ - addseq sp, sl, #132, 24 @ 0x8400 │ │ │ │ - addseq sp, sl, #224, 24 @ 0xe000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xffffda80 │ │ │ │ + addseq sl, sl, #56, 12 @ 0x3800000 │ │ │ │ + adcseq fp, fp, #244, 20 @ 0xf4000 │ │ │ │ + @ instruction: 0xffffdccc │ │ │ │ + addseq r9, sl, #224, 4 │ │ │ │ + addseq sl, sl, #188, 10 @ 0x2f000000 │ │ │ │ + @ instruction: 0xffffae5c │ │ │ │ + addseq sl, sl, #168, 10 @ 0x2a000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5a608 <__cxa_atexit@plt+0x4de58> │ │ │ │ + bhi 5b6b8 <__cxa_atexit@plt+0x4ef08> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 5a614 <__cxa_atexit@plt+0x4de64> │ │ │ │ - ldr r1, [pc, #140] @ 5a638 <__cxa_atexit@plt+0x4de88> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #136] @ 5a63c <__cxa_atexit@plt+0x4de8c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - stmib r2, {r1, r7} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5a624 <__cxa_atexit@plt+0x4de74> │ │ │ │ - ldr r3, [pc, #100] @ 5a640 <__cxa_atexit@plt+0x4de90> │ │ │ │ + bcc 5b6c0 <__cxa_atexit@plt+0x4ef10> │ │ │ │ + ldr lr, [pc, #148] @ 5b6ec <__cxa_atexit@plt+0x4ef3c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #144] @ 5b6f0 <__cxa_atexit@plt+0x4ef40> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #140] @ 5b6f4 <__cxa_atexit@plt+0x4ef44> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr ip, [pc, #132] @ 5b6f8 <__cxa_atexit@plt+0x4ef48> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + add r0, r0, #2 │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + str ip, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r9, [r2, #4] │ │ │ │ + sub r2, r5, #28 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5b6d8 <__cxa_atexit@plt+0x4ef28> │ │ │ │ + ldr r3, [pc, #92] @ 5b704 <__cxa_atexit@plt+0x4ef54> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5a5f8 <__cxa_atexit@plt+0x4de48> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 593f4 <__cxa_atexit@plt+0x4cc44> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ mov r6, r2 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 5b6c8 <__cxa_atexit@plt+0x4ef18> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ 5b700 <__cxa_atexit@plt+0x4ef50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 5a644 <__cxa_atexit@plt+0x4de94> │ │ │ │ + ldr r7, [pc, #28] @ 5b6fc <__cxa_atexit@plt+0x4ef4c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc4 │ │ │ │ - adcseq ip, fp, #156, 18 @ 0x270000 │ │ │ │ - @ instruction: 0xffffee14 │ │ │ │ - addseq sp, sl, #168, 22 @ 0x2a000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5a6d4 <__cxa_atexit@plt+0x4df24> │ │ │ │ - ldr r7, [pc, #148] @ 5a6fc <__cxa_atexit@plt+0x4df4c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5a6c4 <__cxa_atexit@plt+0x4df14> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 5a6e4 <__cxa_atexit@plt+0x4df34> │ │ │ │ - ldr lr, [pc, #120] @ 5a704 <__cxa_atexit@plt+0x4df54> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r1, [r9, #7] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + @ instruction: 0xfffff5f8 │ │ │ │ + addseq sl, sl, #100, 10 @ 0x19000000 │ │ │ │ + adcseq fp, fp, #152, 16 @ 0x980000 │ │ │ │ + adcseq fp, fp, #24, 20 @ 0x18000 │ │ │ │ + addseq r9, sl, #236, 2 @ 0x3b │ │ │ │ + addseq sl, sl, #248, 8 @ 0xf8000000 │ │ │ │ + @ instruction: 0xffffad4c │ │ │ │ + addseq sl, sl, #168, 8 @ 0xa8000000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov lr, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r0, r5, #4 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 5b7b8 <__cxa_atexit@plt+0x4f008> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + sub r1, r5, #16 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 5b7cc <__cxa_atexit@plt+0x4f01c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5b7d4 <__cxa_atexit@plt+0x4f024> │ │ │ │ + ldr ip, [pc, #172] @ 5b808 <__cxa_atexit@plt+0x4f058> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r3, [pc, #168] @ 5b80c <__cxa_atexit@plt+0x4f05c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [pc, #164] @ 5b810 <__cxa_atexit@plt+0x4f060> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ ldr r0, [r5] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #96] @ 5a708 <__cxa_atexit@plt+0x4df58> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r3, r7, lr} │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + str lr, [r5] │ │ │ │ + add r3, r3, #2 │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str ip, [r2, #4]! │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str sl, [r2, #4] │ │ │ │ + str r9, [r2, #8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5b7f4 <__cxa_atexit@plt+0x4f044> │ │ │ │ + ldr r2, [pc, #116] @ 5b81c <__cxa_atexit@plt+0x4f06c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, lr │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 5a700 <__cxa_atexit@plt+0x4df50> │ │ │ │ + mov r6, r2 │ │ │ │ + b 5b7dc <__cxa_atexit@plt+0x4f02c> │ │ │ │ + mov r1, #12 │ │ │ │ + str r1, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 5b818 <__cxa_atexit@plt+0x4f068> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r5, r0 │ │ │ │ + mov sl, lr │ │ │ │ + bx r1 │ │ │ │ + ldr r7, [pc, #24] @ 5b814 <__cxa_atexit@plt+0x4f064> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - addseq sp, sl, #80, 22 @ 0x14000 │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ - adcseq ip, fp, #64, 18 @ 0x100000 │ │ │ │ + @ instruction: 0xfffff350 │ │ │ │ + addseq sl, sl, #84, 8 @ 0x54000000 │ │ │ │ + adcseq fp, fp, #32, 18 @ 0x80000 │ │ │ │ + addseq r9, sl, #208 @ 0xd0 │ │ │ │ + addseq sl, sl, #216, 6 @ 0x60000003 │ │ │ │ + @ instruction: 0xffffac4c │ │ │ │ + addseq sl, sl, #164, 6 @ 0x90000002 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5a764 <__cxa_atexit@plt+0x4dfb4> │ │ │ │ - ldr r2, [pc, #64] @ 5a770 <__cxa_atexit@plt+0x4dfc0> │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5b898 <__cxa_atexit@plt+0x4f0e8> │ │ │ │ + str sl, [r2] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #32 │ │ │ │ + cmp r7, r1 │ │ │ │ + bcc 5b8a8 <__cxa_atexit@plt+0x4f0f8> │ │ │ │ + ldr r7, [pc, #108] @ 5b8d0 <__cxa_atexit@plt+0x4f120> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #104] @ 5b8d4 <__cxa_atexit@plt+0x4f124> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr lr, [pc, #40] @ 5a774 <__cxa_atexit@plt+0x4dfc4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r3, #8 │ │ │ │ - stm r8, {r1, r2, lr} │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r1, #3 │ │ │ │ + mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - adcseq ip, fp, #156, 16 @ 0x9c0000 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 5b8cc <__cxa_atexit@plt+0x4f11c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + mov sl, r3 │ │ │ │ + bx r0 │ │ │ │ + addseq sl, sl, #32, 6 @ 0x80000000 │ │ │ │ + @ instruction: 0xfffff604 │ │ │ │ + @ instruction: 0xfffff6f4 │ │ │ │ + addseq sl, sl, #248, 4 @ 0x8000000f │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 5a7fc <__cxa_atexit@plt+0x4e04c> │ │ │ │ - ldr r3, [pc, #124] @ 5a824 <__cxa_atexit@plt+0x4e074> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmdb r5, {r3, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5a804 <__cxa_atexit@plt+0x4e054> │ │ │ │ - ldr r7, [pc, #100] @ 5a828 <__cxa_atexit@plt+0x4e078> │ │ │ │ + bhi 5b968 <__cxa_atexit@plt+0x4f1b8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5b970 <__cxa_atexit@plt+0x4f1c0> │ │ │ │ + ldr r1, [pc, #128] @ 5b99c <__cxa_atexit@plt+0x4f1ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #124] @ 5b9a0 <__cxa_atexit@plt+0x4f1f0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #120] @ 5b9a4 <__cxa_atexit@plt+0x4f1f4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r1, r6, #1 │ │ │ │ + add r0, r0, #1 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, sl} │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5b988 <__cxa_atexit@plt+0x4f1d8> │ │ │ │ + ldr r3, [pc, #88] @ 5b9b0 <__cxa_atexit@plt+0x4f200> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r2 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + mov r6, r2 │ │ │ │ + b 5b978 <__cxa_atexit@plt+0x4f1c8> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #44] @ 5b9ac <__cxa_atexit@plt+0x4f1fc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #96] @ 5a82c <__cxa_atexit@plt+0x4e07c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r2, r2, #2 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5a7ec <__cxa_atexit@plt+0x4e03c> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 58d6c <__cxa_atexit@plt+0x4c5bc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #36] @ 5a830 <__cxa_atexit@plt+0x4e080> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [pc, #32] @ 5a834 <__cxa_atexit@plt+0x4e084> │ │ │ │ + ldr r7, [pc, #24] @ 5b9a8 <__cxa_atexit@plt+0x4f1f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r8, r5, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq ip, fp, #168, 14 @ 0x2a00000 │ │ │ │ - @ instruction: 0xffffe5a4 │ │ │ │ - addseq sp, sl, #220, 20 @ 0xdc000 │ │ │ │ - addseq sp, sl, #156, 20 @ 0x9c000 │ │ │ │ - addseq sp, sl, #184, 18 @ 0x2e0000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + @ instruction: 0xfffff73c │ │ │ │ + addseq sl, sl, #180, 4 @ 0x4000000b │ │ │ │ + adcseq fp, fp, #36, 14 @ 0x900000 │ │ │ │ + addseq r8, sl, #60, 30 @ 0xf0 │ │ │ │ + addseq sl, sl, #92, 4 @ 0xc0000005 │ │ │ │ + @ instruction: 0xffffaa9c │ │ │ │ + addseq sl, sl, #4, 2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5a884 <__cxa_atexit@plt+0x4e0d4> │ │ │ │ - ldr r3, [pc, #60] @ 5a89c <__cxa_atexit@plt+0x4e0ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 5ba10 <__cxa_atexit@plt+0x4f260> │ │ │ │ + ldr r7, [pc, #64] @ 5ba28 <__cxa_atexit@plt+0x4f278> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #60] @ 5ba2c <__cxa_atexit@plt+0x4f27c> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r3, [pc, #48] @ 5a8a0 <__cxa_atexit@plt+0x4e0f0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - add lr, r7, #12 │ │ │ │ - stm lr, {r3, r7, r9} │ │ │ │ - sub r7, r6, #5 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 5a8a4 <__cxa_atexit@plt+0x4e0f4> │ │ │ │ + ldr r7, [pc, #24] @ 5ba30 <__cxa_atexit@plt+0x4f280> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - adcseq ip, fp, #228, 14 @ 0x3900000 │ │ │ │ - addseq sp, sl, #32, 20 @ 0x20000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - ldr r3, [pc, #116] @ 5a934 <__cxa_atexit@plt+0x4e184> │ │ │ │ + @ instruction: 0xffffcfdc │ │ │ │ + @ instruction: 0xffffd060 │ │ │ │ + addseq sl, sl, #172 @ 0xac │ │ │ │ + addseq r8, sl, #128, 28 @ 0x800 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5ba80 <__cxa_atexit@plt+0x4f2d0> │ │ │ │ + ldr r2, [pc, #72] @ 5ba9c <__cxa_atexit@plt+0x4f2ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5ba88 <__cxa_atexit@plt+0x4f2d8> │ │ │ │ + ldr r3, [pc, #52] @ 5baa4 <__cxa_atexit@plt+0x4f2f4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #112] @ 5a938 <__cxa_atexit@plt+0x4e188> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r5, r7 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5a900 <__cxa_atexit@plt+0x4e150> │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - ands r1, r9, #3 │ │ │ │ - beq 5a914 <__cxa_atexit@plt+0x4e164> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 5a920 <__cxa_atexit@plt+0x4e170> │ │ │ │ - ldr r8, [r9, #2] │ │ │ │ - ldr r9, [r9, #6] │ │ │ │ - str r2, [r5], #-8 │ │ │ │ - sub r7, r7, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bls 5a8d4 <__cxa_atexit@plt+0x4e124> │ │ │ │ - ldr r7, [pc, #52] @ 5a93c <__cxa_atexit@plt+0x4e18c> │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 5baa0 <__cxa_atexit@plt+0x4f2f0> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - addseq sp, sl, #228, 18 @ 0x390000 │ │ │ │ + adcseq fp, fp, #252, 8 @ 0xfc000000 │ │ │ │ + addseq r8, sl, #44, 28 @ 0x2c0 │ │ │ │ + @ instruction: 0xffffa630 │ │ │ │ + addseq r8, sl, #28, 28 @ 0x1c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5a96c <__cxa_atexit@plt+0x4e1bc> │ │ │ │ - ldr r3, [pc, #36] @ 5a980 <__cxa_atexit@plt+0x4e1d0> │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5baf4 <__cxa_atexit@plt+0x4f344> │ │ │ │ + ldr r2, [pc, #72] @ 5bb10 <__cxa_atexit@plt+0x4f360> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5bafc <__cxa_atexit@plt+0x4f34c> │ │ │ │ + ldr r3, [pc, #52] @ 5bb18 <__cxa_atexit@plt+0x4f368> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - str r3, [r5] │ │ │ │ - b 5a8b4 <__cxa_atexit@plt+0x4e104> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ + ldr r7, [pc, #16] @ 5bb14 <__cxa_atexit@plt+0x4f364> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + adcseq fp, fp, #136, 8 @ 0x88000000 │ │ │ │ + addseq r8, sl, #200, 26 @ 0x3200 │ │ │ │ + @ instruction: 0xffffa910 │ │ │ │ + addseq r9, sl, #136, 30 @ 0x220 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 5a9b4 <__cxa_atexit@plt+0x4e204> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5bb68 <__cxa_atexit@plt+0x4f3b8> │ │ │ │ + ldr r2, [pc, #68] @ 5bb84 <__cxa_atexit@plt+0x4f3d4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r3, r3, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5bb74 <__cxa_atexit@plt+0x4f3c4> │ │ │ │ + ldr r5, [pc, #48] @ 5bb8c <__cxa_atexit@plt+0x4f3dc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 2017450 <__cxa_atexit@plt+0x200aca0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [pc, #12] @ 5bb88 <__cxa_atexit@plt+0x4f3d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + adcseq fp, fp, #16, 8 @ 0x10000000 │ │ │ │ + addseq r9, sl, #48, 30 @ 0xc0 │ │ │ │ + @ instruction: 0xffffce44 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, sp │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5aa08 <__cxa_atexit@plt+0x4e258> │ │ │ │ - ldr r3, [pc, #60] @ 5aa18 <__cxa_atexit@plt+0x4e268> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #172 @ 0xac │ │ │ │ + cmp r3, sl │ │ │ │ + bcc 5bd10 <__cxa_atexit@plt+0x4f560> │ │ │ │ + ldr r1, [pc, #376] @ 5bd2c <__cxa_atexit@plt+0x4f57c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #372] @ 5bd30 <__cxa_atexit@plt+0x4f580> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [pc, #368] @ 5bd34 <__cxa_atexit@plt+0x4f584> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5a9f8 <__cxa_atexit@plt+0x4e248> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r9, [r8, #7] │ │ │ │ - mov r8, r7 │ │ │ │ - b 5a8b4 <__cxa_atexit@plt+0x4e104> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r2, [pc, #364] @ 5bd38 <__cxa_atexit@plt+0x4f588> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #360] @ 5bd3c <__cxa_atexit@plt+0x4f58c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r1, [r6, #44]! @ 0x2c │ │ │ │ + sub r1, sl, #165 @ 0xa5 │ │ │ │ + str r1, [r6, #128] @ 0x80 │ │ │ │ + sub r1, sl, #157 @ 0x9d │ │ │ │ + str r1, [r6, #124] @ 0x7c │ │ │ │ + sub r1, sl, #150 @ 0x96 │ │ │ │ + str r1, [r6, #120] @ 0x78 │ │ │ │ + sub r1, sl, #141 @ 0x8d │ │ │ │ + str r1, [r6, #116] @ 0x74 │ │ │ │ + sub r1, sl, #134 @ 0x86 │ │ │ │ + str r1, [r6, #112] @ 0x70 │ │ │ │ + sub r1, sl, #117 @ 0x75 │ │ │ │ + str r1, [r6, #104] @ 0x68 │ │ │ │ + sub r1, sl, #110 @ 0x6e │ │ │ │ + str r1, [r6, #100] @ 0x64 │ │ │ │ + add r0, r0, #2 │ │ │ │ + ldr ip, [pc, #292] @ 5bd40 <__cxa_atexit@plt+0x4f590> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r0, [r6, #96] @ 0x60 │ │ │ │ + sub r0, sl, #103 @ 0x67 │ │ │ │ + str r0, [r6, #92] @ 0x5c │ │ │ │ + add r0, r3, #1 │ │ │ │ + ldr r3, [pc, #272] @ 5bd44 <__cxa_atexit@plt+0x4f594> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r0, [r6, #88] @ 0x58 │ │ │ │ + add r0, r2, #1 │ │ │ │ + str r0, [r6, #84] @ 0x54 │ │ │ │ + ldr r0, [pc, #256] @ 5bd48 <__cxa_atexit@plt+0x4f598> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #68] @ 0x44 │ │ │ │ + ldr r0, [pc, #248] @ 5bd4c <__cxa_atexit@plt+0x4f59c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #244] @ 5bd50 <__cxa_atexit@plt+0x4f5a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #240] @ 5bd54 <__cxa_atexit@plt+0x4f5a4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #236] @ 5bd58 <__cxa_atexit@plt+0x4f5a8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + ldr r3, [pc, #228] @ 5bd5c <__cxa_atexit@plt+0x4f5ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #224] @ 5bd60 <__cxa_atexit@plt+0x4f5b0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r8, [r6, #64] @ 0x40 │ │ │ │ + str r8, [r6, #52] @ 0x34 │ │ │ │ + str r8, [r6, #40] @ 0x28 │ │ │ │ + stmib r6, {r8, ip} │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + ldr r7, [pc, #192] @ 5bd64 <__cxa_atexit@plt+0x4f5b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r8, [r6, #-4] │ │ │ │ + str r1, [r6, #-40] @ 0xffffffd8 │ │ │ │ + str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ + str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ + str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r6, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [pc, #152] @ 5bd68 <__cxa_atexit@plt+0x4f5b8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #-16] │ │ │ │ + str r8, [r6, #-12] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #32]! │ │ │ │ + str r0, [r6, #80] @ 0x50 │ │ │ │ + mov r7, r6 │ │ │ │ + str r3, [r7, #44]! @ 0x2c │ │ │ │ + str r7, [r6, #76] @ 0x4c │ │ │ │ + mov r7, r6 │ │ │ │ + str r9, [r7, #56]! @ 0x38 │ │ │ │ + str r7, [r6, #72] @ 0x48 │ │ │ │ + str r6, [r6, #108] @ 0x6c │ │ │ │ + sub r7, sl, #59 @ 0x3b │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 5aa1c <__cxa_atexit@plt+0x4e26c> │ │ │ │ + ldr r7, [pc, #84] @ 5bd6c <__cxa_atexit@plt+0x4f5bc> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #172 @ 0xac │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq sp, sl, #224, 16 @ 0xe00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 5a8b4 <__cxa_atexit@plt+0x4e104> │ │ │ │ - addseq sp, sl, #224, 16 @ 0xe00000 │ │ │ │ + @ instruction: 0xfffffb60 │ │ │ │ + addseq sl, sl, #72 @ 0x48 │ │ │ │ + addseq sl, sl, #56 @ 0x38 │ │ │ │ + addseq sl, sl, #40 @ 0x28 │ │ │ │ + @ instruction: 0xfffffd10 │ │ │ │ + @ instruction: 0xfffffc10 │ │ │ │ + @ instruction: 0xfffff9ec │ │ │ │ + adcseq fp, fp, #72, 8 @ 0x48000000 │ │ │ │ + @ instruction: 0xfffff7cc │ │ │ │ + @ instruction: 0xfffff704 │ │ │ │ + @ instruction: 0xfffff63c │ │ │ │ + @ instruction: 0xfffffdd0 │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + @ instruction: 0xfffffd1c │ │ │ │ + @ instruction: 0xfffff834 │ │ │ │ + addseq r9, sl, #240, 28 @ 0xf00 │ │ │ │ + addseq r9, sl, #8, 26 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 5aa8c <__cxa_atexit@plt+0x4e2dc> │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 5bdd4 <__cxa_atexit@plt+0x4f624> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5aa84 <__cxa_atexit@plt+0x4e2d4> │ │ │ │ - ldr r8, [pc, #40] @ 5aa94 <__cxa_atexit@plt+0x4e2e4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 5aa98 <__cxa_atexit@plt+0x4e2e8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ + beq 5bdcc <__cxa_atexit@plt+0x4f61c> │ │ │ │ + ldr r3, [pc, #56] @ 5bddc <__cxa_atexit@plt+0x4f62c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 5bde0 <__cxa_atexit@plt+0x4f630> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 3eb644 <__cxa_atexit@plt+0x3dee94> │ │ │ │ + ldr r5, [pc, #40] @ 5bde4 <__cxa_atexit@plt+0x4f634> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 3ff5f4 <__cxa_atexit@plt+0x3f2e44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq sp, sl, #160, 16 @ 0xa00000 │ │ │ │ - adcseq ip, fp, #132, 8 @ 0x84000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + addseq r9, sl, #168, 28 @ 0xa80 │ │ │ │ + adcseq fp, fp, #76, 2 │ │ │ │ + adcseq fp, fp, #68, 2 │ │ │ │ + addseq r9, sl, #224, 28 @ 0xe00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5aad0 <__cxa_atexit@plt+0x4e320> │ │ │ │ - ldr r3, [pc, #32] @ 5aad8 <__cxa_atexit@plt+0x4e328> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #20] @ 5aadc <__cxa_atexit@plt+0x4e32c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - b 3eb64c <__cxa_atexit@plt+0x3dee9c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bhi 5be18 <__cxa_atexit@plt+0x4f668> │ │ │ │ + ldr r5, [pc, #28] @ 5be28 <__cxa_atexit@plt+0x4f678> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 2017450 <__cxa_atexit@plt+0x200aca0> │ │ │ │ + ldr r7, [pc, #12] @ 5be2c <__cxa_atexit@plt+0x4f67c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - adcseq ip, fp, #136, 8 @ 0x88000000 │ │ │ │ + addseq r9, sl, #196, 28 @ 0xc40 │ │ │ │ + addseq r9, sl, #156, 28 @ 0x9c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 5ab0c <__cxa_atexit@plt+0x4e35c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 5ab10 <__cxa_atexit@plt+0x4e360> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb654 <__cxa_atexit@plt+0x3deea4> │ │ │ │ - addseq sp, sl, #20, 16 @ 0x140000 │ │ │ │ - adcseq ip, fp, #56, 8 @ 0x38000000 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [pc, #12] @ 5be50 <__cxa_atexit@plt+0x4f6a0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3ff73c <__cxa_atexit@plt+0x3f2f8c> │ │ │ │ + addseq r9, sl, #128, 28 @ 0x800 │ │ │ │ + addseq r9, sl, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5ab60 <__cxa_atexit@plt+0x4e3b0> │ │ │ │ - ldr r2, [pc, #56] @ 5ab68 <__cxa_atexit@plt+0x4e3b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi 5be90 <__cxa_atexit@plt+0x4f6e0> │ │ │ │ + ldr r9, [pc, #36] @ 5be98 <__cxa_atexit@plt+0x4f6e8> │ │ │ │ + add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 5ab6c <__cxa_atexit@plt+0x4e3bc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 5ab70 <__cxa_atexit@plt+0x4e3c0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ + ldr r2, [pc, #28] @ 5be9c <__cxa_atexit@plt+0x4f6ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb654 <__cxa_atexit@plt+0x3deea4> │ │ │ │ + b 3ff744 <__cxa_atexit@plt+0x3f2f94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq sp, sl, #196, 14 @ 0x3100000 │ │ │ │ - adcseq ip, fp, #20, 8 @ 0x14000000 │ │ │ │ - adcseq ip, fp, #240, 6 @ 0xc0000003 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + addseq r9, sl, #80, 28 @ 0x500 │ │ │ │ + adcseq fp, fp, #208 @ 0xd0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5abc0 <__cxa_atexit@plt+0x4e410> │ │ │ │ - ldr r2, [pc, #56] @ 5abc8 <__cxa_atexit@plt+0x4e418> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 5abcc <__cxa_atexit@plt+0x4e41c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 5abd0 <__cxa_atexit@plt+0x4e420> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ + bhi 5bed4 <__cxa_atexit@plt+0x4f724> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 5bedc <__cxa_atexit@plt+0x4f72c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb654 <__cxa_atexit@plt+0x3deea4> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq sp, sl, #116, 14 @ 0x1d00000 │ │ │ │ - adcseq ip, fp, #180, 6 @ 0xd0000002 │ │ │ │ - adcseq ip, fp, #144, 6 @ 0x40000002 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + adcseq fp, fp, #140 @ 0x8c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5ac20 <__cxa_atexit@plt+0x4e470> │ │ │ │ - ldr r2, [pc, #56] @ 5ac28 <__cxa_atexit@plt+0x4e478> │ │ │ │ + bhi 5bf8c <__cxa_atexit@plt+0x4f7dc> │ │ │ │ + ldr r2, [pc, #168] @ 5bfa8 <__cxa_atexit@plt+0x4f7f8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 5ac2c <__cxa_atexit@plt+0x4e47c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 5ac30 <__cxa_atexit@plt+0x4e480> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb654 <__cxa_atexit@plt+0x3deea4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 5bf6c <__cxa_atexit@plt+0x4f7bc> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 5bf78 <__cxa_atexit@plt+0x4f7c8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 5bf94 <__cxa_atexit@plt+0x4f7e4> │ │ │ │ + ldr r7, [pc, #120] @ 5bfb0 <__cxa_atexit@plt+0x4f800> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #100] @ 5bfb4 <__cxa_atexit@plt+0x4f804> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #2 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - addseq sp, sl, #12, 14 @ 0x300000 │ │ │ │ - adcseq ip, fp, #84, 6 @ 0x50000001 │ │ │ │ - adcseq ip, fp, #48, 6 @ 0xc0000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5ac80 <__cxa_atexit@plt+0x4e4d0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 5ac88 <__cxa_atexit@plt+0x4e4d8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 5ac8c <__cxa_atexit@plt+0x4e4dc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb65c <__cxa_atexit@plt+0x3deeac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq ip, fp, #244, 4 @ 0x4000000f │ │ │ │ - adcseq ip, fp, #52, 6 @ 0xd0000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5acdc <__cxa_atexit@plt+0x4e52c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 5ace4 <__cxa_atexit@plt+0x4e534> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 5ace8 <__cxa_atexit@plt+0x4e538> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb664 <__cxa_atexit@plt+0x3deeb4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #44] @ 5bfac <__cxa_atexit@plt+0x4f7fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - adcseq ip, fp, #152, 4 @ 0x80000009 │ │ │ │ - adcseq ip, fp, #216, 4 @ 0x8000000d │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5ad38 <__cxa_atexit@plt+0x4e588> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 5ad40 <__cxa_atexit@plt+0x4e590> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 5ad44 <__cxa_atexit@plt+0x4e594> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb65c <__cxa_atexit@plt+0x3deeac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - adcseq ip, fp, #60, 4 @ 0xc0000003 │ │ │ │ - adcseq ip, fp, #124, 4 @ 0xc0000007 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5ad94 <__cxa_atexit@plt+0x4e5e4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 5ad9c <__cxa_atexit@plt+0x4e5ec> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 5ada0 <__cxa_atexit@plt+0x4e5f0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb65c <__cxa_atexit@plt+0x3deeac> │ │ │ │ + mov r6, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + adcseq fp, fp, #12 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + adcseq sl, fp, #208, 30 @ 0x340 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5c018 <__cxa_atexit@plt+0x4f868> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 5c02c <__cxa_atexit@plt+0x4f87c> │ │ │ │ + ldr r7, [pc, #92] @ 5c040 <__cxa_atexit@plt+0x4f890> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #72] @ 5c044 <__cxa_atexit@plt+0x4f894> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 5c03c <__cxa_atexit@plt+0x4f88c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq sl, fp, #108, 30 @ 0x1b0 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + adcseq sl, fp, #36, 30 @ 0x90 │ │ │ │ + addseq r9, sl, #152, 24 @ 0x9800 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5c09c <__cxa_atexit@plt+0x4f8ec> │ │ │ │ + ldr r3, [pc, #64] @ 5c0b4 <__cxa_atexit@plt+0x4f904> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #60] @ 5c0b8 <__cxa_atexit@plt+0x4f908> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 5c0bc <__cxa_atexit@plt+0x4f90c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + addseq r9, sl, #88, 24 @ 0x5800 │ │ │ │ + addseq r9, sl, #184, 18 @ 0x2e0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 5c124 <__cxa_atexit@plt+0x4f974> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 5c11c <__cxa_atexit@plt+0x4f96c> │ │ │ │ + ldr r3, [pc, #56] @ 5c12c <__cxa_atexit@plt+0x4f97c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 5c130 <__cxa_atexit@plt+0x4f980> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #40] @ 5c134 <__cxa_atexit@plt+0x4f984> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 3ff5f4 <__cxa_atexit@plt+0x3f2e44> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq ip, fp, #224, 2 @ 0x38 │ │ │ │ - adcseq ip, fp, #32, 4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ + addseq r9, sl, #24, 24 @ 0x1800 │ │ │ │ + adcseq sl, fp, #252, 26 @ 0x3f00 │ │ │ │ + adcseq sl, fp, #244, 26 @ 0x3d00 │ │ │ │ + addseq r9, sl, #80, 24 @ 0x5000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5adf0 <__cxa_atexit@plt+0x4e640> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 5adf8 <__cxa_atexit@plt+0x4e648> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 5adfc <__cxa_atexit@plt+0x4e64c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + bhi 5c168 <__cxa_atexit@plt+0x4f9b8> │ │ │ │ + ldr r5, [pc, #28] @ 5c178 <__cxa_atexit@plt+0x4f9c8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb65c <__cxa_atexit@plt+0x3deeac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 2017450 <__cxa_atexit@plt+0x200aca0> │ │ │ │ + ldr r7, [pc, #12] @ 5c17c <__cxa_atexit@plt+0x4f9cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - adcseq ip, fp, #132, 2 @ 0x21 │ │ │ │ - adcseq ip, fp, #196, 2 @ 0x31 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + addseq r9, sl, #52, 24 @ 0x3400 │ │ │ │ + addseq r9, sl, #12, 24 @ 0xc00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [pc, #12] @ 5c1a0 <__cxa_atexit@plt+0x4f9f0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3ff73c <__cxa_atexit@plt+0x3f2f8c> │ │ │ │ + addseq r9, sl, #240, 22 @ 0x3c000 │ │ │ │ + addseq r9, sl, #0, 24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5ae4c <__cxa_atexit@plt+0x4e69c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 5ae54 <__cxa_atexit@plt+0x4e6a4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 5ae58 <__cxa_atexit@plt+0x4e6a8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ + bhi 5c1e0 <__cxa_atexit@plt+0x4fa30> │ │ │ │ + ldr r9, [pc, #36] @ 5c1e8 <__cxa_atexit@plt+0x4fa38> │ │ │ │ + add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 5c1ec <__cxa_atexit@plt+0x4fa3c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb664 <__cxa_atexit@plt+0x3deeb4> │ │ │ │ + b 3ff744 <__cxa_atexit@plt+0x3f2f94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq ip, fp, #40, 2 │ │ │ │ - adcseq ip, fp, #104, 2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ + addseq r9, sl, #192, 22 @ 0x30000 │ │ │ │ + adcseq sl, fp, #128, 26 @ 0x2000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5aea8 <__cxa_atexit@plt+0x4e6f8> │ │ │ │ + bhi 5c224 <__cxa_atexit@plt+0x4fa74> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 5aeb0 <__cxa_atexit@plt+0x4e700> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 5aeb4 <__cxa_atexit@plt+0x4e704> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #24] @ 5c22c <__cxa_atexit@plt+0x4fa7c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb65c <__cxa_atexit@plt+0x3deeac> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq ip, fp, #204 @ 0xcc │ │ │ │ - adcseq ip, fp, #12, 2 │ │ │ │ - addseq sp, sl, #108, 8 @ 0x6c000000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ + adcseq sl, fp, #60, 26 @ 0xf00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5aee8 <__cxa_atexit@plt+0x4e738> │ │ │ │ - ldr r3, [pc, #28] @ 5aef8 <__cxa_atexit@plt+0x4e748> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - b 3eb66c <__cxa_atexit@plt+0x3deebc> │ │ │ │ - ldr r7, [pc, #12] @ 5aefc <__cxa_atexit@plt+0x4e74c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - addseq sp, sl, #80, 8 @ 0x50000000 │ │ │ │ - addseq sp, sl, #40, 8 @ 0x28000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5af4c <__cxa_atexit@plt+0x4e79c> │ │ │ │ - ldr r2, [pc, #48] @ 5af58 <__cxa_atexit@plt+0x4e7a8> │ │ │ │ + bhi 5c2dc <__cxa_atexit@plt+0x4fb2c> │ │ │ │ + ldr r2, [pc, #168] @ 5c2f8 <__cxa_atexit@plt+0x4fb48> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 5af5c <__cxa_atexit@plt+0x4e7ac> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb674 <__cxa_atexit@plt+0x3deec4> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffb78 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq sp, sl, #200, 6 @ 0x20000003 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 5af94 <__cxa_atexit@plt+0x4e7e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - ldr r3, [pc, #16] @ 5af98 <__cxa_atexit@plt+0x4e7e8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb67c <__cxa_atexit@plt+0x3deecc> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - adcseq ip, fp, #16 │ │ │ │ - addseq sp, sl, #140, 6 @ 0x30000002 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5afcc <__cxa_atexit@plt+0x4e81c> │ │ │ │ - ldr r7, [pc, #40] @ 5afe4 <__cxa_atexit@plt+0x4e834> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #24 │ │ │ │ - ldr r0, [pc, #32] @ 5afe8 <__cxa_atexit@plt+0x4e838> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #12] @ 5afe0 <__cxa_atexit@plt+0x4e830> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb674 <__cxa_atexit@plt+0x3deec4> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - addseq sp, sl, #116, 6 @ 0xd0000001 │ │ │ │ - addseq sp, sl, #104, 6 @ 0xa0000001 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 5b008 <__cxa_atexit@plt+0x4e858> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb684 <__cxa_atexit@plt+0x3deed4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #8] @ 5b028 <__cxa_atexit@plt+0x4e878> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b 3eb64c <__cxa_atexit@plt+0x3dee9c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 5b10c <__cxa_atexit@plt+0x4e95c> │ │ │ │ - ldr r9, [pc, #240] @ 5b140 <__cxa_atexit@plt+0x4e990> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #236] @ 5b144 <__cxa_atexit@plt+0x4e994> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #232] @ 5b148 <__cxa_atexit@plt+0x4e998> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - mov r0, r6 │ │ │ │ - str r9, [r0, #4]! │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r2, [r0, #20] │ │ │ │ - str r2, [r0, #8] │ │ │ │ - str lr, [r0, #12]! │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5b0fc <__cxa_atexit@plt+0x4e94c> │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 5b120 <__cxa_atexit@plt+0x4e970> │ │ │ │ - ldr lr, [pc, #156] @ 5b150 <__cxa_atexit@plt+0x4e9a0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #152] @ 5b154 <__cxa_atexit@plt+0x4e9a4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldm r5, {r1, sl} │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r9, [r6, #28]! │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - ldr r6, [pc, #108] @ 5b158 <__cxa_atexit@plt+0x4e9a8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r6, [pc, #36] @ 5b14c <__cxa_atexit@plt+0x4e99c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - @ instruction: 0xfffffac8 │ │ │ │ - @ instruction: 0xfffffb20 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, ror #3 │ │ │ │ - @ instruction: 0xfffffd48 │ │ │ │ - adcseq fp, fp, #172, 28 @ 0xac0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r8, [r5] │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5b1d4 <__cxa_atexit@plt+0x4ea24> │ │ │ │ - ldr r9, [pc, #96] @ 5b1ec <__cxa_atexit@plt+0x4ea3c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #92] @ 5b1f0 <__cxa_atexit@plt+0x4ea40> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #88] @ 5b1f4 <__cxa_atexit@plt+0x4ea44> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr sl, [r5, #28] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - ldr r2, [r5, #40] @ 0x28 │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r3, [pc, #28] @ 5b1f8 <__cxa_atexit@plt+0x4ea48> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - @ instruction: 0xfffffc78 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - adcseq fp, fp, #252, 26 @ 0x3f00 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r8, [r5] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5b270 <__cxa_atexit@plt+0x4eac0> │ │ │ │ - ldr r9, [pc, #96] @ 5b288 <__cxa_atexit@plt+0x4ead8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #92] @ 5b28c <__cxa_atexit@plt+0x4eadc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #88] @ 5b290 <__cxa_atexit@plt+0x4eae0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr sl, [r5, #28] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - ldr r2, [r5, #40] @ 0x28 │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r3, [pc, #28] @ 5b294 <__cxa_atexit@plt+0x4eae4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - @ instruction: 0xfffffbdc │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - adcseq fp, fp, #96, 26 @ 0x1800 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 5c2bc <__cxa_atexit@plt+0x4fb0c> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 5b33c <__cxa_atexit@plt+0x4eb8c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 5b390 <__cxa_atexit@plt+0x4ebe0> │ │ │ │ - ldr lr, [pc, #292] @ 5b3f0 <__cxa_atexit@plt+0x4ec40> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - mov r1, r6 │ │ │ │ - str lr, [r1, #4]! │ │ │ │ - str r1, [r5, #4] │ │ │ │ - add lr, r1, #8 │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - add sl, r1, #36 @ 0x24 │ │ │ │ - cmp r0, sl │ │ │ │ - bcc 5b3c4 <__cxa_atexit@plt+0x4ec14> │ │ │ │ - ldr lr, [pc, #264] @ 5b404 <__cxa_atexit@plt+0x4ec54> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #260] @ 5b408 <__cxa_atexit@plt+0x4ec58> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - str r9, [r6, #24]! │ │ │ │ - add r9, r6, #8 │ │ │ │ - stm r9, {r0, r1, r2} │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - stmda r5, {r3, lr} │ │ │ │ - ldr r6, [pc, #220] @ 5b40c <__cxa_atexit@plt+0x4ec5c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, sl │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ + bne 5c2c8 <__cxa_atexit@plt+0x4fb18> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ + add r2, r6, #24 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 5b3a0 <__cxa_atexit@plt+0x4ebf0> │ │ │ │ - ldr lr, [pc, #164] @ 5b3f8 <__cxa_atexit@plt+0x4ec48> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #160] @ 5b3fc <__cxa_atexit@plt+0x4ec4c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - stmda r5, {r6, lr} │ │ │ │ - str r1, [r6, #8] │ │ │ │ - ldr r6, [pc, #128] @ 5b400 <__cxa_atexit@plt+0x4ec50> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ + bcc 5c2e4 <__cxa_atexit@plt+0x4fb34> │ │ │ │ + ldr r7, [pc, #120] @ 5c300 <__cxa_atexit@plt+0x4fb50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #100] @ 5c304 <__cxa_atexit@plt+0x4fb54> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - mov r6, #20 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 5c2fc <__cxa_atexit@plt+0x4fb4c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r6, [pc, #68] @ 5b3ec <__cxa_atexit@plt+0x4ec3c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r6, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - ldr r6, [pc, #40] @ 5b3f4 <__cxa_atexit@plt+0x4ec44> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r6, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, sl │ │ │ │ - mov r8, r1 │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xfffffb94 │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - @ instruction: 0xfffff87c │ │ │ │ - adcseq fp, fp, #24, 24 @ 0x1800 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - @ instruction: 0xfffffb00 │ │ │ │ - adcseq fp, fp, #104, 24 @ 0x6800 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r8, [r5] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5b478 <__cxa_atexit@plt+0x4ecc8> │ │ │ │ - ldr r1, [pc, #84] @ 5b490 <__cxa_atexit@plt+0x4ece0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #80] @ 5b494 <__cxa_atexit@plt+0x4ece4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #76] @ 5b498 <__cxa_atexit@plt+0x4ece8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - mov r8, r2 │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r3, [pc, #28] @ 5b49c <__cxa_atexit@plt+0x4ecec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - @ instruction: 0xfffff79c │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - adcseq fp, fp, #76, 22 @ 0x13000 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + adcseq sl, fp, #188, 24 @ 0xbc00 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + adcseq sl, fp, #128, 24 @ 0x8000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 5b4c4 <__cxa_atexit@plt+0x4ed14> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 5b558 <__cxa_atexit@plt+0x4eda8> │ │ │ │ - ldr lr, [pc, #176] @ 5b58c <__cxa_atexit@plt+0x4eddc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr sl, [r5, #28] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [r2, #4]! │ │ │ │ - mov r8, r6 │ │ │ │ - str lr, [r8, #4]! │ │ │ │ - str r8, [r2] │ │ │ │ - add lr, r8, #8 │ │ │ │ - stm lr, {r0, r3, sl} │ │ │ │ - add lr, r8, #36 @ 0x24 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 5b568 <__cxa_atexit@plt+0x4edb8> │ │ │ │ - ldr r1, [pc, #124] @ 5b594 <__cxa_atexit@plt+0x4ede4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [pc, #120] @ 5b598 <__cxa_atexit@plt+0x4ede8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #116] @ 5b59c <__cxa_atexit@plt+0x4edec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - str r1, [r6, #24]! │ │ │ │ - add r1, r6, #8 │ │ │ │ - stm r1, {r0, r8, sl} │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, r2 │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r0, [pc, #32] @ 5b590 <__cxa_atexit@plt+0x4ede0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #20 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - @ instruction: 0xfffff75c │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0xfffff77c │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - adcseq fp, fp, #112, 20 @ 0x70000 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - str r8, [r5] │ │ │ │ + bne 5c368 <__cxa_atexit@plt+0x4fbb8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5b618 <__cxa_atexit@plt+0x4ee68> │ │ │ │ - ldr r9, [pc, #100] @ 5b634 <__cxa_atexit@plt+0x4ee84> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #96] @ 5b638 <__cxa_atexit@plt+0x4ee88> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #92] @ 5b63c <__cxa_atexit@plt+0x4ee8c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr sl, [r5, #32] │ │ │ │ - ldr r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r3, [pc, #32] @ 5b640 <__cxa_atexit@plt+0x4ee90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - @ instruction: 0xfffff6c4 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - adcseq fp, fp, #184, 18 @ 0x2e0000 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5b6f4 <__cxa_atexit@plt+0x4ef44> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 5b718 <__cxa_atexit@plt+0x4ef68> │ │ │ │ - ldr r3, [pc, #220] @ 5b750 <__cxa_atexit@plt+0x4efa0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r8, r6 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #8]! │ │ │ │ - ldr r3, [r2, #16] │ │ │ │ - ldr lr, [r2, #24] │ │ │ │ - str r3, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - str lr, [r8, #16] │ │ │ │ - add r3, r8, #36 @ 0x24 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 5b728 <__cxa_atexit@plt+0x4ef78> │ │ │ │ - ldr lr, [pc, #180] @ 5b760 <__cxa_atexit@plt+0x4efb0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #176] @ 5b764 <__cxa_atexit@plt+0x4efb4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - str r9, [r6, #24]! │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - stmda r5, {r1, lr} │ │ │ │ - ldr r6, [pc, #132] @ 5b768 <__cxa_atexit@plt+0x4efb8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r3, [pc, #92] @ 5b758 <__cxa_atexit@plt+0x4efa8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - ldr r3, [pc, #76] @ 5b75c <__cxa_atexit@plt+0x4efac> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r6, [pc, #36] @ 5b754 <__cxa_atexit@plt+0x4efa4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r1, #20 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #8] │ │ │ │ - mov r5, r2 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 5c37c <__cxa_atexit@plt+0x4fbcc> │ │ │ │ + ldr r7, [pc, #92] @ 5c390 <__cxa_atexit@plt+0x4fbe0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #72] @ 5c394 <__cxa_atexit@plt+0x4fbe4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - @ instruction: 0xfffff734 │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - adcseq fp, fp, #136, 16 @ 0x880000 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - @ instruction: 0xfffff5e0 │ │ │ │ - adcseq fp, fp, #180, 16 @ 0xb40000 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - bic r2, r9, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 5b7b0 <__cxa_atexit@plt+0x4f000> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 5b7c4 <__cxa_atexit@plt+0x4f014> │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ bx r0 │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 5b7d0 <__cxa_atexit@plt+0x4f020> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 5b8c4 <__cxa_atexit@plt+0x4f114> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [pc, #28] @ 5c38c <__cxa_atexit@plt+0x4fbdc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 5b864 <__cxa_atexit@plt+0x4f0b4> │ │ │ │ - ldr r3, [pc, #196] @ 5b8ac <__cxa_atexit@plt+0x4f0fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr lr, [r2, #8]! │ │ │ │ - mov r8, r6 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - ldr r3, [r2, #16] │ │ │ │ - ldr r0, [r2, #24] │ │ │ │ - str r8, [r2] │ │ │ │ - str r3, [r8, #8] │ │ │ │ - str lr, [r8, #12] │ │ │ │ - str r0, [r8, #16] │ │ │ │ - add lr, r8, #36 @ 0x24 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 5b888 <__cxa_atexit@plt+0x4f0d8> │ │ │ │ - ldr r9, [pc, #148] @ 5b8b8 <__cxa_atexit@plt+0x4f108> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #144] @ 5b8bc <__cxa_atexit@plt+0x4f10c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str sl, [r6, #24]! │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - stmda r5, {r1, r9} │ │ │ │ - ldr r0, [pc, #108] @ 5b8c0 <__cxa_atexit@plt+0x4f110> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, r2 │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r7, [pc, #72] @ 5b8b4 <__cxa_atexit@plt+0x4f104> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #20 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r0, [pc, #32] @ 5b8b0 <__cxa_atexit@plt+0x4f100> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #20 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - @ instruction: 0xfffff508 │ │ │ │ - @ instruction: 0xfffffd14 │ │ │ │ - andeq r0, r0, r8, asr r2 │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - @ instruction: 0xfffff468 │ │ │ │ - adcseq fp, fp, #68, 14 @ 0x1100000 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #20 │ │ │ │ - cmp sl, r9 │ │ │ │ - bcc 5b99c <__cxa_atexit@plt+0x4f1ec> │ │ │ │ - ldr lr, [pc, #256] @ 5b9e0 <__cxa_atexit@plt+0x4f230> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r2, r5 │ │ │ │ - ldr ip, [r2, #4]! │ │ │ │ - ldr r8, [pc, #244] @ 5b9e4 <__cxa_atexit@plt+0x4f234> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [r2, #16] │ │ │ │ - ldr r7, [r2, #20] │ │ │ │ - ldr r1, [r2, #24] │ │ │ │ - str lr, [r2] │ │ │ │ - mov r0, r6 │ │ │ │ - str r8, [r0, #4]! │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r3, [r0, #8] │ │ │ │ - str ip, [r0, #12] │ │ │ │ - str r1, [r0, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5b98c <__cxa_atexit@plt+0x4f1dc> │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp sl, r3 │ │ │ │ - bcc 5b9bc <__cxa_atexit@plt+0x4f20c> │ │ │ │ - ldr r9, [pc, #176] @ 5b9f0 <__cxa_atexit@plt+0x4f240> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #172] @ 5b9f4 <__cxa_atexit@plt+0x4f244> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #168] @ 5b9f8 <__cxa_atexit@plt+0x4f248> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr sl, [r5, #32] │ │ │ │ - ldr r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - str r9, [r6, #24]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #72] @ 5b9ec <__cxa_atexit@plt+0x4f23c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r9 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r6, [pc, #36] @ 5b9e8 <__cxa_atexit@plt+0x4f238> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - @ instruction: 0xfffff45c │ │ │ │ - @ instruction: 0xfffffbe0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xfffff354 │ │ │ │ - @ instruction: 0xfffffd00 │ │ │ │ - adcseq fp, fp, #72, 12 @ 0x4800000 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 5b8c4 <__cxa_atexit@plt+0x4f114> │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq sl, fp, #28, 24 @ 0x1c00 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + adcseq sl, fp, #212, 22 @ 0x35000 │ │ │ │ + addseq r9, sl, #8, 20 @ 0x8000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r9, [r5, #20] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - str r8, [r5] │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 5ba94 <__cxa_atexit@plt+0x4f2e4> │ │ │ │ - ldr sl, [pc, #104] @ 5bab0 <__cxa_atexit@plt+0x4f300> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr lr, [pc, #100] @ 5bab4 <__cxa_atexit@plt+0x4f304> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [pc, #96] @ 5bab8 <__cxa_atexit@plt+0x4f308> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - ldr r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ - str sl, [r7, #4]! │ │ │ │ - str r1, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - str r2, [r7, #16] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r3, [pc, #32] @ 5babc <__cxa_atexit@plt+0x4f30c> │ │ │ │ + bcc 5c3ec <__cxa_atexit@plt+0x4fc3c> │ │ │ │ + ldr r3, [pc, #64] @ 5c404 <__cxa_atexit@plt+0x4fc54> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - @ instruction: 0xfffff24c │ │ │ │ - @ instruction: 0xfffffbf8 │ │ │ │ - adcseq fp, fp, #64, 10 @ 0x10000000 │ │ │ │ - @ instruction: 0xfffffb08 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r7, r6, #20 │ │ │ │ - cmp r0, r7 │ │ │ │ - bcc 5bb68 <__cxa_atexit@plt+0x4f3b8> │ │ │ │ - ldr r7, [pc, #196] @ 5bbac <__cxa_atexit@plt+0x4f3fc> │ │ │ │ + ldr r2, [pc, #60] @ 5c408 <__cxa_atexit@plt+0x4fc58> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 5c40c <__cxa_atexit@plt+0x4fc5c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - mov r8, r6 │ │ │ │ - str r7, [r8, #4]! │ │ │ │ - ldr r1, [r3, #16] │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - str r8, [r3] │ │ │ │ - add lr, r8, #8 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - add r2, r8, #36 @ 0x24 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 5bb88 <__cxa_atexit@plt+0x4f3d8> │ │ │ │ - ldr sl, [pc, #152] @ 5bbb8 <__cxa_atexit@plt+0x4f408> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr lr, [pc, #148] @ 5bbbc <__cxa_atexit@plt+0x4f40c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [pc, #144] @ 5bbc0 <__cxa_atexit@plt+0x4f410> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - str sl, [r6, #24]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r6, [pc, #68] @ 5bbb4 <__cxa_atexit@plt+0x4f404> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, #20 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r6, [pc, #32] @ 5bbb0 <__cxa_atexit@plt+0x4f400> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r6, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - @ instruction: 0xfffff208 │ │ │ │ - @ instruction: 0xfffffa14 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0xfffff174 │ │ │ │ - @ instruction: 0xfffffb20 │ │ │ │ - adcseq fp, fp, #104, 8 @ 0x68000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + addseq r9, sl, #200, 18 @ 0x320000 │ │ │ │ + addseq r9, sl, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5bc30 <__cxa_atexit@plt+0x4f480> │ │ │ │ - ldr r3, [pc, #92] @ 5bc40 <__cxa_atexit@plt+0x4f490> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 5c474 <__cxa_atexit@plt+0x4fcc4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 5c46c <__cxa_atexit@plt+0x4fcbc> │ │ │ │ + ldr r3, [pc, #56] @ 5c47c <__cxa_atexit@plt+0x4fccc> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 5bc14 <__cxa_atexit@plt+0x4f464> │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 5bc24 <__cxa_atexit@plt+0x4f474> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + ldr r2, [pc, #52] @ 5c480 <__cxa_atexit@plt+0x4fcd0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #40] @ 5c484 <__cxa_atexit@plt+0x4fcd4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 3ff5f4 <__cxa_atexit@plt+0x3f2e44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 5bc44 <__cxa_atexit@plt+0x4f494> │ │ │ │ + addseq r9, sl, #136, 18 @ 0x220000 │ │ │ │ + adcseq sl, fp, #172, 20 @ 0xac000 │ │ │ │ + adcseq sl, fp, #164, 20 @ 0xa4000 │ │ │ │ + addseq r9, sl, #64, 20 @ 0x40000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5c4b8 <__cxa_atexit@plt+0x4fd08> │ │ │ │ + ldr r5, [pc, #28] @ 5c4c8 <__cxa_atexit@plt+0x4fd18> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 2017450 <__cxa_atexit@plt+0x200aca0> │ │ │ │ + ldr r7, [pc, #12] @ 5c4cc <__cxa_atexit@plt+0x4fd1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - addseq ip, sl, #16, 14 @ 0x400000 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + addseq r9, sl, #36, 20 @ 0x24000 │ │ │ │ + addseq r9, sl, #252, 18 @ 0x3f0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [pc, #12] @ 5c4f0 <__cxa_atexit@plt+0x4fd40> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3ff73c <__cxa_atexit@plt+0x3f2f8c> │ │ │ │ + addseq r9, sl, #224, 18 @ 0x380000 │ │ │ │ + addseq r9, sl, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 5bc78 <__cxa_atexit@plt+0x4f4c8> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5c530 <__cxa_atexit@plt+0x4fd80> │ │ │ │ + ldr r9, [pc, #36] @ 5c538 <__cxa_atexit@plt+0x4fd88> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 5c53c <__cxa_atexit@plt+0x4fd8c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff744 <__cxa_atexit@plt+0x3f2f94> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + addseq r9, sl, #176, 18 @ 0x2c0000 │ │ │ │ + adcseq sl, fp, #48, 20 @ 0x30000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5c574 <__cxa_atexit@plt+0x4fdc4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 5c57c <__cxa_atexit@plt+0x4fdcc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + adcseq sl, fp, #236, 18 @ 0x3b0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - ldr r3, [pc, #116] @ 5bd10 <__cxa_atexit@plt+0x4f560> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #112] @ 5bd14 <__cxa_atexit@plt+0x4f564> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5c62c <__cxa_atexit@plt+0x4fe7c> │ │ │ │ + ldr r2, [pc, #168] @ 5c648 <__cxa_atexit@plt+0x4fe98> │ │ │ │ add r2, pc, r2 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5bcdc <__cxa_atexit@plt+0x4f52c> │ │ │ │ - str r3, [r5] │ │ │ │ - ands r1, r8, #3 │ │ │ │ - beq 5bcf0 <__cxa_atexit@plt+0x4f540> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 5bcfc <__cxa_atexit@plt+0x4f54c> │ │ │ │ - ldr r1, [r8, #2] │ │ │ │ - ldr r8, [r8, #6] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5], #-8 │ │ │ │ - sub r7, r7, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bls 5bcac <__cxa_atexit@plt+0x4f4fc> │ │ │ │ - ldr r7, [pc, #52] @ 5bd18 <__cxa_atexit@plt+0x4f568> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 5c60c <__cxa_atexit@plt+0x4fe5c> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 5c618 <__cxa_atexit@plt+0x4fe68> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 5c634 <__cxa_atexit@plt+0x4fe84> │ │ │ │ + ldr r7, [pc, #120] @ 5c650 <__cxa_atexit@plt+0x4fea0> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #100] @ 5c654 <__cxa_atexit@plt+0x4fea4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #2 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 5bd1c <__cxa_atexit@plt+0x4f56c> │ │ │ │ + ldr r7, [pc, #44] @ 5c64c <__cxa_atexit@plt+0x4fe9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - addseq ip, sl, #124, 12 @ 0x7c00000 │ │ │ │ - adcseq fp, fp, #164, 8 @ 0xa4000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + adcseq sl, fp, #108, 18 @ 0x1b0000 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + adcseq sl, fp, #48, 18 @ 0xc0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 5bd50 <__cxa_atexit@plt+0x4f5a0> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r8, [r7, #6] │ │ │ │ - ldr r7, [pc, #36] @ 5bd68 <__cxa_atexit@plt+0x4f5b8> │ │ │ │ + bne 5c6b8 <__cxa_atexit@plt+0x4ff08> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 5c6cc <__cxa_atexit@plt+0x4ff1c> │ │ │ │ + ldr r7, [pc, #92] @ 5c6e0 <__cxa_atexit@plt+0x4ff30> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - b 5bc8c <__cxa_atexit@plt+0x4f4dc> │ │ │ │ - ldr r7, [pc, #12] @ 5bd64 <__cxa_atexit@plt+0x4f5b4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - adcseq fp, fp, #80, 8 @ 0x50000000 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 5bd9c <__cxa_atexit@plt+0x4f5ec> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #72] @ 5c6e4 <__cxa_atexit@plt+0x4ff34> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [pc, #28] @ 5c6dc <__cxa_atexit@plt+0x4ff2c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq sl, fp, #204, 16 @ 0xcc0000 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + adcseq sl, fp, #132, 16 @ 0x840000 │ │ │ │ + addseq r9, sl, #248, 14 @ 0x3e00000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 5bddc <__cxa_atexit@plt+0x4f62c> │ │ │ │ - ldr r3, [pc, #40] @ 5bdf4 <__cxa_atexit@plt+0x4f644> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ + bcc 5c73c <__cxa_atexit@plt+0x4ff8c> │ │ │ │ + ldr r3, [pc, #64] @ 5c754 <__cxa_atexit@plt+0x4ffa4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #60] @ 5c758 <__cxa_atexit@plt+0x4ffa8> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5bdf8 <__cxa_atexit@plt+0x4f648> │ │ │ │ + ldr r7, [pc, #24] @ 5c75c <__cxa_atexit@plt+0x4ffac> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq fp, fp, #232, 4 @ 0x8000000e │ │ │ │ - addseq ip, sl, #128, 10 @ 0x20000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + addseq r9, sl, #184, 14 @ 0x2e00000 │ │ │ │ + addseq r9, sl, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5be80 <__cxa_atexit@plt+0x4f6d0> │ │ │ │ - ldr r3, [pc, #140] @ 5bea8 <__cxa_atexit@plt+0x4f6f8> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 5c7c4 <__cxa_atexit@plt+0x50014> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 5c7bc <__cxa_atexit@plt+0x5000c> │ │ │ │ + ldr r3, [pc, #56] @ 5c7cc <__cxa_atexit@plt+0x5001c> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 5be40 <__cxa_atexit@plt+0x4f690> │ │ │ │ - cmp r3, #2 │ │ │ │ - cmpne r3, #3 │ │ │ │ - bne 5be50 <__cxa_atexit@plt+0x4f6a0> │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 5be90 <__cxa_atexit@plt+0x4f6e0> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [pc, #64] @ 5beb0 <__cxa_atexit@plt+0x4f700> │ │ │ │ + ldr r2, [pc, #52] @ 5c7d0 <__cxa_atexit@plt+0x50020> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #40] @ 5c7d4 <__cxa_atexit@plt+0x50024> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 3ff5f4 <__cxa_atexit@plt+0x3f2e44> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 5beac <__cxa_atexit@plt+0x4f6fc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq r9, sl, #120, 14 @ 0x1e00000 │ │ │ │ + adcseq sl, fp, #92, 14 @ 0x1700000 │ │ │ │ + adcseq sl, fp, #84, 14 @ 0x1500000 │ │ │ │ + addseq r9, sl, #112, 16 @ 0x700000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5c808 <__cxa_atexit@plt+0x50058> │ │ │ │ + ldr r5, [pc, #28] @ 5c818 <__cxa_atexit@plt+0x50068> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 2017450 <__cxa_atexit@plt+0x200aca0> │ │ │ │ + ldr r7, [pc, #12] @ 5c81c <__cxa_atexit@plt+0x5006c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - addseq ip, sl, #224, 8 @ 0xe0000000 │ │ │ │ - adcseq fp, fp, #68, 4 @ 0x40000004 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + addseq r9, sl, #84, 16 @ 0x540000 │ │ │ │ + addseq r9, sl, #44, 16 @ 0x2c0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [pc, #12] @ 5c840 <__cxa_atexit@plt+0x50090> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3ff73c <__cxa_atexit@plt+0x3f2f8c> │ │ │ │ + addseq r9, sl, #16, 16 @ 0x100000 │ │ │ │ + addseq r9, sl, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - cmpne r3, #3 │ │ │ │ - bne 5bed4 <__cxa_atexit@plt+0x4f724> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 5bf04 <__cxa_atexit@plt+0x4f754> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #32] @ 5bf14 <__cxa_atexit@plt+0x4f764> │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5c880 <__cxa_atexit@plt+0x500d0> │ │ │ │ + ldr r9, [pc, #36] @ 5c888 <__cxa_atexit@plt+0x500d8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 5c88c <__cxa_atexit@plt+0x500dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff744 <__cxa_atexit@plt+0x3f2f94> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq fp, fp, #192, 2 @ 0x30 │ │ │ │ + addseq r9, sl, #224, 14 @ 0x3800000 │ │ │ │ + adcseq sl, fp, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5bf4c <__cxa_atexit@plt+0x4f79c> │ │ │ │ + bhi 5c8c4 <__cxa_atexit@plt+0x50114> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 5bf54 <__cxa_atexit@plt+0x4f7a4> │ │ │ │ + ldr r1, [pc, #24] @ 5c8cc <__cxa_atexit@plt+0x5011c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq fp, fp, #20 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5bff4 <__cxa_atexit@plt+0x4f844> │ │ │ │ - ldr r3, [pc, #164] @ 5c01c <__cxa_atexit@plt+0x4f86c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 5bf9c <__cxa_atexit@plt+0x4f7ec> │ │ │ │ - cmp r3, #2 │ │ │ │ - cmpne r3, #3 │ │ │ │ - bne 5bfac <__cxa_atexit@plt+0x4f7fc> │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 5c004 <__cxa_atexit@plt+0x4f854> │ │ │ │ - ldr r7, [pc, #96] @ 5c024 <__cxa_atexit@plt+0x4f874> │ │ │ │ + adcseq sl, fp, #156, 12 @ 0x9c00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5c97c <__cxa_atexit@plt+0x501cc> │ │ │ │ + ldr r2, [pc, #168] @ 5c998 <__cxa_atexit@plt+0x501e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 5c95c <__cxa_atexit@plt+0x501ac> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 5c968 <__cxa_atexit@plt+0x501b8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 5c984 <__cxa_atexit@plt+0x501d4> │ │ │ │ + ldr r7, [pc, #120] @ 5c9a0 <__cxa_atexit@plt+0x501f0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #76] @ 5c028 <__cxa_atexit@plt+0x4f878> │ │ │ │ + ldr r7, [pc, #100] @ 5c9a4 <__cxa_atexit@plt+0x501f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + sub r7, r2, #2 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 5c99c <__cxa_atexit@plt+0x501ec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 5c020 <__cxa_atexit@plt+0x4f870> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - addseq ip, sl, #112, 6 @ 0xc0000001 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - adcseq fp, fp, #216 @ 0xd8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + adcseq sl, fp, #28, 12 @ 0x1c00000 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + adcseq sl, fp, #224, 10 @ 0x38000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - cmpne r3, #3 │ │ │ │ - bne 5c04c <__cxa_atexit@plt+0x4f89c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ + bne 5ca08 <__cxa_atexit@plt+0x50258> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 5c098 <__cxa_atexit@plt+0x4f8e8> │ │ │ │ - ldr r2, [pc, #68] @ 5c0a8 <__cxa_atexit@plt+0x4f8f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ + bcc 5ca1c <__cxa_atexit@plt+0x5026c> │ │ │ │ + ldr r7, [pc, #92] @ 5ca30 <__cxa_atexit@plt+0x50280> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 5c0ac <__cxa_atexit@plt+0x4f8fc> │ │ │ │ + ldr r1, [pc, #72] @ 5ca34 <__cxa_atexit@plt+0x50284> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ - sub r7, r3, #3 │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 5ca2c <__cxa_atexit@plt+0x5027c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffeb8 │ │ │ │ - adcseq fp, fp, #56 @ 0x38 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq sl, fp, #124, 10 @ 0x1f000000 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + adcseq sl, fp, #52, 10 @ 0xd000000 │ │ │ │ + addseq r9, sl, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5c0f4 <__cxa_atexit@plt+0x4f944> │ │ │ │ - ldr r7, [pc, #52] @ 5c108 <__cxa_atexit@plt+0x4f958> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5c0e8 <__cxa_atexit@plt+0x4f938> │ │ │ │ - mov r7, r8 │ │ │ │ - b 5c118 <__cxa_atexit@plt+0x4f968> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5ca8c <__cxa_atexit@plt+0x502dc> │ │ │ │ + ldr r3, [pc, #64] @ 5caa4 <__cxa_atexit@plt+0x502f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #60] @ 5caa8 <__cxa_atexit@plt+0x502f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 5c10c <__cxa_atexit@plt+0x4f95c> │ │ │ │ + ldr r7, [pc, #24] @ 5caac <__cxa_atexit@plt+0x502fc> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq ip, sl, #116, 4 @ 0x40000007 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - tst r7, #2 │ │ │ │ - bne 5c15c <__cxa_atexit@plt+0x4f9ac> │ │ │ │ - ldr r2, [pc, #84] @ 5c17c <__cxa_atexit@plt+0x4f9cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - and r2, r3, #3 │ │ │ │ - add r1, pc, #4 │ │ │ │ - ldr r2, [r1, r2, lsl #2] │ │ │ │ - add pc, r1, r2 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - mov r7, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + addseq r9, sl, #232, 10 @ 0x3a000000 │ │ │ │ + addseq r8, sl, #200, 30 @ 0x320 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 5cb14 <__cxa_atexit@plt+0x50364> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 5cb0c <__cxa_atexit@plt+0x5035c> │ │ │ │ + ldr r3, [pc, #56] @ 5cb1c <__cxa_atexit@plt+0x5036c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 5cb20 <__cxa_atexit@plt+0x50370> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #40] @ 5cb24 <__cxa_atexit@plt+0x50374> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 3ff5f4 <__cxa_atexit@plt+0x3f2e44> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + addseq r9, sl, #168, 10 @ 0x2a000000 │ │ │ │ + adcseq sl, fp, #12, 8 @ 0xc000000 │ │ │ │ + adcseq sl, fp, #4, 8 @ 0x4000000 │ │ │ │ + addseq r9, sl, #96, 16 @ 0x600000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5cb58 <__cxa_atexit@plt+0x503a8> │ │ │ │ + ldr r5, [pc, #28] @ 5cb68 <__cxa_atexit@plt+0x503b8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 2017450 <__cxa_atexit@plt+0x200aca0> │ │ │ │ + ldr r7, [pc, #12] @ 5cb6c <__cxa_atexit@plt+0x503bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + addseq r9, sl, #68, 16 @ 0x440000 │ │ │ │ + addseq r9, sl, #28, 16 @ 0x1c0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [pc, #12] @ 5cb90 <__cxa_atexit@plt+0x503e0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3ff73c <__cxa_atexit@plt+0x3f2f8c> │ │ │ │ + addseq r9, sl, #0, 16 │ │ │ │ + addseq r9, sl, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - tst r7, #2 │ │ │ │ - ldreq r7, [r5, #4] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5cbd0 <__cxa_atexit@plt+0x50420> │ │ │ │ + ldr r9, [pc, #36] @ 5cbd8 <__cxa_atexit@plt+0x50428> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 5cbdc <__cxa_atexit@plt+0x5042c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff744 <__cxa_atexit@plt+0x3f2f94> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + addseq r9, sl, #208, 14 @ 0x3400000 │ │ │ │ + adcseq sl, fp, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5c1cc <__cxa_atexit@plt+0x4fa1c> │ │ │ │ + bhi 5cc14 <__cxa_atexit@plt+0x50464> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 5c1d4 <__cxa_atexit@plt+0x4fa24> │ │ │ │ + ldr r1, [pc, #24] @ 5cc1c <__cxa_atexit@plt+0x5046c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq sl, fp, #148, 26 @ 0x2500 │ │ │ │ + adcseq sl, fp, #76, 6 @ 0x30000001 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5c284 <__cxa_atexit@plt+0x4fad4> │ │ │ │ - ldr lr, [pc, #172] @ 5c2a4 <__cxa_atexit@plt+0x4faf4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #160] @ 5c2a8 <__cxa_atexit@plt+0x4faf8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ + bhi 5cccc <__cxa_atexit@plt+0x5051c> │ │ │ │ + ldr r2, [pc, #168] @ 5cce8 <__cxa_atexit@plt+0x50538> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 5c22c <__cxa_atexit@plt+0x4fa7c> │ │ │ │ + beq 5ccac <__cxa_atexit@plt+0x504fc> │ │ │ │ cmp r2, #2 │ │ │ │ - cmpne r2, #3 │ │ │ │ - bne 5c238 <__cxa_atexit@plt+0x4fa88> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + bne 5ccb8 <__cxa_atexit@plt+0x50508> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 5c290 <__cxa_atexit@plt+0x4fae0> │ │ │ │ - ldr r3, [pc, #92] @ 5c2ac <__cxa_atexit@plt+0x4fafc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r1, [pc, #72] @ 5c2b0 <__cxa_atexit@plt+0x4fb00> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ + bcc 5ccd4 <__cxa_atexit@plt+0x50524> │ │ │ │ + ldr r7, [pc, #120] @ 5ccf0 <__cxa_atexit@plt+0x50540> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #100] @ 5ccf4 <__cxa_atexit@plt+0x50544> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ - sub r7, r2, #3 │ │ │ │ + sub r7, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 5ccec <__cxa_atexit@plt+0x5053c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - adcseq sl, fp, #72, 26 @ 0x1200 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - adcseq sl, fp, #76, 28 @ 0x4c0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + adcseq sl, fp, #204, 4 @ 0xc000000c │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + adcseq sl, fp, #144, 4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - cmpne r3, #3 │ │ │ │ - bne 5c2d4 <__cxa_atexit@plt+0x4fb24> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ + bne 5cd58 <__cxa_atexit@plt+0x505a8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 5c320 <__cxa_atexit@plt+0x4fb70> │ │ │ │ - ldr r2, [pc, #68] @ 5c330 <__cxa_atexit@plt+0x4fb80> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ + bcc 5cd6c <__cxa_atexit@plt+0x505bc> │ │ │ │ + ldr r7, [pc, #92] @ 5cd80 <__cxa_atexit@plt+0x505d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 5c334 <__cxa_atexit@plt+0x4fb84> │ │ │ │ + ldr r1, [pc, #72] @ 5cd84 <__cxa_atexit@plt+0x505d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ - sub r7, r3, #3 │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 5cd7c <__cxa_atexit@plt+0x505cc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffeb0 │ │ │ │ - adcseq sl, fp, #176, 26 @ 0x2c00 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5c394 <__cxa_atexit@plt+0x4fbe4> │ │ │ │ - ldr r2, [pc, #68] @ 5c39c <__cxa_atexit@plt+0x4fbec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 5c37c <__cxa_atexit@plt+0x4fbcc> │ │ │ │ - cmp r2, #2 │ │ │ │ - cmpne r2, #3 │ │ │ │ - bne 5c388 <__cxa_atexit@plt+0x4fbd8> │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - b 5bf64 <__cxa_atexit@plt+0x4f7b4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - cmpne r3, #3 │ │ │ │ - bne 5c3c0 <__cxa_atexit@plt+0x4fc10> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 5bf64 <__cxa_atexit@plt+0x4f7b4> │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq sl, fp, #44, 4 @ 0xc0000002 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + adcseq sl, fp, #228, 2 @ 0x39 │ │ │ │ + addseq r9, sl, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 5c420 <__cxa_atexit@plt+0x4fc70> │ │ │ │ - ldr r3, [pc, #64] @ 5c438 <__cxa_atexit@plt+0x4fc88> │ │ │ │ + bcc 5cddc <__cxa_atexit@plt+0x5062c> │ │ │ │ + ldr r3, [pc, #64] @ 5cdf4 <__cxa_atexit@plt+0x50644> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #60] @ 5c43c <__cxa_atexit@plt+0x4fc8c> │ │ │ │ + ldr r2, [pc, #60] @ 5cdf8 <__cxa_atexit@plt+0x50648> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - str r2, [r7, #16] │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ str r7, [r7, #20] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 5c440 <__cxa_atexit@plt+0x4fc90> │ │ │ │ + ldr r7, [pc, #24] @ 5cdfc <__cxa_atexit@plt+0x5064c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - addseq fp, sl, #76, 30 @ 0x130 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + addseq r9, sl, #216, 10 @ 0x36000000 │ │ │ │ + addseq r8, sl, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5c4a8 <__cxa_atexit@plt+0x4fcf8> │ │ │ │ - ldr r3, [pc, #84] @ 5c4b8 <__cxa_atexit@plt+0x4fd08> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 5ce64 <__cxa_atexit@plt+0x506b4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 5ce5c <__cxa_atexit@plt+0x506ac> │ │ │ │ + ldr r3, [pc, #56] @ 5ce6c <__cxa_atexit@plt+0x506bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 5c488 <__cxa_atexit@plt+0x4fcd8> │ │ │ │ - cmp r3, #2 │ │ │ │ - cmpne r3, #3 │ │ │ │ - bne 5c498 <__cxa_atexit@plt+0x4fce8> │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + ldr r2, [pc, #52] @ 5ce70 <__cxa_atexit@plt+0x506c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #40] @ 5ce74 <__cxa_atexit@plt+0x506c4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 3ff5f4 <__cxa_atexit@plt+0x3f2e44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 5c4bc <__cxa_atexit@plt+0x4fd0c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - addseq fp, sl, #200, 28 @ 0xc80 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - cmpne r3, #3 │ │ │ │ - bne 5c4e0 <__cxa_atexit@plt+0x4fd30> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + addseq r9, sl, #152, 10 @ 0x26000000 │ │ │ │ + adcseq sl, fp, #188 @ 0xbc │ │ │ │ + adcseq sl, fp, #180 @ 0xb4 │ │ │ │ + addseq r9, sl, #80, 12 @ 0x5000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5c554 <__cxa_atexit@plt+0x4fda4> │ │ │ │ - ldr r3, [pc, #80] @ 5c564 <__cxa_atexit@plt+0x4fdb4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 5c538 <__cxa_atexit@plt+0x4fd88> │ │ │ │ - cmp r3, #2 │ │ │ │ - cmpne r3, #3 │ │ │ │ - bne 5c548 <__cxa_atexit@plt+0x4fd98> │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - b 5bf64 <__cxa_atexit@plt+0x4f7b4> │ │ │ │ - ldr r7, [pc, #12] @ 5c568 <__cxa_atexit@plt+0x4fdb8> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5cea8 <__cxa_atexit@plt+0x506f8> │ │ │ │ + ldr r5, [pc, #28] @ 5ceb8 <__cxa_atexit@plt+0x50708> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 2017450 <__cxa_atexit@plt+0x200aca0> │ │ │ │ + ldr r7, [pc, #12] @ 5cebc <__cxa_atexit@plt+0x5070c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - addseq fp, sl, #32, 28 @ 0x200 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + addseq r9, sl, #52, 12 @ 0x3400000 │ │ │ │ + addseq r9, sl, #12, 12 @ 0xc00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [pc, #12] @ 5cee0 <__cxa_atexit@plt+0x50730> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3ff73c <__cxa_atexit@plt+0x3f2f8c> │ │ │ │ + addseq r9, sl, #240, 10 @ 0x3c000000 │ │ │ │ + addseq r9, sl, #0, 12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - cmpne r3, #3 │ │ │ │ - bne 5c58c <__cxa_atexit@plt+0x4fddc> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 5bf64 <__cxa_atexit@plt+0x4f7b4> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5c5cc <__cxa_atexit@plt+0x4fe1c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 5c5d4 <__cxa_atexit@plt+0x4fe24> │ │ │ │ + bhi 5cf20 <__cxa_atexit@plt+0x50770> │ │ │ │ + ldr r9, [pc, #36] @ 5cf28 <__cxa_atexit@plt+0x50778> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 5cf2c <__cxa_atexit@plt+0x5077c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 5c6e0 <__cxa_atexit@plt+0x4ff30> │ │ │ │ + b 3ff744 <__cxa_atexit@plt+0x3f2f94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq sl, fp, #144, 18 @ 0x240000 │ │ │ │ + addseq r9, sl, #192, 10 @ 0x30000000 │ │ │ │ + adcseq sl, fp, #64 @ 0x40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5c608 <__cxa_atexit@plt+0x4fe58> │ │ │ │ + bhi 5cf64 <__cxa_atexit@plt+0x507b4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 5c610 <__cxa_atexit@plt+0x4fe60> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 5cf6c <__cxa_atexit@plt+0x507bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq sl, fp, #84, 18 @ 0x150000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + adcseq r9, fp, #252, 30 @ 0x3f0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5c64c <__cxa_atexit@plt+0x4fe9c> │ │ │ │ - ldr r2, [pc, #32] @ 5c654 <__cxa_atexit@plt+0x4fea4> │ │ │ │ + bhi 5d01c <__cxa_atexit@plt+0x5086c> │ │ │ │ + ldr r2, [pc, #168] @ 5d038 <__cxa_atexit@plt+0x50888> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #24] @ 5c680 <__cxa_atexit@plt+0x4fed0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5c6c4 <__cxa_atexit@plt+0x4ff14> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 5c6d0 <__cxa_atexit@plt+0x4ff20> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5c76c <__cxa_atexit@plt+0x4ffbc> │ │ │ │ - ldr r7, [pc, #160] @ 5c794 <__cxa_atexit@plt+0x4ffe4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 5c758 <__cxa_atexit@plt+0x4ffa8> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 5cffc <__cxa_atexit@plt+0x5084c> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 5c768 <__cxa_atexit@plt+0x4ffb8> │ │ │ │ + bne 5d008 <__cxa_atexit@plt+0x50858> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ + add r2, r6, #24 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 5c77c <__cxa_atexit@plt+0x4ffcc> │ │ │ │ - ldr r8, [pc, #120] @ 5c79c <__cxa_atexit@plt+0x4ffec> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #116] @ 5c7a0 <__cxa_atexit@plt+0x4fff0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r9, #2] │ │ │ │ - ldr r3, [r9, #6] │ │ │ │ + bcc 5d024 <__cxa_atexit@plt+0x50874> │ │ │ │ + ldr r7, [pc, #120] @ 5d040 <__cxa_atexit@plt+0x50890> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r1, r3, lr} │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #100] @ 5d044 <__cxa_atexit@plt+0x50894> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - sub r7, r2, #6 │ │ │ │ + sub r7, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r7, [pc, #36] @ 5c798 <__cxa_atexit@plt+0x4ffe8> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r7, [pc, #44] @ 5d03c <__cxa_atexit@plt+0x5088c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - addseq fp, sl, #84, 24 @ 0x5400 │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + adcseq r9, fp, #124, 30 @ 0x1f0 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + adcseq r9, fp, #64, 30 @ 0x100 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r2, #3 │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 5c80c <__cxa_atexit@plt+0x5005c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 5c814 <__cxa_atexit@plt+0x50064> │ │ │ │ - ldr r8, [pc, #80] @ 5c828 <__cxa_atexit@plt+0x50078> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #76] @ 5c82c <__cxa_atexit@plt+0x5007c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r1, r2, lr} │ │ │ │ + bne 5d0a8 <__cxa_atexit@plt+0x508f8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 5d0bc <__cxa_atexit@plt+0x5090c> │ │ │ │ + ldr r7, [pc, #92] @ 5d0d0 <__cxa_atexit@plt+0x50920> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #72] @ 5d0d4 <__cxa_atexit@plt+0x50924> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 5d0cc <__cxa_atexit@plt+0x5091c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffdc8 │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r9, fp, #220, 28 @ 0xdc0 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + adcseq r9, fp, #148, 28 @ 0x940 │ │ │ │ + addseq r9, sl, #8, 8 @ 0x8000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5c87c <__cxa_atexit@plt+0x500cc> │ │ │ │ - ldr r3, [pc, #60] @ 5c88c <__cxa_atexit@plt+0x500dc> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5d12c <__cxa_atexit@plt+0x5097c> │ │ │ │ + ldr r3, [pc, #64] @ 5d144 <__cxa_atexit@plt+0x50994> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5c86c <__cxa_atexit@plt+0x500bc> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r9, [r8, #7] │ │ │ │ - mov r8, r7 │ │ │ │ - b 5c6e0 <__cxa_atexit@plt+0x4ff30> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r2, [pc, #60] @ 5d148 <__cxa_atexit@plt+0x50998> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 5c890 <__cxa_atexit@plt+0x500e0> │ │ │ │ + ldr r7, [pc, #24] @ 5d14c <__cxa_atexit@plt+0x5099c> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq fp, sl, #72, 22 @ 0x12000 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + addseq r9, sl, #200, 6 @ 0x20000003 │ │ │ │ + addseq r8, sl, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 5c6e0 <__cxa_atexit@plt+0x4ff30> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5c8dc <__cxa_atexit@plt+0x5012c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 5c8e4 <__cxa_atexit@plt+0x50134> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 5d1b4 <__cxa_atexit@plt+0x50a04> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 5d1ac <__cxa_atexit@plt+0x509fc> │ │ │ │ + ldr r3, [pc, #56] @ 5d1bc <__cxa_atexit@plt+0x50a0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 5d1c0 <__cxa_atexit@plt+0x50a10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #40] @ 5d1c4 <__cxa_atexit@plt+0x50a14> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 3ff5f4 <__cxa_atexit@plt+0x3f2e44> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq sl, fp, #128, 12 @ 0x8000000 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ + addseq r9, sl, #136, 6 @ 0x20000002 │ │ │ │ + adcseq r9, fp, #108, 26 @ 0x1b00 │ │ │ │ + adcseq r9, fp, #100, 26 @ 0x1900 │ │ │ │ + addseq r9, sl, #96, 18 @ 0x180000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5c91c <__cxa_atexit@plt+0x5016c> │ │ │ │ - ldr r3, [pc, #36] @ 5c92c <__cxa_atexit@plt+0x5017c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9, sl} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - ldr r7, [pc, #12] @ 5c930 <__cxa_atexit@plt+0x50180> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5d1f8 <__cxa_atexit@plt+0x50a48> │ │ │ │ + ldr r5, [pc, #28] @ 5d208 <__cxa_atexit@plt+0x50a58> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 2017450 <__cxa_atexit@plt+0x200aca0> │ │ │ │ + ldr r7, [pc, #12] @ 5d20c <__cxa_atexit@plt+0x50a5c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq fp, sl, #172, 20 @ 0xac000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #24] @ 5c95c <__cxa_atexit@plt+0x501ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + addseq r9, sl, #68, 18 @ 0x110000 │ │ │ │ + addseq r9, sl, #28, 18 @ 0x70000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [pc, #12] @ 5d230 <__cxa_atexit@plt+0x50a80> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3ff73c <__cxa_atexit@plt+0x3f2f8c> │ │ │ │ + addseq r9, sl, #0, 18 │ │ │ │ + addseq r9, sl, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5c9a0 <__cxa_atexit@plt+0x501f0> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 5c9ac <__cxa_atexit@plt+0x501fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - mov r7, r3 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5d270 <__cxa_atexit@plt+0x50ac0> │ │ │ │ + ldr r9, [pc, #36] @ 5d278 <__cxa_atexit@plt+0x50ac8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 5d27c <__cxa_atexit@plt+0x50acc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff744 <__cxa_atexit@plt+0x3f2f94> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ + addseq r9, sl, #208, 16 @ 0xd00000 │ │ │ │ + adcseq r9, fp, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5c9e0 <__cxa_atexit@plt+0x50230> │ │ │ │ + bhi 5d2b4 <__cxa_atexit@plt+0x50b04> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 5c9e8 <__cxa_atexit@plt+0x50238> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 5d2bc <__cxa_atexit@plt+0x50b0c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq sl, fp, #124, 10 @ 0x1f000000 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5ca6c <__cxa_atexit@plt+0x502bc> │ │ │ │ - ldr r3, [pc, #112] @ 5ca7c <__cxa_atexit@plt+0x502cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 5ca48 <__cxa_atexit@plt+0x50298> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5ca58 <__cxa_atexit@plt+0x502a8> │ │ │ │ - ldr r3, [pc, #80] @ 5ca80 <__cxa_atexit@plt+0x502d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r2, [r8, #6] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + adcseq r9, fp, #172, 24 @ 0xac00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5d36c <__cxa_atexit@plt+0x50bbc> │ │ │ │ + ldr r2, [pc, #168] @ 5d388 <__cxa_atexit@plt+0x50bd8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 5d34c <__cxa_atexit@plt+0x50b9c> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 5d358 <__cxa_atexit@plt+0x50ba8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 5d374 <__cxa_atexit@plt+0x50bc4> │ │ │ │ + ldr r7, [pc, #120] @ 5d390 <__cxa_atexit@plt+0x50be0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #100] @ 5d394 <__cxa_atexit@plt+0x50be4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #2 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 5ca88 <__cxa_atexit@plt+0x502d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 5d38c <__cxa_atexit@plt+0x50bdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 5ca84 <__cxa_atexit@plt+0x502d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - addseq fp, sl, #96, 18 @ 0x180000 │ │ │ │ - adcseq sl, fp, #160, 8 @ 0xa0000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + adcseq r9, fp, #44, 24 @ 0x2c00 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + adcseq r9, fp, #240, 22 @ 0x3c000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 5cac4 <__cxa_atexit@plt+0x50314> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #44] @ 5cadc <__cxa_atexit@plt+0x5032c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - ldr r7, [pc, #12] @ 5cad8 <__cxa_atexit@plt+0x50328> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - adcseq sl, fp, #52, 8 @ 0x34000000 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r6, [pc, #244] @ 5cbe8 <__cxa_atexit@plt+0x50438> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - str r6, [r3] │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - sub r6, r3, #12 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 5cbb4 <__cxa_atexit@plt+0x50404> │ │ │ │ - ldr r7, [pc, #208] @ 5cbec <__cxa_atexit@plt+0x5043c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r9, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2, #-4]! │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 5cb60 <__cxa_atexit@plt+0x503b0> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 5cb74 <__cxa_atexit@plt+0x503c4> │ │ │ │ - ldr r5, [pc, #180] @ 5cbf4 <__cxa_atexit@plt+0x50444> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r3, [r8, #6] │ │ │ │ - str r5, [r6] │ │ │ │ - str r3, [r2] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, r9 │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 5cbcc <__cxa_atexit@plt+0x5041c> │ │ │ │ - ldr r7, [pc, #112] @ 5cbfc <__cxa_atexit@plt+0x5044c> │ │ │ │ + bne 5d3f8 <__cxa_atexit@plt+0x50c48> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 5d40c <__cxa_atexit@plt+0x50c5c> │ │ │ │ + ldr r7, [pc, #92] @ 5d420 <__cxa_atexit@plt+0x50c70> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ - str r7, [r1, #4]! │ │ │ │ - ldr r7, [pc, #100] @ 5cc00 <__cxa_atexit@plt+0x50450> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r3, [r1, #8] │ │ │ │ - str r7, [r1, #12] │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 5cbf8 <__cxa_atexit@plt+0x50448> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #72] @ 5d424 <__cxa_atexit@plt+0x50c74> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 5cbf0 <__cxa_atexit@plt+0x50440> │ │ │ │ + ldr r7, [pc, #28] @ 5d41c <__cxa_atexit@plt+0x50c6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - adcseq sl, fp, #36, 6 @ 0x90000000 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - addseq fp, sl, #24, 16 @ 0x180000 │ │ │ │ - @ instruction: 0xfffffe28 │ │ │ │ - adcseq sl, fp, #100, 6 @ 0x90000001 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5cc44 <__cxa_atexit@plt+0x50494> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 5cc50 <__cxa_atexit@plt+0x504a0> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r9, fp, #140, 22 @ 0x23000 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + adcseq r9, fp, #68, 22 @ 0x11000 │ │ │ │ + addseq r9, sl, #24, 14 @ 0x600000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5d47c <__cxa_atexit@plt+0x50ccc> │ │ │ │ + ldr r3, [pc, #64] @ 5d494 <__cxa_atexit@plt+0x50ce4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #60] @ 5d498 <__cxa_atexit@plt+0x50ce8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + ldr r7, [pc, #24] @ 5d49c <__cxa_atexit@plt+0x50cec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - addseq fp, sl, #196, 12 @ 0xc400000 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + addseq r9, sl, #216, 12 @ 0xd800000 │ │ │ │ + addseq r8, sl, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 5cca8 <__cxa_atexit@plt+0x504f8> │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 5d504 <__cxa_atexit@plt+0x50d54> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ + bl 3ff584 <__cxa_atexit@plt+0x3f2dd4> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 5cca0 <__cxa_atexit@plt+0x504f0> │ │ │ │ - ldr r8, [pc, #40] @ 5ccb0 <__cxa_atexit@plt+0x50500> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 5ccb4 <__cxa_atexit@plt+0x50504> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ + beq 5d4fc <__cxa_atexit@plt+0x50d4c> │ │ │ │ + ldr r3, [pc, #56] @ 5d50c <__cxa_atexit@plt+0x50d5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 5d510 <__cxa_atexit@plt+0x50d60> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 3eb644 <__cxa_atexit@plt+0x3dee94> │ │ │ │ + ldr r5, [pc, #40] @ 5d514 <__cxa_atexit@plt+0x50d64> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 3ff5f4 <__cxa_atexit@plt+0x3f2e44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq fp, sl, #132, 12 @ 0x8400000 │ │ │ │ - adcseq sl, fp, #104, 4 @ 0x80000006 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + addseq r9, sl, #152, 12 @ 0x9800000 │ │ │ │ + adcseq r9, fp, #28, 20 @ 0x1c000 │ │ │ │ + adcseq r9, fp, #20, 20 @ 0x14000 │ │ │ │ + addseq r9, sl, #160, 14 @ 0x2800000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5ccec <__cxa_atexit@plt+0x5053c> │ │ │ │ - ldr r3, [pc, #32] @ 5ccf4 <__cxa_atexit@plt+0x50544> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #20] @ 5ccf8 <__cxa_atexit@plt+0x50548> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - b 3eb64c <__cxa_atexit@plt+0x3dee9c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bhi 5d548 <__cxa_atexit@plt+0x50d98> │ │ │ │ + ldr r5, [pc, #28] @ 5d558 <__cxa_atexit@plt+0x50da8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 2017450 <__cxa_atexit@plt+0x200aca0> │ │ │ │ + ldr r7, [pc, #12] @ 5d55c <__cxa_atexit@plt+0x50dac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - adcseq sl, fp, #108, 4 @ 0xc0000006 │ │ │ │ + addseq r9, sl, #132, 14 @ 0x2100000 │ │ │ │ + addseq r9, sl, #92, 14 @ 0x1700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 5cd28 <__cxa_atexit@plt+0x50578> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #16] @ 5cd2c <__cxa_atexit@plt+0x5057c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb654 <__cxa_atexit@plt+0x3deea4> │ │ │ │ - addseq fp, sl, #248, 10 @ 0x3e000000 │ │ │ │ - adcseq sl, fp, #28, 4 @ 0xc0000001 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [pc, #12] @ 5d580 <__cxa_atexit@plt+0x50dd0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + b 3ff73c <__cxa_atexit@plt+0x3f2f8c> │ │ │ │ + addseq r9, sl, #64, 14 @ 0x1000000 │ │ │ │ + addseq r9, sl, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5cd7c <__cxa_atexit@plt+0x505cc> │ │ │ │ - ldr r2, [pc, #56] @ 5cd84 <__cxa_atexit@plt+0x505d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi 5d5c0 <__cxa_atexit@plt+0x50e10> │ │ │ │ + ldr r9, [pc, #36] @ 5d5c8 <__cxa_atexit@plt+0x50e18> │ │ │ │ + add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 5cd88 <__cxa_atexit@plt+0x505d8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 5cd8c <__cxa_atexit@plt+0x505dc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ + ldr r2, [pc, #28] @ 5d5cc <__cxa_atexit@plt+0x50e1c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb654 <__cxa_atexit@plt+0x3deea4> │ │ │ │ + b 3ff744 <__cxa_atexit@plt+0x3f2f94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq fp, sl, #168, 10 @ 0x2a000000 │ │ │ │ - adcseq sl, fp, #248, 2 @ 0x3e │ │ │ │ - adcseq sl, fp, #212, 2 @ 0x35 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + addseq r9, sl, #16, 14 @ 0x400000 │ │ │ │ + adcseq r9, fp, #160, 18 @ 0x280000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5cddc <__cxa_atexit@plt+0x5062c> │ │ │ │ - ldr r2, [pc, #56] @ 5cde4 <__cxa_atexit@plt+0x50634> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 5cde8 <__cxa_atexit@plt+0x50638> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 5cdec <__cxa_atexit@plt+0x5063c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ + bhi 5d604 <__cxa_atexit@plt+0x50e54> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 5d60c <__cxa_atexit@plt+0x50e5c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb654 <__cxa_atexit@plt+0x3deea4> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq fp, sl, #88, 10 @ 0x16000000 │ │ │ │ - adcseq sl, fp, #152, 2 @ 0x26 │ │ │ │ - adcseq sl, fp, #116, 2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + adcseq r9, fp, #92, 18 @ 0x170000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5ce3c <__cxa_atexit@plt+0x5068c> │ │ │ │ - ldr r2, [pc, #56] @ 5ce44 <__cxa_atexit@plt+0x50694> │ │ │ │ + bhi 5d6bc <__cxa_atexit@plt+0x50f0c> │ │ │ │ + ldr r2, [pc, #168] @ 5d6d8 <__cxa_atexit@plt+0x50f28> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 5ce48 <__cxa_atexit@plt+0x50698> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 5ce4c <__cxa_atexit@plt+0x5069c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb654 <__cxa_atexit@plt+0x3deea4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 5d69c <__cxa_atexit@plt+0x50eec> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 5d6a8 <__cxa_atexit@plt+0x50ef8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 5d6c4 <__cxa_atexit@plt+0x50f14> │ │ │ │ + ldr r7, [pc, #120] @ 5d6e0 <__cxa_atexit@plt+0x50f30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [pc, #100] @ 5d6e4 <__cxa_atexit@plt+0x50f34> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #2 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - addseq fp, sl, #240, 8 @ 0xf0000000 │ │ │ │ - adcseq sl, fp, #56, 2 │ │ │ │ - adcseq sl, fp, #20, 2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5ce9c <__cxa_atexit@plt+0x506ec> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 5cea4 <__cxa_atexit@plt+0x506f4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 5cea8 <__cxa_atexit@plt+0x506f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb65c <__cxa_atexit@plt+0x3deeac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq sl, fp, #216 @ 0xd8 │ │ │ │ - adcseq sl, fp, #24, 2 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5cee8 <__cxa_atexit@plt+0x50738> │ │ │ │ - ldr r3, [pc, #40] @ 5cefc <__cxa_atexit@plt+0x5074c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - ldr r7, [pc, #16] @ 5cf00 <__cxa_atexit@plt+0x50750> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r7, [pc, #44] @ 5d6dc <__cxa_atexit@plt+0x50f2c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffa64 │ │ │ │ - addseq fp, sl, #224, 8 @ 0xe0000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5cf50 <__cxa_atexit@plt+0x507a0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 5cf58 <__cxa_atexit@plt+0x507a8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 5cf5c <__cxa_atexit@plt+0x507ac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb664 <__cxa_atexit@plt+0x3deeb4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq sl, fp, #36 @ 0x24 │ │ │ │ - adcseq sl, fp, #100 @ 0x64 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + adcseq r9, fp, #220, 16 @ 0xdc0000 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + adcseq r9, fp, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5cfa0 <__cxa_atexit@plt+0x507f0> │ │ │ │ - ldr r3, [pc, #36] @ 5cfb0 <__cxa_atexit@plt+0x50800> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5d748 <__cxa_atexit@plt+0x50f98> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 5d75c <__cxa_atexit@plt+0x50fac> │ │ │ │ + ldr r7, [pc, #92] @ 5d770 <__cxa_atexit@plt+0x50fc0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #72] @ 5d774 <__cxa_atexit@plt+0x50fc4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 5d76c <__cxa_atexit@plt+0x50fbc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r9, fp, #60, 16 @ 0x3c0000 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + adcseq r9, fp, #244, 14 @ 0x3d00000 │ │ │ │ + addseq r9, sl, #88, 10 @ 0x16000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5d7cc <__cxa_atexit@plt+0x5101c> │ │ │ │ + ldr r3, [pc, #64] @ 5d7e4 <__cxa_atexit@plt+0x51034> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9, sl} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - ldr r7, [pc, #12] @ 5cfb4 <__cxa_atexit@plt+0x50804> │ │ │ │ + ldr r2, [pc, #60] @ 5d7e8 <__cxa_atexit@plt+0x51038> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 5d7ec <__cxa_atexit@plt+0x5103c> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff9ac │ │ │ │ - addseq fp, sl, #40, 8 @ 0x28000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5d004 <__cxa_atexit@plt+0x50854> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 5d00c <__cxa_atexit@plt+0x5085c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 5d010 <__cxa_atexit@plt+0x50860> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb65c <__cxa_atexit@plt+0x3deeac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + addseq r9, sl, #24, 10 @ 0x6000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5d828 <__cxa_atexit@plt+0x51078> │ │ │ │ + ldr r3, [pc, #40] @ 5d840 <__cxa_atexit@plt+0x51090> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - adcseq r9, fp, #112, 30 @ 0x1c0 │ │ │ │ - adcseq r9, fp, #176, 30 @ 0x2c0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5d050 <__cxa_atexit@plt+0x508a0> │ │ │ │ - ldr r3, [pc, #40] @ 5d064 <__cxa_atexit@plt+0x508b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - ldr r7, [pc, #16] @ 5d068 <__cxa_atexit@plt+0x508b8> │ │ │ │ + ldr r7, [pc, #20] @ 5d844 <__cxa_atexit@plt+0x51094> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, r8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff8fc │ │ │ │ - addseq fp, sl, #120, 6 @ 0xe0000001 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5d0b8 <__cxa_atexit@plt+0x50908> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 5d0c0 <__cxa_atexit@plt+0x50910> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 5d0c4 <__cxa_atexit@plt+0x50914> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb65c <__cxa_atexit@plt+0x3deeac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + adcseq r9, fp, #124, 16 @ 0x7c0000 │ │ │ │ + addseq r9, sl, #196, 8 @ 0xc4000000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5d888 <__cxa_atexit@plt+0x510d8> │ │ │ │ + ldr r3, [pc, #48] @ 5d8a0 <__cxa_atexit@plt+0x510f0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ + str r2, [r7, #20] │ │ │ │ + sub r7, r6, #13 │ │ │ │ bx r0 │ │ │ │ - adcseq r9, fp, #188, 28 @ 0xbc0 │ │ │ │ - adcseq r9, fp, #252, 28 @ 0xfc0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5d104 <__cxa_atexit@plt+0x50954> │ │ │ │ - ldr r3, [pc, #40] @ 5d118 <__cxa_atexit@plt+0x50968> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - ldr r7, [pc, #16] @ 5d11c <__cxa_atexit@plt+0x5096c> │ │ │ │ + ldr r7, [pc, #20] @ 5d8a4 <__cxa_atexit@plt+0x510f4> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, r8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff848 │ │ │ │ - addseq fp, sl, #196, 4 @ 0x4000000c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5d16c <__cxa_atexit@plt+0x509bc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 5d174 <__cxa_atexit@plt+0x509c4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 5d178 <__cxa_atexit@plt+0x509c8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb664 <__cxa_atexit@plt+0x3deeb4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + adcseq r9, fp, #40, 16 @ 0x280000 │ │ │ │ + addseq r9, sl, #104, 8 @ 0x68000000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5d8e8 <__cxa_atexit@plt+0x51138> │ │ │ │ + ldr r3, [pc, #48] @ 5d900 <__cxa_atexit@plt+0x51150> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ + str r2, [r7, #20] │ │ │ │ + sub r7, r6, #13 │ │ │ │ bx r0 │ │ │ │ - adcseq r9, fp, #8, 28 @ 0x80 │ │ │ │ - adcseq r9, fp, #72, 28 @ 0x480 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5d1c8 <__cxa_atexit@plt+0x50a18> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 5d1d0 <__cxa_atexit@plt+0x50a20> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 5d1d4 <__cxa_atexit@plt+0x50a24> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb65c <__cxa_atexit@plt+0x3deeac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #20] @ 5d904 <__cxa_atexit@plt+0x51154> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r9, fp, #172, 26 @ 0x2b00 │ │ │ │ - adcseq r9, fp, #236, 26 @ 0x3b00 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5d214 <__cxa_atexit@plt+0x50a64> │ │ │ │ - ldr r3, [pc, #40] @ 5d228 <__cxa_atexit@plt+0x50a78> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - ldr r7, [pc, #16] @ 5d22c <__cxa_atexit@plt+0x50a7c> │ │ │ │ + adcseq r9, fp, #204, 14 @ 0x3300000 │ │ │ │ + addseq r9, sl, #12, 8 @ 0xc000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5d940 <__cxa_atexit@plt+0x51190> │ │ │ │ + ldr r3, [pc, #40] @ 5d958 <__cxa_atexit@plt+0x511a8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 5d95c <__cxa_atexit@plt+0x511ac> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, r8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff738 │ │ │ │ - addseq fp, sl, #180, 2 @ 0x2d │ │ │ │ - addseq fp, sl, #156, 2 @ 0x27 │ │ │ │ + adcseq r9, fp, #112, 14 @ 0x1c00000 │ │ │ │ + addseq r9, sl, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5d260 <__cxa_atexit@plt+0x50ab0> │ │ │ │ - ldr r3, [pc, #28] @ 5d270 <__cxa_atexit@plt+0x50ac0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - b 3eb66c <__cxa_atexit@plt+0x3deebc> │ │ │ │ - ldr r7, [pc, #12] @ 5d274 <__cxa_atexit@plt+0x50ac4> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5d998 <__cxa_atexit@plt+0x511e8> │ │ │ │ + ldr r3, [pc, #40] @ 5d9b0 <__cxa_atexit@plt+0x51200> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 5d9b4 <__cxa_atexit@plt+0x51204> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - addseq fp, sl, #128, 2 │ │ │ │ - addseq fp, sl, #88, 2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + adcseq r9, fp, #28, 14 @ 0x700000 │ │ │ │ + addseq r9, sl, #100, 6 @ 0x90000001 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5d2c4 <__cxa_atexit@plt+0x50b14> │ │ │ │ - ldr r2, [pc, #48] @ 5d2d0 <__cxa_atexit@plt+0x50b20> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 5d2d4 <__cxa_atexit@plt+0x50b24> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb674 <__cxa_atexit@plt+0x3deec4> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5d9f0 <__cxa_atexit@plt+0x51240> │ │ │ │ + ldr r3, [pc, #40] @ 5da08 <__cxa_atexit@plt+0x51258> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 5da0c <__cxa_atexit@plt+0x5125c> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffa1c │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq fp, sl, #248 @ 0xf8 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 5d30c <__cxa_atexit@plt+0x50b5c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - ldr r3, [pc, #16] @ 5d310 <__cxa_atexit@plt+0x50b60> │ │ │ │ + bx r0 │ │ │ │ + adcseq r9, fp, #200, 12 @ 0xc800000 │ │ │ │ + addseq r9, sl, #16, 6 @ 0x40000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5da48 <__cxa_atexit@plt+0x51298> │ │ │ │ + ldr r3, [pc, #40] @ 5da60 <__cxa_atexit@plt+0x512b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb67c <__cxa_atexit@plt+0x3deecc> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - adcseq r9, fp, #152, 24 @ 0x9800 │ │ │ │ - addseq fp, sl, #188 @ 0xbc │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5d33c <__cxa_atexit@plt+0x50b8c> │ │ │ │ - ldr r7, [pc, #32] @ 5d354 <__cxa_atexit@plt+0x50ba4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r3, [pc, #12] @ 5d350 <__cxa_atexit@plt+0x50ba0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb674 <__cxa_atexit@plt+0x3deec4> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - addseq fp, sl, #164 @ 0xa4 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 5d374 <__cxa_atexit@plt+0x50bc4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb684 <__cxa_atexit@plt+0x3deed4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #8] @ 5d394 <__cxa_atexit@plt+0x50be4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b 3eb64c <__cxa_atexit@plt+0x3dee9c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 5d454 <__cxa_atexit@plt+0x50ca4> │ │ │ │ - ldr r1, [pc, #208] @ 5d488 <__cxa_atexit@plt+0x50cd8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #204] @ 5d48c <__cxa_atexit@plt+0x50cdc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r1, r3 │ │ │ │ - str lr, [r1, #12]! │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - mov r1, r5 │ │ │ │ - str r8, [r1, #-4]! │ │ │ │ - add r3, r3, #40 @ 0x28 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 5d464 <__cxa_atexit@plt+0x50cb4> │ │ │ │ - ldr r9, [pc, #136] @ 5d494 <__cxa_atexit@plt+0x50ce4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #132] @ 5d498 <__cxa_atexit@plt+0x50ce8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #128] @ 5d49c <__cxa_atexit@plt+0x50cec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr sl, [r5, #28] │ │ │ │ - add r2, r5, #32 │ │ │ │ - ldm r2, {r0, r1, r2} │ │ │ │ - str r9, [r6, #28]! │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r7, [pc, #36] @ 5d490 <__cxa_atexit@plt+0x50ce0> │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 5da64 <__cxa_atexit@plt+0x512b4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r1] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - @ instruction: 0xfffff97c │ │ │ │ - @ instruction: 0xfffff9d4 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0xfffffd18 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - adcseq r9, fp, #124, 22 @ 0x1f000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - stmda r5, {r7, r8} │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + adcseq r9, fp, #116, 12 @ 0x7400000 │ │ │ │ + addseq r9, sl, #188, 4 @ 0xc000000b │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5d50c <__cxa_atexit@plt+0x50d5c> │ │ │ │ - ldr r9, [pc, #92] @ 5d524 <__cxa_atexit@plt+0x50d74> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #88] @ 5d528 <__cxa_atexit@plt+0x50d78> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #84] @ 5d52c <__cxa_atexit@plt+0x50d7c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr sl, [r5, #28] │ │ │ │ - add r2, r5, #32 │ │ │ │ - ldm r2, {r0, r1, r2} │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r3, [pc, #28] @ 5d530 <__cxa_atexit@plt+0x50d80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - @ instruction: 0xfffffc5c │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - adcseq r9, fp, #192, 20 @ 0xc0000 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r0, r8} │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5d5f8 <__cxa_atexit@plt+0x50e48> │ │ │ │ - ldr r9, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r9, r2 │ │ │ │ - bcc 5d654 <__cxa_atexit@plt+0x50ea4> │ │ │ │ - ldr r1, [pc, #332] @ 5d6b0 <__cxa_atexit@plt+0x50f00> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - mov r1, r5 │ │ │ │ - str r3, [r1, #8]! │ │ │ │ - ldr ip, [r1, #12] │ │ │ │ - ldr lr, [r1, #20] │ │ │ │ - sub sl, r2, #2 │ │ │ │ - str sl, [r1, #-4] │ │ │ │ - str ip, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - ldr r2, [pc, #284] @ 5d6b4 <__cxa_atexit@plt+0x50f04> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - add ip, r3, #44 @ 0x2c │ │ │ │ - cmp r9, ip │ │ │ │ - bcc 5d684 <__cxa_atexit@plt+0x50ed4> │ │ │ │ - ldr lr, [pc, #276] @ 5d6c8 <__cxa_atexit@plt+0x50f18> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #272] @ 5d6cc <__cxa_atexit@plt+0x50f1c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - str r9, [r6, #32]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - stmda r5, {r0, lr} │ │ │ │ - ldr r6, [pc, #228] @ 5d6d0 <__cxa_atexit@plt+0x50f20> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, ip │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 5d664 <__cxa_atexit@plt+0x50eb4> │ │ │ │ - ldr lr, [pc, #164] @ 5d6bc <__cxa_atexit@plt+0x50f0c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #160] @ 5d6c0 <__cxa_atexit@plt+0x50f10> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r6, [r5, #12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - stmda r5, {r6, lr} │ │ │ │ - str r1, [r6, #8] │ │ │ │ - ldr r6, [pc, #128] @ 5d6c4 <__cxa_atexit@plt+0x50f14> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r6, [pc, #64] @ 5d6ac <__cxa_atexit@plt+0x50efc> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #12 │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - ldr r7, [pc, #44] @ 5d6b8 <__cxa_atexit@plt+0x50f08> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5daa8 <__cxa_atexit@plt+0x512f8> │ │ │ │ + ldr r3, [pc, #48] @ 5dac0 <__cxa_atexit@plt+0x51310> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ + str r2, [r7, #20] │ │ │ │ + sub r7, r6, #13 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 5dac4 <__cxa_atexit@plt+0x51314> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r1] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, ip │ │ │ │ - mov r7, sl │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xfffffc1c │ │ │ │ - @ instruction: 0xfffffc48 │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - @ instruction: 0xfffff7d4 │ │ │ │ - adcseq r9, fp, #84, 18 @ 0x150000 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - @ instruction: 0xfffffb68 │ │ │ │ - adcseq r9, fp, #172, 18 @ 0x2b0000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + adcseq r9, fp, #32, 12 @ 0x2000000 │ │ │ │ + addseq r9, sl, #96, 4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5d73c <__cxa_atexit@plt+0x50f8c> │ │ │ │ - ldr r1, [pc, #88] @ 5d758 <__cxa_atexit@plt+0x50fa8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #84] @ 5d75c <__cxa_atexit@plt+0x50fac> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #80] @ 5d760 <__cxa_atexit@plt+0x50fb0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - mov r8, r2 │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r3, [pc, #32] @ 5d764 <__cxa_atexit@plt+0x50fb4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - @ instruction: 0xfffff6f4 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - adcseq r9, fp, #136, 16 @ 0x880000 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #8]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 5d790 <__cxa_atexit@plt+0x50fe0> │ │ │ │ - add r5, r5, #32 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 5d838 <__cxa_atexit@plt+0x51088> │ │ │ │ - ldr r1, [pc, #196] @ 5d86c <__cxa_atexit@plt+0x510bc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr sl, [pc, #192] @ 5d870 <__cxa_atexit@plt+0x510c0> │ │ │ │ - add sl, pc, sl │ │ │ │ - mov r8, r6 │ │ │ │ - str r1, [r8, #4]! │ │ │ │ - sub lr, r2, #2 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr ip, [r5, #28] │ │ │ │ - str r9, [r5] │ │ │ │ - stmib r5, {r8, lr} │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - str ip, [r8, #16] │ │ │ │ - str sl, [r8, #20] │ │ │ │ - str r9, [r8, #24] │ │ │ │ - add sl, r8, #44 @ 0x2c │ │ │ │ - cmp r0, sl │ │ │ │ - bcc 5d848 <__cxa_atexit@plt+0x51098> │ │ │ │ - ldr r2, [pc, #128] @ 5d878 <__cxa_atexit@plt+0x510c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #124] @ 5d87c <__cxa_atexit@plt+0x510cc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [pc, #120] @ 5d880 <__cxa_atexit@plt+0x510d0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r6, #32]! │ │ │ │ - add r2, r6, #8 │ │ │ │ - stm r2, {r1, r8, ip} │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - mov r6, sl │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r0, [pc, #36] @ 5d874 <__cxa_atexit@plt+0x510c4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #20 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, lr │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - @ instruction: 0xfffff6ac │ │ │ │ - @ instruction: 0xfffff704 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0xfffff710 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - adcseq r9, fp, #144, 14 @ 0x2400000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5d8f8 <__cxa_atexit@plt+0x51148> │ │ │ │ - ldr r9, [pc, #96] @ 5d914 <__cxa_atexit@plt+0x51164> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #92] @ 5d918 <__cxa_atexit@plt+0x51168> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #88] @ 5d91c <__cxa_atexit@plt+0x5116c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr sl, [r5, #32] │ │ │ │ - add r2, r5, #36 @ 0x24 │ │ │ │ - ldm r2, {r0, r1, r2} │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r3, [pc, #32] @ 5d920 <__cxa_atexit@plt+0x51170> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - @ instruction: 0xfffff654 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - adcseq r9, fp, #212, 12 @ 0xd400000 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5d9e4 <__cxa_atexit@plt+0x51234> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 5da0c <__cxa_atexit@plt+0x5125c> │ │ │ │ - ldr r9, [pc, #236] @ 5da40 <__cxa_atexit@plt+0x51290> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #232] @ 5da44 <__cxa_atexit@plt+0x51294> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr ip, [r5, #32] │ │ │ │ - sub r3, r3, #2 │ │ │ │ - mov r8, r6 │ │ │ │ - str r9, [r8, #4]! │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r3, r8, #8 │ │ │ │ - stm r3, {r0, r2, ip, lr} │ │ │ │ - str sl, [r8, #24] │ │ │ │ - add r3, r8, #44 @ 0x2c │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 5da1c <__cxa_atexit@plt+0x5126c> │ │ │ │ - ldr lr, [pc, #184] @ 5da54 <__cxa_atexit@plt+0x512a4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #180] @ 5da58 <__cxa_atexit@plt+0x512a8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - str r9, [r6, #32]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - stmda r5, {r0, lr} │ │ │ │ - ldr r6, [pc, #136] @ 5da5c <__cxa_atexit@plt+0x512ac> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r3, [pc, #96] @ 5da4c <__cxa_atexit@plt+0x5129c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #76] @ 5da50 <__cxa_atexit@plt+0x512a0> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5db00 <__cxa_atexit@plt+0x51350> │ │ │ │ + ldr r3, [pc, #40] @ 5db18 <__cxa_atexit@plt+0x51368> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r6, [pc, #36] @ 5da48 <__cxa_atexit@plt+0x51298> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #20 │ │ │ │ - ldr r7, [r5, #12]! │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - @ instruction: 0xfffff71c │ │ │ │ - @ instruction: 0xfffff774 │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - adcseq r9, fp, #148, 10 @ 0x25000000 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - @ instruction: 0xfffff564 │ │ │ │ - adcseq r9, fp, #196, 10 @ 0x31000000 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 5da90 <__cxa_atexit@plt+0x512e0> │ │ │ │ - ldr r7, [pc, #280] @ 5db9c <__cxa_atexit@plt+0x513ec> │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 5db1c <__cxa_atexit@plt+0x5136c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb77c <__cxa_atexit@plt+0x3defcc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r2 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + adcseq r9, fp, #196, 10 @ 0x31000000 │ │ │ │ + addseq r9, sl, #12, 4 @ 0xc0000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ bcc 5db58 <__cxa_atexit@plt+0x513a8> │ │ │ │ - ldr ip, [pc, #228] @ 5db8c <__cxa_atexit@plt+0x513dc> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr sl, [pc, #224] @ 5db90 <__cxa_atexit@plt+0x513e0> │ │ │ │ - add sl, pc, sl │ │ │ │ - sub r0, r2, #2 │ │ │ │ - str r0, [r5, #12] │ │ │ │ - mov r8, r6 │ │ │ │ - str ip, [r8, #16]! │ │ │ │ - sub ip, r2, #34 @ 0x22 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr lr, [r5, #32] │ │ │ │ - str ip, [r5, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str sl, [r8, #-12] │ │ │ │ - stmdb r8, {r3, r9} │ │ │ │ - str r2, [r8, #8] │ │ │ │ - str r0, [r8, #12] │ │ │ │ - str lr, [r8, #16] │ │ │ │ - ldr r2, [pc, #160] @ 5db94 <__cxa_atexit@plt+0x513e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r8, #20] │ │ │ │ - str r3, [r8, #24] │ │ │ │ - add r3, r8, #44 @ 0x2c │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 5db68 <__cxa_atexit@plt+0x513b8> │ │ │ │ - ldr lr, [pc, #144] @ 5dba0 <__cxa_atexit@plt+0x513f0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #140] @ 5dba4 <__cxa_atexit@plt+0x513f4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - str r9, [r6, #44]! @ 0x2c │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - stmda r5, {r0, lr} │ │ │ │ - ldr r6, [pc, #96] @ 5dba8 <__cxa_atexit@plt+0x513f8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r6, [pc, #40] @ 5db98 <__cxa_atexit@plt+0x513e8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #20 │ │ │ │ - ldr r7, [r5, #12]! │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r9, ip │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - @ instruction: 0xfffff514 │ │ │ │ - @ instruction: 0xfffff4b8 │ │ │ │ - @ instruction: 0xfffff528 │ │ │ │ - @ instruction: 0xfffffd18 │ │ │ │ - addseq sl, sl, #76, 18 @ 0x130000 │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - @ instruction: 0xfffff3f0 │ │ │ │ - adcseq r9, fp, #80, 8 @ 0x50000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r3, [pc, #40] @ 5db70 <__cxa_atexit@plt+0x513c0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 5db74 <__cxa_atexit@plt+0x513c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + adcseq r9, fp, #112, 10 @ 0x1c000000 │ │ │ │ + addseq r9, sl, #184, 2 @ 0x2e │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 5dbe4 <__cxa_atexit@plt+0x51434> │ │ │ │ - ldr r3, [pc, #40] @ 5dbfc <__cxa_atexit@plt+0x5144c> │ │ │ │ + bcc 5dbb0 <__cxa_atexit@plt+0x51400> │ │ │ │ + ldr r3, [pc, #40] @ 5dbc8 <__cxa_atexit@plt+0x51418> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5dc00 <__cxa_atexit@plt+0x51450> │ │ │ │ + ldr r7, [pc, #20] @ 5dbcc <__cxa_atexit@plt+0x5141c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r9, fp, #216, 10 @ 0x36000000 │ │ │ │ - addseq sl, sl, #48, 16 @ 0x300000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + adcseq r9, fp, #28, 10 @ 0x7000000 │ │ │ │ + addseq r9, sl, #100, 2 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 5dc3c <__cxa_atexit@plt+0x5148c> │ │ │ │ - ldr r3, [pc, #40] @ 5dc54 <__cxa_atexit@plt+0x514a4> │ │ │ │ + bcc 5dc08 <__cxa_atexit@plt+0x51458> │ │ │ │ + ldr r3, [pc, #40] @ 5dc20 <__cxa_atexit@plt+0x51470> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #2 │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5dc58 <__cxa_atexit@plt+0x514a8> │ │ │ │ + ldr r7, [pc, #20] @ 5dc24 <__cxa_atexit@plt+0x51474> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r9, fp, #132, 10 @ 0x21000000 │ │ │ │ - addseq sl, sl, #220, 14 @ 0x3700000 │ │ │ │ + adcseq r9, fp, #200, 8 @ 0xc8000000 │ │ │ │ + addseq r9, sl, #16, 2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 5dc94 <__cxa_atexit@plt+0x514e4> │ │ │ │ - ldr r3, [pc, #40] @ 5dcac <__cxa_atexit@plt+0x514fc> │ │ │ │ + bcc 5dc60 <__cxa_atexit@plt+0x514b0> │ │ │ │ + ldr r3, [pc, #40] @ 5dc78 <__cxa_atexit@plt+0x514c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8, r9} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5dcb0 <__cxa_atexit@plt+0x51500> │ │ │ │ + ldr r7, [pc, #20] @ 5dc7c <__cxa_atexit@plt+0x514cc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r9, fp, #48, 10 @ 0xc000000 │ │ │ │ - addseq sl, sl, #136, 14 @ 0x2200000 │ │ │ │ + adcseq r9, fp, #116, 8 @ 0x74000000 │ │ │ │ + addseq r9, sl, #188 @ 0xbc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 5dcec <__cxa_atexit@plt+0x5153c> │ │ │ │ - ldr r3, [pc, #40] @ 5dd04 <__cxa_atexit@plt+0x51554> │ │ │ │ + bcc 5dcb8 <__cxa_atexit@plt+0x51508> │ │ │ │ + ldr r3, [pc, #40] @ 5dcd0 <__cxa_atexit@plt+0x51520> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5dd08 <__cxa_atexit@plt+0x51558> │ │ │ │ + ldr r7, [pc, #20] @ 5dcd4 <__cxa_atexit@plt+0x51524> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r9, fp, #220, 8 @ 0xdc000000 │ │ │ │ - addseq sl, sl, #52, 14 @ 0xd00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5dd44 <__cxa_atexit@plt+0x51594> │ │ │ │ - ldr r2, [pc, #36] @ 5dd4c <__cxa_atexit@plt+0x5159c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 5dd50 <__cxa_atexit@plt+0x515a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb5f4 <__cxa_atexit@plt+0x3dee44> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - addseq sl, sl, #28, 14 @ 0x700000 │ │ │ │ - adcseq r9, fp, #32, 4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5dd8c <__cxa_atexit@plt+0x515dc> │ │ │ │ - ldr r2, [pc, #36] @ 5dd94 <__cxa_atexit@plt+0x515e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #32] @ 5dd98 <__cxa_atexit@plt+0x515e8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb5f4 <__cxa_atexit@plt+0x3dee44> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - addseq sl, sl, #212, 12 @ 0xd400000 │ │ │ │ - adcseq r9, fp, #216, 2 @ 0x36 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5ddf4 <__cxa_atexit@plt+0x51644> │ │ │ │ - ldr r2, [pc, #88] @ 5de10 <__cxa_atexit@plt+0x51660> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5ddfc <__cxa_atexit@plt+0x5164c> │ │ │ │ - ldr r7, [pc, #64] @ 5de14 <__cxa_atexit@plt+0x51664> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5dde8 <__cxa_atexit@plt+0x51638> │ │ │ │ - mov r7, r8 │ │ │ │ - b 5de7c <__cxa_atexit@plt+0x516cc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5de18 <__cxa_atexit@plt+0x51668> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - adcseq r9, fp, #152, 2 @ 0x26 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - addseq sl, sl, #64, 12 @ 0x4000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + adcseq r9, fp, #32, 8 @ 0x20000000 │ │ │ │ + addseq r9, sl, #104 @ 0x68 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5de5c <__cxa_atexit@plt+0x516ac> │ │ │ │ - ldr r7, [pc, #48] @ 5de6c <__cxa_atexit@plt+0x516bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5de50 <__cxa_atexit@plt+0x516a0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 5de7c <__cxa_atexit@plt+0x516cc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5dd10 <__cxa_atexit@plt+0x51560> │ │ │ │ + ldr r3, [pc, #40] @ 5dd28 <__cxa_atexit@plt+0x51578> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 5de70 <__cxa_atexit@plt+0x516c0> │ │ │ │ + ldr r7, [pc, #20] @ 5dd2c <__cxa_atexit@plt+0x5157c> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq sl, sl, #224, 10 @ 0x38000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 5dee8 <__cxa_atexit@plt+0x51738> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 5df2c <__cxa_atexit@plt+0x5177c> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 5df34 <__cxa_atexit@plt+0x51784> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 5dfe0 <__cxa_atexit@plt+0x51830> │ │ │ │ - ldr r2, [pc, #336] @ 5e00c <__cxa_atexit@plt+0x5185c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #332] @ 5e010 <__cxa_atexit@plt+0x51860> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 5dfe0 <__cxa_atexit@plt+0x51830> │ │ │ │ - ldr r2, [pc, #276] @ 5e014 <__cxa_atexit@plt+0x51864> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #272] @ 5e018 <__cxa_atexit@plt+0x51868> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r1, [pc, #196] @ 5e008 <__cxa_atexit@plt+0x51858> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - ands r7, r3, #3 │ │ │ │ - beq 5dfbc <__cxa_atexit@plt+0x5180c> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 5dfcc <__cxa_atexit@plt+0x5181c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #24 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcc 5dff0 <__cxa_atexit@plt+0x51840> │ │ │ │ - ldr r7, [pc, #168] @ 5e020 <__cxa_atexit@plt+0x51870> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #164] @ 5e024 <__cxa_atexit@plt+0x51874> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #4]! │ │ │ │ - ldr r5, [r5] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r2, #2 │ │ │ │ - ldr r2, [pc, #140] @ 5e028 <__cxa_atexit@plt+0x51878> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r5, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r1, #5 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 5e01c <__cxa_atexit@plt+0x5186c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - adcseq r9, fp, #244, 4 @ 0x4000000f │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - adcseq r9, fp, #168, 4 @ 0x8000000a │ │ │ │ - addseq sl, sl, #92, 8 @ 0x5c000000 │ │ │ │ - @ instruction: 0xfffffde0 │ │ │ │ - addseq sl, sl, #192, 8 @ 0xc0000000 │ │ │ │ - adcseq r9, fp, #24, 4 @ 0x80000001 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5e094 <__cxa_atexit@plt+0x518e4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 5e0a8 <__cxa_atexit@plt+0x518f8> │ │ │ │ - ldr r7, [pc, #100] @ 5e0bc <__cxa_atexit@plt+0x5190c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #96] @ 5e0c0 <__cxa_atexit@plt+0x51910> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r2, #2 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #76] @ 5e0c4 <__cxa_atexit@plt+0x51914> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 5e0b8 <__cxa_atexit@plt+0x51908> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - addseq sl, sl, #148, 6 @ 0x50000002 │ │ │ │ - @ instruction: 0xfffffd00 │ │ │ │ - addseq sl, sl, #224, 6 @ 0x80000003 │ │ │ │ - adcseq r9, fp, #60, 2 │ │ │ │ + adcseq r9, fp, #204, 6 @ 0x30000003 │ │ │ │ + addseq r9, sl, #20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 5e100 <__cxa_atexit@plt+0x51950> │ │ │ │ - ldr r3, [pc, #40] @ 5e118 <__cxa_atexit@plt+0x51968> │ │ │ │ + bcc 5dd68 <__cxa_atexit@plt+0x515b8> │ │ │ │ + ldr r3, [pc, #40] @ 5dd80 <__cxa_atexit@plt+0x515d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8, r9} │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5e11c <__cxa_atexit@plt+0x5196c> │ │ │ │ + ldr r7, [pc, #20] @ 5dd84 <__cxa_atexit@plt+0x515d4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r9, fp, #204 @ 0xcc │ │ │ │ - addseq sl, sl, #64, 6 │ │ │ │ + adcseq r9, fp, #120, 6 @ 0xe0000001 │ │ │ │ + addseq r8, sl, #192, 30 @ 0x300 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldmib r5, {r8, lr} │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 5e17c <__cxa_atexit@plt+0x519cc> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr r3, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #68] @ 5e19c <__cxa_atexit@plt+0x519ec> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r7, {r0, r9} │ │ │ │ - str r8, [r7, #12] │ │ │ │ - str lr, [r7, #16] │ │ │ │ - str r3, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - str sl, [r7, #28] │ │ │ │ - str r1, [r7, #32] │ │ │ │ - sub r7, r6, #27 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ 5e1a0 <__cxa_atexit@plt+0x519f0> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5ddc8 <__cxa_atexit@plt+0x51618> │ │ │ │ + ldr r3, [pc, #48] @ 5dde0 <__cxa_atexit@plt+0x51630> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ + str r2, [r7, #20] │ │ │ │ + sub r7, r6, #13 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 5dde4 <__cxa_atexit@plt+0x51634> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r9, [r5] │ │ │ │ - stmib r5, {r8, lr} │ │ │ │ - mov r3, #32 │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r8, fp, #180, 28 @ 0xb40 │ │ │ │ - addseq sl, sl, #200, 4 @ 0x8000000c │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r7, r0 │ │ │ │ + adcseq r9, fp, #36, 6 @ 0x90000000 │ │ │ │ + addseq r8, sl, #100, 30 @ 0x190 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 5e210 <__cxa_atexit@plt+0x51a60> │ │ │ │ + bcc 5de40 <__cxa_atexit@plt+0x51690> │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr lr, [pc, #72] @ 5e230 <__cxa_atexit@plt+0x51a80> │ │ │ │ + ldr lr, [pc, #60] @ 5de58 <__cxa_atexit@plt+0x516a8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ str lr, [r7, #4] │ │ │ │ add lr, r7, #8 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ str r3, [r7, #20] │ │ │ │ str r2, [r7, #24] │ │ │ │ str r1, [r7, #28] │ │ │ │ - str r0, [r7, #32] │ │ │ │ - sub r7, r6, #27 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ 5e234 <__cxa_atexit@plt+0x51a84> │ │ │ │ + sub r7, r6, #21 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 5de5c <__cxa_atexit@plt+0x516ac> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r8, fp, #36, 28 @ 0x240 │ │ │ │ - addseq sl, sl, #52, 4 @ 0x40000003 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + adcseq r9, fp, #188, 4 @ 0xc000000b │ │ │ │ + addseq r8, sl, #240, 28 @ 0xf00 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 5e270 <__cxa_atexit@plt+0x51ac0> │ │ │ │ - ldr r3, [pc, #40] @ 5e288 <__cxa_atexit@plt+0x51ad8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + bcc 5dea8 <__cxa_atexit@plt+0x516f8> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [pc, #48] @ 5dec0 <__cxa_atexit@plt+0x51710> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + stmib r7, {r1, r8, r9, sl} │ │ │ │ + str r3, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + sub r7, r6, #17 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5e28c <__cxa_atexit@plt+0x51adc> │ │ │ │ + ldr r7, [pc, #20] @ 5dec4 <__cxa_atexit@plt+0x51714> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r8, fp, #140, 26 @ 0x2300 │ │ │ │ - addseq sl, sl, #216, 2 @ 0x36 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + adcseq r9, fp, #76, 4 @ 0xc0000004 │ │ │ │ + addseq r8, sl, #140, 28 @ 0x8c0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 5e2c8 <__cxa_atexit@plt+0x51b18> │ │ │ │ - ldr r3, [pc, #40] @ 5e2e0 <__cxa_atexit@plt+0x51b30> │ │ │ │ + bcc 5df00 <__cxa_atexit@plt+0x51750> │ │ │ │ + ldr r3, [pc, #40] @ 5df18 <__cxa_atexit@plt+0x51768> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #2 │ │ │ │ + sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5e2e4 <__cxa_atexit@plt+0x51b34> │ │ │ │ + ldr r7, [pc, #20] @ 5df1c <__cxa_atexit@plt+0x5176c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r8, fp, #44, 26 @ 0xb00 │ │ │ │ - addseq sl, sl, #132, 2 @ 0x21 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + adcseq r9, fp, #240, 2 @ 0x3c │ │ │ │ + addseq r8, sl, #56, 28 @ 0x380 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 5e320 <__cxa_atexit@plt+0x51b70> │ │ │ │ - ldr r3, [pc, #40] @ 5e338 <__cxa_atexit@plt+0x51b88> │ │ │ │ + bcc 5df58 <__cxa_atexit@plt+0x517a8> │ │ │ │ + ldr r3, [pc, #40] @ 5df70 <__cxa_atexit@plt+0x517c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #5 │ │ │ │ + sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5e33c <__cxa_atexit@plt+0x51b8c> │ │ │ │ + ldr r7, [pc, #20] @ 5df74 <__cxa_atexit@plt+0x517c4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r8, fp, #68, 26 @ 0x1100 │ │ │ │ - addseq sl, sl, #48, 2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + adcseq r9, fp, #156, 2 @ 0x27 │ │ │ │ + addseq r8, sl, #228, 26 @ 0x3900 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 5e378 <__cxa_atexit@plt+0x51bc8> │ │ │ │ - ldr r3, [pc, #40] @ 5e390 <__cxa_atexit@plt+0x51be0> │ │ │ │ + bcc 5dfb0 <__cxa_atexit@plt+0x51800> │ │ │ │ + ldr r3, [pc, #40] @ 5dfc8 <__cxa_atexit@plt+0x51818> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #5 │ │ │ │ + sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5e394 <__cxa_atexit@plt+0x51be4> │ │ │ │ + ldr r7, [pc, #20] @ 5dfcc <__cxa_atexit@plt+0x5181c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r8, fp, #120, 24 @ 0x7800 │ │ │ │ - addseq sl, sl, #220 @ 0xdc │ │ │ │ - andeq r0, r2, pc │ │ │ │ + adcseq r9, fp, #72, 2 │ │ │ │ + addseq r8, sl, #144, 26 @ 0x2400 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 5e3d0 <__cxa_atexit@plt+0x51c20> │ │ │ │ - ldr r3, [pc, #40] @ 5e3e8 <__cxa_atexit@plt+0x51c38> │ │ │ │ + bcc 5e010 <__cxa_atexit@plt+0x51860> │ │ │ │ + ldr r3, [pc, #48] @ 5e028 <__cxa_atexit@plt+0x51878> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #5 │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ + str r2, [r7, #20] │ │ │ │ + sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5e3ec <__cxa_atexit@plt+0x51c3c> │ │ │ │ + ldr r7, [pc, #20] @ 5e02c <__cxa_atexit@plt+0x5187c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r8, fp, #184, 26 @ 0x2e00 │ │ │ │ - addseq sl, sl, #136 @ 0x88 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + adcseq r9, fp, #244 @ 0xf4 │ │ │ │ + addseq r8, sl, #52, 26 @ 0xd00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 5e428 <__cxa_atexit@plt+0x51c78> │ │ │ │ - ldr r3, [pc, #40] @ 5e440 <__cxa_atexit@plt+0x51c90> │ │ │ │ + bcc 5e068 <__cxa_atexit@plt+0x518b8> │ │ │ │ + ldr r3, [pc, #40] @ 5e080 <__cxa_atexit@plt+0x518d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5e444 <__cxa_atexit@plt+0x51c94> │ │ │ │ + ldr r7, [pc, #20] @ 5e084 <__cxa_atexit@plt+0x518d4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r8, fp, #208, 22 @ 0x34000 │ │ │ │ - addseq sl, sl, #52 @ 0x34 │ │ │ │ + adcseq r9, fp, #152 @ 0x98 │ │ │ │ + addseq r8, sl, #224, 24 @ 0xe000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 5e480 <__cxa_atexit@plt+0x51cd0> │ │ │ │ - ldr r3, [pc, #40] @ 5e498 <__cxa_atexit@plt+0x51ce8> │ │ │ │ + bcc 5e0c0 <__cxa_atexit@plt+0x51910> │ │ │ │ + ldr r3, [pc, #40] @ 5e0d8 <__cxa_atexit@plt+0x51928> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8, r9, sl} │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5e49c <__cxa_atexit@plt+0x51cec> │ │ │ │ + ldr r7, [pc, #20] @ 5e0dc <__cxa_atexit@plt+0x5192c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r8, fp, #100, 22 @ 0x19000 │ │ │ │ - addseq r9, sl, #224, 30 @ 0x380 │ │ │ │ + adcseq r9, fp, #68 @ 0x44 │ │ │ │ + addseq r8, sl, #140, 24 @ 0x8c00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5e4d0 <__cxa_atexit@plt+0x51d20> │ │ │ │ - ldr r3, [pc, #32] @ 5e4e0 <__cxa_atexit@plt+0x51d30> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r7, [pc, #12] @ 5e4e4 <__cxa_atexit@plt+0x51d34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - addseq r9, sl, #148, 30 @ 0x250 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5e528 <__cxa_atexit@plt+0x51d78> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 5e534 <__cxa_atexit@plt+0x51d84> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r8, fp, #96, 24 @ 0x6000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 5e570 <__cxa_atexit@plt+0x51dc0> │ │ │ │ - ldr r3, [pc, #40] @ 5e588 <__cxa_atexit@plt+0x51dd8> │ │ │ │ + bcc 5e118 <__cxa_atexit@plt+0x51968> │ │ │ │ + ldr r3, [pc, #40] @ 5e130 <__cxa_atexit@plt+0x51980> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #1 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5e58c <__cxa_atexit@plt+0x51ddc> │ │ │ │ + ldr r7, [pc, #20] @ 5e134 <__cxa_atexit@plt+0x51984> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r8, fp, #164, 20 @ 0xa4000 │ │ │ │ - addseq r9, sl, #248, 28 @ 0xf80 │ │ │ │ + adcseq r8, fp, #240, 30 @ 0x3c0 │ │ │ │ + addseq r8, sl, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5e5c8 <__cxa_atexit@plt+0x51e18> │ │ │ │ - ldr r3, [pc, #40] @ 5e5e0 <__cxa_atexit@plt+0x51e30> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ + ldr r7, [pc, #12] @ 5e158 <__cxa_atexit@plt+0x519a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5e5e4 <__cxa_atexit@plt+0x51e34> │ │ │ │ + adcseq r8, fp, #64, 28 @ 0x400 │ │ │ │ + addseq r6, sl, #144, 28 @ 0x900 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 5e180 <__cxa_atexit@plt+0x519d0> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - adcseq r8, fp, #12, 20 @ 0xc000 │ │ │ │ - addseq r9, sl, #164, 28 @ 0xa40 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + addseq r6, sl, #132, 28 @ 0x840 │ │ │ │ + addseq r8, sl, #216, 22 @ 0x36000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5e620 <__cxa_atexit@plt+0x51e70> │ │ │ │ - ldr r3, [pc, #40] @ 5e638 <__cxa_atexit@plt+0x51e88> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5e208 <__cxa_atexit@plt+0x51a58> │ │ │ │ + ldr r3, [pc, #112] @ 5e218 <__cxa_atexit@plt+0x51a68> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + add r2, pc, #4 │ │ │ │ + ldr r3, [r2, r3, lsl #2] │ │ │ │ + add pc, r2, r3 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 5e220 <__cxa_atexit@plt+0x51a70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 5e1fc <__cxa_atexit@plt+0x51a4c> │ │ │ │ + ldr r7, [pc, #52] @ 5e224 <__cxa_atexit@plt+0x51a74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 5e1fc <__cxa_atexit@plt+0x51a4c> │ │ │ │ + ldr r7, [pc, #32] @ 5e21c <__cxa_atexit@plt+0x51a6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5e63c <__cxa_atexit@plt+0x51e8c> │ │ │ │ + ldr r7, [pc, #24] @ 5e228 <__cxa_atexit@plt+0x51a78> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r8, fp, #200, 18 @ 0x320000 │ │ │ │ - addseq r9, sl, #80, 28 @ 0x500 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + addseq r6, sl, #84, 28 @ 0x540 │ │ │ │ + addseq r6, sl, #80, 28 @ 0x500 │ │ │ │ + addseq r6, sl, #236, 26 @ 0x3b00 │ │ │ │ + addseq r8, sl, #108, 22 @ 0x1b000 │ │ │ │ + addseq r8, sl, #52, 22 @ 0xd000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq 5e260 <__cxa_atexit@plt+0x51ab0> │ │ │ │ + cmp r7, #3 │ │ │ │ + bne 5e270 <__cxa_atexit@plt+0x51ac0> │ │ │ │ + ldr r7, [pc, #48] @ 5e288 <__cxa_atexit@plt+0x51ad8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 5e284 <__cxa_atexit@plt+0x51ad4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #8] @ 5e280 <__cxa_atexit@plt+0x51ad0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + addseq r6, sl, #216, 26 @ 0x3600 │ │ │ │ + addseq r6, sl, #204, 26 @ 0x3300 │ │ │ │ + addseq r6, sl, #132, 26 @ 0x2100 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5e678 <__cxa_atexit@plt+0x51ec8> │ │ │ │ - ldr r3, [pc, #40] @ 5e690 <__cxa_atexit@plt+0x51ee0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ + ldr r7, [pc, #12] @ 5e2ac <__cxa_atexit@plt+0x51afc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5e694 <__cxa_atexit@plt+0x51ee4> │ │ │ │ + adcseq r8, fp, #236, 24 @ 0xec00 │ │ │ │ + addseq r6, sl, #72, 16 @ 0x480000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 5e2d4 <__cxa_atexit@plt+0x51b24> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - adcseq r8, fp, #56, 18 @ 0xe0000 │ │ │ │ - addseq r9, sl, #252, 26 @ 0x3f00 │ │ │ │ + addseq r6, sl, #60, 16 @ 0x3c0000 │ │ │ │ + addseq r8, sl, #172, 20 @ 0xac000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5e6d0 <__cxa_atexit@plt+0x51f20> │ │ │ │ - ldr r3, [pc, #40] @ 5e6e8 <__cxa_atexit@plt+0x51f38> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5e344 <__cxa_atexit@plt+0x51b94> │ │ │ │ + ldr r3, [pc, #88] @ 5e354 <__cxa_atexit@plt+0x51ba4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 5e324 <__cxa_atexit@plt+0x51b74> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 5e330 <__cxa_atexit@plt+0x51b80> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 5e35c <__cxa_atexit@plt+0x51bac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 5e338 <__cxa_atexit@plt+0x51b88> │ │ │ │ + ldr r7, [pc, #32] @ 5e358 <__cxa_atexit@plt+0x51ba8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5e6ec <__cxa_atexit@plt+0x51f3c> │ │ │ │ + ldr r7, [pc, #20] @ 5e360 <__cxa_atexit@plt+0x51bb0> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r8, fp, #48, 18 @ 0xc0000 │ │ │ │ - addseq r9, sl, #168, 26 @ 0x2a00 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + addseq r6, sl, #248, 14 @ 0x3e00000 │ │ │ │ + addseq r6, sl, #188, 14 @ 0x2f00000 │ │ │ │ + addseq r8, sl, #84, 20 @ 0x54000 │ │ │ │ + addseq r8, sl, #36, 20 @ 0x24000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 5e39c <__cxa_atexit@plt+0x51bec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #32] @ 5e3a0 <__cxa_atexit@plt+0x51bf0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r3, r3, #1 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + addseq r6, sl, #112, 14 @ 0x1c00000 │ │ │ │ + addseq r6, sl, #176, 14 @ 0x2c00000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 5e728 <__cxa_atexit@plt+0x51f78> │ │ │ │ - ldr r3, [pc, #40] @ 5e740 <__cxa_atexit@plt+0x51f90> │ │ │ │ + bcc 5e3dc <__cxa_atexit@plt+0x51c2c> │ │ │ │ + ldr r3, [pc, #40] @ 5e3f4 <__cxa_atexit@plt+0x51c44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #1 │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5e744 <__cxa_atexit@plt+0x51f94> │ │ │ │ + ldr r7, [pc, #20] @ 5e3f8 <__cxa_atexit@plt+0x51c48> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r8, fp, #48, 18 @ 0xc0000 │ │ │ │ - addseq r9, sl, #84, 26 @ 0x1500 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + adcseq r8, fp, #48, 26 @ 0xc00 │ │ │ │ + addseq r8, sl, #196, 18 @ 0x310000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 5e768 <__cxa_atexit@plt+0x51fb8> │ │ │ │ + ldr r7, [pc, #12] @ 5e41c <__cxa_atexit@plt+0x51c6c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + adcseq r8, fp, #124, 22 @ 0x1f000 │ │ │ │ + addseq r6, sl, #188, 24 @ 0xbc00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 5e444 <__cxa_atexit@plt+0x51c94> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - addseq r9, sl, #72, 26 @ 0x1200 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + addseq r6, sl, #176, 24 @ 0xb000 │ │ │ │ + addseq r8, sl, #100, 18 @ 0x190000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5e7a4 <__cxa_atexit@plt+0x51ff4> │ │ │ │ - ldr r3, [pc, #40] @ 5e7bc <__cxa_atexit@plt+0x5200c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5e4cc <__cxa_atexit@plt+0x51d1c> │ │ │ │ + ldr r3, [pc, #112] @ 5e4dc <__cxa_atexit@plt+0x51d2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + add r2, pc, #4 │ │ │ │ + ldr r3, [r2, r3, lsl #2] │ │ │ │ + add pc, r2, r3 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 5e4e4 <__cxa_atexit@plt+0x51d34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 5e4c0 <__cxa_atexit@plt+0x51d10> │ │ │ │ + ldr r7, [pc, #52] @ 5e4e8 <__cxa_atexit@plt+0x51d38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 5e4c0 <__cxa_atexit@plt+0x51d10> │ │ │ │ + ldr r7, [pc, #32] @ 5e4e0 <__cxa_atexit@plt+0x51d30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5e7c0 <__cxa_atexit@plt+0x52010> │ │ │ │ + ldr r7, [pc, #24] @ 5e4ec <__cxa_atexit@plt+0x51d3c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r8, fp, #44, 20 @ 0x2c000 │ │ │ │ - addseq r9, sl, #60, 26 @ 0xf00 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + addseq r6, sl, #128, 24 @ 0x8000 │ │ │ │ + addseq r6, sl, #124, 24 @ 0x7c00 │ │ │ │ + addseq r6, sl, #24, 24 @ 0x1800 │ │ │ │ + addseq r8, sl, #248, 16 @ 0xf80000 │ │ │ │ + addseq r8, sl, #192, 16 @ 0xc00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq 5e524 <__cxa_atexit@plt+0x51d74> │ │ │ │ + cmp r7, #3 │ │ │ │ + bne 5e534 <__cxa_atexit@plt+0x51d84> │ │ │ │ + ldr r7, [pc, #48] @ 5e54c <__cxa_atexit@plt+0x51d9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 5e548 <__cxa_atexit@plt+0x51d98> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #8] @ 5e544 <__cxa_atexit@plt+0x51d94> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + addseq r6, sl, #4, 24 @ 0x400 │ │ │ │ + addseq r6, sl, #248, 22 @ 0x3e000 │ │ │ │ + addseq r6, sl, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 5e7fc <__cxa_atexit@plt+0x5204c> │ │ │ │ - ldr r3, [pc, #40] @ 5e814 <__cxa_atexit@plt+0x52064> │ │ │ │ + bcc 5e588 <__cxa_atexit@plt+0x51dd8> │ │ │ │ + ldr r3, [pc, #40] @ 5e5a0 <__cxa_atexit@plt+0x51df0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #1 │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5e818 <__cxa_atexit@plt+0x52068> │ │ │ │ + ldr r7, [pc, #20] @ 5e5a4 <__cxa_atexit@plt+0x51df4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r8, fp, #224, 14 @ 0x3800000 │ │ │ │ - addseq r9, sl, #232, 24 @ 0xe800 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + adcseq r8, fp, #136, 22 @ 0x22000 │ │ │ │ + addseq r8, sl, #68, 16 @ 0x440000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 5e854 <__cxa_atexit@plt+0x520a4> │ │ │ │ - ldr r3, [pc, #40] @ 5e86c <__cxa_atexit@plt+0x520bc> │ │ │ │ + bcc 5e5e0 <__cxa_atexit@plt+0x51e30> │ │ │ │ + ldr r3, [pc, #40] @ 5e5f8 <__cxa_atexit@plt+0x51e48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #5 │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5e870 <__cxa_atexit@plt+0x520c0> │ │ │ │ + ldr r7, [pc, #20] @ 5e5fc <__cxa_atexit@plt+0x51e4c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r8, fp, #128, 18 @ 0x200000 │ │ │ │ - addseq r9, sl, #148, 24 @ 0x9400 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + adcseq r8, fp, #52, 22 @ 0xd000 │ │ │ │ + addseq r8, sl, #240, 14 @ 0x3c00000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5e8ac <__cxa_atexit@plt+0x520fc> │ │ │ │ - ldr r3, [pc, #40] @ 5e8c4 <__cxa_atexit@plt+0x52114> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ + ldr r7, [pc, #12] @ 5e620 <__cxa_atexit@plt+0x51e70> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5e8c8 <__cxa_atexit@plt+0x52118> │ │ │ │ + adcseq r8, fp, #120, 18 @ 0x1e0000 │ │ │ │ + addseq r6, sl, #196, 30 @ 0x310 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 5e648 <__cxa_atexit@plt+0x51e98> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - adcseq r8, fp, #44, 18 @ 0xb0000 │ │ │ │ - addseq r9, sl, #64, 24 @ 0x4000 │ │ │ │ + addseq r6, sl, #184, 30 @ 0x2e0 │ │ │ │ + addseq r8, sl, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5e904 <__cxa_atexit@plt+0x52154> │ │ │ │ - ldr r3, [pc, #40] @ 5e91c <__cxa_atexit@plt+0x5216c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5e6d0 <__cxa_atexit@plt+0x51f20> │ │ │ │ + ldr r3, [pc, #112] @ 5e6e0 <__cxa_atexit@plt+0x51f30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + and r3, r8, #3 │ │ │ │ + add r2, pc, #4 │ │ │ │ + ldr r3, [r2, r3, lsl #2] │ │ │ │ + add pc, r2, r3 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 5e6e8 <__cxa_atexit@plt+0x51f38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 5e6c4 <__cxa_atexit@plt+0x51f14> │ │ │ │ + ldr r7, [pc, #52] @ 5e6ec <__cxa_atexit@plt+0x51f3c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 5e6c4 <__cxa_atexit@plt+0x51f14> │ │ │ │ + ldr r7, [pc, #32] @ 5e6e4 <__cxa_atexit@plt+0x51f34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5e920 <__cxa_atexit@plt+0x52170> │ │ │ │ + ldr r7, [pc, #24] @ 5e6f0 <__cxa_atexit@plt+0x51f40> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r8, fp, #192, 14 @ 0x3000000 │ │ │ │ - addseq r9, sl, #252, 22 @ 0x3f000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + addseq r6, sl, #136, 30 @ 0x220 │ │ │ │ + addseq r6, sl, #132, 30 @ 0x210 │ │ │ │ + addseq r6, sl, #32, 30 @ 0x80 │ │ │ │ + addseq r8, sl, #36, 14 @ 0x900000 │ │ │ │ + addseq r8, sl, #236, 12 @ 0xec00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq 5e728 <__cxa_atexit@plt+0x51f78> │ │ │ │ + cmp r7, #3 │ │ │ │ + bne 5e738 <__cxa_atexit@plt+0x51f88> │ │ │ │ + ldr r7, [pc, #48] @ 5e750 <__cxa_atexit@plt+0x51fa0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 5e74c <__cxa_atexit@plt+0x51f9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #8] @ 5e748 <__cxa_atexit@plt+0x51f98> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + addseq r6, sl, #12, 30 @ 0x30 │ │ │ │ + addseq r6, sl, #0, 30 │ │ │ │ + addseq r6, sl, #184, 28 @ 0xb80 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 5e95c <__cxa_atexit@plt+0x521ac> │ │ │ │ - ldr r3, [pc, #40] @ 5e974 <__cxa_atexit@plt+0x521c4> │ │ │ │ + bcc 5e78c <__cxa_atexit@plt+0x51fdc> │ │ │ │ + ldr r3, [pc, #40] @ 5e7a4 <__cxa_atexit@plt+0x51ff4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #2 │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5e978 <__cxa_atexit@plt+0x521c8> │ │ │ │ + ldr r7, [pc, #20] @ 5e7a8 <__cxa_atexit@plt+0x51ff8> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r8, fp, #108, 14 @ 0x1b00000 │ │ │ │ - addseq r9, sl, #168, 22 @ 0x2a000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + adcseq r8, fp, #140, 18 @ 0x230000 │ │ │ │ + addseq r8, sl, #112, 12 @ 0x7000000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 5e9b4 <__cxa_atexit@plt+0x52204> │ │ │ │ - ldr r3, [pc, #40] @ 5e9cc <__cxa_atexit@plt+0x5221c> │ │ │ │ + bcc 5e7ec <__cxa_atexit@plt+0x5203c> │ │ │ │ + ldr r3, [pc, #48] @ 5e804 <__cxa_atexit@plt+0x52054> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #1 │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ + str r2, [r7, #20] │ │ │ │ + sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5e9d0 <__cxa_atexit@plt+0x52220> │ │ │ │ + ldr r7, [pc, #20] @ 5e808 <__cxa_atexit@plt+0x52058> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r8, fp, #24, 14 @ 0x600000 │ │ │ │ - addseq r9, sl, #84, 22 @ 0x15000 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ + adcseq r8, fp, #56, 18 @ 0xe0000 │ │ │ │ + addseq r8, sl, #20, 12 @ 0x1400000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 5ea2c <__cxa_atexit@plt+0x5227c> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr lr, [pc, #60] @ 5ea44 <__cxa_atexit@plt+0x52294> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str lr, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - str r3, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - str r1, [r7, #28] │ │ │ │ - sub r7, r6, #23 │ │ │ │ + bcc 5e844 <__cxa_atexit@plt+0x52094> │ │ │ │ + ldr r3, [pc, #40] @ 5e85c <__cxa_atexit@plt+0x520ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5ea48 <__cxa_atexit@plt+0x52298> │ │ │ │ + ldr r7, [pc, #20] @ 5e860 <__cxa_atexit@plt+0x520b0> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r8, fp, #176, 10 @ 0x2c000000 │ │ │ │ - addseq r9, sl, #224, 20 @ 0xe0000 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ + adcseq r8, fp, #220, 16 @ 0xdc0000 │ │ │ │ + addseq r8, sl, #192, 10 @ 0x30000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 5ea84 <__cxa_atexit@plt+0x522d4> │ │ │ │ - ldr r3, [pc, #40] @ 5ea9c <__cxa_atexit@plt+0x522ec> │ │ │ │ + bcc 5e89c <__cxa_atexit@plt+0x520ec> │ │ │ │ + ldr r3, [pc, #40] @ 5e8b4 <__cxa_atexit@plt+0x52104> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5eaa0 <__cxa_atexit@plt+0x522f0> │ │ │ │ + ldr r7, [pc, #20] @ 5e8b8 <__cxa_atexit@plt+0x52108> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r8, fp, #0, 14 │ │ │ │ - addseq r9, sl, #152, 20 @ 0x98000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + adcseq r8, fp, #136, 16 @ 0x880000 │ │ │ │ + addseq r8, sl, #108, 10 @ 0x1b000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 5e8dc <__cxa_atexit@plt+0x5212c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + adcseq r8, fp, #188, 12 @ 0xbc00000 │ │ │ │ + addseq r6, sl, #24, 24 @ 0x1800 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 5e904 <__cxa_atexit@plt+0x52154> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + addseq r6, sl, #12, 24 @ 0xc00 │ │ │ │ + addseq r8, sl, #12, 10 @ 0x3000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 5eb0c <__cxa_atexit@plt+0x5235c> │ │ │ │ - ldr r3, [pc, #112] @ 5eb34 <__cxa_atexit@plt+0x52384> │ │ │ │ + bhi 5e98c <__cxa_atexit@plt+0x521dc> │ │ │ │ + ldr r3, [pc, #112] @ 5e99c <__cxa_atexit@plt+0x521ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5eafc <__cxa_atexit@plt+0x5234c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 5eb1c <__cxa_atexit@plt+0x5236c> │ │ │ │ - ldr r7, [pc, #84] @ 5eb3c <__cxa_atexit@plt+0x5238c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - stmib r6, {r7, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + and r3, r8, #3 │ │ │ │ + add r2, pc, #4 │ │ │ │ + ldr r3, [r2, r3, lsl #2] │ │ │ │ + add pc, r2, r3 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 5eb38 <__cxa_atexit@plt+0x52388> │ │ │ │ + ldr r7, [pc, #60] @ 5e9a4 <__cxa_atexit@plt+0x521f4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - addseq r9, sl, #20, 20 @ 0x14000 │ │ │ │ - adcseq r8, fp, #100, 10 @ 0x19000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5eb74 <__cxa_atexit@plt+0x523c4> │ │ │ │ - ldr r2, [pc, #28] @ 5eb80 <__cxa_atexit@plt+0x523d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r8, fp, #232, 8 @ 0xe8000000 │ │ │ │ - mov r8, fp │ │ │ │ - mov r7, r6 │ │ │ │ - mov fp, r4 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldmib r5, {r1, lr} │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 5ec08 <__cxa_atexit@plt+0x52458> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - sub sl, r5, #20 │ │ │ │ - ldm sl, {r0, r4, sl} │ │ │ │ - str r8, [sp] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr ip, [pc, #96] @ 5ec30 <__cxa_atexit@plt+0x52480> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r7, #4] │ │ │ │ - str r2, [r7, #8] │ │ │ │ - str r1, [r7, #12] │ │ │ │ - str lr, [r7, #16] │ │ │ │ - str r3, [r7, #20] │ │ │ │ - add lr, r7, #24 │ │ │ │ - stm lr, {r0, r4, sl} │ │ │ │ - str r9, [r7, #36] @ 0x24 │ │ │ │ - str r8, [r7, #40] @ 0x28 │ │ │ │ - sub r7, r6, #35 @ 0x23 │ │ │ │ - mov r4, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 5ec34 <__cxa_atexit@plt+0x52484> │ │ │ │ + b 5e980 <__cxa_atexit@plt+0x521d0> │ │ │ │ + ldr r7, [pc, #52] @ 5e9a8 <__cxa_atexit@plt+0x521f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, lr} │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - ldr r0, [fp, #-8] │ │ │ │ - str r3, [fp, #828] @ 0x33c │ │ │ │ - mov r4, fp │ │ │ │ - mov fp, r8 │ │ │ │ - bx r0 │ │ │ │ - adcseq r8, fp, #80, 8 @ 0x50000000 │ │ │ │ - addseq r9, sl, #28, 18 @ 0x70000 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r9, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov lr, fp │ │ │ │ - mov r7, r6 │ │ │ │ - mov fp, r4 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5ecd4 <__cxa_atexit@plt+0x52524> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r4, [r3, #24]! │ │ │ │ - str r4, [sp, #4] │ │ │ │ - ldm r5, {r1, r2} │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str lr, [sp] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr r4, [r5, #16] │ │ │ │ - ldr r5, [r5, #20] │ │ │ │ - ldr ip, [pc, #100] @ 5ecfc <__cxa_atexit@plt+0x5254c> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r7, #4] │ │ │ │ - add ip, r7, #8 │ │ │ │ - stm ip, {r8, r9, sl} │ │ │ │ - str r1, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - str r0, [r7, #28] │ │ │ │ - str lr, [r7, #32] │ │ │ │ - str r4, [r7, #36] @ 0x24 │ │ │ │ - str r5, [r7, #40] @ 0x28 │ │ │ │ - sub r7, r6, #35 @ 0x23 │ │ │ │ - mov r4, fp │ │ │ │ - mov r5, r3 │ │ │ │ - ldr fp, [sp] │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 5ed00 <__cxa_atexit@plt+0x52550> │ │ │ │ + b 5e980 <__cxa_atexit@plt+0x521d0> │ │ │ │ + ldr r7, [pc, #32] @ 5e9a0 <__cxa_atexit@plt+0x521f0> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [fp, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r0, [fp, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r4, fp │ │ │ │ - mov fp, lr │ │ │ │ - bx r0 │ │ │ │ - adcseq r8, fp, #136, 6 @ 0x20000002 │ │ │ │ - addseq r9, sl, #80, 16 @ 0x500000 │ │ │ │ - rsbeq pc, r6, #168, 2 @ 0x2a │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq pc, r6, #228, 2 @ 0x39 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq pc, r6, #36, 4 @ 0x40000002 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq pc, r6, #805306374 @ 0x30000006 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r3, r2 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq pc, r6, #805306378 @ 0x3000000a │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq pc, r6, #1610612750 @ 0x6000000e │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq pc, r6, #-1677721600 @ 0x9c000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq pc, r6, #-1744830463 @ 0x98000001 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq pc, r6, #168, 6 @ 0xa0000002 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq pc, r6, #228, 6 @ 0x90000003 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq pc, r6, #32, 8 @ 0x20000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq pc, r6, #1560281088 @ 0x5d000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r3, r4 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq pc, r6, #-1728053248 @ 0x99000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r4, r4 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq pc, r6, #-704643072 @ 0xd6000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq pc, r6, #20, 10 @ 0x5000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq pc, r6, #356515840 @ 0x15400000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq pc, r6, #633339904 @ 0x25c00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq pc, r6, #216, 10 @ 0x36000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r3, r4 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq pc, r6, #26214400 @ 0x1900000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq pc, r6, #88, 12 @ 0x5800000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq pc, r6, #152, 12 @ 0x9800000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq pc, r6, #225443840 @ 0xd700000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq pc, r6, #7077888 @ 0x6c0000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r3, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq pc, r6, #24903680 @ 0x17c0000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r4, r4 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq pc, r6, #42729472 @ 0x28c0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r5, r2 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq pc, r6, #61341696 @ 0x3a80000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r6, r4 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq pc, r6, #3211264 @ 0x310000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq pc, r6, #7536640 @ 0x730000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq pc, r6, #11927552 @ 0xb60000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq pc, r6, #16449536 @ 0xfb0000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq pc, r6, #1064960 @ 0x104000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r3, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq pc, r6, #2211840 @ 0x21c000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - rsbeq pc, r6, #3244032 @ 0x318000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq pc, r6, #20480 @ 0x5000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r7, [pc, #24] @ 5e9ac <__cxa_atexit@plt+0x521fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rsbeq pc, r6, #319488 @ 0x4e000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + addseq r6, sl, #220, 22 @ 0x37000 │ │ │ │ + addseq r6, sl, #216, 22 @ 0x36000 │ │ │ │ + addseq r6, sl, #116, 22 @ 0x1d000 │ │ │ │ + addseq r8, sl, #160, 8 @ 0xa0000000 │ │ │ │ + addseq r8, sl, #104, 8 @ 0x68000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq 5e9e4 <__cxa_atexit@plt+0x52234> │ │ │ │ + cmp r7, #3 │ │ │ │ + bne 5e9f4 <__cxa_atexit@plt+0x52244> │ │ │ │ + ldr r7, [pc, #48] @ 5ea0c <__cxa_atexit@plt+0x5225c> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - rsbeq pc, r6, #602112 @ 0x93000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r7, [pc, #28] @ 5ea08 <__cxa_atexit@plt+0x52258> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq pc, r6, #864256 @ 0xd3000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq pc, r6, #17408 @ 0x4400 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - rsbeq pc, r6, #80, 22 @ 0x14000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r7, [pc, #8] @ 5ea04 <__cxa_atexit@plt+0x52254> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq pc, r6, #144, 22 @ 0x24000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - rsbeq pc, r6, #211968 @ 0x33c00 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + addseq r6, sl, #96, 22 @ 0x18000 │ │ │ │ + addseq r6, sl, #84, 22 @ 0x15000 │ │ │ │ + addseq r6, sl, #12, 22 @ 0x3000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 5ea30 <__cxa_atexit@plt+0x52280> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - rsbeq pc, r6, #4608 @ 0x1200 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + adcseq r8, fp, #104, 10 @ 0x1a000000 │ │ │ │ + addseq r6, sl, #40, 16 @ 0x280000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 5ea58 <__cxa_atexit@plt+0x522a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - rsbeq pc, r6, #21248 @ 0x5300 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq pc, r6, #38400 @ 0x9600 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq pc, r6, #56576 @ 0xdd00 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + addseq r6, sl, #28, 16 @ 0x1c0000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 5ea7c <__cxa_atexit@plt+0x522cc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - rsbeq pc, r6, #1856 @ 0x740 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ + adcseq r8, fp, #28, 10 @ 0x7000000 │ │ │ │ + addseq r6, sl, #68, 24 @ 0x4400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5f1a0 <__cxa_atexit@plt+0x529f0> │ │ │ │ - ldr r3, [pc, #60] @ 5f1b0 <__cxa_atexit@plt+0x52a00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5f190 <__cxa_atexit@plt+0x529e0> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 5f1b4 <__cxa_atexit@plt+0x52a04> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 5eaa4 <__cxa_atexit@plt+0x522f4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq r9, sl, #212, 6 @ 0x50000003 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ + addseq r6, sl, #56, 24 @ 0x3800 │ │ │ │ + addseq r8, sl, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 5f220 <__cxa_atexit@plt+0x52a70> │ │ │ │ - ldr r3, [pc, #60] @ 5f230 <__cxa_atexit@plt+0x52a80> │ │ │ │ + bhi 5eb14 <__cxa_atexit@plt+0x52364> │ │ │ │ + ldr r3, [pc, #88] @ 5eb24 <__cxa_atexit@plt+0x52374> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5f210 <__cxa_atexit@plt+0x52a60> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 5eaf4 <__cxa_atexit@plt+0x52344> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 5eb00 <__cxa_atexit@plt+0x52350> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 5f234 <__cxa_atexit@plt+0x52a84> │ │ │ │ + ldr r7, [pc, #48] @ 5eb2c <__cxa_atexit@plt+0x5237c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq r9, sl, #88, 6 @ 0x60000001 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5f298 <__cxa_atexit@plt+0x52ae8> │ │ │ │ - ldr r3, [pc, #52] @ 5f2a8 <__cxa_atexit@plt+0x52af8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5f288 <__cxa_atexit@plt+0x52ad8> │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + b 5eb08 <__cxa_atexit@plt+0x52358> │ │ │ │ + ldr r7, [pc, #32] @ 5eb28 <__cxa_atexit@plt+0x52378> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 5f2ac <__cxa_atexit@plt+0x52afc> │ │ │ │ + ldr r7, [pc, #20] @ 5eb30 <__cxa_atexit@plt+0x52380> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r9, sl, #228, 4 @ 0x4000000e │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + addseq r6, sl, #244, 22 @ 0x3d000 │ │ │ │ + addseq r6, sl, #184, 22 @ 0x2e000 │ │ │ │ + addseq r8, sl, #72, 6 @ 0x20000001 │ │ │ │ + addseq r8, sl, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5f308 <__cxa_atexit@plt+0x52b58> │ │ │ │ - ldr r3, [pc, #52] @ 5f318 <__cxa_atexit@plt+0x52b68> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 5eb6c <__cxa_atexit@plt+0x523bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #32] @ 5eb70 <__cxa_atexit@plt+0x523c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5f2f8 <__cxa_atexit@plt+0x52b48> │ │ │ │ - ldr r7, [r8, #15] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 5f31c <__cxa_atexit@plt+0x52b6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r3, r3, #1 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r9, sl, #120, 4 @ 0x80000007 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + addseq r6, sl, #108, 22 @ 0x1b000 │ │ │ │ + addseq r6, sl, #172, 22 @ 0x2b000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5f378 <__cxa_atexit@plt+0x52bc8> │ │ │ │ - ldr r3, [pc, #52] @ 5f388 <__cxa_atexit@plt+0x52bd8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5f368 <__cxa_atexit@plt+0x52bb8> │ │ │ │ - ldr r7, [r8, #19] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 5ebac <__cxa_atexit@plt+0x523fc> │ │ │ │ + ldr r3, [pc, #40] @ 5ebc4 <__cxa_atexit@plt+0x52414> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 5f38c <__cxa_atexit@plt+0x52bdc> │ │ │ │ + ldr r7, [pc, #20] @ 5ebc8 <__cxa_atexit@plt+0x52418> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r9, sl, #12, 4 @ 0xc0000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + adcseq r8, fp, #124, 10 @ 0x1f000000 │ │ │ │ + addseq r8, sl, #184, 4 @ 0x8000000b │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5f3e8 <__cxa_atexit@plt+0x52c38> │ │ │ │ - ldr r3, [pc, #52] @ 5f3f8 <__cxa_atexit@plt+0x52c48> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5f3d8 <__cxa_atexit@plt+0x52c28> │ │ │ │ - ldr r7, [r8, #23] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 5f3fc <__cxa_atexit@plt+0x52c4c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #12] @ 5ebec <__cxa_atexit@plt+0x5243c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r9, sl, #160, 2 @ 0x28 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ + adcseq r8, fp, #172, 6 @ 0xb0000002 │ │ │ │ + addseq r6, sl, #8, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5f458 <__cxa_atexit@plt+0x52ca8> │ │ │ │ - ldr r3, [pc, #52] @ 5f468 <__cxa_atexit@plt+0x52cb8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 5f448 <__cxa_atexit@plt+0x52c98> │ │ │ │ - ldr r7, [r8, #27] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 5f46c <__cxa_atexit@plt+0x52cbc> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 5ec14 <__cxa_atexit@plt+0x52464> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r9, sl, #52, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ + addseq r6, sl, #252 @ 0xfc │ │ │ │ + addseq r6, sl, #28, 6 @ 0x70000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 5f4c8 <__cxa_atexit@plt+0x52d18> │ │ │ │ - ldr r3, [pc, #52] @ 5f4d8 <__cxa_atexit@plt+0x52d28> │ │ │ │ + bhi 5ec5c <__cxa_atexit@plt+0x524ac> │ │ │ │ + ldr r3, [pc, #48] @ 5ec6c <__cxa_atexit@plt+0x524bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq 5f4b8 <__cxa_atexit@plt+0x52d08> │ │ │ │ - ldr r7, [r8, #31] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ + beq 5ec4c <__cxa_atexit@plt+0x5249c> │ │ │ │ + b 58620 <__cxa_atexit@plt+0x4be70> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 5f4dc <__cxa_atexit@plt+0x52d2c> │ │ │ │ + ldr r7, [pc, #12] @ 5ec70 <__cxa_atexit@plt+0x524c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r9, sl, #200 @ 0xc8 │ │ │ │ + addseq r8, sl, #24, 4 @ 0x80000001 │ │ │ │ + addseq r6, sl, #196, 4 @ 0x4000000c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ + mov r8, r7 │ │ │ │ + b 58620 <__cxa_atexit@plt+0x4be70> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5ecbc <__cxa_atexit@plt+0x5250c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 5ecc4 <__cxa_atexit@plt+0x52514> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff754 <__cxa_atexit@plt+0x3f2fa4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r8, fp, #164, 4 @ 0x4000000a │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5f540 <__cxa_atexit@plt+0x52d90> │ │ │ │ - ldr r3, [pc, #60] @ 5f550 <__cxa_atexit@plt+0x52da0> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5ed70 <__cxa_atexit@plt+0x525c0> │ │ │ │ + ldr r3, [pc, #144] @ 5ed78 <__cxa_atexit@plt+0x525c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r1, r2} │ │ │ │ tst r8, #3 │ │ │ │ - beq 5f530 <__cxa_atexit@plt+0x52d80> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + beq 5ed40 <__cxa_atexit@plt+0x52590> │ │ │ │ + ldr r1, [pc, #112] @ 5ed7c <__cxa_atexit@plt+0x525cc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 5ed50 <__cxa_atexit@plt+0x525a0> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 5ed68 <__cxa_atexit@plt+0x525b8> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 5f554 <__cxa_atexit@plt+0x52da4> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #40] @ 5ed80 <__cxa_atexit@plt+0x525d0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq r9, sl, #84 @ 0x54 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + adcseq r8, fp, #224, 2 @ 0x38 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5f5b0 <__cxa_atexit@plt+0x52e00> │ │ │ │ - ldr r3, [pc, #44] @ 5f5c8 <__cxa_atexit@plt+0x52e18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #40] @ 5f5cc <__cxa_atexit@plt+0x52e1c> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #84] @ 5edf0 <__cxa_atexit@plt+0x52640> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 3eb5f4 <__cxa_atexit@plt+0x3dee44> │ │ │ │ - ldr r7, [pc, #24] @ 5f5d0 <__cxa_atexit@plt+0x52e20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 5edc8 <__cxa_atexit@plt+0x52618> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 5ede4 <__cxa_atexit@plt+0x52634> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r8, sl, #248, 30 @ 0x3e0 │ │ │ │ - addseq r8, sl, #232, 30 @ 0x3a0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ldr r3, [pc, #24] @ 5edf4 <__cxa_atexit@plt+0x52644> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + adcseq r8, fp, #92, 2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 5f5f4 <__cxa_atexit@plt+0x52e44> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5ee28 <__cxa_atexit@plt+0x52678> │ │ │ │ + ldr r3, [pc, #32] @ 5ee34 <__cxa_atexit@plt+0x52684> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb72c <__cxa_atexit@plt+0x3def7c> │ │ │ │ - adcseq r7, fp, #28, 18 @ 0x70000 │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + adcseq r8, fp, #36, 2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5f628 <__cxa_atexit@plt+0x52e78> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 5f630 <__cxa_atexit@plt+0x52e80> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + bhi 5eea4 <__cxa_atexit@plt+0x526f4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5eeb0 <__cxa_atexit@plt+0x52700> │ │ │ │ + ldr r1, [pc, #84] @ 5eec0 <__cxa_atexit@plt+0x52710> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r0, r1, #1 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r1, [pc, #72] @ 5eec4 <__cxa_atexit@plt+0x52714> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r1, r8} │ │ │ │ + str r0, [r2, #12] │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr r1, [pc, #56] @ 5eec8 <__cxa_atexit@plt+0x52718> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb84c <__cxa_atexit@plt+0x3df09c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - adcseq r7, fp, #56, 18 @ 0xe0000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + adcseq r8, fp, #188, 2 @ 0x2f │ │ │ │ + adcseq r8, fp, #148 @ 0x94 │ │ │ │ + adcseq r8, fp, #168 @ 0xa8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5f668 <__cxa_atexit@plt+0x52eb8> │ │ │ │ + bhi 5ef04 <__cxa_atexit@plt+0x52754> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 5f670 <__cxa_atexit@plt+0x52ec0> │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 5ef0c <__cxa_atexit@plt+0x5275c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 5f6d0 <__cxa_atexit@plt+0x52f20> │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r7, fp, #248, 16 @ 0xf80000 │ │ │ │ + adcseq r8, fp, #92 @ 0x5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5f6b4 <__cxa_atexit@plt+0x52f04> │ │ │ │ + bhi 5ef44 <__cxa_atexit@plt+0x52794> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 5f6bc <__cxa_atexit@plt+0x52f0c> │ │ │ │ + ldr r1, [pc, #24] @ 5ef4c <__cxa_atexit@plt+0x5279c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #32] @ 5f6c0 <__cxa_atexit@plt+0x52f10> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb854 <__cxa_atexit@plt+0x3df0a4> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r7, fp, #184, 16 @ 0xb80000 │ │ │ │ - adcseq r7, fp, #152, 16 @ 0x980000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 5f798 <__cxa_atexit@plt+0x52fe8> │ │ │ │ - ldr lr, [pc, #212] @ 5f7b8 <__cxa_atexit@plt+0x53008> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r3, r7} │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 5f780 <__cxa_atexit@plt+0x52fd0> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 5f790 <__cxa_atexit@plt+0x52fe0> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 5f7a0 <__cxa_atexit@plt+0x52ff0> │ │ │ │ - ldr lr, [pc, #152] @ 5f7bc <__cxa_atexit@plt+0x5300c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #148] @ 5f7c0 <__cxa_atexit@plt+0x53010> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r2, [pc, #144] @ 5f7c4 <__cxa_atexit@plt+0x53014> │ │ │ │ + adcseq r8, fp, #28 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 5efd0 <__cxa_atexit@plt+0x52820> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5efdc <__cxa_atexit@plt+0x5282c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #104] @ 5efec <__cxa_atexit@plt+0x5283c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr sl, [pc, #72] @ 5eff0 <__cxa_atexit@plt+0x52840> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [pc, #68] @ 5eff4 <__cxa_atexit@plt+0x52844> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #-12]! │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - str r2, [r5] │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - mov r0, r6 │ │ │ │ - str lr, [r0, #16]! │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b 3eb85c <__cxa_atexit@plt+0x3df0ac> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + ldr r2, [pc, #56] @ 5eff8 <__cxa_atexit@plt+0x52848> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r5, r3, #8 │ │ │ │ + stm r5, {r0, r1, r2, r3, lr} │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - adcseq r7, fp, #100, 16 @ 0x640000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5f848 <__cxa_atexit@plt+0x53098> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #32 │ │ │ │ - cmp r2, sl │ │ │ │ - bcc 5f854 <__cxa_atexit@plt+0x530a4> │ │ │ │ - ldr lr, [pc, #112] @ 5f864 <__cxa_atexit@plt+0x530b4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #108] @ 5f868 <__cxa_atexit@plt+0x530b8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #104] @ 5f86c <__cxa_atexit@plt+0x530bc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - mov r1, r6 │ │ │ │ - str lr, [r1, #16]! │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - mov r6, sl │ │ │ │ - b 3eb85c <__cxa_atexit@plt+0x3df0ac> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, sl │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - adcseq r7, fp, #148, 14 @ 0x2500000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5f89c <__cxa_atexit@plt+0x530ec> │ │ │ │ - ldr r2, [pc, #28] @ 5f8ac <__cxa_atexit@plt+0x530fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9} │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb864 <__cxa_atexit@plt+0x3df0b4> │ │ │ │ - ldr r7, [pc, #12] @ 5f8b0 <__cxa_atexit@plt+0x53100> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq r9, sl, #160, 6 @ 0x80000002 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5f908 <__cxa_atexit@plt+0x53158> │ │ │ │ - ldr r2, [pc, #60] @ 5f914 <__cxa_atexit@plt+0x53164> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 5f918 <__cxa_atexit@plt+0x53168> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldmib r5, {r0, r8} │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r7, r6, #11 │ │ │ │ - b 5f6d0 <__cxa_atexit@plt+0x52f20> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffd24 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r7, fp, #204, 30 @ 0x330 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + adcseq r7, fp, #136, 30 @ 0x220 │ │ │ │ + adcseq r7, fp, #80, 30 @ 0x140 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5f968 <__cxa_atexit@plt+0x531b8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #52] @ 5f970 <__cxa_atexit@plt+0x531c0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r2, [pc, #44] @ 5f974 <__cxa_atexit@plt+0x531c4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #32] @ 5f978 <__cxa_atexit@plt+0x531c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi 5f030 <__cxa_atexit@plt+0x52880> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 5f038 <__cxa_atexit@plt+0x52888> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r7, fp, #20, 12 @ 0x1400000 │ │ │ │ - adcseq r7, fp, #184, 10 @ 0x2e000000 │ │ │ │ - adcseq r7, fp, #224, 10 @ 0x38000000 │ │ │ │ + adcseq r7, fp, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 5f9e0 <__cxa_atexit@plt+0x53230> │ │ │ │ + bhi 5f0bc <__cxa_atexit@plt+0x5290c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 5f9ec <__cxa_atexit@plt+0x5323c> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #68] @ 5f9fc <__cxa_atexit@plt+0x5324c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r1, r6, #6 │ │ │ │ - ldr r0, [pc, #60] @ 5fa00 <__cxa_atexit@plt+0x53250> │ │ │ │ + bcc 5f0c8 <__cxa_atexit@plt+0x52918> │ │ │ │ + ldr lr, [pc, #104] @ 5f0d8 <__cxa_atexit@plt+0x52928> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, #88] @ 5f0dc <__cxa_atexit@plt+0x5292c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #76] @ 5f0e0 <__cxa_atexit@plt+0x52930> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #68] @ 5f0e4 <__cxa_atexit@plt+0x52934> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - adcseq r7, fp, #148, 10 @ 0x25000000 │ │ │ │ - adcseq r7, fp, #116, 10 @ 0x1d000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 5fa90 <__cxa_atexit@plt+0x532e0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r3, [pc, #152] @ 5fac0 <__cxa_atexit@plt+0x53310> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmdb r5, {r3, r7} │ │ │ │ - sub r1, r5, #20 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 5fa98 <__cxa_atexit@plt+0x532e8> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 5faa0 <__cxa_atexit@plt+0x532f0> │ │ │ │ - ldr sl, [pc, #120] @ 5fac8 <__cxa_atexit@plt+0x53318> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr lr, [pc, #116] @ 5facc <__cxa_atexit@plt+0x5331c> │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq r7, fp, #180, 28 @ 0xb40 │ │ │ │ + adcseq r7, fp, #224, 28 @ 0xe00 │ │ │ │ + adcseq r7, fp, #112, 28 @ 0x700 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 5f160 <__cxa_atexit@plt+0x529b0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5f16c <__cxa_atexit@plt+0x529bc> │ │ │ │ + ldr lr, [pc, #100] @ 5f17c <__cxa_atexit@plt+0x529cc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #112] @ 5fad0 <__cxa_atexit@plt+0x53320> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 5f180 <__cxa_atexit@plt+0x529d0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - sub r2, r3, #7 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r5, #-16] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - str sl, [r6, #4]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - mov r5, r1 │ │ │ │ + ldr r2, [pc, #64] @ 5f184 <__cxa_atexit@plt+0x529d4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, r6 │ │ │ │ - b 5faa8 <__cxa_atexit@plt+0x532f8> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 5fac4 <__cxa_atexit@plt+0x53314> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r7, fp, #40, 10 @ 0xa000000 │ │ │ │ - addseq r9, sl, #168, 2 @ 0x2a │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - adcseq r7, fp, #56, 10 @ 0xe000000 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + adcseq r7, fp, #44, 28 @ 0x2c0 │ │ │ │ + adcseq r7, fp, #232, 28 @ 0xe80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5fb9c <__cxa_atexit@plt+0x533ec> │ │ │ │ - ldr r3, [pc, #196] @ 5fbbc <__cxa_atexit@plt+0x5340c> │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5f25c <__cxa_atexit@plt+0x52aac> │ │ │ │ + ldr lr, [pc, #212] @ 5f27c <__cxa_atexit@plt+0x52acc> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r2, #-12] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 5fb84 <__cxa_atexit@plt+0x533d4> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 5fb90 <__cxa_atexit@plt+0x533e0> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 5fba8 <__cxa_atexit@plt+0x533f8> │ │ │ │ - ldr lr, [pc, #144] @ 5fbc0 <__cxa_atexit@plt+0x53410> │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 5f24c <__cxa_atexit@plt+0x52a9c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #44 @ 0x2c │ │ │ │ + cmp r2, sl │ │ │ │ + bcc 5f264 <__cxa_atexit@plt+0x52ab4> │ │ │ │ + ldr lr, [pc, #152] @ 5f280 <__cxa_atexit@plt+0x52ad0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #140] @ 5fbc4 <__cxa_atexit@plt+0x53414> │ │ │ │ + ldr r9, [pc, #148] @ 5f284 <__cxa_atexit@plt+0x52ad4> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r1, [pc, #136] @ 5fbc8 <__cxa_atexit@plt+0x53418> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r0, [r8, #6] │ │ │ │ - str r1, [r2, #-12] │ │ │ │ - sub r1, r3, #23 │ │ │ │ - str r1, [r2, #-4] │ │ │ │ - str r9, [r6, #16]! │ │ │ │ - ldr r1, [r2, #-8] │ │ │ │ - str r6, [r2, #-8] │ │ │ │ - str r1, [r6, #8] │ │ │ │ + ldr r3, [pc, #144] @ 5f288 <__cxa_atexit@plt+0x52ad8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #-12]! │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr ip, [r8, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldmib r5, {r3, r7} │ │ │ │ + str r6, [r5, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #24]! │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str ip, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ - str lr, [r6, #-12] │ │ │ │ - str r7, [r6, #-8] │ │ │ │ - str r1, [r6, #-4] │ │ │ │ - mov r6, r3 │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + add lr, r6, #32 │ │ │ │ + stm lr, {r0, r2, r7} │ │ │ │ + mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r1 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff76c <__cxa_atexit@plt+0x3f2fbc> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r2, #-4] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffe54 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - adcseq r7, fp, #88, 8 @ 0x58000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + adcseq r7, fp, #52, 28 @ 0x340 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5fc40 <__cxa_atexit@plt+0x53490> │ │ │ │ + mov r0, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 5fc4c <__cxa_atexit@plt+0x5349c> │ │ │ │ - ldr lr, [pc, #100] @ 5fc5c <__cxa_atexit@plt+0x534ac> │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5f310 <__cxa_atexit@plt+0x52b60> │ │ │ │ + ldr lr, [pc, #108] @ 5f31c <__cxa_atexit@plt+0x52b6c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #96] @ 5fc60 <__cxa_atexit@plt+0x534b0> │ │ │ │ + ldr r8, [pc, #104] @ 5f320 <__cxa_atexit@plt+0x52b70> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r0, [pc, #92] @ 5fc64 <__cxa_atexit@plt+0x534b4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - str r0, [r5] │ │ │ │ - sub r0, r3, #23 │ │ │ │ + ldr r9, [pc, #100] @ 5f324 <__cxa_atexit@plt+0x52b74> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [r5, #8]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r0, #4]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ str r0, [r5, #8] │ │ │ │ - str r8, [r6, #16]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #-12] │ │ │ │ - stmdb r6, {r2, r8} │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffd8c │ │ │ │ - @ instruction: 0xfffffe08 │ │ │ │ - adcseq r7, fp, #144, 6 @ 0x40000002 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + mov r3, r0 │ │ │ │ + str lr, [r3, #24]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str sl, [r0, #8] │ │ │ │ + str r2, [r0, #12] │ │ │ │ + str ip, [r0, #16] │ │ │ │ + str r1, [r0, #20] │ │ │ │ + str r2, [r0, #32] │ │ │ │ + str r1, [r0, #36] @ 0x24 │ │ │ │ + str r9, [r0, #40] @ 0x28 │ │ │ │ + b 3ff76c <__cxa_atexit@plt+0x3f2fbc> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + @ instruction: 0xfffffc9c │ │ │ │ + adcseq r7, fp, #108, 26 @ 0x1b00 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 5fcd8 <__cxa_atexit@plt+0x53528> │ │ │ │ + sub ip, r5, #12 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 5f3b8 <__cxa_atexit@plt+0x52c08> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 5fce0 <__cxa_atexit@plt+0x53530> │ │ │ │ - ldr sl, [pc, #96] @ 5fcfc <__cxa_atexit@plt+0x5354c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr lr, [pc, #92] @ 5fd00 <__cxa_atexit@plt+0x53550> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #88] @ 5fd04 <__cxa_atexit@plt+0x53554> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str sl, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ + bcc 5f3c4 <__cxa_atexit@plt+0x52c14> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + sub lr, r6, #15 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r8, [pc, #96] @ 5f3d4 <__cxa_atexit@plt+0x52c24> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + stmdb r5, {r8, r9, lr} │ │ │ │ + ldr r5, [pc, #88] @ 5f3d8 <__cxa_atexit@plt+0x52c28> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r5, [pc, #68] @ 5f3dc <__cxa_atexit@plt+0x52c2c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r1, r3, fp} │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, r1 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ mov r6, r3 │ │ │ │ - b 5fce8 <__cxa_atexit@plt+0x53538> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 5fcf8 <__cxa_atexit@plt+0x53548> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq r8, sl, #104, 30 @ 0x1a0 │ │ │ │ - @ instruction: 0xfffffc84 │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ - adcseq r7, fp, #236, 4 @ 0xc000000e │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5fd40 <__cxa_atexit@plt+0x53590> │ │ │ │ - ldr r3, [pc, #40] @ 5fd58 <__cxa_atexit@plt+0x535a8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5fd5c <__cxa_atexit@plt+0x535ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - adcseq r7, fp, #28, 4 @ 0xc0000001 │ │ │ │ - addseq r8, sl, #20, 30 @ 0x50 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5fd94 <__cxa_atexit@plt+0x535e4> │ │ │ │ - ldr r5, [pc, #36] @ 5fda4 <__cxa_atexit@plt+0x535f4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #12] @ 5fda8 <__cxa_atexit@plt+0x535f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq r8, sl, #196, 28 @ 0xc40 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 5fddc <__cxa_atexit@plt+0x5362c> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 5fe1c <__cxa_atexit@plt+0x5366c> │ │ │ │ - ldr r7, [pc, #188] @ 5fe8c <__cxa_atexit@plt+0x536dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 5fe74 <__cxa_atexit@plt+0x536c4> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r2, r3, #10 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr lr, [pc, #156] @ 5fe9c <__cxa_atexit@plt+0x536ec> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #152] @ 5fea0 <__cxa_atexit@plt+0x536f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7, lr} │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 5fe7c <__cxa_atexit@plt+0x536cc> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - sub r9, r3, #11 │ │ │ │ - ldr lr, [pc, #76] @ 5fe90 <__cxa_atexit@plt+0x536e0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r0, r3, #23 │ │ │ │ - ldr r8, [pc, #68] @ 5fe94 <__cxa_atexit@plt+0x536e4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [pc, #64] @ 5fe98 <__cxa_atexit@plt+0x536e8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r7, r8} │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - mov r6, #16 │ │ │ │ - b 5fe80 <__cxa_atexit@plt+0x536d0> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r7, fp, #188, 2 @ 0x2f │ │ │ │ - adcseq r7, fp, #220 @ 0xdc │ │ │ │ - adcseq r7, fp, #76, 2 │ │ │ │ - adcseq r7, fp, #184 @ 0xb8 │ │ │ │ - adcseq r7, fp, #32, 2 │ │ │ │ - adcseq r7, fp, #32, 2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + adcseq r7, fp, #184, 24 @ 0xb800 │ │ │ │ + @ instruction: 0xfffffb50 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + addseq r7, sl, #156, 20 @ 0x9c000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5fed8 <__cxa_atexit@plt+0x53728> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 5fee0 <__cxa_atexit@plt+0x53730> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq r7, fp, #136 @ 0x88 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + bhi 5f4bc <__cxa_atexit@plt+0x52d0c> │ │ │ │ + ldr sl, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #24 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc 5f4c8 <__cxa_atexit@plt+0x52d18> │ │ │ │ + str r3, [sp] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #216] @ 5f4f4 <__cxa_atexit@plt+0x52d44> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + ldr ip, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r1, [r7, #24] │ │ │ │ + sub r9, r6, #19 │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + sub r3, r6, #9 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r3, [pc, #172] @ 5f4f8 <__cxa_atexit@plt+0x52d48> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r3, [pc, #164] @ 5f4fc <__cxa_atexit@plt+0x52d4c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + ldr r3, [pc, #152] @ 5f500 <__cxa_atexit@plt+0x52d50> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #12] │ │ │ │ + str r0, [r2, #16] │ │ │ │ + str lr, [r2, #20] │ │ │ │ + str ip, [r2, #24] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + sub r3, r5, #60 @ 0x3c │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5ff8c <__cxa_atexit@plt+0x537dc> │ │ │ │ - ldr lr, [pc, #168] @ 5ffac <__cxa_atexit@plt+0x537fc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #156] @ 5ffb0 <__cxa_atexit@plt+0x53800> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 5ff78 <__cxa_atexit@plt+0x537c8> │ │ │ │ - cmp r2, #1 │ │ │ │ - bne 5ff84 <__cxa_atexit@plt+0x537d4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 5ff98 <__cxa_atexit@plt+0x537e8> │ │ │ │ - ldr r3, [pc, #112] @ 5ffb4 <__cxa_atexit@plt+0x53804> │ │ │ │ + bhi 5f4e0 <__cxa_atexit@plt+0x52d30> │ │ │ │ + add r6, r2, #36 @ 0x24 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc 5f4d8 <__cxa_atexit@plt+0x52d28> │ │ │ │ + ldr r3, [pc, #108] @ 5f508 <__cxa_atexit@plt+0x52d58> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r1, [pc, #92] @ 5ffb8 <__cxa_atexit@plt+0x53808> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r2, #3 │ │ │ │ + ldr r1, [pc, #104] @ 5f50c <__cxa_atexit@plt+0x52d5c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r2, #28]! │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r8, r2 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - adcseq r7, fp, #60 @ 0x3c │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - adcseq r7, fp, #68 @ 0x44 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 6001c <__cxa_atexit@plt+0x5386c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 60024 <__cxa_atexit@plt+0x53874> │ │ │ │ - ldr r2, [pc, #76] @ 60034 <__cxa_atexit@plt+0x53884> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #56] @ 60038 <__cxa_atexit@plt+0x53888> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - adcseq r6, fp, #160, 30 @ 0x280 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 60070 <__cxa_atexit@plt+0x538c0> │ │ │ │ - ldr r3, [pc, #36] @ 60080 <__cxa_atexit@plt+0x538d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #12] @ 60084 <__cxa_atexit@plt+0x538d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq r8, sl, #236, 22 @ 0x3b000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 600a4 <__cxa_atexit@plt+0x538f4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 600f0 <__cxa_atexit@plt+0x53940> │ │ │ │ - ldr r2, [pc, #68] @ 60100 <__cxa_atexit@plt+0x53950> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 60104 <__cxa_atexit@plt+0x53954> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe2c │ │ │ │ - adcseq r6, fp, #204, 28 @ 0xcc0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6013c <__cxa_atexit@plt+0x5398c> │ │ │ │ - ldr r3, [pc, #36] @ 6014c <__cxa_atexit@plt+0x5399c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #12] @ 60150 <__cxa_atexit@plt+0x539a0> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 5f504 <__cxa_atexit@plt+0x52d54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - addseq r8, sl, #32, 22 @ 0x8000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + adcseq r7, fp, #52, 22 @ 0xd000 │ │ │ │ + adcseq r7, fp, #4, 24 @ 0x400 │ │ │ │ + @ instruction: 0xfffff9e8 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + addseq r7, sl, #136, 22 @ 0x22000 │ │ │ │ + muleq r0, r0, r1 │ │ │ │ + andeq r1, r0, r0, ror #19 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r9, ror r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 601f8 <__cxa_atexit@plt+0x53a48> │ │ │ │ - ldr r3, [pc, #172] @ 60220 <__cxa_atexit@plt+0x53a70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 601d4 <__cxa_atexit@plt+0x53a24> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 601e4 <__cxa_atexit@plt+0x53a34> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 60208 <__cxa_atexit@plt+0x53a58> │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r2, [r8, #6] │ │ │ │ - ldr ip, [r5] │ │ │ │ - sub r1, r3, #15 │ │ │ │ - ldr lr, [pc, #124] @ 6022c <__cxa_atexit@plt+0x53a7c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #120] @ 60230 <__cxa_atexit@plt+0x53a80> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5f564 <__cxa_atexit@plt+0x52db4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 5f56c <__cxa_atexit@plt+0x52dbc> │ │ │ │ + ldr r1, [pc, #68] @ 5f588 <__cxa_atexit@plt+0x52dd8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #64] @ 5f58c <__cxa_atexit@plt+0x52ddc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff774 <__cxa_atexit@plt+0x3f2fc4> │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 60228 <__cxa_atexit@plt+0x53a78> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 60224 <__cxa_atexit@plt+0x53a74> │ │ │ │ + b 5f574 <__cxa_atexit@plt+0x52dc4> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 5f584 <__cxa_atexit@plt+0x52dd4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - addseq r8, sl, #108, 20 @ 0x6c000 │ │ │ │ - adcseq r6, fp, #160, 26 @ 0x2800 │ │ │ │ - adcseq r6, fp, #112, 26 @ 0x1c00 │ │ │ │ - adcseq r6, fp, #88, 26 @ 0x1600 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6028c <__cxa_atexit@plt+0x53adc> │ │ │ │ + addseq r7, sl, #8, 18 @ 0x20000 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0xfffff744 │ │ │ │ + addseq r7, sl, #236, 16 @ 0xec0000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 602a0 <__cxa_atexit@plt+0x53af0> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - sub r1, r3, #15 │ │ │ │ - ldr lr, [pc, #68] @ 602b4 <__cxa_atexit@plt+0x53b04> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #64] @ 602b8 <__cxa_atexit@plt+0x53b08> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r2, r7, lr} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ 602b0 <__cxa_atexit@plt+0x53b00> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r6, fp, #248, 24 @ 0xf800 │ │ │ │ - adcseq r6, fp, #176, 24 @ 0xb000 │ │ │ │ - adcseq r6, fp, #152, 24 @ 0x9800 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5f60c <__cxa_atexit@plt+0x52e5c> │ │ │ │ + ldr r2, [pc, #96] @ 5f618 <__cxa_atexit@plt+0x52e68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #92] @ 5f61c <__cxa_atexit@plt+0x52e6c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r1, [pc, #84] @ 5f620 <__cxa_atexit@plt+0x52e70> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + ldmdb r5, {r2, r9} │ │ │ │ + ldmib r5, {r0, sl} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r9, sl} │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + @ instruction: 0xfffff710 │ │ │ │ + adcseq r7, fp, #96, 20 @ 0x60000 │ │ │ │ + addseq r7, sl, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 602f4 <__cxa_atexit@plt+0x53b44> │ │ │ │ - ldr r2, [pc, #36] @ 602fc <__cxa_atexit@plt+0x53b4c> │ │ │ │ + bhi 5f658 <__cxa_atexit@plt+0x52ea8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 5f660 <__cxa_atexit@plt+0x52eb0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 60300 <__cxa_atexit@plt+0x53b50> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r5, #1 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 61b48 <__cxa_atexit@plt+0x55398> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r6, fp, #120, 24 @ 0x7800 │ │ │ │ - adcseq r6, fp, #28, 24 @ 0x1c00 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 60364 <__cxa_atexit@plt+0x53bb4> │ │ │ │ - ldr r3, [pc, #60] @ 6037c <__cxa_atexit@plt+0x53bcc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #56] @ 60380 <__cxa_atexit@plt+0x53bd0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r2, [r7, #12] │ │ │ │ - str r7, [r7, #16] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 60384 <__cxa_atexit@plt+0x53bd4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - @ instruction: 0xffffffc4 │ │ │ │ - addseq r8, sl, #4, 18 @ 0x10000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 603bc <__cxa_atexit@plt+0x53c0c> │ │ │ │ - ldr r3, [pc, #36] @ 603cc <__cxa_atexit@plt+0x53c1c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #12] @ 603d0 <__cxa_atexit@plt+0x53c20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq r8, sl, #176, 16 @ 0xb00000 │ │ │ │ + adcseq r7, fp, #8, 18 @ 0x20000 │ │ │ │ + addseq r7, sl, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 6042c <__cxa_atexit@plt+0x53c7c> │ │ │ │ - ldr r2, [pc, #164] @ 6049c <__cxa_atexit@plt+0x53cec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 60470 <__cxa_atexit@plt+0x53cc0> │ │ │ │ - ldr r7, [pc, #144] @ 604a0 <__cxa_atexit@plt+0x53cf0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 60460 <__cxa_atexit@plt+0x53cb0> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #88] @ 60490 <__cxa_atexit@plt+0x53ce0> │ │ │ │ + bhi 5f698 <__cxa_atexit@plt+0x52ee8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 5f6a0 <__cxa_atexit@plt+0x52ef0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 60480 <__cxa_atexit@plt+0x53cd0> │ │ │ │ - ldr r7, [pc, #72] @ 60494 <__cxa_atexit@plt+0x53ce4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 60460 <__cxa_atexit@plt+0x53cb0> │ │ │ │ - ldr r7, [r8, #27] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 604a4 <__cxa_atexit@plt+0x53cf4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 60498 <__cxa_atexit@plt+0x53ce8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 7e4ec <__cxa_atexit@plt+0x71d3c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r6, fp, #0, 22 │ │ │ │ - @ instruction: 0xfffff028 │ │ │ │ - addseq r8, sl, #12, 2 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xffffee2c │ │ │ │ - addseq r8, sl, #8, 2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 604c4 <__cxa_atexit@plt+0x53d14> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb87c <__cxa_atexit@plt+0x3df0cc> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + adcseq r7, fp, #200, 16 @ 0xc80000 │ │ │ │ + addseq r7, sl, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 604e4 <__cxa_atexit@plt+0x53d34> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - adcseq r6, fp, #96, 20 @ 0x60000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 6052c <__cxa_atexit@plt+0x53d7c> │ │ │ │ - ldr r7, [pc, #52] @ 60540 <__cxa_atexit@plt+0x53d90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 60520 <__cxa_atexit@plt+0x53d70> │ │ │ │ - mov r7, r9 │ │ │ │ - b 60550 <__cxa_atexit@plt+0x53da0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 60544 <__cxa_atexit@plt+0x53d94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5f6d8 <__cxa_atexit@plt+0x52f28> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 5f6e0 <__cxa_atexit@plt+0x52f30> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b 73c38 <__cxa_atexit@plt+0x67488> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r8, sl, #68, 14 @ 0x1100000 │ │ │ │ + adcseq r7, fp, #136, 16 @ 0x880000 │ │ │ │ + addseq r7, sl, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 605a0 <__cxa_atexit@plt+0x53df0> │ │ │ │ - ldr r2, [pc, #164] @ 60610 <__cxa_atexit@plt+0x53e60> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 605e4 <__cxa_atexit@plt+0x53e34> │ │ │ │ - ldr r7, [pc, #144] @ 60614 <__cxa_atexit@plt+0x53e64> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 605d4 <__cxa_atexit@plt+0x53e24> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #88] @ 60604 <__cxa_atexit@plt+0x53e54> │ │ │ │ + bhi 5f718 <__cxa_atexit@plt+0x52f68> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 5f720 <__cxa_atexit@plt+0x52f70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 605f4 <__cxa_atexit@plt+0x53e44> │ │ │ │ - ldr r7, [pc, #72] @ 60608 <__cxa_atexit@plt+0x53e58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 605d4 <__cxa_atexit@plt+0x53e24> │ │ │ │ - ldr r7, [r8, #27] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 60618 <__cxa_atexit@plt+0x53e68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 6060c <__cxa_atexit@plt+0x53e5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 697bc <__cxa_atexit@plt+0x5d00c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r6, fp, #140, 18 @ 0x230000 │ │ │ │ - @ instruction: 0xffffeeb4 │ │ │ │ - addseq r7, sl, #152, 30 @ 0x260 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xffffecb8 │ │ │ │ - addseq r7, sl, #148, 30 @ 0x250 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 60638 <__cxa_atexit@plt+0x53e88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb87c <__cxa_atexit@plt+0x3df0cc> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + adcseq r7, fp, #72, 16 @ 0x480000 │ │ │ │ + addseq r7, sl, #88, 14 @ 0x1600000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 60658 <__cxa_atexit@plt+0x53ea8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - adcseq r6, fp, #236, 16 @ 0xec0000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 606cc <__cxa_atexit@plt+0x53f1c> │ │ │ │ - ldr r3, [pc, #96] @ 606dc <__cxa_atexit@plt+0x53f2c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 606b4 <__cxa_atexit@plt+0x53f04> │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 606c4 <__cxa_atexit@plt+0x53f14> │ │ │ │ - ldr r3, [pc, #68] @ 606e0 <__cxa_atexit@plt+0x53f30> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r9, #2] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb87c <__cxa_atexit@plt+0x3df0cc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb884 <__cxa_atexit@plt+0x3df0d4> │ │ │ │ - ldr r7, [pc, #16] @ 606e4 <__cxa_atexit@plt+0x53f34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5f758 <__cxa_atexit@plt+0x52fa8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 5f760 <__cxa_atexit@plt+0x52fb0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7a880 <__cxa_atexit@plt+0x6e0d0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - addseq r8, sl, #168, 10 @ 0x2a000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 60718 <__cxa_atexit@plt+0x53f68> │ │ │ │ - ldr r3, [pc, #24] @ 60720 <__cxa_atexit@plt+0x53f70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 3eb87c <__cxa_atexit@plt+0x3df0cc> │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb884 <__cxa_atexit@plt+0x3df0d4> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ + adcseq r7, fp, #8, 16 @ 0x80000 │ │ │ │ + addseq r7, sl, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 60740 <__cxa_atexit@plt+0x53f90> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - adcseq r6, fp, #4, 16 @ 0x40000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 607b4 <__cxa_atexit@plt+0x54004> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - addseq r8, sl, #244, 8 @ 0xf4000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 607d8 <__cxa_atexit@plt+0x54028> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - addseq r8, sl, #208, 8 @ 0xd0000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 60828 <__cxa_atexit@plt+0x54078> │ │ │ │ - ldr r3, [pc, #60] @ 60840 <__cxa_atexit@plt+0x54090> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #56] @ 60844 <__cxa_atexit@plt+0x54094> │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5f798 <__cxa_atexit@plt+0x52fe8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 5f7a0 <__cxa_atexit@plt+0x52ff0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r1, r6, #10 │ │ │ │ - stmib r7, {r2, r8} │ │ │ │ - str r3, [r7, #12] │ │ │ │ - str r1, [r7, #16] │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 60848 <__cxa_atexit@plt+0x54098> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - adcseq r6, fp, #200, 18 @ 0x320000 │ │ │ │ - adcseq r6, fp, #28, 14 @ 0x700000 │ │ │ │ - addseq r8, sl, #128, 8 @ 0x80000000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 60884 <__cxa_atexit@plt+0x540d4> │ │ │ │ - ldr r3, [pc, #40] @ 6089c <__cxa_atexit@plt+0x540ec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 608a0 <__cxa_atexit@plt+0x540f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 65bf0 <__cxa_atexit@plt+0x59440> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r6, fp, #92, 18 @ 0x170000 │ │ │ │ - addseq r8, sl, #40, 8 @ 0x28000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 608f0 <__cxa_atexit@plt+0x54140> │ │ │ │ - ldr r3, [pc, #60] @ 60908 <__cxa_atexit@plt+0x54158> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #56] @ 6090c <__cxa_atexit@plt+0x5415c> │ │ │ │ + adcseq r7, fp, #200, 14 @ 0x3200000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5f7dc <__cxa_atexit@plt+0x5302c> │ │ │ │ + ldr r8, [pc, #36] @ 5f7e4 <__cxa_atexit@plt+0x53034> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 5f7e8 <__cxa_atexit@plt+0x53038> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r1, r6, #11 │ │ │ │ - stmib r7, {r2, r8} │ │ │ │ - str r3, [r7, #12] │ │ │ │ - str r1, [r7, #16] │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 60910 <__cxa_atexit@plt+0x54160> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r6, fp, #0, 18 │ │ │ │ - adcseq r6, fp, #200, 12 @ 0xc800000 │ │ │ │ - addseq r8, sl, #192, 6 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 60964 <__cxa_atexit@plt+0x541b4> │ │ │ │ - ldr r3, [pc, #64] @ 6097c <__cxa_atexit@plt+0x541cc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #60] @ 60980 <__cxa_atexit@plt+0x541d0> │ │ │ │ + addseq r7, sl, #140, 10 @ 0x23000000 │ │ │ │ + adcseq r7, fp, #132, 14 @ 0x2100000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5f84c <__cxa_atexit@plt+0x5309c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5f858 <__cxa_atexit@plt+0x530a8> │ │ │ │ + ldr r1, [pc, #76] @ 5f868 <__cxa_atexit@plt+0x530b8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #72] @ 5f86c <__cxa_atexit@plt+0x530bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r1, r6, #15 │ │ │ │ - stmib r7, {r2, sl} │ │ │ │ - str r3, [r7, #12] │ │ │ │ - str r1, [r7, #16] │ │ │ │ - str r9, [r7, #20] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 60984 <__cxa_atexit@plt+0x541d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r6, fp, #152, 16 @ 0x980000 │ │ │ │ - adcseq r6, fp, #132, 16 @ 0x840000 │ │ │ │ - addseq r8, sl, #80, 6 @ 0x40000001 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 609d8 <__cxa_atexit@plt+0x54228> │ │ │ │ - ldr r3, [pc, #64] @ 609f0 <__cxa_atexit@plt+0x54240> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #60] @ 609f4 <__cxa_atexit@plt+0x54244> │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq r7, fp, #44, 14 @ 0xb00000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5f8e0 <__cxa_atexit@plt+0x53130> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5f8ec <__cxa_atexit@plt+0x5313c> │ │ │ │ + ldr r1, [pc, #92] @ 5f8fc <__cxa_atexit@plt+0x5314c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #88] @ 5f900 <__cxa_atexit@plt+0x53150> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r1, r6, #15 │ │ │ │ - stmib r7, {r2, r8} │ │ │ │ - str r3, [r7, #12] │ │ │ │ - str r1, [r7, #16] │ │ │ │ - str sl, [r7, #20] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r5, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr sl, [r7, #24] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r5, [r9, #12] │ │ │ │ + str r2, [r9, #16] │ │ │ │ + str r0, [r9, #20] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 609f8 <__cxa_atexit@plt+0x54248> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r6, fp, #96, 10 @ 0x18000000 │ │ │ │ - adcseq r6, fp, #228, 10 @ 0x39000000 │ │ │ │ - addseq r8, sl, #224, 4 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 60a68 <__cxa_atexit@plt+0x542b8> │ │ │ │ - ldr r3, [pc, #92] @ 60a80 <__cxa_atexit@plt+0x542d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #88] @ 60a84 <__cxa_atexit@plt+0x542d4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [pc, #84] @ 60a88 <__cxa_atexit@plt+0x542d8> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r2, [pc, #80] @ 60a8c <__cxa_atexit@plt+0x542dc> │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + adcseq r7, fp, #168, 12 @ 0xa800000 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5f980 <__cxa_atexit@plt+0x531d0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5f988 <__cxa_atexit@plt+0x531d8> │ │ │ │ + ldr r2, [pc, #100] @ 5f99c <__cxa_atexit@plt+0x531ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r1, r6, #18 │ │ │ │ - str r1, [r7, #36] @ 0x24 │ │ │ │ - sub r1, r6, #31 │ │ │ │ - add r3, r3, #2 │ │ │ │ - stmib r7, {r2, r8, r9, ip} │ │ │ │ - add r2, r7, #20 │ │ │ │ - stm r2, {r1, sl, lr} │ │ │ │ - str r3, [r7, #32] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 60a90 <__cxa_atexit@plt+0x542e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - addseq r8, sl, #108, 4 @ 0xc0000006 │ │ │ │ - adcseq r6, fp, #228, 8 @ 0xe4000000 │ │ │ │ - adcseq r6, fp, #24, 10 @ 0x6000000 │ │ │ │ - adcseq r6, fp, #128, 14 @ 0x2000000 │ │ │ │ - addseq r8, sl, #84, 4 @ 0x40000005 │ │ │ │ - andeq r0, r2, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 60abc <__cxa_atexit@plt+0x5430c> │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 60ad0 <__cxa_atexit@plt+0x54320> │ │ │ │ - ldr r7, [pc, #8] @ 60acc <__cxa_atexit@plt+0x5431c> │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr lr, [r7, #24] │ │ │ │ + ldr r8, [r7, #28] │ │ │ │ + ldr sl, [r7, #32] │ │ │ │ + ldr r7, [pc, #64] @ 5f9a0 <__cxa_atexit@plt+0x531f0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - addseq r8, sl, #4, 4 @ 0x40000000 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r3, [pc, #92] @ 60b38 <__cxa_atexit@plt+0x54388> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 60b14 <__cxa_atexit@plt+0x54364> │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - subs r2, r2, #1 │ │ │ │ - beq 60b28 <__cxa_atexit@plt+0x54378> │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 60b30 <__cxa_atexit@plt+0x54380> │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - b 60adc <__cxa_atexit@plt+0x5432c> │ │ │ │ - ldr r7, [pc, #32] @ 60b3c <__cxa_atexit@plt+0x5438c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r3, [r9, #16] │ │ │ │ + str r0, [r9, #20] │ │ │ │ + str lr, [r9, #24] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + b 5f990 <__cxa_atexit@plt+0x531e0> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - adcseq r6, fp, #228, 6 @ 0x90000003 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b 60ad0 <__cxa_atexit@plt+0x54320> │ │ │ │ + adcseq r7, fp, #24, 12 @ 0x1800000 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 60bc8 <__cxa_atexit@plt+0x54418> │ │ │ │ - ldr r2, [pc, #116] @ 60be8 <__cxa_atexit@plt+0x54438> │ │ │ │ + bhi 5f9dc <__cxa_atexit@plt+0x5322c> │ │ │ │ + ldr r2, [pc, #36] @ 5f9e4 <__cxa_atexit@plt+0x53234> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #108] @ 60bec <__cxa_atexit@plt+0x5443c> │ │ │ │ + ldr r1, [pc, #32] @ 5f9e8 <__cxa_atexit@plt+0x53238> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 60bb8 <__cxa_atexit@plt+0x54408> │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 60bd0 <__cxa_atexit@plt+0x54420> │ │ │ │ - str r9, [r3] │ │ │ │ - mov r5, #1 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 60ad0 <__cxa_atexit@plt+0x54320> │ │ │ │ - ldr r0, [r9] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 60bf0 <__cxa_atexit@plt+0x54440> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, #1 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - adcseq r6, fp, #208, 6 @ 0x40000003 │ │ │ │ - addseq r8, sl, #240 @ 0xf0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 60c20 <__cxa_atexit@plt+0x54470> │ │ │ │ - mov r3, #1 │ │ │ │ - stmda r5, {r3, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 60ad0 <__cxa_atexit@plt+0x54320> │ │ │ │ - ldr r7, [pc, #16] @ 60c38 <__cxa_atexit@plt+0x54488> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, #1 │ │ │ │ - bx r0 │ │ │ │ - addseq r8, sl, #160 @ 0xa0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 60cc0 <__cxa_atexit@plt+0x54510> │ │ │ │ - ldr r3, [pc, #92] @ 60cd8 <__cxa_atexit@plt+0x54528> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #88] @ 60cdc <__cxa_atexit@plt+0x5452c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #84] @ 60ce0 <__cxa_atexit@plt+0x54530> │ │ │ │ + addseq r7, sl, #136, 6 @ 0x20000002 │ │ │ │ + adcseq r7, fp, #136, 10 @ 0x22000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5fa4c <__cxa_atexit@plt+0x5329c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5fa58 <__cxa_atexit@plt+0x532a8> │ │ │ │ + ldr r1, [pc, #76] @ 5fa68 <__cxa_atexit@plt+0x532b8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - sub r3, r6, #15 │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r2, [pc, #64] @ 60ce4 <__cxa_atexit@plt+0x54534> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r2, [r7, #12] │ │ │ │ - add r2, r7, #16 │ │ │ │ - stm r2, {r1, r7, lr} │ │ │ │ - str r3, [r7, #28] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 60ce8 <__cxa_atexit@plt+0x54538> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #32 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - addseq r8, sl, #4 │ │ │ │ - adcseq r6, fp, #108, 4 @ 0xc0000006 │ │ │ │ - addseq r8, sl, #4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 60d3c <__cxa_atexit@plt+0x5458c> │ │ │ │ - ldr r3, [pc, #64] @ 60d54 <__cxa_atexit@plt+0x545a4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #60] @ 60d58 <__cxa_atexit@plt+0x545a8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r1, r6, #14 │ │ │ │ - stmib r7, {r2, r9} │ │ │ │ - str r3, [r7, #12] │ │ │ │ - str r1, [r7, #16] │ │ │ │ - str r8, [r7, #20] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 60d5c <__cxa_atexit@plt+0x545ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - adcseq r6, fp, #252, 2 @ 0x3f │ │ │ │ - adcseq r6, fp, #12, 4 @ 0xc0000000 │ │ │ │ - addseq r7, sl, #140, 30 @ 0x230 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 60db0 <__cxa_atexit@plt+0x54600> │ │ │ │ - ldr r3, [pc, #64] @ 60dc8 <__cxa_atexit@plt+0x54618> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #60] @ 60dcc <__cxa_atexit@plt+0x5461c> │ │ │ │ + ldr r2, [pc, #72] @ 5fa6c <__cxa_atexit@plt+0x532bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r1, r6, #15 │ │ │ │ - stmib r7, {r2, r8} │ │ │ │ - str r3, [r7, #12] │ │ │ │ - str r1, [r7, #16] │ │ │ │ - str r9, [r7, #20] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 60dd0 <__cxa_atexit@plt+0x54620> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r6, fp, #136, 2 @ 0x22 │ │ │ │ - adcseq r6, fp, #12, 4 @ 0xc0000000 │ │ │ │ - addseq r7, sl, #28, 30 @ 0x70 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq r7, fp, #44, 10 @ 0xb000000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 60e18 <__cxa_atexit@plt+0x54668> │ │ │ │ - ldr r2, [pc, #52] @ 60e2c <__cxa_atexit@plt+0x5467c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - ldr r7, [r3] │ │ │ │ - stmda r3, {r2, sl} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 60e10 <__cxa_atexit@plt+0x54660> │ │ │ │ - b 60e3c <__cxa_atexit@plt+0x5468c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 5fae0 <__cxa_atexit@plt+0x53330> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5fae8 <__cxa_atexit@plt+0x53338> │ │ │ │ + ldr lr, [pc, #88] @ 5fafc <__cxa_atexit@plt+0x5334c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ 5fb00 <__cxa_atexit@plt+0x53350> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + add sl, r7, #20 │ │ │ │ + ldm sl, {r2, r8, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r3, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + b 5faf0 <__cxa_atexit@plt+0x53340> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 60e30 <__cxa_atexit@plt+0x54680> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + adcseq r7, fp, #164, 8 @ 0xa4000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5fb3c <__cxa_atexit@plt+0x5338c> │ │ │ │ + ldr r2, [pc, #36] @ 5fb44 <__cxa_atexit@plt+0x53394> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 5fb48 <__cxa_atexit@plt+0x53398> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r7, sl, #184, 28 @ 0xb80 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 60e88 <__cxa_atexit@plt+0x546d8> │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 60f00 <__cxa_atexit@plt+0x54750> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - sub r1, r3, #14 │ │ │ │ - ldr lr, [pc, #184] @ 60f28 <__cxa_atexit@plt+0x54778> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #180] @ 60f2c <__cxa_atexit@plt+0x5477c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r7, lr} │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - b 60ef4 <__cxa_atexit@plt+0x54744> │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 60f08 <__cxa_atexit@plt+0x54758> │ │ │ │ - ldr sl, [pc, #124] @ 60f18 <__cxa_atexit@plt+0x54768> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r9, [pc, #120] @ 60f1c <__cxa_atexit@plt+0x5476c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr lr, [pc, #116] @ 60f20 <__cxa_atexit@plt+0x54770> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [pc, #112] @ 60f24 <__cxa_atexit@plt+0x54774> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - sub r1, r3, #15 │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - sub r1, r3, #25 │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - sub r0, r3, #35 @ 0x23 │ │ │ │ - str sl, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - mov r6, #20 │ │ │ │ - b 60f0c <__cxa_atexit@plt+0x5475c> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r6, fp, #44, 6 @ 0xb0000000 │ │ │ │ - adcseq r6, fp, #28, 6 @ 0x70000000 │ │ │ │ - adcseq r6, fp, #100 @ 0x64 │ │ │ │ - adcseq r6, fp, #232 @ 0xe8 │ │ │ │ - adcseq r6, fp, #160 @ 0xa0 │ │ │ │ - adcseq r6, fp, #176 @ 0xb0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + addseq r7, sl, #36, 4 @ 0x40000002 │ │ │ │ + adcseq r7, fp, #40, 8 @ 0x28000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 60fb8 <__cxa_atexit@plt+0x54808> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #128] @ 60fe8 <__cxa_atexit@plt+0x54838> │ │ │ │ + bhi 5fbac <__cxa_atexit@plt+0x533fc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5fbb8 <__cxa_atexit@plt+0x53408> │ │ │ │ + ldr r1, [pc, #76] @ 5fbc8 <__cxa_atexit@plt+0x53418> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #72] @ 5fbcc <__cxa_atexit@plt+0x5341c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - sub r1, r5, #20 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 60fc0 <__cxa_atexit@plt+0x54810> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 60fc8 <__cxa_atexit@plt+0x54818> │ │ │ │ - ldr r3, [pc, #96] @ 60ff0 <__cxa_atexit@plt+0x54840> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #92] @ 60ff4 <__cxa_atexit@plt+0x54844> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r3, r8, sl} │ │ │ │ - sub r6, r2, #7 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - str r6, [r5, #-12] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r2, r6 │ │ │ │ - b 60fd0 <__cxa_atexit@plt+0x54820> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 60fec <__cxa_atexit@plt+0x5483c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - adcseq r5, fp, #232, 30 @ 0x3a0 │ │ │ │ - addseq r7, sl, #8, 26 @ 0x200 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - adcseq r6, fp, #0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 610bc <__cxa_atexit@plt+0x5490c> │ │ │ │ - ldr r3, [pc, #196] @ 610dc <__cxa_atexit@plt+0x5492c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 610a8 <__cxa_atexit@plt+0x548f8> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 610b8 <__cxa_atexit@plt+0x54908> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 610c4 <__cxa_atexit@plt+0x54914> │ │ │ │ - ldr lr, [pc, #140] @ 610e0 <__cxa_atexit@plt+0x54930> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #136] @ 610e4 <__cxa_atexit@plt+0x54934> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #-8]! │ │ │ │ - ldr sl, [r8, #2] │ │ │ │ - ldr r0, [r8, #6] │ │ │ │ - sub r1, r3, #6 │ │ │ │ - str r9, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr r1, [pc, #104] @ 610e8 <__cxa_atexit@plt+0x54938> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ - adcseq r5, fp, #220, 28 @ 0xdc0 │ │ │ │ - adcseq r6, fp, #88, 2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 61168 <__cxa_atexit@plt+0x549b8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 61174 <__cxa_atexit@plt+0x549c4> │ │ │ │ - ldr lr, [pc, #104] @ 61184 <__cxa_atexit@plt+0x549d4> │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq r7, fp, #204, 6 @ 0x30000003 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5fc40 <__cxa_atexit@plt+0x53490> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5fc48 <__cxa_atexit@plt+0x53498> │ │ │ │ + ldr lr, [pc, #88] @ 5fc5c <__cxa_atexit@plt+0x534ac> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #100] @ 61188 <__cxa_atexit@plt+0x549d8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - sub r1, r2, #6 │ │ │ │ - str r9, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr r1, [pc, #68] @ 6118c <__cxa_atexit@plt+0x549dc> │ │ │ │ + ldr r1, [pc, #84] @ 5fc60 <__cxa_atexit@plt+0x534b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - add r5, r5, #12 │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + add sl, r7, #20 │ │ │ │ + ldm sl, {r2, r8, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r3, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ mov r7, r3 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe2c │ │ │ │ - adcseq r5, fp, #20, 28 @ 0x140 │ │ │ │ - adcseq r6, fp, #144 @ 0x90 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 611e8 <__cxa_atexit@plt+0x54a38> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 611f0 <__cxa_atexit@plt+0x54a40> │ │ │ │ - ldr r1, [pc, #72] @ 6120c <__cxa_atexit@plt+0x54a5c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #68] @ 61210 <__cxa_atexit@plt+0x54a60> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, r8, sl} │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + b 5fc50 <__cxa_atexit@plt+0x534a0> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r6, r2 │ │ │ │ - b 611f8 <__cxa_atexit@plt+0x54a48> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 61208 <__cxa_atexit@plt+0x54a58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq r7, sl, #224, 20 @ 0xe0000 │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - adcseq r5, fp, #204, 26 @ 0x3300 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + adcseq r7, fp, #68, 6 @ 0x10000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 61278 <__cxa_atexit@plt+0x54ac8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 61280 <__cxa_atexit@plt+0x54ad0> │ │ │ │ - ldr r1, [pc, #72] @ 6129c <__cxa_atexit@plt+0x54aec> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #68] @ 612a0 <__cxa_atexit@plt+0x54af0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, r8, sl} │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ + bhi 5fc9c <__cxa_atexit@plt+0x534ec> │ │ │ │ + ldr r2, [pc, #36] @ 5fca4 <__cxa_atexit@plt+0x534f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 5fca8 <__cxa_atexit@plt+0x534f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r6, r2 │ │ │ │ - b 61288 <__cxa_atexit@plt+0x54ad8> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 61298 <__cxa_atexit@plt+0x54ae8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r7, sl, #80, 20 @ 0x50000 │ │ │ │ - @ instruction: 0xfffffdac │ │ │ │ - adcseq r5, fp, #60, 26 @ 0xf00 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + addseq r7, sl, #192 @ 0xc0 │ │ │ │ + adcseq r7, fp, #200, 4 @ 0x8000000c │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 612d0 <__cxa_atexit@plt+0x54b20> │ │ │ │ - ldr r5, [pc, #28] @ 612e0 <__cxa_atexit@plt+0x54b30> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 16c60c4 <__cxa_atexit@plt+0x16b9914> │ │ │ │ - ldr r7, [pc, #12] @ 612e4 <__cxa_atexit@plt+0x54b34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq r7, sl, #12, 20 @ 0xc000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + bhi 5fd0c <__cxa_atexit@plt+0x5355c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6131c <__cxa_atexit@plt+0x54b6c> │ │ │ │ - ldr r2, [pc, #28] @ 61328 <__cxa_atexit@plt+0x54b78> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + bcc 5fd18 <__cxa_atexit@plt+0x53568> │ │ │ │ + ldr r1, [pc, #76] @ 5fd28 <__cxa_atexit@plt+0x53578> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #72] @ 5fd2c <__cxa_atexit@plt+0x5357c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq r7, fp, #108, 4 @ 0xc0000006 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5fda0 <__cxa_atexit@plt+0x535f0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5fda8 <__cxa_atexit@plt+0x535f8> │ │ │ │ + ldr lr, [pc, #88] @ 5fdbc <__cxa_atexit@plt+0x5360c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ 5fdc0 <__cxa_atexit@plt+0x53610> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + add sl, r7, #20 │ │ │ │ + ldm sl, {r2, r8, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r3, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + b 5fdb0 <__cxa_atexit@plt+0x53600> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + adcseq r7, fp, #228, 2 @ 0x39 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 613a0 <__cxa_atexit@plt+0x54bf0> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #128] @ 613d0 <__cxa_atexit@plt+0x54c20> │ │ │ │ + bhi 5fdfc <__cxa_atexit@plt+0x5364c> │ │ │ │ + ldr r8, [pc, #36] @ 5fe04 <__cxa_atexit@plt+0x53654> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 5fe08 <__cxa_atexit@plt+0x53658> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r1, r5, #20 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 613a8 <__cxa_atexit@plt+0x54bf8> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 613b0 <__cxa_atexit@plt+0x54c00> │ │ │ │ - ldr r3, [pc, #96] @ 613d8 <__cxa_atexit@plt+0x54c28> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #92] @ 613dc <__cxa_atexit@plt+0x54c2c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r3, r8, r9} │ │ │ │ - sub r6, r2, #7 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r6, [r5, #-12] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r2, r6 │ │ │ │ - b 613b8 <__cxa_atexit@plt+0x54c08> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 613d4 <__cxa_atexit@plt+0x54c24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r5, fp, #0, 24 │ │ │ │ - addseq r7, sl, #40, 18 @ 0xa0000 │ │ │ │ - andeq r0, r0, r8, lsl #5 │ │ │ │ - adcseq r5, fp, #24, 24 @ 0x1800 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + addseq r6, sl, #92, 30 @ 0x170 │ │ │ │ + adcseq r7, fp, #100, 2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 61414 <__cxa_atexit@plt+0x54c64> │ │ │ │ + bhi 5fe6c <__cxa_atexit@plt+0x536bc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5fe78 <__cxa_atexit@plt+0x536c8> │ │ │ │ + ldr r1, [pc, #76] @ 5fe88 <__cxa_atexit@plt+0x536d8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #72] @ 5fe8c <__cxa_atexit@plt+0x536dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 6141c <__cxa_atexit@plt+0x54c6c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r5, fp, #76, 22 @ 0x13000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq r7, fp, #12, 2 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 61504 <__cxa_atexit@plt+0x54d54> │ │ │ │ - ldr lr, [pc, #228] @ 61524 <__cxa_atexit@plt+0x54d74> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r2, #8 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - ldr r8, [pc, #216] @ 61528 <__cxa_atexit@plt+0x54d78> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r0, r1, r8} │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 614e4 <__cxa_atexit@plt+0x54d34> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 614f0 <__cxa_atexit@plt+0x54d40> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #48 @ 0x30 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 61510 <__cxa_atexit@plt+0x54d60> │ │ │ │ - ldr r3, [pc, #168] @ 61530 <__cxa_atexit@plt+0x54d80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #164] @ 61534 <__cxa_atexit@plt+0x54d84> │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5ff00 <__cxa_atexit@plt+0x53750> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5ff08 <__cxa_atexit@plt+0x53758> │ │ │ │ + ldr lr, [pc, #88] @ 5ff1c <__cxa_atexit@plt+0x5376c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #-8]! │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r8, [pc, #144] @ 61538 <__cxa_atexit@plt+0x54d88> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - mov r1, r6 │ │ │ │ - str lr, [r1, #20]! │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str r8, [r6, #36] @ 0x24 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #84] @ 5ff20 <__cxa_atexit@plt+0x53770> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + add sl, r7, #20 │ │ │ │ + ldm sl, {r2, r8, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r3, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + b 5ff10 <__cxa_atexit@plt+0x53760> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 6152c <__cxa_atexit@plt+0x54d7c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + adcseq r7, fp, #132 @ 0x84 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5ff9c <__cxa_atexit@plt+0x537ec> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5ffa4 <__cxa_atexit@plt+0x537f4> │ │ │ │ + ldr lr, [pc, #96] @ 5ffb8 <__cxa_atexit@plt+0x53808> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #92] @ 5ffbc <__cxa_atexit@plt+0x5380c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + add ip, r7, #20 │ │ │ │ + ldm ip, {r0, r2, ip} │ │ │ │ + ldr sl, [r7, #32] │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r3, [r9, #16] │ │ │ │ + add lr, r9, #20 │ │ │ │ + stm lr, {r0, r2, ip} │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + b 5ffac <__cxa_atexit@plt+0x537fc> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + adcseq r6, fp, #240, 30 @ 0x3c0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 60054 <__cxa_atexit@plt+0x538a4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6005c <__cxa_atexit@plt+0x538ac> │ │ │ │ + ldr r2, [pc, #124] @ 60070 <__cxa_atexit@plt+0x538c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr lr, [r7, #24] │ │ │ │ + ldr ip, [r7, #28] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #32] │ │ │ │ + ldr r8, [r7, #36] @ 0x24 │ │ │ │ + ldr sl, [r7, #40] @ 0x28 │ │ │ │ + ldr r7, [pc, #76] @ 60074 <__cxa_atexit@plt+0x538c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r3, [r9, #16] │ │ │ │ + str r0, [r9, #20] │ │ │ │ + str lr, [r9, #24] │ │ │ │ + str ip, [r9, #28] │ │ │ │ + str fp, [r9, #32] │ │ │ │ + mov r7, r3 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + b 60064 <__cxa_atexit@plt+0x538b4> │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + adcseq r6, fp, #92, 30 @ 0x170 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 600b0 <__cxa_atexit@plt+0x53900> │ │ │ │ + ldr r8, [pc, #36] @ 600b8 <__cxa_atexit@plt+0x53908> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 600bc <__cxa_atexit@plt+0x5390c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - adcseq r5, fp, #0, 22 │ │ │ │ - adcseq r5, fp, #228, 24 @ 0xe400 │ │ │ │ - @ instruction: 0xfffffea8 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - adcseq r5, fp, #48, 26 @ 0xc00 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 615c4 <__cxa_atexit@plt+0x54e14> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #48 @ 0x30 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 615d8 <__cxa_atexit@plt+0x54e28> │ │ │ │ - ldr r2, [pc, #132] @ 615ec <__cxa_atexit@plt+0x54e3c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #128] @ 615f0 <__cxa_atexit@plt+0x54e40> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r8, [pc, #108] @ 615f4 <__cxa_atexit@plt+0x54e44> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - mov r1, r6 │ │ │ │ - str lr, [r1, #20]! │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str r8, [r6, #36] @ 0x24 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ 615e8 <__cxa_atexit@plt+0x54e38> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r5, fp, #16, 24 @ 0x1000 │ │ │ │ - @ instruction: 0xfffffdc8 │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - adcseq r5, fp, #80, 24 @ 0x5000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 61660 <__cxa_atexit@plt+0x54eb0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 6166c <__cxa_atexit@plt+0x54ebc> │ │ │ │ - ldr lr, [pc, #80] @ 6167c <__cxa_atexit@plt+0x54ecc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r9, [pc, #68] @ 61680 <__cxa_atexit@plt+0x54ed0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + addseq r6, sl, #164, 24 @ 0xa400 │ │ │ │ + adcseq r6, fp, #176, 28 @ 0xb00 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 60120 <__cxa_atexit@plt+0x53970> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6012c <__cxa_atexit@plt+0x5397c> │ │ │ │ + ldr r1, [pc, #76] @ 6013c <__cxa_atexit@plt+0x5398c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #72] @ 60140 <__cxa_atexit@plt+0x53990> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - adcseq r5, fp, #252, 16 @ 0xfc0000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq r6, fp, #88, 28 @ 0x580 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 616dc <__cxa_atexit@plt+0x54f2c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 616e4 <__cxa_atexit@plt+0x54f34> │ │ │ │ - ldr r1, [pc, #72] @ 61700 <__cxa_atexit@plt+0x54f50> │ │ │ │ + bhi 601b4 <__cxa_atexit@plt+0x53a04> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 601c0 <__cxa_atexit@plt+0x53a10> │ │ │ │ + ldr r1, [pc, #92] @ 601d0 <__cxa_atexit@plt+0x53a20> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #68] @ 61704 <__cxa_atexit@plt+0x54f54> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, r8, r9} │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ + ldr r2, [pc, #88] @ 601d4 <__cxa_atexit@plt+0x53a24> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r5, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr sl, [r7, #24] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r5, [r9, #12] │ │ │ │ + str r2, [r9, #16] │ │ │ │ + str r0, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r6, r2 │ │ │ │ - b 616ec <__cxa_atexit@plt+0x54f3c> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 616fc <__cxa_atexit@plt+0x54f4c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r7, sl, #244, 10 @ 0x3d000000 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - adcseq r5, fp, #216, 16 @ 0xd80000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 61794 <__cxa_atexit@plt+0x54fe4> │ │ │ │ - ldr r2, [pc, #128] @ 617c4 <__cxa_atexit@plt+0x55014> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r9} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 617b4 <__cxa_atexit@plt+0x55004> │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 617ac <__cxa_atexit@plt+0x54ffc> │ │ │ │ - ldr r1, [pc, #100] @ 617d0 <__cxa_atexit@plt+0x55020> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #96] @ 617d4 <__cxa_atexit@plt+0x55024> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - sub r3, r6, #7 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - ldr r7, [pc, #48] @ 617cc <__cxa_atexit@plt+0x5501c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 617c8 <__cxa_atexit@plt+0x55018> │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + adcseq r6, fp, #212, 26 @ 0x3500 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 60254 <__cxa_atexit@plt+0x53aa4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6025c <__cxa_atexit@plt+0x53aac> │ │ │ │ + ldr r2, [pc, #100] @ 60270 <__cxa_atexit@plt+0x53ac0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr lr, [r7, #24] │ │ │ │ + ldr r8, [r7, #28] │ │ │ │ + ldr sl, [r7, #32] │ │ │ │ + ldr r7, [pc, #64] @ 60274 <__cxa_atexit@plt+0x53ac4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r3, [r9, #16] │ │ │ │ + str r0, [r9, #20] │ │ │ │ + str lr, [r9, #24] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + b 60264 <__cxa_atexit@plt+0x53ab4> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - addseq r7, sl, #44, 10 @ 0xb000000 │ │ │ │ - addseq r7, sl, #80, 10 @ 0x14000000 │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - adcseq r5, fp, #36, 16 @ 0x240000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + adcseq r6, fp, #68, 26 @ 0x1100 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 6185c <__cxa_atexit@plt+0x550ac> │ │ │ │ - ldr r2, [pc, #128] @ 6188c <__cxa_atexit@plt+0x550dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r9} │ │ │ │ - sub r9, r6, #3 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6187c <__cxa_atexit@plt+0x550cc> │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 61874 <__cxa_atexit@plt+0x550c4> │ │ │ │ - ldr r1, [pc, #100] @ 61898 <__cxa_atexit@plt+0x550e8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #96] @ 6189c <__cxa_atexit@plt+0x550ec> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - sub r3, r6, #7 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - ldr r7, [pc, #48] @ 61894 <__cxa_atexit@plt+0x550e4> │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6030c <__cxa_atexit@plt+0x53b5c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 60314 <__cxa_atexit@plt+0x53b64> │ │ │ │ + ldr r2, [pc, #124] @ 60328 <__cxa_atexit@plt+0x53b78> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr lr, [r7, #24] │ │ │ │ + ldr ip, [r7, #28] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #32] │ │ │ │ + ldr r8, [r7, #36] @ 0x24 │ │ │ │ + ldr sl, [r7, #40] @ 0x28 │ │ │ │ + ldr r7, [pc, #76] @ 6032c <__cxa_atexit@plt+0x53b7c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r3, [r9, #16] │ │ │ │ + str r0, [r9, #20] │ │ │ │ + str lr, [r9, #24] │ │ │ │ + str ip, [r9, #28] │ │ │ │ + str fp, [r9, #32] │ │ │ │ + mov r7, r3 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + b 6031c <__cxa_atexit@plt+0x53b6c> │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 61890 <__cxa_atexit@plt+0x550e0> │ │ │ │ + adcseq r6, fp, #164, 24 @ 0xa400 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + andeq r0, r0, sl │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 603dc <__cxa_atexit@plt+0x53c2c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 603e4 <__cxa_atexit@plt+0x53c34> │ │ │ │ + ldr r2, [pc, #148] @ 603f8 <__cxa_atexit@plt+0x53c48> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + str r6, [sp] │ │ │ │ + mov r6, r4 │ │ │ │ + ldr r4, [r7, #28] │ │ │ │ + ldr ip, [r7, #32] │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr fp, [r7, #36] @ 0x24 │ │ │ │ + ldr lr, [r7, #40] @ 0x28 │ │ │ │ + ldr sl, [r7, #44] @ 0x2c │ │ │ │ + ldr r7, [pc, #88] @ 603fc <__cxa_atexit@plt+0x53c4c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r9, #4]! │ │ │ │ + str lr, [r9, #40] @ 0x28 │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r3, [r9, #16] │ │ │ │ + str r1, [r9, #20] │ │ │ │ + add lr, r9, #24 │ │ │ │ + stm lr, {r0, r4, ip} │ │ │ │ + str fp, [r9, #36] @ 0x24 │ │ │ │ + mov r4, r6 │ │ │ │ + ldr r6, [sp] │ │ │ │ + mov r7, r3 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + b 603ec <__cxa_atexit@plt+0x53c3c> │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - addseq r7, sl, #100, 8 @ 0x64000000 │ │ │ │ - addseq r7, sl, #136, 8 @ 0x88000000 │ │ │ │ - @ instruction: 0xfffffdcc │ │ │ │ - adcseq r5, fp, #92, 14 @ 0x1700000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + adcseq r6, fp, #236, 22 @ 0x3b000 │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 61904 <__cxa_atexit@plt+0x55154> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 6190c <__cxa_atexit@plt+0x5515c> │ │ │ │ - ldr r1, [pc, #72] @ 61928 <__cxa_atexit@plt+0x55178> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #68] @ 6192c <__cxa_atexit@plt+0x5517c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, r8, r9} │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ + bhi 60438 <__cxa_atexit@plt+0x53c88> │ │ │ │ + ldr r8, [pc, #36] @ 60440 <__cxa_atexit@plt+0x53c90> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 60444 <__cxa_atexit@plt+0x53c94> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r6, r2 │ │ │ │ - b 61914 <__cxa_atexit@plt+0x55164> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 61924 <__cxa_atexit@plt+0x55174> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - addseq r7, sl, #204, 6 @ 0x30000003 │ │ │ │ - @ instruction: 0xfffffd20 │ │ │ │ - adcseq r5, fp, #176, 12 @ 0xb000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 61990 <__cxa_atexit@plt+0x551e0> │ │ │ │ - ldr r3, [pc, #80] @ 619a8 <__cxa_atexit@plt+0x551f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #76] @ 619ac <__cxa_atexit@plt+0x551fc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #72] @ 619b0 <__cxa_atexit@plt+0x55200> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r1, r6, #22 │ │ │ │ - sub r2, r6, #14 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str lr, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - str r1, [r7, #28] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 619b4 <__cxa_atexit@plt+0x55204> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - adcseq r5, fp, #120, 16 @ 0x780000 │ │ │ │ - addseq r7, sl, #88, 6 @ 0x60000001 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r3, r5, #12 │ │ │ │ + addseq r6, sl, #24, 18 @ 0x60000 │ │ │ │ + adcseq r6, fp, #40, 22 @ 0xa000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 61a1c <__cxa_atexit@plt+0x5526c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 61a24 <__cxa_atexit@plt+0x55274> │ │ │ │ - ldr r1, [pc, #72] @ 61a40 <__cxa_atexit@plt+0x55290> │ │ │ │ + bhi 604a8 <__cxa_atexit@plt+0x53cf8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 604b4 <__cxa_atexit@plt+0x53d04> │ │ │ │ + ldr r1, [pc, #76] @ 604c4 <__cxa_atexit@plt+0x53d14> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #68] @ 61a44 <__cxa_atexit@plt+0x55294> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, r8, r9} │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ + ldr r2, [pc, #72] @ 604c8 <__cxa_atexit@plt+0x53d18> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r6, r2 │ │ │ │ - b 61a2c <__cxa_atexit@plt+0x5527c> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 61a3c <__cxa_atexit@plt+0x5528c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r7, sl, #180, 4 @ 0x4000000b │ │ │ │ - @ instruction: 0xfffffc08 │ │ │ │ - adcseq r5, fp, #152, 10 @ 0x26000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 61a74 <__cxa_atexit@plt+0x552c4> │ │ │ │ - ldr r5, [pc, #28] @ 61a84 <__cxa_atexit@plt+0x552d4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq r6, fp, #208, 20 @ 0xd0000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6053c <__cxa_atexit@plt+0x53d8c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 60544 <__cxa_atexit@plt+0x53d94> │ │ │ │ + ldr lr, [pc, #88] @ 60558 <__cxa_atexit@plt+0x53da8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ 6055c <__cxa_atexit@plt+0x53dac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + add sl, r7, #20 │ │ │ │ + ldm sl, {r2, r8, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r3, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + b 6054c <__cxa_atexit@plt+0x53d9c> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 16c60c4 <__cxa_atexit@plt+0x16b9914> │ │ │ │ - ldr r7, [pc, #12] @ 61a88 <__cxa_atexit@plt+0x552d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq r7, sl, #120, 4 @ 0x80000007 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + adcseq r6, fp, #72, 20 @ 0x48000 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 605e4 <__cxa_atexit@plt+0x53e34> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r9, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 61ac0 <__cxa_atexit@plt+0x55310> │ │ │ │ - ldr r2, [pc, #28] @ 61acc <__cxa_atexit@plt+0x5531c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + bcc 605ec <__cxa_atexit@plt+0x53e3c> │ │ │ │ + ldr r2, [pc, #108] @ 60600 <__cxa_atexit@plt+0x53e50> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr lr, [r7, #24] │ │ │ │ + ldr ip, [r7, #28] │ │ │ │ + ldr r8, [r7, #32] │ │ │ │ + ldr sl, [r7, #36] @ 0x24 │ │ │ │ + ldr r7, [pc, #68] @ 60604 <__cxa_atexit@plt+0x53e54> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r3, [r9, #16] │ │ │ │ + str r0, [r9, #20] │ │ │ │ + str lr, [r9, #24] │ │ │ │ + str ip, [r9, #28] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + b 605f4 <__cxa_atexit@plt+0x53e44> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ + adcseq r6, fp, #188, 18 @ 0x2f0000 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov sl, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 61b48 <__cxa_atexit@plt+0x55398> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 61b50 <__cxa_atexit@plt+0x553a0> │ │ │ │ - ldr r1, [pc, #72] @ 61b6c <__cxa_atexit@plt+0x553bc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #68] @ 61b70 <__cxa_atexit@plt+0x553c0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r1, r8, r9} │ │ │ │ - sub r3, r6, #7 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r6, r3 │ │ │ │ - b 61b58 <__cxa_atexit@plt+0x553a8> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 61b68 <__cxa_atexit@plt+0x553b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - addseq r7, sl, #136, 2 @ 0x22 │ │ │ │ - @ instruction: 0xfffffadc │ │ │ │ - adcseq r5, fp, #108, 8 @ 0x6c000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 61ba0 <__cxa_atexit@plt+0x553f0> │ │ │ │ - ldr r2, [pc, #28] @ 61bb0 <__cxa_atexit@plt+0x55400> │ │ │ │ + bhi 60640 <__cxa_atexit@plt+0x53e90> │ │ │ │ + ldr r2, [pc, #36] @ 60648 <__cxa_atexit@plt+0x53e98> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ + ldr r1, [pc, #32] @ 6064c <__cxa_atexit@plt+0x53e9c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 16c60c4 <__cxa_atexit@plt+0x16b9914> │ │ │ │ - ldr r7, [pc, #12] @ 61bb4 <__cxa_atexit@plt+0x55404> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq r7, sl, #80, 2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + addseq r6, sl, #12, 14 @ 0x300000 │ │ │ │ + adcseq r6, fp, #36, 18 @ 0x90000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 606b0 <__cxa_atexit@plt+0x53f00> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 61c0c <__cxa_atexit@plt+0x5545c> │ │ │ │ - ldr r8, [pc, #60] @ 61c18 <__cxa_atexit@plt+0x55468> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #56] @ 61c1c <__cxa_atexit@plt+0x5546c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r1, r6, #15 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + bcc 606bc <__cxa_atexit@plt+0x53f0c> │ │ │ │ + ldr r1, [pc, #76] @ 606cc <__cxa_atexit@plt+0x53f1c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #72] @ 606d0 <__cxa_atexit@plt+0x53f20> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq r6, fp, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 61c54 <__cxa_atexit@plt+0x554a4> │ │ │ │ - ldr r2, [pc, #28] @ 61c64 <__cxa_atexit@plt+0x554b4> │ │ │ │ + bhi 6070c <__cxa_atexit@plt+0x53f5c> │ │ │ │ + ldr r2, [pc, #36] @ 60714 <__cxa_atexit@plt+0x53f64> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ + ldr r1, [pc, #32] @ 60718 <__cxa_atexit@plt+0x53f68> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 16c60c4 <__cxa_atexit@plt+0x16b9914> │ │ │ │ - ldr r7, [pc, #12] @ 61c68 <__cxa_atexit@plt+0x554b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - addseq r7, sl, #156 @ 0x9c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 61cb4 <__cxa_atexit@plt+0x55504> │ │ │ │ - ldr r2, [pc, #68] @ 61cd0 <__cxa_atexit@plt+0x55520> │ │ │ │ + addseq r6, sl, #60, 12 @ 0x3c00000 │ │ │ │ + adcseq r6, fp, #88, 16 @ 0x580000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6077c <__cxa_atexit@plt+0x53fcc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 60788 <__cxa_atexit@plt+0x53fd8> │ │ │ │ + ldr r1, [pc, #76] @ 60798 <__cxa_atexit@plt+0x53fe8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #72] @ 6079c <__cxa_atexit@plt+0x53fec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - sub r3, r3, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 61cc0 <__cxa_atexit@plt+0x55510> │ │ │ │ - ldr r5, [pc, #48] @ 61cd8 <__cxa_atexit@plt+0x55528> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 16c60c4 <__cxa_atexit@plt+0x16b9914> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 61cd4 <__cxa_atexit@plt+0x55524> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - adcseq r5, fp, #196, 4 @ 0x4000000c │ │ │ │ - addseq r7, sl, #44 @ 0x2c │ │ │ │ - @ instruction: 0xfffffde8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 61d3c <__cxa_atexit@plt+0x5558c> │ │ │ │ - ldr r3, [pc, #80] @ 61d54 <__cxa_atexit@plt+0x555a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 61d58 <__cxa_atexit@plt+0x555a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #12]! │ │ │ │ - sub r3, r6, #27 │ │ │ │ - ldr r1, [pc, #60] @ 61d5c <__cxa_atexit@plt+0x555ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r7, {r2, r8} │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r1, [r7, #12] │ │ │ │ - str r7, [r7, #16] │ │ │ │ - str r3, [r7, #20] │ │ │ │ - sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 61d60 <__cxa_atexit@plt+0x555b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #32 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - adcseq r5, fp, #192, 8 @ 0xc0000000 │ │ │ │ - addseq r6, sl, #184, 30 @ 0x2e0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 61d84 <__cxa_atexit@plt+0x555d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - addseq r6, sl, #148, 30 @ 0x250 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 61e04 <__cxa_atexit@plt+0x55654> │ │ │ │ - ldr lr, [pc, #104] @ 61e10 <__cxa_atexit@plt+0x55660> │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq r6, fp, #252, 14 @ 0x3f00000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 60810 <__cxa_atexit@plt+0x54060> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 60818 <__cxa_atexit@plt+0x54068> │ │ │ │ + ldr lr, [pc, #88] @ 6082c <__cxa_atexit@plt+0x5407c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #92] @ 61e14 <__cxa_atexit@plt+0x55664> │ │ │ │ + ldr r1, [pc, #84] @ 60830 <__cxa_atexit@plt+0x54080> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 61df0 <__cxa_atexit@plt+0x55640> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 61dfc <__cxa_atexit@plt+0x5564c> │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + add sl, r7, #20 │ │ │ │ + ldm sl, {r2, r8, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r3, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ mov r7, r3 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + b 60820 <__cxa_atexit@plt+0x54070> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - adcseq r5, fp, #152, 2 @ 0x26 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + adcseq r6, fp, #116, 14 @ 0x1d00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 61e48 <__cxa_atexit@plt+0x55698> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 61ef8 <__cxa_atexit@plt+0x55748> │ │ │ │ - ldr lr, [pc, #168] @ 61f18 <__cxa_atexit@plt+0x55768> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #156] @ 61f1c <__cxa_atexit@plt+0x5576c> │ │ │ │ + bhi 6086c <__cxa_atexit@plt+0x540bc> │ │ │ │ + ldr r2, [pc, #36] @ 60874 <__cxa_atexit@plt+0x540c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 60878 <__cxa_atexit@plt+0x540c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 61ea0 <__cxa_atexit@plt+0x556f0> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 61eac <__cxa_atexit@plt+0x556fc> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + addseq r6, sl, #216, 8 @ 0xd8000000 │ │ │ │ + adcseq r6, fp, #248, 12 @ 0xf800000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 608b4 <__cxa_atexit@plt+0x54104> │ │ │ │ + ldr r2, [pc, #36] @ 608bc <__cxa_atexit@plt+0x5410c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 608c0 <__cxa_atexit@plt+0x54110> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 61f04 <__cxa_atexit@plt+0x55754> │ │ │ │ - ldr r3, [pc, #92] @ 61f20 <__cxa_atexit@plt+0x55770> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #76] @ 61f24 <__cxa_atexit@plt+0x55774> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ + addseq r6, sl, #140, 8 @ 0x8c000000 │ │ │ │ + adcseq r6, fp, #176, 12 @ 0xb000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 60924 <__cxa_atexit@plt+0x54174> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 60930 <__cxa_atexit@plt+0x54180> │ │ │ │ + ldr r1, [pc, #76] @ 60940 <__cxa_atexit@plt+0x54190> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #72] @ 60944 <__cxa_atexit@plt+0x54194> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq r6, fp, #84, 12 @ 0x5400000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, sl │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #52 @ 0x34 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 609e0 <__cxa_atexit@plt+0x54230> │ │ │ │ + ldr lr, [pc, #128] @ 609ec <__cxa_atexit@plt+0x5423c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r9, [r3, #-4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + ldr r1, [r7, #13] │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + ldr r8, [r7, #37] @ 0x25 │ │ │ │ + str lr, [r3, #-52] @ 0xffffffcc │ │ │ │ + ldr lr, [r7, #33] @ 0x21 │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + ldr r2, [r7, #17] │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + ldr r0, [r7, #25] │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r7, #29] │ │ │ │ + ldr r7, [r7, #21] │ │ │ │ + str r1, [r3, #-24] @ 0xffffffe8 │ │ │ │ + sub r1, r3, #36 @ 0x24 │ │ │ │ + stm r1, {r0, r2, r7} │ │ │ │ + str lr, [r3, #-40] @ 0xffffffd8 │ │ │ │ + str r8, [r3, #-44] @ 0xffffffd4 │ │ │ │ + str r9, [r3, #-48] @ 0xffffffd0 │ │ │ │ + tst sl, #3 │ │ │ │ + beq 609d4 <__cxa_atexit@plt+0x54224> │ │ │ │ + mov r7, sl │ │ │ │ + b 609f8 <__cxa_atexit@plt+0x54248> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - adcseq r5, fp, #208 @ 0xd0 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - adcseq r5, fp, #196 @ 0xc4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, ip │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 61f44 <__cxa_atexit@plt+0x55794> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + mov r3, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr lr, [r5, #32] │ │ │ │ + ldr r7, [r5, #44] @ 0x2c │ │ │ │ + ldr r2, [r5, #48] @ 0x30 │ │ │ │ + and r0, r3, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + beq 60aa0 <__cxa_atexit@plt+0x542f0> │ │ │ │ + str r1, [sp, #8] │ │ │ │ + ldr r8, [r5, #40] @ 0x28 │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 60aec <__cxa_atexit@plt+0x5433c> │ │ │ │ + bic r0, r3, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r1, [r0, #-2] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + sub r6, r1, #3 │ │ │ │ + cmp r6, #7 │ │ │ │ + bhi 60d48 <__cxa_atexit@plt+0x54598> │ │ │ │ + str r8, [sp] │ │ │ │ + mov sl, r2 │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr ip, [r5, #20] │ │ │ │ + add r1, pc, #4 │ │ │ │ + ldr r6, [r1, r6, lsl #2] │ │ │ │ + add pc, r1, r6 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r4, lsl #4 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, ror #4 │ │ │ │ + @ instruction: 0x000002b4 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ + add r6, r9, #32 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 60d8c <__cxa_atexit@plt+0x545dc> │ │ │ │ + ldr lr, [pc, #824] @ 60dd4 <__cxa_atexit@plt+0x54624> │ │ │ │ + add lr, pc, lr │ │ │ │ + b 60cdc <__cxa_atexit@plt+0x5452c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #32 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 60d90 <__cxa_atexit@plt+0x545e0> │ │ │ │ + ldr ip, [pc, #788] @ 60dcc <__cxa_atexit@plt+0x5461c> │ │ │ │ + add ip, pc, ip │ │ │ │ + add sl, r3, #2 │ │ │ │ + ldm sl, {r0, r8, sl} │ │ │ │ + ldr r3, [r5, #28] │ │ │ │ + str ip, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r7, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + str r3, [r9, #24] │ │ │ │ + str r8, [r9, #28] │ │ │ │ + add r5, r5, #52 @ 0x34 │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #36 @ 0x24 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 60d7c <__cxa_atexit@plt+0x545cc> │ │ │ │ + ldr r0, [pc, #748] @ 60df0 <__cxa_atexit@plt+0x54640> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add lr, r3, #3 │ │ │ │ + ldm lr, {r1, ip, lr} │ │ │ │ + ldr sl, [r3, #15] │ │ │ │ + ldr r3, [r5, #36] @ 0x24 │ │ │ │ + str r0, [r9, #4]! │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r7, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + str ip, [r9, #24] │ │ │ │ + str r3, [r9, #28] │ │ │ │ + str lr, [r9, #32] │ │ │ │ + add r5, r5, #52 @ 0x34 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 60d84 <__cxa_atexit@plt+0x545d4> │ │ │ │ + ldr r1, [pc, #652] @ 60de0 <__cxa_atexit@plt+0x54630> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #1] │ │ │ │ + ldr r3, [r3, #5] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + ldr r2, [sp, #8] │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add lr, r9, #12 │ │ │ │ + stm lr, {r0, r7, sl} │ │ │ │ + b 60d08 <__cxa_atexit@plt+0x54558> │ │ │ │ + add r6, r9, #48 @ 0x30 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 60da0 <__cxa_atexit@plt+0x545f0> │ │ │ │ + ldr r1, [pc, #596] @ 60ddc <__cxa_atexit@plt+0x5462c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + ldr fp, [r3, #5] │ │ │ │ + ldr r8, [r3, #9] │ │ │ │ + ldr lr, [r3, #13] │ │ │ │ + ldr r0, [r3, #17] │ │ │ │ + ldr r3, [r3, #21] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + str lr, [r9, #40] @ 0x28 │ │ │ │ + str r0, [r9, #44] @ 0x2c │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ + add lr, r9, #8 │ │ │ │ + stm lr, {r0, r2, r7, sl, fp, ip} │ │ │ │ + str r8, [r9, #32] │ │ │ │ + str r1, [r9, #36] @ 0x24 │ │ │ │ + b 60d08 <__cxa_atexit@plt+0x54558> │ │ │ │ + add r6, r9, #40 @ 0x28 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 60da8 <__cxa_atexit@plt+0x545f8> │ │ │ │ + ldr lr, [pc, #536] @ 60df4 <__cxa_atexit@plt+0x54644> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r3, #1] │ │ │ │ + ldr r0, [r3, #5] │ │ │ │ + ldr ip, [r3, #9] │ │ │ │ + ldr fp, [r3, #13] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + ldr r2, [sp, #8] │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add lr, r9, #12 │ │ │ │ + stm lr, {r1, r7, sl} │ │ │ │ + str r8, [r9, #24] │ │ │ │ + str r0, [r9, #28] │ │ │ │ + ldr r2, [sp] │ │ │ │ + str r2, [r9, #32] │ │ │ │ + str ip, [r9, #36] @ 0x24 │ │ │ │ + add r5, r5, #52 @ 0x34 │ │ │ │ + mov r8, r3 │ │ │ │ + mov sl, fp │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 60d84 <__cxa_atexit@plt+0x545d4> │ │ │ │ + ldr r0, [pc, #428] @ 60dec <__cxa_atexit@plt+0x5463c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [r3, #1] │ │ │ │ + ldr r2, [r3, #5] │ │ │ │ + str r0, [r9, #4]! │ │ │ │ + str ip, [r9, #8] │ │ │ │ + add r0, r9, #12 │ │ │ │ + stm r0, {r1, r7, sl} │ │ │ │ + add r5, r5, #52 @ 0x34 │ │ │ │ + mov r8, lr │ │ │ │ + mov sl, r2 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + add r6, r9, #44 @ 0x2c │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 60db0 <__cxa_atexit@plt+0x54600> │ │ │ │ + ldr fp, [pc, #344] @ 60dd8 <__cxa_atexit@plt+0x54628> │ │ │ │ + add fp, pc, fp │ │ │ │ + ldr r1, [r3, #1] │ │ │ │ + ldr ip, [r3, #5] │ │ │ │ + ldr r2, [r3, #9] │ │ │ │ + ldr r0, [r3, #13] │ │ │ │ + ldr r3, [r3, #17] │ │ │ │ + str fp, [r9, #4]! │ │ │ │ + str r0, [r9, #40] @ 0x28 │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ + add fp, r9, #8 │ │ │ │ + stm fp, {r0, r1, r7, sl} │ │ │ │ + ldr r0, [sp] │ │ │ │ + str r0, [r9, #24] │ │ │ │ + str ip, [r9, #28] │ │ │ │ + str r2, [r9, #32] │ │ │ │ + str r8, [r9, #36] @ 0x24 │ │ │ │ + add r5, r5, #52 @ 0x34 │ │ │ │ + mov r8, lr │ │ │ │ + b 60d10 <__cxa_atexit@plt+0x54560> │ │ │ │ + add r6, r9, #32 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 60d8c <__cxa_atexit@plt+0x545dc> │ │ │ │ + ldr lr, [pc, #264] @ 60de4 <__cxa_atexit@plt+0x54634> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r3, #1] │ │ │ │ + ldr r0, [r3, #5] │ │ │ │ + ldr r3, [r3, #9] │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + ldr r2, [sp, #8] │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r7, [r9, #16] │ │ │ │ + str sl, [r9, #20] │ │ │ │ + str r8, [r9, #24] │ │ │ │ + str r0, [r9, #28] │ │ │ │ + add r5, r5, #52 @ 0x34 │ │ │ │ + ldr r8, [sp] │ │ │ │ + mov sl, r3 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 60db8 <__cxa_atexit@plt+0x54608> │ │ │ │ + ldr r2, [pc, #184] @ 60de8 <__cxa_atexit@plt+0x54638> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str sl, [r9, #8] │ │ │ │ + add r5, r5, #52 @ 0x34 │ │ │ │ + ldr r8, [sp, #8] │ │ │ │ + b 60d10 <__cxa_atexit@plt+0x54560> │ │ │ │ + add r6, r9, #32 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 60d90 <__cxa_atexit@plt+0x545e0> │ │ │ │ + ldr ip, [pc, #116] @ 60dd0 <__cxa_atexit@plt+0x54620> │ │ │ │ + add ip, pc, ip │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldm sl, {r1, r8, sl} │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + str ip, [r9, #4]! │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 60ad0 <__cxa_atexit@plt+0x54320> │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + b 60d94 <__cxa_atexit@plt+0x545e4> │ │ │ │ + mov r7, #24 │ │ │ │ + b 60dbc <__cxa_atexit@plt+0x5460c> │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + mov r7, #48 @ 0x30 │ │ │ │ + b 60dbc <__cxa_atexit@plt+0x5460c> │ │ │ │ + mov r7, #40 @ 0x28 │ │ │ │ + b 60dbc <__cxa_atexit@plt+0x5460c> │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + b 60dbc <__cxa_atexit@plt+0x5460c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffefbc │ │ │ │ + @ instruction: 0xffffee78 │ │ │ │ + @ instruction: 0xfffff298 │ │ │ │ + @ instruction: 0xfffff344 │ │ │ │ + @ instruction: 0xfffff7ac │ │ │ │ + @ instruction: 0xfffffb00 │ │ │ │ + @ instruction: 0xfffffac8 │ │ │ │ + @ instruction: 0xfffffb08 │ │ │ │ + @ instruction: 0xfffffc88 │ │ │ │ + @ instruction: 0xffffee04 │ │ │ │ + @ instruction: 0xfffff988 │ │ │ │ + addseq r6, sl, #128 @ 0x80 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 60e50 <__cxa_atexit@plt+0x546a0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 60e58 <__cxa_atexit@plt+0x546a8> │ │ │ │ + ldr r2, [pc, #68] @ 60e74 <__cxa_atexit@plt+0x546c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ 60e78 <__cxa_atexit@plt+0x546c8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + mov r6, r3 │ │ │ │ + b 60e60 <__cxa_atexit@plt+0x546b0> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 60e70 <__cxa_atexit@plt+0x546c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + addseq r6, sl, #8, 4 @ 0x80000000 │ │ │ │ + @ instruction: 0xffffe7fc │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + addseq r6, sl, #0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 61f90 <__cxa_atexit@plt+0x557e0> │ │ │ │ - ldr r2, [pc, #68] @ 61fa0 <__cxa_atexit@plt+0x557f0> │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 60ef8 <__cxa_atexit@plt+0x54748> │ │ │ │ + ldr r2, [pc, #96] @ 60f04 <__cxa_atexit@plt+0x54754> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #92] @ 60f08 <__cxa_atexit@plt+0x54758> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [pc, #88] @ 60f0c <__cxa_atexit@plt+0x5475c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #84] @ 60f10 <__cxa_atexit@plt+0x54760> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + str r1, [r8, #24]! │ │ │ │ + mov r0, r3 │ │ │ │ + str r9, [r0, #12]! │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + str lr, [r5, #-16]! │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffe7c8 │ │ │ │ + @ instruction: 0xffffe840 │ │ │ │ + @ instruction: 0xffffe7f8 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + addseq r5, sl, #104, 30 @ 0x1a0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 60f5c <__cxa_atexit@plt+0x547ac> │ │ │ │ + ldr r3, [pc, #44] @ 60f68 <__cxa_atexit@plt+0x547b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 60f6c <__cxa_atexit@plt+0x547bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffe7f0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + addseq r5, sl, #12, 30 @ 0x30 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 60f94 <__cxa_atexit@plt+0x547e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + addseq r5, sl, #228, 28 @ 0xe40 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 60fbc <__cxa_atexit@plt+0x5480c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 5bb9c <__cxa_atexit@plt+0x4f3ec> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + addseq r5, sl, #188, 28 @ 0xbc0 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 61048 <__cxa_atexit@plt+0x54898> │ │ │ │ + ldr r8, [pc, #108] @ 61054 <__cxa_atexit@plt+0x548a4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #104] @ 61058 <__cxa_atexit@plt+0x548a8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + add sl, r5, #8 │ │ │ │ + ldm sl, {r1, r2, r9, sl} │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + ldr r0, [r5, #32] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str ip, [r3, #32] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + str r9, [r3, #40] @ 0x28 │ │ │ │ + str sl, [r3, #44] @ 0x2c │ │ │ │ + str r8, [r3, #48] @ 0x30 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + sub r7, r6, #37 @ 0x25 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffe784 │ │ │ │ + @ instruction: 0xfffff960 │ │ │ │ + addseq r5, sl, #28, 28 @ 0x1c0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov lr, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 610d4 <__cxa_atexit@plt+0x54924> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 610e4 <__cxa_atexit@plt+0x54934> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 610ec <__cxa_atexit@plt+0x5493c> │ │ │ │ + ldr r0, [pc, #104] @ 61114 <__cxa_atexit@plt+0x54964> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #100] @ 61118 <__cxa_atexit@plt+0x54968> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 61fa4 <__cxa_atexit@plt+0x557f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #3 │ │ │ │ + sub r2, r5, #24 │ │ │ │ + stm r2, {r0, r6, r8, r9, lr} │ │ │ │ + str r9, [r6, #8] │ │ │ │ + mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff774 <__cxa_atexit@plt+0x3f2fc4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, lr │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - adcseq r5, fp, #44 @ 0x2c │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 61fdc <__cxa_atexit@plt+0x5582c> │ │ │ │ - ldr r7, [pc, #36] @ 61fec <__cxa_atexit@plt+0x5583c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #12] @ 61ff0 <__cxa_atexit@plt+0x55840> │ │ │ │ + mov r3, r6 │ │ │ │ + b 610f4 <__cxa_atexit@plt+0x54944> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 61110 <__cxa_atexit@plt+0x54960> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov sl, lr │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq r6, sl, #56, 26 @ 0xe00 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 6204c <__cxa_atexit@plt+0x5589c> │ │ │ │ - ldr r2, [pc, #120] @ 62088 <__cxa_atexit@plt+0x558d8> │ │ │ │ + addseq r5, sl, #172, 30 @ 0x2b0 │ │ │ │ + strdeq r2, [r0], -ip │ │ │ │ + andeq r1, r0, r4, lsr r8 │ │ │ │ + addseq r5, sl, #92, 26 @ 0x1700 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov lr, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 61194 <__cxa_atexit@plt+0x549e4> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 611a4 <__cxa_atexit@plt+0x549f4> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 611ac <__cxa_atexit@plt+0x549fc> │ │ │ │ + ldr r0, [pc, #104] @ 611d4 <__cxa_atexit@plt+0x54a24> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #100] @ 611d8 <__cxa_atexit@plt+0x54a28> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 62058 <__cxa_atexit@plt+0x558a8> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 62064 <__cxa_atexit@plt+0x558b4> │ │ │ │ - ldr r7, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #12]! │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r5, #24 │ │ │ │ + stm r2, {r0, r6, r8, r9, lr} │ │ │ │ + str r9, [r6, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff774 <__cxa_atexit@plt+0x3f2fc4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, lr │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + mov r3, r6 │ │ │ │ + b 611b4 <__cxa_atexit@plt+0x54a04> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 611d0 <__cxa_atexit@plt+0x54a20> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov sl, lr │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + addseq r5, sl, #200, 24 @ 0xc800 │ │ │ │ + @ instruction: 0xffffe42c │ │ │ │ + @ instruction: 0xffffdb1c │ │ │ │ + addseq r5, sl, #156, 24 @ 0x9c00 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov ip, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr lr, [r7, #2] │ │ │ │ + sub r0, r5, #12 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 61294 <__cxa_atexit@plt+0x54ae4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6129c <__cxa_atexit@plt+0x54aec> │ │ │ │ + str r0, [sp] │ │ │ │ + ldr r0, [pc, #184] @ 612dc <__cxa_atexit@plt+0x54b2c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #180] @ 612e0 <__cxa_atexit@plt+0x54b30> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sub sl, r6, #5 │ │ │ │ + mov r3, r8 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + ldr r0, [pc, #148] @ 612e4 <__cxa_atexit@plt+0x54b34> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r2, r3, #12 │ │ │ │ + stm r2, {r0, r9, ip} │ │ │ │ + sub r0, r5, #48 @ 0x30 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 612c4 <__cxa_atexit@plt+0x54b14> │ │ │ │ + add r6, r8, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 612bc <__cxa_atexit@plt+0x54b0c> │ │ │ │ + ldr r0, [pc, #120] @ 612f0 <__cxa_atexit@plt+0x54b40> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #116] @ 612f4 <__cxa_atexit@plt+0x54b44> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r0, [r8, #28]! │ │ │ │ + str lr, [r8, #8] │ │ │ │ + str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ + str lr, [r5, #4] │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + mov r6, r8 │ │ │ │ + b 612a4 <__cxa_atexit@plt+0x54af4> │ │ │ │ + mov r0, #24 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 612ec <__cxa_atexit@plt+0x54b3c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, lr │ │ │ │ + mov sl, ip │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #32] @ 6208c <__cxa_atexit@plt+0x558dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 620b4 <__cxa_atexit@plt+0x55904> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 612e8 <__cxa_atexit@plt+0x54b38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ + mov r8, lr │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #28] @ 620d8 <__cxa_atexit@plt+0x55928> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r4, lsl #22 │ │ │ │ + adcseq r5, fp, #0, 28 │ │ │ │ + @ instruction: 0x00000cb4 │ │ │ │ + addseq r5, sl, #164, 26 @ 0x2900 │ │ │ │ + addseq r5, sl, #212, 26 @ 0x3500 │ │ │ │ + @ instruction: 0xffffe3b4 │ │ │ │ + @ instruction: 0xfffffc04 │ │ │ │ + addseq r5, sl, #128, 22 @ 0x20000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 6213c <__cxa_atexit@plt+0x5598c> │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r0, r5, #4 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 613c4 <__cxa_atexit@plt+0x54c14> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r6, r5, #20 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 613d4 <__cxa_atexit@plt+0x54c24> │ │ │ │ + str r6, [sp] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 62144 <__cxa_atexit@plt+0x55994> │ │ │ │ - ldr r2, [pc, #76] @ 62154 <__cxa_atexit@plt+0x559a4> │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 613e4 <__cxa_atexit@plt+0x54c34> │ │ │ │ + ldr r0, [pc, #220] @ 61428 <__cxa_atexit@plt+0x54c78> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #216] @ 6142c <__cxa_atexit@plt+0x54c7c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [pc, #212] @ 61430 <__cxa_atexit@plt+0x54c80> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + stmib r3, {r0, r9} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r0, r6, #5 │ │ │ │ + add r1, lr, #1 │ │ │ │ + str ip, [r5, #-20] @ 0xffffffec │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r0, r1, sl} │ │ │ │ + ldr r1, [pc, #180] @ 61434 <__cxa_atexit@plt+0x54c84> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + sub r1, r5, #56 @ 0x38 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 61414 <__cxa_atexit@plt+0x54c64> │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6140c <__cxa_atexit@plt+0x54c5c> │ │ │ │ + ldr r2, [pc, #156] @ 61440 <__cxa_atexit@plt+0x54c90> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 62158 <__cxa_atexit@plt+0x559a8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #1 │ │ │ │ + ldr r1, [pc, #152] @ 61444 <__cxa_atexit@plt+0x54c94> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ + mov r8, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r2, r1 │ │ │ │ + mov sl, r9 │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffd4c │ │ │ │ - adcseq r5, fp, #176 @ 0xb0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 62190 <__cxa_atexit@plt+0x559e0> │ │ │ │ - ldr r7, [pc, #36] @ 621a0 <__cxa_atexit@plt+0x559f0> │ │ │ │ + b 613f4 <__cxa_atexit@plt+0x54c44> │ │ │ │ + mov r2, r1 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 6143c <__cxa_atexit@plt+0x54c8c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #12] @ 621a4 <__cxa_atexit@plt+0x559f4> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r9, r2 │ │ │ │ + bx r1 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 61438 <__cxa_atexit@plt+0x54c88> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq r6, sl, #136, 22 @ 0x22000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 62200 <__cxa_atexit@plt+0x55a50> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 62200 <__cxa_atexit@plt+0x55a50> │ │ │ │ - ldr r2, [pc, #92] @ 62228 <__cxa_atexit@plt+0x55a78> │ │ │ │ + andeq r2, r0, r0, lsl #6 │ │ │ │ + addseq r4, sl, #56, 16 @ 0x380000 │ │ │ │ + adcseq r5, fp, #244, 24 @ 0xf400 │ │ │ │ + andeq r2, r0, r0, lsl #11 │ │ │ │ + addseq r5, sl, #84, 24 @ 0x5400 │ │ │ │ + addseq r5, sl, #180, 24 @ 0xb400 │ │ │ │ + @ instruction: 0xffffe288 │ │ │ │ + @ instruction: 0xfffffad8 │ │ │ │ + addseq r5, sl, #48, 20 @ 0x30000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov lr, r6 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6151c <__cxa_atexit@plt+0x54d6c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, lr, #8 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 61524 <__cxa_atexit@plt+0x54d74> │ │ │ │ + str r0, [sp, #8] │ │ │ │ + stm sp, {r2, r7} │ │ │ │ + ldr r2, [pc, #196] @ 61558 <__cxa_atexit@plt+0x54da8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 62208 <__cxa_atexit@plt+0x55a58> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 62214 <__cxa_atexit@plt+0x55a64> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r0, [pc, #192] @ 6155c <__cxa_atexit@plt+0x54dac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + add r2, r2, #2 │ │ │ │ + mov r3, lr │ │ │ │ + ldr ip, [pc, #176] @ 61560 <__cxa_atexit@plt+0x54db0> │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [r3, #4]! │ │ │ │ + ldr r1, [pc, #168] @ 61564 <__cxa_atexit@plt+0x54db4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + sub r0, r5, #56 @ 0x38 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 61544 <__cxa_atexit@plt+0x54d94> │ │ │ │ + add r6, lr, #20 │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 6153c <__cxa_atexit@plt+0x54d8c> │ │ │ │ + ldr r3, [pc, #120] @ 61570 <__cxa_atexit@plt+0x54dc0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #116] @ 61574 <__cxa_atexit@plt+0x54dc4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [lr, #12]! │ │ │ │ + str r8, [lr, #8] │ │ │ │ + str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + mov r6, lr │ │ │ │ + b 6152c <__cxa_atexit@plt+0x54d7c> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #56] @ 6156c <__cxa_atexit@plt+0x54dbc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldmib r5, {r7, r8} │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #12]! │ │ │ │ - ldr r7, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 61568 <__cxa_atexit@plt+0x54db8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 62250 <__cxa_atexit@plt+0x55aa0> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ + addseq r4, sl, #48, 14 @ 0xc00000 │ │ │ │ + adcseq r5, fp, #100, 20 @ 0x64000 │ │ │ │ + andeq r0, r0, ip, asr #24 │ │ │ │ + adcseq r5, fp, #208, 22 @ 0x34000 │ │ │ │ + addseq r5, sl, #36, 22 @ 0x9000 │ │ │ │ + addseq r5, sl, #84, 22 @ 0x15000 │ │ │ │ + @ instruction: 0xffffe134 │ │ │ │ + @ instruction: 0xfffff984 │ │ │ │ + addseq r5, sl, #0, 18 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r1, r9 │ │ │ │ + mov lr, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r0, r5, #4 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 61648 <__cxa_atexit@plt+0x54e98> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + sub r6, r5, #16 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 6165c <__cxa_atexit@plt+0x54eac> │ │ │ │ + str r6, [sp] │ │ │ │ + ldr ip, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp ip, r6 │ │ │ │ + bcc 61664 <__cxa_atexit@plt+0x54eb4> │ │ │ │ + ldr r0, [pc, #212] @ 616a4 <__cxa_atexit@plt+0x54ef4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r9, [pc, #208] @ 616a8 <__cxa_atexit@plt+0x54ef8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + ldr r2, [r5] │ │ │ │ + str r1, [r5] │ │ │ │ + add r0, r0, #2 │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + mov r0, r3 │ │ │ │ + ldr r1, [pc, #180] @ 616ac <__cxa_atexit@plt+0x54efc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r0, #4]! │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + stmib r0, {sl, lr} │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + sub r0, r5, #52 @ 0x34 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 61690 <__cxa_atexit@plt+0x54ee0> │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp ip, r6 │ │ │ │ + bcc 61688 <__cxa_atexit@plt+0x54ed8> │ │ │ │ + ldr r2, [pc, #144] @ 616b8 <__cxa_atexit@plt+0x54f08> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #140] @ 616bc <__cxa_atexit@plt+0x54f0c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, lr │ │ │ │ + mov r9, r1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 62290 <__cxa_atexit@plt+0x55ae0> │ │ │ │ - ldr r7, [pc, #36] @ 622a0 <__cxa_atexit@plt+0x55af0> │ │ │ │ + mov r6, r3 │ │ │ │ + b 6166c <__cxa_atexit@plt+0x54ebc> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 616b4 <__cxa_atexit@plt+0x54f04> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #12] @ 622a4 <__cxa_atexit@plt+0x55af4> │ │ │ │ + ldr r2, [r4, #-8] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r9, lr │ │ │ │ + mov sl, r1 │ │ │ │ + bx r2 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 616b0 <__cxa_atexit@plt+0x54f00> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq r6, sl, #140, 20 @ 0x8c000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 622fc <__cxa_atexit@plt+0x55b4c> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 622fc <__cxa_atexit@plt+0x55b4c> │ │ │ │ - ldr r2, [pc, #92] @ 62328 <__cxa_atexit@plt+0x55b78> │ │ │ │ + addseq r4, sl, #232, 10 @ 0x3a000000 │ │ │ │ + adcseq r5, fp, #180, 20 @ 0xb4000 │ │ │ │ + andeq r0, r0, r8, ror #26 │ │ │ │ + addseq r5, sl, #216, 18 @ 0x360000 │ │ │ │ + addseq r5, sl, #28, 20 @ 0x1c000 │ │ │ │ + @ instruction: 0xffffe004 │ │ │ │ + @ instruction: 0xfffff854 │ │ │ │ + addseq r5, sl, #184, 14 @ 0x2e00000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 61738 <__cxa_atexit@plt+0x54f88> │ │ │ │ + str sl, [r2] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #32 │ │ │ │ + cmp r7, r1 │ │ │ │ + bcc 61748 <__cxa_atexit@plt+0x54f98> │ │ │ │ + ldr r7, [pc, #108] @ 61770 <__cxa_atexit@plt+0x54fc0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #104] @ 61774 <__cxa_atexit@plt+0x54fc4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - ands r2, r3, #3 │ │ │ │ - beq 62304 <__cxa_atexit@plt+0x55b54> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 62314 <__cxa_atexit@plt+0x55b64> │ │ │ │ - ldmib r5, {r7, r9} │ │ │ │ - ldr r8, [r3, #2] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3eb77c <__cxa_atexit@plt+0x3defcc> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r1, #3 │ │ │ │ + mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #12]! │ │ │ │ - ldr r7, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #28] @ 6176c <__cxa_atexit@plt+0x54fbc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 62358 <__cxa_atexit@plt+0x55ba8> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ + addseq r5, sl, #72, 18 @ 0x120000 │ │ │ │ + muleq r0, r0, lr │ │ │ │ + andeq r0, r0, ip, lsr #31 │ │ │ │ + addseq r5, sl, #0, 14 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3eb77c <__cxa_atexit@plt+0x3defcc> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 61820 <__cxa_atexit@plt+0x55070> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 61828 <__cxa_atexit@plt+0x55078> │ │ │ │ + ldr r0, [pc, #160] @ 6185c <__cxa_atexit@plt+0x550ac> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #156] @ 61860 <__cxa_atexit@plt+0x550b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [pc, #152] @ 61864 <__cxa_atexit@plt+0x550b4> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + stmib r3, {r0, r9} │ │ │ │ + sub r0, r6, #1 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str ip, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r2, sl} │ │ │ │ + sub r0, r5, #52 @ 0x34 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 61848 <__cxa_atexit@plt+0x55098> │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 61840 <__cxa_atexit@plt+0x55090> │ │ │ │ + ldr r2, [pc, #112] @ 61870 <__cxa_atexit@plt+0x550c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #108] @ 61874 <__cxa_atexit@plt+0x550c4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + mov r6, r3 │ │ │ │ + b 61830 <__cxa_atexit@plt+0x55080> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 6186c <__cxa_atexit@plt+0x550bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 623b0 <__cxa_atexit@plt+0x55c00> │ │ │ │ - ldr r3, [pc, #60] @ 623c8 <__cxa_atexit@plt+0x55c18> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #56] @ 623cc <__cxa_atexit@plt+0x55c1c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 61868 <__cxa_atexit@plt+0x550b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, lr │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror #31 │ │ │ │ + addseq r4, sl, #20, 8 @ 0x14000000 │ │ │ │ + adcseq r5, fp, #132, 16 @ 0x840000 │ │ │ │ + addseq r5, sl, #32, 16 @ 0x200000 │ │ │ │ + addseq r5, sl, #104, 16 @ 0x680000 │ │ │ │ + @ instruction: 0xffffde2c │ │ │ │ + @ instruction: 0xfffff67c │ │ │ │ + addseq r4, sl, #248, 14 @ 0x3e00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 618d4 <__cxa_atexit@plt+0x55124> │ │ │ │ + ldr r7, [pc, #64] @ 618ec <__cxa_atexit@plt+0x5513c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #60] @ 618f0 <__cxa_atexit@plt+0x55140> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r1, r6, #10 │ │ │ │ - stmib r7, {r2, r8} │ │ │ │ - str r3, [r7, #12] │ │ │ │ - str r1, [r7, #16] │ │ │ │ - sub r7, r6, #1 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 623d0 <__cxa_atexit@plt+0x55c20> │ │ │ │ + ldr r7, [pc, #24] @ 618f4 <__cxa_atexit@plt+0x55144> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r4, fp, #64, 28 @ 0x400 │ │ │ │ - adcseq r4, fp, #148, 22 @ 0x25000 │ │ │ │ - addseq r6, sl, #112, 18 @ 0x1c0000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 62460 <__cxa_atexit@plt+0x55cb0> │ │ │ │ - ldr lr, [pc, #140] @ 62480 <__cxa_atexit@plt+0x55cd0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #128] @ 62484 <__cxa_atexit@plt+0x55cd4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 6244c <__cxa_atexit@plt+0x55c9c> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 62458 <__cxa_atexit@plt+0x55ca8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 6246c <__cxa_atexit@plt+0x55cbc> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r3, [pc, #76] @ 62488 <__cxa_atexit@plt+0x55cd8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ + @ instruction: 0xffffafa0 │ │ │ │ + @ instruction: 0xffffb024 │ │ │ │ + addseq r4, sl, #160, 14 @ 0x2800000 │ │ │ │ + addseq r3, sl, #124, 22 @ 0x1f000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 61944 <__cxa_atexit@plt+0x55194> │ │ │ │ + ldr r7, [pc, #56] @ 6195c <__cxa_atexit@plt+0x551ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 61938 <__cxa_atexit@plt+0x55188> │ │ │ │ + mov r7, r9 │ │ │ │ + b 587c8 <__cxa_atexit@plt+0x4c018> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [pc, #16] @ 61960 <__cxa_atexit@plt+0x551b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - adcseq r4, fp, #76, 22 @ 0x13000 │ │ │ │ - adcseq r4, fp, #236, 20 @ 0xec000 │ │ │ │ + @ instruction: 0xffff6ea0 │ │ │ │ + addseq r3, sl, #48, 22 @ 0xc000 │ │ │ │ + addseq r5, sl, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 624d0 <__cxa_atexit@plt+0x55d20> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 624d8 <__cxa_atexit@plt+0x55d28> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #40] @ 624e8 <__cxa_atexit@plt+0x55d38> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 619d4 <__cxa_atexit@plt+0x55224> │ │ │ │ + ldr r6, [pc, #124] @ 61a04 <__cxa_atexit@plt+0x55254> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + stmdb r5, {r6, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r6, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 619e0 <__cxa_atexit@plt+0x55230> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 619e8 <__cxa_atexit@plt+0x55238> │ │ │ │ + ldr r2, [pc, #88] @ 61a0c <__cxa_atexit@plt+0x5525c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #84] @ 61a10 <__cxa_atexit@plt+0x55260> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r4, fp, #104, 20 @ 0x68000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 62520 <__cxa_atexit@plt+0x55d70> │ │ │ │ - ldr r3, [pc, #36] @ 62530 <__cxa_atexit@plt+0x55d80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #12] @ 62534 <__cxa_atexit@plt+0x55d84> │ │ │ │ + b 619f0 <__cxa_atexit@plt+0x55240> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 61a08 <__cxa_atexit@plt+0x55258> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq r6, sl, #4, 16 @ 0x40000 │ │ │ │ + adcseq r5, fp, #200, 10 @ 0x32000000 │ │ │ │ + addseq r5, sl, #192, 12 @ 0xc000000 │ │ │ │ + ldrdeq r1, [r0], -r4 │ │ │ │ + @ instruction: 0x000035b4 │ │ │ │ + addseq r5, sl, #104, 8 @ 0x68000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 625a0 <__cxa_atexit@plt+0x55df0> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 625a0 <__cxa_atexit@plt+0x55df0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 625a8 <__cxa_atexit@plt+0x55df8> │ │ │ │ - ldr r2, [pc, #76] @ 625b8 <__cxa_atexit@plt+0x55e08> │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 61a84 <__cxa_atexit@plt+0x552d4> │ │ │ │ + ldr r6, [pc, #124] @ 61ab4 <__cxa_atexit@plt+0x55304> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + stmdb r5, {r6, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r6, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 61a90 <__cxa_atexit@plt+0x552e0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 61a98 <__cxa_atexit@plt+0x552e8> │ │ │ │ + ldr r2, [pc, #88] @ 61abc <__cxa_atexit@plt+0x5530c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 625bc <__cxa_atexit@plt+0x55e0c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #1 │ │ │ │ + ldr r1, [pc, #84] @ 61ac0 <__cxa_atexit@plt+0x55310> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe6c │ │ │ │ - adcseq r4, fp, #76, 24 @ 0x4c00 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 625f0 <__cxa_atexit@plt+0x55e40> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 625f8 <__cxa_atexit@plt+0x55e48> │ │ │ │ + b 61aa0 <__cxa_atexit@plt+0x552f0> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 61ab8 <__cxa_atexit@plt+0x55308> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + adcseq r5, fp, #24, 10 @ 0x6000000 │ │ │ │ + addseq r5, sl, #200, 10 @ 0x32000000 │ │ │ │ + @ instruction: 0xffffdbc8 │ │ │ │ + @ instruction: 0xfffff418 │ │ │ │ + addseq r4, sl, #152, 10 @ 0x26000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 61b10 <__cxa_atexit@plt+0x55360> │ │ │ │ + ldr r2, [pc, #68] @ 61b2c <__cxa_atexit@plt+0x5537c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r3, r3, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 61b1c <__cxa_atexit@plt+0x5536c> │ │ │ │ + ldr r5, [pc, #48] @ 61b34 <__cxa_atexit@plt+0x55384> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb88c <__cxa_atexit@plt+0x3df0dc> │ │ │ │ + b 2017450 <__cxa_atexit@plt+0x200aca0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq r4, fp, #108, 18 @ 0x1b0000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 61b30 <__cxa_atexit@plt+0x55380> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + adcseq r5, fp, #104, 8 @ 0x68000000 │ │ │ │ + addseq r4, sl, #64, 10 @ 0x10000000 │ │ │ │ + @ instruction: 0xffffad24 │ │ │ │ + addseq r5, sl, #64, 6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 62630 <__cxa_atexit@plt+0x55e80> │ │ │ │ - ldr r3, [pc, #36] @ 62640 <__cxa_atexit@plt+0x55e90> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #180 @ 0xb4 │ │ │ │ + cmp r3, sl │ │ │ │ + bcc 61cc4 <__cxa_atexit@plt+0x55514> │ │ │ │ + ldr r0, [pc, #384] @ 61ce0 <__cxa_atexit@plt+0x55530> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [pc, #380] @ 61ce4 <__cxa_atexit@plt+0x55534> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #12] @ 62644 <__cxa_atexit@plt+0x55e94> │ │ │ │ + ldr r2, [pc, #376] @ 61ce8 <__cxa_atexit@plt+0x55538> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #372] @ 61cec <__cxa_atexit@plt+0x5553c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r0, [r6, #44]! @ 0x2c │ │ │ │ + sub r0, sl, #173 @ 0xad │ │ │ │ + str r0, [r6, #136] @ 0x88 │ │ │ │ + sub r0, sl, #165 @ 0xa5 │ │ │ │ + str r0, [r6, #132] @ 0x84 │ │ │ │ + sub r0, sl, #158 @ 0x9e │ │ │ │ + str r0, [r6, #128] @ 0x80 │ │ │ │ + sub r0, sl, #149 @ 0x95 │ │ │ │ + str r0, [r6, #124] @ 0x7c │ │ │ │ + sub r0, sl, #142 @ 0x8e │ │ │ │ + str r0, [r6, #120] @ 0x78 │ │ │ │ + sub r0, sl, #125 @ 0x7d │ │ │ │ + str r0, [r6, #112] @ 0x70 │ │ │ │ + sub r0, sl, #118 @ 0x76 │ │ │ │ + str r0, [r6, #108] @ 0x6c │ │ │ │ + add r0, r3, #2 │ │ │ │ + ldr r3, [pc, #304] @ 61cf0 <__cxa_atexit@plt+0x55540> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r0, [r6, #104] @ 0x68 │ │ │ │ + sub r0, sl, #111 @ 0x6f │ │ │ │ + str r0, [r6, #100] @ 0x64 │ │ │ │ + add r0, r2, #1 │ │ │ │ + ldr r2, [pc, #284] @ 61cf4 <__cxa_atexit@plt+0x55544> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r0, [r6, #96] @ 0x60 │ │ │ │ + sub r0, sl, #103 @ 0x67 │ │ │ │ + str r0, [r6, #92] @ 0x5c │ │ │ │ + ldr r0, [pc, #268] @ 61cf8 <__cxa_atexit@plt+0x55548> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #76] @ 0x4c │ │ │ │ + ldr ip, [pc, #260] @ 61cfc <__cxa_atexit@plt+0x5554c> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r0, [pc, #256] @ 61d00 <__cxa_atexit@plt+0x55550> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #252] @ 61d04 <__cxa_atexit@plt+0x55554> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #248] @ 61d08 <__cxa_atexit@plt+0x55558> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #244] @ 61d0c <__cxa_atexit@plt+0x5555c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r2, [r6, #-8] │ │ │ │ + ldr r2, [pc, #236] @ 61d10 <__cxa_atexit@plt+0x55560> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r6, #72] @ 0x48 │ │ │ │ + str r8, [r6, #60] @ 0x3c │ │ │ │ + str r8, [r6, #48] @ 0x30 │ │ │ │ + str r8, [r6, #36] @ 0x24 │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + ldr r3, [pc, #204] @ 61d14 <__cxa_atexit@plt+0x55564> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + ldr r3, [pc, #192] @ 61d18 <__cxa_atexit@plt+0x55568> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str r8, [r6, #-4] │ │ │ │ + str lr, [r6, #-40] @ 0xffffffd8 │ │ │ │ + str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ + str r1, [r6, #-32] @ 0xffffffe0 │ │ │ │ + str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ + sub lr, r6, #24 │ │ │ │ + stm lr, {r0, r8, ip} │ │ │ │ + str r8, [r6, #-12] │ │ │ │ + mov r7, r6 │ │ │ │ + str r9, [r7, #40]! @ 0x28 │ │ │ │ + str r7, [r6, #88] @ 0x58 │ │ │ │ + mov r7, r6 │ │ │ │ + str r2, [r7, #52]! @ 0x34 │ │ │ │ + str r7, [r6, #84] @ 0x54 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [pc, #116] @ 61d1c <__cxa_atexit@plt+0x5556c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #64]! @ 0x40 │ │ │ │ + str r7, [r6, #80] @ 0x50 │ │ │ │ + str r6, [r6, #116] @ 0x74 │ │ │ │ + sub r7, sl, #59 @ 0x3b │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #84] @ 61d20 <__cxa_atexit@plt+0x55570> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #180 @ 0xb4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq r6, sl, #248, 12 @ 0xf800000 │ │ │ │ + @ instruction: 0xfffffa24 │ │ │ │ + addseq r5, sl, #212, 4 @ 0x4000000d │ │ │ │ + addseq r5, sl, #208, 4 │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + @ instruction: 0xfffffb0c │ │ │ │ + @ instruction: 0xfffff87c │ │ │ │ + adcseq r5, fp, #164, 8 @ 0xa4000000 │ │ │ │ + @ instruction: 0xfffff70c │ │ │ │ + @ instruction: 0xfffff5e8 │ │ │ │ + @ instruction: 0xfffff520 │ │ │ │ + @ instruction: 0xfffff458 │ │ │ │ + @ instruction: 0xfffffd54 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + @ instruction: 0xfffffb3c │ │ │ │ + @ instruction: 0xfffffc2c │ │ │ │ + @ instruction: 0xfffffe24 │ │ │ │ + addseq r5, sl, #172, 6 @ 0xb0000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 626b0 <__cxa_atexit@plt+0x55f00> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 626b0 <__cxa_atexit@plt+0x55f00> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 626b8 <__cxa_atexit@plt+0x55f08> │ │ │ │ - ldr r2, [pc, #76] @ 626c8 <__cxa_atexit@plt+0x55f18> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 626cc <__cxa_atexit@plt+0x55f1c> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 61d54 <__cxa_atexit@plt+0x555a4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 61d5c <__cxa_atexit@plt+0x555ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - adcseq r4, fp, #60, 22 @ 0xf000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6274c <__cxa_atexit@plt+0x55f9c> │ │ │ │ - ldr lr, [pc, #104] @ 62758 <__cxa_atexit@plt+0x55fa8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #92] @ 6275c <__cxa_atexit@plt+0x55fac> │ │ │ │ + adcseq r5, fp, #12, 4 @ 0xc0000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 61d98 <__cxa_atexit@plt+0x555e8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 61da0 <__cxa_atexit@plt+0x555f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 62738 <__cxa_atexit@plt+0x55f88> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 62744 <__cxa_atexit@plt+0x55f94> │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - adcseq r4, fp, #80, 16 @ 0x500000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 62790 <__cxa_atexit@plt+0x55fe0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ + adcseq r5, fp, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 62840 <__cxa_atexit@plt+0x56090> │ │ │ │ - ldr lr, [pc, #168] @ 62860 <__cxa_atexit@plt+0x560b0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #156] @ 62864 <__cxa_atexit@plt+0x560b4> │ │ │ │ + bhi 61dd8 <__cxa_atexit@plt+0x55628> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 61de0 <__cxa_atexit@plt+0x55630> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 627e8 <__cxa_atexit@plt+0x56038> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 627f4 <__cxa_atexit@plt+0x56044> │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + adcseq r5, fp, #136, 2 @ 0x22 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 61e48 <__cxa_atexit@plt+0x55698> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 6284c <__cxa_atexit@plt+0x5609c> │ │ │ │ - ldr r3, [pc, #92] @ 62868 <__cxa_atexit@plt+0x560b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #76] @ 6286c <__cxa_atexit@plt+0x560bc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 61e54 <__cxa_atexit@plt+0x556a4> │ │ │ │ + ldr lr, [pc, #76] @ 61e64 <__cxa_atexit@plt+0x556b4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [pc, #64] @ 61e68 <__cxa_atexit@plt+0x556b8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq r5, fp, #16, 2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 61ed8 <__cxa_atexit@plt+0x55728> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 61ee4 <__cxa_atexit@plt+0x55734> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #76] @ 61ef4 <__cxa_atexit@plt+0x55744> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr sl, [pc, #68] @ 61ef8 <__cxa_atexit@plt+0x55748> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - adcseq r4, fp, #136, 14 @ 0x2200000 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - adcseq r4, fp, #124, 14 @ 0x1f00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6288c <__cxa_atexit@plt+0x560dc> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 628d8 <__cxa_atexit@plt+0x56128> │ │ │ │ - ldr r2, [pc, #68] @ 628e8 <__cxa_atexit@plt+0x56138> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 628ec <__cxa_atexit@plt+0x5613c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r5, fp, #120, 2 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 61f7c <__cxa_atexit@plt+0x557cc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 61f88 <__cxa_atexit@plt+0x557d8> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + sub lr, r6, #7 │ │ │ │ + ldr ip, [pc, #92] @ 61f98 <__cxa_atexit@plt+0x557e8> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + stmdb r5, {r9, lr} │ │ │ │ + ldr r5, [pc, #80] @ 61f9c <__cxa_atexit@plt+0x557ec> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r5, [pc, #60] @ 61fa0 <__cxa_atexit@plt+0x557f0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - adcseq r4, fp, #228, 12 @ 0xe400000 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + adcseq r5, fp, #240 @ 0xf0 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + addseq r4, sl, #212, 28 @ 0xd40 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov ip, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 62058 <__cxa_atexit@plt+0x558a8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, ip, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 62060 <__cxa_atexit@plt+0x558b0> │ │ │ │ + stm sp, {r3, r7} │ │ │ │ + ldr r7, [pc, #180] @ 62094 <__cxa_atexit@plt+0x558e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #176] @ 62098 <__cxa_atexit@plt+0x558e8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #172] @ 6209c <__cxa_atexit@plt+0x558ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sub lr, r6, #5 │ │ │ │ + mov r3, ip │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r7, r9, sl} │ │ │ │ + sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 62924 <__cxa_atexit@plt+0x56174> │ │ │ │ - ldr r7, [pc, #36] @ 62934 <__cxa_atexit@plt+0x56184> │ │ │ │ + bhi 62080 <__cxa_atexit@plt+0x558d0> │ │ │ │ + add r6, ip, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 62078 <__cxa_atexit@plt+0x558c8> │ │ │ │ + ldr r7, [pc, #116] @ 620a8 <__cxa_atexit@plt+0x558f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #12] @ 62938 <__cxa_atexit@plt+0x56188> │ │ │ │ + ldr r3, [pc, #112] @ 620ac <__cxa_atexit@plt+0x558fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [ip, #28]! │ │ │ │ + str r8, [ip, #8] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r8, [r5, #4] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + mov r8, ip │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + mov r6, ip │ │ │ │ + b 62068 <__cxa_atexit@plt+0x558b8> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 620a4 <__cxa_atexit@plt+0x558f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq r6, sl, #24, 8 @ 0x18000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 62994 <__cxa_atexit@plt+0x561e4> │ │ │ │ - ldr r2, [pc, #120] @ 629d0 <__cxa_atexit@plt+0x56220> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 629a0 <__cxa_atexit@plt+0x561f0> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 629ac <__cxa_atexit@plt+0x561fc> │ │ │ │ - ldr r7, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #12]! │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 620a0 <__cxa_atexit@plt+0x558f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #32] @ 629d4 <__cxa_atexit@plt+0x56224> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + @ instruction: 0xfffffd40 │ │ │ │ + adcseq r5, fp, #60 @ 0x3c │ │ │ │ + addseq r4, sl, #232, 30 @ 0x3a0 │ │ │ │ + addseq r5, sl, #16 │ │ │ │ + @ instruction: 0xffffd5f8 │ │ │ │ + @ instruction: 0xffffee48 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 629fc <__cxa_atexit@plt+0x5624c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #28] @ 62a20 <__cxa_atexit@plt+0x56270> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 62a84 <__cxa_atexit@plt+0x562d4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 62a8c <__cxa_atexit@plt+0x562dc> │ │ │ │ - ldr r2, [pc, #76] @ 62a9c <__cxa_atexit@plt+0x562ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #60] @ 62aa0 <__cxa_atexit@plt+0x562f0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffd4c │ │ │ │ - adcseq r4, fp, #104, 14 @ 0x1a00000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 62ad8 <__cxa_atexit@plt+0x56328> │ │ │ │ + bhi 620e8 <__cxa_atexit@plt+0x55938> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 62ae0 <__cxa_atexit@plt+0x56330> │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 620f0 <__cxa_atexit@plt+0x55940> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r4, fp, #136, 8 @ 0x88000000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 62b18 <__cxa_atexit@plt+0x56368> │ │ │ │ - ldr r7, [pc, #36] @ 62b28 <__cxa_atexit@plt+0x56378> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #12] @ 62b2c <__cxa_atexit@plt+0x5637c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq r6, sl, #40, 4 @ 0x80000002 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 62b94 <__cxa_atexit@plt+0x563e4> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 62b94 <__cxa_atexit@plt+0x563e4> │ │ │ │ - ldr r2, [pc, #108] @ 62bc0 <__cxa_atexit@plt+0x56410> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - ands r2, r3, #3 │ │ │ │ - beq 62b9c <__cxa_atexit@plt+0x563ec> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 62bac <__cxa_atexit@plt+0x563fc> │ │ │ │ - ldr r2, [pc, #72] @ 62bc4 <__cxa_atexit@plt+0x56414> │ │ │ │ + adcseq r4, fp, #120, 28 @ 0x780 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 62154 <__cxa_atexit@plt+0x559a4> │ │ │ │ + ldr r2, [pc, #72] @ 62164 <__cxa_atexit@plt+0x559b4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #12]! │ │ │ │ - ldr r7, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r1, [pc, #68] @ 62168 <__cxa_atexit@plt+0x559b8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5], #4 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 62c00 <__cxa_atexit@plt+0x56450> │ │ │ │ - ldr r2, [pc, #40] @ 62c0c <__cxa_atexit@plt+0x5645c> │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + adcseq r4, fp, #40, 28 @ 0x280 │ │ │ │ + addseq r4, sl, #12, 26 @ 0x300 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov ip, r6 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6222c <__cxa_atexit@plt+0x55a7c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, ip, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 62234 <__cxa_atexit@plt+0x55a84> │ │ │ │ + stm sp, {r3, r7} │ │ │ │ + ldr r2, [pc, #192] @ 62268 <__cxa_atexit@plt+0x55ab8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 62cb8 <__cxa_atexit@plt+0x56508> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 62cb8 <__cxa_atexit@plt+0x56508> │ │ │ │ - ldr r3, [pc, #192] @ 62cf4 <__cxa_atexit@plt+0x56544> │ │ │ │ + ldr r0, [pc, #188] @ 6226c <__cxa_atexit@plt+0x55abc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r7, [pc, #180] @ 62270 <__cxa_atexit@plt+0x55ac0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r2, r2, #2 │ │ │ │ + mov r3, ip │ │ │ │ + ldr lr, [pc, #168] @ 62274 <__cxa_atexit@plt+0x55ac4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + sub r3, r5, #56 @ 0x38 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 62254 <__cxa_atexit@plt+0x55aa4> │ │ │ │ + add r6, ip, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6224c <__cxa_atexit@plt+0x55a9c> │ │ │ │ + ldr r3, [pc, #120] @ 62280 <__cxa_atexit@plt+0x55ad0> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 62cc0 <__cxa_atexit@plt+0x56510> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 62ccc <__cxa_atexit@plt+0x5651c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 62ce0 <__cxa_atexit@plt+0x56530> │ │ │ │ - ldr r2, [pc, #136] @ 62cf8 <__cxa_atexit@plt+0x56548> │ │ │ │ + ldr r2, [pc, #116] @ 62284 <__cxa_atexit@plt+0x55ad4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - sub r1, r3, #10 │ │ │ │ - ldr lr, [pc, #112] @ 62cfc <__cxa_atexit@plt+0x5654c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [pc, #108] @ 62d00 <__cxa_atexit@plt+0x56550> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - sub r7, r3, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + str r3, [ip, #12]! │ │ │ │ + str r8, [ip, #8] │ │ │ │ + str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + mov r8, ip │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + mov r6, ip │ │ │ │ + b 6223c <__cxa_atexit@plt+0x55a8c> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #56] @ 6227c <__cxa_atexit@plt+0x55acc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 62278 <__cxa_atexit@plt+0x55ac8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ - ldr r7, [r5] │ │ │ │ + addseq r3, sl, #28, 20 @ 0x1c000 │ │ │ │ + adcseq r4, fp, #80, 26 @ 0x1400 │ │ │ │ + adcseq r4, fp, #208, 28 @ 0xd00 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + addseq r4, sl, #20, 28 @ 0x140 │ │ │ │ + addseq r4, sl, #68, 28 @ 0x440 │ │ │ │ + @ instruction: 0xffffd424 │ │ │ │ + @ instruction: 0xffffec74 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 622c0 <__cxa_atexit@plt+0x55b10> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 622c8 <__cxa_atexit@plt+0x55b18> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ - adcseq r4, fp, #64, 10 @ 0x10000000 │ │ │ │ - adcseq r4, fp, #148, 4 @ 0x40000009 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 62d78 <__cxa_atexit@plt+0x565c8> │ │ │ │ + adcseq r4, fp, #160, 24 @ 0xa000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 62334 <__cxa_atexit@plt+0x55b84> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 62d84 <__cxa_atexit@plt+0x565d4> │ │ │ │ - ldr r2, [pc, #100] @ 62d94 <__cxa_atexit@plt+0x565e4> │ │ │ │ + add r6, r8, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 62340 <__cxa_atexit@plt+0x55b90> │ │ │ │ + ldr r2, [pc, #84] @ 62350 <__cxa_atexit@plt+0x55ba0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - sub r1, r3, #10 │ │ │ │ - ldr lr, [pc, #76] @ 62d98 <__cxa_atexit@plt+0x565e8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [pc, #72] @ 62d9c <__cxa_atexit@plt+0x565ec> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - sub r7, r3, #1 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r1, [pc, #80] @ 62354 <__cxa_atexit@plt+0x55ba4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffd78 │ │ │ │ - adcseq r4, fp, #128, 8 @ 0x80000000 │ │ │ │ - adcseq r4, fp, #212, 2 @ 0x35 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq r4, fp, #76, 24 @ 0x4c00 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 62de0 <__cxa_atexit@plt+0x56630> │ │ │ │ - ldr r3, [pc, #36] @ 62df0 <__cxa_atexit@plt+0x56640> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #12] @ 62df4 <__cxa_atexit@plt+0x56644> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff880 │ │ │ │ - addseq r5, sl, #72, 30 @ 0x120 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r8 │ │ │ │ - mov r7, r6 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 62e54 <__cxa_atexit@plt+0x566a4> │ │ │ │ - ldr r2, [pc, #120] @ 62e9c <__cxa_atexit@plt+0x566ec> │ │ │ │ + bcc 623ac <__cxa_atexit@plt+0x55bfc> │ │ │ │ + ldr r2, [pc, #60] @ 623bc <__cxa_atexit@plt+0x55c0c> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r8, [r1], #-12 │ │ │ │ - stmib r7, {r2, r3, r9} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 62e70 <__cxa_atexit@plt+0x566c0> │ │ │ │ - ldr r3, [pc, #100] @ 62ea8 <__cxa_atexit@plt+0x566f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str r8, [r5] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #72] @ 62ea4 <__cxa_atexit@plt+0x566f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldmib r7, {r1, r7} │ │ │ │ + ldr r0, [r5], #4 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + mov r7, r9 │ │ │ │ mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 62ea0 <__cxa_atexit@plt+0x566f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r5, r5, #4 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r2, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - addseq r5, sl, #208, 28 @ 0xd00 │ │ │ │ - addseq r5, sl, #240, 28 @ 0xf00 │ │ │ │ - @ instruction: 0xfffffcf0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + addseq r4, sl, #184, 20 @ 0xb8000 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6247c <__cxa_atexit@plt+0x55ccc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 62484 <__cxa_atexit@plt+0x55cd4> │ │ │ │ + str r2, [sp] │ │ │ │ + mov ip, r7 │ │ │ │ + ldr r7, [pc, #184] @ 624b8 <__cxa_atexit@plt+0x55d08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #180] @ 624bc <__cxa_atexit@plt+0x55d0c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #176] @ 624c0 <__cxa_atexit@plt+0x55d10> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldm r5, {r2, lr} │ │ │ │ + str sl, [r5, #4] │ │ │ │ + add r0, r0, #2 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r0, r3 │ │ │ │ + str r7, [r0, #4]! │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + str lr, [r5] │ │ │ │ + stmib r0, {r2, r9} │ │ │ │ + sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 62ee0 <__cxa_atexit@plt+0x56730> │ │ │ │ - ldr r7, [pc, #36] @ 62ef0 <__cxa_atexit@plt+0x56740> │ │ │ │ + bhi 624a4 <__cxa_atexit@plt+0x55cf4> │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6249c <__cxa_atexit@plt+0x55cec> │ │ │ │ + ldr r7, [pc, #116] @ 624cc <__cxa_atexit@plt+0x55d1c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #12] @ 62ef4 <__cxa_atexit@plt+0x56744> │ │ │ │ + ldr r2, [pc, #112] @ 624d0 <__cxa_atexit@plt+0x55d20> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #16]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r7, ip │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + mov r6, r3 │ │ │ │ + b 6248c <__cxa_atexit@plt+0x55cdc> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 624c8 <__cxa_atexit@plt+0x55d18> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc68 │ │ │ │ - addseq r5, sl, #96, 28 @ 0x600 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 624c4 <__cxa_atexit@plt+0x55d14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + addseq r3, sl, #176, 14 @ 0x2c00000 │ │ │ │ + adcseq r4, fp, #124, 24 @ 0x7c00 │ │ │ │ + addseq r4, sl, #196, 22 @ 0x31000 │ │ │ │ + addseq r4, sl, #252, 22 @ 0x3f000 │ │ │ │ + @ instruction: 0xffffd1d4 │ │ │ │ + @ instruction: 0xffffea24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 62fac <__cxa_atexit@plt+0x567fc> │ │ │ │ - ldr r2, [pc, #160] @ 62fc8 <__cxa_atexit@plt+0x56818> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #152] @ 62fcc <__cxa_atexit@plt+0x5681c> │ │ │ │ + bhi 62520 <__cxa_atexit@plt+0x55d70> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 62528 <__cxa_atexit@plt+0x55d78> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 62f98 <__cxa_atexit@plt+0x567e8> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 62fa4 <__cxa_atexit@plt+0x567f4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 62fb4 <__cxa_atexit@plt+0x56804> │ │ │ │ - ldr lr, [pc, #104] @ 62fd0 <__cxa_atexit@plt+0x56820> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - sub r1, r2, #11 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [pc, #88] @ 62fd4 <__cxa_atexit@plt+0x56824> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ + adcseq r4, fp, #64, 20 @ 0x40000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 62578 <__cxa_atexit@plt+0x55dc8> │ │ │ │ + ldr r2, [pc, #52] @ 62588 <__cxa_atexit@plt+0x55dd8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + addseq r4, sl, #240, 16 @ 0xf00000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6265c <__cxa_atexit@plt+0x55eac> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 62668 <__cxa_atexit@plt+0x55eb8> │ │ │ │ + str r3, [sp] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #204] @ 62694 <__cxa_atexit@plt+0x55ee4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr ip, [pc, #180] @ 62698 <__cxa_atexit@plt+0x55ee8> │ │ │ │ + add ip, pc, ip │ │ │ │ + sub lr, r6, #15 │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + sub r3, r6, #5 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + ldr r3, [pc, #160] @ 6269c <__cxa_atexit@plt+0x55eec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str ip, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + ldr r3, [pc, #144] @ 626a0 <__cxa_atexit@plt+0x55ef0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #12] │ │ │ │ + str sl, [r2, #16] │ │ │ │ + str r9, [r2, #20] │ │ │ │ + sub r3, r5, #56 @ 0x38 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 62680 <__cxa_atexit@plt+0x55ed0> │ │ │ │ + add r6, r2, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 62678 <__cxa_atexit@plt+0x55ec8> │ │ │ │ + ldr r3, [pc, #108] @ 626a8 <__cxa_atexit@plt+0x55ef8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #104] @ 626ac <__cxa_atexit@plt+0x55efc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r2, #24]! │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r1, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r8, r2 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - adcseq r4, fp, #28 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - adcseq r3, fp, #172, 30 @ 0x2b0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 63034 <__cxa_atexit@plt+0x56884> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 6303c <__cxa_atexit@plt+0x5688c> │ │ │ │ - ldr lr, [pc, #72] @ 6304c <__cxa_atexit@plt+0x5689c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r1, r3, #11 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [pc, #56] @ 63050 <__cxa_atexit@plt+0x568a0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 626a4 <__cxa_atexit@plt+0x55ef4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ - adcseq r3, fp, #16, 30 @ 0x40 │ │ │ │ + adcseq r4, fp, #136, 18 @ 0x220000 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + adcseq r4, fp, #48, 20 @ 0x30000 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + addseq r4, sl, #232, 18 @ 0x3a0000 │ │ │ │ + @ instruction: 0xffffcff0 │ │ │ │ + @ instruction: 0xffffe840 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 63084 <__cxa_atexit@plt+0x568d4> │ │ │ │ - ldr r3, [pc, #24] @ 63090 <__cxa_atexit@plt+0x568e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 630f4 <__cxa_atexit@plt+0x56944> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 630f4 <__cxa_atexit@plt+0x56944> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 630fc <__cxa_atexit@plt+0x5694c> │ │ │ │ - ldr r2, [pc, #68] @ 6310c <__cxa_atexit@plt+0x5695c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 63110 <__cxa_atexit@plt+0x56960> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe48 │ │ │ │ - adcseq r4, fp, #252 @ 0xfc │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + addseq r4, sl, #180, 14 @ 0x2d00000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 6316c <__cxa_atexit@plt+0x569bc> │ │ │ │ - ldr r3, [pc, #88] @ 63194 <__cxa_atexit@plt+0x569e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 63184 <__cxa_atexit@plt+0x569d4> │ │ │ │ - ldr r7, [pc, #72] @ 631a0 <__cxa_atexit@plt+0x569f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #40] @ 6319c <__cxa_atexit@plt+0x569ec> │ │ │ │ + bcc 6272c <__cxa_atexit@plt+0x55f7c> │ │ │ │ + ldr r2, [pc, #84] @ 62744 <__cxa_atexit@plt+0x55f94> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 62748 <__cxa_atexit@plt+0x55f98> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str r5, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str sl, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r7, [r7, #28] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 6274c <__cxa_atexit@plt+0x55f9c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 63198 <__cxa_atexit@plt+0x569e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + addseq r4, sl, #100, 18 @ 0x190000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 62788 <__cxa_atexit@plt+0x55fd8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 62790 <__cxa_atexit@plt+0x55fe0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - addseq r5, sl, #188, 22 @ 0x2f000 │ │ │ │ - addseq r5, sl, #224, 22 @ 0x38000 │ │ │ │ - @ instruction: 0xfffff9dc │ │ │ │ + adcseq r4, fp, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 631d8 <__cxa_atexit@plt+0x56a28> │ │ │ │ - ldr r7, [pc, #36] @ 631e8 <__cxa_atexit@plt+0x56a38> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #12] @ 631ec <__cxa_atexit@plt+0x56a3c> │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 627dc <__cxa_atexit@plt+0x5602c> │ │ │ │ + ldr r2, [pc, #48] @ 627ec <__cxa_atexit@plt+0x5603c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff77c │ │ │ │ - addseq r5, sl, #100, 22 @ 0x19000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + addseq r4, sl, #136, 12 @ 0x8800000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 63258 <__cxa_atexit@plt+0x56aa8> │ │ │ │ - ldr r3, [pc, #88] @ 63268 <__cxa_atexit@plt+0x56ab8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 63248 <__cxa_atexit@plt+0x56a98> │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 6323c <__cxa_atexit@plt+0x56a8c> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 6323c <__cxa_atexit@plt+0x56a8c> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 6326c <__cxa_atexit@plt+0x56abc> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub lr, r5, #16 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 6288c <__cxa_atexit@plt+0x560dc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 62894 <__cxa_atexit@plt+0x560e4> │ │ │ │ + ldr r0, [pc, #160] @ 628c8 <__cxa_atexit@plt+0x56118> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #156] @ 628cc <__cxa_atexit@plt+0x5611c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [pc, #152] @ 628d0 <__cxa_atexit@plt+0x56120> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + stmib r3, {r0, r9} │ │ │ │ + sub r0, r6, #1 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str ip, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r2, sl} │ │ │ │ + sub r0, r5, #52 @ 0x34 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 628b4 <__cxa_atexit@plt+0x56104> │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 628ac <__cxa_atexit@plt+0x560fc> │ │ │ │ + ldr r2, [pc, #112] @ 628dc <__cxa_atexit@plt+0x5612c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #108] @ 628e0 <__cxa_atexit@plt+0x56130> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + mov r6, r3 │ │ │ │ + b 6289c <__cxa_atexit@plt+0x560ec> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 628d8 <__cxa_atexit@plt+0x56128> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - addseq r5, sl, #252, 20 @ 0xfc000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 632a0 <__cxa_atexit@plt+0x56af0> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 632a0 <__cxa_atexit@plt+0x56af0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 632ec <__cxa_atexit@plt+0x56b3c> │ │ │ │ - ldr r7, [pc, #52] @ 63300 <__cxa_atexit@plt+0x56b50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 632e0 <__cxa_atexit@plt+0x56b30> │ │ │ │ - mov r7, r8 │ │ │ │ - b 63310 <__cxa_atexit@plt+0x56b60> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 63304 <__cxa_atexit@plt+0x56b54> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 628d4 <__cxa_atexit@plt+0x56124> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, lr │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r5, sl, #108, 20 @ 0x6c000 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + addseq r3, sl, #168, 6 @ 0xa0000002 │ │ │ │ + adcseq r4, fp, #24, 16 @ 0x180000 │ │ │ │ + addseq r4, sl, #180, 14 @ 0x2d00000 │ │ │ │ + addseq r4, sl, #252, 14 @ 0x3f00000 │ │ │ │ + @ instruction: 0xffffcdc0 │ │ │ │ + @ instruction: 0xffffe610 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 63358 <__cxa_atexit@plt+0x56ba8> │ │ │ │ - ldr r2, [pc, #84] @ 63378 <__cxa_atexit@plt+0x56bc8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - and r2, r3, #3 │ │ │ │ - add r1, pc, #4 │ │ │ │ - ldr r2, [r1, r2, lsl #2] │ │ │ │ - add pc, r1, r2 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 62914 <__cxa_atexit@plt+0x56164> │ │ │ │ str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 6291c <__cxa_atexit@plt+0x5616c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff754 <__cxa_atexit@plt+0x3f2fa4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - ldreq r7, [r5, #4] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 63400 <__cxa_atexit@plt+0x56c50> │ │ │ │ - ldr r3, [pc, #88] @ 63410 <__cxa_atexit@plt+0x56c60> │ │ │ │ + adcseq r4, fp, #76, 12 @ 0x4c00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 629c8 <__cxa_atexit@plt+0x56218> │ │ │ │ + ldr r3, [pc, #144] @ 629d0 <__cxa_atexit@plt+0x56220> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 633f0 <__cxa_atexit@plt+0x56c40> │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 633e4 <__cxa_atexit@plt+0x56c34> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 633e4 <__cxa_atexit@plt+0x56c34> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r1, r2} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 62998 <__cxa_atexit@plt+0x561e8> │ │ │ │ + ldr r1, [pc, #112] @ 629d4 <__cxa_atexit@plt+0x56224> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 629a8 <__cxa_atexit@plt+0x561f8> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 629c0 <__cxa_atexit@plt+0x56210> │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 63414 <__cxa_atexit@plt+0x56c64> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #40] @ 629d8 <__cxa_atexit@plt+0x56228> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - addseq r5, sl, #92, 18 @ 0x170000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + adcseq r4, fp, #136, 10 @ 0x22000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 63448 <__cxa_atexit@plt+0x56c98> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 63448 <__cxa_atexit@plt+0x56c98> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #84] @ 62a48 <__cxa_atexit@plt+0x56298> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 62a20 <__cxa_atexit@plt+0x56270> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 62a3c <__cxa_atexit@plt+0x5628c> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 634d8 <__cxa_atexit@plt+0x56d28> │ │ │ │ - ldr r3, [pc, #144] @ 63500 <__cxa_atexit@plt+0x56d50> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 634c8 <__cxa_atexit@plt+0x56d18> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ldr r3, [pc, #24] @ 62a4c <__cxa_atexit@plt+0x5629c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + adcseq r4, fp, #4, 10 @ 0x1000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 634bc <__cxa_atexit@plt+0x56d0c> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 634bc <__cxa_atexit@plt+0x56d0c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 634e8 <__cxa_atexit@plt+0x56d38> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [pc, #92] @ 63508 <__cxa_atexit@plt+0x56d58> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #1 │ │ │ │ - mov r6, r3 │ │ │ │ + bne 62a80 <__cxa_atexit@plt+0x562d0> │ │ │ │ + ldr r3, [pc, #32] @ 62a8c <__cxa_atexit@plt+0x562dc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + adcseq r4, fp, #204, 8 @ 0xcc000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 62afc <__cxa_atexit@plt+0x5634c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 62b08 <__cxa_atexit@plt+0x56358> │ │ │ │ + ldr r1, [pc, #84] @ 62b18 <__cxa_atexit@plt+0x56368> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r0, r1, #1 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r1, [pc, #72] @ 62b1c <__cxa_atexit@plt+0x5636c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r1, r8} │ │ │ │ + str r0, [r2, #12] │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr r1, [pc, #56] @ 62b20 <__cxa_atexit@plt+0x56370> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, r9 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + adcseq r4, fp, #100, 10 @ 0x19000000 │ │ │ │ + adcseq r4, fp, #60, 8 @ 0x3c000000 │ │ │ │ + adcseq r4, fp, #80, 8 @ 0x50000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 62b5c <__cxa_atexit@plt+0x563ac> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 62b64 <__cxa_atexit@plt+0x563b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 63504 <__cxa_atexit@plt+0x56d54> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + adcseq r4, fp, #4, 8 @ 0x4000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 62b9c <__cxa_atexit@plt+0x563ec> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 62ba4 <__cxa_atexit@plt+0x563f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - addseq r5, sl, #136, 16 @ 0x880000 │ │ │ │ - adcseq r3, fp, #32, 26 @ 0x800 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 63558 <__cxa_atexit@plt+0x56da8> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 63558 <__cxa_atexit@plt+0x56da8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 63560 <__cxa_atexit@plt+0x56db0> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #40] @ 63570 <__cxa_atexit@plt+0x56dc0> │ │ │ │ + adcseq r4, fp, #196, 6 @ 0x10000003 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 62c30 <__cxa_atexit@plt+0x56480> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 62c3c <__cxa_atexit@plt+0x5648c> │ │ │ │ + ldr lr, [pc, #116] @ 62c4c <__cxa_atexit@plt+0x5649c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #108] @ 62c50 <__cxa_atexit@plt+0x564a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #80] @ 62c54 <__cxa_atexit@plt+0x564a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #1 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #68] @ 62c58 <__cxa_atexit@plt+0x564a8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r2, [pc, #60] @ 62c5c <__cxa_atexit@plt+0x564ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r2, r3, r5} │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r3, fp, #132, 24 @ 0x8400 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + adcseq r4, fp, #108, 6 @ 0xb0000001 │ │ │ │ + adcseq r4, fp, #52, 6 @ 0xd0000000 │ │ │ │ + adcseq r4, fp, #20, 8 @ 0x14000000 │ │ │ │ + adcseq r4, fp, #240, 4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 635a8 <__cxa_atexit@plt+0x56df8> │ │ │ │ + bhi 62c94 <__cxa_atexit@plt+0x564e4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 635b0 <__cxa_atexit@plt+0x56e00> │ │ │ │ + ldr r1, [pc, #24] @ 62c9c <__cxa_atexit@plt+0x564ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r3, fp, #184, 18 @ 0x2e0000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 63654 <__cxa_atexit@plt+0x56ea4> │ │ │ │ - ldr r3, [pc, #168] @ 6367c <__cxa_atexit@plt+0x56ecc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 63644 <__cxa_atexit@plt+0x56e94> │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 63638 <__cxa_atexit@plt+0x56e88> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 63638 <__cxa_atexit@plt+0x56e88> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 63664 <__cxa_atexit@plt+0x56eb4> │ │ │ │ - ldr r7, [pc, #124] @ 63684 <__cxa_atexit@plt+0x56ed4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r1, [r9, #1] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #104] @ 63688 <__cxa_atexit@plt+0x56ed8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #1 │ │ │ │ + adcseq r4, fp, #204, 4 @ 0xc000000c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 62d20 <__cxa_atexit@plt+0x56570> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 62d2c <__cxa_atexit@plt+0x5657c> │ │ │ │ + ldr lr, [pc, #104] @ 62d3c <__cxa_atexit@plt+0x5658c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, #88] @ 62d40 <__cxa_atexit@plt+0x56590> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #76] @ 62d44 <__cxa_atexit@plt+0x56594> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #68] @ 62d48 <__cxa_atexit@plt+0x56598> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r3, r5} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 63680 <__cxa_atexit@plt+0x56ed0> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - addseq r5, sl, #16, 14 @ 0x400000 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - adcseq r3, fp, #172, 22 @ 0x2b000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 636f4 <__cxa_atexit@plt+0x56f44> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 636f4 <__cxa_atexit@plt+0x56f44> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 636fc <__cxa_atexit@plt+0x56f4c> │ │ │ │ - ldr r2, [pc, #76] @ 6370c <__cxa_atexit@plt+0x56f5c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #56] @ 63710 <__cxa_atexit@plt+0x56f60> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #1 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq r4, fp, #80, 4 │ │ │ │ + adcseq r4, fp, #124, 4 @ 0xc0000007 │ │ │ │ + adcseq r4, fp, #12, 4 @ 0xc0000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 62dc4 <__cxa_atexit@plt+0x56614> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 62dd0 <__cxa_atexit@plt+0x56620> │ │ │ │ + ldr lr, [pc, #100] @ 62de0 <__cxa_atexit@plt+0x56630> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 62de4 <__cxa_atexit@plt+0x56634> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #64] @ 62de8 <__cxa_atexit@plt+0x56638> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffeb8 │ │ │ │ - adcseq r3, fp, #244, 20 @ 0xf4000 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + adcseq r4, fp, #200, 2 @ 0x32 │ │ │ │ + adcseq r4, fp, #132, 4 @ 0x40000008 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 63748 <__cxa_atexit@plt+0x56f98> │ │ │ │ + bhi 62e20 <__cxa_atexit@plt+0x56670> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 63750 <__cxa_atexit@plt+0x56fa0> │ │ │ │ + ldr r1, [pc, #24] @ 62e28 <__cxa_atexit@plt+0x56678> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r3, fp, #24, 16 @ 0x180000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 63798 <__cxa_atexit@plt+0x56fe8> │ │ │ │ - ldr r7, [pc, #52] @ 637ac <__cxa_atexit@plt+0x56ffc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ + adcseq r4, fp, #64, 2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 62eb0 <__cxa_atexit@plt+0x56700> │ │ │ │ + ldr lr, [pc, #108] @ 62eb8 <__cxa_atexit@plt+0x56708> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + mov r7, r5 │ │ │ │ + str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ + stmib r7, {r0, r2, r3} │ │ │ │ + str r1, [r7, #16] │ │ │ │ tst r8, #3 │ │ │ │ - beq 6378c <__cxa_atexit@plt+0x56fdc> │ │ │ │ - mov r7, r8 │ │ │ │ - b 637bc <__cxa_atexit@plt+0x5700c> │ │ │ │ + beq 62e98 <__cxa_atexit@plt+0x566e8> │ │ │ │ + ldr r3, [pc, #64] @ 62ebc <__cxa_atexit@plt+0x5670c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 62ea8 <__cxa_atexit@plt+0x566f8> │ │ │ │ + b 62f00 <__cxa_atexit@plt+0x56750> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 637b0 <__cxa_atexit@plt+0x57000> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r5, sl, #224, 10 @ 0x38000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 63848 <__cxa_atexit@plt+0x57098> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 63848 <__cxa_atexit@plt+0x57098> │ │ │ │ - ldr r3, [pc, #144] @ 63868 <__cxa_atexit@plt+0x570b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #28] @ 62ef4 <__cxa_atexit@plt+0x56744> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 63850 <__cxa_atexit@plt+0x570a0> │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 63848 <__cxa_atexit@plt+0x57098> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 63848 <__cxa_atexit@plt+0x57098> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 63858 <__cxa_atexit@plt+0x570a8> │ │ │ │ - ldr r1, [pc, #84] @ 6386c <__cxa_atexit@plt+0x570bc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #80] @ 63870 <__cxa_atexit@plt+0x570c0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 62eec <__cxa_atexit@plt+0x5673c> │ │ │ │ + b 62f00 <__cxa_atexit@plt+0x56750> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - adcseq r3, fp, #172, 18 @ 0x2b0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 638dc <__cxa_atexit@plt+0x5712c> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 638dc <__cxa_atexit@plt+0x5712c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 638e4 <__cxa_atexit@plt+0x57134> │ │ │ │ - ldr r2, [pc, #76] @ 638f4 <__cxa_atexit@plt+0x57144> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #56] @ 638f8 <__cxa_atexit@plt+0x57148> │ │ │ │ + mov ip, fp │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #12]! │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr sl, [r3, #-8] │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r9, [r2, #4]! │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 62f8c <__cxa_atexit@plt+0x567dc> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 62ff0 <__cxa_atexit@plt+0x56840> │ │ │ │ + ldr lr, [pc, #232] @ 63024 <__cxa_atexit@plt+0x56874> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #228] @ 63028 <__cxa_atexit@plt+0x56878> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub r1, r3, #7 │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r5, [pc, #208] @ 6302c <__cxa_atexit@plt+0x5687c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #200] @ 63030 <__cxa_atexit@plt+0x56880> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ - sub r7, r3, #1 │ │ │ │ + str r5, [r6, #24] │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ + mov fp, ip │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 63004 <__cxa_atexit@plt+0x56854> │ │ │ │ + ldr r1, [pc, #120] @ 63018 <__cxa_atexit@plt+0x56868> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr fp, [r5, #8] │ │ │ │ + ldr lr, [r5, #20] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + add r0, r6, #8 │ │ │ │ + stm r0, {r8, r9, sl} │ │ │ │ + add r0, r6, #28 │ │ │ │ + stm r0, {r8, sl, lr} │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r0, [pc, #84] @ 6301c <__cxa_atexit@plt+0x5686c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #20]! │ │ │ │ + ldr r0, [pc, #76] @ 63020 <__cxa_atexit@plt+0x56870> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add lr, r5, #12 │ │ │ │ + stm lr, {r0, r1, r6} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, fp │ │ │ │ + mov fp, ip │ │ │ │ + b 3ff76c <__cxa_atexit@plt+0x3f2fbc> │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ - adcseq r3, fp, #12, 18 @ 0x30000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6392c <__cxa_atexit@plt+0x5717c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 63934 <__cxa_atexit@plt+0x57184> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 635c0 <__cxa_atexit@plt+0x56e10> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq r3, fp, #48, 12 @ 0x3000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + mov fp, ip │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov fp, ip │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + adcseq r4, fp, #88 @ 0x58 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + adcseq r3, fp, #244, 30 @ 0x3d0 │ │ │ │ + adcseq r4, fp, #24 │ │ │ │ + adcseq r3, fp, #168, 30 @ 0x2a0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 63980 <__cxa_atexit@plt+0x571d0> │ │ │ │ - ldr r7, [pc, #56] @ 63998 <__cxa_atexit@plt+0x571e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ 6399c <__cxa_atexit@plt+0x571ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - add r7, r2, #2 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #24] @ 639a0 <__cxa_atexit@plt+0x571f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ + sub ip, r5, #12 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 630c4 <__cxa_atexit@plt+0x56914> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 630d0 <__cxa_atexit@plt+0x56920> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + sub lr, r6, #15 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r8, [pc, #96] @ 630e0 <__cxa_atexit@plt+0x56930> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + stmdb r5, {r8, r9, lr} │ │ │ │ + ldr r5, [pc, #88] @ 630e4 <__cxa_atexit@plt+0x56934> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r5, [pc, #68] @ 630e8 <__cxa_atexit@plt+0x56938> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r1, r3, fp} │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, r1 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - addseq r5, sl, #24, 8 @ 0x18000000 │ │ │ │ - addseq r5, sl, #252, 6 @ 0xf0000003 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 63a08 <__cxa_atexit@plt+0x57258> │ │ │ │ - ldr r3, [pc, #84] @ 63a18 <__cxa_atexit@plt+0x57268> │ │ │ │ + adcseq r3, fp, #172, 30 @ 0x2b0 │ │ │ │ + @ instruction: 0xfffffa9c │ │ │ │ + @ instruction: 0xfffffd90 │ │ │ │ + addseq r3, sl, #144, 26 @ 0x2400 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 631c8 <__cxa_atexit@plt+0x56a18> │ │ │ │ + ldr sl, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #24 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc 631d4 <__cxa_atexit@plt+0x56a24> │ │ │ │ + str r3, [sp] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #216] @ 63200 <__cxa_atexit@plt+0x56a50> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + ldr ip, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r1, [r7, #24] │ │ │ │ + sub r9, r6, #19 │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + sub r3, r6, #9 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r3, [pc, #172] @ 63204 <__cxa_atexit@plt+0x56a54> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r3, [pc, #164] @ 63208 <__cxa_atexit@plt+0x56a58> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 639f8 <__cxa_atexit@plt+0x57248> │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 639ec <__cxa_atexit@plt+0x5723c> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 639ec <__cxa_atexit@plt+0x5723c> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r8, [r8, #1] │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ + str r3, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + ldr r3, [pc, #152] @ 6320c <__cxa_atexit@plt+0x56a5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #12] │ │ │ │ + str r0, [r2, #16] │ │ │ │ + str lr, [r2, #20] │ │ │ │ + str ip, [r2, #24] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + sub r3, r5, #60 @ 0x3c │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 631ec <__cxa_atexit@plt+0x56a3c> │ │ │ │ + add r6, r2, #36 @ 0x24 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc 631e4 <__cxa_atexit@plt+0x56a34> │ │ │ │ + ldr r3, [pc, #108] @ 63214 <__cxa_atexit@plt+0x56a64> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #104] @ 63218 <__cxa_atexit@plt+0x56a68> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r2, #28]! │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r8, r2 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 63a1c <__cxa_atexit@plt+0x5726c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 63210 <__cxa_atexit@plt+0x56a60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - addseq r5, sl, #120, 6 @ 0xe0000001 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 63a50 <__cxa_atexit@plt+0x572a0> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 63a50 <__cxa_atexit@plt+0x572a0> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r8, [r7, #1] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + adcseq r3, fp, #40, 28 @ 0x280 │ │ │ │ + adcseq r3, fp, #248, 28 @ 0xf80 │ │ │ │ + @ instruction: 0xfffff934 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + addseq r3, sl, #124, 28 @ 0x7c0 │ │ │ │ + @ instruction: 0xffffc484 │ │ │ │ + @ instruction: 0xffffdcd4 │ │ │ │ + addseq r3, sl, #92, 24 @ 0x5c00 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 63a90 <__cxa_atexit@plt+0x572e0> │ │ │ │ - ldr r3, [pc, #40] @ 63aa8 <__cxa_atexit@plt+0x572f8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 63aac <__cxa_atexit@plt+0x572fc> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 63274 <__cxa_atexit@plt+0x56ac4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6327c <__cxa_atexit@plt+0x56acc> │ │ │ │ + ldr r1, [pc, #68] @ 63298 <__cxa_atexit@plt+0x56ae8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #64] @ 6329c <__cxa_atexit@plt+0x56aec> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff774 <__cxa_atexit@plt+0x3f2fc4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 63284 <__cxa_atexit@plt+0x56ad4> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 63294 <__cxa_atexit@plt+0x56ae4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r3, fp, #76, 14 @ 0x1300000 │ │ │ │ - addseq r5, sl, #244, 4 @ 0x4000000f │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 63ae4 <__cxa_atexit@plt+0x57334> │ │ │ │ - ldr r2, [pc, #28] @ 63aec <__cxa_atexit@plt+0x5733c> │ │ │ │ + addseq r3, sl, #28, 28 @ 0x1c0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0xfffff68c │ │ │ │ + addseq r3, sl, #220, 22 @ 0x37000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6331c <__cxa_atexit@plt+0x56b6c> │ │ │ │ + ldr r2, [pc, #96] @ 63328 <__cxa_atexit@plt+0x56b78> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + ldr lr, [pc, #92] @ 6332c <__cxa_atexit@plt+0x56b7c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r1, [pc, #84] @ 63330 <__cxa_atexit@plt+0x56b80> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + ldmdb r5, {r2, r9} │ │ │ │ + ldmib r5, {r0, sl} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r9, sl} │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe2c │ │ │ │ + @ instruction: 0xfffff658 │ │ │ │ + adcseq r3, fp, #80, 26 @ 0x1400 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6336c <__cxa_atexit@plt+0x56bbc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 63374 <__cxa_atexit@plt+0x56bc4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 63b74 <__cxa_atexit@plt+0x573c4> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 63b74 <__cxa_atexit@plt+0x573c4> │ │ │ │ - ldr r3, [pc, #148] @ 63ba8 <__cxa_atexit@plt+0x573f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 63b7c <__cxa_atexit@plt+0x573cc> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 63b84 <__cxa_atexit@plt+0x573d4> │ │ │ │ - ldr r1, [pc, #120] @ 63bac <__cxa_atexit@plt+0x573fc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [r2, #4]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r1, [r2] │ │ │ │ - ldr r8, [r2, #4] │ │ │ │ - str r7, [r2, #4] │ │ │ │ - sub r1, r2, #12 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 63b98 <__cxa_atexit@plt+0x573e8> │ │ │ │ - ldr r2, [pc, #84] @ 63bb4 <__cxa_atexit@plt+0x57404> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r8} │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 63bb0 <__cxa_atexit@plt+0x57400> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - addseq r5, sl, #72, 4 @ 0x80000004 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 63c18 <__cxa_atexit@plt+0x57468> │ │ │ │ - ldr r1, [pc, #96] @ 63c38 <__cxa_atexit@plt+0x57488> │ │ │ │ - add r1, pc, r1 │ │ │ │ + adcseq r3, fp, #244, 22 @ 0x3d000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - ldr r2, [r2, #2] │ │ │ │ - str r1, [r3] │ │ │ │ - ldr r8, [r3, #4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - sub r2, r3, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 63c2c <__cxa_atexit@plt+0x5747c> │ │ │ │ - ldr r3, [pc, #60] @ 63c40 <__cxa_atexit@plt+0x57490> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r5, {r7, r8} │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #28] @ 63c3c <__cxa_atexit@plt+0x5748c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + sub r5, r5, #32 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 633f0 <__cxa_atexit@plt+0x56c40> │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r2, [pc, #80] @ 633fc <__cxa_atexit@plt+0x56c4c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + ldr r2, [r7, #28] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + ldr r0, [pc, #64] @ 63400 <__cxa_atexit@plt+0x56c50> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str r9, [r3, #-20] @ 0xffffffec │ │ │ │ + sub r1, r3, #32 │ │ │ │ + stm r1, {r0, r8, lr} │ │ │ │ + tst r2, #3 │ │ │ │ + beq 633e4 <__cxa_atexit@plt+0x56c34> │ │ │ │ + mov r7, r2 │ │ │ │ + b 6340c <__cxa_atexit@plt+0x56c5c> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - addseq r5, sl, #180, 2 @ 0x2d │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + adcseq r3, fp, #164, 22 @ 0x29000 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 63cd8 <__cxa_atexit@plt+0x57528> │ │ │ │ - ldr r3, [pc, #172] @ 63d0c <__cxa_atexit@plt+0x5755c> │ │ │ │ + ldr r3, [pc, #160] @ 634b4 <__cxa_atexit@plt+0x56d04> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 63ce0 <__cxa_atexit@plt+0x57530> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 63ce8 <__cxa_atexit@plt+0x57538> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 63488 <__cxa_atexit@plt+0x56cd8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 63cfc <__cxa_atexit@plt+0x5754c> │ │ │ │ - ldr r8, [pc, #132] @ 63d14 <__cxa_atexit@plt+0x57564> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - sub r1, r3, #10 │ │ │ │ - ldr lr, [pc, #116] @ 63d18 <__cxa_atexit@plt+0x57568> │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 634a4 <__cxa_atexit@plt+0x56cf4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r2, r7 │ │ │ │ + bne 63490 <__cxa_atexit@plt+0x56ce0> │ │ │ │ + ldr r7, [pc, #104] @ 634b8 <__cxa_atexit@plt+0x56d08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr lr, [pc, #80] @ 634bc <__cxa_atexit@plt+0x56d0c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - sub r2, r3, #22 │ │ │ │ - ldr r9, [pc, #108] @ 63d1c <__cxa_atexit@plt+0x5756c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r0, r7, r9} │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - sub r7, r3, #1 │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add r2, r6, #12 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 63d10 <__cxa_atexit@plt+0x57560> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #24 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - addseq r5, sl, #228 @ 0xe4 │ │ │ │ - adcseq r3, fp, #188, 4 @ 0xc000000b │ │ │ │ - adcseq r3, fp, #40, 10 @ 0xa000000 │ │ │ │ - adcseq r3, fp, #120, 4 @ 0x80000007 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + adcseq r3, fp, #180, 20 @ 0xb4000 │ │ │ │ + andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 63d94 <__cxa_atexit@plt+0x575e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 63da8 <__cxa_atexit@plt+0x575f8> │ │ │ │ - ldr r8, [pc, #112] @ 63dbc <__cxa_atexit@plt+0x5760c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - sub r1, r3, #10 │ │ │ │ - ldr lr, [pc, #96] @ 63dc0 <__cxa_atexit@plt+0x57610> │ │ │ │ + bcc 6353c <__cxa_atexit@plt+0x56d8c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + cmp r2, r7 │ │ │ │ + bne 63528 <__cxa_atexit@plt+0x56d78> │ │ │ │ + ldr r7, [pc, #92] @ 6354c <__cxa_atexit@plt+0x56d9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr lr, [pc, #68] @ 63550 <__cxa_atexit@plt+0x56da0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - sub r2, r3, #22 │ │ │ │ - ldr r9, [pc, #88] @ 63dc4 <__cxa_atexit@plt+0x57614> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r0, r7, r9} │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - sub r7, r3, #1 │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add r2, r6, #12 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ 63db8 <__cxa_atexit@plt+0x57608> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #24 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - addseq r5, sl, #56 @ 0x38 │ │ │ │ - adcseq r3, fp, #0, 4 │ │ │ │ - adcseq r3, fp, #108, 8 @ 0x6c000000 │ │ │ │ - adcseq r3, fp, #188, 2 @ 0x2f │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 63e20 <__cxa_atexit@plt+0x57670> │ │ │ │ - ldr r3, [pc, #84] @ 63e44 <__cxa_atexit@plt+0x57694> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + adcseq r3, fp, #20, 20 @ 0x14000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 63e38 <__cxa_atexit@plt+0x57688> │ │ │ │ - ldr r2, [pc, #64] @ 63e4c <__cxa_atexit@plt+0x5769c> │ │ │ │ + bhi 635d0 <__cxa_atexit@plt+0x56e20> │ │ │ │ + ldr r2, [pc, #124] @ 635ec <__cxa_atexit@plt+0x56e3c> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r7, r9} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #32] @ 63e48 <__cxa_atexit@plt+0x57698> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ 635f0 <__cxa_atexit@plt+0x56e40> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 635c4 <__cxa_atexit@plt+0x56e14> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 635d8 <__cxa_atexit@plt+0x56e28> │ │ │ │ + ldr r3, [pc, #76] @ 635f4 <__cxa_atexit@plt+0x56e44> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffcc8 │ │ │ │ - addseq r4, sl, #184, 30 @ 0x2e0 │ │ │ │ - @ instruction: 0xfffffce8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 63e84 <__cxa_atexit@plt+0x576d4> │ │ │ │ - ldr r2, [pc, #28] @ 63e8c <__cxa_atexit@plt+0x576dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - stmib r5, {r7, r8} │ │ │ │ - mov r7, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + adcseq r3, fp, #212, 18 @ 0x350000 │ │ │ │ + adcseq r3, fp, #8, 20 @ 0x8000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 63f18 <__cxa_atexit@plt+0x57768> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 63f18 <__cxa_atexit@plt+0x57768> │ │ │ │ - ldr r2, [pc, #156] @ 63f50 <__cxa_atexit@plt+0x577a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - ands r2, r3, #3 │ │ │ │ - beq 63f20 <__cxa_atexit@plt+0x57770> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 63f30 <__cxa_atexit@plt+0x57780> │ │ │ │ - ldr r1, [pc, #120] @ 63f54 <__cxa_atexit@plt+0x577a4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #4]! │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - str r1, [r2] │ │ │ │ - ldr r8, [r2, #4] │ │ │ │ - str r3, [r2, #4] │ │ │ │ - sub r3, r2, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 63f44 <__cxa_atexit@plt+0x57794> │ │ │ │ - ldr r3, [pc, #80] @ 63f58 <__cxa_atexit@plt+0x577a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r5, {r7, r8} │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 63634 <__cxa_atexit@plt+0x56e84> │ │ │ │ + ldr r2, [pc, #36] @ 63640 <__cxa_atexit@plt+0x56e90> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #12]! │ │ │ │ - ldr r7, [r5] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r3, fp, #148, 18 @ 0x250000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 63708 <__cxa_atexit@plt+0x56f58> │ │ │ │ + ldr r2, [pc, #196] @ 63728 <__cxa_atexit@plt+0x56f78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 636f8 <__cxa_atexit@plt+0x56f48> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #56 @ 0x38 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 63710 <__cxa_atexit@plt+0x56f60> │ │ │ │ + ldr r7, [pc, #148] @ 6372c <__cxa_atexit@plt+0x56f7c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr lr, [r9, #7] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r8, [r5, #-16] │ │ │ │ + ldmda r5, {r0, r1, r7, ip} │ │ │ │ + ldr r9, [pc, #124] @ 63730 <__cxa_atexit@plt+0x56f80> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, #120] @ 63734 <__cxa_atexit@plt+0x56f84> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r3, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + mov r7, r6 │ │ │ │ + str r9, [r7, #32]! │ │ │ │ + str r3, [r6, #40] @ 0x28 │ │ │ │ + str sl, [r6, #44] @ 0x2c │ │ │ │ + str r7, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + mov r7, #56 @ 0x38 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffffce4 │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + adcseq r3, fp, #204, 18 @ 0x330000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 63fb8 <__cxa_atexit@plt+0x57808> │ │ │ │ - ldr r1, [pc, #84] @ 63fd0 <__cxa_atexit@plt+0x57820> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - ldr r2, [r2, #2] │ │ │ │ - str r1, [r3] │ │ │ │ - ldr r8, [r3, #4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - sub r2, r3, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 63fc4 <__cxa_atexit@plt+0x57814> │ │ │ │ - ldr r3, [pc, #44] @ 63fd4 <__cxa_atexit@plt+0x57824> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 637c4 <__cxa_atexit@plt+0x57014> │ │ │ │ + ldr lr, [pc, #116] @ 637d0 <__cxa_atexit@plt+0x57020> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #84] @ 637d4 <__cxa_atexit@plt+0x57024> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #80] @ 637d8 <__cxa_atexit@plt+0x57028> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #32]! │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str sl, [r3, #44] @ 0x2c │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ + str r3, [r3, #52] @ 0x34 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffc20 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + adcseq r3, fp, #0, 18 │ │ │ │ + addseq r3, sl, #156, 12 @ 0x9c00000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r0, r5, #16 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 6389c <__cxa_atexit@plt+0x570ec> │ │ │ │ + mov lr, r7 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 638a4 <__cxa_atexit@plt+0x570f4> │ │ │ │ + str r0, [sp] │ │ │ │ + ldr r0, [pc, #188] @ 638d8 <__cxa_atexit@plt+0x57128> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #184] @ 638dc <__cxa_atexit@plt+0x5712c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [pc, #180] @ 638e0 <__cxa_atexit@plt+0x57130> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str ip, [r5, #-16] │ │ │ │ + ldr r1, [r5] │ │ │ │ + stmib r3, {r0, sl} │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + sub r0, r6, #5 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #148] @ 638e4 <__cxa_atexit@plt+0x57134> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r0, r0, #1 │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + sub r0, r5, #52 @ 0x34 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 638c4 <__cxa_atexit@plt+0x57114> │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 638bc <__cxa_atexit@plt+0x5710c> │ │ │ │ + ldr r7, [pc, #120] @ 638f0 <__cxa_atexit@plt+0x57140> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #116] @ 638f4 <__cxa_atexit@plt+0x57144> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #16]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r7, lr │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + mov r6, r3 │ │ │ │ + b 638ac <__cxa_atexit@plt+0x570fc> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #56] @ 638ec <__cxa_atexit@plt+0x5713c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 64008 <__cxa_atexit@plt+0x57858> │ │ │ │ - ldr r3, [pc, #36] @ 64018 <__cxa_atexit@plt+0x57868> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 638e8 <__cxa_atexit@plt+0x57138> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + adcseq r3, fp, #36, 16 @ 0x240000 │ │ │ │ + addseq r2, sl, #60, 6 @ 0xf0000000 │ │ │ │ + addseq r3, sl, #164, 14 @ 0x2900000 │ │ │ │ + addseq r3, sl, #252, 14 @ 0x3f00000 │ │ │ │ + @ instruction: 0xffffbdb4 │ │ │ │ + @ instruction: 0xffffd604 │ │ │ │ + addseq r2, sl, #108, 4 @ 0xc0000006 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #64] @ 6394c <__cxa_atexit@plt+0x5719c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 64010 <__cxa_atexit@plt+0x57860> │ │ │ │ - b 64024 <__cxa_atexit@plt+0x57874> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 63930 <__cxa_atexit@plt+0x57180> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 6393c <__cxa_atexit@plt+0x5718c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 64088 <__cxa_atexit@plt+0x578d8> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 640e0 <__cxa_atexit@plt+0x57930> │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - sub r9, r6, #10 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - ldr lr, [pc, #144] @ 640ec <__cxa_atexit@plt+0x5793c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r0, r6, #22 │ │ │ │ - ldr r8, [pc, #136] @ 640f0 <__cxa_atexit@plt+0x57940> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [pc, #132] @ 640f4 <__cxa_atexit@plt+0x57944> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r7, r8} │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx ip │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 640e0 <__cxa_atexit@plt+0x57930> │ │ │ │ - ldr lr, [pc, #96] @ 640f8 <__cxa_atexit@plt+0x57948> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [pc, #92] @ 640fc <__cxa_atexit@plt+0x5794c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [pc, #88] @ 64100 <__cxa_atexit@plt+0x57950> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r7, r0, #1 │ │ │ │ - ldr r9, [pc, #80] @ 64104 <__cxa_atexit@plt+0x57954> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - sub r1, r6, #10 │ │ │ │ - sub r0, r6, #22 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - add r9, r3, #8 │ │ │ │ - stm r9, {r2, r7, r8} │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx ip │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r3, fp, #112, 2 │ │ │ │ - adcseq r2, fp, #192, 28 @ 0xc00 │ │ │ │ - adcseq r2, fp, #220, 28 @ 0xdc0 │ │ │ │ - adcseq r3, fp, #52, 2 │ │ │ │ - adcseq r2, fp, #136, 28 @ 0x880 │ │ │ │ - adcseq r2, fp, #88, 28 @ 0x580 │ │ │ │ - adcseq r2, fp, #152, 28 @ 0x980 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r7, [pc, #12] @ 63950 <__cxa_atexit@plt+0x571a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + addseq r2, sl, #40, 4 @ 0x80000002 │ │ │ │ + addseq r2, sl, #16, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 64160 <__cxa_atexit@plt+0x579b0> │ │ │ │ - ldr r3, [pc, #84] @ 64184 <__cxa_atexit@plt+0x579d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 6397c <__cxa_atexit@plt+0x571cc> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + addseq r2, sl, #248, 2 @ 0x3e │ │ │ │ + addseq r3, sl, #252, 8 @ 0xfc000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 64178 <__cxa_atexit@plt+0x579c8> │ │ │ │ - ldr r3, [pc, #64] @ 6418c <__cxa_atexit@plt+0x579dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r7, r9} │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #32] @ 64188 <__cxa_atexit@plt+0x579d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ + bhi 639b4 <__cxa_atexit@plt+0x57204> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 639bc <__cxa_atexit@plt+0x5720c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 61b48 <__cxa_atexit@plt+0x55398> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd28 │ │ │ │ - addseq r4, sl, #124, 24 @ 0x7c00 │ │ │ │ - @ instruction: 0xfffffd48 │ │ │ │ + adcseq r3, fp, #172, 10 @ 0x2b000000 │ │ │ │ + addseq r3, sl, #188, 8 @ 0xbc000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 641f8 <__cxa_atexit@plt+0x57a48> │ │ │ │ - ldr r2, [pc, #84] @ 64200 <__cxa_atexit@plt+0x57a50> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi 639f4 <__cxa_atexit@plt+0x57244> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #76] @ 64204 <__cxa_atexit@plt+0x57a54> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 641e4 <__cxa_atexit@plt+0x57a34> │ │ │ │ - cmp r2, #0 │ │ │ │ - ldrne r0, [r5, #-8]! │ │ │ │ - ldreq r0, [r7] │ │ │ │ - moveq r5, r3 │ │ │ │ + ldr r2, [pc, #24] @ 639fc <__cxa_atexit@plt+0x5724c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7e4ec <__cxa_atexit@plt+0x71d3c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 64208 <__cxa_atexit@plt+0x57a58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ + adcseq r3, fp, #108, 10 @ 0x1b000000 │ │ │ │ + addseq r3, sl, #124, 8 @ 0x7c000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 63a34 <__cxa_atexit@plt+0x57284> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 63a3c <__cxa_atexit@plt+0x5728c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 73c38 <__cxa_atexit@plt+0x67488> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + adcseq r3, fp, #44, 10 @ 0xb000000 │ │ │ │ + addseq r3, sl, #60, 8 @ 0x3c000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 63a74 <__cxa_atexit@plt+0x572c4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 63a7c <__cxa_atexit@plt+0x572cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 697bc <__cxa_atexit@plt+0x5d00c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - adcseq r2, fp, #152, 26 @ 0x2600 │ │ │ │ - addseq r4, sl, #252, 22 @ 0x3f000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 64230 <__cxa_atexit@plt+0x57a80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ + adcseq r3, fp, #236, 8 @ 0xec000000 │ │ │ │ + addseq r3, sl, #252, 6 @ 0xf0000003 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 63ab4 <__cxa_atexit@plt+0x57304> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 63abc <__cxa_atexit@plt+0x5730c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7a880 <__cxa_atexit@plt+0x6e0d0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r4, sl, #204, 22 @ 0x33000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + adcseq r3, fp, #172, 8 @ 0xac000000 │ │ │ │ + addseq r3, sl, #188, 6 @ 0xf0000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 64264 <__cxa_atexit@plt+0x57ab4> │ │ │ │ - ldr r3, [pc, #24] @ 64270 <__cxa_atexit@plt+0x57ac0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 63af4 <__cxa_atexit@plt+0x57344> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 63afc <__cxa_atexit@plt+0x5734c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b 65bf0 <__cxa_atexit@plt+0x59440> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 642d4 <__cxa_atexit@plt+0x57b24> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 642d4 <__cxa_atexit@plt+0x57b24> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 642dc <__cxa_atexit@plt+0x57b2c> │ │ │ │ - ldr r2, [pc, #68] @ 642ec <__cxa_atexit@plt+0x57b3c> │ │ │ │ + adcseq r3, fp, #108, 8 @ 0x6c000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 63b38 <__cxa_atexit@plt+0x57388> │ │ │ │ + ldr r2, [pc, #36] @ 63b40 <__cxa_atexit@plt+0x57390> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #64] @ 642f0 <__cxa_atexit@plt+0x57b40> │ │ │ │ + ldr r1, [pc, #32] @ 63b44 <__cxa_atexit@plt+0x57394> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #1 │ │ │ │ - mov r6, r3 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + addseq r3, sl, #8, 4 @ 0x80000000 │ │ │ │ + adcseq r3, fp, #44, 8 @ 0x2c000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 63ba4 <__cxa_atexit@plt+0x573f4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 63bb0 <__cxa_atexit@plt+0x57400> │ │ │ │ + ldr r1, [pc, #72] @ 63bc0 <__cxa_atexit@plt+0x57410> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #68] @ 63bc4 <__cxa_atexit@plt+0x57414> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - adcseq r2, fp, #28, 30 @ 0x70 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6434c <__cxa_atexit@plt+0x57b9c> │ │ │ │ - ldr r3, [pc, #88] @ 64374 <__cxa_atexit@plt+0x57bc4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 64364 <__cxa_atexit@plt+0x57bb4> │ │ │ │ - ldr r7, [pc, #72] @ 64380 <__cxa_atexit@plt+0x57bd0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #40] @ 6437c <__cxa_atexit@plt+0x57bcc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 64378 <__cxa_atexit@plt+0x57bc8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq r3, fp, #208, 6 @ 0x40000003 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 63c00 <__cxa_atexit@plt+0x57450> │ │ │ │ + ldr r8, [pc, #36] @ 63c08 <__cxa_atexit@plt+0x57458> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 63c0c <__cxa_atexit@plt+0x5745c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - addseq r4, sl, #220, 18 @ 0x370000 │ │ │ │ - addseq r4, sl, #160, 20 @ 0xa0000 │ │ │ │ - @ instruction: 0xffffe7fc │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 643c8 <__cxa_atexit@plt+0x57c18> │ │ │ │ - ldr r3, [pc, #52] @ 643e0 <__cxa_atexit@plt+0x57c30> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 643e4 <__cxa_atexit@plt+0x57c34> │ │ │ │ + addseq r3, sl, #104, 2 │ │ │ │ + adcseq r3, fp, #96, 6 @ 0x80000001 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 63c6c <__cxa_atexit@plt+0x574bc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 63c78 <__cxa_atexit@plt+0x574c8> │ │ │ │ + ldr r1, [pc, #72] @ 63c88 <__cxa_atexit@plt+0x574d8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #68] @ 63c8c <__cxa_atexit@plt+0x574dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r3, r3, #1 │ │ │ │ - stmib r7, {r2, r3, r8} │ │ │ │ - sub r7, r6, #7 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 643e8 <__cxa_atexit@plt+0x57c38> │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r4, sl, #84, 18 @ 0x150000 │ │ │ │ - adcseq r2, fp, #92, 22 @ 0x17000 │ │ │ │ - addseq r4, sl, #188, 20 @ 0xbc000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq r3, fp, #8, 6 @ 0x20000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 64420 <__cxa_atexit@plt+0x57c70> │ │ │ │ + bhi 63cf4 <__cxa_atexit@plt+0x57544> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 63d00 <__cxa_atexit@plt+0x57550> │ │ │ │ + ldr r1, [pc, #80] @ 63d10 <__cxa_atexit@plt+0x57560> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #76] @ 63d14 <__cxa_atexit@plt+0x57564> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 64428 <__cxa_atexit@plt+0x57c78> │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r7, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq r3, fp, #136, 4 @ 0x80000008 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 63d80 <__cxa_atexit@plt+0x575d0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 63d8c <__cxa_atexit@plt+0x575dc> │ │ │ │ + ldr r1, [pc, #84] @ 63d9c <__cxa_atexit@plt+0x575ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #80] @ 63da0 <__cxa_atexit@plt+0x575f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + adcseq r3, fp, #0, 4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 63ddc <__cxa_atexit@plt+0x5762c> │ │ │ │ + ldr r2, [pc, #36] @ 63de4 <__cxa_atexit@plt+0x57634> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 63de8 <__cxa_atexit@plt+0x57638> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r2, fp, #64, 22 @ 0x10000 │ │ │ │ + addseq r2, sl, #136, 30 @ 0x220 │ │ │ │ + adcseq r3, fp, #136, 2 @ 0x22 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 64464 <__cxa_atexit@plt+0x57cb4> │ │ │ │ + bhi 63e48 <__cxa_atexit@plt+0x57698> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 63e54 <__cxa_atexit@plt+0x576a4> │ │ │ │ + ldr r1, [pc, #72] @ 63e64 <__cxa_atexit@plt+0x576b4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #68] @ 63e68 <__cxa_atexit@plt+0x576b8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 6446c <__cxa_atexit@plt+0x57cbc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3eb77c <__cxa_atexit@plt+0x3defcc> │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r2, fp, #252, 20 @ 0xfc000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 644ec <__cxa_atexit@plt+0x57d3c> │ │ │ │ - ldr lr, [pc, #104] @ 644f8 <__cxa_atexit@plt+0x57d48> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #92] @ 644fc <__cxa_atexit@plt+0x57d4c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 644d8 <__cxa_atexit@plt+0x57d28> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 644e4 <__cxa_atexit@plt+0x57d34> │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq r3, fp, #44, 2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 63ed4 <__cxa_atexit@plt+0x57724> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 63ee0 <__cxa_atexit@plt+0x57730> │ │ │ │ + ldr r1, [pc, #84] @ 63ef0 <__cxa_atexit@plt+0x57740> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #80] @ 63ef4 <__cxa_atexit@plt+0x57744> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - adcseq r2, fp, #176, 20 @ 0xb0000 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq r3, fp, #172 @ 0xac │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 64530 <__cxa_atexit@plt+0x57d80> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 6458c <__cxa_atexit@plt+0x57ddc> │ │ │ │ - ldr lr, [pc, #64] @ 64598 <__cxa_atexit@plt+0x57de8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - ldr r1, [pc, #52] @ 6459c <__cxa_atexit@plt+0x57dec> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 63f30 <__cxa_atexit@plt+0x57780> │ │ │ │ + ldr r2, [pc, #36] @ 63f38 <__cxa_atexit@plt+0x57788> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 63f3c <__cxa_atexit@plt+0x5778c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r2, #-16] │ │ │ │ - stmdb r2, {r0, r1, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 64580 <__cxa_atexit@plt+0x57dd0> │ │ │ │ - mov r7, r3 │ │ │ │ - b 645a8 <__cxa_atexit@plt+0x57df8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - adcseq r2, fp, #232, 18 @ 0x3a0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #132] @ 64634 <__cxa_atexit@plt+0x57e84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 645d0 <__cxa_atexit@plt+0x57e20> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 645d8 <__cxa_atexit@plt+0x57e28> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + addseq r2, sl, #48, 28 @ 0x300 │ │ │ │ + adcseq r3, fp, #52 @ 0x34 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 63f9c <__cxa_atexit@plt+0x577ec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 64624 <__cxa_atexit@plt+0x57e74> │ │ │ │ - ldr r2, [pc, #72] @ 64638 <__cxa_atexit@plt+0x57e88> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #56] @ 6463c <__cxa_atexit@plt+0x57e8c> │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 63fa8 <__cxa_atexit@plt+0x577f8> │ │ │ │ + ldr r1, [pc, #72] @ 63fb8 <__cxa_atexit@plt+0x57808> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #68] @ 63fbc <__cxa_atexit@plt+0x5780c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - adcseq r2, fp, #152, 18 @ 0x260000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6465c <__cxa_atexit@plt+0x57eac> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq r2, fp, #216, 30 @ 0x360 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 64028 <__cxa_atexit@plt+0x57878> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 646a8 <__cxa_atexit@plt+0x57ef8> │ │ │ │ - ldr r2, [pc, #68] @ 646b8 <__cxa_atexit@plt+0x57f08> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 646bc <__cxa_atexit@plt+0x57f0c> │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 64034 <__cxa_atexit@plt+0x57884> │ │ │ │ + ldr r1, [pc, #84] @ 64044 <__cxa_atexit@plt+0x57894> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #80] @ 64048 <__cxa_atexit@plt+0x57898> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe00 │ │ │ │ - adcseq r2, fp, #20, 18 @ 0x50000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #20 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq r2, fp, #88, 30 @ 0x160 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 646f4 <__cxa_atexit@plt+0x57f44> │ │ │ │ - ldr r3, [pc, #28] @ 646fc <__cxa_atexit@plt+0x57f4c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r2, r8} │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi 64084 <__cxa_atexit@plt+0x578d4> │ │ │ │ + ldr r2, [pc, #36] @ 6408c <__cxa_atexit@plt+0x578dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 64090 <__cxa_atexit@plt+0x578e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [pc, #212] @ 647f0 <__cxa_atexit@plt+0x58040> │ │ │ │ + addseq r2, sl, #216, 24 @ 0xd800 │ │ │ │ + adcseq r2, fp, #224, 28 @ 0xe00 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 640f0 <__cxa_atexit@plt+0x57940> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 640fc <__cxa_atexit@plt+0x5794c> │ │ │ │ + ldr r1, [pc, #72] @ 6410c <__cxa_atexit@plt+0x5795c> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 6474c <__cxa_atexit@plt+0x57f9c> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 64758 <__cxa_atexit@plt+0x57fa8> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #12]! │ │ │ │ - ldr r7, [r5] │ │ │ │ + ldr r2, [pc, #68] @ 64110 <__cxa_atexit@plt+0x57960> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #60 @ 0x3c │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 647dc <__cxa_atexit@plt+0x5802c> │ │ │ │ - ldr r2, [pc, #132] @ 647f4 <__cxa_atexit@plt+0x58044> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r9, [pc, #104] @ 647f8 <__cxa_atexit@plt+0x58048> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r7, r6 │ │ │ │ - str r9, [r7, #20]! │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [pc, #88] @ 647fc <__cxa_atexit@plt+0x5804c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #32]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str sl, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - ldr r0, [pc, #60] @ 64800 <__cxa_atexit@plt+0x58050> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r6, #48 @ 0x30 │ │ │ │ - stm r1, {r0, r3, r7} │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ - bx ip │ │ │ │ - mov r0, #60 @ 0x3c │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0xfffffcc0 │ │ │ │ - adcseq r2, fp, #248, 14 @ 0x3e00000 │ │ │ │ - @ instruction: 0xfffffd98 │ │ │ │ - adcseq r2, fp, #76, 14 @ 0x1300000 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq r2, fp, #132, 28 @ 0x840 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 64824 <__cxa_atexit@plt+0x58074> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6417c <__cxa_atexit@plt+0x579cc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #60 @ 0x3c │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 648a8 <__cxa_atexit@plt+0x580f8> │ │ │ │ - ldr r2, [pc, #124] @ 648b8 <__cxa_atexit@plt+0x58108> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r9, [pc, #96] @ 648bc <__cxa_atexit@plt+0x5810c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r7, r6 │ │ │ │ - str r9, [r7, #20]! │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [pc, #80] @ 648c0 <__cxa_atexit@plt+0x58110> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #32]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str sl, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - ldr r0, [pc, #52] @ 648c4 <__cxa_atexit@plt+0x58114> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r6, #48 @ 0x30 │ │ │ │ - stm r1, {r0, r3, r7} │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ - bx ip │ │ │ │ - mov r0, #60 @ 0x3c │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffbf4 │ │ │ │ - adcseq r2, fp, #44, 14 @ 0xb00000 │ │ │ │ - @ instruction: 0xfffffccc │ │ │ │ - adcseq r2, fp, #128, 12 @ 0x8000000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6491c <__cxa_atexit@plt+0x5816c> │ │ │ │ - ldr r3, [pc, #68] @ 64934 <__cxa_atexit@plt+0x58184> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 64938 <__cxa_atexit@plt+0x58188> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str sl, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - str r2, [r7, #16] │ │ │ │ - str r9, [r7, #20] │ │ │ │ - str r7, [r7, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 64188 <__cxa_atexit@plt+0x579d8> │ │ │ │ + ldr r1, [pc, #84] @ 64198 <__cxa_atexit@plt+0x579e8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #80] @ 6419c <__cxa_atexit@plt+0x579ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 6493c <__cxa_atexit@plt+0x5818c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb00 │ │ │ │ - @ instruction: 0xfffffdd0 │ │ │ │ - addseq r4, sl, #108, 10 @ 0x1b000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq r2, fp, #4, 28 @ 0x40 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 641d8 <__cxa_atexit@plt+0x57a28> │ │ │ │ + ldr r8, [pc, #36] @ 641e0 <__cxa_atexit@plt+0x57a30> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 641e4 <__cxa_atexit@plt+0x57a34> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq r2, sl, #128, 22 @ 0x20000 │ │ │ │ + adcseq r2, fp, #136, 26 @ 0x2200 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 64974 <__cxa_atexit@plt+0x581c4> │ │ │ │ + bhi 64244 <__cxa_atexit@plt+0x57a94> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 64250 <__cxa_atexit@plt+0x57aa0> │ │ │ │ + ldr r1, [pc, #72] @ 64260 <__cxa_atexit@plt+0x57ab0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #68] @ 64264 <__cxa_atexit@plt+0x57ab4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 6497c <__cxa_atexit@plt+0x581cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r2, fp, #236, 10 @ 0x3b000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 649b4 <__cxa_atexit@plt+0x58204> │ │ │ │ - ldr r3, [pc, #28] @ 649bc <__cxa_atexit@plt+0x5820c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r2, r8} │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [pc, #80] @ 64a2c <__cxa_atexit@plt+0x5827c> │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq r2, fp, #48, 26 @ 0xc00 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 642d0 <__cxa_atexit@plt+0x57b20> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 642dc <__cxa_atexit@plt+0x57b2c> │ │ │ │ + ldr r1, [pc, #84] @ 642ec <__cxa_atexit@plt+0x57b3c> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 64a08 <__cxa_atexit@plt+0x58258> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 64a18 <__cxa_atexit@plt+0x58268> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [pc, #80] @ 642f0 <__cxa_atexit@plt+0x57b40> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldmib r5, {r7, r9} │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3eb77c <__cxa_atexit@plt+0x3defcc> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #12]! │ │ │ │ - ldr r7, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq r2, fp, #176, 24 @ 0xb000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 64a58 <__cxa_atexit@plt+0x582a8> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 3eb77c <__cxa_atexit@plt+0x3defcc> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 64ab8 <__cxa_atexit@plt+0x58308> │ │ │ │ - ldr r3, [pc, #68] @ 64ad0 <__cxa_atexit@plt+0x58320> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 64ad4 <__cxa_atexit@plt+0x58324> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str sl, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - str r2, [r7, #16] │ │ │ │ - str r9, [r7, #20] │ │ │ │ - str r7, [r7, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 64358 <__cxa_atexit@plt+0x57ba8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 64364 <__cxa_atexit@plt+0x57bb4> │ │ │ │ + ldr r1, [pc, #80] @ 64374 <__cxa_atexit@plt+0x57bc4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #76] @ 64378 <__cxa_atexit@plt+0x57bc8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r7, r7, #12 │ │ │ │ + ldm r7, {r2, r5, r7} │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + add lr, r9, #12 │ │ │ │ + stm lr, {r2, r5, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 64ad8 <__cxa_atexit@plt+0x58328> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffeb8 │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ - addseq r4, sl, #212, 6 @ 0x50000003 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + adcseq r2, fp, #36, 24 @ 0x2400 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 64b10 <__cxa_atexit@plt+0x58360> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + bhi 643e8 <__cxa_atexit@plt+0x57c38> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 643f4 <__cxa_atexit@plt+0x57c44> │ │ │ │ + ldr lr, [pc, #88] @ 64404 <__cxa_atexit@plt+0x57c54> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #84] @ 64408 <__cxa_atexit@plt+0x57c58> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 64b18 <__cxa_atexit@plt+0x58368> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + add r8, r7, #16 │ │ │ │ + ldm r8, {r0, r1, r8} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r1, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r2, fp, #80, 8 @ 0x50000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 64b50 <__cxa_atexit@plt+0x583a0> │ │ │ │ - ldr r3, [pc, #28] @ 64b58 <__cxa_atexit@plt+0x583a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r2, r8} │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [pc, #84] @ 64bcc <__cxa_atexit@plt+0x5841c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 64bac <__cxa_atexit@plt+0x583fc> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 64bb8 <__cxa_atexit@plt+0x58408> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldmib r5, {r3, sl} │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3eb894 <__cxa_atexit@plt+0x3df0e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + adcseq r2, fp, #156, 22 @ 0x27000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 64444 <__cxa_atexit@plt+0x57c94> │ │ │ │ + ldr r8, [pc, #36] @ 6444c <__cxa_atexit@plt+0x57c9c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 64450 <__cxa_atexit@plt+0x57ca0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #12]! │ │ │ │ - ldr r7, [r5] │ │ │ │ + addseq r2, sl, #16, 18 @ 0x40000 │ │ │ │ + adcseq r2, fp, #28, 22 @ 0x7000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 644b0 <__cxa_atexit@plt+0x57d00> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 644bc <__cxa_atexit@plt+0x57d0c> │ │ │ │ + ldr r1, [pc, #72] @ 644cc <__cxa_atexit@plt+0x57d1c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #68] @ 644d0 <__cxa_atexit@plt+0x57d20> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 64c00 <__cxa_atexit@plt+0x58450> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3eb894 <__cxa_atexit@plt+0x3df0e4> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 64c60 <__cxa_atexit@plt+0x584b0> │ │ │ │ - ldr r3, [pc, #68] @ 64c78 <__cxa_atexit@plt+0x584c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 64c7c <__cxa_atexit@plt+0x584cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str sl, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - str r2, [r7, #16] │ │ │ │ - str r9, [r7, #20] │ │ │ │ - str r7, [r7, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 64c80 <__cxa_atexit@plt+0x584d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffeac │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - addseq r4, sl, #48, 4 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 64cd4 <__cxa_atexit@plt+0x58524> │ │ │ │ - ldr r3, [pc, #64] @ 64cec <__cxa_atexit@plt+0x5853c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #60] @ 64cf0 <__cxa_atexit@plt+0x58540> │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq r2, fp, #196, 20 @ 0xc4000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 64538 <__cxa_atexit@plt+0x57d88> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 64544 <__cxa_atexit@plt+0x57d94> │ │ │ │ + ldr r1, [pc, #80] @ 64554 <__cxa_atexit@plt+0x57da4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #76] @ 64558 <__cxa_atexit@plt+0x57da8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r1, r6, #14 │ │ │ │ - stmib r7, {r2, r8} │ │ │ │ - str r3, [r7, #12] │ │ │ │ - str r1, [r7, #16] │ │ │ │ - str r9, [r7, #20] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r7, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 64cf4 <__cxa_atexit@plt+0x58544> │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r2, fp, #100, 4 @ 0x40000006 │ │ │ │ - adcseq r2, fp, #116, 4 @ 0x40000007 │ │ │ │ - addseq r4, sl, #192, 2 @ 0x30 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq r2, fp, #68, 20 @ 0x44000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 64d2c <__cxa_atexit@plt+0x5857c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + bhi 645c4 <__cxa_atexit@plt+0x57e14> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 645d0 <__cxa_atexit@plt+0x57e20> │ │ │ │ + ldr r1, [pc, #84] @ 645e0 <__cxa_atexit@plt+0x57e30> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #80] @ 645e4 <__cxa_atexit@plt+0x57e34> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 64d34 <__cxa_atexit@plt+0x58584> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r2, fp, #52, 4 @ 0x40000003 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + adcseq r2, fp, #188, 18 @ 0x2f0000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 64d6c <__cxa_atexit@plt+0x585bc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + bhi 64654 <__cxa_atexit@plt+0x57ea4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 64660 <__cxa_atexit@plt+0x57eb0> │ │ │ │ + ldr lr, [pc, #88] @ 64670 <__cxa_atexit@plt+0x57ec0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #84] @ 64674 <__cxa_atexit@plt+0x57ec4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 64d74 <__cxa_atexit@plt+0x585c4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + add r8, r7, #16 │ │ │ │ + ldm r8, {r0, r1, r8} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r1, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r2, fp, #244, 2 @ 0x3d │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 64dac <__cxa_atexit@plt+0x585fc> │ │ │ │ - ldr r3, [pc, #28] @ 64db4 <__cxa_atexit@plt+0x58604> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r2, r8} │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [pc, #96] @ 64e34 <__cxa_atexit@plt+0x58684> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 64e14 <__cxa_atexit@plt+0x58664> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 64e20 <__cxa_atexit@plt+0x58670> │ │ │ │ - ldr r2, [pc, #64] @ 64e38 <__cxa_atexit@plt+0x58688> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - mov r7, r3 │ │ │ │ - b 3eb77c <__cxa_atexit@plt+0x3defcc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + adcseq r2, fp, #48, 18 @ 0xc0000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r0, [r3, #12]! │ │ │ │ - ldr r7, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 64e74 <__cxa_atexit@plt+0x586c4> │ │ │ │ - ldr r2, [pc, #40] @ 64e80 <__cxa_atexit@plt+0x586d0> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 646ec <__cxa_atexit@plt+0x57f3c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 646f4 <__cxa_atexit@plt+0x57f44> │ │ │ │ + ldr r2, [pc, #92] @ 64708 <__cxa_atexit@plt+0x57f58> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #12]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ + ldr r1, [pc, #88] @ 6470c <__cxa_atexit@plt+0x57f5c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r3, [r9, #12] │ │ │ │ + str r1, [r9, #16] │ │ │ │ + str r0, [r9, #20] │ │ │ │ + str r7, [r9, #24] │ │ │ │ mov r7, r3 │ │ │ │ - b 3eb77c <__cxa_atexit@plt+0x3defcc> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [pc, #184] @ 64f58 <__cxa_atexit@plt+0x587a8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 64f24 <__cxa_atexit@plt+0x58774> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 64f30 <__cxa_atexit@plt+0x58780> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 64f44 <__cxa_atexit@plt+0x58794> │ │ │ │ - ldr r2, [pc, #136] @ 64f5c <__cxa_atexit@plt+0x587ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - sub r0, r3, #14 │ │ │ │ - ldr lr, [pc, #108] @ 64f60 <__cxa_atexit@plt+0x587b0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [pc, #104] @ 64f64 <__cxa_atexit@plt+0x587b4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ - ldr r7, [r5] │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + b 646fc <__cxa_atexit@plt+0x57f4c> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - adcseq r2, fp, #28 │ │ │ │ - adcseq r2, fp, #44 @ 0x2c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 64fe4 <__cxa_atexit@plt+0x58834> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 64ff0 <__cxa_atexit@plt+0x58840> │ │ │ │ - ldr r2, [pc, #108] @ 65000 <__cxa_atexit@plt+0x58850> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - sub r0, r3, #14 │ │ │ │ - ldr lr, [pc, #80] @ 65004 <__cxa_atexit@plt+0x58854> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [pc, #76] @ 65008 <__cxa_atexit@plt+0x58858> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffda8 │ │ │ │ - adcseq r1, fp, #92, 30 @ 0x170 │ │ │ │ - adcseq r1, fp, #108, 30 @ 0x1b0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 65060 <__cxa_atexit@plt+0x588b0> │ │ │ │ - ldr r3, [pc, #68] @ 65078 <__cxa_atexit@plt+0x588c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 6507c <__cxa_atexit@plt+0x588cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str sl, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - str r2, [r7, #16] │ │ │ │ - str r9, [r7, #20] │ │ │ │ - str r7, [r7, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 65080 <__cxa_atexit@plt+0x588d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffcc8 │ │ │ │ - @ instruction: 0xfffffd44 │ │ │ │ - addseq r3, sl, #56, 28 @ 0x380 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + adcseq r2, fp, #156, 16 @ 0x9c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 65138 <__cxa_atexit@plt+0x58988> │ │ │ │ - ldr r2, [pc, #160] @ 65154 <__cxa_atexit@plt+0x589a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi 64748 <__cxa_atexit@plt+0x57f98> │ │ │ │ + ldr r8, [pc, #36] @ 64750 <__cxa_atexit@plt+0x57fa0> │ │ │ │ + add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #152] @ 65158 <__cxa_atexit@plt+0x589a8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + ldr r2, [pc, #28] @ 64754 <__cxa_atexit@plt+0x57fa4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 65124 <__cxa_atexit@plt+0x58974> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 65130 <__cxa_atexit@plt+0x58980> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 65140 <__cxa_atexit@plt+0x58990> │ │ │ │ - ldr lr, [pc, #104] @ 6515c <__cxa_atexit@plt+0x589ac> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - sub r1, r2, #11 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [pc, #88] @ 65160 <__cxa_atexit@plt+0x589b0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - adcseq r1, fp, #144, 28 @ 0x900 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - adcseq r1, fp, #32, 28 @ 0x200 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 651c0 <__cxa_atexit@plt+0x58a10> │ │ │ │ + addseq r2, sl, #8, 12 @ 0x800000 │ │ │ │ + adcseq r2, fp, #24, 16 @ 0x180000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 647b4 <__cxa_atexit@plt+0x58004> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 651c8 <__cxa_atexit@plt+0x58a18> │ │ │ │ - ldr lr, [pc, #72] @ 651d8 <__cxa_atexit@plt+0x58a28> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r1, r3, #11 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [pc, #56] @ 651dc <__cxa_atexit@plt+0x58a2c> │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 647c0 <__cxa_atexit@plt+0x58010> │ │ │ │ + ldr r1, [pc, #72] @ 647d0 <__cxa_atexit@plt+0x58020> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #68] @ 647d4 <__cxa_atexit@plt+0x58024> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ - adcseq r1, fp, #132, 26 @ 0x2100 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 65210 <__cxa_atexit@plt+0x58a60> │ │ │ │ - ldr r3, [pc, #24] @ 6521c <__cxa_atexit@plt+0x58a6c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq r2, fp, #192, 14 @ 0x3000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 64840 <__cxa_atexit@plt+0x58090> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6526c <__cxa_atexit@plt+0x58abc> │ │ │ │ - ldr r2, [pc, #52] @ 65278 <__cxa_atexit@plt+0x58ac8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #32] @ 6527c <__cxa_atexit@plt+0x58acc> │ │ │ │ + bcc 6484c <__cxa_atexit@plt+0x5809c> │ │ │ │ + ldr r1, [pc, #84] @ 6485c <__cxa_atexit@plt+0x580ac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #80] @ 64860 <__cxa_atexit@plt+0x580b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r1, r2, r3, r7} │ │ │ │ - sub r7, r6, #7 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe58 │ │ │ │ - adcseq r1, fp, #180, 24 @ 0xb400 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 652b0 <__cxa_atexit@plt+0x58b00> │ │ │ │ - ldr r3, [pc, #24] @ 652bc <__cxa_atexit@plt+0x58b0c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq r2, fp, #64, 14 @ 0x1000000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 648d0 <__cxa_atexit@plt+0x58120> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r9, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 652f4 <__cxa_atexit@plt+0x58b44> │ │ │ │ - ldr r2, [pc, #28] @ 65300 <__cxa_atexit@plt+0x58b50> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + bcc 648dc <__cxa_atexit@plt+0x5812c> │ │ │ │ + ldr lr, [pc, #88] @ 648ec <__cxa_atexit@plt+0x5813c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #84] @ 648f0 <__cxa_atexit@plt+0x58140> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + add r8, r7, #16 │ │ │ │ + ldm r8, {r0, r1, r8} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r1, [r9, #20] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 65374 <__cxa_atexit@plt+0x58bc4> │ │ │ │ - ldr r2, [pc, #120] @ 653a0 <__cxa_atexit@plt+0x58bf0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r6, {r2, r8} │ │ │ │ - sub r8, r3, #3 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 65384 <__cxa_atexit@plt+0x58bd4> │ │ │ │ - ldr r7, [pc, #104] @ 653ac <__cxa_atexit@plt+0x58bfc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #100] @ 653b0 <__cxa_atexit@plt+0x58c00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #12]! │ │ │ │ - str sl, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 653a8 <__cxa_atexit@plt+0x58bf8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #8 │ │ │ │ - b 65390 <__cxa_atexit@plt+0x58be0> │ │ │ │ - ldr r7, [pc, #24] @ 653a4 <__cxa_atexit@plt+0x58bf4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - addseq r3, sl, #20, 22 @ 0x5000 │ │ │ │ - addseq r3, sl, #40, 22 @ 0xa000 │ │ │ │ - @ instruction: 0xfffff9b8 │ │ │ │ - @ instruction: 0xfffffa34 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + adcseq r2, fp, #180, 12 @ 0xb400000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 653e8 <__cxa_atexit@plt+0x58c38> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 653f0 <__cxa_atexit@plt+0x58c40> │ │ │ │ + bhi 6492c <__cxa_atexit@plt+0x5817c> │ │ │ │ + ldr r2, [pc, #36] @ 64934 <__cxa_atexit@plt+0x58184> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 64938 <__cxa_atexit@plt+0x58188> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r1, fp, #120, 22 @ 0x1e000 │ │ │ │ + addseq r2, sl, #32, 8 @ 0x20000000 │ │ │ │ + adcseq r2, fp, #56, 12 @ 0x3800000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6542c <__cxa_atexit@plt+0x58c7c> │ │ │ │ + bhi 64998 <__cxa_atexit@plt+0x581e8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 649a4 <__cxa_atexit@plt+0x581f4> │ │ │ │ + ldr r1, [pc, #72] @ 649b4 <__cxa_atexit@plt+0x58204> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #68] @ 649b8 <__cxa_atexit@plt+0x58208> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 65434 <__cxa_atexit@plt+0x58c84> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3eb77c <__cxa_atexit@plt+0x3defcc> │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r1, fp, #52, 22 @ 0xd000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 654b4 <__cxa_atexit@plt+0x58d04> │ │ │ │ - ldr lr, [pc, #104] @ 654c0 <__cxa_atexit@plt+0x58d10> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #92] @ 654c4 <__cxa_atexit@plt+0x58d14> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 654a0 <__cxa_atexit@plt+0x58cf0> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 654ac <__cxa_atexit@plt+0x58cfc> │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - adcseq r1, fp, #232, 20 @ 0xe8000 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq r2, fp, #220, 10 @ 0x37000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 654f8 <__cxa_atexit@plt+0x58d48> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 65554 <__cxa_atexit@plt+0x58da4> │ │ │ │ - ldr lr, [pc, #64] @ 65560 <__cxa_atexit@plt+0x58db0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - ldr r1, [pc, #52] @ 65564 <__cxa_atexit@plt+0x58db4> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 649f4 <__cxa_atexit@plt+0x58244> │ │ │ │ + ldr r2, [pc, #36] @ 649fc <__cxa_atexit@plt+0x5824c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 64a00 <__cxa_atexit@plt+0x58250> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r2, #-16] │ │ │ │ - stmdb r2, {r0, r1, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 65548 <__cxa_atexit@plt+0x58d98> │ │ │ │ - mov r7, r3 │ │ │ │ - b 65570 <__cxa_atexit@plt+0x58dc0> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - adcseq r1, fp, #32, 20 @ 0x20000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #132] @ 655fc <__cxa_atexit@plt+0x58e4c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 65598 <__cxa_atexit@plt+0x58de8> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 655a0 <__cxa_atexit@plt+0x58df0> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 655ec <__cxa_atexit@plt+0x58e3c> │ │ │ │ - ldr r2, [pc, #72] @ 65600 <__cxa_atexit@plt+0x58e50> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #56] @ 65604 <__cxa_atexit@plt+0x58e54> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - adcseq r1, fp, #208, 18 @ 0x340000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 65624 <__cxa_atexit@plt+0x58e74> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 65670 <__cxa_atexit@plt+0x58ec0> │ │ │ │ - ldr r2, [pc, #68] @ 65680 <__cxa_atexit@plt+0x58ed0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 65684 <__cxa_atexit@plt+0x58ed4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe00 │ │ │ │ - adcseq r1, fp, #76, 18 @ 0x130000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #20 │ │ │ │ + addseq r2, sl, #84, 6 @ 0x50000001 │ │ │ │ + adcseq r2, fp, #112, 10 @ 0x1c000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 656bc <__cxa_atexit@plt+0x58f0c> │ │ │ │ - ldr r3, [pc, #28] @ 656c4 <__cxa_atexit@plt+0x58f14> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r2, r8} │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [pc, #212] @ 657b8 <__cxa_atexit@plt+0x59008> │ │ │ │ + bhi 64a60 <__cxa_atexit@plt+0x582b0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 64a6c <__cxa_atexit@plt+0x582bc> │ │ │ │ + ldr r1, [pc, #72] @ 64a7c <__cxa_atexit@plt+0x582cc> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 65714 <__cxa_atexit@plt+0x58f64> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 65720 <__cxa_atexit@plt+0x58f70> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #12]! │ │ │ │ - ldr r7, [r5] │ │ │ │ + ldr r2, [pc, #68] @ 64a80 <__cxa_atexit@plt+0x582d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #60 @ 0x3c │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 657a4 <__cxa_atexit@plt+0x58ff4> │ │ │ │ - ldr r2, [pc, #132] @ 657bc <__cxa_atexit@plt+0x5900c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r9, [pc, #104] @ 657c0 <__cxa_atexit@plt+0x59010> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r7, r6 │ │ │ │ - str r9, [r7, #20]! │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [pc, #88] @ 657c4 <__cxa_atexit@plt+0x59014> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #32]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str sl, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - ldr r0, [pc, #60] @ 657c8 <__cxa_atexit@plt+0x59018> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r6, #48 @ 0x30 │ │ │ │ - stm r1, {r0, r3, r7} │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ - bx ip │ │ │ │ - mov r0, #60 @ 0x3c │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0xfffffcc0 │ │ │ │ - adcseq r1, fp, #48, 16 @ 0x300000 │ │ │ │ - @ instruction: 0xfffffd98 │ │ │ │ - adcseq r1, fp, #132, 14 @ 0x2100000 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq r2, fp, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 657ec <__cxa_atexit@plt+0x5903c> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 64aec <__cxa_atexit@plt+0x5833c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #60 @ 0x3c │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 65870 <__cxa_atexit@plt+0x590c0> │ │ │ │ - ldr r2, [pc, #124] @ 65880 <__cxa_atexit@plt+0x590d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r9, [pc, #96] @ 65884 <__cxa_atexit@plt+0x590d4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r7, r6 │ │ │ │ - str r9, [r7, #20]! │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [pc, #80] @ 65888 <__cxa_atexit@plt+0x590d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #32]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str sl, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - ldr r0, [pc, #52] @ 6588c <__cxa_atexit@plt+0x590dc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r6, #48 @ 0x30 │ │ │ │ - stm r1, {r0, r3, r7} │ │ │ │ - str r6, [r6, #28] │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ - bx ip │ │ │ │ - mov r0, #60 @ 0x3c │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffbf4 │ │ │ │ - adcseq r1, fp, #100, 14 @ 0x1900000 │ │ │ │ - @ instruction: 0xfffffccc │ │ │ │ - adcseq r1, fp, #184, 12 @ 0xb800000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 658e4 <__cxa_atexit@plt+0x59134> │ │ │ │ - ldr r3, [pc, #68] @ 658fc <__cxa_atexit@plt+0x5914c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 65900 <__cxa_atexit@plt+0x59150> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str sl, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - str r2, [r7, #16] │ │ │ │ - str r9, [r7, #20] │ │ │ │ - str r7, [r7, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 64af8 <__cxa_atexit@plt+0x58348> │ │ │ │ + ldr r1, [pc, #84] @ 64b08 <__cxa_atexit@plt+0x58358> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #80] @ 64b0c <__cxa_atexit@plt+0x5835c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 65904 <__cxa_atexit@plt+0x59154> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb00 │ │ │ │ - @ instruction: 0xfffffdd0 │ │ │ │ - addseq r3, sl, #188, 10 @ 0x2f000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq r2, fp, #148, 8 @ 0x94000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6593c <__cxa_atexit@plt+0x5918c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 65944 <__cxa_atexit@plt+0x59194> │ │ │ │ + bhi 64b48 <__cxa_atexit@plt+0x58398> │ │ │ │ + ldr r2, [pc, #36] @ 64b50 <__cxa_atexit@plt+0x583a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 64b54 <__cxa_atexit@plt+0x583a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r1, fp, #36, 12 @ 0x2400000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #16 │ │ │ │ + addseq r2, sl, #252, 2 @ 0x3f │ │ │ │ + adcseq r2, fp, #28, 8 @ 0x1c000000 │ │ │ │ + addseq pc, r9, #76, 26 @ 0x1300 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, sl │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #56 @ 0x38 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6597c <__cxa_atexit@plt+0x591cc> │ │ │ │ - ldr r3, [pc, #28] @ 65984 <__cxa_atexit@plt+0x591d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r2, r8} │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + bhi 64bf0 <__cxa_atexit@plt+0x58440> │ │ │ │ + ldr lr, [pc, #124] @ 64bf8 <__cxa_atexit@plt+0x58448> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + ldr r3, [r7, #13] │ │ │ │ + str lr, [r5, #-52]! @ 0xffffffcc │ │ │ │ + str r9, [r5, #48] @ 0x30 │ │ │ │ + ldr lr, [r7, #37] @ 0x25 │ │ │ │ + str r8, [r5, #44] @ 0x2c │ │ │ │ + ldr r2, [r7, #33] @ 0x21 │ │ │ │ + str r0, [r5, #40] @ 0x28 │ │ │ │ + ldr r0, [r7, #17] │ │ │ │ + str r1, [r5, #36] @ 0x24 │ │ │ │ + ldr r1, [r7, #29] │ │ │ │ + str r0, [r5, #32] │ │ │ │ + ldr r0, [r7, #25] │ │ │ │ + ldr r7, [r7, #21] │ │ │ │ + str r7, [r5, #28] │ │ │ │ + str r0, [r5, #24] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + stmib r5, {ip, lr} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 64be4 <__cxa_atexit@plt+0x58434> │ │ │ │ + mov r7, sl │ │ │ │ + b 64c08 <__cxa_atexit@plt+0x58458> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + addseq pc, r9, #172, 24 @ 0xac00 │ │ │ │ + andeq r0, r0, ip │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #28] @ 659c0 <__cxa_atexit@plt+0x59210> │ │ │ │ + ldr r2, [pc, #88] @ 64c6c <__cxa_atexit@plt+0x584bc> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 64c50 <__cxa_atexit@plt+0x584a0> │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 64c5c <__cxa_atexit@plt+0x584ac> │ │ │ │ + ldr r3, [pc, #52] @ 64c70 <__cxa_atexit@plt+0x584c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 659b8 <__cxa_atexit@plt+0x59208> │ │ │ │ - b 659cc <__cxa_atexit@plt+0x5921c> │ │ │ │ + beq 64c64 <__cxa_atexit@plt+0x584b4> │ │ │ │ + b 64ccc <__cxa_atexit@plt+0x5851c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 65a4c <__cxa_atexit@plt+0x5929c> │ │ │ │ - ldr lr, [pc, #196] @ 65aac <__cxa_atexit@plt+0x592fc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #192] @ 65ab0 <__cxa_atexit@plt+0x59300> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - str r1, [r5] │ │ │ │ - stmib r5, {r0, lr} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 65a84 <__cxa_atexit@plt+0x592d4> │ │ │ │ - ldr r2, [pc, #156] @ 65abc <__cxa_atexit@plt+0x5930c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #152] @ 65ac0 <__cxa_atexit@plt+0x59310> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb80c <__cxa_atexit@plt+0x3df05c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 65a98 <__cxa_atexit@plt+0x592e8> │ │ │ │ - ldr r7, [pc, #80] @ 65ab4 <__cxa_atexit@plt+0x59304> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #76] @ 65ab8 <__cxa_atexit@plt+0x59308> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - stmib r6, {r3, r7, r8} │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r8, [r5], #52 @ 0x34 │ │ │ │ + b 202b29c <__cxa_atexit@plt+0x201eaec> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - adcseq r1, fp, #72, 10 @ 0x12000000 │ │ │ │ - addseq r3, sl, #100, 6 @ 0x90000001 │ │ │ │ - adcseq r1, fp, #164, 8 @ 0xa4000000 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + addseq pc, r9, #52, 24 @ 0x3400 │ │ │ │ + andeq r0, r0, sp │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 64cac <__cxa_atexit@plt+0x584fc> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r3, [pc, #40] @ 64cc0 <__cxa_atexit@plt+0x58510> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #28] @ 65afc <__cxa_atexit@plt+0x5934c> │ │ │ │ - add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 65af4 <__cxa_atexit@plt+0x59344> │ │ │ │ - b 65b08 <__cxa_atexit@plt+0x59358> │ │ │ │ + beq 64cb8 <__cxa_atexit@plt+0x58508> │ │ │ │ + b 64ccc <__cxa_atexit@plt+0x5851c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #56 @ 0x38 │ │ │ │ + b 202b29c <__cxa_atexit@plt+0x201eaec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, ip │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 65b78 <__cxa_atexit@plt+0x593c8> │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 65bb0 <__cxa_atexit@plt+0x59400> │ │ │ │ - ldr lr, [pc, #160] @ 65bd0 <__cxa_atexit@plt+0x59420> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - sub sl, r3, #14 │ │ │ │ - ldr r8, [pc, #144] @ 65bd4 <__cxa_atexit@plt+0x59424> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r0, r3, #26 │ │ │ │ - ldr r9, [pc, #136] @ 65bd8 <__cxa_atexit@plt+0x59428> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r1, r7, r9} │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r0, r8, sl} │ │ │ │ - str r2, [r6, #32] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 64ea4 <__cxa_atexit@plt+0x586f4> │ │ │ │ + ldr ip, [r5, #20] │ │ │ │ + ldr r8, [r5, #32] │ │ │ │ + add r9, r6, #4 │ │ │ │ + ldr r7, [r5, #44] @ 0x2c │ │ │ │ + ldr sl, [r5, #48] @ 0x30 │ │ │ │ + ldr r0, [r1, #3] │ │ │ │ + sub r3, r0, #1 │ │ │ │ + cmp r3, #9 │ │ │ │ + bhi 64e58 <__cxa_atexit@plt+0x586a8> │ │ │ │ + str fp, [sp] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr fp, [r5, #40] @ 0x28 │ │ │ │ + add lr, pc, #4 │ │ │ │ + ldr r3, [lr, r3, lsl #2] │ │ │ │ + add pc, lr, r3 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + ldr r3, [r5, #36] @ 0x24 │ │ │ │ + ldr r2, [pc, #360] @ 64ebc <__cxa_atexit@plt+0x5870c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r6, #24]! │ │ │ │ + stmdb r6, {r1, r7, sl} │ │ │ │ + str r2, [r6, #-20] @ 0xffffffec │ │ │ │ + b 64e94 <__cxa_atexit@plt+0x586e4> │ │ │ │ + ldr r3, [pc, #352] @ 64ecc <__cxa_atexit@plt+0x5871c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r1, r7, sl, fp} │ │ │ │ + str r0, [r6, #28] │ │ │ │ + b 64e44 <__cxa_atexit@plt+0x58694> │ │ │ │ + add r6, r6, #12 │ │ │ │ + ldr r3, [pc, #344] @ 64ee0 <__cxa_atexit@plt+0x58730> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str sl, [r6] │ │ │ │ + str r3, [r9] │ │ │ │ + add r5, r5, #52 @ 0x34 │ │ │ │ + mov r8, r1 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + ldr r2, [pc, #280] @ 64ec4 <__cxa_atexit@plt+0x58714> │ │ │ │ + add r2, pc, r2 │ │ │ │ + b 64de0 <__cxa_atexit@plt+0x58630> │ │ │ │ + ldr r3, [pc, #272] @ 64ec8 <__cxa_atexit@plt+0x58718> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 64e80 <__cxa_atexit@plt+0x586d0> │ │ │ │ + ldr r3, [pc, #276] @ 64ed8 <__cxa_atexit@plt+0x58728> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str sl, [r6, #20]! │ │ │ │ + stmdb r6, {r1, r7} │ │ │ │ + str r3, [r6, #-16] │ │ │ │ + b 64e94 <__cxa_atexit@plt+0x586e4> │ │ │ │ + ldr r3, [r5, #28] │ │ │ │ + ldr r2, [pc, #224] @ 64ec0 <__cxa_atexit@plt+0x58710> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r6, #24]! │ │ │ │ + str r1, [r6, #-12] │ │ │ │ + str r7, [r6, #-8] │ │ │ │ + str sl, [r6, #-4] │ │ │ │ + str r2, [r6, #-20] @ 0xffffffec │ │ │ │ + add r5, r5, #52 @ 0x34 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r3, [pc, #200] @ 64ed0 <__cxa_atexit@plt+0x58720> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r1, r7, sl, ip} │ │ │ │ + str r0, [r6, #28] │ │ │ │ + add r5, r5, #52 @ 0x34 │ │ │ │ + mov r6, r2 │ │ │ │ + b 64e98 <__cxa_atexit@plt+0x586e8> │ │ │ │ + ldr r3, [pc, #164] @ 64ed4 <__cxa_atexit@plt+0x58724> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r1, r7, sl} │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str fp, [r6, #28] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + add r5, r5, #52 @ 0x34 │ │ │ │ + mov r6, r2 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r3, [pc, #88] @ 64eb8 <__cxa_atexit@plt+0x58708> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str sl, [r6, #20]! │ │ │ │ + str ip, [r6, #-8] │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + str r3, [r6, #-16] │ │ │ │ + add r5, r5, #52 @ 0x34 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r3, [pc, #92] @ 64edc <__cxa_atexit@plt+0x5872c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r0, [r6, #24]! │ │ │ │ + str r1, [r6, #-12] │ │ │ │ + str r7, [r6, #-8] │ │ │ │ + str sl, [r6, #-4] │ │ │ │ + str r3, [r6, #-20] @ 0xffffffec │ │ │ │ + add r5, r5, #52 @ 0x34 │ │ │ │ + mov r8, fp │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffecec │ │ │ │ + @ instruction: 0xffffefc8 │ │ │ │ + @ instruction: 0xfffff090 │ │ │ │ + @ instruction: 0xfffff218 │ │ │ │ + @ instruction: 0xfffff360 │ │ │ │ + @ instruction: 0xfffff614 │ │ │ │ + @ instruction: 0xfffff874 │ │ │ │ + @ instruction: 0xfffffa38 │ │ │ │ + @ instruction: 0xfffffb7c │ │ │ │ + @ instruction: 0xfffffc08 │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + addseq r1, sl, #148, 30 @ 0x250 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 64f3c <__cxa_atexit@plt+0x5878c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 64f44 <__cxa_atexit@plt+0x58794> │ │ │ │ + ldr r2, [pc, #68] @ 64f60 <__cxa_atexit@plt+0x587b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ 64f64 <__cxa_atexit@plt+0x587b4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 65bb8 <__cxa_atexit@plt+0x59408> │ │ │ │ - ldr r7, [pc, #60] @ 65bc8 <__cxa_atexit@plt+0x59418> │ │ │ │ + b 64f4c <__cxa_atexit@plt+0x5879c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 64f5c <__cxa_atexit@plt+0x587ac> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #56] @ 65bcc <__cxa_atexit@plt+0x5941c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r2, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - b 65bbc <__cxa_atexit@plt+0x5940c> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - addseq r3, sl, #60, 4 @ 0xc0000003 │ │ │ │ - adcseq r1, fp, #124, 6 @ 0xf0000001 │ │ │ │ - adcseq r1, fp, #28, 8 @ 0x1c000000 │ │ │ │ - adcseq r1, fp, #204, 6 @ 0x30000003 │ │ │ │ - adcseq r1, fp, #216, 6 @ 0x60000003 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + addseq r2, sl, #100, 2 │ │ │ │ + @ instruction: 0xffffea6c │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + addseq r1, sl, #20, 30 @ 0x50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 65c34 <__cxa_atexit@plt+0x59484> │ │ │ │ - ldr r2, [pc, #64] @ 65c44 <__cxa_atexit@plt+0x59494> │ │ │ │ + bcc 64fe4 <__cxa_atexit@plt+0x58834> │ │ │ │ + ldr r2, [pc, #96] @ 64ff0 <__cxa_atexit@plt+0x58840> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #60] @ 65c48 <__cxa_atexit@plt+0x59498> │ │ │ │ + ldr r1, [pc, #92] @ 64ff4 <__cxa_atexit@plt+0x58844> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [pc, #88] @ 64ff8 <__cxa_atexit@plt+0x58848> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #84] @ 64ffc <__cxa_atexit@plt+0x5884c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + str r1, [r8, #24]! │ │ │ │ + mov r0, r3 │ │ │ │ + str r9, [r0, #12]! │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + str lr, [r5, #-16]! │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffea38 │ │ │ │ + @ instruction: 0xffffeab0 │ │ │ │ + @ instruction: 0xffffea68 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + addseq r1, sl, #124, 28 @ 0x7c0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 65048 <__cxa_atexit@plt+0x58898> │ │ │ │ + ldr r3, [pc, #44] @ 65054 <__cxa_atexit@plt+0x588a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 65058 <__cxa_atexit@plt+0x588a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffea60 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + addseq r1, sl, #32, 28 @ 0x200 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 65080 <__cxa_atexit@plt+0x588d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + addseq r1, sl, #248, 26 @ 0x3e00 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 650a8 <__cxa_atexit@plt+0x588f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 5bb9c <__cxa_atexit@plt+0x4f3ec> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + addseq r1, sl, #208, 26 @ 0x3400 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6513c <__cxa_atexit@plt+0x5898c> │ │ │ │ + ldr r8, [pc, #116] @ 65148 <__cxa_atexit@plt+0x58998> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #112] @ 6514c <__cxa_atexit@plt+0x5899c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + ldr r0, [r5, #32] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str ip, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + str sl, [r3, #40] @ 0x28 │ │ │ │ + str r9, [r3, #44] @ 0x2c │ │ │ │ + str r8, [r3, #48] @ 0x30 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + sub r7, r6, #37 @ 0x25 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd08 │ │ │ │ - @ instruction: 0xfffffd44 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 65cbc <__cxa_atexit@plt+0x5950c> │ │ │ │ - ldr r7, [pc, #128] @ 65cf0 <__cxa_atexit@plt+0x59540> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r6, {r7, r8} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 65cd8 <__cxa_atexit@plt+0x59528> │ │ │ │ - ldr r2, [pc, #108] @ 65cf8 <__cxa_atexit@plt+0x59548> │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffe9f4 │ │ │ │ + @ instruction: 0xfffffa88 │ │ │ │ + addseq r1, sl, #40, 26 @ 0xa00 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov lr, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 651c8 <__cxa_atexit@plt+0x58a18> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 651d8 <__cxa_atexit@plt+0x58a28> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 651e0 <__cxa_atexit@plt+0x58a30> │ │ │ │ + ldr r0, [pc, #104] @ 65208 <__cxa_atexit@plt+0x58a58> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #100] @ 6520c <__cxa_atexit@plt+0x58a5c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #104] @ 65cfc <__cxa_atexit@plt+0x5954c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r2, [r6, #12]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r5, #24 │ │ │ │ + stm r2, {r0, r6, r8, r9, lr} │ │ │ │ str r9, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff774 <__cxa_atexit@plt+0x3f2fc4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, lr │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 65cf4 <__cxa_atexit@plt+0x59544> │ │ │ │ + mov r3, r6 │ │ │ │ + b 651e8 <__cxa_atexit@plt+0x58a38> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 65204 <__cxa_atexit@plt+0x58a54> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ + mov sl, lr │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + addseq r1, sl, #232, 28 @ 0xe80 │ │ │ │ + andeq r2, r0, r0, lsr #1 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + addseq r1, sl, #104, 24 @ 0x6800 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov lr, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 65288 <__cxa_atexit@plt+0x58ad8> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 65298 <__cxa_atexit@plt+0x58ae8> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 652a0 <__cxa_atexit@plt+0x58af0> │ │ │ │ + ldr r0, [pc, #104] @ 652c8 <__cxa_atexit@plt+0x58b18> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #100] @ 652cc <__cxa_atexit@plt+0x58b1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r5, #24 │ │ │ │ + stm r2, {r0, r6, r8, r9, lr} │ │ │ │ + str r9, [r6, #8] │ │ │ │ + mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ + b 3ff774 <__cxa_atexit@plt+0x3f2fc4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, lr │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - addseq r3, sl, #232, 2 @ 0x3a │ │ │ │ - @ instruction: 0xfffffc80 │ │ │ │ - @ instruction: 0xfffffcbc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 65d34 <__cxa_atexit@plt+0x59584> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 65d3c <__cxa_atexit@plt+0x5958c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq r1, fp, #44, 4 @ 0xc0000002 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 65d74 <__cxa_atexit@plt+0x595c4> │ │ │ │ - ldr r3, [pc, #28] @ 65d7c <__cxa_atexit@plt+0x595cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r2, r8} │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + mov r3, r6 │ │ │ │ + b 652a8 <__cxa_atexit@plt+0x58af8> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 652c4 <__cxa_atexit@plt+0x58b14> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov sl, lr │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #208] @ 65e68 <__cxa_atexit@plt+0x596b8> │ │ │ │ + addseq r1, sl, #88, 28 @ 0x580 │ │ │ │ + andeq r3, r0, r8, ror #10 │ │ │ │ + andeq r2, r0, ip, asr #24 │ │ │ │ + addseq r1, sl, #168, 22 @ 0x2a000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov ip, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr lr, [r7, #2] │ │ │ │ + sub r1, r5, #12 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 6538c <__cxa_atexit@plt+0x58bdc> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #24 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 65394 <__cxa_atexit@plt+0x58be4> │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r1, [pc, #188] @ 653d4 <__cxa_atexit@plt+0x58c24> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r7} │ │ │ │ - mov r7, r5 │ │ │ │ - str r1, [r7, #-8]! │ │ │ │ - ands r2, r3, #3 │ │ │ │ - beq 65e2c <__cxa_atexit@plt+0x5967c> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 65e3c <__cxa_atexit@plt+0x5968c> │ │ │ │ - ldr lr, [pc, #176] @ 65e6c <__cxa_atexit@plt+0x596bc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r9, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #-4]! │ │ │ │ - ldr r0, [pc, #148] @ 65e70 <__cxa_atexit@plt+0x596c0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3] │ │ │ │ - stm r5, {r1, lr} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r9, r2 │ │ │ │ - bcc 65e50 <__cxa_atexit@plt+0x596a0> │ │ │ │ - ldr r5, [pc, #120] @ 65e74 <__cxa_atexit@plt+0x596c4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, #116] @ 65e78 <__cxa_atexit@plt+0x596c8> │ │ │ │ + ldr r2, [pc, #184] @ 653d8 <__cxa_atexit@plt+0x58c28> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sub sl, r6, #5 │ │ │ │ + mov r3, r8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + ldr r1, [pc, #152] @ 653dc <__cxa_atexit@plt+0x58c2c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - str r5, [r6, #4]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb80c <__cxa_atexit@plt+0x3df05c> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #12]! │ │ │ │ - ldr r7, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ + add r2, r3, #12 │ │ │ │ + stm r2, {r1, r9, ip} │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 653bc <__cxa_atexit@plt+0x58c0c> │ │ │ │ + add r6, r8, #36 @ 0x24 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 653b4 <__cxa_atexit@plt+0x58c04> │ │ │ │ + ldr r0, [pc, #124] @ 653e8 <__cxa_atexit@plt+0x58c38> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #120] @ 653ec <__cxa_atexit@plt+0x58c3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r8, #28]! │ │ │ │ + sub r2, r5, #24 │ │ │ │ + stm r2, {r0, r8, lr} │ │ │ │ + str lr, [r8, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + mov r6, r8 │ │ │ │ + b 6539c <__cxa_atexit@plt+0x58bec> │ │ │ │ + mov r0, #24 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 653e4 <__cxa_atexit@plt+0x58c34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, lr │ │ │ │ + mov sl, ip │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 653e0 <__cxa_atexit@plt+0x58c30> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r5, [sp] │ │ │ │ + mov r8, lr │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, r4, ror r1 │ │ │ │ - adcseq r1, fp, #92, 2 │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 65efc <__cxa_atexit@plt+0x5974c> │ │ │ │ - ldr lr, [pc, #132] @ 65f1c <__cxa_atexit@plt+0x5976c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #128] @ 65f20 <__cxa_atexit@plt+0x59770> │ │ │ │ + andeq r2, r0, r8, lsl #16 │ │ │ │ + adcseq r1, fp, #12, 26 @ 0x300 │ │ │ │ + @ instruction: 0x000029b8 │ │ │ │ + addseq r1, sl, #4, 26 @ 0x100 │ │ │ │ + addseq r1, sl, #92, 26 @ 0x1700 │ │ │ │ + andeq r0, r0, r0, ror #28 │ │ │ │ + andeq r0, r0, r8, asr sl │ │ │ │ + addseq r1, sl, #136, 20 @ 0x88000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r0, r5, #4 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 654c0 <__cxa_atexit@plt+0x58d10> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 654d0 <__cxa_atexit@plt+0x58d20> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp lr, r6 │ │ │ │ + bcc 654e0 <__cxa_atexit@plt+0x58d30> │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r0, [pc, #224] @ 65524 <__cxa_atexit@plt+0x58d74> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr ip, [pc, #220] @ 65528 <__cxa_atexit@plt+0x58d78> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #216] @ 6552c <__cxa_atexit@plt+0x58d7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - stm r5, {r2, r3, lr} │ │ │ │ - str r0, [r5, #12] │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 65f08 <__cxa_atexit@plt+0x59758> │ │ │ │ - ldr r2, [pc, #84] @ 65f24 <__cxa_atexit@plt+0x59774> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 65f28 <__cxa_atexit@plt+0x59778> │ │ │ │ + stmib r3, {r0, r9} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r0, r6, #5 │ │ │ │ + add r1, ip, #1 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r2, r5, #16 │ │ │ │ + stm r2, {r0, r1, sl} │ │ │ │ + ldr r0, [pc, #184] @ 65530 <__cxa_atexit@plt+0x58d80> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + sub r2, r5, #32 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 65510 <__cxa_atexit@plt+0x58d60> │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp lr, r6 │ │ │ │ + bcc 65508 <__cxa_atexit@plt+0x58d58> │ │ │ │ + ldr r1, [pc, #160] @ 6553c <__cxa_atexit@plt+0x58d8c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + ldr r0, [pc, #156] @ 65540 <__cxa_atexit@plt+0x58d90> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #16]! │ │ │ │ + sub lr, r5, #32 │ │ │ │ + stm lr, {r1, r3, r8} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb80c <__cxa_atexit@plt+0x3df05c> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ + mov r8, r1 │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ + mov r2, r1 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r6, r3 │ │ │ │ + b 654f0 <__cxa_atexit@plt+0x58d40> │ │ │ │ + mov r2, r1 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 65538 <__cxa_atexit@plt+0x58d88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r9, r2 │ │ │ │ + bx r1 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 65534 <__cxa_atexit@plt+0x58d84> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ + bx r0 │ │ │ │ + strdeq r1, [r0], -r0 │ │ │ │ + addseq r0, sl, #64, 14 @ 0x1000000 │ │ │ │ + adcseq r1, fp, #252, 22 @ 0x3f000 │ │ │ │ + andeq r1, r0, ip, ror r3 │ │ │ │ + addseq r1, sl, #176, 22 @ 0x2c000 │ │ │ │ + addseq r1, sl, #216, 22 @ 0x36000 │ │ │ │ + andeq r0, r0, r0, lsr sp │ │ │ │ + andeq r0, r0, r8, lsr #18 │ │ │ │ + addseq r1, sl, #52, 18 @ 0xd0000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov lr, r6 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 65620 <__cxa_atexit@plt+0x58e70> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, lr, #8 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 65628 <__cxa_atexit@plt+0x58e78> │ │ │ │ + str r0, [sp, #8] │ │ │ │ + stm sp, {r2, r7} │ │ │ │ + ldr r2, [pc, #204] @ 6565c <__cxa_atexit@plt+0x58eac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #200] @ 65660 <__cxa_atexit@plt+0x58eb0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add r2, r2, #2 │ │ │ │ + mov r3, lr │ │ │ │ + ldr ip, [pc, #184] @ 65664 <__cxa_atexit@plt+0x58eb4> │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [r3, #4]! │ │ │ │ + ldr r0, [pc, #176] @ 65668 <__cxa_atexit@plt+0x58eb8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + sub r1, r5, #32 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 65648 <__cxa_atexit@plt+0x58e98> │ │ │ │ + add r6, lr, #20 │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 65640 <__cxa_atexit@plt+0x58e90> │ │ │ │ + ldr r3, [pc, #128] @ 65674 <__cxa_atexit@plt+0x58ec4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #124] @ 65678 <__cxa_atexit@plt+0x58ec8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [lr, #12]! │ │ │ │ + str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [lr, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + mov r6, lr │ │ │ │ + b 65630 <__cxa_atexit@plt+0x58e80> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #56] @ 65670 <__cxa_atexit@plt+0x58ec0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 6566c <__cxa_atexit@plt+0x58ebc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ + bx r0 │ │ │ │ + addseq r0, sl, #52, 12 @ 0x3400000 │ │ │ │ + adcseq r1, fp, #104, 18 @ 0x1a0000 │ │ │ │ + andeq r2, r0, r8, lsl #3 │ │ │ │ + adcseq r1, fp, #212, 20 @ 0xd4000 │ │ │ │ + addseq r1, sl, #120, 20 @ 0x78000 │ │ │ │ + addseq r1, sl, #184, 20 @ 0xb8000 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + addseq r1, sl, #252, 14 @ 0x3f00000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r1, r9 │ │ │ │ + mov lr, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r0, r5, #4 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 65750 <__cxa_atexit@plt+0x58fa0> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 65764 <__cxa_atexit@plt+0x58fb4> │ │ │ │ + ldr ip, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp ip, r6 │ │ │ │ + bcc 6576c <__cxa_atexit@plt+0x58fbc> │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r0, [pc, #216] @ 657ac <__cxa_atexit@plt+0x58ffc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #212] @ 657b0 <__cxa_atexit@plt+0x59000> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #208] @ 657b4 <__cxa_atexit@plt+0x59004> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + ldr r9, [r5] │ │ │ │ + str r1, [r5] │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r2, r3 │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmib r2, {sl, lr} │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + sub r2, r5, #28 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 65798 <__cxa_atexit@plt+0x58fe8> │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp ip, r6 │ │ │ │ + bcc 65790 <__cxa_atexit@plt+0x58fe0> │ │ │ │ + ldr r1, [pc, #148] @ 657c0 <__cxa_atexit@plt+0x59010> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #144] @ 657c4 <__cxa_atexit@plt+0x59014> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #16]! │ │ │ │ + sub lr, r5, #28 │ │ │ │ + stm lr, {r1, r3, r8} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ + mov r8, lr │ │ │ │ + mov r9, r1 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - adcseq r1, fp, #152 @ 0x98 │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ + mov r6, r3 │ │ │ │ + b 65774 <__cxa_atexit@plt+0x58fc4> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 657bc <__cxa_atexit@plt+0x5900c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r4, #-8] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r9, lr │ │ │ │ + mov sl, r1 │ │ │ │ + bx r2 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 657b8 <__cxa_atexit@plt+0x59008> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ + bx r0 │ │ │ │ + andeq r2, r0, ip, asr #5 │ │ │ │ + addseq r0, sl, #220, 8 @ 0xdc000000 │ │ │ │ + adcseq r1, fp, #168, 18 @ 0x2a0000 │ │ │ │ + addseq r1, sl, #40, 18 @ 0xa0000 │ │ │ │ + addseq r1, sl, #124, 18 @ 0x1f0000 │ │ │ │ + andeq r0, r0, r0, lsr #21 │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + addseq r1, sl, #176, 12 @ 0xb000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #28] @ 65f64 <__cxa_atexit@plt+0x597b4> │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 65840 <__cxa_atexit@plt+0x59090> │ │ │ │ + str sl, [r2] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #32 │ │ │ │ + cmp r7, r1 │ │ │ │ + bcc 65850 <__cxa_atexit@plt+0x590a0> │ │ │ │ + ldr r7, [pc, #108] @ 65878 <__cxa_atexit@plt+0x590c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #104] @ 6587c <__cxa_atexit@plt+0x590cc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 65f5c <__cxa_atexit@plt+0x597ac> │ │ │ │ - b 65f70 <__cxa_atexit@plt+0x597c0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r1, #3 │ │ │ │ + mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 65874 <__cxa_atexit@plt+0x590c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + mov sl, r3 │ │ │ │ + bx r0 │ │ │ │ + addseq r1, sl, #144, 16 @ 0x900000 │ │ │ │ + andeq r1, r0, r8, lsl sp │ │ │ │ + andeq r1, r0, ip, lsr lr │ │ │ │ + addseq r1, sl, #248, 10 @ 0x3e000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 6592c <__cxa_atexit@plt+0x5917c> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 65fd8 <__cxa_atexit@plt+0x59828> │ │ │ │ + add r6, r3, #8 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 66034 <__cxa_atexit@plt+0x59884> │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - sub sl, r6, #14 │ │ │ │ - ldr r8, [pc, #164] @ 66050 <__cxa_atexit@plt+0x598a0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r0, r6, #26 │ │ │ │ - ldr r9, [pc, #156] @ 66054 <__cxa_atexit@plt+0x598a4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r7, [pc, #152] @ 66058 <__cxa_atexit@plt+0x598a8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - add r7, r3, #8 │ │ │ │ - stm r7, {r1, r2, r9} │ │ │ │ - add r1, r3, #20 │ │ │ │ - stm r1, {r0, r8, sl} │ │ │ │ - b 66028 <__cxa_atexit@plt+0x59878> │ │ │ │ + bcc 65934 <__cxa_atexit@plt+0x59184> │ │ │ │ + ldr r1, [pc, #164] @ 65968 <__cxa_atexit@plt+0x591b8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #160] @ 6596c <__cxa_atexit@plt+0x591bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [pc, #156] @ 65970 <__cxa_atexit@plt+0x591c0> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + stmib r3, {r1, r9} │ │ │ │ + sub r1, r6, #1 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str ip, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r2, sl} │ │ │ │ + sub r1, r5, #28 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 65954 <__cxa_atexit@plt+0x591a4> │ │ │ │ + add r6, r3, #20 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 66034 <__cxa_atexit@plt+0x59884> │ │ │ │ - ldr r8, [pc, #88] @ 66040 <__cxa_atexit@plt+0x59890> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #84] @ 66044 <__cxa_atexit@plt+0x59894> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [pc, #80] @ 66048 <__cxa_atexit@plt+0x59898> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r2, r0, #1 │ │ │ │ - ldr sl, [pc, #72] @ 6604c <__cxa_atexit@plt+0x5989c> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - sub r7, r6, #14 │ │ │ │ - sub r0, r6, #26 │ │ │ │ - str sl, [r3, #4] │ │ │ │ - add sl, r3, #8 │ │ │ │ - stm sl, {r1, r2, r9} │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r0, fp, #40, 30 @ 0xa0 │ │ │ │ - adcseq r0, fp, #56, 30 @ 0xe0 │ │ │ │ - adcseq r0, fp, #8, 30 │ │ │ │ - adcseq r0, fp, #72, 30 @ 0x120 │ │ │ │ - adcseq r0, fp, #100, 30 @ 0x190 │ │ │ │ - adcseq r0, fp, #112, 30 @ 0x1c0 │ │ │ │ - adcseq r0, fp, #140, 30 @ 0x230 │ │ │ │ + bcc 6594c <__cxa_atexit@plt+0x5919c> │ │ │ │ + ldr r2, [pc, #116] @ 6597c <__cxa_atexit@plt+0x591cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #112] @ 65980 <__cxa_atexit@plt+0x591d0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #12]! │ │ │ │ + sub lr, r5, #28 │ │ │ │ + stm lr, {r2, r3, r8} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + mov r6, r3 │ │ │ │ + b 6593c <__cxa_atexit@plt+0x5918c> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 65978 <__cxa_atexit@plt+0x591c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 65974 <__cxa_atexit@plt+0x591c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, lr │ │ │ │ + bx r0 │ │ │ │ + andeq r1, r0, r4, asr sl │ │ │ │ + addseq r0, sl, #12, 6 @ 0x30000000 │ │ │ │ + adcseq r1, fp, #124, 14 @ 0x1f00000 │ │ │ │ + addseq r1, sl, #108, 14 @ 0x1b00000 │ │ │ │ + addseq r1, sl, #156, 14 @ 0x2700000 │ │ │ │ + andeq r0, r0, r4, asr #17 │ │ │ │ + @ instruction: 0x000004bc │ │ │ │ + addseq r0, sl, #44, 20 @ 0x2c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 660b4 <__cxa_atexit@plt+0x59904> │ │ │ │ - ldr r2, [pc, #64] @ 660c4 <__cxa_atexit@plt+0x59914> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 659e0 <__cxa_atexit@plt+0x59230> │ │ │ │ + ldr r7, [pc, #64] @ 659f8 <__cxa_atexit@plt+0x59248> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #60] @ 659fc <__cxa_atexit@plt+0x5924c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #60] @ 660c8 <__cxa_atexit@plt+0x59918> │ │ │ │ - add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ + ldr r7, [pc, #24] @ 65a00 <__cxa_atexit@plt+0x59250> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc80 │ │ │ │ - @ instruction: 0xfffffcbc │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 6613c <__cxa_atexit@plt+0x5998c> │ │ │ │ - ldr r7, [pc, #128] @ 66170 <__cxa_atexit@plt+0x599c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r6, {r7, r8} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 66158 <__cxa_atexit@plt+0x599a8> │ │ │ │ - ldr r2, [pc, #108] @ 66178 <__cxa_atexit@plt+0x599c8> │ │ │ │ + @ instruction: 0xffff71e4 │ │ │ │ + @ instruction: 0xffff7268 │ │ │ │ + addseq r0, sl, #212, 18 @ 0x350000 │ │ │ │ + addseq r1, sl, #120, 8 @ 0x78000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 65a78 <__cxa_atexit@plt+0x592c8> │ │ │ │ + ldr r6, [pc, #128] @ 65aa8 <__cxa_atexit@plt+0x592f8> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + stmdb r5, {r6, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r1, r5, #20 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 65a84 <__cxa_atexit@plt+0x592d4> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 65a8c <__cxa_atexit@plt+0x592dc> │ │ │ │ + ldr r2, [pc, #92] @ 65ab0 <__cxa_atexit@plt+0x59300> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #104] @ 6617c <__cxa_atexit@plt+0x599cc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r2, [r6, #12]! │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + ldr r0, [pc, #88] @ 65ab4 <__cxa_atexit@plt+0x59304> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r2, r3, r8} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 66174 <__cxa_atexit@plt+0x599c4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 65a94 <__cxa_atexit@plt+0x592e4> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 65aac <__cxa_atexit@plt+0x592fc> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + adcseq r1, fp, #40, 10 @ 0xa000000 │ │ │ │ + addseq r1, sl, #116, 12 @ 0x7400000 │ │ │ │ + muleq r0, r8, r2 │ │ │ │ + andeq r2, r0, r0, lsl #28 │ │ │ │ + addseq r1, sl, #196, 6 @ 0x10000003 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 65b2c <__cxa_atexit@plt+0x5937c> │ │ │ │ + ldr r6, [pc, #128] @ 65b5c <__cxa_atexit@plt+0x593ac> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + stmdb r5, {r6, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r1, r5, #20 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 65b38 <__cxa_atexit@plt+0x59388> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 65b40 <__cxa_atexit@plt+0x59390> │ │ │ │ + ldr r2, [pc, #92] @ 65b64 <__cxa_atexit@plt+0x593b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #88] @ 65b68 <__cxa_atexit@plt+0x593b8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r2, r3, r8} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ + mov r6, r3 │ │ │ │ + b 65b48 <__cxa_atexit@plt+0x59398> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 65b60 <__cxa_atexit@plt+0x593b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + adcseq r1, fp, #116, 8 @ 0x74000000 │ │ │ │ + addseq r1, sl, #120, 10 @ 0x1e000000 │ │ │ │ + andeq r0, r0, r4, asr #13 │ │ │ │ + @ instruction: 0x000002bc │ │ │ │ + addseq r0, sl, #48, 16 @ 0x300000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 65bb8 <__cxa_atexit@plt+0x59408> │ │ │ │ + ldr r2, [pc, #68] @ 65bd4 <__cxa_atexit@plt+0x59424> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r3, r3, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 65bc4 <__cxa_atexit@plt+0x59414> │ │ │ │ + ldr r5, [pc, #48] @ 65bdc <__cxa_atexit@plt+0x5942c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 2017450 <__cxa_atexit@plt+0x200aca0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 65bd8 <__cxa_atexit@plt+0x59428> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + adcseq r1, fp, #192, 6 │ │ │ │ + addseq r0, sl, #216, 14 @ 0x3600000 │ │ │ │ + @ instruction: 0xffff6fcc │ │ │ │ + addseq r1, sl, #152, 4 @ 0x80000009 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #172 @ 0xac │ │ │ │ + cmp r3, sl │ │ │ │ + bcc 65d64 <__cxa_atexit@plt+0x595b4> │ │ │ │ + ldr r1, [pc, #376] @ 65d80 <__cxa_atexit@plt+0x595d0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #372] @ 65d84 <__cxa_atexit@plt+0x595d4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [pc, #368] @ 65d88 <__cxa_atexit@plt+0x595d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #364] @ 65d8c <__cxa_atexit@plt+0x595dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #360] @ 65d90 <__cxa_atexit@plt+0x595e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r1, [r6, #44]! @ 0x2c │ │ │ │ + sub r1, sl, #165 @ 0xa5 │ │ │ │ + str r1, [r6, #128] @ 0x80 │ │ │ │ + sub r1, sl, #157 @ 0x9d │ │ │ │ + str r1, [r6, #124] @ 0x7c │ │ │ │ + sub r1, sl, #150 @ 0x96 │ │ │ │ + str r1, [r6, #120] @ 0x78 │ │ │ │ + sub r1, sl, #141 @ 0x8d │ │ │ │ + str r1, [r6, #116] @ 0x74 │ │ │ │ + sub r1, sl, #134 @ 0x86 │ │ │ │ + str r1, [r6, #112] @ 0x70 │ │ │ │ + sub r1, sl, #117 @ 0x75 │ │ │ │ + str r1, [r6, #104] @ 0x68 │ │ │ │ + sub r1, sl, #110 @ 0x6e │ │ │ │ + str r1, [r6, #100] @ 0x64 │ │ │ │ + add r0, r0, #2 │ │ │ │ + ldr ip, [pc, #292] @ 65d94 <__cxa_atexit@plt+0x595e4> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r0, [r6, #96] @ 0x60 │ │ │ │ + sub r0, sl, #103 @ 0x67 │ │ │ │ + str r0, [r6, #92] @ 0x5c │ │ │ │ + add r0, r3, #1 │ │ │ │ + ldr r3, [pc, #272] @ 65d98 <__cxa_atexit@plt+0x595e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r0, [r6, #88] @ 0x58 │ │ │ │ + add r0, r2, #1 │ │ │ │ + str r0, [r6, #84] @ 0x54 │ │ │ │ + ldr r0, [pc, #256] @ 65d9c <__cxa_atexit@plt+0x595ec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #68] @ 0x44 │ │ │ │ + ldr r0, [pc, #248] @ 65da0 <__cxa_atexit@plt+0x595f0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #244] @ 65da4 <__cxa_atexit@plt+0x595f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #240] @ 65da8 <__cxa_atexit@plt+0x595f8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #236] @ 65dac <__cxa_atexit@plt+0x595fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + ldr r3, [pc, #228] @ 65db0 <__cxa_atexit@plt+0x59600> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #224] @ 65db4 <__cxa_atexit@plt+0x59604> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r8, [r6, #64] @ 0x40 │ │ │ │ + str r8, [r6, #52] @ 0x34 │ │ │ │ + str r8, [r6, #40] @ 0x28 │ │ │ │ + stmib r6, {r8, ip} │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + ldr r7, [pc, #192] @ 65db8 <__cxa_atexit@plt+0x59608> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r8, [r6, #-4] │ │ │ │ + str r1, [r6, #-40] @ 0xffffffd8 │ │ │ │ + str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ + str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ + str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r6, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [pc, #152] @ 65dbc <__cxa_atexit@plt+0x5960c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #-16] │ │ │ │ + str r8, [r6, #-12] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #32]! │ │ │ │ + str r0, [r6, #80] @ 0x50 │ │ │ │ + mov r7, r6 │ │ │ │ + str r3, [r7, #44]! @ 0x2c │ │ │ │ + str r7, [r6, #76] @ 0x4c │ │ │ │ + mov r7, r6 │ │ │ │ + str r9, [r7, #56]! @ 0x38 │ │ │ │ + str r7, [r6, #72] @ 0x48 │ │ │ │ + str r6, [r6, #108] @ 0x6c │ │ │ │ + sub r7, sl, #59 @ 0x3b │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #84] @ 65dc0 <__cxa_atexit@plt+0x59610> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #172 @ 0xac │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r9 │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - addseq r2, sl, #108, 26 @ 0x1b00 │ │ │ │ - @ instruction: 0xfffffbf8 │ │ │ │ - @ instruction: 0xfffffc34 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + @ instruction: 0xfffffa80 │ │ │ │ + addseq r1, sl, #156, 2 @ 0x27 │ │ │ │ + addseq r1, sl, #152, 2 @ 0x26 │ │ │ │ + addseq r1, sl, #172, 2 @ 0x2b │ │ │ │ + @ instruction: 0xfffffc64 │ │ │ │ + @ instruction: 0xfffffb64 │ │ │ │ + @ instruction: 0xfffff8c8 │ │ │ │ + adcseq r1, fp, #244, 6 @ 0xd0000003 │ │ │ │ + @ instruction: 0xfffff634 │ │ │ │ + @ instruction: 0xfffff56c │ │ │ │ + @ instruction: 0xfffff4a4 │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + @ instruction: 0xfffffc98 │ │ │ │ + @ instruction: 0xfffff6d8 │ │ │ │ + addseq r1, sl, #84, 6 @ 0x50000001 │ │ │ │ + addseq r1, sl, #184 @ 0xb8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 661b4 <__cxa_atexit@plt+0x59a04> │ │ │ │ + bhi 65df8 <__cxa_atexit@plt+0x59648> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 65e00 <__cxa_atexit@plt+0x59650> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 661bc <__cxa_atexit@plt+0x59a0c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 61b48 <__cxa_atexit@plt+0x55398> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r0, fp, #172, 26 @ 0x2b00 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + adcseq r1, fp, #104, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 661f4 <__cxa_atexit@plt+0x59a44> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 661fc <__cxa_atexit@plt+0x59a4c> │ │ │ │ + bhi 65e3c <__cxa_atexit@plt+0x5968c> │ │ │ │ + ldr r2, [pc, #36] @ 65e44 <__cxa_atexit@plt+0x59694> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 65e48 <__cxa_atexit@plt+0x59698> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r0, fp, #108, 26 @ 0x1b00 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + addseq r0, sl, #184, 30 @ 0x2e0 │ │ │ │ + adcseq r1, fp, #40, 2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 66288 <__cxa_atexit@plt+0x59ad8> │ │ │ │ - ldr lr, [pc, #116] @ 66290 <__cxa_atexit@plt+0x59ae0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #104] @ 66294 <__cxa_atexit@plt+0x59ae4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 6626c <__cxa_atexit@plt+0x59abc> │ │ │ │ - ldr r1, [pc, #84] @ 66298 <__cxa_atexit@plt+0x59ae8> │ │ │ │ + bhi 65eac <__cxa_atexit@plt+0x596fc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 65eb8 <__cxa_atexit@plt+0x59708> │ │ │ │ + ldr r1, [pc, #76] @ 65ec8 <__cxa_atexit@plt+0x59718> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r2, #3] │ │ │ │ - str r1, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 6627c <__cxa_atexit@plt+0x59acc> │ │ │ │ - cmp r2, #0 │ │ │ │ - ldrne r0, [r5, #-8]! │ │ │ │ - ldreq r0, [r7] │ │ │ │ - moveq r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + ldr r2, [pc, #72] @ 65ecc <__cxa_atexit@plt+0x5971c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - adcseq r0, fp, #36, 26 @ 0x900 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 662dc <__cxa_atexit@plt+0x59b2c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 662d0 <__cxa_atexit@plt+0x59b20> │ │ │ │ - cmp r3, #0 │ │ │ │ - ldreq r0, [r7] │ │ │ │ - ldrne r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - ldreq r7, [r5, #4] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq r1, fp, #204 @ 0xcc │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 65f40 <__cxa_atexit@plt+0x59790> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ + add r6, r9, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 66380 <__cxa_atexit@plt+0x59bd0> │ │ │ │ - ldr r9, [pc, #108] @ 66390 <__cxa_atexit@plt+0x59be0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [pc, #104] @ 66394 <__cxa_atexit@plt+0x59be4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #100] @ 66398 <__cxa_atexit@plt+0x59be8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #72] @ 6639c <__cxa_atexit@plt+0x59bec> │ │ │ │ + bcc 65f48 <__cxa_atexit@plt+0x59798> │ │ │ │ + ldr lr, [pc, #88] @ 65f5c <__cxa_atexit@plt+0x597ac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ 65f60 <__cxa_atexit@plt+0x597b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + add sl, r7, #20 │ │ │ │ + ldm sl, {r2, r8, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r3, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ mov r7, r3 │ │ │ │ - str r1, [r7, #16]! │ │ │ │ - mov r1, r3 │ │ │ │ - str r9, [r1, #28]! │ │ │ │ - add r8, r3, #36 @ 0x24 │ │ │ │ - stm r8, {r2, r3, lr} │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #56 @ 0x38 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + b 65f50 <__cxa_atexit@plt+0x597a0> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - adcseq r0, fp, #220, 22 @ 0x37000 │ │ │ │ - adcseq r0, fp, #52, 24 @ 0x3400 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 66400 <__cxa_atexit@plt+0x59c50> │ │ │ │ - ldr r3, [pc, #80] @ 66418 <__cxa_atexit@plt+0x59c68> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 6641c <__cxa_atexit@plt+0x59c6c> │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + adcseq r1, fp, #68 @ 0x44 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 65f9c <__cxa_atexit@plt+0x597ec> │ │ │ │ + ldr r2, [pc, #36] @ 65fa4 <__cxa_atexit@plt+0x597f4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #12]! │ │ │ │ - sub r3, r6, #30 │ │ │ │ - ldr r1, [pc, #60] @ 66420 <__cxa_atexit@plt+0x59c70> │ │ │ │ + ldr r1, [pc, #32] @ 65fa8 <__cxa_atexit@plt+0x597f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r7, {r1, r8} │ │ │ │ - str sl, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - add lr, r7, #16 │ │ │ │ - stm lr, {r2, r3, r7} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 66424 <__cxa_atexit@plt+0x59c74> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - adcseq r0, fp, #68, 22 @ 0x11000 │ │ │ │ - addseq r2, sl, #172, 20 @ 0xac000 │ │ │ │ + addseq r0, sl, #84, 28 @ 0x540 │ │ │ │ + adcseq r0, fp, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 66490 <__cxa_atexit@plt+0x59ce0> │ │ │ │ - ldr r2, [pc, #84] @ 66498 <__cxa_atexit@plt+0x59ce8> │ │ │ │ + bhi 65fe4 <__cxa_atexit@plt+0x59834> │ │ │ │ + ldr r2, [pc, #36] @ 65fec <__cxa_atexit@plt+0x5983c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #76] @ 6649c <__cxa_atexit@plt+0x59cec> │ │ │ │ + ldr r1, [pc, #32] @ 65ff0 <__cxa_atexit@plt+0x59840> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 6647c <__cxa_atexit@plt+0x59ccc> │ │ │ │ - cmp r2, #0 │ │ │ │ - ldrne r0, [r5, #-8]! │ │ │ │ - ldreq r0, [r7] │ │ │ │ - moveq r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 664a0 <__cxa_atexit@plt+0x59cf0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - adcseq r0, fp, #0, 22 │ │ │ │ - addseq r2, sl, #100, 18 @ 0x190000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 664c8 <__cxa_atexit@plt+0x59d18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ - bx r0 │ │ │ │ - addseq r2, sl, #52, 18 @ 0xd0000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + addseq lr, r9, #108, 16 @ 0x6c0000 │ │ │ │ + adcseq r0, fp, #128, 30 @ 0x200 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 664fc <__cxa_atexit@plt+0x59d4c> │ │ │ │ - ldr r3, [pc, #24] @ 66508 <__cxa_atexit@plt+0x59d58> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + bhi 66050 <__cxa_atexit@plt+0x598a0> │ │ │ │ + ldr r2, [pc, #68] @ 6605c <__cxa_atexit@plt+0x598ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r7, [r7, #9] │ │ │ │ + str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r3, #-20] @ 0xffffffec │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + stmdb r3, {r0, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 66044 <__cxa_atexit@plt+0x59894> │ │ │ │ + mov r7, sl │ │ │ │ + b 66068 <__cxa_atexit@plt+0x598b8> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 66558 <__cxa_atexit@plt+0x59da8> │ │ │ │ - ldr r2, [pc, #52] @ 66564 <__cxa_atexit@plt+0x59db4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #32] @ 66568 <__cxa_atexit@plt+0x59db8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r1, r2, r3, r7} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ - adcseq r0, fp, #200, 18 @ 0x320000 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + and r6, r3, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + beq 660b0 <__cxa_atexit@plt+0x59900> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmp r6, #3 │ │ │ │ + bne 660dc <__cxa_atexit@plt+0x5992c> │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 66120 <__cxa_atexit@plt+0x59970> │ │ │ │ + ldr r1, [pc, #148] @ 6613c <__cxa_atexit@plt+0x5998c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [r3, #1] │ │ │ │ + b 660cc <__cxa_atexit@plt+0x5991c> │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 66120 <__cxa_atexit@plt+0x59970> │ │ │ │ + ldr r1, [pc, #116] @ 66138 <__cxa_atexit@plt+0x59988> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [r3, #2] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add r5, r5, #24 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + add r6, r9, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 66128 <__cxa_atexit@plt+0x59978> │ │ │ │ + ldr lr, [pc, #80] @ 66140 <__cxa_atexit@plt+0x59990> │ │ │ │ + add lr, pc, lr │ │ │ │ + add sl, r3, #3 │ │ │ │ + ldm sl, {r0, r1, sl} │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r7, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + str r3, [r9, #24] │ │ │ │ + str r1, [r9, #28] │ │ │ │ + add r5, r5, #24 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r7, #12 │ │ │ │ + b 6612c <__cxa_atexit@plt+0x5997c> │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + addseq r0, sl, #52, 26 @ 0xd00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 6659c <__cxa_atexit@plt+0x59dec> │ │ │ │ - ldr r3, [pc, #24] @ 665a8 <__cxa_atexit@plt+0x59df8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6619c <__cxa_atexit@plt+0x599ec> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 661a4 <__cxa_atexit@plt+0x599f4> │ │ │ │ + ldr r1, [pc, #68] @ 661c0 <__cxa_atexit@plt+0x59a10> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #64] @ 661c4 <__cxa_atexit@plt+0x59a14> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r8} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + mov r6, r3 │ │ │ │ + b 661ac <__cxa_atexit@plt+0x599fc> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 661bc <__cxa_atexit@plt+0x59a0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + addseq r0, sl, #20, 30 @ 0x50 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0xfffffc48 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 665e0 <__cxa_atexit@plt+0x59e30> │ │ │ │ - ldr r2, [pc, #28] @ 665ec <__cxa_atexit@plt+0x59e3c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + bcc 6620c <__cxa_atexit@plt+0x59a5c> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #40] @ 66218 <__cxa_atexit@plt+0x59a68> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 66660 <__cxa_atexit@plt+0x59eb0> │ │ │ │ - ldr r2, [pc, #120] @ 6668c <__cxa_atexit@plt+0x59edc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r6, {r2, r8} │ │ │ │ - sub r8, r3, #3 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 66670 <__cxa_atexit@plt+0x59ec0> │ │ │ │ - ldr r7, [pc, #104] @ 66698 <__cxa_atexit@plt+0x59ee8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #100] @ 6669c <__cxa_atexit@plt+0x59eec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #12]! │ │ │ │ - str sl, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 66694 <__cxa_atexit@plt+0x59ee4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #8 │ │ │ │ - b 6667c <__cxa_atexit@plt+0x59ecc> │ │ │ │ - ldr r7, [pc, #24] @ 66690 <__cxa_atexit@plt+0x59ee0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - addseq r2, sl, #40, 16 @ 0x280000 │ │ │ │ - addseq r2, sl, #80, 16 @ 0x500000 │ │ │ │ - @ instruction: 0xffffe6cc │ │ │ │ - @ instruction: 0xffffe748 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 666d4 <__cxa_atexit@plt+0x59f24> │ │ │ │ + bhi 66254 <__cxa_atexit@plt+0x59aa4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 666dc <__cxa_atexit@plt+0x59f2c> │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 6625c <__cxa_atexit@plt+0x59aac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r0, fp, #140, 16 @ 0x8c0000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 66714 <__cxa_atexit@plt+0x59f64> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 6671c <__cxa_atexit@plt+0x59f6c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ + adcseq r0, fp, #12, 26 @ 0x300 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #32 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 662d8 <__cxa_atexit@plt+0x59b28> │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r2, [pc, #80] @ 662e4 <__cxa_atexit@plt+0x59b34> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + ldr r2, [r7, #28] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + ldr r0, [pc, #64] @ 662e8 <__cxa_atexit@plt+0x59b38> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str r9, [r3, #-20] @ 0xffffffec │ │ │ │ + sub r1, r3, #32 │ │ │ │ + stm r1, {r0, r8, lr} │ │ │ │ + tst r2, #3 │ │ │ │ + beq 662cc <__cxa_atexit@plt+0x59b1c> │ │ │ │ mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq r0, fp, #76, 16 @ 0x4c0000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 66754 <__cxa_atexit@plt+0x59fa4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 6675c <__cxa_atexit@plt+0x59fac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ + b 662f4 <__cxa_atexit@plt+0x59b44> │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq r0, fp, #12, 16 @ 0xc0000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 667b4 <__cxa_atexit@plt+0x5a004> │ │ │ │ - ldr lr, [pc, #64] @ 667c0 <__cxa_atexit@plt+0x5a010> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - ldr r1, [pc, #52] @ 667c4 <__cxa_atexit@plt+0x5a014> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r2, #-16] │ │ │ │ - stmdb r2, {r0, r1, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 667a8 <__cxa_atexit@plt+0x59ff8> │ │ │ │ - mov r7, r3 │ │ │ │ - b 667d0 <__cxa_atexit@plt+0x5a020> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - adcseq r0, fp, #192, 14 @ 0x3000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + adcseq r0, fp, #188, 24 @ 0xbc00 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #132] @ 6685c <__cxa_atexit@plt+0x5a0ac> │ │ │ │ + ldr r3, [pc, #160] @ 6639c <__cxa_atexit@plt+0x59bec> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 6683c <__cxa_atexit@plt+0x5a08c> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 66844 <__cxa_atexit@plt+0x5a094> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 6684c <__cxa_atexit@plt+0x5a09c> │ │ │ │ - ldr r2, [pc, #88] @ 66860 <__cxa_atexit@plt+0x5a0b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #68] @ 66864 <__cxa_atexit@plt+0x5a0b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 66370 <__cxa_atexit@plt+0x59bc0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 6638c <__cxa_atexit@plt+0x59bdc> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r2, r7 │ │ │ │ + bne 66378 <__cxa_atexit@plt+0x59bc8> │ │ │ │ + ldr r7, [pc, #104] @ 663a0 <__cxa_atexit@plt+0x59bf0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr lr, [pc, #80] @ 663a4 <__cxa_atexit@plt+0x59bf4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add r2, r6, #12 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #24 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - adcseq r0, fp, #8, 14 @ 0x200000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + adcseq r0, fp, #204, 22 @ 0x33000 │ │ │ │ + andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 668c8 <__cxa_atexit@plt+0x5a118> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ + add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 668d0 <__cxa_atexit@plt+0x5a120> │ │ │ │ - ldr r2, [pc, #76] @ 668e0 <__cxa_atexit@plt+0x5a130> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #56] @ 668e4 <__cxa_atexit@plt+0x5a134> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ + bcc 66424 <__cxa_atexit@plt+0x59c74> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + cmp r2, r7 │ │ │ │ + bne 66410 <__cxa_atexit@plt+0x59c60> │ │ │ │ + ldr r7, [pc, #92] @ 66434 <__cxa_atexit@plt+0x59c84> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr lr, [pc, #68] @ 66438 <__cxa_atexit@plt+0x59c88> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add r2, r6, #12 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #24 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - adcseq r0, fp, #124, 12 @ 0x7c00000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + adcseq r0, fp, #44, 22 @ 0xb000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 664b8 <__cxa_atexit@plt+0x59d08> │ │ │ │ + ldr r2, [pc, #124] @ 664d4 <__cxa_atexit@plt+0x59d24> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ 664d8 <__cxa_atexit@plt+0x59d28> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 664ac <__cxa_atexit@plt+0x59cfc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 664c0 <__cxa_atexit@plt+0x59d10> │ │ │ │ + ldr r3, [pc, #76] @ 664dc <__cxa_atexit@plt+0x59d2c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + adcseq r0, fp, #236, 20 @ 0xec000 │ │ │ │ + adcseq r0, fp, #32, 22 @ 0x8000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6696c <__cxa_atexit@plt+0x5a1bc> │ │ │ │ - ldr r9, [pc, #108] @ 6697c <__cxa_atexit@plt+0x5a1cc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [pc, #104] @ 66980 <__cxa_atexit@plt+0x5a1d0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #100] @ 66984 <__cxa_atexit@plt+0x5a1d4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #72] @ 66988 <__cxa_atexit@plt+0x5a1d8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov r7, r3 │ │ │ │ - str r1, [r7, #16]! │ │ │ │ - mov r1, r3 │ │ │ │ - str r9, [r1, #28]! │ │ │ │ - add r8, r3, #36 @ 0x24 │ │ │ │ - stm r8, {r2, r3, lr} │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - str r3, [r3, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + bcc 6651c <__cxa_atexit@plt+0x59d6c> │ │ │ │ + ldr r2, [pc, #36] @ 66528 <__cxa_atexit@plt+0x59d78> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #56 @ 0x38 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe54 │ │ │ │ - @ instruction: 0xfffffdcc │ │ │ │ - adcseq r0, fp, #240, 10 @ 0x3c000000 │ │ │ │ - adcseq r0, fp, #72, 12 @ 0x4800000 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r0, fp, #172, 20 @ 0xac000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 669e0 <__cxa_atexit@plt+0x5a230> │ │ │ │ - ldr r3, [pc, #68] @ 669f8 <__cxa_atexit@plt+0x5a248> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #64] @ 669fc <__cxa_atexit@plt+0x5a24c> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 665f0 <__cxa_atexit@plt+0x59e40> │ │ │ │ + ldr r2, [pc, #196] @ 66610 <__cxa_atexit@plt+0x59e60> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str sl, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - str r2, [r7, #16] │ │ │ │ - str r8, [r7, #20] │ │ │ │ - str r7, [r7, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 66a00 <__cxa_atexit@plt+0x5a250> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 665e0 <__cxa_atexit@plt+0x59e30> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #56 @ 0x38 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 665f8 <__cxa_atexit@plt+0x59e48> │ │ │ │ + ldr r7, [pc, #148] @ 66614 <__cxa_atexit@plt+0x59e64> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr lr, [r9, #7] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r8, [r5, #-16] │ │ │ │ + ldmda r5, {r0, r1, r7, ip} │ │ │ │ + ldr r9, [pc, #124] @ 66618 <__cxa_atexit@plt+0x59e68> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, #120] @ 6661c <__cxa_atexit@plt+0x59e6c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r3, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + mov r7, r6 │ │ │ │ + str r9, [r7, #32]! │ │ │ │ + str r3, [r6, #40] @ 0x28 │ │ │ │ + str sl, [r6, #44] @ 0x2c │ │ │ │ + str r7, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffcf0 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - addseq r2, sl, #212, 8 @ 0xd4000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov sl, r8 │ │ │ │ + mov r7, #56 @ 0x38 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffffce4 │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + adcseq r0, fp, #228, 20 @ 0xe4000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 666ac <__cxa_atexit@plt+0x59efc> │ │ │ │ + ldr lr, [pc, #116] @ 666b8 <__cxa_atexit@plt+0x59f08> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 66a64 <__cxa_atexit@plt+0x5a2b4> │ │ │ │ - ldr r7, [pc, #68] @ 66a7c <__cxa_atexit@plt+0x5a2cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #64] @ 66a80 <__cxa_atexit@plt+0x5a2d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #84] @ 666bc <__cxa_atexit@plt+0x59f0c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #80] @ 666c0 <__cxa_atexit@plt+0x59f10> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #32]! │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str sl, [r3, #44] @ 0x2c │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ + str r3, [r3, #52] @ 0x34 │ │ │ │ sub r7, r6, #7 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 66a84 <__cxa_atexit@plt+0x5a2d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffc6c │ │ │ │ - @ instruction: 0xfffffeb0 │ │ │ │ - addseq r2, sl, #80, 8 @ 0x50000000 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffc20 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + adcseq r0, fp, #24, 20 @ 0x18000 │ │ │ │ + addseq r0, sl, #180, 14 @ 0x2d00000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r0, r5, #16 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 66790 <__cxa_atexit@plt+0x59fe0> │ │ │ │ + mov lr, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 66afc <__cxa_atexit@plt+0x5a34c> │ │ │ │ - ldr r1, [pc, #144] @ 66b3c <__cxa_atexit@plt+0x5a38c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r5], #4 │ │ │ │ - stmib r6, {r1, r8, r9} │ │ │ │ - sub r8, r2, #7 │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 66b18 <__cxa_atexit@plt+0x5a368> │ │ │ │ - ldr r7, [pc, #124] @ 66b48 <__cxa_atexit@plt+0x5a398> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #120] @ 66b4c <__cxa_atexit@plt+0x5a39c> │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 66798 <__cxa_atexit@plt+0x59fe8> │ │ │ │ + str r0, [sp] │ │ │ │ + ldr r1, [pc, #200] @ 667cc <__cxa_atexit@plt+0x5a01c> │ │ │ │ add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #196] @ 667d0 <__cxa_atexit@plt+0x5a020> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [pc, #192] @ 667d4 <__cxa_atexit@plt+0x5a024> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str ip, [r5, #-16] │ │ │ │ ldr r0, [r5] │ │ │ │ - str r7, [r6, #16]! │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str sl, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 66b44 <__cxa_atexit@plt+0x5a394> │ │ │ │ + stmib r3, {r1, sl} │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + sub r1, r6, #5 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #160] @ 667d8 <__cxa_atexit@plt+0x5a028> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + sub r1, r5, #28 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 667b8 <__cxa_atexit@plt+0x5a008> │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 667b0 <__cxa_atexit@plt+0x5a000> │ │ │ │ + ldr r7, [pc, #128] @ 667e4 <__cxa_atexit@plt+0x5a034> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #124] @ 667e8 <__cxa_atexit@plt+0x5a038> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, lr │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + mov r6, r3 │ │ │ │ + b 667a0 <__cxa_atexit@plt+0x59ff0> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #56] @ 667e0 <__cxa_atexit@plt+0x5a030> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 66b40 <__cxa_atexit@plt+0x5a390> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 667dc <__cxa_atexit@plt+0x5a02c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, r3 │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - addseq r2, sl, #128, 6 │ │ │ │ - addseq r2, sl, #204, 6 @ 0x30000003 │ │ │ │ - @ instruction: 0xffffe230 │ │ │ │ - @ instruction: 0xffffe2ac │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + adcseq r0, fp, #60, 18 @ 0xf0000 │ │ │ │ + addseq pc, r9, #84, 8 @ 0x54000000 │ │ │ │ + addseq r0, sl, #8, 18 @ 0x20000 │ │ │ │ + addseq r0, sl, #40, 18 @ 0xa0000 │ │ │ │ + @ instruction: 0xfffffa68 │ │ │ │ + @ instruction: 0xfffff660 │ │ │ │ + addseq pc, r9, #120, 6 @ 0xe0000001 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #64] @ 66840 <__cxa_atexit@plt+0x5a090> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 66824 <__cxa_atexit@plt+0x5a074> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 66830 <__cxa_atexit@plt+0x5a080> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r7, [pc, #12] @ 66844 <__cxa_atexit@plt+0x5a094> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + addseq pc, r9, #52, 6 @ 0xd0000000 │ │ │ │ + addseq pc, r9, #28, 6 @ 0x70000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 66870 <__cxa_atexit@plt+0x5a0c0> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + addseq pc, r9, #4, 6 @ 0x10000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 66b9c <__cxa_atexit@plt+0x5a3ec> │ │ │ │ - ldr r2, [pc, #56] @ 66ba4 <__cxa_atexit@plt+0x5a3f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi 668a4 <__cxa_atexit@plt+0x5a0f4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 66ba8 <__cxa_atexit@plt+0x5a3f8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 66bac <__cxa_atexit@plt+0x5a3fc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ + ldr r2, [pc, #24] @ 668ac <__cxa_atexit@plt+0x5a0fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - addseq r2, sl, #252, 6 @ 0xf0000003 │ │ │ │ - adcseq r0, fp, #216, 6 @ 0x60000003 │ │ │ │ - adcseq r0, fp, #180, 6 @ 0xd0000002 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 66c40 <__cxa_atexit@plt+0x5a490> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [pc, #156] @ 66c70 <__cxa_atexit@plt+0x5a4c0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmdb r5, {r3, r7} │ │ │ │ - sub r1, r5, #20 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 66c48 <__cxa_atexit@plt+0x5a498> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 66c50 <__cxa_atexit@plt+0x5a4a0> │ │ │ │ - ldr ip, [pc, #124] @ 66c78 <__cxa_atexit@plt+0x5a4c8> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [pc, #120] @ 66c7c <__cxa_atexit@plt+0x5a4cc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #116] @ 66c80 <__cxa_atexit@plt+0x5a4d0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r2, r3, #11 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str ip, [r6, #4]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str sl, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ + b 3ff754 <__cxa_atexit@plt+0x3f2fa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, r6 │ │ │ │ - b 66c58 <__cxa_atexit@plt+0x5a4a8> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 66c74 <__cxa_atexit@plt+0x5a4c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - adcseq r0, fp, #124, 6 @ 0xf0000001 │ │ │ │ - addseq r2, sl, #12, 6 @ 0x30000000 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - adcseq r0, fp, #140, 6 @ 0x30000002 │ │ │ │ + adcseq r0, fp, #188, 12 @ 0xbc00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 66cb8 <__cxa_atexit@plt+0x5a508> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 66cc0 <__cxa_atexit@plt+0x5a510> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 66958 <__cxa_atexit@plt+0x5a1a8> │ │ │ │ + ldr r3, [pc, #144] @ 66960 <__cxa_atexit@plt+0x5a1b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r1, r2} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 66928 <__cxa_atexit@plt+0x5a178> │ │ │ │ + ldr r1, [pc, #112] @ 66964 <__cxa_atexit@plt+0x5a1b4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 66938 <__cxa_atexit@plt+0x5a188> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 66950 <__cxa_atexit@plt+0x5a1a0> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r0, fp, #168, 4 @ 0x8000000a │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 66d1c <__cxa_atexit@plt+0x5a56c> │ │ │ │ - ldr r2, [pc, #64] @ 66d28 <__cxa_atexit@plt+0x5a578> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - stmdb r3, {r0, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 66d10 <__cxa_atexit@plt+0x5a560> │ │ │ │ - mov r7, r8 │ │ │ │ - b 66d34 <__cxa_atexit@plt+0x5a584> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r3, [pc, #40] @ 66968 <__cxa_atexit@plt+0x5a1b8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + adcseq r0, fp, #248, 10 @ 0x3e000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #84] @ 669d8 <__cxa_atexit@plt+0x5a228> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 669b0 <__cxa_atexit@plt+0x5a200> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 669cc <__cxa_atexit@plt+0x5a21c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ldr r3, [pc, #24] @ 669dc <__cxa_atexit@plt+0x5a22c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + adcseq r0, fp, #116, 10 @ 0x1d000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 66ddc <__cxa_atexit@plt+0x5a62c> │ │ │ │ - ldr ip, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #36 @ 0x24 │ │ │ │ - cmp ip, r6 │ │ │ │ - bcc 66dec <__cxa_atexit@plt+0x5a63c> │ │ │ │ - ldr r9, [pc, #184] @ 66e14 <__cxa_atexit@plt+0x5a664> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - mov lr, r5 │ │ │ │ - ldr r8, [lr, #4]! │ │ │ │ - mov sl, r3 │ │ │ │ - str r9, [sl, #4]! │ │ │ │ - ldr r2, [lr, #4] │ │ │ │ - str r0, [sl, #28] │ │ │ │ - str r2, [sl, #32] │ │ │ │ - str r8, [sl, #8] │ │ │ │ - str r1, [sl, #12] │ │ │ │ - str r2, [sl, #16] │ │ │ │ - mov r9, sl │ │ │ │ - ldr r0, [pc, #128] @ 66e18 <__cxa_atexit@plt+0x5a668> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r9, #20]! │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 66e00 <__cxa_atexit@plt+0x5a650> │ │ │ │ - add r6, r3, #48 @ 0x30 │ │ │ │ - cmp ip, r6 │ │ │ │ - bcc 66df8 <__cxa_atexit@plt+0x5a648> │ │ │ │ - ldr r0, [pc, #104] @ 66e20 <__cxa_atexit@plt+0x5a670> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #100] @ 66e24 <__cxa_atexit@plt+0x5a674> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r2, r3, #40 @ 0x28 │ │ │ │ - stm r2, {r0, r8, sl} │ │ │ │ - sub r0, r6, #7 │ │ │ │ - stmib r5, {r1, r9} │ │ │ │ - str r0, [r5, #12] │ │ │ │ - mov r5, lr │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 66a10 <__cxa_atexit@plt+0x5a260> │ │ │ │ + ldr r3, [pc, #32] @ 66a1c <__cxa_atexit@plt+0x5a26c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - mov r0, #12 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - add r5, lr, #12 │ │ │ │ - ldr r7, [pc, #16] @ 66e1c <__cxa_atexit@plt+0x5a66c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe58 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - addseq r1, sl, #212, 28 @ 0xd40 │ │ │ │ - @ instruction: 0xffffa248 │ │ │ │ - adcseq r0, fp, #216, 2 @ 0x36 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 66e9c <__cxa_atexit@plt+0x5a6ec> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 66ea4 <__cxa_atexit@plt+0x5a6f4> │ │ │ │ - ldr ip, [pc, #100] @ 66ec0 <__cxa_atexit@plt+0x5a710> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [pc, #96] @ 66ec4 <__cxa_atexit@plt+0x5a714> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #92] @ 66ec8 <__cxa_atexit@plt+0x5a718> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r1, r6, #11 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str ip, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r6, r3 │ │ │ │ - b 66eac <__cxa_atexit@plt+0x5a6fc> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 66ebc <__cxa_atexit@plt+0x5a70c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - addseq r2, sl, #184 @ 0xb8 │ │ │ │ - @ instruction: 0xfffffcf8 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - adcseq r0, fp, #44, 2 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + adcseq r0, fp, #60, 10 @ 0xf000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 66f3c <__cxa_atexit@plt+0x5a78c> │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 66a8c <__cxa_atexit@plt+0x5a2dc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 66f48 <__cxa_atexit@plt+0x5a798> │ │ │ │ - ldr lr, [pc, #88] @ 66f58 <__cxa_atexit@plt+0x5a7a8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [pc, #80] @ 66f5c <__cxa_atexit@plt+0x5a7ac> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr r1, [pc, #72] @ 66f60 <__cxa_atexit@plt+0x5a7b0> │ │ │ │ + bcc 66a98 <__cxa_atexit@plt+0x5a2e8> │ │ │ │ + ldr r1, [pc, #84] @ 66aa8 <__cxa_atexit@plt+0x5a2f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r5, lr, #1 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r5, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - addseq r2, sl, #104 @ 0x68 │ │ │ │ - adcseq r0, fp, #4 │ │ │ │ - adcseq r0, fp, #32 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 66fc8 <__cxa_atexit@plt+0x5a818> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 66fd4 <__cxa_atexit@plt+0x5a824> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #68] @ 66fe4 <__cxa_atexit@plt+0x5a834> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #60] @ 66fe8 <__cxa_atexit@plt+0x5a838> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - adcseq pc, sl, #112, 30 @ 0x1c0 │ │ │ │ - adcseq pc, sl, #140, 30 @ 0x230 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6705c <__cxa_atexit@plt+0x5a8ac> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 67068 <__cxa_atexit@plt+0x5a8b8> │ │ │ │ - ldr lr, [pc, #88] @ 67078 <__cxa_atexit@plt+0x5a8c8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [pc, #80] @ 6707c <__cxa_atexit@plt+0x5a8cc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ + add r0, r1, #1 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r1, [pc, #72] @ 66aac <__cxa_atexit@plt+0x5a2fc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r1, r8} │ │ │ │ + str r0, [r2, #12] │ │ │ │ sub r0, r6, #7 │ │ │ │ - ldr r1, [pc, #72] @ 67080 <__cxa_atexit@plt+0x5a8d0> │ │ │ │ + ldr r1, [pc, #56] @ 66ab0 <__cxa_atexit@plt+0x5a300> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - add r5, lr, #1 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r5, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq r1, sl, #72, 30 @ 0x120 │ │ │ │ - adcseq pc, sl, #228, 28 @ 0xe40 │ │ │ │ - adcseq pc, sl, #0, 30 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + adcseq r0, fp, #212, 10 @ 0x35000000 │ │ │ │ + adcseq r0, fp, #172, 8 @ 0xac000000 │ │ │ │ + adcseq r0, fp, #192, 8 @ 0xc0000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 670b8 <__cxa_atexit@plt+0x5a908> │ │ │ │ + bhi 66aec <__cxa_atexit@plt+0x5a33c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 670c0 <__cxa_atexit@plt+0x5a910> │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 66af4 <__cxa_atexit@plt+0x5a344> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq pc, sl, #168, 28 @ 0xa80 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 67128 <__cxa_atexit@plt+0x5a978> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 67134 <__cxa_atexit@plt+0x5a984> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #68] @ 67144 <__cxa_atexit@plt+0x5a994> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #60] @ 67148 <__cxa_atexit@plt+0x5a998> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - adcseq pc, sl, #16, 28 @ 0x100 │ │ │ │ - adcseq pc, sl, #44, 28 @ 0x2c0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 671c0 <__cxa_atexit@plt+0x5aa10> │ │ │ │ - ldr r9, [pc, #92] @ 671d0 <__cxa_atexit@plt+0x5aa20> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #88] @ 671d4 <__cxa_atexit@plt+0x5aa24> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldm r7, {r1, r2, r7} │ │ │ │ - ldr ip, [r5] │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - sub r0, r6, #18 │ │ │ │ - ldr r9, [pc, #64] @ 671d8 <__cxa_atexit@plt+0x5aa28> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - adcseq r0, fp, #64 @ 0x40 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov lr, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr ip, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp ip, r6 │ │ │ │ - bcc 67280 <__cxa_atexit@plt+0x5aad0> │ │ │ │ - add r9, r7, #3 │ │ │ │ - ldm r9, {r0, r2, r8, r9} │ │ │ │ - ldr r1, [pc, #156] @ 672ac <__cxa_atexit@plt+0x5aafc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - add r1, r3, #8 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - sub sl, r6, #11 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6729c <__cxa_atexit@plt+0x5aaec> │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ - cmp ip, r6 │ │ │ │ - bcc 67294 <__cxa_atexit@plt+0x5aae4> │ │ │ │ - ldr ip, [pc, #116] @ 672b4 <__cxa_atexit@plt+0x5ab04> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [pc, #112] @ 672b8 <__cxa_atexit@plt+0x5ab08> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #108] @ 672bc <__cxa_atexit@plt+0x5ab0c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r1, r6, #11 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str ip, [r3, #20]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r0, #16 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r8, lr │ │ │ │ - bx r1 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 672b0 <__cxa_atexit@plt+0x5ab00> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - addseq r1, sl, #200, 24 @ 0xc800 │ │ │ │ - @ instruction: 0xfffff914 │ │ │ │ - @ instruction: 0xfffffa84 │ │ │ │ - adcseq pc, sl, #72, 26 @ 0x1200 │ │ │ │ + adcseq r0, fp, #116, 8 @ 0x74000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 6734c <__cxa_atexit@plt+0x5ab9c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r3, [pc, #160] @ 67388 <__cxa_atexit@plt+0x5abd8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmdb r2, {r3, r7} │ │ │ │ - sub r1, r2, #20 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 67358 <__cxa_atexit@plt+0x5aba8> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 67360 <__cxa_atexit@plt+0x5abb0> │ │ │ │ - ldr lr, [pc, #132] @ 67394 <__cxa_atexit@plt+0x5abe4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #128] @ 67398 <__cxa_atexit@plt+0x5abe8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r5, [pc, #124] @ 6739c <__cxa_atexit@plt+0x5abec> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - sub r0, r3, #7 │ │ │ │ - str r5, [r2, #-20] @ 0xffffffec │ │ │ │ - str sl, [r2, #-16] │ │ │ │ - str r0, [r2, #-12] │ │ │ │ - add r0, r9, #2 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, r6 │ │ │ │ - b 67368 <__cxa_atexit@plt+0x5abb8> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r6, [pc, #28] @ 6738c <__cxa_atexit@plt+0x5abdc> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [pc, #24] @ 67390 <__cxa_atexit@plt+0x5abe0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r9, r6, #2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - adcseq pc, sl, #104, 24 @ 0x6800 │ │ │ │ - addseq r1, sl, #236, 16 @ 0xec0000 │ │ │ │ - addseq r1, sl, #112, 18 @ 0x1c0000 │ │ │ │ - @ instruction: 0xffffa2f0 │ │ │ │ - addseq r1, sl, #68, 18 @ 0x110000 │ │ │ │ - adcseq pc, sl, #120, 24 @ 0x7800 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #24 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 673ec <__cxa_atexit@plt+0x5ac3c> │ │ │ │ - ldr r2, [pc, #56] @ 673f4 <__cxa_atexit@plt+0x5ac44> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi 66b2c <__cxa_atexit@plt+0x5a37c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr lr, [pc, #40] @ 673f8 <__cxa_atexit@plt+0x5ac48> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r2, r5, #16 │ │ │ │ - stm r2, {r0, r1, lr} │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 66b34 <__cxa_atexit@plt+0x5a384> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 16c60c4 <__cxa_atexit@plt+0x16b9914> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - adcseq pc, sl, #128, 22 @ 0x20000 │ │ │ │ + adcseq r0, fp, #52, 8 @ 0x34000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp sl, r6 │ │ │ │ - bcc 674d4 <__cxa_atexit@plt+0x5ad24> │ │ │ │ - ldr r1, [pc, #224] @ 67508 <__cxa_atexit@plt+0x5ad58> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mov r9, r7 │ │ │ │ - str r1, [r9, #32]! │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - sub lr, r6, #39 @ 0x27 │ │ │ │ - ldr r1, [pc, #192] @ 6750c <__cxa_atexit@plt+0x5ad5c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r9, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [pc, #180] @ 67510 <__cxa_atexit@plt+0x5ad60> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #-20] @ 0xffffffec │ │ │ │ - str r0, [r9, #-16] │ │ │ │ - str lr, [r9, #-12] │ │ │ │ - str r8, [r9, #-8] │ │ │ │ - str r2, [r9, #-4] │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str ip, [r9, #12] │ │ │ │ - sub r2, r6, #31 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 674f0 <__cxa_atexit@plt+0x5ad40> │ │ │ │ - add r6, r7, #72 @ 0x48 │ │ │ │ - cmp sl, r6 │ │ │ │ - bcc 674e8 <__cxa_atexit@plt+0x5ad38> │ │ │ │ - ldr sl, [pc, #128] @ 67518 <__cxa_atexit@plt+0x5ad68> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr lr, [pc, #124] @ 6751c <__cxa_atexit@plt+0x5ad6c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #120] @ 67520 <__cxa_atexit@plt+0x5ad70> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r1, r6, #11 │ │ │ │ - stmib r3, {r0, r9} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str sl, [r7, #48]! @ 0x30 │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str lr, [r7, #12] │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str r2, [r7, #20] │ │ │ │ - str r7, [r7, #24] │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r7, [pc, #24] @ 67514 <__cxa_atexit@plt+0x5ad64> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov sl, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - @ instruction: 0xfffffba8 │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - addseq r1, sl, #112, 20 @ 0x70000 │ │ │ │ - @ instruction: 0xfffff6bc │ │ │ │ - @ instruction: 0xfffff82c │ │ │ │ - adcseq pc, sl, #240, 20 @ 0xf0000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 675e4 <__cxa_atexit@plt+0x5ae34> │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 66bc0 <__cxa_atexit@plt+0x5a410> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #52 @ 0x34 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 675ec <__cxa_atexit@plt+0x5ae3c> │ │ │ │ - ldr r9, [pc, #168] @ 67600 <__cxa_atexit@plt+0x5ae50> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #164] @ 67604 <__cxa_atexit@plt+0x5ae54> │ │ │ │ + bcc 66bcc <__cxa_atexit@plt+0x5a41c> │ │ │ │ + ldr lr, [pc, #116] @ 66bdc <__cxa_atexit@plt+0x5a42c> │ │ │ │ add lr, pc, lr │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - ldr r0, [pc, #156] @ 67608 <__cxa_atexit@plt+0x5ae58> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #108] @ 66be0 <__cxa_atexit@plt+0x5a430> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #-8] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ - sub r1, r6, #27 │ │ │ │ - str r1, [r2, #-16] │ │ │ │ - ldr sl, [pc, #132] @ 6760c <__cxa_atexit@plt+0x5ae5c> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r9, [r2, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #36]! @ 0x24 │ │ │ │ - ldr lr, [pc, #120] @ 67610 <__cxa_atexit@plt+0x5ae60> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r3, [r2, #-12] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - sub r2, r6, #38 @ 0x26 │ │ │ │ - sub r0, r6, #47 @ 0x2f │ │ │ │ - ldr r1, [pc, #92] @ 67614 <__cxa_atexit@plt+0x5ae64> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r9, [pc, #84] @ 67618 <__cxa_atexit@plt+0x5ae68> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r3, #-32] @ 0xffffffe0 │ │ │ │ - str r8, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r9, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - str r0, [r3, #-16] │ │ │ │ - str sl, [r3, #-12] │ │ │ │ - stmdb r3, {r2, r8} │ │ │ │ - b 16c60c4 <__cxa_atexit@plt+0x16b9914> │ │ │ │ - mov r6, r3 │ │ │ │ - b 675f4 <__cxa_atexit@plt+0x5ae44> │ │ │ │ - mov r5, #52 @ 0x34 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0xfffffe44 │ │ │ │ - adcseq pc, sl, #228, 18 @ 0x390000 │ │ │ │ - @ instruction: 0xfffff9e4 │ │ │ │ - @ instruction: 0xfffff93c │ │ │ │ - adcseq pc, sl, #72, 18 @ 0x120000 │ │ │ │ - adcseq pc, sl, #20, 24 @ 0x1400 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 67674 <__cxa_atexit@plt+0x5aec4> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6767c <__cxa_atexit@plt+0x5aecc> │ │ │ │ - ldr r3, [pc, #72] @ 6769c <__cxa_atexit@plt+0x5aeec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ 676a0 <__cxa_atexit@plt+0x5aef0> │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #80] @ 66be4 <__cxa_atexit@plt+0x5a434> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r7, {r3, r8, sl} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - stm r5, {r2, r9} │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r6, r7 │ │ │ │ - b 67684 <__cxa_atexit@plt+0x5aed4> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r7, [pc, #8] @ 67698 <__cxa_atexit@plt+0x5aee8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - addseq r1, sl, #80, 12 @ 0x5000000 │ │ │ │ - @ instruction: 0xffff99ac │ │ │ │ - adcseq pc, sl, #60, 18 @ 0xf0000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 676dc <__cxa_atexit@plt+0x5af2c> │ │ │ │ - ldr r3, [pc, #40] @ 676f4 <__cxa_atexit@plt+0x5af44> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r7, [pc, #20] @ 676f8 <__cxa_atexit@plt+0x5af48> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe5c │ │ │ │ - addseq r1, sl, #140, 16 @ 0x8c0000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6776c <__cxa_atexit@plt+0x5afbc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 67778 <__cxa_atexit@plt+0x5afc8> │ │ │ │ - ldr lr, [pc, #88] @ 67788 <__cxa_atexit@plt+0x5afd8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [pc, #80] @ 6778c <__cxa_atexit@plt+0x5afdc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr r1, [pc, #72] @ 67790 <__cxa_atexit@plt+0x5afe0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r5, lr, #1 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r5, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #68] @ 66be8 <__cxa_atexit@plt+0x5a438> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r2, [pc, #60] @ 66bec <__cxa_atexit@plt+0x5a43c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r2, r3, r5} │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r1, sl, #56, 16 @ 0x380000 │ │ │ │ - adcseq pc, sl, #212, 14 @ 0x3500000 │ │ │ │ - adcseq pc, sl, #240, 14 @ 0x3c00000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 67804 <__cxa_atexit@plt+0x5b054> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 67810 <__cxa_atexit@plt+0x5b060> │ │ │ │ - ldr lr, [pc, #88] @ 67820 <__cxa_atexit@plt+0x5b070> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [pc, #80] @ 67824 <__cxa_atexit@plt+0x5b074> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr r1, [pc, #72] @ 67828 <__cxa_atexit@plt+0x5b078> │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + adcseq r0, fp, #220, 6 @ 0x70000003 │ │ │ │ + adcseq r0, fp, #164, 6 @ 0x90000002 │ │ │ │ + adcseq r0, fp, #132, 8 @ 0x84000000 │ │ │ │ + adcseq r0, fp, #96, 6 @ 0x80000001 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 66c24 <__cxa_atexit@plt+0x5a474> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 66c2c <__cxa_atexit@plt+0x5a47c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r5, lr, #1 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r5, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r1, sl, #160, 14 @ 0x2800000 │ │ │ │ - adcseq pc, sl, #60, 14 @ 0xf00000 │ │ │ │ - adcseq pc, sl, #88, 14 @ 0x1600000 │ │ │ │ + adcseq r0, fp, #60, 6 @ 0xf0000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 67890 <__cxa_atexit@plt+0x5b0e0> │ │ │ │ + bhi 66cb0 <__cxa_atexit@plt+0x5a500> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 6789c <__cxa_atexit@plt+0x5b0ec> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #68] @ 678ac <__cxa_atexit@plt+0x5b0fc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + bcc 66cbc <__cxa_atexit@plt+0x5a50c> │ │ │ │ + ldr lr, [pc, #104] @ 66ccc <__cxa_atexit@plt+0x5a51c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #60] @ 678b0 <__cxa_atexit@plt+0x5b100> │ │ │ │ + ldr r0, [pc, #88] @ 66cd0 <__cxa_atexit@plt+0x5a520> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #76] @ 66cd4 <__cxa_atexit@plt+0x5a524> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #68] @ 66cd8 <__cxa_atexit@plt+0x5a528> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - adcseq pc, sl, #168, 12 @ 0xa800000 │ │ │ │ - adcseq pc, sl, #196, 12 @ 0xc400000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq r0, fp, #192, 4 │ │ │ │ + adcseq r0, fp, #236, 4 @ 0xc000000e │ │ │ │ + adcseq r0, fp, #124, 4 @ 0xc0000007 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 6795c <__cxa_atexit@plt+0x5b1ac> │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 66d54 <__cxa_atexit@plt+0x5a5a4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 67968 <__cxa_atexit@plt+0x5b1b8> │ │ │ │ + bcc 66d60 <__cxa_atexit@plt+0x5a5b0> │ │ │ │ + ldr lr, [pc, #100] @ 66d70 <__cxa_atexit@plt+0x5a5c0> │ │ │ │ + add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #144] @ 67978 <__cxa_atexit@plt+0x5b1c8> │ │ │ │ + ldr r0, [pc, #92] @ 66d74 <__cxa_atexit@plt+0x5a5c4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - sub sl, r6, #18 │ │ │ │ - sub r0, r6, #27 │ │ │ │ - ldr r1, [pc, #120] @ 6797c <__cxa_atexit@plt+0x5b1cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r2, [pc, #112] @ 67980 <__cxa_atexit@plt+0x5b1d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - sub ip, r6, #7 │ │ │ │ - str ip, [r5, #-16] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #96] @ 67984 <__cxa_atexit@plt+0x5b1d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - ldr r2, [pc, #88] @ 67988 <__cxa_atexit@plt+0x5b1d8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #64] @ 66d78 <__cxa_atexit@plt+0x5a5c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - ldr r1, [pc, #72] @ 6798c <__cxa_atexit@plt+0x5b1dc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - mov r5, lr │ │ │ │ - b 16c60c4 <__cxa_atexit@plt+0x16b9914> │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #32 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq pc, sl, #104, 12 @ 0x6800000 │ │ │ │ - adcseq pc, sl, #252, 10 @ 0x3f000000 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - adcseq pc, sl, #168, 16 @ 0xa80000 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 679e8 <__cxa_atexit@plt+0x5b238> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 679f0 <__cxa_atexit@plt+0x5b240> │ │ │ │ - ldr r3, [pc, #72] @ 67a10 <__cxa_atexit@plt+0x5b260> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ 67a14 <__cxa_atexit@plt+0x5b264> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r7, {r3, r8, sl} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - stm r5, {r2, r9} │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r6, r7 │ │ │ │ - b 679f8 <__cxa_atexit@plt+0x5b248> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r7, [pc, #8] @ 67a0c <__cxa_atexit@plt+0x5b25c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - addseq r1, sl, #220, 4 @ 0xc000000d │ │ │ │ - @ instruction: 0xffff9638 │ │ │ │ - adcseq pc, sl, #200, 10 @ 0x32000000 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + adcseq r0, fp, #56, 4 @ 0x80000003 │ │ │ │ + adcseq r0, fp, #244, 4 @ 0x4000000f │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 67a4c <__cxa_atexit@plt+0x5b29c> │ │ │ │ + bhi 66db0 <__cxa_atexit@plt+0x5a600> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 67a54 <__cxa_atexit@plt+0x5b2a4> │ │ │ │ + ldr r1, [pc, #24] @ 66db8 <__cxa_atexit@plt+0x5a608> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq pc, sl, #20, 10 @ 0x5000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 67abc <__cxa_atexit@plt+0x5b30c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 67ac8 <__cxa_atexit@plt+0x5b318> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #68] @ 67ad8 <__cxa_atexit@plt+0x5b328> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #60] @ 67adc <__cxa_atexit@plt+0x5b32c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - adcseq pc, sl, #124, 8 @ 0x7c000000 │ │ │ │ - adcseq pc, sl, #152, 8 @ 0x98000000 │ │ │ │ + adcseq r0, fp, #176, 2 @ 0x2c │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 67b54 <__cxa_atexit@plt+0x5b3a4> │ │ │ │ - ldr r9, [pc, #92] @ 67b64 <__cxa_atexit@plt+0x5b3b4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #88] @ 67b68 <__cxa_atexit@plt+0x5b3b8> │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 66e40 <__cxa_atexit@plt+0x5a690> │ │ │ │ + ldr lr, [pc, #108] @ 66e48 <__cxa_atexit@plt+0x5a698> │ │ │ │ add lr, pc, lr │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldm r7, {r1, r2, r7} │ │ │ │ - ldr ip, [r5] │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - sub r0, r6, #18 │ │ │ │ - ldr r9, [pc, #64] @ 67b6c <__cxa_atexit@plt+0x5b3bc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + mov r7, r5 │ │ │ │ + str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ + stmib r7, {r0, r2, r3} │ │ │ │ + str r1, [r7, #16] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 66e28 <__cxa_atexit@plt+0x5a678> │ │ │ │ + ldr r3, [pc, #64] @ 66e4c <__cxa_atexit@plt+0x5a69c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 66e38 <__cxa_atexit@plt+0x5a688> │ │ │ │ + b 66e90 <__cxa_atexit@plt+0x5a6e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - adcseq pc, sl, #172, 12 @ 0xac00000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov lr, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr ip, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp ip, r6 │ │ │ │ - bcc 67c14 <__cxa_atexit@plt+0x5b464> │ │ │ │ - add r9, r7, #3 │ │ │ │ - ldm r9, {r0, r2, r8, r9} │ │ │ │ - ldr r1, [pc, #156] @ 67c40 <__cxa_atexit@plt+0x5b490> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - add r1, r3, #8 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - sub sl, r6, #11 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 67c30 <__cxa_atexit@plt+0x5b480> │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ - cmp ip, r6 │ │ │ │ - bcc 67c28 <__cxa_atexit@plt+0x5b478> │ │ │ │ - ldr ip, [pc, #116] @ 67c48 <__cxa_atexit@plt+0x5b498> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [pc, #112] @ 67c4c <__cxa_atexit@plt+0x5b49c> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #28] @ 66e84 <__cxa_atexit@plt+0x5a6d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 66e7c <__cxa_atexit@plt+0x5a6cc> │ │ │ │ + b 66e90 <__cxa_atexit@plt+0x5a6e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov ip, fp │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #12]! │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr sl, [r3, #-8] │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r9, [r2, #4]! │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 66f1c <__cxa_atexit@plt+0x5a76c> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 66f80 <__cxa_atexit@plt+0x5a7d0> │ │ │ │ + ldr lr, [pc, #232] @ 66fb4 <__cxa_atexit@plt+0x5a804> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #108] @ 67c50 <__cxa_atexit@plt+0x5b4a0> │ │ │ │ + ldr r0, [pc, #228] @ 66fb8 <__cxa_atexit@plt+0x5a808> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - sub r1, r6, #11 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str ip, [r3, #20]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ + sub r1, r3, #7 │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r5, [pc, #208] @ 66fbc <__cxa_atexit@plt+0x5a80c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #200] @ 66fc0 <__cxa_atexit@plt+0x5a810> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r5, [r6, #24] │ │ │ │ mov r5, r2 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r0, #16 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r8, lr │ │ │ │ - bx r1 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 67c44 <__cxa_atexit@plt+0x5b494> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov fp, ip │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 66f94 <__cxa_atexit@plt+0x5a7e4> │ │ │ │ + ldr r1, [pc, #120] @ 66fa8 <__cxa_atexit@plt+0x5a7f8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr fp, [r5, #8] │ │ │ │ + ldr lr, [r5, #20] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + add r0, r6, #8 │ │ │ │ + stm r0, {r8, r9, sl} │ │ │ │ + add r0, r6, #28 │ │ │ │ + stm r0, {r8, sl, lr} │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r0, [pc, #84] @ 66fac <__cxa_atexit@plt+0x5a7fc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #20]! │ │ │ │ + ldr r0, [pc, #76] @ 66fb0 <__cxa_atexit@plt+0x5a800> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add lr, r5, #12 │ │ │ │ + stm lr, {r0, r1, r6} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, fp │ │ │ │ + mov fp, ip │ │ │ │ + b 3ff76c <__cxa_atexit@plt+0x3f2fbc> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov fp, ip │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov fp, ip │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + adcseq r0, fp, #200 @ 0xc8 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + adcseq r0, fp, #100 @ 0x64 │ │ │ │ + adcseq r0, fp, #136 @ 0x88 │ │ │ │ + adcseq r0, fp, #24 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub ip, r5, #12 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 67054 <__cxa_atexit@plt+0x5a8a4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 67060 <__cxa_atexit@plt+0x5a8b0> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + sub lr, r6, #15 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r8, [pc, #96] @ 67070 <__cxa_atexit@plt+0x5a8c0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + stmdb r5, {r8, r9, lr} │ │ │ │ + ldr r5, [pc, #88] @ 67074 <__cxa_atexit@plt+0x5a8c4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r5, [pc, #68] @ 67078 <__cxa_atexit@plt+0x5a8c8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r1, r3, fp} │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, r1 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - addseq r1, sl, #52, 6 @ 0xd0000000 │ │ │ │ - @ instruction: 0xffffef80 │ │ │ │ - @ instruction: 0xfffff0f0 │ │ │ │ - adcseq pc, sl, #180, 6 @ 0xd0000002 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 67ce0 <__cxa_atexit@plt+0x5b530> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r3, [pc, #160] @ 67d1c <__cxa_atexit@plt+0x5b56c> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + adcseq r0, fp, #28 │ │ │ │ + @ instruction: 0xfffffa9c │ │ │ │ + @ instruction: 0xfffffd90 │ │ │ │ + addseq pc, r9, #0, 28 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 67160 <__cxa_atexit@plt+0x5a9b0> │ │ │ │ + ldr sl, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #24 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc 6716c <__cxa_atexit@plt+0x5a9bc> │ │ │ │ + str r3, [sp] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #224] @ 67198 <__cxa_atexit@plt+0x5a9e8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + ldr ip, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + sub r9, r6, #19 │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + sub r3, r6, #9 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r3, [pc, #180] @ 6719c <__cxa_atexit@plt+0x5a9ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmdb r2, {r3, r7} │ │ │ │ - sub r1, r2, #20 │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r3, [pc, #172] @ 671a0 <__cxa_atexit@plt+0x5a9f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + ldr r3, [pc, #160] @ 671a4 <__cxa_atexit@plt+0x5a9f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #12] │ │ │ │ + str r1, [r2, #16] │ │ │ │ + str lr, [r2, #20] │ │ │ │ + str ip, [r2, #24] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + sub r1, r5, #36 @ 0x24 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 67cec <__cxa_atexit@plt+0x5b53c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 67cf4 <__cxa_atexit@plt+0x5b544> │ │ │ │ - ldr lr, [pc, #132] @ 67d28 <__cxa_atexit@plt+0x5b578> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #128] @ 67d2c <__cxa_atexit@plt+0x5b57c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r5, [pc, #124] @ 67d30 <__cxa_atexit@plt+0x5b580> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - sub r0, r3, #7 │ │ │ │ - str r5, [r2, #-20] @ 0xffffffec │ │ │ │ - str sl, [r2, #-16] │ │ │ │ - str r0, [r2, #-12] │ │ │ │ - add r0, r9, #2 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ + bhi 67184 <__cxa_atexit@plt+0x5a9d4> │ │ │ │ + add r6, r2, #36 @ 0x24 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc 6717c <__cxa_atexit@plt+0x5a9cc> │ │ │ │ + ldr r3, [pc, #116] @ 671ac <__cxa_atexit@plt+0x5a9fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [pc, #112] @ 671b0 <__cxa_atexit@plt+0x5aa00> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #28]! │ │ │ │ + str r3, [r5, #-36] @ 0xffffffdc │ │ │ │ + str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r2, #8] │ │ │ │ mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ + mov r8, r2 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, r6 │ │ │ │ - b 67cfc <__cxa_atexit@plt+0x5b54c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r6, [pc, #28] @ 67d20 <__cxa_atexit@plt+0x5b570> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [pc, #24] @ 67d24 <__cxa_atexit@plt+0x5b574> │ │ │ │ + ldr r7, [pc, #28] @ 671a8 <__cxa_atexit@plt+0x5a9f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r9, r6, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - adcseq pc, sl, #212, 4 @ 0x4000000d │ │ │ │ - addseq r0, sl, #88, 30 @ 0x160 │ │ │ │ - addseq r0, sl, #220, 30 @ 0x370 │ │ │ │ - @ instruction: 0xffff995c │ │ │ │ - addseq r0, sl, #176, 30 @ 0x2c0 │ │ │ │ - adcseq pc, sl, #228, 4 @ 0x4000000e │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + adcseq pc, sl, #152, 28 @ 0x980 │ │ │ │ + adcseq pc, sl, #104, 30 @ 0x1a0 │ │ │ │ + @ instruction: 0xfffff934 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + addseq pc, r9, #60, 30 @ 0xf0 │ │ │ │ + @ instruction: 0xfffff094 │ │ │ │ + @ instruction: 0xffffec8c │ │ │ │ + addseq pc, r9, #196, 24 @ 0xc400 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #28 │ │ │ │ + sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 67dac <__cxa_atexit@plt+0x5b5fc> │ │ │ │ + bhi 6720c <__cxa_atexit@plt+0x5aa5c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 67db8 <__cxa_atexit@plt+0x5b608> │ │ │ │ - ldr lr, [pc, #100] @ 67dc8 <__cxa_atexit@plt+0x5b618> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ 67dcc <__cxa_atexit@plt+0x5b61c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r9, [pc, #76] @ 67dd0 <__cxa_atexit@plt+0x5b620> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - sub r1, r6, #3 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + bcc 67214 <__cxa_atexit@plt+0x5aa64> │ │ │ │ + ldr r1, [pc, #68] @ 67230 <__cxa_atexit@plt+0x5aa80> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #64] @ 67234 <__cxa_atexit@plt+0x5aa84> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ + str r9, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b 16c60c4 <__cxa_atexit@plt+0x16b9914> │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff774 <__cxa_atexit@plt+0x3f2fc4> │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 6721c <__cxa_atexit@plt+0x5aa6c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 6722c <__cxa_atexit@plt+0x5aa7c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + addseq pc, r9, #180, 28 @ 0xb40 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0xfffff684 │ │ │ │ + addseq pc, r9, #68, 24 @ 0x4400 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 672b4 <__cxa_atexit@plt+0x5ab04> │ │ │ │ + ldr r2, [pc, #96] @ 672c0 <__cxa_atexit@plt+0x5ab10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #92] @ 672c4 <__cxa_atexit@plt+0x5ab14> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r1, [pc, #84] @ 672c8 <__cxa_atexit@plt+0x5ab18> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + ldmdb r5, {r2, r9} │ │ │ │ + ldmib r5, {r0, sl} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r9, sl} │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe24 │ │ │ │ + @ instruction: 0xfffff650 │ │ │ │ + adcseq pc, sl, #184, 26 @ 0x2e00 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 67304 <__cxa_atexit@plt+0x5ab54> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 6730c <__cxa_atexit@plt+0x5ab5c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff9a0 │ │ │ │ - adcseq pc, sl, #224, 2 @ 0x38 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr ip, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ - cmp ip, r6 │ │ │ │ - bcc 67ea8 <__cxa_atexit@plt+0x5b6f8> │ │ │ │ - ldr r1, [pc, #216] @ 67ed8 <__cxa_atexit@plt+0x5b728> │ │ │ │ + adcseq pc, sl, #92, 24 @ 0x5c00 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 67358 <__cxa_atexit@plt+0x5aba8> │ │ │ │ + ldr r2, [pc, #48] @ 67368 <__cxa_atexit@plt+0x5abb8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + addseq pc, r9, #12, 22 @ 0x3000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub lr, r5, #16 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 6740c <__cxa_atexit@plt+0x5ac5c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 67414 <__cxa_atexit@plt+0x5ac64> │ │ │ │ + ldr r1, [pc, #164] @ 67448 <__cxa_atexit@plt+0x5ac98> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr sl, [pc, #212] @ 67edc <__cxa_atexit@plt+0x5b72c> │ │ │ │ - add sl, pc, sl │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - mov r9, r7 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldmib r5, {r2, lr} │ │ │ │ - str r8, [r9, #44] @ 0x2c │ │ │ │ - str r2, [r9, #48] @ 0x30 │ │ │ │ - str lr, [r9, #8] │ │ │ │ - str r0, [r9, #12] │ │ │ │ - str sl, [r9, #16] │ │ │ │ - add lr, r9, #20 │ │ │ │ - stm lr, {r0, r1, r8, r9} │ │ │ │ - ldr r2, [pc, #156] @ 67ee0 <__cxa_atexit@plt+0x5b730> │ │ │ │ + ldr r2, [pc, #160] @ 6744c <__cxa_atexit@plt+0x5ac9c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r9, #36]! @ 0x24 │ │ │ │ - sub sl, r6, #31 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 67ec4 <__cxa_atexit@plt+0x5b714> │ │ │ │ - add r6, r7, #80 @ 0x50 │ │ │ │ - cmp ip, r6 │ │ │ │ - bcc 67ebc <__cxa_atexit@plt+0x5b70c> │ │ │ │ - ldr r2, [pc, #128] @ 67ee8 <__cxa_atexit@plt+0x5b738> │ │ │ │ + ldr ip, [pc, #156] @ 67450 <__cxa_atexit@plt+0x5aca0> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + stmib r3, {r1, r9} │ │ │ │ + sub r1, r6, #1 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str ip, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r2, sl} │ │ │ │ + sub r1, r5, #28 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 67434 <__cxa_atexit@plt+0x5ac84> │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 6742c <__cxa_atexit@plt+0x5ac7c> │ │ │ │ + ldr r2, [pc, #116] @ 6745c <__cxa_atexit@plt+0x5acac> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #124] @ 67eec <__cxa_atexit@plt+0x5b73c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #120] @ 67ef0 <__cxa_atexit@plt+0x5b740> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r1, r6, #11 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r7, #56]! @ 0x38 │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str lr, [r7, #12] │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str sl, [r7, #20] │ │ │ │ - str r7, [r7, #24] │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r7, #52 @ 0x34 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - mov r7, #28 │ │ │ │ + ldr r0, [pc, #112] @ 67460 <__cxa_atexit@plt+0x5acb0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #12]! │ │ │ │ + sub lr, r5, #28 │ │ │ │ + stm lr, {r2, r3, r8} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + mov r6, r3 │ │ │ │ + b 6741c <__cxa_atexit@plt+0x5ac6c> │ │ │ │ + mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r7, [pc, #20] @ 67ee4 <__cxa_atexit@plt+0x5b734> │ │ │ │ + ldr r7, [pc, #52] @ 67458 <__cxa_atexit@plt+0x5aca8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffab8 │ │ │ │ - @ instruction: 0xfffffd70 │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - addseq r1, sl, #156 @ 0x9c │ │ │ │ - @ instruction: 0xffffecec │ │ │ │ - @ instruction: 0xffffee5c │ │ │ │ - adcseq pc, sl, #32, 2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 67f2c <__cxa_atexit@plt+0x5b77c> │ │ │ │ - ldr r3, [pc, #40] @ 67f44 <__cxa_atexit@plt+0x5b794> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r7, [pc, #20] @ 67f48 <__cxa_atexit@plt+0x5b798> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 67454 <__cxa_atexit@plt+0x5aca4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, lr │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe1c │ │ │ │ - addseq r1, sl, #64 @ 0x40 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + addseq lr, r9, #44, 16 @ 0x2c0000 │ │ │ │ + adcseq pc, sl, #156, 24 @ 0x9c00 │ │ │ │ + addseq pc, r9, #140, 24 @ 0x8c00 │ │ │ │ + addseq pc, r9, #188, 24 @ 0xbc00 │ │ │ │ + @ instruction: 0xffffede4 │ │ │ │ + @ instruction: 0xffffe9dc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 67fbc <__cxa_atexit@plt+0x5b80c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 67fc8 <__cxa_atexit@plt+0x5b818> │ │ │ │ - ldr lr, [pc, #88] @ 67fd8 <__cxa_atexit@plt+0x5b828> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [pc, #80] @ 67fdc <__cxa_atexit@plt+0x5b82c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr r1, [pc, #72] @ 67fe0 <__cxa_atexit@plt+0x5b830> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r5, lr, #1 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r5, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - addseq r0, sl, #232, 30 @ 0x3a0 │ │ │ │ - adcseq lr, sl, #132, 30 @ 0x210 │ │ │ │ - adcseq lr, sl, #160, 30 @ 0x280 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 68018 <__cxa_atexit@plt+0x5b868> │ │ │ │ + bhi 674b0 <__cxa_atexit@plt+0x5ad00> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 68020 <__cxa_atexit@plt+0x5b870> │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 674b8 <__cxa_atexit@plt+0x5ad08> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq lr, sl, #72, 30 @ 0x120 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + adcseq pc, sl, #176, 20 @ 0xb0000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 68088 <__cxa_atexit@plt+0x5b8d8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 68094 <__cxa_atexit@plt+0x5b8e4> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #68] @ 680a4 <__cxa_atexit@plt+0x5b8f4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #60] @ 680a8 <__cxa_atexit@plt+0x5b8f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - adcseq lr, sl, #176, 28 @ 0xb00 │ │ │ │ - adcseq lr, sl, #204, 28 @ 0xcc0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 68120 <__cxa_atexit@plt+0x5b970> │ │ │ │ - ldr r9, [pc, #92] @ 68130 <__cxa_atexit@plt+0x5b980> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #88] @ 68134 <__cxa_atexit@plt+0x5b984> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldm r7, {r1, r2, r7} │ │ │ │ - ldr ip, [r5] │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - sub r0, r6, #18 │ │ │ │ - ldr r9, [pc, #64] @ 68138 <__cxa_atexit@plt+0x5b988> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ + bcc 67508 <__cxa_atexit@plt+0x5ad58> │ │ │ │ + ldr r2, [pc, #52] @ 67518 <__cxa_atexit@plt+0x5ad68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - adcseq pc, sl, #224 @ 0xe0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + addseq pc, r9, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov lr, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr ip, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp ip, r6 │ │ │ │ - bcc 681e0 <__cxa_atexit@plt+0x5ba30> │ │ │ │ - add r9, r7, #3 │ │ │ │ - ldm r9, {r0, r2, r8, r9} │ │ │ │ - ldr r1, [pc, #156] @ 6820c <__cxa_atexit@plt+0x5ba5c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - add r1, r3, #8 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - sub sl, r6, #11 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 681fc <__cxa_atexit@plt+0x5ba4c> │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ - cmp ip, r6 │ │ │ │ - bcc 681f4 <__cxa_atexit@plt+0x5ba44> │ │ │ │ - ldr ip, [pc, #116] @ 68214 <__cxa_atexit@plt+0x5ba64> │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 675f4 <__cxa_atexit@plt+0x5ae44> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #20 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 67600 <__cxa_atexit@plt+0x5ae50> │ │ │ │ + str r3, [sp] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #212] @ 6762c <__cxa_atexit@plt+0x5ae7c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr ip, [pc, #188] @ 67630 <__cxa_atexit@plt+0x5ae80> │ │ │ │ add ip, pc, ip │ │ │ │ - ldr lr, [pc, #112] @ 68218 <__cxa_atexit@plt+0x5ba68> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #108] @ 6821c <__cxa_atexit@plt+0x5ba6c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r1, r6, #11 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str ip, [r3, #20]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r0, #16 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r8, lr │ │ │ │ - bx r1 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 68210 <__cxa_atexit@plt+0x5ba60> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - addseq r0, sl, #104, 26 @ 0x1a00 │ │ │ │ - @ instruction: 0xffffe9b4 │ │ │ │ - @ instruction: 0xffffeb24 │ │ │ │ - adcseq lr, sl, #232, 26 @ 0x3a00 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 682ac <__cxa_atexit@plt+0x5bafc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r3, [pc, #160] @ 682e8 <__cxa_atexit@plt+0x5bb38> │ │ │ │ + sub lr, r6, #15 │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + sub r3, r6, #5 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + ldr r3, [pc, #168] @ 67634 <__cxa_atexit@plt+0x5ae84> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmdb r2, {r3, r7} │ │ │ │ - sub r1, r2, #20 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str ip, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + ldr r3, [pc, #152] @ 67638 <__cxa_atexit@plt+0x5ae88> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #12] │ │ │ │ + str sl, [r2, #16] │ │ │ │ + str r9, [r2, #20] │ │ │ │ + sub r1, r5, #32 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 682b8 <__cxa_atexit@plt+0x5bb08> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 682c0 <__cxa_atexit@plt+0x5bb10> │ │ │ │ - ldr lr, [pc, #132] @ 682f4 <__cxa_atexit@plt+0x5bb44> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #128] @ 682f8 <__cxa_atexit@plt+0x5bb48> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r5, [pc, #124] @ 682fc <__cxa_atexit@plt+0x5bb4c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - sub r0, r3, #7 │ │ │ │ - str r5, [r2, #-20] @ 0xffffffec │ │ │ │ - str sl, [r2, #-16] │ │ │ │ - str r0, [r2, #-12] │ │ │ │ - add r0, r9, #2 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ + bhi 67618 <__cxa_atexit@plt+0x5ae68> │ │ │ │ + add r6, r2, #32 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 67610 <__cxa_atexit@plt+0x5ae60> │ │ │ │ + ldr r3, [pc, #116] @ 67640 <__cxa_atexit@plt+0x5ae90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [pc, #112] @ 67644 <__cxa_atexit@plt+0x5ae94> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #24]! │ │ │ │ + str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r2, #8] │ │ │ │ mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ + mov r8, r2 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, r6 │ │ │ │ - b 682c8 <__cxa_atexit@plt+0x5bb18> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r6, [pc, #28] @ 682ec <__cxa_atexit@plt+0x5bb3c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [pc, #24] @ 682f0 <__cxa_atexit@plt+0x5bb40> │ │ │ │ + ldr r7, [pc, #28] @ 6763c <__cxa_atexit@plt+0x5ae8c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r9, r6, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - adcseq lr, sl, #8, 26 @ 0x200 │ │ │ │ - addseq r0, sl, #12, 20 @ 0xc000 │ │ │ │ - addseq r0, sl, #16, 20 @ 0x10000 │ │ │ │ - @ instruction: 0xffff9390 │ │ │ │ - addseq r0, sl, #100, 20 @ 0x64000 │ │ │ │ - adcseq lr, sl, #24, 26 @ 0x600 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + adcseq pc, sl, #248, 18 @ 0x3e0000 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + adcseq pc, sl, #160, 20 @ 0xa0000 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + addseq pc, r9, #168, 20 @ 0xa8000 │ │ │ │ + @ instruction: 0xffffec00 │ │ │ │ + @ instruction: 0xffffe7f8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + addseq pc, r9, #28, 16 @ 0x1c0000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6832c <__cxa_atexit@plt+0x5bb7c> │ │ │ │ - ldr r2, [pc, #28] @ 6833c <__cxa_atexit@plt+0x5bb8c> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 676c4 <__cxa_atexit@plt+0x5af14> │ │ │ │ + ldr r2, [pc, #84] @ 676dc <__cxa_atexit@plt+0x5af2c> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9, sl} │ │ │ │ + ldr r1, [pc, #80] @ 676e0 <__cxa_atexit@plt+0x5af30> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str r5, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str sl, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r7, [r7, #28] │ │ │ │ + sub r7, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 16c60c4 <__cxa_atexit@plt+0x16b9914> │ │ │ │ - ldr r7, [pc, #12] @ 68340 <__cxa_atexit@plt+0x5bb90> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 676e4 <__cxa_atexit@plt+0x5af34> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq r0, sl, #68, 24 @ 0x4400 │ │ │ │ + @ instruction: 0xfffffe9c │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + addseq pc, r9, #28, 20 @ 0x1c000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp sl, r6 │ │ │ │ - bcc 6841c <__cxa_atexit@plt+0x5bc6c> │ │ │ │ - ldr r1, [pc, #224] @ 68450 <__cxa_atexit@plt+0x5bca0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mov r9, r7 │ │ │ │ - str r1, [r9, #32]! │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - sub lr, r6, #39 @ 0x27 │ │ │ │ - ldr r1, [pc, #192] @ 68454 <__cxa_atexit@plt+0x5bca4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r9, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [pc, #180] @ 68458 <__cxa_atexit@plt+0x5bca8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #-20] @ 0xffffffec │ │ │ │ - str r0, [r9, #-16] │ │ │ │ - str lr, [r9, #-12] │ │ │ │ - str r8, [r9, #-8] │ │ │ │ - str r2, [r9, #-4] │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str ip, [r9, #12] │ │ │ │ - sub r2, r6, #31 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 68438 <__cxa_atexit@plt+0x5bc88> │ │ │ │ - add r6, r7, #72 @ 0x48 │ │ │ │ - cmp sl, r6 │ │ │ │ - bcc 68430 <__cxa_atexit@plt+0x5bc80> │ │ │ │ - ldr sl, [pc, #128] @ 68460 <__cxa_atexit@plt+0x5bcb0> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr lr, [pc, #124] @ 68464 <__cxa_atexit@plt+0x5bcb4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #120] @ 68468 <__cxa_atexit@plt+0x5bcb8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r1, r6, #11 │ │ │ │ - stmib r3, {r0, r9} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str sl, [r7, #48]! @ 0x30 │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str lr, [r7, #12] │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str r2, [r7, #20] │ │ │ │ - str r7, [r7, #24] │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 67720 <__cxa_atexit@plt+0x5af70> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 67728 <__cxa_atexit@plt+0x5af78> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r7, [pc, #24] @ 6845c <__cxa_atexit@plt+0x5bcac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov sl, r2 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - @ instruction: 0xfffffbc0 │ │ │ │ - @ instruction: 0xfffffda0 │ │ │ │ - addseq r0, sl, #40, 22 @ 0xa000 │ │ │ │ - @ instruction: 0xffffe774 │ │ │ │ - @ instruction: 0xffffe8e4 │ │ │ │ - adcseq lr, sl, #168, 22 @ 0x2a000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + adcseq pc, sl, #64, 16 @ 0x400000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 684dc <__cxa_atexit@plt+0x5bd2c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 684e8 <__cxa_atexit@plt+0x5bd38> │ │ │ │ - ldr lr, [pc, #88] @ 684f8 <__cxa_atexit@plt+0x5bd48> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [pc, #80] @ 684fc <__cxa_atexit@plt+0x5bd4c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr r1, [pc, #72] @ 68500 <__cxa_atexit@plt+0x5bd50> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6778c <__cxa_atexit@plt+0x5afdc> │ │ │ │ + ldr r2, [pc, #72] @ 6779c <__cxa_atexit@plt+0x5afec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #68] @ 677a0 <__cxa_atexit@plt+0x5aff0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r5, lr, #1 │ │ │ │ + ldr r0, [r5], #4 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + adcseq pc, sl, #240, 14 @ 0x3c00000 │ │ │ │ + addseq pc, r9, #212, 12 @ 0xd400000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov ip, r6 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6786c <__cxa_atexit@plt+0x5b0bc> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, ip, #8 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 67874 <__cxa_atexit@plt+0x5b0c4> │ │ │ │ + stm sp, {r3, r7} │ │ │ │ + ldr r2, [pc, #200] @ 678a8 <__cxa_atexit@plt+0x5b0f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #196] @ 678ac <__cxa_atexit@plt+0x5b0fc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r7, [pc, #188] @ 678b0 <__cxa_atexit@plt+0x5b100> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r2, r2, #2 │ │ │ │ + mov r3, ip │ │ │ │ + ldr lr, [pc, #176] @ 678b4 <__cxa_atexit@plt+0x5b104> │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ str r9, [r3, #4] │ │ │ │ - str r5, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r3 │ │ │ │ + sub r1, r5, #32 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 67894 <__cxa_atexit@plt+0x5b0e4> │ │ │ │ + add r6, ip, #20 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 6788c <__cxa_atexit@plt+0x5b0dc> │ │ │ │ + ldr r3, [pc, #128] @ 678c0 <__cxa_atexit@plt+0x5b110> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #124] @ 678c4 <__cxa_atexit@plt+0x5b114> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [ip, #12]! │ │ │ │ + str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str ip, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [ip, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + mov r8, ip │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + mov r6, ip │ │ │ │ + b 6787c <__cxa_atexit@plt+0x5b0cc> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #56] @ 678bc <__cxa_atexit@plt+0x5b10c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 678b8 <__cxa_atexit@plt+0x5b108> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - addseq r0, sl, #200, 20 @ 0xc8000 │ │ │ │ - adcseq lr, sl, #100, 20 @ 0x64000 │ │ │ │ - adcseq lr, sl, #128, 20 @ 0x80000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + addseq lr, r9, #228, 6 @ 0x90000003 │ │ │ │ + adcseq pc, sl, #24, 14 @ 0x600000 │ │ │ │ + adcseq pc, sl, #152, 16 @ 0x980000 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + addseq pc, r9, #44, 16 @ 0x2c0000 │ │ │ │ + addseq pc, r9, #108, 16 @ 0x6c0000 │ │ │ │ + @ instruction: 0xffffe98c │ │ │ │ + @ instruction: 0xffffe584 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 67900 <__cxa_atexit@plt+0x5b150> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 67908 <__cxa_atexit@plt+0x5b158> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq pc, sl, #96, 12 @ 0x6000000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 67974 <__cxa_atexit@plt+0x5b1c4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 67980 <__cxa_atexit@plt+0x5b1d0> │ │ │ │ + ldr r2, [pc, #84] @ 67990 <__cxa_atexit@plt+0x5b1e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 67994 <__cxa_atexit@plt+0x5b1e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq pc, sl, #12, 12 @ 0xc00000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 685a0 <__cxa_atexit@plt+0x5bdf0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #48 @ 0x30 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 685a8 <__cxa_atexit@plt+0x5bdf8> │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #116] @ 685bc <__cxa_atexit@plt+0x5be0c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r1} │ │ │ │ - ldr r0, [pc, #108] @ 685c0 <__cxa_atexit@plt+0x5be10> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - sub r0, r6, #18 │ │ │ │ - ldr sl, [pc, #96] @ 685c4 <__cxa_atexit@plt+0x5be14> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr ip, [pc, #92] @ 685c8 <__cxa_atexit@plt+0x5be18> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 679ec <__cxa_atexit@plt+0x5b23c> │ │ │ │ + ldr r2, [pc, #60] @ 679fc <__cxa_atexit@plt+0x5b24c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldmib r7, {r1, r7} │ │ │ │ + ldr r0, [r5], #4 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ - ldr r1, [pc, #84] @ 685cc <__cxa_atexit@plt+0x5be1c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov r2, r3 │ │ │ │ - str r1, [r2, #12]! │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str ip, [r3, #24] │ │ │ │ - add r1, r3, #28 │ │ │ │ - stm r1, {r2, r9, sl} │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - str r3, [r3, #44] @ 0x2c │ │ │ │ - mov r8, lr │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r3 │ │ │ │ - b 685b0 <__cxa_atexit@plt+0x5be00> │ │ │ │ - mov r5, #48 @ 0x30 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq lr, sl, #240, 18 @ 0x3c0000 │ │ │ │ - adcseq lr, sl, #52, 20 @ 0x34000 │ │ │ │ - adcseq lr, sl, #172, 18 @ 0x2b0000 │ │ │ │ - adcseq lr, sl, #108, 24 @ 0x6c00 │ │ │ │ - adcseq lr, sl, #80, 20 @ 0x50000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + addseq pc, r9, #120, 8 @ 0x78000000 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #16 │ │ │ │ + sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 68640 <__cxa_atexit@plt+0x5be90> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ + bhi 67ac4 <__cxa_atexit@plt+0x5b314> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 6864c <__cxa_atexit@plt+0x5be9c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #88] @ 6865c <__cxa_atexit@plt+0x5beac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 67acc <__cxa_atexit@plt+0x5b31c> │ │ │ │ + str r2, [sp] │ │ │ │ + mov ip, r7 │ │ │ │ + ldr r7, [pc, #192] @ 67b00 <__cxa_atexit@plt+0x5b350> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #188] @ 67b04 <__cxa_atexit@plt+0x5b354> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #184] @ 67b08 <__cxa_atexit@plt+0x5b358> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldm r5, {r2, lr} │ │ │ │ + str sl, [r5, #4] │ │ │ │ + add r1, r1, #2 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + mov r1, r3 │ │ │ │ + str r7, [r1, #4]! │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr lr, [pc, #72] @ 68660 <__cxa_atexit@plt+0x5beb0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r0, r6, #7 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - ldr r0, [pc, #60] @ 68664 <__cxa_atexit@plt+0x5beb4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ + str lr, [r5] │ │ │ │ + stmib r1, {r2, r9} │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 67aec <__cxa_atexit@plt+0x5b33c> │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 67ae4 <__cxa_atexit@plt+0x5b334> │ │ │ │ + ldr r7, [pc, #124] @ 67b14 <__cxa_atexit@plt+0x5b364> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #120] @ 67b18 <__cxa_atexit@plt+0x5b368> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, ip │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ mov r6, r3 │ │ │ │ + b 67ad4 <__cxa_atexit@plt+0x5b324> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 67b10 <__cxa_atexit@plt+0x5b360> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 67b0c <__cxa_atexit@plt+0x5b35c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + addseq lr, r9, #112, 2 │ │ │ │ + adcseq pc, sl, #60, 12 @ 0x3c00000 │ │ │ │ + addseq pc, r9, #212, 10 @ 0x35000000 │ │ │ │ + addseq pc, r9, #28, 12 @ 0x1c00000 │ │ │ │ + @ instruction: 0xffffe734 │ │ │ │ + @ instruction: 0xffffe32c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 67b4c <__cxa_atexit@plt+0x5b39c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 67b54 <__cxa_atexit@plt+0x5b3a4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + adcseq pc, sl, #20, 8 @ 0x14000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 67b90 <__cxa_atexit@plt+0x5b3e0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 67b98 <__cxa_atexit@plt+0x5b3e8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq lr, sl, #76, 18 @ 0x130000 │ │ │ │ - adcseq lr, sl, #248, 16 @ 0xf80000 │ │ │ │ - adcseq lr, sl, #16, 18 @ 0x40000 │ │ │ │ + adcseq pc, sl, #208, 6 @ 0x40000003 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 67bd0 <__cxa_atexit@plt+0x5b420> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 67bd8 <__cxa_atexit@plt+0x5b428> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq pc, sl, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #12 │ │ │ │ + sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 686d0 <__cxa_atexit@plt+0x5bf20> │ │ │ │ + bhi 67c40 <__cxa_atexit@plt+0x5b490> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 686dc <__cxa_atexit@plt+0x5bf2c> │ │ │ │ - ldr lr, [pc, #80] @ 686ec <__cxa_atexit@plt+0x5bf3c> │ │ │ │ + bcc 67c4c <__cxa_atexit@plt+0x5b49c> │ │ │ │ + ldr lr, [pc, #76] @ 67c5c <__cxa_atexit@plt+0x5b4ac> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r9, [pc, #68] @ 686f0 <__cxa_atexit@plt+0x5bf40> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [pc, #64] @ 67c60 <__cxa_atexit@plt+0x5b4b0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str lr, [r3, #4]! │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ + str r0, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - adcseq lr, sl, #236, 16 @ 0xec0000 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq pc, sl, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 68764 <__cxa_atexit@plt+0x5bfb4> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 67cd0 <__cxa_atexit@plt+0x5b520> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 68770 <__cxa_atexit@plt+0x5bfc0> │ │ │ │ - ldr lr, [pc, #88] @ 68780 <__cxa_atexit@plt+0x5bfd0> │ │ │ │ + bcc 67cdc <__cxa_atexit@plt+0x5b52c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #76] @ 67cec <__cxa_atexit@plt+0x5b53c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [pc, #80] @ 68784 <__cxa_atexit@plt+0x5bfd4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ sub r0, r6, #7 │ │ │ │ - ldr r1, [pc, #72] @ 68788 <__cxa_atexit@plt+0x5bfd8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + ldr sl, [pc, #68] @ 67cf0 <__cxa_atexit@plt+0x5b540> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - add r5, lr, #1 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r5, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq r0, sl, #64, 16 @ 0x400000 │ │ │ │ - adcseq lr, sl, #220, 14 @ 0x3700000 │ │ │ │ - adcseq lr, sl, #248, 14 @ 0x3e00000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq pc, sl, #128, 6 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ + sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 687f0 <__cxa_atexit@plt+0x5c040> │ │ │ │ + bhi 67d74 <__cxa_atexit@plt+0x5b5c4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r3, #32 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 687fc <__cxa_atexit@plt+0x5c04c> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #68] @ 6880c <__cxa_atexit@plt+0x5c05c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #60] @ 68810 <__cxa_atexit@plt+0x5c060> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ + bcc 67d80 <__cxa_atexit@plt+0x5b5d0> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + sub lr, r6, #7 │ │ │ │ + ldr ip, [pc, #92] @ 67d90 <__cxa_atexit@plt+0x5b5e0> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + stmdb r5, {r9, lr} │ │ │ │ + ldr r5, [pc, #80] @ 67d94 <__cxa_atexit@plt+0x5b5e4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r5, [pc, #60] @ 67d98 <__cxa_atexit@plt+0x5b5e8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ + mov r8, r1 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - adcseq lr, sl, #72, 14 @ 0x1200000 │ │ │ │ - adcseq lr, sl, #100, 14 @ 0x1900000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 6887c <__cxa_atexit@plt+0x5c0cc> │ │ │ │ - ldr r2, [pc, #60] @ 68888 <__cxa_atexit@plt+0x5c0d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r8, [r3, #-12] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - str r0, [r3, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 68874 <__cxa_atexit@plt+0x5c0c4> │ │ │ │ - b 68894 <__cxa_atexit@plt+0x5c0e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r2, r3, #16 │ │ │ │ - ldr r8, [r3, #4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 68910 <__cxa_atexit@plt+0x5c160> │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 68968 <__cxa_atexit@plt+0x5c1b8> │ │ │ │ + adcseq pc, sl, #248, 4 @ 0x8000000f │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + addseq pc, r9, #220 @ 0xdc │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov ip, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 67e58 <__cxa_atexit@plt+0x5b6a8> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 68970 <__cxa_atexit@plt+0x5c1c0> │ │ │ │ - ldr lr, [pc, #180] @ 68988 <__cxa_atexit@plt+0x5c1d8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [pc, #172] @ 6898c <__cxa_atexit@plt+0x5c1dc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - sub r0, r1, #7 │ │ │ │ - ldr r2, [pc, #164] @ 68990 <__cxa_atexit@plt+0x5c1e0> │ │ │ │ + add r6, ip, #24 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 67e60 <__cxa_atexit@plt+0x5b6b0> │ │ │ │ + stm sp, {r3, r7} │ │ │ │ + ldr r7, [pc, #188] @ 67e94 <__cxa_atexit@plt+0x5b6e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #184] @ 67e98 <__cxa_atexit@plt+0x5b6e8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #180] @ 67e9c <__cxa_atexit@plt+0x5b6ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - add r3, lr, #1 │ │ │ │ - str r9, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 68968 <__cxa_atexit@plt+0x5c1b8> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 68970 <__cxa_atexit@plt+0x5c1c0> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #88] @ 68994 <__cxa_atexit@plt+0x5c1e4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r2, r1, #7 │ │ │ │ - ldr r0, [pc, #80] @ 68998 <__cxa_atexit@plt+0x5c1e8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str sl, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, r9 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r1, r6 │ │ │ │ - b 68978 <__cxa_atexit@plt+0x5c1c8> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + sub lr, r6, #5 │ │ │ │ + mov r3, ip │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r7, r9, sl} │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 67e80 <__cxa_atexit@plt+0x5b6d0> │ │ │ │ + add r6, ip, #36 @ 0x24 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 67e78 <__cxa_atexit@plt+0x5b6c8> │ │ │ │ + ldr r7, [pc, #124] @ 67ea8 <__cxa_atexit@plt+0x5b6f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #120] @ 67eac <__cxa_atexit@plt+0x5b6fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [ip, #28]! │ │ │ │ + str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str ip, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r8, [ip, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + mov r8, ip │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + mov r6, ip │ │ │ │ + b 67e68 <__cxa_atexit@plt+0x5b6b8> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 67ea4 <__cxa_atexit@plt+0x5b6f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - addseq r0, sl, #148, 12 @ 0x9400000 │ │ │ │ - adcseq lr, sl, #48, 12 @ 0x3000000 │ │ │ │ - adcseq lr, sl, #76, 12 @ 0x4c00000 │ │ │ │ - adcseq lr, sl, #212, 10 @ 0x35000000 │ │ │ │ - adcseq lr, sl, #240, 10 @ 0x3c000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov lr, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr ip, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp ip, r6 │ │ │ │ - bcc 68a40 <__cxa_atexit@plt+0x5c290> │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r0, r2, r8, sl} │ │ │ │ - ldr r1, [pc, #156] @ 68a6c <__cxa_atexit@plt+0x5c2bc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - add r1, r3, #8 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - sub r9, r6, #11 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 68a5c <__cxa_atexit@plt+0x5c2ac> │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ - cmp ip, r6 │ │ │ │ - bcc 68a54 <__cxa_atexit@plt+0x5c2a4> │ │ │ │ - ldr ip, [pc, #116] @ 68a74 <__cxa_atexit@plt+0x5c2c4> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [pc, #112] @ 68a78 <__cxa_atexit@plt+0x5c2c8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #108] @ 68a7c <__cxa_atexit@plt+0x5c2cc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r1, r6, #11 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str ip, [r3, #20]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r0, #16 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r8, lr │ │ │ │ - bx r1 │ │ │ │ - mov r7, #28 │ │ │ │ + mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 68a70 <__cxa_atexit@plt+0x5c2c0> │ │ │ │ + ldr r7, [pc, #24] @ 67ea0 <__cxa_atexit@plt+0x5b6f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - addseq r0, sl, #8, 10 @ 0x2000000 │ │ │ │ - @ instruction: 0xffffe154 │ │ │ │ - @ instruction: 0xffffe2c4 │ │ │ │ - adcseq lr, sl, #136, 10 @ 0x22000000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 68b64 <__cxa_atexit@plt+0x5c3b4> │ │ │ │ - ldr ip, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp ip, r6 │ │ │ │ - bcc 68b70 <__cxa_atexit@plt+0x5c3c0> │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r1, [pc, #232] @ 68b9c <__cxa_atexit@plt+0x5c3ec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r8, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r0, [r7, #24] │ │ │ │ - sub r1, r6, #23 │ │ │ │ - ldr r9, [pc, #196] @ 68ba0 <__cxa_atexit@plt+0x5c3f0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #192] @ 68ba4 <__cxa_atexit@plt+0x5c3f4> │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r9, sl} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - sub sl, r6, #15 │ │ │ │ - sub r1, r5, #20 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 68b88 <__cxa_atexit@plt+0x5c3d8> │ │ │ │ - add r6, r3, #56 @ 0x38 │ │ │ │ - cmp ip, r6 │ │ │ │ - bcc 68b80 <__cxa_atexit@plt+0x5c3d0> │ │ │ │ - ldr r9, [pc, #140] @ 68bac <__cxa_atexit@plt+0x5c3fc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #136] @ 68bb0 <__cxa_atexit@plt+0x5c400> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #132] @ 68bb4 <__cxa_atexit@plt+0x5c404> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r9, [r3, #32]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - mov r5, r1 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r6, r3 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + @ instruction: 0xfffffd40 │ │ │ │ + adcseq pc, sl, #68, 4 @ 0x40000004 │ │ │ │ + addseq pc, r9, #64, 4 │ │ │ │ + addseq pc, r9, #144, 4 │ │ │ │ + @ instruction: 0xffffe3a0 │ │ │ │ + @ instruction: 0xffffdf98 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 67ee0 <__cxa_atexit@plt+0x5b730> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 67ee8 <__cxa_atexit@plt+0x5b738> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff754 <__cxa_atexit@plt+0x3f2fa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + adcseq pc, sl, #128 @ 0x80 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 67f94 <__cxa_atexit@plt+0x5b7e4> │ │ │ │ + ldr r3, [pc, #144] @ 67f9c <__cxa_atexit@plt+0x5b7ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r1, r2} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 67f64 <__cxa_atexit@plt+0x5b7b4> │ │ │ │ + ldr r1, [pc, #112] @ 67fa0 <__cxa_atexit@plt+0x5b7f0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 67f74 <__cxa_atexit@plt+0x5b7c4> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 67f8c <__cxa_atexit@plt+0x5b7dc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #24] @ 68ba8 <__cxa_atexit@plt+0x5c3f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - ldm sp, {r5, r9} │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - adcseq lr, sl, #156, 8 @ 0x9c000000 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - @ instruction: 0xfffffd38 │ │ │ │ - addseq r0, sl, #220, 6 @ 0x70000003 │ │ │ │ - @ instruction: 0xffffe034 │ │ │ │ - @ instruction: 0xffffe1a4 │ │ │ │ - adcseq lr, sl, #104, 8 @ 0x68000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 68c50 <__cxa_atexit@plt+0x5c4a0> │ │ │ │ - str r8, [sp] │ │ │ │ - ldr ip, [pc, #152] @ 68c7c <__cxa_atexit@plt+0x5c4cc> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - add lr, r7, #6 │ │ │ │ - ldm lr, {r1, r8, lr} │ │ │ │ - mov sl, r3 │ │ │ │ - str ip, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - add r2, sl, #12 │ │ │ │ - stm r2, {r1, r8, lr} │ │ │ │ - str r9, [sl, #24] │ │ │ │ - sub r1, r5, #12 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 68c68 <__cxa_atexit@plt+0x5c4b8> │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 68c60 <__cxa_atexit@plt+0x5c4b0> │ │ │ │ - ldr r2, [pc, #92] @ 68c84 <__cxa_atexit@plt+0x5c4d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [pc, #88] @ 68c88 <__cxa_atexit@plt+0x5c4d8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r3, #32 │ │ │ │ - stm lr, {r2, r8, sl} │ │ │ │ - sub r3, r6, #7 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - ldr r2, [sp] │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - mov r5, r1 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r3, #28 │ │ │ │ + ldr r3, [pc, #40] @ 67fa4 <__cxa_atexit@plt+0x5b7f4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 68c80 <__cxa_atexit@plt+0x5c4d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - ldr r9, [sp] │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + adcseq lr, sl, #188, 30 @ 0x2f0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #84] @ 68014 <__cxa_atexit@plt+0x5b864> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 67fec <__cxa_atexit@plt+0x5b83c> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 68008 <__cxa_atexit@plt+0x5b858> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - addseq r0, sl, #112 @ 0x70 │ │ │ │ - @ instruction: 0xffff83d8 │ │ │ │ - adcseq lr, sl, #104, 6 @ 0xa0000001 │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ldr r3, [pc, #24] @ 68018 <__cxa_atexit@plt+0x5b868> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + adcseq lr, sl, #56, 30 @ 0xe0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6804c <__cxa_atexit@plt+0x5b89c> │ │ │ │ + ldr r3, [pc, #32] @ 68058 <__cxa_atexit@plt+0x5b8a8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + adcseq lr, sl, #0, 30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r2, r6 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 68d68 <__cxa_atexit@plt+0x5c5b8> │ │ │ │ + bhi 680c8 <__cxa_atexit@plt+0x5b918> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #64 @ 0x40 │ │ │ │ + add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 68d70 <__cxa_atexit@plt+0x5c5c0> │ │ │ │ - mov r1, r7 │ │ │ │ - ldr ip, [pc, #200] @ 68d8c <__cxa_atexit@plt+0x5c5dc> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r0, [pc, #196] @ 68d90 <__cxa_atexit@plt+0x5c5e0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r7, [pc, #188] @ 68d94 <__cxa_atexit@plt+0x5c5e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - sub lr, r6, #18 │ │ │ │ - sub r9, r6, #51 @ 0x33 │ │ │ │ - sub sl, r6, #27 │ │ │ │ - str ip, [r2, #36] @ 0x24 │ │ │ │ - str r8, [r2, #40] @ 0x28 │ │ │ │ - str r7, [r2, #44] @ 0x2c │ │ │ │ - str r0, [r2, #48] @ 0x30 │ │ │ │ - str sl, [r2, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #152] @ 68d98 <__cxa_atexit@plt+0x5c5e8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #56] @ 0x38 │ │ │ │ - str lr, [r2, #60] @ 0x3c │ │ │ │ - str r8, [r2, #64] @ 0x40 │ │ │ │ - sub r7, r6, #59 @ 0x3b │ │ │ │ - ldr r0, [pc, #132] @ 68d9c <__cxa_atexit@plt+0x5c5ec> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmib r2, {r0, r8} │ │ │ │ - ldr r0, [pc, #124] @ 68da0 <__cxa_atexit@plt+0x5c5f0> │ │ │ │ - add r0, pc, r0 │ │ │ │ + bcc 680d4 <__cxa_atexit@plt+0x5b924> │ │ │ │ + ldr r1, [pc, #84] @ 680e4 <__cxa_atexit@plt+0x5b934> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r0, r1, #1 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r1, [pc, #72] @ 680e8 <__cxa_atexit@plt+0x5b938> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r1, r8} │ │ │ │ str r0, [r2, #12] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - str r7, [r2, #20] │ │ │ │ - ldr r7, [pc, #108] @ 68da4 <__cxa_atexit@plt+0x5c5f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add lr, r2, #24 │ │ │ │ - stm lr, {r7, r8, r9} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - sub r2, r6, #39 @ 0x27 │ │ │ │ - ldr r0, [pc, #88] @ 68da8 <__cxa_atexit@plt+0x5c5f8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r0, r2, sl} │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr r1, [pc, #56] @ 680ec <__cxa_atexit@plt+0x5b93c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - b 16c60c4 <__cxa_atexit@plt+0x16b9914> │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ mov r6, r2 │ │ │ │ - b 68d78 <__cxa_atexit@plt+0x5c5c8> │ │ │ │ - mov r7, #64 @ 0x40 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 68d88 <__cxa_atexit@plt+0x5c5d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq r0, sl, #252, 2 @ 0x3f │ │ │ │ - @ instruction: 0xfffffa38 │ │ │ │ - adcseq lr, sl, #64, 4 │ │ │ │ - adcseq lr, sl, #0, 10 │ │ │ │ - @ instruction: 0xfffffa94 │ │ │ │ - @ instruction: 0xfffff75c │ │ │ │ - @ instruction: 0xfffff7e8 │ │ │ │ - @ instruction: 0xfffff938 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 68dfc <__cxa_atexit@plt+0x5c64c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ 68e08 <__cxa_atexit@plt+0x5c658> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - sub r7, r6, #14 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + adcseq lr, sl, #152, 30 @ 0x260 │ │ │ │ + adcseq lr, sl, #112, 28 @ 0x700 │ │ │ │ + adcseq lr, sl, #132, 28 @ 0x840 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 68e58 <__cxa_atexit@plt+0x5c6a8> │ │ │ │ - ldr r2, [pc, #56] @ 68e60 <__cxa_atexit@plt+0x5c6b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 68e64 <__cxa_atexit@plt+0x5c6b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 68e68 <__cxa_atexit@plt+0x5c6b8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ + bhi 68128 <__cxa_atexit@plt+0x5b978> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 68130 <__cxa_atexit@plt+0x5b980> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r0, sl, #64, 2 │ │ │ │ - adcseq lr, sl, #28, 2 │ │ │ │ - adcseq lr, sl, #248 @ 0xf8 │ │ │ │ + adcseq lr, sl, #56, 28 @ 0x380 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 68ea0 <__cxa_atexit@plt+0x5c6f0> │ │ │ │ + bhi 68168 <__cxa_atexit@plt+0x5b9b8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 68ea8 <__cxa_atexit@plt+0x5c6f8> │ │ │ │ + ldr r1, [pc, #24] @ 68170 <__cxa_atexit@plt+0x5b9c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq lr, sl, #192 @ 0xc0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + adcseq lr, sl, #248, 26 @ 0x3e00 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - sub ip, r5, #8 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 68f2c <__cxa_atexit@plt+0x5c77c> │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 681f4 <__cxa_atexit@plt+0x5ba44> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 68f38 <__cxa_atexit@plt+0x5c788> │ │ │ │ - ldr lr, [pc, #104] @ 68f48 <__cxa_atexit@plt+0x5c798> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - sub r0, r6, #6 │ │ │ │ - ldr r2, [pc, #84] @ 68f4c <__cxa_atexit@plt+0x5c79c> │ │ │ │ + bcc 68200 <__cxa_atexit@plt+0x5ba50> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #104] @ 68210 <__cxa_atexit@plt+0x5ba60> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr sl, [pc, #72] @ 68214 <__cxa_atexit@plt+0x5ba64> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [pc, #68] @ 68218 <__cxa_atexit@plt+0x5ba68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #68] @ 68f50 <__cxa_atexit@plt+0x5c7a0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r5, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str sl, [r3, #24] │ │ │ │ - mov r5, ip │ │ │ │ - mov r8, r9 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + ldr r2, [pc, #56] @ 6821c <__cxa_atexit@plt+0x5ba6c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r5, r3, #8 │ │ │ │ + stm r5, {r0, r1, r2, r3, lr} │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - adcseq lr, sl, #64 @ 0x40 │ │ │ │ - adcseq lr, sl, #204, 4 @ 0xc000000c │ │ │ │ + adcseq lr, sl, #168, 26 @ 0x2a00 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + adcseq lr, sl, #100, 26 @ 0x1900 │ │ │ │ + adcseq lr, sl, #44, 26 @ 0xb00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 68254 <__cxa_atexit@plt+0x5baa4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 6825c <__cxa_atexit@plt+0x5baac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq lr, sl, #12, 26 @ 0x300 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov lr, r8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 68ff8 <__cxa_atexit@plt+0x5c848> │ │ │ │ - add r9, r7, #3 │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - ldr r2, [pc, #156] @ 69024 <__cxa_atexit@plt+0x5c874> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - add r2, r3, #8 │ │ │ │ - stm r2, {r0, r8, lr} │ │ │ │ - sub sl, r6, #11 │ │ │ │ - sub r2, r5, #12 │ │ │ │ + sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 69014 <__cxa_atexit@plt+0x5c864> │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ + bhi 682e0 <__cxa_atexit@plt+0x5bb30> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 6900c <__cxa_atexit@plt+0x5c85c> │ │ │ │ - ldr ip, [pc, #116] @ 6902c <__cxa_atexit@plt+0x5c87c> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [pc, #112] @ 69030 <__cxa_atexit@plt+0x5c880> │ │ │ │ + bcc 682ec <__cxa_atexit@plt+0x5bb3c> │ │ │ │ + ldr lr, [pc, #104] @ 682fc <__cxa_atexit@plt+0x5bb4c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, #108] @ 69034 <__cxa_atexit@plt+0x5c884> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, #88] @ 68300 <__cxa_atexit@plt+0x5bb50> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - sub r1, r6, #11 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str ip, [r3, #20]! │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #76] @ 68304 <__cxa_atexit@plt+0x5bb54> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #68] @ 68308 <__cxa_atexit@plt+0x5bb58> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r0, #16 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r8, lr │ │ │ │ - bx r1 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 69028 <__cxa_atexit@plt+0x5c878> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - addseq pc, r9, #80, 30 @ 0x140 │ │ │ │ - @ instruction: 0xffffdb9c │ │ │ │ - @ instruction: 0xffffdd0c │ │ │ │ - adcseq sp, sl, #208, 30 @ 0x340 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 690e4 <__cxa_atexit@plt+0x5c934> │ │ │ │ - ldr r2, [pc, #180] @ 69114 <__cxa_atexit@plt+0x5c964> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #176] @ 69118 <__cxa_atexit@plt+0x5c968> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r3, r0 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r3, r8, sl} │ │ │ │ - sub sl, r6, #11 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 69104 <__cxa_atexit@plt+0x5c954> │ │ │ │ - add r6, r0, #56 @ 0x38 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 690fc <__cxa_atexit@plt+0x5c94c> │ │ │ │ - ldr ip, [pc, #128] @ 69124 <__cxa_atexit@plt+0x5c974> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [pc, #124] @ 69128 <__cxa_atexit@plt+0x5c978> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #120] @ 6912c <__cxa_atexit@plt+0x5c97c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - sub r3, r6, #11 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str ip, [r0, #32]! │ │ │ │ - str r8, [r0, #8] │ │ │ │ - str lr, [r0, #12] │ │ │ │ - str r8, [r0, #16] │ │ │ │ - str sl, [r0, #20] │ │ │ │ - str r0, [r0, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - ldr r7, [pc, #52] @ 69120 <__cxa_atexit@plt+0x5c970> │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 6911c <__cxa_atexit@plt+0x5c96c> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdb0 │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ - addseq pc, r9, #96, 28 @ 0x600 │ │ │ │ - addseq pc, r9, #148, 28 @ 0x940 │ │ │ │ - @ instruction: 0xffffdab0 │ │ │ │ - @ instruction: 0xffffdc20 │ │ │ │ - adcseq sp, sl, #228, 28 @ 0xe40 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq lr, sl, #144, 24 @ 0x9000 │ │ │ │ + adcseq lr, sl, #188, 24 @ 0xbc00 │ │ │ │ + adcseq lr, sl, #76, 24 @ 0x4c00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 691a4 <__cxa_atexit@plt+0x5c9f4> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #128] @ 691d4 <__cxa_atexit@plt+0x5ca24> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r1, r5, #20 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 691ac <__cxa_atexit@plt+0x5c9fc> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 691b4 <__cxa_atexit@plt+0x5ca04> │ │ │ │ - ldr r3, [pc, #96] @ 691dc <__cxa_atexit@plt+0x5ca2c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #92] @ 691e0 <__cxa_atexit@plt+0x5ca30> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 68384 <__cxa_atexit@plt+0x5bbd4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 68390 <__cxa_atexit@plt+0x5bbe0> │ │ │ │ + ldr lr, [pc, #100] @ 683a0 <__cxa_atexit@plt+0x5bbf0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 683a4 <__cxa_atexit@plt+0x5bbf4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r3, r8, r9} │ │ │ │ - sub r6, r2, #7 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r6, [r5, #-12] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #64] @ 683a8 <__cxa_atexit@plt+0x5bbf8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r2, r6 │ │ │ │ - b 691bc <__cxa_atexit@plt+0x5ca0c> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 691d8 <__cxa_atexit@plt+0x5ca28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - adcseq sp, sl, #252, 26 @ 0x3f00 │ │ │ │ - addseq pc, r9, #36, 22 @ 0x9000 │ │ │ │ - @ instruction: 0xffff8484 │ │ │ │ - adcseq sp, sl, #20, 28 @ 0x140 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 6922c <__cxa_atexit@plt+0x5ca7c> │ │ │ │ - ldr r7, [pc, #56] @ 69244 <__cxa_atexit@plt+0x5ca94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ 69248 <__cxa_atexit@plt+0x5ca98> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - add r7, r2, #3 │ │ │ │ - mov r9, r3 │ │ │ │ - b 3eb77c <__cxa_atexit@plt+0x3defcc> │ │ │ │ - ldr r7, [pc, #24] @ 6924c <__cxa_atexit@plt+0x5ca9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #20 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - addseq pc, r9, #108, 26 @ 0x1b00 │ │ │ │ - addseq pc, r9, #80, 26 @ 0x1400 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 692dc <__cxa_atexit@plt+0x5cb2c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r3, [pc, #160] @ 69318 <__cxa_atexit@plt+0x5cb68> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmdb r2, {r3, r7} │ │ │ │ - sub r1, r2, #20 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 692e8 <__cxa_atexit@plt+0x5cb38> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 692f0 <__cxa_atexit@plt+0x5cb40> │ │ │ │ - ldr lr, [pc, #132] @ 69324 <__cxa_atexit@plt+0x5cb74> │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + adcseq lr, sl, #8, 24 @ 0x800 │ │ │ │ + adcseq lr, sl, #196, 24 @ 0xc400 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 68480 <__cxa_atexit@plt+0x5bcd0> │ │ │ │ + ldr lr, [pc, #212] @ 684a0 <__cxa_atexit@plt+0x5bcf0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #128] @ 69328 <__cxa_atexit@plt+0x5cb78> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 68470 <__cxa_atexit@plt+0x5bcc0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #44 @ 0x2c │ │ │ │ + cmp r2, sl │ │ │ │ + bcc 68488 <__cxa_atexit@plt+0x5bcd8> │ │ │ │ + ldr lr, [pc, #152] @ 684a4 <__cxa_atexit@plt+0x5bcf4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #148] @ 684a8 <__cxa_atexit@plt+0x5bcf8> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r5, [pc, #124] @ 6932c <__cxa_atexit@plt+0x5cb7c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - sub r0, r3, #7 │ │ │ │ - str r5, [r2, #-20] @ 0xffffffec │ │ │ │ - str sl, [r2, #-16] │ │ │ │ - str r0, [r2, #-12] │ │ │ │ - add r0, r9, #2 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ + ldr r3, [pc, #144] @ 684ac <__cxa_atexit@plt+0x5bcfc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #-12]! │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr ip, [r8, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldmib r5, {r3, r7} │ │ │ │ + str r6, [r5, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #24]! │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str ip, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + add lr, r6, #32 │ │ │ │ + stm lr, {r0, r2, r7} │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff76c <__cxa_atexit@plt+0x3f2fbc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, r6 │ │ │ │ - b 692f8 <__cxa_atexit@plt+0x5cb48> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r6, [pc, #28] @ 6931c <__cxa_atexit@plt+0x5cb6c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [pc, #24] @ 69320 <__cxa_atexit@plt+0x5cb70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r9, r6, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq sp, sl, #216, 24 @ 0xd800 │ │ │ │ - addseq pc, r9, #220, 18 @ 0x370000 │ │ │ │ - addseq pc, r9, #224, 18 @ 0x380000 │ │ │ │ - @ instruction: 0xffff8360 │ │ │ │ - addseq pc, r9, #52, 20 @ 0x34000 │ │ │ │ - adcseq sp, sl, #232, 24 @ 0xe800 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r9 │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r8 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + adcseq lr, sl, #16, 24 @ 0x1000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 69404 <__cxa_atexit@plt+0x5cc54> │ │ │ │ - ldr r6, [pc, #244] @ 69450 <__cxa_atexit@plt+0x5cca0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r9, r0 │ │ │ │ - str r6, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - add r6, r9, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 69420 <__cxa_atexit@plt+0x5cc70> │ │ │ │ - ldr r2, [pc, #212] @ 69454 <__cxa_atexit@plt+0x5cca4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #208] @ 69458 <__cxa_atexit@plt+0x5cca8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 68534 <__cxa_atexit@plt+0x5bd84> │ │ │ │ + ldr lr, [pc, #108] @ 68540 <__cxa_atexit@plt+0x5bd90> │ │ │ │ add lr, pc, lr │ │ │ │ + ldr r8, [pc, #104] @ 68544 <__cxa_atexit@plt+0x5bd94> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #100] @ 68548 <__cxa_atexit@plt+0x5bd98> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [r5, #8]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r0, #4]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r0, [r5, #8] │ │ │ │ mov r3, r0 │ │ │ │ - str r2, [r3, #20]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r3, r8, sl} │ │ │ │ - sub sl, r6, #11 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 69440 <__cxa_atexit@plt+0x5cc90> │ │ │ │ - add r6, r0, #72 @ 0x48 │ │ │ │ + str lr, [r3, #24]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str sl, [r0, #8] │ │ │ │ + str r2, [r0, #12] │ │ │ │ + str ip, [r0, #16] │ │ │ │ + str r1, [r0, #20] │ │ │ │ + str r2, [r0, #32] │ │ │ │ + str r1, [r0, #36] @ 0x24 │ │ │ │ + str r9, [r0, #40] @ 0x28 │ │ │ │ + b 3ff76c <__cxa_atexit@plt+0x3f2fbc> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + @ instruction: 0xfffffc9c │ │ │ │ + adcseq lr, sl, #72, 22 @ 0x12000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub ip, r5, #12 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 685dc <__cxa_atexit@plt+0x5be2c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 69438 <__cxa_atexit@plt+0x5cc88> │ │ │ │ - ldr ip, [pc, #164] @ 69468 <__cxa_atexit@plt+0x5ccb8> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [pc, #160] @ 6946c <__cxa_atexit@plt+0x5ccbc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #156] @ 69470 <__cxa_atexit@plt+0x5ccc0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - sub r3, r6, #11 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str ip, [r0, #48]! @ 0x30 │ │ │ │ - str r8, [r0, #8] │ │ │ │ - str lr, [r0, #12] │ │ │ │ - str r8, [r0, #16] │ │ │ │ - str sl, [r0, #20] │ │ │ │ - str r0, [r0, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - ldr r7, [pc, #88] @ 69464 <__cxa_atexit@plt+0x5ccb4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ + bcc 685e8 <__cxa_atexit@plt+0x5be38> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + sub lr, r6, #15 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r8, [pc, #96] @ 685f8 <__cxa_atexit@plt+0x5be48> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + stmdb r5, {r8, r9, lr} │ │ │ │ + ldr r5, [pc, #88] @ 685fc <__cxa_atexit@plt+0x5be4c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r5, [pc, #68] @ 68600 <__cxa_atexit@plt+0x5be50> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r1, r3, fp} │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, r1 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 69460 <__cxa_atexit@plt+0x5ccb0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 6945c <__cxa_atexit@plt+0x5ccac> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - @ instruction: 0xfffffa90 │ │ │ │ - @ instruction: 0xfffffbd4 │ │ │ │ - addseq pc, r9, #36, 22 @ 0x9000 │ │ │ │ - addseq pc, r9, #88, 22 @ 0x16000 │ │ │ │ - addseq pc, r9, #124, 22 @ 0x1f000 │ │ │ │ - @ instruction: 0xffffd790 │ │ │ │ - @ instruction: 0xffffd900 │ │ │ │ - adcseq sp, sl, #196, 22 @ 0x31000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + adcseq lr, sl, #148, 20 @ 0x94000 │ │ │ │ + @ instruction: 0xfffffb50 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + addseq lr, r9, #120, 16 @ 0x780000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 694f8 <__cxa_atexit@plt+0x5cd48> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r2, [pc, #156] @ 69534 <__cxa_atexit@plt+0x5cd84> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r1, r5, #20 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 69500 <__cxa_atexit@plt+0x5cd50> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 69508 <__cxa_atexit@plt+0x5cd58> │ │ │ │ - ldr r3, [pc, #128] @ 69540 <__cxa_atexit@plt+0x5cd90> │ │ │ │ + bhi 686e8 <__cxa_atexit@plt+0x5bf38> │ │ │ │ + ldr sl, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #24 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc 686f4 <__cxa_atexit@plt+0x5bf44> │ │ │ │ + str r3, [sp] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #224] @ 68720 <__cxa_atexit@plt+0x5bf70> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + ldr ip, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + sub r9, r6, #19 │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + sub r3, r6, #9 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r3, [pc, #180] @ 68724 <__cxa_atexit@plt+0x5bf74> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r3, [pc, #172] @ 68728 <__cxa_atexit@plt+0x5bf78> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [pc, #124] @ 69544 <__cxa_atexit@plt+0x5cd94> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #2 │ │ │ │ - ldr lr, [pc, #116] @ 69548 <__cxa_atexit@plt+0x5cd98> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - stmib r6, {r3, r8} │ │ │ │ - str r0, [r6, #12] │ │ │ │ - sub r0, r2, #7 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str sl, [r5, #-16] │ │ │ │ + str r3, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + ldr r3, [pc, #160] @ 6872c <__cxa_atexit@plt+0x5bf7c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #12] │ │ │ │ + str r1, [r2, #16] │ │ │ │ + str lr, [r2, #20] │ │ │ │ + str ip, [r2, #24] │ │ │ │ str r0, [r5, #-12] │ │ │ │ + sub r1, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 6870c <__cxa_atexit@plt+0x5bf5c> │ │ │ │ + add r6, r2, #36 @ 0x24 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc 68704 <__cxa_atexit@plt+0x5bf54> │ │ │ │ + ldr r3, [pc, #116] @ 68734 <__cxa_atexit@plt+0x5bf84> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [pc, #112] @ 68738 <__cxa_atexit@plt+0x5bf88> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #28]! │ │ │ │ + str r3, [r5, #-36] @ 0xffffffdc │ │ │ │ + str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r2, #8] │ │ │ │ mov r5, r1 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ mov r6, r2 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r2, r6 │ │ │ │ - b 69510 <__cxa_atexit@plt+0x5cd60> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #32] @ 69538 <__cxa_atexit@plt+0x5cd88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r6, [pc, #28] @ 6953c <__cxa_atexit@plt+0x5cd8c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - adcseq sp, sl, #184, 20 @ 0xb8000 │ │ │ │ - addseq pc, r9, #208, 14 @ 0x3400000 │ │ │ │ - adcseq sp, sl, #132, 24 @ 0x8400 │ │ │ │ - @ instruction: 0xffff8140 │ │ │ │ - adcseq sp, sl, #220, 24 @ 0xdc00 │ │ │ │ - adcseq sp, sl, #196, 20 @ 0xc4000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 69594 <__cxa_atexit@plt+0x5cde4> │ │ │ │ - ldr r7, [pc, #56] @ 695ac <__cxa_atexit@plt+0x5cdfc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ 695b0 <__cxa_atexit@plt+0x5ce00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - add r7, r2, #3 │ │ │ │ - mov r9, r3 │ │ │ │ - b 3eb77c <__cxa_atexit@plt+0x3defcc> │ │ │ │ - ldr r7, [pc, #24] @ 695b4 <__cxa_atexit@plt+0x5ce04> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - addseq pc, r9, #4, 20 @ 0x4000 │ │ │ │ - addseq pc, r9, #240, 18 @ 0x3c0000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 695fc <__cxa_atexit@plt+0x5ce4c> │ │ │ │ - ldr lr, [pc, #48] @ 69604 <__cxa_atexit@plt+0x5ce54> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r8, [r7, #16] │ │ │ │ - ldr r2, [pc, #32] @ 69608 <__cxa_atexit@plt+0x5ce58> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16c60c4 <__cxa_atexit@plt+0x16b9914> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - adcseq sp, sl, #104, 18 @ 0x1a0000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 69660 <__cxa_atexit@plt+0x5ceb0> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 69668 <__cxa_atexit@plt+0x5ceb8> │ │ │ │ - ldr r3, [pc, #72] @ 69688 <__cxa_atexit@plt+0x5ced8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #68] @ 6968c <__cxa_atexit@plt+0x5cedc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - stm r5, {r2, sl} │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r6, r7 │ │ │ │ - b 69670 <__cxa_atexit@plt+0x5cec0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r7, [pc, #8] @ 69684 <__cxa_atexit@plt+0x5ced4> │ │ │ │ + ldr r7, [pc, #28] @ 68730 <__cxa_atexit@plt+0x5bf80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - addseq pc, r9, #108, 12 @ 0x6c00000 │ │ │ │ - @ instruction: 0xffff7fc0 │ │ │ │ - adcseq sp, sl, #80, 18 @ 0x140000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov sl, r8 │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 69748 <__cxa_atexit@plt+0x5cf98> │ │ │ │ - ldr r2, [pc, #180] @ 69778 <__cxa_atexit@plt+0x5cfc8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #176] @ 6977c <__cxa_atexit@plt+0x5cfcc> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r3, r0 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r3, r8, sl} │ │ │ │ - sub sl, r6, #11 │ │ │ │ - sub r2, r5, #12 │ │ │ │ + adcseq lr, sl, #16, 18 @ 0x40000 │ │ │ │ + adcseq lr, sl, #224, 18 @ 0x380000 │ │ │ │ + @ instruction: 0xfffff9e8 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + addseq lr, r9, #180, 18 @ 0x2d0000 │ │ │ │ + @ instruction: 0xffffdb0c │ │ │ │ + @ instruction: 0xffffd704 │ │ │ │ + addseq lr, r9, #60, 14 @ 0xf00000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 69768 <__cxa_atexit@plt+0x5cfb8> │ │ │ │ - add r6, r0, #56 @ 0x38 │ │ │ │ + bhi 68794 <__cxa_atexit@plt+0x5bfe4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 69760 <__cxa_atexit@plt+0x5cfb0> │ │ │ │ - ldr ip, [pc, #128] @ 69788 <__cxa_atexit@plt+0x5cfd8> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [pc, #124] @ 6978c <__cxa_atexit@plt+0x5cfdc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #120] @ 69790 <__cxa_atexit@plt+0x5cfe0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - sub r3, r6, #11 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str ip, [r0, #32]! │ │ │ │ - str r8, [r0, #8] │ │ │ │ - str lr, [r0, #12] │ │ │ │ - str r8, [r0, #16] │ │ │ │ - str sl, [r0, #20] │ │ │ │ - str r0, [r0, #24] │ │ │ │ + bcc 6879c <__cxa_atexit@plt+0x5bfec> │ │ │ │ + ldr r1, [pc, #68] @ 687b8 <__cxa_atexit@plt+0x5c008> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #64] @ 687bc <__cxa_atexit@plt+0x5c00c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ + str r9, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - ldr r7, [pc, #52] @ 69784 <__cxa_atexit@plt+0x5cfd4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff774 <__cxa_atexit@plt+0x3f2fc4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 687a4 <__cxa_atexit@plt+0x5bff4> │ │ │ │ + mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 69780 <__cxa_atexit@plt+0x5cfd0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff74c │ │ │ │ - @ instruction: 0xfffff890 │ │ │ │ - addseq pc, r9, #252, 14 @ 0x3f00000 │ │ │ │ - addseq pc, r9, #48, 16 @ 0x300000 │ │ │ │ - @ instruction: 0xffffd44c │ │ │ │ - @ instruction: 0xffffd5bc │ │ │ │ - adcseq sp, sl, #128, 16 @ 0x800000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 697c0 <__cxa_atexit@plt+0x5d010> │ │ │ │ - ldr r2, [pc, #28] @ 697d0 <__cxa_atexit@plt+0x5d020> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16c60c4 <__cxa_atexit@plt+0x16b9914> │ │ │ │ - ldr r7, [pc, #12] @ 697d4 <__cxa_atexit@plt+0x5d024> │ │ │ │ + ldr r7, [pc, #8] @ 687b4 <__cxa_atexit@plt+0x5c004> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq pc, r9, #200, 14 @ 0x3200000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + addseq lr, r9, #92, 18 @ 0x170000 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0xfffff738 │ │ │ │ + addseq lr, r9, #188, 12 @ 0xbc00000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 69834 <__cxa_atexit@plt+0x5d084> │ │ │ │ - ldr r2, [pc, #68] @ 69840 <__cxa_atexit@plt+0x5d090> │ │ │ │ + bcc 6883c <__cxa_atexit@plt+0x5c08c> │ │ │ │ + ldr r2, [pc, #96] @ 68848 <__cxa_atexit@plt+0x5c098> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #64] @ 69844 <__cxa_atexit@plt+0x5d094> │ │ │ │ + ldr lr, [pc, #92] @ 6884c <__cxa_atexit@plt+0x5c09c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - str r7, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx ip │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffdc0 │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6988c <__cxa_atexit@plt+0x5d0dc> │ │ │ │ - ldr r2, [pc, #60] @ 698a8 <__cxa_atexit@plt+0x5d0f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 698ac <__cxa_atexit@plt+0x5d0fc> │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r1, [pc, #84] @ 68850 <__cxa_atexit@plt+0x5c0a0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - stmdb r5, {r1, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16c60c4 <__cxa_atexit@plt+0x16b9914> │ │ │ │ - ldr r7, [pc, #28] @ 698b0 <__cxa_atexit@plt+0x5d100> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #24] @ 698b4 <__cxa_atexit@plt+0x5d104> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - adcseq sp, sl, #48, 18 @ 0xc0000 │ │ │ │ - addseq pc, r9, #252, 12 @ 0xfc00000 │ │ │ │ - adcseq sp, sl, #8, 18 @ 0x20000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 69970 <__cxa_atexit@plt+0x5d1c0> │ │ │ │ - ldr r2, [pc, #180] @ 699a0 <__cxa_atexit@plt+0x5d1f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #176] @ 699a4 <__cxa_atexit@plt+0x5d1f4> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r3, r0 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + ldmdb r5, {r2, r9} │ │ │ │ + ldmib r5, {r0, sl} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ - stm lr, {r3, r8, sl} │ │ │ │ - sub sl, r6, #11 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 69990 <__cxa_atexit@plt+0x5d1e0> │ │ │ │ - add r6, r0, #56 @ 0x38 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 69988 <__cxa_atexit@plt+0x5d1d8> │ │ │ │ - ldr ip, [pc, #128] @ 699b0 <__cxa_atexit@plt+0x5d200> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [pc, #124] @ 699b4 <__cxa_atexit@plt+0x5d204> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #120] @ 699b8 <__cxa_atexit@plt+0x5d208> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - sub r3, r6, #11 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str ip, [r0, #32]! │ │ │ │ - str r8, [r0, #8] │ │ │ │ - str lr, [r0, #12] │ │ │ │ - str r8, [r0, #16] │ │ │ │ - str sl, [r0, #20] │ │ │ │ - str r0, [r0, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - ldr r7, [pc, #52] @ 699ac <__cxa_atexit@plt+0x5d1fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 699a8 <__cxa_atexit@plt+0x5d1f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff524 │ │ │ │ - @ instruction: 0xfffff668 │ │ │ │ - addseq pc, r9, #212, 10 @ 0x35000000 │ │ │ │ - addseq pc, r9, #8, 12 @ 0x800000 │ │ │ │ - @ instruction: 0xffffd224 │ │ │ │ - @ instruction: 0xffffd394 │ │ │ │ - adcseq sp, sl, #88, 12 @ 0x5800000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 699e8 <__cxa_atexit@plt+0x5d238> │ │ │ │ - ldr r5, [pc, #28] @ 699f8 <__cxa_atexit@plt+0x5d248> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 16c60c4 <__cxa_atexit@plt+0x16b9914> │ │ │ │ - ldr r7, [pc, #12] @ 699fc <__cxa_atexit@plt+0x5d24c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq pc, r9, #168, 10 @ 0x2a000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 69a34 <__cxa_atexit@plt+0x5d284> │ │ │ │ - ldr r2, [pc, #28] @ 69a40 <__cxa_atexit@plt+0x5d290> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + stm lr, {r0, r9, sl} │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe24 │ │ │ │ + @ instruction: 0xfffff704 │ │ │ │ + adcseq lr, sl, #48, 16 @ 0x300000 │ │ │ │ + addseq lr, r9, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 69aa8 <__cxa_atexit@plt+0x5d2f8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 69ab0 <__cxa_atexit@plt+0x5d300> │ │ │ │ - ldr r1, [pc, #64] @ 69acc <__cxa_atexit@plt+0x5d31c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 69ad0 <__cxa_atexit@plt+0x5d320> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmib r2, {r1, sl} │ │ │ │ - sub r2, r6, #3 │ │ │ │ - stmdb r5, {r0, r2, r9} │ │ │ │ + bhi 68888 <__cxa_atexit@plt+0x5c0d8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 68890 <__cxa_atexit@plt+0x5c0e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 16c60c4 <__cxa_atexit@plt+0x16b9914> │ │ │ │ - mov r6, r2 │ │ │ │ - b 69ab8 <__cxa_atexit@plt+0x5d308> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 69ac8 <__cxa_atexit@plt+0x5d318> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - addseq pc, r9, #220, 8 @ 0xdc000000 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 69b44 <__cxa_atexit@plt+0x5d394> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 69b4c <__cxa_atexit@plt+0x5d39c> │ │ │ │ - ldr r3, [pc, #96] @ 69b6c <__cxa_atexit@plt+0x5d3bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #92] @ 69b70 <__cxa_atexit@plt+0x5d3c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #88] @ 69b74 <__cxa_atexit@plt+0x5d3c4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - sub r0, r6, #11 │ │ │ │ - stm r5, {r1, r9} │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - add lr, r7, #12 │ │ │ │ - stm lr, {r2, r8, sl} │ │ │ │ - str r7, [r7, #24] │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r6, r7 │ │ │ │ - b 69b54 <__cxa_atexit@plt+0x5d3a4> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r7, [pc, #8] @ 69b68 <__cxa_atexit@plt+0x5d3b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 61b48 <__cxa_atexit@plt+0x55398> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq pc, r9, #12, 8 @ 0xc000000 │ │ │ │ - @ instruction: 0xffffd048 │ │ │ │ - @ instruction: 0xffffd1b8 │ │ │ │ - adcseq sp, sl, #124, 8 @ 0x7c000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - andeq r0, r2, pc │ │ │ │ + adcseq lr, sl, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov lr, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 69c24 <__cxa_atexit@plt+0x5d474> │ │ │ │ - ldr r2, [pc, #156] @ 69c54 <__cxa_atexit@plt+0x5d4a4> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 688cc <__cxa_atexit@plt+0x5c11c> │ │ │ │ + ldr r2, [pc, #36] @ 688d4 <__cxa_atexit@plt+0x5c124> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - stmib r3, {r2, r9} │ │ │ │ - sub sl, r6, #3 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 69c40 <__cxa_atexit@plt+0x5d490> │ │ │ │ - add r6, r3, #36 @ 0x24 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 69c38 <__cxa_atexit@plt+0x5d488> │ │ │ │ - ldr ip, [pc, #120] @ 69c5c <__cxa_atexit@plt+0x5d4ac> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r9, [pc, #116] @ 69c60 <__cxa_atexit@plt+0x5d4b0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [pc, #112] @ 69c64 <__cxa_atexit@plt+0x5d4b4> │ │ │ │ + ldr r1, [pc, #32] @ 688d8 <__cxa_atexit@plt+0x5c128> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str ip, [r3, #12]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r0, #8 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r8, lr │ │ │ │ - bx r1 │ │ │ │ - mov r0, #28 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 69c58 <__cxa_atexit@plt+0x5d4a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, lr │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - addseq pc, r9, #36, 6 @ 0x90000000 │ │ │ │ - @ instruction: 0xffffcf70 │ │ │ │ - @ instruction: 0xffffd0e0 │ │ │ │ - adcseq sp, sl, #164, 6 @ 0x90000002 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 69c94 <__cxa_atexit@plt+0x5d4e4> │ │ │ │ - ldr r5, [pc, #28] @ 69ca4 <__cxa_atexit@plt+0x5d4f4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 16c60c4 <__cxa_atexit@plt+0x16b9914> │ │ │ │ - ldr r7, [pc, #12] @ 69ca8 <__cxa_atexit@plt+0x5d4f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq pc, r9, #4, 6 @ 0x10000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 69ce0 <__cxa_atexit@plt+0x5d530> │ │ │ │ - ldr r2, [pc, #28] @ 69cec <__cxa_atexit@plt+0x5d53c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffec4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + addseq fp, r9, #132, 30 @ 0x210 │ │ │ │ + adcseq lr, sl, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 69d94 <__cxa_atexit@plt+0x5d5e4> │ │ │ │ - ldr r2, [pc, #152] @ 69dc4 <__cxa_atexit@plt+0x5d614> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, sl} │ │ │ │ - sub sl, r6, #3 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 69db4 <__cxa_atexit@plt+0x5d604> │ │ │ │ - add r6, r3, #36 @ 0x24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 69dac <__cxa_atexit@plt+0x5d5fc> │ │ │ │ - ldr ip, [pc, #124] @ 69dd0 <__cxa_atexit@plt+0x5d620> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [pc, #120] @ 69dd4 <__cxa_atexit@plt+0x5d624> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #116] @ 69dd8 <__cxa_atexit@plt+0x5d628> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r1, r6, #11 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str ip, [r3, #12]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - ldr r7, [pc, #48] @ 69dcc <__cxa_atexit@plt+0x5d61c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 69dc8 <__cxa_atexit@plt+0x5d618> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - addseq pc, r9, #176, 2 @ 0x2c │ │ │ │ - addseq pc, r9, #8, 4 @ 0x80000000 │ │ │ │ - @ instruction: 0xffffce00 │ │ │ │ - @ instruction: 0xffffcf70 │ │ │ │ - adcseq sp, sl, #52, 4 @ 0x40000003 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 69e14 <__cxa_atexit@plt+0x5d664> │ │ │ │ - ldr r2, [pc, #40] @ 69e24 <__cxa_atexit@plt+0x5d674> │ │ │ │ + bhi 68914 <__cxa_atexit@plt+0x5c164> │ │ │ │ + ldr r2, [pc, #36] @ 6891c <__cxa_atexit@plt+0x5c16c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #36] @ 69e28 <__cxa_atexit@plt+0x5d678> │ │ │ │ + ldr r1, [pc, #32] @ 68920 <__cxa_atexit@plt+0x5c170> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - ldr r7, [pc, #16] @ 69e2c <__cxa_atexit@plt+0x5d67c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq pc, r9, #108, 2 │ │ │ │ - adcseq sp, sl, #52, 2 │ │ │ │ - addseq pc, r9, #140, 2 @ 0x23 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + addseq lr, r9, #224, 8 @ 0xe0000000 │ │ │ │ + adcseq lr, sl, #80, 12 @ 0x5000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 69e84 <__cxa_atexit@plt+0x5d6d4> │ │ │ │ - ldr r2, [pc, #84] @ 69ea0 <__cxa_atexit@plt+0x5d6f0> │ │ │ │ + bhi 68980 <__cxa_atexit@plt+0x5c1d0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6898c <__cxa_atexit@plt+0x5c1dc> │ │ │ │ + ldr r1, [pc, #72] @ 6899c <__cxa_atexit@plt+0x5c1ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #68] @ 689a0 <__cxa_atexit@plt+0x5c1f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 69e8c <__cxa_atexit@plt+0x5d6dc> │ │ │ │ - ldr r3, [pc, #64] @ 69ea8 <__cxa_atexit@plt+0x5d6f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #60] @ 69eac <__cxa_atexit@plt+0x5d6fc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 69ea4 <__cxa_atexit@plt+0x5d6f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - adcseq sp, sl, #4, 2 │ │ │ │ - addseq pc, r9, #20, 2 │ │ │ │ - addseq pc, r9, #0, 2 │ │ │ │ - adcseq sp, sl, #200 @ 0xc8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 69f38 <__cxa_atexit@plt+0x5d788> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 69f44 <__cxa_atexit@plt+0x5d794> │ │ │ │ - ldr r1, [pc, #116] @ 69f54 <__cxa_atexit@plt+0x5d7a4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #108] @ 69f58 <__cxa_atexit@plt+0x5d7a8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - sub r0, r6, #6 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - ldr r0, [pc, #88] @ 69f5c <__cxa_atexit@plt+0x5d7ac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ 69f60 <__cxa_atexit@plt+0x5d7b0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r1, [pc, #68] @ 69f64 <__cxa_atexit@plt+0x5d7b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r5, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - adcseq sp, sl, #100 @ 0x64 │ │ │ │ - adcseq sp, sl, #52 @ 0x34 │ │ │ │ - adcseq ip, sl, #236, 30 @ 0x3b0 │ │ │ │ - adcseq sp, sl, #184, 4 @ 0x8000000b │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 69ff4 <__cxa_atexit@plt+0x5d844> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r3, [pc, #160] @ 6a030 <__cxa_atexit@plt+0x5d880> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmdb r2, {r3, r7} │ │ │ │ - sub r1, r2, #20 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 6a000 <__cxa_atexit@plt+0x5d850> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 6a008 <__cxa_atexit@plt+0x5d858> │ │ │ │ - ldr lr, [pc, #132] @ 6a03c <__cxa_atexit@plt+0x5d88c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #128] @ 6a040 <__cxa_atexit@plt+0x5d890> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r5, [pc, #124] @ 6a044 <__cxa_atexit@plt+0x5d894> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - sub r0, r3, #7 │ │ │ │ - str r5, [r2, #-20] @ 0xffffffec │ │ │ │ - str sl, [r2, #-16] │ │ │ │ - str r0, [r2, #-12] │ │ │ │ - add r0, r9, #2 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, r6 │ │ │ │ - b 6a010 <__cxa_atexit@plt+0x5d860> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r6, [pc, #28] @ 6a034 <__cxa_atexit@plt+0x5d884> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [pc, #24] @ 6a038 <__cxa_atexit@plt+0x5d888> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r9, r6, #2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - adcseq ip, sl, #192, 30 @ 0x300 │ │ │ │ - addseq lr, r9, #68, 24 @ 0x4400 │ │ │ │ - addseq lr, r9, #200, 24 @ 0xc800 │ │ │ │ - @ instruction: 0xffff7648 │ │ │ │ - addseq lr, r9, #156, 24 @ 0x9c00 │ │ │ │ - adcseq ip, sl, #208, 30 @ 0x340 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq lr, sl, #244, 10 @ 0x3d000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub lr, r5, #8 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 6a138 <__cxa_atexit@plt+0x5d988> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 6a140 <__cxa_atexit@plt+0x5d990> │ │ │ │ - ldr r2, [pc, #288] @ 6a194 <__cxa_atexit@plt+0x5d9e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #284] @ 6a198 <__cxa_atexit@plt+0x5d9e8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ mov r9, r6 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - add r2, r9, #40 @ 0x28 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 6a154 <__cxa_atexit@plt+0x5d9a4> │ │ │ │ - ldr r1, [pc, #236] @ 6a19c <__cxa_atexit@plt+0x5d9ec> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr ip, [pc, #232] @ 6a1a0 <__cxa_atexit@plt+0x5d9f0> │ │ │ │ - add ip, pc, ip │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #20]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - add r1, r3, #16 │ │ │ │ - stm r1, {r3, r8, sl} │ │ │ │ - sub sl, r2, #11 │ │ │ │ - sub r1, r5, #20 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 6a17c <__cxa_atexit@plt+0x5d9cc> │ │ │ │ - add r2, r6, #72 @ 0x48 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 6a174 <__cxa_atexit@plt+0x5d9c4> │ │ │ │ - ldr ip, [pc, #184] @ 6a1ac <__cxa_atexit@plt+0x5d9fc> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [pc, #180] @ 6a1b0 <__cxa_atexit@plt+0x5da00> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #176] @ 6a1b4 <__cxa_atexit@plt+0x5da04> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r3, r2, #11 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str ip, [r6, #48]! @ 0x30 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str sl, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r2, r6 │ │ │ │ - b 6a148 <__cxa_atexit@plt+0x5d998> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 6a1a8 <__cxa_atexit@plt+0x5d9f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r0, #28 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r2 │ │ │ │ - bx r1 │ │ │ │ - mov r0, #28 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #32] @ 6a1a4 <__cxa_atexit@plt+0x5d9f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - adcseq ip, sl, #212, 28 @ 0xd40 │ │ │ │ - @ instruction: 0xffffed60 │ │ │ │ - @ instruction: 0xffffeea4 │ │ │ │ - addseq lr, r9, #232, 26 @ 0x3a00 │ │ │ │ - addseq lr, r9, #36, 28 @ 0x240 │ │ │ │ - @ instruction: 0xffffca60 │ │ │ │ - @ instruction: 0xffffcbd0 │ │ │ │ - adcseq ip, sl, #148, 28 @ 0x940 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub lr, r5, #8 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 6a26c <__cxa_atexit@plt+0x5dabc> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 6a278 <__cxa_atexit@plt+0x5dac8> │ │ │ │ - ldr r1, [pc, #188] @ 6a2a4 <__cxa_atexit@plt+0x5daf4> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 68a0c <__cxa_atexit@plt+0x5c25c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 68a18 <__cxa_atexit@plt+0x5c268> │ │ │ │ + ldr r1, [pc, #84] @ 68a28 <__cxa_atexit@plt+0x5c278> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #184] @ 6a2a8 <__cxa_atexit@plt+0x5daf8> │ │ │ │ + ldr r2, [pc, #80] @ 68a2c <__cxa_atexit@plt+0x5c27c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr ip, [pc, #168] @ 6a2ac <__cxa_atexit@plt+0x5dafc> │ │ │ │ - add ip, pc, ip │ │ │ │ - mov sl, r3 │ │ │ │ - str r1, [sl, #4]! │ │ │ │ - str r8, [sl, #20] │ │ │ │ - str r7, [sl, #24] │ │ │ │ - str r2, [sl, #28] │ │ │ │ - str r8, [sl, #8] │ │ │ │ - mov r9, sl │ │ │ │ - str ip, [r9, #12]! │ │ │ │ - sub r1, r5, #20 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 6a290 <__cxa_atexit@plt+0x5dae0> │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 6a288 <__cxa_atexit@plt+0x5dad8> │ │ │ │ - ldr r2, [pc, #112] @ 6a2b4 <__cxa_atexit@plt+0x5db04> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [pc, #108] @ 6a2b8 <__cxa_atexit@plt+0x5db08> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r3, #36 @ 0x24 │ │ │ │ - stm lr, {r2, r8, sl} │ │ │ │ - sub r3, r6, #7 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - mov r5, r1 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #32 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r0, #12 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #24] @ 6a2b0 <__cxa_atexit@plt+0x5db00> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, lr │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffccc │ │ │ │ - adcseq ip, sl, #96, 26 @ 0x1800 │ │ │ │ - @ instruction: 0xfffffe48 │ │ │ │ - addseq lr, r9, #72, 20 @ 0x48000 │ │ │ │ - @ instruction: 0xffff6dbc │ │ │ │ - adcseq ip, sl, #76, 26 @ 0x1300 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6a2f4 <__cxa_atexit@plt+0x5db44> │ │ │ │ - ldr r3, [pc, #40] @ 6a30c <__cxa_atexit@plt+0x5db5c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r7, [pc, #20] @ 6a310 <__cxa_atexit@plt+0x5db60> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffed8 │ │ │ │ - addseq lr, r9, #176, 24 @ 0xb000 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq lr, sl, #116, 10 @ 0x1d000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6a368 <__cxa_atexit@plt+0x5dbb8> │ │ │ │ - ldr r2, [pc, #84] @ 6a384 <__cxa_atexit@plt+0x5dbd4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6a370 <__cxa_atexit@plt+0x5dbc0> │ │ │ │ - ldr r3, [pc, #64] @ 6a38c <__cxa_atexit@plt+0x5dbdc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #60] @ 6a390 <__cxa_atexit@plt+0x5dbe0> │ │ │ │ + bhi 68a68 <__cxa_atexit@plt+0x5c2b8> │ │ │ │ + ldr r2, [pc, #36] @ 68a70 <__cxa_atexit@plt+0x5c2c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 68a74 <__cxa_atexit@plt+0x5c2c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 6a388 <__cxa_atexit@plt+0x5dbd8> │ │ │ │ - add r7, pc, r7 │ │ │ │ + addseq lr, r9, #136, 6 @ 0x20000002 │ │ │ │ + adcseq lr, sl, #252, 8 @ 0xfc000000 │ │ │ │ + addseq fp, r9, #44, 28 @ 0x2c0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 68ad4 <__cxa_atexit@plt+0x5c324> │ │ │ │ + ldr r3, [pc, #64] @ 68adc <__cxa_atexit@plt+0x5c32c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr r7, [r7, #9] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + add lr, r5, #12 │ │ │ │ + stm lr, {r1, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 68ac8 <__cxa_atexit@plt+0x5c318> │ │ │ │ + mov r7, sl │ │ │ │ + b 68aec <__cxa_atexit@plt+0x5c33c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + addseq fp, r9, #200, 26 @ 0x3200 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #88] @ 68b50 <__cxa_atexit@plt+0x5c3a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 68b34 <__cxa_atexit@plt+0x5c384> │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 68b40 <__cxa_atexit@plt+0x5c390> │ │ │ │ + ldr r3, [pc, #52] @ 68b54 <__cxa_atexit@plt+0x5c3a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 68b48 <__cxa_atexit@plt+0x5c398> │ │ │ │ + b 68bb0 <__cxa_atexit@plt+0x5c400> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq ip, sl, #32, 24 @ 0x2000 │ │ │ │ - addseq lr, r9, #48, 24 @ 0x3000 │ │ │ │ - addseq lr, r9, #28, 24 @ 0x1c00 │ │ │ │ - adcseq ip, sl, #228, 22 @ 0x39000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r5], #24 │ │ │ │ + b 202b29c <__cxa_atexit@plt+0x201eaec> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + addseq fp, r9, #80, 26 @ 0x1400 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 68b90 <__cxa_atexit@plt+0x5c3e0> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r3, [pc, #40] @ 68ba4 <__cxa_atexit@plt+0x5c3f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 68b9c <__cxa_atexit@plt+0x5c3ec> │ │ │ │ + b 68bb0 <__cxa_atexit@plt+0x5c400> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 202b29c <__cxa_atexit@plt+0x201eaec> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #16 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 68c44 <__cxa_atexit@plt+0x5c494> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + add r9, r3, #4 │ │ │ │ + cmp r2, #1 │ │ │ │ + beq 68c04 <__cxa_atexit@plt+0x5c454> │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 68c2c <__cxa_atexit@plt+0x5c47c> │ │ │ │ + ldr r3, [pc, #100] @ 68c5c <__cxa_atexit@plt+0x5c4ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r1, [r6] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + b 68c38 <__cxa_atexit@plt+0x5c488> │ │ │ │ + ldr r2, [pc, #76] @ 68c58 <__cxa_atexit@plt+0x5c4a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + add r5, r5, #24 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r3, [pc, #32] @ 68c54 <__cxa_atexit@plt+0x5c4a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r1, [r6] │ │ │ │ + str r3, [r9] │ │ │ │ + add r5, r5, #24 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffc64 │ │ │ │ + @ instruction: 0xfffffd9c │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + addseq lr, r9, #24, 4 @ 0x80000001 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 6a41c <__cxa_atexit@plt+0x5dc6c> │ │ │ │ + bhi 68cb8 <__cxa_atexit@plt+0x5c508> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 6a428 <__cxa_atexit@plt+0x5dc78> │ │ │ │ - ldr r1, [pc, #116] @ 6a438 <__cxa_atexit@plt+0x5dc88> │ │ │ │ + bcc 68cc0 <__cxa_atexit@plt+0x5c510> │ │ │ │ + ldr r1, [pc, #68] @ 68cdc <__cxa_atexit@plt+0x5c52c> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #108] @ 6a43c <__cxa_atexit@plt+0x5dc8c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - sub r0, r6, #6 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - ldr r0, [pc, #88] @ 6a440 <__cxa_atexit@plt+0x5dc90> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r5, [pc, #76] @ 6a444 <__cxa_atexit@plt+0x5dc94> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r1, [pc, #68] @ 6a448 <__cxa_atexit@plt+0x5dc98> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #64] @ 68ce0 <__cxa_atexit@plt+0x5c530> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r8} │ │ │ │ str r8, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r5, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ mov r5, r2 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - adcseq ip, sl, #128, 22 @ 0x20000 │ │ │ │ - adcseq ip, sl, #80, 22 @ 0x14000 │ │ │ │ - adcseq ip, sl, #8, 22 @ 0x2000 │ │ │ │ - adcseq ip, sl, #212, 26 @ 0x3500 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6a4e4 <__cxa_atexit@plt+0x5dd34> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 6a4f0 <__cxa_atexit@plt+0x5dd40> │ │ │ │ - ldr lr, [pc, #160] @ 6a51c <__cxa_atexit@plt+0x5dd6c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #156] @ 6a520 <__cxa_atexit@plt+0x5dd70> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - mov sl, r3 │ │ │ │ - str lr, [sl, #4]! │ │ │ │ - str r8, [sl, #8] │ │ │ │ - sub r1, r5, #20 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 6a508 <__cxa_atexit@plt+0x5dd58> │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 6a500 <__cxa_atexit@plt+0x5dd50> │ │ │ │ - ldr r2, [pc, #108] @ 6a528 <__cxa_atexit@plt+0x5dd78> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [pc, #104] @ 6a52c <__cxa_atexit@plt+0x5dd7c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r2, r8, sl} │ │ │ │ - sub r3, r6, #7 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - mov r5, r1 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ + b 68cc8 <__cxa_atexit@plt+0x5c518> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 6a524 <__cxa_atexit@plt+0x5dd74> │ │ │ │ + ldr r7, [pc, #8] @ 68cd8 <__cxa_atexit@plt+0x5c528> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - adcseq ip, sl, #204, 20 @ 0xcc000 │ │ │ │ - addseq lr, r9, #208, 14 @ 0x3400000 │ │ │ │ - @ instruction: 0xffff6b44 │ │ │ │ - adcseq ip, sl, #212, 20 @ 0xd4000 │ │ │ │ + addseq lr, r9, #64, 8 @ 0x40000000 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0xfffffbbc │ │ │ │ + addseq fp, r9, #196, 22 @ 0x31000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 6a5bc <__cxa_atexit@plt+0x5de0c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r3, [pc, #160] @ 6a5f8 <__cxa_atexit@plt+0x5de48> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmdb r2, {r3, r7} │ │ │ │ - sub r1, r2, #20 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 68d2c <__cxa_atexit@plt+0x5c57c> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #40] @ 68d38 <__cxa_atexit@plt+0x5c588> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #9 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffd74 │ │ │ │ + addseq lr, r9, #60, 2 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov lr, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 68db4 <__cxa_atexit@plt+0x5c604> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r1, r5, #24 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 6a5c8 <__cxa_atexit@plt+0x5de18> │ │ │ │ + bhi 68dc4 <__cxa_atexit@plt+0x5c614> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 6a5d0 <__cxa_atexit@plt+0x5de20> │ │ │ │ - ldr lr, [pc, #132] @ 6a604 <__cxa_atexit@plt+0x5de54> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #128] @ 6a608 <__cxa_atexit@plt+0x5de58> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r5, [pc, #124] @ 6a60c <__cxa_atexit@plt+0x5de5c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - sub r0, r3, #7 │ │ │ │ - str r5, [r2, #-20] @ 0xffffffec │ │ │ │ - str sl, [r2, #-16] │ │ │ │ - str r0, [r2, #-12] │ │ │ │ - add r0, r9, #2 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ + bcc 68dcc <__cxa_atexit@plt+0x5c61c> │ │ │ │ + ldr r0, [pc, #104] @ 68df4 <__cxa_atexit@plt+0x5c644> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #100] @ 68df8 <__cxa_atexit@plt+0x5c648> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r5, #24 │ │ │ │ + stm r2, {r0, r6, r8, r9, lr} │ │ │ │ + str r9, [r6, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff774 <__cxa_atexit@plt+0x3f2fc4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, lr │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ - b 6a5d8 <__cxa_atexit@plt+0x5de28> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r6, [pc, #28] @ 6a5fc <__cxa_atexit@plt+0x5de4c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [pc, #24] @ 6a600 <__cxa_atexit@plt+0x5de50> │ │ │ │ + b 68dd4 <__cxa_atexit@plt+0x5c624> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 68df0 <__cxa_atexit@plt+0x5c640> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r9, r6, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ + mov sl, lr │ │ │ │ bx r0 │ │ │ │ - adcseq ip, sl, #248, 18 @ 0x3e0000 │ │ │ │ - addseq lr, r9, #124, 12 @ 0x7c00000 │ │ │ │ - addseq lr, r9, #0, 14 │ │ │ │ - @ instruction: 0xffff7080 │ │ │ │ - addseq lr, r9, #212, 12 @ 0xd400000 │ │ │ │ - adcseq ip, sl, #8, 20 @ 0x8000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub lr, r5, #8 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 6a714 <__cxa_atexit@plt+0x5df64> │ │ │ │ + addseq lr, r9, #132, 8 @ 0x84000000 │ │ │ │ + strdeq pc, [r0], -r0 │ │ │ │ + andeq lr, r0, r8, lsr #22 │ │ │ │ + addseq lr, r9, #124 @ 0x7c │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov lr, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 68e74 <__cxa_atexit@plt+0x5c6c4> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 68e84 <__cxa_atexit@plt+0x5c6d4> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 6a71c <__cxa_atexit@plt+0x5df6c> │ │ │ │ - ldr r2, [pc, #308] @ 6a770 <__cxa_atexit@plt+0x5dfc0> │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 68e8c <__cxa_atexit@plt+0x5c6dc> │ │ │ │ + ldr r0, [pc, #104] @ 68eb4 <__cxa_atexit@plt+0x5c704> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #100] @ 68eb8 <__cxa_atexit@plt+0x5c708> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #304] @ 6a774 <__cxa_atexit@plt+0x5dfc4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r3, [pc, #288] @ 6a778 <__cxa_atexit@plt+0x5dfc8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov sl, r6 │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - str r8, [sl, #24] │ │ │ │ - str r1, [sl, #28] │ │ │ │ - str r8, [sl, #8] │ │ │ │ - str r7, [sl, #12] │ │ │ │ - mov r9, sl │ │ │ │ - str r3, [r9, #16]! │ │ │ │ - add r2, sl, #56 @ 0x38 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 6a730 <__cxa_atexit@plt+0x5df80> │ │ │ │ - ldr r1, [pc, #240] @ 6a77c <__cxa_atexit@plt+0x5dfcc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr ip, [pc, #236] @ 6a780 <__cxa_atexit@plt+0x5dfd0> │ │ │ │ - add ip, pc, ip │ │ │ │ - mov r3, r6 │ │ │ │ - str r1, [r3, #36]! @ 0x24 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - add r1, r3, #16 │ │ │ │ - stm r1, {r3, r8, sl} │ │ │ │ - sub sl, r2, #11 │ │ │ │ - sub r1, r5, #20 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 6a758 <__cxa_atexit@plt+0x5dfa8> │ │ │ │ - add r2, r6, #88 @ 0x58 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 6a750 <__cxa_atexit@plt+0x5dfa0> │ │ │ │ - ldr ip, [pc, #188] @ 6a78c <__cxa_atexit@plt+0x5dfdc> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [pc, #184] @ 6a790 <__cxa_atexit@plt+0x5dfe0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #180] @ 6a794 <__cxa_atexit@plt+0x5dfe4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r3, r2, #11 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str ip, [r6, #64]! @ 0x40 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str sl, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r5, #24 │ │ │ │ + stm r2, {r0, r6, r8, r9, lr} │ │ │ │ + str r9, [r6, #8] │ │ │ │ mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r2, r6 │ │ │ │ - b 6a724 <__cxa_atexit@plt+0x5df74> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff774 <__cxa_atexit@plt+0x3f2fc4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, lr │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 6a788 <__cxa_atexit@plt+0x5dfd8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r0, #28 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r2 │ │ │ │ - bx r1 │ │ │ │ - mov r0, #28 │ │ │ │ + mov r3, r6 │ │ │ │ + b 68e94 <__cxa_atexit@plt+0x5c6e4> │ │ │ │ + mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #36] @ 6a784 <__cxa_atexit@plt+0x5dfd4> │ │ │ │ + ldr r7, [pc, #20] @ 68eb0 <__cxa_atexit@plt+0x5c700> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r2 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov sl, lr │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - adcseq ip, sl, #12, 18 @ 0x30000 │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - @ instruction: 0xffffe784 │ │ │ │ - @ instruction: 0xffffe8c8 │ │ │ │ - addseq lr, r9, #12, 16 @ 0xc0000 │ │ │ │ - addseq lr, r9, #72, 16 @ 0x480000 │ │ │ │ - @ instruction: 0xffffc484 │ │ │ │ - @ instruction: 0xffffc5f4 │ │ │ │ - adcseq ip, sl, #184, 16 @ 0xb80000 │ │ │ │ + addseq lr, r9, #132, 4 @ 0x40000008 │ │ │ │ + andeq r1, r0, r4, asr r4 │ │ │ │ + andeq r0, r0, r0, asr #22 │ │ │ │ + addseq sp, r9, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6a7d0 <__cxa_atexit@plt+0x5e020> │ │ │ │ - ldr r3, [pc, #40] @ 6a7e8 <__cxa_atexit@plt+0x5e038> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r7, [pc, #20] @ 6a7ec <__cxa_atexit@plt+0x5e03c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe54 │ │ │ │ - addseq lr, r9, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6a844 <__cxa_atexit@plt+0x5e094> │ │ │ │ - ldr r2, [pc, #84] @ 6a860 <__cxa_atexit@plt+0x5e0b0> │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov ip, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr lr, [r7, #2] │ │ │ │ + sub r0, r5, #12 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 68f74 <__cxa_atexit@plt+0x5c7c4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 68f7c <__cxa_atexit@plt+0x5c7cc> │ │ │ │ + str r0, [sp] │ │ │ │ + ldr r0, [pc, #184] @ 68fbc <__cxa_atexit@plt+0x5c80c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #180] @ 68fc0 <__cxa_atexit@plt+0x5c810> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6a84c <__cxa_atexit@plt+0x5e09c> │ │ │ │ - ldr r3, [pc, #64] @ 6a868 <__cxa_atexit@plt+0x5e0b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #60] @ 6a86c <__cxa_atexit@plt+0x5e0bc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 6a864 <__cxa_atexit@plt+0x5e0b4> │ │ │ │ + sub sl, r6, #5 │ │ │ │ + mov r3, r8 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + ldr r0, [pc, #148] @ 68fc4 <__cxa_atexit@plt+0x5c814> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r2, r3, #12 │ │ │ │ + stm r2, {r0, r9, ip} │ │ │ │ + sub r0, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 68fa4 <__cxa_atexit@plt+0x5c7f4> │ │ │ │ + add r6, r8, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 68f9c <__cxa_atexit@plt+0x5c7ec> │ │ │ │ + ldr r0, [pc, #120] @ 68fd0 <__cxa_atexit@plt+0x5c820> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #116] @ 68fd4 <__cxa_atexit@plt+0x5c824> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r0, [r8, #28]! │ │ │ │ + str lr, [r8, #8] │ │ │ │ + str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ + str lr, [r5, #4] │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + mov r6, r8 │ │ │ │ + b 68f84 <__cxa_atexit@plt+0x5c7d4> │ │ │ │ + mov r0, #24 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 68fcc <__cxa_atexit@plt+0x5c81c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r8, lr │ │ │ │ + mov sl, ip │ │ │ │ bx r0 │ │ │ │ - adcseq ip, sl, #68, 14 @ 0x1100000 │ │ │ │ - addseq lr, r9, #84, 14 @ 0x1500000 │ │ │ │ - addseq lr, r9, #64, 14 @ 0x1000000 │ │ │ │ - adcseq ip, sl, #8, 14 @ 0x200000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6a8d8 <__cxa_atexit@plt+0x5e128> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 6a8e0 <__cxa_atexit@plt+0x5e130> │ │ │ │ - ldr lr, [pc, #88] @ 6a8fc <__cxa_atexit@plt+0x5e14c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #84] @ 6a900 <__cxa_atexit@plt+0x5e150> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r1, r6, #6 │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #68] @ 6a904 <__cxa_atexit@plt+0x5e154> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r3 │ │ │ │ - b 6a8e8 <__cxa_atexit@plt+0x5e138> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 6a8f8 <__cxa_atexit@plt+0x5e148> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 68fc8 <__cxa_atexit@plt+0x5c818> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ + mov r8, lr │ │ │ │ bx r0 │ │ │ │ - addseq lr, r9, #196, 12 @ 0xc400000 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - adcseq ip, sl, #140, 12 @ 0x8c00000 │ │ │ │ - adcseq ip, sl, #24, 18 @ 0x60000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + strdeq sp, [r0], -r8 │ │ │ │ + adcseq lr, sl, #32, 2 │ │ │ │ + andeq sp, r0, r8, lsr #31 │ │ │ │ + addseq lr, r9, #124, 2 │ │ │ │ + addseq lr, r9, #172, 4 @ 0xc000000a │ │ │ │ + ldrdeq r1, [r0], -ip │ │ │ │ + andeq r2, r0, r8, ror #16 │ │ │ │ + addseq sp, r9, #160, 28 @ 0xa00 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 6a958 <__cxa_atexit@plt+0x5e1a8> │ │ │ │ - ldr r7, [pc, #56] @ 6a970 <__cxa_atexit@plt+0x5e1c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ 6a974 <__cxa_atexit@plt+0x5e1c4> │ │ │ │ + sub r0, r5, #4 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 690a4 <__cxa_atexit@plt+0x5c8f4> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r6, r5, #20 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 690b4 <__cxa_atexit@plt+0x5c904> │ │ │ │ + str r6, [sp] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 690c4 <__cxa_atexit@plt+0x5c914> │ │ │ │ + ldr r0, [pc, #220] @ 69108 <__cxa_atexit@plt+0x5c958> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #216] @ 6910c <__cxa_atexit@plt+0x5c95c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [pc, #212] @ 69110 <__cxa_atexit@plt+0x5c960> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + stmib r3, {r0, r9} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r0, r6, #5 │ │ │ │ + add r1, lr, #1 │ │ │ │ + str ip, [r5, #-20] @ 0xffffffec │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r0, r1, sl} │ │ │ │ + ldr r1, [pc, #180] @ 69114 <__cxa_atexit@plt+0x5c964> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + sub r1, r5, #52 @ 0x34 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 690f4 <__cxa_atexit@plt+0x5c944> │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 690ec <__cxa_atexit@plt+0x5c93c> │ │ │ │ + ldr r2, [pc, #156] @ 69120 <__cxa_atexit@plt+0x5c970> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ + ldr r1, [pc, #152] @ 69124 <__cxa_atexit@plt+0x5c974> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #16]! │ │ │ │ str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - add r7, r2, #3 │ │ │ │ - mov r9, r3 │ │ │ │ - b 3eb77c <__cxa_atexit@plt+0x3defcc> │ │ │ │ - ldr r7, [pc, #24] @ 6a978 <__cxa_atexit@plt+0x5e1c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ + str r1, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffeb40 │ │ │ │ - addseq lr, r9, #64, 12 @ 0x4000000 │ │ │ │ - addseq lr, r9, #44, 12 @ 0x2c00000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + mov r2, r1 │ │ │ │ mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - b 6933c <__cxa_atexit@plt+0x5cb8c> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + mov r6, r3 │ │ │ │ + b 690d4 <__cxa_atexit@plt+0x5c924> │ │ │ │ + mov r2, r1 │ │ │ │ mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 6a9ec <__cxa_atexit@plt+0x5e23c> │ │ │ │ - ldr r7, [pc, #56] @ 6aa04 <__cxa_atexit@plt+0x5e254> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 6911c <__cxa_atexit@plt+0x5c96c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ 6aa08 <__cxa_atexit@plt+0x5e258> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - add r7, r2, #3 │ │ │ │ - mov r9, r3 │ │ │ │ - b 3eb77c <__cxa_atexit@plt+0x3defcc> │ │ │ │ - ldr r7, [pc, #24] @ 6aa0c <__cxa_atexit@plt+0x5e25c> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r9, r2 │ │ │ │ + bx r1 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 69118 <__cxa_atexit@plt+0x5c968> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffe768 │ │ │ │ - addseq lr, r9, #172, 10 @ 0x2b000000 │ │ │ │ - addseq lr, r9, #144, 10 @ 0x24000000 │ │ │ │ + strdeq pc, [r0], -r4 │ │ │ │ + addseq ip, r9, #88, 22 @ 0x16000 │ │ │ │ + adcseq lr, sl, #20 │ │ │ │ + andeq pc, r0, r4, ror r8 @ │ │ │ │ + addseq lr, r9, #44 @ 0x2c │ │ │ │ + addseq lr, r9, #140, 2 @ 0x23 │ │ │ │ + @ instruction: 0x000012b0 │ │ │ │ + andeq r2, r0, ip, lsr r7 │ │ │ │ + addseq sp, r9, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ - mov r0, r6 │ │ │ │ + mov lr, r6 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 6aac8 <__cxa_atexit@plt+0x5e318> │ │ │ │ - ldr r2, [pc, #180] @ 6aaf8 <__cxa_atexit@plt+0x5e348> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #176] @ 6aafc <__cxa_atexit@plt+0x5e34c> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r3, r0 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r3, r8, sl} │ │ │ │ - sub sl, r6, #11 │ │ │ │ - sub r2, r5, #12 │ │ │ │ + sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 6aae8 <__cxa_atexit@plt+0x5e338> │ │ │ │ - add r6, r0, #56 @ 0x38 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 6aae0 <__cxa_atexit@plt+0x5e330> │ │ │ │ - ldr ip, [pc, #128] @ 6ab08 <__cxa_atexit@plt+0x5e358> │ │ │ │ + bhi 691fc <__cxa_atexit@plt+0x5ca4c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, lr, #8 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 69204 <__cxa_atexit@plt+0x5ca54> │ │ │ │ + str r0, [sp, #8] │ │ │ │ + stm sp, {r2, r7} │ │ │ │ + ldr r2, [pc, #196] @ 69238 <__cxa_atexit@plt+0x5ca88> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #192] @ 6923c <__cxa_atexit@plt+0x5ca8c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + add r2, r2, #2 │ │ │ │ + mov r3, lr │ │ │ │ + ldr ip, [pc, #176] @ 69240 <__cxa_atexit@plt+0x5ca90> │ │ │ │ add ip, pc, ip │ │ │ │ - ldr lr, [pc, #124] @ 6ab0c <__cxa_atexit@plt+0x5e35c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #120] @ 6ab10 <__cxa_atexit@plt+0x5e360> │ │ │ │ + str ip, [r3, #4]! │ │ │ │ + ldr r1, [pc, #168] @ 69244 <__cxa_atexit@plt+0x5ca94> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - sub r3, r6, #11 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str ip, [r0, #32]! │ │ │ │ - str r8, [r0, #8] │ │ │ │ - str lr, [r0, #12] │ │ │ │ - str r8, [r0, #16] │ │ │ │ - str sl, [r0, #20] │ │ │ │ - str r0, [r0, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - ldr r7, [pc, #52] @ 6ab04 <__cxa_atexit@plt+0x5e354> │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + sub r0, r5, #52 @ 0x34 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 69224 <__cxa_atexit@plt+0x5ca74> │ │ │ │ + add r6, lr, #20 │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 6921c <__cxa_atexit@plt+0x5ca6c> │ │ │ │ + ldr r3, [pc, #120] @ 69250 <__cxa_atexit@plt+0x5caa0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #116] @ 69254 <__cxa_atexit@plt+0x5caa4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [lr, #12]! │ │ │ │ + str r8, [lr, #8] │ │ │ │ + str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + mov r6, lr │ │ │ │ + b 6920c <__cxa_atexit@plt+0x5ca5c> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #56] @ 6924c <__cxa_atexit@plt+0x5ca9c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 6ab00 <__cxa_atexit@plt+0x5e350> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 69248 <__cxa_atexit@plt+0x5ca98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffe3cc │ │ │ │ - @ instruction: 0xffffe510 │ │ │ │ - addseq lr, r9, #124, 8 @ 0x7c000000 │ │ │ │ - addseq lr, r9, #176, 8 @ 0xb0000000 │ │ │ │ - @ instruction: 0xffffc0cc │ │ │ │ - @ instruction: 0xffffc23c │ │ │ │ - adcseq ip, sl, #0, 10 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + addseq ip, r9, #80, 20 @ 0x50000 │ │ │ │ + adcseq sp, sl, #132, 26 @ 0x2100 │ │ │ │ + andeq lr, r0, ip, lsl #3 │ │ │ │ + adcseq sp, sl, #240, 28 @ 0xf00 │ │ │ │ + addseq sp, r9, #252, 28 @ 0xfc0 │ │ │ │ + addseq lr, r9, #52 @ 0x34 │ │ │ │ + andeq r1, r0, ip, asr r1 │ │ │ │ + andeq r2, r0, r8, ror #11 │ │ │ │ + addseq sp, r9, #32, 24 @ 0x2000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r1, r9 │ │ │ │ + mov lr, r8 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6ab84 <__cxa_atexit@plt+0x5e3d4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 6ab8c <__cxa_atexit@plt+0x5e3dc> │ │ │ │ - ldr lr, [pc, #88] @ 6aba8 <__cxa_atexit@plt+0x5e3f8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #84] @ 6abac <__cxa_atexit@plt+0x5e3fc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r1, r6, #6 │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #68] @ 6abb0 <__cxa_atexit@plt+0x5e400> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r3 │ │ │ │ - b 6ab94 <__cxa_atexit@plt+0x5e3e4> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 6aba4 <__cxa_atexit@plt+0x5e3f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - addseq lr, r9, #24, 8 @ 0x18000000 │ │ │ │ - @ instruction: 0xfffffca4 │ │ │ │ - adcseq ip, sl, #224, 6 @ 0x80000003 │ │ │ │ - adcseq ip, sl, #108, 12 @ 0x6c00000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r0, r5, #24 │ │ │ │ + sub r0, r5, #4 │ │ │ │ cmp fp, r0 │ │ │ │ - bhi 6acf4 <__cxa_atexit@plt+0x5e544> │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp lr, r3 │ │ │ │ - bcc 6acfc <__cxa_atexit@plt+0x5e54c> │ │ │ │ - stm sp, {r0, fp} │ │ │ │ - ldr r7, [pc, #364] @ 6ad54 <__cxa_atexit@plt+0x5e5a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r9, [pc, #360] @ 6ad58 <__cxa_atexit@plt+0x5e5a8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #356] @ 6ad5c <__cxa_atexit@plt+0x5e5ac> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r0, [pc, #352] @ 6ad60 <__cxa_atexit@plt+0x5e5b0> │ │ │ │ + bhi 69328 <__cxa_atexit@plt+0x5cb78> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + sub r6, r5, #16 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 6933c <__cxa_atexit@plt+0x5cb8c> │ │ │ │ + str r6, [sp] │ │ │ │ + ldr ip, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp ip, r6 │ │ │ │ + bcc 69344 <__cxa_atexit@plt+0x5cb94> │ │ │ │ + ldr r0, [pc, #212] @ 69384 <__cxa_atexit@plt+0x5cbd4> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #348] @ 6ad64 <__cxa_atexit@plt+0x5e5b4> │ │ │ │ + ldr r9, [pc, #208] @ 69388 <__cxa_atexit@plt+0x5cbd8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + ldr r2, [r5] │ │ │ │ + str r1, [r5] │ │ │ │ + add r0, r0, #2 │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + mov r0, r3 │ │ │ │ + ldr r1, [pc, #180] @ 6938c <__cxa_atexit@plt+0x5cbdc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r0, #4]! │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + stmib r0, {sl, lr} │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + sub r0, r5, #48 @ 0x30 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 69370 <__cxa_atexit@plt+0x5cbc0> │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp ip, r6 │ │ │ │ + bcc 69368 <__cxa_atexit@plt+0x5cbb8> │ │ │ │ + ldr r2, [pc, #144] @ 69398 <__cxa_atexit@plt+0x5cbe8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr ip, [pc, #344] @ 6ad68 <__cxa_atexit@plt+0x5e5b8> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - stmib r6, {r2, r8} │ │ │ │ - add r1, r6, #12 │ │ │ │ - stm r1, {r0, r8, sl} │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - sub r0, r3, #3 │ │ │ │ - sub r2, r3, #10 │ │ │ │ - sub r7, r3, #18 │ │ │ │ - sub r1, r3, #26 │ │ │ │ - sub r3, r3, #35 @ 0x23 │ │ │ │ - str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r3, r6, #68 @ 0x44 │ │ │ │ - cmp lr, r3 │ │ │ │ - bcc 6ad18 <__cxa_atexit@plt+0x5e568> │ │ │ │ - ldr r0, [pc, #252] @ 6ad6c <__cxa_atexit@plt+0x5e5bc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, #248] @ 6ad70 <__cxa_atexit@plt+0x5e5c0> │ │ │ │ + ldr r1, [pc, #140] @ 6939c <__cxa_atexit@plt+0x5cbec> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r9, [pc, #244] @ 6ad74 <__cxa_atexit@plt+0x5e5c4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - sub r7, r3, #22 │ │ │ │ - sub r2, r3, #14 │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - str r8, [r6, #48] @ 0x30 │ │ │ │ - add r0, r6, #52 @ 0x34 │ │ │ │ - stm r0, {r1, r8, r9} │ │ │ │ - str r2, [r6, #64] @ 0x40 │ │ │ │ - str r7, [r6, #68] @ 0x44 │ │ │ │ - sub r7, r3, #7 │ │ │ │ - add r3, r6, #96 @ 0x60 │ │ │ │ - cmp lr, r3 │ │ │ │ - bcc 6ad3c <__cxa_atexit@plt+0x5e58c> │ │ │ │ - ldr lr, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r8, [r5, #-16] │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldmda r5, {r1, ip} │ │ │ │ - ldr r0, [pc, #180] @ 6ad80 <__cxa_atexit@plt+0x5e5d0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #72] @ 0x48 │ │ │ │ - str r7, [r6, #76] @ 0x4c │ │ │ │ - add r0, r6, #80 @ 0x50 │ │ │ │ - stm r0, {r1, r2, r9} │ │ │ │ - str r8, [r6, #92] @ 0x5c │ │ │ │ - str lr, [r6, #96] @ 0x60 │ │ │ │ - sub r7, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - bx ip │ │ │ │ - mov r3, r6 │ │ │ │ - b 6ad04 <__cxa_atexit@plt+0x5e554> │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #112] @ 6ad7c <__cxa_atexit@plt+0x5e5cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ + mov r8, lr │ │ │ │ + mov r9, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #88] @ 6ad78 <__cxa_atexit@plt+0x5e5c8> │ │ │ │ + mov r6, r3 │ │ │ │ + b 6934c <__cxa_atexit@plt+0x5cb9c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 69394 <__cxa_atexit@plt+0x5cbe4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r4, #-8] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r9, lr │ │ │ │ + mov sl, r1 │ │ │ │ + bx r2 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 69390 <__cxa_atexit@plt+0x5cbe0> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r5, [sp] │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - @ instruction: 0xfffffe28 │ │ │ │ - @ instruction: 0xfffffda8 │ │ │ │ - @ instruction: 0xfffffd84 │ │ │ │ - @ instruction: 0xfffffd08 │ │ │ │ - andeq r0, r0, r8, ror r1 │ │ │ │ - @ instruction: 0xffff6b70 │ │ │ │ - @ instruction: 0xffff6c30 │ │ │ │ - adcseq ip, sl, #96, 10 @ 0x18000000 │ │ │ │ - addseq sp, r9, #208, 30 @ 0x340 │ │ │ │ - addseq lr, r9, #172, 4 @ 0xc000000a │ │ │ │ - adcseq ip, sl, #24, 10 @ 0x6000000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6addc <__cxa_atexit@plt+0x5e62c> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [pc, #60] @ 6ade8 <__cxa_atexit@plt+0x5e638> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r9, [r5, #-16] │ │ │ │ - ldmdb r5, {r0, r1, r2} │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - sub r7, r6, #23 │ │ │ │ - bx ip │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq ip, sl, #56, 8 @ 0x38000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + addseq ip, r9, #8, 18 @ 0x20000 │ │ │ │ + adcseq sp, sl, #212, 26 @ 0x3500 │ │ │ │ + andeq sp, r0, r4, lsl #29 │ │ │ │ + addseq sp, r9, #176, 26 @ 0x2c00 │ │ │ │ + addseq sp, r9, #236, 28 @ 0xec0 │ │ │ │ + andeq r1, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0x000024b8 │ │ │ │ + addseq sp, r9, #216, 20 @ 0xd8000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ mov r9, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 69418 <__cxa_atexit@plt+0x5cc68> │ │ │ │ + str sl, [r2] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 6ae30 <__cxa_atexit@plt+0x5e680> │ │ │ │ - ldr r7, [pc, #44] @ 6ae48 <__cxa_atexit@plt+0x5e698> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r7, [pc, #20] @ 6ae4c <__cxa_atexit@plt+0x5e69c> │ │ │ │ + add r1, r6, #32 │ │ │ │ + cmp r7, r1 │ │ │ │ + bcc 69428 <__cxa_atexit@plt+0x5cc78> │ │ │ │ + ldr r7, [pc, #108] @ 69450 <__cxa_atexit@plt+0x5cca0> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ + ldr r2, [pc, #104] @ 69454 <__cxa_atexit@plt+0x5cca4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r1, #3 │ │ │ │ + mov r6, r1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff3a0 │ │ │ │ - addseq lr, r9, #116, 2 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 6ae94 <__cxa_atexit@plt+0x5e6e4> │ │ │ │ - ldr r7, [pc, #44] @ 6aeac <__cxa_atexit@plt+0x5e6fc> │ │ │ │ + ldr r7, [pc, #28] @ 6944c <__cxa_atexit@plt+0x5cc9c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r7, [pc, #20] @ 6aeb0 <__cxa_atexit@plt+0x5e700> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r6, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff794 │ │ │ │ - addseq lr, r9, #20, 2 │ │ │ │ + addseq sp, r9, #32, 28 @ 0x200 │ │ │ │ + andeq lr, r0, r4, lsl #3 │ │ │ │ + andeq lr, r0, r0, lsr #5 │ │ │ │ + addseq sp, r9, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ - mov r2, r6 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6af18 <__cxa_atexit@plt+0x5e768> │ │ │ │ + sub lr, r5, #16 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 69500 <__cxa_atexit@plt+0x5cd50> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 69508 <__cxa_atexit@plt+0x5cd58> │ │ │ │ + ldr r0, [pc, #160] @ 6953c <__cxa_atexit@plt+0x5cd8c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #156] @ 69540 <__cxa_atexit@plt+0x5cd90> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [pc, #152] @ 69544 <__cxa_atexit@plt+0x5cd94> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + stmib r3, {r0, r9} │ │ │ │ + sub r0, r6, #1 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str ip, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r2, sl} │ │ │ │ + sub r0, r5, #48 @ 0x30 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 69528 <__cxa_atexit@plt+0x5cd78> │ │ │ │ + add r6, r3, #20 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 6af20 <__cxa_atexit@plt+0x5e770> │ │ │ │ - ldr r1, [pc, #72] @ 6af3c <__cxa_atexit@plt+0x5e78c> │ │ │ │ + bcc 69520 <__cxa_atexit@plt+0x5cd70> │ │ │ │ + ldr r2, [pc, #112] @ 69550 <__cxa_atexit@plt+0x5cda0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #108] @ 69554 <__cxa_atexit@plt+0x5cda4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #68] @ 6af40 <__cxa_atexit@plt+0x5e790> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, r8, sl} │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r6, r2 │ │ │ │ - b 6af28 <__cxa_atexit@plt+0x5e778> │ │ │ │ - mov r7, #12 │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + mov r6, r3 │ │ │ │ + b 69510 <__cxa_atexit@plt+0x5cd60> │ │ │ │ + mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 6af38 <__cxa_atexit@plt+0x5e788> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - addseq sp, r9, #176, 26 @ 0x2c00 │ │ │ │ - @ instruction: 0xffff610c │ │ │ │ - adcseq ip, sl, #156 @ 0x9c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6af98 <__cxa_atexit@plt+0x5e7e8> │ │ │ │ - ldr r2, [pc, #84] @ 6afb4 <__cxa_atexit@plt+0x5e804> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6afa0 <__cxa_atexit@plt+0x5e7f0> │ │ │ │ - ldr r3, [pc, #64] @ 6afbc <__cxa_atexit@plt+0x5e80c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #60] @ 6afc0 <__cxa_atexit@plt+0x5e810> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 6afb8 <__cxa_atexit@plt+0x5e808> │ │ │ │ + ldr r7, [pc, #52] @ 6954c <__cxa_atexit@plt+0x5cd9c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq fp, sl, #240, 30 @ 0x3c0 │ │ │ │ - addseq lr, r9, #0 │ │ │ │ - addseq sp, r9, #236, 30 @ 0x3b0 │ │ │ │ - adcseq fp, sl, #180, 30 @ 0x2d0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6b058 <__cxa_atexit@plt+0x5e8a8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6b060 <__cxa_atexit@plt+0x5e8b0> │ │ │ │ - ldr ip, [pc, #132] @ 6b07c <__cxa_atexit@plt+0x5e8cc> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r1, [pc, #128] @ 6b080 <__cxa_atexit@plt+0x5e8d0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [pc, #124] @ 6b084 <__cxa_atexit@plt+0x5e8d4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #120] @ 6b088 <__cxa_atexit@plt+0x5e8d8> │ │ │ │ - add sl, pc, sl │ │ │ │ - sub r0, r6, #14 │ │ │ │ - sub r2, r6, #23 │ │ │ │ - sub lr, r6, #31 │ │ │ │ - str r1, [r7, #28]! │ │ │ │ - str ip, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str sl, [r7, #-24] @ 0xffffffe8 │ │ │ │ - str r8, [r7, #-20] @ 0xffffffec │ │ │ │ - str r9, [r7, #-16] │ │ │ │ - str r8, [r7, #-12] │ │ │ │ - ldr r5, [pc, #64] @ 6b08c <__cxa_atexit@plt+0x5e8dc> │ │ │ │ - add r5, pc, r5 │ │ │ │ - stmdb r7, {r5, r8} │ │ │ │ - mov r5, r3 │ │ │ │ - b 6abc0 <__cxa_atexit@plt+0x5e410> │ │ │ │ - mov r6, r7 │ │ │ │ - b 6b068 <__cxa_atexit@plt+0x5e8b8> │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 6b078 <__cxa_atexit@plt+0x5e8c8> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 69548 <__cxa_atexit@plt+0x5cd98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, lr │ │ │ │ bx r0 │ │ │ │ - addseq sp, r9, #76, 30 @ 0x130 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6b0dc <__cxa_atexit@plt+0x5e92c> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r2} │ │ │ │ - ldr r1, [pc, #36] @ 6b0e8 <__cxa_atexit@plt+0x5e938> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add r1, r3, #16 │ │ │ │ - stm r1, {r0, r8, lr} │ │ │ │ - sub r7, r6, #19 │ │ │ │ - bx ip │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq ip, sl, #36, 2 │ │ │ │ + ldrdeq lr, [r0], -r4 │ │ │ │ + addseq ip, r9, #52, 14 @ 0xd00000 │ │ │ │ + adcseq sp, sl, #164, 22 @ 0x29000 │ │ │ │ + addseq sp, r9, #248, 22 @ 0x3e000 │ │ │ │ + addseq sp, r9, #64, 26 @ 0x1000 │ │ │ │ + andeq r0, r0, r4, asr lr │ │ │ │ + andeq r2, r0, r0, ror #5 │ │ │ │ + addseq sp, r9, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6b15c <__cxa_atexit@plt+0x5e9ac> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 6b164 <__cxa_atexit@plt+0x5e9b4> │ │ │ │ - ldr lr, [pc, #88] @ 6b180 <__cxa_atexit@plt+0x5e9d0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #84] @ 6b184 <__cxa_atexit@plt+0x5e9d4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r1, r6, #6 │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #68] @ 6b188 <__cxa_atexit@plt+0x5e9d8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r5, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r3 │ │ │ │ - b 6b16c <__cxa_atexit@plt+0x5e9bc> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 6b17c <__cxa_atexit@plt+0x5e9cc> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 695b4 <__cxa_atexit@plt+0x5ce04> │ │ │ │ + ldr r7, [pc, #64] @ 695cc <__cxa_atexit@plt+0x5ce1c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - addseq sp, r9, #64, 28 @ 0x400 │ │ │ │ - @ instruction: 0xfffff6cc │ │ │ │ - adcseq fp, sl, #8, 28 @ 0x80 │ │ │ │ - adcseq ip, sl, #148 @ 0x94 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 6b228 <__cxa_atexit@plt+0x5ea78> │ │ │ │ - ldr r2, [pc, #152] @ 6b258 <__cxa_atexit@plt+0x5eaa8> │ │ │ │ + ldr r2, [pc, #60] @ 695d0 <__cxa_atexit@plt+0x5ce20> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r3, {r2, sl} │ │ │ │ - sub sl, r6, #3 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6b248 <__cxa_atexit@plt+0x5ea98> │ │ │ │ - add r6, r3, #36 @ 0x24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 6b240 <__cxa_atexit@plt+0x5ea90> │ │ │ │ - ldr ip, [pc, #124] @ 6b264 <__cxa_atexit@plt+0x5eab4> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [pc, #120] @ 6b268 <__cxa_atexit@plt+0x5eab8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #116] @ 6b26c <__cxa_atexit@plt+0x5eabc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r1, r6, #11 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str ip, [r3, #12]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ str r8, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - ldr r7, [pc, #48] @ 6b260 <__cxa_atexit@plt+0x5eab0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 6b25c <__cxa_atexit@plt+0x5eaac> │ │ │ │ + ldr r7, [pc, #24] @ 695d4 <__cxa_atexit@plt+0x5ce24> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffeb38 │ │ │ │ - addseq sp, r9, #28, 26 @ 0x700 │ │ │ │ - addseq sp, r9, #116, 26 @ 0x1d00 │ │ │ │ - @ instruction: 0xffffb96c │ │ │ │ - @ instruction: 0xffffbadc │ │ │ │ - adcseq fp, sl, #160, 26 @ 0x2800 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xffff3cb0 │ │ │ │ + @ instruction: 0xffff3d34 │ │ │ │ + addseq sp, r9, #160, 10 @ 0x28000000 │ │ │ │ + addseq sp, r9, #164, 16 @ 0xa40000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r2, r5, #12 │ │ │ │ + sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 6b2f0 <__cxa_atexit@plt+0x5eb40> │ │ │ │ + bhi 69648 <__cxa_atexit@plt+0x5ce98> │ │ │ │ + ldr r6, [pc, #124] @ 69678 <__cxa_atexit@plt+0x5cec8> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + stmdb r5, {r6, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r6, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 69654 <__cxa_atexit@plt+0x5cea4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 6b2f8 <__cxa_atexit@plt+0x5eb48> │ │ │ │ - ldr ip, [pc, #100] @ 6b314 <__cxa_atexit@plt+0x5eb64> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr lr, [pc, #96] @ 6b318 <__cxa_atexit@plt+0x5eb68> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #92] @ 6b31c <__cxa_atexit@plt+0x5eb6c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r1, r6, #11 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str ip, [r3, #4]! │ │ │ │ + bcc 6965c <__cxa_atexit@plt+0x5ceac> │ │ │ │ + ldr r2, [pc, #88] @ 69680 <__cxa_atexit@plt+0x5ced0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #84] @ 69684 <__cxa_atexit@plt+0x5ced4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ + str r1, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ - b 6b300 <__cxa_atexit@plt+0x5eb50> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 6b310 <__cxa_atexit@plt+0x5eb60> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq sp, r9, #100, 24 @ 0x6400 │ │ │ │ - @ instruction: 0xffffb8a4 │ │ │ │ - @ instruction: 0xffffba14 │ │ │ │ - adcseq fp, sl, #216, 24 @ 0xd800 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6b3a4 <__cxa_atexit@plt+0x5ebf4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6b3ac <__cxa_atexit@plt+0x5ebfc> │ │ │ │ - ldr r2, [pc, #116] @ 6b3c8 <__cxa_atexit@plt+0x5ec18> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #112] @ 6b3cc <__cxa_atexit@plt+0x5ec1c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #108] @ 6b3d0 <__cxa_atexit@plt+0x5ec20> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #104] @ 6b3d4 <__cxa_atexit@plt+0x5ec24> │ │ │ │ - add lr, pc, lr │ │ │ │ - stmib r3, {r0, r8} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - sub r0, r6, #2 │ │ │ │ - sub r1, r6, #10 │ │ │ │ - sub r2, r6, #19 │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r7 │ │ │ │ - b 6abc0 <__cxa_atexit@plt+0x5e410> │ │ │ │ mov r6, r3 │ │ │ │ - b 6b3b4 <__cxa_atexit@plt+0x5ec04> │ │ │ │ - mov r7, #24 │ │ │ │ + b 69664 <__cxa_atexit@plt+0x5ceb4> │ │ │ │ + mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 6b3c4 <__cxa_atexit@plt+0x5ec14> │ │ │ │ + ldr r7, [pc, #16] @ 6967c <__cxa_atexit@plt+0x5cecc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ + adcseq sp, sl, #84, 18 @ 0x150000 │ │ │ │ addseq sp, r9, #4, 24 @ 0x400 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ - @ instruction: 0xfffffd90 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6b420 <__cxa_atexit@plt+0x5ec70> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r2, [pc, #32] @ 6b42c <__cxa_atexit@plt+0x5ec7c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - add r2, r3, #12 │ │ │ │ - stm r2, {r0, r1, lr} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq fp, sl, #224, 26 @ 0x3800 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq pc, r0, r4, lsr r3 @ │ │ │ │ + andeq r0, r1, r0, lsr #13 │ │ │ │ + addseq sp, r9, #244, 14 @ 0x3d00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6b494 <__cxa_atexit@plt+0x5ece4> │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 696f8 <__cxa_atexit@plt+0x5cf48> │ │ │ │ + ldr r6, [pc, #124] @ 69728 <__cxa_atexit@plt+0x5cf78> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + stmdb r5, {r6, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r6, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 69704 <__cxa_atexit@plt+0x5cf54> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 6b49c <__cxa_atexit@plt+0x5ecec> │ │ │ │ - ldr r1, [pc, #72] @ 6b4b8 <__cxa_atexit@plt+0x5ed08> │ │ │ │ + bcc 6970c <__cxa_atexit@plt+0x5cf5c> │ │ │ │ + ldr r2, [pc, #88] @ 69730 <__cxa_atexit@plt+0x5cf80> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #84] @ 69734 <__cxa_atexit@plt+0x5cf84> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #68] @ 6b4bc <__cxa_atexit@plt+0x5ed0c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r1, r8, sl} │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r6, r2 │ │ │ │ - b 6b4a4 <__cxa_atexit@plt+0x5ecf4> │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 69714 <__cxa_atexit@plt+0x5cf64> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 6b4b4 <__cxa_atexit@plt+0x5ed04> │ │ │ │ + ldr r7, [pc, #16] @ 6972c <__cxa_atexit@plt+0x5cf7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - addseq sp, r9, #52, 16 @ 0x340000 │ │ │ │ - @ instruction: 0xffff5b90 │ │ │ │ - adcseq fp, sl, #32, 22 @ 0x8000 │ │ │ │ + adcseq sp, sl, #164, 16 @ 0xa40000 │ │ │ │ + addseq sp, r9, #12, 20 @ 0xc000 │ │ │ │ + andeq r0, r0, ip, asr ip │ │ │ │ + andeq r2, r0, r8, ror #1 │ │ │ │ + addseq sp, r9, #4, 8 @ 0x4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6b514 <__cxa_atexit@plt+0x5ed64> │ │ │ │ - ldr r2, [pc, #84] @ 6b530 <__cxa_atexit@plt+0x5ed80> │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 69784 <__cxa_atexit@plt+0x5cfd4> │ │ │ │ + ldr r2, [pc, #68] @ 697a0 <__cxa_atexit@plt+0x5cff0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6b51c <__cxa_atexit@plt+0x5ed6c> │ │ │ │ - ldr r3, [pc, #64] @ 6b538 <__cxa_atexit@plt+0x5ed88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #60] @ 6b53c <__cxa_atexit@plt+0x5ed8c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ + sub r3, r3, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 69790 <__cxa_atexit@plt+0x5cfe0> │ │ │ │ + ldr r5, [pc, #48] @ 697a8 <__cxa_atexit@plt+0x5cff8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 2017450 <__cxa_atexit@plt+0x200aca0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 6b534 <__cxa_atexit@plt+0x5ed84> │ │ │ │ + ldr r7, [pc, #12] @ 697a4 <__cxa_atexit@plt+0x5cff4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq fp, sl, #116, 20 @ 0x74000 │ │ │ │ - addseq sp, r9, #132, 20 @ 0x84000 │ │ │ │ - addseq sp, r9, #112, 20 @ 0x70000 │ │ │ │ - adcseq fp, sl, #56, 20 @ 0x38000 │ │ │ │ + adcseq sp, sl, #244, 14 @ 0x3d00000 │ │ │ │ + addseq sp, r9, #172, 6 @ 0xb0000002 │ │ │ │ + @ instruction: 0xffff3aa0 │ │ │ │ + addseq sp, r9, #204, 12 @ 0xcc00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r0, r6 │ │ │ │ - sub r9, r5, #16 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 6b618 <__cxa_atexit@plt+0x5ee68> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r0, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 6b620 <__cxa_atexit@plt+0x5ee70> │ │ │ │ - ldr sl, [pc, #224] @ 6b654 <__cxa_atexit@plt+0x5eea4> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [pc, #220] @ 6b658 <__cxa_atexit@plt+0x5eea8> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #172 @ 0xac │ │ │ │ + cmp r3, sl │ │ │ │ + bcc 69930 <__cxa_atexit@plt+0x5d180> │ │ │ │ + ldr r1, [pc, #376] @ 6994c <__cxa_atexit@plt+0x5d19c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #372] @ 69950 <__cxa_atexit@plt+0x5d1a0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [pc, #368] @ 69954 <__cxa_atexit@plt+0x5d1a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #364] @ 69958 <__cxa_atexit@plt+0x5d1a8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #216] @ 6b65c <__cxa_atexit@plt+0x5eeac> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r3, r6, #14 │ │ │ │ - mov r7, r0 │ │ │ │ - str r2, [r7, #12]! │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - stmdb r5, {r3, r7, r8} │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str lr, [r7, #-8] │ │ │ │ - str r8, [r7, #-4] │ │ │ │ - sub r2, r5, #32 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6b640 <__cxa_atexit@plt+0x5ee90> │ │ │ │ - add r6, r0, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 6b638 <__cxa_atexit@plt+0x5ee88> │ │ │ │ - ldr r7, [pc, #164] @ 6b668 <__cxa_atexit@plt+0x5eeb8> │ │ │ │ + ldr r7, [pc, #360] @ 6995c <__cxa_atexit@plt+0x5d1ac> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #160] @ 6b66c <__cxa_atexit@plt+0x5eebc> │ │ │ │ + str r1, [r6, #44]! @ 0x2c │ │ │ │ + sub r1, sl, #165 @ 0xa5 │ │ │ │ + str r1, [r6, #128] @ 0x80 │ │ │ │ + sub r1, sl, #157 @ 0x9d │ │ │ │ + str r1, [r6, #124] @ 0x7c │ │ │ │ + sub r1, sl, #150 @ 0x96 │ │ │ │ + str r1, [r6, #120] @ 0x78 │ │ │ │ + sub r1, sl, #141 @ 0x8d │ │ │ │ + str r1, [r6, #116] @ 0x74 │ │ │ │ + sub r1, sl, #134 @ 0x86 │ │ │ │ + str r1, [r6, #112] @ 0x70 │ │ │ │ + sub r1, sl, #117 @ 0x75 │ │ │ │ + str r1, [r6, #104] @ 0x68 │ │ │ │ + sub r1, sl, #110 @ 0x6e │ │ │ │ + str r1, [r6, #100] @ 0x64 │ │ │ │ + add r0, r0, #2 │ │ │ │ + ldr ip, [pc, #292] @ 69960 <__cxa_atexit@plt+0x5d1b0> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r0, [r6, #96] @ 0x60 │ │ │ │ + sub r0, sl, #103 @ 0x67 │ │ │ │ + str r0, [r6, #92] @ 0x5c │ │ │ │ + add r0, r3, #1 │ │ │ │ + ldr r3, [pc, #272] @ 69964 <__cxa_atexit@plt+0x5d1b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #156] @ 6b670 <__cxa_atexit@plt+0x5eec0> │ │ │ │ + str r0, [r6, #88] @ 0x58 │ │ │ │ + add r0, r2, #1 │ │ │ │ + str r0, [r6, #84] @ 0x54 │ │ │ │ + ldr r0, [pc, #256] @ 69968 <__cxa_atexit@plt+0x5d1b8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #68] @ 0x44 │ │ │ │ + ldr r0, [pc, #248] @ 6996c <__cxa_atexit@plt+0x5d1bc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #244] @ 69970 <__cxa_atexit@plt+0x5d1c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #240] @ 69974 <__cxa_atexit@plt+0x5d1c4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #152] @ 6b674 <__cxa_atexit@plt+0x5eec4> │ │ │ │ + ldr lr, [pc, #236] @ 69978 <__cxa_atexit@plt+0x5d1c8> │ │ │ │ add lr, pc, lr │ │ │ │ - str r1, [r0, #24] │ │ │ │ - str r8, [r0, #28] │ │ │ │ - str r3, [r0, #32] │ │ │ │ - str r8, [r0, #36] @ 0x24 │ │ │ │ - str r7, [r0, #40] @ 0x28 │ │ │ │ - str r8, [r0, #44] @ 0x2c │ │ │ │ - sub r0, r6, #2 │ │ │ │ - sub r1, r6, #10 │ │ │ │ - sub r3, r6, #19 │ │ │ │ - str lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - mov r5, r2 │ │ │ │ - b 6abc0 <__cxa_atexit@plt+0x5e410> │ │ │ │ - mov r6, r0 │ │ │ │ - b 6b628 <__cxa_atexit@plt+0x5ee78> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #52] @ 6b664 <__cxa_atexit@plt+0x5eeb4> │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + ldr r3, [pc, #228] @ 6997c <__cxa_atexit@plt+0x5d1cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #224] @ 69980 <__cxa_atexit@plt+0x5d1d0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r8, [r6, #64] @ 0x40 │ │ │ │ + str r8, [r6, #52] @ 0x34 │ │ │ │ + str r8, [r6, #40] @ 0x28 │ │ │ │ + stmib r6, {r8, ip} │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + ldr r7, [pc, #192] @ 69984 <__cxa_atexit@plt+0x5d1d4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r8, [r6, #-4] │ │ │ │ + str r1, [r6, #-40] @ 0xffffffd8 │ │ │ │ + str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ + str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ + str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r6, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [pc, #152] @ 69988 <__cxa_atexit@plt+0x5d1d8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #-16] │ │ │ │ + str r8, [r6, #-12] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #32]! │ │ │ │ + str r0, [r6, #80] @ 0x50 │ │ │ │ + mov r7, r6 │ │ │ │ + str r3, [r7, #44]! @ 0x2c │ │ │ │ + str r7, [r6, #76] @ 0x4c │ │ │ │ + mov r7, r6 │ │ │ │ + str r9, [r7, #56]! @ 0x38 │ │ │ │ + str r7, [r6, #72] @ 0x48 │ │ │ │ + str r6, [r6, #108] @ 0x6c │ │ │ │ + sub r7, sl, #59 @ 0x3b │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #24] @ 6b660 <__cxa_atexit@plt+0x5eeb0> │ │ │ │ + ldr r7, [pc, #84] @ 6998c <__cxa_atexit@plt+0x5d1dc> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #172 @ 0xac │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r9 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - addseq sp, r9, #120, 18 @ 0x1e0000 │ │ │ │ - addseq sp, r9, #148, 18 @ 0x250000 │ │ │ │ - @ instruction: 0xfffffcb4 │ │ │ │ - @ instruction: 0xfffffbc8 │ │ │ │ - @ instruction: 0xfffffb20 │ │ │ │ - @ instruction: 0xfffffe00 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r6, [pc, #176] @ 6b73c <__cxa_atexit@plt+0x5ef8c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - sub r3, r5, #20 │ │ │ │ + @ instruction: 0xfffffa90 │ │ │ │ + addseq sp, r9, #148, 12 @ 0x9400000 │ │ │ │ + addseq sp, r9, #144, 12 @ 0x9000000 │ │ │ │ + addseq sp, r9, #144, 12 @ 0x9000000 │ │ │ │ + @ instruction: 0xfffffc70 │ │ │ │ + @ instruction: 0xfffffb70 │ │ │ │ + @ instruction: 0xfffff8e0 │ │ │ │ + adcseq sp, sl, #40, 16 @ 0x280000 │ │ │ │ + @ instruction: 0xfffff654 │ │ │ │ + @ instruction: 0xfffff58c │ │ │ │ + @ instruction: 0xfffff4c4 │ │ │ │ + @ instruction: 0xfffffd54 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + @ instruction: 0xfffffca0 │ │ │ │ + @ instruction: 0xfffff6f4 │ │ │ │ + addseq sp, r9, #224, 14 @ 0x3800000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6b71c <__cxa_atexit@plt+0x5ef6c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #36 @ 0x24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 6b724 <__cxa_atexit@plt+0x5ef74> │ │ │ │ - ldr ip, [pc, #136] @ 6b744 <__cxa_atexit@plt+0x5ef94> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r1, [pc, #132] @ 6b748 <__cxa_atexit@plt+0x5ef98> │ │ │ │ + bhi 699c0 <__cxa_atexit@plt+0x5d210> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 699c8 <__cxa_atexit@plt+0x5d218> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff754 <__cxa_atexit@plt+0x3f2fa4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq sp, sl, #160, 10 @ 0x28000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 69a74 <__cxa_atexit@plt+0x5d2c4> │ │ │ │ + ldr r3, [pc, #144] @ 69a7c <__cxa_atexit@plt+0x5d2cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r1, r2} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 69a44 <__cxa_atexit@plt+0x5d294> │ │ │ │ + ldr r1, [pc, #112] @ 69a80 <__cxa_atexit@plt+0x5d2d0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r9, [pc, #128] @ 6b74c <__cxa_atexit@plt+0x5ef9c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #124] @ 6b750 <__cxa_atexit@plt+0x5efa0> │ │ │ │ - add sl, pc, sl │ │ │ │ - sub r0, r6, #14 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - sub lr, r6, #31 │ │ │ │ - str r1, [r2, #28]! │ │ │ │ - str ip, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str sl, [r2, #-24] @ 0xffffffe8 │ │ │ │ - str r8, [r2, #-20] @ 0xffffffec │ │ │ │ - str r9, [r2, #-16] │ │ │ │ - str r8, [r2, #-12] │ │ │ │ - ldr r7, [pc, #68] @ 6b754 <__cxa_atexit@plt+0x5efa4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r2, {r7, r8} │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 69a54 <__cxa_atexit@plt+0x5d2a4> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 69a6c <__cxa_atexit@plt+0x5d2bc> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 6abc0 <__cxa_atexit@plt+0x5e410> │ │ │ │ - mov r6, r2 │ │ │ │ - b 6b72c <__cxa_atexit@plt+0x5ef7c> │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 6b740 <__cxa_atexit@plt+0x5ef90> │ │ │ │ - add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #40] @ 69a84 <__cxa_atexit@plt+0x5d2d4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - addseq sp, r9, #136, 16 @ 0x880000 │ │ │ │ - @ instruction: 0xfffff9d8 │ │ │ │ - @ instruction: 0xfffff884 │ │ │ │ - @ instruction: 0xfffff78c │ │ │ │ - @ instruction: 0xfffff720 │ │ │ │ - @ instruction: 0xfffff7ac │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + adcseq sp, sl, #220, 8 @ 0xdc000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #84] @ 69af4 <__cxa_atexit@plt+0x5d344> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 69acc <__cxa_atexit@plt+0x5d31c> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 69ae8 <__cxa_atexit@plt+0x5d338> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ldr r3, [pc, #24] @ 69af8 <__cxa_atexit@plt+0x5d348> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + adcseq sp, sl, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6b7a0 <__cxa_atexit@plt+0x5eff0> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r2, [pc, #32] @ 6b7ac <__cxa_atexit@plt+0x5effc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - add r2, r3, #12 │ │ │ │ - stm r2, {r0, r1, lr} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq fp, sl, #100, 20 @ 0x64000 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 69b2c <__cxa_atexit@plt+0x5d37c> │ │ │ │ + ldr r3, [pc, #32] @ 69b38 <__cxa_atexit@plt+0x5d388> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + adcseq sp, sl, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6b820 <__cxa_atexit@plt+0x5f070> │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 69ba8 <__cxa_atexit@plt+0x5d3f8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 6b82c <__cxa_atexit@plt+0x5f07c> │ │ │ │ - ldr lr, [pc, #88] @ 6b83c <__cxa_atexit@plt+0x5f08c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [pc, #80] @ 6b840 <__cxa_atexit@plt+0x5f090> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ + bcc 69bb4 <__cxa_atexit@plt+0x5d404> │ │ │ │ + ldr r1, [pc, #84] @ 69bc4 <__cxa_atexit@plt+0x5d414> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r0, r1, #1 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r1, [pc, #72] @ 69bc8 <__cxa_atexit@plt+0x5d418> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r1, r8} │ │ │ │ + str r0, [r2, #12] │ │ │ │ sub r0, r6, #7 │ │ │ │ - ldr r1, [pc, #72] @ 6b844 <__cxa_atexit@plt+0x5f094> │ │ │ │ + ldr r1, [pc, #56] @ 69bcc <__cxa_atexit@plt+0x5d41c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - add r5, lr, #1 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r5, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq sp, r9, #132, 14 @ 0x2100000 │ │ │ │ - adcseq fp, sl, #32, 14 @ 0x800000 │ │ │ │ - adcseq fp, sl, #60, 14 @ 0xf00000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r6 │ │ │ │ + adcseq sp, sl, #184, 8 @ 0xb8000000 │ │ │ │ + adcseq sp, sl, #144, 6 @ 0x40000002 │ │ │ │ + adcseq sp, sl, #164, 6 @ 0x90000002 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6b8c4 <__cxa_atexit@plt+0x5f114> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 6b8cc <__cxa_atexit@plt+0x5f11c> │ │ │ │ - ldr r1, [pc, #108] @ 6b8e8 <__cxa_atexit@plt+0x5f138> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ 6b8ec <__cxa_atexit@plt+0x5f13c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub lr, r6, #18 │ │ │ │ - sub ip, r6, #27 │ │ │ │ - stmib r2, {r1, r8} │ │ │ │ - add r1, r2, #12 │ │ │ │ - stm r1, {r0, r9, ip} │ │ │ │ - ldr r0, [pc, #80] @ 6b8f0 <__cxa_atexit@plt+0x5f140> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - str lr, [r2, #28] │ │ │ │ - str sl, [r2, #32] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - ldr r1, [pc, #60] @ 6b8f4 <__cxa_atexit@plt+0x5f144> │ │ │ │ + bhi 69c08 <__cxa_atexit@plt+0x5d458> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 69c10 <__cxa_atexit@plt+0x5d460> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r2 │ │ │ │ - b 6b8d4 <__cxa_atexit@plt+0x5f124> │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 6b8e4 <__cxa_atexit@plt+0x5f134> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq sp, r9, #236, 12 @ 0xec00000 │ │ │ │ - @ instruction: 0xffffff3c │ │ │ │ - adcseq fp, sl, #84, 18 @ 0x150000 │ │ │ │ - adcseq fp, sl, #112, 12 @ 0x7000000 │ │ │ │ - adcseq fp, sl, #128, 12 @ 0x8000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - sub r3, r5, #16 │ │ │ │ + adcseq sp, sl, #88, 6 @ 0x60000001 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6b940 <__cxa_atexit@plt+0x5f190> │ │ │ │ - ldr r2, [pc, #60] @ 6b95c <__cxa_atexit@plt+0x5f1ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #56] @ 6b960 <__cxa_atexit@plt+0x5f1b0> │ │ │ │ + bhi 69c48 <__cxa_atexit@plt+0x5d498> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 69c50 <__cxa_atexit@plt+0x5d4a0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - stmdb r5, {r1, sl} │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 16c60c4 <__cxa_atexit@plt+0x16b9914> │ │ │ │ - ldr r7, [pc, #28] @ 6b964 <__cxa_atexit@plt+0x5f1b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #24] @ 6b968 <__cxa_atexit@plt+0x5f1b8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffdebc │ │ │ │ - adcseq fp, sl, #124, 16 @ 0x7c0000 │ │ │ │ - addseq sp, r9, #72, 12 @ 0x4800000 │ │ │ │ - adcseq fp, sl, #84, 16 @ 0x540000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6b9a4 <__cxa_atexit@plt+0x5f1f4> │ │ │ │ - ldr r2, [pc, #28] @ 6b9b4 <__cxa_atexit@plt+0x5f204> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16c60c4 <__cxa_atexit@plt+0x16b9914> │ │ │ │ - ldr r7, [pc, #12] @ 6b9b8 <__cxa_atexit@plt+0x5f208> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + adcseq sp, sl, #24, 6 @ 0x60000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 69cd4 <__cxa_atexit@plt+0x5d524> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 69ce0 <__cxa_atexit@plt+0x5d530> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #104] @ 69cf0 <__cxa_atexit@plt+0x5d540> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr sl, [pc, #72] @ 69cf4 <__cxa_atexit@plt+0x5d544> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [pc, #68] @ 69cf8 <__cxa_atexit@plt+0x5d548> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + ldr r2, [pc, #56] @ 69cfc <__cxa_atexit@plt+0x5d54c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r5, r3, #8 │ │ │ │ + stm r5, {r0, r1, r2, r3, lr} │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffc9b0 │ │ │ │ - addseq sp, r9, #204, 10 @ 0x33000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6b9f4 <__cxa_atexit@plt+0x5f244> │ │ │ │ - ldr r2, [pc, #28] @ 6ba04 <__cxa_atexit@plt+0x5f254> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16c60c4 <__cxa_atexit@plt+0x16b9914> │ │ │ │ - ldr r7, [pc, #12] @ 6ba08 <__cxa_atexit@plt+0x5f258> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffddf4 │ │ │ │ - addseq sp, r9, #148, 10 @ 0x25000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 6ba54 <__cxa_atexit@plt+0x5f2a4> │ │ │ │ - ldr r2, [pc, #68] @ 6ba70 <__cxa_atexit@plt+0x5f2c0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r3, r3, #12 │ │ │ │ + adcseq sp, sl, #200, 4 @ 0x8000000c │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + adcseq sp, sl, #132, 4 @ 0x40000008 │ │ │ │ + adcseq sp, sl, #76, 4 @ 0xc0000004 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6ba60 <__cxa_atexit@plt+0x5f2b0> │ │ │ │ - ldr r5, [pc, #48] @ 6ba78 <__cxa_atexit@plt+0x5f2c8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ + bhi 69d34 <__cxa_atexit@plt+0x5d584> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 69d3c <__cxa_atexit@plt+0x5d58c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 16c60c4 <__cxa_atexit@plt+0x16b9914> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 6ba74 <__cxa_atexit@plt+0x5f2c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - adcseq fp, sl, #36, 10 @ 0x9000000 │ │ │ │ - addseq sp, r9, #48, 10 @ 0xc000000 │ │ │ │ - @ instruction: 0xffffdfbc │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov lr, r9 │ │ │ │ - mov r9, r8 │ │ │ │ + adcseq sp, sl, #44, 4 @ 0xc0000002 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 6bb00 <__cxa_atexit@plt+0x5f350> │ │ │ │ + bhi 69dc0 <__cxa_atexit@plt+0x5d610> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 6bb08 <__cxa_atexit@plt+0x5f358> │ │ │ │ - ldr r1, [pc, #108] @ 6bb28 <__cxa_atexit@plt+0x5f378> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ 6bb2c <__cxa_atexit@plt+0x5f37c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub sl, r6, #18 │ │ │ │ - sub ip, r6, #27 │ │ │ │ - stmib r3, {r1, r8} │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r9, ip} │ │ │ │ - ldr r0, [pc, #80] @ 6bb30 <__cxa_atexit@plt+0x5f380> │ │ │ │ + bcc 69dcc <__cxa_atexit@plt+0x5d61c> │ │ │ │ + ldr lr, [pc, #104] @ 69ddc <__cxa_atexit@plt+0x5d62c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, #88] @ 69de0 <__cxa_atexit@plt+0x5d630> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r1, r3, #24 │ │ │ │ - stm r1, {r0, sl, lr} │ │ │ │ - sub r3, r6, #7 │ │ │ │ - ldr r1, [pc, #64] @ 6bb34 <__cxa_atexit@plt+0x5f384> │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #76] @ 69de4 <__cxa_atexit@plt+0x5d634> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #68] @ 69de8 <__cxa_atexit@plt+0x5d638> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ mov r6, r3 │ │ │ │ - b 6bb10 <__cxa_atexit@plt+0x5f360> │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 6bb24 <__cxa_atexit@plt+0x5f374> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov sl, lr │ │ │ │ bx r0 │ │ │ │ - addseq sp, r9, #176, 8 @ 0xb0000000 │ │ │ │ - @ instruction: 0xfffffcfc │ │ │ │ - adcseq fp, sl, #20, 14 @ 0x500000 │ │ │ │ - adcseq fp, sl, #48, 8 @ 0x30000000 │ │ │ │ - adcseq fp, sl, #68, 8 @ 0x44000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r6 │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6bc74 <__cxa_atexit@plt+0x5f4c4> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, sl, #44 @ 0x2c │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 6bc7c <__cxa_atexit@plt+0x5f4cc> │ │ │ │ - str r7, [sp] │ │ │ │ - mov ip, fp │ │ │ │ - ldr r7, [pc, #348] @ 6bcd0 <__cxa_atexit@plt+0x5f520> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #344] @ 6bcd4 <__cxa_atexit@plt+0x5f524> │ │ │ │ - add r2, pc, r2 │ │ │ │ - sub r1, r3, #2 │ │ │ │ - sub lr, r3, #22 │ │ │ │ - sub r9, r3, #30 │ │ │ │ - sub r3, r3, #39 @ 0x27 │ │ │ │ - ldr fp, [pc, #324] @ 6bcd8 <__cxa_atexit@plt+0x5f528> │ │ │ │ - add fp, pc, fp │ │ │ │ - mov r6, sl │ │ │ │ - str r2, [r6, #28]! │ │ │ │ - str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - sub r2, r5, #20 │ │ │ │ - stm r2, {r3, r9, lr} │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - ldr r7, [pc, #288] @ 6bcdc <__cxa_atexit@plt+0x5f52c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str fp, [r6, #-24] @ 0xffffffe8 │ │ │ │ - str r8, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [pc, #268] @ 6bce0 <__cxa_atexit@plt+0x5f530> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #-16] │ │ │ │ - str r8, [r6, #-12] │ │ │ │ - ldr r7, [pc, #256] @ 6bce4 <__cxa_atexit@plt+0x5f534> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r6, {r7, r8} │ │ │ │ - add r2, r6, #48 @ 0x30 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 6bc98 <__cxa_atexit@plt+0x5f4e8> │ │ │ │ - ldr r7, [pc, #236] @ 6bce8 <__cxa_atexit@plt+0x5f538> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r6, [pc, #232] @ 6bcec <__cxa_atexit@plt+0x5f53c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, sl │ │ │ │ - str r7, [r3, #56]! @ 0x38 │ │ │ │ - sub r7, r2, #27 │ │ │ │ - ldr r1, [pc, #216] @ 6bcf0 <__cxa_atexit@plt+0x5f540> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r6, r8} │ │ │ │ - str r8, [r3, #8] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - add r3, r3, #48 @ 0x30 │ │ │ │ - sub r7, r2, #7 │ │ │ │ - cmp r0, r3 │ │ │ │ - mov fp, ip │ │ │ │ - bcc 6bcbc <__cxa_atexit@plt+0x5f50c> │ │ │ │ - ldr lr, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r8, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldmda r5, {r0, r6, ip} │ │ │ │ - ldr r2, [pc, #168] @ 6bcfc <__cxa_atexit@plt+0x5f54c> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq sp, sl, #176, 2 @ 0x2c │ │ │ │ + adcseq sp, sl, #220, 2 @ 0x37 │ │ │ │ + adcseq sp, sl, #108, 2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 69e64 <__cxa_atexit@plt+0x5d6b4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 69e70 <__cxa_atexit@plt+0x5d6c0> │ │ │ │ + ldr lr, [pc, #100] @ 69e80 <__cxa_atexit@plt+0x5d6d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 69e84 <__cxa_atexit@plt+0x5d6d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #64] @ 69e88 <__cxa_atexit@plt+0x5d6d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [sl, #80] @ 0x50 │ │ │ │ - str r7, [sl, #84] @ 0x54 │ │ │ │ - str r6, [sl, #88] @ 0x58 │ │ │ │ - add r2, sl, #92 @ 0x5c │ │ │ │ - stm r2, {r0, r1, r8, lr} │ │ │ │ - sub r7, r3, #23 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - mov r3, sl │ │ │ │ - b 6bc84 <__cxa_atexit@plt+0x5f4d4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + adcseq sp, sl, #40, 2 │ │ │ │ + adcseq sp, sl, #228, 2 @ 0x39 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 69f60 <__cxa_atexit@plt+0x5d7b0> │ │ │ │ + ldr lr, [pc, #212] @ 69f80 <__cxa_atexit@plt+0x5d7d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 69f50 <__cxa_atexit@plt+0x5d7a0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #44 @ 0x2c │ │ │ │ + cmp r2, sl │ │ │ │ + bcc 69f68 <__cxa_atexit@plt+0x5d7b8> │ │ │ │ + ldr lr, [pc, #152] @ 69f84 <__cxa_atexit@plt+0x5d7d4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #148] @ 69f88 <__cxa_atexit@plt+0x5d7d8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #144] @ 69f8c <__cxa_atexit@plt+0x5d7dc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #-12]! │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr ip, [r8, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldmib r5, {r3, r7} │ │ │ │ + str r6, [r5, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #24]! │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str ip, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + add lr, r6, #32 │ │ │ │ + stm lr, {r0, r2, r7} │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff76c <__cxa_atexit@plt+0x3f2fbc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #108] @ 6bcf8 <__cxa_atexit@plt+0x5f548> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r8 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + adcseq sp, sl, #48, 2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6a014 <__cxa_atexit@plt+0x5d864> │ │ │ │ + ldr lr, [pc, #108] @ 6a020 <__cxa_atexit@plt+0x5d870> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #104] @ 6a024 <__cxa_atexit@plt+0x5d874> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #100] @ 6a028 <__cxa_atexit@plt+0x5d878> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [r5, #8]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r0, #4]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + mov r3, r0 │ │ │ │ + str lr, [r3, #24]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str sl, [r0, #8] │ │ │ │ + str r2, [r0, #12] │ │ │ │ + str ip, [r0, #16] │ │ │ │ + str r1, [r0, #20] │ │ │ │ + str r2, [r0, #32] │ │ │ │ + str r1, [r0, #36] @ 0x24 │ │ │ │ + str r9, [r0, #40] @ 0x28 │ │ │ │ + b 3ff76c <__cxa_atexit@plt+0x3f2fbc> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + @ instruction: 0xfffffc9c │ │ │ │ + adcseq sp, sl, #104 @ 0x68 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub ip, r5, #12 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 6a0bc <__cxa_atexit@plt+0x5d90c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6a0c8 <__cxa_atexit@plt+0x5d918> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + sub lr, r6, #15 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r8, [pc, #96] @ 6a0d8 <__cxa_atexit@plt+0x5d928> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + stmdb r5, {r8, r9, lr} │ │ │ │ + ldr r5, [pc, #88] @ 6a0dc <__cxa_atexit@plt+0x5d92c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r5, [pc, #68] @ 6a0e0 <__cxa_atexit@plt+0x5d930> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r1, r3, fp} │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, r1 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 6bcf4 <__cxa_atexit@plt+0x5f544> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #32 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r5, [sp] │ │ │ │ + bx r0 │ │ │ │ + adcseq ip, sl, #180, 30 @ 0x2d0 │ │ │ │ + @ instruction: 0xfffffb50 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + addseq ip, r9, #152, 26 @ 0x2600 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6a1c0 <__cxa_atexit@plt+0x5da10> │ │ │ │ + ldr sl, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #24 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc 6a1cc <__cxa_atexit@plt+0x5da1c> │ │ │ │ + str r3, [sp] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #216] @ 6a1f8 <__cxa_atexit@plt+0x5da48> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + ldr ip, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r1, [r7, #24] │ │ │ │ + sub r9, r6, #19 │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + sub r3, r6, #9 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r3, [pc, #172] @ 6a1fc <__cxa_atexit@plt+0x5da4c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r3, [pc, #164] @ 6a200 <__cxa_atexit@plt+0x5da50> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + ldr r3, [pc, #152] @ 6a204 <__cxa_atexit@plt+0x5da54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #12] │ │ │ │ + str r0, [r2, #16] │ │ │ │ + str lr, [r2, #20] │ │ │ │ + str ip, [r2, #24] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + sub r3, r5, #56 @ 0x38 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6a1e4 <__cxa_atexit@plt+0x5da34> │ │ │ │ + add r6, r2, #36 @ 0x24 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc 6a1dc <__cxa_atexit@plt+0x5da2c> │ │ │ │ + ldr r3, [pc, #108] @ 6a20c <__cxa_atexit@plt+0x5da5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #104] @ 6a210 <__cxa_atexit@plt+0x5da60> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r2, #28]! │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r8, r2 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ mov r6, r2 │ │ │ │ - mov fp, ip │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 6a208 <__cxa_atexit@plt+0x5da58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ ldr r5, [sp] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - @ instruction: 0xfffffd6c │ │ │ │ + bx r0 │ │ │ │ + adcseq ip, sl, #48, 28 @ 0x300 │ │ │ │ + adcseq ip, sl, #0, 30 │ │ │ │ + @ instruction: 0xfffff9e8 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - @ instruction: 0xfffffda0 │ │ │ │ - @ instruction: 0xfffffde0 │ │ │ │ - @ instruction: 0xffff6074 │ │ │ │ - @ instruction: 0xffff6024 │ │ │ │ - adcseq fp, sl, #200, 10 @ 0x32000000 │ │ │ │ - addseq sp, r9, #92 @ 0x5c │ │ │ │ - addseq sp, r9, #64, 6 │ │ │ │ - adcseq fp, sl, #144, 10 @ 0x24000000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6bd58 <__cxa_atexit@plt+0x5f5a8> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [pc, #60] @ 6bd64 <__cxa_atexit@plt+0x5f5b4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r9, [r5, #-16] │ │ │ │ - ldmdb r5, {r0, r1, r2} │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - sub r7, r6, #23 │ │ │ │ - bx ip │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq fp, sl, #188, 8 @ 0xbc000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov lr, r9 │ │ │ │ - mov r9, r8 │ │ │ │ + addseq ip, r9, #60, 30 @ 0xf0 │ │ │ │ + muleq r0, r4, r1 │ │ │ │ + andeq r1, r0, r0, lsr #12 │ │ │ │ + addseq ip, r9, #100, 24 @ 0x6400 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r2, r5, #8 │ │ │ │ + sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 6bdec <__cxa_atexit@plt+0x5f63c> │ │ │ │ + bhi 6a26c <__cxa_atexit@plt+0x5dabc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 6bdf4 <__cxa_atexit@plt+0x5f644> │ │ │ │ - ldr r1, [pc, #108] @ 6be14 <__cxa_atexit@plt+0x5f664> │ │ │ │ + bcc 6a274 <__cxa_atexit@plt+0x5dac4> │ │ │ │ + ldr r1, [pc, #68] @ 6a290 <__cxa_atexit@plt+0x5dae0> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #104] @ 6be18 <__cxa_atexit@plt+0x5f668> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub sl, r6, #18 │ │ │ │ - sub ip, r6, #27 │ │ │ │ - stmib r3, {r1, r8} │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r9, ip} │ │ │ │ - ldr r0, [pc, #80] @ 6be1c <__cxa_atexit@plt+0x5f66c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r3, #24 │ │ │ │ - stm r1, {r0, sl, lr} │ │ │ │ - sub r3, r6, #7 │ │ │ │ - ldr r1, [pc, #64] @ 6be20 <__cxa_atexit@plt+0x5f670> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ + ldr r0, [pc, #64] @ 6a294 <__cxa_atexit@plt+0x5dae4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ + str r9, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff774 <__cxa_atexit@plt+0x3f2fc4> │ │ │ │ mov r6, r3 │ │ │ │ - b 6bdfc <__cxa_atexit@plt+0x5f64c> │ │ │ │ - mov r7, #32 │ │ │ │ + b 6a27c <__cxa_atexit@plt+0x5dacc> │ │ │ │ + mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 6be10 <__cxa_atexit@plt+0x5f660> │ │ │ │ + ldr r7, [pc, #8] @ 6a28c <__cxa_atexit@plt+0x5dadc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov sl, lr │ │ │ │ bx r0 │ │ │ │ - addseq sp, r9, #196, 2 @ 0x31 │ │ │ │ - @ instruction: 0xfffffa10 │ │ │ │ - adcseq fp, sl, #40, 8 @ 0x28000000 │ │ │ │ - adcseq fp, sl, #68, 2 │ │ │ │ - adcseq fp, sl, #88, 2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + addseq ip, r9, #156, 28 @ 0x9c0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0xfffff740 │ │ │ │ + addseq ip, r9, #228, 22 @ 0x39000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6a314 <__cxa_atexit@plt+0x5db64> │ │ │ │ + ldr r2, [pc, #96] @ 6a320 <__cxa_atexit@plt+0x5db70> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #92] @ 6a324 <__cxa_atexit@plt+0x5db74> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r1, [pc, #84] @ 6a328 <__cxa_atexit@plt+0x5db78> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + ldmdb r5, {r2, r9} │ │ │ │ + ldmib r5, {r0, sl} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r9, sl} │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe2c │ │ │ │ + @ instruction: 0xfffff70c │ │ │ │ + adcseq ip, sl, #88, 26 @ 0x1600 │ │ │ │ + addseq ip, r9, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6be80 <__cxa_atexit@plt+0x5f6d0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 6be88 <__cxa_atexit@plt+0x5f6d8> │ │ │ │ - ldr r1, [pc, #64] @ 6bea4 <__cxa_atexit@plt+0x5f6f4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #60] @ 6bea8 <__cxa_atexit@plt+0x5f6f8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmib r2, {r1, sl} │ │ │ │ - sub r2, r6, #3 │ │ │ │ - stmdb r5, {r0, r2, r9} │ │ │ │ + bhi 6a360 <__cxa_atexit@plt+0x5dbb0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 6a368 <__cxa_atexit@plt+0x5dbb8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 16c60c4 <__cxa_atexit@plt+0x16b9914> │ │ │ │ - mov r6, r2 │ │ │ │ - b 6be90 <__cxa_atexit@plt+0x5f6e0> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 6bea0 <__cxa_atexit@plt+0x5f6f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 6fdac <__cxa_atexit@plt+0x635fc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq sp, r9, #4, 2 │ │ │ │ - @ instruction: 0xffffdbe8 │ │ │ │ - @ instruction: 0xffffdc6c │ │ │ │ + adcseq ip, sl, #0, 24 │ │ │ │ + addseq ip, r9, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 6bef4 <__cxa_atexit@plt+0x5f744> │ │ │ │ - ldr r2, [pc, #68] @ 6bf10 <__cxa_atexit@plt+0x5f760> │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6a3a0 <__cxa_atexit@plt+0x5dbf0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 6a3a8 <__cxa_atexit@plt+0x5dbf8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - sub r3, r3, #12 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 73c38 <__cxa_atexit@plt+0x67488> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq ip, sl, #192, 22 @ 0x30000 │ │ │ │ + addseq ip, r9, #208, 20 @ 0xd0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6bf00 <__cxa_atexit@plt+0x5f750> │ │ │ │ - ldr r5, [pc, #48] @ 6bf18 <__cxa_atexit@plt+0x5f768> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ + bhi 6a3e0 <__cxa_atexit@plt+0x5dc30> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 6a3e8 <__cxa_atexit@plt+0x5dc38> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 16c60c4 <__cxa_atexit@plt+0x16b9914> │ │ │ │ + b 65bf0 <__cxa_atexit@plt+0x59440> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq ip, sl, #128, 22 @ 0x20000 │ │ │ │ + addseq ip, r9, #144, 20 @ 0x90000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6a420 <__cxa_atexit@plt+0x5dc70> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 6a428 <__cxa_atexit@plt+0x5dc78> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b 697bc <__cxa_atexit@plt+0x5d00c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 6bf14 <__cxa_atexit@plt+0x5f764> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + adcseq ip, sl, #64, 22 @ 0x10000 │ │ │ │ + addseq ip, r9, #80, 20 @ 0x50000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6a460 <__cxa_atexit@plt+0x5dcb0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 6a468 <__cxa_atexit@plt+0x5dcb8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 6c3c4 <__cxa_atexit@plt+0x5fc14> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq fp, sl, #132 @ 0x84 │ │ │ │ - addseq sp, r9, #152 @ 0x98 │ │ │ │ - @ instruction: 0xffffddc8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + adcseq ip, sl, #0, 22 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6bf9c <__cxa_atexit@plt+0x5f7ec> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6bfa4 <__cxa_atexit@plt+0x5f7f4> │ │ │ │ - ldr sl, [pc, #112] @ 6bfc0 <__cxa_atexit@plt+0x5f810> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r1, [pc, #108] @ 6bfc4 <__cxa_atexit@plt+0x5f814> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #104] @ 6bfc8 <__cxa_atexit@plt+0x5f818> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #100] @ 6bfcc <__cxa_atexit@plt+0x5f81c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - sub r0, r6, #14 │ │ │ │ - sub r2, r6, #22 │ │ │ │ - str r1, [r7, #20]! │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r9, [r7, #-16] │ │ │ │ - str r8, [r7, #-12] │ │ │ │ - str lr, [r7, #-8] │ │ │ │ - str r8, [r7, #-4] │ │ │ │ + bhi 6a4a4 <__cxa_atexit@plt+0x5dcf4> │ │ │ │ + ldr r2, [pc, #36] @ 6a4ac <__cxa_atexit@plt+0x5dcfc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 6a4b0 <__cxa_atexit@plt+0x5dd00> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 6bb44 <__cxa_atexit@plt+0x5f394> │ │ │ │ - mov r6, r7 │ │ │ │ - b 6bfac <__cxa_atexit@plt+0x5f7fc> │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 6bfbc <__cxa_atexit@plt+0x5f80c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq sp, r9, #28 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ - @ instruction: 0xfffffe08 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + addseq ip, r9, #152, 16 @ 0x980000 │ │ │ │ + adcseq ip, sl, #192, 20 @ 0xc0000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6a514 <__cxa_atexit@plt+0x5dd64> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6c018 <__cxa_atexit@plt+0x5f868> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r2, [pc, #32] @ 6c024 <__cxa_atexit@plt+0x5f874> │ │ │ │ + bcc 6a520 <__cxa_atexit@plt+0x5dd70> │ │ │ │ + ldr r1, [pc, #76] @ 6a530 <__cxa_atexit@plt+0x5dd80> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #72] @ 6a534 <__cxa_atexit@plt+0x5dd84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - add r2, r3, #12 │ │ │ │ - stm r2, {r0, r1, lr} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq fp, sl, #232, 2 @ 0x3a │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq ip, sl, #100, 20 @ 0x64000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 6c0e4 <__cxa_atexit@plt+0x5f934> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #188] @ 6c10c <__cxa_atexit@plt+0x5f95c> │ │ │ │ + bhi 6a5a8 <__cxa_atexit@plt+0x5ddf8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6a5b0 <__cxa_atexit@plt+0x5de00> │ │ │ │ + ldr lr, [pc, #88] @ 6a5c4 <__cxa_atexit@plt+0x5de14> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ 6a5c8 <__cxa_atexit@plt+0x5de18> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - sub r9, r2, #1 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 6c0f0 <__cxa_atexit@plt+0x5f940> │ │ │ │ - add r7, r6, #4 │ │ │ │ - cmp r9, #0 │ │ │ │ - beq 6c0bc <__cxa_atexit@plt+0x5f90c> │ │ │ │ - ldr r2, [pc, #160] @ 6c11c <__cxa_atexit@plt+0x5f96c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #156] @ 6c120 <__cxa_atexit@plt+0x5f970> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #152] @ 6c124 <__cxa_atexit@plt+0x5f974> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r0, r3, #19 │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - add r9, r6, #20 │ │ │ │ - stm r9, {r1, r7, r8} │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r8, [r6, #36] @ 0x24 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb844 <__cxa_atexit@plt+0x3df094> │ │ │ │ - ldr r2, [pc, #76] @ 6c110 <__cxa_atexit@plt+0x5f960> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 6c114 <__cxa_atexit@plt+0x5f964> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r6, #20]! │ │ │ │ - str r8, [r6, #-8] │ │ │ │ - str r2, [r6, #-4] │ │ │ │ - str r1, [r6, #-16] │ │ │ │ - sub r7, r3, #23 │ │ │ │ - b 3eb844 <__cxa_atexit@plt+0x3df094> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + add sl, r7, #20 │ │ │ │ + ldm sl, {r2, r8, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r3, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + b 6a5b8 <__cxa_atexit@plt+0x5de08> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 6c118 <__cxa_atexit@plt+0x5f968> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - adcseq sl, sl, #0, 30 │ │ │ │ - andeq r0, r0, r8, ror #6 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - addseq ip, r9, #220, 28 @ 0xdc0 │ │ │ │ - andeq r0, r0, r4, lsl #6 │ │ │ │ - andeq r0, r0, r4, ror r2 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + adcseq ip, sl, #220, 18 @ 0x370000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6c15c <__cxa_atexit@plt+0x5f9ac> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 6c164 <__cxa_atexit@plt+0x5f9b4> │ │ │ │ + bhi 6a604 <__cxa_atexit@plt+0x5de54> │ │ │ │ + ldr r2, [pc, #36] @ 6a60c <__cxa_atexit@plt+0x5de5c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 6a610 <__cxa_atexit@plt+0x5de60> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq ip, r9, #52, 14 @ 0xd00000 │ │ │ │ + adcseq ip, sl, #96, 18 @ 0x180000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6a674 <__cxa_atexit@plt+0x5dec4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6a680 <__cxa_atexit@plt+0x5ded0> │ │ │ │ + ldr r1, [pc, #76] @ 6a690 <__cxa_atexit@plt+0x5dee0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #72] @ 6a694 <__cxa_atexit@plt+0x5dee4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq sl, sl, #4, 28 @ 0x40 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq ip, sl, #4, 18 @ 0x10000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6c224 <__cxa_atexit@plt+0x5fa74> │ │ │ │ - ldr lr, [pc, #188] @ 6c244 <__cxa_atexit@plt+0x5fa94> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #176] @ 6c248 <__cxa_atexit@plt+0x5fa98> │ │ │ │ + bhi 6a6d0 <__cxa_atexit@plt+0x5df20> │ │ │ │ + ldr r2, [pc, #36] @ 6a6d8 <__cxa_atexit@plt+0x5df28> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 6a6dc <__cxa_atexit@plt+0x5df2c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 6c204 <__cxa_atexit@plt+0x5fa54> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 6c210 <__cxa_atexit@plt+0x5fa60> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 6c230 <__cxa_atexit@plt+0x5fa80> │ │ │ │ - ldr r3, [pc, #136] @ 6c250 <__cxa_atexit@plt+0x5faa0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr lr, [pc, #112] @ 6c254 <__cxa_atexit@plt+0x5faa4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + addseq ip, r9, #100, 12 @ 0x6400000 │ │ │ │ + adcseq ip, sl, #148, 16 @ 0x940000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6a740 <__cxa_atexit@plt+0x5df90> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6a74c <__cxa_atexit@plt+0x5df9c> │ │ │ │ + ldr r1, [pc, #76] @ 6a75c <__cxa_atexit@plt+0x5dfac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #72] @ 6a760 <__cxa_atexit@plt+0x5dfb0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 6c24c <__cxa_atexit@plt+0x5fa9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq ip, sl, #56, 16 @ 0x380000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6a79c <__cxa_atexit@plt+0x5dfec> │ │ │ │ + ldr r2, [pc, #36] @ 6a7a4 <__cxa_atexit@plt+0x5dff4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 6a7a8 <__cxa_atexit@plt+0x5dff8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + addseq ip, r9, #148, 10 @ 0x25000000 │ │ │ │ + adcseq ip, sl, #200, 14 @ 0x3200000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6a80c <__cxa_atexit@plt+0x5e05c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6a818 <__cxa_atexit@plt+0x5e068> │ │ │ │ + ldr r1, [pc, #76] @ 6a828 <__cxa_atexit@plt+0x5e078> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #72] @ 6a82c <__cxa_atexit@plt+0x5e07c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - adcseq sl, sl, #184, 26 @ 0x2e00 │ │ │ │ - addseq ip, r9, #80, 26 @ 0x1400 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - adcseq sl, sl, #244, 30 @ 0x3d0 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq ip, sl, #108, 14 @ 0x1b00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6c2c0 <__cxa_atexit@plt+0x5fb10> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6a868 <__cxa_atexit@plt+0x5e0b8> │ │ │ │ + ldr r8, [pc, #36] @ 6a870 <__cxa_atexit@plt+0x5e0c0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 6a874 <__cxa_atexit@plt+0x5e0c4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq ip, r9, #196, 8 @ 0xc4000000 │ │ │ │ + adcseq ip, sl, #248, 12 @ 0xf800000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6a8d8 <__cxa_atexit@plt+0x5e128> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 6c2d4 <__cxa_atexit@plt+0x5fb24> │ │ │ │ - ldr r2, [pc, #100] @ 6c2e8 <__cxa_atexit@plt+0x5fb38> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr lr, [pc, #76] @ 6c2ec <__cxa_atexit@plt+0x5fb3c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6a8e4 <__cxa_atexit@plt+0x5e134> │ │ │ │ + ldr r1, [pc, #76] @ 6a8f4 <__cxa_atexit@plt+0x5e144> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #72] @ 6a8f8 <__cxa_atexit@plt+0x5e148> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 6c2e4 <__cxa_atexit@plt+0x5fb34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - addseq ip, r9, #160, 24 @ 0xa000 │ │ │ │ - @ instruction: 0xfffffea8 │ │ │ │ - adcseq sl, sl, #56, 30 @ 0xe0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6c354 <__cxa_atexit@plt+0x5fba4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 6c360 <__cxa_atexit@plt+0x5fbb0> │ │ │ │ - ldr lr, [pc, #76] @ 6c370 <__cxa_atexit@plt+0x5fbc0> │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq ip, sl, #160, 12 @ 0xa000000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6a96c <__cxa_atexit@plt+0x5e1bc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6a974 <__cxa_atexit@plt+0x5e1c4> │ │ │ │ + ldr lr, [pc, #88] @ 6a988 <__cxa_atexit@plt+0x5e1d8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [pc, #64] @ 6c374 <__cxa_atexit@plt+0x5fbc4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r1, [pc, #84] @ 6a98c <__cxa_atexit@plt+0x5e1dc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + add sl, r7, #20 │ │ │ │ + ldm sl, {r2, r8, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r3, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + b 6a97c <__cxa_atexit@plt+0x5e1cc> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe48 │ │ │ │ - adcseq sl, sl, #4, 24 @ 0x400 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6c3b8 <__cxa_atexit@plt+0x5fc08> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [pc, #32] @ 6c3c0 <__cxa_atexit@plt+0x5fc10> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + adcseq ip, sl, #24, 12 @ 0x1800000 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6aa08 <__cxa_atexit@plt+0x5e258> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6aa10 <__cxa_atexit@plt+0x5e260> │ │ │ │ + ldr lr, [pc, #96] @ 6aa24 <__cxa_atexit@plt+0x5e274> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #92] @ 6aa28 <__cxa_atexit@plt+0x5e278> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + add ip, r7, #20 │ │ │ │ + ldm ip, {r0, r2, ip} │ │ │ │ + ldr sl, [r7, #32] │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r3, [r9, #16] │ │ │ │ + add lr, r9, #20 │ │ │ │ + stm lr, {r0, r2, ip} │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + b 6aa18 <__cxa_atexit@plt+0x5e268> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - adcseq sl, sl, #248, 22 @ 0x3e000 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + adcseq ip, sl, #132, 10 @ 0x21000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6c410 <__cxa_atexit@plt+0x5fc60> │ │ │ │ - ldr r2, [pc, #56] @ 6c418 <__cxa_atexit@plt+0x5fc68> │ │ │ │ + bhi 6aa64 <__cxa_atexit@plt+0x5e2b4> │ │ │ │ + ldr r2, [pc, #36] @ 6aa6c <__cxa_atexit@plt+0x5e2bc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 6c41c <__cxa_atexit@plt+0x5fc6c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 6c420 <__cxa_atexit@plt+0x5fc70> │ │ │ │ + ldr r1, [pc, #32] @ 6aa70 <__cxa_atexit@plt+0x5e2c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq ip, r9, #136, 22 @ 0x22000 │ │ │ │ - adcseq sl, sl, #100, 22 @ 0x19000 │ │ │ │ - adcseq sl, sl, #64, 22 @ 0x10000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r2, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 6c4d8 <__cxa_atexit@plt+0x5fd28> │ │ │ │ - add r7, r3, #4 │ │ │ │ - cmp r9, #0 │ │ │ │ - beq 6c4a8 <__cxa_atexit@plt+0x5fcf8> │ │ │ │ - ldr sl, [pc, #144] @ 6c4fc <__cxa_atexit@plt+0x5fd4c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r1, [pc, #140] @ 6c500 <__cxa_atexit@plt+0x5fd50> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #136] @ 6c504 <__cxa_atexit@plt+0x5fd54> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r2, r6, #19 │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - add r9, r3, #20 │ │ │ │ - stm r9, {r1, r7, r8, sl} │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #64] @ 6c4f0 <__cxa_atexit@plt+0x5fd40> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ 6c4f4 <__cxa_atexit@plt+0x5fd44> │ │ │ │ + addseq ip, r9, #196, 4 @ 0x4000000c │ │ │ │ + adcseq ip, sl, #0, 10 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6aad4 <__cxa_atexit@plt+0x5e324> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6aae0 <__cxa_atexit@plt+0x5e330> │ │ │ │ + ldr r1, [pc, #76] @ 6aaf0 <__cxa_atexit@plt+0x5e340> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r7, [r3, #20]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r8, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - sub r7, r6, #23 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r2, [pc, #72] @ 6aaf4 <__cxa_atexit@plt+0x5e344> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 6c4f8 <__cxa_atexit@plt+0x5fd48> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - addseq ip, r9, #244, 20 @ 0xf4000 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - @ instruction: 0xfffffbb0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq ip, sl, #164, 8 @ 0xa4000000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6ab68 <__cxa_atexit@plt+0x5e3b8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6ab70 <__cxa_atexit@plt+0x5e3c0> │ │ │ │ + ldr lr, [pc, #88] @ 6ab84 <__cxa_atexit@plt+0x5e3d4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ 6ab88 <__cxa_atexit@plt+0x5e3d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + add sl, r7, #20 │ │ │ │ + ldm sl, {r2, r8, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r3, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + b 6ab78 <__cxa_atexit@plt+0x5e3c8> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + adcseq ip, sl, #28, 8 @ 0x1c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6c564 <__cxa_atexit@plt+0x5fdb4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 6c570 <__cxa_atexit@plt+0x5fdc0> │ │ │ │ - ldr lr, [pc, #68] @ 6c580 <__cxa_atexit@plt+0x5fdd0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [pc, #60] @ 6c584 <__cxa_atexit@plt+0x5fdd4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6abc4 <__cxa_atexit@plt+0x5e414> │ │ │ │ + ldr r2, [pc, #36] @ 6abcc <__cxa_atexit@plt+0x5e41c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 6abd0 <__cxa_atexit@plt+0x5e420> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq ip, r9, #96, 2 │ │ │ │ + adcseq ip, sl, #160, 6 @ 0x80000002 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6ac34 <__cxa_atexit@plt+0x5e484> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6ac40 <__cxa_atexit@plt+0x5e490> │ │ │ │ + ldr r1, [pc, #76] @ 6ac50 <__cxa_atexit@plt+0x5e4a0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #72] @ 6ac54 <__cxa_atexit@plt+0x5e4a4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq sl, sl, #252, 18 @ 0x3f0000 │ │ │ │ - adcseq sl, sl, #128, 20 @ 0x80000 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq ip, sl, #68, 6 @ 0x10000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6c5d4 <__cxa_atexit@plt+0x5fe24> │ │ │ │ - ldr r2, [pc, #56] @ 6c5dc <__cxa_atexit@plt+0x5fe2c> │ │ │ │ + bhi 6ac90 <__cxa_atexit@plt+0x5e4e0> │ │ │ │ + ldr r2, [pc, #36] @ 6ac98 <__cxa_atexit@plt+0x5e4e8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - ldr r2, [pc, #44] @ 6c5e0 <__cxa_atexit@plt+0x5fe30> │ │ │ │ + ldr r1, [pc, #32] @ 6ac9c <__cxa_atexit@plt+0x5e4ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq ip, r9, #144 @ 0x90 │ │ │ │ + adcseq ip, sl, #212, 4 @ 0x4000000d │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6ad00 <__cxa_atexit@plt+0x5e550> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6ad0c <__cxa_atexit@plt+0x5e55c> │ │ │ │ + ldr r1, [pc, #76] @ 6ad1c <__cxa_atexit@plt+0x5e56c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #72] @ 6ad20 <__cxa_atexit@plt+0x5e570> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 6c5c8 <__cxa_atexit@plt+0x5fe18> │ │ │ │ - mov r7, r3 │ │ │ │ - b 6c5ec <__cxa_atexit@plt+0x5fe3c> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - adcseq sl, sl, #156, 18 @ 0x270000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6c624 <__cxa_atexit@plt+0x5fe74> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #132] @ 6c68c <__cxa_atexit@plt+0x5fedc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq ip, sl, #120, 4 @ 0x80000007 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 6c638 <__cxa_atexit@plt+0x5fe88> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 6c644 <__cxa_atexit@plt+0x5fe94> │ │ │ │ - ldr r7, [pc, #100] @ 6c690 <__cxa_atexit@plt+0x5fee0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6ad94 <__cxa_atexit@plt+0x5e5e4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6ad9c <__cxa_atexit@plt+0x5e5ec> │ │ │ │ + ldr lr, [pc, #88] @ 6adb0 <__cxa_atexit@plt+0x5e600> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ 6adb4 <__cxa_atexit@plt+0x5e604> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + add sl, r7, #20 │ │ │ │ + ldm sl, {r2, r8, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r3, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + b 6ada4 <__cxa_atexit@plt+0x5e5f4> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 6c678 <__cxa_atexit@plt+0x5fec8> │ │ │ │ - ldr r7, [pc, #56] @ 6c694 <__cxa_atexit@plt+0x5fee4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - adcseq sl, sl, #96, 18 @ 0x180000 │ │ │ │ - adcseq sl, sl, #196, 16 @ 0xc40000 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + adcseq ip, sl, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6c6c0 <__cxa_atexit@plt+0x5ff10> │ │ │ │ - ldr r7, [pc, #76] @ 6c700 <__cxa_atexit@plt+0x5ff50> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6adf0 <__cxa_atexit@plt+0x5e640> │ │ │ │ + ldr r2, [pc, #36] @ 6adf8 <__cxa_atexit@plt+0x5e648> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 6adfc <__cxa_atexit@plt+0x5e64c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + addseq fp, r9, #44, 30 @ 0xb0 │ │ │ │ + adcseq ip, sl, #116, 2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6ae60 <__cxa_atexit@plt+0x5e6b0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 6c6f0 <__cxa_atexit@plt+0x5ff40> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ 6c704 <__cxa_atexit@plt+0x5ff54> │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6ae6c <__cxa_atexit@plt+0x5e6bc> │ │ │ │ + ldr r1, [pc, #76] @ 6ae7c <__cxa_atexit@plt+0x5e6cc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #72] @ 6ae80 <__cxa_atexit@plt+0x5e6d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq sl, sl, #216, 16 @ 0xd80000 │ │ │ │ - adcseq sl, sl, #64, 16 @ 0x400000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6c764 <__cxa_atexit@plt+0x5ffb4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 6c770 <__cxa_atexit@plt+0x5ffc0> │ │ │ │ - ldr r0, [pc, #68] @ 6c780 <__cxa_atexit@plt+0x5ffd0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #64] @ 6c784 <__cxa_atexit@plt+0x5ffd4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - adcseq sl, sl, #244, 14 @ 0x3d00000 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq ip, sl, #24, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 6c808 <__cxa_atexit@plt+0x60058> │ │ │ │ - ldr r2, [pc, #140] @ 6c834 <__cxa_atexit@plt+0x60084> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6aebc <__cxa_atexit@plt+0x5e70c> │ │ │ │ + ldr r8, [pc, #36] @ 6aec4 <__cxa_atexit@plt+0x5e714> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 6aec8 <__cxa_atexit@plt+0x5e718> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 6c814 <__cxa_atexit@plt+0x60064> │ │ │ │ - ldr r7, [pc, #116] @ 6c83c <__cxa_atexit@plt+0x6008c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #112] @ 6c840 <__cxa_atexit@plt+0x60090> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #108] @ 6c844 <__cxa_atexit@plt+0x60094> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - sub r7, r3, #19 │ │ │ │ - mov r0, #1 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r0, r1, r6, r8} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb844 <__cxa_atexit@plt+0x3df094> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq fp, r9, #92, 28 @ 0x5c0 │ │ │ │ + adcseq ip, sl, #164 @ 0xa4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6af2c <__cxa_atexit@plt+0x5e77c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6af38 <__cxa_atexit@plt+0x5e788> │ │ │ │ + ldr r1, [pc, #76] @ 6af48 <__cxa_atexit@plt+0x5e798> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #72] @ 6af4c <__cxa_atexit@plt+0x5e79c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 6c838 <__cxa_atexit@plt+0x60088> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r9, #1 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq sl, sl, #168, 14 @ 0x2a00000 │ │ │ │ - addseq ip, r9, #184, 14 @ 0x2e00000 │ │ │ │ - @ instruction: 0xfffff864 │ │ │ │ - @ instruction: 0xfffffbb0 │ │ │ │ - @ instruction: 0xfffffb20 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq ip, sl, #76 @ 0x4c │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 6c8c8 <__cxa_atexit@plt+0x60118> │ │ │ │ - ldr r2, [pc, #140] @ 6c8f4 <__cxa_atexit@plt+0x60144> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 6c8d4 <__cxa_atexit@plt+0x60124> │ │ │ │ - ldr r7, [pc, #116] @ 6c8fc <__cxa_atexit@plt+0x6014c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #112] @ 6c900 <__cxa_atexit@plt+0x60150> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #108] @ 6c904 <__cxa_atexit@plt+0x60154> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - sub r7, r3, #19 │ │ │ │ - mov r0, #2 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r0, r1, r6, r8} │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb844 <__cxa_atexit@plt+0x3df094> │ │ │ │ + bhi 6afc0 <__cxa_atexit@plt+0x5e810> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6afc8 <__cxa_atexit@plt+0x5e818> │ │ │ │ + ldr lr, [pc, #88] @ 6afdc <__cxa_atexit@plt+0x5e82c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ 6afe0 <__cxa_atexit@plt+0x5e830> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + add sl, r7, #20 │ │ │ │ + ldm sl, {r2, r8, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r3, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + b 6afd0 <__cxa_atexit@plt+0x5e820> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 6c8f8 <__cxa_atexit@plt+0x60148> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r9, #2 │ │ │ │ - bx r0 │ │ │ │ - adcseq sl, sl, #232, 12 @ 0xe800000 │ │ │ │ - addseq ip, r9, #248, 12 @ 0xf800000 │ │ │ │ - @ instruction: 0xfffff7a4 │ │ │ │ - @ instruction: 0xfffffaf0 │ │ │ │ - @ instruction: 0xfffffa60 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + adcseq fp, sl, #196, 30 @ 0x310 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r8, r5, #24 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 6c984 <__cxa_atexit@plt+0x601d4> │ │ │ │ - ldr lr, [pc, #104] @ 6c98c <__cxa_atexit@plt+0x601dc> │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6b05c <__cxa_atexit@plt+0x5e8ac> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6b064 <__cxa_atexit@plt+0x5e8b4> │ │ │ │ + ldr lr, [pc, #96] @ 6b078 <__cxa_atexit@plt+0x5e8c8> │ │ │ │ add lr, pc, lr │ │ │ │ - add r3, r7, #8 │ │ │ │ - ldm r3, {r0, r1, r3} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr r9, [pc, #88] @ 6c990 <__cxa_atexit@plt+0x601e0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ands r7, r2, #3 │ │ │ │ - beq 6c974 <__cxa_atexit@plt+0x601c4> │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldrne r7, [r5, #-16] │ │ │ │ - ldreq r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [pc, #92] @ 6b07c <__cxa_atexit@plt+0x5e8cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + add ip, r7, #20 │ │ │ │ + ldm ip, {r0, r2, ip} │ │ │ │ + ldr sl, [r7, #32] │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r3, [r9, #16] │ │ │ │ + add lr, r9, #20 │ │ │ │ + stm lr, {r0, r2, ip} │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + b 6b06c <__cxa_atexit@plt+0x5e8bc> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + adcseq fp, sl, #48, 30 @ 0xc0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6b0b8 <__cxa_atexit@plt+0x5e908> │ │ │ │ + ldr r8, [pc, #36] @ 6b0c0 <__cxa_atexit@plt+0x5e910> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 6b0c4 <__cxa_atexit@plt+0x5e914> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - adcseq sl, sl, #24, 12 @ 0x1800000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - mov r3, #8 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, #4 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + addseq fp, r9, #92, 24 @ 0x5c00 │ │ │ │ + adcseq fp, sl, #168, 28 @ 0xa80 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6ca9c <__cxa_atexit@plt+0x602ec> │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp sl, r6 │ │ │ │ - bcc 6caa8 <__cxa_atexit@plt+0x602f8> │ │ │ │ - str r2, [sp] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #224] @ 6cad4 <__cxa_atexit@plt+0x60324> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #216] @ 6cad8 <__cxa_atexit@plt+0x60328> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - add lr, r7, #12 │ │ │ │ - ldm lr, {r0, ip, lr} │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - ldr r1, [pc, #188] @ 6cadc <__cxa_atexit@plt+0x6032c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r9, r3 │ │ │ │ - ldr r1, [pc, #176] @ 6cae0 <__cxa_atexit@plt+0x60330> │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6b128 <__cxa_atexit@plt+0x5e978> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6b134 <__cxa_atexit@plt+0x5e984> │ │ │ │ + ldr r1, [pc, #76] @ 6b144 <__cxa_atexit@plt+0x5e994> │ │ │ │ add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #72] @ 6b148 <__cxa_atexit@plt+0x5e998> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ str r1, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - add r1, r9, #12 │ │ │ │ - stm r1, {r0, ip, lr} │ │ │ │ - sub r1, r5, #28 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 6cac0 <__cxa_atexit@plt+0x60310> │ │ │ │ - add r6, r3, #48 @ 0x30 │ │ │ │ - cmp sl, r6 │ │ │ │ - bcc 6cab8 <__cxa_atexit@plt+0x60308> │ │ │ │ - ldr sl, [pc, #136] @ 6cae8 <__cxa_atexit@plt+0x60338> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr lr, [pc, #132] @ 6caec <__cxa_atexit@plt+0x6033c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #128] @ 6caf0 <__cxa_atexit@plt+0x60340> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str sl, [r3, #28]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - mov r5, r1 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r6, r3 │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #28] @ 6cae4 <__cxa_atexit@plt+0x60334> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - ldr r5, [sp] │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq fp, sl, #80, 28 @ 0x500 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6b1bc <__cxa_atexit@plt+0x5ea0c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6b1c4 <__cxa_atexit@plt+0x5ea14> │ │ │ │ + ldr lr, [pc, #88] @ 6b1d8 <__cxa_atexit@plt+0x5ea28> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #84] @ 6b1dc <__cxa_atexit@plt+0x5ea2c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + add sl, r7, #20 │ │ │ │ + ldm sl, {r2, r8, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r3, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + b 6b1cc <__cxa_atexit@plt+0x5ea1c> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq sl, sl, #92, 10 @ 0x17000000 │ │ │ │ - adcseq sl, sl, #0, 12 │ │ │ │ - adcseq sl, sl, #24, 10 @ 0x6000000 │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - addseq ip, r9, #144, 2 @ 0x24 │ │ │ │ - @ instruction: 0xffff2ec0 │ │ │ │ - @ instruction: 0xffff3074 │ │ │ │ - adcseq sl, sl, #40, 10 @ 0xa000000 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + adcseq fp, sl, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r8, r5, #20 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 6cb88 <__cxa_atexit@plt+0x603d8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 6cb94 <__cxa_atexit@plt+0x603e4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #124] @ 6cba4 <__cxa_atexit@plt+0x603f4> │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6b258 <__cxa_atexit@plt+0x5eaa8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6b260 <__cxa_atexit@plt+0x5eab0> │ │ │ │ + ldr lr, [pc, #96] @ 6b274 <__cxa_atexit@plt+0x5eac4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #92] @ 6b278 <__cxa_atexit@plt+0x5eac8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r7, #8] │ │ │ │ - ldr ip, [r7, #12] │ │ │ │ - add sl, r7, #16 │ │ │ │ - ldm sl, {r2, r9, sl} │ │ │ │ - ldr r1, [r7, #28] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r0, [r7, #32] │ │ │ │ - ldr lr, [pc, #84] @ 6cba8 <__cxa_atexit@plt+0x603f8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #76] @ 6cbac <__cxa_atexit@plt+0x603fc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str fp, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r2, r9, sl} │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - mov r5, r8 │ │ │ │ - ldm sp, {r8, fp} │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r6, r3 │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + add ip, r7, #20 │ │ │ │ + ldm ip, {r0, r2, ip} │ │ │ │ + ldr sl, [r7, #32] │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r3, [r9, #16] │ │ │ │ + add lr, r9, #20 │ │ │ │ + stm lr, {r0, r2, ip} │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + b 6b268 <__cxa_atexit@plt+0x5eab8> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + adcseq fp, sl, #52, 26 @ 0xd00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6b2b4 <__cxa_atexit@plt+0x5eb04> │ │ │ │ + ldr r2, [pc, #36] @ 6b2bc <__cxa_atexit@plt+0x5eb0c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 6b2c0 <__cxa_atexit@plt+0x5eb10> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq sl, sl, #40, 8 @ 0x28000000 │ │ │ │ - adcseq sl, sl, #68, 8 @ 0x44000000 │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + addseq fp, r9, #92, 20 @ 0x5c000 │ │ │ │ + adcseq fp, sl, #176, 24 @ 0xb000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6b2fc <__cxa_atexit@plt+0x5eb4c> │ │ │ │ + ldr r2, [pc, #36] @ 6b304 <__cxa_atexit@plt+0x5eb54> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 6b308 <__cxa_atexit@plt+0x5eb58> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq r9, r9, #156, 10 @ 0x27000000 │ │ │ │ + adcseq fp, sl, #104, 24 @ 0x6800 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - sub sl, r5, #12 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 6cc48 <__cxa_atexit@plt+0x60498> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #36 @ 0x24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 6cc54 <__cxa_atexit@plt+0x604a4> │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - str r4, [sp] │ │ │ │ - ldr r4, [r7, #10] │ │ │ │ - ldr r1, [r7, #14] │ │ │ │ - ldr ip, [r7, #18] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r7, #22] │ │ │ │ - mov lr, r8 │ │ │ │ - ldr r8, [pc, #92] @ 6cc64 <__cxa_atexit@plt+0x604b4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - add r8, r3, #12 │ │ │ │ - stm r8, {r0, r2, lr} │ │ │ │ - str r4, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str ip, [r3, #32] │ │ │ │ - ldr r4, [pc, #60] @ 6cc68 <__cxa_atexit@plt+0x604b8> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r4, [r5, #-12] │ │ │ │ - stmdb r5, {r3, fp} │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r5, sl │ │ │ │ - mov r8, r1 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6b394 <__cxa_atexit@plt+0x5ebe4> │ │ │ │ + ldr lr, [pc, #112] @ 6b3a0 <__cxa_atexit@plt+0x5ebf0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r9, [r3, #-4] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr ip, [r7, #9] │ │ │ │ + ldr r1, [r7, #13] │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + ldr r8, [r7, #29] │ │ │ │ + str lr, [r3, #-44] @ 0xffffffd4 │ │ │ │ + ldr r2, [r7, #25] │ │ │ │ + str r0, [r3, #-12] │ │ │ │ + ldr r0, [r7, #17] │ │ │ │ + ldr r7, [r7, #21] │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + sub lr, r3, #28 │ │ │ │ + stm lr, {r0, r7, ip} │ │ │ │ + str r2, [r3, #-32] @ 0xffffffe0 │ │ │ │ + str r8, [r3, #-36] @ 0xffffffdc │ │ │ │ + str r9, [r3, #-40] @ 0xffffffd8 │ │ │ │ + tst sl, #3 │ │ │ │ + beq 6b388 <__cxa_atexit@plt+0x5ebd8> │ │ │ │ + mov r7, sl │ │ │ │ + b 6b3ac <__cxa_atexit@plt+0x5ebfc> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - adcseq sl, sl, #108, 6 @ 0xb0000001 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6ccd8 <__cxa_atexit@plt+0x60528> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, sl │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + ldr r7, [r5, #36] @ 0x24 │ │ │ │ + ldr ip, [r5, #40] @ 0x28 │ │ │ │ + and r6, r3, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + beq 6b45c <__cxa_atexit@plt+0x5ecac> │ │ │ │ + cmp r6, #3 │ │ │ │ + bne 6b480 <__cxa_atexit@plt+0x5ecd0> │ │ │ │ + bic r6, r3, #3 │ │ │ │ + ldr r6, [r6] │ │ │ │ + ldrh r6, [r6, #-2] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #16 │ │ │ │ + sub r6, r6, #3 │ │ │ │ + cmp r6, #9 │ │ │ │ + bhi 6b67c <__cxa_atexit@plt+0x5eecc> │ │ │ │ + ldr lr, [r5, #28] │ │ │ │ + add r0, pc, #4 │ │ │ │ + ldr r6, [r0, r6, lsl #2] │ │ │ │ + add pc, r0, r6 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, ip, asr #3 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0, lsr #4 │ │ │ │ + andeq r0, r0, r8, lsr r2 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + @ instruction: 0x000002b4 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6b6e0 <__cxa_atexit@plt+0x5ef30> │ │ │ │ + ldr r0, [pc, #720] @ 6b710 <__cxa_atexit@plt+0x5ef60> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [r3, #1] │ │ │ │ + ldr sl, [r3, #5] │ │ │ │ + str r0, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + add r0, r9, #12 │ │ │ │ + stm r0, {r1, r7, ip} │ │ │ │ + b 6b5c4 <__cxa_atexit@plt+0x5ee14> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 6cce0 <__cxa_atexit@plt+0x60530> │ │ │ │ - ldr r1, [pc, #92] @ 6ccfc <__cxa_atexit@plt+0x6054c> │ │ │ │ + bcc 6b6e0 <__cxa_atexit@plt+0x5ef30> │ │ │ │ + ldr r1, [pc, #660] @ 6b708 <__cxa_atexit@plt+0x5ef58> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #88] @ 6cd00 <__cxa_atexit@plt+0x60550> │ │ │ │ + ldr r0, [r3, #2] │ │ │ │ + ldr sl, [r3, #6] │ │ │ │ + b 6b698 <__cxa_atexit@plt+0x5eee8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6b6e8 <__cxa_atexit@plt+0x5ef38> │ │ │ │ + ldr r2, [pc, #668] @ 6b734 <__cxa_atexit@plt+0x5ef84> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + ldr r0, [r3, #7] │ │ │ │ + ldr sl, [r3, #11] │ │ │ │ + ldr r3, [r5, #32] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + add lr, r9, #12 │ │ │ │ + stm lr, {r1, r7, ip} │ │ │ │ + str r3, [r9, #24] │ │ │ │ + str r0, [r9, #28] │ │ │ │ + add r5, r5, #44 @ 0x2c │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + add r6, r9, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6b6e8 <__cxa_atexit@plt+0x5ef38> │ │ │ │ + ldr r0, [pc, #576] @ 6b71c <__cxa_atexit@plt+0x5ef6c> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #84] @ 6cd04 <__cxa_atexit@plt+0x60554> │ │ │ │ - add lr, pc, lr │ │ │ │ - stmib r2, {r0, r8} │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - sub r0, r6, #3 │ │ │ │ - sub r1, r6, #11 │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r8} │ │ │ │ - mov r5, r3 │ │ │ │ - b 16c60c4 <__cxa_atexit@plt+0x16b9914> │ │ │ │ - mov r6, r2 │ │ │ │ - b 6cce8 <__cxa_atexit@plt+0x60538> │ │ │ │ - mov r7, #16 │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldm sl, {r1, r2, sl} │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r0, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + add r0, r9, #12 │ │ │ │ + stm r0, {r1, r7, ip} │ │ │ │ + str r3, [r9, #24] │ │ │ │ + str r2, [r9, #28] │ │ │ │ + b 6b5c4 <__cxa_atexit@plt+0x5ee14> │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6b700 <__cxa_atexit@plt+0x5ef50> │ │ │ │ + ldr r2, [pc, #536] @ 6b730 <__cxa_atexit@plt+0x5ef80> │ │ │ │ + add r2, pc, r2 │ │ │ │ + b 6b6cc <__cxa_atexit@plt+0x5ef1c> │ │ │ │ + add r6, r9, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6b6e8 <__cxa_atexit@plt+0x5ef38> │ │ │ │ + ldr r2, [pc, #484] @ 6b714 <__cxa_atexit@plt+0x5ef64> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r3, #1] │ │ │ │ + ldr r0, [r3, #5] │ │ │ │ + ldr sl, [r3, #9] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + str r8, [r9, #8] │ │ │ │ + add lr, r9, #12 │ │ │ │ + stm lr, {r1, r7, ip} │ │ │ │ + str r2, [r9, #24] │ │ │ │ + str r0, [r9, #28] │ │ │ │ + add r5, r5, #44 @ 0x2c │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6b6e0 <__cxa_atexit@plt+0x5ef30> │ │ │ │ + ldr r1, [pc, #412] @ 6b718 <__cxa_atexit@plt+0x5ef68> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 6b690 <__cxa_atexit@plt+0x5eee0> │ │ │ │ + add r6, r9, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6b6f8 <__cxa_atexit@plt+0x5ef48> │ │ │ │ + ldr r1, [r3, #1] │ │ │ │ + ldr r2, [r3, #5] │ │ │ │ + ldr r0, [r3, #9] │ │ │ │ + ldr sl, [r3, #13] │ │ │ │ + ldr r3, [pc, #388] @ 6b728 <__cxa_atexit@plt+0x5ef78> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r8, [r9, #8] │ │ │ │ + add r8, r9, #12 │ │ │ │ + stm r8, {r1, r7, ip} │ │ │ │ + str r3, [r9, #24] │ │ │ │ + str r2, [r9, #28] │ │ │ │ + str r0, [r9, #32] │ │ │ │ + add r5, r5, #44 @ 0x2c │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + add r6, r9, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6b6f8 <__cxa_atexit@plt+0x5ef48> │ │ │ │ + ldr r1, [r3, #1] │ │ │ │ + ldr r0, [r3, #5] │ │ │ │ + ldr sl, [r3, #9] │ │ │ │ + ldr r3, [r3, #13] │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r3, [pc, #320] @ 6b738 <__cxa_atexit@plt+0x5ef88> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + add r3, r9, #12 │ │ │ │ + stm r3, {r1, r7, ip} │ │ │ │ + str r2, [r9, #24] │ │ │ │ + str r0, [r9, #28] │ │ │ │ + str sl, [r9, #32] │ │ │ │ + add r5, r5, #44 @ 0x2c │ │ │ │ + mov r8, lr │ │ │ │ + ldr sl, [sp] │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6b6e0 <__cxa_atexit@plt+0x5ef30> │ │ │ │ + ldr r1, [pc, #232] @ 6b720 <__cxa_atexit@plt+0x5ef70> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 6b690 <__cxa_atexit@plt+0x5eee0> │ │ │ │ + add r6, r9, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6b6f8 <__cxa_atexit@plt+0x5ef48> │ │ │ │ + add lr, r3, #1 │ │ │ │ + ldm lr, {r0, r1, lr} │ │ │ │ + ldr sl, [r3, #13] │ │ │ │ + ldr r3, [pc, #200] @ 6b724 <__cxa_atexit@plt+0x5ef74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + add r3, r9, #12 │ │ │ │ + stm r3, {r0, r7, ip} │ │ │ │ + str r2, [r9, #24] │ │ │ │ + str r1, [r9, #28] │ │ │ │ + str lr, [r9, #32] │ │ │ │ + b 6b6ac <__cxa_atexit@plt+0x5eefc> │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6b6e0 <__cxa_atexit@plt+0x5ef30> │ │ │ │ + ldr r1, [pc, #124] @ 6b70c <__cxa_atexit@plt+0x5ef5c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #1] │ │ │ │ + ldr sl, [r3, #5] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r7, [r9, #16] │ │ │ │ + str ip, [r9, #20] │ │ │ │ + add r5, r5, #44 @ 0x2c │ │ │ │ + mov r8, r2 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6b700 <__cxa_atexit@plt+0x5ef50> │ │ │ │ + ldr r2, [pc, #96] @ 6b72c <__cxa_atexit@plt+0x5ef7c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r3, #1] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str ip, [r9, #8] │ │ │ │ + add r5, r5, #44 @ 0x2c │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r7, #24 │ │ │ │ + b 6b6ec <__cxa_atexit@plt+0x5ef3c> │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + b 6b6ec <__cxa_atexit@plt+0x5ef3c> │ │ │ │ + mov r7, #12 │ │ │ │ + b 6b6ec <__cxa_atexit@plt+0x5ef3c> │ │ │ │ + @ instruction: 0xfffff1a4 │ │ │ │ + @ instruction: 0xfffff054 │ │ │ │ + @ instruction: 0xfffff370 │ │ │ │ + @ instruction: 0xfffff5cc │ │ │ │ + @ instruction: 0xfffff65c │ │ │ │ + @ instruction: 0xfffff84c │ │ │ │ + @ instruction: 0xfffff7cc │ │ │ │ + @ instruction: 0xfffff98c │ │ │ │ + @ instruction: 0xfffffc40 │ │ │ │ + @ instruction: 0xfffffbb4 │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + @ instruction: 0xfffff0a4 │ │ │ │ + @ instruction: 0xfffff39c │ │ │ │ + addseq fp, r9, #60, 14 @ 0xf00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #32 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 6b794 <__cxa_atexit@plt+0x5efe4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6b79c <__cxa_atexit@plt+0x5efec> │ │ │ │ + ldr r2, [pc, #68] @ 6b7b8 <__cxa_atexit@plt+0x5f008> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ 6b7bc <__cxa_atexit@plt+0x5f00c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + mov r6, r3 │ │ │ │ + b 6b7a4 <__cxa_atexit@plt+0x5eff4> │ │ │ │ + mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 6ccf8 <__cxa_atexit@plt+0x60548> │ │ │ │ + ldr r7, [pc, #8] @ 6b7b4 <__cxa_atexit@plt+0x5f004> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq ip, r9, #232, 4 @ 0x8000000e │ │ │ │ - @ instruction: 0xfffffa70 │ │ │ │ - @ instruction: 0xfffff868 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ + addseq fp, r9, #124, 18 @ 0x1f0000 │ │ │ │ + @ instruction: 0xffffebc0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + addseq fp, r9, #188, 12 @ 0xbc00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6b80c <__cxa_atexit@plt+0x5f05c> │ │ │ │ + ldr r2, [pc, #48] @ 6b818 <__cxa_atexit@plt+0x5f068> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ 6b81c <__cxa_atexit@plt+0x5f06c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + b 5bb9c <__cxa_atexit@plt+0x4f3ec> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffeb8c │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + addseq fp, r9, #92, 12 @ 0x5c00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6cd80 <__cxa_atexit@plt+0x605d0> │ │ │ │ - ldr r2, [pc, #96] @ 6cd8c <__cxa_atexit@plt+0x605dc> │ │ │ │ + bcc 6b884 <__cxa_atexit@plt+0x5f0d4> │ │ │ │ + ldr r2, [pc, #72] @ 6b890 <__cxa_atexit@plt+0x5f0e0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #92] @ 6cd90 <__cxa_atexit@plt+0x605e0> │ │ │ │ + ldr r1, [pc, #68] @ 6b894 <__cxa_atexit@plt+0x5f0e4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #64] @ 6b898 <__cxa_atexit@plt+0x5f0e8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #88] @ 6cd94 <__cxa_atexit@plt+0x605e4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r1, r3 │ │ │ │ - str r8, [r1, #12]! │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - add lr, r3, #40 @ 0x28 │ │ │ │ - stm lr, {r0, r2, r9} │ │ │ │ - sub r7, r6, #22 │ │ │ │ - bx ip │ │ │ │ - mov r3, #52 @ 0x34 │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + str r1, [r8, #12]! │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffa60 │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - @ instruction: 0xfffffb10 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6ce6c <__cxa_atexit@plt+0x606bc> │ │ │ │ - ldr r3, [pc, #224] @ 6ce98 <__cxa_atexit@plt+0x606e8> │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffeb6c │ │ │ │ + @ instruction: 0xffffeba4 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + addseq fp, r9, #224, 10 @ 0x38000000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 6b8e4 <__cxa_atexit@plt+0x5f134> │ │ │ │ + ldr r3, [pc, #44] @ 6b8f0 <__cxa_atexit@plt+0x5f140> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 6ce30 <__cxa_atexit@plt+0x60680> │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r9, [r9, #3] │ │ │ │ + ldr r2, [pc, #40] @ 6b8f4 <__cxa_atexit@plt+0x5f144> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffeb70 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6b964 <__cxa_atexit@plt+0x5f1b4> │ │ │ │ + ldr r2, [r5, #32]! │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, lr} │ │ │ │ + ldr ip, [pc, #52] @ 6b970 <__cxa_atexit@plt+0x5f1c0> │ │ │ │ + add ip, pc, ip │ │ │ │ + stmib r3, {ip, lr} │ │ │ │ + str r7, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r2, r8, sl} │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r9, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #29 │ │ │ │ + ldr r0, [sp] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffff9d8 │ │ │ │ + addseq fp, r9, #4, 10 @ 0x1000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov lr, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6b9ec <__cxa_atexit@plt+0x5f23c> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 6b9fc <__cxa_atexit@plt+0x5f24c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 6ba04 <__cxa_atexit@plt+0x5f254> │ │ │ │ + ldr r0, [pc, #104] @ 6ba2c <__cxa_atexit@plt+0x5f27c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #100] @ 6ba30 <__cxa_atexit@plt+0x5f280> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r5, #24 │ │ │ │ + stm r2, {r0, r6, r8, r9, lr} │ │ │ │ + str r9, [r6, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff774 <__cxa_atexit@plt+0x3f2fc4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, lr │ │ │ │ + bx r0 │ │ │ │ + mov r3, r6 │ │ │ │ + b 6ba0c <__cxa_atexit@plt+0x5f25c> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 6ba28 <__cxa_atexit@plt+0x5f278> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov sl, lr │ │ │ │ + bx r0 │ │ │ │ + addseq fp, r9, #100, 14 @ 0x1900000 │ │ │ │ + ldrdeq r3, [r0], -ip │ │ │ │ + andeq r2, r0, r0, lsr #18 │ │ │ │ + addseq fp, r9, #68, 8 @ 0x44000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov lr, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6baac <__cxa_atexit@plt+0x5f2fc> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 6babc <__cxa_atexit@plt+0x5f30c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 6bac4 <__cxa_atexit@plt+0x5f314> │ │ │ │ + ldr r0, [pc, #104] @ 6baec <__cxa_atexit@plt+0x5f33c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #100] @ 6baf0 <__cxa_atexit@plt+0x5f340> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r5, #24 │ │ │ │ + stm r2, {r0, r6, r8, r9, lr} │ │ │ │ + str r9, [r6, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff774 <__cxa_atexit@plt+0x3f2fc4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, lr │ │ │ │ + bx r0 │ │ │ │ + mov r3, r6 │ │ │ │ + b 6bacc <__cxa_atexit@plt+0x5f31c> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 6bae8 <__cxa_atexit@plt+0x5f338> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov sl, lr │ │ │ │ + bx r0 │ │ │ │ + addseq fp, r9, #124, 12 @ 0x7c00000 │ │ │ │ + andeq r1, r0, ip, lsr #31 │ │ │ │ + andeq r1, r0, r4, lsr #13 │ │ │ │ + addseq fp, r9, #132, 6 @ 0x10000002 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6bbac <__cxa_atexit@plt+0x5f3fc> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 6ce7c <__cxa_atexit@plt+0x606cc> │ │ │ │ - add r7, r6, #4 │ │ │ │ - cmp r9, #0 │ │ │ │ - beq 6ce40 <__cxa_atexit@plt+0x60690> │ │ │ │ - ldr sl, [pc, #188] @ 6ceac <__cxa_atexit@plt+0x606fc> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r1, [pc, #184] @ 6ceb0 <__cxa_atexit@plt+0x60700> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #180] @ 6ceb4 <__cxa_atexit@plt+0x60704> │ │ │ │ + bcc 6bbb4 <__cxa_atexit@plt+0x5f404> │ │ │ │ + ldr lr, [pc, #184] @ 6bbf0 <__cxa_atexit@plt+0x5f440> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r2, r3, #19 │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - add r9, r6, #20 │ │ │ │ - stm r9, {r1, r7, r8, sl} │ │ │ │ - str r8, [r6, #36] @ 0x24 │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + ldr ip, [pc, #180] @ 6bbf4 <__cxa_atexit@plt+0x5f444> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [pc, #176] @ 6bbf8 <__cxa_atexit@plt+0x5f448> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub r3, r3, #5 │ │ │ │ + mov r0, r6 │ │ │ │ + str ip, [r0, #4]! │ │ │ │ + str r1, [r2, #-12] │ │ │ │ + str r3, [r2, #-8] │ │ │ │ + str r0, [r2, #-4] │ │ │ │ + str r9, [r0, #8] │ │ │ │ + str lr, [r0, #12] │ │ │ │ + str r9, [r0, #16] │ │ │ │ + str sl, [r0, #20] │ │ │ │ + add r3, r0, #44 @ 0x2c │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 6bbd4 <__cxa_atexit@plt+0x5f424> │ │ │ │ + ldr r7, [pc, #128] @ 6bc04 <__cxa_atexit@plt+0x5f454> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #124] @ 6bc08 <__cxa_atexit@plt+0x5f458> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #28]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff704 <__cxa_atexit@plt+0x3f2f54> │ │ │ │ + mov r3, r6 │ │ │ │ + b 6bbbc <__cxa_atexit@plt+0x5f40c> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #60] @ 6bc00 <__cxa_atexit@plt+0x5f450> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [pc, #32] @ 6bbfc <__cxa_atexit@plt+0x5f44c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #84] @ 6ce9c <__cxa_atexit@plt+0x606ec> │ │ │ │ + andeq r1, r0, r8, asr #8 │ │ │ │ + andeq r1, r0, r4, ror #4 │ │ │ │ + adcseq fp, sl, #228, 8 @ 0xe4000000 │ │ │ │ + addseq fp, r9, #100, 10 @ 0x19000000 │ │ │ │ + addseq fp, r9, #132, 10 @ 0x21000000 │ │ │ │ + andeq r0, r0, ip, lsr #29 │ │ │ │ + andeq r1, r0, ip, lsl #1 │ │ │ │ + addseq fp, r9, #108, 4 @ 0xc0000006 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov lr, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r0, r5 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6bcd4 <__cxa_atexit@plt+0x5f524> │ │ │ │ + str sl, [r0, #-4] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r5, r0, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6bce8 <__cxa_atexit@plt+0x5f538> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #12 │ │ │ │ + cmp r7, r1 │ │ │ │ + bcc 6bcf0 <__cxa_atexit@plt+0x5f540> │ │ │ │ + ldr r2, [pc, #208] @ 6bd30 <__cxa_atexit@plt+0x5f580> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 6cea0 <__cxa_atexit@plt+0x606f0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r6, #20]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r8, [r6, #-8] │ │ │ │ - str r2, [r6, #-4] │ │ │ │ - str r1, [r6, #-16] │ │ │ │ - sub r7, r3, #23 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 6cea8 <__cxa_atexit@plt+0x606f8> │ │ │ │ + ldr r3, [pc, #204] @ 6bd34 <__cxa_atexit@plt+0x5f584> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr ip, [pc, #200] @ 6bd38 <__cxa_atexit@plt+0x5f588> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + str r9, [r6, #12] │ │ │ │ + sub r1, r1, #5 │ │ │ │ + add r2, r3, #1 │ │ │ │ + str ip, [r0, #-20] @ 0xffffffec │ │ │ │ + sub lr, r0, #16 │ │ │ │ + stm lr, {r1, r2, sl} │ │ │ │ + ldr r3, [pc, #168] @ 6bd3c <__cxa_atexit@plt+0x5f58c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r0, #-4] │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 6bd14 <__cxa_atexit@plt+0x5f564> │ │ │ │ + ldr r7, [pc, #156] @ 6bd48 <__cxa_atexit@plt+0x5f598> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #152] @ 6bd4c <__cxa_atexit@plt+0x5f59c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #16]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff6dc <__cxa_atexit@plt+0x3f2f2c> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, lr │ │ │ │ + bx r1 │ │ │ │ + mov r1, r6 │ │ │ │ + b 6bcf8 <__cxa_atexit@plt+0x5f548> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #68] @ 6bd44 <__cxa_atexit@plt+0x5f594> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + mov sl, lr │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 6cea4 <__cxa_atexit@plt+0x606f4> │ │ │ │ + ldr r7, [pc, #36] @ 6bd40 <__cxa_atexit@plt+0x5f590> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ + mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - @ instruction: 0xfffff5e4 │ │ │ │ - @ instruction: 0xfffff578 │ │ │ │ - addseq ip, r9, #80, 2 │ │ │ │ - addseq ip, r9, #104, 2 │ │ │ │ - @ instruction: 0xfffff590 │ │ │ │ - @ instruction: 0xfffff500 │ │ │ │ - @ instruction: 0xfffff22c │ │ │ │ + andeq r3, r0, r4, ror #7 │ │ │ │ + addseq r9, r9, #36, 30 @ 0x90 │ │ │ │ + adcseq fp, sl, #224, 6 @ 0x80000003 │ │ │ │ + andeq r3, r0, r0, ror #12 │ │ │ │ + addseq fp, r9, #36, 8 @ 0x24000000 │ │ │ │ + addseq fp, r9, #128, 8 @ 0x80000000 │ │ │ │ + andeq r0, r0, r4, lsl #27 │ │ │ │ + andeq r0, r0, r4, ror #30 │ │ │ │ + addseq fp, r9, #40, 2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r8, [r6, #4] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6be10 <__cxa_atexit@plt+0x5f660> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 6cf64 <__cxa_atexit@plt+0x607b4> │ │ │ │ - add r7, r3, #4 │ │ │ │ - cmp r9, #0 │ │ │ │ - beq 6cf34 <__cxa_atexit@plt+0x60784> │ │ │ │ - ldr sl, [pc, #144] @ 6cf88 <__cxa_atexit@plt+0x607d8> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r1, [pc, #140] @ 6cf8c <__cxa_atexit@plt+0x607dc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #136] @ 6cf90 <__cxa_atexit@plt+0x607e0> │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 6be18 <__cxa_atexit@plt+0x5f668> │ │ │ │ + ldr lr, [pc, #192] @ 6be54 <__cxa_atexit@plt+0x5f6a4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r2, r6, #19 │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - add r9, r3, #20 │ │ │ │ - stm r9, {r1, r7, r8, sl} │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + ldr r1, [pc, #188] @ 6be58 <__cxa_atexit@plt+0x5f6a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #184] @ 6be5c <__cxa_atexit@plt+0x5f6ac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr ip, [pc, #176] @ 6be60 <__cxa_atexit@plt+0x5f6b0> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + add r1, r1, #2 │ │ │ │ + mov r3, r6 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str ip, [r2, #-20] @ 0xffffffec │ │ │ │ + str r3, [r2, #-16] │ │ │ │ + str r1, [r2, #-12] │ │ │ │ + str sl, [r2, #-8] │ │ │ │ + str r0, [r2, #-4] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r3, r3, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 6be38 <__cxa_atexit@plt+0x5f688> │ │ │ │ + ldr r7, [pc, #132] @ 6be6c <__cxa_atexit@plt+0x5f6bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #128] @ 6be70 <__cxa_atexit@plt+0x5f6c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #12]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff784 <__cxa_atexit@plt+0x3f2fd4> │ │ │ │ + mov r3, r6 │ │ │ │ + b 6be20 <__cxa_atexit@plt+0x5f670> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 6be68 <__cxa_atexit@plt+0x5f6b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 6be64 <__cxa_atexit@plt+0x5f6b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #64] @ 6cf7c <__cxa_atexit@plt+0x607cc> │ │ │ │ + andeq r1, r0, r4, ror sp │ │ │ │ + addseq r9, r9, #40, 28 @ 0x280 │ │ │ │ + adcseq fp, sl, #92, 2 │ │ │ │ + adcseq fp, sl, #220, 4 @ 0xc000000d │ │ │ │ + addseq fp, r9, #0, 6 │ │ │ │ + addseq fp, r9, #48, 6 @ 0xc0000000 │ │ │ │ + andeq r0, r0, r8, asr #24 │ │ │ │ + andeq r0, r0, r8, lsr #28 │ │ │ │ + addseq fp, r9, #4 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov lr, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r0, r5 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6bf40 <__cxa_atexit@plt+0x5f790> │ │ │ │ + str sl, [r0, #-4] │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + sub r5, r0, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6bf54 <__cxa_atexit@plt+0x5f7a4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #12 │ │ │ │ + cmp r7, r1 │ │ │ │ + bcc 6bf5c <__cxa_atexit@plt+0x5f7ac> │ │ │ │ + ldr r2, [pc, #212] @ 6bf9c <__cxa_atexit@plt+0x5f7ec> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ 6cf80 <__cxa_atexit@plt+0x607d0> │ │ │ │ + ldr r1, [pc, #208] @ 6bfa0 <__cxa_atexit@plt+0x5f7f0> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r7, [r3, #20]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r8, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - sub r7, r6, #23 │ │ │ │ + ldr r3, [pc, #204] @ 6bfa4 <__cxa_atexit@plt+0x5f7f4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r0, #-16] │ │ │ │ + ldr r3, [r0] │ │ │ │ + str lr, [r0] │ │ │ │ + add r1, r1, #2 │ │ │ │ + str r1, [r0, #-8] │ │ │ │ + mov r1, r6 │ │ │ │ + str r2, [r1, #4]! │ │ │ │ + str r1, [r0, #-12] │ │ │ │ + str sl, [r1, #4] │ │ │ │ + str r9, [r1, #8] │ │ │ │ + str r3, [r0, #-4] │ │ │ │ + add r3, r1, #32 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 6bf80 <__cxa_atexit@plt+0x5f7d0> │ │ │ │ + ldr r7, [pc, #152] @ 6bfb0 <__cxa_atexit@plt+0x5f800> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #148] @ 6bfb4 <__cxa_atexit@plt+0x5f804> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #16]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ + b 3ff784 <__cxa_atexit@plt+0x3f2fd4> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, lr │ │ │ │ + bx r1 │ │ │ │ + mov r1, r6 │ │ │ │ + b 6bf64 <__cxa_atexit@plt+0x5f7b4> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 6bfac <__cxa_atexit@plt+0x5f7fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + mov sl, lr │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 6cf84 <__cxa_atexit@plt+0x607d4> │ │ │ │ + ldr r7, [pc, #32] @ 6bfa8 <__cxa_atexit@plt+0x5f7f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff4f0 │ │ │ │ - @ instruction: 0xfffff484 │ │ │ │ - addseq ip, r9, #104 @ 0x68 │ │ │ │ - @ instruction: 0xfffff488 │ │ │ │ - @ instruction: 0xfffff3f8 │ │ │ │ - @ instruction: 0xfffff124 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ + andeq r1, r0, r0, lsr #29 │ │ │ │ + addseq r9, r9, #232, 24 @ 0xe800 │ │ │ │ + adcseq fp, sl, #180, 2 @ 0x2d │ │ │ │ + addseq fp, r9, #184, 2 @ 0x2e │ │ │ │ + addseq fp, r9, #244, 2 @ 0x3d │ │ │ │ + andeq r0, r0, r8, lsl fp │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + addseq sl, r9, #192, 28 @ 0xc00 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 6cff8 <__cxa_atexit@plt+0x60848> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 6d000 <__cxa_atexit@plt+0x60850> │ │ │ │ - ldr sl, [pc, #84] @ 6d01c <__cxa_atexit@plt+0x6086c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr lr, [pc, #80] @ 6d020 <__cxa_atexit@plt+0x60870> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #76] @ 6d024 <__cxa_atexit@plt+0x60874> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - add r0, sl, #1 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ + bhi 6c030 <__cxa_atexit@plt+0x5f880> │ │ │ │ + str sl, [r2] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #32 │ │ │ │ + cmp r7, r1 │ │ │ │ + bcc 6c040 <__cxa_atexit@plt+0x5f890> │ │ │ │ + ldr r7, [pc, #108] @ 6c068 <__cxa_atexit@plt+0x5f8b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #104] @ 6c06c <__cxa_atexit@plt+0x5f8bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r1, #3 │ │ │ │ + mov r6, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 6c064 <__cxa_atexit@plt+0x5f8b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ + mov r6, r1 │ │ │ │ + mov sl, r3 │ │ │ │ + bx r0 │ │ │ │ + addseq fp, r9, #32, 2 │ │ │ │ + muleq r0, r8, pc @ │ │ │ │ + strheq r2, [r0], -r0 │ │ │ │ + addseq sl, r9, #8, 28 @ 0x80 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6c118 <__cxa_atexit@plt+0x5f968> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 6c120 <__cxa_atexit@plt+0x5f970> │ │ │ │ + ldr r1, [pc, #168] @ 6c15c <__cxa_atexit@plt+0x5f9ac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #164] @ 6c160 <__cxa_atexit@plt+0x5f9b0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #160] @ 6c164 <__cxa_atexit@plt+0x5f9b4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + stmib r6, {r1, r9} │ │ │ │ + sub r1, r3, #1 │ │ │ │ + add r0, r0, #1 │ │ │ │ + str lr, [r2, #-16] │ │ │ │ + str r1, [r2, #-12] │ │ │ │ + stmdb r2, {r0, sl} │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 6c140 <__cxa_atexit@plt+0x5f990> │ │ │ │ + ldr r7, [pc, #128] @ 6c170 <__cxa_atexit@plt+0x5f9c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #124] @ 6c174 <__cxa_atexit@plt+0x5f9c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #12]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ - b 6d008 <__cxa_atexit@plt+0x60858> │ │ │ │ - mov r7, #12 │ │ │ │ + b 3ff6dc <__cxa_atexit@plt+0x3f2f2c> │ │ │ │ + mov r3, r6 │ │ │ │ + b 6c128 <__cxa_atexit@plt+0x5f978> │ │ │ │ + mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 6d018 <__cxa_atexit@plt+0x60868> │ │ │ │ + ldr r7, [pc, #60] @ 6c16c <__cxa_atexit@plt+0x5f9bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 6c168 <__cxa_atexit@plt+0x5f9b8> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - addseq fp, r9, #208, 30 @ 0x340 │ │ │ │ - addseq fp, r9, #160, 30 @ 0x280 │ │ │ │ - adcseq r9, sl, #64, 30 @ 0x100 │ │ │ │ - adcseq r9, sl, #96, 30 @ 0x180 │ │ │ │ + andeq r2, r0, r4, ror #1 │ │ │ │ + addseq r9, r9, #28, 22 @ 0x7000 │ │ │ │ + adcseq sl, sl, #140, 30 @ 0x230 │ │ │ │ + addseq sl, r9, #248, 30 @ 0x3e0 │ │ │ │ + addseq fp, r9, #64 @ 0x40 │ │ │ │ + andeq r0, r0, r0, asr #18 │ │ │ │ + andeq r0, r0, r0, lsr #22 │ │ │ │ + addseq sl, r9, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 6d06c <__cxa_atexit@plt+0x608bc> │ │ │ │ - ldr r7, [pc, #44] @ 6d084 <__cxa_atexit@plt+0x608d4> │ │ │ │ + bcc 6c1d4 <__cxa_atexit@plt+0x5fa24> │ │ │ │ + ldr r7, [pc, #64] @ 6c1ec <__cxa_atexit@plt+0x5fa3c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #60] @ 6c1f0 <__cxa_atexit@plt+0x5fa40> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ str r7, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r7, [pc, #20] @ 6d088 <__cxa_atexit@plt+0x608d8> │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 6c1f4 <__cxa_atexit@plt+0x5fa44> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffa4d0 │ │ │ │ - addseq fp, r9, #252, 28 @ 0xfc0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xffff13e0 │ │ │ │ + @ instruction: 0xffff1464 │ │ │ │ + addseq sl, r9, #16, 22 @ 0x4000 │ │ │ │ + addseq sl, r9, #132, 24 @ 0x8400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6c264 <__cxa_atexit@plt+0x5fab4> │ │ │ │ + ldr r2, [pc, #112] @ 6c28c <__cxa_atexit@plt+0x5fadc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 6d0d0 <__cxa_atexit@plt+0x60920> │ │ │ │ - ldr r7, [pc, #44] @ 6d0e8 <__cxa_atexit@plt+0x60938> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 6c270 <__cxa_atexit@plt+0x5fac0> │ │ │ │ + ldr r7, [pc, #88] @ 6c294 <__cxa_atexit@plt+0x5fae4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r7, [pc, #20] @ 6d0ec <__cxa_atexit@plt+0x6093c> │ │ │ │ + ldr r2, [pc, #84] @ 6c298 <__cxa_atexit@plt+0x5fae8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff6e4 <__cxa_atexit@plt+0x3f2f34> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 6c290 <__cxa_atexit@plt+0x5fae0> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffac7c │ │ │ │ - addseq fp, r9, #156, 28 @ 0x9c0 │ │ │ │ + adcseq sl, sl, #52, 26 @ 0xd00 │ │ │ │ + addseq sl, r9, #192, 28 @ 0xc00 │ │ │ │ + andeq r0, r0, r4, ror #6 │ │ │ │ + andeq r0, r0, r8, lsr r5 │ │ │ │ + addseq sl, r9, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6c308 <__cxa_atexit@plt+0x5fb58> │ │ │ │ + ldr r2, [pc, #112] @ 6c330 <__cxa_atexit@plt+0x5fb80> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 6c314 <__cxa_atexit@plt+0x5fb64> │ │ │ │ + ldr r7, [pc, #88] @ 6c338 <__cxa_atexit@plt+0x5fb88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #84] @ 6c33c <__cxa_atexit@plt+0x5fb8c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff6e4 <__cxa_atexit@plt+0x3f2f34> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 6c334 <__cxa_atexit@plt+0x5fb84> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + adcseq sl, sl, #144, 24 @ 0x9000 │ │ │ │ + addseq sl, r9, #36, 28 @ 0x240 │ │ │ │ + andeq r0, r0, r0, asr r7 │ │ │ │ + andeq r0, r0, r0, lsr r9 │ │ │ │ + addseq sl, r9, #140, 18 @ 0x230000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 6d138 <__cxa_atexit@plt+0x60988> │ │ │ │ - ldr r2, [pc, #68] @ 6d154 <__cxa_atexit@plt+0x609a4> │ │ │ │ + bhi 6c38c <__cxa_atexit@plt+0x5fbdc> │ │ │ │ + ldr r2, [pc, #68] @ 6c3a8 <__cxa_atexit@plt+0x5fbf8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6d144 <__cxa_atexit@plt+0x60994> │ │ │ │ - ldr r5, [pc, #48] @ 6d15c <__cxa_atexit@plt+0x609ac> │ │ │ │ + bhi 6c398 <__cxa_atexit@plt+0x5fbe8> │ │ │ │ + ldr r5, [pc, #48] @ 6c3b0 <__cxa_atexit@plt+0x5fc00> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 16c60c4 <__cxa_atexit@plt+0x16b9914> │ │ │ │ + b 2017450 <__cxa_atexit@plt+0x200aca0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 6d158 <__cxa_atexit@plt+0x609a8> │ │ │ │ + ldr r7, [pc, #12] @ 6c3ac <__cxa_atexit@plt+0x5fbfc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - adcseq r9, sl, #64, 28 @ 0x400 │ │ │ │ - addseq fp, r9, #152, 22 @ 0x26000 │ │ │ │ - @ instruction: 0xffff41c0 │ │ │ │ + adcseq sl, sl, #236, 22 @ 0x3b000 │ │ │ │ + addseq sl, r9, #52, 18 @ 0xd0000 │ │ │ │ + @ instruction: 0xffff11e8 │ │ │ │ + addseq sl, r9, #196, 20 @ 0xc4000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6d1cc <__cxa_atexit@plt+0x60a1c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 6d1d4 <__cxa_atexit@plt+0x60a24> │ │ │ │ - ldr sl, [pc, #84] @ 6d1f0 <__cxa_atexit@plt+0x60a40> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr lr, [pc, #80] @ 6d1f4 <__cxa_atexit@plt+0x60a44> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #76] @ 6d1f8 <__cxa_atexit@plt+0x60a48> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #172 @ 0xac │ │ │ │ + cmp r3, sl │ │ │ │ + bcc 6c538 <__cxa_atexit@plt+0x5fd88> │ │ │ │ + ldr r1, [pc, #376] @ 6c554 <__cxa_atexit@plt+0x5fda4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #372] @ 6c558 <__cxa_atexit@plt+0x5fda8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [pc, #368] @ 6c55c <__cxa_atexit@plt+0x5fdac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #364] @ 6c560 <__cxa_atexit@plt+0x5fdb0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #360] @ 6c564 <__cxa_atexit@plt+0x5fdb4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r1, [r6, #44]! @ 0x2c │ │ │ │ + sub r1, sl, #165 @ 0xa5 │ │ │ │ + str r1, [r6, #128] @ 0x80 │ │ │ │ + sub r1, sl, #157 @ 0x9d │ │ │ │ + str r1, [r6, #124] @ 0x7c │ │ │ │ + sub r1, sl, #150 @ 0x96 │ │ │ │ + str r1, [r6, #120] @ 0x78 │ │ │ │ + sub r1, sl, #141 @ 0x8d │ │ │ │ + str r1, [r6, #116] @ 0x74 │ │ │ │ + sub r1, sl, #134 @ 0x86 │ │ │ │ + str r1, [r6, #112] @ 0x70 │ │ │ │ + sub r1, sl, #117 @ 0x75 │ │ │ │ + str r1, [r6, #104] @ 0x68 │ │ │ │ + sub r1, sl, #110 @ 0x6e │ │ │ │ + str r1, [r6, #100] @ 0x64 │ │ │ │ + add r0, r0, #2 │ │ │ │ + ldr ip, [pc, #292] @ 6c568 <__cxa_atexit@plt+0x5fdb8> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r0, [r6, #96] @ 0x60 │ │ │ │ + sub r0, sl, #103 @ 0x67 │ │ │ │ + str r0, [r6, #92] @ 0x5c │ │ │ │ + add r0, r3, #1 │ │ │ │ + ldr r3, [pc, #272] @ 6c56c <__cxa_atexit@plt+0x5fdbc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r0, [r6, #88] @ 0x58 │ │ │ │ + add r0, r2, #1 │ │ │ │ + str r0, [r6, #84] @ 0x54 │ │ │ │ + ldr r0, [pc, #256] @ 6c570 <__cxa_atexit@plt+0x5fdc0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - add r0, sl, #1 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r3 │ │ │ │ - b 6d1dc <__cxa_atexit@plt+0x60a2c> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 6d1ec <__cxa_atexit@plt+0x60a3c> │ │ │ │ + str r0, [r6, #68] @ 0x44 │ │ │ │ + ldr r0, [pc, #248] @ 6c574 <__cxa_atexit@plt+0x5fdc4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #244] @ 6c578 <__cxa_atexit@plt+0x5fdc8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #240] @ 6c57c <__cxa_atexit@plt+0x5fdcc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #236] @ 6c580 <__cxa_atexit@plt+0x5fdd0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + ldr r3, [pc, #228] @ 6c584 <__cxa_atexit@plt+0x5fdd4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #224] @ 6c588 <__cxa_atexit@plt+0x5fdd8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r8, [r6, #64] @ 0x40 │ │ │ │ + str r8, [r6, #52] @ 0x34 │ │ │ │ + str r8, [r6, #40] @ 0x28 │ │ │ │ + stmib r6, {r8, ip} │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + ldr r7, [pc, #192] @ 6c58c <__cxa_atexit@plt+0x5fddc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r8, [r6, #-4] │ │ │ │ + str r1, [r6, #-40] @ 0xffffffd8 │ │ │ │ + str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ + str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ + str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r6, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [pc, #152] @ 6c590 <__cxa_atexit@plt+0x5fde0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #-16] │ │ │ │ + str r8, [r6, #-12] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #32]! │ │ │ │ + str r0, [r6, #80] @ 0x50 │ │ │ │ + mov r7, r6 │ │ │ │ + str r3, [r7, #44]! @ 0x2c │ │ │ │ + str r7, [r6, #76] @ 0x4c │ │ │ │ + mov r7, r6 │ │ │ │ + str r9, [r7, #56]! @ 0x38 │ │ │ │ + str r7, [r6, #72] @ 0x48 │ │ │ │ + str r6, [r6, #108] @ 0x6c │ │ │ │ + sub r7, sl, #59 @ 0x3b │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #84] @ 6c594 <__cxa_atexit@plt+0x5fde4> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #172 @ 0xac │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - addseq fp, r9, #252, 26 @ 0x3f00 │ │ │ │ - addseq fp, r9, #204, 26 @ 0x3300 │ │ │ │ - adcseq r9, sl, #108, 26 @ 0x1b00 │ │ │ │ - adcseq r9, sl, #140, 26 @ 0x2300 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + @ instruction: 0xfffffaa4 │ │ │ │ + addseq sl, r9, #160, 18 @ 0x280000 │ │ │ │ + addseq sl, r9, #156, 18 @ 0x270000 │ │ │ │ + addseq sl, r9, #172, 18 @ 0x2b0000 │ │ │ │ + @ instruction: 0xfffffc80 │ │ │ │ + @ instruction: 0xfffffb80 │ │ │ │ + @ instruction: 0xfffff900 │ │ │ │ + adcseq sl, sl, #32, 24 @ 0x2000 │ │ │ │ + @ instruction: 0xfffff684 │ │ │ │ + @ instruction: 0xfffff5bc │ │ │ │ + @ instruction: 0xfffff4f4 │ │ │ │ + @ instruction: 0xfffffd6c │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + @ instruction: 0xfffffcb8 │ │ │ │ + @ instruction: 0xfffff720 │ │ │ │ + addseq sl, r9, #240, 22 @ 0x3c000 │ │ │ │ + addseq sl, r9, #228, 16 @ 0xe40000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6c5cc <__cxa_atexit@plt+0x5fe1c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 6c5d4 <__cxa_atexit@plt+0x5fe24> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 697bc <__cxa_atexit@plt+0x5d00c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq sl, sl, #148, 18 @ 0x250000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6c610 <__cxa_atexit@plt+0x5fe60> │ │ │ │ + ldr r2, [pc, #36] @ 6c618 <__cxa_atexit@plt+0x5fe68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 6c61c <__cxa_atexit@plt+0x5fe6c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq r8, r9, #160, 4 │ │ │ │ + adcseq sl, sl, #84, 18 @ 0x150000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6c658 <__cxa_atexit@plt+0x5fea8> │ │ │ │ + ldr r2, [pc, #36] @ 6c660 <__cxa_atexit@plt+0x5feb0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 6c664 <__cxa_atexit@plt+0x5feb4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq sl, r9, #108, 14 @ 0x1b00000 │ │ │ │ + adcseq sl, sl, #12, 18 @ 0x30000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6d294 <__cxa_atexit@plt+0x60ae4> │ │ │ │ + bhi 6c6c4 <__cxa_atexit@plt+0x5ff14> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #36 @ 0x24 │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6d29c <__cxa_atexit@plt+0x60aec> │ │ │ │ - ldr ip, [pc, #136] @ 6d2b8 <__cxa_atexit@plt+0x60b08> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r1, [pc, #132] @ 6d2bc <__cxa_atexit@plt+0x60b0c> │ │ │ │ + bcc 6c6d0 <__cxa_atexit@plt+0x5ff20> │ │ │ │ + ldr r1, [pc, #72] @ 6c6e0 <__cxa_atexit@plt+0x5ff30> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr sl, [pc, #128] @ 6d2c0 <__cxa_atexit@plt+0x60b10> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r9, [pc, #124] @ 6d2c4 <__cxa_atexit@plt+0x60b14> │ │ │ │ - add r9, pc, r9 │ │ │ │ - sub r0, r6, #3 │ │ │ │ - sub r2, r6, #23 │ │ │ │ - sub lr, r6, #31 │ │ │ │ - str r1, [r7, #20]! │ │ │ │ - str ip, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str sl, [r7, #12] │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str r9, [r7, #-16] │ │ │ │ - str r8, [r7, #-12] │ │ │ │ - ldr r5, [pc, #64] @ 6d2c8 <__cxa_atexit@plt+0x60b18> │ │ │ │ - add r5, pc, r5 │ │ │ │ - stmdb r7, {r5, r8} │ │ │ │ + ldr r2, [pc, #68] @ 6c6e4 <__cxa_atexit@plt+0x5ff34> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 6bb44 <__cxa_atexit@plt+0x5f394> │ │ │ │ - mov r6, r7 │ │ │ │ - b 6d2a4 <__cxa_atexit@plt+0x60af4> │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 6d2b4 <__cxa_atexit@plt+0x60b04> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq sl, sl, #176, 16 @ 0xb00000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6c74c <__cxa_atexit@plt+0x5ff9c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6c758 <__cxa_atexit@plt+0x5ffa8> │ │ │ │ + ldr r1, [pc, #80] @ 6c768 <__cxa_atexit@plt+0x5ffb8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #76] @ 6c76c <__cxa_atexit@plt+0x5ffbc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r7, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq sl, sl, #48, 16 @ 0x300000 │ │ │ │ + addseq r8, r9, #52, 2 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6c7f0 <__cxa_atexit@plt+0x60040> │ │ │ │ + ldr r3, [pc, #100] @ 6c7f8 <__cxa_atexit@plt+0x60048> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ + str r2, [r7, #4] │ │ │ │ + add lr, r7, #8 │ │ │ │ + stm lr, {r1, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 6c7d8 <__cxa_atexit@plt+0x60028> │ │ │ │ + ldr r3, [pc, #60] @ 6c7fc <__cxa_atexit@plt+0x6004c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [sl, #3] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str sl, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6c7e8 <__cxa_atexit@plt+0x60038> │ │ │ │ + b 6c844 <__cxa_atexit@plt+0x60094> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq fp, r9, #56, 26 @ 0xe00 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0xfffffebc │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - @ instruction: 0xfffffde8 │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + addseq r8, r9, #168 @ 0xa8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 6c834 <__cxa_atexit@plt+0x60084> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6c82c <__cxa_atexit@plt+0x6007c> │ │ │ │ + b 6c844 <__cxa_atexit@plt+0x60094> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + addseq r8, r9, #112 @ 0x70 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 6c8c0 <__cxa_atexit@plt+0x60110> │ │ │ │ + add r1, r5, #4 │ │ │ │ + ldr r3, [pc, #180] @ 6c910 <__cxa_atexit@plt+0x60160> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r3, [r1] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 6c8cc <__cxa_atexit@plt+0x6011c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 6c8f8 <__cxa_atexit@plt+0x60148> │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + add r9, r6, #4 │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 6c8dc <__cxa_atexit@plt+0x6012c> │ │ │ │ + ldr r2, [pc, #116] @ 6c914 <__cxa_atexit@plt+0x60164> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + add r5, r5, #24 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #24 │ │ │ │ + b 202b29c <__cxa_atexit@plt+0x201eaec> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + add r6, r6, #12 │ │ │ │ + ldr r3, [pc, #48] @ 6c918 <__cxa_atexit@plt+0x60168> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r1, [r6] │ │ │ │ + str r3, [r9] │ │ │ │ + add r5, r5, #24 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + @ instruction: 0xfffffcf4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 6c998 <__cxa_atexit@plt+0x601e8> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + add r9, r3, #4 │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 6c97c <__cxa_atexit@plt+0x601cc> │ │ │ │ + ldr r2, [pc, #72] @ 6c9a8 <__cxa_atexit@plt+0x601f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + add r6, r3, #12 │ │ │ │ + ldr r3, [pc, #36] @ 6c9ac <__cxa_atexit@plt+0x601fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r1, [r6] │ │ │ │ + str r3, [r9] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + @ instruction: 0xfffffc54 │ │ │ │ + addseq sl, r9, #200, 8 @ 0xc8000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6d318 <__cxa_atexit@plt+0x60b68> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r2} │ │ │ │ - ldr r1, [pc, #36] @ 6d324 <__cxa_atexit@plt+0x60b74> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add r1, r3, #16 │ │ │ │ - stm r1, {r0, r8, lr} │ │ │ │ - sub r7, r6, #19 │ │ │ │ - bx ip │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 6ca04 <__cxa_atexit@plt+0x60254> │ │ │ │ + ldr r3, [pc, #64] @ 6ca1c <__cxa_atexit@plt+0x6026c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #60] @ 6ca20 <__cxa_atexit@plt+0x60270> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 6ca24 <__cxa_atexit@plt+0x60274> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r9, sl, #232, 28 @ 0xe80 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffbc4 │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + addseq sl, r9, #44, 14 @ 0xb00000 │ │ │ │ + addseq sl, r9, #84, 8 @ 0x54000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6ca5c <__cxa_atexit@plt+0x602ac> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 6ca64 <__cxa_atexit@plt+0x602b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 697bc <__cxa_atexit@plt+0x5d00c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq sl, sl, #4, 10 @ 0x1000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 6d370 <__cxa_atexit@plt+0x60bc0> │ │ │ │ - ldr r2, [pc, #68] @ 6d38c <__cxa_atexit@plt+0x60bdc> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6caa0 <__cxa_atexit@plt+0x602f0> │ │ │ │ + ldr r2, [pc, #36] @ 6caa8 <__cxa_atexit@plt+0x602f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 6caac <__cxa_atexit@plt+0x602fc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq sl, r9, #36, 6 @ 0x90000000 │ │ │ │ + adcseq sl, sl, #196, 8 @ 0xc4000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6cb10 <__cxa_atexit@plt+0x60360> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6cb1c <__cxa_atexit@plt+0x6036c> │ │ │ │ + ldr r1, [pc, #76] @ 6cb2c <__cxa_atexit@plt+0x6037c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #72] @ 6cb30 <__cxa_atexit@plt+0x60380> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - sub r3, r3, #12 │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq sl, sl, #104, 8 @ 0x68000000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6d37c <__cxa_atexit@plt+0x60bcc> │ │ │ │ - ldr r5, [pc, #48] @ 6d394 <__cxa_atexit@plt+0x60be4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ + bhi 6cba4 <__cxa_atexit@plt+0x603f4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6cbb0 <__cxa_atexit@plt+0x60400> │ │ │ │ + ldr r1, [pc, #92] @ 6cbc0 <__cxa_atexit@plt+0x60410> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #88] @ 6cbc4 <__cxa_atexit@plt+0x60414> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r5, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr sl, [r7, #24] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r5, [r9, #12] │ │ │ │ + str r2, [r9, #16] │ │ │ │ + str r0, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ - b 16c60c4 <__cxa_atexit@plt+0x16b9914> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + adcseq sl, sl, #228, 6 @ 0x90000003 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6cc00 <__cxa_atexit@plt+0x60450> │ │ │ │ + ldr r2, [pc, #36] @ 6cc08 <__cxa_atexit@plt+0x60458> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 6cc0c <__cxa_atexit@plt+0x6045c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq r7, r9, #176, 24 @ 0xb000 │ │ │ │ + adcseq sl, sl, #100, 6 @ 0x90000001 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6cc60 <__cxa_atexit@plt+0x604b0> │ │ │ │ + ldr r2, [pc, #56] @ 6cc6c <__cxa_atexit@plt+0x604bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + stmdb r3, {r1, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 6cc54 <__cxa_atexit@plt+0x604a4> │ │ │ │ + mov r7, sl │ │ │ │ + b 6cc78 <__cxa_atexit@plt+0x604c8> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 6d390 <__cxa_atexit@plt+0x60be0> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq r9, sl, #8, 24 @ 0x800 │ │ │ │ - addseq fp, r9, #96, 18 @ 0x180000 │ │ │ │ - @ instruction: 0xffff3f88 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6d404 <__cxa_atexit@plt+0x60c54> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + and r6, r3, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 6ccc4 <__cxa_atexit@plt+0x60514> │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 6d40c <__cxa_atexit@plt+0x60c5c> │ │ │ │ - ldr sl, [pc, #84] @ 6d428 <__cxa_atexit@plt+0x60c78> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr lr, [pc, #80] @ 6d42c <__cxa_atexit@plt+0x60c7c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #76] @ 6d430 <__cxa_atexit@plt+0x60c80> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - add r0, sl, #1 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r3 │ │ │ │ - b 6d414 <__cxa_atexit@plt+0x60c64> │ │ │ │ + bcc 6cd08 <__cxa_atexit@plt+0x60558> │ │ │ │ + ldr r1, [pc, #116] @ 6cd24 <__cxa_atexit@plt+0x60574> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [r3, #2] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + add r6, r9, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6cd10 <__cxa_atexit@plt+0x60560> │ │ │ │ + ldr lr, [pc, #72] @ 6cd20 <__cxa_atexit@plt+0x60570> │ │ │ │ + add lr, pc, lr │ │ │ │ + add sl, r3, #3 │ │ │ │ + ldm sl, {r0, r1, sl} │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r7, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + str r1, [r9, #24] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ mov r7, #12 │ │ │ │ + b 6cd14 <__cxa_atexit@plt+0x60564> │ │ │ │ + mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 6d424 <__cxa_atexit@plt+0x60c74> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - addseq fp, r9, #196, 22 @ 0x31000 │ │ │ │ - addseq fp, r9, #148, 22 @ 0x25000 │ │ │ │ - adcseq r9, sl, #52, 22 @ 0xd000 │ │ │ │ - adcseq r9, sl, #84, 22 @ 0x15000 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + addseq sl, r9, #80, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r0, r6 │ │ │ │ - sub r9, r5, #16 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 6d50c <__cxa_atexit@plt+0x60d5c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r0, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 6d514 <__cxa_atexit@plt+0x60d64> │ │ │ │ - ldr sl, [pc, #224] @ 6d548 <__cxa_atexit@plt+0x60d98> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [pc, #220] @ 6d54c <__cxa_atexit@plt+0x60d9c> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 6cd7c <__cxa_atexit@plt+0x605cc> │ │ │ │ + ldr r3, [pc, #64] @ 6cd94 <__cxa_atexit@plt+0x605e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #60] @ 6cd98 <__cxa_atexit@plt+0x605e8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #216] @ 6d550 <__cxa_atexit@plt+0x60da0> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r3, r6, #3 │ │ │ │ - mov r7, r0 │ │ │ │ - str r2, [r7, #4]! │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ str r8, [r7, #8] │ │ │ │ - str lr, [r7, #12] │ │ │ │ + str r2, [r7, #12] │ │ │ │ str r8, [r7, #16] │ │ │ │ - sub r2, r5, #32 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6d534 <__cxa_atexit@plt+0x60d84> │ │ │ │ - add r6, r0, #48 @ 0x30 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 6d52c <__cxa_atexit@plt+0x60d7c> │ │ │ │ - ldr sl, [pc, #160] @ 6d55c <__cxa_atexit@plt+0x60dac> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r3, [pc, #156] @ 6d560 <__cxa_atexit@plt+0x60db0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #152] @ 6d564 <__cxa_atexit@plt+0x60db4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #148] @ 6d568 <__cxa_atexit@plt+0x60db8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - sub r1, r6, #14 │ │ │ │ - sub r7, r6, #22 │ │ │ │ - str r3, [r0, #40]! @ 0x28 │ │ │ │ - str sl, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r0, #8] │ │ │ │ - str r9, [r0, #-16] │ │ │ │ - str r8, [r0, #-12] │ │ │ │ - str lr, [r0, #-8] │ │ │ │ - str r8, [r0, #-4] │ │ │ │ - mov r5, r2 │ │ │ │ - b 6bb44 <__cxa_atexit@plt+0x5f394> │ │ │ │ - mov r6, r0 │ │ │ │ - b 6d51c <__cxa_atexit@plt+0x60d6c> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #52] @ 6d558 <__cxa_atexit@plt+0x60da8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #24] @ 6d554 <__cxa_atexit@plt+0x60da4> │ │ │ │ + ldr r7, [pc, #24] @ 6cd9c <__cxa_atexit@plt+0x605ec> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r9 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ + @ instruction: 0xfffffcdc │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - addseq fp, r9, #148, 20 @ 0x94000 │ │ │ │ - addseq fp, r9, #196, 20 @ 0xc4000 │ │ │ │ - @ instruction: 0xffffeb18 │ │ │ │ - @ instruction: 0xffffe9ec │ │ │ │ - @ instruction: 0xffffe960 │ │ │ │ - @ instruction: 0xffffe89c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r6, [pc, #180] @ 6d634 <__cxa_atexit@plt+0x60e84> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - sub r3, r5, #20 │ │ │ │ + addseq sl, r9, #188, 6 @ 0xf0000002 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6d614 <__cxa_atexit@plt+0x60e64> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #36 @ 0x24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 6d61c <__cxa_atexit@plt+0x60e6c> │ │ │ │ - ldr ip, [pc, #140] @ 6d63c <__cxa_atexit@plt+0x60e8c> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r1, [pc, #136] @ 6d640 <__cxa_atexit@plt+0x60e90> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr sl, [pc, #132] @ 6d644 <__cxa_atexit@plt+0x60e94> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r9, [pc, #128] @ 6d648 <__cxa_atexit@plt+0x60e98> │ │ │ │ - add r9, pc, r9 │ │ │ │ - sub r0, r6, #3 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - sub lr, r6, #31 │ │ │ │ - str r1, [r2, #20]! │ │ │ │ - str ip, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ + bhi 6cdd0 <__cxa_atexit@plt+0x60620> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 6cdd8 <__cxa_atexit@plt+0x60628> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - str r9, [r2, #-16] │ │ │ │ - str r8, [r2, #-12] │ │ │ │ - ldr r7, [pc, #68] @ 6d64c <__cxa_atexit@plt+0x60e9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r2, {r7, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 6bb44 <__cxa_atexit@plt+0x5f394> │ │ │ │ - mov r6, r2 │ │ │ │ - b 6d624 <__cxa_atexit@plt+0x60e74> │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 6d638 <__cxa_atexit@plt+0x60e88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - addseq fp, r9, #184, 18 @ 0x2e0000 │ │ │ │ - @ instruction: 0xfffffd20 │ │ │ │ - @ instruction: 0xfffffb3c │ │ │ │ - @ instruction: 0xfffffba8 │ │ │ │ - @ instruction: 0xfffffa68 │ │ │ │ - @ instruction: 0xfffffa8c │ │ │ │ + adcseq sl, sl, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6d698 <__cxa_atexit@plt+0x60ee8> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r2, [pc, #32] @ 6d6a4 <__cxa_atexit@plt+0x60ef4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - add r2, r3, #12 │ │ │ │ - stm r2, {r0, r1, lr} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r9, sl, #108, 22 @ 0x1b000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6d6f4 <__cxa_atexit@plt+0x60f44> │ │ │ │ - ldr r2, [pc, #56] @ 6d6fc <__cxa_atexit@plt+0x60f4c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 6d700 <__cxa_atexit@plt+0x60f50> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 6d704 <__cxa_atexit@plt+0x60f54> │ │ │ │ + bhi 6ce14 <__cxa_atexit@plt+0x60664> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 6ce1c <__cxa_atexit@plt+0x6066c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq sl, sl, #76, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6ce54 <__cxa_atexit@plt+0x606a4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 6ce5c <__cxa_atexit@plt+0x606ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq fp, r9, #164, 16 @ 0xa40000 │ │ │ │ - adcseq r9, sl, #128, 16 @ 0x800000 │ │ │ │ - adcseq r9, sl, #92, 16 @ 0x5c0000 │ │ │ │ + adcseq sl, sl, #12, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 6d76c <__cxa_atexit@plt+0x60fbc> │ │ │ │ + bhi 6cec4 <__cxa_atexit@plt+0x60714> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 6d778 <__cxa_atexit@plt+0x60fc8> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #68] @ 6d788 <__cxa_atexit@plt+0x60fd8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r1, r6, #6 │ │ │ │ - ldr r0, [pc, #60] @ 6d78c <__cxa_atexit@plt+0x60fdc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4] │ │ │ │ + bcc 6ced0 <__cxa_atexit@plt+0x60720> │ │ │ │ + ldr lr, [pc, #76] @ 6cee0 <__cxa_atexit@plt+0x60730> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [pc, #64] @ 6cee4 <__cxa_atexit@plt+0x60734> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ + str r0, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ + mov r8, r1 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - adcseq r9, sl, #148, 20 @ 0x94000 │ │ │ │ - adcseq r9, sl, #232, 14 @ 0x3a00000 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq sl, sl, #148 @ 0x94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ + mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6d7d0 <__cxa_atexit@plt+0x61020> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [pc, #32] @ 6d7d8 <__cxa_atexit@plt+0x61028> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ + bhi 6cf54 <__cxa_atexit@plt+0x607a4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6cf60 <__cxa_atexit@plt+0x607b0> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #76] @ 6cf70 <__cxa_atexit@plt+0x607c0> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr sl, [pc, #68] @ 6cf74 <__cxa_atexit@plt+0x607c4> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ + mov r8, r1 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - adcseq r9, sl, #224, 14 @ 0x3800000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq sl, sl, #252 @ 0xfc │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6cff8 <__cxa_atexit@plt+0x60848> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6d004 <__cxa_atexit@plt+0x60854> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + sub lr, r6, #7 │ │ │ │ + ldr ip, [pc, #92] @ 6d014 <__cxa_atexit@plt+0x60864> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + stmdb r5, {r9, lr} │ │ │ │ + ldr r5, [pc, #80] @ 6d018 <__cxa_atexit@plt+0x60868> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r5, [pc, #60] @ 6d01c <__cxa_atexit@plt+0x6086c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + adcseq sl, sl, #116 @ 0x74 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + addseq r9, r9, #88, 28 @ 0x580 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6d840 <__cxa_atexit@plt+0x61090> │ │ │ │ - ldr r3, [pc, #84] @ 6d858 <__cxa_atexit@plt+0x610a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #80] @ 6d85c <__cxa_atexit@plt+0x610ac> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6d0cc <__cxa_atexit@plt+0x6091c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 6d0d4 <__cxa_atexit@plt+0x60924> │ │ │ │ + ldr lr, [pc, #184] @ 6d110 <__cxa_atexit@plt+0x60960> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [pc, #180] @ 6d114 <__cxa_atexit@plt+0x60964> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [pc, #176] @ 6d118 <__cxa_atexit@plt+0x60968> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub r3, r3, #5 │ │ │ │ + mov r0, r6 │ │ │ │ + str ip, [r0, #4]! │ │ │ │ + str r1, [r2, #-12] │ │ │ │ + str r3, [r2, #-8] │ │ │ │ + str r0, [r2, #-4] │ │ │ │ + str r9, [r0, #8] │ │ │ │ + str lr, [r0, #12] │ │ │ │ + str r9, [r0, #16] │ │ │ │ + str sl, [r0, #20] │ │ │ │ + add r3, r0, #44 @ 0x2c │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 6d0f4 <__cxa_atexit@plt+0x60944> │ │ │ │ + ldr r7, [pc, #128] @ 6d124 <__cxa_atexit@plt+0x60974> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #124] @ 6d128 <__cxa_atexit@plt+0x60978> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 6d860 <__cxa_atexit@plt+0x610b0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - sub r3, r6, #19 │ │ │ │ - str r8, [r7, #8] │ │ │ │ - add lr, r7, #12 │ │ │ │ - stm lr, {r1, r7, r8} │ │ │ │ - str r2, [r7, #24] │ │ │ │ - str r8, [r7, #28] │ │ │ │ - str r3, [r7, #32] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + str r7, [r6, #28]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff704 <__cxa_atexit@plt+0x3f2f54> │ │ │ │ + mov r3, r6 │ │ │ │ + b 6d0dc <__cxa_atexit@plt+0x6092c> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #60] @ 6d120 <__cxa_atexit@plt+0x60970> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 6d864 <__cxa_atexit@plt+0x610b4> │ │ │ │ + ldr r7, [pc, #32] @ 6d11c <__cxa_atexit@plt+0x6096c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffea8 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ - addseq fp, r9, #164, 14 @ 0x2900000 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + @ instruction: 0xfffffd44 │ │ │ │ + adcseq r9, sl, #196, 30 @ 0x310 │ │ │ │ + addseq sl, r9, #68 @ 0x44 │ │ │ │ + addseq sl, r9, #100 @ 0x64 │ │ │ │ + @ instruction: 0xfffff98c │ │ │ │ + @ instruction: 0xfffffb6c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6d15c <__cxa_atexit@plt+0x609ac> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 6d164 <__cxa_atexit@plt+0x609b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff754 <__cxa_atexit@plt+0x3f2fa4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r9, sl, #4, 28 @ 0x40 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6d210 <__cxa_atexit@plt+0x60a60> │ │ │ │ + ldr r3, [pc, #144] @ 6d218 <__cxa_atexit@plt+0x60a68> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r1, r2} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 6d1e0 <__cxa_atexit@plt+0x60a30> │ │ │ │ + ldr r1, [pc, #112] @ 6d21c <__cxa_atexit@plt+0x60a6c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 6d1f0 <__cxa_atexit@plt+0x60a40> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 6d208 <__cxa_atexit@plt+0x60a58> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #40] @ 6d220 <__cxa_atexit@plt+0x60a70> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + adcseq r9, sl, #64, 26 @ 0x1000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #84] @ 6d290 <__cxa_atexit@plt+0x60ae0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 6d268 <__cxa_atexit@plt+0x60ab8> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 6d284 <__cxa_atexit@plt+0x60ad4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ldr r3, [pc, #24] @ 6d294 <__cxa_atexit@plt+0x60ae4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + adcseq r9, sl, #188, 24 @ 0xbc00 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6d2c8 <__cxa_atexit@plt+0x60b18> │ │ │ │ + ldr r3, [pc, #32] @ 6d2d4 <__cxa_atexit@plt+0x60b24> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + adcseq r9, sl, #132, 24 @ 0x8400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6d8d8 <__cxa_atexit@plt+0x61128> │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6d344 <__cxa_atexit@plt+0x60b94> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 6d8e4 <__cxa_atexit@plt+0x61134> │ │ │ │ - ldr lr, [pc, #88] @ 6d8f4 <__cxa_atexit@plt+0x61144> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [pc, #80] @ 6d8f8 <__cxa_atexit@plt+0x61148> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ + bcc 6d350 <__cxa_atexit@plt+0x60ba0> │ │ │ │ + ldr r1, [pc, #84] @ 6d360 <__cxa_atexit@plt+0x60bb0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r0, r1, #1 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r1, [pc, #72] @ 6d364 <__cxa_atexit@plt+0x60bb4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r1, r8} │ │ │ │ + str r0, [r2, #12] │ │ │ │ sub r0, r6, #7 │ │ │ │ - ldr r1, [pc, #72] @ 6d8fc <__cxa_atexit@plt+0x6114c> │ │ │ │ + ldr r1, [pc, #56] @ 6d368 <__cxa_atexit@plt+0x60bb8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - add r5, lr, #1 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r5, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq fp, r9, #204, 12 @ 0xcc00000 │ │ │ │ - adcseq r9, sl, #104, 12 @ 0x6800000 │ │ │ │ - adcseq r9, sl, #132, 12 @ 0x8400000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + adcseq r9, sl, #28, 26 @ 0x700 │ │ │ │ + adcseq r9, sl, #244, 22 @ 0x3d000 │ │ │ │ + adcseq r9, sl, #8, 24 @ 0x800 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6d3a4 <__cxa_atexit@plt+0x60bf4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 6d3ac <__cxa_atexit@plt+0x60bfc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r9, sl, #188, 22 @ 0x2f000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6d3e4 <__cxa_atexit@plt+0x60c34> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 6d3ec <__cxa_atexit@plt+0x60c3c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r9, sl, #124, 22 @ 0x1f000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 6d99c <__cxa_atexit@plt+0x611ec> │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 6d470 <__cxa_atexit@plt+0x60cc0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #48 @ 0x30 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 6d9a4 <__cxa_atexit@plt+0x611f4> │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #116] @ 6d9b8 <__cxa_atexit@plt+0x61208> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r1} │ │ │ │ - ldr r0, [pc, #108] @ 6d9bc <__cxa_atexit@plt+0x6120c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - sub r0, r6, #18 │ │ │ │ - ldr sl, [pc, #96] @ 6d9c0 <__cxa_atexit@plt+0x61210> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr ip, [pc, #92] @ 6d9c4 <__cxa_atexit@plt+0x61214> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - ldr r1, [pc, #84] @ 6d9c8 <__cxa_atexit@plt+0x61218> │ │ │ │ + bcc 6d47c <__cxa_atexit@plt+0x60ccc> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #104] @ 6d48c <__cxa_atexit@plt+0x60cdc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - mov r2, r3 │ │ │ │ - str r1, [r2, #12]! │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str ip, [r3, #24] │ │ │ │ - add r1, r3, #28 │ │ │ │ - stm r1, {r2, r9, sl} │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - str r3, [r3, #44] @ 0x2c │ │ │ │ - mov r8, lr │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr sl, [pc, #72] @ 6d490 <__cxa_atexit@plt+0x60ce0> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [pc, #68] @ 6d494 <__cxa_atexit@plt+0x60ce4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + ldr r2, [pc, #56] @ 6d498 <__cxa_atexit@plt+0x60ce8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r5, r3, #8 │ │ │ │ + stm r5, {r0, r1, r2, r3, lr} │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ mov r6, r3 │ │ │ │ - b 6d9ac <__cxa_atexit@plt+0x611fc> │ │ │ │ - mov r5, #48 @ 0x30 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r9, sl, #244, 10 @ 0x3d000000 │ │ │ │ - adcseq r9, sl, #56, 12 @ 0x3800000 │ │ │ │ - adcseq r9, sl, #176, 10 @ 0x2c000000 │ │ │ │ - adcseq r9, sl, #112, 16 @ 0x700000 │ │ │ │ - adcseq r9, sl, #84, 12 @ 0x5400000 │ │ │ │ + adcseq r9, sl, #44, 22 @ 0xb000 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + adcseq r9, sl, #232, 20 @ 0xe8000 │ │ │ │ + adcseq r9, sl, #176, 20 @ 0xb0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6d4d0 <__cxa_atexit@plt+0x60d20> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 6d4d8 <__cxa_atexit@plt+0x60d28> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r9, sl, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 6da30 <__cxa_atexit@plt+0x61280> │ │ │ │ + bhi 6d55c <__cxa_atexit@plt+0x60dac> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 6da3c <__cxa_atexit@plt+0x6128c> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #68] @ 6da4c <__cxa_atexit@plt+0x6129c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + bcc 6d568 <__cxa_atexit@plt+0x60db8> │ │ │ │ + ldr lr, [pc, #104] @ 6d578 <__cxa_atexit@plt+0x60dc8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #60] @ 6da50 <__cxa_atexit@plt+0x612a0> │ │ │ │ + ldr r0, [pc, #88] @ 6d57c <__cxa_atexit@plt+0x60dcc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #76] @ 6d580 <__cxa_atexit@plt+0x60dd0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #68] @ 6d584 <__cxa_atexit@plt+0x60dd4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - adcseq r9, sl, #8, 10 @ 0x2000000 │ │ │ │ - adcseq r9, sl, #36, 10 @ 0x9000000 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq r9, sl, #20, 20 @ 0x14000 │ │ │ │ + adcseq r9, sl, #64, 20 @ 0x40000 │ │ │ │ + adcseq r9, sl, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 6dacc <__cxa_atexit@plt+0x6131c> │ │ │ │ + bhi 6d600 <__cxa_atexit@plt+0x60e50> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 6dad8 <__cxa_atexit@plt+0x61328> │ │ │ │ - ldr lr, [pc, #100] @ 6dae8 <__cxa_atexit@plt+0x61338> │ │ │ │ + bcc 6d60c <__cxa_atexit@plt+0x60e5c> │ │ │ │ + ldr lr, [pc, #100] @ 6d61c <__cxa_atexit@plt+0x60e6c> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ 6daec <__cxa_atexit@plt+0x6133c> │ │ │ │ + ldr r0, [pc, #92] @ 6d620 <__cxa_atexit@plt+0x60e70> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ sub r2, r6, #7 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 6daf0 <__cxa_atexit@plt+0x61340> │ │ │ │ + ldr r2, [pc, #64] @ 6d624 <__cxa_atexit@plt+0x60e74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - adcseq r9, sl, #192, 8 @ 0xc0000000 │ │ │ │ - adcseq r9, sl, #232, 8 @ 0xe8000000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6db78 <__cxa_atexit@plt+0x613c8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 6db80 <__cxa_atexit@plt+0x613d0> │ │ │ │ - ldr ip, [pc, #116] @ 6db9c <__cxa_atexit@plt+0x613ec> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r1, [pc, #112] @ 6dba0 <__cxa_atexit@plt+0x613f0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #108] @ 6dba4 <__cxa_atexit@plt+0x613f4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub lr, r6, #27 │ │ │ │ - str r1, [r3, #24]! │ │ │ │ - stmdb r5, {r0, r3, lr} │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - sub r5, r6, #35 @ 0x23 │ │ │ │ - str ip, [r3, #-20] @ 0xffffffec │ │ │ │ - str r8, [r3, #-16] │ │ │ │ - ldr r1, [pc, #68] @ 6dba8 <__cxa_atexit@plt+0x613f8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - str r8, [r3, #-8] │ │ │ │ - str r5, [r3, #-4] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r6, r3 │ │ │ │ - b 6db88 <__cxa_atexit@plt+0x613d8> │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 6db98 <__cxa_atexit@plt+0x613e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - addseq fp, r9, #112, 8 @ 0x70000000 │ │ │ │ - @ instruction: 0xfffffd48 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - adcseq r9, sl, #96, 8 @ 0x60000000 │ │ │ │ - @ instruction: 0xfffffda4 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + adcseq r9, sl, #140, 18 @ 0x230000 │ │ │ │ + adcseq r9, sl, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6dc1c <__cxa_atexit@plt+0x6146c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 6dc28 <__cxa_atexit@plt+0x61478> │ │ │ │ - ldr lr, [pc, #88] @ 6dc38 <__cxa_atexit@plt+0x61488> │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6d6fc <__cxa_atexit@plt+0x60f4c> │ │ │ │ + ldr lr, [pc, #212] @ 6d71c <__cxa_atexit@plt+0x60f6c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [pc, #80] @ 6dc3c <__cxa_atexit@plt+0x6148c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr r1, [pc, #72] @ 6dc40 <__cxa_atexit@plt+0x61490> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r5, lr, #1 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r5, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 6d6ec <__cxa_atexit@plt+0x60f3c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #44 @ 0x2c │ │ │ │ + cmp r2, sl │ │ │ │ + bcc 6d704 <__cxa_atexit@plt+0x60f54> │ │ │ │ + ldr lr, [pc, #152] @ 6d720 <__cxa_atexit@plt+0x60f70> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #148] @ 6d724 <__cxa_atexit@plt+0x60f74> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #144] @ 6d728 <__cxa_atexit@plt+0x60f78> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #-12]! │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr ip, [r8, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldmib r5, {r3, r7} │ │ │ │ + str r6, [r5, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #24]! │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str ip, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + add lr, r6, #32 │ │ │ │ + stm lr, {r0, r2, r7} │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff76c <__cxa_atexit@plt+0x3f2fbc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq fp, r9, #136, 6 @ 0x20000002 │ │ │ │ - adcseq r9, sl, #36, 6 @ 0x90000000 │ │ │ │ - adcseq r9, sl, #64, 6 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r8 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + adcseq r9, sl, #148, 18 @ 0x250000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6d7b0 <__cxa_atexit@plt+0x61000> │ │ │ │ + ldr lr, [pc, #108] @ 6d7bc <__cxa_atexit@plt+0x6100c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #104] @ 6d7c0 <__cxa_atexit@plt+0x61010> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #100] @ 6d7c4 <__cxa_atexit@plt+0x61014> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [r5, #8]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r0, #4]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + mov r3, r0 │ │ │ │ + str lr, [r3, #24]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str sl, [r0, #8] │ │ │ │ + str r2, [r0, #12] │ │ │ │ + str ip, [r0, #16] │ │ │ │ + str r1, [r0, #20] │ │ │ │ + str r2, [r0, #32] │ │ │ │ + str r1, [r0, #36] @ 0x24 │ │ │ │ + str r9, [r0, #40] @ 0x28 │ │ │ │ + b 3ff76c <__cxa_atexit@plt+0x3f2fbc> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + @ instruction: 0xfffffc9c │ │ │ │ + adcseq r9, sl, #204, 16 @ 0xcc0000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 6dce0 <__cxa_atexit@plt+0x61530> │ │ │ │ + sub ip, r5, #12 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 6d858 <__cxa_atexit@plt+0x610a8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #48 @ 0x30 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 6dce8 <__cxa_atexit@plt+0x61538> │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #116] @ 6dcfc <__cxa_atexit@plt+0x6154c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r1} │ │ │ │ - ldr r0, [pc, #108] @ 6dd00 <__cxa_atexit@plt+0x61550> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - sub r0, r6, #18 │ │ │ │ - ldr sl, [pc, #96] @ 6dd04 <__cxa_atexit@plt+0x61554> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr ip, [pc, #92] @ 6dd08 <__cxa_atexit@plt+0x61558> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - ldr r1, [pc, #84] @ 6dd0c <__cxa_atexit@plt+0x6155c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov r2, r3 │ │ │ │ - str r1, [r2, #12]! │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str ip, [r3, #24] │ │ │ │ - add r1, r3, #28 │ │ │ │ - stm r1, {r2, r9, sl} │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - str r3, [r3, #44] @ 0x2c │ │ │ │ - mov r8, lr │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ + bcc 6d864 <__cxa_atexit@plt+0x610b4> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + sub lr, r6, #15 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r8, [pc, #96] @ 6d874 <__cxa_atexit@plt+0x610c4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + stmdb r5, {r8, r9, lr} │ │ │ │ + ldr r5, [pc, #88] @ 6d878 <__cxa_atexit@plt+0x610c8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r5, [pc, #68] @ 6d87c <__cxa_atexit@plt+0x610cc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r1, r3, fp} │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, r1 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ mov r6, r3 │ │ │ │ - b 6dcf0 <__cxa_atexit@plt+0x61540> │ │ │ │ - mov r5, #48 @ 0x30 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - adcseq r9, sl, #176, 4 │ │ │ │ - adcseq r9, sl, #244, 4 @ 0x4000000f │ │ │ │ - adcseq r9, sl, #108, 4 @ 0xc0000006 │ │ │ │ - adcseq r9, sl, #44, 10 @ 0xb000000 │ │ │ │ - adcseq r9, sl, #16, 6 @ 0x40000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6dd5c <__cxa_atexit@plt+0x615ac> │ │ │ │ - ldr r2, [pc, #56] @ 6dd64 <__cxa_atexit@plt+0x615b4> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + adcseq r9, sl, #24, 16 @ 0x180000 │ │ │ │ + @ instruction: 0xfffffb50 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + addseq r9, r9, #252, 10 @ 0x3f000000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #24 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6d94c <__cxa_atexit@plt+0x6119c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 6d954 <__cxa_atexit@plt+0x611a4> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r0, [pc, #208] @ 6d988 <__cxa_atexit@plt+0x611d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-8] │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r0, r9, sl} │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + ldr ip, [pc, #184] @ 6d98c <__cxa_atexit@plt+0x611dc> │ │ │ │ + add ip, pc, ip │ │ │ │ + sub lr, r2, #19 │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + sub r2, r2, #9 │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #164] @ 6d990 <__cxa_atexit@plt+0x611e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str ip, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + ldr r2, [pc, #148] @ 6d994 <__cxa_atexit@plt+0x611e4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 6dd68 <__cxa_atexit@plt+0x615b8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 6dd6c <__cxa_atexit@plt+0x615bc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ + str r2, [r6, #12] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r0, r9, sl} │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 6d96c <__cxa_atexit@plt+0x611bc> │ │ │ │ + ldr r7, [pc, #120] @ 6d99c <__cxa_atexit@plt+0x611ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #116] @ 6d9a0 <__cxa_atexit@plt+0x611f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #28]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff6dc <__cxa_atexit@plt+0x3f2f2c> │ │ │ │ + mov r2, r6 │ │ │ │ + b 6d95c <__cxa_atexit@plt+0x611ac> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - addseq sl, r9, #28, 30 @ 0x70 │ │ │ │ - adcseq r9, sl, #24, 4 @ 0x80000001 │ │ │ │ - adcseq r9, sl, #244, 2 @ 0x3d │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r7, [pc, #36] @ 6d998 <__cxa_atexit@plt+0x611e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + adcseq r9, sl, #152, 12 @ 0x9800000 │ │ │ │ + @ instruction: 0xfffffa0c │ │ │ │ + adcseq r9, sl, #100, 14 @ 0x1900000 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + addseq r9, r9, #204, 14 @ 0x3300000 │ │ │ │ + @ instruction: 0xfffff10c │ │ │ │ + @ instruction: 0xfffff2ec │ │ │ │ + addseq r9, r9, #212, 8 @ 0xd4000000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #12 │ │ │ │ + sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 6ddf4 <__cxa_atexit@plt+0x61644> │ │ │ │ + bhi 6d9fc <__cxa_atexit@plt+0x6124c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 6ddfc <__cxa_atexit@plt+0x6164c> │ │ │ │ - ldr lr, [pc, #116] @ 6de18 <__cxa_atexit@plt+0x61668> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #112] @ 6de1c <__cxa_atexit@plt+0x6166c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [pc, #108] @ 6de20 <__cxa_atexit@plt+0x61670> │ │ │ │ + bcc 6da04 <__cxa_atexit@plt+0x61254> │ │ │ │ + ldr r1, [pc, #68] @ 6da20 <__cxa_atexit@plt+0x61270> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr sl, [pc, #104] @ 6de24 <__cxa_atexit@plt+0x61674> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - sub r0, r6, #19 │ │ │ │ - str r1, [r3, #24]! │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - sub r0, r6, #27 │ │ │ │ - str r9, [r3, #-20] @ 0xffffffec │ │ │ │ - str r8, [r3, #-16] │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - str r8, [r3, #-8] │ │ │ │ - str r0, [r3, #-4] │ │ │ │ + ldr r0, [pc, #64] @ 6da24 <__cxa_atexit@plt+0x61274> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ + str r9, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff774 <__cxa_atexit@plt+0x3f2fc4> │ │ │ │ mov r6, r3 │ │ │ │ - b 6de04 <__cxa_atexit@plt+0x61654> │ │ │ │ - mov r7, #32 │ │ │ │ + b 6da0c <__cxa_atexit@plt+0x6125c> │ │ │ │ + mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 6de14 <__cxa_atexit@plt+0x61664> │ │ │ │ + ldr r7, [pc, #8] @ 6da1c <__cxa_atexit@plt+0x6126c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq fp, r9, #8, 4 @ 0x80000000 │ │ │ │ - @ instruction: 0xfffffea8 │ │ │ │ - @ instruction: 0xfffffe08 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - adcseq r9, sl, #220, 2 @ 0x37 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6dee0 <__cxa_atexit@plt+0x61730> │ │ │ │ - ldr r3, [pc, #204] @ 6df14 <__cxa_atexit@plt+0x61764> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6ded0 <__cxa_atexit@plt+0x61720> │ │ │ │ - sub r3, r5, #12 │ │ │ │ + addseq r9, r9, #60, 14 @ 0xf00000 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0xfffff74c │ │ │ │ + addseq r9, r9, #84, 8 @ 0x54000000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6daa4 <__cxa_atexit@plt+0x612f4> │ │ │ │ + ldr r2, [pc, #96] @ 6dab0 <__cxa_atexit@plt+0x61300> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #92] @ 6dab4 <__cxa_atexit@plt+0x61304> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r1, [pc, #84] @ 6dab8 <__cxa_atexit@plt+0x61308> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + ldmdb r5, {r2, r9} │ │ │ │ + ldmib r5, {r0, sl} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r9, sl} │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + @ instruction: 0xfffff718 │ │ │ │ + adcseq r9, sl, #200, 10 @ 0x32000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6def0 <__cxa_atexit@plt+0x61740> │ │ │ │ + bhi 6daf4 <__cxa_atexit@plt+0x61344> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 6dafc <__cxa_atexit@plt+0x6134c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r9, sl, #108, 8 @ 0x6c000000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6db60 <__cxa_atexit@plt+0x613b0> │ │ │ │ + ldr r2, [pc, #72] @ 6db70 <__cxa_atexit@plt+0x613c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #68] @ 6db74 <__cxa_atexit@plt+0x613c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5], #4 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + adcseq r9, sl, #28, 8 @ 0x1c000000 │ │ │ │ + addseq r9, r9, #0, 6 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6dc2c <__cxa_atexit@plt+0x6147c> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 6def8 <__cxa_atexit@plt+0x61748> │ │ │ │ - ldr lr, [pc, #168] @ 6df20 <__cxa_atexit@plt+0x61770> │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 6dc34 <__cxa_atexit@plt+0x61484> │ │ │ │ + ldr lr, [pc, #192] @ 6dc70 <__cxa_atexit@plt+0x614c0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, #164] @ 6df24 <__cxa_atexit@plt+0x61774> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [pc, #160] @ 6df28 <__cxa_atexit@plt+0x61778> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [pc, #156] @ 6df2c <__cxa_atexit@plt+0x6177c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - sub r1, r2, #19 │ │ │ │ - str r0, [r6, #24]! │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ + ldr r1, [pc, #188] @ 6dc74 <__cxa_atexit@plt+0x614c4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #184] @ 6dc78 <__cxa_atexit@plt+0x614c8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr ip, [pc, #176] @ 6dc7c <__cxa_atexit@plt+0x614cc> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + add r1, r1, #2 │ │ │ │ + mov r3, r6 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str ip, [r2, #-20] @ 0xffffffec │ │ │ │ + str r3, [r2, #-16] │ │ │ │ + str r1, [r2, #-12] │ │ │ │ + str sl, [r2, #-8] │ │ │ │ + str r0, [r2, #-4] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r3, r3, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 6dc54 <__cxa_atexit@plt+0x614a4> │ │ │ │ + ldr r7, [pc, #132] @ 6dc88 <__cxa_atexit@plt+0x614d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #128] @ 6dc8c <__cxa_atexit@plt+0x614dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #12]! │ │ │ │ str r8, [r6, #8] │ │ │ │ - sub r0, r2, #27 │ │ │ │ - str r9, [r6, #-20] @ 0xffffffec │ │ │ │ - str r8, [r6, #-16] │ │ │ │ - str lr, [r6, #-12] │ │ │ │ - str r8, [r6, #-8] │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 6df1c <__cxa_atexit@plt+0x6176c> │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff784 <__cxa_atexit@plt+0x3f2fd4> │ │ │ │ + mov r3, r6 │ │ │ │ + b 6dc3c <__cxa_atexit@plt+0x6148c> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 6dc84 <__cxa_atexit@plt+0x614d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r2, r6 │ │ │ │ - b 6df00 <__cxa_atexit@plt+0x61750> │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 6df18 <__cxa_atexit@plt+0x61768> │ │ │ │ + ldr r7, [pc, #36] @ 6dc80 <__cxa_atexit@plt+0x614d0> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - addseq fp, r9, #12, 2 │ │ │ │ - addseq fp, r9, #48, 2 │ │ │ │ - @ instruction: 0xfffffdd4 │ │ │ │ - @ instruction: 0xfffffd34 │ │ │ │ - @ instruction: 0xfffffe8c │ │ │ │ - adcseq r9, sl, #8, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r6 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + addseq r8, r9, #12 │ │ │ │ + adcseq r9, sl, #64, 6 │ │ │ │ + adcseq r9, sl, #192, 8 @ 0xc0000000 │ │ │ │ + addseq r9, r9, #228, 8 @ 0xe4000000 │ │ │ │ + addseq r9, r9, #20, 10 @ 0x5000000 │ │ │ │ + @ instruction: 0xffffee2c │ │ │ │ + @ instruction: 0xfffff00c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6dcc8 <__cxa_atexit@plt+0x61518> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 6dcd0 <__cxa_atexit@plt+0x61520> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r9, sl, #152, 4 @ 0x80000009 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6dfb4 <__cxa_atexit@plt+0x61804> │ │ │ │ + bhi 6dd3c <__cxa_atexit@plt+0x6158c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #32 │ │ │ │ + add r6, r8, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6dfbc <__cxa_atexit@plt+0x6180c> │ │ │ │ - ldr lr, [pc, #120] @ 6dfdc <__cxa_atexit@plt+0x6182c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, #116] @ 6dfe0 <__cxa_atexit@plt+0x61830> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [pc, #112] @ 6dfe4 <__cxa_atexit@plt+0x61834> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [pc, #108] @ 6dfe8 <__cxa_atexit@plt+0x61838> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - sub r1, r6, #19 │ │ │ │ - str r0, [r7, #24]! │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - sub r0, r6, #27 │ │ │ │ - str r9, [r7, #-20] @ 0xffffffec │ │ │ │ - str r8, [r7, #-16] │ │ │ │ - str lr, [r7, #-12] │ │ │ │ - str r8, [r7, #-8] │ │ │ │ - str r0, [r7, #-4] │ │ │ │ + bcc 6dd48 <__cxa_atexit@plt+0x61598> │ │ │ │ + ldr r2, [pc, #84] @ 6dd58 <__cxa_atexit@plt+0x615a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 6dd5c <__cxa_atexit@plt+0x615ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r6, r7 │ │ │ │ - b 6dfc4 <__cxa_atexit@plt+0x61814> │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r7, [pc, #8] @ 6dfd8 <__cxa_atexit@plt+0x61828> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq fp, r9, #68 @ 0x44 │ │ │ │ - @ instruction: 0xfffffce8 │ │ │ │ - @ instruction: 0xfffffc48 │ │ │ │ - @ instruction: 0xfffffda0 │ │ │ │ - adcseq r9, sl, #28 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 6de34 <__cxa_atexit@plt+0x61684> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6e034 <__cxa_atexit@plt+0x61884> │ │ │ │ - ldr r3, [pc, #40] @ 6e04c <__cxa_atexit@plt+0x6189c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 6e050 <__cxa_atexit@plt+0x618a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq r9, sl, #68, 4 @ 0x40000004 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6ddb4 <__cxa_atexit@plt+0x61604> │ │ │ │ + ldr r2, [pc, #60] @ 6ddc4 <__cxa_atexit@plt+0x61614> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldmib r7, {r1, r7} │ │ │ │ + ldr r0, [r5], #4 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r9, sl, #180, 2 @ 0x2d │ │ │ │ - addseq sl, r9, #228, 30 @ 0x390 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + addseq r9, r9, #176 @ 0xb0 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6e08c <__cxa_atexit@plt+0x618dc> │ │ │ │ - ldr r3, [pc, #40] @ 6e0a4 <__cxa_atexit@plt+0x618f4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6de74 <__cxa_atexit@plt+0x616c4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 6de7c <__cxa_atexit@plt+0x616cc> │ │ │ │ + ldr lr, [pc, #184] @ 6deb8 <__cxa_atexit@plt+0x61708> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #180] @ 6debc <__cxa_atexit@plt+0x6170c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #176] @ 6dec0 <__cxa_atexit@plt+0x61710> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r2, #-12] │ │ │ │ + ldm r2, {r0, r3} │ │ │ │ + str sl, [r2, #4] │ │ │ │ + add r1, r1, #2 │ │ │ │ + str r1, [r2, #-4] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #4]! │ │ │ │ + str r1, [r2, #-8] │ │ │ │ + str r3, [r2] │ │ │ │ + stmib r1, {r0, r9} │ │ │ │ + add r3, r1, #32 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 6de9c <__cxa_atexit@plt+0x616ec> │ │ │ │ + ldr r7, [pc, #128] @ 6decc <__cxa_atexit@plt+0x6171c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #124] @ 6ded0 <__cxa_atexit@plt+0x61720> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #16]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff784 <__cxa_atexit@plt+0x3f2fd4> │ │ │ │ + mov r3, r6 │ │ │ │ + b 6de84 <__cxa_atexit@plt+0x616d4> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #60] @ 6dec8 <__cxa_atexit@plt+0x61718> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 6e0a8 <__cxa_atexit@plt+0x618f8> │ │ │ │ + ldr r7, [pc, #32] @ 6dec4 <__cxa_atexit@plt+0x61714> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq r9, sl, #88, 2 │ │ │ │ - addseq sl, r9, #144, 30 @ 0x240 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + addseq r7, r9, #176, 26 @ 0x2c00 │ │ │ │ + adcseq r9, sl, #124, 4 @ 0xc0000007 │ │ │ │ + addseq r9, r9, #156, 4 @ 0xc0000009 │ │ │ │ + addseq r9, r9, #212, 4 @ 0x4000000d │ │ │ │ + @ instruction: 0xffffebe4 │ │ │ │ + @ instruction: 0xffffedc4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6e0e4 <__cxa_atexit@plt+0x61934> │ │ │ │ - ldr r3, [pc, #40] @ 6e0fc <__cxa_atexit@plt+0x6194c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6df20 <__cxa_atexit@plt+0x61770> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 6df28 <__cxa_atexit@plt+0x61778> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 6e100 <__cxa_atexit@plt+0x61950> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + adcseq r9, sl, #64 @ 0x40 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6df78 <__cxa_atexit@plt+0x617c8> │ │ │ │ + ldr r2, [pc, #52] @ 6df88 <__cxa_atexit@plt+0x617d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r9, sl, #252 @ 0xfc │ │ │ │ - addseq sl, r9, #60, 30 @ 0xf0 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + addseq r8, r9, #240, 28 @ 0xf00 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6e054 <__cxa_atexit@plt+0x618a4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 6e05c <__cxa_atexit@plt+0x618ac> │ │ │ │ + ldr lr, [pc, #208] @ 6e090 <__cxa_atexit@plt+0x618e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r0, [pc, #200] @ 6e094 <__cxa_atexit@plt+0x618e4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-8] │ │ │ │ + ldr ip, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + ldr sl, [pc, #176] @ 6e098 <__cxa_atexit@plt+0x618e8> │ │ │ │ + add sl, pc, sl │ │ │ │ + sub r0, r2, #15 │ │ │ │ + str r0, [r3, #-12] │ │ │ │ + sub r0, r2, #5 │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + ldr r0, [pc, #156] @ 6e09c <__cxa_atexit@plt+0x618ec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-20] @ 0xffffffec │ │ │ │ + str sl, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str ip, [r6, #16] │ │ │ │ + str r9, [r6, #20] │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 6e074 <__cxa_atexit@plt+0x618c4> │ │ │ │ + ldr r7, [pc, #120] @ 6e0a4 <__cxa_atexit@plt+0x618f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #116] @ 6e0a8 <__cxa_atexit@plt+0x618f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #24]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff704 <__cxa_atexit@plt+0x3f2f54> │ │ │ │ + mov r2, r6 │ │ │ │ + b 6e064 <__cxa_atexit@plt+0x618b4> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 6e0a0 <__cxa_atexit@plt+0x618f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + adcseq r8, sl, #132, 30 @ 0x210 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + adcseq r9, sl, #44 @ 0x2c │ │ │ │ + addseq r9, r9, #196 @ 0xc4 │ │ │ │ + @ instruction: 0xffffea04 │ │ │ │ + @ instruction: 0xffffebe4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + addseq r8, r9, #184, 26 @ 0x2e00 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 6e13c <__cxa_atexit@plt+0x6198c> │ │ │ │ - ldr r3, [pc, #40] @ 6e154 <__cxa_atexit@plt+0x619a4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #1 │ │ │ │ + bcc 6e128 <__cxa_atexit@plt+0x61978> │ │ │ │ + ldr r2, [pc, #84] @ 6e140 <__cxa_atexit@plt+0x61990> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 6e144 <__cxa_atexit@plt+0x61994> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str r5, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str sl, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r7, [r7, #28] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 6e158 <__cxa_atexit@plt+0x619a8> │ │ │ │ + ldr r7, [pc, #24] @ 6e148 <__cxa_atexit@plt+0x61998> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r9, sl, #160 @ 0xa0 │ │ │ │ - addseq sl, r9, #232, 28 @ 0xe80 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr ip, [r5] │ │ │ │ - ldmib r5, {r1, lr} │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 6e1c0 <__cxa_atexit@plt+0x61a10> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r3, [r5, #-20] @ 0xffffffec │ │ │ │ - sub sl, r5, #16 │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldr r8, [pc, #72] @ 6e1e0 <__cxa_atexit@plt+0x61a30> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - stmib r7, {r8, ip} │ │ │ │ - str r1, [r7, #12] │ │ │ │ - str lr, [r7, #16] │ │ │ │ - str r3, [r7, #20] │ │ │ │ - add lr, r7, #24 │ │ │ │ - stm lr, {r0, r2, sl} │ │ │ │ - str r9, [r7, #36] @ 0x24 │ │ │ │ - sub r7, r6, #31 │ │ │ │ - ldr r0, [sp] │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + addseq r9, r9, #56 @ 0x38 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6e184 <__cxa_atexit@plt+0x619d4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 6e18c <__cxa_atexit@plt+0x619dc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 6e1e4 <__cxa_atexit@plt+0x61a34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str ip, [r5] │ │ │ │ - stmib r5, {r1, lr} │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + adcseq r8, sl, #220, 26 @ 0x3700 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6e1d8 <__cxa_atexit@plt+0x61a28> │ │ │ │ + ldr r2, [pc, #48] @ 6e1e8 <__cxa_atexit@plt+0x61a38> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r9, sl, #92 @ 0x5c │ │ │ │ - addseq sl, r9, #104, 28 @ 0x680 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r8, r0 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + addseq r8, r9, #140, 24 @ 0x8c00 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r0, fp │ │ │ │ - mov r7, r6 │ │ │ │ - mov fp, r4 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6e270 <__cxa_atexit@plt+0x61ac0> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add lr, r5, #8 │ │ │ │ - ldm lr, {r1, r4, lr} │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr ip, [pc, #88] @ 6e298 <__cxa_atexit@plt+0x61ae8> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str ip, [r7, #4] │ │ │ │ - add r0, r7, #8 │ │ │ │ - stm r0, {r8, r9, sl} │ │ │ │ - str r3, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - add r0, r7, #28 │ │ │ │ - stm r0, {r1, r4, lr} │ │ │ │ - sub r7, r6, #31 │ │ │ │ - mov r4, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 6e29c <__cxa_atexit@plt+0x61aec> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6e288 <__cxa_atexit@plt+0x61ad8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 6e290 <__cxa_atexit@plt+0x61ae0> │ │ │ │ + ldr r1, [pc, #168] @ 6e2cc <__cxa_atexit@plt+0x61b1c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #164] @ 6e2d0 <__cxa_atexit@plt+0x61b20> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #160] @ 6e2d4 <__cxa_atexit@plt+0x61b24> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + stmib r6, {r1, r9} │ │ │ │ + sub r1, r3, #1 │ │ │ │ + add r0, r0, #1 │ │ │ │ + str lr, [r2, #-16] │ │ │ │ + str r1, [r2, #-12] │ │ │ │ + stmdb r2, {r0, sl} │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 6e2b0 <__cxa_atexit@plt+0x61b00> │ │ │ │ + ldr r7, [pc, #128] @ 6e2e0 <__cxa_atexit@plt+0x61b30> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [fp, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - ldr r1, [fp, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - mov r4, fp │ │ │ │ - mov fp, r0 │ │ │ │ - bx r1 │ │ │ │ - adcseq r8, sl, #180, 30 @ 0x2d0 │ │ │ │ - addseq sl, r9, #184, 26 @ 0x2e00 │ │ │ │ - rsbeq r0, r6, #59648 @ 0xe900 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq r0, r6, #40, 26 @ 0xa00 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq r0, r6, #104, 26 @ 0x1a00 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq r0, r6, #11136 @ 0x2b80 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r2, [pc, #124] @ 6e2e4 <__cxa_atexit@plt+0x61b34> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #12]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff6dc <__cxa_atexit@plt+0x3f2f2c> │ │ │ │ + mov r3, r6 │ │ │ │ + b 6e298 <__cxa_atexit@plt+0x61ae8> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #60] @ 6e2dc <__cxa_atexit@plt+0x61b2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - rsbeq r0, r6, #244, 26 @ 0x3d00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r7, [pc, #32] @ 6e2d8 <__cxa_atexit@plt+0x61b28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - rsbeq r0, r6, #928 @ 0x3a0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + addseq r7, r9, #172, 18 @ 0x2b0000 │ │ │ │ + adcseq r8, sl, #28, 28 @ 0x1c0 │ │ │ │ + addseq r8, r9, #136, 28 @ 0x880 │ │ │ │ + addseq r8, r9, #208, 28 @ 0xd00 │ │ │ │ + @ instruction: 0xffffe7d0 │ │ │ │ + @ instruction: 0xffffe9b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - addseq sl, r9, #252, 24 @ 0xfc00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 6e384 <__cxa_atexit@plt+0x61bd4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 6e37c <__cxa_atexit@plt+0x61bcc> │ │ │ │ - ldr r8, [pc, #40] @ 6e38c <__cxa_atexit@plt+0x61bdc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #36] @ 6e390 <__cxa_atexit@plt+0x61be0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - b 201280c <__cxa_atexit@plt+0x200605c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6e318 <__cxa_atexit@plt+0x61b68> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 6e320 <__cxa_atexit@plt+0x61b70> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff754 <__cxa_atexit@plt+0x3f2fa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsbeq r1, r6, #641728512 @ 0x26400000 │ │ │ │ - adcseq r8, sl, #140, 22 @ 0x23000 │ │ │ │ - addseq sl, r9, #160, 24 @ 0xa000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6e408 <__cxa_atexit@plt+0x61c58> │ │ │ │ - ldr r3, [pc, #96] @ 6e418 <__cxa_atexit@plt+0x61c68> │ │ │ │ + adcseq r8, sl, #72, 24 @ 0x4800 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6e3cc <__cxa_atexit@plt+0x61c1c> │ │ │ │ + ldr r3, [pc, #144] @ 6e3d4 <__cxa_atexit@plt+0x61c24> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ mov r7, r5 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 6e3f0 <__cxa_atexit@plt+0x61c40> │ │ │ │ - ldr r7, [pc, #72] @ 6e41c <__cxa_atexit@plt+0x61c6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6e400 <__cxa_atexit@plt+0x61c50> │ │ │ │ - b 6e474 <__cxa_atexit@plt+0x61cc4> │ │ │ │ + stmib r7, {r1, r2} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 6e39c <__cxa_atexit@plt+0x61bec> │ │ │ │ + ldr r1, [pc, #112] @ 6e3d8 <__cxa_atexit@plt+0x61c28> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 6e3ac <__cxa_atexit@plt+0x61bfc> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 6e3c4 <__cxa_atexit@plt+0x61c14> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 6e420 <__cxa_atexit@plt+0x61c70> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #40] @ 6e3dc <__cxa_atexit@plt+0x61c2c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - addseq sl, r9, #64, 24 @ 0x4000 │ │ │ │ - addseq sl, r9, #20, 24 @ 0x1400 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + adcseq r8, sl, #132, 22 @ 0x21000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 6e464 <__cxa_atexit@plt+0x61cb4> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #84] @ 6e44c <__cxa_atexit@plt+0x61c9c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6e45c <__cxa_atexit@plt+0x61cac> │ │ │ │ - b 6e474 <__cxa_atexit@plt+0x61cc4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - addseq sl, r9, #208, 22 @ 0x34000 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 6e4d4 <__cxa_atexit@plt+0x61d24> │ │ │ │ - ldr r2, [pc, #128] @ 6e510 <__cxa_atexit@plt+0x61d60> │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 6e4e8 <__cxa_atexit@plt+0x61d38> │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 6e4f4 <__cxa_atexit@plt+0x61d44> │ │ │ │ - ldr r3, [pc, #96] @ 6e514 <__cxa_atexit@plt+0x61d64> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6e508 <__cxa_atexit@plt+0x61d58> │ │ │ │ - b 6e590 <__cxa_atexit@plt+0x61de0> │ │ │ │ - ldr r7, [pc, #60] @ 6e518 <__cxa_atexit@plt+0x61d68> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ + beq 6e424 <__cxa_atexit@plt+0x61c74> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 6e440 <__cxa_atexit@plt+0x61c90> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 6e51c <__cxa_atexit@plt+0x61d6c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - adcseq r8, sl, #36, 22 @ 0x9000 │ │ │ │ - adcseq r8, sl, #120, 20 @ 0x78000 │ │ │ │ - addseq sl, r9, #24, 22 @ 0x6000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ldr r3, [pc, #24] @ 6e450 <__cxa_atexit@plt+0x61ca0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + adcseq r8, sl, #0, 22 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 6e560 <__cxa_atexit@plt+0x61db0> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #52] @ 6e57c <__cxa_atexit@plt+0x61dcc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6e574 <__cxa_atexit@plt+0x61dc4> │ │ │ │ - b 6e590 <__cxa_atexit@plt+0x61de0> │ │ │ │ - ldr r7, [pc, #24] @ 6e580 <__cxa_atexit@plt+0x61dd0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + bne 6e484 <__cxa_atexit@plt+0x61cd4> │ │ │ │ + ldr r3, [pc, #32] @ 6e490 <__cxa_atexit@plt+0x61ce0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + adcseq r8, sl, #200, 20 @ 0xc8000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6e500 <__cxa_atexit@plt+0x61d50> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6e50c <__cxa_atexit@plt+0x61d5c> │ │ │ │ + ldr r1, [pc, #84] @ 6e51c <__cxa_atexit@plt+0x61d6c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r0, r1, #1 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r1, [pc, #72] @ 6e520 <__cxa_atexit@plt+0x61d70> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r1, r8} │ │ │ │ + str r0, [r2, #12] │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr r1, [pc, #56] @ 6e524 <__cxa_atexit@plt+0x61d74> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - adcseq r8, sl, #12, 20 @ 0xc000 │ │ │ │ - addseq sl, r9, #180, 20 @ 0xb4000 │ │ │ │ + adcseq r8, sl, #96, 22 @ 0x18000 │ │ │ │ + adcseq r8, sl, #56, 20 @ 0x38000 │ │ │ │ + adcseq r8, sl, #76, 20 @ 0x4c000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6e560 <__cxa_atexit@plt+0x61db0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 6e568 <__cxa_atexit@plt+0x61db8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r8, sl, #0, 20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6e604 <__cxa_atexit@plt+0x61e54> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #144] @ 6e63c <__cxa_atexit@plt+0x61e8c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6e61c <__cxa_atexit@plt+0x61e6c> │ │ │ │ - ldr r1, [pc, #112] @ 6e640 <__cxa_atexit@plt+0x61e90> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6e61c <__cxa_atexit@plt+0x61e6c> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 6e628 <__cxa_atexit@plt+0x61e78> │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3eb824 <__cxa_atexit@plt+0x3df074> │ │ │ │ - ldr r7, [pc, #56] @ 6e644 <__cxa_atexit@plt+0x61e94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #48] @ 6e648 <__cxa_atexit@plt+0x61e98> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6e5a0 <__cxa_atexit@plt+0x61df0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 6e5a8 <__cxa_atexit@plt+0x61df8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r8, sl, #192, 18 @ 0x300000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 6e634 <__cxa_atexit@plt+0x61e84> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6e640 <__cxa_atexit@plt+0x61e90> │ │ │ │ + ldr lr, [pc, #116] @ 6e650 <__cxa_atexit@plt+0x61ea0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #108] @ 6e654 <__cxa_atexit@plt+0x61ea4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #80] @ 6e658 <__cxa_atexit@plt+0x61ea8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #68] @ 6e65c <__cxa_atexit@plt+0x61eac> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r2, [pc, #60] @ 6e660 <__cxa_atexit@plt+0x61eb0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r2, r3, r5} │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + adcseq r8, sl, #104, 18 @ 0x1a0000 │ │ │ │ + adcseq r8, sl, #48, 18 @ 0xc0000 │ │ │ │ + adcseq r8, sl, #16, 20 @ 0x10000 │ │ │ │ + adcseq r8, sl, #236, 16 @ 0xec0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6e698 <__cxa_atexit@plt+0x61ee8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 6e6a0 <__cxa_atexit@plt+0x61ef0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 6e64c <__cxa_atexit@plt+0x61e9c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + adcseq r8, sl, #200, 16 @ 0xc80000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6e724 <__cxa_atexit@plt+0x61f74> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6e730 <__cxa_atexit@plt+0x61f80> │ │ │ │ + ldr lr, [pc, #104] @ 6e740 <__cxa_atexit@plt+0x61f90> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, #88] @ 6e744 <__cxa_atexit@plt+0x61f94> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #76] @ 6e748 <__cxa_atexit@plt+0x61f98> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #68] @ 6e74c <__cxa_atexit@plt+0x61f9c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r3, r5} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - addseq sl, r9, #52, 20 @ 0x34000 │ │ │ │ - addseq sl, r9, #40, 20 @ 0x28000 │ │ │ │ - adcseq r8, sl, #208, 18 @ 0x340000 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq r8, sl, #76, 16 @ 0x4c0000 │ │ │ │ + adcseq r8, sl, #120, 16 @ 0x780000 │ │ │ │ + adcseq r8, sl, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #80] @ 6e6b0 <__cxa_atexit@plt+0x61f00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6e694 <__cxa_atexit@plt+0x61ee4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 6e69c <__cxa_atexit@plt+0x61eec> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3eb824 <__cxa_atexit@plt+0x3df074> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 6e7c8 <__cxa_atexit@plt+0x62018> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6e7d4 <__cxa_atexit@plt+0x62024> │ │ │ │ + ldr lr, [pc, #100] @ 6e7e4 <__cxa_atexit@plt+0x62034> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 6e7e8 <__cxa_atexit@plt+0x62038> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #64] @ 6e7ec <__cxa_atexit@plt+0x6203c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 6e6b4 <__cxa_atexit@plt+0x61f04> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - adcseq r8, sl, #92, 18 @ 0x170000 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 6e6e0 <__cxa_atexit@plt+0x61f30> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3eb824 <__cxa_atexit@plt+0x3df074> │ │ │ │ - ldr r7, [pc, #12] @ 6e6f4 <__cxa_atexit@plt+0x61f44> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + adcseq r8, sl, #196, 14 @ 0x3100000 │ │ │ │ + adcseq r8, sl, #128, 16 @ 0x800000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6e824 <__cxa_atexit@plt+0x62074> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 6e82c <__cxa_atexit@plt+0x6207c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r8, sl, #24, 18 @ 0x60000 │ │ │ │ - addseq sl, r9, #60, 18 @ 0xf0000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6e76c <__cxa_atexit@plt+0x61fbc> │ │ │ │ - ldr r3, [pc, #96] @ 6e77c <__cxa_atexit@plt+0x61fcc> │ │ │ │ - add r3, pc, r3 │ │ │ │ + adcseq r8, sl, #60, 14 @ 0xf00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6e8b4 <__cxa_atexit@plt+0x62104> │ │ │ │ + ldr lr, [pc, #108] @ 6e8bc <__cxa_atexit@plt+0x6210c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ mov r7, r5 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 6e754 <__cxa_atexit@plt+0x61fa4> │ │ │ │ - ldr r7, [pc, #72] @ 6e780 <__cxa_atexit@plt+0x61fd0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #4] │ │ │ │ + str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ + stmib r7, {r0, r2, r3} │ │ │ │ + str r1, [r7, #16] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 6e89c <__cxa_atexit@plt+0x620ec> │ │ │ │ + ldr r3, [pc, #64] @ 6e8c0 <__cxa_atexit@plt+0x62110> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 6e764 <__cxa_atexit@plt+0x61fb4> │ │ │ │ - b 6e7d8 <__cxa_atexit@plt+0x62028> │ │ │ │ + beq 6e8ac <__cxa_atexit@plt+0x620fc> │ │ │ │ + b 6e904 <__cxa_atexit@plt+0x62154> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 6e784 <__cxa_atexit@plt+0x61fd4> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - addseq sl, r9, #228, 16 @ 0xe40000 │ │ │ │ - addseq sl, r9, #176, 16 @ 0xb00000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 6e7c8 <__cxa_atexit@plt+0x62018> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #28] @ 6e8f8 <__cxa_atexit@plt+0x62148> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 6e7c0 <__cxa_atexit@plt+0x62010> │ │ │ │ - b 6e7d8 <__cxa_atexit@plt+0x62028> │ │ │ │ + beq 6e8f0 <__cxa_atexit@plt+0x62140> │ │ │ │ + b 6e904 <__cxa_atexit@plt+0x62154> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - addseq sl, r9, #108, 16 @ 0x6c0000 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 6e838 <__cxa_atexit@plt+0x62088> │ │ │ │ - ldr r2, [pc, #128] @ 6e874 <__cxa_atexit@plt+0x620c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov ip, fp │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 6e84c <__cxa_atexit@plt+0x6209c> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 6e858 <__cxa_atexit@plt+0x620a8> │ │ │ │ - ldr r3, [pc, #96] @ 6e878 <__cxa_atexit@plt+0x620c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6e86c <__cxa_atexit@plt+0x620bc> │ │ │ │ - b 6e8f4 <__cxa_atexit@plt+0x62144> │ │ │ │ - ldr r7, [pc, #60] @ 6e87c <__cxa_atexit@plt+0x620cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r8, [r3, #12]! │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr sl, [r3, #-8] │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r9, [r2, #4]! │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 6e990 <__cxa_atexit@plt+0x621e0> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 6e9f4 <__cxa_atexit@plt+0x62244> │ │ │ │ + ldr lr, [pc, #232] @ 6ea28 <__cxa_atexit@plt+0x62278> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #228] @ 6ea2c <__cxa_atexit@plt+0x6227c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub r1, r3, #7 │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r5, [pc, #208] @ 6ea30 <__cxa_atexit@plt+0x62280> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #200] @ 6ea34 <__cxa_atexit@plt+0x62284> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r5, [r6, #24] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov fp, ip │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 6ea08 <__cxa_atexit@plt+0x62258> │ │ │ │ + ldr r1, [pc, #120] @ 6ea1c <__cxa_atexit@plt+0x6226c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr fp, [r5, #8] │ │ │ │ + ldr lr, [r5, #20] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + add r0, r6, #8 │ │ │ │ + stm r0, {r8, r9, sl} │ │ │ │ + add r0, r6, #28 │ │ │ │ + stm r0, {r8, sl, lr} │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r0, [pc, #84] @ 6ea20 <__cxa_atexit@plt+0x62270> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #20]! │ │ │ │ + ldr r0, [pc, #76] @ 6ea24 <__cxa_atexit@plt+0x62274> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add lr, r5, #12 │ │ │ │ + stm lr, {r0, r1, r6} │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, fp │ │ │ │ + mov fp, ip │ │ │ │ + b 3ff76c <__cxa_atexit@plt+0x3f2fbc> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov fp, ip │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov fp, ip │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + adcseq r8, sl, #84, 12 @ 0x5400000 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + adcseq r8, sl, #240, 10 @ 0x3c000000 │ │ │ │ + adcseq r8, sl, #20, 12 @ 0x1400000 │ │ │ │ + adcseq r8, sl, #164, 10 @ 0x29000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub ip, r5, #12 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 6eac8 <__cxa_atexit@plt+0x62318> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6ead4 <__cxa_atexit@plt+0x62324> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + sub lr, r6, #15 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r8, [pc, #96] @ 6eae4 <__cxa_atexit@plt+0x62334> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + stmdb r5, {r8, r9, lr} │ │ │ │ + ldr r5, [pc, #88] @ 6eae8 <__cxa_atexit@plt+0x62338> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r5, [pc, #68] @ 6eaec <__cxa_atexit@plt+0x6233c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r1, r3, fp} │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, r1 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 6e880 <__cxa_atexit@plt+0x620d0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + adcseq r8, sl, #168, 10 @ 0x2a000000 │ │ │ │ + @ instruction: 0xfffffa9c │ │ │ │ + @ instruction: 0xfffffd90 │ │ │ │ + addseq r8, r9, #140, 6 @ 0x30000002 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #24 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6ebbc <__cxa_atexit@plt+0x6240c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 6ebc4 <__cxa_atexit@plt+0x62414> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r0, [pc, #208] @ 6ebf8 <__cxa_atexit@plt+0x62448> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-8] │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r0, r9, sl} │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + ldr ip, [pc, #184] @ 6ebfc <__cxa_atexit@plt+0x6244c> │ │ │ │ + add ip, pc, ip │ │ │ │ + sub lr, r2, #19 │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + sub r2, r2, #9 │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #164] @ 6ec00 <__cxa_atexit@plt+0x62450> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str ip, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + ldr r2, [pc, #148] @ 6ec04 <__cxa_atexit@plt+0x62454> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #12] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r0, r9, sl} │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 6ebdc <__cxa_atexit@plt+0x6242c> │ │ │ │ + ldr r7, [pc, #120] @ 6ec0c <__cxa_atexit@plt+0x6245c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #116] @ 6ec10 <__cxa_atexit@plt+0x62460> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #28]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff6dc <__cxa_atexit@plt+0x3f2f2c> │ │ │ │ + mov r2, r6 │ │ │ │ + b 6ebcc <__cxa_atexit@plt+0x6241c> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - adcseq r8, sl, #52, 14 @ 0xd00000 │ │ │ │ - adcseq r8, sl, #160, 14 @ 0x2800000 │ │ │ │ - addseq sl, r9, #180, 14 @ 0x2d00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6e8c4 <__cxa_atexit@plt+0x62114> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #52] @ 6e8e0 <__cxa_atexit@plt+0x62130> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6e8d8 <__cxa_atexit@plt+0x62128> │ │ │ │ - b 6e8f4 <__cxa_atexit@plt+0x62144> │ │ │ │ - ldr r7, [pc, #24] @ 6e8e4 <__cxa_atexit@plt+0x62134> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [pc, #36] @ 6ec08 <__cxa_atexit@plt+0x62458> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + adcseq r8, sl, #40, 8 @ 0x28000000 │ │ │ │ + @ instruction: 0xfffff958 │ │ │ │ + adcseq r8, sl, #244, 8 @ 0xf4000000 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + addseq r8, r9, #92, 10 @ 0x17000000 │ │ │ │ + @ instruction: 0xffffde9c │ │ │ │ + @ instruction: 0xffffe07c │ │ │ │ + addseq r8, r9, #100, 4 @ 0x40000006 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6ec6c <__cxa_atexit@plt+0x624bc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6ec74 <__cxa_atexit@plt+0x624c4> │ │ │ │ + ldr r1, [pc, #68] @ 6ec90 <__cxa_atexit@plt+0x624e0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #64] @ 6ec94 <__cxa_atexit@plt+0x624e4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff774 <__cxa_atexit@plt+0x3f2fc4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 6ec7c <__cxa_atexit@plt+0x624cc> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 6ec8c <__cxa_atexit@plt+0x624dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - adcseq r8, sl, #52, 14 @ 0xd00000 │ │ │ │ - addseq sl, r9, #80, 14 @ 0x1400000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + addseq r8, r9, #244, 8 @ 0xf4000000 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0xfffff698 │ │ │ │ + addseq r8, r9, #228, 2 @ 0x39 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6e954 <__cxa_atexit@plt+0x621a4> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #104] @ 6e978 <__cxa_atexit@plt+0x621c8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6e96c <__cxa_atexit@plt+0x621bc> │ │ │ │ - ldr r2, [pc, #72] @ 6e97c <__cxa_atexit@plt+0x621cc> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6ed14 <__cxa_atexit@plt+0x62564> │ │ │ │ + ldr r2, [pc, #96] @ 6ed20 <__cxa_atexit@plt+0x62570> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #92] @ 6ed24 <__cxa_atexit@plt+0x62574> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r1, [pc, #84] @ 6ed28 <__cxa_atexit@plt+0x62578> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + ldmdb r5, {r2, r9} │ │ │ │ + ldmib r5, {r0, sl} │ │ │ │ str r1, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6e96c <__cxa_atexit@plt+0x621bc> │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r9, sl} │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + @ instruction: 0xfffff664 │ │ │ │ + adcseq r8, sl, #88, 6 @ 0x60000001 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6ed64 <__cxa_atexit@plt+0x625b4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 6ed6c <__cxa_atexit@plt+0x625bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 6e9c8 <__cxa_atexit@plt+0x62218> │ │ │ │ - ldr r7, [pc, #36] @ 6e980 <__cxa_atexit@plt+0x621d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [pc, #28] @ 6e984 <__cxa_atexit@plt+0x621d4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + adcseq r8, sl, #252, 2 @ 0x3f │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #32 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6ede8 <__cxa_atexit@plt+0x62638> │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r2, [pc, #80] @ 6edf4 <__cxa_atexit@plt+0x62644> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + ldr r2, [r7, #28] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + ldr r0, [pc, #64] @ 6edf8 <__cxa_atexit@plt+0x62648> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str r9, [r3, #-20] @ 0xffffffec │ │ │ │ + sub r1, r3, #32 │ │ │ │ + stm r1, {r0, r8, lr} │ │ │ │ + tst r2, #3 │ │ │ │ + beq 6eddc <__cxa_atexit@plt+0x6262c> │ │ │ │ + mov r7, r2 │ │ │ │ + b 6ee04 <__cxa_atexit@plt+0x62654> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - addseq sl, r9, #228, 12 @ 0xe400000 │ │ │ │ - addseq sl, r9, #216, 12 @ 0xd800000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + adcseq r8, sl, #172, 2 @ 0x2b │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 6e9bc <__cxa_atexit@plt+0x6220c> │ │ │ │ + ldr r3, [pc, #160] @ 6eeac <__cxa_atexit@plt+0x626fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6e9b4 <__cxa_atexit@plt+0x62204> │ │ │ │ - b 6e9c8 <__cxa_atexit@plt+0x62218> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 6ea34 <__cxa_atexit@plt+0x62284> │ │ │ │ - ldr r2, [pc, #140] @ 6ea6c <__cxa_atexit@plt+0x622bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6ea48 <__cxa_atexit@plt+0x62298> │ │ │ │ - ldr r1, [pc, #116] @ 6ea70 <__cxa_atexit@plt+0x622c0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ + str r2, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 6ea50 <__cxa_atexit@plt+0x622a0> │ │ │ │ + beq 6ee80 <__cxa_atexit@plt+0x626d0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 6ee9c <__cxa_atexit@plt+0x626ec> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ cmp r2, r7 │ │ │ │ - bne 6ea5c <__cxa_atexit@plt+0x622ac> │ │ │ │ - ldr r7, [pc, #72] @ 6ea74 <__cxa_atexit@plt+0x622c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 6ea78 <__cxa_atexit@plt+0x622c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + bne 6ee88 <__cxa_atexit@plt+0x626d8> │ │ │ │ + ldr r7, [pc, #104] @ 6eeb0 <__cxa_atexit@plt+0x62700> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr lr, [pc, #80] @ 6eeb4 <__cxa_atexit@plt+0x62704> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add r2, r6, #12 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 6ea7c <__cxa_atexit@plt+0x622cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + add r5, r5, #24 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - adcseq r8, sl, #212, 10 @ 0x35000000 │ │ │ │ - adcseq r8, sl, #56, 10 @ 0xe000000 │ │ │ │ - adcseq r8, sl, #16, 10 @ 0x4000000 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + adcseq r8, sl, #188 @ 0xbc │ │ │ │ + andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #92] @ 6eaec <__cxa_atexit@plt+0x6233c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6ead0 <__cxa_atexit@plt+0x62320> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 6ef34 <__cxa_atexit@plt+0x62784> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 6eadc <__cxa_atexit@plt+0x6232c> │ │ │ │ - ldr r7, [pc, #40] @ 6eaf0 <__cxa_atexit@plt+0x62340> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 6eaf4 <__cxa_atexit@plt+0x62344> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - adcseq r8, sl, #56, 10 @ 0xe000000 │ │ │ │ - adcseq r8, sl, #144, 8 @ 0x90000000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 6eb2c <__cxa_atexit@plt+0x6237c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r7, [pc, #20] @ 6eb30 <__cxa_atexit@plt+0x62380> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - cmp r1, r2 │ │ │ │ - addeq r7, r3, #1 │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + cmp r2, r7 │ │ │ │ + bne 6ef20 <__cxa_atexit@plt+0x62770> │ │ │ │ + ldr r7, [pc, #92] @ 6ef44 <__cxa_atexit@plt+0x62794> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr lr, [pc, #68] @ 6ef48 <__cxa_atexit@plt+0x62798> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add r2, r6, #12 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq r8, sl, #248, 8 @ 0xf8000000 │ │ │ │ - adcseq r8, sl, #88, 8 @ 0x58000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6eb94 <__cxa_atexit@plt+0x623e4> │ │ │ │ - ldr lr, [pc, #76] @ 6eba0 <__cxa_atexit@plt+0x623f0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #64] @ 6eba4 <__cxa_atexit@plt+0x623f4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6eb88 <__cxa_atexit@plt+0x623d8> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3eb82c <__cxa_atexit@plt+0x3df07c> │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + add r5, r5, #24 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - adcseq r8, sl, #236, 6 @ 0xb0000003 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + adcseq r8, sl, #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3eb82c <__cxa_atexit@plt+0x3df07c> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6ec6c <__cxa_atexit@plt+0x624bc> │ │ │ │ - ldr r2, [pc, #168] @ 6ec88 <__cxa_atexit@plt+0x624d8> │ │ │ │ + bhi 6efc8 <__cxa_atexit@plt+0x62818> │ │ │ │ + ldr r2, [pc, #124] @ 6efe4 <__cxa_atexit@plt+0x62834> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ 6efe8 <__cxa_atexit@plt+0x62838> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 6ec60 <__cxa_atexit@plt+0x624b0> │ │ │ │ + beq 6efbc <__cxa_atexit@plt+0x6280c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ + add r2, r6, #8 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 6ec74 <__cxa_atexit@plt+0x624c4> │ │ │ │ - ldr r3, [pc, #116] @ 6ec8c <__cxa_atexit@plt+0x624dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #96] @ 6ec90 <__cxa_atexit@plt+0x624e0> │ │ │ │ + bcc 6efd0 <__cxa_atexit@plt+0x62820> │ │ │ │ + ldr r3, [pc, #76] @ 6efec <__cxa_atexit@plt+0x6283c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [pc, #88] @ 6ec94 <__cxa_atexit@plt+0x624e4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub sl, r2, #6 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3eb82c <__cxa_atexit@plt+0x3df07c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - adcseq r8, sl, #76, 10 @ 0x13000000 │ │ │ │ - adcseq r8, sl, #16, 6 @ 0x40000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6ed04 <__cxa_atexit@plt+0x62554> │ │ │ │ - ldr r2, [pc, #84] @ 6ed10 <__cxa_atexit@plt+0x62560> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #64] @ 6ed14 <__cxa_atexit@plt+0x62564> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #56] @ 6ed18 <__cxa_atexit@plt+0x62568> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3eb82c <__cxa_atexit@plt+0x3df07c> │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - adcseq r8, sl, #168, 8 @ 0xa8000000 │ │ │ │ - adcseq r8, sl, #108, 4 @ 0xc0000006 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6edb0 <__cxa_atexit@plt+0x62600> │ │ │ │ - ldr lr, [pc, #148] @ 6edd0 <__cxa_atexit@plt+0x62620> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #136] @ 6edd4 <__cxa_atexit@plt+0x62624> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6eda4 <__cxa_atexit@plt+0x625f4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 6edbc <__cxa_atexit@plt+0x6260c> │ │ │ │ - ldr r3, [pc, #100] @ 6edd8 <__cxa_atexit@plt+0x62628> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r0, [pc, #84] @ 6eddc <__cxa_atexit@plt+0x6262c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r3} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - sub sl, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3eb82c <__cxa_atexit@plt+0x3df07c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - adcseq r8, sl, #4, 4 @ 0x40000000 │ │ │ │ - adcseq r8, sl, #84, 6 @ 0x50000001 │ │ │ │ - adcseq r8, sl, #196, 2 @ 0x31 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + adcseq r7, sl, #220, 30 @ 0x370 │ │ │ │ + adcseq r8, sl, #16 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6ee30 <__cxa_atexit@plt+0x62680> │ │ │ │ - ldr r2, [pc, #56] @ 6ee3c <__cxa_atexit@plt+0x6268c> │ │ │ │ + bcc 6f02c <__cxa_atexit@plt+0x6287c> │ │ │ │ + ldr r2, [pc, #36] @ 6f038 <__cxa_atexit@plt+0x62888> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [pc, #40] @ 6ee40 <__cxa_atexit@plt+0x62690> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3eb82c <__cxa_atexit@plt+0x3df07c> │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r8, sl, #196, 4 @ 0x4000000c │ │ │ │ - adcseq r8, sl, #52, 2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r7, sl, #156, 30 @ 0x270 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6eeec <__cxa_atexit@plt+0x6273c> │ │ │ │ - ldr r2, [pc, #168] @ 6ef08 <__cxa_atexit@plt+0x62758> │ │ │ │ + bhi 6f100 <__cxa_atexit@plt+0x62950> │ │ │ │ + ldr r2, [pc, #196] @ 6f120 <__cxa_atexit@plt+0x62970> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6eee0 <__cxa_atexit@plt+0x62730> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 6eef4 <__cxa_atexit@plt+0x62744> │ │ │ │ - ldr r3, [pc, #116] @ 6ef0c <__cxa_atexit@plt+0x6275c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #96] @ 6ef10 <__cxa_atexit@plt+0x62760> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [pc, #88] @ 6ef14 <__cxa_atexit@plt+0x62764> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 6f0f0 <__cxa_atexit@plt+0x62940> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #56 @ 0x38 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 6f108 <__cxa_atexit@plt+0x62958> │ │ │ │ + ldr r7, [pc, #148] @ 6f124 <__cxa_atexit@plt+0x62974> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr lr, [r9, #7] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r8, [r5, #-16] │ │ │ │ + ldmda r5, {r0, r1, r7, ip} │ │ │ │ + ldr r9, [pc, #124] @ 6f128 <__cxa_atexit@plt+0x62978> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, #120] @ 6f12c <__cxa_atexit@plt+0x6297c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub sl, r2, #6 │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r3, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + mov r7, r6 │ │ │ │ + str r9, [r7, #32]! │ │ │ │ + str r3, [r6, #40] @ 0x28 │ │ │ │ + str sl, [r6, #44] @ 0x2c │ │ │ │ + str r7, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3eb82c <__cxa_atexit@plt+0x3df07c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r7, #56 @ 0x38 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - adcseq r8, sl, #204, 4 @ 0xc000000c │ │ │ │ - adcseq r8, sl, #144 @ 0x90 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffffce4 │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + adcseq r7, sl, #212, 30 @ 0x350 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6ef84 <__cxa_atexit@plt+0x627d4> │ │ │ │ - ldr r2, [pc, #84] @ 6ef90 <__cxa_atexit@plt+0x627e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #64] @ 6ef94 <__cxa_atexit@plt+0x627e4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr lr, [pc, #56] @ 6ef98 <__cxa_atexit@plt+0x627e8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - mov r8, #11 │ │ │ │ - b 3eb82c <__cxa_atexit@plt+0x3df07c> │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - adcseq r8, sl, #40, 4 @ 0x80000002 │ │ │ │ - adcseq r7, sl, #236, 30 @ 0x3b0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6f004 <__cxa_atexit@plt+0x62854> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6f010 <__cxa_atexit@plt+0x62860> │ │ │ │ - ldr r2, [pc, #84] @ 6f020 <__cxa_atexit@plt+0x62870> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #80] @ 6f024 <__cxa_atexit@plt+0x62874> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 6f028 <__cxa_atexit@plt+0x62878> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bcc 6f1bc <__cxa_atexit@plt+0x62a0c> │ │ │ │ + ldr lr, [pc, #116] @ 6f1c8 <__cxa_atexit@plt+0x62a18> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #84] @ 6f1cc <__cxa_atexit@plt+0x62a1c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #80] @ 6f1d0 <__cxa_atexit@plt+0x62a20> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #32]! │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str sl, [r3, #44] @ 0x2c │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ + str r3, [r3, #52] @ 0x34 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - adcseq r7, sl, #124, 30 @ 0x1f0 │ │ │ │ - rsbeq r0, r6, #16646144 @ 0xfe0000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffc20 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + adcseq r7, sl, #8, 30 │ │ │ │ + addseq r7, r9, #164, 24 @ 0xa400 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6f070 <__cxa_atexit@plt+0x628c0> │ │ │ │ - ldr r7, [pc, #52] @ 6f080 <__cxa_atexit@plt+0x628d0> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6f288 <__cxa_atexit@plt+0x62ad8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 6f290 <__cxa_atexit@plt+0x62ae0> │ │ │ │ + ldr r1, [pc, #192] @ 6f2cc <__cxa_atexit@plt+0x62b1c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr ip, [pc, #188] @ 6f2d0 <__cxa_atexit@plt+0x62b20> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr lr, [pc, #184] @ 6f2d4 <__cxa_atexit@plt+0x62b24> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #180] @ 6f2d8 <__cxa_atexit@plt+0x62b28> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r2, #-16] │ │ │ │ + ldr r0, [r2] │ │ │ │ + stmib r6, {r1, sl} │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str ip, [r2] │ │ │ │ + sub r1, r3, #5 │ │ │ │ + str r1, [r2, #-12] │ │ │ │ + add r3, lr, #1 │ │ │ │ + str r3, [r2, #-8] │ │ │ │ + str r0, [r2, #-4] │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 6f2b0 <__cxa_atexit@plt+0x62b00> │ │ │ │ + ldr r7, [pc, #132] @ 6f2e4 <__cxa_atexit@plt+0x62b34> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 6f064 <__cxa_atexit@plt+0x628b4> │ │ │ │ - mov r7, r9 │ │ │ │ - b 6f090 <__cxa_atexit@plt+0x628e0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r2, [pc, #128] @ 6f2e8 <__cxa_atexit@plt+0x62b38> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #16]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff6dc <__cxa_atexit@plt+0x3f2f2c> │ │ │ │ + mov r3, r6 │ │ │ │ + b 6f298 <__cxa_atexit@plt+0x62ae8> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 6f2e0 <__cxa_atexit@plt+0x62b30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 6f084 <__cxa_atexit@plt+0x628d4> │ │ │ │ + ldr r7, [pc, #36] @ 6f2dc <__cxa_atexit@plt+0x62b2c> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r9, r9, #248, 30 @ 0x3e0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + addseq r6, r9, #112, 18 @ 0x1c0000 │ │ │ │ + adcseq r7, sl, #44, 28 @ 0x2c0 │ │ │ │ + addseq r7, r9, #136, 28 @ 0x880 │ │ │ │ + addseq r7, r9, #224, 28 @ 0xe00 │ │ │ │ + @ instruction: 0xffffd7d0 │ │ │ │ + @ instruction: 0xffffd9b0 │ │ │ │ + addseq r6, r9, #120, 16 @ 0x780000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #64] @ 6f340 <__cxa_atexit@plt+0x62b90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 6f12c <__cxa_atexit@plt+0x6297c> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #224] @ 6f18c <__cxa_atexit@plt+0x629dc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6f140 <__cxa_atexit@plt+0x62990> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 6f178 <__cxa_atexit@plt+0x629c8> │ │ │ │ - ldm r5, {r1, lr} │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - add r9, r6, #4 │ │ │ │ - cmp r2, #10 │ │ │ │ - ble 6f14c <__cxa_atexit@plt+0x6299c> │ │ │ │ - ldr r8, [pc, #156] @ 6f190 <__cxa_atexit@plt+0x629e0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #152] @ 6f194 <__cxa_atexit@plt+0x629e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #144] @ 6f198 <__cxa_atexit@plt+0x629e8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add sl, r6, #12 │ │ │ │ - stm sl, {r0, r1, lr} │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r2, r7, r9} │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r8, [r6, #4] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #104] @ 6f19c <__cxa_atexit@plt+0x629ec> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ + beq 6f324 <__cxa_atexit@plt+0x62b74> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 6f330 <__cxa_atexit@plt+0x62b80> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - add r3, r6, #20 │ │ │ │ - ldr r2, [pc, #72] @ 6f1a0 <__cxa_atexit@plt+0x629f0> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r7, [pc, #12] @ 6f344 <__cxa_atexit@plt+0x62b94> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + addseq r6, r9, #52, 16 @ 0x340000 │ │ │ │ + addseq r6, r9, #28, 16 @ 0x1c0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 6f370 <__cxa_atexit@plt+0x62bc0> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + addseq r6, r9, #4, 16 @ 0x40000 │ │ │ │ + addseq r7, r9, #4, 22 @ 0x1000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov lr, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6f3ec <__cxa_atexit@plt+0x62c3c> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 6f3fc <__cxa_atexit@plt+0x62c4c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 6f404 <__cxa_atexit@plt+0x62c54> │ │ │ │ + ldr r0, [pc, #104] @ 6f42c <__cxa_atexit@plt+0x62c7c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #100] @ 6f430 <__cxa_atexit@plt+0x62c80> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #68] @ 6f1a4 <__cxa_atexit@plt+0x629f4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add sl, r6, #12 │ │ │ │ - stm sl, {r0, r1, lr} │ │ │ │ - str r2, [r6, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r5, #24 │ │ │ │ + stm r2, {r0, r6, r8, r9, lr} │ │ │ │ + str r9, [r6, #8] │ │ │ │ + mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff774 <__cxa_atexit@plt+0x3f2fc4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, lr │ │ │ │ + bx r0 │ │ │ │ + mov r3, r6 │ │ │ │ + b 6f40c <__cxa_atexit@plt+0x62c5c> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 6f428 <__cxa_atexit@plt+0x62c78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0xfffffeac │ │ │ │ - adcseq r7, sl, #208, 30 @ 0x340 │ │ │ │ - adcseq r7, sl, #68, 28 @ 0x440 │ │ │ │ - rsbeq r0, r6, #192, 14 @ 0x3000000 │ │ │ │ - @ instruction: 0xfffffa70 │ │ │ │ - rsbeq r0, r6, #36175872 @ 0x2280000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 6f244 <__cxa_atexit@plt+0x62a94> │ │ │ │ - ldmib r5, {r1, lr} │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - add r9, r6, #4 │ │ │ │ - cmp r2, #10 │ │ │ │ - ble 6f218 <__cxa_atexit@plt+0x62a68> │ │ │ │ - ldr r8, [pc, #116] @ 6f254 <__cxa_atexit@plt+0x62aa4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, #112] @ 6f258 <__cxa_atexit@plt+0x62aa8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [pc, #104] @ 6f25c <__cxa_atexit@plt+0x62aac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add sl, r6, #12 │ │ │ │ - stm sl, {r0, r1, lr} │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r2, r7, r9} │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r8, [r6, #4] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + mov sl, lr │ │ │ │ bx r0 │ │ │ │ - add r3, r6, #20 │ │ │ │ - ldr r2, [pc, #60] @ 6f260 <__cxa_atexit@plt+0x62ab0> │ │ │ │ + addseq r7, r9, #196, 26 @ 0x3100 │ │ │ │ + andeq r3, r0, r4, asr #26 │ │ │ │ + andeq r3, r0, r8, asr r3 │ │ │ │ + addseq r7, r9, #68, 20 @ 0x44000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov lr, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6f4ac <__cxa_atexit@plt+0x62cfc> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 6f4bc <__cxa_atexit@plt+0x62d0c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 6f4c4 <__cxa_atexit@plt+0x62d14> │ │ │ │ + ldr r0, [pc, #104] @ 6f4ec <__cxa_atexit@plt+0x62d3c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #100] @ 6f4f0 <__cxa_atexit@plt+0x62d40> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #56] @ 6f264 <__cxa_atexit@plt+0x62ab4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add sl, r6, #12 │ │ │ │ - stm sl, {r0, r1, lr} │ │ │ │ - str r2, [r6, #4] │ │ │ │ - add r5, r5, #16 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r5, #24 │ │ │ │ + stm r2, {r0, r6, r8, r9, lr} │ │ │ │ + str r9, [r6, #8] │ │ │ │ + mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff774 <__cxa_atexit@plt+0x3f2fc4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, lr │ │ │ │ + bx r0 │ │ │ │ + mov r3, r6 │ │ │ │ + b 6f4cc <__cxa_atexit@plt+0x62d1c> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 6f4e8 <__cxa_atexit@plt+0x62d38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffdc0 │ │ │ │ - adcseq r7, sl, #228, 28 @ 0xe40 │ │ │ │ - adcseq r7, sl, #88, 26 @ 0x1600 │ │ │ │ - @ instruction: 0xfffff9a4 │ │ │ │ - rsbeq r0, r6, #199229440 @ 0xbe00000 │ │ │ │ + mov sl, lr │ │ │ │ + bx r0 │ │ │ │ + addseq r7, r9, #252, 24 @ 0xfc00 │ │ │ │ + andeq r3, r0, r0, lsl r2 │ │ │ │ + ldrdeq r2, [r0], -r8 │ │ │ │ + addseq r7, r9, #132, 18 @ 0x210000 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov ip, r9 │ │ │ │ mov r9, r8 │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6f2c0 <__cxa_atexit@plt+0x62b10> │ │ │ │ - ldr r7, [pc, #76] @ 6f2dc <__cxa_atexit@plt+0x62b2c> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r0, r5, #12 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 6f5d0 <__cxa_atexit@plt+0x62e20> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #24 │ │ │ │ + cmp r3, lr │ │ │ │ + bcc 6f5d8 <__cxa_atexit@plt+0x62e28> │ │ │ │ + str r0, [sp] │ │ │ │ + ldr r1, [pc, #224] @ 6f618 <__cxa_atexit@plt+0x62e68> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #220] @ 6f61c <__cxa_atexit@plt+0x62e6c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sub sl, lr, #5 │ │ │ │ + mov r0, r6 │ │ │ │ + str r1, [r0, #4]! │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r9, [r0, #8] │ │ │ │ + ldr r1, [pc, #188] @ 6f620 <__cxa_atexit@plt+0x62e70> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, r0, #12 │ │ │ │ + stm r0, {r1, r9, ip} │ │ │ │ + sub r1, r5, #28 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 6f600 <__cxa_atexit@plt+0x62e50> │ │ │ │ + add lr, r6, #48 @ 0x30 │ │ │ │ + cmp r3, lr │ │ │ │ + bcc 6f5f8 <__cxa_atexit@plt+0x62e48> │ │ │ │ + ldr r9, [pc, #160] @ 6f62c <__cxa_atexit@plt+0x62e7c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #156] @ 6f630 <__cxa_atexit@plt+0x62e80> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #152] @ 6f634 <__cxa_atexit@plt+0x62e84> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r6, #28]! │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r3, r6 │ │ │ │ + str r0, [r3, #12]! │ │ │ │ + str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r6, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + mov lr, r6 │ │ │ │ + b 6f5e0 <__cxa_atexit@plt+0x62e30> │ │ │ │ + mov r0, #24 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 6f628 <__cxa_atexit@plt+0x62e78> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #68] @ 6f2e0 <__cxa_atexit@plt+0x62b30> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #129 @ 0x81 │ │ │ │ - stmib r5, {r7, sl} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 6f2b4 <__cxa_atexit@plt+0x62b04> │ │ │ │ - mov r7, r9 │ │ │ │ - b 6f090 <__cxa_atexit@plt+0x628e0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, lr │ │ │ │ + mov sl, ip │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 6f2e4 <__cxa_atexit@plt+0x62b34> │ │ │ │ + mov r0, #24 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 6f624 <__cxa_atexit@plt+0x62e74> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #24] @ 6f2e8 <__cxa_atexit@plt+0x62b38> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #129 @ 0x81 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ + mov r6, lr │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdfc │ │ │ │ - adcseq r7, sl, #184, 24 @ 0xb800 │ │ │ │ - addseq r9, r9, #168, 26 @ 0x2a00 │ │ │ │ - adcseq r7, sl, #132, 24 @ 0x8400 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ + andeq r1, r0, ip, lsl #29 │ │ │ │ + adcseq r7, sl, #236, 20 @ 0xec000 │ │ │ │ + andeq r2, r0, ip, lsr r0 │ │ │ │ + addseq r7, r9, #144, 22 @ 0x24000 │ │ │ │ + addseq r7, r9, #216, 22 @ 0x36000 │ │ │ │ + andeq r1, r0, r0, lsl #11 │ │ │ │ + andeq r1, r0, r8, rrx │ │ │ │ + andeq r1, r0, r0, lsr #1 │ │ │ │ + addseq r7, r9, #64, 16 @ 0x400000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 6f310 <__cxa_atexit@plt+0x62b60> │ │ │ │ + mov r1, r6 │ │ │ │ + sub r0, r5, #4 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 6f720 <__cxa_atexit@plt+0x62f70> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6f734 <__cxa_atexit@plt+0x62f84> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r6, r1, #12 │ │ │ │ + cmp lr, r6 │ │ │ │ + bcc 6f73c <__cxa_atexit@plt+0x62f8c> │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r0, [pc, #232] @ 6f778 <__cxa_atexit@plt+0x62fc8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr ip, [pc, #228] @ 6f77c <__cxa_atexit@plt+0x62fcc> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #224] @ 6f780 <__cxa_atexit@plt+0x62fd0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r1, {r0, r3, r9} │ │ │ │ + sub r0, r6, #5 │ │ │ │ + add r3, ip, #1 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r2, r5, #16 │ │ │ │ + stm r2, {r0, r3, sl} │ │ │ │ + ldr r0, [pc, #196] @ 6f784 <__cxa_atexit@plt+0x62fd4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + sub r2, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6f764 <__cxa_atexit@plt+0x62fb4> │ │ │ │ + add r6, r1, #36 @ 0x24 │ │ │ │ + cmp lr, r6 │ │ │ │ + bcc 6f75c <__cxa_atexit@plt+0x62fac> │ │ │ │ + ldr lr, [pc, #172] @ 6f790 <__cxa_atexit@plt+0x62fe0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [pc, #168] @ 6f794 <__cxa_atexit@plt+0x62fe4> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3eb75c <__cxa_atexit@plt+0x3defac> │ │ │ │ - addseq r9, r9, #116, 26 @ 0x1d00 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, r8 │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6f374 <__cxa_atexit@plt+0x62bc4> │ │ │ │ - ldr r7, [pc, #100] @ 6f39c <__cxa_atexit@plt+0x62bec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #92] @ 6f3a0 <__cxa_atexit@plt+0x62bf0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r3, [pc, #84] @ 6f3a4 <__cxa_atexit@plt+0x62bf4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #129 @ 0x81 │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 6f368 <__cxa_atexit@plt+0x62bb8> │ │ │ │ - mov r7, r9 │ │ │ │ - b 6f090 <__cxa_atexit@plt+0x628e0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [pc, #164] @ 6f798 <__cxa_atexit@plt+0x62fe8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [r1, #16]! │ │ │ │ + str r8, [r1, #20] │ │ │ │ + str r8, [r1, #8] │ │ │ │ + mov r3, r1 │ │ │ │ + str r0, [r3, #12]! │ │ │ │ + str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ + sub lr, r5, #32 │ │ │ │ + stm lr, {r1, r3, r8} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 6f3a8 <__cxa_atexit@plt+0x62bf8> │ │ │ │ + mov r6, r1 │ │ │ │ + b 6f744 <__cxa_atexit@plt+0x62f94> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 6f78c <__cxa_atexit@plt+0x62fdc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r5, r0 │ │ │ │ + mov sl, r3 │ │ │ │ + bx r1 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 6f788 <__cxa_atexit@plt+0x62fd8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #40] @ 6f3ac <__cxa_atexit@plt+0x62bfc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #129 @ 0x81 │ │ │ │ - ldr r3, [pc, #32] @ 6f3b0 <__cxa_atexit@plt+0x62c00> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd54 │ │ │ │ - adcseq r7, sl, #188, 22 @ 0x2f000 │ │ │ │ - adcseq r7, sl, #4, 24 @ 0x400 │ │ │ │ - addseq r9, r9, #244, 24 @ 0xf400 │ │ │ │ - adcseq r7, sl, #208, 22 @ 0x34000 │ │ │ │ - adcseq r7, sl, #112, 22 @ 0x1c000 │ │ │ │ + andeq r0, r0, r8, lsl #24 │ │ │ │ + addseq r6, r9, #244, 8 @ 0xf4000000 │ │ │ │ + adcseq r7, sl, #176, 18 @ 0x2c0000 │ │ │ │ + @ instruction: 0x00000eb4 │ │ │ │ + addseq r7, r9, #44, 20 @ 0x2c000 │ │ │ │ + addseq r7, r9, #68, 20 @ 0x44000 │ │ │ │ + andeq r1, r0, r8, lsr #8 │ │ │ │ + andeq r0, r0, r0, lsl pc │ │ │ │ + andeq r0, r0, r8, asr #30 │ │ │ │ + addseq r7, r9, #220, 12 @ 0xdc00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6f3f8 <__cxa_atexit@plt+0x62c48> │ │ │ │ - ldr r7, [pc, #52] @ 6f408 <__cxa_atexit@plt+0x62c58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6f3ec <__cxa_atexit@plt+0x62c3c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 6f418 <__cxa_atexit@plt+0x62c68> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + b 71230 <__cxa_atexit@plt+0x64a80> │ │ │ │ + addseq r7, r9, #188, 12 @ 0xbc00000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + mov lr, r8 │ │ │ │ + mov r1, r6 │ │ │ │ + sub r0, r5, #4 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 6f8a8 <__cxa_atexit@plt+0x630f8> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6f8bc <__cxa_atexit@plt+0x6310c> │ │ │ │ + ldr ip, [r4, #804] @ 0x324 │ │ │ │ + add r6, r1, #12 │ │ │ │ + cmp ip, r6 │ │ │ │ + bcc 6f8c4 <__cxa_atexit@plt+0x63114> │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r0, [pc, #240] @ 6f904 <__cxa_atexit@plt+0x63154> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #236] @ 6f908 <__cxa_atexit@plt+0x63158> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #232] @ 6f90c <__cxa_atexit@plt+0x6315c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + ldr r9, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r2, r1 │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmib r2, {sl, lr} │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + sub r2, r5, #32 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6f8f0 <__cxa_atexit@plt+0x63140> │ │ │ │ + add r6, r1, #36 @ 0x24 │ │ │ │ + cmp ip, r6 │ │ │ │ + bcc 6f8e8 <__cxa_atexit@plt+0x63138> │ │ │ │ + ldr lr, [pc, #172] @ 6f918 <__cxa_atexit@plt+0x63168> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [pc, #168] @ 6f91c <__cxa_atexit@plt+0x6316c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [pc, #164] @ 6f920 <__cxa_atexit@plt+0x63170> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [r1, #16]! │ │ │ │ + str r8, [r1, #20] │ │ │ │ + str r8, [r1, #8] │ │ │ │ + mov r3, r1 │ │ │ │ + str r0, [r3, #12]! │ │ │ │ + str lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ + sub lr, r5, #28 │ │ │ │ + stm lr, {r1, r3, r8} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, lr │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 6f40c <__cxa_atexit@plt+0x62c5c> │ │ │ │ + mov r6, r1 │ │ │ │ + b 6f8cc <__cxa_atexit@plt+0x6311c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 6f914 <__cxa_atexit@plt+0x63164> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r9, lr │ │ │ │ + mov sl, r3 │ │ │ │ + bx r1 │ │ │ │ + mov r0, #24 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 6f910 <__cxa_atexit@plt+0x63160> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r9, r9, #156, 24 @ 0x9c00 │ │ │ │ + andeq r1, r0, r0, lsl #17 │ │ │ │ + addseq r6, r9, #156, 6 @ 0x70000002 │ │ │ │ + adcseq r7, sl, #104, 16 @ 0x680000 │ │ │ │ + addseq r7, r9, #160, 16 @ 0xa00000 │ │ │ │ + addseq r7, r9, #220, 16 @ 0xdc0000 │ │ │ │ + andeq r1, r0, r0, lsr #5 │ │ │ │ + andeq r0, r0, r8, lsl #27 │ │ │ │ + andeq r0, r0, r0, asr #27 │ │ │ │ + addseq r7, r9, #84, 10 @ 0x15000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 6f454 <__cxa_atexit@plt+0x62ca4> │ │ │ │ - ldr r3, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - ldr r1, [pc, #124] @ 6f4bc <__cxa_atexit@plt+0x62d0c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6f480 <__cxa_atexit@plt+0x62cd0> │ │ │ │ - b 6f4c8 <__cxa_atexit@plt+0x62d18> │ │ │ │ - ldr r2, [pc, #84] @ 6f4b0 <__cxa_atexit@plt+0x62d00> │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6f99c <__cxa_atexit@plt+0x631ec> │ │ │ │ + str sl, [r2] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #32 │ │ │ │ + cmp r7, r1 │ │ │ │ + bcc 6f9ac <__cxa_atexit@plt+0x631fc> │ │ │ │ + ldr r7, [pc, #108] @ 6f9d4 <__cxa_atexit@plt+0x63224> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #104] @ 6f9d8 <__cxa_atexit@plt+0x63228> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 6f488 <__cxa_atexit@plt+0x62cd8> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 6f49c <__cxa_atexit@plt+0x62cec> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r1, #3 │ │ │ │ + mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 6f4b8 <__cxa_atexit@plt+0x62d08> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 6f4b4 <__cxa_atexit@plt+0x62d04> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [pc, #28] @ 6f9d0 <__cxa_atexit@plt+0x63220> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #4 │ │ │ │ - adcseq r7, sl, #92, 22 @ 0x17000 │ │ │ │ - adcseq r7, sl, #228, 20 @ 0xe4000 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6f560 <__cxa_atexit@plt+0x62db0> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #144] @ 6f574 <__cxa_atexit@plt+0x62dc4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6f540 <__cxa_atexit@plt+0x62d90> │ │ │ │ - ldr r1, [pc, #112] @ 6f578 <__cxa_atexit@plt+0x62dc8> │ │ │ │ + addseq r7, r9, #244, 14 @ 0x3d00000 │ │ │ │ + andeq r1, r0, r4, ror r4 │ │ │ │ + @ instruction: 0x000015b4 │ │ │ │ + addseq r7, r9, #156, 8 @ 0x9c000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 6faa4 <__cxa_atexit@plt+0x632f4> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 6faac <__cxa_atexit@plt+0x632fc> │ │ │ │ + ldr r1, [pc, #192] @ 6fae0 <__cxa_atexit@plt+0x63330> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6f540 <__cxa_atexit@plt+0x62d90> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - cmp r2, r3 │ │ │ │ - bge 6f54c <__cxa_atexit@plt+0x62d9c> │ │ │ │ - ldr r7, [pc, #72] @ 6f57c <__cxa_atexit@plt+0x62dcc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - bne 6f560 <__cxa_atexit@plt+0x62db0> │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3eb89c <__cxa_atexit@plt+0x3df0ec> │ │ │ │ - ldr r7, [pc, #24] @ 6f580 <__cxa_atexit@plt+0x62dd0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - adcseq r7, sl, #64, 20 @ 0x40000 │ │ │ │ - adcseq r7, sl, #152, 20 @ 0x98000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #104] @ 6f5fc <__cxa_atexit@plt+0x62e4c> │ │ │ │ + ldr r2, [pc, #188] @ 6fae4 <__cxa_atexit@plt+0x63334> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6f5cc <__cxa_atexit@plt+0x62e1c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r3, r2 │ │ │ │ - bge 6f5d4 <__cxa_atexit@plt+0x62e24> │ │ │ │ - ldr r7, [pc, #64] @ 6f600 <__cxa_atexit@plt+0x62e50> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bne 6f5e8 <__cxa_atexit@plt+0x62e38> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3eb89c <__cxa_atexit@plt+0x3df0ec> │ │ │ │ - ldr r7, [pc, #20] @ 6f604 <__cxa_atexit@plt+0x62e54> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - adcseq r7, sl, #180, 18 @ 0x2d0000 │ │ │ │ - adcseq r7, sl, #16, 20 @ 0x10000 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - cmp r2, r3 │ │ │ │ - bge 6f634 <__cxa_atexit@plt+0x62e84> │ │ │ │ - ldr r7, [pc, #52] @ 6f65c <__cxa_atexit@plt+0x62eac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - bne 6f648 <__cxa_atexit@plt+0x62e98> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3eb89c <__cxa_atexit@plt+0x3df0ec> │ │ │ │ - ldr r7, [pc, #16] @ 6f660 <__cxa_atexit@plt+0x62eb0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - adcseq r7, sl, #76, 18 @ 0x130000 │ │ │ │ - adcseq r7, sl, #176, 18 @ 0x2c0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 6f698 <__cxa_atexit@plt+0x62ee8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 6f69c <__cxa_atexit@plt+0x62eec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - adcseq r7, sl, #0, 18 │ │ │ │ - adcseq r7, sl, #132, 18 @ 0x210000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6f6e4 <__cxa_atexit@plt+0x62f34> │ │ │ │ - ldr r7, [pc, #52] @ 6f6f4 <__cxa_atexit@plt+0x62f44> │ │ │ │ + ldr ip, [pc, #184] @ 6fae8 <__cxa_atexit@plt+0x63338> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + stmib r3, {r1, r9} │ │ │ │ + sub r1, r6, #1 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str ip, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r2, sl} │ │ │ │ + sub r1, r5, #32 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 6facc <__cxa_atexit@plt+0x6331c> │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 6fac4 <__cxa_atexit@plt+0x63314> │ │ │ │ + ldr lr, [pc, #144] @ 6faf4 <__cxa_atexit@plt+0x63344> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #140] @ 6faf8 <__cxa_atexit@plt+0x63348> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #136] @ 6fafc <__cxa_atexit@plt+0x6334c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r2, r3 │ │ │ │ + str r0, [r2, #12]! │ │ │ │ + str lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + mov r6, r3 │ │ │ │ + b 6fab4 <__cxa_atexit@plt+0x63304> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 6faf0 <__cxa_atexit@plt+0x63340> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 6f6d8 <__cxa_atexit@plt+0x62f28> │ │ │ │ - mov r7, r8 │ │ │ │ - b 6f704 <__cxa_atexit@plt+0x62f54> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 6f6f8 <__cxa_atexit@plt+0x62f48> │ │ │ │ + mov r0, #24 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 6faec <__cxa_atexit@plt+0x6333c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, lr │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r9, r9, #180, 18 @ 0x2d0000 │ │ │ │ + muleq r0, r0, r1 │ │ │ │ + addseq r6, r9, #176, 2 @ 0x2c │ │ │ │ + adcseq r7, sl, #32, 12 @ 0x2000000 │ │ │ │ + addseq r7, r9, #196, 12 @ 0xc400000 │ │ │ │ + addseq r7, r9, #228, 12 @ 0xe400000 │ │ │ │ + andeq r1, r0, r8, lsr #1 │ │ │ │ + muleq r0, r0, fp │ │ │ │ + andeq r0, r0, r8, asr #23 │ │ │ │ + addseq r6, r9, #240, 18 @ 0x3c0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 6f740 <__cxa_atexit@plt+0x62f90> │ │ │ │ - ldr r3, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - ldr r1, [pc, #124] @ 6f7a8 <__cxa_atexit@plt+0x62ff8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6f76c <__cxa_atexit@plt+0x62fbc> │ │ │ │ - b 6f7b4 <__cxa_atexit@plt+0x63004> │ │ │ │ - ldr r2, [pc, #84] @ 6f79c <__cxa_atexit@plt+0x62fec> │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 6fb5c <__cxa_atexit@plt+0x633ac> │ │ │ │ + ldr r7, [pc, #64] @ 6fb74 <__cxa_atexit@plt+0x633c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #60] @ 6fb78 <__cxa_atexit@plt+0x633c8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 6f774 <__cxa_atexit@plt+0x62fc4> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 6f788 <__cxa_atexit@plt+0x62fd8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 6f7a4 <__cxa_atexit@plt+0x62ff4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 6f7a0 <__cxa_atexit@plt+0x62ff0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #4 │ │ │ │ - adcseq r7, sl, #116, 18 @ 0x1d0000 │ │ │ │ - adcseq r7, sl, #140, 18 @ 0x230000 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6f84c <__cxa_atexit@plt+0x6309c> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #144] @ 6f860 <__cxa_atexit@plt+0x630b0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6f82c <__cxa_atexit@plt+0x6307c> │ │ │ │ - ldr r1, [pc, #112] @ 6f864 <__cxa_atexit@plt+0x630b4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6f82c <__cxa_atexit@plt+0x6307c> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - cmp r2, r3 │ │ │ │ - bge 6f838 <__cxa_atexit@plt+0x63088> │ │ │ │ - ldr r7, [pc, #72] @ 6f868 <__cxa_atexit@plt+0x630b8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - bne 6f84c <__cxa_atexit@plt+0x6309c> │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3eb8a4 <__cxa_atexit@plt+0x3df0f4> │ │ │ │ - ldr r7, [pc, #24] @ 6f86c <__cxa_atexit@plt+0x630bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [pc, #24] @ 6fb7c <__cxa_atexit@plt+0x633cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - adcseq r7, sl, #232, 16 @ 0xe80000 │ │ │ │ - adcseq r7, sl, #184, 16 @ 0xb80000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #104] @ 6f8e8 <__cxa_atexit@plt+0x63138> │ │ │ │ + @ instruction: 0xfffed3b8 │ │ │ │ + @ instruction: 0xfffed43c │ │ │ │ + addseq r6, r9, #152, 18 @ 0x260000 │ │ │ │ + addseq r7, r9, #252, 4 @ 0xc000000f │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6fc10 <__cxa_atexit@plt+0x63460> │ │ │ │ + ldr r3, [pc, #160] @ 6fc40 <__cxa_atexit@plt+0x63490> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 6fc18 <__cxa_atexit@plt+0x63468> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 6fc20 <__cxa_atexit@plt+0x63470> │ │ │ │ + ldr lr, [pc, #124] @ 6fc48 <__cxa_atexit@plt+0x63498> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #120] @ 6fc4c <__cxa_atexit@plt+0x6349c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6f8b8 <__cxa_atexit@plt+0x63108> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r3, r2 │ │ │ │ - bge 6f8c0 <__cxa_atexit@plt+0x63110> │ │ │ │ - ldr r7, [pc, #64] @ 6f8ec <__cxa_atexit@plt+0x6313c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bne 6f8d4 <__cxa_atexit@plt+0x63124> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3eb8a4 <__cxa_atexit@plt+0x3df0f4> │ │ │ │ - ldr r7, [pc, #20] @ 6f8f0 <__cxa_atexit@plt+0x63140> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - adcseq r7, sl, #92, 16 @ 0x5c0000 │ │ │ │ - adcseq r7, sl, #48, 16 @ 0x300000 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - cmp r2, r3 │ │ │ │ - bge 6f920 <__cxa_atexit@plt+0x63170> │ │ │ │ - ldr r7, [pc, #52] @ 6f948 <__cxa_atexit@plt+0x63198> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r0, [pc, #116] @ 6fc50 <__cxa_atexit@plt+0x634a0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r2, r6 │ │ │ │ + str r0, [r2, #12]! │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r6, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bne 6f934 <__cxa_atexit@plt+0x63184> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3eb8a4 <__cxa_atexit@plt+0x3df0f4> │ │ │ │ - ldr r7, [pc, #16] @ 6f94c <__cxa_atexit@plt+0x6319c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + mov r3, r6 │ │ │ │ + b 6fc28 <__cxa_atexit@plt+0x63478> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 6fc44 <__cxa_atexit@plt+0x63494> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq r7, sl, #244, 14 @ 0x3d00000 │ │ │ │ - adcseq r7, sl, #208, 14 @ 0x3400000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 6f984 <__cxa_atexit@plt+0x631d4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 6f988 <__cxa_atexit@plt+0x631d8> │ │ │ │ + adcseq r7, sl, #176, 6 @ 0xc0000002 │ │ │ │ + addseq r7, r9, #152, 10 @ 0x26000000 │ │ │ │ + andeq r2, r0, r8, lsr r1 │ │ │ │ + andeq r1, r0, r8, lsr #23 │ │ │ │ + andeq r1, r0, r0, ror #23 │ │ │ │ + addseq r7, r9, #40, 4 @ 0x80000002 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6fce4 <__cxa_atexit@plt+0x63534> │ │ │ │ + ldr r3, [pc, #160] @ 6fd14 <__cxa_atexit@plt+0x63564> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - adcseq r7, sl, #168, 14 @ 0x2a00000 │ │ │ │ - adcseq r7, sl, #156, 14 @ 0x2700000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6f9d0 <__cxa_atexit@plt+0x63220> │ │ │ │ - ldr r7, [pc, #52] @ 6f9e0 <__cxa_atexit@plt+0x63230> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 6f9c4 <__cxa_atexit@plt+0x63214> │ │ │ │ - mov r7, r9 │ │ │ │ - b 6f9f0 <__cxa_atexit@plt+0x63240> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 6fcec <__cxa_atexit@plt+0x6353c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 6fcf4 <__cxa_atexit@plt+0x63544> │ │ │ │ + ldr lr, [pc, #124] @ 6fd1c <__cxa_atexit@plt+0x6356c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #120] @ 6fd20 <__cxa_atexit@plt+0x63570> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #116] @ 6fd24 <__cxa_atexit@plt+0x63574> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r2, r6 │ │ │ │ + str r0, [r2, #12]! │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r6, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 6f9e4 <__cxa_atexit@plt+0x63234> │ │ │ │ + mov r3, r6 │ │ │ │ + b 6fcfc <__cxa_atexit@plt+0x6354c> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 6fd18 <__cxa_atexit@plt+0x63568> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r9, r9, #204, 12 @ 0xcc00000 │ │ │ │ + adcseq r7, sl, #220, 4 @ 0xc000000d │ │ │ │ + addseq r7, r9, #148, 8 @ 0x94000000 │ │ │ │ + andeq r0, r0, ip, ror #28 │ │ │ │ + andeq r0, r0, r4, asr r9 │ │ │ │ + andeq r0, r0, ip, lsl #19 │ │ │ │ + addseq r6, r9, #180, 14 @ 0x2d00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 6fa2c <__cxa_atexit@plt+0x6327c> │ │ │ │ - ldr r3, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - ldr r1, [pc, #124] @ 6fa94 <__cxa_atexit@plt+0x632e4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6fa58 <__cxa_atexit@plt+0x632a8> │ │ │ │ - b 6faa0 <__cxa_atexit@plt+0x632f0> │ │ │ │ - ldr r2, [pc, #84] @ 6fa88 <__cxa_atexit@plt+0x632d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 6fa60 <__cxa_atexit@plt+0x632b0> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 6fa74 <__cxa_atexit@plt+0x632c4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6fd74 <__cxa_atexit@plt+0x635c4> │ │ │ │ + ldr r2, [pc, #68] @ 6fd90 <__cxa_atexit@plt+0x635e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r3, r3, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6fd80 <__cxa_atexit@plt+0x635d0> │ │ │ │ + ldr r5, [pc, #48] @ 6fd98 <__cxa_atexit@plt+0x635e8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 2017450 <__cxa_atexit@plt+0x200aca0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 6fa90 <__cxa_atexit@plt+0x632e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 6fa8c <__cxa_atexit@plt+0x632dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [pc, #12] @ 6fd94 <__cxa_atexit@plt+0x635e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #5 │ │ │ │ - adcseq r7, sl, #248, 8 @ 0xf8000000 │ │ │ │ - adcseq r7, sl, #152, 10 @ 0x26000000 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6fb00 <__cxa_atexit@plt+0x63350> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #100] @ 6fb20 <__cxa_atexit@plt+0x63370> │ │ │ │ + adcseq r7, sl, #4, 4 @ 0x40000000 │ │ │ │ + addseq r6, r9, #92, 14 @ 0x1700000 │ │ │ │ + @ instruction: 0xfffed160 │ │ │ │ + addseq r7, r9, #220 @ 0xdc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #172 @ 0xac │ │ │ │ + cmp r3, sl │ │ │ │ + bcc 6ff20 <__cxa_atexit@plt+0x63770> │ │ │ │ + ldr r1, [pc, #376] @ 6ff3c <__cxa_atexit@plt+0x6378c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6fb14 <__cxa_atexit@plt+0x63364> │ │ │ │ - ldr r2, [pc, #68] @ 6fb24 <__cxa_atexit@plt+0x63374> │ │ │ │ + ldr r0, [pc, #372] @ 6ff40 <__cxa_atexit@plt+0x63790> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [pc, #368] @ 6ff44 <__cxa_atexit@plt+0x63794> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #364] @ 6ff48 <__cxa_atexit@plt+0x63798> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6fb14 <__cxa_atexit@plt+0x63364> │ │ │ │ - mov r5, r3 │ │ │ │ - b 6fb6c <__cxa_atexit@plt+0x633bc> │ │ │ │ - ldr r7, [pc, #32] @ 6fb28 <__cxa_atexit@plt+0x63378> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - adcseq r7, sl, #108, 8 @ 0x6c000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 6fb60 <__cxa_atexit@plt+0x633b0> │ │ │ │ + ldr r7, [pc, #360] @ 6ff4c <__cxa_atexit@plt+0x6379c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r1, [r6, #44]! @ 0x2c │ │ │ │ + sub r1, sl, #165 @ 0xa5 │ │ │ │ + str r1, [r6, #128] @ 0x80 │ │ │ │ + sub r1, sl, #157 @ 0x9d │ │ │ │ + str r1, [r6, #124] @ 0x7c │ │ │ │ + sub r1, sl, #150 @ 0x96 │ │ │ │ + str r1, [r6, #120] @ 0x78 │ │ │ │ + sub r1, sl, #141 @ 0x8d │ │ │ │ + str r1, [r6, #116] @ 0x74 │ │ │ │ + sub r1, sl, #134 @ 0x86 │ │ │ │ + str r1, [r6, #112] @ 0x70 │ │ │ │ + sub r1, sl, #117 @ 0x75 │ │ │ │ + str r1, [r6, #104] @ 0x68 │ │ │ │ + sub r1, sl, #110 @ 0x6e │ │ │ │ + str r1, [r6, #100] @ 0x64 │ │ │ │ + add r0, r0, #2 │ │ │ │ + ldr ip, [pc, #292] @ 6ff50 <__cxa_atexit@plt+0x637a0> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r0, [r6, #96] @ 0x60 │ │ │ │ + sub r0, sl, #103 @ 0x67 │ │ │ │ + str r0, [r6, #92] @ 0x5c │ │ │ │ + add r0, r3, #1 │ │ │ │ + ldr r3, [pc, #272] @ 6ff54 <__cxa_atexit@plt+0x637a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6fb58 <__cxa_atexit@plt+0x633a8> │ │ │ │ - b 6fb6c <__cxa_atexit@plt+0x633bc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 6fb90 <__cxa_atexit@plt+0x633e0> │ │ │ │ - ldr r7, [pc, #176] @ 6fc34 <__cxa_atexit@plt+0x63484> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - bne 6fbf0 <__cxa_atexit@plt+0x63440> │ │ │ │ - ldr r2, [pc, #140] @ 6fc28 <__cxa_atexit@plt+0x63478> │ │ │ │ + str r0, [r6, #88] @ 0x58 │ │ │ │ + add r0, r2, #1 │ │ │ │ + str r0, [r6, #84] @ 0x54 │ │ │ │ + ldr r0, [pc, #256] @ 6ff58 <__cxa_atexit@plt+0x637a8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #68] @ 0x44 │ │ │ │ + ldr r0, [pc, #248] @ 6ff5c <__cxa_atexit@plt+0x637ac> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #244] @ 6ff60 <__cxa_atexit@plt+0x637b0> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6fc04 <__cxa_atexit@plt+0x63454> │ │ │ │ - ldr r1, [pc, #116] @ 6fc2c <__cxa_atexit@plt+0x6347c> │ │ │ │ + ldr r1, [pc, #240] @ 6ff64 <__cxa_atexit@plt+0x637b4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6fc0c <__cxa_atexit@plt+0x6345c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - cmp r2, r7 │ │ │ │ - bge 6fc18 <__cxa_atexit@plt+0x63468> │ │ │ │ - ldr r7, [pc, #72] @ 6fc30 <__cxa_atexit@plt+0x63480> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 6fc38 <__cxa_atexit@plt+0x63488> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 6fc3c <__cxa_atexit@plt+0x6348c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - adcseq r7, sl, #24, 8 @ 0x18000000 │ │ │ │ - adcseq r7, sl, #124, 8 @ 0x7c000000 │ │ │ │ - adcseq r7, sl, #124, 6 @ 0xf0000001 │ │ │ │ - adcseq r7, sl, #84, 6 @ 0x50000001 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #92] @ 6fcac <__cxa_atexit@plt+0x634fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6fc90 <__cxa_atexit@plt+0x634e0> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 6fc9c <__cxa_atexit@plt+0x634ec> │ │ │ │ - ldr r7, [pc, #40] @ 6fcb0 <__cxa_atexit@plt+0x63500> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 6fcb4 <__cxa_atexit@plt+0x63504> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - adcseq r7, sl, #120, 6 @ 0xe0000001 │ │ │ │ - adcseq r7, sl, #208, 4 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 6fcec <__cxa_atexit@plt+0x6353c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r7, [pc, #20] @ 6fcf0 <__cxa_atexit@plt+0x63540> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - cmp r1, r2 │ │ │ │ - addlt r7, r3, #1 │ │ │ │ - bx r0 │ │ │ │ - adcseq r7, sl, #56, 6 @ 0xe0000000 │ │ │ │ - adcseq r7, sl, #152, 4 @ 0x80000009 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 6fd28 <__cxa_atexit@plt+0x63578> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 6fd2c <__cxa_atexit@plt+0x6357c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - adcseq r7, sl, #252, 4 @ 0xc000000f │ │ │ │ - adcseq r7, sl, #104, 4 @ 0x80000006 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6fdb0 <__cxa_atexit@plt+0x63600> │ │ │ │ - ldr r3, [pc, #112] @ 6fdc0 <__cxa_atexit@plt+0x63610> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r8, [r7, #4] │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 6fd94 <__cxa_atexit@plt+0x635e4> │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6fda4 <__cxa_atexit@plt+0x635f4> │ │ │ │ - ldr r3, [pc, #76] @ 6fdc4 <__cxa_atexit@plt+0x63614> │ │ │ │ + ldr lr, [pc, #236] @ 6ff68 <__cxa_atexit@plt+0x637b8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + ldr r3, [pc, #228] @ 6ff6c <__cxa_atexit@plt+0x637bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r9, #2] │ │ │ │ - ldr r1, [r9, #6] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r1, r2, r9} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6fda8 <__cxa_atexit@plt+0x635f8> │ │ │ │ - b 6fe2c <__cxa_atexit@plt+0x6367c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r9, [pc, #224] @ 6ff70 <__cxa_atexit@plt+0x637c0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r8, [r6, #64] @ 0x40 │ │ │ │ + str r8, [r6, #52] @ 0x34 │ │ │ │ + str r8, [r6, #40] @ 0x28 │ │ │ │ + stmib r6, {r8, ip} │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + ldr r7, [pc, #192] @ 6ff74 <__cxa_atexit@plt+0x637c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r8, [r6, #-4] │ │ │ │ + str r1, [r6, #-40] @ 0xffffffd8 │ │ │ │ + str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ + str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ + str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r6, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [pc, #152] @ 6ff78 <__cxa_atexit@plt+0x637c8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #-16] │ │ │ │ + str r8, [r6, #-12] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #32]! │ │ │ │ + str r0, [r6, #80] @ 0x50 │ │ │ │ + mov r7, r6 │ │ │ │ + str r3, [r7, #44]! @ 0x2c │ │ │ │ + str r7, [r6, #76] @ 0x4c │ │ │ │ + mov r7, r6 │ │ │ │ + str r9, [r7, #56]! @ 0x38 │ │ │ │ + str r7, [r6, #72] @ 0x48 │ │ │ │ + str r6, [r6, #108] @ 0x6c │ │ │ │ + sub r7, sl, #59 @ 0x3b │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 6fdc8 <__cxa_atexit@plt+0x63618> │ │ │ │ + ldr r7, [pc, #84] @ 6ff7c <__cxa_atexit@plt+0x637cc> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #172 @ 0xac │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - addseq r9, r9, #240, 4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 6fe10 <__cxa_atexit@plt+0x63660> │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r1, [r3, #6] │ │ │ │ - ldr r0, [pc, #40] @ 6fe20 <__cxa_atexit@plt+0x63670> │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6fe18 <__cxa_atexit@plt+0x63668> │ │ │ │ - b 6fe2c <__cxa_atexit@plt+0x6367c> │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0xfffffa04 │ │ │ │ + addseq r6, r9, #144, 30 @ 0x240 │ │ │ │ + addseq r6, r9, #140, 30 @ 0x230 │ │ │ │ + addseq r6, r9, #160, 30 @ 0x280 │ │ │ │ + @ instruction: 0xfffffc04 │ │ │ │ + @ instruction: 0xfffffb04 │ │ │ │ + @ instruction: 0xfffff964 │ │ │ │ + adcseq r7, sl, #56, 4 @ 0x80000003 │ │ │ │ + @ instruction: 0xfffff69c │ │ │ │ + @ instruction: 0xfffff5d4 │ │ │ │ + @ instruction: 0xfffff50c │ │ │ │ + @ instruction: 0xfffffd0c │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + @ instruction: 0xfffffc58 │ │ │ │ + @ instruction: 0xfffff764 │ │ │ │ + addseq r7, r9, #96, 4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6fe90 <__cxa_atexit@plt+0x636e0> │ │ │ │ - ldr r2, [pc, #104] @ 6fea8 <__cxa_atexit@plt+0x636f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - mov r0, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6fe9c <__cxa_atexit@plt+0x636ec> │ │ │ │ - ldr r2, [pc, #60] @ 6feac <__cxa_atexit@plt+0x636fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6fe9c <__cxa_atexit@plt+0x636ec> │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6ffb8 <__cxa_atexit@plt+0x63808> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 6ffc0 <__cxa_atexit@plt+0x63810> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 6fef0 <__cxa_atexit@plt+0x63740> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + adcseq r6, sl, #168, 30 @ 0x2a0 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #32 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7003c <__cxa_atexit@plt+0x6388c> │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r2, [pc, #80] @ 70048 <__cxa_atexit@plt+0x63898> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + ldr r2, [r7, #28] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + ldr r0, [pc, #64] @ 7004c <__cxa_atexit@plt+0x6389c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str r9, [r3, #-20] @ 0xffffffec │ │ │ │ + sub r1, r3, #32 │ │ │ │ + stm r1, {r0, r8, lr} │ │ │ │ + tst r2, #3 │ │ │ │ + beq 70030 <__cxa_atexit@plt+0x63880> │ │ │ │ + mov r7, r2 │ │ │ │ + b 70058 <__cxa_atexit@plt+0x638a8> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ + adcseq r6, sl, #88, 30 @ 0x160 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 6fee4 <__cxa_atexit@plt+0x63734> │ │ │ │ + ldr r3, [pc, #160] @ 70100 <__cxa_atexit@plt+0x63950> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6fedc <__cxa_atexit@plt+0x6372c> │ │ │ │ - b 6fef0 <__cxa_atexit@plt+0x63740> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r3, #8]! │ │ │ │ - cmp r2, r7 │ │ │ │ - bge 6ff10 <__cxa_atexit@plt+0x63760> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - bx r0 │ │ │ │ - bne 6ff6c <__cxa_atexit@plt+0x637bc> │ │ │ │ - ldr r2, [pc, #112] @ 6ff8c <__cxa_atexit@plt+0x637dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6ff78 <__cxa_atexit@plt+0x637c8> │ │ │ │ - ldr r1, [pc, #92] @ 6ff90 <__cxa_atexit@plt+0x637e0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ + str r2, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 6ff80 <__cxa_atexit@plt+0x637d0> │ │ │ │ + beq 700d4 <__cxa_atexit@plt+0x63924> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 700f0 <__cxa_atexit@plt+0x63940> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #24]! │ │ │ │ cmp r2, r7 │ │ │ │ - ldrge r7, [r5, #20] │ │ │ │ - ldrlt r7, [r5, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + bne 700dc <__cxa_atexit@plt+0x6392c> │ │ │ │ + ldr r7, [pc, #104] @ 70104 <__cxa_atexit@plt+0x63954> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr lr, [pc, #80] @ 70108 <__cxa_atexit@plt+0x63958> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add r2, r6, #12 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + add r5, r5, #24 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + adcseq r6, sl, #104, 28 @ 0x680 │ │ │ │ + andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #76] @ 6fff0 <__cxa_atexit@plt+0x63840> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6ffe4 <__cxa_atexit@plt+0x63834> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #24]! │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 70188 <__cxa_atexit@plt+0x639d8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #-12] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ cmp r2, r7 │ │ │ │ - ldrge r7, [r5, #20] │ │ │ │ - ldrlt r7, [r5, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mov r2, #12 │ │ │ │ - cmp r3, r7 │ │ │ │ - movlt r2, #8 │ │ │ │ - ldr r7, [r5, r2] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 70060 <__cxa_atexit@plt+0x638b0> │ │ │ │ - ldr r7, [pc, #52] @ 70070 <__cxa_atexit@plt+0x638c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 70054 <__cxa_atexit@plt+0x638a4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 70080 <__cxa_atexit@plt+0x638d0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 70074 <__cxa_atexit@plt+0x638c4> │ │ │ │ + bne 70174 <__cxa_atexit@plt+0x639c4> │ │ │ │ + ldr r7, [pc, #92] @ 70198 <__cxa_atexit@plt+0x639e8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r9, r9, #68 @ 0x44 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 700bc <__cxa_atexit@plt+0x6390c> │ │ │ │ - ldr r3, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - ldr r1, [pc, #124] @ 70124 <__cxa_atexit@plt+0x63974> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 700e8 <__cxa_atexit@plt+0x63938> │ │ │ │ - b 70130 <__cxa_atexit@plt+0x63980> │ │ │ │ - ldr r2, [pc, #84] @ 70118 <__cxa_atexit@plt+0x63968> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 700f0 <__cxa_atexit@plt+0x63940> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 70104 <__cxa_atexit@plt+0x63954> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 70120 <__cxa_atexit@plt+0x63970> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7011c <__cxa_atexit@plt+0x6396c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #5 │ │ │ │ - adcseq r6, sl, #104, 28 @ 0x680 │ │ │ │ - adcseq r6, sl, #8, 30 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 70190 <__cxa_atexit@plt+0x639e0> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #100] @ 701b0 <__cxa_atexit@plt+0x63a00> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 701a4 <__cxa_atexit@plt+0x639f4> │ │ │ │ - ldr r2, [pc, #68] @ 701b4 <__cxa_atexit@plt+0x63a04> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 701a4 <__cxa_atexit@plt+0x639f4> │ │ │ │ - mov r5, r3 │ │ │ │ - b 701fc <__cxa_atexit@plt+0x63a4c> │ │ │ │ - ldr r7, [pc, #32] @ 701b8 <__cxa_atexit@plt+0x63a08> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr lr, [pc, #68] @ 7019c <__cxa_atexit@plt+0x639ec> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add r2, r6, #12 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - adcseq r6, sl, #220, 26 @ 0x3700 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 701f0 <__cxa_atexit@plt+0x63a40> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 701e8 <__cxa_atexit@plt+0x63a38> │ │ │ │ - b 701fc <__cxa_atexit@plt+0x63a4c> │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #24 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 70220 <__cxa_atexit@plt+0x63a70> │ │ │ │ - ldr r7, [pc, #176] @ 702c4 <__cxa_atexit@plt+0x63b14> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - bne 70280 <__cxa_atexit@plt+0x63ad0> │ │ │ │ - ldr r2, [pc, #140] @ 702b8 <__cxa_atexit@plt+0x63b08> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + adcseq r6, sl, #200, 26 @ 0x3200 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7021c <__cxa_atexit@plt+0x63a6c> │ │ │ │ + ldr r2, [pc, #124] @ 70238 <__cxa_atexit@plt+0x63a88> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 70294 <__cxa_atexit@plt+0x63ae4> │ │ │ │ - ldr r1, [pc, #116] @ 702bc <__cxa_atexit@plt+0x63b0c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ 7023c <__cxa_atexit@plt+0x63a8c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7029c <__cxa_atexit@plt+0x63aec> │ │ │ │ + beq 70210 <__cxa_atexit@plt+0x63a60> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 70224 <__cxa_atexit@plt+0x63a74> │ │ │ │ + ldr r3, [pc, #76] @ 70240 <__cxa_atexit@plt+0x63a90> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - cmp r2, r7 │ │ │ │ - bge 702a8 <__cxa_atexit@plt+0x63af8> │ │ │ │ - ldr r7, [pc, #72] @ 702c0 <__cxa_atexit@plt+0x63b10> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 702c8 <__cxa_atexit@plt+0x63b18> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 702cc <__cxa_atexit@plt+0x63b1c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - adcseq r6, sl, #136, 26 @ 0x2200 │ │ │ │ - adcseq r6, sl, #236, 26 @ 0x3b00 │ │ │ │ - adcseq r6, sl, #236, 24 @ 0xec00 │ │ │ │ - adcseq r6, sl, #196, 24 @ 0xc400 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #92] @ 7033c <__cxa_atexit@plt+0x63b8c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 70320 <__cxa_atexit@plt+0x63b70> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 7032c <__cxa_atexit@plt+0x63b7c> │ │ │ │ - ldr r7, [pc, #40] @ 70340 <__cxa_atexit@plt+0x63b90> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 70344 <__cxa_atexit@plt+0x63b94> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - adcseq r6, sl, #232, 24 @ 0xe800 │ │ │ │ - adcseq r6, sl, #64, 24 @ 0x4000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 7037c <__cxa_atexit@plt+0x63bcc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r7, [pc, #20] @ 70380 <__cxa_atexit@plt+0x63bd0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - cmp r1, r2 │ │ │ │ - addlt r7, r3, #1 │ │ │ │ - bx r0 │ │ │ │ - adcseq r6, sl, #168, 24 @ 0xa800 │ │ │ │ - adcseq r6, sl, #8, 24 @ 0x800 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + adcseq r6, sl, #136, 26 @ 0x2200 │ │ │ │ + adcseq r6, sl, #188, 26 @ 0x2f00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 703b8 <__cxa_atexit@plt+0x63c08> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 70280 <__cxa_atexit@plt+0x63ad0> │ │ │ │ + ldr r2, [pc, #36] @ 7028c <__cxa_atexit@plt+0x63adc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 703bc <__cxa_atexit@plt+0x63c0c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - adcseq r6, sl, #108, 24 @ 0x6c00 │ │ │ │ - adcseq r6, sl, #216, 22 @ 0x36000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 70404 <__cxa_atexit@plt+0x63c54> │ │ │ │ - ldr r7, [pc, #64] @ 70420 <__cxa_atexit@plt+0x63c70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r6, sl, #72, 26 @ 0x1200 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 70354 <__cxa_atexit@plt+0x63ba4> │ │ │ │ + ldr r2, [pc, #196] @ 70374 <__cxa_atexit@plt+0x63bc4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ - beq 703f8 <__cxa_atexit@plt+0x63c48> │ │ │ │ - mov r7, r9 │ │ │ │ - b 6f418 <__cxa_atexit@plt+0x62c68> │ │ │ │ + beq 70344 <__cxa_atexit@plt+0x63b94> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #56 @ 0x38 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 7035c <__cxa_atexit@plt+0x63bac> │ │ │ │ + ldr r7, [pc, #148] @ 70378 <__cxa_atexit@plt+0x63bc8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr lr, [r9, #7] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r8, [r5, #-16] │ │ │ │ + ldmda r5, {r0, r1, r7, ip} │ │ │ │ + ldr r9, [pc, #124] @ 7037c <__cxa_atexit@plt+0x63bcc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, #120] @ 70380 <__cxa_atexit@plt+0x63bd0> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r3, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + mov r7, r6 │ │ │ │ + str r9, [r7, #32]! │ │ │ │ + str r3, [r6, #40] @ 0x28 │ │ │ │ + str sl, [r6, #44] @ 0x2c │ │ │ │ + str r7, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 70424 <__cxa_atexit@plt+0x63c74> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff034 │ │ │ │ - addseq r8, r9, #144, 24 @ 0x9000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7046c <__cxa_atexit@plt+0x63cbc> │ │ │ │ - ldr r7, [pc, #52] @ 7047c <__cxa_atexit@plt+0x63ccc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 70460 <__cxa_atexit@plt+0x63cb0> │ │ │ │ - mov r7, r9 │ │ │ │ - b 7048c <__cxa_atexit@plt+0x63cdc> │ │ │ │ - ldr r0, [r9] │ │ │ │ + mov r7, #56 @ 0x38 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffffce4 │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + adcseq r6, sl, #128, 26 @ 0x2000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 70410 <__cxa_atexit@plt+0x63c60> │ │ │ │ + ldr lr, [pc, #116] @ 7041c <__cxa_atexit@plt+0x63c6c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #84] @ 70420 <__cxa_atexit@plt+0x63c70> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #80] @ 70424 <__cxa_atexit@plt+0x63c74> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #32]! │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str sl, [r3, #44] @ 0x2c │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ + str r3, [r3, #52] @ 0x34 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 70480 <__cxa_atexit@plt+0x63cd0> │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffc20 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + adcseq r6, sl, #180, 24 @ 0xb400 │ │ │ │ + addseq r6, r9, #80, 20 @ 0x50000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r0, r5, #16 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 7050c <__cxa_atexit@plt+0x63d5c> │ │ │ │ + mov lr, r7 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 70514 <__cxa_atexit@plt+0x63d64> │ │ │ │ + str r0, [sp] │ │ │ │ + ldr r1, [pc, #224] @ 70548 <__cxa_atexit@plt+0x63d98> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #220] @ 7054c <__cxa_atexit@plt+0x63d9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [pc, #216] @ 70550 <__cxa_atexit@plt+0x63da0> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str ip, [r5, #-16] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r3, {r1, sl} │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + sub r1, r6, #5 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #184] @ 70554 <__cxa_atexit@plt+0x63da4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + sub r1, r5, #32 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 70534 <__cxa_atexit@plt+0x63d84> │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 7052c <__cxa_atexit@plt+0x63d7c> │ │ │ │ + ldr r7, [pc, #152] @ 70560 <__cxa_atexit@plt+0x63db0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r8, r9, #64, 24 @ 0x4000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #4]! │ │ │ │ - and r1, r3, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 704cc <__cxa_atexit@plt+0x63d1c> │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r1, [r3, #6] │ │ │ │ - ldr r0, [pc, #92] @ 70510 <__cxa_atexit@plt+0x63d60> │ │ │ │ + ldr r2, [pc, #148] @ 70564 <__cxa_atexit@plt+0x63db4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #144] @ 70568 <__cxa_atexit@plt+0x63db8> │ │ │ │ add r0, pc, r0 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 704f4 <__cxa_atexit@plt+0x63d44> │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r2, r3 │ │ │ │ + str r0, [r2, #12]! │ │ │ │ + str r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, lr │ │ │ │ + mov r8, r2 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + mov r6, r3 │ │ │ │ b 7051c <__cxa_atexit@plt+0x63d6c> │ │ │ │ - ldr r3, [pc, #52] @ 70508 <__cxa_atexit@plt+0x63d58> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 704fc <__cxa_atexit@plt+0x63d4c> │ │ │ │ - ldr r7, [pc, #36] @ 7050c <__cxa_atexit@plt+0x63d5c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #56] @ 7055c <__cxa_atexit@plt+0x63dac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r0, #24 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 70558 <__cxa_atexit@plt+0x63da8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + adcseq r6, sl, #216, 22 @ 0x36000 │ │ │ │ + addseq r5, r9, #240, 12 @ 0xf000000 │ │ │ │ + addseq r6, r9, #92, 24 @ 0x5c00 │ │ │ │ + addseq r6, r9, #108, 24 @ 0x6c00 │ │ │ │ + andeq r0, r0, r4, asr #12 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ + addseq r5, r9, #248, 10 @ 0x3e000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #64] @ 705c0 <__cxa_atexit@plt+0x63e10> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 705a4 <__cxa_atexit@plt+0x63df4> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 705b0 <__cxa_atexit@plt+0x63e00> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #4 │ │ │ │ - adcseq r6, sl, #16, 26 @ 0x400 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r7, [pc, #12] @ 705c4 <__cxa_atexit@plt+0x63e14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + addseq r5, r9, #180, 10 @ 0x2d000000 │ │ │ │ + addseq r5, r9, #156, 10 @ 0x27000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 70580 <__cxa_atexit@plt+0x63dd0> │ │ │ │ - ldr r2, [pc, #112] @ 705a0 <__cxa_atexit@plt+0x63df0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - mov r0, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 70594 <__cxa_atexit@plt+0x63de4> │ │ │ │ - ldr r2, [pc, #68] @ 705a4 <__cxa_atexit@plt+0x63df4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5] │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 705f0 <__cxa_atexit@plt+0x63e40> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + addseq r5, r9, #132, 10 @ 0x21000000 │ │ │ │ + addseq r6, r9, #136, 16 @ 0x880000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 70628 <__cxa_atexit@plt+0x63e78> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 70630 <__cxa_atexit@plt+0x63e80> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 70594 <__cxa_atexit@plt+0x63de4> │ │ │ │ - mov r5, r3 │ │ │ │ - b 705ec <__cxa_atexit@plt+0x63e3c> │ │ │ │ - ldr r7, [pc, #32] @ 705a8 <__cxa_atexit@plt+0x63df8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - adcseq r6, sl, #112, 24 @ 0x7000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 705e0 <__cxa_atexit@plt+0x63e30> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 705d8 <__cxa_atexit@plt+0x63e28> │ │ │ │ - b 705ec <__cxa_atexit@plt+0x63e3c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r3, #8]! │ │ │ │ - cmp r2, r7 │ │ │ │ - bge 7060c <__cxa_atexit@plt+0x63e5c> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - bne 70668 <__cxa_atexit@plt+0x63eb8> │ │ │ │ - ldr r2, [pc, #112] @ 70688 <__cxa_atexit@plt+0x63ed8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 70674 <__cxa_atexit@plt+0x63ec4> │ │ │ │ - ldr r1, [pc, #92] @ 7068c <__cxa_atexit@plt+0x63edc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7067c <__cxa_atexit@plt+0x63ecc> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #24]! │ │ │ │ - cmp r2, r7 │ │ │ │ - ldrge r7, [r5, #16] │ │ │ │ - ldrlt r7, [r5, #20] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #76] @ 706ec <__cxa_atexit@plt+0x63f3c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 706e0 <__cxa_atexit@plt+0x63f30> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r3, #24]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #-12] │ │ │ │ - cmp r2, r7 │ │ │ │ - ldrge r7, [r5, #16] │ │ │ │ - ldrlt r7, [r5, #20] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ + b 697bc <__cxa_atexit@plt+0x5d00c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mov r2, #8 │ │ │ │ - cmp r3, r7 │ │ │ │ - movlt r2, #12 │ │ │ │ - ldr r7, [r5, r2] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 70734 <__cxa_atexit@plt+0x63f84> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - adcseq r6, sl, #208, 20 @ 0xd0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #4] @ 70750 <__cxa_atexit@plt+0x63fa0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - rsbeq pc, r5, #144 @ 0x90 │ │ │ │ + adcseq r6, sl, #56, 18 @ 0xe0000 │ │ │ │ + addseq r6, r9, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 70788 <__cxa_atexit@plt+0x63fd8> │ │ │ │ - ldr r3, [pc, #32] @ 70798 <__cxa_atexit@plt+0x63fe8> │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 70668 <__cxa_atexit@plt+0x63eb8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 70670 <__cxa_atexit@plt+0x63ec0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ - mov r3, #12 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 6fdac <__cxa_atexit@plt+0x635fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc4 │ │ │ │ + adcseq r6, sl, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 706ac <__cxa_atexit@plt+0x63efc> │ │ │ │ + ldr r2, [pc, #36] @ 706b4 <__cxa_atexit@plt+0x63f04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 706b8 <__cxa_atexit@plt+0x63f08> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq r6, r9, #200, 12 @ 0xc800000 │ │ │ │ + adcseq r6, sl, #184, 16 @ 0xb80000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 707f4 <__cxa_atexit@plt+0x64044> │ │ │ │ + bhi 7071c <__cxa_atexit@plt+0x63f6c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 70800 <__cxa_atexit@plt+0x64050> │ │ │ │ - ldr r2, [pc, #68] @ 70810 <__cxa_atexit@plt+0x64060> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 70814 <__cxa_atexit@plt+0x64064> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 70818 <__cxa_atexit@plt+0x64068> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ + bcc 70728 <__cxa_atexit@plt+0x63f78> │ │ │ │ + ldr r1, [pc, #76] @ 70738 <__cxa_atexit@plt+0x63f88> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #72] @ 7073c <__cxa_atexit@plt+0x63f8c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - rsbeq pc, r5, #10 │ │ │ │ - adcseq r6, sl, #116, 14 @ 0x1d00000 │ │ │ │ - addseq r8, r9, #112, 18 @ 0x1c0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [pc, #4] @ 70838 <__cxa_atexit@plt+0x64088> │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ - addseq r8, r9, #96, 18 @ 0x180000 │ │ │ │ - addseq r8, r9, #80, 18 @ 0x140000 │ │ │ │ + adcseq r6, sl, #92, 16 @ 0x5c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 70898 <__cxa_atexit@plt+0x640e8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 708a4 <__cxa_atexit@plt+0x640f4> │ │ │ │ - ldr r2, [pc, #68] @ 708b4 <__cxa_atexit@plt+0x64104> │ │ │ │ + bhi 70778 <__cxa_atexit@plt+0x63fc8> │ │ │ │ + ldr r2, [pc, #36] @ 70780 <__cxa_atexit@plt+0x63fd0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 708b8 <__cxa_atexit@plt+0x64108> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 708bc <__cxa_atexit@plt+0x6410c> │ │ │ │ + ldr r1, [pc, #32] @ 70784 <__cxa_atexit@plt+0x63fd4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r6, r9 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - rsbeq lr, r5, #604 @ 0x25c │ │ │ │ - adcseq r6, sl, #208, 12 @ 0xd000000 │ │ │ │ - addseq r8, r9, #184, 16 @ 0xb80000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [pc, #4] @ 708dc <__cxa_atexit@plt+0x6412c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ - addseq r8, r9, #168, 16 @ 0xa80000 │ │ │ │ - addseq r8, r9, #152, 16 @ 0x980000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + addseq r6, r9, #248, 10 @ 0x3e000000 │ │ │ │ + adcseq r6, sl, #236, 14 @ 0x3b00000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7093c <__cxa_atexit@plt+0x6418c> │ │ │ │ + bhi 707e8 <__cxa_atexit@plt+0x64038> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 70948 <__cxa_atexit@plt+0x64198> │ │ │ │ - ldr r2, [pc, #68] @ 70958 <__cxa_atexit@plt+0x641a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 7095c <__cxa_atexit@plt+0x641ac> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 70960 <__cxa_atexit@plt+0x641b0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ + bcc 707f4 <__cxa_atexit@plt+0x64044> │ │ │ │ + ldr r1, [pc, #76] @ 70804 <__cxa_atexit@plt+0x64054> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #72] @ 70808 <__cxa_atexit@plt+0x64058> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - rsbeq lr, r5, #204, 30 @ 0x330 │ │ │ │ - adcseq r6, sl, #44, 12 @ 0x2c00000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, sl │ │ │ │ - andeq r0, r0, lr │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq r6, sl, #144, 14 @ 0x2400000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7087c <__cxa_atexit@plt+0x640cc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #204 @ 0xcc │ │ │ │ - cmp r2, sl │ │ │ │ - bcc 70b08 <__cxa_atexit@plt+0x64358> │ │ │ │ - ldr r2, [pc, #412] @ 70b24 <__cxa_atexit@plt+0x64374> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #408] @ 70b28 <__cxa_atexit@plt+0x64378> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str fp, [sp] │ │ │ │ - ldr lr, [pc, #400] @ 70b2c <__cxa_atexit@plt+0x6437c> │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 70884 <__cxa_atexit@plt+0x640d4> │ │ │ │ + ldr lr, [pc, #88] @ 70898 <__cxa_atexit@plt+0x640e8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr ip, [pc, #396] @ 70b30 <__cxa_atexit@plt+0x64380> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r0, [pc, #392] @ 70b34 <__cxa_atexit@plt+0x64384> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, sl, #30 │ │ │ │ - str r2, [r6, #200] @ 0xc8 │ │ │ │ - sub r2, sl, #42 @ 0x2a │ │ │ │ - str r2, [r6, #176] @ 0xb0 │ │ │ │ - str r1, [r6, #172] @ 0xac │ │ │ │ - sub r1, sl, #54 @ 0x36 │ │ │ │ - str r1, [r6, #164] @ 0xa4 │ │ │ │ - ldr r3, [pc, #356] @ 70b38 <__cxa_atexit@plt+0x64388> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str lr, [r6, #160] @ 0xa0 │ │ │ │ - sub r1, sl, #66 @ 0x42 │ │ │ │ - str r1, [r6, #152] @ 0x98 │ │ │ │ - str ip, [r6, #148] @ 0x94 │ │ │ │ - sub r1, sl, #78 @ 0x4e │ │ │ │ - str r1, [r6, #140] @ 0x8c │ │ │ │ - str r0, [r6, #136] @ 0x88 │ │ │ │ - sub r1, sl, #90 @ 0x5a │ │ │ │ - str r1, [r6, #128] @ 0x80 │ │ │ │ - mov fp, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - sub r5, sl, #102 @ 0x66 │ │ │ │ - sub r0, sl, #114 @ 0x72 │ │ │ │ - ldr r1, [pc, #300] @ 70b3c <__cxa_atexit@plt+0x6438c> │ │ │ │ + ldr r1, [pc, #84] @ 7089c <__cxa_atexit@plt+0x640ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #192] @ 0xc0 │ │ │ │ - sub lr, sl, #126 @ 0x7e │ │ │ │ - sub ip, sl, #138 @ 0x8a │ │ │ │ - str ip, [r6, #80] @ 0x50 │ │ │ │ - sub r2, sl, #162 @ 0xa2 │ │ │ │ - str r2, [r6, #68] @ 0x44 │ │ │ │ - str r8, [r6, #56] @ 0x38 │ │ │ │ - sub r2, sl, #174 @ 0xae │ │ │ │ - str r2, [r6, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #260] @ 70b40 <__cxa_atexit@plt+0x64390> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #1 │ │ │ │ - str r9, [r6, #188] @ 0xbc │ │ │ │ - str r1, [r6, #168] @ 0xa8 │ │ │ │ - str r1, [r6, #156] @ 0x9c │ │ │ │ - str r1, [r6, #144] @ 0x90 │ │ │ │ - str r1, [r6, #132] @ 0x84 │ │ │ │ - str r8, [r6, #124] @ 0x7c │ │ │ │ - str r1, [r6, #120] @ 0x78 │ │ │ │ - str r3, [r6, #88] @ 0x58 │ │ │ │ - str lr, [r6, #92] @ 0x5c │ │ │ │ - str r1, [r6, #96] @ 0x60 │ │ │ │ - ldr r3, [pc, #212] @ 70b44 <__cxa_atexit@plt+0x64394> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #100] @ 0x64 │ │ │ │ - str r0, [r6, #104] @ 0x68 │ │ │ │ - str r1, [r6, #108] @ 0x6c │ │ │ │ - ldr r3, [pc, #196] @ 70b48 <__cxa_atexit@plt+0x64398> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #112] @ 0x70 │ │ │ │ - str r5, [r6, #116] @ 0x74 │ │ │ │ - str r1, [r6, #84] @ 0x54 │ │ │ │ - str r8, [r6, #76] @ 0x4c │ │ │ │ - str r1, [r6, #72] @ 0x48 │ │ │ │ - str r1, [r6, #60] @ 0x3c │ │ │ │ - ldr r5, [pc, #168] @ 70b4c <__cxa_atexit@plt+0x6439c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r6, #40] @ 0x28 │ │ │ │ - sub r5, sl, #186 @ 0xba │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [pc, #152] @ 70b50 <__cxa_atexit@plt+0x643a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #180]! @ 0xb4 │ │ │ │ - str r3, [r6, #196] @ 0xc4 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [pc, #136] @ 70b54 <__cxa_atexit@plt+0x643a4> │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + add sl, r7, #20 │ │ │ │ + ldm sl, {r2, r8, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r3, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + b 7088c <__cxa_atexit@plt+0x640dc> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + adcseq r6, sl, #8, 14 @ 0x200000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 708d8 <__cxa_atexit@plt+0x64128> │ │ │ │ + ldr r2, [pc, #36] @ 708e0 <__cxa_atexit@plt+0x64130> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #48]! @ 0x30 │ │ │ │ - str r3, [r6, #64] @ 0x40 │ │ │ │ - str r9, [r6, #8] │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r1, r6, r8} │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r5, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - sub r8, sl, #6 │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 3eb8ac <__cxa_atexit@plt+0x3df0fc> │ │ │ │ - ldr r7, [pc, #72] @ 70b58 <__cxa_atexit@plt+0x643a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #204 @ 0xcc │ │ │ │ + ldr r1, [pc, #32] @ 708e4 <__cxa_atexit@plt+0x64134> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq r6, r9, #148, 8 @ 0x94000000 │ │ │ │ + adcseq r6, sl, #140, 12 @ 0x8c00000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #28 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 70944 <__cxa_atexit@plt+0x64194> │ │ │ │ + ldr lr, [pc, #68] @ 70950 <__cxa_atexit@plt+0x641a0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + add r7, r7, #5 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str r1, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r7, [r3, #-20] @ 0xffffffec │ │ │ │ + stmdb r3, {r0, r2, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 70938 <__cxa_atexit@plt+0x64188> │ │ │ │ + mov r7, sl │ │ │ │ + b 7095c <__cxa_atexit@plt+0x641ac> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, sl │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - addseq r8, r9, #80, 14 @ 0x1400000 │ │ │ │ - addseq r8, r9, #88, 14 @ 0x1600000 │ │ │ │ - addseq r8, r9, #100, 14 @ 0x1900000 │ │ │ │ - addseq r8, r9, #112, 14 @ 0x1c00000 │ │ │ │ - addseq r8, r9, #132, 14 @ 0x2100000 │ │ │ │ - adcseq r6, sl, #60, 10 @ 0xf000000 │ │ │ │ - adcseq r6, sl, #196, 8 @ 0xc4000000 │ │ │ │ - addseq r8, r9, #212, 12 @ 0xd400000 │ │ │ │ - addseq r8, r9, #172, 12 @ 0xac00000 │ │ │ │ - addseq r8, r9, #200, 12 @ 0xc800000 │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - @ instruction: 0xfffffd78 │ │ │ │ - addseq r8, r9, #152, 12 @ 0x9800000 │ │ │ │ - addseq r8, r9, #160, 14 @ 0x2800000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [pc, #4] @ 70b78 <__cxa_atexit@plt+0x643c8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ - addseq r8, r9, #144, 14 @ 0x2400000 │ │ │ │ - addseq r8, r9, #128, 14 @ 0x2000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 70bbc <__cxa_atexit@plt+0x6440c> │ │ │ │ - ldr r3, [pc, #40] @ 70bcc <__cxa_atexit@plt+0x6441c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [pc, #36] @ 70bd0 <__cxa_atexit@plt+0x64420> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + and r6, r3, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + beq 709b8 <__cxa_atexit@plt+0x64208> │ │ │ │ + cmp r6, #3 │ │ │ │ + bne 709fc <__cxa_atexit@plt+0x6424c> │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 70a38 <__cxa_atexit@plt+0x64288> │ │ │ │ + ldr r0, [pc, #192] @ 70a60 <__cxa_atexit@plt+0x642b0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr sl, [r3, #1] │ │ │ │ + str r0, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + add r5, r5, #28 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + add r6, r9, #32 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 70a40 <__cxa_atexit@plt+0x64290> │ │ │ │ + ldr lr, [pc, #144] @ 70a5c <__cxa_atexit@plt+0x642ac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r3, #2] │ │ │ │ + ldr ip, [r3, #6] │ │ │ │ + ldr sl, [r3, #10] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str lr, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r7, [r9, #16] │ │ │ │ + add lr, r9, #20 │ │ │ │ + stm lr, {r1, r3, ip} │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 70a48 <__cxa_atexit@plt+0x64298> │ │ │ │ + ldr r2, [pc, #72] @ 70a58 <__cxa_atexit@plt+0x642a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r3, #3] │ │ │ │ + ldr sl, [r3, #7] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r3, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r7, [r9, #16] │ │ │ │ + str r1, [r9, #20] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r7, #12 │ │ │ │ + b 70a4c <__cxa_atexit@plt+0x6429c> │ │ │ │ + mov r7, #32 │ │ │ │ + b 70a4c <__cxa_atexit@plt+0x6429c> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffcb0 │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + addseq r6, r9, #20, 8 @ 0x14000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 70ad8 <__cxa_atexit@plt+0x64328> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 70ae0 <__cxa_atexit@plt+0x64330> │ │ │ │ + ldr lr, [pc, #96] @ 70afc <__cxa_atexit@plt+0x6434c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #92] @ 70b00 <__cxa_atexit@plt+0x64350> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #88] @ 70b04 <__cxa_atexit@plt+0x64354> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r1, r3 │ │ │ │ + str r0, [r1, #12]! │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + mov r6, r3 │ │ │ │ + b 70ae8 <__cxa_atexit@plt+0x64338> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 70af8 <__cxa_atexit@plt+0x64348> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - rsbeq lr, r5, #176128 @ 0x2b000 │ │ │ │ - addseq r8, r9, #40, 14 @ 0xa00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 70c0c <__cxa_atexit@plt+0x6445c> │ │ │ │ - ldr r3, [pc, #32] @ 70c1c <__cxa_atexit@plt+0x6446c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + addseq r6, r9, #168, 12 @ 0xa800000 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0xfffffb58 │ │ │ │ + @ instruction: 0xfffffb90 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 70b54 <__cxa_atexit@plt+0x643a4> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr lr, [pc, #48] @ 70b60 <__cxa_atexit@plt+0x643b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r2, r7} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + sub r7, r6, #13 │ │ │ │ + bx ip │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - addseq r8, r9, #220, 12 @ 0xdc00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffdc0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 70c7c <__cxa_atexit@plt+0x644cc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 70c88 <__cxa_atexit@plt+0x644d8> │ │ │ │ - ldr r2, [pc, #68] @ 70c98 <__cxa_atexit@plt+0x644e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 70c9c <__cxa_atexit@plt+0x644ec> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 70ca0 <__cxa_atexit@plt+0x644f0> │ │ │ │ + bhi 70b9c <__cxa_atexit@plt+0x643ec> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 70ba4 <__cxa_atexit@plt+0x643f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - rsbeq lr, r5, #140, 18 @ 0x230000 │ │ │ │ - adcseq r6, sl, #236, 4 @ 0xc000000e │ │ │ │ - addseq r8, r9, #68, 12 @ 0x4400000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [pc, #4] @ 70cc0 <__cxa_atexit@plt+0x64510> │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ - addseq r8, r9, #52, 12 @ 0x3400000 │ │ │ │ - addseq r8, r9, #36, 12 @ 0x2400000 │ │ │ │ + adcseq r6, sl, #196, 6 @ 0x10000003 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 70d20 <__cxa_atexit@plt+0x64570> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 70d2c <__cxa_atexit@plt+0x6457c> │ │ │ │ - ldr r2, [pc, #68] @ 70d3c <__cxa_atexit@plt+0x6458c> │ │ │ │ + bcc 70bf0 <__cxa_atexit@plt+0x64440> │ │ │ │ + ldr r2, [pc, #48] @ 70c00 <__cxa_atexit@plt+0x64450> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 70d40 <__cxa_atexit@plt+0x64590> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 70d44 <__cxa_atexit@plt+0x64594> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - rsbeq lr, r5, #112, 18 @ 0x1c0000 │ │ │ │ - adcseq r6, sl, #72, 4 @ 0x80000004 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 70d80 <__cxa_atexit@plt+0x645d0> │ │ │ │ - ldr r8, [pc, #36] @ 70d88 <__cxa_atexit@plt+0x645d8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ 70d8c <__cxa_atexit@plt+0x645dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsbeq lr, r5, #100, 16 @ 0x640000 │ │ │ │ - adcseq r6, sl, #224, 2 @ 0x38 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #264 @ 0x108 │ │ │ │ - cmp r3, sl │ │ │ │ - bcc 70fa4 <__cxa_atexit@plt+0x647f4> │ │ │ │ - ldr r3, [pc, #524] @ 70fc0 <__cxa_atexit@plt+0x64810> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #520] @ 70fc4 <__cxa_atexit@plt+0x64814> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #516] @ 70fc8 <__cxa_atexit@plt+0x64818> │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + addseq r6, r9, #116, 4 @ 0x40000007 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub lr, r5, #16 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 70cc0 <__cxa_atexit@plt+0x64510> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 70cc8 <__cxa_atexit@plt+0x64518> │ │ │ │ + ldr r1, [pc, #192] @ 70cfc <__cxa_atexit@plt+0x6454c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #512] @ 70fcc <__cxa_atexit@plt+0x6481c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - stm sp, {r5, r7, fp} │ │ │ │ - ldr lr, [pc, #504] @ 70fd0 <__cxa_atexit@plt+0x64820> │ │ │ │ + ldr r2, [pc, #188] @ 70d00 <__cxa_atexit@plt+0x64550> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [pc, #184] @ 70d04 <__cxa_atexit@plt+0x64554> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + stmib r3, {r1, r9} │ │ │ │ + sub r1, r6, #1 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str ip, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r2, sl} │ │ │ │ + sub r1, r5, #32 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 70ce8 <__cxa_atexit@plt+0x64538> │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 70ce0 <__cxa_atexit@plt+0x64530> │ │ │ │ + ldr lr, [pc, #144] @ 70d10 <__cxa_atexit@plt+0x64560> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr ip, [pc, #500] @ 70fd4 <__cxa_atexit@plt+0x64824> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - sub r5, sl, #30 │ │ │ │ - str r5, [r6, #260] @ 0x104 │ │ │ │ - sub r5, sl, #42 @ 0x2a │ │ │ │ - str r5, [r6, #236] @ 0xec │ │ │ │ - ldr r5, [pc, #476] @ 70fd8 <__cxa_atexit@plt+0x64828> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r2, [r6, #232] @ 0xe8 │ │ │ │ - sub r2, sl, #54 @ 0x36 │ │ │ │ - str r2, [r6, #224] @ 0xe0 │ │ │ │ - ldr r2, [pc, #460] @ 70fdc <__cxa_atexit@plt+0x6482c> │ │ │ │ + ldr r2, [pc, #140] @ 70d14 <__cxa_atexit@plt+0x64564> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r1, [r6, #220] @ 0xdc │ │ │ │ - sub r1, sl, #66 @ 0x42 │ │ │ │ - str r1, [r6, #212] @ 0xd4 │ │ │ │ - ldr fp, [pc, #444] @ 70fe0 <__cxa_atexit@plt+0x64830> │ │ │ │ - add fp, pc, fp │ │ │ │ - str r0, [r6, #208] @ 0xd0 │ │ │ │ - sub r0, sl, #78 @ 0x4e │ │ │ │ - str r0, [r6, #200] @ 0xc8 │ │ │ │ - str lr, [r6, #196] @ 0xc4 │ │ │ │ - sub r7, sl, #90 @ 0x5a │ │ │ │ - str r7, [r6, #188] @ 0xbc │ │ │ │ - str ip, [r6, #184] @ 0xb8 │ │ │ │ - sub r7, sl, #102 @ 0x66 │ │ │ │ - str r7, [r6, #176] @ 0xb0 │ │ │ │ - ldr r7, [pc, #404] @ 70fe4 <__cxa_atexit@plt+0x64834> │ │ │ │ + ldr r0, [pc, #136] @ 70d18 <__cxa_atexit@plt+0x64568> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r2, r3 │ │ │ │ + str r0, [r2, #12]! │ │ │ │ + str lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + mov r6, r3 │ │ │ │ + b 70cd0 <__cxa_atexit@plt+0x64520> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 70d0c <__cxa_atexit@plt+0x6455c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r5, [r6, #172] @ 0xac │ │ │ │ - sub r5, sl, #114 @ 0x72 │ │ │ │ - str r5, [r6, #164] @ 0xa4 │ │ │ │ - str r2, [r6, #160] @ 0xa0 │ │ │ │ - sub r5, sl, #126 @ 0x7e │ │ │ │ - str r5, [r6, #152] @ 0x98 │ │ │ │ - sub r5, sl, #150 @ 0x96 │ │ │ │ - str r5, [r6, #140] @ 0x8c │ │ │ │ - str r8, [r6, #128] @ 0x80 │ │ │ │ - sub r5, sl, #162 @ 0xa2 │ │ │ │ - str r5, [r6, #116] @ 0x74 │ │ │ │ - ldr r1, [pc, #356] @ 70fe8 <__cxa_atexit@plt+0x64838> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str fp, [r6, #112] @ 0x70 │ │ │ │ - sub r5, sl, #174 @ 0xae │ │ │ │ - str r5, [r6, #104] @ 0x68 │ │ │ │ - ldr r3, [pc, #340] @ 70fec <__cxa_atexit@plt+0x6483c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - sub r2, sl, #186 @ 0xba │ │ │ │ - ldr fp, [pc, #332] @ 70ff0 <__cxa_atexit@plt+0x64840> │ │ │ │ - add fp, pc, fp │ │ │ │ - sub r5, sl, #198 @ 0xc6 │ │ │ │ - ldr r8, [pc, #324] @ 70ff4 <__cxa_atexit@plt+0x64844> │ │ │ │ - add r8, pc, r8 │ │ │ │ - sub lr, sl, #210 @ 0xd2 │ │ │ │ - ldr r0, [pc, #316] @ 70ff8 <__cxa_atexit@plt+0x64848> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #252] @ 0xfc │ │ │ │ - sub ip, sl, #222 @ 0xde │ │ │ │ - str r9, [r6, #248] @ 0xf8 │ │ │ │ - str r0, [r6, #228] @ 0xe4 │ │ │ │ - str r0, [r6, #216] @ 0xd8 │ │ │ │ - str r0, [r6, #204] @ 0xcc │ │ │ │ - str r0, [r6, #192] @ 0xc0 │ │ │ │ - str r0, [r6, #180] @ 0xb4 │ │ │ │ - str r0, [r6, #168] @ 0xa8 │ │ │ │ - str r0, [r6, #156] @ 0x9c │ │ │ │ - str r1, [r6, #148] @ 0x94 │ │ │ │ - str r0, [r6, #144] @ 0x90 │ │ │ │ - str r0, [r6, #132] @ 0x84 │ │ │ │ - str r0, [r6, #108] @ 0x6c │ │ │ │ - str r0, [r6, #72] @ 0x48 │ │ │ │ - str r7, [r6, #76] @ 0x4c │ │ │ │ - str r5, [r6, #80] @ 0x50 │ │ │ │ - str r0, [r6, #84] @ 0x54 │ │ │ │ - ldr r5, [pc, #240] @ 70ffc <__cxa_atexit@plt+0x6484c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r6, #88] @ 0x58 │ │ │ │ - str r2, [r6, #92] @ 0x5c │ │ │ │ - str r0, [r6, #96] @ 0x60 │ │ │ │ - ldr r2, [pc, #224] @ 71000 <__cxa_atexit@plt+0x64850> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #100] @ 0x64 │ │ │ │ - sub r2, sl, #234 @ 0xea │ │ │ │ - str r3, [r6, #40] @ 0x28 │ │ │ │ - str r2, [r6, #44] @ 0x2c │ │ │ │ - add r2, r6, #48 @ 0x30 │ │ │ │ - stm r2, {r0, r1, ip} │ │ │ │ - str r0, [r6, #60] @ 0x3c │ │ │ │ - ldr r1, [pc, #192] @ 71004 <__cxa_atexit@plt+0x64854> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #64] @ 0x40 │ │ │ │ - str lr, [r6, #68] @ 0x44 │ │ │ │ - sub r7, sl, #246 @ 0xf6 │ │ │ │ - ldr r5, [pc, #176] @ 71008 <__cxa_atexit@plt+0x64858> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - mov r3, r6 │ │ │ │ - str fp, [r3, #240]! @ 0xf0 │ │ │ │ - str r3, [r6, #256] @ 0x100 │ │ │ │ - mov r3, r6 │ │ │ │ - str r8, [r3, #120]! @ 0x78 │ │ │ │ - str r3, [r6, #136] @ 0x88 │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r5, [r6, #20] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r0, r5, r7} │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - sub r8, sl, #6 │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r6, sl │ │ │ │ - ldmib sp, {r7, fp} │ │ │ │ - b 3eb8ac <__cxa_atexit@plt+0x3df0fc> │ │ │ │ - ldr r7, [pc, #96] @ 7100c <__cxa_atexit@plt+0x6485c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r0, #24 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 70d08 <__cxa_atexit@plt+0x64558> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #264 @ 0x108 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, sl │ │ │ │ + mov r5, lr │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - addseq r8, r9, #28, 8 @ 0x1c000000 │ │ │ │ - addseq r8, r9, #40, 8 @ 0x28000000 │ │ │ │ - addseq r8, r9, #52, 8 @ 0x34000000 │ │ │ │ - addseq r8, r9, #60, 8 @ 0x3c000000 │ │ │ │ - addseq r8, r9, #72, 8 @ 0x48000000 │ │ │ │ - addseq r8, r9, #64, 8 @ 0x40000000 │ │ │ │ - addseq r8, r9, #64, 8 @ 0x40000000 │ │ │ │ - addseq r8, r9, #84, 8 @ 0x54000000 │ │ │ │ - addseq r8, r9, #100, 8 @ 0x64000000 │ │ │ │ - addseq r8, r9, #224, 6 @ 0x80000003 │ │ │ │ - addseq r8, r9, #68, 8 @ 0x44000000 │ │ │ │ - @ instruction: 0xfffffea8 │ │ │ │ - @ instruction: 0xfffffe1c │ │ │ │ - adcseq r6, sl, #144 @ 0x90 │ │ │ │ - addseq r8, r9, #148, 6 @ 0x50000002 │ │ │ │ - addseq r8, r9, #108, 6 @ 0xb0000001 │ │ │ │ - addseq r8, r9, #132, 6 @ 0x10000002 │ │ │ │ - adcseq r5, sl, #168, 30 @ 0x2a0 │ │ │ │ - addseq r8, r9, #108, 6 @ 0xb0000001 │ │ │ │ - addseq r8, r9, #20, 10 @ 0x5000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [pc, #4] @ 7102c <__cxa_atexit@plt+0x6487c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ - addseq r8, r9, #4, 10 @ 0x1000000 │ │ │ │ - addseq r8, r9, #244, 8 @ 0xf4000000 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + addseq r4, r9, #148, 30 @ 0x250 │ │ │ │ + adcseq r6, sl, #4, 8 @ 0x4000000 │ │ │ │ + addseq r6, r9, #168, 8 @ 0xa8000000 │ │ │ │ + addseq r6, r9, #200, 8 @ 0xc8000000 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + @ instruction: 0xfffff974 │ │ │ │ + @ instruction: 0xfffff9ac │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7108c <__cxa_atexit@plt+0x648dc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 71098 <__cxa_atexit@plt+0x648e8> │ │ │ │ - ldr r2, [pc, #68] @ 710a8 <__cxa_atexit@plt+0x648f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #64] @ 710ac <__cxa_atexit@plt+0x648fc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, #60] @ 710b0 <__cxa_atexit@plt+0x64900> │ │ │ │ + bhi 70d68 <__cxa_atexit@plt+0x645b8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 70d70 <__cxa_atexit@plt+0x645c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r6, r9 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + adcseq r6, sl, #248, 2 @ 0x3e │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 70dc0 <__cxa_atexit@plt+0x64610> │ │ │ │ + ldr r2, [pc, #52] @ 70dd0 <__cxa_atexit@plt+0x64620> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - rsbeq lr, r5, #1593835520 @ 0x5f000000 │ │ │ │ - adcseq r5, sl, #220, 28 @ 0xdc0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 710ec <__cxa_atexit@plt+0x6493c> │ │ │ │ - ldr r8, [pc, #36] @ 710f4 <__cxa_atexit@plt+0x64944> │ │ │ │ - add r8, pc, r8 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + addseq r6, r9, #168 @ 0xa8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 70ec4 <__cxa_atexit@plt+0x64714> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 70ed0 <__cxa_atexit@plt+0x64720> │ │ │ │ + str r2, [sp] │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ 710f8 <__cxa_atexit@plt+0x64948> │ │ │ │ + ldr r1, [pc, #236] @ 70efc <__cxa_atexit@plt+0x6474c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr ip, [pc, #212] @ 70f00 <__cxa_atexit@plt+0x64750> │ │ │ │ + add ip, pc, ip │ │ │ │ + sub lr, r6, #15 │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + sub r2, r6, #5 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + ldr r2, [pc, #192] @ 70f04 <__cxa_atexit@plt+0x64754> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsbeq lr, r5, #-1342177278 @ 0xb0000002 │ │ │ │ - adcseq r5, sl, #116, 28 @ 0x740 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, sl │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #180 @ 0xb4 │ │ │ │ - cmp r2, sl │ │ │ │ - bcc 7128c <__cxa_atexit@plt+0x64adc> │ │ │ │ - ldr r2, [pc, #392] @ 712a8 <__cxa_atexit@plt+0x64af8> │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str ip, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + ldr r2, [pc, #176] @ 70f08 <__cxa_atexit@plt+0x64758> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + sub r1, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 70ee8 <__cxa_atexit@plt+0x64738> │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 70ee0 <__cxa_atexit@plt+0x64730> │ │ │ │ + ldr lr, [pc, #140] @ 70f10 <__cxa_atexit@plt+0x64760> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #136] @ 70f14 <__cxa_atexit@plt+0x64764> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [pc, #388] @ 712ac <__cxa_atexit@plt+0x64afc> │ │ │ │ + ldr r0, [pc, #132] @ 70f18 <__cxa_atexit@plt+0x64768> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, sl, #30 │ │ │ │ - str r2, [r6, #176] @ 0xb0 │ │ │ │ - str r9, [r6, #164] @ 0xa4 │ │ │ │ - sub r2, sl, #42 @ 0x2a │ │ │ │ - str r2, [r6, #152] @ 0x98 │ │ │ │ - sub r2, sl, #54 @ 0x36 │ │ │ │ - str r2, [r6, #140] @ 0x8c │ │ │ │ - str r0, [r6, #136] @ 0x88 │ │ │ │ - sub r1, sl, #66 @ 0x42 │ │ │ │ - sub lr, sl, #78 @ 0x4e │ │ │ │ - str fp, [sp, #8] │ │ │ │ - sub fp, sl, #90 @ 0x5a │ │ │ │ - sub r3, sl, #102 @ 0x66 │ │ │ │ - sub ip, sl, #114 @ 0x72 │ │ │ │ - str r5, [sp] │ │ │ │ - mov r9, r4 │ │ │ │ - mov r4, r8 │ │ │ │ - sub r8, sl, #126 @ 0x7e │ │ │ │ - str r7, [sp, #4] │ │ │ │ - sub r7, sl, #138 @ 0x8a │ │ │ │ - ldr r0, [pc, #300] @ 712b0 <__cxa_atexit@plt+0x64b00> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r2, r0, #1 │ │ │ │ - ldr r0, [pc, #292] @ 712b4 <__cxa_atexit@plt+0x64b04> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #168] @ 0xa8 │ │ │ │ - str r2, [r6, #148] @ 0x94 │ │ │ │ - str r0, [r6, #144] @ 0x90 │ │ │ │ - str fp, [r6, #104] @ 0x68 │ │ │ │ - str r0, [r6, #108] @ 0x6c │ │ │ │ - ldr r5, [pc, #268] @ 712b8 <__cxa_atexit@plt+0x64b08> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r6, #112] @ 0x70 │ │ │ │ - str lr, [r6, #116] @ 0x74 │ │ │ │ - str r0, [r6, #120] @ 0x78 │ │ │ │ - ldr r5, [pc, #252] @ 712bc <__cxa_atexit@plt+0x64b0c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r6, #124] @ 0x7c │ │ │ │ - str r1, [r6, #128] @ 0x80 │ │ │ │ - str r0, [r6, #132] @ 0x84 │ │ │ │ - str r0, [r6, #72] @ 0x48 │ │ │ │ - ldr r1, [pc, #232] @ 712c0 <__cxa_atexit@plt+0x64b10> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #76] @ 0x4c │ │ │ │ - str ip, [r6, #80] @ 0x50 │ │ │ │ - add lr, r6, #84 @ 0x54 │ │ │ │ - stm lr, {r0, r2, r3} │ │ │ │ - str r0, [r6, #96] @ 0x60 │ │ │ │ - ldr r3, [pc, #208] @ 712c4 <__cxa_atexit@plt+0x64b14> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #100] @ 0x64 │ │ │ │ - sub r1, sl, #150 @ 0x96 │ │ │ │ - ldr r5, [pc, #196] @ 712c8 <__cxa_atexit@plt+0x64b18> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ - ldr r5, [pc, #180] @ 712cc <__cxa_atexit@plt+0x64b1c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r6, #52] @ 0x34 │ │ │ │ - str r7, [r6, #56] @ 0x38 │ │ │ │ - str r0, [r6, #60] @ 0x3c │ │ │ │ - ldr r7, [pc, #164] @ 712d0 <__cxa_atexit@plt+0x64b20> │ │ │ │ + str r2, [r3, #24]! │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r2, r3 │ │ │ │ + str r0, [r2, #12]! │ │ │ │ + str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ + str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 70f0c <__cxa_atexit@plt+0x6475c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #64] @ 0x40 │ │ │ │ - str r8, [r6, #68] @ 0x44 │ │ │ │ - sub r7, sl, #162 @ 0xa2 │ │ │ │ - ldr r5, [pc, #148] @ 712d4 <__cxa_atexit@plt+0x64b24> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r5, r5, #2 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r1, [pc, #136] @ 712d8 <__cxa_atexit@plt+0x64b28> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #156]! @ 0x9c │ │ │ │ - str r3, [r6, #172] @ 0xac │ │ │ │ - str r4, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r5, [r6, #20] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - sub r8, sl, #6 │ │ │ │ - mov r4, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ ldr r5, [sp] │ │ │ │ - mov r6, sl │ │ │ │ - ldmib sp, {r7, fp} │ │ │ │ - b 3eb8ac <__cxa_atexit@plt+0x3df0fc> │ │ │ │ - ldr r7, [pc, #72] @ 712dc <__cxa_atexit@plt+0x64b2c> │ │ │ │ + bx r0 │ │ │ │ + adcseq r6, sl, #64, 2 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + adcseq r6, sl, #232, 2 @ 0x3a │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + addseq r6, r9, #168, 4 @ 0x8000000a │ │ │ │ + @ instruction: 0xfffffc88 │ │ │ │ + @ instruction: 0xfffff770 │ │ │ │ + @ instruction: 0xfffff7a8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + addseq r5, r9, #72, 30 @ 0x120 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 70f98 <__cxa_atexit@plt+0x647e8> │ │ │ │ + ldr r2, [pc, #84] @ 70fb0 <__cxa_atexit@plt+0x64800> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 70fb4 <__cxa_atexit@plt+0x64804> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str r5, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str sl, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r7, [r7, #28] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 70fb8 <__cxa_atexit@plt+0x64808> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #180 @ 0xb4 │ │ │ │ + mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, sl │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - addseq r8, r9, #56, 4 @ 0x80000003 │ │ │ │ - adcseq r5, sl, #124, 26 @ 0x1f00 │ │ │ │ - adcseq r5, sl, #188, 26 @ 0x2f00 │ │ │ │ - addseq r8, r9, #220, 2 @ 0x37 │ │ │ │ - addseq r8, r9, #180, 2 @ 0x2d │ │ │ │ - addseq r8, r9, #216, 2 @ 0x36 │ │ │ │ - addseq r8, r9, #168, 2 @ 0x2a │ │ │ │ - addseq r8, r9, #232, 2 @ 0x3a │ │ │ │ - addseq r8, r9, #192, 2 @ 0x30 │ │ │ │ - addseq r8, r9, #152, 2 @ 0x26 │ │ │ │ - addseq r8, r9, #32, 8 @ 0x20000000 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - addseq r8, r9, #220, 6 @ 0x70000003 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + addseq r6, r9, #8, 4 @ 0x80000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 71310 <__cxa_atexit@plt+0x64b60> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 71318 <__cxa_atexit@plt+0x64b68> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi 70ff4 <__cxa_atexit@plt+0x64844> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 70ffc <__cxa_atexit@plt+0x6484c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb8ac <__cxa_atexit@plt+0x3df0fc> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r5, sl, #80, 24 @ 0x5000 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 71350 <__cxa_atexit@plt+0x64ba0> │ │ │ │ - ldr r5, [pc, #36] @ 71360 <__cxa_atexit@plt+0x64bb0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - ldr r7, [pc, #12] @ 71364 <__cxa_atexit@plt+0x64bb4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq r8, r9, #72, 6 @ 0x20000001 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + adcseq r5, sl, #108, 30 @ 0x1b0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 71068 <__cxa_atexit@plt+0x648b8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r8, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 713a0 <__cxa_atexit@plt+0x64bf0> │ │ │ │ - ldr r2, [pc, #32] @ 713ac <__cxa_atexit@plt+0x64bfc> │ │ │ │ + bcc 71074 <__cxa_atexit@plt+0x648c4> │ │ │ │ + ldr r2, [pc, #84] @ 71084 <__cxa_atexit@plt+0x648d4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r1, [pc, #80] @ 71088 <__cxa_atexit@plt+0x648d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - addseq r8, r9, #252, 4 @ 0xc000000f │ │ │ │ - andeq r0, r2, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq r5, sl, #24, 30 @ 0x60 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - sub r6, r5, #8 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 71414 <__cxa_atexit@plt+0x64c64> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7141c <__cxa_atexit@plt+0x64c6c> │ │ │ │ - ldr lr, [pc, #80] @ 71438 <__cxa_atexit@plt+0x64c88> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r1, #267386880 @ 0xff00000 │ │ │ │ - orr r1, r1, #805306368 @ 0x30000000 │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r2, [pc, #64] @ 7143c <__cxa_atexit@plt+0x64c8c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - str r0, [r3, #12] │ │ │ │ + bcc 710e0 <__cxa_atexit@plt+0x64930> │ │ │ │ + ldr r2, [pc, #60] @ 710f0 <__cxa_atexit@plt+0x64940> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldmib r7, {r1, r7} │ │ │ │ + ldr r0, [r5], #4 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - str lr, [r5, #-4]! │ │ │ │ - sub r8, r6, #11 │ │ │ │ - b 152998 <__cxa_atexit@plt+0x1461e8> │ │ │ │ - mov r6, r3 │ │ │ │ - b 71424 <__cxa_atexit@plt+0x64c74> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 71434 <__cxa_atexit@plt+0x64c84> │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - addseq r8, r9, #156, 4 @ 0xc0000009 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - adcseq r5, sl, #108, 26 @ 0x1b00 │ │ │ │ - addseq r8, r9, #112, 4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 71460 <__cxa_atexit@plt+0x64cb0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 952a8 <__cxa_atexit@plt+0x88af8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - addseq r8, r9, #56, 4 @ 0x80000003 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + addseq r5, r9, #132, 26 @ 0x2100 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 71484 <__cxa_atexit@plt+0x64cd4> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r0, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 711c4 <__cxa_atexit@plt+0x64a14> │ │ │ │ + ldr ip, [r4, #804] @ 0x324 │ │ │ │ + add r6, r0, #12 │ │ │ │ + cmp ip, r6 │ │ │ │ + bcc 711cc <__cxa_atexit@plt+0x64a1c> │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r1, [pc, #208] @ 71200 <__cxa_atexit@plt+0x64a50> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #204] @ 71204 <__cxa_atexit@plt+0x64a54> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldm r5, {r2, lr} │ │ │ │ + str sl, [r5, #4] │ │ │ │ + add r1, r1, #2 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + mov r1, r0 │ │ │ │ + ldr r3, [pc, #176] @ 71208 <__cxa_atexit@plt+0x64a58> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 151c500 <__cxa_atexit@plt+0x150fd50> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - addseq r8, r9, #20, 4 @ 0x40000001 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 714a8 <__cxa_atexit@plt+0x64cf8> │ │ │ │ + str r3, [r1, #4]! │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str lr, [r5] │ │ │ │ + stmib r1, {r2, r9} │ │ │ │ + sub r1, r5, #28 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 711ec <__cxa_atexit@plt+0x64a3c> │ │ │ │ + add r6, r0, #36 @ 0x24 │ │ │ │ + cmp ip, r6 │ │ │ │ + bcc 711e4 <__cxa_atexit@plt+0x64a34> │ │ │ │ + ldr lr, [pc, #140] @ 71214 <__cxa_atexit@plt+0x64a64> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [pc, #136] @ 71218 <__cxa_atexit@plt+0x64a68> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb6f4 <__cxa_atexit@plt+0x3def44> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - addseq r8, r9, #240, 2 @ 0x3c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 71504 <__cxa_atexit@plt+0x64d54> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #96] @ 71534 <__cxa_atexit@plt+0x64d84> │ │ │ │ + ldr r2, [pc, #132] @ 7121c <__cxa_atexit@plt+0x64a6c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 71518 <__cxa_atexit@plt+0x64d68> │ │ │ │ - ldr r8, [r5] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 71524 <__cxa_atexit@plt+0x64d74> │ │ │ │ - ldr r9, [pc, #60] @ 71538 <__cxa_atexit@plt+0x64d88> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ - ldr r7, [pc, #48] @ 7153c <__cxa_atexit@plt+0x64d8c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - addseq r8, r9, #168, 2 @ 0x2a │ │ │ │ - adcseq r5, sl, #244, 18 @ 0x3d0000 │ │ │ │ - addseq r8, r9, #92, 2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7156c <__cxa_atexit@plt+0x64dbc> │ │ │ │ - ldr r9, [pc, #24] @ 7157c <__cxa_atexit@plt+0x64dcc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - addseq r8, r9, #64, 2 │ │ │ │ - andeq r0, r2, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 715a8 <__cxa_atexit@plt+0x64df8> │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 715bc <__cxa_atexit@plt+0x64e0c> │ │ │ │ - ldr r7, [pc, #8] @ 715b8 <__cxa_atexit@plt+0x64e08> │ │ │ │ + str r3, [r0, #16]! │ │ │ │ + str r8, [r0, #20] │ │ │ │ + str r8, [r0, #8] │ │ │ │ + mov r3, r0 │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ + sub lr, r5, #24 │ │ │ │ + stm lr, {r0, r3, r8} │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + mov r6, r0 │ │ │ │ + b 711d4 <__cxa_atexit@plt+0x64a24> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 71210 <__cxa_atexit@plt+0x64a60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq r8, r9, #32, 2 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r3, [pc, #92] @ 71624 <__cxa_atexit@plt+0x64e74> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 71600 <__cxa_atexit@plt+0x64e50> │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - subs r2, r2, #1 │ │ │ │ - beq 71614 <__cxa_atexit@plt+0x64e64> │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7161c <__cxa_atexit@plt+0x64e6c> │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - b 715c8 <__cxa_atexit@plt+0x64e18> │ │ │ │ - ldr r7, [pc, #32] @ 71628 <__cxa_atexit@plt+0x64e78> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 7120c <__cxa_atexit@plt+0x64a5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - adcseq r5, sl, #248, 16 @ 0xf80000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b 715bc <__cxa_atexit@plt+0x64e0c> │ │ │ │ - addseq r8, r9, #136 @ 0x88 │ │ │ │ + addseq r4, r9, #136, 20 @ 0x88000 │ │ │ │ + adcseq r5, sl, #84, 30 @ 0x150 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + addseq r5, r9, #164, 30 @ 0x290 │ │ │ │ + addseq r5, r9, #212, 30 @ 0x350 │ │ │ │ + @ instruction: 0xfffff984 │ │ │ │ + @ instruction: 0xfffff46c │ │ │ │ + @ instruction: 0xfffff4a4 │ │ │ │ + addseq r5, r9, #88, 24 @ 0x5800 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 716ac <__cxa_atexit@plt+0x64efc> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 716a4 <__cxa_atexit@plt+0x64ef4> │ │ │ │ - ldr r3, [pc, #60] @ 716b4 <__cxa_atexit@plt+0x64f04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ 716b8 <__cxa_atexit@plt+0x64f08> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r0, r6 │ │ │ │ + sub r1, r5, #8 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 71320 <__cxa_atexit@plt+0x64b70> │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + sub ip, r5, #20 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 71334 <__cxa_atexit@plt+0x64b84> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r0, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7133c <__cxa_atexit@plt+0x64b8c> │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [pc, #288] @ 7138c <__cxa_atexit@plt+0x64bdc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ 716bc <__cxa_atexit@plt+0x64f0c> │ │ │ │ + ldr r1, [pc, #284] @ 71390 <__cxa_atexit@plt+0x64be0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #280] @ 71394 <__cxa_atexit@plt+0x64be4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #36] @ 716c0 <__cxa_atexit@plt+0x64f10> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - addseq r8, r9, #84 @ 0x54 │ │ │ │ - adcseq r5, sl, #112, 16 @ 0x700000 │ │ │ │ - addseq r8, r9, #56 @ 0x38 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 716f8 <__cxa_atexit@plt+0x64f48> │ │ │ │ - ldr r2, [pc, #28] @ 71704 <__cxa_atexit@plt+0x64f54> │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #272] @ 71398 <__cxa_atexit@plt+0x64be8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r5, sl, #100, 18 @ 0x190000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [r5, #-4] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + add r1, r1, #2 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + mov r1, r0 │ │ │ │ + str r7, [r1, #4]! │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r2, [pc, #236] @ 7139c <__cxa_atexit@plt+0x64bec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r9, [r1, #4] │ │ │ │ + str r2, [r1, #8] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + sub r1, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 71378 <__cxa_atexit@plt+0x64bc8> │ │ │ │ + add r6, r0, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 71740 <__cxa_atexit@plt+0x64f90> │ │ │ │ - ldr r3, [pc, #40] @ 71758 <__cxa_atexit@plt+0x64fa8> │ │ │ │ + bcc 71370 <__cxa_atexit@plt+0x64bc0> │ │ │ │ + ldr r7, [pc, #212] @ 713b4 <__cxa_atexit@plt+0x64c04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #208] @ 713b8 <__cxa_atexit@plt+0x64c08> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #204] @ 713bc <__cxa_atexit@plt+0x64c0c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r0, #16]! │ │ │ │ + str r8, [r0, #20] │ │ │ │ + str r8, [r0, #8] │ │ │ │ + mov r3, r0 │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + str r7, [r5, #-36] @ 0xffffffdc │ │ │ │ + sub lr, r5, #32 │ │ │ │ + stm lr, {r0, r3, r8} │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + ldr r7, [pc, #136] @ 713b0 <__cxa_atexit@plt+0x64c00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r6, r0 │ │ │ │ + bx r1 │ │ │ │ + mov r6, r0 │ │ │ │ + b 71344 <__cxa_atexit@plt+0x64b94> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #88] @ 713a4 <__cxa_atexit@plt+0x64bf4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #84] @ 713a8 <__cxa_atexit@plt+0x64bf8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r3, [pc, #80] @ 713ac <__cxa_atexit@plt+0x64bfc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + add sl, r3, #1 │ │ │ │ + add r9, r5, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7175c <__cxa_atexit@plt+0x64fac> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #32] @ 713a0 <__cxa_atexit@plt+0x64bf0> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, ip │ │ │ │ bx r0 │ │ │ │ - adcseq r5, sl, #204, 20 @ 0xcc000 │ │ │ │ - addseq r7, r9, #192, 30 @ 0x300 │ │ │ │ - addseq r7, r9, #240, 30 @ 0x3c0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 717c8 <__cxa_atexit@plt+0x65018> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 717c0 <__cxa_atexit@plt+0x65010> │ │ │ │ - ldr r3, [pc, #60] @ 717d0 <__cxa_atexit@plt+0x65020> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ 717d4 <__cxa_atexit@plt+0x65024> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ 717d8 <__cxa_atexit@plt+0x65028> │ │ │ │ + @ instruction: 0xfffffe28 │ │ │ │ + addseq r4, r9, #68, 18 @ 0x110000 │ │ │ │ + adcseq r5, sl, #16, 28 @ 0x100 │ │ │ │ + adcseq r5, sl, #120, 24 @ 0x7800 │ │ │ │ + addseq r3, r9, #188 @ 0xbc │ │ │ │ + addseq r5, r9, #24, 28 @ 0x180 │ │ │ │ + addseq r5, r9, #100, 28 @ 0x640 │ │ │ │ + addseq r3, r9, #24 │ │ │ │ + adcseq r5, sl, #164, 22 @ 0x29000 │ │ │ │ + addseq r5, r9, #144, 28 @ 0x900 │ │ │ │ + @ instruction: 0xfffff82c │ │ │ │ + @ instruction: 0xfffff314 │ │ │ │ + @ instruction: 0xfffff34c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 713f0 <__cxa_atexit@plt+0x64c40> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 713f8 <__cxa_atexit@plt+0x64c48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #36] @ 717dc <__cxa_atexit@plt+0x6502c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r5, r8 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + adcseq r5, sl, #112, 22 @ 0x1c000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 71434 <__cxa_atexit@plt+0x64c84> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 7143c <__cxa_atexit@plt+0x64c8c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + adcseq r5, sl, #44, 22 @ 0xb000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 71474 <__cxa_atexit@plt+0x64cc4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 7147c <__cxa_atexit@plt+0x64ccc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - addseq r7, r9, #188, 30 @ 0x2f0 │ │ │ │ - adcseq r5, sl, #84, 14 @ 0x1500000 │ │ │ │ - addseq r7, r9, #160, 30 @ 0x280 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + adcseq r5, sl, #236, 20 @ 0xec000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 71814 <__cxa_atexit@plt+0x65064> │ │ │ │ - ldr r2, [pc, #28] @ 71820 <__cxa_atexit@plt+0x65070> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 714e4 <__cxa_atexit@plt+0x64d34> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 714f0 <__cxa_atexit@plt+0x64d40> │ │ │ │ + ldr lr, [pc, #76] @ 71500 <__cxa_atexit@plt+0x64d50> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [pc, #64] @ 71504 <__cxa_atexit@plt+0x64d54> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r5, sl, #72, 16 @ 0x480000 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq r5, sl, #116, 20 @ 0x74000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, #8] @ 71844 <__cxa_atexit@plt+0x65094> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 19774 <__cxa_atexit@plt+0xcfc4> │ │ │ │ - adcseq r5, sl, #244, 12 @ 0xf400000 │ │ │ │ - addseq r7, r9, #228, 30 @ 0x390 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 718b0 <__cxa_atexit@plt+0x65100> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 718a8 <__cxa_atexit@plt+0x650f8> │ │ │ │ - ldr r3, [pc, #60] @ 718b8 <__cxa_atexit@plt+0x65108> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ 718bc <__cxa_atexit@plt+0x6510c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ 718c0 <__cxa_atexit@plt+0x65110> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 71574 <__cxa_atexit@plt+0x64dc4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 71580 <__cxa_atexit@plt+0x64dd0> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #76] @ 71590 <__cxa_atexit@plt+0x64de0> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr sl, [pc, #68] @ 71594 <__cxa_atexit@plt+0x64de4> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #36] @ 718c4 <__cxa_atexit@plt+0x65114> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - addseq r7, r9, #176, 30 @ 0x2c0 │ │ │ │ - adcseq r5, sl, #108, 12 @ 0x6c00000 │ │ │ │ - addseq r7, r9, #148, 30 @ 0x250 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r5, sl, #220, 20 @ 0xdc000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 718fc <__cxa_atexit@plt+0x6514c> │ │ │ │ - ldr r2, [pc, #28] @ 71908 <__cxa_atexit@plt+0x65158> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 71618 <__cxa_atexit@plt+0x64e68> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 71624 <__cxa_atexit@plt+0x64e74> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + sub lr, r6, #7 │ │ │ │ + ldr ip, [pc, #92] @ 71634 <__cxa_atexit@plt+0x64e84> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + stmdb r5, {r9, lr} │ │ │ │ + ldr r5, [pc, #80] @ 71638 <__cxa_atexit@plt+0x64e88> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r5, [pc, #60] @ 7163c <__cxa_atexit@plt+0x64e8c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r5, sl, #96, 14 @ 0x1800000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + adcseq r5, sl, #84, 20 @ 0x54000 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + addseq r5, r9, #56, 16 @ 0x380000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 71710 <__cxa_atexit@plt+0x64f60> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 71944 <__cxa_atexit@plt+0x65194> │ │ │ │ - ldr r3, [pc, #40] @ 7195c <__cxa_atexit@plt+0x651ac> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #2 │ │ │ │ + add ip, r6, #24 │ │ │ │ + cmp r3, ip │ │ │ │ + bcc 71718 <__cxa_atexit@plt+0x64f68> │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r1, [pc, #220] @ 71754 <__cxa_atexit@plt+0x64fa4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #216] @ 71758 <__cxa_atexit@plt+0x64fa8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sub lr, ip, #5 │ │ │ │ + mov r0, r6 │ │ │ │ + str r1, [r0, #4]! │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r9, [r0, #8] │ │ │ │ + ldr r2, [pc, #184] @ 7175c <__cxa_atexit@plt+0x64fac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add lr, r0, #12 │ │ │ │ + stm lr, {r2, r9, sl} │ │ │ │ + sub r1, r5, #28 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 7173c <__cxa_atexit@plt+0x64f8c> │ │ │ │ + add ip, r6, #48 @ 0x30 │ │ │ │ + cmp r3, ip │ │ │ │ + bcc 71734 <__cxa_atexit@plt+0x64f84> │ │ │ │ + ldr r0, [pc, #156] @ 71768 <__cxa_atexit@plt+0x64fb8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [pc, #152] @ 7176c <__cxa_atexit@plt+0x64fbc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #148] @ 71770 <__cxa_atexit@plt+0x64fc0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r6, #28]! │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r3, r6 │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r6, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, ip │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + mov ip, r6 │ │ │ │ + b 71720 <__cxa_atexit@plt+0x64f70> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #60] @ 71764 <__cxa_atexit@plt+0x64fb4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, ip │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 71960 <__cxa_atexit@plt+0x651b0> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 71760 <__cxa_atexit@plt+0x64fb0> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r5, [sp] │ │ │ │ + mov r6, ip │ │ │ │ bx r0 │ │ │ │ - adcseq r5, sl, #244, 10 @ 0x3d000000 │ │ │ │ - addseq r7, r9, #172, 30 @ 0x2b0 │ │ │ │ - addseq r7, r9, #196, 30 @ 0x310 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #16 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 719d8 <__cxa_atexit@plt+0x65228> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 719d0 <__cxa_atexit@plt+0x65220> │ │ │ │ - ldr lr, [pc, #72] @ 719e0 <__cxa_atexit@plt+0x65230> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, #68] @ 719e4 <__cxa_atexit@plt+0x65234> │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + adcseq r5, sl, #172, 18 @ 0x2b0000 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + addseq r5, r9, #84, 20 @ 0x54000 │ │ │ │ + addseq r5, r9, #152, 20 @ 0x98000 │ │ │ │ + @ instruction: 0xfffff440 │ │ │ │ + @ instruction: 0xffffef28 │ │ │ │ + @ instruction: 0xffffef60 │ │ │ │ + addseq r5, r9, #8, 14 @ 0x200000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 717a8 <__cxa_atexit@plt+0x64ff8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 717b0 <__cxa_atexit@plt+0x65000> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #64] @ 719e8 <__cxa_atexit@plt+0x65238> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r3, [pc, #56] @ 719ec <__cxa_atexit@plt+0x6523c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, lr, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b 59ec8 <__cxa_atexit@plt+0x4d718> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + mov r5, r3 │ │ │ │ + b 697bc <__cxa_atexit@plt+0x5d00c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r7, r9, #152, 30 @ 0x260 │ │ │ │ - adcseq r5, sl, #88, 10 @ 0x16000000 │ │ │ │ - adcseq r5, sl, #140, 10 @ 0x23000000 │ │ │ │ - adcseq r5, sl, #132, 10 @ 0x21000000 │ │ │ │ - addseq r7, r9, #84, 30 @ 0x150 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 71a58 <__cxa_atexit@plt+0x652a8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 71a50 <__cxa_atexit@plt+0x652a0> │ │ │ │ - ldr r3, [pc, #60] @ 71a60 <__cxa_atexit@plt+0x652b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #56] @ 71a64 <__cxa_atexit@plt+0x652b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, #52] @ 71a68 <__cxa_atexit@plt+0x652b8> │ │ │ │ + adcseq r5, sl, #184, 14 @ 0x2e00000 │ │ │ │ + addseq r5, r9, #200, 12 @ 0xc800000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 717e8 <__cxa_atexit@plt+0x65038> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 717f0 <__cxa_atexit@plt+0x65040> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #36] @ 71a6c <__cxa_atexit@plt+0x652bc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + b 6fdac <__cxa_atexit@plt+0x635fc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + adcseq r5, sl, #120, 14 @ 0x1e00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7182c <__cxa_atexit@plt+0x6507c> │ │ │ │ + ldr r2, [pc, #36] @ 71834 <__cxa_atexit@plt+0x65084> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 71838 <__cxa_atexit@plt+0x65088> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - addseq r7, r9, #32, 30 @ 0x80 │ │ │ │ - adcseq r5, sl, #196, 8 @ 0xc4000000 │ │ │ │ - addseq r7, r9, #4, 30 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 71aa4 <__cxa_atexit@plt+0x652f4> │ │ │ │ - ldr r2, [pc, #28] @ 71ab0 <__cxa_atexit@plt+0x65300> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ + addseq r5, r9, #64, 10 @ 0x10000000 │ │ │ │ + adcseq r5, sl, #56, 14 @ 0xe00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 71874 <__cxa_atexit@plt+0x650c4> │ │ │ │ + ldr r2, [pc, #36] @ 7187c <__cxa_atexit@plt+0x650cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 71880 <__cxa_atexit@plt+0x650d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r5, sl, #184, 10 @ 0x2e000000 │ │ │ │ - addseq r7, r9, #236, 12 @ 0xec00000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + addseq r5, r9, #0, 10 │ │ │ │ + adcseq r5, sl, #240, 12 @ 0xf000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 71ae8 <__cxa_atexit@plt+0x65338> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 71af0 <__cxa_atexit@plt+0x65340> │ │ │ │ + bhi 718e0 <__cxa_atexit@plt+0x65130> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 718ec <__cxa_atexit@plt+0x6513c> │ │ │ │ + ldr r1, [pc, #72] @ 718fc <__cxa_atexit@plt+0x6514c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #68] @ 71900 <__cxa_atexit@plt+0x65150> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 70970 <__cxa_atexit@plt+0x641c0> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r5, sl, #116, 8 @ 0x74000000 │ │ │ │ - addseq r7, r9, #168, 12 @ 0xa800000 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 71b34 <__cxa_atexit@plt+0x65384> │ │ │ │ - ldr r3, [pc, #44] @ 71b4c <__cxa_atexit@plt+0x6539c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 71b50 <__cxa_atexit@plt+0x653a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - addseq r7, r9, #116, 28 @ 0x740 │ │ │ │ - addseq r7, r9, #204, 28 @ 0xcc0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 71bb8 <__cxa_atexit@plt+0x65408> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 71bb0 <__cxa_atexit@plt+0x65400> │ │ │ │ - ldr r3, [pc, #56] @ 71bc0 <__cxa_atexit@plt+0x65410> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 71bc4 <__cxa_atexit@plt+0x65414> │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq r5, sl, #148, 12 @ 0x9400000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7193c <__cxa_atexit@plt+0x6518c> │ │ │ │ + ldr r2, [pc, #36] @ 71944 <__cxa_atexit@plt+0x65194> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #48] @ 71bc8 <__cxa_atexit@plt+0x65418> │ │ │ │ + ldr r1, [pc, #32] @ 71948 <__cxa_atexit@plt+0x65198> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #3 │ │ │ │ - add r9, r2, #2 │ │ │ │ - mov r5, sl │ │ │ │ - b 58d10 <__cxa_atexit@plt+0x4c560> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r7, r9, #40, 28 @ 0x280 │ │ │ │ - addseq r7, r9, #140, 28 @ 0x8c0 │ │ │ │ - adcseq r5, sl, #96, 6 @ 0x80000001 │ │ │ │ - addseq r7, r9, #68, 14 @ 0x1100000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + addseq r5, r9, #52, 8 @ 0x34000000 │ │ │ │ + adcseq r5, sl, #40, 12 @ 0x2800000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 71c00 <__cxa_atexit@plt+0x65450> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 71c08 <__cxa_atexit@plt+0x65458> │ │ │ │ + bhi 719a8 <__cxa_atexit@plt+0x651f8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 719b4 <__cxa_atexit@plt+0x65204> │ │ │ │ + ldr r1, [pc, #72] @ 719c4 <__cxa_atexit@plt+0x65214> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #68] @ 719c8 <__cxa_atexit@plt+0x65218> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 70d9c <__cxa_atexit@plt+0x645ec> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r5, sl, #92, 6 @ 0x70000001 │ │ │ │ - addseq r7, r9, #0, 14 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 71c4c <__cxa_atexit@plt+0x6549c> │ │ │ │ - ldr r3, [pc, #44] @ 71c64 <__cxa_atexit@plt+0x654b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 71c68 <__cxa_atexit@plt+0x654b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - addseq r7, r9, #244, 26 @ 0x3d00 │ │ │ │ - addseq r7, r9, #76, 28 @ 0x4c0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 71cd0 <__cxa_atexit@plt+0x65520> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 71cc8 <__cxa_atexit@plt+0x65518> │ │ │ │ - ldr r3, [pc, #56] @ 71cd8 <__cxa_atexit@plt+0x65528> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 71cdc <__cxa_atexit@plt+0x6552c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #48] @ 71ce0 <__cxa_atexit@plt+0x65530> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #3 │ │ │ │ - add r9, r2, #2 │ │ │ │ - mov r5, sl │ │ │ │ - b 58d10 <__cxa_atexit@plt+0x4c560> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r7, r9, #168, 26 @ 0x2a00 │ │ │ │ - addseq r7, r9, #12, 28 @ 0xc0 │ │ │ │ - adcseq r5, sl, #72, 4 @ 0x80000004 │ │ │ │ - addseq r7, r9, #132, 18 @ 0x210000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq r5, sl, #204, 10 @ 0x33000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 71d18 <__cxa_atexit@plt+0x65568> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 71d20 <__cxa_atexit@plt+0x65570> │ │ │ │ + bhi 71a34 <__cxa_atexit@plt+0x65284> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 71a40 <__cxa_atexit@plt+0x65290> │ │ │ │ + ldr r1, [pc, #84] @ 71a50 <__cxa_atexit@plt+0x652a0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #80] @ 71a54 <__cxa_atexit@plt+0x652a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 71108 <__cxa_atexit@plt+0x64958> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r5, sl, #68, 4 @ 0x40000004 │ │ │ │ - addseq r7, r9, #64, 18 @ 0x100000 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 71d64 <__cxa_atexit@plt+0x655b4> │ │ │ │ - ldr r3, [pc, #44] @ 71d7c <__cxa_atexit@plt+0x655cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 71d80 <__cxa_atexit@plt+0x655d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - addseq r7, r9, #116, 26 @ 0x1d00 │ │ │ │ - addseq r7, r9, #204, 26 @ 0x3300 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 71de8 <__cxa_atexit@plt+0x65638> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 71de0 <__cxa_atexit@plt+0x65630> │ │ │ │ - ldr r3, [pc, #56] @ 71df0 <__cxa_atexit@plt+0x65640> │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq r5, sl, #76, 10 @ 0x13000000 │ │ │ │ + addseq r2, r9, #76, 28 @ 0x4c0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 71ab8 <__cxa_atexit@plt+0x65308> │ │ │ │ + ldr r3, [pc, #68] @ 71ac0 <__cxa_atexit@plt+0x65310> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #52] @ 71df4 <__cxa_atexit@plt+0x65644> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #48] @ 71df8 <__cxa_atexit@plt+0x65648> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, r3, #3 │ │ │ │ - add r9, r2, #2 │ │ │ │ - mov r5, sl │ │ │ │ - b 58d10 <__cxa_atexit@plt+0x4c560> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + ldr r7, [r7, #13] │ │ │ │ + str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + stmib r5, {r0, r2, r7} │ │ │ │ + add lr, r5, #16 │ │ │ │ + stm lr, {r1, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 71aac <__cxa_atexit@plt+0x652fc> │ │ │ │ + mov r7, sl │ │ │ │ + b 71ad0 <__cxa_atexit@plt+0x65320> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq r7, r9, #40, 26 @ 0xa00 │ │ │ │ - addseq r7, r9, #140, 26 @ 0x2300 │ │ │ │ - adcseq r5, sl, #48, 2 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 71e74 <__cxa_atexit@plt+0x656c4> │ │ │ │ - ldr r3, [pc, #104] @ 71e84 <__cxa_atexit@plt+0x656d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 71e50 <__cxa_atexit@plt+0x656a0> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 71e60 <__cxa_atexit@plt+0x656b0> │ │ │ │ - ldr r3, [pc, #76] @ 71e88 <__cxa_atexit@plt+0x656d8> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + addseq r2, r9, #228, 26 @ 0x3900 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #88] @ 71b34 <__cxa_atexit@plt+0x65384> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 71b18 <__cxa_atexit@plt+0x65368> │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 71b24 <__cxa_atexit@plt+0x65374> │ │ │ │ + ldr r3, [pc, #52] @ 71b38 <__cxa_atexit@plt+0x65388> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r2, [r8, #6] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 3eb6cc <__cxa_atexit@plt+0x3def1c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 71e90 <__cxa_atexit@plt+0x656e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 71b2c <__cxa_atexit@plt+0x6537c> │ │ │ │ + b 71b94 <__cxa_atexit@plt+0x653e4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 71e8c <__cxa_atexit@plt+0x656dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r8, [r5], #28 │ │ │ │ + b 202b29c <__cxa_atexit@plt+0x201eaec> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - addseq r7, r9, #44, 26 @ 0xb00 │ │ │ │ - adcseq r5, sl, #152 @ 0x98 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + addseq r2, r9, #108, 26 @ 0x1b00 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 71ec8 <__cxa_atexit@plt+0x65718> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #40] @ 71ee0 <__cxa_atexit@plt+0x65730> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 3eb6cc <__cxa_atexit@plt+0x3def1c> │ │ │ │ - ldr r7, [pc, #12] @ 71edc <__cxa_atexit@plt+0x6572c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 71b74 <__cxa_atexit@plt+0x653c4> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r3, [pc, #40] @ 71b88 <__cxa_atexit@plt+0x653d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 71b80 <__cxa_atexit@plt+0x653d0> │ │ │ │ + b 71b94 <__cxa_atexit@plt+0x653e4> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #32 │ │ │ │ + b 202b29c <__cxa_atexit@plt+0x201eaec> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - adcseq r5, sl, #48 @ 0x30 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #208] @ 71fc4 <__cxa_atexit@plt+0x65814> │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 71c38 <__cxa_atexit@plt+0x65488> │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + ldr r0, [r2, #3] │ │ │ │ + add r9, r6, #4 │ │ │ │ + cmp r0, #1 │ │ │ │ + beq 71bfc <__cxa_atexit@plt+0x6544c> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 71c1c <__cxa_atexit@plt+0x6546c> │ │ │ │ + ldr lr, [pc, #124] @ 71c54 <__cxa_atexit@plt+0x654a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + add r5, r5, #28 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r3, [pc, #76] @ 71c50 <__cxa_atexit@plt+0x654a0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 71f98 <__cxa_atexit@plt+0x657e8> │ │ │ │ - ldr r1, [pc, #180] @ 71fc8 <__cxa_atexit@plt+0x65818> │ │ │ │ + str r1, [r6, #20]! │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r3, [r6, #-16] │ │ │ │ + stmdb r6, {r2, r7} │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r3, [pc, #40] @ 71c4c <__cxa_atexit@plt+0x6549c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r1, [r6, #12]! │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + add r5, r5, #28 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffbd4 │ │ │ │ + @ instruction: 0xfffffc84 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + addseq r5, r9, #32, 4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 71ccc <__cxa_atexit@plt+0x6551c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 71cd4 <__cxa_atexit@plt+0x65524> │ │ │ │ + ldr lr, [pc, #96] @ 71cf0 <__cxa_atexit@plt+0x65540> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #92] @ 71cf4 <__cxa_atexit@plt+0x65544> │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - ands r1, r8, #3 │ │ │ │ - beq 71f4c <__cxa_atexit@plt+0x6579c> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 71f5c <__cxa_atexit@plt+0x657ac> │ │ │ │ - ldr r5, [pc, #156] @ 71fd0 <__cxa_atexit@plt+0x65820> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - str r5, [r3] │ │ │ │ - str r1, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb6cc <__cxa_atexit@plt+0x3def1c> │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r0, [pc, #88] @ 71cf8 <__cxa_atexit@plt+0x65548> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r1, r3 │ │ │ │ + str r0, [r1, #12]! │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 71fa8 <__cxa_atexit@plt+0x657f8> │ │ │ │ - ldr r2, [pc, #100] @ 71fd8 <__cxa_atexit@plt+0x65828> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #92] @ 71fdc <__cxa_atexit@plt+0x6582c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r2, [r6, #12] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r7, r3, #6 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 71fd4 <__cxa_atexit@plt+0x65824> │ │ │ │ + b 71cdc <__cxa_atexit@plt+0x6552c> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 71cec <__cxa_atexit@plt+0x6553c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 71fcc <__cxa_atexit@plt+0x6581c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - adcseq r4, sl, #72, 30 @ 0x120 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - addseq r7, r9, #8, 24 @ 0x800 │ │ │ │ - adcseq r4, sl, #140, 30 @ 0x230 │ │ │ │ - adcseq r4, sl, #204, 30 @ 0x330 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + addseq r5, r9, #228, 8 @ 0xe4000000 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffffae4 │ │ │ │ + @ instruction: 0xfffffb1c │ │ │ │ + addseq r2, r9, #172, 22 @ 0x2b000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 72020 <__cxa_atexit@plt+0x65870> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 7202c <__cxa_atexit@plt+0x6587c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ + bcc 71d50 <__cxa_atexit@plt+0x655a0> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr lr, [pc, #52] @ 71d5c <__cxa_atexit@plt+0x655ac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + sub r7, r6, #13 │ │ │ │ + bx ip │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r4, sl, #68, 30 @ 0x110 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffd3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 71d90 <__cxa_atexit@plt+0x655e0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 71d98 <__cxa_atexit@plt+0x655e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b 7204c <__cxa_atexit@plt+0x6589c> │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff754 <__cxa_atexit@plt+0x3f2fa4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r5, sl, #208, 2 @ 0x34 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, r6 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 720d8 <__cxa_atexit@plt+0x65928> │ │ │ │ - ldr r6, [pc, #156] @ 72100 <__cxa_atexit@plt+0x65950> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r7] │ │ │ │ - ands r6, r8, #3 │ │ │ │ - beq 720ac <__cxa_atexit@plt+0x658fc> │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 720c0 <__cxa_atexit@plt+0x65910> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 720ec <__cxa_atexit@plt+0x6593c> │ │ │ │ - ldr r7, [pc, #124] @ 7210c <__cxa_atexit@plt+0x6595c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [r8, #2] │ │ │ │ - ldr r2, [r8, #6] │ │ │ │ - str r7, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 71e44 <__cxa_atexit@plt+0x65694> │ │ │ │ + ldr r3, [pc, #144] @ 71e4c <__cxa_atexit@plt+0x6569c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r1, r2} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 71e14 <__cxa_atexit@plt+0x65664> │ │ │ │ + ldr r1, [pc, #112] @ 71e50 <__cxa_atexit@plt+0x656a0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 71e24 <__cxa_atexit@plt+0x65674> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 71e3c <__cxa_atexit@plt+0x6568c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 72108 <__cxa_atexit@plt+0x65958> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 72104 <__cxa_atexit@plt+0x65954> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #40] @ 71e54 <__cxa_atexit@plt+0x656a4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - addseq r7, r9, #204, 20 @ 0xcc000 │ │ │ │ - adcseq r4, sl, #56, 28 @ 0x380 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + adcseq r5, sl, #12, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 72158 <__cxa_atexit@plt+0x659a8> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 72170 <__cxa_atexit@plt+0x659c0> │ │ │ │ - ldr r3, [pc, #64] @ 72180 <__cxa_atexit@plt+0x659d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ - ldr r7, [pc, #28] @ 7217c <__cxa_atexit@plt+0x659cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - mov r6, r9 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #84] @ 71ec4 <__cxa_atexit@plt+0x65714> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 71e9c <__cxa_atexit@plt+0x656ec> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 71eb8 <__cxa_atexit@plt+0x65708> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ldr r3, [pc, #24] @ 71ec8 <__cxa_atexit@plt+0x65718> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + adcseq r5, sl, #136 @ 0x88 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 71efc <__cxa_atexit@plt+0x6574c> │ │ │ │ + ldr r3, [pc, #32] @ 71f08 <__cxa_atexit@plt+0x65758> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + adcseq r5, sl, #80 @ 0x50 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 71f78 <__cxa_atexit@plt+0x657c8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 71f84 <__cxa_atexit@plt+0x657d4> │ │ │ │ + ldr r1, [pc, #84] @ 71f94 <__cxa_atexit@plt+0x657e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r0, r1, #1 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r1, [pc, #72] @ 71f98 <__cxa_atexit@plt+0x657e8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r1, r8} │ │ │ │ + str r0, [r2, #12] │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr r1, [pc, #56] @ 71f9c <__cxa_atexit@plt+0x657ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r4, sl, #160, 26 @ 0x2800 │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + adcseq r5, sl, #232 @ 0xe8 │ │ │ │ + adcseq r4, sl, #192, 30 @ 0x300 │ │ │ │ + adcseq r4, sl, #212, 30 @ 0x350 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 71fd8 <__cxa_atexit@plt+0x65828> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 71fe0 <__cxa_atexit@plt+0x65830> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r4, sl, #136, 30 @ 0x220 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7225c <__cxa_atexit@plt+0x65aac> │ │ │ │ - ldr lr, [pc, #212] @ 7227c <__cxa_atexit@plt+0x65acc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #200] @ 72280 <__cxa_atexit@plt+0x65ad0> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 72018 <__cxa_atexit@plt+0x65868> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 72020 <__cxa_atexit@plt+0x65870> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r2, #-16] │ │ │ │ - stmdb r2, {r0, r1, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7221c <__cxa_atexit@plt+0x65a6c> │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r4, sl, #72, 30 @ 0x120 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 720a4 <__cxa_atexit@plt+0x658f4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 7226c <__cxa_atexit@plt+0x65abc> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 720b0 <__cxa_atexit@plt+0x65900> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #104] @ 720c0 <__cxa_atexit@plt+0x65910> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr sl, [pc, #72] @ 720c4 <__cxa_atexit@plt+0x65914> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [pc, #68] @ 720c8 <__cxa_atexit@plt+0x65918> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + ldr r2, [pc, #56] @ 720cc <__cxa_atexit@plt+0x6591c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r5, r3, #8 │ │ │ │ + stm r5, {r0, r1, r2, r3, lr} │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r4, sl, #248, 28 @ 0xf80 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + adcseq r4, sl, #180, 28 @ 0xb40 │ │ │ │ + adcseq r4, sl, #124, 28 @ 0x7c0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 72104 <__cxa_atexit@plt+0x65954> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 7210c <__cxa_atexit@plt+0x6595c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - ldr r9, [r7, #-12]! │ │ │ │ - cmp r8, #1 │ │ │ │ - blt 72224 <__cxa_atexit@plt+0x65a74> │ │ │ │ - ldr r3, [pc, #144] @ 72284 <__cxa_atexit@plt+0x65ad4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 72250 <__cxa_atexit@plt+0x65aa0> │ │ │ │ - ldr r5, [pc, #124] @ 72288 <__cxa_atexit@plt+0x65ad8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb8b4 <__cxa_atexit@plt+0x3df104> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #96] @ 7228c <__cxa_atexit@plt+0x65adc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r5, [pc, #88] @ 72290 <__cxa_atexit@plt+0x65ae0> │ │ │ │ + adcseq r4, sl, #92, 28 @ 0x5c0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 72190 <__cxa_atexit@plt+0x659e0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7219c <__cxa_atexit@plt+0x659ec> │ │ │ │ + ldr lr, [pc, #104] @ 721ac <__cxa_atexit@plt+0x659fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, #88] @ 721b0 <__cxa_atexit@plt+0x65a00> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #76] @ 721b4 <__cxa_atexit@plt+0x65a04> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - stmib r6, {r5, r7, r9} │ │ │ │ - ldr r0, [r2, #-8]! │ │ │ │ - sub r7, r3, #7 │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #68] @ 721b8 <__cxa_atexit@plt+0x65a08> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq r4, sl, #224, 26 @ 0x3800 │ │ │ │ + adcseq r4, sl, #12, 28 @ 0xc0 │ │ │ │ + adcseq r4, sl, #156, 26 @ 0x2700 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 72234 <__cxa_atexit@plt+0x65a84> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 72240 <__cxa_atexit@plt+0x65a90> │ │ │ │ + ldr lr, [pc, #100] @ 72250 <__cxa_atexit@plt+0x65aa0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 72254 <__cxa_atexit@plt+0x65aa4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #64] @ 72258 <__cxa_atexit@plt+0x65aa8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - adcseq r4, sl, #152, 26 @ 0x2600 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - adcseq r4, sl, #212, 24 @ 0xd400 │ │ │ │ - adcseq r4, sl, #216, 24 @ 0xd800 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + adcseq r4, sl, #88, 26 @ 0x1600 │ │ │ │ + adcseq r4, sl, #20, 28 @ 0x140 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 72330 <__cxa_atexit@plt+0x65b80> │ │ │ │ + ldr lr, [pc, #212] @ 72350 <__cxa_atexit@plt+0x65ba0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 72320 <__cxa_atexit@plt+0x65b70> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #44 @ 0x2c │ │ │ │ + cmp r2, sl │ │ │ │ + bcc 72338 <__cxa_atexit@plt+0x65b88> │ │ │ │ + ldr lr, [pc, #152] @ 72354 <__cxa_atexit@plt+0x65ba4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #148] @ 72358 <__cxa_atexit@plt+0x65ba8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #144] @ 7235c <__cxa_atexit@plt+0x65bac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #-12]! │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr ip, [r8, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldmib r5, {r3, r7} │ │ │ │ + str r6, [r5, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #24]! │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str ip, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + add lr, r6, #32 │ │ │ │ + stm lr, {r0, r2, r7} │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff76c <__cxa_atexit@plt+0x3f2fbc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r8 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + adcseq r4, sl, #96, 26 @ 0x1800 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7231c <__cxa_atexit@plt+0x65b6c> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #4]! │ │ │ │ - cmp r8, #1 │ │ │ │ - blt 722ec <__cxa_atexit@plt+0x65b3c> │ │ │ │ - ldr r3, [pc, #100] @ 7232c <__cxa_atexit@plt+0x65b7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 72314 <__cxa_atexit@plt+0x65b64> │ │ │ │ - ldr r5, [pc, #84] @ 72330 <__cxa_atexit@plt+0x65b80> │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 723e4 <__cxa_atexit@plt+0x65c34> │ │ │ │ + ldr lr, [pc, #108] @ 723f0 <__cxa_atexit@plt+0x65c40> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #104] @ 723f4 <__cxa_atexit@plt+0x65c44> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #100] @ 723f8 <__cxa_atexit@plt+0x65c48> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [r5, #8]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r0, #4]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + mov r3, r0 │ │ │ │ + str lr, [r3, #24]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str sl, [r0, #8] │ │ │ │ + str r2, [r0, #12] │ │ │ │ + str ip, [r0, #16] │ │ │ │ + str r1, [r0, #20] │ │ │ │ + str r2, [r0, #32] │ │ │ │ + str r1, [r0, #36] @ 0x24 │ │ │ │ + str r9, [r0, #40] @ 0x28 │ │ │ │ + b 3ff76c <__cxa_atexit@plt+0x3f2fbc> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + @ instruction: 0xfffffc9c │ │ │ │ + adcseq r4, sl, #152, 24 @ 0x9800 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub ip, r5, #12 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 7248c <__cxa_atexit@plt+0x65cdc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 72498 <__cxa_atexit@plt+0x65ce8> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + sub lr, r6, #15 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r8, [pc, #96] @ 724a8 <__cxa_atexit@plt+0x65cf8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + stmdb r5, {r8, r9, lr} │ │ │ │ + ldr r5, [pc, #88] @ 724ac <__cxa_atexit@plt+0x65cfc> │ │ │ │ add r5, pc, r5 │ │ │ │ - str r5, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r7 │ │ │ │ - b 3eb8b4 <__cxa_atexit@plt+0x3df104> │ │ │ │ - ldr r2, [pc, #64] @ 72334 <__cxa_atexit@plt+0x65b84> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, #56] @ 72338 <__cxa_atexit@plt+0x65b88> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r7, r3, #7 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r5, [pc, #68] @ 724b0 <__cxa_atexit@plt+0x65d00> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r1, r3, fp} │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, r1 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - adcseq r4, sl, #12, 24 @ 0xc00 │ │ │ │ - adcseq r4, sl, #16, 24 @ 0x1000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7235c <__cxa_atexit@plt+0x65bac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 3eb8b4 <__cxa_atexit@plt+0x3df104> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + adcseq r4, sl, #228, 22 @ 0x39000 │ │ │ │ + @ instruction: 0xfffffb50 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + addseq r4, r9, #200, 18 @ 0x320000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 72394 <__cxa_atexit@plt+0x65be4> │ │ │ │ - ldr r2, [pc, #40] @ 723ac <__cxa_atexit@plt+0x65bfc> │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 725b0 <__cxa_atexit@plt+0x65e00> │ │ │ │ + ldr sl, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc 725bc <__cxa_atexit@plt+0x65e0c> │ │ │ │ + str r2, [sp] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #248] @ 725e8 <__cxa_atexit@plt+0x65e38> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + ldr ip, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + sub r9, r6, #19 │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + sub r2, r6, #9 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #204] @ 725ec <__cxa_atexit@plt+0x65e3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 723b0 <__cxa_atexit@plt+0x65c00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - adcseq r4, sl, #140, 22 @ 0x23000 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 72444 <__cxa_atexit@plt+0x65c94> │ │ │ │ - ldr r2, [pc, #148] @ 72468 <__cxa_atexit@plt+0x65cb8> │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r2, [pc, #196] @ 725f0 <__cxa_atexit@plt+0x65e40> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #140] @ 7246c <__cxa_atexit@plt+0x65cbc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 72430 <__cxa_atexit@plt+0x65c80> │ │ │ │ - ldr r2, [pc, #116] @ 72470 <__cxa_atexit@plt+0x65cc0> │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + ldr r2, [pc, #184] @ 725f4 <__cxa_atexit@plt+0x65e44> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 72438 <__cxa_atexit@plt+0x65c88> │ │ │ │ - sub r7, r3, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 72450 <__cxa_atexit@plt+0x65ca0> │ │ │ │ - str r9, [r5] │ │ │ │ - mov r5, #1 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 715bc <__cxa_atexit@plt+0x64e0c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str ip, [r3, #24] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + sub r1, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 725d4 <__cxa_atexit@plt+0x65e24> │ │ │ │ + add r6, r3, #48 @ 0x30 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc 725cc <__cxa_atexit@plt+0x65e1c> │ │ │ │ + ldr lr, [pc, #140] @ 725fc <__cxa_atexit@plt+0x65e4c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #136] @ 72600 <__cxa_atexit@plt+0x65e50> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #132] @ 72604 <__cxa_atexit@plt+0x65e54> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r3, #28]! │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r2, r3 │ │ │ │ + str r0, [r2, #12]! │ │ │ │ + str lr, [r5, #-40] @ 0xffffffd8 │ │ │ │ + str r3, [r5, #-36] @ 0xffffffdc │ │ │ │ + str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 72474 <__cxa_atexit@plt+0x65cc4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r5, r3, #8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, #1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - adcseq r4, sl, #112, 22 @ 0x1c000 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - addseq r7, r9, #120, 4 @ 0x80000007 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #84] @ 724dc <__cxa_atexit@plt+0x65d2c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 724b8 <__cxa_atexit@plt+0x65d08> │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 724c4 <__cxa_atexit@plt+0x65d14> │ │ │ │ - mov r3, #1 │ │ │ │ - stmda r5, {r3, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 715bc <__cxa_atexit@plt+0x64e0c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 724e0 <__cxa_atexit@plt+0x65d30> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 725f8 <__cxa_atexit@plt+0x65e48> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, #1 │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - addseq r7, r9, #4, 4 @ 0x40000000 │ │ │ │ + adcseq r4, sl, #96, 20 @ 0x60000 │ │ │ │ + adcseq r4, sl, #48, 22 @ 0xc000 │ │ │ │ + @ instruction: 0xfffff9e8 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + addseq r4, r9, #188, 22 @ 0x2f000 │ │ │ │ + @ instruction: 0xffffe59c │ │ │ │ + @ instruction: 0xffffe084 │ │ │ │ + @ instruction: 0xffffe0bc │ │ │ │ + addseq r4, r9, #112, 16 @ 0x700000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 72510 <__cxa_atexit@plt+0x65d60> │ │ │ │ - mov r3, #1 │ │ │ │ - stmda r5, {r3, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 715bc <__cxa_atexit@plt+0x64e0c> │ │ │ │ - ldr r7, [pc, #16] @ 72528 <__cxa_atexit@plt+0x65d78> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 72660 <__cxa_atexit@plt+0x65eb0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 72668 <__cxa_atexit@plt+0x65eb8> │ │ │ │ + ldr r1, [pc, #68] @ 72684 <__cxa_atexit@plt+0x65ed4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #64] @ 72688 <__cxa_atexit@plt+0x65ed8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff774 <__cxa_atexit@plt+0x3f2fc4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 72670 <__cxa_atexit@plt+0x65ec0> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 72680 <__cxa_atexit@plt+0x65ed0> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, #1 │ │ │ │ bx r0 │ │ │ │ - addseq r7, r9, #184, 2 @ 0x2e │ │ │ │ + addseq r4, r9, #88, 22 @ 0x16000 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0xfffff71c │ │ │ │ + addseq r4, r9, #240, 14 @ 0x3c00000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 72708 <__cxa_atexit@plt+0x65f58> │ │ │ │ + ldr r2, [pc, #96] @ 72714 <__cxa_atexit@plt+0x65f64> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #92] @ 72718 <__cxa_atexit@plt+0x65f68> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r1, [pc, #84] @ 7271c <__cxa_atexit@plt+0x65f6c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + ldmdb r5, {r2, r9} │ │ │ │ + ldmib r5, {r0, sl} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r9, sl} │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe08 │ │ │ │ + @ instruction: 0xfffff6e8 │ │ │ │ + adcseq r4, sl, #100, 18 @ 0x190000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 725b8 <__cxa_atexit@plt+0x65e08> │ │ │ │ - ldr r2, [pc, #120] @ 725c0 <__cxa_atexit@plt+0x65e10> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi 72750 <__cxa_atexit@plt+0x65fa0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 725c4 <__cxa_atexit@plt+0x65e14> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - ldrne r2, [pc, #92] @ 725c8 <__cxa_atexit@plt+0x65e18> │ │ │ │ - addne r2, pc, r2 │ │ │ │ - ldrne r7, [r7, #7] │ │ │ │ - strne r2, [r3] │ │ │ │ - andsne r2, r7, #3 │ │ │ │ - bne 72588 <__cxa_atexit@plt+0x65dd8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [pc, #24] @ 72758 <__cxa_atexit@plt+0x65fa8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b 3ff754 <__cxa_atexit@plt+0x3f2fa4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 725a4 <__cxa_atexit@plt+0x65df4> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + adcseq r4, sl, #16, 16 @ 0x100000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 72804 <__cxa_atexit@plt+0x66054> │ │ │ │ + ldr r3, [pc, #144] @ 7280c <__cxa_atexit@plt+0x6605c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r1, r2} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 727d4 <__cxa_atexit@plt+0x66024> │ │ │ │ + ldr r1, [pc, #112] @ 72810 <__cxa_atexit@plt+0x66060> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 727e4 <__cxa_atexit@plt+0x66034> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 727fc <__cxa_atexit@plt+0x6604c> │ │ │ │ ldr r0, [r7] │ │ │ │ - sub r5, r5, #8 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 725cc <__cxa_atexit@plt+0x65e1c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r3, [pc, #40] @ 72814 <__cxa_atexit@plt+0x66064> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - adcseq r4, sl, #252, 18 @ 0x3f0000 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - adcseq r4, sl, #84, 18 @ 0x150000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + adcseq r4, sl, #76, 14 @ 0x1300000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ 72628 <__cxa_atexit@plt+0x65e78> │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #84] @ 72884 <__cxa_atexit@plt+0x660d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 7260c <__cxa_atexit@plt+0x65e5c> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 72614 <__cxa_atexit@plt+0x65e64> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 7285c <__cxa_atexit@plt+0x660ac> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 72878 <__cxa_atexit@plt+0x660c8> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7262c <__cxa_atexit@plt+0x65e7c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - adcseq r4, sl, #228, 16 @ 0xe40000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ldr r3, [pc, #24] @ 72888 <__cxa_atexit@plt+0x660d8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + adcseq r4, sl, #200, 12 @ 0xc800000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 72658 <__cxa_atexit@plt+0x65ea8> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 7266c <__cxa_atexit@plt+0x65ebc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - adcseq r4, sl, #160, 16 @ 0xa00000 │ │ │ │ + bne 728bc <__cxa_atexit@plt+0x6610c> │ │ │ │ + ldr r3, [pc, #32] @ 728c8 <__cxa_atexit@plt+0x66118> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + adcseq r4, sl, #144, 12 @ 0x9000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 72740 <__cxa_atexit@plt+0x65f90> │ │ │ │ - ldr r3, [pc, #208] @ 7275c <__cxa_atexit@plt+0x65fac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #200] @ 72760 <__cxa_atexit@plt+0x65fb0> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 72938 <__cxa_atexit@plt+0x66188> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 72944 <__cxa_atexit@plt+0x66194> │ │ │ │ + ldr r1, [pc, #84] @ 72954 <__cxa_atexit@plt+0x661a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r0, r1, #1 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r1, [pc, #72] @ 72958 <__cxa_atexit@plt+0x661a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r1, r8} │ │ │ │ + str r0, [r2, #12] │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr r1, [pc, #56] @ 7295c <__cxa_atexit@plt+0x661ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 726c8 <__cxa_atexit@plt+0x65f18> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 726d4 <__cxa_atexit@plt+0x65f24> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - ldr r8, [pc, #160] @ 72764 <__cxa_atexit@plt+0x65fb4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 72748 <__cxa_atexit@plt+0x65f98> │ │ │ │ - ldr ip, [r5, #-8]! │ │ │ │ - sub r8, r3, #18 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #112] @ 72768 <__cxa_atexit@plt+0x65fb8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r9, r1, #1 │ │ │ │ - ldr lr, [pc, #104] @ 7276c <__cxa_atexit@plt+0x65fbc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #100] @ 72770 <__cxa_atexit@plt+0x65fc0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - sub r2, r3, #27 │ │ │ │ - ldr r1, [pc, #88] @ 72774 <__cxa_atexit@plt+0x65fc4> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + adcseq r4, sl, #40, 14 @ 0xa00000 │ │ │ │ + adcseq r4, sl, #0, 12 │ │ │ │ + adcseq r4, sl, #20, 12 @ 0x1400000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 72998 <__cxa_atexit@plt+0x661e8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 729a0 <__cxa_atexit@plt+0x661f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7, lr} │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - adcseq r4, sl, #184, 16 @ 0xb80000 │ │ │ │ - adcseq r4, sl, #88, 20 @ 0x58000 │ │ │ │ - adcseq r4, sl, #40, 20 @ 0x28000 │ │ │ │ - adcseq r4, sl, #72, 16 @ 0x480000 │ │ │ │ - adcseq r4, sl, #244, 14 @ 0x3d00000 │ │ │ │ - adcseq r4, sl, #8, 20 @ 0x8000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 727a0 <__cxa_atexit@plt+0x65ff0> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r8, [pc, #128] @ 7281c <__cxa_atexit@plt+0x6606c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7280c <__cxa_atexit@plt+0x6605c> │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - sub r8, r3, #18 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #92] @ 72820 <__cxa_atexit@plt+0x66070> │ │ │ │ + adcseq r4, sl, #200, 10 @ 0x32000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 729d8 <__cxa_atexit@plt+0x66228> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 729e0 <__cxa_atexit@plt+0x66230> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r9, r1, #1 │ │ │ │ - ldr lr, [pc, #84] @ 72824 <__cxa_atexit@plt+0x66074> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #80] @ 72828 <__cxa_atexit@plt+0x66078> │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r4, sl, #136, 10 @ 0x22000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 72a6c <__cxa_atexit@plt+0x662bc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 72a78 <__cxa_atexit@plt+0x662c8> │ │ │ │ + ldr lr, [pc, #116] @ 72a88 <__cxa_atexit@plt+0x662d8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #108] @ 72a8c <__cxa_atexit@plt+0x662dc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - sub r2, r3, #27 │ │ │ │ - ldr r1, [pc, #68] @ 7282c <__cxa_atexit@plt+0x6607c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7, lr} │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #80] @ 72a90 <__cxa_atexit@plt+0x662e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #68] @ 72a94 <__cxa_atexit@plt+0x662e4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r2, [pc, #60] @ 72a98 <__cxa_atexit@plt+0x662e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r2, r3, r5} │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r4, sl, #128, 18 @ 0x200000 │ │ │ │ - adcseq r4, sl, #92, 18 @ 0x170000 │ │ │ │ - adcseq r4, sl, #124, 14 @ 0x1f00000 │ │ │ │ - adcseq r4, sl, #40, 14 @ 0xa00000 │ │ │ │ - adcseq r4, sl, #60, 18 @ 0xf0000 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + adcseq r4, sl, #48, 10 @ 0xc000000 │ │ │ │ + adcseq r4, sl, #248, 8 @ 0xf8000000 │ │ │ │ + adcseq r4, sl, #216, 10 @ 0x36000000 │ │ │ │ + adcseq r4, sl, #180, 8 @ 0xb4000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 72874 <__cxa_atexit@plt+0x660c4> │ │ │ │ + bhi 72ad0 <__cxa_atexit@plt+0x66320> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ 7288c <__cxa_atexit@plt+0x660dc> │ │ │ │ + ldr r1, [pc, #24] @ 72ad8 <__cxa_atexit@plt+0x66328> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7287c <__cxa_atexit@plt+0x660cc> │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 72920 <__cxa_atexit@plt+0x66170> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + adcseq r4, sl, #144, 8 @ 0x90000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 72b5c <__cxa_atexit@plt+0x663ac> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 72b68 <__cxa_atexit@plt+0x663b8> │ │ │ │ + ldr lr, [pc, #104] @ 72b78 <__cxa_atexit@plt+0x663c8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, #88] @ 72b7c <__cxa_atexit@plt+0x663cc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #76] @ 72b80 <__cxa_atexit@plt+0x663d0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #68] @ 72b84 <__cxa_atexit@plt+0x663d4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r3, r5} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - adcseq r4, sl, #252, 12 @ 0xfc00000 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq r4, sl, #20, 8 @ 0x14000000 │ │ │ │ + adcseq r4, sl, #64, 8 @ 0x40000000 │ │ │ │ + adcseq r4, sl, #208, 6 @ 0x40000003 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 72c00 <__cxa_atexit@plt+0x66450> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 72c0c <__cxa_atexit@plt+0x6645c> │ │ │ │ + ldr lr, [pc, #100] @ 72c1c <__cxa_atexit@plt+0x6646c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 72c20 <__cxa_atexit@plt+0x66470> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #64] @ 72c24 <__cxa_atexit@plt+0x66474> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + adcseq r4, sl, #140, 6 @ 0x30000002 │ │ │ │ + adcseq r4, sl, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 728d4 <__cxa_atexit@plt+0x66124> │ │ │ │ + bhi 72c5c <__cxa_atexit@plt+0x664ac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ 728ec <__cxa_atexit@plt+0x6613c> │ │ │ │ + ldr r1, [pc, #24] @ 72c64 <__cxa_atexit@plt+0x664b4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 728dc <__cxa_atexit@plt+0x6612c> │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 72920 <__cxa_atexit@plt+0x66170> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r4, sl, #156, 12 @ 0x9c00000 │ │ │ │ + adcseq r4, sl, #4, 6 @ 0x10000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 72918 <__cxa_atexit@plt+0x66168> │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 72920 <__cxa_atexit@plt+0x66170> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov fp, r7 │ │ │ │ - ldm r5, {r3, r7} │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - ldr r2, [pc, #112] @ 729a4 <__cxa_atexit@plt+0x661f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 7297c <__cxa_atexit@plt+0x661cc> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 72988 <__cxa_atexit@plt+0x661d8> │ │ │ │ - ldr r3, [pc, #80] @ 729a8 <__cxa_atexit@plt+0x661f8> │ │ │ │ + bhi 72cec <__cxa_atexit@plt+0x6653c> │ │ │ │ + ldr lr, [pc, #108] @ 72cf4 <__cxa_atexit@plt+0x66544> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + mov r7, r5 │ │ │ │ + str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ + stmib r7, {r0, r2, r3} │ │ │ │ + str r1, [r7, #16] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 72cd4 <__cxa_atexit@plt+0x66524> │ │ │ │ + ldr r3, [pc, #64] @ 72cf8 <__cxa_atexit@plt+0x66548> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r2, [r5, #12] │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7299c <__cxa_atexit@plt+0x661ec> │ │ │ │ - b 72a1c <__cxa_atexit@plt+0x6626c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 729ac <__cxa_atexit@plt+0x661fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + beq 72ce4 <__cxa_atexit@plt+0x66534> │ │ │ │ + b 72d3c <__cxa_atexit@plt+0x6658c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - adcseq r4, sl, #112, 10 @ 0x1c000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 729f0 <__cxa_atexit@plt+0x66240> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #56] @ 72a0c <__cxa_atexit@plt+0x6625c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #28] @ 72d30 <__cxa_atexit@plt+0x66580> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 72a04 <__cxa_atexit@plt+0x66254> │ │ │ │ - b 72a1c <__cxa_atexit@plt+0x6626c> │ │ │ │ - ldr r7, [pc, #24] @ 72a10 <__cxa_atexit@plt+0x66260> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ + beq 72d28 <__cxa_atexit@plt+0x66578> │ │ │ │ + b 72d3c <__cxa_atexit@plt+0x6658c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - adcseq r4, sl, #8, 10 @ 0x2000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 72ae4 <__cxa_atexit@plt+0x66334> │ │ │ │ - ldr r1, [pc, #200] @ 72afc <__cxa_atexit@plt+0x6634c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #196] @ 72b00 <__cxa_atexit@plt+0x66350> │ │ │ │ + mov ip, fp │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #12]! │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr sl, [r3, #-8] │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r9, [r2, #4]! │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 72dc8 <__cxa_atexit@plt+0x66618> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 72e2c <__cxa_atexit@plt+0x6667c> │ │ │ │ + ldr lr, [pc, #232] @ 72e60 <__cxa_atexit@plt+0x666b0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - mov sl, r6 │ │ │ │ - str lr, [sl, #4]! │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r0, [sl, #8] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 72a8c <__cxa_atexit@plt+0x662dc> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 72a98 <__cxa_atexit@plt+0x662e8> │ │ │ │ - ldr r6, [pc, #148] @ 72b04 <__cxa_atexit@plt+0x66354> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - str r6, [r5] │ │ │ │ - ldr r6, [pc, #136] @ 72b08 <__cxa_atexit@plt+0x66358> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r8, r6, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb6b4 <__cxa_atexit@plt+0x3def04> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 72aec <__cxa_atexit@plt+0x6633c> │ │ │ │ - ldr r7, [pc, #96] @ 72b0c <__cxa_atexit@plt+0x6635c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r6, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [pc, #76] @ 72b10 <__cxa_atexit@plt+0x66360> │ │ │ │ + ldr r0, [pc, #228] @ 72e64 <__cxa_atexit@plt+0x666b4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub r1, r3, #7 │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r5, [pc, #208] @ 72e68 <__cxa_atexit@plt+0x666b8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #200] @ 72e6c <__cxa_atexit@plt+0x666bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ - str sl, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r5, [r6, #24] │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - b 72af0 <__cxa_atexit@plt+0x66340> │ │ │ │ + mov fp, ip │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 72e40 <__cxa_atexit@plt+0x66690> │ │ │ │ + ldr r1, [pc, #120] @ 72e54 <__cxa_atexit@plt+0x666a4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr fp, [r5, #8] │ │ │ │ + ldr lr, [r5, #20] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + add r0, r6, #8 │ │ │ │ + stm r0, {r8, r9, sl} │ │ │ │ + add r0, r6, #28 │ │ │ │ + stm r0, {r8, sl, lr} │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r0, [pc, #84] @ 72e58 <__cxa_atexit@plt+0x666a8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #20]! │ │ │ │ + ldr r0, [pc, #76] @ 72e5c <__cxa_atexit@plt+0x666ac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add lr, r5, #12 │ │ │ │ + stm lr, {r0, r1, r6} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, fp │ │ │ │ + mov fp, ip │ │ │ │ + b 3ff76c <__cxa_atexit@plt+0x3f2fbc> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0xfffffc38 │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - adcseq r4, sl, #124, 10 @ 0x1f000000 │ │ │ │ + mov fp, ip │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov fp, ip │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - adcseq r4, sl, #136, 8 @ 0x88000000 │ │ │ │ + adcseq r4, sl, #28, 4 @ 0xc0000001 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + adcseq r4, sl, #184, 2 @ 0x2e │ │ │ │ + adcseq r4, sl, #220, 2 @ 0x37 │ │ │ │ + adcseq r4, sl, #108, 2 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 72b4c <__cxa_atexit@plt+0x6639c> │ │ │ │ - ldr r3, [pc, #120] @ 72bac <__cxa_atexit@plt+0x663fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #108] @ 72bb0 <__cxa_atexit@plt+0x66400> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3eb6b4 <__cxa_atexit@plt+0x3def04> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 72b9c <__cxa_atexit@plt+0x663ec> │ │ │ │ - ldr r7, [pc, #80] @ 72bb4 <__cxa_atexit@plt+0x66404> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [pc, #60] @ 72bb8 <__cxa_atexit@plt+0x66408> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str sl, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub ip, r5, #12 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 72f00 <__cxa_atexit@plt+0x66750> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 72f0c <__cxa_atexit@plt+0x6675c> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + sub lr, r6, #15 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r8, [pc, #96] @ 72f1c <__cxa_atexit@plt+0x6676c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + stmdb r5, {r8, r9, lr} │ │ │ │ + ldr r5, [pc, #88] @ 72f20 <__cxa_atexit@plt+0x66770> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r5, [pc, #68] @ 72f24 <__cxa_atexit@plt+0x66774> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r1, r3, fp} │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, r1 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + adcseq r4, sl, #112, 2 │ │ │ │ + @ instruction: 0xfffffa9c │ │ │ │ + @ instruction: 0xfffffd90 │ │ │ │ + addseq r3, r9, #84, 30 @ 0x150 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 73024 <__cxa_atexit@plt+0x66874> │ │ │ │ + ldr sl, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc 73030 <__cxa_atexit@plt+0x66880> │ │ │ │ + str r2, [sp] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #248] @ 7305c <__cxa_atexit@plt+0x668ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + ldr ip, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + sub r9, r6, #19 │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + sub r2, r6, #9 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #204] @ 73060 <__cxa_atexit@plt+0x668b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r2, [pc, #196] @ 73064 <__cxa_atexit@plt+0x668b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + ldr r2, [pc, #184] @ 73068 <__cxa_atexit@plt+0x668b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str ip, [r3, #24] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + sub r1, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 73048 <__cxa_atexit@plt+0x66898> │ │ │ │ + add r6, r3, #48 @ 0x30 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc 73040 <__cxa_atexit@plt+0x66890> │ │ │ │ + ldr lr, [pc, #140] @ 73070 <__cxa_atexit@plt+0x668c0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #136] @ 73074 <__cxa_atexit@plt+0x668c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #132] @ 73078 <__cxa_atexit@plt+0x668c8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r3, #28]! │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r2, r3 │ │ │ │ + str r0, [r2, #12]! │ │ │ │ + str lr, [r5, #-40] @ 0xffffffd8 │ │ │ │ + str r3, [r5, #-36] @ 0xffffffdc │ │ │ │ + str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - adcseq r4, sl, #184, 8 @ 0xb8000000 │ │ │ │ - @ instruction: 0xfffffcd0 │ │ │ │ - adcseq r4, sl, #208, 6 @ 0x40000003 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 72c20 <__cxa_atexit@plt+0x66470> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 7306c <__cxa_atexit@plt+0x668bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ + bx r0 │ │ │ │ + adcseq r3, sl, #236, 30 @ 0x3b0 │ │ │ │ + adcseq r4, sl, #188 @ 0xbc │ │ │ │ + @ instruction: 0xfffff934 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + addseq r4, r9, #72, 2 │ │ │ │ + @ instruction: 0xffffdb28 │ │ │ │ + @ instruction: 0xffffd610 │ │ │ │ + @ instruction: 0xffffd648 │ │ │ │ + addseq r3, r9, #252, 26 @ 0x3f00 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 730d4 <__cxa_atexit@plt+0x66924> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 72c30 <__cxa_atexit@plt+0x66480> │ │ │ │ - ldr r7, [pc, #84] @ 72c40 <__cxa_atexit@plt+0x66490> │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 730dc <__cxa_atexit@plt+0x6692c> │ │ │ │ + ldr r1, [pc, #68] @ 730f8 <__cxa_atexit@plt+0x66948> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #64] @ 730fc <__cxa_atexit@plt+0x6694c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff774 <__cxa_atexit@plt+0x3f2fc4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 730e4 <__cxa_atexit@plt+0x66934> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 730f4 <__cxa_atexit@plt+0x66944> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #64] @ 72c44 <__cxa_atexit@plt+0x66494> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, r6, #8 │ │ │ │ - stm r8, {r2, r7, lr} │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + addseq r4, r9, #236 @ 0xec │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0xfffff668 │ │ │ │ + addseq r3, r9, #124, 26 @ 0x1f00 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7317c <__cxa_atexit@plt+0x669cc> │ │ │ │ + ldr r2, [pc, #96] @ 73188 <__cxa_atexit@plt+0x669d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #92] @ 7318c <__cxa_atexit@plt+0x669dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r1, [pc, #84] @ 73190 <__cxa_atexit@plt+0x669e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + ldmdb r5, {r2, r9} │ │ │ │ + ldmib r5, {r0, sl} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r9, sl} │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe08 │ │ │ │ + @ instruction: 0xfffff634 │ │ │ │ + adcseq r3, sl, #240, 28 @ 0xf00 │ │ │ │ + addseq r3, r9, #228, 24 @ 0xe400 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov lr, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7320c <__cxa_atexit@plt+0x66a5c> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 7321c <__cxa_atexit@plt+0x66a6c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 73224 <__cxa_atexit@plt+0x66a74> │ │ │ │ + ldr r0, [pc, #104] @ 7324c <__cxa_atexit@plt+0x66a9c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #100] @ 73250 <__cxa_atexit@plt+0x66aa0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r5, #24 │ │ │ │ + stm r2, {r0, r6, r8, r9, lr} │ │ │ │ + str r9, [r6, #8] │ │ │ │ + mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff774 <__cxa_atexit@plt+0x3f2fc4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, lr │ │ │ │ bx r0 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b 72920 <__cxa_atexit@plt+0x66170> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r3, r6 │ │ │ │ + b 7322c <__cxa_atexit@plt+0x66a7c> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 73248 <__cxa_atexit@plt+0x66a98> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffca8 │ │ │ │ - adcseq r4, sl, #72, 6 @ 0x20000001 │ │ │ │ - addseq r6, r9, #120, 20 @ 0x78000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ + mov sl, lr │ │ │ │ + bx r0 │ │ │ │ + addseq r3, r9, #244, 30 @ 0x3d0 │ │ │ │ + andeq r3, r0, r4, lsr r4 │ │ │ │ + andeq r2, r0, r8, ror #20 │ │ │ │ + addseq r3, r9, #36, 24 @ 0x2400 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov lr, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 72d0c <__cxa_atexit@plt+0x6655c> │ │ │ │ - ldr r3, [pc, #200] @ 72d30 <__cxa_atexit@plt+0x66580> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 72cf0 <__cxa_atexit@plt+0x66540> │ │ │ │ - ldr r1, [pc, #172] @ 72d34 <__cxa_atexit@plt+0x66584> │ │ │ │ + bhi 732cc <__cxa_atexit@plt+0x66b1c> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 732dc <__cxa_atexit@plt+0x66b2c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 732e4 <__cxa_atexit@plt+0x66b34> │ │ │ │ + ldr r0, [pc, #104] @ 7330c <__cxa_atexit@plt+0x66b5c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #100] @ 73310 <__cxa_atexit@plt+0x66b60> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r5, #24 │ │ │ │ + stm r2, {r0, r6, r8, r9, lr} │ │ │ │ + str r9, [r6, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff774 <__cxa_atexit@plt+0x3f2fc4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, lr │ │ │ │ + bx r0 │ │ │ │ + mov r3, r6 │ │ │ │ + b 732ec <__cxa_atexit@plt+0x66b3c> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 73308 <__cxa_atexit@plt+0x66b58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov sl, lr │ │ │ │ + bx r0 │ │ │ │ + addseq r3, r9, #4, 30 │ │ │ │ + andeq r1, r0, ip, asr #26 │ │ │ │ + andeq r1, r0, r4, lsr r4 │ │ │ │ + addseq r3, r9, #100, 22 @ 0x19000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov ip, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr lr, [r7, #2] │ │ │ │ + sub r1, r5, #12 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 733d0 <__cxa_atexit@plt+0x66c20> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #24 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 733d8 <__cxa_atexit@plt+0x66c28> │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r1, [pc, #188] @ 73418 <__cxa_atexit@plt+0x66c68> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #-4]! │ │ │ │ - stmda r3, {r1, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 72cfc <__cxa_atexit@plt+0x6654c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 72d14 <__cxa_atexit@plt+0x66564> │ │ │ │ - ldr r7, [pc, #132] @ 72d3c <__cxa_atexit@plt+0x6658c> │ │ │ │ + ldr r2, [pc, #184] @ 7341c <__cxa_atexit@plt+0x66c6c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sub sl, r6, #5 │ │ │ │ + mov r3, r8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + ldr r1, [pc, #152] @ 73420 <__cxa_atexit@plt+0x66c70> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r2, r3, #12 │ │ │ │ + stm r2, {r1, r9, ip} │ │ │ │ + sub r1, r5, #20 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 73400 <__cxa_atexit@plt+0x66c50> │ │ │ │ + add r6, r8, #36 @ 0x24 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 733f8 <__cxa_atexit@plt+0x66c48> │ │ │ │ + ldr r0, [pc, #124] @ 7342c <__cxa_atexit@plt+0x66c7c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #120] @ 73430 <__cxa_atexit@plt+0x66c80> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r2, [r8, #28]! │ │ │ │ + str lr, [r8, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + mov r6, r8 │ │ │ │ + b 733e0 <__cxa_atexit@plt+0x66c30> │ │ │ │ + mov r0, #24 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 73428 <__cxa_atexit@plt+0x66c78> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, #267386880 @ 0xff00000 │ │ │ │ - orr r5, r5, #805306368 @ 0x30000000 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r0, [pc, #116] @ 72d40 <__cxa_atexit@plt+0x66590> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r8} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r5, [r6, #16] │ │ │ │ - str r7, [r3] │ │ │ │ - sub r8, r2, #11 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 152998 <__cxa_atexit@plt+0x1461e8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, lr │ │ │ │ + mov sl, ip │ │ │ │ + bx r0 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 73424 <__cxa_atexit@plt+0x66c74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ + mov r8, lr │ │ │ │ + bx r0 │ │ │ │ + andeq r1, r0, r4, lsr #26 │ │ │ │ + adcseq r3, sl, #200, 24 @ 0xc800 │ │ │ │ + ldrdeq r1, [r0], -r4 │ │ │ │ + addseq r3, r9, #232, 26 @ 0x3a00 │ │ │ │ + addseq r3, r9, #24, 28 @ 0x180 │ │ │ │ + andeq r1, r0, r0, ror #5 │ │ │ │ + andeq r0, r0, r8, asr pc │ │ │ │ + addseq r3, r9, #68, 20 @ 0x44000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r0, r5, #4 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 73504 <__cxa_atexit@plt+0x66d54> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 73514 <__cxa_atexit@plt+0x66d64> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp lr, r6 │ │ │ │ + bcc 73524 <__cxa_atexit@plt+0x66d74> │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r0, [pc, #224] @ 73568 <__cxa_atexit@plt+0x66db8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr ip, [pc, #220] @ 7356c <__cxa_atexit@plt+0x66dbc> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #216] @ 73570 <__cxa_atexit@plt+0x66dc0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r0, r9} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r0, r6, #5 │ │ │ │ + add r1, ip, #1 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r2, r5, #16 │ │ │ │ + stm r2, {r0, r1, sl} │ │ │ │ + ldr r0, [pc, #184] @ 73574 <__cxa_atexit@plt+0x66dc4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + sub r2, r5, #28 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 73554 <__cxa_atexit@plt+0x66da4> │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp lr, r6 │ │ │ │ + bcc 7354c <__cxa_atexit@plt+0x66d9c> │ │ │ │ + ldr r1, [pc, #160] @ 73580 <__cxa_atexit@plt+0x66dd0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #156] @ 73584 <__cxa_atexit@plt+0x66dd4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r0, [r3, #16]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + mov r2, r1 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r6, r3 │ │ │ │ + b 73534 <__cxa_atexit@plt+0x66d84> │ │ │ │ + mov r2, r1 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 7357c <__cxa_atexit@plt+0x66dcc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r9, r2 │ │ │ │ + bx r1 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 73578 <__cxa_atexit@plt+0x66dc8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ + bx r0 │ │ │ │ + andeq r3, r0, r4, lsr r5 │ │ │ │ + addseq r2, r9, #252, 12 @ 0xfc00000 │ │ │ │ + adcseq r3, sl, #184, 22 @ 0x2e000 │ │ │ │ + @ instruction: 0x000037bc │ │ │ │ + addseq r3, r9, #148, 24 @ 0x9400 │ │ │ │ + addseq r3, r9, #244, 24 @ 0xf400 │ │ │ │ + @ instruction: 0x000011b0 │ │ │ │ + andeq r0, r0, r8, lsr #28 │ │ │ │ + addseq r3, r9, #240, 16 @ 0xf00000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov lr, r6 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 73660 <__cxa_atexit@plt+0x66eb0> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, lr, #8 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 73668 <__cxa_atexit@plt+0x66eb8> │ │ │ │ + str r0, [sp, #8] │ │ │ │ + stm sp, {r2, r7} │ │ │ │ + ldr r2, [pc, #200] @ 7369c <__cxa_atexit@plt+0x66eec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #196] @ 736a0 <__cxa_atexit@plt+0x66ef0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add r2, r2, #2 │ │ │ │ + mov r3, lr │ │ │ │ + ldr ip, [pc, #180] @ 736a4 <__cxa_atexit@plt+0x66ef4> │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [r3, #4]! │ │ │ │ + ldr r0, [pc, #172] @ 736a8 <__cxa_atexit@plt+0x66ef8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + sub r1, r5, #28 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 73688 <__cxa_atexit@plt+0x66ed8> │ │ │ │ + add r6, lr, #20 │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 73680 <__cxa_atexit@plt+0x66ed0> │ │ │ │ + ldr r3, [pc, #124] @ 736b4 <__cxa_atexit@plt+0x66f04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #120] @ 736b8 <__cxa_atexit@plt+0x66f08> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [lr, #12]! │ │ │ │ + str r8, [lr, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + mov r6, lr │ │ │ │ + b 73670 <__cxa_atexit@plt+0x66ec0> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #56] @ 736b0 <__cxa_atexit@plt+0x66f00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 736ac <__cxa_atexit@plt+0x66efc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ + bx r0 │ │ │ │ + addseq r2, r9, #240, 10 @ 0x3c000000 │ │ │ │ + adcseq r3, sl, #36, 18 @ 0x90000 │ │ │ │ + andeq r1, r0, r8, ror #28 │ │ │ │ + adcseq r3, sl, #144, 20 @ 0x90000 │ │ │ │ + addseq r3, r9, #96, 22 @ 0x18000 │ │ │ │ + addseq r3, r9, #144, 22 @ 0x24000 │ │ │ │ + andeq r1, r0, r8, asr r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + addseq r3, r9, #188, 14 @ 0x2f00000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r1, r9 │ │ │ │ + mov lr, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r0, r5, #4 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 73790 <__cxa_atexit@plt+0x66fe0> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 737a4 <__cxa_atexit@plt+0x66ff4> │ │ │ │ + ldr ip, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp ip, r6 │ │ │ │ + bcc 737ac <__cxa_atexit@plt+0x66ffc> │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r0, [pc, #216] @ 737ec <__cxa_atexit@plt+0x6703c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #212] @ 737f0 <__cxa_atexit@plt+0x67040> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #208] @ 737f4 <__cxa_atexit@plt+0x67044> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + ldr r9, [r5] │ │ │ │ + str r1, [r5] │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r2, r3 │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmib r2, {sl, lr} │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 737d8 <__cxa_atexit@plt+0x67028> │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp ip, r6 │ │ │ │ + bcc 737d0 <__cxa_atexit@plt+0x67020> │ │ │ │ + ldr r1, [pc, #148] @ 73800 <__cxa_atexit@plt+0x67050> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #144] @ 73804 <__cxa_atexit@plt+0x67054> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r3, #16]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, lr │ │ │ │ + mov r9, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 737b4 <__cxa_atexit@plt+0x67004> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 737fc <__cxa_atexit@plt+0x6704c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r4, #-8] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r9, lr │ │ │ │ + mov sl, r1 │ │ │ │ + bx r2 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 737f8 <__cxa_atexit@plt+0x67048> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 72d38 <__cxa_atexit@plt+0x66588> │ │ │ │ + andeq r1, r0, ip, lsr #31 │ │ │ │ + addseq r2, r9, #156, 8 @ 0x9c000000 │ │ │ │ + adcseq r3, sl, #104, 18 @ 0x1a0000 │ │ │ │ + addseq r3, r9, #16, 20 @ 0x10000 │ │ │ │ + addseq r3, r9, #84, 20 @ 0x54000 │ │ │ │ + andeq r0, r0, r4, lsr #30 │ │ │ │ + muleq r0, ip, fp │ │ │ │ + addseq r3, r9, #112, 12 @ 0x7000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 73880 <__cxa_atexit@plt+0x670d0> │ │ │ │ + str sl, [r2] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #32 │ │ │ │ + cmp r7, r1 │ │ │ │ + bcc 73890 <__cxa_atexit@plt+0x670e0> │ │ │ │ + ldr r7, [pc, #108] @ 738b8 <__cxa_atexit@plt+0x67108> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ + ldr r2, [pc, #104] @ 738bc <__cxa_atexit@plt+0x6710c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r1, #3 │ │ │ │ + mov r6, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 738b4 <__cxa_atexit@plt+0x67104> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - addseq r6, r9, #172, 18 @ 0x2b0000 │ │ │ │ - @ instruction: 0xffffe790 │ │ │ │ - adcseq r4, sl, #156, 8 @ 0x9c000000 │ │ │ │ - addseq r6, r9, #124, 18 @ 0x1f0000 │ │ │ │ + addseq r3, r9, #128, 18 @ 0x200000 │ │ │ │ + andeq r2, r0, ip, lsr #1 │ │ │ │ + andeq r2, r0, ip, asr #3 │ │ │ │ + addseq r3, r9, #184, 10 @ 0x2e000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #168] @ 72e00 <__cxa_atexit@plt+0x66650> │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 7396c <__cxa_atexit@plt+0x671bc> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 73974 <__cxa_atexit@plt+0x671c4> │ │ │ │ + ldr r1, [pc, #164] @ 739a8 <__cxa_atexit@plt+0x671f8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #160] @ 739ac <__cxa_atexit@plt+0x671fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [pc, #156] @ 739b0 <__cxa_atexit@plt+0x67200> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + stmib r3, {r1, r9} │ │ │ │ + sub r1, r6, #1 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str ip, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r2, sl} │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 73994 <__cxa_atexit@plt+0x671e4> │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 7398c <__cxa_atexit@plt+0x671dc> │ │ │ │ + ldr r2, [pc, #116] @ 739bc <__cxa_atexit@plt+0x6720c> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #112] @ 739c0 <__cxa_atexit@plt+0x67210> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r3, #12]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + mov r6, r3 │ │ │ │ + b 7397c <__cxa_atexit@plt+0x671cc> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 739b8 <__cxa_atexit@plt+0x67208> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 739b4 <__cxa_atexit@plt+0x67204> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, lr │ │ │ │ + bx r0 │ │ │ │ + andeq r2, r0, r0, lsl #4 │ │ │ │ + addseq r2, r9, #204, 4 @ 0xc000000c │ │ │ │ + adcseq r3, sl, #60, 14 @ 0xf00000 │ │ │ │ + addseq r3, r9, #84, 16 @ 0x540000 │ │ │ │ + addseq r3, r9, #156, 16 @ 0x9c0000 │ │ │ │ + andeq r0, r0, r8, asr #26 │ │ │ │ + andeq r0, r0, r0, asr #19 │ │ │ │ + addseq r2, r9, #44, 6 @ 0xb0000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 72dcc <__cxa_atexit@plt+0x6661c> │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 72dd8 <__cxa_atexit@plt+0x66628> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 72de0 <__cxa_atexit@plt+0x66630> │ │ │ │ - ldr r7, [pc, #116] @ 72e08 <__cxa_atexit@plt+0x66658> │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 73a20 <__cxa_atexit@plt+0x67270> │ │ │ │ + ldr r7, [pc, #64] @ 73a38 <__cxa_atexit@plt+0x67288> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, #267386880 @ 0xff00000 │ │ │ │ - orr r5, r5, #805306368 @ 0x30000000 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r0, [pc, #100] @ 72e0c <__cxa_atexit@plt+0x6665c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r8} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r5, [r6, #16] │ │ │ │ - str r7, [r3] │ │ │ │ - sub r8, r2, #11 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 152998 <__cxa_atexit@plt+0x1461e8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r2, [pc, #60] @ 73a3c <__cxa_atexit@plt+0x6728c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r2, r6 │ │ │ │ - b 72de8 <__cxa_atexit@plt+0x66638> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #16] @ 72e04 <__cxa_atexit@plt+0x66654> │ │ │ │ + ldr r7, [pc, #24] @ 73a40 <__cxa_atexit@plt+0x67290> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - addseq r6, r9, #212, 16 @ 0xd40000 │ │ │ │ - @ instruction: 0xffffe6b4 │ │ │ │ - adcseq r4, sl, #192, 6 │ │ │ │ - addseq r6, r9, #176, 16 @ 0xb00000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + @ instruction: 0xfffe8464 │ │ │ │ + @ instruction: 0xfffe84e8 │ │ │ │ + addseq r2, r9, #212, 4 @ 0x4000000d │ │ │ │ + addseq r3, r9, #56, 8 @ 0x38000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 72e78 <__cxa_atexit@plt+0x666c8> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 72e80 <__cxa_atexit@plt+0x666d0> │ │ │ │ - ldr r3, [pc, #88] @ 72ea0 <__cxa_atexit@plt+0x666f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #267386880 @ 0xff00000 │ │ │ │ - orr r2, r2, #805306368 @ 0x30000000 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r0, [pc, #72] @ 72ea4 <__cxa_atexit@plt+0x666f4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r7, {r0, r8} │ │ │ │ - str r1, [r7, #12] │ │ │ │ - str r2, [r7, #16] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - sub r8, r6, #11 │ │ │ │ - mov r7, r9 │ │ │ │ - b 152998 <__cxa_atexit@plt+0x1461e8> │ │ │ │ - mov r6, r7 │ │ │ │ - b 72e88 <__cxa_atexit@plt+0x666d8> │ │ │ │ - mov r7, #16 │ │ │ │ + bhi 73abc <__cxa_atexit@plt+0x6730c> │ │ │ │ + ldr r6, [pc, #128] @ 73aec <__cxa_atexit@plt+0x6733c> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + stmdb r2, {r6, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r1, r2, #16 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 73acc <__cxa_atexit@plt+0x6731c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 73ad4 <__cxa_atexit@plt+0x67324> │ │ │ │ + ldr r5, [pc, #92] @ 73af4 <__cxa_atexit@plt+0x67344> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [pc, #88] @ 73af8 <__cxa_atexit@plt+0x67348> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r5, [r2, #-16] │ │ │ │ + str r8, [r2, #-12] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 73adc <__cxa_atexit@plt+0x6732c> │ │ │ │ + mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #8] @ 72e9c <__cxa_atexit@plt+0x666ec> │ │ │ │ + ldr r7, [pc, #12] @ 73af0 <__cxa_atexit@plt+0x67340> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq r6, r9, #52, 16 @ 0x340000 │ │ │ │ - @ instruction: 0xffffe600 │ │ │ │ - adcseq r4, sl, #12, 6 @ 0x30000000 │ │ │ │ - addseq r6, r9, #24, 16 @ 0x180000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 72ef0 <__cxa_atexit@plt+0x66740> │ │ │ │ - ldr r3, [pc, #48] @ 72f00 <__cxa_atexit@plt+0x66750> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #36] @ 72f04 <__cxa_atexit@plt+0x66754> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r3, #16 │ │ │ │ + adcseq r3, sl, #228, 8 @ 0xe4000000 │ │ │ │ + addseq r3, r9, #4, 14 @ 0x100000 │ │ │ │ + andeq r0, r0, r4, lsr #16 │ │ │ │ + andeq r0, r0, r4, ror r3 │ │ │ │ + addseq r3, r9, #128, 6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 73b74 <__cxa_atexit@plt+0x673c4> │ │ │ │ + ldr r6, [pc, #128] @ 73ba4 <__cxa_atexit@plt+0x673f4> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + stmdb r2, {r6, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r1, r2, #16 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 73b84 <__cxa_atexit@plt+0x673d4> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 73b8c <__cxa_atexit@plt+0x673dc> │ │ │ │ + ldr r5, [pc, #92] @ 73bac <__cxa_atexit@plt+0x673fc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [pc, #88] @ 73bb0 <__cxa_atexit@plt+0x67400> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r5, [r2, #-16] │ │ │ │ + str r8, [r2, #-12] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd80 │ │ │ │ - rsbeq ip, r5, #671088641 @ 0x28000001 │ │ │ │ - addseq r6, r9, #180, 14 @ 0x2d00000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ + mov r6, r3 │ │ │ │ + b 73b94 <__cxa_atexit@plt+0x673e4> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ 73ba8 <__cxa_atexit@plt+0x673f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + adcseq r3, sl, #44, 8 @ 0x2c000000 │ │ │ │ + addseq r3, r9, #84, 12 @ 0x5400000 │ │ │ │ + andeq r0, r0, r0, asr #22 │ │ │ │ + @ instruction: 0x000007b8 │ │ │ │ + addseq r2, r9, #40, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 72f54 <__cxa_atexit@plt+0x667a4> │ │ │ │ - ldr r2, [pc, #48] @ 72f60 <__cxa_atexit@plt+0x667b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 72f4c <__cxa_atexit@plt+0x6679c> │ │ │ │ - b 72f70 <__cxa_atexit@plt+0x667c0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi 73c00 <__cxa_atexit@plt+0x67450> │ │ │ │ + ldr r2, [pc, #68] @ 73c1c <__cxa_atexit@plt+0x6746c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r3, r3, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 73c0c <__cxa_atexit@plt+0x6745c> │ │ │ │ + ldr r5, [pc, #48] @ 73c24 <__cxa_atexit@plt+0x67474> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 2017450 <__cxa_atexit@plt+0x200aca0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r6, r9, #92, 14 @ 0x1700000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r6, [pc, #136] @ 73004 <__cxa_atexit@plt+0x66854> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r6, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - ldrne r6, [pc, #120] @ 73008 <__cxa_atexit@plt+0x66858> │ │ │ │ - addne r6, pc, r6 │ │ │ │ - ldrne r7, [r7, #7] │ │ │ │ - strne r6, [r5] │ │ │ │ - andsne r6, r7, #3 │ │ │ │ - bne 72fac <__cxa_atexit@plt+0x667fc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ + ldr r7, [pc, #12] @ 73c20 <__cxa_atexit@plt+0x67470> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 72fec <__cxa_atexit@plt+0x6683c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 72ff8 <__cxa_atexit@plt+0x66848> │ │ │ │ - ldr r3, [pc, #60] @ 7300c <__cxa_atexit@plt+0x6685c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ - add r5, r5, #12 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - b 72fa0 <__cxa_atexit@plt+0x667f0> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - addseq r6, r9, #176, 12 @ 0xb000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r6, [pc, #112] @ 73098 <__cxa_atexit@plt+0x668e8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r6, [r5] │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq 73080 <__cxa_atexit@plt+0x668d0> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 73078 <__cxa_atexit@plt+0x668c8> │ │ │ │ + adcseq r3, sl, #120, 6 @ 0xe0000001 │ │ │ │ + addseq r2, r9, #208 @ 0xd0 │ │ │ │ + @ instruction: 0xfffe8244 │ │ │ │ + addseq r3, r9, #80, 4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7308c <__cxa_atexit@plt+0x668dc> │ │ │ │ - ldr r3, [pc, #64] @ 7309c <__cxa_atexit@plt+0x668ec> │ │ │ │ + add sl, r6, #172 @ 0xac │ │ │ │ + cmp r3, sl │ │ │ │ + bcc 73dac <__cxa_atexit@plt+0x675fc> │ │ │ │ + ldr r1, [pc, #376] @ 73dc8 <__cxa_atexit@plt+0x67618> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #372] @ 73dcc <__cxa_atexit@plt+0x6761c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [pc, #368] @ 73dd0 <__cxa_atexit@plt+0x67620> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ - add r5, r5, #12 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xfffffe54 │ │ │ │ - addseq r6, r9, #32, 12 @ 0x2000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 730f4 <__cxa_atexit@plt+0x66944> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 73108 <__cxa_atexit@plt+0x66958> │ │ │ │ - ldr r3, [pc, #60] @ 73114 <__cxa_atexit@plt+0x66964> │ │ │ │ + ldr r2, [pc, #364] @ 73dd4 <__cxa_atexit@plt+0x67624> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #360] @ 73dd8 <__cxa_atexit@plt+0x67628> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r1, [r6, #44]! @ 0x2c │ │ │ │ + sub r1, sl, #165 @ 0xa5 │ │ │ │ + str r1, [r6, #128] @ 0x80 │ │ │ │ + sub r1, sl, #157 @ 0x9d │ │ │ │ + str r1, [r6, #124] @ 0x7c │ │ │ │ + sub r1, sl, #150 @ 0x96 │ │ │ │ + str r1, [r6, #120] @ 0x78 │ │ │ │ + sub r1, sl, #141 @ 0x8d │ │ │ │ + str r1, [r6, #116] @ 0x74 │ │ │ │ + sub r1, sl, #134 @ 0x86 │ │ │ │ + str r1, [r6, #112] @ 0x70 │ │ │ │ + sub r1, sl, #117 @ 0x75 │ │ │ │ + str r1, [r6, #104] @ 0x68 │ │ │ │ + sub r1, sl, #110 @ 0x6e │ │ │ │ + str r1, [r6, #100] @ 0x64 │ │ │ │ + add r0, r0, #2 │ │ │ │ + ldr ip, [pc, #292] @ 73ddc <__cxa_atexit@plt+0x6762c> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r0, [r6, #96] @ 0x60 │ │ │ │ + sub r0, sl, #103 @ 0x67 │ │ │ │ + str r0, [r6, #92] @ 0x5c │ │ │ │ + add r0, r3, #1 │ │ │ │ + ldr r3, [pc, #272] @ 73de0 <__cxa_atexit@plt+0x67630> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ - add r5, r5, #12 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffdd8 │ │ │ │ - addseq r6, r9, #164, 10 @ 0x29000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 731b0 <__cxa_atexit@plt+0x66a00> │ │ │ │ - ldr r2, [pc, #144] @ 731cc <__cxa_atexit@plt+0x66a1c> │ │ │ │ + str r0, [r6, #88] @ 0x58 │ │ │ │ + add r0, r2, #1 │ │ │ │ + str r0, [r6, #84] @ 0x54 │ │ │ │ + ldr r0, [pc, #256] @ 73de4 <__cxa_atexit@plt+0x67634> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #68] @ 0x44 │ │ │ │ + ldr r0, [pc, #248] @ 73de8 <__cxa_atexit@plt+0x67638> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #244] @ 73dec <__cxa_atexit@plt+0x6763c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 73198 <__cxa_atexit@plt+0x669e8> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 731a4 <__cxa_atexit@plt+0x669f4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 731b8 <__cxa_atexit@plt+0x66a08> │ │ │ │ - ldr r3, [pc, #88] @ 731d0 <__cxa_atexit@plt+0x66a20> │ │ │ │ + ldr r1, [pc, #240] @ 73df0 <__cxa_atexit@plt+0x67640> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #236] @ 73df4 <__cxa_atexit@plt+0x67644> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + ldr r3, [pc, #228] @ 73df8 <__cxa_atexit@plt+0x67648> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - sub r8, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5f4 <__cxa_atexit@plt+0x3dee44> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r9, [pc, #224] @ 73dfc <__cxa_atexit@plt+0x6764c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r8, [r6, #64] @ 0x40 │ │ │ │ + str r8, [r6, #52] @ 0x34 │ │ │ │ + str r8, [r6, #40] @ 0x28 │ │ │ │ + stmib r6, {r8, ip} │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + ldr r7, [pc, #192] @ 73e00 <__cxa_atexit@plt+0x67650> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r8, [r6, #-4] │ │ │ │ + str r1, [r6, #-40] @ 0xffffffd8 │ │ │ │ + str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ + str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ + str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r6, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [pc, #152] @ 73e04 <__cxa_atexit@plt+0x67654> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #-16] │ │ │ │ + str r8, [r6, #-12] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #32]! │ │ │ │ + str r0, [r6, #80] @ 0x50 │ │ │ │ + mov r7, r6 │ │ │ │ + str r3, [r7, #44]! @ 0x2c │ │ │ │ + str r7, [r6, #76] @ 0x4c │ │ │ │ + mov r7, r6 │ │ │ │ + str r9, [r7, #56]! @ 0x38 │ │ │ │ + str r7, [r6, #72] @ 0x48 │ │ │ │ + str r6, [r6, #108] @ 0x6c │ │ │ │ + sub r7, sl, #59 @ 0x3b │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #84] @ 73e08 <__cxa_atexit@plt+0x67658> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #172 @ 0xac │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffa78 │ │ │ │ + addseq r3, r9, #240, 2 @ 0x3c │ │ │ │ + addseq r3, r9, #236, 2 @ 0x3b │ │ │ │ + addseq r3, r9, #252, 2 @ 0x3f │ │ │ │ + @ instruction: 0xfffffc5c │ │ │ │ + @ instruction: 0xfffffb5c │ │ │ │ + @ instruction: 0xfffff8c4 │ │ │ │ + adcseq r3, sl, #172, 6 @ 0xb0000002 │ │ │ │ + @ instruction: 0xfffff630 │ │ │ │ + @ instruction: 0xfffff568 │ │ │ │ + @ instruction: 0xfffff4a0 │ │ │ │ + @ instruction: 0xfffffd44 │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + @ instruction: 0xfffffc90 │ │ │ │ + @ instruction: 0xfffff6d4 │ │ │ │ + addseq r3, r9, #44, 8 @ 0x2c000000 │ │ │ │ + addseq r3, r9, #112 @ 0x70 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 73e40 <__cxa_atexit@plt+0x67690> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 73e48 <__cxa_atexit@plt+0x67698> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0xfffffd9c │ │ │ │ - addseq r6, r9, #236, 8 @ 0xec000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7322c <__cxa_atexit@plt+0x66a7c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7323c <__cxa_atexit@plt+0x66a8c> │ │ │ │ - ldr r2, [pc, #68] @ 7324c <__cxa_atexit@plt+0x66a9c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r8, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5f4 <__cxa_atexit@plt+0x3dee44> │ │ │ │ - add r5, r5, #12 │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 697bc <__cxa_atexit@plt+0x5d00c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffd0c │ │ │ │ + adcseq r3, sl, #32, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 732d4 <__cxa_atexit@plt+0x66b24> │ │ │ │ - ldr r2, [pc, #160] @ 7330c <__cxa_atexit@plt+0x66b5c> │ │ │ │ + bhi 73e84 <__cxa_atexit@plt+0x676d4> │ │ │ │ + ldr r2, [pc, #36] @ 73e8c <__cxa_atexit@plt+0x676dc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #152] @ 73310 <__cxa_atexit@plt+0x66b60> │ │ │ │ + ldr r1, [pc, #32] @ 73e90 <__cxa_atexit@plt+0x676e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 732c8 <__cxa_atexit@plt+0x66b18> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 732dc <__cxa_atexit@plt+0x66b2c> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - str r7, [r3] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 732ec <__cxa_atexit@plt+0x66b3c> │ │ │ │ - ldr r3, [pc, #100] @ 73318 <__cxa_atexit@plt+0x66b68> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 73298 <__cxa_atexit@plt+0x66ae8> │ │ │ │ - ldr r6, [pc, #32] @ 73314 <__cxa_atexit@plt+0x66b64> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r5, #8 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r3] │ │ │ │ + addseq r0, r9, #252, 18 @ 0x3f0000 │ │ │ │ + adcseq r3, sl, #224 @ 0xe0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 73ecc <__cxa_atexit@plt+0x6771c> │ │ │ │ + ldr r2, [pc, #36] @ 73ed4 <__cxa_atexit@plt+0x67724> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 73ed8 <__cxa_atexit@plt+0x67728> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb7a4 <__cxa_atexit@plt+0x3deff4> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - adcseq r3, sl, #216, 24 @ 0xd800 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - adcseq r3, sl, #76, 30 @ 0x130 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 73364 <__cxa_atexit@plt+0x66bb4> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 73374 <__cxa_atexit@plt+0x66bc4> │ │ │ │ - ldr r2, [pc, #68] @ 73394 <__cxa_atexit@plt+0x66be4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 73334 <__cxa_atexit@plt+0x66b84> │ │ │ │ - ldr r6, [pc, #20] @ 73390 <__cxa_atexit@plt+0x66be0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb7a4 <__cxa_atexit@plt+0x3deff4> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - adcseq r3, sl, #176, 28 @ 0xb00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ + addseq r2, r9, #188, 30 @ 0x2f0 │ │ │ │ + adcseq r3, sl, #152 @ 0x98 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 73f38 <__cxa_atexit@plt+0x67788> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 733d0 <__cxa_atexit@plt+0x66c20> │ │ │ │ - ldr r2, [pc, #40] @ 733e8 <__cxa_atexit@plt+0x66c38> │ │ │ │ + bcc 73f44 <__cxa_atexit@plt+0x67794> │ │ │ │ + ldr r1, [pc, #72] @ 73f54 <__cxa_atexit@plt+0x677a4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #68] @ 73f58 <__cxa_atexit@plt+0x677a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 733ec <__cxa_atexit@plt+0x66c3c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb7a4 <__cxa_atexit@plt+0x3deff4> │ │ │ │ - adcseq r3, sl, #64, 28 @ 0x400 │ │ │ │ - @ instruction: 0xffffffc4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7345c <__cxa_atexit@plt+0x66cac> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #92] @ 73474 <__cxa_atexit@plt+0x66cc4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 73468 <__cxa_atexit@plt+0x66cb8> │ │ │ │ - ldr r3, [pc, #72] @ 73478 <__cxa_atexit@plt+0x66cc8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r7, r8} │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 73450 <__cxa_atexit@plt+0x66ca0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 73568 <__cxa_atexit@plt+0x66db8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq r3, sl, #60 @ 0x3c │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 73fc4 <__cxa_atexit@plt+0x67814> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 73fd0 <__cxa_atexit@plt+0x67820> │ │ │ │ + ldr r1, [pc, #84] @ 73fe0 <__cxa_atexit@plt+0x67830> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #80] @ 73fe4 <__cxa_atexit@plt+0x67834> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r3, sl, #56, 22 @ 0xe000 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq r2, sl, #188, 30 @ 0x2f0 │ │ │ │ + addseq r0, r9, #188, 16 @ 0xbc0000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 734e8 <__cxa_atexit@plt+0x66d38> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #92] @ 73500 <__cxa_atexit@plt+0x66d50> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ + andeq r0, r1, fp │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 734f4 <__cxa_atexit@plt+0x66d44> │ │ │ │ - ldr r3, [pc, #72] @ 73504 <__cxa_atexit@plt+0x66d54> │ │ │ │ + bhi 74068 <__cxa_atexit@plt+0x678b8> │ │ │ │ + ldr r3, [pc, #100] @ 74070 <__cxa_atexit@plt+0x678c0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r7, r8} │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 734dc <__cxa_atexit@plt+0x66d2c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 73568 <__cxa_atexit@plt+0x66db8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ + str r2, [r7, #4] │ │ │ │ + add lr, r7, #8 │ │ │ │ + stm lr, {r1, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 74050 <__cxa_atexit@plt+0x678a0> │ │ │ │ + ldr r3, [pc, #60] @ 74074 <__cxa_atexit@plt+0x678c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [sl, #3] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str sl, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 74060 <__cxa_atexit@plt+0x678b0> │ │ │ │ + b 740bc <__cxa_atexit@plt+0x6790c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - adcseq r3, sl, #172, 20 @ 0xac000 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 73554 <__cxa_atexit@plt+0x66da4> │ │ │ │ - ldr r3, [pc, #52] @ 7355c <__cxa_atexit@plt+0x66dac> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + addseq r0, r9, #48, 16 @ 0x300000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 740ac <__cxa_atexit@plt+0x678fc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r7, r8} │ │ │ │ + str r7, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 73548 <__cxa_atexit@plt+0x66d98> │ │ │ │ - mov r7, r8 │ │ │ │ - b 73568 <__cxa_atexit@plt+0x66db8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 740a4 <__cxa_atexit@plt+0x678f4> │ │ │ │ + b 740bc <__cxa_atexit@plt+0x6790c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + addseq r0, r9, #248, 14 @ 0x3e00000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 735b8 <__cxa_atexit@plt+0x66e08> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #80] @ 735d4 <__cxa_atexit@plt+0x66e24> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 735cc <__cxa_atexit@plt+0x66e1c> │ │ │ │ - ldr r3, [pc, #52] @ 735d8 <__cxa_atexit@plt+0x66e28> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 7413c <__cxa_atexit@plt+0x6798c> │ │ │ │ + add r1, r5, #4 │ │ │ │ + ldr r3, [pc, #184] @ 7418c <__cxa_atexit@plt+0x679dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 735cc <__cxa_atexit@plt+0x66e1c> │ │ │ │ - b 73618 <__cxa_atexit@plt+0x66e68> │ │ │ │ - ldr r7, [pc, #28] @ 735dc <__cxa_atexit@plt+0x66e2c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r3, [r1] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 74148 <__cxa_atexit@plt+0x67998> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 74174 <__cxa_atexit@plt+0x679c4> │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + add r9, r6, #4 │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 74158 <__cxa_atexit@plt+0x679a8> │ │ │ │ + ldr r2, [pc, #120] @ 74190 <__cxa_atexit@plt+0x679e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + add r5, r5, #24 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #24 │ │ │ │ + b 202b29c <__cxa_atexit@plt+0x201eaec> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - adcseq r3, sl, #64, 18 @ 0x100000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + add r6, r6, #12 │ │ │ │ + ldr r3, [pc, #48] @ 74194 <__cxa_atexit@plt+0x679e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r1, [r6] │ │ │ │ + str r3, [r9] │ │ │ │ + add r5, r5, #24 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + @ instruction: 0xfffffcec │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 7360c <__cxa_atexit@plt+0x66e5c> │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 74218 <__cxa_atexit@plt+0x67a68> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + add r9, r3, #4 │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 741fc <__cxa_atexit@plt+0x67a4c> │ │ │ │ + ldr r2, [pc, #76] @ 74228 <__cxa_atexit@plt+0x67a78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + add r6, r3, #12 │ │ │ │ + ldr r3, [pc, #36] @ 7422c <__cxa_atexit@plt+0x67a7c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 73604 <__cxa_atexit@plt+0x66e54> │ │ │ │ - b 73618 <__cxa_atexit@plt+0x66e68> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r1, [r6] │ │ │ │ + str r3, [r9] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffd84 │ │ │ │ + @ instruction: 0xfffffc48 │ │ │ │ + addseq r2, r9, #72, 24 @ 0x4800 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 74288 <__cxa_atexit@plt+0x67ad8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 74290 <__cxa_atexit@plt+0x67ae0> │ │ │ │ + ldr r1, [pc, #68] @ 742ac <__cxa_atexit@plt+0x67afc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #64] @ 742b0 <__cxa_atexit@plt+0x67b00> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + mov r6, r3 │ │ │ │ + b 74298 <__cxa_atexit@plt+0x67ae8> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 742a8 <__cxa_atexit@plt+0x67af8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ + addseq r2, r9, #72, 30 @ 0x120 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0xfffffba4 │ │ │ │ + addseq r0, r9, #244, 10 @ 0x3d000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 7366c <__cxa_atexit@plt+0x66ebc> │ │ │ │ - add r6, sl, #12 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 736c8 <__cxa_atexit@plt+0x66f18> │ │ │ │ - ldr r2, [pc, #168] @ 736ec <__cxa_atexit@plt+0x66f3c> │ │ │ │ + bcc 742f8 <__cxa_atexit@plt+0x67b48> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 74304 <__cxa_atexit@plt+0x67b54> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r2, [pc, #160] @ 736f0 <__cxa_atexit@plt+0x66f40> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - str r3, [sl, #8] │ │ │ │ - ldr r3, [pc, #144] @ 736f4 <__cxa_atexit@plt+0x66f44> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3eb6b4 <__cxa_atexit@plt+0x3def04> │ │ │ │ - add r6, sl, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 736d4 <__cxa_atexit@plt+0x66f24> │ │ │ │ - ldr r7, [pc, #96] @ 736e0 <__cxa_atexit@plt+0x66f30> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [sl, #4]! │ │ │ │ - ldr lr, [pc, #84] @ 736e4 <__cxa_atexit@plt+0x66f34> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r8, [pc, #72] @ 736e8 <__cxa_atexit@plt+0x66f38> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r7, sl │ │ │ │ - str r8, [r7, #16]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r1, [sl, #12] │ │ │ │ - str r3, [sl, #24] │ │ │ │ - str lr, [sl, #28] │ │ │ │ - str r7, [sl, #32] │ │ │ │ - str sl, [sl, #36] @ 0x24 │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffd74 │ │ │ │ - adcseq r3, sl, #188, 16 @ 0xbc0000 │ │ │ │ - adcseq r3, sl, #40, 18 @ 0xa0000 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - adcseq r3, sl, #80, 20 @ 0x50000 │ │ │ │ - adcseq r3, sl, #152, 18 @ 0x260000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 73778 <__cxa_atexit@plt+0x66fc8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 737a4 <__cxa_atexit@plt+0x66ff4> │ │ │ │ - ldr r2, [pc, #144] @ 737bc <__cxa_atexit@plt+0x6700c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #124] @ 737c0 <__cxa_atexit@plt+0x67010> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [pc, #120] @ 737c4 <__cxa_atexit@plt+0x67014> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r0, r6 │ │ │ │ - str r8, [r0, #16]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #56] @ 737b8 <__cxa_atexit@plt+0x67008> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7379c <__cxa_atexit@plt+0x66fec> │ │ │ │ - b 73568 <__cxa_atexit@plt+0x66db8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - @ instruction: 0xfffffd54 │ │ │ │ - adcseq r3, sl, #8, 16 @ 0x80000 │ │ │ │ - adcseq r3, sl, #124, 16 @ 0x7c0000 │ │ │ │ - addseq r5, r9, #248, 28 @ 0xf80 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffd14 │ │ │ │ + addseq r2, r9, #116, 22 @ 0x1d000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7382c <__cxa_atexit@plt+0x6707c> │ │ │ │ - ldr lr, [pc, #92] @ 73844 <__cxa_atexit@plt+0x67094> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r8, r7, #8 │ │ │ │ - ldm r8, {r0, r1, r8} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr r9, [pc, #76] @ 73848 <__cxa_atexit@plt+0x67098> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ + bhi 7433c <__cxa_atexit@plt+0x67b8c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 73834 <__cxa_atexit@plt+0x67084> │ │ │ │ - str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 72920 <__cxa_atexit@plt+0x66170> │ │ │ │ + ldr r2, [pc, #24] @ 74344 <__cxa_atexit@plt+0x67b94> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 697bc <__cxa_atexit@plt+0x5d00c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + adcseq r2, sl, #36, 24 @ 0x2400 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 74380 <__cxa_atexit@plt+0x67bd0> │ │ │ │ + ldr r2, [pc, #36] @ 74388 <__cxa_atexit@plt+0x67bd8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 7438c <__cxa_atexit@plt+0x67bdc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - adcseq r3, sl, #84, 14 @ 0x1500000 │ │ │ │ - addseq r5, r9, #116, 28 @ 0x740 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r7, r8} │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 73128 <__cxa_atexit@plt+0x66978> │ │ │ │ - addseq r5, r9, #88, 28 @ 0x580 │ │ │ │ + addseq r2, r9, #8, 22 @ 0x2000 │ │ │ │ + adcseq r2, sl, #228, 22 @ 0x39000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 738cc <__cxa_atexit@plt+0x6711c> │ │ │ │ - ldr lr, [pc, #92] @ 738e4 <__cxa_atexit@plt+0x67134> │ │ │ │ + bhi 743f0 <__cxa_atexit@plt+0x67c40> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 743fc <__cxa_atexit@plt+0x67c4c> │ │ │ │ + ldr r1, [pc, #76] @ 7440c <__cxa_atexit@plt+0x67c5c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #72] @ 74410 <__cxa_atexit@plt+0x67c60> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq r2, sl, #136, 22 @ 0x22000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74484 <__cxa_atexit@plt+0x67cd4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7448c <__cxa_atexit@plt+0x67cdc> │ │ │ │ + ldr lr, [pc, #88] @ 744a0 <__cxa_atexit@plt+0x67cf0> │ │ │ │ add lr, pc, lr │ │ │ │ - add r8, r7, #8 │ │ │ │ - ldm r8, {r0, r1, r8} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr r9, [pc, #76] @ 738e8 <__cxa_atexit@plt+0x67138> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 738d4 <__cxa_atexit@plt+0x67124> │ │ │ │ - str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 72920 <__cxa_atexit@plt+0x66170> │ │ │ │ + ldr r1, [pc, #84] @ 744a4 <__cxa_atexit@plt+0x67cf4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + add sl, r7, #20 │ │ │ │ + ldm sl, {r2, r8, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r3, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + b 74494 <__cxa_atexit@plt+0x67ce4> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + adcseq r2, sl, #0, 22 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 744e0 <__cxa_atexit@plt+0x67d30> │ │ │ │ + ldr r2, [pc, #36] @ 744e8 <__cxa_atexit@plt+0x67d38> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 744ec <__cxa_atexit@plt+0x67d3c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - adcseq r3, sl, #180, 12 @ 0xb400000 │ │ │ │ - addseq r5, r9, #212, 26 @ 0x3500 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r7, r8} │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 73128 <__cxa_atexit@plt+0x66978> │ │ │ │ - addseq r5, r9, #184, 26 @ 0x2e00 │ │ │ │ + addseq r0, r9, #160, 6 @ 0x80000002 │ │ │ │ + adcseq r2, sl, #132, 20 @ 0x84000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74540 <__cxa_atexit@plt+0x67d90> │ │ │ │ + ldr r2, [pc, #56] @ 7454c <__cxa_atexit@plt+0x67d9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + stmdb r3, {r1, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 74534 <__cxa_atexit@plt+0x67d84> │ │ │ │ + mov r7, sl │ │ │ │ + b 74558 <__cxa_atexit@plt+0x67da8> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + and r6, r3, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 745a4 <__cxa_atexit@plt+0x67df4> │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 745e8 <__cxa_atexit@plt+0x67e38> │ │ │ │ + ldr r1, [pc, #116] @ 74604 <__cxa_atexit@plt+0x67e54> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [r3, #2] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + add r6, r9, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 745f0 <__cxa_atexit@plt+0x67e40> │ │ │ │ + ldr lr, [pc, #72] @ 74600 <__cxa_atexit@plt+0x67e50> │ │ │ │ + add lr, pc, lr │ │ │ │ + add sl, r3, #3 │ │ │ │ + ldm sl, {r0, r1, sl} │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r7, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + str r3, [r9, #24] │ │ │ │ + str r1, [r9, #28] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r7, #12 │ │ │ │ + b 745f4 <__cxa_atexit@plt+0x67e44> │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + addseq r2, r9, #112, 16 @ 0x700000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 73984 <__cxa_atexit@plt+0x671d4> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #104] @ 7399c <__cxa_atexit@plt+0x671ec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 73990 <__cxa_atexit@plt+0x671e0> │ │ │ │ - ldr r3, [pc, #84] @ 739a0 <__cxa_atexit@plt+0x671f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 73978 <__cxa_atexit@plt+0x671c8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 73f0c <__cxa_atexit@plt+0x6775c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + bhi 74660 <__cxa_atexit@plt+0x67eb0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 74668 <__cxa_atexit@plt+0x67eb8> │ │ │ │ + ldr r1, [pc, #68] @ 74684 <__cxa_atexit@plt+0x67ed4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #64] @ 74688 <__cxa_atexit@plt+0x67ed8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + mov r6, r3 │ │ │ │ + b 74670 <__cxa_atexit@plt+0x67ec0> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 74680 <__cxa_atexit@plt+0x67ed0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + addseq r2, r9, #120, 22 @ 0x1e000 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0xfffffcc8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 746cc <__cxa_atexit@plt+0x67f1c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 746d8 <__cxa_atexit@plt+0x67f28> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7470c <__cxa_atexit@plt+0x67f5c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 74714 <__cxa_atexit@plt+0x67f64> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff754 <__cxa_atexit@plt+0x3f2fa4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r3, sl, #28, 12 @ 0x1c00000 │ │ │ │ - @ instruction: 0x000005bc │ │ │ │ - addseq r5, r9, #28, 26 @ 0x700 │ │ │ │ + adcseq r2, sl, #84, 16 @ 0x540000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 73a68 <__cxa_atexit@plt+0x672b8> │ │ │ │ - ldr r3, [pc, #200] @ 73a8c <__cxa_atexit@plt+0x672dc> │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 747c0 <__cxa_atexit@plt+0x68010> │ │ │ │ + ldr r3, [pc, #144] @ 747c8 <__cxa_atexit@plt+0x68018> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 73a4c <__cxa_atexit@plt+0x6729c> │ │ │ │ - ldr r1, [pc, #172] @ 73a90 <__cxa_atexit@plt+0x672e0> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r1, r2} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 74790 <__cxa_atexit@plt+0x67fe0> │ │ │ │ + ldr r1, [pc, #112] @ 747cc <__cxa_atexit@plt+0x6801c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ mov r3, r5 │ │ │ │ - ldr r9, [r3, #-4]! │ │ │ │ - stmda r3, {r1, r8} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 73a58 <__cxa_atexit@plt+0x672a8> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 73a70 <__cxa_atexit@plt+0x672c0> │ │ │ │ - ldr r7, [pc, #132] @ 73a98 <__cxa_atexit@plt+0x672e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, #267386880 @ 0xff00000 │ │ │ │ - orr r5, r5, #805306368 @ 0x30000000 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r0, [pc, #116] @ 73a9c <__cxa_atexit@plt+0x672ec> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r8} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r5, [r6, #16] │ │ │ │ - str r7, [r3] │ │ │ │ - sub r8, r2, #11 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 152998 <__cxa_atexit@plt+0x1461e8> │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 747a0 <__cxa_atexit@plt+0x67ff0> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 747b8 <__cxa_atexit@plt+0x68008> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 73a94 <__cxa_atexit@plt+0x672e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ + ldr r3, [pc, #40] @ 747d0 <__cxa_atexit@plt+0x68020> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - addseq r5, r9, #80, 24 @ 0x5000 │ │ │ │ - @ instruction: 0xffffda34 │ │ │ │ - adcseq r3, sl, #64, 14 @ 0x1000000 │ │ │ │ - addseq r5, r9, #32, 24 @ 0x2000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #168] @ 73b5c <__cxa_atexit@plt+0x673ac> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + adcseq r2, sl, #144, 14 @ 0x2400000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #84] @ 74840 <__cxa_atexit@plt+0x68090> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 73b28 <__cxa_atexit@plt+0x67378> │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 73b34 <__cxa_atexit@plt+0x67384> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 73b3c <__cxa_atexit@plt+0x6738c> │ │ │ │ - ldr r7, [pc, #116] @ 73b64 <__cxa_atexit@plt+0x673b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, #267386880 @ 0xff00000 │ │ │ │ - orr r5, r5, #805306368 @ 0x30000000 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r0, [pc, #100] @ 73b68 <__cxa_atexit@plt+0x673b8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r8} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r5, [r6, #16] │ │ │ │ - str r7, [r3] │ │ │ │ - sub r8, r2, #11 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 74818 <__cxa_atexit@plt+0x68068> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 74834 <__cxa_atexit@plt+0x68084> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 152998 <__cxa_atexit@plt+0x1461e8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ldr r3, [pc, #24] @ 74844 <__cxa_atexit@plt+0x68094> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + adcseq r2, sl, #12, 14 @ 0x300000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 74878 <__cxa_atexit@plt+0x680c8> │ │ │ │ + ldr r3, [pc, #32] @ 74884 <__cxa_atexit@plt+0x680d4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + adcseq r2, sl, #212, 12 @ 0xd400000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r2, r6 │ │ │ │ - b 73b44 <__cxa_atexit@plt+0x67394> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #16] @ 73b60 <__cxa_atexit@plt+0x673b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 748f4 <__cxa_atexit@plt+0x68144> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 74900 <__cxa_atexit@plt+0x68150> │ │ │ │ + ldr r1, [pc, #84] @ 74910 <__cxa_atexit@plt+0x68160> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r0, r1, #1 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r1, [pc, #72] @ 74914 <__cxa_atexit@plt+0x68164> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r1, r8} │ │ │ │ + str r0, [r2, #12] │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr r1, [pc, #56] @ 74918 <__cxa_atexit@plt+0x68168> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - addseq r5, r9, #120, 22 @ 0x1e000 │ │ │ │ - @ instruction: 0xffffd958 │ │ │ │ - adcseq r3, sl, #100, 12 @ 0x6400000 │ │ │ │ - addseq r5, r9, #84, 22 @ 0x15000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 73bd4 <__cxa_atexit@plt+0x67424> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 73bdc <__cxa_atexit@plt+0x6742c> │ │ │ │ - ldr r3, [pc, #88] @ 73bfc <__cxa_atexit@plt+0x6744c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #267386880 @ 0xff00000 │ │ │ │ - orr r2, r2, #805306368 @ 0x30000000 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r0, [pc, #72] @ 73c00 <__cxa_atexit@plt+0x67450> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r7, {r0, r8} │ │ │ │ - str r1, [r7, #12] │ │ │ │ - str r2, [r7, #16] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - sub r8, r6, #11 │ │ │ │ - mov r7, r9 │ │ │ │ - b 152998 <__cxa_atexit@plt+0x1461e8> │ │ │ │ - mov r6, r7 │ │ │ │ - b 73be4 <__cxa_atexit@plt+0x67434> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r7, [pc, #8] @ 73bf8 <__cxa_atexit@plt+0x67448> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq r5, r9, #216, 20 @ 0xd8000 │ │ │ │ - @ instruction: 0xffffd8a4 │ │ │ │ - adcseq r3, sl, #176, 10 @ 0x2c000000 │ │ │ │ - addseq r5, r9, #188, 20 @ 0xbc000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 73c4c <__cxa_atexit@plt+0x6749c> │ │ │ │ - ldr r3, [pc, #48] @ 73c5c <__cxa_atexit@plt+0x674ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #36] @ 73c60 <__cxa_atexit@plt+0x674b0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r3, #16 │ │ │ │ + adcseq r2, sl, #108, 14 @ 0x1b00000 │ │ │ │ + adcseq r2, sl, #68, 12 @ 0x4400000 │ │ │ │ + adcseq r2, sl, #88, 12 @ 0x5800000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 74954 <__cxa_atexit@plt+0x681a4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 7495c <__cxa_atexit@plt+0x681ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd80 │ │ │ │ - rsbeq fp, r5, #998244352 @ 0x3b800000 │ │ │ │ - addseq r5, r9, #92, 20 @ 0x5c000 │ │ │ │ + adcseq r2, sl, #12, 12 @ 0xc00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 73cb8 <__cxa_atexit@plt+0x67508> │ │ │ │ - ldr r2, [pc, #60] @ 73cc0 <__cxa_atexit@plt+0x67510> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - ldr r2, [pc, #44] @ 73cc4 <__cxa_atexit@plt+0x67514> │ │ │ │ + bhi 74994 <__cxa_atexit@plt+0x681e4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 7499c <__cxa_atexit@plt+0x681ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r2, sl, #204, 10 @ 0x33000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 74a20 <__cxa_atexit@plt+0x68270> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 74a2c <__cxa_atexit@plt+0x6827c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #104] @ 74a3c <__cxa_atexit@plt+0x6828c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr sl, [pc, #72] @ 74a40 <__cxa_atexit@plt+0x68290> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [pc, #68] @ 74a44 <__cxa_atexit@plt+0x68294> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r5, {r1, r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 73cac <__cxa_atexit@plt+0x674fc> │ │ │ │ - mov r7, r3 │ │ │ │ - b 73cd4 <__cxa_atexit@plt+0x67524> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + ldr r2, [pc, #56] @ 74a48 <__cxa_atexit@plt+0x68298> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r5, r3, #8 │ │ │ │ + stm r5, {r0, r1, r2, r3, lr} │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - adcseq r3, sl, #184, 4 @ 0x8000000b │ │ │ │ - addseq r5, r9, #248, 18 @ 0x3e0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r6, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #156] @ 73d84 <__cxa_atexit@plt+0x675d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - ldrne r6, [pc, #136] @ 73d88 <__cxa_atexit@plt+0x675d8> │ │ │ │ - addne r6, pc, r6 │ │ │ │ - ldrne r7, [r7, #11] │ │ │ │ - strne r6, [r3] │ │ │ │ - andsne r6, r7, #3 │ │ │ │ - bne 73d20 <__cxa_atexit@plt+0x67570> │ │ │ │ - ldr r0, [r7] │ │ │ │ + adcseq r2, sl, #124, 10 @ 0x1f000000 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + adcseq r2, sl, #56, 10 @ 0xe000000 │ │ │ │ + adcseq r2, sl, #0, 10 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 74a80 <__cxa_atexit@plt+0x682d0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 74a88 <__cxa_atexit@plt+0x682d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r5] │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 73d60 <__cxa_atexit@plt+0x675b0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 73d74 <__cxa_atexit@plt+0x675c4> │ │ │ │ - ldr r3, [pc, #72] @ 73d8c <__cxa_atexit@plt+0x675dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r5, #16 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - addseq r5, r9, #48, 18 @ 0xc0000 │ │ │ │ + adcseq r2, sl, #224, 8 @ 0xe0000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r6, [pc, #112] @ 73e18 <__cxa_atexit@plt+0x67668> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r6, [r5] │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq 73e00 <__cxa_atexit@plt+0x67650> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 73df8 <__cxa_atexit@plt+0x67648> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 73e0c <__cxa_atexit@plt+0x6765c> │ │ │ │ - ldr r3, [pc, #64] @ 73e1c <__cxa_atexit@plt+0x6766c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ - add r5, r5, #12 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 74b0c <__cxa_atexit@plt+0x6835c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 74b18 <__cxa_atexit@plt+0x68368> │ │ │ │ + ldr lr, [pc, #104] @ 74b28 <__cxa_atexit@plt+0x68378> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, #88] @ 74b2c <__cxa_atexit@plt+0x6837c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #76] @ 74b30 <__cxa_atexit@plt+0x68380> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #68] @ 74b34 <__cxa_atexit@plt+0x68384> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r3, r5} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - addseq r5, r9, #160, 16 @ 0xa00000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 73e74 <__cxa_atexit@plt+0x676c4> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 73e88 <__cxa_atexit@plt+0x676d8> │ │ │ │ - ldr r3, [pc, #60] @ 73e94 <__cxa_atexit@plt+0x676e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ - add r5, r5, #12 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq r2, sl, #100, 8 @ 0x64000000 │ │ │ │ + adcseq r2, sl, #144, 8 @ 0x90000000 │ │ │ │ + adcseq r2, sl, #32, 8 @ 0x20000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 74bb0 <__cxa_atexit@plt+0x68400> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 74bbc <__cxa_atexit@plt+0x6840c> │ │ │ │ + ldr lr, [pc, #100] @ 74bcc <__cxa_atexit@plt+0x6841c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 74bd0 <__cxa_atexit@plt+0x68420> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #64] @ 74bd4 <__cxa_atexit@plt+0x68424> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffdb4 │ │ │ │ - addseq r5, r9, #36, 16 @ 0x240000 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + adcseq r2, sl, #220, 6 @ 0x70000003 │ │ │ │ + adcseq r2, sl, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 73ef4 <__cxa_atexit@plt+0x67744> │ │ │ │ - ldr r3, [pc, #64] @ 73efc <__cxa_atexit@plt+0x6774c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r3, [r5, #4] │ │ │ │ + bhi 74cac <__cxa_atexit@plt+0x684fc> │ │ │ │ + ldr lr, [pc, #212] @ 74ccc <__cxa_atexit@plt+0x6851c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 73ee8 <__cxa_atexit@plt+0x67738> │ │ │ │ + beq 74c9c <__cxa_atexit@plt+0x684ec> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #44 @ 0x2c │ │ │ │ + cmp r2, sl │ │ │ │ + bcc 74cb4 <__cxa_atexit@plt+0x68504> │ │ │ │ + ldr lr, [pc, #152] @ 74cd0 <__cxa_atexit@plt+0x68520> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #148] @ 74cd4 <__cxa_atexit@plt+0x68524> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #144] @ 74cd8 <__cxa_atexit@plt+0x68528> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #-12]! │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr ip, [r8, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldmib r5, {r3, r7} │ │ │ │ + str r6, [r5, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #24]! │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str ip, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + add lr, r6, #32 │ │ │ │ + stm lr, {r0, r2, r7} │ │ │ │ + mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ - b 73f0c <__cxa_atexit@plt+0x6775c> │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff76c <__cxa_atexit@plt+0x3f2fbc> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - addseq r5, r9, #192, 14 @ 0x3000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 73f5c <__cxa_atexit@plt+0x677ac> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #80] @ 73f78 <__cxa_atexit@plt+0x677c8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 73f70 <__cxa_atexit@plt+0x677c0> │ │ │ │ - ldr r3, [pc, #52] @ 73f7c <__cxa_atexit@plt+0x677cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 73f70 <__cxa_atexit@plt+0x677c0> │ │ │ │ - b 73fc4 <__cxa_atexit@plt+0x67814> │ │ │ │ - ldr r7, [pc, #28] @ 73f80 <__cxa_atexit@plt+0x677d0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - adcseq r2, sl, #156, 30 @ 0x270 │ │ │ │ - addseq r5, r9, #60, 14 @ 0xf00000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 73fb4 <__cxa_atexit@plt+0x67804> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 73fac <__cxa_atexit@plt+0x677fc> │ │ │ │ - b 73fc4 <__cxa_atexit@plt+0x67814> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq r5, r9, #8, 14 @ 0x200000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 74018 <__cxa_atexit@plt+0x67868> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 74078 <__cxa_atexit@plt+0x678c8> │ │ │ │ - ldr r3, [pc, #192] @ 740ac <__cxa_atexit@plt+0x678fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #180] @ 740b0 <__cxa_atexit@plt+0x67900> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - ldr r3, [pc, #164] @ 740b4 <__cxa_atexit@plt+0x67904> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3eb6b4 <__cxa_atexit@plt+0x3def04> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #44 @ 0x2c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 74084 <__cxa_atexit@plt+0x678d4> │ │ │ │ - ldr r7, [pc, #112] @ 740a0 <__cxa_atexit@plt+0x678f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #108] @ 740a4 <__cxa_atexit@plt+0x678f4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str r7, [sl, #4]! │ │ │ │ - ldr r8, [pc, #96] @ 740a8 <__cxa_atexit@plt+0x678f8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldmdb r5, {r1, r3, r7} │ │ │ │ - mov r0, sl │ │ │ │ - str lr, [r0, #16]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r3, [sl, #12] │ │ │ │ - add lr, sl, #24 │ │ │ │ - stm lr, {r1, r7, r8} │ │ │ │ - str r0, [sl, #36] @ 0x24 │ │ │ │ - str sl, [sl, #40] @ 0x28 │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx ip │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r3, [pc, #16] @ 7409c <__cxa_atexit@plt+0x678ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - @ instruction: 0xfffff8e0 │ │ │ │ - @ instruction: 0xfffffc34 │ │ │ │ - adcseq r2, sl, #4, 30 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - adcseq r3, sl, #164 @ 0xa4 │ │ │ │ - adcseq r2, sl, #236, 30 @ 0x3b0 │ │ │ │ - addseq r5, r9, #8, 12 @ 0x800000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 74140 <__cxa_atexit@plt+0x67990> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 74178 <__cxa_atexit@plt+0x679c8> │ │ │ │ - ldr r7, [pc, #180] @ 7419c <__cxa_atexit@plt+0x679ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #176] @ 741a0 <__cxa_atexit@plt+0x679f0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r8, [pc, #164] @ 741a4 <__cxa_atexit@plt+0x679f4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - mov r2, r6 │ │ │ │ - str lr, [r2, #16]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #68] @ 74194 <__cxa_atexit@plt+0x679e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 74170 <__cxa_atexit@plt+0x679c0> │ │ │ │ - b 73f0c <__cxa_atexit@plt+0x6775c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 74198 <__cxa_atexit@plt+0x679e8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - @ instruction: 0xfffffdb8 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0xfffff828 │ │ │ │ - @ instruction: 0xfffffb7c │ │ │ │ - adcseq r2, sl, #76, 28 @ 0x4c0 │ │ │ │ - addseq r5, r9, #24, 10 @ 0x6000000 │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r8 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + adcseq r2, sl, #228, 6 @ 0x90000003 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 74224 <__cxa_atexit@plt+0x67a74> │ │ │ │ - ldr r7, [pc, #108] @ 7423c <__cxa_atexit@plt+0x67a8c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #104] @ 74240 <__cxa_atexit@plt+0x67a90> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r8, [pc, #92] @ 74244 <__cxa_atexit@plt+0x67a94> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - mov r2, r3 │ │ │ │ - str lr, [r2, #16]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #28] @ 74248 <__cxa_atexit@plt+0x67a98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - @ instruction: 0xfffff740 │ │ │ │ - @ instruction: 0xfffffa94 │ │ │ │ - adcseq r2, sl, #100, 26 @ 0x1900 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - addseq r5, r9, #116, 8 @ 0x74000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 742b4 <__cxa_atexit@plt+0x67b04> │ │ │ │ - ldr lr, [pc, #80] @ 742c0 <__cxa_atexit@plt+0x67b10> │ │ │ │ + bcc 74d60 <__cxa_atexit@plt+0x685b0> │ │ │ │ + ldr lr, [pc, #108] @ 74d6c <__cxa_atexit@plt+0x685bc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr r9, [pc, #60] @ 742c4 <__cxa_atexit@plt+0x67b14> │ │ │ │ + ldr r8, [pc, #104] @ 74d70 <__cxa_atexit@plt+0x685c0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #100] @ 74d74 <__cxa_atexit@plt+0x685c4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ - sub lr, r3, #20 │ │ │ │ - stm lr, {r0, r1, r8, r9} │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 742a8 <__cxa_atexit@plt+0x67af8> │ │ │ │ - mov r7, r2 │ │ │ │ - b 742d4 <__cxa_atexit@plt+0x67b24> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - adcseq r2, sl, #200, 24 @ 0xc800 │ │ │ │ - addseq r5, r9, #248, 6 @ 0xe0000003 │ │ │ │ + ldr r2, [r5, #8]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r0, #4]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + mov r3, r0 │ │ │ │ + str lr, [r3, #24]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str sl, [r0, #8] │ │ │ │ + str r2, [r0, #12] │ │ │ │ + str ip, [r0, #16] │ │ │ │ + str r1, [r0, #20] │ │ │ │ + str r2, [r0, #32] │ │ │ │ + str r1, [r0, #36] @ 0x24 │ │ │ │ + str r9, [r0, #40] @ 0x28 │ │ │ │ + b 3ff76c <__cxa_atexit@plt+0x3f2fbc> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + @ instruction: 0xfffffc9c │ │ │ │ + adcseq r2, sl, #28, 6 @ 0x70000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7434c <__cxa_atexit@plt+0x67b9c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7439c <__cxa_atexit@plt+0x67bec> │ │ │ │ - ldr r1, [pc, #208] @ 743cc <__cxa_atexit@plt+0x67c1c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r2, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - sub r6, r5, #4 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 743b8 <__cxa_atexit@plt+0x67c08> │ │ │ │ - ldr r6, [pc, #172] @ 743d0 <__cxa_atexit@plt+0x67c20> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - ldr r7, [r3, #-4] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - stm r5, {r6, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 7438c <__cxa_atexit@plt+0x67bdc> │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 73f0c <__cxa_atexit@plt+0x6775c> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 743ac <__cxa_atexit@plt+0x67bfc> │ │ │ │ - ldr r3, [pc, #104] @ 743c8 <__cxa_atexit@plt+0x67c18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - stmib r5, {r7, r8} │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 74380 <__cxa_atexit@plt+0x67bd0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 73568 <__cxa_atexit@plt+0x66db8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub ip, r5, #12 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 74e08 <__cxa_atexit@plt+0x68658> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 74e14 <__cxa_atexit@plt+0x68664> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + sub lr, r6, #15 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r8, [pc, #96] @ 74e24 <__cxa_atexit@plt+0x68674> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + stmdb r5, {r8, r9, lr} │ │ │ │ + ldr r5, [pc, #88] @ 74e28 <__cxa_atexit@plt+0x68678> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r5, [pc, #68] @ 74e2c <__cxa_atexit@plt+0x6867c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r1, r3, fp} │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, r1 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #16 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff204 │ │ │ │ - @ instruction: 0xfffffba8 │ │ │ │ - @ instruction: 0xfffffbe4 │ │ │ │ - addseq r5, r9, #232, 4 @ 0x8000000e │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ + adcseq r2, sl, #104, 4 @ 0x80000006 │ │ │ │ + @ instruction: 0xfffffb50 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + addseq r2, r9, #76 @ 0x4c │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 74474 <__cxa_atexit@plt+0x67cc4> │ │ │ │ - ldr lr, [pc, #132] @ 7447c <__cxa_atexit@plt+0x67ccc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r7, #25] │ │ │ │ - ldr ip, [r7, #17] │ │ │ │ - ldr r2, [r7, #21] │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r3, #-36]! @ 0xffffffdc │ │ │ │ - str r8, [r3, #32] │ │ │ │ - ldr lr, [r7, #1] │ │ │ │ - add r7, r7, #5 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str ip, [r3, #16] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - stmib r3, {r1, lr} │ │ │ │ - tst r9, #3 │ │ │ │ - beq 7445c <__cxa_atexit@plt+0x67cac> │ │ │ │ - ldr r3, [pc, #60] @ 74480 <__cxa_atexit@plt+0x67cd0> │ │ │ │ + bhi 74f10 <__cxa_atexit@plt+0x68760> │ │ │ │ + ldr sl, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #24 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc 74f1c <__cxa_atexit@plt+0x6876c> │ │ │ │ + str r3, [sp] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #220] @ 74f48 <__cxa_atexit@plt+0x68798> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + ldr ip, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + sub r9, r6, #19 │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + sub r3, r6, #9 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r3, [pc, #176] @ 74f4c <__cxa_atexit@plt+0x6879c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r3, [pc, #168] @ 74f50 <__cxa_atexit@plt+0x687a0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - str r3, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - str r9, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7446c <__cxa_atexit@plt+0x67cbc> │ │ │ │ - b 744c8 <__cxa_atexit@plt+0x67d18> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - addseq r5, r9, #60, 4 @ 0xc0000003 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 744b8 <__cxa_atexit@plt+0x67d08> │ │ │ │ + str r3, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + ldr r3, [pc, #156] @ 74f54 <__cxa_atexit@plt+0x687a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 744b0 <__cxa_atexit@plt+0x67d00> │ │ │ │ - b 744c8 <__cxa_atexit@plt+0x67d18> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - addseq r5, r9, #4, 4 @ 0x40000000 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 7456c <__cxa_atexit@plt+0x67dbc> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 745b4 <__cxa_atexit@plt+0x67e04> │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r2, [r7] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 7462c <__cxa_atexit@plt+0x67e7c> │ │ │ │ - ldr r0, [pc, #476] @ 746e4 <__cxa_atexit@plt+0x67f34> │ │ │ │ + str r3, [r2, #12] │ │ │ │ + str r1, [r2, #16] │ │ │ │ + str lr, [r2, #20] │ │ │ │ + str ip, [r2, #24] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + sub r1, r5, #32 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 74f34 <__cxa_atexit@plt+0x68784> │ │ │ │ + add r6, r2, #36 @ 0x24 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc 74f2c <__cxa_atexit@plt+0x6877c> │ │ │ │ + ldr r3, [pc, #112] @ 74f5c <__cxa_atexit@plt+0x687ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [pc, #108] @ 74f60 <__cxa_atexit@plt+0x687b0> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r3, [r3, #5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r0, [r2, #4]! │ │ │ │ - str r3, [r2, #32] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 74668 <__cxa_atexit@plt+0x67eb8> │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 74654 <__cxa_atexit@plt+0x67ea4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 746b8 <__cxa_atexit@plt+0x67f08> │ │ │ │ - ldr ip, [r5, #40]! @ 0x28 │ │ │ │ - ldr lr, [pc, #420] @ 746e8 <__cxa_atexit@plt+0x67f38> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - b 74618 <__cxa_atexit@plt+0x67e68> │ │ │ │ - ldr r1, [pc, #352] @ 746d4 <__cxa_atexit@plt+0x67f24> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 74624 <__cxa_atexit@plt+0x67e74> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 746a8 <__cxa_atexit@plt+0x67ef8> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 74654 <__cxa_atexit@plt+0x67ea4> │ │ │ │ - ldr ip, [r5, #40]! @ 0x28 │ │ │ │ - ldr lr, [pc, #296] @ 746d8 <__cxa_atexit@plt+0x67f28> │ │ │ │ - add lr, pc, lr │ │ │ │ - b 745f8 <__cxa_atexit@plt+0x67e48> │ │ │ │ - ldr r1, [pc, #272] @ 746cc <__cxa_atexit@plt+0x67f1c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 74624 <__cxa_atexit@plt+0x67e74> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 746a8 <__cxa_atexit@plt+0x67ef8> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 74654 <__cxa_atexit@plt+0x67ea4> │ │ │ │ - ldr ip, [r5, #40]! @ 0x28 │ │ │ │ - ldr lr, [pc, #216] @ 746d0 <__cxa_atexit@plt+0x67f20> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - mov r7, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #168] @ 746dc <__cxa_atexit@plt+0x67f2c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r3, #1] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #12]! │ │ │ │ - str r0, [r3, #24] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 7469c <__cxa_atexit@plt+0x67eec> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 74674 <__cxa_atexit@plt+0x67ec4> │ │ │ │ - ldr r7, [pc, #144] @ 746ec <__cxa_atexit@plt+0x67f3c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #100] @ 746e0 <__cxa_atexit@plt+0x67f30> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7469c <__cxa_atexit@plt+0x67eec> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - add r5, r5, #40 @ 0x28 │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, ip, asr #5 │ │ │ │ - @ instruction: 0xfffff1d8 │ │ │ │ - andeq r0, r0, r4, lsl #5 │ │ │ │ - @ instruction: 0xfffff2c0 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xfffffd10 │ │ │ │ - adcseq r2, sl, #164, 16 @ 0xa40000 │ │ │ │ - addseq r4, r9, #208, 30 @ 0x340 │ │ │ │ - andeq r0, r0, r8, lsl #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7471c <__cxa_atexit@plt+0x67f6c> │ │ │ │ - ldr r7, [pc, #96] @ 74770 <__cxa_atexit@plt+0x67fc0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r2, #28]! │ │ │ │ + str r8, [r2, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 74764 <__cxa_atexit@plt+0x67fb4> │ │ │ │ - ldr ip, [r5, #36]! @ 0x24 │ │ │ │ - ldr lr, [pc, #56] @ 74774 <__cxa_atexit@plt+0x67fc4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldmdb r5, {r0, r3} │ │ │ │ - mov r7, r8 │ │ │ │ - str lr, [r7, #4]! │ │ │ │ - str r2, [r7, #8] │ │ │ │ - str r3, [r7, #12] │ │ │ │ - str r0, [r7, #16] │ │ │ │ - str r1, [r7, #20] │ │ │ │ - bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r2, sl, #240, 14 @ 0x3c00000 │ │ │ │ - @ instruction: 0xfffffb18 │ │ │ │ - andeq r0, r0, r6, asr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 747a0 <__cxa_atexit@plt+0x67ff0> │ │ │ │ - ldr r7, [pc, #64] @ 747d4 <__cxa_atexit@plt+0x68024> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 747d0 <__cxa_atexit@plt+0x68020> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 747c8 <__cxa_atexit@plt+0x68018> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #28 │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 74f58 <__cxa_atexit@plt+0x687a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - adcseq r2, sl, #108, 14 @ 0x1b00000 │ │ │ │ - andeq r0, r0, r6, asr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #28 │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - addseq r4, r9, #208, 28 @ 0xd00 │ │ │ │ - andeq r1, r0, r9, asr #19 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + adcseq r2, sl, #228 @ 0xe4 │ │ │ │ + adcseq r2, sl, #180, 2 @ 0x2d │ │ │ │ + @ instruction: 0xfffff9e8 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + addseq r2, r9, #180, 4 @ 0x4000000b │ │ │ │ + @ instruction: 0xfffff7a4 │ │ │ │ + @ instruction: 0xfffff41c │ │ │ │ + addseq r1, r9, #20, 30 @ 0x50 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7486c <__cxa_atexit@plt+0x680bc> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 74834 <__cxa_atexit@plt+0x68084> │ │ │ │ - ldr r7, [pc, #84] @ 74878 <__cxa_atexit@plt+0x680c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 74fbc <__cxa_atexit@plt+0x6880c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 74fc4 <__cxa_atexit@plt+0x68814> │ │ │ │ + ldr r1, [pc, #68] @ 74fe0 <__cxa_atexit@plt+0x68830> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #64] @ 74fe4 <__cxa_atexit@plt+0x68834> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff774 <__cxa_atexit@plt+0x3f2fc4> │ │ │ │ mov r6, r3 │ │ │ │ + b 74fcc <__cxa_atexit@plt+0x6881c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 74fdc <__cxa_atexit@plt+0x6882c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr ip, [r5, #40]! @ 0x28 │ │ │ │ - ldr lr, [pc, #60] @ 7487c <__cxa_atexit@plt+0x680cc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - mov r7, r3 │ │ │ │ - bx ip │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r2, sl, #220, 12 @ 0xdc00000 │ │ │ │ - @ instruction: 0xfffff030 │ │ │ │ - addseq r4, r9, #64, 28 @ 0x400 │ │ │ │ - andeq r1, r0, r9, asr #19 │ │ │ │ + addseq r2, r9, #36, 4 @ 0x40000002 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0xfffff73c │ │ │ │ + addseq r1, r9, #148, 28 @ 0x940 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 748fc <__cxa_atexit@plt+0x6814c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 748c4 <__cxa_atexit@plt+0x68114> │ │ │ │ - ldr r7, [pc, #84] @ 74908 <__cxa_atexit@plt+0x68158> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr ip, [r5, #40]! @ 0x28 │ │ │ │ - ldr lr, [pc, #60] @ 7490c <__cxa_atexit@plt+0x6815c> │ │ │ │ + bcc 75064 <__cxa_atexit@plt+0x688b4> │ │ │ │ + ldr r2, [pc, #96] @ 75070 <__cxa_atexit@plt+0x688c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #92] @ 75074 <__cxa_atexit@plt+0x688c4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - mov r7, r3 │ │ │ │ - bx ip │ │ │ │ - mov r3, #24 │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r1, [pc, #84] @ 75078 <__cxa_atexit@plt+0x688c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + ldmdb r5, {r2, r9} │ │ │ │ + ldmib r5, {r0, sl} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r9, sl} │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r2, sl, #76, 12 @ 0x4c00000 │ │ │ │ - @ instruction: 0xffffef00 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe28 │ │ │ │ + @ instruction: 0xfffff708 │ │ │ │ + adcseq r2, sl, #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 74940 <__cxa_atexit@plt+0x68190> │ │ │ │ + bhi 750ac <__cxa_atexit@plt+0x688fc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 74948 <__cxa_atexit@plt+0x68198> │ │ │ │ + ldr r2, [pc, #24] @ 750b4 <__cxa_atexit@plt+0x68904> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 7204c <__cxa_atexit@plt+0x6589c> │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r2, sl, #32, 12 @ 0x2000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + adcseq r1, sl, #180, 28 @ 0xb40 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 749d8 <__cxa_atexit@plt+0x68228> │ │ │ │ - ldr r2, [pc, #120] @ 749e0 <__cxa_atexit@plt+0x68230> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 749e4 <__cxa_atexit@plt+0x68234> │ │ │ │ + bhi 750f0 <__cxa_atexit@plt+0x68940> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 750f8 <__cxa_atexit@plt+0x68948> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - ldrne r2, [pc, #92] @ 749e8 <__cxa_atexit@plt+0x68238> │ │ │ │ - addne r2, pc, r2 │ │ │ │ - ldrne r7, [r7, #7] │ │ │ │ - strne r2, [r3] │ │ │ │ - andsne r2, r7, #3 │ │ │ │ - bne 749a8 <__cxa_atexit@plt+0x681f8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 749c4 <__cxa_atexit@plt+0x68214> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 749ec <__cxa_atexit@plt+0x6823c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - adcseq r2, sl, #220, 10 @ 0x37000000 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - adcseq r2, sl, #52, 10 @ 0xd000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ 74a48 <__cxa_atexit@plt+0x68298> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 74a2c <__cxa_atexit@plt+0x6827c> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 74a34 <__cxa_atexit@plt+0x68284> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 74a4c <__cxa_atexit@plt+0x6829c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - adcseq r2, sl, #196, 8 @ 0xc4000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 74a78 <__cxa_atexit@plt+0x682c8> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 74a8c <__cxa_atexit@plt+0x682dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + adcseq r1, sl, #112, 28 @ 0x700 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 75130 <__cxa_atexit@plt+0x68980> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 75138 <__cxa_atexit@plt+0x68988> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r2, sl, #128, 8 @ 0x80000000 │ │ │ │ - addseq r5, r9, #48, 4 │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r9 │ │ │ │ - sub r2, r5, #20 │ │ │ │ + adcseq r1, sl, #48, 28 @ 0x300 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 74b30 <__cxa_atexit@plt+0x68380> │ │ │ │ + bhi 751a0 <__cxa_atexit@plt+0x689f0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #28 │ │ │ │ - cmp r1, r9 │ │ │ │ - bcc 74b38 <__cxa_atexit@plt+0x68388> │ │ │ │ - ldr r0, [pc, #136] @ 74b50 <__cxa_atexit@plt+0x683a0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldmib r7, {r1, ip, lr} │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r0, [pc, #112] @ 74b54 <__cxa_atexit@plt+0x683a4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #16]! │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [pc, #100] @ 74b58 <__cxa_atexit@plt+0x683a8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - ldr r3, [pc, #88] @ 74b5c <__cxa_atexit@plt+0x683ac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - str r6, [r5] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - ldr r6, [pc, #72] @ 74b60 <__cxa_atexit@plt+0x683b0> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r8, r6, #1 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 751ac <__cxa_atexit@plt+0x689fc> │ │ │ │ + ldr lr, [pc, #76] @ 751bc <__cxa_atexit@plt+0x68a0c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [pc, #64] @ 751c0 <__cxa_atexit@plt+0x68a10> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r9, r1 │ │ │ │ - mov sl, ip │ │ │ │ - b 7c2cc <__cxa_atexit@plt+0x6fb1c> │ │ │ │ - mov r9, r6 │ │ │ │ - b 74b40 <__cxa_atexit@plt+0x68390> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r1 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffd6c0 │ │ │ │ - @ instruction: 0xffffd8d4 │ │ │ │ - adcseq r2, sl, #68, 8 @ 0x44000000 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - adcseq r2, sl, #236, 12 @ 0xec00000 │ │ │ │ - addseq r4, r9, #92, 22 @ 0x17000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 74b98 <__cxa_atexit@plt+0x683e8> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 74bc0 <__cxa_atexit@plt+0x68410> │ │ │ │ - ldr r7, [pc, #296] @ 74cb4 <__cxa_atexit@plt+0x68504> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #8 │ │ │ │ - cmp r3, r8 │ │ │ │ - bcc 74c6c <__cxa_atexit@plt+0x684bc> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [pc, #252] @ 74cb0 <__cxa_atexit@plt+0x68500> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r8, #2 │ │ │ │ - b 74bfc <__cxa_atexit@plt+0x6844c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #20 │ │ │ │ - cmp r3, r8 │ │ │ │ - bcc 74c74 <__cxa_atexit@plt+0x684c4> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - sub r2, r8, #15 │ │ │ │ - ldr r1, [pc, #188] @ 74ca0 <__cxa_atexit@plt+0x684f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #184] @ 74ca4 <__cxa_atexit@plt+0x684f4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r3, r7} │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - sub r7, r8, #3 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 74c40 <__cxa_atexit@plt+0x68490> │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 74c84 <__cxa_atexit@plt+0x684d4> │ │ │ │ - ldr r3, [pc, #144] @ 74cb8 <__cxa_atexit@plt+0x68508> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - ldr r6, [pc, #96] @ 74ca8 <__cxa_atexit@plt+0x684f8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r6, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 74c60 <__cxa_atexit@plt+0x684b0> │ │ │ │ - mov r6, r8 │ │ │ │ - b 74d28 <__cxa_atexit@plt+0x68578> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r8 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - b 74c78 <__cxa_atexit@plt+0x684c8> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r5, [pc, #32] @ 74cac <__cxa_atexit@plt+0x684fc> │ │ │ │ - add r5, pc, r5 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r2, sl, #184, 6 @ 0xe0000002 │ │ │ │ - adcseq r2, sl, #36, 6 @ 0x90000000 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - adcseq r2, sl, #116, 6 @ 0xd0000001 │ │ │ │ - adcseq r2, sl, #116, 6 @ 0xd0000001 │ │ │ │ - @ instruction: 0xfffffd28 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 74cfc <__cxa_atexit@plt+0x6854c> │ │ │ │ - ldr r3, [pc, #48] @ 74d14 <__cxa_atexit@plt+0x68564> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - ldr r3, [pc, #20] @ 74d18 <__cxa_atexit@plt+0x68568> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffc6c │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - addseq r4, r9, #164, 18 @ 0x290000 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq r1, sl, #184, 26 @ 0x2e00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r1, [pc, #264] @ 74e44 <__cxa_atexit@plt+0x68694> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 74e24 <__cxa_atexit@plt+0x68674> │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 75230 <__cxa_atexit@plt+0x68a80> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #80 @ 0x50 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 74e30 <__cxa_atexit@plt+0x68680> │ │ │ │ - ldr r2, [pc, #224] @ 74e48 <__cxa_atexit@plt+0x68698> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #220] @ 74e4c <__cxa_atexit@plt+0x6869c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, #216] @ 74e50 <__cxa_atexit@plt+0x686a0> │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7523c <__cxa_atexit@plt+0x68a8c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #76] @ 7524c <__cxa_atexit@plt+0x68a9c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - str r0, [sp] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - sub r1, r3, #63 @ 0x3f │ │ │ │ - str r1, [r6, #68] @ 0x44 │ │ │ │ - sub r9, r3, #54 @ 0x36 │ │ │ │ - ldm r2, {r1, r2} │ │ │ │ - str r2, [r6, #24] │ │ │ │ - sub r8, r3, #35 @ 0x23 │ │ │ │ - ldr ip, [pc, #160] @ 74e54 <__cxa_atexit@plt+0x686a4> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr sl, [pc, #156] @ 74e58 <__cxa_atexit@plt+0x686a8> │ │ │ │ - add sl, pc, sl │ │ │ │ - mov lr, r6 │ │ │ │ - str sl, [lr, #28]! │ │ │ │ - ldr sl, [pc, #144] @ 74e5c <__cxa_atexit@plt+0x686ac> │ │ │ │ - add sl, pc, sl │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - str ip, [r6, #40] @ 0x28 │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - ldr r1, [pc, #120] @ 74e60 <__cxa_atexit@plt+0x686b0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - str r0, [r6, #52] @ 0x34 │ │ │ │ - str r8, [r6, #56] @ 0x38 │ │ │ │ - str r2, [r6, #60] @ 0x3c │ │ │ │ - str r9, [r6, #64] @ 0x40 │ │ │ │ - str lr, [r6, #72] @ 0x48 │ │ │ │ - str r6, [r6, #76] @ 0x4c │ │ │ │ - str sl, [r5] │ │ │ │ - ldr r6, [pc, #84] @ 74e64 <__cxa_atexit@plt+0x686b4> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r8, r6, #1 │ │ │ │ - sub r9, r3, #25 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr sl, [sp] │ │ │ │ - b 78484 <__cxa_atexit@plt+0x6bcd4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr sl, [pc, #68] @ 75250 <__cxa_atexit@plt+0x68aa0> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #80 @ 0x50 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r1, sl, #32, 28 @ 0x200 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 752d4 <__cxa_atexit@plt+0x68b24> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 752e0 <__cxa_atexit@plt+0x68b30> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + sub lr, r6, #7 │ │ │ │ + ldr ip, [pc, #92] @ 752f0 <__cxa_atexit@plt+0x68b40> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + stmdb r5, {r9, lr} │ │ │ │ + ldr r5, [pc, #80] @ 752f4 <__cxa_atexit@plt+0x68b44> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r5, [pc, #60] @ 752f8 <__cxa_atexit@plt+0x68b48> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - @ instruction: 0xffffd7c8 │ │ │ │ - @ instruction: 0xffffe3b4 │ │ │ │ - @ instruction: 0xffffdb80 │ │ │ │ - @ instruction: 0xffffe75c │ │ │ │ - @ instruction: 0xffffe498 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - @ instruction: 0xfffff5f8 │ │ │ │ - adcseq r2, sl, #240, 2 @ 0x3c │ │ │ │ - addseq r4, r9, #88, 16 @ 0x580000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #80 @ 0x50 │ │ │ │ - cmp r2, ip │ │ │ │ - bcc 74f3c <__cxa_atexit@plt+0x6878c> │ │ │ │ - ldr r2, [pc, #192] @ 74f4c <__cxa_atexit@plt+0x6879c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #188] @ 74f50 <__cxa_atexit@plt+0x687a0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [r5, #12]! │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r8, [pc, #172] @ 74f54 <__cxa_atexit@plt+0x687a4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - sub r0, ip, #63 @ 0x3f │ │ │ │ - str r0, [r6, #68] @ 0x44 │ │ │ │ - str fp, [sp] │ │ │ │ - sub fp, ip, #54 @ 0x36 │ │ │ │ - sub r2, ip, #35 @ 0x23 │ │ │ │ - ldr lr, [pc, #148] @ 74f58 <__cxa_atexit@plt+0x687a8> │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r3, r6 │ │ │ │ - str lr, [r3, #28]! │ │ │ │ - str r3, [r6, #72] @ 0x48 │ │ │ │ - ldr lr, [r5, #-8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - ldr r0, [pc, #112] @ 74f5c <__cxa_atexit@plt+0x687ac> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str r3, [r6, #24] │ │ │ │ - str lr, [r6, #36] @ 0x24 │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - ldr r0, [pc, #88] @ 74f60 <__cxa_atexit@plt+0x687b0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add lr, r6, #48 @ 0x30 │ │ │ │ - stm lr, {r0, r1, r2, r3, fp} │ │ │ │ - str r6, [r6, #76] @ 0x4c │ │ │ │ - ldr r6, [pc, #72] @ 74f64 <__cxa_atexit@plt+0x687b4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - ldr r6, [pc, #64] @ 74f68 <__cxa_atexit@plt+0x687b8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r8, r6, #1 │ │ │ │ - sub r9, ip, #25 │ │ │ │ - mov r6, ip │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 78484 <__cxa_atexit@plt+0x6bcd4> │ │ │ │ - mov r6, #80 @ 0x50 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, ip │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xffffd6a4 │ │ │ │ - @ instruction: 0xffffda64 │ │ │ │ - @ instruction: 0xffffe668 │ │ │ │ - @ instruction: 0xffffe390 │ │ │ │ - @ instruction: 0xffffe238 │ │ │ │ - @ instruction: 0xfffff4d8 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - adcseq r2, sl, #216 @ 0xd8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 74f88 <__cxa_atexit@plt+0x687d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 773a4 <__cxa_atexit@plt+0x6abf4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 74fa8 <__cxa_atexit@plt+0x687f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 78de0 <__cxa_atexit@plt+0x6c630> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + adcseq r1, sl, #152, 26 @ 0x2600 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + addseq r1, r9, #124, 22 @ 0x1f000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r7, [pc, #204] @ 75090 <__cxa_atexit@plt+0x688e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r5 │ │ │ │ - str r7, [r6], #-8 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 75064 <__cxa_atexit@plt+0x688b4> │ │ │ │ - ldr r7, [pc, #184] @ 75094 <__cxa_atexit@plt+0x688e4> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov ip, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 753b4 <__cxa_atexit@plt+0x68c04> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, ip, #24 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 753bc <__cxa_atexit@plt+0x68c0c> │ │ │ │ + stm sp, {r3, r7} │ │ │ │ + ldr r7, [pc, #184] @ 753f0 <__cxa_atexit@plt+0x68c40> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 75018 <__cxa_atexit@plt+0x68868> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 7502c <__cxa_atexit@plt+0x6887c> │ │ │ │ - ldr r5, [pc, #160] @ 7509c <__cxa_atexit@plt+0x688ec> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - str r5, [r6] │ │ │ │ - str r1, [r3] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb6cc <__cxa_atexit@plt+0x3def1c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 75078 <__cxa_atexit@plt+0x688c8> │ │ │ │ - ldr r7, [pc, #96] @ 750a4 <__cxa_atexit@plt+0x688f4> │ │ │ │ + ldr r1, [pc, #180] @ 753f4 <__cxa_atexit@plt+0x68c44> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #176] @ 753f8 <__cxa_atexit@plt+0x68c48> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sub lr, r6, #5 │ │ │ │ + mov r3, ip │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r7, r9, sl} │ │ │ │ + sub r1, r5, #20 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 753dc <__cxa_atexit@plt+0x68c2c> │ │ │ │ + add r6, ip, #36 @ 0x24 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 753d4 <__cxa_atexit@plt+0x68c24> │ │ │ │ + ldr r7, [pc, #120] @ 75404 <__cxa_atexit@plt+0x68c54> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, #92] @ 750a8 <__cxa_atexit@plt+0x688f8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r2, #4]! │ │ │ │ - str r3, [r2, #8] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 750a0 <__cxa_atexit@plt+0x688f0> │ │ │ │ + ldr r3, [pc, #116] @ 75408 <__cxa_atexit@plt+0x68c58> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r3, [ip, #28]! │ │ │ │ + str r8, [ip, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + mov r8, ip │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + mov r6, ip │ │ │ │ + b 753c4 <__cxa_atexit@plt+0x68c14> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 75400 <__cxa_atexit@plt+0x68c50> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 75098 <__cxa_atexit@plt+0x688e8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0xffffcebc │ │ │ │ - adcseq r1, sl, #120, 28 @ 0x780 │ │ │ │ - @ instruction: 0xffffceec │ │ │ │ - addseq r4, r9, #60, 22 @ 0xf000 │ │ │ │ - @ instruction: 0xfffff8d0 │ │ │ │ - adcseq r1, sl, #180, 28 @ 0xb40 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #24] @ 753fc <__cxa_atexit@plt+0x68c4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + @ instruction: 0xfffffd40 │ │ │ │ + adcseq r1, sl, #228, 24 @ 0xe400 │ │ │ │ + addseq r1, r9, #12, 28 @ 0xc0 │ │ │ │ + addseq r1, r9, #52, 28 @ 0x340 │ │ │ │ + @ instruction: 0xfffff304 │ │ │ │ + @ instruction: 0xffffef7c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 75444 <__cxa_atexit@plt+0x68c94> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 7544c <__cxa_atexit@plt+0x68c9c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r1, sl, #28, 22 @ 0x7000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 750e4 <__cxa_atexit@plt+0x68934> │ │ │ │ - ldr r2, [pc, #32] @ 750f0 <__cxa_atexit@plt+0x68940> │ │ │ │ + bcc 754b0 <__cxa_atexit@plt+0x68d00> │ │ │ │ + ldr r2, [pc, #72] @ 754c0 <__cxa_atexit@plt+0x68d10> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r1, [pc, #68] @ 754c4 <__cxa_atexit@plt+0x68d14> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5], #4 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffff844 │ │ │ │ - addseq r4, r9, #224, 22 @ 0x38000 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + adcseq r1, sl, #204, 20 @ 0xcc000 │ │ │ │ + addseq r1, r9, #176, 18 @ 0x2c0000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov ip, r6 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7558c <__cxa_atexit@plt+0x68ddc> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, ip, #8 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 75594 <__cxa_atexit@plt+0x68de4> │ │ │ │ + stm sp, {r3, r7} │ │ │ │ + ldr r2, [pc, #196] @ 755c8 <__cxa_atexit@plt+0x68e18> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #192] @ 755cc <__cxa_atexit@plt+0x68e1c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r7, [pc, #184] @ 755d0 <__cxa_atexit@plt+0x68e20> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r2, r2, #2 │ │ │ │ + mov r3, ip │ │ │ │ + ldr lr, [pc, #172] @ 755d4 <__cxa_atexit@plt+0x68e24> │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + sub r1, r5, #28 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 755b4 <__cxa_atexit@plt+0x68e04> │ │ │ │ + add r6, ip, #20 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 755ac <__cxa_atexit@plt+0x68dfc> │ │ │ │ + ldr r3, [pc, #124] @ 755e0 <__cxa_atexit@plt+0x68e30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #120] @ 755e4 <__cxa_atexit@plt+0x68e34> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [ip, #12]! │ │ │ │ + str r8, [ip, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + mov r8, ip │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + mov r6, ip │ │ │ │ + b 7559c <__cxa_atexit@plt+0x68dec> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #56] @ 755dc <__cxa_atexit@plt+0x68e2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 755d8 <__cxa_atexit@plt+0x68e28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ + bx r0 │ │ │ │ + addseq r0, r9, #192, 12 @ 0xc000000 │ │ │ │ + adcseq r1, sl, #244, 18 @ 0x3d0000 │ │ │ │ + adcseq r1, sl, #116, 22 @ 0x1d000 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + addseq r1, r9, #52, 24 @ 0x3400 │ │ │ │ + addseq r1, r9, #100, 24 @ 0x6400 │ │ │ │ + @ instruction: 0xfffff12c │ │ │ │ + @ instruction: 0xffffeda4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 75620 <__cxa_atexit@plt+0x68e70> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 75628 <__cxa_atexit@plt+0x68e78> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r1, sl, #64, 18 @ 0x100000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 75164 <__cxa_atexit@plt+0x689b4> │ │ │ │ + bhi 75694 <__cxa_atexit@plt+0x68ee4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #16 │ │ │ │ + add r6, r8, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 75170 <__cxa_atexit@plt+0x689c0> │ │ │ │ - ldr lr, [pc, #88] @ 75180 <__cxa_atexit@plt+0x689d0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #84] @ 75184 <__cxa_atexit@plt+0x689d4> │ │ │ │ + bcc 756a0 <__cxa_atexit@plt+0x68ef0> │ │ │ │ + ldr r2, [pc, #84] @ 756b0 <__cxa_atexit@plt+0x68f00> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 756b4 <__cxa_atexit@plt+0x68f04> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r2, [pc, #64] @ 75188 <__cxa_atexit@plt+0x689d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str lr, [r8, #4]! │ │ │ │ - str r5, [r8, #4] │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r0, [r8, #12] │ │ │ │ - add r9, r2, #3 │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 58d10 <__cxa_atexit@plt+0x4c560> │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff974 │ │ │ │ - adcseq r1, sl, #32, 28 @ 0x200 │ │ │ │ - addseq r4, r9, #116, 22 @ 0x1d000 │ │ │ │ - addseq r4, r9, #88, 22 @ 0x16000 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq r1, sl, #236, 16 @ 0xec0000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7525c <__cxa_atexit@plt+0x68aac> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #68 @ 0x44 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 75264 <__cxa_atexit@plt+0x68ab4> │ │ │ │ - ldr r9, [pc, #180] @ 75278 <__cxa_atexit@plt+0x68ac8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #176] @ 7527c <__cxa_atexit@plt+0x68acc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #172] @ 75280 <__cxa_atexit@plt+0x68ad0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [pc, #168] @ 75284 <__cxa_atexit@plt+0x68ad4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr ip, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #152] @ 75288 <__cxa_atexit@plt+0x68ad8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - add r1, r9, #2 │ │ │ │ - str r1, [r3, #64] @ 0x40 │ │ │ │ - sub r1, r6, #17 │ │ │ │ - ldr sl, [pc, #132] @ 7528c <__cxa_atexit@plt+0x68adc> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r9, [pc, #128] @ 75290 <__cxa_atexit@plt+0x68ae0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - mov r2, r3 │ │ │ │ - str r8, [r2, #24]! │ │ │ │ - ldr r8, [pc, #108] @ 75294 <__cxa_atexit@plt+0x68ae4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r0, r3 │ │ │ │ - str r8, [r0, #12]! │ │ │ │ - str r3, [r3, #32] │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - str ip, [r3, #40] @ 0x28 │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - str r2, [r3, #48] @ 0x30 │ │ │ │ - str lr, [r3, #52] @ 0x34 │ │ │ │ - str r9, [r3, #56] @ 0x38 │ │ │ │ - str r1, [r3, #60] @ 0x3c │ │ │ │ - sub r9, r6, #5 │ │ │ │ - add r8, sl, #3 │ │ │ │ - b 58d10 <__cxa_atexit@plt+0x4c560> │ │ │ │ - mov r6, r3 │ │ │ │ - b 7526c <__cxa_atexit@plt+0x68abc> │ │ │ │ - mov r5, #68 @ 0x44 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - addseq r4, r9, #224, 14 @ 0x3800000 │ │ │ │ - addseq r4, r9, #112, 14 @ 0x1c00000 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - adcseq r1, sl, #116, 26 @ 0x1d00 │ │ │ │ - adcseq r1, sl, #140, 28 @ 0x8c0 │ │ │ │ - addseq r4, r9, #152, 8 @ 0x98000000 │ │ │ │ - adcseq r1, sl, #68, 28 @ 0x440 │ │ │ │ - adcseq r1, sl, #160, 26 @ 0x2800 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 752f8 <__cxa_atexit@plt+0x68b48> │ │ │ │ - ldr r3, [pc, #80] @ 75310 <__cxa_atexit@plt+0x68b60> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #76] @ 75314 <__cxa_atexit@plt+0x68b64> │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7570c <__cxa_atexit@plt+0x68f5c> │ │ │ │ + ldr r2, [pc, #60] @ 7571c <__cxa_atexit@plt+0x68f6c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - add r3, r2, #3 │ │ │ │ - ldr r2, [pc, #60] @ 75318 <__cxa_atexit@plt+0x68b68> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r9, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - str r2, [r7, #16] │ │ │ │ - str r7, [r7, #20] │ │ │ │ - str r3, [r7, #24] │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 7531c <__cxa_atexit@plt+0x68b6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldmib r7, {r1, r7} │ │ │ │ + ldr r0, [r5], #4 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - addseq r4, r9, #208, 16 @ 0xd00000 │ │ │ │ - adcseq r1, sl, #4, 26 @ 0x100 │ │ │ │ - addseq r4, r9, #0, 20 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + addseq r1, r9, #88, 14 @ 0x1600000 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 75358 <__cxa_atexit@plt+0x68ba8> │ │ │ │ - ldr r3, [pc, #40] @ 75370 <__cxa_atexit@plt+0x68bc0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 75374 <__cxa_atexit@plt+0x68bc4> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 757e0 <__cxa_atexit@plt+0x69030> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 757e8 <__cxa_atexit@plt+0x69038> │ │ │ │ + str r2, [sp] │ │ │ │ + mov ip, r7 │ │ │ │ + ldr r7, [pc, #188] @ 7581c <__cxa_atexit@plt+0x6906c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - adcseq r1, sl, #180, 28 @ 0xb40 │ │ │ │ - addseq r4, r9, #176, 18 @ 0x2c0000 │ │ │ │ - rsbeq sl, r5, #759169024 @ 0x2d400000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - rsbeq sl, r5, #1065353216 @ 0x3f800000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 75474 <__cxa_atexit@plt+0x68cc4> │ │ │ │ - ldr r7, [pc, #212] @ 7549c <__cxa_atexit@plt+0x68cec> │ │ │ │ + ldr r1, [pc, #184] @ 75820 <__cxa_atexit@plt+0x69070> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #180] @ 75824 <__cxa_atexit@plt+0x69074> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldm r5, {r2, lr} │ │ │ │ + str sl, [r5, #4] │ │ │ │ + add r1, r1, #2 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + mov r1, r3 │ │ │ │ + str r7, [r1, #4]! │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str lr, [r5] │ │ │ │ + stmib r1, {r2, r9} │ │ │ │ + sub r1, r5, #20 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 75808 <__cxa_atexit@plt+0x69058> │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 75800 <__cxa_atexit@plt+0x69050> │ │ │ │ + ldr r7, [pc, #120] @ 75830 <__cxa_atexit@plt+0x69080> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 753f4 <__cxa_atexit@plt+0x68c44> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 75404 <__cxa_atexit@plt+0x68c54> │ │ │ │ - ldr r9, [r8, #2] │ │ │ │ - ldr r3, [pc, #184] @ 754a0 <__cxa_atexit@plt+0x68cf0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r2, [pc, #116] @ 75834 <__cxa_atexit@plt+0x69084> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, ip │ │ │ │ mov r8, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 75484 <__cxa_atexit@plt+0x68cd4> │ │ │ │ - ldr ip, [r5] │ │ │ │ - sub r9, r2, #18 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r1, [pc, #128] @ 754a8 <__cxa_atexit@plt+0x68cf8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #105 @ 0x69 │ │ │ │ - add r8, r1, #256 @ 0x100 │ │ │ │ - ldr lr, [pc, #116] @ 754ac <__cxa_atexit@plt+0x68cfc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #112] @ 754b0 <__cxa_atexit@plt+0x68d00> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - sub r7, r2, #27 │ │ │ │ - ldr r1, [pc, #100] @ 754b4 <__cxa_atexit@plt+0x68d04> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r3, lr} │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #40] @ 754a4 <__cxa_atexit@plt+0x68cf4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - rsbeq sl, r5, #128974848 @ 0x7b00000 │ │ │ │ - addseq r4, r9, #160, 16 @ 0xa00000 │ │ │ │ - adcseq r1, sl, #4, 24 @ 0x400 │ │ │ │ - adcseq r1, sl, #20, 22 @ 0x5000 │ │ │ │ - adcseq r1, sl, #192, 20 @ 0xc0000 │ │ │ │ - adcseq r1, sl, #212, 24 @ 0xd400 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 754e0 <__cxa_atexit@plt+0x68d30> │ │ │ │ - ldr r8, [pc, #140] @ 75560 <__cxa_atexit@plt+0x68db0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 75550 <__cxa_atexit@plt+0x68da0> │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - sub r8, r3, #18 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #96] @ 75564 <__cxa_atexit@plt+0x68db4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #105 @ 0x69 │ │ │ │ - add r9, r1, #256 @ 0x100 │ │ │ │ - ldr lr, [pc, #84] @ 75568 <__cxa_atexit@plt+0x68db8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #80] @ 7556c <__cxa_atexit@plt+0x68dbc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - sub r2, r3, #27 │ │ │ │ - ldr r1, [pc, #68] @ 75570 <__cxa_atexit@plt+0x68dc0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7, lr} │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - rsbeq sl, r5, #599785472 @ 0x23c00000 │ │ │ │ - adcseq r1, sl, #40, 22 @ 0xa000 │ │ │ │ - adcseq r1, sl, #56, 20 @ 0x38000 │ │ │ │ - adcseq r1, sl, #228, 18 @ 0x390000 │ │ │ │ - adcseq r1, sl, #248, 22 @ 0x3e000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 755ec <__cxa_atexit@plt+0x68e3c> │ │ │ │ - ldr r3, [pc, #104] @ 755fc <__cxa_atexit@plt+0x68e4c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 755b8 <__cxa_atexit@plt+0x68e08> │ │ │ │ - cmp r3, #1 │ │ │ │ - beq 755c8 <__cxa_atexit@plt+0x68e18> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 755d8 <__cxa_atexit@plt+0x68e28> │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - b 755cc <__cxa_atexit@plt+0x68e1c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 75600 <__cxa_atexit@plt+0x68e50> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 75604 <__cxa_atexit@plt+0x68e54> │ │ │ │ + b 757f0 <__cxa_atexit@plt+0x69040> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 7582c <__cxa_atexit@plt+0x6907c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - adcseq r1, sl, #32, 18 @ 0x80000 │ │ │ │ - addseq r4, r9, #44, 14 @ 0xb00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - beq 7562c <__cxa_atexit@plt+0x68e7c> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 75640 <__cxa_atexit@plt+0x68e90> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - b 75630 <__cxa_atexit@plt+0x68e80> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 75654 <__cxa_atexit@plt+0x68ea4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - adcseq r1, sl, #184, 16 @ 0xb80000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 75690 <__cxa_atexit@plt+0x68ee0> │ │ │ │ - ldr r3, [pc, #40] @ 756a8 <__cxa_atexit@plt+0x68ef8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 756ac <__cxa_atexit@plt+0x68efc> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 75828 <__cxa_atexit@plt+0x69078> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - adcseq r1, sl, #100, 18 @ 0x190000 │ │ │ │ - addseq r4, r9, #140, 12 @ 0x8c00000 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + addseq r0, r9, #80, 8 @ 0x50000000 │ │ │ │ + adcseq r1, sl, #28, 18 @ 0x70000 │ │ │ │ + addseq r1, r9, #224, 18 @ 0x380000 │ │ │ │ + addseq r1, r9, #24, 20 @ 0x18000 │ │ │ │ + @ instruction: 0xffffeed8 │ │ │ │ + @ instruction: 0xffffeb50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7571c <__cxa_atexit@plt+0x68f6c> │ │ │ │ - ldr r3, [pc, #92] @ 7572c <__cxa_atexit@plt+0x68f7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 756fc <__cxa_atexit@plt+0x68f4c> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r7, #61 @ 0x3d │ │ │ │ - bne 7570c <__cxa_atexit@plt+0x68f5c> │ │ │ │ - ldr r7, [pc, #60] @ 75730 <__cxa_atexit@plt+0x68f80> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 75738 <__cxa_atexit@plt+0x68f88> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 75734 <__cxa_atexit@plt+0x68f84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - adcseq r1, sl, #12, 18 @ 0x30000 │ │ │ │ - addseq r4, r9, #4, 12 @ 0x400000 │ │ │ │ - adcseq r1, sl, #96, 16 @ 0x600000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 7576c <__cxa_atexit@plt+0x68fbc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ 75770 <__cxa_atexit@plt+0x68fc0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r7, r2, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - cmp r1, #61 @ 0x3d │ │ │ │ - addeq r7, r3, #1 │ │ │ │ - bx r0 │ │ │ │ - adcseq r1, sl, #180, 16 @ 0xb40000 │ │ │ │ - adcseq r1, sl, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 75804 <__cxa_atexit@plt+0x69054> │ │ │ │ - ldr r2, [pc, #144] @ 75820 <__cxa_atexit@plt+0x69070> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #136] @ 75824 <__cxa_atexit@plt+0x69074> │ │ │ │ + bhi 75884 <__cxa_atexit@plt+0x690d4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 7588c <__cxa_atexit@plt+0x690dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 757e4 <__cxa_atexit@plt+0x69034> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 757f0 <__cxa_atexit@plt+0x69040> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 7580c <__cxa_atexit@plt+0x6905c> │ │ │ │ - ldr r3, [pc, #92] @ 7582c <__cxa_atexit@plt+0x6907c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 75828 <__cxa_atexit@plt+0x69078> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - adcseq r1, sl, #180, 14 @ 0x2d00000 │ │ │ │ - adcseq r1, sl, #148, 14 @ 0x2500000 │ │ │ │ - adcseq r1, sl, #80, 14 @ 0x1400000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 75870 <__cxa_atexit@plt+0x690c0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 75884 <__cxa_atexit@plt+0x690d4> │ │ │ │ - ldr r2, [pc, #60] @ 75898 <__cxa_atexit@plt+0x690e8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 75894 <__cxa_atexit@plt+0x690e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r1, sl, #20, 14 @ 0x500000 │ │ │ │ - adcseq r1, sl, #196, 12 @ 0xc400000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 75908 <__cxa_atexit@plt+0x69158> │ │ │ │ - ldr r2, [pc, #88] @ 75914 <__cxa_atexit@plt+0x69164> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - ldr r2, [pc, #76] @ 75918 <__cxa_atexit@plt+0x69168> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 75900 <__cxa_atexit@plt+0x69150> │ │ │ │ - ldr r3, [pc, #52] @ 7591c <__cxa_atexit@plt+0x6916c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #48] @ 75920 <__cxa_atexit@plt+0x69170> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 3eb8bc <__cxa_atexit@plt+0x3df10c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - adcseq r1, sl, #132, 12 @ 0x8400000 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - addseq r4, r9, #56, 8 @ 0x38000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 7594c <__cxa_atexit@plt+0x6919c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #20] @ 75950 <__cxa_atexit@plt+0x691a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 3eb8bc <__cxa_atexit@plt+0x3df10c> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - addseq r4, r9, #236, 6 @ 0xb0000003 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 75988 <__cxa_atexit@plt+0x691d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 7597c <__cxa_atexit@plt+0x691cc> │ │ │ │ - mov r7, r8 │ │ │ │ - b 75994 <__cxa_atexit@plt+0x691e4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ + adcseq r1, sl, #220, 12 @ 0xdc00000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 759e8 <__cxa_atexit@plt+0x69238> │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 75a28 <__cxa_atexit@plt+0x69278> │ │ │ │ - ldr lr, [pc, #144] @ 75a48 <__cxa_atexit@plt+0x69298> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r8, [pc, #132] @ 75a4c <__cxa_atexit@plt+0x6929c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - sub r2, r3, #14 │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - b 75a1c <__cxa_atexit@plt+0x6926c> │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 75a30 <__cxa_atexit@plt+0x69280> │ │ │ │ - ldr r7, [pc, #68] @ 75a40 <__cxa_atexit@plt+0x69290> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r2, [pc, #60] @ 75a44 <__cxa_atexit@plt+0x69294> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 758dc <__cxa_atexit@plt+0x6912c> │ │ │ │ + ldr r2, [pc, #52] @ 758ec <__cxa_atexit@plt+0x6913c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - b 75a34 <__cxa_atexit@plt+0x69284> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r1, sl, #20, 10 @ 0x5000000 │ │ │ │ - adcseq r1, sl, #132, 10 @ 0x21000000 │ │ │ │ - adcseq r1, sl, #88, 10 @ 0x16000000 │ │ │ │ - adcseq r1, sl, #88, 10 @ 0x16000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + addseq r1, r9, #140, 10 @ 0x23000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 75aa4 <__cxa_atexit@plt+0x692f4> │ │ │ │ - ldr r2, [pc, #64] @ 75aac <__cxa_atexit@plt+0x692fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi 759c4 <__cxa_atexit@plt+0x69214> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #20 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 759d0 <__cxa_atexit@plt+0x69220> │ │ │ │ + str r3, [sp] │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #56] @ 75ab0 <__cxa_atexit@plt+0x69300> │ │ │ │ + ldr r1, [pc, #208] @ 759fc <__cxa_atexit@plt+0x6924c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 75a98 <__cxa_atexit@plt+0x692e8> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 47ac8 <__cxa_atexit@plt+0x3b318> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - adcseq r1, sl, #216, 8 @ 0xd8000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 47ac8 <__cxa_atexit@plt+0x3b318> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 75b50 <__cxa_atexit@plt+0x693a0> │ │ │ │ - ldr r3, [pc, #120] @ 75b60 <__cxa_atexit@plt+0x693b0> │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr ip, [pc, #184] @ 75a00 <__cxa_atexit@plt+0x69250> │ │ │ │ + add ip, pc, ip │ │ │ │ + sub lr, r6, #15 │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + sub r3, r6, #5 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + ldr r3, [pc, #164] @ 75a04 <__cxa_atexit@plt+0x69254> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str ip, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + ldr r3, [pc, #148] @ 75a08 <__cxa_atexit@plt+0x69258> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 75b24 <__cxa_atexit@plt+0x69374> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 75b34 <__cxa_atexit@plt+0x69384> │ │ │ │ - ldr r3, [pc, #92] @ 75b64 <__cxa_atexit@plt+0x693b4> │ │ │ │ + str r3, [r2, #12] │ │ │ │ + str sl, [r2, #16] │ │ │ │ + str r9, [r2, #20] │ │ │ │ + sub r1, r5, #28 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 759e8 <__cxa_atexit@plt+0x69238> │ │ │ │ + add r6, r2, #32 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 759e0 <__cxa_atexit@plt+0x69230> │ │ │ │ + ldr r3, [pc, #112] @ 75a10 <__cxa_atexit@plt+0x69260> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - ldr r2, [r8, #6] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 75b48 <__cxa_atexit@plt+0x69398> │ │ │ │ - b 75bd8 <__cxa_atexit@plt+0x69428> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 75b6c <__cxa_atexit@plt+0x693bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [pc, #108] @ 75a14 <__cxa_atexit@plt+0x69264> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r0, [r2, #24]! │ │ │ │ + str r8, [r2, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 75b68 <__cxa_atexit@plt+0x693b8> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 75a0c <__cxa_atexit@plt+0x6925c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - addseq r4, r9, #212, 2 @ 0x35 │ │ │ │ - adcseq r1, sl, #80, 8 @ 0x50000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 75bac <__cxa_atexit@plt+0x693fc> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #48] @ 75bc8 <__cxa_atexit@plt+0x69418> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 75bc0 <__cxa_atexit@plt+0x69410> │ │ │ │ - b 75bd8 <__cxa_atexit@plt+0x69428> │ │ │ │ - ldr r7, [pc, #24] @ 75bcc <__cxa_atexit@plt+0x6941c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - adcseq r1, sl, #216, 6 @ 0x60000003 │ │ │ │ + adcseq r1, sl, #36, 12 @ 0x2400000 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + adcseq r1, sl, #204, 12 @ 0xcc00000 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + addseq r1, r9, #0, 16 │ │ │ │ + @ instruction: 0xffffecf0 │ │ │ │ + @ instruction: 0xffffe968 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - cmp r7, #45 @ 0x2d │ │ │ │ - bne 75c2c <__cxa_atexit@plt+0x6947c> │ │ │ │ - ldr r2, [pc, #108] @ 75c58 <__cxa_atexit@plt+0x694a8> │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + addseq r1, r9, #76, 8 @ 0x4c000000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 75a94 <__cxa_atexit@plt+0x692e4> │ │ │ │ + ldr r2, [pc, #84] @ 75aac <__cxa_atexit@plt+0x692fc> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 75ab0 <__cxa_atexit@plt+0x69300> │ │ │ │ + add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 75c40 <__cxa_atexit@plt+0x69490> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 75c2c <__cxa_atexit@plt+0x6947c> │ │ │ │ - ldr r2, [pc, #76] @ 75c5c <__cxa_atexit@plt+0x694ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 75c4c <__cxa_atexit@plt+0x6949c> │ │ │ │ - mov r7, r3 │ │ │ │ - b 75ccc <__cxa_atexit@plt+0x6951c> │ │ │ │ - ldr r7, [pc, #44] @ 75c60 <__cxa_atexit@plt+0x694b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str r5, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str sl, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r7, [r7, #28] │ │ │ │ + sub r7, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - adcseq r1, sl, #88, 6 @ 0x60000001 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 75ca0 <__cxa_atexit@plt+0x694f0> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #48] @ 75cbc <__cxa_atexit@plt+0x6950c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 75cb4 <__cxa_atexit@plt+0x69504> │ │ │ │ - b 75ccc <__cxa_atexit@plt+0x6951c> │ │ │ │ - ldr r7, [pc, #24] @ 75cc0 <__cxa_atexit@plt+0x69510> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - adcseq r1, sl, #228, 4 @ 0x4000000e │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 75db0 <__cxa_atexit@plt+0x69600> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r7, r3, #4 │ │ │ │ - cmp r1, #45 @ 0x2d │ │ │ │ - bne 75d5c <__cxa_atexit@plt+0x695ac> │ │ │ │ - add r1, r3, #16 │ │ │ │ - ldr lr, [pc, #188] @ 75dbc <__cxa_atexit@plt+0x6960c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #184] @ 75dc0 <__cxa_atexit@plt+0x69610> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str lr, [r3, #28]! │ │ │ │ - sub r0, r6, #15 │ │ │ │ - ldr lr, [pc, #168] @ 75dc4 <__cxa_atexit@plt+0x69614> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #164] @ 75dc8 <__cxa_atexit@plt+0x69618> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr sl, [pc, #156] @ 75dcc <__cxa_atexit@plt+0x6961c> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str sl, [r3, #-12] │ │ │ │ - str r8, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx ip │ │ │ │ - ldr lr, [pc, #108] @ 75dd0 <__cxa_atexit@plt+0x69620> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #104] @ 75dd4 <__cxa_atexit@plt+0x69624> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - sub r0, r6, #31 │ │ │ │ - str r0, [r3, #40]! @ 0x28 │ │ │ │ - sub r0, r6, #39 @ 0x27 │ │ │ │ - ldr r9, [pc, #84] @ 75dd8 <__cxa_atexit@plt+0x69628> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr sl, [pc, #80] @ 75ddc <__cxa_atexit@plt+0x6962c> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r2, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str sl, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - str r9, [r3, #-16] │ │ │ │ - stmdb r3, {r0, r7, r8} │ │ │ │ - str lr, [r3, #-36] @ 0xffffffdc │ │ │ │ - sub r7, r6, #18 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - mov r3, #56 @ 0x38 │ │ │ │ + ldr r7, [pc, #24] @ 75ab4 <__cxa_atexit@plt+0x69304> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffd54 │ │ │ │ - @ instruction: 0xfffffb98 │ │ │ │ - adcseq r1, sl, #4, 4 @ 0x40000000 │ │ │ │ - adcseq r1, sl, #228, 8 @ 0xe4000000 │ │ │ │ - adcseq r1, sl, #88, 4 @ 0x80000005 │ │ │ │ - @ instruction: 0xfffffa14 │ │ │ │ - adcseq r1, sl, #180, 2 @ 0x2d │ │ │ │ - adcseq r1, sl, #132, 8 @ 0x84000000 │ │ │ │ - adcseq r1, sl, #232, 6 @ 0xa0000003 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + addseq r1, r9, #124, 14 @ 0x1f00000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 75e14 <__cxa_atexit@plt+0x69664> │ │ │ │ + bhi 75af0 <__cxa_atexit@plt+0x69340> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 75e1c <__cxa_atexit@plt+0x6966c> │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 75af8 <__cxa_atexit@plt+0x69348> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r1, sl, #76, 2 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 75e60 <__cxa_atexit@plt+0x696b0> │ │ │ │ - ldr r7, [pc, #48] @ 75e70 <__cxa_atexit@plt+0x696c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 75e54 <__cxa_atexit@plt+0x696a4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 75e80 <__cxa_atexit@plt+0x696d0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 75e74 <__cxa_atexit@plt+0x696c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ + adcseq r1, sl, #112, 8 @ 0x70000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 75b44 <__cxa_atexit@plt+0x69394> │ │ │ │ + ldr r2, [pc, #48] @ 75b54 <__cxa_atexit@plt+0x693a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r3, r9, #200, 28 @ 0xc80 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + addseq r1, r9, #32, 6 @ 0x80000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #208] @ 75f58 <__cxa_atexit@plt+0x697a8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #204] @ 75f5c <__cxa_atexit@plt+0x697ac> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub lr, r5, #16 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 75bf8 <__cxa_atexit@plt+0x69448> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 75c00 <__cxa_atexit@plt+0x69450> │ │ │ │ + ldr r1, [pc, #164] @ 75c34 <__cxa_atexit@plt+0x69484> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r9, [pc, #200] @ 75f60 <__cxa_atexit@plt+0x697b0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #196] @ 75f64 <__cxa_atexit@plt+0x697b4> │ │ │ │ - add sl, pc, sl │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 75f14 <__cxa_atexit@plt+0x69764> │ │ │ │ - bic r0, r7, #3 │ │ │ │ - ldr r2, [r0] │ │ │ │ - sub r0, r5, #12 │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 75ee0 <__cxa_atexit@plt+0x69730> │ │ │ │ - cmp r2, #4 │ │ │ │ - ldr r8, [r7, #1] │ │ │ │ - ldr r2, [r7, #5] │ │ │ │ - strne sl, [r5, #-4] │ │ │ │ - streq r9, [r5, #-4] │ │ │ │ - b 75eec <__cxa_atexit@plt+0x6973c> │ │ │ │ - ldr r8, [r7, #1] │ │ │ │ - ldr r2, [r7, #5] │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 75f44 <__cxa_atexit@plt+0x69794> │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ - mov r7, r8 │ │ │ │ - bne 75ea0 <__cxa_atexit@plt+0x696f0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 75f30 <__cxa_atexit@plt+0x69780> │ │ │ │ - ldr r7, [pc, #68] @ 75f68 <__cxa_atexit@plt+0x697b8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 75f6c <__cxa_atexit@plt+0x697bc> │ │ │ │ + ldr r2, [pc, #160] @ 75c38 <__cxa_atexit@plt+0x69488> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [pc, #156] @ 75c3c <__cxa_atexit@plt+0x6948c> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + stmib r3, {r1, r9} │ │ │ │ + sub r1, r6, #1 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str ip, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r2, sl} │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 75c20 <__cxa_atexit@plt+0x69470> │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 75c18 <__cxa_atexit@plt+0x69468> │ │ │ │ + ldr r2, [pc, #116] @ 75c48 <__cxa_atexit@plt+0x69498> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #112] @ 75c4c <__cxa_atexit@plt+0x6949c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r3, #12]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + mov r6, r3 │ │ │ │ + b 75c08 <__cxa_atexit@plt+0x69458> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 75c44 <__cxa_atexit@plt+0x69494> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - @ instruction: 0xffffffec │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - adcseq r1, sl, #104 @ 0x68 │ │ │ │ - addseq r3, r9, #228, 26 @ 0x3900 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 75fa0 <__cxa_atexit@plt+0x697f0> │ │ │ │ - ldr r2, [pc, #44] @ 75fb8 <__cxa_atexit@plt+0x69808> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #12] @ 75fb4 <__cxa_atexit@plt+0x69804> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - adcseq r0, sl, #228, 30 @ 0x390 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 75fe4 <__cxa_atexit@plt+0x69834> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 75fdc <__cxa_atexit@plt+0x6982c> │ │ │ │ - b 75e80 <__cxa_atexit@plt+0x696d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 75c40 <__cxa_atexit@plt+0x69490> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, lr │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffeb0 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + addseq r0, r9, #64 @ 0x40 │ │ │ │ + adcseq r1, sl, #176, 8 @ 0xb0000000 │ │ │ │ + addseq r1, r9, #200, 10 @ 0x32000000 │ │ │ │ + addseq r1, r9, #16, 12 @ 0x1000000 │ │ │ │ + @ instruction: 0xffffeabc │ │ │ │ + @ instruction: 0xffffe734 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 76004 <__cxa_atexit@plt+0x69854> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 76028 <__cxa_atexit@plt+0x69878> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 76020 <__cxa_atexit@plt+0x69870> │ │ │ │ - b 75e80 <__cxa_atexit@plt+0x696d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 75c80 <__cxa_atexit@plt+0x694d0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 75c88 <__cxa_atexit@plt+0x694d8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff754 <__cxa_atexit@plt+0x3f2fa4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7607c <__cxa_atexit@plt+0x698cc> │ │ │ │ - ldr r3, [pc, #100] @ 760ac <__cxa_atexit@plt+0x698fc> │ │ │ │ + adcseq r1, sl, #224, 4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 75d34 <__cxa_atexit@plt+0x69584> │ │ │ │ + ldr r3, [pc, #144] @ 75d3c <__cxa_atexit@plt+0x6958c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7609c <__cxa_atexit@plt+0x698ec> │ │ │ │ - ldr r7, [pc, #72] @ 760b0 <__cxa_atexit@plt+0x69900> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r1, r2} │ │ │ │ tst r8, #3 │ │ │ │ - beq 76090 <__cxa_atexit@plt+0x698e0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 75e80 <__cxa_atexit@plt+0x696d0> │ │ │ │ - ldr r7, [pc, #52] @ 760b8 <__cxa_atexit@plt+0x69908> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + beq 75d04 <__cxa_atexit@plt+0x69554> │ │ │ │ + ldr r1, [pc, #112] @ 75d40 <__cxa_atexit@plt+0x69590> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 75d14 <__cxa_atexit@plt+0x69564> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 75d2c <__cxa_atexit@plt+0x6957c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 760b4 <__cxa_atexit@plt+0x69904> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #40] @ 75d44 <__cxa_atexit@plt+0x69594> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - addseq r3, r9, #140, 24 @ 0x8c00 │ │ │ │ - adcseq r0, sl, #8, 30 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + adcseq r1, sl, #28, 4 @ 0xc0000001 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7611c <__cxa_atexit@plt+0x6996c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 76130 <__cxa_atexit@plt+0x69980> │ │ │ │ - ldr r2, [pc, #92] @ 76144 <__cxa_atexit@plt+0x69994> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #84] @ 75db4 <__cxa_atexit@plt+0x69604> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #72] @ 76148 <__cxa_atexit@plt+0x69998> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 76140 <__cxa_atexit@plt+0x69990> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 75d8c <__cxa_atexit@plt+0x695dc> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 75da8 <__cxa_atexit@plt+0x695f8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r0, sl, #104, 28 @ 0x680 │ │ │ │ - @ instruction: 0xfffffcfc │ │ │ │ - adcseq r0, sl, #32, 28 @ 0x200 │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ldr r3, [pc, #24] @ 75db8 <__cxa_atexit@plt+0x69608> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + adcseq r1, sl, #152, 2 @ 0x26 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 75dec <__cxa_atexit@plt+0x6963c> │ │ │ │ + ldr r3, [pc, #32] @ 75df8 <__cxa_atexit@plt+0x69648> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + adcseq r1, sl, #96, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 761bc <__cxa_atexit@plt+0x69a0c> │ │ │ │ + bhi 75e68 <__cxa_atexit@plt+0x696b8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 761c8 <__cxa_atexit@plt+0x69a18> │ │ │ │ + bcc 75e74 <__cxa_atexit@plt+0x696c4> │ │ │ │ + ldr r1, [pc, #84] @ 75e84 <__cxa_atexit@plt+0x696d4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r0, r1, #1 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ - ldr r0, [pc, #84] @ 761d8 <__cxa_atexit@plt+0x69a28> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r1, [pc, #76] @ 761dc <__cxa_atexit@plt+0x69a2c> │ │ │ │ + ldr r1, [pc, #72] @ 75e88 <__cxa_atexit@plt+0x696d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r8, [r2, #12] │ │ │ │ + stmib r2, {r1, r8} │ │ │ │ + str r0, [r2, #12] │ │ │ │ sub r0, r6, #7 │ │ │ │ - ldr r1, [pc, #56] @ 761e0 <__cxa_atexit@plt+0x69a30> │ │ │ │ + ldr r1, [pc, #56] @ 75e8c <__cxa_atexit@plt+0x696dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, lr │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - adcseq r1, sl, #88 @ 0x58 │ │ │ │ - adcseq r0, sl, #128, 26 @ 0x2000 │ │ │ │ - adcseq r0, sl, #144, 26 @ 0x2400 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 76284 <__cxa_atexit@plt+0x69ad4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #36 @ 0x24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 76290 <__cxa_atexit@plt+0x69ae0> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - ldr r1, [r7, #10] │ │ │ │ - str r9, [r3, #36] @ 0x24 │ │ │ │ - sub ip, r6, #18 │ │ │ │ - sub r0, r6, #29 │ │ │ │ - sub lr, r6, #7 │ │ │ │ - ldr r9, [pc, #104] @ 762a0 <__cxa_atexit@plt+0x69af0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - stmdb r5, {r9, lr} │ │ │ │ - ldr r5, [pc, #96] @ 762a4 <__cxa_atexit@plt+0x69af4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r5, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - ldr r5, [pc, #80] @ 762a8 <__cxa_atexit@plt+0x69af8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r5, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str sl, [r3, #24] │ │ │ │ - ldr r5, [pc, #64] @ 762ac <__cxa_atexit@plt+0x69afc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r5, [r3, #28] │ │ │ │ - str ip, [r3, #32] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - adcseq r0, sl, #0, 26 │ │ │ │ - adcseq r0, sl, #16, 28 @ 0x100 │ │ │ │ - adcseq r0, sl, #128, 30 @ 0x200 │ │ │ │ - adcseq r0, sl, #164, 24 @ 0xa400 │ │ │ │ - addseq r3, r9, #124, 20 @ 0x7c000 │ │ │ │ + adcseq r1, sl, #248, 2 @ 0x3e │ │ │ │ + adcseq r1, sl, #208 @ 0xd0 │ │ │ │ + adcseq r1, sl, #228 @ 0xe4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 76314 <__cxa_atexit@plt+0x69b64> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #88] @ 76330 <__cxa_atexit@plt+0x69b80> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7631c <__cxa_atexit@plt+0x69b6c> │ │ │ │ - ldr r7, [pc, #68] @ 76334 <__cxa_atexit@plt+0x69b84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 76308 <__cxa_atexit@plt+0x69b58> │ │ │ │ - mov r7, sl │ │ │ │ - b 76d7c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ + bhi 75ec8 <__cxa_atexit@plt+0x69718> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 75ed0 <__cxa_atexit@plt+0x69720> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 76338 <__cxa_atexit@plt+0x69b88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + adcseq r1, sl, #152 @ 0x98 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 75f08 <__cxa_atexit@plt+0x69758> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 75f10 <__cxa_atexit@plt+0x69760> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r0, sl, #120, 24 @ 0x7800 │ │ │ │ - andeq r0, r0, r8, lsl #21 │ │ │ │ - addseq r3, r9, #16, 20 @ 0x10000 │ │ │ │ - addseq r3, r9, #240, 18 @ 0x3c0000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + adcseq r1, sl, #88 @ 0x58 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - sub sl, r5, #20 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 763cc <__cxa_atexit@plt+0x69c1c> │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 75f9c <__cxa_atexit@plt+0x697ec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #36 @ 0x24 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 763d8 <__cxa_atexit@plt+0x69c28> │ │ │ │ + bcc 75fa8 <__cxa_atexit@plt+0x697f8> │ │ │ │ + ldr lr, [pc, #116] @ 75fb8 <__cxa_atexit@plt+0x69808> │ │ │ │ + add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 763e8 <__cxa_atexit@plt+0x69c38> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - add lr, r7, #8 │ │ │ │ - ldm lr, {r8, r9, lr} │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - ldr r1, [r7, #24] │ │ │ │ - sub r2, r6, #30 │ │ │ │ + ldr r0, [pc, #108] @ 75fbc <__cxa_atexit@plt+0x6980c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #80] @ 75fc0 <__cxa_atexit@plt+0x69810> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-16] │ │ │ │ - ldr r2, [pc, #84] @ 763ec <__cxa_atexit@plt+0x69c3c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #76] @ 763f0 <__cxa_atexit@plt+0x69c40> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #20]! │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 763f4 <__cxa_atexit@plt+0x69c44> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - stmdb r3, {r2, r8, r9, lr} │ │ │ │ - mov r5, sl │ │ │ │ - b 16c60c4 <__cxa_atexit@plt+0x16b9914> │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #68] @ 75fc4 <__cxa_atexit@plt+0x69814> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r2, [pc, #60] @ 75fc8 <__cxa_atexit@plt+0x69818> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r2, r3, r5} │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r0, sl, #220, 22 @ 0x37000 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + adcseq r1, sl, #0 │ │ │ │ + adcseq r0, sl, #200, 30 @ 0x320 │ │ │ │ + adcseq r1, sl, #168 @ 0xa8 │ │ │ │ + adcseq r0, sl, #132, 30 @ 0x210 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 66e34 <__cxa_atexit@plt+0x5a684> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76000 <__cxa_atexit@plt+0x69850> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 76008 <__cxa_atexit@plt+0x69858> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r0, sl, #96, 30 @ 0x180 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 764b0 <__cxa_atexit@plt+0x69d00> │ │ │ │ + bhi 7608c <__cxa_atexit@plt+0x698dc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #36 @ 0x24 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 764bc <__cxa_atexit@plt+0x69d0c> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - ldr r1, [r7, #10] │ │ │ │ - str r9, [r3, #36] @ 0x24 │ │ │ │ - sub ip, r6, #18 │ │ │ │ - sub r0, r6, #29 │ │ │ │ - sub lr, r6, #7 │ │ │ │ - ldr r9, [pc, #100] @ 764cc <__cxa_atexit@plt+0x69d1c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - stmdb r5, {r9, lr} │ │ │ │ - ldr r5, [pc, #92] @ 764d0 <__cxa_atexit@plt+0x69d20> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - stmib r3, {r5, r8} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - ldr r5, [pc, #80] @ 764d4 <__cxa_atexit@plt+0x69d24> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r5, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str sl, [r3, #24] │ │ │ │ - ldr r5, [pc, #64] @ 764d8 <__cxa_atexit@plt+0x69d28> │ │ │ │ + bcc 76098 <__cxa_atexit@plt+0x698e8> │ │ │ │ + ldr lr, [pc, #104] @ 760a8 <__cxa_atexit@plt+0x698f8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, #88] @ 760ac <__cxa_atexit@plt+0x698fc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #76] @ 760b0 <__cxa_atexit@plt+0x69900> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - str r5, [r3, #28] │ │ │ │ - str ip, [r3, #32] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #68] @ 760b4 <__cxa_atexit@plt+0x69904> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - adcseq r0, sl, #208, 20 @ 0xd0000 │ │ │ │ - adcseq r0, sl, #224, 22 @ 0x38000 │ │ │ │ - adcseq r0, sl, #84, 26 @ 0x1500 │ │ │ │ - adcseq r0, sl, #120, 20 @ 0x78000 │ │ │ │ - addseq r3, r9, #80, 16 @ 0x500000 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq r0, sl, #228, 28 @ 0xe40 │ │ │ │ + adcseq r0, sl, #16, 30 @ 0x40 │ │ │ │ + adcseq r0, sl, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 76540 <__cxa_atexit@plt+0x69d90> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #88] @ 7655c <__cxa_atexit@plt+0x69dac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 76548 <__cxa_atexit@plt+0x69d98> │ │ │ │ - ldr r7, [pc, #68] @ 76560 <__cxa_atexit@plt+0x69db0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 76534 <__cxa_atexit@plt+0x69d84> │ │ │ │ - mov r7, sl │ │ │ │ - b 76d7c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 76564 <__cxa_atexit@plt+0x69db4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - adcseq r0, sl, #76, 20 @ 0x4c000 │ │ │ │ - andeq r0, r0, ip, asr r8 │ │ │ │ - addseq r3, r9, #228, 14 @ 0x3900000 │ │ │ │ - addseq r3, r9, #196, 14 @ 0x3100000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - sub sl, r5, #20 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 765f8 <__cxa_atexit@plt+0x69e48> │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 76130 <__cxa_atexit@plt+0x69980> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #36 @ 0x24 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 76604 <__cxa_atexit@plt+0x69e54> │ │ │ │ + bcc 7613c <__cxa_atexit@plt+0x6998c> │ │ │ │ + ldr lr, [pc, #100] @ 7614c <__cxa_atexit@plt+0x6999c> │ │ │ │ + add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 76614 <__cxa_atexit@plt+0x69e64> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - add lr, r7, #8 │ │ │ │ - ldm lr, {r8, r9, lr} │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - ldr r1, [r7, #24] │ │ │ │ - sub r2, r6, #30 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - ldr r2, [pc, #84] @ 76618 <__cxa_atexit@plt+0x69e68> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #92] @ 76150 <__cxa_atexit@plt+0x699a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #64] @ 76154 <__cxa_atexit@plt+0x699a4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #76] @ 7661c <__cxa_atexit@plt+0x69e6c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #20]! │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 76620 <__cxa_atexit@plt+0x69e70> │ │ │ │ - add r2, pc, r2 │ │ │ │ + str lr, [r3, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - stmdb r3, {r2, r8, r9, lr} │ │ │ │ - mov r5, sl │ │ │ │ - b 16c60c4 <__cxa_atexit@plt+0x16b9914> │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r0, sl, #176, 18 @ 0x2c0000 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + adcseq r0, sl, #92, 28 @ 0x5c0 │ │ │ │ + adcseq r0, sl, #24, 30 @ 0x60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 66e34 <__cxa_atexit@plt+0x5a684> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 76670 <__cxa_atexit@plt+0x69ec0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 76678 <__cxa_atexit@plt+0x69ec8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi 7618c <__cxa_atexit@plt+0x699dc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 68c98 <__cxa_atexit@plt+0x5c4e8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq r0, sl, #240, 16 @ 0xf00000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 6cfa0 <__cxa_atexit@plt+0x607f0> │ │ │ │ - addseq r3, r9, #152, 12 @ 0x9800000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 766f8 <__cxa_atexit@plt+0x69f48> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #88] @ 76714 <__cxa_atexit@plt+0x69f64> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 76700 <__cxa_atexit@plt+0x69f50> │ │ │ │ - ldr r7, [pc, #68] @ 76718 <__cxa_atexit@plt+0x69f68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 766ec <__cxa_atexit@plt+0x69f3c> │ │ │ │ - mov r7, sl │ │ │ │ - b 76d7c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7671c <__cxa_atexit@plt+0x69f6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - adcseq r0, sl, #148, 16 @ 0x940000 │ │ │ │ - andeq r0, r0, r4, lsr #13 │ │ │ │ - addseq r3, r9, #44, 12 @ 0x2c00000 │ │ │ │ - addseq r3, r9, #12, 12 @ 0xc00000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r9, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 76798 <__cxa_atexit@plt+0x69fe8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 767a0 <__cxa_atexit@plt+0x69ff0> │ │ │ │ - ldr lr, [pc, #92] @ 767b4 <__cxa_atexit@plt+0x6a004> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #88] @ 767b8 <__cxa_atexit@plt+0x6a008> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 76194 <__cxa_atexit@plt+0x699e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - ldr r2, [pc, #64] @ 767bc <__cxa_atexit@plt+0x6a00c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str lr, [r9, #12]! │ │ │ │ - str r3, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - stmdb r9, {r2, r3} │ │ │ │ - sub sl, r6, #23 │ │ │ │ - b 6119c <__cxa_atexit@plt+0x549ec> │ │ │ │ - mov r6, r9 │ │ │ │ - b 767a8 <__cxa_atexit@plt+0x69ff8> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - adcseq r0, sl, #240, 14 @ 0x3c00000 │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - addseq r3, r9, #108, 10 @ 0x1b000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 76824 <__cxa_atexit@plt+0x6a074> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #88] @ 76840 <__cxa_atexit@plt+0x6a090> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7682c <__cxa_atexit@plt+0x6a07c> │ │ │ │ - ldr r7, [pc, #68] @ 76844 <__cxa_atexit@plt+0x6a094> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 76818 <__cxa_atexit@plt+0x6a068> │ │ │ │ - mov r7, sl │ │ │ │ - b 76d7c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 76848 <__cxa_atexit@plt+0x6a098> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - adcseq r0, sl, #104, 14 @ 0x1a00000 │ │ │ │ - andeq r0, r0, r8, ror r5 │ │ │ │ - addseq r3, r9, #0, 10 │ │ │ │ + adcseq r0, sl, #212, 26 @ 0x3500 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 6cfa0 <__cxa_atexit@plt+0x607f0> │ │ │ │ - addseq r3, r9, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 768e0 <__cxa_atexit@plt+0x6a130> │ │ │ │ - ldr lr, [pc, #120] @ 768fc <__cxa_atexit@plt+0x6a14c> │ │ │ │ + bhi 7621c <__cxa_atexit@plt+0x69a6c> │ │ │ │ + ldr lr, [pc, #108] @ 76224 <__cxa_atexit@plt+0x69a74> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - add r8, r7, #12 │ │ │ │ - ldm r8, {r0, r2, r8} │ │ │ │ - ldr r9, [pc, #104] @ 76900 <__cxa_atexit@plt+0x6a150> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r0, r2, r9} │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 768e8 <__cxa_atexit@plt+0x6a138> │ │ │ │ - ldr r7, [pc, #68] @ 76904 <__cxa_atexit@plt+0x6a154> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + mov r7, r5 │ │ │ │ + str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ + stmib r7, {r0, r2, r3} │ │ │ │ + str r1, [r7, #16] │ │ │ │ tst r8, #3 │ │ │ │ - beq 768d4 <__cxa_atexit@plt+0x6a124> │ │ │ │ - mov r7, r8 │ │ │ │ - b 75e80 <__cxa_atexit@plt+0x696d0> │ │ │ │ + beq 76204 <__cxa_atexit@plt+0x69a54> │ │ │ │ + ldr r3, [pc, #64] @ 76228 <__cxa_atexit@plt+0x69a78> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 76214 <__cxa_atexit@plt+0x69a64> │ │ │ │ + b 7626c <__cxa_atexit@plt+0x69abc> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 76908 <__cxa_atexit@plt+0x6a158> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - adcseq r0, sl, #184, 12 @ 0xb800000 │ │ │ │ - @ instruction: 0xfffff5bc │ │ │ │ - addseq r3, r9, #64, 8 @ 0x40000000 │ │ │ │ - addseq r3, r9, #32, 8 @ 0x20000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7693c <__cxa_atexit@plt+0x6a18c> │ │ │ │ - ldr r3, [pc, #44] @ 76958 <__cxa_atexit@plt+0x6a1a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #28] @ 76260 <__cxa_atexit@plt+0x69ab0> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #16] @ 76954 <__cxa_atexit@plt+0x6a1a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - adcseq r0, sl, #200, 16 @ 0xc80000 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq r3, r9, #208, 6 @ 0x40000003 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 769a8 <__cxa_atexit@plt+0x6a1f8> │ │ │ │ - ldr r7, [pc, #56] @ 769bc <__cxa_atexit@plt+0x6a20c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 7699c <__cxa_atexit@plt+0x6a1ec> │ │ │ │ - mov r7, sl │ │ │ │ - b 76d7c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 769c0 <__cxa_atexit@plt+0x6a210> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 76258 <__cxa_atexit@plt+0x69aa8> │ │ │ │ + b 7626c <__cxa_atexit@plt+0x69abc> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - addseq r3, r9, #132, 6 @ 0x10000002 │ │ │ │ - addseq r3, r9, #104, 6 @ 0xa0000001 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r9, r6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov ip, fp │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 76a44 <__cxa_atexit@plt+0x6a294> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 76a4c <__cxa_atexit@plt+0x6a29c> │ │ │ │ - ldr lr, [pc, #100] @ 76a60 <__cxa_atexit@plt+0x6a2b0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, #96] @ 76a64 <__cxa_atexit@plt+0x6a2b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - add r8, r7, #16 │ │ │ │ - ldm r8, {r0, r2, r8} │ │ │ │ - str lr, [r9, #12]! │ │ │ │ - ldr lr, [pc, #68] @ 76a68 <__cxa_atexit@plt+0x6a2b8> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r3, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r2, [r9, #20] │ │ │ │ - str lr, [r9, #-8] │ │ │ │ - str r3, [r9, #-4] │ │ │ │ - sub sl, r6, #27 │ │ │ │ - b 6119c <__cxa_atexit@plt+0x549ec> │ │ │ │ - mov r6, r9 │ │ │ │ - b 76a54 <__cxa_atexit@plt+0x6a2a4> │ │ │ │ - mov r5, #32 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ - adcseq r0, sl, #76, 10 @ 0x13000000 │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 76adc <__cxa_atexit@plt+0x6a32c> │ │ │ │ + ldr r8, [r3, #12]! │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 76ae8 <__cxa_atexit@plt+0x6a338> │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r0, [pc, #84] @ 76af8 <__cxa_atexit@plt+0x6a348> │ │ │ │ + ldr sl, [r3, #-8] │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r9, [r2, #4]! │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 762f8 <__cxa_atexit@plt+0x69b48> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 7635c <__cxa_atexit@plt+0x69bac> │ │ │ │ + ldr lr, [pc, #232] @ 76390 <__cxa_atexit@plt+0x69be0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #228] @ 76394 <__cxa_atexit@plt+0x69be4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r1, [pc, #76] @ 76afc <__cxa_atexit@plt+0x6a34c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr r1, [pc, #56] @ 76b00 <__cxa_atexit@plt+0x6a350> │ │ │ │ + sub r1, r3, #7 │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r5, [pc, #208] @ 76398 <__cxa_atexit@plt+0x69be8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #200] @ 7639c <__cxa_atexit@plt+0x69bec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r5, [r6, #24] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov fp, ip │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 76370 <__cxa_atexit@plt+0x69bc0> │ │ │ │ + ldr r1, [pc, #120] @ 76384 <__cxa_atexit@plt+0x69bd4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr fp, [r5, #8] │ │ │ │ + ldr lr, [r5, #20] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + add r0, r6, #8 │ │ │ │ + stm r0, {r8, r9, sl} │ │ │ │ + add r0, r6, #28 │ │ │ │ + stm r0, {r8, sl, lr} │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r0, [pc, #84] @ 76388 <__cxa_atexit@plt+0x69bd8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #20]! │ │ │ │ + ldr r0, [pc, #76] @ 7638c <__cxa_atexit@plt+0x69bdc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add lr, r5, #12 │ │ │ │ + stm lr, {r0, r1, r6} │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, lr │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - adcseq r0, sl, #56, 14 @ 0xe00000 │ │ │ │ - adcseq r0, sl, #96, 8 @ 0x60000000 │ │ │ │ - adcseq r0, sl, #112, 8 @ 0x70000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r8, fp │ │ │ │ + mov fp, ip │ │ │ │ + b 3ff76c <__cxa_atexit@plt+0x3f2fbc> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov fp, ip │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov fp, ip │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + adcseq r0, sl, #236, 24 @ 0xec00 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + adcseq r0, sl, #136, 24 @ 0x8800 │ │ │ │ + adcseq r0, sl, #172, 24 @ 0xac00 │ │ │ │ + adcseq r0, sl, #60, 24 @ 0x3c00 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 76ba0 <__cxa_atexit@plt+0x6a3f0> │ │ │ │ + sub ip, r5, #12 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 76430 <__cxa_atexit@plt+0x69c80> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #36 @ 0x24 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 76bac <__cxa_atexit@plt+0x6a3fc> │ │ │ │ + bcc 7643c <__cxa_atexit@plt+0x69c8c> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ str fp, [sp] │ │ │ │ - ldr fp, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - ldr r1, [r7, #10] │ │ │ │ - str r9, [r3, #36] @ 0x24 │ │ │ │ - sub ip, r6, #18 │ │ │ │ - sub r0, r6, #29 │ │ │ │ - sub lr, r6, #7 │ │ │ │ - ldr r9, [pc, #100] @ 76bbc <__cxa_atexit@plt+0x6a40c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - stmdb r5, {r9, lr} │ │ │ │ - ldr r5, [pc, #92] @ 76bc0 <__cxa_atexit@plt+0x6a410> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - stmib r3, {r5, r8} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - ldr r5, [pc, #80] @ 76bc4 <__cxa_atexit@plt+0x6a414> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r5, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str sl, [r3, #24] │ │ │ │ - ldr r5, [pc, #64] @ 76bc8 <__cxa_atexit@plt+0x6a418> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r5, [r3, #28] │ │ │ │ - str ip, [r3, #32] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, fp │ │ │ │ + ldr fp, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + sub lr, r6, #15 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r8, [pc, #96] @ 7644c <__cxa_atexit@plt+0x69c9c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + stmdb r5, {r8, r9, lr} │ │ │ │ + ldr r5, [pc, #88] @ 76450 <__cxa_atexit@plt+0x69ca0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r5, [pc, #68] @ 76454 <__cxa_atexit@plt+0x69ca4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r1, r3, fp} │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, r1 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - adcseq r0, sl, #224, 6 @ 0x80000003 │ │ │ │ - adcseq r0, sl, #20, 12 @ 0x1400000 │ │ │ │ - adcseq r0, sl, #100, 12 @ 0x6400000 │ │ │ │ - adcseq r0, sl, #136, 6 @ 0x20000002 │ │ │ │ - addseq r3, r9, #96, 2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + adcseq r0, sl, #64, 24 @ 0x4000 │ │ │ │ + @ instruction: 0xfffffa9c │ │ │ │ + @ instruction: 0xfffffd90 │ │ │ │ + addseq r0, r9, #36, 20 @ 0x24000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 76c30 <__cxa_atexit@plt+0x6a480> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #88] @ 76c4c <__cxa_atexit@plt+0x6a49c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 76c38 <__cxa_atexit@plt+0x6a488> │ │ │ │ - ldr r7, [pc, #68] @ 76c50 <__cxa_atexit@plt+0x6a4a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 76c24 <__cxa_atexit@plt+0x6a474> │ │ │ │ - mov r7, sl │ │ │ │ - b 76d7c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + bhi 76538 <__cxa_atexit@plt+0x69d88> │ │ │ │ + ldr sl, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #24 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc 76544 <__cxa_atexit@plt+0x69d94> │ │ │ │ + str r3, [sp] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #220] @ 76570 <__cxa_atexit@plt+0x69dc0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + ldr ip, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + sub r9, r6, #19 │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + sub r3, r6, #9 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r3, [pc, #176] @ 76574 <__cxa_atexit@plt+0x69dc4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r3, [pc, #168] @ 76578 <__cxa_atexit@plt+0x69dc8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + ldr r3, [pc, #156] @ 7657c <__cxa_atexit@plt+0x69dcc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #12] │ │ │ │ + str r1, [r2, #16] │ │ │ │ + str lr, [r2, #20] │ │ │ │ + str ip, [r2, #24] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + sub r1, r5, #32 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 7655c <__cxa_atexit@plt+0x69dac> │ │ │ │ + add r6, r2, #36 @ 0x24 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc 76554 <__cxa_atexit@plt+0x69da4> │ │ │ │ + ldr r3, [pc, #112] @ 76584 <__cxa_atexit@plt+0x69dd4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [pc, #108] @ 76588 <__cxa_atexit@plt+0x69dd8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r2, #28]! │ │ │ │ + str r8, [r2, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 76c54 <__cxa_atexit@plt+0x6a4a4> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 76580 <__cxa_atexit@plt+0x69dd0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ + bx r0 │ │ │ │ + adcseq r0, sl, #188, 20 @ 0xbc000 │ │ │ │ + adcseq r0, sl, #140, 22 @ 0x23000 │ │ │ │ + @ instruction: 0xfffff934 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + addseq r0, r9, #140, 24 @ 0x8c00 │ │ │ │ + @ instruction: 0xffffe17c │ │ │ │ + @ instruction: 0xffffddf4 │ │ │ │ + addseq r0, r9, #236, 16 @ 0xec0000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 765e4 <__cxa_atexit@plt+0x69e34> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 765ec <__cxa_atexit@plt+0x69e3c> │ │ │ │ + ldr r1, [pc, #68] @ 76608 <__cxa_atexit@plt+0x69e58> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #64] @ 7660c <__cxa_atexit@plt+0x69e5c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff774 <__cxa_atexit@plt+0x3f2fc4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 765f4 <__cxa_atexit@plt+0x69e44> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 76604 <__cxa_atexit@plt+0x69e54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq r0, sl, #92, 6 @ 0x70000001 │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - addseq r3, r9, #244 @ 0xf4 │ │ │ │ - addseq r3, r9, #212 @ 0xd4 │ │ │ │ + addseq r0, r9, #44, 24 @ 0x2c00 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0xfffff688 │ │ │ │ + addseq r0, r9, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r9, r6 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 76ce8 <__cxa_atexit@plt+0x6a538> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #44 @ 0x2c │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 76cf0 <__cxa_atexit@plt+0x6a540> │ │ │ │ - ldr lr, [pc, #116] @ 76d04 <__cxa_atexit@plt+0x6a554> │ │ │ │ + bcc 7668c <__cxa_atexit@plt+0x69edc> │ │ │ │ + ldr r2, [pc, #96] @ 76698 <__cxa_atexit@plt+0x69ee8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #92] @ 7669c <__cxa_atexit@plt+0x69eec> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, #112] @ 76d08 <__cxa_atexit@plt+0x6a558> │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r1, [pc, #84] @ 766a0 <__cxa_atexit@plt+0x69ef0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - add r8, r7, #16 │ │ │ │ - ldm r8, {r0, r2, r8} │ │ │ │ - str lr, [r9, #28]! │ │ │ │ - ldr lr, [pc, #84] @ 76d0c <__cxa_atexit@plt+0x6a55c> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r3, [r9, #8] │ │ │ │ - str r0, [r9, #12] │ │ │ │ - str r2, [r9, #16] │ │ │ │ - sub r0, r6, #39 @ 0x27 │ │ │ │ - ldr r2, [pc, #64] @ 76d10 <__cxa_atexit@plt+0x6a560> │ │ │ │ - add r2, pc, r2 │ │ │ │ - sub sl, r9, #24 │ │ │ │ - stm sl, {r2, r3, lr} │ │ │ │ - str r3, [r9, #-12] │ │ │ │ - stmdb r9, {r0, r1} │ │ │ │ - sub sl, r6, #30 │ │ │ │ - b 66e34 <__cxa_atexit@plt+0x5a684> │ │ │ │ - mov r6, r9 │ │ │ │ - b 76cf8 <__cxa_atexit@plt+0x6a548> │ │ │ │ - mov r5, #44 @ 0x2c │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + ldmdb r5, {r2, r9} │ │ │ │ + ldmib r5, {r0, sl} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r9, sl} │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe28 │ │ │ │ + @ instruction: 0xfffff654 │ │ │ │ + adcseq r0, sl, #224, 18 @ 0x380000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 766dc <__cxa_atexit@plt+0x69f2c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 766e4 <__cxa_atexit@plt+0x69f34> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r0, sl, #132, 16 @ 0x840000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #32 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 76760 <__cxa_atexit@plt+0x69fb0> │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r2, [pc, #80] @ 7676c <__cxa_atexit@plt+0x69fbc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + ldr r2, [r7, #28] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + ldr r0, [pc, #64] @ 76770 <__cxa_atexit@plt+0x69fc0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str r9, [r3, #-20] @ 0xffffffec │ │ │ │ + sub r1, r3, #32 │ │ │ │ + stm r1, {r0, r8, lr} │ │ │ │ + tst r2, #3 │ │ │ │ + beq 76754 <__cxa_atexit@plt+0x69fa4> │ │ │ │ + mov r7, r2 │ │ │ │ + b 7677c <__cxa_atexit@plt+0x69fcc> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - adcseq r0, sl, #184, 4 @ 0x8000000b │ │ │ │ - @ instruction: 0xfffffe54 │ │ │ │ - @ instruction: 0xfffffda4 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 76d58 <__cxa_atexit@plt+0x6a5a8> │ │ │ │ - ldr r7, [pc, #52] @ 76d68 <__cxa_atexit@plt+0x6a5b8> │ │ │ │ + adcseq r0, sl, #52, 16 @ 0x340000 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #160] @ 76824 <__cxa_atexit@plt+0x6a074> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 767f8 <__cxa_atexit@plt+0x6a048> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 76814 <__cxa_atexit@plt+0x6a064> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r2, r7 │ │ │ │ + bne 76800 <__cxa_atexit@plt+0x6a050> │ │ │ │ + ldr r7, [pc, #104] @ 76828 <__cxa_atexit@plt+0x6a078> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 76d4c <__cxa_atexit@plt+0x6a59c> │ │ │ │ - mov r7, sl │ │ │ │ - b 76d7c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr lr, [pc, #80] @ 7682c <__cxa_atexit@plt+0x6a07c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add r2, r6, #12 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #24 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 76d6c <__cxa_atexit@plt+0x6a5bc> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + adcseq r0, sl, #68, 14 @ 0x1100000 │ │ │ │ + andeq r0, r0, r5, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 768ac <__cxa_atexit@plt+0x6a0fc> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + cmp r2, r7 │ │ │ │ + bne 76898 <__cxa_atexit@plt+0x6a0e8> │ │ │ │ + ldr r7, [pc, #92] @ 768bc <__cxa_atexit@plt+0x6a10c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr lr, [pc, #68] @ 768c0 <__cxa_atexit@plt+0x6a110> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add r2, r6, #12 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq r2, r9, #212, 30 @ 0x350 │ │ │ │ - addseq r2, r9, #188, 30 @ 0x2f0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 76dc8 <__cxa_atexit@plt+0x6a618> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 76dd8 <__cxa_atexit@plt+0x6a628> │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 76dec <__cxa_atexit@plt+0x6a63c> │ │ │ │ - cmp r2, #4 │ │ │ │ - bne 76e0c <__cxa_atexit@plt+0x6a65c> │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - ldr r2, [r7, #5] │ │ │ │ - ldr r1, [pc, #304] @ 76ef4 <__cxa_atexit@plt+0x6a744> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b 76dfc <__cxa_atexit@plt+0x6a64c> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r7, [pc, #268] @ 76eec <__cxa_atexit@plt+0x6a73c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - ldr r2, [r7, #5] │ │ │ │ - ldr r1, [pc, #244] @ 76ef0 <__cxa_atexit@plt+0x6a740> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - b 16c60c4 <__cxa_atexit@plt+0x16b9914> │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #24 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + adcseq r0, sl, #164, 12 @ 0xa400000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76940 <__cxa_atexit@plt+0x6a190> │ │ │ │ + ldr r2, [pc, #124] @ 7695c <__cxa_atexit@plt+0x6a1ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ 76960 <__cxa_atexit@plt+0x6a1b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 76934 <__cxa_atexit@plt+0x6a184> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #100 @ 0x64 │ │ │ │ + add r2, r6, #8 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 76edc <__cxa_atexit@plt+0x6a72c> │ │ │ │ - ldr lr, [pc, #212] @ 76ef8 <__cxa_atexit@plt+0x6a748> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - ldr sl, [r7, #5] │ │ │ │ - str lr, [r6, #12]! │ │ │ │ - sub ip, r2, #58 @ 0x3a │ │ │ │ - ldr r1, [pc, #192] @ 76efc <__cxa_atexit@plt+0x6a74c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [sp] │ │ │ │ - str r8, [r6, #88] @ 0x58 │ │ │ │ - sub r0, r2, #95 @ 0x5f │ │ │ │ - ldr r1, [pc, #172] @ 76f00 <__cxa_atexit@plt+0x6a750> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r6, {r1, r8} │ │ │ │ - mov lr, r6 │ │ │ │ - ldr r1, [pc, #160] @ 76f04 <__cxa_atexit@plt+0x6a754> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [lr, #40]! @ 0x28 │ │ │ │ - str r8, [r6, #48] @ 0x30 │ │ │ │ - str r0, [r6, #52] @ 0x34 │ │ │ │ - str sl, [r6, #56] @ 0x38 │ │ │ │ - str r3, [r6, #60] @ 0x3c │ │ │ │ - str r9, [r6, #64] @ 0x40 │ │ │ │ - ldr r1, [pc, #132] @ 76f08 <__cxa_atexit@plt+0x6a758> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #68] @ 0x44 │ │ │ │ - str lr, [r6, #72] @ 0x48 │ │ │ │ - str ip, [r6, #76] @ 0x4c │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - ldr r3, [pc, #96] @ 76f0c <__cxa_atexit@plt+0x6a75c> │ │ │ │ + bcc 76948 <__cxa_atexit@plt+0x6a198> │ │ │ │ + ldr r3, [pc, #76] @ 76964 <__cxa_atexit@plt+0x6a1b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - ldr r3, [sp] │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #76] @ 76f10 <__cxa_atexit@plt+0x6a760> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #80]! @ 0x50 │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r9, r2, #18 │ │ │ │ - mov r8, r6 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3eb8c4 <__cxa_atexit@plt+0x3df114> │ │ │ │ - mov r6, #100 @ 0x64 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r0, sl, #44, 8 @ 0x2c000000 │ │ │ │ - @ instruction: 0x000001b0 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - @ instruction: 0xfffff520 │ │ │ │ - adcseq r0, sl, #196 @ 0xc4 │ │ │ │ - @ instruction: 0xfffff300 │ │ │ │ - @ instruction: 0xfffff70c │ │ │ │ - adcseq r0, sl, #200 @ 0xc8 │ │ │ │ - adcseq r0, sl, #160 @ 0xa0 │ │ │ │ - @ instruction: 0xfffff780 │ │ │ │ - addseq r2, r9, #24, 28 @ 0x180 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 76f90 <__cxa_atexit@plt+0x6a7e0> │ │ │ │ - ldr r8, [pc, #96] @ 76f9c <__cxa_atexit@plt+0x6a7ec> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #92] @ 76fa0 <__cxa_atexit@plt+0x6a7f0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add r3, r5, #8 │ │ │ │ - ldm r3, {r0, r2, r3} │ │ │ │ - str r8, [sl, #4]! │ │ │ │ - str r2, [sl, #36] @ 0x24 │ │ │ │ - str r1, [sl, #40] @ 0x28 │ │ │ │ - str r3, [sl, #44] @ 0x2c │ │ │ │ - str r0, [sl, #48] @ 0x30 │ │ │ │ - str r7, [sl, #52] @ 0x34 │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r3, [sl, #12] │ │ │ │ - str r1, [sl, #16] │ │ │ │ - str r0, [sl, #20] │ │ │ │ - str r7, [sl, #24] │ │ │ │ - mov r9, sl │ │ │ │ - str lr, [r9, #28]! │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r8, r7 │ │ │ │ - b 6119c <__cxa_atexit@plt+0x549ec> │ │ │ │ - mov r3, #56 @ 0x38 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffa90 │ │ │ │ - @ instruction: 0xfffffd1c │ │ │ │ - addseq r2, r9, #136, 26 @ 0x2200 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 77014 <__cxa_atexit@plt+0x6a864> │ │ │ │ - ldr r8, [pc, #84] @ 77020 <__cxa_atexit@plt+0x6a870> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #80] @ 77024 <__cxa_atexit@plt+0x6a874> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add r3, r5, #8 │ │ │ │ - ldm r3, {r0, r2, r3} │ │ │ │ - str r8, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r3, [sl, #12] │ │ │ │ - str r1, [sl, #16] │ │ │ │ - str r7, [sl, #20] │ │ │ │ - str r2, [sl, #32] │ │ │ │ - str r3, [sl, #36] @ 0x24 │ │ │ │ - str r0, [sl, #40] @ 0x28 │ │ │ │ - mov r9, sl │ │ │ │ - str lr, [r9, #24]! │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r8, r7 │ │ │ │ - b 6119c <__cxa_atexit@plt+0x549ec> │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffff75c │ │ │ │ - @ instruction: 0xfffff7f4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 77080 <__cxa_atexit@plt+0x6a8d0> │ │ │ │ - ldr r2, [pc, #88] @ 7709c <__cxa_atexit@plt+0x6a8ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 77088 <__cxa_atexit@plt+0x6a8d8> │ │ │ │ - ldr r7, [pc, #64] @ 770a0 <__cxa_atexit@plt+0x6a8f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 77074 <__cxa_atexit@plt+0x6a8c4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 77160 <__cxa_atexit@plt+0x6a9b0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 770a4 <__cxa_atexit@plt+0x6a8f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq pc, r9, #12, 30 @ 0x30 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - addseq r2, r9, #188, 24 @ 0xbc00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 770e8 <__cxa_atexit@plt+0x6a938> │ │ │ │ - ldr r7, [pc, #48] @ 770f8 <__cxa_atexit@plt+0x6a948> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 770dc <__cxa_atexit@plt+0x6a92c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 77160 <__cxa_atexit@plt+0x6a9b0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 770fc <__cxa_atexit@plt+0x6a94c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - addseq r2, r9, #92, 24 @ 0x5c00 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 77140 <__cxa_atexit@plt+0x6a990> │ │ │ │ - ldr r7, [pc, #48] @ 77150 <__cxa_atexit@plt+0x6a9a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 77134 <__cxa_atexit@plt+0x6a984> │ │ │ │ - mov r7, r8 │ │ │ │ - b 77160 <__cxa_atexit@plt+0x6a9b0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 77154 <__cxa_atexit@plt+0x6a9a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r2, r9, #4, 24 @ 0x400 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 771b0 <__cxa_atexit@plt+0x6aa00> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #104] @ 771e4 <__cxa_atexit@plt+0x6aa34> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 771d0 <__cxa_atexit@plt+0x6aa20> │ │ │ │ - ldr r7, [pc, #76] @ 771e8 <__cxa_atexit@plt+0x6aa38> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 771c4 <__cxa_atexit@plt+0x6aa14> │ │ │ │ - mov r7, r8 │ │ │ │ - b 773f8 <__cxa_atexit@plt+0x6ac48> │ │ │ │ - ldr r7, [pc, #56] @ 771f0 <__cxa_atexit@plt+0x6aa40> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 771ec <__cxa_atexit@plt+0x6aa3c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, r8, asr r2 │ │ │ │ - addseq r2, r9, #120, 22 @ 0x1e000 │ │ │ │ - adcseq pc, r9, #72, 26 @ 0x1200 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + adcseq r0, sl, #100, 12 @ 0x6400000 │ │ │ │ + adcseq r0, sl, #152, 12 @ 0x9800000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 7723c <__cxa_atexit@plt+0x6aa8c> │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 77274 <__cxa_atexit@plt+0x6aac4> │ │ │ │ - ldr r2, [pc, #108] @ 77294 <__cxa_atexit@plt+0x6aae4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r3, [r9, #8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ - add r6, r9, #24 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 77280 <__cxa_atexit@plt+0x6aad0> │ │ │ │ - ldr r2, [pc, #60] @ 7728c <__cxa_atexit@plt+0x6aadc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - ldr r2, [pc, #48] @ 77290 <__cxa_atexit@plt+0x6aae0> │ │ │ │ + bcc 769a4 <__cxa_atexit@plt+0x6a1f4> │ │ │ │ + ldr r2, [pc, #36] @ 769b0 <__cxa_atexit@plt+0x6a200> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r9, #8] │ │ │ │ - add lr, r9, #12 │ │ │ │ - stm lr, {r2, r7, r9} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffddc │ │ │ │ - adcseq pc, r9, #236, 24 @ 0xec00 │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 772f0 <__cxa_atexit@plt+0x6ab40> │ │ │ │ - ldr r2, [pc, #88] @ 7730c <__cxa_atexit@plt+0x6ab5c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 772f8 <__cxa_atexit@plt+0x6ab48> │ │ │ │ - ldr r7, [pc, #64] @ 77310 <__cxa_atexit@plt+0x6ab60> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 772e4 <__cxa_atexit@plt+0x6ab34> │ │ │ │ - mov r7, r8 │ │ │ │ - b 77830 <__cxa_atexit@plt+0x6b080> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 77314 <__cxa_atexit@plt+0x6ab64> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - adcseq pc, r9, #156, 24 @ 0x9c00 │ │ │ │ - andeq r0, r0, ip, asr r5 │ │ │ │ - addseq r2, r9, #84, 20 @ 0x54000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r0, sl, #36, 12 @ 0x2400000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 77370 <__cxa_atexit@plt+0x6abc0> │ │ │ │ - ldr r2, [pc, #88] @ 7738c <__cxa_atexit@plt+0x6abdc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 77378 <__cxa_atexit@plt+0x6abc8> │ │ │ │ - ldr r7, [pc, #64] @ 77390 <__cxa_atexit@plt+0x6abe0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 77364 <__cxa_atexit@plt+0x6abb4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 773f8 <__cxa_atexit@plt+0x6ac48> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 77394 <__cxa_atexit@plt+0x6abe4> │ │ │ │ + bhi 76a78 <__cxa_atexit@plt+0x6a2c8> │ │ │ │ + ldr r2, [pc, #196] @ 76a98 <__cxa_atexit@plt+0x6a2e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 76a68 <__cxa_atexit@plt+0x6a2b8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #56 @ 0x38 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 76a80 <__cxa_atexit@plt+0x6a2d0> │ │ │ │ + ldr r7, [pc, #148] @ 76a9c <__cxa_atexit@plt+0x6a2ec> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr lr, [r9, #7] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r8, [r5, #-16] │ │ │ │ + ldmda r5, {r0, r1, r7, ip} │ │ │ │ + ldr r9, [pc, #124] @ 76aa0 <__cxa_atexit@plt+0x6a2f0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, #120] @ 76aa4 <__cxa_atexit@plt+0x6a2f4> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r3, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + mov r7, r6 │ │ │ │ + str r9, [r7, #32]! │ │ │ │ + str r3, [r6, #40] @ 0x28 │ │ │ │ + str sl, [r6, #44] @ 0x2c │ │ │ │ + str r7, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - adcseq pc, r9, #28, 24 @ 0x1c00 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - addseq r2, r9, #208, 18 @ 0x340000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 773d8 <__cxa_atexit@plt+0x6ac28> │ │ │ │ - ldr r7, [pc, #48] @ 773e8 <__cxa_atexit@plt+0x6ac38> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 773cc <__cxa_atexit@plt+0x6ac1c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 773f8 <__cxa_atexit@plt+0x6ac48> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 773ec <__cxa_atexit@plt+0x6ac3c> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r2, r9, #112, 18 @ 0x1c0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r7, #56 @ 0x38 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffffce4 │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + adcseq r0, sl, #92, 12 @ 0x5c00000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 77464 <__cxa_atexit@plt+0x6acb4> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 7749c <__cxa_atexit@plt+0x6acec> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 774a4 <__cxa_atexit@plt+0x6acf4> │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 77508 <__cxa_atexit@plt+0x6ad58> │ │ │ │ - ldr r2, [pc, #252] @ 77534 <__cxa_atexit@plt+0x6ad84> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #248] @ 77538 <__cxa_atexit@plt+0x6ad88> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #1 │ │ │ │ - mov r6, r3 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 76b34 <__cxa_atexit@plt+0x6a384> │ │ │ │ + ldr lr, [pc, #116] @ 76b40 <__cxa_atexit@plt+0x6a390> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #84] @ 76b44 <__cxa_atexit@plt+0x6a394> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #80] @ 76b48 <__cxa_atexit@plt+0x6a398> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #32]! │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str sl, [r3, #44] @ 0x2c │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ + str r3, [r3, #52] @ 0x34 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #180] @ 77520 <__cxa_atexit@plt+0x6ad70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r7], #-8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 774f8 <__cxa_atexit@plt+0x6ad48> │ │ │ │ - ldr r7, [pc, #156] @ 77524 <__cxa_atexit@plt+0x6ad74> │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffc20 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + adcseq r0, sl, #144, 10 @ 0x24000000 │ │ │ │ + addseq r0, r9, #44, 6 @ 0xb0000000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r0, r5, #16 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 76c14 <__cxa_atexit@plt+0x6a464> │ │ │ │ + mov lr, r7 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 76c1c <__cxa_atexit@plt+0x6a46c> │ │ │ │ + str r0, [sp] │ │ │ │ + ldr r1, [pc, #196] @ 76c50 <__cxa_atexit@plt+0x6a4a0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #192] @ 76c54 <__cxa_atexit@plt+0x6a4a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [pc, #188] @ 76c58 <__cxa_atexit@plt+0x6a4a8> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str ip, [r5, #-16] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r3, {r1, sl} │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + sub r1, r6, #5 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #156] @ 76c5c <__cxa_atexit@plt+0x6a4ac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 76c3c <__cxa_atexit@plt+0x6a48c> │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 76c34 <__cxa_atexit@plt+0x6a484> │ │ │ │ + ldr r7, [pc, #124] @ 76c68 <__cxa_atexit@plt+0x6a4b8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 774ec <__cxa_atexit@plt+0x6ad3c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 77160 <__cxa_atexit@plt+0x6a9b0> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 77510 <__cxa_atexit@plt+0x6ad60> │ │ │ │ - ldr r2, [pc, #116] @ 7752c <__cxa_atexit@plt+0x6ad7c> │ │ │ │ + ldr r2, [pc, #120] @ 76c6c <__cxa_atexit@plt+0x6a4bc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #96] @ 77530 <__cxa_atexit@plt+0x6ad80> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #5 │ │ │ │ + str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, lr │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ mov r6, r3 │ │ │ │ + b 76c24 <__cxa_atexit@plt+0x6a474> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #56] @ 76c64 <__cxa_atexit@plt+0x6a4b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 77528 <__cxa_atexit@plt+0x6ad78> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 76c60 <__cxa_atexit@plt+0x6a4b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - b 77514 <__cxa_atexit@plt+0x6ad64> │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffcd4 │ │ │ │ - addseq r2, r9, #76, 16 @ 0x4c0000 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - adcseq pc, r9, #228, 24 @ 0xe400 │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - adcseq pc, r9, #120, 26 @ 0x1e00 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + adcseq r0, sl, #180, 8 @ 0xb4000000 │ │ │ │ + addseq lr, r8, #204, 30 @ 0x330 │ │ │ │ + addseq r0, r9, #172, 10 @ 0x2b000000 │ │ │ │ + addseq r0, r9, #4, 12 @ 0x400000 │ │ │ │ + @ instruction: 0xffffdaa4 │ │ │ │ + @ instruction: 0xffffd71c │ │ │ │ + addseq lr, r8, #244, 28 @ 0xf40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #64] @ 76cc4 <__cxa_atexit@plt+0x6a514> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 775b8 <__cxa_atexit@plt+0x6ae08> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r1, [pc, #156] @ 77600 <__cxa_atexit@plt+0x6ae50> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 775cc <__cxa_atexit@plt+0x6ae1c> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 775d8 <__cxa_atexit@plt+0x6ae28> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 775ec <__cxa_atexit@plt+0x6ae3c> │ │ │ │ - ldr r7, [pc, #108] @ 77608 <__cxa_atexit@plt+0x6ae58> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 77604 <__cxa_atexit@plt+0x6ae54> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ + beq 76ca8 <__cxa_atexit@plt+0x6a4f8> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 76cb4 <__cxa_atexit@plt+0x6a504> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - addseq r2, r9, #128, 14 @ 0x2000000 │ │ │ │ - adcseq pc, r9, #20, 24 @ 0x1400 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r7, [pc, #12] @ 76cc8 <__cxa_atexit@plt+0x6a518> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + addseq lr, r8, #176, 28 @ 0xb00 │ │ │ │ + addseq lr, r8, #152, 28 @ 0x980 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 77650 <__cxa_atexit@plt+0x6aea0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 77664 <__cxa_atexit@plt+0x6aeb4> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #52] @ 77674 <__cxa_atexit@plt+0x6aec4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #12 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq pc, r9, #112, 22 @ 0x1c000 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 76cf4 <__cxa_atexit@plt+0x6a544> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + addseq lr, r8, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 776d0 <__cxa_atexit@plt+0x6af20> │ │ │ │ - ldr r2, [pc, #88] @ 776ec <__cxa_atexit@plt+0x6af3c> │ │ │ │ + bhi 76d28 <__cxa_atexit@plt+0x6a578> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 76d30 <__cxa_atexit@plt+0x6a580> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 776d8 <__cxa_atexit@plt+0x6af28> │ │ │ │ - ldr r7, [pc, #64] @ 776f0 <__cxa_atexit@plt+0x6af40> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 776c4 <__cxa_atexit@plt+0x6af14> │ │ │ │ - mov r7, r8 │ │ │ │ - b 77830 <__cxa_atexit@plt+0x6b080> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 776f4 <__cxa_atexit@plt+0x6af44> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + adcseq r0, sl, #56, 4 @ 0x80000003 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76d6c <__cxa_atexit@plt+0x6a5bc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 76d74 <__cxa_atexit@plt+0x6a5c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq pc, r9, #188, 16 @ 0xbc0000 │ │ │ │ - andeq r0, r0, ip, ror r1 │ │ │ │ - addseq r2, r9, #116, 12 @ 0x7400000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + adcseq r0, sl, #244, 2 @ 0x3d │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 77750 <__cxa_atexit@plt+0x6afa0> │ │ │ │ - ldr r2, [pc, #88] @ 7776c <__cxa_atexit@plt+0x6afbc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi 76dac <__cxa_atexit@plt+0x6a5fc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 77758 <__cxa_atexit@plt+0x6afa8> │ │ │ │ - ldr r7, [pc, #64] @ 77770 <__cxa_atexit@plt+0x6afc0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 77744 <__cxa_atexit@plt+0x6af94> │ │ │ │ - mov r7, r8 │ │ │ │ - b 77830 <__cxa_atexit@plt+0x6b080> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 76db4 <__cxa_atexit@plt+0x6a604> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 77774 <__cxa_atexit@plt+0x6afc4> │ │ │ │ - add r7, pc, r7 │ │ │ │ + adcseq r0, sl, #180, 2 @ 0x2d │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 76e1c <__cxa_atexit@plt+0x6a66c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 76e28 <__cxa_atexit@plt+0x6a678> │ │ │ │ + ldr lr, [pc, #76] @ 76e38 <__cxa_atexit@plt+0x6a688> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [pc, #64] @ 76e3c <__cxa_atexit@plt+0x6a68c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq pc, r9, #60, 16 @ 0x3c0000 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - addseq r2, r9, #244, 10 @ 0x3d000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 777b8 <__cxa_atexit@plt+0x6b008> │ │ │ │ - ldr r7, [pc, #48] @ 777c8 <__cxa_atexit@plt+0x6b018> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 777ac <__cxa_atexit@plt+0x6affc> │ │ │ │ - mov r7, r8 │ │ │ │ - b 77830 <__cxa_atexit@plt+0x6b080> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 777cc <__cxa_atexit@plt+0x6b01c> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - addseq r2, r9, #148, 10 @ 0x25000000 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq r0, sl, #60, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 77810 <__cxa_atexit@plt+0x6b060> │ │ │ │ - ldr r7, [pc, #48] @ 77820 <__cxa_atexit@plt+0x6b070> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 77804 <__cxa_atexit@plt+0x6b054> │ │ │ │ - mov r7, r8 │ │ │ │ - b 77830 <__cxa_atexit@plt+0x6b080> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76eac <__cxa_atexit@plt+0x6a6fc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 76eb8 <__cxa_atexit@plt+0x6a708> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #76] @ 76ec8 <__cxa_atexit@plt+0x6a718> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr sl, [pc, #68] @ 76ecc <__cxa_atexit@plt+0x6a71c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 77824 <__cxa_atexit@plt+0x6b074> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r2, r9, #60, 10 @ 0xf000000 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r0, sl, #164, 2 @ 0x29 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 76f50 <__cxa_atexit@plt+0x6a7a0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 76f5c <__cxa_atexit@plt+0x6a7ac> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + sub lr, r6, #7 │ │ │ │ + ldr ip, [pc, #92] @ 76f6c <__cxa_atexit@plt+0x6a7bc> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + stmdb r5, {r9, lr} │ │ │ │ + ldr r5, [pc, #80] @ 76f70 <__cxa_atexit@plt+0x6a7c0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r5, [pc, #60] @ 76f74 <__cxa_atexit@plt+0x6a7c4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + adcseq r0, sl, #28, 2 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + addseq pc, r8, #0, 30 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 77880 <__cxa_atexit@plt+0x6b0d0> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #104] @ 778b4 <__cxa_atexit@plt+0x6b104> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov ip, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7702c <__cxa_atexit@plt+0x6a87c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, ip, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 77034 <__cxa_atexit@plt+0x6a884> │ │ │ │ + stm sp, {r3, r7} │ │ │ │ + ldr r7, [pc, #180] @ 77068 <__cxa_atexit@plt+0x6a8b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #176] @ 7706c <__cxa_atexit@plt+0x6a8bc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #172] @ 77070 <__cxa_atexit@plt+0x6a8c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sub lr, r6, #5 │ │ │ │ + mov r3, ip │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r7, r9, sl} │ │ │ │ + sub r7, r5, #44 @ 0x2c │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 778a0 <__cxa_atexit@plt+0x6b0f0> │ │ │ │ - ldr r7, [pc, #76] @ 778b8 <__cxa_atexit@plt+0x6b108> │ │ │ │ + bhi 77054 <__cxa_atexit@plt+0x6a8a4> │ │ │ │ + add r6, ip, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7704c <__cxa_atexit@plt+0x6a89c> │ │ │ │ + ldr r7, [pc, #116] @ 7707c <__cxa_atexit@plt+0x6a8cc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 77894 <__cxa_atexit@plt+0x6b0e4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 773f8 <__cxa_atexit@plt+0x6ac48> │ │ │ │ - ldr r7, [pc, #56] @ 778c0 <__cxa_atexit@plt+0x6b110> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r3, [pc, #112] @ 77080 <__cxa_atexit@plt+0x6a8d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [ip, #28]! │ │ │ │ + str r8, [ip, #8] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r8, [r5, #4] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + mov r8, ip │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + mov r6, ip │ │ │ │ + b 7703c <__cxa_atexit@plt+0x6a88c> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 77078 <__cxa_atexit@plt+0x6a8c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 778bc <__cxa_atexit@plt+0x6b10c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 77074 <__cxa_atexit@plt+0x6a8c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + @ instruction: 0xfffffd40 │ │ │ │ + adcseq r0, sl, #104 @ 0x68 │ │ │ │ + addseq r0, r9, #204 @ 0xcc │ │ │ │ + addseq r0, r9, #244, 2 @ 0x3d │ │ │ │ + @ instruction: 0xffff332c │ │ │ │ + @ instruction: 0xffff47b8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 770bc <__cxa_atexit@plt+0x6a90c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 770c4 <__cxa_atexit@plt+0x6a914> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xfffffb88 │ │ │ │ - addseq r2, r9, #168, 8 @ 0xa8000000 │ │ │ │ - adcseq pc, r9, #120, 12 @ 0x7800000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 77964 <__cxa_atexit@plt+0x6b1b4> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r6, #3 │ │ │ │ - bne 77928 <__cxa_atexit@plt+0x6b178> │ │ │ │ - bic r6, r7, #3 │ │ │ │ - ldr r6, [r6] │ │ │ │ - ldrh r6, [r6, #-2] │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 77928 <__cxa_atexit@plt+0x6b178> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 779a0 <__cxa_atexit@plt+0x6b1f0> │ │ │ │ - ldr r2, [pc, #164] @ 779b8 <__cxa_atexit@plt+0x6b208> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #5] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r3, [r9, #8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ + adcseq pc, r9, #164, 28 @ 0xa40 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77130 <__cxa_atexit@plt+0x6a980> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #24 │ │ │ │ + add r6, r8, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 77994 <__cxa_atexit@plt+0x6b1e4> │ │ │ │ - ldr r2, [pc, #112] @ 779b0 <__cxa_atexit@plt+0x6b200> │ │ │ │ + bcc 7713c <__cxa_atexit@plt+0x6a98c> │ │ │ │ + ldr r2, [pc, #84] @ 7714c <__cxa_atexit@plt+0x6a99c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - ldr r2, [pc, #100] @ 779b4 <__cxa_atexit@plt+0x6b204> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r9, #8] │ │ │ │ - add lr, r9, #12 │ │ │ │ - stm lr, {r2, r7, r9} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #64] @ 779ac <__cxa_atexit@plt+0x6b1fc> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 77988 <__cxa_atexit@plt+0x6b1d8> │ │ │ │ - mov r6, r9 │ │ │ │ - b 779c4 <__cxa_atexit@plt+0x6b214> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ + ldr r1, [pc, #80] @ 77150 <__cxa_atexit@plt+0x6a9a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0xfffffd3c │ │ │ │ - adcseq pc, r9, #252, 10 @ 0x3f000000 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq pc, r9, #80, 28 @ 0x500 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 77a24 <__cxa_atexit@plt+0x6b274> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 77a4c <__cxa_atexit@plt+0x6b29c> │ │ │ │ - ldr r2, [pc, #112] @ 77a64 <__cxa_atexit@plt+0x6b2b4> │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 771a8 <__cxa_atexit@plt+0x6a9f8> │ │ │ │ + ldr r2, [pc, #60] @ 771b8 <__cxa_atexit@plt+0x6aa08> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #100] @ 77a68 <__cxa_atexit@plt+0x6b2b8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [pc, #52] @ 77a60 <__cxa_atexit@plt+0x6b2b0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 77a40 <__cxa_atexit@plt+0x6b290> │ │ │ │ - mov r5, r3 │ │ │ │ - b 77830 <__cxa_atexit@plt+0x6b080> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldmib r7, {r1, r7} │ │ │ │ + ldr r0, [r5], #4 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe00 │ │ │ │ - @ instruction: 0xfffffd08 │ │ │ │ - adcseq pc, r9, #72, 10 @ 0x12000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + addseq pc, r8, #188, 24 @ 0xbc00 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 77278 <__cxa_atexit@plt+0x6aac8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 77280 <__cxa_atexit@plt+0x6aad0> │ │ │ │ + str r2, [sp] │ │ │ │ + mov ip, r7 │ │ │ │ + ldr r7, [pc, #184] @ 772b4 <__cxa_atexit@plt+0x6ab04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #180] @ 772b8 <__cxa_atexit@plt+0x6ab08> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #176] @ 772bc <__cxa_atexit@plt+0x6ab0c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldm r5, {r2, lr} │ │ │ │ + str sl, [r5, #4] │ │ │ │ + add r0, r0, #2 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r0, r3 │ │ │ │ + str r7, [r0, #4]! │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + str lr, [r5] │ │ │ │ + stmib r0, {r2, r9} │ │ │ │ + sub r7, r5, #44 @ 0x2c │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 77aac <__cxa_atexit@plt+0x6b2fc> │ │ │ │ - ldr r7, [pc, #48] @ 77abc <__cxa_atexit@plt+0x6b30c> │ │ │ │ + bhi 772a0 <__cxa_atexit@plt+0x6aaf0> │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 77298 <__cxa_atexit@plt+0x6aae8> │ │ │ │ + ldr r7, [pc, #116] @ 772c8 <__cxa_atexit@plt+0x6ab18> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 77aa0 <__cxa_atexit@plt+0x6b2f0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 77acc <__cxa_atexit@plt+0x6b31c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 77ac0 <__cxa_atexit@plt+0x6b310> │ │ │ │ + ldr r2, [pc, #112] @ 772cc <__cxa_atexit@plt+0x6ab1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #16]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r7, ip │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + mov r6, r3 │ │ │ │ + b 77288 <__cxa_atexit@plt+0x6aad8> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 772c4 <__cxa_atexit@plt+0x6ab14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r2, r9, #164, 4 @ 0x4000000a │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #296] @ 77bfc <__cxa_atexit@plt+0x6b44c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #292] @ 77c00 <__cxa_atexit@plt+0x6b450> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #288] @ 77c04 <__cxa_atexit@plt+0x6b454> │ │ │ │ - add r0, pc, r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 77b5c <__cxa_atexit@plt+0x6b3ac> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #4 │ │ │ │ - bne 77b18 <__cxa_atexit@plt+0x6b368> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - bne 77ae4 <__cxa_atexit@plt+0x6b334> │ │ │ │ - b 77bbc <__cxa_atexit@plt+0x6b40c> │ │ │ │ - cmp r3, #3 │ │ │ │ - ldr r8, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - strne r0, [r3, #-4]! │ │ │ │ - streq r1, [r3, #-4]! │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 77be8 <__cxa_atexit@plt+0x6b438> │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ - mov r7, r8 │ │ │ │ - bne 77ae4 <__cxa_atexit@plt+0x6b334> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 77bc4 <__cxa_atexit@plt+0x6b414> │ │ │ │ - ldr r3, [pc, #156] @ 77c08 <__cxa_atexit@plt+0x6b458> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 77bbc <__cxa_atexit@plt+0x6b40c> │ │ │ │ - ldr r3, [pc, #136] @ 77c0c <__cxa_atexit@plt+0x6b45c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 77bbc <__cxa_atexit@plt+0x6b40c> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 77bd8 <__cxa_atexit@plt+0x6b428> │ │ │ │ - ldr r7, [pc, #92] @ 77c10 <__cxa_atexit@plt+0x6b460> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 77c18 <__cxa_atexit@plt+0x6b468> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 77c1c <__cxa_atexit@plt+0x6b46c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 77c14 <__cxa_atexit@plt+0x6b464> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 772c0 <__cxa_atexit@plt+0x6ab10> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffff4 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - @ instruction: 0x000001b4 │ │ │ │ - adcseq pc, r9, #192, 6 │ │ │ │ - addseq r2, r9, #104, 2 │ │ │ │ - adcseq pc, r9, #52, 8 @ 0x34000000 │ │ │ │ - adcseq pc, r9, #32, 8 @ 0x20000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 77c48 <__cxa_atexit@plt+0x6b498> │ │ │ │ - ldr r7, [pc, #52] @ 77c70 <__cxa_atexit@plt+0x6b4c0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 77c6c <__cxa_atexit@plt+0x6b4bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 77c64 <__cxa_atexit@plt+0x6b4b4> │ │ │ │ - b 77acc <__cxa_atexit@plt+0x6b31c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - adcseq pc, r9, #56, 6 @ 0xe0000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 77c9c <__cxa_atexit@plt+0x6b4ec> │ │ │ │ - ldr r7, [pc, #52] @ 77cc4 <__cxa_atexit@plt+0x6b514> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 77cc0 <__cxa_atexit@plt+0x6b510> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 77cb8 <__cxa_atexit@plt+0x6b508> │ │ │ │ - b 77acc <__cxa_atexit@plt+0x6b31c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - adcseq pc, r9, #228, 4 @ 0x4000000e │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #80] @ 77d28 <__cxa_atexit@plt+0x6b578> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 77d10 <__cxa_atexit@plt+0x6b560> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 77d18 <__cxa_atexit@plt+0x6b568> │ │ │ │ - ldr r7, [pc, #36] @ 77d2c <__cxa_atexit@plt+0x6b57c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 77d30 <__cxa_atexit@plt+0x6b580> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - adcseq pc, r9, #108, 4 @ 0xc0000006 │ │ │ │ - adcseq pc, r9, #224, 4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #32] @ 77d6c <__cxa_atexit@plt+0x6b5bc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ 77d70 <__cxa_atexit@plt+0x6b5c0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldrh r1, [r7, #-2] │ │ │ │ - add r7, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - cmp r1, #2 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - adcseq pc, r9, #40, 4 @ 0x80000002 │ │ │ │ - adcseq pc, r9, #172, 4 @ 0xc000000a │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + addseq lr, r8, #180, 18 @ 0x2d0000 │ │ │ │ + adcseq pc, r9, #128, 28 @ 0x800 │ │ │ │ + addseq pc, r8, #128, 28 @ 0x800 │ │ │ │ + addseq pc, r8, #176, 30 @ 0x2c0 │ │ │ │ + @ instruction: 0xffff30e0 │ │ │ │ + @ instruction: 0xffff456c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 77dac <__cxa_atexit@plt+0x6b5fc> │ │ │ │ + bhi 77308 <__cxa_atexit@plt+0x6ab58> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 77db4 <__cxa_atexit@plt+0x6b604> │ │ │ │ + ldr r1, [pc, #24] @ 77310 <__cxa_atexit@plt+0x6ab60> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3eb77c <__cxa_atexit@plt+0x3defcc> │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq pc, r9, #180, 2 @ 0x2d │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 77e48 <__cxa_atexit@plt+0x6b698> │ │ │ │ - ldr lr, [pc, #124] @ 77e50 <__cxa_atexit@plt+0x6b6a0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #112] @ 77e54 <__cxa_atexit@plt+0x6b6a4> │ │ │ │ + adcseq pc, r9, #88, 24 @ 0x5800 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 77374 <__cxa_atexit@plt+0x6abc4> │ │ │ │ + ldr r2, [pc, #72] @ 77384 <__cxa_atexit@plt+0x6abd4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #68] @ 77388 <__cxa_atexit@plt+0x6abd8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - and r7, r2, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 77e10 <__cxa_atexit@plt+0x6b660> │ │ │ │ - cmp r7, #0 │ │ │ │ - bne 77e24 <__cxa_atexit@plt+0x6b674> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r5], #4 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 77e5c <__cxa_atexit@plt+0x6b6ac> │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + adcseq pc, r9, #8, 24 @ 0x800 │ │ │ │ + addseq pc, r8, #236, 20 @ 0xec000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov ip, r6 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7744c <__cxa_atexit@plt+0x6ac9c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, ip, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 77454 <__cxa_atexit@plt+0x6aca4> │ │ │ │ + stm sp, {r3, r7} │ │ │ │ + ldr r2, [pc, #192] @ 77488 <__cxa_atexit@plt+0x6acd8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #188] @ 7748c <__cxa_atexit@plt+0x6acdc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r7, [pc, #180] @ 77490 <__cxa_atexit@plt+0x6ace0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #44] @ 77e58 <__cxa_atexit@plt+0x6b6a8> │ │ │ │ + add r2, r2, #2 │ │ │ │ + mov r3, ip │ │ │ │ + ldr lr, [pc, #168] @ 77494 <__cxa_atexit@plt+0x6ace4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + sub r3, r5, #52 @ 0x34 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77474 <__cxa_atexit@plt+0x6acc4> │ │ │ │ + add r6, ip, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7746c <__cxa_atexit@plt+0x6acbc> │ │ │ │ + ldr r3, [pc, #120] @ 774a0 <__cxa_atexit@plt+0x6acf0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #-12]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 77e40 <__cxa_atexit@plt+0x6b690> │ │ │ │ - b 77acc <__cxa_atexit@plt+0x6b31c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - adcseq pc, r9, #108, 2 │ │ │ │ - @ instruction: 0xfffffc9c │ │ │ │ - adcseq pc, r9, #92, 2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 77e88 <__cxa_atexit@plt+0x6b6d8> │ │ │ │ - ldr r7, [pc, #92] @ 77ed8 <__cxa_atexit@plt+0x6b728> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 77ebc <__cxa_atexit@plt+0x6b70c> │ │ │ │ - ldr r7, [pc, #52] @ 77ed0 <__cxa_atexit@plt+0x6b720> │ │ │ │ + ldr r2, [pc, #116] @ 774a4 <__cxa_atexit@plt+0x6acf4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [ip, #12]! │ │ │ │ + str r8, [ip, #8] │ │ │ │ + str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + mov r8, ip │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + mov r6, ip │ │ │ │ + b 7745c <__cxa_atexit@plt+0x6acac> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #56] @ 7749c <__cxa_atexit@plt+0x6acec> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 77eb0 <__cxa_atexit@plt+0x6b700> │ │ │ │ - mov r7, r8 │ │ │ │ - b 77acc <__cxa_atexit@plt+0x6b31c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 77ed4 <__cxa_atexit@plt+0x6b724> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 77498 <__cxa_atexit@plt+0x6ace8> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc2c │ │ │ │ - addseq r1, r9, #148, 28 @ 0x940 │ │ │ │ - adcseq pc, r9, #248 @ 0xf8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + addseq lr, r8, #252, 14 @ 0x3f00000 │ │ │ │ + adcseq pc, r9, #48, 22 @ 0xc000 │ │ │ │ + adcseq pc, r9, #176, 24 @ 0xb000 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + addseq pc, r8, #172, 24 @ 0xac00 │ │ │ │ + addseq pc, r8, #228, 26 @ 0x3900 │ │ │ │ + @ instruction: 0xffff2f0c │ │ │ │ + @ instruction: 0xffff4398 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 77f6c <__cxa_atexit@plt+0x6b7bc> │ │ │ │ + bhi 774f4 <__cxa_atexit@plt+0x6ad44> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 774fc <__cxa_atexit@plt+0x6ad4c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq pc, r9, #108, 20 @ 0x6c000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #16 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 77f78 <__cxa_atexit@plt+0x6b7c8> │ │ │ │ - ldr r2, [pc, #144] @ 77f9c <__cxa_atexit@plt+0x6b7ec> │ │ │ │ + bcc 7754c <__cxa_atexit@plt+0x6ad9c> │ │ │ │ + ldr r2, [pc, #52] @ 7755c <__cxa_atexit@plt+0x6adac> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #140] @ 77fa0 <__cxa_atexit@plt+0x6b7f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str r7, [r8, #12] │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 77f88 <__cxa_atexit@plt+0x6b7d8> │ │ │ │ - ldr r7, [pc, #92] @ 77fa4 <__cxa_atexit@plt+0x6b7f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 77f60 <__cxa_atexit@plt+0x6b7b0> │ │ │ │ - mov r7, sl │ │ │ │ - b 784dc <__cxa_atexit@plt+0x6bd2c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, r8 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + addseq pc, r8, #28, 18 @ 0x70000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77630 <__cxa_atexit@plt+0x6ae80> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7763c <__cxa_atexit@plt+0x6ae8c> │ │ │ │ + str r3, [sp] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #204] @ 77668 <__cxa_atexit@plt+0x6aeb8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr ip, [pc, #180] @ 7766c <__cxa_atexit@plt+0x6aebc> │ │ │ │ + add ip, pc, ip │ │ │ │ + sub lr, r6, #15 │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + sub r3, r6, #5 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + ldr r3, [pc, #160] @ 77670 <__cxa_atexit@plt+0x6aec0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str ip, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + ldr r3, [pc, #144] @ 77674 <__cxa_atexit@plt+0x6aec4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #12] │ │ │ │ + str sl, [r2, #16] │ │ │ │ + str r9, [r2, #20] │ │ │ │ + sub r3, r5, #52 @ 0x34 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77654 <__cxa_atexit@plt+0x6aea4> │ │ │ │ + add r6, r2, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7764c <__cxa_atexit@plt+0x6ae9c> │ │ │ │ + ldr r3, [pc, #108] @ 7767c <__cxa_atexit@plt+0x6aecc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #104] @ 77680 <__cxa_atexit@plt+0x6aed0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r2, #24]! │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r1, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r8, r2 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 77fa8 <__cxa_atexit@plt+0x6b7f8> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 77678 <__cxa_atexit@plt+0x6aec8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ + bx r0 │ │ │ │ + adcseq pc, r9, #180, 18 @ 0x2d0000 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + adcseq pc, r9, #92, 20 @ 0x5c000 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + addseq pc, r8, #204, 20 @ 0xcc000 │ │ │ │ + @ instruction: 0xffff2d24 │ │ │ │ + @ instruction: 0xffff41b0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + addseq pc, r8, #224, 14 @ 0x3800000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 77700 <__cxa_atexit@plt+0x6af50> │ │ │ │ + ldr r2, [pc, #84] @ 77718 <__cxa_atexit@plt+0x6af68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 7771c <__cxa_atexit@plt+0x6af6c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str r5, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str sl, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r7, [r7, #28] │ │ │ │ + sub r7, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffeb0 │ │ │ │ - adcseq pc, r9, #60 @ 0x3c │ │ │ │ - muleq r0, r0, r5 │ │ │ │ - addseq r1, r9, #204, 26 @ 0x3300 │ │ │ │ + ldr r7, [pc, #24] @ 77720 <__cxa_atexit@plt+0x6af70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + addseq pc, r8, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7800c <__cxa_atexit@plt+0x6b85c> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #88] @ 78028 <__cxa_atexit@plt+0x6b878> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 78014 <__cxa_atexit@plt+0x6b864> │ │ │ │ - ldr r7, [pc, #68] @ 7802c <__cxa_atexit@plt+0x6b87c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 78000 <__cxa_atexit@plt+0x6b850> │ │ │ │ - mov r7, sl │ │ │ │ - b 784dc <__cxa_atexit@plt+0x6bd2c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ + bhi 7775c <__cxa_atexit@plt+0x6afac> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 77764 <__cxa_atexit@plt+0x6afb4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 78030 <__cxa_atexit@plt+0x6b880> │ │ │ │ - add r7, pc, r7 │ │ │ │ + adcseq pc, r9, #4, 16 @ 0x40000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 777b0 <__cxa_atexit@plt+0x6b000> │ │ │ │ + ldr r2, [pc, #48] @ 777c0 <__cxa_atexit@plt+0x6b010> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq lr, r9, #128, 30 @ 0x200 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - addseq r1, r9, #64, 26 @ 0x1000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 78094 <__cxa_atexit@plt+0x6b8e4> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #88] @ 780b0 <__cxa_atexit@plt+0x6b900> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7809c <__cxa_atexit@plt+0x6b8ec> │ │ │ │ - ldr r7, [pc, #68] @ 780b4 <__cxa_atexit@plt+0x6b904> │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + addseq pc, r8, #180, 12 @ 0xb400000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub lr, r5, #16 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 77860 <__cxa_atexit@plt+0x6b0b0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 77868 <__cxa_atexit@plt+0x6b0b8> │ │ │ │ + ldr r0, [pc, #160] @ 7789c <__cxa_atexit@plt+0x6b0ec> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #156] @ 778a0 <__cxa_atexit@plt+0x6b0f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [pc, #152] @ 778a4 <__cxa_atexit@plt+0x6b0f4> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + stmib r3, {r0, r9} │ │ │ │ + sub r0, r6, #1 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str ip, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r2, sl} │ │ │ │ + sub r0, r5, #48 @ 0x30 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 77888 <__cxa_atexit@plt+0x6b0d8> │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 77880 <__cxa_atexit@plt+0x6b0d0> │ │ │ │ + ldr r2, [pc, #112] @ 778b0 <__cxa_atexit@plt+0x6b100> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #108] @ 778b4 <__cxa_atexit@plt+0x6b104> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + mov r6, r3 │ │ │ │ + b 77870 <__cxa_atexit@plt+0x6b0c0> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 778ac <__cxa_atexit@plt+0x6b0fc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 78088 <__cxa_atexit@plt+0x6b8d8> │ │ │ │ - mov r7, sl │ │ │ │ - b 784dc <__cxa_atexit@plt+0x6bd2c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 780b8 <__cxa_atexit@plt+0x6b908> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 778a8 <__cxa_atexit@plt+0x6b0f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, lr │ │ │ │ bx r0 │ │ │ │ - adcseq lr, r9, #248, 28 @ 0xf80 │ │ │ │ - andeq r0, r0, r8, ror #8 │ │ │ │ - addseq r1, r9, #184, 24 @ 0xb800 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + addseq lr, r8, #212, 6 @ 0x50000003 │ │ │ │ + adcseq pc, r9, #68, 16 @ 0x440000 │ │ │ │ + addseq pc, r8, #152, 16 @ 0x980000 │ │ │ │ + addseq pc, r8, #224, 18 @ 0x380000 │ │ │ │ + @ instruction: 0xffff2af4 │ │ │ │ + @ instruction: 0xffff3f80 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7811c <__cxa_atexit@plt+0x6b96c> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #88] @ 78138 <__cxa_atexit@plt+0x6b988> │ │ │ │ + bhi 778e8 <__cxa_atexit@plt+0x6b138> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 778f0 <__cxa_atexit@plt+0x6b140> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 78124 <__cxa_atexit@plt+0x6b974> │ │ │ │ - ldr r7, [pc, #68] @ 7813c <__cxa_atexit@plt+0x6b98c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 78110 <__cxa_atexit@plt+0x6b960> │ │ │ │ - mov r7, sl │ │ │ │ - b 784dc <__cxa_atexit@plt+0x6bd2c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 78140 <__cxa_atexit@plt+0x6b990> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b 3ff754 <__cxa_atexit@plt+0x3f2fa4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq lr, r9, #112, 28 @ 0x700 │ │ │ │ - andeq r0, r0, r0, ror #7 │ │ │ │ - addseq r1, r9, #48, 24 @ 0x3000 │ │ │ │ + adcseq pc, r9, #120, 12 @ 0x7800000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 781b0 <__cxa_atexit@plt+0x6ba00> │ │ │ │ - ldr r2, [pc, #108] @ 781cc <__cxa_atexit@plt+0x6ba1c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r0, [pc, #96] @ 781d0 <__cxa_atexit@plt+0x6ba20> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 781b8 <__cxa_atexit@plt+0x6ba08> │ │ │ │ - ldr r7, [pc, #68] @ 781d4 <__cxa_atexit@plt+0x6ba24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + bhi 7799c <__cxa_atexit@plt+0x6b1ec> │ │ │ │ + ldr r3, [pc, #144] @ 779a4 <__cxa_atexit@plt+0x6b1f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r1, r2} │ │ │ │ tst r8, #3 │ │ │ │ - beq 781a4 <__cxa_atexit@plt+0x6b9f4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 75e80 <__cxa_atexit@plt+0x696d0> │ │ │ │ + beq 7796c <__cxa_atexit@plt+0x6b1bc> │ │ │ │ + ldr r1, [pc, #112] @ 779a8 <__cxa_atexit@plt+0x6b1f8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 7797c <__cxa_atexit@plt+0x6b1cc> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 77994 <__cxa_atexit@plt+0x6b1e4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 781d8 <__cxa_atexit@plt+0x6ba28> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #40] @ 779ac <__cxa_atexit@plt+0x6b1fc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - adcseq lr, r9, #224, 26 @ 0x3800 │ │ │ │ - @ instruction: 0xffffdcec │ │ │ │ - addseq r1, r9, #112, 22 @ 0x1c000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + adcseq pc, r9, #180, 10 @ 0x2d000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 78204 <__cxa_atexit@plt+0x6ba54> │ │ │ │ - ldr r7, [pc, #116] @ 7826c <__cxa_atexit@plt+0x6babc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 78260 <__cxa_atexit@plt+0x6bab0> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #84] @ 77a1c <__cxa_atexit@plt+0x6b26c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - str r7, [r3] │ │ │ │ - sub r7, r3, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7824c <__cxa_atexit@plt+0x6ba9c> │ │ │ │ - ldr r7, [pc, #56] @ 78264 <__cxa_atexit@plt+0x6bab4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 78240 <__cxa_atexit@plt+0x6ba90> │ │ │ │ - mov r7, r8 │ │ │ │ - b 75e80 <__cxa_atexit@plt+0x696d0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 78268 <__cxa_atexit@plt+0x6bab8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 779f4 <__cxa_atexit@plt+0x6b244> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 77a10 <__cxa_atexit@plt+0x6b260> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffdc50 │ │ │ │ - addseq r1, r9, #220, 20 @ 0xdc000 │ │ │ │ - adcseq pc, r9, #24 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ldr r3, [pc, #24] @ 77a20 <__cxa_atexit@plt+0x6b270> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + adcseq pc, r9, #48, 10 @ 0xc000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 782a4 <__cxa_atexit@plt+0x6baf4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 782a8 <__cxa_atexit@plt+0x6baf8> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 77a54 <__cxa_atexit@plt+0x6b2a4> │ │ │ │ + ldr r3, [pc, #32] @ 77a60 <__cxa_atexit@plt+0x6b2b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + adcseq pc, r9, #248, 8 @ 0xf8000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77ad0 <__cxa_atexit@plt+0x6b320> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 77adc <__cxa_atexit@plt+0x6b32c> │ │ │ │ + ldr r1, [pc, #84] @ 77aec <__cxa_atexit@plt+0x6b33c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r0, r1, #1 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r1, [pc, #72] @ 77af0 <__cxa_atexit@plt+0x6b340> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r1, r8} │ │ │ │ + str r0, [r2, #12] │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr r1, [pc, #56] @ 77af4 <__cxa_atexit@plt+0x6b344> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - adcseq lr, r9, #144, 30 @ 0x240 │ │ │ │ - adcseq lr, r9, #140, 30 @ 0x230 │ │ │ │ + adcseq pc, r9, #144, 10 @ 0x24000000 │ │ │ │ + adcseq pc, r9, #104, 8 @ 0x68000000 │ │ │ │ + adcseq pc, r9, #124, 8 @ 0x7c000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7830c <__cxa_atexit@plt+0x6bb5c> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #88] @ 78328 <__cxa_atexit@plt+0x6bb78> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 78314 <__cxa_atexit@plt+0x6bb64> │ │ │ │ - ldr r7, [pc, #68] @ 7832c <__cxa_atexit@plt+0x6bb7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 78300 <__cxa_atexit@plt+0x6bb50> │ │ │ │ - mov r7, sl │ │ │ │ - b 784dc <__cxa_atexit@plt+0x6bd2c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ + bhi 77b30 <__cxa_atexit@plt+0x6b380> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 77b38 <__cxa_atexit@plt+0x6b388> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 78330 <__cxa_atexit@plt+0x6bb80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + adcseq pc, r9, #48, 8 @ 0x30000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77b70 <__cxa_atexit@plt+0x6b3c0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 77b78 <__cxa_atexit@plt+0x6b3c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq lr, r9, #128, 24 @ 0x8000 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - addseq r1, r9, #64, 20 @ 0x40000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + adcseq pc, r9, #240, 6 @ 0xc0000003 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 78380 <__cxa_atexit@plt+0x6bbd0> │ │ │ │ - ldr lr, [pc, #56] @ 78388 <__cxa_atexit@plt+0x6bbd8> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 77c04 <__cxa_atexit@plt+0x6b454> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 77c10 <__cxa_atexit@plt+0x6b460> │ │ │ │ + ldr lr, [pc, #116] @ 77c20 <__cxa_atexit@plt+0x6b470> │ │ │ │ add lr, pc, lr │ │ │ │ - add r8, r7, #8 │ │ │ │ - ldm r8, {r0, r1, r8} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr r9, [pc, #40] @ 7838c <__cxa_atexit@plt+0x6bbdc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r0, r1, r9} │ │ │ │ str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #108] @ 77c24 <__cxa_atexit@plt+0x6b474> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #80] @ 77c28 <__cxa_atexit@plt+0x6b478> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #68] @ 77c2c <__cxa_atexit@plt+0x6b47c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r2, [pc, #60] @ 77c30 <__cxa_atexit@plt+0x6b480> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r2, r3, r5} │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + adcseq pc, r9, #152, 6 @ 0x60000002 │ │ │ │ + adcseq pc, r9, #96, 6 @ 0x80000001 │ │ │ │ + adcseq pc, r9, #64, 8 @ 0x40000000 │ │ │ │ + adcseq pc, r9, #28, 6 @ 0x70000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77c68 <__cxa_atexit@plt+0x6b4b8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 77c70 <__cxa_atexit@plt+0x6b4c0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - adcseq lr, r9, #236, 22 @ 0x3b000 │ │ │ │ + adcseq pc, r9, #248, 4 @ 0x8000000f │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 783d4 <__cxa_atexit@plt+0x6bc24> │ │ │ │ - ldr r7, [pc, #52] @ 783e8 <__cxa_atexit@plt+0x6bc38> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 783c8 <__cxa_atexit@plt+0x6bc18> │ │ │ │ - mov r7, sl │ │ │ │ - b 784dc <__cxa_atexit@plt+0x6bd2c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 77cf4 <__cxa_atexit@plt+0x6b544> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 77d00 <__cxa_atexit@plt+0x6b550> │ │ │ │ + ldr lr, [pc, #104] @ 77d10 <__cxa_atexit@plt+0x6b560> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, #88] @ 77d14 <__cxa_atexit@plt+0x6b564> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #76] @ 77d18 <__cxa_atexit@plt+0x6b568> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #68] @ 77d1c <__cxa_atexit@plt+0x6b56c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r3, r5} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 783ec <__cxa_atexit@plt+0x6bc3c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - addseq r1, r9, #128, 18 @ 0x200000 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq pc, r9, #124, 4 @ 0xc0000007 │ │ │ │ + adcseq pc, r9, #168, 4 @ 0x8000000a │ │ │ │ + adcseq pc, r9, #56, 4 @ 0x80000003 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 78450 <__cxa_atexit@plt+0x6bca0> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #88] @ 7846c <__cxa_atexit@plt+0x6bcbc> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 77d98 <__cxa_atexit@plt+0x6b5e8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 77da4 <__cxa_atexit@plt+0x6b5f4> │ │ │ │ + ldr lr, [pc, #100] @ 77db4 <__cxa_atexit@plt+0x6b604> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 77db8 <__cxa_atexit@plt+0x6b608> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #64] @ 77dbc <__cxa_atexit@plt+0x6b60c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 78458 <__cxa_atexit@plt+0x6bca8> │ │ │ │ - ldr r7, [pc, #68] @ 78470 <__cxa_atexit@plt+0x6bcc0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 78444 <__cxa_atexit@plt+0x6bc94> │ │ │ │ - mov r7, sl │ │ │ │ - b 784dc <__cxa_atexit@plt+0x6bd2c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 78474 <__cxa_atexit@plt+0x6bcc4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + adcseq pc, r9, #244, 2 @ 0x3d │ │ │ │ + adcseq pc, r9, #176, 4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77df4 <__cxa_atexit@plt+0x6b644> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 77dfc <__cxa_atexit@plt+0x6b64c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq lr, r9, #60, 22 @ 0xf000 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - addseq r1, r9, #252, 16 @ 0xfc0000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 784bc <__cxa_atexit@plt+0x6bd0c> │ │ │ │ - ldr r7, [pc, #52] @ 784cc <__cxa_atexit@plt+0x6bd1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 784b0 <__cxa_atexit@plt+0x6bd00> │ │ │ │ - mov r7, sl │ │ │ │ - b 784dc <__cxa_atexit@plt+0x6bd2c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + adcseq pc, r9, #108, 2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77e84 <__cxa_atexit@plt+0x6b6d4> │ │ │ │ + ldr lr, [pc, #108] @ 77e8c <__cxa_atexit@plt+0x6b6dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + mov r7, r5 │ │ │ │ + str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ + stmib r7, {r0, r2, r3} │ │ │ │ + str r1, [r7, #16] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 77e6c <__cxa_atexit@plt+0x6b6bc> │ │ │ │ + ldr r3, [pc, #64] @ 77e90 <__cxa_atexit@plt+0x6b6e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 77e7c <__cxa_atexit@plt+0x6b6cc> │ │ │ │ + b 77ed4 <__cxa_atexit@plt+0x6b724> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 784d0 <__cxa_atexit@plt+0x6bd20> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r1, r9, #152, 16 @ 0x980000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 78558 <__cxa_atexit@plt+0x6bda8> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 78590 <__cxa_atexit@plt+0x6bde0> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 785ac <__cxa_atexit@plt+0x6bdfc> │ │ │ │ - cmp r3, #4 │ │ │ │ - bne 78658 <__cxa_atexit@plt+0x6bea8> │ │ │ │ - ldr r8, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r2, [pc, #580] @ 78768 <__cxa_atexit@plt+0x6bfb8> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #28] @ 77ec8 <__cxa_atexit@plt+0x6b718> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmda r5, {r7, r8} │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 78704 <__cxa_atexit@plt+0x6bf54> │ │ │ │ - ldr r7, [pc, #552] @ 7876c <__cxa_atexit@plt+0x6bfbc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 786f8 <__cxa_atexit@plt+0x6bf48> │ │ │ │ - mov r7, r8 │ │ │ │ - b 75e80 <__cxa_atexit@plt+0x696d0> │ │ │ │ - ldr r3, [pc, #468] @ 78734 <__cxa_atexit@plt+0x6bf84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 785a4 <__cxa_atexit@plt+0x6bdf4> │ │ │ │ - ldr r3, [pc, #448] @ 78738 <__cxa_atexit@plt+0x6bf88> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 785a4 <__cxa_atexit@plt+0x6bdf4> │ │ │ │ - b 78904 <__cxa_atexit@plt+0x6c154> │ │ │ │ - ldr r7, [pc, #408] @ 78730 <__cxa_atexit@plt+0x6bf80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ + beq 77ec0 <__cxa_atexit@plt+0x6b710> │ │ │ │ + b 77ed4 <__cxa_atexit@plt+0x6b724> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #92 @ 0x5c │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 78718 <__cxa_atexit@plt+0x6bf68> │ │ │ │ - ldr r2, [pc, #396] @ 78750 <__cxa_atexit@plt+0x6bfa0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r7, #1] │ │ │ │ - ldr r8, [r7, #5] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - sub r2, r3, #34 @ 0x22 │ │ │ │ - sub sl, r3, #66 @ 0x42 │ │ │ │ - ldr r9, [pc, #372] @ 78754 <__cxa_atexit@plt+0x6bfa4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - add r9, r9, #1 │ │ │ │ - mov lr, r6 │ │ │ │ - ldr r7, [pc, #360] @ 78758 <__cxa_atexit@plt+0x6bfa8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [lr, #64]! @ 0x40 │ │ │ │ - str r8, [r6, #72] @ 0x48 │ │ │ │ - str r0, [r6, #76] @ 0x4c │ │ │ │ - ldr r7, [pc, #344] @ 7875c <__cxa_atexit@plt+0x6bfac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #80] @ 0x50 │ │ │ │ - str lr, [r6, #84] @ 0x54 │ │ │ │ - str r2, [r6, #88] @ 0x58 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r7, [pc, #324] @ 78760 <__cxa_atexit@plt+0x6bfb0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #32]! │ │ │ │ - str ip, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ - ldr r0, [pc, #304] @ 78764 <__cxa_atexit@plt+0x6bfb4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, r6, #52 @ 0x34 │ │ │ │ - stm lr, {r0, r2, sl} │ │ │ │ - str ip, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r0, r6, r9} │ │ │ │ - sub r7, r3, #5 │ │ │ │ - b 786ec <__cxa_atexit@plt+0x6bf3c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #76 @ 0x4c │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 78720 <__cxa_atexit@plt+0x6bf70> │ │ │ │ - ldr lr, [pc, #204] @ 7873c <__cxa_atexit@plt+0x6bf8c> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov ip, fp │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #12]! │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr sl, [r3, #-8] │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r9, [r2, #4]! │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 77f60 <__cxa_atexit@plt+0x6b7b0> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 77fc4 <__cxa_atexit@plt+0x6b814> │ │ │ │ + ldr lr, [pc, #232] @ 77ff8 <__cxa_atexit@plt+0x6b848> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r7, #1] │ │ │ │ - ldr r9, [r7, #5] │ │ │ │ + ldr r0, [pc, #228] @ 77ffc <__cxa_atexit@plt+0x6b84c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub r1, r3, #7 │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r1, [r5, #20] │ │ │ │ str lr, [r6, #4]! │ │ │ │ - sub sl, r3, #14 │ │ │ │ - sub r7, r3, #46 @ 0x2e │ │ │ │ - ldr lr, [pc, #180] @ 78740 <__cxa_atexit@plt+0x6bf90> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r8, lr, #1 │ │ │ │ - mov lr, r6 │ │ │ │ - ldr r2, [pc, #168] @ 78744 <__cxa_atexit@plt+0x6bf94> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [lr, #36]! @ 0x24 │ │ │ │ - str ip, [r6, #44] @ 0x2c │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - str r0, [r6, #52] @ 0x34 │ │ │ │ - ldr r2, [pc, #148] @ 78748 <__cxa_atexit@plt+0x6bf98> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #56] @ 0x38 │ │ │ │ - str lr, [r6, #60] @ 0x3c │ │ │ │ - str r7, [r6, #64] @ 0x40 │ │ │ │ - ldr r7, [pc, #132] @ 7874c <__cxa_atexit@plt+0x6bf9c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #68] @ 0x44 │ │ │ │ - str sl, [r6, #72] @ 0x48 │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str ip, [r6, #20] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r2, r6, r8} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r5, [pc, #208] @ 78000 <__cxa_atexit@plt+0x6b850> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #200] @ 78004 <__cxa_atexit@plt+0x6b854> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r5, [r6, #24] │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #100] @ 78770 <__cxa_atexit@plt+0x6bfc0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov fp, ip │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 77fd8 <__cxa_atexit@plt+0x6b828> │ │ │ │ + ldr r1, [pc, #120] @ 77fec <__cxa_atexit@plt+0x6b83c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr fp, [r5, #8] │ │ │ │ + ldr lr, [r5, #20] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + add r0, r6, #8 │ │ │ │ + stm r0, {r8, r9, sl} │ │ │ │ + add r0, r6, #28 │ │ │ │ + stm r0, {r8, sl, lr} │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r0, [pc, #84] @ 77ff0 <__cxa_atexit@plt+0x6b840> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #20]! │ │ │ │ + ldr r0, [pc, #76] @ 77ff4 <__cxa_atexit@plt+0x6b844> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add lr, r5, #12 │ │ │ │ + stm lr, {r0, r1, r6} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #92 @ 0x5c │ │ │ │ - b 78724 <__cxa_atexit@plt+0x6bf74> │ │ │ │ - mov r6, #76 @ 0x4c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, fp │ │ │ │ + mov fp, ip │ │ │ │ + b 3ff76c <__cxa_atexit@plt+0x3f2fbc> │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - addseq r1, r9, #168, 14 @ 0x2a00000 │ │ │ │ - andeq r0, r0, ip, ror #6 │ │ │ │ - andeq r0, r0, r8, lsl #7 │ │ │ │ - @ instruction: 0xfffff870 │ │ │ │ - adcseq lr, r9, #116, 16 @ 0x740000 │ │ │ │ - @ instruction: 0xfffff914 │ │ │ │ - adcseq lr, r9, #152, 16 @ 0x980000 │ │ │ │ - adcseq lr, r9, #232, 20 @ 0xe8000 │ │ │ │ - @ instruction: 0xfffffa74 │ │ │ │ - adcseq lr, r9, #32, 18 @ 0x80000 │ │ │ │ - @ instruction: 0xfffffb58 │ │ │ │ - adcseq lr, r9, #176, 22 @ 0x2c000 │ │ │ │ - @ instruction: 0xfffffaa4 │ │ │ │ - adcseq lr, r9, #24, 18 @ 0x60000 │ │ │ │ - andeq r0, r0, r4, asr r2 │ │ │ │ - @ instruction: 0xffffd938 │ │ │ │ - addseq r1, r9, #36, 12 @ 0x2400000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 78850 <__cxa_atexit@plt+0x6c0a0> │ │ │ │ - add r3, r6, #84 @ 0x54 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 78890 <__cxa_atexit@plt+0x6c0e0> │ │ │ │ - ldr r9, [pc, #260] @ 788b0 <__cxa_atexit@plt+0x6c100> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r7, [sp] │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - sub r0, r3, #10 │ │ │ │ - ldr r7, [pc, #232] @ 788b4 <__cxa_atexit@plt+0x6c104> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #76] @ 0x4c │ │ │ │ - str r0, [r6, #80] @ 0x50 │ │ │ │ - sub r0, r3, #22 │ │ │ │ - sub r7, r3, #54 @ 0x36 │ │ │ │ - ldr sl, [pc, #212] @ 788b8 <__cxa_atexit@plt+0x6c108> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r9, [pc, #208] @ 788bc <__cxa_atexit@plt+0x6c10c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - add r9, r9, #1 │ │ │ │ - mov lr, r6 │ │ │ │ - ldr ip, [pc, #196] @ 788c0 <__cxa_atexit@plt+0x6c110> │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [lr, #36]! @ 0x24 │ │ │ │ - add ip, r6, #44 @ 0x2c │ │ │ │ - stm ip, {r1, r2, r8, sl, lr} │ │ │ │ - str r7, [r6, #64] @ 0x40 │ │ │ │ - ldr r7, [pc, #176] @ 788c4 <__cxa_atexit@plt+0x6c114> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r6, #68] @ 0x44 │ │ │ │ - str r0, [r6, #72] @ 0x48 │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - sub r7, r3, #1 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 78898 <__cxa_atexit@plt+0x6c0e8> │ │ │ │ - ldr r0, [pc, #68] @ 788a8 <__cxa_atexit@plt+0x6c0f8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [pc, #64] @ 788ac <__cxa_atexit@plt+0x6c0fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r1, r2, r8} │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - mov r6, #84 @ 0x54 │ │ │ │ - b 7889c <__cxa_atexit@plt+0x6c0ec> │ │ │ │ - mov r6, #28 │ │ │ │ + mov fp, ip │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov fp, ip │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + adcseq pc, r9, #132 @ 0x84 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + adcseq pc, r9, #32 │ │ │ │ + adcseq pc, r9, #68 @ 0x44 │ │ │ │ + adcseq lr, r9, #212, 30 @ 0x350 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub ip, r5, #12 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 78098 <__cxa_atexit@plt+0x6b8e8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 780a4 <__cxa_atexit@plt+0x6b8f4> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + sub lr, r6, #15 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r8, [pc, #96] @ 780b4 <__cxa_atexit@plt+0x6b904> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + stmdb r5, {r8, r9, lr} │ │ │ │ + ldr r5, [pc, #88] @ 780b8 <__cxa_atexit@plt+0x6b908> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r5, [pc, #68] @ 780bc <__cxa_atexit@plt+0x6b90c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r1, r3, fp} │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, r1 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffa4c │ │ │ │ - adcseq lr, r9, #76, 18 @ 0x130000 │ │ │ │ - @ instruction: 0xfffffb8c │ │ │ │ - adcseq lr, r9, #236, 18 @ 0x3b0000 │ │ │ │ - adcseq lr, r9, #104, 14 @ 0x1a00000 │ │ │ │ - adcseq lr, r9, #20, 14 @ 0x500000 │ │ │ │ - @ instruction: 0xfffffbf8 │ │ │ │ - adcseq lr, r9, #156, 18 @ 0x270000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 788f8 <__cxa_atexit@plt+0x6c148> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 788f0 <__cxa_atexit@plt+0x6c140> │ │ │ │ - b 78904 <__cxa_atexit@plt+0x6c154> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #172] @ 789b8 <__cxa_atexit@plt+0x6c208> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + adcseq lr, r9, #216, 30 @ 0x360 │ │ │ │ + @ instruction: 0xfffffa9c │ │ │ │ + @ instruction: 0xfffffd90 │ │ │ │ + addseq lr, r8, #188, 26 @ 0x2f00 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7819c <__cxa_atexit@plt+0x6b9ec> │ │ │ │ + ldr sl, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #24 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc 781a8 <__cxa_atexit@plt+0x6b9f8> │ │ │ │ + str r3, [sp] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #216] @ 781d4 <__cxa_atexit@plt+0x6ba24> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + ldr ip, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r1, [r7, #24] │ │ │ │ + sub r9, r6, #19 │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + sub r3, r6, #9 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r3, [pc, #172] @ 781d8 <__cxa_atexit@plt+0x6ba28> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r3, [pc, #164] @ 781dc <__cxa_atexit@plt+0x6ba2c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 78950 <__cxa_atexit@plt+0x6c1a0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - sub r7, r2, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 7899c <__cxa_atexit@plt+0x6c1ec> │ │ │ │ - cmp r2, #1 │ │ │ │ - bne 78958 <__cxa_atexit@plt+0x6c1a8> │ │ │ │ - ldr r7, [pc, #132] @ 789c8 <__cxa_atexit@plt+0x6c218> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + str r3, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + ldr r3, [pc, #152] @ 781e0 <__cxa_atexit@plt+0x6ba30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #12] │ │ │ │ + str r0, [r2, #16] │ │ │ │ + str lr, [r2, #20] │ │ │ │ + str ip, [r2, #24] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + sub r3, r5, #56 @ 0x38 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 781c0 <__cxa_atexit@plt+0x6ba10> │ │ │ │ + add r6, r2, #36 @ 0x24 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc 781b8 <__cxa_atexit@plt+0x6ba08> │ │ │ │ + ldr r3, [pc, #108] @ 781e8 <__cxa_atexit@plt+0x6ba38> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #104] @ 781ec <__cxa_atexit@plt+0x6ba3c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r2, #28]! │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r8, r2 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #92] @ 789bc <__cxa_atexit@plt+0x6c20c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 781e4 <__cxa_atexit@plt+0x6ba34> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #68] @ 789c0 <__cxa_atexit@plt+0x6c210> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #32] @ 789c4 <__cxa_atexit@plt+0x6c214> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ + adcseq lr, r9, #84, 28 @ 0x540 │ │ │ │ + adcseq lr, r9, #36, 30 @ 0x90 │ │ │ │ + @ instruction: 0xfffff934 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + addseq lr, r8, #96, 30 @ 0x180 │ │ │ │ + @ instruction: 0xffff21b8 │ │ │ │ + @ instruction: 0xffff3644 │ │ │ │ + addseq lr, r8, #136, 24 @ 0x8800 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 78248 <__cxa_atexit@plt+0x6ba98> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 78250 <__cxa_atexit@plt+0x6baa0> │ │ │ │ + ldr r1, [pc, #68] @ 7826c <__cxa_atexit@plt+0x6babc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #64] @ 78270 <__cxa_atexit@plt+0x6bac0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff774 <__cxa_atexit@plt+0x3f2fc4> │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb7a4 <__cxa_atexit@plt+0x3deff4> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - @ instruction: 0xfffff418 │ │ │ │ - adcseq lr, r9, #48, 16 @ 0x300000 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - addseq r1, r9, #252, 6 @ 0xf0000003 │ │ │ │ + b 78258 <__cxa_atexit@plt+0x6baa8> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 78268 <__cxa_atexit@plt+0x6bab8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + addseq pc, r8, #0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0xfffff68c │ │ │ │ + addseq lr, r8, #8, 24 @ 0x800 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 782f0 <__cxa_atexit@plt+0x6bb40> │ │ │ │ + ldr r2, [pc, #96] @ 782fc <__cxa_atexit@plt+0x6bb4c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #92] @ 78300 <__cxa_atexit@plt+0x6bb50> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r1, [pc, #84] @ 78304 <__cxa_atexit@plt+0x6bb54> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + ldmdb r5, {r2, r9} │ │ │ │ + ldmib r5, {r0, sl} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r9, sl} │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe2c │ │ │ │ + @ instruction: 0xfffff658 │ │ │ │ + adcseq lr, r9, #124, 26 @ 0x1f00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78340 <__cxa_atexit@plt+0x6bb90> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 78348 <__cxa_atexit@plt+0x6bb98> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq lr, r9, #32, 24 @ 0x2000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #32 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 783c4 <__cxa_atexit@plt+0x6bc14> │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r2, [pc, #80] @ 783d0 <__cxa_atexit@plt+0x6bc20> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + ldr r2, [r7, #28] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + ldr r0, [pc, #64] @ 783d4 <__cxa_atexit@plt+0x6bc24> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str r9, [r3, #-20] @ 0xffffffec │ │ │ │ + sub r1, r3, #32 │ │ │ │ + stm r1, {r0, r8, lr} │ │ │ │ + tst r2, #3 │ │ │ │ + beq 783b8 <__cxa_atexit@plt+0x6bc08> │ │ │ │ + mov r7, r2 │ │ │ │ + b 783e0 <__cxa_atexit@plt+0x6bc30> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + adcseq lr, r9, #208, 22 @ 0x34000 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #160] @ 78488 <__cxa_atexit@plt+0x6bcd8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7845c <__cxa_atexit@plt+0x6bcac> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - and r2, r7, #3 │ │ │ │ - sub r7, r2, #1 │ │ │ │ - str r7, [r5] │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 78a50 <__cxa_atexit@plt+0x6c2a0> │ │ │ │ - cmp r2, #1 │ │ │ │ - bls 78a3c <__cxa_atexit@plt+0x6c28c> │ │ │ │ - ldr r7, [pc, #108] @ 78a6c <__cxa_atexit@plt+0x6c2bc> │ │ │ │ + bcc 78478 <__cxa_atexit@plt+0x6bcc8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r2, r7 │ │ │ │ + bne 78464 <__cxa_atexit@plt+0x6bcb4> │ │ │ │ + ldr r7, [pc, #104] @ 7848c <__cxa_atexit@plt+0x6bcdc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #84] @ 78a70 <__cxa_atexit@plt+0x6c2c0> │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr lr, [pc, #80] @ 78490 <__cxa_atexit@plt+0x6bce0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ + add r2, r6, #12 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ str r6, [r6, #24] │ │ │ │ - sub r7, r3, #3 │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 78a78 <__cxa_atexit@plt+0x6c2c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #28] @ 78a74 <__cxa_atexit@plt+0x6c2c4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #24 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb7a4 <__cxa_atexit@plt+0x3deff4> │ │ │ │ - @ instruction: 0xfffff378 │ │ │ │ - adcseq lr, r9, #144, 14 @ 0x2400000 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq r1, r9, #252, 4 @ 0xc000000f │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + adcseq lr, r9, #224, 20 @ 0xe0000 │ │ │ │ + andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 78af8 <__cxa_atexit@plt+0x6c348> │ │ │ │ - cmp r7, #0 │ │ │ │ - ble 78ae4 <__cxa_atexit@plt+0x6c334> │ │ │ │ - ldr r7, [pc, #108] @ 78b14 <__cxa_atexit@plt+0x6c364> │ │ │ │ + bcc 78510 <__cxa_atexit@plt+0x6bd60> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + cmp r2, r7 │ │ │ │ + bne 784fc <__cxa_atexit@plt+0x6bd4c> │ │ │ │ + ldr r7, [pc, #92] @ 78520 <__cxa_atexit@plt+0x6bd70> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #84] @ 78b18 <__cxa_atexit@plt+0x6c368> │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr lr, [pc, #68] @ 78524 <__cxa_atexit@plt+0x6bd74> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ + add r2, r6, #12 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ str r6, [r6, #24] │ │ │ │ - sub r7, r3, #3 │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 78b20 <__cxa_atexit@plt+0x6c370> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #24 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #28] @ 78b1c <__cxa_atexit@plt+0x6c36c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb7a4 <__cxa_atexit@plt+0x3deff4> │ │ │ │ - @ instruction: 0xfffff2d0 │ │ │ │ - adcseq lr, r9, #232, 12 @ 0xe800000 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - addseq r1, r9, #84, 4 @ 0x40000005 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + adcseq lr, r9, #64, 20 @ 0x40000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 78b94 <__cxa_atexit@plt+0x6c3e4> │ │ │ │ - ldr r7, [pc, #128] @ 78bcc <__cxa_atexit@plt+0x6c41c> │ │ │ │ - add r7, pc, r7 │ │ │ │ + bhi 785a4 <__cxa_atexit@plt+0x6bdf4> │ │ │ │ + ldr r2, [pc, #124] @ 785c0 <__cxa_atexit@plt+0x6be10> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 78bac <__cxa_atexit@plt+0x6c3fc> │ │ │ │ - ldr r7, [pc, #108] @ 78bd0 <__cxa_atexit@plt+0x6c420> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - ldr r7, [pc, #100] @ 78bd4 <__cxa_atexit@plt+0x6c424> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r1, [pc, #116] @ 785c4 <__cxa_atexit@plt+0x6be14> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 78598 <__cxa_atexit@plt+0x6bde8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 785ac <__cxa_atexit@plt+0x6bdfc> │ │ │ │ + ldr r3, [pc, #76] @ 785c8 <__cxa_atexit@plt+0x6be18> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ add r7, r7, #1 │ │ │ │ - stmib r5, {r7, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 78b88 <__cxa_atexit@plt+0x6c3d8> │ │ │ │ - mov r7, sl │ │ │ │ - b 784dc <__cxa_atexit@plt+0x6bd2c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 78be0 <__cxa_atexit@plt+0x6c430> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 78bd8 <__cxa_atexit@plt+0x6c428> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #32] @ 78bdc <__cxa_atexit@plt+0x6c42c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - @ instruction: 0xfffff974 │ │ │ │ - adcseq lr, r9, #144, 8 @ 0x90000000 │ │ │ │ - addseq r1, r9, #168, 2 @ 0x2a │ │ │ │ - adcseq lr, r9, #68, 8 @ 0x44000000 │ │ │ │ - addseq r1, r9, #196, 2 @ 0x31 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 78c24 <__cxa_atexit@plt+0x6c474> │ │ │ │ - ldr r7, [pc, #52] @ 78c38 <__cxa_atexit@plt+0x6c488> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 78c18 <__cxa_atexit@plt+0x6c468> │ │ │ │ - mov r7, r8 │ │ │ │ - b 773f8 <__cxa_atexit@plt+0x6ac48> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 78c3c <__cxa_atexit@plt+0x6c48c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffe7f0 │ │ │ │ - addseq r1, r9, #36, 2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 78c80 <__cxa_atexit@plt+0x6c4d0> │ │ │ │ - ldr r7, [pc, #48] @ 78c90 <__cxa_atexit@plt+0x6c4e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 78c74 <__cxa_atexit@plt+0x6c4c4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 78cf8 <__cxa_atexit@plt+0x6c548> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 78c94 <__cxa_atexit@plt+0x6c4e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - addseq r1, r9, #220 @ 0xdc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 78cd8 <__cxa_atexit@plt+0x6c528> │ │ │ │ - ldr r7, [pc, #48] @ 78ce8 <__cxa_atexit@plt+0x6c538> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 78ccc <__cxa_atexit@plt+0x6c51c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 78cf8 <__cxa_atexit@plt+0x6c548> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 78cec <__cxa_atexit@plt+0x6c53c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r1, r9, #132 @ 0x84 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + adcseq lr, r9, #0, 20 │ │ │ │ + adcseq lr, r9, #52, 20 @ 0x34000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 78d68 <__cxa_atexit@plt+0x6c5b8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 78d88 <__cxa_atexit@plt+0x6c5d8> │ │ │ │ - ldr r2, [pc, #136] @ 78da8 <__cxa_atexit@plt+0x6c5f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r1, [pc, #124] @ 78dac <__cxa_atexit@plt+0x6c5fc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - str r3, [r5], #-8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 78d94 <__cxa_atexit@plt+0x6c5e4> │ │ │ │ - ldr r7, [pc, #92] @ 78db0 <__cxa_atexit@plt+0x6c600> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 78d7c <__cxa_atexit@plt+0x6c5cc> │ │ │ │ - mov r7, r8 │ │ │ │ - b 78e3c <__cxa_atexit@plt+0x6c68c> │ │ │ │ - ldr r7, [pc, #72] @ 78db8 <__cxa_atexit@plt+0x6c608> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + bcc 78608 <__cxa_atexit@plt+0x6be58> │ │ │ │ + ldr r2, [pc, #36] @ 78614 <__cxa_atexit@plt+0x6be64> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r7, [pc, #24] @ 78db4 <__cxa_atexit@plt+0x6c604> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - addseq r0, r9, #204, 30 @ 0x330 │ │ │ │ - adcseq lr, r9, #144, 2 @ 0x24 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 78e18 <__cxa_atexit@plt+0x6c668> │ │ │ │ - ldr r7, [pc, #52] @ 78e2c <__cxa_atexit@plt+0x6c67c> │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq lr, r9, #192, 18 @ 0x300000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 786dc <__cxa_atexit@plt+0x6bf2c> │ │ │ │ + ldr r2, [pc, #196] @ 786fc <__cxa_atexit@plt+0x6bf4c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 786cc <__cxa_atexit@plt+0x6bf1c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #56 @ 0x38 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 786e4 <__cxa_atexit@plt+0x6bf34> │ │ │ │ + ldr r7, [pc, #148] @ 78700 <__cxa_atexit@plt+0x6bf50> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 78e0c <__cxa_atexit@plt+0x6c65c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 78e3c <__cxa_atexit@plt+0x6c68c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr lr, [r9, #7] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r8, [r5, #-16] │ │ │ │ + ldmda r5, {r0, r1, r7, ip} │ │ │ │ + ldr r9, [pc, #124] @ 78704 <__cxa_atexit@plt+0x6bf54> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, #120] @ 78708 <__cxa_atexit@plt+0x6bf58> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r3, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + mov r7, r6 │ │ │ │ + str r9, [r7, #32]! │ │ │ │ + str r3, [r6, #40] @ 0x28 │ │ │ │ + str sl, [r6, #44] @ 0x2c │ │ │ │ + str r7, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 78e30 <__cxa_atexit@plt+0x6c680> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r0, r9, #72, 30 @ 0x120 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r7, #56 @ 0x38 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffffce4 │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + adcseq lr, r9, #248, 18 @ 0x3e0000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #276] @ 78f58 <__cxa_atexit@plt+0x6c7a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 78e7c <__cxa_atexit@plt+0x6c6cc> │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 78ef0 <__cxa_atexit@plt+0x6c740> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - bne 78e44 <__cxa_atexit@plt+0x6c694> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 78eb0 <__cxa_atexit@plt+0x6c700> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 78f28 <__cxa_atexit@plt+0x6c778> │ │ │ │ - ldr r7, [pc, #192] @ 78f5c <__cxa_atexit@plt+0x6c7ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 78f1c <__cxa_atexit@plt+0x6c76c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 78cf8 <__cxa_atexit@plt+0x6c548> │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 78f34 <__cxa_atexit@plt+0x6c784> │ │ │ │ - ldr r2, [pc, #164] @ 78f6c <__cxa_atexit@plt+0x6c7bc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #148] @ 78f70 <__cxa_atexit@plt+0x6c7c0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - str r2, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r7, #5] │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 78f44 <__cxa_atexit@plt+0x6c794> │ │ │ │ - ldr r7, [pc, #92] @ 78f64 <__cxa_atexit@plt+0x6c7b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 78f1c <__cxa_atexit@plt+0x6c76c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 7902c <__cxa_atexit@plt+0x6c87c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 78798 <__cxa_atexit@plt+0x6bfe8> │ │ │ │ + ldr lr, [pc, #116] @ 787a4 <__cxa_atexit@plt+0x6bff4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #84] @ 787a8 <__cxa_atexit@plt+0x6bff8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #80] @ 787ac <__cxa_atexit@plt+0x6bffc> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #32]! │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str sl, [r3, #44] @ 0x2c │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ + str r3, [r3, #52] @ 0x34 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 78f60 <__cxa_atexit@plt+0x6c7b0> │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffc20 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + adcseq lr, r9, #44, 18 @ 0xb0000 │ │ │ │ + addseq lr, r8, #200, 12 @ 0xc800000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r0, r5, #16 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 78870 <__cxa_atexit@plt+0x6c0c0> │ │ │ │ + mov lr, r7 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 78878 <__cxa_atexit@plt+0x6c0c8> │ │ │ │ + str r0, [sp] │ │ │ │ + ldr r0, [pc, #188] @ 788ac <__cxa_atexit@plt+0x6c0fc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #184] @ 788b0 <__cxa_atexit@plt+0x6c100> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [pc, #180] @ 788b4 <__cxa_atexit@plt+0x6c104> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str ip, [r5, #-16] │ │ │ │ + ldr r1, [r5] │ │ │ │ + stmib r3, {r0, sl} │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + sub r0, r6, #5 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #148] @ 788b8 <__cxa_atexit@plt+0x6c108> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r0, r0, #1 │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + sub r0, r5, #48 @ 0x30 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 78898 <__cxa_atexit@plt+0x6c0e8> │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 78890 <__cxa_atexit@plt+0x6c0e0> │ │ │ │ + ldr r7, [pc, #120] @ 788c4 <__cxa_atexit@plt+0x6c114> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 78f4c <__cxa_atexit@plt+0x6c79c> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r2, [pc, #116] @ 788c8 <__cxa_atexit@plt+0x6c118> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #16]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r7, lr │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r7, [pc, #28] @ 78f68 <__cxa_atexit@plt+0x6c7b8> │ │ │ │ + b 78880 <__cxa_atexit@plt+0x6c0d0> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #56] @ 788c0 <__cxa_atexit@plt+0x6c110> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffff4 │ │ │ │ - @ instruction: 0xfffffe58 │ │ │ │ - addseq r0, r9, #52, 28 @ 0x340 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - addseq r0, r9, #32, 28 @ 0x200 │ │ │ │ - adcseq lr, r9, #56 @ 0x38 │ │ │ │ - adcseq lr, r9, #112 @ 0x70 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 78fb4 <__cxa_atexit@plt+0x6c804> │ │ │ │ - ldr r7, [pc, #48] @ 78fc4 <__cxa_atexit@plt+0x6c814> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 78fa8 <__cxa_atexit@plt+0x6c7f8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 7902c <__cxa_atexit@plt+0x6c87c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 78fc8 <__cxa_atexit@plt+0x6c818> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 788bc <__cxa_atexit@plt+0x6c10c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - addseq r0, r9, #176, 26 @ 0x2c00 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + adcseq lr, r9, #80, 16 @ 0x500000 │ │ │ │ + addseq sp, r8, #104, 6 @ 0xa0000001 │ │ │ │ + addseq lr, r8, #136, 16 @ 0x880000 │ │ │ │ + addseq lr, r8, #224, 18 @ 0x380000 │ │ │ │ + @ instruction: 0xffff1ae8 │ │ │ │ + @ instruction: 0xffff2f74 │ │ │ │ + addseq sp, r8, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7900c <__cxa_atexit@plt+0x6c85c> │ │ │ │ - ldr r7, [pc, #48] @ 7901c <__cxa_atexit@plt+0x6c86c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 79000 <__cxa_atexit@plt+0x6c850> │ │ │ │ - mov r7, r8 │ │ │ │ - b 7902c <__cxa_atexit@plt+0x6c87c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #64] @ 78920 <__cxa_atexit@plt+0x6c170> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 78904 <__cxa_atexit@plt+0x6c154> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 78910 <__cxa_atexit@plt+0x6c160> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 79020 <__cxa_atexit@plt+0x6c870> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r7, [pc, #12] @ 78924 <__cxa_atexit@plt+0x6c174> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r0, r9, #88, 26 @ 0x1600 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + addseq sp, r8, #84, 4 @ 0x40000005 │ │ │ │ + addseq sp, r8, #60, 4 @ 0xc0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7909c <__cxa_atexit@plt+0x6c8ec> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 790bc <__cxa_atexit@plt+0x6c90c> │ │ │ │ - ldr r2, [pc, #136] @ 790dc <__cxa_atexit@plt+0x6c92c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r1, [pc, #124] @ 790e0 <__cxa_atexit@plt+0x6c930> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - str r3, [r5], #-8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 790c8 <__cxa_atexit@plt+0x6c918> │ │ │ │ - ldr r7, [pc, #92] @ 790e4 <__cxa_atexit@plt+0x6c934> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 790b0 <__cxa_atexit@plt+0x6c900> │ │ │ │ - mov r7, r8 │ │ │ │ - b 78e3c <__cxa_atexit@plt+0x6c68c> │ │ │ │ - ldr r7, [pc, #72] @ 790ec <__cxa_atexit@plt+0x6c93c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 78950 <__cxa_atexit@plt+0x6c1a0> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + addseq sp, r8, #36, 4 @ 0x40000002 │ │ │ │ + addseq lr, r8, #40, 10 @ 0xa000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78988 <__cxa_atexit@plt+0x6c1d8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 78990 <__cxa_atexit@plt+0x6c1e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 6fdac <__cxa_atexit@plt+0x635fc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r7, [pc, #24] @ 790e8 <__cxa_atexit@plt+0x6c938> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + adcseq lr, r9, #216, 10 @ 0x36000000 │ │ │ │ + addseq lr, r8, #232, 8 @ 0xe8000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 789c8 <__cxa_atexit@plt+0x6c218> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 789d0 <__cxa_atexit@plt+0x6c220> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 73c38 <__cxa_atexit@plt+0x67488> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - @ instruction: 0xfffffdb0 │ │ │ │ - addseq r0, r9, #152, 24 @ 0x9800 │ │ │ │ - adcseq sp, r9, #92, 28 @ 0x5c0 │ │ │ │ + adcseq lr, r9, #152, 10 @ 0x26000000 │ │ │ │ + addseq lr, r8, #168, 8 @ 0xa8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 79178 <__cxa_atexit@plt+0x6c9c8> │ │ │ │ - ldr r7, [pc, #128] @ 791b0 <__cxa_atexit@plt+0x6ca00> │ │ │ │ - add r7, pc, r7 │ │ │ │ + bhi 78a08 <__cxa_atexit@plt+0x6c258> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 79190 <__cxa_atexit@plt+0x6c9e0> │ │ │ │ - ldr r7, [pc, #108] @ 791b4 <__cxa_atexit@plt+0x6ca04> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - ldr r7, [pc, #100] @ 791b8 <__cxa_atexit@plt+0x6ca08> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r5, {r7, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 7916c <__cxa_atexit@plt+0x6c9bc> │ │ │ │ - mov r7, sl │ │ │ │ - b 784dc <__cxa_atexit@plt+0x6bd2c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + ldr r2, [pc, #24] @ 78a10 <__cxa_atexit@plt+0x6c260> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 65bf0 <__cxa_atexit@plt+0x59440> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 791c4 <__cxa_atexit@plt+0x6ca14> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ + adcseq lr, r9, #88, 10 @ 0x16000000 │ │ │ │ + addseq lr, r8, #104, 8 @ 0x68000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78a48 <__cxa_atexit@plt+0x6c298> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 78a50 <__cxa_atexit@plt+0x6c2a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 697bc <__cxa_atexit@plt+0x5d00c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 791bc <__cxa_atexit@plt+0x6ca0c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, #32] @ 791c0 <__cxa_atexit@plt+0x6ca10> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + adcseq lr, r9, #24, 10 @ 0x6000000 │ │ │ │ + addseq lr, r8, #40, 8 @ 0x28000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78a88 <__cxa_atexit@plt+0x6c2d8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 78a90 <__cxa_atexit@plt+0x6c2e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b 6c3c4 <__cxa_atexit@plt+0x5fc14> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - @ instruction: 0xfffff390 │ │ │ │ - adcseq sp, r9, #172, 28 @ 0xac0 │ │ │ │ - addseq r0, r9, #196, 22 @ 0x31000 │ │ │ │ - adcseq sp, r9, #96, 28 @ 0x600 │ │ │ │ - addseq r0, r9, #240, 22 @ 0x3c000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #72] @ 79224 <__cxa_atexit@plt+0x6ca74> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3], #-12 │ │ │ │ + adcseq lr, r9, #216, 8 @ 0xd8000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 79214 <__cxa_atexit@plt+0x6ca64> │ │ │ │ - ldr r7, [pc, #52] @ 79228 <__cxa_atexit@plt+0x6ca78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 79208 <__cxa_atexit@plt+0x6ca58> │ │ │ │ - mov r7, r8 │ │ │ │ - b 773f8 <__cxa_atexit@plt+0x6ac48> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + bhi 78acc <__cxa_atexit@plt+0x6c31c> │ │ │ │ + ldr r2, [pc, #36] @ 78ad4 <__cxa_atexit@plt+0x6c324> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 78ad8 <__cxa_atexit@plt+0x6c328> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7922c <__cxa_atexit@plt+0x6ca7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + addseq fp, r8, #204, 26 @ 0x3300 │ │ │ │ + adcseq lr, r9, #152, 8 @ 0x98000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78b14 <__cxa_atexit@plt+0x6c364> │ │ │ │ + ldr r2, [pc, #36] @ 78b1c <__cxa_atexit@plt+0x6c36c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 78b20 <__cxa_atexit@plt+0x6c370> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0xffffe200 │ │ │ │ - addseq r0, r9, #52, 22 @ 0xd000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7926c <__cxa_atexit@plt+0x6cabc> │ │ │ │ - ldr r7, [pc, #52] @ 79280 <__cxa_atexit@plt+0x6cad0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r8, #3 │ │ │ │ - beq 79260 <__cxa_atexit@plt+0x6cab0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 78e3c <__cxa_atexit@plt+0x6c68c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + addseq lr, r8, #40, 4 @ 0x80000002 │ │ │ │ + adcseq lr, r9, #80, 8 @ 0x50000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78b80 <__cxa_atexit@plt+0x6c3d0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 78b8c <__cxa_atexit@plt+0x6c3dc> │ │ │ │ + ldr r1, [pc, #72] @ 78b9c <__cxa_atexit@plt+0x6c3ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #68] @ 78ba0 <__cxa_atexit@plt+0x6c3f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 79284 <__cxa_atexit@plt+0x6cad4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffbec │ │ │ │ - addseq r0, r9, #244, 20 @ 0xf4000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 79314 <__cxa_atexit@plt+0x6cb64> │ │ │ │ - ldr r3, [pc, #124] @ 7932c <__cxa_atexit@plt+0x6cb7c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r3, r6, #15 │ │ │ │ - ldr lr, [pc, #108] @ 79330 <__cxa_atexit@plt+0x6cb80> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r1, r6, #22 │ │ │ │ - ldr r9, [pc, #100] @ 79334 <__cxa_atexit@plt+0x6cb84> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr sl, [pc, #96] @ 79338 <__cxa_atexit@plt+0x6cb88> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - ldr ip, [pc, #88] @ 7933c <__cxa_atexit@plt+0x6cb8c> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - mov r2, r7 │ │ │ │ - str ip, [r2, #12]! │ │ │ │ - str r8, [r7, #20] │ │ │ │ - str sl, [r7, #24] │ │ │ │ - str r2, [r7, #28] │ │ │ │ - str r9, [r7, #32] │ │ │ │ - str r1, [r7, #36] @ 0x24 │ │ │ │ - str lr, [r7, #40] @ 0x28 │ │ │ │ - str r3, [r7, #44] @ 0x2c │ │ │ │ - str r7, [r7, #48] @ 0x30 │ │ │ │ - sub r7, r6, #7 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq lr, r9, #244, 6 @ 0xd0000003 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78c0c <__cxa_atexit@plt+0x6c45c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 78c18 <__cxa_atexit@plt+0x6c468> │ │ │ │ + ldr r1, [pc, #84] @ 78c28 <__cxa_atexit@plt+0x6c478> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #80] @ 78c2c <__cxa_atexit@plt+0x6c47c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 79340 <__cxa_atexit@plt+0x6cb90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #52 @ 0x34 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq sp, r9, #216, 24 @ 0xd800 │ │ │ │ - adcseq sp, r9, #76, 24 @ 0x4c00 │ │ │ │ - adcseq sp, r9, #28, 26 @ 0x700 │ │ │ │ - adcseq sp, r9, #72, 24 @ 0x4800 │ │ │ │ - adcseq sp, r9, #228, 24 @ 0xe400 │ │ │ │ - addseq r0, r9, #104, 22 @ 0x1a000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq lr, r9, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r2, r6 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 793c0 <__cxa_atexit@plt+0x6cc10> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 793cc <__cxa_atexit@plt+0x6cc1c> │ │ │ │ - ldr lr, [r7, #2] │ │ │ │ - sub r0, r6, #19 │ │ │ │ - ldr sl, [pc, #92] @ 793dc <__cxa_atexit@plt+0x6cc2c> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r1, [pc, #88] @ 793e0 <__cxa_atexit@plt+0x6cc30> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - add ip, r2, #8 │ │ │ │ - stm ip, {r1, r8, sl} │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #24] │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr r1, [pc, #56] @ 793e4 <__cxa_atexit@plt+0x6cc34> │ │ │ │ + bhi 78c68 <__cxa_atexit@plt+0x6c4b8> │ │ │ │ + ldr r2, [pc, #36] @ 78c70 <__cxa_atexit@plt+0x6c4c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 78c74 <__cxa_atexit@plt+0x6c4c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, lr │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + addseq lr, r8, #208 @ 0xd0 │ │ │ │ + adcseq lr, r9, #252, 4 @ 0xc000000f │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78cd4 <__cxa_atexit@plt+0x6c524> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 78ce0 <__cxa_atexit@plt+0x6c530> │ │ │ │ + ldr r1, [pc, #72] @ 78cf0 <__cxa_atexit@plt+0x6c540> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #68] @ 78cf4 <__cxa_atexit@plt+0x6c544> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq sp, r9, #144, 22 @ 0x24000 │ │ │ │ - adcseq sp, r9, #84, 28 @ 0x540 │ │ │ │ - adcseq sp, r9, #140, 22 @ 0x23000 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq lr, r9, #160, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7945c <__cxa_atexit@plt+0x6ccac> │ │ │ │ - ldr r2, [pc, #96] @ 79464 <__cxa_atexit@plt+0x6ccb4> │ │ │ │ + bhi 78d30 <__cxa_atexit@plt+0x6c580> │ │ │ │ + ldr r2, [pc, #36] @ 78d38 <__cxa_atexit@plt+0x6c588> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #88] @ 79468 <__cxa_atexit@plt+0x6ccb8> │ │ │ │ + ldr r1, [pc, #32] @ 78d3c <__cxa_atexit@plt+0x6c58c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 79450 <__cxa_atexit@plt+0x6cca0> │ │ │ │ - ldr r2, [pc, #64] @ 7946c <__cxa_atexit@plt+0x6ccbc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 79450 <__cxa_atexit@plt+0x6cca0> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - adcseq sp, r9, #64, 22 @ 0x10000 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 794ac <__cxa_atexit@plt+0x6ccfc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 794a4 <__cxa_atexit@plt+0x6ccf4> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + addseq lr, r8, #4 │ │ │ │ + adcseq lr, r9, #52, 4 @ 0x40000003 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78d9c <__cxa_atexit@plt+0x6c5ec> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 78da8 <__cxa_atexit@plt+0x6c5f8> │ │ │ │ + ldr r1, [pc, #72] @ 78db8 <__cxa_atexit@plt+0x6c608> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #68] @ 78dbc <__cxa_atexit@plt+0x6c60c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq lr, r9, #216, 2 @ 0x36 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 79540 <__cxa_atexit@plt+0x6cd90> │ │ │ │ - ldr r2, [pc, #96] @ 79548 <__cxa_atexit@plt+0x6cd98> │ │ │ │ + bhi 78df8 <__cxa_atexit@plt+0x6c648> │ │ │ │ + ldr r2, [pc, #36] @ 78e00 <__cxa_atexit@plt+0x6c650> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #88] @ 7954c <__cxa_atexit@plt+0x6cd9c> │ │ │ │ + ldr r1, [pc, #32] @ 78e04 <__cxa_atexit@plt+0x6c654> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 79534 <__cxa_atexit@plt+0x6cd84> │ │ │ │ - ldr r2, [pc, #64] @ 79550 <__cxa_atexit@plt+0x6cda0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 79534 <__cxa_atexit@plt+0x6cd84> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - adcseq sp, r9, #92, 20 @ 0x5c000 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 79590 <__cxa_atexit@plt+0x6cde0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 79588 <__cxa_atexit@plt+0x6cdd8> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - mov r1, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 79670 <__cxa_atexit@plt+0x6cec0> │ │ │ │ + addseq sp, r8, #56, 30 @ 0xe0 │ │ │ │ + adcseq lr, r9, #108, 2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78e64 <__cxa_atexit@plt+0x6c6b4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #72 @ 0x48 │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 79678 <__cxa_atexit@plt+0x6cec8> │ │ │ │ - ldr r9, [pc, #164] @ 7968c <__cxa_atexit@plt+0x6cedc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - ldr r0, [pc, #148] @ 79690 <__cxa_atexit@plt+0x6cee0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r1, {r0, r2} │ │ │ │ - ldr r0, [pc, #140] @ 79694 <__cxa_atexit@plt+0x6cee4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - sub r0, r6, #19 │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - sub r0, r6, #30 │ │ │ │ - ldr r1, [pc, #120] @ 79698 <__cxa_atexit@plt+0x6cee8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov lr, r3 │ │ │ │ - str r9, [lr, #12]! │ │ │ │ - mov r9, r3 │ │ │ │ - ldr r2, [pc, #96] @ 7969c <__cxa_atexit@plt+0x6ceec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #24]! │ │ │ │ - str r8, [r3, #32] │ │ │ │ - ldr r2, [pc, #84] @ 796a0 <__cxa_atexit@plt+0x6cef0> │ │ │ │ + bcc 78e70 <__cxa_atexit@plt+0x6c6c0> │ │ │ │ + ldr r1, [pc, #72] @ 78e80 <__cxa_atexit@plt+0x6c6d0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #68] @ 78e84 <__cxa_atexit@plt+0x6c6d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r8, r3, #36 @ 0x24 │ │ │ │ - stm r8, {r2, r9, ip} │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - str r0, [r3, #52] @ 0x34 │ │ │ │ - str lr, [r3, #56] @ 0x38 │ │ │ │ - str r1, [r3, #60] @ 0x3c │ │ │ │ - str r3, [r3, #68] @ 0x44 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r3 │ │ │ │ - b 79680 <__cxa_atexit@plt+0x6ced0> │ │ │ │ - mov r5, #72 @ 0x48 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - adcseq sp, r9, #60, 18 @ 0xf0000 │ │ │ │ - adcseq sp, r9, #128, 18 @ 0x200000 │ │ │ │ - adcseq sp, r9, #240, 16 @ 0xf00000 │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - adcseq sp, r9, #140, 22 @ 0x23000 │ │ │ │ - addseq r0, r9, #216, 14 @ 0x3600000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 79708 <__cxa_atexit@plt+0x6cf58> │ │ │ │ - ldr r2, [pc, #72] @ 79714 <__cxa_atexit@plt+0x6cf64> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r8, r9} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 79700 <__cxa_atexit@plt+0x6cf50> │ │ │ │ - ldr r3, [pc, #44] @ 79718 <__cxa_atexit@plt+0x6cf68> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 79700 <__cxa_atexit@plt+0x6cf50> │ │ │ │ - b 7975c <__cxa_atexit@plt+0x6cfac> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq lr, r9, #16, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78ec0 <__cxa_atexit@plt+0x6c710> │ │ │ │ + ldr r8, [pc, #36] @ 78ec8 <__cxa_atexit@plt+0x6c718> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 78ecc <__cxa_atexit@plt+0x6c71c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - addseq r0, r9, #100, 14 @ 0x1900000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 7974c <__cxa_atexit@plt+0x6cf9c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 79744 <__cxa_atexit@plt+0x6cf94> │ │ │ │ - b 7975c <__cxa_atexit@plt+0x6cfac> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq r0, r9, #48, 14 @ 0xc00000 │ │ │ │ + addseq sp, r8, #108, 28 @ 0x6c0 │ │ │ │ + adcseq lr, r9, #160 @ 0xa0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7979c <__cxa_atexit@plt+0x6cfec> │ │ │ │ - ldr r3, [pc, #80] @ 797c0 <__cxa_atexit@plt+0x6d010> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 797b8 <__cxa_atexit@plt+0x6d008> │ │ │ │ - ldr r3, [pc, #60] @ 797c4 <__cxa_atexit@plt+0x6d014> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 797b8 <__cxa_atexit@plt+0x6d008> │ │ │ │ - b 7980c <__cxa_atexit@plt+0x6d05c> │ │ │ │ - ldr r3, [pc, #36] @ 797c8 <__cxa_atexit@plt+0x6d018> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3eb8cc <__cxa_atexit@plt+0x3df11c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78f2c <__cxa_atexit@plt+0x6c77c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 78f38 <__cxa_atexit@plt+0x6c788> │ │ │ │ + ldr r1, [pc, #72] @ 78f48 <__cxa_atexit@plt+0x6c798> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #68] @ 78f4c <__cxa_atexit@plt+0x6c79c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - adcseq sp, r9, #116, 20 @ 0x74000 │ │ │ │ - addseq r0, r9, #180, 12 @ 0xb400000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 797fc <__cxa_atexit@plt+0x6d04c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 797f4 <__cxa_atexit@plt+0x6d044> │ │ │ │ - b 7980c <__cxa_atexit@plt+0x6d05c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq r0, r9, #128, 12 @ 0x8000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - tst r7, #2 │ │ │ │ - bne 7982c <__cxa_atexit@plt+0x6d07c> │ │ │ │ - ldr r3, [pc, #128] @ 7989c <__cxa_atexit@plt+0x6d0ec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3eb8cc <__cxa_atexit@plt+0x3df11c> │ │ │ │ - ldr r3, [pc, #96] @ 79894 <__cxa_atexit@plt+0x6d0e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 79878 <__cxa_atexit@plt+0x6d0c8> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 79880 <__cxa_atexit@plt+0x6d0d0> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #60] @ 79898 <__cxa_atexit@plt+0x6d0e8> │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq lr, r9, #72 @ 0x48 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78fb8 <__cxa_atexit@plt+0x6c808> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 78fc4 <__cxa_atexit@plt+0x6c814> │ │ │ │ + ldr r1, [pc, #84] @ 78fd4 <__cxa_atexit@plt+0x6c824> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 79878 <__cxa_atexit@plt+0x6d0c8> │ │ │ │ - b 79914 <__cxa_atexit@plt+0x6d164> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [pc, #80] @ 78fd8 <__cxa_atexit@plt+0x6c828> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 798a0 <__cxa_atexit@plt+0x6d0f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - adcseq sp, r9, #252, 18 @ 0x3f0000 │ │ │ │ - adcseq sp, r9, #120, 14 @ 0x1e00000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 798e8 <__cxa_atexit@plt+0x6d138> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #56] @ 79904 <__cxa_atexit@plt+0x6d154> │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq sp, r9, #200, 30 @ 0x320 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 79040 <__cxa_atexit@plt+0x6c890> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7904c <__cxa_atexit@plt+0x6c89c> │ │ │ │ + ldr r1, [pc, #80] @ 7905c <__cxa_atexit@plt+0x6c8ac> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 798fc <__cxa_atexit@plt+0x6d14c> │ │ │ │ - b 79914 <__cxa_atexit@plt+0x6d164> │ │ │ │ - ldr r7, [pc, #24] @ 79908 <__cxa_atexit@plt+0x6d158> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [pc, #76] @ 79060 <__cxa_atexit@plt+0x6c8b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r7, r7, #12 │ │ │ │ + ldm r7, {r2, r5, r7} │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + add lr, r9, #12 │ │ │ │ + stm lr, {r2, r5, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - adcseq sp, r9, #16, 14 @ 0x400000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #248] @ 79a18 <__cxa_atexit@plt+0x6d268> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #244] @ 79a1c <__cxa_atexit@plt+0x6d26c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #240] @ 79a20 <__cxa_atexit@plt+0x6d270> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r0, r7, #3 │ │ │ │ - and r1, r3, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 799b0 <__cxa_atexit@plt+0x6d200> │ │ │ │ - ldr r9, [r3, #2] │ │ │ │ - str r2, [r5] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 799d0 <__cxa_atexit@plt+0x6d220> │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 799d8 <__cxa_atexit@plt+0x6d228> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r8, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 799f8 <__cxa_atexit@plt+0x6d248> │ │ │ │ - str r7, [r5, #12] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 79a04 <__cxa_atexit@plt+0x6d254> │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str lr, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - tst r3, #3 │ │ │ │ - bne 79930 <__cxa_atexit@plt+0x6d180> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #108] @ 79a24 <__cxa_atexit@plt+0x6d274> │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + adcseq sp, r9, #60, 30 @ 0xf0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7909c <__cxa_atexit@plt+0x6c8ec> │ │ │ │ + ldr r2, [pc, #36] @ 790a4 <__cxa_atexit@plt+0x6c8f4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 799d0 <__cxa_atexit@plt+0x6d220> │ │ │ │ - b 79c88 <__cxa_atexit@plt+0x6d4d8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #72] @ 79a28 <__cxa_atexit@plt+0x6d278> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #60] @ 79a2c <__cxa_atexit@plt+0x6d27c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3eb6b4 <__cxa_atexit@plt+0x3def04> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #32] @ 790a8 <__cxa_atexit@plt+0x6c8f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 79a30 <__cxa_atexit@plt+0x6d280> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, ip, asr #5 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - adcseq sp, r9, #12, 12 @ 0xc00000 │ │ │ │ - adcseq sp, r9, #244, 10 @ 0x3d000000 │ │ │ │ + addseq sp, r8, #140, 24 @ 0x8c00 │ │ │ │ + adcseq sp, r9, #200, 28 @ 0xc80 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 79a6c <__cxa_atexit@plt+0x6d2bc> │ │ │ │ - ldr r3, [pc, #160] @ 79af0 <__cxa_atexit@plt+0x6d340> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #144] @ 79af4 <__cxa_atexit@plt+0x6d344> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3eb6b4 <__cxa_atexit@plt+0x3def04> │ │ │ │ - ldr r2, [pc, #116] @ 79ae8 <__cxa_atexit@plt+0x6d338> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 79ac0 <__cxa_atexit@plt+0x6d310> │ │ │ │ - str r7, [r5, #12] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 79acc <__cxa_atexit@plt+0x6d31c> │ │ │ │ - ldr r3, [pc, #80] @ 79aec <__cxa_atexit@plt+0x6d33c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 79ae0 <__cxa_atexit@plt+0x6d330> │ │ │ │ - b 79914 <__cxa_atexit@plt+0x6d164> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 79108 <__cxa_atexit@plt+0x6c958> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 79114 <__cxa_atexit@plt+0x6c964> │ │ │ │ + ldr r1, [pc, #72] @ 79124 <__cxa_atexit@plt+0x6c974> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #68] @ 79128 <__cxa_atexit@plt+0x6c978> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 79af8 <__cxa_atexit@plt+0x6d348> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq sp, r9, #108, 28 @ 0x6c0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 79194 <__cxa_atexit@plt+0x6c9e4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 791a0 <__cxa_atexit@plt+0x6c9f0> │ │ │ │ + ldr r1, [pc, #84] @ 791b0 <__cxa_atexit@plt+0x6ca00> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #80] @ 791b4 <__cxa_atexit@plt+0x6ca04> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #3 │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - adcseq sp, r9, #152, 10 @ 0x26000000 │ │ │ │ - adcseq sp, r9, #44, 10 @ 0xb000000 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 79b24 <__cxa_atexit@plt+0x6d374> │ │ │ │ - ldr r7, [pc, #144] @ 79ba8 <__cxa_atexit@plt+0x6d3f8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #116] @ 79ba0 <__cxa_atexit@plt+0x6d3f0> │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq sp, r9, #236, 26 @ 0x3b00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 791f0 <__cxa_atexit@plt+0x6ca40> │ │ │ │ + ldr r2, [pc, #36] @ 791f8 <__cxa_atexit@plt+0x6ca48> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 79b78 <__cxa_atexit@plt+0x6d3c8> │ │ │ │ - str r7, [r5, #12] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 79b84 <__cxa_atexit@plt+0x6d3d4> │ │ │ │ - ldr r3, [pc, #80] @ 79ba4 <__cxa_atexit@plt+0x6d3f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 79b98 <__cxa_atexit@plt+0x6d3e8> │ │ │ │ - b 79914 <__cxa_atexit@plt+0x6d164> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #32] @ 791fc <__cxa_atexit@plt+0x6ca4c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 79bac <__cxa_atexit@plt+0x6d3fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - adcseq sp, r9, #92, 8 @ 0x5c000000 │ │ │ │ - adcseq sp, r9, #116, 8 @ 0x74000000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 79bf4 <__cxa_atexit@plt+0x6d444> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #56] @ 79c10 <__cxa_atexit@plt+0x6d460> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 79c08 <__cxa_atexit@plt+0x6d458> │ │ │ │ - b 79914 <__cxa_atexit@plt+0x6d164> │ │ │ │ - ldr r7, [pc, #24] @ 79c14 <__cxa_atexit@plt+0x6d464> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd38 │ │ │ │ - adcseq sp, r9, #4, 8 @ 0x4000000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 79c5c <__cxa_atexit@plt+0x6d4ac> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #56] @ 79c78 <__cxa_atexit@plt+0x6d4c8> │ │ │ │ + addseq sp, r8, #52, 22 @ 0xd000 │ │ │ │ + adcseq sp, r9, #116, 26 @ 0x1d00 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7925c <__cxa_atexit@plt+0x6caac> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 79268 <__cxa_atexit@plt+0x6cab8> │ │ │ │ + ldr r1, [pc, #72] @ 79278 <__cxa_atexit@plt+0x6cac8> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 79c70 <__cxa_atexit@plt+0x6d4c0> │ │ │ │ - b 79914 <__cxa_atexit@plt+0x6d164> │ │ │ │ - ldr r7, [pc, #24] @ 79c7c <__cxa_atexit@plt+0x6d4cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [pc, #68] @ 7927c <__cxa_atexit@plt+0x6cacc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffcd0 │ │ │ │ - adcseq sp, r9, #156, 6 @ 0x70000002 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 79cf0 <__cxa_atexit@plt+0x6d540> │ │ │ │ - ldr r2, [pc, #240] @ 79d98 <__cxa_atexit@plt+0x6d5e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 79d64 <__cxa_atexit@plt+0x6d5b4> │ │ │ │ - str r7, [r5, #12] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 79d70 <__cxa_atexit@plt+0x6d5c0> │ │ │ │ - ldr r3, [pc, #208] @ 79d9c <__cxa_atexit@plt+0x6d5ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 79d84 <__cxa_atexit@plt+0x6d5d4> │ │ │ │ - b 79914 <__cxa_atexit@plt+0x6d164> │ │ │ │ - ldr r2, [r2, #3] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - cmp r1, r2 │ │ │ │ - bne 79d14 <__cxa_atexit@plt+0x6d564> │ │ │ │ - ldr r7, [pc, #140] @ 79d94 <__cxa_atexit@plt+0x6d5e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #112] @ 79d8c <__cxa_atexit@plt+0x6d5dc> │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq sp, r9, #24, 26 @ 0x600 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 792b8 <__cxa_atexit@plt+0x6cb08> │ │ │ │ + ldr r2, [pc, #36] @ 792c0 <__cxa_atexit@plt+0x6cb10> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 79d64 <__cxa_atexit@plt+0x6d5b4> │ │ │ │ - str r7, [r5, #12] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 79d70 <__cxa_atexit@plt+0x6d5c0> │ │ │ │ - ldr r3, [pc, #80] @ 79d90 <__cxa_atexit@plt+0x6d5e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 79d84 <__cxa_atexit@plt+0x6d5d4> │ │ │ │ - b 79914 <__cxa_atexit@plt+0x6d164> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #32] @ 792c4 <__cxa_atexit@plt+0x6cb14> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 79da0 <__cxa_atexit@plt+0x6d5f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffbd0 │ │ │ │ - adcseq sp, r9, #108, 4 @ 0xc0000006 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0xfffffc44 │ │ │ │ - adcseq sp, r9, #136, 4 @ 0x80000008 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 79de8 <__cxa_atexit@plt+0x6d638> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #56] @ 79e04 <__cxa_atexit@plt+0x6d654> │ │ │ │ + addseq sp, r8, #104, 20 @ 0x68000 │ │ │ │ + adcseq sp, r9, #172, 24 @ 0xac00 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 79324 <__cxa_atexit@plt+0x6cb74> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 79330 <__cxa_atexit@plt+0x6cb80> │ │ │ │ + ldr r1, [pc, #72] @ 79340 <__cxa_atexit@plt+0x6cb90> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 79dfc <__cxa_atexit@plt+0x6d64c> │ │ │ │ - b 79914 <__cxa_atexit@plt+0x6d164> │ │ │ │ - ldr r7, [pc, #24] @ 79e08 <__cxa_atexit@plt+0x6d658> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [pc, #68] @ 79344 <__cxa_atexit@plt+0x6cb94> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb44 │ │ │ │ - adcseq sp, r9, #16, 4 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 79e50 <__cxa_atexit@plt+0x6d6a0> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #56] @ 79e6c <__cxa_atexit@plt+0x6d6bc> │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq sp, r9, #80, 24 @ 0x5000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 793b0 <__cxa_atexit@plt+0x6cc00> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 793bc <__cxa_atexit@plt+0x6cc0c> │ │ │ │ + ldr r1, [pc, #84] @ 793cc <__cxa_atexit@plt+0x6cc1c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 79e64 <__cxa_atexit@plt+0x6d6b4> │ │ │ │ - b 79914 <__cxa_atexit@plt+0x6d164> │ │ │ │ - ldr r7, [pc, #24] @ 79e70 <__cxa_atexit@plt+0x6d6c0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [pc, #80] @ 793d0 <__cxa_atexit@plt+0x6cc20> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffadc │ │ │ │ - adcseq sp, r9, #168, 2 @ 0x2a │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 79f08 <__cxa_atexit@plt+0x6d758> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #48 @ 0x30 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 79f10 <__cxa_atexit@plt+0x6d760> │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #108] @ 79f24 <__cxa_atexit@plt+0x6d774> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r1} │ │ │ │ - ldr r0, [pc, #100] @ 79f28 <__cxa_atexit@plt+0x6d778> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - sub r0, r6, #19 │ │ │ │ - ldr r1, [pc, #88] @ 79f2c <__cxa_atexit@plt+0x6d77c> │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq sp, r9, #208, 22 @ 0x34000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7940c <__cxa_atexit@plt+0x6cc5c> │ │ │ │ + ldr r2, [pc, #36] @ 79414 <__cxa_atexit@plt+0x6cc64> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 79418 <__cxa_atexit@plt+0x6cc68> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - ldr sl, [pc, #80] @ 79f30 <__cxa_atexit@plt+0x6d780> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - mov r2, r3 │ │ │ │ - str sl, [r2, #12]! │ │ │ │ - str r8, [r3, #20] │ │ │ │ - add r8, r3, #24 │ │ │ │ - stm r8, {r1, r2, r9} │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - str r3, [r3, #44] @ 0x2c │ │ │ │ - mov r8, lr │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r3 │ │ │ │ - b 79f18 <__cxa_atexit@plt+0x6d768> │ │ │ │ - mov r5, #48 @ 0x30 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq sp, r9, #128 @ 0x80 │ │ │ │ - adcseq sp, r9, #196 @ 0xc4 │ │ │ │ - adcseq sp, r9, #60 @ 0x3c │ │ │ │ - adcseq sp, r9, #232 @ 0xe8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + addseq sp, r8, #16, 18 @ 0x40000 │ │ │ │ + adcseq sp, r9, #88, 22 @ 0x16000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 79f68 <__cxa_atexit@plt+0x6d7b8> │ │ │ │ + bhi 79478 <__cxa_atexit@plt+0x6ccc8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 79484 <__cxa_atexit@plt+0x6ccd4> │ │ │ │ + ldr r1, [pc, #72] @ 79494 <__cxa_atexit@plt+0x6cce4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #68] @ 79498 <__cxa_atexit@plt+0x6cce8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 79f70 <__cxa_atexit@plt+0x6d7c0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq sp, r9, #252, 20 @ 0xfc000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 794d4 <__cxa_atexit@plt+0x6cd24> │ │ │ │ + ldr r8, [pc, #36] @ 794dc <__cxa_atexit@plt+0x6cd2c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 794e0 <__cxa_atexit@plt+0x6cd30> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq ip, r9, #248, 30 @ 0x3e0 │ │ │ │ + addseq sp, r8, #68, 16 @ 0x440000 │ │ │ │ + adcseq sp, r9, #140, 20 @ 0x8c000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 79ff4 <__cxa_atexit@plt+0x6d844> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7a000 <__cxa_atexit@plt+0x6d850> │ │ │ │ - ldr r9, [pc, #108] @ 7a010 <__cxa_atexit@plt+0x6d860> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #104] @ 7a014 <__cxa_atexit@plt+0x6d864> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #96] @ 7a018 <__cxa_atexit@plt+0x6d868> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [r7, #16] │ │ │ │ - add r0, r9, #1 │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - ldr r0, [pc, #68] @ 7a01c <__cxa_atexit@plt+0x6d86c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb8d4 <__cxa_atexit@plt+0x3df124> │ │ │ │ - mov r6, r3 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 79540 <__cxa_atexit@plt+0x6cd90> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7954c <__cxa_atexit@plt+0x6cd9c> │ │ │ │ + ldr r1, [pc, #72] @ 7955c <__cxa_atexit@plt+0x6cdac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #68] @ 79560 <__cxa_atexit@plt+0x6cdb0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq pc, r8, #224, 28 @ 0xe00 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - adcseq ip, r9, #152, 30 @ 0x260 │ │ │ │ - adcseq ip, r9, #192, 30 @ 0x300 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + adcseq sp, r9, #52, 20 @ 0x34000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 7a0b0 <__cxa_atexit@plt+0x6d900> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7a0bc <__cxa_atexit@plt+0x6d90c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #120] @ 7a0cc <__cxa_atexit@plt+0x6d91c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr lr, [r7, #12] │ │ │ │ - ldr sl, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - ldr r2, [r7, #24] │ │ │ │ - sub r0, r6, #27 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - ldr r0, [pc, #84] @ 7a0d0 <__cxa_atexit@plt+0x6d920> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [pc, #76] @ 7a0d4 <__cxa_atexit@plt+0x6d924> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #16]! │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - ldr r0, [pc, #64] @ 7a0d8 <__cxa_atexit@plt+0x6d928> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - stmdb r3, {r0, r8, lr} │ │ │ │ - mov r5, r9 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r6, r3 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 795cc <__cxa_atexit@plt+0x6ce1c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 795d8 <__cxa_atexit@plt+0x6ce28> │ │ │ │ + ldr r1, [pc, #84] @ 795e8 <__cxa_atexit@plt+0x6ce38> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #80] @ 795ec <__cxa_atexit@plt+0x6ce3c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #32 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq ip, r9, #252, 28 @ 0xfc0 │ │ │ │ - adcseq ip, r9, #28, 30 @ 0x70 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq sp, r9, #180, 18 @ 0x2d0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - sub sl, r5, #12 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 7a148 <__cxa_atexit@plt+0x6d998> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7a154 <__cxa_atexit@plt+0x6d9a4> │ │ │ │ - ldr lr, [pc, #84] @ 7a164 <__cxa_atexit@plt+0x6d9b4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - add ip, r7, #6 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - ldr r2, [pc, #48] @ 7a168 <__cxa_atexit@plt+0x6d9b8> │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 79654 <__cxa_atexit@plt+0x6cea4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 79660 <__cxa_atexit@plt+0x6ceb0> │ │ │ │ + ldr r1, [pc, #80] @ 79670 <__cxa_atexit@plt+0x6cec0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #76] @ 79674 <__cxa_atexit@plt+0x6cec4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r3, ip} │ │ │ │ - mov r5, sl │ │ │ │ - mov r8, r1 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r7, r7, #12 │ │ │ │ + ldm r7, {r2, r5, r7} │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + add lr, r9, #12 │ │ │ │ + stm lr, {r2, r5, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - adcseq ip, r9, #96, 28 @ 0x600 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + adcseq sp, r9, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7a1a4 <__cxa_atexit@plt+0x6d9f4> │ │ │ │ - ldr r8, [pc, #36] @ 7a1ac <__cxa_atexit@plt+0x6d9fc> │ │ │ │ + bhi 796b0 <__cxa_atexit@plt+0x6cf00> │ │ │ │ + ldr r8, [pc, #36] @ 796b8 <__cxa_atexit@plt+0x6cf08> │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ 7a1b0 <__cxa_atexit@plt+0x6da00> │ │ │ │ + ldr r2, [pc, #28] @ 796bc <__cxa_atexit@plt+0x6cf0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rsbeq r5, r5, #7274496 @ 0x6f0000 │ │ │ │ - adcseq ip, r9, #188, 26 @ 0x2f00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #4] @ 7a1cc <__cxa_atexit@plt+0x6da1c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - rsbeq r5, r5, #3080192 @ 0x2f0000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + addseq sp, r8, #100, 12 @ 0x6400000 │ │ │ │ + adcseq sp, r9, #176, 16 @ 0xb00000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7a208 <__cxa_atexit@plt+0x6da58> │ │ │ │ - ldr r3, [pc, #36] @ 7a218 <__cxa_atexit@plt+0x6da68> │ │ │ │ - add r3, pc, r3 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7971c <__cxa_atexit@plt+0x6cf6c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 79728 <__cxa_atexit@plt+0x6cf78> │ │ │ │ + ldr r1, [pc, #72] @ 79738 <__cxa_atexit@plt+0x6cf88> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #68] @ 7973c <__cxa_atexit@plt+0x6cf8c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7a260 <__cxa_atexit@plt+0x6dab0> │ │ │ │ - ldr r2, [pc, #48] @ 7a26c <__cxa_atexit@plt+0x6dabc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7a258 <__cxa_atexit@plt+0x6daa8> │ │ │ │ - b 7a278 <__cxa_atexit@plt+0x6dac8> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq sp, r9, #88, 16 @ 0x580000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 797a8 <__cxa_atexit@plt+0x6cff8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 7a2c4 <__cxa_atexit@plt+0x6db14> │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7a338 <__cxa_atexit@plt+0x6db88> │ │ │ │ - ldr r2, [pc, #188] @ 7a360 <__cxa_atexit@plt+0x6dbb0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, #184] @ 7a364 <__cxa_atexit@plt+0x6dbb4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - add r6, r9, #44 @ 0x2c │ │ │ │ + add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a344 <__cxa_atexit@plt+0x6db94> │ │ │ │ - ldr r2, [pc, #120] @ 7a350 <__cxa_atexit@plt+0x6dba0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - sub r2, r6, #18 │ │ │ │ - str r2, [r9, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #96] @ 7a354 <__cxa_atexit@plt+0x6dba4> │ │ │ │ + bcc 797b4 <__cxa_atexit@plt+0x6d004> │ │ │ │ + ldr r1, [pc, #84] @ 797c4 <__cxa_atexit@plt+0x6d014> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #80] @ 797c8 <__cxa_atexit@plt+0x6d018> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #105 @ 0x69 │ │ │ │ - add r2, r2, #256 @ 0x100 │ │ │ │ - ldr r1, [pc, #84] @ 7a358 <__cxa_atexit@plt+0x6dba8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - sub r0, r6, #27 │ │ │ │ - ldr lr, [pc, #76] @ 7a35c <__cxa_atexit@plt+0x6dbac> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r3, [r9, #8] │ │ │ │ - str lr, [r9, #12] │ │ │ │ - str r7, [r9, #16] │ │ │ │ - str r1, [r9, #20] │ │ │ │ - str r0, [r9, #24] │ │ │ │ - str r9, [r9, #28] │ │ │ │ - str r1, [r9, #32] │ │ │ │ - str r2, [r9, #36] @ 0x24 │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx ip │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - adcseq ip, r9, #56, 26 @ 0xe00 │ │ │ │ - adcseq ip, r9, #72, 24 @ 0x4800 │ │ │ │ - adcseq ip, r9, #20, 28 @ 0x140 │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - rsbeq r5, r5, #47972352 @ 0x2dc0000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq sp, r9, #216, 14 @ 0x3600000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7a3c8 <__cxa_atexit@plt+0x6dc18> │ │ │ │ + bhi 79830 <__cxa_atexit@plt+0x6d080> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ + add r6, r9, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a3d4 <__cxa_atexit@plt+0x6dc24> │ │ │ │ - ldr r2, [pc, #76] @ 7a3e4 <__cxa_atexit@plt+0x6dc34> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #72] @ 7a3e8 <__cxa_atexit@plt+0x6dc38> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 7a3ec <__cxa_atexit@plt+0x6dc3c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ + bcc 7983c <__cxa_atexit@plt+0x6d08c> │ │ │ │ + ldr r1, [pc, #80] @ 7984c <__cxa_atexit@plt+0x6d09c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #76] @ 79850 <__cxa_atexit@plt+0x6d0a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r7, r7, #12 │ │ │ │ + ldm r7, {r2, r5, r7} │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + add lr, r9, #12 │ │ │ │ + stm lr, {r2, r5, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - adcseq ip, r9, #176, 22 @ 0x2c000 │ │ │ │ - rsbeq r5, r5, #73400320 @ 0x4600000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + adcseq sp, r9, #76, 14 @ 0x1300000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7a498 <__cxa_atexit@plt+0x6dce8> │ │ │ │ - ldr lr, [pc, #168] @ 7a4b8 <__cxa_atexit@plt+0x6dd08> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #156] @ 7a4bc <__cxa_atexit@plt+0x6dd0c> │ │ │ │ + bhi 7988c <__cxa_atexit@plt+0x6d0dc> │ │ │ │ + ldr r2, [pc, #36] @ 79894 <__cxa_atexit@plt+0x6d0e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 79898 <__cxa_atexit@plt+0x6d0e8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq sp, r8, #132, 8 @ 0x84000000 │ │ │ │ + adcseq sp, r9, #216, 12 @ 0xd800000 │ │ │ │ + addseq fp, r8, #8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #48 @ 0x30 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 79924 <__cxa_atexit@plt+0x6d174> │ │ │ │ + ldr lr, [pc, #108] @ 7992c <__cxa_atexit@plt+0x6d17c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + ldr r3, [r7, #13] │ │ │ │ + str lr, [r5, #-44]! @ 0xffffffd4 │ │ │ │ + str r9, [r5, #40] @ 0x28 │ │ │ │ + ldr lr, [r7, #29] │ │ │ │ + str r8, [r5, #36] @ 0x24 │ │ │ │ + ldr r2, [r7, #25] │ │ │ │ + str r1, [r5, #32] │ │ │ │ + ldr r1, [r7, #17] │ │ │ │ + ldr r7, [r7, #21] │ │ │ │ + str r3, [r5, #28] │ │ │ │ + str r0, [r5, #24] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + stmib r5, {ip, lr} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 79918 <__cxa_atexit@plt+0x6d168> │ │ │ │ + mov r7, sl │ │ │ │ + b 7993c <__cxa_atexit@plt+0x6d18c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + addseq sl, r8, #120, 30 @ 0x1e0 │ │ │ │ + andeq r0, r0, sl │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #88] @ 799a0 <__cxa_atexit@plt+0x6d1f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 7a484 <__cxa_atexit@plt+0x6dcd4> │ │ │ │ + beq 79984 <__cxa_atexit@plt+0x6d1d4> │ │ │ │ cmp r2, #1 │ │ │ │ - bne 7a490 <__cxa_atexit@plt+0x6dce0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 7a4a4 <__cxa_atexit@plt+0x6dcf4> │ │ │ │ - ldr r3, [pc, #112] @ 7a4c0 <__cxa_atexit@plt+0x6dd10> │ │ │ │ + bne 79990 <__cxa_atexit@plt+0x6d1e0> │ │ │ │ + ldr r3, [pc, #52] @ 799a4 <__cxa_atexit@plt+0x6d1f4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r1, [pc, #92] @ 7a4c4 <__cxa_atexit@plt+0x6dd14> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 79998 <__cxa_atexit@plt+0x6d1e8> │ │ │ │ + b 79a00 <__cxa_atexit@plt+0x6d250> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r8, [r5], #44 @ 0x2c │ │ │ │ + b 202b29c <__cxa_atexit@plt+0x201eaec> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - adcseq ip, r9, #48, 22 @ 0xc000 │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - adcseq ip, r9, #56, 22 @ 0xe000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + addseq sl, r8, #0, 30 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 7a528 <__cxa_atexit@plt+0x6dd78> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7a530 <__cxa_atexit@plt+0x6dd80> │ │ │ │ - ldr r2, [pc, #76] @ 7a540 <__cxa_atexit@plt+0x6dd90> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bne 799e0 <__cxa_atexit@plt+0x6d230> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r3, [pc, #40] @ 799f4 <__cxa_atexit@plt+0x6d244> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #56] @ 7a544 <__cxa_atexit@plt+0x6dd94> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - adcseq ip, r9, #148, 20 @ 0x94000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #28 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7a5c8 <__cxa_atexit@plt+0x6de18> │ │ │ │ - ldr lr, [pc, #108] @ 7a5d4 <__cxa_atexit@plt+0x6de24> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #84] @ 7a5d8 <__cxa_atexit@plt+0x6de28> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r3, #-12] │ │ │ │ - str r9, [r3, #-16] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - str r8, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7a5c0 <__cxa_atexit@plt+0x6de10> │ │ │ │ - ldr r2, [pc, #44] @ 7a5dc <__cxa_atexit@plt+0x6de2c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r3, #-12] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r3, #-28] @ 0xffffffe4 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + beq 799ec <__cxa_atexit@plt+0x6d23c> │ │ │ │ + b 79a00 <__cxa_atexit@plt+0x6d250> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #48 @ 0x30 │ │ │ │ + b 202b29c <__cxa_atexit@plt+0x201eaec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - adcseq ip, r9, #204, 18 @ 0x330000 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, sl │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7a600 <__cxa_atexit@plt+0x6de50> │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add ip, r6, #24 │ │ │ │ + cmp r7, ip │ │ │ │ + bcc 79bfc <__cxa_atexit@plt+0x6d44c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r5, #36] @ 0x24 │ │ │ │ + ldr r1, [r5, #40] @ 0x28 │ │ │ │ + add r0, r6, #12 │ │ │ │ + add r9, r6, #4 │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + sub r2, r2, #1 │ │ │ │ + cmp r2, #11 │ │ │ │ + bhi 79be0 <__cxa_atexit@plt+0x6d430> │ │ │ │ + ldr lr, [r5, #24] │ │ │ │ + ldr sl, [r5, #28] │ │ │ │ + add r3, pc, #4 │ │ │ │ + ldr r2, [r3, r2, lsl #2] │ │ │ │ + add pc, r3, r2 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + ldr r3, [pc, #400] @ 79c14 <__cxa_atexit@plt+0x6d464> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7a634 <__cxa_atexit@plt+0x6de84> │ │ │ │ - ldr r3, [pc, #104] @ 7a688 <__cxa_atexit@plt+0x6ded8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7a678 <__cxa_atexit@plt+0x6dec8> │ │ │ │ - ldr lr, [pc, #64] @ 7a68c <__cxa_atexit@plt+0x6dedc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5, #12]! │ │ │ │ - ldr r0, [pc, #56] @ 7a690 <__cxa_atexit@plt+0x6dee0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - stm r5, {r0, r6} │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - mov r6, r3 │ │ │ │ - b 5f420 <__cxa_atexit@plt+0x52c70> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq ip, r9, #24, 18 @ 0x60000 │ │ │ │ + ldr r2, [r5, #32] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + add r5, r5, #44 @ 0x2c │ │ │ │ + mov r6, ip │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r6, [pc, #400] @ 79c40 <__cxa_atexit@plt+0x6d490> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b 79be8 <__cxa_atexit@plt+0x6d438> │ │ │ │ + ldr r0, [pc, #360] @ 79c24 <__cxa_atexit@plt+0x6d474> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + b 79bac <__cxa_atexit@plt+0x6d3fc> │ │ │ │ + ldr r0, [pc, #348] @ 79c38 <__cxa_atexit@plt+0x6d488> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + add r5, r5, #44 @ 0x2c │ │ │ │ + mov r6, ip │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [pc, #276] @ 79c1c <__cxa_atexit@plt+0x6d46c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 79bc4 <__cxa_atexit@plt+0x6d414> │ │ │ │ + ldr r3, [pc, #268] @ 79c20 <__cxa_atexit@plt+0x6d470> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r1, [r6, #20]! │ │ │ │ + str r8, [r6, #-8] │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + str r3, [r6, #-16] │ │ │ │ + add r5, r5, #44 @ 0x2c │ │ │ │ + mov r8, sl │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r3, [pc, #248] @ 79c30 <__cxa_atexit@plt+0x6d480> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + b 79b98 <__cxa_atexit@plt+0x6d3e8> │ │ │ │ + ldr r0, [pc, #208] @ 79c18 <__cxa_atexit@plt+0x6d468> │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 79bc4 <__cxa_atexit@plt+0x6d414> │ │ │ │ + ldr r3, [pc, #212] @ 79c28 <__cxa_atexit@plt+0x6d478> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + add r5, r5, #44 @ 0x2c │ │ │ │ + mov r6, ip │ │ │ │ + mov r8, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [pc, #164] @ 79c2c <__cxa_atexit@plt+0x6d47c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 79bc4 <__cxa_atexit@plt+0x6d414> │ │ │ │ + ldr r3, [pc, #168] @ 79c3c <__cxa_atexit@plt+0x6d48c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + add r5, r5, #44 @ 0x2c │ │ │ │ + mov r6, ip │ │ │ │ + mov r8, sl │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [pc, #112] @ 79c34 <__cxa_atexit@plt+0x6d484> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r6, #20]! │ │ │ │ + str r8, [r6, #-8] │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + str r0, [r6, #-16] │ │ │ │ + add r5, r5, #44 @ 0x2c │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r6, [pc, #40] @ 79c10 <__cxa_atexit@plt+0x6d460> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r1, [r0] │ │ │ │ + str r6, [r9] │ │ │ │ + add r5, r5, #44 @ 0x2c │ │ │ │ + mov r6, r0 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, ip │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffeeb0 │ │ │ │ + @ instruction: 0xfffff124 │ │ │ │ + @ instruction: 0xfffff134 │ │ │ │ + @ instruction: 0xfffff23c │ │ │ │ + @ instruction: 0xfffff2f8 │ │ │ │ + @ instruction: 0xfffff524 │ │ │ │ + @ instruction: 0xfffff5dc │ │ │ │ + @ instruction: 0xfffff67c │ │ │ │ + @ instruction: 0xfffff814 │ │ │ │ + @ instruction: 0xfffff85c │ │ │ │ + @ instruction: 0xfffffb18 │ │ │ │ + @ instruction: 0xfffffc3c │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - adcseq ip, r9, #224, 16 @ 0xe00000 │ │ │ │ + addseq sp, r8, #52, 4 @ 0x40000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7a6f8 <__cxa_atexit@plt+0x6df48> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ + sub r6, r5, #32 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 79c9c <__cxa_atexit@plt+0x6d4ec> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7a704 <__cxa_atexit@plt+0x6df54> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #68] @ 7a714 <__cxa_atexit@plt+0x6df64> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #60] @ 7a718 <__cxa_atexit@plt+0x6df68> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4] │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 79ca4 <__cxa_atexit@plt+0x6d4f4> │ │ │ │ + ldr r2, [pc, #68] @ 79cc0 <__cxa_atexit@plt+0x6d510> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ 79cc4 <__cxa_atexit@plt+0x6d514> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ mov r6, r3 │ │ │ │ + b 79cac <__cxa_atexit@plt+0x6d4fc> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 79cbc <__cxa_atexit@plt+0x6d50c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + addseq sp, r8, #188, 10 @ 0x2f000000 │ │ │ │ + @ instruction: 0xffffece0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + addseq sp, r8, #180, 2 @ 0x2d │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 79d14 <__cxa_atexit@plt+0x6d564> │ │ │ │ + ldr r2, [pc, #48] @ 79d20 <__cxa_atexit@plt+0x6d570> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ 79d24 <__cxa_atexit@plt+0x6d574> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + b 5bb9c <__cxa_atexit@plt+0x4f3ec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - adcseq ip, r9, #64, 16 @ 0x400000 │ │ │ │ - adcseq ip, r9, #92, 16 @ 0x5c0000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffecac │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + addseq sp, r8, #84, 2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r9, r5, #12 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 7a798 <__cxa_atexit@plt+0x6dfe8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7a7a4 <__cxa_atexit@plt+0x6dff4> │ │ │ │ - ldr lr, [pc, #100] @ 7a7b4 <__cxa_atexit@plt+0x6e004> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 79d8c <__cxa_atexit@plt+0x6d5dc> │ │ │ │ + ldr r2, [pc, #72] @ 79d98 <__cxa_atexit@plt+0x6d5e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #68] @ 79d9c <__cxa_atexit@plt+0x6d5ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #64] @ 79da0 <__cxa_atexit@plt+0x6d5f0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - ldr sl, [pc, #84] @ 7a7b8 <__cxa_atexit@plt+0x6e008> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [pc, #80] @ 7a7bc <__cxa_atexit@plt+0x6e00c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str ip, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - mov r5, r9 │ │ │ │ - mov r8, r1 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + str r1, [r8, #12]! │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffec8c │ │ │ │ + @ instruction: 0xffffecc4 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + addseq sp, r8, #216 @ 0xd8 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 79dec <__cxa_atexit@plt+0x6d63c> │ │ │ │ + ldr r3, [pc, #44] @ 79df8 <__cxa_atexit@plt+0x6d648> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 79dfc <__cxa_atexit@plt+0x6d64c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 3ff724 <__cxa_atexit@plt+0x3f2f74> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffec90 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + addseq sl, r8, #168, 20 @ 0xa8000 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 79e70 <__cxa_atexit@plt+0x6d6c0> │ │ │ │ + ldr r2, [r5, #32]! │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, lr} │ │ │ │ + ldr ip, [pc, #52] @ 79e7c <__cxa_atexit@plt+0x6d6cc> │ │ │ │ + add ip, pc, ip │ │ │ │ + stmib r3, {ip, lr} │ │ │ │ + str r7, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r2, r8, sl} │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r9, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #29 │ │ │ │ + ldr r0, [sp] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffa60 │ │ │ │ + addseq ip, r8, #248, 30 @ 0x3e0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov lr, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 79ef8 <__cxa_atexit@plt+0x6d748> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 79f08 <__cxa_atexit@plt+0x6d758> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 79f10 <__cxa_atexit@plt+0x6d760> │ │ │ │ + ldr r0, [pc, #104] @ 79f38 <__cxa_atexit@plt+0x6d788> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #100] @ 79f3c <__cxa_atexit@plt+0x6d78c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r5, #24 │ │ │ │ + stm r2, {r0, r6, r8, r9, lr} │ │ │ │ + str r9, [r6, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff774 <__cxa_atexit@plt+0x3f2fc4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, lr │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - adcseq ip, r9, #52, 16 @ 0x340000 │ │ │ │ - adcseq ip, r9, #28, 16 @ 0x1c0000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7a83c <__cxa_atexit@plt+0x6e08c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7a848 <__cxa_atexit@plt+0x6e098> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #100] @ 7a858 <__cxa_atexit@plt+0x6e0a8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #92] @ 7a85c <__cxa_atexit@plt+0x6e0ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #76] @ 7a860 <__cxa_atexit@plt+0x6e0b0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r0, r6, #7 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - ldr r0, [pc, #64] @ 7a864 <__cxa_atexit@plt+0x6e0b4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ + b 79f18 <__cxa_atexit@plt+0x6d768> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 79f34 <__cxa_atexit@plt+0x6d784> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov sl, lr │ │ │ │ bx r0 │ │ │ │ - adcseq ip, r9, #92, 14 @ 0x1700000 │ │ │ │ - adcseq ip, r9, #12, 14 @ 0x300000 │ │ │ │ - adcseq ip, r9, #252, 12 @ 0xfc00000 │ │ │ │ - adcseq ip, r9, #20, 14 @ 0x500000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r9 │ │ │ │ - sub r2, r5, #12 │ │ │ │ + addseq sp, r8, #168, 6 @ 0xa0000002 │ │ │ │ + andeq r3, r0, r0, asr #22 │ │ │ │ + andeq r3, r0, r0, ror #2 │ │ │ │ + addseq ip, r8, #56, 30 @ 0xe0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov lr, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 7a91c <__cxa_atexit@plt+0x6e16c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #56 @ 0x38 │ │ │ │ - cmp r1, sl │ │ │ │ - bcc 7a924 <__cxa_atexit@plt+0x6e174> │ │ │ │ - ldr ip, [r7, #2] │ │ │ │ - ldr lr, [r7, #6] │ │ │ │ - ldr r1, [r7, #10] │ │ │ │ - mov r9, fp │ │ │ │ - ldr fp, [r7, #14] │ │ │ │ - sub r0, sl, #23 │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #132] @ 7a93c <__cxa_atexit@plt+0x6e18c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - ldr r0, [pc, #124] @ 7a940 <__cxa_atexit@plt+0x6e190> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - str r3, [r6, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #108] @ 7a944 <__cxa_atexit@plt+0x6e194> │ │ │ │ + bhi 79fb8 <__cxa_atexit@plt+0x6d808> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 79fc8 <__cxa_atexit@plt+0x6d818> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 79fd0 <__cxa_atexit@plt+0x6d820> │ │ │ │ + ldr r0, [pc, #104] @ 79ff8 <__cxa_atexit@plt+0x6d848> │ │ │ │ add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #100] @ 79ffc <__cxa_atexit@plt+0x6d84c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r5, #24 │ │ │ │ + stm r2, {r0, r6, r8, r9, lr} │ │ │ │ + str r9, [r6, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff774 <__cxa_atexit@plt+0x3f2fc4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, lr │ │ │ │ + bx r0 │ │ │ │ mov r3, r6 │ │ │ │ - str r0, [r3, #40]! @ 0x28 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str ip, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r1, r8, fp} │ │ │ │ - ldr r5, [pc, #76] @ 7a948 <__cxa_atexit@plt+0x6e198> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, sl │ │ │ │ - mov r8, r1 │ │ │ │ - mov fp, r9 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov sl, r6 │ │ │ │ - b 7a92c <__cxa_atexit@plt+0x6e17c> │ │ │ │ - mov r6, #56 @ 0x38 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + b 79fd8 <__cxa_atexit@plt+0x6d828> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 79ff4 <__cxa_atexit@plt+0x6d844> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, sl │ │ │ │ - mov r9, r3 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov sl, lr │ │ │ │ bx r0 │ │ │ │ - adcseq ip, r9, #224, 12 @ 0xe000000 │ │ │ │ - @ instruction: 0xfffffc88 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - @ instruction: 0xfffffe28 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + addseq sp, r8, #224, 4 │ │ │ │ + andeq r3, r0, r8, lsl r0 │ │ │ │ + andeq r2, r0, ip, ror #13 │ │ │ │ + addseq ip, r8, #120, 28 @ 0x780 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7a994 <__cxa_atexit@plt+0x6e1e4> │ │ │ │ - ldr r2, [pc, #48] @ 7a9a0 <__cxa_atexit@plt+0x6e1f0> │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov ip, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr lr, [r7, #2] │ │ │ │ + sub r1, r5, #12 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 7a0cc <__cxa_atexit@plt+0x6d91c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #24 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 7a0d4 <__cxa_atexit@plt+0x6d924> │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r1, [pc, #204] @ 7a114 <__cxa_atexit@plt+0x6d964> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #200] @ 7a118 <__cxa_atexit@plt+0x6d968> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sub sl, r6, #5 │ │ │ │ + mov r3, r8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + ldr r1, [pc, #168] @ 7a11c <__cxa_atexit@plt+0x6d96c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r2, r3, #12 │ │ │ │ + stm r2, {r1, r9, ip} │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 7a0fc <__cxa_atexit@plt+0x6d94c> │ │ │ │ + add r6, r8, #48 @ 0x30 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 7a0f4 <__cxa_atexit@plt+0x6d944> │ │ │ │ + ldr r0, [pc, #140] @ 7a128 <__cxa_atexit@plt+0x6d978> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #136] @ 7a12c <__cxa_atexit@plt+0x6d97c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - beq 7a988 <__cxa_atexit@plt+0x6e1d8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 7a9ac <__cxa_atexit@plt+0x6e1fc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r3, [pc, #132] @ 7a130 <__cxa_atexit@plt+0x6d980> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r8, #28]! │ │ │ │ + sub r2, r5, #24 │ │ │ │ + stm r2, {r0, r8, lr} │ │ │ │ + str lr, [r8, #20] │ │ │ │ + str lr, [r8, #8] │ │ │ │ + str r3, [r8, #12]! │ │ │ │ + mov r5, r1 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + mov r6, r8 │ │ │ │ + b 7a0dc <__cxa_atexit@plt+0x6d92c> │ │ │ │ + mov r0, #24 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 7a124 <__cxa_atexit@plt+0x6d974> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, lr │ │ │ │ + mov sl, ip │ │ │ │ bx r0 │ │ │ │ + mov r0, #24 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 7a120 <__cxa_atexit@plt+0x6d970> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r5, [sp] │ │ │ │ + mov r8, lr │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r1, r0, ip, asr sp │ │ │ │ + adcseq ip, r9, #220, 30 @ 0x370 │ │ │ │ + andeq r1, r0, ip, lsl #30 │ │ │ │ + addseq sp, r8, #132, 2 @ 0x21 │ │ │ │ + addseq sp, r8, #204, 2 @ 0x33 │ │ │ │ + andeq r1, r0, ip, ror #8 │ │ │ │ + andeq r1, r0, r4, lsr #32 │ │ │ │ + andeq r1, r0, ip, asr r0 │ │ │ │ + addseq ip, r8, #68, 26 @ 0x1100 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r6, [pc, #236] @ 7aaa4 <__cxa_atexit@plt+0x6e2f4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r6, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7aa70 <__cxa_atexit@plt+0x6e2c0> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r6, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub r2, r5, #4 │ │ │ │ + sub r0, r5, #4 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 7a214 <__cxa_atexit@plt+0x6da64> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 7aa7c <__cxa_atexit@plt+0x6e2cc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add sl, r3, #56 @ 0x38 │ │ │ │ - cmp r1, sl │ │ │ │ - bcc 7aa88 <__cxa_atexit@plt+0x6e2d8> │ │ │ │ - ldr ip, [r7, #2] │ │ │ │ - ldr lr, [r7, #6] │ │ │ │ - ldr r1, [r7, #10] │ │ │ │ - ldr r9, [r7, #14] │ │ │ │ - sub r0, sl, #23 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - ldr r0, [pc, #152] @ 7aaa8 <__cxa_atexit@plt+0x6e2f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #144] @ 7aaac <__cxa_atexit@plt+0x6e2fc> │ │ │ │ + bhi 7a224 <__cxa_atexit@plt+0x6da74> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp lr, r6 │ │ │ │ + bcc 7a234 <__cxa_atexit@plt+0x6da84> │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r0, [pc, #240] @ 7a278 <__cxa_atexit@plt+0x6dac8> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - str r6, [r3, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #128] @ 7aab0 <__cxa_atexit@plt+0x6e300> │ │ │ │ + ldr ip, [pc, #236] @ 7a27c <__cxa_atexit@plt+0x6dacc> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #232] @ 7a280 <__cxa_atexit@plt+0x6dad0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r0, r9} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r0, r6, #5 │ │ │ │ + add r1, ip, #1 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r2, r5, #16 │ │ │ │ + stm r2, {r0, r1, sl} │ │ │ │ + ldr r0, [pc, #200] @ 7a284 <__cxa_atexit@plt+0x6dad4> │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r6, r3 │ │ │ │ - str r0, [r6, #40]! @ 0x28 │ │ │ │ - str r6, [r5] │ │ │ │ - str ip, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - ldr r6, [pc, #96] @ 7aab4 <__cxa_atexit@plt+0x6e304> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str r3, [r3, #36] @ 0x24 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + sub r2, r5, #32 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7a264 <__cxa_atexit@plt+0x6dab4> │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp lr, r6 │ │ │ │ + bcc 7a25c <__cxa_atexit@plt+0x6daac> │ │ │ │ + ldr r1, [pc, #176] @ 7a290 <__cxa_atexit@plt+0x6dae0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #172] @ 7a294 <__cxa_atexit@plt+0x6dae4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #168] @ 7a298 <__cxa_atexit@plt+0x6dae8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r0, [r3, #16]! │ │ │ │ + sub r0, r5, #32 │ │ │ │ + stm r0, {r1, r3, r8} │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str lr, [r3, #12]! │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, sl │ │ │ │ - mov r8, r1 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ + mov r8, r1 │ │ │ │ bx r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov sl, r3 │ │ │ │ - b 7aa94 <__cxa_atexit@plt+0x6e2e4> │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, #56 @ 0x38 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #8 │ │ │ │ + mov r2, r1 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r6, r3 │ │ │ │ + b 7a244 <__cxa_atexit@plt+0x6da94> │ │ │ │ + mov r2, r1 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 7a28c <__cxa_atexit@plt+0x6dadc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r9, r2 │ │ │ │ + bx r1 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 7a288 <__cxa_atexit@plt+0x6dad8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, sl │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - adcseq ip, r9, #136, 10 @ 0x22000000 │ │ │ │ - @ instruction: 0xfffffb30 │ │ │ │ - @ instruction: 0xfffffd94 │ │ │ │ - @ instruction: 0xfffffcd0 │ │ │ │ + andeq r0, r0, r4, ror #23 │ │ │ │ + addseq fp, r8, #252, 18 @ 0x3f0000 │ │ │ │ + adcseq ip, r9, #184, 28 @ 0xb80 │ │ │ │ + andeq r0, r0, r4, lsl #29 │ │ │ │ + addseq sp, r8, #28 │ │ │ │ + addseq sp, r8, #52 @ 0x34 │ │ │ │ + andeq r1, r0, r8, lsr #6 │ │ │ │ + andeq r0, r0, r0, ror #29 │ │ │ │ + andeq r0, r0, r8, lsl pc │ │ │ │ + addseq ip, r8, #220, 22 @ 0x37000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub r2, r5, #4 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + b 7bc14 <__cxa_atexit@plt+0x6f464> │ │ │ │ + addseq ip, r8, #188, 22 @ 0x2f000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r1, r9 │ │ │ │ + mov lr, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r0, r5, #4 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 7a3a0 <__cxa_atexit@plt+0x6dbf0> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 7ab70 <__cxa_atexit@plt+0x6e3c0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #56 @ 0x38 │ │ │ │ - cmp r1, sl │ │ │ │ - bcc 7ab78 <__cxa_atexit@plt+0x6e3c8> │ │ │ │ - ldr ip, [r7, #2] │ │ │ │ - ldr lr, [r7, #6] │ │ │ │ - ldr r1, [r7, #10] │ │ │ │ - mov r9, fp │ │ │ │ - ldr fp, [r7, #14] │ │ │ │ - sub r0, sl, #23 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - ldr r0, [pc, #136] @ 7ab94 <__cxa_atexit@plt+0x6e3e4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #128] @ 7ab98 <__cxa_atexit@plt+0x6e3e8> │ │ │ │ + bhi 7a3b4 <__cxa_atexit@plt+0x6dc04> │ │ │ │ + ldr ip, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp ip, r6 │ │ │ │ + bcc 7a3bc <__cxa_atexit@plt+0x6dc0c> │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r0, [pc, #232] @ 7a3fc <__cxa_atexit@plt+0x6dc4c> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - str r3, [r6, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #112] @ 7ab9c <__cxa_atexit@plt+0x6e3ec> │ │ │ │ + ldr r2, [pc, #228] @ 7a400 <__cxa_atexit@plt+0x6dc50> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #224] @ 7a404 <__cxa_atexit@plt+0x6dc54> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + ldr r9, [r5] │ │ │ │ + str r1, [r5] │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r2, r3 │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmib r2, {sl, lr} │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + sub r2, r5, #28 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7a3e8 <__cxa_atexit@plt+0x6dc38> │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp ip, r6 │ │ │ │ + bcc 7a3e0 <__cxa_atexit@plt+0x6dc30> │ │ │ │ + ldr r1, [pc, #164] @ 7a410 <__cxa_atexit@plt+0x6dc60> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #160] @ 7a414 <__cxa_atexit@plt+0x6dc64> │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #40]! @ 0x28 │ │ │ │ - str r3, [r5] │ │ │ │ - str ip, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - add lr, r6, #16 │ │ │ │ - stm lr, {r1, r8, fp} │ │ │ │ - ldr r5, [pc, #80] @ 7aba0 <__cxa_atexit@plt+0x6e3f0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ + ldr lr, [pc, #156] @ 7a418 <__cxa_atexit@plt+0x6dc68> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r0, [r3, #16]! │ │ │ │ + sub r0, r5, #28 │ │ │ │ + stm r0, {r1, r3, r8} │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str lr, [r3, #12]! │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, sl │ │ │ │ - mov r8, r1 │ │ │ │ - mov fp, r9 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov sl, r6 │ │ │ │ - b 7ab80 <__cxa_atexit@plt+0x6e3d0> │ │ │ │ - mov r6, #56 @ 0x38 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, sl │ │ │ │ - mov r9, r3 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, lr │ │ │ │ + mov r9, r1 │ │ │ │ bx r0 │ │ │ │ - adcseq ip, r9, #140, 8 @ 0x8c000000 │ │ │ │ - @ instruction: 0xfffffa34 │ │ │ │ - @ instruction: 0xfffffc98 │ │ │ │ - @ instruction: 0xfffffbd4 │ │ │ │ + mov r6, r3 │ │ │ │ + b 7a3c4 <__cxa_atexit@plt+0x6dc14> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 7a40c <__cxa_atexit@plt+0x6dc5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r4, #-8] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r9, lr │ │ │ │ + mov sl, r1 │ │ │ │ + bx r2 │ │ │ │ + mov r0, #24 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 7a408 <__cxa_atexit@plt+0x6dc58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ + bx r0 │ │ │ │ + andeq r1, r0, r0, ror #14 │ │ │ │ + addseq fp, r8, #156, 16 @ 0x9c0000 │ │ │ │ + adcseq ip, r9, #104, 26 @ 0x1a00 │ │ │ │ + addseq ip, r8, #152, 28 @ 0x980 │ │ │ │ + addseq ip, r8, #212, 28 @ 0xd40 │ │ │ │ + muleq r0, ip, r1 │ │ │ │ + andeq r0, r0, r4, asr sp │ │ │ │ + andeq r0, r0, ip, lsl #27 │ │ │ │ + addseq ip, r8, #92, 20 @ 0x5c000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 7ac78 <__cxa_atexit@plt+0x6e4c8> │ │ │ │ - ldr r3, [pc, #212] @ 7ac94 <__cxa_atexit@plt+0x6e4e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #204] @ 7ac98 <__cxa_atexit@plt+0x6e4e8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 7abfc <__cxa_atexit@plt+0x6e44c> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7ac08 <__cxa_atexit@plt+0x6e458> │ │ │ │ - ldr r8, [pc, #172] @ 7ac9c <__cxa_atexit@plt+0x6e4ec> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + bhi 7a494 <__cxa_atexit@plt+0x6dce4> │ │ │ │ + str sl, [r2] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #32 │ │ │ │ + cmp r7, r1 │ │ │ │ + bcc 7a4a4 <__cxa_atexit@plt+0x6dcf4> │ │ │ │ + ldr r7, [pc, #108] @ 7a4cc <__cxa_atexit@plt+0x6dd1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #104] @ 7a4d0 <__cxa_atexit@plt+0x6dd20> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r1, #3 │ │ │ │ + mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 7ac80 <__cxa_atexit@plt+0x6e4d0> │ │ │ │ - ldr ip, [r5, #-8]! │ │ │ │ - sub r8, r3, #18 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #116] @ 7aca0 <__cxa_atexit@plt+0x6e4f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #105 @ 0x69 │ │ │ │ - add r9, r1, #256 @ 0x100 │ │ │ │ - ldr lr, [pc, #104] @ 7aca4 <__cxa_atexit@plt+0x6e4f4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #100] @ 7aca8 <__cxa_atexit@plt+0x6e4f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - sub r2, r3, #27 │ │ │ │ - ldr r1, [pc, #88] @ 7acac <__cxa_atexit@plt+0x6e4fc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7, lr} │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 7a4c8 <__cxa_atexit@plt+0x6dd18> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r6, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - adcseq ip, r9, #132, 6 @ 0x10000002 │ │ │ │ - rsbeq r4, r5, #1840 @ 0x730 │ │ │ │ - adcseq ip, r9, #0, 8 │ │ │ │ - adcseq ip, r9, #16, 6 @ 0x40000000 │ │ │ │ - adcseq ip, r9, #188, 4 @ 0xc000000b │ │ │ │ - adcseq ip, r9, #208, 8 @ 0xd0000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7acd8 <__cxa_atexit@plt+0x6e528> │ │ │ │ - ldr r8, [pc, #140] @ 7ad58 <__cxa_atexit@plt+0x6e5a8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7ad48 <__cxa_atexit@plt+0x6e598> │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - sub r8, r3, #18 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #96] @ 7ad5c <__cxa_atexit@plt+0x6e5ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #105 @ 0x69 │ │ │ │ - add r9, r1, #256 @ 0x100 │ │ │ │ - ldr lr, [pc, #84] @ 7ad60 <__cxa_atexit@plt+0x6e5b0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #80] @ 7ad64 <__cxa_atexit@plt+0x6e5b4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - sub r2, r3, #27 │ │ │ │ - ldr r1, [pc, #68] @ 7ad68 <__cxa_atexit@plt+0x6e5b8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r7, lr} │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - rsbeq r4, r5, #9664 @ 0x25c0 │ │ │ │ - adcseq ip, r9, #48, 6 @ 0xc0000000 │ │ │ │ - adcseq ip, r9, #64, 4 │ │ │ │ - adcseq ip, r9, #236, 2 @ 0x3b │ │ │ │ - adcseq ip, r9, #0, 8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7adc0 <__cxa_atexit@plt+0x6e610> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7adcc <__cxa_atexit@plt+0x6e61c> │ │ │ │ - ldr r2, [pc, #64] @ 7addc <__cxa_atexit@plt+0x6e62c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ 7ade0 <__cxa_atexit@plt+0x6e630> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r5, [r8, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r6, r1 │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - adcseq ip, r9, #172, 2 @ 0x2b │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + addseq ip, r8, #236, 26 @ 0x3b00 │ │ │ │ + andeq r1, r0, r4, ror #6 │ │ │ │ + muleq r0, ip, r4 │ │ │ │ + addseq ip, r8, #164, 18 @ 0x290000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ - sub lr, r5, #20 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub lr, r5, #16 │ │ │ │ cmp fp, lr │ │ │ │ - bhi 7ae6c <__cxa_atexit@plt+0x6e6bc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7ae78 <__cxa_atexit@plt+0x6e6c8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 7ae88 <__cxa_atexit@plt+0x6e6d8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r8, [r7, #16] │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr r0, [pc, #88] @ 7ae8c <__cxa_atexit@plt+0x6e6dc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [pc, #80] @ 7ae90 <__cxa_atexit@plt+0x6e6e0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r0, [pc, #72] @ 7ae94 <__cxa_atexit@plt+0x6e6e4> │ │ │ │ + bhi 7a590 <__cxa_atexit@plt+0x6dde0> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 7a598 <__cxa_atexit@plt+0x6dde8> │ │ │ │ + ldr r1, [pc, #180] @ 7a5cc <__cxa_atexit@plt+0x6de1c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #176] @ 7a5d0 <__cxa_atexit@plt+0x6de20> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [pc, #172] @ 7a5d4 <__cxa_atexit@plt+0x6de24> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + stmib r3, {r1, r9} │ │ │ │ + sub r1, r6, #1 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str ip, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r2, sl} │ │ │ │ + sub r1, r5, #28 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 7a5b8 <__cxa_atexit@plt+0x6de08> │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 7a5b0 <__cxa_atexit@plt+0x6de00> │ │ │ │ + ldr r2, [pc, #132] @ 7a5e0 <__cxa_atexit@plt+0x6de30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #128] @ 7a5e4 <__cxa_atexit@plt+0x6de34> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r2, [r3, #8] │ │ │ │ + ldr lr, [pc, #124] @ 7a5e8 <__cxa_atexit@plt+0x6de38> │ │ │ │ + add lr, pc, lr │ │ │ │ str r0, [r3, #12]! │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - mov r5, lr │ │ │ │ - b 5f3b0 <__cxa_atexit@plt+0x52c00> │ │ │ │ + sub r0, r5, #28 │ │ │ │ + stm r0, {r2, r3, r8} │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str lr, [r3, #12]! │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 7a5a0 <__cxa_atexit@plt+0x6ddf0> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 7a5dc <__cxa_atexit@plt+0x6de2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r0, #24 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 7a5d8 <__cxa_atexit@plt+0x6de28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, lr │ │ │ │ bx r0 │ │ │ │ - adcseq ip, r9, #56, 2 │ │ │ │ - adcseq ip, r9, #100, 2 │ │ │ │ - adcseq ip, r9, #136, 2 @ 0x22 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ + andeq r1, r0, ip, lsl #1 │ │ │ │ + addseq fp, r8, #184, 12 @ 0xb800000 │ │ │ │ + adcseq ip, r9, #40, 22 @ 0xa000 │ │ │ │ + addseq ip, r8, #200, 24 @ 0xc800 │ │ │ │ + addseq ip, r8, #232, 24 @ 0xe800 │ │ │ │ + andeq r0, r0, ip, lsr #31 │ │ │ │ + andeq r0, r0, r4, ror #22 │ │ │ │ + muleq r0, ip, fp │ │ │ │ + addseq fp, r8, #4, 18 @ 0x10000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 7a648 <__cxa_atexit@plt+0x6de98> │ │ │ │ + ldr r7, [pc, #64] @ 7a660 <__cxa_atexit@plt+0x6deb0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #60] @ 7a664 <__cxa_atexit@plt+0x6deb4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 7a668 <__cxa_atexit@plt+0x6deb8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffe1edc │ │ │ │ + @ instruction: 0xfffe1f60 │ │ │ │ + addseq fp, r8, #172, 16 @ 0xac0000 │ │ │ │ + addseq ip, r8, #16, 16 @ 0x100000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 7aefc <__cxa_atexit@plt+0x6e74c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7af08 <__cxa_atexit@plt+0x6e758> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #68] @ 7af18 <__cxa_atexit@plt+0x6e768> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #60] @ 7af1c <__cxa_atexit@plt+0x6e76c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4] │ │ │ │ + bhi 7a6f0 <__cxa_atexit@plt+0x6df40> │ │ │ │ + ldr r6, [pc, #144] @ 7a720 <__cxa_atexit@plt+0x6df70> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + stmdb r5, {r6, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r1, r5, #20 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 7a6fc <__cxa_atexit@plt+0x6df4c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 7a704 <__cxa_atexit@plt+0x6df54> │ │ │ │ + ldr r2, [pc, #108] @ 7a728 <__cxa_atexit@plt+0x6df78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #104] @ 7a72c <__cxa_atexit@plt+0x6df7c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #100] @ 7a730 <__cxa_atexit@plt+0x6df80> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + sub r0, r5, #20 │ │ │ │ + stm r0, {r2, r3, r8} │ │ │ │ + str r8, [r3, #20] │ │ │ │ str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ + str lr, [r3, #12]! │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 7a70c <__cxa_atexit@plt+0x6df5c> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 7a724 <__cxa_atexit@plt+0x6df74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ + bx r0 │ │ │ │ + adcseq ip, r9, #192, 16 @ 0xc00000 │ │ │ │ + addseq ip, r8, #164, 22 @ 0x29000 │ │ │ │ + andeq r1, r0, r4, ror pc │ │ │ │ + muleq r0, r0, sl │ │ │ │ + andeq r1, r0, r8, asr #21 │ │ │ │ + addseq ip, r8, #72, 14 @ 0x1200000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7a7b8 <__cxa_atexit@plt+0x6e008> │ │ │ │ + ldr r6, [pc, #144] @ 7a7e8 <__cxa_atexit@plt+0x6e038> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + stmdb r5, {r6, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r1, r5, #20 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 7a7c4 <__cxa_atexit@plt+0x6e014> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 7a7cc <__cxa_atexit@plt+0x6e01c> │ │ │ │ + ldr r2, [pc, #108] @ 7a7f0 <__cxa_atexit@plt+0x6e040> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #104] @ 7a7f4 <__cxa_atexit@plt+0x6e044> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #100] @ 7a7f8 <__cxa_atexit@plt+0x6e048> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + sub r0, r5, #20 │ │ │ │ + stm r0, {r2, r3, r8} │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str lr, [r3, #12]! │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ mov r6, r3 │ │ │ │ + b 7a7d4 <__cxa_atexit@plt+0x6e024> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 7a7ec <__cxa_atexit@plt+0x6e03c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + adcseq ip, r9, #248, 14 @ 0x3e00000 │ │ │ │ + addseq ip, r8, #172, 20 @ 0xac000 │ │ │ │ + andeq r0, r0, r4, lsl #27 │ │ │ │ + andeq r0, r0, ip, lsr r9 │ │ │ │ + andeq r0, r0, r4, ror r9 │ │ │ │ + addseq fp, r8, #224, 12 @ 0xe000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7a848 <__cxa_atexit@plt+0x6e098> │ │ │ │ + ldr r2, [pc, #68] @ 7a864 <__cxa_atexit@plt+0x6e0b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r3, r3, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7a854 <__cxa_atexit@plt+0x6e0a4> │ │ │ │ + ldr r5, [pc, #48] @ 7a86c <__cxa_atexit@plt+0x6e0bc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 2017450 <__cxa_atexit@plt+0x200aca0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 7a868 <__cxa_atexit@plt+0x6e0b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - adcseq ip, r9, #60 @ 0x3c │ │ │ │ - adcseq ip, r9, #88 @ 0x58 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + adcseq ip, r9, #48, 14 @ 0xc00000 │ │ │ │ + addseq fp, r8, #136, 12 @ 0x8800000 │ │ │ │ + @ instruction: 0xfffe1c9c │ │ │ │ + addseq ip, r8, #8, 12 @ 0x800000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #172 @ 0xac │ │ │ │ + cmp r3, sl │ │ │ │ + bcc 7a9f4 <__cxa_atexit@plt+0x6e244> │ │ │ │ + ldr r1, [pc, #376] @ 7aa10 <__cxa_atexit@plt+0x6e260> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #372] @ 7aa14 <__cxa_atexit@plt+0x6e264> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [pc, #368] @ 7aa18 <__cxa_atexit@plt+0x6e268> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #364] @ 7aa1c <__cxa_atexit@plt+0x6e26c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #360] @ 7aa20 <__cxa_atexit@plt+0x6e270> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r1, [r6, #44]! @ 0x2c │ │ │ │ + sub r1, sl, #165 @ 0xa5 │ │ │ │ + str r1, [r6, #128] @ 0x80 │ │ │ │ + sub r1, sl, #157 @ 0x9d │ │ │ │ + str r1, [r6, #124] @ 0x7c │ │ │ │ + sub r1, sl, #150 @ 0x96 │ │ │ │ + str r1, [r6, #120] @ 0x78 │ │ │ │ + sub r1, sl, #141 @ 0x8d │ │ │ │ + str r1, [r6, #116] @ 0x74 │ │ │ │ + sub r1, sl, #134 @ 0x86 │ │ │ │ + str r1, [r6, #112] @ 0x70 │ │ │ │ + sub r1, sl, #117 @ 0x75 │ │ │ │ + str r1, [r6, #104] @ 0x68 │ │ │ │ + sub r1, sl, #110 @ 0x6e │ │ │ │ + str r1, [r6, #100] @ 0x64 │ │ │ │ + add r0, r0, #2 │ │ │ │ + ldr ip, [pc, #292] @ 7aa24 <__cxa_atexit@plt+0x6e274> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r0, [r6, #96] @ 0x60 │ │ │ │ + sub r0, sl, #103 @ 0x67 │ │ │ │ + str r0, [r6, #92] @ 0x5c │ │ │ │ + add r0, r3, #1 │ │ │ │ + ldr r3, [pc, #272] @ 7aa28 <__cxa_atexit@plt+0x6e278> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r0, [r6, #88] @ 0x58 │ │ │ │ + add r0, r2, #1 │ │ │ │ + str r0, [r6, #84] @ 0x54 │ │ │ │ + ldr r0, [pc, #256] @ 7aa2c <__cxa_atexit@plt+0x6e27c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #68] @ 0x44 │ │ │ │ + ldr r0, [pc, #248] @ 7aa30 <__cxa_atexit@plt+0x6e280> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #244] @ 7aa34 <__cxa_atexit@plt+0x6e284> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #240] @ 7aa38 <__cxa_atexit@plt+0x6e288> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #236] @ 7aa3c <__cxa_atexit@plt+0x6e28c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + ldr r3, [pc, #228] @ 7aa40 <__cxa_atexit@plt+0x6e290> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #224] @ 7aa44 <__cxa_atexit@plt+0x6e294> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r8, [r6, #64] @ 0x40 │ │ │ │ + str r8, [r6, #52] @ 0x34 │ │ │ │ + str r8, [r6, #40] @ 0x28 │ │ │ │ + stmib r6, {r8, ip} │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + ldr r7, [pc, #192] @ 7aa48 <__cxa_atexit@plt+0x6e298> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r8, [r6, #-4] │ │ │ │ + str r1, [r6, #-40] @ 0xffffffd8 │ │ │ │ + str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ + str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ + str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r6, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [pc, #152] @ 7aa4c <__cxa_atexit@plt+0x6e29c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #-16] │ │ │ │ + str r8, [r6, #-12] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #32]! │ │ │ │ + str r0, [r6, #80] @ 0x50 │ │ │ │ + mov r7, r6 │ │ │ │ + str r3, [r7, #44]! @ 0x2c │ │ │ │ + str r7, [r6, #76] @ 0x4c │ │ │ │ + mov r7, r6 │ │ │ │ + str r9, [r7, #56]! @ 0x38 │ │ │ │ + str r7, [r6, #72] @ 0x48 │ │ │ │ + str r6, [r6, #108] @ 0x6c │ │ │ │ + sub r7, sl, #59 @ 0x3b │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #84] @ 7aa50 <__cxa_atexit@plt+0x6e2a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #172 @ 0xac │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffa30 │ │ │ │ + addseq ip, r8, #116, 10 @ 0x1d000000 │ │ │ │ + addseq ip, r8, #112, 10 @ 0x1c000000 │ │ │ │ + addseq ip, r8, #132, 10 @ 0x21000000 │ │ │ │ + @ instruction: 0xfffffc28 │ │ │ │ + @ instruction: 0xfffffb28 │ │ │ │ + @ instruction: 0xfffff990 │ │ │ │ + adcseq ip, r9, #100, 14 @ 0x1900000 │ │ │ │ + @ instruction: 0xfffff6d4 │ │ │ │ + @ instruction: 0xfffff60c │ │ │ │ + @ instruction: 0xfffff544 │ │ │ │ + @ instruction: 0xfffffd24 │ │ │ │ + @ instruction: 0xfffffde0 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + @ instruction: 0xfffffc70 │ │ │ │ + @ instruction: 0xfffff78c │ │ │ │ + addseq ip, r8, #124, 16 @ 0x7c0000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7aa8c <__cxa_atexit@plt+0x6e2dc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 7aa94 <__cxa_atexit@plt+0x6e2e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq ip, r9, #212, 8 @ 0xd4000000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ + sub r5, r5, #32 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 7af80 <__cxa_atexit@plt+0x6e7d0> │ │ │ │ - ldr lr, [pc, #76] @ 7af8c <__cxa_atexit@plt+0x6e7dc> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r8, r7, #8 │ │ │ │ - ldm r8, {r0, r1, r8} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr r9, [pc, #60] @ 7af90 <__cxa_atexit@plt+0x6e7e0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ - sub lr, r3, #20 │ │ │ │ - stm lr, {r0, r1, r8, r9} │ │ │ │ + bhi 7ab10 <__cxa_atexit@plt+0x6e360> │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ str r7, [r3, #-4] │ │ │ │ + ldr r2, [pc, #80] @ 7ab1c <__cxa_atexit@plt+0x6e36c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + ldr r2, [r7, #28] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + ldr r0, [pc, #64] @ 7ab20 <__cxa_atexit@plt+0x6e370> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str r9, [r3, #-20] @ 0xffffffec │ │ │ │ + sub r1, r3, #32 │ │ │ │ + stm r1, {r0, r8, lr} │ │ │ │ tst r2, #3 │ │ │ │ - beq 7af74 <__cxa_atexit@plt+0x6e7c4> │ │ │ │ + beq 7ab04 <__cxa_atexit@plt+0x6e354> │ │ │ │ mov r7, r2 │ │ │ │ - b 7af9c <__cxa_atexit@plt+0x6e7ec> │ │ │ │ + b 7ab2c <__cxa_atexit@plt+0x6e37c> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - adcseq fp, r9, #252, 30 @ 0x3f0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + adcseq ip, r9, #132, 8 @ 0x84000000 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 7b028 <__cxa_atexit@plt+0x6e878> │ │ │ │ + ldr r3, [pc, #160] @ 7abd4 <__cxa_atexit@plt+0x6e424> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7aba8 <__cxa_atexit@plt+0x6e3f8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #48 @ 0x30 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 7b074 <__cxa_atexit@plt+0x6e8c4> │ │ │ │ - ldr r1, [pc, #200] @ 7b08c <__cxa_atexit@plt+0x6e8dc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #8]! │ │ │ │ - sub r1, r2, #7 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ldr r1, [pc, #184] @ 7b090 <__cxa_atexit@plt+0x6e8e0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - sub r1, r2, #19 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr lr, [pc, #164] @ 7b094 <__cxa_atexit@plt+0x6e8e4> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 7abc4 <__cxa_atexit@plt+0x6e414> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r2, r7 │ │ │ │ + bne 7abb0 <__cxa_atexit@plt+0x6e400> │ │ │ │ + ldr r7, [pc, #104] @ 7abd8 <__cxa_atexit@plt+0x6e428> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr lr, [pc, #80] @ 7abdc <__cxa_atexit@plt+0x6e42c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - ldr r9, [pc, #156] @ 7b098 <__cxa_atexit@plt+0x6e8e8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r0, r6 │ │ │ │ - str r9, [r0, #12]! │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str sl, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str lr, [r6, #36] @ 0x24 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - ldr r7, [pc, #84] @ 7b084 <__cxa_atexit@plt+0x6e8d4> │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add r2, r6, #12 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #24 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + adcseq ip, r9, #148, 6 @ 0x50000002 │ │ │ │ + andeq r0, r0, r5, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7ac5c <__cxa_atexit@plt+0x6e4ac> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + cmp r2, r7 │ │ │ │ + bne 7ac48 <__cxa_atexit@plt+0x6e498> │ │ │ │ + ldr r7, [pc, #92] @ 7ac6c <__cxa_atexit@plt+0x6e4bc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 7b060 <__cxa_atexit@plt+0x6e8b0> │ │ │ │ - ldr r2, [pc, #68] @ 7b088 <__cxa_atexit@plt+0x6e8d8> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr lr, [pc, #68] @ 7ac70 <__cxa_atexit@plt+0x6e4c0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add r2, r6, #12 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #24 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + adcseq ip, r9, #244, 4 @ 0x4000000f │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7acf0 <__cxa_atexit@plt+0x6e540> │ │ │ │ + ldr r2, [pc, #124] @ 7ad0c <__cxa_atexit@plt+0x6e55c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #12] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #116] @ 7ad10 <__cxa_atexit@plt+0x6e560> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7b06c <__cxa_atexit@plt+0x6e8bc> │ │ │ │ - b 7b0e0 <__cxa_atexit@plt+0x6e930> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + beq 7ace4 <__cxa_atexit@plt+0x6e534> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 7acf8 <__cxa_atexit@plt+0x6e548> │ │ │ │ + ldr r3, [pc, #76] @ 7ad14 <__cxa_atexit@plt+0x6e564> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - adcseq fp, r9, #116, 30 @ 0x1d0 │ │ │ │ - adcseq fp, r9, #176, 30 @ 0x2c0 │ │ │ │ - adcseq fp, r9, #32, 30 @ 0x80 │ │ │ │ - adcseq fp, r9, #204, 30 @ 0x330 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + adcseq ip, r9, #180, 4 @ 0x4000000b │ │ │ │ + adcseq ip, r9, #232, 4 @ 0x8000000e │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #36] @ 7b0d4 <__cxa_atexit@plt+0x6e924> │ │ │ │ - add r2, pc, r2 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7ad54 <__cxa_atexit@plt+0x6e5a4> │ │ │ │ + ldr r2, [pc, #36] @ 7ad60 <__cxa_atexit@plt+0x6e5b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7b0cc <__cxa_atexit@plt+0x6e91c> │ │ │ │ - b 7b0e0 <__cxa_atexit@plt+0x6e930> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - ldr r1, [r3, #8] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 7b150 <__cxa_atexit@plt+0x6e9a0> │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 7b190 <__cxa_atexit@plt+0x6e9e0> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - sub lr, r3, #19 │ │ │ │ - ldr r9, [pc, #156] @ 7b1b8 <__cxa_atexit@plt+0x6ea08> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [pc, #152] @ 7b1bc <__cxa_atexit@plt+0x6ea0c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #8]! │ │ │ │ - sub r0, r3, #7 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str r9, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 7b1a0 <__cxa_atexit@plt+0x6e9f0> │ │ │ │ - ldr lr, [pc, #76] @ 7b1b0 <__cxa_atexit@plt+0x6ea00> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #72] @ 7b1b4 <__cxa_atexit@plt+0x6ea04> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str lr, [r6, #4] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq ip, r9, #116, 4 @ 0x40000007 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7ae28 <__cxa_atexit@plt+0x6e678> │ │ │ │ + ldr r2, [pc, #196] @ 7ae48 <__cxa_atexit@plt+0x6e698> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 7ae18 <__cxa_atexit@plt+0x6e668> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #56 @ 0x38 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 7ae30 <__cxa_atexit@plt+0x6e680> │ │ │ │ + ldr r7, [pc, #148] @ 7ae4c <__cxa_atexit@plt+0x6e69c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr lr, [r9, #7] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r8, [r5, #-16] │ │ │ │ + ldmda r5, {r0, r1, r7, ip} │ │ │ │ + ldr r9, [pc, #124] @ 7ae50 <__cxa_atexit@plt+0x6e6a0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, #120] @ 7ae54 <__cxa_atexit@plt+0x6e6a4> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - sub r6, r2, #7 │ │ │ │ - str r6, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r3, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + mov r7, r6 │ │ │ │ + str r9, [r7, #32]! │ │ │ │ + str r3, [r6, #40] @ 0x28 │ │ │ │ + str sl, [r6, #44] @ 0x2c │ │ │ │ + str r7, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #56 @ 0x38 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffd3c │ │ │ │ - adcseq fp, r9, #44, 28 @ 0x2c0 │ │ │ │ - adcseq fp, r9, #244, 26 @ 0x3d00 │ │ │ │ - adcseq fp, r9, #20, 28 @ 0x140 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffffce4 │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + adcseq ip, r9, #172, 4 @ 0xc000000a │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r9, r5, #12 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 7b230 <__cxa_atexit@plt+0x6ea80> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7b23c <__cxa_atexit@plt+0x6ea8c> │ │ │ │ - ldr lr, [pc, #88] @ 7b24c <__cxa_atexit@plt+0x6ea9c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7aee4 <__cxa_atexit@plt+0x6e734> │ │ │ │ + ldr lr, [pc, #116] @ 7aef0 <__cxa_atexit@plt+0x6e740> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - add sl, r7, #7 │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - ldr ip, [pc, #72] @ 7b250 <__cxa_atexit@plt+0x6eaa0> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - mov r5, r9 │ │ │ │ - mov r8, r1 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ + ldr lr, [pc, #84] @ 7aef4 <__cxa_atexit@plt+0x6e744> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #80] @ 7aef8 <__cxa_atexit@plt+0x6e748> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #32]! │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str sl, [r3, #44] @ 0x2c │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ + str r3, [r3, #52] @ 0x34 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffc20 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + adcseq ip, r9, #224, 2 @ 0x38 │ │ │ │ + addseq fp, r8, #124, 30 @ 0x1f0 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r0, r5, #16 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 7afd8 <__cxa_atexit@plt+0x6e828> │ │ │ │ + mov lr, r7 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 7afe0 <__cxa_atexit@plt+0x6e830> │ │ │ │ + str r0, [sp] │ │ │ │ + ldr r1, [pc, #216] @ 7b014 <__cxa_atexit@plt+0x6e864> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #212] @ 7b018 <__cxa_atexit@plt+0x6e868> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [pc, #208] @ 7b01c <__cxa_atexit@plt+0x6e86c> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str ip, [r5, #-16] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r3, {r1, sl} │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + sub r1, r6, #5 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #176] @ 7b020 <__cxa_atexit@plt+0x6e870> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + sub r1, r5, #28 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 7b000 <__cxa_atexit@plt+0x6e850> │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 7aff8 <__cxa_atexit@plt+0x6e848> │ │ │ │ + ldr r7, [pc, #144] @ 7b02c <__cxa_atexit@plt+0x6e87c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #140] @ 7b030 <__cxa_atexit@plt+0x6e880> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #136] @ 7b034 <__cxa_atexit@plt+0x6e884> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12]! │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, lr │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ mov r6, r3 │ │ │ │ + b 7afe8 <__cxa_atexit@plt+0x6e838> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #56] @ 7b028 <__cxa_atexit@plt+0x6e878> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r0, #24 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 7b024 <__cxa_atexit@plt+0x6e874> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd30 │ │ │ │ - adcseq fp, r9, #144, 26 @ 0x2400 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7b2c4 <__cxa_atexit@plt+0x6eb14> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7b2d0 <__cxa_atexit@plt+0x6eb20> │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + adcseq ip, r9, #4, 2 │ │ │ │ + addseq sl, r8, #28, 24 @ 0x1c00 │ │ │ │ + addseq ip, r8, #128, 4 │ │ │ │ + addseq ip, r8, #144, 4 │ │ │ │ + andeq r0, r0, ip, ror #10 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + andeq r0, r0, ip, asr r1 │ │ │ │ + addseq sl, r8, #44, 22 @ 0xb000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #64] @ 7b08c <__cxa_atexit@plt+0x6e8dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 7b070 <__cxa_atexit@plt+0x6e8c0> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 7b07c <__cxa_atexit@plt+0x6e8cc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r7, [pc, #12] @ 7b090 <__cxa_atexit@plt+0x6e8e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + addseq sl, r8, #232, 20 @ 0xe8000 │ │ │ │ + addseq sl, r8, #208, 20 @ 0xd0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 7b0bc <__cxa_atexit@plt+0x6e90c> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + addseq sl, r8, #184, 20 @ 0xb8000 │ │ │ │ + addseq fp, r8, #188, 26 @ 0x2f00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7b0f4 <__cxa_atexit@plt+0x6e944> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 7b0fc <__cxa_atexit@plt+0x6e94c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 697bc <__cxa_atexit@plt+0x5d00c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq fp, r9, #108, 28 @ 0x6c0 │ │ │ │ + addseq fp, r8, #124, 26 @ 0x1f00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7b134 <__cxa_atexit@plt+0x6e984> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #88] @ 7b2e0 <__cxa_atexit@plt+0x6eb30> │ │ │ │ + ldr r2, [pc, #24] @ 7b13c <__cxa_atexit@plt+0x6e98c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7a880 <__cxa_atexit@plt+0x6e0d0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq fp, r9, #44, 28 @ 0x2c0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7b178 <__cxa_atexit@plt+0x6e9c8> │ │ │ │ + ldr r2, [pc, #36] @ 7b180 <__cxa_atexit@plt+0x6e9d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 7b184 <__cxa_atexit@plt+0x6e9d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr lr, [pc, #72] @ 7b2e4 <__cxa_atexit@plt+0x6eb34> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r0, r6, #7 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - ldr r0, [pc, #60] @ 7b2e8 <__cxa_atexit@plt+0x6eb38> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r3 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq fp, r8, #180, 24 @ 0xb400 │ │ │ │ + adcseq fp, r9, #236, 26 @ 0x3b00 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7b1e8 <__cxa_atexit@plt+0x6ea38> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7b1f4 <__cxa_atexit@plt+0x6ea44> │ │ │ │ + ldr r1, [pc, #76] @ 7b204 <__cxa_atexit@plt+0x6ea54> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #72] @ 7b208 <__cxa_atexit@plt+0x6ea58> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq fp, r9, #144, 26 @ 0x2400 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7b244 <__cxa_atexit@plt+0x6ea94> │ │ │ │ + ldr r2, [pc, #36] @ 7b24c <__cxa_atexit@plt+0x6ea9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 7b250 <__cxa_atexit@plt+0x6eaa0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq fp, r8, #228, 22 @ 0x39000 │ │ │ │ + adcseq fp, r9, #32, 26 @ 0x800 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7b2b4 <__cxa_atexit@plt+0x6eb04> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7b2c0 <__cxa_atexit@plt+0x6eb10> │ │ │ │ + ldr r1, [pc, #76] @ 7b2d0 <__cxa_atexit@plt+0x6eb20> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #72] @ 7b2d4 <__cxa_atexit@plt+0x6eb24> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq fp, r9, #200, 24 @ 0xc800 │ │ │ │ - adcseq fp, r9, #116, 24 @ 0x7400 │ │ │ │ - adcseq fp, r9, #140, 24 @ 0x8c00 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq fp, r9, #196, 24 @ 0xc400 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7b310 <__cxa_atexit@plt+0x6eb60> │ │ │ │ + ldr r2, [pc, #36] @ 7b318 <__cxa_atexit@plt+0x6eb68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 7b31c <__cxa_atexit@plt+0x6eb6c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq r9, r8, #88, 10 @ 0x16000000 │ │ │ │ + adcseq fp, r9, #84, 24 @ 0x5400 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #24 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7b378 <__cxa_atexit@plt+0x6ebc8> │ │ │ │ + ldr r2, [pc, #64] @ 7b384 <__cxa_atexit@plt+0x6ebd4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r7, [r7, #9] │ │ │ │ + str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r3, #-20] @ 0xffffffec │ │ │ │ + stmdb r3, {r0, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 7b36c <__cxa_atexit@plt+0x6ebbc> │ │ │ │ + mov r7, sl │ │ │ │ + b 7b390 <__cxa_atexit@plt+0x6ebe0> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + and r6, r3, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + beq 7b3e4 <__cxa_atexit@plt+0x6ec34> │ │ │ │ + cmp r6, #3 │ │ │ │ + bne 7b408 <__cxa_atexit@plt+0x6ec58> │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7b450 <__cxa_atexit@plt+0x6eca0> │ │ │ │ + ldr r1, [pc, #152] @ 7b468 <__cxa_atexit@plt+0x6ecb8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [r3, #1] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add r5, r5, #24 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7b448 <__cxa_atexit@plt+0x6ec98> │ │ │ │ + ldr r1, [pc, #108] @ 7b464 <__cxa_atexit@plt+0x6ecb4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #2] │ │ │ │ + ldr sl, [r3, #6] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + b 7b428 <__cxa_atexit@plt+0x6ec78> │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7b448 <__cxa_atexit@plt+0x6ec98> │ │ │ │ + ldr r1, [pc, #68] @ 7b460 <__cxa_atexit@plt+0x6ecb0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #3] │ │ │ │ + ldr sl, [r3, #7] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r7, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + add r5, r5, #24 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r7, #24 │ │ │ │ + b 7b454 <__cxa_atexit@plt+0x6eca4> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + addseq fp, r8, #12, 20 @ 0xc000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 7b354 <__cxa_atexit@plt+0x6eba4> │ │ │ │ + bhi 7b4d4 <__cxa_atexit@plt+0x6ed24> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ + add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 7b360 <__cxa_atexit@plt+0x6ebb0> │ │ │ │ - ldr lr, [pc, #80] @ 7b370 <__cxa_atexit@plt+0x6ebc0> │ │ │ │ + bcc 7b4dc <__cxa_atexit@plt+0x6ed2c> │ │ │ │ + ldr r1, [pc, #84] @ 7b4f8 <__cxa_atexit@plt+0x6ed48> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #80] @ 7b4fc <__cxa_atexit@plt+0x6ed4c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #76] @ 7b500 <__cxa_atexit@plt+0x6ed50> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r9, [pc, #68] @ 7b374 <__cxa_atexit@plt+0x6ebc4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r8} │ │ │ │ + str r8, [r3, #20] │ │ │ │ str r8, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ + str lr, [r3, #12]! │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ mov r6, r3 │ │ │ │ + b 7b4e4 <__cxa_atexit@plt+0x6ed34> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 7b4f4 <__cxa_atexit@plt+0x6ed44> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + addseq fp, r8, #156, 26 @ 0x2700 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0xfffffc1c │ │ │ │ + @ instruction: 0xfffffc54 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7b548 <__cxa_atexit@plt+0x6ed98> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr lr, [pc, #40] @ 7b554 <__cxa_atexit@plt+0x6eda4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #9 │ │ │ │ + bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffdfc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7b590 <__cxa_atexit@plt+0x6ede0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 7b598 <__cxa_atexit@plt+0x6ede8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq fp, r9, #208, 18 @ 0x340000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7b5e4 <__cxa_atexit@plt+0x6ee34> │ │ │ │ + ldr r2, [pc, #48] @ 7b5f4 <__cxa_atexit@plt+0x6ee44> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - adcseq fp, r9, #104, 24 @ 0x6800 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + addseq fp, r8, #128, 16 @ 0x800000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7b3ec <__cxa_atexit@plt+0x6ec3c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7b3f8 <__cxa_atexit@plt+0x6ec48> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #80] @ 7b408 <__cxa_atexit@plt+0x6ec58> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - ldr r0, [pc, #72] @ 7b40c <__cxa_atexit@plt+0x6ec5c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 7b410 <__cxa_atexit@plt+0x6ec60> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 7b6a8 <__cxa_atexit@plt+0x6eef8> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 7b6b0 <__cxa_atexit@plt+0x6ef00> │ │ │ │ + ldr r1, [pc, #180] @ 7b6e4 <__cxa_atexit@plt+0x6ef34> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #176] @ 7b6e8 <__cxa_atexit@plt+0x6ef38> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [pc, #172] @ 7b6ec <__cxa_atexit@plt+0x6ef3c> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + stmib r3, {r1, r9} │ │ │ │ + sub r1, r6, #1 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str ip, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r2, sl} │ │ │ │ + sub r1, r5, #28 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 7b6d0 <__cxa_atexit@plt+0x6ef20> │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 7b6c8 <__cxa_atexit@plt+0x6ef18> │ │ │ │ + ldr r2, [pc, #132] @ 7b6f8 <__cxa_atexit@plt+0x6ef48> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #128] @ 7b6fc <__cxa_atexit@plt+0x6ef4c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #124] @ 7b700 <__cxa_atexit@plt+0x6ef50> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r0, [r3, #12]! │ │ │ │ + sub r0, r5, #28 │ │ │ │ + stm r0, {r2, r3, r8} │ │ │ │ + str r8, [r3, #20] │ │ │ │ str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, lr │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ + str lr, [r3, #12]! │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ mov r6, r3 │ │ │ │ + b 7b6b8 <__cxa_atexit@plt+0x6ef08> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 7b6f4 <__cxa_atexit@plt+0x6ef44> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r0, #24 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 7b6f0 <__cxa_atexit@plt+0x6ef40> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, lr │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + addseq sl, r8, #160, 10 @ 0x28000000 │ │ │ │ + adcseq fp, r9, #16, 20 @ 0x10000 │ │ │ │ + addseq fp, r8, #176, 22 @ 0x2c000 │ │ │ │ + addseq fp, r8, #208, 22 @ 0x34000 │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + @ instruction: 0xfffffa4c │ │ │ │ + @ instruction: 0xfffffa84 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7b750 <__cxa_atexit@plt+0x6efa0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 7b758 <__cxa_atexit@plt+0x6efa8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq fp, r9, #128, 22 @ 0x20000 │ │ │ │ - adcseq fp, r9, #196, 22 @ 0x31000 │ │ │ │ - adcseq fp, r9, #64, 22 @ 0x10000 │ │ │ │ + adcseq fp, r9, #16, 16 @ 0x100000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7b468 <__cxa_atexit@plt+0x6ecb8> │ │ │ │ - ldr lr, [pc, #64] @ 7b474 <__cxa_atexit@plt+0x6ecc4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - ldr r1, [pc, #52] @ 7b478 <__cxa_atexit@plt+0x6ecc8> │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7b7a8 <__cxa_atexit@plt+0x6eff8> │ │ │ │ + ldr r2, [pc, #52] @ 7b7b8 <__cxa_atexit@plt+0x6f008> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + addseq fp, r8, #192, 12 @ 0xc000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7b8a4 <__cxa_atexit@plt+0x6f0f4> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #20 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 7b8b0 <__cxa_atexit@plt+0x6f100> │ │ │ │ + str r3, [sp] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #228] @ 7b8dc <__cxa_atexit@plt+0x6f12c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r2, #-16] │ │ │ │ - stmdb r2, {r0, r1, r7} │ │ │ │ - tst r3, #3 │ │ │ │ - beq 7b45c <__cxa_atexit@plt+0x6ecac> │ │ │ │ - mov r7, r3 │ │ │ │ - b 7b484 <__cxa_atexit@plt+0x6ecd4> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr ip, [pc, #204] @ 7b8e0 <__cxa_atexit@plt+0x6f130> │ │ │ │ + add ip, pc, ip │ │ │ │ + sub lr, r6, #15 │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + sub r3, r6, #5 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + ldr r3, [pc, #184] @ 7b8e4 <__cxa_atexit@plt+0x6f134> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str ip, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + ldr r3, [pc, #168] @ 7b8e8 <__cxa_atexit@plt+0x6f138> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #12] │ │ │ │ + str sl, [r2, #16] │ │ │ │ + str r9, [r2, #20] │ │ │ │ + sub r1, r5, #32 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 7b8c8 <__cxa_atexit@plt+0x6f118> │ │ │ │ + add r6, r2, #44 @ 0x2c │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 7b8c0 <__cxa_atexit@plt+0x6f110> │ │ │ │ + ldr r3, [pc, #132] @ 7b8f0 <__cxa_atexit@plt+0x6f140> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [pc, #128] @ 7b8f4 <__cxa_atexit@plt+0x6f144> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #124] @ 7b8f8 <__cxa_atexit@plt+0x6f148> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r0, [r2, #24]! │ │ │ │ + str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r2, #20] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str lr, [r2, #12]! │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - adcseq fp, r9, #12, 22 @ 0x3000 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 7b8ec <__cxa_atexit@plt+0x6f13c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ + bx r0 │ │ │ │ + adcseq fp, r9, #88, 14 @ 0x1600000 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + adcseq fp, r9, #0, 16 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + addseq fp, r8, #184, 18 @ 0x2e0000 │ │ │ │ + @ instruction: 0xfffffc9c │ │ │ │ + @ instruction: 0xfffff854 │ │ │ │ + @ instruction: 0xfffff88c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 7b500 <__cxa_atexit@plt+0x6ed50> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 7b534 <__cxa_atexit@plt+0x6ed84> │ │ │ │ - ldr r1, [pc, #152] @ 7b54c <__cxa_atexit@plt+0x6ed9c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - ldr r2, [r2, #2] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - sub r1, r3, #18 │ │ │ │ - ldr lr, [pc, #132] @ 7b550 <__cxa_atexit@plt+0x6eda0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #128] @ 7b554 <__cxa_atexit@plt+0x6eda4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #105 @ 0x69 │ │ │ │ - add r0, r0, #256 @ 0x100 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r0, r2, lr} │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r2, [pc, #64] @ 7b548 <__cxa_atexit@plt+0x6ed98> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7b528 <__cxa_atexit@plt+0x6ed78> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + addseq fp, r8, #104, 10 @ 0x1a000000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7b978 <__cxa_atexit@plt+0x6f1c8> │ │ │ │ + ldr r2, [pc, #84] @ 7b990 <__cxa_atexit@plt+0x6f1e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 7b994 <__cxa_atexit@plt+0x6f1e4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str r5, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str sl, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r7, [r7, #28] │ │ │ │ + sub r7, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - adcseq fp, r9, #20, 22 @ 0x5000 │ │ │ │ - adcseq fp, r9, #128, 20 @ 0x80000 │ │ │ │ - adcseq fp, r9, #88, 22 @ 0x16000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + ldr r7, [pc, #24] @ 7b998 <__cxa_atexit@plt+0x6f1e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + addseq fp, r8, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7b9d4 <__cxa_atexit@plt+0x6f224> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 7b9dc <__cxa_atexit@plt+0x6f22c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq fp, r9, #140, 10 @ 0x23000000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7ba48 <__cxa_atexit@plt+0x6f298> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7ba54 <__cxa_atexit@plt+0x6f2a4> │ │ │ │ + ldr r2, [pc, #84] @ 7ba64 <__cxa_atexit@plt+0x6f2b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 7ba68 <__cxa_atexit@plt+0x6f2b8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq fp, r9, #56, 10 @ 0xe000000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - sub r9, r5, #16 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 7b5fc <__cxa_atexit@plt+0x6ee4c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7b608 <__cxa_atexit@plt+0x6ee58> │ │ │ │ - ldr lr, [pc, #116] @ 7b618 <__cxa_atexit@plt+0x6ee68> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #108] @ 7b61c <__cxa_atexit@plt+0x6ee6c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - add r8, r7, #8 │ │ │ │ - ldm r8, {r0, r1, r8} │ │ │ │ - sub r2, r6, #7 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7bac0 <__cxa_atexit@plt+0x6f310> │ │ │ │ + ldr r2, [pc, #60] @ 7bad0 <__cxa_atexit@plt+0x6f320> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldmib r7, {r1, r7} │ │ │ │ + ldr r0, [r5], #4 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + addseq fp, r8, #164, 6 @ 0x90000002 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7bba8 <__cxa_atexit@plt+0x6f3f8> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 7bbb0 <__cxa_atexit@plt+0x6f400> │ │ │ │ + str r2, [sp] │ │ │ │ + mov ip, r7 │ │ │ │ + ldr r7, [pc, #208] @ 7bbe4 <__cxa_atexit@plt+0x6f434> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #204] @ 7bbe8 <__cxa_atexit@plt+0x6f438> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #200] @ 7bbec <__cxa_atexit@plt+0x6f43c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #84] @ 7b620 <__cxa_atexit@plt+0x6ee70> │ │ │ │ + ldm r5, {r2, lr} │ │ │ │ + str sl, [r5, #4] │ │ │ │ + add r1, r1, #2 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + mov r1, r3 │ │ │ │ + str r7, [r1, #4]! │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str lr, [r5] │ │ │ │ + stmib r1, {r2, r9} │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 7bbd0 <__cxa_atexit@plt+0x6f420> │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 7bbc8 <__cxa_atexit@plt+0x6f418> │ │ │ │ + ldr r7, [pc, #140] @ 7bbf8 <__cxa_atexit@plt+0x6f448> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #136] @ 7bbfc <__cxa_atexit@plt+0x6f44c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #132] @ 7bc00 <__cxa_atexit@plt+0x6f450> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12]! │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, ip │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + mov r6, r3 │ │ │ │ + b 7bbb8 <__cxa_atexit@plt+0x6f408> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 7bbf4 <__cxa_atexit@plt+0x6f444> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 7bbf0 <__cxa_atexit@plt+0x6f440> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + addseq sl, r8, #156 @ 0x9c │ │ │ │ + adcseq fp, r9, #104, 10 @ 0x1a000000 │ │ │ │ + addseq fp, r8, #176, 12 @ 0xb000000 │ │ │ │ + addseq fp, r8, #224, 12 @ 0xe000000 │ │ │ │ + @ instruction: 0xfffff99c │ │ │ │ + @ instruction: 0xfffff554 │ │ │ │ + @ instruction: 0xfffff58c │ │ │ │ + addseq fp, r8, #116, 4 @ 0x40000007 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r1, r5, #8 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 7bd00 <__cxa_atexit@plt+0x6f550> │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + sub ip, r5, #20 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 7bd14 <__cxa_atexit@plt+0x6f564> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 7bd1c <__cxa_atexit@plt+0x6f56c> │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [pc, #284] @ 7bd6c <__cxa_atexit@plt+0x6f5bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #280] @ 7bd70 <__cxa_atexit@plt+0x6f5c0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #276] @ 7bd74 <__cxa_atexit@plt+0x6f5c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r5, [pc, #72] @ 7b624 <__cxa_atexit@plt+0x6ee74> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r2, [pc, #64] @ 7b628 <__cxa_atexit@plt+0x6ee78> │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #268] @ 7bd78 <__cxa_atexit@plt+0x6f5c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r1, r2, r5} │ │ │ │ - str r3, [r3, #24] │ │ │ │ - mov r5, r9 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [r5, #-4] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + add r1, r1, #2 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + mov r1, r3 │ │ │ │ + str r7, [r1, #4]! │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r2, [pc, #232] @ 7bd7c <__cxa_atexit@plt+0x6f5cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r9, [r1, #4] │ │ │ │ + str r2, [r1, #8] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + sub r1, r5, #32 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 7bd58 <__cxa_atexit@plt+0x6f5a8> │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 7bd50 <__cxa_atexit@plt+0x6f5a0> │ │ │ │ + ldr r7, [pc, #208] @ 7bd94 <__cxa_atexit@plt+0x6f5e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #204] @ 7bd98 <__cxa_atexit@plt+0x6f5e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #200] @ 7bd9c <__cxa_atexit@plt+0x6f5ec> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + str r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12]! │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + ldr r7, [pc, #136] @ 7bd90 <__cxa_atexit@plt+0x6f5e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 7bd24 <__cxa_atexit@plt+0x6f574> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #88] @ 7bd84 <__cxa_atexit@plt+0x6f5d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #84] @ 7bd88 <__cxa_atexit@plt+0x6f5d8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r3, [pc, #80] @ 7bd8c <__cxa_atexit@plt+0x6f5dc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + add r9, r5, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #32] @ 7bd80 <__cxa_atexit@plt+0x6f5d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, ip │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe24 │ │ │ │ + addseq r9, r8, #96, 30 @ 0x180 │ │ │ │ + adcseq fp, r9, #44, 8 @ 0x2c000000 │ │ │ │ + adcseq fp, r9, #148, 4 @ 0x40000009 │ │ │ │ + addseq r8, r8, #216, 12 @ 0xd800000 │ │ │ │ + addseq fp, r8, #40, 10 @ 0xa000000 │ │ │ │ + addseq fp, r8, #116, 10 @ 0x1d000000 │ │ │ │ + addseq r8, r8, #56, 12 @ 0x3800000 │ │ │ │ + adcseq fp, r9, #196, 2 @ 0x31 │ │ │ │ + addseq fp, r8, #160, 10 @ 0x28000000 │ │ │ │ + @ instruction: 0xfffff844 │ │ │ │ + @ instruction: 0xfffff3fc │ │ │ │ + @ instruction: 0xfffff434 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7bdd0 <__cxa_atexit@plt+0x6f620> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 7bdd8 <__cxa_atexit@plt+0x6f628> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + adcseq fp, r9, #144, 2 @ 0x24 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7be14 <__cxa_atexit@plt+0x6f664> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 7be1c <__cxa_atexit@plt+0x6f66c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - adcseq fp, r9, #160, 18 @ 0x280000 │ │ │ │ - adcseq fp, r9, #108, 18 @ 0x1b0000 │ │ │ │ - adcseq fp, r9, #48, 18 @ 0xc0000 │ │ │ │ - adcseq fp, r9, #40, 18 @ 0xa0000 │ │ │ │ + adcseq fp, r9, #76, 2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7be54 <__cxa_atexit@plt+0x6f6a4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 7be5c <__cxa_atexit@plt+0x6f6ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq fp, r9, #12, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #12 │ │ │ │ + sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 7b694 <__cxa_atexit@plt+0x6eee4> │ │ │ │ + bhi 7bec4 <__cxa_atexit@plt+0x6f714> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 7b6a0 <__cxa_atexit@plt+0x6eef0> │ │ │ │ - ldr lr, [pc, #80] @ 7b6b0 <__cxa_atexit@plt+0x6ef00> │ │ │ │ + bcc 7bed0 <__cxa_atexit@plt+0x6f720> │ │ │ │ + ldr lr, [pc, #76] @ 7bee0 <__cxa_atexit@plt+0x6f730> │ │ │ │ add lr, pc, lr │ │ │ │ - add r9, r7, #3 │ │ │ │ - ldm r9, {r0, r1, r9} │ │ │ │ - ldr sl, [pc, #68] @ 7b6b4 <__cxa_atexit@plt+0x6ef04> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [pc, #64] @ 7bee4 <__cxa_atexit@plt+0x6f734> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ str lr, [r3, #4]! │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - adcseq fp, r9, #40, 18 @ 0xa0000 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq fp, r9, #148 @ 0x94 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7b728 <__cxa_atexit@plt+0x6ef78> │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7bf54 <__cxa_atexit@plt+0x6f7a4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 7b734 <__cxa_atexit@plt+0x6ef84> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #88] @ 7b744 <__cxa_atexit@plt+0x6ef94> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr lr, [pc, #72] @ 7b748 <__cxa_atexit@plt+0x6ef98> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + bcc 7bf60 <__cxa_atexit@plt+0x6f7b0> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #76] @ 7bf70 <__cxa_atexit@plt+0x6f7c0> │ │ │ │ + add lr, pc, lr │ │ │ │ sub r0, r6, #7 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - ldr r0, [pc, #60] @ 7b74c <__cxa_atexit@plt+0x6ef9c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr sl, [pc, #68] @ 7bf74 <__cxa_atexit@plt+0x6f7c4> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - adcseq fp, r9, #100, 16 @ 0x640000 │ │ │ │ - adcseq fp, r9, #16, 16 @ 0x100000 │ │ │ │ - adcseq fp, r9, #40, 16 @ 0x280000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq fp, r9, #252 @ 0xfc │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 7b7b8 <__cxa_atexit@plt+0x6f008> │ │ │ │ + bhi 7bff8 <__cxa_atexit@plt+0x6f848> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ + add r6, r3, #32 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 7b7c4 <__cxa_atexit@plt+0x6f014> │ │ │ │ - ldr lr, [pc, #80] @ 7b7d4 <__cxa_atexit@plt+0x6f024> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r9, [pc, #68] @ 7b7d8 <__cxa_atexit@plt+0x6f028> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ + bcc 7c004 <__cxa_atexit@plt+0x6f854> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + sub lr, r6, #7 │ │ │ │ + ldr ip, [pc, #92] @ 7c014 <__cxa_atexit@plt+0x6f864> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + stmdb r5, {r9, lr} │ │ │ │ + ldr r5, [pc, #80] @ 7c018 <__cxa_atexit@plt+0x6f868> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r5, [pc, #60] @ 7c01c <__cxa_atexit@plt+0x6f86c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - adcseq fp, r9, #4, 16 @ 0x40000 │ │ │ │ - addseq lr, r8, #160, 12 @ 0xa000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ + adcseq fp, r9, #116 @ 0x74 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + addseq sl, r8, #88, 28 @ 0x580 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov ip, r8 │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7b858 <__cxa_atexit@plt+0x6f0a8> │ │ │ │ - ldr r3, [pc, #96] @ 7b860 <__cxa_atexit@plt+0x6f0b0> │ │ │ │ + bhi 7c0e8 <__cxa_atexit@plt+0x6f938> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #24 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 7c0f0 <__cxa_atexit@plt+0x6f940> │ │ │ │ + stm sp, {r3, r7} │ │ │ │ + ldr r7, [pc, #204] @ 7c12c <__cxa_atexit@plt+0x6f97c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #200] @ 7c130 <__cxa_atexit@plt+0x6f980> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #196] @ 7c134 <__cxa_atexit@plt+0x6f984> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sub lr, r6, #5 │ │ │ │ + mov r3, r8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r7, r9, sl} │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 7c114 <__cxa_atexit@plt+0x6f964> │ │ │ │ + add r6, r8, #48 @ 0x30 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 7c10c <__cxa_atexit@plt+0x6f95c> │ │ │ │ + ldr r7, [pc, #140] @ 7c140 <__cxa_atexit@plt+0x6f990> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #136] @ 7c144 <__cxa_atexit@plt+0x6f994> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r3, [r7, #27] │ │ │ │ - str r8, [r5, #28] │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str lr, [r5, #4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 7b84c <__cxa_atexit@plt+0x6f09c> │ │ │ │ - mov r7, r3 │ │ │ │ - b 7b870 <__cxa_atexit@plt+0x6f0c0> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r2, [pc, #132] @ 7c148 <__cxa_atexit@plt+0x6f998> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r8, #28]! │ │ │ │ + sub lr, r5, #24 │ │ │ │ + stm lr, {r7, r8, ip} │ │ │ │ + str ip, [r8, #20] │ │ │ │ + str ip, [r8, #8] │ │ │ │ + str r2, [r8, #12]! │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + mov r6, r8 │ │ │ │ + b 7c0f8 <__cxa_atexit@plt+0x6f948> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #60] @ 7c13c <__cxa_atexit@plt+0x6f98c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, ip │ │ │ │ bx r0 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 7c138 <__cxa_atexit@plt+0x6f988> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ + mov r8, ip │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - addseq lr, r8, #28, 12 @ 0x1c00000 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #156] @ 7b920 <__cxa_atexit@plt+0x6f170> │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + @ instruction: 0xfffffd3c │ │ │ │ + adcseq sl, r9, #188, 30 @ 0x2f0 │ │ │ │ + addseq fp, r8, #108, 2 │ │ │ │ + addseq fp, r8, #176, 2 @ 0x2c │ │ │ │ + @ instruction: 0xfffff454 │ │ │ │ + @ instruction: 0xfffff00c │ │ │ │ + @ instruction: 0xfffff044 │ │ │ │ + addseq sl, r8, #48, 26 @ 0xc00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7c180 <__cxa_atexit@plt+0x6f9d0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 7c188 <__cxa_atexit@plt+0x6f9d8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 697bc <__cxa_atexit@plt+0x5d00c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq sl, r9, #224, 26 @ 0x3800 │ │ │ │ + addseq sl, r8, #240, 24 @ 0xf000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7c1c0 <__cxa_atexit@plt+0x6fa10> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 7c1c8 <__cxa_atexit@plt+0x6fa18> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7a880 <__cxa_atexit@plt+0x6e0d0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq sl, r9, #160, 26 @ 0x2800 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7c204 <__cxa_atexit@plt+0x6fa54> │ │ │ │ + ldr r2, [pc, #36] @ 7c20c <__cxa_atexit@plt+0x6fa5c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 7c210 <__cxa_atexit@plt+0x6fa60> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq r8, r8, #100, 12 @ 0x6400000 │ │ │ │ + adcseq sl, r9, #96, 26 @ 0x1800 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7c24c <__cxa_atexit@plt+0x6fa9c> │ │ │ │ + ldr r2, [pc, #36] @ 7c254 <__cxa_atexit@plt+0x6faa4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 7c258 <__cxa_atexit@plt+0x6faa8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq sl, r8, #224, 22 @ 0x38000 │ │ │ │ + adcseq sl, r9, #24, 26 @ 0x600 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7c2b8 <__cxa_atexit@plt+0x6fb08> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7c2c4 <__cxa_atexit@plt+0x6fb14> │ │ │ │ + ldr r1, [pc, #72] @ 7c2d4 <__cxa_atexit@plt+0x6fb24> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r2, #28] │ │ │ │ - str r5, [r2, #28] │ │ │ │ - str r3, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7b8f8 <__cxa_atexit@plt+0x6f148> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 7b910 <__cxa_atexit@plt+0x6f160> │ │ │ │ - ldr lr, [pc, #108] @ 7b924 <__cxa_atexit@plt+0x6f174> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #104] @ 7b928 <__cxa_atexit@plt+0x6f178> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r9, [r2, #8] │ │ │ │ - sub r0, r3, #6 │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r8, [r2, #-4] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - tst r1, #3 │ │ │ │ - beq 7b900 <__cxa_atexit@plt+0x6f150> │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - b 7b9bc <__cxa_atexit@plt+0x6f20c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [pc, #68] @ 7c2d8 <__cxa_atexit@plt+0x6fb28> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r1] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r1 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xffffddf8 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - addseq lr, r8, #84, 10 @ 0x15000000 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 7b998 <__cxa_atexit@plt+0x6f1e8> │ │ │ │ - ldr lr, [pc, #80] @ 7b9a8 <__cxa_atexit@plt+0x6f1f8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, #76] @ 7b9ac <__cxa_atexit@plt+0x6f1fc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - sub r0, r6, #6 │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r8, [r5] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r3, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7b990 <__cxa_atexit@plt+0x6f1e0> │ │ │ │ - b 7b9bc <__cxa_atexit@plt+0x6f20c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq sl, r9, #188, 24 @ 0xbc00 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7c314 <__cxa_atexit@plt+0x6fb64> │ │ │ │ + ldr r2, [pc, #36] @ 7c31c <__cxa_atexit@plt+0x6fb6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 7c320 <__cxa_atexit@plt+0x6fb70> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xffffdd58 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - addseq lr, r8, #208, 8 @ 0xd0000000 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + addseq sl, r8, #20, 22 @ 0x5000 │ │ │ │ + adcseq sl, r9, #80, 24 @ 0x5000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7c380 <__cxa_atexit@plt+0x6fbd0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7c38c <__cxa_atexit@plt+0x6fbdc> │ │ │ │ + ldr r1, [pc, #72] @ 7c39c <__cxa_atexit@plt+0x6fbec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #68] @ 7c3a0 <__cxa_atexit@plt+0x6fbf0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq sl, r9, #244, 22 @ 0x3d000 │ │ │ │ + addseq r8, r8, #0, 10 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7c400 <__cxa_atexit@plt+0x6fc50> │ │ │ │ + ldr r3, [pc, #64] @ 7c408 <__cxa_atexit@plt+0x6fc58> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr r7, [r7, #9] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + add lr, r5, #12 │ │ │ │ + stm lr, {r1, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 7c3f4 <__cxa_atexit@plt+0x6fc44> │ │ │ │ + mov r7, sl │ │ │ │ + b 7c418 <__cxa_atexit@plt+0x6fc68> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + addseq r8, r8, #156, 8 @ 0x9c000000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #1 │ │ │ │ - beq 7b9f8 <__cxa_atexit@plt+0x6f248> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 7ba1c <__cxa_atexit@plt+0x6f26c> │ │ │ │ - ldr r2, [pc, #72] @ 7ba2c <__cxa_atexit@plt+0x6f27c> │ │ │ │ + ldr r2, [pc, #88] @ 7c47c <__cxa_atexit@plt+0x6fccc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - b 796b4 <__cxa_atexit@plt+0x6cf04> │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r3, [r3, #11] │ │ │ │ - ldr r1, [pc, #28] @ 7ba28 <__cxa_atexit@plt+0x6f278> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r5, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - b 796b4 <__cxa_atexit@plt+0x6cf04> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 7ba60 <__cxa_atexit@plt+0x6f2b0> │ │ │ │ - ldr r3, [pc, #40] @ 7ba74 <__cxa_atexit@plt+0x6f2c4> │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 7c460 <__cxa_atexit@plt+0x6fcb0> │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 7c46c <__cxa_atexit@plt+0x6fcbc> │ │ │ │ + ldr r3, [pc, #52] @ 7c480 <__cxa_atexit@plt+0x6fcd0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7ba6c <__cxa_atexit@plt+0x6f2bc> │ │ │ │ - b 7ba80 <__cxa_atexit@plt+0x6f2d0> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ + beq 7c474 <__cxa_atexit@plt+0x6fcc4> │ │ │ │ + b 7c4dc <__cxa_atexit@plt+0x6fd2c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r8, [r5], #24 │ │ │ │ + b 202b29c <__cxa_atexit@plt+0x201eaec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r1, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + addseq r8, r8, #36, 8 @ 0x24000000 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7bab8 <__cxa_atexit@plt+0x6f308> │ │ │ │ - ldr r3, [pc, #52] @ 7bac8 <__cxa_atexit@plt+0x6f318> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 7c4bc <__cxa_atexit@plt+0x6fd0c> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r3, [pc, #40] @ 7c4d0 <__cxa_atexit@plt+0x6fd20> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 7babc <__cxa_atexit@plt+0x6f30c> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7bab8 <__cxa_atexit@plt+0x6f308> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7c4c8 <__cxa_atexit@plt+0x6fd18> │ │ │ │ + b 7c4dc <__cxa_atexit@plt+0x6fd2c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 202b29c <__cxa_atexit@plt+0x201eaec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - b 7baf8 <__cxa_atexit@plt+0x6f348> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r1, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7baec <__cxa_atexit@plt+0x6f33c> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - bx r0 │ │ │ │ - b 7baf8 <__cxa_atexit@plt+0x6f348> │ │ │ │ - andeq r1, r0, r8, asr #8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr ip, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp ip, r3 │ │ │ │ - bcc 7bb9c <__cxa_atexit@plt+0x6f3ec> │ │ │ │ - ldr r9, [pc, #196] @ 7bbd4 <__cxa_atexit@plt+0x6f424> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #192] @ 7bbd8 <__cxa_atexit@plt+0x6f428> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - sub r2, r3, #23 │ │ │ │ - sub lr, r3, #35 @ 0x23 │ │ │ │ - sub r7, r3, #7 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - str r9, [r6, #4] │ │ │ │ - add r2, r6, #8 │ │ │ │ - stm r2, {r0, r1, r8, sl} │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - ldr r3, [pc, #132] @ 7bbdc <__cxa_atexit@plt+0x6f42c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #32] │ │ │ │ - add r3, r6, #60 @ 0x3c │ │ │ │ - cmp ip, r3 │ │ │ │ - bcc 7bbb8 <__cxa_atexit@plt+0x6f408> │ │ │ │ - ldr lr, [pc, #120] @ 7bbe8 <__cxa_atexit@plt+0x6f438> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [r5, #36]! @ 0x24 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - str lr, [r6, #44] @ 0x2c │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - str r2, [r6, #56] @ 0x38 │ │ │ │ - str r0, [r6, #60] @ 0x3c │ │ │ │ - sub r7, r3, #14 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r6, [pc, #64] @ 7bbe4 <__cxa_atexit@plt+0x6f434> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - ldr r6, [pc, #32] @ 7bbe0 <__cxa_atexit@plt+0x6f430> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #12]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffff870 │ │ │ │ - @ instruction: 0xfffffb1c │ │ │ │ - @ instruction: 0xfffffc00 │ │ │ │ - andeq r0, r0, r0, lsr #3 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0xffffe574 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7bd04 <__cxa_atexit@plt+0x6f554> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #84 @ 0x54 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7bd10 <__cxa_atexit@plt+0x6f560> │ │ │ │ - str fp, [sp, #8] │ │ │ │ - ldr r1, [pc, #292] @ 7bd40 <__cxa_atexit@plt+0x6f590> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr ip, [r5, #36] @ 0x24 │ │ │ │ - mov r0, r6 │ │ │ │ - str r1, [r0, #32]! │ │ │ │ - sub sl, r3, #78 @ 0x4e │ │ │ │ - ldr fp, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - stm sp, {r2, r7} │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r8, [pc, #248] @ 7bd44 <__cxa_atexit@plt+0x6f594> │ │ │ │ - add r8, pc, r8 │ │ │ │ - sub r2, r0, #28 │ │ │ │ - stm r2, {r8, ip, lr} │ │ │ │ - str r1, [r0, #-16] │ │ │ │ - str r9, [r0, #-12] │ │ │ │ - ldr r7, [pc, #228] @ 7bd48 <__cxa_atexit@plt+0x6f598> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r0, {r7, sl} │ │ │ │ - sub r7, r3, #27 │ │ │ │ - sub r8, r3, #59 @ 0x3b │ │ │ │ - str r8, [r0, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #208] @ 7bd4c <__cxa_atexit@plt+0x6f59c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r0, #44] @ 0x2c │ │ │ │ - str r1, [r0, #48] @ 0x30 │ │ │ │ - str r7, [r0, #52] @ 0x34 │ │ │ │ - sub r7, r3, #7 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - str ip, [r0, #8] │ │ │ │ - str fp, [r0, #12] │ │ │ │ - str lr, [r0, #16] │ │ │ │ - str r9, [r0, #20] │ │ │ │ - ldr r3, [pc, #168] @ 7bd50 <__cxa_atexit@plt+0x6f5a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r0, #24] │ │ │ │ - str r1, [r0, #28] │ │ │ │ - str r0, [r0, #32] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r3, [r0, #36] @ 0x24 │ │ │ │ - add r3, r0, #72 @ 0x48 │ │ │ │ - ldr r2, [sp] │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7bd20 <__cxa_atexit@plt+0x6f570> │ │ │ │ - ldr lr, [pc, #132] @ 7bd58 <__cxa_atexit@plt+0x6f5a8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [r5, #40]! @ 0x28 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - str lr, [r6, #88] @ 0x58 │ │ │ │ - str r1, [r6, #92] @ 0x5c │ │ │ │ - str r7, [r6, #96] @ 0x60 │ │ │ │ - str r2, [r6, #100] @ 0x64 │ │ │ │ - str r0, [r6, #104] @ 0x68 │ │ │ │ - sub r7, r3, #14 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #84 @ 0x54 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r6, [pc, #44] @ 7bd54 <__cxa_atexit@plt+0x6f5a4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r6, [r5, #16]! │ │ │ │ - mov r6, r3 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffff1cc │ │ │ │ - @ instruction: 0xffffec24 │ │ │ │ - @ instruction: 0xffffecf0 │ │ │ │ - @ instruction: 0xfffff678 │ │ │ │ - @ instruction: 0xfffff520 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0xffffe410 │ │ │ │ - andeq r0, r0, r5, lsl #5 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7bdb0 <__cxa_atexit@plt+0x6f600> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [pc, #64] @ 7bdc8 <__cxa_atexit@plt+0x6f618> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - sub r7, r6, #14 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 7bdcc <__cxa_atexit@plt+0x6f61c> │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 7c574 <__cxa_atexit@plt+0x6fdc4> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + add r9, r3, #4 │ │ │ │ + cmp r2, #1 │ │ │ │ + beq 7c534 <__cxa_atexit@plt+0x6fd84> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 7c558 <__cxa_atexit@plt+0x6fda8> │ │ │ │ + ldr r2, [pc, #108] @ 7c58c <__cxa_atexit@plt+0x6fddc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + b 7c54c <__cxa_atexit@plt+0x6fd9c> │ │ │ │ + ldr r2, [pc, #76] @ 7c588 <__cxa_atexit@plt+0x6fdd8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + add r5, r5, #24 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + add r6, r3, #12 │ │ │ │ + ldr r3, [pc, #32] @ 7c584 <__cxa_atexit@plt+0x6fdd4> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xffffe35c │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - addseq lr, r8, #184 @ 0xb8 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + str r1, [r6] │ │ │ │ + str r3, [r9] │ │ │ │ + add r5, r5, #24 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffc6c │ │ │ │ + @ instruction: 0xfffffd24 │ │ │ │ + @ instruction: 0xfffffe08 │ │ │ │ + addseq sl, r8, #232, 16 @ 0xe80000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7be00 <__cxa_atexit@plt+0x6f650> │ │ │ │ - ldr r3, [pc, #28] @ 7be10 <__cxa_atexit@plt+0x6f660> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - b 5f1e0 <__cxa_atexit@plt+0x52a30> │ │ │ │ - ldr r7, [pc, #12] @ 7be14 <__cxa_atexit@plt+0x6f664> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7c5f8 <__cxa_atexit@plt+0x6fe48> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7c600 <__cxa_atexit@plt+0x6fe50> │ │ │ │ + ldr r1, [pc, #84] @ 7c61c <__cxa_atexit@plt+0x6fe6c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #80] @ 7c620 <__cxa_atexit@plt+0x6fe70> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #76] @ 7c624 <__cxa_atexit@plt+0x6fe74> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r8} │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str lr, [r3, #12]! │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + mov r6, r3 │ │ │ │ + b 7c608 <__cxa_atexit@plt+0x6fe58> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 7c618 <__cxa_atexit@plt+0x6fe68> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - addseq lr, r8, #156 @ 0x9c │ │ │ │ - addseq lr, r8, #116 @ 0x74 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 7be38 <__cxa_atexit@plt+0x6f688> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb87c <__cxa_atexit@plt+0x3df0cc> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - addseq lr, r8, #80 @ 0x50 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7be60 <__cxa_atexit@plt+0x6f6b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 5f160 <__cxa_atexit@plt+0x529b0> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - addseq lr, r8, #40 @ 0x28 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 7be84 <__cxa_atexit@plt+0x6f6d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb864 <__cxa_atexit@plt+0x3df0b4> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - addseq lr, r8, #4 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 7bea8 <__cxa_atexit@plt+0x6f6f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb8dc <__cxa_atexit@plt+0x3df12c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - addseq sp, r8, #224, 30 @ 0x380 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + addseq sl, r8, #168, 24 @ 0xa800 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xfffffb84 │ │ │ │ + @ instruction: 0xfffffbbc │ │ │ │ + addseq r8, r8, #128, 4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7bf48 <__cxa_atexit@plt+0x6f798> │ │ │ │ - ldr sl, [pc, #128] @ 7bf54 <__cxa_atexit@plt+0x6f7a4> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r9, [pc, #124] @ 7bf58 <__cxa_atexit@plt+0x6f7a8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr ip, [pc, #120] @ 7bf5c <__cxa_atexit@plt+0x6f7ac> │ │ │ │ - add ip, pc, ip │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ + bcc 7c670 <__cxa_atexit@plt+0x6fec0> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ - sub r2, r6, #46 @ 0x2e │ │ │ │ - sub r1, r6, #39 @ 0x27 │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ - sub r0, r6, #27 │ │ │ │ - str ip, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - ldr r0, [pc, #44] @ 7bf60 <__cxa_atexit@plt+0x6f7b0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str lr, [r3, #52] @ 0x34 │ │ │ │ - b 16c60c4 <__cxa_atexit@plt+0x16b9914> │ │ │ │ - mov r3, #52 @ 0x34 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xffffd478 │ │ │ │ - @ instruction: 0xffffd6dc │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0xfffff8b4 │ │ │ │ - addseq sp, r8, #200, 26 @ 0x3200 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7bfac <__cxa_atexit@plt+0x6f7fc> │ │ │ │ - ldr r7, [pc, #52] @ 7bfc0 <__cxa_atexit@plt+0x6f810> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - beq 7bfa0 <__cxa_atexit@plt+0x6f7f0> │ │ │ │ - mov r7, sl │ │ │ │ - b 76d7c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7bfc4 <__cxa_atexit@plt+0x6f814> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffadec │ │ │ │ - addseq sp, r8, #128, 26 @ 0x2000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7c05c <__cxa_atexit@plt+0x6f8ac> │ │ │ │ - ldr lr, [pc, #104] @ 7c074 <__cxa_atexit@plt+0x6f8c4> │ │ │ │ + ldr lr, [pc, #40] @ 7c67c <__cxa_atexit@plt+0x6fecc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, #100] @ 7c078 <__cxa_atexit@plt+0x6f8c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r7, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr r9, [pc, #84] @ 7c07c <__cxa_atexit@plt+0x6f8cc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #76] @ 7c080 <__cxa_atexit@plt+0x6f8d0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - mov r1, r7 │ │ │ │ - str r3, [r1, #12]! │ │ │ │ - str r8, [r7, #20] │ │ │ │ - str lr, [r7, #24] │ │ │ │ - str r1, [r7, #28] │ │ │ │ - str r9, [r7, #32] │ │ │ │ - str r2, [r7, #36] @ 0x24 │ │ │ │ - str r7, [r7, #40] @ 0x28 │ │ │ │ - sub r7, r6, #7 │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 7c084 <__cxa_atexit@plt+0x6f8d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffd5c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7c6b0 <__cxa_atexit@plt+0x6ff00> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 7c6b8 <__cxa_atexit@plt+0x6ff08> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff754 <__cxa_atexit@plt+0x3f2fa4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc4 │ │ │ │ - adcseq sl, r9, #116, 30 @ 0x1d0 │ │ │ │ - adcseq sl, r9, #232, 28 @ 0xe80 │ │ │ │ - adcseq sl, r9, #148, 30 @ 0x250 │ │ │ │ - addseq sp, r8, #108, 28 @ 0x6c0 │ │ │ │ + adcseq sl, r9, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7c0d4 <__cxa_atexit@plt+0x6f924> │ │ │ │ - ldr r3, [pc, #52] @ 7c0dc <__cxa_atexit@plt+0x6f92c> │ │ │ │ + bhi 7c764 <__cxa_atexit@plt+0x6ffb4> │ │ │ │ + ldr r3, [pc, #144] @ 7c76c <__cxa_atexit@plt+0x6ffbc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r1, r2} │ │ │ │ tst r8, #3 │ │ │ │ - beq 7c0c8 <__cxa_atexit@plt+0x6f918> │ │ │ │ - mov r7, r8 │ │ │ │ - b 7c0e8 <__cxa_atexit@plt+0x6f938> │ │ │ │ + beq 7c734 <__cxa_atexit@plt+0x6ff84> │ │ │ │ + ldr r1, [pc, #112] @ 7c770 <__cxa_atexit@plt+0x6ffc0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 7c744 <__cxa_atexit@plt+0x6ff94> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 7c75c <__cxa_atexit@plt+0x6ffac> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r3, [pc, #40] @ 7c774 <__cxa_atexit@plt+0x6ffc4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + adcseq sl, r9, #236, 14 @ 0x3b00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #172] @ 7c1a4 <__cxa_atexit@plt+0x6f9f4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 7c168 <__cxa_atexit@plt+0x6f9b8> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7c174 <__cxa_atexit@plt+0x6f9c4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 7c190 <__cxa_atexit@plt+0x6f9e0> │ │ │ │ - ldr r2, [pc, #128] @ 7c1ac <__cxa_atexit@plt+0x6f9fc> │ │ │ │ + ldr r2, [pc, #84] @ 7c7e4 <__cxa_atexit@plt+0x70034> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #124] @ 7c1b0 <__cxa_atexit@plt+0x6fa00> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r9, [pc, #108] @ 7c1b4 <__cxa_atexit@plt+0x6fa04> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - sub r1, r3, #5 │ │ │ │ - str r9, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - mov r6, r3 │ │ │ │ - b 5f420 <__cxa_atexit@plt+0x52c70> │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 7c7bc <__cxa_atexit@plt+0x7000c> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 7c7d8 <__cxa_atexit@plt+0x70028> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ - ldr r3, [pc, #32] @ 7c1a8 <__cxa_atexit@plt+0x6f9f8> │ │ │ │ + ldr r3, [pc, #24] @ 7c7e8 <__cxa_atexit@plt+0x70038> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - adcseq sl, r9, #176, 26 @ 0x2c00 │ │ │ │ - addseq sp, r8, #192, 26 @ 0x3000 │ │ │ │ - adcseq fp, r9, #144 @ 0x90 │ │ │ │ - adcseq sl, r9, #240, 26 @ 0x3c00 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + adcseq sl, r9, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7c220 <__cxa_atexit@plt+0x6fa70> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7c23c <__cxa_atexit@plt+0x6fa8c> │ │ │ │ - ldr r2, [pc, #108] @ 7c250 <__cxa_atexit@plt+0x6faa0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #104] @ 7c254 <__cxa_atexit@plt+0x6faa4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r9, [pc, #88] @ 7c258 <__cxa_atexit@plt+0x6faa8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - sub r1, r3, #5 │ │ │ │ - str r9, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - mov r6, r3 │ │ │ │ - b 5f420 <__cxa_atexit@plt+0x52c70> │ │ │ │ - ldr r3, [pc, #36] @ 7c24c <__cxa_atexit@plt+0x6fa9c> │ │ │ │ + bne 7c81c <__cxa_atexit@plt+0x7006c> │ │ │ │ + ldr r3, [pc, #32] @ 7c828 <__cxa_atexit@plt+0x70078> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq sl, r9, #16, 26 @ 0x400 │ │ │ │ - addseq sp, r8, #8, 26 @ 0x200 │ │ │ │ - adcseq sl, r9, #216, 30 @ 0x360 │ │ │ │ - adcseq sl, r9, #56, 26 @ 0xe00 │ │ │ │ - addseq sp, r8, #156, 24 @ 0x9c00 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + adcseq sl, r9, #48, 14 @ 0xc00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7c898 <__cxa_atexit@plt+0x700e8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7c8a4 <__cxa_atexit@plt+0x700f4> │ │ │ │ + ldr r1, [pc, #84] @ 7c8b4 <__cxa_atexit@plt+0x70104> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r0, r1, #1 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r1, [pc, #72] @ 7c8b8 <__cxa_atexit@plt+0x70108> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r1, r8} │ │ │ │ + str r0, [r2, #12] │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr r1, [pc, #56] @ 7c8bc <__cxa_atexit@plt+0x7010c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + adcseq sl, r9, #200, 14 @ 0x3200000 │ │ │ │ + adcseq sl, r9, #160, 12 @ 0xa000000 │ │ │ │ + adcseq sl, r9, #180, 12 @ 0xb400000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7c2ac <__cxa_atexit@plt+0x6fafc> │ │ │ │ + bhi 7c8f8 <__cxa_atexit@plt+0x70148> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - ldr r0, [pc, #40] @ 7c2b4 <__cxa_atexit@plt+0x6fb04> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r7, [pc, #24] @ 7c2b8 <__cxa_atexit@plt+0x6fb08> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ + ldr r1, [pc, #24] @ 7c900 <__cxa_atexit@plt+0x70150> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 7cb34 <__cxa_atexit@plt+0x70384> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq sl, r9, #196, 24 @ 0xc400 │ │ │ │ - adcseq sl, r9, #124, 30 @ 0x1f0 │ │ │ │ - addseq sp, r8, #56, 24 @ 0x3800 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ + adcseq sl, r9, #104, 12 @ 0x6800000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7c2ec <__cxa_atexit@plt+0x6fb3c> │ │ │ │ - ldr r2, [pc, #28] @ 7c2fc <__cxa_atexit@plt+0x6fb4c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9, sl} │ │ │ │ + bhi 7c938 <__cxa_atexit@plt+0x70188> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 7c940 <__cxa_atexit@plt+0x70190> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 5f1e0 <__cxa_atexit@plt+0x52a30> │ │ │ │ - ldr r7, [pc, #12] @ 7c300 <__cxa_atexit@plt+0x6fb50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - addseq sp, r8, #4, 24 @ 0x400 │ │ │ │ - addseq sp, r8, #244, 22 @ 0x3d000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 7c324 <__cxa_atexit@plt+0x6fb74> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb87c <__cxa_atexit@plt+0x3df0cc> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - addseq sp, r8, #208, 22 @ 0x34000 │ │ │ │ + adcseq sl, r9, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7c3a0 <__cxa_atexit@plt+0x6fbf0> │ │ │ │ - ldr r8, [pc, #92] @ 7c3ac <__cxa_atexit@plt+0x6fbfc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, #88] @ 7c3b0 <__cxa_atexit@plt+0x6fc00> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r9, [pc, #80] @ 7c3b4 <__cxa_atexit@plt+0x6fc04> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldmib r5, {r1, ip} │ │ │ │ - str r8, [r3, #16]! │ │ │ │ - sub r0, r6, #31 │ │ │ │ - str r9, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - @ instruction: 0xfffffd38 │ │ │ │ - adcseq sl, r9, #52, 24 @ 0x3400 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7c420 <__cxa_atexit@plt+0x6fc70> │ │ │ │ - ldr r2, [pc, #104] @ 7c43c <__cxa_atexit@plt+0x6fc8c> │ │ │ │ - add r2, pc, r2 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 7c9c4 <__cxa_atexit@plt+0x70214> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7c9d0 <__cxa_atexit@plt+0x70220> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #96] @ 7c440 <__cxa_atexit@plt+0x6fc90> │ │ │ │ + ldr r1, [pc, #104] @ 7c9e0 <__cxa_atexit@plt+0x70230> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + sub r2, r6, #7 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7c428 <__cxa_atexit@plt+0x6fc78> │ │ │ │ - ldr r7, [pc, #68] @ 7c444 <__cxa_atexit@plt+0x6fc94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 7c414 <__cxa_atexit@plt+0x6fc64> │ │ │ │ - mov r7, r8 │ │ │ │ - b 75e80 <__cxa_atexit@plt+0x696d0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr sl, [pc, #72] @ 7c9e4 <__cxa_atexit@plt+0x70234> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [pc, #68] @ 7c9e8 <__cxa_atexit@plt+0x70238> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + ldr r2, [pc, #56] @ 7c9ec <__cxa_atexit@plt+0x7023c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r5, r3, #8 │ │ │ │ + stm r5, {r0, r1, r2, r3, lr} │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 7c448 <__cxa_atexit@plt+0x6fc98> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + adcseq sl, r9, #216, 10 @ 0x36000000 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + adcseq sl, r9, #148, 10 @ 0x25000000 │ │ │ │ + adcseq sl, r9, #92, 10 @ 0x17000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7ca24 <__cxa_atexit@plt+0x70274> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 7ca2c <__cxa_atexit@plt+0x7027c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - adcseq sl, r9, #112, 22 @ 0x1c000 │ │ │ │ - @ instruction: 0xffff9a7c │ │ │ │ - addseq sp, r8, #0, 18 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7c4b4 <__cxa_atexit@plt+0x6fd04> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7c4c8 <__cxa_atexit@plt+0x6fd18> │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - sub r2, r3, #15 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr lr, [pc, #88] @ 7c4dc <__cxa_atexit@plt+0x6fd2c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #84] @ 7c4e0 <__cxa_atexit@plt+0x6fd30> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, #76] @ 7c4e4 <__cxa_atexit@plt+0x6fd34> │ │ │ │ + adcseq sl, r9, #60, 10 @ 0xf000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7cab0 <__cxa_atexit@plt+0x70300> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7cabc <__cxa_atexit@plt+0x7030c> │ │ │ │ + ldr lr, [pc, #104] @ 7cacc <__cxa_atexit@plt+0x7031c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, #88] @ 7cad0 <__cxa_atexit@plt+0x70320> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #76] @ 7cad4 <__cxa_atexit@plt+0x70324> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #68] @ 7cad8 <__cxa_atexit@plt+0x70328> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r3, r5} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ 7c4d8 <__cxa_atexit@plt+0x6fd28> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq sl, r9, #208, 20 @ 0xd0000 │ │ │ │ - adcseq sl, r9, #156, 20 @ 0x9c000 │ │ │ │ - adcseq sl, r9, #116, 20 @ 0x74000 │ │ │ │ - adcseq sl, r9, #120, 20 @ 0x78000 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq sl, r9, #192, 8 @ 0xc0000000 │ │ │ │ + adcseq sl, r9, #236, 8 @ 0xec000000 │ │ │ │ + adcseq sl, r9, #124, 8 @ 0x7c000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7c56c <__cxa_atexit@plt+0x6fdbc> │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 7cb54 <__cxa_atexit@plt+0x703a4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 7c578 <__cxa_atexit@plt+0x6fdc8> │ │ │ │ + bcc 7cb60 <__cxa_atexit@plt+0x703b0> │ │ │ │ + ldr lr, [pc, #100] @ 7cb70 <__cxa_atexit@plt+0x703c0> │ │ │ │ + add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #108] @ 7c588 <__cxa_atexit@plt+0x6fdd8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr lr, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - sub ip, r6, #15 │ │ │ │ - ldr r9, [pc, #84] @ 7c58c <__cxa_atexit@plt+0x6fddc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr sl, [pc, #80] @ 7c590 <__cxa_atexit@plt+0x6fde0> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - sub r1, r6, #5 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - ldr r1, [pc, #68] @ 7c594 <__cxa_atexit@plt+0x6fde4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #92] @ 7cb74 <__cxa_atexit@plt+0x703c4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #64] @ 7cb78 <__cxa_atexit@plt+0x703c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ - str sl, [r3, #4] │ │ │ │ - add r1, r3, #8 │ │ │ │ - stm r1, {r0, r9, lr} │ │ │ │ - str ip, [r3, #20] │ │ │ │ - mov r5, r2 │ │ │ │ - b 5f420 <__cxa_atexit@plt+0x52c70> │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq sl, r9, #52, 20 @ 0x34000 │ │ │ │ - adcseq sl, r9, #140, 24 @ 0x8c00 │ │ │ │ - adcseq sl, r9, #136, 24 @ 0x8800 │ │ │ │ - adcseq sl, r9, #232, 18 @ 0x3a0000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + adcseq sl, r9, #56, 8 @ 0x38000000 │ │ │ │ + adcseq sl, r9, #244, 8 @ 0xf4000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7c604 <__cxa_atexit@plt+0x6fe54> │ │ │ │ - ldr lr, [pc, #108] @ 7c620 <__cxa_atexit@plt+0x6fe70> │ │ │ │ + bhi 7cc50 <__cxa_atexit@plt+0x704a0> │ │ │ │ + ldr lr, [pc, #212] @ 7cc70 <__cxa_atexit@plt+0x704c0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r8, [r7, #16] │ │ │ │ - ldr r2, [pc, #92] @ 7c624 <__cxa_atexit@plt+0x6fe74> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - stmdb r5, {r0, r1, r2, r7} │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7c60c <__cxa_atexit@plt+0x6fe5c> │ │ │ │ - ldr r7, [pc, #68] @ 7c628 <__cxa_atexit@plt+0x6fe78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ tst r8, #3 │ │ │ │ - beq 7c5f8 <__cxa_atexit@plt+0x6fe48> │ │ │ │ + beq 7cc40 <__cxa_atexit@plt+0x70490> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #44 @ 0x2c │ │ │ │ + cmp r2, sl │ │ │ │ + bcc 7cc58 <__cxa_atexit@plt+0x704a8> │ │ │ │ + ldr lr, [pc, #152] @ 7cc74 <__cxa_atexit@plt+0x704c4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #148] @ 7cc78 <__cxa_atexit@plt+0x704c8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #144] @ 7cc7c <__cxa_atexit@plt+0x704cc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #-12]! │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr ip, [r8, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldmib r5, {r3, r7} │ │ │ │ + str r6, [r5, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #24]! │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str ip, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + add lr, r6, #32 │ │ │ │ + stm lr, {r0, r2, r7} │ │ │ │ + mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ - b 75e80 <__cxa_atexit@plt+0x696d0> │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff76c <__cxa_atexit@plt+0x3f2fbc> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 7c62c <__cxa_atexit@plt+0x6fe7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - adcseq sl, r9, #136, 18 @ 0x220000 │ │ │ │ - @ instruction: 0xffff9898 │ │ │ │ - addseq sp, r8, #28, 14 @ 0x700000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r8 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + adcseq sl, r9, #64, 8 @ 0x40000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7c690 <__cxa_atexit@plt+0x6fee0> │ │ │ │ + mov r0, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7c698 <__cxa_atexit@plt+0x6fee8> │ │ │ │ - ldr r9, [pc, #72] @ 7c6a8 <__cxa_atexit@plt+0x6fef8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #68] @ 7c6ac <__cxa_atexit@plt+0x6fefc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r1, [r5, #4]! │ │ │ │ - sub r2, r3, #7 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7cd04 <__cxa_atexit@plt+0x70554> │ │ │ │ + ldr lr, [pc, #108] @ 7cd10 <__cxa_atexit@plt+0x70560> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #104] @ 7cd14 <__cxa_atexit@plt+0x70564> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #100] @ 7cd18 <__cxa_atexit@plt+0x70568> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [r5, #8]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ str r9, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb87c <__cxa_atexit@plt+0x3df0cc> │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 3eb884 <__cxa_atexit@plt+0x3df0d4> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - adcseq sl, r9, #168, 16 @ 0xa80000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 7c6cc <__cxa_atexit@plt+0x6ff1c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - adcseq sl, r9, #120, 16 @ 0x780000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + str r8, [r0, #4]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + mov r3, r0 │ │ │ │ + str lr, [r3, #24]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str sl, [r0, #8] │ │ │ │ + str r2, [r0, #12] │ │ │ │ + str ip, [r0, #16] │ │ │ │ + str r1, [r0, #20] │ │ │ │ + str r2, [r0, #32] │ │ │ │ + str r1, [r0, #36] @ 0x24 │ │ │ │ + str r9, [r0, #40] @ 0x28 │ │ │ │ + b 3ff76c <__cxa_atexit@plt+0x3f2fbc> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + @ instruction: 0xfffffc9c │ │ │ │ + adcseq sl, r9, #120, 6 @ 0xe0000001 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 7c760 <__cxa_atexit@plt+0x6ffb0> │ │ │ │ + sub ip, r5, #12 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 7cdac <__cxa_atexit@plt+0x705fc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #40 @ 0x28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 7c76c <__cxa_atexit@plt+0x6ffbc> │ │ │ │ - ldr lr, [pc, #124] @ 7c77c <__cxa_atexit@plt+0x6ffcc> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #116] @ 7c780 <__cxa_atexit@plt+0x6ffd0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr ip, [r7, #8] │ │ │ │ - add sl, r7, #12 │ │ │ │ - ldm sl, {r1, r2, r8, sl} │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [pc, #92] @ 7c784 <__cxa_atexit@plt+0x6ffd4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str ip, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #72] @ 7c788 <__cxa_atexit@plt+0x6ffd8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20]! │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - mov r5, r9 │ │ │ │ - b 5f160 <__cxa_atexit@plt+0x529b0> │ │ │ │ + bcc 7cdb8 <__cxa_atexit@plt+0x70608> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + sub lr, r6, #15 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r8, [pc, #96] @ 7cdc8 <__cxa_atexit@plt+0x70618> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + stmdb r5, {r8, r9, lr} │ │ │ │ + ldr r5, [pc, #88] @ 7cdcc <__cxa_atexit@plt+0x7061c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r5, [pc, #68] @ 7cdd0 <__cxa_atexit@plt+0x70620> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r1, r3, fp} │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, r1 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - adcseq sl, r9, #68, 16 @ 0x440000 │ │ │ │ - @ instruction: 0xfffffdc4 │ │ │ │ - @ instruction: 0xfffffe5c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #12] @ 7c7b0 <__cxa_atexit@plt+0x70000> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stm r5, {r1, r2, r3} │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb85c <__cxa_atexit@plt+0x3df0ac> │ │ │ │ - adcseq sl, r9, #244, 14 @ 0x3d00000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + adcseq sl, r9, #196, 4 @ 0x4000000c │ │ │ │ + @ instruction: 0xfffffb50 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + addseq sl, r8, #168 @ 0xa8 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7c820 <__cxa_atexit@plt+0x70070> │ │ │ │ - ldr lr, [pc, #88] @ 7c82c <__cxa_atexit@plt+0x7007c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [pc, #76] @ 7c830 <__cxa_atexit@plt+0x70080> │ │ │ │ + bhi 7cec4 <__cxa_atexit@plt+0x70714> │ │ │ │ + ldr sl, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #24 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc 7ced0 <__cxa_atexit@plt+0x70720> │ │ │ │ + str r3, [sp] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #236] @ 7cefc <__cxa_atexit@plt+0x7074c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, r2} │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 7c80c <__cxa_atexit@plt+0x7005c> │ │ │ │ - cmp r2, #0 │ │ │ │ - ldrne r0, [r5, #-8]! │ │ │ │ - ldreq r0, [r7] │ │ │ │ - moveq r5, r3 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + ldr ip, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + sub r9, r6, #19 │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + sub r3, r6, #9 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r3, [pc, #192] @ 7cf00 <__cxa_atexit@plt+0x70750> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r3, [pc, #184] @ 7cf04 <__cxa_atexit@plt+0x70754> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + ldr r3, [pc, #172] @ 7cf08 <__cxa_atexit@plt+0x70758> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #12] │ │ │ │ + str r1, [r2, #16] │ │ │ │ + str lr, [r2, #20] │ │ │ │ + str ip, [r2, #24] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + sub r1, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 7cee8 <__cxa_atexit@plt+0x70738> │ │ │ │ + add r6, r2, #48 @ 0x30 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc 7cee0 <__cxa_atexit@plt+0x70730> │ │ │ │ + ldr r0, [pc, #128] @ 7cf10 <__cxa_atexit@plt+0x70760> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [pc, #124] @ 7cf14 <__cxa_atexit@plt+0x70764> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #120] @ 7cf18 <__cxa_atexit@plt+0x70768> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r3, [r2, #28]! │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + stm r3, {r0, r2, r8} │ │ │ │ + str r8, [r2, #20] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str lr, [r2, #12]! │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 7c834 <__cxa_atexit@plt+0x70084> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #-12]! │ │ │ │ - str r7, [r5] │ │ │ │ - b 75ad4 <__cxa_atexit@plt+0x69324> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - adcseq sl, r9, #108, 14 @ 0x1b00000 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7c860 <__cxa_atexit@plt+0x700b0> │ │ │ │ - ldr r7, [pc, #20] @ 7c868 <__cxa_atexit@plt+0x700b8> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 7cf0c <__cxa_atexit@plt+0x7075c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - str r7, [r5] │ │ │ │ - b 75ad4 <__cxa_atexit@plt+0x69324> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ + adcseq sl, r9, #64, 2 │ │ │ │ + adcseq sl, r9, #16, 4 │ │ │ │ + @ instruction: 0xfffff9e8 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + addseq sl, r8, #152, 6 @ 0x60000002 │ │ │ │ + @ instruction: 0xffffe678 │ │ │ │ + @ instruction: 0xffffe230 │ │ │ │ + @ instruction: 0xffffe268 │ │ │ │ + addseq r9, r8, #92, 30 @ 0x170 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 7c8a0 <__cxa_atexit@plt+0x700f0> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7cf74 <__cxa_atexit@plt+0x707c4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7cf7c <__cxa_atexit@plt+0x707cc> │ │ │ │ + ldr r1, [pc, #68] @ 7cf98 <__cxa_atexit@plt+0x707e8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #64] @ 7cf9c <__cxa_atexit@plt+0x707ec> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff774 <__cxa_atexit@plt+0x3f2fc4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 7cf84 <__cxa_atexit@plt+0x707d4> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 7cf94 <__cxa_atexit@plt+0x707e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + addseq sl, r8, #52, 6 @ 0xd0000000 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0xfffff728 │ │ │ │ + addseq r9, r8, #220, 28 @ 0xdc0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7d01c <__cxa_atexit@plt+0x7086c> │ │ │ │ + ldr r2, [pc, #96] @ 7d028 <__cxa_atexit@plt+0x70878> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #92] @ 7d02c <__cxa_atexit@plt+0x7087c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r1, [pc, #84] @ 7d030 <__cxa_atexit@plt+0x70880> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + ldmdb r5, {r2, r9} │ │ │ │ + ldmib r5, {r0, sl} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r9, sl} │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + @ instruction: 0xfffff6f4 │ │ │ │ + adcseq sl, r9, #80 @ 0x50 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7d064 <__cxa_atexit@plt+0x708b4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 7d06c <__cxa_atexit@plt+0x708bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 7c8a4 <__cxa_atexit@plt+0x700f4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #3 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff754 <__cxa_atexit@plt+0x3f2fa4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq sl, r9, #148, 14 @ 0x2500000 │ │ │ │ - adcseq sl, r9, #148, 14 @ 0x2500000 │ │ │ │ - addseq sp, r8, #76, 12 @ 0x4c00000 │ │ │ │ + adcseq r9, r9, #252, 28 @ 0xfc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7c968 <__cxa_atexit@plt+0x701b8> │ │ │ │ - ldr r3, [pc, #164] @ 7c970 <__cxa_atexit@plt+0x701c0> │ │ │ │ + bhi 7d118 <__cxa_atexit@plt+0x70968> │ │ │ │ + ldr r3, [pc, #144] @ 7d120 <__cxa_atexit@plt+0x70970> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ mov r7, r5 │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - str r1, [r7, #12] │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r1, r2} │ │ │ │ tst r8, #3 │ │ │ │ - beq 7c944 <__cxa_atexit@plt+0x70194> │ │ │ │ - ldr r1, [pc, #120] @ 7c974 <__cxa_atexit@plt+0x701c4> │ │ │ │ + beq 7d0e8 <__cxa_atexit@plt+0x70938> │ │ │ │ + ldr r1, [pc, #112] @ 7d124 <__cxa_atexit@plt+0x70974> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-20]! @ 0xffffffec │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ str r2, [r3, #4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 7c954 <__cxa_atexit@plt+0x701a4> │ │ │ │ + and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 7c960 <__cxa_atexit@plt+0x701b0> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ldr r7, [pc, #60] @ 7c978 <__cxa_atexit@plt+0x701c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #2 │ │ │ │ - b 7cb34 <__cxa_atexit@plt+0x70384> │ │ │ │ + beq 7d0f8 <__cxa_atexit@plt+0x70948> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 7d110 <__cxa_atexit@plt+0x70960> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + ldr r3, [pc, #40] @ 7d128 <__cxa_atexit@plt+0x70978> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - adcseq sl, r9, #228, 16 @ 0xe40000 │ │ │ │ - addseq sp, r8, #124, 10 @ 0x1f000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #88] @ 7c9f4 <__cxa_atexit@plt+0x70244> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + adcseq r9, r9, #56, 28 @ 0x380 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #84] @ 7d198 <__cxa_atexit@plt+0x709e8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 7c9dc <__cxa_atexit@plt+0x7022c> │ │ │ │ + and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 7c9e8 <__cxa_atexit@plt+0x70238> │ │ │ │ - ldm r5, {r3, r8} │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - ldr r7, [pc, #36] @ 7c9f8 <__cxa_atexit@plt+0x70248> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #2 │ │ │ │ - b 7cb34 <__cxa_atexit@plt+0x70384> │ │ │ │ + beq 7d170 <__cxa_atexit@plt+0x709c0> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 7d18c <__cxa_atexit@plt+0x709dc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - adcseq sl, r9, #76, 16 @ 0x4c0000 │ │ │ │ - addseq sp, r8, #252, 8 @ 0xfc000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ldr r3, [pc, #24] @ 7d19c <__cxa_atexit@plt+0x709ec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + adcseq r9, r9, #180, 26 @ 0x2d00 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7ca38 <__cxa_atexit@plt+0x70288> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r7, [r5, #12]! │ │ │ │ - ldmdb r5, {r7, r8} │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ 7ca44 <__cxa_atexit@plt+0x70294> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #2 │ │ │ │ - b 7cb34 <__cxa_atexit@plt+0x70384> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - adcseq sl, r9, #240, 14 @ 0x3c00000 │ │ │ │ - addseq sp, r8, #176, 8 @ 0xb0000000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub lr, r5, #28 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 7cae4 <__cxa_atexit@plt+0x70334> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r3, [pc, #152] @ 7cb14 <__cxa_atexit@plt+0x70364> │ │ │ │ + bne 7d1d0 <__cxa_atexit@plt+0x70a20> │ │ │ │ + ldr r3, [pc, #32] @ 7d1dc <__cxa_atexit@plt+0x70a2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r3, [pc, #144] @ 7cb18 <__cxa_atexit@plt+0x70368> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r3, [r7, #24] │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - sub r0, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 7caec <__cxa_atexit@plt+0x7033c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 7caf4 <__cxa_atexit@plt+0x70344> │ │ │ │ - ldr r3, [pc, #92] @ 7cb20 <__cxa_atexit@plt+0x70370> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #88] @ 7cb24 <__cxa_atexit@plt+0x70374> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r1, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - stmib r5, {r6, r8} │ │ │ │ - mov r6, r2 │ │ │ │ - b 5f1e0 <__cxa_atexit@plt+0x52a30> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + adcseq r9, r9, #124, 26 @ 0x1f00 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r2, r6 │ │ │ │ - b 7cafc <__cxa_atexit@plt+0x7034c> │ │ │ │ - mov r0, #12 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #24] @ 7cb1c <__cxa_atexit@plt+0x7036c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7d24c <__cxa_atexit@plt+0x70a9c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7d258 <__cxa_atexit@plt+0x70aa8> │ │ │ │ + ldr r1, [pc, #84] @ 7d268 <__cxa_atexit@plt+0x70ab8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r0, r1, #1 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r1, [pc, #72] @ 7d26c <__cxa_atexit@plt+0x70abc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r1, r8} │ │ │ │ + str r0, [r2, #12] │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr r1, [pc, #56] @ 7d270 <__cxa_atexit@plt+0x70ac0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, lr │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - adcseq sl, r9, #212, 8 @ 0xd4000000 │ │ │ │ - adcseq sl, r9, #156, 14 @ 0x2700000 │ │ │ │ - addseq sp, r8, #28, 8 @ 0x1c000000 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, ror #25 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7cbac <__cxa_atexit@plt+0x703fc> │ │ │ │ - ldr r1, [pc, #116] @ 7cbbc <__cxa_atexit@plt+0x7040c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r3, r5 │ │ │ │ - str r8, [r3, #-12]! │ │ │ │ - ldr r7, [r3, #16] │ │ │ │ - stmib r3, {r9, sl} │ │ │ │ - mov r2, r3 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 7cb94 <__cxa_atexit@plt+0x703e4> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 7cba0 <__cxa_atexit@plt+0x703f0> │ │ │ │ - ldr r3, [pc, #72] @ 7cbc0 <__cxa_atexit@plt+0x70410> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, #68] @ 7cbc4 <__cxa_atexit@plt+0x70414> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 3eb7bc <__cxa_atexit@plt+0x3df00c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 7cd24 <__cxa_atexit@plt+0x70574> │ │ │ │ - ldr r7, [pc, #20] @ 7cbc8 <__cxa_atexit@plt+0x70418> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - addseq sp, r8, #44, 6 @ 0xb0000000 │ │ │ │ - addseq sp, r8, #76, 6 @ 0x30000001 │ │ │ │ - addseq sp, r8, #44, 6 @ 0xb0000000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7cc08 <__cxa_atexit@plt+0x70458> │ │ │ │ - ldr r3, [pc, #40] @ 7cc14 <__cxa_atexit@plt+0x70464> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r9, [pc, #28] @ 7cc18 <__cxa_atexit@plt+0x70468> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 3eb7bc <__cxa_atexit@plt+0x3df00c> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 7cd24 <__cxa_atexit@plt+0x70574> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq sp, r8, #176, 4 │ │ │ │ - addseq sp, r8, #220, 4 @ 0xc000000d │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 7cc50 <__cxa_atexit@plt+0x704a0> │ │ │ │ - ldr r3, [pc, #40] @ 7cc64 <__cxa_atexit@plt+0x704b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7cc5c <__cxa_atexit@plt+0x704ac> │ │ │ │ - b 7cc74 <__cxa_atexit@plt+0x704c4> │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b 7cd24 <__cxa_atexit@plt+0x70574> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - addseq sp, r8, #144, 4 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - add r3, r5, #8 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 7ccf8 <__cxa_atexit@plt+0x70548> │ │ │ │ - ldr lr, [pc, #124] @ 7cd10 <__cxa_atexit@plt+0x70560> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, #120] @ 7cd14 <__cxa_atexit@plt+0x70564> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r2, #4]! │ │ │ │ - add r0, r0, #2 │ │ │ │ - ldr r1, [pc, #104] @ 7cd18 <__cxa_atexit@plt+0x70568> │ │ │ │ + adcseq r9, r9, #20, 28 @ 0x140 │ │ │ │ + adcseq r9, r9, #236, 24 @ 0xec00 │ │ │ │ + adcseq r9, r9, #0, 26 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7d2ac <__cxa_atexit@plt+0x70afc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 7d2b4 <__cxa_atexit@plt+0x70b04> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #3 │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str lr, [r2] │ │ │ │ - str r7, [r2, #20] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 7cd04 <__cxa_atexit@plt+0x70554> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 7ccf8 <__cxa_atexit@plt+0x70548> │ │ │ │ - ldr r3, [pc, #64] @ 7cd1c <__cxa_atexit@plt+0x7056c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r9, [pc, #52] @ 7cd20 <__cxa_atexit@plt+0x70570> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 3eb7bc <__cxa_atexit@plt+0x3df00c> │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 7cd24 <__cxa_atexit@plt+0x70574> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - adcseq sl, r9, #132, 10 @ 0x21000000 │ │ │ │ - adcseq sl, r9, #104, 6 @ 0xa0000001 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - addseq sp, r8, #192, 2 @ 0x30 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [pc, #168] @ 7cdd8 <__cxa_atexit@plt+0x70628> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - ldr r7, [r3, #20] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 7cd74 <__cxa_atexit@plt+0x705c4> │ │ │ │ - ldr r8, [r5] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 7cd80 <__cxa_atexit@plt+0x705d0> │ │ │ │ - ldr r3, [pc, #132] @ 7cddc <__cxa_atexit@plt+0x7062c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - b 5f1e0 <__cxa_atexit@plt+0x52a30> │ │ │ │ - ldr r0, [r7] │ │ │ │ + adcseq r9, r9, #180, 24 @ 0xb400 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7d2ec <__cxa_atexit@plt+0x70b3c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 7d2f4 <__cxa_atexit@plt+0x70b44> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 7cdc4 <__cxa_atexit@plt+0x70614> │ │ │ │ - ldr r9, [pc, #72] @ 7cde0 <__cxa_atexit@plt+0x70630> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #68] @ 7cde4 <__cxa_atexit@plt+0x70634> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmib r5, {r0, r1, r3} │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - str r6, [r5, #16] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str lr, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - mov r6, r2 │ │ │ │ - b 5f490 <__cxa_atexit@plt+0x52ce0> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - @ instruction: 0xfffff624 │ │ │ │ - adcseq sl, r9, #132, 8 @ 0x84000000 │ │ │ │ - addseq sp, r8, #16, 2 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 7ce2c <__cxa_atexit@plt+0x7067c> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #116] @ 7ce8c <__cxa_atexit@plt+0x706dc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - b 5f1e0 <__cxa_atexit@plt+0x52a30> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 7ce7c <__cxa_atexit@plt+0x706cc> │ │ │ │ - ldr r9, [pc, #76] @ 7ce90 <__cxa_atexit@plt+0x706e0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #72] @ 7ce94 <__cxa_atexit@plt+0x706e4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - str r6, [r5, #20] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 5f490 <__cxa_atexit@plt+0x52ce0> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0xfffff578 │ │ │ │ - adcseq sl, r9, #216, 6 @ 0x60000003 │ │ │ │ - addseq sp, r8, #96 @ 0x60 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + adcseq r9, r9, #116, 24 @ 0x7400 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #88 @ 0x58 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7cf54 <__cxa_atexit@plt+0x707a4> │ │ │ │ - ldr r1, [pc, #160] @ 7cf60 <__cxa_atexit@plt+0x707b0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #156] @ 7cf64 <__cxa_atexit@plt+0x707b4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr lr, [pc, #152] @ 7cf68 <__cxa_atexit@plt+0x707b8> │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 7d380 <__cxa_atexit@plt+0x70bd0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7d38c <__cxa_atexit@plt+0x70bdc> │ │ │ │ + ldr lr, [pc, #116] @ 7d39c <__cxa_atexit@plt+0x70bec> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, #148] @ 7cf6c <__cxa_atexit@plt+0x707bc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r9, [pc, #140] @ 7cf70 <__cxa_atexit@plt+0x707c0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r1, [r5] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - mov r0, r3 │ │ │ │ - str r8, [r0, #28]! │ │ │ │ - ldmdb r5, {r1, r8} │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str ip, [r3, #24] │ │ │ │ - str ip, [r3, #36] @ 0x24 │ │ │ │ - str r8, [r3, #40] @ 0x28 │ │ │ │ - str lr, [r3, #44] @ 0x2c │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - str r0, [r3, #52] @ 0x34 │ │ │ │ - str r3, [r3, #56] @ 0x38 │ │ │ │ - mov r2, r3 │ │ │ │ - str r9, [r2, #60]! @ 0x3c │ │ │ │ - sub r0, r6, #39 @ 0x27 │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - add r0, r3, #68 @ 0x44 │ │ │ │ - stm r0, {r1, r8, sl, ip, lr} │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb87c <__cxa_atexit@plt+0x3df0cc> │ │ │ │ - mov r3, #88 @ 0x58 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #108] @ 7d3a0 <__cxa_atexit@plt+0x70bf0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #80] @ 7d3a4 <__cxa_atexit@plt+0x70bf4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #68] @ 7d3a8 <__cxa_atexit@plt+0x70bf8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r2, [pc, #60] @ 7d3ac <__cxa_atexit@plt+0x70bfc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r2, r3, r5} │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffff80c │ │ │ │ - @ instruction: 0xfffff9e4 │ │ │ │ - @ instruction: 0xfffff8e0 │ │ │ │ - @ instruction: 0xfffffb6c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + adcseq r9, r9, #28, 24 @ 0x1c00 │ │ │ │ + adcseq r9, r9, #228, 22 @ 0x39000 │ │ │ │ + adcseq r9, r9, #196, 24 @ 0xc400 │ │ │ │ + adcseq r9, r9, #160, 22 @ 0x28000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 7cf90 <__cxa_atexit@plt+0x707e0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - adcseq sl, r9, #20 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7cfc4 <__cxa_atexit@plt+0x70814> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 7cfcc <__cxa_atexit@plt+0x7081c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi 7d3e4 <__cxa_atexit@plt+0x70c34> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 7d3ec <__cxa_atexit@plt+0x70c3c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 5f340 <__cxa_atexit@plt+0x52b90> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r9, r9, #156, 30 @ 0x270 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7d000 <__cxa_atexit@plt+0x70850> │ │ │ │ + adcseq r9, r9, #124, 22 @ 0x1f000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7d470 <__cxa_atexit@plt+0x70cc0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7d47c <__cxa_atexit@plt+0x70ccc> │ │ │ │ + ldr lr, [pc, #104] @ 7d48c <__cxa_atexit@plt+0x70cdc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, #88] @ 7d490 <__cxa_atexit@plt+0x70ce0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #76] @ 7d494 <__cxa_atexit@plt+0x70ce4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #68] @ 7d498 <__cxa_atexit@plt+0x70ce8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r3, r5} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq r9, r9, #0, 22 │ │ │ │ + adcseq r9, r9, #44, 22 @ 0xb000 │ │ │ │ + adcseq r9, r9, #188, 20 @ 0xbc000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 7d514 <__cxa_atexit@plt+0x70d64> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7d520 <__cxa_atexit@plt+0x70d70> │ │ │ │ + ldr lr, [pc, #100] @ 7d530 <__cxa_atexit@plt+0x70d80> │ │ │ │ + add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 7d008 <__cxa_atexit@plt+0x70858> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + ldr r0, [pc, #92] @ 7d534 <__cxa_atexit@plt+0x70d84> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 6cc78 <__cxa_atexit@plt+0x604c8> │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #64] @ 7d538 <__cxa_atexit@plt+0x70d88> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r9, r9, #96, 30 @ 0x180 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + adcseq r9, r9, #120, 20 @ 0x78000 │ │ │ │ + adcseq r9, r9, #52, 22 @ 0xd000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7d03c <__cxa_atexit@plt+0x7088c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 7d044 <__cxa_atexit@plt+0x70894> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi 7d570 <__cxa_atexit@plt+0x70dc0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 7d578 <__cxa_atexit@plt+0x70dc8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 75ad4 <__cxa_atexit@plt+0x69324> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r9, r9, #36, 30 @ 0x90 │ │ │ │ - addseq ip, r8, #176, 28 @ 0xb00 │ │ │ │ + adcseq r9, r9, #240, 18 @ 0x3c0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7d09c <__cxa_atexit@plt+0x708ec> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr r1, [pc, #68] @ 7d0b8 <__cxa_atexit@plt+0x70908> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - sub r2, r5, #64 @ 0x40 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7d0a4 <__cxa_atexit@plt+0x708f4> │ │ │ │ - ldr r3, [pc, #48] @ 7d0c0 <__cxa_atexit@plt+0x70910> │ │ │ │ + bhi 7d600 <__cxa_atexit@plt+0x70e50> │ │ │ │ + ldr lr, [pc, #108] @ 7d608 <__cxa_atexit@plt+0x70e58> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + mov r7, r5 │ │ │ │ + str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ + stmib r7, {r0, r2, r3} │ │ │ │ + str r1, [r7, #16] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7d5e8 <__cxa_atexit@plt+0x70e38> │ │ │ │ + ldr r3, [pc, #64] @ 7d60c <__cxa_atexit@plt+0x70e5c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - b 5f1e0 <__cxa_atexit@plt+0x52a30> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7d5f8 <__cxa_atexit@plt+0x70e48> │ │ │ │ + b 7d650 <__cxa_atexit@plt+0x70ea0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7d0bc <__cxa_atexit@plt+0x7090c> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq r9, r9, #220, 28 @ 0xdc0 │ │ │ │ - addseq ip, r8, #124, 28 @ 0x7c0 │ │ │ │ - andeq r4, r0, r0, lsl #1 │ │ │ │ - addseq ip, r8, #216, 26 @ 0x3600 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #28] @ 7d644 <__cxa_atexit@plt+0x70e94> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7d63c <__cxa_atexit@plt+0x70e8c> │ │ │ │ + b 7d650 <__cxa_atexit@plt+0x70ea0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov ip, fp │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #12]! │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr sl, [r3, #-8] │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r9, [r2, #4]! │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 7d6dc <__cxa_atexit@plt+0x70f2c> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 7d740 <__cxa_atexit@plt+0x70f90> │ │ │ │ + ldr lr, [pc, #232] @ 7d774 <__cxa_atexit@plt+0x70fc4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #228] @ 7d778 <__cxa_atexit@plt+0x70fc8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub r1, r3, #7 │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r5, [pc, #208] @ 7d77c <__cxa_atexit@plt+0x70fcc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #200] @ 7d780 <__cxa_atexit@plt+0x70fd0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r5, [r6, #24] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov fp, ip │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 7d754 <__cxa_atexit@plt+0x70fa4> │ │ │ │ + ldr r1, [pc, #120] @ 7d768 <__cxa_atexit@plt+0x70fb8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr fp, [r5, #8] │ │ │ │ + ldr lr, [r5, #20] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + add r0, r6, #8 │ │ │ │ + stm r0, {r8, r9, sl} │ │ │ │ + add r0, r6, #28 │ │ │ │ + stm r0, {r8, sl, lr} │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r0, [pc, #84] @ 7d76c <__cxa_atexit@plt+0x70fbc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #20]! │ │ │ │ + ldr r0, [pc, #76] @ 7d770 <__cxa_atexit@plt+0x70fc0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add lr, r5, #12 │ │ │ │ + stm lr, {r0, r1, r6} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, fp │ │ │ │ + mov fp, ip │ │ │ │ + b 3ff76c <__cxa_atexit@plt+0x3f2fbc> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov fp, ip │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov fp, ip │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + adcseq r9, r9, #8, 18 @ 0x20000 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + adcseq r9, r9, #164, 16 @ 0xa40000 │ │ │ │ + adcseq r9, r9, #200, 16 @ 0xc80000 │ │ │ │ + adcseq r9, r9, #88, 16 @ 0x580000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub ip, r5, #12 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 7d814 <__cxa_atexit@plt+0x71064> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7d820 <__cxa_atexit@plt+0x71070> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + sub lr, r6, #15 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r8, [pc, #96] @ 7d830 <__cxa_atexit@plt+0x71080> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + stmdb r5, {r8, r9, lr} │ │ │ │ + ldr r5, [pc, #88] @ 7d834 <__cxa_atexit@plt+0x71084> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r5, [pc, #68] @ 7d838 <__cxa_atexit@plt+0x71088> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r1, r3, fp} │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, r1 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + adcseq r9, r9, #92, 16 @ 0x5c0000 │ │ │ │ + @ instruction: 0xfffffa9c │ │ │ │ + @ instruction: 0xfffffd90 │ │ │ │ + addseq r9, r8, #64, 12 @ 0x4000000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7d118 <__cxa_atexit@plt+0x70968> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr r1, [pc, #68] @ 7d134 <__cxa_atexit@plt+0x70984> │ │ │ │ + bhi 7d92c <__cxa_atexit@plt+0x7117c> │ │ │ │ + ldr sl, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #24 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc 7d938 <__cxa_atexit@plt+0x71188> │ │ │ │ + str r3, [sp] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #236] @ 7d964 <__cxa_atexit@plt+0x711b4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - sub r2, r5, #32 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7d120 <__cxa_atexit@plt+0x70970> │ │ │ │ - ldr r3, [pc, #48] @ 7d13c <__cxa_atexit@plt+0x7098c> │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + ldr ip, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + sub r9, r6, #19 │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + sub r3, r6, #9 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r3, [pc, #192] @ 7d968 <__cxa_atexit@plt+0x711b8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r3, [pc, #184] @ 7d96c <__cxa_atexit@plt+0x711bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - b 5f1e0 <__cxa_atexit@plt+0x52a30> │ │ │ │ + str r3, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + ldr r3, [pc, #172] @ 7d970 <__cxa_atexit@plt+0x711c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #12] │ │ │ │ + str r1, [r2, #16] │ │ │ │ + str lr, [r2, #20] │ │ │ │ + str ip, [r2, #24] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + sub r1, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 7d950 <__cxa_atexit@plt+0x711a0> │ │ │ │ + add r6, r2, #48 @ 0x30 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc 7d948 <__cxa_atexit@plt+0x71198> │ │ │ │ + ldr r0, [pc, #128] @ 7d978 <__cxa_atexit@plt+0x711c8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [pc, #124] @ 7d97c <__cxa_atexit@plt+0x711cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #120] @ 7d980 <__cxa_atexit@plt+0x711d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r3, [r2, #28]! │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + stm r3, {r0, r2, r8} │ │ │ │ + str r8, [r2, #20] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str lr, [r2, #12]! │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3ff77c <__cxa_atexit@plt+0x3f2fcc> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7d138 <__cxa_atexit@plt+0x70988> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 7d974 <__cxa_atexit@plt+0x711c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ - adcseq r9, r9, #96, 28 @ 0x600 │ │ │ │ - addseq ip, r8, #124, 26 @ 0x1f00 │ │ │ │ - @ instruction: 0xffffed14 │ │ │ │ - addseq ip, r8, #184, 26 @ 0x2e00 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7d1bc <__cxa_atexit@plt+0x70a0c> │ │ │ │ - ldr lr, [pc, #100] @ 7d1cc <__cxa_atexit@plt+0x70a1c> │ │ │ │ + adcseq r9, r9, #216, 12 @ 0xd800000 │ │ │ │ + adcseq r9, r9, #168, 14 @ 0x2a00000 │ │ │ │ + @ instruction: 0xfffff934 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + addseq r9, r8, #48, 18 @ 0xc0000 │ │ │ │ + @ instruction: 0xffffdc10 │ │ │ │ + @ instruction: 0xffffd7c8 │ │ │ │ + @ instruction: 0xffffd800 │ │ │ │ + addseq r9, r8, #244, 8 @ 0xf4000000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7d9dc <__cxa_atexit@plt+0x7122c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7d9e4 <__cxa_atexit@plt+0x71234> │ │ │ │ + ldr r1, [pc, #68] @ 7da00 <__cxa_atexit@plt+0x71250> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #64] @ 7da04 <__cxa_atexit@plt+0x71254> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff774 <__cxa_atexit@plt+0x3f2fc4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 7d9ec <__cxa_atexit@plt+0x7123c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 7d9fc <__cxa_atexit@plt+0x7124c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + addseq r9, r8, #212, 16 @ 0xd40000 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0xfffff674 │ │ │ │ + addseq r9, r8, #116, 8 @ 0x74000000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7da84 <__cxa_atexit@plt+0x712d4> │ │ │ │ + ldr r2, [pc, #96] @ 7da90 <__cxa_atexit@plt+0x712e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #92] @ 7da94 <__cxa_atexit@plt+0x712e4> │ │ │ │ add lr, pc, lr │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - ldr r7, [pc, #92] @ 7d1d0 <__cxa_atexit@plt+0x70a20> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r1, [pc, #84] @ 7da98 <__cxa_atexit@plt+0x712e8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + ldmdb r5, {r2, r9} │ │ │ │ + ldmib r5, {r0, sl} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ str r7, [r3, #-8] │ │ │ │ - ldr r7, [r2, #32] │ │ │ │ - ldr r8, [r2, #24] │ │ │ │ - ldr r9, [r2, #28] │ │ │ │ - str lr, [r3, #-36] @ 0xffffffdc │ │ │ │ - ldr lr, [r2, #8] │ │ │ │ - add r2, r2, #12 │ │ │ │ - ldm r2, {r0, r1, r2} │ │ │ │ - str r0, [r3, #-12] │ │ │ │ - sub r0, r3, #24 │ │ │ │ - stm r0, {r1, r8, r9} │ │ │ │ - str r2, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str lr, [r3, #-32] @ 0xffffffe0 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7d1b4 <__cxa_atexit@plt+0x70a04> │ │ │ │ - b 7d1e0 <__cxa_atexit@plt+0x70a30> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r9, sl} │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + @ instruction: 0xfffff640 │ │ │ │ + adcseq r9, r9, #232, 10 @ 0x3a000000 │ │ │ │ + addseq r9, r8, #220, 6 @ 0x70000003 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov lr, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7db14 <__cxa_atexit@plt+0x71364> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 7db24 <__cxa_atexit@plt+0x71374> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 7db2c <__cxa_atexit@plt+0x7137c> │ │ │ │ + ldr r0, [pc, #104] @ 7db54 <__cxa_atexit@plt+0x713a4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #100] @ 7db58 <__cxa_atexit@plt+0x713a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r5, #24 │ │ │ │ + stm r2, {r0, r6, r8, r9, lr} │ │ │ │ + str r9, [r6, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff774 <__cxa_atexit@plt+0x3f2fc4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, lr │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + mov r3, r6 │ │ │ │ + b 7db34 <__cxa_atexit@plt+0x71384> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 7db50 <__cxa_atexit@plt+0x713a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov sl, lr │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - adcseq r9, r9, #220, 26 @ 0x3700 │ │ │ │ - addseq ip, r8, #36, 26 @ 0x900 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 7d218 <__cxa_atexit@plt+0x70a68> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 7d250 <__cxa_atexit@plt+0x70aa0> │ │ │ │ - ldr r3, [pc, #132] @ 7d28c <__cxa_atexit@plt+0x70adc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7d268 <__cxa_atexit@plt+0x70ab8> │ │ │ │ - b 7d2a0 <__cxa_atexit@plt+0x70af0> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #24]! │ │ │ │ - ldr r8, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r3, #-12] │ │ │ │ - ldr sl, [r3, #-8] │ │ │ │ - str r2, [r3] │ │ │ │ - sub r2, r3, #52 @ 0x34 │ │ │ │ + addseq r9, r8, #220, 14 @ 0x3700000 │ │ │ │ + andeq r3, r0, ip, lsl #11 │ │ │ │ + ldrdeq r2, [r0], -r0 │ │ │ │ + addseq r9, r8, #28, 6 @ 0x70000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov lr, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 7d270 <__cxa_atexit@plt+0x70ac0> │ │ │ │ - ldr r3, [pc, #76] @ 7d290 <__cxa_atexit@plt+0x70ae0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - b 5f1e0 <__cxa_atexit@plt+0x52a30> │ │ │ │ - ldr r3, [pc, #44] @ 7d284 <__cxa_atexit@plt+0x70ad4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7d268 <__cxa_atexit@plt+0x70ab8> │ │ │ │ - b 7d38c <__cxa_atexit@plt+0x70bdc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 7dbd4 <__cxa_atexit@plt+0x71424> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 7dbe4 <__cxa_atexit@plt+0x71434> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 7dbec <__cxa_atexit@plt+0x7143c> │ │ │ │ + ldr r0, [pc, #104] @ 7dc14 <__cxa_atexit@plt+0x71464> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #100] @ 7dc18 <__cxa_atexit@plt+0x71468> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r5, #24 │ │ │ │ + stm r2, {r0, r6, r8, r9, lr} │ │ │ │ + str r9, [r6, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff774 <__cxa_atexit@plt+0x3f2fc4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, lr │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7d288 <__cxa_atexit@plt+0x70ad8> │ │ │ │ + mov r3, r6 │ │ │ │ + b 7dbf4 <__cxa_atexit@plt+0x71444> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 7dc10 <__cxa_atexit@plt+0x71460> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov sl, lr │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - addseq ip, r8, #176, 24 @ 0xb000 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r3, r0, ip, asr #29 │ │ │ │ - addseq ip, r8, #100, 24 @ 0x6400 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7d318 <__cxa_atexit@plt+0x70b68> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov sl, r6 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7d350 <__cxa_atexit@plt+0x70ba0> │ │ │ │ - ldr r3, [pc, #176] @ 7d378 <__cxa_atexit@plt+0x70bc8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [r7, #2] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - ldmib r5, {r3, r8} │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr ip, [pc, #148] @ 7d37c <__cxa_atexit@plt+0x70bcc> │ │ │ │ + addseq r9, r8, #236, 12 @ 0xec00000 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + andeq r1, r0, r8, asr #11 │ │ │ │ + addseq r9, r8, #92, 4 @ 0xc0000005 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7dcd4 <__cxa_atexit@plt+0x71524> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 7dcdc <__cxa_atexit@plt+0x7152c> │ │ │ │ + ldr lr, [pc, #184] @ 7dd18 <__cxa_atexit@plt+0x71568> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [pc, #180] @ 7dd1c <__cxa_atexit@plt+0x7156c> │ │ │ │ add ip, pc, ip │ │ │ │ - str r3, [sl, #32] │ │ │ │ - str r2, [sl, #36] @ 0x24 │ │ │ │ - str lr, [sl, #40] @ 0x28 │ │ │ │ - str r1, [sl, #44] @ 0x2c │ │ │ │ - str r3, [sl, #8] │ │ │ │ - str r2, [sl, #12] │ │ │ │ - str r0, [sl, #16] │ │ │ │ - str r1, [sl, #20] │ │ │ │ - mov r9, sl │ │ │ │ - str ip, [r9, #24]! │ │ │ │ - add r5, r5, #28 │ │ │ │ - b 6119c <__cxa_atexit@plt+0x549ec> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #24]! │ │ │ │ - ldr r8, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r3, #-12] │ │ │ │ - ldr sl, [r3, #-8] │ │ │ │ - str r2, [r3] │ │ │ │ - sub r2, r3, #52 @ 0x34 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7d35c <__cxa_atexit@plt+0x70bac> │ │ │ │ - ldr r3, [pc, #48] @ 7d374 <__cxa_atexit@plt+0x70bc4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - b 5f1e0 <__cxa_atexit@plt+0x52a30> │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r7, [pc, #12] @ 7d370 <__cxa_atexit@plt+0x70bc0> │ │ │ │ + ldr r1, [pc, #176] @ 7dd20 <__cxa_atexit@plt+0x71570> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub r3, r3, #5 │ │ │ │ + mov r0, r6 │ │ │ │ + str ip, [r0, #4]! │ │ │ │ + str r1, [r2, #-12] │ │ │ │ + str r3, [r2, #-8] │ │ │ │ + str r0, [r2, #-4] │ │ │ │ + str r9, [r0, #8] │ │ │ │ + str lr, [r0, #12] │ │ │ │ + str r9, [r0, #16] │ │ │ │ + str sl, [r0, #20] │ │ │ │ + add r3, r0, #44 @ 0x2c │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 7dcfc <__cxa_atexit@plt+0x7154c> │ │ │ │ + ldr r7, [pc, #128] @ 7dd2c <__cxa_atexit@plt+0x7157c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #124] @ 7dd30 <__cxa_atexit@plt+0x71580> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #28]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff704 <__cxa_atexit@plt+0x3f2f54> │ │ │ │ + mov r3, r6 │ │ │ │ + b 7dce4 <__cxa_atexit@plt+0x71534> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #60] @ 7dd28 <__cxa_atexit@plt+0x71578> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - addseq ip, r8, #196, 22 @ 0x31000 │ │ │ │ - andeq r3, r0, ip, asr #27 │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - addseq ip, r8, #120, 22 @ 0x1e000 │ │ │ │ - andeq r0, r0, r6, asr #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7d3c8 <__cxa_atexit@plt+0x70c18> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #24]! │ │ │ │ - ldr r2, [r3, #-12] │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - mov r1, r3 │ │ │ │ - ldr r8, [r1, #-20]! @ 0xffffffec │ │ │ │ - str r2, [r3] │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 7d408 <__cxa_atexit@plt+0x70c58> │ │ │ │ - ldr r3, [pc, #108] @ 7d430 <__cxa_atexit@plt+0x70c80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 7d3f4 <__cxa_atexit@plt+0x70c44> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #24]! │ │ │ │ - ldr r8, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r3, #-12] │ │ │ │ - ldr sl, [r3, #-8] │ │ │ │ - str r2, [r3] │ │ │ │ - sub r2, r3, #52 @ 0x34 │ │ │ │ + ldr r7, [pc, #32] @ 7dd24 <__cxa_atexit@plt+0x71574> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r2, r0, r8, lsl #1 │ │ │ │ + andeq r1, r0, r4, lsr #29 │ │ │ │ + adcseq r9, r9, #188, 6 @ 0xf0000002 │ │ │ │ + addseq r9, r8, #220, 10 @ 0x37000000 │ │ │ │ + addseq r9, r8, #4, 12 @ 0x400000 │ │ │ │ + andeq r0, r0, r8, lsr #31 │ │ │ │ + strdeq r1, [r0], -r0 │ │ │ │ + addseq r9, r8, #68, 2 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov lr, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r0, r5 │ │ │ │ + sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 7d414 <__cxa_atexit@plt+0x70c64> │ │ │ │ - ldr r3, [pc, #52] @ 7d428 <__cxa_atexit@plt+0x70c78> │ │ │ │ + bhi 7ddfc <__cxa_atexit@plt+0x7164c> │ │ │ │ + str sl, [r0, #-4] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r5, r0, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7de10 <__cxa_atexit@plt+0x71660> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #12 │ │ │ │ + cmp r7, r1 │ │ │ │ + bcc 7de18 <__cxa_atexit@plt+0x71668> │ │ │ │ + ldr r2, [pc, #208] @ 7de58 <__cxa_atexit@plt+0x716a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #204] @ 7de5c <__cxa_atexit@plt+0x716ac> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - b 5f1e0 <__cxa_atexit@plt+0x52a30> │ │ │ │ - ldr r7, [pc, #36] @ 7d434 <__cxa_atexit@plt+0x70c84> │ │ │ │ + ldr ip, [pc, #200] @ 7de60 <__cxa_atexit@plt+0x716b0> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + stmib r6, {r2, lr} │ │ │ │ + str r9, [r6, #12] │ │ │ │ + sub r1, r1, #5 │ │ │ │ + add r2, r3, #1 │ │ │ │ + str ip, [r0, #-20] @ 0xffffffec │ │ │ │ + sub lr, r0, #16 │ │ │ │ + stm lr, {r1, r2, sl} │ │ │ │ + ldr r3, [pc, #168] @ 7de64 <__cxa_atexit@plt+0x716b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r0, #-4] │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 7de3c <__cxa_atexit@plt+0x7168c> │ │ │ │ + ldr r7, [pc, #156] @ 7de70 <__cxa_atexit@plt+0x716c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #152] @ 7de74 <__cxa_atexit@plt+0x716c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #16]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff6dc <__cxa_atexit@plt+0x3f2f2c> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, lr │ │ │ │ + bx r1 │ │ │ │ + mov r1, r6 │ │ │ │ + b 7de20 <__cxa_atexit@plt+0x71670> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #68] @ 7de6c <__cxa_atexit@plt+0x716bc> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 7d41c <__cxa_atexit@plt+0x70c6c> │ │ │ │ - ldr r7, [pc, #16] @ 7d42c <__cxa_atexit@plt+0x70c7c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + mov sl, lr │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 7de68 <__cxa_atexit@plt+0x716b8> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r3, r0, ip, lsl sp │ │ │ │ - addseq ip, r8, #12, 22 @ 0x3000 │ │ │ │ - @ instruction: 0xffffea5c │ │ │ │ - addseq ip, r8, #148, 20 @ 0x94000 │ │ │ │ + muleq r0, r4, r6 │ │ │ │ + addseq r7, r8, #252, 26 @ 0x3f00 │ │ │ │ + adcseq r9, r9, #184, 4 @ 0x8000000b │ │ │ │ + andeq r3, r0, r0, lsl r9 │ │ │ │ + addseq r9, r8, #156, 8 @ 0x9c000000 │ │ │ │ + addseq r9, r8, #248, 8 @ 0xf8000000 │ │ │ │ + andeq r0, r0, r0, lsl #29 │ │ │ │ + andeq r1, r0, r8, asr #3 │ │ │ │ + addseq r9, r8, #0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7d4cc <__cxa_atexit@plt+0x70d1c> │ │ │ │ - ldr r2, [pc, #128] @ 7d4d4 <__cxa_atexit@plt+0x70d24> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #120] @ 7d4d8 <__cxa_atexit@plt+0x70d28> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7d498 <__cxa_atexit@plt+0x70ce8> │ │ │ │ - ldr r2, [pc, #96] @ 7d4dc <__cxa_atexit@plt+0x70d2c> │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7df38 <__cxa_atexit@plt+0x71788> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 7df40 <__cxa_atexit@plt+0x71790> │ │ │ │ + ldr lr, [pc, #192] @ 7df7c <__cxa_atexit@plt+0x717cc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #188] @ 7df80 <__cxa_atexit@plt+0x717d0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #184] @ 7df84 <__cxa_atexit@plt+0x717d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr ip, [pc, #176] @ 7df88 <__cxa_atexit@plt+0x717d8> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + add r1, r1, #2 │ │ │ │ + mov r3, r6 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str ip, [r2, #-20] @ 0xffffffec │ │ │ │ + str r3, [r2, #-16] │ │ │ │ + str r1, [r2, #-12] │ │ │ │ + str sl, [r2, #-8] │ │ │ │ + str r0, [r2, #-4] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r3, r3, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 7df60 <__cxa_atexit@plt+0x717b0> │ │ │ │ + ldr r7, [pc, #132] @ 7df94 <__cxa_atexit@plt+0x717e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #128] @ 7df98 <__cxa_atexit@plt+0x717e8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 7d4a4 <__cxa_atexit@plt+0x70cf4> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 7d4b8 <__cxa_atexit@plt+0x70d08> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + str r7, [r6, #12]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff784 <__cxa_atexit@plt+0x3f2fd4> │ │ │ │ + mov r3, r6 │ │ │ │ + b 7df48 <__cxa_atexit@plt+0x71798> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 7df90 <__cxa_atexit@plt+0x717e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 7d4e4 <__cxa_atexit@plt+0x70d34> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ + ldr r7, [pc, #36] @ 7df8c <__cxa_atexit@plt+0x717dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 7d4e0 <__cxa_atexit@plt+0x70d30> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #-8]! │ │ │ │ + andeq r2, r0, r4, lsr #32 │ │ │ │ + addseq r7, r8, #0, 26 │ │ │ │ + adcseq r9, r9, #52 @ 0x34 │ │ │ │ + adcseq r9, r9, #180, 2 @ 0x2d │ │ │ │ + addseq r9, r8, #120, 6 @ 0xe0000001 │ │ │ │ + addseq r9, r8, #168, 6 @ 0xa0000002 │ │ │ │ + andeq r0, r0, r4, asr #26 │ │ │ │ + andeq r1, r0, ip, lsl #1 │ │ │ │ + addseq r8, r8, #220, 28 @ 0xdc0 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov lr, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r0, r5 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7e068 <__cxa_atexit@plt+0x718b8> │ │ │ │ + str sl, [r0, #-4] │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + sub r5, r0, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7e07c <__cxa_atexit@plt+0x718cc> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #12 │ │ │ │ + cmp r7, r1 │ │ │ │ + bcc 7e084 <__cxa_atexit@plt+0x718d4> │ │ │ │ + ldr r2, [pc, #212] @ 7e0c4 <__cxa_atexit@plt+0x71914> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #208] @ 7e0c8 <__cxa_atexit@plt+0x71918> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #204] @ 7e0cc <__cxa_atexit@plt+0x7191c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r0, #-16] │ │ │ │ + ldr r3, [r0] │ │ │ │ + str lr, [r0] │ │ │ │ + add r1, r1, #2 │ │ │ │ + str r1, [r0, #-8] │ │ │ │ + mov r1, r6 │ │ │ │ + str r2, [r1, #4]! │ │ │ │ + str r1, [r0, #-12] │ │ │ │ + str sl, [r1, #4] │ │ │ │ + str r9, [r1, #8] │ │ │ │ + str r3, [r0, #-4] │ │ │ │ + add r3, r1, #32 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 7e0a8 <__cxa_atexit@plt+0x718f8> │ │ │ │ + ldr r7, [pc, #152] @ 7e0d8 <__cxa_atexit@plt+0x71928> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #148] @ 7e0dc <__cxa_atexit@plt+0x7192c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #16]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff784 <__cxa_atexit@plt+0x3f2fd4> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, lr │ │ │ │ + bx r1 │ │ │ │ + mov r1, r6 │ │ │ │ + b 7e08c <__cxa_atexit@plt+0x718dc> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 7e0d4 <__cxa_atexit@plt+0x71924> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + mov sl, lr │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #32] @ 7e0d0 <__cxa_atexit@plt+0x71920> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - adcseq r9, r9, #240, 20 @ 0xf0000 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - adcseq r9, r9, #180, 20 @ 0xb4000 │ │ │ │ - adcseq r9, r9, #84, 22 @ 0x15000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #76] @ 7d544 <__cxa_atexit@plt+0x70d94> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 7d51c <__cxa_atexit@plt+0x70d6c> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7d530 <__cxa_atexit@plt+0x70d80> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r2, r0, r0, asr r1 │ │ │ │ + addseq r7, r8, #192, 22 @ 0x30000 │ │ │ │ + adcseq r9, r9, #140 @ 0x8c │ │ │ │ + addseq r9, r8, #48, 4 │ │ │ │ + addseq r9, r8, #108, 4 @ 0xc0000006 │ │ │ │ + andeq r0, r0, r4, lsl ip │ │ │ │ + andeq r0, r0, ip, asr pc │ │ │ │ + addseq r8, r8, #152, 26 @ 0x2600 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7e158 <__cxa_atexit@plt+0x719a8> │ │ │ │ + str sl, [r2] │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #32 │ │ │ │ + cmp r7, r1 │ │ │ │ + bcc 7e168 <__cxa_atexit@plt+0x719b8> │ │ │ │ + ldr r7, [pc, #108] @ 7e190 <__cxa_atexit@plt+0x719e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #104] @ 7e194 <__cxa_atexit@plt+0x719e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r1, #3 │ │ │ │ + mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 7d54c <__cxa_atexit@plt+0x70d9c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7d548 <__cxa_atexit@plt+0x70d98> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [pc, #28] @ 7e18c <__cxa_atexit@plt+0x719dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - adcseq r9, r9, #60, 20 @ 0x3c000 │ │ │ │ - adcseq r9, r9, #220, 20 @ 0xdc000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 7d584 <__cxa_atexit@plt+0x70dd4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 7d588 <__cxa_atexit@plt+0x70dd8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + addseq r9, r8, #152, 2 @ 0x26 │ │ │ │ + andeq r2, r0, r8, asr #4 │ │ │ │ + andeq r2, r0, r0, ror #6 │ │ │ │ + addseq r8, r8, #224, 24 @ 0xe000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7e240 <__cxa_atexit@plt+0x71a90> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 7e248 <__cxa_atexit@plt+0x71a98> │ │ │ │ + ldr r1, [pc, #168] @ 7e284 <__cxa_atexit@plt+0x71ad4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #164] @ 7e288 <__cxa_atexit@plt+0x71ad8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #160] @ 7e28c <__cxa_atexit@plt+0x71adc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + stmib r6, {r1, r9} │ │ │ │ + sub r1, r3, #1 │ │ │ │ + add r0, r0, #1 │ │ │ │ + str lr, [r2, #-16] │ │ │ │ + str r1, [r2, #-12] │ │ │ │ + stmdb r2, {r0, sl} │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 7e268 <__cxa_atexit@plt+0x71ab8> │ │ │ │ + ldr r7, [pc, #128] @ 7e298 <__cxa_atexit@plt+0x71ae8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #124] @ 7e29c <__cxa_atexit@plt+0x71aec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #12]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff6dc <__cxa_atexit@plt+0x3f2f2c> │ │ │ │ + mov r3, r6 │ │ │ │ + b 7e250 <__cxa_atexit@plt+0x71aa0> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #60] @ 7e294 <__cxa_atexit@plt+0x71ae4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq r9, r9, #160, 20 @ 0xa0000 │ │ │ │ - adcseq r9, r9, #12, 20 @ 0xc000 │ │ │ │ - addseq ip, r8, #104, 18 @ 0x1a0000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7d614 <__cxa_atexit@plt+0x70e64> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r7, #19] │ │ │ │ - ldr ip, [r7, #23] │ │ │ │ - ldr sl, [r7, #27] │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - ldr lr, [pc, #72] @ 7d624 <__cxa_atexit@plt+0x70e74> │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - ldr lr, [pc, #64] @ 7d628 <__cxa_atexit@plt+0x70e78> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r8, [r9, #44] @ 0x2c │ │ │ │ - str r3, [r9, #8] │ │ │ │ - str r8, [r9, #12] │ │ │ │ - str r2, [r9, #16] │ │ │ │ - str r1, [r9, #20] │ │ │ │ - add r1, r9, #24 │ │ │ │ - stm r1, {r0, fp, ip} │ │ │ │ - mov r8, r9 │ │ │ │ - str lr, [r8, #36]! @ 0x24 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 3eb894 <__cxa_atexit@plt+0x3df0e4> │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ + ldr r7, [pc, #32] @ 7e290 <__cxa_atexit@plt+0x71ae0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb6c │ │ │ │ - @ instruction: 0xfffffe54 │ │ │ │ - addseq ip, r8, #200, 16 @ 0xc80000 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r8 │ │ │ │ + muleq r0, r4, r3 │ │ │ │ + addseq r7, r8, #244, 18 @ 0x3d0000 │ │ │ │ + adcseq r8, r9, #100, 28 @ 0x640 │ │ │ │ + addseq r9, r8, #112 @ 0x70 │ │ │ │ + addseq r9, r8, #184 @ 0xb8 │ │ │ │ + andeq r0, r0, ip, lsr sl │ │ │ │ + andeq r0, r0, r4, lsl #27 │ │ │ │ + addseq r7, r8, #16, 22 @ 0x4000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ - sub ip, r5, #8 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 7d700 <__cxa_atexit@plt+0x70f50> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #48 @ 0x30 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7d708 <__cxa_atexit@plt+0x70f58> │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - str fp, [sp, #12] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - str r0, [sp, #8] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr lr, [r7, #20] │ │ │ │ - ldr r2, [r5] │ │ │ │ - mov fp, r4 │ │ │ │ - mov r4, r9 │ │ │ │ - sub r9, r6, #31 │ │ │ │ - str r9, [r5] │ │ │ │ - ldr r0, [pc, #124] @ 7d71c <__cxa_atexit@plt+0x70f6c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [pc, #116] @ 7d720 <__cxa_atexit@plt+0x70f70> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r0, [pc, #108] @ 7d724 <__cxa_atexit@plt+0x70f74> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 7e2fc <__cxa_atexit@plt+0x71b4c> │ │ │ │ + ldr r7, [pc, #64] @ 7e314 <__cxa_atexit@plt+0x71b64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #60] @ 7e318 <__cxa_atexit@plt+0x71b68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ str r8, [r3, #16] │ │ │ │ - str r4, [r3, #20] │ │ │ │ - ldr r5, [sp] │ │ │ │ - str r5, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - ldr r5, [sp, #4] │ │ │ │ - str r5, [r3, #36] @ 0x24 │ │ │ │ - mov r4, fp │ │ │ │ - mov r5, ip │ │ │ │ - ldr r8, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r6, r3 │ │ │ │ - b 7d710 <__cxa_atexit@plt+0x70f60> │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 7e31c <__cxa_atexit@plt+0x71b6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffdded8 │ │ │ │ + @ instruction: 0xfffddf5c │ │ │ │ + addseq r7, r8, #184, 20 @ 0xb8000 │ │ │ │ + addseq r8, r8, #92, 22 @ 0x17000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7e38c <__cxa_atexit@plt+0x71bdc> │ │ │ │ + ldr r2, [pc, #112] @ 7e3b4 <__cxa_atexit@plt+0x71c04> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 7e398 <__cxa_atexit@plt+0x71be8> │ │ │ │ + ldr r7, [pc, #88] @ 7e3bc <__cxa_atexit@plt+0x71c0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #84] @ 7e3c0 <__cxa_atexit@plt+0x71c10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff6e4 <__cxa_atexit@plt+0x3f2f34> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 7e3b8 <__cxa_atexit@plt+0x71c08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r2 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq r9, r9, #248, 16 @ 0xf80000 │ │ │ │ - @ instruction: 0xfffff964 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - addseq ip, r8, #204, 14 @ 0x3300000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r6, r5, #20 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 7d77c <__cxa_atexit@plt+0x70fcc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7d784 <__cxa_atexit@plt+0x70fd4> │ │ │ │ - ldr r2, [pc, #64] @ 7d7a0 <__cxa_atexit@plt+0x70ff0> │ │ │ │ + adcseq r8, r9, #12, 24 @ 0xc00 │ │ │ │ + addseq r8, r8, #56, 30 @ 0xe0 │ │ │ │ + andeq r0, r0, r4, ror #6 │ │ │ │ + andeq r0, r0, ip, lsl #13 │ │ │ │ + addseq r8, r8, #184, 20 @ 0xb8000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7e430 <__cxa_atexit@plt+0x71c80> │ │ │ │ + ldr r2, [pc, #112] @ 7e458 <__cxa_atexit@plt+0x71ca8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 7e43c <__cxa_atexit@plt+0x71c8c> │ │ │ │ + ldr r7, [pc, #88] @ 7e460 <__cxa_atexit@plt+0x71cb0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #84] @ 7e464 <__cxa_atexit@plt+0x71cb4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #60] @ 7d7a4 <__cxa_atexit@plt+0x70ff4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - stmib r5, {r3, r8} │ │ │ │ - b 5f1e0 <__cxa_atexit@plt+0x52a30> │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ - b 7d78c <__cxa_atexit@plt+0x70fdc> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 7d79c <__cxa_atexit@plt+0x70fec> │ │ │ │ + b 3ff6e4 <__cxa_atexit@plt+0x3f2f34> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 7e45c <__cxa_atexit@plt+0x71cac> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - addseq ip, r8, #140, 14 @ 0x2300000 │ │ │ │ - @ instruction: 0xfffff838 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq ip, r8, #80, 14 @ 0x1400000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 7d7c8 <__cxa_atexit@plt+0x71018> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb87c <__cxa_atexit@plt+0x3df0cc> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - addseq ip, r8, #44, 14 @ 0xb00000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7d7f0 <__cxa_atexit@plt+0x71040> │ │ │ │ + adcseq r8, r9, #104, 22 @ 0x1a000 │ │ │ │ + addseq r8, r8, #156, 28 @ 0x9c0 │ │ │ │ + andeq r0, r0, ip, asr #16 │ │ │ │ + muleq r0, r4, fp │ │ │ │ + addseq r7, r8, #52, 18 @ 0xd0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7e4b4 <__cxa_atexit@plt+0x71d04> │ │ │ │ + ldr r2, [pc, #68] @ 7e4d0 <__cxa_atexit@plt+0x71d20> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r3, r3, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7e4c0 <__cxa_atexit@plt+0x71d10> │ │ │ │ + ldr r5, [pc, #48] @ 7e4d8 <__cxa_atexit@plt+0x71d28> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 2017450 <__cxa_atexit@plt+0x200aca0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 7e4d4 <__cxa_atexit@plt+0x71d24> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + adcseq r8, r9, #196, 20 @ 0xc4000 │ │ │ │ + addseq r7, r8, #220, 16 @ 0xdc0000 │ │ │ │ + @ instruction: 0xfffddce0 │ │ │ │ + addseq r8, r8, #156, 18 @ 0x270000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #172 @ 0xac │ │ │ │ + cmp r3, sl │ │ │ │ + bcc 7e660 <__cxa_atexit@plt+0x71eb0> │ │ │ │ + ldr r1, [pc, #376] @ 7e67c <__cxa_atexit@plt+0x71ecc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #372] @ 7e680 <__cxa_atexit@plt+0x71ed0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [pc, #368] @ 7e684 <__cxa_atexit@plt+0x71ed4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 16c60c4 <__cxa_atexit@plt+0x16b9914> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - addseq ip, r8, #4, 14 @ 0x100000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7d818 <__cxa_atexit@plt+0x71068> │ │ │ │ + ldr r2, [pc, #364] @ 7e688 <__cxa_atexit@plt+0x71ed8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #360] @ 7e68c <__cxa_atexit@plt+0x71edc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r1, [r6, #44]! @ 0x2c │ │ │ │ + sub r1, sl, #165 @ 0xa5 │ │ │ │ + str r1, [r6, #128] @ 0x80 │ │ │ │ + sub r1, sl, #157 @ 0x9d │ │ │ │ + str r1, [r6, #124] @ 0x7c │ │ │ │ + sub r1, sl, #150 @ 0x96 │ │ │ │ + str r1, [r6, #120] @ 0x78 │ │ │ │ + sub r1, sl, #141 @ 0x8d │ │ │ │ + str r1, [r6, #116] @ 0x74 │ │ │ │ + sub r1, sl, #134 @ 0x86 │ │ │ │ + str r1, [r6, #112] @ 0x70 │ │ │ │ + sub r1, sl, #117 @ 0x75 │ │ │ │ + str r1, [r6, #104] @ 0x68 │ │ │ │ + sub r1, sl, #110 @ 0x6e │ │ │ │ + str r1, [r6, #100] @ 0x64 │ │ │ │ + add r0, r0, #2 │ │ │ │ + ldr ip, [pc, #292] @ 7e690 <__cxa_atexit@plt+0x71ee0> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r0, [r6, #96] @ 0x60 │ │ │ │ + sub r0, sl, #103 @ 0x67 │ │ │ │ + str r0, [r6, #92] @ 0x5c │ │ │ │ + add r0, r3, #1 │ │ │ │ + ldr r3, [pc, #272] @ 7e694 <__cxa_atexit@plt+0x71ee4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 16c60c4 <__cxa_atexit@plt+0x16b9914> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - addseq ip, r8, #220, 12 @ 0xdc00000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7d884 <__cxa_atexit@plt+0x710d4> │ │ │ │ - ldr r8, [pc, #76] @ 7d890 <__cxa_atexit@plt+0x710e0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [pc, #68] @ 7d894 <__cxa_atexit@plt+0x710e4> │ │ │ │ + str r0, [r6, #88] @ 0x58 │ │ │ │ + add r0, r2, #1 │ │ │ │ + str r0, [r6, #84] @ 0x54 │ │ │ │ + ldr r0, [pc, #256] @ 7e698 <__cxa_atexit@plt+0x71ee8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #68] @ 0x44 │ │ │ │ + ldr r0, [pc, #248] @ 7e69c <__cxa_atexit@plt+0x71eec> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #244] @ 7e6a0 <__cxa_atexit@plt+0x71ef0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #240] @ 7e6a4 <__cxa_atexit@plt+0x71ef4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #236] @ 7e6a8 <__cxa_atexit@plt+0x71ef8> │ │ │ │ add lr, pc, lr │ │ │ │ - sub r9, r5, #16 │ │ │ │ - ldm r9, {r1, r2, r9} │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - str lr, [r3, #12]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx ip │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffff790 │ │ │ │ - @ instruction: 0xfffffde8 │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + ldr r3, [pc, #228] @ 7e6ac <__cxa_atexit@plt+0x71efc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #224] @ 7e6b0 <__cxa_atexit@plt+0x71f00> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r8, [r6, #64] @ 0x40 │ │ │ │ + str r8, [r6, #52] @ 0x34 │ │ │ │ + str r8, [r6, #40] @ 0x28 │ │ │ │ + stmib r6, {r8, ip} │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + ldr r7, [pc, #192] @ 7e6b4 <__cxa_atexit@plt+0x71f04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r8, [r6, #-4] │ │ │ │ + str r1, [r6, #-40] @ 0xffffffd8 │ │ │ │ + str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ + str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ + str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r6, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [pc, #152] @ 7e6b8 <__cxa_atexit@plt+0x71f08> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #-16] │ │ │ │ + str r8, [r6, #-12] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #32]! │ │ │ │ + str r0, [r6, #80] @ 0x50 │ │ │ │ + mov r7, r6 │ │ │ │ + str r3, [r7, #44]! @ 0x2c │ │ │ │ + str r7, [r6, #76] @ 0x4c │ │ │ │ + mov r7, r6 │ │ │ │ + str r9, [r7, #56]! @ 0x38 │ │ │ │ + str r7, [r6, #72] @ 0x48 │ │ │ │ + str r6, [r6, #108] @ 0x6c │ │ │ │ + sub r7, sl, #59 @ 0x3b │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #84] @ 7e6bc <__cxa_atexit@plt+0x71f0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #172 @ 0xac │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffaa4 │ │ │ │ + addseq r8, r8, #208, 16 @ 0xd00000 │ │ │ │ + addseq r8, r8, #204, 16 @ 0xcc0000 │ │ │ │ + addseq r8, r8, #224, 16 @ 0xe00000 │ │ │ │ + @ instruction: 0xfffffc80 │ │ │ │ + @ instruction: 0xfffffb80 │ │ │ │ + @ instruction: 0xfffff900 │ │ │ │ + adcseq r8, r9, #248, 20 @ 0xf8000 │ │ │ │ + @ instruction: 0xfffff684 │ │ │ │ + @ instruction: 0xfffff5bc │ │ │ │ + @ instruction: 0xfffff4f4 │ │ │ │ + @ instruction: 0xfffffd6c │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + @ instruction: 0xfffffcb8 │ │ │ │ + @ instruction: 0xfffff720 │ │ │ │ + addseq r8, r8, #104, 24 @ 0x6800 │ │ │ │ + addseq r8, r8, #188, 14 @ 0x2f00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7d8c8 <__cxa_atexit@plt+0x71118> │ │ │ │ + bhi 7e6f4 <__cxa_atexit@plt+0x71f44> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 7d8d0 <__cxa_atexit@plt+0x71120> │ │ │ │ + ldr r2, [pc, #24] @ 7e6fc <__cxa_atexit@plt+0x71f4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 5f2d0 <__cxa_atexit@plt+0x52b20> │ │ │ │ + b 697bc <__cxa_atexit@plt+0x5d00c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r9, r9, #152, 12 @ 0x9800000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + adcseq r8, r9, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r2, r6 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7d950 <__cxa_atexit@plt+0x711a0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7d95c <__cxa_atexit@plt+0x711ac> │ │ │ │ - ldr lr, [r7, #2] │ │ │ │ - sub r0, r6, #19 │ │ │ │ - ldr sl, [pc, #92] @ 7d96c <__cxa_atexit@plt+0x711bc> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r1, [pc, #88] @ 7d970 <__cxa_atexit@plt+0x711c0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - add ip, r2, #8 │ │ │ │ - stm ip, {r1, r8, sl} │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #24] │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr r1, [pc, #56] @ 7d974 <__cxa_atexit@plt+0x711c4> │ │ │ │ + bhi 7e738 <__cxa_atexit@plt+0x71f88> │ │ │ │ + ldr r2, [pc, #36] @ 7e740 <__cxa_atexit@plt+0x71f90> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #32] @ 7e744 <__cxa_atexit@plt+0x71f94> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, lr │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + addseq r6, r8, #0, 2 │ │ │ │ + adcseq r8, r9, #44, 16 @ 0x2c0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7e780 <__cxa_atexit@plt+0x71fd0> │ │ │ │ + ldr r8, [pc, #36] @ 7e788 <__cxa_atexit@plt+0x71fd8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 7e78c <__cxa_atexit@plt+0x71fdc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + addseq r8, r8, #164, 12 @ 0xa400000 │ │ │ │ + adcseq r8, r9, #224, 14 @ 0x3800000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7e7ec <__cxa_atexit@plt+0x7203c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7e7f8 <__cxa_atexit@plt+0x72048> │ │ │ │ + ldr r1, [pc, #72] @ 7e808 <__cxa_atexit@plt+0x72058> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #68] @ 7e80c <__cxa_atexit@plt+0x7205c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r9, r9, #0, 12 │ │ │ │ - adcseq r9, r9, #196, 16 @ 0xc40000 │ │ │ │ - adcseq r9, r9, #252, 10 @ 0x3f000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r2, r6 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq r8, r9, #136, 14 @ 0x2200000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7d9f4 <__cxa_atexit@plt+0x71244> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7da00 <__cxa_atexit@plt+0x71250> │ │ │ │ - ldr lr, [r7, #2] │ │ │ │ - sub r0, r6, #19 │ │ │ │ - ldr sl, [pc, #92] @ 7da10 <__cxa_atexit@plt+0x71260> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r1, [pc, #88] @ 7da14 <__cxa_atexit@plt+0x71264> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - add ip, r2, #8 │ │ │ │ - stm ip, {r1, r8, sl} │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #24] │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr r1, [pc, #56] @ 7da18 <__cxa_atexit@plt+0x71268> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ + bhi 7e878 <__cxa_atexit@plt+0x720c8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7e884 <__cxa_atexit@plt+0x720d4> │ │ │ │ + ldr r1, [pc, #84] @ 7e894 <__cxa_atexit@plt+0x720e4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #80] @ 7e898 <__cxa_atexit@plt+0x720e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, lr │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + adcseq r8, r9, #8, 14 @ 0x200000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7e900 <__cxa_atexit@plt+0x72150> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7e90c <__cxa_atexit@plt+0x7215c> │ │ │ │ + ldr r1, [pc, #80] @ 7e91c <__cxa_atexit@plt+0x7216c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #76] @ 7e920 <__cxa_atexit@plt+0x72170> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r7, r7, #12 │ │ │ │ + ldm r7, {r2, r5, r7} │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + add lr, r9, #12 │ │ │ │ + stm lr, {r2, r5, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r9, r9, #92, 10 @ 0x17000000 │ │ │ │ - adcseq r9, r9, #32, 16 @ 0x200000 │ │ │ │ - adcseq r9, r9, #88, 10 @ 0x16000000 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + adcseq r8, r9, #124, 12 @ 0x7c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7da90 <__cxa_atexit@plt+0x712e0> │ │ │ │ - ldr r2, [pc, #96] @ 7da98 <__cxa_atexit@plt+0x712e8> │ │ │ │ + bhi 7e95c <__cxa_atexit@plt+0x721ac> │ │ │ │ + ldr r2, [pc, #36] @ 7e964 <__cxa_atexit@plt+0x721b4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #88] @ 7da9c <__cxa_atexit@plt+0x712ec> │ │ │ │ + ldr r1, [pc, #32] @ 7e968 <__cxa_atexit@plt+0x721b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7da84 <__cxa_atexit@plt+0x712d4> │ │ │ │ - ldr r2, [pc, #64] @ 7daa0 <__cxa_atexit@plt+0x712f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7da84 <__cxa_atexit@plt+0x712d4> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - sub r5, r5, #8 │ │ │ │ + add r8, r2, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + addseq r8, r8, #196, 8 @ 0xc4000000 │ │ │ │ + adcseq r8, r9, #8, 12 @ 0x800000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7e9c8 <__cxa_atexit@plt+0x72218> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7e9d4 <__cxa_atexit@plt+0x72224> │ │ │ │ + ldr r1, [pc, #72] @ 7e9e4 <__cxa_atexit@plt+0x72234> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #68] @ 7e9e8 <__cxa_atexit@plt+0x72238> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - adcseq r9, r9, #12, 10 @ 0x3000000 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 7dae0 <__cxa_atexit@plt+0x71330> │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq r8, r9, #172, 10 @ 0x2b000000 │ │ │ │ + addseq r5, r8, #184, 28 @ 0xb80 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7ea3c <__cxa_atexit@plt+0x7228c> │ │ │ │ + ldr r3, [pc, #52] @ 7ea44 <__cxa_atexit@plt+0x72294> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7dad8 <__cxa_atexit@plt+0x71328> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r2, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 7ea30 <__cxa_atexit@plt+0x72280> │ │ │ │ + mov r7, sl │ │ │ │ + b 7ea54 <__cxa_atexit@plt+0x722a4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7db6c <__cxa_atexit@plt+0x713bc> │ │ │ │ - ldr r2, [pc, #88] @ 7db74 <__cxa_atexit@plt+0x713c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #80] @ 7db78 <__cxa_atexit@plt+0x713c8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7db60 <__cxa_atexit@plt+0x713b0> │ │ │ │ - ldr r2, [pc, #56] @ 7db7c <__cxa_atexit@plt+0x713cc> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + addseq r5, r8, #96, 28 @ 0x600 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #88] @ 7eab8 <__cxa_atexit@plt+0x72308> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7db60 <__cxa_atexit@plt+0x713b0> │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 7ea9c <__cxa_atexit@plt+0x722ec> │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 7eaa8 <__cxa_atexit@plt+0x722f8> │ │ │ │ + ldr r3, [pc, #52] @ 7eabc <__cxa_atexit@plt+0x7230c> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7eab0 <__cxa_atexit@plt+0x72300> │ │ │ │ + b 7eb18 <__cxa_atexit@plt+0x72368> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r8, [r5], #20 │ │ │ │ + b 202b29c <__cxa_atexit@plt+0x201eaec> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - adcseq r9, r9, #40, 8 @ 0x28000000 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 7dbb4 <__cxa_atexit@plt+0x71404> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + addseq r5, r8, #232, 26 @ 0x3a00 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 7eaf8 <__cxa_atexit@plt+0x72348> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r3, [pc, #40] @ 7eb0c <__cxa_atexit@plt+0x7235c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7dbac <__cxa_atexit@plt+0x713fc> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ + beq 7eb04 <__cxa_atexit@plt+0x72354> │ │ │ │ + b 7eb18 <__cxa_atexit@plt+0x72368> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #24 │ │ │ │ + b 202b29c <__cxa_atexit@plt+0x201eaec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 7ebb4 <__cxa_atexit@plt+0x72404> │ │ │ │ + ldmib r5, {r3, r8} │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r1, [r1, #3] │ │ │ │ + add r9, r6, #4 │ │ │ │ + cmp r1, #1 │ │ │ │ + beq 7eb6c <__cxa_atexit@plt+0x723bc> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 7eb94 <__cxa_atexit@plt+0x723e4> │ │ │ │ + ldr r2, [pc, #120] @ 7ebd0 <__cxa_atexit@plt+0x72420> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r0, [r6, #20]! │ │ │ │ + stmdb r6, {r3, r7} │ │ │ │ + str r2, [r6, #-16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r1, [pc, #88] @ 7ebcc <__cxa_atexit@plt+0x7241c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + add r6, r6, #12 │ │ │ │ + ldr r2, [pc, #40] @ 7ebc8 <__cxa_atexit@plt+0x72418> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r0, [r6] │ │ │ │ + str r2, [r9] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffb64 │ │ │ │ + @ instruction: 0xfffffd2c │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + addseq r8, r8, #164, 4 @ 0x4000000a │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - mov r1, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7dc8c <__cxa_atexit@plt+0x714dc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #72 @ 0x48 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7dc94 <__cxa_atexit@plt+0x714e4> │ │ │ │ - ldr r9, [pc, #164] @ 7dca8 <__cxa_atexit@plt+0x714f8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - ldr r0, [pc, #148] @ 7dcac <__cxa_atexit@plt+0x714fc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r1, {r0, r2} │ │ │ │ - ldr r0, [pc, #140] @ 7dcb0 <__cxa_atexit@plt+0x71500> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - sub r0, r6, #19 │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - sub r0, r6, #30 │ │ │ │ - ldr r1, [pc, #120] @ 7dcb4 <__cxa_atexit@plt+0x71504> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov lr, r3 │ │ │ │ - str r9, [lr, #12]! │ │ │ │ - mov r9, r3 │ │ │ │ - ldr r2, [pc, #96] @ 7dcb8 <__cxa_atexit@plt+0x71508> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7ec28 <__cxa_atexit@plt+0x72478> │ │ │ │ + ldr r3, [pc, #64] @ 7ec40 <__cxa_atexit@plt+0x72490> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #60] @ 7ec44 <__cxa_atexit@plt+0x72494> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r9, #24]! │ │ │ │ - str r8, [r3, #32] │ │ │ │ - ldr r2, [pc, #84] @ 7dcbc <__cxa_atexit@plt+0x7150c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r3, #36 @ 0x24 │ │ │ │ - stm r8, {r2, r9, ip} │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - str r0, [r3, #52] @ 0x34 │ │ │ │ - str lr, [r3, #56] @ 0x38 │ │ │ │ - str r1, [r3, #60] @ 0x3c │ │ │ │ - str r3, [r3, #68] @ 0x44 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r3 │ │ │ │ - b 7dc9c <__cxa_atexit@plt+0x714ec> │ │ │ │ - mov r5, #72 @ 0x48 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 7ec48 <__cxa_atexit@plt+0x72498> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe1c │ │ │ │ - adcseq r9, r9, #32, 6 @ 0x80000000 │ │ │ │ - adcseq r9, r9, #100, 6 @ 0x90000001 │ │ │ │ - adcseq r9, r9, #212, 4 @ 0x4000000d │ │ │ │ - @ instruction: 0xfffffeac │ │ │ │ - adcseq r9, r9, #112, 10 @ 0x1c000000 │ │ │ │ + @ instruction: 0xfffffac8 │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + addseq r8, r8, #168, 12 @ 0xa800000 │ │ │ │ + addseq r8, r8, #48, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7dd0c <__cxa_atexit@plt+0x7155c> │ │ │ │ - ldr r2, [pc, #56] @ 7dd14 <__cxa_atexit@plt+0x71564> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi 7ec80 <__cxa_atexit@plt+0x724d0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 7dd18 <__cxa_atexit@plt+0x71568> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 7dd1c <__cxa_atexit@plt+0x7156c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ + ldr r2, [pc, #24] @ 7ec88 <__cxa_atexit@plt+0x724d8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ + b 697bc <__cxa_atexit@plt+0x5d00c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq ip, r8, #228, 2 @ 0x39 │ │ │ │ - adcseq r9, r9, #104, 4 @ 0x80000006 │ │ │ │ - adcseq r9, r9, #68, 4 @ 0x40000004 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r8, r6 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7dda8 <__cxa_atexit@plt+0x715f8> │ │ │ │ - ldr r6, [pc, #132] @ 7ddc8 <__cxa_atexit@plt+0x71618> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r1, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r0, [pc, #120] @ 7ddcc <__cxa_atexit@plt+0x7161c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7dd98 <__cxa_atexit@plt+0x715e8> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7ddb8 <__cxa_atexit@plt+0x71608> │ │ │ │ - ldr r3, [pc, #80] @ 7ddd0 <__cxa_atexit@plt+0x71620> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r8 │ │ │ │ + adcseq r8, r9, #224, 4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7ecc4 <__cxa_atexit@plt+0x72514> │ │ │ │ + ldr r8, [pc, #36] @ 7eccc <__cxa_atexit@plt+0x7251c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #28] @ 7ecd0 <__cxa_atexit@plt+0x72520> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + addseq r8, r8, #96, 2 │ │ │ │ + adcseq r8, r9, #156, 4 @ 0xc0000009 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7ed34 <__cxa_atexit@plt+0x72584> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7ed40 <__cxa_atexit@plt+0x72590> │ │ │ │ + ldr r1, [pc, #76] @ 7ed50 <__cxa_atexit@plt+0x725a0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #72] @ 7ed54 <__cxa_atexit@plt+0x725a4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - adcseq r9, r9, #252, 2 @ 0x3f │ │ │ │ - adcseq r9, r9, #72, 4 @ 0x80000004 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7de10 <__cxa_atexit@plt+0x71660> │ │ │ │ - ldr r3, [pc, #36] @ 7de1c <__cxa_atexit@plt+0x7166c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r9, r9, #208, 2 @ 0x34 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq r8, r9, #68, 4 @ 0x40000004 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 7dea8 <__cxa_atexit@plt+0x716f8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7deb0 <__cxa_atexit@plt+0x71700> │ │ │ │ - ldr lr, [pc, #108] @ 7dec4 <__cxa_atexit@plt+0x71714> │ │ │ │ + bhi 7edc8 <__cxa_atexit@plt+0x72618> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7edd0 <__cxa_atexit@plt+0x72620> │ │ │ │ + ldr lr, [pc, #88] @ 7ede4 <__cxa_atexit@plt+0x72634> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #92] @ 7dec8 <__cxa_atexit@plt+0x71718> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r1} │ │ │ │ - ldr r0, [pc, #84] @ 7decc <__cxa_atexit@plt+0x7171c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r0, [pc, #76] @ 7ded0 <__cxa_atexit@plt+0x71720> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r1, r3 │ │ │ │ - str lr, [r1, #12]! │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str sl, [r3, #24] │ │ │ │ - add lr, r3, #28 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - mov r8, r9 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r3 │ │ │ │ - b 7deb8 <__cxa_atexit@plt+0x71708> │ │ │ │ - mov r5, #40 @ 0x28 │ │ │ │ + ldr r1, [pc, #84] @ 7ede8 <__cxa_atexit@plt+0x72638> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + add sl, r7, #20 │ │ │ │ + ldm sl, {r2, r8, sl} │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r3, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + b 7edd8 <__cxa_atexit@plt+0x72628> │ │ │ │ + mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ - adcseq r9, r9, #204 @ 0xcc │ │ │ │ - adcseq r9, r9, #16, 2 │ │ │ │ - adcseq r9, r9, #140 @ 0x8c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7df40 <__cxa_atexit@plt+0x71790> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7df4c <__cxa_atexit@plt+0x7179c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #76] @ 7df5c <__cxa_atexit@plt+0x717ac> │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + adcseq r8, r9, #188, 2 @ 0x2f │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7ee64 <__cxa_atexit@plt+0x726b4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7ee6c <__cxa_atexit@plt+0x726bc> │ │ │ │ + ldr lr, [pc, #96] @ 7ee80 <__cxa_atexit@plt+0x726d0> │ │ │ │ add lr, pc, lr │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr sl, [pc, #68] @ 7df60 <__cxa_atexit@plt+0x717b0> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ + ldr r1, [pc, #92] @ 7ee84 <__cxa_atexit@plt+0x726d4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + add ip, r7, #20 │ │ │ │ + ldm ip, {r0, r2, ip} │ │ │ │ + ldr sl, [r7, #32] │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r3, [r9, #16] │ │ │ │ + add lr, r9, #20 │ │ │ │ + stm lr, {r0, r2, ip} │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + b 7ee74 <__cxa_atexit@plt+0x726c4> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r1 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - adcseq r9, r9, #124 @ 0x7c │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + adcseq r8, r9, #40, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7dfd8 <__cxa_atexit@plt+0x71828> │ │ │ │ - ldr r2, [pc, #96] @ 7dfe0 <__cxa_atexit@plt+0x71830> │ │ │ │ + bhi 7eec0 <__cxa_atexit@plt+0x72710> │ │ │ │ + ldr r2, [pc, #36] @ 7eec8 <__cxa_atexit@plt+0x72718> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #88] @ 7dfe4 <__cxa_atexit@plt+0x71834> │ │ │ │ + ldr r1, [pc, #32] @ 7eecc <__cxa_atexit@plt+0x7271c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7dfcc <__cxa_atexit@plt+0x7181c> │ │ │ │ - ldr r2, [pc, #64] @ 7dfe8 <__cxa_atexit@plt+0x71838> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7dfcc <__cxa_atexit@plt+0x7181c> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r8, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - adcseq r8, r9, #196, 30 @ 0x310 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 7e028 <__cxa_atexit@plt+0x71878> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7e020 <__cxa_atexit@plt+0x71870> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + addseq r7, r8, #96, 30 @ 0x180 │ │ │ │ + adcseq r8, r9, #164 @ 0xa4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7ef30 <__cxa_atexit@plt+0x72780> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7ef3c <__cxa_atexit@plt+0x7278c> │ │ │ │ + ldr r1, [pc, #76] @ 7ef4c <__cxa_atexit@plt+0x7279c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #72] @ 7ef50 <__cxa_atexit@plt+0x727a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + adcseq r8, r9, #72 @ 0x48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7e0bc <__cxa_atexit@plt+0x7190c> │ │ │ │ - ldr r2, [pc, #96] @ 7e0c4 <__cxa_atexit@plt+0x71914> │ │ │ │ + bhi 7ef8c <__cxa_atexit@plt+0x727dc> │ │ │ │ + ldr r2, [pc, #36] @ 7ef94 <__cxa_atexit@plt+0x727e4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #88] @ 7e0c8 <__cxa_atexit@plt+0x71918> │ │ │ │ + ldr r1, [pc, #32] @ 7ef98 <__cxa_atexit@plt+0x727e8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7e0b0 <__cxa_atexit@plt+0x71900> │ │ │ │ - ldr r2, [pc, #64] @ 7e0cc <__cxa_atexit@plt+0x7191c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7e0b0 <__cxa_atexit@plt+0x71900> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - adcseq r8, r9, #224, 28 @ 0xe00 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 7e10c <__cxa_atexit@plt+0x7195c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7e104 <__cxa_atexit@plt+0x71954> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + addseq r5, r8, #172, 16 @ 0xac0000 │ │ │ │ + adcseq r7, r9, #216, 30 @ 0x360 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7efec <__cxa_atexit@plt+0x7283c> │ │ │ │ + ldr r2, [pc, #56] @ 7eff8 <__cxa_atexit@plt+0x72848> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + stmdb r3, {r1, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 7efe0 <__cxa_atexit@plt+0x72830> │ │ │ │ + mov r7, sl │ │ │ │ + b 7f004 <__cxa_atexit@plt+0x72854> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + ldmib r5, {r2, r8} │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + and r6, r3, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + beq 7f05c <__cxa_atexit@plt+0x728ac> │ │ │ │ + cmp r6, #3 │ │ │ │ + bne 7f094 <__cxa_atexit@plt+0x728e4> │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 7f0d4 <__cxa_atexit@plt+0x72924> │ │ │ │ + ldr r0, [pc, #184] @ 7f0fc <__cxa_atexit@plt+0x7294c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr sl, [r3, #1] │ │ │ │ + str r0, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r8, r2 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 7f0dc <__cxa_atexit@plt+0x7292c> │ │ │ │ + ldr lr, [pc, #136] @ 7f0f8 <__cxa_atexit@plt+0x72948> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r3, #2] │ │ │ │ + ldr sl, [r3, #6] │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r7, [r9, #16] │ │ │ │ + str r1, [r9, #20] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + add r6, r9, #36 @ 0x24 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 7f0e4 <__cxa_atexit@plt+0x72934> │ │ │ │ + add lr, r3, #3 │ │ │ │ + ldm lr, {r0, ip, lr} │ │ │ │ + ldr sl, [r3, #15] │ │ │ │ + ldr r3, [pc, #64] @ 7f0f4 <__cxa_atexit@plt+0x72944> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r7, [r9, #16] │ │ │ │ + add r0, r9, #20 │ │ │ │ + stm r0, {r1, r8, ip, lr} │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 3ff714 <__cxa_atexit@plt+0x3f2f64> │ │ │ │ + mov r7, #12 │ │ │ │ + b 7f0e8 <__cxa_atexit@plt+0x72938> │ │ │ │ + mov r7, #24 │ │ │ │ + b 7f0e8 <__cxa_atexit@plt+0x72938> │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffd3c │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + addseq r7, r8, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - mov r1, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7e1ec <__cxa_atexit@plt+0x71a3c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #72 @ 0x48 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7e1f4 <__cxa_atexit@plt+0x71a44> │ │ │ │ - ldr r9, [pc, #164] @ 7e208 <__cxa_atexit@plt+0x71a58> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - ldr r0, [pc, #148] @ 7e20c <__cxa_atexit@plt+0x71a5c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r1, {r0, r2} │ │ │ │ - ldr r0, [pc, #140] @ 7e210 <__cxa_atexit@plt+0x71a60> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - sub r0, r6, #19 │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - sub r0, r6, #30 │ │ │ │ - ldr r1, [pc, #120] @ 7e214 <__cxa_atexit@plt+0x71a64> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov lr, r3 │ │ │ │ - str r9, [lr, #12]! │ │ │ │ - mov r9, r3 │ │ │ │ - ldr r2, [pc, #96] @ 7e218 <__cxa_atexit@plt+0x71a68> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7f154 <__cxa_atexit@plt+0x729a4> │ │ │ │ + ldr r3, [pc, #64] @ 7f16c <__cxa_atexit@plt+0x729bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #60] @ 7f170 <__cxa_atexit@plt+0x729c0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r9, #24]! │ │ │ │ - str r8, [r3, #32] │ │ │ │ - ldr r2, [pc, #84] @ 7e21c <__cxa_atexit@plt+0x71a6c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r3, #36 @ 0x24 │ │ │ │ - stm r8, {r2, r9, ip} │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - str r0, [r3, #52] @ 0x34 │ │ │ │ - str lr, [r3, #56] @ 0x38 │ │ │ │ - str r1, [r3, #60] @ 0x3c │ │ │ │ - str r3, [r3, #68] @ 0x44 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r3 │ │ │ │ - b 7e1fc <__cxa_atexit@plt+0x71a4c> │ │ │ │ - mov r5, #72 @ 0x48 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 7f174 <__cxa_atexit@plt+0x729c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - adcseq r8, r9, #192, 26 @ 0x3000 │ │ │ │ - adcseq r8, r9, #4, 28 @ 0x40 │ │ │ │ - adcseq r8, r9, #116, 26 @ 0x1d00 │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - adcseq r9, r9, #16 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ + @ instruction: 0xfffffb28 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + addseq r8, r8, #132, 2 @ 0x21 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7e26c <__cxa_atexit@plt+0x71abc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 7e274 <__cxa_atexit@plt+0x71ac4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 7e278 <__cxa_atexit@plt+0x71ac8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ + bhi 7f1a8 <__cxa_atexit@plt+0x729f8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 7f1b0 <__cxa_atexit@plt+0x72a00> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 5f260 <__cxa_atexit@plt+0x52ab0> │ │ │ │ + b 3ff754 <__cxa_atexit@plt+0x3f2fa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r8, r9, #8, 26 @ 0x200 │ │ │ │ - adcseq r8, r9, #72, 26 @ 0x1200 │ │ │ │ + adcseq r7, r9, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7e310 <__cxa_atexit@plt+0x71b60> │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7f25c <__cxa_atexit@plt+0x72aac> │ │ │ │ + ldr r3, [pc, #144] @ 7f264 <__cxa_atexit@plt+0x72ab4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r1, r2} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7f22c <__cxa_atexit@plt+0x72a7c> │ │ │ │ + ldr r1, [pc, #112] @ 7f268 <__cxa_atexit@plt+0x72ab8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 7f23c <__cxa_atexit@plt+0x72a8c> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 7f254 <__cxa_atexit@plt+0x72aa4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #40] @ 7f26c <__cxa_atexit@plt+0x72abc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + adcseq r7, r9, #244, 24 @ 0xf400 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #84] @ 7f2dc <__cxa_atexit@plt+0x72b2c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 7f2b4 <__cxa_atexit@plt+0x72b04> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 7f2d0 <__cxa_atexit@plt+0x72b20> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ldr r3, [pc, #24] @ 7f2e0 <__cxa_atexit@plt+0x72b30> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + adcseq r7, r9, #112, 24 @ 0x7000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7f314 <__cxa_atexit@plt+0x72b64> │ │ │ │ + ldr r3, [pc, #32] @ 7f320 <__cxa_atexit@plt+0x72b70> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + adcseq r7, r9, #56, 24 @ 0x3800 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7f390 <__cxa_atexit@plt+0x72be0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #48 @ 0x30 │ │ │ │ + add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 7e318 <__cxa_atexit@plt+0x71b68> │ │ │ │ + bcc 7f39c <__cxa_atexit@plt+0x72bec> │ │ │ │ + ldr r1, [pc, #84] @ 7f3ac <__cxa_atexit@plt+0x72bfc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r0, r1, #1 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #108] @ 7e32c <__cxa_atexit@plt+0x71b7c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r1} │ │ │ │ - ldr r0, [pc, #100] @ 7e330 <__cxa_atexit@plt+0x71b80> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - sub r0, r6, #19 │ │ │ │ - ldr r1, [pc, #88] @ 7e334 <__cxa_atexit@plt+0x71b84> │ │ │ │ + ldr r1, [pc, #72] @ 7f3b0 <__cxa_atexit@plt+0x72c00> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - ldr sl, [pc, #80] @ 7e338 <__cxa_atexit@plt+0x71b88> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - mov r2, r3 │ │ │ │ - str sl, [r2, #12]! │ │ │ │ - str r8, [r3, #20] │ │ │ │ - add r8, r3, #24 │ │ │ │ - stm r8, {r1, r2, r9} │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - str r3, [r3, #44] @ 0x2c │ │ │ │ + stmib r2, {r1, r8} │ │ │ │ + str r0, [r2, #12] │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr r1, [pc, #56] @ 7f3b4 <__cxa_atexit@plt+0x72c04> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ mov r8, lr │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r3 │ │ │ │ - b 7e320 <__cxa_atexit@plt+0x71b70> │ │ │ │ - mov r5, #48 @ 0x30 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - adcseq r8, r9, #120, 24 @ 0x7800 │ │ │ │ - adcseq r8, r9, #188, 24 @ 0xbc00 │ │ │ │ - adcseq r8, r9, #52, 24 @ 0x3400 │ │ │ │ - adcseq r8, r9, #224, 24 @ 0xe000 │ │ │ │ - addseq fp, r8, #188, 22 @ 0x2f000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + adcseq r7, r9, #208, 24 @ 0xd000 │ │ │ │ + adcseq r7, r9, #168, 22 @ 0x2a000 │ │ │ │ + adcseq r7, r9, #188, 22 @ 0x2f000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7e38c <__cxa_atexit@plt+0x71bdc> │ │ │ │ + bhi 7f3f0 <__cxa_atexit@plt+0x72c40> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - ldr r0, [pc, #40] @ 7e394 <__cxa_atexit@plt+0x71be4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r7, [pc, #24] @ 7e398 <__cxa_atexit@plt+0x71be8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 7cb34 <__cxa_atexit@plt+0x70384> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq r8, r9, #228, 22 @ 0x39000 │ │ │ │ - adcseq r8, r9, #156, 28 @ 0x9c0 │ │ │ │ - addseq fp, r8, #92, 22 @ 0x17000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7e428 <__cxa_atexit@plt+0x71c78> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7e434 <__cxa_atexit@plt+0x71c84> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 7e444 <__cxa_atexit@plt+0x71c94> │ │ │ │ + ldr r1, [pc, #24] @ 7f3f8 <__cxa_atexit@plt+0x72c48> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr ip, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr lr, [r7, #16] │ │ │ │ - ldr r9, [r7, #20] │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ - ldr r0, [r7, #28] │ │ │ │ - ldr r1, [pc, #80] @ 7e448 <__cxa_atexit@plt+0x71c98> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #72] @ 7e44c <__cxa_atexit@plt+0x71c9c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str ip, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb8e4 <__cxa_atexit@plt+0x3df134> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r8, r9, #124, 22 @ 0x1f000 │ │ │ │ - adcseq r8, r9, #160, 22 @ 0x28000 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - addseq fp, r8, #168, 20 @ 0xa8000 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r0, r5, #20 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 7e4f4 <__cxa_atexit@plt+0x71d44> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7e500 <__cxa_atexit@plt+0x71d50> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #136] @ 7e510 <__cxa_atexit@plt+0x71d60> │ │ │ │ + adcseq r7, r9, #112, 22 @ 0x1c000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7f430 <__cxa_atexit@plt+0x72c80> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 7f438 <__cxa_atexit@plt+0x72c88> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r9, [r7, #20] │ │ │ │ - add ip, r7, #24 │ │ │ │ - ldm ip, {r8, sl, ip} │ │ │ │ - str r6, [sp] │ │ │ │ - mov r6, r0 │ │ │ │ - ldr lr, [pc, #92] @ 7e514 <__cxa_atexit@plt+0x71d64> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [pc, #84] @ 7e518 <__cxa_atexit@plt+0x71d68> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str fp, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ - ldm sp, {r6, fp} │ │ │ │ - b 3eb8ec <__cxa_atexit@plt+0x3df13c> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r8, r9, #200, 20 @ 0xc8000 │ │ │ │ - adcseq r8, r9, #224, 20 @ 0xe0000 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - addseq fp, r8, #220, 18 @ 0x370000 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + adcseq r7, r9, #48, 22 @ 0xc000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - sub r0, r5, #20 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 7e5dc <__cxa_atexit@plt+0x71e2c> │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 7f4bc <__cxa_atexit@plt+0x72d0c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #48 @ 0x30 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 7e5e8 <__cxa_atexit@plt+0x71e38> │ │ │ │ + bcc 7f4c8 <__cxa_atexit@plt+0x72d18> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #164] @ 7e5f8 <__cxa_atexit@plt+0x71e48> │ │ │ │ + ldr r1, [pc, #104] @ 7f4d8 <__cxa_atexit@plt+0x72d28> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - str r2, [sp] │ │ │ │ - add ip, r7, #16 │ │ │ │ - ldm ip, {r2, r9, sl, ip} │ │ │ │ - str r4, [sp, #8] │ │ │ │ - str r0, [sp, #12] │ │ │ │ - ldr lr, [r7, #32] │ │ │ │ - ldr r8, [r7, #36] @ 0x24 │ │ │ │ - ldr r0, [r7, #40] @ 0x28 │ │ │ │ - str r0, [sp, #4] │ │ │ │ - sub r0, r6, #43 @ 0x2b │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - ldr r4, [pc, #104] @ 7e5fc <__cxa_atexit@plt+0x71e4c> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r4, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [pc, #96] @ 7e600 <__cxa_atexit@plt+0x71e50> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r3, #16]! │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - ldr r4, [pc, #84] @ 7e604 <__cxa_atexit@plt+0x71e54> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - ldr r0, [sp] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, r9, sl, ip, lr} │ │ │ │ - str r4, [r3, #-12] │ │ │ │ - str r8, [r3, #-8] │ │ │ │ - ldr r5, [sp, #4] │ │ │ │ - str r5, [r3, #-4] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr r5, [sp, #12] │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr sl, [pc, #72] @ 7f4dc <__cxa_atexit@plt+0x72d2c> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [pc, #68] @ 7f4e0 <__cxa_atexit@plt+0x72d30> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + ldr r2, [pc, #56] @ 7f4e4 <__cxa_atexit@plt+0x72d34> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r5, r3, #8 │ │ │ │ + stm r5, {r0, r1, r2, r3, lr} │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r8, r9, #252, 18 @ 0x3f0000 │ │ │ │ - adcseq r8, r9, #4, 20 @ 0x4000 │ │ │ │ - @ instruction: 0xfffffeb8 │ │ │ │ - @ instruction: 0xfffffcd4 │ │ │ │ - addseq fp, r8, #236, 16 @ 0xec0000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov lr, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7e6d8 <__cxa_atexit@plt+0x71f28> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7e6e0 <__cxa_atexit@plt+0x71f30> │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr fp, [r7, #6] │ │ │ │ - str r6, [sp, #16] │ │ │ │ - ldr sl, [r7, #10] │ │ │ │ - ldr ip, [r7, #14] │ │ │ │ - ldr r1, [r7, #18] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [r7, #22] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [r7, #26] │ │ │ │ - str lr, [sp, #12] │ │ │ │ - ldr r6, [r7, #30] │ │ │ │ - str r6, [sp, #8] │ │ │ │ - mov lr, r8 │ │ │ │ - ldr r8, [pc, #120] @ 7e6f4 <__cxa_atexit@plt+0x71f44> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - ldr r6, [pc, #112] @ 7e6f8 <__cxa_atexit@plt+0x71f48> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3, #4]! │ │ │ │ - str lr, [r3, #40] @ 0x28 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str fp, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str ip, [r3, #24] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - str r6, [r3, #28] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r6, [r3, #32] │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - str r6, [r5, #-4] │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - mov r8, r1 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r6, r3 │ │ │ │ - b 7e6e8 <__cxa_atexit@plt+0x71f38> │ │ │ │ - mov r0, #44 @ 0x2c │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov fp, lr │ │ │ │ - bx r0 │ │ │ │ - adcseq r8, r9, #28, 18 @ 0x70000 │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ + adcseq r7, r9, #224, 20 @ 0xe0000 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + adcseq r7, r9, #156, 20 @ 0x9c000 │ │ │ │ + adcseq r7, r9, #100, 20 @ 0x64000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7e748 <__cxa_atexit@plt+0x71f98> │ │ │ │ + bhi 7f51c <__cxa_atexit@plt+0x72d6c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 7e750 <__cxa_atexit@plt+0x71fa0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 7e754 <__cxa_atexit@plt+0x71fa4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #24] @ 7f524 <__cxa_atexit@plt+0x72d74> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 5f260 <__cxa_atexit@plt+0x52ab0> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r8, r9, #44, 16 @ 0x2c0000 │ │ │ │ - adcseq r8, r9, #108, 16 @ 0x6c0000 │ │ │ │ + adcseq r7, r9, #68, 20 @ 0x44000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 7e7bc <__cxa_atexit@plt+0x7200c> │ │ │ │ + bhi 7f5a8 <__cxa_atexit@plt+0x72df8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 7e7c8 <__cxa_atexit@plt+0x72018> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #68] @ 7e7d8 <__cxa_atexit@plt+0x72028> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + bcc 7f5b4 <__cxa_atexit@plt+0x72e04> │ │ │ │ + ldr lr, [pc, #104] @ 7f5c4 <__cxa_atexit@plt+0x72e14> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #60] @ 7e7dc <__cxa_atexit@plt+0x7202c> │ │ │ │ + ldr r0, [pc, #88] @ 7f5c8 <__cxa_atexit@plt+0x72e18> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #76] @ 7f5cc <__cxa_atexit@plt+0x72e1c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #68] @ 7f5d0 <__cxa_atexit@plt+0x72e20> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - adcseq r8, r9, #124, 14 @ 0x1f00000 │ │ │ │ - adcseq r8, r9, #152, 14 @ 0x2600000 │ │ │ │ - addseq fp, r8, #24, 14 @ 0x600000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7e860 <__cxa_atexit@plt+0x720b0> │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq r7, r9, #200, 18 @ 0x320000 │ │ │ │ + adcseq r7, r9, #244, 18 @ 0x3d0000 │ │ │ │ + adcseq r7, r9, #132, 18 @ 0x210000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 7f64c <__cxa_atexit@plt+0x72e9c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 7e86c <__cxa_atexit@plt+0x720bc> │ │ │ │ + bcc 7f658 <__cxa_atexit@plt+0x72ea8> │ │ │ │ + ldr lr, [pc, #100] @ 7f668 <__cxa_atexit@plt+0x72eb8> │ │ │ │ + add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #120] @ 7e890 <__cxa_atexit@plt+0x720e0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - ldr r0, [pc, #100] @ 7e894 <__cxa_atexit@plt+0x720e4> │ │ │ │ + ldr r0, [pc, #92] @ 7f66c <__cxa_atexit@plt+0x72ebc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #4]! │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - sub r2, r5, #28 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7e87c <__cxa_atexit@plt+0x720cc> │ │ │ │ - ldr r3, [pc, #76] @ 7e89c <__cxa_atexit@plt+0x720ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - sub lr, r5, #28 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - mov r5, r2 │ │ │ │ - b 5f1e0 <__cxa_atexit@plt+0x52a30> │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r2, [pc, #64] @ 7f670 <__cxa_atexit@plt+0x72ec0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7e898 <__cxa_atexit@plt+0x720e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + adcseq r7, r9, #64, 18 @ 0x100000 │ │ │ │ + adcseq r7, r9, #252, 18 @ 0x3f0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7f748 <__cxa_atexit@plt+0x72f98> │ │ │ │ + ldr lr, [pc, #212] @ 7f768 <__cxa_atexit@plt+0x72fb8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 7f738 <__cxa_atexit@plt+0x72f88> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #44 @ 0x2c │ │ │ │ + cmp r2, sl │ │ │ │ + bcc 7f750 <__cxa_atexit@plt+0x72fa0> │ │ │ │ + ldr lr, [pc, #152] @ 7f76c <__cxa_atexit@plt+0x72fbc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #148] @ 7f770 <__cxa_atexit@plt+0x72fc0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #144] @ 7f774 <__cxa_atexit@plt+0x72fc4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #-12]! │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr ip, [r8, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldmib r5, {r3, r7} │ │ │ │ + str r6, [r5, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #24]! │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str ip, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + add lr, r6, #32 │ │ │ │ + stm lr, {r0, r2, r7} │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff76c <__cxa_atexit@plt+0x3f2fbc> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - adcseq r8, r9, #56, 14 @ 0xe00000 │ │ │ │ - adcseq r8, r9, #152, 14 @ 0x2600000 │ │ │ │ - addseq fp, r8, #116, 12 @ 0x7400000 │ │ │ │ - @ instruction: 0xffffdabc │ │ │ │ - addseq fp, r8, #88, 12 @ 0x5800000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r8 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + adcseq r7, r9, #72, 18 @ 0x120000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7f7fc <__cxa_atexit@plt+0x7304c> │ │ │ │ + ldr lr, [pc, #108] @ 7f808 <__cxa_atexit@plt+0x73058> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #104] @ 7f80c <__cxa_atexit@plt+0x7305c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #100] @ 7f810 <__cxa_atexit@plt+0x73060> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [r5, #8]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r0, #4]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + mov r3, r0 │ │ │ │ + str lr, [r3, #24]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str sl, [r0, #8] │ │ │ │ + str r2, [r0, #12] │ │ │ │ + str ip, [r0, #16] │ │ │ │ + str r1, [r0, #20] │ │ │ │ + str r2, [r0, #32] │ │ │ │ + str r1, [r0, #36] @ 0x24 │ │ │ │ + str r9, [r0, #40] @ 0x28 │ │ │ │ + b 3ff76c <__cxa_atexit@plt+0x3f2fbc> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + @ instruction: 0xfffffc9c │ │ │ │ + adcseq r7, r9, #128, 16 @ 0x800000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7e92c <__cxa_atexit@plt+0x7217c> │ │ │ │ + sub ip, r5, #12 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 7f8a4 <__cxa_atexit@plt+0x730f4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 7e938 <__cxa_atexit@plt+0x72188> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 7e948 <__cxa_atexit@plt+0x72198> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr ip, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr lr, [r7, #16] │ │ │ │ - ldr r9, [r7, #20] │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ - ldr r0, [r7, #28] │ │ │ │ - ldr r1, [pc, #80] @ 7e94c <__cxa_atexit@plt+0x7219c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #72] @ 7e950 <__cxa_atexit@plt+0x721a0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str ip, [r3, #8] │ │ │ │ + bcc 7f8b0 <__cxa_atexit@plt+0x73100> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + sub lr, r6, #15 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r8, [pc, #96] @ 7f8c0 <__cxa_atexit@plt+0x73110> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + stmdb r5, {r8, r9, lr} │ │ │ │ + ldr r5, [pc, #88] @ 7f8c4 <__cxa_atexit@plt+0x73114> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb8e4 <__cxa_atexit@plt+0x3df134> │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r5, [pc, #68] @ 7f8c8 <__cxa_atexit@plt+0x73118> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r1, r3, fp} │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, r1 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - adcseq r8, r9, #120, 12 @ 0x7800000 │ │ │ │ - adcseq r8, r9, #156, 12 @ 0x9c00000 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - addseq fp, r8, #164, 10 @ 0x29000000 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + adcseq r7, r9, #204, 14 @ 0x3300000 │ │ │ │ + @ instruction: 0xfffffb50 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + addseq r7, r8, #176, 10 @ 0x2c000000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #24 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7f998 <__cxa_atexit@plt+0x731e8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 7f9a0 <__cxa_atexit@plt+0x731f0> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r0, [pc, #208] @ 7f9d4 <__cxa_atexit@plt+0x73224> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-8] │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r0, r9, sl} │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + ldr ip, [pc, #184] @ 7f9d8 <__cxa_atexit@plt+0x73228> │ │ │ │ + add ip, pc, ip │ │ │ │ + sub lr, r2, #19 │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + sub r2, r2, #9 │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #164] @ 7f9dc <__cxa_atexit@plt+0x7322c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str ip, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + ldr r2, [pc, #148] @ 7f9e0 <__cxa_atexit@plt+0x73230> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #12] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r0, r9, sl} │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 7f9b8 <__cxa_atexit@plt+0x73208> │ │ │ │ + ldr r7, [pc, #120] @ 7f9e8 <__cxa_atexit@plt+0x73238> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #116] @ 7f9ec <__cxa_atexit@plt+0x7323c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #28]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff6dc <__cxa_atexit@plt+0x3f2f2c> │ │ │ │ + mov r2, r6 │ │ │ │ + b 7f9a8 <__cxa_atexit@plt+0x731f8> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 7f9e4 <__cxa_atexit@plt+0x73234> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + adcseq r7, r9, #76, 12 @ 0x4c00000 │ │ │ │ + @ instruction: 0xfffffa0c │ │ │ │ + adcseq r7, r9, #24, 14 @ 0x600000 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + addseq r7, r8, #32, 18 @ 0x80000 │ │ │ │ + @ instruction: 0xfffff2e4 │ │ │ │ + @ instruction: 0xfffff62c │ │ │ │ + addseq r7, r8, #136, 8 @ 0x88000000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ - sub r0, r5, #20 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 7e9f8 <__cxa_atexit@plt+0x72248> │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7fa48 <__cxa_atexit@plt+0x73298> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 7ea04 <__cxa_atexit@plt+0x72254> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #136] @ 7ea14 <__cxa_atexit@plt+0x72264> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr fp, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r9, [r7, #20] │ │ │ │ - add ip, r7, #24 │ │ │ │ - ldm ip, {r8, sl, ip} │ │ │ │ - str r6, [sp] │ │ │ │ - mov r6, r0 │ │ │ │ - ldr lr, [pc, #92] @ 7ea18 <__cxa_atexit@plt+0x72268> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [pc, #84] @ 7ea1c <__cxa_atexit@plt+0x7226c> │ │ │ │ + bcc 7fa50 <__cxa_atexit@plt+0x732a0> │ │ │ │ + ldr r1, [pc, #68] @ 7fa6c <__cxa_atexit@plt+0x732bc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #64] @ 7fa70 <__cxa_atexit@plt+0x732c0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str fp, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ - ldm sp, {r6, fp} │ │ │ │ - b 3eb8ec <__cxa_atexit@plt+0x3df13c> │ │ │ │ + stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff774 <__cxa_atexit@plt+0x3f2fc4> │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 7fa58 <__cxa_atexit@plt+0x732a8> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 7fa68 <__cxa_atexit@plt+0x732b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #32 │ │ │ │ + addseq r7, r8, #136, 16 @ 0x880000 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0xfffff74c │ │ │ │ + addseq r7, r8, #8, 8 @ 0x8000000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7faf0 <__cxa_atexit@plt+0x73340> │ │ │ │ + ldr r2, [pc, #96] @ 7fafc <__cxa_atexit@plt+0x7334c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #92] @ 7fb00 <__cxa_atexit@plt+0x73350> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r1, [pc, #84] @ 7fb04 <__cxa_atexit@plt+0x73354> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + ldmdb r5, {r2, r9} │ │ │ │ + ldmib r5, {r0, sl} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r9, sl} │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + @ instruction: 0xfffff718 │ │ │ │ + adcseq r7, r9, #124, 10 @ 0x1f000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7fb38 <__cxa_atexit@plt+0x73388> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 7fb40 <__cxa_atexit@plt+0x73390> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r8, r9, #196, 10 @ 0x31000000 │ │ │ │ - adcseq r8, r9, #220, 10 @ 0x37000000 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - addseq fp, r8, #216, 8 @ 0xd8000000 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r0, r5, #20 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 7eaf0 <__cxa_atexit@plt+0x72340> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #60 @ 0x3c │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 7eaf8 <__cxa_atexit@plt+0x72348> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #184] @ 7eb0c <__cxa_atexit@plt+0x7235c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - ldr r4, [r7, #8] │ │ │ │ + adcseq r7, r9, #40, 8 @ 0x28000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7fb7c <__cxa_atexit@plt+0x733cc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - add ip, r7, #20 │ │ │ │ - ldm ip, {r0, sl, ip} │ │ │ │ - ldr r3, [r7, #32] │ │ │ │ - ldr r8, [r7, #36] @ 0x24 │ │ │ │ - str fp, [sp] │ │ │ │ - sub fp, lr, #43 @ 0x2b │ │ │ │ - str fp, [r5, #-12] │ │ │ │ - ldr r1, [pc, #128] @ 7eb10 <__cxa_atexit@plt+0x72360> │ │ │ │ + ldr r1, [pc, #24] @ 7fb84 <__cxa_atexit@plt+0x733d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #120] @ 7eb14 <__cxa_atexit@plt+0x72364> │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r7, r9, #228, 6 @ 0x90000003 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7fbbc <__cxa_atexit@plt+0x7340c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 7fbc4 <__cxa_atexit@plt+0x73414> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r1, [pc, #112] @ 7eb18 <__cxa_atexit@plt+0x72368> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r4, [r6, #32] │ │ │ │ - str r9, [r6, #36] @ 0x24 │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - add r2, r6, #44 @ 0x2c │ │ │ │ - stm r2, {r0, sl, ip} │ │ │ │ - str r3, [r6, #56] @ 0x38 │ │ │ │ - ldr r4, [pc, #84] @ 7eb1c <__cxa_atexit@plt+0x7236c> │ │ │ │ - add r4, pc, r4 │ │ │ │ - mov r3, r6 │ │ │ │ - str r4, [r3, #24]! │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - add r2, r6, #8 │ │ │ │ - stm r2, {r0, r1, r6, r8} │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr r5, [sp, #4] │ │ │ │ - mov r6, lr │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov lr, r6 │ │ │ │ - b 7eb00 <__cxa_atexit@plt+0x72350> │ │ │ │ - mov r0, #60 @ 0x3c │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, lr │ │ │ │ bx r0 │ │ │ │ - adcseq r8, r9, #252, 8 @ 0xfc000000 │ │ │ │ - adcseq r8, r9, #8, 10 @ 0x2000000 │ │ │ │ - adcseq r8, r9, #236, 8 @ 0xec000000 │ │ │ │ - @ instruction: 0xfffffcb8 │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - addseq fp, r8, #212, 6 @ 0x50000003 │ │ │ │ + adcseq r7, r9, #164, 6 @ 0x90000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #12 │ │ │ │ + sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 7ebe8 <__cxa_atexit@plt+0x72438> │ │ │ │ + bhi 7fc2c <__cxa_atexit@plt+0x7347c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 7ebf4 <__cxa_atexit@plt+0x72444> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - str r0, [sp, #8] │ │ │ │ - ldr r1, [r7, #19] │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r0, [r7, #23] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - str fp, [sp, #16] │ │ │ │ - ldr fp, [r7, #27] │ │ │ │ - ldr r0, [r7, #31] │ │ │ │ - str r0, [sp, #12] │ │ │ │ - ldr lr, [pc, #120] @ 7ec04 <__cxa_atexit@plt+0x72454> │ │ │ │ + bcc 7fc38 <__cxa_atexit@plt+0x73488> │ │ │ │ + ldr lr, [pc, #76] @ 7fc48 <__cxa_atexit@plt+0x73498> │ │ │ │ add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [pc, #64] @ 7fc4c <__cxa_atexit@plt+0x7349c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #112] @ 7ec08 <__cxa_atexit@plt+0x72458> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r1, [pc, #104] @ 7ec0c <__cxa_atexit@plt+0x7245c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r5, [r3, #24] │ │ │ │ - ldr r5, [sp] │ │ │ │ - str r5, [r3, #28] │ │ │ │ - ldr r5, [sp, #4] │ │ │ │ - str r5, [r3, #32] │ │ │ │ - str fp, [r3, #36] @ 0x24 │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - b 3eb8d4 <__cxa_atexit@plt+0x3df124> │ │ │ │ + mov r8, r1 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - addseq fp, r8, #236, 4 @ 0xc000000e │ │ │ │ - adcseq r8, r9, #244, 6 @ 0xd0000003 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq r7, r9, #44, 6 @ 0xb0000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7eca4 <__cxa_atexit@plt+0x724f4> │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7fcbc <__cxa_atexit@plt+0x7350c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #48 @ 0x30 │ │ │ │ + add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 7ecac <__cxa_atexit@plt+0x724fc> │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ + bcc 7fcc8 <__cxa_atexit@plt+0x73518> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #108] @ 7ecc0 <__cxa_atexit@plt+0x72510> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r1} │ │ │ │ - ldr r0, [pc, #100] @ 7ecc4 <__cxa_atexit@plt+0x72514> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - sub r0, r6, #19 │ │ │ │ - ldr r1, [pc, #88] @ 7ecc8 <__cxa_atexit@plt+0x72518> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - ldr sl, [pc, #80] @ 7eccc <__cxa_atexit@plt+0x7251c> │ │ │ │ + ldr lr, [pc, #76] @ 7fcd8 <__cxa_atexit@plt+0x73528> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr sl, [pc, #68] @ 7fcdc <__cxa_atexit@plt+0x7352c> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - mov r2, r3 │ │ │ │ - str sl, [r2, #12]! │ │ │ │ - str r8, [r3, #20] │ │ │ │ - add r8, r3, #24 │ │ │ │ - stm r8, {r1, r2, r9} │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - str r3, [r3, #44] @ 0x2c │ │ │ │ - mov r8, lr │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r3 │ │ │ │ - b 7ecb4 <__cxa_atexit@plt+0x72504> │ │ │ │ - mov r5, #48 @ 0x30 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - adcseq r8, r9, #228, 4 @ 0x4000000e │ │ │ │ - adcseq r8, r9, #40, 6 @ 0xa0000000 │ │ │ │ - adcseq r8, r9, #160, 4 │ │ │ │ - adcseq r8, r9, #76, 6 @ 0x30000001 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + adcseq r7, r9, #148, 6 @ 0x50000002 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #16 │ │ │ │ + sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 7ed40 <__cxa_atexit@plt+0x72590> │ │ │ │ + bhi 7fd60 <__cxa_atexit@plt+0x735b0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r3, #32 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 7ed4c <__cxa_atexit@plt+0x7259c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #88] @ 7ed5c <__cxa_atexit@plt+0x725ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr lr, [pc, #72] @ 7ed60 <__cxa_atexit@plt+0x725b0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r0, r6, #7 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - ldr r0, [pc, #60] @ 7ed64 <__cxa_atexit@plt+0x725b4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ + bcc 7fd6c <__cxa_atexit@plt+0x735bc> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + sub lr, r6, #7 │ │ │ │ + ldr ip, [pc, #92] @ 7fd7c <__cxa_atexit@plt+0x735cc> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + stmdb r5, {r9, lr} │ │ │ │ + ldr r5, [pc, #80] @ 7fd80 <__cxa_atexit@plt+0x735d0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r5, [pc, #60] @ 7fd84 <__cxa_atexit@plt+0x735d4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ mov r5, r2 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ + mov r8, r1 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - adcseq r8, r9, #76, 4 @ 0xc0000004 │ │ │ │ - adcseq r8, r9, #248, 2 @ 0x3e │ │ │ │ - adcseq r8, r9, #16, 4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7ede8 <__cxa_atexit@plt+0x72638> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7edf4 <__cxa_atexit@plt+0x72644> │ │ │ │ - ldr r9, [pc, #108] @ 7ee04 <__cxa_atexit@plt+0x72654> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, #104] @ 7ee08 <__cxa_atexit@plt+0x72658> │ │ │ │ + adcseq r7, r9, #12, 6 @ 0x30000000 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + addseq r7, r8, #240 @ 0xf0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7fe34 <__cxa_atexit@plt+0x73684> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 7fe3c <__cxa_atexit@plt+0x7368c> │ │ │ │ + ldr lr, [pc, #184] @ 7fe78 <__cxa_atexit@plt+0x736c8> │ │ │ │ add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #96] @ 7ee0c <__cxa_atexit@plt+0x7265c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [r7, #16] │ │ │ │ - add r0, r9, #1 │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - ldr r0, [pc, #68] @ 7ee10 <__cxa_atexit@plt+0x72660> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ + ldr ip, [pc, #180] @ 7fe7c <__cxa_atexit@plt+0x736cc> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [pc, #176] @ 7fe80 <__cxa_atexit@plt+0x736d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub r3, r3, #5 │ │ │ │ + mov r0, r6 │ │ │ │ + str ip, [r0, #4]! │ │ │ │ + str r1, [r2, #-12] │ │ │ │ + str r3, [r2, #-8] │ │ │ │ + str r0, [r2, #-4] │ │ │ │ + str r9, [r0, #8] │ │ │ │ + str lr, [r0, #12] │ │ │ │ + str r9, [r0, #16] │ │ │ │ + str sl, [r0, #20] │ │ │ │ + add r3, r0, #44 @ 0x2c │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 7fe5c <__cxa_atexit@plt+0x736ac> │ │ │ │ + ldr r7, [pc, #128] @ 7fe8c <__cxa_atexit@plt+0x736dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #124] @ 7fe90 <__cxa_atexit@plt+0x736e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #28]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff704 <__cxa_atexit@plt+0x3f2f54> │ │ │ │ + mov r3, r6 │ │ │ │ + b 7fe44 <__cxa_atexit@plt+0x73694> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #60] @ 7fe88 <__cxa_atexit@plt+0x736d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ - b 3eb8d4 <__cxa_atexit@plt+0x3df124> │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #32] @ 7fe84 <__cxa_atexit@plt+0x736d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - addseq fp, r8, #56, 2 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - adcseq r8, r9, #164, 2 @ 0x29 │ │ │ │ - adcseq r8, r9, #204, 2 @ 0x33 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + @ instruction: 0xfffffd44 │ │ │ │ + adcseq r7, r9, #92, 4 @ 0xc0000005 │ │ │ │ + addseq r7, r8, #124, 8 @ 0x7c000000 │ │ │ │ + addseq r7, r8, #164, 8 @ 0xa4000000 │ │ │ │ + @ instruction: 0xffffee48 │ │ │ │ + @ instruction: 0xfffff190 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7fecc <__cxa_atexit@plt+0x7371c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 7fed4 <__cxa_atexit@plt+0x73724> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r7, r9, #148 @ 0x94 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 7ee90 <__cxa_atexit@plt+0x726e0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7ee9c <__cxa_atexit@plt+0x726ec> │ │ │ │ - ldr lr, [pc, #104] @ 7eeac <__cxa_atexit@plt+0x726fc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7ff38 <__cxa_atexit@plt+0x73788> │ │ │ │ + ldr r2, [pc, #72] @ 7ff48 <__cxa_atexit@plt+0x73798> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #68] @ 7ff4c <__cxa_atexit@plt+0x7379c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5], #4 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + adcseq r7, r9, #68 @ 0x44 │ │ │ │ + addseq r6, r8, #40, 30 @ 0xa0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 80004 <__cxa_atexit@plt+0x73854> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 8000c <__cxa_atexit@plt+0x7385c> │ │ │ │ + ldr lr, [pc, #192] @ 80048 <__cxa_atexit@plt+0x73898> │ │ │ │ add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #96] @ 7eeb0 <__cxa_atexit@plt+0x72700> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr r0, [pc, #72] @ 7eeb4 <__cxa_atexit@plt+0x72704> │ │ │ │ + ldr r1, [pc, #188] @ 8004c <__cxa_atexit@plt+0x7389c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #184] @ 80050 <__cxa_atexit@plt+0x738a0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr ip, [pc, #176] @ 80054 <__cxa_atexit@plt+0x738a4> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + add r1, r1, #2 │ │ │ │ + mov r3, r6 │ │ │ │ str lr, [r3, #4]! │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r9 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ + str ip, [r2, #-20] @ 0xffffffec │ │ │ │ + str r3, [r2, #-16] │ │ │ │ + str r1, [r2, #-12] │ │ │ │ + str sl, [r2, #-8] │ │ │ │ + str r0, [r2, #-4] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + add r3, r3, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 8002c <__cxa_atexit@plt+0x7387c> │ │ │ │ + ldr r7, [pc, #132] @ 80060 <__cxa_atexit@plt+0x738b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #128] @ 80064 <__cxa_atexit@plt+0x738b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #12]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff784 <__cxa_atexit@plt+0x3f2fd4> │ │ │ │ + mov r3, r6 │ │ │ │ + b 80014 <__cxa_atexit@plt+0x73864> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 8005c <__cxa_atexit@plt+0x738ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #36] @ 80058 <__cxa_atexit@plt+0x738a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + addseq r5, r8, #52, 24 @ 0x3400 │ │ │ │ + adcseq r6, r9, #104, 30 @ 0x1a0 │ │ │ │ + adcseq r7, r9, #232 @ 0xe8 │ │ │ │ + addseq r7, r8, #172, 4 @ 0xc000000a │ │ │ │ + addseq r7, r8, #220, 4 @ 0xc000000d │ │ │ │ + @ instruction: 0xffffec78 │ │ │ │ + @ instruction: 0xffffefc0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 800a0 <__cxa_atexit@plt+0x738f0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 800a8 <__cxa_atexit@plt+0x738f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - adcseq r8, r9, #0, 2 │ │ │ │ - adcseq r8, r9, #44, 2 │ │ │ │ + adcseq r6, r9, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 7ef34 <__cxa_atexit@plt+0x72784> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7ef40 <__cxa_atexit@plt+0x72790> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #100] @ 7ef50 <__cxa_atexit@plt+0x727a0> │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 80114 <__cxa_atexit@plt+0x73964> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 80120 <__cxa_atexit@plt+0x73970> │ │ │ │ + ldr r2, [pc, #84] @ 80130 <__cxa_atexit@plt+0x73980> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 80134 <__cxa_atexit@plt+0x73984> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r1, r8, sl} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr r9, [r7, #24] │ │ │ │ - ldr r0, [pc, #76] @ 7ef54 <__cxa_atexit@plt+0x727a4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [pc, #68] @ 7ef58 <__cxa_atexit@plt+0x727a8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - add r0, r3, #8 │ │ │ │ - stm r0, {r1, r8, sl} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - mov r5, lr │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r6, r3 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r8, r9, #100 @ 0x64 │ │ │ │ - adcseq r8, r9, #144 @ 0x90 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq r6, r9, #108, 28 @ 0x6c0 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 7efec <__cxa_atexit@plt+0x7283c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7eff8 <__cxa_atexit@plt+0x72848> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #120] @ 7f008 <__cxa_atexit@plt+0x72858> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - add ip, r7, #8 │ │ │ │ - ldm ip, {r1, r8, ip} │ │ │ │ - add sl, r7, #20 │ │ │ │ - ldm sl, {r2, r9, sl} │ │ │ │ - sub r0, r6, #35 @ 0x23 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - ldr r0, [pc, #88] @ 7f00c <__cxa_atexit@plt+0x7285c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8018c <__cxa_atexit@plt+0x739dc> │ │ │ │ + ldr r2, [pc, #60] @ 8019c <__cxa_atexit@plt+0x739ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldmib r7, {r1, r7} │ │ │ │ + ldr r0, [r5], #4 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + addseq r6, r8, #216, 24 @ 0xd800 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 8024c <__cxa_atexit@plt+0x73a9c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 80254 <__cxa_atexit@plt+0x73aa4> │ │ │ │ + ldr lr, [pc, #184] @ 80290 <__cxa_atexit@plt+0x73ae0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #180] @ 80294 <__cxa_atexit@plt+0x73ae4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #176] @ 80298 <__cxa_atexit@plt+0x73ae8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [pc, #80] @ 7f010 <__cxa_atexit@plt+0x72860> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #16]! │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - ldr r0, [pc, #68] @ 7f014 <__cxa_atexit@plt+0x72864> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r5, r3, #8 │ │ │ │ - stm r5, {r1, r8, ip} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - stmdb r3, {r0, r8, sl} │ │ │ │ - mov r5, lr │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ + str r0, [r2, #-12] │ │ │ │ + ldm r2, {r0, r3} │ │ │ │ + str sl, [r2, #4] │ │ │ │ + add r1, r1, #2 │ │ │ │ + str r1, [r2, #-4] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #4]! │ │ │ │ + str r1, [r2, #-8] │ │ │ │ + str r3, [r2] │ │ │ │ + stmib r1, {r0, r9} │ │ │ │ + add r3, r1, #32 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 80274 <__cxa_atexit@plt+0x73ac4> │ │ │ │ + ldr r7, [pc, #128] @ 802a4 <__cxa_atexit@plt+0x73af4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #124] @ 802a8 <__cxa_atexit@plt+0x73af8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #16]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff784 <__cxa_atexit@plt+0x3f2fd4> │ │ │ │ + mov r3, r6 │ │ │ │ + b 8025c <__cxa_atexit@plt+0x73aac> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #60] @ 802a0 <__cxa_atexit@plt+0x73af0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #32] @ 8029c <__cxa_atexit@plt+0x73aec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + addseq r5, r8, #216, 18 @ 0x360000 │ │ │ │ + adcseq r6, r9, #164, 28 @ 0xa40 │ │ │ │ + addseq r7, r8, #100 @ 0x64 │ │ │ │ + addseq r7, r8, #156 @ 0x9c │ │ │ │ + @ instruction: 0xffffea30 │ │ │ │ + @ instruction: 0xffffed78 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 802f8 <__cxa_atexit@plt+0x73b48> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 80300 <__cxa_atexit@plt+0x73b50> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r7, r9, #192, 30 @ 0x300 │ │ │ │ - adcseq r7, r9, #228, 30 @ 0x390 │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ - @ instruction: 0xfffffc48 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + adcseq r6, r9, #104, 24 @ 0x6800 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - sub lr, r5, #12 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 7f094 <__cxa_atexit@plt+0x728e4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 80350 <__cxa_atexit@plt+0x73ba0> │ │ │ │ + ldr r2, [pc, #52] @ 80360 <__cxa_atexit@plt+0x73bb0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + addseq r6, r8, #24, 22 @ 0x6000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 8042c <__cxa_atexit@plt+0x73c7c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7f0a0 <__cxa_atexit@plt+0x728f0> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - add sl, r7, #6 │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r7, #18] │ │ │ │ - ldr ip, [pc, #80] @ 7f0b0 <__cxa_atexit@plt+0x72900> │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - add r9, r3, #16 │ │ │ │ - stm r9, {r0, r2, sl} │ │ │ │ - str r8, [r3, #28] │ │ │ │ - ldr r0, [pc, #52] @ 7f0b4 <__cxa_atexit@plt+0x72904> │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 80434 <__cxa_atexit@plt+0x73c84> │ │ │ │ + ldr lr, [pc, #208] @ 80468 <__cxa_atexit@plt+0x73cb8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r0, [pc, #200] @ 8046c <__cxa_atexit@plt+0x73cbc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r3, fp} │ │ │ │ - mov r5, lr │ │ │ │ - mov r8, r1 │ │ │ │ - ldr fp, [sp] │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ + str r0, [r3, #-8] │ │ │ │ + ldr ip, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + ldr sl, [pc, #176] @ 80470 <__cxa_atexit@plt+0x73cc0> │ │ │ │ + add sl, pc, sl │ │ │ │ + sub r0, r2, #15 │ │ │ │ + str r0, [r3, #-12] │ │ │ │ + sub r0, r2, #5 │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + ldr r0, [pc, #156] @ 80474 <__cxa_atexit@plt+0x73cc4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-20] @ 0xffffffec │ │ │ │ + str sl, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str ip, [r6, #16] │ │ │ │ + str r9, [r6, #20] │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 8044c <__cxa_atexit@plt+0x73c9c> │ │ │ │ + ldr r7, [pc, #120] @ 8047c <__cxa_atexit@plt+0x73ccc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #116] @ 80480 <__cxa_atexit@plt+0x73cd0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #24]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ + b 3ff704 <__cxa_atexit@plt+0x3f2f54> │ │ │ │ + mov r2, r6 │ │ │ │ + b 8043c <__cxa_atexit@plt+0x73c8c> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 80478 <__cxa_atexit@plt+0x73cc8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + adcseq r6, r9, #172, 22 @ 0x2b000 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + adcseq r6, r9, #84, 24 @ 0x5400 │ │ │ │ + addseq r6, r8, #140, 28 @ 0x8c0 │ │ │ │ + @ instruction: 0xffffe850 │ │ │ │ + @ instruction: 0xffffeb98 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + addseq r6, r8, #224, 18 @ 0x380000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 80500 <__cxa_atexit@plt+0x73d50> │ │ │ │ + ldr r2, [pc, #84] @ 80518 <__cxa_atexit@plt+0x73d68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 8051c <__cxa_atexit@plt+0x73d6c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str r5, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str sl, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r7, [r7, #28] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 80520 <__cxa_atexit@plt+0x73d70> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - adcseq r7, r9, #24, 30 @ 0x60 │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + addseq r6, r8, #0, 28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7f104 <__cxa_atexit@plt+0x72954> │ │ │ │ + bhi 8055c <__cxa_atexit@plt+0x73dac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 7f10c <__cxa_atexit@plt+0x7295c> │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 80564 <__cxa_atexit@plt+0x73db4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r6, r9, #4, 20 @ 0x4000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 805b0 <__cxa_atexit@plt+0x73e00> │ │ │ │ + ldr r2, [pc, #48] @ 805c0 <__cxa_atexit@plt+0x73e10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + addseq r6, r8, #180, 16 @ 0xb40000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 80660 <__cxa_atexit@plt+0x73eb0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 80668 <__cxa_atexit@plt+0x73eb8> │ │ │ │ + ldr r1, [pc, #168] @ 806a4 <__cxa_atexit@plt+0x73ef4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #164] @ 806a8 <__cxa_atexit@plt+0x73ef8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #160] @ 806ac <__cxa_atexit@plt+0x73efc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 7f110 <__cxa_atexit@plt+0x72960> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ + stmib r6, {r1, r9} │ │ │ │ + sub r1, r3, #1 │ │ │ │ + add r0, r0, #1 │ │ │ │ + str lr, [r2, #-16] │ │ │ │ + str r1, [r2, #-12] │ │ │ │ + stmdb r2, {r0, sl} │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 80688 <__cxa_atexit@plt+0x73ed8> │ │ │ │ + ldr r7, [pc, #128] @ 806b8 <__cxa_atexit@plt+0x73f08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #124] @ 806bc <__cxa_atexit@plt+0x73f0c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #12]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff6dc <__cxa_atexit@plt+0x3f2f2c> │ │ │ │ + mov r3, r6 │ │ │ │ + b 80670 <__cxa_atexit@plt+0x73ec0> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #60] @ 806b4 <__cxa_atexit@plt+0x73f04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 806b0 <__cxa_atexit@plt+0x73f00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + addseq r5, r8, #212, 10 @ 0x35000000 │ │ │ │ + adcseq r6, r9, #68, 20 @ 0x44000 │ │ │ │ + addseq r6, r8, #80, 24 @ 0x5000 │ │ │ │ + addseq r6, r8, #152, 24 @ 0x9800 │ │ │ │ + @ instruction: 0xffffe61c │ │ │ │ + @ instruction: 0xffffe964 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 806f0 <__cxa_atexit@plt+0x73f40> │ │ │ │ str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 806f8 <__cxa_atexit@plt+0x73f48> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 5f260 <__cxa_atexit@plt+0x52ab0> │ │ │ │ + b 3ff754 <__cxa_atexit@plt+0x3f2fa4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r7, r9, #112, 28 @ 0x700 │ │ │ │ - adcseq r7, r9, #176, 28 @ 0xb00 │ │ │ │ + adcseq r6, r9, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7f188 <__cxa_atexit@plt+0x729d8> │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 807a4 <__cxa_atexit@plt+0x73ff4> │ │ │ │ + ldr r3, [pc, #144] @ 807ac <__cxa_atexit@plt+0x73ffc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r1, r2} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 80774 <__cxa_atexit@plt+0x73fc4> │ │ │ │ + ldr r1, [pc, #112] @ 807b0 <__cxa_atexit@plt+0x74000> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 80784 <__cxa_atexit@plt+0x73fd4> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 8079c <__cxa_atexit@plt+0x73fec> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #40] @ 807b4 <__cxa_atexit@plt+0x74004> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + adcseq r6, r9, #172, 14 @ 0x2b00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #84] @ 80824 <__cxa_atexit@plt+0x74074> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 807fc <__cxa_atexit@plt+0x7404c> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 80818 <__cxa_atexit@plt+0x74068> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ldr r3, [pc, #24] @ 80828 <__cxa_atexit@plt+0x74078> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + adcseq r6, r9, #40, 14 @ 0xa00000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8085c <__cxa_atexit@plt+0x740ac> │ │ │ │ + ldr r3, [pc, #32] @ 80868 <__cxa_atexit@plt+0x740b8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + adcseq r6, r9, #240, 12 @ 0xf000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 808d8 <__cxa_atexit@plt+0x74128> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ + add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 7f194 <__cxa_atexit@plt+0x729e4> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #80] @ 7f1a4 <__cxa_atexit@plt+0x729f4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - ldr r0, [pc, #72] @ 7f1a8 <__cxa_atexit@plt+0x729f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r0, [pc, #64] @ 7f1ac <__cxa_atexit@plt+0x729fc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - mov r5, r2 │ │ │ │ + bcc 808e4 <__cxa_atexit@plt+0x74134> │ │ │ │ + ldr r1, [pc, #84] @ 808f4 <__cxa_atexit@plt+0x74144> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r0, r1, #1 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r1, [pc, #72] @ 808f8 <__cxa_atexit@plt+0x74148> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r1, r8} │ │ │ │ + str r0, [r2, #12] │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr r1, [pc, #56] @ 808fc <__cxa_atexit@plt+0x7414c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ mov r8, lr │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r3 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - adcseq r7, r9, #228, 26 @ 0x3900 │ │ │ │ - adcseq r7, r9, #40, 28 @ 0x280 │ │ │ │ - adcseq r7, r9, #164, 26 @ 0x2900 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + adcseq r6, r9, #136, 14 @ 0x2200000 │ │ │ │ + adcseq r6, r9, #96, 12 @ 0x6000000 │ │ │ │ + adcseq r6, r9, #116, 12 @ 0x7400000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 80938 <__cxa_atexit@plt+0x74188> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 80940 <__cxa_atexit@plt+0x74190> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r6, r9, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 80978 <__cxa_atexit@plt+0x741c8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 80980 <__cxa_atexit@plt+0x741d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r6, r9, #232, 10 @ 0x3a000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7f244 <__cxa_atexit@plt+0x72a94> │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 80a0c <__cxa_atexit@plt+0x7425c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #48 @ 0x30 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 7f24c <__cxa_atexit@plt+0x72a9c> │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #108] @ 7f260 <__cxa_atexit@plt+0x72ab0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r1} │ │ │ │ - ldr r0, [pc, #100] @ 7f264 <__cxa_atexit@plt+0x72ab4> │ │ │ │ + bcc 80a18 <__cxa_atexit@plt+0x74268> │ │ │ │ + ldr lr, [pc, #116] @ 80a28 <__cxa_atexit@plt+0x74278> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #108] @ 80a2c <__cxa_atexit@plt+0x7427c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - sub r0, r6, #19 │ │ │ │ - ldr r1, [pc, #88] @ 7f268 <__cxa_atexit@plt+0x72ab8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - ldr sl, [pc, #80] @ 7f26c <__cxa_atexit@plt+0x72abc> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - mov r2, r3 │ │ │ │ - str sl, [r2, #12]! │ │ │ │ - str r8, [r3, #20] │ │ │ │ - add r8, r3, #24 │ │ │ │ - stm r8, {r1, r2, r9} │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - str r3, [r3, #44] @ 0x2c │ │ │ │ - mov r8, lr │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #80] @ 80a30 <__cxa_atexit@plt+0x74280> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #68] @ 80a34 <__cxa_atexit@plt+0x74284> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r2, [pc, #60] @ 80a38 <__cxa_atexit@plt+0x74288> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r2, r3, r5} │ │ │ │ + mov r5, r9 │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ mov r6, r3 │ │ │ │ - b 7f254 <__cxa_atexit@plt+0x72aa4> │ │ │ │ - mov r5, #48 @ 0x30 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + adcseq r6, r9, #144, 10 @ 0x24000000 │ │ │ │ + adcseq r6, r9, #88, 10 @ 0x16000000 │ │ │ │ + adcseq r6, r9, #56, 12 @ 0x3800000 │ │ │ │ + adcseq r6, r9, #20, 10 @ 0x5000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 80a70 <__cxa_atexit@plt+0x742c0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 80a78 <__cxa_atexit@plt+0x742c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r7, r9, #68, 26 @ 0x1100 │ │ │ │ - adcseq r7, r9, #136, 26 @ 0x2200 │ │ │ │ - adcseq r7, r9, #0, 26 │ │ │ │ - adcseq r7, r9, #172, 26 @ 0x2b00 │ │ │ │ + adcseq r6, r9, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 7f2d4 <__cxa_atexit@plt+0x72b24> │ │ │ │ + bhi 80afc <__cxa_atexit@plt+0x7434c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 7f2e0 <__cxa_atexit@plt+0x72b30> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #68] @ 7f2f0 <__cxa_atexit@plt+0x72b40> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + bcc 80b08 <__cxa_atexit@plt+0x74358> │ │ │ │ + ldr lr, [pc, #104] @ 80b18 <__cxa_atexit@plt+0x74368> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #60] @ 7f2f4 <__cxa_atexit@plt+0x72b44> │ │ │ │ + ldr r0, [pc, #88] @ 80b1c <__cxa_atexit@plt+0x7436c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r5, [pc, #76] @ 80b20 <__cxa_atexit@plt+0x74370> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #68] @ 80b24 <__cxa_atexit@plt+0x74374> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - adcseq r7, r9, #100, 24 @ 0x6400 │ │ │ │ - adcseq r7, r9, #128, 24 @ 0x8000 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq r6, r9, #116, 8 @ 0x74000000 │ │ │ │ + adcseq r6, r9, #160, 8 @ 0xa0000000 │ │ │ │ + adcseq r6, r9, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 7f370 <__cxa_atexit@plt+0x72bc0> │ │ │ │ + bhi 80ba0 <__cxa_atexit@plt+0x743f0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 7f37c <__cxa_atexit@plt+0x72bcc> │ │ │ │ - ldr lr, [pc, #100] @ 7f38c <__cxa_atexit@plt+0x72bdc> │ │ │ │ + bcc 80bac <__cxa_atexit@plt+0x743fc> │ │ │ │ + ldr lr, [pc, #100] @ 80bbc <__cxa_atexit@plt+0x7440c> │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ 7f390 <__cxa_atexit@plt+0x72be0> │ │ │ │ + ldr r0, [pc, #92] @ 80bc0 <__cxa_atexit@plt+0x74410> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ sub r2, r6, #7 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 7f394 <__cxa_atexit@plt+0x72be4> │ │ │ │ + ldr r2, [pc, #64] @ 80bc4 <__cxa_atexit@plt+0x74414> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - adcseq r7, r9, #28, 24 @ 0x1c00 │ │ │ │ - adcseq r7, r9, #68, 24 @ 0x4400 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + adcseq r6, r9, #236, 6 @ 0xb0000003 │ │ │ │ + adcseq r6, r9, #168, 8 @ 0xa8000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 80bfc <__cxa_atexit@plt+0x7444c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 80c04 <__cxa_atexit@plt+0x74454> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r6, r9, #100, 6 @ 0x90000001 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 7f414 <__cxa_atexit@plt+0x72c64> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7f420 <__cxa_atexit@plt+0x72c70> │ │ │ │ - ldr lr, [pc, #104] @ 7f430 <__cxa_atexit@plt+0x72c80> │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 80c8c <__cxa_atexit@plt+0x744dc> │ │ │ │ + ldr lr, [pc, #108] @ 80c94 <__cxa_atexit@plt+0x744e4> │ │ │ │ add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #96] @ 7f434 <__cxa_atexit@plt+0x72c84> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr r0, [pc, #72] @ 7f438 <__cxa_atexit@plt+0x72c88> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r9 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + mov r7, r5 │ │ │ │ + str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ + stmib r7, {r0, r2, r3} │ │ │ │ + str r1, [r7, #16] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 80c74 <__cxa_atexit@plt+0x744c4> │ │ │ │ + ldr r3, [pc, #64] @ 80c98 <__cxa_atexit@plt+0x744e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 80c84 <__cxa_atexit@plt+0x744d4> │ │ │ │ + b 80cdc <__cxa_atexit@plt+0x7452c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - adcseq r7, r9, #124, 22 @ 0x1f000 │ │ │ │ - adcseq r7, r9, #168, 22 @ 0x2a000 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #28] @ 80cd0 <__cxa_atexit@plt+0x74520> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 80cc8 <__cxa_atexit@plt+0x74518> │ │ │ │ + b 80cdc <__cxa_atexit@plt+0x7452c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r6 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 7f4c8 <__cxa_atexit@plt+0x72d18> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov ip, fp │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #12]! │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #36 @ 0x24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7f4d4 <__cxa_atexit@plt+0x72d24> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 7f4e4 <__cxa_atexit@plt+0x72d34> │ │ │ │ + ldr sl, [r3, #-8] │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r9, [r2, #4]! │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 80d68 <__cxa_atexit@plt+0x745b8> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 80dcc <__cxa_atexit@plt+0x7461c> │ │ │ │ + ldr lr, [pc, #232] @ 80e00 <__cxa_atexit@plt+0x74650> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #228] @ 80e04 <__cxa_atexit@plt+0x74654> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub r1, r3, #7 │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r5, [pc, #208] @ 80e08 <__cxa_atexit@plt+0x74658> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, #200] @ 80e0c <__cxa_atexit@plt+0x7465c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r1, r8, sl} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr r9, [r7, #24] │ │ │ │ - sub r0, r6, #31 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - ldr r0, [pc, #84] @ 7f4e8 <__cxa_atexit@plt+0x72d38> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [pc, #76] @ 7f4ec <__cxa_atexit@plt+0x72d3c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #16]! │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - ldr r0, [pc, #64] @ 7f4f0 <__cxa_atexit@plt+0x72d40> │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r5, [r6, #24] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov fp, ip │ │ │ │ + b 3ff75c <__cxa_atexit@plt+0x3f2fac> │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 80de0 <__cxa_atexit@plt+0x74630> │ │ │ │ + ldr r1, [pc, #120] @ 80df4 <__cxa_atexit@plt+0x74644> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr fp, [r5, #8] │ │ │ │ + ldr lr, [r5, #20] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + add r0, r6, #8 │ │ │ │ + stm r0, {r8, r9, sl} │ │ │ │ + add r0, r6, #28 │ │ │ │ + stm r0, {r8, sl, lr} │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r0, [pc, #84] @ 80df8 <__cxa_atexit@plt+0x74648> │ │ │ │ add r0, pc, r0 │ │ │ │ - add r5, r3, #8 │ │ │ │ - stm r5, {r1, r8, sl} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - stmdb r3, {r0, r8, r9} │ │ │ │ - mov r5, lr │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ + str r0, [r1, #20]! │ │ │ │ + ldr r0, [pc, #76] @ 80dfc <__cxa_atexit@plt+0x7464c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add lr, r5, #12 │ │ │ │ + stm lr, {r0, r1, r6} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, fp │ │ │ │ + mov fp, ip │ │ │ │ + b 3ff76c <__cxa_atexit@plt+0x3f2fbc> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq r7, r9, #224, 20 @ 0xe0000 │ │ │ │ - adcseq r7, r9, #4, 22 @ 0x1000 │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ - @ instruction: 0xfffffd08 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + mov fp, ip │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov fp, ip │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + adcseq r6, r9, #124, 4 @ 0xc0000007 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + adcseq r6, r9, #24, 4 @ 0x80000001 │ │ │ │ + adcseq r6, r9, #60, 4 @ 0xc0000003 │ │ │ │ + adcseq r6, r9, #204, 2 @ 0x33 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ - sub sl, r5, #12 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 7f560 <__cxa_atexit@plt+0x72db0> │ │ │ │ + sub ip, r5, #12 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 80ea0 <__cxa_atexit@plt+0x746f0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 7f56c <__cxa_atexit@plt+0x72dbc> │ │ │ │ - ldr lr, [pc, #84] @ 7f57c <__cxa_atexit@plt+0x72dcc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - add ip, r7, #6 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r0, r2, r8} │ │ │ │ - ldr r2, [pc, #48] @ 7f580 <__cxa_atexit@plt+0x72dd0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r3, ip} │ │ │ │ - mov r5, sl │ │ │ │ + bcc 80eac <__cxa_atexit@plt+0x746fc> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + sub lr, r6, #15 │ │ │ │ + mov r2, r8 │ │ │ │ + ldr r8, [pc, #96] @ 80ebc <__cxa_atexit@plt+0x7470c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + stmdb r5, {r8, r9, lr} │ │ │ │ + ldr r5, [pc, #88] @ 80ec0 <__cxa_atexit@plt+0x74710> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r5, [pc, #68] @ 80ec4 <__cxa_atexit@plt+0x74714> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r1, r3, fp} │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + mov r5, ip │ │ │ │ mov r8, r1 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - adcseq r7, r9, #72, 20 @ 0x48000 │ │ │ │ - addseq sl, r8, #112, 18 @ 0x1c0000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + adcseq r6, r9, #208, 2 @ 0x34 │ │ │ │ + @ instruction: 0xfffffa9c │ │ │ │ + @ instruction: 0xfffffd90 │ │ │ │ + addseq r5, r8, #180, 30 @ 0x2d0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #48 @ 0x30 │ │ │ │ + sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 7f640 <__cxa_atexit@plt+0x72e90> │ │ │ │ - ldr sl, [pc, #160] @ 7f64c <__cxa_atexit@plt+0x72e9c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r9, [r7, #15] │ │ │ │ - str r8, [r3, #-4] │ │ │ │ - ldr r2, [r7, #39] @ 0x27 │ │ │ │ - str sl, [r3, #-48] @ 0xffffffd0 │ │ │ │ - ldr r0, [r7, #27] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - ldr r2, [r7, #23] │ │ │ │ - str r0, [r3, #-12] │ │ │ │ - ldr r0, [r7, #35] @ 0x23 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - ldr r2, [r7, #43] @ 0x2b │ │ │ │ - str r0, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [r7, #31] │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - str r7, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str ip, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - str r9, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r0, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str lr, [r3, #-44] @ 0xffffffd4 │ │ │ │ - tst r2, #3 │ │ │ │ - beq 7f62c <__cxa_atexit@plt+0x72e7c> │ │ │ │ - ldr r3, [pc, #56] @ 7f650 <__cxa_atexit@plt+0x72ea0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r2, #19] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7f638 <__cxa_atexit@plt+0x72e88> │ │ │ │ - b 7f694 <__cxa_atexit@plt+0x72ee4> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - addseq sl, r8, #164, 16 @ 0xa40000 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 7f684 <__cxa_atexit@plt+0x72ed4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7f67c <__cxa_atexit@plt+0x72ecc> │ │ │ │ - b 7f694 <__cxa_atexit@plt+0x72ee4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq sl, r8, #112, 16 @ 0x700000 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 7f748 <__cxa_atexit@plt+0x72f98> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 7f808 <__cxa_atexit@plt+0x73058> │ │ │ │ - add r3, r6, #64 @ 0x40 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7f8b8 <__cxa_atexit@plt+0x73108> │ │ │ │ - ldr r7, [pc, #548] @ 7f900 <__cxa_atexit@plt+0x73150> │ │ │ │ + bhi 80f94 <__cxa_atexit@plt+0x747e4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 80f9c <__cxa_atexit@plt+0x747ec> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r0, [pc, #208] @ 80fd0 <__cxa_atexit@plt+0x74820> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-8] │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r0, r9, sl} │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + ldr ip, [pc, #184] @ 80fd4 <__cxa_atexit@plt+0x74824> │ │ │ │ + add ip, pc, ip │ │ │ │ + sub lr, r2, #19 │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + sub r2, r2, #9 │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #164] @ 80fd8 <__cxa_atexit@plt+0x74828> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str ip, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + ldr r2, [pc, #148] @ 80fdc <__cxa_atexit@plt+0x7482c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #12] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r0, r9, sl} │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 80fb4 <__cxa_atexit@plt+0x74804> │ │ │ │ + ldr r7, [pc, #120] @ 80fe4 <__cxa_atexit@plt+0x74834> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov lr, fp │ │ │ │ - ldr r0, [pc, #540] @ 7f904 <__cxa_atexit@plt+0x73154> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [r5, #48]! @ 0x30 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - str r8, [r6, #60] @ 0x3c │ │ │ │ - sub fp, r3, #27 │ │ │ │ - str ip, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - ldr r8, [pc, #508] @ 7f908 <__cxa_atexit@plt+0x73158> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r7, r6 │ │ │ │ - str r8, [r7, #20]! │ │ │ │ - str r1, [r6, #28] │ │ │ │ - add r1, r6, #32 │ │ │ │ - stm r1, {r0, r7, r9} │ │ │ │ - ldr r0, [pc, #484] @ 7f90c <__cxa_atexit@plt+0x7315c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - str r9, [r6, #48] @ 0x30 │ │ │ │ - str r6, [r6, #52] @ 0x34 │ │ │ │ - str fp, [r6, #56] @ 0x38 │ │ │ │ - sub r7, r3, #14 │ │ │ │ - mov r6, r3 │ │ │ │ - mov fp, lr │ │ │ │ - bx r2 │ │ │ │ - add r3, r6, #104 @ 0x68 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7f8c0 <__cxa_atexit@plt+0x73110> │ │ │ │ - ldr r2, [pc, #400] @ 7f8ec <__cxa_atexit@plt+0x7313c> │ │ │ │ + ldr r2, [pc, #116] @ 80fe8 <__cxa_atexit@plt+0x74838> │ │ │ │ add r2, pc, r2 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, r0 │ │ │ │ - mov r7, lr │ │ │ │ - ldr lr, [r5, #24] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r9, [r6, #72] @ 0x48 │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str ip, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #88] @ 0x58 │ │ │ │ - str r9, [r6, #84] @ 0x54 │ │ │ │ - ldr r0, [pc, #348] @ 7f8f0 <__cxa_atexit@plt+0x73140> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #80] @ 0x50 │ │ │ │ - str lr, [r6, #76] @ 0x4c │ │ │ │ - ldr r0, [pc, #336] @ 7f8f4 <__cxa_atexit@plt+0x73144> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r2, r6 │ │ │ │ - str r0, [r2, #32]! │ │ │ │ - ldr lr, [pc, #324] @ 7f8f8 <__cxa_atexit@plt+0x73148> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - mov r0, r6 │ │ │ │ - str lr, [r0, #20]! │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - ldr r1, [pc, #308] @ 7f8fc <__cxa_atexit@plt+0x7314c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - str ip, [r6, #48] @ 0x30 │ │ │ │ - add lr, r6, #52 @ 0x34 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - str r6, [r6, #64] @ 0x40 │ │ │ │ - str fp, [r6, #68] @ 0x44 │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - str r8, [r6, #100] @ 0x64 │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - sub r2, r3, #55 @ 0x37 │ │ │ │ - str r2, [r6, #96] @ 0x60 │ │ │ │ - str r7, [r6, #92] @ 0x5c │ │ │ │ - sub r7, r3, #18 │ │ │ │ + str r7, [r6, #28]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - bx r0 │ │ │ │ - add r3, r6, #80 @ 0x50 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7f8c8 <__cxa_atexit@plt+0x73118> │ │ │ │ - ldr r2, [pc, #188] @ 7f8d8 <__cxa_atexit@plt+0x73128> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, r0 │ │ │ │ - mov r8, lr │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - str r0, [sp] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r9, [r6, #72] @ 0x48 │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str ip, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #76] @ 0x4c │ │ │ │ - ldr r2, [pc, #132] @ 7f8dc <__cxa_atexit@plt+0x7312c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r0, r6 │ │ │ │ - str r2, [r0, #32]! │ │ │ │ - ldr lr, [pc, #120] @ 7f8e0 <__cxa_atexit@plt+0x73130> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + b 3ff6dc <__cxa_atexit@plt+0x3f2f2c> │ │ │ │ mov r2, r6 │ │ │ │ - str lr, [r2, #20]! │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - ldr r1, [pc, #104] @ 7f8e4 <__cxa_atexit@plt+0x73134> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - str ip, [r6, #48] @ 0x30 │ │ │ │ - str r2, [r6, #52] @ 0x34 │ │ │ │ - str r0, [r6, #56] @ 0x38 │ │ │ │ - str r8, [r6, #60] @ 0x3c │ │ │ │ - str r6, [r6, #64] @ 0x40 │ │ │ │ - str fp, [r6, #68] @ 0x44 │ │ │ │ - ldr r6, [pc, #72] @ 7f8e8 <__cxa_atexit@plt+0x73138> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ - sub sl, r3, #30 │ │ │ │ - mov r6, r3 │ │ │ │ - ldm sp, {r8, fp} │ │ │ │ - b 61690 <__cxa_atexit@plt+0x54ee0> │ │ │ │ - mov r6, #64 @ 0x40 │ │ │ │ - b 7f8cc <__cxa_atexit@plt+0x7311c> │ │ │ │ - mov r6, #104 @ 0x68 │ │ │ │ - b 7f8cc <__cxa_atexit@plt+0x7311c> │ │ │ │ - mov r6, #80 @ 0x50 │ │ │ │ + b 80fa4 <__cxa_atexit@plt+0x747f4> │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xffffea08 │ │ │ │ - adcseq r7, r9, #112, 14 @ 0x1c00000 │ │ │ │ - adcseq r7, r9, #20, 16 @ 0x140000 │ │ │ │ - @ instruction: 0xffffed98 │ │ │ │ - adcseq r7, r9, #148, 12 @ 0x9400000 │ │ │ │ - @ instruction: 0xffffefa4 │ │ │ │ - @ instruction: 0xfffff88c │ │ │ │ - adcseq r7, r9, #36, 16 @ 0x240000 │ │ │ │ - adcseq r7, r9, #200, 16 @ 0xc80000 │ │ │ │ - @ instruction: 0xfffff364 │ │ │ │ - @ instruction: 0xfffff9e0 │ │ │ │ - @ instruction: 0xfffffa34 │ │ │ │ - adcseq r7, r9, #188, 16 @ 0xbc0000 │ │ │ │ - @ instruction: 0xfffffdd4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7f98c <__cxa_atexit@plt+0x731dc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7f998 <__cxa_atexit@plt+0x731e8> │ │ │ │ - ldr lr, [r7, #2] │ │ │ │ - sub r0, r6, #19 │ │ │ │ - ldr sl, [pc, #92] @ 7f9a8 <__cxa_atexit@plt+0x731f8> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r1, [pc, #88] @ 7f9ac <__cxa_atexit@plt+0x731fc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - add ip, r2, #8 │ │ │ │ - stm ip, {r1, r8, sl} │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #24] │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr r1, [pc, #56] @ 7f9b0 <__cxa_atexit@plt+0x73200> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, lr │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #36] @ 80fe0 <__cxa_atexit@plt+0x74830> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - adcseq r7, r9, #196, 10 @ 0x31000000 │ │ │ │ - adcseq r7, r9, #136, 16 @ 0x880000 │ │ │ │ - adcseq r7, r9, #192, 10 @ 0x30000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7fa2c <__cxa_atexit@plt+0x7327c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7fa38 <__cxa_atexit@plt+0x73288> │ │ │ │ - ldr lr, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - sub ip, r6, #19 │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr sl, [pc, #80] @ 7fa48 <__cxa_atexit@plt+0x73298> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r1, [pc, #68] @ 7fa4c <__cxa_atexit@plt+0x7329c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, lr │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - adcseq r7, r9, #64, 10 @ 0x10000000 │ │ │ │ - adcseq r7, r9, #8, 10 @ 0x2000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r2, r6 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7facc <__cxa_atexit@plt+0x7331c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7fad8 <__cxa_atexit@plt+0x73328> │ │ │ │ - ldr lr, [r7, #2] │ │ │ │ - sub r0, r6, #19 │ │ │ │ - ldr sl, [pc, #92] @ 7fae8 <__cxa_atexit@plt+0x73338> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r1, [pc, #88] @ 7faec <__cxa_atexit@plt+0x7333c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - add ip, r2, #8 │ │ │ │ - stm ip, {r1, r8, sl} │ │ │ │ - str r0, [r2, #20] │ │ │ │ - str r9, [r2, #24] │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr r1, [pc, #56] @ 7faf0 <__cxa_atexit@plt+0x73340> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, lr │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - adcseq r7, r9, #132, 8 @ 0x84000000 │ │ │ │ - adcseq r7, r9, #72, 14 @ 0x1200000 │ │ │ │ - adcseq r7, r9, #128, 8 @ 0x80000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7fb28 <__cxa_atexit@plt+0x73378> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 7fb30 <__cxa_atexit@plt+0x73380> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 7fbdc <__cxa_atexit@plt+0x7342c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq r7, r9, #56, 8 @ 0x38000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + adcseq r6, r9, #80 @ 0x50 │ │ │ │ + @ instruction: 0xfffff958 │ │ │ │ + adcseq r6, r9, #28, 2 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + addseq r6, r8, #36, 6 @ 0x90000000 │ │ │ │ + @ instruction: 0xffffdce8 │ │ │ │ + @ instruction: 0xffffe030 │ │ │ │ + addseq r5, r8, #140, 28 @ 0x8c0 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ + sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 7fbac <__cxa_atexit@plt+0x733fc> │ │ │ │ + bhi 81044 <__cxa_atexit@plt+0x74894> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 7fbb8 <__cxa_atexit@plt+0x73408> │ │ │ │ - ldr lr, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - sub ip, r6, #19 │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr sl, [pc, #80] @ 7fbc8 <__cxa_atexit@plt+0x73418> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r1, [pc, #68] @ 7fbcc <__cxa_atexit@plt+0x7341c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ + bcc 8104c <__cxa_atexit@plt+0x7489c> │ │ │ │ + ldr r1, [pc, #68] @ 81068 <__cxa_atexit@plt+0x748b8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #64] @ 8106c <__cxa_atexit@plt+0x748bc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ + str r9, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, lr │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ + mov r8, r9 │ │ │ │ + b 3ff774 <__cxa_atexit@plt+0x3f2fc4> │ │ │ │ mov r6, r3 │ │ │ │ + b 81054 <__cxa_atexit@plt+0x748a4> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 81064 <__cxa_atexit@plt+0x748b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - adcseq r7, r9, #192, 6 │ │ │ │ - adcseq r7, r9, #136, 6 @ 0x20000002 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov sl, r6 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7fcb0 <__cxa_atexit@plt+0x73500> │ │ │ │ - ldr r6, [pc, #220] @ 7fcd0 <__cxa_atexit@plt+0x73520> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - str r6, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ands r6, r8, #3 │ │ │ │ - beq 7fc90 <__cxa_atexit@plt+0x734e0> │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 7fca4 <__cxa_atexit@plt+0x734f4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7fcbc <__cxa_atexit@plt+0x7350c> │ │ │ │ - ldr r3, [pc, #152] @ 7fcd4 <__cxa_atexit@plt+0x73524> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - ldr lr, [pc, #140] @ 7fcd8 <__cxa_atexit@plt+0x73528> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r3, [sl, #16]! │ │ │ │ - ldr r9, [pc, #132] @ 7fcdc <__cxa_atexit@plt+0x7352c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - ldr ip, [r5, #-12] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r9, [sl, #-12] │ │ │ │ - stmdb sl, {r2, r7} │ │ │ │ - sub r2, r6, #34 @ 0x22 │ │ │ │ - add r7, sl, #8 │ │ │ │ - stm r7, {r1, r3, lr} │ │ │ │ - str r0, [sl, #20] │ │ │ │ - str r2, [sl, #24] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, ip │ │ │ │ - b 6119c <__cxa_atexit@plt+0x549ec> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r6, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, sl │ │ │ │ - bx r0 │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xfffffebc │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - adcseq r7, r9, #128, 10 @ 0x20000000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 7fd64 <__cxa_atexit@plt+0x735b4> │ │ │ │ + addseq r6, r8, #188, 4 @ 0xc000000b │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0xfffff698 │ │ │ │ + addseq r5, r8, #12, 28 @ 0xc0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #40 @ 0x28 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7fd74 <__cxa_atexit@plt+0x735c4> │ │ │ │ - ldr r2, [pc, #108] @ 7fd80 <__cxa_atexit@plt+0x735d0> │ │ │ │ + bcc 810ec <__cxa_atexit@plt+0x7493c> │ │ │ │ + ldr r2, [pc, #96] @ 810f8 <__cxa_atexit@plt+0x74948> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr ip, [r7, #6] │ │ │ │ - ldr lr, [pc, #96] @ 7fd84 <__cxa_atexit@plt+0x735d4> │ │ │ │ + ldr lr, [pc, #92] @ 810fc <__cxa_atexit@plt+0x7494c> │ │ │ │ add lr, pc, lr │ │ │ │ - str r2, [sl, #16]! │ │ │ │ - ldr r9, [pc, #88] @ 7fd88 <__cxa_atexit@plt+0x735d8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldmib r5, {r2, r8} │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r9, [sl, #-12] │ │ │ │ - stmdb sl, {r1, r3} │ │ │ │ - sub r1, r6, #34 @ 0x22 │ │ │ │ - str ip, [sl, #8] │ │ │ │ - str r0, [sl, #12] │ │ │ │ - str lr, [sl, #16] │ │ │ │ - str r2, [sl, #20] │ │ │ │ - str r1, [sl, #24] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b 6119c <__cxa_atexit@plt+0x549ec> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r1, [pc, #84] @ 81100 <__cxa_atexit@plt+0x74950> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + ldmdb r5, {r2, r9} │ │ │ │ + ldmib r5, {r0, sl} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r9, sl} │ │ │ │ + mov r8, r7 │ │ │ │ + b 3ff764 <__cxa_atexit@plt+0x3f2fb4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - adcseq r7, r9, #168, 8 @ 0xa8000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + @ instruction: 0xfffff664 │ │ │ │ + adcseq r5, r9, #128, 30 @ 0x200 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7fdc4 <__cxa_atexit@plt+0x73614> │ │ │ │ - ldr r2, [pc, #36] @ 7fdcc <__cxa_atexit@plt+0x7361c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 7fdd0 <__cxa_atexit@plt+0x73620> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r5, #1 │ │ │ │ + bhi 8113c <__cxa_atexit@plt+0x7498c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 81144 <__cxa_atexit@plt+0x74994> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 7fbdc <__cxa_atexit@plt+0x7342c> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r7, r9, #168, 2 @ 0x2a │ │ │ │ - adcseq r7, r9, #76, 2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7fe48 <__cxa_atexit@plt+0x73698> │ │ │ │ - ldr r2, [pc, #96] @ 7fe50 <__cxa_atexit@plt+0x736a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #88] @ 7fe54 <__cxa_atexit@plt+0x736a4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7fe3c <__cxa_atexit@plt+0x7368c> │ │ │ │ - ldr r2, [pc, #64] @ 7fe58 <__cxa_atexit@plt+0x736a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7fe3c <__cxa_atexit@plt+0x7368c> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + adcseq r5, r9, #36, 28 @ 0x240 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #32 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 811c0 <__cxa_atexit@plt+0x74a10> │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r2, [pc, #80] @ 811cc <__cxa_atexit@plt+0x74a1c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + ldr r2, [r7, #28] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + ldr r0, [pc, #64] @ 811d0 <__cxa_atexit@plt+0x74a20> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str r9, [r3, #-20] @ 0xffffffec │ │ │ │ + sub r1, r3, #32 │ │ │ │ + stm r1, {r0, r8, lr} │ │ │ │ + tst r2, #3 │ │ │ │ + beq 811b4 <__cxa_atexit@plt+0x74a04> │ │ │ │ + mov r7, r2 │ │ │ │ + b 811dc <__cxa_atexit@plt+0x74a2c> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - adcseq r7, r9, #84, 2 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + adcseq r5, r9, #212, 26 @ 0x3500 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 7fe98 <__cxa_atexit@plt+0x736e8> │ │ │ │ + ldr r3, [pc, #160] @ 81284 <__cxa_atexit@plt+0x74ad4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ + str r2, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7fe90 <__cxa_atexit@plt+0x736e0> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + beq 81258 <__cxa_atexit@plt+0x74aa8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 81274 <__cxa_atexit@plt+0x74ac4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r2, r7 │ │ │ │ + bne 81260 <__cxa_atexit@plt+0x74ab0> │ │ │ │ + ldr r7, [pc, #104] @ 81288 <__cxa_atexit@plt+0x74ad8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr lr, [pc, #80] @ 8128c <__cxa_atexit@plt+0x74adc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add r2, r6, #12 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #24 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + adcseq r5, r9, #228, 24 @ 0xe400 │ │ │ │ + andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 8130c <__cxa_atexit@plt+0x74b5c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + cmp r2, r7 │ │ │ │ + bne 812f8 <__cxa_atexit@plt+0x74b48> │ │ │ │ + ldr r7, [pc, #92] @ 8131c <__cxa_atexit@plt+0x74b6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr lr, [pc, #68] @ 81320 <__cxa_atexit@plt+0x74b70> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add r2, r6, #12 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + add r5, r5, #24 │ │ │ │ bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + adcseq r5, r9, #68, 24 @ 0x4400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7ff2c <__cxa_atexit@plt+0x7377c> │ │ │ │ - ldr r2, [pc, #96] @ 7ff34 <__cxa_atexit@plt+0x73784> │ │ │ │ + bhi 813a0 <__cxa_atexit@plt+0x74bf0> │ │ │ │ + ldr r2, [pc, #124] @ 813bc <__cxa_atexit@plt+0x74c0c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #88] @ 7ff38 <__cxa_atexit@plt+0x73788> │ │ │ │ + ldr r1, [pc, #116] @ 813c0 <__cxa_atexit@plt+0x74c10> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 7ff20 <__cxa_atexit@plt+0x73770> │ │ │ │ - ldr r2, [pc, #64] @ 7ff3c <__cxa_atexit@plt+0x7378c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7ff20 <__cxa_atexit@plt+0x73770> │ │ │ │ + beq 81394 <__cxa_atexit@plt+0x74be4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 813a8 <__cxa_atexit@plt+0x74bf8> │ │ │ │ + ldr r3, [pc, #76] @ 813c4 <__cxa_atexit@plt+0x74c14> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - sub r5, r5, #8 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - adcseq r7, r9, #112 @ 0x70 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 7ff7c <__cxa_atexit@plt+0x737cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7ff74 <__cxa_atexit@plt+0x737c4> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + adcseq r5, r9, #4, 24 @ 0x400 │ │ │ │ + adcseq r5, r9, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - mov r1, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 8005c <__cxa_atexit@plt+0x738ac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #72 @ 0x48 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 80064 <__cxa_atexit@plt+0x738b4> │ │ │ │ - ldr r9, [pc, #164] @ 80078 <__cxa_atexit@plt+0x738c8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - ldr r0, [pc, #148] @ 8007c <__cxa_atexit@plt+0x738cc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r1, {r0, r2} │ │ │ │ - ldr r0, [pc, #140] @ 80080 <__cxa_atexit@plt+0x738d0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - sub r0, r6, #19 │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - sub r0, r6, #30 │ │ │ │ - ldr r1, [pc, #120] @ 80084 <__cxa_atexit@plt+0x738d4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov lr, r3 │ │ │ │ - str r9, [lr, #12]! │ │ │ │ - mov r9, r3 │ │ │ │ - ldr r2, [pc, #96] @ 80088 <__cxa_atexit@plt+0x738d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #24]! │ │ │ │ - str r8, [r3, #32] │ │ │ │ - ldr r2, [pc, #84] @ 8008c <__cxa_atexit@plt+0x738dc> │ │ │ │ + bcc 81404 <__cxa_atexit@plt+0x74c54> │ │ │ │ + ldr r2, [pc, #36] @ 81410 <__cxa_atexit@plt+0x74c60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r8, r3, #36 @ 0x24 │ │ │ │ - stm r8, {r2, r9, ip} │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - str r0, [r3, #52] @ 0x34 │ │ │ │ - str lr, [r3, #56] @ 0x38 │ │ │ │ - str r1, [r3, #60] @ 0x3c │ │ │ │ - str r3, [r3, #68] @ 0x44 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r3 │ │ │ │ - b 8006c <__cxa_atexit@plt+0x738bc> │ │ │ │ - mov r5, #72 @ 0x48 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - adcseq r6, r9, #80, 30 @ 0x140 │ │ │ │ - adcseq r6, r9, #148, 30 @ 0x250 │ │ │ │ - adcseq r6, r9, #4, 30 │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - adcseq r7, r9, #160, 2 @ 0x28 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 8010c <__cxa_atexit@plt+0x7395c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 80118 <__cxa_atexit@plt+0x73968> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #100] @ 80128 <__cxa_atexit@plt+0x73978> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #92] @ 8012c <__cxa_atexit@plt+0x7397c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, #76] @ 80130 <__cxa_atexit@plt+0x73980> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r0, r6, #7 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - ldr r0, [pc, #64] @ 80134 <__cxa_atexit@plt+0x73984> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq r6, r9, #140, 28 @ 0x8c0 │ │ │ │ - adcseq r7, r9, #88, 2 │ │ │ │ - adcseq r6, r9, #44, 28 @ 0x2c0 │ │ │ │ - adcseq r6, r9, #68, 28 @ 0x440 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r5, r9, #196, 22 @ 0x31000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 814d8 <__cxa_atexit@plt+0x74d28> │ │ │ │ + ldr r2, [pc, #196] @ 814f8 <__cxa_atexit@plt+0x74d48> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 814c8 <__cxa_atexit@plt+0x74d18> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #56 @ 0x38 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 814e0 <__cxa_atexit@plt+0x74d30> │ │ │ │ + ldr r7, [pc, #148] @ 814fc <__cxa_atexit@plt+0x74d4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr lr, [r9, #7] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r8, [r5, #-16] │ │ │ │ + ldmda r5, {r0, r1, r7, ip} │ │ │ │ + ldr r9, [pc, #124] @ 81500 <__cxa_atexit@plt+0x74d50> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, #120] @ 81504 <__cxa_atexit@plt+0x74d54> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r3, [r6, #24] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + mov r7, r6 │ │ │ │ + str r9, [r7, #32]! │ │ │ │ + str r3, [r6, #40] @ 0x28 │ │ │ │ + str sl, [r6, #44] @ 0x2c │ │ │ │ + str r7, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #56 @ 0x38 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffffce4 │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + adcseq r5, r9, #252, 22 @ 0x3f000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 801a0 <__cxa_atexit@plt+0x739f0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 801ac <__cxa_atexit@plt+0x739fc> │ │ │ │ - ldr lr, [pc, #80] @ 801bc <__cxa_atexit@plt+0x73a0c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 81594 <__cxa_atexit@plt+0x74de4> │ │ │ │ + ldr lr, [pc, #116] @ 815a0 <__cxa_atexit@plt+0x74df0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r9, [pc, #68] @ 801c0 <__cxa_atexit@plt+0x73a10> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr lr, [pc, #84] @ 815a4 <__cxa_atexit@plt+0x74df4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #80] @ 815a8 <__cxa_atexit@plt+0x74df8> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #32]! │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str sl, [r3, #44] @ 0x2c │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ + str r3, [r3, #52] @ 0x34 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - adcseq r6, r9, #28, 28 @ 0x1c0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 8022c <__cxa_atexit@plt+0x73a7c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 80234 <__cxa_atexit@plt+0x73a84> │ │ │ │ - ldr r1, [pc, #76] @ 80248 <__cxa_atexit@plt+0x73a98> │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffc20 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + adcseq r5, r9, #48, 22 @ 0xc000 │ │ │ │ + addseq r5, r8, #204, 16 @ 0xcc0000 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 81660 <__cxa_atexit@plt+0x74eb0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 81668 <__cxa_atexit@plt+0x74eb8> │ │ │ │ + ldr r1, [pc, #192] @ 816a4 <__cxa_atexit@plt+0x74ef4> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr lr, [pc, #64] @ 8024c <__cxa_atexit@plt+0x73a9c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r2 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ + ldr ip, [pc, #188] @ 816a8 <__cxa_atexit@plt+0x74ef8> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr lr, [pc, #184] @ 816ac <__cxa_atexit@plt+0x74efc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #180] @ 816b0 <__cxa_atexit@plt+0x74f00> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r2, #-16] │ │ │ │ + ldr r0, [r2] │ │ │ │ + stmib r6, {r1, sl} │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str ip, [r2] │ │ │ │ + sub r1, r3, #5 │ │ │ │ + str r1, [r2, #-12] │ │ │ │ + add r3, lr, #1 │ │ │ │ + str r3, [r2, #-8] │ │ │ │ + str r0, [r2, #-4] │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 81688 <__cxa_atexit@plt+0x74ed8> │ │ │ │ + ldr r7, [pc, #132] @ 816bc <__cxa_atexit@plt+0x74f0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #128] @ 816c0 <__cxa_atexit@plt+0x74f10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #16]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ - b 8023c <__cxa_atexit@plt+0x73a8c> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff6dc <__cxa_atexit@plt+0x3f2f2c> │ │ │ │ + mov r3, r6 │ │ │ │ + b 81670 <__cxa_atexit@plt+0x74ec0> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 816b8 <__cxa_atexit@plt+0x74f08> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - adcseq r6, r9, #140, 26 @ 0x2300 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 80294 <__cxa_atexit@plt+0x73ae4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ 802ac <__cxa_atexit@plt+0x73afc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8029c <__cxa_atexit@plt+0x73aec> │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 802e0 <__cxa_atexit@plt+0x73b30> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 816b4 <__cxa_atexit@plt+0x74f04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + addseq r4, r8, #152, 10 @ 0x26000000 │ │ │ │ + adcseq r5, r9, #84, 20 @ 0x54000 │ │ │ │ + addseq r5, r8, #80, 24 @ 0x5000 │ │ │ │ + addseq r5, r8, #168, 24 @ 0xa800 │ │ │ │ + @ instruction: 0xffffd61c │ │ │ │ + @ instruction: 0xffffd964 │ │ │ │ + addseq r4, r8, #160, 8 @ 0xa0000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #64] @ 81718 <__cxa_atexit@plt+0x74f68> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 816fc <__cxa_atexit@plt+0x74f4c> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 81708 <__cxa_atexit@plt+0x74f58> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - adcseq r6, r9, #220, 24 @ 0xdc00 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r7, [pc, #12] @ 8171c <__cxa_atexit@plt+0x74f6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + addseq r4, r8, #92, 8 @ 0x5c000000 │ │ │ │ + addseq r4, r8, #68, 8 @ 0x44000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 81748 <__cxa_atexit@plt+0x74f98> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + addseq r4, r8, #44, 8 @ 0x2c000000 │ │ │ │ + addseq r5, r8, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 802d8 <__cxa_atexit@plt+0x73b28> │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 802e0 <__cxa_atexit@plt+0x73b30> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 81790 <__cxa_atexit@plt+0x74fe0> │ │ │ │ + ldr r7, [pc, #48] @ 817a0 <__cxa_atexit@plt+0x74ff0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 81784 <__cxa_atexit@plt+0x74fd4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 817b4 <__cxa_atexit@plt+0x75004> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 817a4 <__cxa_atexit@plt+0x74ff4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov fp, r7 │ │ │ │ - mov sl, r6 │ │ │ │ - ldm r5, {r6, r7} │ │ │ │ - ldr r6, [r6, #3] │ │ │ │ - ldr r2, [pc, #164] @ 8039c <__cxa_atexit@plt+0x73bec> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + addseq r5, r8, #156, 22 @ 0x27000 │ │ │ │ + addseq r5, r8, #120, 22 @ 0x1e000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r8, r7, #3 │ │ │ │ + ldm r8, {r0, r1, r8} │ │ │ │ + and r3, r0, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 81838 <__cxa_atexit@plt+0x75088> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 8185c <__cxa_atexit@plt+0x750ac> │ │ │ │ + bic r3, r0, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + sub r3, r3, #2 │ │ │ │ + cmp r3, #7 │ │ │ │ + bhi 81898 <__cxa_atexit@plt+0x750e8> │ │ │ │ + add r2, pc, #4 │ │ │ │ + ldr r3, [r2, r3, lsl #2] │ │ │ │ + add pc, r2, r3 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + stmda r5, {r0, r1} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 81a04 <__cxa_atexit@plt+0x75254> │ │ │ │ + ldr r7, [pc, #540] @ 81a50 <__cxa_atexit@plt+0x752a0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 81990 <__cxa_atexit@plt+0x751e0> │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + stmda r5, {r0, r1} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 819c0 <__cxa_atexit@plt+0x75210> │ │ │ │ + ldr r7, [pc, #488] @ 81a40 <__cxa_atexit@plt+0x75290> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 8187c <__cxa_atexit@plt+0x750cc> │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + stmda r5, {r0, r1} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 819cc <__cxa_atexit@plt+0x7521c> │ │ │ │ + ldr r7, [pc, #440] @ 81a34 <__cxa_atexit@plt+0x75284> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr lr, [pc, #432] @ 81a38 <__cxa_atexit@plt+0x75288> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r6, #4] │ │ │ │ + b 819a8 <__cxa_atexit@plt+0x751f8> │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + stmda r5, {r0, r1} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 819ec <__cxa_atexit@plt+0x7523c> │ │ │ │ + ldr r7, [pc, #400] @ 81a48 <__cxa_atexit@plt+0x75298> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b 81994 <__cxa_atexit@plt+0x751e4> │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + stmda r5, {r0, r1} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 819f8 <__cxa_atexit@plt+0x75248> │ │ │ │ + ldr r7, [pc, #388] @ 81a64 <__cxa_atexit@plt+0x752b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 81990 <__cxa_atexit@plt+0x751e0> │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + stmda r5, {r0, r1} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 81a10 <__cxa_atexit@plt+0x75260> │ │ │ │ + ldr r7, [pc, #344] @ 81a5c <__cxa_atexit@plt+0x752ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 81990 <__cxa_atexit@plt+0x751e0> │ │ │ │ + ldr r7, [r0, #1] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r1, [r5] │ │ │ │ + add r3, r6, #16 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #1 │ │ │ │ + bne 8197c <__cxa_atexit@plt+0x751cc> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 81a1c <__cxa_atexit@plt+0x7526c> │ │ │ │ + ldr r7, [pc, #312] @ 81a74 <__cxa_atexit@plt+0x752c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 81990 <__cxa_atexit@plt+0x751e0> │ │ │ │ + ldr r2, [pc, #308] @ 81a7c <__cxa_atexit@plt+0x752cc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r6, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq 80364 <__cxa_atexit@plt+0x73bb4> │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 80374 <__cxa_atexit@plt+0x73bc4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8038c <__cxa_atexit@plt+0x73bdc> │ │ │ │ - ldr r3, [pc, #120] @ 803a4 <__cxa_atexit@plt+0x73bf4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r0, [pc, #108] @ 803a8 <__cxa_atexit@plt+0x73bf8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - ldr r3, [pc, #80] @ 803ac <__cxa_atexit@plt+0x73bfc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3eb6b4 <__cxa_atexit@plt+0x3def04> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + ldr r9, [r0, #1] │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r5, [pc, #284] @ 81a80 <__cxa_atexit@plt+0x752d0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + ldr r5, [pc, #276] @ 81a84 <__cxa_atexit@plt+0x752d4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 803a0 <__cxa_atexit@plt+0x73bf0> │ │ │ │ + b 3ff78c <__cxa_atexit@plt+0x3f2fdc> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 81a28 <__cxa_atexit@plt+0x75278> │ │ │ │ + ldr r7, [pc, #220] @ 81a6c <__cxa_atexit@plt+0x752bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - mov r6, sl │ │ │ │ + ldr r2, [pc, #184] @ 81a54 <__cxa_atexit@plt+0x752a4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - adcseq r6, r9, #132, 22 @ 0x21000 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - adcseq r6, r9, #100, 26 @ 0x1900 │ │ │ │ - adcseq r6, r9, #160, 24 @ 0xa000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r7, [pc, #124] @ 81a44 <__cxa_atexit@plt+0x75294> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 819d4 <__cxa_atexit@plt+0x75224> │ │ │ │ + ldr r7, [pc, #104] @ 81a3c <__cxa_atexit@plt+0x7528c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + mov r6, #16 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldr r7, [pc, #88] @ 81a4c <__cxa_atexit@plt+0x7529c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 819d4 <__cxa_atexit@plt+0x75224> │ │ │ │ + ldr r7, [pc, #104] @ 81a68 <__cxa_atexit@plt+0x752b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 819d4 <__cxa_atexit@plt+0x75224> │ │ │ │ + ldr r7, [pc, #76] @ 81a58 <__cxa_atexit@plt+0x752a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 819d4 <__cxa_atexit@plt+0x75224> │ │ │ │ + ldr r7, [pc, #72] @ 81a60 <__cxa_atexit@plt+0x752b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 819d4 <__cxa_atexit@plt+0x75224> │ │ │ │ + ldr r7, [pc, #84] @ 81a78 <__cxa_atexit@plt+0x752c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 819d4 <__cxa_atexit@plt+0x75224> │ │ │ │ + ldr r7, [pc, #64] @ 81a70 <__cxa_atexit@plt+0x752c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 819d4 <__cxa_atexit@plt+0x75224> │ │ │ │ + adcseq r5, r9, #160, 16 @ 0xa00000 │ │ │ │ + adcseq r5, r9, #152, 16 @ 0x980000 │ │ │ │ + andeq r0, r0, r8, lsr #9 │ │ │ │ + adcseq r5, r9, #204, 16 @ 0xcc0000 │ │ │ │ + andeq r0, r0, r8, lsr r4 │ │ │ │ + adcseq r5, r9, #112, 16 @ 0x700000 │ │ │ │ + muleq r0, r0, r3 │ │ │ │ + adcseq r5, r9, #248, 16 @ 0xf80000 │ │ │ │ + adcseq r5, r9, #132, 14 @ 0x2100000 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + adcseq r5, r9, #44, 16 @ 0x2c0000 │ │ │ │ + andeq r0, r0, r4, ror r2 │ │ │ │ + adcseq r5, r9, #84, 16 @ 0x540000 │ │ │ │ + andeq r0, r0, r0, lsl r2 │ │ │ │ + adcseq r5, r9, #168, 14 @ 0x2a00000 │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ + adcseq r5, r9, #0, 16 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + adcseq r5, r9, #32, 12 @ 0x2000000 │ │ │ │ + adcseq r5, r9, #208, 14 @ 0x3400000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 80418 <__cxa_atexit@plt+0x73c68> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 80430 <__cxa_atexit@plt+0x73c80> │ │ │ │ - ldr r3, [pc, #96] @ 80440 <__cxa_atexit@plt+0x73c90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #92] @ 80444 <__cxa_atexit@plt+0x73c94> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 81ac4 <__cxa_atexit@plt+0x75314> │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 81afc <__cxa_atexit@plt+0x7534c> │ │ │ │ + ldr r0, [pc, #80] @ 81b10 <__cxa_atexit@plt+0x75360> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + b 81ad4 <__cxa_atexit@plt+0x75324> │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 81afc <__cxa_atexit@plt+0x7534c> │ │ │ │ + ldr r0, [pc, #52] @ 81b08 <__cxa_atexit@plt+0x75358> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r2, [pc, #44] @ 81b0c <__cxa_atexit@plt+0x7535c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - str r1, [sl, #8] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #56] @ 80448 <__cxa_atexit@plt+0x73c98> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3eb6b4 <__cxa_atexit@plt+0x3def04> │ │ │ │ - ldr r7, [pc, #28] @ 8043c <__cxa_atexit@plt+0x73c8c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ - mov r6, sl │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r6, r9, #224, 20 @ 0xe0000 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - adcseq r6, r9, #184, 24 @ 0xb800 │ │ │ │ - adcseq r6, r9, #236, 22 @ 0x3b000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r5, r9, #112, 12 @ 0x7000000 │ │ │ │ + adcseq r5, r9, #64, 12 @ 0x4000000 │ │ │ │ + adcseq r5, r9, #136, 12 @ 0x8800000 │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 804c8 <__cxa_atexit@plt+0x73d18> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 804d8 <__cxa_atexit@plt+0x73d28> │ │ │ │ - ldr r7, [pc, #108] @ 804e8 <__cxa_atexit@plt+0x73d38> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 81b68 <__cxa_atexit@plt+0x753b8> │ │ │ │ + ldr r7, [pc, #72] @ 81b84 <__cxa_atexit@plt+0x753d4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #88] @ 804ec <__cxa_atexit@plt+0x73d3c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [pc, #84] @ 804f0 <__cxa_atexit@plt+0x73d40> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r0, r6 │ │ │ │ - str r8, [r0, #16]! │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [pc, #52] @ 81b88 <__cxa_atexit@plt+0x753d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - str r2, [r5, #12] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b 802e0 <__cxa_atexit@plt+0x73b30> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffdd8 │ │ │ │ - adcseq r6, r9, #184, 20 @ 0xb8000 │ │ │ │ - adcseq r6, r9, #236, 20 @ 0xec000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 8056c <__cxa_atexit@plt+0x73dbc> │ │ │ │ - ldr lr, [pc, #100] @ 80578 <__cxa_atexit@plt+0x73dc8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr r9, [pc, #80] @ 8057c <__cxa_atexit@plt+0x73dcc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - sub lr, r3, #16 │ │ │ │ - stm lr, {r0, r8, r9} │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 80560 <__cxa_atexit@plt+0x73db0> │ │ │ │ - ldr r1, [pc, #48] @ 80580 <__cxa_atexit@plt+0x73dd0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r3, #-16] │ │ │ │ - ldr r7, [r2, #7] │ │ │ │ - str r1, [r3, #-24] @ 0xffffffe8 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - adcseq r6, r9, #36, 20 @ 0x24000 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 805a4 <__cxa_atexit@plt+0x73df4> │ │ │ │ + ldr r3, [pc, #28] @ 81b8c <__cxa_atexit@plt+0x753dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r5, r9, #0, 12 │ │ │ │ + adcseq r5, r9, #204, 10 @ 0x33000000 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - add r5, r5, #8 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 805e0 <__cxa_atexit@plt+0x73e30> │ │ │ │ - ldr r2, [pc, #52] @ 80600 <__cxa_atexit@plt+0x73e50> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - ldr r8, [r3, #12] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - ldr r2, [pc, #20] @ 805fc <__cxa_atexit@plt+0x73e4c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 81be4 <__cxa_atexit@plt+0x75434> │ │ │ │ + ldr r7, [pc, #72] @ 81c00 <__cxa_atexit@plt+0x75450> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #52] @ 81c04 <__cxa_atexit@plt+0x75454> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 5f420 <__cxa_atexit@plt+0x52c70> │ │ │ │ - adcseq r6, r9, #80, 18 @ 0x140000 │ │ │ │ - adcseq r6, r9, #108, 18 @ 0x1b0000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #28] @ 81c08 <__cxa_atexit@plt+0x75458> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r5, r9, #128, 10 @ 0x20000000 │ │ │ │ + adcseq r5, r9, #80, 10 @ 0x14000000 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 80698 <__cxa_atexit@plt+0x73ee8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #48 @ 0x30 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 806a0 <__cxa_atexit@plt+0x73ef0> │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #108] @ 806b4 <__cxa_atexit@plt+0x73f04> │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 81c60 <__cxa_atexit@plt+0x754b0> │ │ │ │ + ldr r7, [pc, #72] @ 81c7c <__cxa_atexit@plt+0x754cc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #52] @ 81c80 <__cxa_atexit@plt+0x754d0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r1} │ │ │ │ - ldr r0, [pc, #100] @ 806b8 <__cxa_atexit@plt+0x73f08> │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #28] @ 81c84 <__cxa_atexit@plt+0x754d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r5, r9, #0, 10 │ │ │ │ + adcseq r5, r9, #212, 8 @ 0xd4000000 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 81cdc <__cxa_atexit@plt+0x7552c> │ │ │ │ + ldr r7, [pc, #72] @ 81cf8 <__cxa_atexit@plt+0x75548> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #52] @ 81cfc <__cxa_atexit@plt+0x7554c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - sub r0, r6, #19 │ │ │ │ - ldr r1, [pc, #88] @ 806bc <__cxa_atexit@plt+0x73f0c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - ldr sl, [pc, #80] @ 806c0 <__cxa_atexit@plt+0x73f10> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - mov r2, r3 │ │ │ │ - str sl, [r2, #12]! │ │ │ │ - str r8, [r3, #20] │ │ │ │ - add r8, r3, #24 │ │ │ │ - stm r8, {r1, r2, r9} │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - str r3, [r3, #44] @ 0x2c │ │ │ │ - mov r8, lr │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r3 │ │ │ │ - b 806a8 <__cxa_atexit@plt+0x73ef8> │ │ │ │ - mov r5, #48 @ 0x30 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - adcseq r6, r9, #240, 16 @ 0xf00000 │ │ │ │ - adcseq r6, r9, #52, 18 @ 0xd0000 │ │ │ │ - adcseq r6, r9, #172, 16 @ 0xac0000 │ │ │ │ - adcseq r6, r9, #88, 18 @ 0x160000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #28] @ 81d00 <__cxa_atexit@plt+0x75550> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r5, r9, #128, 8 @ 0x80000000 │ │ │ │ + adcseq r5, r9, #88, 8 @ 0x58000000 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 80728 <__cxa_atexit@plt+0x73f78> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 80734 <__cxa_atexit@plt+0x73f84> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #68] @ 80744 <__cxa_atexit@plt+0x73f94> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, #60] @ 80748 <__cxa_atexit@plt+0x73f98> │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 81d58 <__cxa_atexit@plt+0x755a8> │ │ │ │ + ldr r7, [pc, #72] @ 81d74 <__cxa_atexit@plt+0x755c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #52] @ 81d78 <__cxa_atexit@plt+0x755c8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - adcseq r6, r9, #16, 16 @ 0x100000 │ │ │ │ - adcseq r6, r9, #44, 16 @ 0x2c0000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #28] @ 81d7c <__cxa_atexit@plt+0x755cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r5, r9, #0, 8 │ │ │ │ + adcseq r5, r9, #220, 6 @ 0x70000003 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 807c4 <__cxa_atexit@plt+0x74014> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 807d0 <__cxa_atexit@plt+0x74020> │ │ │ │ - ldr lr, [pc, #100] @ 807e0 <__cxa_atexit@plt+0x74030> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ 807e4 <__cxa_atexit@plt+0x74034> │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 81dd4 <__cxa_atexit@plt+0x75624> │ │ │ │ + ldr r7, [pc, #72] @ 81df0 <__cxa_atexit@plt+0x75640> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #52] @ 81df4 <__cxa_atexit@plt+0x75644> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 807e8 <__cxa_atexit@plt+0x74038> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r9 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - adcseq r6, r9, #200, 14 @ 0x3200000 │ │ │ │ - adcseq r6, r9, #240, 14 @ 0x3c00000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #28] @ 81df8 <__cxa_atexit@plt+0x75648> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r5, r9, #128, 6 │ │ │ │ + adcseq r5, r9, #96, 6 @ 0x80000001 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 80878 <__cxa_atexit@plt+0x740c8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 80884 <__cxa_atexit@plt+0x740d4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 80894 <__cxa_atexit@plt+0x740e4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr lr, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - sub r2, r6, #27 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #84] @ 80898 <__cxa_atexit@plt+0x740e8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #76] @ 8089c <__cxa_atexit@plt+0x740ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #16]! │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - ldr r2, [pc, #64] @ 808a0 <__cxa_atexit@plt+0x740f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - stmdb r3, {r2, r8, lr} │ │ │ │ - mov r5, r9 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq r6, r9, #48, 14 @ 0xc00000 │ │ │ │ - adcseq r6, r9, #84, 14 @ 0x1500000 │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - @ instruction: 0xfffffdac │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 81e50 <__cxa_atexit@plt+0x756a0> │ │ │ │ + ldr r7, [pc, #72] @ 81e6c <__cxa_atexit@plt+0x756bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #52] @ 81e70 <__cxa_atexit@plt+0x756c0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #28] @ 81e74 <__cxa_atexit@plt+0x756c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r5, r9, #0, 6 │ │ │ │ + adcseq r5, r9, #228, 4 @ 0x4000000e │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 80910 <__cxa_atexit@plt+0x74160> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 8091c <__cxa_atexit@plt+0x7416c> │ │ │ │ - ldr lr, [pc, #84] @ 8092c <__cxa_atexit@plt+0x7417c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr sl, [r7, #10] │ │ │ │ - ldr ip, [pc, #68] @ 80930 <__cxa_atexit@plt+0x74180> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 81ecc <__cxa_atexit@plt+0x7571c> │ │ │ │ + ldr r7, [pc, #72] @ 81ee8 <__cxa_atexit@plt+0x75738> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #52] @ 81eec <__cxa_atexit@plt+0x7573c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #28] @ 81ef0 <__cxa_atexit@plt+0x75740> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r5, r9, #124, 4 @ 0xc0000007 │ │ │ │ + adcseq r5, r9, #104, 4 @ 0x80000006 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + addseq r5, r8, #40, 8 @ 0x28000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 81f38 <__cxa_atexit@plt+0x75788> │ │ │ │ + ldr r7, [pc, #48] @ 81f48 <__cxa_atexit@plt+0x75798> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 81f2c <__cxa_atexit@plt+0x7577c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 81f5c <__cxa_atexit@plt+0x757ac> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ 81f4c <__cxa_atexit@plt+0x7579c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - adcseq r6, r9, #172, 12 @ 0xac00000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + addseq r5, r8, #252, 6 @ 0xf0000003 │ │ │ │ + addseq r5, r8, #208, 6 @ 0x40000003 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #32 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 809ac <__cxa_atexit@plt+0x741fc> │ │ │ │ - ldr lr, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r8, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r2, [pc, #80] @ 809b8 <__cxa_atexit@plt+0x74208> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - ldr r2, [r7, #28] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #64] @ 809bc <__cxa_atexit@plt+0x7420c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - str r7, [r3, #-16] │ │ │ │ - str r9, [r3, #-20] @ 0xffffffec │ │ │ │ - sub r1, r3, #32 │ │ │ │ - stm r1, {r0, r8, lr} │ │ │ │ - tst r2, #3 │ │ │ │ - beq 809a0 <__cxa_atexit@plt+0x741f0> │ │ │ │ - mov r7, r2 │ │ │ │ - b 809c8 <__cxa_atexit@plt+0x74218> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r5, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #96] @ 81fd4 <__cxa_atexit@plt+0x75824> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r3, {r2, r5} │ │ │ │ mov r5, r3 │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 81fcc <__cxa_atexit@plt+0x7581c> │ │ │ │ + ldr r2, [pc, #72] @ 81fd8 <__cxa_atexit@plt+0x75828> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 81fcc <__cxa_atexit@plt+0x7581c> │ │ │ │ + ldr r2, [pc, #44] @ 81fdc <__cxa_atexit@plt+0x7582c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 81fcc <__cxa_atexit@plt+0x7581c> │ │ │ │ + b 82088 <__cxa_atexit@plt+0x758d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - adcseq r6, r9, #232, 10 @ 0x3a000000 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #136] @ 80a58 <__cxa_atexit@plt+0x742a8> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + addseq r5, r8, #64, 6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #68] @ 82038 <__cxa_atexit@plt+0x75888> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 80a1c <__cxa_atexit@plt+0x7426c> │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - add r3, r5, #4 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 80a24 <__cxa_atexit@plt+0x74274> │ │ │ │ - ldr r2, [pc, #100] @ 80a5c <__cxa_atexit@plt+0x742ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ str r2, [r5, #4] │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 80a48 <__cxa_atexit@plt+0x74298> │ │ │ │ - str sl, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 802e0 <__cxa_atexit@plt+0x73b30> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [pc, #52] @ 80a60 <__cxa_atexit@plt+0x742b0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r9, [r3] │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r5, [pc, #40] @ 80a64 <__cxa_atexit@plt+0x742b4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb614 <__cxa_atexit@plt+0x3dee64> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ - bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - adcseq r6, r9, #72, 10 @ 0x12000000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr sl, [r3, #20] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 80ab8 <__cxa_atexit@plt+0x74308> │ │ │ │ - ldr r2, [pc, #84] @ 80ae4 <__cxa_atexit@plt+0x74334> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r3, #16] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - sub r2, r3, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 80ad8 <__cxa_atexit@plt+0x74328> │ │ │ │ - str sl, [r3] │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 802e0 <__cxa_atexit@plt+0x73b30> │ │ │ │ - ldr r3, [pc, #40] @ 80ae8 <__cxa_atexit@plt+0x74338> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 82030 <__cxa_atexit@plt+0x75880> │ │ │ │ + ldr r3, [pc, #40] @ 8203c <__cxa_atexit@plt+0x7588c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 80aec <__cxa_atexit@plt+0x7433c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 3eb614 <__cxa_atexit@plt+0x3dee64> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 82030 <__cxa_atexit@plt+0x75880> │ │ │ │ + b 82088 <__cxa_atexit@plt+0x758d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - adcseq r6, r9, #180, 8 @ 0xb4000000 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 7fbdc <__cxa_atexit@plt+0x7342c> │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 80b64 <__cxa_atexit@plt+0x743b4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 80b70 <__cxa_atexit@plt+0x743c0> │ │ │ │ - ldr r2, [pc, #76] @ 80b80 <__cxa_atexit@plt+0x743d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r1, r2, #1 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [pc, #60] @ 80b84 <__cxa_atexit@plt+0x743d4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r8, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 7fbdc <__cxa_atexit@plt+0x7342c> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r6, r9, #204, 6 @ 0x30000003 │ │ │ │ - adcseq r6, r9, #4, 8 @ 0x4000000 │ │ │ │ - andeq r0, r0, ip │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #56 @ 0x38 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 80c4c <__cxa_atexit@plt+0x7449c> │ │ │ │ - ldr r9, [pc, #176] @ 80c58 <__cxa_atexit@plt+0x744a8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r2, [pc, #152] @ 80c5c <__cxa_atexit@plt+0x744ac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - ldr r2, [r7, #40] @ 0x28 │ │ │ │ - str r9, [r3, #-56] @ 0xffffffc8 │ │ │ │ - ldr r0, [r7, #36] @ 0x24 │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - ldr r2, [r7, #32] │ │ │ │ - str r0, [r3, #-16] │ │ │ │ - ldr r0, [r7, #48] @ 0x30 │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r7, #52] @ 0x34 │ │ │ │ - str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r0, [r7, #44] @ 0x2c │ │ │ │ - str r1, [r3, #-28] @ 0xffffffe4 │ │ │ │ - ldr r1, [r7, #24] │ │ │ │ - ldr r7, [r7, #28] │ │ │ │ - str sl, [r3, #-32] @ 0xffffffe0 │ │ │ │ - str r7, [r3, #-36] @ 0xffffffdc │ │ │ │ - sub r7, r3, #48 @ 0x30 │ │ │ │ - stm r7, {r0, r1, lr} │ │ │ │ - str r8, [r3, #-52] @ 0xffffffcc │ │ │ │ - tst r2, #3 │ │ │ │ - beq 80c38 <__cxa_atexit@plt+0x74488> │ │ │ │ - ldr r3, [pc, #60] @ 80c60 <__cxa_atexit@plt+0x744b0> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + addseq r5, r8, #224, 4 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 82078 <__cxa_atexit@plt+0x758c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r2, #3] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 80c44 <__cxa_atexit@plt+0x74494> │ │ │ │ - b 80c9c <__cxa_atexit@plt+0x744ec> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ + beq 82070 <__cxa_atexit@plt+0x758c0> │ │ │ │ + b 82088 <__cxa_atexit@plt+0x758d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + addseq r5, r8, #164, 4 @ 0x4000000a │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 82104 <__cxa_atexit@plt+0x75954> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 82120 <__cxa_atexit@plt+0x75970> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + sub r3, r3, #2 │ │ │ │ + cmp r3, #7 │ │ │ │ + bhi 82168 <__cxa_atexit@plt+0x759b8> │ │ │ │ + add r0, pc, #4 │ │ │ │ + ldr r3, [r0, r3, lsl #2] │ │ │ │ + add pc, r0, r3 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - adcseq r6, r9, #140, 6 @ 0x30000002 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 80c90 <__cxa_atexit@plt+0x744e0> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 82234 <__cxa_atexit@plt+0x75a84> │ │ │ │ + ldr r7, [pc, #380] @ 8227c <__cxa_atexit@plt+0x75acc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 82138 <__cxa_atexit@plt+0x75988> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 82234 <__cxa_atexit@plt+0x75a84> │ │ │ │ + ldr r7, [pc, #344] @ 82274 <__cxa_atexit@plt+0x75ac4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 82138 <__cxa_atexit@plt+0x75988> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 82234 <__cxa_atexit@plt+0x75a84> │ │ │ │ + ldr r7, [pc, #308] @ 8226c <__cxa_atexit@plt+0x75abc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr lr, [pc, #300] @ 82270 <__cxa_atexit@plt+0x75ac0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r1, r1, r2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 82234 <__cxa_atexit@plt+0x75a84> │ │ │ │ + ldr r7, [pc, #248] @ 82278 <__cxa_atexit@plt+0x75ac8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b 8213c <__cxa_atexit@plt+0x7598c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 82234 <__cxa_atexit@plt+0x75a84> │ │ │ │ + ldr r7, [pc, #228] @ 82284 <__cxa_atexit@plt+0x75ad4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 82138 <__cxa_atexit@plt+0x75988> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 82234 <__cxa_atexit@plt+0x75a84> │ │ │ │ + ldr r7, [pc, #196] @ 82280 <__cxa_atexit@plt+0x75ad0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 82138 <__cxa_atexit@plt+0x75988> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r7, [r5] │ │ │ │ + add r3, r6, #16 │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #1 │ │ │ │ + bne 8221c <__cxa_atexit@plt+0x75a6c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 82244 <__cxa_atexit@plt+0x75a94> │ │ │ │ + ldr r7, [pc, #164] @ 82290 <__cxa_atexit@plt+0x75ae0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 82138 <__cxa_atexit@plt+0x75988> │ │ │ │ + ldr r3, [pc, #160] @ 82298 <__cxa_atexit@plt+0x75ae8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 80c88 <__cxa_atexit@plt+0x744d8> │ │ │ │ - b 80c9c <__cxa_atexit@plt+0x744ec> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r3, [pc, #148] @ 8229c <__cxa_atexit@plt+0x75aec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #140] @ 822a0 <__cxa_atexit@plt+0x75af0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #2 │ │ │ │ + b 3ff78c <__cxa_atexit@plt+0x3f2fdc> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 82250 <__cxa_atexit@plt+0x75aa0> │ │ │ │ + ldr r7, [pc, #88] @ 82288 <__cxa_atexit@plt+0x75ad8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 82138 <__cxa_atexit@plt+0x75988> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldr r6, [pc, #72] @ 82294 <__cxa_atexit@plt+0x75ae4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b 82258 <__cxa_atexit@plt+0x75aa8> │ │ │ │ + ldr r6, [pc, #52] @ 8228c <__cxa_atexit@plt+0x75adc> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r4, r9, #228, 30 @ 0x390 │ │ │ │ + adcseq r4, r9, #220, 30 @ 0x370 │ │ │ │ + adcseq r5, r9, #8 │ │ │ │ + adcseq r4, r9, #168, 30 @ 0x2a0 │ │ │ │ + adcseq r5, r9, #44 @ 0x2c │ │ │ │ + adcseq r4, r9, #116, 30 @ 0x1d0 │ │ │ │ + adcseq r4, r9, #148, 30 @ 0x250 │ │ │ │ + adcseq r4, r9, #8, 30 │ │ │ │ + andeq r0, r0, ip, asr r1 │ │ │ │ + adcseq r4, r9, #80, 30 @ 0x140 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + adcseq r4, r9, #124, 26 @ 0x1f00 │ │ │ │ + adcseq r4, r9, #44, 30 @ 0xb0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldmib r5, {r2, lr} │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 822dc <__cxa_atexit@plt+0x75b2c> │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 82318 <__cxa_atexit@plt+0x75b68> │ │ │ │ + ldr r0, [pc, #84] @ 8232c <__cxa_atexit@plt+0x75b7c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + b 822ec <__cxa_atexit@plt+0x75b3c> │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 82318 <__cxa_atexit@plt+0x75b68> │ │ │ │ + ldr r0, [pc, #56] @ 82324 <__cxa_atexit@plt+0x75b74> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r8, [pc, #48] @ 82328 <__cxa_atexit@plt+0x75b78> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r7, lr, r2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r4, r9, #88, 28 @ 0x580 │ │ │ │ + adcseq r4, r9, #40, 28 @ 0x280 │ │ │ │ + adcseq r4, r9, #112, 28 @ 0x700 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - bic r6, r7, #3 │ │ │ │ - ldr r6, [r6] │ │ │ │ - ldrh r6, [r6, #-2] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 80d14 <__cxa_atexit@plt+0x74564> │ │ │ │ - cmp r6, #3 │ │ │ │ - bne 80d78 <__cxa_atexit@plt+0x745c8> │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #32 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 80d88 <__cxa_atexit@plt+0x745d8> │ │ │ │ - ldr r2, [pc, #208] @ 80dac <__cxa_atexit@plt+0x745fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [r7, #5] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - ldr ip, [r5, #8] │ │ │ │ - ldr sl, [r5, #32] │ │ │ │ - add r2, r5, #36 @ 0x24 │ │ │ │ - ldm r2, {r0, r1, r2} │ │ │ │ - str r0, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r3, [r9, #16] │ │ │ │ - str lr, [r9, #20] │ │ │ │ - str r2, [r9, #24] │ │ │ │ - str ip, [r9, #28] │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ - b 66e34 <__cxa_atexit@plt+0x5a684> │ │ │ │ + bcc 8238c <__cxa_atexit@plt+0x75bdc> │ │ │ │ + ldr r7, [pc, #76] @ 823a4 <__cxa_atexit@plt+0x75bf4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #56] @ 823a8 <__cxa_atexit@plt+0x75bf8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r1, r1, r2 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 823ac <__cxa_atexit@plt+0x75bfc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r4, r9, #228, 26 @ 0x3900 │ │ │ │ + adcseq r4, r9, #176, 26 @ 0x2c00 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #40 @ 0x28 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 80d94 <__cxa_atexit@plt+0x745e4> │ │ │ │ - ldr lr, [pc, #116] @ 80da0 <__cxa_atexit@plt+0x745f0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - ldr lr, [pc, #92] @ 80da4 <__cxa_atexit@plt+0x745f4> │ │ │ │ - add lr, pc, lr │ │ │ │ - add ip, r9, #8 │ │ │ │ - stm ip, {r0, r1, r3} │ │ │ │ - str r2, [r9, #20] │ │ │ │ - str lr, [r9, #24] │ │ │ │ - add lr, r9, #28 │ │ │ │ - stm lr, {r0, r9, sl} │ │ │ │ - ldr r3, [pc, #64] @ 80da8 <__cxa_atexit@plt+0x745f8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ - sub sl, r6, #10 │ │ │ │ - b 61690 <__cxa_atexit@plt+0x54ee0> │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - mov r6, r9 │ │ │ │ + bcc 8240c <__cxa_atexit@plt+0x75c5c> │ │ │ │ + ldr r7, [pc, #76] @ 82424 <__cxa_atexit@plt+0x75c74> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #56] @ 82428 <__cxa_atexit@plt+0x75c78> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r1, r1, r2 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffff7cc │ │ │ │ - @ instruction: 0xfffffb64 │ │ │ │ - adcseq r6, r9, #204, 2 @ 0x33 │ │ │ │ - @ instruction: 0xfffffc5c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r3, [pc, #24] @ 8242c <__cxa_atexit@plt+0x75c7c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r4, r9, #96, 26 @ 0x1800 │ │ │ │ + adcseq r4, r9, #48, 26 @ 0xc00 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + addseq r4, r8, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 82480 <__cxa_atexit@plt+0x75cd0> │ │ │ │ + ldr r2, [pc, #56] @ 82488 <__cxa_atexit@plt+0x75cd8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + ldr r2, [pc, #44] @ 8248c <__cxa_atexit@plt+0x75cdc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 82474 <__cxa_atexit@plt+0x75cc4> │ │ │ │ + mov r7, r3 │ │ │ │ + b 8249c <__cxa_atexit@plt+0x75cec> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq r4, r9, #240, 20 @ 0xf0000 │ │ │ │ + addseq r4, r8, #144, 28 @ 0x900 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 80e2c <__cxa_atexit@plt+0x7467c> │ │ │ │ - ldr r2, [pc, #80] @ 80e38 <__cxa_atexit@plt+0x74688> │ │ │ │ + ldr r5, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #96] @ 82514 <__cxa_atexit@plt+0x75d64> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r3, {r2, r5} │ │ │ │ + mov r5, r3 │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8250c <__cxa_atexit@plt+0x75d5c> │ │ │ │ + ldr r2, [pc, #72] @ 82518 <__cxa_atexit@plt+0x75d68> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r7, [r7, #10] │ │ │ │ - sub lr, r3, #20 │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - stmdb r3, {r0, r1} │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8250c <__cxa_atexit@plt+0x75d5c> │ │ │ │ + ldr r2, [pc, #44] @ 8251c <__cxa_atexit@plt+0x75d6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq 80e24 <__cxa_atexit@plt+0x74674> │ │ │ │ - ldr r3, [pc, #44] @ 80e3c <__cxa_atexit@plt+0x7468c> │ │ │ │ + beq 8250c <__cxa_atexit@plt+0x75d5c> │ │ │ │ + b 825c8 <__cxa_atexit@plt+0x75e18> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + addseq r4, r8, #0, 28 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #68] @ 82578 <__cxa_atexit@plt+0x75dc8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 82570 <__cxa_atexit@plt+0x75dc0> │ │ │ │ + ldr r3, [pc, #40] @ 8257c <__cxa_atexit@plt+0x75dcc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 80e24 <__cxa_atexit@plt+0x74674> │ │ │ │ - b 80e78 <__cxa_atexit@plt+0x746c8> │ │ │ │ + beq 82570 <__cxa_atexit@plt+0x75dc0> │ │ │ │ + b 825c8 <__cxa_atexit@plt+0x75e18> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 80e6c <__cxa_atexit@plt+0x746bc> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + addseq r4, r8, #160, 26 @ 0x2800 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 825b8 <__cxa_atexit@plt+0x75e08> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 80e64 <__cxa_atexit@plt+0x746b4> │ │ │ │ - b 80e78 <__cxa_atexit@plt+0x746c8> │ │ │ │ + beq 825b0 <__cxa_atexit@plt+0x75e00> │ │ │ │ + b 825c8 <__cxa_atexit@plt+0x75e18> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - add r3, r5, #20 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 80ef4 <__cxa_atexit@plt+0x74744> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r1, r5, #8 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 80f68 <__cxa_atexit@plt+0x747b8> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + addseq r4, r8, #100, 26 @ 0x1900 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 82644 <__cxa_atexit@plt+0x75e94> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 82660 <__cxa_atexit@plt+0x75eb0> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + sub r3, r3, #2 │ │ │ │ + cmp r3, #7 │ │ │ │ + bhi 826a8 <__cxa_atexit@plt+0x75ef8> │ │ │ │ + add r0, pc, #4 │ │ │ │ + ldr r3, [r0, r3, lsl #2] │ │ │ │ + add pc, r0, r3 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 80f78 <__cxa_atexit@plt+0x747c8> │ │ │ │ - ldr r3, [pc, #244] @ 80fb4 <__cxa_atexit@plt+0x74804> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr lr, [pc, #232] @ 80fb8 <__cxa_atexit@plt+0x74808> │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 82774 <__cxa_atexit@plt+0x75fc4> │ │ │ │ + ldr r7, [pc, #380] @ 827bc <__cxa_atexit@plt+0x7600c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 82678 <__cxa_atexit@plt+0x75ec8> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 82774 <__cxa_atexit@plt+0x75fc4> │ │ │ │ + ldr r7, [pc, #344] @ 827b4 <__cxa_atexit@plt+0x76004> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 82678 <__cxa_atexit@plt+0x75ec8> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 82774 <__cxa_atexit@plt+0x75fc4> │ │ │ │ + ldr r7, [pc, #308] @ 827ac <__cxa_atexit@plt+0x75ffc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr lr, [pc, #300] @ 827b0 <__cxa_atexit@plt+0x76000> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str lr, [r5, #8] │ │ │ │ - str r6, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb874 <__cxa_atexit@plt+0x3df0c4> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r7, [r1, #12]! │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 80f70 <__cxa_atexit@plt+0x747c0> │ │ │ │ + add r1, r1, r2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 80f94 <__cxa_atexit@plt+0x747e4> │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - sub ip, r2, #19 │ │ │ │ - sub r3, r2, #7 │ │ │ │ - mov lr, r9 │ │ │ │ - ldr r9, [pc, #120] @ 80fac <__cxa_atexit@plt+0x747fc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - ldr r3, [pc, #108] @ 80fb0 <__cxa_atexit@plt+0x74800> │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 82774 <__cxa_atexit@plt+0x75fc4> │ │ │ │ + ldr r7, [pc, #248] @ 827b8 <__cxa_atexit@plt+0x76008> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b 8267c <__cxa_atexit@plt+0x75ecc> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 82774 <__cxa_atexit@plt+0x75fc4> │ │ │ │ + ldr r7, [pc, #228] @ 827c4 <__cxa_atexit@plt+0x76014> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 82678 <__cxa_atexit@plt+0x75ec8> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 82774 <__cxa_atexit@plt+0x75fc4> │ │ │ │ + ldr r7, [pc, #196] @ 827c0 <__cxa_atexit@plt+0x76010> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 82678 <__cxa_atexit@plt+0x75ec8> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r7, [r5] │ │ │ │ + add r3, r6, #16 │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #1 │ │ │ │ + bne 8275c <__cxa_atexit@plt+0x75fac> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 82784 <__cxa_atexit@plt+0x75fd4> │ │ │ │ + ldr r7, [pc, #164] @ 827d0 <__cxa_atexit@plt+0x76020> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 82678 <__cxa_atexit@plt+0x75ec8> │ │ │ │ + ldr r3, [pc, #160] @ 827d8 <__cxa_atexit@plt+0x76028> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #148] @ 827dc <__cxa_atexit@plt+0x7602c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - add r0, r6, #16 │ │ │ │ - stm r0, {r3, ip, lr} │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, sl │ │ │ │ - b 3eb86c <__cxa_atexit@plt+0x3df0bc> │ │ │ │ - mov r2, r6 │ │ │ │ - b 80f80 <__cxa_atexit@plt+0x747d0> │ │ │ │ - mov r2, r6 │ │ │ │ - b 80f9c <__cxa_atexit@plt+0x747ec> │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #140] @ 827e0 <__cxa_atexit@plt+0x76030> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #2 │ │ │ │ + b 3ff78c <__cxa_atexit@plt+0x3f2fdc> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 82790 <__cxa_atexit@plt+0x75fe0> │ │ │ │ + ldr r7, [pc, #88] @ 827c8 <__cxa_atexit@plt+0x76018> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 82678 <__cxa_atexit@plt+0x75ec8> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r9 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldr r6, [pc, #72] @ 827d4 <__cxa_atexit@plt+0x76024> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b 82798 <__cxa_atexit@plt+0x75fe8> │ │ │ │ + ldr r6, [pc, #52] @ 827cc <__cxa_atexit@plt+0x7601c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r4, r9, #164, 20 @ 0xa4000 │ │ │ │ + adcseq r4, r9, #156, 20 @ 0x9c000 │ │ │ │ + adcseq r4, r9, #200, 20 @ 0xc8000 │ │ │ │ + adcseq r4, r9, #104, 20 @ 0x68000 │ │ │ │ + adcseq r4, r9, #236, 20 @ 0xec000 │ │ │ │ + adcseq r4, r9, #52, 20 @ 0x34000 │ │ │ │ + adcseq r4, r9, #84, 20 @ 0x54000 │ │ │ │ + adcseq r4, r9, #200, 18 @ 0x320000 │ │ │ │ + andeq r0, r0, ip, asr r1 │ │ │ │ + adcseq r4, r9, #16, 20 @ 0x10000 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + adcseq r4, r9, #60, 16 @ 0x3c0000 │ │ │ │ + adcseq r4, r9, #236, 18 @ 0x3b0000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldmib r5, {r2, lr} │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 8281c <__cxa_atexit@plt+0x7606c> │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 82858 <__cxa_atexit@plt+0x760a8> │ │ │ │ + ldr r0, [pc, #84] @ 8286c <__cxa_atexit@plt+0x760bc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + b 8282c <__cxa_atexit@plt+0x7607c> │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 82858 <__cxa_atexit@plt+0x760a8> │ │ │ │ + ldr r0, [pc, #56] @ 82864 <__cxa_atexit@plt+0x760b4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r8, [pc, #48] @ 82868 <__cxa_atexit@plt+0x760b8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r7, lr, r2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r4, r9, #24, 18 @ 0x60000 │ │ │ │ + adcseq r4, r9, #232, 16 @ 0xe80000 │ │ │ │ + adcseq r4, r9, #48, 18 @ 0xc0000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 828cc <__cxa_atexit@plt+0x7611c> │ │ │ │ + ldr r7, [pc, #76] @ 828e4 <__cxa_atexit@plt+0x76134> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #56] @ 828e8 <__cxa_atexit@plt+0x76138> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r1, r1, r2 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - adcseq r6, r9, #4 │ │ │ │ - adcseq r5, r9, #204, 30 @ 0x330 │ │ │ │ - @ instruction: 0xfffff1d4 │ │ │ │ - adcseq r6, r9, #200 @ 0xc8 │ │ │ │ + ldr r3, [pc, #24] @ 828ec <__cxa_atexit@plt+0x7613c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r4, r9, #164, 16 @ 0xa40000 │ │ │ │ + adcseq r4, r9, #112, 16 @ 0x700000 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8294c <__cxa_atexit@plt+0x7619c> │ │ │ │ + ldr r7, [pc, #76] @ 82964 <__cxa_atexit@plt+0x761b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #56] @ 82968 <__cxa_atexit@plt+0x761b8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r1, r1, r2 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 8296c <__cxa_atexit@plt+0x761bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r4, r9, #32, 16 @ 0x200000 │ │ │ │ + adcseq r4, r9, #240, 14 @ 0x3c00000 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ - str r5, [sp, #24] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 810a0 <__cxa_atexit@plt+0x748f0> │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - str r5, [sp] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - add ip, r7, #7 │ │ │ │ - ldm ip, {r1, r2, r9, sl, ip} │ │ │ │ - ldr r5, [r7, #27] │ │ │ │ - str r5, [sp, #8] │ │ │ │ - ldr r5, [r7, #31] │ │ │ │ - str r5, [sp, #4] │ │ │ │ - str fp, [sp, #20] │ │ │ │ - ldr fp, [r7, #35] @ 0x23 │ │ │ │ - ldr r5, [r7, #39] @ 0x27 │ │ │ │ - ldr r4, [r7, #43] @ 0x2b │ │ │ │ - ldr lr, [r7, #47] @ 0x2f │ │ │ │ - str lr, [sp, #12] │ │ │ │ - ldr lr, [r7, #51] @ 0x33 │ │ │ │ - ldr r0, [pc, #140] @ 810b4 <__cxa_atexit@plt+0x74904> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str lr, [r3, #72] @ 0x48 │ │ │ │ - str r8, [r3, #76] @ 0x4c │ │ │ │ - ldr r0, [sp] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r1, r2, r9, sl, ip} │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str fp, [r3, #40] @ 0x28 │ │ │ │ - str r5, [r3, #44] @ 0x2c │ │ │ │ - str r4, [r3, #48] @ 0x30 │ │ │ │ - str r8, [r3, #52] @ 0x34 │ │ │ │ - ldr r5, [pc, #80] @ 810b8 <__cxa_atexit@plt+0x74908> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #56] @ 0x38 │ │ │ │ - str r3, [r3, #60] @ 0x3c │ │ │ │ - ldr r5, [pc, #68] @ 810bc <__cxa_atexit@plt+0x7490c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #64] @ 0x40 │ │ │ │ - ldr r5, [sp, #12] │ │ │ │ - str r5, [r3, #68] @ 0x44 │ │ │ │ - sub r9, r6, #10 │ │ │ │ - sub sl, r6, #19 │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - ldr r5, [sp, #24] │ │ │ │ - mov r8, r2 │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - b 66e34 <__cxa_atexit@plt+0x5a684> │ │ │ │ - mov r1, #80 @ 0x50 │ │ │ │ + bcc 829ac <__cxa_atexit@plt+0x761fc> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #28] @ 829bc <__cxa_atexit@plt+0x7620c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - ldr r5, [sp, #24] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb64 │ │ │ │ - @ instruction: 0xfffffd50 │ │ │ │ - @ instruction: 0xfffffd54 │ │ │ │ - addseq r8, r8, #52, 28 @ 0x340 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + adcseq r4, r9, #172, 10 @ 0x2b000000 │ │ │ │ + addseq r4, r8, #92, 18 @ 0x170000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r3, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 810f0 <__cxa_atexit@plt+0x74940> │ │ │ │ - ldr r3, [pc, #28] @ 81100 <__cxa_atexit@plt+0x74950> │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 82a10 <__cxa_atexit@plt+0x76260> │ │ │ │ + ldr r3, [pc, #60] @ 82a28 <__cxa_atexit@plt+0x76278> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - b 5f1e0 <__cxa_atexit@plt+0x52a30> │ │ │ │ - ldr r7, [pc, #12] @ 81104 <__cxa_atexit@plt+0x74954> │ │ │ │ + ldr r2, [pc, #56] @ 82a2c <__cxa_atexit@plt+0x7627c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 82a30 <__cxa_atexit@plt+0x76280> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - addseq r8, r8, #48, 28 @ 0x300 │ │ │ │ - addseq r8, r8, #240, 26 @ 0x3c00 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 81128 <__cxa_atexit@plt+0x74978> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb87c <__cxa_atexit@plt+0x3df0cc> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - addseq r8, r8, #204, 26 @ 0x3300 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + @ instruction: 0xfffffa4c │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + addseq r4, r8, #44, 18 @ 0xb0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 82a68 <__cxa_atexit@plt+0x762b8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 82a70 <__cxa_atexit@plt+0x762c0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r4, r9, #248, 8 @ 0xf8000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 82aa8 <__cxa_atexit@plt+0x762f8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 82ab0 <__cxa_atexit@plt+0x76300> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r4, r9, #184, 8 @ 0xb8000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 82ae8 <__cxa_atexit@plt+0x76338> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 82af0 <__cxa_atexit@plt+0x76340> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r4, r9, #120, 8 @ 0x78000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 81178 <__cxa_atexit@plt+0x749c8> │ │ │ │ - ldr r2, [pc, #48] @ 81184 <__cxa_atexit@plt+0x749d4> │ │ │ │ + bcc 82b38 <__cxa_atexit@plt+0x76388> │ │ │ │ + ldr r2, [pc, #44] @ 82b48 <__cxa_atexit@plt+0x76398> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #44] @ 81188 <__cxa_atexit@plt+0x749d8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ str r8, [r3, #8] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - b 5f160 <__cxa_atexit@plt+0x529b0> │ │ │ │ - mov r3, #12 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xffffc748 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq r8, r8, #108, 26 @ 0x1b00 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 811ac <__cxa_atexit@plt+0x749fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb864 <__cxa_atexit@plt+0x3df0b4> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - addseq r8, r8, #72, 26 @ 0x1200 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 811d4 <__cxa_atexit@plt+0x74a24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 3eb8dc <__cxa_atexit@plt+0x3df12c> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - addseq r8, r8, #32, 26 @ 0x800 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #64 @ 0x40 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 81298 <__cxa_atexit@plt+0x74ae8> │ │ │ │ - ldr r1, [pc, #164] @ 812a4 <__cxa_atexit@plt+0x74af4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, #160] @ 812a8 <__cxa_atexit@plt+0x74af8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r9, [pc, #156] @ 812ac <__cxa_atexit@plt+0x74afc> │ │ │ │ + bcc 82bc0 <__cxa_atexit@plt+0x76410> │ │ │ │ + ldr r2, [pc, #92] @ 82bd0 <__cxa_atexit@plt+0x76420> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #88] @ 82bd4 <__cxa_atexit@plt+0x76424> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #84] @ 82bd8 <__cxa_atexit@plt+0x76428> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #152] @ 812b0 <__cxa_atexit@plt+0x74b00> │ │ │ │ - add sl, pc, sl │ │ │ │ - sub r2, r6, #7 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - sub r2, r6, #19 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - sub r2, r6, #43 @ 0x2b │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r3, #32]! │ │ │ │ - ldr r1, [pc, #120] @ 812b4 <__cxa_atexit@plt+0x74b04> │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub r2, r6, #58 @ 0x3a │ │ │ │ - str r2, [r5] │ │ │ │ - ldr ip, [pc, #108] @ 812b8 <__cxa_atexit@plt+0x74b08> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - sub lr, r6, #50 @ 0x32 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r0, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r8, [r3, #-24] @ 0xffffffe8 │ │ │ │ - sub r0, r3, #20 │ │ │ │ - stm r0, {r1, r8, sl} │ │ │ │ - stmdb r3, {r8, lr} │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - ldr r1, [pc, #56] @ 812bc <__cxa_atexit@plt+0x74b0c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - str ip, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 16c60c4 <__cxa_atexit@plt+0x16b9914> │ │ │ │ - mov r3, #64 @ 0x40 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xffffcac4 │ │ │ │ - @ instruction: 0xffffc6d4 │ │ │ │ - @ instruction: 0xffffcccc │ │ │ │ - @ instruction: 0xffffc9bc │ │ │ │ - @ instruction: 0xffffc744 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xffffceb0 │ │ │ │ - addseq r8, r8, #56, 24 @ 0x3800 │ │ │ │ - andeq r0, r0, ip │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 812e4 <__cxa_atexit@plt+0x74b34> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r8, r7 │ │ │ │ - b 16c60c4 <__cxa_atexit@plt+0x16b9914> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - addseq r8, r8, #16, 24 @ 0x1000 │ │ │ │ - andeq r0, r0, sp │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #212 @ 0xd4 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 814f4 <__cxa_atexit@plt+0x74d44> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - str fp, [sp] │ │ │ │ - str r5, [sp, #8] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r2, #36]! @ 0x24 │ │ │ │ - ldr ip, [r2, #-8] │ │ │ │ - ldr r0, [r2, #-28] @ 0xffffffe4 │ │ │ │ - ldr r9, [r2, #-24] @ 0xffffffe8 │ │ │ │ - ldr r4, [r2, #-20] @ 0xffffffec │ │ │ │ - mov r5, r7 │ │ │ │ - ldr lr, [r2, #-16] │ │ │ │ - ldr r8, [r2, #12] │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr r1, [r2, #-4] │ │ │ │ - ldr fp, [pc, #464] @ 8151c <__cxa_atexit@plt+0x74d6c> │ │ │ │ - add fp, pc, fp │ │ │ │ - str fp, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - str r4, [r3, #32] │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - str r5, [r3, #44] @ 0x2c │ │ │ │ - ldr r7, [pc, #416] @ 81520 <__cxa_atexit@plt+0x74d70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #108]! @ 0x6c │ │ │ │ - ldr r7, [pc, #408] @ 81524 <__cxa_atexit@plt+0x74d74> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r0, [r3, #60] @ 0x3c │ │ │ │ - ldr r4, [pc, #400] @ 81528 <__cxa_atexit@plt+0x74d78> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - str r8, [r3, #72] @ 0x48 │ │ │ │ - str r8, [r3, #48] @ 0x30 │ │ │ │ - str r4, [r3, #44] @ 0x2c │ │ │ │ - sub r7, r6, #79 @ 0x4f │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - sub ip, r6, #91 @ 0x5b │ │ │ │ - ldr r7, [pc, #368] @ 8152c <__cxa_atexit@plt+0x74d7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub sl, r6, #126 @ 0x7e │ │ │ │ - str r5, [r3, #64] @ 0x40 │ │ │ │ - sub fp, r6, #150 @ 0x96 │ │ │ │ - sub lr, r6, #158 @ 0x9e │ │ │ │ - ldr r0, [pc, #348] @ 81530 <__cxa_atexit@plt+0x74d80> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - sub r9, r6, #119 @ 0x77 │ │ │ │ - str r9, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - ldr r7, [pc, #312] @ 81534 <__cxa_atexit@plt+0x74d84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #24] │ │ │ │ + mov r2, r3 │ │ │ │ + str r9, [r2, #16]! │ │ │ │ + str r8, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ - str ip, [r3, #32] │ │ │ │ - ldr r7, [pc, #296] @ 81538 <__cxa_atexit@plt+0x74d88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - str fp, [r3, #-28] @ 0xffffffe4 │ │ │ │ - ldr fp, [sp] │ │ │ │ - ldr r4, [pc, #280] @ 8153c <__cxa_atexit@plt+0x74d8c> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [pc, #268] @ 81540 <__cxa_atexit@plt+0x74d90> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r3, #-16] │ │ │ │ - stmdb r3, {r1, r5, sl} │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - str r4, [r3, #68] @ 0x44 │ │ │ │ - str r0, [r3, #-60] @ 0xffffffc4 │ │ │ │ - ldr r4, [pc, #244] @ 81544 <__cxa_atexit@plt+0x74d94> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r3, #-56] @ 0xffffffc8 │ │ │ │ - str r1, [r3, #-52] @ 0xffffffcc │ │ │ │ - ldr r4, [pc, #232] @ 81548 <__cxa_atexit@plt+0x74d98> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - sub r5, r3, #48 @ 0x30 │ │ │ │ - stm r5, {r4, r8, lr} │ │ │ │ - ldr r7, [pc, #220] @ 8154c <__cxa_atexit@plt+0x74d9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ - sub r7, r6, #138 @ 0x8a │ │ │ │ - str r7, [r3, #104] @ 0x68 │ │ │ │ - sub r7, r6, #66 @ 0x42 │ │ │ │ - str r7, [r3, #100] @ 0x64 │ │ │ │ - sub r7, r6, #207 @ 0xcf │ │ │ │ - str r7, [r3, #96] @ 0x60 │ │ │ │ - str r0, [r3, #92] @ 0x5c │ │ │ │ - sub r7, r6, #59 @ 0x3b │ │ │ │ - ldr r8, [r2, #-32] @ 0xffffffe0 │ │ │ │ - ldr r4, [r2, #-12] │ │ │ │ - ldr sl, [r2, #16] │ │ │ │ - str r7, [r3, #88] @ 0x58 │ │ │ │ - str r9, [r3, #80] @ 0x50 │ │ │ │ - str r4, [r3, #76] @ 0x4c │ │ │ │ - str r3, [r3, #84] @ 0x54 │ │ │ │ - sub r9, r6, #51 @ 0x33 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 81500 <__cxa_atexit@plt+0x74d50> │ │ │ │ - ldr r7, [pc, #136] @ 81550 <__cxa_atexit@plt+0x74da0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - str r7, [r5, #44]! @ 0x2c │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - tst sl, #3 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - beq 814e8 <__cxa_atexit@plt+0x74d38> │ │ │ │ - mov r7, sl │ │ │ │ - b 76d7c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #212 @ 0xd4 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r7, [pc, #76] @ 81554 <__cxa_atexit@plt+0x74da4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - add r5, r5, #56 @ 0x38 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffe244 │ │ │ │ - @ instruction: 0xffffea10 │ │ │ │ - @ instruction: 0xfffffc38 │ │ │ │ - @ instruction: 0xffffef20 │ │ │ │ - @ instruction: 0xffffebe8 │ │ │ │ - adcseq r5, r9, #56, 22 @ 0xe000 │ │ │ │ - @ instruction: 0xffffed44 │ │ │ │ - @ instruction: 0xffffedbc │ │ │ │ - @ instruction: 0xffffe634 │ │ │ │ - @ instruction: 0xffffe7a4 │ │ │ │ - @ instruction: 0xffffe4c8 │ │ │ │ - adcseq r5, r9, #120, 26 @ 0x1e00 │ │ │ │ - @ instruction: 0xffffe54c │ │ │ │ - @ instruction: 0xffff58b0 │ │ │ │ - addseq r8, r8, #44, 16 @ 0x2c0000 │ │ │ │ - addseq r8, r8, #148, 18 @ 0x250000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r6 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 815d8 <__cxa_atexit@plt+0x74e28> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 815e0 <__cxa_atexit@plt+0x74e30> │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - ldr r1, [pc, #124] @ 81610 <__cxa_atexit@plt+0x74e60> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - ldr r1, [pc, #108] @ 81614 <__cxa_atexit@plt+0x74e64> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov r9, r3 │ │ │ │ - str r1, [r9, #12]! │ │ │ │ - sub r1, r5, #20 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 815f8 <__cxa_atexit@plt+0x74e48> │ │ │ │ - ldr r2, [pc, #92] @ 81620 <__cxa_atexit@plt+0x74e70> │ │ │ │ - add r2, pc, r2 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - b 5f1e0 <__cxa_atexit@plt+0x52a30> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 82c98 <__cxa_atexit@plt+0x764e8> │ │ │ │ + ldr r3, [pc, #228] @ 82ce0 <__cxa_atexit@plt+0x76530> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 82c88 <__cxa_atexit@plt+0x764d8> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp lr, r3 │ │ │ │ + bcc 82ca8 <__cxa_atexit@plt+0x764f8> │ │ │ │ + ldr r8, [pc, #188] @ 82ce4 <__cxa_atexit@plt+0x76534> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [r9, #3] │ │ │ │ + ldr r0, [r9, #7] │ │ │ │ + ldr r1, [r9, #11] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #-12]! │ │ │ │ + ldr r3, [r2, #8] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + stmib r6, {r8, sl} │ │ │ │ + str r3, [r6, #12] │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp lr, r3 │ │ │ │ + bcc 82cc0 <__cxa_atexit@plt+0x76510> │ │ │ │ + ldr r2, [pc, #136] @ 82cf0 <__cxa_atexit@plt+0x76540> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 815e8 <__cxa_atexit@plt+0x74e38> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #44] @ 8161c <__cxa_atexit@plt+0x74e6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 81618 <__cxa_atexit@plt+0x74e68> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #76] @ 82cec <__cxa_atexit@plt+0x7653c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldr r6, [pc, #32] @ 82ce8 <__cxa_atexit@plt+0x76538> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - mov sl, r3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + addseq r4, r8, #172, 12 @ 0xac00000 │ │ │ │ + adcseq r4, r9, #184, 8 @ 0xb8000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 82d7c <__cxa_atexit@plt+0x765cc> │ │ │ │ + ldr lr, [pc, #152] @ 82dac <__cxa_atexit@plt+0x765fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + stm r5, {r7, r8} │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #-4]! │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 82d8c <__cxa_atexit@plt+0x765dc> │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr lr, [pc, #88] @ 82db4 <__cxa_atexit@plt+0x76604> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq r5, r9, #52, 20 @ 0x34000 │ │ │ │ - adcseq r5, r9, #212, 20 @ 0xd4000 │ │ │ │ - addseq r8, r8, #248, 16 @ 0xf80000 │ │ │ │ - addseq r8, r8, #64, 18 @ 0x100000 │ │ │ │ - @ instruction: 0xffffad48 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldr r6, [pc, #28] @ 82db0 <__cxa_atexit@plt+0x76600> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe40 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + adcseq r4, r9, #196, 6 @ 0x10000003 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 82e00 <__cxa_atexit@plt+0x76650> │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #44] @ 82e18 <__cxa_atexit@plt+0x76668> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 82e1c <__cxa_atexit@plt+0x7666c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r4, r9, #52, 6 @ 0xd0000000 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8165c <__cxa_atexit@plt+0x74eac> │ │ │ │ - ldr r3, [pc, #40] @ 81674 <__cxa_atexit@plt+0x74ec4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 82e68 <__cxa_atexit@plt+0x766b8> │ │ │ │ + ldr r3, [pc, #56] @ 82e78 <__cxa_atexit@plt+0x766c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 82e58 <__cxa_atexit@plt+0x766a8> │ │ │ │ + ldr r7, [r8, #35] @ 0x23 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 81678 <__cxa_atexit@plt+0x74ec8> │ │ │ │ + ldr r7, [pc, #12] @ 82e7c <__cxa_atexit@plt+0x766cc> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - adcseq r5, r9, #188, 22 @ 0x2f000 │ │ │ │ - addseq r8, r8, #212, 16 @ 0xd40000 │ │ │ │ - rsbeq lr, r4, #-2013265917 @ 0x88000003 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + addseq r4, r8, #224, 8 @ 0xe0000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #35] @ 0x23 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - mov r2, r7 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 81740 <__cxa_atexit@plt+0x74f90> │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - ldr r1, [r2, #12] │ │ │ │ - ldr r0, [pc, #144] @ 8174c <__cxa_atexit@plt+0x74f9c> │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r1, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #124] @ 81750 <__cxa_atexit@plt+0x74fa0> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #4]! │ │ │ │ - ldrne r0, [pc, #112] @ 81754 <__cxa_atexit@plt+0x74fa4> │ │ │ │ - ldrne r1, [r1, #19] │ │ │ │ - addne r0, pc, r0 │ │ │ │ - strne r0, [r3] │ │ │ │ - andsne r0, r1, #3 │ │ │ │ - bne 81704 <__cxa_atexit@plt+0x74f54> │ │ │ │ - ldr r0, [r1] │ │ │ │ + bhi 82ecc <__cxa_atexit@plt+0x7671c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 82ed4 <__cxa_atexit@plt+0x76724> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 81718 <__cxa_atexit@plt+0x74f68> │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 3eb844 <__cxa_atexit@plt+0x3df094> │ │ │ │ - ldr r3, [pc, #56] @ 81758 <__cxa_atexit@plt+0x74fa8> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 81738 <__cxa_atexit@plt+0x74f88> │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - mov r5, r2 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - adcseq r5, r9, #120, 16 @ 0x780000 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #100] @ 817d0 <__cxa_atexit@plt+0x75020> │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ + adcseq r4, r9, #148 @ 0x94 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 82f4c <__cxa_atexit@plt+0x7679c> │ │ │ │ + ldr r3, [pc, #124] @ 82f74 <__cxa_atexit@plt+0x767c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 8178c <__cxa_atexit@plt+0x74fdc> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 81794 <__cxa_atexit@plt+0x74fe4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #52] @ 817d4 <__cxa_atexit@plt+0x75024> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 82f3c <__cxa_atexit@plt+0x7678c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 82f5c <__cxa_atexit@plt+0x767ac> │ │ │ │ + ldr r2, [pc, #96] @ 82f7c <__cxa_atexit@plt+0x767cc> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 817c4 <__cxa_atexit@plt+0x75014> │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r7, [r8, #35] @ 0x23 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + mov r8, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #36] @ 82f78 <__cxa_atexit@plt+0x767c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - muleq r0, r4, r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + addseq r4, r8, #0, 8 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 817f4 <__cxa_atexit@plt+0x75044> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #48] @ 81830 <__cxa_atexit@plt+0x75080> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 81824 <__cxa_atexit@plt+0x75074> │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 82fc0 <__cxa_atexit@plt+0x76810> │ │ │ │ + ldr r3, [pc, #40] @ 82fcc <__cxa_atexit@plt+0x7681c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r7, [r7, #35] @ 0x23 │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + str r2, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - mov r2, r7 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 818fc <__cxa_atexit@plt+0x7514c> │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - ldr r1, [r2, #12] │ │ │ │ - ldr r0, [pc, #144] @ 81908 <__cxa_atexit@plt+0x75158> │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r1, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #124] @ 8190c <__cxa_atexit@plt+0x7515c> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #4]! │ │ │ │ - ldrne r0, [pc, #112] @ 81910 <__cxa_atexit@plt+0x75160> │ │ │ │ - ldrne r1, [r1, #15] │ │ │ │ - addne r0, pc, r0 │ │ │ │ - strne r0, [r3] │ │ │ │ - andsne r0, r1, #3 │ │ │ │ - bne 818c0 <__cxa_atexit@plt+0x75110> │ │ │ │ - ldr r0, [r1] │ │ │ │ + bhi 83004 <__cxa_atexit@plt+0x76854> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 8300c <__cxa_atexit@plt+0x7685c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 818d4 <__cxa_atexit@plt+0x75124> │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 3eb844 <__cxa_atexit@plt+0x3df094> │ │ │ │ - ldr r3, [pc, #56] @ 81914 <__cxa_atexit@plt+0x75164> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 818f4 <__cxa_atexit@plt+0x75144> │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - mov r5, r2 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - adcseq r5, r9, #188, 12 @ 0xbc00000 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #100] @ 8198c <__cxa_atexit@plt+0x751dc> │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ + adcseq r3, r9, #92, 30 @ 0x170 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 83088 <__cxa_atexit@plt+0x768d8> │ │ │ │ + ldr r3, [pc, #128] @ 830b0 <__cxa_atexit@plt+0x76900> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 81948 <__cxa_atexit@plt+0x75198> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 81950 <__cxa_atexit@plt+0x751a0> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #52] @ 81990 <__cxa_atexit@plt+0x751e0> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 83078 <__cxa_atexit@plt+0x768c8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 83098 <__cxa_atexit@plt+0x768e8> │ │ │ │ + ldr r2, [pc, #100] @ 830b8 <__cxa_atexit@plt+0x76908> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 81980 <__cxa_atexit@plt+0x751d0> │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [r8, #35] @ 0x23 │ │ │ │ + ldr r1, [r8, #55] @ 0x37 │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r8, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #36] @ 830b4 <__cxa_atexit@plt+0x76904> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - muleq r0, r4, r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + addseq r4, r8, #200, 4 @ 0x8000000c │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 819b0 <__cxa_atexit@plt+0x75200> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #48] @ 819ec <__cxa_atexit@plt+0x7523c> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 83104 <__cxa_atexit@plt+0x76954> │ │ │ │ + ldr r2, [pc, #48] @ 83110 <__cxa_atexit@plt+0x76960> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 819e0 <__cxa_atexit@plt+0x75230> │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ + ldr r3, [r7, #35] @ 0x23 │ │ │ │ + ldr r7, [r7, #55] @ 0x37 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - mov r2, r7 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 81ab8 <__cxa_atexit@plt+0x75308> │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - ldr r1, [r2, #12] │ │ │ │ - ldr r0, [pc, #144] @ 81ac4 <__cxa_atexit@plt+0x75314> │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r1, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #124] @ 81ac8 <__cxa_atexit@plt+0x75318> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #4]! │ │ │ │ - ldrne r0, [pc, #112] @ 81acc <__cxa_atexit@plt+0x7531c> │ │ │ │ - ldrne r1, [r1, #11] │ │ │ │ - addne r0, pc, r0 │ │ │ │ - strne r0, [r3] │ │ │ │ - andsne r0, r1, #3 │ │ │ │ - bne 81a7c <__cxa_atexit@plt+0x752cc> │ │ │ │ - ldr r0, [r1] │ │ │ │ + bhi 83148 <__cxa_atexit@plt+0x76998> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 83150 <__cxa_atexit@plt+0x769a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 81a90 <__cxa_atexit@plt+0x752e0> │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 3eb844 <__cxa_atexit@plt+0x3df094> │ │ │ │ - ldr r3, [pc, #56] @ 81ad0 <__cxa_atexit@plt+0x75320> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 81ab0 <__cxa_atexit@plt+0x75300> │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - mov r5, r2 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - adcseq r5, r9, #0, 10 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #100] @ 81b48 <__cxa_atexit@plt+0x75398> │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ + adcseq r3, r9, #24, 28 @ 0x180 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 831cc <__cxa_atexit@plt+0x76a1c> │ │ │ │ + ldr r3, [pc, #128] @ 831f4 <__cxa_atexit@plt+0x76a44> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 81b04 <__cxa_atexit@plt+0x75354> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 81b0c <__cxa_atexit@plt+0x7535c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #52] @ 81b4c <__cxa_atexit@plt+0x7539c> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 831bc <__cxa_atexit@plt+0x76a0c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 831dc <__cxa_atexit@plt+0x76a2c> │ │ │ │ + ldr r2, [pc, #100] @ 831fc <__cxa_atexit@plt+0x76a4c> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 81b3c <__cxa_atexit@plt+0x7538c> │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [r8, #35] @ 0x23 │ │ │ │ + ldr r1, [r8, #67] @ 0x43 │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r8, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #36] @ 831f8 <__cxa_atexit@plt+0x76a48> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - muleq r0, r4, r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + addseq r4, r8, #136, 2 @ 0x22 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 81b6c <__cxa_atexit@plt+0x753bc> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #48] @ 81ba8 <__cxa_atexit@plt+0x753f8> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 83248 <__cxa_atexit@plt+0x76a98> │ │ │ │ + ldr r2, [pc, #48] @ 83254 <__cxa_atexit@plt+0x76aa4> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 81b9c <__cxa_atexit@plt+0x753ec> │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ + ldr r3, [r7, #35] @ 0x23 │ │ │ │ + ldr r7, [r7, #67] @ 0x43 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - mov r2, r7 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 81c74 <__cxa_atexit@plt+0x754c4> │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - ldr r1, [r2, #12] │ │ │ │ - ldr r0, [pc, #144] @ 81c80 <__cxa_atexit@plt+0x754d0> │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r1, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #124] @ 81c84 <__cxa_atexit@plt+0x754d4> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #4]! │ │ │ │ - ldrne r0, [pc, #112] @ 81c88 <__cxa_atexit@plt+0x754d8> │ │ │ │ - ldrne r1, [r1, #7] │ │ │ │ - addne r0, pc, r0 │ │ │ │ - strne r0, [r3] │ │ │ │ - andsne r0, r1, #3 │ │ │ │ - bne 81c38 <__cxa_atexit@plt+0x75488> │ │ │ │ - ldr r0, [r1] │ │ │ │ + bhi 8328c <__cxa_atexit@plt+0x76adc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 83294 <__cxa_atexit@plt+0x76ae4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 81c4c <__cxa_atexit@plt+0x7549c> │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 3eb844 <__cxa_atexit@plt+0x3df094> │ │ │ │ - ldr r3, [pc, #56] @ 81c8c <__cxa_atexit@plt+0x754dc> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 81c6c <__cxa_atexit@plt+0x754bc> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - mov r5, r2 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - adcseq r5, r9, #68, 6 @ 0x10000001 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #100] @ 81d04 <__cxa_atexit@plt+0x75554> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + adcseq r3, r9, #212, 24 @ 0xd400 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 83310 <__cxa_atexit@plt+0x76b60> │ │ │ │ + ldr r3, [pc, #128] @ 83338 <__cxa_atexit@plt+0x76b88> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 81cc0 <__cxa_atexit@plt+0x75510> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 81cc8 <__cxa_atexit@plt+0x75518> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #52] @ 81d08 <__cxa_atexit@plt+0x75558> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 83300 <__cxa_atexit@plt+0x76b50> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 83320 <__cxa_atexit@plt+0x76b70> │ │ │ │ + ldr r2, [pc, #100] @ 83340 <__cxa_atexit@plt+0x76b90> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 81cf8 <__cxa_atexit@plt+0x75548> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [r8, #35] @ 0x23 │ │ │ │ + ldr r1, [r8, #91] @ 0x5b │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r8, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #36] @ 8333c <__cxa_atexit@plt+0x76b8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - muleq r0, r4, r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + addseq r4, r8, #72 @ 0x48 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 81d28 <__cxa_atexit@plt+0x75578> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #48] @ 81d64 <__cxa_atexit@plt+0x755b4> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8338c <__cxa_atexit@plt+0x76bdc> │ │ │ │ + ldr r2, [pc, #48] @ 83398 <__cxa_atexit@plt+0x76be8> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 81d58 <__cxa_atexit@plt+0x755a8> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + ldr r3, [r7, #35] @ 0x23 │ │ │ │ + ldr r7, [r7, #91] @ 0x5b │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - mov r2, r7 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 81e30 <__cxa_atexit@plt+0x75680> │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - ldr r1, [r2, #12] │ │ │ │ - ldr r0, [pc, #144] @ 81e3c <__cxa_atexit@plt+0x7568c> │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - tst r1, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #124] @ 81e40 <__cxa_atexit@plt+0x75690> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #4]! │ │ │ │ - ldrne r0, [pc, #112] @ 81e44 <__cxa_atexit@plt+0x75694> │ │ │ │ - ldrne r1, [r1, #3] │ │ │ │ - addne r0, pc, r0 │ │ │ │ - strne r0, [r3] │ │ │ │ - andsne r0, r1, #3 │ │ │ │ - bne 81df4 <__cxa_atexit@plt+0x75644> │ │ │ │ - ldr r0, [r1] │ │ │ │ + bhi 833d0 <__cxa_atexit@plt+0x76c20> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 833d8 <__cxa_atexit@plt+0x76c28> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 81e08 <__cxa_atexit@plt+0x75658> │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 3eb844 <__cxa_atexit@plt+0x3df094> │ │ │ │ - ldr r3, [pc, #56] @ 81e48 <__cxa_atexit@plt+0x75698> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 81e28 <__cxa_atexit@plt+0x75678> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r5, r2 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - adcseq r5, r9, #136, 2 @ 0x22 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #100] @ 81ec0 <__cxa_atexit@plt+0x75710> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + adcseq r3, r9, #144, 22 @ 0x24000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 83454 <__cxa_atexit@plt+0x76ca4> │ │ │ │ + ldr r3, [pc, #128] @ 8347c <__cxa_atexit@plt+0x76ccc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 81e7c <__cxa_atexit@plt+0x756cc> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 81e84 <__cxa_atexit@plt+0x756d4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #52] @ 81ec4 <__cxa_atexit@plt+0x75714> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 83444 <__cxa_atexit@plt+0x76c94> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 83464 <__cxa_atexit@plt+0x76cb4> │ │ │ │ + ldr r2, [pc, #100] @ 83484 <__cxa_atexit@plt+0x76cd4> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 81eb4 <__cxa_atexit@plt+0x75704> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [r8, #35] @ 0x23 │ │ │ │ + ldr r1, [r8, #59] @ 0x3b │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r8, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #36] @ 83480 <__cxa_atexit@plt+0x76cd0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - muleq r0, r4, r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + addseq r3, r8, #8, 30 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 81ee4 <__cxa_atexit@plt+0x75734> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #48] @ 81f20 <__cxa_atexit@plt+0x75770> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 834d0 <__cxa_atexit@plt+0x76d20> │ │ │ │ + ldr r2, [pc, #48] @ 834dc <__cxa_atexit@plt+0x76d2c> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 81f14 <__cxa_atexit@plt+0x75764> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r7, #35] @ 0x23 │ │ │ │ + ldr r7, [r7, #59] @ 0x3b │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 83514 <__cxa_atexit@plt+0x76d64> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 8351c <__cxa_atexit@plt+0x76d6c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + adcseq r3, r9, #76, 20 @ 0x4c000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 81fec <__cxa_atexit@plt+0x7583c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #80 @ 0x50 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 81ff4 <__cxa_atexit@plt+0x75844> │ │ │ │ - ldr r7, [pc, #156] @ 82014 <__cxa_atexit@plt+0x75864> │ │ │ │ - ldr r2, [pc, #156] @ 82018 <__cxa_atexit@plt+0x75868> │ │ │ │ - ldr r1, [pc, #156] @ 8201c <__cxa_atexit@plt+0x7586c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #152] @ 82020 <__cxa_atexit@plt+0x75870> │ │ │ │ - ldr ip, [pc, #152] @ 82024 <__cxa_atexit@plt+0x75874> │ │ │ │ - str r7, [sl, #4]! │ │ │ │ - ldr r0, [r3] │ │ │ │ - str r9, [sl, #72] @ 0x48 │ │ │ │ - str r8, [sl, #76] @ 0x4c │ │ │ │ - str r9, [sl, #56] @ 0x38 │ │ │ │ - str r8, [sl, #60] @ 0x3c │ │ │ │ - str r9, [sl, #40] @ 0x28 │ │ │ │ - str r8, [sl, #44] @ 0x2c │ │ │ │ - str r9, [sl, #24] │ │ │ │ - str r9, [sl, #8] │ │ │ │ - str r8, [sl, #28] │ │ │ │ - str r8, [sl, #12] │ │ │ │ - mov r7, sl │ │ │ │ - mov r8, sl │ │ │ │ - mov r9, sl │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 83598 <__cxa_atexit@plt+0x76de8> │ │ │ │ + ldr r3, [pc, #128] @ 835c0 <__cxa_atexit@plt+0x76e10> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 83588 <__cxa_atexit@plt+0x76dd8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 835a8 <__cxa_atexit@plt+0x76df8> │ │ │ │ + ldr r2, [pc, #100] @ 835c8 <__cxa_atexit@plt+0x76e18> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add lr, pc, lr │ │ │ │ - add ip, pc, ip │ │ │ │ - str sl, [r3, #-4] │ │ │ │ - str r2, [r7, #64]! @ 0x40 │ │ │ │ - str r1, [r8, #48]! @ 0x30 │ │ │ │ - str lr, [r9, #32]! │ │ │ │ - str ip, [sl, #16]! │ │ │ │ + ldr r7, [r8, #35] @ 0x23 │ │ │ │ + ldr r1, [r8, #51] @ 0x33 │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r8, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, sl │ │ │ │ - b 81ffc <__cxa_atexit@plt+0x7584c> │ │ │ │ - mov r7, #80 @ 0x50 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 82010 <__cxa_atexit@plt+0x75860> │ │ │ │ + ldr r7, [pc, #36] @ 835c4 <__cxa_atexit@plt+0x76e14> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + addseq r3, r8, #200, 26 @ 0x3200 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 83614 <__cxa_atexit@plt+0x76e64> │ │ │ │ + ldr r2, [pc, #48] @ 83620 <__cxa_atexit@plt+0x76e70> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #35] @ 0x23 │ │ │ │ + ldr r7, [r7, #51] @ 0x33 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 83658 <__cxa_atexit@plt+0x76ea8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 83660 <__cxa_atexit@plt+0x76eb0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r7, r8, #48, 30 @ 0xc0 │ │ │ │ - @ instruction: 0xfffff718 │ │ │ │ - @ instruction: 0xfffffdc0 │ │ │ │ - @ instruction: 0xfffffc00 │ │ │ │ - @ instruction: 0xfffffa40 │ │ │ │ - @ instruction: 0xfffff880 │ │ │ │ + adcseq r3, r9, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub lr, r5, #24 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 82130 <__cxa_atexit@plt+0x75980> │ │ │ │ - ldr r0, [pc, #320] @ 82188 <__cxa_atexit@plt+0x759d8> │ │ │ │ - mov r1, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #-4]! │ │ │ │ - sub r0, r1, #4 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 82140 <__cxa_atexit@plt+0x75990> │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #80 @ 0x50 │ │ │ │ - cmp sl, r2 │ │ │ │ - bcc 82148 <__cxa_atexit@plt+0x75998> │ │ │ │ - ldr r0, [pc, #280] @ 8218c <__cxa_atexit@plt+0x759dc> │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r2, [pc, #276] @ 82190 <__cxa_atexit@plt+0x759e0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr ip, [pc, #272] @ 82194 <__cxa_atexit@plt+0x759e4> │ │ │ │ - ldr r3, [pc, #272] @ 82198 <__cxa_atexit@plt+0x759e8> │ │ │ │ - str r0, [r1, #4]! │ │ │ │ - mov r7, r1 │ │ │ │ - str r9, [r1, #72] @ 0x48 │ │ │ │ - str r9, [r1, #56] @ 0x38 │ │ │ │ - str r9, [r1, #40] @ 0x28 │ │ │ │ - str r9, [r1, #24] │ │ │ │ - str r9, [r1, #8] │ │ │ │ - mov r9, r1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add ip, pc, ip │ │ │ │ - str r8, [r1, #76] @ 0x4c │ │ │ │ - str r8, [r1, #60] @ 0x3c │ │ │ │ - str r8, [r1, #44] @ 0x2c │ │ │ │ - str r8, [r1, #28] │ │ │ │ - str r8, [r1, #12] │ │ │ │ - str r2, [r7, #64]! @ 0x40 │ │ │ │ - str ip, [r9, #16]! │ │ │ │ - ldr r2, [pc, #204] @ 8219c <__cxa_atexit@plt+0x759ec> │ │ │ │ - mov r0, r1 │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 836dc <__cxa_atexit@plt+0x76f2c> │ │ │ │ + ldr r3, [pc, #128] @ 83704 <__cxa_atexit@plt+0x76f54> │ │ │ │ add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 836cc <__cxa_atexit@plt+0x76f1c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 836ec <__cxa_atexit@plt+0x76f3c> │ │ │ │ + ldr r2, [pc, #100] @ 8370c <__cxa_atexit@plt+0x76f5c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r0, #32]! │ │ │ │ - mov r2, r1 │ │ │ │ - add r8, r1, #100 @ 0x64 │ │ │ │ - str r3, [r2, #48]! @ 0x30 │ │ │ │ - cmp sl, r8 │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - bcc 82168 <__cxa_atexit@plt+0x759b8> │ │ │ │ - ldr r3, [pc, #164] @ 821ac <__cxa_atexit@plt+0x759fc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r6, #96] @ 0x60 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #88] @ 0x58 │ │ │ │ - str r3, [r6, #84] @ 0x54 │ │ │ │ - str r2, [r6, #92] @ 0x5c │ │ │ │ - str r9, [r6, #100] @ 0x64 │ │ │ │ - str r1, [r6, #104] @ 0x68 │ │ │ │ - sub r7, r8, #19 │ │ │ │ - mov r6, r8 │ │ │ │ + ldr r7, [r8, #35] @ 0x23 │ │ │ │ + ldr r1, [r8, #47] @ 0x2f │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r8, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #112] @ 821a8 <__cxa_atexit@plt+0x759f8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #36] @ 83708 <__cxa_atexit@plt+0x76f58> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - mov r2, r6 │ │ │ │ - b 82150 <__cxa_atexit@plt+0x759a0> │ │ │ │ - mov r7, #80 @ 0x50 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #76] @ 821a4 <__cxa_atexit@plt+0x759f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [pc, #48] @ 821a0 <__cxa_atexit@plt+0x759f0> │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r8 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #24 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [lr] │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - @ instruction: 0xfffff61c │ │ │ │ - @ instruction: 0xfffffce0 │ │ │ │ - @ instruction: 0xfffff7a8 │ │ │ │ - @ instruction: 0xfffffaf8 │ │ │ │ - @ instruction: 0xfffff938 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - addseq r7, r8, #220, 26 @ 0x3700 │ │ │ │ - addseq r7, r8, #4, 28 @ 0x40 │ │ │ │ - adcseq r5, r9, #36, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - bcc 821f4 <__cxa_atexit@plt+0x75a44> │ │ │ │ - ldr r2, [pc, #48] @ 8220c <__cxa_atexit@plt+0x75a5c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ - sub r7, r6, #19 │ │ │ │ - str r1, [r3, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 82210 <__cxa_atexit@plt+0x75a60> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - adcseq r5, r9, #80 @ 0x50 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + addseq r3, r8, #136, 24 @ 0x8800 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 82268 <__cxa_atexit@plt+0x75ab8> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [pc, #68] @ 82280 <__cxa_atexit@plt+0x75ad0> │ │ │ │ - sub r8, r5, #16 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldm r8, {r1, r7, r8} │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r7, r8} │ │ │ │ - sub r7, r6, #19 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 82284 <__cxa_atexit@plt+0x75ad4> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - adcseq r4, r9, #236, 30 @ 0x3b0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 83758 <__cxa_atexit@plt+0x76fa8> │ │ │ │ + ldr r2, [pc, #48] @ 83764 <__cxa_atexit@plt+0x76fb4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #35] @ 0x23 │ │ │ │ + ldr r7, [r7, #47] @ 0x2f │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 822e8 <__cxa_atexit@plt+0x75b38> │ │ │ │ + bhi 8379c <__cxa_atexit@plt+0x76fec> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #88] @ 82304 <__cxa_atexit@plt+0x75b54> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 822f0 <__cxa_atexit@plt+0x75b40> │ │ │ │ - ldr r7, [pc, #68] @ 82308 <__cxa_atexit@plt+0x75b58> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq 822dc <__cxa_atexit@plt+0x75b2c> │ │ │ │ - mov r7, r9 │ │ │ │ - b 82374 <__cxa_atexit@plt+0x75bc4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 8230c <__cxa_atexit@plt+0x75b5c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 837a4 <__cxa_atexit@plt+0x76ff4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r4, r9, #164, 24 @ 0xa400 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - addseq r7, r8, #68, 24 @ 0x4400 │ │ │ │ + adcseq r3, r9, #196, 14 @ 0x3100000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 82354 <__cxa_atexit@plt+0x75ba4> │ │ │ │ - ldr r7, [pc, #52] @ 82364 <__cxa_atexit@plt+0x75bb4> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq 82348 <__cxa_atexit@plt+0x75b98> │ │ │ │ - mov r7, r9 │ │ │ │ - b 82374 <__cxa_atexit@plt+0x75bc4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 82368 <__cxa_atexit@plt+0x75bb8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r7, r8, #228, 22 @ 0x39000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - and r3, r7, #3 │ │ │ │ - ldr r8, [r2, #4]! │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 82498 <__cxa_atexit@plt+0x75ce8> │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp lr, r3 │ │ │ │ - bcc 824a8 <__cxa_atexit@plt+0x75cf8> │ │ │ │ - ldr r0, [pc, #340] @ 824f4 <__cxa_atexit@plt+0x75d44> │ │ │ │ - ldr sl, [pc, #340] @ 824f8 <__cxa_atexit@plt+0x75d48> │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str sl, [r9, #4]! │ │ │ │ - add r0, pc, r0 │ │ │ │ - cmp fp, r5 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r7, [r9, #12] │ │ │ │ - bhi 824c0 <__cxa_atexit@plt+0x75d10> │ │ │ │ - add r3, r6, #96 @ 0x60 │ │ │ │ - cmp lr, r3 │ │ │ │ - bcc 824b8 <__cxa_atexit@plt+0x75d08> │ │ │ │ - ldr r0, [pc, #284] @ 824fc <__cxa_atexit@plt+0x75d4c> │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r1, [pc, #280] @ 82500 <__cxa_atexit@plt+0x75d50> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [pc, #276] @ 82504 <__cxa_atexit@plt+0x75d54> │ │ │ │ - ldr sl, [pc, #276] @ 82508 <__cxa_atexit@plt+0x75d58> │ │ │ │ - ldr ip, [pc, #276] @ 8250c <__cxa_atexit@plt+0x75d5c> │ │ │ │ - str r0, [r2, #20]! │ │ │ │ - mov r7, r2 │ │ │ │ - str r9, [r2, #72] @ 0x48 │ │ │ │ - str r9, [r2, #56] @ 0x38 │ │ │ │ - str r9, [r2, #40] @ 0x28 │ │ │ │ - str r9, [r2, #24] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - mov r9, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ + bhi 83820 <__cxa_atexit@plt+0x77070> │ │ │ │ + ldr r3, [pc, #128] @ 83848 <__cxa_atexit@plt+0x77098> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r1, [r7, #64]! @ 0x40 │ │ │ │ - str r3, [r9, #16]! │ │ │ │ - mov r1, r2 │ │ │ │ - mov r3, r2 │ │ │ │ - add sl, pc, sl │ │ │ │ - add ip, pc, ip │ │ │ │ - str sl, [r1, #32]! │ │ │ │ - str ip, [r3, #48]! @ 0x30 │ │ │ │ - str r8, [r2, #76] @ 0x4c │ │ │ │ - str r8, [r2, #60] @ 0x3c │ │ │ │ - str r8, [r2, #44] @ 0x2c │ │ │ │ - str r8, [r2, #28] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - add r8, r2, #100 @ 0x64 │ │ │ │ - cmp lr, r8 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r9} │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - bcc 824d8 <__cxa_atexit@plt+0x75d28> │ │ │ │ - ldr r0, [pc, #168] @ 82518 <__cxa_atexit@plt+0x75d68> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r6, #104] @ 0x68 │ │ │ │ - str r3, [r6, #108] @ 0x6c │ │ │ │ - str r0, [r6, #100] @ 0x64 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r1, [r6, #112] @ 0x70 │ │ │ │ - str r9, [r6, #116] @ 0x74 │ │ │ │ - str r2, [r6, #120] @ 0x78 │ │ │ │ - sub r7, r8, #19 │ │ │ │ - mov r6, r8 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 83810 <__cxa_atexit@plt+0x77060> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 83830 <__cxa_atexit@plt+0x77080> │ │ │ │ + ldr r2, [pc, #100] @ 83850 <__cxa_atexit@plt+0x770a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r8, #35] @ 0x23 │ │ │ │ + ldr r1, [r8, #75] @ 0x4b │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r8, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #36] @ 8384c <__cxa_atexit@plt+0x7709c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - mov r7, #80 @ 0x50 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #76] @ 82514 <__cxa_atexit@plt+0x75d64> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #48] @ 82510 <__cxa_atexit@plt+0x75d60> │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-16]! │ │ │ │ - mov r6, r8 │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - @ instruction: 0xfffff2b0 │ │ │ │ - @ instruction: 0xfffff970 │ │ │ │ - @ instruction: 0xfffff438 │ │ │ │ - @ instruction: 0xfffff5e0 │ │ │ │ - @ instruction: 0xfffff798 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - addseq r7, r8, #108, 20 @ 0x6c000 │ │ │ │ - adcseq r4, r9, #188, 26 @ 0x2f00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + addseq r3, r8, #72, 22 @ 0x12000 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - bcc 82560 <__cxa_atexit@plt+0x75db0> │ │ │ │ - ldr r2, [pc, #48] @ 82578 <__cxa_atexit@plt+0x75dc8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ - sub r7, r6, #19 │ │ │ │ - str r1, [r3, #24] │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8389c <__cxa_atexit@plt+0x770ec> │ │ │ │ + ldr r2, [pc, #48] @ 838a8 <__cxa_atexit@plt+0x770f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #35] @ 0x23 │ │ │ │ + ldr r7, [r7, #75] @ 0x4b │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 838e0 <__cxa_atexit@plt+0x77130> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 838e8 <__cxa_atexit@plt+0x77138> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 8257c <__cxa_atexit@plt+0x75dcc> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - adcseq r4, r9, #228, 24 @ 0xe400 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 825d4 <__cxa_atexit@plt+0x75e24> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [pc, #68] @ 825ec <__cxa_atexit@plt+0x75e3c> │ │ │ │ - sub r8, r5, #16 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldm r8, {r1, r7, r8} │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r7, r8} │ │ │ │ - sub r7, r6, #19 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 825f0 <__cxa_atexit@plt+0x75e40> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - adcseq r4, r9, #128, 24 @ 0x8000 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + adcseq r3, r9, #128, 12 @ 0x8000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 82670 <__cxa_atexit@plt+0x75ec0> │ │ │ │ - ldr r3, [pc, #128] @ 82694 <__cxa_atexit@plt+0x75ee4> │ │ │ │ - tst r8, #3 │ │ │ │ + bhi 83964 <__cxa_atexit@plt+0x771b4> │ │ │ │ + ldr r3, [pc, #128] @ 8398c <__cxa_atexit@plt+0x771dc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq 82654 <__cxa_atexit@plt+0x75ea4> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r9, [r8, #7] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 82680 <__cxa_atexit@plt+0x75ed0> │ │ │ │ - ldr r7, [pc, #92] @ 82698 <__cxa_atexit@plt+0x75ee8> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r3, [r5, #4] │ │ │ │ - beq 82664 <__cxa_atexit@plt+0x75eb4> │ │ │ │ - mov r7, r9 │ │ │ │ - b 82374 <__cxa_atexit@plt+0x75bc4> │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 83954 <__cxa_atexit@plt+0x771a4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 83974 <__cxa_atexit@plt+0x771c4> │ │ │ │ + ldr r2, [pc, #100] @ 83994 <__cxa_atexit@plt+0x771e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r8, #35] @ 0x23 │ │ │ │ + ldr r1, [r8, #87] @ 0x57 │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r8, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 826a0 <__cxa_atexit@plt+0x75ef0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #36] @ 83990 <__cxa_atexit@plt+0x771e0> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 8269c <__cxa_atexit@plt+0x75eec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0xfffffd30 │ │ │ │ - addseq r7, r8, #180, 16 @ 0xb40000 │ │ │ │ - addseq r7, r8, #204, 16 @ 0xcc0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + addseq r3, r8, #8, 20 @ 0x8000 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 826ec <__cxa_atexit@plt+0x75f3c> │ │ │ │ - ldr r7, [pc, #56] @ 82700 <__cxa_atexit@plt+0x75f50> │ │ │ │ - str r8, [r5] │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - beq 826e0 <__cxa_atexit@plt+0x75f30> │ │ │ │ - mov r7, r9 │ │ │ │ - b 82374 <__cxa_atexit@plt+0x75bc4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 82704 <__cxa_atexit@plt+0x75f54> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffca0 │ │ │ │ - addseq r7, r8, #72, 16 @ 0x480000 │ │ │ │ - addseq r7, r8, #104, 16 @ 0x680000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 8275c <__cxa_atexit@plt+0x75fac> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 82754 <__cxa_atexit@plt+0x75fa4> │ │ │ │ - ldr r8, [pc, #40] @ 82764 <__cxa_atexit@plt+0x75fb4> │ │ │ │ - ldr r3, [pc, #40] @ 82768 <__cxa_atexit@plt+0x75fb8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - mov r5, r9 │ │ │ │ - b 3eb644 <__cxa_atexit@plt+0x3dee94> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - addseq r7, r8, #36, 16 @ 0x240000 │ │ │ │ - adcseq r4, r9, #180, 14 @ 0x2d00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 827a0 <__cxa_atexit@plt+0x75ff0> │ │ │ │ - ldr r3, [pc, #32] @ 827a8 <__cxa_atexit@plt+0x75ff8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #20] @ 827ac <__cxa_atexit@plt+0x75ffc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - b 3eb64c <__cxa_atexit@plt+0x3dee9c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - adcseq r4, r9, #184, 14 @ 0x2e00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 827dc <__cxa_atexit@plt+0x7602c> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 827e0 <__cxa_atexit@plt+0x76030> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 3eb654 <__cxa_atexit@plt+0x3deea4> │ │ │ │ - addseq r7, r8, #152, 14 @ 0x2600000 │ │ │ │ - adcseq r4, r9, #100, 14 @ 0x1900000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 82830 <__cxa_atexit@plt+0x76080> │ │ │ │ - ldr r2, [pc, #56] @ 82838 <__cxa_atexit@plt+0x76088> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #52] @ 8283c <__cxa_atexit@plt+0x7608c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #36] @ 82840 <__cxa_atexit@plt+0x76090> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb654 <__cxa_atexit@plt+0x3deea4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - addseq r7, r8, #68, 14 @ 0x1100000 │ │ │ │ - adcseq r4, r9, #64, 14 @ 0x1000000 │ │ │ │ - adcseq r4, r9, #28, 14 @ 0x700000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 82890 <__cxa_atexit@plt+0x760e0> │ │ │ │ - ldr r2, [pc, #56] @ 82898 <__cxa_atexit@plt+0x760e8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #52] @ 8289c <__cxa_atexit@plt+0x760ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #36] @ 828a0 <__cxa_atexit@plt+0x760f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb654 <__cxa_atexit@plt+0x3deea4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - addseq r7, r8, #244, 12 @ 0xf400000 │ │ │ │ - adcseq r4, r9, #224, 12 @ 0xe000000 │ │ │ │ - adcseq r4, r9, #188, 12 @ 0xbc00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 828f0 <__cxa_atexit@plt+0x76140> │ │ │ │ - ldr r2, [pc, #56] @ 828f8 <__cxa_atexit@plt+0x76148> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #52] @ 828fc <__cxa_atexit@plt+0x7614c> │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 839e0 <__cxa_atexit@plt+0x77230> │ │ │ │ + ldr r2, [pc, #48] @ 839ec <__cxa_atexit@plt+0x7723c> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #36] @ 82900 <__cxa_atexit@plt+0x76150> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb654 <__cxa_atexit@plt+0x3deea4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - addseq r7, r8, #140, 12 @ 0x8c00000 │ │ │ │ - adcseq r4, r9, #128, 12 @ 0x8000000 │ │ │ │ - adcseq r4, r9, #92, 12 @ 0x5c00000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 82950 <__cxa_atexit@plt+0x761a0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 82958 <__cxa_atexit@plt+0x761a8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 8295c <__cxa_atexit@plt+0x761ac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb65c <__cxa_atexit@plt+0x3deeac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq r4, r9, #36, 12 @ 0x2400000 │ │ │ │ - adcseq r4, r9, #100, 12 @ 0x6400000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 82994 <__cxa_atexit@plt+0x761e4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ 8299c <__cxa_atexit@plt+0x761ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r8 │ │ │ │ - b 82034 <__cxa_atexit@plt+0x75884> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq r4, r9, #208, 10 @ 0x34000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 829ec <__cxa_atexit@plt+0x7623c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 829f4 <__cxa_atexit@plt+0x76244> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 829f8 <__cxa_atexit@plt+0x76248> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb664 <__cxa_atexit@plt+0x3deeb4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq r4, r9, #136, 10 @ 0x22000000 │ │ │ │ - adcseq r4, r9, #200, 10 @ 0x32000000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 82a2c <__cxa_atexit@plt+0x7627c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 82a34 <__cxa_atexit@plt+0x76284> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 82034 <__cxa_atexit@plt+0x75884> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq r4, r9, #48, 10 @ 0xc000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 82a84 <__cxa_atexit@plt+0x762d4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 82a8c <__cxa_atexit@plt+0x762dc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 82a90 <__cxa_atexit@plt+0x762e0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb65c <__cxa_atexit@plt+0x3deeac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq r4, r9, #240, 8 @ 0xf0000000 │ │ │ │ - adcseq r4, r9, #48, 10 @ 0xc000000 │ │ │ │ + ldr r3, [r7, #35] @ 0x23 │ │ │ │ + ldr r7, [r7, #87] @ 0x57 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + addseq r3, r8, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 82ac8 <__cxa_atexit@plt+0x76318> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ 82ad0 <__cxa_atexit@plt+0x76320> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r8 │ │ │ │ - b 82034 <__cxa_atexit@plt+0x75884> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq r4, r9, #156, 8 @ 0x9c000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 82b20 <__cxa_atexit@plt+0x76370> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 82b28 <__cxa_atexit@plt+0x76378> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 82b2c <__cxa_atexit@plt+0x7637c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb65c <__cxa_atexit@plt+0x3deeac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq r4, r9, #84, 8 @ 0x54000000 │ │ │ │ - adcseq r4, r9, #148, 8 @ 0x94000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 82b64 <__cxa_atexit@plt+0x763b4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ 82b6c <__cxa_atexit@plt+0x763bc> │ │ │ │ + bhi 83a40 <__cxa_atexit@plt+0x77290> │ │ │ │ + ldr r2, [pc, #56] @ 83a48 <__cxa_atexit@plt+0x77298> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + ldr r2, [pc, #44] @ 83a4c <__cxa_atexit@plt+0x7729c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r8 │ │ │ │ - b 82034 <__cxa_atexit@plt+0x75884> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - adcseq r4, r9, #0, 8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 82bbc <__cxa_atexit@plt+0x7640c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 82bc4 <__cxa_atexit@plt+0x76414> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 82bc8 <__cxa_atexit@plt+0x76418> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb664 <__cxa_atexit@plt+0x3deeb4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 83a34 <__cxa_atexit@plt+0x77284> │ │ │ │ + mov r7, r3 │ │ │ │ + b 83a5c <__cxa_atexit@plt+0x772ac> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq r4, r9, #184, 6 @ 0xe0000002 │ │ │ │ - adcseq r4, r9, #248, 6 @ 0xe0000003 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 82c18 <__cxa_atexit@plt+0x76468> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 82c20 <__cxa_atexit@plt+0x76470> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 82c24 <__cxa_atexit@plt+0x76474> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb65c <__cxa_atexit@plt+0x3deeac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r4, r9, #92, 6 @ 0x70000001 │ │ │ │ - adcseq r4, r9, #156, 6 @ 0x70000002 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 82c5c <__cxa_atexit@plt+0x764ac> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #28] @ 82c64 <__cxa_atexit@plt+0x764b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq r3, r9, #48, 10 @ 0xc000000 │ │ │ │ + addseq r3, r8, #208, 16 @ 0xd00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r5, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #96] @ 83ad4 <__cxa_atexit@plt+0x77324> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r3, {r2, r5} │ │ │ │ mov r5, r3 │ │ │ │ - mov r9, r8 │ │ │ │ - b 82034 <__cxa_atexit@plt+0x75884> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 83acc <__cxa_atexit@plt+0x7731c> │ │ │ │ + ldr r2, [pc, #72] @ 83ad8 <__cxa_atexit@plt+0x77328> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 83acc <__cxa_atexit@plt+0x7731c> │ │ │ │ + ldr r2, [pc, #44] @ 83adc <__cxa_atexit@plt+0x7732c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 83acc <__cxa_atexit@plt+0x7731c> │ │ │ │ + b 83b88 <__cxa_atexit@plt+0x773d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - adcseq r4, r9, #8, 6 @ 0x20000000 │ │ │ │ - addseq r7, r8, #20, 6 @ 0x50000000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 82c98 <__cxa_atexit@plt+0x764e8> │ │ │ │ - ldr r3, [pc, #28] @ 82ca8 <__cxa_atexit@plt+0x764f8> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + addseq r3, r8, #64, 16 @ 0x400000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #68] @ 83b38 <__cxa_atexit@plt+0x77388> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - b 3eb66c <__cxa_atexit@plt+0x3deebc> │ │ │ │ - ldr r7, [pc, #12] @ 82cac <__cxa_atexit@plt+0x764fc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 83b30 <__cxa_atexit@plt+0x77380> │ │ │ │ + ldr r3, [pc, #40] @ 83b3c <__cxa_atexit@plt+0x7738c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 83b30 <__cxa_atexit@plt+0x77380> │ │ │ │ + b 83b88 <__cxa_atexit@plt+0x773d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - addseq r7, r8, #244, 4 @ 0x4000000f │ │ │ │ - addseq r7, r8, #208, 4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + addseq r3, r8, #224, 14 @ 0x3800000 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 82cfc <__cxa_atexit@plt+0x7654c> │ │ │ │ - ldr r2, [pc, #48] @ 82d08 <__cxa_atexit@plt+0x76558> │ │ │ │ - ldr r1, [pc, #48] @ 82d0c <__cxa_atexit@plt+0x7655c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #36] @ 83b78 <__cxa_atexit@plt+0x773c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - mov r8, r7 │ │ │ │ - str r7, [r3, #8] │ │ │ │ - b 3eb674 <__cxa_atexit@plt+0x3deec4> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffa90 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 83b70 <__cxa_atexit@plt+0x773c0> │ │ │ │ + b 83b88 <__cxa_atexit@plt+0x773d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq r7, r8, #112, 4 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + addseq r3, r8, #164, 14 @ 0x2900000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 82d44 <__cxa_atexit@plt+0x76594> │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ + ldmib r5, {r2, r3} │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 83c18 <__cxa_atexit@plt+0x77468> │ │ │ │ + cmp r1, #3 │ │ │ │ + bne 83c4c <__cxa_atexit@plt+0x7749c> │ │ │ │ + bic r1, r7, #3 │ │ │ │ + ldr r1, [r1] │ │ │ │ + ldrh r1, [r1, #-2] │ │ │ │ + sub r1, r1, #2 │ │ │ │ + cmp r1, #7 │ │ │ │ + bhi 83c9c <__cxa_atexit@plt+0x774ec> │ │ │ │ + add r0, pc, #4 │ │ │ │ + ldr r1, [r0, r1, lsl #2] │ │ │ │ + add pc, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r4, ror r1 │ │ │ │ + @ instruction: 0x000001b8 │ │ │ │ + ldr r7, [pc, #540] @ 83e08 <__cxa_atexit@plt+0x77658> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r1, r3, r2 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + add r7, r7, #2 │ │ │ │ + str r7, [r5] │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcs 83c74 <__cxa_atexit@plt+0x774c4> │ │ │ │ + ldr r6, [pc, #504] @ 83e0c <__cxa_atexit@plt+0x7765c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b 83ddc <__cxa_atexit@plt+0x7762c> │ │ │ │ + ldr r7, [pc, #472] @ 83df8 <__cxa_atexit@plt+0x77648> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r1, r3, r2 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + add r7, r7, #2 │ │ │ │ + str r7, [r5] │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcs 83c74 <__cxa_atexit@plt+0x774c4> │ │ │ │ + ldr r6, [pc, #436] @ 83dfc <__cxa_atexit@plt+0x7764c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b 83ddc <__cxa_atexit@plt+0x7762c> │ │ │ │ + ldr r7, [pc, #412] @ 83df0 <__cxa_atexit@plt+0x77640> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r1, r3, r2 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + add r7, r7, #2 │ │ │ │ + str r7, [r5] │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 83dd4 <__cxa_atexit@plt+0x77624> │ │ │ │ + ldr lr, [pc, #448] @ 83e3c <__cxa_atexit@plt+0x7768c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #348] @ 83e00 <__cxa_atexit@plt+0x77650> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r1, r3, r2 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + add r7, r7, #2 │ │ │ │ + str r7, [r5] │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcs 83c74 <__cxa_atexit@plt+0x774c4> │ │ │ │ + ldr r6, [pc, #312] @ 83e04 <__cxa_atexit@plt+0x77654> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b 83ddc <__cxa_atexit@plt+0x7762c> │ │ │ │ + ldr r7, [pc, #320] @ 83e18 <__cxa_atexit@plt+0x77668> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r1, r3, r2 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + add r7, r7, #2 │ │ │ │ + str r7, [r5] │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcs 83c74 <__cxa_atexit@plt+0x774c4> │ │ │ │ + ldr r6, [pc, #284] @ 83e1c <__cxa_atexit@plt+0x7766c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b 83ddc <__cxa_atexit@plt+0x7762c> │ │ │ │ + ldr r7, [pc, #260] @ 83e10 <__cxa_atexit@plt+0x77660> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r1, r3, r2 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + add r7, r7, #2 │ │ │ │ + str r7, [r5] │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcs 83c74 <__cxa_atexit@plt+0x774c4> │ │ │ │ + ldr r6, [pc, #224] @ 83e14 <__cxa_atexit@plt+0x77664> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b 83ddc <__cxa_atexit@plt+0x7762c> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + add r1, r3, r2 │ │ │ │ + add r3, r6, #16 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #1 │ │ │ │ + bne 83da8 <__cxa_atexit@plt+0x775f8> │ │ │ │ + ldr r7, [pc, #208] @ 83e28 <__cxa_atexit@plt+0x77678> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r7, r7, #2 │ │ │ │ + str r7, [r5] │ │ │ │ + cmp r0, r3 │ │ │ │ + bcs 83c74 <__cxa_atexit@plt+0x774c4> │ │ │ │ + ldr r6, [pc, #180] @ 83e2c <__cxa_atexit@plt+0x7767c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b 83ddc <__cxa_atexit@plt+0x7762c> │ │ │ │ + ldr r3, [pc, #172] @ 83e30 <__cxa_atexit@plt+0x77680> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r8, r7 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - ldr r3, [pc, #12] @ 82d48 <__cxa_atexit@plt+0x76598> │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #160] @ 83e34 <__cxa_atexit@plt+0x77684> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 3eb67c <__cxa_atexit@plt+0x3deecc> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - adcseq r4, r9, #92, 4 @ 0xc0000005 │ │ │ │ - addseq r7, r8, #52, 4 @ 0x40000003 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 82d7c <__cxa_atexit@plt+0x765cc> │ │ │ │ - ldr r7, [pc, #40] @ 82d94 <__cxa_atexit@plt+0x765e4> │ │ │ │ - ldr r0, [pc, #40] @ 82d98 <__cxa_atexit@plt+0x765e8> │ │ │ │ - add r5, r5, #24 │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #152] @ 83e38 <__cxa_atexit@plt+0x77688> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #2 │ │ │ │ + b 3ff78c <__cxa_atexit@plt+0x3f2fdc> │ │ │ │ + ldr r7, [pc, #112] @ 83e20 <__cxa_atexit@plt+0x77670> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r7, r7, #2 │ │ │ │ + str r7, [r5] │ │ │ │ + cmp r0, r3 │ │ │ │ + bcs 83c74 <__cxa_atexit@plt+0x774c4> │ │ │ │ + ldr r6, [pc, #84] @ 83e24 <__cxa_atexit@plt+0x77674> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b 83ddc <__cxa_atexit@plt+0x7762c> │ │ │ │ + ldr r6, [pc, #24] @ 83df4 <__cxa_atexit@plt+0x77644> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + addseq r3, r8, #0, 14 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + addseq r3, r8, #56, 14 @ 0xe00000 │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ + addseq r3, r8, #172, 12 @ 0xac00000 │ │ │ │ + andeq r0, r0, r4, lsl r5 │ │ │ │ + addseq r3, r8, #112, 14 @ 0x1c00000 │ │ │ │ + andeq r0, r0, r4, ror #10 │ │ │ │ + addseq r3, r8, #84, 12 @ 0x5400000 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + addseq r3, r8, #140, 12 @ 0x8c00000 │ │ │ │ + andeq r0, r0, r8, lsr #7 │ │ │ │ + addseq r3, r8, #184, 10 @ 0x2e000000 │ │ │ │ + andeq r0, r0, r0, ror r2 │ │ │ │ + addseq r3, r8, #20, 12 @ 0x1400000 │ │ │ │ + andeq r0, r0, r0, ror #4 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + adcseq r3, r9, #240, 2 @ 0x3c │ │ │ │ + adcseq r3, r9, #160, 6 @ 0x80000002 │ │ │ │ + adcseq r3, r9, #164, 8 @ 0xa4000000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + add r6, r6, #16 │ │ │ │ + add r1, r1, r2 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 83e94 <__cxa_atexit@plt+0x776e4> │ │ │ │ + ldr r7, [pc, #136] @ 83ef8 <__cxa_atexit@plt+0x77748> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r7, r7, #2 │ │ │ │ + str r7, [r5] │ │ │ │ + cmp r0, r6 │ │ │ │ + bcs 83eb4 <__cxa_atexit@plt+0x77704> │ │ │ │ + ldr r3, [pc, #108] @ 83efc <__cxa_atexit@plt+0x7774c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 83ee0 <__cxa_atexit@plt+0x77730> │ │ │ │ + ldr r7, [pc, #84] @ 83ef0 <__cxa_atexit@plt+0x77740> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r7, r7, #2 │ │ │ │ + str r7, [r5] │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 83ed8 <__cxa_atexit@plt+0x77728> │ │ │ │ + ldr lr, [pc, #68] @ 83f00 <__cxa_atexit@plt+0x77750> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #12] @ 82d90 <__cxa_atexit@plt+0x765e0> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + ldr r3, [pc, #20] @ 83ef4 <__cxa_atexit@plt+0x77744> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3eb674 <__cxa_atexit@plt+0x3deec4> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - addseq r7, r8, #20, 4 @ 0x40000001 │ │ │ │ - addseq r7, r8, #16, 4 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + addseq r3, r8, #212, 8 @ 0xd4000000 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + addseq r3, r8, #4, 10 @ 0x1000000 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + adcseq r3, r9, #100, 4 @ 0x40000006 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 82db8 <__cxa_atexit@plt+0x76608> │ │ │ │ - mov r8, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 83f4c <__cxa_atexit@plt+0x7779c> │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #44] @ 83f64 <__cxa_atexit@plt+0x777b4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 83f68 <__cxa_atexit@plt+0x777b8> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3eb684 <__cxa_atexit@plt+0x3deed4> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r3, r9, #232, 2 @ 0x3a │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #8] @ 82dd8 <__cxa_atexit@plt+0x76628> │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 83fb4 <__cxa_atexit@plt+0x77804> │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #44] @ 83fcc <__cxa_atexit@plt+0x7781c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 83fd0 <__cxa_atexit@plt+0x77820> │ │ │ │ add r3, pc, r3 │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b 3eb64c <__cxa_atexit@plt+0x3dee9c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r3, r9, #128, 2 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 82e94 <__cxa_atexit@plt+0x766e4> │ │ │ │ - ldr r1, [pc, #204] @ 82ec8 <__cxa_atexit@plt+0x76718> │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r9, [pc, #200] @ 82ecc <__cxa_atexit@plt+0x7671c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r0, #4]! │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr lr, [r5, #16] │ │ │ │ - mov r1, r5 │ │ │ │ - mov r3, r0 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r3, #12]! │ │ │ │ - add r9, r0, #40 @ 0x28 │ │ │ │ - str r8, [r1, #-4]! │ │ │ │ - cmp r2, r9 │ │ │ │ + mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ - str r7, [r0, #20] │ │ │ │ - str r7, [r0, #8] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - bcc 82ea4 <__cxa_atexit@plt+0x766f4> │ │ │ │ - ldr sl, [pc, #132] @ 82ed4 <__cxa_atexit@plt+0x76724> │ │ │ │ - ldr lr, [pc, #132] @ 82ed8 <__cxa_atexit@plt+0x76728> │ │ │ │ - ldr r2, [pc, #132] @ 82edc <__cxa_atexit@plt+0x7672c> │ │ │ │ - add sl, pc, sl │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str sl, [r6, #28]! │ │ │ │ - str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r8, [r6, #12] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - mov r6, r9 │ │ │ │ - mov r8, r2 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r0, [pc, #36] @ 82ed0 <__cxa_atexit@plt+0x76720> │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, #20 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8401c <__cxa_atexit@plt+0x7786c> │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #44] @ 84034 <__cxa_atexit@plt+0x77884> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 84038 <__cxa_atexit@plt+0x77888> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - str r0, [r1] │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - @ instruction: 0xfffff9e4 │ │ │ │ - @ instruction: 0xfffffa2c │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0xfffffd1c │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - adcseq r4, r9, #56, 2 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r3, r9, #24, 2 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - stmda r5, {r7, r8} │ │ │ │ - bcc 82f4c <__cxa_atexit@plt+0x7679c> │ │ │ │ - ldr r9, [pc, #92] @ 82f64 <__cxa_atexit@plt+0x767b4> │ │ │ │ - ldr lr, [pc, #92] @ 82f68 <__cxa_atexit@plt+0x767b8> │ │ │ │ - ldr r2, [pc, #92] @ 82f6c <__cxa_atexit@plt+0x767bc> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - add r2, r5, #32 │ │ │ │ - ldr sl, [r5, #28] │ │ │ │ - ldm r2, {r0, r1, r2} │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r8, sl │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r3, [pc, #28] @ 82f70 <__cxa_atexit@plt+0x767c0> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + bcc 84084 <__cxa_atexit@plt+0x778d4> │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #44] @ 8409c <__cxa_atexit@plt+0x778ec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 840a0 <__cxa_atexit@plt+0x778f0> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - @ instruction: 0xfffffc64 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - adcseq r4, r9, #128 @ 0x80 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r3, r9, #176 @ 0xb0 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r8, [r3, #8]! │ │ │ │ - cmp r1, #2 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - bne 83030 <__cxa_atexit@plt+0x76880> │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #32 │ │ │ │ - cmp sl, r1 │ │ │ │ - bcc 8308c <__cxa_atexit@plt+0x768dc> │ │ │ │ - ldr r0, [pc, #320] @ 830ec <__cxa_atexit@plt+0x7693c> │ │ │ │ - mov r1, r6 │ │ │ │ - ldr ip, [pc, #316] @ 830f0 <__cxa_atexit@plt+0x76940> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #4]! │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - mov r0, r1 │ │ │ │ - add ip, pc, ip │ │ │ │ - str r2, [r1, #28] │ │ │ │ - str ip, [r0, #20]! │ │ │ │ - add r2, r1, #48 @ 0x30 │ │ │ │ - cmp sl, r2 │ │ │ │ - str r9, [r1, #8] │ │ │ │ - str r8, [r1, #12] │ │ │ │ - str lr, [r1, #16] │ │ │ │ - stmib r5, {r0, r1} │ │ │ │ - bcc 830c0 <__cxa_atexit@plt+0x76910> │ │ │ │ - ldr sl, [pc, #272] @ 83104 <__cxa_atexit@plt+0x76954> │ │ │ │ - ldr r3, [pc, #272] @ 83108 <__cxa_atexit@plt+0x76958> │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - add sl, pc, sl │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 840ec <__cxa_atexit@plt+0x7793c> │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #44] @ 84104 <__cxa_atexit@plt+0x77954> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 84108 <__cxa_atexit@plt+0x77958> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r6, #36]! @ 0x24 │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - stmda r5, {r0, sl} │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r6, [pc, #232] @ 8310c <__cxa_atexit@plt+0x7695c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - cmp r0, r1 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - bcc 8309c <__cxa_atexit@plt+0x768ec> │ │ │ │ - ldr lr, [pc, #168] @ 830f8 <__cxa_atexit@plt+0x76948> │ │ │ │ - ldr r0, [pc, #168] @ 830fc <__cxa_atexit@plt+0x7694c> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - add lr, pc, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r6, [r5, #12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - stmda r5, {r6, lr} │ │ │ │ - str r2, [r6, #8] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr r6, [pc, #132] @ 83100 <__cxa_atexit@plt+0x76950> │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, r1 │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r1 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r7, [pc, #68] @ 830e8 <__cxa_atexit@plt+0x76938> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - ldr r7, [pc, #44] @ 830f4 <__cxa_atexit@plt+0x76944> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r8, r1 │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xfffffc1c │ │ │ │ - @ instruction: 0xfffffc64 │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - @ instruction: 0xfffff84c │ │ │ │ - adcseq r3, r9, #24, 30 @ 0x60 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - @ instruction: 0xfffffb74 │ │ │ │ - adcseq r3, r9, #116, 30 @ 0x1d0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r3, r9, #72 @ 0x48 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ - bcc 83178 <__cxa_atexit@plt+0x769c8> │ │ │ │ - ldr r1, [pc, #84] @ 83190 <__cxa_atexit@plt+0x769e0> │ │ │ │ - ldr lr, [pc, #84] @ 83194 <__cxa_atexit@plt+0x769e4> │ │ │ │ - ldr r2, [pc, #84] @ 83198 <__cxa_atexit@plt+0x769e8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r8, r2 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r3, [pc, #28] @ 8319c <__cxa_atexit@plt+0x769ec> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 84154 <__cxa_atexit@plt+0x779a4> │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #44] @ 8416c <__cxa_atexit@plt+0x779bc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 84170 <__cxa_atexit@plt+0x779c0> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3eb5e4 <__cxa_atexit@plt+0x3dee34> │ │ │ │ - @ instruction: 0xfffff764 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - adcseq r3, r9, #76, 28 @ 0x4c0 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r2, r9, #224, 30 @ 0x380 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - and r2, r7, #3 │ │ │ │ - ldr r9, [r3, #8]! │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 831cc <__cxa_atexit@plt+0x76a1c> │ │ │ │ - bic r7, r9, #3 │ │ │ │ - add r5, r5, #32 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 83278 <__cxa_atexit@plt+0x76ac8> │ │ │ │ - ldr ip, [pc, #200] @ 832ac <__cxa_atexit@plt+0x76afc> │ │ │ │ - mov r8, r6 │ │ │ │ - ldr lr, [pc, #196] @ 832b0 <__cxa_atexit@plt+0x76b00> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - str ip, [r8, #4]! │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr sl, [r5, #28] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - mov r1, r8 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r1, #20]! │ │ │ │ - add lr, r8, #48 @ 0x30 │ │ │ │ - cmp r0, lr │ │ │ │ - str r9, [r8, #28] │ │ │ │ - str r2, [r8, #8] │ │ │ │ - str sl, [r8, #16] │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - bcc 83288 <__cxa_atexit@plt+0x76ad8> │ │ │ │ - ldr r0, [pc, #128] @ 832b8 <__cxa_atexit@plt+0x76b08> │ │ │ │ - ldr r9, [pc, #128] @ 832bc <__cxa_atexit@plt+0x76b0c> │ │ │ │ - ldr r3, [pc, #128] @ 832c0 <__cxa_atexit@plt+0x76b10> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r6, #36]! @ 0x24 │ │ │ │ - add r0, r6, #8 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stm r0, {r2, r8, sl} │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - ldr r1, [r5, #40] @ 0x28 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, r3 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r0, [pc, #36] @ 832b4 <__cxa_atexit@plt+0x76b04> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, #20 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 841bc <__cxa_atexit@plt+0x77a0c> │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #44] @ 841d4 <__cxa_atexit@plt+0x77a24> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 841d8 <__cxa_atexit@plt+0x77a28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - str r0, [r3] │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - @ instruction: 0xfffff71c │ │ │ │ - @ instruction: 0xfffff75c │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0xfffff764 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - adcseq r3, r9, #80, 26 @ 0x1400 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r2, r9, #120, 30 @ 0x1e0 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ - bcc 83338 <__cxa_atexit@plt+0x76b88> │ │ │ │ - ldr r9, [pc, #92] @ 83350 <__cxa_atexit@plt+0x76ba0> │ │ │ │ - ldr lr, [pc, #92] @ 83354 <__cxa_atexit@plt+0x76ba4> │ │ │ │ - ldr r2, [pc, #92] @ 83358 <__cxa_atexit@plt+0x76ba8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - add r2, r5, #36 @ 0x24 │ │ │ │ - ldr sl, [r5, #32] │ │ │ │ - ldm r2, {r0, r1, r2} │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r8, sl │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r3, [pc, #28] @ 8335c <__cxa_atexit@plt+0x76bac> │ │ │ │ - mov r2, #20 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 84224 <__cxa_atexit@plt+0x77a74> │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #44] @ 8423c <__cxa_atexit@plt+0x77a8c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 84240 <__cxa_atexit@plt+0x77a90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r2, r9, #16, 30 @ 0x40 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8428c <__cxa_atexit@plt+0x77adc> │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #44] @ 842a4 <__cxa_atexit@plt+0x77af4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 842a8 <__cxa_atexit@plt+0x77af8> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - @ instruction: 0xfffff6a8 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - adcseq r3, r9, #148, 24 @ 0x9400 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r2, r9, #168, 28 @ 0xa80 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 83420 <__cxa_atexit@plt+0x76c70> │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp lr, r2 │ │ │ │ - bcc 83444 <__cxa_atexit@plt+0x76c94> │ │ │ │ - ldr r3, [pc, #236] @ 8347c <__cxa_atexit@plt+0x76ccc> │ │ │ │ - mov r2, r5 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr sl, [pc, #228] @ 83480 <__cxa_atexit@plt+0x76cd0> │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 842f4 <__cxa_atexit@plt+0x77b44> │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #44] @ 8430c <__cxa_atexit@plt+0x77b5c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 84310 <__cxa_atexit@plt+0x77b60> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r2, #12]! │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - ldr r3, [r2, #12] │ │ │ │ - ldr r9, [r2, #20] │ │ │ │ - str r1, [r8, #28] │ │ │ │ - mov r1, r8 │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r1, #20]! │ │ │ │ - str r0, [r8, #12] │ │ │ │ - add r0, r8, #48 @ 0x30 │ │ │ │ - cmp lr, r0 │ │ │ │ - str r8, [r2, #-4] │ │ │ │ - str r1, [r2] │ │ │ │ - str r3, [r8, #8] │ │ │ │ - str r9, [r8, #16] │ │ │ │ - bcc 83454 <__cxa_atexit@plt+0x76ca4> │ │ │ │ - ldr lr, [pc, #172] @ 83490 <__cxa_atexit@plt+0x76ce0> │ │ │ │ - ldr sl, [pc, #172] @ 83494 <__cxa_atexit@plt+0x76ce4> │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - add lr, pc, lr │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r6, #36]! @ 0x24 │ │ │ │ - add sl, r6, #8 │ │ │ │ - stm sl, {r3, r8, r9} │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - stmda r5, {r1, lr} │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r6, [pc, #136] @ 83498 <__cxa_atexit@plt+0x76ce8> │ │ │ │ - mov r8, r2 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, r0 │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - ldr r3, [pc, #96] @ 83488 <__cxa_atexit@plt+0x76cd8> │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r2, r9, #64, 28 @ 0x400 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 84350 <__cxa_atexit@plt+0x77ba0> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #28] @ 84360 <__cxa_atexit@plt+0x77bb0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + adcseq r2, r9, #8, 24 @ 0x800 │ │ │ │ + addseq r2, r8, #184, 30 @ 0x2e0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 843b4 <__cxa_atexit@plt+0x77c04> │ │ │ │ + ldr r3, [pc, #60] @ 843cc <__cxa_atexit@plt+0x77c1c> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmda r5, {r0, r2, r3} │ │ │ │ - ldr r3, [pc, #80] @ 8348c <__cxa_atexit@plt+0x76cdc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r7, [pc, #40] @ 83484 <__cxa_atexit@plt+0x76cd4> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - mov r6, #20 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r0 │ │ │ │ - mov r7, r1 │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - @ instruction: 0xfffff73c │ │ │ │ - @ instruction: 0xfffff77c │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - adcseq r3, r9, #92, 22 @ 0x17000 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - @ instruction: 0xfffff5b4 │ │ │ │ - adcseq r3, r9, #132, 22 @ 0x21000 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r8, [r3, #12]! │ │ │ │ - cmp r1, #2 │ │ │ │ - ldr r2, [r3, #-8] │ │ │ │ - bne 834c8 <__cxa_atexit@plt+0x76d18> │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - mov r9, r2 │ │ │ │ - b 82034 <__cxa_atexit@plt+0x75884> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #48 @ 0x30 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 8358c <__cxa_atexit@plt+0x76ddc> │ │ │ │ - ldr r1, [pc, #224] @ 835c0 <__cxa_atexit@plt+0x76e10> │ │ │ │ - mov r9, r6 │ │ │ │ - ldr lr, [r5, #8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr ip, [r5, #32] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - mov r1, r9 │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r8, [r9, #44] @ 0x2c │ │ │ │ - str r2, [r9, #12] │ │ │ │ - str sl, [r9, #24] │ │ │ │ - str lr, [r9, #28] │ │ │ │ - str ip, [r9, #32] │ │ │ │ - ldr r2, [pc, #172] @ 835c4 <__cxa_atexit@plt+0x76e14> │ │ │ │ - mov r8, r9 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r8, #16]! │ │ │ │ - ldr r2, [pc, #160] @ 835c8 <__cxa_atexit@plt+0x76e18> │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ + ldr r2, [pc, #56] @ 843d0 <__cxa_atexit@plt+0x77c20> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r1, #36]! @ 0x24 │ │ │ │ - add r2, r9, #64 @ 0x40 │ │ │ │ - cmp r0, r2 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - bcc 8359c <__cxa_atexit@plt+0x76dec> │ │ │ │ - ldr lr, [pc, #132] @ 835d0 <__cxa_atexit@plt+0x76e20> │ │ │ │ - ldr r0, [pc, #132] @ 835d4 <__cxa_atexit@plt+0x76e24> │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - add lr, pc, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #52]! @ 0x34 │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - str sl, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str ip, [r6, #16] │ │ │ │ - stmda r5, {r1, lr} │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r6, [pc, #92] @ 835d8 <__cxa_atexit@plt+0x76e28> │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb68c <__cxa_atexit@plt+0x3deedc> │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r1 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r7, [pc, #40] @ 835cc <__cxa_atexit@plt+0x76e1c> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 843d4 <__cxa_atexit@plt+0x77c24> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 3eb694 <__cxa_atexit@plt+0x3deee4> │ │ │ │ - @ instruction: 0xfffff518 │ │ │ │ - @ instruction: 0xfffff520 │ │ │ │ - @ instruction: 0xfffff568 │ │ │ │ - @ instruction: 0xfffffd1c │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - @ instruction: 0xfffff44c │ │ │ │ - adcseq r3, r9, #24, 20 @ 0x18000 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 835fc <__cxa_atexit@plt+0x76e4c> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - addseq r6, r8, #188, 18 @ 0x2f0000 │ │ │ │ - andeq r0, sl, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 83714 <__cxa_atexit@plt+0x76f64> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - and r7, r8, #3 │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r7, r1 │ │ │ │ - bne 836a4 <__cxa_atexit@plt+0x76ef4> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 836b8 <__cxa_atexit@plt+0x76f08> │ │ │ │ - ldr r1, [pc, #260] @ 83730 <__cxa_atexit@plt+0x76f80> │ │ │ │ - mov r7, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r7, #-12]! │ │ │ │ - ldr r1, [r8, #2] │ │ │ │ - str sl, [r7, #4] │ │ │ │ - ldr r2, [r2, #2] │ │ │ │ - tst r1, #3 │ │ │ │ - str r9, [r7, #20] │ │ │ │ - str r2, [r7, #8] │ │ │ │ - beq 836dc <__cxa_atexit@plt+0x76f2c> │ │ │ │ - ldr lr, [pc, #220] @ 83734 <__cxa_atexit@plt+0x76f84> │ │ │ │ - ldr r7, [r1, #3] │ │ │ │ - ldr r0, [r1, #7] │ │ │ │ - mov r1, r5 │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff668 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + addseq r2, r8, #188, 30 @ 0x2f0 │ │ │ │ + addseq r2, r8, #72, 30 @ 0x120 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 8445c <__cxa_atexit@plt+0x77cac> │ │ │ │ + ldr lr, [pc, #108] @ 84468 <__cxa_atexit@plt+0x77cb8> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r1, #-16]! │ │ │ │ + add r2, r7, #8 │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + ldr r8, [pc, #96] @ 8446c <__cxa_atexit@plt+0x77cbc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + sub lr, r3, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r7, [r3, #-4] │ │ │ │ tst r2, #3 │ │ │ │ - str r7, [r1, #12] │ │ │ │ - str r0, [r1, #4] │ │ │ │ - beq 836f8 <__cxa_atexit@plt+0x76f48> │ │ │ │ - ldr r1, [pc, #184] @ 83738 <__cxa_atexit@plt+0x76f88> │ │ │ │ - ldr r0, [r2, #3] │ │ │ │ - ldr r2, [r2, #7] │ │ │ │ + beq 84448 <__cxa_atexit@plt+0x77c98> │ │ │ │ + ldr r1, [pc, #68] @ 84470 <__cxa_atexit@plt+0x77cc0> │ │ │ │ add r1, pc, r1 │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + ldr r7, [r3, #-12] │ │ │ │ + str r1, [r3, #-20] @ 0xffffffec │ │ │ │ + str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - beq 83708 <__cxa_atexit@plt+0x76f58> │ │ │ │ - mov r5, r3 │ │ │ │ - b 83818 <__cxa_atexit@plt+0x77068> │ │ │ │ - ldr r7, [pc, #144] @ 8373c <__cxa_atexit@plt+0x76f8c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #108] @ 8372c <__cxa_atexit@plt+0x76f7c> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str sl, [r5, #4] │ │ │ │ - beq 836ec <__cxa_atexit@plt+0x76f3c> │ │ │ │ - mov r7, r9 │ │ │ │ - b 83a50 <__cxa_atexit@plt+0x772a0> │ │ │ │ - ldr r0, [r1] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + beq 84454 <__cxa_atexit@plt+0x77ca4> │ │ │ │ + b 844bc <__cxa_atexit@plt+0x77d0c> │ │ │ │ ldr r0, [r2] │ │ │ │ - mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 83740 <__cxa_atexit@plt+0x76f90> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #7 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - andeq r0, r0, ip, lsl #3 │ │ │ │ - adcseq r3, r9, #84, 18 @ 0x150000 │ │ │ │ - addseq r6, r8, #156, 16 @ 0x9c0000 │ │ │ │ - addseq r6, r8, #104, 16 @ 0x680000 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [pc, #92] @ 837c0 <__cxa_atexit@plt+0x77010> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 837a8 <__cxa_atexit@plt+0x76ff8> │ │ │ │ - ldr r2, [pc, #60] @ 837c4 <__cxa_atexit@plt+0x77014> │ │ │ │ - ldr r1, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - beq 837b8 <__cxa_atexit@plt+0x77008> │ │ │ │ - b 83818 <__cxa_atexit@plt+0x77068> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - addseq r6, r8, #228, 14 @ 0x3900000 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #36] @ 83808 <__cxa_atexit@plt+0x77058> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 83800 <__cxa_atexit@plt+0x77050> │ │ │ │ - b 83818 <__cxa_atexit@plt+0x77068> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq r6, r8, #160, 14 @ 0x2800000 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + adcseq r2, r9, #68, 22 @ 0x11000 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + addseq r2, r8, #172, 28 @ 0xac0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #96] @ 83880 <__cxa_atexit@plt+0x770d0> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r2, pc, r2 │ │ │ │ - and r3, r3, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - sub r2, r3, #1 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 83864 <__cxa_atexit@plt+0x770b4> │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 8386c <__cxa_atexit@plt+0x770bc> │ │ │ │ - ldr r3, [pc, #52] @ 83884 <__cxa_atexit@plt+0x770d4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r3, [pc, #36] @ 844ac <__cxa_atexit@plt+0x77cfc> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 83864 <__cxa_atexit@plt+0x770b4> │ │ │ │ - b 838f8 <__cxa_atexit@plt+0x77148> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 83888 <__cxa_atexit@plt+0x770d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - adcseq r3, r9, #140, 14 @ 0x2300000 │ │ │ │ - addseq r6, r8, #32, 14 @ 0x800000 │ │ │ │ - andeq r0, r0, fp, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 838c8 <__cxa_atexit@plt+0x77118> │ │ │ │ - ldr r3, [pc, #48] @ 838e4 <__cxa_atexit@plt+0x77134> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 838dc <__cxa_atexit@plt+0x7712c> │ │ │ │ - b 838f8 <__cxa_atexit@plt+0x77148> │ │ │ │ - ldr r7, [pc, #24] @ 838e8 <__cxa_atexit@plt+0x77138> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 844a4 <__cxa_atexit@plt+0x77cf4> │ │ │ │ + b 844bc <__cxa_atexit@plt+0x77d0c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - adcseq r3, r9, #48, 14 @ 0xc00000 │ │ │ │ - addseq r6, r8, #192, 12 @ 0xc000000 │ │ │ │ - andeq r0, r0, fp, asr #2 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + addseq r2, r8, #112, 28 @ 0x700 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 83978 <__cxa_atexit@plt+0x771c8> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #152] @ 839b0 <__cxa_atexit@plt+0x77200> │ │ │ │ - mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #8]! │ │ │ │ - ands r1, r7, #3 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - beq 8396c <__cxa_atexit@plt+0x771bc> │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 84544 <__cxa_atexit@plt+0x77d94> │ │ │ │ cmp r1, #3 │ │ │ │ - beq 83988 <__cxa_atexit@plt+0x771d8> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ - bne 8399c <__cxa_atexit@plt+0x771ec> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r3, #12]! │ │ │ │ - ldr r1, [pc, #100] @ 839b4 <__cxa_atexit@plt+0x77204> │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r7, #3 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - beq 8396c <__cxa_atexit@plt+0x771bc> │ │ │ │ - mov r5, r3 │ │ │ │ - b 83a50 <__cxa_atexit@plt+0x772a0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r2, [r3, #-2] │ │ │ │ - b 83910 <__cxa_atexit@plt+0x77160> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r2, r7 │ │ │ │ - beq 83940 <__cxa_atexit@plt+0x77190> │ │ │ │ - ldr r7, [pc, #20] @ 839b8 <__cxa_atexit@plt+0x77208> │ │ │ │ + bne 84568 <__cxa_atexit@plt+0x77db8> │ │ │ │ + bic r1, r7, #3 │ │ │ │ + ldr r1, [r1] │ │ │ │ + ldrh r1, [r1, #-2] │ │ │ │ + sub r1, r1, #2 │ │ │ │ + cmp r1, #7 │ │ │ │ + bhi 845bc <__cxa_atexit@plt+0x77e0c> │ │ │ │ + add r0, pc, #4 │ │ │ │ + ldr r1, [r0, r1, lsl #2] │ │ │ │ + add pc, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 846e8 <__cxa_atexit@plt+0x77f38> │ │ │ │ + ldr r7, [pc, #500] @ 84734 <__cxa_atexit@plt+0x77f84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - adcseq r3, r9, #92, 12 @ 0x5c00000 │ │ │ │ - addseq r6, r8, #240, 10 @ 0x3c000000 │ │ │ │ - andeq r0, r0, r9, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r0, r7, #3 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - cmp r0, #3 │ │ │ │ - beq 83a10 <__cxa_atexit@plt+0x77260> │ │ │ │ - sub r7, r0, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - bne 83a24 <__cxa_atexit@plt+0x77274> │ │ │ │ - ldr r1, [pc, #72] @ 83a3c <__cxa_atexit@plt+0x7728c> │ │ │ │ - ldr r7, [r3, #20] │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r7, #3 │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - beq 83a08 <__cxa_atexit@plt+0x77258> │ │ │ │ - b 83a50 <__cxa_atexit@plt+0x772a0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r1, r7 │ │ │ │ - beq 839ec <__cxa_atexit@plt+0x7723c> │ │ │ │ - ldr r7, [pc, #20] @ 83a40 <__cxa_atexit@plt+0x77290> │ │ │ │ + b 84588 <__cxa_atexit@plt+0x77dd8> │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 846a8 <__cxa_atexit@plt+0x77ef8> │ │ │ │ + ldr r7, [pc, #448] @ 84724 <__cxa_atexit@plt+0x77f74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r3, #40]! @ 0x28 │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - adcseq r3, r9, #212, 10 @ 0x35000000 │ │ │ │ - addseq r6, r8, #104, 10 @ 0x1a000000 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r1, [pc, #108] @ 83ac8 <__cxa_atexit@plt+0x77318> │ │ │ │ - and r2, r3, #3 │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 83aa0 <__cxa_atexit@plt+0x772f0> │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 83aac <__cxa_atexit@plt+0x772fc> │ │ │ │ - ldr r3, [pc, #64] @ 83acc <__cxa_atexit@plt+0x7731c> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 83ac0 <__cxa_atexit@plt+0x77310> │ │ │ │ - b 83b48 <__cxa_atexit@plt+0x77398> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 83ad0 <__cxa_atexit@plt+0x77320> │ │ │ │ + b 84588 <__cxa_atexit@plt+0x77dd8> │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 846b4 <__cxa_atexit@plt+0x77f04> │ │ │ │ + ldr r7, [pc, #400] @ 84718 <__cxa_atexit@plt+0x77f68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #384] @ 8471c <__cxa_atexit@plt+0x77f6c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r2, r1, r2 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - adcseq r3, r9, #76, 10 @ 0x13000000 │ │ │ │ - addseq r6, r8, #216, 8 @ 0xd8000000 │ │ │ │ - andeq r0, r0, r9, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ - bne 83b14 <__cxa_atexit@plt+0x77364> │ │ │ │ - ldr r2, [pc, #52] @ 83b34 <__cxa_atexit@plt+0x77384> │ │ │ │ - ldr r7, [r3, #20] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - beq 83b2c <__cxa_atexit@plt+0x7737c> │ │ │ │ - b 83b48 <__cxa_atexit@plt+0x77398> │ │ │ │ - ldr r7, [pc, #28] @ 83b38 <__cxa_atexit@plt+0x77388> │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 846d0 <__cxa_atexit@plt+0x77f20> │ │ │ │ + ldr r7, [pc, #336] @ 8472c <__cxa_atexit@plt+0x77f7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r3, #40]! @ 0x28 │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - adcseq r3, r9, #228, 8 @ 0xe4000000 │ │ │ │ - addseq r6, r8, #112, 8 @ 0x70000000 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 83b78 <__cxa_atexit@plt+0x773c8> │ │ │ │ - ldr r3, [pc, #68] @ 83ba0 <__cxa_atexit@plt+0x773f0> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - beq 83b94 <__cxa_atexit@plt+0x773e4> │ │ │ │ - b 83bb0 <__cxa_atexit@plt+0x77400> │ │ │ │ - ldr r3, [pc, #28] @ 83b9c <__cxa_atexit@plt+0x773ec> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 83b94 <__cxa_atexit@plt+0x773e4> │ │ │ │ - b 83f54 <__cxa_atexit@plt+0x777a4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #7 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq r6, r8, #8, 8 @ 0x8000000 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 83c28 <__cxa_atexit@plt+0x77478> │ │ │ │ - ldr r1, [pc, #152] @ 83c5c <__cxa_atexit@plt+0x774ac> │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r2, #3 │ │ │ │ - str r1, [r5] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - beq 83c3c <__cxa_atexit@plt+0x7748c> │ │ │ │ - ldr r1, [pc, #124] @ 83c60 <__cxa_atexit@plt+0x774b0> │ │ │ │ - ldr r7, [r2, #3] │ │ │ │ - ldr r2, [r2, #7] │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r3, #3 │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - beq 83c48 <__cxa_atexit@plt+0x77498> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r1, [pc, #84] @ 83c64 <__cxa_atexit@plt+0x774b4> │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b 8458c <__cxa_atexit@plt+0x77ddc> │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 846dc <__cxa_atexit@plt+0x77f2c> │ │ │ │ + ldr r7, [pc, #320] @ 84744 <__cxa_atexit@plt+0x77f94> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 84588 <__cxa_atexit@plt+0x77dd8> │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 846f4 <__cxa_atexit@plt+0x77f44> │ │ │ │ + ldr r7, [pc, #276] @ 8473c <__cxa_atexit@plt+0x77f8c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 84588 <__cxa_atexit@plt+0x77dd8> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + add r3, r6, #16 │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #1 │ │ │ │ + bne 84690 <__cxa_atexit@plt+0x77ee0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 84700 <__cxa_atexit@plt+0x77f50> │ │ │ │ + ldr r7, [pc, #248] @ 84754 <__cxa_atexit@plt+0x77fa4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 84588 <__cxa_atexit@plt+0x77dd8> │ │ │ │ + ldr r1, [pc, #244] @ 8475c <__cxa_atexit@plt+0x77fac> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 83c54 <__cxa_atexit@plt+0x774a4> │ │ │ │ - b 83d38 <__cxa_atexit@plt+0x77588> │ │ │ │ - ldr r7, [pc, #56] @ 83c68 <__cxa_atexit@plt+0x774b8> │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ + ldr r0, [pc, #240] @ 84760 <__cxa_atexit@plt+0x77fb0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r8, r0, #1 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + ldr r7, [pc, #224] @ 84764 <__cxa_atexit@plt+0x77fb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ + add sl, r7, #2 │ │ │ │ mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ + b 3ff78c <__cxa_atexit@plt+0x3f2fdc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 8470c <__cxa_atexit@plt+0x77f5c> │ │ │ │ + ldr r7, [pc, #168] @ 8474c <__cxa_atexit@plt+0x77f9c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 84588 <__cxa_atexit@plt+0x77dd8> │ │ │ │ + ldr r6, [pc, #120] @ 84728 <__cxa_atexit@plt+0x77f78> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b 846bc <__cxa_atexit@plt+0x77f0c> │ │ │ │ + ldr r6, [pc, #100] @ 84720 <__cxa_atexit@plt+0x77f70> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldr r6, [pc, #88] @ 84730 <__cxa_atexit@plt+0x77f80> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b 846bc <__cxa_atexit@plt+0x77f0c> │ │ │ │ + ldr r6, [pc, #100] @ 84748 <__cxa_atexit@plt+0x77f98> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b 846bc <__cxa_atexit@plt+0x77f0c> │ │ │ │ + ldr r6, [pc, #72] @ 84738 <__cxa_atexit@plt+0x77f88> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b 846bc <__cxa_atexit@plt+0x77f0c> │ │ │ │ + ldr r6, [pc, #68] @ 84740 <__cxa_atexit@plt+0x77f90> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b 846bc <__cxa_atexit@plt+0x77f0c> │ │ │ │ + ldr r6, [pc, #80] @ 84758 <__cxa_atexit@plt+0x77fa8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b 846bc <__cxa_atexit@plt+0x77f0c> │ │ │ │ + ldr r6, [pc, #60] @ 84750 <__cxa_atexit@plt+0x77fa0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b 846bc <__cxa_atexit@plt+0x77f0c> │ │ │ │ + adcseq r2, r9, #148, 22 @ 0x25000 │ │ │ │ + adcseq r2, r9, #132, 22 @ 0x21000 │ │ │ │ + andeq r0, r0, r0, asr #9 │ │ │ │ + adcseq r2, r9, #192, 22 @ 0x30000 │ │ │ │ + andeq r0, r0, ip, asr #8 │ │ │ │ + adcseq r2, r9, #76, 22 @ 0x13000 │ │ │ │ + andeq r0, r0, r4, lsr #7 │ │ │ │ + adcseq r2, r9, #236, 22 @ 0x3b000 │ │ │ │ + andeq r0, r0, ip, lsl #6 │ │ │ │ + adcseq r2, r9, #8, 22 @ 0x2000 │ │ │ │ + andeq r0, r0, r0, lsl #5 │ │ │ │ + adcseq r2, r9, #48, 22 @ 0xc000 │ │ │ │ + andeq r0, r0, r8, lsl r2 │ │ │ │ + adcseq r2, r9, #148, 20 @ 0x94000 │ │ │ │ + andeq r0, r0, r8, ror #2 │ │ │ │ + adcseq r2, r9, #224, 20 @ 0xe0000 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - adcseq r3, r9, #32, 10 @ 0x8000000 │ │ │ │ - addseq r6, r8, #64, 6 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #92] @ 83ce0 <__cxa_atexit@plt+0x77530> │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - beq 83ccc <__cxa_atexit@plt+0x7751c> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r1, [pc, #48] @ 83ce4 <__cxa_atexit@plt+0x77534> │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 83cd8 <__cxa_atexit@plt+0x77528> │ │ │ │ - b 83d38 <__cxa_atexit@plt+0x77588> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - addseq r6, r8, #196, 4 @ 0x4000000c │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #36] @ 83d28 <__cxa_atexit@plt+0x77578> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 83d20 <__cxa_atexit@plt+0x77570> │ │ │ │ - b 83d38 <__cxa_atexit@plt+0x77588> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - addseq r6, r8, #128, 4 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #96] @ 83da0 <__cxa_atexit@plt+0x775f0> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - add r2, pc, r2 │ │ │ │ - and r3, r3, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - sub r2, r3, #1 │ │ │ │ - str r2, [r5, #24] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 83d84 <__cxa_atexit@plt+0x775d4> │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 83d8c <__cxa_atexit@plt+0x775dc> │ │ │ │ - ldr r3, [pc, #52] @ 83da4 <__cxa_atexit@plt+0x775f4> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 83d84 <__cxa_atexit@plt+0x775d4> │ │ │ │ - b 83e18 <__cxa_atexit@plt+0x77668> │ │ │ │ - ldr r0, [r7] │ │ │ │ + adcseq r2, r9, #20, 18 @ 0x50000 │ │ │ │ + adcseq r2, r9, #188, 20 @ 0xbc000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 847a4 <__cxa_atexit@plt+0x77ff4> │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 847e0 <__cxa_atexit@plt+0x78030> │ │ │ │ + ldr r0, [pc, #84] @ 847f4 <__cxa_atexit@plt+0x78044> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + b 847b4 <__cxa_atexit@plt+0x78004> │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 847e0 <__cxa_atexit@plt+0x78030> │ │ │ │ + ldr r0, [pc, #56] @ 847ec <__cxa_atexit@plt+0x7803c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r8, [pc, #48] @ 847f0 <__cxa_atexit@plt+0x78040> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r7, lr, r2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 83da8 <__cxa_atexit@plt+0x775f8> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r2, r9, #144, 18 @ 0x240000 │ │ │ │ + adcseq r2, r9, #96, 18 @ 0x180000 │ │ │ │ + adcseq r2, r9, #168, 18 @ 0x2a0000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 84854 <__cxa_atexit@plt+0x780a4> │ │ │ │ + ldr r7, [pc, #76] @ 8486c <__cxa_atexit@plt+0x780bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #56] @ 84870 <__cxa_atexit@plt+0x780c0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r2, r2, r1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - adcseq r3, r9, #108, 4 @ 0xc0000006 │ │ │ │ - addseq r6, r8, #0, 4 │ │ │ │ - andeq r0, r0, r9, lsl #8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 83de8 <__cxa_atexit@plt+0x77638> │ │ │ │ - ldr r3, [pc, #48] @ 83e04 <__cxa_atexit@plt+0x77654> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ + ldr r3, [pc, #24] @ 84874 <__cxa_atexit@plt+0x780c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - beq 83dfc <__cxa_atexit@plt+0x7764c> │ │ │ │ - b 83e18 <__cxa_atexit@plt+0x77668> │ │ │ │ - ldr r7, [pc, #24] @ 83e08 <__cxa_atexit@plt+0x77658> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - adcseq r3, r9, #16, 4 │ │ │ │ - addseq r6, r8, #160, 2 @ 0x28 │ │ │ │ - andeq r0, r0, r9, lsl #12 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 83e84 <__cxa_atexit@plt+0x776d4> │ │ │ │ - sub r2, r1, #1 │ │ │ │ - ldr r1, [pc, #132] @ 83ec0 <__cxa_atexit@plt+0x77710> │ │ │ │ - str r2, [r3, #24] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 83e7c <__cxa_atexit@plt+0x776cc> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 83e94 <__cxa_atexit@plt+0x776e4> │ │ │ │ - sub r7, r1, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ - bne 83ea8 <__cxa_atexit@plt+0x776f8> │ │ │ │ - ldr r2, [pc, #92] @ 83ec4 <__cxa_atexit@plt+0x77714> │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - beq 83e7c <__cxa_atexit@plt+0x776cc> │ │ │ │ - b 83f54 <__cxa_atexit@plt+0x777a4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r2, r2, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b 83e34 <__cxa_atexit@plt+0x77684> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r2, r7 │ │ │ │ - beq 83e60 <__cxa_atexit@plt+0x776b0> │ │ │ │ - ldr r7, [pc, #24] @ 83ec8 <__cxa_atexit@plt+0x77718> │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r2, r9, #28, 18 @ 0x70000 │ │ │ │ + adcseq r2, r9, #232, 16 @ 0xe80000 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 848d4 <__cxa_atexit@plt+0x78124> │ │ │ │ + ldr r7, [pc, #76] @ 848ec <__cxa_atexit@plt+0x7813c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r3, #40]! @ 0x28 │ │ │ │ - mov r5, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #56] @ 848f0 <__cxa_atexit@plt+0x78140> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r2, r2, r1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - adcseq r3, r9, #80, 2 │ │ │ │ - addseq r6, r8, #224 @ 0xe0 │ │ │ │ - andeq r0, r0, r8, lsl #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 83f18 <__cxa_atexit@plt+0x77768> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 83f2c <__cxa_atexit@plt+0x7777c> │ │ │ │ - ldr r3, [pc, #68] @ 83f40 <__cxa_atexit@plt+0x77790> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + ldr r3, [pc, #24] @ 848f4 <__cxa_atexit@plt+0x78144> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - beq 83f10 <__cxa_atexit@plt+0x77760> │ │ │ │ - b 83f54 <__cxa_atexit@plt+0x777a4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - beq 83ef4 <__cxa_atexit@plt+0x77744> │ │ │ │ - ldr r7, [pc, #16] @ 83f44 <__cxa_atexit@plt+0x77794> │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r2, r9, #152, 16 @ 0x980000 │ │ │ │ + adcseq r2, r9, #104, 16 @ 0x680000 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 84954 <__cxa_atexit@plt+0x781a4> │ │ │ │ + ldr r7, [pc, #76] @ 8496c <__cxa_atexit@plt+0x781bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #56] @ 84970 <__cxa_atexit@plt+0x781c0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r2, r2, r1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - adcseq r3, r9, #204 @ 0xcc │ │ │ │ - addseq r6, r8, #100 @ 0x64 │ │ │ │ - andeq r0, r0, r8, lsl #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #96] @ 83fbc <__cxa_atexit@plt+0x7780c> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - add r2, pc, r2 │ │ │ │ - and r3, r3, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - sub r2, r3, #1 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 83fa0 <__cxa_atexit@plt+0x777f0> │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 83fa8 <__cxa_atexit@plt+0x777f8> │ │ │ │ - ldr r3, [pc, #52] @ 83fc0 <__cxa_atexit@plt+0x77810> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ + ldr r3, [pc, #24] @ 84974 <__cxa_atexit@plt+0x781c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - beq 83fa0 <__cxa_atexit@plt+0x777f0> │ │ │ │ - b 84034 <__cxa_atexit@plt+0x77884> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 83fc4 <__cxa_atexit@plt+0x77814> │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r2, r9, #20, 16 @ 0x140000 │ │ │ │ + adcseq r2, r9, #232, 14 @ 0x3a00000 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 849d4 <__cxa_atexit@plt+0x78224> │ │ │ │ + ldr r7, [pc, #76] @ 849ec <__cxa_atexit@plt+0x7823c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #56] @ 849f0 <__cxa_atexit@plt+0x78240> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r2, r2, r1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - adcseq r3, r9, #80 @ 0x50 │ │ │ │ - addseq r5, r8, #228, 30 @ 0x390 │ │ │ │ - andeq r0, r0, r8, lsl #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 84004 <__cxa_atexit@plt+0x77854> │ │ │ │ - ldr r3, [pc, #48] @ 84020 <__cxa_atexit@plt+0x77870> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ + ldr r3, [pc, #24] @ 849f4 <__cxa_atexit@plt+0x78244> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - beq 84018 <__cxa_atexit@plt+0x77868> │ │ │ │ - b 84034 <__cxa_atexit@plt+0x77884> │ │ │ │ - ldr r7, [pc, #24] @ 84024 <__cxa_atexit@plt+0x77874> │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r2, r9, #144, 14 @ 0x2400000 │ │ │ │ + adcseq r2, r9, #104, 14 @ 0x1a00000 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 84a54 <__cxa_atexit@plt+0x782a4> │ │ │ │ + ldr r7, [pc, #76] @ 84a6c <__cxa_atexit@plt+0x782bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #56] @ 84a70 <__cxa_atexit@plt+0x782c0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r2, r2, r1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - adcseq r2, r9, #244, 30 @ 0x3d0 │ │ │ │ - addseq r5, r8, #132, 30 @ 0x210 │ │ │ │ - andeq r0, r0, r7, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 84064 <__cxa_atexit@plt+0x778b4> │ │ │ │ - ldr r3, [pc, #68] @ 8408c <__cxa_atexit@plt+0x778dc> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - beq 84080 <__cxa_atexit@plt+0x778d0> │ │ │ │ - b 8409c <__cxa_atexit@plt+0x778ec> │ │ │ │ - ldr r3, [pc, #28] @ 84088 <__cxa_atexit@plt+0x778d8> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 84080 <__cxa_atexit@plt+0x778d0> │ │ │ │ - b 841b8 <__cxa_atexit@plt+0x77a08> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq r5, r8, #28, 30 @ 0x70 │ │ │ │ - andeq r0, r0, r7, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 840f8 <__cxa_atexit@plt+0x77948> │ │ │ │ - ldr r2, [pc, #104] @ 84118 <__cxa_atexit@plt+0x77968> │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - beq 8410c <__cxa_atexit@plt+0x7795c> │ │ │ │ - ldr r3, [pc, #76] @ 8411c <__cxa_atexit@plt+0x7796c> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 84104 <__cxa_atexit@plt+0x77954> │ │ │ │ - ldr r3, [pc, #60] @ 84120 <__cxa_atexit@plt+0x77970> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + ldr r3, [pc, #24] @ 84a74 <__cxa_atexit@plt+0x782c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - beq 84104 <__cxa_atexit@plt+0x77954> │ │ │ │ - b 841b8 <__cxa_atexit@plt+0x77a08> │ │ │ │ - ldr r7, [pc, #36] @ 84124 <__cxa_atexit@plt+0x77974> │ │ │ │ - add r5, r5, #32 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r2, r9, #12, 14 @ 0x300000 │ │ │ │ + adcseq r2, r9, #232, 12 @ 0xe800000 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 84ad4 <__cxa_atexit@plt+0x78324> │ │ │ │ + ldr r7, [pc, #76] @ 84aec <__cxa_atexit@plt+0x7833c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - adcseq r3, r9, #80 @ 0x50 │ │ │ │ - addseq r5, r8, #132, 28 @ 0x840 │ │ │ │ - andeq r0, r0, r7, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 84170 <__cxa_atexit@plt+0x779c0> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 84168 <__cxa_atexit@plt+0x779b8> │ │ │ │ - ldr r3, [pc, #32] @ 84174 <__cxa_atexit@plt+0x779c4> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 84168 <__cxa_atexit@plt+0x779b8> │ │ │ │ - b 841b8 <__cxa_atexit@plt+0x77a08> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - addseq r5, r8, #52, 28 @ 0x340 │ │ │ │ - andeq r0, r0, r7, lsl #7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 841a8 <__cxa_atexit@plt+0x779f8> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 841a0 <__cxa_atexit@plt+0x779f0> │ │ │ │ - b 841b8 <__cxa_atexit@plt+0x77a08> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #56] @ 84af0 <__cxa_atexit@plt+0x78340> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r2, r2, r1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - addseq r5, r8, #0, 28 │ │ │ │ - andeq r0, r0, r7, lsl #7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #96] @ 84220 <__cxa_atexit@plt+0x77a70> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - add r2, pc, r2 │ │ │ │ - and r3, r3, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - sub r2, r3, #1 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 84204 <__cxa_atexit@plt+0x77a54> │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 8420c <__cxa_atexit@plt+0x77a5c> │ │ │ │ - ldr r3, [pc, #52] @ 84224 <__cxa_atexit@plt+0x77a74> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ + ldr r3, [pc, #24] @ 84af4 <__cxa_atexit@plt+0x78344> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - beq 84204 <__cxa_atexit@plt+0x77a54> │ │ │ │ - b 84298 <__cxa_atexit@plt+0x77ae8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 84228 <__cxa_atexit@plt+0x77a78> │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r2, r9, #136, 12 @ 0x8800000 │ │ │ │ + adcseq r2, r9, #104, 12 @ 0x6800000 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 84b54 <__cxa_atexit@plt+0x783a4> │ │ │ │ + ldr r7, [pc, #76] @ 84b6c <__cxa_atexit@plt+0x783bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #56] @ 84b70 <__cxa_atexit@plt+0x783c0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r2, r2, r1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - adcseq r2, r9, #236, 26 @ 0x3b00 │ │ │ │ - addseq r5, r8, #128, 26 @ 0x2000 │ │ │ │ - andeq r0, r0, r7, lsl #7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 84268 <__cxa_atexit@plt+0x77ab8> │ │ │ │ - ldr r3, [pc, #48] @ 84284 <__cxa_atexit@plt+0x77ad4> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ + ldr r3, [pc, #24] @ 84b74 <__cxa_atexit@plt+0x783c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - beq 8427c <__cxa_atexit@plt+0x77acc> │ │ │ │ - b 84298 <__cxa_atexit@plt+0x77ae8> │ │ │ │ - ldr r7, [pc, #24] @ 84288 <__cxa_atexit@plt+0x77ad8> │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r2, r9, #4, 12 @ 0x400000 │ │ │ │ + adcseq r2, r9, #232, 10 @ 0x3a000000 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 84bd4 <__cxa_atexit@plt+0x78424> │ │ │ │ + ldr r7, [pc, #76] @ 84bec <__cxa_atexit@plt+0x7843c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #56] @ 84bf0 <__cxa_atexit@plt+0x78440> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r2, r2, r1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - adcseq r2, r9, #144, 26 @ 0x2400 │ │ │ │ - addseq r5, r8, #32, 26 @ 0x800 │ │ │ │ - andeq r0, r0, r6, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 842c8 <__cxa_atexit@plt+0x77b18> │ │ │ │ - ldr r3, [pc, #68] @ 842f0 <__cxa_atexit@plt+0x77b40> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - beq 842e4 <__cxa_atexit@plt+0x77b34> │ │ │ │ - b 84300 <__cxa_atexit@plt+0x77b50> │ │ │ │ - ldr r3, [pc, #28] @ 842ec <__cxa_atexit@plt+0x77b3c> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 842e4 <__cxa_atexit@plt+0x77b34> │ │ │ │ - b 846ec <__cxa_atexit@plt+0x77f3c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsl r4 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - addseq r5, r8, #184, 24 @ 0xb800 │ │ │ │ - andeq r0, r0, r6, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8435c <__cxa_atexit@plt+0x77bac> │ │ │ │ - ldr r2, [pc, #104] @ 8437c <__cxa_atexit@plt+0x77bcc> │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - beq 84370 <__cxa_atexit@plt+0x77bc0> │ │ │ │ - ldr r3, [pc, #76] @ 84380 <__cxa_atexit@plt+0x77bd0> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 84368 <__cxa_atexit@plt+0x77bb8> │ │ │ │ - ldr r3, [pc, #60] @ 84384 <__cxa_atexit@plt+0x77bd4> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 84368 <__cxa_atexit@plt+0x77bb8> │ │ │ │ - b 8441c <__cxa_atexit@plt+0x77c6c> │ │ │ │ - ldr r7, [pc, #36] @ 84388 <__cxa_atexit@plt+0x77bd8> │ │ │ │ - add r5, r5, #28 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - adcseq r2, r9, #236, 26 @ 0x3b00 │ │ │ │ - addseq r5, r8, #32, 24 @ 0x2000 │ │ │ │ - andeq r0, r0, r6, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 843d4 <__cxa_atexit@plt+0x77c24> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 843cc <__cxa_atexit@plt+0x77c1c> │ │ │ │ - ldr r3, [pc, #32] @ 843d8 <__cxa_atexit@plt+0x77c28> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 843cc <__cxa_atexit@plt+0x77c1c> │ │ │ │ - b 8441c <__cxa_atexit@plt+0x77c6c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - addseq r5, r8, #208, 22 @ 0x34000 │ │ │ │ - andeq r0, r0, r6, asr #7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 8440c <__cxa_atexit@plt+0x77c5c> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + ldr r3, [pc, #24] @ 84bf4 <__cxa_atexit@plt+0x78444> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - beq 84404 <__cxa_atexit@plt+0x77c54> │ │ │ │ - b 8441c <__cxa_atexit@plt+0x77c6c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - addseq r5, r8, #156, 22 @ 0x27000 │ │ │ │ - andeq r0, r0, r6, asr #7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #116] @ 84498 <__cxa_atexit@plt+0x77ce8> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - and r2, r3, #3 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r1, r2, #1 │ │ │ │ - str r1, [r3, #20]! │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 84470 <__cxa_atexit@plt+0x77cc0> │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 84478 <__cxa_atexit@plt+0x77cc8> │ │ │ │ - ldr r2, [pc, #68] @ 8449c <__cxa_atexit@plt+0x77cec> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - beq 8448c <__cxa_atexit@plt+0x77cdc> │ │ │ │ - mov r5, r3 │ │ │ │ - b 84518 <__cxa_atexit@plt+0x77d68> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 844a0 <__cxa_atexit@plt+0x77cf0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - adcseq r2, r9, #128, 22 @ 0x20000 │ │ │ │ - addseq r5, r8, #8, 22 @ 0x2000 │ │ │ │ - andeq r0, r0, r6, asr #7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #20]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ - bne 844e4 <__cxa_atexit@plt+0x77d34> │ │ │ │ - ldr r2, [pc, #52] @ 84504 <__cxa_atexit@plt+0x77d54> │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #20] │ │ │ │ - beq 844fc <__cxa_atexit@plt+0x77d4c> │ │ │ │ - b 84518 <__cxa_atexit@plt+0x77d68> │ │ │ │ - ldr r7, [pc, #28] @ 84508 <__cxa_atexit@plt+0x77d58> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r3, #28]! │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - adcseq r2, r9, #20, 22 @ 0x5000 │ │ │ │ - addseq r5, r8, #160, 20 @ 0xa0000 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r2, r9, #124, 10 @ 0x1f000000 │ │ │ │ + adcseq r2, r9, #104, 10 @ 0x1a000000 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8457c <__cxa_atexit@plt+0x77dcc> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [pc, #144] @ 845c0 <__cxa_atexit@plt+0x77e10> │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - ands r1, r2, #3 │ │ │ │ - str r7, [r3] │ │ │ │ - beq 84590 <__cxa_atexit@plt+0x77de0> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 8459c <__cxa_atexit@plt+0x77dec> │ │ │ │ - ldr r1, [pc, #108] @ 845c4 <__cxa_atexit@plt+0x77e14> │ │ │ │ - ldr r2, [r2, #2] │ │ │ │ - tst r7, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - beq 845a8 <__cxa_atexit@plt+0x77df8> │ │ │ │ - ldr r7, [pc, #88] @ 845c8 <__cxa_atexit@plt+0x77e18> │ │ │ │ - tst r2, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - beq 845b0 <__cxa_atexit@plt+0x77e00> │ │ │ │ - ldr r7, [pc, #72] @ 845cc <__cxa_atexit@plt+0x77e1c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 845d0 <__cxa_atexit@plt+0x77e20> │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 84c34 <__cxa_atexit@plt+0x78484> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #28] @ 84c44 <__cxa_atexit@plt+0x78494> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - adcseq r2, r9, #240, 18 @ 0x3c0000 │ │ │ │ - adcseq r2, r9, #172, 22 @ 0x2b000 │ │ │ │ - addseq r5, r8, #216, 18 @ 0x360000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 84638 <__cxa_atexit@plt+0x77e88> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [pc, #108] @ 84664 <__cxa_atexit@plt+0x77eb4> │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + adcseq r2, r9, #36, 6 @ 0x90000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 84d1c <__cxa_atexit@plt+0x7856c> │ │ │ │ + ldr r1, [pc, #224] @ 84d44 <__cxa_atexit@plt+0x78594> │ │ │ │ add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-16]! │ │ │ │ + ldr r1, [pc, #204] @ 84d48 <__cxa_atexit@plt+0x78598> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ tst r2, #3 │ │ │ │ - str r1, [r5] │ │ │ │ - str r7, [r3] │ │ │ │ - beq 8464c <__cxa_atexit@plt+0x77e9c> │ │ │ │ - ldr r2, [pc, #80] @ 84668 <__cxa_atexit@plt+0x77eb8> │ │ │ │ + beq 84d00 <__cxa_atexit@plt+0x78550> │ │ │ │ + ldr r0, [pc, #188] @ 84d4c <__cxa_atexit@plt+0x7859c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [r2, #3] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 84658 <__cxa_atexit@plt+0x77ea8> │ │ │ │ - ldr r7, [pc, #64] @ 8466c <__cxa_atexit@plt+0x77ebc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 84670 <__cxa_atexit@plt+0x77ec0> │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + beq 84d10 <__cxa_atexit@plt+0x78560> │ │ │ │ + ldr r3, [pc, #160] @ 84d50 <__cxa_atexit@plt+0x785a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + add r7, r3, #2 │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #-20]! @ 0xffffffec │ │ │ │ + add r0, r0, r1 │ │ │ │ + str r0, [r2, #4] │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp lr, r3 │ │ │ │ + bcc 84d24 <__cxa_atexit@plt+0x78574> │ │ │ │ + ldr lr, [pc, #120] @ 84d58 <__cxa_atexit@plt+0x785a8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8]! │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r2 │ │ │ │ ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - adcseq r2, r9, #72, 18 @ 0x120000 │ │ │ │ - adcseq r2, r9, #16, 22 @ 0x4000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #48] @ 846b8 <__cxa_atexit@plt+0x77f08> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 846ac <__cxa_atexit@plt+0x77efc> │ │ │ │ - ldr r7, [pc, #28] @ 846bc <__cxa_atexit@plt+0x77f0c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - adcseq r2, r9, #212, 16 @ 0xd40000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r6, [pc, #40] @ 84d54 <__cxa_atexit@plt+0x785a4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + adcseq r2, r9, #212, 4 @ 0x4000000d │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + addseq r2, r8, #160, 12 @ 0xa000000 │ │ │ │ + andeq r0, r0, r0, lsl #3 │ │ │ │ + adcseq r2, r9, #64, 8 @ 0x40000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 846dc <__cxa_atexit@plt+0x77f2c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - adcseq r2, r9, #164, 16 @ 0xa40000 │ │ │ │ - addseq r5, r8, #204, 16 @ 0xcc0000 │ │ │ │ - andeq r0, r0, r6, asr #7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #116] @ 84768 <__cxa_atexit@plt+0x77fb8> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - and r2, r3, #3 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r1, r2, #1 │ │ │ │ - str r1, [r3, #20]! │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 84740 <__cxa_atexit@plt+0x77f90> │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 84748 <__cxa_atexit@plt+0x77f98> │ │ │ │ - ldr r2, [pc, #68] @ 8476c <__cxa_atexit@plt+0x77fbc> │ │ │ │ + ldr r3, [pc, #152] @ 84e04 <__cxa_atexit@plt+0x78654> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - beq 8475c <__cxa_atexit@plt+0x77fac> │ │ │ │ - mov r5, r3 │ │ │ │ - b 847e8 <__cxa_atexit@plt+0x78038> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 84770 <__cxa_atexit@plt+0x77fc0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - adcseq r2, r9, #176, 16 @ 0xb00000 │ │ │ │ - addseq r5, r8, #56, 16 @ 0x380000 │ │ │ │ - andeq r0, r0, r6, asr #7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #20]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ - bne 847b4 <__cxa_atexit@plt+0x78004> │ │ │ │ - ldr r2, [pc, #52] @ 847d4 <__cxa_atexit@plt+0x78024> │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #20] │ │ │ │ - beq 847cc <__cxa_atexit@plt+0x7801c> │ │ │ │ - b 847e8 <__cxa_atexit@plt+0x78038> │ │ │ │ - ldr r7, [pc, #28] @ 847d8 <__cxa_atexit@plt+0x78028> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r3, #28]! │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - adcseq r2, r9, #68, 16 @ 0x440000 │ │ │ │ - addseq r5, r8, #208, 14 @ 0x3400000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8484c <__cxa_atexit@plt+0x7809c> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [pc, #144] @ 84890 <__cxa_atexit@plt+0x780e0> │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - ands r1, r2, #3 │ │ │ │ - str r7, [r3] │ │ │ │ - beq 84860 <__cxa_atexit@plt+0x780b0> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 8486c <__cxa_atexit@plt+0x780bc> │ │ │ │ - ldr r1, [pc, #108] @ 84894 <__cxa_atexit@plt+0x780e4> │ │ │ │ - ldr r2, [r2, #2] │ │ │ │ - tst r7, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - beq 84878 <__cxa_atexit@plt+0x780c8> │ │ │ │ - ldr r7, [pc, #88] @ 84898 <__cxa_atexit@plt+0x780e8> │ │ │ │ - tst r2, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - beq 84880 <__cxa_atexit@plt+0x780d0> │ │ │ │ - ldr r7, [pc, #72] @ 8489c <__cxa_atexit@plt+0x780ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 848a0 <__cxa_atexit@plt+0x780f0> │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - adcseq r2, r9, #32, 14 @ 0x800000 │ │ │ │ - adcseq r2, r9, #220, 16 @ 0xdc0000 │ │ │ │ - addseq r5, r8, #8, 14 @ 0x200000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 84908 <__cxa_atexit@plt+0x78158> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [pc, #108] @ 84934 <__cxa_atexit@plt+0x78184> │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r2, #3 │ │ │ │ - str r1, [r5] │ │ │ │ - str r7, [r3] │ │ │ │ - beq 8491c <__cxa_atexit@plt+0x7816c> │ │ │ │ - ldr r2, [pc, #80] @ 84938 <__cxa_atexit@plt+0x78188> │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 84928 <__cxa_atexit@plt+0x78178> │ │ │ │ - ldr r7, [pc, #64] @ 8493c <__cxa_atexit@plt+0x7818c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 84940 <__cxa_atexit@plt+0x78190> │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ + beq 84ddc <__cxa_atexit@plt+0x7862c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #120] @ 84e08 <__cxa_atexit@plt+0x78658> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r0, r7, r1 │ │ │ │ + str r0, [r5] │ │ │ │ + add r7, r3, #2 │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #-4]! │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp lr, r3 │ │ │ │ + bcc 84de4 <__cxa_atexit@plt+0x78634> │ │ │ │ + ldr lr, [pc, #84] @ 84e10 <__cxa_atexit@plt+0x78660> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #8]! │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - adcseq r2, r9, #120, 12 @ 0x7800000 │ │ │ │ - adcseq r2, r9, #64, 16 @ 0x400000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r6, [pc, #32] @ 84e0c <__cxa_atexit@plt+0x7865c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + addseq r2, r8, #192, 10 @ 0x30000000 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + adcseq r2, r9, #100, 6 @ 0x90000001 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #48] @ 84988 <__cxa_atexit@plt+0x781d8> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #112] @ 84e9c <__cxa_atexit@plt+0x786ec> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 8497c <__cxa_atexit@plt+0x781cc> │ │ │ │ - ldr r7, [pc, #28] @ 8498c <__cxa_atexit@plt+0x781dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r7, r7, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + add r7, r2, #2 │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #-4]! │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 84e7c <__cxa_atexit@plt+0x786cc> │ │ │ │ + ldr lr, [pc, #72] @ 84ea0 <__cxa_atexit@plt+0x786f0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldm r5, {r1, r2} │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - adcseq r2, r9, #4, 12 @ 0x400000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r6, [pc, #32] @ 84ea4 <__cxa_atexit@plt+0x786f4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + addseq r2, r8, #36, 10 @ 0x9000000 │ │ │ │ + adcseq r2, r9, #200, 4 @ 0x8000000c │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 849ac <__cxa_atexit@plt+0x781fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 84ef0 <__cxa_atexit@plt+0x78740> │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #44] @ 84f08 <__cxa_atexit@plt+0x78758> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 84f0c <__cxa_atexit@plt+0x7875c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r2, r9, #68, 4 @ 0x40000004 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 84f4c <__cxa_atexit@plt+0x7879c> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #28] @ 84f5c <__cxa_atexit@plt+0x787ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - adcseq r2, r9, #212, 10 @ 0x35000000 │ │ │ │ - addseq r5, r8, #4, 12 @ 0x400000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + adcseq r2, r9, #12 │ │ │ │ + addseq r2, r8, #188, 6 @ 0xf0000002 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 84a48 <__cxa_atexit@plt+0x78298> │ │ │ │ - ldr r3, [pc, #132] @ 84a58 <__cxa_atexit@plt+0x782a8> │ │ │ │ - mov r7, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - beq 84a2c <__cxa_atexit@plt+0x7827c> │ │ │ │ - ldr lr, [pc, #108] @ 84a5c <__cxa_atexit@plt+0x782ac> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 84fec <__cxa_atexit@plt+0x7883c> │ │ │ │ + bic r3, r8, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #5 │ │ │ │ + bne 84fa4 <__cxa_atexit@plt+0x787f4> │ │ │ │ + str r8, [r5, #-16]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + str r8, [r5, #12] │ │ │ │ + mov r8, fp │ │ │ │ + b 85028 <__cxa_atexit@plt+0x78878> │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 84ffc <__cxa_atexit@plt+0x7884c> │ │ │ │ + ldr r8, [pc, #96] @ 85020 <__cxa_atexit@plt+0x78870> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #92] @ 85024 <__cxa_atexit@plt+0x78874> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - ldr r7, [r8, #19] │ │ │ │ - str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - tst r9, #3 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - beq 84a3c <__cxa_atexit@plt+0x7828c> │ │ │ │ - mov r7, r9 │ │ │ │ - b 84ac8 <__cxa_atexit@plt+0x78318> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldmdb r5, {r1, r2, r7} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r1, r2, r7, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 84a60 <__cxa_atexit@plt+0x782b0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #40] @ 8501c <__cxa_atexit@plt+0x7886c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - addseq r5, r8, #116, 10 @ 0x1d000000 │ │ │ │ - addseq r5, r8, #84, 10 @ 0x15000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #64] @ 84ab8 <__cxa_atexit@plt+0x78308> │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add lr, pc, lr │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - stm r5, {r1, r8} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 84ab0 <__cxa_atexit@plt+0x78300> │ │ │ │ - b 84ac8 <__cxa_atexit@plt+0x78318> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - addseq r5, r8, #252, 8 @ 0xfc000000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #160] @ 84b70 <__cxa_atexit@plt+0x783c0> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr lr, [r3, #7] │ │ │ │ - ldr ip, [r3, #11] │ │ │ │ - ldr r1, [r3, #15] │ │ │ │ - ldr r0, [r3, #19] │ │ │ │ - mov r3, r5 │ │ │ │ + ldr r6, [pc, #20] @ 85018 <__cxa_atexit@plt+0x78868> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-16]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff5fc <__cxa_atexit@plt+0x3f2e4c> │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + addseq r2, r8, #140, 6 @ 0x30000002 │ │ │ │ + @ instruction: 0xfffff420 │ │ │ │ + @ instruction: 0xfffffc38 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 850d0 <__cxa_atexit@plt+0x78920> │ │ │ │ + ldr r2, [r2, #1] │ │ │ │ + ldmib r5, {r1, r9} │ │ │ │ + cmp r2, #33 @ 0x21 │ │ │ │ + bne 85078 <__cxa_atexit@plt+0x788c8> │ │ │ │ + ldr r7, [pc, #204] @ 85120 <__cxa_atexit@plt+0x78970> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #200] @ 85124 <__cxa_atexit@plt+0x78974> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #-16]! │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r0, [r2, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - str lr, [r5] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - beq 84b54 <__cxa_atexit@plt+0x783a4> │ │ │ │ - ldr r9, [pc, #88] @ 84b74 <__cxa_atexit@plt+0x783c4> │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5, #20] │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - beq 84b64 <__cxa_atexit@plt+0x783b4> │ │ │ │ - add r9, r5, #8 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - ldm r9, {r0, r3, r9} │ │ │ │ - str r1, [r5, #16] │ │ │ │ - sub r1, r5, #4 │ │ │ │ - str ip, [r5, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - stm r1, {r0, r3, r7, lr} │ │ │ │ - b 835fc <__cxa_atexit@plt+0x76e4c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - addseq r5, r8, #64, 8 @ 0x40000000 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #96] @ 84bec <__cxa_atexit@plt+0x7843c> │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + b 850c0 <__cxa_atexit@plt+0x78910> │ │ │ │ + ldr lr, [r5] │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r9, [r5, #12] │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 850f4 <__cxa_atexit@plt+0x78944> │ │ │ │ + ldr r2, [pc, #120] @ 85114 <__cxa_atexit@plt+0x78964> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 84be0 <__cxa_atexit@plt+0x78430> │ │ │ │ - ldr lr, [r5, #12]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr ip, [r5, #-8] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldmib r5, {r2, sl} │ │ │ │ - str r8, [r5, #20] │ │ │ │ - mov r8, r7 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r1, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str ip, [r5, #16] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str lr, [r5, #24] │ │ │ │ - b 835fc <__cxa_atexit@plt+0x76e4c> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #116] @ 85118 <__cxa_atexit@plt+0x78968> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str lr, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + mov fp, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - addseq r5, r8, #200, 6 @ 0x20000003 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + ldr r7, [pc, #80] @ 85128 <__cxa_atexit@plt+0x78978> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + mov fp, r8 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldr r6, [pc, #32] @ 8511c <__cxa_atexit@plt+0x7896c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + mov fp, r8 │ │ │ │ + b 3ff5fc <__cxa_atexit@plt+0x3f2e4c> │ │ │ │ + @ instruction: 0xfffff344 │ │ │ │ + @ instruction: 0xfffffb5c │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0xfffffbf8 │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + addseq r2, r8, #244, 2 @ 0x3d │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr lr, [r5, #12]! │ │ │ │ - ldmib r5, {r0, sl} │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 85028 <__cxa_atexit@plt+0x78878> │ │ │ │ + addseq r2, r8, #216, 2 @ 0x36 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 85198 <__cxa_atexit@plt+0x789e8> │ │ │ │ + ldr r8, [pc, #64] @ 851b0 <__cxa_atexit@plt+0x78a00> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr lr, [pc, #56] @ 851b4 <__cxa_atexit@plt+0x78a04> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmdb r5, {r1, r2, r7} │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + add r8, r3, #8 │ │ │ │ + stm r8, {r1, r2, r7, lr} │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 851b8 <__cxa_atexit@plt+0x78a08> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str lr, [r5, #24] │ │ │ │ - b 835fc <__cxa_atexit@plt+0x76e4c> │ │ │ │ - addseq r5, r8, #120, 6 @ 0xe0000001 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + b 3ff5fc <__cxa_atexit@plt+0x3f2e4c> │ │ │ │ + @ instruction: 0xfffff270 │ │ │ │ + @ instruction: 0xfffffa84 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + addseq r2, r8, #184, 2 @ 0x2e │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 84cd4 <__cxa_atexit@plt+0x78524> │ │ │ │ - ldr r3, [pc, #132] @ 84ce4 <__cxa_atexit@plt+0x78534> │ │ │ │ + bhi 8523c <__cxa_atexit@plt+0x78a8c> │ │ │ │ + ldr r3, [pc, #108] @ 8524c <__cxa_atexit@plt+0x78a9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - beq 84cb8 <__cxa_atexit@plt+0x78508> │ │ │ │ - ldr lr, [pc, #108] @ 84ce8 <__cxa_atexit@plt+0x78538> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - ldr r7, [r8, #19] │ │ │ │ - str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - tst r9, #3 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - beq 84cc8 <__cxa_atexit@plt+0x78518> │ │ │ │ - mov r7, r9 │ │ │ │ - b 84d54 <__cxa_atexit@plt+0x785a4> │ │ │ │ + beq 85220 <__cxa_atexit@plt+0x78a70> │ │ │ │ + ldr r2, [pc, #88] @ 85250 <__cxa_atexit@plt+0x78aa0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r8, #3 │ │ │ │ + ldm sl, {r7, r9, sl} │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ + str sl, [r3, #4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 85230 <__cxa_atexit@plt+0x78a80> │ │ │ │ + mov r8, r7 │ │ │ │ + b 84f70 <__cxa_atexit@plt+0x787c0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 84cec <__cxa_atexit@plt+0x7853c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #16] @ 85254 <__cxa_atexit@plt+0x78aa4> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - addseq r5, r8, #240, 4 │ │ │ │ - addseq r5, r8, #200, 4 @ 0x8000000c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #64] @ 84d44 <__cxa_atexit@plt+0x78594> │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add lr, pc, lr │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - stm r5, {r1, r8} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 84d3c <__cxa_atexit@plt+0x7858c> │ │ │ │ - b 84d54 <__cxa_atexit@plt+0x785a4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - addseq r5, r8, #112, 4 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + addseq r2, r8, #68, 2 │ │ │ │ + addseq r2, r8, #32, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #164] @ 84e00 <__cxa_atexit@plt+0x78650> │ │ │ │ mov r3, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - add r8, pc, r8 │ │ │ │ - add lr, r3, #7 │ │ │ │ - ldr r1, [r3, #19] │ │ │ │ - str r8, [r2, #-16]! │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r3, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + ldr r1, [pc, #52] @ 852b0 <__cxa_atexit@plt+0x78b00> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - ldm lr, {r0, ip, lr} │ │ │ │ - str lr, [r3, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - beq 84de4 <__cxa_atexit@plt+0x78634> │ │ │ │ - ldr r9, [pc, #96] @ 84e04 <__cxa_atexit@plt+0x78654> │ │ │ │ + str r1, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - str r8, [r5, #20] │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - beq 84df4 <__cxa_atexit@plt+0x78644> │ │ │ │ - ldr r2, [pc, #76] @ 84e08 <__cxa_atexit@plt+0x78658> │ │ │ │ - add r9, r5, #8 │ │ │ │ - str r7, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - ldm r9, {r2, r7, r9} │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - stmib r5, {r0, ip, lr} │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 835fc <__cxa_atexit@plt+0x76e4c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + beq 852a4 <__cxa_atexit@plt+0x78af4> │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldr r9, [r5], #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 84f70 <__cxa_atexit@plt+0x787c0> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - addseq r5, r8, #172, 2 @ 0x2b │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + addseq r2, r8, #196 @ 0xc4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #100] @ 84e84 <__cxa_atexit@plt+0x786d4> │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 84e78 <__cxa_atexit@plt+0x786c8> │ │ │ │ - ldr r2, [pc, #76] @ 84e88 <__cxa_atexit@plt+0x786d8> │ │ │ │ - ldr lr, [r5, #8]! │ │ │ │ - ldmib r5, {r0, r1, sl} │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - add r0, r5, #12 │ │ │ │ - stm r0, {r1, r8, lr} │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 835fc <__cxa_atexit@plt+0x76e4c> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - addseq r5, r8, #44, 2 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - ldr lr, [pc, #60] @ 84ee0 <__cxa_atexit@plt+0x78730> │ │ │ │ - ldmib r5, {r0, r2, sl} │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5, #28] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - b 835fc <__cxa_atexit@plt+0x76e4c> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + b 84f70 <__cxa_atexit@plt+0x787c0> │ │ │ │ + addseq r2, r8, #168 @ 0xa8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 84f18 <__cxa_atexit@plt+0x78768> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 84f1c <__cxa_atexit@plt+0x7876c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - adcseq r2, r9, #4, 2 │ │ │ │ - adcseq r2, r9, #112 @ 0x70 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r1, lr │ │ │ │ + b 851cc <__cxa_atexit@plt+0x78a1c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 84f9c <__cxa_atexit@plt+0x787ec> │ │ │ │ - ldr r2, [pc, #108] @ 84fac <__cxa_atexit@plt+0x787fc> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - str r9, [r3, #-4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - beq 84f7c <__cxa_atexit@plt+0x787cc> │ │ │ │ - ldr r7, [pc, #84] @ 84fb0 <__cxa_atexit@plt+0x78800> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - beq 84f8c <__cxa_atexit@plt+0x787dc> │ │ │ │ - ldr r7, [pc, #68] @ 84fb4 <__cxa_atexit@plt+0x78804> │ │ │ │ + bhi 85394 <__cxa_atexit@plt+0x78be4> │ │ │ │ + ldr r3, [pc, #180] @ 853bc <__cxa_atexit@plt+0x78c0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 85338 <__cxa_atexit@plt+0x78b88> │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 85348 <__cxa_atexit@plt+0x78b98> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 85384 <__cxa_atexit@plt+0x78bd4> │ │ │ │ + ldr r7, [pc, #148] @ 853c0 <__cxa_atexit@plt+0x78c10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 84fb8 <__cxa_atexit@plt+0x78808> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - adcseq r2, r9, #144 @ 0x90 │ │ │ │ - addseq r5, r8, #64 @ 0x40 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #48] @ 85000 <__cxa_atexit@plt+0x78850> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 84ff4 <__cxa_atexit@plt+0x78844> │ │ │ │ - ldr r7, [pc, #28] @ 85004 <__cxa_atexit@plt+0x78854> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 853a4 <__cxa_atexit@plt+0x78bf4> │ │ │ │ + ldr r7, [pc, #104] @ 853c8 <__cxa_atexit@plt+0x78c18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r1, [pc, #88] @ 853cc <__cxa_atexit@plt+0x78c1c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r2, r7} │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - adcseq r2, r9, #24 │ │ │ │ + ldr r7, [pc, #40] @ 853c4 <__cxa_atexit@plt+0x78c14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + adcseq r1, r9, #212, 22 @ 0x35000 │ │ │ │ + addseq r1, r8, #252, 30 @ 0x3f0 │ │ │ │ + adcseq r1, r9, #160, 22 @ 0x28000 │ │ │ │ + adcseq r1, r9, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 85024 <__cxa_atexit@plt+0x78874> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 85400 <__cxa_atexit@plt+0x78c50> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 85440 <__cxa_atexit@plt+0x78c90> │ │ │ │ + ldr r7, [pc, #112] @ 85464 <__cxa_atexit@plt+0x78cb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - adcseq r1, r9, #232, 30 @ 0x3a0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 850a4 <__cxa_atexit@plt+0x788f4> │ │ │ │ - ldr r2, [pc, #108] @ 850b4 <__cxa_atexit@plt+0x78904> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 85454 <__cxa_atexit@plt+0x78ca4> │ │ │ │ + ldr r2, [pc, #80] @ 85468 <__cxa_atexit@plt+0x78cb8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r1, [pc, #64] @ 8546c <__cxa_atexit@plt+0x78cbc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r1, r9, #12, 22 @ 0x3000 │ │ │ │ + adcseq r1, r9, #232, 20 @ 0xe8000 │ │ │ │ + adcseq r1, r9, #32, 22 @ 0x8000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ + sub r5, r5, #24 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 854e8 <__cxa_atexit@plt+0x78d38> │ │ │ │ + ldr lr, [pc, #100] @ 854f4 <__cxa_atexit@plt+0x78d44> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r9, [pc, #80] @ 854f8 <__cxa_atexit@plt+0x78d48> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r0, [r3, #-20] @ 0xffffffec │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + str r9, [r3, #-8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ tst r8, #3 │ │ │ │ - str r9, [r3, #-4]! │ │ │ │ + beq 854dc <__cxa_atexit@plt+0x78d2c> │ │ │ │ + ldr r2, [pc, #44] @ 854fc <__cxa_atexit@plt+0x78d4c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - beq 85084 <__cxa_atexit@plt+0x788d4> │ │ │ │ - ldr r7, [pc, #84] @ 850b8 <__cxa_atexit@plt+0x78908> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - beq 85094 <__cxa_atexit@plt+0x788e4> │ │ │ │ - ldr r7, [pc, #68] @ 850bc <__cxa_atexit@plt+0x7890c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ + ldr r7, [r3, #-16] │ │ │ │ + str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ + b 8554c <__cxa_atexit@plt+0x78d9c> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 850c0 <__cxa_atexit@plt+0x78910> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - adcseq r1, r9, #252, 28 @ 0xfc0 │ │ │ │ - addseq r4, r8, #60, 30 @ 0xf0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + adcseq r1, r9, #168, 20 @ 0xa8000 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #48] @ 85108 <__cxa_atexit@plt+0x78958> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 850fc <__cxa_atexit@plt+0x7894c> │ │ │ │ - ldr r7, [pc, #28] @ 8510c <__cxa_atexit@plt+0x7895c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - adcseq r1, r9, #132, 28 @ 0x840 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, #12] @ 85520 <__cxa_atexit@plt+0x78d70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 8554c <__cxa_atexit@plt+0x78d9c> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 8512c <__cxa_atexit@plt+0x7897c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - adcseq r1, r9, #84, 28 @ 0x540 │ │ │ │ - addseq r4, r8, #196, 28 @ 0xc40 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 85184 <__cxa_atexit@plt+0x789d4> │ │ │ │ - ldr r3, [pc, #64] @ 85194 <__cxa_atexit@plt+0x789e4> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq 85174 <__cxa_atexit@plt+0x789c4> │ │ │ │ - ldr r7, [pc, #48] @ 85198 <__cxa_atexit@plt+0x789e8> │ │ │ │ - ldr r0, [pc, #48] @ 8519c <__cxa_atexit@plt+0x789ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 855c4 <__cxa_atexit@plt+0x78e14> │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 855b8 <__cxa_atexit@plt+0x78e08> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 855cc <__cxa_atexit@plt+0x78e1c> │ │ │ │ + ldr lr, [pc, #92] @ 855ec <__cxa_atexit@plt+0x78e3c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r7, #4]! │ │ │ │ + str r1, [r7, #8] │ │ │ │ + str r3, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r0, [r7, #20] │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 851a0 <__cxa_atexit@plt+0x789f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - addseq r4, r8, #148, 28 @ 0x940 │ │ │ │ - addseq r4, r8, #144, 28 @ 0x900 │ │ │ │ - addseq r4, r8, #132, 28 @ 0x840 │ │ │ │ - addseq r4, r8, #84, 28 @ 0x540 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #16] @ 851c8 <__cxa_atexit@plt+0x78a18> │ │ │ │ - ldr r0, [pc, #16] @ 851cc <__cxa_atexit@plt+0x78a1c> │ │ │ │ - add r5, r5, #4 │ │ │ │ + ldr r7, [pc, #20] @ 855e8 <__cxa_atexit@plt+0x78e38> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - addseq r4, r8, #64, 28 @ 0x400 │ │ │ │ - addseq r4, r8, #60, 28 @ 0x3c0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 85220 <__cxa_atexit@plt+0x78a70> │ │ │ │ - ldr r3, [pc, #64] @ 85230 <__cxa_atexit@plt+0x78a80> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - beq 85210 <__cxa_atexit@plt+0x78a60> │ │ │ │ - ldr r3, [pc, #48] @ 85234 <__cxa_atexit@plt+0x78a84> │ │ │ │ - mov r7, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 85238 <__cxa_atexit@plt+0x78a88> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - rsbeq sl, r4, #153600 @ 0x25800 │ │ │ │ - addseq r4, r8, #240, 26 @ 0x3c00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #12] @ 85258 <__cxa_atexit@plt+0x78aa8> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - rsbeq sl, r4, #75776 @ 0x12800 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #16] @ 85280 <__cxa_atexit@plt+0x78ad0> │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 85644 <__cxa_atexit@plt+0x78e94> │ │ │ │ + ldr r2, [pc, #68] @ 8565c <__cxa_atexit@plt+0x78eac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + str r0, [r3, #20] │ │ │ │ + mov r7, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 85660 <__cxa_atexit@plt+0x78eb0> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3eb75c <__cxa_atexit@plt+0x3defac> │ │ │ │ - addseq r4, r8, #164, 26 @ 0x2900 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 852d4 <__cxa_atexit@plt+0x78b24> │ │ │ │ - ldr r3, [pc, #64] @ 852e4 <__cxa_atexit@plt+0x78b34> │ │ │ │ + bhi 856a8 <__cxa_atexit@plt+0x78ef8> │ │ │ │ + ldr r7, [pc, #52] @ 856b8 <__cxa_atexit@plt+0x78f08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - beq 852c4 <__cxa_atexit@plt+0x78b14> │ │ │ │ - ldr r8, [pc, #48] @ 852e8 <__cxa_atexit@plt+0x78b38> │ │ │ │ + beq 8569c <__cxa_atexit@plt+0x78eec> │ │ │ │ mov r7, r9 │ │ │ │ - mov r9, sl │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ + b 856c8 <__cxa_atexit@plt+0x78f18> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 852ec <__cxa_atexit@plt+0x78b3c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #12] @ 856bc <__cxa_atexit@plt+0x78f0c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - rsbeq sl, r4, #909312 @ 0xde000 │ │ │ │ - addseq r4, r8, #68, 26 @ 0x1100 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + addseq r1, r8, #236, 24 @ 0xec00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #12] @ 8530c <__cxa_atexit@plt+0x78b5c> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 856e0 <__cxa_atexit@plt+0x78f30> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - rsbeq sl, r4, #614400 @ 0x96000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8538c <__cxa_atexit@plt+0x78bdc> │ │ │ │ - ldr r2, [pc, #108] @ 8539c <__cxa_atexit@plt+0x78bec> │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 85764 <__cxa_atexit@plt+0x78fb4> │ │ │ │ + ldr r9, [pc, #116] @ 85770 <__cxa_atexit@plt+0x78fc0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr lr, [pc, #100] @ 85774 <__cxa_atexit@plt+0x78fc4> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r0, [r5] │ │ │ │ mov r3, r5 │ │ │ │ + str lr, [r3, #-8]! │ │ │ │ tst r8, #3 │ │ │ │ - str r9, [r3, #-4]! │ │ │ │ + beq 85754 <__cxa_atexit@plt+0x78fa4> │ │ │ │ + ldr r2, [pc, #52] @ 85778 <__cxa_atexit@plt+0x78fc8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - beq 8536c <__cxa_atexit@plt+0x78bbc> │ │ │ │ - ldr r7, [pc, #84] @ 853a0 <__cxa_atexit@plt+0x78bf0> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - beq 8537c <__cxa_atexit@plt+0x78bcc> │ │ │ │ - ldr r7, [pc, #68] @ 853a4 <__cxa_atexit@plt+0x78bf4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 8554c <__cxa_atexit@plt+0x78d9c> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 853a8 <__cxa_atexit@plt+0x78bf8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - adcseq r1, r9, #160, 24 @ 0xa000 │ │ │ │ - addseq r4, r8, #164, 24 @ 0xa400 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #48] @ 853f0 <__cxa_atexit@plt+0x78c40> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 853e4 <__cxa_atexit@plt+0x78c34> │ │ │ │ - ldr r7, [pc, #28] @ 853f4 <__cxa_atexit@plt+0x78c44> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - adcseq r1, r9, #40, 24 @ 0x2800 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, #12] @ 8579c <__cxa_atexit@plt+0x78fec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 8554c <__cxa_atexit@plt+0x78d9c> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 85414 <__cxa_atexit@plt+0x78c64> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 857f4 <__cxa_atexit@plt+0x79044> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 857fc <__cxa_atexit@plt+0x7904c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r1, r9, #248, 22 @ 0x3e000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 85494 <__cxa_atexit@plt+0x78ce4> │ │ │ │ - ldr r2, [pc, #108] @ 854a4 <__cxa_atexit@plt+0x78cf4> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - str r9, [r3, #-4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - beq 85474 <__cxa_atexit@plt+0x78cc4> │ │ │ │ - ldr r7, [pc, #84] @ 854a8 <__cxa_atexit@plt+0x78cf8> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - beq 85484 <__cxa_atexit@plt+0x78cd4> │ │ │ │ - ldr r7, [pc, #68] @ 854ac <__cxa_atexit@plt+0x78cfc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ + adcseq r1, r9, #108, 14 @ 0x1b00000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 85838 <__cxa_atexit@plt+0x79088> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 85840 <__cxa_atexit@plt+0x79090> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + adcseq r1, r9, #40, 14 @ 0xa00000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #24 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 858e8 <__cxa_atexit@plt+0x79138> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 858f4 <__cxa_atexit@plt+0x79144> │ │ │ │ + ldr lr, [pc, #144] @ 85904 <__cxa_atexit@plt+0x79154> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #140] @ 85908 <__cxa_atexit@plt+0x79158> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + ldr r8, [pc, #116] @ 8590c <__cxa_atexit@plt+0x7915c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + mov r7, r5 │ │ │ │ + str r8, [r7, #-20]! @ 0xffffffec │ │ │ │ + str r3, [r7, #4] │ │ │ │ + str r0, [r7, #8] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 858d8 <__cxa_atexit@plt+0x79128> │ │ │ │ + ldr r3, [r5, #-16] │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, fp │ │ │ │ + b 85928 <__cxa_atexit@plt+0x79178> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 854b0 <__cxa_atexit@plt+0x78d00> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - adcseq r1, r9, #12, 22 @ 0x3000 │ │ │ │ - addseq r4, r8, #160, 22 @ 0x28000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + adcseq r1, r9, #212, 12 @ 0xd400000 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #48] @ 854f8 <__cxa_atexit@plt+0x78d48> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 85928 <__cxa_atexit@plt+0x79178> │ │ │ │ + mov fp, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + ldr lr, [pc, #156] @ 859d4 <__cxa_atexit@plt+0x79224> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #152] @ 859d8 <__cxa_atexit@plt+0x79228> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + add r3, r6, r9 │ │ │ │ + bne 859a0 <__cxa_atexit@plt+0x791f0> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r3, #20 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 859b8 <__cxa_atexit@plt+0x79208> │ │ │ │ + ldr sl, [r5] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + str lr, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 854ec <__cxa_atexit@plt+0x78d3c> │ │ │ │ - ldr r7, [pc, #28] @ 854fc <__cxa_atexit@plt+0x78d4c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ + beq 859ac <__cxa_atexit@plt+0x791fc> │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + add r9, r9, #20 │ │ │ │ + b 85940 <__cxa_atexit@plt+0x79190> │ │ │ │ + ldr r7, [r5], #12 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - adcseq r1, r9, #148, 20 @ 0x94000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r6, [pc, #28] @ 859dc <__cxa_atexit@plt+0x7922c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-4]! │ │ │ │ + mov r6, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r0, asr r1 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 8551c <__cxa_atexit@plt+0x78d6c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 85a60 <__cxa_atexit@plt+0x792b0> │ │ │ │ + add r9, r5, #4 │ │ │ │ + ldr lr, [pc, #108] @ 85a78 <__cxa_atexit@plt+0x792c8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #104] @ 85a7c <__cxa_atexit@plt+0x792cc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 85a54 <__cxa_atexit@plt+0x792a4> │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + mov r5, r9 │ │ │ │ + mov r7, fp │ │ │ │ + b 85928 <__cxa_atexit@plt+0x79178> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - adcseq r1, r9, #100, 20 @ 0x64000 │ │ │ │ - addseq r4, r8, #40, 22 @ 0xa000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 85574 <__cxa_atexit@plt+0x78dc4> │ │ │ │ - ldr r3, [pc, #64] @ 85584 <__cxa_atexit@plt+0x78dd4> │ │ │ │ - tst r8, #3 │ │ │ │ + ldr r3, [pc, #24] @ 85a80 <__cxa_atexit@plt+0x792d0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq 85564 <__cxa_atexit@plt+0x78db4> │ │ │ │ - ldr r7, [pc, #48] @ 85588 <__cxa_atexit@plt+0x78dd8> │ │ │ │ - ldr r0, [pc, #48] @ 8558c <__cxa_atexit@plt+0x78ddc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 85590 <__cxa_atexit@plt+0x78de0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - addseq r4, r8, #248, 20 @ 0xf8000 │ │ │ │ - addseq r4, r8, #244, 20 @ 0xf4000 │ │ │ │ - addseq r4, r8, #232, 20 @ 0xe8000 │ │ │ │ - addseq r4, r8, #184, 20 @ 0xb8000 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 85928 <__cxa_atexit@plt+0x79178> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #16] @ 855b8 <__cxa_atexit@plt+0x78e08> │ │ │ │ - ldr r0, [pc, #16] @ 855bc <__cxa_atexit@plt+0x78e0c> │ │ │ │ - add r5, r5, #4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 85b38 <__cxa_atexit@plt+0x79388> │ │ │ │ + ldr r7, [pc, #160] @ 85b60 <__cxa_atexit@plt+0x793b0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r7, r8, r9} │ │ │ │ + ands r6, sl, #3 │ │ │ │ + beq 85ae4 <__cxa_atexit@plt+0x79334> │ │ │ │ + ldmdb r5, {r7, r8} │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 85af8 <__cxa_atexit@plt+0x79348> │ │ │ │ + ldr r9, [sl, #2] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - addseq r4, r8, #164, 20 @ 0xa4000 │ │ │ │ - addseq r4, r8, #160, 20 @ 0xa0000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 85610 <__cxa_atexit@plt+0x78e60> │ │ │ │ - ldr r3, [pc, #64] @ 85620 <__cxa_atexit@plt+0x78e70> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - beq 85600 <__cxa_atexit@plt+0x78e50> │ │ │ │ - ldr r3, [pc, #48] @ 85624 <__cxa_atexit@plt+0x78e74> │ │ │ │ - mov r7, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 85b4c <__cxa_atexit@plt+0x7939c> │ │ │ │ + ldr r2, [pc, #88] @ 85b68 <__cxa_atexit@plt+0x793b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [sl, #3] │ │ │ │ + ldr r0, [sl, #7] │ │ │ │ + ldr r9, [sl, #11] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ mov r8, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 85628 <__cxa_atexit@plt+0x78e78> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r7, [pc, #36] @ 85b64 <__cxa_atexit@plt+0x793b4> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - rsbeq sl, r4, #40632320 @ 0x26c0000 │ │ │ │ - addseq r4, r8, #84, 20 @ 0x54000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + addseq r1, r8, #96, 16 @ 0x600000 │ │ │ │ + @ instruction: 0xfffffd38 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #12] @ 85648 <__cxa_atexit@plt+0x78e98> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - rsbeq sl, r4, #20709376 @ 0x13c0000 │ │ │ │ + mov r3, r7 │ │ │ │ + ldmib r5, {r7, r8} │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 85b94 <__cxa_atexit@plt+0x793e4> │ │ │ │ + ldr r9, [r3, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 85bd8 <__cxa_atexit@plt+0x79428> │ │ │ │ + ldr lr, [pc, #64] @ 85bec <__cxa_atexit@plt+0x7943c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, r3, #3 │ │ │ │ + ldm r9, {r0, r1, r9} │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r8, r6 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffc9c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 85c70 <__cxa_atexit@plt+0x794c0> │ │ │ │ + ldr lr, [pc, #108] @ 85c78 <__cxa_atexit@plt+0x794c8> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r3, r7, #8 │ │ │ │ + ldm r3, {r0, r1, r3} │ │ │ │ + ldr r8, [pc, #96] @ 85c7c <__cxa_atexit@plt+0x794cc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq 85c54 <__cxa_atexit@plt+0x794a4> │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 85c64 <__cxa_atexit@plt+0x794b4> │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + adcseq r1, r9, #52, 6 @ 0xd0000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 85cac <__cxa_atexit@plt+0x794fc> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #16] @ 85670 <__cxa_atexit@plt+0x78ec0> │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3eb75c <__cxa_atexit@plt+0x3defac> │ │ │ │ - addseq r4, r8, #8, 20 @ 0x8000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 856c4 <__cxa_atexit@plt+0x78f14> │ │ │ │ - ldr r3, [pc, #64] @ 856d4 <__cxa_atexit@plt+0x78f24> │ │ │ │ + bhi 85cfc <__cxa_atexit@plt+0x7954c> │ │ │ │ + ldr r7, [pc, #52] @ 85d0c <__cxa_atexit@plt+0x7955c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - beq 856b4 <__cxa_atexit@plt+0x78f04> │ │ │ │ - ldr r8, [pc, #48] @ 856d8 <__cxa_atexit@plt+0x78f28> │ │ │ │ + beq 85cf0 <__cxa_atexit@plt+0x79540> │ │ │ │ mov r7, r9 │ │ │ │ - mov r9, sl │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ + b 85d1c <__cxa_atexit@plt+0x7956c> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 856dc <__cxa_atexit@plt+0x78f2c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #12] @ 85d10 <__cxa_atexit@plt+0x79560> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - rsbeq sl, r4, #238026752 @ 0xe300000 │ │ │ │ - addseq r4, r8, #168, 18 @ 0x2a0000 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + addseq r1, r8, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #12] @ 856fc <__cxa_atexit@plt+0x78f4c> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 85d34 <__cxa_atexit@plt+0x79584> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - rsbeq sl, r4, #162529280 @ 0x9b00000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8577c <__cxa_atexit@plt+0x78fcc> │ │ │ │ - ldr r2, [pc, #108] @ 8578c <__cxa_atexit@plt+0x78fdc> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - str r9, [r3, #-4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - beq 8575c <__cxa_atexit@plt+0x78fac> │ │ │ │ - ldr r7, [pc, #84] @ 85790 <__cxa_atexit@plt+0x78fe0> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - beq 8576c <__cxa_atexit@plt+0x78fbc> │ │ │ │ - ldr r7, [pc, #68] @ 85794 <__cxa_atexit@plt+0x78fe4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 85dac <__cxa_atexit@plt+0x795fc> │ │ │ │ + ldr lr, [pc, #104] @ 85db8 <__cxa_atexit@plt+0x79608> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldm r7, {r0, r3, r7} │ │ │ │ + ldr r8, [pc, #92] @ 85dbc <__cxa_atexit@plt+0x7960c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r1, r6, #2 │ │ │ │ + str r8, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r1, [r5] │ │ │ │ + mov r7, r5 │ │ │ │ + str lr, [r7, #-8]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 85d9c <__cxa_atexit@plt+0x795ec> │ │ │ │ + ldr r2, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 85798 <__cxa_atexit@plt+0x78fe8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 85ddc <__cxa_atexit@plt+0x7962c> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - adcseq r1, r9, #176, 16 @ 0xb00000 │ │ │ │ - addseq r4, r8, #8, 18 @ 0x20000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + adcseq r1, r9, #192, 2 @ 0x30 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #48] @ 857e0 <__cxa_atexit@plt+0x79030> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 85ddc <__cxa_atexit@plt+0x7962c> │ │ │ │ + str r7, [sp] │ │ │ │ + mov fp, r6 │ │ │ │ + mov sl, #0 │ │ │ │ + ldr lr, [pc, #264] @ 85ef8 <__cxa_atexit@plt+0x79748> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #260] @ 85efc <__cxa_atexit@plt+0x7974c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #256] @ 85f00 <__cxa_atexit@plt+0x79750> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + add r6, fp, sl │ │ │ │ + bne 85e70 <__cxa_atexit@plt+0x796c0> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 85ed8 <__cxa_atexit@plt+0x79728> │ │ │ │ + ldr ip, [r5] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str lr, [r5] │ │ │ │ + mov r2, r6 │ │ │ │ + str r8, [r2, #4]! │ │ │ │ + str r2, [r6, #28] │ │ │ │ + add r6, r2, #8 │ │ │ │ + stm r6, {r0, r1, ip} │ │ │ │ + str r9, [r2, #20] │ │ │ │ + add r2, r2, #22 │ │ │ │ + str r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 857d4 <__cxa_atexit@plt+0x79024> │ │ │ │ - ldr r7, [pc, #28] @ 857e4 <__cxa_atexit@plt+0x79034> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + beq 85eac <__cxa_atexit@plt+0x796fc> │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add sl, sl, #28 │ │ │ │ + b 85e00 <__cxa_atexit@plt+0x79650> │ │ │ │ + ldr r3, [pc, #140] @ 85f04 <__cxa_atexit@plt+0x79754> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 85ebc <__cxa_atexit@plt+0x7970c> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 85ec8 <__cxa_atexit@plt+0x79718> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - adcseq r1, r9, #56, 16 @ 0x380000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 85804 <__cxa_atexit@plt+0x79054> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - adcseq r1, r9, #8, 16 @ 0x80000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 85884 <__cxa_atexit@plt+0x790d4> │ │ │ │ - ldr r2, [pc, #108] @ 85894 <__cxa_atexit@plt+0x790e4> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - str r9, [r3, #-4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - beq 85864 <__cxa_atexit@plt+0x790b4> │ │ │ │ - ldr r7, [pc, #84] @ 85898 <__cxa_atexit@plt+0x790e8> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - beq 85874 <__cxa_atexit@plt+0x790c4> │ │ │ │ - ldr r7, [pc, #68] @ 8589c <__cxa_atexit@plt+0x790ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r7] │ │ │ │ + ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ + add r5, r5, #16 │ │ │ │ mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 858a0 <__cxa_atexit@plt+0x790f0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - adcseq r1, r9, #28, 14 @ 0x700000 │ │ │ │ - addseq r4, r8, #4, 16 @ 0x40000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r6, [pc, #40] @ 85f08 <__cxa_atexit@plt+0x79758> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-4]! │ │ │ │ + mov r6, r3 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffffdfc │ │ │ │ + adcseq r1, r9, #32, 2 │ │ │ │ + andeq r0, r0, ip, ror #2 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #48] @ 858e8 <__cxa_atexit@plt+0x79138> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 85f9c <__cxa_atexit@plt+0x797ec> │ │ │ │ + add r8, r5, #4 │ │ │ │ + ldr r1, [pc, #124] @ 85fb4 <__cxa_atexit@plt+0x79804> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #120] @ 85fb8 <__cxa_atexit@plt+0x79808> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + sub r1, r6, #2 │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #84] @ 85fbc <__cxa_atexit@plt+0x7980c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add sl, r3, #8 │ │ │ │ + stm sl, {r0, r2, r9, lr} │ │ │ │ + str r3, [r3, #24] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 858dc <__cxa_atexit@plt+0x7912c> │ │ │ │ - ldr r7, [pc, #28] @ 858ec <__cxa_atexit@plt+0x7913c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ + beq 85f90 <__cxa_atexit@plt+0x797e0> │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + mov r5, r8 │ │ │ │ + mov r7, fp │ │ │ │ + b 85ddc <__cxa_atexit@plt+0x7962c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - adcseq r1, r9, #164, 12 @ 0xa400000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 8590c <__cxa_atexit@plt+0x7915c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - adcseq r1, r9, #116, 12 @ 0x7400000 │ │ │ │ - addseq r4, r8, #140, 14 @ 0x2300000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 85964 <__cxa_atexit@plt+0x791b4> │ │ │ │ - ldr r3, [pc, #64] @ 85974 <__cxa_atexit@plt+0x791c4> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq 85954 <__cxa_atexit@plt+0x791a4> │ │ │ │ - ldr r7, [pc, #48] @ 85978 <__cxa_atexit@plt+0x791c8> │ │ │ │ - ldr r0, [pc, #48] @ 8597c <__cxa_atexit@plt+0x791cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 85980 <__cxa_atexit@plt+0x791d0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - addseq r4, r8, #92, 14 @ 0x1700000 │ │ │ │ - addseq r4, r8, #88, 14 @ 0x1600000 │ │ │ │ - addseq r4, r8, #76, 14 @ 0x1300000 │ │ │ │ - addseq r4, r8, #28, 14 @ 0x700000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #16] @ 859a8 <__cxa_atexit@plt+0x791f8> │ │ │ │ - ldr r0, [pc, #16] @ 859ac <__cxa_atexit@plt+0x791fc> │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - addseq r4, r8, #8, 14 @ 0x200000 │ │ │ │ - addseq r4, r8, #4, 14 @ 0x100000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 85a00 <__cxa_atexit@plt+0x79250> │ │ │ │ - ldr r3, [pc, #64] @ 85a10 <__cxa_atexit@plt+0x79260> │ │ │ │ - tst r8, #3 │ │ │ │ + ldr r3, [pc, #28] @ 85fc0 <__cxa_atexit@plt+0x79810> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - beq 859f0 <__cxa_atexit@plt+0x79240> │ │ │ │ - ldr r3, [pc, #48] @ 85a14 <__cxa_atexit@plt+0x79264> │ │ │ │ - mov r7, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 85a18 <__cxa_atexit@plt+0x79268> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - rsbeq sl, r4, #-1744830462 @ 0x98000002 │ │ │ │ - addseq r4, r8, #184, 12 @ 0xb800000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffffcb4 │ │ │ │ + adcseq r0, r9, #184, 30 @ 0x2e0 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #12] @ 85a38 <__cxa_atexit@plt+0x79288> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - rsbeq sl, r4, #1744830465 @ 0x68000001 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #16] @ 85a60 <__cxa_atexit@plt+0x792b0> │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3eb75c <__cxa_atexit@plt+0x3defac> │ │ │ │ - addseq r4, r8, #108, 12 @ 0x6c00000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 85ab4 <__cxa_atexit@plt+0x79304> │ │ │ │ - ldr r3, [pc, #64] @ 85ac4 <__cxa_atexit@plt+0x79314> │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - beq 85aa4 <__cxa_atexit@plt+0x792f4> │ │ │ │ - ldr r8, [pc, #48] @ 85ac8 <__cxa_atexit@plt+0x79318> │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, sl │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 85acc <__cxa_atexit@plt+0x7931c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - rsbeq sl, r4, #-536870898 @ 0xe000000e │ │ │ │ - addseq r4, r8, #12, 12 @ 0xc00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 85ddc <__cxa_atexit@plt+0x7962c> │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #12] @ 85aec <__cxa_atexit@plt+0x7933c> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - rsbeq sl, r4, #1610612746 @ 0x6000000a │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 85b7c <__cxa_atexit@plt+0x793cc> │ │ │ │ - ldr r3, [pc, #124] @ 85b8c <__cxa_atexit@plt+0x793dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 85b5c <__cxa_atexit@plt+0x793ac> │ │ │ │ - ldr r2, [pc, #108] @ 85b90 <__cxa_atexit@plt+0x793e0> │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8600c <__cxa_atexit@plt+0x7985c> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 86058 <__cxa_atexit@plt+0x798a8> │ │ │ │ + ldr r2, [pc, #40] @ 86060 <__cxa_atexit@plt+0x798b0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 85b6c <__cxa_atexit@plt+0x793bc> │ │ │ │ - ldr r1, [pc, #84] @ 85b94 <__cxa_atexit@plt+0x793e4> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #76] @ 85b98 <__cxa_atexit@plt+0x793e8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r1, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 85b9c <__cxa_atexit@plt+0x793ec> │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - adcseq r1, r9, #188, 8 @ 0xbc000000 │ │ │ │ - adcseq r1, r9, #40, 8 @ 0x28000000 │ │ │ │ - addseq r4, r8, #92, 10 @ 0x17000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #76] @ 85bfc <__cxa_atexit@plt+0x7944c> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - and r3, r3, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - beq 85bf4 <__cxa_atexit@plt+0x79444> │ │ │ │ - ldr r1, [pc, #40] @ 85c00 <__cxa_atexit@plt+0x79450> │ │ │ │ - cmp r3, r2 │ │ │ │ + mov r9, r7 │ │ │ │ + ldmib r5, {r7, r8} │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 860b4 <__cxa_atexit@plt+0x79904> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 860bc <__cxa_atexit@plt+0x7990c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #32] @ 85c04 <__cxa_atexit@plt+0x79454> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r1, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - adcseq r1, r9, #36, 8 @ 0x24000000 │ │ │ │ - adcseq r1, r9, #144, 6 @ 0x40000002 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ 85c44 <__cxa_atexit@plt+0x79494> │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 85c48 <__cxa_atexit@plt+0x79498> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - add r3, r3, #2 │ │ │ │ - cmp r1, r7 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + adcseq r0, r9, #172, 28 @ 0xac0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 860f8 <__cxa_atexit@plt+0x79948> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 86100 <__cxa_atexit@plt+0x79950> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r1, r9, #224, 6 @ 0x80000003 │ │ │ │ - adcseq r1, r9, #76, 6 @ 0x30000001 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 85cd0 <__cxa_atexit@plt+0x79520> │ │ │ │ - ldr r3, [pc, #116] @ 85ce0 <__cxa_atexit@plt+0x79530> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 85cb0 <__cxa_atexit@plt+0x79500> │ │ │ │ - ldr r2, [pc, #100] @ 85ce4 <__cxa_atexit@plt+0x79534> │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ + adcseq r0, r9, #104, 28 @ 0x680 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8614c <__cxa_atexit@plt+0x7999c> │ │ │ │ + ldr r2, [pc, #48] @ 86154 <__cxa_atexit@plt+0x799a4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 85cc0 <__cxa_atexit@plt+0x79510> │ │ │ │ - ldr r7, [pc, #76] @ 85ce8 <__cxa_atexit@plt+0x79538> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - addeq r7, r7, #4 │ │ │ │ - ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 85cec <__cxa_atexit@plt+0x7953c> │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - adcseq r1, r9, #96, 8 @ 0x60000000 │ │ │ │ - addseq r4, r8, #12, 8 @ 0xc000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #68] @ 85d44 <__cxa_atexit@plt+0x79594> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 861a0 <__cxa_atexit@plt+0x799f0> │ │ │ │ + ldr r2, [pc, #48] @ 861ac <__cxa_atexit@plt+0x799fc> │ │ │ │ add r2, pc, r2 │ │ │ │ - and r3, r3, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - beq 85d3c <__cxa_atexit@plt+0x7958c> │ │ │ │ - ldr r7, [pc, #32] @ 85d48 <__cxa_atexit@plt+0x79598> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addeq r7, r7, #4 │ │ │ │ - ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - adcseq r1, r9, #212, 6 @ 0x50000003 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 85d7c <__cxa_atexit@plt+0x795cc> │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - cmp r2, r7 │ │ │ │ - addeq r3, r3, #4 │ │ │ │ - ldr r7, [r3] │ │ │ │ - bx r0 │ │ │ │ - adcseq r1, r9, #156, 6 @ 0x70000002 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldmib r5, {r1, r3} │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r0, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r1, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 85e0c <__cxa_atexit@plt+0x7965c> │ │ │ │ - ldr r3, [pc, #124] @ 85e1c <__cxa_atexit@plt+0x7966c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 85dec <__cxa_atexit@plt+0x7963c> │ │ │ │ - ldr r2, [pc, #108] @ 85e20 <__cxa_atexit@plt+0x79670> │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ + bhi 86240 <__cxa_atexit@plt+0x79a90> │ │ │ │ + ldr r7, [pc, #128] @ 86250 <__cxa_atexit@plt+0x79aa0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-12]! │ │ │ │ + stmib r3, {r8, r9} │ │ │ │ + ands r2, sl, #3 │ │ │ │ + beq 8620c <__cxa_atexit@plt+0x79a5c> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 8621c <__cxa_atexit@plt+0x79a6c> │ │ │ │ + ldr r2, [pc, #92] @ 86254 <__cxa_atexit@plt+0x79aa4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 85dfc <__cxa_atexit@plt+0x7964c> │ │ │ │ - ldr r1, [pc, #84] @ 85e24 <__cxa_atexit@plt+0x79674> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #76] @ 85e28 <__cxa_atexit@plt+0x79678> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r1, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r1, [sl, #2] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 85e2c <__cxa_atexit@plt+0x7967c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [pc, #56] @ 8625c <__cxa_atexit@plt+0x79aac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [sl, #3] │ │ │ │ + ldr r1, [sl, #7] │ │ │ │ + ldr r0, [sl, #11] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r2, [r5, #16] │ │ │ │ + stmib r5, {r0, r1} │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r7, [pc, #16] @ 86258 <__cxa_atexit@plt+0x79aa8> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - adcseq r1, r9, #44, 4 @ 0xc0000002 │ │ │ │ - adcseq r1, r9, #152, 2 @ 0x26 │ │ │ │ - addseq r4, r8, #228, 4 @ 0x4000000e │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + addseq r1, r8, #96, 2 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #76] @ 85e8c <__cxa_atexit@plt+0x796dc> │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - and r3, r3, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - beq 85e84 <__cxa_atexit@plt+0x796d4> │ │ │ │ - ldr r1, [pc, #40] @ 85e90 <__cxa_atexit@plt+0x796e0> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #32] @ 85e94 <__cxa_atexit@plt+0x796e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r1, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - adcseq r1, r9, #148, 2 @ 0x25 │ │ │ │ - adcseq r1, r9, #0, 2 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ 85ed4 <__cxa_atexit@plt+0x79724> │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 85ed8 <__cxa_atexit@plt+0x79728> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - add r3, r3, #2 │ │ │ │ - cmp r1, r7 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - adcseq r1, r9, #80, 2 │ │ │ │ - adcseq r1, r9, #188 @ 0xbc │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 85f60 <__cxa_atexit@plt+0x797b0> │ │ │ │ - ldr r3, [pc, #116] @ 85f70 <__cxa_atexit@plt+0x797c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 85f40 <__cxa_atexit@plt+0x79790> │ │ │ │ - ldr r2, [pc, #100] @ 85f74 <__cxa_atexit@plt+0x797c4> │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 85f50 <__cxa_atexit@plt+0x797a0> │ │ │ │ - ldr r7, [pc, #76] @ 85f78 <__cxa_atexit@plt+0x797c8> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - addeq r7, r7, #4 │ │ │ │ - ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 86294 <__cxa_atexit@plt+0x79ae4> │ │ │ │ + ldr r1, [pc, #68] @ 862c8 <__cxa_atexit@plt+0x79b18> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + str r1, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + b 862b8 <__cxa_atexit@plt+0x79b08> │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + ldr r1, [r3, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + ldr r0, [pc, #28] @ 862c4 <__cxa_atexit@plt+0x79b14> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r1, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r0, [r3, #-8]! │ │ │ │ + str r2, [r5, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldmib r5, {r7, r8} │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8635c <__cxa_atexit@plt+0x79bac> │ │ │ │ + ldr lr, [pc, #96] @ 86368 <__cxa_atexit@plt+0x79bb8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #92] @ 8636c <__cxa_atexit@plt+0x79bbc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + str r1, [r5, #16] │ │ │ │ + str r8, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 86350 <__cxa_atexit@plt+0x79ba0> │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r1, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 8638c <__cxa_atexit@plt+0x79bdc> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 85f7c <__cxa_atexit@plt+0x797cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffd18 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 8638c <__cxa_atexit@plt+0x79bdc> │ │ │ │ + mov fp, r7 │ │ │ │ + mov sl, #0 │ │ │ │ + ldr lr, [pc, #240] @ 8648c <__cxa_atexit@plt+0x79cdc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #236] @ 86490 <__cxa_atexit@plt+0x79ce0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + add r8, r6, sl │ │ │ │ + bne 86408 <__cxa_atexit@plt+0x79c58> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r8, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 86458 <__cxa_atexit@plt+0x79ca8> │ │ │ │ + ldr ip, [r5] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str lr, [r5] │ │ │ │ + add r1, r8, #5 │ │ │ │ + str r1, [r5, #16] │ │ │ │ + str r9, [r8, #4] │ │ │ │ + add r8, r8, #8 │ │ │ │ + stm r8, {r0, r2, ip} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8644c <__cxa_atexit@plt+0x79c9c> │ │ │ │ + str r1, [r5] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add sl, sl, #16 │ │ │ │ + b 863a4 <__cxa_atexit@plt+0x79bf4> │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r6, r8, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 86474 <__cxa_atexit@plt+0x79cc4> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r0, [pc, #104] @ 8649c <__cxa_atexit@plt+0x79cec> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r6] │ │ │ │ + str r0, [r8, #4]! │ │ │ │ + str r3, [r8, #8] │ │ │ │ + str r2, [r8, #12] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - adcseq r1, r9, #208, 2 @ 0x34 │ │ │ │ - addseq r4, r8, #148, 2 @ 0x25 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r6, [pc, #56] @ 86498 <__cxa_atexit@plt+0x79ce8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-4]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldr r3, [pc, #24] @ 86494 <__cxa_atexit@plt+0x79ce4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0x000001b4 │ │ │ │ + @ instruction: 0xfffffd68 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0xfffffc4c │ │ │ │ + andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #68] @ 85fd4 <__cxa_atexit@plt+0x79824> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - and r3, r3, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ + mov r2, r6 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 86528 <__cxa_atexit@plt+0x79d78> │ │ │ │ + add r8, r5, #4 │ │ │ │ + ldr lr, [pc, #116] @ 86540 <__cxa_atexit@plt+0x79d90> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #112] @ 86544 <__cxa_atexit@plt+0x79d94> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ str r1, [r5, #4] │ │ │ │ - beq 85fcc <__cxa_atexit@plt+0x7981c> │ │ │ │ - ldr r7, [pc, #32] @ 85fd8 <__cxa_atexit@plt+0x79828> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addeq r7, r7, #4 │ │ │ │ - ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ + sub r1, r6, #11 │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r9, [r2, #8] │ │ │ │ + str r0, [r2, #12] │ │ │ │ + str r3, [r2, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8651c <__cxa_atexit@plt+0x79d6c> │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + mov r5, r8 │ │ │ │ + mov r7, fp │ │ │ │ + b 8638c <__cxa_atexit@plt+0x79bdc> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - adcseq r1, r9, #68, 2 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldr r3, [pc, #24] @ 86548 <__cxa_atexit@plt+0x79d98> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffc40 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 8600c <__cxa_atexit@plt+0x7985c> │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - cmp r2, r7 │ │ │ │ - addeq r3, r3, #4 │ │ │ │ - ldr r7, [r3] │ │ │ │ - bx r0 │ │ │ │ - adcseq r1, r9, #12, 2 │ │ │ │ - addseq r4, r8, #32, 2 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 86070 <__cxa_atexit@plt+0x798c0> │ │ │ │ - ldr r3, [pc, #76] @ 86080 <__cxa_atexit@plt+0x798d0> │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 8638c <__cxa_atexit@plt+0x79bdc> │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 865b4 <__cxa_atexit@plt+0x79e04> │ │ │ │ + ldr r3, [pc, #60] @ 865cc <__cxa_atexit@plt+0x79e1c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 86060 <__cxa_atexit@plt+0x798b0> │ │ │ │ - ldr r2, [pc, #60] @ 86084 <__cxa_atexit@plt+0x798d4> │ │ │ │ - ldr r7, [pc, #60] @ 86088 <__cxa_atexit@plt+0x798d8> │ │ │ │ - cmp r3, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - moveq r7, r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 8608c <__cxa_atexit@plt+0x798dc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - addseq r4, r8, #216 @ 0xd8 │ │ │ │ - addseq r4, r8, #192 @ 0xc0 │ │ │ │ - addseq r4, r8, #208 @ 0xd0 │ │ │ │ - addseq r4, r8, #164 @ 0xa4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 860c8 <__cxa_atexit@plt+0x79918> │ │ │ │ - ldr r3, [pc, #36] @ 860cc <__cxa_atexit@plt+0x7991c> │ │ │ │ - and r7, r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + str r2, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r3, [pc, #20] @ 865d0 <__cxa_atexit@plt+0x79e20> │ │ │ │ add r3, pc, r3 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, r2 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffaf0 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 86614 <__cxa_atexit@plt+0x79e64> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 8661c <__cxa_atexit@plt+0x79e6c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ 86620 <__cxa_atexit@plt+0x79e70> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff66c <__cxa_atexit@plt+0x3f2ebc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r4, r8, #124 @ 0x7c │ │ │ │ - addseq r4, r8, #100 @ 0x64 │ │ │ │ + adcseq r0, r9, #88, 18 @ 0x160000 │ │ │ │ + adcseq r0, r9, #56, 18 @ 0xe0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 86130 <__cxa_atexit@plt+0x79980> │ │ │ │ - ldr r3, [pc, #80] @ 86140 <__cxa_atexit@plt+0x79990> │ │ │ │ - ands r2, r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - beq 86120 <__cxa_atexit@plt+0x79970> │ │ │ │ - ldr r7, [pc, #64] @ 86144 <__cxa_atexit@plt+0x79994> │ │ │ │ - ldr r3, [pc, #64] @ 86148 <__cxa_atexit@plt+0x79998> │ │ │ │ - cmp r2, #2 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 8666c <__cxa_atexit@plt+0x79ebc> │ │ │ │ + ldr r7, [pc, #56] @ 86684 <__cxa_atexit@plt+0x79ed4> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - moveq r3, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r2, [pc, #52] @ 86688 <__cxa_atexit@plt+0x79ed8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r7, r2, #2 │ │ │ │ mov r8, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 8614c <__cxa_atexit@plt+0x7999c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r7, [pc, #24] @ 8668c <__cxa_atexit@plt+0x79edc> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsbeq r9, r4, #30464 @ 0x7700 │ │ │ │ - rsbeq r9, r4, #120, 24 @ 0x7800 │ │ │ │ - addseq r4, r8, #24 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 86184 <__cxa_atexit@plt+0x799d4> │ │ │ │ - ldr r8, [pc, #36] @ 86188 <__cxa_atexit@plt+0x799d8> │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r3, r5, #8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r8, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - rsbeq r9, r4, #4864 @ 0x1300 │ │ │ │ - rsbeq r9, r4, #20, 24 @ 0x1400 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #16] @ 861b0 <__cxa_atexit@plt+0x79a00> │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3eb75c <__cxa_atexit@plt+0x3defac> │ │ │ │ - addseq r3, r8, #172, 30 @ 0x2b0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + addseq sp, r7, #24, 24 @ 0x1800 │ │ │ │ + addseq r0, r8, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 86214 <__cxa_atexit@plt+0x79a64> │ │ │ │ - ldr r3, [pc, #80] @ 86224 <__cxa_atexit@plt+0x79a74> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 86204 <__cxa_atexit@plt+0x79a54> │ │ │ │ - ldr r7, [pc, #64] @ 86228 <__cxa_atexit@plt+0x79a78> │ │ │ │ - ldr r8, [pc, #64] @ 8622c <__cxa_atexit@plt+0x79a7c> │ │ │ │ - cmp r3, #2 │ │ │ │ + bhi 86720 <__cxa_atexit@plt+0x79f70> │ │ │ │ + ldr r7, [pc, #128] @ 86730 <__cxa_atexit@plt+0x79f80> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - moveq r8, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, sl │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-12]! │ │ │ │ + stmib r3, {r8, r9} │ │ │ │ + ands r2, sl, #3 │ │ │ │ + beq 866ec <__cxa_atexit@plt+0x79f3c> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 866fc <__cxa_atexit@plt+0x79f4c> │ │ │ │ + ldr r2, [pc, #92] @ 86734 <__cxa_atexit@plt+0x79f84> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [sl, #2] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 86230 <__cxa_atexit@plt+0x79a80> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [pc, #56] @ 8673c <__cxa_atexit@plt+0x79f8c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [sl, #3] │ │ │ │ + ldr r1, [sl, #7] │ │ │ │ + ldr r0, [sl, #11] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r2, [r5, #16] │ │ │ │ + stmib r5, {r0, r1} │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r7, [pc, #16] @ 86738 <__cxa_atexit@plt+0x79f88> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - rsbeq r9, r4, #150528 @ 0x24c00 │ │ │ │ - rsbeq r9, r4, #148, 22 @ 0x25000 │ │ │ │ - addseq r3, r8, #60, 30 @ 0xf0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + addseq r0, r8, #136, 24 @ 0x8800 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 86268 <__cxa_atexit@plt+0x79ab8> │ │ │ │ - ldr r8, [pc, #36] @ 8626c <__cxa_atexit@plt+0x79abc> │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r3, r5, #8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r8, r2 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 86774 <__cxa_atexit@plt+0x79fc4> │ │ │ │ + ldr r1, [pc, #68] @ 867a8 <__cxa_atexit@plt+0x79ff8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + str r1, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + b 86798 <__cxa_atexit@plt+0x79fe8> │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + ldr r1, [r3, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + ldr r0, [pc, #28] @ 867a4 <__cxa_atexit@plt+0x79ff4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r1, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r0, [r3, #-8]! │ │ │ │ + str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - rsbeq r9, r4, #48128 @ 0xbc00 │ │ │ │ - rsbeq r9, r4, #48, 22 @ 0xc000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8630c <__cxa_atexit@plt+0x79b5c> │ │ │ │ - ldr r3, [pc, #172] @ 8633c <__cxa_atexit@plt+0x79b8c> │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldmib r5, {r7, r9} │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, #16] @ 867e8 <__cxa_atexit@plt+0x7a038> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 862ec <__cxa_atexit@plt+0x79b3c> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 8631c <__cxa_atexit@plt+0x79b6c> │ │ │ │ - sub r3, r3, #1 │ │ │ │ - ldr r2, [pc, #144] @ 86340 <__cxa_atexit@plt+0x79b90> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, #96] @ 86860 <__cxa_atexit@plt+0x7a0b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 86848 <__cxa_atexit@plt+0x7a098> │ │ │ │ + str r7, [r5, #16] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r8, [r5, #8] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 86850 <__cxa_atexit@plt+0x7a0a0> │ │ │ │ + ldr r2, [pc, #52] @ 86864 <__cxa_atexit@plt+0x7a0b4> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 862fc <__cxa_atexit@plt+0x79b4c> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 8632c <__cxa_atexit@plt+0x79b7c> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #116] @ 86344 <__cxa_atexit@plt+0x79b94> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #108] @ 86348 <__cxa_atexit@plt+0x79b98> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r1, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 8634c <__cxa_atexit@plt+0x79b9c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r3, r8, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 862a8 <__cxa_atexit@plt+0x79af8> │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 862c8 <__cxa_atexit@plt+0x79b18> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - adcseq r0, r9, #44, 26 @ 0xb00 │ │ │ │ - adcseq r0, r9, #152, 24 @ 0x9800 │ │ │ │ - addseq r3, r8, #92, 28 @ 0x5c0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r8, [r5, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 863bc <__cxa_atexit@plt+0x79c0c> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #100] @ 863dc <__cxa_atexit@plt+0x79c2c> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 868ac <__cxa_atexit@plt+0x7a0fc> │ │ │ │ + ldr r2, [pc, #32] @ 868b8 <__cxa_atexit@plt+0x7a108> │ │ │ │ add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + ldr r9, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, #96] @ 86930 <__cxa_atexit@plt+0x7a180> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + str r8, [r5, #16] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 863b4 <__cxa_atexit@plt+0x79c04> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 863cc <__cxa_atexit@plt+0x79c1c> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #72] @ 863e0 <__cxa_atexit@plt+0x79c30> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #64] @ 863e4 <__cxa_atexit@plt+0x79c34> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r1, #1 │ │ │ │ - bx r0 │ │ │ │ + beq 86918 <__cxa_atexit@plt+0x7a168> │ │ │ │ + str r8, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 86920 <__cxa_atexit@plt+0x7a170> │ │ │ │ + ldr r2, [pc, #52] @ 86934 <__cxa_atexit@plt+0x7a184> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 86370 <__cxa_atexit@plt+0x79bc0> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 86390 <__cxa_atexit@plt+0x79be0> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - adcseq r0, r9, #100, 24 @ 0x6400 │ │ │ │ - adcseq r0, r9, #208, 22 @ 0x34000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 86428 <__cxa_atexit@plt+0x79c78> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ 86438 <__cxa_atexit@plt+0x79c88> │ │ │ │ - cmp r3, r2 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r8, [r5, #8] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 8697c <__cxa_atexit@plt+0x7a1cc> │ │ │ │ + ldr r2, [pc, #32] @ 86988 <__cxa_atexit@plt+0x7a1d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 869c0 <__cxa_atexit@plt+0x7a210> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 869c8 <__cxa_atexit@plt+0x7a218> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #36] @ 8643c <__cxa_atexit@plt+0x79c8c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r1, #1 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 86404 <__cxa_atexit@plt+0x79c54> │ │ │ │ - adcseq r0, r9, #240, 22 @ 0x3c000 │ │ │ │ - adcseq r0, r9, #92, 22 @ 0x17000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 864d4 <__cxa_atexit@plt+0x79d24> │ │ │ │ - ldr r3, [pc, #164] @ 86504 <__cxa_atexit@plt+0x79d54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 864b4 <__cxa_atexit@plt+0x79d04> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 864e4 <__cxa_atexit@plt+0x79d34> │ │ │ │ - sub r3, r3, #1 │ │ │ │ - ldr r2, [pc, #136] @ 86508 <__cxa_atexit@plt+0x79d58> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 864c4 <__cxa_atexit@plt+0x79d14> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 864f4 <__cxa_atexit@plt+0x79d44> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #108] @ 8650c <__cxa_atexit@plt+0x79d5c> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ + adcseq r0, r9, #160, 10 @ 0x28000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 86a00 <__cxa_atexit@plt+0x7a250> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 86a08 <__cxa_atexit@plt+0x7a258> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + adcseq r0, r9, #96, 10 @ 0x18000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 86a40 <__cxa_atexit@plt+0x7a290> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 86a48 <__cxa_atexit@plt+0x7a298> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + adcseq r0, r9, #32, 10 @ 0x8000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 86a80 <__cxa_atexit@plt+0x7a2d0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 86a88 <__cxa_atexit@plt+0x7a2d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 86510 <__cxa_atexit@plt+0x79d60> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + adcseq r0, r9, #224, 8 @ 0xe0000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 86ab8 <__cxa_atexit@plt+0x7a308> │ │ │ │ + ldr r3, [pc, #28] @ 86ac8 <__cxa_atexit@plt+0x7a318> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + b 3ff68c <__cxa_atexit@plt+0x3f2edc> │ │ │ │ + ldr r7, [pc, #12] @ 86acc <__cxa_atexit@plt+0x7a31c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r3, r8, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 86478 <__cxa_atexit@plt+0x79cc8> │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 86498 <__cxa_atexit@plt+0x79ce8> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - adcseq r0, r9, #92, 24 @ 0x5c00 │ │ │ │ - addseq r3, r8, #152, 24 @ 0x9800 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + addseq r0, r8, #244, 16 @ 0xf40000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 86578 <__cxa_atexit@plt+0x79dc8> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #92] @ 86598 <__cxa_atexit@plt+0x79de8> │ │ │ │ + ldr r2, [pc, #100] @ 86b48 <__cxa_atexit@plt+0x7a398> │ │ │ │ add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 86570 <__cxa_atexit@plt+0x79dc0> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 86588 <__cxa_atexit@plt+0x79dd8> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #64] @ 8659c <__cxa_atexit@plt+0x79dec> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 86b1c <__cxa_atexit@plt+0x7a36c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 86b24 <__cxa_atexit@plt+0x7a374> │ │ │ │ + ldr r3, [pc, #64] @ 86b4c <__cxa_atexit@plt+0x7a39c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3ff664 <__cxa_atexit@plt+0x3f2eb4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 86534 <__cxa_atexit@plt+0x79d84> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 86554 <__cxa_atexit@plt+0x79da4> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - adcseq r0, r9, #160, 22 @ 0x28000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #24] @ 86b50 <__cxa_atexit@plt+0x7a3a0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + b 3ff664 <__cxa_atexit@plt+0x3f2eb4> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 865d8 <__cxa_atexit@plt+0x79e28> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #36] @ 865e8 <__cxa_atexit@plt+0x79e38> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 865bc <__cxa_atexit@plt+0x79e0c> │ │ │ │ - adcseq r0, r9, #56, 22 @ 0xe000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - and r3, r8, #3 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 86650 <__cxa_atexit@plt+0x79ea0> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 8665c <__cxa_atexit@plt+0x79eac> │ │ │ │ - bic r3, r8, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - sub r3, r3, #3 │ │ │ │ - cmp r3, #4 │ │ │ │ - bhi 86698 <__cxa_atexit@plt+0x79ee8> │ │ │ │ - add r2, pc, #4 │ │ │ │ - ldr r3, [r2, r3, lsl #2] │ │ │ │ - add pc, r2, r3 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + bne 86b80 <__cxa_atexit@plt+0x7a3d0> │ │ │ │ + ldr r2, [pc, #64] @ 86bb4 <__cxa_atexit@plt+0x7a404> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r1, #2 │ │ │ │ + mov r3, r5 │ │ │ │ + b 86ba0 <__cxa_atexit@plt+0x7a3f0> │ │ │ │ + ldr r1, [pc, #48] @ 86bb8 <__cxa_atexit@plt+0x7a408> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-8]! │ │ │ │ + str r0, [r3, #4] │ │ │ │ + mov r1, #3 │ │ │ │ + ldr r1, [r7, r1] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff664 <__cxa_atexit@plt+0x3f2eb4> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 86c0c <__cxa_atexit@plt+0x7a45c> │ │ │ │ + ldr r2, [pc, #56] @ 86c18 <__cxa_atexit@plt+0x7a468> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4]! │ │ │ │ + ldr r0, [pc, #48] @ 86c1c <__cxa_atexit@plt+0x7a46c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldmib r5, {r2, r8} │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + b 3ff684 <__cxa_atexit@plt+0x3f2ed4> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + adcseq r0, r9, #64, 8 @ 0x40000000 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 86c78 <__cxa_atexit@plt+0x7a4c8> │ │ │ │ + ldr lr, [pc, #64] @ 86c84 <__cxa_atexit@plt+0x7a4d4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #60] @ 86c88 <__cxa_atexit@plt+0x7a4d8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r8, r5, #12 │ │ │ │ + ldm r8, {r0, r2, r8} │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + stmda r5, {r3, lr} │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + ldr r3, [pc, #28] @ 86c8c <__cxa_atexit@plt+0x7a4dc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3ff684 <__cxa_atexit@plt+0x3f2ed4> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0xfffffd44 │ │ │ │ + adcseq r0, r9, #188, 6 @ 0xf0000002 │ │ │ │ + andeq r0, r0, r5, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #48] @ 86cd4 <__cxa_atexit@plt+0x7a524> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 86ccc <__cxa_atexit@plt+0x7a51c> │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, fp │ │ │ │ + b 86cf8 <__cxa_atexit@plt+0x7a548> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldr r8, [pc, #100] @ 866b0 <__cxa_atexit@plt+0x79f00> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r8, [pc, #80] @ 866a8 <__cxa_atexit@plt+0x79ef8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r8, [pc, #64] @ 866a4 <__cxa_atexit@plt+0x79ef4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r8, [pc, #80] @ 866c0 <__cxa_atexit@plt+0x79f10> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r8, [pc, #60] @ 866b8 <__cxa_atexit@plt+0x79f08> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r8, [pc, #52] @ 866bc <__cxa_atexit@plt+0x79f0c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r8, [pc, #32] @ 866b4 <__cxa_atexit@plt+0x79f04> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r8, [pc, #12] @ 866ac <__cxa_atexit@plt+0x79efc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - rsbeq r9, r4, #6553600 @ 0x640000 │ │ │ │ - rsbeq r9, r4, #8650752 @ 0x840000 │ │ │ │ - rsbeq r9, r4, #221249536 @ 0xd300000 │ │ │ │ - rsbeq r9, r4, #32, 14 @ 0x800000 │ │ │ │ - rsbeq r9, r4, #221249536 @ 0xd300000 │ │ │ │ - rsbeq r9, r4, #238026752 @ 0xe300000 │ │ │ │ - rsbeq r9, r4, #220200960 @ 0xd200000 │ │ │ │ - rsbeq r9, r4, #228, 12 @ 0xe400000 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 867b4 <__cxa_atexit@plt+0x7a004> │ │ │ │ - ldr r3, [pc, #224] @ 867c4 <__cxa_atexit@plt+0x7a014> │ │ │ │ - ldr r8, [pc, #224] @ 867c8 <__cxa_atexit@plt+0x7a018> │ │ │ │ + andeq r0, r0, r5, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 86cf8 <__cxa_atexit@plt+0x7a548> │ │ │ │ + mov fp, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r3, #8]! │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 86d6c <__cxa_atexit@plt+0x7a5bc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #16 │ │ │ │ + cmp r1, sl │ │ │ │ + bcc 86dc4 <__cxa_atexit@plt+0x7a614> │ │ │ │ + ldr r9, [pc, #236] @ 86e14 <__cxa_atexit@plt+0x7a664> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #232] @ 86e18 <__cxa_atexit@plt+0x7a668> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #228] @ 86e1c <__cxa_atexit@plt+0x7a66c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + str r0, [r5, #-16]! │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr r3, [r5, #28] │ │ │ │ + ldr r8, [r5, #32] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str r2, [r5, #24] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + stmib r5, {r0, r6, lr} │ │ │ │ + mov r6, sl │ │ │ │ + b 3ff684 <__cxa_atexit@plt+0x3f2ed4> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + add r9, r6, #16 │ │ │ │ + cmp r0, r9 │ │ │ │ + bcc 86de4 <__cxa_atexit@plt+0x7a634> │ │ │ │ + ldr lr, [pc, #128] @ 86e0c <__cxa_atexit@plt+0x7a65c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #124] @ 86e10 <__cxa_atexit@plt+0x7a660> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r6, [r5, #16] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ + b 3ff684 <__cxa_atexit@plt+0x3f2ed4> │ │ │ │ + ldr r7, [pc, #60] @ 86e08 <__cxa_atexit@plt+0x7a658> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r6, sl │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldr r7, [pc, #24] @ 86e04 <__cxa_atexit@plt+0x7a654> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r1 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xfffffc44 │ │ │ │ + adcseq r0, r9, #152, 4 @ 0x80000009 │ │ │ │ + @ instruction: 0xfffffce8 │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + adcseq r0, r9, #244, 4 @ 0x4000000f │ │ │ │ + andeq r0, r0, r5, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 86e8c <__cxa_atexit@plt+0x7a6dc> │ │ │ │ + ldr lr, [pc, #92] @ 86ea4 <__cxa_atexit@plt+0x7a6f4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #88] @ 86ea8 <__cxa_atexit@plt+0x7a6f8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + stmda r5, {r3, lr} │ │ │ │ + ldr r3, [pc, #40] @ 86eac <__cxa_atexit@plt+0x7a6fc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3ff684 <__cxa_atexit@plt+0x3f2ed4> │ │ │ │ + ldr r3, [pc, #28] @ 86eb0 <__cxa_atexit@plt+0x7a700> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - and r3, r9, #3 │ │ │ │ - add r2, pc, #8 │ │ │ │ - ldr r3, [r2, r3, lsl #2] │ │ │ │ - add r8, pc, r8 │ │ │ │ - add pc, r2, r3 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0xfffffbc0 │ │ │ │ + adcseq r0, r9, #168, 2 @ 0x2a │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r0, r5, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #48] @ 86ef8 <__cxa_atexit@plt+0x7a748> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 86ef0 <__cxa_atexit@plt+0x7a740> │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, fp │ │ │ │ + b 86cf8 <__cxa_atexit@plt+0x7a548> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #164] @ 867cc <__cxa_atexit@plt+0x7a01c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, sl │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - sub r7, r7, #3 │ │ │ │ - cmp r7, #4 │ │ │ │ - bhi 867a8 <__cxa_atexit@plt+0x79ff8> │ │ │ │ - add r3, pc, #4 │ │ │ │ - ldr r7, [r3, r7, lsl #2] │ │ │ │ - add pc, r3, r7 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - ldr r8, [pc, #96] @ 867d4 <__cxa_atexit@plt+0x7a024> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 86728 <__cxa_atexit@plt+0x79f78> │ │ │ │ - ldr r8, [pc, #100] @ 867e4 <__cxa_atexit@plt+0x7a034> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 86728 <__cxa_atexit@plt+0x79f78> │ │ │ │ - ldr r8, [pc, #80] @ 867dc <__cxa_atexit@plt+0x7a02c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 86728 <__cxa_atexit@plt+0x79f78> │ │ │ │ - ldr r8, [pc, #72] @ 867e0 <__cxa_atexit@plt+0x7a030> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 86728 <__cxa_atexit@plt+0x79f78> │ │ │ │ - ldr r8, [pc, #52] @ 867d8 <__cxa_atexit@plt+0x7a028> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 86728 <__cxa_atexit@plt+0x79f78> │ │ │ │ - ldr r8, [pc, #32] @ 867d0 <__cxa_atexit@plt+0x7a020> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 86728 <__cxa_atexit@plt+0x79f78> │ │ │ │ - ldr r7, [pc, #44] @ 867e8 <__cxa_atexit@plt+0x7a038> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r5, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 86cf8 <__cxa_atexit@plt+0x7a548> │ │ │ │ + andeq r0, r0, r5, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #12]! │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 86f7c <__cxa_atexit@plt+0x7a7cc> │ │ │ │ + ldr lr, [pc, #76] @ 86f94 <__cxa_atexit@plt+0x7a7e4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #72] @ 86f98 <__cxa_atexit@plt+0x7a7e8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #12] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #20] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + b 3ff684 <__cxa_atexit@plt+0x3f2ed4> │ │ │ │ + ldr r3, [pc, #24] @ 86f9c <__cxa_atexit@plt+0x7a7ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffa88 │ │ │ │ + adcseq r0, r9, #220 @ 0xdc │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 86fcc <__cxa_atexit@plt+0x7a81c> │ │ │ │ + ldr r5, [pc, #28] @ 86fdc <__cxa_atexit@plt+0x7a82c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff794 <__cxa_atexit@plt+0x3f2fe4> │ │ │ │ + ldr r7, [pc, #12] @ 86fe0 <__cxa_atexit@plt+0x7a830> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - rsbeq r9, r4, #135266304 @ 0x8100000 │ │ │ │ - rsbeq r9, r4, #84934656 @ 0x5100000 │ │ │ │ - rsbeq r9, r4, #817889280 @ 0x30c00000 │ │ │ │ - rsbeq r9, r4, #248, 10 @ 0x3e000000 │ │ │ │ - rsbeq r9, r4, #817889280 @ 0x30c00000 │ │ │ │ - rsbeq r9, r4, #884998144 @ 0x34c00000 │ │ │ │ - rsbeq r9, r4, #813694976 @ 0x30800000 │ │ │ │ - rsbeq r9, r4, #212, 10 @ 0x35000000 │ │ │ │ - addseq r3, r8, #208, 18 @ 0x340000 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + addseq r0, r8, #228, 6 @ 0x90000003 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #24] @ 87010 <__cxa_atexit@plt+0x7a860> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #20] @ 87014 <__cxa_atexit@plt+0x7a864> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r7, r7, #3 │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + addseq r0, r8, #188, 6 @ 0xf0000002 │ │ │ │ + addseq lr, r7, #216, 22 @ 0x36000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 87044 <__cxa_atexit@plt+0x7a894> │ │ │ │ + ldr r5, [pc, #28] @ 87054 <__cxa_atexit@plt+0x7a8a4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff79c <__cxa_atexit@plt+0x3f2fec> │ │ │ │ + ldr r7, [pc, #12] @ 87058 <__cxa_atexit@plt+0x7a8a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + addseq r0, r8, #112, 6 @ 0xc0000001 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 8681c <__cxa_atexit@plt+0x7a06c> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 86864 <__cxa_atexit@plt+0x7a0b4> │ │ │ │ - ldr r8, [pc, #200] @ 868dc <__cxa_atexit@plt+0x7a12c> │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - sub r3, r3, #3 │ │ │ │ - cmp r3, #4 │ │ │ │ - bhi 868b4 <__cxa_atexit@plt+0x7a104> │ │ │ │ - add r2, pc, #4 │ │ │ │ - ldr r3, [r2, r3, lsl #2] │ │ │ │ - add pc, r2, r3 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - ldr r8, [pc, #132] @ 868e0 <__cxa_atexit@plt+0x7a130> │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r8, [pc, #88] @ 868c4 <__cxa_atexit@plt+0x7a114> │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r8, [pc, #92] @ 868d8 <__cxa_atexit@plt+0x7a128> │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r8, [pc, #68] @ 868d0 <__cxa_atexit@plt+0x7a120> │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r8, [pc, #56] @ 868d4 <__cxa_atexit@plt+0x7a124> │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r8, [pc, #32] @ 868cc <__cxa_atexit@plt+0x7a11c> │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r8, [pc, #12] @ 868c8 <__cxa_atexit@plt+0x7a118> │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - rsbeq r9, r4, #54525952 @ 0x3400000 │ │ │ │ - rsbeq r9, r4, #-1291845632 @ 0xb3000000 │ │ │ │ - rsbeq r9, r4, #-1224736768 @ 0xb7000000 │ │ │ │ - rsbeq r9, r4, #-822083584 @ 0xcf000000 │ │ │ │ - rsbeq r9, r4, #-1174405120 @ 0xba000000 │ │ │ │ - rsbeq r9, r4, #212, 8 @ 0xd4000000 │ │ │ │ - rsbeq r9, r4, #406847488 @ 0x18400000 │ │ │ │ - rsbeq r9, r4, #12, 10 @ 0x3000000 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #24] @ 87088 <__cxa_atexit@plt+0x7a8d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #20] @ 8708c <__cxa_atexit@plt+0x7a8dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r7, r7, #3 │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + addseq r0, r8, #68, 6 @ 0x10000001 │ │ │ │ + addseq lr, r7, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 869e0 <__cxa_atexit@plt+0x7a230> │ │ │ │ - ldr r2, [pc, #236] @ 869f0 <__cxa_atexit@plt+0x7a240> │ │ │ │ - ldr r3, [pc, #236] @ 869f4 <__cxa_atexit@plt+0x7a244> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7] │ │ │ │ - and r2, r8, #3 │ │ │ │ - add r1, pc, #8 │ │ │ │ - ldr r2, [r1, r2, lsl #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add pc, r1, r2 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 870c8 <__cxa_atexit@plt+0x7a918> │ │ │ │ + ldr r3, [pc, #40] @ 870e0 <__cxa_atexit@plt+0x7a930> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #176] @ 869f8 <__cxa_atexit@plt+0x7a248> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #196] @ 86a14 <__cxa_atexit@plt+0x7a264> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #1 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - sub r7, r7, #3 │ │ │ │ - cmp r7, #4 │ │ │ │ - bhi 869d4 <__cxa_atexit@plt+0x7a224> │ │ │ │ - add r3, pc, #4 │ │ │ │ - ldr r7, [r3, r7, lsl #2] │ │ │ │ - add pc, r3, r7 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - ldr r3, [pc, #96] @ 86a00 <__cxa_atexit@plt+0x7a250> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 86948 <__cxa_atexit@plt+0x7a198> │ │ │ │ - ldr r3, [pc, #100] @ 86a10 <__cxa_atexit@plt+0x7a260> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 86948 <__cxa_atexit@plt+0x7a198> │ │ │ │ - ldr r3, [pc, #80] @ 86a08 <__cxa_atexit@plt+0x7a258> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 86948 <__cxa_atexit@plt+0x7a198> │ │ │ │ - ldr r3, [pc, #72] @ 86a0c <__cxa_atexit@plt+0x7a25c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 86948 <__cxa_atexit@plt+0x7a198> │ │ │ │ - ldr r3, [pc, #52] @ 86a04 <__cxa_atexit@plt+0x7a254> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 86948 <__cxa_atexit@plt+0x7a198> │ │ │ │ - ldr r3, [pc, #32] @ 869fc <__cxa_atexit@plt+0x7a24c> │ │ │ │ + ldr r7, [pc, #20] @ 870e4 <__cxa_atexit@plt+0x7a934> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + adcseq pc, r8, #104, 28 @ 0x680 │ │ │ │ + addseq r0, r8, #248, 4 @ 0x8000000f │ │ │ │ + addseq sp, r7, #188, 4 @ 0xc000000b │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8714c <__cxa_atexit@plt+0x7a99c> │ │ │ │ + ldr r2, [pc, #104] @ 87178 <__cxa_atexit@plt+0x7a9c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + sub r2, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 87158 <__cxa_atexit@plt+0x7a9a8> │ │ │ │ + ldr r3, [pc, #88] @ 87184 <__cxa_atexit@plt+0x7a9d4> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 86948 <__cxa_atexit@plt+0x7a198> │ │ │ │ - ldr r7, [pc, #48] @ 86a18 <__cxa_atexit@plt+0x7a268> │ │ │ │ + ldr r2, [pc, #84] @ 87188 <__cxa_atexit@plt+0x7a9d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + add r3, r2, #1 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str sl, [r5, #12] │ │ │ │ + b 3ff68c <__cxa_atexit@plt+0x3f2edc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #28] @ 8717c <__cxa_atexit@plt+0x7a9cc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #24] @ 87180 <__cxa_atexit@plt+0x7a9d0> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - rsbeq r9, r4, #1627389952 @ 0x61000000 │ │ │ │ - rsbeq r9, r4, #822083584 @ 0x31000000 │ │ │ │ - rsbeq r9, r4, #1543503874 @ 0x5c000002 │ │ │ │ - rsbeq r9, r4, #204, 6 @ 0x30000003 │ │ │ │ - rsbeq r9, r4, #1543503874 @ 0x5c000002 │ │ │ │ - rsbeq r9, r4, #-1677721598 @ 0x9c000002 │ │ │ │ - rsbeq r9, r4, #1476395010 @ 0x58000002 │ │ │ │ - rsbeq r9, r4, #168, 6 @ 0xa0000002 │ │ │ │ - adcseq r0, r9, #176, 10 @ 0x2c000000 │ │ │ │ - addseq r3, r8, #168, 14 @ 0x2a00000 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + addseq r0, r8, #104, 4 @ 0x80000006 │ │ │ │ + addseq r0, r8, #76, 4 @ 0xc0000004 │ │ │ │ + @ instruction: 0xfffff9a8 │ │ │ │ + addseq r0, r8, #148, 4 @ 0x40000009 │ │ │ │ + addseq sp, r7, #28, 4 @ 0xc0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 86a44 <__cxa_atexit@plt+0x7a294> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 86a88 <__cxa_atexit@plt+0x7a2d8> │ │ │ │ - ldr r8, [pc, #164] @ 86ae4 <__cxa_atexit@plt+0x7a334> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 86a90 <__cxa_atexit@plt+0x7a2e0> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - sub r3, r3, #3 │ │ │ │ - cmp r3, #4 │ │ │ │ - bhi 86ad4 <__cxa_atexit@plt+0x7a324> │ │ │ │ - add r2, pc, #4 │ │ │ │ - ldr r3, [r2, r3, lsl #2] │ │ │ │ - add pc, r2, r3 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldr r8, [pc, #104] @ 86aec <__cxa_atexit@plt+0x7a33c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 86a90 <__cxa_atexit@plt+0x7a2e0> │ │ │ │ - ldr r8, [pc, #80] @ 86ae0 <__cxa_atexit@plt+0x7a330> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, #104] @ 86b00 <__cxa_atexit@plt+0x7a350> │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 871b4 <__cxa_atexit@plt+0x7aa04> │ │ │ │ + addne r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r8, [pc, #80] @ 86afc <__cxa_atexit@plt+0x7a34c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 86a90 <__cxa_atexit@plt+0x7a2e0> │ │ │ │ - ldr r8, [pc, #60] @ 86af4 <__cxa_atexit@plt+0x7a344> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 86a90 <__cxa_atexit@plt+0x7a2e0> │ │ │ │ - ldr r8, [pc, #52] @ 86af8 <__cxa_atexit@plt+0x7a348> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 86a90 <__cxa_atexit@plt+0x7a2e0> │ │ │ │ - ldr r8, [pc, #32] @ 86af0 <__cxa_atexit@plt+0x7a340> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 86a90 <__cxa_atexit@plt+0x7a2e0> │ │ │ │ - ldr r8, [pc, #12] @ 86ae8 <__cxa_atexit@plt+0x7a338> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 86a90 <__cxa_atexit@plt+0x7a2e0> │ │ │ │ - rsbeq r9, r4, #-805306354 @ 0xd000000e │ │ │ │ - rsbeq r9, r4, #-469762048 @ 0xe4000000 │ │ │ │ - rsbeq r9, r4, #1879048201 @ 0x70000009 │ │ │ │ - rsbeq r9, r4, #232, 4 @ 0x8000000e │ │ │ │ - rsbeq r9, r4, #1879048201 @ 0x70000009 │ │ │ │ - rsbeq r9, r4, #1879048202 @ 0x7000000a │ │ │ │ - rsbeq r9, r4, #1610612745 @ 0x60000009 │ │ │ │ - rsbeq r9, r4, #168, 4 @ 0x8000000a │ │ │ │ - adcseq r0, r9, #100, 8 @ 0x64000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + addseq sp, r7, #4, 4 @ 0x40000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 86bf4 <__cxa_atexit@plt+0x7a444> │ │ │ │ - ldr r2, [pc, #224] @ 86c04 <__cxa_atexit@plt+0x7a454> │ │ │ │ - ldr r3, [pc, #224] @ 86c08 <__cxa_atexit@plt+0x7a458> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - and r2, r8, #3 │ │ │ │ - add r1, pc, #8 │ │ │ │ - ldr r2, [r1, r2, lsl #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add pc, r1, r2 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 871e4 <__cxa_atexit@plt+0x7aa34> │ │ │ │ + ldr r5, [pc, #28] @ 871f4 <__cxa_atexit@plt+0x7aa44> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff7a4 <__cxa_atexit@plt+0x3f2ff4> │ │ │ │ + ldr r7, [pc, #12] @ 871f8 <__cxa_atexit@plt+0x7aa48> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #164] @ 86c0c <__cxa_atexit@plt+0x7a45c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - sub r7, r7, #3 │ │ │ │ - cmp r7, #4 │ │ │ │ - bhi 86be8 <__cxa_atexit@plt+0x7a438> │ │ │ │ - add r3, pc, #4 │ │ │ │ - ldr r7, [r3, r7, lsl #2] │ │ │ │ - add pc, r3, r7 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - ldr r3, [pc, #96] @ 86c14 <__cxa_atexit@plt+0x7a464> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 86b68 <__cxa_atexit@plt+0x7a3b8> │ │ │ │ - ldr r3, [pc, #100] @ 86c24 <__cxa_atexit@plt+0x7a474> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 86b68 <__cxa_atexit@plt+0x7a3b8> │ │ │ │ - ldr r3, [pc, #80] @ 86c1c <__cxa_atexit@plt+0x7a46c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 86b68 <__cxa_atexit@plt+0x7a3b8> │ │ │ │ - ldr r3, [pc, #72] @ 86c20 <__cxa_atexit@plt+0x7a470> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 86b68 <__cxa_atexit@plt+0x7a3b8> │ │ │ │ - ldr r3, [pc, #52] @ 86c18 <__cxa_atexit@plt+0x7a468> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 86b68 <__cxa_atexit@plt+0x7a3b8> │ │ │ │ - ldr r3, [pc, #32] @ 86c10 <__cxa_atexit@plt+0x7a460> │ │ │ │ + addseq r0, r8, #224, 2 @ 0x38 │ │ │ │ + addseq sp, r7, #172, 2 @ 0x2b │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 87234 <__cxa_atexit@plt+0x7aa84> │ │ │ │ + ldr r2, [pc, #28] @ 87240 <__cxa_atexit@plt+0x7aa90> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + addseq sp, r7, #156, 2 @ 0x27 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 872a8 <__cxa_atexit@plt+0x7aaf8> │ │ │ │ + ldr r2, [pc, #104] @ 872d4 <__cxa_atexit@plt+0x7ab24> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + sub r2, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 872b4 <__cxa_atexit@plt+0x7ab04> │ │ │ │ + ldr r3, [pc, #88] @ 872e0 <__cxa_atexit@plt+0x7ab30> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 86b68 <__cxa_atexit@plt+0x7a3b8> │ │ │ │ - ldr r7, [pc, #44] @ 86c28 <__cxa_atexit@plt+0x7a478> │ │ │ │ + ldr r2, [pc, #84] @ 872e4 <__cxa_atexit@plt+0x7ab34> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + add r3, r2, #1 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str sl, [r5, #12] │ │ │ │ + b 3ff68c <__cxa_atexit@plt+0x3f2edc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #28] @ 872d8 <__cxa_atexit@plt+0x7ab28> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #24] @ 872dc <__cxa_atexit@plt+0x7ab2c> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - rsbeq r9, r4, #268435460 @ 0x10000004 │ │ │ │ - rsbeq r9, r4, #268435457 @ 0x10000001 │ │ │ │ - rsbeq r9, r4, #-1073741792 @ 0xc0000020 │ │ │ │ - rsbeq r9, r4, #184, 2 @ 0x2e │ │ │ │ - rsbeq r9, r4, #-1073741792 @ 0xc0000020 │ │ │ │ - rsbeq r9, r4, #-1073741788 @ 0xc0000024 │ │ │ │ - rsbeq r9, r4, #-2147483616 @ 0x80000020 │ │ │ │ - rsbeq r9, r4, #148, 2 @ 0x25 │ │ │ │ - addseq r3, r8, #152, 10 @ 0x26000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + addseq r0, r8, #12, 2 │ │ │ │ + addseq r0, r8, #240 @ 0xf0 │ │ │ │ + @ instruction: 0xfffff84c │ │ │ │ + addseq r0, r8, #56, 2 │ │ │ │ + addseq sp, r7, #252 @ 0xfc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 86c5c <__cxa_atexit@plt+0x7a4ac> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 86ca4 <__cxa_atexit@plt+0x7a4f4> │ │ │ │ - ldr r8, [pc, #200] @ 86d1c <__cxa_atexit@plt+0x7a56c> │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - sub r3, r3, #3 │ │ │ │ - cmp r3, #4 │ │ │ │ - bhi 86cf4 <__cxa_atexit@plt+0x7a544> │ │ │ │ - add r2, pc, #4 │ │ │ │ - ldr r3, [r2, r3, lsl #2] │ │ │ │ - add pc, r2, r3 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - ldr r8, [pc, #132] @ 86d20 <__cxa_atexit@plt+0x7a570> │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r8, [pc, #88] @ 86d04 <__cxa_atexit@plt+0x7a554> │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r8, [pc, #92] @ 86d18 <__cxa_atexit@plt+0x7a568> │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r8, [pc, #68] @ 86d10 <__cxa_atexit@plt+0x7a560> │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r8, [pc, #56] @ 86d14 <__cxa_atexit@plt+0x7a564> │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r8, [pc, #32] @ 86d0c <__cxa_atexit@plt+0x7a55c> │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r8, [pc, #12] @ 86d08 <__cxa_atexit@plt+0x7a558> │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - rsbeq r9, r4, #205 @ 0xcd │ │ │ │ - rsbeq r9, r4, #115 @ 0x73 │ │ │ │ - rsbeq r9, r4, #119 @ 0x77 │ │ │ │ - rsbeq r9, r4, #143 @ 0x8f │ │ │ │ - rsbeq r9, r4, #122 @ 0x7a │ │ │ │ - rsbeq r9, r4, #148 @ 0x94 │ │ │ │ - rsbeq r9, r4, #1073741832 @ 0x40000008 │ │ │ │ - rsbeq r9, r4, #204 @ 0xcc │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 87310 <__cxa_atexit@plt+0x7ab60> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + addseq sp, r7, #228 @ 0xe4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #16] @ 86d48 <__cxa_atexit@plt+0x7a598> │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3eb75c <__cxa_atexit@plt+0x3defac> │ │ │ │ - addseq r3, r8, #88, 8 @ 0x58000000 │ │ │ │ - addseq r3, r8, #12, 8 @ 0xc000000 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 87340 <__cxa_atexit@plt+0x7ab90> │ │ │ │ + ldr r5, [pc, #28] @ 87350 <__cxa_atexit@plt+0x7aba0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff7ac <__cxa_atexit@plt+0x3f2ffc> │ │ │ │ + ldr r7, [pc, #12] @ 87354 <__cxa_atexit@plt+0x7aba4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + addseq r0, r8, #148 @ 0x94 │ │ │ │ + addseq sp, r7, #140 @ 0x8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 86db0 <__cxa_atexit@plt+0x7a600> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 86da8 <__cxa_atexit@plt+0x7a5f8> │ │ │ │ - ldr r3, [pc, #56] @ 86db8 <__cxa_atexit@plt+0x7a608> │ │ │ │ - ldr r2, [pc, #56] @ 86dbc <__cxa_atexit@plt+0x7a60c> │ │ │ │ - ldr r1, [pc, #56] @ 86dc0 <__cxa_atexit@plt+0x7a610> │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 87390 <__cxa_atexit@plt+0x7abe0> │ │ │ │ + ldr r2, [pc, #28] @ 8739c <__cxa_atexit@plt+0x7abec> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r9, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - b 3eb8f4 <__cxa_atexit@plt+0x3df144> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - addseq r3, r8, #216, 6 @ 0x60000003 │ │ │ │ - addseq r3, r8, #20, 8 @ 0x14000000 │ │ │ │ - adcseq r0, r9, #100, 2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + andeq r0, r2, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 86e58 <__cxa_atexit@plt+0x7a6a8> │ │ │ │ - ldr r3, [pc, #164] @ 86e88 <__cxa_atexit@plt+0x7a6d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 86e38 <__cxa_atexit@plt+0x7a688> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 86e68 <__cxa_atexit@plt+0x7a6b8> │ │ │ │ - sub r3, r3, #1 │ │ │ │ - ldr r2, [pc, #136] @ 86e8c <__cxa_atexit@plt+0x7a6dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 86e48 <__cxa_atexit@plt+0x7a698> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 86e78 <__cxa_atexit@plt+0x7a6c8> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #108] @ 86e90 <__cxa_atexit@plt+0x7a6e0> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - addcc r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + bhi 873c8 <__cxa_atexit@plt+0x7ac18> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 86e94 <__cxa_atexit@plt+0x7a6e4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, fp │ │ │ │ + b 873dc <__cxa_atexit@plt+0x7ac2c> │ │ │ │ + ldr r7, [pc, #8] @ 873d8 <__cxa_atexit@plt+0x7ac28> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r3, r8, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 86dfc <__cxa_atexit@plt+0x7a64c> │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 86e1c <__cxa_atexit@plt+0x7a66c> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - adcseq r0, r9, #216, 4 @ 0x8000000d │ │ │ │ - addseq r3, r8, #124, 6 @ 0xf0000001 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 86efc <__cxa_atexit@plt+0x7a74c> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #92] @ 86f1c <__cxa_atexit@plt+0x7a76c> │ │ │ │ + addseq r0, r8, #28 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r2, [pc, #68] @ 8742c <__cxa_atexit@plt+0x7ac7c> │ │ │ │ add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 86ef4 <__cxa_atexit@plt+0x7a744> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 86f0c <__cxa_atexit@plt+0x7a75c> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #64] @ 86f20 <__cxa_atexit@plt+0x7a770> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r2, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 87418 <__cxa_atexit@plt+0x7ac68> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + cmp r3, #2 │ │ │ │ + add r3, r1, #1 │ │ │ │ + bne 87420 <__cxa_atexit@plt+0x7ac70> │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 873e8 <__cxa_atexit@plt+0x7ac38> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 86eb8 <__cxa_atexit@plt+0x7a708> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 86ed8 <__cxa_atexit@plt+0x7a728> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - adcseq r0, r9, #28, 4 @ 0xc0000001 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 86f5c <__cxa_atexit@plt+0x7a7ac> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #36] @ 86f6c <__cxa_atexit@plt+0x7a7bc> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 87460 <__cxa_atexit@plt+0x7acb0> │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 873dc <__cxa_atexit@plt+0x7ac2c> │ │ │ │ + add r7, r3, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 86f40 <__cxa_atexit@plt+0x7a790> │ │ │ │ - adcseq r0, r9, #180, 2 @ 0x2d │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 87490 <__cxa_atexit@plt+0x7ace0> │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [r8, #7] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 874b8 <__cxa_atexit@plt+0x7ad08> │ │ │ │ + mov r3, #1 │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 873dc <__cxa_atexit@plt+0x7ac2c> │ │ │ │ + ldr r7, [pc, #12] @ 874cc <__cxa_atexit@plt+0x7ad1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, #1 │ │ │ │ + bx r0 │ │ │ │ + addseq pc, r7, #44, 30 @ 0xb0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 86fb4 <__cxa_atexit@plt+0x7a804> │ │ │ │ - ldr r7, [pc, #52] @ 86fc8 <__cxa_atexit@plt+0x7a818> │ │ │ │ - tst r8, #3 │ │ │ │ + bhi 87514 <__cxa_atexit@plt+0x7ad64> │ │ │ │ + ldr r7, [pc, #52] @ 87528 <__cxa_atexit@plt+0x7ad78> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - beq 86fa8 <__cxa_atexit@plt+0x7a7f8> │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 87508 <__cxa_atexit@plt+0x7ad58> │ │ │ │ mov r7, r8 │ │ │ │ - b 86fd8 <__cxa_atexit@plt+0x7a828> │ │ │ │ + b 87538 <__cxa_atexit@plt+0x7ad88> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 86fcc <__cxa_atexit@plt+0x7a81c> │ │ │ │ + ldr r7, [pc, #16] @ 8752c <__cxa_atexit@plt+0x7ad7c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r3, r8, #32, 4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + addseq pc, r7, #216, 28 @ 0xd80 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 87034 <__cxa_atexit@plt+0x7a884> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #136] @ 87080 <__cxa_atexit@plt+0x7a8d0> │ │ │ │ + ldr r2, [pc, #148] @ 875d4 <__cxa_atexit@plt+0x7ae24> │ │ │ │ add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 8702c <__cxa_atexit@plt+0x7a87c> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 87044 <__cxa_atexit@plt+0x7a894> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 87058 <__cxa_atexit@plt+0x7a8a8> │ │ │ │ - ldr r7, [pc, #104] @ 87088 <__cxa_atexit@plt+0x7a8d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 86ff0 <__cxa_atexit@plt+0x7a840> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - blt 87018 <__cxa_atexit@plt+0x7a868> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bne 87070 <__cxa_atexit@plt+0x7a8c0> │ │ │ │ - ldr r7, [pc, #28] @ 87084 <__cxa_atexit@plt+0x7a8d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 8708c <__cxa_atexit@plt+0x7a8dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - adcseq r0, r9, #156 @ 0x9c │ │ │ │ - adcseq r0, r9, #232 @ 0xe8 │ │ │ │ - adcseq r0, r9, #148 @ 0x94 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 870c8 <__cxa_atexit@plt+0x7a918> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 870dc <__cxa_atexit@plt+0x7a92c> │ │ │ │ - ldr r7, [pc, #76] @ 87108 <__cxa_atexit@plt+0x7a958> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - blt 870b4 <__cxa_atexit@plt+0x7a904> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bne 870f4 <__cxa_atexit@plt+0x7a944> │ │ │ │ - ldr r7, [pc, #24] @ 87104 <__cxa_atexit@plt+0x7a954> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 8710c <__cxa_atexit@plt+0x7a95c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ + str r2, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 87580 <__cxa_atexit@plt+0x7add0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 875a8 <__cxa_atexit@plt+0x7adf8> │ │ │ │ + mov r7, #1 │ │ │ │ + ldr r2, [pc, #112] @ 875dc <__cxa_atexit@plt+0x7ae2c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq r0, r9, #24 │ │ │ │ - adcseq r0, r9, #76 @ 0x4c │ │ │ │ - adcseq r0, r9, #16 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 871ac <__cxa_atexit@plt+0x7a9fc> │ │ │ │ - ldr r3, [pc, #172] @ 871dc <__cxa_atexit@plt+0x7aa2c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 8718c <__cxa_atexit@plt+0x7a9dc> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 871bc <__cxa_atexit@plt+0x7aa0c> │ │ │ │ - sub r3, r3, #1 │ │ │ │ - ldr r2, [pc, #144] @ 871e0 <__cxa_atexit@plt+0x7aa30> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 8719c <__cxa_atexit@plt+0x7a9ec> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 871cc <__cxa_atexit@plt+0x7aa1c> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #116] @ 871e4 <__cxa_atexit@plt+0x7aa34> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #108] @ 871e8 <__cxa_atexit@plt+0x7aa38> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - addcc r7, r1, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + bhi 875c0 <__cxa_atexit@plt+0x7ae10> │ │ │ │ + mov r3, #1 │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 871ec <__cxa_atexit@plt+0x7aa3c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, fp │ │ │ │ + b 873dc <__cxa_atexit@plt+0x7ac2c> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + str r2, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, #1 │ │ │ │ + b 3ff7b4 <__cxa_atexit@plt+0x3f3004> │ │ │ │ + ldr r7, [pc, #16] @ 875d8 <__cxa_atexit@plt+0x7ae28> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, #1 │ │ │ │ bx r0 │ │ │ │ - bic r3, r9, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 87148 <__cxa_atexit@plt+0x7a998> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 87168 <__cxa_atexit@plt+0x7a9b8> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - adcseq pc, r8, #140, 28 @ 0x8c0 │ │ │ │ - adcseq pc, r8, #248, 26 @ 0x3e00 │ │ │ │ - addseq r3, r8, #48 @ 0x30 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + addseq pc, r7, #36, 28 @ 0x240 │ │ │ │ + adcseq pc, r8, #68, 20 @ 0x44000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 8725c <__cxa_atexit@plt+0x7aaac> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #100] @ 8727c <__cxa_atexit@plt+0x7aacc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 87254 <__cxa_atexit@plt+0x7aaa4> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 8726c <__cxa_atexit@plt+0x7aabc> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #72] @ 87280 <__cxa_atexit@plt+0x7aad0> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #64] @ 87284 <__cxa_atexit@plt+0x7aad4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addlt r7, r1, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 87614 <__cxa_atexit@plt+0x7ae64> │ │ │ │ + ldr r2, [pc, #40] @ 8762c <__cxa_atexit@plt+0x7ae7c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 87210 <__cxa_atexit@plt+0x7aa60> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 87230 <__cxa_atexit@plt+0x7aa80> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - adcseq pc, r8, #196, 26 @ 0x3100 │ │ │ │ - adcseq pc, r8, #48, 26 @ 0xc00 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 872c8 <__cxa_atexit@plt+0x7ab18> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ 872d8 <__cxa_atexit@plt+0x7ab28> │ │ │ │ - cmp r3, r2 │ │ │ │ + ldr r3, [pc, #20] @ 87630 <__cxa_atexit@plt+0x7ae80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff7b4 <__cxa_atexit@plt+0x3f3004> │ │ │ │ + adcseq pc, r8, #172, 18 @ 0x2b0000 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 87694 <__cxa_atexit@plt+0x7aee4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 876a0 <__cxa_atexit@plt+0x7aef0> │ │ │ │ + ldr r1, [pc, #76] @ 876b0 <__cxa_atexit@plt+0x7af00> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #36] @ 872dc <__cxa_atexit@plt+0x7ab2c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addlt r7, r1, #1 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #68] @ 876b4 <__cxa_atexit@plt+0x7af04> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, #52] @ 876b8 <__cxa_atexit@plt+0x7af08> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r5} │ │ │ │ + sub r9, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 872a4 <__cxa_atexit@plt+0x7aaf4> │ │ │ │ - adcseq pc, r8, #80, 26 @ 0x1400 │ │ │ │ - adcseq pc, r8, #188, 24 @ 0xbc00 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq pc, r8, #236, 16 @ 0xec0000 │ │ │ │ + adcseq pc, r8, #144, 16 @ 0x900000 │ │ │ │ + adcseq pc, r8, #200, 16 @ 0xc80000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 87378 <__cxa_atexit@plt+0x7abc8> │ │ │ │ - ldr r2, [pc, #168] @ 873a8 <__cxa_atexit@plt+0x7abf8> │ │ │ │ mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - ands r2, r9, #3 │ │ │ │ - stmib r3, {r8, r9} │ │ │ │ - beq 87348 <__cxa_atexit@plt+0x7ab98> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 87388 <__cxa_atexit@plt+0x7abd8> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #132] @ 873ac <__cxa_atexit@plt+0x7abfc> │ │ │ │ - str r2, [r3] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r7] │ │ │ │ - bne 87358 <__cxa_atexit@plt+0x7aba8> │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 87700 <__cxa_atexit@plt+0x7af50> │ │ │ │ + ldr r7, [pc, #52] @ 87714 <__cxa_atexit@plt+0x7af64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 876f4 <__cxa_atexit@plt+0x7af44> │ │ │ │ + mov r7, r8 │ │ │ │ + b 87724 <__cxa_atexit@plt+0x7af74> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 87398 <__cxa_atexit@plt+0x7abe8> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ - movcc r9, r8 │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 873b0 <__cxa_atexit@plt+0x7ac00> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #16] @ 87718 <__cxa_atexit@plt+0x7af68> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - bic r2, r9, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b 87320 <__cxa_atexit@plt+0x7ab70> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 87364 <__cxa_atexit@plt+0x7abb4> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - addseq r2, r8, #104, 28 @ 0x680 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 87424 <__cxa_atexit@plt+0x7ac74> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #104] @ 87444 <__cxa_atexit@plt+0x7ac94> │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 87418 <__cxa_atexit@plt+0x7ac68> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 87434 <__cxa_atexit@plt+0x7ac84> │ │ │ │ - sub r1, r1, #1 │ │ │ │ - cmp r2, r1 │ │ │ │ - movlt r3, r7 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r2, [r3, #-2] │ │ │ │ - b 873d4 <__cxa_atexit@plt+0x7ac24> │ │ │ │ - bic r1, r7, #3 │ │ │ │ - ldr r1, [r1] │ │ │ │ - ldrh r1, [r1, #-2] │ │ │ │ - b 87400 <__cxa_atexit@plt+0x7ac50> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + addseq pc, r7, #240, 24 @ 0xf000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - and r0, r7, #3 │ │ │ │ - ldmib r5, {r1, r3} │ │ │ │ - cmp r0, #3 │ │ │ │ - beq 87480 <__cxa_atexit@plt+0x7acd0> │ │ │ │ - sub r7, r0, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - movlt r2, r3 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 87768 <__cxa_atexit@plt+0x7afb8> │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 877b0 <__cxa_atexit@plt+0x7b000> │ │ │ │ + ldr r2, [pc, #136] @ 877d0 <__cxa_atexit@plt+0x7b020> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r1, [pc, #120] @ 877d4 <__cxa_atexit@plt+0x7b024> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + str r2, [r6, #12] │ │ │ │ + b 877a4 <__cxa_atexit@plt+0x7aff4> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 877b8 <__cxa_atexit@plt+0x7b008> │ │ │ │ + ldr lr, [pc, #76] @ 877c8 <__cxa_atexit@plt+0x7b018> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #56] @ 877cc <__cxa_atexit@plt+0x7b01c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r2, r7, lr} │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 87468 <__cxa_atexit@plt+0x7acb8> │ │ │ │ + mov r6, #12 │ │ │ │ + b 877bc <__cxa_atexit@plt+0x7b00c> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + adcseq pc, r8, #184, 14 @ 0x2e00000 │ │ │ │ + adcseq pc, r8, #184, 14 @ 0x2e00000 │ │ │ │ + adcseq pc, r8, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8752c <__cxa_atexit@plt+0x7ad7c> │ │ │ │ - ldr r3, [pc, #172] @ 8755c <__cxa_atexit@plt+0x7adac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 8750c <__cxa_atexit@plt+0x7ad5c> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 8753c <__cxa_atexit@plt+0x7ad8c> │ │ │ │ - sub r3, r3, #1 │ │ │ │ - ldr r2, [pc, #144] @ 87560 <__cxa_atexit@plt+0x7adb0> │ │ │ │ + mov sl, r9 │ │ │ │ + ldr r7, [pc, #8] @ 877f8 <__cxa_atexit@plt+0x7b048> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + b 1b700 <__cxa_atexit@plt+0xef50> │ │ │ │ + adcseq pc, r8, #68, 16 @ 0x440000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 87878 <__cxa_atexit@plt+0x7b0c8> │ │ │ │ + ldr r7, [pc, #108] @ 87888 <__cxa_atexit@plt+0x7b0d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8785c <__cxa_atexit@plt+0x7b0ac> │ │ │ │ + tst r8, #2 │ │ │ │ + bne 87848 <__cxa_atexit@plt+0x7b098> │ │ │ │ + ldr r2, [pc, #84] @ 8788c <__cxa_atexit@plt+0x7b0dc> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 8751c <__cxa_atexit@plt+0x7ad6c> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 8754c <__cxa_atexit@plt+0x7ad9c> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #116] @ 87564 <__cxa_atexit@plt+0x7adb4> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #108] @ 87568 <__cxa_atexit@plt+0x7adb8> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8786c <__cxa_atexit@plt+0x7b0bc> │ │ │ │ + ldr r7, [pc, #64] @ 87890 <__cxa_atexit@plt+0x7b0e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - addcc r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 8756c <__cxa_atexit@plt+0x7adbc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #20] @ 87894 <__cxa_atexit@plt+0x7b0e4> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r3, r8, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 874c8 <__cxa_atexit@plt+0x7ad18> │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 874e8 <__cxa_atexit@plt+0x7ad38> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - adcseq pc, r8, #12, 22 @ 0x3000 │ │ │ │ - adcseq pc, r8, #120, 20 @ 0x78000 │ │ │ │ - addseq r2, r8, #184, 24 @ 0xb800 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + adcseq pc, r8, #216, 14 @ 0x3600000 │ │ │ │ + addseq pc, r7, #204, 22 @ 0x33000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 875dc <__cxa_atexit@plt+0x7ae2c> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #100] @ 875fc <__cxa_atexit@plt+0x7ae4c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 875d4 <__cxa_atexit@plt+0x7ae24> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 875ec <__cxa_atexit@plt+0x7ae3c> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #72] @ 87600 <__cxa_atexit@plt+0x7ae50> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #64] @ 87604 <__cxa_atexit@plt+0x7ae54> │ │ │ │ + tst r7, #2 │ │ │ │ + bne 878c0 <__cxa_atexit@plt+0x7b110> │ │ │ │ + ldr r3, [pc, #44] @ 878dc <__cxa_atexit@plt+0x7b12c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 878d4 <__cxa_atexit@plt+0x7b124> │ │ │ │ + ldr r7, [pc, #24] @ 878e0 <__cxa_atexit@plt+0x7b130> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addlt r7, r1, #1 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 87590 <__cxa_atexit@plt+0x7ade0> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 875b0 <__cxa_atexit@plt+0x7ae00> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - adcseq pc, r8, #68, 20 @ 0x44000 │ │ │ │ - adcseq pc, r8, #176, 18 @ 0x2c0000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + adcseq pc, r8, #96, 14 @ 0x1800000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 87648 <__cxa_atexit@plt+0x7ae98> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ 87658 <__cxa_atexit@plt+0x7aea8> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #36] @ 8765c <__cxa_atexit@plt+0x7aeac> │ │ │ │ + ldr r7, [pc, #12] @ 87900 <__cxa_atexit@plt+0x7b150> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addlt r7, r1, #1 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 87624 <__cxa_atexit@plt+0x7ae74> │ │ │ │ - adcseq pc, r8, #208, 18 @ 0x340000 │ │ │ │ - adcseq pc, r8, #60, 18 @ 0xf0000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + adcseq pc, r8, #52, 14 @ 0xd00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 876f4 <__cxa_atexit@plt+0x7af44> │ │ │ │ - ldr r3, [pc, #164] @ 87724 <__cxa_atexit@plt+0x7af74> │ │ │ │ + bhi 87964 <__cxa_atexit@plt+0x7b1b4> │ │ │ │ + ldr r3, [pc, #80] @ 87974 <__cxa_atexit@plt+0x7b1c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 876d4 <__cxa_atexit@plt+0x7af24> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 87704 <__cxa_atexit@plt+0x7af54> │ │ │ │ - sub r3, r3, #1 │ │ │ │ - ldr r2, [pc, #136] @ 87728 <__cxa_atexit@plt+0x7af78> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 876e4 <__cxa_atexit@plt+0x7af34> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 87714 <__cxa_atexit@plt+0x7af64> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #108] @ 8772c <__cxa_atexit@plt+0x7af7c> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - addcc r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 87940 <__cxa_atexit@plt+0x7b190> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 87950 <__cxa_atexit@plt+0x7b1a0> │ │ │ │ + ldr r8, [r8, #2] │ │ │ │ + b 1ad84 <__cxa_atexit@plt+0xe5d4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 87730 <__cxa_atexit@plt+0x7af80> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - bic r3, r9, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 87698 <__cxa_atexit@plt+0x7aee8> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 876b8 <__cxa_atexit@plt+0x7af08> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - adcseq pc, r8, #60, 20 @ 0x3c000 │ │ │ │ - addseq r2, r8, #244, 20 @ 0xf4000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 87798 <__cxa_atexit@plt+0x7afe8> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #92] @ 877b8 <__cxa_atexit@plt+0x7b008> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 87790 <__cxa_atexit@plt+0x7afe0> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 877a8 <__cxa_atexit@plt+0x7aff8> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #64] @ 877bc <__cxa_atexit@plt+0x7b00c> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ + ldr r7, [pc, #36] @ 8797c <__cxa_atexit@plt+0x7b1cc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #12] @ 87978 <__cxa_atexit@plt+0x7b1c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 87754 <__cxa_atexit@plt+0x7afa4> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 87774 <__cxa_atexit@plt+0x7afc4> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - adcseq pc, r8, #128, 18 @ 0x200000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + addseq pc, r7, #228, 20 @ 0xe4000 │ │ │ │ + adcseq pc, r8, #208, 12 @ 0xd000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 877f8 <__cxa_atexit@plt+0x7b048> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #36] @ 87808 <__cxa_atexit@plt+0x7b058> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 879a0 <__cxa_atexit@plt+0x7b1f0> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1ad84 <__cxa_atexit@plt+0xe5d4> │ │ │ │ + ldr r7, [pc, #12] @ 879b4 <__cxa_atexit@plt+0x7b204> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 877dc <__cxa_atexit@plt+0x7b02c> │ │ │ │ - adcseq pc, r8, #24, 18 @ 0x60000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + adcseq pc, r8, #128, 12 @ 0x8000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + mov sl, r8 │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 878a4 <__cxa_atexit@plt+0x7b0f4> │ │ │ │ - ldr r2, [pc, #168] @ 878d4 <__cxa_atexit@plt+0x7b124> │ │ │ │ - mov r3, r5 │ │ │ │ + bhi 87a24 <__cxa_atexit@plt+0x7b274> │ │ │ │ + ldr r3, [pc, #112] @ 87a4c <__cxa_atexit@plt+0x7b29c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #108] @ 87a50 <__cxa_atexit@plt+0x7b2a0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - ands r2, r9, #3 │ │ │ │ - stmib r3, {r8, r9} │ │ │ │ - beq 87874 <__cxa_atexit@plt+0x7b0c4> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 878b4 <__cxa_atexit@plt+0x7b104> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #132] @ 878d8 <__cxa_atexit@plt+0x7b128> │ │ │ │ - str r2, [r3] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r7] │ │ │ │ - bne 87884 <__cxa_atexit@plt+0x7b0d4> │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r1, [pc, #104] @ 87a54 <__cxa_atexit@plt+0x7b2a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add r3, r3, #2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 87a14 <__cxa_atexit@plt+0x7b264> │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 878c4 <__cxa_atexit@plt+0x7b114> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ - movcc r8, r9 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, sl │ │ │ │ + b 1f64c <__cxa_atexit@plt+0x12e9c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 878dc <__cxa_atexit@plt+0x7b12c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #44] @ 87a58 <__cxa_atexit@plt+0x7b2a8> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #40] @ 87a5c <__cxa_atexit@plt+0x7b2ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #36] @ 87a60 <__cxa_atexit@plt+0x7b2b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + add r8, r3, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r2, r9, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b 8784c <__cxa_atexit@plt+0x7b09c> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 87890 <__cxa_atexit@plt+0x7b0e0> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - addseq r2, r8, #72, 18 @ 0x120000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 87950 <__cxa_atexit@plt+0x7b1a0> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #104] @ 87970 <__cxa_atexit@plt+0x7b1c0> │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 87944 <__cxa_atexit@plt+0x7b194> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 87960 <__cxa_atexit@plt+0x7b1b0> │ │ │ │ - sub r1, r1, #1 │ │ │ │ - cmp r2, r1 │ │ │ │ - movlt r7, r3 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [r7] │ │ │ │ + addseq ip, r7, #144, 18 @ 0x240000 │ │ │ │ + @ instruction: 0xfff97c64 │ │ │ │ + adcseq pc, r8, #20, 10 @ 0x5000000 │ │ │ │ + addseq ip, r7, #96, 16 @ 0x600000 │ │ │ │ + addseq ip, r7, #56, 18 @ 0xe0000 │ │ │ │ + adcseq pc, r8, #196, 8 @ 0xc4000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 87a9c <__cxa_atexit@plt+0x7b2ec> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 87aa4 <__cxa_atexit@plt+0x7b2f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + adcseq pc, r8, #196, 8 @ 0xc4000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 87ae4 <__cxa_atexit@plt+0x7b334> │ │ │ │ + ldr r2, [pc, #36] @ 87aec <__cxa_atexit@plt+0x7b33c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r2, [r3, #-2] │ │ │ │ - b 87900 <__cxa_atexit@plt+0x7b150> │ │ │ │ - bic r1, r7, #3 │ │ │ │ - ldr r1, [r1] │ │ │ │ - ldrh r1, [r1, #-2] │ │ │ │ - b 8792c <__cxa_atexit@plt+0x7b17c> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - and r0, r7, #3 │ │ │ │ - ldmib r5, {r1, r3} │ │ │ │ - cmp r0, #3 │ │ │ │ - beq 879ac <__cxa_atexit@plt+0x7b1fc> │ │ │ │ - sub r7, r0, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - movlt r3, r2 │ │ │ │ - bic r7, r3, #3 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 87b3c <__cxa_atexit@plt+0x7b38c> │ │ │ │ + ldr r2, [pc, #52] @ 87b48 <__cxa_atexit@plt+0x7b398> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + str r1, [r8, #16] │ │ │ │ add r5, r5, #16 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 87994 <__cxa_atexit@plt+0x7b1e4> │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 87be4 <__cxa_atexit@plt+0x7b434> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 87bec <__cxa_atexit@plt+0x7b43c> │ │ │ │ + ldr r7, [pc, #164] @ 87c24 <__cxa_atexit@plt+0x7b474> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #160] @ 87c28 <__cxa_atexit@plt+0x7b478> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r9} │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + sub r8, r6, #1 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 87a7c <__cxa_atexit@plt+0x7b2cc> │ │ │ │ - ldr r2, [pc, #176] @ 87a8c <__cxa_atexit@plt+0x7b2dc> │ │ │ │ - mov r7, r5 │ │ │ │ - str r9, [r7, #-4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-4] │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 87a24 <__cxa_atexit@plt+0x7b274> │ │ │ │ - and r3, r9, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 87a34 <__cxa_atexit@plt+0x7b284> │ │ │ │ - ldr r2, [pc, #152] @ 87a9c <__cxa_atexit@plt+0x7b2ec> │ │ │ │ - cmp r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7] │ │ │ │ - beq 87a6c <__cxa_atexit@plt+0x7b2bc> │ │ │ │ - ldr r7, [pc, #136] @ 87aa0 <__cxa_atexit@plt+0x7b2f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #84] @ 87a90 <__cxa_atexit@plt+0x7b2e0> │ │ │ │ - cmp r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7] │ │ │ │ - beq 87a6c <__cxa_atexit@plt+0x7b2bc> │ │ │ │ - ldr r2, [pc, #68] @ 87a94 <__cxa_atexit@plt+0x7b2e4> │ │ │ │ - cmp r3, #2 │ │ │ │ + bhi 87c04 <__cxa_atexit@plt+0x7b454> │ │ │ │ + ldr r7, [pc, #132] @ 87c2c <__cxa_atexit@plt+0x7b47c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #128] @ 87c30 <__cxa_atexit@plt+0x7b480> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #60] @ 87a98 <__cxa_atexit@plt+0x7b2e8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - addeq r7, r2, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 87bd4 <__cxa_atexit@plt+0x7b424> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1f64c <__cxa_atexit@plt+0x12e9c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 87aa4 <__cxa_atexit@plt+0x7b2f4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 87bf4 <__cxa_atexit@plt+0x7b444> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 87c3c <__cxa_atexit@plt+0x7b48c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 87c34 <__cxa_atexit@plt+0x7b484> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #36] @ 87c38 <__cxa_atexit@plt+0x7b488> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - adcseq pc, r8, #32, 10 @ 0x8000000 │ │ │ │ - adcseq pc, r8, #164, 10 @ 0x29000000 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - adcseq pc, r8, #232, 10 @ 0x3a000000 │ │ │ │ - addseq r2, r8, #156, 14 @ 0x2700000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - and r1, r7, #3 │ │ │ │ - bne 87af4 <__cxa_atexit@plt+0x7b344> │ │ │ │ - ldr r2, [pc, #112] @ 87b44 <__cxa_atexit@plt+0x7b394> │ │ │ │ - cmp r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 87b2c <__cxa_atexit@plt+0x7b37c> │ │ │ │ - ldr r7, [pc, #96] @ 87b48 <__cxa_atexit@plt+0x7b398> │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + adcseq pc, r8, #176, 6 @ 0xc0000002 │ │ │ │ + @ instruction: 0xfff97aa0 │ │ │ │ + adcseq pc, r8, #132, 8 @ 0x84000000 │ │ │ │ + addseq ip, r7, #128, 12 @ 0x8000000 │ │ │ │ + adcseq pc, r8, #32, 8 @ 0x20000000 │ │ │ │ + addseq pc, r7, #92, 16 @ 0x5c0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r8 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 87cd0 <__cxa_atexit@plt+0x7b520> │ │ │ │ + ldr r7, [pc, #172] @ 87d10 <__cxa_atexit@plt+0x7b560> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #60] @ 87b38 <__cxa_atexit@plt+0x7b388> │ │ │ │ - cmp r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 87b2c <__cxa_atexit@plt+0x7b37c> │ │ │ │ - ldr r3, [pc, #44] @ 87b3c <__cxa_atexit@plt+0x7b38c> │ │ │ │ - cmp r1, #2 │ │ │ │ + add r7, r7, #129 @ 0x81 │ │ │ │ + ldr r3, [pc, #164] @ 87d14 <__cxa_atexit@plt+0x7b564> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #36] @ 87b40 <__cxa_atexit@plt+0x7b390> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 87ce4 <__cxa_atexit@plt+0x7b534> │ │ │ │ + ldr r7, [pc, #144] @ 87d18 <__cxa_atexit@plt+0x7b568> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #140] @ 87d1c <__cxa_atexit@plt+0x7b56c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #136] @ 87d20 <__cxa_atexit@plt+0x7b570> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add r7, r7, #3 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 87cc0 <__cxa_atexit@plt+0x7b510> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1f64c <__cxa_atexit@plt+0x12e9c> │ │ │ │ + ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - adcseq pc, r8, #96, 8 @ 0x60000000 │ │ │ │ - adcseq pc, r8, #228, 8 @ 0xe4000000 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - adcseq pc, r8, #24, 10 @ 0x6000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 87b68 <__cxa_atexit@plt+0x7b3b8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r7, [pc, #88] @ 87d30 <__cxa_atexit@plt+0x7b580> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ bx r0 │ │ │ │ - adcseq pc, r8, #164, 8 @ 0xa4000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 87ba0 <__cxa_atexit@plt+0x7b3f0> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 87ba4 <__cxa_atexit@plt+0x7b3f4> │ │ │ │ + ldr r7, [pc, #56] @ 87d24 <__cxa_atexit@plt+0x7b574> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #52] @ 87d28 <__cxa_atexit@plt+0x7b578> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r3, [pc, #48] @ 87d2c <__cxa_atexit@plt+0x7b57c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r5, #3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - adcseq pc, r8, #240, 6 @ 0xc0000003 │ │ │ │ - adcseq pc, r8, #116, 8 @ 0x74000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + adcseq pc, r8, #240, 4 │ │ │ │ + adcseq pc, r8, #200, 4 @ 0x8000000c │ │ │ │ + addseq ip, r7, #240, 12 @ 0xf000000 │ │ │ │ + @ instruction: 0xfff979b8 │ │ │ │ + adcseq pc, r8, #156, 6 @ 0x70000002 │ │ │ │ + addseq ip, r7, #160, 10 @ 0x28000000 │ │ │ │ + addseq ip, r7, #132, 12 @ 0x8400000 │ │ │ │ + adcseq pc, r8, #56, 6 @ 0xe0000000 │ │ │ │ + addseq pc, r7, #132, 14 @ 0x2100000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 87c78 <__cxa_atexit@plt+0x7b4c8> │ │ │ │ - ldr r2, [pc, #192] @ 87c88 <__cxa_atexit@plt+0x7b4d8> │ │ │ │ - mov r7, r5 │ │ │ │ - str r9, [r7, #-4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-4] │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 87c20 <__cxa_atexit@plt+0x7b470> │ │ │ │ - and r3, r9, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 87c30 <__cxa_atexit@plt+0x7b480> │ │ │ │ - ldr r2, [pc, #168] @ 87c98 <__cxa_atexit@plt+0x7b4e8> │ │ │ │ - cmp r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7] │ │ │ │ - beq 87c68 <__cxa_atexit@plt+0x7b4b8> │ │ │ │ - ldr r2, [pc, #152] @ 87c9c <__cxa_atexit@plt+0x7b4ec> │ │ │ │ - cmp r3, #2 │ │ │ │ + bhi 87d64 <__cxa_atexit@plt+0x7b5b4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 87d6c <__cxa_atexit@plt+0x7b5bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #144] @ 87ca0 <__cxa_atexit@plt+0x7b4f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #3 │ │ │ │ - addeq r7, r2, #2 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff664 <__cxa_atexit@plt+0x3f2eb4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + adcseq pc, r8, #252, 2 @ 0x3f │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 87da4 <__cxa_atexit@plt+0x7b5f4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 87dac <__cxa_atexit@plt+0x7b5fc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #84] @ 87c8c <__cxa_atexit@plt+0x7b4dc> │ │ │ │ - cmp r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7] │ │ │ │ - beq 87c68 <__cxa_atexit@plt+0x7b4b8> │ │ │ │ - ldr r2, [pc, #68] @ 87c90 <__cxa_atexit@plt+0x7b4e0> │ │ │ │ - cmp r3, #2 │ │ │ │ + adcseq pc, r8, #188, 2 @ 0x2f │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub sl, r5, #20 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 87e28 <__cxa_atexit@plt+0x7b678> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 87e34 <__cxa_atexit@plt+0x7b684> │ │ │ │ + ldr lr, [pc, #100] @ 87e44 <__cxa_atexit@plt+0x7b694> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 87e48 <__cxa_atexit@plt+0x7b698> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r2, [pc, #68] @ 87e4c <__cxa_atexit@plt+0x7b69c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #60] @ 87c94 <__cxa_atexit@plt+0x7b4e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r2, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 87ca4 <__cxa_atexit@plt+0x7b4f4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + mov r5, sl │ │ │ │ + b 3ff684 <__cxa_atexit@plt+0x3f2ed4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - adcseq pc, r8, #184, 8 @ 0xb8000000 │ │ │ │ - adcseq pc, r8, #172, 8 @ 0xac000000 │ │ │ │ - andeq r0, r0, r0, ror r1 │ │ │ │ - adcseq pc, r8, #252, 8 @ 0xfc000000 │ │ │ │ - adcseq pc, r8, #252, 8 @ 0xfc000000 │ │ │ │ - addseq r2, r8, #164, 10 @ 0x29000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - and r1, r7, #3 │ │ │ │ - bne 87d04 <__cxa_atexit@plt+0x7b554> │ │ │ │ - ldr r2, [pc, #128] @ 87d54 <__cxa_atexit@plt+0x7b5a4> │ │ │ │ - cmp r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 87d3c <__cxa_atexit@plt+0x7b58c> │ │ │ │ - ldr r3, [pc, #112] @ 87d58 <__cxa_atexit@plt+0x7b5a8> │ │ │ │ - cmp r1, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #104] @ 87d5c <__cxa_atexit@plt+0x7b5ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #60] @ 87d48 <__cxa_atexit@plt+0x7b598> │ │ │ │ - cmp r1, #0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + adcseq pc, r8, #100, 2 │ │ │ │ + adcseq pc, r8, #36, 4 @ 0x40000002 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 87e90 <__cxa_atexit@plt+0x7b6e0> │ │ │ │ + ldr r2, [pc, #40] @ 87e98 <__cxa_atexit@plt+0x7b6e8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 87d3c <__cxa_atexit@plt+0x7b58c> │ │ │ │ - ldr r3, [pc, #44] @ 87d4c <__cxa_atexit@plt+0x7b59c> │ │ │ │ - cmp r1, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #36] @ 87d50 <__cxa_atexit@plt+0x7b5a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r3, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - adcseq pc, r8, #228, 6 @ 0x90000003 │ │ │ │ - adcseq pc, r8, #216, 6 @ 0x60000003 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - adcseq pc, r8, #24, 8 @ 0x18000000 │ │ │ │ - adcseq pc, r8, #24, 8 @ 0x18000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 87d94 <__cxa_atexit@plt+0x7b5e4> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 87d98 <__cxa_atexit@plt+0x7b5e8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #3 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - adcseq pc, r8, #140, 6 @ 0x30000002 │ │ │ │ - adcseq pc, r8, #140, 6 @ 0x30000002 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 87dd0 <__cxa_atexit@plt+0x7b620> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 87dd4 <__cxa_atexit@plt+0x7b624> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 87eec <__cxa_atexit@plt+0x7b73c> │ │ │ │ + ldr lr, [pc, #56] @ 87ef8 <__cxa_atexit@plt+0x7b748> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add r3, r5, #8 │ │ │ │ + ldm r3, {r0, r2, r3} │ │ │ │ + str lr, [r8, #4]! │ │ │ │ + str r0, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r2, [r8, #16] │ │ │ │ + str r1, [r8, #20] │ │ │ │ + add r5, r5, #20 │ │ │ │ mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - adcseq pc, r8, #84, 6 @ 0x50000001 │ │ │ │ - adcseq pc, r8, #72, 6 @ 0x20000001 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 87e98 <__cxa_atexit@plt+0x7b6e8> │ │ │ │ - ldr r2, [pc, #176] @ 87ea8 <__cxa_atexit@plt+0x7b6f8> │ │ │ │ - mov r7, r5 │ │ │ │ - str r8, [r7, #-4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-4] │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 87e40 <__cxa_atexit@plt+0x7b690> │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 87e50 <__cxa_atexit@plt+0x7b6a0> │ │ │ │ - ldr r2, [pc, #152] @ 87eb8 <__cxa_atexit@plt+0x7b708> │ │ │ │ - cmp r3, #0 │ │ │ │ + bhi 87f28 <__cxa_atexit@plt+0x7b778> │ │ │ │ + ldr r2, [pc, #28] @ 87f38 <__cxa_atexit@plt+0x7b788> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r7] │ │ │ │ - beq 87e88 <__cxa_atexit@plt+0x7b6d8> │ │ │ │ - ldr r7, [pc, #136] @ 87ebc <__cxa_atexit@plt+0x7b70c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + b 3ff68c <__cxa_atexit@plt+0x3f2edc> │ │ │ │ + ldr r7, [pc, #12] @ 87f3c <__cxa_atexit@plt+0x7b78c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #84] @ 87eac <__cxa_atexit@plt+0x7b6fc> │ │ │ │ - cmp r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7] │ │ │ │ - beq 87e88 <__cxa_atexit@plt+0x7b6d8> │ │ │ │ - ldr r2, [pc, #68] @ 87eb0 <__cxa_atexit@plt+0x7b700> │ │ │ │ - cmp r3, #2 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + addseq pc, r7, #48, 10 @ 0xc000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 87ff0 <__cxa_atexit@plt+0x7b840> │ │ │ │ + ldr r8, [pc, #184] @ 8801c <__cxa_atexit@plt+0x7b86c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #180] @ 88020 <__cxa_atexit@plt+0x7b870> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #8]! │ │ │ │ + ldr r9, [pc, #168] @ 88024 <__cxa_atexit@plt+0x7b874> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [r3, #-4] │ │ │ │ + ldr sl, [r3, #4] │ │ │ │ + str r8, [r2, #4]! │ │ │ │ + str r9, [r3] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str lr, [r2, #12] │ │ │ │ + str r7, [r2, #16] │ │ │ │ + str r0, [r2, #20] │ │ │ │ + sub r8, r6, #5 │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 87ffc <__cxa_atexit@plt+0x7b84c> │ │ │ │ + ldr r3, [pc, #112] @ 88028 <__cxa_atexit@plt+0x7b878> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #108] @ 8802c <__cxa_atexit@plt+0x7b87c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #60] @ 87eb4 <__cxa_atexit@plt+0x7b704> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r2, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmda r5, {r3, r8} │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 87fe0 <__cxa_atexit@plt+0x7b830> │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, sl │ │ │ │ + b 1f64c <__cxa_atexit@plt+0x12e9c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 87ec0 <__cxa_atexit@plt+0x7b710> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldr r7, [pc, #44] @ 88030 <__cxa_atexit@plt+0x7b880> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #40] @ 88034 <__cxa_atexit@plt+0x7b884> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - adcseq pc, r8, #144, 2 @ 0x24 │ │ │ │ - adcseq pc, r8, #252 @ 0xfc │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - adcseq pc, r8, #64, 2 │ │ │ │ - addseq r2, r8, #136, 6 @ 0x20000002 │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + adcseq lr, r8, #188, 30 @ 0x2f0 │ │ │ │ + @ instruction: 0xfff97690 │ │ │ │ + adcseq pc, r8, #116 @ 0x74 │ │ │ │ + addseq ip, r7, #136, 4 @ 0x80000008 │ │ │ │ + adcseq pc, r8, #40 @ 0x28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - and r1, r7, #3 │ │ │ │ - bne 87f10 <__cxa_atexit@plt+0x7b760> │ │ │ │ - ldr r2, [pc, #112] @ 87f60 <__cxa_atexit@plt+0x7b7b0> │ │ │ │ - cmp r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 87f48 <__cxa_atexit@plt+0x7b798> │ │ │ │ - ldr r7, [pc, #96] @ 87f64 <__cxa_atexit@plt+0x7b7b4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #60] @ 87f54 <__cxa_atexit@plt+0x7b7a4> │ │ │ │ - cmp r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 87f48 <__cxa_atexit@plt+0x7b798> │ │ │ │ - ldr r3, [pc, #44] @ 87f58 <__cxa_atexit@plt+0x7b7a8> │ │ │ │ - cmp r1, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #36] @ 87f5c <__cxa_atexit@plt+0x7b7ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r3, #1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 88068 <__cxa_atexit@plt+0x7b8b8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 88070 <__cxa_atexit@plt+0x7b8c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff694 <__cxa_atexit@plt+0x3f2ee4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + adcseq lr, r8, #248, 28 @ 0xf80 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 880c0 <__cxa_atexit@plt+0x7b910> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 880c8 <__cxa_atexit@plt+0x7b918> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 880cc <__cxa_atexit@plt+0x7b91c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ + b 3ff69c <__cxa_atexit@plt+0x3f2eec> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - adcseq pc, r8, #208 @ 0xd0 │ │ │ │ - adcseq pc, r8, #60 @ 0x3c │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - adcseq pc, r8, #112 @ 0x70 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 87f84 <__cxa_atexit@plt+0x7b7d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + adcseq lr, r8, #180, 28 @ 0xb40 │ │ │ │ + adcseq lr, r8, #136, 30 @ 0x220 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8810c <__cxa_atexit@plt+0x7b95c> │ │ │ │ + ldr r2, [pc, #36] @ 88114 <__cxa_atexit@plt+0x7b964> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - adcseq lr, r8, #252, 30 @ 0x3f0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 87fbc <__cxa_atexit@plt+0x7b80c> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 87fc0 <__cxa_atexit@plt+0x7b810> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 88164 <__cxa_atexit@plt+0x7b9b4> │ │ │ │ + ldr r2, [pc, #52] @ 88170 <__cxa_atexit@plt+0x7b9c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - adcseq pc, r8, #96 @ 0x60 │ │ │ │ - adcseq lr, r8, #204, 30 @ 0x330 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 88224 <__cxa_atexit@plt+0x7ba74> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 8822c <__cxa_atexit@plt+0x7ba7c> │ │ │ │ + ldr r7, [pc, #188] @ 88268 <__cxa_atexit@plt+0x7bab8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #184] @ 8826c <__cxa_atexit@plt+0x7babc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #180] @ 88270 <__cxa_atexit@plt+0x7bac0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + sub r8, r6, #1 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 88054 <__cxa_atexit@plt+0x7b8a4> │ │ │ │ - ldr r2, [pc, #128] @ 88064 <__cxa_atexit@plt+0x7b8b4> │ │ │ │ - mov r7, r5 │ │ │ │ - str r8, [r7, #-4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-4] │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 88028 <__cxa_atexit@plt+0x7b878> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 88038 <__cxa_atexit@plt+0x7b888> │ │ │ │ - ldr r3, [pc, #96] @ 88068 <__cxa_atexit@plt+0x7b8b8> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq 88044 <__cxa_atexit@plt+0x7b894> │ │ │ │ - ldr r7, [pc, #80] @ 8806c <__cxa_atexit@plt+0x7b8bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + bhi 88248 <__cxa_atexit@plt+0x7ba98> │ │ │ │ + ldr r7, [pc, #140] @ 88274 <__cxa_atexit@plt+0x7bac4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #136] @ 88278 <__cxa_atexit@plt+0x7bac8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 88214 <__cxa_atexit@plt+0x7ba64> │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, sl │ │ │ │ + b 1f64c <__cxa_atexit@plt+0x12e9c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 88070 <__cxa_atexit@plt+0x7b8c0> │ │ │ │ + mov r6, r3 │ │ │ │ + b 88234 <__cxa_atexit@plt+0x7ba84> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #72] @ 88284 <__cxa_atexit@plt+0x7bad4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 8827c <__cxa_atexit@plt+0x7bacc> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #40] @ 88280 <__cxa_atexit@plt+0x7bad0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - adcseq pc, r8, #20, 4 @ 0x40000001 │ │ │ │ - addseq r2, r8, #208, 2 @ 0x34 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + adcseq lr, r8, #124, 26 @ 0x1f00 │ │ │ │ + @ instruction: 0xfff97460 │ │ │ │ + adcseq lr, r8, #68, 28 @ 0x440 │ │ │ │ + addseq ip, r7, #60 @ 0x3c │ │ │ │ + adcseq lr, r8, #220, 26 @ 0x3700 │ │ │ │ + addseq pc, r7, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 880bc <__cxa_atexit@plt+0x7b90c> │ │ │ │ - ldr r2, [pc, #60] @ 880d8 <__cxa_atexit@plt+0x7b928> │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 880cc <__cxa_atexit@plt+0x7b91c> │ │ │ │ - ldr r7, [pc, #44] @ 880dc <__cxa_atexit@plt+0x7b92c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 882b8 <__cxa_atexit@plt+0x7bb08> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 882c0 <__cxa_atexit@plt+0x7bb10> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6a4 <__cxa_atexit@plt+0x3f2ef4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ + adcseq lr, r8, #168, 24 @ 0xa800 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 88310 <__cxa_atexit@plt+0x7bb60> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 88318 <__cxa_atexit@plt+0x7bb68> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 8831c <__cxa_atexit@plt+0x7bb6c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6ac <__cxa_atexit@plt+0x3f2efc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + adcseq lr, r8, #100, 24 @ 0x6400 │ │ │ │ + adcseq lr, r8, #56, 26 @ 0xe00 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8835c <__cxa_atexit@plt+0x7bbac> │ │ │ │ + ldr r2, [pc, #36] @ 88364 <__cxa_atexit@plt+0x7bbb4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - adcseq pc, r8, #128, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 880fc <__cxa_atexit@plt+0x7b94c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - adcseq pc, r8, #64, 2 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 883b4 <__cxa_atexit@plt+0x7bc04> │ │ │ │ + ldr r2, [pc, #52] @ 883c0 <__cxa_atexit@plt+0x7bc10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 88474 <__cxa_atexit@plt+0x7bcc4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 8847c <__cxa_atexit@plt+0x7bccc> │ │ │ │ + ldr r7, [pc, #188] @ 884b8 <__cxa_atexit@plt+0x7bd08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #184] @ 884bc <__cxa_atexit@plt+0x7bd0c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #180] @ 884c0 <__cxa_atexit@plt+0x7bd10> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + sub r8, r6, #1 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 881c0 <__cxa_atexit@plt+0x7ba10> │ │ │ │ - ldr r2, [pc, #176] @ 881d0 <__cxa_atexit@plt+0x7ba20> │ │ │ │ - mov r7, r5 │ │ │ │ - str r9, [r7, #-4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-4] │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 88168 <__cxa_atexit@plt+0x7b9b8> │ │ │ │ - and r3, r9, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 88178 <__cxa_atexit@plt+0x7b9c8> │ │ │ │ - ldr r2, [pc, #152] @ 881e0 <__cxa_atexit@plt+0x7ba30> │ │ │ │ - cmp r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7] │ │ │ │ - beq 881b0 <__cxa_atexit@plt+0x7ba00> │ │ │ │ - ldr r7, [pc, #136] @ 881e4 <__cxa_atexit@plt+0x7ba34> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + bhi 88498 <__cxa_atexit@plt+0x7bce8> │ │ │ │ + ldr r7, [pc, #140] @ 884c4 <__cxa_atexit@plt+0x7bd14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #136] @ 884c8 <__cxa_atexit@plt+0x7bd18> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 88464 <__cxa_atexit@plt+0x7bcb4> │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, sl │ │ │ │ + b 1f64c <__cxa_atexit@plt+0x12e9c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #84] @ 881d4 <__cxa_atexit@plt+0x7ba24> │ │ │ │ - cmp r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7] │ │ │ │ - beq 881b0 <__cxa_atexit@plt+0x7ba00> │ │ │ │ - ldr r2, [pc, #68] @ 881d8 <__cxa_atexit@plt+0x7ba28> │ │ │ │ - cmp r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #60] @ 881dc <__cxa_atexit@plt+0x7ba2c> │ │ │ │ + mov r6, r3 │ │ │ │ + b 88484 <__cxa_atexit@plt+0x7bcd4> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #72] @ 884d4 <__cxa_atexit@plt+0x7bd24> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 884cc <__cxa_atexit@plt+0x7bd1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #40] @ 884d0 <__cxa_atexit@plt+0x7bd20> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + adcseq lr, r8, #44, 22 @ 0xb000 │ │ │ │ + @ instruction: 0xfff97210 │ │ │ │ + adcseq lr, r8, #244, 22 @ 0x3d000 │ │ │ │ + addseq fp, r7, #236, 26 @ 0x3b00 │ │ │ │ + adcseq lr, r8, #140, 22 @ 0x23000 │ │ │ │ + addseq lr, r7, #220, 30 @ 0x370 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8857c <__cxa_atexit@plt+0x7bdcc> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [pc, #168] @ 885a4 <__cxa_atexit@plt+0x7bdf4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + and r0, r1, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 88544 <__cxa_atexit@plt+0x7bd94> │ │ │ │ + ldr lr, [pc, #152] @ 885ac <__cxa_atexit@plt+0x7bdfc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #148] @ 885b0 <__cxa_atexit@plt+0x7be00> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [r1, #2] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6b4 <__cxa_atexit@plt+0x3f2f04> │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 88584 <__cxa_atexit@plt+0x7bdd4> │ │ │ │ + ldr r7, [pc, #80] @ 885b4 <__cxa_atexit@plt+0x7be04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r2, #1 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 881e8 <__cxa_atexit@plt+0x7ba38> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #28] @ 885a8 <__cxa_atexit@plt+0x7bdf8> │ │ │ │ add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r6, #8 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq lr, r8, #84, 20 @ 0x54000 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + adcseq lr, r8, #16, 22 @ 0x4000 │ │ │ │ + adcseq lr, r8, #188, 18 @ 0x2f0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 885d8 <__cxa_atexit@plt+0x7be28> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - adcseq lr, r8, #104, 28 @ 0x680 │ │ │ │ - adcseq lr, r8, #212, 26 @ 0x3500 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - adcseq lr, r8, #24, 28 @ 0x180 │ │ │ │ - addseq r2, r8, #104 @ 0x68 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 88608 <__cxa_atexit@plt+0x7be58> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #32] @ 88618 <__cxa_atexit@plt+0x7be68> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq lr, r8, #40, 18 @ 0xa0000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - and r1, r7, #3 │ │ │ │ - bne 88238 <__cxa_atexit@plt+0x7ba88> │ │ │ │ - ldr r2, [pc, #112] @ 88288 <__cxa_atexit@plt+0x7bad8> │ │ │ │ - cmp r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 88270 <__cxa_atexit@plt+0x7bac0> │ │ │ │ - ldr r7, [pc, #96] @ 8828c <__cxa_atexit@plt+0x7badc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 88658 <__cxa_atexit@plt+0x7bea8> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #40] @ 88674 <__cxa_atexit@plt+0x7bec4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #60] @ 8827c <__cxa_atexit@plt+0x7bacc> │ │ │ │ - cmp r1, #0 │ │ │ │ + ldr r3, [pc, #24] @ 88678 <__cxa_atexit@plt+0x7bec8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq lr, r8, #212, 16 @ 0xd40000 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 88704 <__cxa_atexit@plt+0x7bf54> │ │ │ │ + ldr r6, [pc, #132] @ 88724 <__cxa_atexit@plt+0x7bf74> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r6, r7, r8} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 886f0 <__cxa_atexit@plt+0x7bf40> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 88710 <__cxa_atexit@plt+0x7bf60> │ │ │ │ + ldr r2, [pc, #88] @ 88728 <__cxa_atexit@plt+0x7bf78> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 88270 <__cxa_atexit@plt+0x7bac0> │ │ │ │ - ldr r3, [pc, #44] @ 88280 <__cxa_atexit@plt+0x7bad0> │ │ │ │ - cmp r1, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #36] @ 88284 <__cxa_atexit@plt+0x7bad4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r3, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r7} │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - adcseq lr, r8, #168, 26 @ 0x2a00 │ │ │ │ - adcseq lr, r8, #20, 26 @ 0x500 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - adcseq lr, r8, #72, 26 @ 0x1200 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 882ac <__cxa_atexit@plt+0x7bafc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq lr, r8, #212, 24 @ 0xd400 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 882e4 <__cxa_atexit@plt+0x7bb34> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 882e8 <__cxa_atexit@plt+0x7bb38> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 88778 <__cxa_atexit@plt+0x7bfc8> │ │ │ │ + ldr r2, [pc, #52] @ 88784 <__cxa_atexit@plt+0x7bfd4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + str r7, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - adcseq lr, r8, #56, 26 @ 0xe00 │ │ │ │ - adcseq lr, r8, #164, 24 @ 0xa400 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r7 │ │ │ │ - b 879c8 <__cxa_atexit@plt+0x7b218> │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + addseq fp, r7, #28, 24 @ 0x1c00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 88840 <__cxa_atexit@plt+0x7c090> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 88848 <__cxa_atexit@plt+0x7c098> │ │ │ │ + ldr r7, [pc, #192] @ 88884 <__cxa_atexit@plt+0x7c0d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #188] @ 88888 <__cxa_atexit@plt+0x7c0d8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #184] @ 8888c <__cxa_atexit@plt+0x7c0dc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #176] @ 88890 <__cxa_atexit@plt+0x7c0e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, lr} │ │ │ │ + sub r8, r6, #1 │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 88398 <__cxa_atexit@plt+0x7bbe8> │ │ │ │ - ldr r2, [pc, #128] @ 883a8 <__cxa_atexit@plt+0x7bbf8> │ │ │ │ - mov r7, r5 │ │ │ │ - str r8, [r7, #-4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-4] │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 88350 <__cxa_atexit@plt+0x7bba0> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 88360 <__cxa_atexit@plt+0x7bbb0> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + bhi 88864 <__cxa_atexit@plt+0x7c0b4> │ │ │ │ + ldr r7, [pc, #144] @ 88894 <__cxa_atexit@plt+0x7c0e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #140] @ 88898 <__cxa_atexit@plt+0x7c0e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 88830 <__cxa_atexit@plt+0x7c080> │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #68] @ 883ac <__cxa_atexit@plt+0x7bbfc> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq 88388 <__cxa_atexit@plt+0x7bbd8> │ │ │ │ - ldr r7, [pc, #52] @ 883b0 <__cxa_atexit@plt+0x7bc00> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, sl │ │ │ │ + b 1f64c <__cxa_atexit@plt+0x12e9c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 883b4 <__cxa_atexit@plt+0x7bc04> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + b 88850 <__cxa_atexit@plt+0x7c0a0> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #76] @ 888a4 <__cxa_atexit@plt+0x7c0f4> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - adcseq lr, r8, #184, 28 @ 0xb80 │ │ │ │ - addseq r1, r8, #152, 28 @ 0x980 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 883e8 <__cxa_atexit@plt+0x7bc38> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #48] @ 8889c <__cxa_atexit@plt+0x7c0ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #44] @ 888a0 <__cxa_atexit@plt+0x7c0f0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #44] @ 8841c <__cxa_atexit@plt+0x7bc6c> │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 88410 <__cxa_atexit@plt+0x7bc60> │ │ │ │ - ldr r7, [pc, #28] @ 88420 <__cxa_atexit@plt+0x7bc70> │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + adcseq lr, r8, #184, 14 @ 0x2e00000 │ │ │ │ + adcseq lr, r8, #88, 14 @ 0x1600000 │ │ │ │ + @ instruction: 0xfff96e44 │ │ │ │ + adcseq lr, r8, #40, 16 @ 0x280000 │ │ │ │ + addseq fp, r7, #32, 20 @ 0x20000 │ │ │ │ + adcseq lr, r8, #192, 14 @ 0x3000000 │ │ │ │ + addseq lr, r7, #20, 24 @ 0x1400 │ │ │ │ + addseq fp, r7, #0, 22 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 888d0 <__cxa_atexit@plt+0x7c120> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + addseq fp, r7, #232, 20 @ 0xe8000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 88978 <__cxa_atexit@plt+0x7c1c8> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [pc, #168] @ 889a0 <__cxa_atexit@plt+0x7c1f0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + and r0, r1, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 88940 <__cxa_atexit@plt+0x7c190> │ │ │ │ + ldr lr, [pc, #152] @ 889a8 <__cxa_atexit@plt+0x7c1f8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #148] @ 889ac <__cxa_atexit@plt+0x7c1fc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [r1, #2] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6bc <__cxa_atexit@plt+0x3f2f0c> │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 88980 <__cxa_atexit@plt+0x7c1d0> │ │ │ │ + ldr r7, [pc, #80] @ 889b0 <__cxa_atexit@plt+0x7c200> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - adcseq lr, r8, #48, 28 @ 0x300 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r7, [pc, #28] @ 889a4 <__cxa_atexit@plt+0x7c1f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r6, #8 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq lr, r8, #88, 12 @ 0x5800000 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + adcseq lr, r8, #20, 14 @ 0x500000 │ │ │ │ + adcseq lr, r8, #192, 10 @ 0x30000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 88440 <__cxa_atexit@plt+0x7bc90> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - adcseq lr, r8, #0, 28 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 884a4 <__cxa_atexit@plt+0x7bcf4> │ │ │ │ - ldr r3, [pc, #80] @ 884b4 <__cxa_atexit@plt+0x7bd04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 88494 <__cxa_atexit@plt+0x7bce4> │ │ │ │ - ldr r7, [pc, #64] @ 884b8 <__cxa_atexit@plt+0x7bd08> │ │ │ │ - ldr r8, [pc, #64] @ 884bc <__cxa_atexit@plt+0x7bd0c> │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - moveq r8, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, sl │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + bne 889d4 <__cxa_atexit@plt+0x7c224> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 884c0 <__cxa_atexit@plt+0x7bd10> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 88a04 <__cxa_atexit@plt+0x7c254> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #32] @ 88a14 <__cxa_atexit@plt+0x7c264> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - rsbeq r7, r4, #12451840 @ 0xbe0000 │ │ │ │ - rsbeq r7, r4, #12910592 @ 0xc50000 │ │ │ │ - addseq r1, r8, #184, 26 @ 0x2e00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq lr, r8, #44, 10 @ 0xb000000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 884f8 <__cxa_atexit@plt+0x7bd48> │ │ │ │ - ldr r8, [pc, #36] @ 884fc <__cxa_atexit@plt+0x7bd4c> │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r3, r5, #8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r8, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - rsbeq r7, r4, #5898240 @ 0x5a0000 │ │ │ │ - rsbeq r7, r4, #6356992 @ 0x610000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 88560 <__cxa_atexit@plt+0x7bdb0> │ │ │ │ - ldr r3, [pc, #80] @ 88570 <__cxa_atexit@plt+0x7bdc0> │ │ │ │ - ands r2, r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - beq 88550 <__cxa_atexit@plt+0x7bda0> │ │ │ │ - ldr r7, [pc, #64] @ 88574 <__cxa_atexit@plt+0x7bdc4> │ │ │ │ - ldr r3, [pc, #64] @ 88578 <__cxa_atexit@plt+0x7bdc8> │ │ │ │ - cmp r2, #2 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 88a54 <__cxa_atexit@plt+0x7c2a4> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #40] @ 88a70 <__cxa_atexit@plt+0x7c2c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 88a74 <__cxa_atexit@plt+0x7c2c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - moveq r3, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq lr, r8, #216, 8 @ 0xd8000000 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 88b00 <__cxa_atexit@plt+0x7c350> │ │ │ │ + ldr r6, [pc, #132] @ 88b20 <__cxa_atexit@plt+0x7c370> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r6, r7, r8} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 88aec <__cxa_atexit@plt+0x7c33c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 88b0c <__cxa_atexit@plt+0x7c35c> │ │ │ │ + ldr r2, [pc, #88] @ 88b24 <__cxa_atexit@plt+0x7c374> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r7} │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ mov r8, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 8857c <__cxa_atexit@plt+0x7bdcc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsbeq r7, r4, #131072 @ 0x20000 │ │ │ │ - rsbeq r7, r4, #589824 @ 0x90000 │ │ │ │ - addseq r1, r8, #0, 26 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 885b4 <__cxa_atexit@plt+0x7be04> │ │ │ │ - ldr r8, [pc, #36] @ 885b8 <__cxa_atexit@plt+0x7be08> │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r3, r5, #8 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 88b74 <__cxa_atexit@plt+0x7c3c4> │ │ │ │ + ldr r2, [pc, #52] @ 88b80 <__cxa_atexit@plt+0x7c3d0> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r8, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - rsbeq r7, r4, #41418752 @ 0x2780000 │ │ │ │ - rsbeq r7, r4, #43253760 @ 0x2940000 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + str r7, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + addseq fp, r7, #92, 16 @ 0x5c0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #16] @ 885e0 <__cxa_atexit@plt+0x7be30> │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3eb75c <__cxa_atexit@plt+0x3defac> │ │ │ │ - addseq r1, r8, #148, 24 @ 0x9400 │ │ │ │ - addseq r1, r8, #172, 24 @ 0xac00 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 88644 <__cxa_atexit@plt+0x7be94> │ │ │ │ - ldr r3, [pc, #76] @ 88654 <__cxa_atexit@plt+0x7bea4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 88634 <__cxa_atexit@plt+0x7be84> │ │ │ │ - ldr r2, [pc, #60] @ 88658 <__cxa_atexit@plt+0x7bea8> │ │ │ │ - ldr r7, [pc, #60] @ 8865c <__cxa_atexit@plt+0x7beac> │ │ │ │ - cmp r3, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 88c3c <__cxa_atexit@plt+0x7c48c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 88c44 <__cxa_atexit@plt+0x7c494> │ │ │ │ + ldr r7, [pc, #192] @ 88c80 <__cxa_atexit@plt+0x7c4d0> │ │ │ │ add r7, pc, r7 │ │ │ │ - moveq r7, r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr lr, [pc, #188] @ 88c84 <__cxa_atexit@plt+0x7c4d4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #184] @ 88c88 <__cxa_atexit@plt+0x7c4d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #176] @ 88c8c <__cxa_atexit@plt+0x7c4dc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, lr} │ │ │ │ + sub r8, r6, #1 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 88c60 <__cxa_atexit@plt+0x7c4b0> │ │ │ │ + ldr r7, [pc, #144] @ 88c90 <__cxa_atexit@plt+0x7c4e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #140] @ 88c94 <__cxa_atexit@plt+0x7c4e4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 88c2c <__cxa_atexit@plt+0x7c47c> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1f64c <__cxa_atexit@plt+0x12e9c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 88660 <__cxa_atexit@plt+0x7beb0> │ │ │ │ + mov r6, r3 │ │ │ │ + b 88c4c <__cxa_atexit@plt+0x7c49c> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #76] @ 88ca0 <__cxa_atexit@plt+0x7c4f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 88c98 <__cxa_atexit@plt+0x7c4e8> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #44] @ 88c9c <__cxa_atexit@plt+0x7c4ec> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - addseq r1, r8, #100, 24 @ 0x6400 │ │ │ │ - addseq r1, r8, #76, 24 @ 0x4c00 │ │ │ │ - addseq r1, r8, #92, 24 @ 0x5c00 │ │ │ │ - addseq r1, r8, #48, 24 @ 0x3000 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + adcseq lr, r8, #188, 6 @ 0xf0000002 │ │ │ │ + adcseq lr, r8, #92, 6 @ 0x70000001 │ │ │ │ + @ instruction: 0xfff96a48 │ │ │ │ + adcseq lr, r8, #44, 8 @ 0x2c000000 │ │ │ │ + addseq fp, r7, #36, 12 @ 0x2400000 │ │ │ │ + adcseq lr, r8, #196, 6 @ 0x10000003 │ │ │ │ + addseq lr, r7, #32, 16 @ 0x200000 │ │ │ │ + addseq fp, r7, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 8869c <__cxa_atexit@plt+0x7beec> │ │ │ │ - ldr r3, [pc, #36] @ 886a0 <__cxa_atexit@plt+0x7bef0> │ │ │ │ - and r7, r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, r2 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 88ccc <__cxa_atexit@plt+0x7c51c> │ │ │ │ + addne r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + addseq fp, r7, #40, 14 @ 0xa00000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 88d50 <__cxa_atexit@plt+0x7c5a0> │ │ │ │ + ldr lr, [pc, #108] @ 88d58 <__cxa_atexit@plt+0x7c5a8> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r3, r7, #8 │ │ │ │ + ldm r3, {r0, r1, r3} │ │ │ │ + ldr r8, [pc, #96] @ 88d5c <__cxa_atexit@plt+0x7c5ac> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq 88d34 <__cxa_atexit@plt+0x7c584> │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 88d44 <__cxa_atexit@plt+0x7c594> │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r9, [r3, #2] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - addseq r1, r8, #8, 24 @ 0x800 │ │ │ │ - addseq r1, r8, #240, 22 @ 0x3c000 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + adcseq lr, r8, #84, 4 @ 0x40000005 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 88d8c <__cxa_atexit@plt+0x7c5dc> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 88764 <__cxa_atexit@plt+0x7bfb4> │ │ │ │ - ldr r2, [pc, #176] @ 88774 <__cxa_atexit@plt+0x7bfc4> │ │ │ │ - mov r7, r5 │ │ │ │ - str r9, [r7, #-4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-4] │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 8870c <__cxa_atexit@plt+0x7bf5c> │ │ │ │ - and r3, r9, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 8871c <__cxa_atexit@plt+0x7bf6c> │ │ │ │ - ldr r2, [pc, #152] @ 88784 <__cxa_atexit@plt+0x7bfd4> │ │ │ │ - cmp r3, #0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 88df0 <__cxa_atexit@plt+0x7c640> │ │ │ │ + ldr r2, [pc, #64] @ 88e00 <__cxa_atexit@plt+0x7c650> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r7] │ │ │ │ - beq 88754 <__cxa_atexit@plt+0x7bfa4> │ │ │ │ - ldr r7, [pc, #136] @ 88788 <__cxa_atexit@plt+0x7bfd8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r1, [pc, #60] @ 88e04 <__cxa_atexit@plt+0x7c654> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #84] @ 88778 <__cxa_atexit@plt+0x7bfc8> │ │ │ │ - cmp r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7] │ │ │ │ - beq 88754 <__cxa_atexit@plt+0x7bfa4> │ │ │ │ - ldr r2, [pc, #68] @ 8877c <__cxa_atexit@plt+0x7bfcc> │ │ │ │ - cmp r3, #2 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + adcseq lr, r8, #88, 2 │ │ │ │ + addseq fp, r7, #20, 12 @ 0x1400000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 88ea8 <__cxa_atexit@plt+0x7c6f8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 88eb0 <__cxa_atexit@plt+0x7c700> │ │ │ │ + ldr r7, [pc, #168] @ 88eec <__cxa_atexit@plt+0x7c73c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #164] @ 88ef0 <__cxa_atexit@plt+0x7c740> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + sub r8, r6, #2 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 88ecc <__cxa_atexit@plt+0x7c71c> │ │ │ │ + ldr r7, [pc, #136] @ 88ef4 <__cxa_atexit@plt+0x7c744> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #132] @ 88ef8 <__cxa_atexit@plt+0x7c748> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #60] @ 88780 <__cxa_atexit@plt+0x7bfd0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - addeq r7, r2, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 88e98 <__cxa_atexit@plt+0x7c6e8> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1f64c <__cxa_atexit@plt+0x12e9c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 8878c <__cxa_atexit@plt+0x7bfdc> │ │ │ │ + mov r6, r3 │ │ │ │ + b 88eb8 <__cxa_atexit@plt+0x7c708> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #68] @ 88f04 <__cxa_atexit@plt+0x7c754> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 88efc <__cxa_atexit@plt+0x7c74c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #36] @ 88f00 <__cxa_atexit@plt+0x7c750> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - adcseq lr, r8, #56, 16 @ 0x380000 │ │ │ │ - adcseq lr, r8, #188, 16 @ 0xbc0000 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - adcseq lr, r8, #0, 18 │ │ │ │ - addseq r1, r8, #88, 22 @ 0x16000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - and r1, r7, #3 │ │ │ │ - bne 887dc <__cxa_atexit@plt+0x7c02c> │ │ │ │ - ldr r2, [pc, #112] @ 8882c <__cxa_atexit@plt+0x7c07c> │ │ │ │ - cmp r1, #0 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + @ instruction: 0xfff967dc │ │ │ │ + adcseq lr, r8, #24, 2 │ │ │ │ + addseq fp, r7, #184, 6 @ 0xe0000002 │ │ │ │ + adcseq lr, r8, #176 @ 0xb0 │ │ │ │ + addseq lr, r7, #188, 10 @ 0x2f000000 │ │ │ │ + addseq fp, r7, #24, 10 @ 0x6000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 88f30 <__cxa_atexit@plt+0x7c780> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + addseq fp, r7, #0, 10 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r8 │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 88fa0 <__cxa_atexit@plt+0x7c7f0> │ │ │ │ + ldr r3, [pc, #112] @ 88fc8 <__cxa_atexit@plt+0x7c818> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #108] @ 88fcc <__cxa_atexit@plt+0x7c81c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 88814 <__cxa_atexit@plt+0x7c064> │ │ │ │ - ldr r7, [pc, #96] @ 88830 <__cxa_atexit@plt+0x7c080> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r1, [pc, #104] @ 88fd0 <__cxa_atexit@plt+0x7c820> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add r3, r3, #2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 88f90 <__cxa_atexit@plt+0x7c7e0> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 1bc04 <__cxa_atexit@plt+0xf454> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #60] @ 88820 <__cxa_atexit@plt+0x7c070> │ │ │ │ - cmp r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 88814 <__cxa_atexit@plt+0x7c064> │ │ │ │ - ldr r3, [pc, #44] @ 88824 <__cxa_atexit@plt+0x7c074> │ │ │ │ - cmp r1, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #36] @ 88828 <__cxa_atexit@plt+0x7c078> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ + ldr r7, [pc, #44] @ 88fd4 <__cxa_atexit@plt+0x7c824> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #40] @ 88fd8 <__cxa_atexit@plt+0x7c828> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #36] @ 88fdc <__cxa_atexit@plt+0x7c82c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + add r8, r3, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + addseq fp, r7, #20, 8 @ 0x14000000 │ │ │ │ + @ instruction: 0xfff92ca0 │ │ │ │ + adcseq sp, r8, #152, 30 @ 0x260 │ │ │ │ + addseq fp, r7, #204, 4 @ 0xc000000c │ │ │ │ + addseq fp, r7, #188, 6 @ 0xf0000002 │ │ │ │ + adcseq sp, r8, #72, 30 @ 0x120 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 89018 <__cxa_atexit@plt+0x7c868> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 89020 <__cxa_atexit@plt+0x7c870> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - adcseq lr, r8, #120, 14 @ 0x1e00000 │ │ │ │ - adcseq lr, r8, #252, 14 @ 0x3f00000 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - adcseq lr, r8, #48, 16 @ 0x300000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 88850 <__cxa_atexit@plt+0x7c0a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + adcseq sp, r8, #72, 30 @ 0x120 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 89060 <__cxa_atexit@plt+0x7c8b0> │ │ │ │ + ldr r2, [pc, #36] @ 89068 <__cxa_atexit@plt+0x7c8b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - adcseq lr, r8, #188, 14 @ 0x2f00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 88888 <__cxa_atexit@plt+0x7c0d8> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 8888c <__cxa_atexit@plt+0x7c0dc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 890b8 <__cxa_atexit@plt+0x7c908> │ │ │ │ + ldr r2, [pc, #52] @ 890c4 <__cxa_atexit@plt+0x7c914> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + str r1, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - adcseq lr, r8, #8, 14 @ 0x200000 │ │ │ │ - adcseq lr, r8, #140, 14 @ 0x2300000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 89160 <__cxa_atexit@plt+0x7c9b0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 89168 <__cxa_atexit@plt+0x7c9b8> │ │ │ │ + ldr r7, [pc, #164] @ 891a0 <__cxa_atexit@plt+0x7c9f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #160] @ 891a4 <__cxa_atexit@plt+0x7c9f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r9} │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + sub r8, r6, #1 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 88960 <__cxa_atexit@plt+0x7c1b0> │ │ │ │ - ldr r2, [pc, #192] @ 88970 <__cxa_atexit@plt+0x7c1c0> │ │ │ │ - mov r7, r5 │ │ │ │ - str r9, [r7, #-4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-4] │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 88908 <__cxa_atexit@plt+0x7c158> │ │ │ │ - and r3, r9, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 88918 <__cxa_atexit@plt+0x7c168> │ │ │ │ - ldr r2, [pc, #168] @ 88980 <__cxa_atexit@plt+0x7c1d0> │ │ │ │ - cmp r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7] │ │ │ │ - beq 88950 <__cxa_atexit@plt+0x7c1a0> │ │ │ │ - ldr r2, [pc, #152] @ 88984 <__cxa_atexit@plt+0x7c1d4> │ │ │ │ - cmp r3, #2 │ │ │ │ + bhi 89180 <__cxa_atexit@plt+0x7c9d0> │ │ │ │ + ldr r7, [pc, #132] @ 891a8 <__cxa_atexit@plt+0x7c9f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #128] @ 891ac <__cxa_atexit@plt+0x7c9fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #144] @ 88988 <__cxa_atexit@plt+0x7c1d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #3 │ │ │ │ - addeq r7, r2, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 89150 <__cxa_atexit@plt+0x7c9a0> │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #84] @ 88974 <__cxa_atexit@plt+0x7c1c4> │ │ │ │ - cmp r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7] │ │ │ │ - beq 88950 <__cxa_atexit@plt+0x7c1a0> │ │ │ │ - ldr r2, [pc, #68] @ 88978 <__cxa_atexit@plt+0x7c1c8> │ │ │ │ - cmp r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #60] @ 8897c <__cxa_atexit@plt+0x7c1cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r2, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, sl │ │ │ │ + b 1bc04 <__cxa_atexit@plt+0xf454> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 8898c <__cxa_atexit@plt+0x7c1dc> │ │ │ │ + mov r6, r3 │ │ │ │ + b 89170 <__cxa_atexit@plt+0x7c9c0> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 891b8 <__cxa_atexit@plt+0x7ca08> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 891b0 <__cxa_atexit@plt+0x7ca00> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #36] @ 891b4 <__cxa_atexit@plt+0x7ca04> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - adcseq lr, r8, #208, 14 @ 0x3400000 │ │ │ │ - adcseq lr, r8, #196, 14 @ 0x3100000 │ │ │ │ - andeq r0, r0, r0, ror r1 │ │ │ │ - adcseq lr, r8, #20, 16 @ 0x140000 │ │ │ │ - adcseq lr, r8, #20, 16 @ 0x140000 │ │ │ │ - addseq r1, r8, #96, 18 @ 0x180000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - and r1, r7, #3 │ │ │ │ - bne 889ec <__cxa_atexit@plt+0x7c23c> │ │ │ │ - ldr r2, [pc, #128] @ 88a3c <__cxa_atexit@plt+0x7c28c> │ │ │ │ - cmp r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 88a24 <__cxa_atexit@plt+0x7c274> │ │ │ │ - ldr r3, [pc, #112] @ 88a40 <__cxa_atexit@plt+0x7c290> │ │ │ │ - cmp r1, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #104] @ 88a44 <__cxa_atexit@plt+0x7c294> │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + adcseq sp, r8, #52, 28 @ 0x340 │ │ │ │ + @ instruction: 0xfff92adc │ │ │ │ + adcseq sp, r8, #8, 30 │ │ │ │ + addseq fp, r7, #236 @ 0xec │ │ │ │ + adcseq sp, r8, #164, 28 @ 0xa40 │ │ │ │ + addseq lr, r7, #16, 6 @ 0x40000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r8 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8924c <__cxa_atexit@plt+0x7ca9c> │ │ │ │ + ldr r7, [pc, #172] @ 8928c <__cxa_atexit@plt+0x7cadc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #60] @ 88a30 <__cxa_atexit@plt+0x7c280> │ │ │ │ - cmp r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 88a24 <__cxa_atexit@plt+0x7c274> │ │ │ │ - ldr r3, [pc, #44] @ 88a34 <__cxa_atexit@plt+0x7c284> │ │ │ │ - cmp r1, #2 │ │ │ │ + add r7, r7, #129 @ 0x81 │ │ │ │ + ldr r3, [pc, #164] @ 89290 <__cxa_atexit@plt+0x7cae0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #36] @ 88a38 <__cxa_atexit@plt+0x7c288> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r3, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 89260 <__cxa_atexit@plt+0x7cab0> │ │ │ │ + ldr r7, [pc, #144] @ 89294 <__cxa_atexit@plt+0x7cae4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #140] @ 89298 <__cxa_atexit@plt+0x7cae8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #136] @ 8929c <__cxa_atexit@plt+0x7caec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add r7, r7, #3 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8923c <__cxa_atexit@plt+0x7ca8c> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1bc04 <__cxa_atexit@plt+0xf454> │ │ │ │ + ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - adcseq lr, r8, #252, 12 @ 0xfc00000 │ │ │ │ - adcseq lr, r8, #240, 12 @ 0xf000000 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - adcseq lr, r8, #48, 14 @ 0xc00000 │ │ │ │ - adcseq lr, r8, #48, 14 @ 0xc00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 88a7c <__cxa_atexit@plt+0x7c2cc> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 88a80 <__cxa_atexit@plt+0x7c2d0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #3 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #88] @ 892ac <__cxa_atexit@plt+0x7cafc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ bx r0 │ │ │ │ - adcseq lr, r8, #164, 12 @ 0xa400000 │ │ │ │ - adcseq lr, r8, #164, 12 @ 0xa400000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 88ab8 <__cxa_atexit@plt+0x7c308> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 88abc <__cxa_atexit@plt+0x7c30c> │ │ │ │ + ldr r7, [pc, #56] @ 892a0 <__cxa_atexit@plt+0x7caf0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #52] @ 892a4 <__cxa_atexit@plt+0x7caf4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r3, [pc, #48] @ 892a8 <__cxa_atexit@plt+0x7caf8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r5, #3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - adcseq lr, r8, #108, 12 @ 0x6c00000 │ │ │ │ - adcseq lr, r8, #96, 12 @ 0x6000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + adcseq sp, r8, #116, 26 @ 0x1d00 │ │ │ │ + adcseq sp, r8, #76, 26 @ 0x1300 │ │ │ │ + addseq fp, r7, #116, 2 │ │ │ │ + @ instruction: 0xfff929f4 │ │ │ │ + adcseq sp, r8, #32, 28 @ 0x200 │ │ │ │ + addseq fp, r7, #12 │ │ │ │ + addseq fp, r7, #8, 2 │ │ │ │ + adcseq sp, r8, #188, 26 @ 0x2f00 │ │ │ │ + addseq lr, r7, #56, 4 @ 0x80000003 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 88b80 <__cxa_atexit@plt+0x7c3d0> │ │ │ │ - ldr r2, [pc, #176] @ 88b90 <__cxa_atexit@plt+0x7c3e0> │ │ │ │ - mov r7, r5 │ │ │ │ - str r8, [r7, #-4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-4] │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 88b28 <__cxa_atexit@plt+0x7c378> │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 88b38 <__cxa_atexit@plt+0x7c388> │ │ │ │ - ldr r2, [pc, #152] @ 88ba0 <__cxa_atexit@plt+0x7c3f0> │ │ │ │ - cmp r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7] │ │ │ │ - beq 88b70 <__cxa_atexit@plt+0x7c3c0> │ │ │ │ - ldr r7, [pc, #136] @ 88ba4 <__cxa_atexit@plt+0x7c3f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ + bhi 892e0 <__cxa_atexit@plt+0x7cb30> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 892e8 <__cxa_atexit@plt+0x7cb38> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff664 <__cxa_atexit@plt+0x3f2eb4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + adcseq sp, r8, #128, 24 @ 0x8000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 89320 <__cxa_atexit@plt+0x7cb70> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 89328 <__cxa_atexit@plt+0x7cb78> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #84] @ 88b94 <__cxa_atexit@plt+0x7c3e4> │ │ │ │ - cmp r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7] │ │ │ │ - beq 88b70 <__cxa_atexit@plt+0x7c3c0> │ │ │ │ - ldr r2, [pc, #68] @ 88b98 <__cxa_atexit@plt+0x7c3e8> │ │ │ │ - cmp r3, #2 │ │ │ │ + adcseq sp, r8, #64, 24 @ 0x4000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub sl, r5, #20 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 893a4 <__cxa_atexit@plt+0x7cbf4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 893b0 <__cxa_atexit@plt+0x7cc00> │ │ │ │ + ldr lr, [pc, #100] @ 893c0 <__cxa_atexit@plt+0x7cc10> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 893c4 <__cxa_atexit@plt+0x7cc14> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r2, [pc, #68] @ 893c8 <__cxa_atexit@plt+0x7cc18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #60] @ 88b9c <__cxa_atexit@plt+0x7c3ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r2, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 88ba8 <__cxa_atexit@plt+0x7c3f8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + mov r5, sl │ │ │ │ + b 3ff684 <__cxa_atexit@plt+0x3f2ed4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - adcseq lr, r8, #168, 8 @ 0xa8000000 │ │ │ │ - adcseq lr, r8, #20, 8 @ 0x14000000 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - adcseq lr, r8, #88, 8 @ 0x58000000 │ │ │ │ - addseq r1, r8, #68, 14 @ 0x1100000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - and r1, r7, #3 │ │ │ │ - bne 88bf8 <__cxa_atexit@plt+0x7c448> │ │ │ │ - ldr r2, [pc, #112] @ 88c48 <__cxa_atexit@plt+0x7c498> │ │ │ │ - cmp r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 88c30 <__cxa_atexit@plt+0x7c480> │ │ │ │ - ldr r7, [pc, #96] @ 88c4c <__cxa_atexit@plt+0x7c49c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #60] @ 88c3c <__cxa_atexit@plt+0x7c48c> │ │ │ │ - cmp r1, #0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + adcseq sp, r8, #232, 22 @ 0x3a000 │ │ │ │ + adcseq sp, r8, #168, 24 @ 0xa800 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8940c <__cxa_atexit@plt+0x7cc5c> │ │ │ │ + ldr r2, [pc, #40] @ 89414 <__cxa_atexit@plt+0x7cc64> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 88c30 <__cxa_atexit@plt+0x7c480> │ │ │ │ - ldr r3, [pc, #44] @ 88c40 <__cxa_atexit@plt+0x7c490> │ │ │ │ - cmp r1, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #36] @ 88c44 <__cxa_atexit@plt+0x7c494> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r3, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - adcseq lr, r8, #232, 6 @ 0xa0000003 │ │ │ │ - adcseq lr, r8, #84, 6 @ 0x50000001 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - adcseq lr, r8, #136, 6 @ 0x20000002 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 88c6c <__cxa_atexit@plt+0x7c4bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - adcseq lr, r8, #20, 6 @ 0x50000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 88ca4 <__cxa_atexit@plt+0x7c4f4> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 88ca8 <__cxa_atexit@plt+0x7c4f8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 89468 <__cxa_atexit@plt+0x7ccb8> │ │ │ │ + ldr lr, [pc, #56] @ 89474 <__cxa_atexit@plt+0x7ccc4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add r3, r5, #8 │ │ │ │ + ldm r3, {r0, r2, r3} │ │ │ │ + str lr, [r8, #4]! │ │ │ │ + str r0, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r2, [r8, #16] │ │ │ │ + str r1, [r8, #20] │ │ │ │ + add r5, r5, #20 │ │ │ │ mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - adcseq lr, r8, #120, 6 @ 0xe0000001 │ │ │ │ - adcseq lr, r8, #228, 4 @ 0x4000000e │ │ │ │ - andeq r0, r2, pc │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 88d3c <__cxa_atexit@plt+0x7c58c> │ │ │ │ - ldr r2, [pc, #128] @ 88d4c <__cxa_atexit@plt+0x7c59c> │ │ │ │ - mov r7, r5 │ │ │ │ - str r8, [r7, #-4]! │ │ │ │ + bhi 894a4 <__cxa_atexit@plt+0x7ccf4> │ │ │ │ + ldr r2, [pc, #28] @ 894b4 <__cxa_atexit@plt+0x7cd04> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r7, #-4] │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 88d10 <__cxa_atexit@plt+0x7c560> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 88d20 <__cxa_atexit@plt+0x7c570> │ │ │ │ - ldr r3, [pc, #96] @ 88d50 <__cxa_atexit@plt+0x7c5a0> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq 88d2c <__cxa_atexit@plt+0x7c57c> │ │ │ │ - ldr r7, [pc, #80] @ 88d54 <__cxa_atexit@plt+0x7c5a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 88d58 <__cxa_atexit@plt+0x7c5a8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 3ff68c <__cxa_atexit@plt+0x3f2edc> │ │ │ │ + ldr r7, [pc, #12] @ 894b8 <__cxa_atexit@plt+0x7cd08> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - adcseq lr, r8, #52, 10 @ 0xd000000 │ │ │ │ - addseq r1, r8, #140, 10 @ 0x23000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + addseq sp, r7, #228, 30 @ 0x390 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8956c <__cxa_atexit@plt+0x7cdbc> │ │ │ │ + ldr r8, [pc, #184] @ 89598 <__cxa_atexit@plt+0x7cde8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #180] @ 8959c <__cxa_atexit@plt+0x7cdec> │ │ │ │ + add lr, pc, lr │ │ │ │ mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 88da4 <__cxa_atexit@plt+0x7c5f4> │ │ │ │ - ldr r2, [pc, #60] @ 88dc0 <__cxa_atexit@plt+0x7c610> │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 88db4 <__cxa_atexit@plt+0x7c604> │ │ │ │ - ldr r7, [pc, #44] @ 88dc4 <__cxa_atexit@plt+0x7c614> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r3, #8]! │ │ │ │ + ldr r9, [pc, #168] @ 895a0 <__cxa_atexit@plt+0x7cdf0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [r3, #-4] │ │ │ │ + ldr sl, [r3, #4] │ │ │ │ + str r8, [r2, #4]! │ │ │ │ + str r9, [r3] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str lr, [r2, #12] │ │ │ │ + str r7, [r2, #16] │ │ │ │ + str r0, [r2, #20] │ │ │ │ + sub r8, r6, #5 │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 89578 <__cxa_atexit@plt+0x7cdc8> │ │ │ │ + ldr r3, [pc, #112] @ 895a4 <__cxa_atexit@plt+0x7cdf4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #108] @ 895a8 <__cxa_atexit@plt+0x7cdf8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmda r5, {r3, r8} │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8955c <__cxa_atexit@plt+0x7cdac> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 1bc04 <__cxa_atexit@plt+0xf454> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldr r7, [pc, #44] @ 895ac <__cxa_atexit@plt+0x7cdfc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #40] @ 895b0 <__cxa_atexit@plt+0x7ce00> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - adcseq lr, r8, #160, 8 @ 0xa0000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 88de4 <__cxa_atexit@plt+0x7c634> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - adcseq lr, r8, #96, 8 @ 0x60000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + adcseq sp, r8, #64, 20 @ 0x40000 │ │ │ │ + @ instruction: 0xfff926cc │ │ │ │ + adcseq sp, r8, #248, 20 @ 0xf8000 │ │ │ │ + addseq sl, r7, #244, 24 @ 0xf400 │ │ │ │ + adcseq sp, r8, #172, 20 @ 0xac000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 88ea8 <__cxa_atexit@plt+0x7c6f8> │ │ │ │ - ldr r2, [pc, #176] @ 88eb8 <__cxa_atexit@plt+0x7c708> │ │ │ │ - mov r7, r5 │ │ │ │ - str r9, [r7, #-4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-4] │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 88e50 <__cxa_atexit@plt+0x7c6a0> │ │ │ │ - and r3, r9, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 88e60 <__cxa_atexit@plt+0x7c6b0> │ │ │ │ - ldr r2, [pc, #152] @ 88ec8 <__cxa_atexit@plt+0x7c718> │ │ │ │ - cmp r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7] │ │ │ │ - beq 88e98 <__cxa_atexit@plt+0x7c6e8> │ │ │ │ - ldr r7, [pc, #136] @ 88ecc <__cxa_atexit@plt+0x7c71c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #84] @ 88ebc <__cxa_atexit@plt+0x7c70c> │ │ │ │ - cmp r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7] │ │ │ │ - beq 88e98 <__cxa_atexit@plt+0x7c6e8> │ │ │ │ - ldr r2, [pc, #68] @ 88ec0 <__cxa_atexit@plt+0x7c710> │ │ │ │ - cmp r3, #2 │ │ │ │ + bhi 895e4 <__cxa_atexit@plt+0x7ce34> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 895ec <__cxa_atexit@plt+0x7ce3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #60] @ 88ec4 <__cxa_atexit@plt+0x7c714> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r2, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff694 <__cxa_atexit@plt+0x3f2ee4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 88ed0 <__cxa_atexit@plt+0x7c720> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + adcseq sp, r8, #124, 18 @ 0x1f0000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8963c <__cxa_atexit@plt+0x7ce8c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 89644 <__cxa_atexit@plt+0x7ce94> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 89648 <__cxa_atexit@plt+0x7ce98> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff69c <__cxa_atexit@plt+0x3f2eec> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - adcseq lr, r8, #128, 2 │ │ │ │ - adcseq lr, r8, #236 @ 0xec │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - adcseq lr, r8, #48, 2 │ │ │ │ - addseq r1, r8, #36, 8 @ 0x24000000 │ │ │ │ + adcseq sp, r8, #56, 18 @ 0xe0000 │ │ │ │ + adcseq sp, r8, #12, 20 @ 0xc000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - and r1, r7, #3 │ │ │ │ - bne 88f20 <__cxa_atexit@plt+0x7c770> │ │ │ │ - ldr r2, [pc, #112] @ 88f70 <__cxa_atexit@plt+0x7c7c0> │ │ │ │ - cmp r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 88f58 <__cxa_atexit@plt+0x7c7a8> │ │ │ │ - ldr r7, [pc, #96] @ 88f74 <__cxa_atexit@plt+0x7c7c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #60] @ 88f64 <__cxa_atexit@plt+0x7c7b4> │ │ │ │ - cmp r1, #0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 89688 <__cxa_atexit@plt+0x7ced8> │ │ │ │ + ldr r2, [pc, #36] @ 89690 <__cxa_atexit@plt+0x7cee0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 88f58 <__cxa_atexit@plt+0x7c7a8> │ │ │ │ - ldr r3, [pc, #44] @ 88f68 <__cxa_atexit@plt+0x7c7b8> │ │ │ │ - cmp r1, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #36] @ 88f6c <__cxa_atexit@plt+0x7c7bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r3, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - adcseq lr, r8, #192 @ 0xc0 │ │ │ │ - adcseq lr, r8, #44 @ 0x2c │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - adcseq lr, r8, #96 @ 0x60 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 88f94 <__cxa_atexit@plt+0x7c7e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - adcseq sp, r8, #236, 30 @ 0x3b0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 88fcc <__cxa_atexit@plt+0x7c81c> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 88fd0 <__cxa_atexit@plt+0x7c820> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 896e0 <__cxa_atexit@plt+0x7cf30> │ │ │ │ + ldr r2, [pc, #52] @ 896ec <__cxa_atexit@plt+0x7cf3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - adcseq lr, r8, #80 @ 0x50 │ │ │ │ - adcseq sp, r8, #188, 30 @ 0x2f0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r7 │ │ │ │ - b 886b0 <__cxa_atexit@plt+0x7bf00> │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 89080 <__cxa_atexit@plt+0x7c8d0> │ │ │ │ - ldr r2, [pc, #128] @ 89090 <__cxa_atexit@plt+0x7c8e0> │ │ │ │ - mov r7, r5 │ │ │ │ - str r8, [r7, #-4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-4] │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 89038 <__cxa_atexit@plt+0x7c888> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 89048 <__cxa_atexit@plt+0x7c898> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 897a0 <__cxa_atexit@plt+0x7cff0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 897a8 <__cxa_atexit@plt+0x7cff8> │ │ │ │ + ldr r7, [pc, #188] @ 897e4 <__cxa_atexit@plt+0x7d034> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #184] @ 897e8 <__cxa_atexit@plt+0x7d038> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #180] @ 897ec <__cxa_atexit@plt+0x7d03c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + sub r8, r6, #1 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 897c4 <__cxa_atexit@plt+0x7d014> │ │ │ │ + ldr r7, [pc, #140] @ 897f0 <__cxa_atexit@plt+0x7d040> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #136] @ 897f4 <__cxa_atexit@plt+0x7d044> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 89790 <__cxa_atexit@plt+0x7cfe0> │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #68] @ 89094 <__cxa_atexit@plt+0x7c8e4> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq 89070 <__cxa_atexit@plt+0x7c8c0> │ │ │ │ - ldr r7, [pc, #52] @ 89098 <__cxa_atexit@plt+0x7c8e8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, sl │ │ │ │ + b 1bc04 <__cxa_atexit@plt+0xf454> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 8909c <__cxa_atexit@plt+0x7c8ec> │ │ │ │ + mov r6, r3 │ │ │ │ + b 897b0 <__cxa_atexit@plt+0x7d000> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #72] @ 89800 <__cxa_atexit@plt+0x7d050> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 897f8 <__cxa_atexit@plt+0x7d048> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #40] @ 897fc <__cxa_atexit@plt+0x7d04c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - adcseq lr, r8, #216, 2 @ 0x36 │ │ │ │ - addseq r1, r8, #84, 4 @ 0x40000005 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + adcseq sp, r8, #0, 16 │ │ │ │ + @ instruction: 0xfff9249c │ │ │ │ + adcseq sp, r8, #200, 16 @ 0xc80000 │ │ │ │ + addseq sl, r7, #168, 20 @ 0xa8000 │ │ │ │ + adcseq sp, r8, #96, 16 @ 0x600000 │ │ │ │ + addseq sp, r7, #220, 24 @ 0xdc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 890d0 <__cxa_atexit@plt+0x7c920> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 89834 <__cxa_atexit@plt+0x7d084> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 8983c <__cxa_atexit@plt+0x7d08c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6a4 <__cxa_atexit@plt+0x3f2ef4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #44] @ 89104 <__cxa_atexit@plt+0x7c954> │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 890f8 <__cxa_atexit@plt+0x7c948> │ │ │ │ - ldr r7, [pc, #28] @ 89108 <__cxa_atexit@plt+0x7c958> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + adcseq sp, r8, #44, 14 @ 0xb00000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8988c <__cxa_atexit@plt+0x7d0dc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 89894 <__cxa_atexit@plt+0x7d0e4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 89898 <__cxa_atexit@plt+0x7d0e8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6ac <__cxa_atexit@plt+0x3f2efc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + adcseq sp, r8, #232, 12 @ 0xe800000 │ │ │ │ + adcseq sp, r8, #188, 14 @ 0x2f00000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 898d8 <__cxa_atexit@plt+0x7d128> │ │ │ │ + ldr r2, [pc, #36] @ 898e0 <__cxa_atexit@plt+0x7d130> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - adcseq lr, r8, #80, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 89128 <__cxa_atexit@plt+0x7c978> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - adcseq lr, r8, #32, 2 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 89930 <__cxa_atexit@plt+0x7d180> │ │ │ │ + ldr r2, [pc, #52] @ 8993c <__cxa_atexit@plt+0x7d18c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 891a8 <__cxa_atexit@plt+0x7c9f8> │ │ │ │ - ldr r2, [pc, #108] @ 891b8 <__cxa_atexit@plt+0x7ca08> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - str r9, [r3, #-4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - beq 89188 <__cxa_atexit@plt+0x7c9d8> │ │ │ │ - ldr r7, [pc, #84] @ 891bc <__cxa_atexit@plt+0x7ca0c> │ │ │ │ - tst r9, #3 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 899f0 <__cxa_atexit@plt+0x7d240> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 899f8 <__cxa_atexit@plt+0x7d248> │ │ │ │ + ldr r7, [pc, #188] @ 89a34 <__cxa_atexit@plt+0x7d284> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - beq 89198 <__cxa_atexit@plt+0x7c9e8> │ │ │ │ - ldr r7, [pc, #68] @ 891c0 <__cxa_atexit@plt+0x7ca10> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r1, [pc, #184] @ 89a38 <__cxa_atexit@plt+0x7d288> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #180] @ 89a3c <__cxa_atexit@plt+0x7d28c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + sub r8, r6, #1 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 89a14 <__cxa_atexit@plt+0x7d264> │ │ │ │ + ldr r7, [pc, #140] @ 89a40 <__cxa_atexit@plt+0x7d290> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #136] @ 89a44 <__cxa_atexit@plt+0x7d294> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 899e0 <__cxa_atexit@plt+0x7d230> │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, sl │ │ │ │ + b 1bc04 <__cxa_atexit@plt+0xf454> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 891c4 <__cxa_atexit@plt+0x7ca14> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + b 89a00 <__cxa_atexit@plt+0x7d250> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #72] @ 89a50 <__cxa_atexit@plt+0x7d2a0> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - adcseq sp, r8, #132, 28 @ 0x840 │ │ │ │ - addseq r1, r8, #88, 2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #48] @ 8920c <__cxa_atexit@plt+0x7ca5c> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 89200 <__cxa_atexit@plt+0x7ca50> │ │ │ │ - ldr r7, [pc, #28] @ 89210 <__cxa_atexit@plt+0x7ca60> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r7, [pc, #44] @ 89a48 <__cxa_atexit@plt+0x7d298> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #40] @ 89a4c <__cxa_atexit@plt+0x7d29c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + adcseq sp, r8, #176, 10 @ 0x2c000000 │ │ │ │ + @ instruction: 0xfff9224c │ │ │ │ + adcseq sp, r8, #120, 12 @ 0x7800000 │ │ │ │ + addseq sl, r7, #88, 16 @ 0x580000 │ │ │ │ + adcseq sp, r8, #16, 12 @ 0x1000000 │ │ │ │ + addseq sp, r7, #144, 20 @ 0x90000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 89af8 <__cxa_atexit@plt+0x7d348> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [pc, #168] @ 89b20 <__cxa_atexit@plt+0x7d370> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + and r0, r1, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 89ac0 <__cxa_atexit@plt+0x7d310> │ │ │ │ + ldr lr, [pc, #152] @ 89b28 <__cxa_atexit@plt+0x7d378> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #148] @ 89b2c <__cxa_atexit@plt+0x7d37c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [r1, #2] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - adcseq sp, r8, #12, 28 @ 0xc0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 89230 <__cxa_atexit@plt+0x7ca80> │ │ │ │ + b 3ff6b4 <__cxa_atexit@plt+0x3f2f04> │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 89b00 <__cxa_atexit@plt+0x7d350> │ │ │ │ + ldr r7, [pc, #80] @ 89b30 <__cxa_atexit@plt+0x7d380> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq sp, r8, #220, 26 @ 0x3700 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 892b0 <__cxa_atexit@plt+0x7cb00> │ │ │ │ - ldr r2, [pc, #108] @ 892c0 <__cxa_atexit@plt+0x7cb10> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - str r9, [r3, #-4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - beq 89290 <__cxa_atexit@plt+0x7cae0> │ │ │ │ - ldr r7, [pc, #84] @ 892c4 <__cxa_atexit@plt+0x7cb14> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - beq 892a0 <__cxa_atexit@plt+0x7caf0> │ │ │ │ - ldr r7, [pc, #68] @ 892c8 <__cxa_atexit@plt+0x7cb18> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [pc, #28] @ 89b24 <__cxa_atexit@plt+0x7d374> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r6, #8 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq sp, r8, #216, 8 @ 0xd8000000 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + adcseq sp, r8, #148, 10 @ 0x25000000 │ │ │ │ + adcseq sp, r8, #64, 8 @ 0x40000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 89b54 <__cxa_atexit@plt+0x7d3a4> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 89b84 <__cxa_atexit@plt+0x7d3d4> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #32] @ 89b94 <__cxa_atexit@plt+0x7d3e4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 892cc <__cxa_atexit@plt+0x7cb1c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq sp, r8, #172, 6 @ 0xb0000002 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 89bd4 <__cxa_atexit@plt+0x7d424> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #40] @ 89bf0 <__cxa_atexit@plt+0x7d440> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - adcseq sp, r8, #128, 28 @ 0x800 │ │ │ │ - addseq r1, r8, #84 @ 0x54 │ │ │ │ + ldr r3, [pc, #24] @ 89bf4 <__cxa_atexit@plt+0x7d444> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq sp, r8, #88, 6 @ 0x60000001 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #48] @ 89314 <__cxa_atexit@plt+0x7cb64> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 89c80 <__cxa_atexit@plt+0x7d4d0> │ │ │ │ + ldr r6, [pc, #132] @ 89ca0 <__cxa_atexit@plt+0x7d4f0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r6, r7, r8} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 89c6c <__cxa_atexit@plt+0x7d4bc> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 89c8c <__cxa_atexit@plt+0x7d4dc> │ │ │ │ + ldr r2, [pc, #88] @ 89ca4 <__cxa_atexit@plt+0x7d4f4> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 89308 <__cxa_atexit@plt+0x7cb58> │ │ │ │ - ldr r7, [pc, #28] @ 89318 <__cxa_atexit@plt+0x7cb68> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r7} │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - adcseq sp, r8, #8, 28 @ 0x80 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 89338 <__cxa_atexit@plt+0x7cb88> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - adcseq sp, r8, #216, 26 @ 0x3600 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 89cf4 <__cxa_atexit@plt+0x7d544> │ │ │ │ + ldr r2, [pc, #52] @ 89d00 <__cxa_atexit@plt+0x7d550> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + str r7, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + addseq sl, r7, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 893b8 <__cxa_atexit@plt+0x7cc08> │ │ │ │ - ldr r2, [pc, #108] @ 893c8 <__cxa_atexit@plt+0x7cc18> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r3, #-4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - beq 89398 <__cxa_atexit@plt+0x7cbe8> │ │ │ │ - ldr r7, [pc, #84] @ 893cc <__cxa_atexit@plt+0x7cc1c> │ │ │ │ - tst r8, #3 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 89dbc <__cxa_atexit@plt+0x7d60c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 89dc4 <__cxa_atexit@plt+0x7d614> │ │ │ │ + ldr r7, [pc, #192] @ 89e00 <__cxa_atexit@plt+0x7d650> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - beq 893a8 <__cxa_atexit@plt+0x7cbf8> │ │ │ │ - ldr r7, [pc, #68] @ 893d0 <__cxa_atexit@plt+0x7cc20> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr lr, [pc, #188] @ 89e04 <__cxa_atexit@plt+0x7d654> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #184] @ 89e08 <__cxa_atexit@plt+0x7d658> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #176] @ 89e0c <__cxa_atexit@plt+0x7d65c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, lr} │ │ │ │ + sub r8, r6, #1 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 89de0 <__cxa_atexit@plt+0x7d630> │ │ │ │ + ldr r7, [pc, #144] @ 89e10 <__cxa_atexit@plt+0x7d660> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #140] @ 89e14 <__cxa_atexit@plt+0x7d664> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 89dac <__cxa_atexit@plt+0x7d5fc> │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, sl │ │ │ │ + b 1bc04 <__cxa_atexit@plt+0xf454> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 893d4 <__cxa_atexit@plt+0x7cc24> │ │ │ │ + mov r6, r3 │ │ │ │ + b 89dcc <__cxa_atexit@plt+0x7d61c> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #76] @ 89e20 <__cxa_atexit@plt+0x7d670> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 89e18 <__cxa_atexit@plt+0x7d668> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #44] @ 89e1c <__cxa_atexit@plt+0x7d66c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - adcseq sp, r8, #232, 22 @ 0x3a000 │ │ │ │ - addseq r0, r8, #80, 30 @ 0x140 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #48] @ 8941c <__cxa_atexit@plt+0x7cc6c> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 89410 <__cxa_atexit@plt+0x7cc60> │ │ │ │ - ldr r7, [pc, #28] @ 89420 <__cxa_atexit@plt+0x7cc70> │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + adcseq sp, r8, #60, 4 @ 0xc0000003 │ │ │ │ + adcseq sp, r8, #220, 2 @ 0x37 │ │ │ │ + @ instruction: 0xfff91e80 │ │ │ │ + adcseq sp, r8, #172, 4 @ 0xc000000a │ │ │ │ + addseq sl, r7, #140, 8 @ 0x8c000000 │ │ │ │ + adcseq sp, r8, #68, 4 @ 0x40000004 │ │ │ │ + addseq sp, r7, #200, 12 @ 0xc800000 │ │ │ │ + addseq sl, r7, #132, 10 @ 0x21000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 89e4c <__cxa_atexit@plt+0x7d69c> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + addseq sl, r7, #108, 10 @ 0x1b000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 89ef4 <__cxa_atexit@plt+0x7d744> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [pc, #168] @ 89f1c <__cxa_atexit@plt+0x7d76c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + and r0, r1, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 89ebc <__cxa_atexit@plt+0x7d70c> │ │ │ │ + ldr lr, [pc, #152] @ 89f24 <__cxa_atexit@plt+0x7d774> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #148] @ 89f28 <__cxa_atexit@plt+0x7d778> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [r1, #2] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6bc <__cxa_atexit@plt+0x3f2f0c> │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 89efc <__cxa_atexit@plt+0x7d74c> │ │ │ │ + ldr r7, [pc, #80] @ 89f2c <__cxa_atexit@plt+0x7d77c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - adcseq sp, r8, #112, 22 @ 0x1c000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r7, [pc, #28] @ 89f20 <__cxa_atexit@plt+0x7d770> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r6, #8 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq sp, r8, #220 @ 0xdc │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + adcseq sp, r8, #152, 2 @ 0x26 │ │ │ │ + adcseq sp, r8, #68 @ 0x44 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 89440 <__cxa_atexit@plt+0x7cc90> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 89f50 <__cxa_atexit@plt+0x7d7a0> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - adcseq sp, r8, #64, 22 @ 0x10000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8948c <__cxa_atexit@plt+0x7ccdc> │ │ │ │ - ldr r3, [pc, #56] @ 8949c <__cxa_atexit@plt+0x7ccec> │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - beq 8947c <__cxa_atexit@plt+0x7cccc> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 89f80 <__cxa_atexit@plt+0x7d7d0> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #32] @ 89f90 <__cxa_atexit@plt+0x7d7e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq ip, r8, #176, 30 @ 0x2c0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 89fd0 <__cxa_atexit@plt+0x7d820> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #40] @ 89fec <__cxa_atexit@plt+0x7d83c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 89ff0 <__cxa_atexit@plt+0x7d840> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq ip, r8, #92, 30 @ 0x170 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8a07c <__cxa_atexit@plt+0x7d8cc> │ │ │ │ + ldr r6, [pc, #132] @ 8a09c <__cxa_atexit@plt+0x7d8ec> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r6, r7, r8} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8a068 <__cxa_atexit@plt+0x7d8b8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 8a088 <__cxa_atexit@plt+0x7d8d8> │ │ │ │ + ldr r2, [pc, #88] @ 8a0a0 <__cxa_atexit@plt+0x7d8f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r7} │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 894a0 <__cxa_atexit@plt+0x7ccf0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r0, r8, #128, 28 @ 0x800 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8a0f0 <__cxa_atexit@plt+0x7d940> │ │ │ │ + ldr r2, [pc, #52] @ 8a0fc <__cxa_atexit@plt+0x7d94c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + str r7, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + addseq sl, r7, #224, 4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8953c <__cxa_atexit@plt+0x7cd8c> │ │ │ │ - ldr r2, [pc, #108] @ 8954c <__cxa_atexit@plt+0x7cd9c> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r3, #-4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - beq 8951c <__cxa_atexit@plt+0x7cd6c> │ │ │ │ - ldr r7, [pc, #84] @ 89550 <__cxa_atexit@plt+0x7cda0> │ │ │ │ - tst r8, #3 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8a1b8 <__cxa_atexit@plt+0x7da08> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 8a1c0 <__cxa_atexit@plt+0x7da10> │ │ │ │ + ldr r7, [pc, #192] @ 8a1fc <__cxa_atexit@plt+0x7da4c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - beq 8952c <__cxa_atexit@plt+0x7cd7c> │ │ │ │ - ldr r7, [pc, #68] @ 89554 <__cxa_atexit@plt+0x7cda4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr lr, [pc, #188] @ 8a200 <__cxa_atexit@plt+0x7da50> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #184] @ 8a204 <__cxa_atexit@plt+0x7da54> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #176] @ 8a208 <__cxa_atexit@plt+0x7da58> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, lr} │ │ │ │ + sub r8, r6, #1 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8a1dc <__cxa_atexit@plt+0x7da2c> │ │ │ │ + ldr r7, [pc, #144] @ 8a20c <__cxa_atexit@plt+0x7da5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #140] @ 8a210 <__cxa_atexit@plt+0x7da60> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8a1a8 <__cxa_atexit@plt+0x7d9f8> │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, sl │ │ │ │ + b 1bc04 <__cxa_atexit@plt+0xf454> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 89558 <__cxa_atexit@plt+0x7cda8> │ │ │ │ + mov r6, r3 │ │ │ │ + b 8a1c8 <__cxa_atexit@plt+0x7da18> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #76] @ 8a21c <__cxa_atexit@plt+0x7da6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 8a214 <__cxa_atexit@plt+0x7da64> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #44] @ 8a218 <__cxa_atexit@plt+0x7da68> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - adcseq sp, r8, #240, 20 @ 0xf0000 │ │ │ │ - addseq r0, r8, #212, 26 @ 0x3500 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #48] @ 895a0 <__cxa_atexit@plt+0x7cdf0> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 89594 <__cxa_atexit@plt+0x7cde4> │ │ │ │ - ldr r7, [pc, #28] @ 895a4 <__cxa_atexit@plt+0x7cdf4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + adcseq ip, r8, #64, 28 @ 0x400 │ │ │ │ + adcseq ip, r8, #224, 26 @ 0x3800 │ │ │ │ + @ instruction: 0xfff91a84 │ │ │ │ + adcseq ip, r8, #176, 28 @ 0xb00 │ │ │ │ + addseq sl, r7, #144 @ 0x90 │ │ │ │ + adcseq ip, r8, #72, 28 @ 0x480 │ │ │ │ + addseq sp, r7, #212, 4 @ 0x4000000d │ │ │ │ + addseq sl, r7, #196, 2 @ 0x31 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 8a248 <__cxa_atexit@plt+0x7da98> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + addseq sl, r7, #172, 2 @ 0x2b │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8a2cc <__cxa_atexit@plt+0x7db1c> │ │ │ │ + ldr lr, [pc, #108] @ 8a2d4 <__cxa_atexit@plt+0x7db24> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r3, r7, #8 │ │ │ │ + ldm r3, {r0, r1, r3} │ │ │ │ + ldr r8, [pc, #96] @ 8a2d8 <__cxa_atexit@plt+0x7db28> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq 8a2b0 <__cxa_atexit@plt+0x7db00> │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 8a2c0 <__cxa_atexit@plt+0x7db10> │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r9, [r3, #2] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - adcseq sp, r8, #120, 20 @ 0x78000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + adcseq ip, r8, #216, 24 @ 0xd800 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 895c4 <__cxa_atexit@plt+0x7ce14> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - adcseq sp, r8, #72, 20 @ 0x48000 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8a308 <__cxa_atexit@plt+0x7db58> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 89644 <__cxa_atexit@plt+0x7ce94> │ │ │ │ - ldr r2, [pc, #108] @ 89654 <__cxa_atexit@plt+0x7cea4> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - str r9, [r3, #-4]! │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8a36c <__cxa_atexit@plt+0x7dbbc> │ │ │ │ + ldr r2, [pc, #64] @ 8a37c <__cxa_atexit@plt+0x7dbcc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - beq 89624 <__cxa_atexit@plt+0x7ce74> │ │ │ │ - ldr r7, [pc, #84] @ 89658 <__cxa_atexit@plt+0x7cea8> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - beq 89634 <__cxa_atexit@plt+0x7ce84> │ │ │ │ - ldr r7, [pc, #68] @ 8965c <__cxa_atexit@plt+0x7ceac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r1, [pc, #60] @ 8a380 <__cxa_atexit@plt+0x7dbd0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + adcseq ip, r8, #220, 22 @ 0x37000 │ │ │ │ + addseq sl, r7, #152 @ 0x98 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8a424 <__cxa_atexit@plt+0x7dc74> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 8a42c <__cxa_atexit@plt+0x7dc7c> │ │ │ │ + ldr r7, [pc, #168] @ 8a468 <__cxa_atexit@plt+0x7dcb8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #164] @ 8a46c <__cxa_atexit@plt+0x7dcbc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + sub r8, r6, #2 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8a448 <__cxa_atexit@plt+0x7dc98> │ │ │ │ + ldr r7, [pc, #136] @ 8a470 <__cxa_atexit@plt+0x7dcc0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #132] @ 8a474 <__cxa_atexit@plt+0x7dcc4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8a414 <__cxa_atexit@plt+0x7dc64> │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, sl │ │ │ │ + b 1bc04 <__cxa_atexit@plt+0xf454> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 89660 <__cxa_atexit@plt+0x7ceb0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + b 8a434 <__cxa_atexit@plt+0x7dc84> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #68] @ 8a480 <__cxa_atexit@plt+0x7dcd0> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - adcseq sp, r8, #232, 18 @ 0x3a0000 │ │ │ │ - addseq r0, r8, #248, 24 @ 0xf800 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #48] @ 896a8 <__cxa_atexit@plt+0x7cef8> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 8969c <__cxa_atexit@plt+0x7ceec> │ │ │ │ - ldr r7, [pc, #28] @ 896ac <__cxa_atexit@plt+0x7cefc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #40] @ 8a478 <__cxa_atexit@plt+0x7dcc8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #36] @ 8a47c <__cxa_atexit@plt+0x7dccc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - adcseq sp, r8, #112, 18 @ 0x1c0000 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + @ instruction: 0xfff91818 │ │ │ │ + adcseq ip, r8, #156, 22 @ 0x27000 │ │ │ │ + addseq r9, r7, #36, 28 @ 0x240 │ │ │ │ + adcseq ip, r8, #52, 22 @ 0xd000 │ │ │ │ + addseq sp, r7, #112 @ 0x70 │ │ │ │ + addseq r9, r7, #156, 30 @ 0x270 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 896cc <__cxa_atexit@plt+0x7cf1c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - adcseq sp, r8, #64, 18 @ 0x100000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 8a4ac <__cxa_atexit@plt+0x7dcfc> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + addseq r9, r7, #132, 30 @ 0x210 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + mov sl, r8 │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 8974c <__cxa_atexit@plt+0x7cf9c> │ │ │ │ - ldr r2, [pc, #108] @ 8975c <__cxa_atexit@plt+0x7cfac> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - str r9, [r3, #-4]! │ │ │ │ + bhi 8a51c <__cxa_atexit@plt+0x7dd6c> │ │ │ │ + ldr r3, [pc, #112] @ 8a544 <__cxa_atexit@plt+0x7dd94> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #108] @ 8a548 <__cxa_atexit@plt+0x7dd98> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - beq 8972c <__cxa_atexit@plt+0x7cf7c> │ │ │ │ - ldr r7, [pc, #84] @ 89760 <__cxa_atexit@plt+0x7cfb0> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - beq 8973c <__cxa_atexit@plt+0x7cf8c> │ │ │ │ - ldr r7, [pc, #68] @ 89764 <__cxa_atexit@plt+0x7cfb4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r1, [pc, #104] @ 8a54c <__cxa_atexit@plt+0x7dd9c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add r3, r3, #2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8a50c <__cxa_atexit@plt+0x7dd5c> │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, sl │ │ │ │ + b 1f92c <__cxa_atexit@plt+0x1317c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 89768 <__cxa_atexit@plt+0x7cfb8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #44] @ 8a550 <__cxa_atexit@plt+0x7dda0> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #40] @ 8a554 <__cxa_atexit@plt+0x7dda4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #36] @ 8a558 <__cxa_atexit@plt+0x7dda8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + add r8, r3, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - adcseq sp, r8, #228, 18 @ 0x390000 │ │ │ │ - addseq r0, r8, #244, 22 @ 0x3d000 │ │ │ │ + addseq r9, r7, #152, 28 @ 0x980 │ │ │ │ + @ instruction: 0xfff9544c │ │ │ │ + adcseq ip, r8, #28, 20 @ 0x1c000 │ │ │ │ + addseq r9, r7, #108, 26 @ 0x1b00 │ │ │ │ + addseq r9, r7, #64, 28 @ 0x400 │ │ │ │ + adcseq ip, r8, #204, 18 @ 0x330000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8a594 <__cxa_atexit@plt+0x7dde4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 8a59c <__cxa_atexit@plt+0x7ddec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq ip, r8, #204, 18 @ 0x330000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #48] @ 897b0 <__cxa_atexit@plt+0x7d000> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8a5dc <__cxa_atexit@plt+0x7de2c> │ │ │ │ + ldr r2, [pc, #36] @ 8a5e4 <__cxa_atexit@plt+0x7de34> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 897a4 <__cxa_atexit@plt+0x7cff4> │ │ │ │ - ldr r7, [pc, #28] @ 897b4 <__cxa_atexit@plt+0x7d004> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - adcseq sp, r8, #108, 18 @ 0x1b0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 897d4 <__cxa_atexit@plt+0x7d024> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - adcseq sp, r8, #60, 18 @ 0xf0000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8a634 <__cxa_atexit@plt+0x7de84> │ │ │ │ + ldr r2, [pc, #52] @ 8a640 <__cxa_atexit@plt+0x7de90> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + str r1, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 89854 <__cxa_atexit@plt+0x7d0a4> │ │ │ │ - ldr r2, [pc, #108] @ 89864 <__cxa_atexit@plt+0x7d0b4> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r3, #-4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - beq 89834 <__cxa_atexit@plt+0x7d084> │ │ │ │ - ldr r7, [pc, #84] @ 89868 <__cxa_atexit@plt+0x7d0b8> │ │ │ │ - tst r8, #3 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8a6dc <__cxa_atexit@plt+0x7df2c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 8a6e4 <__cxa_atexit@plt+0x7df34> │ │ │ │ + ldr r7, [pc, #164] @ 8a71c <__cxa_atexit@plt+0x7df6c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - beq 89844 <__cxa_atexit@plt+0x7d094> │ │ │ │ - ldr r7, [pc, #68] @ 8986c <__cxa_atexit@plt+0x7d0bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r1, [pc, #160] @ 8a720 <__cxa_atexit@plt+0x7df70> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r9} │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + sub r8, r6, #1 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8a6fc <__cxa_atexit@plt+0x7df4c> │ │ │ │ + ldr r7, [pc, #132] @ 8a724 <__cxa_atexit@plt+0x7df74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #128] @ 8a728 <__cxa_atexit@plt+0x7df78> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8a6cc <__cxa_atexit@plt+0x7df1c> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1f92c <__cxa_atexit@plt+0x1317c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r6, r3 │ │ │ │ + b 8a6ec <__cxa_atexit@plt+0x7df3c> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 8a734 <__cxa_atexit@plt+0x7df84> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r7, [pc, #40] @ 8a72c <__cxa_atexit@plt+0x7df7c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #36] @ 8a730 <__cxa_atexit@plt+0x7df80> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + adcseq ip, r8, #184, 16 @ 0xb80000 │ │ │ │ + @ instruction: 0xfff95288 │ │ │ │ + adcseq ip, r8, #140, 18 @ 0x230000 │ │ │ │ + addseq r9, r7, #140, 22 @ 0x23000 │ │ │ │ + adcseq ip, r8, #40, 18 @ 0xa0000 │ │ │ │ + addseq ip, r7, #196, 26 @ 0x3100 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r8 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8a7c8 <__cxa_atexit@plt+0x7e018> │ │ │ │ + ldr r7, [pc, #172] @ 8a808 <__cxa_atexit@plt+0x7e058> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #129 @ 0x81 │ │ │ │ + ldr r3, [pc, #164] @ 8a80c <__cxa_atexit@plt+0x7e05c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8a7dc <__cxa_atexit@plt+0x7e02c> │ │ │ │ + ldr r7, [pc, #144] @ 8a810 <__cxa_atexit@plt+0x7e060> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #140] @ 8a814 <__cxa_atexit@plt+0x7e064> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #136] @ 8a818 <__cxa_atexit@plt+0x7e068> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add r7, r7, #3 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8a7b8 <__cxa_atexit@plt+0x7e008> │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, sl │ │ │ │ + b 1f92c <__cxa_atexit@plt+0x1317c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 89870 <__cxa_atexit@plt+0x7d0c0> │ │ │ │ + ldr r7, [pc, #88] @ 8a828 <__cxa_atexit@plt+0x7e078> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ 8a81c <__cxa_atexit@plt+0x7e06c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #52] @ 8a820 <__cxa_atexit@plt+0x7e070> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r3, [pc, #48] @ 8a824 <__cxa_atexit@plt+0x7e074> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r5, #3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - adcseq sp, r8, #76, 14 @ 0x1300000 │ │ │ │ - addseq r0, r8, #240, 20 @ 0xf0000 │ │ │ │ + adcseq ip, r8, #248, 14 @ 0x3e00000 │ │ │ │ + adcseq ip, r8, #208, 14 @ 0x3400000 │ │ │ │ + addseq r9, r7, #248, 22 @ 0x3e000 │ │ │ │ + @ instruction: 0xfff951a0 │ │ │ │ + adcseq ip, r8, #164, 16 @ 0xa40000 │ │ │ │ + addseq r9, r7, #172, 20 @ 0xac000 │ │ │ │ + addseq r9, r7, #140, 22 @ 0x23000 │ │ │ │ + adcseq ip, r8, #64, 16 @ 0x400000 │ │ │ │ + addseq ip, r7, #236, 24 @ 0xec00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #48] @ 898b8 <__cxa_atexit@plt+0x7d108> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 898ac <__cxa_atexit@plt+0x7d0fc> │ │ │ │ - ldr r7, [pc, #28] @ 898bc <__cxa_atexit@plt+0x7d10c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8a85c <__cxa_atexit@plt+0x7e0ac> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 8a864 <__cxa_atexit@plt+0x7e0b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b 3ff664 <__cxa_atexit@plt+0x3f2eb4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - adcseq sp, r8, #212, 12 @ 0xd400000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 898dc <__cxa_atexit@plt+0x7d12c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + adcseq ip, r8, #4, 14 @ 0x100000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8a89c <__cxa_atexit@plt+0x7e0ec> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 8a8a4 <__cxa_atexit@plt+0x7e0f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq sp, r8, #164, 12 @ 0xa400000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 89928 <__cxa_atexit@plt+0x7d178> │ │ │ │ - ldr r3, [pc, #56] @ 89938 <__cxa_atexit@plt+0x7d188> │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - beq 89918 <__cxa_atexit@plt+0x7d168> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + adcseq ip, r8, #196, 12 @ 0xc400000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub sl, r5, #20 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 8a920 <__cxa_atexit@plt+0x7e170> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8a92c <__cxa_atexit@plt+0x7e17c> │ │ │ │ + ldr lr, [pc, #100] @ 8a93c <__cxa_atexit@plt+0x7e18c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 8a940 <__cxa_atexit@plt+0x7e190> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r2, [pc, #68] @ 8a944 <__cxa_atexit@plt+0x7e194> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + mov r5, sl │ │ │ │ + b 3ff684 <__cxa_atexit@plt+0x3f2ed4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 8993c <__cxa_atexit@plt+0x7d18c> │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + adcseq ip, r8, #108, 12 @ 0x6c00000 │ │ │ │ + adcseq ip, r8, #44, 14 @ 0xb00000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8a988 <__cxa_atexit@plt+0x7e1d8> │ │ │ │ + ldr r2, [pc, #40] @ 8a990 <__cxa_atexit@plt+0x7e1e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r8, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r0, r8, #32, 20 @ 0x20000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8a9e4 <__cxa_atexit@plt+0x7e234> │ │ │ │ + ldr lr, [pc, #56] @ 8a9f0 <__cxa_atexit@plt+0x7e240> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add r3, r5, #8 │ │ │ │ + ldm r3, {r0, r2, r3} │ │ │ │ + str lr, [r8, #4]! │ │ │ │ + str r0, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r2, [r8, #16] │ │ │ │ + str r1, [r8, #20] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 899d8 <__cxa_atexit@plt+0x7d228> │ │ │ │ - ldr r2, [pc, #108] @ 899e8 <__cxa_atexit@plt+0x7d238> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r3, #-4]! │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8aa20 <__cxa_atexit@plt+0x7e270> │ │ │ │ + ldr r2, [pc, #28] @ 8aa30 <__cxa_atexit@plt+0x7e280> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - beq 899b8 <__cxa_atexit@plt+0x7d208> │ │ │ │ - ldr r7, [pc, #84] @ 899ec <__cxa_atexit@plt+0x7d23c> │ │ │ │ - tst r8, #3 │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff68c <__cxa_atexit@plt+0x3f2edc> │ │ │ │ + ldr r7, [pc, #12] @ 8aa34 <__cxa_atexit@plt+0x7e284> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - beq 899c8 <__cxa_atexit@plt+0x7d218> │ │ │ │ - ldr r7, [pc, #68] @ 899f0 <__cxa_atexit@plt+0x7d240> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + addseq ip, r7, #152, 20 @ 0x98000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8aae8 <__cxa_atexit@plt+0x7e338> │ │ │ │ + ldr r8, [pc, #184] @ 8ab14 <__cxa_atexit@plt+0x7e364> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #180] @ 8ab18 <__cxa_atexit@plt+0x7e368> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #8]! │ │ │ │ + ldr r9, [pc, #168] @ 8ab1c <__cxa_atexit@plt+0x7e36c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [r3, #-4] │ │ │ │ + ldr sl, [r3, #4] │ │ │ │ + str r8, [r2, #4]! │ │ │ │ + str r9, [r3] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str lr, [r2, #12] │ │ │ │ + str r7, [r2, #16] │ │ │ │ + str r0, [r2, #20] │ │ │ │ + sub r8, r6, #5 │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8aaf4 <__cxa_atexit@plt+0x7e344> │ │ │ │ + ldr r3, [pc, #112] @ 8ab20 <__cxa_atexit@plt+0x7e370> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #108] @ 8ab24 <__cxa_atexit@plt+0x7e374> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmda r5, {r3, r8} │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8aad8 <__cxa_atexit@plt+0x7e328> │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, sl │ │ │ │ + b 1f92c <__cxa_atexit@plt+0x1317c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldr r7, [pc, #44] @ 8ab28 <__cxa_atexit@plt+0x7e378> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #40] @ 8ab2c <__cxa_atexit@plt+0x7e37c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 899f4 <__cxa_atexit@plt+0x7d244> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + adcseq ip, r8, #196, 8 @ 0xc4000000 │ │ │ │ + @ instruction: 0xfff94e78 │ │ │ │ + adcseq ip, r8, #124, 10 @ 0x1f000000 │ │ │ │ + addseq r9, r7, #148, 14 @ 0x2500000 │ │ │ │ + adcseq ip, r8, #48, 10 @ 0xc000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8ab60 <__cxa_atexit@plt+0x7e3b0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 8ab68 <__cxa_atexit@plt+0x7e3b8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff694 <__cxa_atexit@plt+0x3f2ee4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - adcseq sp, r8, #84, 12 @ 0x5400000 │ │ │ │ - addseq r0, r8, #116, 18 @ 0x1d0000 │ │ │ │ + adcseq ip, r8, #0, 8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8abb8 <__cxa_atexit@plt+0x7e408> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 8abc0 <__cxa_atexit@plt+0x7e410> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 8abc4 <__cxa_atexit@plt+0x7e414> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff69c <__cxa_atexit@plt+0x3f2eec> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq ip, r8, #188, 6 @ 0xf0000002 │ │ │ │ + adcseq ip, r8, #144, 8 @ 0x90000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #48] @ 89a3c <__cxa_atexit@plt+0x7d28c> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8ac04 <__cxa_atexit@plt+0x7e454> │ │ │ │ + ldr r2, [pc, #36] @ 8ac0c <__cxa_atexit@plt+0x7e45c> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 89a30 <__cxa_atexit@plt+0x7d280> │ │ │ │ - ldr r7, [pc, #28] @ 89a40 <__cxa_atexit@plt+0x7d290> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - adcseq sp, r8, #220, 10 @ 0x37000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 89a60 <__cxa_atexit@plt+0x7d2b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - adcseq sp, r8, #172, 10 @ 0x2b000000 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8ac5c <__cxa_atexit@plt+0x7e4ac> │ │ │ │ + ldr r2, [pc, #52] @ 8ac68 <__cxa_atexit@plt+0x7e4b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 89ae0 <__cxa_atexit@plt+0x7d330> │ │ │ │ - ldr r2, [pc, #108] @ 89af0 <__cxa_atexit@plt+0x7d340> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - str r9, [r3, #-4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - beq 89ac0 <__cxa_atexit@plt+0x7d310> │ │ │ │ - ldr r7, [pc, #84] @ 89af4 <__cxa_atexit@plt+0x7d344> │ │ │ │ - tst r9, #3 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8ad1c <__cxa_atexit@plt+0x7e56c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 8ad24 <__cxa_atexit@plt+0x7e574> │ │ │ │ + ldr r7, [pc, #188] @ 8ad60 <__cxa_atexit@plt+0x7e5b0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - beq 89ad0 <__cxa_atexit@plt+0x7d320> │ │ │ │ - ldr r7, [pc, #68] @ 89af8 <__cxa_atexit@plt+0x7d348> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r1, [pc, #184] @ 8ad64 <__cxa_atexit@plt+0x7e5b4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #180] @ 8ad68 <__cxa_atexit@plt+0x7e5b8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + sub r8, r6, #1 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8ad40 <__cxa_atexit@plt+0x7e590> │ │ │ │ + ldr r7, [pc, #140] @ 8ad6c <__cxa_atexit@plt+0x7e5bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #136] @ 8ad70 <__cxa_atexit@plt+0x7e5c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8ad0c <__cxa_atexit@plt+0x7e55c> │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, sl │ │ │ │ + b 1f92c <__cxa_atexit@plt+0x1317c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 89afc <__cxa_atexit@plt+0x7d34c> │ │ │ │ + mov r6, r3 │ │ │ │ + b 8ad2c <__cxa_atexit@plt+0x7e57c> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #72] @ 8ad7c <__cxa_atexit@plt+0x7e5cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 8ad74 <__cxa_atexit@plt+0x7e5c4> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #40] @ 8ad78 <__cxa_atexit@plt+0x7e5c8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - adcseq sp, r8, #76, 10 @ 0x13000000 │ │ │ │ - addseq r0, r8, #152, 16 @ 0x980000 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + adcseq ip, r8, #132, 4 @ 0x40000008 │ │ │ │ + @ instruction: 0xfff94c48 │ │ │ │ + adcseq ip, r8, #76, 6 @ 0x30000001 │ │ │ │ + addseq r9, r7, #72, 10 @ 0x12000000 │ │ │ │ + adcseq ip, r8, #228, 4 @ 0x4000000e │ │ │ │ + addseq ip, r7, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #48] @ 89b44 <__cxa_atexit@plt+0x7d394> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 89b38 <__cxa_atexit@plt+0x7d388> │ │ │ │ - ldr r7, [pc, #28] @ 89b48 <__cxa_atexit@plt+0x7d398> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8adb0 <__cxa_atexit@plt+0x7e600> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 8adb8 <__cxa_atexit@plt+0x7e608> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6a4 <__cxa_atexit@plt+0x3f2ef4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + adcseq ip, r8, #176, 2 @ 0x2c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8ae08 <__cxa_atexit@plt+0x7e658> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 8ae10 <__cxa_atexit@plt+0x7e660> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 8ae14 <__cxa_atexit@plt+0x7e664> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6ac <__cxa_atexit@plt+0x3f2efc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq ip, r8, #108, 2 │ │ │ │ + adcseq ip, r8, #64, 4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8ae54 <__cxa_atexit@plt+0x7e6a4> │ │ │ │ + ldr r2, [pc, #36] @ 8ae5c <__cxa_atexit@plt+0x7e6ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - adcseq sp, r8, #212, 8 @ 0xd4000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 89b68 <__cxa_atexit@plt+0x7d3b8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - adcseq sp, r8, #164, 8 @ 0xa4000000 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8aeac <__cxa_atexit@plt+0x7e6fc> │ │ │ │ + ldr r2, [pc, #52] @ 8aeb8 <__cxa_atexit@plt+0x7e708> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 89be8 <__cxa_atexit@plt+0x7d438> │ │ │ │ - ldr r2, [pc, #108] @ 89bf8 <__cxa_atexit@plt+0x7d448> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - str r9, [r3, #-4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - beq 89bc8 <__cxa_atexit@plt+0x7d418> │ │ │ │ - ldr r7, [pc, #84] @ 89bfc <__cxa_atexit@plt+0x7d44c> │ │ │ │ - tst r9, #3 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8af6c <__cxa_atexit@plt+0x7e7bc> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 8af74 <__cxa_atexit@plt+0x7e7c4> │ │ │ │ + ldr r7, [pc, #188] @ 8afb0 <__cxa_atexit@plt+0x7e800> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - beq 89bd8 <__cxa_atexit@plt+0x7d428> │ │ │ │ - ldr r7, [pc, #68] @ 89c00 <__cxa_atexit@plt+0x7d450> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r1, [pc, #184] @ 8afb4 <__cxa_atexit@plt+0x7e804> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #180] @ 8afb8 <__cxa_atexit@plt+0x7e808> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + sub r8, r6, #1 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8af90 <__cxa_atexit@plt+0x7e7e0> │ │ │ │ + ldr r7, [pc, #140] @ 8afbc <__cxa_atexit@plt+0x7e80c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #136] @ 8afc0 <__cxa_atexit@plt+0x7e810> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8af5c <__cxa_atexit@plt+0x7e7ac> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1f92c <__cxa_atexit@plt+0x1317c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r6, r3 │ │ │ │ + b 8af7c <__cxa_atexit@plt+0x7e7cc> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #72] @ 8afcc <__cxa_atexit@plt+0x7e81c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r7, [pc, #44] @ 8afc4 <__cxa_atexit@plt+0x7e814> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #40] @ 8afc8 <__cxa_atexit@plt+0x7e818> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + adcseq ip, r8, #52 @ 0x34 │ │ │ │ + @ instruction: 0xfff949f8 │ │ │ │ + adcseq ip, r8, #252 @ 0xfc │ │ │ │ + addseq r9, r7, #248, 4 @ 0x8000000f │ │ │ │ + adcseq ip, r8, #148 @ 0x94 │ │ │ │ + addseq ip, r7, #68, 10 @ 0x11000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8b074 <__cxa_atexit@plt+0x7e8c4> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [pc, #168] @ 8b09c <__cxa_atexit@plt+0x7e8ec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + and r0, r1, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 8b03c <__cxa_atexit@plt+0x7e88c> │ │ │ │ + ldr lr, [pc, #152] @ 8b0a4 <__cxa_atexit@plt+0x7e8f4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #148] @ 8b0a8 <__cxa_atexit@plt+0x7e8f8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [r1, #2] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + b 3ff6b4 <__cxa_atexit@plt+0x3f2f04> │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 8b07c <__cxa_atexit@plt+0x7e8cc> │ │ │ │ + ldr r7, [pc, #80] @ 8b0ac <__cxa_atexit@plt+0x7e8fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 89c04 <__cxa_atexit@plt+0x7d454> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 8b0a0 <__cxa_atexit@plt+0x7e8f0> │ │ │ │ add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r6, #8 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq fp, r8, #92, 30 @ 0x170 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + adcseq ip, r8, #24 │ │ │ │ + adcseq fp, r8, #196, 28 @ 0xc40 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8b0d0 <__cxa_atexit@plt+0x7e920> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - adcseq sp, r8, #72, 10 @ 0x12000000 │ │ │ │ - addseq r0, r8, #148, 14 @ 0x2500000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 8b100 <__cxa_atexit@plt+0x7e950> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #32] @ 8b110 <__cxa_atexit@plt+0x7e960> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq fp, r8, #48, 28 @ 0x300 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #48] @ 89c4c <__cxa_atexit@plt+0x7d49c> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 8b150 <__cxa_atexit@plt+0x7e9a0> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #40] @ 8b16c <__cxa_atexit@plt+0x7e9bc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 8b170 <__cxa_atexit@plt+0x7e9c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq fp, r8, #220, 26 @ 0x3700 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8b1fc <__cxa_atexit@plt+0x7ea4c> │ │ │ │ + ldr r6, [pc, #132] @ 8b21c <__cxa_atexit@plt+0x7ea6c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r6, r7, r8} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8b1e8 <__cxa_atexit@plt+0x7ea38> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 8b208 <__cxa_atexit@plt+0x7ea58> │ │ │ │ + ldr r2, [pc, #88] @ 8b220 <__cxa_atexit@plt+0x7ea70> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 89c40 <__cxa_atexit@plt+0x7d490> │ │ │ │ - ldr r7, [pc, #28] @ 89c50 <__cxa_atexit@plt+0x7d4a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r7} │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - adcseq sp, r8, #208, 8 @ 0xd0000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 89c70 <__cxa_atexit@plt+0x7d4c0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - adcseq sp, r8, #160, 8 @ 0xa0000000 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8b270 <__cxa_atexit@plt+0x7eac0> │ │ │ │ + ldr r2, [pc, #52] @ 8b27c <__cxa_atexit@plt+0x7eacc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + str r7, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + addseq r9, r7, #36, 2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 89cf0 <__cxa_atexit@plt+0x7d540> │ │ │ │ - ldr r2, [pc, #108] @ 89d00 <__cxa_atexit@plt+0x7d550> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r3, #-4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - beq 89cd0 <__cxa_atexit@plt+0x7d520> │ │ │ │ - ldr r7, [pc, #84] @ 89d04 <__cxa_atexit@plt+0x7d554> │ │ │ │ - tst r8, #3 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8b338 <__cxa_atexit@plt+0x7eb88> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 8b340 <__cxa_atexit@plt+0x7eb90> │ │ │ │ + ldr r7, [pc, #192] @ 8b37c <__cxa_atexit@plt+0x7ebcc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - beq 89ce0 <__cxa_atexit@plt+0x7d530> │ │ │ │ - ldr r7, [pc, #68] @ 89d08 <__cxa_atexit@plt+0x7d558> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr lr, [pc, #188] @ 8b380 <__cxa_atexit@plt+0x7ebd0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #184] @ 8b384 <__cxa_atexit@plt+0x7ebd4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #176] @ 8b388 <__cxa_atexit@plt+0x7ebd8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, lr} │ │ │ │ + sub r8, r6, #1 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8b35c <__cxa_atexit@plt+0x7ebac> │ │ │ │ + ldr r7, [pc, #144] @ 8b38c <__cxa_atexit@plt+0x7ebdc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #140] @ 8b390 <__cxa_atexit@plt+0x7ebe0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8b328 <__cxa_atexit@plt+0x7eb78> │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, sl │ │ │ │ + b 1f92c <__cxa_atexit@plt+0x1317c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 89d0c <__cxa_atexit@plt+0x7d55c> │ │ │ │ + mov r6, r3 │ │ │ │ + b 8b348 <__cxa_atexit@plt+0x7eb98> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #76] @ 8b39c <__cxa_atexit@plt+0x7ebec> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 8b394 <__cxa_atexit@plt+0x7ebe4> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #44] @ 8b398 <__cxa_atexit@plt+0x7ebe8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - adcseq sp, r8, #176, 4 │ │ │ │ - addseq r0, r8, #144, 12 @ 0x9000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #48] @ 89d54 <__cxa_atexit@plt+0x7d5a4> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 89d48 <__cxa_atexit@plt+0x7d598> │ │ │ │ - ldr r7, [pc, #28] @ 89d58 <__cxa_atexit@plt+0x7d5a8> │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + adcseq fp, r8, #192, 24 @ 0xc000 │ │ │ │ + adcseq fp, r8, #96, 24 @ 0x6000 │ │ │ │ + @ instruction: 0xfff9462c │ │ │ │ + adcseq fp, r8, #48, 26 @ 0xc00 │ │ │ │ + addseq r8, r7, #44, 30 @ 0xb0 │ │ │ │ + adcseq fp, r8, #200, 24 @ 0xc800 │ │ │ │ + addseq ip, r7, #124, 2 │ │ │ │ + addseq r9, r7, #8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 8b3c8 <__cxa_atexit@plt+0x7ec18> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + addseq r8, r7, #240, 30 @ 0x3c0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8b470 <__cxa_atexit@plt+0x7ecc0> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [pc, #168] @ 8b498 <__cxa_atexit@plt+0x7ece8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + and r0, r1, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 8b438 <__cxa_atexit@plt+0x7ec88> │ │ │ │ + ldr lr, [pc, #152] @ 8b4a0 <__cxa_atexit@plt+0x7ecf0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #148] @ 8b4a4 <__cxa_atexit@plt+0x7ecf4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [r1, #2] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6bc <__cxa_atexit@plt+0x3f2f0c> │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 8b478 <__cxa_atexit@plt+0x7ecc8> │ │ │ │ + ldr r7, [pc, #80] @ 8b4a8 <__cxa_atexit@plt+0x7ecf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - adcseq sp, r8, #56, 4 @ 0x80000003 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r7, [pc, #28] @ 8b49c <__cxa_atexit@plt+0x7ecec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r6, #8 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq fp, r8, #96, 22 @ 0x18000 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + adcseq fp, r8, #28, 24 @ 0x1c00 │ │ │ │ + adcseq fp, r8, #200, 20 @ 0xc8000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 89d78 <__cxa_atexit@plt+0x7d5c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8b4cc <__cxa_atexit@plt+0x7ed1c> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - adcseq sp, r8, #8, 4 @ 0x80000000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 89dc4 <__cxa_atexit@plt+0x7d614> │ │ │ │ - ldr r3, [pc, #56] @ 89dd4 <__cxa_atexit@plt+0x7d624> │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - beq 89db4 <__cxa_atexit@plt+0x7d604> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 8b4fc <__cxa_atexit@plt+0x7ed4c> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #32] @ 8b50c <__cxa_atexit@plt+0x7ed5c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq fp, r8, #52, 20 @ 0x34000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 8b54c <__cxa_atexit@plt+0x7ed9c> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #40] @ 8b568 <__cxa_atexit@plt+0x7edb8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 8b56c <__cxa_atexit@plt+0x7edbc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq fp, r8, #224, 18 @ 0x380000 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8b5f8 <__cxa_atexit@plt+0x7ee48> │ │ │ │ + ldr r6, [pc, #132] @ 8b618 <__cxa_atexit@plt+0x7ee68> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r6, r7, r8} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8b5e4 <__cxa_atexit@plt+0x7ee34> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 8b604 <__cxa_atexit@plt+0x7ee54> │ │ │ │ + ldr r2, [pc, #88] @ 8b61c <__cxa_atexit@plt+0x7ee6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r7} │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 89dd8 <__cxa_atexit@plt+0x7d628> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r0, r8, #192, 10 @ 0x30000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8b66c <__cxa_atexit@plt+0x7eebc> │ │ │ │ + ldr r2, [pc, #52] @ 8b678 <__cxa_atexit@plt+0x7eec8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + str r7, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + addseq r8, r7, #100, 26 @ 0x1900 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 89e74 <__cxa_atexit@plt+0x7d6c4> │ │ │ │ - ldr r2, [pc, #108] @ 89e84 <__cxa_atexit@plt+0x7d6d4> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r3, #-4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - beq 89e54 <__cxa_atexit@plt+0x7d6a4> │ │ │ │ - ldr r7, [pc, #84] @ 89e88 <__cxa_atexit@plt+0x7d6d8> │ │ │ │ - tst r8, #3 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8b734 <__cxa_atexit@plt+0x7ef84> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 8b73c <__cxa_atexit@plt+0x7ef8c> │ │ │ │ + ldr r7, [pc, #192] @ 8b778 <__cxa_atexit@plt+0x7efc8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - beq 89e64 <__cxa_atexit@plt+0x7d6b4> │ │ │ │ - ldr r7, [pc, #68] @ 89e8c <__cxa_atexit@plt+0x7d6dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr lr, [pc, #188] @ 8b77c <__cxa_atexit@plt+0x7efcc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #184] @ 8b780 <__cxa_atexit@plt+0x7efd0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #176] @ 8b784 <__cxa_atexit@plt+0x7efd4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, lr} │ │ │ │ + sub r8, r6, #1 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8b758 <__cxa_atexit@plt+0x7efa8> │ │ │ │ + ldr r7, [pc, #144] @ 8b788 <__cxa_atexit@plt+0x7efd8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #140] @ 8b78c <__cxa_atexit@plt+0x7efdc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8b724 <__cxa_atexit@plt+0x7ef74> │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, sl │ │ │ │ + b 1f92c <__cxa_atexit@plt+0x1317c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 89e90 <__cxa_atexit@plt+0x7d6e0> │ │ │ │ + mov r6, r3 │ │ │ │ + b 8b744 <__cxa_atexit@plt+0x7ef94> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #76] @ 8b798 <__cxa_atexit@plt+0x7efe8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 8b790 <__cxa_atexit@plt+0x7efe0> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #44] @ 8b794 <__cxa_atexit@plt+0x7efe4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - adcseq sp, r8, #184, 2 @ 0x2e │ │ │ │ - addseq r0, r8, #20, 10 @ 0x5000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + adcseq fp, r8, #196, 16 @ 0xc40000 │ │ │ │ + adcseq fp, r8, #100, 16 @ 0x640000 │ │ │ │ + @ instruction: 0xfff94230 │ │ │ │ + adcseq fp, r8, #52, 18 @ 0xd0000 │ │ │ │ + addseq r8, r7, #48, 22 @ 0xc000 │ │ │ │ + adcseq fp, r8, #204, 16 @ 0xcc0000 │ │ │ │ + addseq fp, r7, #136, 26 @ 0x2200 │ │ │ │ + addseq r8, r7, #72, 24 @ 0x4800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 8b7c4 <__cxa_atexit@plt+0x7f014> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + addseq r8, r7, #48, 24 @ 0x3000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8b848 <__cxa_atexit@plt+0x7f098> │ │ │ │ + ldr lr, [pc, #108] @ 8b850 <__cxa_atexit@plt+0x7f0a0> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r3, r7, #8 │ │ │ │ + ldm r3, {r0, r1, r3} │ │ │ │ + ldr r8, [pc, #96] @ 8b854 <__cxa_atexit@plt+0x7f0a4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq 8b82c <__cxa_atexit@plt+0x7f07c> │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 8b83c <__cxa_atexit@plt+0x7f08c> │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r9, [r3, #2] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + adcseq fp, r8, #92, 14 @ 0x1700000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #48] @ 89ed8 <__cxa_atexit@plt+0x7d728> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8b884 <__cxa_atexit@plt+0x7f0d4> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8b8e8 <__cxa_atexit@plt+0x7f138> │ │ │ │ + ldr r2, [pc, #64] @ 8b8f8 <__cxa_atexit@plt+0x7f148> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 89ecc <__cxa_atexit@plt+0x7d71c> │ │ │ │ - ldr r7, [pc, #28] @ 89edc <__cxa_atexit@plt+0x7d72c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r1, [pc, #60] @ 8b8fc <__cxa_atexit@plt+0x7f14c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - adcseq sp, r8, #64, 2 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + adcseq fp, r8, #96, 12 @ 0x6000000 │ │ │ │ + addseq r8, r7, #28, 22 @ 0x7000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 89efc <__cxa_atexit@plt+0x7d74c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - adcseq sp, r8, #16, 2 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 8a72c <__cxa_atexit@plt+0x7df7c> │ │ │ │ - addseq r0, r8, #164, 4 @ 0x4000000a │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8b9a0 <__cxa_atexit@plt+0x7f1f0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 8b9a8 <__cxa_atexit@plt+0x7f1f8> │ │ │ │ + ldr r7, [pc, #168] @ 8b9e4 <__cxa_atexit@plt+0x7f234> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #164] @ 8b9e8 <__cxa_atexit@plt+0x7f238> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + sub r8, r6, #2 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 89f4c <__cxa_atexit@plt+0x7d79c> │ │ │ │ - ldr r8, [pc, #44] @ 89f54 <__cxa_atexit@plt+0x7d7a4> │ │ │ │ - ldr r2, [pc, #44] @ 89f58 <__cxa_atexit@plt+0x7d7a8> │ │ │ │ - add r8, pc, r8 │ │ │ │ + bhi 8b9c4 <__cxa_atexit@plt+0x7f214> │ │ │ │ + ldr r7, [pc, #136] @ 8b9ec <__cxa_atexit@plt+0x7f23c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #132] @ 8b9f0 <__cxa_atexit@plt+0x7f240> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #32] @ 89f5c <__cxa_atexit@plt+0x7d7ac> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - add r9, r5, #129 @ 0x81 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8b990 <__cxa_atexit@plt+0x7f1e0> │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb754 <__cxa_atexit@plt+0x3defa4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, sl │ │ │ │ + b 1f92c <__cxa_atexit@plt+0x1317c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - addseq r0, r8, #136, 4 @ 0x80000008 │ │ │ │ - adcseq sp, r8, #32 │ │ │ │ - adcseq sp, r8, #24 │ │ │ │ - addseq r0, r8, #76, 4 @ 0xc0000004 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 8b9b0 <__cxa_atexit@plt+0x7f200> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #68] @ 8b9fc <__cxa_atexit@plt+0x7f24c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 8b9f4 <__cxa_atexit@plt+0x7f244> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #36] @ 8b9f8 <__cxa_atexit@plt+0x7f248> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + @ instruction: 0xfff93fc4 │ │ │ │ + adcseq fp, r8, #32, 12 @ 0x2000000 │ │ │ │ + addseq r8, r7, #196, 16 @ 0xc40000 │ │ │ │ + adcseq fp, r8, #184, 10 @ 0x2e000000 │ │ │ │ + addseq fp, r7, #36, 22 @ 0x9000 │ │ │ │ + addseq r8, r7, #32, 20 @ 0x20000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 8ba28 <__cxa_atexit@plt+0x7f278> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + addseq r8, r7, #8, 20 @ 0x8000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r7, [pc, #20] @ 8ba58 <__cxa_atexit@plt+0x7f2a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #16] @ 8ba5c <__cxa_atexit@plt+0x7f2ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r7, #2 │ │ │ │ + b 1d6c0 <__cxa_atexit@plt+0x10f10> │ │ │ │ + addseq r8, r7, #40, 18 @ 0xa0000 │ │ │ │ + adcseq fp, r8, #180, 8 @ 0xb4000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 89fa4 <__cxa_atexit@plt+0x7d7f4> │ │ │ │ - ldr r8, [pc, #44] @ 89fac <__cxa_atexit@plt+0x7d7fc> │ │ │ │ - ldr r2, [pc, #44] @ 89fb0 <__cxa_atexit@plt+0x7d800> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #32] @ 89fb4 <__cxa_atexit@plt+0x7d804> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - add r9, r5, #129 @ 0x81 │ │ │ │ + bhi 8ba98 <__cxa_atexit@plt+0x7f2e8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 8baa0 <__cxa_atexit@plt+0x7f2f0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb754 <__cxa_atexit@plt+0x3defa4> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - addseq r0, r8, #48, 4 │ │ │ │ - adcseq ip, r8, #200, 30 @ 0x320 │ │ │ │ - adcseq ip, r8, #192, 30 @ 0x300 │ │ │ │ - addseq r0, r8, #16, 2 │ │ │ │ + adcseq fp, r8, #200, 8 @ 0xc8000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 8a000 <__cxa_atexit@plt+0x7d850> │ │ │ │ - ldr r2, [pc, #48] @ 8a00c <__cxa_atexit@plt+0x7d85c> │ │ │ │ - ldr r1, [pc, #48] @ 8a010 <__cxa_atexit@plt+0x7d860> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8bae0 <__cxa_atexit@plt+0x7f330> │ │ │ │ + ldr r2, [pc, #36] @ 8bae8 <__cxa_atexit@plt+0x7f338> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r8, r2, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r3, [pc, #32] @ 8a014 <__cxa_atexit@plt+0x7d864> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - add r9, r3, #129 @ 0x81 │ │ │ │ - b 3eb754 <__cxa_atexit@plt+0x3defa4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq r0, r8, #240 @ 0xf0 │ │ │ │ - adcseq ip, r8, #104, 30 @ 0x1a0 │ │ │ │ - adcseq ip, r8, #96, 30 @ 0x180 │ │ │ │ - addseq r0, r8, #8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 8a060 <__cxa_atexit@plt+0x7d8b0> │ │ │ │ - ldr r2, [pc, #48] @ 8a06c <__cxa_atexit@plt+0x7d8bc> │ │ │ │ - ldr r1, [pc, #48] @ 8a070 <__cxa_atexit@plt+0x7d8c0> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8bb38 <__cxa_atexit@plt+0x7f388> │ │ │ │ + ldr r2, [pc, #52] @ 8bb44 <__cxa_atexit@plt+0x7f394> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r8, r2, #1 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + str r1, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8bba4 <__cxa_atexit@plt+0x7f3f4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8bbac <__cxa_atexit@plt+0x7f3fc> │ │ │ │ + ldr r2, [pc, #76] @ 8bbc8 <__cxa_atexit@plt+0x7f418> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ 8bbcc <__cxa_atexit@plt+0x7f41c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r3, [pc, #32] @ 8a074 <__cxa_atexit@plt+0x7d8c4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - add r9, r3, #129 @ 0x81 │ │ │ │ - b 3eb754 <__cxa_atexit@plt+0x3defa4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + stmdb r5, {r1, r9} │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + ldr r5, [pc, #60] @ 8bbd0 <__cxa_atexit@plt+0x7f420> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + sub r8, r6, #1 │ │ │ │ + mov r5, r7 │ │ │ │ + b 1d6c0 <__cxa_atexit@plt+0x10f10> │ │ │ │ + mov r6, r3 │ │ │ │ + b 8bbb4 <__cxa_atexit@plt+0x7f404> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 8bbc4 <__cxa_atexit@plt+0x7f414> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq pc, r7, #232, 30 @ 0x3a0 │ │ │ │ - adcseq ip, r8, #8, 30 │ │ │ │ - adcseq ip, r8, #0, 30 │ │ │ │ - addseq pc, r7, #252, 30 @ 0x3f0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 8a0c0 <__cxa_atexit@plt+0x7d910> │ │ │ │ - ldr r2, [pc, #48] @ 8a0cc <__cxa_atexit@plt+0x7d91c> │ │ │ │ - ldr r1, [pc, #48] @ 8a0d0 <__cxa_atexit@plt+0x7d920> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, r2, #1 │ │ │ │ + addseq fp, r7, #44, 18 @ 0xb0000 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + adcseq fp, r8, #180, 6 @ 0xd0000002 │ │ │ │ + adcseq fp, r8, #160, 8 @ 0xa0000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r8 │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8bc28 <__cxa_atexit@plt+0x7f478> │ │ │ │ + ldr r3, [pc, #68] @ 8bc3c <__cxa_atexit@plt+0x7f48c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #64] @ 8bc40 <__cxa_atexit@plt+0x7f490> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #129 @ 0x81 │ │ │ │ + ldr r1, [pc, #56] @ 8bc44 <__cxa_atexit@plt+0x7f494> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r3, [pc, #32] @ 8a0d4 <__cxa_atexit@plt+0x7d924> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - add r9, r3, #129 @ 0x81 │ │ │ │ - b 3eb754 <__cxa_atexit@plt+0x3defa4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + ldr r5, [pc, #48] @ 8bc48 <__cxa_atexit@plt+0x7f498> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + add r8, r3, #3 │ │ │ │ + mov r5, r7 │ │ │ │ + b 1d6c0 <__cxa_atexit@plt+0x10f10> │ │ │ │ + ldr r7, [pc, #28] @ 8bc4c <__cxa_atexit@plt+0x7f49c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ bx r0 │ │ │ │ - addseq pc, r7, #220, 30 @ 0x370 │ │ │ │ - adcseq ip, r8, #168, 28 @ 0xa80 │ │ │ │ - adcseq ip, r8, #160, 28 @ 0xa00 │ │ │ │ + addseq r8, r7, #128, 14 @ 0x2000000 │ │ │ │ + adcseq fp, r8, #84, 6 @ 0x50000001 │ │ │ │ + adcseq fp, r8, #44, 6 @ 0xb0000000 │ │ │ │ + adcseq fp, r8, #28, 8 @ 0x1c000000 │ │ │ │ + addseq fp, r7, #188, 16 @ 0xbc0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8a110 <__cxa_atexit@plt+0x7d960> │ │ │ │ - ldr r8, [pc, #36] @ 8a118 <__cxa_atexit@plt+0x7d968> │ │ │ │ + bhi 8bc80 <__cxa_atexit@plt+0x7f4d0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #32] @ 8a11c <__cxa_atexit@plt+0x7d96c> │ │ │ │ - add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #24] @ 8bc88 <__cxa_atexit@plt+0x7f4d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - rsbeq r5, r4, #216, 22 @ 0x36000 │ │ │ │ - adcseq ip, r8, #80, 28 @ 0x500 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8a15c <__cxa_atexit@plt+0x7d9ac> │ │ │ │ - ldr r2, [pc, #40] @ 8a16c <__cxa_atexit@plt+0x7d9bc> │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r7, [r8, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ + b 3ff664 <__cxa_atexit@plt+0x3f2eb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ + adcseq fp, r8, #224, 4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8a1d0 <__cxa_atexit@plt+0x7da20> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8a1dc <__cxa_atexit@plt+0x7da2c> │ │ │ │ - ldr r2, [pc, #76] @ 8a1ec <__cxa_atexit@plt+0x7da3c> │ │ │ │ - ldr r1, [pc, #76] @ 8a1f0 <__cxa_atexit@plt+0x7da40> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi 8bcc0 <__cxa_atexit@plt+0x7f510> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 8bcc8 <__cxa_atexit@plt+0x7f518> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 8a1f4 <__cxa_atexit@plt+0x7da44> │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ + adcseq fp, r8, #160, 4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub sl, r5, #20 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 8bd44 <__cxa_atexit@plt+0x7f594> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8bd50 <__cxa_atexit@plt+0x7f5a0> │ │ │ │ + ldr lr, [pc, #100] @ 8bd60 <__cxa_atexit@plt+0x7f5b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 8bd64 <__cxa_atexit@plt+0x7f5b4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r2, [pc, #68] @ 8bd68 <__cxa_atexit@plt+0x7f5b8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + mov r5, sl │ │ │ │ + b 3ff684 <__cxa_atexit@plt+0x3f2ed4> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - adcseq ip, r8, #168, 26 @ 0x2a00 │ │ │ │ - rsbeq r5, r4, #18432 @ 0x4800 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + adcseq fp, r8, #72, 4 @ 0x80000004 │ │ │ │ + adcseq fp, r8, #8, 6 @ 0x20000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8bdac <__cxa_atexit@plt+0x7f5fc> │ │ │ │ + ldr r2, [pc, #40] @ 8bdb4 <__cxa_atexit@plt+0x7f604> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r8, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 8a238 <__cxa_atexit@plt+0x7da88> │ │ │ │ - ldr r3, [pc, #44] @ 8a248 <__cxa_atexit@plt+0x7da98> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ + bcc 8be08 <__cxa_atexit@plt+0x7f658> │ │ │ │ + ldr lr, [pc, #56] @ 8be14 <__cxa_atexit@plt+0x7f664> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add r3, r5, #8 │ │ │ │ + ldm r3, {r0, r2, r3} │ │ │ │ + str lr, [r8, #4]! │ │ │ │ + str r0, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r2, [r8, #16] │ │ │ │ + str r1, [r8, #20] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8be44 <__cxa_atexit@plt+0x7f694> │ │ │ │ + ldr r2, [pc, #28] @ 8be54 <__cxa_atexit@plt+0x7f6a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff68c <__cxa_atexit@plt+0x3f2edc> │ │ │ │ + ldr r7, [pc, #12] @ 8be58 <__cxa_atexit@plt+0x7f6a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + addseq fp, r7, #164, 12 @ 0xa400000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8a2b4 <__cxa_atexit@plt+0x7db04> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8a2c0 <__cxa_atexit@plt+0x7db10> │ │ │ │ - ldr r2, [pc, #84] @ 8a2d0 <__cxa_atexit@plt+0x7db20> │ │ │ │ - ldr r1, [pc, #84] @ 8a2d4 <__cxa_atexit@plt+0x7db24> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ 8a2d8 <__cxa_atexit@plt+0x7db28> │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ + bcc 8bec8 <__cxa_atexit@plt+0x7f718> │ │ │ │ + ldr r8, [pc, #84] @ 8bed4 <__cxa_atexit@plt+0x7f724> │ │ │ │ add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #80] @ 8bed8 <__cxa_atexit@plt+0x7f728> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r1, [pc, #72] @ 8bedc <__cxa_atexit@plt+0x7f72c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + ldr r7, [pc, #36] @ 8bee0 <__cxa_atexit@plt+0x7f730> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + sub r8, r6, #5 │ │ │ │ + b 1d6c0 <__cxa_atexit@plt+0x10f10> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + adcseq fp, r8, #164 @ 0xa4 │ │ │ │ + adcseq fp, r8, #120, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8bf14 <__cxa_atexit@plt+0x7f764> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 8bf1c <__cxa_atexit@plt+0x7f76c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ + b 3ff694 <__cxa_atexit@plt+0x3f2ee4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ + adcseq fp, r8, #76 @ 0x4c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8bf6c <__cxa_atexit@plt+0x7f7bc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 8bf74 <__cxa_atexit@plt+0x7f7c4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 8bf78 <__cxa_atexit@plt+0x7f7c8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff69c <__cxa_atexit@plt+0x3f2eec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - adcseq ip, r8, #204, 24 @ 0xcc00 │ │ │ │ - rsbeq r5, r4, #290816 @ 0x47000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + adcseq fp, r8, #8 │ │ │ │ + adcseq fp, r8, #220 @ 0xdc │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8bfb8 <__cxa_atexit@plt+0x7f808> │ │ │ │ + ldr r2, [pc, #36] @ 8bfc0 <__cxa_atexit@plt+0x7f810> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 8a324 <__cxa_atexit@plt+0x7db74> │ │ │ │ - ldr r3, [pc, #52] @ 8a334 <__cxa_atexit@plt+0x7db84> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ + bcc 8c010 <__cxa_atexit@plt+0x7f860> │ │ │ │ + ldr r2, [pc, #52] @ 8c01c <__cxa_atexit@plt+0x7f86c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ str r0, [r8, #16] │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8c094 <__cxa_atexit@plt+0x7f8e4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8c09c <__cxa_atexit@plt+0x7f8ec> │ │ │ │ + ldr r2, [pc, #100] @ 8c0bc <__cxa_atexit@plt+0x7f90c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #96] @ 8c0c0 <__cxa_atexit@plt+0x7f910> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #92] @ 8c0c4 <__cxa_atexit@plt+0x7f914> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + ldr r5, [pc, #68] @ 8c0c8 <__cxa_atexit@plt+0x7f918> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + sub r8, r6, #1 │ │ │ │ + mov r5, r7 │ │ │ │ + b 1d6c0 <__cxa_atexit@plt+0x10f10> │ │ │ │ + mov r6, r3 │ │ │ │ + b 8c0a4 <__cxa_atexit@plt+0x7f8f4> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ 8c0b8 <__cxa_atexit@plt+0x7f908> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + addseq fp, r7, #72, 8 @ 0x48000000 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + adcseq sl, r8, #208, 28 @ 0xd00 │ │ │ │ + adcseq sl, r8, #176, 30 @ 0x2c0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8a3a8 <__cxa_atexit@plt+0x7dbf8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8a3b4 <__cxa_atexit@plt+0x7dc04> │ │ │ │ - ldr lr, [pc, #92] @ 8a3c4 <__cxa_atexit@plt+0x7dc14> │ │ │ │ - ldr r1, [pc, #92] @ 8a3c8 <__cxa_atexit@plt+0x7dc18> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr r8, [pc, #64] @ 8a3cc <__cxa_atexit@plt+0x7dc1c> │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ + bhi 8c0fc <__cxa_atexit@plt+0x7f94c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 8c104 <__cxa_atexit@plt+0x7f954> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r2, [r9, #20] │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ + b 3ff6a4 <__cxa_atexit@plt+0x3f2ef4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ + adcseq sl, r8, #100, 28 @ 0x640 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8c154 <__cxa_atexit@plt+0x7f9a4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 8c15c <__cxa_atexit@plt+0x7f9ac> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 8c160 <__cxa_atexit@plt+0x7f9b0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6ac <__cxa_atexit@plt+0x3f2efc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - adcseq ip, r8, #224, 22 @ 0x38000 │ │ │ │ - rsbeq r5, r4, #104, 18 @ 0x1a0000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + adcseq sl, r8, #32, 28 @ 0x200 │ │ │ │ + adcseq sl, r8, #244, 28 @ 0xf40 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8c1a0 <__cxa_atexit@plt+0x7f9f0> │ │ │ │ + ldr r2, [pc, #36] @ 8c1a8 <__cxa_atexit@plt+0x7f9f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 8a41c <__cxa_atexit@plt+0x7dc6c> │ │ │ │ - ldr lr, [pc, #56] @ 8a42c <__cxa_atexit@plt+0x7dc7c> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - add r7, r7, #16 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldm r7, {r0, r3, r7} │ │ │ │ - str lr, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ + bcc 8c1f8 <__cxa_atexit@plt+0x7fa48> │ │ │ │ + ldr r2, [pc, #52] @ 8c204 <__cxa_atexit@plt+0x7fa54> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ str r0, [r8, #16] │ │ │ │ - str r3, [r8, #20] │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 8a4a0 <__cxa_atexit@plt+0x7dcf0> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8c27c <__cxa_atexit@plt+0x7facc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #28 │ │ │ │ + add r6, r3, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8a4a8 <__cxa_atexit@plt+0x7dcf8> │ │ │ │ - ldr lr, [pc, #88] @ 8a4bc <__cxa_atexit@plt+0x7dd0c> │ │ │ │ - ldr r1, [pc, #88] @ 8a4c0 <__cxa_atexit@plt+0x7dd10> │ │ │ │ - add sl, r7, #16 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - ldr r8, [pc, #56] @ 8a4c4 <__cxa_atexit@plt+0x7dd14> │ │ │ │ - add lr, r9, #16 │ │ │ │ - str r3, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - stm lr, {r0, r2, sl} │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r6, r9 │ │ │ │ - b 8a4b0 <__cxa_atexit@plt+0x7dd00> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + bcc 8c284 <__cxa_atexit@plt+0x7fad4> │ │ │ │ + ldr r2, [pc, #100] @ 8c2a4 <__cxa_atexit@plt+0x7faf4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #96] @ 8c2a8 <__cxa_atexit@plt+0x7faf8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #92] @ 8c2ac <__cxa_atexit@plt+0x7fafc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + ldr r5, [pc, #68] @ 8c2b0 <__cxa_atexit@plt+0x7fb00> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + sub r8, r6, #1 │ │ │ │ + mov r5, r7 │ │ │ │ + b 1d6c0 <__cxa_atexit@plt+0x10f10> │ │ │ │ + mov r6, r3 │ │ │ │ + b 8c28c <__cxa_atexit@plt+0x7fadc> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ 8c2a0 <__cxa_atexit@plt+0x7faf0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - adcseq ip, r8, #224, 20 @ 0xe0000 │ │ │ │ - rsbeq r5, r4, #7733248 @ 0x760000 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + addseq fp, r7, #100, 4 @ 0x40000006 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + adcseq sl, r8, #232, 24 @ 0xe800 │ │ │ │ + adcseq sl, r8, #200, 26 @ 0x3200 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8a518 <__cxa_atexit@plt+0x7dd68> │ │ │ │ - ldr lr, [pc, #60] @ 8a528 <__cxa_atexit@plt+0x7dd78> │ │ │ │ - add r9, r7, #16 │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r7, [r7, #28] │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8c358 <__cxa_atexit@plt+0x7fba8> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [pc, #168] @ 8c380 <__cxa_atexit@plt+0x7fbd0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + and r0, r1, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 8c320 <__cxa_atexit@plt+0x7fb70> │ │ │ │ + ldr lr, [pc, #152] @ 8c388 <__cxa_atexit@plt+0x7fbd8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldm r9, {r0, r3, r9} │ │ │ │ - str lr, [r8, #4]! │ │ │ │ - add lr, r8, #16 │ │ │ │ - str r2, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - stm lr, {r0, r3, r9} │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [pc, #148] @ 8c38c <__cxa_atexit@plt+0x7fbdc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [r1, #2] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6b4 <__cxa_atexit@plt+0x3f2f04> │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 8c360 <__cxa_atexit@plt+0x7fbb0> │ │ │ │ + ldr r7, [pc, #80] @ 8c390 <__cxa_atexit@plt+0x7fbe0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8a58c <__cxa_atexit@plt+0x7dddc> │ │ │ │ - ldr lr, [pc, #72] @ 8a59c <__cxa_atexit@plt+0x7ddec> │ │ │ │ - add sl, r7, #11 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldm sl, {r0, r3, sl} │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - ldr lr, [pc, #48] @ 8a5a0 <__cxa_atexit@plt+0x7ddf0> │ │ │ │ - str r8, [r9, #12] │ │ │ │ - str r1, [r9, #16] │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r8, lr │ │ │ │ - add r1, r9, #20 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - stm r1, {r0, r3, sl} │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - rsbeq r5, r4, #43515904 @ 0x2980000 │ │ │ │ + ldr r7, [pc, #28] @ 8c384 <__cxa_atexit@plt+0x7fbd4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r6, #8 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq sl, r8, #120, 24 @ 0x7800 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + adcseq sl, r8, #52, 26 @ 0xd00 │ │ │ │ + adcseq sl, r8, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 8a650 <__cxa_atexit@plt+0x7dea0> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8c3b4 <__cxa_atexit@plt+0x7fc04> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8a658 <__cxa_atexit@plt+0x7dea8> │ │ │ │ - ldr r1, [pc, #164] @ 8a680 <__cxa_atexit@plt+0x7ded0> │ │ │ │ - sub r8, r6, #6 │ │ │ │ - add r6, r9, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r7, {r1, r3} │ │ │ │ - ldr r1, [pc, #144] @ 8a684 <__cxa_atexit@plt+0x7ded4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r0, [pc, #132] @ 8a688 <__cxa_atexit@plt+0x7ded8> │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r9, {r0, r1, r3} │ │ │ │ - bcc 8a670 <__cxa_atexit@plt+0x7dec0> │ │ │ │ - ldr lr, [pc, #116] @ 8a68c <__cxa_atexit@plt+0x7dedc> │ │ │ │ - add sl, r7, #11 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldm sl, {r0, r3, sl} │ │ │ │ - str lr, [r9, #16]! │ │ │ │ - ldr lr, [pc, #92] @ 8a690 <__cxa_atexit@plt+0x7dee0> │ │ │ │ - str r8, [r9, #12] │ │ │ │ - str r1, [r9, #16] │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r8, lr │ │ │ │ - add r1, r9, #20 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - stm r1, {r0, r3, sl} │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r6, r9 │ │ │ │ - b 8a660 <__cxa_atexit@plt+0x7deb0> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 8c3e4 <__cxa_atexit@plt+0x7fc34> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #32] @ 8c3f4 <__cxa_atexit@plt+0x7fc44> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq sl, r8, #76, 22 @ 0x13000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 8c434 <__cxa_atexit@plt+0x7fc84> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #40] @ 8c450 <__cxa_atexit@plt+0x7fca0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - adcseq ip, r8, #104, 18 @ 0x1a0000 │ │ │ │ - adcseq ip, r8, #212, 20 @ 0xd4000 │ │ │ │ - adcseq ip, r8, #68, 18 @ 0x110000 │ │ │ │ - @ instruction: 0xfffffeac │ │ │ │ - rsbeq r5, r4, #236978176 @ 0xe200000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r3, [pc, #24] @ 8c454 <__cxa_atexit@plt+0x7fca4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq sl, r8, #248, 20 @ 0xf8000 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8a6f8 <__cxa_atexit@plt+0x7df48> │ │ │ │ - ldr r2, [pc, #76] @ 8a708 <__cxa_atexit@plt+0x7df58> │ │ │ │ - ldr r1, [pc, #76] @ 8a70c <__cxa_atexit@plt+0x7df5c> │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8c4e0 <__cxa_atexit@plt+0x7fd30> │ │ │ │ + ldr r6, [pc, #132] @ 8c500 <__cxa_atexit@plt+0x7fd50> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r6, r7, r8} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8c4cc <__cxa_atexit@plt+0x7fd1c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 8c4ec <__cxa_atexit@plt+0x7fd3c> │ │ │ │ + ldr r2, [pc, #88] @ 8c504 <__cxa_atexit@plt+0x7fd54> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r7} │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [pc, #56] @ 8a710 <__cxa_atexit@plt+0x7df60> │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - adcseq ip, r8, #8, 20 @ 0x8000 │ │ │ │ - adcseq ip, r8, #112, 16 @ 0x700000 │ │ │ │ - @ instruction: 0xfffff7d4 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #92 @ 0x5c │ │ │ │ - cmp r7, ip │ │ │ │ - bcc 8a7f4 <__cxa_atexit@plt+0x7e044> │ │ │ │ - ldr r7, [pc, #212] @ 8a818 <__cxa_atexit@plt+0x7e068> │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [pc, #208] @ 8a81c <__cxa_atexit@plt+0x7e06c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldm r5, {r1, lr} │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr sl, [pc, #184] @ 8a820 <__cxa_atexit@plt+0x7e070> │ │ │ │ - str r1, [r3, #32] │ │ │ │ - ldr r9, [pc, #180] @ 8a824 <__cxa_atexit@plt+0x7e074> │ │ │ │ - str lr, [r3, #44] @ 0x2c │ │ │ │ - mov lr, r3 │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8c554 <__cxa_atexit@plt+0x7fda4> │ │ │ │ + ldr r2, [pc, #52] @ 8c560 <__cxa_atexit@plt+0x7fdb0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [lr, #12]! │ │ │ │ - ldr r1, [pc, #164] @ 8a828 <__cxa_atexit@plt+0x7e078> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + str r7, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ - mov r2, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r7, #24]! │ │ │ │ - mov r1, r3 │ │ │ │ - add sl, pc, sl │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r1, #48]! @ 0x30 │ │ │ │ - str sl, [r2, #36]! @ 0x24 │ │ │ │ - str r0, [r3, #56] @ 0x38 │ │ │ │ - ldr r0, [pc, #124] @ 8a82c <__cxa_atexit@plt+0x7e07c> │ │ │ │ - add r9, r3, #60 @ 0x3c │ │ │ │ - str r3, [r3, #80] @ 0x50 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stm r9, {r0, r1, r2, r7, lr} │ │ │ │ - sub r7, ip, #27 │ │ │ │ - cmp r8, #10 │ │ │ │ - ble 8a7e8 <__cxa_atexit@plt+0x7e038> │ │ │ │ - ldr r3, [pc, #96] @ 8a830 <__cxa_atexit@plt+0x7e080> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #92] @ 0x5c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #88] @ 0x58 │ │ │ │ - sub r7, ip, #3 │ │ │ │ - mov r6, ip │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r6, r3, #80 @ 0x50 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 8a834 <__cxa_atexit@plt+0x7e084> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #92 @ 0x5c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, ip │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff7c4 │ │ │ │ - @ instruction: 0xfffff7f0 │ │ │ │ - @ instruction: 0xfffff888 │ │ │ │ - @ instruction: 0xfffff8e4 │ │ │ │ - @ instruction: 0xfffff834 │ │ │ │ - @ instruction: 0xfffffd7c │ │ │ │ - @ instruction: 0xfffffec4 │ │ │ │ - addseq pc, r7, #188, 22 @ 0x2f000 │ │ │ │ - addseq pc, r7, #132, 22 @ 0x21000 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + addseq r7, r7, #64, 28 @ 0x400 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r6 │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 8a8d4 <__cxa_atexit@plt+0x7e124> │ │ │ │ - ldr r2, [pc, #136] @ 8a8e4 <__cxa_atexit@plt+0x7e134> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - str r9, [r3, #4] │ │ │ │ - beq 8a8b4 <__cxa_atexit@plt+0x7e104> │ │ │ │ - ldr r2, [pc, #112] @ 8a8e8 <__cxa_atexit@plt+0x7e138> │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - tst r9, #3 │ │ │ │ + bhi 8c5e0 <__cxa_atexit@plt+0x7fe30> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8c5e8 <__cxa_atexit@plt+0x7fe38> │ │ │ │ + ldr r2, [pc, #104] @ 8c608 <__cxa_atexit@plt+0x7fe58> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - beq 8a8c4 <__cxa_atexit@plt+0x7e114> │ │ │ │ - ldr r2, [r9, #11] │ │ │ │ - ldr r1, [r9, #15] │ │ │ │ - ldr r0, [r9, #19] │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr sl, [r9, #7] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #100] @ 8c60c <__cxa_atexit@plt+0x7fe5c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #96] @ 8c610 <__cxa_atexit@plt+0x7fe60> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #88] @ 8c614 <__cxa_atexit@plt+0x7fe64> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, lr} │ │ │ │ + ldr r5, [pc, #72] @ 8c618 <__cxa_atexit@plt+0x7fe68> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + sub r8, r6, #1 │ │ │ │ mov r5, r7 │ │ │ │ - mov r9, r3 │ │ │ │ - b 8a72c <__cxa_atexit@plt+0x7df7c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + b 1d6c0 <__cxa_atexit@plt+0x10f10> │ │ │ │ + mov r6, r3 │ │ │ │ + b 8c5f0 <__cxa_atexit@plt+0x7fe40> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ 8c604 <__cxa_atexit@plt+0x7fe54> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + addseq sl, r7, #4, 30 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + adcseq sl, r8, #220, 18 @ 0x370000 │ │ │ │ + adcseq sl, r8, #124, 18 @ 0x1f0000 │ │ │ │ + adcseq sl, r8, #100, 20 @ 0x64000 │ │ │ │ + addseq r7, r7, #140, 26 @ 0x2300 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 8c644 <__cxa_atexit@plt+0x7fe94> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + addseq r7, r7, #116, 26 @ 0x1d00 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8c6ec <__cxa_atexit@plt+0x7ff3c> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [pc, #168] @ 8c714 <__cxa_atexit@plt+0x7ff64> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + and r0, r1, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 8c6b4 <__cxa_atexit@plt+0x7ff04> │ │ │ │ + ldr lr, [pc, #152] @ 8c71c <__cxa_atexit@plt+0x7ff6c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #148] @ 8c720 <__cxa_atexit@plt+0x7ff70> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [r1, #2] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + b 3ff6bc <__cxa_atexit@plt+0x3f2f0c> │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 8c6f4 <__cxa_atexit@plt+0x7ff44> │ │ │ │ + ldr r7, [pc, #80] @ 8c724 <__cxa_atexit@plt+0x7ff74> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 8a8ec <__cxa_atexit@plt+0x7e13c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 8c718 <__cxa_atexit@plt+0x7ff68> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r6, #8 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq sl, r8, #228, 16 @ 0xe40000 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - addseq pc, r7, #0, 22 │ │ │ │ - addseq pc, r7, #208, 20 @ 0xd0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 8a940 <__cxa_atexit@plt+0x7e190> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + adcseq sl, r8, #160, 18 @ 0x280000 │ │ │ │ + adcseq sl, r8, #76, 16 @ 0x4c0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8c748 <__cxa_atexit@plt+0x7ff98> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 8c778 <__cxa_atexit@plt+0x7ffc8> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #32] @ 8c788 <__cxa_atexit@plt+0x7ffd8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq sl, r8, #184, 14 @ 0x2e00000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 8c7c8 <__cxa_atexit@plt+0x80018> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #40] @ 8c7e4 <__cxa_atexit@plt+0x80034> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 8c7e8 <__cxa_atexit@plt+0x80038> │ │ │ │ add r3, pc, r3 │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8a938 <__cxa_atexit@plt+0x7e188> │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 8a72c <__cxa_atexit@plt+0x7df7c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq sl, r8, #100, 14 @ 0x1900000 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8c874 <__cxa_atexit@plt+0x800c4> │ │ │ │ + ldr r6, [pc, #132] @ 8c894 <__cxa_atexit@plt+0x800e4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r6, r7, r8} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8c860 <__cxa_atexit@plt+0x800b0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 8c880 <__cxa_atexit@plt+0x800d0> │ │ │ │ + ldr r2, [pc, #88] @ 8c898 <__cxa_atexit@plt+0x800e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r7} │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq pc, r7, #124, 20 @ 0x7c000 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 8a72c <__cxa_atexit@plt+0x7df7c> │ │ │ │ - addseq pc, r7, #72, 20 @ 0x48000 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8c8e8 <__cxa_atexit@plt+0x80138> │ │ │ │ + ldr r2, [pc, #52] @ 8c8f4 <__cxa_atexit@plt+0x80144> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + str r7, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + addseq r7, r7, #232, 20 @ 0xe8000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r7, r5, #20 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 8aa80 <__cxa_atexit@plt+0x7e2d0> │ │ │ │ - ldr r7, [pc, #296] @ 8aac4 <__cxa_atexit@plt+0x7e314> │ │ │ │ - mov r5, r3 │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq 8aa74 <__cxa_atexit@plt+0x7e2c4> │ │ │ │ - ldr r2, [pc, #272] @ 8aac8 <__cxa_atexit@plt+0x7e318> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - ldr sl, [r8, #19] │ │ │ │ - ldr lr, [r8, #3] │ │ │ │ - ldr r9, [r8, #7] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ + bhi 8c974 <__cxa_atexit@plt+0x801c4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #92 @ 0x5c │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - cmp r2, r8 │ │ │ │ - str r0, [r3, #-16] │ │ │ │ - str sl, [r3, #-12] │ │ │ │ - bcc 8aa94 <__cxa_atexit@plt+0x7e2e4> │ │ │ │ - ldr r2, [pc, #224] @ 8aad4 <__cxa_atexit@plt+0x7e324> │ │ │ │ - ldr r3, [pc, #224] @ 8aad8 <__cxa_atexit@plt+0x7e328> │ │ │ │ - ldr ip, [pc, #224] @ 8aadc <__cxa_atexit@plt+0x7e32c> │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8c97c <__cxa_atexit@plt+0x801cc> │ │ │ │ + ldr r2, [pc, #104] @ 8c99c <__cxa_atexit@plt+0x801ec> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #220] @ 8aae0 <__cxa_atexit@plt+0x7e330> │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - mov r2, r6 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r1, [r6, #32] │ │ │ │ - str r3, [r2, #12]! │ │ │ │ - mov r3, r6 │ │ │ │ - mov r1, r6 │ │ │ │ - add ip, pc, ip │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - str lr, [r6, #8] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str ip, [r3, #24]! │ │ │ │ - str r7, [r1, #36]! @ 0x24 │ │ │ │ - ldr r7, [pc, #164] @ 8aae4 <__cxa_atexit@plt+0x7e334> │ │ │ │ - mov r0, r6 │ │ │ │ - str sl, [r6, #56] @ 0x38 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r0, #48]! @ 0x30 │ │ │ │ - ldr r7, [pc, #148] @ 8aae8 <__cxa_atexit@plt+0x7e338> │ │ │ │ - add lr, r6, #64 @ 0x40 │ │ │ │ - str r2, [r6, #76] @ 0x4c │ │ │ │ + ldr lr, [pc, #100] @ 8c9a0 <__cxa_atexit@plt+0x801f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #96] @ 8c9a4 <__cxa_atexit@plt+0x801f4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #88] @ 8c9a8 <__cxa_atexit@plt+0x801f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, lr} │ │ │ │ + ldr r5, [pc, #72] @ 8c9ac <__cxa_atexit@plt+0x801fc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + sub r8, r6, #1 │ │ │ │ + mov r5, r7 │ │ │ │ + b 1d6c0 <__cxa_atexit@plt+0x10f10> │ │ │ │ + mov r6, r3 │ │ │ │ + b 8c984 <__cxa_atexit@plt+0x801d4> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ 8c998 <__cxa_atexit@plt+0x801e8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - str r6, [r6, #80] @ 0x50 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ - sub r7, r8, #27 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - b 3eb80c <__cxa_atexit@plt+0x3df05c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 8aad0 <__cxa_atexit@plt+0x7e320> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - mov r0, #92 @ 0x5c │ │ │ │ - ldr r7, [pc, #44] @ 8aacc <__cxa_atexit@plt+0x7e31c> │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r3, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r8 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ + addseq sl, r7, #120, 22 @ 0x1e000 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + adcseq sl, r8, #72, 12 @ 0x4800000 │ │ │ │ + adcseq sl, r8, #232, 10 @ 0x3a000000 │ │ │ │ + adcseq sl, r8, #208, 12 @ 0xd000000 │ │ │ │ + addseq r7, r7, #52, 20 @ 0x34000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 8c9d8 <__cxa_atexit@plt+0x80228> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + addseq r7, r7, #28, 20 @ 0x1c000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8ca5c <__cxa_atexit@plt+0x802ac> │ │ │ │ + ldr lr, [pc, #108] @ 8ca64 <__cxa_atexit@plt+0x802b4> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r3, r7, #8 │ │ │ │ + ldm r3, {r0, r1, r3} │ │ │ │ + ldr r8, [pc, #96] @ 8ca68 <__cxa_atexit@plt+0x802b8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq 8ca40 <__cxa_atexit@plt+0x80290> │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 8ca50 <__cxa_atexit@plt+0x802a0> │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r9, [r3, #2] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - adcseq ip, r8, #128, 10 @ 0x20000000 │ │ │ │ - addseq pc, r7, #24, 18 @ 0x60000 │ │ │ │ - addseq pc, r7, #88, 18 @ 0x160000 │ │ │ │ - @ instruction: 0xfffff514 │ │ │ │ - @ instruction: 0xfffff55c │ │ │ │ - @ instruction: 0xfffff5a0 │ │ │ │ - @ instruction: 0xfffff5fc │ │ │ │ - @ instruction: 0xfffff638 │ │ │ │ - @ instruction: 0xfffffad8 │ │ │ │ - addseq pc, r7, #212, 16 @ 0xd40000 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + adcseq sl, r8, #72, 10 @ 0x12000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8ca98 <__cxa_atexit@plt+0x802e8> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #216] @ 8abd8 <__cxa_atexit@plt+0x7e428> │ │ │ │ - add ip, r7, #11 │ │ │ │ - add r9, r6, #92 @ 0x5c │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - stmdb r5, {r0, r2, ip} │ │ │ │ - cmp r1, r9 │ │ │ │ - str r3, [r5] │ │ │ │ - bcc 8abac <__cxa_atexit@plt+0x7e3fc> │ │ │ │ - ldr r1, [pc, #172] @ 8abdc <__cxa_atexit@plt+0x7e42c> │ │ │ │ - ldr sl, [pc, #172] @ 8abe0 <__cxa_atexit@plt+0x7e430> │ │ │ │ - ldr r7, [pc, #172] @ 8abe4 <__cxa_atexit@plt+0x7e434> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [pc, #168] @ 8abe8 <__cxa_atexit@plt+0x7e438> │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - mov r1, r6 │ │ │ │ - str r2, [r6, #44] @ 0x2c │ │ │ │ - str r0, [r6, #32] │ │ │ │ - mov r2, r6 │ │ │ │ - mov r0, r6 │ │ │ │ - add sl, pc, sl │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str lr, [r6, #8] │ │ │ │ - str r3, [r0, #36]! @ 0x24 │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str sl, [r2, #12]! │ │ │ │ - str r7, [r1, #24]! │ │ │ │ - ldr r7, [pc, #112] @ 8abec <__cxa_atexit@plt+0x7e43c> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ - str ip, [r6, #56] @ 0x38 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #48]! @ 0x30 │ │ │ │ - ldr r7, [pc, #96] @ 8abf0 <__cxa_atexit@plt+0x7e440> │ │ │ │ - add lr, r6, #68 @ 0x44 │ │ │ │ - str r3, [r6, #64] @ 0x40 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - stm lr, {r0, r1, r2, r6} │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ - sub r7, r9, #27 │ │ │ │ - b 3eb80c <__cxa_atexit@plt+0x3df05c> │ │ │ │ - mov r0, #92 @ 0x5c │ │ │ │ - ldr r7, [pc, #60] @ 8abf4 <__cxa_atexit@plt+0x7e444> │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8cafc <__cxa_atexit@plt+0x8034c> │ │ │ │ + ldr r2, [pc, #64] @ 8cb0c <__cxa_atexit@plt+0x8035c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ 8cb10 <__cxa_atexit@plt+0x80360> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r9 │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq ip, r8, #48, 8 @ 0x30000000 │ │ │ │ - @ instruction: 0xfffff3d8 │ │ │ │ - @ instruction: 0xfffff410 │ │ │ │ - @ instruction: 0xfffff464 │ │ │ │ - @ instruction: 0xfffff4c0 │ │ │ │ - @ instruction: 0xfffff4fc │ │ │ │ - @ instruction: 0xfffff99c │ │ │ │ - addseq pc, r7, #0, 16 │ │ │ │ - addseq pc, r7, #228, 14 @ 0x3900000 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + adcseq sl, r8, #76, 8 @ 0x4c000000 │ │ │ │ + addseq r7, r7, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - ldr r3, [pc, #16] @ 8ac20 <__cxa_atexit@plt+0x7e470> │ │ │ │ mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3eb75c <__cxa_atexit@plt+0x3defac> │ │ │ │ - addseq pc, r7, #208, 14 @ 0x3400000 │ │ │ │ - addseq pc, r7, #152, 14 @ 0x2600000 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8cb78 <__cxa_atexit@plt+0x803c8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8cb80 <__cxa_atexit@plt+0x803d0> │ │ │ │ + ldr r5, [pc, #80] @ 8cba0 <__cxa_atexit@plt+0x803f0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r2, [pc, #76] @ 8cba4 <__cxa_atexit@plt+0x803f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r3, {r5, r8} │ │ │ │ + str r2, [r7] │ │ │ │ + ldr r5, [pc, #64] @ 8cba8 <__cxa_atexit@plt+0x803f8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + sub r8, r6, #2 │ │ │ │ + mov r5, r7 │ │ │ │ + b 1d6c0 <__cxa_atexit@plt+0x10f10> │ │ │ │ + mov r6, r3 │ │ │ │ + b 8cb88 <__cxa_atexit@plt+0x803d8> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ 8cb9c <__cxa_atexit@plt+0x803ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + addseq sl, r7, #124, 18 @ 0x1f0000 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + adcseq sl, r8, #36, 8 @ 0x24000000 │ │ │ │ + addseq r7, r7, #116, 16 @ 0x740000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 8cbd4 <__cxa_atexit@plt+0x80424> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + addseq r7, r7, #92, 16 @ 0x5c0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r8 │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 8ad3c <__cxa_atexit@plt+0x7e58c> │ │ │ │ - ldr r3, [pc, #308] @ 8ad7c <__cxa_atexit@plt+0x7e5cc> │ │ │ │ - mov r7, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - beq 8ad2c <__cxa_atexit@plt+0x7e57c> │ │ │ │ - ldr r0, [pc, #288] @ 8ad80 <__cxa_atexit@plt+0x7e5d0> │ │ │ │ - mov ip, r5 │ │ │ │ - add sl, r6, #92 @ 0x5c │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - ldr r0, [pc, #272] @ 8ad84 <__cxa_atexit@plt+0x7e5d4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr lr, [r8, #19] │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - ldr r0, [r8, #11] │ │ │ │ - ldr r2, [r8, #15] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - stmdb r5, {r0, r2, lr} │ │ │ │ - cmp r3, sl │ │ │ │ - bcc 8ad4c <__cxa_atexit@plt+0x7e59c> │ │ │ │ - ldr r3, [pc, #232] @ 8ad90 <__cxa_atexit@plt+0x7e5e0> │ │ │ │ - ldr r8, [pc, #232] @ 8ad94 <__cxa_atexit@plt+0x7e5e4> │ │ │ │ - ldr ip, [pc, #232] @ 8ad98 <__cxa_atexit@plt+0x7e5e8> │ │ │ │ + bhi 8cc44 <__cxa_atexit@plt+0x80494> │ │ │ │ + ldr r3, [pc, #112] @ 8cc6c <__cxa_atexit@plt+0x804bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #228] @ 8ad9c <__cxa_atexit@plt+0x7e5ec> │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r6, #44] @ 0x2c │ │ │ │ - str r0, [r6, #32] │ │ │ │ - mov r0, r6 │ │ │ │ - str r1, [r6, #20] │ │ │ │ - mov r1, r6 │ │ │ │ - mov r2, r6 │ │ │ │ - add ip, pc, ip │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r8, [r0, #12]! │ │ │ │ - str ip, [r1, #24]! │ │ │ │ - str r7, [r2, #36]! @ 0x24 │ │ │ │ - ldr r7, [pc, #172] @ 8ada0 <__cxa_atexit@plt+0x7e5f0> │ │ │ │ - mov r3, r6 │ │ │ │ - str lr, [r6, #56] @ 0x38 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #48]! @ 0x30 │ │ │ │ - ldr r7, [pc, #156] @ 8ada4 <__cxa_atexit@plt+0x7e5f4> │ │ │ │ - str r3, [r6, #64] @ 0x40 │ │ │ │ - str r2, [r6, #68] @ 0x44 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - str r1, [r6, #72] @ 0x48 │ │ │ │ - str r0, [r6, #76] @ 0x4c │ │ │ │ - str r6, [r6, #80] @ 0x50 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ - sub r7, sl, #27 │ │ │ │ - b 3eb80c <__cxa_atexit@plt+0x3df05c> │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r2, [pc, #108] @ 8cc70 <__cxa_atexit@plt+0x804c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #104] @ 8cc74 <__cxa_atexit@plt+0x804c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add r3, r3, #2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8cc34 <__cxa_atexit@plt+0x80484> │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, sl │ │ │ │ + b 1f230 <__cxa_atexit@plt+0x12a80> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 8ad8c <__cxa_atexit@plt+0x7e5dc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #44] @ 8cc78 <__cxa_atexit@plt+0x804c8> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - mov r0, #92 @ 0x5c │ │ │ │ - mov r5, ip │ │ │ │ - ldr r7, [pc, #44] @ 8ad88 <__cxa_atexit@plt+0x7e5d8> │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + ldr r3, [pc, #40] @ 8cc7c <__cxa_atexit@plt+0x804cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #36] @ 8cc80 <__cxa_atexit@plt+0x804d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + add r8, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, sl │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - adcseq ip, r8, #208, 4 │ │ │ │ - adcseq ip, r8, #140, 4 @ 0xc0000008 │ │ │ │ - addseq pc, r7, #92, 12 @ 0x5c00000 │ │ │ │ - addseq pc, r7, #176, 12 @ 0xb000000 │ │ │ │ - @ instruction: 0xfffff260 │ │ │ │ - @ instruction: 0xfffff2ac │ │ │ │ - @ instruction: 0xfffff2e8 │ │ │ │ - @ instruction: 0xfffff344 │ │ │ │ - @ instruction: 0xfffff384 │ │ │ │ - @ instruction: 0xfffff824 │ │ │ │ - addseq pc, r7, #24, 12 @ 0x1800000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r5, [pc, #256] @ 8aec0 <__cxa_atexit@plt+0x7e710> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr sl, [r7, #19] │ │ │ │ - add r2, r5, #1 │ │ │ │ - str r2, [r3] │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - str r0, [r3, #-12] │ │ │ │ - str sl, [r3, #-8] │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - ldr r9, [pc, #208] @ 8aec4 <__cxa_atexit@plt+0x7e714> │ │ │ │ + addseq r7, r7, #112, 14 @ 0x1c00000 │ │ │ │ + @ instruction: 0xfff92628 │ │ │ │ + adcseq sl, r8, #244, 4 @ 0x4000000f │ │ │ │ + addseq r7, r7, #60, 12 @ 0x3c00000 │ │ │ │ + addseq r7, r7, #24, 14 @ 0x600000 │ │ │ │ + adcseq sl, r8, #164, 4 @ 0x4000000a │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8ccbc <__cxa_atexit@plt+0x8050c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 8ccc4 <__cxa_atexit@plt+0x80514> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r9, [r5, #-4]! │ │ │ │ - add r9, r6, #92 @ 0x5c │ │ │ │ - cmp r2, r9 │ │ │ │ - bcc 8ae90 <__cxa_atexit@plt+0x7e6e0> │ │ │ │ - ldr r2, [pc, #184] @ 8aec8 <__cxa_atexit@plt+0x7e718> │ │ │ │ - ldr r3, [pc, #184] @ 8aecc <__cxa_atexit@plt+0x7e71c> │ │ │ │ - ldr ip, [pc, #184] @ 8aed0 <__cxa_atexit@plt+0x7e720> │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq sl, r8, #164, 4 @ 0x4000000a │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8cd04 <__cxa_atexit@plt+0x80554> │ │ │ │ + ldr r2, [pc, #36] @ 8cd0c <__cxa_atexit@plt+0x8055c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #180] @ 8aed4 <__cxa_atexit@plt+0x7e724> │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - mov r2, r6 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r1, [r6, #32] │ │ │ │ - str r3, [r2, #12]! │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8cd5c <__cxa_atexit@plt+0x805ac> │ │ │ │ + ldr r2, [pc, #52] @ 8cd68 <__cxa_atexit@plt+0x805b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + str r1, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ - mov r1, r6 │ │ │ │ - add ip, pc, ip │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8ce04 <__cxa_atexit@plt+0x80654> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 8ce0c <__cxa_atexit@plt+0x8065c> │ │ │ │ + ldr r7, [pc, #164] @ 8ce44 <__cxa_atexit@plt+0x80694> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - str lr, [r6, #8] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str ip, [r3, #24]! │ │ │ │ - str r7, [r1, #36]! @ 0x24 │ │ │ │ - ldr r7, [pc, #124] @ 8aed8 <__cxa_atexit@plt+0x7e728> │ │ │ │ - mov r0, r6 │ │ │ │ - str sl, [r6, #56] @ 0x38 │ │ │ │ + ldr r1, [pc, #160] @ 8ce48 <__cxa_atexit@plt+0x80698> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r9} │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + sub r8, r6, #1 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8ce24 <__cxa_atexit@plt+0x80674> │ │ │ │ + ldr r7, [pc, #132] @ 8ce4c <__cxa_atexit@plt+0x8069c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r0, #48]! @ 0x30 │ │ │ │ - ldr r7, [pc, #108] @ 8aedc <__cxa_atexit@plt+0x7e72c> │ │ │ │ - add lr, r6, #64 @ 0x40 │ │ │ │ - str r2, [r6, #76] @ 0x4c │ │ │ │ + ldr r2, [pc, #128] @ 8ce50 <__cxa_atexit@plt+0x806a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8cdf4 <__cxa_atexit@plt+0x80644> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1f230 <__cxa_atexit@plt+0x12a80> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 8ce14 <__cxa_atexit@plt+0x80664> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 8ce5c <__cxa_atexit@plt+0x806ac> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - str r6, [r6, #80] @ 0x50 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ - sub r7, r9, #27 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - b 3eb80c <__cxa_atexit@plt+0x3df05c> │ │ │ │ - mov r0, #92 @ 0x5c │ │ │ │ - ldr r7, [pc, #68] @ 8aee0 <__cxa_atexit@plt+0x7e730> │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r3, #-28]! @ 0xffffffe4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 8ce54 <__cxa_atexit@plt+0x806a4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r9 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ + ldr r5, [pc, #36] @ 8ce58 <__cxa_atexit@plt+0x806a8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - adcseq ip, r8, #64, 2 │ │ │ │ - adcseq ip, r8, #64, 2 │ │ │ │ - @ instruction: 0xfffff0f8 │ │ │ │ - @ instruction: 0xfffff140 │ │ │ │ - @ instruction: 0xfffff184 │ │ │ │ - @ instruction: 0xfffff1e0 │ │ │ │ - @ instruction: 0xfffff21c │ │ │ │ - @ instruction: 0xfffff6bc │ │ │ │ - addseq pc, r7, #28, 10 @ 0x7000000 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 8af04 <__cxa_atexit@plt+0x7e754> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, sl, r0 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + adcseq sl, r8, #144, 2 @ 0x24 │ │ │ │ + @ instruction: 0xfff92464 │ │ │ │ + adcseq sl, r8, #100, 4 @ 0x40000006 │ │ │ │ + addseq r7, r7, #92, 8 @ 0x5c000000 │ │ │ │ + adcseq sl, r8, #0, 4 │ │ │ │ + addseq sl, r7, #252, 12 @ 0xfc00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8aff8 <__cxa_atexit@plt+0x7e848> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r2, r8, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - and r3, r7, #3 │ │ │ │ - bne 8af80 <__cxa_atexit@plt+0x7e7d0> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8af9c <__cxa_atexit@plt+0x7e7ec> │ │ │ │ - ldr r3, [pc, #228] @ 8b018 <__cxa_atexit@plt+0x7e868> │ │ │ │ - mov r2, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #-12]! │ │ │ │ - ldr r3, [r8, #2] │ │ │ │ - str sl, [r2, #4] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - tst r3, #3 │ │ │ │ - str r9, [r2, #20] │ │ │ │ - str r7, [r2, #8] │ │ │ │ - beq 8afd4 <__cxa_atexit@plt+0x7e824> │ │ │ │ - ldr r2, [pc, #188] @ 8b01c <__cxa_atexit@plt+0x7e86c> │ │ │ │ - ldr r1, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - beq 8aff0 <__cxa_atexit@plt+0x7e840> │ │ │ │ - b 8b070 <__cxa_atexit@plt+0x7e8c0> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8afb0 <__cxa_atexit@plt+0x7e800> │ │ │ │ - ldr r7, [pc, #132] @ 8b014 <__cxa_atexit@plt+0x7e864> │ │ │ │ + mov sl, r8 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8cef0 <__cxa_atexit@plt+0x80740> │ │ │ │ + ldr r7, [pc, #172] @ 8cf30 <__cxa_atexit@plt+0x80780> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + add r7, r7, #129 @ 0x81 │ │ │ │ + ldr r3, [pc, #164] @ 8cf34 <__cxa_atexit@plt+0x80784> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8cf04 <__cxa_atexit@plt+0x80754> │ │ │ │ + ldr r7, [pc, #144] @ 8cf38 <__cxa_atexit@plt+0x80788> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #140] @ 8cf3c <__cxa_atexit@plt+0x8078c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #136] @ 8cf40 <__cxa_atexit@plt+0x80790> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add r7, r7, #3 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8cee0 <__cxa_atexit@plt+0x80730> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1f230 <__cxa_atexit@plt+0x12a80> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #128] @ 8b024 <__cxa_atexit@plt+0x7e874> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r7, [pc, #88] @ 8cf50 <__cxa_atexit@plt+0x807a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #88] @ 8b010 <__cxa_atexit@plt+0x7e860> │ │ │ │ - tst r9, #3 │ │ │ │ + ldr r7, [pc, #56] @ 8cf44 <__cxa_atexit@plt+0x80794> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str sl, [r5, #4] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - beq 8afe4 <__cxa_atexit@plt+0x7e834> │ │ │ │ - mov r7, r9 │ │ │ │ - b 8b488 <__cxa_atexit@plt+0x7ecd8> │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r5, [pc, #52] @ 8cf48 <__cxa_atexit@plt+0x80798> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r3, [pc, #48] @ 8cf4c <__cxa_atexit@plt+0x8079c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r5, #3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + adcseq sl, r8, #208 @ 0xd0 │ │ │ │ + adcseq sl, r8, #168 @ 0xa8 │ │ │ │ + addseq r7, r7, #208, 8 @ 0xd0000000 │ │ │ │ + @ instruction: 0xfff9237c │ │ │ │ + adcseq sl, r8, #124, 2 │ │ │ │ + addseq r7, r7, #124, 6 @ 0xf0000001 │ │ │ │ + addseq r7, r7, #100, 8 @ 0x64000000 │ │ │ │ + adcseq sl, r8, #24, 2 │ │ │ │ + addseq sl, r7, #36, 12 @ 0x2400000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8cf84 <__cxa_atexit@plt+0x807d4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 8cf8c <__cxa_atexit@plt+0x807dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff664 <__cxa_atexit@plt+0x3f2eb4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + adcseq r9, r8, #220, 30 @ 0x370 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8cfc4 <__cxa_atexit@plt+0x80814> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 8cfcc <__cxa_atexit@plt+0x8081c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 8b020 <__cxa_atexit@plt+0x7e870> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + adcseq r9, r8, #156, 30 @ 0x270 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub sl, r5, #20 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 8d048 <__cxa_atexit@plt+0x80898> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8d054 <__cxa_atexit@plt+0x808a4> │ │ │ │ + ldr lr, [pc, #100] @ 8d064 <__cxa_atexit@plt+0x808b4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 8d068 <__cxa_atexit@plt+0x808b8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r2, [pc, #68] @ 8d06c <__cxa_atexit@plt+0x808bc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + mov r5, sl │ │ │ │ + b 3ff684 <__cxa_atexit@plt+0x3f2ed4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #9 │ │ │ │ - adcseq fp, r8, #228, 30 @ 0x390 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - addseq pc, r7, #12, 8 @ 0xc000000 │ │ │ │ - adcseq ip, r8, #92 @ 0x5c │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #36] @ 8b064 <__cxa_atexit@plt+0x7e8b4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8b05c <__cxa_atexit@plt+0x7e8ac> │ │ │ │ - b 8b070 <__cxa_atexit@plt+0x7e8c0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [pc, #104] @ 8b0ec <__cxa_atexit@plt+0x7e93c> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - ands r2, r3, #3 │ │ │ │ - beq 8b0c0 <__cxa_atexit@plt+0x7e910> │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 8b0cc <__cxa_atexit@plt+0x7e91c> │ │ │ │ - ldr r2, [pc, #68] @ 8b0f4 <__cxa_atexit@plt+0x7e944> │ │ │ │ - cmp r3, #0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + adcseq r9, r8, #68, 30 @ 0x110 │ │ │ │ + adcseq sl, r8, #4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8d0b0 <__cxa_atexit@plt+0x80900> │ │ │ │ + ldr r2, [pc, #40] @ 8d0b8 <__cxa_atexit@plt+0x80908> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 8b0e4 <__cxa_atexit@plt+0x7e934> │ │ │ │ - b 8b160 <__cxa_atexit@plt+0x7e9b0> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r8, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #28] @ 8b0f0 <__cxa_atexit@plt+0x7e940> │ │ │ │ - cmp r3, #0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8d10c <__cxa_atexit@plt+0x8095c> │ │ │ │ + ldr lr, [pc, #56] @ 8d118 <__cxa_atexit@plt+0x80968> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add r3, r5, #8 │ │ │ │ + ldm r3, {r0, r2, r3} │ │ │ │ + str lr, [r8, #4]! │ │ │ │ + str r0, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r2, [r8, #16] │ │ │ │ + str r1, [r8, #20] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8d148 <__cxa_atexit@plt+0x80998> │ │ │ │ + ldr r2, [pc, #28] @ 8d158 <__cxa_atexit@plt+0x809a8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 8b0e4 <__cxa_atexit@plt+0x7e934> │ │ │ │ - b 8b2f4 <__cxa_atexit@plt+0x7eb44> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff68c <__cxa_atexit@plt+0x3f2edc> │ │ │ │ + ldr r7, [pc, #12] @ 8d15c <__cxa_atexit@plt+0x809ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r8, lsl r2 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + addseq sl, r7, #208, 6 @ 0x40000003 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - and r2, r7, #3 │ │ │ │ - bne 8b130 <__cxa_atexit@plt+0x7e980> │ │ │ │ - ldr r3, [pc, #52] @ 8b154 <__cxa_atexit@plt+0x7e9a4> │ │ │ │ - cmp r2, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8b148 <__cxa_atexit@plt+0x7e998> │ │ │ │ - b 8b160 <__cxa_atexit@plt+0x7e9b0> │ │ │ │ - ldr r3, [pc, #24] @ 8b150 <__cxa_atexit@plt+0x7e9a0> │ │ │ │ - cmp r2, #0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8d210 <__cxa_atexit@plt+0x80a60> │ │ │ │ + ldr r8, [pc, #184] @ 8d23c <__cxa_atexit@plt+0x80a8c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #180] @ 8d240 <__cxa_atexit@plt+0x80a90> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #8]! │ │ │ │ + ldr r9, [pc, #168] @ 8d244 <__cxa_atexit@plt+0x80a94> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [r3, #-4] │ │ │ │ + ldr sl, [r3, #4] │ │ │ │ + str r8, [r2, #4]! │ │ │ │ + str r9, [r3] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str lr, [r2, #12] │ │ │ │ + str r7, [r2, #16] │ │ │ │ + str r0, [r2, #20] │ │ │ │ + sub r8, r6, #5 │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8d21c <__cxa_atexit@plt+0x80a6c> │ │ │ │ + ldr r3, [pc, #112] @ 8d248 <__cxa_atexit@plt+0x80a98> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8b148 <__cxa_atexit@plt+0x7e998> │ │ │ │ - b 8b2f4 <__cxa_atexit@plt+0x7eb44> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [pc, #108] @ 8d24c <__cxa_atexit@plt+0x80a9c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmda r5, {r3, r8} │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8d200 <__cxa_atexit@plt+0x80a50> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 1f230 <__cxa_atexit@plt+0x12a80> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x000001b4 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, fp, lsl #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 8b1b8 <__cxa_atexit@plt+0x7ea08> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [pc, #124] @ 8b1f4 <__cxa_atexit@plt+0x7ea44> │ │ │ │ - ldr r2, [r3, #8]! │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldr r7, [pc, #44] @ 8d250 <__cxa_atexit@plt+0x80aa0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ands r1, r2, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 8b1cc <__cxa_atexit@plt+0x7ea1c> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 8b1e4 <__cxa_atexit@plt+0x7ea34> │ │ │ │ - sub r2, r1, #1 │ │ │ │ - ldr r1, [pc, #88] @ 8b1f8 <__cxa_atexit@plt+0x7ea48> │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - beq 8b1d8 <__cxa_atexit@plt+0x7ea28> │ │ │ │ + ldr r5, [pc, #40] @ 8d254 <__cxa_atexit@plt+0x80aa4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 8b260 <__cxa_atexit@plt+0x7eab0> │ │ │ │ - ldr r7, [pc, #60] @ 8b1fc <__cxa_atexit@plt+0x7ea4c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + adcseq r9, r8, #156, 26 @ 0x2700 │ │ │ │ + @ instruction: 0xfff92054 │ │ │ │ + adcseq r9, r8, #84, 28 @ 0x540 │ │ │ │ + addseq r7, r7, #100 @ 0x64 │ │ │ │ + adcseq r9, r8, #8, 28 @ 0x80 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8d288 <__cxa_atexit@plt+0x80ad8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 8d290 <__cxa_atexit@plt+0x80ae0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff694 <__cxa_atexit@plt+0x3f2ee4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + adcseq r9, r8, #216, 24 @ 0xd800 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8d2e0 <__cxa_atexit@plt+0x80b30> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 8d2e8 <__cxa_atexit@plt+0x80b38> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 8d2ec <__cxa_atexit@plt+0x80b3c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ + b 3ff69c <__cxa_atexit@plt+0x3f2eec> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bic r2, r2, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b 8b198 <__cxa_atexit@plt+0x7e9e8> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - adcseq fp, r8, #64, 28 @ 0x400 │ │ │ │ - andeq r0, r0, fp, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 8b244 <__cxa_atexit@plt+0x7ea94> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #44] @ 8b254 <__cxa_atexit@plt+0x7eaa4> │ │ │ │ - tst r7, #3 │ │ │ │ + adcseq r9, r8, #148, 24 @ 0x9400 │ │ │ │ + adcseq r9, r8, #104, 26 @ 0x1a00 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8d32c <__cxa_atexit@plt+0x80b7c> │ │ │ │ + ldr r2, [pc, #36] @ 8d334 <__cxa_atexit@plt+0x80b84> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - str r3, [r5, #8] │ │ │ │ - beq 8b23c <__cxa_atexit@plt+0x7ea8c> │ │ │ │ - b 8b260 <__cxa_atexit@plt+0x7eab0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 8b220 <__cxa_atexit@plt+0x7ea70> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r9, asr #32 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 8b290 <__cxa_atexit@plt+0x7eae0> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 8b2a4 <__cxa_atexit@plt+0x7eaf4> │ │ │ │ - ldr r7, [pc, #96] @ 8b2e4 <__cxa_atexit@plt+0x7eb34> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - blt 8b27c <__cxa_atexit@plt+0x7eacc> │ │ │ │ - bne 8b2c4 <__cxa_atexit@plt+0x7eb14> │ │ │ │ - ldr r3, [pc, #48] @ 8b2e0 <__cxa_atexit@plt+0x7eb30> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8b2d8 <__cxa_atexit@plt+0x7eb28> │ │ │ │ - b 8b488 <__cxa_atexit@plt+0x7ecd8> │ │ │ │ - ldr r7, [pc, #28] @ 8b2e8 <__cxa_atexit@plt+0x7eb38> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8d384 <__cxa_atexit@plt+0x80bd4> │ │ │ │ + ldr r2, [pc, #52] @ 8d390 <__cxa_atexit@plt+0x80be0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8d444 <__cxa_atexit@plt+0x80c94> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 8d44c <__cxa_atexit@plt+0x80c9c> │ │ │ │ + ldr r7, [pc, #188] @ 8d488 <__cxa_atexit@plt+0x80cd8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #184] @ 8d48c <__cxa_atexit@plt+0x80cdc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #180] @ 8d490 <__cxa_atexit@plt+0x80ce0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + sub r8, r6, #1 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8d468 <__cxa_atexit@plt+0x80cb8> │ │ │ │ + ldr r7, [pc, #140] @ 8d494 <__cxa_atexit@plt+0x80ce4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #136] @ 8d498 <__cxa_atexit@plt+0x80ce8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8d434 <__cxa_atexit@plt+0x80c84> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1f230 <__cxa_atexit@plt+0x12a80> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - adcseq fp, r8, #240, 24 @ 0xf000 │ │ │ │ - adcseq fp, r8, #52, 26 @ 0xd00 │ │ │ │ - andeq r0, r0, fp, lsl #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 8b314 <__cxa_atexit@plt+0x7eb64> │ │ │ │ - ldr r7, [pc, #136] @ 8b390 <__cxa_atexit@plt+0x7ebe0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - add r7, r7, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 8d454 <__cxa_atexit@plt+0x80ca4> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #72] @ 8d4a4 <__cxa_atexit@plt+0x80cf4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [pc, #104] @ 8b388 <__cxa_atexit@plt+0x7ebd8> │ │ │ │ - ldr r2, [r3, #8]! │ │ │ │ + ldr r7, [pc, #44] @ 8d49c <__cxa_atexit@plt+0x80cec> │ │ │ │ add r7, pc, r7 │ │ │ │ - ands r1, r2, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 8b360 <__cxa_atexit@plt+0x7ebb0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 8b378 <__cxa_atexit@plt+0x7ebc8> │ │ │ │ - sub r2, r1, #1 │ │ │ │ - ldr r1, [pc, #68] @ 8b38c <__cxa_atexit@plt+0x7ebdc> │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - beq 8b36c <__cxa_atexit@plt+0x7ebbc> │ │ │ │ + ldr r5, [pc, #40] @ 8d4a0 <__cxa_atexit@plt+0x80cf0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + adcseq r9, r8, #92, 22 @ 0x17000 │ │ │ │ + @ instruction: 0xfff91e24 │ │ │ │ + adcseq r9, r8, #36, 24 @ 0x2400 │ │ │ │ + addseq r6, r7, #24, 28 @ 0x180 │ │ │ │ + adcseq r9, r8, #188, 22 @ 0x2f000 │ │ │ │ + addseq sl, r7, #200 @ 0xc8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8d4d8 <__cxa_atexit@plt+0x80d28> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 8d4e0 <__cxa_atexit@plt+0x80d30> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 8b3f4 <__cxa_atexit@plt+0x7ec44> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ + b 3ff6a4 <__cxa_atexit@plt+0x3f2ef4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + adcseq r9, r8, #136, 20 @ 0x88000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8d530 <__cxa_atexit@plt+0x80d80> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 8d538 <__cxa_atexit@plt+0x80d88> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 8d53c <__cxa_atexit@plt+0x80d8c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ + b 3ff6ac <__cxa_atexit@plt+0x3f2efc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bic r2, r2, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b 8b340 <__cxa_atexit@plt+0x7eb90> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - adcseq fp, r8, #108, 24 @ 0x6c00 │ │ │ │ - andeq r0, r0, fp, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 8b3d8 <__cxa_atexit@plt+0x7ec28> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #44] @ 8b3e8 <__cxa_atexit@plt+0x7ec38> │ │ │ │ - tst r7, #3 │ │ │ │ + adcseq r9, r8, #68, 20 @ 0x44000 │ │ │ │ + adcseq r9, r8, #24, 22 @ 0x6000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8d57c <__cxa_atexit@plt+0x80dcc> │ │ │ │ + ldr r2, [pc, #36] @ 8d584 <__cxa_atexit@plt+0x80dd4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - str r3, [r5, #8] │ │ │ │ - beq 8b3d0 <__cxa_atexit@plt+0x7ec20> │ │ │ │ - b 8b3f4 <__cxa_atexit@plt+0x7ec44> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 8b3b4 <__cxa_atexit@plt+0x7ec04> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r9, asr #32 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 8b424 <__cxa_atexit@plt+0x7ec74> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 8b438 <__cxa_atexit@plt+0x7ec88> │ │ │ │ - ldr r7, [pc, #96] @ 8b478 <__cxa_atexit@plt+0x7ecc8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - add r7, r7, #2 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8d5d4 <__cxa_atexit@plt+0x80e24> │ │ │ │ + ldr r2, [pc, #52] @ 8d5e0 <__cxa_atexit@plt+0x80e30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8d694 <__cxa_atexit@plt+0x80ee4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 8d69c <__cxa_atexit@plt+0x80eec> │ │ │ │ + ldr r7, [pc, #188] @ 8d6d8 <__cxa_atexit@plt+0x80f28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #184] @ 8d6dc <__cxa_atexit@plt+0x80f2c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #180] @ 8d6e0 <__cxa_atexit@plt+0x80f30> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + sub r8, r6, #1 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8d6b8 <__cxa_atexit@plt+0x80f08> │ │ │ │ + ldr r7, [pc, #140] @ 8d6e4 <__cxa_atexit@plt+0x80f34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #136] @ 8d6e8 <__cxa_atexit@plt+0x80f38> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8d684 <__cxa_atexit@plt+0x80ed4> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1f230 <__cxa_atexit@plt+0x12a80> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - blt 8b410 <__cxa_atexit@plt+0x7ec60> │ │ │ │ - bne 8b458 <__cxa_atexit@plt+0x7eca8> │ │ │ │ - ldr r3, [pc, #48] @ 8b474 <__cxa_atexit@plt+0x7ecc4> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8b46c <__cxa_atexit@plt+0x7ecbc> │ │ │ │ - b 8b488 <__cxa_atexit@plt+0x7ecd8> │ │ │ │ - ldr r7, [pc, #28] @ 8b47c <__cxa_atexit@plt+0x7eccc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 8d6a4 <__cxa_atexit@plt+0x80ef4> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #72] @ 8d6f4 <__cxa_atexit@plt+0x80f44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #44] @ 8d6ec <__cxa_atexit@plt+0x80f3c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #40] @ 8d6f0 <__cxa_atexit@plt+0x80f40> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - adcseq fp, r8, #92, 22 @ 0x17000 │ │ │ │ - adcseq fp, r8, #160, 22 @ 0x28000 │ │ │ │ - andeq r0, r0, r9, asr #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 8b4bc <__cxa_atexit@plt+0x7ed0c> │ │ │ │ - ldr r2, [pc, #120] @ 8b51c <__cxa_atexit@plt+0x7ed6c> │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - beq 8b508 <__cxa_atexit@plt+0x7ed58> │ │ │ │ - b 8b528 <__cxa_atexit@plt+0x7ed78> │ │ │ │ - ldr r3, [pc, #76] @ 8b510 <__cxa_atexit@plt+0x7ed60> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 8b508 <__cxa_atexit@plt+0x7ed58> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8b4ec <__cxa_atexit@plt+0x7ed3c> │ │ │ │ - ldr r7, [pc, #56] @ 8b518 <__cxa_atexit@plt+0x7ed68> │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + adcseq r9, r8, #12, 18 @ 0x30000 │ │ │ │ + @ instruction: 0xfff91bd4 │ │ │ │ + adcseq r9, r8, #212, 18 @ 0x350000 │ │ │ │ + addseq r6, r7, #200, 22 @ 0x32000 │ │ │ │ + adcseq r9, r8, #108, 18 @ 0x1b0000 │ │ │ │ + addseq r9, r7, #124, 28 @ 0x7c0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8d79c <__cxa_atexit@plt+0x80fec> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [pc, #168] @ 8d7c4 <__cxa_atexit@plt+0x81014> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + and r0, r1, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 8d764 <__cxa_atexit@plt+0x80fb4> │ │ │ │ + ldr lr, [pc, #152] @ 8d7cc <__cxa_atexit@plt+0x8101c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #148] @ 8d7d0 <__cxa_atexit@plt+0x81020> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [r1, #2] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6b4 <__cxa_atexit@plt+0x3f2f04> │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 8d7a4 <__cxa_atexit@plt+0x80ff4> │ │ │ │ + ldr r7, [pc, #80] @ 8d7d4 <__cxa_atexit@plt+0x81024> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - add r7, r7, #2 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 8b514 <__cxa_atexit@plt+0x7ed64> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8b508 <__cxa_atexit@plt+0x7ed58> │ │ │ │ - b 8ba4c <__cxa_atexit@plt+0x7f29c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r5 │ │ │ │ - andeq r0, r0, r4, asr r5 │ │ │ │ - adcseq fp, r8, #148, 20 @ 0x94000 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r9, asr #4 │ │ │ │ + ldr r7, [pc, #28] @ 8d7c8 <__cxa_atexit@plt+0x81018> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r6, #8 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r9, r8, #52, 16 @ 0x340000 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + adcseq r9, r8, #240, 16 @ 0xf00000 │ │ │ │ + adcseq r9, r8, #156, 14 @ 0x2700000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8b57c <__cxa_atexit@plt+0x7edcc> │ │ │ │ - ldr r2, [pc, #104] @ 8b5a4 <__cxa_atexit@plt+0x7edf4> │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - beq 8b590 <__cxa_atexit@plt+0x7ede0> │ │ │ │ - ldr r2, [pc, #76] @ 8b5a8 <__cxa_atexit@plt+0x7edf8> │ │ │ │ - ldr r1, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - beq 8b59c <__cxa_atexit@plt+0x7edec> │ │ │ │ - b 8b5f8 <__cxa_atexit@plt+0x7ee48> │ │ │ │ - ldr r7, [pc, #40] @ 8b5ac <__cxa_atexit@plt+0x7edfc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + bne 8d7f8 <__cxa_atexit@plt+0x81048> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 8d828 <__cxa_atexit@plt+0x81078> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #32] @ 8d838 <__cxa_atexit@plt+0x81088> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - adcseq fp, r8, #124, 20 @ 0x7c000 │ │ │ │ - andeq r0, r0, r9, asr #4 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r9, r8, #8, 14 @ 0x200000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 8b5ec <__cxa_atexit@plt+0x7ee3c> │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 8d878 <__cxa_atexit@plt+0x810c8> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #40] @ 8d894 <__cxa_atexit@plt+0x810e4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 8d898 <__cxa_atexit@plt+0x810e8> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - beq 8b5e4 <__cxa_atexit@plt+0x7ee34> │ │ │ │ - b 8b5f8 <__cxa_atexit@plt+0x7ee48> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r9, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #112] @ 8b674 <__cxa_atexit@plt+0x7eec4> │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r3, #3 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - beq 8b648 <__cxa_atexit@plt+0x7ee98> │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 8b654 <__cxa_atexit@plt+0x7eea4> │ │ │ │ - ldr r2, [pc, #68] @ 8b67c <__cxa_atexit@plt+0x7eecc> │ │ │ │ - cmp r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 8b66c <__cxa_atexit@plt+0x7eebc> │ │ │ │ - b 8b6e8 <__cxa_atexit@plt+0x7ef38> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #28] @ 8b678 <__cxa_atexit@plt+0x7eec8> │ │ │ │ - cmp r3, #0 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r9, r8, #180, 12 @ 0xb400000 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8d924 <__cxa_atexit@plt+0x81174> │ │ │ │ + ldr r6, [pc, #132] @ 8d944 <__cxa_atexit@plt+0x81194> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r6, r7, r8} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8d910 <__cxa_atexit@plt+0x81160> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 8d930 <__cxa_atexit@plt+0x81180> │ │ │ │ + ldr r2, [pc, #88] @ 8d948 <__cxa_atexit@plt+0x81198> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 8b66c <__cxa_atexit@plt+0x7eebc> │ │ │ │ - b 8b870 <__cxa_atexit@plt+0x7f0c0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r7} │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, ip, lsl #4 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - and r2, r7, #3 │ │ │ │ - bne 8b6b8 <__cxa_atexit@plt+0x7ef08> │ │ │ │ - ldr r3, [pc, #52] @ 8b6dc <__cxa_atexit@plt+0x7ef2c> │ │ │ │ - cmp r2, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8b6d0 <__cxa_atexit@plt+0x7ef20> │ │ │ │ - b 8b6e8 <__cxa_atexit@plt+0x7ef38> │ │ │ │ - ldr r3, [pc, #24] @ 8b6d8 <__cxa_atexit@plt+0x7ef28> │ │ │ │ - cmp r2, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8b6d0 <__cxa_atexit@plt+0x7ef20> │ │ │ │ - b 8b870 <__cxa_atexit@plt+0x7f0c0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #3 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r9, lsl #8 │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 8b738 <__cxa_atexit@plt+0x7ef88> │ │ │ │ - ldr r7, [pc, #116] @ 8b770 <__cxa_atexit@plt+0x7efc0> │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - add r7, pc, r7 │ │ │ │ - ands r2, r3, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 8b74c <__cxa_atexit@plt+0x7ef9c> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 8b760 <__cxa_atexit@plt+0x7efb0> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #80] @ 8b774 <__cxa_atexit@plt+0x7efc4> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #24] │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8d998 <__cxa_atexit@plt+0x811e8> │ │ │ │ + ldr r2, [pc, #52] @ 8d9a4 <__cxa_atexit@plt+0x811f4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 8b758 <__cxa_atexit@plt+0x7efa8> │ │ │ │ - b 8b7dc <__cxa_atexit@plt+0x7f02c> │ │ │ │ - ldr r7, [pc, #56] @ 8b778 <__cxa_atexit@plt+0x7efc8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + str r7, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + addseq r6, r7, #252, 18 @ 0x3f0000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8da60 <__cxa_atexit@plt+0x812b0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 8da68 <__cxa_atexit@plt+0x812b8> │ │ │ │ + ldr r7, [pc, #192] @ 8daa4 <__cxa_atexit@plt+0x812f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #188] @ 8daa8 <__cxa_atexit@plt+0x812f8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #184] @ 8daac <__cxa_atexit@plt+0x812fc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #176] @ 8dab0 <__cxa_atexit@plt+0x81300> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, lr} │ │ │ │ + sub r8, r6, #1 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8da84 <__cxa_atexit@plt+0x812d4> │ │ │ │ + ldr r7, [pc, #144] @ 8dab4 <__cxa_atexit@plt+0x81304> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #140] @ 8dab8 <__cxa_atexit@plt+0x81308> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8da50 <__cxa_atexit@plt+0x812a0> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1f230 <__cxa_atexit@plt+0x12a80> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ + b 8da70 <__cxa_atexit@plt+0x812c0> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #76] @ 8dac4 <__cxa_atexit@plt+0x81314> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 8b71c <__cxa_atexit@plt+0x7ef6c> │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - adcseq fp, r8, #192, 16 @ 0xc00000 │ │ │ │ - andeq r0, r0, r9, lsl #12 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 8b7c0 <__cxa_atexit@plt+0x7f010> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #44] @ 8b7d0 <__cxa_atexit@plt+0x7f020> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #24] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 8b7b8 <__cxa_atexit@plt+0x7f008> │ │ │ │ - b 8b7dc <__cxa_atexit@plt+0x7f02c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #48] @ 8dabc <__cxa_atexit@plt+0x8130c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #44] @ 8dac0 <__cxa_atexit@plt+0x81310> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 8b79c <__cxa_atexit@plt+0x7efec> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r9, asr #12 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 8b80c <__cxa_atexit@plt+0x7f05c> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 8b820 <__cxa_atexit@plt+0x7f070> │ │ │ │ - ldr r7, [pc, #96] @ 8b860 <__cxa_atexit@plt+0x7f0b0> │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + adcseq r9, r8, #152, 10 @ 0x26000000 │ │ │ │ + adcseq r9, r8, #56, 10 @ 0xe000000 │ │ │ │ + @ instruction: 0xfff91808 │ │ │ │ + adcseq r9, r8, #8, 12 @ 0x800000 │ │ │ │ + addseq r6, r7, #252, 14 @ 0x3f00000 │ │ │ │ + adcseq r9, r8, #160, 10 @ 0x28000000 │ │ │ │ + addseq r9, r7, #180, 20 @ 0xb4000 │ │ │ │ + addseq r6, r7, #224, 16 @ 0xe00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 8daf0 <__cxa_atexit@plt+0x81340> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + addseq r6, r7, #200, 16 @ 0xc80000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8db98 <__cxa_atexit@plt+0x813e8> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [pc, #168] @ 8dbc0 <__cxa_atexit@plt+0x81410> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + and r0, r1, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 8db60 <__cxa_atexit@plt+0x813b0> │ │ │ │ + ldr lr, [pc, #152] @ 8dbc8 <__cxa_atexit@plt+0x81418> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #148] @ 8dbcc <__cxa_atexit@plt+0x8141c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [r1, #2] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6bc <__cxa_atexit@plt+0x3f2f0c> │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 8dba0 <__cxa_atexit@plt+0x813f0> │ │ │ │ + ldr r7, [pc, #80] @ 8dbd0 <__cxa_atexit@plt+0x81420> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - add r7, r7, #2 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - blt 8b7f8 <__cxa_atexit@plt+0x7f048> │ │ │ │ - bne 8b840 <__cxa_atexit@plt+0x7f090> │ │ │ │ - ldr r7, [pc, #48] @ 8b85c <__cxa_atexit@plt+0x7f0ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 8dbc4 <__cxa_atexit@plt+0x81414> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r6, #8 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r9, r8, #56, 8 @ 0x38000000 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + adcseq r9, r8, #244, 8 @ 0xf4000000 │ │ │ │ + adcseq r9, r8, #160, 6 @ 0x80000002 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8dbf4 <__cxa_atexit@plt+0x81444> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8b854 <__cxa_atexit@plt+0x7f0a4> │ │ │ │ - b 8ba4c <__cxa_atexit@plt+0x7f29c> │ │ │ │ - ldr r7, [pc, #28] @ 8b864 <__cxa_atexit@plt+0x7f0b4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 8dc24 <__cxa_atexit@plt+0x81474> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #32] @ 8dc34 <__cxa_atexit@plt+0x81484> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r2 │ │ │ │ - adcseq fp, r8, #116, 14 @ 0x1d00000 │ │ │ │ - adcseq fp, r8, #184, 14 @ 0x2e00000 │ │ │ │ - andeq r0, r0, r9, lsl #8 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r9, r8, #12, 6 @ 0x30000000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 8b890 <__cxa_atexit@plt+0x7f0e0> │ │ │ │ - ldr r7, [pc, #124] @ 8b900 <__cxa_atexit@plt+0x7f150> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - add r7, r7, #2 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 8dc74 <__cxa_atexit@plt+0x814c4> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #40] @ 8dc90 <__cxa_atexit@plt+0x814e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #96] @ 8b8f8 <__cxa_atexit@plt+0x7f148> │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - add r7, pc, r7 │ │ │ │ - ands r2, r3, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 8b8d4 <__cxa_atexit@plt+0x7f124> │ │ │ │ + ldr r3, [pc, #24] @ 8dc94 <__cxa_atexit@plt+0x814e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 8b8e8 <__cxa_atexit@plt+0x7f138> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #60] @ 8b8fc <__cxa_atexit@plt+0x7f14c> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #24] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r9, r8, #184, 4 @ 0x8000000b │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8dd20 <__cxa_atexit@plt+0x81570> │ │ │ │ + ldr r6, [pc, #132] @ 8dd40 <__cxa_atexit@plt+0x81590> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r6, r7, r8} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8dd0c <__cxa_atexit@plt+0x8155c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 8dd2c <__cxa_atexit@plt+0x8157c> │ │ │ │ + ldr r2, [pc, #88] @ 8dd44 <__cxa_atexit@plt+0x81594> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 8b8e0 <__cxa_atexit@plt+0x7f130> │ │ │ │ - b 8b964 <__cxa_atexit@plt+0x7f1b4> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r7} │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 8b8b8 <__cxa_atexit@plt+0x7f108> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - adcseq fp, r8, #240, 12 @ 0xf000000 │ │ │ │ - andeq r0, r0, r9, lsl #12 │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 8b948 <__cxa_atexit@plt+0x7f198> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #44] @ 8b958 <__cxa_atexit@plt+0x7f1a8> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #24] │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8dd94 <__cxa_atexit@plt+0x815e4> │ │ │ │ + ldr r2, [pc, #52] @ 8dda0 <__cxa_atexit@plt+0x815f0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 8b940 <__cxa_atexit@plt+0x7f190> │ │ │ │ - b 8b964 <__cxa_atexit@plt+0x7f1b4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 8b924 <__cxa_atexit@plt+0x7f174> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r9, asr #12 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 8b994 <__cxa_atexit@plt+0x7f1e4> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 8b9a8 <__cxa_atexit@plt+0x7f1f8> │ │ │ │ - ldr r7, [pc, #96] @ 8b9e8 <__cxa_atexit@plt+0x7f238> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - blt 8b980 <__cxa_atexit@plt+0x7f1d0> │ │ │ │ - bne 8b9c8 <__cxa_atexit@plt+0x7f218> │ │ │ │ - ldr r7, [pc, #48] @ 8b9e4 <__cxa_atexit@plt+0x7f234> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + str r7, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + addseq r6, r7, #60, 12 @ 0x3c00000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8de5c <__cxa_atexit@plt+0x816ac> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 8de64 <__cxa_atexit@plt+0x816b4> │ │ │ │ + ldr r7, [pc, #192] @ 8dea0 <__cxa_atexit@plt+0x816f0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8b9dc <__cxa_atexit@plt+0x7f22c> │ │ │ │ - b 8ba4c <__cxa_atexit@plt+0x7f29c> │ │ │ │ - ldr r7, [pc, #28] @ 8b9ec <__cxa_atexit@plt+0x7f23c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - adcseq fp, r8, #236, 10 @ 0x3b000000 │ │ │ │ - adcseq fp, r8, #48, 12 @ 0x3000000 │ │ │ │ - andeq r0, r0, r9, asr #12 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 8ba18 <__cxa_atexit@plt+0x7f268> │ │ │ │ - ldr r7, [pc, #52] @ 8ba40 <__cxa_atexit@plt+0x7f290> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 8ba3c <__cxa_atexit@plt+0x7f28c> │ │ │ │ + ldr lr, [pc, #188] @ 8dea4 <__cxa_atexit@plt+0x816f4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #184] @ 8dea8 <__cxa_atexit@plt+0x816f8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #176] @ 8deac <__cxa_atexit@plt+0x816fc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, lr} │ │ │ │ + sub r8, r6, #1 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8de80 <__cxa_atexit@plt+0x816d0> │ │ │ │ + ldr r7, [pc, #144] @ 8deb0 <__cxa_atexit@plt+0x81700> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8ba34 <__cxa_atexit@plt+0x7f284> │ │ │ │ - b 8ba4c <__cxa_atexit@plt+0x7f29c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [pc, #140] @ 8deb4 <__cxa_atexit@plt+0x81704> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8de4c <__cxa_atexit@plt+0x8169c> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1f230 <__cxa_atexit@plt+0x12a80> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - adcseq fp, r8, #104, 10 @ 0x1a000000 │ │ │ │ - andeq r0, r0, r7, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 8ba80 <__cxa_atexit@plt+0x7f2d0> │ │ │ │ - ldr r2, [pc, #120] @ 8bae0 <__cxa_atexit@plt+0x7f330> │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - beq 8bacc <__cxa_atexit@plt+0x7f31c> │ │ │ │ - b 8baec <__cxa_atexit@plt+0x7f33c> │ │ │ │ - ldr r3, [pc, #76] @ 8bad4 <__cxa_atexit@plt+0x7f324> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 8bacc <__cxa_atexit@plt+0x7f31c> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8bab0 <__cxa_atexit@plt+0x7f300> │ │ │ │ - ldr r7, [pc, #56] @ 8badc <__cxa_atexit@plt+0x7f32c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 8de6c <__cxa_atexit@plt+0x816bc> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #76] @ 8dec0 <__cxa_atexit@plt+0x81710> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 8bad8 <__cxa_atexit@plt+0x7f328> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8bacc <__cxa_atexit@plt+0x7f31c> │ │ │ │ - b 8bc58 <__cxa_atexit@plt+0x7f4a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #48] @ 8deb8 <__cxa_atexit@plt+0x81708> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #44] @ 8debc <__cxa_atexit@plt+0x8170c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - adcseq fp, r8, #208, 8 @ 0xd0000000 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r7, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + adcseq r9, r8, #156, 2 @ 0x27 │ │ │ │ + adcseq r9, r8, #60, 2 │ │ │ │ + @ instruction: 0xfff9140c │ │ │ │ + adcseq r9, r8, #12, 4 @ 0xc0000000 │ │ │ │ + addseq r6, r7, #0, 8 │ │ │ │ + adcseq r9, r8, #164, 2 @ 0x29 │ │ │ │ + addseq r9, r7, #192, 12 @ 0xc000000 │ │ │ │ + addseq r6, r7, #32, 10 @ 0x8000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8bb48 <__cxa_atexit@plt+0x7f398> │ │ │ │ - ldr r2, [pc, #112] @ 8bb70 <__cxa_atexit@plt+0x7f3c0> │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - beq 8bb64 <__cxa_atexit@plt+0x7f3b4> │ │ │ │ - ldr r3, [pc, #84] @ 8bb74 <__cxa_atexit@plt+0x7f3c4> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8bb5c <__cxa_atexit@plt+0x7f3ac> │ │ │ │ - ldr r3, [pc, #68] @ 8bb78 <__cxa_atexit@plt+0x7f3c8> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8bb5c <__cxa_atexit@plt+0x7f3ac> │ │ │ │ - b 8bc58 <__cxa_atexit@plt+0x7f4a8> │ │ │ │ - ldr r7, [pc, #44] @ 8bb7c <__cxa_atexit@plt+0x7f3cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 8deec <__cxa_atexit@plt+0x8173c> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + addseq r6, r7, #8, 10 @ 0x2000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8df70 <__cxa_atexit@plt+0x817c0> │ │ │ │ + ldr lr, [pc, #108] @ 8df78 <__cxa_atexit@plt+0x817c8> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r3, r7, #8 │ │ │ │ + ldm r3, {r0, r1, r3} │ │ │ │ + ldr r8, [pc, #96] @ 8df7c <__cxa_atexit@plt+0x817cc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq 8df54 <__cxa_atexit@plt+0x817a4> │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 8df64 <__cxa_atexit@plt+0x817b4> │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r9, [r3, #2] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - adcseq fp, r8, #176, 8 @ 0xb0000000 │ │ │ │ - andeq r0, r0, r7, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 8bbc4 <__cxa_atexit@plt+0x7f414> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8bbbc <__cxa_atexit@plt+0x7f40c> │ │ │ │ - ldr r3, [pc, #32] @ 8bbc8 <__cxa_atexit@plt+0x7f418> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8bbbc <__cxa_atexit@plt+0x7f40c> │ │ │ │ - b 8bc58 <__cxa_atexit@plt+0x7f4a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r7, lsl #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 8bbf8 <__cxa_atexit@plt+0x7f448> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8bbf0 <__cxa_atexit@plt+0x7f440> │ │ │ │ - b 8bc58 <__cxa_atexit@plt+0x7f4a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r7, lsl #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 8bc24 <__cxa_atexit@plt+0x7f474> │ │ │ │ - ldr r7, [pc, #52] @ 8bc4c <__cxa_atexit@plt+0x7f49c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 8bc48 <__cxa_atexit@plt+0x7f498> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8bc40 <__cxa_atexit@plt+0x7f490> │ │ │ │ - b 8bc58 <__cxa_atexit@plt+0x7f4a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - adcseq fp, r8, #92, 6 @ 0x70000001 │ │ │ │ - andeq r0, r0, r6, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #20]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 8bc90 <__cxa_atexit@plt+0x7f4e0> │ │ │ │ - ldr r3, [pc, #136] @ 8bd00 <__cxa_atexit@plt+0x7f550> │ │ │ │ - ldr r2, [r2, #2] │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - beq 8bcc0 <__cxa_atexit@plt+0x7f510> │ │ │ │ - b 8bd0c <__cxa_atexit@plt+0x7f55c> │ │ │ │ - ldr r2, [pc, #92] @ 8bcf4 <__cxa_atexit@plt+0x7f544> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 8bcc0 <__cxa_atexit@plt+0x7f510> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 8bcc8 <__cxa_atexit@plt+0x7f518> │ │ │ │ - ldr r7, [pc, #72] @ 8bcfc <__cxa_atexit@plt+0x7f54c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #40] @ 8bcf8 <__cxa_atexit@plt+0x7f548> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - beq 8bce8 <__cxa_atexit@plt+0x7f538> │ │ │ │ - mov r5, r3 │ │ │ │ - b 8c0bc <__cxa_atexit@plt+0x7f90c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #7 │ │ │ │ - andeq r0, r0, r4, ror #7 │ │ │ │ - adcseq fp, r8, #192, 4 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r6, asr #3 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + adcseq r9, r8, #52 @ 0x34 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8bd70 <__cxa_atexit@plt+0x7f5c0> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [pc, #128] @ 8bda4 <__cxa_atexit@plt+0x7f5f4> │ │ │ │ - ldr r2, [r3, #20]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r2, #3 │ │ │ │ - str r1, [r5] │ │ │ │ - str r7, [r3] │ │ │ │ - beq 8bd84 <__cxa_atexit@plt+0x7f5d4> │ │ │ │ - ldr r2, [pc, #100] @ 8bda8 <__cxa_atexit@plt+0x7f5f8> │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 8bd90 <__cxa_atexit@plt+0x7f5e0> │ │ │ │ - ldr r2, [pc, #84] @ 8bdac <__cxa_atexit@plt+0x7f5fc> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + bne 8dfac <__cxa_atexit@plt+0x817fc> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8e010 <__cxa_atexit@plt+0x81860> │ │ │ │ + ldr r2, [pc, #64] @ 8e020 <__cxa_atexit@plt+0x81870> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - beq 8bd98 <__cxa_atexit@plt+0x7f5e8> │ │ │ │ - mov r5, r3 │ │ │ │ - b 8be48 <__cxa_atexit@plt+0x7f698> │ │ │ │ - ldr r7, [pc, #56] @ 8bdb0 <__cxa_atexit@plt+0x7f600> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r1, [pc, #60] @ 8e024 <__cxa_atexit@plt+0x81874> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + adcseq r8, r8, #56, 30 @ 0xe0 │ │ │ │ + addseq r6, r7, #244, 6 @ 0xd0000003 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8e0c8 <__cxa_atexit@plt+0x81918> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 8e0d0 <__cxa_atexit@plt+0x81920> │ │ │ │ + ldr r7, [pc, #168] @ 8e10c <__cxa_atexit@plt+0x8195c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #164] @ 8e110 <__cxa_atexit@plt+0x81960> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + sub r8, r6, #2 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8e0ec <__cxa_atexit@plt+0x8193c> │ │ │ │ + ldr r7, [pc, #136] @ 8e114 <__cxa_atexit@plt+0x81964> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #132] @ 8e118 <__cxa_atexit@plt+0x81968> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8e0b8 <__cxa_atexit@plt+0x81908> │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - adcseq fp, r8, #136, 4 @ 0x80000008 │ │ │ │ - andeq r0, r0, r6, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #68] @ 8be08 <__cxa_atexit@plt+0x7f658> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r5, #20]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8bdf4 <__cxa_atexit@plt+0x7f644> │ │ │ │ - ldr r2, [pc, #44] @ 8be0c <__cxa_atexit@plt+0x7f65c> │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #20] │ │ │ │ - beq 8be00 <__cxa_atexit@plt+0x7f650> │ │ │ │ - b 8be48 <__cxa_atexit@plt+0x7f698> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, sl │ │ │ │ + b 1f230 <__cxa_atexit@plt+0x12a80> │ │ │ │ + ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ + b 8e0d8 <__cxa_atexit@plt+0x81928> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #68] @ 8e124 <__cxa_atexit@plt+0x81974> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r6, asr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #28] @ 8be3c <__cxa_atexit@plt+0x7f68c> │ │ │ │ + ldr r7, [pc, #40] @ 8e11c <__cxa_atexit@plt+0x8196c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8be34 <__cxa_atexit@plt+0x7f684> │ │ │ │ - b 8be48 <__cxa_atexit@plt+0x7f698> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r5, [pc, #36] @ 8e120 <__cxa_atexit@plt+0x81970> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + @ instruction: 0xfff911a0 │ │ │ │ + adcseq r8, r8, #248, 28 @ 0xf80 │ │ │ │ + addseq r6, r7, #148, 2 @ 0x25 │ │ │ │ + adcseq r8, r8, #144, 28 @ 0x900 │ │ │ │ + addseq r9, r7, #92, 8 @ 0x5c000000 │ │ │ │ + addseq r6, r7, #248, 4 @ 0x8000000f │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 8e150 <__cxa_atexit@plt+0x819a0> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + addseq r6, r7, #224, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 8bec0 <__cxa_atexit@plt+0x7f710> │ │ │ │ - ldr r1, [pc, #188] @ 8bf24 <__cxa_atexit@plt+0x7f774> │ │ │ │ - ldr r2, [r2, #2] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 8bf04 <__cxa_atexit@plt+0x7f754> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 8beac <__cxa_atexit@plt+0x7f6fc> │ │ │ │ - ldr r1, [pc, #160] @ 8bf28 <__cxa_atexit@plt+0x7f778> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - tst r2, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r1, r7} │ │ │ │ - beq 8bf0c <__cxa_atexit@plt+0x7f75c> │ │ │ │ - ldr r2, [pc, #140] @ 8bf2c <__cxa_atexit@plt+0x7f77c> │ │ │ │ - tst r7, #3 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8e1d4 <__cxa_atexit@plt+0x81a24> │ │ │ │ + ldr r2, [pc, #152] @ 8e208 <__cxa_atexit@plt+0x81a58> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8e1dc <__cxa_atexit@plt+0x81a2c> │ │ │ │ + ldr r3, [pc, #128] @ 8e20c <__cxa_atexit@plt+0x81a5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #124] @ 8e210 <__cxa_atexit@plt+0x81a60> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 8bef8 <__cxa_atexit@plt+0x7f748> │ │ │ │ - ldr r7, [pc, #124] @ 8bf30 <__cxa_atexit@plt+0x7f780> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r1, [pc, #120] @ 8e214 <__cxa_atexit@plt+0x81a64> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add r3, r3, #2 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8e1c4 <__cxa_atexit@plt+0x81a14> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 1e9b8 <__cxa_atexit@plt+0x12208> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #80] @ 8bf18 <__cxa_atexit@plt+0x7f768> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 8bef8 <__cxa_atexit@plt+0x7f748> │ │ │ │ - ldr r3, [pc, #64] @ 8bf1c <__cxa_atexit@plt+0x7f76c> │ │ │ │ - cmp r2, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #56] @ 8bf20 <__cxa_atexit@plt+0x7f770> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #52] @ 8e218 <__cxa_atexit@plt+0x81a68> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #48] @ 8e21c <__cxa_atexit@plt+0x81a6c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r2, [pc, #44] @ 8e220 <__cxa_atexit@plt+0x81a70> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + add r8, r5, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + adcseq r8, r8, #224, 26 @ 0x3800 │ │ │ │ + addseq r6, r7, #224, 2 @ 0x38 │ │ │ │ + @ instruction: 0xfff90820 │ │ │ │ + adcseq r8, r8, #100, 26 @ 0x1900 │ │ │ │ + addseq r6, r7, #156 @ 0x9c │ │ │ │ + addseq r6, r7, #128, 2 │ │ │ │ + adcseq r8, r8, #12, 26 @ 0x300 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 8e268 <__cxa_atexit@plt+0x81ab8> │ │ │ │ + ldr r7, [pc, #52] @ 8e27c <__cxa_atexit@plt+0x81acc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8e25c <__cxa_atexit@plt+0x81aac> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8e28c <__cxa_atexit@plt+0x81adc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #16] @ 8e280 <__cxa_atexit@plt+0x81ad0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - adcseq fp, r8, #148 @ 0x94 │ │ │ │ - adcseq fp, r8, #24, 2 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - adcseq fp, r8, #76, 2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + addseq r9, r7, #212, 4 @ 0x4000000d │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8bf80 <__cxa_atexit@plt+0x7f7d0> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [pc, #88] @ 8bfac <__cxa_atexit@plt+0x7f7fc> │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ + bne 8e2d8 <__cxa_atexit@plt+0x81b28> │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 8e32c <__cxa_atexit@plt+0x81b7c> │ │ │ │ + ldr r2, [pc, #156] @ 8e34c <__cxa_atexit@plt+0x81b9c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r2, #3 │ │ │ │ - str r1, [r5] │ │ │ │ - str r7, [r3] │ │ │ │ - beq 8bf94 <__cxa_atexit@plt+0x7f7e4> │ │ │ │ - ldr r2, [pc, #60] @ 8bfb0 <__cxa_atexit@plt+0x7f800> │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 8bfa0 <__cxa_atexit@plt+0x7f7f0> │ │ │ │ - ldr r7, [pc, #44] @ 8bfb4 <__cxa_atexit@plt+0x7f804> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r1, [pc, #140] @ 8e350 <__cxa_atexit@plt+0x81ba0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + str r2, [r6, #12] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 8e334 <__cxa_atexit@plt+0x81b84> │ │ │ │ + ldr lr, [pc, #88] @ 8e344 <__cxa_atexit@plt+0x81b94> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + sub r0, r3, #18 │ │ │ │ + ldr lr, [pc, #64] @ 8e348 <__cxa_atexit@plt+0x81b98> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + add r7, r6, #16 │ │ │ │ + stm r7, {r2, r6, lr} │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + mov r6, #12 │ │ │ │ + b 8e338 <__cxa_atexit@plt+0x81b88> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + adcseq r8, r8, #68, 24 @ 0x4400 │ │ │ │ + adcseq r8, r8, #80, 24 @ 0x5000 │ │ │ │ + adcseq r8, r8, #136, 24 @ 0x8800 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8e38c <__cxa_atexit@plt+0x81bdc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 8e394 <__cxa_atexit@plt+0x81be4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + adcseq r8, r8, #212, 22 @ 0x35000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8e3d0 <__cxa_atexit@plt+0x81c20> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 8e3d8 <__cxa_atexit@plt+0x81c28> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - adcseq fp, r8, #120 @ 0x78 │ │ │ │ + adcseq r8, r8, #144, 22 @ 0x24000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #48] @ 8bffc <__cxa_atexit@plt+0x7f84c> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8e418 <__cxa_atexit@plt+0x81c68> │ │ │ │ + ldr r2, [pc, #36] @ 8e420 <__cxa_atexit@plt+0x81c70> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 8bff0 <__cxa_atexit@plt+0x7f840> │ │ │ │ - ldr r7, [pc, #28] @ 8c000 <__cxa_atexit@plt+0x7f850> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - adcseq fp, r8, #28 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 8c020 <__cxa_atexit@plt+0x7f870> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - adcseq sl, r8, #236, 30 @ 0x3b0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 8c058 <__cxa_atexit@plt+0x7f8a8> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 8c05c <__cxa_atexit@plt+0x7f8ac> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8e470 <__cxa_atexit@plt+0x81cc0> │ │ │ │ + ldr r2, [pc, #52] @ 8e47c <__cxa_atexit@plt+0x81ccc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + str r1, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - adcseq sl, r8, #56, 30 @ 0xe0 │ │ │ │ - adcseq sl, r8, #188, 30 @ 0x2f0 │ │ │ │ - andeq r0, r0, r6, asr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 8c088 <__cxa_atexit@plt+0x7f8d8> │ │ │ │ - ldr r7, [pc, #52] @ 8c0b0 <__cxa_atexit@plt+0x7f900> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 8c0ac <__cxa_atexit@plt+0x7f8fc> │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8e510 <__cxa_atexit@plt+0x81d60> │ │ │ │ + ldr r7, [pc, #128] @ 8e520 <__cxa_atexit@plt+0x81d70> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8c0a4 <__cxa_atexit@plt+0x7f8f4> │ │ │ │ - b 8c0bc <__cxa_atexit@plt+0x7f90c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - adcseq sl, r8, #248, 28 @ 0xf80 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 8c134 <__cxa_atexit@plt+0x7f984> │ │ │ │ - ldr r1, [pc, #188] @ 8c198 <__cxa_atexit@plt+0x7f9e8> │ │ │ │ - ldr r2, [r2, #2] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 8c178 <__cxa_atexit@plt+0x7f9c8> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 8c120 <__cxa_atexit@plt+0x7f970> │ │ │ │ - ldr r1, [pc, #160] @ 8c19c <__cxa_atexit@plt+0x7f9ec> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - tst r2, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r1, r7} │ │ │ │ - beq 8c180 <__cxa_atexit@plt+0x7f9d0> │ │ │ │ - ldr r2, [pc, #140] @ 8c1a0 <__cxa_atexit@plt+0x7f9f0> │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 8c16c <__cxa_atexit@plt+0x7f9bc> │ │ │ │ - ldr r7, [pc, #124] @ 8c1a4 <__cxa_atexit@plt+0x7f9f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #80] @ 8c18c <__cxa_atexit@plt+0x7f9dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 8c16c <__cxa_atexit@plt+0x7f9bc> │ │ │ │ - ldr r3, [pc, #64] @ 8c190 <__cxa_atexit@plt+0x7f9e0> │ │ │ │ + str r7, [r3, #-12]! │ │ │ │ + stmib r3, {r8, r9} │ │ │ │ + ands r2, sl, #3 │ │ │ │ + beq 8e4dc <__cxa_atexit@plt+0x81d2c> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ cmp r2, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #56] @ 8c194 <__cxa_atexit@plt+0x7f9e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + bne 8e4ec <__cxa_atexit@plt+0x81d3c> │ │ │ │ + ldr r2, [pc, #92] @ 8e524 <__cxa_atexit@plt+0x81d74> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [sl, #2] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r3, [pc, #56] @ 8e52c <__cxa_atexit@plt+0x81d7c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [sl, #3] │ │ │ │ + ldr r1, [sl, #7] │ │ │ │ + ldr r0, [sl, #11] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r2, [r5, #16] │ │ │ │ + stmib r5, {r0, r1} │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r7, [pc, #16] @ 8e528 <__cxa_atexit@plt+0x81d78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - adcseq sl, r8, #32, 28 @ 0x200 │ │ │ │ - adcseq sl, r8, #164, 28 @ 0xa40 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - adcseq sl, r8, #216, 28 @ 0xd80 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + addseq r9, r7, #48 @ 0x30 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8c1f4 <__cxa_atexit@plt+0x7fa44> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [pc, #88] @ 8c220 <__cxa_atexit@plt+0x7fa70> │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 8e564 <__cxa_atexit@plt+0x81db4> │ │ │ │ + ldr r1, [pc, #68] @ 8e598 <__cxa_atexit@plt+0x81de8> │ │ │ │ add r1, pc, r1 │ │ │ │ - tst r2, #3 │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ str r1, [r5] │ │ │ │ - str r7, [r3] │ │ │ │ - beq 8c208 <__cxa_atexit@plt+0x7fa58> │ │ │ │ - ldr r2, [pc, #60] @ 8c224 <__cxa_atexit@plt+0x7fa74> │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 8c214 <__cxa_atexit@plt+0x7fa64> │ │ │ │ - ldr r7, [pc, #44] @ 8c228 <__cxa_atexit@plt+0x7fa78> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - adcseq sl, r8, #4, 28 @ 0x40 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #48] @ 8c270 <__cxa_atexit@plt+0x7fac0> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 8c264 <__cxa_atexit@plt+0x7fab4> │ │ │ │ - ldr r7, [pc, #28] @ 8c274 <__cxa_atexit@plt+0x7fac4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 8e588 <__cxa_atexit@plt+0x81dd8> │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + ldr r1, [r3, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + ldr r0, [pc, #28] @ 8e594 <__cxa_atexit@plt+0x81de4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r1, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r0, [r3, #-8]! │ │ │ │ + str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - adcseq sl, r8, #168, 26 @ 0x2a00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 8c294 <__cxa_atexit@plt+0x7fae4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - adcseq sl, r8, #120, 26 @ 0x1e00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldmib r5, {r7, r9} │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 8c2cc <__cxa_atexit@plt+0x7fb1c> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 8c2d0 <__cxa_atexit@plt+0x7fb20> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, #16] @ 8e5d8 <__cxa_atexit@plt+0x81e28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8e684 <__cxa_atexit@plt+0x81ed4> │ │ │ │ + ldr r8, [pc, #176] @ 8e6b0 <__cxa_atexit@plt+0x81f00> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #172] @ 8e6b4 <__cxa_atexit@plt+0x81f04> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #12]! │ │ │ │ + ldr r1, [pc, #160] @ 8e6b8 <__cxa_atexit@plt+0x81f08> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r8, [r2, #4]! │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r7, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str r0, [r2, #16] │ │ │ │ + str lr, [r2, #20] │ │ │ │ + str r0, [r2, #24] │ │ │ │ + sub r8, r6, #1 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 8e690 <__cxa_atexit@plt+0x81ee0> │ │ │ │ + ldr r7, [pc, #104] @ 8e6bc <__cxa_atexit@plt+0x81f0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #100] @ 8e6c0 <__cxa_atexit@plt+0x81f10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ + stm r5, {r7, r8} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8e678 <__cxa_atexit@plt+0x81ec8> │ │ │ │ + mov r7, sl │ │ │ │ + b 1e9b8 <__cxa_atexit@plt+0x12208> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - adcseq sl, r8, #196, 24 @ 0xc400 │ │ │ │ - adcseq sl, r8, #72, 26 @ 0x1200 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldr r7, [pc, #44] @ 8e6c4 <__cxa_atexit@plt+0x81f14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #40] @ 8e6c8 <__cxa_atexit@plt+0x81f18> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd58 │ │ │ │ + @ instruction: 0xfffffddc │ │ │ │ + adcseq r8, r8, #32, 18 @ 0x80000 │ │ │ │ + @ instruction: 0xfff90360 │ │ │ │ + adcseq r8, r8, #216, 18 @ 0x360000 │ │ │ │ + addseq r5, r7, #232, 22 @ 0x3a000 │ │ │ │ + adcseq r8, r8, #148, 18 @ 0x250000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 8c368 <__cxa_atexit@plt+0x7fbb8> │ │ │ │ - ldr r3, [pc, #132] @ 8c378 <__cxa_atexit@plt+0x7fbc8> │ │ │ │ - mov r7, r5 │ │ │ │ + bhi 8e70c <__cxa_atexit@plt+0x81f5c> │ │ │ │ + ldr r7, [pc, #48] @ 8e71c <__cxa_atexit@plt+0x81f6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - beq 8c34c <__cxa_atexit@plt+0x7fb9c> │ │ │ │ - ldr lr, [pc, #108] @ 8c37c <__cxa_atexit@plt+0x7fbcc> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - ldr r7, [r8, #19] │ │ │ │ - str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - tst r9, #3 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - beq 8c35c <__cxa_atexit@plt+0x7fbac> │ │ │ │ - mov r7, r9 │ │ │ │ - b 8c3e0 <__cxa_atexit@plt+0x7fc30> │ │ │ │ + beq 8e700 <__cxa_atexit@plt+0x81f50> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8e72c <__cxa_atexit@plt+0x81f7c> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 8c380 <__cxa_atexit@plt+0x7fbd0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #12] @ 8e720 <__cxa_atexit@plt+0x81f70> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - addseq lr, r7, #164 @ 0xa4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + addseq r8, r7, #56, 28 @ 0x380 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #64] @ 8c3d4 <__cxa_atexit@plt+0x7fc24> │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add lr, pc, lr │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - stm r5, {r1, r8} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8c3cc <__cxa_atexit@plt+0x7fc1c> │ │ │ │ - b 8c3e0 <__cxa_atexit@plt+0x7fc30> │ │ │ │ - ldr r0, [r7] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8e74c <__cxa_atexit@plt+0x81f9c> │ │ │ │ + ldr r7, [pc, #216] @ 8e818 <__cxa_atexit@plt+0x82068> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #137 @ 0x89 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #160] @ 8c488 <__cxa_atexit@plt+0x7fcd8> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr lr, [r3, #7] │ │ │ │ - ldr ip, [r3, #11] │ │ │ │ - ldr r1, [r3, #15] │ │ │ │ - ldr r0, [r3, #19] │ │ │ │ + ldr r2, [pc, #164] @ 8e7f8 <__cxa_atexit@plt+0x82048> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ldr r2, [pc, #152] @ 8e7fc <__cxa_atexit@plt+0x8204c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #145 @ 0x91 │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7], #-16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8e7cc <__cxa_atexit@plt+0x8201c> │ │ │ │ + ldr r3, [pc, #124] @ 8e800 <__cxa_atexit@plt+0x82050> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #120] @ 8e804 <__cxa_atexit@plt+0x82054> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #-16]! │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r0, [r2, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - str lr, [r5] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ + ldr r1, [pc, #116] @ 8e808 <__cxa_atexit@plt+0x82058> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add r3, r3, #3 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - beq 8c46c <__cxa_atexit@plt+0x7fcbc> │ │ │ │ - ldr r9, [pc, #88] @ 8c48c <__cxa_atexit@plt+0x7fcdc> │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5, #20] │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - beq 8c47c <__cxa_atexit@plt+0x7fccc> │ │ │ │ - add r9, r5, #8 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - ldm r9, {r0, r3, r9} │ │ │ │ - str r1, [r5, #16] │ │ │ │ - sub r1, r5, #4 │ │ │ │ - str ip, [r5, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - stm r1, {r0, r3, r7, lr} │ │ │ │ - b 8af04 <__cxa_atexit@plt+0x7e754> │ │ │ │ - ldr r0, [r8] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8e7bc <__cxa_atexit@plt+0x8200c> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 1e9b8 <__cxa_atexit@plt+0x12208> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ 8e80c <__cxa_atexit@plt+0x8205c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #52] @ 8e810 <__cxa_atexit@plt+0x82060> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r2, [pc, #48] @ 8e814 <__cxa_atexit@plt+0x82064> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + add r8, r5, #3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + adcseq r8, r8, #228, 14 @ 0x3900000 │ │ │ │ + adcseq r8, r8, #240, 14 @ 0x3c00000 │ │ │ │ + addseq r5, r7, #244, 22 @ 0x3d000 │ │ │ │ + @ instruction: 0xfff90228 │ │ │ │ + adcseq r8, r8, #160, 16 @ 0xa00000 │ │ │ │ + addseq r5, r7, #172, 20 @ 0xac000 │ │ │ │ + addseq r5, r7, #156, 22 @ 0x27000 │ │ │ │ + adcseq r8, r8, #80, 16 @ 0x500000 │ │ │ │ + adcseq r8, r8, #20, 16 @ 0x140000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8e850 <__cxa_atexit@plt+0x820a0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 8e858 <__cxa_atexit@plt+0x820a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #96] @ 8c500 <__cxa_atexit@plt+0x7fd50> │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 8c4f4 <__cxa_atexit@plt+0x7fd44> │ │ │ │ - ldr lr, [r5, #12]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr ip, [r5, #-8] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldmib r5, {r2, sl} │ │ │ │ - str r8, [r5, #20] │ │ │ │ - mov r8, r7 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r1, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str ip, [r5, #16] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str lr, [r5, #24] │ │ │ │ - b 8af04 <__cxa_atexit@plt+0x7e754> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + adcseq r8, r8, #16, 14 @ 0x400000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8e890 <__cxa_atexit@plt+0x820e0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 8e898 <__cxa_atexit@plt+0x820e8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr lr, [r5, #12]! │ │ │ │ - ldmib r5, {r0, sl} │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str lr, [r5, #24] │ │ │ │ - b 8af04 <__cxa_atexit@plt+0x7e754> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 8c56c <__cxa_atexit@plt+0x7fdbc> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, sl, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8c660 <__cxa_atexit@plt+0x7feb0> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r2, r8, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - and r3, r7, #3 │ │ │ │ - bne 8c5e8 <__cxa_atexit@plt+0x7fe38> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8c604 <__cxa_atexit@plt+0x7fe54> │ │ │ │ - ldr r3, [pc, #228] @ 8c680 <__cxa_atexit@plt+0x7fed0> │ │ │ │ - mov r2, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #-12]! │ │ │ │ - ldr r3, [r8, #2] │ │ │ │ - str sl, [r2, #4] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - tst r3, #3 │ │ │ │ - str r9, [r2, #20] │ │ │ │ - str r7, [r2, #8] │ │ │ │ - beq 8c63c <__cxa_atexit@plt+0x7fe8c> │ │ │ │ - ldr r2, [pc, #188] @ 8c684 <__cxa_atexit@plt+0x7fed4> │ │ │ │ - ldr r1, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - beq 8c658 <__cxa_atexit@plt+0x7fea8> │ │ │ │ - b 8c6d8 <__cxa_atexit@plt+0x7ff28> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8c618 <__cxa_atexit@plt+0x7fe68> │ │ │ │ - ldr r7, [pc, #132] @ 8c67c <__cxa_atexit@plt+0x7fecc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + adcseq r8, r8, #208, 12 @ 0xd000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub sl, r5, #20 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 8e914 <__cxa_atexit@plt+0x82164> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8e920 <__cxa_atexit@plt+0x82170> │ │ │ │ + ldr lr, [pc, #100] @ 8e930 <__cxa_atexit@plt+0x82180> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 8e934 <__cxa_atexit@plt+0x82184> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r2, [pc, #68] @ 8e938 <__cxa_atexit@plt+0x82188> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + mov r5, sl │ │ │ │ + b 3ff684 <__cxa_atexit@plt+0x3f2ed4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #128] @ 8c68c <__cxa_atexit@plt+0x7fedc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #88] @ 8c678 <__cxa_atexit@plt+0x7fec8> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str sl, [r5, #4] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - beq 8c64c <__cxa_atexit@plt+0x7fe9c> │ │ │ │ - mov r7, r9 │ │ │ │ - b 8caf0 <__cxa_atexit@plt+0x80340> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + adcseq r8, r8, #120, 12 @ 0x7800000 │ │ │ │ + adcseq r8, r8, #56, 14 @ 0xe00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8e970 <__cxa_atexit@plt+0x821c0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 8e978 <__cxa_atexit@plt+0x821c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + adcseq r8, r8, #240, 10 @ 0x3c000000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub sl, r5, #20 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 8e9f4 <__cxa_atexit@plt+0x82244> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8ea00 <__cxa_atexit@plt+0x82250> │ │ │ │ + ldr lr, [pc, #100] @ 8ea10 <__cxa_atexit@plt+0x82260> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 8ea14 <__cxa_atexit@plt+0x82264> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r2, [pc, #68] @ 8ea18 <__cxa_atexit@plt+0x82268> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + mov r5, sl │ │ │ │ + b 3ff684 <__cxa_atexit@plt+0x3f2ed4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 8c688 <__cxa_atexit@plt+0x7fed8> │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + adcseq r8, r8, #152, 10 @ 0x26000000 │ │ │ │ + adcseq r8, r8, #88, 12 @ 0x5800000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8ea5c <__cxa_atexit@plt+0x822ac> │ │ │ │ + ldr r2, [pc, #40] @ 8ea64 <__cxa_atexit@plt+0x822b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r8, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #9 │ │ │ │ - adcseq sl, r8, #16, 22 @ 0x4000 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - addseq sp, r7, #172, 26 @ 0x2b00 │ │ │ │ - adcseq sl, r8, #0, 22 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #36] @ 8c6cc <__cxa_atexit@plt+0x7ff1c> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8c6c4 <__cxa_atexit@plt+0x7ff14> │ │ │ │ - b 8c6d8 <__cxa_atexit@plt+0x7ff28> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, sl │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [pc, #104] @ 8c754 <__cxa_atexit@plt+0x7ffa4> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - ands r2, r3, #3 │ │ │ │ - beq 8c728 <__cxa_atexit@plt+0x7ff78> │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 8c734 <__cxa_atexit@plt+0x7ff84> │ │ │ │ - ldr r2, [pc, #68] @ 8c75c <__cxa_atexit@plt+0x7ffac> │ │ │ │ - cmp r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 8c74c <__cxa_atexit@plt+0x7ff9c> │ │ │ │ - b 8c7c8 <__cxa_atexit@plt+0x80018> │ │ │ │ - ldr r0, [r3] │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8eab8 <__cxa_atexit@plt+0x82308> │ │ │ │ + ldr lr, [pc, #56] @ 8eac4 <__cxa_atexit@plt+0x82314> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add r3, r5, #8 │ │ │ │ + ldm r3, {r0, r2, r3} │ │ │ │ + str lr, [r8, #4]! │ │ │ │ + str r0, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r2, [r8, #16] │ │ │ │ + str r1, [r8, #20] │ │ │ │ + add r5, r5, #20 │ │ │ │ mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8eafc <__cxa_atexit@plt+0x8234c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 8eb04 <__cxa_atexit@plt+0x82354> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #28] @ 8c758 <__cxa_atexit@plt+0x7ffa8> │ │ │ │ - cmp r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 8c74c <__cxa_atexit@plt+0x7ff9c> │ │ │ │ - b 8c95c <__cxa_atexit@plt+0x801ac> │ │ │ │ - ldr r0, [r7] │ │ │ │ + adcseq r8, r8, #100, 8 @ 0x64000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8eb34 <__cxa_atexit@plt+0x82384> │ │ │ │ + ldr r3, [pc, #28] @ 8eb44 <__cxa_atexit@plt+0x82394> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + b 3ff68c <__cxa_atexit@plt+0x3f2edc> │ │ │ │ + ldr r7, [pc, #12] @ 8eb48 <__cxa_atexit@plt+0x82398> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r8, lsl r2 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + addseq r8, r7, #20, 20 @ 0x14000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - and r3, r3, #3 │ │ │ │ + ldr r2, [pc, #100] @ 8ebc4 <__cxa_atexit@plt+0x82414> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 8eb98 <__cxa_atexit@plt+0x823e8> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ cmp r3, #2 │ │ │ │ - and r2, r7, #3 │ │ │ │ - bne 8c798 <__cxa_atexit@plt+0x7ffe8> │ │ │ │ - ldr r3, [pc, #52] @ 8c7bc <__cxa_atexit@plt+0x8000c> │ │ │ │ - cmp r2, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8c7b0 <__cxa_atexit@plt+0x80000> │ │ │ │ - b 8c7c8 <__cxa_atexit@plt+0x80018> │ │ │ │ - ldr r3, [pc, #24] @ 8c7b8 <__cxa_atexit@plt+0x80008> │ │ │ │ - cmp r2, #0 │ │ │ │ + bne 8eba0 <__cxa_atexit@plt+0x823f0> │ │ │ │ + ldr r3, [pc, #64] @ 8ebc8 <__cxa_atexit@plt+0x82418> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - beq 8c7b0 <__cxa_atexit@plt+0x80000> │ │ │ │ - b 8c95c <__cxa_atexit@plt+0x801ac> │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 3ff664 <__cxa_atexit@plt+0x3f2eb4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x000001b4 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, fp, lsl #2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #24] @ 8ebcc <__cxa_atexit@plt+0x8241c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + b 3ff664 <__cxa_atexit@plt+0x3f2eb4> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 8c820 <__cxa_atexit@plt+0x80070> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8ebfc <__cxa_atexit@plt+0x8244c> │ │ │ │ + ldr r2, [pc, #64] @ 8ec30 <__cxa_atexit@plt+0x82480> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r1, #2 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [pc, #124] @ 8c85c <__cxa_atexit@plt+0x800ac> │ │ │ │ - ldr r2, [r3, #8]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - ands r1, r2, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 8c834 <__cxa_atexit@plt+0x80084> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 8c84c <__cxa_atexit@plt+0x8009c> │ │ │ │ - sub r2, r1, #1 │ │ │ │ - ldr r1, [pc, #88] @ 8c860 <__cxa_atexit@plt+0x800b0> │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #16] │ │ │ │ + b 8ec1c <__cxa_atexit@plt+0x8246c> │ │ │ │ + ldr r1, [pc, #48] @ 8ec34 <__cxa_atexit@plt+0x82484> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - beq 8c840 <__cxa_atexit@plt+0x80090> │ │ │ │ - mov r5, r3 │ │ │ │ - b 8c8c8 <__cxa_atexit@plt+0x80118> │ │ │ │ - ldr r7, [pc, #60] @ 8c864 <__cxa_atexit@plt+0x800b4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-8]! │ │ │ │ + str r0, [r3, #4] │ │ │ │ + mov r1, #3 │ │ │ │ + ldr r1, [r7, r1] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - bic r2, r2, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b 8c800 <__cxa_atexit@plt+0x80050> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - adcseq sl, r8, #228, 16 @ 0xe40000 │ │ │ │ - andeq r0, r0, fp, asr #2 │ │ │ │ + b 3ff664 <__cxa_atexit@plt+0x3f2eb4> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 8c8ac <__cxa_atexit@plt+0x800fc> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #44] @ 8c8bc <__cxa_atexit@plt+0x8010c> │ │ │ │ - tst r7, #3 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8ec88 <__cxa_atexit@plt+0x824d8> │ │ │ │ + ldr r2, [pc, #56] @ 8ec94 <__cxa_atexit@plt+0x824e4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ + ldr r1, [r5, #4]! │ │ │ │ + ldr r0, [pc, #48] @ 8ec98 <__cxa_atexit@plt+0x824e8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldmib r5, {r2, r8} │ │ │ │ + str r7, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ - beq 8c8a4 <__cxa_atexit@plt+0x800f4> │ │ │ │ - b 8c8c8 <__cxa_atexit@plt+0x80118> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 8c888 <__cxa_atexit@plt+0x800d8> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r9, asr #32 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + b 3ff684 <__cxa_atexit@plt+0x3f2ed4> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + adcseq r8, r8, #196, 6 @ 0x10000003 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 8c8f8 <__cxa_atexit@plt+0x80148> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 8c90c <__cxa_atexit@plt+0x8015c> │ │ │ │ - ldr r7, [pc, #96] @ 8c94c <__cxa_atexit@plt+0x8019c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - blt 8c8e4 <__cxa_atexit@plt+0x80134> │ │ │ │ - bne 8c92c <__cxa_atexit@plt+0x8017c> │ │ │ │ - ldr r3, [pc, #48] @ 8c948 <__cxa_atexit@plt+0x80198> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8c940 <__cxa_atexit@plt+0x80190> │ │ │ │ - b 8caf0 <__cxa_atexit@plt+0x80340> │ │ │ │ - ldr r7, [pc, #28] @ 8c950 <__cxa_atexit@plt+0x801a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - adcseq sl, r8, #28, 16 @ 0x1c0000 │ │ │ │ - adcseq sl, r8, #216, 14 @ 0x3600000 │ │ │ │ - andeq r0, r0, fp, lsl #2 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8ecf4 <__cxa_atexit@plt+0x82544> │ │ │ │ + ldr lr, [pc, #64] @ 8ed00 <__cxa_atexit@plt+0x82550> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #60] @ 8ed04 <__cxa_atexit@plt+0x82554> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r8, r5, #12 │ │ │ │ + ldm r8, {r0, r2, r8} │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + stmda r5, {r3, lr} │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + ldr r3, [pc, #28] @ 8ed08 <__cxa_atexit@plt+0x82558> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 3ff684 <__cxa_atexit@plt+0x3f2ed4> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0xfffffb58 │ │ │ │ + adcseq r8, r8, #64, 6 │ │ │ │ + andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 8c97c <__cxa_atexit@plt+0x801cc> │ │ │ │ - ldr r7, [pc, #136] @ 8c9f8 <__cxa_atexit@plt+0x80248> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8edc0 <__cxa_atexit@plt+0x82610> │ │ │ │ + ldr r2, [pc, #188] @ 8edec <__cxa_atexit@plt+0x8263c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #184] @ 8edf0 <__cxa_atexit@plt+0x82640> │ │ │ │ + add lr, pc, lr │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [pc, #104] @ 8c9f0 <__cxa_atexit@plt+0x80240> │ │ │ │ - ldr r2, [r3, #8]! │ │ │ │ + ldr ip, [r3, #16]! │ │ │ │ + ldr r8, [pc, #172] @ 8edf4 <__cxa_atexit@plt+0x82644> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [r3, #-8] │ │ │ │ + ldr r0, [r3, #4] │ │ │ │ + str r2, [r1, #4]! │ │ │ │ + mov r2, r3 │ │ │ │ + ldr sl, [r2, #-12]! │ │ │ │ + str r8, [r3] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + add r8, r1, #8 │ │ │ │ + stm r8, {r0, r7, r9, ip, lr} │ │ │ │ + str r0, [r1, #28] │ │ │ │ + str ip, [r1, #32] │ │ │ │ + sub r8, r6, #5 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8edcc <__cxa_atexit@plt+0x8261c> │ │ │ │ + ldr r7, [pc, #112] @ 8edf8 <__cxa_atexit@plt+0x82648> │ │ │ │ add r7, pc, r7 │ │ │ │ - ands r1, r2, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 8c9c8 <__cxa_atexit@plt+0x80218> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 8c9e0 <__cxa_atexit@plt+0x80230> │ │ │ │ - sub r2, r1, #1 │ │ │ │ - ldr r1, [pc, #68] @ 8c9f4 <__cxa_atexit@plt+0x80244> │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - beq 8c9d4 <__cxa_atexit@plt+0x80224> │ │ │ │ - mov r5, r3 │ │ │ │ - b 8ca5c <__cxa_atexit@plt+0x802ac> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r3, [pc, #108] @ 8edfc <__cxa_atexit@plt+0x8264c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + stmib r5, {r7, r8} │ │ │ │ + str r3, [r5, #12] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8edb0 <__cxa_atexit@plt+0x82600> │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, sl │ │ │ │ + b 1e9b8 <__cxa_atexit@plt+0x12208> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldr r7, [pc, #44] @ 8ee00 <__cxa_atexit@plt+0x82650> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #40] @ 8ee04 <__cxa_atexit@plt+0x82654> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bic r2, r2, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b 8c9a8 <__cxa_atexit@plt+0x801f8> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - adcseq sl, r8, #152, 14 @ 0x2600000 │ │ │ │ - andeq r0, r0, fp, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 8ca40 <__cxa_atexit@plt+0x80290> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #44] @ 8ca50 <__cxa_atexit@plt+0x802a0> │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - str r3, [r5, #8] │ │ │ │ - beq 8ca38 <__cxa_atexit@plt+0x80288> │ │ │ │ - b 8ca5c <__cxa_atexit@plt+0x802ac> │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xfffffb70 │ │ │ │ + @ instruction: 0xfffffcec │ │ │ │ + adcseq r8, r8, #240, 2 @ 0x3c │ │ │ │ + @ instruction: 0xfff8fc2c │ │ │ │ + adcseq r8, r8, #164, 4 @ 0x4000000a │ │ │ │ + addseq r5, r7, #172, 8 @ 0xac000000 │ │ │ │ + adcseq r8, r8, #88, 4 @ 0x80000005 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8ee34 <__cxa_atexit@plt+0x82684> │ │ │ │ + ldr r5, [pc, #28] @ 8ee44 <__cxa_atexit@plt+0x82694> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff794 <__cxa_atexit@plt+0x3f2fe4> │ │ │ │ + ldr r7, [pc, #12] @ 8ee48 <__cxa_atexit@plt+0x82698> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 8ca1c <__cxa_atexit@plt+0x8026c> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r9, asr #32 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + addseq r8, r7, #24, 14 @ 0x600000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 8ca8c <__cxa_atexit@plt+0x802dc> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 8caa0 <__cxa_atexit@plt+0x802f0> │ │ │ │ - ldr r7, [pc, #96] @ 8cae0 <__cxa_atexit@plt+0x80330> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - blt 8ca78 <__cxa_atexit@plt+0x802c8> │ │ │ │ - bne 8cac0 <__cxa_atexit@plt+0x80310> │ │ │ │ - ldr r3, [pc, #48] @ 8cadc <__cxa_atexit@plt+0x8032c> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #24] @ 8ee78 <__cxa_atexit@plt+0x826c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #20] @ 8ee7c <__cxa_atexit@plt+0x826cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8cad4 <__cxa_atexit@plt+0x80324> │ │ │ │ - b 8caf0 <__cxa_atexit@plt+0x80340> │ │ │ │ - ldr r7, [pc, #28] @ 8cae4 <__cxa_atexit@plt+0x80334> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ + add r5, r5, #4 │ │ │ │ add r7, r7, #3 │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + addseq r8, r7, #240, 12 @ 0xf000000 │ │ │ │ + addseq r6, r7, #112, 26 @ 0x1c00 │ │ │ │ + addseq r8, r7, #48, 10 @ 0xc000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8eeb0 <__cxa_atexit@plt+0x82700> │ │ │ │ + ldr r5, [pc, #28] @ 8eec0 <__cxa_atexit@plt+0x82710> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff79c <__cxa_atexit@plt+0x3f2fec> │ │ │ │ + ldr r7, [pc, #12] @ 8eec4 <__cxa_atexit@plt+0x82714> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - adcseq sl, r8, #136, 12 @ 0x8800000 │ │ │ │ - adcseq sl, r8, #68, 12 @ 0x4400000 │ │ │ │ - andeq r0, r0, r9, asr #4 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + addseq r8, r7, #160, 12 @ 0xa000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 8cb24 <__cxa_atexit@plt+0x80374> │ │ │ │ - ldr r2, [pc, #120] @ 8cb84 <__cxa_atexit@plt+0x803d4> │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - tst r7, #3 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #24] @ 8eef4 <__cxa_atexit@plt+0x82744> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #20] @ 8eef8 <__cxa_atexit@plt+0x82748> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r7, r7, #3 │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + addseq r8, r7, #116, 12 @ 0x7400000 │ │ │ │ + addseq r6, r7, #244, 24 @ 0xf400 │ │ │ │ + addseq r5, r7, #168, 8 @ 0xa8000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8ef60 <__cxa_atexit@plt+0x827b0> │ │ │ │ + ldr r2, [pc, #104] @ 8ef8c <__cxa_atexit@plt+0x827dc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - beq 8cb70 <__cxa_atexit@plt+0x803c0> │ │ │ │ - b 8cb90 <__cxa_atexit@plt+0x803e0> │ │ │ │ - ldr r3, [pc, #76] @ 8cb78 <__cxa_atexit@plt+0x803c8> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + sub r2, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8ef6c <__cxa_atexit@plt+0x827bc> │ │ │ │ + ldr r3, [pc, #88] @ 8ef98 <__cxa_atexit@plt+0x827e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 8cb70 <__cxa_atexit@plt+0x803c0> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8cb54 <__cxa_atexit@plt+0x803a4> │ │ │ │ - ldr r7, [pc, #56] @ 8cb80 <__cxa_atexit@plt+0x803d0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #84] @ 8ef9c <__cxa_atexit@plt+0x827ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + add r3, r2, #1 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str sl, [r5, #12] │ │ │ │ + b 3ff68c <__cxa_atexit@plt+0x3f2edc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 8cb7c <__cxa_atexit@plt+0x803cc> │ │ │ │ + ldr r5, [pc, #28] @ 8ef90 <__cxa_atexit@plt+0x827e0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #24] @ 8ef94 <__cxa_atexit@plt+0x827e4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8cb70 <__cxa_atexit@plt+0x803c0> │ │ │ │ - b 8d0b4 <__cxa_atexit@plt+0x80904> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r5 │ │ │ │ - andeq r0, r0, r4, asr r5 │ │ │ │ - adcseq sl, r8, #192, 10 @ 0x30000000 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r9, asr #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + addseq r8, r7, #84, 8 @ 0x54000000 │ │ │ │ + addseq r8, r7, #212, 10 @ 0x35000000 │ │ │ │ + @ instruction: 0xfffffc10 │ │ │ │ + addseq r8, r7, #128, 8 @ 0x80000000 │ │ │ │ + addseq r5, r7, #8, 8 @ 0x8000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8cbe4 <__cxa_atexit@plt+0x80434> │ │ │ │ - ldr r2, [pc, #104] @ 8cc0c <__cxa_atexit@plt+0x8045c> │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - beq 8cbf8 <__cxa_atexit@plt+0x80448> │ │ │ │ - ldr r2, [pc, #76] @ 8cc10 <__cxa_atexit@plt+0x80460> │ │ │ │ - ldr r1, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - beq 8cc04 <__cxa_atexit@plt+0x80454> │ │ │ │ - b 8cc60 <__cxa_atexit@plt+0x804b0> │ │ │ │ - ldr r7, [pc, #40] @ 8cc14 <__cxa_atexit@plt+0x80464> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 8efc8 <__cxa_atexit@plt+0x82818> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + addseq r5, r7, #240, 6 @ 0xc0000003 │ │ │ │ + addseq r8, r7, #244, 6 @ 0xd0000003 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8effc <__cxa_atexit@plt+0x8284c> │ │ │ │ + ldr r5, [pc, #28] @ 8f00c <__cxa_atexit@plt+0x8285c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff7a4 <__cxa_atexit@plt+0x3f2ff4> │ │ │ │ + ldr r7, [pc, #12] @ 8f010 <__cxa_atexit@plt+0x82860> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - adcseq sl, r8, #32, 10 @ 0x8000000 │ │ │ │ - andeq r0, r0, r9, asr #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 8cc54 <__cxa_atexit@plt+0x804a4> │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - beq 8cc4c <__cxa_atexit@plt+0x8049c> │ │ │ │ - b 8cc60 <__cxa_atexit@plt+0x804b0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + addseq r8, r7, #92, 10 @ 0x17000000 │ │ │ │ + addseq r5, r7, #148, 6 @ 0x50000002 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8f04c <__cxa_atexit@plt+0x8289c> │ │ │ │ + ldr r2, [pc, #28] @ 8f058 <__cxa_atexit@plt+0x828a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r9, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #112] @ 8ccdc <__cxa_atexit@plt+0x8052c> │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + addseq r5, r7, #132, 6 @ 0x10000002 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8f0c0 <__cxa_atexit@plt+0x82910> │ │ │ │ + ldr r2, [pc, #104] @ 8f0ec <__cxa_atexit@plt+0x8293c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r3, #3 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - beq 8ccb0 <__cxa_atexit@plt+0x80500> │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 8ccbc <__cxa_atexit@plt+0x8050c> │ │ │ │ - ldr r2, [pc, #68] @ 8cce4 <__cxa_atexit@plt+0x80534> │ │ │ │ - cmp r3, #0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + sub r2, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8f0cc <__cxa_atexit@plt+0x8291c> │ │ │ │ + ldr r3, [pc, #88] @ 8f0f8 <__cxa_atexit@plt+0x82948> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #84] @ 8f0fc <__cxa_atexit@plt+0x8294c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 8ccd4 <__cxa_atexit@plt+0x80524> │ │ │ │ - b 8cd50 <__cxa_atexit@plt+0x805a0> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + add r3, r2, #1 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str sl, [r5, #12] │ │ │ │ + b 3ff68c <__cxa_atexit@plt+0x3f2edc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #28] @ 8cce0 <__cxa_atexit@plt+0x80530> │ │ │ │ - cmp r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 8ccd4 <__cxa_atexit@plt+0x80524> │ │ │ │ - b 8ced8 <__cxa_atexit@plt+0x80728> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r5, [pc, #28] @ 8f0f0 <__cxa_atexit@plt+0x82940> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [pc, #24] @ 8f0f4 <__cxa_atexit@plt+0x82944> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, ip, lsl #4 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - and r3, r3, #3 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + addseq r8, r7, #244, 4 @ 0x4000000f │ │ │ │ + addseq r8, r7, #116, 8 @ 0x74000000 │ │ │ │ + @ instruction: 0xfffffab0 │ │ │ │ + addseq r8, r7, #32, 6 @ 0x80000000 │ │ │ │ + addseq r5, r7, #228, 4 @ 0x4000000e │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - and r2, r7, #3 │ │ │ │ - bne 8cd20 <__cxa_atexit@plt+0x80570> │ │ │ │ - ldr r3, [pc, #52] @ 8cd44 <__cxa_atexit@plt+0x80594> │ │ │ │ - cmp r2, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8cd38 <__cxa_atexit@plt+0x80588> │ │ │ │ - b 8cd50 <__cxa_atexit@plt+0x805a0> │ │ │ │ - ldr r3, [pc, #24] @ 8cd40 <__cxa_atexit@plt+0x80590> │ │ │ │ - cmp r2, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8cd38 <__cxa_atexit@plt+0x80588> │ │ │ │ - b 8ced8 <__cxa_atexit@plt+0x80728> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #3 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r9, lsl #8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 8cda0 <__cxa_atexit@plt+0x805f0> │ │ │ │ - ldr r7, [pc, #116] @ 8cdd8 <__cxa_atexit@plt+0x80628> │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 8f128 <__cxa_atexit@plt+0x82978> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + addseq r5, r7, #204, 4 @ 0xc000000c │ │ │ │ + addseq r8, r7, #164, 4 @ 0x4000000a │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8f15c <__cxa_atexit@plt+0x829ac> │ │ │ │ + ldr r5, [pc, #28] @ 8f16c <__cxa_atexit@plt+0x829bc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff7ac <__cxa_atexit@plt+0x3f2ffc> │ │ │ │ + ldr r7, [pc, #12] @ 8f170 <__cxa_atexit@plt+0x829c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ands r2, r3, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 8cdb4 <__cxa_atexit@plt+0x80604> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 8cdc8 <__cxa_atexit@plt+0x80618> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #80] @ 8cddc <__cxa_atexit@plt+0x8062c> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #24] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + addseq r8, r7, #4, 8 @ 0x4000000 │ │ │ │ + addseq r5, r7, #112, 4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8f1ac <__cxa_atexit@plt+0x829fc> │ │ │ │ + ldr r2, [pc, #28] @ 8f1b8 <__cxa_atexit@plt+0x82a08> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 8cdc0 <__cxa_atexit@plt+0x80610> │ │ │ │ - b 8ce44 <__cxa_atexit@plt+0x80694> │ │ │ │ - ldr r7, [pc, #56] @ 8cde0 <__cxa_atexit@plt+0x80630> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8f23c <__cxa_atexit@plt+0x82a8c> │ │ │ │ + ldr lr, [pc, #108] @ 8f244 <__cxa_atexit@plt+0x82a94> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r3, r7, #8 │ │ │ │ + ldm r3, {r0, r1, r3} │ │ │ │ + ldr r8, [pc, #96] @ 8f248 <__cxa_atexit@plt+0x82a98> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq 8f220 <__cxa_atexit@plt+0x82a70> │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 8f230 <__cxa_atexit@plt+0x82a80> │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r9, [r3, #2] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 8cd84 <__cxa_atexit@plt+0x805d4> │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - adcseq sl, r8, #100, 6 @ 0x90000001 │ │ │ │ - andeq r0, r0, r9, lsl #12 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + adcseq r7, r8, #104, 26 @ 0x1a00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 8ce28 <__cxa_atexit@plt+0x80678> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #44] @ 8ce38 <__cxa_atexit@plt+0x80688> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #24] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8f278 <__cxa_atexit@plt+0x82ac8> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8f2dc <__cxa_atexit@plt+0x82b2c> │ │ │ │ + ldr r2, [pc, #64] @ 8f2ec <__cxa_atexit@plt+0x82b3c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 8ce20 <__cxa_atexit@plt+0x80670> │ │ │ │ - b 8ce44 <__cxa_atexit@plt+0x80694> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #60] @ 8f2f0 <__cxa_atexit@plt+0x82b40> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 8ce04 <__cxa_atexit@plt+0x80654> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r9, asr #12 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 8ce74 <__cxa_atexit@plt+0x806c4> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 8ce88 <__cxa_atexit@plt+0x806d8> │ │ │ │ - ldr r7, [pc, #96] @ 8cec8 <__cxa_atexit@plt+0x80718> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - blt 8ce60 <__cxa_atexit@plt+0x806b0> │ │ │ │ - bne 8cea8 <__cxa_atexit@plt+0x806f8> │ │ │ │ - ldr r7, [pc, #48] @ 8cec4 <__cxa_atexit@plt+0x80714> │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + adcseq r7, r8, #108, 24 @ 0x6c00 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8f3ac <__cxa_atexit@plt+0x82bfc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8f3b8 <__cxa_atexit@plt+0x82c08> │ │ │ │ + ldr lr, [pc, #196] @ 8f3e8 <__cxa_atexit@plt+0x82c38> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #188] @ 8f3ec <__cxa_atexit@plt+0x82c3c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r0, r1, sl} │ │ │ │ + ldr r7, [pc, #172] @ 8f3f0 <__cxa_atexit@plt+0x82c40> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8cebc <__cxa_atexit@plt+0x8070c> │ │ │ │ - b 8d0b4 <__cxa_atexit@plt+0x80904> │ │ │ │ - ldr r7, [pc, #28] @ 8cecc <__cxa_atexit@plt+0x8071c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - add r7, r7, #3 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + sub r8, r6, #2 │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8f3c8 <__cxa_atexit@plt+0x82c18> │ │ │ │ + ldr r3, [pc, #132] @ 8f3f4 <__cxa_atexit@plt+0x82c44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #128] @ 8f3f8 <__cxa_atexit@plt+0x82c48> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8f39c <__cxa_atexit@plt+0x82bec> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 1e9b8 <__cxa_atexit@plt+0x12208> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r2 │ │ │ │ - adcseq sl, r8, #160, 4 │ │ │ │ - adcseq sl, r8, #92, 4 @ 0xc0000005 │ │ │ │ - andeq r0, r0, r9, lsl #8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 8cef8 <__cxa_atexit@plt+0x80748> │ │ │ │ - ldr r7, [pc, #124] @ 8cf68 <__cxa_atexit@plt+0x807b8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #96] @ 8cf60 <__cxa_atexit@plt+0x807b0> │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ + ldr r7, [pc, #44] @ 8f3fc <__cxa_atexit@plt+0x82c4c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ands r2, r3, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 8cf3c <__cxa_atexit@plt+0x8078c> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 8cf50 <__cxa_atexit@plt+0x807a0> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #60] @ 8cf64 <__cxa_atexit@plt+0x807b4> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #24] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 8cf48 <__cxa_atexit@plt+0x80798> │ │ │ │ - b 8cfcc <__cxa_atexit@plt+0x8081c> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r5, [pc, #40] @ 8f400 <__cxa_atexit@plt+0x82c50> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 8cf20 <__cxa_atexit@plt+0x80770> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - adcseq sl, r8, #28, 4 @ 0xc0000001 │ │ │ │ - andeq r0, r0, r9, lsl #12 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + adcseq r7, r8, #32, 24 @ 0x2000 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + @ instruction: 0xfff8f644 │ │ │ │ + adcseq r7, r8, #20, 24 @ 0x1400 │ │ │ │ + addseq r4, r7, #176, 28 @ 0xb00 │ │ │ │ + adcseq r7, r8, #180, 22 @ 0x2d000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 8cfb0 <__cxa_atexit@plt+0x80800> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #44] @ 8cfc0 <__cxa_atexit@plt+0x80810> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #24] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8f430 <__cxa_atexit@plt+0x82c80> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8f4cc <__cxa_atexit@plt+0x82d1c> │ │ │ │ + ldr r3, [pc, #152] @ 8f4f4 <__cxa_atexit@plt+0x82d44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq 8f478 <__cxa_atexit@plt+0x82cc8> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8f488 <__cxa_atexit@plt+0x82cd8> │ │ │ │ + ldr r7, [r9, #2] │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 8f4dc <__cxa_atexit@plt+0x82d2c> │ │ │ │ + ldr r2, [pc, #92] @ 8f4fc <__cxa_atexit@plt+0x82d4c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 8cfa8 <__cxa_atexit@plt+0x807f8> │ │ │ │ - b 8cfcc <__cxa_atexit@plt+0x8081c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r8, [r9, #3] │ │ │ │ + ldr r1, [r9, #7] │ │ │ │ + ldr r0, [r9, #11] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r7, [pc, #36] @ 8f4f8 <__cxa_atexit@plt+0x82d48> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 8cf8c <__cxa_atexit@plt+0x807dc> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r9, asr #12 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + addseq r8, r7, #156 @ 0x9c │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 8cffc <__cxa_atexit@plt+0x8084c> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 8d010 <__cxa_atexit@plt+0x80860> │ │ │ │ - ldr r7, [pc, #96] @ 8d050 <__cxa_atexit@plt+0x808a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 8f528 <__cxa_atexit@plt+0x82d78> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r6, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8f568 <__cxa_atexit@plt+0x82db8> │ │ │ │ + ldr r3, [pc, #52] @ 8f574 <__cxa_atexit@plt+0x82dc4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r7, [r9, #12] │ │ │ │ + str r1, [r9, #16] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffdb8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8f5b8 <__cxa_atexit@plt+0x82e08> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 8f5c0 <__cxa_atexit@plt+0x82e10> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ 8f5c4 <__cxa_atexit@plt+0x82e14> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff66c <__cxa_atexit@plt+0x3f2ebc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - blt 8cfe8 <__cxa_atexit@plt+0x80838> │ │ │ │ - bne 8d030 <__cxa_atexit@plt+0x80880> │ │ │ │ - ldr r7, [pc, #48] @ 8d04c <__cxa_atexit@plt+0x8089c> │ │ │ │ + adcseq r7, r8, #180, 18 @ 0x2d0000 │ │ │ │ + adcseq r7, r8, #148, 18 @ 0x250000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 8f610 <__cxa_atexit@plt+0x82e60> │ │ │ │ + ldr r7, [pc, #56] @ 8f628 <__cxa_atexit@plt+0x82e78> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8d044 <__cxa_atexit@plt+0x80894> │ │ │ │ - b 8d0b4 <__cxa_atexit@plt+0x80904> │ │ │ │ - ldr r7, [pc, #28] @ 8d054 <__cxa_atexit@plt+0x808a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r2, [pc, #52] @ 8f62c <__cxa_atexit@plt+0x82e7c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r7, r2, #2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r7, [pc, #24] @ 8f630 <__cxa_atexit@plt+0x82e80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + addseq r4, r7, #180, 24 @ 0xb400 │ │ │ │ + addseq r7, r7, #92, 30 @ 0x170 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r8 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + addseq r4, r7, #132, 24 @ 0x8400 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8f6e8 <__cxa_atexit@plt+0x82f38> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 8f6f0 <__cxa_atexit@plt+0x82f40> │ │ │ │ + ldr r7, [pc, #152] @ 8f724 <__cxa_atexit@plt+0x82f74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #148] @ 8f728 <__cxa_atexit@plt+0x82f78> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r9} │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + sub r9, r6, #2 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8f708 <__cxa_atexit@plt+0x82f58> │ │ │ │ + ldr r7, [pc, #120] @ 8f72c <__cxa_atexit@plt+0x82f7c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #116] @ 8f730 <__cxa_atexit@plt+0x82f80> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r2, r7, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8f6d8 <__cxa_atexit@plt+0x82f28> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 27a80 <__cxa_atexit@plt+0x1b2d0> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - adcseq sl, r8, #24, 2 │ │ │ │ - adcseq sl, r8, #212 @ 0xd4 │ │ │ │ - andeq r0, r0, r9, asr #12 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 8d080 <__cxa_atexit@plt+0x808d0> │ │ │ │ - ldr r7, [pc, #52] @ 8d0a8 <__cxa_atexit@plt+0x808f8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 8f6f8 <__cxa_atexit@plt+0x82f48> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #60] @ 8f73c <__cxa_atexit@plt+0x82f8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 8d0a4 <__cxa_atexit@plt+0x808f4> │ │ │ │ + ldr r7, [pc, #36] @ 8f734 <__cxa_atexit@plt+0x82f84> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8d09c <__cxa_atexit@plt+0x808ec> │ │ │ │ - b 8d0b4 <__cxa_atexit@plt+0x80904> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r8, [pc, #32] @ 8f738 <__cxa_atexit@plt+0x82f88> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - adcseq sl, r8, #148 @ 0x94 │ │ │ │ - andeq r0, r0, r7, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 8d0e8 <__cxa_atexit@plt+0x80938> │ │ │ │ - ldr r2, [pc, #120] @ 8d148 <__cxa_atexit@plt+0x80998> │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - beq 8d134 <__cxa_atexit@plt+0x80984> │ │ │ │ - b 8d154 <__cxa_atexit@plt+0x809a4> │ │ │ │ - ldr r3, [pc, #76] @ 8d13c <__cxa_atexit@plt+0x8098c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 8d134 <__cxa_atexit@plt+0x80984> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8d118 <__cxa_atexit@plt+0x80968> │ │ │ │ - ldr r7, [pc, #56] @ 8d144 <__cxa_atexit@plt+0x80994> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + adcseq r7, r8, #164, 16 @ 0xa40000 │ │ │ │ + addseq r4, r7, #48, 24 @ 0x3000 │ │ │ │ + @ instruction: 0xfff983c0 │ │ │ │ + addseq r4, r7, #188, 22 @ 0x2f000 │ │ │ │ + addseq r4, r7, #204, 22 @ 0x33000 │ │ │ │ + addseq r7, r7, #120, 28 @ 0x780 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8f778 <__cxa_atexit@plt+0x82fc8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 8f780 <__cxa_atexit@plt+0x82fd0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 8d140 <__cxa_atexit@plt+0x80990> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8d134 <__cxa_atexit@plt+0x80984> │ │ │ │ - b 8d2c0 <__cxa_atexit@plt+0x80b10> │ │ │ │ - ldr r0, [r7] │ │ │ │ + adcseq r7, r8, #232, 14 @ 0x3a00000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8f7c0 <__cxa_atexit@plt+0x83010> │ │ │ │ + ldr r2, [pc, #36] @ 8f7c8 <__cxa_atexit@plt+0x83018> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r1 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - adcseq r9, r8, #252, 30 @ 0x3f0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r7, lsl #3 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8d1b0 <__cxa_atexit@plt+0x80a00> │ │ │ │ - ldr r2, [pc, #112] @ 8d1d8 <__cxa_atexit@plt+0x80a28> │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8f818 <__cxa_atexit@plt+0x83068> │ │ │ │ + ldr r2, [pc, #52] @ 8f824 <__cxa_atexit@plt+0x83074> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - beq 8d1cc <__cxa_atexit@plt+0x80a1c> │ │ │ │ - ldr r3, [pc, #84] @ 8d1dc <__cxa_atexit@plt+0x80a2c> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8d1c4 <__cxa_atexit@plt+0x80a14> │ │ │ │ - ldr r3, [pc, #68] @ 8d1e0 <__cxa_atexit@plt+0x80a30> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8d1c4 <__cxa_atexit@plt+0x80a14> │ │ │ │ - b 8d2c0 <__cxa_atexit@plt+0x80b10> │ │ │ │ - ldr r7, [pc, #44] @ 8d1e4 <__cxa_atexit@plt+0x80a34> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r0, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r1, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + addseq r4, r7, #200, 20 @ 0xc8000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8f8c8 <__cxa_atexit@plt+0x83118> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 8f8d0 <__cxa_atexit@plt+0x83120> │ │ │ │ + ldr r7, [pc, #164] @ 8f904 <__cxa_atexit@plt+0x83154> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #160] @ 8f908 <__cxa_atexit@plt+0x83158> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #152] @ 8f90c <__cxa_atexit@plt+0x8315c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1, r9} │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + sub r9, r6, #1 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8f8e8 <__cxa_atexit@plt+0x83138> │ │ │ │ + ldr r7, [pc, #124] @ 8f910 <__cxa_atexit@plt+0x83160> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #120] @ 8f914 <__cxa_atexit@plt+0x83164> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub lr, r5, #24 │ │ │ │ + stm lr, {r2, r7, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8f8b8 <__cxa_atexit@plt+0x83108> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 27a80 <__cxa_atexit@plt+0x1b2d0> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - adcseq r9, r8, #84, 30 @ 0x150 │ │ │ │ - andeq r0, r0, r7, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 8d22c <__cxa_atexit@plt+0x80a7c> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8d224 <__cxa_atexit@plt+0x80a74> │ │ │ │ - ldr r3, [pc, #32] @ 8d230 <__cxa_atexit@plt+0x80a80> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8d224 <__cxa_atexit@plt+0x80a74> │ │ │ │ - b 8d2c0 <__cxa_atexit@plt+0x80b10> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ + b 8f8d8 <__cxa_atexit@plt+0x83128> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 8f920 <__cxa_atexit@plt+0x83170> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r7, lsl #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 8d260 <__cxa_atexit@plt+0x80ab0> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8d258 <__cxa_atexit@plt+0x80aa8> │ │ │ │ - b 8d2c0 <__cxa_atexit@plt+0x80b10> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #40] @ 8f918 <__cxa_atexit@plt+0x83168> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #36] @ 8f91c <__cxa_atexit@plt+0x8316c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r7, lsl #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + adcseq r7, r8, #204, 14 @ 0x3300000 │ │ │ │ + adcseq r7, r8, #184, 14 @ 0x2e00000 │ │ │ │ + addseq r4, r7, #104, 20 @ 0x68000 │ │ │ │ + @ instruction: 0xfff981e0 │ │ │ │ + addseq r4, r7, #220, 18 @ 0x370000 │ │ │ │ + addseq r4, r7, #4, 20 @ 0x4000 │ │ │ │ + addseq r7, r7, #160, 24 @ 0xa000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8f9a4 <__cxa_atexit@plt+0x831f4> │ │ │ │ + ldr lr, [pc, #108] @ 8f9ac <__cxa_atexit@plt+0x831fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r3, r7, #8 │ │ │ │ + ldm r3, {r0, r1, r3} │ │ │ │ + ldr r8, [pc, #96] @ 8f9b0 <__cxa_atexit@plt+0x83200> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq 8f988 <__cxa_atexit@plt+0x831d8> │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ cmp r7, #2 │ │ │ │ - bne 8d28c <__cxa_atexit@plt+0x80adc> │ │ │ │ - ldr r7, [pc, #52] @ 8d2b4 <__cxa_atexit@plt+0x80b04> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + bne 8f998 <__cxa_atexit@plt+0x831e8> │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 8d2b0 <__cxa_atexit@plt+0x80b00> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8d2a8 <__cxa_atexit@plt+0x80af8> │ │ │ │ - b 8d2c0 <__cxa_atexit@plt+0x80b10> │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - adcseq r9, r8, #136, 28 @ 0x880 │ │ │ │ - andeq r0, r0, r6, asr #3 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + adcseq r7, r8, #0, 12 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #20]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 8d2f8 <__cxa_atexit@plt+0x80b48> │ │ │ │ - ldr r3, [pc, #136] @ 8d368 <__cxa_atexit@plt+0x80bb8> │ │ │ │ - ldr r2, [r2, #2] │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - beq 8d328 <__cxa_atexit@plt+0x80b78> │ │ │ │ - b 8d374 <__cxa_atexit@plt+0x80bc4> │ │ │ │ - ldr r2, [pc, #92] @ 8d35c <__cxa_atexit@plt+0x80bac> │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8f9e0 <__cxa_atexit@plt+0x83230> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8fa44 <__cxa_atexit@plt+0x83294> │ │ │ │ + ldr r2, [pc, #64] @ 8fa54 <__cxa_atexit@plt+0x832a4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 8d328 <__cxa_atexit@plt+0x80b78> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 8d330 <__cxa_atexit@plt+0x80b80> │ │ │ │ - ldr r7, [pc, #72] @ 8d364 <__cxa_atexit@plt+0x80bb4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r1, [pc, #60] @ 8fa58 <__cxa_atexit@plt+0x832a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #40] @ 8d360 <__cxa_atexit@plt+0x80bb0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + adcseq r7, r8, #4, 10 @ 0x1000000 │ │ │ │ + addseq r4, r7, #240, 16 @ 0xf00000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8fb0c <__cxa_atexit@plt+0x8335c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 8fb14 <__cxa_atexit@plt+0x83364> │ │ │ │ + ldr r7, [pc, #180] @ 8fb4c <__cxa_atexit@plt+0x8339c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #176] @ 8fb50 <__cxa_atexit@plt+0x833a0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #172] @ 8fb54 <__cxa_atexit@plt+0x833a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #164] @ 8fb58 <__cxa_atexit@plt+0x833a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, lr} │ │ │ │ + sub r9, r6, #2 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8fb30 <__cxa_atexit@plt+0x83380> │ │ │ │ + ldr r7, [pc, #132] @ 8fb5c <__cxa_atexit@plt+0x833ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #128] @ 8fb60 <__cxa_atexit@plt+0x833b0> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - beq 8d350 <__cxa_atexit@plt+0x80ba0> │ │ │ │ + sub lr, r5, #24 │ │ │ │ + stm lr, {r2, r7, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8fafc <__cxa_atexit@plt+0x8334c> │ │ │ │ mov r5, r3 │ │ │ │ - b 8d754 <__cxa_atexit@plt+0x80fa4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, sl │ │ │ │ + b 27a80 <__cxa_atexit@plt+0x1b2d0> │ │ │ │ + ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r4, lsl r4 │ │ │ │ - adcseq r9, r8, #236, 26 @ 0x3b00 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r6, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 8fb1c <__cxa_atexit@plt+0x8336c> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #72] @ 8fb6c <__cxa_atexit@plt+0x833bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 8fb64 <__cxa_atexit@plt+0x833b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #40] @ 8fb68 <__cxa_atexit@plt+0x833b8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + adcseq r7, r8, #228, 8 @ 0xe4000000 │ │ │ │ + adcseq r7, r8, #132, 8 @ 0x84000000 │ │ │ │ + addseq r4, r7, #60, 16 @ 0x3c0000 │ │ │ │ + @ instruction: 0xfff97f9c │ │ │ │ + addseq r4, r7, #148, 14 @ 0x2500000 │ │ │ │ + addseq r4, r7, #212, 14 @ 0x3500000 │ │ │ │ + addseq r7, r7, #100, 20 @ 0x64000 │ │ │ │ + addseq r4, r7, #208, 14 @ 0x3400000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8d3d8 <__cxa_atexit@plt+0x80c28> │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 8fb98 <__cxa_atexit@plt+0x833e8> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + addseq r4, r7, #184, 14 @ 0x2e00000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r1, [pc, #128] @ 8d40c <__cxa_atexit@plt+0x80c5c> │ │ │ │ - ldr r2, [r3, #20]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r2, #3 │ │ │ │ - str r1, [r5] │ │ │ │ - str r7, [r3] │ │ │ │ - beq 8d3ec <__cxa_atexit@plt+0x80c3c> │ │ │ │ - ldr r2, [pc, #100] @ 8d410 <__cxa_atexit@plt+0x80c60> │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 8d3f8 <__cxa_atexit@plt+0x80c48> │ │ │ │ - ldr r2, [pc, #84] @ 8d414 <__cxa_atexit@plt+0x80c64> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - beq 8d400 <__cxa_atexit@plt+0x80c50> │ │ │ │ - mov r5, r3 │ │ │ │ - b 8d4b0 <__cxa_atexit@plt+0x80d00> │ │ │ │ - ldr r7, [pc, #56] @ 8d418 <__cxa_atexit@plt+0x80c68> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 8fbf8 <__cxa_atexit@plt+0x83448> │ │ │ │ + ldr r7, [pc, #84] @ 8fc18 <__cxa_atexit@plt+0x83468> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #80] @ 8fc1c <__cxa_atexit@plt+0x8346c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8fbec <__cxa_atexit@plt+0x8343c> │ │ │ │ + mov r7, sl │ │ │ │ + b 27a80 <__cxa_atexit@plt+0x1b2d0> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #32] @ 8fc20 <__cxa_atexit@plt+0x83470> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #28] @ 8fc24 <__cxa_atexit@plt+0x83474> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xfff97eb8 │ │ │ │ + adcseq r7, r8, #104, 8 @ 0x68000000 │ │ │ │ + addseq r4, r7, #204, 12 @ 0xcc00000 │ │ │ │ + adcseq r7, r8, #44, 8 @ 0x2c000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8fc68 <__cxa_atexit@plt+0x834b8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 8fc70 <__cxa_atexit@plt+0x834c0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ 8fc74 <__cxa_atexit@plt+0x834c4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + b 3ff66c <__cxa_atexit@plt+0x3f2ebc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - adcseq r9, r8, #44, 26 @ 0xb00 │ │ │ │ - andeq r0, r0, r6, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #68] @ 8d470 <__cxa_atexit@plt+0x80cc0> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r5, #20]! │ │ │ │ + adcseq r7, r8, #4, 6 @ 0x10000000 │ │ │ │ + adcseq r7, r8, #228, 4 @ 0x4000000e │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 8fcc0 <__cxa_atexit@plt+0x83510> │ │ │ │ + ldr r7, [pc, #56] @ 8fcd8 <__cxa_atexit@plt+0x83528> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #52] @ 8fcdc <__cxa_atexit@plt+0x8352c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8d45c <__cxa_atexit@plt+0x80cac> │ │ │ │ - ldr r2, [pc, #44] @ 8d474 <__cxa_atexit@plt+0x80cc4> │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r7, r2, #2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r7, [pc, #24] @ 8fce0 <__cxa_atexit@plt+0x83530> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + addseq r4, r7, #236, 10 @ 0x3b000000 │ │ │ │ + addseq r7, r7, #24, 18 @ 0x60000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r8 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + addseq r4, r7, #212, 10 @ 0x35000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8fd98 <__cxa_atexit@plt+0x835e8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 8fda0 <__cxa_atexit@plt+0x835f0> │ │ │ │ + ldr r7, [pc, #152] @ 8fdd4 <__cxa_atexit@plt+0x83624> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #148] @ 8fdd8 <__cxa_atexit@plt+0x83628> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r9} │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + sub r9, r6, #2 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8fdb8 <__cxa_atexit@plt+0x83608> │ │ │ │ + ldr r7, [pc, #120] @ 8fddc <__cxa_atexit@plt+0x8362c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #116] @ 8fde0 <__cxa_atexit@plt+0x83630> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #20] │ │ │ │ - beq 8d468 <__cxa_atexit@plt+0x80cb8> │ │ │ │ - b 8d4b0 <__cxa_atexit@plt+0x80d00> │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r2, r7, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8fd88 <__cxa_atexit@plt+0x835d8> │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 22bbc <__cxa_atexit@plt+0x1640c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ + b 8fda8 <__cxa_atexit@plt+0x835f8> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #60] @ 8fdec <__cxa_atexit@plt+0x8363c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r6, asr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #28] @ 8d4a4 <__cxa_atexit@plt+0x80cf4> │ │ │ │ + ldr r7, [pc, #36] @ 8fde4 <__cxa_atexit@plt+0x83634> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8d49c <__cxa_atexit@plt+0x80cec> │ │ │ │ - b 8d4b0 <__cxa_atexit@plt+0x80d00> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r8, [pc, #32] @ 8fde8 <__cxa_atexit@plt+0x83638> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + adcseq r7, r8, #244, 2 @ 0x3d │ │ │ │ + addseq r4, r7, #128, 10 @ 0x20000000 │ │ │ │ + @ instruction: 0xfff92e4c │ │ │ │ + addseq r4, r7, #244, 8 @ 0xf4000000 │ │ │ │ + addseq r4, r7, #28, 10 @ 0x7000000 │ │ │ │ + addseq r7, r7, #52, 16 @ 0x340000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8fe28 <__cxa_atexit@plt+0x83678> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 8fe30 <__cxa_atexit@plt+0x83680> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r7, r8, #56, 2 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 8d528 <__cxa_atexit@plt+0x80d78> │ │ │ │ - ldr r1, [pc, #208] @ 8d5a0 <__cxa_atexit@plt+0x80df0> │ │ │ │ - ldr r2, [r2, #2] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 8d56c <__cxa_atexit@plt+0x80dbc> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 8d574 <__cxa_atexit@plt+0x80dc4> │ │ │ │ - ldr r1, [pc, #180] @ 8d5a4 <__cxa_atexit@plt+0x80df4> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - tst r2, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r1, r7} │ │ │ │ - beq 8d588 <__cxa_atexit@plt+0x80dd8> │ │ │ │ - ldr r2, [pc, #160] @ 8d5a8 <__cxa_atexit@plt+0x80df8> │ │ │ │ - tst r7, #3 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8fe70 <__cxa_atexit@plt+0x836c0> │ │ │ │ + ldr r2, [pc, #36] @ 8fe78 <__cxa_atexit@plt+0x836c8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 8d560 <__cxa_atexit@plt+0x80db0> │ │ │ │ - ldr r7, [pc, #148] @ 8d5b0 <__cxa_atexit@plt+0x80e00> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #100] @ 8d594 <__cxa_atexit@plt+0x80de4> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8fec8 <__cxa_atexit@plt+0x83718> │ │ │ │ + ldr r2, [pc, #52] @ 8fed4 <__cxa_atexit@plt+0x83724> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 8d560 <__cxa_atexit@plt+0x80db0> │ │ │ │ - ldr r3, [pc, #84] @ 8d598 <__cxa_atexit@plt+0x80de8> │ │ │ │ - cmp r2, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #76] @ 8d59c <__cxa_atexit@plt+0x80dec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r3, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r0, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r1, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + addseq r4, r7, #24, 8 @ 0x18000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8ff78 <__cxa_atexit@plt+0x837c8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 8ff80 <__cxa_atexit@plt+0x837d0> │ │ │ │ + ldr r7, [pc, #164] @ 8ffb4 <__cxa_atexit@plt+0x83804> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #160] @ 8ffb8 <__cxa_atexit@plt+0x83808> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #152] @ 8ffbc <__cxa_atexit@plt+0x8380c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1, r9} │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + sub r9, r6, #1 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8ff98 <__cxa_atexit@plt+0x837e8> │ │ │ │ + ldr r7, [pc, #124] @ 8ffc0 <__cxa_atexit@plt+0x83810> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #120] @ 8ffc4 <__cxa_atexit@plt+0x83814> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub lr, r5, #24 │ │ │ │ + stm lr, {r2, r7, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8ff68 <__cxa_atexit@plt+0x837b8> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 22bbc <__cxa_atexit@plt+0x1640c> │ │ │ │ + ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ + b 8ff88 <__cxa_atexit@plt+0x837d8> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 8ffd0 <__cxa_atexit@plt+0x83820> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 8d5ac <__cxa_atexit@plt+0x80dfc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r7, [pc, #40] @ 8ffc8 <__cxa_atexit@plt+0x83818> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #36] @ 8ffcc <__cxa_atexit@plt+0x8381c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + adcseq r7, r8, #28, 2 │ │ │ │ + adcseq r7, r8, #8, 2 │ │ │ │ + addseq r4, r7, #184, 6 @ 0xe0000002 │ │ │ │ + @ instruction: 0xfff92c6c │ │ │ │ + addseq r4, r7, #20, 6 @ 0x50000000 │ │ │ │ + addseq r4, r7, #84, 6 @ 0x50000001 │ │ │ │ + addseq r7, r7, #92, 12 @ 0x5c00000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 90054 <__cxa_atexit@plt+0x838a4> │ │ │ │ + ldr lr, [pc, #108] @ 9005c <__cxa_atexit@plt+0x838ac> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r3, r7, #8 │ │ │ │ + ldm r3, {r0, r1, r3} │ │ │ │ + ldr r8, [pc, #96] @ 90060 <__cxa_atexit@plt+0x838b0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq 90038 <__cxa_atexit@plt+0x83888> │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 90048 <__cxa_atexit@plt+0x83898> │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - adcseq r9, r8, #192, 22 @ 0x30000 │ │ │ │ - adcseq r9, r8, #180, 22 @ 0x2d000 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - adcseq r9, r8, #144, 22 @ 0x24000 │ │ │ │ - adcseq r9, r8, #232, 22 @ 0x3a000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + adcseq r6, r8, #80, 30 @ 0x140 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8d614 <__cxa_atexit@plt+0x80e64> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [pc, #108] @ 8d640 <__cxa_atexit@plt+0x80e90> │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r2, #3 │ │ │ │ - str r1, [r5] │ │ │ │ - str r7, [r3] │ │ │ │ - beq 8d628 <__cxa_atexit@plt+0x80e78> │ │ │ │ - ldr r2, [pc, #80] @ 8d644 <__cxa_atexit@plt+0x80e94> │ │ │ │ - tst r7, #3 │ │ │ │ + bne 90090 <__cxa_atexit@plt+0x838e0> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 900f4 <__cxa_atexit@plt+0x83944> │ │ │ │ + ldr r2, [pc, #64] @ 90104 <__cxa_atexit@plt+0x83954> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 8d634 <__cxa_atexit@plt+0x80e84> │ │ │ │ - ldr r7, [pc, #64] @ 8d648 <__cxa_atexit@plt+0x80e98> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 8d64c <__cxa_atexit@plt+0x80e9c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r1, [pc, #60] @ 90108 <__cxa_atexit@plt+0x83958> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + adcseq r6, r8, #84, 28 @ 0x540 │ │ │ │ + addseq r4, r7, #64, 4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 901bc <__cxa_atexit@plt+0x83a0c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 901c4 <__cxa_atexit@plt+0x83a14> │ │ │ │ + ldr r7, [pc, #180] @ 901fc <__cxa_atexit@plt+0x83a4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #176] @ 90200 <__cxa_atexit@plt+0x83a50> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #172] @ 90204 <__cxa_atexit@plt+0x83a54> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #164] @ 90208 <__cxa_atexit@plt+0x83a58> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, lr} │ │ │ │ + sub r9, r6, #2 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 901e0 <__cxa_atexit@plt+0x83a30> │ │ │ │ + ldr r7, [pc, #132] @ 9020c <__cxa_atexit@plt+0x83a5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #128] @ 90210 <__cxa_atexit@plt+0x83a60> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub lr, r5, #24 │ │ │ │ + stm lr, {r2, r7, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 901ac <__cxa_atexit@plt+0x839fc> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 22bbc <__cxa_atexit@plt+0x1640c> │ │ │ │ + ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - adcseq r9, r8, #252, 20 @ 0xfc000 │ │ │ │ - adcseq r9, r8, #240, 20 @ 0xf0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #48] @ 8d694 <__cxa_atexit@plt+0x80ee4> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 8d688 <__cxa_atexit@plt+0x80ed8> │ │ │ │ - ldr r7, [pc, #28] @ 8d698 <__cxa_atexit@plt+0x80ee8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 901cc <__cxa_atexit@plt+0x83a1c> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #72] @ 9021c <__cxa_atexit@plt+0x83a6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #44] @ 90214 <__cxa_atexit@plt+0x83a64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #40] @ 90218 <__cxa_atexit@plt+0x83a68> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - adcseq r9, r8, #136, 20 @ 0x88000 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + adcseq r6, r8, #52, 28 @ 0x340 │ │ │ │ + adcseq r6, r8, #212, 26 @ 0x3500 │ │ │ │ + addseq r4, r7, #140, 2 @ 0x23 │ │ │ │ + @ instruction: 0xfff92a28 │ │ │ │ + addseq r4, r7, #204 @ 0xcc │ │ │ │ + addseq r4, r7, #36, 2 │ │ │ │ + addseq r7, r7, #32, 8 @ 0x20000000 │ │ │ │ + addseq r4, r7, #32, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 8d6b8 <__cxa_atexit@plt+0x80f08> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - adcseq r9, r8, #88, 20 @ 0x58000 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 90248 <__cxa_atexit@plt+0x83a98> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + addseq r4, r7, #8, 2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 8d6f0 <__cxa_atexit@plt+0x80f40> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 902a8 <__cxa_atexit@plt+0x83af8> │ │ │ │ + ldr r7, [pc, #84] @ 902c8 <__cxa_atexit@plt+0x83b18> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #80] @ 902cc <__cxa_atexit@plt+0x83b1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 8d6f4 <__cxa_atexit@plt+0x80f44> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 9029c <__cxa_atexit@plt+0x83aec> │ │ │ │ + mov r7, sl │ │ │ │ + b 22bbc <__cxa_atexit@plt+0x1640c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - adcseq r9, r8, #52, 20 @ 0x34000 │ │ │ │ - adcseq r9, r8, #40, 20 @ 0x28000 │ │ │ │ - andeq r0, r0, r6, asr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 8d720 <__cxa_atexit@plt+0x80f70> │ │ │ │ - ldr r7, [pc, #52] @ 8d748 <__cxa_atexit@plt+0x80f98> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r7, [pc, #32] @ 902d0 <__cxa_atexit@plt+0x83b20> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #28] @ 902d4 <__cxa_atexit@plt+0x83b24> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfff92944 │ │ │ │ + adcseq r6, r8, #184, 26 @ 0x2e00 │ │ │ │ + addseq r4, r7, #4 │ │ │ │ + adcseq r6, r8, #124, 26 @ 0x1f00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 90318 <__cxa_atexit@plt+0x83b68> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 90320 <__cxa_atexit@plt+0x83b70> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ 90324 <__cxa_atexit@plt+0x83b74> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff66c <__cxa_atexit@plt+0x3f2ebc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 8d744 <__cxa_atexit@plt+0x80f94> │ │ │ │ + adcseq r6, r8, #84, 24 @ 0x5400 │ │ │ │ + adcseq r6, r8, #52, 24 @ 0x3400 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 90370 <__cxa_atexit@plt+0x83bc0> │ │ │ │ + ldr r7, [pc, #56] @ 90388 <__cxa_atexit@plt+0x83bd8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8d73c <__cxa_atexit@plt+0x80f8c> │ │ │ │ - b 8d754 <__cxa_atexit@plt+0x80fa4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [pc, #52] @ 9038c <__cxa_atexit@plt+0x83bdc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r7, r2, #2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r7, [pc, #24] @ 90390 <__cxa_atexit@plt+0x83be0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - adcseq r9, r8, #244, 18 @ 0x3d0000 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + addseq r3, r7, #88, 30 @ 0x160 │ │ │ │ + addseq r7, r7, #212, 4 @ 0x4000000d │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 8d7cc <__cxa_atexit@plt+0x8101c> │ │ │ │ - ldr r1, [pc, #208] @ 8d844 <__cxa_atexit@plt+0x81094> │ │ │ │ - ldr r2, [r2, #2] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 8d810 <__cxa_atexit@plt+0x81060> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 8d818 <__cxa_atexit@plt+0x81068> │ │ │ │ - ldr r1, [pc, #180] @ 8d848 <__cxa_atexit@plt+0x81098> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r8 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - tst r2, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r1, r7} │ │ │ │ - beq 8d82c <__cxa_atexit@plt+0x8107c> │ │ │ │ - ldr r2, [pc, #160] @ 8d84c <__cxa_atexit@plt+0x8109c> │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 8d804 <__cxa_atexit@plt+0x81054> │ │ │ │ - ldr r7, [pc, #148] @ 8d854 <__cxa_atexit@plt+0x810a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #100] @ 8d838 <__cxa_atexit@plt+0x81088> │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + addseq r3, r7, #36, 30 @ 0x90 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 90448 <__cxa_atexit@plt+0x83c98> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 90450 <__cxa_atexit@plt+0x83ca0> │ │ │ │ + ldr r7, [pc, #152] @ 90484 <__cxa_atexit@plt+0x83cd4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #148] @ 90488 <__cxa_atexit@plt+0x83cd8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r9} │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + sub r9, r6, #2 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 90468 <__cxa_atexit@plt+0x83cb8> │ │ │ │ + ldr r7, [pc, #120] @ 9048c <__cxa_atexit@plt+0x83cdc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #116] @ 90490 <__cxa_atexit@plt+0x83ce0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 8d804 <__cxa_atexit@plt+0x81054> │ │ │ │ - ldr r3, [pc, #84] @ 8d83c <__cxa_atexit@plt+0x8108c> │ │ │ │ - cmp r2, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #76] @ 8d840 <__cxa_atexit@plt+0x81090> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r3, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r2, r7, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 90438 <__cxa_atexit@plt+0x83c88> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 27e40 <__cxa_atexit@plt+0x1b690> │ │ │ │ + ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ + b 90458 <__cxa_atexit@plt+0x83ca8> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #60] @ 9049c <__cxa_atexit@plt+0x83cec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 8d850 <__cxa_atexit@plt+0x810a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r7, [pc, #36] @ 90494 <__cxa_atexit@plt+0x83ce4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #32] @ 90498 <__cxa_atexit@plt+0x83ce8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + adcseq r6, r8, #68, 22 @ 0x11000 │ │ │ │ + addseq r3, r7, #208, 28 @ 0xd00 │ │ │ │ + @ instruction: 0xfff97a20 │ │ │ │ + addseq r3, r7, #96, 28 @ 0x600 │ │ │ │ + addseq r3, r7, #108, 28 @ 0x6c0 │ │ │ │ + addseq r7, r7, #240, 2 @ 0x3c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 90520 <__cxa_atexit@plt+0x83d70> │ │ │ │ + ldr lr, [pc, #108] @ 90528 <__cxa_atexit@plt+0x83d78> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r3, r7, #8 │ │ │ │ + ldm r3, {r0, r1, r3} │ │ │ │ + ldr r8, [pc, #96] @ 9052c <__cxa_atexit@plt+0x83d7c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq 90504 <__cxa_atexit@plt+0x83d54> │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 90514 <__cxa_atexit@plt+0x83d64> │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - adcseq r9, r8, #28, 18 @ 0x70000 │ │ │ │ - adcseq r9, r8, #16, 18 @ 0x40000 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - adcseq r9, r8, #236, 16 @ 0xec0000 │ │ │ │ - adcseq r9, r8, #68, 18 @ 0x110000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + adcseq r6, r8, #132, 20 @ 0x84000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8d8b8 <__cxa_atexit@plt+0x81108> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [pc, #108] @ 8d8e4 <__cxa_atexit@plt+0x81134> │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ + bne 9055c <__cxa_atexit@plt+0x83dac> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 905c0 <__cxa_atexit@plt+0x83e10> │ │ │ │ + ldr r2, [pc, #64] @ 905d0 <__cxa_atexit@plt+0x83e20> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ 905d4 <__cxa_atexit@plt+0x83e24> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r2, #3 │ │ │ │ - str r1, [r5] │ │ │ │ - str r7, [r3] │ │ │ │ - beq 8d8cc <__cxa_atexit@plt+0x8111c> │ │ │ │ - ldr r2, [pc, #80] @ 8d8e8 <__cxa_atexit@plt+0x81138> │ │ │ │ - tst r7, #3 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + adcseq r6, r8, #136, 18 @ 0x220000 │ │ │ │ + addseq r3, r7, #116, 26 @ 0x1d00 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 90688 <__cxa_atexit@plt+0x83ed8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 90690 <__cxa_atexit@plt+0x83ee0> │ │ │ │ + ldr r7, [pc, #180] @ 906c8 <__cxa_atexit@plt+0x83f18> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #176] @ 906cc <__cxa_atexit@plt+0x83f1c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #172] @ 906d0 <__cxa_atexit@plt+0x83f20> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #164] @ 906d4 <__cxa_atexit@plt+0x83f24> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, lr} │ │ │ │ + sub r9, r6, #2 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 906ac <__cxa_atexit@plt+0x83efc> │ │ │ │ + ldr r7, [pc, #132] @ 906d8 <__cxa_atexit@plt+0x83f28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #128] @ 906dc <__cxa_atexit@plt+0x83f2c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 8d8d8 <__cxa_atexit@plt+0x81128> │ │ │ │ - ldr r7, [pc, #64] @ 8d8ec <__cxa_atexit@plt+0x8113c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + sub lr, r5, #24 │ │ │ │ + stm lr, {r2, r7, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 90678 <__cxa_atexit@plt+0x83ec8> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 27e40 <__cxa_atexit@plt+0x1b690> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 8d8f0 <__cxa_atexit@plt+0x81140> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 90698 <__cxa_atexit@plt+0x83ee8> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #72] @ 906e8 <__cxa_atexit@plt+0x83f38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #44] @ 906e0 <__cxa_atexit@plt+0x83f30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #40] @ 906e4 <__cxa_atexit@plt+0x83f34> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + adcseq r6, r8, #104, 18 @ 0x1a0000 │ │ │ │ + adcseq r6, r8, #8, 18 @ 0x20000 │ │ │ │ + addseq r3, r7, #192, 24 @ 0xc000 │ │ │ │ + @ instruction: 0xfff977e0 │ │ │ │ + addseq r3, r7, #28, 24 @ 0x1c00 │ │ │ │ + addseq r3, r7, #88, 24 @ 0x5800 │ │ │ │ + addseq r6, r7, #184, 30 @ 0x2e0 │ │ │ │ + addseq r3, r7, #84, 24 @ 0x5400 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 90714 <__cxa_atexit@plt+0x83f64> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + addseq r3, r7, #60, 24 @ 0x3c00 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 90750 <__cxa_atexit@plt+0x83fa0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 90758 <__cxa_atexit@plt+0x83fa8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - adcseq r9, r8, #88, 16 @ 0x580000 │ │ │ │ - adcseq r9, r8, #76, 16 @ 0x4c0000 │ │ │ │ + adcseq r6, r8, #16, 16 @ 0x100000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #48] @ 8d938 <__cxa_atexit@plt+0x81188> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 90798 <__cxa_atexit@plt+0x83fe8> │ │ │ │ + ldr r2, [pc, #36] @ 907a0 <__cxa_atexit@plt+0x83ff0> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 8d92c <__cxa_atexit@plt+0x8117c> │ │ │ │ - ldr r7, [pc, #28] @ 8d93c <__cxa_atexit@plt+0x8118c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - adcseq r9, r8, #228, 14 @ 0x3900000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 8d95c <__cxa_atexit@plt+0x811ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - adcseq r9, r8, #180, 14 @ 0x2d00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 8d994 <__cxa_atexit@plt+0x811e4> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 8d998 <__cxa_atexit@plt+0x811e8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 907f0 <__cxa_atexit@plt+0x84040> │ │ │ │ + ldr r2, [pc, #52] @ 907fc <__cxa_atexit@plt+0x8404c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r0, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r1, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - adcseq r9, r8, #144, 14 @ 0x2400000 │ │ │ │ - adcseq r9, r8, #132, 14 @ 0x2100000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + addseq r3, r7, #240, 20 @ 0xf0000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8da30 <__cxa_atexit@plt+0x81280> │ │ │ │ - ldr r3, [pc, #132] @ 8da40 <__cxa_atexit@plt+0x81290> │ │ │ │ - mov r7, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - beq 8da14 <__cxa_atexit@plt+0x81264> │ │ │ │ - ldr lr, [pc, #108] @ 8da44 <__cxa_atexit@plt+0x81294> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - ldr r7, [r8, #19] │ │ │ │ - str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - tst r9, #3 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - beq 8da24 <__cxa_atexit@plt+0x81274> │ │ │ │ - mov r7, r9 │ │ │ │ - b 8daa8 <__cxa_atexit@plt+0x812f8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 908a0 <__cxa_atexit@plt+0x840f0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 908a8 <__cxa_atexit@plt+0x840f8> │ │ │ │ + ldr r7, [pc, #164] @ 908dc <__cxa_atexit@plt+0x8412c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #160] @ 908e0 <__cxa_atexit@plt+0x84130> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #152] @ 908e4 <__cxa_atexit@plt+0x84134> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1, r9} │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + sub r9, r6, #1 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 908c0 <__cxa_atexit@plt+0x84110> │ │ │ │ + ldr r7, [pc, #124] @ 908e8 <__cxa_atexit@plt+0x84138> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #120] @ 908ec <__cxa_atexit@plt+0x8413c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub lr, r5, #24 │ │ │ │ + stm lr, {r2, r7, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 90890 <__cxa_atexit@plt+0x840e0> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 27e40 <__cxa_atexit@plt+0x1b690> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 8da48 <__cxa_atexit@plt+0x81298> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + b 908b0 <__cxa_atexit@plt+0x84100> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 908f8 <__cxa_atexit@plt+0x84148> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - addseq ip, r7, #228, 18 @ 0x390000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #64] @ 8da9c <__cxa_atexit@plt+0x812ec> │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add lr, pc, lr │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - stm r5, {r1, r8} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8da94 <__cxa_atexit@plt+0x812e4> │ │ │ │ - b 8daa8 <__cxa_atexit@plt+0x812f8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #40] @ 908f0 <__cxa_atexit@plt+0x84140> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #36] @ 908f4 <__cxa_atexit@plt+0x84144> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #160] @ 8db50 <__cxa_atexit@plt+0x813a0> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr lr, [r3, #7] │ │ │ │ - ldr ip, [r3, #11] │ │ │ │ - ldr r1, [r3, #15] │ │ │ │ - ldr r0, [r3, #19] │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + adcseq r6, r8, #244, 14 @ 0x3d00000 │ │ │ │ + adcseq r6, r8, #224, 14 @ 0x3800000 │ │ │ │ + addseq r3, r7, #144, 20 @ 0x90000 │ │ │ │ + @ instruction: 0xfff975c8 │ │ │ │ + addseq r3, r7, #8, 20 @ 0x8000 │ │ │ │ + addseq r3, r7, #44, 20 @ 0x2c000 │ │ │ │ + addseq r6, r7, #168, 26 @ 0x2a00 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #-16]! │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r0, [r2, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - str lr, [r5] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - beq 8db34 <__cxa_atexit@plt+0x81384> │ │ │ │ - ldr r9, [pc, #88] @ 8db54 <__cxa_atexit@plt+0x813a4> │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5, #20] │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - beq 8db44 <__cxa_atexit@plt+0x81394> │ │ │ │ - add r9, r5, #8 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - ldm r9, {r0, r3, r9} │ │ │ │ - str r1, [r5, #16] │ │ │ │ - sub r1, r5, #4 │ │ │ │ - str ip, [r5, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - stm r1, {r0, r3, r7, lr} │ │ │ │ - b 8c56c <__cxa_atexit@plt+0x7fdbc> │ │ │ │ - ldr r0, [r8] │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 90958 <__cxa_atexit@plt+0x841a8> │ │ │ │ + ldr r7, [pc, #84] @ 90978 <__cxa_atexit@plt+0x841c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #80] @ 9097c <__cxa_atexit@plt+0x841cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 9094c <__cxa_atexit@plt+0x8419c> │ │ │ │ + mov r7, sl │ │ │ │ + b 27e40 <__cxa_atexit@plt+0x1b690> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 90980 <__cxa_atexit@plt+0x841d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #28] @ 90984 <__cxa_atexit@plt+0x841d4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xfff97518 │ │ │ │ + adcseq r6, r8, #8, 14 @ 0x200000 │ │ │ │ + addseq r3, r7, #112, 18 @ 0x1c0000 │ │ │ │ + adcseq r6, r8, #204, 12 @ 0xcc00000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 909c8 <__cxa_atexit@plt+0x84218> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 909d0 <__cxa_atexit@plt+0x84220> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ 909d4 <__cxa_atexit@plt+0x84224> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + b 3ff66c <__cxa_atexit@plt+0x3f2ebc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #96] @ 8dbc8 <__cxa_atexit@plt+0x81418> │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ + adcseq r6, r8, #164, 10 @ 0x29000000 │ │ │ │ + adcseq r6, r8, #132, 10 @ 0x21000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 90a20 <__cxa_atexit@plt+0x84270> │ │ │ │ + ldr r7, [pc, #56] @ 90a38 <__cxa_atexit@plt+0x84288> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #52] @ 90a3c <__cxa_atexit@plt+0x8428c> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 8dbbc <__cxa_atexit@plt+0x8140c> │ │ │ │ - ldr lr, [r5, #12]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr ip, [r5, #-8] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldmib r5, {r2, sl} │ │ │ │ - str r8, [r5, #20] │ │ │ │ - mov r8, r7 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r1, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str ip, [r5, #16] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str lr, [r5, #24] │ │ │ │ - b 8c56c <__cxa_atexit@plt+0x7fdbc> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r7, r2, #2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r7, [pc, #24] @ 90a40 <__cxa_atexit@plt+0x84290> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr lr, [r5, #12]! │ │ │ │ - ldmib r5, {r0, sl} │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str lr, [r5, #24] │ │ │ │ - b 8c56c <__cxa_atexit@plt+0x7fdbc> │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + addseq r3, r7, #148, 16 @ 0x940000 │ │ │ │ + addseq r6, r7, #144, 24 @ 0x9000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 90a78 <__cxa_atexit@plt+0x842c8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 90a80 <__cxa_atexit@plt+0x842d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r6, r8, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 8dca8 <__cxa_atexit@plt+0x814f8> │ │ │ │ - ldr r3, [pc, #132] @ 8dcb8 <__cxa_atexit@plt+0x81508> │ │ │ │ - mov r7, r5 │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r8, [r7, #4] │ │ │ │ - beq 8dc8c <__cxa_atexit@plt+0x814dc> │ │ │ │ - ldr lr, [pc, #108] @ 8dcbc <__cxa_atexit@plt+0x8150c> │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - ldr r7, [r9, #19] │ │ │ │ - str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - tst r8, #3 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - beq 8dc9c <__cxa_atexit@plt+0x814ec> │ │ │ │ - mov r7, r8 │ │ │ │ - b 8dd20 <__cxa_atexit@plt+0x81570> │ │ │ │ - ldr r0, [r9] │ │ │ │ + bhi 90aac <__cxa_atexit@plt+0x842fc> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 8dcc0 <__cxa_atexit@plt+0x81510> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, fp │ │ │ │ + b 90ac0 <__cxa_atexit@plt+0x84310> │ │ │ │ + ldr r7, [pc, #8] @ 90abc <__cxa_atexit@plt+0x8430c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - addseq ip, r7, #112, 14 @ 0x1c00000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #64] @ 8dd14 <__cxa_atexit@plt+0x81564> │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + addseq r6, r7, #8, 24 @ 0x800 │ │ │ │ + mov fp, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + ldr r8, [pc, #136] @ 90b58 <__cxa_atexit@plt+0x843a8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #132] @ 90b5c <__cxa_atexit@plt+0x843ac> │ │ │ │ add lr, pc, lr │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - stm r5, {r1, r8} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8dd0c <__cxa_atexit@plt+0x8155c> │ │ │ │ - b 8dd20 <__cxa_atexit@plt+0x81570> │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r8, [r5] │ │ │ │ + ands r0, r7, #3 │ │ │ │ + beq 90b2c <__cxa_atexit@plt+0x8437c> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 90b38 <__cxa_atexit@plt+0x84388> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r0, r6, r9 │ │ │ │ + add r2, r0, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 90b48 <__cxa_atexit@plt+0x84398> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + str r1, [r0, #16] │ │ │ │ + str lr, [r0, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str r3, [r0, #8] │ │ │ │ + add r9, r9, #16 │ │ │ │ + b 90ad8 <__cxa_atexit@plt+0x84328> │ │ │ │ + add r6, r6, r9 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + add r6, r6, r9 │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #164] @ 8ddcc <__cxa_atexit@plt+0x8161c> │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - add r8, pc, r8 │ │ │ │ - add lr, r3, #7 │ │ │ │ - ldr r1, [r3, #19] │ │ │ │ - str r8, [r2, #-16]! │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldm lr, {r0, ip, lr} │ │ │ │ - str lr, [r3, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - beq 8ddb0 <__cxa_atexit@plt+0x81600> │ │ │ │ - ldr r9, [pc, #96] @ 8ddd0 <__cxa_atexit@plt+0x81620> │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5, #20] │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - beq 8ddc0 <__cxa_atexit@plt+0x81610> │ │ │ │ - ldr r2, [pc, #76] @ 8ddd4 <__cxa_atexit@plt+0x81624> │ │ │ │ - add r9, r5, #8 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 90bb8 <__cxa_atexit@plt+0x84408> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 90bc4 <__cxa_atexit@plt+0x84414> │ │ │ │ + ldr r1, [pc, #68] @ 90bd4 <__cxa_atexit@plt+0x84424> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ str r7, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - ldm r9, {r2, r7, r9} │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - stmib r5, {r0, ip, lr} │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + str r6, [r5, #4] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, fp │ │ │ │ + b 90ac0 <__cxa_atexit@plt+0x84310> │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 90c10 <__cxa_atexit@plt+0x84460> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 90c18 <__cxa_atexit@plt+0x84468> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 8af04 <__cxa_atexit@plt+0x7e754> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ + adcseq r6, r8, #80, 6 @ 0x40000001 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #100] @ 8de4c <__cxa_atexit@plt+0x8169c> │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 8de40 <__cxa_atexit@plt+0x81690> │ │ │ │ - ldr r2, [pc, #76] @ 8de50 <__cxa_atexit@plt+0x816a0> │ │ │ │ - ldr lr, [r5, #8]! │ │ │ │ - ldmib r5, {r0, r1, sl} │ │ │ │ + mov r3, r8 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + addseq r3, r7, #156, 12 @ 0x9c00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 90c94 <__cxa_atexit@plt+0x844e4> │ │ │ │ + ldr r7, [pc, #68] @ 90cb0 <__cxa_atexit@plt+0x84500> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #64] @ 90cb4 <__cxa_atexit@plt+0x84504> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - add r0, r5, #12 │ │ │ │ - stm r0, {r1, r8, lr} │ │ │ │ - mov r8, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 8af04 <__cxa_atexit@plt+0x7e754> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + stmdb r3, {r2, r7, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 90c88 <__cxa_atexit@plt+0x844d8> │ │ │ │ + mov r7, sl │ │ │ │ + b 268b4 <__cxa_atexit@plt+0x1a104> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - ldr lr, [pc, #60] @ 8dea4 <__cxa_atexit@plt+0x816f4> │ │ │ │ - ldmib r5, {r0, r2, sl} │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5, #28] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - b 8af04 <__cxa_atexit@plt+0x7e754> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 8dedc <__cxa_atexit@plt+0x8172c> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 8dee0 <__cxa_atexit@plt+0x81730> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #28] @ 90cb8 <__cxa_atexit@plt+0x84508> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #24] @ 90cbc <__cxa_atexit@plt+0x8450c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq r9, r8, #64, 2 │ │ │ │ - adcseq r9, r8, #172 @ 0xac │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8df7c <__cxa_atexit@plt+0x817cc> │ │ │ │ - ldr r3, [pc, #136] @ 8df8c <__cxa_atexit@plt+0x817dc> │ │ │ │ - mov r7, r5 │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r8, [r7, #4] │ │ │ │ - beq 8df60 <__cxa_atexit@plt+0x817b0> │ │ │ │ - ldr lr, [pc, #112] @ 8df90 <__cxa_atexit@plt+0x817e0> │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ + addseq r3, r7, #120, 12 @ 0x7800000 │ │ │ │ + @ instruction: 0xfff95c3c │ │ │ │ + addseq r3, r7, #36, 12 @ 0x2400000 │ │ │ │ + addseq r3, r7, #64, 12 @ 0x4000000 │ │ │ │ + addseq r3, r7, #28, 12 @ 0x1c00000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub sl, r5, #16 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 90d60 <__cxa_atexit@plt+0x845b0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 90d6c <__cxa_atexit@plt+0x845bc> │ │ │ │ + ldr lr, [pc, #136] @ 90d7c <__cxa_atexit@plt+0x845cc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - ldr r7, [r9, #19] │ │ │ │ - str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r9, [r5, #24] │ │ │ │ - beq 8df70 <__cxa_atexit@plt+0x817c0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 8dff0 <__cxa_atexit@plt+0x81840> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #128] @ 90d80 <__cxa_atexit@plt+0x845d0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r2, r7, #12 │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + ldr r8, [pc, #108] @ 90d84 <__cxa_atexit@plt+0x845d4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + sub r5, r6, #10 │ │ │ │ + ldr lr, [pc, #88] @ 90d88 <__cxa_atexit@plt+0x845d8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #84] @ 90d8c <__cxa_atexit@plt+0x845dc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r5, [r3, #32] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, sl │ │ │ │ + b 3ff5b4 <__cxa_atexit@plt+0x3f2e04> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 8df94 <__cxa_atexit@plt+0x817e4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - addseq ip, r7, #160, 8 @ 0xa0000000 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + adcseq r6, r8, #80, 4 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r8, r7, #11 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldm r8, {r0, r2, r8} │ │ │ │ - ldr r9, [pc, #36] @ 8dfe4 <__cxa_atexit@plt+0x81834> │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - stmda r5, {r0, r2, r8, lr} │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r9, [r5, #-20]! @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8dfdc <__cxa_atexit@plt+0x8182c> │ │ │ │ - b 8dff0 <__cxa_atexit@plt+0x81840> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r9, [pc, #184] @ 8e0b4 <__cxa_atexit@plt+0x81904> │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr lr, [r3, #15] │ │ │ │ - ldr ip, [r3, #19] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r5 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r2, #-20]! @ 0xffffffec │ │ │ │ - str r0, [r3, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str ip, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - beq 8e098 <__cxa_atexit@plt+0x818e8> │ │ │ │ - ldr r9, [pc, #112] @ 8e0b8 <__cxa_atexit@plt+0x81908> │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5] │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - beq 8e0a8 <__cxa_atexit@plt+0x818f8> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str fp, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - stmib r5, {r0, lr} │ │ │ │ - str ip, [r5, #12] │ │ │ │ - ldr r7, [pc, #52] @ 8e0bc <__cxa_atexit@plt+0x8190c> │ │ │ │ - ldr fp, [sp] │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 90db4 <__cxa_atexit@plt+0x84604> │ │ │ │ + stm r5, {r8, r9} │ │ │ │ + mov r7, fp │ │ │ │ + b 90ac0 <__cxa_atexit@plt+0x84310> │ │ │ │ + ldr r7, [pc, #12] @ 90dc8 <__cxa_atexit@plt+0x84618> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 8af04 <__cxa_atexit@plt+0x7e754> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + addseq r6, r7, #0, 18 │ │ │ │ + addseq r3, r7, #12, 10 @ 0x3000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 90e68 <__cxa_atexit@plt+0x846b8> │ │ │ │ + ldr r7, [pc, #156] @ 90e90 <__cxa_atexit@plt+0x846e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8, r9} │ │ │ │ + ands r6, sl, #3 │ │ │ │ + beq 90e18 <__cxa_atexit@plt+0x84668> │ │ │ │ + ldmdb r5, {r7, r8} │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 90e2c <__cxa_atexit@plt+0x8467c> │ │ │ │ + ldr r9, [sl, #2] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [sl] │ │ │ │ mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #108] @ 8e13c <__cxa_atexit@plt+0x8198c> │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 90e7c <__cxa_atexit@plt+0x846cc> │ │ │ │ + ldr r2, [pc, #84] @ 90e98 <__cxa_atexit@plt+0x846e8> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 8e130 <__cxa_atexit@plt+0x81980> │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr lr, [pc, #80] @ 8e140 <__cxa_atexit@plt+0x81990> │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [r5, #-4] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - str lr, [r5, #28] │ │ │ │ - ldr lr, [r5, #24] │ │ │ │ - ldmib r5, {r1, r2} │ │ │ │ - str r8, [r5, #16] │ │ │ │ - mov r8, r7 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str lr, [r5] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str ip, [r5, #12] │ │ │ │ - b 8af04 <__cxa_atexit@plt+0x7e754> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r1, [sl, #3] │ │ │ │ + ldr r0, [sl, #7] │ │ │ │ + ldr r9, [sl, #11] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r7, r8} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r7, [pc, #36] @ 90e94 <__cxa_atexit@plt+0x846e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - ldr lr, [pc, #60] @ 8e194 <__cxa_atexit@plt+0x819e4> │ │ │ │ - ldmib r5, {r0, r2, r8} │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + addseq r6, r7, #80, 16 @ 0x500000 │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + addseq r3, r7, #64, 8 @ 0x40000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldmib r5, {r7, r8} │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 90ec8 <__cxa_atexit@plt+0x84718> │ │ │ │ + ldr r9, [r3, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 90f08 <__cxa_atexit@plt+0x84758> │ │ │ │ + ldr lr, [pc, #60] @ 90f1c <__cxa_atexit@plt+0x8476c> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r5, #28] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str ip, [r5, #16] │ │ │ │ - b 8af04 <__cxa_atexit@plt+0x7e754> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ + add r9, r3, #3 │ │ │ │ + ldm r9, {r0, r1, r9} │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r7, r8} │ │ │ │ + str r0, [r6, #20] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r8, r6 │ │ │ │ + mov r6, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - mov r3, #8 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, #4 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 90f54 <__cxa_atexit@plt+0x847a4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 90f5c <__cxa_atexit@plt+0x847ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + adcseq r6, r8, #12 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 8e250 <__cxa_atexit@plt+0x81aa0> │ │ │ │ - ldr r3, [pc, #132] @ 8e260 <__cxa_atexit@plt+0x81ab0> │ │ │ │ - mov r7, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - beq 8e234 <__cxa_atexit@plt+0x81a84> │ │ │ │ - ldr lr, [pc, #108] @ 8e264 <__cxa_atexit@plt+0x81ab4> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - ldr r7, [r8, #19] │ │ │ │ - str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - tst r9, #3 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - beq 8e244 <__cxa_atexit@plt+0x81a94> │ │ │ │ - mov r7, r9 │ │ │ │ - b 8e2c8 <__cxa_atexit@plt+0x81b18> │ │ │ │ - ldr r0, [r8] │ │ │ │ + bhi 90f88 <__cxa_atexit@plt+0x847d8> │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 8e268 <__cxa_atexit@plt+0x81ab8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, fp │ │ │ │ + b 90f9c <__cxa_atexit@plt+0x847ec> │ │ │ │ + ldr r7, [pc, #8] @ 90f98 <__cxa_atexit@plt+0x847e8> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - addseq ip, r7, #208, 2 @ 0x34 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #64] @ 8e2bc <__cxa_atexit@plt+0x81b0c> │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + addseq r6, r7, #56, 14 @ 0xe00000 │ │ │ │ + mov fp, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + ldr r8, [pc, #140] @ 91038 <__cxa_atexit@plt+0x84888> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #136] @ 9103c <__cxa_atexit@plt+0x8488c> │ │ │ │ add lr, pc, lr │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - stm r5, {r1, r8} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8e2b4 <__cxa_atexit@plt+0x81b04> │ │ │ │ - b 8e2c8 <__cxa_atexit@plt+0x81b18> │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r8, [r5] │ │ │ │ + ands r0, r7, #3 │ │ │ │ + beq 91008 <__cxa_atexit@plt+0x84858> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 91014 <__cxa_atexit@plt+0x84864> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r0, r6, r9 │ │ │ │ + add r2, r0, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 91028 <__cxa_atexit@plt+0x84878> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + str r1, [r0, #16] │ │ │ │ + str lr, [r0, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str r3, [r0, #8] │ │ │ │ + add r9, r9, #16 │ │ │ │ + b 90fb4 <__cxa_atexit@plt+0x84804> │ │ │ │ + add r6, r6, r9 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + add r6, r6, r9 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #164] @ 8e374 <__cxa_atexit@plt+0x81bc4> │ │ │ │ - mov r3, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - add r8, pc, r8 │ │ │ │ - add lr, r3, #7 │ │ │ │ - ldr r1, [r3, #19] │ │ │ │ - str r8, [r2, #-16]! │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - ldm lr, {r0, ip, lr} │ │ │ │ - str lr, [r3, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - beq 8e358 <__cxa_atexit@plt+0x81ba8> │ │ │ │ - ldr r9, [pc, #96] @ 8e378 <__cxa_atexit@plt+0x81bc8> │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5, #20] │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - beq 8e368 <__cxa_atexit@plt+0x81bb8> │ │ │ │ - ldr r2, [pc, #76] @ 8e37c <__cxa_atexit@plt+0x81bcc> │ │ │ │ - add r9, r5, #8 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 91098 <__cxa_atexit@plt+0x848e8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 910a8 <__cxa_atexit@plt+0x848f8> │ │ │ │ + ldr r1, [pc, #72] @ 910b8 <__cxa_atexit@plt+0x84908> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ str r7, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, fp │ │ │ │ + b 90f9c <__cxa_atexit@plt+0x847ec> │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 910f4 <__cxa_atexit@plt+0x84944> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 910fc <__cxa_atexit@plt+0x8494c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r5, r8, #108, 28 @ 0x6c0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 91140 <__cxa_atexit@plt+0x84990> │ │ │ │ + ldr r2, [pc, #40] @ 91148 <__cxa_atexit@plt+0x84998> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - ldm r9, {r2, r7, r9} │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - stmib r5, {r0, ip, lr} │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 8af04 <__cxa_atexit@plt+0x7e754> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldmib r5, {r7, r8} │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9119c <__cxa_atexit@plt+0x849ec> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 911a4 <__cxa_atexit@plt+0x849f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ + adcseq r5, r8, #196, 26 @ 0x3100 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #100] @ 8e3f4 <__cxa_atexit@plt+0x81c44> │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 8e3e8 <__cxa_atexit@plt+0x81c38> │ │ │ │ - ldr r2, [pc, #76] @ 8e3f8 <__cxa_atexit@plt+0x81c48> │ │ │ │ - ldr lr, [r5, #8]! │ │ │ │ - ldmib r5, {r0, r1, sl} │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 911e4 <__cxa_atexit@plt+0x84a34> │ │ │ │ + ldr r2, [pc, #36] @ 911ec <__cxa_atexit@plt+0x84a3c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - add r0, r5, #12 │ │ │ │ - stm r0, {r1, r8, lr} │ │ │ │ - mov r8, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 8af04 <__cxa_atexit@plt+0x7e754> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - ldr lr, [pc, #60] @ 8e44c <__cxa_atexit@plt+0x81c9c> │ │ │ │ - ldmib r5, {r0, r2, sl} │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5, #28] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - b 8af04 <__cxa_atexit@plt+0x7e754> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 8e484 <__cxa_atexit@plt+0x81cd4> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 8e488 <__cxa_atexit@plt+0x81cd8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9123c <__cxa_atexit@plt+0x84a8c> │ │ │ │ + ldr r2, [pc, #52] @ 91248 <__cxa_atexit@plt+0x84a98> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r0, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r1, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + addseq r3, r7, #164 @ 0xa4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 912a4 <__cxa_atexit@plt+0x84af4> │ │ │ │ + ldr r7, [pc, #68] @ 912c0 <__cxa_atexit@plt+0x84b10> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #64] @ 912c4 <__cxa_atexit@plt+0x84b14> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r3, {r2, r7, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 91298 <__cxa_atexit@plt+0x84ae8> │ │ │ │ + mov r7, sl │ │ │ │ + b 268b4 <__cxa_atexit@plt+0x1a104> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - adcseq r8, r8, #152, 22 @ 0x26000 │ │ │ │ - adcseq r8, r8, #4, 22 @ 0x1000 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r7 │ │ │ │ - b 8c2e0 <__cxa_atexit@plt+0x7fb30> │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r7, [pc, #28] @ 912c8 <__cxa_atexit@plt+0x84b18> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #24] @ 912cc <__cxa_atexit@plt+0x84b1c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + addseq r3, r7, #128 @ 0x80 │ │ │ │ + @ instruction: 0xfff9562c │ │ │ │ + addseq r3, r7, #20 │ │ │ │ + addseq r3, r7, #72 @ 0x48 │ │ │ │ + addseq r3, r7, #32 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 8e540 <__cxa_atexit@plt+0x81d90> │ │ │ │ - ldr r3, [pc, #136] @ 8e550 <__cxa_atexit@plt+0x81da0> │ │ │ │ - mov r7, r5 │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r8, [r7, #4] │ │ │ │ - beq 8e524 <__cxa_atexit@plt+0x81d74> │ │ │ │ - ldr lr, [pc, #112] @ 8e554 <__cxa_atexit@plt+0x81da4> │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - ldr r7, [r9, #19] │ │ │ │ - str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r9, [r5, #24] │ │ │ │ - beq 8e534 <__cxa_atexit@plt+0x81d84> │ │ │ │ - mov r7, r8 │ │ │ │ - b 8e5b4 <__cxa_atexit@plt+0x81e04> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 8e558 <__cxa_atexit@plt+0x81da8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi 91364 <__cxa_atexit@plt+0x84bb4> │ │ │ │ + ldr r7, [pc, #128] @ 91374 <__cxa_atexit@plt+0x84bc4> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-12]! │ │ │ │ + stmib r3, {r8, r9} │ │ │ │ + ands r2, sl, #3 │ │ │ │ + beq 91330 <__cxa_atexit@plt+0x84b80> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 91340 <__cxa_atexit@plt+0x84b90> │ │ │ │ + ldr r2, [pc, #92] @ 91378 <__cxa_atexit@plt+0x84bc8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [sl, #2] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - addseq fp, r7, #232, 28 @ 0xe80 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r8, r7, #11 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldm r8, {r0, r2, r8} │ │ │ │ - ldr r9, [pc, #36] @ 8e5a8 <__cxa_atexit@plt+0x81df8> │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - stmda r5, {r0, r2, r8, lr} │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r9, [r5, #-20]! @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8e5a0 <__cxa_atexit@plt+0x81df0> │ │ │ │ - b 8e5b4 <__cxa_atexit@plt+0x81e04> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r3, [pc, #56] @ 91380 <__cxa_atexit@plt+0x84bd0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [sl, #3] │ │ │ │ + ldr r1, [sl, #7] │ │ │ │ + ldr r0, [sl, #11] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r2, [r5, #16] │ │ │ │ + stmib r5, {r0, r1} │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r7, [pc, #16] @ 9137c <__cxa_atexit@plt+0x84bcc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + addseq r6, r7, #96, 6 @ 0x80000001 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + addseq r2, r7, #112, 30 @ 0x1c0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r9, [pc, #184] @ 8e678 <__cxa_atexit@plt+0x81ec8> │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr lr, [r3, #15] │ │ │ │ - ldr ip, [r3, #19] │ │ │ │ - str r3, [r5, #20] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 913bc <__cxa_atexit@plt+0x84c0c> │ │ │ │ + ldr r1, [pc, #68] @ 913f0 <__cxa_atexit@plt+0x84c40> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + str r1, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - mov r2, r5 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r2, #-20]! @ 0xffffffec │ │ │ │ - str r0, [r3, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str ip, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - beq 8e65c <__cxa_atexit@plt+0x81eac> │ │ │ │ - ldr r9, [pc, #112] @ 8e67c <__cxa_atexit@plt+0x81ecc> │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5] │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - beq 8e66c <__cxa_atexit@plt+0x81ebc> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str fp, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + b 913e0 <__cxa_atexit@plt+0x84c30> │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + ldr r1, [r3, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + ldr r0, [pc, #28] @ 913ec <__cxa_atexit@plt+0x84c3c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ - stmib r5, {r0, lr} │ │ │ │ - str ip, [r5, #12] │ │ │ │ - ldr r7, [pc, #52] @ 8e680 <__cxa_atexit@plt+0x81ed0> │ │ │ │ - ldr fp, [sp] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #16] │ │ │ │ + mov r3, r5 │ │ │ │ + str r0, [r3, #-8]! │ │ │ │ + str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 8af04 <__cxa_atexit@plt+0x7e754> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #108] @ 8e700 <__cxa_atexit@plt+0x81f50> │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ + mov r9, r7 │ │ │ │ + ldmib r5, {r7, r8} │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + addseq r2, r7, #232, 28 @ 0xe80 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 914a8 <__cxa_atexit@plt+0x84cf8> │ │ │ │ + ldr r2, [pc, #128] @ 914b4 <__cxa_atexit@plt+0x84d04> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 8e6f4 <__cxa_atexit@plt+0x81f44> │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr lr, [pc, #80] @ 8e704 <__cxa_atexit@plt+0x81f54> │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ + ldr r8, [pc, #124] @ 914b8 <__cxa_atexit@plt+0x84d08> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr lr, [pc, #116] @ 914bc <__cxa_atexit@plt+0x84d0c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr ip, [r5, #-4] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - str lr, [r5, #28] │ │ │ │ - ldr lr, [r5, #24] │ │ │ │ - ldmib r5, {r1, r2} │ │ │ │ - str r8, [r5, #16] │ │ │ │ - mov r8, r7 │ │ │ │ + str r2, [r5] │ │ │ │ + sub r2, r6, #23 │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldmib r5, {r1, sl} │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + ldr r8, [pc, #88] @ 914c0 <__cxa_atexit@plt+0x84d10> │ │ │ │ + add r8, pc, r8 │ │ │ │ + sub r2, r6, #9 │ │ │ │ + ldr ip, [pc, #80] @ 914c4 <__cxa_atexit@plt+0x84d14> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r8, [r3, #40] @ 0x28 │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ str r3, [r5, #8] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str lr, [r5] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str ip, [r5, #12] │ │ │ │ - b 8af04 <__cxa_atexit@plt+0x7e754> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - ldr lr, [pc, #60] @ 8e758 <__cxa_atexit@plt+0x81fa8> │ │ │ │ - ldmib r5, {r0, r2, r8} │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5, #28] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str ip, [r5, #16] │ │ │ │ - b 8af04 <__cxa_atexit@plt+0x7e754> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str sl, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str ip, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 3ff5b4 <__cxa_atexit@plt+0x3f2e04> │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0xfffffc84 │ │ │ │ + @ instruction: 0xfffffcc0 │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + @ instruction: 0xfffffd3c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - mov r3, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 914ec <__cxa_atexit@plt+0x84d3c> │ │ │ │ + stm r5, {r8, r9, sl} │ │ │ │ + mov r7, fp │ │ │ │ + b 90f9c <__cxa_atexit@plt+0x847ec> │ │ │ │ + ldr r7, [pc, #12] @ 91500 <__cxa_atexit@plt+0x84d50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + addseq r6, r7, #212, 2 @ 0x35 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 91584 <__cxa_atexit@plt+0x84dd4> │ │ │ │ + ldr lr, [pc, #108] @ 9158c <__cxa_atexit@plt+0x84ddc> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r3, r7, #8 │ │ │ │ + ldm r3, {r0, r1, r3} │ │ │ │ + ldr r8, [pc, #96] @ 91590 <__cxa_atexit@plt+0x84de0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq 91568 <__cxa_atexit@plt+0x84db8> │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ cmp r7, #2 │ │ │ │ - moveq r3, #8 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + bne 91578 <__cxa_atexit@plt+0x84dc8> │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8e7cc <__cxa_atexit@plt+0x8201c> │ │ │ │ - ldr r3, [pc, #60] @ 8e7dc <__cxa_atexit@plt+0x8202c> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq 8e7bc <__cxa_atexit@plt+0x8200c> │ │ │ │ - ldr r7, [r8, #19] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + adcseq r5, r8, #32, 20 @ 0x20000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 915c0 <__cxa_atexit@plt+0x84e10> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 91624 <__cxa_atexit@plt+0x84e74> │ │ │ │ + ldr r2, [pc, #64] @ 91634 <__cxa_atexit@plt+0x84e84> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ 91638 <__cxa_atexit@plt+0x84e88> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 8e7e0 <__cxa_atexit@plt+0x82030> │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq fp, r7, #136, 24 @ 0x8800 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + adcseq r5, r8, #36, 18 @ 0x90000 │ │ │ │ + addseq r2, r7, #204, 24 @ 0xcc00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8e84c <__cxa_atexit@plt+0x8209c> │ │ │ │ - ldr r3, [pc, #60] @ 8e85c <__cxa_atexit@plt+0x820ac> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq 8e83c <__cxa_atexit@plt+0x8208c> │ │ │ │ - ldr r7, [r8, #15] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 91694 <__cxa_atexit@plt+0x84ee4> │ │ │ │ + ldr r7, [pc, #68] @ 916b0 <__cxa_atexit@plt+0x84f00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #64] @ 916b4 <__cxa_atexit@plt+0x84f04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r3, {r2, r7, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 91688 <__cxa_atexit@plt+0x84ed8> │ │ │ │ + mov r7, sl │ │ │ │ + b 268b4 <__cxa_atexit@plt+0x1a104> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 8e860 <__cxa_atexit@plt+0x820b0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #28] @ 916b8 <__cxa_atexit@plt+0x84f08> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #24] @ 916bc <__cxa_atexit@plt+0x84f0c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq fp, r7, #12, 24 @ 0xc00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + addseq r2, r7, #168, 24 @ 0xa800 │ │ │ │ + @ instruction: 0xfff9523c │ │ │ │ + addseq r2, r7, #36, 24 @ 0x2400 │ │ │ │ + addseq r2, r7, #112, 24 @ 0x7000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 916f4 <__cxa_atexit@plt+0x84f44> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 916fc <__cxa_atexit@plt+0x84f4c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + adcseq r5, r8, #108, 16 @ 0x6c0000 │ │ │ │ + addseq r2, r7, #8, 24 @ 0x800 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 8e8cc <__cxa_atexit@plt+0x8211c> │ │ │ │ - ldr r3, [pc, #60] @ 8e8dc <__cxa_atexit@plt+0x8212c> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq 8e8bc <__cxa_atexit@plt+0x8210c> │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 8e8e0 <__cxa_atexit@plt+0x82130> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi 917d4 <__cxa_atexit@plt+0x85024> │ │ │ │ + ldr r7, [pc, #216] @ 917fc <__cxa_atexit@plt+0x8504c> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + ands r7, r9, #3 │ │ │ │ + beq 91748 <__cxa_atexit@plt+0x84f98> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 91758 <__cxa_atexit@plt+0x84fa8> │ │ │ │ + ldr r7, [r9, #2] │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq fp, r7, #144, 22 @ 0x24000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8e94c <__cxa_atexit@plt+0x8219c> │ │ │ │ - ldr r3, [pc, #60] @ 8e95c <__cxa_atexit@plt+0x821ac> │ │ │ │ - tst r8, #3 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r7, r6, #24 │ │ │ │ + cmp r2, r7 │ │ │ │ + bcc 917e4 <__cxa_atexit@plt+0x85034> │ │ │ │ + ldr r1, [r9, #3] │ │ │ │ + ldr ip, [r9, #7] │ │ │ │ + ldr r0, [r9, #11] │ │ │ │ + ldr r8, [pc, #136] @ 91804 <__cxa_atexit@plt+0x85054> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [pc, #132] @ 91808 <__cxa_atexit@plt+0x85058> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r2, r7, #10 │ │ │ │ + ldr r3, [pc, #124] @ 9180c <__cxa_atexit@plt+0x8505c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq 8e93c <__cxa_atexit@plt+0x8218c> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 8e960 <__cxa_atexit@plt+0x821b0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + sub r3, r7, #18 │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ + stmib r5, {r0, r3} │ │ │ │ + str sl, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + ldr r0, [pc, #96] @ 91810 <__cxa_atexit@plt+0x85060> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + sub r8, r7, #3 │ │ │ │ + mov r6, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, ip │ │ │ │ + b 3ff5b4 <__cxa_atexit@plt+0x3f2e04> │ │ │ │ + ldr r7, [pc, #36] @ 91800 <__cxa_atexit@plt+0x85050> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq fp, r7, #20, 22 @ 0x5000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + addseq r5, r7, #248, 28 @ 0xf80 │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + adcseq r5, r8, #156, 14 @ 0x2700000 │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + @ instruction: 0xfffffe24 │ │ │ │ + addseq r2, r7, #248, 20 @ 0xf8000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 91838 <__cxa_atexit@plt+0x85088> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 918ac <__cxa_atexit@plt+0x850fc> │ │ │ │ + add ip, r7, #3 │ │ │ │ + ldm ip, {r1, r9, ip} │ │ │ │ + ldr r8, [pc, #100] @ 918bc <__cxa_atexit@plt+0x8510c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [pc, #96] @ 918c0 <__cxa_atexit@plt+0x85110> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r2, r3, #10 │ │ │ │ + sub r0, r3, #18 │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + str sl, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + ldr r1, [pc, #72] @ 918c4 <__cxa_atexit@plt+0x85114> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str ip, [r5, #-4] │ │ │ │ + str r0, [r5] │ │ │ │ + ldr r6, [pc, #44] @ 918c8 <__cxa_atexit@plt+0x85118> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5, #-8]! │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff5b4 <__cxa_atexit@plt+0x3f2e04> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + adcseq r5, r8, #192, 12 @ 0xc000000 │ │ │ │ + @ instruction: 0xfffffd58 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8e9cc <__cxa_atexit@plt+0x8221c> │ │ │ │ - ldr r3, [pc, #60] @ 8e9dc <__cxa_atexit@plt+0x8222c> │ │ │ │ - tst r8, #3 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 918e8 <__cxa_atexit@plt+0x85138> │ │ │ │ + mov fp, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr lr, [pc, #216] @ 919d4 <__cxa_atexit@plt+0x85224> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #212] @ 919d8 <__cxa_atexit@plt+0x85228> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + add r6, r9, r1 │ │ │ │ + bne 91960 <__cxa_atexit@plt+0x851b0> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 919b8 <__cxa_atexit@plt+0x85208> │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [r5] │ │ │ │ + str lr, [r5] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + str r6, [r5, #8] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 91998 <__cxa_atexit@plt+0x851e8> │ │ │ │ + str r6, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r1, r1, #16 │ │ │ │ + b 91904 <__cxa_atexit@plt+0x85154> │ │ │ │ + ldr r3, [pc, #116] @ 919dc <__cxa_atexit@plt+0x8522c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq 8e9bc <__cxa_atexit@plt+0x8220c> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 919a4 <__cxa_atexit@plt+0x851f4> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 919ac <__cxa_atexit@plt+0x851fc> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 8e9e0 <__cxa_atexit@plt+0x82230> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - addseq fp, r7, #152, 20 @ 0x98000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - addseq fp, r7, #8, 22 @ 0x2000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 8ea60 <__cxa_atexit@plt+0x822b0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 8ea58 <__cxa_atexit@plt+0x822a8> │ │ │ │ - ldr r3, [pc, #52] @ 8ea68 <__cxa_atexit@plt+0x822b8> │ │ │ │ - ldr r9, [pc, #52] @ 8ea6c <__cxa_atexit@plt+0x822bc> │ │ │ │ - ldr r2, [pc, #52] @ 8ea70 <__cxa_atexit@plt+0x822c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - b 3eb8fc <__cxa_atexit@plt+0x3df14c> │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r6, [pc, #32] @ 919e0 <__cxa_atexit@plt+0x85230> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-4]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xfffffdc0 │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 91a60 <__cxa_atexit@plt+0x852b0> │ │ │ │ + add r2, r5, #4 │ │ │ │ + ldr r8, [pc, #104] @ 91a78 <__cxa_atexit@plt+0x852c8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #100] @ 91a7c <__cxa_atexit@plt+0x852cc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 91a54 <__cxa_atexit@plt+0x852a4> │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, fp │ │ │ │ + b 918e8 <__cxa_atexit@plt+0x85138> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - addseq fp, r7, #172, 20 @ 0xac000 │ │ │ │ - addseq fp, r7, #188, 20 @ 0xbc000 │ │ │ │ - adcseq r8, r8, #176, 8 @ 0xb0000000 │ │ │ │ - addseq fp, r7, #240, 20 @ 0xf0000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 8eab0 <__cxa_atexit@plt+0x82300> │ │ │ │ - ldr r3, [pc, #36] @ 8eabc <__cxa_atexit@plt+0x8230c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + ldr r3, [pc, #24] @ 91a80 <__cxa_atexit@plt+0x852d0> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 8eac0 <__cxa_atexit@plt+0x82310> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 3eb904 <__cxa_atexit@plt+0x3df154> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + @ instruction: 0xfffffcac │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 918e8 <__cxa_atexit@plt+0x85138> │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 91acc <__cxa_atexit@plt+0x8531c> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + ldr r7, [pc, #8] @ 91af8 <__cxa_atexit@plt+0x85348> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + b 250ac <__cxa_atexit@plt+0x188fc> │ │ │ │ + adcseq r5, r8, #68, 10 @ 0x11000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 91b3c <__cxa_atexit@plt+0x8538c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 91b44 <__cxa_atexit@plt+0x85394> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ 91b48 <__cxa_atexit@plt+0x85398> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + b 3ff66c <__cxa_atexit@plt+0x3f2ebc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - adcseq r8, r8, #88, 8 @ 0x58000000 │ │ │ │ - addseq fp, r7, #160, 20 @ 0xa0000 │ │ │ │ + adcseq r5, r8, #48, 8 @ 0x30000000 │ │ │ │ + adcseq r5, r8, #16, 8 @ 0x10000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [pc, #12] @ 8eae4 <__cxa_atexit@plt+0x82334> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 3eb69c <__cxa_atexit@plt+0x3deeec> │ │ │ │ - addseq fp, r7, #140, 20 @ 0x8c000 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - mov r9, r6 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 91b94 <__cxa_atexit@plt+0x853e4> │ │ │ │ + ldr r7, [pc, #56] @ 91bac <__cxa_atexit@plt+0x853fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #52] @ 91bb0 <__cxa_atexit@plt+0x85400> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r7, r2, #2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r7, [pc, #24] @ 91bb4 <__cxa_atexit@plt+0x85404> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + addseq r2, r7, #44, 14 @ 0xb00000 │ │ │ │ + addseq r5, r7, #144, 22 @ 0x24000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r8 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + addseq r2, r7, #0, 14 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 91c6c <__cxa_atexit@plt+0x854bc> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 91c74 <__cxa_atexit@plt+0x854c4> │ │ │ │ + ldr r7, [pc, #152] @ 91ca8 <__cxa_atexit@plt+0x854f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #148] @ 91cac <__cxa_atexit@plt+0x854fc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r9} │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + sub r9, r6, #2 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8eb44 <__cxa_atexit@plt+0x82394> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8eb4c <__cxa_atexit@plt+0x8239c> │ │ │ │ - ldr r5, [pc, #76] @ 8eb68 <__cxa_atexit@plt+0x823b8> │ │ │ │ - ldr r1, [pc, #76] @ 8eb6c <__cxa_atexit@plt+0x823bc> │ │ │ │ - ldr r2, [pc, #76] @ 8eb70 <__cxa_atexit@plt+0x823c0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ + bhi 91c8c <__cxa_atexit@plt+0x854dc> │ │ │ │ + ldr r7, [pc, #120] @ 91cb0 <__cxa_atexit@plt+0x85500> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #116] @ 91cb4 <__cxa_atexit@plt+0x85504> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r8, [r9, #8] │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r2, r7, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 91c5c <__cxa_atexit@plt+0x854ac> │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r6, r9 │ │ │ │ - b 8eb54 <__cxa_atexit@plt+0x823a4> │ │ │ │ - mov r7, #12 │ │ │ │ + mov r7, sl │ │ │ │ + b 27510 <__cxa_atexit@plt+0x1ad60> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 91c7c <__cxa_atexit@plt+0x854cc> │ │ │ │ + mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 8eb64 <__cxa_atexit@plt+0x823b4> │ │ │ │ + ldr r7, [pc, #60] @ 91cc0 <__cxa_atexit@plt+0x85510> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 91cb8 <__cxa_atexit@plt+0x85508> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #32] @ 91cbc <__cxa_atexit@plt+0x8550c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - addseq fp, r7, #48, 20 @ 0x30000 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - rsbeq r1, r4, #156 @ 0x9c │ │ │ │ - addseq fp, r7, #4, 20 @ 0x4000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 8eb98 <__cxa_atexit@plt+0x823e8> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 3eb8fc <__cxa_atexit@plt+0x3df14c> │ │ │ │ - addseq fp, r7, #200, 18 @ 0x320000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8ebe8 <__cxa_atexit@plt+0x82438> │ │ │ │ - ldr r2, [pc, #56] @ 8ebf0 <__cxa_atexit@plt+0x82440> │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - ldr r2, [pc, #44] @ 8ebf4 <__cxa_atexit@plt+0x82444> │ │ │ │ - tst r3, #3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - beq 8ebdc <__cxa_atexit@plt+0x8242c> │ │ │ │ - mov r7, r3 │ │ │ │ - b 8ec00 <__cxa_atexit@plt+0x82450> │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + adcseq r5, r8, #32, 6 @ 0x80000000 │ │ │ │ + addseq r2, r7, #172, 12 @ 0xac00000 │ │ │ │ + @ instruction: 0xfff958cc │ │ │ │ + addseq r2, r7, #52, 12 @ 0x3400000 │ │ │ │ + addseq r2, r7, #72, 12 @ 0x4800000 │ │ │ │ + addseq r5, r7, #172, 20 @ 0xac000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 91d44 <__cxa_atexit@plt+0x85594> │ │ │ │ + ldr lr, [pc, #108] @ 91d4c <__cxa_atexit@plt+0x8559c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r3, r7, #8 │ │ │ │ + ldm r3, {r0, r1, r3} │ │ │ │ + ldr r8, [pc, #96] @ 91d50 <__cxa_atexit@plt+0x855a0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq 91d28 <__cxa_atexit@plt+0x85578> │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 91d38 <__cxa_atexit@plt+0x85588> │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - adcseq r8, r8, #132, 6 @ 0x10000002 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + adcseq r5, r8, #96, 4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #184] @ 8ecc0 <__cxa_atexit@plt+0x82510> │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7], #-4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8ec94 <__cxa_atexit@plt+0x824e4> │ │ │ │ - and r3, r8, #3 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8ec38 <__cxa_atexit@plt+0x82488> │ │ │ │ - str r8, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 8ee20 <__cxa_atexit@plt+0x82670> │ │ │ │ - ldr r7, [pc, #132] @ 8ecc4 <__cxa_atexit@plt+0x82514> │ │ │ │ - add r3, r6, #24 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + bne 91d80 <__cxa_atexit@plt+0x855d0> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r7, r7, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 8eca4 <__cxa_atexit@plt+0x824f4> │ │ │ │ - ldr r2, [pc, #96] @ 8ecd0 <__cxa_atexit@plt+0x82520> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - sub r7, r3, #19 │ │ │ │ - mov r6, r3 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 91de4 <__cxa_atexit@plt+0x85634> │ │ │ │ + ldr r2, [pc, #64] @ 91df4 <__cxa_atexit@plt+0x85644> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ 91df8 <__cxa_atexit@plt+0x85648> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 8eccc <__cxa_atexit@plt+0x8251c> │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #28] @ 8ecc8 <__cxa_atexit@plt+0x82518> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - adcseq r8, r8, #72, 6 @ 0x20000001 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq fp, r7, #224, 28 @ 0xe00 │ │ │ │ - adcseq r8, r8, #188, 10 @ 0x2f000000 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + adcseq r5, r8, #100, 2 │ │ │ │ + addseq r2, r7, #80, 10 @ 0x14000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - bcc 8ed18 <__cxa_atexit@plt+0x82568> │ │ │ │ - ldr r2, [pc, #48] @ 8ed30 <__cxa_atexit@plt+0x82580> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ - sub r7, r6, #19 │ │ │ │ - str r1, [r3, #24] │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 91eac <__cxa_atexit@plt+0x856fc> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 91eb4 <__cxa_atexit@plt+0x85704> │ │ │ │ + ldr r7, [pc, #180] @ 91eec <__cxa_atexit@plt+0x8573c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #176] @ 91ef0 <__cxa_atexit@plt+0x85740> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #172] @ 91ef4 <__cxa_atexit@plt+0x85744> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #164] @ 91ef8 <__cxa_atexit@plt+0x85748> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, lr} │ │ │ │ + sub r9, r6, #2 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 91ed0 <__cxa_atexit@plt+0x85720> │ │ │ │ + ldr r7, [pc, #132] @ 91efc <__cxa_atexit@plt+0x8574c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #128] @ 91f00 <__cxa_atexit@plt+0x85750> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub lr, r5, #24 │ │ │ │ + stm lr, {r2, r7, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 91e9c <__cxa_atexit@plt+0x856ec> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 27510 <__cxa_atexit@plt+0x1ad60> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 8ed34 <__cxa_atexit@plt+0x82584> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - adcseq r8, r8, #44, 10 @ 0xb000000 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8ed8c <__cxa_atexit@plt+0x825dc> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [pc, #68] @ 8eda4 <__cxa_atexit@plt+0x825f4> │ │ │ │ - sub r8, r5, #16 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldm r8, {r1, r7, r8} │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r7, r8} │ │ │ │ - sub r7, r6, #19 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 8eda8 <__cxa_atexit@plt+0x825f8> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - adcseq r8, r8, #200, 8 @ 0xc8000000 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + mov r6, r3 │ │ │ │ + b 91ebc <__cxa_atexit@plt+0x8570c> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #72] @ 91f0c <__cxa_atexit@plt+0x8575c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 91f04 <__cxa_atexit@plt+0x85754> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #40] @ 91f08 <__cxa_atexit@plt+0x85758> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + adcseq r5, r8, #68, 2 │ │ │ │ + adcseq r5, r8, #228 @ 0xe4 │ │ │ │ + addseq r2, r7, #156, 8 @ 0x9c000000 │ │ │ │ + @ instruction: 0xfff9568c │ │ │ │ + addseq r2, r7, #240, 6 @ 0xc0000003 │ │ │ │ + addseq r2, r7, #52, 8 @ 0x34000000 │ │ │ │ + addseq r5, r7, #116, 16 @ 0x740000 │ │ │ │ + addseq r2, r7, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8ee08 <__cxa_atexit@plt+0x82658> │ │ │ │ - and r3, r8, #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8ede0 <__cxa_atexit@plt+0x82630> │ │ │ │ - str r8, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 8ee20 <__cxa_atexit@plt+0x82670> │ │ │ │ - ldr r3, [pc, #52] @ 8ee1c <__cxa_atexit@plt+0x8266c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r8, r3, #1 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r9, r8 │ │ │ │ - mov sl, r8 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 91f38 <__cxa_atexit@plt+0x85788> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + addseq r2, r7, #24, 8 @ 0x18000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 91f74 <__cxa_atexit@plt+0x857c4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 91f7c <__cxa_atexit@plt+0x857cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #8] @ 8ee18 <__cxa_atexit@plt+0x82668> │ │ │ │ + adcseq r4, r8, #236, 30 @ 0x3b0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 91fbc <__cxa_atexit@plt+0x8580c> │ │ │ │ + ldr r2, [pc, #36] @ 91fc4 <__cxa_atexit@plt+0x85814> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - addseq fp, r7, #108, 26 @ 0x1b00 │ │ │ │ - adcseq r8, r8, #164, 2 @ 0x29 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5] │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov sl, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 8eee8 <__cxa_atexit@plt+0x82738> │ │ │ │ - ldr r2, [pc, #216] @ 8ef1c <__cxa_atexit@plt+0x8276c> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - mov r9, sl │ │ │ │ + bcc 92014 <__cxa_atexit@plt+0x85864> │ │ │ │ + ldr r2, [pc, #52] @ 92020 <__cxa_atexit@plt+0x85870> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - cmp fp, r5 │ │ │ │ - str r7, [r9, #8] │ │ │ │ - bhi 8ef08 <__cxa_atexit@plt+0x82758> │ │ │ │ - add r6, sl, #92 @ 0x5c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8ef00 <__cxa_atexit@plt+0x82750> │ │ │ │ - ldr r7, [pc, #180] @ 8ef28 <__cxa_atexit@plt+0x82778> │ │ │ │ - ldr r3, [pc, #180] @ 8ef2c <__cxa_atexit@plt+0x8277c> │ │ │ │ - ldr r2, [pc, #180] @ 8ef30 <__cxa_atexit@plt+0x82780> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r0, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r1, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + addseq r2, r7, #204, 4 @ 0xc000000c │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 920c4 <__cxa_atexit@plt+0x85914> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 920cc <__cxa_atexit@plt+0x8591c> │ │ │ │ + ldr r7, [pc, #164] @ 92100 <__cxa_atexit@plt+0x85950> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #176] @ 8ef34 <__cxa_atexit@plt+0x82784> │ │ │ │ - ldr lr, [pc, #176] @ 8ef38 <__cxa_atexit@plt+0x82788> │ │ │ │ - str r7, [sl, #16]! │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r9, [sl, #72] @ 0x48 │ │ │ │ - str r8, [sl, #76] @ 0x4c │ │ │ │ - str r9, [sl, #56] @ 0x38 │ │ │ │ - str r8, [sl, #60] @ 0x3c │ │ │ │ - str r9, [sl, #40] @ 0x28 │ │ │ │ - str r8, [sl, #44] @ 0x2c │ │ │ │ - str r9, [sl, #24] │ │ │ │ - str r9, [sl, #8] │ │ │ │ - str r8, [sl, #28] │ │ │ │ - str r8, [sl, #12] │ │ │ │ - mov r7, sl │ │ │ │ - mov r8, sl │ │ │ │ - mov r9, sl │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #160] @ 92104 <__cxa_atexit@plt+0x85954> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #152] @ 92108 <__cxa_atexit@plt+0x85958> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1, r9} │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + sub r9, r6, #1 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 920e4 <__cxa_atexit@plt+0x85934> │ │ │ │ + ldr r7, [pc, #124] @ 9210c <__cxa_atexit@plt+0x8595c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #120] @ 92110 <__cxa_atexit@plt+0x85960> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add lr, pc, lr │ │ │ │ - str sl, [r5] │ │ │ │ - str r3, [r7, #64]! @ 0x40 │ │ │ │ - str r2, [r8, #48]! @ 0x30 │ │ │ │ - str r1, [r9, #32]! │ │ │ │ - str lr, [sl, #16]! │ │ │ │ + sub lr, r5, #24 │ │ │ │ + stm lr, {r2, r7, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 920b4 <__cxa_atexit@plt+0x85904> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 27510 <__cxa_atexit@plt+0x1ad60> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #52] @ 8ef24 <__cxa_atexit@plt+0x82774> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - mov r7, #80 @ 0x50 │ │ │ │ + mov r6, r3 │ │ │ │ + b 920d4 <__cxa_atexit@plt+0x85924> │ │ │ │ + mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 8ef20 <__cxa_atexit@plt+0x82770> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ + ldr r7, [pc, #64] @ 9211c <__cxa_atexit@plt+0x8596c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd54 │ │ │ │ - addseq fp, r7, #36 @ 0x24 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0xffff281c │ │ │ │ - @ instruction: 0xffff2ec4 │ │ │ │ - @ instruction: 0xffff2d04 │ │ │ │ - @ instruction: 0xffff2b44 │ │ │ │ - @ instruction: 0xffff2984 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 8ee20 <__cxa_atexit@plt+0x82670> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8ef90 <__cxa_atexit@plt+0x827e0> │ │ │ │ - ldr r7, [pc, #48] @ 8efa0 <__cxa_atexit@plt+0x827f0> │ │ │ │ - tst r8, #3 │ │ │ │ + ldr r7, [pc, #40] @ 92114 <__cxa_atexit@plt+0x85964> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - beq 8ef84 <__cxa_atexit@plt+0x827d4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 8efb0 <__cxa_atexit@plt+0x82800> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 8efa4 <__cxa_atexit@plt+0x827f4> │ │ │ │ + ldr r8, [pc, #36] @ 92118 <__cxa_atexit@plt+0x85968> │ │ │ │ + add r8, pc, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq fp, r7, #232, 22 @ 0x3a000 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + adcseq r4, r8, #208, 30 @ 0x340 │ │ │ │ + adcseq r4, r8, #188, 30 @ 0x2f0 │ │ │ │ + addseq r2, r7, #108, 4 @ 0xc0000006 │ │ │ │ + @ instruction: 0xfff95474 │ │ │ │ + addseq r2, r7, #220, 2 @ 0x37 │ │ │ │ + addseq r2, r7, #8, 4 @ 0x80000000 │ │ │ │ + addseq r5, r7, #100, 12 @ 0x6400000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #184] @ 8f070 <__cxa_atexit@plt+0x828c0> │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7], #-4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8f044 <__cxa_atexit@plt+0x82894> │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8efe8 <__cxa_atexit@plt+0x82838> │ │ │ │ - str r8, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 8ee20 <__cxa_atexit@plt+0x82670> │ │ │ │ - ldr r7, [pc, #132] @ 8f074 <__cxa_atexit@plt+0x828c4> │ │ │ │ - add r3, r6, #24 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r7, r7, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 8f054 <__cxa_atexit@plt+0x828a4> │ │ │ │ - ldr r2, [pc, #96] @ 8f080 <__cxa_atexit@plt+0x828d0> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 9217c <__cxa_atexit@plt+0x859cc> │ │ │ │ + ldr r7, [pc, #84] @ 9219c <__cxa_atexit@plt+0x859ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #80] @ 921a0 <__cxa_atexit@plt+0x859f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - sub r7, r3, #19 │ │ │ │ - mov r6, r3 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 92170 <__cxa_atexit@plt+0x859c0> │ │ │ │ + mov r7, sl │ │ │ │ + b 27510 <__cxa_atexit@plt+0x1ad60> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 8f07c <__cxa_atexit@plt+0x828cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #32] @ 921a4 <__cxa_atexit@plt+0x859f4> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #28] @ 921a8 <__cxa_atexit@plt+0x859f8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #28] @ 8f078 <__cxa_atexit@plt+0x828c8> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - adcseq r7, r8, #152, 30 @ 0x260 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq fp, r7, #48, 22 @ 0xc000 │ │ │ │ - adcseq r8, r8, #12, 4 @ 0xc0000000 │ │ │ │ + @ instruction: 0xfff953c4 │ │ │ │ + adcseq r4, r8, #228, 28 @ 0xe40 │ │ │ │ + addseq r2, r7, #68, 2 │ │ │ │ + adcseq r4, r8, #168, 28 @ 0xa80 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 921ec <__cxa_atexit@plt+0x85a3c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 921f4 <__cxa_atexit@plt+0x85a44> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ 921f8 <__cxa_atexit@plt+0x85a48> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff66c <__cxa_atexit@plt+0x3f2ebc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r4, r8, #128, 26 @ 0x2000 │ │ │ │ + adcseq r4, r8, #96, 26 @ 0x1800 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - bcc 8f0c8 <__cxa_atexit@plt+0x82918> │ │ │ │ - ldr r2, [pc, #48] @ 8f0e0 <__cxa_atexit@plt+0x82930> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ - sub r7, r6, #19 │ │ │ │ - str r1, [r3, #24] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 92244 <__cxa_atexit@plt+0x85a94> │ │ │ │ + ldr r7, [pc, #56] @ 9225c <__cxa_atexit@plt+0x85aac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #52] @ 92260 <__cxa_atexit@plt+0x85ab0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r7, r2, #2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r7, [pc, #24] @ 92264 <__cxa_atexit@plt+0x85ab4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 8f0e4 <__cxa_atexit@plt+0x82934> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - adcseq r8, r8, #124, 2 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8f13c <__cxa_atexit@plt+0x8298c> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [pc, #68] @ 8f154 <__cxa_atexit@plt+0x829a4> │ │ │ │ - sub r8, r5, #16 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldm r8, {r1, r7, r8} │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r7, r8} │ │ │ │ - sub r7, r6, #19 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 8f158 <__cxa_atexit@plt+0x829a8> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - adcseq r8, r8, #24, 2 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + addseq r2, r7, #120 @ 0x78 │ │ │ │ + addseq r5, r7, #76, 10 @ 0x13000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8f1c8 <__cxa_atexit@plt+0x82a18> │ │ │ │ - ldr r1, [pc, #88] @ 8f1d0 <__cxa_atexit@plt+0x82a20> │ │ │ │ - ldr r2, [pc, #88] @ 8f1d4 <__cxa_atexit@plt+0x82a24> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ands r1, r2, #3 │ │ │ │ - beq 8f1b8 <__cxa_atexit@plt+0x82a08> │ │ │ │ - ldr r3, [pc, #56] @ 8f1d8 <__cxa_atexit@plt+0x82a28> │ │ │ │ - ldr r7, [pc, #56] @ 8f1dc <__cxa_atexit@plt+0x82a2c> │ │ │ │ - cmp r1, #2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ - b 3eb844 <__cxa_atexit@plt+0x3df094> │ │ │ │ - ldr r0, [r2] │ │ │ │ + bhi 922a0 <__cxa_atexit@plt+0x85af0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 922a8 <__cxa_atexit@plt+0x85af8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - adcseq r7, r8, #208, 26 @ 0x3400 │ │ │ │ - addseq fp, r7, #28, 20 @ 0x1c000 │ │ │ │ - adcseq r7, r8, #84, 26 @ 0x1500 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 8f214 <__cxa_atexit@plt+0x82a64> │ │ │ │ - ldr r3, [pc, #36] @ 8f218 <__cxa_atexit@plt+0x82a68> │ │ │ │ - and r7, r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - addseq fp, r7, #204, 18 @ 0x330000 │ │ │ │ - adcseq r7, r8, #0, 26 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + adcseq r4, r8, #192, 24 @ 0xc000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8f288 <__cxa_atexit@plt+0x82ad8> │ │ │ │ - ldr r1, [pc, #88] @ 8f290 <__cxa_atexit@plt+0x82ae0> │ │ │ │ - ldr r2, [pc, #88] @ 8f294 <__cxa_atexit@plt+0x82ae4> │ │ │ │ + bhi 92310 <__cxa_atexit@plt+0x85b60> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9231c <__cxa_atexit@plt+0x85b6c> │ │ │ │ + ldr r1, [pc, #80] @ 9232c <__cxa_atexit@plt+0x85b7c> │ │ │ │ add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #76] @ 92330 <__cxa_atexit@plt+0x85b80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ands r1, r2, #3 │ │ │ │ - beq 8f278 <__cxa_atexit@plt+0x82ac8> │ │ │ │ - ldr r3, [pc, #56] @ 8f298 <__cxa_atexit@plt+0x82ae8> │ │ │ │ - ldr r7, [pc, #56] @ 8f29c <__cxa_atexit@plt+0x82aec> │ │ │ │ - cmp r1, #2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ - b 3eb844 <__cxa_atexit@plt+0x3df094> │ │ │ │ - ldr r0, [r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + add r9, r7, #12 │ │ │ │ + ldm r9, {r0, r2, r9} │ │ │ │ + str r1, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + str r2, [r8, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - adcseq r7, r8, #16, 26 @ 0x400 │ │ │ │ - addseq fp, r7, #92, 18 @ 0x170000 │ │ │ │ - adcseq r7, r8, #148, 24 @ 0x9400 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + adcseq r4, r8, #108, 24 @ 0x6c00 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r8 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + addseq r1, r7, #132, 30 @ 0x210 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 8f2d4 <__cxa_atexit@plt+0x82b24> │ │ │ │ - ldr r3, [pc, #36] @ 8f2d8 <__cxa_atexit@plt+0x82b28> │ │ │ │ - and r7, r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - addseq fp, r7, #12, 18 @ 0x30000 │ │ │ │ - adcseq r7, r8, #64, 24 @ 0x4000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 8f330 <__cxa_atexit@plt+0x82b80> │ │ │ │ - ldr lr, [pc, #64] @ 8f33c <__cxa_atexit@plt+0x82b8c> │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r1, [pc, #56] @ 8f340 <__cxa_atexit@plt+0x82b90> │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r3, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r2, #-16] │ │ │ │ - stmdb r2, {r0, r1, r7} │ │ │ │ - beq 8f324 <__cxa_atexit@plt+0x82b74> │ │ │ │ - mov r7, r3 │ │ │ │ - b 8f34c <__cxa_atexit@plt+0x82b9c> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + bhi 9239c <__cxa_atexit@plt+0x85bec> │ │ │ │ + ldr r7, [pc, #52] @ 923b0 <__cxa_atexit@plt+0x85c00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 92390 <__cxa_atexit@plt+0x85be0> │ │ │ │ + mov r7, sl │ │ │ │ + b 923c4 <__cxa_atexit@plt+0x85c14> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [pc, #16] @ 923b4 <__cxa_atexit@plt+0x85c04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - adcseq r7, r8, #64, 24 @ 0x4000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + addseq r5, r7, #248, 6 @ 0xe0000003 │ │ │ │ + addseq r1, r7, #36, 30 @ 0x90 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ + ldr r8, [r3, #4] │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 8f3b0 <__cxa_atexit@plt+0x82c00> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 8f3f4 <__cxa_atexit@plt+0x82c44> │ │ │ │ - ldr r2, [pc, #152] @ 8f414 <__cxa_atexit@plt+0x82c64> │ │ │ │ - ldr r1, [pc, #152] @ 8f418 <__cxa_atexit@plt+0x82c68> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + bne 923ec <__cxa_atexit@plt+0x85c3c> │ │ │ │ + ldr r9, [r2, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + mov r1, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 9248c <__cxa_atexit@plt+0x85cdc> │ │ │ │ + ldr ip, [pc, #176] @ 924b8 <__cxa_atexit@plt+0x85d08> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r9, [pc, #172] @ 924bc <__cxa_atexit@plt+0x85d0c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r2, #3] │ │ │ │ + ldr lr, [r2, #7] │ │ │ │ + ldr sl, [r2, #11] │ │ │ │ + str ip, [r1, #4]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r8, [r1, #8] │ │ │ │ + add r2, r1, #12 │ │ │ │ + stm r2, {r0, r7, lr} │ │ │ │ + ldr r2, [pc, #132] @ 924c0 <__cxa_atexit@plt+0x85d10> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r2, r1, #3 │ │ │ │ - ldr r1, [pc, #132] @ 8f41c <__cxa_atexit@plt+0x82c6c> │ │ │ │ - add lr, r6, #12 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - stm lr, {r1, r2, r6} │ │ │ │ - mov r6, r3 │ │ │ │ + str r2, [r1, #24] │ │ │ │ + str r7, [r1, #28] │ │ │ │ + sub r9, r6, #2 │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9249c <__cxa_atexit@plt+0x85cec> │ │ │ │ + ldr r3, [pc, #104] @ 924c4 <__cxa_atexit@plt+0x85d14> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #100] @ 924c8 <__cxa_atexit@plt+0x85d18> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmda r5, {r2, r3, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 9247c <__cxa_atexit@plt+0x85ccc> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 268b4 <__cxa_atexit@plt+0x1a104> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldr r7, [pc, #40] @ 924cc <__cxa_atexit@plt+0x85d1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #36] @ 924d0 <__cxa_atexit@plt+0x85d20> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #80] @ 8f408 <__cxa_atexit@plt+0x82c58> │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + adcseq r4, r8, #40, 22 @ 0xa000 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + addseq r1, r7, #136, 28 @ 0x880 │ │ │ │ + @ instruction: 0xfff9444c │ │ │ │ + addseq r1, r7, #28, 28 @ 0x1c0 │ │ │ │ + addseq r1, r7, #56, 28 @ 0x380 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 92514 <__cxa_atexit@plt+0x85d64> │ │ │ │ + ldr r2, [pc, #40] @ 9251c <__cxa_atexit@plt+0x85d6c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 8f3e8 <__cxa_atexit@plt+0x82c38> │ │ │ │ - ldr r3, [pc, #64] @ 8f40c <__cxa_atexit@plt+0x82c5c> │ │ │ │ - ldr r7, [pc, #64] @ 8f410 <__cxa_atexit@plt+0x82c60> │ │ │ │ - cmp r2, #2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, #16] @ 92544 <__cxa_atexit@plt+0x85d94> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldmib r5, {r7, r8} │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 92598 <__cxa_atexit@plt+0x85de8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 925a0 <__cxa_atexit@plt+0x85df0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + adcseq r4, r8, #200, 18 @ 0x320000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 925e0 <__cxa_atexit@plt+0x85e30> │ │ │ │ + ldr r2, [pc, #36] @ 925e8 <__cxa_atexit@plt+0x85e38> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - addseq fp, r7, #240, 14 @ 0x3c00000 │ │ │ │ - adcseq r7, r8, #40, 22 @ 0xa000 │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - addseq fp, r7, #32, 16 @ 0x200000 │ │ │ │ - adcseq r7, r8, #176, 22 @ 0x2c000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 8f454 <__cxa_atexit@plt+0x82ca4> │ │ │ │ - ldr r3, [pc, #36] @ 8f458 <__cxa_atexit@plt+0x82ca8> │ │ │ │ - and r7, r7, #3 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 92638 <__cxa_atexit@plt+0x85e88> │ │ │ │ + ldr r2, [pc, #52] @ 92644 <__cxa_atexit@plt+0x85e94> │ │ │ │ add r2, pc, r2 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r0, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r1, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + addseq r1, r7, #168, 24 @ 0xa800 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 92690 <__cxa_atexit@plt+0x85ee0> │ │ │ │ + ldr r7, [pc, #52] @ 926a4 <__cxa_atexit@plt+0x85ef4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 92684 <__cxa_atexit@plt+0x85ed4> │ │ │ │ + mov r7, sl │ │ │ │ + b 926b8 <__cxa_atexit@plt+0x85f08> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 926a8 <__cxa_atexit@plt+0x85ef8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + addseq r5, r7, #12, 2 │ │ │ │ + addseq r1, r7, #72, 24 @ 0x4800 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 926e0 <__cxa_atexit@plt+0x85f30> │ │ │ │ + ldr r3, [pc, #240] @ 927bc <__cxa_atexit@plt+0x8600c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9277c <__cxa_atexit@plt+0x85fcc> │ │ │ │ + ldr lr, [pc, #164] @ 927a0 <__cxa_atexit@plt+0x85ff0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #160] @ 927a4 <__cxa_atexit@plt+0x85ff4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r0, r2, sl} │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r7, [pc, #132] @ 927a8 <__cxa_atexit@plt+0x85ff8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r0, r1, r2, r7} │ │ │ │ + str r1, [r3, #24] │ │ │ │ + sub r9, r6, #1 │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 92788 <__cxa_atexit@plt+0x85fd8> │ │ │ │ + ldr r3, [pc, #96] @ 927ac <__cxa_atexit@plt+0x85ffc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #92] @ 927b0 <__cxa_atexit@plt+0x86000> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r3, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 9276c <__cxa_atexit@plt+0x85fbc> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 268b4 <__cxa_atexit@plt+0x1a104> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldr r7, [pc, #36] @ 927b4 <__cxa_atexit@plt+0x86004> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #32] @ 927b8 <__cxa_atexit@plt+0x86008> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - addseq fp, r7, #140, 14 @ 0x2300000 │ │ │ │ - adcseq r7, r8, #192, 20 @ 0xc0000 │ │ │ │ + @ instruction: 0xfffffde0 │ │ │ │ + adcseq r4, r8, #40, 18 @ 0xa0000 │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + addseq r1, r7, #176, 22 @ 0x2c000 │ │ │ │ + @ instruction: 0xfff9415c │ │ │ │ + addseq r1, r7, #48, 22 @ 0xc000 │ │ │ │ + addseq r1, r7, #100, 22 @ 0x19000 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldmib r5, {r7, r8} │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 8f4bc <__cxa_atexit@plt+0x82d0c> │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 92858 <__cxa_atexit@plt+0x860a8> │ │ │ │ + ldr lr, [pc, #108] @ 92860 <__cxa_atexit@plt+0x860b0> │ │ │ │ + add lr, pc, lr │ │ │ │ add r3, r7, #8 │ │ │ │ - ldr lr, [pc, #72] @ 8f4c8 <__cxa_atexit@plt+0x82d18> │ │ │ │ ldm r3, {r0, r1, r3} │ │ │ │ - ldr r8, [pc, #68] @ 8f4cc <__cxa_atexit@plt+0x82d1c> │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r3, #3 │ │ │ │ + ldr r8, [pc, #96] @ 92864 <__cxa_atexit@plt+0x860b4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - str lr, [r2, #-20] @ 0xffffffec │ │ │ │ - str r1, [r2, #-16] │ │ │ │ - str r0, [r2, #-12] │ │ │ │ - str r8, [r2, #-8] │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - beq 8f4b0 <__cxa_atexit@plt+0x82d00> │ │ │ │ - mov r7, r3 │ │ │ │ - b 8f4d8 <__cxa_atexit@plt+0x82d28> │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq 9283c <__cxa_atexit@plt+0x8608c> │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 9284c <__cxa_atexit@plt+0x8609c> │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - adcseq r7, r8, #192, 20 @ 0xc0000 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + adcseq r4, r8, #76, 14 @ 0x1300000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 8f544 <__cxa_atexit@plt+0x82d94> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 8f56c <__cxa_atexit@plt+0x82dbc> │ │ │ │ - ldr r2, [pc, #124] @ 8f584 <__cxa_atexit@plt+0x82dd4> │ │ │ │ - ldr r1, [pc, #124] @ 8f588 <__cxa_atexit@plt+0x82dd8> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r2, r1, #2 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #100] @ 8f58c <__cxa_atexit@plt+0x82ddc> │ │ │ │ - add r8, r6, #8 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - stm r8, {r1, r7, lr} │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [pc, #52] @ 8f580 <__cxa_atexit@plt+0x82dd0> │ │ │ │ - tst r7, #3 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - beq 8f560 <__cxa_atexit@plt+0x82db0> │ │ │ │ - mov r5, r3 │ │ │ │ - b 8f598 <__cxa_atexit@plt+0x82de8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0xfffffdd0 │ │ │ │ - addseq fp, r7, #136, 12 @ 0x8800000 │ │ │ │ - adcseq r7, r8, #32, 20 @ 0x20000 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 92894 <__cxa_atexit@plt+0x860e4> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 8f5fc <__cxa_atexit@plt+0x82e4c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 8f640 <__cxa_atexit@plt+0x82e90> │ │ │ │ - ldr r2, [pc, #152] @ 8f660 <__cxa_atexit@plt+0x82eb0> │ │ │ │ - ldr r1, [pc, #152] @ 8f664 <__cxa_atexit@plt+0x82eb4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 928f8 <__cxa_atexit@plt+0x86148> │ │ │ │ + ldr r2, [pc, #64] @ 92908 <__cxa_atexit@plt+0x86158> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r2, r1, #3 │ │ │ │ - ldr r1, [pc, #132] @ 8f668 <__cxa_atexit@plt+0x82eb8> │ │ │ │ - add lr, r6, #12 │ │ │ │ + ldr r1, [pc, #60] @ 9290c <__cxa_atexit@plt+0x8615c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - stm lr, {r1, r2, r6} │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #80] @ 8f654 <__cxa_atexit@plt+0x82ea4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 8f634 <__cxa_atexit@plt+0x82e84> │ │ │ │ - ldr r3, [pc, #64] @ 8f658 <__cxa_atexit@plt+0x82ea8> │ │ │ │ - ldr r7, [pc, #64] @ 8f65c <__cxa_atexit@plt+0x82eac> │ │ │ │ - cmp r2, #2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + adcseq r4, r8, #80, 12 @ 0x5000000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 929ac <__cxa_atexit@plt+0x861fc> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 929b4 <__cxa_atexit@plt+0x86204> │ │ │ │ + ldr r7, [pc, #168] @ 929f0 <__cxa_atexit@plt+0x86240> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #164] @ 929f4 <__cxa_atexit@plt+0x86244> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + sub r8, r6, #2 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 929d0 <__cxa_atexit@plt+0x86220> │ │ │ │ + ldr r7, [pc, #136] @ 929f8 <__cxa_atexit@plt+0x86248> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #132] @ 929fc <__cxa_atexit@plt+0x8624c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 9299c <__cxa_atexit@plt+0x861ec> │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 923c4 <__cxa_atexit@plt+0x85c14> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - addseq fp, r7, #164, 10 @ 0x29000000 │ │ │ │ - adcseq r7, r8, #220, 16 @ 0xdc0000 │ │ │ │ - @ instruction: 0xfffffb90 │ │ │ │ - addseq fp, r7, #212, 10 @ 0x35000000 │ │ │ │ - adcseq r7, r8, #100, 18 @ 0x190000 │ │ │ │ + b 929bc <__cxa_atexit@plt+0x8620c> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #68] @ 92a08 <__cxa_atexit@plt+0x86258> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 92a00 <__cxa_atexit@plt+0x86250> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #36] @ 92a04 <__cxa_atexit@plt+0x86254> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + @ instruction: 0xfffffa50 │ │ │ │ + adcseq r4, r8, #20, 12 @ 0x1400000 │ │ │ │ + addseq r4, r7, #196, 26 @ 0x3100 │ │ │ │ + adcseq r4, r8, #172, 10 @ 0x2b000000 │ │ │ │ + addseq r4, r7, #232, 26 @ 0x3a00 │ │ │ │ + addseq r1, r7, #52, 18 @ 0xd0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 8f6a0 <__cxa_atexit@plt+0x82ef0> │ │ │ │ - ldr r3, [pc, #36] @ 8f6a4 <__cxa_atexit@plt+0x82ef4> │ │ │ │ - and r7, r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 92a34 <__cxa_atexit@plt+0x86284> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + addseq r1, r7, #28, 18 @ 0x70000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + ldr r7, [pc, #8] @ 92a58 <__cxa_atexit@plt+0x862a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + b 26ec4 <__cxa_atexit@plt+0x1a714> │ │ │ │ + adcseq r4, r8, #228, 10 @ 0x39000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 92adc <__cxa_atexit@plt+0x8632c> │ │ │ │ + ldr lr, [pc, #108] @ 92ae4 <__cxa_atexit@plt+0x86334> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r3, r7, #8 │ │ │ │ + ldm r3, {r0, r1, r3} │ │ │ │ + ldr r8, [pc, #96] @ 92ae8 <__cxa_atexit@plt+0x86338> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq 92ac0 <__cxa_atexit@plt+0x86310> │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ cmp r7, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ + bne 92ad0 <__cxa_atexit@plt+0x86320> │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r9, [r3, #2] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - addseq fp, r7, #64, 10 @ 0x10000000 │ │ │ │ - adcseq r7, r8, #116, 16 @ 0x740000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 8f720 <__cxa_atexit@plt+0x82f70> │ │ │ │ - ldr r1, [pc, #100] @ 8f72c <__cxa_atexit@plt+0x82f7c> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-12]! │ │ │ │ - ldr r1, [pc, #88] @ 8f730 <__cxa_atexit@plt+0x82f80> │ │ │ │ - tst r2, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - beq 8f708 <__cxa_atexit@plt+0x82f58> │ │ │ │ - ldr r1, [pc, #72] @ 8f734 <__cxa_atexit@plt+0x82f84> │ │ │ │ - ldr r7, [r2, #3] │ │ │ │ - ldr r2, [r2, #7] │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r7, #3 │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r3] │ │ │ │ - beq 8f718 <__cxa_atexit@plt+0x82f68> │ │ │ │ - b 8f77c <__cxa_atexit@plt+0x82fcc> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - adcseq r7, r8, #116, 16 @ 0x740000 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + adcseq r4, r8, #200, 8 @ 0xc8000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #28] @ 8f770 <__cxa_atexit@plt+0x82fc0> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - beq 8f768 <__cxa_atexit@plt+0x82fb8> │ │ │ │ - b 8f77c <__cxa_atexit@plt+0x82fcc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 92b18 <__cxa_atexit@plt+0x86368> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - and r1, r7, #3 │ │ │ │ - bne 8f7c8 <__cxa_atexit@plt+0x83018> │ │ │ │ - ldr r2, [pc, #424] @ 8f948 <__cxa_atexit@plt+0x83198> │ │ │ │ - cmp r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 8f7f8 <__cxa_atexit@plt+0x83048> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 8f804 <__cxa_atexit@plt+0x83054> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 8f88c <__cxa_atexit@plt+0x830dc> │ │ │ │ - ldr r7, [pc, #396] @ 8f950 <__cxa_atexit@plt+0x831a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8f8a0 <__cxa_atexit@plt+0x830f0> │ │ │ │ - ldr r2, [pc, #340] @ 8f924 <__cxa_atexit@plt+0x83174> │ │ │ │ - cmp r1, #0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 92b7c <__cxa_atexit@plt+0x863cc> │ │ │ │ + ldr r2, [pc, #64] @ 92b8c <__cxa_atexit@plt+0x863dc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 8f7f8 <__cxa_atexit@plt+0x83048> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 8f848 <__cxa_atexit@plt+0x83098> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 8f898 <__cxa_atexit@plt+0x830e8> │ │ │ │ - ldr r7, [pc, #312] @ 8f92c <__cxa_atexit@plt+0x8317c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8f8a0 <__cxa_atexit@plt+0x830f0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r1, [pc, #60] @ 92b90 <__cxa_atexit@plt+0x863e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - sub r7, r7, #3 │ │ │ │ - cmp r7, #4 │ │ │ │ - bhi 8f90c <__cxa_atexit@plt+0x8315c> │ │ │ │ - add r3, pc, #4 │ │ │ │ - ldr r7, [r3, r7, lsl #2] │ │ │ │ - add pc, r3, r7 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - ldr r7, [pc, #276] @ 8f958 <__cxa_atexit@plt+0x831a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8f8a0 <__cxa_atexit@plt+0x830f0> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - sub r7, r7, #3 │ │ │ │ - cmp r7, #4 │ │ │ │ - bhi 8f918 <__cxa_atexit@plt+0x83168> │ │ │ │ - add r3, pc, #4 │ │ │ │ - ldr r7, [r3, r7, lsl #2] │ │ │ │ - add pc, r3, r7 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - ldr r7, [pc, #172] @ 8f934 <__cxa_atexit@plt+0x83184> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8f8a0 <__cxa_atexit@plt+0x830f0> │ │ │ │ - ldr r7, [pc, #184] @ 8f94c <__cxa_atexit@plt+0x8319c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8f8a0 <__cxa_atexit@plt+0x830f0> │ │ │ │ - ldr r7, [pc, #136] @ 8f928 <__cxa_atexit@plt+0x83178> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #180] @ 8f968 <__cxa_atexit@plt+0x831b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8f8a0 <__cxa_atexit@plt+0x830f0> │ │ │ │ - ldr r7, [pc, #132] @ 8f944 <__cxa_atexit@plt+0x83194> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8f8a0 <__cxa_atexit@plt+0x830f0> │ │ │ │ - ldr r7, [pc, #148] @ 8f960 <__cxa_atexit@plt+0x831b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8f8a0 <__cxa_atexit@plt+0x830f0> │ │ │ │ - ldr r7, [pc, #100] @ 8f93c <__cxa_atexit@plt+0x8318c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8f8a0 <__cxa_atexit@plt+0x830f0> │ │ │ │ - ldr r7, [pc, #128] @ 8f964 <__cxa_atexit@plt+0x831b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8f8a0 <__cxa_atexit@plt+0x830f0> │ │ │ │ - ldr r7, [pc, #80] @ 8f940 <__cxa_atexit@plt+0x83190> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8f8a0 <__cxa_atexit@plt+0x830f0> │ │ │ │ - ldr r7, [pc, #96] @ 8f95c <__cxa_atexit@plt+0x831ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8f8a0 <__cxa_atexit@plt+0x830f0> │ │ │ │ - ldr r7, [pc, #48] @ 8f938 <__cxa_atexit@plt+0x83188> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8f8a0 <__cxa_atexit@plt+0x830f0> │ │ │ │ - ldr r7, [pc, #64] @ 8f954 <__cxa_atexit@plt+0x831a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8f8a0 <__cxa_atexit@plt+0x830f0> │ │ │ │ - ldr r7, [pc, #16] @ 8f930 <__cxa_atexit@plt+0x83180> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8f8a0 <__cxa_atexit@plt+0x830f0> │ │ │ │ - andeq r0, r0, r8, ror r2 │ │ │ │ - addseq fp, r7, #52, 6 @ 0xd0000000 │ │ │ │ - addseq fp, r7, #244, 6 @ 0xd0000003 │ │ │ │ - addseq fp, r7, #220, 4 @ 0xc000000d │ │ │ │ - addseq fp, r7, #136, 6 @ 0x20000002 │ │ │ │ - addseq fp, r7, #28, 6 @ 0x70000000 │ │ │ │ - addseq fp, r7, #96, 6 @ 0x80000001 │ │ │ │ - addseq fp, r7, #92, 6 @ 0x70000001 │ │ │ │ - addseq fp, r7, #160, 6 @ 0x80000002 │ │ │ │ - andeq r0, r0, ip, asr #3 │ │ │ │ - addseq fp, r7, #224, 6 @ 0x80000003 │ │ │ │ - addseq fp, r7, #196, 8 @ 0xc4000000 │ │ │ │ - addseq fp, r7, #136, 6 @ 0x20000002 │ │ │ │ - addseq fp, r7, #108, 8 @ 0x6c000000 │ │ │ │ - addseq fp, r7, #200, 6 @ 0x20000003 │ │ │ │ - addseq fp, r7, #12, 8 @ 0xc000000 │ │ │ │ - addseq fp, r7, #8, 8 @ 0x8000000 │ │ │ │ - addseq fp, r7, #76, 8 @ 0x4c000000 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + adcseq r4, r8, #204, 6 @ 0x30000003 │ │ │ │ + addseq r1, r7, #136, 16 @ 0x880000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 8f9cc <__cxa_atexit@plt+0x8321c> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 8f9d8 <__cxa_atexit@plt+0x83228> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - sub r7, r7, #3 │ │ │ │ - cmp r7, #4 │ │ │ │ - bhi 8fa1c <__cxa_atexit@plt+0x8326c> │ │ │ │ - add r3, pc, #4 │ │ │ │ - ldr r7, [r3, r7, lsl #2] │ │ │ │ - add pc, r3, r7 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldr r7, [pc, #108] @ 8fa34 <__cxa_atexit@plt+0x83284> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8f9e0 <__cxa_atexit@plt+0x83230> │ │ │ │ - ldr r7, [pc, #88] @ 8fa2c <__cxa_atexit@plt+0x8327c> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 92c34 <__cxa_atexit@plt+0x86484> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 92c3c <__cxa_atexit@plt+0x8648c> │ │ │ │ + ldr r7, [pc, #168] @ 92c78 <__cxa_atexit@plt+0x864c8> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 8f9e0 <__cxa_atexit@plt+0x83230> │ │ │ │ - ldr r7, [pc, #72] @ 8fa28 <__cxa_atexit@plt+0x83278> │ │ │ │ + ldr r1, [pc, #164] @ 92c7c <__cxa_atexit@plt+0x864cc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + sub r8, r6, #2 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 92c58 <__cxa_atexit@plt+0x864a8> │ │ │ │ + ldr r7, [pc, #136] @ 92c80 <__cxa_atexit@plt+0x864d0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r2, [pc, #132] @ 92c84 <__cxa_atexit@plt+0x864d4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 92c24 <__cxa_atexit@plt+0x86474> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1e9b8 <__cxa_atexit@plt+0x12208> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 8fa44 <__cxa_atexit@plt+0x83294> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8f9e0 <__cxa_atexit@plt+0x83230> │ │ │ │ - ldr r7, [pc, #60] @ 8fa3c <__cxa_atexit@plt+0x8328c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8f9e0 <__cxa_atexit@plt+0x83230> │ │ │ │ - ldr r7, [pc, #52] @ 8fa40 <__cxa_atexit@plt+0x83290> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8f9e0 <__cxa_atexit@plt+0x83230> │ │ │ │ - ldr r7, [pc, #32] @ 8fa38 <__cxa_atexit@plt+0x83288> │ │ │ │ + mov r6, r3 │ │ │ │ + b 92c44 <__cxa_atexit@plt+0x86494> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #68] @ 92c90 <__cxa_atexit@plt+0x864e0> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 8f9e0 <__cxa_atexit@plt+0x83230> │ │ │ │ - ldr r7, [pc, #12] @ 8fa30 <__cxa_atexit@plt+0x83280> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 92c88 <__cxa_atexit@plt+0x864d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 8f9e0 <__cxa_atexit@plt+0x83230> │ │ │ │ - addseq fp, r7, #148, 4 @ 0x40000009 │ │ │ │ - addseq fp, r7, #180, 4 @ 0x4000000b │ │ │ │ - addseq fp, r7, #120, 4 @ 0x80000007 │ │ │ │ - addseq fp, r7, #232, 4 @ 0x8000000e │ │ │ │ - addseq fp, r7, #172, 4 @ 0xc000000a │ │ │ │ - addseq fp, r7, #216, 4 @ 0x8000000d │ │ │ │ - addseq fp, r7, #224, 4 │ │ │ │ - addseq fp, r7, #12, 6 @ 0x30000000 │ │ │ │ + ldr r5, [pc, #36] @ 92c8c <__cxa_atexit@plt+0x864dc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + @ instruction: 0xfff8bdbc │ │ │ │ + adcseq r4, r8, #140, 6 @ 0x30000002 │ │ │ │ + addseq r1, r7, #32, 12 @ 0x2000000 │ │ │ │ + adcseq r4, r8, #36, 6 @ 0x90000000 │ │ │ │ + addseq r4, r7, #192, 22 @ 0x30000 │ │ │ │ + addseq r1, r7, #140, 14 @ 0x2300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 8faa8 <__cxa_atexit@plt+0x832f8> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 8fab4 <__cxa_atexit@plt+0x83304> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - sub r7, r7, #3 │ │ │ │ - cmp r7, #4 │ │ │ │ - bhi 8faf8 <__cxa_atexit@plt+0x83348> │ │ │ │ - add r3, pc, #4 │ │ │ │ - ldr r7, [r3, r7, lsl #2] │ │ │ │ - add pc, r3, r7 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldr r7, [pc, #108] @ 8fb10 <__cxa_atexit@plt+0x83360> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8fabc <__cxa_atexit@plt+0x8330c> │ │ │ │ - ldr r7, [pc, #88] @ 8fb08 <__cxa_atexit@plt+0x83358> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8fabc <__cxa_atexit@plt+0x8330c> │ │ │ │ - ldr r7, [pc, #72] @ 8fb04 <__cxa_atexit@plt+0x83354> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 8fb20 <__cxa_atexit@plt+0x83370> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8fabc <__cxa_atexit@plt+0x8330c> │ │ │ │ - ldr r7, [pc, #60] @ 8fb18 <__cxa_atexit@plt+0x83368> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8fabc <__cxa_atexit@plt+0x8330c> │ │ │ │ - ldr r7, [pc, #52] @ 8fb1c <__cxa_atexit@plt+0x8336c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8fabc <__cxa_atexit@plt+0x8330c> │ │ │ │ - ldr r7, [pc, #32] @ 8fb14 <__cxa_atexit@plt+0x83364> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8fabc <__cxa_atexit@plt+0x8330c> │ │ │ │ - ldr r7, [pc, #12] @ 8fb0c <__cxa_atexit@plt+0x8335c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8fabc <__cxa_atexit@plt+0x8330c> │ │ │ │ - addseq fp, r7, #24, 2 │ │ │ │ - addseq fp, r7, #56, 2 │ │ │ │ - addseq fp, r7, #252 @ 0xfc │ │ │ │ - addseq fp, r7, #108, 2 │ │ │ │ - addseq fp, r7, #48, 2 │ │ │ │ - addseq fp, r7, #92, 2 │ │ │ │ - addseq fp, r7, #100, 2 │ │ │ │ - addseq fp, r7, #144, 2 @ 0x24 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 92cbc <__cxa_atexit@plt+0x8650c> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + addseq r1, r7, #116, 14 @ 0x1d00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ - mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8fbd0 <__cxa_atexit@plt+0x83420> │ │ │ │ - ldr lr, [pc, #172] @ 8fbf0 <__cxa_atexit@plt+0x83440> │ │ │ │ - ldr r0, [pc, #172] @ 8fbf4 <__cxa_atexit@plt+0x83444> │ │ │ │ - add lr, pc, lr │ │ │ │ + bhi 92d00 <__cxa_atexit@plt+0x86550> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 92d08 <__cxa_atexit@plt+0x86558> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ 92d0c <__cxa_atexit@plt+0x8655c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [r2, #8] │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - beq 8fbb8 <__cxa_atexit@plt+0x83408> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 8fbc4 <__cxa_atexit@plt+0x83414> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 8fbdc <__cxa_atexit@plt+0x8342c> │ │ │ │ - ldr r3, [pc, #108] @ 8fbf8 <__cxa_atexit@plt+0x83448> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #96] @ 8fbfc <__cxa_atexit@plt+0x8344c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb844 <__cxa_atexit@plt+0x3df094> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r1, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + b 3ff66c <__cxa_atexit@plt+0x3f2ebc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - adcseq r7, r8, #4, 8 @ 0x4000000 │ │ │ │ - @ instruction: 0xfffffb1c │ │ │ │ - adcseq r7, r8, #176, 6 @ 0xc0000002 │ │ │ │ + adcseq r4, r8, #108, 4 @ 0xc0000006 │ │ │ │ + adcseq r4, r8, #76, 4 @ 0xc0000004 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 92d58 <__cxa_atexit@plt+0x865a8> │ │ │ │ + ldr r7, [pc, #56] @ 92d70 <__cxa_atexit@plt+0x865c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #52] @ 92d74 <__cxa_atexit@plt+0x865c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + add r7, r2, #2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r7, [pc, #24] @ 92d78 <__cxa_atexit@plt+0x865c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + addseq r1, r7, #96, 10 @ 0x18000000 │ │ │ │ + addseq r4, r7, #180, 20 @ 0xb4000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8fc60 <__cxa_atexit@plt+0x834b0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 8fc70 <__cxa_atexit@plt+0x834c0> │ │ │ │ - ldr r1, [pc, #80] @ 8fc80 <__cxa_atexit@plt+0x834d0> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r8 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r1, [pc, #64] @ 8fc84 <__cxa_atexit@plt+0x834d4> │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + addseq r1, r7, #60, 10 @ 0xf000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 92e30 <__cxa_atexit@plt+0x86680> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 92e38 <__cxa_atexit@plt+0x86688> │ │ │ │ + ldr r7, [pc, #152] @ 92e6c <__cxa_atexit@plt+0x866bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #148] @ 92e70 <__cxa_atexit@plt+0x866c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + stmdb r5, {r1, r9} │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + sub r9, r6, #2 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 92e50 <__cxa_atexit@plt+0x866a0> │ │ │ │ + ldr r7, [pc, #120] @ 92e74 <__cxa_atexit@plt+0x866c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #116] @ 92e78 <__cxa_atexit@plt+0x866c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r2, r7, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 92e20 <__cxa_atexit@plt+0x86670> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 268b4 <__cxa_atexit@plt+0x1a104> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ mov r6, r3 │ │ │ │ + b 92e40 <__cxa_atexit@plt+0x86690> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #60] @ 92e84 <__cxa_atexit@plt+0x866d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #36] @ 92e7c <__cxa_atexit@plt+0x866cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #32] @ 92e80 <__cxa_atexit@plt+0x866d0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffa74 │ │ │ │ - adcseq r7, r8, #8, 6 @ 0x20000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 8fd00 <__cxa_atexit@plt+0x83550> │ │ │ │ - ldr r1, [pc, #100] @ 8fd0c <__cxa_atexit@plt+0x8355c> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-12]! │ │ │ │ - ldr r1, [pc, #88] @ 8fd10 <__cxa_atexit@plt+0x83560> │ │ │ │ - tst r2, #3 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + adcseq r4, r8, #92, 2 │ │ │ │ + addseq r1, r7, #232, 8 @ 0xe8000000 │ │ │ │ + @ instruction: 0xfff93aac │ │ │ │ + addseq r1, r7, #104, 8 @ 0x68000000 │ │ │ │ + addseq r1, r7, #132, 8 @ 0x84000000 │ │ │ │ + addseq r4, r7, #208, 18 @ 0x340000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 92ec0 <__cxa_atexit@plt+0x86710> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 92ec8 <__cxa_atexit@plt+0x86718> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - beq 8fce8 <__cxa_atexit@plt+0x83538> │ │ │ │ - ldr r1, [pc, #72] @ 8fd14 <__cxa_atexit@plt+0x83564> │ │ │ │ - ldr r7, [r2, #3] │ │ │ │ - ldr r2, [r2, #7] │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r7, #3 │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r3] │ │ │ │ - beq 8fcf8 <__cxa_atexit@plt+0x83548> │ │ │ │ - b 8fd5c <__cxa_atexit@plt+0x835ac> │ │ │ │ - ldr r0, [r2] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - adcseq r7, r8, #148, 4 @ 0x40000009 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #28] @ 8fd50 <__cxa_atexit@plt+0x835a0> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ + adcseq r4, r8, #160 @ 0xa0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 92f08 <__cxa_atexit@plt+0x86758> │ │ │ │ + ldr r2, [pc, #36] @ 92f10 <__cxa_atexit@plt+0x86760> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - beq 8fd48 <__cxa_atexit@plt+0x83598> │ │ │ │ - b 8fd5c <__cxa_atexit@plt+0x835ac> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - and r1, r7, #3 │ │ │ │ - bne 8fda8 <__cxa_atexit@plt+0x835f8> │ │ │ │ - ldr r2, [pc, #424] @ 8ff28 <__cxa_atexit@plt+0x83778> │ │ │ │ - cmp r1, #0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 92f60 <__cxa_atexit@plt+0x867b0> │ │ │ │ + ldr r2, [pc, #52] @ 92f6c <__cxa_atexit@plt+0x867bc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 8fdd8 <__cxa_atexit@plt+0x83628> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 8fde4 <__cxa_atexit@plt+0x83634> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 8fe6c <__cxa_atexit@plt+0x836bc> │ │ │ │ - ldr r7, [pc, #396] @ 8ff30 <__cxa_atexit@plt+0x83780> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r0, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r1, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + addseq r1, r7, #128, 6 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 93010 <__cxa_atexit@plt+0x86860> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 93018 <__cxa_atexit@plt+0x86868> │ │ │ │ + ldr r7, [pc, #164] @ 9304c <__cxa_atexit@plt+0x8689c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 8fe80 <__cxa_atexit@plt+0x836d0> │ │ │ │ - ldr r2, [pc, #340] @ 8ff04 <__cxa_atexit@plt+0x83754> │ │ │ │ - cmp r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 8fdd8 <__cxa_atexit@plt+0x83628> │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 8fe28 <__cxa_atexit@plt+0x83678> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 8fe78 <__cxa_atexit@plt+0x836c8> │ │ │ │ - ldr r7, [pc, #312] @ 8ff0c <__cxa_atexit@plt+0x8375c> │ │ │ │ + ldr r1, [pc, #160] @ 93050 <__cxa_atexit@plt+0x868a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #152] @ 93054 <__cxa_atexit@plt+0x868a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1, r9} │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + sub r9, r6, #1 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 93030 <__cxa_atexit@plt+0x86880> │ │ │ │ + ldr r7, [pc, #124] @ 93058 <__cxa_atexit@plt+0x868a8> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 8fe80 <__cxa_atexit@plt+0x836d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [pc, #120] @ 9305c <__cxa_atexit@plt+0x868ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub lr, r5, #24 │ │ │ │ + stm lr, {r2, r7, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 93000 <__cxa_atexit@plt+0x86850> │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 268b4 <__cxa_atexit@plt+0x1a104> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - sub r7, r7, #3 │ │ │ │ - cmp r7, #4 │ │ │ │ - bhi 8feec <__cxa_atexit@plt+0x8373c> │ │ │ │ - add r3, pc, #4 │ │ │ │ - ldr r7, [r3, r7, lsl #2] │ │ │ │ - add pc, r3, r7 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - ldr r7, [pc, #276] @ 8ff38 <__cxa_atexit@plt+0x83788> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8fe80 <__cxa_atexit@plt+0x836d0> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - sub r7, r7, #3 │ │ │ │ - cmp r7, #4 │ │ │ │ - bhi 8fef8 <__cxa_atexit@plt+0x83748> │ │ │ │ - add r3, pc, #4 │ │ │ │ - ldr r7, [r3, r7, lsl #2] │ │ │ │ - add pc, r3, r7 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - ldr r7, [pc, #172] @ 8ff14 <__cxa_atexit@plt+0x83764> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8fe80 <__cxa_atexit@plt+0x836d0> │ │ │ │ - ldr r7, [pc, #184] @ 8ff2c <__cxa_atexit@plt+0x8377c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8fe80 <__cxa_atexit@plt+0x836d0> │ │ │ │ - ldr r7, [pc, #136] @ 8ff08 <__cxa_atexit@plt+0x83758> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #180] @ 8ff48 <__cxa_atexit@plt+0x83798> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8fe80 <__cxa_atexit@plt+0x836d0> │ │ │ │ - ldr r7, [pc, #132] @ 8ff24 <__cxa_atexit@plt+0x83774> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8fe80 <__cxa_atexit@plt+0x836d0> │ │ │ │ - ldr r7, [pc, #148] @ 8ff40 <__cxa_atexit@plt+0x83790> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8fe80 <__cxa_atexit@plt+0x836d0> │ │ │ │ - ldr r7, [pc, #100] @ 8ff1c <__cxa_atexit@plt+0x8376c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8fe80 <__cxa_atexit@plt+0x836d0> │ │ │ │ - ldr r7, [pc, #128] @ 8ff44 <__cxa_atexit@plt+0x83794> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8fe80 <__cxa_atexit@plt+0x836d0> │ │ │ │ - ldr r7, [pc, #80] @ 8ff20 <__cxa_atexit@plt+0x83770> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8fe80 <__cxa_atexit@plt+0x836d0> │ │ │ │ - ldr r7, [pc, #96] @ 8ff3c <__cxa_atexit@plt+0x8378c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8fe80 <__cxa_atexit@plt+0x836d0> │ │ │ │ - ldr r7, [pc, #48] @ 8ff18 <__cxa_atexit@plt+0x83768> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8fe80 <__cxa_atexit@plt+0x836d0> │ │ │ │ - ldr r7, [pc, #64] @ 8ff34 <__cxa_atexit@plt+0x83784> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8fe80 <__cxa_atexit@plt+0x836d0> │ │ │ │ - ldr r7, [pc, #16] @ 8ff10 <__cxa_atexit@plt+0x83760> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8fe80 <__cxa_atexit@plt+0x836d0> │ │ │ │ - andeq r0, r0, r8, ror r2 │ │ │ │ - addseq sl, r7, #148, 28 @ 0x940 │ │ │ │ - addseq sl, r7, #84, 30 @ 0x150 │ │ │ │ - addseq sl, r7, #60, 28 @ 0x3c0 │ │ │ │ - addseq sl, r7, #232, 28 @ 0xe80 │ │ │ │ - addseq sl, r7, #124, 28 @ 0x7c0 │ │ │ │ - addseq sl, r7, #192, 28 @ 0xc00 │ │ │ │ - addseq sl, r7, #188, 28 @ 0xbc0 │ │ │ │ - addseq sl, r7, #0, 30 │ │ │ │ - andeq r0, r0, ip, asr #3 │ │ │ │ - addseq sl, r7, #64, 30 @ 0x100 │ │ │ │ - addseq fp, r7, #36 @ 0x24 │ │ │ │ - addseq sl, r7, #232, 28 @ 0xe80 │ │ │ │ - addseq sl, r7, #204, 30 @ 0x330 │ │ │ │ - addseq sl, r7, #40, 30 @ 0xa0 │ │ │ │ - addseq sl, r7, #108, 30 @ 0x1b0 │ │ │ │ - addseq sl, r7, #104, 30 @ 0x1a0 │ │ │ │ - addseq sl, r7, #172, 30 @ 0x2b0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 8ffac <__cxa_atexit@plt+0x837fc> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 8ffb8 <__cxa_atexit@plt+0x83808> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - sub r7, r7, #3 │ │ │ │ - cmp r7, #4 │ │ │ │ - bhi 8fffc <__cxa_atexit@plt+0x8384c> │ │ │ │ - add r3, pc, #4 │ │ │ │ - ldr r7, [r3, r7, lsl #2] │ │ │ │ - add pc, r3, r7 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldr r7, [pc, #108] @ 90014 <__cxa_atexit@plt+0x83864> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8ffc0 <__cxa_atexit@plt+0x83810> │ │ │ │ - ldr r7, [pc, #88] @ 9000c <__cxa_atexit@plt+0x8385c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8ffc0 <__cxa_atexit@plt+0x83810> │ │ │ │ - ldr r7, [pc, #72] @ 90008 <__cxa_atexit@plt+0x83858> │ │ │ │ + mov r6, r3 │ │ │ │ + b 93020 <__cxa_atexit@plt+0x86870> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 93068 <__cxa_atexit@plt+0x868b8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 90024 <__cxa_atexit@plt+0x83874> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8ffc0 <__cxa_atexit@plt+0x83810> │ │ │ │ - ldr r7, [pc, #60] @ 9001c <__cxa_atexit@plt+0x8386c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8ffc0 <__cxa_atexit@plt+0x83810> │ │ │ │ - ldr r7, [pc, #52] @ 90020 <__cxa_atexit@plt+0x83870> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8ffc0 <__cxa_atexit@plt+0x83810> │ │ │ │ - ldr r7, [pc, #32] @ 90018 <__cxa_atexit@plt+0x83868> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8ffc0 <__cxa_atexit@plt+0x83810> │ │ │ │ - ldr r7, [pc, #12] @ 90010 <__cxa_atexit@plt+0x83860> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 8ffc0 <__cxa_atexit@plt+0x83810> │ │ │ │ - addseq sl, r7, #244, 26 @ 0x3d00 │ │ │ │ - addseq sl, r7, #20, 28 @ 0x140 │ │ │ │ - addseq sl, r7, #216, 26 @ 0x3600 │ │ │ │ - addseq sl, r7, #72, 28 @ 0x480 │ │ │ │ - addseq sl, r7, #12, 28 @ 0xc0 │ │ │ │ - addseq sl, r7, #56, 28 @ 0x380 │ │ │ │ - addseq sl, r7, #64, 28 @ 0x400 │ │ │ │ - addseq sl, r7, #108, 28 @ 0x6c0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 90088 <__cxa_atexit@plt+0x838d8> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 90094 <__cxa_atexit@plt+0x838e4> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - sub r7, r7, #3 │ │ │ │ - cmp r7, #4 │ │ │ │ - bhi 900d8 <__cxa_atexit@plt+0x83928> │ │ │ │ - add r3, pc, #4 │ │ │ │ - ldr r7, [r3, r7, lsl #2] │ │ │ │ - add pc, r3, r7 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldr r7, [pc, #108] @ 900f0 <__cxa_atexit@plt+0x83940> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 9009c <__cxa_atexit@plt+0x838ec> │ │ │ │ - ldr r7, [pc, #88] @ 900e8 <__cxa_atexit@plt+0x83938> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 9009c <__cxa_atexit@plt+0x838ec> │ │ │ │ - ldr r7, [pc, #72] @ 900e4 <__cxa_atexit@plt+0x83934> │ │ │ │ + ldr r7, [pc, #40] @ 93060 <__cxa_atexit@plt+0x868b0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r8, [pc, #36] @ 93064 <__cxa_atexit@plt+0x868b4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 90100 <__cxa_atexit@plt+0x83950> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 9009c <__cxa_atexit@plt+0x838ec> │ │ │ │ - ldr r7, [pc, #60] @ 900f8 <__cxa_atexit@plt+0x83948> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 9009c <__cxa_atexit@plt+0x838ec> │ │ │ │ - ldr r7, [pc, #52] @ 900fc <__cxa_atexit@plt+0x8394c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 9009c <__cxa_atexit@plt+0x838ec> │ │ │ │ - ldr r7, [pc, #32] @ 900f4 <__cxa_atexit@plt+0x83944> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 9009c <__cxa_atexit@plt+0x838ec> │ │ │ │ - ldr r7, [pc, #12] @ 900ec <__cxa_atexit@plt+0x8393c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 9009c <__cxa_atexit@plt+0x838ec> │ │ │ │ - addseq sl, r7, #120, 24 @ 0x7800 │ │ │ │ - addseq sl, r7, #152, 24 @ 0x9800 │ │ │ │ - addseq sl, r7, #92, 24 @ 0x5c00 │ │ │ │ - addseq sl, r7, #204, 24 @ 0xcc00 │ │ │ │ - addseq sl, r7, #144, 24 @ 0x9000 │ │ │ │ - addseq sl, r7, #188, 24 @ 0xbc00 │ │ │ │ - addseq sl, r7, #196, 24 @ 0xc400 │ │ │ │ - addseq sl, r7, #240, 24 @ 0xf000 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + adcseq r4, r8, #132 @ 0x84 │ │ │ │ + adcseq r4, r8, #112 @ 0x70 │ │ │ │ + addseq r1, r7, #32, 6 @ 0x80000000 │ │ │ │ + @ instruction: 0xfff938cc │ │ │ │ + addseq r1, r7, #136, 4 @ 0x80000008 │ │ │ │ + addseq r1, r7, #188, 4 @ 0xc000000b │ │ │ │ + addseq r4, r7, #248, 14 @ 0x3e00000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r8, r5, #16 │ │ │ │ - mov r1, r7 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 90204 <__cxa_atexit@plt+0x83a54> │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #36 @ 0x24 │ │ │ │ - cmp sl, r9 │ │ │ │ - bcc 9020c <__cxa_atexit@plt+0x83a5c> │ │ │ │ - ldr r7, [pc, #260] @ 90238 <__cxa_atexit@plt+0x83a88> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ldr r3, [r1, #8] │ │ │ │ - ldr r7, [r1, #12] │ │ │ │ - ldr r2, [r1, #16] │ │ │ │ - ldr r0, [r1, #20] │ │ │ │ - ldr lr, [r1, #24] │ │ │ │ - ldr ip, [pc, #228] @ 9023c <__cxa_atexit@plt+0x83a8c> │ │ │ │ - mov r1, r6 │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r1, #4]! │ │ │ │ - ldr ip, [pc, #216] @ 90240 <__cxa_atexit@plt+0x83a90> │ │ │ │ - str r0, [r1, #12] │ │ │ │ - mov r0, r1 │ │ │ │ - add ip, pc, ip │ │ │ │ - str r2, [r1, #8] │ │ │ │ - str lr, [r1, #16] │ │ │ │ - str ip, [r0, #20]! │ │ │ │ - ldr r2, [pc, #192] @ 90244 <__cxa_atexit@plt+0x83a94> │ │ │ │ - str r3, [r1, #32] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r1, [r1, #28] │ │ │ │ - beq 901e4 <__cxa_atexit@plt+0x83a34> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 901f4 <__cxa_atexit@plt+0x83a44> │ │ │ │ - add r2, r6, #60 @ 0x3c │ │ │ │ - cmp sl, r2 │ │ │ │ - bcc 90224 <__cxa_atexit@plt+0x83a74> │ │ │ │ - ldr r3, [pc, #144] @ 90248 <__cxa_atexit@plt+0x83a98> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #40]! @ 0x28 │ │ │ │ - ldr r3, [pc, #132] @ 9024c <__cxa_atexit@plt+0x83a9c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb844 <__cxa_atexit@plt+0x3df094> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r0, #3 │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 930ec <__cxa_atexit@plt+0x8693c> │ │ │ │ + ldr lr, [pc, #108] @ 930f4 <__cxa_atexit@plt+0x86944> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r3, r7, #8 │ │ │ │ + ldm r3, {r0, r1, r3} │ │ │ │ + ldr r8, [pc, #96] @ 930f8 <__cxa_atexit@plt+0x86948> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ands r7, r3, #3 │ │ │ │ + beq 930d0 <__cxa_atexit@plt+0x86920> │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 930e0 <__cxa_atexit@plt+0x86930> │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r9, r6 │ │ │ │ - b 90214 <__cxa_atexit@plt+0x83a64> │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r2 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r6, r8, #28, 28 @ 0x1c0 │ │ │ │ - @ instruction: 0xfffff304 │ │ │ │ - @ instruction: 0xfffff9b8 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0xfffffad0 │ │ │ │ - adcseq r6, r8, #132, 26 @ 0x2100 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + adcseq r3, r8, #184, 28 @ 0xb80 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 902b0 <__cxa_atexit@plt+0x83b00> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 902c0 <__cxa_atexit@plt+0x83b10> │ │ │ │ - ldr r1, [pc, #80] @ 902d0 <__cxa_atexit@plt+0x83b20> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r1, [pc, #64] @ 902d4 <__cxa_atexit@plt+0x83b24> │ │ │ │ + bne 93128 <__cxa_atexit@plt+0x86978> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r9 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9318c <__cxa_atexit@plt+0x869dc> │ │ │ │ + ldr r2, [pc, #64] @ 9319c <__cxa_atexit@plt+0x869ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #60] @ 931a0 <__cxa_atexit@plt+0x869f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffa04 │ │ │ │ - adcseq r6, r8, #184, 24 @ 0xb800 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 90344 <__cxa_atexit@plt+0x83b94> │ │ │ │ - ldr r3, [pc, #92] @ 9035c <__cxa_atexit@plt+0x83bac> │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r3, [pc, #72] @ 90360 <__cxa_atexit@plt+0x83bb0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr lr, [pc, #68] @ 90364 <__cxa_atexit@plt+0x83bb4> │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - add r8, r7, #16 │ │ │ │ - str r9, [r7, #8] │ │ │ │ - str r3, [r7, #32] │ │ │ │ - str r7, [r7, #36] @ 0x24 │ │ │ │ - sub r7, r6, #6 │ │ │ │ - stm r8, {r1, r2, sl, lr} │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 90368 <__cxa_atexit@plt+0x83bb8> │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe00 │ │ │ │ - adcseq r6, r8, #40, 30 @ 0xa0 │ │ │ │ - adcseq r6, r8, #40, 24 @ 0x2800 │ │ │ │ - addseq sl, r7, #0, 22 │ │ │ │ - addseq sl, r7, #240, 20 @ 0xf0000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + adcseq r3, r8, #188, 26 @ 0x2f00 │ │ │ │ + addseq r1, r7, #168, 2 @ 0x2a │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 9042c <__cxa_atexit@plt+0x83c7c> │ │ │ │ - ldr r1, [pc, #200] @ 90454 <__cxa_atexit@plt+0x83ca4> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 90420 <__cxa_atexit@plt+0x83c70> │ │ │ │ - ldr r3, [pc, #176] @ 90458 <__cxa_atexit@plt+0x83ca8> │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - cmp r0, r3 │ │ │ │ + bhi 93254 <__cxa_atexit@plt+0x86aa4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 9325c <__cxa_atexit@plt+0x86aac> │ │ │ │ + ldr r7, [pc, #180] @ 93294 <__cxa_atexit@plt+0x86ae4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #176] @ 93298 <__cxa_atexit@plt+0x86ae8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #172] @ 9329c <__cxa_atexit@plt+0x86aec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #164] @ 932a0 <__cxa_atexit@plt+0x86af0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ str r1, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - bcc 90434 <__cxa_atexit@plt+0x83c84> │ │ │ │ - ldr r2, [pc, #132] @ 90460 <__cxa_atexit@plt+0x83cb0> │ │ │ │ + stmdb r5, {r0, lr} │ │ │ │ + sub r9, r6, #2 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 93278 <__cxa_atexit@plt+0x86ac8> │ │ │ │ + ldr r7, [pc, #132] @ 932a4 <__cxa_atexit@plt+0x86af4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #128] @ 932a8 <__cxa_atexit@plt+0x86af8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #124] @ 90464 <__cxa_atexit@plt+0x83cb4> │ │ │ │ - add lr, r6, #28 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [pc, #116] @ 90468 <__cxa_atexit@plt+0x83cb8> │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - stm lr, {r0, r2, r6} │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r7 │ │ │ │ - b 9bb6c <__cxa_atexit@plt+0x8f3bc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub lr, r5, #24 │ │ │ │ + stm lr, {r2, r7, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 93244 <__cxa_atexit@plt+0x86a94> │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 268b4 <__cxa_atexit@plt+0x1a104> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 9045c <__cxa_atexit@plt+0x83cac> │ │ │ │ + mov r6, r3 │ │ │ │ + b 93264 <__cxa_atexit@plt+0x86ab4> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #72] @ 932b4 <__cxa_atexit@plt+0x86b04> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 932ac <__cxa_atexit@plt+0x86afc> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r8, [pc, #40] @ 932b0 <__cxa_atexit@plt+0x86b00> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - andeq r0, r0, r8, lsl #3 │ │ │ │ - addseq sl, r7, #12, 20 @ 0xc000 │ │ │ │ - @ instruction: 0xfffffd2c │ │ │ │ - adcseq r6, r8, #84, 28 @ 0x540 │ │ │ │ - adcseq r6, r8, #84, 22 @ 0x15000 │ │ │ │ - addseq sl, r7, #240, 18 @ 0x3c0000 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + adcseq r3, r8, #156, 26 @ 0x2700 │ │ │ │ + adcseq r3, r8, #60, 26 @ 0xf00 │ │ │ │ + addseq r1, r7, #244 @ 0xf4 │ │ │ │ + @ instruction: 0xfff93688 │ │ │ │ + addseq r1, r7, #64 @ 0x40 │ │ │ │ + addseq r1, r7, #140 @ 0x8c │ │ │ │ + addseq r4, r7, #188, 10 @ 0x2f000000 │ │ │ │ + addseq r1, r7, #136 @ 0x88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #160] @ 90520 <__cxa_atexit@plt+0x83d70> │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - add sl, r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - cmp r0, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - bcc 90500 <__cxa_atexit@plt+0x83d50> │ │ │ │ - ldr r3, [pc, #108] @ 90524 <__cxa_atexit@plt+0x83d74> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 932e0 <__cxa_atexit@plt+0x86b30> │ │ │ │ + addne r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #96] @ 90528 <__cxa_atexit@plt+0x83d78> │ │ │ │ - add lr, r6, #28 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [pc, #88] @ 9052c <__cxa_atexit@plt+0x83d7c> │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - sub r8, r2, #6 │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - stm lr, {r0, r3, r6} │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 9bb6c <__cxa_atexit@plt+0x8f3bc> │ │ │ │ - ldr r7, [pc, #40] @ 90530 <__cxa_atexit@plt+0x83d80> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + addseq r1, r7, #112 @ 0x70 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9331c <__cxa_atexit@plt+0x86b6c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 93324 <__cxa_atexit@plt+0x86b74> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff624 <__cxa_atexit@plt+0x3f2e74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffc4c │ │ │ │ - adcseq r6, r8, #116, 26 @ 0x1d00 │ │ │ │ - adcseq r6, r8, #116, 20 @ 0x74000 │ │ │ │ - addseq sl, r7, #64, 18 @ 0x100000 │ │ │ │ - addseq sl, r7, #40, 18 @ 0xa0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 9bb6c <__cxa_atexit@plt+0x8f3bc> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - mov r9, r6 │ │ │ │ + adcseq r3, r8, #68, 24 @ 0x4400 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 905b0 <__cxa_atexit@plt+0x83e00> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 905b8 <__cxa_atexit@plt+0x83e08> │ │ │ │ - ldr r5, [pc, #84] @ 905d4 <__cxa_atexit@plt+0x83e24> │ │ │ │ - ldr r2, [pc, #84] @ 905d8 <__cxa_atexit@plt+0x83e28> │ │ │ │ - add r5, pc, r5 │ │ │ │ + bhi 93364 <__cxa_atexit@plt+0x86bb4> │ │ │ │ + ldr r2, [pc, #36] @ 9336c <__cxa_atexit@plt+0x86bbc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r3] │ │ │ │ - str r8, [r9, #8] │ │ │ │ - ldr r5, [pc, #64] @ 905dc <__cxa_atexit@plt+0x83e2c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr sl, [pc, #60] @ 905e0 <__cxa_atexit@plt+0x83e30> │ │ │ │ - add r8, r5, #1 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ mov r5, r3 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - b 95cc4 <__cxa_atexit@plt+0x89514> │ │ │ │ - mov r6, r9 │ │ │ │ - b 905c0 <__cxa_atexit@plt+0x83e10> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 905d0 <__cxa_atexit@plt+0x83e20> │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - addseq sl, r7, #164, 16 @ 0xa40000 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - adcseq r6, r8, #168, 24 @ 0xa800 │ │ │ │ - adcseq r6, r8, #156, 24 @ 0x9c00 │ │ │ │ - addseq sl, r7, #108, 16 @ 0x6c0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 144f2a8 <__cxa_atexit@plt+0x1442af8> │ │ │ │ - addseq r9, r7, #136, 30 @ 0x220 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 933bc <__cxa_atexit@plt+0x86c0c> │ │ │ │ + ldr r2, [pc, #52] @ 933c8 <__cxa_atexit@plt+0x86c18> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + str r1, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 90654 <__cxa_atexit@plt+0x83ea4> │ │ │ │ - ldr r7, [pc, #68] @ 90668 <__cxa_atexit@plt+0x83eb8> │ │ │ │ - tst r8, #3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 93464 <__cxa_atexit@plt+0x86cb4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 9346c <__cxa_atexit@plt+0x86cbc> │ │ │ │ + ldr r7, [pc, #164] @ 934a4 <__cxa_atexit@plt+0x86cf4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 90648 <__cxa_atexit@plt+0x83e98> │ │ │ │ - ldr r7, [pc, #52] @ 9066c <__cxa_atexit@plt+0x83ebc> │ │ │ │ - mov r9, #0 │ │ │ │ + ldr r1, [pc, #160] @ 934a8 <__cxa_atexit@plt+0x86cf8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r9} │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + sub r8, r6, #1 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 93484 <__cxa_atexit@plt+0x86cd4> │ │ │ │ + ldr r7, [pc, #132] @ 934ac <__cxa_atexit@plt+0x86cfc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb724 <__cxa_atexit@plt+0x3def74> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 90670 <__cxa_atexit@plt+0x83ec0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [pc, #128] @ 934b0 <__cxa_atexit@plt+0x86d00> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 93454 <__cxa_atexit@plt+0x86ca4> │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 1e9b8 <__cxa_atexit@plt+0x12208> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - addseq sl, r7, #40, 16 @ 0x280000 │ │ │ │ - addseq r9, r7, #20, 30 @ 0x50 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 90698 <__cxa_atexit@plt+0x83ee8> │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb724 <__cxa_atexit@plt+0x3def74> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - addseq r9, r7, #236, 28 @ 0xec0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 906ec <__cxa_atexit@plt+0x83f3c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 906f8 <__cxa_atexit@plt+0x83f48> │ │ │ │ - ldr r3, [pc, #80] @ 9071c <__cxa_atexit@plt+0x83f6c> │ │ │ │ - ldr r2, [pc, #80] @ 90720 <__cxa_atexit@plt+0x83f70> │ │ │ │ - ldr r8, [pc, #80] @ 90724 <__cxa_atexit@plt+0x83f74> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r9, #8] │ │ │ │ - b 3eb5d4 <__cxa_atexit@plt+0x3dee24> │ │ │ │ - mov r8, r7 │ │ │ │ - mov r6, r9 │ │ │ │ - b 90704 <__cxa_atexit@plt+0x83f54> │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + b 93474 <__cxa_atexit@plt+0x86cc4> │ │ │ │ + mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 90718 <__cxa_atexit@plt+0x83f68> │ │ │ │ + ldr r7, [pc, #64] @ 934bc <__cxa_atexit@plt+0x86d0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 934b4 <__cxa_atexit@plt+0x86d04> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #36] @ 934b8 <__cxa_atexit@plt+0x86d08> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - addseq r9, r7, #124, 28 @ 0x7c0 │ │ │ │ - @ instruction: 0xffffe4a8 │ │ │ │ - @ instruction: 0xffffe3a4 │ │ │ │ - rsbeq pc, r3, #236, 8 @ 0xec000000 │ │ │ │ - addseq sl, r7, #132, 14 @ 0x2100000 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + adcseq r3, r8, #48, 22 @ 0xc000 │ │ │ │ + @ instruction: 0xfff8b58c │ │ │ │ + adcseq r3, r8, #4, 24 @ 0x400 │ │ │ │ + addseq r0, r7, #244, 26 @ 0x3d00 │ │ │ │ + adcseq r3, r8, #160, 22 @ 0x28000 │ │ │ │ + addseq r4, r7, #180, 6 @ 0xd0000002 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r8 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 93550 <__cxa_atexit@plt+0x86da0> │ │ │ │ + ldr r7, [pc, #172] @ 93590 <__cxa_atexit@plt+0x86de0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #129 @ 0x81 │ │ │ │ + ldr r3, [pc, #164] @ 93594 <__cxa_atexit@plt+0x86de4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 90790 <__cxa_atexit@plt+0x83fe0> │ │ │ │ - ldr r0, [pc, #80] @ 90798 <__cxa_atexit@plt+0x83fe8> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r0, [r1, #-8]! │ │ │ │ - cmp r2, #1 │ │ │ │ - str r7, [r1, #4] │ │ │ │ - blt 9077c <__cxa_atexit@plt+0x83fcc> │ │ │ │ - ldr r7, [pc, #56] @ 907a0 <__cxa_atexit@plt+0x83ff0> │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + bhi 93564 <__cxa_atexit@plt+0x86db4> │ │ │ │ + ldr r7, [pc, #144] @ 93598 <__cxa_atexit@plt+0x86de8> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #140] @ 9359c <__cxa_atexit@plt+0x86dec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #136] @ 935a0 <__cxa_atexit@plt+0x86df0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add r7, r7, #3 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r7, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 93540 <__cxa_atexit@plt+0x86d90> │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb90c <__cxa_atexit@plt+0x3df15c> │ │ │ │ - ldr r7, [pc, #24] @ 9079c <__cxa_atexit@plt+0x83fec> │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, sl │ │ │ │ + b 1e9b8 <__cxa_atexit@plt+0x12208> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #88] @ 935b0 <__cxa_atexit@plt+0x86e00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ bx r0 │ │ │ │ - adcseq r6, r8, #4, 16 @ 0x40000 │ │ │ │ - adcseq r6, r8, #196, 20 @ 0xc4000 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 907f8 <__cxa_atexit@plt+0x84048> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r0, r7, #8 │ │ │ │ - mov r1, #32 │ │ │ │ - mov r2, r9 │ │ │ │ - bl b958 │ │ │ │ - ldr r2, [pc, #40] @ 90804 <__cxa_atexit@plt+0x84054> │ │ │ │ - mov r3, #0 │ │ │ │ + ldr r7, [pc, #56] @ 935a4 <__cxa_atexit@plt+0x86df4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #52] @ 935a8 <__cxa_atexit@plt+0x86df8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r3, [pc, #48] @ 935ac <__cxa_atexit@plt+0x86dfc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + add r8, r5, #3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + adcseq r3, r8, #112, 20 @ 0x70000 │ │ │ │ + adcseq r3, r8, #72, 20 @ 0x48000 │ │ │ │ + addseq r0, r7, #112, 28 @ 0x700 │ │ │ │ + @ instruction: 0xfff8b4a4 │ │ │ │ + adcseq r3, r8, #28, 22 @ 0x7000 │ │ │ │ + addseq r0, r7, #20, 26 @ 0x500 │ │ │ │ + addseq r0, r7, #4, 28 @ 0x40 │ │ │ │ + adcseq r3, r8, #184, 20 @ 0xb8000 │ │ │ │ + addseq r4, r7, #220, 4 @ 0xc000000d │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 935e4 <__cxa_atexit@plt+0x86e34> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 935ec <__cxa_atexit@plt+0x86e3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r3, [r8, #12] │ │ │ │ - str r9, [r8, #16] │ │ │ │ - stmib r8, {r2, r7} │ │ │ │ - sub r7, r6, #11 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff664 <__cxa_atexit@plt+0x3f2eb4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r6, r8, #112, 20 @ 0x70000 │ │ │ │ + adcseq r3, r8, #124, 18 @ 0x1f0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - mov ip, r5 │ │ │ │ - sub r5, r5, #32 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 90930 <__cxa_atexit@plt+0x84180> │ │ │ │ - ldr r3, [pc, #344] @ 90980 <__cxa_atexit@plt+0x841d0> │ │ │ │ - ldr r2, [pc, #344] @ 90984 <__cxa_atexit@plt+0x841d4> │ │ │ │ - mov sl, ip │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 93624 <__cxa_atexit@plt+0x86e74> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 9362c <__cxa_atexit@plt+0x86e7c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r3, r8, #60, 18 @ 0xf0000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub sl, r5, #20 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 936a8 <__cxa_atexit@plt+0x86ef8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 936b4 <__cxa_atexit@plt+0x86f04> │ │ │ │ + ldr lr, [pc, #100] @ 936c4 <__cxa_atexit@plt+0x86f14> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 936c8 <__cxa_atexit@plt+0x86f18> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - str r2, [sl, #-8]! │ │ │ │ - mov r0, sl │ │ │ │ - str r7, [sl, #4] │ │ │ │ - str r3, [r0, #-4]! │ │ │ │ - sub r7, sl, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9093c <__cxa_atexit@plt+0x8418c> │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #80 @ 0x50 │ │ │ │ - cmp lr, r1 │ │ │ │ - bcc 90944 <__cxa_atexit@plt+0x84194> │ │ │ │ - ldr r1, [pc, #280] @ 90988 <__cxa_atexit@plt+0x841d8> │ │ │ │ - mov r0, r6 │ │ │ │ - ldr r2, [pc, #276] @ 9098c <__cxa_atexit@plt+0x841dc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [pc, #272] @ 90990 <__cxa_atexit@plt+0x841e0> │ │ │ │ - str r1, [r0, #4]! │ │ │ │ - mov r7, r0 │ │ │ │ - str r9, [r0, #72] @ 0x48 │ │ │ │ - str r9, [r0, #56] @ 0x38 │ │ │ │ - str r9, [r0, #40] @ 0x28 │ │ │ │ - str r9, [r0, #24] │ │ │ │ - str r9, [r0, #8] │ │ │ │ - mov r9, r0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r7, #64]! @ 0x40 │ │ │ │ - str r3, [r9, #16]! │ │ │ │ - str r8, [r0, #76] @ 0x4c │ │ │ │ - str r8, [r0, #60] @ 0x3c │ │ │ │ - str r8, [r0, #44] @ 0x2c │ │ │ │ - str r8, [r0, #28] │ │ │ │ - str r8, [r0, #12] │ │ │ │ - ldr r1, [pc, #204] @ 90994 <__cxa_atexit@plt+0x841e4> │ │ │ │ - mov r2, r0 │ │ │ │ - mov r3, r0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #32]! │ │ │ │ - ldr r1, [pc, #188] @ 90998 <__cxa_atexit@plt+0x841e8> │ │ │ │ - add r8, r0, #100 @ 0x64 │ │ │ │ - str r2, [ip, #-24] @ 0xffffffe8 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #48]! @ 0x30 │ │ │ │ - cmp lr, r8 │ │ │ │ - str r3, [ip, #-28] @ 0xffffffe4 │ │ │ │ - str r9, [ip, #-20] @ 0xffffffec │ │ │ │ - str r0, [ip, #-16] │ │ │ │ - str r7, [ip, #-12] │ │ │ │ - bcc 90964 <__cxa_atexit@plt+0x841b4> │ │ │ │ - ldr r5, [pc, #156] @ 909a4 <__cxa_atexit@plt+0x841f4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r7, [r6, #88] @ 0x58 │ │ │ │ - str r3, [r6, #92] @ 0x5c │ │ │ │ - str r5, [r6, #84] @ 0x54 │ │ │ │ - str r2, [r6, #96] @ 0x60 │ │ │ │ - str r9, [r6, #100] @ 0x64 │ │ │ │ - str r0, [r6, #104] @ 0x68 │ │ │ │ - sub r7, r8, #19 │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r2, [pc, #68] @ 936cc <__cxa_atexit@plt+0x86f1c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r9, [r5, #-16] │ │ │ │ mov r5, sl │ │ │ │ - mov r6, r8 │ │ │ │ - b 3eb844 <__cxa_atexit@plt+0x3df094> │ │ │ │ + b 3ff684 <__cxa_atexit@plt+0x3f2ed4> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, ip │ │ │ │ bx r0 │ │ │ │ - mov r1, r6 │ │ │ │ - b 9094c <__cxa_atexit@plt+0x8419c> │ │ │ │ - mov r7, #80 @ 0x50 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #76] @ 909a0 <__cxa_atexit@plt+0x841f0> │ │ │ │ - ldr r2, [r4, #-8] │ │ │ │ - mov r5, r0 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r1 │ │ │ │ - bx r2 │ │ │ │ - ldr r6, [pc, #48] @ 9099c <__cxa_atexit@plt+0x841ec> │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r8 │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - andeq r0, r0, ip, ror r1 │ │ │ │ - adcseq r6, r8, #28, 14 @ 0x700000 │ │ │ │ - @ instruction: 0xffff0e20 │ │ │ │ - @ instruction: 0xffff14e8 │ │ │ │ - @ instruction: 0xffff0fb0 │ │ │ │ - @ instruction: 0xffff1140 │ │ │ │ - @ instruction: 0xffff12e8 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - addseq r9, r7, #224, 10 @ 0x38000000 │ │ │ │ - adcseq r6, r8, #36, 18 @ 0x90000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + adcseq r3, r8, #228, 16 @ 0xe40000 │ │ │ │ + adcseq r3, r8, #164, 18 @ 0x290000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 93710 <__cxa_atexit@plt+0x86f60> │ │ │ │ + ldr r2, [pc, #40] @ 93718 <__cxa_atexit@plt+0x86f68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r8, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - bcc 909ec <__cxa_atexit@plt+0x8423c> │ │ │ │ - ldr r2, [pc, #48] @ 90a04 <__cxa_atexit@plt+0x84254> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ - sub r7, r6, #19 │ │ │ │ - str r1, [r3, #24] │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9376c <__cxa_atexit@plt+0x86fbc> │ │ │ │ + ldr lr, [pc, #56] @ 93778 <__cxa_atexit@plt+0x86fc8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add r3, r5, #8 │ │ │ │ + ldm r3, {r0, r2, r3} │ │ │ │ + str lr, [r8, #4]! │ │ │ │ + str r0, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r2, [r8, #16] │ │ │ │ + str r1, [r8, #20] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 937a8 <__cxa_atexit@plt+0x86ff8> │ │ │ │ + ldr r2, [pc, #28] @ 937b8 <__cxa_atexit@plt+0x87008> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff68c <__cxa_atexit@plt+0x3f2edc> │ │ │ │ + ldr r7, [pc, #12] @ 937bc <__cxa_atexit@plt+0x8700c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 90a08 <__cxa_atexit@plt+0x84258> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - adcseq r6, r8, #88, 16 @ 0x580000 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + addseq r4, r7, #136 @ 0x88 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 90a60 <__cxa_atexit@plt+0x842b0> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [pc, #68] @ 90a78 <__cxa_atexit@plt+0x842c8> │ │ │ │ - sub r8, r5, #16 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldm r8, {r1, r7, r8} │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r7, r8} │ │ │ │ - sub r7, r6, #19 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 90a7c <__cxa_atexit@plt+0x842cc> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 93870 <__cxa_atexit@plt+0x870c0> │ │ │ │ + ldr r8, [pc, #184] @ 9389c <__cxa_atexit@plt+0x870ec> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #180] @ 938a0 <__cxa_atexit@plt+0x870f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #8]! │ │ │ │ + ldr r9, [pc, #168] @ 938a4 <__cxa_atexit@plt+0x870f4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [r3, #-4] │ │ │ │ + ldr sl, [r3, #4] │ │ │ │ + str r8, [r2, #4]! │ │ │ │ + str r9, [r3] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str lr, [r2, #12] │ │ │ │ + str r7, [r2, #16] │ │ │ │ + str r0, [r2, #20] │ │ │ │ + sub r8, r6, #5 │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9387c <__cxa_atexit@plt+0x870cc> │ │ │ │ + ldr r3, [pc, #112] @ 938a8 <__cxa_atexit@plt+0x870f8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - adcseq r6, r8, #244, 14 @ 0x3d00000 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - addseq sl, r7, #232, 6 @ 0xa0000003 │ │ │ │ + ldr r2, [pc, #108] @ 938ac <__cxa_atexit@plt+0x870fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmda r5, {r3, r8} │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 93860 <__cxa_atexit@plt+0x870b0> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 1e9b8 <__cxa_atexit@plt+0x12208> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldr r7, [pc, #44] @ 938b0 <__cxa_atexit@plt+0x87100> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #40] @ 938b4 <__cxa_atexit@plt+0x87104> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + adcseq r3, r8, #60, 14 @ 0xf00000 │ │ │ │ + @ instruction: 0xfff8b17c │ │ │ │ + adcseq r3, r8, #244, 14 @ 0x3d00000 │ │ │ │ + addseq r0, r7, #252, 18 @ 0x3f0000 │ │ │ │ + adcseq r3, r8, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 90b04 <__cxa_atexit@plt+0x84354> │ │ │ │ - ldr r3, [pc, #140] @ 90b34 <__cxa_atexit@plt+0x84384> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - stmdb r6, {r3, r7} │ │ │ │ - sub r3, r6, #12 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 90b14 <__cxa_atexit@plt+0x84364> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 90b1c <__cxa_atexit@plt+0x8436c> │ │ │ │ - ldr r5, [pc, #104] @ 90b3c <__cxa_atexit@plt+0x8438c> │ │ │ │ - ldr r2, [pc, #104] @ 90b40 <__cxa_atexit@plt+0x84390> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r3] │ │ │ │ - str r8, [r9, #8] │ │ │ │ - ldr r5, [pc, #84] @ 90b44 <__cxa_atexit@plt+0x84394> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr sl, [pc, #80] @ 90b48 <__cxa_atexit@plt+0x84398> │ │ │ │ - add r8, r5, #1 │ │ │ │ + bhi 938e8 <__cxa_atexit@plt+0x87138> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 938f0 <__cxa_atexit@plt+0x87140> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - b 95cc4 <__cxa_atexit@plt+0x89514> │ │ │ │ + b 3ff6a4 <__cxa_atexit@plt+0x3f2ef4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b 90b24 <__cxa_atexit@plt+0x84374> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 90b38 <__cxa_atexit@plt+0x84388> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + adcseq r3, r8, #120, 12 @ 0x7800000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 93940 <__cxa_atexit@plt+0x87190> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 93948 <__cxa_atexit@plt+0x87198> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 9394c <__cxa_atexit@plt+0x8719c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6ac <__cxa_atexit@plt+0x3f2efc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r6, r8, #168, 8 @ 0xa8000000 │ │ │ │ - addseq sl, r7, #64, 6 │ │ │ │ - @ instruction: 0xfffffb14 │ │ │ │ - @ instruction: 0xfffff898 │ │ │ │ - adcseq r6, r8, #84, 14 @ 0x1500000 │ │ │ │ - adcseq r6, r8, #72, 14 @ 0x1200000 │ │ │ │ - addseq sl, r7, #28, 6 @ 0x70000000 │ │ │ │ + adcseq r3, r8, #52, 12 @ 0x3400000 │ │ │ │ + adcseq r3, r8, #8, 14 @ 0x200000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 90bd0 <__cxa_atexit@plt+0x84420> │ │ │ │ - ldr r3, [pc, #140] @ 90c00 <__cxa_atexit@plt+0x84450> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - stmdb r6, {r3, r7} │ │ │ │ - sub r3, r6, #12 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 90be0 <__cxa_atexit@plt+0x84430> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 90be8 <__cxa_atexit@plt+0x84438> │ │ │ │ - ldr r5, [pc, #104] @ 90c08 <__cxa_atexit@plt+0x84458> │ │ │ │ - ldr r2, [pc, #104] @ 90c0c <__cxa_atexit@plt+0x8445c> │ │ │ │ - add r5, pc, r5 │ │ │ │ + bhi 9398c <__cxa_atexit@plt+0x871dc> │ │ │ │ + ldr r2, [pc, #36] @ 93994 <__cxa_atexit@plt+0x871e4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r3] │ │ │ │ - str r8, [r9, #8] │ │ │ │ - ldr r5, [pc, #84] @ 90c10 <__cxa_atexit@plt+0x84460> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr sl, [pc, #80] @ 90c14 <__cxa_atexit@plt+0x84464> │ │ │ │ - add r8, r5, #1 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ mov r5, r3 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - b 95cc4 <__cxa_atexit@plt+0x89514> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b 90bf0 <__cxa_atexit@plt+0x84440> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 90c04 <__cxa_atexit@plt+0x84454> │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - adcseq r6, r8, #220, 6 @ 0x70000003 │ │ │ │ - addseq sl, r7, #116, 4 @ 0x40000007 │ │ │ │ - @ instruction: 0xfffffa48 │ │ │ │ - @ instruction: 0xfffff7cc │ │ │ │ - adcseq r6, r8, #136, 12 @ 0x8800000 │ │ │ │ - adcseq r6, r8, #124, 12 @ 0x7c00000 │ │ │ │ - addseq sl, r7, #156, 4 @ 0xc0000009 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 939e4 <__cxa_atexit@plt+0x87234> │ │ │ │ + ldr r2, [pc, #52] @ 939f0 <__cxa_atexit@plt+0x87240> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 90c54 <__cxa_atexit@plt+0x844a4> │ │ │ │ - ldr r7, [pc, #40] @ 90c64 <__cxa_atexit@plt+0x844b4> │ │ │ │ - ldr r3, [pc, #40] @ 90c68 <__cxa_atexit@plt+0x844b8> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 93aa4 <__cxa_atexit@plt+0x872f4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 93aac <__cxa_atexit@plt+0x872fc> │ │ │ │ + ldr r7, [pc, #188] @ 93ae8 <__cxa_atexit@plt+0x87338> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #184] @ 93aec <__cxa_atexit@plt+0x8733c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #180] @ 93af0 <__cxa_atexit@plt+0x87340> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + sub r8, r6, #1 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 93ac8 <__cxa_atexit@plt+0x87318> │ │ │ │ + ldr r7, [pc, #140] @ 93af4 <__cxa_atexit@plt+0x87344> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #136] @ 93af8 <__cxa_atexit@plt+0x87348> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 93a94 <__cxa_atexit@plt+0x872e4> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1e9b8 <__cxa_atexit@plt+0x12208> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 93ab4 <__cxa_atexit@plt+0x87304> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #72] @ 93b04 <__cxa_atexit@plt+0x87354> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - add r7, r3, #2 │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - b 3eb914 <__cxa_atexit@plt+0x3df164> │ │ │ │ - ldr r7, [pc, #16] @ 90c6c <__cxa_atexit@plt+0x844bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 93afc <__cxa_atexit@plt+0x8734c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #40] @ 93b00 <__cxa_atexit@plt+0x87350> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - addseq sl, r7, #80, 4 │ │ │ │ - addseq sl, r7, #136, 4 @ 0x80000008 │ │ │ │ - addseq sl, r7, #72, 4 @ 0x80000004 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5] │ │ │ │ - b 90c90 <__cxa_atexit@plt+0x844e0> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r3, #8]! │ │ │ │ - mov fp, r7 │ │ │ │ - and r7, r2, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 90d20 <__cxa_atexit@plt+0x84570> │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 90d48 <__cxa_atexit@plt+0x84598> │ │ │ │ - bic r7, r2, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r3, [r7, #-2] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub r3, r3, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - bhi 90e00 <__cxa_atexit@plt+0x84650> │ │ │ │ - add r0, pc, #4 │ │ │ │ - ldr r3, [r0, r3, lsl #2] │ │ │ │ - add pc, r0, r3 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + adcseq r3, r8, #252, 8 @ 0xfc000000 │ │ │ │ + @ instruction: 0xfff8af4c │ │ │ │ + adcseq r3, r8, #196, 10 @ 0x31000000 │ │ │ │ + addseq r0, r7, #176, 14 @ 0x2c00000 │ │ │ │ + adcseq r3, r8, #92, 10 @ 0x17000000 │ │ │ │ + addseq r3, r7, #128, 26 @ 0x2000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - ldr r9, [r2, #1] │ │ │ │ - ldr r3, [r2, #5] │ │ │ │ - ldr r2, [pc, #336] @ 90e4c <__cxa_atexit@plt+0x8469c> │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r9} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - beq 90e34 <__cxa_atexit@plt+0x84684> │ │ │ │ - ldr r3, [pc, #316] @ 90e50 <__cxa_atexit@plt+0x846a0> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 14f03e0 <__cxa_atexit@plt+0x14e3c30> │ │ │ │ - ldr r5, [pc, #280] @ 90e40 <__cxa_atexit@plt+0x84690> │ │ │ │ - ldr r7, [r1, #4] │ │ │ │ - mov r2, #0 │ │ │ │ - add r5, pc, r5 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - tst r7, #3 │ │ │ │ - str r5, [r3] │ │ │ │ - beq 90d58 <__cxa_atexit@plt+0x845a8> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 93b38 <__cxa_atexit@plt+0x87388> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 93b40 <__cxa_atexit@plt+0x87390> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 914cc <__cxa_atexit@plt+0x84d1c> │ │ │ │ - ldr r7, [pc, #236] @ 90e3c <__cxa_atexit@plt+0x8468c> │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 3ff694 <__cxa_atexit@plt+0x3f2ee4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r3, r8, #40, 8 @ 0x28000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 93b90 <__cxa_atexit@plt+0x873e0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 93b98 <__cxa_atexit@plt+0x873e8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 93b9c <__cxa_atexit@plt+0x873ec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ + b 3ff69c <__cxa_atexit@plt+0x3f2eec> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #240] @ 90e5c <__cxa_atexit@plt+0x846ac> │ │ │ │ - ldr r0, [r2, #1] │ │ │ │ - ldr r2, [r2, #5] │ │ │ │ - ldr r7, [r1, #4] │ │ │ │ - mov r3, #0 │ │ │ │ - add lr, pc, lr │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - str lr, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 90e34 <__cxa_atexit@plt+0x84684> │ │ │ │ - b 910ec <__cxa_atexit@plt+0x8493c> │ │ │ │ - ldr r3, [pc, #192] @ 90e60 <__cxa_atexit@plt+0x846b0> │ │ │ │ - ldr r2, [r2, #1] │ │ │ │ - ldr r7, [r1, #4] │ │ │ │ - mov r0, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 90e34 <__cxa_atexit@plt+0x84684> │ │ │ │ - b 90e70 <__cxa_atexit@plt+0x846c0> │ │ │ │ - ldr r3, [r2, #1] │ │ │ │ - ldr r2, [r2, #5] │ │ │ │ - ldr r1, [pc, #128] @ 90e54 <__cxa_atexit@plt+0x846a4> │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 90e34 <__cxa_atexit@plt+0x84684> │ │ │ │ - ldr r3, [pc, #104] @ 90e58 <__cxa_atexit@plt+0x846a8> │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #10 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb91c <__cxa_atexit@plt+0x3df16c> │ │ │ │ - ldr r3, [r2, #1] │ │ │ │ - ldr r9, [r2, #5] │ │ │ │ - ldr r2, [pc, #52] @ 90e44 <__cxa_atexit@plt+0x84694> │ │ │ │ - tst r7, #3 │ │ │ │ - stmda r5, {r3, r9} │ │ │ │ + adcseq r3, r8, #228, 6 @ 0x90000003 │ │ │ │ + adcseq r3, r8, #184, 8 @ 0xb8000000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 93bdc <__cxa_atexit@plt+0x8742c> │ │ │ │ + ldr r2, [pc, #36] @ 93be4 <__cxa_atexit@plt+0x87434> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - beq 90e34 <__cxa_atexit@plt+0x84684> │ │ │ │ - ldr r3, [pc, #32] @ 90e48 <__cxa_atexit@plt+0x84698> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb91c <__cxa_atexit@plt+0x3df16c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - adcseq r6, r8, #0, 10 │ │ │ │ - muleq r0, r8, r7 │ │ │ │ - andeq r0, r0, r4, lsr r6 │ │ │ │ - andeq r0, r0, r8, asr #12 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0, ror #13 │ │ │ │ - @ instruction: 0x000004bc │ │ │ │ - andeq r0, r0, r8, asr #9 │ │ │ │ - andeq r0, r0, ip, ror #6 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - addseq sl, r7, #84 @ 0x54 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 90f44 <__cxa_atexit@plt+0x84794> │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - mov r3, #0 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r2, [r6, #4]! │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r6] │ │ │ │ - strex r3, r7, [r6] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 90e98 <__cxa_atexit@plt+0x846e8> │ │ │ │ - ldr r7, [r1] │ │ │ │ - ldr r3, [pc, #224] @ 90f94 <__cxa_atexit@plt+0x847e4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 90ec4 <__cxa_atexit@plt+0x84714> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3eb924 <__cxa_atexit@plt+0x3df174> │ │ │ │ - ldr r3, [pc, #204] @ 90f98 <__cxa_atexit@plt+0x847e8> │ │ │ │ - ldr r7, [r6] │ │ │ │ - mov r2, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ands r6, r7, #3 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str r3, [r5] │ │ │ │ - beq 90f58 <__cxa_atexit@plt+0x847a8> │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 90f64 <__cxa_atexit@plt+0x847b4> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 90f88 <__cxa_atexit@plt+0x847d8> │ │ │ │ - ldr r3, [pc, #152] @ 90f9c <__cxa_atexit@plt+0x847ec> │ │ │ │ - ldr r2, [pc, #152] @ 90fa0 <__cxa_atexit@plt+0x847f0> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r9, #8] │ │ │ │ - mov r7, r5 │ │ │ │ + bcc 93c34 <__cxa_atexit@plt+0x87484> │ │ │ │ + ldr r2, [pc, #52] @ 93c40 <__cxa_atexit@plt+0x87490> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - str r9, [r5] │ │ │ │ - beq 90f78 <__cxa_atexit@plt+0x847c8> │ │ │ │ - ldr r7, [pc, #108] @ 90fa4 <__cxa_atexit@plt+0x847f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 14f03e0 <__cxa_atexit@plt+0x14e3c30> │ │ │ │ - ldr r7, [pc, #92] @ 90fa8 <__cxa_atexit@plt+0x847f8> │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 90fac <__cxa_atexit@plt+0x847fc> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ add r5, r5, #16 │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r6, r8, #164, 6 @ 0x90000002 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0xfffffc48 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - adcseq r6, r8, #8, 6 @ 0x20000000 │ │ │ │ - adcseq r6, r8, #236, 4 @ 0xc000000e │ │ │ │ - addseq r9, r7, #8, 30 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 91024 <__cxa_atexit@plt+0x84874> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 91048 <__cxa_atexit@plt+0x84898> │ │ │ │ - ldr r3, [pc, #112] @ 91054 <__cxa_atexit@plt+0x848a4> │ │ │ │ - ldr r2, [pc, #112] @ 91058 <__cxa_atexit@plt+0x848a8> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r9, #8] │ │ │ │ - mov r7, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - str r9, [r5] │ │ │ │ - beq 91038 <__cxa_atexit@plt+0x84888> │ │ │ │ - ldr r7, [pc, #68] @ 9105c <__cxa_atexit@plt+0x848ac> │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 93cf4 <__cxa_atexit@plt+0x87544> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 93cfc <__cxa_atexit@plt+0x8754c> │ │ │ │ + ldr r7, [pc, #188] @ 93d38 <__cxa_atexit@plt+0x87588> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - b 14f03e0 <__cxa_atexit@plt+0x14e3c30> │ │ │ │ - ldr r7, [pc, #52] @ 91060 <__cxa_atexit@plt+0x848b0> │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffb68 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - adcseq r6, r8, #44, 4 @ 0xc0000002 │ │ │ │ - addseq r9, r7, #84, 28 @ 0x540 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 91088 <__cxa_atexit@plt+0x848d8> │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 14f03e0 <__cxa_atexit@plt+0x14e3c30> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - addseq r9, r7, #44, 28 @ 0x2c0 │ │ │ │ + ldr r1, [pc, #184] @ 93d3c <__cxa_atexit@plt+0x8758c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #180] @ 93d40 <__cxa_atexit@plt+0x87590> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + sub r8, r6, #1 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 93d18 <__cxa_atexit@plt+0x87568> │ │ │ │ + ldr r7, [pc, #140] @ 93d44 <__cxa_atexit@plt+0x87594> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #136] @ 93d48 <__cxa_atexit@plt+0x87598> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 93ce4 <__cxa_atexit@plt+0x87534> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1e9b8 <__cxa_atexit@plt+0x12208> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 93d04 <__cxa_atexit@plt+0x87554> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #72] @ 93d54 <__cxa_atexit@plt+0x875a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 93d4c <__cxa_atexit@plt+0x8759c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #40] @ 93d50 <__cxa_atexit@plt+0x875a0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + adcseq r3, r8, #172, 4 @ 0xc000000a │ │ │ │ + @ instruction: 0xfff8acfc │ │ │ │ + adcseq r3, r8, #116, 6 @ 0xd0000001 │ │ │ │ + addseq r0, r7, #96, 10 @ 0x18000000 │ │ │ │ + adcseq r3, r8, #12, 6 @ 0x30000000 │ │ │ │ + addseq r3, r7, #52, 22 @ 0xd000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 910c4 <__cxa_atexit@plt+0x84914> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 910bc <__cxa_atexit@plt+0x8490c> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 90c90 <__cxa_atexit@plt+0x844e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 93dfc <__cxa_atexit@plt+0x8764c> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [pc, #168] @ 93e24 <__cxa_atexit@plt+0x87674> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + and r0, r1, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 93dc4 <__cxa_atexit@plt+0x87614> │ │ │ │ + ldr lr, [pc, #152] @ 93e2c <__cxa_atexit@plt+0x8767c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #148] @ 93e30 <__cxa_atexit@plt+0x87680> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [r1, #2] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6bc <__cxa_atexit@plt+0x3f2f0c> │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 93e04 <__cxa_atexit@plt+0x87654> │ │ │ │ + ldr r7, [pc, #80] @ 93e34 <__cxa_atexit@plt+0x87684> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - addseq r9, r7, #240, 26 @ 0x3c00 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 93e28 <__cxa_atexit@plt+0x87678> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r6, #8 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r3, r8, #212, 2 @ 0x35 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + adcseq r3, r8, #144, 4 │ │ │ │ + adcseq r3, r8, #60, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 90c90 <__cxa_atexit@plt+0x844e0> │ │ │ │ - addseq r9, r7, #216, 26 @ 0x3600 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 911cc <__cxa_atexit@plt+0x84a1c> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 93e58 <__cxa_atexit@plt+0x876a8> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 93e88 <__cxa_atexit@plt+0x876d8> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #32] @ 93e98 <__cxa_atexit@plt+0x876e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r3, r8, #168 @ 0xa8 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #40 @ 0x28 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 911e8 <__cxa_atexit@plt+0x84a38> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr lr, [pc, #212] @ 911f8 <__cxa_atexit@plt+0x84a48> │ │ │ │ - mov r8, r9 │ │ │ │ - mov sl, #0 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ - mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ - str lr, [r8, #4]! │ │ │ │ - ldr lr, [pc, #184] @ 911fc <__cxa_atexit@plt+0x84a4c> │ │ │ │ - add ip, r8, #8 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - stm ip, {r2, r3, lr} │ │ │ │ - str r0, [r8, #24] │ │ │ │ - str r8, [r8, #20] │ │ │ │ - ldr r2, [r1, #4] │ │ │ │ - sub lr, r6, #18 │ │ │ │ - add r0, r1, #4 │ │ │ │ - mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r0] │ │ │ │ - strex r3, lr, [r0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 91164 <__cxa_atexit@plt+0x849b4> │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r0, [pc, #128] @ 91200 <__cxa_atexit@plt+0x84a50> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - cmp r3, r0 │ │ │ │ - bne 91190 <__cxa_atexit@plt+0x849e0> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 3eb924 <__cxa_atexit@plt+0x3df174> │ │ │ │ - ldr r3, [pc, #108] @ 91204 <__cxa_atexit@plt+0x84a54> │ │ │ │ - ldr r2, [pc, #108] @ 91208 <__cxa_atexit@plt+0x84a58> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #32]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str r8, [r9, #8] │ │ │ │ - beq 911e0 <__cxa_atexit@plt+0x84a30> │ │ │ │ - ldr r3, [pc, #76] @ 9120c <__cxa_atexit@plt+0x84a5c> │ │ │ │ - mov r8, r7 │ │ │ │ + bcc 93ed8 <__cxa_atexit@plt+0x87728> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #40] @ 93ef4 <__cxa_atexit@plt+0x87744> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 93ef8 <__cxa_atexit@plt+0x87748> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 14f03e0 <__cxa_atexit@plt+0x14e3c30> │ │ │ │ - ldr r7, [pc, #60] @ 91210 <__cxa_atexit@plt+0x84a60> │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r3, r8, #84 @ 0x54 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 93f84 <__cxa_atexit@plt+0x877d4> │ │ │ │ + ldr r6, [pc, #132] @ 93fa4 <__cxa_atexit@plt+0x877f4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r6, r7, r8} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 93f70 <__cxa_atexit@plt+0x877c0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 93f90 <__cxa_atexit@plt+0x877e0> │ │ │ │ + ldr r2, [pc, #88] @ 93fa8 <__cxa_atexit@plt+0x877f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r7} │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 93ff8 <__cxa_atexit@plt+0x87848> │ │ │ │ + ldr r2, [pc, #52] @ 94004 <__cxa_atexit@plt+0x87854> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + str r7, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffff6e0 │ │ │ │ - adcseq r5, r8, #4, 28 @ 0x40 │ │ │ │ - adcseq r6, r8, #216 @ 0xd8 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xfffff8e4 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - adcseq r6, r8, #132 @ 0x84 │ │ │ │ - addseq r9, r7, #164, 24 @ 0xa400 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 91238 <__cxa_atexit@plt+0x84a88> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 14f03e0 <__cxa_atexit@plt+0x14e3c30> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - addseq r9, r7, #124, 24 @ 0x7c00 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + addseq r0, r7, #216, 6 @ 0x60000003 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 940c0 <__cxa_atexit@plt+0x87910> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 940c8 <__cxa_atexit@plt+0x87918> │ │ │ │ + ldr r7, [pc, #192] @ 94104 <__cxa_atexit@plt+0x87954> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #188] @ 94108 <__cxa_atexit@plt+0x87958> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #184] @ 9410c <__cxa_atexit@plt+0x8795c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #176] @ 94110 <__cxa_atexit@plt+0x87960> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, lr} │ │ │ │ + sub r8, r6, #1 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 940e4 <__cxa_atexit@plt+0x87934> │ │ │ │ + ldr r7, [pc, #144] @ 94114 <__cxa_atexit@plt+0x87964> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #140] @ 94118 <__cxa_atexit@plt+0x87968> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 940b0 <__cxa_atexit@plt+0x87900> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1e9b8 <__cxa_atexit@plt+0x12208> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 940d0 <__cxa_atexit@plt+0x87920> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #76] @ 94124 <__cxa_atexit@plt+0x87974> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 9411c <__cxa_atexit@plt+0x8796c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #44] @ 94120 <__cxa_atexit@plt+0x87970> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + adcseq r2, r8, #56, 30 @ 0xe0 │ │ │ │ + adcseq r2, r8, #216, 28 @ 0xd80 │ │ │ │ + @ instruction: 0xfff8a930 │ │ │ │ + adcseq r2, r8, #168, 30 @ 0x2a0 │ │ │ │ + addseq r0, r7, #148, 2 @ 0x25 │ │ │ │ + adcseq r2, r8, #64, 30 @ 0x100 │ │ │ │ + addseq r3, r7, #108, 14 @ 0x1b00000 │ │ │ │ + addseq r0, r7, #188, 4 @ 0xc000000b │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #36] @ 91274 <__cxa_atexit@plt+0x84ac4> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 94150 <__cxa_atexit@plt+0x879a0> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + addseq r0, r7, #164, 4 @ 0x4000000a │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 941f8 <__cxa_atexit@plt+0x87a48> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [pc, #168] @ 94220 <__cxa_atexit@plt+0x87a70> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + and r0, r1, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 941c0 <__cxa_atexit@plt+0x87a10> │ │ │ │ + ldr lr, [pc, #152] @ 94228 <__cxa_atexit@plt+0x87a78> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #148] @ 9422c <__cxa_atexit@plt+0x87a7c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [r1, #2] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff6b4 <__cxa_atexit@plt+0x3f2f04> │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 94200 <__cxa_atexit@plt+0x87a50> │ │ │ │ + ldr r7, [pc, #80] @ 94230 <__cxa_atexit@plt+0x87a80> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 94224 <__cxa_atexit@plt+0x87a74> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r6, #8 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r2, r8, #216, 26 @ 0x3600 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + adcseq r2, r8, #148, 28 @ 0x940 │ │ │ │ + adcseq r2, r8, #64, 26 @ 0x1000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 94254 <__cxa_atexit@plt+0x87aa4> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9126c <__cxa_atexit@plt+0x84abc> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 90c90 <__cxa_atexit@plt+0x844e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq r9, r7, #64, 24 @ 0x4000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 90c90 <__cxa_atexit@plt+0x844e0> │ │ │ │ - addseq r9, r7, #40, 24 @ 0x2800 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 912b4 <__cxa_atexit@plt+0x84b04> │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #10 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 94284 <__cxa_atexit@plt+0x87ad4> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #32] @ 94294 <__cxa_atexit@plt+0x87ae4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r2, r8, #172, 24 @ 0xac00 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 942d4 <__cxa_atexit@plt+0x87b24> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #40] @ 942f0 <__cxa_atexit@plt+0x87b40> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 942f4 <__cxa_atexit@plt+0x87b44> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 3eb91c <__cxa_atexit@plt+0x3df16c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - addseq r9, r7, #0, 24 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r2, r8, #88, 24 @ 0x5800 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 94380 <__cxa_atexit@plt+0x87bd0> │ │ │ │ + ldr r6, [pc, #132] @ 943a0 <__cxa_atexit@plt+0x87bf0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r6, r7, r8} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 9436c <__cxa_atexit@plt+0x87bbc> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 9438c <__cxa_atexit@plt+0x87bdc> │ │ │ │ + ldr r2, [pc, #88] @ 943a4 <__cxa_atexit@plt+0x87bf4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r7} │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, sl │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 91324 <__cxa_atexit@plt+0x84b74> │ │ │ │ - ldr r3, [pc, #92] @ 9133c <__cxa_atexit@plt+0x84b8c> │ │ │ │ - ldr r2, [pc, #92] @ 91340 <__cxa_atexit@plt+0x84b90> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ + bcc 943f4 <__cxa_atexit@plt+0x87c44> │ │ │ │ + ldr r2, [pc, #52] @ 94400 <__cxa_atexit@plt+0x87c50> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str r1, [r9, #8] │ │ │ │ - beq 9131c <__cxa_atexit@plt+0x84b6c> │ │ │ │ - ldr r3, [pc, #52] @ 91344 <__cxa_atexit@plt+0x84b94> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 14f03e0 <__cxa_atexit@plt+0x14e3c30> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + str r7, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + addseq pc, r6, #160, 30 @ 0x280 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 944bc <__cxa_atexit@plt+0x87d0c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 944c4 <__cxa_atexit@plt+0x87d14> │ │ │ │ + ldr r7, [pc, #192] @ 94500 <__cxa_atexit@plt+0x87d50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #188] @ 94504 <__cxa_atexit@plt+0x87d54> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #184] @ 94508 <__cxa_atexit@plt+0x87d58> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #176] @ 9450c <__cxa_atexit@plt+0x87d5c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, lr} │ │ │ │ + sub r8, r6, #1 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 944e0 <__cxa_atexit@plt+0x87d30> │ │ │ │ + ldr r7, [pc, #144] @ 94510 <__cxa_atexit@plt+0x87d60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #140] @ 94514 <__cxa_atexit@plt+0x87d64> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 944ac <__cxa_atexit@plt+0x87cfc> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1e9b8 <__cxa_atexit@plt+0x12208> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 91348 <__cxa_atexit@plt+0x84b98> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xfffff444 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - addseq r9, r7, #108, 22 @ 0x1b000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 91370 <__cxa_atexit@plt+0x84bc0> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 14f03e0 <__cxa_atexit@plt+0x14e3c30> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - addseq r9, r7, #68, 22 @ 0x11000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #36] @ 913ac <__cxa_atexit@plt+0x84bfc> │ │ │ │ + mov r6, r3 │ │ │ │ + b 944cc <__cxa_atexit@plt+0x87d1c> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #76] @ 94520 <__cxa_atexit@plt+0x87d70> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 913a4 <__cxa_atexit@plt+0x84bf4> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 90c90 <__cxa_atexit@plt+0x844e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq r9, r7, #8, 22 @ 0x2000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 90c90 <__cxa_atexit@plt+0x844e0> │ │ │ │ - addseq r9, r7, #240, 20 @ 0xf0000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 913ec <__cxa_atexit@plt+0x84c3c> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 14f03e0 <__cxa_atexit@plt+0x14e3c30> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - addseq r9, r7, #200, 20 @ 0xc8000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #36] @ 91428 <__cxa_atexit@plt+0x84c78> │ │ │ │ + ldr r7, [pc, #48] @ 94518 <__cxa_atexit@plt+0x87d68> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 91420 <__cxa_atexit@plt+0x84c70> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 90c90 <__cxa_atexit@plt+0x844e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r5, [pc, #44] @ 9451c <__cxa_atexit@plt+0x87d6c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq r9, r7, #140, 20 @ 0x8c000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 90c90 <__cxa_atexit@plt+0x844e0> │ │ │ │ - addseq r9, r7, #116, 20 @ 0x74000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + adcseq r2, r8, #60, 22 @ 0xf000 │ │ │ │ + adcseq r2, r8, #220, 20 @ 0xdc000 │ │ │ │ + @ instruction: 0xfff8a534 │ │ │ │ + adcseq r2, r8, #172, 22 @ 0x2b000 │ │ │ │ + addseq pc, r6, #152, 26 @ 0x2600 │ │ │ │ + adcseq r2, r8, #68, 22 @ 0x11000 │ │ │ │ + addseq r3, r7, #120, 6 @ 0xe0000001 │ │ │ │ + addseq pc, r6, #132, 28 @ 0x840 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 91468 <__cxa_atexit@plt+0x84cb8> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - mov r8, r7 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 9454c <__cxa_atexit@plt+0x87d9c> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 3ff644 <__cxa_atexit@plt+0x3f2e94> │ │ │ │ + addseq pc, r6, #108, 28 @ 0x6c0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r8 │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 945bc <__cxa_atexit@plt+0x87e0c> │ │ │ │ + ldr r3, [pc, #112] @ 945e4 <__cxa_atexit@plt+0x87e34> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb91c <__cxa_atexit@plt+0x3df16c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - addseq r9, r7, #76, 20 @ 0x4c000 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #36] @ 914a4 <__cxa_atexit@plt+0x84cf4> │ │ │ │ + ldr r2, [pc, #108] @ 945e8 <__cxa_atexit@plt+0x87e38> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #104] @ 945ec <__cxa_atexit@plt+0x87e3c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + add r3, r3, #2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 945ac <__cxa_atexit@plt+0x87dfc> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 1e9b8 <__cxa_atexit@plt+0x12208> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 945f0 <__cxa_atexit@plt+0x87e40> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9149c <__cxa_atexit@plt+0x84cec> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 90c90 <__cxa_atexit@plt+0x844e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r3, [pc, #40] @ 945f4 <__cxa_atexit@plt+0x87e44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #36] @ 945f8 <__cxa_atexit@plt+0x87e48> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + add r8, r3, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - addseq r9, r7, #16, 20 @ 0x10000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 90c90 <__cxa_atexit@plt+0x844e0> │ │ │ │ - addseq r9, r7, #220, 18 @ 0x370000 │ │ │ │ + addseq pc, r6, #248, 26 @ 0x3e00 │ │ │ │ + @ instruction: 0xfff8a438 │ │ │ │ + adcseq r2, r8, #124, 18 @ 0x1f0000 │ │ │ │ + addseq pc, r6, #188, 24 @ 0xbc00 │ │ │ │ + addseq pc, r6, #160, 26 @ 0x2800 │ │ │ │ + adcseq r2, r8, #44, 18 @ 0xb0000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 91524 <__cxa_atexit@plt+0x84d74> │ │ │ │ - ldr r2, [pc, #120] @ 9155c <__cxa_atexit@plt+0x84dac> │ │ │ │ - ldr r7, [r8, #6] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 94658 <__cxa_atexit@plt+0x87ea8> │ │ │ │ + ldr r7, [pc, #84] @ 94678 <__cxa_atexit@plt+0x87ec8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #80] @ 9467c <__cxa_atexit@plt+0x87ecc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + tst sl, #3 │ │ │ │ + beq 9464c <__cxa_atexit@plt+0x87e9c> │ │ │ │ + mov r7, sl │ │ │ │ + b 268b4 <__cxa_atexit@plt+0x1a104> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 94680 <__cxa_atexit@plt+0x87ed0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #28] @ 94684 <__cxa_atexit@plt+0x87ed4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfff9228c │ │ │ │ + adcseq r2, r8, #8, 20 @ 0x8000 │ │ │ │ + addseq pc, r6, #96, 24 @ 0x6000 │ │ │ │ + adcseq r2, r8, #204, 18 @ 0x330000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 94718 <__cxa_atexit@plt+0x87f68> │ │ │ │ + ldr r2, [pc, #144] @ 94738 <__cxa_atexit@plt+0x87f88> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r5] │ │ │ │ ands r2, r7, #3 │ │ │ │ - str r8, [r5] │ │ │ │ - beq 91534 <__cxa_atexit@plt+0x84d84> │ │ │ │ + beq 946ec <__cxa_atexit@plt+0x87f3c> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 91540 <__cxa_atexit@plt+0x84d90> │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 91548 <__cxa_atexit@plt+0x84d98> │ │ │ │ - ldr r7, [pc, #84] @ 91568 <__cxa_atexit@plt+0x84db8> │ │ │ │ - mov r9, #0 │ │ │ │ + bne 946f4 <__cxa_atexit@plt+0x87f44> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 94724 <__cxa_atexit@plt+0x87f74> │ │ │ │ + ldr r7, [pc, #100] @ 9473c <__cxa_atexit@plt+0x87f8c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9470c <__cxa_atexit@plt+0x87f5c> │ │ │ │ mov r7, r8 │ │ │ │ - b 3eb724 <__cxa_atexit@plt+0x3def74> │ │ │ │ - ldr r7, [pc, #56] @ 91564 <__cxa_atexit@plt+0x84db4> │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ + b 9497c <__cxa_atexit@plt+0x881cc> │ │ │ │ ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #72] @ 94744 <__cxa_atexit@plt+0x87f94> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 91560 <__cxa_atexit@plt+0x84db0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 94740 <__cxa_atexit@plt+0x87f90> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - addseq r9, r7, #52, 18 @ 0xd0000 │ │ │ │ - addseq r8, r7, #244, 30 @ 0x3d0 │ │ │ │ - @ instruction: 0xfffff18c │ │ │ │ - addseq r9, r7, #24, 18 @ 0x60000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r0, lsr #5 │ │ │ │ + addseq r3, r7, #124, 2 │ │ │ │ + adcseq r2, r8, #4, 16 @ 0x40000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 915c0 <__cxa_atexit@plt+0x84e10> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 915d4 <__cxa_atexit@plt+0x84e24> │ │ │ │ - ldr r7, [pc, #76] @ 915e8 <__cxa_atexit@plt+0x84e38> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 915c8 <__cxa_atexit@plt+0x84e18> │ │ │ │ - ldr r7, [pc, #60] @ 915ec <__cxa_atexit@plt+0x84e3c> │ │ │ │ - mov r9, #0 │ │ │ │ + bne 94788 <__cxa_atexit@plt+0x87fd8> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 947a8 <__cxa_atexit@plt+0x87ff8> │ │ │ │ + ldr r7, [pc, #72] @ 947bc <__cxa_atexit@plt+0x8800c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9479c <__cxa_atexit@plt+0x87fec> │ │ │ │ mov r7, r8 │ │ │ │ - b 3eb724 <__cxa_atexit@plt+0x3def74> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + b 9497c <__cxa_atexit@plt+0x881cc> │ │ │ │ + ldr r7, [pc, #52] @ 947c4 <__cxa_atexit@plt+0x88014> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 915f0 <__cxa_atexit@plt+0x84e40> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r3, #8 │ │ │ │ + ldr r7, [pc, #16] @ 947c0 <__cxa_atexit@plt+0x88010> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff0dc │ │ │ │ - @ instruction: 0xfffff0f0 │ │ │ │ - addseq r9, r7, #168, 16 @ 0xa80000 │ │ │ │ - addseq r9, r7, #232, 16 @ 0xe80000 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 91674 <__cxa_atexit@plt+0x84ec4> │ │ │ │ - ldr r7, [pc, #128] @ 91698 <__cxa_atexit@plt+0x84ee8> │ │ │ │ - mov r2, r5 │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r2, #-4]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - beq 91664 <__cxa_atexit@plt+0x84eb4> │ │ │ │ - ldr r7, [pc, #104] @ 9169c <__cxa_atexit@plt+0x84eec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #24 │ │ │ │ + andeq r0, r0, r4, lsl #4 │ │ │ │ + addseq r3, r7, #248 @ 0xf8 │ │ │ │ + adcseq r2, r8, #112, 14 @ 0x1c00000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 94868 <__cxa_atexit@plt+0x880b8> │ │ │ │ + ldr r2, [pc, #160] @ 94888 <__cxa_atexit@plt+0x880d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #152] @ 9488c <__cxa_atexit@plt+0x880dc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 9483c <__cxa_atexit@plt+0x8808c> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 94844 <__cxa_atexit@plt+0x88094> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r7, r3, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 91684 <__cxa_atexit@plt+0x84ed4> │ │ │ │ - ldr r7, [pc, #92] @ 916a8 <__cxa_atexit@plt+0x84ef8> │ │ │ │ - ldr r3, [pc, #92] @ 916ac <__cxa_atexit@plt+0x84efc> │ │ │ │ + bhi 94874 <__cxa_atexit@plt+0x880c4> │ │ │ │ + ldr r7, [pc, #104] @ 94890 <__cxa_atexit@plt+0x880e0> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - add r7, r3, #2 │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - b 3eb914 <__cxa_atexit@plt+0x3df164> │ │ │ │ - ldr r0, [r9] │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9485c <__cxa_atexit@plt+0x880ac> │ │ │ │ + mov r7, r8 │ │ │ │ + b 9497c <__cxa_atexit@plt+0x881cc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #76] @ 94898 <__cxa_atexit@plt+0x880e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r3, #-8]! │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 916a4 <__cxa_atexit@plt+0x84ef4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 916a0 <__cxa_atexit@plt+0x84ef0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - addseq r9, r7, #84, 16 @ 0x540000 │ │ │ │ - addseq r9, r7, #112, 16 @ 0x700000 │ │ │ │ - @ instruction: 0xfffff628 │ │ │ │ - addseq r9, r7, #64, 16 @ 0x400000 │ │ │ │ - addseq r9, r7, #48, 16 @ 0x300000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #72] @ 91714 <__cxa_atexit@plt+0x84f64> │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - sub r7, r3, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 91700 <__cxa_atexit@plt+0x84f50> │ │ │ │ - ldr r7, [pc, #48] @ 91718 <__cxa_atexit@plt+0x84f68> │ │ │ │ - ldr r3, [pc, #48] @ 9171c <__cxa_atexit@plt+0x84f6c> │ │ │ │ - stmda r5, {r8, r9} │ │ │ │ + ldr r7, [pc, #24] @ 94894 <__cxa_atexit@plt+0x880e4> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - add r7, r3, #2 │ │ │ │ - b 3eb914 <__cxa_atexit@plt+0x3df164> │ │ │ │ - ldr r7, [pc, #24] @ 91720 <__cxa_atexit@plt+0x84f70> │ │ │ │ + sub r5, r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0xfffff588 │ │ │ │ - addseq r9, r7, #160, 14 @ 0x2800000 │ │ │ │ - addseq r9, r7, #216, 14 @ 0x3600000 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + adcseq r2, r8, #92, 14 @ 0x1700000 │ │ │ │ + andeq r0, r0, r0, asr r1 │ │ │ │ + addseq r3, r7, #44 @ 0x2c │ │ │ │ + adcseq r2, r8, #180, 12 @ 0xb400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 91740 <__cxa_atexit@plt+0x84f90> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 948dc <__cxa_atexit@plt+0x8812c> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 948fc <__cxa_atexit@plt+0x8814c> │ │ │ │ + ldr r7, [pc, #72] @ 94910 <__cxa_atexit@plt+0x88160> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 948f0 <__cxa_atexit@plt+0x88140> │ │ │ │ + mov r7, r8 │ │ │ │ + b 9497c <__cxa_atexit@plt+0x881cc> │ │ │ │ + ldr r7, [pc, #52] @ 94918 <__cxa_atexit@plt+0x88168> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - adcseq r5, r8, #216, 14 @ 0x3600000 │ │ │ │ - addseq r9, r7, #160, 14 @ 0x2800000 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 917c4 <__cxa_atexit@plt+0x85014> │ │ │ │ - ldr r7, [pc, #128] @ 917e8 <__cxa_atexit@plt+0x85038> │ │ │ │ - mov r2, r5 │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r2, #-4]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - beq 917b4 <__cxa_atexit@plt+0x85004> │ │ │ │ - ldr r7, [pc, #104] @ 917ec <__cxa_atexit@plt+0x8503c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 94914 <__cxa_atexit@plt+0x88164> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #24 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + addseq r2, r7, #164, 30 @ 0x290 │ │ │ │ + adcseq r2, r8, #28, 12 @ 0x1c00000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 917d4 <__cxa_atexit@plt+0x85024> │ │ │ │ - ldr r7, [pc, #92] @ 917f8 <__cxa_atexit@plt+0x85048> │ │ │ │ - ldr r3, [pc, #92] @ 917fc <__cxa_atexit@plt+0x8504c> │ │ │ │ + bhi 9495c <__cxa_atexit@plt+0x881ac> │ │ │ │ + ldr r7, [pc, #48] @ 9496c <__cxa_atexit@plt+0x881bc> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - add r7, r3, #2 │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - b 3eb914 <__cxa_atexit@plt+0x3df164> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 94950 <__cxa_atexit@plt+0x881a0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 9497c <__cxa_atexit@plt+0x881cc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 917f4 <__cxa_atexit@plt+0x85044> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #12] @ 94970 <__cxa_atexit@plt+0x881c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 917f0 <__cxa_atexit@plt+0x85040> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - addseq r9, r7, #4, 14 @ 0x100000 │ │ │ │ - addseq r9, r7, #32, 14 @ 0x800000 │ │ │ │ - @ instruction: 0xfffff4d8 │ │ │ │ - addseq r9, r7, #240, 12 @ 0xf000000 │ │ │ │ - addseq r9, r7, #220, 12 @ 0xdc00000 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + addseq r2, r7, #68, 30 @ 0x110 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9183c <__cxa_atexit@plt+0x8508c> │ │ │ │ - ldr r2, [pc, #40] @ 9184c <__cxa_atexit@plt+0x8509c> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq 949ec <__cxa_atexit@plt+0x8823c> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 949d8 <__cxa_atexit@plt+0x88228> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + sub r3, r3, #3 │ │ │ │ + cmp r3, #5 │ │ │ │ + bhi 949d8 <__cxa_atexit@plt+0x88228> │ │ │ │ + add r2, pc, #4 │ │ │ │ + ldr r3, [r2, r3, lsl #2] │ │ │ │ + add pc, r2, r3 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + ldr r8, [r7, #9] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 852f4 <__cxa_atexit@plt+0x78b44> │ │ │ │ + ldr r7, [pc, #100] @ 94a44 <__cxa_atexit@plt+0x88294> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [r7, #15] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 852f4 <__cxa_atexit@plt+0x78b44> │ │ │ │ + ldr r8, [r7, #5] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 852f4 <__cxa_atexit@plt+0x78b44> │ │ │ │ + ldr r8, [r7, #21] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 852f4 <__cxa_atexit@plt+0x78b44> │ │ │ │ + ldr r3, [r7, #9] │ │ │ │ + ldr r7, [r7, #13] │ │ │ │ + ldr r2, [pc, #40] @ 94a48 <__cxa_atexit@plt+0x88298> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - ldr r5, [pc, #32] @ 91850 <__cxa_atexit@plt+0x850a0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 152998 <__cxa_atexit@plt+0x1461e8> │ │ │ │ - ldr r7, [pc, #16] @ 91854 <__cxa_atexit@plt+0x850a4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r3, #3 │ │ │ │ + beq 94a38 <__cxa_atexit@plt+0x88288> │ │ │ │ + mov r7, r3 │ │ │ │ + b 94a54 <__cxa_atexit@plt+0x882a4> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - adcseq r5, r8, #52, 20 @ 0x34000 │ │ │ │ - addseq r9, r7, #184, 12 @ 0xb800000 │ │ │ │ - addseq r9, r7, #136, 12 @ 0x8800000 │ │ │ │ + adcseq r2, r8, #32, 10 @ 0x8000000 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #72] @ 918bc <__cxa_atexit@plt+0x8510c> │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - sub r7, r3, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 918a8 <__cxa_atexit@plt+0x850f8> │ │ │ │ - ldr r7, [pc, #48] @ 918c0 <__cxa_atexit@plt+0x85110> │ │ │ │ - ldr r3, [pc, #48] @ 918c4 <__cxa_atexit@plt+0x85114> │ │ │ │ - stmda r5, {r8, r9} │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + ldr r7, [r6, #4]! │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 94ab0 <__cxa_atexit@plt+0x88300> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 94af0 <__cxa_atexit@plt+0x88340> │ │ │ │ + ldr r3, [pc, #236] @ 94b6c <__cxa_atexit@plt+0x883bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - add r7, r3, #2 │ │ │ │ - b 3eb914 <__cxa_atexit@plt+0x3df164> │ │ │ │ - ldr r7, [pc, #24] @ 918c8 <__cxa_atexit@plt+0x85118> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [r6] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 94b20 <__cxa_atexit@plt+0x88370> │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 94b44 <__cxa_atexit@plt+0x88394> │ │ │ │ + ldr r7, [pc, #208] @ 94b70 <__cxa_atexit@plt+0x883c0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0xfffff3e0 │ │ │ │ - addseq r9, r7, #248, 10 @ 0x3e000000 │ │ │ │ - addseq r9, r7, #48, 12 @ 0x3000000 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 94b54 <__cxa_atexit@plt+0x883a4> │ │ │ │ + ldr r2, [pc, #180] @ 94b7c <__cxa_atexit@plt+0x883cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r3, [r3, #2] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + ldr r2, [pc, #164] @ 94b80 <__cxa_atexit@plt+0x883d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r9, #8] │ │ │ │ + add lr, r9, #12 │ │ │ │ + stm lr, {r2, r3, r9} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 94b5c <__cxa_atexit@plt+0x883ac> │ │ │ │ + ldr r2, [pc, #112] @ 94b78 <__cxa_atexit@plt+0x883c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r3, #7] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff6c4 <__cxa_atexit@plt+0x3f2f14> │ │ │ │ + ldr r5, [pc, #76] @ 94b74 <__cxa_atexit@plt+0x883c4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r5, [r6] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 94b44 <__cxa_atexit@plt+0x88394> │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ + b 9497c <__cxa_atexit@plt+0x881cc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #24 │ │ │ │ + b 94b60 <__cxa_atexit@plt+0x883b0> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + adcseq r2, r8, #96, 8 @ 0x60000000 │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + @ instruction: 0xfffffb84 │ │ │ │ + @ instruction: 0xfffffd04 │ │ │ │ + adcseq r2, r8, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 918e8 <__cxa_atexit@plt+0x85138> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 94bb4 <__cxa_atexit@plt+0x88404> │ │ │ │ + ldr r3, [pc, #48] @ 94bd0 <__cxa_atexit@plt+0x88420> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 94bc8 <__cxa_atexit@plt+0x88418> │ │ │ │ + b 9497c <__cxa_atexit@plt+0x881cc> │ │ │ │ + ldr r7, [pc, #24] @ 94bd4 <__cxa_atexit@plt+0x88424> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - adcseq r5, r8, #48, 12 @ 0x3000000 │ │ │ │ - addseq r9, r7, #8, 12 @ 0x800000 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + adcseq r2, r8, #68, 6 @ 0x10000001 │ │ │ │ + addseq r2, r7, #228, 24 @ 0xe400 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 91928 <__cxa_atexit@plt+0x85178> │ │ │ │ - ldr r2, [pc, #40] @ 91938 <__cxa_atexit@plt+0x85188> │ │ │ │ + bhi 94c0c <__cxa_atexit@plt+0x8845c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 94c14 <__cxa_atexit@plt+0x88464> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 94de0 <__cxa_atexit@plt+0x88630> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r2, r8, #84, 6 @ 0x50000001 │ │ │ │ + addseq r2, r7, #96, 14 @ 0x1800000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 94ca8 <__cxa_atexit@plt+0x884f8> │ │ │ │ + ldr r1, [pc, #120] @ 94cb0 <__cxa_atexit@plt+0x88500> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-12]! │ │ │ │ + ldr r1, [pc, #104] @ 94cb4 <__cxa_atexit@plt+0x88504> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r1, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 94c8c <__cxa_atexit@plt+0x884dc> │ │ │ │ + ldr r2, [pc, #88] @ 94cb8 <__cxa_atexit@plt+0x88508> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - ldr r5, [pc, #32] @ 9193c <__cxa_atexit@plt+0x8518c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ + add sl, r3, #3 │ │ │ │ + ldm sl, {r7, r9, sl} │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-20]! @ 0xffffffec │ │ │ │ + str sl, [r3, #4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 94c9c <__cxa_atexit@plt+0x884ec> │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 84f70 <__cxa_atexit@plt+0x787c0> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 152998 <__cxa_atexit@plt+0x1461e8> │ │ │ │ - ldr r7, [pc, #16] @ 91940 <__cxa_atexit@plt+0x85190> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - adcseq r5, r8, #72, 18 @ 0x120000 │ │ │ │ - addseq r9, r7, #204, 10 @ 0x33000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + adcseq r2, r8, #4, 6 @ 0x10000000 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + addseq r2, r7, #188, 12 @ 0xbc00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r3, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + ldr r1, [pc, #52] @ 94d14 <__cxa_atexit@plt+0x88564> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 94d08 <__cxa_atexit@plt+0x88558> │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldr r9, [r5], #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 84f70 <__cxa_atexit@plt+0x787c0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + addseq r2, r7, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r8, r7 │ │ │ │ + b 84f70 <__cxa_atexit@plt+0x787c0> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ - mov r9, r8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9198c <__cxa_atexit@plt+0x851dc> │ │ │ │ - ldr r2, [pc, #60] @ 919a4 <__cxa_atexit@plt+0x851f4> │ │ │ │ - ldr r1, [pc, #60] @ 919a8 <__cxa_atexit@plt+0x851f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi 94d6c <__cxa_atexit@plt+0x885bc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 94d74 <__cxa_atexit@plt+0x885c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r5, [pc, #44] @ 919ac <__cxa_atexit@plt+0x851fc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 152998 <__cxa_atexit@plt+0x1461e8> │ │ │ │ - ldr r7, [pc, #28] @ 919b0 <__cxa_atexit@plt+0x85200> │ │ │ │ - ldr r8, [pc, #28] @ 919b4 <__cxa_atexit@plt+0x85204> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r2, r8, #244, 2 @ 0x3d │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 94dbc <__cxa_atexit@plt+0x8860c> │ │ │ │ + ldr r2, [pc, #44] @ 94dcc <__cxa_atexit@plt+0x8861c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ - adcseq r5, r8, #16, 12 @ 0x1000000 │ │ │ │ - adcseq r5, r8, #228, 16 @ 0xe40000 │ │ │ │ - addseq r9, r7, #104, 10 @ 0x1a000000 │ │ │ │ - adcseq r5, r8, #228, 10 @ 0x39000000 │ │ │ │ - addseq r9, r7, #76, 10 @ 0x13000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + addseq r2, r7, #164, 10 @ 0x29000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r8 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 91a04 <__cxa_atexit@plt+0x85254> │ │ │ │ - ldr r2, [pc, #60] @ 91a1c <__cxa_atexit@plt+0x8526c> │ │ │ │ - ldr r1, [pc, #60] @ 91a20 <__cxa_atexit@plt+0x85270> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r5, [pc, #44] @ 91a24 <__cxa_atexit@plt+0x85274> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ + bhi 94e8c <__cxa_atexit@plt+0x886dc> │ │ │ │ + ldr r7, [pc, #192] @ 94eb4 <__cxa_atexit@plt+0x88704> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 94e68 <__cxa_atexit@plt+0x886b8> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 94e78 <__cxa_atexit@plt+0x886c8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 94e9c <__cxa_atexit@plt+0x886ec> │ │ │ │ + ldr r7, [pc, #160] @ 94ec0 <__cxa_atexit@plt+0x88710> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #156] @ 94ec4 <__cxa_atexit@plt+0x88714> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #152] @ 94ec8 <__cxa_atexit@plt+0x88718> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str r9, [r1, #12]! │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 152998 <__cxa_atexit@plt+0x1461e8> │ │ │ │ - ldr r7, [pc, #28] @ 91a28 <__cxa_atexit@plt+0x85278> │ │ │ │ - ldr r8, [pc, #28] @ 91a2c <__cxa_atexit@plt+0x8527c> │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 94ebc <__cxa_atexit@plt+0x8870c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 94eb8 <__cxa_atexit@plt+0x88708> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - adcseq r5, r8, #152, 10 @ 0x26000000 │ │ │ │ - adcseq r5, r8, #108, 16 @ 0x6c0000 │ │ │ │ - addseq r9, r7, #240, 8 @ 0xf0000000 │ │ │ │ - adcseq r5, r8, #108, 10 @ 0x1b000000 │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + addseq r2, r7, #48, 20 @ 0x30000 │ │ │ │ + adcseq r2, r8, #180, 2 @ 0x2d │ │ │ │ + @ instruction: 0xfffffdc0 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + addseq r2, r7, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 91a88 <__cxa_atexit@plt+0x852d8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 91a80 <__cxa_atexit@plt+0x852d0> │ │ │ │ - ldr r3, [pc, #48] @ 91a90 <__cxa_atexit@plt+0x852e0> │ │ │ │ - ldr r8, [pc, #48] @ 91a94 <__cxa_atexit@plt+0x852e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #40] @ 91a98 <__cxa_atexit@plt+0x852e8> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 94f44 <__cxa_atexit@plt+0x88794> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 94f58 <__cxa_atexit@plt+0x887a8> │ │ │ │ + ldr r2, [pc, #112] @ 94f6c <__cxa_atexit@plt+0x887bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #108] @ 94f70 <__cxa_atexit@plt+0x887c0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #104] @ 94f74 <__cxa_atexit@plt+0x887c4> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 15bacf4 <__cxa_atexit@plt+0x15ae544> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + mov r2, r6 │ │ │ │ + str r8, [r2, #12]! │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 94f68 <__cxa_atexit@plt+0x887b8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r2, r8, #232 @ 0xe8 │ │ │ │ + @ instruction: 0xfffffce4 │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + @ instruction: 0xfffffd14 │ │ │ │ + addseq r2, r7, #168, 6 @ 0xa0000002 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 94fc8 <__cxa_atexit@plt+0x88818> │ │ │ │ + ldr r2, [pc, #56] @ 94fd0 <__cxa_atexit@plt+0x88820> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + ldr r2, [pc, #44] @ 94fd4 <__cxa_atexit@plt+0x88824> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 94fbc <__cxa_atexit@plt+0x8880c> │ │ │ │ + mov r7, r3 │ │ │ │ + b 94fe4 <__cxa_atexit@plt+0x88834> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - rsbeq lr, r3, #87 @ 0x57 │ │ │ │ - adcseq r5, r8, #132, 8 @ 0x84000000 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq r1, r8, #168, 30 @ 0x2a0 │ │ │ │ + addseq r2, r7, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r5, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #96] @ 9505c <__cxa_atexit@plt+0x888ac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r3, {r2, r5} │ │ │ │ + mov r5, r3 │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 95054 <__cxa_atexit@plt+0x888a4> │ │ │ │ + ldr r2, [pc, #72] @ 95060 <__cxa_atexit@plt+0x888b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 95054 <__cxa_atexit@plt+0x888a4> │ │ │ │ + ldr r2, [pc, #44] @ 95064 <__cxa_atexit@plt+0x888b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 95054 <__cxa_atexit@plt+0x888a4> │ │ │ │ + b 95110 <__cxa_atexit@plt+0x88960> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + addseq r2, r7, #184, 4 @ 0x8000000b │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #68] @ 950c0 <__cxa_atexit@plt+0x88910> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 950b8 <__cxa_atexit@plt+0x88908> │ │ │ │ + ldr r3, [pc, #40] @ 950c4 <__cxa_atexit@plt+0x88914> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 950b8 <__cxa_atexit@plt+0x88908> │ │ │ │ + b 95110 <__cxa_atexit@plt+0x88960> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + addseq r2, r7, #88, 4 @ 0x80000005 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 95100 <__cxa_atexit@plt+0x88950> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 950f8 <__cxa_atexit@plt+0x88948> │ │ │ │ + b 95110 <__cxa_atexit@plt+0x88960> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + addseq r2, r7, #28, 4 @ 0xc0000001 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 9518c <__cxa_atexit@plt+0x889dc> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 951a8 <__cxa_atexit@plt+0x889f8> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + sub r3, r3, #2 │ │ │ │ + cmp r3, #7 │ │ │ │ + bhi 951f0 <__cxa_atexit@plt+0x88a40> │ │ │ │ + add r0, pc, #4 │ │ │ │ + ldr r3, [r0, r3, lsl #2] │ │ │ │ + add pc, r0, r3 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 952bc <__cxa_atexit@plt+0x88b0c> │ │ │ │ + ldr r7, [pc, #380] @ 95304 <__cxa_atexit@plt+0x88b54> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 951c0 <__cxa_atexit@plt+0x88a10> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 952bc <__cxa_atexit@plt+0x88b0c> │ │ │ │ + ldr r7, [pc, #344] @ 952fc <__cxa_atexit@plt+0x88b4c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 951c0 <__cxa_atexit@plt+0x88a10> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 952bc <__cxa_atexit@plt+0x88b0c> │ │ │ │ + ldr r7, [pc, #308] @ 952f4 <__cxa_atexit@plt+0x88b44> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr lr, [pc, #300] @ 952f8 <__cxa_atexit@plt+0x88b48> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r1, r1, r2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 952bc <__cxa_atexit@plt+0x88b0c> │ │ │ │ + ldr r7, [pc, #248] @ 95300 <__cxa_atexit@plt+0x88b50> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b 951c4 <__cxa_atexit@plt+0x88a14> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 952bc <__cxa_atexit@plt+0x88b0c> │ │ │ │ + ldr r7, [pc, #228] @ 9530c <__cxa_atexit@plt+0x88b5c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 951c0 <__cxa_atexit@plt+0x88a10> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 952bc <__cxa_atexit@plt+0x88b0c> │ │ │ │ + ldr r7, [pc, #196] @ 95308 <__cxa_atexit@plt+0x88b58> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 951c0 <__cxa_atexit@plt+0x88a10> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r7, [r5] │ │ │ │ + add r3, r6, #16 │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #1 │ │ │ │ + bne 952a4 <__cxa_atexit@plt+0x88af4> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 952cc <__cxa_atexit@plt+0x88b1c> │ │ │ │ + ldr r7, [pc, #164] @ 95318 <__cxa_atexit@plt+0x88b68> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 951c0 <__cxa_atexit@plt+0x88a10> │ │ │ │ + ldr r3, [pc, #160] @ 95320 <__cxa_atexit@plt+0x88b70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #148] @ 95324 <__cxa_atexit@plt+0x88b74> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #140] @ 95328 <__cxa_atexit@plt+0x88b78> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #2 │ │ │ │ + b 3ff78c <__cxa_atexit@plt+0x3f2fdc> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 952d8 <__cxa_atexit@plt+0x88b28> │ │ │ │ + ldr r7, [pc, #88] @ 95310 <__cxa_atexit@plt+0x88b60> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 951c0 <__cxa_atexit@plt+0x88a10> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldr r6, [pc, #72] @ 9531c <__cxa_atexit@plt+0x88b6c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b 952e0 <__cxa_atexit@plt+0x88b30> │ │ │ │ + ldr r6, [pc, #52] @ 95314 <__cxa_atexit@plt+0x88b64> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r1, r8, #92, 30 @ 0x170 │ │ │ │ + adcseq r1, r8, #84, 30 @ 0x150 │ │ │ │ + adcseq r1, r8, #128, 30 @ 0x200 │ │ │ │ + adcseq r1, r8, #32, 30 @ 0x80 │ │ │ │ + adcseq r1, r8, #164, 30 @ 0x290 │ │ │ │ + adcseq r1, r8, #236, 28 @ 0xec0 │ │ │ │ + adcseq r1, r8, #12, 30 @ 0x30 │ │ │ │ + adcseq r1, r8, #128, 28 @ 0x800 │ │ │ │ + andeq r0, r0, ip, asr r1 │ │ │ │ + adcseq r1, r8, #200, 28 @ 0xc80 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + adcseq r1, r8, #244, 24 @ 0xf400 │ │ │ │ + adcseq r1, r8, #164, 28 @ 0xa40 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ + ldmib r5, {r2, lr} │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 95364 <__cxa_atexit@plt+0x88bb4> │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 953a0 <__cxa_atexit@plt+0x88bf0> │ │ │ │ + ldr r0, [pc, #84] @ 953b4 <__cxa_atexit@plt+0x88c04> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + b 95374 <__cxa_atexit@plt+0x88bc4> │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 953a0 <__cxa_atexit@plt+0x88bf0> │ │ │ │ + ldr r0, [pc, #56] @ 953ac <__cxa_atexit@plt+0x88bfc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r8, [pc, #48] @ 953b0 <__cxa_atexit@plt+0x88c00> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r7, lr, r2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r1, r8, #208, 26 @ 0x3400 │ │ │ │ + adcseq r1, r8, #160, 26 @ 0x2800 │ │ │ │ + adcseq r1, r8, #232, 26 @ 0x3a00 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 91ad8 <__cxa_atexit@plt+0x85328> │ │ │ │ - ldr r2, [pc, #40] @ 91af0 <__cxa_atexit@plt+0x85340> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7, r8, r9} │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 95414 <__cxa_atexit@plt+0x88c64> │ │ │ │ + ldr r7, [pc, #76] @ 9542c <__cxa_atexit@plt+0x88c7c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #56] @ 95430 <__cxa_atexit@plt+0x88c80> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r1, r1, r2 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 91af4 <__cxa_atexit@plt+0x85344> │ │ │ │ + ldr r3, [pc, #24] @ 95434 <__cxa_atexit@plt+0x88c84> │ │ │ │ + add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - adcseq r5, r8, #136, 14 @ 0x2200000 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r1, r8, #92, 26 @ 0x1700 │ │ │ │ + adcseq r1, r8, #40, 26 @ 0xa00 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 91b3c <__cxa_atexit@plt+0x8538c> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ + bcc 95494 <__cxa_atexit@plt+0x88ce4> │ │ │ │ + ldr r7, [pc, #76] @ 954ac <__cxa_atexit@plt+0x88cfc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #40] @ 91b54 <__cxa_atexit@plt+0x853a4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - stmib r3, {r0, r1, r7} │ │ │ │ + ldr lr, [pc, #56] @ 954b0 <__cxa_atexit@plt+0x88d00> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r1, r1, r2 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 91b58 <__cxa_atexit@plt+0x853a8> │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 954b4 <__cxa_atexit@plt+0x88d04> │ │ │ │ + add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 3eb6d4 <__cxa_atexit@plt+0x3def24> │ │ │ │ - adcseq r5, r8, #36, 14 @ 0x900000 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - addseq r9, r7, #232, 6 @ 0xa0000003 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 91bbc <__cxa_atexit@plt+0x8540c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 3eb5c4 <__cxa_atexit@plt+0x3dee14> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 91bb4 <__cxa_atexit@plt+0x85404> │ │ │ │ - ldr r9, [pc, #52] @ 91bc4 <__cxa_atexit@plt+0x85414> │ │ │ │ - ldr r3, [pc, #52] @ 91bc8 <__cxa_atexit@plt+0x85418> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r5, [pc, #36] @ 91bcc <__cxa_atexit@plt+0x8541c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #2 │ │ │ │ - mov r5, sl │ │ │ │ - b 3eb8fc <__cxa_atexit@plt+0x3df14c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - addseq r9, r7, #164, 6 @ 0x90000002 │ │ │ │ - adcseq r5, r8, #96, 6 @ 0x80000001 │ │ │ │ - adcseq r5, r8, #192, 12 @ 0xc000000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r1, r8, #216, 24 @ 0xd800 │ │ │ │ + adcseq r1, r8, #168, 24 @ 0xa800 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + addseq r2, r7, #4, 8 @ 0x4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 3eb634 <__cxa_atexit@plt+0x3dee84> │ │ │ │ - addseq r9, r7, #28, 8 @ 0x1c000000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 91c50 <__cxa_atexit@plt+0x854a0> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #96] @ 91c6c <__cxa_atexit@plt+0x854bc> │ │ │ │ + bhi 954ec <__cxa_atexit@plt+0x88d3c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 954f4 <__cxa_atexit@plt+0x88d44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 91c58 <__cxa_atexit@plt+0x854a8> │ │ │ │ - ldr r3, [pc, #76] @ 91c70 <__cxa_atexit@plt+0x854c0> │ │ │ │ - sub lr, r5, #20 │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, sl} │ │ │ │ - beq 91c40 <__cxa_atexit@plt+0x85490> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 94fb4 <__cxa_atexit@plt+0x88804> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 91c74 <__cxa_atexit@plt+0x854c4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - adcseq r5, r8, #68, 6 @ 0x10000001 │ │ │ │ - andeq r3, r0, r4, lsl #7 │ │ │ │ - addseq r9, r7, #160, 6 @ 0x80000002 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 91ec8 <__cxa_atexit@plt+0x85718> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #148 @ 0x94 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 91ed0 <__cxa_atexit@plt+0x85720> │ │ │ │ - ldr r1, [pc, #568] @ 91ee8 <__cxa_atexit@plt+0x85738> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r7, {r1, r2} │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - ldr r8, [r2, #12] │ │ │ │ - ldr r0, [pc, #552] @ 91eec <__cxa_atexit@plt+0x8573c> │ │ │ │ - mov r1, r3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r1, #4]! │ │ │ │ - mov r0, #120 @ 0x78 │ │ │ │ - str r0, [r1, #4] │ │ │ │ - mov r0, #260096 @ 0x3f800 │ │ │ │ - orr r0, r0, #1835008 @ 0x1c0000 │ │ │ │ - and r0, r8, r0 │ │ │ │ - cmp r0, #55296 @ 0xd800 │ │ │ │ - bne 91d3c <__cxa_atexit@plt+0x8558c> │ │ │ │ - ldr lr, [pc, #544] @ 91f10 <__cxa_atexit@plt+0x85760> │ │ │ │ - ldr r2, [pc, #544] @ 91f14 <__cxa_atexit@plt+0x85764> │ │ │ │ - mov r0, #0 │ │ │ │ - mov r8, #117 @ 0x75 │ │ │ │ - mov r9, #3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r3, #140] @ 0x8c │ │ │ │ - mov r0, #189 @ 0xbd │ │ │ │ - str r8, [r3, #148] @ 0x94 │ │ │ │ - strb r0, [r3, #14] │ │ │ │ - mov r0, #191 @ 0xbf │ │ │ │ - sub r8, r6, #15 │ │ │ │ - add lr, pc, lr │ │ │ │ - strb r0, [r3, #13] │ │ │ │ - mov r0, #239 @ 0xef │ │ │ │ - str r2, [r3, #132] @ 0x84 │ │ │ │ - str r1, [r3, #136] @ 0x88 │ │ │ │ - str r9, [r3, #144] @ 0x90 │ │ │ │ - strb r0, [r3, #12] │ │ │ │ - str lr, [r5] │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - cmp r8, #127 @ 0x7f │ │ │ │ - mov r0, #0 │ │ │ │ - movhi r0, #1 │ │ │ │ - lsrs r2, r8, #16 │ │ │ │ - addne r0, r0, #1 │ │ │ │ - lsrs r2, r8, #11 │ │ │ │ - addne r0, r0, #1 │ │ │ │ - mov lr, #0 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 91e20 <__cxa_atexit@plt+0x85670> │ │ │ │ - cmp r0, #1 │ │ │ │ - beq 91dcc <__cxa_atexit@plt+0x8561c> │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 91e5c <__cxa_atexit@plt+0x856ac> │ │ │ │ - ldr lr, [pc, #396] @ 91f08 <__cxa_atexit@plt+0x85758> │ │ │ │ - mov r9, #117 @ 0x75 │ │ │ │ - mov sl, #3 │ │ │ │ - mov ip, #0 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r3, #136] @ 0x88 │ │ │ │ - str ip, [r3, #140] @ 0x8c │ │ │ │ - str lr, [r3, #132] @ 0x84 │ │ │ │ - str sl, [r3, #144] @ 0x90 │ │ │ │ - str r9, [r3, #148] @ 0x94 │ │ │ │ - ldr r1, [pc, #360] @ 91f0c <__cxa_atexit@plt+0x8575c> │ │ │ │ - mov r2, #63 @ 0x3f │ │ │ │ - mvn r0, #31 │ │ │ │ - and r2, r2, r8, lsr #6 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, r0, r8, lsr #12 │ │ │ │ - str r1, [r5] │ │ │ │ - and r1, r8, #63 @ 0x3f │ │ │ │ - orr r1, r1, #128 @ 0x80 │ │ │ │ - strb r1, [r3, #14] │ │ │ │ - strb r0, [r3, #12] │ │ │ │ - b 91eb8 <__cxa_atexit@plt+0x85708> │ │ │ │ - ldr lr, [pc, #300] @ 91f00 <__cxa_atexit@plt+0x85750> │ │ │ │ - ldr r2, [pc, #300] @ 91f04 <__cxa_atexit@plt+0x85754> │ │ │ │ - mvn r0, #63 @ 0x3f │ │ │ │ - add r0, r0, r8, lsr #6 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - mov r9, #118 @ 0x76 │ │ │ │ - mov sl, #2 │ │ │ │ - str r2, [r3, #132] @ 0x84 │ │ │ │ - and r2, r8, #63 @ 0x3f │ │ │ │ - sub r8, r6, #15 │ │ │ │ - add lr, pc, lr │ │ │ │ - mov ip, #0 │ │ │ │ - orr r2, r2, #128 @ 0x80 │ │ │ │ - str r1, [r3, #136] @ 0x88 │ │ │ │ - str ip, [r3, #140] @ 0x8c │ │ │ │ - str sl, [r3, #144] @ 0x90 │ │ │ │ - str r9, [r3, #148] @ 0x94 │ │ │ │ - str lr, [r5] │ │ │ │ - strb r2, [r3, #13] │ │ │ │ - strb r0, [r3, #12] │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - ldr r9, [pc, #208] @ 91ef8 <__cxa_atexit@plt+0x85748> │ │ │ │ - ldr r2, [pc, #208] @ 91efc <__cxa_atexit@plt+0x8574c> │ │ │ │ - mov sl, #119 @ 0x77 │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov r0, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - strb r8, [r3, #12] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str r2, [r3, #132] @ 0x84 │ │ │ │ - str r1, [r3, #136] @ 0x88 │ │ │ │ - str lr, [r3, #140] @ 0x8c │ │ │ │ - str r0, [r3, #144] @ 0x90 │ │ │ │ - str sl, [r3, #148] @ 0x94 │ │ │ │ - str r9, [r5] │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - ldr sl, [pc, #140] @ 91ef0 <__cxa_atexit@plt+0x85740> │ │ │ │ - mov ip, #4 │ │ │ │ - mvn r0, #15 │ │ │ │ - add r9, r0, r8, lsr #18 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r1, [r3, #136] @ 0x88 │ │ │ │ - mov r1, #116 @ 0x74 │ │ │ │ - str sl, [r3, #132] @ 0x84 │ │ │ │ - str lr, [r3, #140] @ 0x8c │ │ │ │ - str ip, [r3, #144] @ 0x90 │ │ │ │ - str r1, [r3, #148] @ 0x94 │ │ │ │ - ldr r1, [pc, #100] @ 91ef4 <__cxa_atexit@plt+0x85744> │ │ │ │ - mov r2, #63 @ 0x3f │ │ │ │ - and r0, r2, r8, lsr #6 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - and r1, r8, #63 @ 0x3f │ │ │ │ - orr r1, r1, #128 @ 0x80 │ │ │ │ - strb r1, [r3, #15] │ │ │ │ - orr r1, r0, #128 @ 0x80 │ │ │ │ - and r2, r2, r8, lsr #12 │ │ │ │ - strb r9, [r3, #12] │ │ │ │ - strb r1, [r3, #14] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - orr r2, r2, #128 @ 0x80 │ │ │ │ - strb r2, [r3, #13] │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - mov r6, r3 │ │ │ │ - b 91ed8 <__cxa_atexit@plt+0x85728> │ │ │ │ - mov r5, #148 @ 0x94 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + b 94de0 <__cxa_atexit@plt+0x88630> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - adcseq r5, r8, #160, 4 │ │ │ │ - adcseq r5, r8, #164, 10 @ 0x29000000 │ │ │ │ - adcseq r5, r8, #0, 8 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - adcseq r5, r8, #56, 8 @ 0x38000000 │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - adcseq r5, r8, #144, 8 @ 0x90000000 │ │ │ │ - adcseq r5, r8, #232, 8 @ 0xe8000000 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r0, r0, lsl #4 │ │ │ │ - adcseq r5, r8, #112, 10 @ 0x1c000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ + adcseq r1, r8, #116, 20 @ 0x74000 │ │ │ │ + addseq r1, r7, #40, 28 @ 0x280 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 95548 <__cxa_atexit@plt+0x88d98> │ │ │ │ + ldr r2, [pc, #56] @ 95550 <__cxa_atexit@plt+0x88da0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + ldr r2, [pc, #44] @ 95554 <__cxa_atexit@plt+0x88da4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 9553c <__cxa_atexit@plt+0x88d8c> │ │ │ │ + mov r7, r3 │ │ │ │ + b 95564 <__cxa_atexit@plt+0x88db4> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + adcseq r1, r8, #40, 20 @ 0x28000 │ │ │ │ + addseq r1, r7, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r5, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #96] @ 955dc <__cxa_atexit@plt+0x88e2c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r3, {r2, r5} │ │ │ │ + mov r5, r3 │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 955d4 <__cxa_atexit@plt+0x88e24> │ │ │ │ + ldr r2, [pc, #72] @ 955e0 <__cxa_atexit@plt+0x88e30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 955d4 <__cxa_atexit@plt+0x88e24> │ │ │ │ + ldr r2, [pc, #44] @ 955e4 <__cxa_atexit@plt+0x88e34> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 955d4 <__cxa_atexit@plt+0x88e24> │ │ │ │ + b 95690 <__cxa_atexit@plt+0x88ee0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + addseq r1, r7, #56, 26 @ 0xe00 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #68] @ 95640 <__cxa_atexit@plt+0x88e90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 95638 <__cxa_atexit@plt+0x88e88> │ │ │ │ + ldr r3, [pc, #40] @ 95644 <__cxa_atexit@plt+0x88e94> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 95638 <__cxa_atexit@plt+0x88e88> │ │ │ │ + b 95690 <__cxa_atexit@plt+0x88ee0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, ip │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 91fe0 <__cxa_atexit@plt+0x85830> │ │ │ │ - ldr r3, [pc, #56] @ 91fe8 <__cxa_atexit@plt+0x85838> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + addseq r1, r7, #216, 24 @ 0xd800 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 95680 <__cxa_atexit@plt+0x88ed0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ - beq 91fd4 <__cxa_atexit@plt+0x85824> │ │ │ │ - mov r7, r8 │ │ │ │ - b 91ff4 <__cxa_atexit@plt+0x85844> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 95678 <__cxa_atexit@plt+0x88ec8> │ │ │ │ + b 95690 <__cxa_atexit@plt+0x88ee0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #148 @ 0x94 │ │ │ │ - cmp r0, lr │ │ │ │ - bcc 92410 <__cxa_atexit@plt+0x85c60> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + addseq r1, r7, #156, 24 @ 0x9c00 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ - add ip, r7, #7 │ │ │ │ - ldm ip, {r8, sl, ip} │ │ │ │ - cmp ip, #3 │ │ │ │ - ble 920e8 <__cxa_atexit@plt+0x85938> │ │ │ │ - mov r7, #260096 @ 0x3f800 │ │ │ │ - orr r7, r7, #1835008 @ 0x1c0000 │ │ │ │ - mov r1, #253 @ 0xfd │ │ │ │ - and r7, r2, r7 │ │ │ │ - cmp r7, #55296 @ 0xd800 │ │ │ │ - orr r1, r1, #65280 @ 0xff00 │ │ │ │ - movne r1, r2 │ │ │ │ - lsr r2, r1, #16 │ │ │ │ - lsr r3, r1, #11 │ │ │ │ - cmp r1, #127 @ 0x7f │ │ │ │ - mov r7, #0 │ │ │ │ - movhi r7, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - addne r7, r7, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - addne r7, r7, #1 │ │ │ │ - str fp, [sp] │ │ │ │ - add fp, sl, r8 │ │ │ │ - add lr, r6, #20 │ │ │ │ - cmp r7, #0 │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - str ip, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str fp, [r5, #-8] │ │ │ │ - beq 921f0 <__cxa_atexit@plt+0x85a40> │ │ │ │ - cmp r7, #1 │ │ │ │ - beq 921a8 <__cxa_atexit@plt+0x859f8> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 92228 <__cxa_atexit@plt+0x85a78> │ │ │ │ - mov r2, #2 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp r0, lr │ │ │ │ - stm r3, {r2, r8, r9} │ │ │ │ - bcc 92458 <__cxa_atexit@plt+0x85ca8> │ │ │ │ - and r3, r1, #63 @ 0x3f │ │ │ │ - add r2, r9, fp │ │ │ │ - orr r3, r3, #128 @ 0x80 │ │ │ │ - mvn r0, #31 │ │ │ │ - strb r3, [r2, #10] │ │ │ │ - mov r3, #63 @ 0x3f │ │ │ │ - add r0, r0, r1, lsr #12 │ │ │ │ - and r1, r3, r1, lsr #6 │ │ │ │ - ldr r3, [pc, #1016] @ 924c4 <__cxa_atexit@plt+0x85d14> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - strb r0, [r2, #8] │ │ │ │ - orr r0, r1, #128 @ 0x80 │ │ │ │ - strb r0, [r2, #9] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r0, sl, #3 │ │ │ │ - sub r1, ip, #3 │ │ │ │ - b 92284 <__cxa_atexit@plt+0x85ad4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r1, r6, #4 │ │ │ │ - cmp sl, #0 │ │ │ │ - beq 92140 <__cxa_atexit@plt+0x85990> │ │ │ │ - str r1, [r6, #44]! @ 0x2c │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 9570c <__cxa_atexit@plt+0x88f5c> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 95728 <__cxa_atexit@plt+0x88f78> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + sub r3, r3, #2 │ │ │ │ + cmp r3, #7 │ │ │ │ + bhi 95770 <__cxa_atexit@plt+0x88fc0> │ │ │ │ + add r0, pc, #4 │ │ │ │ + ldr r3, [r0, r3, lsl #2] │ │ │ │ + add pc, r0, r3 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 9583c <__cxa_atexit@plt+0x8908c> │ │ │ │ + ldr r7, [pc, #380] @ 95884 <__cxa_atexit@plt+0x890d4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 95740 <__cxa_atexit@plt+0x88f90> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 9583c <__cxa_atexit@plt+0x8908c> │ │ │ │ + ldr r7, [pc, #344] @ 9587c <__cxa_atexit@plt+0x890cc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 95740 <__cxa_atexit@plt+0x88f90> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 9583c <__cxa_atexit@plt+0x8908c> │ │ │ │ + ldr r7, [pc, #308] @ 95874 <__cxa_atexit@plt+0x890c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr lr, [pc, #300] @ 95878 <__cxa_atexit@plt+0x890c8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r1, r1, r2 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ - ldr ip, [pc, #964] @ 924cc <__cxa_atexit@plt+0x85d1c> │ │ │ │ - sub r1, lr, #127 @ 0x7f │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r3, [pc, #956] @ 924d0 <__cxa_atexit@plt+0x85d20> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r7, [r6, #-32] @ 0xffffffe0 │ │ │ │ - sub r7, r6, #28 │ │ │ │ - stm r7, {r2, r3, r9} │ │ │ │ - sub r2, r6, #16 │ │ │ │ - stm r2, {r8, sl, ip} │ │ │ │ - str r1, [r6, #-4] │ │ │ │ - ldr r1, [pc, #928] @ 924d4 <__cxa_atexit@plt+0x85d24> │ │ │ │ - sub r7, lr, #110 @ 0x6e │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #-40] @ 0xffffffd8 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #844] @ 92494 <__cxa_atexit@plt+0x85ce4> │ │ │ │ - mov r0, #120 @ 0x78 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - mov r0, #260096 @ 0x3f800 │ │ │ │ - orr r0, r0, #1835008 @ 0x1c0000 │ │ │ │ - and r0, r2, r0 │ │ │ │ - cmp r0, #55296 @ 0xd800 │ │ │ │ - str r3, [r6, #4] │ │ │ │ - bne 922ac <__cxa_atexit@plt+0x85afc> │ │ │ │ - ldr r0, [pc, #824] @ 924a8 <__cxa_atexit@plt+0x85cf8> │ │ │ │ - add r9, r6, #132 @ 0x84 │ │ │ │ - mov r3, #0 │ │ │ │ - mov r8, #117 @ 0x75 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r2, #3 │ │ │ │ - str r2, [r6, #144] @ 0x90 │ │ │ │ - str r8, [r6, #148] @ 0x94 │ │ │ │ - stm r9, {r0, r1, r3} │ │ │ │ - mov r0, #189 @ 0xbd │ │ │ │ - strb r0, [r6, #14] │ │ │ │ - mov r0, #191 @ 0xbf │ │ │ │ - strb r0, [r6, #13] │ │ │ │ - mov r0, #239 @ 0xef │ │ │ │ - strb r0, [r6, #12] │ │ │ │ - b 9229c <__cxa_atexit@plt+0x85aec> │ │ │ │ - mov r2, #1 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp r0, lr │ │ │ │ - stm r3, {r2, r8, r9} │ │ │ │ - bcc 92420 <__cxa_atexit@plt+0x85c70> │ │ │ │ - mvn r3, #63 @ 0x3f │ │ │ │ - and r2, r1, #63 @ 0x3f │ │ │ │ - add r1, r3, r1, lsr #6 │ │ │ │ - ldr r3, [pc, #748] @ 924bc <__cxa_atexit@plt+0x85d0c> │ │ │ │ - add r0, r9, fp │ │ │ │ - orr r2, r2, #128 @ 0x80 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - strb r2, [r0, #9] │ │ │ │ - strb r1, [r0, #8] │ │ │ │ - add r0, sl, #2 │ │ │ │ - sub r1, ip, #2 │ │ │ │ - b 92284 <__cxa_atexit@plt+0x85ad4> │ │ │ │ - mov r2, #0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp r0, lr │ │ │ │ - stm r3, {r2, r8, r9} │ │ │ │ - bcc 9243c <__cxa_atexit@plt+0x85c8c> │ │ │ │ - ldr r2, [pc, #680] @ 924b4 <__cxa_atexit@plt+0x85d04> │ │ │ │ - add r0, r9, fp │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - strb r1, [r0, #8] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r0, sl, #1 │ │ │ │ - sub r1, ip, #1 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - b 92288 <__cxa_atexit@plt+0x85ad8> │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp r0, lr │ │ │ │ - stm r2, {r7, r8, r9} │ │ │ │ - bcc 92474 <__cxa_atexit@plt+0x85cc4> │ │ │ │ - mvn r0, #15 │ │ │ │ - mov r2, #63 @ 0x3f │ │ │ │ - add r7, r0, r1, lsr #18 │ │ │ │ - and r3, r2, r1, lsr #6 │ │ │ │ - and r2, r2, r1, lsr #12 │ │ │ │ - and r1, r1, #63 @ 0x3f │ │ │ │ - add r0, r9, fp │ │ │ │ - orr r1, r1, #128 @ 0x80 │ │ │ │ - strb r1, [r0, #11] │ │ │ │ - strb r7, [r0, #8] │ │ │ │ - orr r1, r3, #128 @ 0x80 │ │ │ │ - ldr r3, [pc, #576] @ 924ac <__cxa_atexit@plt+0x85cfc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - strb r1, [r0, #10] │ │ │ │ - orr r1, r2, #128 @ 0x80 │ │ │ │ - strb r1, [r0, #9] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r0, sl, #4 │ │ │ │ - sub r1, ip, #4 │ │ │ │ - str r3, [r6, #4] │ │ │ │ - ldr fp, [sp] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r8, lr, #15 │ │ │ │ - mov r6, lr │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - cmp r2, #127 @ 0x7f │ │ │ │ - mov r3, #0 │ │ │ │ - movhi r3, #1 │ │ │ │ - lsrs r0, r2, #16 │ │ │ │ - addne r3, r3, #1 │ │ │ │ - lsrs r0, r2, #11 │ │ │ │ - addne r3, r3, #1 │ │ │ │ - mov r8, #0 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 92378 <__cxa_atexit@plt+0x85bc8> │ │ │ │ - cmp r3, #1 │ │ │ │ - beq 92338 <__cxa_atexit@plt+0x85b88> │ │ │ │ - mov r9, fp │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 923a0 <__cxa_atexit@plt+0x85bf0> │ │ │ │ - mvn r0, #31 │ │ │ │ - add fp, r0, r2, lsr #12 │ │ │ │ - ldr r0, [pc, #428] @ 924a4 <__cxa_atexit@plt+0x85cf4> │ │ │ │ - mov r3, #63 @ 0x3f │ │ │ │ - and r3, r3, r2, lsr #6 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r8, #117 @ 0x75 │ │ │ │ - mov ip, #3 │ │ │ │ - str r0, [r6, #132] @ 0x84 │ │ │ │ - and r0, r2, #63 @ 0x3f │ │ │ │ - orr r0, r0, #128 @ 0x80 │ │ │ │ - strb r0, [r6, #14] │ │ │ │ - orr r0, r3, #128 @ 0x80 │ │ │ │ - mov sl, #0 │ │ │ │ - str r1, [r6, #136] @ 0x88 │ │ │ │ - str sl, [r6, #140] @ 0x8c │ │ │ │ - str ip, [r6, #144] @ 0x90 │ │ │ │ - str r8, [r6, #148] @ 0x94 │ │ │ │ - strb fp, [r6, #12] │ │ │ │ - b 923f8 <__cxa_atexit@plt+0x85c48> │ │ │ │ - ldr r3, [pc, #352] @ 924a0 <__cxa_atexit@plt+0x85cf0> │ │ │ │ - mvn r0, #63 @ 0x3f │ │ │ │ - add r0, r0, r2, lsr #6 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 9583c <__cxa_atexit@plt+0x8908c> │ │ │ │ + ldr r7, [pc, #248] @ 95880 <__cxa_atexit@plt+0x890d0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b 95744 <__cxa_atexit@plt+0x88f94> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 9583c <__cxa_atexit@plt+0x8908c> │ │ │ │ + ldr r7, [pc, #228] @ 9588c <__cxa_atexit@plt+0x890dc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 95740 <__cxa_atexit@plt+0x88f90> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 9583c <__cxa_atexit@plt+0x8908c> │ │ │ │ + ldr r7, [pc, #196] @ 95888 <__cxa_atexit@plt+0x890d8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 95740 <__cxa_atexit@plt+0x88f90> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r7, [r5] │ │ │ │ + add r3, r6, #16 │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #1 │ │ │ │ + bne 95824 <__cxa_atexit@plt+0x89074> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 9584c <__cxa_atexit@plt+0x8909c> │ │ │ │ + ldr r7, [pc, #164] @ 95898 <__cxa_atexit@plt+0x890e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 95740 <__cxa_atexit@plt+0x88f90> │ │ │ │ + ldr r3, [pc, #160] @ 958a0 <__cxa_atexit@plt+0x890f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #148] @ 958a4 <__cxa_atexit@plt+0x890f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r1, [r6, #136] @ 0x88 │ │ │ │ - and r1, r2, #63 @ 0x3f │ │ │ │ - mov r8, #118 @ 0x76 │ │ │ │ - mov r9, #2 │ │ │ │ - mov sl, #0 │ │ │ │ - orr r1, r1, #128 @ 0x80 │ │ │ │ - str r3, [r6, #132] @ 0x84 │ │ │ │ - str sl, [r6, #140] @ 0x8c │ │ │ │ - str r9, [r6, #144] @ 0x90 │ │ │ │ - str r8, [r6, #148] @ 0x94 │ │ │ │ - strb r1, [r6, #13] │ │ │ │ - b 921a0 <__cxa_atexit@plt+0x859f0> │ │ │ │ - ldr r0, [pc, #284] @ 9249c <__cxa_atexit@plt+0x85cec> │ │ │ │ - mov r9, #119 @ 0x77 │ │ │ │ - mov r3, #1 │ │ │ │ - add sl, r6, #132 @ 0x84 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r6, #144] @ 0x90 │ │ │ │ - str r9, [r6, #148] @ 0x94 │ │ │ │ - strb r2, [r6, #12] │ │ │ │ - stm sl, {r0, r1, r8} │ │ │ │ - b 9229c <__cxa_atexit@plt+0x85aec> │ │ │ │ - mvn r0, #15 │ │ │ │ - mov r3, #63 @ 0x3f │ │ │ │ - add r8, r0, r2, lsr #18 │ │ │ │ - and r0, r3, r2, lsr #6 │ │ │ │ - and ip, r3, r2, lsr #12 │ │ │ │ - ldr r3, [pc, #220] @ 92498 <__cxa_atexit@plt+0x85ce8> │ │ │ │ - mov sl, #4 │ │ │ │ - mov fp, #0 │ │ │ │ - orr r0, r0, #128 @ 0x80 │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #140] @ 958a8 <__cxa_atexit@plt+0x890f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r1, [r6, #136] @ 0x88 │ │ │ │ - mov r1, #116 @ 0x74 │ │ │ │ - str r1, [r6, #148] @ 0x94 │ │ │ │ - and r1, r2, #63 @ 0x3f │ │ │ │ - orr r1, r1, #128 @ 0x80 │ │ │ │ - strb r0, [r6, #14] │ │ │ │ - str r3, [r6, #132] @ 0x84 │ │ │ │ - str fp, [r6, #140] @ 0x8c │ │ │ │ - str sl, [r6, #144] @ 0x90 │ │ │ │ - strb r1, [r6, #15] │ │ │ │ - strb r8, [r6, #12] │ │ │ │ - orr r0, ip, #128 @ 0x80 │ │ │ │ - strb r0, [r6, #13] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r8, lr, #15 │ │ │ │ - mov r6, lr │ │ │ │ - mov fp, r9 │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - mov r6, lr │ │ │ │ - mov r0, #148 @ 0x94 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - ldr r0, [pc, #152] @ 924c0 <__cxa_atexit@plt+0x85d10> │ │ │ │ - ldr fp, [sp] │ │ │ │ - mov r6, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r7, #1 │ │ │ │ - b 92488 <__cxa_atexit@plt+0x85cd8> │ │ │ │ - ldr r0, [pc, #116] @ 924b8 <__cxa_atexit@plt+0x85d08> │ │ │ │ - ldr fp, [sp] │ │ │ │ - mov r6, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r7, #0 │ │ │ │ - b 92488 <__cxa_atexit@plt+0x85cd8> │ │ │ │ - ldr r0, [pc, #104] @ 924c8 <__cxa_atexit@plt+0x85d18> │ │ │ │ - ldr fp, [sp] │ │ │ │ - mov r6, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r7, #2 │ │ │ │ - b 92488 <__cxa_atexit@plt+0x85cd8> │ │ │ │ - ldr r0, [pc, #52] @ 924b0 <__cxa_atexit@plt+0x85d00> │ │ │ │ - ldr fp, [sp] │ │ │ │ - mov r6, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r1, #20 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - b 3eb7a4 <__cxa_atexit@plt+0x3deff4> │ │ │ │ - adcseq r5, r8, #32, 2 │ │ │ │ - adcseq r4, r8, #168, 28 @ 0xa80 │ │ │ │ - adcseq r4, r8, #228, 28 @ 0xe40 │ │ │ │ - adcseq r4, r8, #40, 30 @ 0xa0 │ │ │ │ - adcseq r4, r8, #112, 30 @ 0x1c0 │ │ │ │ - adcseq r5, r8, #244 @ 0xf4 │ │ │ │ - adcseq r5, r8, #4 │ │ │ │ - andeq r0, r0, ip, lsr r2 │ │ │ │ - adcseq r5, r8, #96 @ 0x60 │ │ │ │ - andeq r0, r0, r8, ror #3 │ │ │ │ - adcseq r5, r8, #152 @ 0x98 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - adcseq r5, r8, #164, 2 @ 0x29 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - adcseq r4, r8, #64, 28 @ 0x400 │ │ │ │ - adcseq r5, r8, #60, 2 │ │ │ │ - @ instruction: 0xfffffb44 │ │ │ │ - andeq r0, r0, r8, ror #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc 9256c <__cxa_atexit@plt+0x85dbc> │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - mvn r7, #31 │ │ │ │ - add r9, r7, r0, lsr #12 │ │ │ │ - mov r7, #63 @ 0x3f │ │ │ │ - and ip, r7, r0, lsr #6 │ │ │ │ - and r0, r0, #63 @ 0x3f │ │ │ │ - add r1, r2, r1 │ │ │ │ - orr r0, r0, #128 @ 0x80 │ │ │ │ - strb r0, [r1, #10] │ │ │ │ - orr r0, ip, #128 @ 0x80 │ │ │ │ - strb r9, [r1, #8] │ │ │ │ - strb r0, [r1, #9] │ │ │ │ - ldmib r5, {r8, lr} │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - ldr r9, [pc, #64] @ 92584 <__cxa_atexit@plt+0x85dd4> │ │ │ │ - add r1, r8, #3 │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - sub r8, r6, #15 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - sub r0, lr, #3 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - ldr r3, [pc, #20] @ 92588 <__cxa_atexit@plt+0x85dd8> │ │ │ │ - mov r2, #20 │ │ │ │ + add sl, r3, #2 │ │ │ │ + b 3ff78c <__cxa_atexit@plt+0x3f2fdc> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 95858 <__cxa_atexit@plt+0x890a8> │ │ │ │ + ldr r7, [pc, #88] @ 95890 <__cxa_atexit@plt+0x890e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 95740 <__cxa_atexit@plt+0x88f90> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldr r6, [pc, #72] @ 9589c <__cxa_atexit@plt+0x890ec> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b 95860 <__cxa_atexit@plt+0x890b0> │ │ │ │ + ldr r6, [pc, #52] @ 95894 <__cxa_atexit@plt+0x890e4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb7a4 <__cxa_atexit@plt+0x3deff4> │ │ │ │ - adcseq r4, r8, #32, 26 @ 0x800 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - andeq r0, r0, r8, ror #15 │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r1, r8, #220, 18 @ 0x370000 │ │ │ │ + adcseq r1, r8, #212, 18 @ 0x350000 │ │ │ │ + adcseq r1, r8, #0, 20 │ │ │ │ + adcseq r1, r8, #160, 18 @ 0x280000 │ │ │ │ + adcseq r1, r8, #36, 20 @ 0x24000 │ │ │ │ + adcseq r1, r8, #108, 18 @ 0x1b0000 │ │ │ │ + adcseq r1, r8, #140, 18 @ 0x230000 │ │ │ │ + adcseq r1, r8, #0, 18 │ │ │ │ + andeq r0, r0, ip, asr r1 │ │ │ │ + adcseq r1, r8, #72, 18 @ 0x120000 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + adcseq r1, r8, #116, 14 @ 0x1d00000 │ │ │ │ + adcseq r1, r8, #36, 18 @ 0x90000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc 92610 <__cxa_atexit@plt+0x85e60> │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr ip, [r5, #16] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - mvn r8, #63 @ 0x3f │ │ │ │ - add r8, r8, r0, lsr #6 │ │ │ │ - and r0, r0, #63 @ 0x3f │ │ │ │ - add r1, r2, ip │ │ │ │ - orr r0, r0, #128 @ 0x80 │ │ │ │ - strb r0, [r1, #9] │ │ │ │ - strb r8, [r1, #8] │ │ │ │ - ldmib r5, {r9, lr} │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - ldr r8, [pc, #64] @ 92628 <__cxa_atexit@plt+0x85e78> │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - add r1, r9, #2 │ │ │ │ - sub r0, lr, #2 │ │ │ │ + ldmib r5, {r2, lr} │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 958e4 <__cxa_atexit@plt+0x89134> │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 95920 <__cxa_atexit@plt+0x89170> │ │ │ │ + ldr r0, [pc, #84] @ 95934 <__cxa_atexit@plt+0x89184> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + b 958f4 <__cxa_atexit@plt+0x89144> │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 95920 <__cxa_atexit@plt+0x89170> │ │ │ │ + ldr r0, [pc, #56] @ 9592c <__cxa_atexit@plt+0x8917c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r8, [pc, #48] @ 95930 <__cxa_atexit@plt+0x89180> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ + add r7, lr, r2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ str r8, [r3, #4] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - ldr r3, [pc, #20] @ 9262c <__cxa_atexit@plt+0x85e7c> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb7a4 <__cxa_atexit@plt+0x3deff4> │ │ │ │ - adcseq r4, r8, #124, 24 @ 0x7c00 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - andeq r0, r0, r8, ror #15 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r1, r8, #80, 16 @ 0x500000 │ │ │ │ + adcseq r1, r8, #32, 16 @ 0x200000 │ │ │ │ + adcseq r1, r8, #104, 16 @ 0x680000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc 9269c <__cxa_atexit@plt+0x85eec> │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - add r2, r1, r2 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - strb r0, [r2, #8] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - ldr r0, [pc, #56] @ 926b4 <__cxa_atexit@plt+0x85f04> │ │ │ │ - sub r9, r9, #1 │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - add r2, lr, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - stmib r3, {r0, r1, r8} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - ldr r3, [pc, #20] @ 926b8 <__cxa_atexit@plt+0x85f08> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + bcc 95994 <__cxa_atexit@plt+0x891e4> │ │ │ │ + ldr r7, [pc, #76] @ 959ac <__cxa_atexit@plt+0x891fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #56] @ 959b0 <__cxa_atexit@plt+0x89200> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r1, r1, r2 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 959b4 <__cxa_atexit@plt+0x89204> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3eb7a4 <__cxa_atexit@plt+0x3deff4> │ │ │ │ - adcseq r4, r8, #232, 22 @ 0x3a000 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r0, r0, r8, ror #15 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r1, r8, #220, 14 @ 0x3700000 │ │ │ │ + adcseq r1, r8, #168, 14 @ 0x2a00000 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc 92758 <__cxa_atexit@plt+0x85fa8> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr ip, [r5, #28] │ │ │ │ - and r2, r7, #63 @ 0x3f │ │ │ │ - mvn r1, #15 │ │ │ │ - add r0, ip, r0 │ │ │ │ - orr r2, r2, #128 @ 0x80 │ │ │ │ - mov r9, #63 @ 0x3f │ │ │ │ - strb r2, [r0, #11] │ │ │ │ - add r1, r1, r7, lsr #18 │ │ │ │ - and r2, r9, r7, lsr #6 │ │ │ │ - and sl, r9, r7, lsr #12 │ │ │ │ - strb r1, [r0, #8] │ │ │ │ - orr r1, r2, #128 @ 0x80 │ │ │ │ - strb r1, [r0, #10] │ │ │ │ - orr r1, sl, #128 @ 0x80 │ │ │ │ - strb r1, [r0, #9] │ │ │ │ - ldmib r5, {r8, lr} │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - ldr r9, [pc, #64] @ 92770 <__cxa_atexit@plt+0x85fc0> │ │ │ │ - add r2, r8, #4 │ │ │ │ - sub r8, r6, #15 │ │ │ │ - sub r0, lr, #4 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - str r2, [r3, #16] │ │ │ │ - stmib r3, {r9, ip} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - ldr r3, [pc, #20] @ 92774 <__cxa_atexit@plt+0x85fc4> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + bcc 95a14 <__cxa_atexit@plt+0x89264> │ │ │ │ + ldr r7, [pc, #76] @ 95a2c <__cxa_atexit@plt+0x8927c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #56] @ 95a30 <__cxa_atexit@plt+0x89280> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r1, r1, r2 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 95a34 <__cxa_atexit@plt+0x89284> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 3eb7a4 <__cxa_atexit@plt+0x3deff4> │ │ │ │ - adcseq r4, r8, #52, 22 @ 0xd000 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - addseq r8, r7, #136, 16 @ 0x880000 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r1, r8, #88, 14 @ 0x1600000 │ │ │ │ + adcseq r1, r8, #40, 14 @ 0xa00000 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 927e4 <__cxa_atexit@plt+0x86034> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #96] @ 92800 <__cxa_atexit@plt+0x86050> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 927ec <__cxa_atexit@plt+0x8603c> │ │ │ │ - ldr r3, [pc, #76] @ 92804 <__cxa_atexit@plt+0x86054> │ │ │ │ - sub lr, r5, #20 │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, sl} │ │ │ │ - beq 927d4 <__cxa_atexit@plt+0x86024> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 94fb4 <__cxa_atexit@plt+0x88804> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 92808 <__cxa_atexit@plt+0x86058> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - adcseq r4, r8, #176, 14 @ 0x2c00000 │ │ │ │ - strdeq r2, [r0], -r0 │ │ │ │ - addseq r8, r7, #12, 16 @ 0xc0000 │ │ │ │ - andeq r0, r3, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r9, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 928a0 <__cxa_atexit@plt+0x860f0> │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 95a94 <__cxa_atexit@plt+0x892e4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 928ac <__cxa_atexit@plt+0x860fc> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #124] @ 928bc <__cxa_atexit@plt+0x8610c> │ │ │ │ + bcc 95aa0 <__cxa_atexit@plt+0x892f0> │ │ │ │ + ldr r1, [pc, #72] @ 95ab0 <__cxa_atexit@plt+0x89300> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr lr, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - ldr r2, [r7, #24] │ │ │ │ - ldr r7, [r7, #28] │ │ │ │ - ldr ip, [pc, #92] @ 928c0 <__cxa_atexit@plt+0x86110> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr sl, [pc, #88] @ 928c4 <__cxa_atexit@plt+0x86114> │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - add r0, r7, r2 │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - mov r5, r9 │ │ │ │ - mov r7, lr │ │ │ │ - str r0, [r3, #12] │ │ │ │ - mov r0, #0 │ │ │ │ - str ip, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r0, [pc, #52] @ 95ab4 <__cxa_atexit@plt+0x89304> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r5} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r4, r8, #16, 14 @ 0x400000 │ │ │ │ - adcseq r4, r8, #12, 20 @ 0xc000 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + adcseq r1, r8, #232, 8 @ 0xe8000000 │ │ │ │ + adcseq r1, r8, #204, 8 @ 0xcc000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 92908 <__cxa_atexit@plt+0x86158> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 92914 <__cxa_atexit@plt+0x86164> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r2, [r3, #4] │ │ │ │ + bcc 95b18 <__cxa_atexit@plt+0x89368> │ │ │ │ + ldr lr, [pc, #72] @ 95b28 <__cxa_atexit@plt+0x89378> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #52] @ 95b2c <__cxa_atexit@plt+0x8937c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r4, r8, #92, 12 @ 0x5c00000 │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #28 │ │ │ │ - mov r3, r7 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 929ec <__cxa_atexit@plt+0x8623c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #148 @ 0x94 │ │ │ │ - cmp r7, sl │ │ │ │ - bcc 929f4 <__cxa_atexit@plt+0x86244> │ │ │ │ - ldr r7, [pc, #196] @ 92a0c <__cxa_atexit@plt+0x8625c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - ldr r9, [r3, #16] │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - cmp r9, #121 @ 0x79 │ │ │ │ - bge 929cc <__cxa_atexit@plt+0x8621c> │ │ │ │ - ldr r2, [pc, #160] @ 92a10 <__cxa_atexit@plt+0x86260> │ │ │ │ - add r3, r1, r3 │ │ │ │ - add r1, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - mov r2, #120 @ 0x78 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - add r0, r6, #8 │ │ │ │ - mov r2, r9 │ │ │ │ - bl b964 │ │ │ │ - ldr r3, [pc, #124] @ 92a14 <__cxa_atexit@plt+0x86264> │ │ │ │ - ldr r0, [pc, #124] @ 92a18 <__cxa_atexit@plt+0x86268> │ │ │ │ - rsb r2, r9, #120 @ 0x78 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r6, [r6, #132] @ 0x84 │ │ │ │ - str r1, [r6, #136] @ 0x88 │ │ │ │ - str r0, [r6, #128] @ 0x80 │ │ │ │ - str r9, [r6, #140] @ 0x8c │ │ │ │ - str r2, [r6, #144] @ 0x90 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - sub r8, sl, #15 │ │ │ │ - mov r6, sl │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - ldr r0, [pc, #72] @ 92a1c <__cxa_atexit@plt+0x8626c> │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - sub lr, r5, #28 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stm lr, {r0, r1, r3, r9} │ │ │ │ - b 3eb90c <__cxa_atexit@plt+0x3df15c> │ │ │ │ - mov sl, r6 │ │ │ │ - b 929fc <__cxa_atexit@plt+0x8624c> │ │ │ │ - mov r7, #148 @ 0x94 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - adcseq r4, r8, #8, 12 @ 0x800000 │ │ │ │ - adcseq r4, r8, #244, 16 @ 0xf40000 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - adcseq r4, r8, #200, 16 @ 0xc80000 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + adcseq r1, r8, #84, 8 @ 0x54000000 │ │ │ │ + addseq r1, r7, #144, 26 @ 0x2400 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 95b78 <__cxa_atexit@plt+0x893c8> │ │ │ │ + ldr r7, [pc, #52] @ 95b8c <__cxa_atexit@plt+0x893dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 95b6c <__cxa_atexit@plt+0x893bc> │ │ │ │ + mov r7, r8 │ │ │ │ + b 95ba0 <__cxa_atexit@plt+0x893f0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 92aa8 <__cxa_atexit@plt+0x862f8> │ │ │ │ - ldr r9, [r5, #16]! │ │ │ │ - add r0, r7, #8 │ │ │ │ - ldr r3, [r5, #-12] │ │ │ │ - ldmdb r5, {r2, sl} │ │ │ │ - add r3, r3, r2 │ │ │ │ - add r1, r3, #8 │ │ │ │ - mov r2, sl │ │ │ │ - bl b964 │ │ │ │ - ldr r3, [pc, #56] @ 92ab4 <__cxa_atexit@plt+0x86304> │ │ │ │ - ldr r1, [pc, #56] @ 92ab8 <__cxa_atexit@plt+0x86308> │ │ │ │ - mov r2, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - str sl, [r8, #16] │ │ │ │ - str r2, [r8, #20] │ │ │ │ - stmib r8, {r1, r7} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - mov r7, r9 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - adcseq r4, r8, #232, 14 @ 0x3a00000 │ │ │ │ + ldr r7, [pc, #16] @ 95b90 <__cxa_atexit@plt+0x893e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + addseq r1, r7, #96, 26 @ 0x1800 │ │ │ │ + addseq r1, r7, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 95bf4 <__cxa_atexit@plt+0x89444> │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 95c6c <__cxa_atexit@plt+0x894bc> │ │ │ │ + ldr r7, [pc, #224] @ 95cac <__cxa_atexit@plt+0x894fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #220] @ 95cb0 <__cxa_atexit@plt+0x89500> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 92b84 <__cxa_atexit@plt+0x863d4> │ │ │ │ - ldr r1, [r7, #14] │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - cmp r1, #1 │ │ │ │ - blt 92b38 <__cxa_atexit@plt+0x86388> │ │ │ │ - cmp r1, #129 @ 0x81 │ │ │ │ - bcs 92b40 <__cxa_atexit@plt+0x86390> │ │ │ │ - ldr lr, [pc, #132] @ 92b90 <__cxa_atexit@plt+0x863e0> │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r7, [r7, #18] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 95c88 <__cxa_atexit@plt+0x894d8> │ │ │ │ + ldr r9, [pc, #144] @ 95c9c <__cxa_atexit@plt+0x894ec> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #140] @ 95ca0 <__cxa_atexit@plt+0x894f0> │ │ │ │ add lr, pc, lr │ │ │ │ + ldr r8, [pc, #136] @ 95ca4 <__cxa_atexit@plt+0x894f4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r9, [pc, #116] @ 95ca8 <__cxa_atexit@plt+0x894f8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str r8, [r1, #12]! │ │ │ │ + mov r2, r6 │ │ │ │ + str r9, [r2, #24]! │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 95c98 <__cxa_atexit@plt+0x894e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + addseq r1, r7, #4, 14 @ 0x100000 │ │ │ │ + @ instruction: 0xfffff374 │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + @ instruction: 0xfffff8a4 │ │ │ │ + @ instruction: 0xfffff8cc │ │ │ │ + @ instruction: 0xfffede2c │ │ │ │ + @ instruction: 0xfffee748 │ │ │ │ + addseq r1, r7, #32, 24 @ 0x2000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 95cfc <__cxa_atexit@plt+0x8954c> │ │ │ │ + ldr r7, [pc, #52] @ 95d10 <__cxa_atexit@plt+0x89560> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - beq 92b68 <__cxa_atexit@plt+0x863b8> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 92b9c <__cxa_atexit@plt+0x863ec> │ │ │ │ - mov r7, r2 │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - ldr r3, [pc, #68] @ 92b8c <__cxa_atexit@plt+0x863dc> │ │ │ │ - ldr r7, [r7, #10] │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 92b78 <__cxa_atexit@plt+0x863c8> │ │ │ │ + beq 95cf0 <__cxa_atexit@plt+0x89540> │ │ │ │ mov r7, r8 │ │ │ │ - b 92dd0 <__cxa_atexit@plt+0x86620> │ │ │ │ + b 95ba0 <__cxa_atexit@plt+0x893f0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 95d14 <__cxa_atexit@plt+0x89564> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + addseq r1, r7, #220, 22 @ 0x37000 │ │ │ │ + addseq r1, r7, #204, 22 @ 0x33000 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 95d64 <__cxa_atexit@plt+0x895b4> │ │ │ │ + ldr r7, [pc, #56] @ 95d74 <__cxa_atexit@plt+0x895c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 95d58 <__cxa_atexit@plt+0x895a8> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 95d94 <__cxa_atexit@plt+0x895e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 95d78 <__cxa_atexit@plt+0x895c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r2 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #148 @ 0x94 │ │ │ │ - mov ip, fp │ │ │ │ - cmp r3, lr │ │ │ │ - bcc 92d20 <__cxa_atexit@plt+0x86570> │ │ │ │ - ldr fp, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr r8, [r7, #15] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldmib r5, {r2, r3, r9} │ │ │ │ - cmp r8, r9 │ │ │ │ - bge 92c38 <__cxa_atexit@plt+0x86488> │ │ │ │ - cmp sl, #0 │ │ │ │ - beq 92c9c <__cxa_atexit@plt+0x864ec> │ │ │ │ - ldr r1, [pc, #352] @ 92d40 <__cxa_atexit@plt+0x86590> │ │ │ │ - ldr r8, [r5, #20]! │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - sub r1, lr, #119 @ 0x77 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - ldr r2, [pc, #320] @ 92d44 <__cxa_atexit@plt+0x86594> │ │ │ │ - sub r7, lr, #102 @ 0x66 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str fp, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str sl, [r6, #36] @ 0x24 │ │ │ │ - ldr r0, [pc, #296] @ 92d48 <__cxa_atexit@plt+0x86598> │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - mov fp, ip │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stm r2, {r0, r1, r6} │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ - mov r0, r8 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + addseq r1, r7, #148, 22 @ 0x25000 │ │ │ │ + addseq r1, r7, #108, 22 @ 0x1b000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 95d94 <__cxa_atexit@plt+0x895e4> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r3, [r5] │ │ │ │ + and r7, r3, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 95de4 <__cxa_atexit@plt+0x89634> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #164] @ 95e5c <__cxa_atexit@plt+0x896ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 95e30 <__cxa_atexit@plt+0x89680> │ │ │ │ + ldr r3, [pc, #144] @ 95e60 <__cxa_atexit@plt+0x896b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 95e30 <__cxa_atexit@plt+0x89680> │ │ │ │ + b 95ea4 <__cxa_atexit@plt+0x896f4> │ │ │ │ + add r2, r5, #8 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 95e38 <__cxa_atexit@plt+0x89688> │ │ │ │ + ldr r7, [pc, #76] @ 95e50 <__cxa_atexit@plt+0x896a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #72] @ 95e54 <__cxa_atexit@plt+0x896a4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [r2] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r5, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - add r3, r2, r3 │ │ │ │ - add r1, r3, #8 │ │ │ │ - add r3, fp, r0 │ │ │ │ - add r3, r3, sl │ │ │ │ - str r0, [sp, #4] │ │ │ │ - add r0, r3, #8 │ │ │ │ - mov r2, r9 │ │ │ │ - str ip, [sp, #12] │ │ │ │ - str r7, [sp, #8] │ │ │ │ - mov r7, lr │ │ │ │ - bl b964 │ │ │ │ - sub r3, r8, r9 │ │ │ │ - str r3, [r6, #20]! │ │ │ │ - ldr r2, [pc, #200] @ 92d3c <__cxa_atexit@plt+0x8658c> │ │ │ │ - sub r8, r7, #143 @ 0x8f │ │ │ │ - add r5, r5, #20 │ │ │ │ - add r3, sl, r9 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str fp, [r6, #-12] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - str r2, [r6, #-16] │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - stmdb r6, {r2, r3} │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - cmp r9, #121 @ 0x79 │ │ │ │ - bge 92d08 <__cxa_atexit@plt+0x86558> │ │ │ │ - ldr r1, [pc, #136] @ 92d34 <__cxa_atexit@plt+0x86584> │ │ │ │ - add r3, r2, r3 │ │ │ │ - mov r2, r9 │ │ │ │ - mov fp, ip │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov sl, lr │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - mov r1, #120 @ 0x78 │ │ │ │ - str r1, [r6, #4] │ │ │ │ - add r0, r6, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - bl b964 │ │ │ │ - ldr r2, [pc, #92] @ 92d38 <__cxa_atexit@plt+0x86588> │ │ │ │ - rsb r1, r9, #120 @ 0x78 │ │ │ │ - mov r3, #0 │ │ │ │ - add r5, r5, #20 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r6, [r6, #132] @ 0x84 │ │ │ │ - str r3, [r6, #136] @ 0x88 │ │ │ │ - str r2, [r6, #128] @ 0x80 │ │ │ │ - str r9, [r6, #140] @ 0x8c │ │ │ │ - str r1, [r6, #144] @ 0x90 │ │ │ │ - sub r8, sl, #15 │ │ │ │ - mov r6, sl │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - ldr r7, [pc, #60] @ 92d4c <__cxa_atexit@plt+0x8659c> │ │ │ │ - mov fp, ip │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 95e58 <__cxa_atexit@plt+0x896a8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb90c <__cxa_atexit@plt+0x3df15c> │ │ │ │ - mov r6, #148 @ 0x94 │ │ │ │ + mov r6, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, lr │ │ │ │ - mov fp, ip │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r4, r8, #180, 10 @ 0x2d000000 │ │ │ │ - adcseq r4, r8, #136, 10 @ 0x22000000 │ │ │ │ - adcseq r4, r8, #240, 10 @ 0x3c000000 │ │ │ │ - @ instruction: 0xfffffd38 │ │ │ │ - adcseq r4, r8, #72, 12 @ 0x4800000 │ │ │ │ - adcseq r4, r8, #36, 6 @ 0x90000000 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 92db8 <__cxa_atexit@plt+0x86608> │ │ │ │ - add sl, r5, #8 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldm sl, {r2, r9, sl} │ │ │ │ - add r3, r3, r2 │ │ │ │ - add r0, r7, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - mov r2, r9 │ │ │ │ - bl b964 │ │ │ │ - ldr r2, [pc, #48] @ 92dc4 <__cxa_atexit@plt+0x86614> │ │ │ │ - mov r3, #0 │ │ │ │ - add r5, r5, #20 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r8, #12] │ │ │ │ - str r9, [r8, #16] │ │ │ │ - str r3, [r8, #20] │ │ │ │ - stmib r8, {r2, r7} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - mov r7, sl │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r4, r8, #212, 8 @ 0xd4000000 │ │ │ │ + b 95e24 <__cxa_atexit@plt+0x89674> │ │ │ │ + @ instruction: 0xfffec634 │ │ │ │ + @ instruction: 0xfffecb6c │ │ │ │ + addseq r1, r7, #4, 10 @ 0x1000000 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + addseq r1, r7, #132, 20 @ 0x84000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 92e6c <__cxa_atexit@plt+0x866bc> │ │ │ │ - ldr r2, [r8, #11] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 92e58 <__cxa_atexit@plt+0x866a8> │ │ │ │ - ldr lr, [pc, #128] @ 92e80 <__cxa_atexit@plt+0x866d0> │ │ │ │ - ldr r0, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r8, #15] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr sl, [pc, #104] @ 92e84 <__cxa_atexit@plt+0x866d4> │ │ │ │ - sub lr, r6, #23 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr ip, [pc, #96] @ 92e88 <__cxa_atexit@plt+0x866d8> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - add r7, r3, #24 │ │ │ │ - stm r7, {r1, r2, ip} │ │ │ │ - add r7, r3, #36 @ 0x24 │ │ │ │ - stm r7, {r0, r1, r2, sl, lr} │ │ │ │ - str r0, [r3, #16] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str r3, [r3, #56] @ 0x38 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 95e94 <__cxa_atexit@plt+0x896e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 95e8c <__cxa_atexit@plt+0x896dc> │ │ │ │ + b 95ea4 <__cxa_atexit@plt+0x896f4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #28] @ 92e7c <__cxa_atexit@plt+0x866cc> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + addseq r1, r7, #80, 20 @ 0x50000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r1, [r7, #-2] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + cmp r1, #5 │ │ │ │ + bne 95f18 <__cxa_atexit@plt+0x89768> │ │ │ │ + ldr r2, [r2, #1] │ │ │ │ + cmp r2, #33 @ 0x21 │ │ │ │ + bne 95f24 <__cxa_atexit@plt+0x89774> │ │ │ │ + add r5, r3, #12 │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 95f4c <__cxa_atexit@plt+0x8979c> │ │ │ │ + ldr r7, [pc, #132] @ 95f74 <__cxa_atexit@plt+0x897c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #128] @ 95f78 <__cxa_atexit@plt+0x897c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - mov r7, #60 @ 0x3c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0xfffffa08 │ │ │ │ - adcseq r4, r8, #44, 2 │ │ │ │ - adcseq r4, r8, #40, 8 @ 0x28000000 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 92ecc <__cxa_atexit@plt+0x8671c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r2, [pc, #36] @ 92ed8 <__cxa_atexit@plt+0x86728> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r4, r8, #152 @ 0x98 │ │ │ │ - addseq r8, r7, #36, 2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 92f48 <__cxa_atexit@plt+0x86798> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #96] @ 92f64 <__cxa_atexit@plt+0x867b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 92f50 <__cxa_atexit@plt+0x867a0> │ │ │ │ - ldr r3, [pc, #76] @ 92f68 <__cxa_atexit@plt+0x867b8> │ │ │ │ - sub lr, r5, #20 │ │ │ │ - tst r9, #3 │ │ │ │ + ldr r3, [pc, #72] @ 95f68 <__cxa_atexit@plt+0x897b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, sl} │ │ │ │ - beq 92f38 <__cxa_atexit@plt+0x86788> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 94fb4 <__cxa_atexit@plt+0x88804> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + b 95f2c <__cxa_atexit@plt+0x8977c> │ │ │ │ + ldr r3, [pc, #64] @ 95f6c <__cxa_atexit@plt+0x897bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 95f44 <__cxa_atexit@plt+0x89794> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 95d94 <__cxa_atexit@plt+0x895e4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #28] @ 95f70 <__cxa_atexit@plt+0x897c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + addseq r1, r7, #36, 8 @ 0x24000000 │ │ │ │ + @ instruction: 0xfffedb08 │ │ │ │ + @ instruction: 0xfffee424 │ │ │ │ + addseq r1, r7, #108, 18 @ 0x1b0000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 95d94 <__cxa_atexit@plt+0x895e4> │ │ │ │ + addseq r1, r7, #84, 18 @ 0x150000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 95d94 <__cxa_atexit@plt+0x895e4> │ │ │ │ + addseq r1, r7, #56, 18 @ 0xe0000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 96010 <__cxa_atexit@plt+0x89860> │ │ │ │ + ldr r2, [pc, #72] @ 9601c <__cxa_atexit@plt+0x8986c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 96008 <__cxa_atexit@plt+0x89858> │ │ │ │ + ldr r3, [pc, #44] @ 96020 <__cxa_atexit@plt+0x89870> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 96008 <__cxa_atexit@plt+0x89858> │ │ │ │ + b 96064 <__cxa_atexit@plt+0x898b4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 92f6c <__cxa_atexit@plt+0x867bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - adcseq r4, r8, #76 @ 0x4c │ │ │ │ - andeq r2, r0, ip, lsl #1 │ │ │ │ - addseq r8, r7, #168 @ 0xa8 │ │ │ │ - addseq r8, r7, #128 @ 0x80 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-12] │ │ │ │ - ldrls r2, [pc, #44] @ 92fbc <__cxa_atexit@plt+0x8680c> │ │ │ │ - ldrls r3, [pc, #44] @ 92fc0 <__cxa_atexit@plt+0x86810> │ │ │ │ - ldrls r1, [r7, #8] │ │ │ │ - addls r2, pc, r2 │ │ │ │ - strls r2, [r5, #-16]! │ │ │ │ - ldrls r2, [pc, #32] @ 92fc4 <__cxa_atexit@plt+0x86814> │ │ │ │ - addls r3, pc, r3 │ │ │ │ - ldrls r2, [pc, r2] │ │ │ │ - stmibls r5, {r1, r2, r7} │ │ │ │ - ldrls r0, [pc, #20] @ 92fc8 <__cxa_atexit@plt+0x86818> │ │ │ │ - movls r7, r3 │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - addseq r7, r7, #132, 30 @ 0x210 │ │ │ │ - adcseq r3, r8, #168, 30 @ 0x2a0 │ │ │ │ - addseq r7, r7, #112, 30 @ 0x1c0 │ │ │ │ - addseq r8, r7, #20 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + addseq r1, r7, #196, 16 @ 0xc40000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - cmp r7, #1 │ │ │ │ - ldrge r2, [r3, #11] │ │ │ │ - cmpge r2, #1 │ │ │ │ - bge 93004 <__cxa_atexit@plt+0x86854> │ │ │ │ - ldr r7, [pc, #412] @ 93194 <__cxa_atexit@plt+0x869e4> │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r3, [pc, #28] @ 96054 <__cxa_atexit@plt+0x898a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9604c <__cxa_atexit@plt+0x8989c> │ │ │ │ + b 96064 <__cxa_atexit@plt+0x898b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmp r7, #1 │ │ │ │ - bne 93018 <__cxa_atexit@plt+0x86868> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3, #7] │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - add r3, r0, r2 │ │ │ │ - cmp r0, r3 │ │ │ │ - bge 93074 <__cxa_atexit@plt+0x868c4> │ │ │ │ - add r1, r9, #8 │ │ │ │ - add lr, r1, r0 │ │ │ │ - ldrsb r1, [lr] │ │ │ │ - cmn r1, #1 │ │ │ │ - uxtb r8, r1 │ │ │ │ - ble 93054 <__cxa_atexit@plt+0x868a4> │ │ │ │ - add r1, r0, #1 │ │ │ │ - cmp r1, r3 │ │ │ │ - blt 93074 <__cxa_atexit@plt+0x868c4> │ │ │ │ - b 9310c <__cxa_atexit@plt+0x8695c> │ │ │ │ - mov r1, #4 │ │ │ │ - cmp r8, #240 @ 0xf0 │ │ │ │ - movcc r1, #3 │ │ │ │ - cmp r8, #224 @ 0xe0 │ │ │ │ - movcc r1, #2 │ │ │ │ - add r1, r0, r1 │ │ │ │ - cmp r1, r3 │ │ │ │ - bge 930b8 <__cxa_atexit@plt+0x86908> │ │ │ │ - umull r7, r3, r2, r7 │ │ │ │ - mvn r1, #-2147483648 @ 0x80000000 │ │ │ │ - subs r1, r1, r7 │ │ │ │ - rscs r3, r3, #0 │ │ │ │ - bcs 930a0 <__cxa_atexit@plt+0x868f0> │ │ │ │ - ldr r7, [pc, #252] @ 9318c <__cxa_atexit@plt+0x869dc> │ │ │ │ - ldr r0, [pc, #252] @ 93190 <__cxa_atexit@plt+0x869e0> │ │ │ │ - add r5, r5, #8 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + addseq r1, r7, #144, 16 @ 0x900000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r1, [r7, #-2] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + cmp r1, #5 │ │ │ │ + bne 960d8 <__cxa_atexit@plt+0x89928> │ │ │ │ + ldr r2, [r2, #1] │ │ │ │ + cmp r2, #33 @ 0x21 │ │ │ │ + bne 960f8 <__cxa_atexit@plt+0x89948> │ │ │ │ + add r5, r3, #12 │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 96120 <__cxa_atexit@plt+0x89970> │ │ │ │ + ldr r7, [pc, #152] @ 96148 <__cxa_atexit@plt+0x89998> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r2, [pc, #148] @ 9614c <__cxa_atexit@plt+0x8999c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #240] @ 93198 <__cxa_atexit@plt+0x869e8> │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr r3, [pc, #92] @ 9613c <__cxa_atexit@plt+0x8998c> │ │ │ │ add r3, pc, r3 │ │ │ │ - stm r5, {r0, r9} │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 3eb90c <__cxa_atexit@plt+0x3df15c> │ │ │ │ - ldrb r0, [lr, #1] │ │ │ │ - cmp r8, #224 @ 0xe0 │ │ │ │ - bcs 930d0 <__cxa_atexit@plt+0x86920> │ │ │ │ - add r3, r0, r8, lsl #6 │ │ │ │ - sub r8, r3, #12416 @ 0x3080 │ │ │ │ - b 9310c <__cxa_atexit@plt+0x8695c> │ │ │ │ - ldrb r1, [lr, #2] │ │ │ │ - cmp r8, #240 @ 0xf0 │ │ │ │ - bcs 930f0 <__cxa_atexit@plt+0x86940> │ │ │ │ - lsl r3, r8, #12 │ │ │ │ - add r3, r3, r0, lsl #6 │ │ │ │ - ldr r2, [pc, #152] @ 93184 <__cxa_atexit@plt+0x869d4> │ │ │ │ - add r3, r3, r1 │ │ │ │ - b 93108 <__cxa_atexit@plt+0x86958> │ │ │ │ - lsl r2, r8, #18 │ │ │ │ - add r0, r2, r0, lsl #12 │ │ │ │ - ldrb r3, [lr, #3] │ │ │ │ - add r1, r0, r1, lsl #6 │ │ │ │ - ldr r2, [pc, #120] @ 93180 <__cxa_atexit@plt+0x869d0> │ │ │ │ - add r3, r1, r3 │ │ │ │ - add r8, r3, r2 │ │ │ │ - mov r3, #260096 @ 0x3f800 │ │ │ │ - orr r3, r3, #1835008 @ 0x1c0000 │ │ │ │ - and r2, r8, r3 │ │ │ │ - mov r3, #253 @ 0xfd │ │ │ │ - orr r3, r3, #65280 @ 0xff00 │ │ │ │ - cmp r2, #55296 @ 0xd800 │ │ │ │ - movne r3, r8 │ │ │ │ - cmp r3, #128 @ 0x80 │ │ │ │ - bcs 93144 <__cxa_atexit@plt+0x86994> │ │ │ │ - ldr r2, [pc, #80] @ 93188 <__cxa_atexit@plt+0x869d8> │ │ │ │ str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 96118 <__cxa_atexit@plt+0x89968> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 96394 <__cxa_atexit@plt+0x89be4> │ │ │ │ + ldr r3, [pc, #64] @ 96140 <__cxa_atexit@plt+0x89990> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 96118 <__cxa_atexit@plt+0x89968> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 96168 <__cxa_atexit@plt+0x899b8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 96144 <__cxa_atexit@plt+0x89994> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #5 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + addseq r1, r7, #80, 4 │ │ │ │ + @ instruction: 0xfffed948 │ │ │ │ + @ instruction: 0xfffee264 │ │ │ │ + addseq r1, r7, #152, 14 @ 0x2600000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 96168 <__cxa_atexit@plt+0x899b8> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r2, [pc, #272] @ 96284 <__cxa_atexit@plt+0x89ad4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 3eb90c <__cxa_atexit@plt+0x3df15c> │ │ │ │ - lsrs r2, r3, #16 │ │ │ │ - lsr r2, r3, #11 │ │ │ │ - mov r0, #1 │ │ │ │ - movne r0, #2 │ │ │ │ - mov r1, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - movne r1, #2 │ │ │ │ - add r2, r1, r0 │ │ │ │ - ldr r1, [pc, #48] @ 9319c <__cxa_atexit@plt+0x869ec> │ │ │ │ - mul r7, r2, r7 │ │ │ │ + ldr r1, [pc, #268] @ 96288 <__cxa_atexit@plt+0x89ad8> │ │ │ │ add r1, pc, r1 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - b 3eb90c <__cxa_atexit@plt+0x3df15c> │ │ │ │ - ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - @ instruction: 0xfff1df80 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - addseq r7, r7, #200, 28 @ 0xc80 │ │ │ │ - addseq r7, r7, #196, 28 @ 0xc40 │ │ │ │ - adcseq r4, r8, #80, 4 │ │ │ │ - andeq r0, r0, r0, ror #12 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 931f0 <__cxa_atexit@plt+0x86a40> │ │ │ │ - ldmib r5, {r1, r9} │ │ │ │ - add r0, r7, #8 │ │ │ │ - mov r2, r9 │ │ │ │ - bl b958 │ │ │ │ - ldr r2, [pc, #40] @ 931fc <__cxa_atexit@plt+0x86a4c> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r3, [r8, #12] │ │ │ │ - str r9, [r8, #16] │ │ │ │ - stmib r8, {r2, r7} │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r4, r8, #120 @ 0x78 │ │ │ │ - andeq r0, r0, r3, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - cmp r3, #127 @ 0x7f │ │ │ │ - movhi r1, #1 │ │ │ │ - lsrs r0, r3, #16 │ │ │ │ - addne r1, r1, #1 │ │ │ │ - lsrs r0, r3, #11 │ │ │ │ - addne r1, r1, #1 │ │ │ │ - add r8, r7, #8 │ │ │ │ - cmp r1, #0 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - beq 932b4 <__cxa_atexit@plt+0x86b04> │ │ │ │ - cmp r1, #1 │ │ │ │ - beq 93288 <__cxa_atexit@plt+0x86ad8> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 932cc <__cxa_atexit@plt+0x86b1c> │ │ │ │ - mvn r1, #31 │ │ │ │ - mov r0, #63 @ 0x3f │ │ │ │ - ldr fp, [r7, #4] │ │ │ │ - add r1, r1, r3, lsr #12 │ │ │ │ - and r0, r0, r3, lsr #6 │ │ │ │ - and r3, r3, #63 @ 0x3f │ │ │ │ - orr r3, r3, #128 @ 0x80 │ │ │ │ - strb r3, [r7, #10] │ │ │ │ - orr r3, r0, #128 @ 0x80 │ │ │ │ - strb r1, [r7, #8] │ │ │ │ - cmp fp, r2, lsl #1 │ │ │ │ - strb r3, [r7, #9] │ │ │ │ - bge 933ac <__cxa_atexit@plt+0x86bfc> │ │ │ │ - mov r9, r2 │ │ │ │ - b 933d0 <__cxa_atexit@plt+0x86c20> │ │ │ │ - ldr fp, [r7, #4] │ │ │ │ - mvn r1, #63 @ 0x3f │ │ │ │ - add r1, r1, r3, lsr #6 │ │ │ │ - and r3, r3, #63 @ 0x3f │ │ │ │ - orr r3, r3, #128 @ 0x80 │ │ │ │ - strb r3, [r7, #9] │ │ │ │ - cmp fp, r2, lsl #1 │ │ │ │ - strb r1, [r7, #8] │ │ │ │ - bge 93314 <__cxa_atexit@plt+0x86b64> │ │ │ │ - mov r9, r2 │ │ │ │ - b 93338 <__cxa_atexit@plt+0x86b88> │ │ │ │ - ldr fp, [r7, #4] │ │ │ │ - strb r3, [r7, #8] │ │ │ │ - cmp fp, r2, lsl #1 │ │ │ │ - bge 93360 <__cxa_atexit@plt+0x86bb0> │ │ │ │ - mov r9, r2 │ │ │ │ - b 93384 <__cxa_atexit@plt+0x86bd4> │ │ │ │ - mvn r1, #15 │ │ │ │ - mov lr, #63 @ 0x3f │ │ │ │ - ldr sl, [r7, #4] │ │ │ │ - and r0, lr, r3, lsr #6 │ │ │ │ - add r1, r1, r3, lsr #18 │ │ │ │ - and lr, lr, r3, lsr #12 │ │ │ │ - and r3, r3, #63 @ 0x3f │ │ │ │ - orr r3, r3, #128 @ 0x80 │ │ │ │ - strb r3, [r7, #11] │ │ │ │ - orr r0, r0, #128 @ 0x80 │ │ │ │ - orr r3, lr, #128 @ 0x80 │ │ │ │ - strb r1, [r7, #8] │ │ │ │ - strb r0, [r7, #10] │ │ │ │ - cmp sl, r2, lsl #1 │ │ │ │ - strb r3, [r7, #9] │ │ │ │ - bge 93430 <__cxa_atexit@plt+0x86c80> │ │ │ │ - mov r9, r2 │ │ │ │ - b 93454 <__cxa_atexit@plt+0x86ca4> │ │ │ │ - lsl r3, r2, #1 │ │ │ │ - add r0, r2, r8 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r9, r3 │ │ │ │ - bl b970 │ │ │ │ - lsl r3, r9, #1 │ │ │ │ - mov r2, r9 │ │ │ │ - cmp fp, r9, lsl #1 │ │ │ │ - bge 93318 <__cxa_atexit@plt+0x86b68> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #16 │ │ │ │ - str fp, [r5, #8] │ │ │ │ - cmp r3, sl │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r9, [r5] │ │ │ │ - bcs 933ec <__cxa_atexit@plt+0x86c3c> │ │ │ │ - ldr r7, [pc, #412] @ 934f8 <__cxa_atexit@plt+0x86d48> │ │ │ │ + ldr r3, [r5] │ │ │ │ + and r7, r3, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 961d4 <__cxa_atexit@plt+0x89a24> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 96200 <__cxa_atexit@plt+0x89a50> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #12 │ │ │ │ + beq 9620c <__cxa_atexit@plt+0x89a5c> │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r1, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 96258 <__cxa_atexit@plt+0x89aa8> │ │ │ │ + str r7, [r5] │ │ │ │ + b 9617c <__cxa_atexit@plt+0x899cc> │ │ │ │ + add r2, r5, #8 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 96260 <__cxa_atexit@plt+0x89ab0> │ │ │ │ + ldr r7, [pc, #152] @ 9628c <__cxa_atexit@plt+0x89adc> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 934b8 <__cxa_atexit@plt+0x86d08> │ │ │ │ - lsl r3, r2, #1 │ │ │ │ - add r0, r2, r8 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r9, r3 │ │ │ │ - bl b970 │ │ │ │ - lsl r3, r9, #1 │ │ │ │ - mov r2, r9 │ │ │ │ - cmp fp, r9, lsl #1 │ │ │ │ - bge 93364 <__cxa_atexit@plt+0x86bb4> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #16 │ │ │ │ - str fp, [r5, #8] │ │ │ │ - cmp r3, sl │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r9, [r5] │ │ │ │ - bcs 933ec <__cxa_atexit@plt+0x86c3c> │ │ │ │ - ldr r7, [pc, #332] @ 934f4 <__cxa_atexit@plt+0x86d44> │ │ │ │ + ldr r5, [pc, #148] @ 96290 <__cxa_atexit@plt+0x89ae0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + b 96234 <__cxa_atexit@plt+0x89a84> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + add r2, r5, #8 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 9626c <__cxa_atexit@plt+0x89abc> │ │ │ │ + ldr r7, [pc, #108] @ 96298 <__cxa_atexit@plt+0x89ae8> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 934b8 <__cxa_atexit@plt+0x86d08> │ │ │ │ - lsl r3, r2, #1 │ │ │ │ - add r0, r2, r8 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r9, r3 │ │ │ │ - bl b970 │ │ │ │ - lsl r3, r9, #1 │ │ │ │ - mov r2, r9 │ │ │ │ - cmp fp, r9, lsl #1 │ │ │ │ - bge 933b0 <__cxa_atexit@plt+0x86c00> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #16 │ │ │ │ - str fp, [r5, #8] │ │ │ │ - cmp r3, sl │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r9, [r5] │ │ │ │ - bcc 934b0 <__cxa_atexit@plt+0x86d00> │ │ │ │ - add r0, r9, r8 │ │ │ │ - sub r2, fp, r9 │ │ │ │ - mov r1, r8 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - bl b970 │ │ │ │ - ldr r2, [pc, #252] @ 93504 <__cxa_atexit@plt+0x86d54> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - sub r7, sl, #11 │ │ │ │ - mov r6, sl │ │ │ │ + ldr r5, [pc, #104] @ 9629c <__cxa_atexit@plt+0x89aec> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [r2] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r5, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - lsl r3, r2, #1 │ │ │ │ - add r0, r2, r8 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r9, r3 │ │ │ │ - bl b970 │ │ │ │ - lsl r3, r9, #1 │ │ │ │ - mov r2, r9 │ │ │ │ - cmp sl, r9, lsl #1 │ │ │ │ - bge 93434 <__cxa_atexit@plt+0x86c84> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add fp, r6, #16 │ │ │ │ - str sl, [r5, #8] │ │ │ │ - cmp r3, fp │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r9, [r5] │ │ │ │ - bcc 934cc <__cxa_atexit@plt+0x86d1c> │ │ │ │ - add r0, r9, r8 │ │ │ │ - sub r2, sl, r9 │ │ │ │ - mov r1, r8 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - bl b970 │ │ │ │ - ldr r2, [pc, #116] @ 93500 <__cxa_atexit@plt+0x86d50> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, fp, #11 │ │ │ │ - mov r6, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 934fc <__cxa_atexit@plt+0x86d4c> │ │ │ │ + ldr r7, [pc, #44] @ 96294 <__cxa_atexit@plt+0x89ae4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, sl │ │ │ │ - str r7, [r5] │ │ │ │ - b 934e4 <__cxa_atexit@plt+0x86d34> │ │ │ │ - ldr r7, [pc, #28] @ 934f0 <__cxa_atexit@plt+0x86d40> │ │ │ │ - mov r6, #16 │ │ │ │ + b 96274 <__cxa_atexit@plt+0x89ac4> │ │ │ │ + ldr r7, [pc, #44] @ 962a0 <__cxa_atexit@plt+0x89af0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + b 9624c <__cxa_atexit@plt+0x89a9c> │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffec244 │ │ │ │ + @ instruction: 0xfffec77c │ │ │ │ + addseq r1, r7, #220 @ 0xdc │ │ │ │ + @ instruction: 0xfffed7cc │ │ │ │ + @ instruction: 0xfffee0e8 │ │ │ │ + addseq r1, r7, #4, 2 │ │ │ │ + addseq r1, r7, #68, 12 @ 0x4400000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #12 │ │ │ │ + bne 96310 <__cxa_atexit@plt+0x89b60> │ │ │ │ + add r2, r5, #12 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 9633c <__cxa_atexit@plt+0x89b8c> │ │ │ │ + ldr r7, [pc, #116] @ 96358 <__cxa_atexit@plt+0x89ba8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb7a4 <__cxa_atexit@plt+0x3deff4> │ │ │ │ - @ instruction: 0x000001b0 │ │ │ │ - andeq r0, r0, r4, ror #4 │ │ │ │ - andeq r0, r0, r0, lsr r2 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - adcseq r3, r8, #192, 26 @ 0x3000 │ │ │ │ - adcseq r3, r8, #68, 28 @ 0x440 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 93568 <__cxa_atexit@plt+0x86db8> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r1, sl, #8 │ │ │ │ - sub r2, r3, r7 │ │ │ │ - add r0, r1, r7 │ │ │ │ - bl b970 │ │ │ │ - ldr r3, [pc, #52] @ 93580 <__cxa_atexit@plt+0x86dd0> │ │ │ │ - mov r7, #0 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r8, #12] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - stmib r8, {r3, sl} │ │ │ │ - str r9, [r8, #16] │ │ │ │ + ldr r5, [pc, #112] @ 9635c <__cxa_atexit@plt+0x89bac> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [r2] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r5, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 93584 <__cxa_atexit@plt+0x86dd4> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #60] @ 96354 <__cxa_atexit@plt+0x89ba4> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 3eb7a4 <__cxa_atexit@plt+0x3deff4> │ │ │ │ - adcseq r3, r8, #0, 26 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 96334 <__cxa_atexit@plt+0x89b84> │ │ │ │ str r7, [r5] │ │ │ │ - bcc 935e8 <__cxa_atexit@plt+0x86e38> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r1, sl, #8 │ │ │ │ - sub r2, r3, r7 │ │ │ │ - add r0, r1, r7 │ │ │ │ - bl b970 │ │ │ │ - ldr r3, [pc, #52] @ 93600 <__cxa_atexit@plt+0x86e50> │ │ │ │ - mov r7, #0 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r8, #12] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - stmib r8, {r3, sl} │ │ │ │ - str r9, [r8, #16] │ │ │ │ + mov r7, fp │ │ │ │ + b 96168 <__cxa_atexit@plt+0x899b8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 93604 <__cxa_atexit@plt+0x86e54> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb7a4 <__cxa_atexit@plt+0x3deff4> │ │ │ │ - adcseq r3, r8, #128, 24 @ 0x8000 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ + ldr r7, [pc, #28] @ 96360 <__cxa_atexit@plt+0x89bb0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + b 96304 <__cxa_atexit@plt+0x89b54> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0xfffed714 │ │ │ │ + @ instruction: 0xfffee030 │ │ │ │ + addseq r1, r7, #52 @ 0x34 │ │ │ │ + addseq r1, r7, #132, 10 @ 0x21000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 93668 <__cxa_atexit@plt+0x86eb8> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r1, sl, #8 │ │ │ │ - sub r2, r3, r7 │ │ │ │ - add r0, r1, r7 │ │ │ │ - bl b970 │ │ │ │ - ldr r3, [pc, #52] @ 93680 <__cxa_atexit@plt+0x86ed0> │ │ │ │ - mov r7, #0 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r8, #12] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - stmib r8, {r3, sl} │ │ │ │ - str r9, [r8, #16] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 93684 <__cxa_atexit@plt+0x86ed4> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b 96168 <__cxa_atexit@plt+0x899b8> │ │ │ │ + addseq r1, r7, #108, 10 @ 0x1b000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 96394 <__cxa_atexit@plt+0x89be4> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r2, [pc, #272] @ 964b0 <__cxa_atexit@plt+0x89d00> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #268] @ 964b4 <__cxa_atexit@plt+0x89d04> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r5] │ │ │ │ + and r7, r3, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 96400 <__cxa_atexit@plt+0x89c50> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ str r3, [r5] │ │ │ │ - b 3eb7a4 <__cxa_atexit@plt+0x3deff4> │ │ │ │ - adcseq r3, r8, #0, 24 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9642c <__cxa_atexit@plt+0x89c7c> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #12 │ │ │ │ + beq 96438 <__cxa_atexit@plt+0x89c88> │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r1, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 96484 <__cxa_atexit@plt+0x89cd4> │ │ │ │ str r7, [r5] │ │ │ │ - bcc 936e8 <__cxa_atexit@plt+0x86f38> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r1, sl, #8 │ │ │ │ - sub r2, r3, r7 │ │ │ │ - add r0, r1, r7 │ │ │ │ - bl b970 │ │ │ │ - ldr r3, [pc, #52] @ 93700 <__cxa_atexit@plt+0x86f50> │ │ │ │ - mov r7, #0 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r8, #12] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - stmib r8, {r3, sl} │ │ │ │ - str r9, [r8, #16] │ │ │ │ + b 963a8 <__cxa_atexit@plt+0x89bf8> │ │ │ │ + add r2, r5, #8 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 9648c <__cxa_atexit@plt+0x89cdc> │ │ │ │ + ldr r7, [pc, #152] @ 964b8 <__cxa_atexit@plt+0x89d08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #148] @ 964bc <__cxa_atexit@plt+0x89d0c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + b 96460 <__cxa_atexit@plt+0x89cb0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 93704 <__cxa_atexit@plt+0x86f54> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + add r2, r5, #8 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 96498 <__cxa_atexit@plt+0x89ce8> │ │ │ │ + ldr r7, [pc, #108] @ 964c4 <__cxa_atexit@plt+0x89d14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #104] @ 964c8 <__cxa_atexit@plt+0x89d18> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [r2] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r5, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 964c0 <__cxa_atexit@plt+0x89d10> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 964a0 <__cxa_atexit@plt+0x89cf0> │ │ │ │ + ldr r7, [pc, #44] @ 964cc <__cxa_atexit@plt+0x89d1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + b 96478 <__cxa_atexit@plt+0x89cc8> │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffec018 │ │ │ │ + @ instruction: 0xfffec550 │ │ │ │ + addseq r0, r7, #176, 28 @ 0xb00 │ │ │ │ + @ instruction: 0xfffed5a0 │ │ │ │ + @ instruction: 0xfffedebc │ │ │ │ + addseq r0, r7, #216, 28 @ 0xd80 │ │ │ │ + addseq r1, r7, #24, 8 @ 0x18000000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #12 │ │ │ │ + bne 9653c <__cxa_atexit@plt+0x89d8c> │ │ │ │ + add r2, r5, #12 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 96568 <__cxa_atexit@plt+0x89db8> │ │ │ │ + ldr r7, [pc, #116] @ 96584 <__cxa_atexit@plt+0x89dd4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #112] @ 96588 <__cxa_atexit@plt+0x89dd8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [r2] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r5, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #60] @ 96580 <__cxa_atexit@plt+0x89dd0> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - b 3eb7a4 <__cxa_atexit@plt+0x3deff4> │ │ │ │ - adcseq r3, r8, #128, 22 @ 0x20000 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str fp, [sp, #12] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - mov r4, r5 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r6, [r4, #4]! │ │ │ │ - add r9, r7, #8 │ │ │ │ - ldr r3, [r4, #8] │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - mov r0, r9 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - add r3, r2, r3 │ │ │ │ - add r1, r3, #8 │ │ │ │ - mov r2, r6 │ │ │ │ - bl b964 │ │ │ │ - ldr fp, [r7, #4] │ │ │ │ - mov r2, r6 │ │ │ │ - mov r4, r7 │ │ │ │ - cmp fp, r6, lsl #1 │ │ │ │ - bge 93764 <__cxa_atexit@plt+0x86fb4> │ │ │ │ - mov sl, r2 │ │ │ │ - b 93788 <__cxa_atexit@plt+0x86fd8> │ │ │ │ - lsl r6, r2, #1 │ │ │ │ - add r0, r2, r9 │ │ │ │ - mov r1, r9 │ │ │ │ - mov sl, r6 │ │ │ │ - bl b970 │ │ │ │ - lsl r6, r6, #1 │ │ │ │ - mov r2, sl │ │ │ │ - cmp fp, sl, lsl #1 │ │ │ │ - bge 93768 <__cxa_atexit@plt+0x86fb8> │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - add r6, r8, #16 │ │ │ │ - str fp, [r5, #12] │ │ │ │ - str r4, [r5, #16] │ │ │ │ - ldr r3, [r7, #804] @ 0x324 │ │ │ │ - str sl, [r5, #4] │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 937ec <__cxa_atexit@plt+0x8703c> │ │ │ │ - add r0, r9, sl │ │ │ │ - sub r2, fp, sl │ │ │ │ - mov r1, r9 │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - mov r9, r7 │ │ │ │ - bl b970 │ │ │ │ - ldr r2, [pc, #76] @ 93814 <__cxa_atexit@plt+0x87064> │ │ │ │ - sub r7, r6, #11 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - str r3, [r8, #12] │ │ │ │ - stmib r8, {r2, r4} │ │ │ │ - mov r4, r9 │ │ │ │ - str sl, [r8, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 96560 <__cxa_atexit@plt+0x89db0> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 96394 <__cxa_atexit@plt+0x89be4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r4, [pc, #36] @ 93818 <__cxa_atexit@plt+0x87068> │ │ │ │ - ldr r5, [sp, #4] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - add r4, pc, r4 │ │ │ │ - mov r3, #16 │ │ │ │ - str r4, [r5] │ │ │ │ - str r3, [r7, #828] @ 0x33c │ │ │ │ - mov r4, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 3eb7a4 <__cxa_atexit@plt+0x3deff4> │ │ │ │ - adcseq r3, r8, #128, 20 @ 0x80000 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ + ldr r7, [pc, #28] @ 9658c <__cxa_atexit@plt+0x89ddc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + b 96530 <__cxa_atexit@plt+0x89d80> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0xfffed4e8 │ │ │ │ + @ instruction: 0xfffede04 │ │ │ │ + addseq r0, r7, #8, 28 @ 0x80 │ │ │ │ + addseq r1, r7, #88, 6 @ 0x60000001 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 9387c <__cxa_atexit@plt+0x870cc> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r1, sl, #8 │ │ │ │ - sub r2, r3, r7 │ │ │ │ - add r0, r1, r7 │ │ │ │ - bl b970 │ │ │ │ - ldr r3, [pc, #52] @ 93894 <__cxa_atexit@plt+0x870e4> │ │ │ │ - mov r7, #0 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r8, #12] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - stmib r8, {r3, sl} │ │ │ │ - str r9, [r8, #16] │ │ │ │ + mov r7, fp │ │ │ │ + b 96394 <__cxa_atexit@plt+0x89be4> │ │ │ │ + addseq r1, r7, #64, 6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 965e0 <__cxa_atexit@plt+0x89e30> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 965e8 <__cxa_atexit@plt+0x89e38> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 95fbc <__cxa_atexit@plt+0x8980c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 93898 <__cxa_atexit@plt+0x870e8> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb7a4 <__cxa_atexit@plt+0x3deff4> │ │ │ │ - adcseq r3, r8, #236, 18 @ 0x3b0000 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 93b8c <__cxa_atexit@plt+0x873dc> │ │ │ │ - andeq r0, r3, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r9, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 93938 <__cxa_atexit@plt+0x87188> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 93944 <__cxa_atexit@plt+0x87194> │ │ │ │ + adcseq r0, r8, #128, 18 @ 0x200000 │ │ │ │ + addseq r1, r7, #44, 6 @ 0xb0000000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 96620 <__cxa_atexit@plt+0x89e70> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #124] @ 93954 <__cxa_atexit@plt+0x871a4> │ │ │ │ + ldr r2, [pc, #24] @ 96628 <__cxa_atexit@plt+0x89e78> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 96aac <__cxa_atexit@plt+0x8a2fc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + adcseq r0, r8, #64, 18 @ 0x100000 │ │ │ │ + addseq r1, r7, #188, 4 @ 0xc000000b │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 96664 <__cxa_atexit@plt+0x89eb4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 9666c <__cxa_atexit@plt+0x89ebc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr lr, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - ldr r2, [r7, #24] │ │ │ │ - ldr r7, [r7, #28] │ │ │ │ - ldr ip, [pc, #92] @ 93958 <__cxa_atexit@plt+0x871a8> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr sl, [pc, #88] @ 9395c <__cxa_atexit@plt+0x871ac> │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - add r0, r7, r2 │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - sub r8, r6, #15 │ │ │ │ - mov r5, r9 │ │ │ │ - mov r7, lr │ │ │ │ - str r0, [r3, #12] │ │ │ │ - mov r0, #0 │ │ │ │ - str ip, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 95fbc <__cxa_atexit@plt+0x8980c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + adcseq r0, r8, #252, 16 @ 0xfc0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 966a4 <__cxa_atexit@plt+0x89ef4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 966ac <__cxa_atexit@plt+0x89efc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r3, r8, #120, 12 @ 0x7800000 │ │ │ │ - adcseq r3, r8, #116, 18 @ 0x1d0000 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + adcseq r0, r8, #188, 16 @ 0xbc0000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9670c <__cxa_atexit@plt+0x89f5c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r8, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 939a0 <__cxa_atexit@plt+0x871f0> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 939ac <__cxa_atexit@plt+0x871fc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ + bcc 96718 <__cxa_atexit@plt+0x89f68> │ │ │ │ + ldr r2, [pc, #72] @ 96728 <__cxa_atexit@plt+0x89f78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #68] @ 9672c <__cxa_atexit@plt+0x89f7c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r3, r8, #196, 10 @ 0x31000000 │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #28 │ │ │ │ - mov r3, r7 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 93a88 <__cxa_atexit@plt+0x872d8> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #148 @ 0x94 │ │ │ │ - cmp r7, sl │ │ │ │ - bcc 93a90 <__cxa_atexit@plt+0x872e0> │ │ │ │ - ldr r7, [pc, #200] @ 93aa8 <__cxa_atexit@plt+0x872f8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - ldr r9, [r3, #16] │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - ldr r3, [r3, #20] │ │ │ │ - cmp r9, #121 @ 0x79 │ │ │ │ - bge 93a64 <__cxa_atexit@plt+0x872b4> │ │ │ │ - ldr r2, [pc, #164] @ 93aac <__cxa_atexit@plt+0x872fc> │ │ │ │ - add r3, r1, r3 │ │ │ │ - add r1, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - mov r2, #120 @ 0x78 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - add r0, r6, #8 │ │ │ │ - mov r2, r9 │ │ │ │ - bl b964 │ │ │ │ - ldr r3, [pc, #128] @ 93ab0 <__cxa_atexit@plt+0x87300> │ │ │ │ - ldr r0, [pc, #128] @ 93ab4 <__cxa_atexit@plt+0x87304> │ │ │ │ - rsb r2, r9, #120 @ 0x78 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r6, [r6, #132] @ 0x84 │ │ │ │ - str r1, [r6, #136] @ 0x88 │ │ │ │ - str r0, [r6, #128] @ 0x80 │ │ │ │ - str r9, [r6, #140] @ 0x8c │ │ │ │ - str r2, [r6, #144] @ 0x90 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - sub r8, sl, #15 │ │ │ │ - mov r6, sl │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - ldr r0, [pc, #76] @ 93ab8 <__cxa_atexit@plt+0x87308> │ │ │ │ - str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - stm lr, {r1, r3, r9} │ │ │ │ - b 3eb90c <__cxa_atexit@plt+0x3df15c> │ │ │ │ - mov sl, r6 │ │ │ │ - b 93a98 <__cxa_atexit@plt+0x872e8> │ │ │ │ - mov r7, #148 @ 0x94 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - adcseq r3, r8, #112, 10 @ 0x1c000000 │ │ │ │ - adcseq r3, r8, #92, 16 @ 0x5c0000 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - adcseq r3, r8, #48, 16 @ 0x300000 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + adcseq r0, r8, #104, 16 @ 0x680000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 93b48 <__cxa_atexit@plt+0x87398> │ │ │ │ - ldr r9, [r5, #16]! │ │ │ │ - add r0, r7, #8 │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr sl, [r5, #-12] │ │ │ │ - add r3, r3, r2 │ │ │ │ - add r1, r3, #8 │ │ │ │ - mov r2, r9 │ │ │ │ - bl b964 │ │ │ │ - ldr r3, [pc, #56] @ 93b54 <__cxa_atexit@plt+0x873a4> │ │ │ │ - ldr r1, [pc, #56] @ 93b58 <__cxa_atexit@plt+0x873a8> │ │ │ │ - mov r2, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - str r9, [r8, #16] │ │ │ │ - str r2, [r8, #20] │ │ │ │ - stmib r8, {r1, r7} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - mov r7, sl │ │ │ │ - str r3, [r5] │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9677c <__cxa_atexit@plt+0x89fcc> │ │ │ │ + ldr r2, [pc, #52] @ 9678c <__cxa_atexit@plt+0x89fdc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - adcseq r3, r8, #72, 14 @ 0x1200000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd10 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + addseq r1, r7, #132, 2 @ 0x21 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ + sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 93bc4 <__cxa_atexit@plt+0x87414> │ │ │ │ - ldr r2, [pc, #52] @ 93bd8 <__cxa_atexit@plt+0x87428> │ │ │ │ - ldmib r7, {r1, r7} │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - stmdb r3, {r1, r8, r9, sl} │ │ │ │ - beq 93bbc <__cxa_atexit@plt+0x8740c> │ │ │ │ - b 93be4 <__cxa_atexit@plt+0x87434> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 967d8 <__cxa_atexit@plt+0x8a028> │ │ │ │ + ldr r7, [pc, #52] @ 967ec <__cxa_atexit@plt+0x8a03c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 967cc <__cxa_atexit@plt+0x8a01c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 96800 <__cxa_atexit@plt+0x8a050> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 967f0 <__cxa_atexit@plt+0x8a040> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r3, #-12]! │ │ │ │ mov r5, r3 │ │ │ │ - stmib r3, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r5, lsl #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + addseq r1, r7, #56, 2 │ │ │ │ + addseq r1, r7, #36, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 96854 <__cxa_atexit@plt+0x8a0a4> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #148 @ 0x94 │ │ │ │ - mov ip, r4 │ │ │ │ - cmp r7, lr │ │ │ │ - str fp, [sp, #12] │ │ │ │ - bcc 93e74 <__cxa_atexit@plt+0x876c4> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r9, [r3, #11] │ │ │ │ - ldr r8, [r2, #16]! │ │ │ │ - ldr r7, [r2, #-12] │ │ │ │ - ldr fp, [r2, #-8] │ │ │ │ - ldr r4, [r2, #-4] │ │ │ │ - ldr sl, [r2, #4] │ │ │ │ - cmp r9, #1 │ │ │ │ - blt 93c9c <__cxa_atexit@plt+0x874ec> │ │ │ │ - cmp r9, #129 @ 0x81 │ │ │ │ - bcs 93cc8 <__cxa_atexit@plt+0x87518> │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 93d3c <__cxa_atexit@plt+0x8758c> │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 93ddc <__cxa_atexit@plt+0x8762c> │ │ │ │ - ldr r1, [pc, #600] @ 93ea4 <__cxa_atexit@plt+0x876f4> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr sl, [pc, #588] @ 93ea8 <__cxa_atexit@plt+0x876f8> │ │ │ │ - sub r1, lr, #119 @ 0x77 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - add r2, r6, #20 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - stm r2, {r3, sl, fp} │ │ │ │ - str r4, [r6, #32] │ │ │ │ - str r8, [r6, #36] @ 0x24 │ │ │ │ - ldr r2, [pc, #552] @ 93eac <__cxa_atexit@plt+0x876fc> │ │ │ │ - sub r7, lr, #102 @ 0x66 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - str r6, [r6, #48] @ 0x30 │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ - b 93d30 <__cxa_atexit@plt+0x87580> │ │ │ │ - str sl, [r6, #20]! │ │ │ │ - ldr r0, [pc, #532] @ 93ebc <__cxa_atexit@plt+0x8770c> │ │ │ │ - add r5, r5, #24 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str fp, [r6, #-12] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - stmdb r6, {r4, r8} │ │ │ │ - sub r8, lr, #143 @ 0x8f │ │ │ │ - mov r4, ip │ │ │ │ - str r0, [r6, #-16] │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 93d98 <__cxa_atexit@plt+0x875e8> │ │ │ │ - add r2, r6, #4 │ │ │ │ - mov r1, lr │ │ │ │ - ldr lr, [pc, #432] @ 93e90 <__cxa_atexit@plt+0x876e0> │ │ │ │ - str r2, [r6, #60]! @ 0x3c │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r9, [pc, #424] @ 93e94 <__cxa_atexit@plt+0x876e4> │ │ │ │ - sub r2, r1, #111 @ 0x6f │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r4, [r6, #-16] │ │ │ │ - str r8, [r6, #-12] │ │ │ │ - str r9, [r6, #-8] │ │ │ │ - str r2, [r6, #-4] │ │ │ │ - ldr r2, [pc, #396] @ 93e98 <__cxa_atexit@plt+0x876e8> │ │ │ │ - sub r9, r6, #48 @ 0x30 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stm r9, {r3, r7, fp} │ │ │ │ - str sl, [r6, #-36] @ 0xffffffdc │ │ │ │ - str r4, [r6, #-32] @ 0xffffffe0 │ │ │ │ - str r8, [r6, #-28] @ 0xffffffe4 │ │ │ │ - str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ - str fp, [r6, #-20] @ 0xffffffec │ │ │ │ - str lr, [r6, #-56] @ 0xffffffc8 │ │ │ │ - sub r7, r1, #94 @ 0x5e │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - mov r4, ip │ │ │ │ - bx r0 │ │ │ │ - add r3, r2, r3 │ │ │ │ - add r1, r3, #8 │ │ │ │ - add r3, fp, r4 │ │ │ │ - add r3, r3, r8 │ │ │ │ - add r0, r3, #8 │ │ │ │ - mov r2, r9 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - str ip, [sp, #4] │ │ │ │ - str lr, [sp] │ │ │ │ - bl b964 │ │ │ │ - sub r7, sl, r9 │ │ │ │ - str r7, [r6, #20]! │ │ │ │ - ldr r3, [pc, #324] @ 93eb8 <__cxa_atexit@plt+0x87708> │ │ │ │ - add r7, r9, r8 │ │ │ │ - add r5, r5, #24 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmdb r6, {r4, r7} │ │ │ │ - ldr r7, [sp] │ │ │ │ - str fp, [r6, #-12] │ │ │ │ - str r3, [r6, #-16] │ │ │ │ - sub r8, r7, #143 @ 0x8f │ │ │ │ - ldmib sp, {r4, r7, fp} │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - ldr r1, [pc, #252] @ 93e9c <__cxa_atexit@plt+0x876ec> │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str sl, [r6, #20]! │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #16] │ │ │ │ - ldr r5, [pc, #236] @ 93ea0 <__cxa_atexit@plt+0x876f0> │ │ │ │ - sub r8, lr, #143 @ 0x8f │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str fp, [r6, #-12] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - str r5, [r6, #-16] │ │ │ │ - str r4, [r6, #-8] │ │ │ │ - mov r4, ip │ │ │ │ - mov r5, r2 │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - cmp r9, #121 @ 0x79 │ │ │ │ - bcs 93e4c <__cxa_atexit@plt+0x8769c> │ │ │ │ - ldr r0, [pc, #196] @ 93eb0 <__cxa_atexit@plt+0x87700> │ │ │ │ - add r1, r2, r3 │ │ │ │ - add r1, r1, #8 │ │ │ │ - mov r2, r9 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r4, ip │ │ │ │ - mov sl, lr │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - mov r0, #120 @ 0x78 │ │ │ │ - str r0, [r6, #4] │ │ │ │ - add r0, r6, #8 │ │ │ │ - bl b964 │ │ │ │ - ldr r2, [pc, #152] @ 93eb4 <__cxa_atexit@plt+0x87704> │ │ │ │ - rsb r1, r9, #120 @ 0x78 │ │ │ │ - mov r3, #0 │ │ │ │ - add r5, r5, #24 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - str r6, [r6, #132] @ 0x84 │ │ │ │ - str r2, [r6, #128] @ 0x80 │ │ │ │ - str r3, [r6, #136] @ 0x88 │ │ │ │ - str r9, [r6, #140] @ 0x8c │ │ │ │ - str r1, [r6, #144] @ 0x90 │ │ │ │ - sub r8, sl, #15 │ │ │ │ - mov r6, sl │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - ldr r7, [pc, #108] @ 93ec0 <__cxa_atexit@plt+0x87710> │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - mov r4, ip │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 968ec <__cxa_atexit@plt+0x8a13c> │ │ │ │ + ldr r7, [pc, #260] @ 96930 <__cxa_atexit@plt+0x8a180> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r9 │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - b 3eb90c <__cxa_atexit@plt+0x3df15c> │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - mov r7, #148 @ 0x94 │ │ │ │ - str r7, [ip, #828] @ 0x33c │ │ │ │ - mov r4, ip │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - @ instruction: 0xfffffbb8 │ │ │ │ - adcseq r3, r8, #88, 4 @ 0x80000005 │ │ │ │ - adcseq r3, r8, #64, 10 @ 0x10000000 │ │ │ │ - muleq r0, ip, r1 │ │ │ │ - adcseq r3, r8, #180, 8 @ 0xb4000000 │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - adcseq r3, r8, #240, 10 @ 0x3c000000 │ │ │ │ - adcseq r3, r8, #196, 4 @ 0x4000000c │ │ │ │ - adcseq r3, r8, #116, 8 @ 0x74000000 │ │ │ │ - adcseq r3, r8, #72, 8 @ 0x48000000 │ │ │ │ - adcseq r3, r8, #244, 8 @ 0xf4000000 │ │ │ │ - adcseq r3, r8, #196, 10 @ 0x31000000 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 93f30 <__cxa_atexit@plt+0x87780> │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r0, r7, #8 │ │ │ │ - add r3, r2, r3 │ │ │ │ - add r1, r3, #8 │ │ │ │ - mov r2, sl │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - bl b964 │ │ │ │ - ldr r2, [pc, #48] @ 93f3c <__cxa_atexit@plt+0x8778c> │ │ │ │ - mov r3, #0 │ │ │ │ - add r5, r5, #24 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r8, #12] │ │ │ │ - str sl, [r8, #16] │ │ │ │ - str r3, [r8, #20] │ │ │ │ - stmib r8, {r2, r7} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - mov r7, r9 │ │ │ │ - b 3eb61c <__cxa_atexit@plt+0x3dee6c> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r3, r8, #92, 6 @ 0x70000001 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 93f80 <__cxa_atexit@plt+0x877d0> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 93f8c <__cxa_atexit@plt+0x877dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ + ldr r2, [pc, #256] @ 96934 <__cxa_atexit@plt+0x8a184> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r2, r8, #228, 30 @ 0x390 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r6, r5, #16 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 9404c <__cxa_atexit@plt+0x8789c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #128 @ 0x80 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 94058 <__cxa_atexit@plt+0x878a8> │ │ │ │ - ldr r2, [pc, #192] @ 94080 <__cxa_atexit@plt+0x878d0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #188] @ 94084 <__cxa_atexit@plt+0x878d4> │ │ │ │ + add r3, r6, #72 @ 0x48 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 96908 <__cxa_atexit@plt+0x8a158> │ │ │ │ + ldr r2, [pc, #176] @ 9691c <__cxa_atexit@plt+0x8a16c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #176] @ 94088 <__cxa_atexit@plt+0x878d8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - mov r2, #119 @ 0x77 │ │ │ │ - mov r1, #10 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - sub r2, r5, #36 @ 0x24 │ │ │ │ - strb r1, [r3, #8] │ │ │ │ - mov r1, #120 @ 0x78 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - bhi 94068 <__cxa_atexit@plt+0x878b8> │ │ │ │ - ldr r8, [pc, #124] @ 9408c <__cxa_atexit@plt+0x878dc> │ │ │ │ - ldmib r7, {r0, r7} │ │ │ │ + ldr lr, [pc, #172] @ 96920 <__cxa_atexit@plt+0x8a170> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #168] @ 96924 <__cxa_atexit@plt+0x8a174> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #164] @ 96928 <__cxa_atexit@plt+0x8a178> │ │ │ │ add r8, pc, r8 │ │ │ │ - mov lr, #1 │ │ │ │ - mov r1, #0 │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5, #-36] @ 0xffffffdc │ │ │ │ - str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - beq 94040 <__cxa_atexit@plt+0x87890> │ │ │ │ - mov r5, r2 │ │ │ │ - b 93be4 <__cxa_atexit@plt+0x87434> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr sl, [pc, #148] @ 9692c <__cxa_atexit@plt+0x8a17c> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r2, [r6, #16]! │ │ │ │ + sub r2, r3, #67 @ 0x43 │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r9, [r6, #-12] │ │ │ │ + stmdb r6, {r0, r7} │ │ │ │ + mov r0, r6 │ │ │ │ + str r8, [r0, #16]! │ │ │ │ + mov r1, r6 │ │ │ │ + str sl, [r1, #28]! │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + str lr, [r6, #44] @ 0x2c │ │ │ │ + str r1, [r6, #48] @ 0x30 │ │ │ │ + str r0, [r6, #52] @ 0x34 │ │ │ │ + str r6, [r6, #56] @ 0x38 │ │ │ │ + sub r7, r3, #11 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #128 @ 0x80 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 96918 <__cxa_atexit@plt+0x8a168> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r2, #0 │ │ │ │ - mov r3, #1 │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - adcseq r2, r8, #132, 30 @ 0x210 │ │ │ │ - adcseq r3, r8, #148, 4 @ 0x40000009 │ │ │ │ - @ instruction: 0xfffffbcc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, #72 @ 0x48 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + addseq r0, r7, #132, 20 @ 0x84000 │ │ │ │ + @ instruction: 0xfffffd44 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + @ instruction: 0xfffff73c │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + @ instruction: 0xfffffd9c │ │ │ │ + @ instruction: 0xfffed1cc │ │ │ │ + @ instruction: 0xfffedae8 │ │ │ │ + addseq r0, r7, #224, 30 @ 0x380 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9696c <__cxa_atexit@plt+0x8a1bc> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 96974 <__cxa_atexit@plt+0x8a1c4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 96aac <__cxa_atexit@plt+0x8a2fc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + adcseq r0, r8, #244, 10 @ 0x3d000000 │ │ │ │ + addseq r0, r7, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 940f0 <__cxa_atexit@plt+0x87940> │ │ │ │ - ldr r2, [pc, #48] @ 940fc <__cxa_atexit@plt+0x8794c> │ │ │ │ - tst r8, #3 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi 969e0 <__cxa_atexit@plt+0x8a230> │ │ │ │ + ldr r2, [pc, #96] @ 969fc <__cxa_atexit@plt+0x8a24c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ - beq 940e4 <__cxa_atexit@plt+0x87934> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 969ec <__cxa_atexit@plt+0x8a23c> │ │ │ │ + ldr r5, [pc, #72] @ 96a00 <__cxa_atexit@plt+0x8a250> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 969d0 <__cxa_atexit@plt+0x8a220> │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 94108 <__cxa_atexit@plt+0x87958> │ │ │ │ + b a1cbc <__cxa_atexit@plt+0x9550c> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #128 @ 0x80 │ │ │ │ - cmp r3, r8 │ │ │ │ - bcc 9425c <__cxa_atexit@plt+0x87aac> │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - cmp r3, #3 │ │ │ │ - ble 94184 <__cxa_atexit@plt+0x879d4> │ │ │ │ - add r2, r9, sl │ │ │ │ - add r2, r2, r0 │ │ │ │ - mov r1, #10 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - strb r1, [r2, #8] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - sub r3, r5, #16 │ │ │ │ - add r0, r0, #1 │ │ │ │ + ldr r7, [pc, #16] @ 96a04 <__cxa_atexit@plt+0x8a254> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + adcseq r0, r8, #180, 10 @ 0x2d000000 │ │ │ │ + andeq fp, r0, r0, lsl #6 │ │ │ │ + addseq r0, r7, #108, 30 @ 0x1b0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9426c <__cxa_atexit@plt+0x87abc> │ │ │ │ - ldr r2, [pc, #324] @ 942a8 <__cxa_atexit@plt+0x87af8> │ │ │ │ - ldmib r7, {r1, r7} │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - stmdb r5, {r1, r9, sl} │ │ │ │ - str r0, [r5] │ │ │ │ - beq 94240 <__cxa_atexit@plt+0x87a90> │ │ │ │ - mov r5, r3 │ │ │ │ - b 93be4 <__cxa_atexit@plt+0x87434> │ │ │ │ - add lr, r6, #4 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 941d8 <__cxa_atexit@plt+0x87a28> │ │ │ │ - ldr r2, [pc, #276] @ 942ac <__cxa_atexit@plt+0x87afc> │ │ │ │ - str lr, [r6, #40]! @ 0x28 │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - ldr lr, [pc, #268] @ 942b0 <__cxa_atexit@plt+0x87b00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - sub r3, r8, #111 @ 0x6f │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #256] @ 942b4 <__cxa_atexit@plt+0x87b04> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #-28] @ 0xffffffe4 │ │ │ │ - sub r7, r6, #24 │ │ │ │ - str r0, [r6, #-12] │ │ │ │ - stm r7, {r1, r9, sl} │ │ │ │ - sub r7, r8, #94 @ 0x5e │ │ │ │ - str lr, [r6, #-8] │ │ │ │ - str r3, [r6, #-4] │ │ │ │ - str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ - bx ip │ │ │ │ - mov r0, #10 │ │ │ │ - strb r0, [r6, #12] │ │ │ │ - ldr r1, [pc, #184] @ 942a0 <__cxa_atexit@plt+0x87af0> │ │ │ │ - mov r0, #120 @ 0x78 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - mov r0, #119 @ 0x77 │ │ │ │ - str r1, [r6, #4] │ │ │ │ - sub r6, r5, #16 │ │ │ │ - cmp fp, r6 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - bhi 94280 <__cxa_atexit@plt+0x87ad0> │ │ │ │ - ldr r0, [pc, #148] @ 942a4 <__cxa_atexit@plt+0x87af4> │ │ │ │ - mov r1, #1 │ │ │ │ - mov r3, #0 │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r9, r5, #16 │ │ │ │ - ldmib r7, {r2, r7} │ │ │ │ - tst r7, #3 │ │ │ │ - stm r9, {r0, r2, lr} │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - beq 9424c <__cxa_atexit@plt+0x87a9c> │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r8 │ │ │ │ - b 93be4 <__cxa_atexit@plt+0x87434> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #128 @ 0x80 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r8 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str r9, [r5, #-8]! │ │ │ │ - bx r0 │ │ │ │ - mov r0, #1 │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r1, #0 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str lr, [r5, #-8]! │ │ │ │ - mov r6, r8 │ │ │ │ - bx r0 │ │ │ │ - adcseq r3, r8, #128 @ 0x80 │ │ │ │ - @ instruction: 0xfffff9c8 │ │ │ │ - @ instruction: 0xfffffa78 │ │ │ │ - @ instruction: 0xfffffdf0 │ │ │ │ - adcseq r2, r8, #160, 26 @ 0x2800 │ │ │ │ - adcseq r3, r8, #156 @ 0x9c │ │ │ │ - addseq r6, r7, #72, 26 @ 0x1200 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 94350 <__cxa_atexit@plt+0x87ba0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 9435c <__cxa_atexit@plt+0x87bac> │ │ │ │ - ldr r1, [pc, #148] @ 94380 <__cxa_atexit@plt+0x87bd0> │ │ │ │ - sub r8, r6, #6 │ │ │ │ + bhi 96a3c <__cxa_atexit@plt+0x8a28c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 96a44 <__cxa_atexit@plt+0x8a294> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - ldr r0, [pc, #120] @ 94384 <__cxa_atexit@plt+0x87bd4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, r1, r7} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9436c <__cxa_atexit@plt+0x87bbc> │ │ │ │ - ldr r3, [pc, #100] @ 94388 <__cxa_atexit@plt+0x87bd8> │ │ │ │ - sub lr, r5, #20 │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, sl} │ │ │ │ - beq 94340 <__cxa_atexit@plt+0x87b90> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 94fb4 <__cxa_atexit@plt+0x88804> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 9438c <__cxa_atexit@plt+0x87bdc> │ │ │ │ + adcseq r0, r8, #36, 10 @ 0x9000000 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 96a8c <__cxa_atexit@plt+0x8a2dc> │ │ │ │ + ldr r2, [pc, #44] @ 96a9c <__cxa_atexit@plt+0x8a2ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 3ff604 <__cxa_atexit@plt+0x3f2e54> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - adcseq r2, r8, #96, 24 @ 0x6000 │ │ │ │ - adcseq r2, r8, #64, 24 @ 0x4000 │ │ │ │ - andeq r0, r0, r4, lsl #25 │ │ │ │ - addseq r6, r7, #140, 24 @ 0x8c00 │ │ │ │ - addseq r6, r7, #28, 24 @ 0x1c00 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94408 <__cxa_atexit@plt+0x87c58> │ │ │ │ - ldr r1, [pc, #96] @ 94410 <__cxa_atexit@plt+0x87c60> │ │ │ │ - ldr r2, [pc, #96] @ 94414 <__cxa_atexit@plt+0x87c64> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - and r7, r2, #3 │ │ │ │ + bhi 96b58 <__cxa_atexit@plt+0x8a3a8> │ │ │ │ + ldr r7, [pc, #192] @ 96b80 <__cxa_atexit@plt+0x8a3d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 96b34 <__cxa_atexit@plt+0x8a384> │ │ │ │ cmp r7, #2 │ │ │ │ - beq 943ec <__cxa_atexit@plt+0x87c3c> │ │ │ │ - cmp r7, #0 │ │ │ │ - bne 943fc <__cxa_atexit@plt+0x87c4c> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + bne 96b44 <__cxa_atexit@plt+0x8a394> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 96b68 <__cxa_atexit@plt+0x8a3b8> │ │ │ │ + ldr r7, [pc, #160] @ 96b8c <__cxa_atexit@plt+0x8a3dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #156] @ 96b90 <__cxa_atexit@plt+0x8a3e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #152] @ 96b94 <__cxa_atexit@plt+0x8a3e4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str r9, [r1, #12]! │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r2, #2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 94418 <__cxa_atexit@plt+0x87c68> │ │ │ │ + ldr r7, [pc, #60] @ 96b88 <__cxa_atexit@plt+0x8a3d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - adcseq r2, r8, #152, 22 @ 0x26000 │ │ │ │ - adcseq r2, r8, #92, 28 @ 0x5c0 │ │ │ │ - addseq r6, r7, #144, 22 @ 0x24000 │ │ │ │ + ldr r7, [pc, #36] @ 96b84 <__cxa_atexit@plt+0x8a3d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + addseq r0, r7, #192, 26 @ 0x3000 │ │ │ │ + adcseq r0, r8, #232, 8 @ 0xe8000000 │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + addseq r0, r7, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 94448 <__cxa_atexit@plt+0x87c98> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #8] @ 94458 <__cxa_atexit@plt+0x87ca8> │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - adcseq r2, r8, #12, 28 @ 0xc0 │ │ │ │ - addseq r6, r7, #92, 22 @ 0x17000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub lr, r5, #12 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 945ac <__cxa_atexit@plt+0x87dfc> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 945b4 <__cxa_atexit@plt+0x87e04> │ │ │ │ - ldr r1, [pc, #380] @ 94608 <__cxa_atexit@plt+0x87e58> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r7, [pc, #372] @ 9460c <__cxa_atexit@plt+0x87e5c> │ │ │ │ - mov r9, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - mov r1, r5 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r1, #-4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - sub r2, r1, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 945d0 <__cxa_atexit@plt+0x87e20> │ │ │ │ - add r3, r6, #92 @ 0x5c │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 945c8 <__cxa_atexit@plt+0x87e18> │ │ │ │ - ldr r3, [pc, #320] @ 94610 <__cxa_atexit@plt+0x87e60> │ │ │ │ - ldr sl, [pc, #320] @ 94614 <__cxa_atexit@plt+0x87e64> │ │ │ │ - mov r7, r6 │ │ │ │ - ldr ip, [pc, #316] @ 94618 <__cxa_atexit@plt+0x87e68> │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r7, #16]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r1] │ │ │ │ - mov r1, r7 │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r1, #16]! │ │ │ │ - str r7, [r2] │ │ │ │ - str r9, [r7, #72] @ 0x48 │ │ │ │ - str r8, [r7, #76] @ 0x4c │ │ │ │ - str r9, [r7, #56] @ 0x38 │ │ │ │ - str r8, [r7, #60] @ 0x3c │ │ │ │ - str r9, [r7, #40] @ 0x28 │ │ │ │ - str r8, [r7, #44] @ 0x2c │ │ │ │ - str r9, [r7, #24] │ │ │ │ - str r9, [r7, #8] │ │ │ │ - str r8, [r7, #28] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - str r1, [lr] │ │ │ │ - ldr r2, [pc, #240] @ 9461c <__cxa_atexit@plt+0x87e6c> │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r8, #64]! @ 0x40 │ │ │ │ - ldr r2, [pc, #224] @ 94620 <__cxa_atexit@plt+0x87e70> │ │ │ │ - mov sl, r7 │ │ │ │ - add r3, r7, #116 @ 0x74 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #48]! @ 0x30 │ │ │ │ - ldr r2, [pc, #208] @ 94624 <__cxa_atexit@plt+0x87e74> │ │ │ │ - cmp r0, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [sl, #32]! │ │ │ │ - bcc 945e8 <__cxa_atexit@plt+0x87e38> │ │ │ │ - ldr r2, [pc, #200] @ 94630 <__cxa_atexit@plt+0x87e80> │ │ │ │ + bne 96c10 <__cxa_atexit@plt+0x8a460> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 96c24 <__cxa_atexit@plt+0x8a474> │ │ │ │ + ldr r2, [pc, #112] @ 96c38 <__cxa_atexit@plt+0x8a488> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #96]! @ 0x60 │ │ │ │ - ldr r2, [pc, #192] @ 94634 <__cxa_atexit@plt+0x87e84> │ │ │ │ - add lr, r6, #28 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [pc, #184] @ 94638 <__cxa_atexit@plt+0x87e88> │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r9, [r6, #8] │ │ │ │ + ldr lr, [pc, #108] @ 96c3c <__cxa_atexit@plt+0x8a48c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #104] @ 96c40 <__cxa_atexit@plt+0x8a490> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + mov r2, r6 │ │ │ │ + str r8, [r2, #12]! │ │ │ │ str r1, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - stm lr, {r0, r2, r6} │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r7 │ │ │ │ - b 9bb6c <__cxa_atexit@plt+0x8f3bc> │ │ │ │ - mov r3, r6 │ │ │ │ - b 945bc <__cxa_atexit@plt+0x87e0c> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #80 @ 0x50 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #84] @ 9462c <__cxa_atexit@plt+0x87e7c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [pc, #28] @ 96c34 <__cxa_atexit@plt+0x8a484> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 94628 <__cxa_atexit@plt+0x87e78> │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r5, lr │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - mov r0, #40 @ 0x28 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - bx r1 │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ - muleq r0, ip, r1 │ │ │ │ - andeq r0, r0, r0, lsr #4 │ │ │ │ - @ instruction: 0xfffed1bc │ │ │ │ - @ instruction: 0xfffed364 │ │ │ │ - @ instruction: 0xfffed854 │ │ │ │ - @ instruction: 0xfffed684 │ │ │ │ - @ instruction: 0xfffed4b8 │ │ │ │ - addseq r6, r7, #92, 16 @ 0x5c0000 │ │ │ │ - addseq r5, r7, #92, 18 @ 0x170000 │ │ │ │ - @ instruction: 0xffffbba0 │ │ │ │ - adcseq r2, r8, #200, 24 @ 0xc800 │ │ │ │ - adcseq r2, r8, #200, 18 @ 0x320000 │ │ │ │ - addseq r6, r7, #32, 16 @ 0x200000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r6, [pc, #136] @ 946e8 <__cxa_atexit@plt+0x87f38> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str sl, [r2, #-4]! │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r2, #8] │ │ │ │ - add r6, r7, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 946c8 <__cxa_atexit@plt+0x87f18> │ │ │ │ - ldr r2, [pc, #104] @ 946ec <__cxa_atexit@plt+0x87f3c> │ │ │ │ - ldr r1, [r5], #8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #4]! │ │ │ │ - ldr r2, [pc, #92] @ 946f0 <__cxa_atexit@plt+0x87f40> │ │ │ │ - add lr, r7, #28 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [pc, #84] @ 946f4 <__cxa_atexit@plt+0x87f44> │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r9, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - str r1, [r7, #16] │ │ │ │ - str sl, [r7, #20] │ │ │ │ - str r3, [r7, #24] │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - mov r8, r7 │ │ │ │ - b 9bb6c <__cxa_atexit@plt+0x8f3bc> │ │ │ │ - ldr r7, [pc, #40] @ 946f8 <__cxa_atexit@plt+0x87f48> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, #40 @ 0x28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - @ instruction: 0xffffba80 │ │ │ │ - adcseq r2, r8, #168, 22 @ 0x2a000 │ │ │ │ - adcseq r2, r8, #168, 16 @ 0xa80000 │ │ │ │ - addseq r6, r7, #120, 14 @ 0x1e00000 │ │ │ │ - addseq r6, r7, #96, 14 @ 0x1800000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 9bb6c <__cxa_atexit@plt+0x8f3bc> │ │ │ │ - addseq r6, r7, #180, 16 @ 0xb40000 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 94784 <__cxa_atexit@plt+0x87fd4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 94790 <__cxa_atexit@plt+0x87fe0> │ │ │ │ - ldr r2, [pc, #88] @ 947a0 <__cxa_atexit@plt+0x87ff0> │ │ │ │ - ldr r1, [pc, #88] @ 947a4 <__cxa_atexit@plt+0x87ff4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - ldr r5, [pc, #56] @ 947a8 <__cxa_atexit@plt+0x87ff8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr sl, [pc, #52] @ 947ac <__cxa_atexit@plt+0x87ffc> │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - b 95cc4 <__cxa_atexit@plt+0x89514> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd18 │ │ │ │ - adcseq r2, r8, #0, 16 │ │ │ │ - adcseq r2, r8, #212, 20 @ 0xd4000 │ │ │ │ - adcseq r2, r8, #200, 20 @ 0xc8000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #24 │ │ │ │ - mov r2, r7 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 94858 <__cxa_atexit@plt+0x880a8> │ │ │ │ - ldr r1, [pc, #144] @ 94864 <__cxa_atexit@plt+0x880b4> │ │ │ │ - ldr r7, [r2, #2] │ │ │ │ - ldr r9, [r2, #6] │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - str r9, [r2, #4] │ │ │ │ - str r7, [r2, #8] │ │ │ │ - beq 9483c <__cxa_atexit@plt+0x8808c> │ │ │ │ - ldr lr, [pc, #108] @ 94868 <__cxa_atexit@plt+0x880b8> │ │ │ │ - ldr sl, [r8, #3] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - ldr ip, [r8, #7] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r0, r8, #28, 8 @ 0x1c000000 │ │ │ │ + @ instruction: 0xfffffd78 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + @ instruction: 0xfffffda8 │ │ │ │ + addseq r0, r7, #220, 12 @ 0xdc00000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 96ce8 <__cxa_atexit@plt+0x8a538> │ │ │ │ + ldr lr, [pc, #140] @ 96cf4 <__cxa_atexit@plt+0x8a544> │ │ │ │ add lr, pc, lr │ │ │ │ + add r2, r7, #8 │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + ldr r8, [pc, #128] @ 96cf8 <__cxa_atexit@plt+0x8a548> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + sub lr, r3, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 96cdc <__cxa_atexit@plt+0x8a52c> │ │ │ │ + ldr r1, [pc, #100] @ 96cfc <__cxa_atexit@plt+0x8a54c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + ldr r7, [r3, #-12] │ │ │ │ + str r1, [r3, #-20] @ 0xffffffec │ │ │ │ + str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - beq 9484c <__cxa_atexit@plt+0x8809c> │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r7 │ │ │ │ - b 1453f9c <__cxa_atexit@plt+0x14477ec> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + beq 96cd4 <__cxa_atexit@plt+0x8a524> │ │ │ │ + ldr r2, [pc, #72] @ 96d00 <__cxa_atexit@plt+0x8a550> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-16] │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 96cd4 <__cxa_atexit@plt+0x8a524> │ │ │ │ + b 96dac <__cxa_atexit@plt+0x8a5fc> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + adcseq r0, r8, #216, 4 @ 0x8000000d │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + addseq r0, r7, #28, 12 @ 0x1c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r0, [pc, #64] @ 948cc <__cxa_atexit@plt+0x8811c> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #68] @ 96d5c <__cxa_atexit@plt+0x8a5ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-12]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - str sl, [r5, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - beq 948c0 <__cxa_atexit@plt+0x88110> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - mov r8, r7 │ │ │ │ - str r1, [r5, #8] │ │ │ │ + beq 96d54 <__cxa_atexit@plt+0x8a5a4> │ │ │ │ + ldr r3, [pc, #40] @ 96d60 <__cxa_atexit@plt+0x8a5b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 1453f9c <__cxa_atexit@plt+0x14477ec> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 96d54 <__cxa_atexit@plt+0x8a5a4> │ │ │ │ + b 96dac <__cxa_atexit@plt+0x8a5fc> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 1453f9c <__cxa_atexit@plt+0x14477ec> │ │ │ │ - addseq r6, r7, #164, 12 @ 0xa400000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 94974 <__cxa_atexit@plt+0x881c4> │ │ │ │ - ldr r1, [pc, #96] @ 9497c <__cxa_atexit@plt+0x881cc> │ │ │ │ - ldr r2, [pc, #96] @ 94980 <__cxa_atexit@plt+0x881d0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - and r7, r2, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 94958 <__cxa_atexit@plt+0x881a8> │ │ │ │ - cmp r7, #0 │ │ │ │ - bne 94968 <__cxa_atexit@plt+0x881b8> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r2, #6] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + addseq r0, r7, #188, 10 @ 0x2f000000 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 96d9c <__cxa_atexit@plt+0x8a5ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 96d94 <__cxa_atexit@plt+0x8a5e4> │ │ │ │ + b 96dac <__cxa_atexit@plt+0x8a5fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 94984 <__cxa_atexit@plt+0x881d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - adcseq r2, r8, #44, 12 @ 0x2c00000 │ │ │ │ - adcseq r2, r8, #236, 16 @ 0xec0000 │ │ │ │ - addseq r6, r7, #24, 12 @ 0x1800000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + addseq r0, r7, #128, 10 @ 0x20000000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 949b4 <__cxa_atexit@plt+0x88204> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + beq 96e24 <__cxa_atexit@plt+0x8a674> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 96e40 <__cxa_atexit@plt+0x8a690> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + sub r3, r3, #2 │ │ │ │ + cmp r3, #7 │ │ │ │ + bhi 96e88 <__cxa_atexit@plt+0x8a6d8> │ │ │ │ + add r0, pc, #4 │ │ │ │ + ldr r3, [r0, r3, lsl #2] │ │ │ │ + add pc, r0, r3 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 96f54 <__cxa_atexit@plt+0x8a7a4> │ │ │ │ + ldr r7, [pc, #380] @ 96f9c <__cxa_atexit@plt+0x8a7ec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 96e58 <__cxa_atexit@plt+0x8a6a8> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 96f54 <__cxa_atexit@plt+0x8a7a4> │ │ │ │ + ldr r7, [pc, #344] @ 96f94 <__cxa_atexit@plt+0x8a7e4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 96e58 <__cxa_atexit@plt+0x8a6a8> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 96f54 <__cxa_atexit@plt+0x8a7a4> │ │ │ │ + ldr r7, [pc, #308] @ 96f8c <__cxa_atexit@plt+0x8a7dc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr lr, [pc, #300] @ 96f90 <__cxa_atexit@plt+0x8a7e0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r1, r1, r2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #8] @ 949c4 <__cxa_atexit@plt+0x88214> │ │ │ │ - add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 96f54 <__cxa_atexit@plt+0x8a7a4> │ │ │ │ + ldr r7, [pc, #248] @ 96f98 <__cxa_atexit@plt+0x8a7e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - adcseq r2, r8, #156, 16 @ 0x9c0000 │ │ │ │ - addseq r6, r7, #56, 12 @ 0x3800000 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r8, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 94a5c <__cxa_atexit@plt+0x882ac> │ │ │ │ + add r7, r7, #2 │ │ │ │ + b 96e5c <__cxa_atexit@plt+0x8a6ac> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 96f54 <__cxa_atexit@plt+0x8a7a4> │ │ │ │ + ldr r7, [pc, #228] @ 96fa4 <__cxa_atexit@plt+0x8a7f4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 96e58 <__cxa_atexit@plt+0x8a6a8> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 96f54 <__cxa_atexit@plt+0x8a7a4> │ │ │ │ + ldr r7, [pc, #196] @ 96fa0 <__cxa_atexit@plt+0x8a7f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 96e58 <__cxa_atexit@plt+0x8a6a8> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r7, [r5] │ │ │ │ + add r3, r6, #16 │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #1 │ │ │ │ + bne 96f3c <__cxa_atexit@plt+0x8a78c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 96f64 <__cxa_atexit@plt+0x8a7b4> │ │ │ │ + ldr r7, [pc, #164] @ 96fb0 <__cxa_atexit@plt+0x8a800> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 96e58 <__cxa_atexit@plt+0x8a6a8> │ │ │ │ + ldr r3, [pc, #160] @ 96fb8 <__cxa_atexit@plt+0x8a808> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #148] @ 96fbc <__cxa_atexit@plt+0x8a80c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #140] @ 96fc0 <__cxa_atexit@plt+0x8a810> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #2 │ │ │ │ + b 3ff78c <__cxa_atexit@plt+0x3f2fdc> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 96f70 <__cxa_atexit@plt+0x8a7c0> │ │ │ │ + ldr r7, [pc, #88] @ 96fa8 <__cxa_atexit@plt+0x8a7f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 96e58 <__cxa_atexit@plt+0x8a6a8> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldr r6, [pc, #72] @ 96fb4 <__cxa_atexit@plt+0x8a804> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b 96f78 <__cxa_atexit@plt+0x8a7c8> │ │ │ │ + ldr r6, [pc, #52] @ 96fac <__cxa_atexit@plt+0x8a7fc> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r0, r8, #196, 4 @ 0x4000000c │ │ │ │ + adcseq r0, r8, #188, 4 @ 0xc000000b │ │ │ │ + adcseq r0, r8, #232, 4 @ 0x8000000e │ │ │ │ + adcseq r0, r8, #136, 4 @ 0x80000008 │ │ │ │ + adcseq r0, r8, #12, 6 @ 0x30000000 │ │ │ │ + adcseq r0, r8, #84, 4 @ 0x40000005 │ │ │ │ + adcseq r0, r8, #116, 4 @ 0x40000007 │ │ │ │ + adcseq r0, r8, #232, 2 @ 0x3a │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + adcseq r0, r8, #48, 4 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + adcseq r0, r8, #92 @ 0x5c │ │ │ │ + adcseq r0, r8, #12, 4 @ 0xc0000000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 97000 <__cxa_atexit@plt+0x8a850> │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 9703c <__cxa_atexit@plt+0x8a88c> │ │ │ │ + ldr r0, [pc, #84] @ 97050 <__cxa_atexit@plt+0x8a8a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + b 97010 <__cxa_atexit@plt+0x8a860> │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 9703c <__cxa_atexit@plt+0x8a88c> │ │ │ │ + ldr r0, [pc, #56] @ 97048 <__cxa_atexit@plt+0x8a898> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r8, [pc, #48] @ 9704c <__cxa_atexit@plt+0x8a89c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r7, lr, r2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r0, r8, #52, 2 │ │ │ │ + adcseq r0, r8, #4, 2 │ │ │ │ + adcseq r0, r8, #76, 2 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 94a68 <__cxa_atexit@plt+0x882b8> │ │ │ │ - ldr r2, [pc, #144] @ 94a8c <__cxa_atexit@plt+0x882dc> │ │ │ │ - ldr r1, [pc, #144] @ 94a90 <__cxa_atexit@plt+0x882e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r7, [r8, #8] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 94a78 <__cxa_atexit@plt+0x882c8> │ │ │ │ - ldr r3, [pc, #100] @ 94a94 <__cxa_atexit@plt+0x882e4> │ │ │ │ - sub lr, r5, #20 │ │ │ │ - tst r9, #3 │ │ │ │ + bcc 970b0 <__cxa_atexit@plt+0x8a900> │ │ │ │ + ldr r7, [pc, #76] @ 970c8 <__cxa_atexit@plt+0x8a918> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #56] @ 970cc <__cxa_atexit@plt+0x8a91c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r2, r2, r1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 970d0 <__cxa_atexit@plt+0x8a920> │ │ │ │ add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, sl} │ │ │ │ - beq 94a4c <__cxa_atexit@plt+0x8829c> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 94fb4 <__cxa_atexit@plt+0x88804> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r0, r8, #192 @ 0xc0 │ │ │ │ + adcseq r0, r8, #140 @ 0x8c │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 97130 <__cxa_atexit@plt+0x8a980> │ │ │ │ + ldr r7, [pc, #76] @ 97148 <__cxa_atexit@plt+0x8a998> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #56] @ 9714c <__cxa_atexit@plt+0x8a99c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r2, r2, r1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r8 │ │ │ │ + ldr r3, [pc, #24] @ 97150 <__cxa_atexit@plt+0x8a9a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq r0, r8, #60 @ 0x3c │ │ │ │ + adcseq r0, r8, #12 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 97190 <__cxa_atexit@plt+0x8a9e0> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #28] @ 971a0 <__cxa_atexit@plt+0x8a9f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 94a98 <__cxa_atexit@plt+0x882e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - adcseq r2, r8, #76, 10 @ 0x13000000 │ │ │ │ - andeq r0, r0, r8, ror r5 │ │ │ │ - addseq r6, r7, #128, 10 @ 0x20000000 │ │ │ │ - addseq r6, r7, #220, 8 @ 0xdc000000 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + adcseq pc, r7, #200, 26 @ 0x3200 │ │ │ │ + addseq r0, r7, #124, 2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 94b10 <__cxa_atexit@plt+0x88360> │ │ │ │ - ldr r2, [pc, #92] @ 94b1c <__cxa_atexit@plt+0x8836c> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r5, r3 │ │ │ │ + bhi 97248 <__cxa_atexit@plt+0x8aa98> │ │ │ │ + ldr lr, [pc, #140] @ 97254 <__cxa_atexit@plt+0x8aaa4> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r2, r7, #8 │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + ldr r8, [pc, #128] @ 97258 <__cxa_atexit@plt+0x8aaa8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + sub lr, r3, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 9723c <__cxa_atexit@plt+0x8aa8c> │ │ │ │ + ldr r1, [pc, #100] @ 9725c <__cxa_atexit@plt+0x8aaac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + ldr r7, [r3, #-12] │ │ │ │ + str r1, [r3, #-20] @ 0xffffffec │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 97234 <__cxa_atexit@plt+0x8aa84> │ │ │ │ + ldr r2, [pc, #72] @ 97260 <__cxa_atexit@plt+0x8aab0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 94af8 <__cxa_atexit@plt+0x88348> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 94b00 <__cxa_atexit@plt+0x88350> │ │ │ │ - ldr r3, [pc, #60] @ 94b20 <__cxa_atexit@plt+0x88370> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-16] │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-16] │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 94af8 <__cxa_atexit@plt+0x88348> │ │ │ │ - b 94b88 <__cxa_atexit@plt+0x883d8> │ │ │ │ + beq 97234 <__cxa_atexit@plt+0x8aa84> │ │ │ │ + b 9730c <__cxa_atexit@plt+0x8ab5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 94b24 <__cxa_atexit@plt+0x88374> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - adcseq r2, r8, #80, 14 @ 0x1400000 │ │ │ │ - addseq r6, r7, #80, 8 @ 0x50000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + adcseq pc, r7, #120, 26 @ 0x1e00 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + addseq r0, r7, #188 @ 0xbc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 94b5c <__cxa_atexit@plt+0x883ac> │ │ │ │ - ldr r3, [pc, #44] @ 94b74 <__cxa_atexit@plt+0x883c4> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + ldr r3, [pc, #68] @ 972bc <__cxa_atexit@plt+0x8ab0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 972b4 <__cxa_atexit@plt+0x8ab04> │ │ │ │ + ldr r3, [pc, #40] @ 972c0 <__cxa_atexit@plt+0x8ab10> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ + beq 972b4 <__cxa_atexit@plt+0x8ab04> │ │ │ │ + b 9730c <__cxa_atexit@plt+0x8ab5c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + addseq r0, r7, #92 @ 0x5c │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 972fc <__cxa_atexit@plt+0x8ab4c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - beq 94b6c <__cxa_atexit@plt+0x883bc> │ │ │ │ - b 94b88 <__cxa_atexit@plt+0x883d8> │ │ │ │ - ldr r7, [pc, #20] @ 94b78 <__cxa_atexit@plt+0x883c8> │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 972f4 <__cxa_atexit@plt+0x8ab44> │ │ │ │ + b 9730c <__cxa_atexit@plt+0x8ab5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - adcseq r2, r8, #244, 12 @ 0xf400000 │ │ │ │ - addseq r6, r7, #236, 6 @ 0xb0000003 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + addseq r0, r7, #32 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 94c34 <__cxa_atexit@plt+0x88484> │ │ │ │ - ldr r3, [pc, #208] @ 94c6c <__cxa_atexit@plt+0x884bc> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 94c44 <__cxa_atexit@plt+0x88494> │ │ │ │ - ldr r3, [pc, #188] @ 94c70 <__cxa_atexit@plt+0x884c0> │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - add sl, r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ + beq 97384 <__cxa_atexit@plt+0x8abd4> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 973a0 <__cxa_atexit@plt+0x8abf0> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + sub r3, r3, #2 │ │ │ │ + cmp r3, #7 │ │ │ │ + bhi 973e8 <__cxa_atexit@plt+0x8ac38> │ │ │ │ + add r0, pc, #4 │ │ │ │ + ldr r3, [r0, r3, lsl #2] │ │ │ │ + add pc, r0, r3 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - cmp r0, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - bcc 94c4c <__cxa_atexit@plt+0x8849c> │ │ │ │ - ldr r3, [pc, #144] @ 94c7c <__cxa_atexit@plt+0x884cc> │ │ │ │ - add r5, r5, #4 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 974b4 <__cxa_atexit@plt+0x8ad04> │ │ │ │ + ldr r7, [pc, #380] @ 974fc <__cxa_atexit@plt+0x8ad4c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 973b8 <__cxa_atexit@plt+0x8ac08> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 974b4 <__cxa_atexit@plt+0x8ad04> │ │ │ │ + ldr r7, [pc, #344] @ 974f4 <__cxa_atexit@plt+0x8ad44> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 973b8 <__cxa_atexit@plt+0x8ac08> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 974b4 <__cxa_atexit@plt+0x8ad04> │ │ │ │ + ldr r7, [pc, #308] @ 974ec <__cxa_atexit@plt+0x8ad3c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr lr, [pc, #300] @ 974f0 <__cxa_atexit@plt+0x8ad40> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r1, r1, r2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 974b4 <__cxa_atexit@plt+0x8ad04> │ │ │ │ + ldr r7, [pc, #248] @ 974f8 <__cxa_atexit@plt+0x8ad48> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b 973bc <__cxa_atexit@plt+0x8ac0c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 974b4 <__cxa_atexit@plt+0x8ad04> │ │ │ │ + ldr r7, [pc, #228] @ 97504 <__cxa_atexit@plt+0x8ad54> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 973b8 <__cxa_atexit@plt+0x8ac08> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 974b4 <__cxa_atexit@plt+0x8ad04> │ │ │ │ + ldr r7, [pc, #196] @ 97500 <__cxa_atexit@plt+0x8ad50> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 973b8 <__cxa_atexit@plt+0x8ac08> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + str r7, [r5] │ │ │ │ + add r3, r6, #16 │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #1 │ │ │ │ + bne 9749c <__cxa_atexit@plt+0x8acec> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 974c4 <__cxa_atexit@plt+0x8ad14> │ │ │ │ + ldr r7, [pc, #164] @ 97510 <__cxa_atexit@plt+0x8ad60> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 973b8 <__cxa_atexit@plt+0x8ac08> │ │ │ │ + ldr r3, [pc, #160] @ 97518 <__cxa_atexit@plt+0x8ad68> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #132] @ 94c80 <__cxa_atexit@plt+0x884d0> │ │ │ │ - add lr, r6, #28 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #148] @ 9751c <__cxa_atexit@plt+0x8ad6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r0, [pc, #124] @ 94c84 <__cxa_atexit@plt+0x884d4> │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - sub r8, r2, #6 │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - stm lr, {r0, r3, r6} │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 9bb6c <__cxa_atexit@plt+0x8f3bc> │ │ │ │ - ldr r7, [pc, #60] @ 94c78 <__cxa_atexit@plt+0x884c8> │ │ │ │ - add r5, r5, #4 │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #140] @ 97520 <__cxa_atexit@plt+0x8ad70> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #2 │ │ │ │ + b 3ff78c <__cxa_atexit@plt+0x3f2fdc> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 974d0 <__cxa_atexit@plt+0x8ad20> │ │ │ │ + ldr r7, [pc, #88] @ 97508 <__cxa_atexit@plt+0x8ad58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 94c74 <__cxa_atexit@plt+0x884c4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ + b 973b8 <__cxa_atexit@plt+0x8ac08> │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldr r6, [pc, #72] @ 97514 <__cxa_atexit@plt+0x8ad64> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b 974d8 <__cxa_atexit@plt+0x8ad28> │ │ │ │ + ldr r6, [pc, #52] @ 9750c <__cxa_atexit@plt+0x8ad5c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq pc, r7, #100, 26 @ 0x1900 │ │ │ │ + adcseq pc, r7, #92, 26 @ 0x1700 │ │ │ │ + adcseq pc, r7, #136, 26 @ 0x2200 │ │ │ │ + adcseq pc, r7, #40, 26 @ 0xa00 │ │ │ │ + adcseq pc, r7, #172, 26 @ 0x2b00 │ │ │ │ + adcseq pc, r7, #244, 24 @ 0xf400 │ │ │ │ + adcseq pc, r7, #20, 26 @ 0x500 │ │ │ │ + adcseq pc, r7, #136, 24 @ 0x8800 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + adcseq pc, r7, #208, 24 @ 0xd000 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + adcseq pc, r7, #252, 20 @ 0xfc000 │ │ │ │ + adcseq pc, r7, #172, 24 @ 0xac00 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 97560 <__cxa_atexit@plt+0x8adb0> │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 9759c <__cxa_atexit@plt+0x8adec> │ │ │ │ + ldr r0, [pc, #84] @ 975b0 <__cxa_atexit@plt+0x8ae00> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + b 97570 <__cxa_atexit@plt+0x8adc0> │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 9759c <__cxa_atexit@plt+0x8adec> │ │ │ │ + ldr r0, [pc, #56] @ 975a8 <__cxa_atexit@plt+0x8adf8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r0, #1 │ │ │ │ + ldr r8, [pc, #48] @ 975ac <__cxa_atexit@plt+0x8adfc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + add r7, lr, r2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - muleq r0, ip, r1 │ │ │ │ - addseq r6, r7, #244, 2 @ 0x3d │ │ │ │ - adcseq r2, r8, #32, 12 @ 0x2000000 │ │ │ │ - @ instruction: 0xffffb518 │ │ │ │ - adcseq r2, r8, #64, 12 @ 0x4000000 │ │ │ │ - adcseq r2, r8, #64, 6 │ │ │ │ - addseq r6, r7, #212, 2 @ 0x35 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #160] @ 94d3c <__cxa_atexit@plt+0x8858c> │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - add sl, r7, #3 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq pc, r7, #212, 22 @ 0x35000 │ │ │ │ + adcseq pc, r7, #164, 22 @ 0x29000 │ │ │ │ + adcseq pc, r7, #236, 22 @ 0x3b000 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 97610 <__cxa_atexit@plt+0x8ae60> │ │ │ │ + ldr r7, [pc, #76] @ 97628 <__cxa_atexit@plt+0x8ae78> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #56] @ 9762c <__cxa_atexit@plt+0x8ae7c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r2, r2, r1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 97630 <__cxa_atexit@plt+0x8ae80> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - cmp r0, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - bcc 94d1c <__cxa_atexit@plt+0x8856c> │ │ │ │ - ldr r3, [pc, #108] @ 94d40 <__cxa_atexit@plt+0x88590> │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #96] @ 94d44 <__cxa_atexit@plt+0x88594> │ │ │ │ - add lr, r6, #28 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [pc, #88] @ 94d48 <__cxa_atexit@plt+0x88598> │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - sub r8, r2, #6 │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - stm lr, {r0, r3, r6} │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 9bb6c <__cxa_atexit@plt+0x8f3bc> │ │ │ │ - ldr r7, [pc, #40] @ 94d4c <__cxa_atexit@plt+0x8859c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq pc, r7, #96, 22 @ 0x18000 │ │ │ │ + adcseq pc, r7, #44, 22 @ 0xb000 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 97690 <__cxa_atexit@plt+0x8aee0> │ │ │ │ + ldr r7, [pc, #76] @ 976a8 <__cxa_atexit@plt+0x8aef8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #56] @ 976ac <__cxa_atexit@plt+0x8aefc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r2, r2, r1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xffffb430 │ │ │ │ - adcseq r2, r8, #88, 10 @ 0x16000000 │ │ │ │ - adcseq r2, r8, #88, 4 @ 0x80000005 │ │ │ │ - addseq r6, r7, #36, 2 │ │ │ │ - addseq r6, r7, #12, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 9bb6c <__cxa_atexit@plt+0x8f3bc> │ │ │ │ - addseq r6, r7, #32, 4 │ │ │ │ + ldr r3, [pc, #24] @ 976b0 <__cxa_atexit@plt+0x8af00> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + adcseq pc, r7, #220, 20 @ 0xdc000 │ │ │ │ + adcseq pc, r7, #172, 20 @ 0xac000 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 94dd0 <__cxa_atexit@plt+0x88620> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 94ddc <__cxa_atexit@plt+0x8862c> │ │ │ │ - ldr r2, [pc, #80] @ 94dec <__cxa_atexit@plt+0x8863c> │ │ │ │ - ldr r1, [pc, #80] @ 94df0 <__cxa_atexit@plt+0x88640> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - ldr r5, [pc, #56] @ 94df4 <__cxa_atexit@plt+0x88644> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr sl, [pc, #52] @ 94df8 <__cxa_atexit@plt+0x88648> │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - b 95cc4 <__cxa_atexit@plt+0x89514> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ + bcc 976f0 <__cxa_atexit@plt+0x8af40> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #28] @ 97700 <__cxa_atexit@plt+0x8af50> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd04 │ │ │ │ - adcseq r2, r8, #172, 2 @ 0x2b │ │ │ │ - adcseq r2, r8, #136, 8 @ 0x88000000 │ │ │ │ - adcseq r2, r8, #124, 8 @ 0x7c000000 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + adcseq pc, r7, #104, 16 @ 0x680000 │ │ │ │ + addseq r0, r7, #252, 2 @ 0x3f │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #24 │ │ │ │ - mov r2, r7 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 94ea4 <__cxa_atexit@plt+0x886f4> │ │ │ │ - ldr r1, [pc, #144] @ 94eb0 <__cxa_atexit@plt+0x88700> │ │ │ │ - ldr r7, [r2, #2] │ │ │ │ - ldr r9, [r2, #6] │ │ │ │ - mov r2, r5 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9779c <__cxa_atexit@plt+0x8afec> │ │ │ │ + ldr r1, [pc, #128] @ 977a8 <__cxa_atexit@plt+0x8aff8> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r2, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - str r9, [r2, #4] │ │ │ │ - str r7, [r2, #8] │ │ │ │ - beq 94e88 <__cxa_atexit@plt+0x886d8> │ │ │ │ - ldr lr, [pc, #108] @ 94eb4 <__cxa_atexit@plt+0x88704> │ │ │ │ - ldr sl, [r8, #3] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - ldr ip, [r8, #7] │ │ │ │ - add lr, pc, lr │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-16]! │ │ │ │ + ldr r1, [pc, #108] @ 977ac <__cxa_atexit@plt+0x8affc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - beq 94e98 <__cxa_atexit@plt+0x886e8> │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r7 │ │ │ │ - b 1453f9c <__cxa_atexit@plt+0x14477ec> │ │ │ │ - ldr r0, [r8] │ │ │ │ + beq 97784 <__cxa_atexit@plt+0x8afd4> │ │ │ │ + ldr r2, [pc, #92] @ 977b0 <__cxa_atexit@plt+0x8b000> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + str r2, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r0, [r5, #12] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 97790 <__cxa_atexit@plt+0x8afe0> │ │ │ │ + mov r7, r3 │ │ │ │ + b 9780c <__cxa_atexit@plt+0x8b05c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r0, [pc, #64] @ 94f18 <__cxa_atexit@plt+0x88768> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - mov r3, r5 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + adcseq pc, r7, #16, 16 @ 0x100000 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + addseq r0, r7, #76, 2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r3, #7] │ │ │ │ + ldr r1, [r3, #11] │ │ │ │ + ldr r0, [pc, #36] @ 977fc <__cxa_atexit@plt+0x8b04c> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r3, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - str sl, [r5, #8] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - beq 94f0c <__cxa_atexit@plt+0x8875c> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - mov r8, r7 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1453f9c <__cxa_atexit@plt+0x14477ec> │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + str r0, [r5, #-16]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 977f4 <__cxa_atexit@plt+0x8b044> │ │ │ │ + b 9780c <__cxa_atexit@plt+0x8b05c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 1453f9c <__cxa_atexit@plt+0x14477ec> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + addseq r0, r7, #0, 2 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 94f8c <__cxa_atexit@plt+0x887dc> │ │ │ │ - ldr r7, [pc, #52] @ 94fa0 <__cxa_atexit@plt+0x887f0> │ │ │ │ - tst r9, #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r2, [r7, #-2] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + cmp r2, #5 │ │ │ │ + ldreq r3, [r3, #1] │ │ │ │ + cmpeq r3, #33 @ 0x21 │ │ │ │ + beq 97868 <__cxa_atexit@plt+0x8b0b8> │ │ │ │ + ldr r3, [pc, #148] @ 978cc <__cxa_atexit@plt+0x8b11c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 97860 <__cxa_atexit@plt+0x8b0b0> │ │ │ │ + ldr r3, [pc, #132] @ 978d0 <__cxa_atexit@plt+0x8b120> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 97860 <__cxa_atexit@plt+0x8b0b0> │ │ │ │ + b 97920 <__cxa_atexit@plt+0x8b170> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + add r2, r5, #24 │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 978b4 <__cxa_atexit@plt+0x8b104> │ │ │ │ + ldr r7, [pc, #76] @ 978d4 <__cxa_atexit@plt+0x8b124> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, sl} │ │ │ │ - beq 94f80 <__cxa_atexit@plt+0x887d0> │ │ │ │ - mov r7, r9 │ │ │ │ - b 94fb4 <__cxa_atexit@plt+0x88804> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r5, [pc, #72] @ 978d8 <__cxa_atexit@plt+0x8b128> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [r2] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r5, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 94fa4 <__cxa_atexit@plt+0x887f4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #32] @ 978dc <__cxa_atexit@plt+0x8b12c> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + b 978a8 <__cxa_atexit@plt+0x8b0f8> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffec170 │ │ │ │ + @ instruction: 0xfffeca8c │ │ │ │ + addseq pc, r6, #188, 20 @ 0xbc000 │ │ │ │ + addseq r0, r7, #32 │ │ │ │ + andeq r0, r0, r5, lsl #4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 97910 <__cxa_atexit@plt+0x8b160> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 97908 <__cxa_atexit@plt+0x8b158> │ │ │ │ + b 97920 <__cxa_atexit@plt+0x8b170> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - addseq r6, r7, #108 @ 0x6c │ │ │ │ - addseq r6, r7, #88 @ 0x58 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + addseq pc, r6, #236, 30 @ 0x3b0 │ │ │ │ + andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 95070 <__cxa_atexit@plt+0x888c0> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 950a0 <__cxa_atexit@plt+0x888f0> │ │ │ │ bic r3, r7, #3 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - sub r3, r3, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - bhi 951e4 <__cxa_atexit@plt+0x88a34> │ │ │ │ - add r1, pc, #4 │ │ │ │ - ldr r3, [r1, r3, lsl #2] │ │ │ │ - add pc, r1, r3 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4, ror r1 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 95240 <__cxa_atexit@plt+0x88a90> │ │ │ │ + ldmib r5, {r0, r8, lr} │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldrh r1, [r3, #-2] │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, #5 │ │ │ │ + bne 97998 <__cxa_atexit@plt+0x8b1e8> │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 979ec <__cxa_atexit@plt+0x8b23c> │ │ │ │ ldr r1, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r9, [pc, #604] @ 95280 <__cxa_atexit@plt+0x88ad0> │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - ldr r0, [r1, #7] │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r1, #3] │ │ │ │ - ldr r8, [r1, #11] │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - str lr, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - ldr r7, [pc, #564] @ 95284 <__cxa_atexit@plt+0x88ad4> │ │ │ │ - str r6, [r6, #24] │ │ │ │ - str sl, [r6, #28] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - str r8, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #18 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 95230 <__cxa_atexit@plt+0x88a80> │ │ │ │ - ldr r7, [pc, #500] @ 9527c <__cxa_atexit@plt+0x88acc> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r6, #8] │ │ │ │ + cmp r1, #33 @ 0x21 │ │ │ │ + bne 979b4 <__cxa_atexit@plt+0x8b204> │ │ │ │ + add r3, r6, #20 │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + add r5, r5, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 979fc <__cxa_atexit@plt+0x8b24c> │ │ │ │ + ldr r7, [pc, #184] @ 97a28 <__cxa_atexit@plt+0x8b278> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #4] │ │ │ │ + ldr r2, [pc, #180] @ 97a2c <__cxa_atexit@plt+0x8b27c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #432] @ 95258 <__cxa_atexit@plt+0x88aa8> │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 3eb63c <__cxa_atexit@plt+0x3dee8c> │ │ │ │ - add r3, r6, #52 @ 0x34 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 95238 <__cxa_atexit@plt+0x88a88> │ │ │ │ - ldr sl, [pc, #416] @ 95264 <__cxa_atexit@plt+0x88ab4> │ │ │ │ - ldr r8, [pc, #416] @ 95268 <__cxa_atexit@plt+0x88ab8> │ │ │ │ - ldr r9, [pc, #416] @ 9526c <__cxa_atexit@plt+0x88abc> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - str sl, [r6, #4]! │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r2, [r6, #12] │ │ │ │ - mov r2, r6 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r9, [r2, #24]! │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - str lr, [r6, #36] @ 0x24 │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - str r2, [r6, #44] @ 0x2c │ │ │ │ - str r6, [r6, #48] @ 0x30 │ │ │ │ - b 95224 <__cxa_atexit@plt+0x88a74> │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 95240 <__cxa_atexit@plt+0x88a90> │ │ │ │ - ldr r1, [pc, #328] @ 95270 <__cxa_atexit@plt+0x88ac0> │ │ │ │ - ldr r8, [pc, #328] @ 95274 <__cxa_atexit@plt+0x88ac4> │ │ │ │ - ldr r9, [pc, #328] @ 95278 <__cxa_atexit@plt+0x88ac8> │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 979ec <__cxa_atexit@plt+0x8b23c> │ │ │ │ + ldr r1, [pc, #112] @ 97a18 <__cxa_atexit@plt+0x8b268> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ + ldr r7, [pc, #108] @ 97a1c <__cxa_atexit@plt+0x8b26c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 979c4 <__cxa_atexit@plt+0x8b214> │ │ │ │ + ldr r1, [pc, #100] @ 97a20 <__cxa_atexit@plt+0x8b270> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, #96] @ 97a24 <__cxa_atexit@plt+0x8b274> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r5, #24]! │ │ │ │ str r1, [r6, #4]! │ │ │ │ - mov r1, r6 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r9, [r1, #20]! │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str r8, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - b 95224 <__cxa_atexit@plt+0x88a74> │ │ │ │ - add r3, r6, #52 @ 0x34 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 95238 <__cxa_atexit@plt+0x88a88> │ │ │ │ - ldr ip, [pc, #264] @ 95288 <__cxa_atexit@plt+0x88ad8> │ │ │ │ - ldr r8, [pc, #264] @ 9528c <__cxa_atexit@plt+0x88adc> │ │ │ │ - ldr r9, [pc, #264] @ 95290 <__cxa_atexit@plt+0x88ae0> │ │ │ │ - ldr sl, [pc, #264] @ 95294 <__cxa_atexit@plt+0x88ae4> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - str ip, [r6, #4]! │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r7, [r6, #28] │ │ │ │ - mov r7, r6 │ │ │ │ - str r2, [r6, #16] │ │ │ │ - mov r2, r6 │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r9, [r7, #32]! │ │ │ │ - str sl, [r2, #20]! │ │ │ │ - str r7, [r6, #48] @ 0x30 │ │ │ │ - str lr, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - str r8, [r6, #44] @ 0x2c │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 95248 <__cxa_atexit@plt+0x88a98> │ │ │ │ - ldr r9, [pc, #100] @ 9525c <__cxa_atexit@plt+0x88aac> │ │ │ │ - ldr r8, [pc, #100] @ 95260 <__cxa_atexit@plt+0x88ab0> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - str lr, [r6, #8] │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r1, r2, r8} │ │ │ │ + str r7, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - b 9524c <__cxa_atexit@plt+0x88a9c> │ │ │ │ - mov r6, #52 @ 0x34 │ │ │ │ - b 9524c <__cxa_atexit@plt+0x88a9c> │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - b 9524c <__cxa_atexit@plt+0x88a9c> │ │ │ │ - mov r6, #32 │ │ │ │ + bx r2 │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 3eb5dc <__cxa_atexit@plt+0x3dee2c> │ │ │ │ - adcseq r2, r8, #168, 2 @ 0x2a │ │ │ │ - @ instruction: 0xffffc9e8 │ │ │ │ - @ instruction: 0xffffcd88 │ │ │ │ - @ instruction: 0xfffff1f4 │ │ │ │ - @ instruction: 0xfffff6d0 │ │ │ │ - @ instruction: 0xfffff640 │ │ │ │ - @ instruction: 0xfffff8a0 │ │ │ │ - @ instruction: 0xfffffcc0 │ │ │ │ - @ instruction: 0xfffffc30 │ │ │ │ - @ instruction: 0xffffcb48 │ │ │ │ - @ instruction: 0xffffd754 │ │ │ │ - @ instruction: 0xffffda84 │ │ │ │ - @ instruction: 0xffffdd54 │ │ │ │ - @ instruction: 0xffffeef8 │ │ │ │ - @ instruction: 0xffffe9ec │ │ │ │ - @ instruction: 0xffffddc8 │ │ │ │ - addseq r5, r7, #100, 26 @ 0x1900 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #12 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 95378 <__cxa_atexit@plt+0x88bc8> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #148 @ 0x94 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 95380 <__cxa_atexit@plt+0x88bd0> │ │ │ │ - ldr r7, [pc, #244] @ 953c8 <__cxa_atexit@plt+0x88c18> │ │ │ │ - ldr r1, [pc, #244] @ 953cc <__cxa_atexit@plt+0x88c1c> │ │ │ │ - sub r0, r6, #15 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - ldr r7, [pc, #224] @ 953d0 <__cxa_atexit@plt+0x88c20> │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r0, [pc, #212] @ 953d4 <__cxa_atexit@plt+0x88c24> │ │ │ │ - mov r7, #120 @ 0x78 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r3, [r3, #132] @ 0x84 │ │ │ │ - str r0, [r3, #128] @ 0x80 │ │ │ │ - str r1, [r3, #136] @ 0x88 │ │ │ │ - str r1, [r3, #140] @ 0x8c │ │ │ │ - str r7, [r3, #144] @ 0x90 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9539c <__cxa_atexit@plt+0x88bec> │ │ │ │ - ldr r7, [pc, #168] @ 953d8 <__cxa_atexit@plt+0x88c28> │ │ │ │ - ldr r2, [pc, #168] @ 953dc <__cxa_atexit@plt+0x88c2c> │ │ │ │ - ldr r1, [pc, #168] @ 953e0 <__cxa_atexit@plt+0x88c30> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - tst r9, #3 │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - beq 95368 <__cxa_atexit@plt+0x88bb8> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 94fb4 <__cxa_atexit@plt+0x88804> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r3 │ │ │ │ - b 95388 <__cxa_atexit@plt+0x88bd8> │ │ │ │ - mov r7, #148 @ 0x94 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #96] @ 953f0 <__cxa_atexit@plt+0x88c40> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 953e4 <__cxa_atexit@plt+0x88c34> │ │ │ │ - ldr r5, [pc, #64] @ 953e8 <__cxa_atexit@plt+0x88c38> │ │ │ │ - ldr r3, [pc, #64] @ 953ec <__cxa_atexit@plt+0x88c3c> │ │ │ │ + b 3ff59c <__cxa_atexit@plt+0x3f2dec> │ │ │ │ + ldr r7, [pc, #44] @ 97a30 <__cxa_atexit@plt+0x8b280> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r8, r5, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ + mov r6, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add sl, r3, #2 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - adcseq r1, r8, #148, 30 @ 0x250 │ │ │ │ - adcseq r1, r8, #120, 30 @ 0x1e0 │ │ │ │ - adcseq r1, r8, #108, 30 @ 0x1b0 │ │ │ │ - addseq r5, r7, #92, 22 @ 0x17000 │ │ │ │ - @ instruction: 0xfffffc74 │ │ │ │ - adcseq r1, r8, #52, 30 @ 0xd0 │ │ │ │ - addseq r5, r7, #92, 24 @ 0x5c00 │ │ │ │ - addseq r5, r7, #228, 20 @ 0xe4000 │ │ │ │ - adcseq r1, r8, #192, 28 @ 0xc00 │ │ │ │ - addseq r5, r7, #140, 24 @ 0x8c00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 1556ff0 <__cxa_atexit@plt+0x154a840> │ │ │ │ + @ instruction: 0xfffff2a4 │ │ │ │ + @ instruction: 0xfffff7ac │ │ │ │ + @ instruction: 0xfffff7f0 │ │ │ │ + @ instruction: 0xfffffcf8 │ │ │ │ + @ instruction: 0xfffec088 │ │ │ │ + @ instruction: 0xfffec9a4 │ │ │ │ + addseq pc, r6, #116, 18 @ 0x1d0000 │ │ │ │ + addseq pc, r6, #228, 28 @ 0xe40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95438 <__cxa_atexit@plt+0x88c88> │ │ │ │ + bhi 97a68 <__cxa_atexit@plt+0x8b2b8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 95440 <__cxa_atexit@plt+0x88c90> │ │ │ │ + ldr r2, [pc, #24] @ 97a70 <__cxa_atexit@plt+0x8b2c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 95450 <__cxa_atexit@plt+0x88ca0> │ │ │ │ + b b014c <__cxa_atexit@plt+0xa399c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - adcseq r1, r8, #40, 22 @ 0xa000 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 95508 <__cxa_atexit@plt+0x88d58> │ │ │ │ - ldr r7, [pc, #204] @ 95530 <__cxa_atexit@plt+0x88d80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 954e4 <__cxa_atexit@plt+0x88d34> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 954f4 <__cxa_atexit@plt+0x88d44> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 95518 <__cxa_atexit@plt+0x88d68> │ │ │ │ - ldr lr, [pc, #172] @ 9553c <__cxa_atexit@plt+0x88d8c> │ │ │ │ - ldr r9, [r8, #2] │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ + adcseq pc, r7, #248, 8 @ 0xf8000000 │ │ │ │ + addseq pc, r6, #172, 16 @ 0xac0000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 97afc <__cxa_atexit@plt+0x8b34c> │ │ │ │ + ldr lr, [pc, #112] @ 97b08 <__cxa_atexit@plt+0x8b358> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r8, #10] │ │ │ │ - ldr r0, [r8, #14] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #148] @ 95540 <__cxa_atexit@plt+0x88d90> │ │ │ │ - sub r3, r2, #23 │ │ │ │ - add sl, r6, #8 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5] │ │ │ │ - ldr r8, [pc, #132] @ 95544 <__cxa_atexit@plt+0x88d94> │ │ │ │ + add r2, r7, #8 │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + ldr r8, [pc, #100] @ 97b0c <__cxa_atexit@plt+0x8b35c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str r3, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - stm sl, {r1, r8, r9} │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r8] │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + str r0, [r3, #-12] │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 97ae8 <__cxa_atexit@plt+0x8b338> │ │ │ │ + ldr r1, [pc, #68] @ 97b10 <__cxa_atexit@plt+0x8b360> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + ldr r7, [r3, #-16] │ │ │ │ + str r1, [r3, #-20] @ 0xffffffec │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 97af4 <__cxa_atexit@plt+0x8b344> │ │ │ │ + b 97b5c <__cxa_atexit@plt+0x8b3ac> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 95538 <__cxa_atexit@plt+0x88d88> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + adcseq pc, r7, #168, 8 @ 0xa8000000 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + addseq pc, r6, #12, 16 @ 0xc0000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 97b4c <__cxa_atexit@plt+0x8b39c> │ │ │ │ + add r3, pc, r3 │ │ │ │ TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes